--- /srv/rebuilderd/tmp/rebuilderdn7t6wL/inputs/libflame1t64_5.2.0-5.1_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdn7t6wL/out/libflame1t64_5.2.0-5.1_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2024-02-28 12:00:57.000000 debian-binary │ --rw-r--r-- 0 0 0 14832 2024-02-28 12:00:57.000000 control.tar.xz │ --rw-r--r-- 0 0 0 2345120 2024-02-28 12:00:57.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 14816 2024-02-28 12:00:57.000000 control.tar.xz │ +-rw-r--r-- 0 0 0 2347596 2024-02-28 12:00:57.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── file list │ │ │ @@ -1,12 +1,12 @@ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-02-28 12:00:57.000000 ./ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-02-28 12:00:57.000000 ./usr/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-02-28 12:00:57.000000 ./usr/lib/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-02-28 12:00:57.000000 ./usr/lib/arm-linux-gnueabihf/ │ │ │ --rw-r--r-- 0 root (0) root (0) 6881584 2024-02-28 12:00:57.000000 ./usr/lib/arm-linux-gnueabihf/libflame.so.1.0.0 │ │ │ +-rw-r--r-- 0 root (0) root (0) 6881544 2024-02-28 12:00:57.000000 ./usr/lib/arm-linux-gnueabihf/libflame.so.1.0.0 │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-02-28 12:00:57.000000 ./usr/share/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-02-28 12:00:57.000000 ./usr/share/doc/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-02-28 12:00:57.000000 ./usr/share/doc/libflame1t64/ │ │ │ -rw-r--r-- 0 root (0) root (0) 545 2024-02-28 12:00:57.000000 ./usr/share/doc/libflame1t64/changelog.Debian.gz │ │ │ -rw-r--r-- 0 root (0) root (0) 4763 2019-08-09 18:12:20.000000 ./usr/share/doc/libflame1t64/changelog.gz │ │ │ -rw-r--r-- 0 root (0) root (0) 7463 2022-10-25 16:39:29.000000 ./usr/share/doc/libflame1t64/copyright │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-02-28 12:00:57.000000 ./usr/share/lintian/ │ │ ├── ./usr/lib/arm-linux-gnueabihf/libflame.so.1.0.0 │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --file-header {} │ │ │ │ @@ -6,15 +6,15 @@ │ │ │ │ OS/ABI: UNIX - System V │ │ │ │ ABI Version: 0 │ │ │ │ Type: DYN (Shared object file) │ │ │ │ Machine: ARM │ │ │ │ Version: 0x1 │ │ │ │ Entry point address: 0x0 │ │ │ │ Start of program headers: 52 (bytes into file) │ │ │ │ - Start of section headers: 6880624 (bytes into file) │ │ │ │ + Start of section headers: 6880584 (bytes into file) │ │ │ │ Flags: 0x5000400, Version5 EABI, hard-float ABI │ │ │ │ Size of this header: 52 (bytes) │ │ │ │ Size of program headers: 32 (bytes) │ │ │ │ Number of program headers: 6 │ │ │ │ Size of section headers: 40 (bytes) │ │ │ │ Number of section headers: 24 │ │ │ │ Section header string table index: 23 │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,16 +1,16 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Shared object file) │ │ │ │ Entry point 0x0 │ │ │ │ There are 6 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x685500 0x685500 R E 0x1000 │ │ │ │ - LOAD 0x686004 0x00686004 0x00686004 0x09c2b 0x1559c RW 0x1000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x685538 0x685538 R E 0x1000 │ │ │ │ + LOAD 0x686004 0x00686004 0x00686004 0x09c03 0x1556c RW 0x1000 │ │ │ │ DYNAMIC 0x68600c 0x0068600c 0x0068600c 0x00108 0x00108 RW 0x4 │ │ │ │ NOTE 0x0000f4 0x000000f4 0x000000f4 0x00024 0x00024 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x686004 0x00686004 0x00686004 0x05ffc 0x05ffc R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -1,33 +1,33 @@ │ │ │ │ -There are 24 section headers, starting at offset 0x68fd70: │ │ │ │ +There are 24 section headers, starting at offset 0x68fd48: │ │ │ │ │ │ │ │ Section Headers: │ │ │ │ [Nr] Name Type Addr Off Size ES Flg Lk Inf Al │ │ │ │ [ 0] NULL 00000000 000000 000000 00 0 0 0 │ │ │ │ [ 1] .note.gnu.build-id NOTE 000000f4 0000f4 000024 00 A 0 0 4 │ │ │ │ [ 2] .gnu.hash GNU_HASH 00000118 000118 00ce3c 04 A 3 0 4 │ │ │ │ [ 3] .dynsym DYNSYM 0000cf54 00cf54 01c710 10 A 4 3 4 │ │ │ │ [ 4] .dynstr STRTAB 00029664 029664 01e0b1 00 A 0 0 1 │ │ │ │ [ 5] .gnu.version VERSYM 00047716 047716 0038e2 02 A 3 0 2 │ │ │ │ [ 6] .gnu.version_r VERNEED 0004aff8 04aff8 000090 00 A 4 3 4 │ │ │ │ [ 7] .rel.dyn REL 0004b088 04b088 0010d0 08 A 3 0 4 │ │ │ │ [ 8] .rel.plt REL 0004c158 04c158 00ae40 08 AI 3 18 4 │ │ │ │ [ 9] .init PROGBITS 00056f98 056f98 00000c 00 AX 0 0 4 │ │ │ │ [10] .plt PROGBITS 00056fa4 056fa4 01084c 04 AX 0 0 4 │ │ │ │ - [11] .text PROGBITS 000677f0 0677f0 60fda0 00 AX 0 0 8 │ │ │ │ - [12] .fini PROGBITS 00677590 677590 000008 00 AX 0 0 4 │ │ │ │ - [13] .rodata PROGBITS 00677598 677598 00df64 00 A 0 0 8 │ │ │ │ - [14] .eh_frame PROGBITS 006854fc 6854fc 000004 00 A 0 0 4 │ │ │ │ + [11] .text PROGBITS 000677f0 0677f0 60fdd8 00 AX 0 0 8 │ │ │ │ + [12] .fini PROGBITS 006775c8 6775c8 000008 00 AX 0 0 4 │ │ │ │ + [13] .rodata PROGBITS 006775d0 6775d0 00df64 00 A 0 0 8 │ │ │ │ + [14] .eh_frame PROGBITS 00685534 685534 000004 00 A 0 0 4 │ │ │ │ [15] .init_array INIT_ARRAY 00686004 686004 000004 04 WA 0 0 4 │ │ │ │ [16] .fini_array FINI_ARRAY 00686008 686008 000004 04 WA 0 0 4 │ │ │ │ [17] .dynamic DYNAMIC 0068600c 68600c 000108 08 WA 4 0 4 │ │ │ │ [18] .got PROGBITS 00686114 686114 005eec 04 WA 0 0 4 │ │ │ │ - [19] .data PROGBITS 0068c000 68c000 003c2f 00 WA 0 0 8 │ │ │ │ - [20] .bss NOBITS 0068fc30 68fc2f 00b970 00 WA 0 0 8 │ │ │ │ - [21] .ARM.attributes ARM_ATTRIBUTES 00000000 68fc2f 000031 00 0 0 1 │ │ │ │ - [22] .gnu_debuglink PROGBITS 00000000 68fc60 000034 00 0 0 4 │ │ │ │ - [23] .shstrtab STRTAB 00000000 68fc94 0000da 00 0 0 1 │ │ │ │ + [19] .data PROGBITS 0068c000 68c000 003c07 00 WA 0 0 8 │ │ │ │ + [20] .bss NOBITS 0068fc08 68fc07 00b968 00 WA 0 0 8 │ │ │ │ + [21] .ARM.attributes ARM_ATTRIBUTES 00000000 68fc07 000031 00 0 0 1 │ │ │ │ + [22] .gnu_debuglink PROGBITS 00000000 68fc38 000034 00 0 0 4 │ │ │ │ + [23] .shstrtab STRTAB 00000000 68fc6c 0000da 00 0 0 1 │ │ │ │ Key to Flags: │ │ │ │ W (write), A (alloc), X (execute), M (merge), S (strings), I (info), │ │ │ │ L (link order), O (extra OS processing required), G (group), T (TLS), │ │ │ │ C (compressed), x (unknown), o (OS specific), E (exclude), │ │ │ │ D (mbind), y (purecode), p (processor specific) │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -109,16 +109,16 @@ │ │ │ │ 105: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (2) │ │ │ │ 106: 00000000 0 FUNC GLOBAL DEFAULT UND fopen64@GLIBC_2.4 (2) │ │ │ │ 107: 00000000 0 FUNC GLOBAL DEFAULT UND omp_init_lock@OMP_3.0 (4) │ │ │ │ 108: 00000000 0 NOTYPE GLOBAL DEFAULT UND sspr2_ │ │ │ │ 109: 00000000 0 FUNC GLOBAL DEFAULT UND clearerr@GLIBC_2.4 (2) │ │ │ │ 110: 00000000 0 NOTYPE GLOBAL DEFAULT UND ztrsv_ │ │ │ │ 111: 00000000 0 NOTYPE GLOBAL DEFAULT UND cgeru_ │ │ │ │ - 112: 00000000 0 NOTYPE GLOBAL DEFAULT UND dscal_ │ │ │ │ - 113: 00000000 0 NOTYPE GLOBAL DEFAULT UND dgbmv_ │ │ │ │ + 112: 00000000 0 NOTYPE GLOBAL DEFAULT UND dgbmv_ │ │ │ │ + 113: 00000000 0 NOTYPE GLOBAL DEFAULT UND dscal_ │ │ │ │ 114: 00000000 0 NOTYPE GLOBAL DEFAULT UND chpr_ │ │ │ │ 115: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_gettime64@GLIBC_2.34 (5) │ │ │ │ 116: 00000000 0 NOTYPE GLOBAL DEFAULT UND zdscal_ │ │ │ │ 117: 00000000 0 FUNC GLOBAL DEFAULT UND feof@GLIBC_2.4 (2) │ │ │ │ 118: 00000000 0 NOTYPE GLOBAL DEFAULT UND strmm_ │ │ │ │ 119: 00000000 0 FUNC GLOBAL DEFAULT UND strtol@GLIBC_2.4 (2) │ │ │ │ 120: 00000000 0 FUNC GLOBAL DEFAULT UND fseeko64@GLIBC_2.4 (2) │ │ │ │ @@ -231,7054 +231,7054 @@ │ │ │ │ 227: 00000000 0 FUNC WEAK DEFAULT UND __cxa_finalize@GLIBC_2.4 (2) │ │ │ │ 228: 00000000 0 NOTYPE GLOBAL DEFAULT UND ssyrk_ │ │ │ │ 229: 00000000 0 NOTYPE GLOBAL DEFAULT UND srotm_ │ │ │ │ 230: 00000000 0 NOTYPE GLOBAL DEFAULT UND drot_ │ │ │ │ 231: 00000000 0 FUNC GLOBAL DEFAULT UND fputs@GLIBC_2.4 (2) │ │ │ │ 232: 00000000 0 NOTYPE GLOBAL DEFAULT UND ztbmv_ │ │ │ │ 233: 000de779 1452 FUNC GLOBAL DEFAULT 11 clahrd_ │ │ │ │ - 234: 0007c1c9 300 FUNC GLOBAL DEFAULT 11 dgelqf_check │ │ │ │ - 235: 004fdd6d 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_unb_var4 │ │ │ │ - 236: 00125165 964 FUNC GLOBAL DEFAULT 11 csyr_ │ │ │ │ - 237: 00693590 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_op │ │ │ │ - 238: 003e5a11 212 FUNC GLOBAL DEFAULT 11 FLA_Sylv_internal_check │ │ │ │ - 239: 003aec01 32 FUNC GLOBAL DEFAULT 11 r_sqrt │ │ │ │ - 240: 00360da9 3304 FUNC GLOBAL DEFAULT 11 zpstrf_ │ │ │ │ - 241: 0009f5f1 5780 FUNC GLOBAL DEFAULT 11 cgelss_ │ │ │ │ - 242: 00419e85 80 FUNC GLOBAL DEFAULT 11 FLA_Scalr_l_task │ │ │ │ - 243: 0052ae1d 1156 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_blk_var1 │ │ │ │ - 244: 0006ae25 368 FUNC GLOBAL DEFAULT 11 zgetf2_ │ │ │ │ - 245: 003e3391 188 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_check │ │ │ │ - 246: 003f9cb1 242 FUNC GLOBAL DEFAULT 11 FLA_Cont_with_3x1_to_2x1 │ │ │ │ - 247: 0052b2a1 1148 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_blk_var2 │ │ │ │ - 248: 00529d89 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_blk_var3 │ │ │ │ - 249: 002d78ad 1436 FUNC GLOBAL DEFAULT 11 zgees_ │ │ │ │ - 250: 003b97e5 240 FUNC GLOBAL DEFAULT 11 bl1_csscalm │ │ │ │ - 251: 00529f2d 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_blk_var4 │ │ │ │ - 252: 006935fc 4 OBJECT GLOBAL DEFAULT 20 fla_hemm_cntl_bp │ │ │ │ - 253: 000a9711 752 FUNC GLOBAL DEFAULT 11 cgtsvx_ │ │ │ │ - 254: 004289ed 124 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_copy_task │ │ │ │ - 255: 004118b5 326 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_f_opc │ │ │ │ - 256: 003f1e3d 564 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_helper │ │ │ │ - 257: 0023ae89 1544 FUNC GLOBAL DEFAULT 11 sla_syrcond_ │ │ │ │ - 258: 00411609 350 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_f_opd │ │ │ │ - 259: 00076159 220 FUNC GLOBAL DEFAULT 11 spotf2_ │ │ │ │ - 260: 00427df1 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfc_task │ │ │ │ - 261: 003b9381 70 FUNC GLOBAL DEFAULT 11 bl1_csscalv │ │ │ │ - 262: 00562671 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opc_var1 │ │ │ │ - 263: 00562ab9 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opc_var2 │ │ │ │ - 264: 00562fc1 296 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opc_var3 │ │ │ │ - 265: 003f5fcd 134 FUNC GLOBAL DEFAULT 11 FLA_adjust_strides │ │ │ │ - 266: 003eaecd 96 FUNC GLOBAL DEFAULT 11 FLASH_Syrk_cntl_finalize │ │ │ │ - 267: 0049d431 1148 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh │ │ │ │ - 268: 003ddc69 556 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_check │ │ │ │ - 269: 00563589 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opc_var4 │ │ │ │ - 270: 0038a371 1224 FUNC GLOBAL DEFAULT 11 zunbdb6_ │ │ │ │ - 271: 001f95e1 1204 FUNC GLOBAL DEFAULT 11 dtpqrt2_ │ │ │ │ - 272: 003d07a1 18 FUNC GLOBAL DEFAULT 11 bl1_dinvert2s │ │ │ │ - 273: 00693530 4 OBJECT GLOBAL DEFAULT 20 flash_scal_bsize │ │ │ │ - 274: 005c0e01 412 FUNC GLOBAL DEFAULT 11 FLA_Fused_Uhu_Yhu_Zhu_ops_var1 │ │ │ │ - 275: 00111ec5 1860 FUNC GLOBAL DEFAULT 11 cpftrf_ │ │ │ │ - 276: 0041a4fd 1468 FUNC GLOBAL DEFAULT 11 FLA_Gemvc_external │ │ │ │ - 277: 0049d8ad 1148 FUNC GLOBAL DEFAULT 11 FLA_Herk_un │ │ │ │ - 278: 003ae741 62 FUNC GLOBAL DEFAULT 11 r_nint │ │ │ │ - 279: 003efc91 372 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_length │ │ │ │ - 280: 0038d8d1 1240 FUNC GLOBAL DEFAULT 11 zungbr_ │ │ │ │ - 281: 003b0979 44 FUNC GLOBAL DEFAULT 11 e_wsle │ │ │ │ - 282: 00568199 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opc_var1 │ │ │ │ - 283: 006935a8 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_pm │ │ │ │ - 284: 00411379 326 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_f_ops │ │ │ │ - 285: 005685e1 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opc_var2 │ │ │ │ - 286: 00295ec5 600 FUNC GLOBAL DEFAULT 11 sspgv_ │ │ │ │ - 287: 00568ae9 296 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opc_var3 │ │ │ │ - 288: 005690a9 280 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opc_var4 │ │ │ │ - 289: 003f807d 22 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_svd_type_combination │ │ │ │ - 290: 00387471 4016 FUNC GLOBAL DEFAULT 11 ztrsyl_ │ │ │ │ - 291: 003e7f7d 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_gemm_obj_create │ │ │ │ - 292: 004b51d9 1364 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var1 │ │ │ │ - 293: 00352159 2224 FUNC GLOBAL DEFAULT 11 zpbsvx_ │ │ │ │ - 294: 00231ac1 6 FUNC GLOBAL DEFAULT 11 sisnan_ │ │ │ │ - 295: 004b572d 1408 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var2 │ │ │ │ - 296: 003f7d81 48 FUNC GLOBAL DEFAULT 11 FLA_Check_error_level_set │ │ │ │ - 297: 004258f9 52 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_apply_U_external │ │ │ │ - 298: 003ad1b9 64 FUNC GLOBAL DEFAULT 11 c_div │ │ │ │ - 299: 003f20a1 54 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_ext │ │ │ │ - 300: 004b61e5 1364 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var3 │ │ │ │ - 301: 00411b45 330 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_f_opz │ │ │ │ - 302: 004b5cad 1336 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var4 │ │ │ │ - 303: 001540d9 988 FUNC GLOBAL DEFAULT 11 ddisna_ │ │ │ │ - 304: 006153fd 3136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var10 │ │ │ │ - 305: 004b6739 1364 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var5 │ │ │ │ - 306: 0061603d 3088 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var11 │ │ │ │ - 307: 004b6c8d 1424 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var6 │ │ │ │ - 308: 00617551 3108 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var12 │ │ │ │ - 309: 00412871 1044 FUNC GLOBAL DEFAULT 11 FLA_Axpy_external │ │ │ │ - 310: 00618c95 3144 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var13 │ │ │ │ - 311: 00423aad 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_task │ │ │ │ - 312: 00570025 172 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opd_var1 │ │ │ │ - 313: 004b721d 1364 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var7 │ │ │ │ - 314: 004b79d5 1336 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var8 │ │ │ │ - 315: 00618175 2848 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var14 │ │ │ │ - 316: 00570779 240 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opd_var2 │ │ │ │ - 317: 00571031 176 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opd_var3 │ │ │ │ - 318: 003e0f95 424 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_extract_real_diagonals_check │ │ │ │ - 319: 004b7771 612 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var9 │ │ │ │ - 320: 00531ff9 796 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_ops_var1 │ │ │ │ - 321: 00616c4d 1156 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var15 │ │ │ │ - 322: 00533331 40 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_ops_var2 │ │ │ │ - 323: 006170d1 1152 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var16 │ │ │ │ - 324: 0062ff59 244 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fc_opc_var1 │ │ │ │ - 325: 00298375 572 FUNC GLOBAL DEFAULT 11 sspsvx_ │ │ │ │ - 326: 003ce301 202 FUNC GLOBAL DEFAULT 11 bl1_dapdiagmv │ │ │ │ - 327: 006198dd 1192 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var17 │ │ │ │ - 328: 0054b2fd 336 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_opz_var1 │ │ │ │ - 329: 004015f5 526 FUNC GLOBAL DEFAULT 11 FLASH_Queue_exec_parallel_function │ │ │ │ - 330: 0051521d 1136 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_blk_var1 │ │ │ │ - 331: 00619d85 1128 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var18 │ │ │ │ - 332: 00515a01 1100 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_blk_var2 │ │ │ │ - 333: 0051568d 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_blk_var3 │ │ │ │ - 334: 00515845 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_blk_var4 │ │ │ │ - 335: 002192fd 8372 FUNC GLOBAL DEFAULT 11 sbbcsd_ │ │ │ │ - 336: 003b6879 128 FUNC GLOBAL DEFAULT 11 bl1_caxpyv │ │ │ │ - 337: 0043ef45 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_unb_var1 │ │ │ │ - 338: 0024ff8d 2956 FUNC GLOBAL DEFAULT 11 slaexc_ │ │ │ │ - 339: 0042d6b1 160 FUNC GLOBAL DEFAULT 11 FLASH_Copy │ │ │ │ - 340: 003ff571 804 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_logarithmic_dist │ │ │ │ - 341: 0043f7c9 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_unb_var2 │ │ │ │ - 342: 001db019 2016 FUNC GLOBAL DEFAULT 11 dspevx_ │ │ │ │ - 343: 0043fa69 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_unb_var3 │ │ │ │ - 344: 003b4351 164 FUNC GLOBAL DEFAULT 11 bl1_zaxpysv │ │ │ │ - 345: 0043fd15 688 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_unb_var4 │ │ │ │ - 346: 0029ca09 1760 FUNC GLOBAL DEFAULT 11 sstein_ │ │ │ │ - 347: 00440259 660 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_unb_var5 │ │ │ │ - 348: 00657ca1 284 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT │ │ │ │ - 349: 0043ffc5 660 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_unb_var6 │ │ │ │ - 350: 00152719 1616 FUNC GLOBAL DEFAULT 11 cunmrq_ │ │ │ │ - 351: 003b8aa9 174 FUNC GLOBAL DEFAULT 11 bl1_czcopyv │ │ │ │ - 352: 0051c7d9 1132 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_blk_var1 │ │ │ │ - 353: 00690a80 8 OBJECT GLOBAL DEFAULT 20 f__cursor │ │ │ │ - 354: 0051cc45 1132 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_blk_var2 │ │ │ │ - 355: 003e28b9 376 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_internal_check │ │ │ │ - 356: 003efb49 216 FUNC GLOBAL DEFAULT 11 FLASH_Shift_diag │ │ │ │ - 357: 000b6c91 2500 FUNC GLOBAL DEFAULT 11 cheevx_ │ │ │ │ - 358: 0051c465 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_blk_var3 │ │ │ │ - 359: 00077051 408 FUNC GLOBAL DEFAULT 11 cgehrd_check │ │ │ │ - 360: 003e7ddd 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_trsv_obj_create │ │ │ │ - 361: 0051c61d 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_blk_var4 │ │ │ │ - 362: 0011c9f9 264 FUNC GLOBAL DEFAULT 11 cspsv_ │ │ │ │ - 363: 003b9c21 212 FUNC GLOBAL DEFAULT 11 bl1_sscalmr │ │ │ │ - 364: 00417b39 1076 FUNC GLOBAL DEFAULT 11 FLA_Inv_scalc_external │ │ │ │ - 365: 003aff3d 60 FUNC GLOBAL DEFAULT 11 b_char │ │ │ │ - 366: 003ecf19 68 FUNC GLOBAL DEFAULT 11 FLASH_Chol_cntl_finalize │ │ │ │ - 367: 00386399 1006 FUNC GLOBAL DEFAULT 11 ztzrzf_ │ │ │ │ - 368: 003d8309 212 FUNC GLOBAL DEFAULT 11 FLA_Scal_elemwise_check │ │ │ │ - 369: 003b7bc1 364 FUNC GLOBAL DEFAULT 11 bl1_cdot_in │ │ │ │ - 370: 00433139 556 FUNC GLOBAL DEFAULT 11 FLA_Copyt_t_blk_var1 │ │ │ │ - 371: 00606435 428 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opd_var1 │ │ │ │ - 372: 00433365 552 FUNC GLOBAL DEFAULT 11 FLA_Copyt_t_blk_var2 │ │ │ │ - 373: 0054edd9 154 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opz_var1 │ │ │ │ - 374: 0043358d 560 FUNC GLOBAL DEFAULT 11 FLA_Copyt_t_blk_var3 │ │ │ │ - 375: 0054fd3d 316 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opz_var2 │ │ │ │ - 376: 0055d18d 368 FUNC GLOBAL DEFAULT 11 FLA_Tevd_iteracc_n_opd_var1 │ │ │ │ - 377: 00433869 564 FUNC GLOBAL DEFAULT 11 FLA_Copyt_t_blk_var4 │ │ │ │ - 378: 0013c721 360 FUNC GLOBAL DEFAULT 11 ctpttr_ │ │ │ │ - 379: 00419939 76 FUNC GLOBAL DEFAULT 11 FLA_Copy_task │ │ │ │ - 380: 003b1381 38 FUNC GLOBAL DEFAULT 11 bl1_casum │ │ │ │ - 381: 0052dfb9 530 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_max │ │ │ │ - 382: 00632805 548 FUNC GLOBAL DEFAULT 11 FLASH_Apply_CAQ_UT_inc │ │ │ │ - 383: 003cf355 112 FUNC GLOBAL DEFAULT 11 bl1_cfree_saved_contigmr │ │ │ │ - 384: 002fb679 1412 FUNC GLOBAL DEFAULT 11 zhetd2_ │ │ │ │ - 385: 0016238d 1528 FUNC GLOBAL DEFAULT 11 dgehrd_ │ │ │ │ - 386: 003d25c5 212 FUNC GLOBAL DEFAULT 11 bl1_isetm │ │ │ │ - 387: 003c881d 156 FUNC GLOBAL DEFAULT 11 bl1_zsymm_blas │ │ │ │ - 388: 003edb6d 116 FUNC GLOBAL DEFAULT 11 FLASH_Obj_attach_buffer_check │ │ │ │ - 389: 003ae3dd 4 FUNC GLOBAL DEFAULT 11 i_len │ │ │ │ - 390: 006938bc 4 OBJECT GLOBAL DEFAULT 20 fla_ttmm_cntl │ │ │ │ - 391: 003ebfc1 68 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_cntl_finalize │ │ │ │ - 392: 00374765 2152 FUNC GLOBAL DEFAULT 11 ztgex2_ │ │ │ │ - 393: 0014de51 1048 FUNC GLOBAL DEFAULT 11 cunm2r_ │ │ │ │ - 394: 003ec5c5 68 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_cntl_finalize │ │ │ │ - 395: 0055d971 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_n_ops_var1 │ │ │ │ - 396: 003f2491 142 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_copy_of_flat │ │ │ │ + 234: 0007c131 300 FUNC GLOBAL DEFAULT 11 dgelqf_check │ │ │ │ + 235: 004fe651 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_unb_var4 │ │ │ │ + 236: 0012515d 964 FUNC GLOBAL DEFAULT 11 csyr_ │ │ │ │ + 237: 00693560 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_op │ │ │ │ + 238: 003e5a59 212 FUNC GLOBAL DEFAULT 11 FLA_Sylv_internal_check │ │ │ │ + 239: 003aec69 32 FUNC GLOBAL DEFAULT 11 r_sqrt │ │ │ │ + 240: 00360aa1 3304 FUNC GLOBAL DEFAULT 11 zpstrf_ │ │ │ │ + 241: 0009fb81 5780 FUNC GLOBAL DEFAULT 11 cgelss_ │ │ │ │ + 242: 00419ecd 80 FUNC GLOBAL DEFAULT 11 FLA_Scalr_l_task │ │ │ │ + 243: 0052a625 1156 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_blk_var1 │ │ │ │ + 244: 0006bde9 368 FUNC GLOBAL DEFAULT 11 zgetf2_ │ │ │ │ + 245: 003e33d9 188 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_check │ │ │ │ + 246: 003f72a9 242 FUNC GLOBAL DEFAULT 11 FLA_Cont_with_3x1_to_2x1 │ │ │ │ + 247: 0052b2dd 1148 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_blk_var2 │ │ │ │ + 248: 0052a481 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_blk_var3 │ │ │ │ + 249: 002d5a25 1436 FUNC GLOBAL DEFAULT 11 zgees_ │ │ │ │ + 250: 003b95bd 240 FUNC GLOBAL DEFAULT 11 bl1_csscalm │ │ │ │ + 251: 0052aaa9 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_blk_var4 │ │ │ │ + 252: 00693544 4 OBJECT GLOBAL DEFAULT 20 fla_hemm_cntl_bp │ │ │ │ + 253: 000aad25 752 FUNC GLOBAL DEFAULT 11 cgtsvx_ │ │ │ │ + 254: 00428a35 124 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_copy_task │ │ │ │ + 255: 00410c11 326 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_f_opc │ │ │ │ + 256: 003f1e85 564 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_helper │ │ │ │ + 257: 0023ae91 1544 FUNC GLOBAL DEFAULT 11 sla_syrcond_ │ │ │ │ + 258: 00410965 350 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_f_opd │ │ │ │ + 259: 000762ad 220 FUNC GLOBAL DEFAULT 11 spotf2_ │ │ │ │ + 260: 004281bd 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfc_task │ │ │ │ + 261: 003bb095 70 FUNC GLOBAL DEFAULT 11 bl1_csscalv │ │ │ │ + 262: 005626ad 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opc_var1 │ │ │ │ + 263: 00562af5 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opc_var2 │ │ │ │ + 264: 005632e5 296 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opc_var3 │ │ │ │ + 265: 003f6015 134 FUNC GLOBAL DEFAULT 11 FLA_adjust_strides │ │ │ │ + 266: 003eaf15 96 FUNC GLOBAL DEFAULT 11 FLASH_Syrk_cntl_finalize │ │ │ │ + 267: 0049d46d 1148 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh │ │ │ │ + 268: 003ddb65 556 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_check │ │ │ │ + 269: 005638ad 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opc_var4 │ │ │ │ + 270: 0038bf41 1224 FUNC GLOBAL DEFAULT 11 zunbdb6_ │ │ │ │ + 271: 001fddd5 1204 FUNC GLOBAL DEFAULT 11 dtpqrt2_ │ │ │ │ + 272: 003d07e9 18 FUNC GLOBAL DEFAULT 11 bl1_dinvert2s │ │ │ │ + 273: 00693500 4 OBJECT GLOBAL DEFAULT 20 flash_scal_bsize │ │ │ │ + 274: 005c0e39 412 FUNC GLOBAL DEFAULT 11 FLA_Fused_Uhu_Yhu_Zhu_ops_var1 │ │ │ │ + 275: 00116885 1860 FUNC GLOBAL DEFAULT 11 cpftrf_ │ │ │ │ + 276: 0041a545 1468 FUNC GLOBAL DEFAULT 11 FLA_Gemvc_external │ │ │ │ + 277: 0049d8e9 1148 FUNC GLOBAL DEFAULT 11 FLA_Herk_un │ │ │ │ + 278: 003ae77d 62 FUNC GLOBAL DEFAULT 11 r_nint │ │ │ │ + 279: 003efdb9 372 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_length │ │ │ │ + 280: 0038d919 1240 FUNC GLOBAL DEFAULT 11 zungbr_ │ │ │ │ + 281: 003b0d39 44 FUNC GLOBAL DEFAULT 11 e_wsle │ │ │ │ + 282: 00568909 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opc_var1 │ │ │ │ + 283: 00693578 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_pm │ │ │ │ + 284: 004106d5 326 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_f_ops │ │ │ │ + 285: 00567dbd 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opc_var2 │ │ │ │ + 286: 00295ecd 600 FUNC GLOBAL DEFAULT 11 sspgv_ │ │ │ │ + 287: 00569105 296 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opc_var3 │ │ │ │ + 288: 005696c5 280 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opc_var4 │ │ │ │ + 289: 003f8e65 22 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_svd_type_combination │ │ │ │ + 290: 003874b9 4016 FUNC GLOBAL DEFAULT 11 ztrsyl_ │ │ │ │ + 291: 003e7f6d 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_gemm_obj_create │ │ │ │ + 292: 004b4d05 1364 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var1 │ │ │ │ + 293: 00352b21 2224 FUNC GLOBAL DEFAULT 11 zpbsvx_ │ │ │ │ + 294: 00231325 6 FUNC GLOBAL DEFAULT 11 sisnan_ │ │ │ │ + 295: 004b61f5 1408 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var2 │ │ │ │ + 296: 003f8b69 48 FUNC GLOBAL DEFAULT 11 FLA_Check_error_level_set │ │ │ │ + 297: 0042527d 52 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_apply_U_external │ │ │ │ + 298: 003ad209 64 FUNC GLOBAL DEFAULT 11 c_div │ │ │ │ + 299: 003f20e9 54 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_ext │ │ │ │ + 300: 004b5769 1364 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var3 │ │ │ │ + 301: 00410ea1 330 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_f_opz │ │ │ │ + 302: 004b5cbd 1336 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var4 │ │ │ │ + 303: 001540d1 988 FUNC GLOBAL DEFAULT 11 ddisna_ │ │ │ │ + 304: 00615439 3136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var10 │ │ │ │ + 305: 004b6775 1364 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var5 │ │ │ │ + 306: 0061697d 3088 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var11 │ │ │ │ + 307: 004b6cc9 1424 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var6 │ │ │ │ + 308: 0061758d 3108 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var12 │ │ │ │ + 309: 004128b9 1044 FUNC GLOBAL DEFAULT 11 FLA_Axpy_external │ │ │ │ + 310: 006181b1 3144 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var13 │ │ │ │ + 311: 00423d89 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_task │ │ │ │ + 312: 0057005d 172 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opd_var1 │ │ │ │ + 313: 004b7259 1364 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var7 │ │ │ │ + 314: 004b77ad 1336 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var8 │ │ │ │ + 315: 00618df9 2848 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var14 │ │ │ │ + 316: 00570c09 240 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opd_var2 │ │ │ │ + 317: 005713e1 176 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opd_var3 │ │ │ │ + 318: 003e0fdd 424 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_extract_real_diagonals_check │ │ │ │ + 319: 004b7ce5 612 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var9 │ │ │ │ + 320: 00533279 796 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_ops_var1 │ │ │ │ + 321: 00616079 1156 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var15 │ │ │ │ + 322: 00532039 40 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_ops_var2 │ │ │ │ + 323: 006164fd 1152 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var16 │ │ │ │ + 324: 0062f8b9 244 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fc_opc_var1 │ │ │ │ + 325: 0029837d 572 FUNC GLOBAL DEFAULT 11 sspsvx_ │ │ │ │ + 326: 003ce569 202 FUNC GLOBAL DEFAULT 11 bl1_dapdiagmv │ │ │ │ + 327: 00619d81 1192 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var17 │ │ │ │ + 328: 0054b3d1 336 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_opz_var1 │ │ │ │ + 329: 00401471 526 FUNC GLOBAL DEFAULT 11 FLASH_Queue_exec_parallel_function │ │ │ │ + 330: 0051457d 1136 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_blk_var1 │ │ │ │ + 331: 00619919 1128 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var18 │ │ │ │ + 332: 00515245 1100 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_blk_var2 │ │ │ │ + 333: 005143c5 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_blk_var3 │ │ │ │ + 334: 00515089 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_blk_var4 │ │ │ │ + 335: 00219301 8372 FUNC GLOBAL DEFAULT 11 sbbcsd_ │ │ │ │ + 336: 003b68c1 128 FUNC GLOBAL DEFAULT 11 bl1_caxpyv │ │ │ │ + 337: 0043f281 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_unb_var1 │ │ │ │ + 338: 0024e97d 2956 FUNC GLOBAL DEFAULT 11 slaexc_ │ │ │ │ + 339: 0042d001 160 FUNC GLOBAL DEFAULT 11 FLASH_Copy │ │ │ │ + 340: 003fd361 804 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_logarithmic_dist │ │ │ │ + 341: 0043efe1 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_unb_var2 │ │ │ │ + 342: 001db03d 2016 FUNC GLOBAL DEFAULT 11 dspevx_ │ │ │ │ + 343: 0043f521 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_unb_var3 │ │ │ │ + 344: 003b67e5 164 FUNC GLOBAL DEFAULT 11 bl1_zaxpysv │ │ │ │ + 345: 0044077d 688 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_unb_var4 │ │ │ │ + 346: 0029c6f1 1760 FUNC GLOBAL DEFAULT 11 sstein_ │ │ │ │ + 347: 0043fff1 660 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_unb_var5 │ │ │ │ + 348: 00657be1 284 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT │ │ │ │ + 349: 0043fd5d 660 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_unb_var6 │ │ │ │ + 350: 00152711 1616 FUNC GLOBAL DEFAULT 11 cunmrq_ │ │ │ │ + 351: 003b8779 174 FUNC GLOBAL DEFAULT 11 bl1_czcopyv │ │ │ │ + 352: 0051c92d 1132 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_blk_var1 │ │ │ │ + 353: 00690a50 8 OBJECT GLOBAL DEFAULT 20 f__cursor │ │ │ │ + 354: 0051c4c1 1132 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_blk_var2 │ │ │ │ + 355: 003e2901 376 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_internal_check │ │ │ │ + 356: 003ef9e1 216 FUNC GLOBAL DEFAULT 11 FLASH_Shift_diag │ │ │ │ + 357: 000b5749 2500 FUNC GLOBAL DEFAULT 11 cheevx_ │ │ │ │ + 358: 0051c309 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_blk_var3 │ │ │ │ + 359: 0007694d 408 FUNC GLOBAL DEFAULT 11 cgehrd_check │ │ │ │ + 360: 003e8485 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_trsv_obj_create │ │ │ │ + 361: 0051cf31 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_blk_var4 │ │ │ │ + 362: 0011c9f5 264 FUNC GLOBAL DEFAULT 11 cspsv_ │ │ │ │ + 363: 003bb275 212 FUNC GLOBAL DEFAULT 11 bl1_sscalmr │ │ │ │ + 364: 00417251 1076 FUNC GLOBAL DEFAULT 11 FLA_Inv_scalc_external │ │ │ │ + 365: 003aff1d 60 FUNC GLOBAL DEFAULT 11 b_char │ │ │ │ + 366: 003ed0fd 68 FUNC GLOBAL DEFAULT 11 FLASH_Chol_cntl_finalize │ │ │ │ + 367: 003863e1 1006 FUNC GLOBAL DEFAULT 11 ztzrzf_ │ │ │ │ + 368: 003d8351 212 FUNC GLOBAL DEFAULT 11 FLA_Scal_elemwise_check │ │ │ │ + 369: 003b7c09 364 FUNC GLOBAL DEFAULT 11 bl1_cdot_in │ │ │ │ + 370: 00433181 556 FUNC GLOBAL DEFAULT 11 FLA_Copyt_t_blk_var1 │ │ │ │ + 371: 006064f9 428 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opd_var1 │ │ │ │ + 372: 00433689 552 FUNC GLOBAL DEFAULT 11 FLA_Copyt_t_blk_var2 │ │ │ │ + 373: 0054ee11 154 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opz_var1 │ │ │ │ + 374: 004333ad 560 FUNC GLOBAL DEFAULT 11 FLA_Copyt_t_blk_var3 │ │ │ │ + 375: 0054fd75 316 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opz_var2 │ │ │ │ + 376: 0055da5d 368 FUNC GLOBAL DEFAULT 11 FLA_Tevd_iteracc_n_opd_var1 │ │ │ │ + 377: 004338fd 564 FUNC GLOBAL DEFAULT 11 FLA_Copyt_t_blk_var4 │ │ │ │ + 378: 0013c719 360 FUNC GLOBAL DEFAULT 11 ctpttr_ │ │ │ │ + 379: 00419981 76 FUNC GLOBAL DEFAULT 11 FLA_Copy_task │ │ │ │ + 380: 003b13c9 38 FUNC GLOBAL DEFAULT 11 bl1_casum │ │ │ │ + 381: 0052da5d 530 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_max │ │ │ │ + 382: 006320e1 548 FUNC GLOBAL DEFAULT 11 FLASH_Apply_CAQ_UT_inc │ │ │ │ + 383: 003cf1ed 112 FUNC GLOBAL DEFAULT 11 bl1_cfree_saved_contigmr │ │ │ │ + 384: 002fb699 1412 FUNC GLOBAL DEFAULT 11 zhetd2_ │ │ │ │ + 385: 00162395 1528 FUNC GLOBAL DEFAULT 11 dgehrd_ │ │ │ │ + 386: 003d279d 212 FUNC GLOBAL DEFAULT 11 bl1_isetm │ │ │ │ + 387: 003c9a95 156 FUNC GLOBAL DEFAULT 11 bl1_zsymm_blas │ │ │ │ + 388: 003edbed 116 FUNC GLOBAL DEFAULT 11 FLASH_Obj_attach_buffer_check │ │ │ │ + 389: 003ae3d1 4 FUNC GLOBAL DEFAULT 11 i_len │ │ │ │ + 390: 00693898 4 OBJECT GLOBAL DEFAULT 20 fla_ttmm_cntl │ │ │ │ + 391: 003ec481 68 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_cntl_finalize │ │ │ │ + 392: 003747a5 2152 FUNC GLOBAL DEFAULT 11 ztgex2_ │ │ │ │ + 393: 0014de49 1048 FUNC GLOBAL DEFAULT 11 cunm2r_ │ │ │ │ + 394: 003ec53d 68 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_cntl_finalize │ │ │ │ + 395: 0055e191 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_n_ops_var1 │ │ │ │ + 396: 003f24d9 142 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_copy_of_flat │ │ │ │ 397: 000d3a49 1424 FUNC GLOBAL DEFAULT 11 cla_gercond_x_ │ │ │ │ - 398: 003d8215 124 FUNC GLOBAL DEFAULT 11 FLA_Random_tri_matrix_check │ │ │ │ - 399: 003fd415 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_num_threads │ │ │ │ - 400: 0012e6b9 740 FUNC GLOBAL DEFAULT 11 ctbtrs_ │ │ │ │ - 401: 003d2445 116 FUNC GLOBAL DEFAULT 11 bl1_isetv │ │ │ │ - 402: 003d9a55 164 FUNC GLOBAL DEFAULT 11 FLA_Copyt_check │ │ │ │ - 403: 00096a71 2768 FUNC GLOBAL DEFAULT 11 cgeev_ │ │ │ │ - 404: 006853f8 4 OBJECT GLOBAL DEFAULT 13 fzero │ │ │ │ - 405: 00424351 152 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_task │ │ │ │ - 406: 001a70b1 2656 FUNC GLOBAL DEFAULT 11 dlar1v_ │ │ │ │ - 407: 001d2315 588 FUNC GLOBAL DEFAULT 11 dppequ_ │ │ │ │ - 408: 003b1ca5 332 FUNC GLOBAL DEFAULT 11 w_ned │ │ │ │ - 409: 001aa189 6244 FUNC GLOBAL DEFAULT 11 dlaqtr_ │ │ │ │ - 410: 005fac2d 3132 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var10 │ │ │ │ - 411: 006936e8 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_mp_ip │ │ │ │ - 412: 0045c5e5 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_blk_var1 │ │ │ │ - 413: 005fb869 3080 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var11 │ │ │ │ - 414: 00360a61 264 FUNC GLOBAL DEFAULT 11 zspsv_ │ │ │ │ - 415: 0045c871 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_blk_var2 │ │ │ │ - 416: 0045caf5 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_blk_var3 │ │ │ │ - 417: 005fc471 3100 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var12 │ │ │ │ - 418: 00652c21 622 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_opi_var1 │ │ │ │ - 419: 0064339d 572 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_r_unb_var1 │ │ │ │ - 420: 0045cd99 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_blk_var4 │ │ │ │ - 421: 0016672d 392 FUNC GLOBAL DEFAULT 11 dgerq2_ │ │ │ │ - 422: 005fd08d 3128 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var13 │ │ │ │ - 423: 003a31dd 636 FUNC GLOBAL DEFAULT 11 cung2r_fla │ │ │ │ - 424: 005fdcc5 2816 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var14 │ │ │ │ - 425: 0045d039 728 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_blk_var5 │ │ │ │ - 426: 00551645 316 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_opd_var1 │ │ │ │ - 427: 005fe7c5 1144 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var15 │ │ │ │ - 428: 003cef15 286 FUNC GLOBAL DEFAULT 11 bl1_cewinvscalmt │ │ │ │ - 429: 0045d311 720 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_blk_var6 │ │ │ │ - 430: 00419b09 96 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_h_task │ │ │ │ - 431: 005fec3d 1144 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var16 │ │ │ │ - 432: 003c2db9 156 FUNC GLOBAL DEFAULT 11 bl1_chemm_blas │ │ │ │ - 433: 005ff0b5 1188 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var17 │ │ │ │ - 434: 003e8c4d 24 FUNC GLOBAL DEFAULT 11 FLA_Copyr_cntl_finalize │ │ │ │ - 435: 005ff559 1128 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var18 │ │ │ │ - 436: 003e35d5 144 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_recover_tau_check │ │ │ │ - 437: 0042669d 76 FUNC GLOBAL DEFAULT 11 FLA_LQ_unb_ext │ │ │ │ - 438: 00693894 4 OBJECT GLOBAL DEFAULT 20 fla_sylv_cntl_mb │ │ │ │ - 439: 000825e1 3792 FUNC GLOBAL DEFAULT 11 sgesdd_check │ │ │ │ - 440: 003e3665 356 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_solve_check │ │ │ │ - 441: 00439335 224 FUNC GLOBAL DEFAULT 11 FLA_Trsv_uc │ │ │ │ - 442: 00534571 880 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_blk_var1 │ │ │ │ - 443: 0052f4a9 2546 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_ext_opt_var1 │ │ │ │ - 444: 00073f29 1544 FUNC GLOBAL DEFAULT 11 dormtr_ │ │ │ │ - 445: 005348e1 1052 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_blk_var2 │ │ │ │ - 446: 003cf56d 604 FUNC GLOBAL DEFAULT 11 bl1_cewinvscalv │ │ │ │ - 447: 00534cfd 900 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_blk_var3 │ │ │ │ - 448: 002ea7c9 1724 FUNC GLOBAL DEFAULT 11 zgghrd_ │ │ │ │ - 449: 002acda5 2692 FUNC GLOBAL DEFAULT 11 stbrfs_ │ │ │ │ - 450: 003e9f85 112 FUNC GLOBAL DEFAULT 11 FLA_Symm_cntl_finalize │ │ │ │ - 451: 003b8589 82 FUNC GLOBAL DEFAULT 11 bl1_icopyv │ │ │ │ - 452: 0052baf5 1760 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_unb_var1 │ │ │ │ - 453: 006336a1 116 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ_UT_inc_lhfc │ │ │ │ - 454: 0052c1d5 1652 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_unb_var2 │ │ │ │ - 455: 0037d561 2764 FUNC GLOBAL DEFAULT 11 ztgsy2_ │ │ │ │ - 456: 0052b71d 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_unb_var3 │ │ │ │ - 457: 0052b8a5 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_unb_var4 │ │ │ │ - 458: 00439415 224 FUNC GLOBAL DEFAULT 11 FLA_Trsv_un │ │ │ │ - 459: 001d5045 1916 FUNC GLOBAL DEFAULT 11 dpstf2_ │ │ │ │ - 460: 006937ec 4 OBJECT GLOBAL DEFAULT 20 fla_chol_var3_bsize │ │ │ │ - 461: 003c0b51 112 FUNC GLOBAL DEFAULT 11 bl1_dsyr_blas │ │ │ │ - 462: 003f80d1 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_machval │ │ │ │ - 463: 002d8969 2756 FUNC GLOBAL DEFAULT 11 zgeev_ │ │ │ │ - 464: 0036a6fd 456 FUNC GLOBAL DEFAULT 11 zsysv_rook_ │ │ │ │ - 465: 0006be1d 316 FUNC GLOBAL DEFAULT 11 zhegs2_ │ │ │ │ - 466: 004394f5 224 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ut │ │ │ │ - 467: 003ff249 808 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_linear_dist │ │ │ │ - 468: 003b88a9 98 FUNC GLOBAL DEFAULT 11 bl1_zscopyv │ │ │ │ - 469: 004270ed 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_blk_ext │ │ │ │ - 470: 006938a4 4 OBJECT GLOBAL DEFAULT 20 fla_tridiagut_cntl_nofus │ │ │ │ - 471: 0020c4b1 9520 FUNC GLOBAL DEFAULT 11 dtrevc_ │ │ │ │ - 472: 003d1f9d 42 FUNC GLOBAL DEFAULT 11 bl1_set_dims_with_trans │ │ │ │ - 473: 003f587d 60 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_evd_type │ │ │ │ - 474: 003f8011 68 FUNC GLOBAL DEFAULT 11 FLA_Check_col_vector │ │ │ │ - 475: 005d8011 672 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l │ │ │ │ - 476: 00270c99 1196 FUNC GLOBAL DEFAULT 11 slasd0_ │ │ │ │ - 477: 003d868d 156 FUNC GLOBAL DEFAULT 11 FLA_Setr_check │ │ │ │ - 478: 0007b469 588 FUNC GLOBAL DEFAULT 11 cunmlq_check │ │ │ │ - 479: 003d08d5 18 FUNC GLOBAL DEFAULT 11 bl1_dinverts │ │ │ │ - 480: 003ce935 52 FUNC GLOBAL DEFAULT 11 bl1_sfree_contigm │ │ │ │ - 481: 003e84a9 78 FUNC GLOBAL DEFAULT 11 FLA_Cntl_sylv_obj_create │ │ │ │ - 482: 003d0ced 64 FUNC GLOBAL DEFAULT 11 bl1_dinvertv │ │ │ │ - 483: 003f5ee1 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_char_to_flame_inv │ │ │ │ - 484: 0020b42d 2348 FUNC GLOBAL DEFAULT 11 dtrttf_ │ │ │ │ - 485: 00111811 1716 FUNC GLOBAL DEFAULT 11 cpftri_ │ │ │ │ - 486: 0007802d 172 FUNC GLOBAL DEFAULT 11 cgetrf_check │ │ │ │ - 487: 00184d21 2088 FUNC GLOBAL DEFAULT 11 dlaed0_ │ │ │ │ - 488: 003988d9 1516 FUNC GLOBAL DEFAULT 11 zupmtr_ │ │ │ │ - 489: 005d8341 56 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_u │ │ │ │ - 490: 002cb299 2378 FUNC GLOBAL DEFAULT 11 zgbrfs_ │ │ │ │ - 491: 003dba4d 376 FUNC GLOBAL DEFAULT 11 FLA_Her_check │ │ │ │ - 492: 005701a5 220 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opz_var1 │ │ │ │ - 493: 0040b961 1576 FUNC GLOBAL DEFAULT 11 fla_dlamc1 │ │ │ │ - 494: 0065373d 694 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_opt_var1 │ │ │ │ - 495: 003bd815 2 FUNC GLOBAL DEFAULT 11 bl1_sscopymrt │ │ │ │ - 496: 0057097d 284 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opz_var2 │ │ │ │ - 497: 005711ad 212 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opz_var3 │ │ │ │ - 498: 0040bf89 2932 FUNC GLOBAL DEFAULT 11 fla_dlamc2 │ │ │ │ - 499: 00693920 4 OBJECT GLOBAL DEFAULT 20 flash_apqut_var1_bsize │ │ │ │ - 500: 006938ec 4 OBJECT GLOBAL DEFAULT 20 flash_apq2ut_var3_bsize │ │ │ │ - 501: 0040cafd 52 FUNC GLOBAL DEFAULT 11 fla_dlamc3 │ │ │ │ - 502: 0040cb31 992 FUNC GLOBAL DEFAULT 11 fla_dlamc4 │ │ │ │ - 503: 0040cf11 880 FUNC GLOBAL DEFAULT 11 fla_dlamc5 │ │ │ │ - 504: 00693568 4 OBJECT GLOBAL DEFAULT 20 flash_gemv_cntl_cp_bv │ │ │ │ - 505: 00426c99 52 FUNC GLOBAL DEFAULT 11 FLA_Tevd_external │ │ │ │ - 506: 00424115 130 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_task │ │ │ │ - 507: 0008ae71 1312 FUNC GLOBAL DEFAULT 11 cgbcon_ │ │ │ │ - 508: 0017263d 644 FUNC GLOBAL DEFAULT 11 dgttrf_ │ │ │ │ - 509: 0051617d 1720 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_unb_var1 │ │ │ │ - 510: 00516835 1600 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_unb_var2 │ │ │ │ - 511: 000fbf75 604 FUNC GLOBAL DEFAULT 11 clarz_ │ │ │ │ - 512: 00515e4d 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_unb_var3 │ │ │ │ - 513: 003fa915 12 FUNC GLOBAL DEFAULT 11 FLA_Obj_length │ │ │ │ - 514: 00400bb1 138 FUNC GLOBAL DEFAULT 11 FLASH_Queue_prefetch │ │ │ │ - 515: 006937f0 4 OBJECT GLOBAL DEFAULT 20 fla_chol_cntl_leaf │ │ │ │ - 516: 0034461d 444 FUNC GLOBAL DEFAULT 11 zlat2c_ │ │ │ │ - 517: 00692068 4 OBJECT GLOBAL DEFAULT 20 l_ungetc │ │ │ │ - 518: 00515fe5 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_unb_var4 │ │ │ │ - 519: 00290449 464 FUNC GLOBAL DEFAULT 11 spptrs_ │ │ │ │ - 520: 003c91a5 996 FUNC GLOBAL DEFAULT 11 bl1_dsyr2k │ │ │ │ - 521: 004222e1 1576 FUNC GLOBAL DEFAULT 11 FLA_Trmmsx_external │ │ │ │ - 522: 003bebe1 136 FUNC GLOBAL DEFAULT 11 bl1_dgemv_blas │ │ │ │ - 523: 0020b2c9 216 FUNC GLOBAL DEFAULT 11 ilaslr_ │ │ │ │ - 524: 00657ba9 112 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_create_workspace │ │ │ │ - 525: 000d65e1 824 FUNC GLOBAL DEFAULT 11 cla_porpvgrw_ │ │ │ │ - 526: 003f3dd1 24 FUNC GLOBAL DEFAULT 11 FLA_Memory_leak_counter_init │ │ │ │ + 398: 003d825d 124 FUNC GLOBAL DEFAULT 11 FLA_Random_tri_matrix_check │ │ │ │ + 399: 003fdaad 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_num_threads │ │ │ │ + 400: 0012f8b1 740 FUNC GLOBAL DEFAULT 11 ctbtrs_ │ │ │ │ + 401: 003d3acd 116 FUNC GLOBAL DEFAULT 11 bl1_isetv │ │ │ │ + 402: 003d9955 164 FUNC GLOBAL DEFAULT 11 FLA_Copyt_check │ │ │ │ + 403: 000974ed 2768 FUNC GLOBAL DEFAULT 11 cgeev_ │ │ │ │ + 404: 00685430 4 OBJECT GLOBAL DEFAULT 13 fzero │ │ │ │ + 405: 0042408d 152 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_task │ │ │ │ + 406: 001a70d1 2656 FUNC GLOBAL DEFAULT 11 dlar1v_ │ │ │ │ + 407: 001d2331 588 FUNC GLOBAL DEFAULT 11 dppequ_ │ │ │ │ + 408: 003b1c3d 332 FUNC GLOBAL DEFAULT 11 w_ned │ │ │ │ + 409: 001aa1a9 6244 FUNC GLOBAL DEFAULT 11 dlaqtr_ │ │ │ │ + 410: 005fc48d 3132 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var10 │ │ │ │ + 411: 006936cc 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_mp_ip │ │ │ │ + 412: 0045c3c1 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_blk_var1 │ │ │ │ + 413: 005fac69 3080 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var11 │ │ │ │ + 414: 00361789 264 FUNC GLOBAL DEFAULT 11 zspsv_ │ │ │ │ + 415: 0045d3a5 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_blk_var2 │ │ │ │ + 416: 0045c64d 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_blk_var3 │ │ │ │ + 417: 005fb871 3100 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var12 │ │ │ │ + 418: 0064ddb5 622 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_opi_var1 │ │ │ │ + 419: 0064324d 572 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_r_unb_var1 │ │ │ │ + 420: 0045cbc9 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_blk_var4 │ │ │ │ + 421: 001682d5 392 FUNC GLOBAL DEFAULT 11 dgerq2_ │ │ │ │ + 422: 005fe041 3128 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var13 │ │ │ │ + 423: 003a27ed 636 FUNC GLOBAL DEFAULT 11 cung2r_fla │ │ │ │ + 424: 005fd0c9 2816 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var14 │ │ │ │ + 425: 0045c8f1 728 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_blk_var5 │ │ │ │ + 426: 00551015 316 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_opd_var1 │ │ │ │ + 427: 005fec79 1144 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var15 │ │ │ │ + 428: 003cedad 286 FUNC GLOBAL DEFAULT 11 bl1_cewinvscalmt │ │ │ │ + 429: 0045d0d5 720 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_blk_var6 │ │ │ │ + 430: 00419c8d 96 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_h_task │ │ │ │ + 431: 005fdbc9 1144 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var16 │ │ │ │ + 432: 003c4171 156 FUNC GLOBAL DEFAULT 11 bl1_chemm_blas │ │ │ │ + 433: 005ff0f1 1188 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var17 │ │ │ │ + 434: 003e8d25 24 FUNC GLOBAL DEFAULT 11 FLA_Copyr_cntl_finalize │ │ │ │ + 435: 005ff595 1128 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var18 │ │ │ │ + 436: 003e361d 144 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_recover_tau_check │ │ │ │ + 437: 004266e5 76 FUNC GLOBAL DEFAULT 11 FLA_LQ_unb_ext │ │ │ │ + 438: 00693858 4 OBJECT GLOBAL DEFAULT 20 fla_sylv_cntl_mb │ │ │ │ + 439: 00082339 3792 FUNC GLOBAL DEFAULT 11 sgesdd_check │ │ │ │ + 440: 003e36ad 356 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_solve_check │ │ │ │ + 441: 0043929d 224 FUNC GLOBAL DEFAULT 11 FLA_Trsv_uc │ │ │ │ + 442: 005345b1 880 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_blk_var1 │ │ │ │ + 443: 0052f4e1 2546 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_ext_opt_var1 │ │ │ │ + 444: 000753e1 1544 FUNC GLOBAL DEFAULT 11 dormtr_ │ │ │ │ + 445: 00534921 1052 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_blk_var2 │ │ │ │ + 446: 003d028d 604 FUNC GLOBAL DEFAULT 11 bl1_cewinvscalv │ │ │ │ + 447: 00534d3d 900 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_blk_var3 │ │ │ │ + 448: 002e9cb1 1724 FUNC GLOBAL DEFAULT 11 zgghrd_ │ │ │ │ + 449: 002abc01 2692 FUNC GLOBAL DEFAULT 11 stbrfs_ │ │ │ │ + 450: 003e9fcd 112 FUNC GLOBAL DEFAULT 11 FLA_Symm_cntl_finalize │ │ │ │ + 451: 003b8259 82 FUNC GLOBAL DEFAULT 11 bl1_icopyv │ │ │ │ + 452: 0052ba69 1760 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_unb_var1 │ │ │ │ + 453: 006339ed 116 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ_UT_inc_lhfc │ │ │ │ + 454: 0052c149 1652 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_unb_var2 │ │ │ │ + 455: 0037d999 2764 FUNC GLOBAL DEFAULT 11 ztgsy2_ │ │ │ │ + 456: 0052b759 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_unb_var3 │ │ │ │ + 457: 0052b8e1 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_unb_var4 │ │ │ │ + 458: 0043937d 224 FUNC GLOBAL DEFAULT 11 FLA_Trsv_un │ │ │ │ + 459: 001d5349 1916 FUNC GLOBAL DEFAULT 11 dpstf2_ │ │ │ │ + 460: 006937b0 4 OBJECT GLOBAL DEFAULT 20 fla_chol_var3_bsize │ │ │ │ + 461: 003c17b1 112 FUNC GLOBAL DEFAULT 11 bl1_dsyr_blas │ │ │ │ + 462: 003f8eb9 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_machval │ │ │ │ + 463: 002dac79 2756 FUNC GLOBAL DEFAULT 11 zgeev_ │ │ │ │ + 464: 0036b9bd 456 FUNC GLOBAL DEFAULT 11 zsysv_rook_ │ │ │ │ + 465: 0006b29d 316 FUNC GLOBAL DEFAULT 11 zhegs2_ │ │ │ │ + 466: 0043953d 224 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ut │ │ │ │ + 467: 003fd685 808 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_linear_dist │ │ │ │ + 468: 003b8579 98 FUNC GLOBAL DEFAULT 11 bl1_zscopyv │ │ │ │ + 469: 004271b9 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_blk_ext │ │ │ │ + 470: 00693868 4 OBJECT GLOBAL DEFAULT 20 fla_tridiagut_cntl_nofus │ │ │ │ + 471: 0020c4b9 9520 FUNC GLOBAL DEFAULT 11 dtrevc_ │ │ │ │ + 472: 003d1fe5 42 FUNC GLOBAL DEFAULT 11 bl1_set_dims_with_trans │ │ │ │ + 473: 003f58c1 60 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_evd_type │ │ │ │ + 474: 003f8df9 68 FUNC GLOBAL DEFAULT 11 FLA_Check_col_vector │ │ │ │ + 475: 005d4d6d 672 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l │ │ │ │ + 476: 00271281 1196 FUNC GLOBAL DEFAULT 11 slasd0_ │ │ │ │ + 477: 003d86d5 156 FUNC GLOBAL DEFAULT 11 FLA_Setr_check │ │ │ │ + 478: 0007b46d 588 FUNC GLOBAL DEFAULT 11 cunmlq_check │ │ │ │ + 479: 003d0bcd 18 FUNC GLOBAL DEFAULT 11 bl1_dinverts │ │ │ │ + 480: 003ce97d 52 FUNC GLOBAL DEFAULT 11 bl1_sfree_contigm │ │ │ │ + 481: 003e890d 78 FUNC GLOBAL DEFAULT 11 FLA_Cntl_sylv_obj_create │ │ │ │ + 482: 003d0d31 64 FUNC GLOBAL DEFAULT 11 bl1_dinvertv │ │ │ │ + 483: 003f5f25 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_char_to_flame_inv │ │ │ │ + 484: 0020b089 2348 FUNC GLOBAL DEFAULT 11 dtrttf_ │ │ │ │ + 485: 00111bc5 1716 FUNC GLOBAL DEFAULT 11 cpftri_ │ │ │ │ + 486: 00078031 172 FUNC GLOBAL DEFAULT 11 cgetrf_check │ │ │ │ + 487: 0018a791 2088 FUNC GLOBAL DEFAULT 11 dlaed0_ │ │ │ │ + 488: 00398581 1516 FUNC GLOBAL DEFAULT 11 zupmtr_ │ │ │ │ + 489: 005d8ca5 56 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_u │ │ │ │ + 490: 002cb2a9 2378 FUNC GLOBAL DEFAULT 11 zgbrfs_ │ │ │ │ + 491: 003db8ad 376 FUNC GLOBAL DEFAULT 11 FLA_Her_check │ │ │ │ + 492: 005701dd 220 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opz_var1 │ │ │ │ + 493: 0040b891 1576 FUNC GLOBAL DEFAULT 11 fla_dlamc1 │ │ │ │ + 494: 0064e8d1 694 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_opt_var1 │ │ │ │ + 495: 003bdc1d 2 FUNC GLOBAL DEFAULT 11 bl1_sscopymrt │ │ │ │ + 496: 00570e0d 284 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opz_var2 │ │ │ │ + 497: 0057155d 212 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opz_var3 │ │ │ │ + 498: 0040beb9 2932 FUNC GLOBAL DEFAULT 11 fla_dlamc2 │ │ │ │ + 499: 006938e8 4 OBJECT GLOBAL DEFAULT 20 flash_apqut_var1_bsize │ │ │ │ + 500: 006938a0 4 OBJECT GLOBAL DEFAULT 20 flash_apq2ut_var3_bsize │ │ │ │ + 501: 0040ca2d 52 FUNC GLOBAL DEFAULT 11 fla_dlamc3 │ │ │ │ + 502: 0040ca61 992 FUNC GLOBAL DEFAULT 11 fla_dlamc4 │ │ │ │ + 503: 0040ce41 880 FUNC GLOBAL DEFAULT 11 fla_dlamc5 │ │ │ │ + 504: 006935c0 4 OBJECT GLOBAL DEFAULT 20 flash_gemv_cntl_cp_bv │ │ │ │ + 505: 00426f7d 52 FUNC GLOBAL DEFAULT 11 FLA_Tevd_external │ │ │ │ + 506: 00423405 130 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_task │ │ │ │ + 507: 0008b0a1 1312 FUNC GLOBAL DEFAULT 11 cgbcon_ │ │ │ │ + 508: 00172ca5 644 FUNC GLOBAL DEFAULT 11 dgttrf_ │ │ │ │ + 509: 005161b9 1720 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_unb_var1 │ │ │ │ + 510: 00516be5 1600 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_unb_var2 │ │ │ │ + 511: 000fc571 604 FUNC GLOBAL DEFAULT 11 clarz_ │ │ │ │ + 512: 00516021 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_unb_var3 │ │ │ │ + 513: 003fa95d 12 FUNC GLOBAL DEFAULT 11 FLA_Obj_length │ │ │ │ + 514: 00400a2d 138 FUNC GLOBAL DEFAULT 11 FLASH_Queue_prefetch │ │ │ │ + 515: 006937b4 4 OBJECT GLOBAL DEFAULT 20 fla_chol_cntl_leaf │ │ │ │ + 516: 0034465d 444 FUNC GLOBAL DEFAULT 11 zlat2c_ │ │ │ │ + 517: 00692038 4 OBJECT GLOBAL DEFAULT 20 l_ungetc │ │ │ │ + 518: 00515e89 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_unb_var4 │ │ │ │ + 519: 00290bad 464 FUNC GLOBAL DEFAULT 11 spptrs_ │ │ │ │ + 520: 003c7775 996 FUNC GLOBAL DEFAULT 11 bl1_dsyr2k │ │ │ │ + 521: 00422955 1576 FUNC GLOBAL DEFAULT 11 FLA_Trmmsx_external │ │ │ │ + 522: 003bf961 136 FUNC GLOBAL DEFAULT 11 bl1_dgemv_blas │ │ │ │ + 523: 0020bc69 216 FUNC GLOBAL DEFAULT 11 ilaslr_ │ │ │ │ + 524: 00657cfd 112 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_create_workspace │ │ │ │ + 525: 000d6db5 824 FUNC GLOBAL DEFAULT 11 cla_porpvgrw_ │ │ │ │ + 526: 003f3be9 24 FUNC GLOBAL DEFAULT 11 FLA_Memory_leak_counter_init │ │ │ │ 527: 0006fca9 600 FUNC GLOBAL DEFAULT 11 sorgl2_ │ │ │ │ - 528: 003ac25d 48 FUNC GLOBAL DEFAULT 11 cdotu_f2c_ │ │ │ │ - 529: 005f75a1 2516 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh │ │ │ │ + 528: 003ac639 48 FUNC GLOBAL DEFAULT 11 cdotu_f2c_ │ │ │ │ + 529: 005f747d 2516 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh │ │ │ │ 530: 00081c01 172 FUNC GLOBAL DEFAULT 11 sgeqr2_check │ │ │ │ - 531: 0051da41 1688 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_unb_var1 │ │ │ │ - 532: 004063f9 552 FUNC GLOBAL DEFAULT 11 FLA_Swap_t_blk_var1 │ │ │ │ - 533: 003ae3e1 6 FUNC GLOBAL DEFAULT 11 d_imag │ │ │ │ - 534: 0021f7cd 2336 FUNC GLOBAL DEFAULT 11 sgels_ │ │ │ │ - 535: 00406681 556 FUNC GLOBAL DEFAULT 11 FLA_Swap_t_blk_var2 │ │ │ │ - 536: 004927ed 624 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var10 │ │ │ │ - 537: 0051d3e1 1632 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_unb_var2 │ │ │ │ - 538: 003d2045 86 FUNC GLOBAL DEFAULT 11 bl1_dscalediag │ │ │ │ - 539: 0051d0b1 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_unb_var3 │ │ │ │ + 531: 0051e51d 1688 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_unb_var1 │ │ │ │ + 532: 004064a1 552 FUNC GLOBAL DEFAULT 11 FLA_Swap_t_blk_var1 │ │ │ │ + 533: 003ae41d 6 FUNC GLOBAL DEFAULT 11 d_imag │ │ │ │ + 534: 0021f7d1 2336 FUNC GLOBAL DEFAULT 11 sgels_ │ │ │ │ + 535: 004066c9 556 FUNC GLOBAL DEFAULT 11 FLA_Swap_t_blk_var2 │ │ │ │ + 536: 00492e09 624 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var10 │ │ │ │ + 537: 0051d285 1632 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_unb_var2 │ │ │ │ + 538: 003d221d 86 FUNC GLOBAL DEFAULT 11 bl1_dscalediag │ │ │ │ + 539: 0051e385 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_unb_var3 │ │ │ │ 540: 000ac6d1 796 FUNC GLOBAL DEFAULT 11 chbev_ │ │ │ │ - 541: 0051d249 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_unb_var4 │ │ │ │ - 542: 002709c9 720 FUNC GLOBAL DEFAULT 11 slasd1_ │ │ │ │ - 543: 003f0c5d 486 FUNC GLOBAL DEFAULT 11 FLASH_Part_create_1x2 │ │ │ │ - 544: 002298d5 3764 FUNC GLOBAL DEFAULT 11 sggesx_ │ │ │ │ - 545: 00693944 4 OBJECT GLOBAL DEFAULT 20 flash_appiv_cntl_leaf │ │ │ │ - 546: 000f04f1 1212 FUNC GLOBAL DEFAULT 11 clansy_ │ │ │ │ - 547: 00399199 640 FUNC GLOBAL DEFAULT 11 sopgtr_ │ │ │ │ - 548: 005f8401 2516 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn │ │ │ │ - 549: 004139ad 1944 FUNC GLOBAL DEFAULT 11 FLA_Copyr_external │ │ │ │ - 550: 003fa9d5 14 FUNC GLOBAL DEFAULT 11 FLA_Obj_base_length │ │ │ │ - 551: 002550a5 2084 FUNC GLOBAL DEFAULT 11 slalsa_ │ │ │ │ - 552: 003c83c9 156 FUNC GLOBAL DEFAULT 11 bl1_csymm_blas │ │ │ │ - 553: 00252865 24 FUNC GLOBAL DEFAULT 11 slaisnan_ │ │ │ │ - 554: 0007ab45 336 FUNC GLOBAL DEFAULT 11 cungqr_check │ │ │ │ - 555: 0037d2c1 668 FUNC GLOBAL DEFAULT 11 ztpqrt_ │ │ │ │ - 556: 00180efd 580 FUNC GLOBAL DEFAULT 11 dlaed1_ │ │ │ │ - 557: 001bb1b1 708 FUNC GLOBAL DEFAULT 11 dlasrt_ │ │ │ │ - 558: 0057d8cd 340 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_realify │ │ │ │ - 559: 003d6921 220 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_inverse_dist_check │ │ │ │ - 560: 003e8955 194 FUNC GLOBAL DEFAULT 11 FLA_Cntl_finalize_flash │ │ │ │ - 561: 002407f5 180 FUNC GLOBAL DEFAULT 11 sladiv1_ │ │ │ │ - 562: 003f56cd 108 FUNC GLOBAL DEFAULT 11 FLA_Print_message │ │ │ │ - 563: 00419c59 76 FUNC GLOBAL DEFAULT 11 FLA_Scal_task │ │ │ │ - 564: 0052ff11 1782 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_francis_v_ops_var1 │ │ │ │ - 565: 0009ba89 2440 FUNC GLOBAL DEFAULT 11 cgelsx_ │ │ │ │ - 566: 003f8179 68 FUNC GLOBAL DEFAULT 11 FLA_Check_row_storage │ │ │ │ - 567: 0069358c 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_op_bp │ │ │ │ - 568: 0033f1c1 604 FUNC GLOBAL DEFAULT 11 zlarz_ │ │ │ │ - 569: 003ae569 30 FUNC GLOBAL DEFAULT 11 h_mod │ │ │ │ - 570: 002aa5c5 2216 FUNC GLOBAL DEFAULT 11 ssytrs_rook_ │ │ │ │ - 571: 004282d1 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfc_task │ │ │ │ - 572: 0013ab19 7176 FUNC GLOBAL DEFAULT 11 ctgevc_ │ │ │ │ - 573: 0017c7e9 196 FUNC GLOBAL DEFAULT 11 dla_lin_berr_ │ │ │ │ - 574: 00417535 1000 FUNC GLOBAL DEFAULT 11 FLA_Inv_scal_external │ │ │ │ - 575: 00358219 584 FUNC GLOBAL DEFAULT 11 zpptrf_ │ │ │ │ - 576: 005bfd19 2164 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blf_var2 │ │ │ │ - 577: 005c058d 2164 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blf_var3 │ │ │ │ - 578: 005c2475 2932 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blf_var4 │ │ │ │ - 579: 000edc41 1464 FUNC GLOBAL DEFAULT 11 clanhp_ │ │ │ │ - 580: 003d1fc9 34 FUNC GLOBAL DEFAULT 11 bl1_set_dim_with_side │ │ │ │ - 581: 002cbbe9 832 FUNC GLOBAL DEFAULT 11 zgbtf2_ │ │ │ │ - 582: 0027ecf9 4112 FUNC GLOBAL DEFAULT 11 slasyf_ │ │ │ │ - 583: 003eb49d 48 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_cntl_init │ │ │ │ - 584: 005518bd 316 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_opz_var1 │ │ │ │ - 585: 0045d5e1 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_unb_var1 │ │ │ │ - 586: 003f7eb5 16 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_topbottom_side │ │ │ │ - 587: 0045d869 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_unb_var2 │ │ │ │ - 588: 002ee4fd 812 FUNC GLOBAL DEFAULT 11 zhbev_ │ │ │ │ - 589: 00656189 452 FUNC GLOBAL DEFAULT 11 FLASH_Apply_QUD_UT_inc │ │ │ │ - 590: 001f3fb9 1932 FUNC GLOBAL DEFAULT 11 dtgexc_ │ │ │ │ - 591: 0045daf1 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_unb_var3 │ │ │ │ - 592: 0045dd9d 688 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_unb_var4 │ │ │ │ - 593: 0045e04d 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_unb_var5 │ │ │ │ - 594: 00693618 4 OBJECT GLOBAL DEFAULT 20 fla_her2k_cntl_blas │ │ │ │ - 595: 003fa975 18 FUNC GLOBAL DEFAULT 11 FLA_Obj_min_dim │ │ │ │ - 596: 0045e2d1 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_unb_var6 │ │ │ │ - 597: 00274149 3064 FUNC GLOBAL DEFAULT 11 slasd2_ │ │ │ │ - 598: 003a9405 912 FUNC GLOBAL DEFAULT 11 dormtr_fla │ │ │ │ - 599: 0040b505 1116 FUNC GLOBAL DEFAULT 11 fla_dlamch │ │ │ │ - 600: 0034b741 2384 FUNC GLOBAL DEFAULT 11 zlatrd_ │ │ │ │ - 601: 003f8cd1 1328 FUNC GLOBAL DEFAULT 11 FLA_Obj_fshow │ │ │ │ - 602: 003b89dd 116 FUNC GLOBAL DEFAULT 11 bl1_dzcopyv │ │ │ │ - 603: 00535081 796 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_unb_var1 │ │ │ │ - 604: 003ce005 6 FUNC GLOBAL DEFAULT 11 bl1_sm1 │ │ │ │ - 605: 003b0ad9 424 FUNC GLOBAL DEFAULT 11 s_wsfe │ │ │ │ - 606: 00535c35 932 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_unb_var2 │ │ │ │ - 607: 003ce07d 6 FUNC GLOBAL DEFAULT 11 bl1_sm2 │ │ │ │ - 608: 00185d71 2604 FUNC GLOBAL DEFAULT 11 dlaed2_ │ │ │ │ - 609: 00575579 1116 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_form_V_ext │ │ │ │ - 610: 003cdae5 108 FUNC GLOBAL DEFAULT 11 bl1_ccreate_contigm │ │ │ │ - 611: 00424c6d 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_task │ │ │ │ - 612: 00535951 740 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_unb_var3 │ │ │ │ - 613: 003f7a81 108 FUNC GLOBAL DEFAULT 11 FLA_Check_divide_by_zero │ │ │ │ - 614: 003ea825 212 FUNC GLOBAL DEFAULT 11 FLASH_Hemm_cntl_init │ │ │ │ - 615: 000b9cb5 22316 FUNC GLOBAL DEFAULT 11 cgesvd_ │ │ │ │ - 616: 0009de99 420 FUNC GLOBAL DEFAULT 11 cgeqr2_ │ │ │ │ - 617: 0053863d 346 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opt_var1 │ │ │ │ - 618: 00240791 100 FUNC GLOBAL DEFAULT 11 sladiv2_ │ │ │ │ - 619: 002e5aa1 2944 FUNC GLOBAL DEFAULT 11 zgesvx_ │ │ │ │ - 620: 005390a5 346 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opt_var2 │ │ │ │ - 621: 00538089 346 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opt_var3 │ │ │ │ - 622: 003b9589 38 FUNC GLOBAL DEFAULT 11 bl1_dswap │ │ │ │ - 623: 0041958d 98 FUNC GLOBAL DEFAULT 11 FLA_Dotc │ │ │ │ - 624: 003ed619 124 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc_cntl_init │ │ │ │ - 625: 0009c411 2616 FUNC GLOBAL DEFAULT 11 cgelsy_ │ │ │ │ - 626: 00693ac0 28 OBJECT GLOBAL DEFAULT 20 FLA_SAFE_MIN_SQUARE │ │ │ │ - 627: 003aee3d 56 FUNC GLOBAL DEFAULT 11 f_exit │ │ │ │ - 628: 001f5f91 3112 FUNC GLOBAL DEFAULT 11 dtgsja_ │ │ │ │ - 629: 00165c7d 520 FUNC GLOBAL DEFAULT 11 dgeqrt_ │ │ │ │ - 630: 0041e69d 112 FUNC GLOBAL DEFAULT 11 FLA_Ger │ │ │ │ - 631: 0028f5fd 1876 FUNC GLOBAL DEFAULT 11 sposvx_ │ │ │ │ - 632: 004ce93d 712 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var10 │ │ │ │ - 633: 00076805 244 FUNC GLOBAL DEFAULT 11 ctrtri_ │ │ │ │ + 541: 0051d0ed 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_unb_var4 │ │ │ │ + 542: 002709d1 720 FUNC GLOBAL DEFAULT 11 slasd1_ │ │ │ │ + 543: 003f0d85 486 FUNC GLOBAL DEFAULT 11 FLASH_Part_create_1x2 │ │ │ │ + 544: 00228cb9 3764 FUNC GLOBAL DEFAULT 11 sggesx_ │ │ │ │ + 545: 00693914 4 OBJECT GLOBAL DEFAULT 20 flash_appiv_cntl_leaf │ │ │ │ + 546: 000eea49 1212 FUNC GLOBAL DEFAULT 11 clansy_ │ │ │ │ + 547: 00399d5d 640 FUNC GLOBAL DEFAULT 11 sopgtr_ │ │ │ │ + 548: 005f8e11 2516 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn │ │ │ │ + 549: 00414739 1944 FUNC GLOBAL DEFAULT 11 FLA_Copyr_external │ │ │ │ + 550: 003faa1d 14 FUNC GLOBAL DEFAULT 11 FLA_Obj_base_length │ │ │ │ + 551: 002560f9 2084 FUNC GLOBAL DEFAULT 11 slalsa_ │ │ │ │ + 552: 003c9641 156 FUNC GLOBAL DEFAULT 11 bl1_csymm_blas │ │ │ │ + 553: 002544f9 24 FUNC GLOBAL DEFAULT 11 slaisnan_ │ │ │ │ + 554: 0007ab49 336 FUNC GLOBAL DEFAULT 11 cungqr_check │ │ │ │ + 555: 0037e465 668 FUNC GLOBAL DEFAULT 11 ztpqrt_ │ │ │ │ + 556: 00184345 580 FUNC GLOBAL DEFAULT 11 dlaed1_ │ │ │ │ + 557: 001bb1d9 708 FUNC GLOBAL DEFAULT 11 dlasrt_ │ │ │ │ + 558: 0057cfdd 340 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_realify │ │ │ │ + 559: 003d688d 220 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_inverse_dist_check │ │ │ │ + 560: 003e8395 194 FUNC GLOBAL DEFAULT 11 FLA_Cntl_finalize_flash │ │ │ │ + 561: 00241291 180 FUNC GLOBAL DEFAULT 11 sladiv1_ │ │ │ │ + 562: 003f5711 108 FUNC GLOBAL DEFAULT 11 FLA_Print_message │ │ │ │ + 563: 00419abd 76 FUNC GLOBAL DEFAULT 11 FLA_Scal_task │ │ │ │ + 564: 00530159 1782 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_francis_v_ops_var1 │ │ │ │ + 565: 0009ba85 2440 FUNC GLOBAL DEFAULT 11 cgelsx_ │ │ │ │ + 566: 003f8f61 68 FUNC GLOBAL DEFAULT 11 FLA_Check_row_storage │ │ │ │ + 567: 0069355c 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_op_bp │ │ │ │ + 568: 0033f201 604 FUNC GLOBAL DEFAULT 11 zlarz_ │ │ │ │ + 569: 003ae5b9 30 FUNC GLOBAL DEFAULT 11 h_mod │ │ │ │ + 570: 002aa5d5 2216 FUNC GLOBAL DEFAULT 11 ssytrs_rook_ │ │ │ │ + 571: 0042869d 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfc_task │ │ │ │ + 572: 00139e59 7176 FUNC GLOBAL DEFAULT 11 ctgevc_ │ │ │ │ + 573: 0017c721 196 FUNC GLOBAL DEFAULT 11 dla_lin_berr_ │ │ │ │ + 574: 00417685 1000 FUNC GLOBAL DEFAULT 11 FLA_Inv_scal_external │ │ │ │ + 575: 0035ce21 584 FUNC GLOBAL DEFAULT 11 zpptrf_ │ │ │ │ + 576: 005bf035 2164 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blf_var2 │ │ │ │ + 577: 005c05c5 2164 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blf_var3 │ │ │ │ + 578: 005c24ad 2932 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blf_var4 │ │ │ │ + 579: 000ed949 1464 FUNC GLOBAL DEFAULT 11 clanhp_ │ │ │ │ + 580: 003d2011 34 FUNC GLOBAL DEFAULT 11 bl1_set_dim_with_side │ │ │ │ + 581: 002cdff9 832 FUNC GLOBAL DEFAULT 11 zgbtf2_ │ │ │ │ + 582: 0027ed01 4112 FUNC GLOBAL DEFAULT 11 slasyf_ │ │ │ │ + 583: 003eb4e5 48 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_cntl_init │ │ │ │ + 584: 0055128d 316 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_opz_var1 │ │ │ │ + 585: 0045d629 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_unb_var1 │ │ │ │ + 586: 003f8c9d 16 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_topbottom_side │ │ │ │ + 587: 0045ddc5 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_unb_var2 │ │ │ │ + 588: 002ee521 812 FUNC GLOBAL DEFAULT 11 zhbev_ │ │ │ │ + 589: 00656cc5 452 FUNC GLOBAL DEFAULT 11 FLASH_Apply_QUD_UT_inc │ │ │ │ + 590: 001f3fd5 1932 FUNC GLOBAL DEFAULT 11 dtgexc_ │ │ │ │ + 591: 0045e04d 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_unb_var3 │ │ │ │ + 592: 0045e57d 688 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_unb_var4 │ │ │ │ + 593: 0045e2f9 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_unb_var5 │ │ │ │ + 594: 00693600 4 OBJECT GLOBAL DEFAULT 20 fla_her2k_cntl_blas │ │ │ │ + 595: 003fa9bd 18 FUNC GLOBAL DEFAULT 11 FLA_Obj_min_dim │ │ │ │ + 596: 0045d8b1 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_unb_var6 │ │ │ │ + 597: 00273fbd 3064 FUNC GLOBAL DEFAULT 11 slasd2_ │ │ │ │ + 598: 003a9445 912 FUNC GLOBAL DEFAULT 11 dormtr_fla │ │ │ │ + 599: 0040b435 1116 FUNC GLOBAL DEFAULT 11 fla_dlamch │ │ │ │ + 600: 0034a2b1 2384 FUNC GLOBAL DEFAULT 11 zlatrd_ │ │ │ │ + 601: 003f9ab9 1328 FUNC GLOBAL DEFAULT 11 FLA_Obj_fshow │ │ │ │ + 602: 003b86ad 116 FUNC GLOBAL DEFAULT 11 bl1_dzcopyv │ │ │ │ + 603: 00535ef5 796 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_unb_var1 │ │ │ │ + 604: 003ce18d 6 FUNC GLOBAL DEFAULT 11 bl1_sm1 │ │ │ │ + 605: 003b0a31 424 FUNC GLOBAL DEFAULT 11 s_wsfe │ │ │ │ + 606: 005350c1 932 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_unb_var2 │ │ │ │ + 607: 003ce205 6 FUNC GLOBAL DEFAULT 11 bl1_sm2 │ │ │ │ + 608: 00189819 2604 FUNC GLOBAL DEFAULT 11 dlaed2_ │ │ │ │ + 609: 00576c0d 1116 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_form_V_ext │ │ │ │ + 610: 003cda05 108 FUNC GLOBAL DEFAULT 11 bl1_ccreate_contigm │ │ │ │ + 611: 00424ce5 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_task │ │ │ │ + 612: 00536211 740 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_unb_var3 │ │ │ │ + 613: 003f8869 108 FUNC GLOBAL DEFAULT 11 FLA_Check_divide_by_zero │ │ │ │ + 614: 003ea565 212 FUNC GLOBAL DEFAULT 11 FLASH_Hemm_cntl_init │ │ │ │ + 615: 000b9771 22316 FUNC GLOBAL DEFAULT 11 cgesvd_ │ │ │ │ + 616: 0009e3e5 420 FUNC GLOBAL DEFAULT 11 cgeqr2_ │ │ │ │ + 617: 00537ae5 346 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opt_var1 │ │ │ │ + 618: 0024122d 100 FUNC GLOBAL DEFAULT 11 sladiv2_ │ │ │ │ + 619: 002e5ac1 2944 FUNC GLOBAL DEFAULT 11 zgesvx_ │ │ │ │ + 620: 0053847d 346 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opt_var2 │ │ │ │ + 621: 00538959 346 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opt_var3 │ │ │ │ + 622: 003b9361 38 FUNC GLOBAL DEFAULT 11 bl1_dswap │ │ │ │ + 623: 00419739 98 FUNC GLOBAL DEFAULT 11 FLA_Dotc │ │ │ │ + 624: 003ed661 124 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc_cntl_init │ │ │ │ + 625: 0009d461 2616 FUNC GLOBAL DEFAULT 11 cgelsy_ │ │ │ │ + 626: 00693a90 28 OBJECT GLOBAL DEFAULT 20 FLA_SAFE_MIN_SQUARE │ │ │ │ + 627: 003aedd5 56 FUNC GLOBAL DEFAULT 11 f_exit │ │ │ │ + 628: 001f5fa9 3112 FUNC GLOBAL DEFAULT 11 dtgsja_ │ │ │ │ + 629: 00165c81 520 FUNC GLOBAL DEFAULT 11 dgeqrt_ │ │ │ │ + 630: 0041e6e5 112 FUNC GLOBAL DEFAULT 11 FLA_Ger │ │ │ │ + 631: 0028f3f5 1876 FUNC GLOBAL DEFAULT 11 sposvx_ │ │ │ │ + 632: 004ce33d 712 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var10 │ │ │ │ + 633: 00076ccd 244 FUNC GLOBAL DEFAULT 11 ctrtri_ │ │ │ │ 634: 0006f3a5 1100 FUNC GLOBAL DEFAULT 11 dsytd2_ │ │ │ │ - 635: 003b0231 312 FUNC GLOBAL DEFAULT 11 x_putc │ │ │ │ - 636: 0030c069 2456 FUNC GLOBAL DEFAULT 11 zhprfs_ │ │ │ │ - 637: 0057340d 256 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_inc_solve │ │ │ │ - 638: 00419681 136 FUNC GLOBAL DEFAULT 11 FLA_Dots │ │ │ │ - 639: 003f7e5d 70 FUNC GLOBAL DEFAULT 11 FLA_Check_attempted_repart_1x2 │ │ │ │ - 640: 00273651 2808 FUNC GLOBAL DEFAULT 11 slasd3_ │ │ │ │ - 641: 003b8c99 34 FUNC GLOBAL DEFAULT 11 bl1_zdscal │ │ │ │ - 642: 003ccee9 60 FUNC GLOBAL DEFAULT 11 bl1_param_map_to_netlib_side │ │ │ │ - 643: 004e5f9d 1124 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_blk_var1 │ │ │ │ - 644: 004e6401 1132 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_blk_var2 │ │ │ │ - 645: 003f78f5 68 FUNC GLOBAL DEFAULT 11 FLA_Check_object_matrix_elemtype │ │ │ │ + 635: 003b0275 312 FUNC GLOBAL DEFAULT 11 x_putc │ │ │ │ + 636: 0030c091 2456 FUNC GLOBAL DEFAULT 11 zhprfs_ │ │ │ │ + 637: 00573441 256 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_inc_solve │ │ │ │ + 638: 00419609 136 FUNC GLOBAL DEFAULT 11 FLA_Dots │ │ │ │ + 639: 003f8c45 70 FUNC GLOBAL DEFAULT 11 FLA_Check_attempted_repart_1x2 │ │ │ │ + 640: 002734c5 2808 FUNC GLOBAL DEFAULT 11 slasd3_ │ │ │ │ + 641: 003b92f1 34 FUNC GLOBAL DEFAULT 11 bl1_zdscal │ │ │ │ + 642: 003ccd81 60 FUNC GLOBAL DEFAULT 11 bl1_param_map_to_netlib_side │ │ │ │ + 643: 004e68b5 1124 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_blk_var1 │ │ │ │ + 644: 004e5ba9 1132 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_blk_var2 │ │ │ │ + 645: 003f86dd 68 FUNC GLOBAL DEFAULT 11 FLA_Check_object_matrix_elemtype │ │ │ │ 646: 000c59c5 524 FUNC GLOBAL DEFAULT 11 chpcon_ │ │ │ │ - 647: 00693890 4 OBJECT GLOBAL DEFAULT 20 fla_sylv_cntl │ │ │ │ - 648: 004e6a75 1136 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_blk_var3 │ │ │ │ - 649: 00261ee9 444 FUNC GLOBAL DEFAULT 11 slarf_ │ │ │ │ - 650: 00429735 96 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_task │ │ │ │ - 651: 003d1921 304 FUNC GLOBAL DEFAULT 11 bl1_smaxabsmr │ │ │ │ - 652: 000b19d5 2304 FUNC GLOBAL DEFAULT 11 chbevx_ │ │ │ │ - 653: 004e70f1 1128 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_blk_var4 │ │ │ │ - 654: 00414145 2028 FUNC GLOBAL DEFAULT 11 FLA_Copy_external │ │ │ │ - 655: 001847d9 1352 FUNC GLOBAL DEFAULT 11 dlaed3_ │ │ │ │ - 656: 00113cf1 256 FUNC GLOBAL DEFAULT 11 cppsv_ │ │ │ │ - 657: 004e686d 520 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_blk_var5 │ │ │ │ - 658: 002820d1 3860 FUNC GLOBAL DEFAULT 11 slatrs_ │ │ │ │ - 659: 00428c85 140 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_task │ │ │ │ - 660: 004e6ee5 524 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_blk_var6 │ │ │ │ - 661: 002927c5 272 FUNC GLOBAL DEFAULT 11 sptts2_ │ │ │ │ - 662: 001d42e1 1864 FUNC GLOBAL DEFAULT 11 dpprfs_ │ │ │ │ - 663: 00373ee1 2180 FUNC GLOBAL DEFAULT 11 ztftri_ │ │ │ │ - 664: 00122aed 584 FUNC GLOBAL DEFAULT 11 csycon_rook_ │ │ │ │ - 665: 0032d289 7186 FUNC GLOBAL DEFAULT 11 zlahef_rook_ │ │ │ │ - 666: 001d4ea9 412 FUNC GLOBAL DEFAULT 11 dpttrs_ │ │ │ │ - 667: 003ef1c1 356 FUNC GLOBAL DEFAULT 11 FLASH_Axpy_hier_to_buffer │ │ │ │ - 668: 00076cc9 244 FUNC GLOBAL DEFAULT 11 ztrti2_ │ │ │ │ - 669: 003c9abd 996 FUNC GLOBAL DEFAULT 11 bl1_zsyr2k │ │ │ │ - 670: 000b7869 572 FUNC GLOBAL DEFAULT 11 chesv_ │ │ │ │ - 671: 00424d45 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_task │ │ │ │ - 672: 003bf05d 136 FUNC GLOBAL DEFAULT 11 bl1_zgemv_blas │ │ │ │ + 647: 00693854 4 OBJECT GLOBAL DEFAULT 20 fla_sylv_cntl │ │ │ │ + 648: 004e6445 1136 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_blk_var3 │ │ │ │ + 649: 00261ef9 444 FUNC GLOBAL DEFAULT 11 slarf_ │ │ │ │ + 650: 004296c1 96 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_task │ │ │ │ + 651: 003d1a09 304 FUNC GLOBAL DEFAULT 11 bl1_smaxabsmr │ │ │ │ + 652: 000b0bc5 2304 FUNC GLOBAL DEFAULT 11 chbevx_ │ │ │ │ + 653: 004e6d19 1128 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_blk_var4 │ │ │ │ + 654: 004139f5 2028 FUNC GLOBAL DEFAULT 11 FLA_Copy_external │ │ │ │ + 655: 0018a249 1352 FUNC GLOBAL DEFAULT 11 dlaed3_ │ │ │ │ + 656: 001182f9 256 FUNC GLOBAL DEFAULT 11 cppsv_ │ │ │ │ + 657: 004e7181 520 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_blk_var5 │ │ │ │ + 658: 0028353d 3860 FUNC GLOBAL DEFAULT 11 slatrs_ │ │ │ │ + 659: 00428d45 140 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_task │ │ │ │ + 660: 004e7389 524 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_blk_var6 │ │ │ │ + 661: 00291f19 272 FUNC GLOBAL DEFAULT 11 sptts2_ │ │ │ │ + 662: 001d4301 1864 FUNC GLOBAL DEFAULT 11 dpprfs_ │ │ │ │ + 663: 00373f21 2180 FUNC GLOBAL DEFAULT 11 ztftri_ │ │ │ │ + 664: 00122ae9 584 FUNC GLOBAL DEFAULT 11 csycon_rook_ │ │ │ │ + 665: 0032c1b1 7186 FUNC GLOBAL DEFAULT 11 zlahef_rook_ │ │ │ │ + 666: 001d4ec9 412 FUNC GLOBAL DEFAULT 11 dpttrs_ │ │ │ │ + 667: 003eec29 356 FUNC GLOBAL DEFAULT 11 FLASH_Axpy_hier_to_buffer │ │ │ │ + 668: 00077191 244 FUNC GLOBAL DEFAULT 11 ztrti2_ │ │ │ │ + 669: 003c808d 996 FUNC GLOBAL DEFAULT 11 bl1_zsyr2k │ │ │ │ + 670: 000b79b1 572 FUNC GLOBAL DEFAULT 11 chesv_ │ │ │ │ + 671: 00424dbd 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_task │ │ │ │ + 672: 003bfddd 136 FUNC GLOBAL DEFAULT 11 bl1_zgemv_blas │ │ │ │ 673: 000677f1 18 FUNC GLOBAL DEFAULT 11 bl1_abort │ │ │ │ - 674: 00693948 4 OBJECT GLOBAL DEFAULT 20 flash_caqr2ut_var2_bsize │ │ │ │ - 675: 00318fad 2000 FUNC GLOBAL DEFAULT 11 zla_herpvgrw_ │ │ │ │ - 676: 003d2211 162 FUNC GLOBAL DEFAULT 11 bl1_zscalediag │ │ │ │ - 677: 0031e205 276 FUNC GLOBAL DEFAULT 11 zlag2c_ │ │ │ │ - 678: 00419b69 80 FUNC GLOBAL DEFAULT 11 FLA_Copyr_task │ │ │ │ - 679: 006853e8 8 OBJECT GLOBAL DEFAULT 13 czero │ │ │ │ - 680: 003f769d 14 FUNC GLOBAL DEFAULT 11 FLA_Check_pthread_create_result │ │ │ │ - 681: 0042517d 48 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_blk_external │ │ │ │ - 682: 003e8155 26 FUNC GLOBAL DEFAULT 11 FLA_Cntl_finalize │ │ │ │ - 683: 003e2de9 248 FUNC GLOBAL DEFAULT 11 FLA_Hess_check │ │ │ │ - 684: 006939a0 4 OBJECT GLOBAL DEFAULT 20 flash_lu_piv_cntl_leaf │ │ │ │ - 685: 00279279 8604 FUNC GLOBAL DEFAULT 11 slasd4_ │ │ │ │ - 686: 003ce00d 6 FUNC GLOBAL DEFAULT 11 bl1_dm1 │ │ │ │ - 687: 00580369 912 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofu_var2 │ │ │ │ - 688: 0035796d 256 FUNC GLOBAL DEFAULT 11 zppsv_ │ │ │ │ - 689: 003ce085 6 FUNC GLOBAL DEFAULT 11 bl1_dm2 │ │ │ │ - 690: 00584c01 912 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofu_var3 │ │ │ │ - 691: 002583a9 3496 FUNC GLOBAL DEFAULT 11 slalsd_ │ │ │ │ - 692: 00588015 1430 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofu_var4 │ │ │ │ - 693: 0006bba5 316 FUNC GLOBAL DEFAULT 11 dsygs2_ │ │ │ │ - 694: 0042bb09 588 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_h_blk_var1 │ │ │ │ - 695: 0042bd55 576 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_h_blk_var2 │ │ │ │ - 696: 003e7f51 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_tpose_obj_create │ │ │ │ - 697: 0042bf95 596 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_h_blk_var3 │ │ │ │ - 698: 0042c1e9 600 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_h_blk_var4 │ │ │ │ - 699: 003c0d21 164 FUNC GLOBAL DEFAULT 11 bl1_csyr │ │ │ │ - 700: 00191eb1 5710 FUNC GLOBAL DEFAULT 11 dlaed4_ │ │ │ │ - 701: 00427b81 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfc_task │ │ │ │ - 702: 00364101 2472 FUNC GLOBAL DEFAULT 11 zsprfs_ │ │ │ │ - 703: 0041b425 1408 FUNC GLOBAL DEFAULT 11 FLA_Hemv_external │ │ │ │ - 704: 003bdca5 388 FUNC GLOBAL DEFAULT 11 bl1_dscopymrt │ │ │ │ - 705: 000c8845 864 FUNC GLOBAL DEFAULT 11 chpgvx_ │ │ │ │ - 706: 003d47d1 288 FUNC GLOBAL DEFAULT 11 FLA_Copy_object_to_buffer_check │ │ │ │ - 707: 003f72f1 30 FUNC GLOBAL DEFAULT 11 FLA_Check_base_buffer_mismatch │ │ │ │ - 708: 003f8055 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_evd_type │ │ │ │ - 709: 00657c19 136 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_create_workspace_side │ │ │ │ - 710: 002f9725 504 FUNC GLOBAL DEFAULT 11 zhesv_ │ │ │ │ - 711: 005b9339 464 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opd_var1 │ │ │ │ - 712: 0011c7ed 524 FUNC GLOBAL DEFAULT 11 cspcon_ │ │ │ │ - 713: 003d7a15 236 FUNC GLOBAL DEFAULT 11 FLA_Max_abs_value_herm_check │ │ │ │ - 714: 005ba95d 528 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opd_var2 │ │ │ │ - 715: 00358461 608 FUNC GLOBAL DEFAULT 11 zpptri_ │ │ │ │ - 716: 0069391c 4 OBJECT GLOBAL DEFAULT 20 flash_apqut_var2_bsize │ │ │ │ - 717: 003f7759 134 FUNC GLOBAL DEFAULT 11 FLA_Check_sylv_matrix_dims │ │ │ │ - 718: 0019e3cd 180 FUNC GLOBAL DEFAULT 11 dlapy2_ │ │ │ │ - 719: 003e936d 56 FUNC GLOBAL DEFAULT 11 FLA_Trsv_cntl_init │ │ │ │ - 720: 005bb55d 520 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opd_var4 │ │ │ │ - 721: 005d88f1 2218 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_realify_subdiagonal_opt │ │ │ │ - 722: 003d8b7d 120 FUNC GLOBAL DEFAULT 11 FLA_Sqrt_check │ │ │ │ - 723: 005b9e21 440 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opd_var5 │ │ │ │ - 724: 003edf51 40 FUNC GLOBAL DEFAULT 11 FLASH_Obj_free_check │ │ │ │ - 725: 000ed919 808 FUNC GLOBAL DEFAULT 11 clanhs_ │ │ │ │ - 726: 0033f421 1498 FUNC GLOBAL DEFAULT 11 zlartg_ │ │ │ │ - 727: 00408959 520 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_l_opc │ │ │ │ - 728: 00408811 328 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_l_opd │ │ │ │ - 729: 0042b631 816 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_internal │ │ │ │ - 730: 001e6735 1952 FUNC GLOBAL DEFAULT 11 dsyconv_ │ │ │ │ - 731: 0042899d 80 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_task │ │ │ │ - 732: 0025f299 312 FUNC GLOBAL DEFAULT 11 slaqsy_ │ │ │ │ - 733: 00418c6d 76 FUNC GLOBAL DEFAULT 11 FLA_Amax │ │ │ │ - 734: 006075c9 2760 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var1 │ │ │ │ - 735: 0060ce49 3056 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var2 │ │ │ │ + 674: 00693920 4 OBJECT GLOBAL DEFAULT 20 flash_caqr2ut_var2_bsize │ │ │ │ + 675: 003189d5 2000 FUNC GLOBAL DEFAULT 11 zla_herpvgrw_ │ │ │ │ + 676: 003d23e9 162 FUNC GLOBAL DEFAULT 11 bl1_zscalediag │ │ │ │ + 677: 0031e859 276 FUNC GLOBAL DEFAULT 11 zlag2c_ │ │ │ │ + 678: 004199cd 80 FUNC GLOBAL DEFAULT 11 FLA_Copyr_task │ │ │ │ + 679: 00685420 8 OBJECT GLOBAL DEFAULT 13 czero │ │ │ │ + 680: 003f8485 14 FUNC GLOBAL DEFAULT 11 FLA_Check_pthread_create_result │ │ │ │ + 681: 00424b01 48 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_blk_external │ │ │ │ + 682: 003e8145 26 FUNC GLOBAL DEFAULT 11 FLA_Cntl_finalize │ │ │ │ + 683: 003e303d 248 FUNC GLOBAL DEFAULT 11 FLA_Hess_check │ │ │ │ + 684: 00693970 4 OBJECT GLOBAL DEFAULT 20 flash_lu_piv_cntl_leaf │ │ │ │ + 685: 00279ec5 8604 FUNC GLOBAL DEFAULT 11 slasd4_ │ │ │ │ + 686: 003ce195 6 FUNC GLOBAL DEFAULT 11 bl1_dm1 │ │ │ │ + 687: 005803a1 912 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofu_var2 │ │ │ │ + 688: 0035c575 256 FUNC GLOBAL DEFAULT 11 zppsv_ │ │ │ │ + 689: 003ce20d 6 FUNC GLOBAL DEFAULT 11 bl1_dm2 │ │ │ │ + 690: 00584c39 912 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofu_var3 │ │ │ │ + 691: 002586c9 3496 FUNC GLOBAL DEFAULT 11 slalsd_ │ │ │ │ + 692: 005875a1 1430 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofu_var4 │ │ │ │ + 693: 0006b025 316 FUNC GLOBAL DEFAULT 11 dsygs2_ │ │ │ │ + 694: 0042bb51 588 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_h_blk_var1 │ │ │ │ + 695: 0042bd9d 576 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_h_blk_var2 │ │ │ │ + 696: 003e7f41 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_tpose_obj_create │ │ │ │ + 697: 0042bfdd 596 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_h_blk_var3 │ │ │ │ + 698: 0042c231 600 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_h_blk_var4 │ │ │ │ + 699: 003c1981 164 FUNC GLOBAL DEFAULT 11 bl1_csyr │ │ │ │ + 700: 001917a1 5710 FUNC GLOBAL DEFAULT 11 dlaed4_ │ │ │ │ + 701: 00427f4d 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfc_task │ │ │ │ + 702: 00364139 2472 FUNC GLOBAL DEFAULT 11 zsprfs_ │ │ │ │ + 703: 0041b909 1408 FUNC GLOBAL DEFAULT 11 FLA_Hemv_external │ │ │ │ + 704: 003be0ad 388 FUNC GLOBAL DEFAULT 11 bl1_dscopymrt │ │ │ │ + 705: 000c8a71 864 FUNC GLOBAL DEFAULT 11 chpgvx_ │ │ │ │ + 706: 003d48e5 288 FUNC GLOBAL DEFAULT 11 FLA_Copy_object_to_buffer_check │ │ │ │ + 707: 003f80d9 30 FUNC GLOBAL DEFAULT 11 FLA_Check_base_buffer_mismatch │ │ │ │ + 708: 003f8e3d 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_evd_type │ │ │ │ + 709: 00657d6d 136 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_create_workspace_side │ │ │ │ + 710: 002f957d 504 FUNC GLOBAL DEFAULT 11 zhesv_ │ │ │ │ + 711: 005b9371 464 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opd_var1 │ │ │ │ + 712: 0011bd99 524 FUNC GLOBAL DEFAULT 11 cspcon_ │ │ │ │ + 713: 003d7d15 236 FUNC GLOBAL DEFAULT 11 FLA_Max_abs_value_herm_check │ │ │ │ + 714: 005ba699 528 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opd_var2 │ │ │ │ + 715: 0035d419 608 FUNC GLOBAL DEFAULT 11 zpptri_ │ │ │ │ + 716: 006938e4 4 OBJECT GLOBAL DEFAULT 20 flash_apqut_var2_bsize │ │ │ │ + 717: 003f8541 134 FUNC GLOBAL DEFAULT 11 FLA_Check_sylv_matrix_dims │ │ │ │ + 718: 0019e4a1 180 FUNC GLOBAL DEFAULT 11 dlapy2_ │ │ │ │ + 719: 003e93b5 56 FUNC GLOBAL DEFAULT 11 FLA_Trsv_cntl_init │ │ │ │ + 720: 005bc511 520 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opd_var4 │ │ │ │ + 721: 005d82e9 2218 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_realify_subdiagonal_opt │ │ │ │ + 722: 003d8d3d 120 FUNC GLOBAL DEFAULT 11 FLA_Sqrt_check │ │ │ │ + 723: 005bb249 440 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opd_var5 │ │ │ │ + 724: 003edfc1 40 FUNC GLOBAL DEFAULT 11 FLASH_Obj_free_check │ │ │ │ + 725: 000eccf1 808 FUNC GLOBAL DEFAULT 11 clanhs_ │ │ │ │ + 726: 0033f461 1498 FUNC GLOBAL DEFAULT 11 zlartg_ │ │ │ │ + 727: 004089a1 520 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_l_opc │ │ │ │ + 728: 00408859 328 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_l_opd │ │ │ │ + 729: 0042b679 816 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_internal │ │ │ │ + 730: 001e7f4d 1952 FUNC GLOBAL DEFAULT 11 dsyconv_ │ │ │ │ + 731: 004289e5 80 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_task │ │ │ │ + 732: 0025e765 312 FUNC GLOBAL DEFAULT 11 slaqsy_ │ │ │ │ + 733: 00418881 76 FUNC GLOBAL DEFAULT 11 FLA_Amax │ │ │ │ + 734: 00607605 2760 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var1 │ │ │ │ + 735: 0060ce85 3056 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var2 │ │ │ │ 736: 00195b21 1620 FUNC GLOBAL DEFAULT 11 dlahr2_ │ │ │ │ - 737: 003ea51d 552 FUNC GLOBAL DEFAULT 11 FLASH_Gemm_cntl_init │ │ │ │ - 738: 004edd5d 134 FUNC GLOBAL DEFAULT 11 FLA_Trmm │ │ │ │ - 739: 003bbcb5 276 FUNC GLOBAL DEFAULT 11 bl1_scopymr │ │ │ │ - 740: 0057aa7d 1172 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blk_var1 │ │ │ │ - 741: 003562a5 408 FUNC GLOBAL DEFAULT 11 zpoequ_ │ │ │ │ - 742: 0060da39 3116 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var3 │ │ │ │ - 743: 003ba23d 258 FUNC GLOBAL DEFAULT 11 bl1_scopymt │ │ │ │ - 744: 0031bbc9 376 FUNC GLOBAL DEFAULT 11 zlacp2_ │ │ │ │ - 745: 0060e665 3164 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var4 │ │ │ │ - 746: 00249141 12016 FUNC GLOBAL DEFAULT 11 shgeqz_ │ │ │ │ - 747: 0057af11 1172 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blk_var2 │ │ │ │ - 748: 0057b3a5 1172 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blk_var3 │ │ │ │ - 749: 003169a9 308 FUNC GLOBAL DEFAULT 11 zla_lin_berr_ │ │ │ │ - 750: 0060f2c1 3092 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var5 │ │ │ │ - 751: 00168545 712 FUNC GLOBAL DEFAULT 11 dgesc2_ │ │ │ │ - 752: 00433ae9 384 FUNC GLOBAL DEFAULT 11 FLA_Scal_blk_var1 │ │ │ │ - 753: 00433c69 384 FUNC GLOBAL DEFAULT 11 FLA_Scal_blk_var2 │ │ │ │ - 754: 0057da21 3088 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blk_var4 │ │ │ │ - 755: 0060fed5 3456 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var6 │ │ │ │ - 756: 003ea745 224 FUNC GLOBAL DEFAULT 11 FLASH_Gemm_cntl_finalize │ │ │ │ - 757: 0043408d 396 FUNC GLOBAL DEFAULT 11 FLA_Scal_blk_var3 │ │ │ │ - 758: 00271145 872 FUNC GLOBAL DEFAULT 11 slasd5_ │ │ │ │ - 759: 00610c55 3444 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var7 │ │ │ │ - 760: 0057e631 3088 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blk_var5 │ │ │ │ - 761: 00611a51 3376 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var8 │ │ │ │ - 762: 00434219 400 FUNC GLOBAL DEFAULT 11 FLA_Scal_blk_var4 │ │ │ │ - 763: 00194e59 24 FUNC GLOBAL DEFAULT 11 dlaisnan_ │ │ │ │ - 764: 00612891 3460 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var9 │ │ │ │ - 765: 003edc61 68 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_conf_to_check │ │ │ │ - 766: 0041ebf1 92 FUNC GLOBAL DEFAULT 11 FLA_Trmv │ │ │ │ - 767: 00334291 2308 FUNC GLOBAL DEFAULT 11 zlantp_ │ │ │ │ - 768: 00129bfd 916 FUNC GLOBAL DEFAULT 11 csytrf_rook_ │ │ │ │ - 769: 003e9475 192 FUNC GLOBAL DEFAULT 11 FLASH_Gemv_cntl_init │ │ │ │ - 770: 004086d1 320 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_l_ops │ │ │ │ - 771: 00184575 606 FUNC GLOBAL DEFAULT 11 dlaed5_ │ │ │ │ - 772: 003d8291 120 FUNC GLOBAL DEFAULT 11 FLA_Random_unitary_matrix_check │ │ │ │ - 773: 00336121 476 FUNC GLOBAL DEFAULT 11 zlaqhb_ │ │ │ │ - 774: 003ad011 10 FUNC GLOBAL DEFAULT 11 i_abs │ │ │ │ - 775: 003cb7ad 548 FUNC GLOBAL DEFAULT 11 bl1_zaxpyv2bdotaxpy │ │ │ │ - 776: 001d8539 1672 FUNC GLOBAL DEFAULT 11 dsbgvx_ │ │ │ │ - 777: 00631415 878 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fr_opt_var1 │ │ │ │ - 778: 004256c1 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_task │ │ │ │ - 779: 00426995 52 FUNC GLOBAL DEFAULT 11 FLA_Svd_external │ │ │ │ - 780: 00408b61 548 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_l_opz │ │ │ │ - 781: 003d8a0d 368 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_check │ │ │ │ - 782: 003ec509 68 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_cntl_finalize │ │ │ │ - 783: 005db8c9 916 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_blf_var2 │ │ │ │ - 784: 00160a15 2684 FUNC GLOBAL DEFAULT 11 dgegs_ │ │ │ │ - 785: 0034c881 6452 FUNC GLOBAL DEFAULT 11 zlasyf_rook_ │ │ │ │ - 786: 005dd095 1976 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_blf_var3 │ │ │ │ - 787: 003f68cd 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_conj │ │ │ │ - 788: 006936ec 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_mp_pb │ │ │ │ - 789: 004272d5 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_unb_ext │ │ │ │ - 790: 003f6ffd 194 FUNC GLOBAL DEFAULT 11 FLA_Check_matrix_vector_dims │ │ │ │ - 791: 0019e481 188 FUNC GLOBAL DEFAULT 11 dlapy3_ │ │ │ │ - 792: 0030a339 1500 FUNC GLOBAL DEFAULT 11 zhpgst_ │ │ │ │ - 793: 0010c7d5 592 FUNC GLOBAL DEFAULT 11 cpbequ_ │ │ │ │ - 794: 0057b839 1676 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_l_realify_unb │ │ │ │ - 795: 00198941 3316 FUNC GLOBAL DEFAULT 11 dlaln2_ │ │ │ │ - 796: 000ee1f9 752 FUNC GLOBAL DEFAULT 11 clanht_ │ │ │ │ - 797: 003dab41 280 FUNC GLOBAL DEFAULT 11 FLA_Swap_check │ │ │ │ - 798: 0017eb31 2856 FUNC GLOBAL DEFAULT 11 dla_syamv_ │ │ │ │ - 799: 00693728 4 OBJECT GLOBAL DEFAULT 20 flash_herk_bsize │ │ │ │ - 800: 0031c899 600 FUNC GLOBAL DEFAULT 11 zlacrm_ │ │ │ │ - 801: 0063aebd 504 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opc_var1 │ │ │ │ - 802: 003f2349 170 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_conf_to_flat_ext │ │ │ │ - 803: 00640eb1 1576 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opc_var2 │ │ │ │ - 804: 0031bd41 2000 FUNC GLOBAL DEFAULT 11 zla_syrpvgrw_ │ │ │ │ - 805: 003e1fb5 292 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_ext_check │ │ │ │ - 806: 00693674 4 OBJECT GLOBAL DEFAULT 20 fla_syrk_cntl_ip │ │ │ │ - 807: 0065e281 9686 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opc_var3 │ │ │ │ - 808: 00426581 52 FUNC GLOBAL DEFAULT 11 FLA_Hevdd_external │ │ │ │ - 809: 003bf511 112 FUNC GLOBAL DEFAULT 11 bl1_zher_blas │ │ │ │ - 810: 0026b0ad 188 FUNC GLOBAL DEFAULT 11 slartv_ │ │ │ │ - 811: 0064b179 3524 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opc_var6 │ │ │ │ - 812: 0016acfd 3432 FUNC GLOBAL DEFAULT 11 dgges_ │ │ │ │ - 813: 001093c9 6992 FUNC GLOBAL DEFAULT 11 clatbs_ │ │ │ │ - 814: 00693660 4 OBJECT GLOBAL DEFAULT 20 fla_syr2k_cntl_blas │ │ │ │ - 815: 00650245 5032 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opc_var9 │ │ │ │ - 816: 004232cd 152 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_task │ │ │ │ - 817: 0068f928 128 OBJECT GLOBAL DEFAULT 19 F_err │ │ │ │ - 818: 004058f1 296 FUNC GLOBAL DEFAULT 11 FLA_Sqrt │ │ │ │ - 819: 004e7559 1072 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_unb_var1 │ │ │ │ - 820: 00271a8d 860 FUNC GLOBAL DEFAULT 11 slasd6_ │ │ │ │ - 821: 004e7989 1056 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_unb_var2 │ │ │ │ - 822: 004e7da9 1060 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_unb_var3 │ │ │ │ - 823: 004e81cd 1076 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_unb_var4 │ │ │ │ - 824: 003d9361 420 FUNC GLOBAL DEFAULT 11 FLA_Axpys_check │ │ │ │ - 825: 004e8601 416 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_unb_var5 │ │ │ │ - 826: 00191601 2224 FUNC GLOBAL DEFAULT 11 dlag2_ │ │ │ │ + 737: 003ea699 552 FUNC GLOBAL DEFAULT 11 FLASH_Gemm_cntl_init │ │ │ │ + 738: 004edd99 134 FUNC GLOBAL DEFAULT 11 FLA_Trmm │ │ │ │ + 739: 003bb785 276 FUNC GLOBAL DEFAULT 11 bl1_scopymr │ │ │ │ + 740: 0057aab5 1172 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blk_var1 │ │ │ │ + 741: 003562e9 408 FUNC GLOBAL DEFAULT 11 zpoequ_ │ │ │ │ + 742: 006101c5 3116 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var3 │ │ │ │ + 743: 003b9b05 258 FUNC GLOBAL DEFAULT 11 bl1_scopymt │ │ │ │ + 744: 0031c3c9 376 FUNC GLOBAL DEFAULT 11 zlacp2_ │ │ │ │ + 745: 0060da75 3164 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var4 │ │ │ │ + 746: 00249149 12016 FUNC GLOBAL DEFAULT 11 shgeqz_ │ │ │ │ + 747: 0057d131 1172 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blk_var2 │ │ │ │ + 748: 0057d5c5 1172 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blk_var3 │ │ │ │ + 749: 003176b1 308 FUNC GLOBAL DEFAULT 11 zla_lin_berr_ │ │ │ │ + 750: 00610df1 3092 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var5 │ │ │ │ + 751: 001690e1 712 FUNC GLOBAL DEFAULT 11 dgesc2_ │ │ │ │ + 752: 00433b31 384 FUNC GLOBAL DEFAULT 11 FLA_Scal_blk_var1 │ │ │ │ + 753: 00434271 384 FUNC GLOBAL DEFAULT 11 FLA_Scal_blk_var2 │ │ │ │ + 754: 0057da59 3088 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blk_var4 │ │ │ │ + 755: 0060e6d1 3456 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var6 │ │ │ │ + 756: 003ea8c1 224 FUNC GLOBAL DEFAULT 11 FLASH_Gemm_cntl_finalize │ │ │ │ + 757: 00433f55 396 FUNC GLOBAL DEFAULT 11 FLA_Scal_blk_var3 │ │ │ │ + 758: 0027172d 872 FUNC GLOBAL DEFAULT 11 slasd5_ │ │ │ │ + 759: 0060f451 3444 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var7 │ │ │ │ + 760: 0057e669 3088 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blk_var5 │ │ │ │ + 761: 00611a05 3376 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var8 │ │ │ │ + 762: 004340e1 400 FUNC GLOBAL DEFAULT 11 FLA_Scal_blk_var4 │ │ │ │ + 763: 00196175 24 FUNC GLOBAL DEFAULT 11 dlaisnan_ │ │ │ │ + 764: 00612955 3460 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var9 │ │ │ │ + 765: 003edca9 68 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_conf_to_check │ │ │ │ + 766: 0041eba9 92 FUNC GLOBAL DEFAULT 11 FLA_Trmv │ │ │ │ + 767: 00333f19 2308 FUNC GLOBAL DEFAULT 11 zlantp_ │ │ │ │ + 768: 00129bf5 916 FUNC GLOBAL DEFAULT 11 csytrf_rook_ │ │ │ │ + 769: 003e9b25 192 FUNC GLOBAL DEFAULT 11 FLASH_Gemv_cntl_init │ │ │ │ + 770: 00408719 320 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_l_ops │ │ │ │ + 771: 00184589 606 FUNC GLOBAL DEFAULT 11 dlaed5_ │ │ │ │ + 772: 003d82d9 120 FUNC GLOBAL DEFAULT 11 FLA_Random_unitary_matrix_check │ │ │ │ + 773: 00334d89 476 FUNC GLOBAL DEFAULT 11 zlaqhb_ │ │ │ │ + 774: 003ad079 10 FUNC GLOBAL DEFAULT 11 i_abs │ │ │ │ + 775: 003cbe05 548 FUNC GLOBAL DEFAULT 11 bl1_zaxpyv2bdotaxpy │ │ │ │ + 776: 001d855d 1672 FUNC GLOBAL DEFAULT 11 dsbgvx_ │ │ │ │ + 777: 00630d39 878 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fr_opt_var1 │ │ │ │ + 778: 00425ce5 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_task │ │ │ │ + 779: 004269dd 52 FUNC GLOBAL DEFAULT 11 FLA_Svd_external │ │ │ │ + 780: 00408ba9 548 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_l_opz │ │ │ │ + 781: 003d8ad9 368 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_check │ │ │ │ + 782: 003ec60d 68 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_cntl_finalize │ │ │ │ + 783: 005dad75 916 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_blf_var2 │ │ │ │ + 784: 00160a1d 2684 FUNC GLOBAL DEFAULT 11 dgegs_ │ │ │ │ + 785: 0034c691 6452 FUNC GLOBAL DEFAULT 11 zlasyf_rook_ │ │ │ │ + 786: 005db49d 1976 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_blf_var3 │ │ │ │ + 787: 003f76b5 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_conj │ │ │ │ + 788: 006936d0 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_mp_pb │ │ │ │ + 789: 004273c9 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_unb_ext │ │ │ │ + 790: 003f7de5 194 FUNC GLOBAL DEFAULT 11 FLA_Check_matrix_vector_dims │ │ │ │ + 791: 0019e2a5 188 FUNC GLOBAL DEFAULT 11 dlapy3_ │ │ │ │ + 792: 0030a101 1500 FUNC GLOBAL DEFAULT 11 zhpgst_ │ │ │ │ + 793: 0010c3e1 592 FUNC GLOBAL DEFAULT 11 cpbequ_ │ │ │ │ + 794: 0057af49 1676 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_l_realify_unb │ │ │ │ + 795: 00198679 3316 FUNC GLOBAL DEFAULT 11 dlaln2_ │ │ │ │ + 796: 000ed019 752 FUNC GLOBAL DEFAULT 11 clanht_ │ │ │ │ + 797: 003dab89 280 FUNC GLOBAL DEFAULT 11 FLA_Swap_check │ │ │ │ + 798: 0017e4b9 2856 FUNC GLOBAL DEFAULT 11 dla_syamv_ │ │ │ │ + 799: 006936f8 4 OBJECT GLOBAL DEFAULT 20 flash_herk_bsize │ │ │ │ + 800: 0031d539 600 FUNC GLOBAL DEFAULT 11 zlacrm_ │ │ │ │ + 801: 0063fc1d 504 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opc_var1 │ │ │ │ + 802: 003f2391 170 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_conf_to_flat_ext │ │ │ │ + 803: 00641a41 1576 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opc_var2 │ │ │ │ + 804: 0031b0a9 2000 FUNC GLOBAL DEFAULT 11 zla_syrpvgrw_ │ │ │ │ + 805: 003e1d45 292 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_ext_check │ │ │ │ + 806: 00693644 4 OBJECT GLOBAL DEFAULT 20 fla_syrk_cntl_ip │ │ │ │ + 807: 0065f44d 9686 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opc_var3 │ │ │ │ + 808: 00426595 52 FUNC GLOBAL DEFAULT 11 FLA_Hevdd_external │ │ │ │ + 809: 003bf659 112 FUNC GLOBAL DEFAULT 11 bl1_zher_blas │ │ │ │ + 810: 0026c6bd 188 FUNC GLOBAL DEFAULT 11 slartv_ │ │ │ │ + 811: 0064b1b1 3524 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opc_var6 │ │ │ │ + 812: 0016b215 3432 FUNC GLOBAL DEFAULT 11 dgges_ │ │ │ │ + 813: 0010a891 6992 FUNC GLOBAL DEFAULT 11 clatbs_ │ │ │ │ + 814: 00693630 4 OBJECT GLOBAL DEFAULT 20 fla_syr2k_cntl_blas │ │ │ │ + 815: 00650a8d 5032 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opc_var9 │ │ │ │ + 816: 004235a9 152 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_task │ │ │ │ + 817: 0068f8fc 128 OBJECT GLOBAL DEFAULT 19 F_err │ │ │ │ + 818: 00406319 296 FUNC GLOBAL DEFAULT 11 FLA_Sqrt │ │ │ │ + 819: 004e7595 1072 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_unb_var1 │ │ │ │ + 820: 00271a95 860 FUNC GLOBAL DEFAULT 11 slasd6_ │ │ │ │ + 821: 004e79c5 1056 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_unb_var2 │ │ │ │ + 822: 004e7de5 1060 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_unb_var3 │ │ │ │ + 823: 004e83a9 1076 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_unb_var4 │ │ │ │ + 824: 003d93a9 420 FUNC GLOBAL DEFAULT 11 FLA_Axpys_check │ │ │ │ + 825: 004e8209 416 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_unb_var5 │ │ │ │ + 826: 00190c19 2224 FUNC GLOBAL DEFAULT 11 dlag2_ │ │ │ │ 827: 000d2a75 340 FUNC GLOBAL DEFAULT 11 cla_gerpvgrw_ │ │ │ │ - 828: 004e87a1 416 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_unb_var6 │ │ │ │ - 829: 0016f339 656 FUNC GLOBAL DEFAULT 11 dggrqf_ │ │ │ │ - 830: 0018bb91 2748 FUNC GLOBAL DEFAULT 11 dlaed6_ │ │ │ │ - 831: 005dae5d 560 FUNC GLOBAL DEFAULT 11 FLA_Fused_UZhu_ZUhu_opd_var1 │ │ │ │ - 832: 0019d9bd 276 FUNC GLOBAL DEFAULT 11 dlapll_ │ │ │ │ - 833: 00299099 4584 FUNC GLOBAL DEFAULT 11 ssbtrd_ │ │ │ │ - 834: 003efc21 32 FUNC GLOBAL DEFAULT 11 FLASH_Part_free_2x1 │ │ │ │ - 835: 003b95d9 38 FUNC GLOBAL DEFAULT 11 bl1_zswap │ │ │ │ - 836: 003efc61 48 FUNC GLOBAL DEFAULT 11 FLASH_Part_free_2x2 │ │ │ │ - 837: 003bed6d 136 FUNC GLOBAL DEFAULT 11 bl1_cgemv_blas │ │ │ │ - 838: 00284449 1268 FUNC GLOBAL DEFAULT 11 sorbdb1_ │ │ │ │ - 839: 00659b29 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbc │ │ │ │ - 840: 00426ccd 52 FUNC GLOBAL DEFAULT 11 FLA_Sylv_unb_external │ │ │ │ - 841: 003e823d 58 FUNC GLOBAL DEFAULT 11 FLA_Cntl_qr2ut_obj_create │ │ │ │ - 842: 003da4e1 264 FUNC GLOBAL DEFAULT 11 FLA_Inv_scal_check │ │ │ │ - 843: 003d216d 162 FUNC GLOBAL DEFAULT 11 bl1_cscalediag │ │ │ │ - 844: 003d99a5 176 FUNC GLOBAL DEFAULT 11 FLA_Copyrt_check │ │ │ │ - 845: 00531235 380 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_sinval_v_ops_var1 │ │ │ │ - 846: 001e2041 2392 FUNC GLOBAL DEFAULT 11 dsterf_ │ │ │ │ - 847: 003e53c5 668 FUNC GLOBAL DEFAULT 11 FLA_Svd_ext_check │ │ │ │ - 848: 003da325 444 FUNC GLOBAL DEFAULT 11 FLA_Dots_check │ │ │ │ - 849: 004a07a9 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_blk_var1 │ │ │ │ - 850: 004a0c09 1116 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_blk_var2 │ │ │ │ - 851: 003dde95 496 FUNC GLOBAL DEFAULT 11 FLA_Syrk_check │ │ │ │ - 852: 004a1491 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_blk_var3 │ │ │ │ - 853: 00633ad1 212 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_internal │ │ │ │ - 854: 002b29d1 3464 FUNC GLOBAL DEFAULT 11 stgsen_ │ │ │ │ - 855: 001f6bb9 772 FUNC GLOBAL DEFAULT 11 dtpcon_ │ │ │ │ - 856: 004a18f1 1112 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_blk_var4 │ │ │ │ - 857: 00425799 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_task │ │ │ │ - 858: 004a1065 536 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_blk_var5 │ │ │ │ - 859: 004a127d 532 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_blk_var6 │ │ │ │ - 860: 00693684 4 OBJECT GLOBAL DEFAULT 20 fla_trmm_cntl_mm │ │ │ │ - 861: 00659c75 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbr │ │ │ │ - 862: 001a7e7d 1692 FUNC GLOBAL DEFAULT 11 dlarft_ │ │ │ │ - 863: 005f8dd5 2516 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh │ │ │ │ - 864: 00693688 4 OBJECT GLOBAL DEFAULT 20 fla_trmm_cntl_mp │ │ │ │ - 865: 004a5c85 1108 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_blk_var1 │ │ │ │ - 866: 001af409 428 FUNC GLOBAL DEFAULT 11 dlaruv_ │ │ │ │ - 867: 00274d41 2324 FUNC GLOBAL DEFAULT 11 slasd7_ │ │ │ │ - 868: 001530f5 1856 FUNC GLOBAL DEFAULT 11 cunmrz_ │ │ │ │ - 869: 004a60d9 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_blk_var2 │ │ │ │ - 870: 0024ccb9 608 FUNC GLOBAL DEFAULT 11 slaev2_ │ │ │ │ - 871: 004a6539 1116 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_blk_var3 │ │ │ │ - 872: 005f97a9 2516 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn │ │ │ │ - 873: 005de9e1 664 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ops_var1 │ │ │ │ - 874: 004a6995 1116 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_blk_var4 │ │ │ │ - 875: 00693968 4 OBJECT GLOBAL DEFAULT 20 flash_eig_gest_bsize │ │ │ │ - 876: 005bdde1 146 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_create_T │ │ │ │ - 877: 004a6df1 536 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_blk_var5 │ │ │ │ - 878: 005e32f5 1064 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ops_var2 │ │ │ │ - 879: 003d1a51 304 FUNC GLOBAL DEFAULT 11 bl1_dmaxabsmr │ │ │ │ - 880: 003357a1 2428 FUNC GLOBAL DEFAULT 11 zlantr_ │ │ │ │ - 881: 004a7009 532 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_blk_var6 │ │ │ │ - 882: 005e5a99 1120 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ops_var3 │ │ │ │ - 883: 004039dd 122 FUNC GLOBAL DEFAULT 11 FLA_Random_symm_matrix │ │ │ │ - 884: 0018679d 964 FUNC GLOBAL DEFAULT 11 dlaed7_ │ │ │ │ - 885: 0057183d 256 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_solve │ │ │ │ - 886: 0028493d 1440 FUNC GLOBAL DEFAULT 11 sorbdb2_ │ │ │ │ - 887: 0013cbbd 1124 FUNC GLOBAL DEFAULT 11 ctrexc_ │ │ │ │ - 888: 003ae6f5 76 FUNC GLOBAL DEFAULT 11 i_nint │ │ │ │ - 889: 003e19d9 372 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_check │ │ │ │ - 890: 006936b4 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_bp │ │ │ │ - 891: 002a7bfd 3192 FUNC GLOBAL DEFAULT 11 ssytf2_rook_ │ │ │ │ - 892: 003ec6d1 96 FUNC GLOBAL DEFAULT 11 FLASH_Apply_CAQ2_UT_cntl_finalize │ │ │ │ - 893: 002cd851 2772 FUNC GLOBAL DEFAULT 11 zgbsvx_ │ │ │ │ - 894: 00426469 86 FUNC GLOBAL DEFAULT 11 FLA_Hess_blk_ext │ │ │ │ - 895: 000813c1 320 FUNC GLOBAL DEFAULT 11 sgeqp3_check │ │ │ │ - 896: 006935f4 4 OBJECT GLOBAL DEFAULT 20 fla_hemm_cntl_mm │ │ │ │ - 897: 003fd559 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_cache_line_size │ │ │ │ - 898: 003b8fe1 264 FUNC GLOBAL DEFAULT 11 bl1_cinvscalm │ │ │ │ - 899: 004c4dcd 316 FUNC GLOBAL DEFAULT 11 FLA_Syr2k │ │ │ │ - 900: 003811e9 828 FUNC GLOBAL DEFAULT 11 ztrcon_ │ │ │ │ - 901: 006935f8 4 OBJECT GLOBAL DEFAULT 20 fla_hemm_cntl_mp │ │ │ │ - 902: 003b7181 220 FUNC GLOBAL DEFAULT 11 bl1_cconjm │ │ │ │ - 903: 003e5661 468 FUNC GLOBAL DEFAULT 11 FLA_Svdd_check │ │ │ │ - 904: 003bd50d 388 FUNC GLOBAL DEFAULT 11 bl1_ccopymrt │ │ │ │ - 905: 003fd699 220 FUNC GLOBAL DEFAULT 11 FLASH_Queue_push_output │ │ │ │ - 906: 00585a3d 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_unb_var1 │ │ │ │ - 907: 0039987d 720 FUNC GLOBAL DEFAULT 11 sormhr_ │ │ │ │ - 908: 0058bd11 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_unb_var2 │ │ │ │ - 909: 00592f95 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_unb_var3 │ │ │ │ - 910: 00424621 130 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_task │ │ │ │ - 911: 0059c6b1 304 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_unb_var4 │ │ │ │ - 912: 003b840d 132 FUNC GLOBAL DEFAULT 11 bl1_cinvscalv │ │ │ │ - 913: 0055e421 592 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_v_opt_var1 │ │ │ │ - 914: 005979b1 304 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_unb_var5 │ │ │ │ + 828: 004e9091 416 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_unb_var6 │ │ │ │ + 829: 0016f0c1 656 FUNC GLOBAL DEFAULT 11 dggrqf_ │ │ │ │ + 830: 0018e829 2748 FUNC GLOBAL DEFAULT 11 dlaed6_ │ │ │ │ + 831: 005dce1d 560 FUNC GLOBAL DEFAULT 11 FLA_Fused_UZhu_ZUhu_opd_var1 │ │ │ │ + 832: 0019d51d 276 FUNC GLOBAL DEFAULT 11 dlapll_ │ │ │ │ + 833: 002990a1 4584 FUNC GLOBAL DEFAULT 11 ssbtrd_ │ │ │ │ + 834: 003efd49 32 FUNC GLOBAL DEFAULT 11 FLASH_Part_free_2x1 │ │ │ │ + 835: 003b93b1 38 FUNC GLOBAL DEFAULT 11 bl1_zswap │ │ │ │ + 836: 003efd89 48 FUNC GLOBAL DEFAULT 11 FLASH_Part_free_2x2 │ │ │ │ + 837: 003bfaed 136 FUNC GLOBAL DEFAULT 11 bl1_cgemv_blas │ │ │ │ + 838: 00284f61 1268 FUNC GLOBAL DEFAULT 11 sorbdb1_ │ │ │ │ + 839: 00659b61 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbc │ │ │ │ + 840: 00426ce1 52 FUNC GLOBAL DEFAULT 11 FLA_Sylv_unb_external │ │ │ │ + 841: 003e86a1 58 FUNC GLOBAL DEFAULT 11 FLA_Cntl_qr2ut_obj_create │ │ │ │ + 842: 003da361 264 FUNC GLOBAL DEFAULT 11 FLA_Inv_scal_check │ │ │ │ + 843: 003d2345 162 FUNC GLOBAL DEFAULT 11 bl1_cscalediag │ │ │ │ + 844: 003d98a5 176 FUNC GLOBAL DEFAULT 11 FLA_Copyrt_check │ │ │ │ + 845: 00531209 380 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_sinval_v_ops_var1 │ │ │ │ + 846: 001e2061 2392 FUNC GLOBAL DEFAULT 11 dsterf_ │ │ │ │ + 847: 003e540d 668 FUNC GLOBAL DEFAULT 11 FLA_Svd_ext_check │ │ │ │ + 848: 003da1a5 444 FUNC GLOBAL DEFAULT 11 FLA_Dots_check │ │ │ │ + 849: 004a10a1 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_blk_var1 │ │ │ │ + 850: 004a07e5 1116 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_blk_var2 │ │ │ │ + 851: 003de001 496 FUNC GLOBAL DEFAULT 11 FLA_Syrk_check │ │ │ │ + 852: 004a0c41 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_blk_var3 │ │ │ │ + 853: 00633b0d 212 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_internal │ │ │ │ + 854: 002b11ed 3464 FUNC GLOBAL DEFAULT 11 stgsen_ │ │ │ │ + 855: 001f79a9 772 FUNC GLOBAL DEFAULT 11 dtpcon_ │ │ │ │ + 856: 004a1501 1112 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_blk_var4 │ │ │ │ + 857: 00425dbd 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_task │ │ │ │ + 858: 004a1fcd 536 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_blk_var5 │ │ │ │ + 859: 004a1959 532 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_blk_var6 │ │ │ │ + 860: 00693654 4 OBJECT GLOBAL DEFAULT 20 fla_trmm_cntl_mm │ │ │ │ + 861: 00659f45 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbr │ │ │ │ + 862: 001a7fa9 1692 FUNC GLOBAL DEFAULT 11 dlarft_ │ │ │ │ + 863: 005f7fb1 2516 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh │ │ │ │ + 864: 00693658 4 OBJECT GLOBAL DEFAULT 20 fla_trmm_cntl_mp │ │ │ │ + 865: 004a5cc1 1108 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_blk_var1 │ │ │ │ + 866: 001af431 428 FUNC GLOBAL DEFAULT 11 dlaruv_ │ │ │ │ + 867: 00274bb5 2324 FUNC GLOBAL DEFAULT 11 slasd7_ │ │ │ │ + 868: 001530ed 1856 FUNC GLOBAL DEFAULT 11 cunmrz_ │ │ │ │ + 869: 004a69cd 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_blk_var2 │ │ │ │ + 870: 0024c8d9 608 FUNC GLOBAL DEFAULT 11 slaev2_ │ │ │ │ + 871: 004a6115 1116 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_blk_var3 │ │ │ │ + 872: 005f97e5 2516 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn │ │ │ │ + 873: 005e1485 664 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ops_var1 │ │ │ │ + 874: 004a6571 1116 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_blk_var4 │ │ │ │ + 875: 0069395c 4 OBJECT GLOBAL DEFAULT 20 flash_eig_gest_bsize │ │ │ │ + 876: 005bde19 146 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_create_T │ │ │ │ + 877: 004a6e2d 536 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_blk_var5 │ │ │ │ + 878: 005e23c5 1064 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ops_var2 │ │ │ │ + 879: 003d1b39 304 FUNC GLOBAL DEFAULT 11 bl1_dmaxabsmr │ │ │ │ + 880: 00335159 2428 FUNC GLOBAL DEFAULT 11 zlantr_ │ │ │ │ + 881: 004a74a5 532 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_blk_var6 │ │ │ │ + 882: 005e49e9 1120 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ops_var3 │ │ │ │ + 883: 0040388d 122 FUNC GLOBAL DEFAULT 11 FLA_Random_symm_matrix │ │ │ │ + 884: 0018f2e5 964 FUNC GLOBAL DEFAULT 11 dlaed7_ │ │ │ │ + 885: 00571c31 256 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_solve │ │ │ │ + 886: 00284451 1440 FUNC GLOBAL DEFAULT 11 sorbdb2_ │ │ │ │ + 887: 0013e345 1124 FUNC GLOBAL DEFAULT 11 ctrexc_ │ │ │ │ + 888: 003ae731 76 FUNC GLOBAL DEFAULT 11 i_nint │ │ │ │ + 889: 003e1a21 372 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_check │ │ │ │ + 890: 00693698 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_bp │ │ │ │ + 891: 002a7c0d 3192 FUNC GLOBAL DEFAULT 11 ssytf2_rook_ │ │ │ │ + 892: 003ec829 96 FUNC GLOBAL DEFAULT 11 FLASH_Apply_CAQ2_UT_cntl_finalize │ │ │ │ + 893: 002cbbf9 2772 FUNC GLOBAL DEFAULT 11 zgbsvx_ │ │ │ │ + 894: 004264b1 86 FUNC GLOBAL DEFAULT 11 FLA_Hess_blk_ext │ │ │ │ + 895: 00081329 320 FUNC GLOBAL DEFAULT 11 sgeqp3_check │ │ │ │ + 896: 0069353c 4 OBJECT GLOBAL DEFAULT 20 fla_hemm_cntl_mm │ │ │ │ + 897: 003fdbf1 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_cache_line_size │ │ │ │ + 898: 003b8eb1 264 FUNC GLOBAL DEFAULT 11 bl1_cinvscalm │ │ │ │ + 899: 004c4ca9 316 FUNC GLOBAL DEFAULT 11 FLA_Syr2k │ │ │ │ + 900: 00381229 828 FUNC GLOBAL DEFAULT 11 ztrcon_ │ │ │ │ + 901: 00693540 4 OBJECT GLOBAL DEFAULT 20 fla_hemm_cntl_mp │ │ │ │ + 902: 003b6a99 220 FUNC GLOBAL DEFAULT 11 bl1_cconjm │ │ │ │ + 903: 003e5885 468 FUNC GLOBAL DEFAULT 11 FLA_Svdd_check │ │ │ │ + 904: 003bd915 388 FUNC GLOBAL DEFAULT 11 bl1_ccopymrt │ │ │ │ + 905: 003fdd31 220 FUNC GLOBAL DEFAULT 11 FLASH_Queue_push_output │ │ │ │ + 906: 0058ae05 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_unb_var1 │ │ │ │ + 907: 00399a8d 720 FUNC GLOBAL DEFAULT 11 sormhr_ │ │ │ │ + 908: 0058e45d 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_unb_var2 │ │ │ │ + 909: 00592fcd 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_unb_var3 │ │ │ │ + 910: 00424669 130 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_task │ │ │ │ + 911: 00599b71 304 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_unb_var4 │ │ │ │ + 912: 003b8a35 132 FUNC GLOBAL DEFAULT 11 bl1_cinvscalv │ │ │ │ + 913: 0055dd25 592 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_v_opt_var1 │ │ │ │ + 914: 0059b891 304 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_unb_var5 │ │ │ │ 915: 00067c2d 444 FUNC GLOBAL DEFAULT 11 sgelqf_ │ │ │ │ - 916: 0012b965 2040 FUNC GLOBAL DEFAULT 11 csytrs2_ │ │ │ │ - 917: 00226329 740 FUNC GLOBAL DEFAULT 11 sgetc2_ │ │ │ │ - 918: 00077645 156 FUNC GLOBAL DEFAULT 11 cgeqr2p_check │ │ │ │ - 919: 003b70b1 100 FUNC GLOBAL DEFAULT 11 bl1_cconjv │ │ │ │ - 920: 00272ed5 1512 FUNC GLOBAL DEFAULT 11 slasd8_ │ │ │ │ - 921: 0048f349 1612 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var1 │ │ │ │ - 922: 00285b89 640 FUNC GLOBAL DEFAULT 11 sorg2l_ │ │ │ │ - 923: 0048f995 1604 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var2 │ │ │ │ - 924: 0048ffd9 1584 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var3 │ │ │ │ - 925: 00693550 4 OBJECT GLOBAL DEFAULT 20 fla_gemv_cntl_blas │ │ │ │ - 926: 00490609 1596 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var4 │ │ │ │ - 927: 000a0e89 908 FUNC GLOBAL DEFAULT 11 cgeqrfp_ │ │ │ │ - 928: 00490c45 1592 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var5 │ │ │ │ - 929: 003fd3e5 48 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_num_threads │ │ │ │ - 930: 0049127d 1584 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var6 │ │ │ │ - 931: 004918ad 1588 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var7 │ │ │ │ - 932: 003d1439 94 FUNC GLOBAL DEFAULT 11 bl1_crandm │ │ │ │ - 933: 000dd4e9 4750 FUNC GLOBAL DEFAULT 11 clags2_ │ │ │ │ - 934: 00185549 2086 FUNC GLOBAL DEFAULT 11 dlaebz_ │ │ │ │ - 935: 003b08b9 192 FUNC GLOBAL DEFAULT 11 s_wsle │ │ │ │ - 936: 004921a5 1608 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var8 │ │ │ │ - 937: 00190299 2246 FUNC GLOBAL DEFAULT 11 dlaed8_ │ │ │ │ - 938: 003364e1 492 FUNC GLOBAL DEFAULT 11 zlaqhe_ │ │ │ │ - 939: 006938d4 4 OBJECT GLOBAL DEFAULT 20 flash_apcaq2ut_var2_bsize │ │ │ │ - 940: 00491ee1 708 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var9 │ │ │ │ - 941: 0054cbc1 480 FUNC GLOBAL DEFAULT 11 FLA_CAQR_UT_inc_init_structure │ │ │ │ + 916: 0012ac29 2040 FUNC GLOBAL DEFAULT 11 csytrs2_ │ │ │ │ + 917: 0022632d 740 FUNC GLOBAL DEFAULT 11 sgetc2_ │ │ │ │ + 918: 00077a99 156 FUNC GLOBAL DEFAULT 11 cgeqr2p_check │ │ │ │ + 919: 003b69c9 100 FUNC GLOBAL DEFAULT 11 bl1_cconjv │ │ │ │ + 920: 00272edd 1512 FUNC GLOBAL DEFAULT 11 slasd8_ │ │ │ │ + 921: 0048f0bd 1612 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var1 │ │ │ │ + 922: 00285725 640 FUNC GLOBAL DEFAULT 11 sorg2l_ │ │ │ │ + 923: 0048f9d1 1604 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var2 │ │ │ │ + 924: 00490015 1584 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var3 │ │ │ │ + 925: 00693514 4 OBJECT GLOBAL DEFAULT 20 fla_gemv_cntl_blas │ │ │ │ + 926: 004912ad 1596 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var4 │ │ │ │ + 927: 0009f7f5 908 FUNC GLOBAL DEFAULT 11 cgeqrfp_ │ │ │ │ + 928: 00490645 1592 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var5 │ │ │ │ + 929: 003fda7d 48 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_num_threads │ │ │ │ + 930: 00490c7d 1584 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var6 │ │ │ │ + 931: 004918e9 1588 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var7 │ │ │ │ + 932: 003d147d 94 FUNC GLOBAL DEFAULT 11 bl1_crandm │ │ │ │ + 933: 000dce29 4750 FUNC GLOBAL DEFAULT 11 clags2_ │ │ │ │ + 934: 0018afb9 2086 FUNC GLOBAL DEFAULT 11 dlaebz_ │ │ │ │ + 935: 003b0c79 192 FUNC GLOBAL DEFAULT 11 s_wsle │ │ │ │ + 936: 004921e1 1608 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var8 │ │ │ │ + 937: 00190351 2246 FUNC GLOBAL DEFAULT 11 dlaed8_ │ │ │ │ + 938: 00334f69 492 FUNC GLOBAL DEFAULT 11 zlaqhe_ │ │ │ │ + 939: 006938b8 4 OBJECT GLOBAL DEFAULT 20 flash_apcaq2ut_var2_bsize │ │ │ │ + 940: 00491f1d 708 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var9 │ │ │ │ + 941: 0054c9e9 480 FUNC GLOBAL DEFAULT 11 FLA_CAQR_UT_inc_init_structure │ │ │ │ 942: 0006e351 212 FUNC GLOBAL DEFAULT 11 slauu2_ │ │ │ │ - 943: 00284edd 1392 FUNC GLOBAL DEFAULT 11 sorbdb3_ │ │ │ │ - 944: 003d1579 30 FUNC GLOBAL DEFAULT 11 bl1_crands │ │ │ │ - 945: 002a33cd 2700 FUNC GLOBAL DEFAULT 11 ssyevr_ │ │ │ │ - 946: 00163991 4116 FUNC GLOBAL DEFAULT 11 dgegv_ │ │ │ │ - 947: 003d1f19 40 FUNC GLOBAL DEFAULT 11 bl1_crandv │ │ │ │ - 948: 00424481 152 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_task │ │ │ │ - 949: 003bde2d 388 FUNC GLOBAL DEFAULT 11 bl1_dccopymrt │ │ │ │ - 950: 00657561 952 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_inc_internal │ │ │ │ - 951: 0031a8e1 2896 FUNC GLOBAL DEFAULT 11 zla_syamv_ │ │ │ │ - 952: 00577659 1400 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u │ │ │ │ - 953: 004268d9 76 FUNC GLOBAL DEFAULT 11 FLA_QR_unb_ext │ │ │ │ - 954: 00253ec1 1916 FUNC GLOBAL DEFAULT 11 slaic1_ │ │ │ │ - 955: 003d2761 122 FUNC GLOBAL DEFAULT 11 bl1_csetm │ │ │ │ - 956: 001d5bf1 800 FUNC GLOBAL DEFAULT 11 dsbev_ │ │ │ │ - 957: 003a3bbd 1048 FUNC GLOBAL DEFAULT 11 cunm2r_fla │ │ │ │ - 958: 00128e99 2528 FUNC GLOBAL DEFAULT 11 csyrfs_ │ │ │ │ - 959: 0016ce31 3100 FUNC GLOBAL DEFAULT 11 dggev_ │ │ │ │ - 960: 002a514d 536 FUNC GLOBAL DEFAULT 11 ssysv_ │ │ │ │ - 961: 004242b9 152 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_task │ │ │ │ - 962: 003d252d 76 FUNC GLOBAL DEFAULT 11 bl1_csetv │ │ │ │ - 963: 005db1e5 292 FUNC GLOBAL DEFAULT 11 FLA_Fused_UZhu_ZUhu_opz_var1 │ │ │ │ - 964: 00080b6d 308 FUNC GLOBAL DEFAULT 11 dtrtri_check │ │ │ │ - 965: 003b767d 132 FUNC GLOBAL DEFAULT 11 bl1_ddot2s │ │ │ │ - 966: 003e9115 96 FUNC GLOBAL DEFAULT 11 FLASH_Copyt_cntl_finalize │ │ │ │ - 967: 0041e421 480 FUNC GLOBAL DEFAULT 11 FLA_Trsvsx_external │ │ │ │ - 968: 0055a949 2460 FUNC GLOBAL DEFAULT 11 FLA_Svd_uv_unb_var1 │ │ │ │ - 969: 0055c369 2852 FUNC GLOBAL DEFAULT 11 FLA_Svd_uv_unb_var2 │ │ │ │ - 970: 0055d301 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_francis_n_ops_var1 │ │ │ │ - 971: 00088201 4064 FUNC GLOBAL DEFAULT 11 zgesdd_check │ │ │ │ - 972: 00693910 4 OBJECT GLOBAL DEFAULT 20 flash_apqudut_cntl │ │ │ │ - 973: 003fab05 66 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_floating_point │ │ │ │ - 974: 0018c651 1040 FUNC GLOBAL DEFAULT 11 dlaed9_ │ │ │ │ - 975: 0014b8ed 1236 FUNC GLOBAL DEFAULT 11 cungql_ │ │ │ │ - 976: 00693698 4 OBJECT GLOBAL DEFAULT 20 fla_trsm_var2_bsize │ │ │ │ - 977: 003e3d39 192 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_check │ │ │ │ - 978: 00285e09 2180 FUNC GLOBAL DEFAULT 11 sorbdb4_ │ │ │ │ - 979: 0035dcf9 2468 FUNC GLOBAL DEFAULT 11 zporfs_ │ │ │ │ - 980: 002087a5 8000 FUNC GLOBAL DEFAULT 11 dtprfb_ │ │ │ │ - 981: 003ffb29 464 FUNC GLOBAL DEFAULT 11 FLA_Hermitianize │ │ │ │ - 982: 003ecdf9 100 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc_cntl_init │ │ │ │ - 983: 002efdd5 15048 FUNC GLOBAL DEFAULT 11 zgesdd_ │ │ │ │ - 984: 0007bfad 384 FUNC GLOBAL DEFAULT 11 dgehrd_check │ │ │ │ + 943: 002849f1 1392 FUNC GLOBAL DEFAULT 11 sorbdb3_ │ │ │ │ + 944: 003d15c1 30 FUNC GLOBAL DEFAULT 11 bl1_crands │ │ │ │ + 945: 002a4179 2700 FUNC GLOBAL DEFAULT 11 ssyevr_ │ │ │ │ + 946: 00163441 4116 FUNC GLOBAL DEFAULT 11 dgegv_ │ │ │ │ + 947: 003d19b9 40 FUNC GLOBAL DEFAULT 11 bl1_crandv │ │ │ │ + 948: 004241bd 152 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_task │ │ │ │ + 949: 003be235 388 FUNC GLOBAL DEFAULT 11 bl1_dccopymrt │ │ │ │ + 950: 00657599 952 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_inc_internal │ │ │ │ + 951: 0031b879 2896 FUNC GLOBAL DEFAULT 11 zla_syamv_ │ │ │ │ + 952: 00577069 1400 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u │ │ │ │ + 953: 004268ed 76 FUNC GLOBAL DEFAULT 11 FLA_QR_unb_ext │ │ │ │ + 954: 00254511 1916 FUNC GLOBAL DEFAULT 11 slaic1_ │ │ │ │ + 955: 003d2939 122 FUNC GLOBAL DEFAULT 11 bl1_csetm │ │ │ │ + 956: 001d6d11 800 FUNC GLOBAL DEFAULT 11 dsbev_ │ │ │ │ + 957: 003a3689 1048 FUNC GLOBAL DEFAULT 11 cunm2r_fla │ │ │ │ + 958: 00128b91 2528 FUNC GLOBAL DEFAULT 11 csyrfs_ │ │ │ │ + 959: 0016ce39 3100 FUNC GLOBAL DEFAULT 11 dggev_ │ │ │ │ + 960: 002a3d71 536 FUNC GLOBAL DEFAULT 11 ssysv_ │ │ │ │ + 961: 00423ff5 152 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_task │ │ │ │ + 962: 003d3bb5 76 FUNC GLOBAL DEFAULT 11 bl1_csetv │ │ │ │ + 963: 005dd1a5 292 FUNC GLOBAL DEFAULT 11 FLA_Fused_UZhu_ZUhu_opz_var1 │ │ │ │ + 964: 00080a75 308 FUNC GLOBAL DEFAULT 11 dtrtri_check │ │ │ │ + 965: 003b76c5 132 FUNC GLOBAL DEFAULT 11 bl1_ddot2s │ │ │ │ + 966: 003e915d 96 FUNC GLOBAL DEFAULT 11 FLASH_Copyt_cntl_finalize │ │ │ │ + 967: 0041e469 480 FUNC GLOBAL DEFAULT 11 FLA_Trsvsx_external │ │ │ │ + 968: 0055c519 2460 FUNC GLOBAL DEFAULT 11 FLA_Svd_uv_unb_var1 │ │ │ │ + 969: 0055b9f1 2852 FUNC GLOBAL DEFAULT 11 FLA_Svd_uv_unb_var2 │ │ │ │ + 970: 0055d1c1 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_francis_n_ops_var1 │ │ │ │ + 971: 00087289 4064 FUNC GLOBAL DEFAULT 11 zgesdd_check │ │ │ │ + 972: 006938d0 4 OBJECT GLOBAL DEFAULT 20 flash_apqudut_cntl │ │ │ │ + 973: 003fab4d 66 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_floating_point │ │ │ │ + 974: 0018f6a9 1040 FUNC GLOBAL DEFAULT 11 dlaed9_ │ │ │ │ + 975: 0014c7d1 1236 FUNC GLOBAL DEFAULT 11 cungql_ │ │ │ │ + 976: 00693668 4 OBJECT GLOBAL DEFAULT 20 fla_trsm_var2_bsize │ │ │ │ + 977: 003e42b5 192 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_check │ │ │ │ + 978: 00286975 2180 FUNC GLOBAL DEFAULT 11 sorbdb4_ │ │ │ │ + 979: 0035d679 2468 FUNC GLOBAL DEFAULT 11 zporfs_ │ │ │ │ + 980: 00208661 8000 FUNC GLOBAL DEFAULT 11 dtprfb_ │ │ │ │ + 981: 0040180d 464 FUNC GLOBAL DEFAULT 11 FLA_Hermitianize │ │ │ │ + 982: 003ecd75 100 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc_cntl_init │ │ │ │ + 983: 002ef8a9 15048 FUNC GLOBAL DEFAULT 11 zgesdd_ │ │ │ │ + 984: 0007bfb1 384 FUNC GLOBAL DEFAULT 11 dgehrd_check │ │ │ │ 985: 000a6fad 640 FUNC GLOBAL DEFAULT 11 cggqrf_ │ │ │ │ - 986: 00410f59 912 FUNC GLOBAL DEFAULT 11 FLA_Svv_2x2 │ │ │ │ - 987: 004a1d49 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_unb_var1 │ │ │ │ - 988: 000a722d 3992 FUNC GLOBAL DEFAULT 11 cggevx_ │ │ │ │ - 989: 003b96f1 244 FUNC GLOBAL DEFAULT 11 bl1_dscalm │ │ │ │ - 990: 001127fd 984 FUNC GLOBAL DEFAULT 11 cpocon_ │ │ │ │ - 991: 003ed065 116 FUNC GLOBAL DEFAULT 11 FLASH_LQ_UT_cntl_init │ │ │ │ - 992: 00337749 340 FUNC GLOBAL DEFAULT 11 zlaqsp_ │ │ │ │ - 993: 004a21a9 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_unb_var2 │ │ │ │ - 994: 0047206d 1584 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var1 │ │ │ │ - 995: 004a2609 1124 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_unb_var3 │ │ │ │ - 996: 0069366c 4 OBJECT GLOBAL DEFAULT 20 fla_syrk_cntl_mm │ │ │ │ - 997: 004a2c19 1092 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_unb_var4 │ │ │ │ - 998: 0047269d 1588 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var2 │ │ │ │ - 999: 00472cd1 1600 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var3 │ │ │ │ - 1000: 004a2a6d 428 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_unb_var5 │ │ │ │ - 1001: 00693a10 4 OBJECT GLOBAL DEFAULT 20 flash_uddateutinc_cntl │ │ │ │ - 1002: 00473311 1616 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var4 │ │ │ │ - 1003: 00295b1d 936 FUNC GLOBAL DEFAULT 11 sspevd_ │ │ │ │ - 1004: 0029ecd1 3572 FUNC GLOBAL DEFAULT 11 sstemr_ │ │ │ │ - 1005: 004a305d 428 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_unb_var6 │ │ │ │ - 1006: 00473961 1612 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var5 │ │ │ │ - 1007: 00473fad 1592 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var6 │ │ │ │ - 1008: 004745e5 1576 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var7 │ │ │ │ - 1009: 00474e85 1604 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var8 │ │ │ │ - 1010: 003b9339 70 FUNC GLOBAL DEFAULT 11 bl1_dscalv │ │ │ │ - 1011: 004a721d 1080 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_unb_var1 │ │ │ │ - 1012: 005bea19 192 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Ax_opc_var1 │ │ │ │ - 1013: 00474c0d 632 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var9 │ │ │ │ - 1014: 003e27d9 224 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_check │ │ │ │ - 1015: 003ae45d 24 FUNC GLOBAL DEFAULT 11 l_ge │ │ │ │ - 1016: 005e7e69 1744 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_blk_var1 │ │ │ │ - 1017: 005e8539 2036 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_blk_var2 │ │ │ │ - 1018: 004a7655 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_unb_var2 │ │ │ │ - 1019: 003f6719 52 FUNC GLOBAL DEFAULT 11 FLA_Obj_free_without_buffer │ │ │ │ - 1020: 005e8d2d 2052 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_blk_var3 │ │ │ │ - 1021: 004a7ab5 1084 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_unb_var3 │ │ │ │ - 1022: 004a7ef1 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_unb_var4 │ │ │ │ - 1023: 003ad1ad 8 FUNC GLOBAL DEFAULT 11 d_cosh │ │ │ │ - 1024: 005e9531 1780 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_blk_var4 │ │ │ │ - 1025: 0020a909 176 FUNC GLOBAL DEFAULT 11 dzsum1_ │ │ │ │ - 1026: 004a8351 428 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_unb_var5 │ │ │ │ - 1027: 003ad11d 8 FUNC GLOBAL DEFAULT 11 d_cos │ │ │ │ - 1028: 00110e01 2576 FUNC GLOBAL DEFAULT 11 cpbrfs_ │ │ │ │ - 1029: 004a84fd 428 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_unb_var6 │ │ │ │ - 1030: 0030b971 572 FUNC GLOBAL DEFAULT 11 zhpsvx_ │ │ │ │ - 1031: 005524bd 768 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_recover_tau_submatrix │ │ │ │ - 1032: 00208651 340 FUNC GLOBAL DEFAULT 11 dtrttp_ │ │ │ │ - 1033: 00112609 500 FUNC GLOBAL DEFAULT 11 cpftrs_ │ │ │ │ + 986: 00412051 912 FUNC GLOBAL DEFAULT 11 FLA_Svv_2x2 │ │ │ │ + 987: 004a1b6d 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_unb_var1 │ │ │ │ + 988: 000a78cd 3992 FUNC GLOBAL DEFAULT 11 cggevx_ │ │ │ │ + 989: 003b94c9 244 FUNC GLOBAL DEFAULT 11 bl1_dscalm │ │ │ │ + 990: 00117301 984 FUNC GLOBAL DEFAULT 11 cpocon_ │ │ │ │ + 991: 003ecedd 116 FUNC GLOBAL DEFAULT 11 FLASH_LQ_UT_cntl_init │ │ │ │ + 992: 00337789 340 FUNC GLOBAL DEFAULT 11 zlaqsp_ │ │ │ │ + 993: 004a2649 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_unb_var2 │ │ │ │ + 994: 00471b41 1584 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var1 │ │ │ │ + 995: 004a21e5 1124 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_unb_var3 │ │ │ │ + 996: 0069363c 4 OBJECT GLOBAL DEFAULT 20 fla_syrk_cntl_mm │ │ │ │ + 997: 004a2c55 1092 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_unb_var4 │ │ │ │ + 998: 00472d19 1588 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var2 │ │ │ │ + 999: 004726d9 1600 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var3 │ │ │ │ + 1000: 004a2aa9 428 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_unb_var5 │ │ │ │ + 1001: 006939d4 4 OBJECT GLOBAL DEFAULT 20 flash_uddateutinc_cntl │ │ │ │ + 1002: 0047334d 1616 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var4 │ │ │ │ + 1003: 00295929 936 FUNC GLOBAL DEFAULT 11 sspevd_ │ │ │ │ + 1004: 0029dcd9 3572 FUNC GLOBAL DEFAULT 11 sstemr_ │ │ │ │ + 1005: 004a3099 428 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_unb_var6 │ │ │ │ + 1006: 0047399d 1612 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var5 │ │ │ │ + 1007: 00473fe9 1592 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var6 │ │ │ │ + 1008: 00474899 1576 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var7 │ │ │ │ + 1009: 004756ad 1604 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var8 │ │ │ │ + 1010: 003bb04d 70 FUNC GLOBAL DEFAULT 11 bl1_dscalv │ │ │ │ + 1011: 004a7ca1 1080 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_unb_var1 │ │ │ │ + 1012: 005bea51 192 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Ax_opc_var1 │ │ │ │ + 1013: 00474621 632 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var9 │ │ │ │ + 1014: 003e2821 224 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_check │ │ │ │ + 1015: 003ae499 24 FUNC GLOBAL DEFAULT 11 l_ge │ │ │ │ + 1016: 005e7ea5 1744 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_blk_var1 │ │ │ │ + 1017: 005e8575 2036 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_blk_var2 │ │ │ │ + 1018: 004a7045 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_unb_var2 │ │ │ │ + 1019: 003f6761 52 FUNC GLOBAL DEFAULT 11 FLA_Obj_free_without_buffer │ │ │ │ + 1020: 005e8d69 2052 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_blk_var3 │ │ │ │ + 1021: 004a7865 1084 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_unb_var3 │ │ │ │ + 1022: 004a80d9 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_unb_var4 │ │ │ │ + 1023: 003ad1ed 8 FUNC GLOBAL DEFAULT 11 d_cosh │ │ │ │ + 1024: 005e956d 1780 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_blk_var4 │ │ │ │ + 1025: 0020a5a1 176 FUNC GLOBAL DEFAULT 11 dzsum1_ │ │ │ │ + 1026: 004a76b9 428 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_unb_var5 │ │ │ │ + 1027: 003ad15d 8 FUNC GLOBAL DEFAULT 11 d_cos │ │ │ │ + 1028: 0010ed39 2576 FUNC GLOBAL DEFAULT 11 cpbrfs_ │ │ │ │ + 1029: 004a8699 428 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_unb_var6 │ │ │ │ + 1030: 0030b531 572 FUNC GLOBAL DEFAULT 11 zhpsvx_ │ │ │ │ + 1031: 005524f5 768 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_recover_tau_submatrix │ │ │ │ + 1032: 0020ac45 340 FUNC GLOBAL DEFAULT 11 dtrttp_ │ │ │ │ + 1033: 0011180d 500 FUNC GLOBAL DEFAULT 11 cpftrs_ │ │ │ │ 1034: 00084ce5 576 FUNC GLOBAL DEFAULT 11 sormlq_check │ │ │ │ - 1035: 0012ac31 3380 FUNC GLOBAL DEFAULT 11 csytf2_ │ │ │ │ - 1036: 000cda39 1588 FUNC GLOBAL DEFAULT 11 chseqr_ │ │ │ │ - 1037: 004299f9 92 FUNC GLOBAL DEFAULT 11 FLA_Axpy │ │ │ │ - 1038: 0027e9dd 320 FUNC GLOBAL DEFAULT 11 slatrz_ │ │ │ │ - 1039: 003e83bd 54 FUNC GLOBAL DEFAULT 11 FLA_Cntl_trinv_obj_create │ │ │ │ - 1040: 003d9505 288 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_check │ │ │ │ - 1041: 003f7b41 132 FUNC GLOBAL DEFAULT 11 FLA_Check_pivot_index_range │ │ │ │ - 1042: 003d51a1 216 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_imag_part_check │ │ │ │ - 1043: 0028544d 720 FUNC GLOBAL DEFAULT 11 sorbdb5_ │ │ │ │ - 1044: 003ae475 28 FUNC GLOBAL DEFAULT 11 l_gt │ │ │ │ - 1045: 0059fb49 492 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_ops_var1 │ │ │ │ - 1046: 00659dc1 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfc │ │ │ │ - 1047: 005a07f1 552 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_ops_var2 │ │ │ │ - 1048: 001f7c99 4092 FUNC GLOBAL DEFAULT 11 dtgsna_ │ │ │ │ - 1049: 005a158d 648 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_ops_var3 │ │ │ │ - 1050: 00575ee1 1290 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_l_extract_real_diagonals │ │ │ │ - 1051: 0007a949 184 FUNC GLOBAL DEFAULT 11 cungl2_check │ │ │ │ - 1052: 003cecd5 286 FUNC GLOBAL DEFAULT 11 bl1_dewinvscalmt │ │ │ │ - 1053: 003c1b49 148 FUNC GLOBAL DEFAULT 11 bl1_strmv_blas │ │ │ │ - 1054: 005c5f7d 996 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofs_var2 │ │ │ │ - 1055: 005a2c79 492 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_ops_var4 │ │ │ │ - 1056: 003d6bfd 292 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_random_dist_check │ │ │ │ - 1057: 005a41c5 416 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_ops_var5 │ │ │ │ - 1058: 003ee649 264 FUNC GLOBAL DEFAULT 11 FLASH_Copy_buffer_to_hier │ │ │ │ - 1059: 005c8a45 1492 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofs_var3 │ │ │ │ - 1060: 005ca6d1 1512 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofs_var4 │ │ │ │ - 1061: 006934ac 4 OBJECT GLOBAL DEFAULT 20 fla_tpose_bsize │ │ │ │ - 1062: 001d33e9 1248 FUNC GLOBAL DEFAULT 11 dppsvx_ │ │ │ │ - 1063: 001006d5 392 FUNC GLOBAL DEFAULT 11 claset_ │ │ │ │ - 1064: 0069350c 4 OBJECT GLOBAL DEFAULT 20 flash_copy_cntl_blas │ │ │ │ - 1065: 00093901 1172 FUNC GLOBAL DEFAULT 11 cgeequ_ │ │ │ │ - 1066: 00252d81 4416 FUNC GLOBAL DEFAULT 11 slaein_ │ │ │ │ - 1067: 006935a4 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_pm_ip │ │ │ │ + 1035: 0012b421 3380 FUNC GLOBAL DEFAULT 11 csytf2_ │ │ │ │ + 1036: 000cc8b5 1588 FUNC GLOBAL DEFAULT 11 chseqr_ │ │ │ │ + 1037: 00429a41 92 FUNC GLOBAL DEFAULT 11 FLA_Axpy │ │ │ │ + 1038: 0027ebc1 320 FUNC GLOBAL DEFAULT 11 slatrz_ │ │ │ │ + 1039: 003e8821 54 FUNC GLOBAL DEFAULT 11 FLA_Cntl_trinv_obj_create │ │ │ │ + 1040: 003d96e1 288 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_check │ │ │ │ + 1041: 003f8929 132 FUNC GLOBAL DEFAULT 11 FLA_Check_pivot_index_range │ │ │ │ + 1042: 003d52c1 216 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_imag_part_check │ │ │ │ + 1043: 00285455 720 FUNC GLOBAL DEFAULT 11 sorbdb5_ │ │ │ │ + 1044: 003ae4b1 28 FUNC GLOBAL DEFAULT 11 l_gt │ │ │ │ + 1045: 0059fb81 492 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_ops_var1 │ │ │ │ + 1046: 00659cad 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfc │ │ │ │ + 1047: 005a1f15 552 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_ops_var2 │ │ │ │ + 1048: 001f7cb1 4092 FUNC GLOBAL DEFAULT 11 dtgsna_ │ │ │ │ + 1049: 005a0829 648 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_ops_var3 │ │ │ │ + 1050: 0057661d 1290 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_l_extract_real_diagonals │ │ │ │ + 1051: 0007a691 184 FUNC GLOBAL DEFAULT 11 cungl2_check │ │ │ │ + 1052: 003ceb6d 286 FUNC GLOBAL DEFAULT 11 bl1_dewinvscalmt │ │ │ │ + 1053: 003c1b91 148 FUNC GLOBAL DEFAULT 11 bl1_strmv_blas │ │ │ │ + 1054: 005c5fb5 996 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofs_var2 │ │ │ │ + 1055: 005a40c1 492 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_ops_var4 │ │ │ │ + 1056: 003d6c45 292 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_random_dist_check │ │ │ │ + 1057: 005a3511 416 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_ops_var5 │ │ │ │ + 1058: 003ef3bd 264 FUNC GLOBAL DEFAULT 11 FLASH_Copy_buffer_to_hier │ │ │ │ + 1059: 005c744d 1492 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofs_var3 │ │ │ │ + 1060: 005cbe71 1512 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofs_var4 │ │ │ │ + 1061: 0069347c 4 OBJECT GLOBAL DEFAULT 20 fla_tpose_bsize │ │ │ │ + 1062: 001d39a1 1248 FUNC GLOBAL DEFAULT 11 dppsvx_ │ │ │ │ + 1063: 001000bd 392 FUNC GLOBAL DEFAULT 11 claset_ │ │ │ │ + 1064: 006934dc 4 OBJECT GLOBAL DEFAULT 20 flash_copy_cntl_blas │ │ │ │ + 1065: 00092449 1172 FUNC GLOBAL DEFAULT 11 cgeequ_ │ │ │ │ + 1066: 002533b9 4416 FUNC GLOBAL DEFAULT 11 slaein_ │ │ │ │ + 1067: 00693574 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_pm_ip │ │ │ │ 1068: 003eb9f9 96 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_cntl_finalize │ │ │ │ - 1069: 003fa025 290 FUNC GLOBAL DEFAULT 11 FLA_Absolute_square │ │ │ │ - 1070: 00636081 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var1 │ │ │ │ - 1071: 003f3de9 12 FUNC GLOBAL DEFAULT 11 FLA_Memory_leak_counter_status │ │ │ │ - 1072: 000763ed 220 FUNC GLOBAL DEFAULT 11 zpotf2_ │ │ │ │ - 1073: 00638fb9 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var2 │ │ │ │ - 1074: 006393e1 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var3 │ │ │ │ - 1075: 0053e7fd 128 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv │ │ │ │ - 1076: 003f2795 100 FUNC GLOBAL DEFAULT 11 FLASH_Obj_free │ │ │ │ - 1077: 003e5f05 432 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_form_Q_check │ │ │ │ - 1078: 001ac9c1 4640 FUNC GLOBAL DEFAULT 11 dlarfx_ │ │ │ │ - 1079: 00592ff1 232 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_ops_var1 │ │ │ │ - 1080: 00659f0d 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfr │ │ │ │ - 1081: 00086d15 172 FUNC GLOBAL DEFAULT 11 zgeqr2_check │ │ │ │ - 1082: 0050bfb1 134 FUNC GLOBAL DEFAULT 11 FLA_Trsm │ │ │ │ - 1083: 00639bd1 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var6 │ │ │ │ - 1084: 003d3e7d 364 FUNC GLOBAL DEFAULT 11 bl1_csymmize │ │ │ │ - 1085: 0054437d 1448 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_internal │ │ │ │ - 1086: 00492a5d 1504 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var1 │ │ │ │ - 1087: 0063a789 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var9 │ │ │ │ - 1088: 0049303d 1524 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var2 │ │ │ │ - 1089: 003c5f01 160 FUNC GLOBAL DEFAULT 11 bl1_dgemm_blas │ │ │ │ - 1090: 00493631 1516 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var3 │ │ │ │ - 1091: 00493c1d 1468 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var4 │ │ │ │ - 1092: 006937cc 4 OBJECT GLOBAL DEFAULT 20 fla_bidiagut_bsize_leaf │ │ │ │ - 1093: 000f1a99 2692 FUNC GLOBAL DEFAULT 11 clantb_ │ │ │ │ - 1094: 004941d9 1468 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var5 │ │ │ │ - 1095: 00494795 1516 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var6 │ │ │ │ - 1096: 00422909 4 FUNC GLOBAL DEFAULT 11 FLA_Trsmsx │ │ │ │ - 1097: 003bd819 388 FUNC GLOBAL DEFAULT 11 bl1_sdcopymrt │ │ │ │ - 1098: 00658435 2224 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_internal │ │ │ │ - 1099: 00494d81 1524 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var7 │ │ │ │ - 1100: 004955e1 1508 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var8 │ │ │ │ - 1101: 00438cad 160 FUNC GLOBAL DEFAULT 11 FLA_Trsv │ │ │ │ - 1102: 003f80e5 78 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_diag_offset │ │ │ │ - 1103: 00495375 620 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var9 │ │ │ │ - 1104: 00080fc9 184 FUNC GLOBAL DEFAULT 11 sgehd2_check │ │ │ │ - 1105: 001a8519 264 FUNC GLOBAL DEFAULT 11 dlarra_ │ │ │ │ - 1106: 004260d1 60 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_unb_ext │ │ │ │ - 1107: 000d7ee1 2980 FUNC GLOBAL DEFAULT 11 cla_syamv_ │ │ │ │ - 1108: 003ed95d 132 FUNC GLOBAL DEFAULT 11 FLASH_Ttmm_cntl_init │ │ │ │ - 1109: 006938b0 4 OBJECT GLOBAL DEFAULT 20 fla_trinv_cntl │ │ │ │ + 1069: 003fa06d 290 FUNC GLOBAL DEFAULT 11 FLA_Absolute_square │ │ │ │ + 1070: 006377b5 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var1 │ │ │ │ + 1071: 003f3c01 12 FUNC GLOBAL DEFAULT 11 FLA_Memory_leak_counter_status │ │ │ │ + 1072: 00076541 220 FUNC GLOBAL DEFAULT 11 zpotf2_ │ │ │ │ + 1073: 006397e1 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var2 │ │ │ │ + 1074: 006393b9 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var3 │ │ │ │ + 1075: 0053e7ad 128 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv │ │ │ │ + 1076: 003f27dd 100 FUNC GLOBAL DEFAULT 11 FLASH_Obj_free │ │ │ │ + 1077: 003e5f4d 432 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_form_Q_check │ │ │ │ + 1078: 001acd01 4640 FUNC GLOBAL DEFAULT 11 dlarfx_ │ │ │ │ + 1079: 00593ffd 232 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_ops_var1 │ │ │ │ + 1080: 00659df9 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfr │ │ │ │ + 1081: 00086d11 172 FUNC GLOBAL DEFAULT 11 zgeqr2_check │ │ │ │ + 1082: 0050cdd9 134 FUNC GLOBAL DEFAULT 11 FLA_Trsm │ │ │ │ + 1083: 00639fd1 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var6 │ │ │ │ + 1084: 003d3ec5 364 FUNC GLOBAL DEFAULT 11 bl1_csymmize │ │ │ │ + 1085: 00545229 1448 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_internal │ │ │ │ + 1086: 00492829 1504 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var1 │ │ │ │ + 1087: 0063a3f9 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var9 │ │ │ │ + 1088: 00493079 1524 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var2 │ │ │ │ + 1089: 003c5f49 160 FUNC GLOBAL DEFAULT 11 bl1_dgemm_blas │ │ │ │ + 1090: 0049366d 1516 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var3 │ │ │ │ + 1091: 00493c59 1468 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var4 │ │ │ │ + 1092: 0069379c 4 OBJECT GLOBAL DEFAULT 20 fla_bidiagut_bsize_leaf │ │ │ │ + 1093: 000f0f15 2692 FUNC GLOBAL DEFAULT 11 clantb_ │ │ │ │ + 1094: 00494215 1468 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var5 │ │ │ │ + 1095: 00495615 1516 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var6 │ │ │ │ + 1096: 00422951 4 FUNC GLOBAL DEFAULT 11 FLA_Trsmsx │ │ │ │ + 1097: 003bdc21 388 FUNC GLOBAL DEFAULT 11 bl1_sdcopymrt │ │ │ │ + 1098: 00658851 2224 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_internal │ │ │ │ + 1099: 004947d1 1524 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var7 │ │ │ │ + 1100: 00495031 1508 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var8 │ │ │ │ + 1101: 00438a3d 160 FUNC GLOBAL DEFAULT 11 FLA_Trsv │ │ │ │ + 1102: 003f8ecd 78 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_diag_offset │ │ │ │ + 1103: 00494dc5 620 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var9 │ │ │ │ + 1104: 00080fcd 184 FUNC GLOBAL DEFAULT 11 sgehd2_check │ │ │ │ + 1105: 001a7ea1 264 FUNC GLOBAL DEFAULT 11 dlarra_ │ │ │ │ + 1106: 004260e5 60 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_unb_ext │ │ │ │ + 1107: 000d78d5 2980 FUNC GLOBAL DEFAULT 11 cla_syamv_ │ │ │ │ + 1108: 003ed9a5 132 FUNC GLOBAL DEFAULT 11 FLASH_Ttmm_cntl_init │ │ │ │ + 1109: 00693874 4 OBJECT GLOBAL DEFAULT 20 fla_trinv_cntl │ │ │ │ 1110: 00084415 324 FUNC GLOBAL DEFAULT 11 sorgqr_check │ │ │ │ - 1111: 003df8fd 828 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_inc_check │ │ │ │ - 1112: 003cd819 16 FUNC GLOBAL DEFAULT 11 bl1_does_notrans │ │ │ │ - 1113: 0028571d 1132 FUNC GLOBAL DEFAULT 11 sorbdb6_ │ │ │ │ - 1114: 003e8211 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_qrut_obj_create │ │ │ │ - 1115: 000a396d 1060 FUNC GLOBAL DEFAULT 11 cggbak_ │ │ │ │ - 1116: 00371e89 2840 FUNC GLOBAL DEFAULT 11 zsytrs_rook_ │ │ │ │ - 1117: 0010cb55 676 FUNC GLOBAL DEFAULT 11 cpbtf2_ │ │ │ │ - 1118: 00423539 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_task │ │ │ │ - 1119: 00360b69 572 FUNC GLOBAL DEFAULT 11 zspsvx_ │ │ │ │ - 1120: 00693998 4 OBJECT GLOBAL DEFAULT 20 flash_lu_piv_bsize │ │ │ │ - 1121: 002c86c9 1432 FUNC GLOBAL DEFAULT 11 zgbequb_ │ │ │ │ - 1122: 003af4cd 40 FUNC GLOBAL DEFAULT 11 e_rsfe │ │ │ │ - 1123: 004ef98d 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc │ │ │ │ - 1124: 0007cf81 172 FUNC GLOBAL DEFAULT 11 dgetrf_check │ │ │ │ - 1125: 003efe05 408 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_width │ │ │ │ - 1126: 003177b9 1540 FUNC GLOBAL DEFAULT 11 zla_porcond_x_ │ │ │ │ - 1127: 003e2c51 212 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_check │ │ │ │ - 1128: 002d3649 7832 FUNC GLOBAL DEFAULT 11 zbbcsd_ │ │ │ │ - 1129: 004ef72d 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh │ │ │ │ - 1130: 003d7871 132 FUNC GLOBAL DEFAULT 11 FLA_Invert_check │ │ │ │ - 1131: 00401f0d 830 FUNC GLOBAL DEFAULT 11 FLA_Max_abs_value │ │ │ │ - 1132: 0007c2f5 172 FUNC GLOBAL DEFAULT 11 dgeqpf_check │ │ │ │ - 1133: 00693670 4 OBJECT GLOBAL DEFAULT 20 fla_syrk_cntl_op │ │ │ │ - 1134: 003b64b1 454 FUNC GLOBAL DEFAULT 11 bl1_caxpymt │ │ │ │ - 1135: 00240c21 3040 FUNC GLOBAL DEFAULT 11 slabrd_ │ │ │ │ - 1136: 005d9cc1 1420 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_realify_opt │ │ │ │ - 1137: 001fe9e1 6104 FUNC GLOBAL DEFAULT 11 dtgsyl_ │ │ │ │ - 1138: 0011a699 208 FUNC GLOBAL DEFAULT 11 cptsv_ │ │ │ │ - 1139: 00366db9 1792 FUNC GLOBAL DEFAULT 11 zstein_ │ │ │ │ - 1140: 003b77f5 244 FUNC GLOBAL DEFAULT 11 bl1_zdot2s │ │ │ │ - 1141: 003fd5e5 20 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_head_task │ │ │ │ - 1142: 0047fe91 712 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var10 │ │ │ │ - 1143: 00690aa0 4 OBJECT GLOBAL DEFAULT 20 f__donewrec │ │ │ │ - 1144: 004efbed 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln │ │ │ │ - 1145: 0007a68d 700 FUNC GLOBAL DEFAULT 11 cungbr_check │ │ │ │ - 1146: 003e8689 66 FUNC GLOBAL DEFAULT 11 FLA_Cntl_apqudut_obj_create │ │ │ │ - 1147: 003ae3e9 10 FUNC GLOBAL DEFAULT 11 r_imag │ │ │ │ - 1148: 006435d9 224 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_internal │ │ │ │ - 1149: 003e5bc5 416 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_extract_diagonals_check │ │ │ │ - 1150: 003ba051 224 FUNC GLOBAL DEFAULT 11 bl1_zscalmr │ │ │ │ - 1151: 003e9535 112 FUNC GLOBAL DEFAULT 11 FLASH_Gemv_cntl_finalize │ │ │ │ - 1152: 006424c5 1052 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_l_opt_var1 │ │ │ │ - 1153: 0017ff19 180 FUNC GLOBAL DEFAULT 11 dladiv1_ │ │ │ │ - 1154: 004efe4d 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt │ │ │ │ - 1155: 00692058 4 OBJECT GLOBAL DEFAULT 20 f__ltype │ │ │ │ - 1156: 00553ec5 324 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q_ops_var1 │ │ │ │ - 1157: 0037aae1 6896 FUNC GLOBAL DEFAULT 11 zsytri2x_ │ │ │ │ - 1158: 001a9b99 1516 FUNC GLOBAL DEFAULT 11 dlarrb_ │ │ │ │ - 1159: 0041e601 154 FUNC GLOBAL DEFAULT 11 FLA_Gemvc │ │ │ │ - 1160: 00408e25 762 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT │ │ │ │ - 1161: 005c57e1 420 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opd_var1 │ │ │ │ - 1162: 000a9f59 5652 FUNC GLOBAL DEFAULT 11 cggbal_ │ │ │ │ - 1163: 003b9afd 292 FUNC GLOBAL DEFAULT 11 bl1_zscalm │ │ │ │ - 1164: 005c786d 1124 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opd_var2 │ │ │ │ - 1165: 005cd47d 1656 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opd_var3 │ │ │ │ - 1166: 0020ff99 1364 FUNC GLOBAL DEFAULT 11 sgbequb_ │ │ │ │ - 1167: 005d1b61 1884 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opd_var4 │ │ │ │ - 1168: 006938d0 4 OBJECT GLOBAL DEFAULT 20 flash_apcaq2ut_var3_bsize │ │ │ │ - 1169: 0069380c 4 OBJECT GLOBAL DEFAULT 20 fla_eig_gest_nx_cntl_leaf │ │ │ │ - 1170: 001e0cd5 808 FUNC GLOBAL DEFAULT 11 dstevd_ │ │ │ │ - 1171: 005cf1cd 1156 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opd_var5 │ │ │ │ - 1172: 003b1331 38 FUNC GLOBAL DEFAULT 11 bl1_sasum │ │ │ │ - 1173: 006934e0 4 OBJECT GLOBAL DEFAULT 20 flash_axpy_cntl │ │ │ │ - 1174: 0041ee15 140 FUNC GLOBAL DEFAULT 11 FLA_Gemv_h_task │ │ │ │ - 1175: 00693700 4 OBJECT GLOBAL DEFAULT 20 flash_hemm_bsize │ │ │ │ - 1176: 003acb81 46 FUNC GLOBAL DEFAULT 11 lsame_ │ │ │ │ - 1177: 003b9dc9 212 FUNC GLOBAL DEFAULT 11 bl1_csscalmr │ │ │ │ - 1178: 00475729 1420 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var1 │ │ │ │ - 1179: 00475cb5 1444 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var2 │ │ │ │ - 1180: 00476259 1404 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var3 │ │ │ │ - 1181: 00476d51 1380 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var4 │ │ │ │ - 1182: 0035e69d 208 FUNC GLOBAL DEFAULT 11 zptsv_ │ │ │ │ - 1183: 003b94b9 168 FUNC GLOBAL DEFAULT 11 bl1_zscalv │ │ │ │ - 1184: 003fd34d 56 FUNC GLOBAL DEFAULT 11 FLASH_Queue_end │ │ │ │ - 1185: 004767d5 1404 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var5 │ │ │ │ - 1186: 0031c701 404 FUNC GLOBAL DEFAULT 11 zlacrt_ │ │ │ │ - 1187: 004772b5 1444 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var6 │ │ │ │ - 1188: 003e7f29 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_swap_obj_create │ │ │ │ - 1189: 00477859 1420 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var7 │ │ │ │ - 1190: 00423e51 154 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_task │ │ │ │ - 1191: 00478041 1380 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var8 │ │ │ │ - 1192: 003f26c9 78 FUNC GLOBAL DEFAULT 11 FLASH_Obj_free_without_buffer │ │ │ │ - 1193: 00642b71 324 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_r_opc_var1 │ │ │ │ - 1194: 00140cd9 488 FUNC GLOBAL DEFAULT 11 ctrtrs_ │ │ │ │ - 1195: 00407919 524 FUNC GLOBAL DEFAULT 11 FLA_Hev_2x2 │ │ │ │ - 1196: 000db385 968 FUNC GLOBAL DEFAULT 11 claesy_ │ │ │ │ - 1197: 005ecef9 2372 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_unb_var1 │ │ │ │ - 1198: 00477de5 604 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var9 │ │ │ │ - 1199: 005ee179 2564 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_unb_var2 │ │ │ │ - 1200: 0027eb1d 476 FUNC GLOBAL DEFAULT 11 slatzm_ │ │ │ │ - 1201: 005eeb7d 2620 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_unb_var3 │ │ │ │ - 1202: 0042366d 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_task │ │ │ │ - 1203: 005ed83d 2364 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_unb_var4 │ │ │ │ - 1204: 003fb02d 184 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_overlapped │ │ │ │ - 1205: 00531aa1 400 FUNC GLOBAL DEFAULT 11 FLA_Chol_l │ │ │ │ - 1206: 00560c0d 196 FUNC GLOBAL DEFAULT 11 FLA_Trinv │ │ │ │ - 1207: 0017feb5 100 FUNC GLOBAL DEFAULT 11 dladiv2_ │ │ │ │ - 1208: 005744a9 172 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_create_T │ │ │ │ - 1209: 003e6491 132 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_shift_U_check │ │ │ │ - 1210: 006935bc 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_op_pb_bb │ │ │ │ - 1211: 003f6891 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_uplo │ │ │ │ - 1212: 001f1929 7560 FUNC GLOBAL DEFAULT 11 dtfsm_ │ │ │ │ - 1213: 00690a8c 4 OBJECT GLOBAL DEFAULT 20 f__curunit │ │ │ │ - 1214: 001a8621 428 FUNC GLOBAL DEFAULT 11 dlarrc_ │ │ │ │ - 1215: 003f629d 100 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_copy_of │ │ │ │ - 1216: 00375909 3610 FUNC GLOBAL DEFAULT 11 ztbrfs_ │ │ │ │ - 1217: 00531e69 400 FUNC GLOBAL DEFAULT 11 FLA_Chol_u │ │ │ │ - 1218: 00199639 964 FUNC GLOBAL DEFAULT 11 dlangb_ │ │ │ │ - 1219: 003f75dd 14 FUNC GLOBAL DEFAULT 11 FLA_Check_file_descriptor │ │ │ │ - 1220: 003b0d21 1024 FUNC GLOBAL DEFAULT 11 wrt_E │ │ │ │ - 1221: 00415145 1368 FUNC GLOBAL DEFAULT 11 FLA_Dot2cs_external │ │ │ │ - 1222: 003b1121 528 FUNC GLOBAL DEFAULT 11 wrt_F │ │ │ │ - 1223: 002871f1 1204 FUNC GLOBAL DEFAULT 11 sorgrq_ │ │ │ │ - 1224: 002c0281 2596 FUNC GLOBAL DEFAULT 11 strrfs_ │ │ │ │ - 1225: 00421605 992 FUNC GLOBAL DEFAULT 11 FLA_Trmm_external │ │ │ │ - 1226: 00230cb9 1638 FUNC GLOBAL DEFAULT 11 sgtts2_ │ │ │ │ - 1227: 003dd8f9 548 FUNC GLOBAL DEFAULT 11 FLA_Symm_check │ │ │ │ - 1228: 0012cb19 848 FUNC GLOBAL DEFAULT 11 ctbcon_ │ │ │ │ - 1229: 00636149 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var1 │ │ │ │ - 1230: 00639081 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var2 │ │ │ │ - 1231: 003b19d5 100 FUNC GLOBAL DEFAULT 11 wrt_L │ │ │ │ - 1232: 006394a9 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var3 │ │ │ │ - 1233: 003e8d45 120 FUNC GLOBAL DEFAULT 11 FLASH_Axpy_cntl_init │ │ │ │ - 1234: 003ec7b9 176 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q2_UT_cntl_init │ │ │ │ - 1235: 00172429 532 FUNC GLOBAL DEFAULT 11 dgttrs_ │ │ │ │ - 1236: 00302241 1408 FUNC GLOBAL DEFAULT 11 zhetrd_ │ │ │ │ - 1237: 00642cb5 324 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_r_opz_var1 │ │ │ │ - 1238: 00639c99 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var6 │ │ │ │ - 1239: 003aee75 68 FUNC GLOBAL DEFAULT 11 flush_ │ │ │ │ - 1240: 0063a851 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var9 │ │ │ │ - 1241: 00426f69 52 FUNC GLOBAL DEFAULT 11 FLA_Tevdd_external │ │ │ │ - 1242: 003c6ad5 160 FUNC GLOBAL DEFAULT 11 bl1_zgemm_blas │ │ │ │ - 1243: 002ba111 1020 FUNC GLOBAL DEFAULT 11 stptri_ │ │ │ │ - 1244: 003ad169 56 FUNC GLOBAL DEFAULT 11 z_cos │ │ │ │ - 1245: 0052fe9d 116 FUNC GLOBAL DEFAULT 11 FLASH_Chol │ │ │ │ - 1246: 003f68b9 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_diag │ │ │ │ - 1247: 00401331 706 FUNC GLOBAL DEFAULT 11 FLASH_Task_free_parallel │ │ │ │ - 1248: 003cd859 12 FUNC GLOBAL DEFAULT 11 bl1_is_conjtrans │ │ │ │ - 1249: 0015d3c1 3072 FUNC GLOBAL DEFAULT 11 dgeesx_ │ │ │ │ - 1250: 00641fc9 328 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_l_ops_var1 │ │ │ │ - 1251: 00425fe5 60 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_blk_ext │ │ │ │ - 1252: 003e9b9d 112 FUNC GLOBAL DEFAULT 11 FLA_Hemm_cntl_finalize │ │ │ │ - 1253: 0039c991 636 FUNC GLOBAL DEFAULT 11 dorgl2_fla │ │ │ │ - 1254: 003fa9c9 12 FUNC GLOBAL DEFAULT 11 FLA_Obj_col_offset │ │ │ │ - 1255: 00070611 600 FUNC GLOBAL DEFAULT 11 sorg2r_ │ │ │ │ - 1256: 00693510 4 OBJECT GLOBAL DEFAULT 20 flash_copyr_bsize │ │ │ │ - 1257: 001ae3d9 3956 FUNC GLOBAL DEFAULT 11 dlarrd_ │ │ │ │ - 1258: 003c19a9 208 FUNC GLOBAL DEFAULT 11 bl1_ctrsvsx │ │ │ │ - 1259: 003e7e09 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_axpy_obj_create │ │ │ │ - 1260: 004183f9 1012 FUNC GLOBAL DEFAULT 11 FLA_Scalr_external │ │ │ │ - 1261: 003f66d9 62 FUNC GLOBAL DEFAULT 11 FLA_Obj_free │ │ │ │ - 1262: 002a3e59 2452 FUNC GLOBAL DEFAULT 11 ssyevx_ │ │ │ │ - 1263: 003f20d9 48 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_without_buffer │ │ │ │ - 1264: 006936b0 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_ip │ │ │ │ - 1265: 006937ac 4 OBJECT GLOBAL DEFAULT 20 flash_trsm_cntl_blas │ │ │ │ - 1266: 00693620 4 OBJECT GLOBAL DEFAULT 20 fla_herk_var2_bsize │ │ │ │ - 1267: 00693970 4 OBJECT GLOBAL DEFAULT 20 flash_eig_gest_cntl_leaf │ │ │ │ - 1268: 0047f04d 1148 FUNC GLOBAL DEFAULT 11 FLA_Her2k_internal │ │ │ │ - 1269: 0035d631 468 FUNC GLOBAL DEFAULT 11 zpptrs_ │ │ │ │ - 1270: 003cbca1 4 FUNC GLOBAL DEFAULT 11 bl1_sdotsv2 │ │ │ │ - 1271: 006935f0 4 OBJECT GLOBAL DEFAULT 20 fla_hemm_var1_bsize │ │ │ │ - 1272: 003cc829 4 FUNC GLOBAL DEFAULT 11 bl1_sdotsv3 │ │ │ │ - 1273: 00072291 724 FUNC GLOBAL DEFAULT 11 sormlq_ │ │ │ │ - 1274: 003d2bb9 86 FUNC GLOBAL DEFAULT 11 bl1_dshiftdiag │ │ │ │ - 1275: 0038e211 916 FUNC GLOBAL DEFAULT 11 zungl2_ │ │ │ │ - 1276: 001e3989 544 FUNC GLOBAL DEFAULT 11 dsycon_rook_ │ │ │ │ - 1277: 003f6055 232 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_ext │ │ │ │ - 1278: 00315b41 2250 FUNC GLOBAL DEFAULT 11 zla_geamv_ │ │ │ │ - 1279: 0042adfd 232 FUNC GLOBAL DEFAULT 11 FLASH_Axpyt │ │ │ │ - 1280: 003c7691 592 FUNC GLOBAL DEFAULT 11 bl1_ctrmmsx │ │ │ │ - 1281: 002e7085 3044 FUNC GLOBAL DEFAULT 11 zggesx_ │ │ │ │ - 1282: 003ae491 28 FUNC GLOBAL DEFAULT 11 l_le │ │ │ │ - 1283: 0032fadd 4052 FUNC GLOBAL DEFAULT 11 zlalsa_ │ │ │ │ - 1284: 000771e9 156 FUNC GLOBAL DEFAULT 11 cgelq2_check │ │ │ │ - 1285: 000a2bc5 2236 FUNC GLOBAL DEFAULT 11 cgerfs_ │ │ │ │ - 1286: 003bc105 270 FUNC GLOBAL DEFAULT 11 bl1_sscopymr │ │ │ │ - 1287: 003ba67d 266 FUNC GLOBAL DEFAULT 11 bl1_sscopymt │ │ │ │ - 1288: 003f5851 44 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_storev │ │ │ │ - 1289: 00693808 4 OBJECT GLOBAL DEFAULT 20 fla_eig_gest_var1_bsize │ │ │ │ - 1290: 001afff1 4656 FUNC GLOBAL DEFAULT 11 dlarre_ │ │ │ │ - 1291: 004046b9 714 FUNC GLOBAL DEFAULT 11 FLA_Set_diag │ │ │ │ - 1292: 003d29d9 194 FUNC GLOBAL DEFAULT 11 bl1_csetmr │ │ │ │ - 1293: 0021ca6d 504 FUNC GLOBAL DEFAULT 11 sgehd2_ │ │ │ │ - 1294: 0007a12d 200 FUNC GLOBAL DEFAULT 11 cpotrf_check │ │ │ │ - 1295: 003d4efd 56 FUNC GLOBAL DEFAULT 11 FLA_Obj_datatype_check │ │ │ │ - 1296: 0014ccad 1276 FUNC GLOBAL DEFAULT 11 cungqr_ │ │ │ │ - 1297: 003f2109 54 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_without_buffer_ext │ │ │ │ - 1298: 003cd3e5 516 FUNC GLOBAL DEFAULT 11 bl1_ddotaxmyv2 │ │ │ │ - 1299: 0056e029 320 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opt_var1 │ │ │ │ - 1300: 003ae4ad 22 FUNC GLOBAL DEFAULT 11 l_lt │ │ │ │ - 1301: 0056e579 320 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opt_var2 │ │ │ │ - 1302: 003f7f85 70 FUNC GLOBAL DEFAULT 11 FLA_Check_vector_dim │ │ │ │ - 1303: 0056f039 320 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opt_var3 │ │ │ │ - 1304: 00419ca5 80 FUNC GLOBAL DEFAULT 11 FLA_Copyt_task │ │ │ │ - 1305: 00427085 52 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_form_Q_external │ │ │ │ + 1111: 003dff29 828 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_inc_check │ │ │ │ + 1112: 003cce09 16 FUNC GLOBAL DEFAULT 11 bl1_does_notrans │ │ │ │ + 1113: 00285e91 1132 FUNC GLOBAL DEFAULT 11 sorbdb6_ │ │ │ │ + 1114: 003e8675 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_qrut_obj_create │ │ │ │ + 1115: 000a44cd 1060 FUNC GLOBAL DEFAULT 11 cggbak_ │ │ │ │ + 1116: 003721b1 2840 FUNC GLOBAL DEFAULT 11 zsytrs_rook_ │ │ │ │ + 1117: 0010ea95 676 FUNC GLOBAL DEFAULT 11 cpbtf2_ │ │ │ │ + 1118: 00423815 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_task │ │ │ │ + 1119: 00361db5 572 FUNC GLOBAL DEFAULT 11 zspsvx_ │ │ │ │ + 1120: 00693968 4 OBJECT GLOBAL DEFAULT 20 flash_lu_piv_bsize │ │ │ │ + 1121: 002c86d9 1432 FUNC GLOBAL DEFAULT 11 zgbequb_ │ │ │ │ + 1122: 003af821 40 FUNC GLOBAL DEFAULT 11 e_rsfe │ │ │ │ + 1123: 004ef509 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc │ │ │ │ + 1124: 0007cf85 172 FUNC GLOBAL DEFAULT 11 dgetrf_check │ │ │ │ + 1125: 003eff2d 408 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_width │ │ │ │ + 1126: 003191a9 1540 FUNC GLOBAL DEFAULT 11 zla_porcond_x_ │ │ │ │ + 1127: 003e2c29 212 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_check │ │ │ │ + 1128: 002d27f1 7832 FUNC GLOBAL DEFAULT 11 zbbcsd_ │ │ │ │ + 1129: 004f00e9 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh │ │ │ │ + 1130: 003d78b9 132 FUNC GLOBAL DEFAULT 11 FLA_Invert_check │ │ │ │ + 1131: 004019dd 830 FUNC GLOBAL DEFAULT 11 FLA_Max_abs_value │ │ │ │ + 1132: 0007c439 172 FUNC GLOBAL DEFAULT 11 dgeqpf_check │ │ │ │ + 1133: 00693640 4 OBJECT GLOBAL DEFAULT 20 fla_syrk_cntl_op │ │ │ │ + 1134: 003b6299 454 FUNC GLOBAL DEFAULT 11 bl1_caxpymt │ │ │ │ + 1135: 0024064d 3040 FUNC GLOBAL DEFAULT 11 slabrd_ │ │ │ │ + 1136: 005d96f1 1420 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_realify_opt │ │ │ │ + 1137: 001fe289 6104 FUNC GLOBAL DEFAULT 11 dtgsyl_ │ │ │ │ + 1138: 0011aadd 208 FUNC GLOBAL DEFAULT 11 cptsv_ │ │ │ │ + 1139: 00366ba1 1792 FUNC GLOBAL DEFAULT 11 zstein_ │ │ │ │ + 1140: 003b783d 244 FUNC GLOBAL DEFAULT 11 bl1_zdot2s │ │ │ │ + 1141: 003fdc7d 20 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_head_task │ │ │ │ + 1142: 00482261 712 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var10 │ │ │ │ + 1143: 00690a70 4 OBJECT GLOBAL DEFAULT 20 f__donewrec │ │ │ │ + 1144: 004ef769 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln │ │ │ │ + 1145: 0007a749 700 FUNC GLOBAL DEFAULT 11 cungbr_check │ │ │ │ + 1146: 003e8aed 66 FUNC GLOBAL DEFAULT 11 FLA_Cntl_apqudut_obj_create │ │ │ │ + 1147: 003ae425 10 FUNC GLOBAL DEFAULT 11 r_imag │ │ │ │ + 1148: 00643489 224 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_internal │ │ │ │ + 1149: 003e5c0d 416 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_extract_diagonals_check │ │ │ │ + 1150: 003bb6a5 224 FUNC GLOBAL DEFAULT 11 bl1_zscalmr │ │ │ │ + 1151: 003e9be5 112 FUNC GLOBAL DEFAULT 11 FLASH_Gemv_cntl_finalize │ │ │ │ + 1152: 0064095d 1052 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_l_opt_var1 │ │ │ │ + 1153: 0017ff2d 180 FUNC GLOBAL DEFAULT 11 dladiv1_ │ │ │ │ + 1154: 004f0349 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt │ │ │ │ + 1155: 00692028 4 OBJECT GLOBAL DEFAULT 20 f__ltype │ │ │ │ + 1156: 00553efd 324 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q_ops_var1 │ │ │ │ + 1157: 00379eb1 6896 FUNC GLOBAL DEFAULT 11 zsytri2x_ │ │ │ │ + 1158: 001a9bb9 1516 FUNC GLOBAL DEFAULT 11 dlarrb_ │ │ │ │ + 1159: 0041e649 154 FUNC GLOBAL DEFAULT 11 FLA_Gemvc │ │ │ │ + 1160: 00408e6d 762 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT │ │ │ │ + 1161: 005c5819 420 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opd_var1 │ │ │ │ + 1162: 000a9711 5652 FUNC GLOBAL DEFAULT 11 cggbal_ │ │ │ │ + 1163: 003b98d5 292 FUNC GLOBAL DEFAULT 11 bl1_zscalm │ │ │ │ + 1164: 005c9531 1124 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opd_var2 │ │ │ │ + 1165: 005cec1d 1656 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opd_var3 │ │ │ │ + 1166: 0020ff9d 1364 FUNC GLOBAL DEFAULT 11 sgbequb_ │ │ │ │ + 1167: 005d1ac1 1884 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opd_var4 │ │ │ │ + 1168: 006938b4 4 OBJECT GLOBAL DEFAULT 20 flash_apcaq2ut_var3_bsize │ │ │ │ + 1169: 006937dc 4 OBJECT GLOBAL DEFAULT 20 fla_eig_gest_nx_cntl_leaf │ │ │ │ + 1170: 001e1d39 808 FUNC GLOBAL DEFAULT 11 dstevd_ │ │ │ │ + 1171: 005cab6d 1156 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opd_var5 │ │ │ │ + 1172: 003b1379 38 FUNC GLOBAL DEFAULT 11 bl1_sasum │ │ │ │ + 1173: 006934b0 4 OBJECT GLOBAL DEFAULT 20 flash_axpy_cntl │ │ │ │ + 1174: 0041ee5d 140 FUNC GLOBAL DEFAULT 11 FLA_Gemv_h_task │ │ │ │ + 1175: 0069367c 4 OBJECT GLOBAL DEFAULT 20 flash_hemm_bsize │ │ │ │ + 1176: 003acbc1 46 FUNC GLOBAL DEFAULT 11 lsame_ │ │ │ │ + 1177: 003bb41d 212 FUNC GLOBAL DEFAULT 11 bl1_csscalmr │ │ │ │ + 1178: 00474ec1 1420 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var1 │ │ │ │ + 1179: 00475cf1 1444 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var2 │ │ │ │ + 1180: 004767f9 1404 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var3 │ │ │ │ + 1181: 00476295 1380 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var4 │ │ │ │ + 1182: 0035e8b1 208 FUNC GLOBAL DEFAULT 11 zptsv_ │ │ │ │ + 1183: 003bb1cd 168 FUNC GLOBAL DEFAULT 11 bl1_zscalv │ │ │ │ + 1184: 003fd9e5 56 FUNC GLOBAL DEFAULT 11 FLASH_Queue_end │ │ │ │ + 1185: 00477319 1404 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var5 │ │ │ │ + 1186: 0031d825 404 FUNC GLOBAL DEFAULT 11 zlacrt_ │ │ │ │ + 1187: 00476d75 1444 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var6 │ │ │ │ + 1188: 003e7f19 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_swap_obj_create │ │ │ │ + 1189: 00477895 1420 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var7 │ │ │ │ + 1190: 004249c9 154 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_task │ │ │ │ + 1191: 00477e21 1380 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var8 │ │ │ │ + 1192: 003f2711 78 FUNC GLOBAL DEFAULT 11 FLASH_Obj_free_without_buffer │ │ │ │ + 1193: 00642ba9 324 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_r_opc_var1 │ │ │ │ + 1194: 001412ad 488 FUNC GLOBAL DEFAULT 11 ctrtrs_ │ │ │ │ + 1195: 00407961 524 FUNC GLOBAL DEFAULT 11 FLA_Hev_2x2 │ │ │ │ + 1196: 000db3ed 968 FUNC GLOBAL DEFAULT 11 claesy_ │ │ │ │ + 1197: 005ecf35 2372 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_unb_var1 │ │ │ │ + 1198: 00478385 604 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var9 │ │ │ │ + 1199: 005ee2b5 2564 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_unb_var2 │ │ │ │ + 1200: 0027e9e5 476 FUNC GLOBAL DEFAULT 11 slatzm_ │ │ │ │ + 1201: 005ed879 2620 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_unb_var3 │ │ │ │ + 1202: 00423949 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_task │ │ │ │ + 1203: 005eecb9 2364 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_unb_var4 │ │ │ │ + 1204: 003fb075 184 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_overlapped │ │ │ │ + 1205: 00531add 400 FUNC GLOBAL DEFAULT 11 FLA_Chol_l │ │ │ │ + 1206: 00560c49 196 FUNC GLOBAL DEFAULT 11 FLA_Trinv │ │ │ │ + 1207: 0017fec9 100 FUNC GLOBAL DEFAULT 11 dladiv2_ │ │ │ │ + 1208: 005738a9 172 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_create_T │ │ │ │ + 1209: 003e6415 132 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_shift_U_check │ │ │ │ + 1210: 0069358c 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_op_pb_bb │ │ │ │ + 1211: 003f7679 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_uplo │ │ │ │ + 1212: 001f1945 7560 FUNC GLOBAL DEFAULT 11 dtfsm_ │ │ │ │ + 1213: 00690a5c 4 OBJECT GLOBAL DEFAULT 20 f__curunit │ │ │ │ + 1214: 001a9a0d 428 FUNC GLOBAL DEFAULT 11 dlarrc_ │ │ │ │ + 1215: 003f62e5 100 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_copy_of │ │ │ │ + 1216: 003779b9 3610 FUNC GLOBAL DEFAULT 11 ztbrfs_ │ │ │ │ + 1217: 00531ea5 400 FUNC GLOBAL DEFAULT 11 FLA_Chol_u │ │ │ │ + 1218: 00199371 964 FUNC GLOBAL DEFAULT 11 dlangb_ │ │ │ │ + 1219: 003f83c5 14 FUNC GLOBAL DEFAULT 11 FLA_Check_file_descriptor │ │ │ │ + 1220: 003b0d69 1024 FUNC GLOBAL DEFAULT 11 wrt_E │ │ │ │ + 1221: 004141e1 1368 FUNC GLOBAL DEFAULT 11 FLA_Dot2cs_external │ │ │ │ + 1222: 003b1169 528 FUNC GLOBAL DEFAULT 11 wrt_F │ │ │ │ + 1223: 002871f9 1204 FUNC GLOBAL DEFAULT 11 sorgrq_ │ │ │ │ + 1224: 002c36e5 2596 FUNC GLOBAL DEFAULT 11 strrfs_ │ │ │ │ + 1225: 00421539 992 FUNC GLOBAL DEFAULT 11 FLA_Trmm_external │ │ │ │ + 1226: 00230cbd 1638 FUNC GLOBAL DEFAULT 11 sgtts2_ │ │ │ │ + 1227: 003dd7fd 548 FUNC GLOBAL DEFAULT 11 FLA_Symm_check │ │ │ │ + 1228: 0012e361 848 FUNC GLOBAL DEFAULT 11 ctbcon_ │ │ │ │ + 1229: 0063787d 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var1 │ │ │ │ + 1230: 006398a9 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var2 │ │ │ │ + 1231: 003b196d 100 FUNC GLOBAL DEFAULT 11 wrt_L │ │ │ │ + 1232: 00639481 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var3 │ │ │ │ + 1233: 003e8d8d 120 FUNC GLOBAL DEFAULT 11 FLASH_Axpy_cntl_init │ │ │ │ + 1234: 003ec651 176 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q2_UT_cntl_init │ │ │ │ + 1235: 001737d9 532 FUNC GLOBAL DEFAULT 11 dgttrs_ │ │ │ │ + 1236: 002fc5d9 1408 FUNC GLOBAL DEFAULT 11 zhetrd_ │ │ │ │ + 1237: 00642ced 324 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_r_opz_var1 │ │ │ │ + 1238: 0063a099 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var6 │ │ │ │ + 1239: 003aee0d 68 FUNC GLOBAL DEFAULT 11 flush_ │ │ │ │ + 1240: 0063a4c1 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var9 │ │ │ │ + 1241: 00426fb1 52 FUNC GLOBAL DEFAULT 11 FLA_Tevdd_external │ │ │ │ + 1242: 003c6b1d 160 FUNC GLOBAL DEFAULT 11 bl1_zgemm_blas │ │ │ │ + 1243: 002b9f09 1020 FUNC GLOBAL DEFAULT 11 stptri_ │ │ │ │ + 1244: 003ad1a9 56 FUNC GLOBAL DEFAULT 11 z_cos │ │ │ │ + 1245: 0052fed5 116 FUNC GLOBAL DEFAULT 11 FLASH_Chol │ │ │ │ + 1246: 003f76a1 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_diag │ │ │ │ + 1247: 004011ad 706 FUNC GLOBAL DEFAULT 11 FLASH_Task_free_parallel │ │ │ │ + 1248: 003cde21 12 FUNC GLOBAL DEFAULT 11 bl1_is_conjtrans │ │ │ │ + 1249: 0015e559 3072 FUNC GLOBAL DEFAULT 11 dgeesx_ │ │ │ │ + 1250: 00640461 328 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_l_ops_var1 │ │ │ │ + 1251: 00425fc5 60 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_blk_ext │ │ │ │ + 1252: 003e959d 112 FUNC GLOBAL DEFAULT 11 FLA_Hemm_cntl_finalize │ │ │ │ + 1253: 0039b671 636 FUNC GLOBAL DEFAULT 11 dorgl2_fla │ │ │ │ + 1254: 003faa11 12 FUNC GLOBAL DEFAULT 11 FLA_Obj_col_offset │ │ │ │ + 1255: 000714d9 600 FUNC GLOBAL DEFAULT 11 sorg2r_ │ │ │ │ + 1256: 006934e0 4 OBJECT GLOBAL DEFAULT 20 flash_copyr_bsize │ │ │ │ + 1257: 001adf21 3956 FUNC GLOBAL DEFAULT 11 dlarrd_ │ │ │ │ + 1258: 003c14fd 208 FUNC GLOBAL DEFAULT 11 bl1_ctrsvsx │ │ │ │ + 1259: 003e7df9 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_axpy_obj_create │ │ │ │ + 1260: 00418441 1012 FUNC GLOBAL DEFAULT 11 FLA_Scalr_external │ │ │ │ + 1261: 003f6721 62 FUNC GLOBAL DEFAULT 11 FLA_Obj_free │ │ │ │ + 1262: 002a2fd5 2452 FUNC GLOBAL DEFAULT 11 ssyevx_ │ │ │ │ + 1263: 003f2121 48 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_without_buffer │ │ │ │ + 1264: 00693694 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_ip │ │ │ │ + 1265: 00693760 4 OBJECT GLOBAL DEFAULT 20 flash_trsm_cntl_blas │ │ │ │ + 1266: 006935d8 4 OBJECT GLOBAL DEFAULT 20 fla_herk_var2_bsize │ │ │ │ + 1267: 00693964 4 OBJECT GLOBAL DEFAULT 20 flash_eig_gest_cntl_leaf │ │ │ │ + 1268: 0047f089 1148 FUNC GLOBAL DEFAULT 11 FLA_Her2k_internal │ │ │ │ + 1269: 0035e01d 468 FUNC GLOBAL DEFAULT 11 zpptrs_ │ │ │ │ + 1270: 003cc839 4 FUNC GLOBAL DEFAULT 11 bl1_sdotsv2 │ │ │ │ + 1271: 00693538 4 OBJECT GLOBAL DEFAULT 20 fla_hemm_var1_bsize │ │ │ │ + 1272: 003cd231 4 FUNC GLOBAL DEFAULT 11 bl1_sdotsv3 │ │ │ │ + 1273: 00072dd9 724 FUNC GLOBAL DEFAULT 11 sormlq_ │ │ │ │ + 1274: 003d388d 86 FUNC GLOBAL DEFAULT 11 bl1_dshiftdiag │ │ │ │ + 1275: 0038e259 916 FUNC GLOBAL DEFAULT 11 zungl2_ │ │ │ │ + 1276: 001e4e61 544 FUNC GLOBAL DEFAULT 11 dsycon_rook_ │ │ │ │ + 1277: 003f609d 232 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_ext │ │ │ │ + 1278: 00315b71 2250 FUNC GLOBAL DEFAULT 11 zla_geamv_ │ │ │ │ + 1279: 0042ade1 232 FUNC GLOBAL DEFAULT 11 FLASH_Axpyt │ │ │ │ + 1280: 003c8909 592 FUNC GLOBAL DEFAULT 11 bl1_ctrmmsx │ │ │ │ + 1281: 002e70a5 3044 FUNC GLOBAL DEFAULT 11 zggesx_ │ │ │ │ + 1282: 003ae4cd 28 FUNC GLOBAL DEFAULT 11 l_le │ │ │ │ + 1283: 0032fb19 4052 FUNC GLOBAL DEFAULT 11 zlalsa_ │ │ │ │ + 1284: 000768b1 156 FUNC GLOBAL DEFAULT 11 cgelq2_check │ │ │ │ + 1285: 000a2669 2236 FUNC GLOBAL DEFAULT 11 cgerfs_ │ │ │ │ + 1286: 003bbbd5 270 FUNC GLOBAL DEFAULT 11 bl1_sscopymr │ │ │ │ + 1287: 003b9f45 266 FUNC GLOBAL DEFAULT 11 bl1_sscopymt │ │ │ │ + 1288: 003f5895 44 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_storev │ │ │ │ + 1289: 006937d8 4 OBJECT GLOBAL DEFAULT 20 fla_eig_gest_var1_bsize │ │ │ │ + 1290: 001af5e1 4656 FUNC GLOBAL DEFAULT 11 dlarre_ │ │ │ │ + 1291: 00404421 714 FUNC GLOBAL DEFAULT 11 FLA_Set_diag │ │ │ │ + 1292: 003d2615 194 FUNC GLOBAL DEFAULT 11 bl1_csetmr │ │ │ │ + 1293: 0021beb1 504 FUNC GLOBAL DEFAULT 11 sgehd2_ │ │ │ │ + 1294: 0007a131 200 FUNC GLOBAL DEFAULT 11 cpotrf_check │ │ │ │ + 1295: 003d4f45 56 FUNC GLOBAL DEFAULT 11 FLA_Obj_datatype_check │ │ │ │ + 1296: 0014d94d 1276 FUNC GLOBAL DEFAULT 11 cungqr_ │ │ │ │ + 1297: 003f2151 54 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_without_buffer_ext │ │ │ │ + 1298: 003cc435 516 FUNC GLOBAL DEFAULT 11 bl1_ddotaxmyv2 │ │ │ │ + 1299: 0056d981 320 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opt_var1 │ │ │ │ + 1300: 003ae4e9 22 FUNC GLOBAL DEFAULT 11 l_lt │ │ │ │ + 1301: 0056e5b1 320 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opt_var2 │ │ │ │ + 1302: 003f8d6d 70 FUNC GLOBAL DEFAULT 11 FLA_Check_vector_dim │ │ │ │ + 1303: 0056ecc9 320 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opt_var3 │ │ │ │ + 1304: 00419ced 80 FUNC GLOBAL DEFAULT 11 FLA_Copyt_task │ │ │ │ + 1305: 004270cd 52 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_form_Q_external │ │ │ │ 1306: 000f44d5 408 FUNC GLOBAL DEFAULT 11 claqsb_ │ │ │ │ - 1307: 003ad049 32 FUNC GLOBAL DEFAULT 11 c_abs │ │ │ │ - 1308: 003b5529 72 FUNC GLOBAL DEFAULT 11 pars_f │ │ │ │ - 1309: 0028ecdd 916 FUNC GLOBAL DEFAULT 11 sppcon_ │ │ │ │ - 1310: 006935b4 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mp_pb_bb │ │ │ │ - 1311: 00301ea9 920 FUNC GLOBAL DEFAULT 11 zhetrf_ │ │ │ │ - 1312: 0034a271 5324 FUNC GLOBAL DEFAULT 11 zlasyf_ │ │ │ │ - 1313: 005f744d 340 FUNC GLOBAL DEFAULT 11 FLA_Sylv │ │ │ │ - 1314: 003c5fa1 1040 FUNC GLOBAL DEFAULT 11 bl1_dgemm │ │ │ │ - 1315: 0017ffcd 560 FUNC GLOBAL DEFAULT 11 dladiv_ │ │ │ │ - 1316: 0031977d 808 FUNC GLOBAL DEFAULT 11 zla_porpvgrw_ │ │ │ │ - 1317: 003da6fd 244 FUNC GLOBAL DEFAULT 11 FLA_Nrm2_check │ │ │ │ - 1318: 0008b391 1280 FUNC GLOBAL DEFAULT 11 cgbequ_ │ │ │ │ - 1319: 0042794d 108 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_task │ │ │ │ - 1320: 00693788 4 OBJECT GLOBAL DEFAULT 20 flash_trmm_cntl_blas │ │ │ │ - 1321: 00140ec1 1500 FUNC GLOBAL DEFAULT 11 ctrsna_ │ │ │ │ - 1322: 003f8249 158 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_real_scalar │ │ │ │ - 1323: 003d44c9 160 FUNC GLOBAL DEFAULT 11 FLA_Cont_with_3x1_to_2x1_check │ │ │ │ - 1324: 00419505 136 FUNC GLOBAL DEFAULT 11 FLA_Dot2s │ │ │ │ - 1325: 003b63a5 268 FUNC GLOBAL DEFAULT 11 bl1_daxpymt │ │ │ │ - 1326: 003bec69 260 FUNC GLOBAL DEFAULT 11 bl1_dgemv │ │ │ │ - 1327: 003acfd9 40 FUNC GLOBAL DEFAULT 11 xerbla_ │ │ │ │ - 1328: 005355b1 288 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opc_var1 │ │ │ │ - 1329: 00407ec1 40 FUNC GLOBAL DEFAULT 11 FLA_Hevv_2x2_opc │ │ │ │ - 1330: 00407d2d 404 FUNC GLOBAL DEFAULT 11 FLA_Hevv_2x2_opd │ │ │ │ - 1331: 00536739 340 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opc_var2 │ │ │ │ - 1332: 00127251 860 FUNC GLOBAL DEFAULT 11 csysvx_ │ │ │ │ - 1333: 00536179 236 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opc_var3 │ │ │ │ - 1334: 00539d35 308 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_create_hier_matrices │ │ │ │ - 1335: 0017110d 1084 FUNC GLOBAL DEFAULT 11 dggsvd_ │ │ │ │ - 1336: 00693928 4 OBJECT GLOBAL DEFAULT 20 flash_apqut_cntl │ │ │ │ - 1337: 003b7f79 216 FUNC GLOBAL DEFAULT 11 bl1_dfnorm │ │ │ │ - 1338: 00690abc 4 OBJECT GLOBAL DEFAULT 20 f__fmtbuf │ │ │ │ - 1339: 001ac129 2132 FUNC GLOBAL DEFAULT 11 dlarrf_ │ │ │ │ - 1340: 00429321 168 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_task │ │ │ │ - 1341: 004197f1 80 FUNC GLOBAL DEFAULT 11 FLA_Scalc │ │ │ │ - 1342: 001e97b5 696 FUNC GLOBAL DEFAULT 11 dsyswapr_ │ │ │ │ - 1343: 00198661 732 FUNC GLOBAL DEFAULT 11 dlange_ │ │ │ │ - 1344: 00419755 80 FUNC GLOBAL DEFAULT 11 FLA_Inv_scalc │ │ │ │ - 1345: 0069352c 4 OBJECT GLOBAL DEFAULT 20 flash_copyt_cntl_blas │ │ │ │ - 1346: 004a86a9 316 FUNC GLOBAL DEFAULT 11 FLA_Symm │ │ │ │ - 1347: 003ce145 80 FUNC GLOBAL DEFAULT 11 bl1_dcreate_contigmsr │ │ │ │ - 1348: 0011cb01 3204 FUNC GLOBAL DEFAULT 11 cpstrf_ │ │ │ │ - 1349: 003c63b1 160 FUNC GLOBAL DEFAULT 11 bl1_cgemm_blas │ │ │ │ - 1350: 00693a6c 28 OBJECT GLOBAL DEFAULT 20 FLA_UNDERFLOW_THRES │ │ │ │ - 1351: 0006acb5 368 FUNC GLOBAL DEFAULT 11 cgetf2_ │ │ │ │ - 1352: 00407b29 516 FUNC GLOBAL DEFAULT 11 FLA_Hevv_2x2_ops │ │ │ │ - 1353: 003e7899 504 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_check │ │ │ │ - 1354: 001e9df5 904 FUNC GLOBAL DEFAULT 11 dsytrf_rook_ │ │ │ │ - 1355: 0062e259 536 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opc_var1 │ │ │ │ - 1356: 00357a71 1960 FUNC GLOBAL DEFAULT 11 zposvx_ │ │ │ │ - 1357: 00644719 280 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln │ │ │ │ - 1358: 00424519 130 FUNC GLOBAL DEFAULT 11 FLA_Syrk_task │ │ │ │ - 1359: 0041ea85 142 FUNC GLOBAL DEFAULT 11 FLA_Symv │ │ │ │ - 1360: 00427fc5 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbr_task │ │ │ │ - 1361: 00424b29 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_task │ │ │ │ - 1362: 003cdf8d 6 FUNC GLOBAL DEFAULT 11 bl1_sm1h │ │ │ │ - 1363: 00434465 80 FUNC GLOBAL DEFAULT 11 FLA_Scalr │ │ │ │ - 1364: 00407ee9 40 FUNC GLOBAL DEFAULT 11 FLA_Hevv_2x2_opz │ │ │ │ - 1365: 00553c89 570 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opt_var1 │ │ │ │ - 1366: 0041d261 1388 FUNC GLOBAL DEFAULT 11 FLA_Symv_external │ │ │ │ - 1367: 0055584d 618 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opt_var2 │ │ │ │ + 1307: 003ad0b1 32 FUNC GLOBAL DEFAULT 11 c_abs │ │ │ │ + 1308: 003b5261 72 FUNC GLOBAL DEFAULT 11 pars_f │ │ │ │ + 1309: 0028f061 916 FUNC GLOBAL DEFAULT 11 sppcon_ │ │ │ │ + 1310: 00693584 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mp_pb_bb │ │ │ │ + 1311: 003027f9 920 FUNC GLOBAL DEFAULT 11 zhetrf_ │ │ │ │ + 1312: 0034ac01 5324 FUNC GLOBAL DEFAULT 11 zlasyf_ │ │ │ │ + 1313: 005f5edd 340 FUNC GLOBAL DEFAULT 11 FLA_Sylv │ │ │ │ + 1314: 003c5fe9 1040 FUNC GLOBAL DEFAULT 11 bl1_dgemm │ │ │ │ + 1315: 0017ffe1 560 FUNC GLOBAL DEFAULT 11 dladiv_ │ │ │ │ + 1316: 0031983d 808 FUNC GLOBAL DEFAULT 11 zla_porpvgrw_ │ │ │ │ + 1317: 003da745 244 FUNC GLOBAL DEFAULT 11 FLA_Nrm2_check │ │ │ │ + 1318: 0008aba1 1280 FUNC GLOBAL DEFAULT 11 cgbequ_ │ │ │ │ + 1319: 0042791d 108 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_task │ │ │ │ + 1320: 00693784 4 OBJECT GLOBAL DEFAULT 20 flash_trmm_cntl_blas │ │ │ │ + 1321: 00140cd1 1500 FUNC GLOBAL DEFAULT 11 ctrsna_ │ │ │ │ + 1322: 003f9031 158 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_real_scalar │ │ │ │ + 1323: 003d4511 160 FUNC GLOBAL DEFAULT 11 FLA_Cont_with_3x1_to_2x1_check │ │ │ │ + 1324: 004194f1 136 FUNC GLOBAL DEFAULT 11 FLA_Dot2s │ │ │ │ + 1325: 003b618d 268 FUNC GLOBAL DEFAULT 11 bl1_daxpymt │ │ │ │ + 1326: 003bf9e9 260 FUNC GLOBAL DEFAULT 11 bl1_dgemv │ │ │ │ + 1327: 003ad015 40 FUNC GLOBAL DEFAULT 11 xerbla_ │ │ │ │ + 1328: 00535679 288 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opc_var1 │ │ │ │ + 1329: 00407f09 40 FUNC GLOBAL DEFAULT 11 FLA_Hevv_2x2_opc │ │ │ │ + 1330: 00407d75 404 FUNC GLOBAL DEFAULT 11 FLA_Hevv_2x2_opd │ │ │ │ + 1331: 00536779 340 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opc_var2 │ │ │ │ + 1332: 00128835 860 FUNC GLOBAL DEFAULT 11 csysvx_ │ │ │ │ + 1333: 00535bb9 236 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opc_var3 │ │ │ │ + 1334: 0053986d 308 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_create_hier_matrices │ │ │ │ + 1335: 00171115 1084 FUNC GLOBAL DEFAULT 11 dggsvd_ │ │ │ │ + 1336: 006938f0 4 OBJECT GLOBAL DEFAULT 20 flash_apqut_cntl │ │ │ │ + 1337: 003b7fc1 216 FUNC GLOBAL DEFAULT 11 bl1_dfnorm │ │ │ │ + 1338: 00690a8c 4 OBJECT GLOBAL DEFAULT 20 f__fmtbuf │ │ │ │ + 1339: 001ac041 2132 FUNC GLOBAL DEFAULT 11 dlarrf_ │ │ │ │ + 1340: 004293f1 168 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_task │ │ │ │ + 1341: 004197e9 80 FUNC GLOBAL DEFAULT 11 FLA_Scalc │ │ │ │ + 1342: 001e97d5 696 FUNC GLOBAL DEFAULT 11 dsyswapr_ │ │ │ │ + 1343: 0019af69 732 FUNC GLOBAL DEFAULT 11 dlange_ │ │ │ │ + 1344: 00419889 80 FUNC GLOBAL DEFAULT 11 FLA_Inv_scalc │ │ │ │ + 1345: 006934fc 4 OBJECT GLOBAL DEFAULT 20 flash_copyt_cntl_blas │ │ │ │ + 1346: 004a8845 316 FUNC GLOBAL DEFAULT 11 FLA_Symm │ │ │ │ + 1347: 003cdd0d 80 FUNC GLOBAL DEFAULT 11 bl1_dcreate_contigmsr │ │ │ │ + 1348: 0011cd35 3204 FUNC GLOBAL DEFAULT 11 cpstrf_ │ │ │ │ + 1349: 003c63f9 160 FUNC GLOBAL DEFAULT 11 bl1_cgemm_blas │ │ │ │ + 1350: 00693a3c 28 OBJECT GLOBAL DEFAULT 20 FLA_UNDERFLOW_THRES │ │ │ │ + 1351: 0006bc79 368 FUNC GLOBAL DEFAULT 11 cgetf2_ │ │ │ │ + 1352: 00407b71 516 FUNC GLOBAL DEFAULT 11 FLA_Hevv_2x2_ops │ │ │ │ + 1353: 003e77d5 504 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_check │ │ │ │ + 1354: 001ea599 904 FUNC GLOBAL DEFAULT 11 dsytrf_rook_ │ │ │ │ + 1355: 0062e295 536 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opc_var1 │ │ │ │ + 1356: 0035c679 1960 FUNC GLOBAL DEFAULT 11 zposvx_ │ │ │ │ + 1357: 006498d9 280 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln │ │ │ │ + 1358: 00424561 130 FUNC GLOBAL DEFAULT 11 FLA_Syrk_task │ │ │ │ + 1359: 0041eca1 142 FUNC GLOBAL DEFAULT 11 FLA_Symv │ │ │ │ + 1360: 00428391 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbr_task │ │ │ │ + 1361: 00424ba1 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_task │ │ │ │ + 1362: 003ce115 6 FUNC GLOBAL DEFAULT 11 bl1_sm1h │ │ │ │ + 1363: 004344ad 80 FUNC GLOBAL DEFAULT 11 FLA_Scalr │ │ │ │ + 1364: 00407f31 40 FUNC GLOBAL DEFAULT 11 FLA_Hevv_2x2_opz │ │ │ │ + 1365: 00553cc1 570 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opt_var1 │ │ │ │ + 1366: 0041d371 1388 FUNC GLOBAL DEFAULT 11 FLA_Symv_external │ │ │ │ + 1367: 00555b75 618 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opt_var2 │ │ │ │ 1368: 000815b1 1616 FUNC GLOBAL DEFAULT 11 sgelsd_check │ │ │ │ - 1369: 003e7e81 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_copyt_obj_create │ │ │ │ - 1370: 006449f5 184 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_lt │ │ │ │ - 1371: 00462385 352 FUNC GLOBAL DEFAULT 11 FLASH_Hemm │ │ │ │ - 1372: 003faa05 14 FUNC GLOBAL DEFAULT 11 FLA_Obj_base_buffer │ │ │ │ - 1373: 003e4921 156 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_internal_check │ │ │ │ - 1374: 005812e9 912 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opt_var1 │ │ │ │ - 1375: 005828a9 912 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opt_var2 │ │ │ │ - 1376: 00439dc5 1004 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ln_blk_var1 │ │ │ │ - 1377: 003eca6d 248 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT_cntl_init │ │ │ │ - 1378: 0058aa3d 912 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opt_var3 │ │ │ │ - 1379: 00590e05 1430 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opt_var4 │ │ │ │ - 1380: 003c0c65 188 FUNC GLOBAL DEFAULT 11 bl1_csyr_blas │ │ │ │ - 1381: 0043a1b1 1020 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ln_blk_var2 │ │ │ │ - 1382: 001c76cd 1268 FUNC GLOBAL DEFAULT 11 dorbdb1_ │ │ │ │ - 1383: 0058ddb9 1430 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opt_var5 │ │ │ │ - 1384: 00352c29 6312 FUNC GLOBAL DEFAULT 11 zlatrs_ │ │ │ │ - 1385: 00148ead 1168 FUNC GLOBAL DEFAULT 11 cungbr_ │ │ │ │ - 1386: 001b71d9 2400 FUNC GLOBAL DEFAULT 11 dlasda_ │ │ │ │ - 1387: 003fd485 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_caching │ │ │ │ - 1388: 00361fb5 1960 FUNC GLOBAL DEFAULT 11 zptts2_ │ │ │ │ - 1389: 0006b13d 176 FUNC GLOBAL DEFAULT 11 FLAME_invert_stau │ │ │ │ - 1390: 00294359 944 FUNC GLOBAL DEFAULT 11 ssbgvd_ │ │ │ │ - 1391: 00142f01 4032 FUNC GLOBAL DEFAULT 11 ctrsyl_ │ │ │ │ - 1392: 0010ed3d 2208 FUNC GLOBAL DEFAULT 11 cpbsvx_ │ │ │ │ - 1393: 003f6781 104 FUNC GLOBAL DEFAULT 11 FLA_Obj_flip_base │ │ │ │ - 1394: 00296d11 3492 FUNC GLOBAL DEFAULT 11 ssfrk_ │ │ │ │ - 1395: 0040b469 156 FUNC GLOBAL DEFAULT 11 fla_pow_di │ │ │ │ - 1396: 004bb5e1 588 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var10 │ │ │ │ - 1397: 003729a1 4696 FUNC GLOBAL DEFAULT 11 zsytf2_rook_ │ │ │ │ - 1398: 0017f659 792 FUNC GLOBAL DEFAULT 11 dlacn2_ │ │ │ │ - 1399: 003d712d 132 FUNC GLOBAL DEFAULT 11 FLA_Hermitianize_check │ │ │ │ - 1400: 00086451 320 FUNC GLOBAL DEFAULT 11 zgeqp3_check │ │ │ │ - 1401: 00085425 200 FUNC GLOBAL DEFAULT 11 spotf2_check │ │ │ │ - 1402: 003eaff1 96 FUNC GLOBAL DEFAULT 11 FLASH_Trmm_cntl_finalize │ │ │ │ - 1403: 00693764 4 OBJECT GLOBAL DEFAULT 20 flash_syrk_bsize │ │ │ │ - 1404: 00593959 336 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Axpy_Ax_ops_var1 │ │ │ │ - 1405: 002a0b6d 3904 FUNC GLOBAL DEFAULT 11 ssteqr_ │ │ │ │ - 1406: 003ae425 56 FUNC GLOBAL DEFAULT 11 r_int │ │ │ │ - 1407: 003b3125 96 FUNC GLOBAL DEFAULT 11 e_rsle │ │ │ │ - 1408: 006921e0 4 OBJECT GLOBAL DEFAULT 20 f__parenlvl │ │ │ │ - 1409: 003e800d 50 FUNC GLOBAL DEFAULT 11 FLA_Cntl_her2k_obj_create │ │ │ │ - 1410: 003d2d5d 154 FUNC GLOBAL DEFAULT 11 bl1_zshiftdiag │ │ │ │ - 1411: 004262a1 52 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_unb_external │ │ │ │ - 1412: 003dff21 480 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_check │ │ │ │ - 1413: 004c1c75 588 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var10 │ │ │ │ - 1414: 003b877d 96 FUNC GLOBAL DEFAULT 11 bl1_sccopyv │ │ │ │ - 1415: 00657dbd 1324 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_inc_lhfc_blk_var1 │ │ │ │ - 1416: 003b42ad 164 FUNC GLOBAL DEFAULT 11 bl1_caxpysv │ │ │ │ - 1417: 00620ba9 472 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_ops_var1 │ │ │ │ - 1418: 003eb37d 56 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_cntl_finalize │ │ │ │ + 1369: 003e7e71 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_copyt_obj_create │ │ │ │ + 1370: 00649aa9 184 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_lt │ │ │ │ + 1371: 00462121 352 FUNC GLOBAL DEFAULT 11 FLASH_Hemm │ │ │ │ + 1372: 003faa4d 14 FUNC GLOBAL DEFAULT 11 FLA_Obj_base_buffer │ │ │ │ + 1373: 003e4969 156 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_internal_check │ │ │ │ + 1374: 00581321 912 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opt_var1 │ │ │ │ + 1375: 005828e1 912 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opt_var2 │ │ │ │ + 1376: 00439e0d 1004 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ln_blk_var1 │ │ │ │ + 1377: 003eca2d 248 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT_cntl_init │ │ │ │ + 1378: 00589fc9 912 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opt_var3 │ │ │ │ + 1379: 00590e3d 1430 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opt_var4 │ │ │ │ + 1380: 003c18c5 188 FUNC GLOBAL DEFAULT 11 bl1_csyr_blas │ │ │ │ + 1381: 0043a1f9 1020 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ln_blk_var2 │ │ │ │ + 1382: 001c5ce9 1268 FUNC GLOBAL DEFAULT 11 dorbdb1_ │ │ │ │ + 1383: 0058cead 1430 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opt_var5 │ │ │ │ + 1384: 00353679 6312 FUNC GLOBAL DEFAULT 11 zlatrs_ │ │ │ │ + 1385: 00148ea5 1168 FUNC GLOBAL DEFAULT 11 cungbr_ │ │ │ │ + 1386: 001b8f31 2400 FUNC GLOBAL DEFAULT 11 dlasda_ │ │ │ │ + 1387: 003fdb1d 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_caching │ │ │ │ + 1388: 00361ff1 1960 FUNC GLOBAL DEFAULT 11 zptts2_ │ │ │ │ + 1389: 0006a5bd 176 FUNC GLOBAL DEFAULT 11 FLAME_invert_stau │ │ │ │ + 1390: 00293f35 944 FUNC GLOBAL DEFAULT 11 ssbgvd_ │ │ │ │ + 1391: 001429b5 4032 FUNC GLOBAL DEFAULT 11 ctrsyl_ │ │ │ │ + 1392: 00110f6d 2208 FUNC GLOBAL DEFAULT 11 cpbsvx_ │ │ │ │ + 1393: 003f67c9 104 FUNC GLOBAL DEFAULT 11 FLA_Obj_flip_base │ │ │ │ + 1394: 002974d1 3492 FUNC GLOBAL DEFAULT 11 ssfrk_ │ │ │ │ + 1395: 0040b399 156 FUNC GLOBAL DEFAULT 11 fla_pow_di │ │ │ │ + 1396: 004bbb89 588 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var10 │ │ │ │ + 1397: 00372cc9 4696 FUNC GLOBAL DEFAULT 11 zsytf2_rook_ │ │ │ │ + 1398: 0017f66d 792 FUNC GLOBAL DEFAULT 11 dlacn2_ │ │ │ │ + 1399: 003d7175 132 FUNC GLOBAL DEFAULT 11 FLA_Hermitianize_check │ │ │ │ + 1400: 00086a89 320 FUNC GLOBAL DEFAULT 11 zgeqp3_check │ │ │ │ + 1401: 00085169 200 FUNC GLOBAL DEFAULT 11 spotf2_check │ │ │ │ + 1402: 003eb39d 96 FUNC GLOBAL DEFAULT 11 FLASH_Trmm_cntl_finalize │ │ │ │ + 1403: 00693734 4 OBJECT GLOBAL DEFAULT 20 flash_syrk_bsize │ │ │ │ + 1404: 0059317d 336 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Axpy_Ax_ops_var1 │ │ │ │ + 1405: 002a01a9 3904 FUNC GLOBAL DEFAULT 11 ssteqr_ │ │ │ │ + 1406: 003ae461 56 FUNC GLOBAL DEFAULT 11 r_int │ │ │ │ + 1407: 003b30bd 96 FUNC GLOBAL DEFAULT 11 e_rsle │ │ │ │ + 1408: 006921b0 4 OBJECT GLOBAL DEFAULT 20 f__parenlvl │ │ │ │ + 1409: 003e7ffd 50 FUNC GLOBAL DEFAULT 11 FLA_Cntl_her2k_obj_create │ │ │ │ + 1410: 003d3a31 154 FUNC GLOBAL DEFAULT 11 bl1_zshiftdiag │ │ │ │ + 1411: 004262e9 52 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_unb_external │ │ │ │ + 1412: 003e0755 480 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_check │ │ │ │ + 1413: 004c2211 588 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var10 │ │ │ │ + 1414: 003b844d 96 FUNC GLOBAL DEFAULT 11 bl1_sccopyv │ │ │ │ + 1415: 00657df5 1324 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_inc_lhfc_blk_var1 │ │ │ │ + 1416: 003b6741 164 FUNC GLOBAL DEFAULT 11 bl1_caxpysv │ │ │ │ + 1417: 00620be5 472 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_ops_var1 │ │ │ │ + 1418: 003eb1e9 56 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_cntl_finalize │ │ │ │ 1419: 0006eafd 1116 FUNC GLOBAL DEFAULT 11 dsytrd_ │ │ │ │ - 1420: 003cfd1d 132 FUNC GLOBAL DEFAULT 11 bl1_zdewscalv │ │ │ │ - 1421: 00331b89 5364 FUNC GLOBAL DEFAULT 11 zlalsd_ │ │ │ │ - 1422: 006936ac 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_bsize │ │ │ │ - 1423: 00319c09 1716 FUNC GLOBAL DEFAULT 11 zla_syrcond_c_ │ │ │ │ - 1424: 003c3925 4 FUNC GLOBAL DEFAULT 11 bl1_dher2k │ │ │ │ - 1425: 001c7e91 1448 FUNC GLOBAL DEFAULT 11 dorbdb2_ │ │ │ │ - 1426: 0023c9d5 1004 FUNC GLOBAL DEFAULT 11 slacon_ │ │ │ │ - 1427: 001418bd 1008 FUNC GLOBAL DEFAULT 11 ctzrzf_ │ │ │ │ - 1428: 003f6969 22 FUNC GLOBAL DEFAULT 11 FLA_Check_floating_datatype │ │ │ │ - 1429: 003cd5ed 508 FUNC GLOBAL DEFAULT 11 bl1_zdotaxmyv2 │ │ │ │ - 1430: 001d4039 468 FUNC GLOBAL DEFAULT 11 dptcon_ │ │ │ │ - 1431: 003ec0bd 96 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_cntl_finalize │ │ │ │ - 1432: 00438171 636 FUNC GLOBAL DEFAULT 11 FLA_Gemv_t_blk_var1 │ │ │ │ - 1433: 006936c8 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_mm │ │ │ │ - 1434: 004383ed 632 FUNC GLOBAL DEFAULT 11 FLA_Gemv_t_blk_var2 │ │ │ │ - 1435: 000b9771 1348 FUNC GLOBAL DEFAULT 11 chetd2_ │ │ │ │ - 1436: 0021b3b1 2812 FUNC GLOBAL DEFAULT 11 sgees_ │ │ │ │ - 1437: 003c18d9 208 FUNC GLOBAL DEFAULT 11 bl1_dtrsvsx │ │ │ │ - 1438: 004ffc7d 1808 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_unb_var1 │ │ │ │ - 1439: 00693668 4 OBJECT GLOBAL DEFAULT 20 fla_syrk_var2_bsize │ │ │ │ - 1440: 006936c4 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_mp │ │ │ │ - 1441: 0050038d 1692 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_unb_var2 │ │ │ │ - 1442: 004ff7c9 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_unb_var3 │ │ │ │ - 1443: 00438665 704 FUNC GLOBAL DEFAULT 11 FLA_Gemv_t_blk_var5 │ │ │ │ - 1444: 00426b65 154 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_ext │ │ │ │ - 1445: 003cd84d 12 FUNC GLOBAL DEFAULT 11 bl1_is_conjnotrans │ │ │ │ + 1420: 003cfbf5 132 FUNC GLOBAL DEFAULT 11 bl1_zdewscalv │ │ │ │ + 1421: 00331661 5364 FUNC GLOBAL DEFAULT 11 zlalsd_ │ │ │ │ + 1422: 00693690 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_bsize │ │ │ │ + 1423: 0031a189 1716 FUNC GLOBAL DEFAULT 11 zla_syrcond_c_ │ │ │ │ + 1424: 003c2dfd 4 FUNC GLOBAL DEFAULT 11 bl1_dher2k │ │ │ │ + 1425: 001c6cb9 1448 FUNC GLOBAL DEFAULT 11 dorbdb2_ │ │ │ │ + 1426: 00240261 1004 FUNC GLOBAL DEFAULT 11 slacon_ │ │ │ │ + 1427: 001418b5 1008 FUNC GLOBAL DEFAULT 11 ctzrzf_ │ │ │ │ + 1428: 003f7751 22 FUNC GLOBAL DEFAULT 11 FLA_Check_floating_datatype │ │ │ │ + 1429: 003cc63d 508 FUNC GLOBAL DEFAULT 11 bl1_zdotaxmyv2 │ │ │ │ + 1430: 001d4059 468 FUNC GLOBAL DEFAULT 11 dptcon_ │ │ │ │ + 1431: 003ec015 96 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_cntl_finalize │ │ │ │ + 1432: 00437ef1 636 FUNC GLOBAL DEFAULT 11 FLA_Gemv_t_blk_var1 │ │ │ │ + 1433: 006936ac 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_mm │ │ │ │ + 1434: 0043816d 632 FUNC GLOBAL DEFAULT 11 FLA_Gemv_t_blk_var2 │ │ │ │ + 1435: 000bee9d 1348 FUNC GLOBAL DEFAULT 11 chetd2_ │ │ │ │ + 1436: 0021b3b5 2812 FUNC GLOBAL DEFAULT 11 sgees_ │ │ │ │ + 1437: 003c142d 208 FUNC GLOBAL DEFAULT 11 bl1_dtrsvsx │ │ │ │ + 1438: 004ff805 1808 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_unb_var1 │ │ │ │ + 1439: 00693638 4 OBJECT GLOBAL DEFAULT 20 fla_syrk_var2_bsize │ │ │ │ + 1440: 006936a8 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_mp │ │ │ │ + 1441: 0050056d 1692 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_unb_var2 │ │ │ │ + 1442: 004fff15 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_unb_var3 │ │ │ │ + 1443: 004383e5 704 FUNC GLOBAL DEFAULT 11 FLA_Gemv_t_blk_var5 │ │ │ │ + 1444: 00426b79 154 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_ext │ │ │ │ + 1445: 003cde15 12 FUNC GLOBAL DEFAULT 11 bl1_is_conjnotrans │ │ │ │ 1446: 000fc9e5 82 FUNC GLOBAL DEFAULT 11 clascl2_ │ │ │ │ - 1447: 004ff951 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_unb_var4 │ │ │ │ - 1448: 00438925 696 FUNC GLOBAL DEFAULT 11 FLA_Gemv_t_blk_var6 │ │ │ │ - 1449: 006936d4 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_pb_bb │ │ │ │ - 1450: 003f6981 16 FUNC GLOBAL DEFAULT 11 FLA_Check_int_datatype │ │ │ │ - 1451: 003ae4ed 68 FUNC GLOBAL DEFAULT 11 c_log │ │ │ │ - 1452: 003da5e9 276 FUNC GLOBAL DEFAULT 11 FLA_Inv_scalc_check │ │ │ │ - 1453: 001305dd 2112 FUNC GLOBAL DEFAULT 11 ctgex2_ │ │ │ │ - 1454: 001cad15 1656 FUNC GLOBAL DEFAULT 11 dormql_ │ │ │ │ - 1455: 003e7a91 84 FUNC GLOBAL DEFAULT 11 FLA_Mach_params_check │ │ │ │ - 1456: 003ab52d 48 FUNC GLOBAL DEFAULT 11 zdotc_f2c_ │ │ │ │ - 1457: 00693638 4 OBJECT GLOBAL DEFAULT 20 fla_symm_var1_bsize │ │ │ │ - 1458: 00303c41 2880 FUNC GLOBAL DEFAULT 11 zhetri_ │ │ │ │ - 1459: 004243e9 152 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_task │ │ │ │ - 1460: 003392c9 348 FUNC GLOBAL DEFAULT 11 zlaqsy_ │ │ │ │ - 1461: 003cd881 12 FUNC GLOBAL DEFAULT 11 bl1_is_lower │ │ │ │ - 1462: 002f9c59 5724 FUNC GLOBAL DEFAULT 11 zhbtrd_ │ │ │ │ - 1463: 003bbff1 276 FUNC GLOBAL DEFAULT 11 bl1_zcopymr │ │ │ │ - 1464: 003d6261 336 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_1x2_check │ │ │ │ - 1465: 00313059 9280 FUNC GLOBAL DEFAULT 11 zhgeqz_ │ │ │ │ - 1466: 003ba561 282 FUNC GLOBAL DEFAULT 11 bl1_zcopymt │ │ │ │ - 1467: 003d46b9 280 FUNC GLOBAL DEFAULT 11 FLA_Copy_buffer_to_object_check │ │ │ │ - 1468: 0069370c 4 OBJECT GLOBAL DEFAULT 20 flash_hemm_cntl_bp │ │ │ │ - 1469: 004aefcd 612 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var10 │ │ │ │ - 1470: 003b00b9 376 FUNC GLOBAL DEFAULT 11 f__putbuf │ │ │ │ - 1471: 003b812d 228 FUNC GLOBAL DEFAULT 11 bl1_zfnorm │ │ │ │ - 1472: 003fa951 36 FUNC GLOBAL DEFAULT 11 FLA_Obj_vector_inc │ │ │ │ - 1473: 003ef8d5 196 FUNC GLOBAL DEFAULT 11 FLASH_Random_matrix │ │ │ │ - 1474: 00222889 404 FUNC GLOBAL DEFAULT 11 sgeql2_ │ │ │ │ - 1475: 001c8439 1396 FUNC GLOBAL DEFAULT 11 dorbdb3_ │ │ │ │ - 1476: 003c7445 588 FUNC GLOBAL DEFAULT 11 bl1_dtrmmsx │ │ │ │ - 1477: 00240ad9 328 FUNC GLOBAL DEFAULT 11 slae2_ │ │ │ │ - 1478: 004b4f75 612 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var10 │ │ │ │ - 1479: 006937f8 4 OBJECT GLOBAL DEFAULT 20 fla_chol_cntl2 │ │ │ │ - 1480: 003af105 424 FUNC GLOBAL DEFAULT 11 f__fatal │ │ │ │ - 1481: 00425655 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_task │ │ │ │ - 1482: 003d7529 628 FUNC GLOBAL DEFAULT 11 FLA_Introduce_bulge_check │ │ │ │ - 1483: 00690ad8 4800 OBJECT GLOBAL DEFAULT 20 f__units │ │ │ │ - 1484: 00336301 476 FUNC GLOBAL DEFAULT 11 zlaqhp_ │ │ │ │ - 1485: 003acfc9 14 FUNC GLOBAL DEFAULT 11 slamc3_ │ │ │ │ - 1486: 00427631 36 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_task │ │ │ │ - 1487: 003bc545 270 FUNC GLOBAL DEFAULT 11 bl1_cscopymr │ │ │ │ - 1488: 003ae815 88 FUNC GLOBAL DEFAULT 11 pow_ci │ │ │ │ - 1489: 000a8a29 1694 FUNC GLOBAL DEFAULT 11 cgghrd_ │ │ │ │ - 1490: 003d5749 168 FUNC GLOBAL DEFAULT 11 FLA_Obj_lt_check │ │ │ │ - 1491: 00573edd 1156 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_opt_var1 │ │ │ │ - 1492: 0046ba65 1532 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var1 │ │ │ │ - 1493: 00557e69 1380 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_blk_var1 │ │ │ │ - 1494: 003baaad 266 FUNC GLOBAL DEFAULT 11 bl1_cscopymt │ │ │ │ - 1495: 003cd8dd 12 FUNC GLOBAL DEFAULT 11 bl1_is_col_storage │ │ │ │ - 1496: 0054af0d 336 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_ops_var1 │ │ │ │ - 1497: 005583cd 1548 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_blk_var2 │ │ │ │ - 1498: 0046c061 1556 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var2 │ │ │ │ - 1499: 003f93f9 144 FUNC GLOBAL DEFAULT 11 FLA_Part_1x2 │ │ │ │ - 1500: 003edbe1 56 FUNC GLOBAL DEFAULT 11 FLASH_Obj_attach_buffer_hierarchy_check │ │ │ │ - 1501: 0046c675 1556 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var3 │ │ │ │ - 1502: 0055eec9 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_francis_v_ops_var1 │ │ │ │ - 1503: 00138d71 2652 FUNC GLOBAL DEFAULT 11 ctgsy2_ │ │ │ │ - 1504: 0046cc89 1552 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var4 │ │ │ │ - 1505: 0007cbe9 156 FUNC GLOBAL DEFAULT 11 dgeqr2p_check │ │ │ │ - 1506: 0046d299 1552 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var5 │ │ │ │ - 1507: 005dbf8d 604 FUNC GLOBAL DEFAULT 11 FLA_Fused_Her2_Ax_l_opc_var1 │ │ │ │ - 1508: 003faa15 134 FUNC GLOBAL DEFAULT 11 FLA_Obj_buffer_at_view │ │ │ │ - 1509: 0046d8a9 1540 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var6 │ │ │ │ - 1510: 00426ed1 152 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_unb_ext │ │ │ │ - 1511: 0046dead 1536 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var7 │ │ │ │ - 1512: 003c6b75 1668 FUNC GLOBAL DEFAULT 11 bl1_zgemm │ │ │ │ - 1513: 00425e25 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_blk_ext │ │ │ │ - 1514: 0046e759 1556 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var8 │ │ │ │ - 1515: 0041eb79 118 FUNC GLOBAL DEFAULT 11 FLA_Syr2 │ │ │ │ - 1516: 0046e4ad 684 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var9 │ │ │ │ - 1517: 0042e841 1240 FUNC GLOBAL DEFAULT 11 FLA_Copyr_l_blk_var1 │ │ │ │ - 1518: 0042ed19 1236 FUNC GLOBAL DEFAULT 11 FLA_Copyr_l_blk_var2 │ │ │ │ - 1519: 003ae251 12 FUNC GLOBAL DEFAULT 11 r_exp │ │ │ │ - 1520: 0042f1ed 1240 FUNC GLOBAL DEFAULT 11 FLA_Copyr_l_blk_var3 │ │ │ │ - 1521: 0006bce1 316 FUNC GLOBAL DEFAULT 11 chegs2_ │ │ │ │ - 1522: 003e9abd 224 FUNC GLOBAL DEFAULT 11 FLA_Hemm_cntl_init │ │ │ │ - 1523: 0042fba5 1236 FUNC GLOBAL DEFAULT 11 FLA_Copyr_l_blk_var4 │ │ │ │ - 1524: 003b87dd 82 FUNC GLOBAL DEFAULT 11 bl1_cscopyv │ │ │ │ - 1525: 0033f091 304 FUNC GLOBAL DEFAULT 11 zlartv_ │ │ │ │ - 1526: 003ceadd 106 FUNC GLOBAL DEFAULT 11 bl1_cfree_saved_contigm │ │ │ │ - 1527: 0007850d 2740 FUNC GLOBAL DEFAULT 11 cgesvd_check │ │ │ │ - 1528: 003bf0e5 616 FUNC GLOBAL DEFAULT 11 bl1_zgemv │ │ │ │ - 1529: 003d5351 112 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_real_scalar_check │ │ │ │ - 1530: 00471df1 636 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var10 │ │ │ │ - 1531: 0068f9c0 8 OBJECT GLOBAL DEFAULT 19 f__r_mode │ │ │ │ - 1532: 00693854 4 OBJECT GLOBAL DEFAULT 20 fla_lu_piv_cntl │ │ │ │ - 1533: 001e9a6d 904 FUNC GLOBAL DEFAULT 11 dsytrf_ │ │ │ │ - 1534: 003126f1 2406 FUNC GLOBAL DEFAULT 11 zla_gbamv_ │ │ │ │ - 1535: 00634ce9 284 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var1 │ │ │ │ - 1536: 0042605d 56 FUNC GLOBAL DEFAULT 11 FLA_Chol_unb_external │ │ │ │ - 1537: 003f2851 86 FUNC GLOBAL DEFAULT 11 FLASH_Obj_hierarchify │ │ │ │ - 1538: 0054ec05 154 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_ops_var1 │ │ │ │ - 1539: 001c90d1 2164 FUNC GLOBAL DEFAULT 11 dorbdb4_ │ │ │ │ - 1540: 0054f989 316 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_ops_var2 │ │ │ │ - 1541: 00635701 842 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var2 │ │ │ │ - 1542: 00646d59 5546 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var3 │ │ │ │ - 1543: 005d519d 704 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_form_Q │ │ │ │ - 1544: 003face9 74 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_double_precision │ │ │ │ - 1545: 0041c3ad 1172 FUNC GLOBAL DEFAULT 11 FLA_Her2c_external │ │ │ │ - 1546: 003fd595 40 FUNC GLOBAL DEFAULT 11 FLASH_Queue_reset │ │ │ │ - 1547: 004785a5 636 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var10 │ │ │ │ - 1548: 003c21b1 148 FUNC GLOBAL DEFAULT 11 bl1_strsv_blas │ │ │ │ - 1549: 003ae7f9 12 FUNC GLOBAL DEFAULT 11 pow_dd │ │ │ │ - 1550: 003c3e39 156 FUNC GLOBAL DEFAULT 11 bl1_zher2k_blas │ │ │ │ - 1551: 003fae8d 66 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_row_major │ │ │ │ - 1552: 0063eb19 2656 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var6 │ │ │ │ - 1553: 0008c295 2388 FUNC GLOBAL DEFAULT 11 cgbrfs_ │ │ │ │ - 1554: 00153aa5 1588 FUNC GLOBAL DEFAULT 11 cupmtr_ │ │ │ │ - 1555: 001abd39 1008 FUNC GLOBAL DEFAULT 11 dlarrj_ │ │ │ │ - 1556: 003e21d1 436 FUNC GLOBAL DEFAULT 11 FLA_CAQR_UT_inc_check │ │ │ │ - 1557: 0063c45d 2580 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var9 │ │ │ │ - 1558: 003d2cc1 154 FUNC GLOBAL DEFAULT 11 bl1_cshiftdiag │ │ │ │ - 1559: 003ae805 16 FUNC GLOBAL DEFAULT 11 pow_di │ │ │ │ - 1560: 006939a4 4 OBJECT GLOBAL DEFAULT 20 flash_lyap_bsize │ │ │ │ - 1561: 00556d35 376 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv │ │ │ │ - 1562: 006397a5 104 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var3b │ │ │ │ - 1563: 003f5e05 52 FUNC GLOBAL DEFAULT 11 FLA_Param_map_char_to_flame_side │ │ │ │ - 1564: 006936bc 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_op │ │ │ │ - 1565: 0042860d 128 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_task │ │ │ │ - 1566: 006938f8 4 OBJECT GLOBAL DEFAULT 20 flash_apq2ut_cntl_mid │ │ │ │ - 1567: 003de085 292 FUNC GLOBAL DEFAULT 11 FLA_Syrk_internal_check │ │ │ │ - 1568: 00084225 184 FUNC GLOBAL DEFAULT 11 sorgl2_check │ │ │ │ - 1569: 004f00ad 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc │ │ │ │ - 1570: 00692070 4 OBJECT GLOBAL DEFAULT 20 l_eof │ │ │ │ + 1447: 0050009d 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_unb_var4 │ │ │ │ + 1448: 00438add 696 FUNC GLOBAL DEFAULT 11 FLA_Gemv_t_blk_var6 │ │ │ │ + 1449: 006936b8 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_pb_bb │ │ │ │ + 1450: 003f7769 16 FUNC GLOBAL DEFAULT 11 FLA_Check_int_datatype │ │ │ │ + 1451: 003ae53d 68 FUNC GLOBAL DEFAULT 11 c_log │ │ │ │ + 1452: 003da631 276 FUNC GLOBAL DEFAULT 11 FLA_Inv_scalc_check │ │ │ │ + 1453: 00131729 2112 FUNC GLOBAL DEFAULT 11 ctgex2_ │ │ │ │ + 1454: 001ca871 1656 FUNC GLOBAL DEFAULT 11 dormql_ │ │ │ │ + 1455: 003e79cd 84 FUNC GLOBAL DEFAULT 11 FLA_Mach_params_check │ │ │ │ + 1456: 003ac609 48 FUNC GLOBAL DEFAULT 11 zdotc_f2c_ │ │ │ │ + 1457: 00693608 4 OBJECT GLOBAL DEFAULT 20 fla_symm_var1_bsize │ │ │ │ + 1458: 00302d19 2880 FUNC GLOBAL DEFAULT 11 zhetri_ │ │ │ │ + 1459: 00424125 152 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_task │ │ │ │ + 1460: 0033a129 348 FUNC GLOBAL DEFAULT 11 zlaqsy_ │ │ │ │ + 1461: 003cde49 12 FUNC GLOBAL DEFAULT 11 bl1_is_lower │ │ │ │ + 1462: 002f9c79 5724 FUNC GLOBAL DEFAULT 11 zhbtrd_ │ │ │ │ + 1463: 003bbac1 276 FUNC GLOBAL DEFAULT 11 bl1_zcopymr │ │ │ │ + 1464: 003d65bd 336 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_1x2_check │ │ │ │ + 1465: 00311b41 9280 FUNC GLOBAL DEFAULT 11 zhgeqz_ │ │ │ │ + 1466: 003b9e29 282 FUNC GLOBAL DEFAULT 11 bl1_zcopymt │ │ │ │ + 1467: 003d4701 280 FUNC GLOBAL DEFAULT 11 FLA_Copy_buffer_to_object_check │ │ │ │ + 1468: 00693688 4 OBJECT GLOBAL DEFAULT 20 flash_hemm_cntl_bp │ │ │ │ + 1469: 004af585 612 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var10 │ │ │ │ + 1470: 003b00fd 376 FUNC GLOBAL DEFAULT 11 f__putbuf │ │ │ │ + 1471: 003b8175 228 FUNC GLOBAL DEFAULT 11 bl1_zfnorm │ │ │ │ + 1472: 003fa999 36 FUNC GLOBAL DEFAULT 11 FLA_Obj_vector_inc │ │ │ │ + 1473: 003ef91d 196 FUNC GLOBAL DEFAULT 11 FLASH_Random_matrix │ │ │ │ + 1474: 002200f1 404 FUNC GLOBAL DEFAULT 11 sgeql2_ │ │ │ │ + 1475: 001c6745 1396 FUNC GLOBAL DEFAULT 11 dorbdb3_ │ │ │ │ + 1476: 003c86bd 588 FUNC GLOBAL DEFAULT 11 bl1_dtrmmsx │ │ │ │ + 1477: 00241579 328 FUNC GLOBAL DEFAULT 11 slae2_ │ │ │ │ + 1478: 004b5505 612 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var10 │ │ │ │ + 1479: 006937bc 4 OBJECT GLOBAL DEFAULT 20 fla_chol_cntl2 │ │ │ │ + 1480: 003af145 424 FUNC GLOBAL DEFAULT 11 f__fatal │ │ │ │ + 1481: 00425c79 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_task │ │ │ │ + 1482: 003d748d 628 FUNC GLOBAL DEFAULT 11 FLA_Introduce_bulge_check │ │ │ │ + 1483: 00690aa8 4800 OBJECT GLOBAL DEFAULT 20 f__units │ │ │ │ + 1484: 00336531 476 FUNC GLOBAL DEFAULT 11 zlaqhp_ │ │ │ │ + 1485: 003ad005 14 FUNC GLOBAL DEFAULT 11 slamc3_ │ │ │ │ + 1486: 00427775 36 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_task │ │ │ │ + 1487: 003bc015 270 FUNC GLOBAL DEFAULT 11 bl1_cscopymr │ │ │ │ + 1488: 003ae855 88 FUNC GLOBAL DEFAULT 11 pow_ci │ │ │ │ + 1489: 000a722d 1694 FUNC GLOBAL DEFAULT 11 cgghrd_ │ │ │ │ + 1490: 003d5641 168 FUNC GLOBAL DEFAULT 11 FLA_Obj_lt_check │ │ │ │ + 1491: 00574105 1156 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_opt_var1 │ │ │ │ + 1492: 0046ccd9 1532 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var1 │ │ │ │ + 1493: 00557ea1 1380 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_blk_var1 │ │ │ │ + 1494: 003ba375 266 FUNC GLOBAL DEFAULT 11 bl1_cscopymt │ │ │ │ + 1495: 003cdea5 12 FUNC GLOBAL DEFAULT 11 bl1_is_col_storage │ │ │ │ + 1496: 0054afe1 336 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_ops_var1 │ │ │ │ + 1497: 00558405 1548 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_blk_var2 │ │ │ │ + 1498: 0046baa1 1556 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var2 │ │ │ │ + 1499: 003f69f1 144 FUNC GLOBAL DEFAULT 11 FLA_Part_1x2 │ │ │ │ + 1500: 003edbb5 56 FUNC GLOBAL DEFAULT 11 FLASH_Obj_attach_buffer_hierarchy_check │ │ │ │ + 1501: 0046c0b5 1556 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var3 │ │ │ │ + 1502: 0055ef79 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_francis_v_ops_var1 │ │ │ │ + 1503: 00138d69 2652 FUNC GLOBAL DEFAULT 11 ctgsy2_ │ │ │ │ + 1504: 0046c6c9 1552 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var4 │ │ │ │ + 1505: 0007cbed 156 FUNC GLOBAL DEFAULT 11 dgeqr2p_check │ │ │ │ + 1506: 0046d2d5 1552 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var5 │ │ │ │ + 1507: 005dbf85 604 FUNC GLOBAL DEFAULT 11 FLA_Fused_Her2_Ax_l_opc_var1 │ │ │ │ + 1508: 003faa5d 134 FUNC GLOBAL DEFAULT 11 FLA_Obj_buffer_at_view │ │ │ │ + 1509: 0046dee5 1540 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var6 │ │ │ │ + 1510: 00426ee5 152 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_unb_ext │ │ │ │ + 1511: 0046d8e5 1536 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var7 │ │ │ │ + 1512: 003c6bbd 1668 FUNC GLOBAL DEFAULT 11 bl1_zgemm │ │ │ │ + 1513: 00425319 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_blk_ext │ │ │ │ + 1514: 0046e4e9 1556 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var8 │ │ │ │ + 1515: 0041eb31 118 FUNC GLOBAL DEFAULT 11 FLA_Syr2 │ │ │ │ + 1516: 0046eafd 684 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var9 │ │ │ │ + 1517: 0042e889 1240 FUNC GLOBAL DEFAULT 11 FLA_Copyr_l_blk_var1 │ │ │ │ + 1518: 0042ed61 1236 FUNC GLOBAL DEFAULT 11 FLA_Copyr_l_blk_var2 │ │ │ │ + 1519: 003ae2d9 12 FUNC GLOBAL DEFAULT 11 r_exp │ │ │ │ + 1520: 0042f235 1240 FUNC GLOBAL DEFAULT 11 FLA_Copyr_l_blk_var3 │ │ │ │ + 1521: 0006b161 316 FUNC GLOBAL DEFAULT 11 chegs2_ │ │ │ │ + 1522: 003e94bd 224 FUNC GLOBAL DEFAULT 11 FLA_Hemm_cntl_init │ │ │ │ + 1523: 0042fbed 1236 FUNC GLOBAL DEFAULT 11 FLA_Copyr_l_blk_var4 │ │ │ │ + 1524: 003b84ad 82 FUNC GLOBAL DEFAULT 11 bl1_cscopyv │ │ │ │ + 1525: 0033f0d1 304 FUNC GLOBAL DEFAULT 11 zlartv_ │ │ │ │ + 1526: 003d007d 106 FUNC GLOBAL DEFAULT 11 bl1_cfree_saved_contigm │ │ │ │ + 1527: 00079371 2740 FUNC GLOBAL DEFAULT 11 cgesvd_check │ │ │ │ + 1528: 003bfe65 616 FUNC GLOBAL DEFAULT 11 bl1_zgemv │ │ │ │ + 1529: 003d5399 112 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_real_scalar_check │ │ │ │ + 1530: 004718c5 636 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var10 │ │ │ │ + 1531: 0068f994 8 OBJECT GLOBAL DEFAULT 19 f__r_mode │ │ │ │ + 1532: 00693824 4 OBJECT GLOBAL DEFAULT 20 fla_lu_piv_cntl │ │ │ │ + 1533: 001ea211 904 FUNC GLOBAL DEFAULT 11 dsytrf_ │ │ │ │ + 1534: 00313f81 2406 FUNC GLOBAL DEFAULT 11 zla_gbamv_ │ │ │ │ + 1535: 00634d21 284 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var1 │ │ │ │ + 1536: 00426071 56 FUNC GLOBAL DEFAULT 11 FLA_Chol_unb_external │ │ │ │ + 1537: 003f2899 86 FUNC GLOBAL DEFAULT 11 FLASH_Obj_hierarchify │ │ │ │ + 1538: 0054ec3d 154 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_ops_var1 │ │ │ │ + 1539: 001c90ed 2164 FUNC GLOBAL DEFAULT 11 dorbdb4_ │ │ │ │ + 1540: 0054f9c1 316 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_ops_var2 │ │ │ │ + 1541: 00635739 842 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var2 │ │ │ │ + 1542: 00646b09 5546 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var3 │ │ │ │ + 1543: 005d500d 704 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_form_Q │ │ │ │ + 1544: 003fad31 74 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_double_precision │ │ │ │ + 1545: 0041c3f5 1172 FUNC GLOBAL DEFAULT 11 FLA_Her2c_external │ │ │ │ + 1546: 003fdc2d 40 FUNC GLOBAL DEFAULT 11 FLASH_Queue_reset │ │ │ │ + 1547: 004785e1 636 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var10 │ │ │ │ + 1548: 003c21f9 148 FUNC GLOBAL DEFAULT 11 bl1_strsv_blas │ │ │ │ + 1549: 003ae839 12 FUNC GLOBAL DEFAULT 11 pow_dd │ │ │ │ + 1550: 003c3311 156 FUNC GLOBAL DEFAULT 11 bl1_zher2k_blas │ │ │ │ + 1551: 003faed5 66 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_row_major │ │ │ │ + 1552: 0063e169 2656 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var6 │ │ │ │ + 1553: 0008c291 2388 FUNC GLOBAL DEFAULT 11 cgbrfs_ │ │ │ │ + 1554: 00153a9d 1588 FUNC GLOBAL DEFAULT 11 cupmtr_ │ │ │ │ + 1555: 001abc51 1008 FUNC GLOBAL DEFAULT 11 dlarrj_ │ │ │ │ + 1556: 003e2219 436 FUNC GLOBAL DEFAULT 11 FLA_CAQR_UT_inc_check │ │ │ │ + 1557: 0063baad 2580 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var9 │ │ │ │ + 1558: 003d3995 154 FUNC GLOBAL DEFAULT 11 bl1_cshiftdiag │ │ │ │ + 1559: 003ae845 16 FUNC GLOBAL DEFAULT 11 pow_di │ │ │ │ + 1560: 00693980 4 OBJECT GLOBAL DEFAULT 20 flash_lyap_bsize │ │ │ │ + 1561: 005567b1 376 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv │ │ │ │ + 1562: 00638f8d 104 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var3b │ │ │ │ + 1563: 003f5e49 52 FUNC GLOBAL DEFAULT 11 FLA_Param_map_char_to_flame_side │ │ │ │ + 1564: 006936a0 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_op │ │ │ │ + 1565: 00427bf9 128 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_task │ │ │ │ + 1566: 006938ac 4 OBJECT GLOBAL DEFAULT 20 flash_apq2ut_cntl_mid │ │ │ │ + 1567: 003ddedd 292 FUNC GLOBAL DEFAULT 11 FLA_Syrk_internal_check │ │ │ │ + 1568: 00083209 184 FUNC GLOBAL DEFAULT 11 sorgl2_check │ │ │ │ + 1569: 004ef9c9 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc │ │ │ │ + 1570: 00692040 4 OBJECT GLOBAL DEFAULT 20 l_eof │ │ │ │ 1571: 00068315 444 FUNC GLOBAL DEFAULT 11 sgeqrf_ │ │ │ │ - 1572: 00379e71 3180 FUNC GLOBAL DEFAULT 11 ztgsen_ │ │ │ │ - 1573: 003c4c91 180 FUNC GLOBAL DEFAULT 11 bl1_strmm_blas │ │ │ │ - 1574: 0021e8d5 3832 FUNC GLOBAL DEFAULT 11 sgeevx_ │ │ │ │ - 1575: 0029826d 264 FUNC GLOBAL DEFAULT 11 sspsv_ │ │ │ │ + 1572: 0037b9a1 3180 FUNC GLOBAL DEFAULT 11 ztgsen_ │ │ │ │ + 1573: 003c4cd9 180 FUNC GLOBAL DEFAULT 11 bl1_strmm_blas │ │ │ │ + 1574: 0021e8d9 3832 FUNC GLOBAL DEFAULT 11 sgeevx_ │ │ │ │ + 1575: 00298275 264 FUNC GLOBAL DEFAULT 11 sspsv_ │ │ │ │ 1576: 000ea1e1 6976 FUNC GLOBAL DEFAULT 11 clahef_rook_ │ │ │ │ - 1577: 00416a95 1368 FUNC GLOBAL DEFAULT 11 FLA_Dotcs_external │ │ │ │ - 1578: 00265a79 5056 FUNC GLOBAL DEFAULT 11 slarfb_ │ │ │ │ - 1579: 004f030d 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh │ │ │ │ - 1580: 003d49bd 204 FUNC GLOBAL DEFAULT 11 FLA_Merge_2x1_check │ │ │ │ - 1581: 003ebdb9 112 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_cntl_finalize │ │ │ │ - 1582: 003ef325 696 FUNC GLOBAL DEFAULT 11 FLASH_LU_find_zero_on_diagonal │ │ │ │ - 1583: 00693750 4 OBJECT GLOBAL DEFAULT 20 flash_syr2k_bsize │ │ │ │ - 1584: 003be441 388 FUNC GLOBAL DEFAULT 11 bl1_czcopymrt │ │ │ │ - 1585: 004290ad 116 FUNC GLOBAL DEFAULT 11 FLA_SA_LU_task │ │ │ │ - 1586: 004262d5 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_unb_ext │ │ │ │ - 1587: 003f6cad 100 FUNC GLOBAL DEFAULT 11 FLA_Check_consistent_datatype │ │ │ │ - 1588: 003c3ed5 1148 FUNC GLOBAL DEFAULT 11 bl1_zher2k │ │ │ │ - 1589: 00606a39 1328 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var1 │ │ │ │ - 1590: 003cd5e9 4 FUNC GLOBAL DEFAULT 11 bl1_cdotaxmyv2 │ │ │ │ - 1591: 0057837d 790 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_l_scale_diagonals │ │ │ │ - 1592: 00607189 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var2 │ │ │ │ - 1593: 003eb4e5 116 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_cntl_init │ │ │ │ - 1594: 0031dce9 236 FUNC GLOBAL DEFAULT 11 zlaev2_ │ │ │ │ - 1595: 00607211 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var3 │ │ │ │ - 1596: 004f056d 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run │ │ │ │ - 1597: 0040525d 748 FUNC GLOBAL DEFAULT 11 FLA_Set_diagonal_matrix │ │ │ │ - 1598: 00607299 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var4 │ │ │ │ - 1599: 003f5d59 116 FUNC GLOBAL DEFAULT 11 FLA_Param_map_char_to_flame_trans │ │ │ │ - 1600: 003ae2e1 76 FUNC GLOBAL DEFAULT 11 h_dnnt │ │ │ │ - 1601: 00405a39 32 FUNC GLOBAL DEFAULT 11 fla_scomp_b │ │ │ │ - 1602: 00607321 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var5 │ │ │ │ - 1603: 006073a9 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var6 │ │ │ │ - 1604: 006936b8 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_pb │ │ │ │ - 1605: 003ad1a1 12 FUNC GLOBAL DEFAULT 11 r_cosh │ │ │ │ - 1606: 0040b351 208 FUNC GLOBAL DEFAULT 11 FLA_Shift_pivots_to │ │ │ │ - 1607: 00690aa4 4 OBJECT GLOBAL DEFAULT 20 f__dorevert │ │ │ │ - 1608: 00607431 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var7 │ │ │ │ - 1609: 001c7bc1 720 FUNC GLOBAL DEFAULT 11 dorbdb5_ │ │ │ │ - 1610: 00419d45 80 FUNC GLOBAL DEFAULT 11 FLA_Copyt_t_task │ │ │ │ - 1611: 006074b9 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var8 │ │ │ │ - 1612: 00405a19 32 FUNC GLOBAL DEFAULT 11 fla_scomp_f │ │ │ │ - 1613: 00315a01 320 FUNC GLOBAL DEFAULT 11 zla_gerpvgrw_ │ │ │ │ - 1614: 00607541 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var9 │ │ │ │ - 1615: 004f07cd 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut │ │ │ │ - 1616: 003f006d 88 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_vector_dim │ │ │ │ - 1617: 00138ad5 668 FUNC GLOBAL DEFAULT 11 ctpqrt_ │ │ │ │ - 1618: 00085ed5 184 FUNC GLOBAL DEFAULT 11 zgehd2_check │ │ │ │ - 1619: 004237a5 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_task │ │ │ │ - 1620: 003f23f5 156 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_flat_conf_to_hier │ │ │ │ - 1621: 001d1075 2640 FUNC GLOBAL DEFAULT 11 dpbtrf_ │ │ │ │ - 1622: 00598375 2752 FUNC GLOBAL DEFAULT 11 FLA_Fused_UYx_ZVx_opt_var1 │ │ │ │ - 1623: 001abaf9 572 FUNC GLOBAL DEFAULT 11 dlarrk_ │ │ │ │ - 1624: 003ab4fd 48 FUNC GLOBAL DEFAULT 11 cdotc_f2c_ │ │ │ │ - 1625: 0007a065 200 FUNC GLOBAL DEFAULT 11 clauum_check │ │ │ │ - 1626: 005bdd4d 148 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT │ │ │ │ - 1627: 004651c1 676 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var10 │ │ │ │ - 1628: 004e1f2d 268 FUNC GLOBAL DEFAULT 11 FLA_Syrk │ │ │ │ - 1629: 00693adc 28 OBJECT GLOBAL DEFAULT 20 FLA_SAFE_MIN │ │ │ │ - 1630: 006939e0 4 OBJECT GLOBAL DEFAULT 20 flash_sylv_cntl_mb │ │ │ │ - 1631: 006936c0 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_pm │ │ │ │ - 1632: 003f1785 218 FUNC GLOBAL DEFAULT 11 FLASH_Obj_blocksizes │ │ │ │ - 1633: 003cd835 12 FUNC GLOBAL DEFAULT 11 bl1_is_notrans │ │ │ │ - 1634: 0021bead 3008 FUNC GLOBAL DEFAULT 11 sgeev_ │ │ │ │ - 1635: 00693614 4 OBJECT GLOBAL DEFAULT 20 fla_her2k_cntl_ip │ │ │ │ - 1636: 003ffd31 116 FUNC GLOBAL DEFAULT 11 FLASH_Queue_wait_enqueue │ │ │ │ - 1637: 00427e8d 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfr_task │ │ │ │ - 1638: 00418d6d 748 FUNC GLOBAL DEFAULT 11 FLA_Swap_external │ │ │ │ - 1639: 00549cf5 118 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc │ │ │ │ - 1640: 00547529 644 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opd_var3 │ │ │ │ - 1641: 00119391 572 FUNC GLOBAL DEFAULT 11 cpptrf_ │ │ │ │ - 1642: 00548171 612 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opd_var4 │ │ │ │ - 1643: 00546bd5 368 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opd_var5 │ │ │ │ - 1644: 006139dd 480 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opc_var1 │ │ │ │ - 1645: 0046b7c1 676 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var10 │ │ │ │ - 1646: 0008bf61 820 FUNC GLOBAL DEFAULT 11 cgbtf2_ │ │ │ │ - 1647: 00693a50 28 OBJECT GLOBAL DEFAULT 20 FLA_OVERFLOW_THRES │ │ │ │ - 1648: 003be135 388 FUNC GLOBAL DEFAULT 11 bl1_cscopymrt │ │ │ │ - 1649: 00554bfd 868 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q │ │ │ │ - 1650: 003b07f5 196 FUNC GLOBAL DEFAULT 11 fk_open │ │ │ │ - 1651: 006937b0 4 OBJECT GLOBAL DEFAULT 20 fla_apqudut_var1_bsize │ │ │ │ - 1652: 0049c535 300 FUNC GLOBAL DEFAULT 11 FLASH_Herk │ │ │ │ - 1653: 003daa11 248 FUNC GLOBAL DEFAULT 11 FLA_Scalr_check │ │ │ │ - 1654: 003934c5 748 FUNC GLOBAL DEFAULT 11 zunmhr_ │ │ │ │ - 1655: 001ccf5d 5940 FUNC GLOBAL DEFAULT 11 dorbdb_ │ │ │ │ - 1656: 002e4e49 812 FUNC GLOBAL DEFAULT 11 zgetc2_ │ │ │ │ - 1657: 002d9ec9 934 FUNC GLOBAL DEFAULT 11 zgelqf_ │ │ │ │ - 1658: 00693804 4 OBJECT GLOBAL DEFAULT 20 fla_hessut_cntl_leaf │ │ │ │ - 1659: 003fa92d 14 FUNC GLOBAL DEFAULT 11 FLA_Obj_structure │ │ │ │ - 1660: 004068ad 652 FUNC GLOBAL DEFAULT 11 FLA_Transpose_blk_var1 │ │ │ │ - 1661: 003d8029 132 FUNC GLOBAL DEFAULT 11 FLA_Random_herm_matrix_check │ │ │ │ - 1662: 0038d361 744 FUNC GLOBAL DEFAULT 11 zung2l_ │ │ │ │ - 1663: 00406b39 656 FUNC GLOBAL DEFAULT 11 FLA_Transpose_blk_var2 │ │ │ │ - 1664: 005c715d 618 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofu_var2 │ │ │ │ - 1665: 00082339 680 FUNC GLOBAL DEFAULT 11 sorgbr_check │ │ │ │ - 1666: 00426199 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_blk_ext │ │ │ │ - 1667: 001082e9 2328 FUNC GLOBAL DEFAULT 11 clatrd_ │ │ │ │ - 1668: 003b4221 140 FUNC GLOBAL DEFAULT 11 bl1_daxpysv │ │ │ │ - 1669: 005ca419 618 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofu_var3 │ │ │ │ - 1670: 001c89b1 1188 FUNC GLOBAL DEFAULT 11 dorbdb6_ │ │ │ │ - 1671: 0056ff79 172 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_ops_var1 │ │ │ │ - 1672: 00570689 240 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_ops_var2 │ │ │ │ - 1673: 005cc0c9 1132 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofu_var4 │ │ │ │ - 1674: 00543ea1 232 FUNC GLOBAL DEFAULT 11 FLASH_LU_piv │ │ │ │ - 1675: 003d53f9 40 FUNC GLOBAL DEFAULT 11 FLA_Obj_free_check │ │ │ │ - 1676: 00570f81 176 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_ops_var3 │ │ │ │ - 1677: 003f7d29 70 FUNC GLOBAL DEFAULT 11 FLA_Check_object_width_min │ │ │ │ - 1678: 003ec951 188 FUNC GLOBAL DEFAULT 11 FLASH_Apply_QUD_UT_cntl_init │ │ │ │ + 1577: 00416add 1368 FUNC GLOBAL DEFAULT 11 FLA_Dotcs_external │ │ │ │ + 1578: 002658e1 5056 FUNC GLOBAL DEFAULT 11 slarfb_ │ │ │ │ + 1579: 004efe89 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh │ │ │ │ + 1580: 003d4a05 204 FUNC GLOBAL DEFAULT 11 FLA_Merge_2x1_check │ │ │ │ + 1581: 003ebe01 112 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_cntl_finalize │ │ │ │ + 1582: 003ee139 696 FUNC GLOBAL DEFAULT 11 FLASH_LU_find_zero_on_diagonal │ │ │ │ + 1583: 00693720 4 OBJECT GLOBAL DEFAULT 20 flash_syr2k_bsize │ │ │ │ + 1584: 003be849 388 FUNC GLOBAL DEFAULT 11 bl1_czcopymrt │ │ │ │ + 1585: 004290f5 116 FUNC GLOBAL DEFAULT 11 FLA_SA_LU_task │ │ │ │ + 1586: 0042631d 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_unb_ext │ │ │ │ + 1587: 003f7a95 100 FUNC GLOBAL DEFAULT 11 FLA_Check_consistent_datatype │ │ │ │ + 1588: 003c33ad 1148 FUNC GLOBAL DEFAULT 11 bl1_zher2k │ │ │ │ + 1589: 00606afd 1328 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var1 │ │ │ │ + 1590: 003cc639 4 FUNC GLOBAL DEFAULT 11 bl1_cdotaxmyv2 │ │ │ │ + 1591: 005783b1 790 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_l_scale_diagonals │ │ │ │ + 1592: 006070b5 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var2 │ │ │ │ + 1593: 003eb52d 116 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_cntl_init │ │ │ │ + 1594: 0031dd19 236 FUNC GLOBAL DEFAULT 11 zlaev2_ │ │ │ │ + 1595: 0060735d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var3 │ │ │ │ + 1596: 004f05a9 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run │ │ │ │ + 1597: 00404f61 748 FUNC GLOBAL DEFAULT 11 FLA_Set_diagonal_matrix │ │ │ │ + 1598: 006073e5 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var4 │ │ │ │ + 1599: 003f5d9d 116 FUNC GLOBAL DEFAULT 11 FLA_Param_map_char_to_flame_trans │ │ │ │ + 1600: 003ae28d 76 FUNC GLOBAL DEFAULT 11 h_dnnt │ │ │ │ + 1601: 00405b29 32 FUNC GLOBAL DEFAULT 11 fla_scomp_b │ │ │ │ + 1602: 006071c5 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var5 │ │ │ │ + 1603: 006072d5 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var6 │ │ │ │ + 1604: 0069369c 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_pb │ │ │ │ + 1605: 003ad1e1 12 FUNC GLOBAL DEFAULT 11 r_cosh │ │ │ │ + 1606: 0040d1b1 208 FUNC GLOBAL DEFAULT 11 FLA_Shift_pivots_to │ │ │ │ + 1607: 00690a74 4 OBJECT GLOBAL DEFAULT 20 f__dorevert │ │ │ │ + 1608: 0060746d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var7 │ │ │ │ + 1609: 001c8e1d 720 FUNC GLOBAL DEFAULT 11 dorbdb5_ │ │ │ │ + 1610: 00419d8d 80 FUNC GLOBAL DEFAULT 11 FLA_Copyt_t_task │ │ │ │ + 1611: 0060757d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var8 │ │ │ │ + 1612: 00405b09 32 FUNC GLOBAL DEFAULT 11 fla_scomp_f │ │ │ │ + 1613: 00315a31 320 FUNC GLOBAL DEFAULT 11 zla_gerpvgrw_ │ │ │ │ + 1614: 006074f5 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var9 │ │ │ │ + 1615: 004f0809 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut │ │ │ │ + 1616: 003f0195 88 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_vector_dim │ │ │ │ + 1617: 001371d5 668 FUNC GLOBAL DEFAULT 11 ctpqrt_ │ │ │ │ + 1618: 0008601d 184 FUNC GLOBAL DEFAULT 11 zgehd2_check │ │ │ │ + 1619: 00423a81 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_task │ │ │ │ + 1620: 003f243d 156 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_flat_conf_to_hier │ │ │ │ + 1621: 001d1265 2640 FUNC GLOBAL DEFAULT 11 dpbtrf_ │ │ │ │ + 1622: 005950c9 2752 FUNC GLOBAL DEFAULT 11 FLA_Fused_UYx_ZVx_opt_var1 │ │ │ │ + 1623: 001aba11 572 FUNC GLOBAL DEFAULT 11 dlarrk_ │ │ │ │ + 1624: 003ac5d9 48 FUNC GLOBAL DEFAULT 11 cdotc_f2c_ │ │ │ │ + 1625: 0007a069 200 FUNC GLOBAL DEFAULT 11 clauum_check │ │ │ │ + 1626: 005bbb75 148 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT │ │ │ │ + 1627: 00464835 676 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var10 │ │ │ │ + 1628: 004e1e3d 268 FUNC GLOBAL DEFAULT 11 FLA_Syrk │ │ │ │ + 1629: 00693aac 28 OBJECT GLOBAL DEFAULT 20 FLA_SAFE_MIN │ │ │ │ + 1630: 006939b0 4 OBJECT GLOBAL DEFAULT 20 flash_sylv_cntl_mb │ │ │ │ + 1631: 006936a4 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_pm │ │ │ │ + 1632: 003f17cd 218 FUNC GLOBAL DEFAULT 11 FLASH_Obj_blocksizes │ │ │ │ + 1633: 003cddfd 12 FUNC GLOBAL DEFAULT 11 bl1_is_notrans │ │ │ │ + 1634: 0021dd19 3008 FUNC GLOBAL DEFAULT 11 sgeev_ │ │ │ │ + 1635: 006935fc 4 OBJECT GLOBAL DEFAULT 20 fla_her2k_cntl_ip │ │ │ │ + 1636: 003ffbad 116 FUNC GLOBAL DEFAULT 11 FLASH_Queue_wait_enqueue │ │ │ │ + 1637: 00428259 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfr_task │ │ │ │ + 1638: 004190b5 748 FUNC GLOBAL DEFAULT 11 FLA_Swap_external │ │ │ │ + 1639: 00549d2d 118 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc │ │ │ │ + 1640: 00546f2d 644 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opd_var3 │ │ │ │ + 1641: 001191b9 572 FUNC GLOBAL DEFAULT 11 cpptrf_ │ │ │ │ + 1642: 00547b75 612 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opd_var4 │ │ │ │ + 1643: 00545ee5 368 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opd_var5 │ │ │ │ + 1644: 00613991 480 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opc_var1 │ │ │ │ + 1645: 0046b7fd 676 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var10 │ │ │ │ + 1646: 0008b9b1 820 FUNC GLOBAL DEFAULT 11 cgbtf2_ │ │ │ │ + 1647: 00693a20 28 OBJECT GLOBAL DEFAULT 20 FLA_OVERFLOW_THRES │ │ │ │ + 1648: 003be53d 388 FUNC GLOBAL DEFAULT 11 bl1_cscopymrt │ │ │ │ + 1649: 00554c35 868 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q │ │ │ │ + 1650: 003b0839 196 FUNC GLOBAL DEFAULT 11 fk_open │ │ │ │ + 1651: 00693764 4 OBJECT GLOBAL DEFAULT 20 fla_apqudut_var1_bsize │ │ │ │ + 1652: 0049c571 300 FUNC GLOBAL DEFAULT 11 FLASH_Herk │ │ │ │ + 1653: 003daa59 248 FUNC GLOBAL DEFAULT 11 FLA_Scalr_check │ │ │ │ + 1654: 00394875 748 FUNC GLOBAL DEFAULT 11 zunmhr_ │ │ │ │ + 1655: 001cc24d 5940 FUNC GLOBAL DEFAULT 11 dorbdb_ │ │ │ │ + 1656: 002e4e71 812 FUNC GLOBAL DEFAULT 11 zgetc2_ │ │ │ │ + 1657: 002d8739 934 FUNC GLOBAL DEFAULT 11 zgelqf_ │ │ │ │ + 1658: 006937c8 4 OBJECT GLOBAL DEFAULT 20 fla_hessut_cntl_leaf │ │ │ │ + 1659: 003fa975 14 FUNC GLOBAL DEFAULT 11 FLA_Obj_structure │ │ │ │ + 1660: 004068f5 652 FUNC GLOBAL DEFAULT 11 FLA_Transpose_blk_var1 │ │ │ │ + 1661: 003d7f89 132 FUNC GLOBAL DEFAULT 11 FLA_Random_herm_matrix_check │ │ │ │ + 1662: 0038d631 744 FUNC GLOBAL DEFAULT 11 zung2l_ │ │ │ │ + 1663: 0040744d 656 FUNC GLOBAL DEFAULT 11 FLA_Transpose_blk_var2 │ │ │ │ + 1664: 005c7195 618 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofu_var2 │ │ │ │ + 1665: 000832c1 680 FUNC GLOBAL DEFAULT 11 sorgbr_check │ │ │ │ + 1666: 004261e1 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_blk_ext │ │ │ │ + 1667: 00108491 2328 FUNC GLOBAL DEFAULT 11 clatrd_ │ │ │ │ + 1668: 003b66b5 140 FUNC GLOBAL DEFAULT 11 bl1_daxpysv │ │ │ │ + 1669: 005c8e21 618 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofu_var3 │ │ │ │ + 1670: 001c8979 1188 FUNC GLOBAL DEFAULT 11 dorbdb6_ │ │ │ │ + 1671: 0056ffb1 172 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_ops_var1 │ │ │ │ + 1672: 00570b19 240 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_ops_var2 │ │ │ │ + 1673: 005cd869 1132 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofu_var4 │ │ │ │ + 1674: 00543bd5 232 FUNC GLOBAL DEFAULT 11 FLASH_LU_piv │ │ │ │ + 1675: 003d5511 40 FUNC GLOBAL DEFAULT 11 FLA_Obj_free_check │ │ │ │ + 1676: 00571331 176 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_ops_var3 │ │ │ │ + 1677: 003f8b11 70 FUNC GLOBAL DEFAULT 11 FLA_Check_object_width_min │ │ │ │ + 1678: 003ec889 188 FUNC GLOBAL DEFAULT 11 FLASH_Apply_QUD_UT_cntl_init │ │ │ │ 1679: 0006e5cd 212 FUNC GLOBAL DEFAULT 11 zlauu2_ │ │ │ │ - 1680: 00309ca5 1072 FUNC GLOBAL DEFAULT 11 zhpevd_ │ │ │ │ - 1681: 00693994 4 OBJECT GLOBAL DEFAULT 20 flash_lu_nopiv_cntl_leaf │ │ │ │ - 1682: 005594f5 2544 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_unb_var1 │ │ │ │ - 1683: 003e95a5 884 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cntl_init │ │ │ │ - 1684: 0046efd1 1404 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var1 │ │ │ │ - 1685: 003f760d 14 FUNC GLOBAL DEFAULT 11 FLA_Check_unlink_result │ │ │ │ - 1686: 00559ee5 2656 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_unb_var2 │ │ │ │ - 1687: 0046f54d 1424 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var2 │ │ │ │ - 1688: 003cfda1 316 FUNC GLOBAL DEFAULT 11 bl1_zewscalv │ │ │ │ - 1689: 0046fadd 1384 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var3 │ │ │ │ - 1690: 002924ad 464 FUNC GLOBAL DEFAULT 11 spttrf_ │ │ │ │ - 1691: 000a3d91 2912 FUNC GLOBAL DEFAULT 11 cgesvx_ │ │ │ │ - 1692: 005b2a1d 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opt_var1 │ │ │ │ - 1693: 003cd9ad 10 FUNC GLOBAL DEFAULT 11 bl1_sallocm │ │ │ │ - 1694: 00470045 1384 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var4 │ │ │ │ - 1695: 005b3625 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opt_var2 │ │ │ │ - 1696: 0055fb55 1162 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opt_var1 │ │ │ │ - 1697: 00613bbd 480 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opz_var1 │ │ │ │ - 1698: 004705ad 1384 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var5 │ │ │ │ - 1699: 00470b15 1428 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var6 │ │ │ │ - 1700: 0056056d 1696 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opt_var2 │ │ │ │ - 1701: 005b420d 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opt_var4 │ │ │ │ - 1702: 004710a9 1404 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var7 │ │ │ │ - 1703: 005b4cf9 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opt_var5 │ │ │ │ - 1704: 00216f8d 916 FUNC GLOBAL DEFAULT 11 sgebak_ │ │ │ │ - 1705: 006304b1 1128 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fr_blk_var2 │ │ │ │ - 1706: 00471889 1384 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var8 │ │ │ │ - 1707: 00471625 612 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var9 │ │ │ │ - 1708: 0043c15d 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_blk_var1 │ │ │ │ - 1709: 003d6665 96 FUNC GLOBAL DEFAULT 11 FLA_Conjugate_check │ │ │ │ - 1710: 0069351c 4 OBJECT GLOBAL DEFAULT 20 flash_copyt_bsize │ │ │ │ - 1711: 0043c7cd 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_blk_var2 │ │ │ │ - 1712: 00328291 3096 FUNC GLOBAL DEFAULT 11 zlaic1_ │ │ │ │ - 1713: 004238dd 152 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_task │ │ │ │ - 1714: 003d4cbd 72 FUNC GLOBAL DEFAULT 11 FLA_Obj_copy_view_check │ │ │ │ - 1715: 0043ca49 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_blk_var3 │ │ │ │ - 1716: 003d4f35 112 FUNC GLOBAL DEFAULT 11 FLA_Obj_datatype_proj_to_real_check │ │ │ │ - 1717: 003cc5ad 324 FUNC GLOBAL DEFAULT 11 bl1_zaxpyv2b │ │ │ │ - 1718: 003af715 468 FUNC GLOBAL DEFAULT 11 s_rsfe │ │ │ │ - 1719: 00644aad 184 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_rn │ │ │ │ - 1720: 0043ccf5 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_blk_var4 │ │ │ │ - 1721: 003cd9ed 6 FUNC GLOBAL DEFAULT 11 bl1_sallocv │ │ │ │ - 1722: 0043cf99 728 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_blk_var5 │ │ │ │ - 1723: 001d5991 332 FUNC GLOBAL DEFAULT 11 drscl_ │ │ │ │ - 1724: 0043d271 736 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_blk_var6 │ │ │ │ - 1725: 006934fc 4 OBJECT GLOBAL DEFAULT 20 flash_axpyt_cntl_blas │ │ │ │ - 1726: 003d0b41 168 FUNC GLOBAL DEFAULT 11 bl1_cident │ │ │ │ - 1727: 000808ed 380 FUNC GLOBAL DEFAULT 11 dsytrd_check │ │ │ │ - 1728: 003fd479 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_caching │ │ │ │ - 1729: 000896cd 192 FUNC GLOBAL DEFAULT 11 zung2r_check │ │ │ │ - 1730: 00407329 1028 FUNC GLOBAL DEFAULT 11 FLA_Apply_diag_matrix │ │ │ │ + 1680: 00309ccd 1072 FUNC GLOBAL DEFAULT 11 zhpevd_ │ │ │ │ + 1681: 00693958 4 OBJECT GLOBAL DEFAULT 20 flash_lu_nopiv_cntl_leaf │ │ │ │ + 1682: 00559f8d 2544 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_unb_var1 │ │ │ │ + 1683: 003e960d 884 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cntl_init │ │ │ │ + 1684: 0046fb05 1404 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var1 │ │ │ │ + 1685: 003f83f5 14 FUNC GLOBAL DEFAULT 11 FLA_Check_unlink_result │ │ │ │ + 1686: 00559035 2656 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_unb_var2 │ │ │ │ + 1687: 0046eda9 1424 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var2 │ │ │ │ + 1688: 003cfc79 316 FUNC GLOBAL DEFAULT 11 bl1_zewscalv │ │ │ │ + 1689: 004705e9 1384 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var3 │ │ │ │ + 1690: 00291d49 464 FUNC GLOBAL DEFAULT 11 spttrf_ │ │ │ │ + 1691: 000a396d 2912 FUNC GLOBAL DEFAULT 11 cgesvx_ │ │ │ │ + 1692: 005b2a55 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opt_var1 │ │ │ │ + 1693: 003cd8cd 10 FUNC GLOBAL DEFAULT 11 bl1_sallocm │ │ │ │ + 1694: 0046f59d 1384 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var4 │ │ │ │ + 1695: 005b4149 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opt_var2 │ │ │ │ + 1696: 0055fa69 1162 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opt_var1 │ │ │ │ + 1697: 00613b71 480 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opz_var1 │ │ │ │ + 1698: 00470081 1384 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var5 │ │ │ │ + 1699: 004710cd 1428 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var6 │ │ │ │ + 1700: 0056051d 1696 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opt_var2 │ │ │ │ + 1701: 005b4d31 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opt_var4 │ │ │ │ + 1702: 00470b51 1404 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var7 │ │ │ │ + 1703: 005b3541 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opt_var5 │ │ │ │ + 1704: 00214855 916 FUNC GLOBAL DEFAULT 11 sgebak_ │ │ │ │ + 1705: 0062fe11 1128 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fr_blk_var2 │ │ │ │ + 1706: 00472171 1384 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var8 │ │ │ │ + 1707: 00471661 612 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var9 │ │ │ │ + 1708: 0043c819 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_blk_var1 │ │ │ │ + 1709: 003d63e5 96 FUNC GLOBAL DEFAULT 11 FLA_Conjugate_check │ │ │ │ + 1710: 006934ec 4 OBJECT GLOBAL DEFAULT 20 flash_copyt_bsize │ │ │ │ + 1711: 0043c59d 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_blk_var2 │ │ │ │ + 1712: 003282c9 3096 FUNC GLOBAL DEFAULT 11 zlaic1_ │ │ │ │ + 1713: 00423bb9 152 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_task │ │ │ │ + 1714: 003d4e05 72 FUNC GLOBAL DEFAULT 11 FLA_Obj_copy_view_check │ │ │ │ + 1715: 0043ca91 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_blk_var3 │ │ │ │ + 1716: 003d500d 112 FUNC GLOBAL DEFAULT 11 FLA_Obj_datatype_proj_to_real_check │ │ │ │ + 1717: 003ca8fd 324 FUNC GLOBAL DEFAULT 11 bl1_zaxpyv2b │ │ │ │ + 1718: 003af64d 468 FUNC GLOBAL DEFAULT 11 s_rsfe │ │ │ │ + 1719: 006499f1 184 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_rn │ │ │ │ + 1720: 0043cd3d 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_blk_var4 │ │ │ │ + 1721: 003cd90d 6 FUNC GLOBAL DEFAULT 11 bl1_sallocv │ │ │ │ + 1722: 0043cfe1 728 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_blk_var5 │ │ │ │ + 1723: 001d6179 332 FUNC GLOBAL DEFAULT 11 drscl_ │ │ │ │ + 1724: 0043d7f9 736 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_blk_var6 │ │ │ │ + 1725: 006934cc 4 OBJECT GLOBAL DEFAULT 20 flash_axpyt_cntl_blas │ │ │ │ + 1726: 003d0a51 168 FUNC GLOBAL DEFAULT 11 bl1_cident │ │ │ │ + 1727: 000807f5 380 FUNC GLOBAL DEFAULT 11 dsytrd_check │ │ │ │ + 1728: 003fdb11 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_caching │ │ │ │ + 1729: 0008980d 192 FUNC GLOBAL DEFAULT 11 zung2r_check │ │ │ │ + 1730: 00407049 1028 FUNC GLOBAL DEFAULT 11 FLA_Apply_diag_matrix │ │ │ │ 1731: 000c9b49 2464 FUNC GLOBAL DEFAULT 11 chprfs_ │ │ │ │ - 1732: 0064cf85 184 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_rt │ │ │ │ - 1733: 003ed379 68 FUNC GLOBAL DEFAULT 11 FLASH_LU_piv_cntl_finalize │ │ │ │ - 1734: 003d2699 104 FUNC GLOBAL DEFAULT 11 bl1_ssetm │ │ │ │ - 1735: 0055d185 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_iteracc_n_ops_var1 │ │ │ │ - 1736: 00086c79 156 FUNC GLOBAL DEFAULT 11 zgeqr2p_check │ │ │ │ - 1737: 006934a8 4 OBJECT GLOBAL DEFAULT 20 fla_tpose_swap_bsize │ │ │ │ - 1738: 001eaa8d 1976 FUNC GLOBAL DEFAULT 11 dsytri_ │ │ │ │ - 1739: 0025e755 2884 FUNC GLOBAL DEFAULT 11 slaqr0_ │ │ │ │ - 1740: 003d24b9 58 FUNC GLOBAL DEFAULT 11 bl1_ssetv │ │ │ │ - 1741: 003cb599 4 FUNC GLOBAL DEFAULT 11 bl1_saxpyv2bdotaxpy │ │ │ │ - 1742: 00693518 4 OBJECT GLOBAL DEFAULT 20 flash_copyr_cntl_blas │ │ │ │ - 1743: 00155ad1 1352 FUNC GLOBAL DEFAULT 11 dgbequb_ │ │ │ │ - 1744: 003f5995 52 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_blis_conj │ │ │ │ - 1745: 0026c3cd 512 FUNC GLOBAL DEFAULT 11 slarz_ │ │ │ │ - 1746: 0012fb9d 2156 FUNC GLOBAL DEFAULT 11 ctftri_ │ │ │ │ - 1747: 006934bc 4 OBJECT GLOBAL DEFAULT 20 fla_swap_cntl_panel │ │ │ │ - 1748: 004395d5 1016 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lc_blk_var1 │ │ │ │ - 1749: 003e1b4d 216 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_form_U_check │ │ │ │ - 1750: 004399cd 1016 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lc_blk_var2 │ │ │ │ - 1751: 00693858 4 OBJECT GLOBAL DEFAULT 20 fla_lyap_bsize │ │ │ │ - 1752: 0007f6ad 360 FUNC GLOBAL DEFAULT 11 dorm2r_check │ │ │ │ - 1753: 00076bd5 244 FUNC GLOBAL DEFAULT 11 ctrti2_ │ │ │ │ - 1754: 00639f95 104 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var6b │ │ │ │ - 1755: 00402879 1560 FUNC GLOBAL DEFAULT 11 FLA_Max_elemwise_diff │ │ │ │ - 1756: 0021763d 1796 FUNC GLOBAL DEFAULT 11 sgebal_ │ │ │ │ - 1757: 00231ac9 18700 FUNC GLOBAL DEFAULT 11 sgejsv_ │ │ │ │ - 1758: 00551509 316 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_ops_var1 │ │ │ │ - 1759: 006934b4 4 OBJECT GLOBAL DEFAULT 20 fla_tpose_cntl │ │ │ │ - 1760: 0043a9a5 1008 FUNC GLOBAL DEFAULT 11 FLA_Trsv_uc_blk_var1 │ │ │ │ - 1761: 0054c0b1 1296 FUNC GLOBAL DEFAULT 11 FLA_CAQR_UT_inc_blk_var1 │ │ │ │ - 1762: 003cc7d1 4 FUNC GLOBAL DEFAULT 11 bl1_zaxpyv3b │ │ │ │ - 1763: 00427001 52 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_blk_external │ │ │ │ - 1764: 00433a9d 76 FUNC GLOBAL DEFAULT 11 FLA_Scal │ │ │ │ - 1765: 0043b18d 1016 FUNC GLOBAL DEFAULT 11 FLA_Trsv_uc_blk_var2 │ │ │ │ - 1766: 003683f1 3628 FUNC GLOBAL DEFAULT 11 zstemr_ │ │ │ │ - 1767: 003dcd99 324 FUNC GLOBAL DEFAULT 11 FLA_Hemm_internal_check │ │ │ │ - 1768: 00302b69 392 FUNC GLOBAL DEFAULT 11 zhetri2_ │ │ │ │ - 1769: 0039d359 852 FUNC GLOBAL DEFAULT 11 dorml2_fla │ │ │ │ - 1770: 0008056d 200 FUNC GLOBAL DEFAULT 11 dpotri_check │ │ │ │ - 1771: 003cfedd 286 FUNC GLOBAL DEFAULT 11 bl1_sewscalmt │ │ │ │ - 1772: 002898a9 1008 FUNC GLOBAL DEFAULT 11 spbstf_ │ │ │ │ - 1773: 00693738 4 OBJECT GLOBAL DEFAULT 20 flash_herk_cntl_blas │ │ │ │ - 1774: 00693540 4 OBJECT GLOBAL DEFAULT 20 flash_scal_cntl_blas │ │ │ │ - 1775: 006934d8 4 OBJECT GLOBAL DEFAULT 20 fla_scalr_cntl_blas │ │ │ │ - 1776: 002b5811 536 FUNC GLOBAL DEFAULT 11 stptrs_ │ │ │ │ - 1777: 003b871d 94 FUNC GLOBAL DEFAULT 11 bl1_dscopyv │ │ │ │ - 1778: 00425f45 52 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_external │ │ │ │ - 1779: 0025dc1d 502 FUNC GLOBAL DEFAULT 11 slaqr1_ │ │ │ │ - 1780: 0025de19 1660 FUNC GLOBAL DEFAULT 11 slaqps_ │ │ │ │ - 1781: 003e8c95 24 FUNC GLOBAL DEFAULT 11 FLA_Copyt_cntl_finalize │ │ │ │ - 1782: 0034c091 456 FUNC GLOBAL DEFAULT 11 zlatrz_ │ │ │ │ - 1783: 00693880 4 OBJECT GLOBAL DEFAULT 20 fla_qrut_cntl_unb │ │ │ │ - 1784: 003e8e11 144 FUNC GLOBAL DEFAULT 11 FLASH_Axpyt_cntl_init │ │ │ │ - 1785: 00120059 2488 FUNC GLOBAL DEFAULT 11 csprfs_ │ │ │ │ - 1786: 00426669 52 FUNC GLOBAL DEFAULT 11 FLA_LQ_unb_external │ │ │ │ - 1787: 003ae781 54 FUNC GLOBAL DEFAULT 11 pow_hh │ │ │ │ - 1788: 00693b68 28 OBJECT GLOBAL DEFAULT 20 FLA_MINUS_ONE_HALF │ │ │ │ - 1789: 0069373c 4 OBJECT GLOBAL DEFAULT 20 flash_symm_bsize │ │ │ │ - 1790: 006557cd 556 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_lhfc │ │ │ │ - 1791: 00319b35 208 FUNC GLOBAL DEFAULT 11 zlacgv_ │ │ │ │ - 1792: 0057fabd 1108 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofc_var2 │ │ │ │ - 1793: 00583b35 2148 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofc_var3 │ │ │ │ - 1794: 003e46cd 200 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_inc_check │ │ │ │ - 1795: 003e8481 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_apqudutinc_obj_create │ │ │ │ - 1796: 00586c85 2512 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofc_var4 │ │ │ │ - 1797: 001a7cf9 388 FUNC GLOBAL DEFAULT 11 dlarnv_ │ │ │ │ - 1798: 0008586d 200 FUNC GLOBAL DEFAULT 11 ssytd2_check │ │ │ │ - 1799: 003d1b81 420 FUNC GLOBAL DEFAULT 11 bl1_cmaxabsmr │ │ │ │ - 1800: 001195cd 588 FUNC GLOBAL DEFAULT 11 cpptri_ │ │ │ │ - 1801: 003e2be1 112 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_internal_check │ │ │ │ - 1802: 0031f141 2240 FUNC GLOBAL DEFAULT 11 zlaein_ │ │ │ │ - 1803: 00425fad 56 FUNC GLOBAL DEFAULT 11 FLA_Chol_blk_external │ │ │ │ - 1804: 000730ad 724 FUNC GLOBAL DEFAULT 11 dormqr_ │ │ │ │ - 1805: 00419059 736 FUNC GLOBAL DEFAULT 11 FLA_Swapt_external │ │ │ │ - 1806: 003e8fcd 116 FUNC GLOBAL DEFAULT 11 FLASH_Copyr_cntl_init │ │ │ │ - 1807: 002f6be9 948 FUNC GLOBAL DEFAULT 11 zhegvd_ │ │ │ │ - 1808: 000fc1d1 1532 FUNC GLOBAL DEFAULT 11 clartg_ │ │ │ │ - 1809: 003d8ebd 196 FUNC GLOBAL DEFAULT 11 FLA_Amax_check │ │ │ │ - 1810: 003d9d65 444 FUNC GLOBAL DEFAULT 11 FLA_Dot2s_check │ │ │ │ - 1811: 003d4c85 56 FUNC GLOBAL DEFAULT 11 FLA_Obj_buffer_at_view_check │ │ │ │ - 1812: 00435155 684 FUNC GLOBAL DEFAULT 11 FLA_Scalr_u_blk_var1 │ │ │ │ - 1813: 0041e999 130 FUNC GLOBAL DEFAULT 11 FLA_Her2c │ │ │ │ - 1814: 004356a1 672 FUNC GLOBAL DEFAULT 11 FLA_Scalr_u_blk_var2 │ │ │ │ - 1815: 00693b30 28 OBJECT GLOBAL DEFAULT 20 FLA_MINUS_TWO │ │ │ │ - 1816: 00435941 684 FUNC GLOBAL DEFAULT 11 FLA_Scalr_u_blk_var3 │ │ │ │ - 1817: 003f39ad 4 FUNC GLOBAL DEFAULT 11 FLA_Lock_release │ │ │ │ - 1818: 00435bed 676 FUNC GLOBAL DEFAULT 11 FLA_Scalr_u_blk_var4 │ │ │ │ - 1819: 00112bd5 452 FUNC GLOBAL DEFAULT 11 cpoequ_ │ │ │ │ - 1820: 003e7181 696 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_inc_update_rhs_check │ │ │ │ - 1821: 000d8dbd 332 FUNC GLOBAL DEFAULT 11 clacp2_ │ │ │ │ - 1822: 006724d5 1940 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfc_blk_var1 │ │ │ │ - 1823: 0052d355 200 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_submatrix_opd │ │ │ │ - 1824: 006735a1 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfc_blk_var2 │ │ │ │ - 1825: 0039bb71 3612 FUNC GLOBAL DEFAULT 11 sorcsd_ │ │ │ │ - 1826: 00406dc9 608 FUNC GLOBAL DEFAULT 11 FLA_Transpose_unb_var1 │ │ │ │ - 1827: 004296d5 96 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_task │ │ │ │ - 1828: 006740d5 2152 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfc_blk_var3 │ │ │ │ - 1829: 00407029 616 FUNC GLOBAL DEFAULT 11 FLA_Transpose_unb_var2 │ │ │ │ - 1830: 00508be1 1064 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_blk_var1 │ │ │ │ - 1831: 003e2385 132 FUNC GLOBAL DEFAULT 11 FLA_Chol_check │ │ │ │ - 1832: 00509da5 1132 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_blk_var2 │ │ │ │ - 1833: 0047ef11 316 FUNC GLOBAL DEFAULT 11 FLA_Her2k │ │ │ │ - 1834: 003d0619 124 FUNC GLOBAL DEFAULT 11 bl1_dfree_saved_contigmsr │ │ │ │ - 1835: 0025ffd5 3896 FUNC GLOBAL DEFAULT 11 slaqr2_ │ │ │ │ - 1836: 00508899 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_blk_var3 │ │ │ │ - 1837: 00508a3d 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_blk_var4 │ │ │ │ - 1838: 000f1165 2356 FUNC GLOBAL DEFAULT 11 clantp_ │ │ │ │ - 1839: 003d4e05 40 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_constant_check │ │ │ │ - 1840: 003fd54d 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_cache_line_size │ │ │ │ - 1841: 0027cd59 1946 FUNC GLOBAL DEFAULT 11 slatdf_ │ │ │ │ - 1842: 00424981 154 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_task │ │ │ │ - 1843: 000f3065 464 FUNC GLOBAL DEFAULT 11 claqhb_ │ │ │ │ - 1844: 00456811 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_blk_var1 │ │ │ │ - 1845: 003ae32d 24 FUNC GLOBAL DEFAULT 11 hl_ge │ │ │ │ - 1846: 00456a89 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_blk_var2 │ │ │ │ - 1847: 00399419 1124 FUNC GLOBAL DEFAULT 11 dorghr_ │ │ │ │ - 1848: 00456d05 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_blk_var3 │ │ │ │ - 1849: 003c8d19 996 FUNC GLOBAL DEFAULT 11 bl1_ssyr2k │ │ │ │ - 1850: 003f7811 158 FUNC GLOBAL DEFAULT 11 FLA_Check_submatrix_dims_and_offset │ │ │ │ - 1851: 00456fb1 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_blk_var4 │ │ │ │ - 1852: 0069360c 4 OBJECT GLOBAL DEFAULT 20 fla_her2k_cntl_mm │ │ │ │ - 1853: 003fd589 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_cores_per_queue │ │ │ │ - 1854: 00693810 4 OBJECT GLOBAL DEFAULT 20 fla_eig_gest_ix_cntl_leaf │ │ │ │ - 1855: 003ae7b9 44 FUNC GLOBAL DEFAULT 11 pow_ii │ │ │ │ - 1856: 00457255 728 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_blk_var5 │ │ │ │ - 1857: 004577b5 736 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_blk_var6 │ │ │ │ - 1858: 0052d28d 200 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_submatrix_ops │ │ │ │ - 1859: 002f7a91 3264 FUNC GLOBAL DEFAULT 11 zheequb_ │ │ │ │ - 1860: 00400d5d 992 FUNC GLOBAL DEFAULT 11 FLASH_Queue_exec │ │ │ │ - 1861: 00630a11 1568 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fr_unb_var1 │ │ │ │ - 1862: 003aafe5 1304 FUNC GLOBAL DEFAULT 11 ssytrd_fla │ │ │ │ - 1863: 002876a5 908 FUNC GLOBAL DEFAULT 11 sormr2_ │ │ │ │ - 1864: 0043d551 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_unb_var1 │ │ │ │ - 1865: 0043d7f1 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_unb_var2 │ │ │ │ - 1866: 0043da91 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_unb_var3 │ │ │ │ - 1867: 003a5701 676 FUNC GLOBAL DEFAULT 11 sorg2r_fla │ │ │ │ - 1868: 000c7e89 1480 FUNC GLOBAL DEFAULT 11 chpgst_ │ │ │ │ - 1869: 001b99b1 946 FUNC GLOBAL DEFAULT 11 dlasq1_ │ │ │ │ - 1870: 0043dfc9 712 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_unb_var4 │ │ │ │ - 1871: 0059cc31 2220 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_blk_var1 │ │ │ │ - 1872: 0043dd55 628 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_unb_var5 │ │ │ │ - 1873: 0043e291 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_unb_var6 │ │ │ │ - 1874: 0059d4dd 2380 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_blk_var2 │ │ │ │ - 1875: 00594af1 752 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Axpy_Ax_opd_var1 │ │ │ │ - 1876: 0059eff1 2904 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_blk_var3 │ │ │ │ - 1877: 0059de29 2340 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_blk_var4 │ │ │ │ + 1732: 0064cfbd 184 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_rt │ │ │ │ + 1733: 003ed3c1 68 FUNC GLOBAL DEFAULT 11 FLASH_LU_piv_cntl_finalize │ │ │ │ + 1734: 003d2871 104 FUNC GLOBAL DEFAULT 11 bl1_ssetm │ │ │ │ + 1735: 0055da55 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_iteracc_n_ops_var1 │ │ │ │ + 1736: 00086c75 156 FUNC GLOBAL DEFAULT 11 zgeqr2p_check │ │ │ │ + 1737: 00693478 4 OBJECT GLOBAL DEFAULT 20 fla_tpose_swap_bsize │ │ │ │ + 1738: 001eaaad 1976 FUNC GLOBAL DEFAULT 11 dsytri_ │ │ │ │ + 1739: 002612ad 2884 FUNC GLOBAL DEFAULT 11 slaqr0_ │ │ │ │ + 1740: 003d3b41 58 FUNC GLOBAL DEFAULT 11 bl1_ssetv │ │ │ │ + 1741: 003cbbf1 4 FUNC GLOBAL DEFAULT 11 bl1_saxpyv2bdotaxpy │ │ │ │ + 1742: 006934e8 4 OBJECT GLOBAL DEFAULT 20 flash_copyr_cntl_blas │ │ │ │ + 1743: 001559a9 1352 FUNC GLOBAL DEFAULT 11 dgbequb_ │ │ │ │ + 1744: 003f59d9 52 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_blis_conj │ │ │ │ + 1745: 0026c315 512 FUNC GLOBAL DEFAULT 11 slarz_ │ │ │ │ + 1746: 0012fb95 2156 FUNC GLOBAL DEFAULT 11 ctftri_ │ │ │ │ + 1747: 0069348c 4 OBJECT GLOBAL DEFAULT 20 fla_swap_cntl_panel │ │ │ │ + 1748: 0043961d 1016 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lc_blk_var1 │ │ │ │ + 1749: 003e1b95 216 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_form_U_check │ │ │ │ + 1750: 00439a15 1016 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lc_blk_var2 │ │ │ │ + 1751: 00693828 4 OBJECT GLOBAL DEFAULT 20 fla_lyap_bsize │ │ │ │ + 1752: 0007f4fd 360 FUNC GLOBAL DEFAULT 11 dorm2r_check │ │ │ │ + 1753: 0007709d 244 FUNC GLOBAL DEFAULT 11 ctrti2_ │ │ │ │ + 1754: 00639ba5 104 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var6b │ │ │ │ + 1755: 00402311 1560 FUNC GLOBAL DEFAULT 11 FLA_Max_elemwise_diff │ │ │ │ + 1756: 00217641 1796 FUNC GLOBAL DEFAULT 11 sgebal_ │ │ │ │ + 1757: 00234b99 18700 FUNC GLOBAL DEFAULT 11 sgejsv_ │ │ │ │ + 1758: 00550ed9 316 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_ops_var1 │ │ │ │ + 1759: 00693484 4 OBJECT GLOBAL DEFAULT 20 fla_tpose_cntl │ │ │ │ + 1760: 0043ade5 1008 FUNC GLOBAL DEFAULT 11 FLA_Trsv_uc_blk_var1 │ │ │ │ + 1761: 0054c2f9 1296 FUNC GLOBAL DEFAULT 11 FLA_CAQR_UT_inc_blk_var1 │ │ │ │ + 1762: 003cc109 4 FUNC GLOBAL DEFAULT 11 bl1_zaxpyv3b │ │ │ │ + 1763: 00427049 52 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_blk_external │ │ │ │ + 1764: 004338b1 76 FUNC GLOBAL DEFAULT 11 FLA_Scal │ │ │ │ + 1765: 0043b1d5 1016 FUNC GLOBAL DEFAULT 11 FLA_Trsv_uc_blk_var2 │ │ │ │ + 1766: 00368429 3628 FUNC GLOBAL DEFAULT 11 zstemr_ │ │ │ │ + 1767: 003dcfe9 324 FUNC GLOBAL DEFAULT 11 FLA_Hemm_internal_check │ │ │ │ + 1768: 00302b91 392 FUNC GLOBAL DEFAULT 11 zhetri2_ │ │ │ │ + 1769: 0039eb21 852 FUNC GLOBAL DEFAULT 11 dorml2_fla │ │ │ │ + 1770: 00080571 200 FUNC GLOBAL DEFAULT 11 dpotri_check │ │ │ │ + 1771: 003cf2cd 286 FUNC GLOBAL DEFAULT 11 bl1_sewscalmt │ │ │ │ + 1772: 002898b1 1008 FUNC GLOBAL DEFAULT 11 spbstf_ │ │ │ │ + 1773: 00693708 4 OBJECT GLOBAL DEFAULT 20 flash_herk_cntl_blas │ │ │ │ + 1774: 00693510 4 OBJECT GLOBAL DEFAULT 20 flash_scal_cntl_blas │ │ │ │ + 1775: 006934a8 4 OBJECT GLOBAL DEFAULT 20 fla_scalr_cntl_blas │ │ │ │ + 1776: 002ba305 536 FUNC GLOBAL DEFAULT 11 stptrs_ │ │ │ │ + 1777: 003b83ed 94 FUNC GLOBAL DEFAULT 11 bl1_dscopyv │ │ │ │ + 1778: 00425f59 52 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_external │ │ │ │ + 1779: 0025d891 502 FUNC GLOBAL DEFAULT 11 slaqr1_ │ │ │ │ + 1780: 0025de29 1660 FUNC GLOBAL DEFAULT 11 slaqps_ │ │ │ │ + 1781: 003e8cd5 24 FUNC GLOBAL DEFAULT 11 FLA_Copyt_cntl_finalize │ │ │ │ + 1782: 0034c0cd 456 FUNC GLOBAL DEFAULT 11 zlatrz_ │ │ │ │ + 1783: 00693844 4 OBJECT GLOBAL DEFAULT 20 fla_qrut_cntl_unb │ │ │ │ + 1784: 003e8e59 144 FUNC GLOBAL DEFAULT 11 FLASH_Axpyt_cntl_init │ │ │ │ + 1785: 00120055 2488 FUNC GLOBAL DEFAULT 11 csprfs_ │ │ │ │ + 1786: 004266b1 52 FUNC GLOBAL DEFAULT 11 FLA_LQ_unb_external │ │ │ │ + 1787: 003ae7c1 54 FUNC GLOBAL DEFAULT 11 pow_hh │ │ │ │ + 1788: 00693b38 28 OBJECT GLOBAL DEFAULT 20 FLA_MINUS_ONE_HALF │ │ │ │ + 1789: 0069370c 4 OBJECT GLOBAL DEFAULT 20 flash_symm_bsize │ │ │ │ + 1790: 00655e85 556 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_lhfc │ │ │ │ + 1791: 0031a83d 208 FUNC GLOBAL DEFAULT 11 zlacgv_ │ │ │ │ + 1792: 0057faf5 1108 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofc_var2 │ │ │ │ + 1793: 00583b6d 2148 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofc_var3 │ │ │ │ + 1794: 003e4715 200 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_inc_check │ │ │ │ + 1795: 003e88e5 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_apqudutinc_obj_create │ │ │ │ + 1796: 00586211 2512 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofc_var4 │ │ │ │ + 1797: 001a7d19 388 FUNC GLOBAL DEFAULT 11 dlarnv_ │ │ │ │ + 1798: 00085c19 200 FUNC GLOBAL DEFAULT 11 ssytd2_check │ │ │ │ + 1799: 003d1c69 420 FUNC GLOBAL DEFAULT 11 bl1_cmaxabsmr │ │ │ │ + 1800: 00119d99 588 FUNC GLOBAL DEFAULT 11 cpptri_ │ │ │ │ + 1801: 003e2cfd 112 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_internal_check │ │ │ │ + 1802: 0031f179 2240 FUNC GLOBAL DEFAULT 11 zlaein_ │ │ │ │ + 1803: 00425f8d 56 FUNC GLOBAL DEFAULT 11 FLA_Chol_blk_external │ │ │ │ + 1804: 00072565 724 FUNC GLOBAL DEFAULT 11 dormqr_ │ │ │ │ + 1805: 00418d4d 736 FUNC GLOBAL DEFAULT 11 FLA_Swapt_external │ │ │ │ + 1806: 003e9015 116 FUNC GLOBAL DEFAULT 11 FLASH_Copyr_cntl_init │ │ │ │ + 1807: 002f6c11 948 FUNC GLOBAL DEFAULT 11 zhegvd_ │ │ │ │ + 1808: 000fbf75 1532 FUNC GLOBAL DEFAULT 11 clartg_ │ │ │ │ + 1809: 003d8f05 196 FUNC GLOBAL DEFAULT 11 FLA_Amax_check │ │ │ │ + 1810: 003d9ec5 444 FUNC GLOBAL DEFAULT 11 FLA_Dot2s_check │ │ │ │ + 1811: 003d4dcd 56 FUNC GLOBAL DEFAULT 11 FLA_Obj_buffer_at_view_check │ │ │ │ + 1812: 00435191 684 FUNC GLOBAL DEFAULT 11 FLA_Scalr_u_blk_var1 │ │ │ │ + 1813: 0041e9e1 130 FUNC GLOBAL DEFAULT 11 FLA_Her2c │ │ │ │ + 1814: 0043543d 672 FUNC GLOBAL DEFAULT 11 FLA_Scalr_u_blk_var2 │ │ │ │ + 1815: 00693b00 28 OBJECT GLOBAL DEFAULT 20 FLA_MINUS_TWO │ │ │ │ + 1816: 00435d51 684 FUNC GLOBAL DEFAULT 11 FLA_Scalr_u_blk_var3 │ │ │ │ + 1817: 003f37c9 4 FUNC GLOBAL DEFAULT 11 FLA_Lock_release │ │ │ │ + 1818: 00435989 676 FUNC GLOBAL DEFAULT 11 FLA_Scalr_u_blk_var4 │ │ │ │ + 1819: 00111a01 452 FUNC GLOBAL DEFAULT 11 cpoequ_ │ │ │ │ + 1820: 003e6fdd 696 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_inc_update_rhs_check │ │ │ │ + 1821: 000d9591 332 FUNC GLOBAL DEFAULT 11 clacp2_ │ │ │ │ + 1822: 0067278d 1940 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfc_blk_var1 │ │ │ │ + 1823: 0052d38d 200 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_submatrix_opd │ │ │ │ + 1824: 006719e9 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfc_blk_var2 │ │ │ │ + 1825: 0039b8ed 3612 FUNC GLOBAL DEFAULT 11 sorcsd_ │ │ │ │ + 1826: 00406b81 608 FUNC GLOBAL DEFAULT 11 FLA_Transpose_unb_var1 │ │ │ │ + 1827: 00429661 96 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_task │ │ │ │ + 1828: 00673fe5 2152 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfc_blk_var3 │ │ │ │ + 1829: 00406de1 616 FUNC GLOBAL DEFAULT 11 FLA_Transpose_unb_var2 │ │ │ │ + 1830: 00508fd9 1064 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_blk_var1 │ │ │ │ + 1831: 003e2669 132 FUNC GLOBAL DEFAULT 11 FLA_Chol_check │ │ │ │ + 1832: 00509c3d 1132 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_blk_var2 │ │ │ │ + 1833: 0047e9cd 316 FUNC GLOBAL DEFAULT 11 FLA_Her2k │ │ │ │ + 1834: 003cfe31 124 FUNC GLOBAL DEFAULT 11 bl1_dfree_saved_contigmsr │ │ │ │ + 1835: 0025f399 3896 FUNC GLOBAL DEFAULT 11 slaqr2_ │ │ │ │ + 1836: 00509401 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_blk_var3 │ │ │ │ + 1837: 0050a0a9 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_blk_var4 │ │ │ │ + 1838: 000f2335 2356 FUNC GLOBAL DEFAULT 11 clantp_ │ │ │ │ + 1839: 003d4e4d 40 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_constant_check │ │ │ │ + 1840: 003fdbe5 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_cache_line_size │ │ │ │ + 1841: 0027d491 1946 FUNC GLOBAL DEFAULT 11 slatdf_ │ │ │ │ + 1842: 00424429 154 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_task │ │ │ │ + 1843: 000f3069 464 FUNC GLOBAL DEFAULT 11 claqhb_ │ │ │ │ + 1844: 004562fd 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_blk_var1 │ │ │ │ + 1845: 003ae369 24 FUNC GLOBAL DEFAULT 11 hl_ge │ │ │ │ + 1846: 00456ad1 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_blk_var2 │ │ │ │ + 1847: 003991d9 1124 FUNC GLOBAL DEFAULT 11 dorghr_ │ │ │ │ + 1848: 00456d4d 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_blk_var3 │ │ │ │ + 1849: 003c72e9 996 FUNC GLOBAL DEFAULT 11 bl1_ssyr2k │ │ │ │ + 1850: 003f85f9 158 FUNC GLOBAL DEFAULT 11 FLA_Check_submatrix_dims_and_offset │ │ │ │ + 1851: 00456ff9 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_blk_var4 │ │ │ │ + 1852: 006935f4 4 OBJECT GLOBAL DEFAULT 20 fla_her2k_cntl_mm │ │ │ │ + 1853: 003fdc21 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_cores_per_queue │ │ │ │ + 1854: 006937e0 4 OBJECT GLOBAL DEFAULT 20 fla_eig_gest_ix_cntl_leaf │ │ │ │ + 1855: 003ae7f9 44 FUNC GLOBAL DEFAULT 11 pow_ii │ │ │ │ + 1856: 0045729d 728 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_blk_var5 │ │ │ │ + 1857: 00457575 736 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_blk_var6 │ │ │ │ + 1858: 0052d2c5 200 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_submatrix_ops │ │ │ │ + 1859: 002f84a9 3264 FUNC GLOBAL DEFAULT 11 zheequb_ │ │ │ │ + 1860: 00400bd9 992 FUNC GLOBAL DEFAULT 11 FLASH_Queue_exec │ │ │ │ + 1861: 006310a9 1568 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fr_unb_var1 │ │ │ │ + 1862: 003ab025 1304 FUNC GLOBAL DEFAULT 11 ssytrd_fla │ │ │ │ + 1863: 00287d2d 908 FUNC GLOBAL DEFAULT 11 sormr2_ │ │ │ │ + 1864: 0043d2b9 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_unb_var1 │ │ │ │ + 1865: 0043d559 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_unb_var2 │ │ │ │ + 1866: 0043dad9 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_unb_var3 │ │ │ │ + 1867: 003a573d 676 FUNC GLOBAL DEFAULT 11 sorg2r_fla │ │ │ │ + 1868: 000c8dd1 1480 FUNC GLOBAL DEFAULT 11 chpgst_ │ │ │ │ + 1869: 001b9891 946 FUNC GLOBAL DEFAULT 11 dlasq1_ │ │ │ │ + 1870: 0043dd9d 712 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_unb_var4 │ │ │ │ + 1871: 0059cc69 2220 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_blk_var1 │ │ │ │ + 1872: 0043e2dd 628 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_unb_var5 │ │ │ │ + 1873: 0043e065 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_unb_var6 │ │ │ │ + 1874: 0059d515 2380 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_blk_var2 │ │ │ │ + 1875: 00595d4d 752 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Axpy_Ax_opd_var1 │ │ │ │ + 1876: 0059e705 2904 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_blk_var3 │ │ │ │ + 1877: 0059f25d 2340 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_blk_var4 │ │ │ │ 1878: 000d9e51 612 FUNC GLOBAL DEFAULT 11 clacrm_ │ │ │ │ - 1879: 0031caf1 3734 FUNC GLOBAL DEFAULT 11 zlabrd_ │ │ │ │ - 1880: 003f78b1 68 FUNC GLOBAL DEFAULT 11 FLA_Check_object_scalar_elemtype │ │ │ │ - 1881: 005ccdc5 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_unb_var1 │ │ │ │ - 1882: 0059e74d 2212 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_blk_var5 │ │ │ │ - 1883: 003ae345 28 FUNC GLOBAL DEFAULT 11 hl_gt │ │ │ │ - 1884: 00102cc5 3960 FUNC GLOBAL DEFAULT 11 clasr_ │ │ │ │ - 1885: 005d12d5 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_unb_var2 │ │ │ │ - 1886: 00263e45 540 FUNC GLOBAL DEFAULT 11 slarfg_ │ │ │ │ - 1887: 00423db5 154 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_task │ │ │ │ - 1888: 005d5151 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_unb_var3 │ │ │ │ - 1889: 005d7f25 236 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_unb_var4 │ │ │ │ - 1890: 003eb299 96 FUNC GLOBAL DEFAULT 11 FLASH_Trsm_cntl_finalize │ │ │ │ - 1891: 005d657d 236 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_unb_var5 │ │ │ │ - 1892: 00080ca1 340 FUNC GLOBAL DEFAULT 11 sbdsqr_check │ │ │ │ - 1893: 0028f2ed 256 FUNC GLOBAL DEFAULT 11 sppsv_ │ │ │ │ - 1894: 003e87d9 182 FUNC GLOBAL DEFAULT 11 FLA_Cntl_finalize_flamec │ │ │ │ - 1895: 003ae5a5 92 FUNC GLOBAL DEFAULT 11 r_mod │ │ │ │ - 1896: 004291d1 168 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_task │ │ │ │ - 1897: 003ef5dd 216 FUNC GLOBAL DEFAULT 11 FLASH_Max_elemwise_diff │ │ │ │ - 1898: 003e8635 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_apqutinc_obj_create │ │ │ │ - 1899: 003f110d 1032 FUNC GLOBAL DEFAULT 11 FLASH_Obj_show_hierarchy │ │ │ │ - 1900: 00260f0d 4060 FUNC GLOBAL DEFAULT 11 slaqr3_ │ │ │ │ - 1901: 0042870d 128 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_task │ │ │ │ - 1902: 00404401 694 FUNC GLOBAL DEFAULT 11 FLA_Set │ │ │ │ - 1903: 003eddc9 96 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_conf_to_flat_ext_check │ │ │ │ - 1904: 0006a585 368 FUNC GLOBAL DEFAULT 11 dgetrf_ │ │ │ │ - 1905: 005654d9 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opd_var1 │ │ │ │ - 1906: 003ae23d 20 FUNC GLOBAL DEFAULT 11 exit_ │ │ │ │ - 1907: 00565885 164 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opd_var2 │ │ │ │ - 1908: 00565c99 232 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opd_var3 │ │ │ │ - 1909: 003f5cbd 68 FUNC GLOBAL DEFAULT 11 FLA_Param_map_blis_to_flame_side │ │ │ │ - 1910: 005666fd 256 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opd_var4 │ │ │ │ - 1911: 003f39b1 4 FUNC GLOBAL DEFAULT 11 FLA_Lock_destroy │ │ │ │ - 1912: 003eae09 196 FUNC GLOBAL DEFAULT 11 FLASH_Syrk_cntl_init │ │ │ │ - 1913: 00074f8d 2652 FUNC GLOBAL DEFAULT 11 dormbr_ │ │ │ │ - 1914: 004fb5bd 1072 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_blk_var1 │ │ │ │ - 1915: 004fbba9 1104 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_blk_var2 │ │ │ │ - 1916: 0063a35d 104 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var9b │ │ │ │ - 1917: 002004e1 2508 FUNC GLOBAL DEFAULT 11 dtprfs_ │ │ │ │ - 1918: 003e6225 216 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_realify_subdiagonal_check │ │ │ │ - 1919: 00078fc1 4060 FUNC GLOBAL DEFAULT 11 cgesdd_check │ │ │ │ - 1920: 002880b1 864 FUNC GLOBAL DEFAULT 11 sormr3_ │ │ │ │ - 1921: 006437dd 688 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_lh_unb_var1 │ │ │ │ - 1922: 004fb405 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_blk_var3 │ │ │ │ - 1923: 001e42a1 2000 FUNC GLOBAL DEFAULT 11 dstevr_ │ │ │ │ - 1924: 006937d8 4 OBJECT GLOBAL DEFAULT 20 fla_bidiagut_cntl_fused │ │ │ │ - 1925: 004fb9ed 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_blk_var4 │ │ │ │ - 1926: 003eb559 84 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_cntl_finalize │ │ │ │ - 1927: 0056aff1 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opd_var1 │ │ │ │ - 1928: 0045a691 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_blk_var1 │ │ │ │ - 1929: 0034606d 3904 FUNC GLOBAL DEFAULT 11 zlasr_ │ │ │ │ - 1930: 001be301 3308 FUNC GLOBAL DEFAULT 11 dlasq2_ │ │ │ │ - 1931: 0045a91d 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_blk_var2 │ │ │ │ - 1932: 003edd21 84 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_helper_check │ │ │ │ - 1933: 003edec5 140 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hierarchy_check │ │ │ │ - 1934: 0056b399 160 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opd_var2 │ │ │ │ - 1935: 004252f5 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_task │ │ │ │ - 1936: 0056bd0d 228 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opd_var3 │ │ │ │ - 1937: 001f9a95 18396 FUNC GLOBAL DEFAULT 11 dsbgst_ │ │ │ │ - 1938: 0045aba1 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_blk_var3 │ │ │ │ - 1939: 005e9f65 528 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opc_var1 │ │ │ │ - 1940: 004005b1 1234 FUNC GLOBAL DEFAULT 11 FLASH_Queue_update_cache │ │ │ │ - 1941: 0056c1f5 252 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opd_var4 │ │ │ │ - 1942: 0045ae4d 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_blk_var4 │ │ │ │ - 1943: 0045b0f1 704 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_blk_var5 │ │ │ │ - 1944: 005eb7cd 648 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opc_var2 │ │ │ │ - 1945: 005ec57d 660 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opc_var3 │ │ │ │ - 1946: 003b3185 268 FUNC GLOBAL DEFAULT 11 c_le │ │ │ │ - 1947: 003f7ea5 16 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_leftright_side │ │ │ │ - 1948: 0045b639 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_blk_var6 │ │ │ │ - 1949: 005eab19 532 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opc_var4 │ │ │ │ - 1950: 0034c259 556 FUNC GLOBAL DEFAULT 11 zlatzm_ │ │ │ │ - 1951: 00690a98 4 OBJECT GLOBAL DEFAULT 20 f__sequential │ │ │ │ - 1952: 003d4e2d 40 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_constant_ext_check │ │ │ │ - 1953: 003d96cd 236 FUNC GLOBAL DEFAULT 11 FLA_Copy_check │ │ │ │ - 1954: 003e37c9 228 FUNC GLOBAL DEFAULT 11 FLA_LQ_check │ │ │ │ - 1955: 003efa75 212 FUNC GLOBAL DEFAULT 11 FLASH_Set │ │ │ │ - 1956: 003c0475 136 FUNC GLOBAL DEFAULT 11 bl1_ssymv_blas │ │ │ │ - 1957: 0025f3d1 2812 FUNC GLOBAL DEFAULT 11 slaqr4_ │ │ │ │ - 1958: 00403a59 508 FUNC GLOBAL DEFAULT 11 FLA_Random_tri_matrix │ │ │ │ - 1959: 002714ad 1504 FUNC GLOBAL DEFAULT 11 slascl_ │ │ │ │ - 1960: 000f26c9 2460 FUNC GLOBAL DEFAULT 11 clantr_ │ │ │ │ - 1961: 005b9901 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opt_var1 │ │ │ │ - 1962: 005bafed 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opt_var2 │ │ │ │ - 1963: 004274b1 52 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_unb_external │ │ │ │ - 1964: 000c37c5 4992 FUNC GLOBAL DEFAULT 11 chetf2_rook_ │ │ │ │ - 1965: 000a9a01 1366 FUNC GLOBAL DEFAULT 11 cgtsv_ │ │ │ │ - 1966: 005bbbed 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opt_var4 │ │ │ │ - 1967: 00693864 4 OBJECT GLOBAL DEFAULT 20 fla_qr2ut_var1_bsize │ │ │ │ - 1968: 005ba3e5 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opt_var5 │ │ │ │ - 1969: 00638cb9 668 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var3b │ │ │ │ - 1970: 003ecd2d 136 FUNC GLOBAL DEFAULT 11 FLASH_CAQR2_UT_cntl_init │ │ │ │ - 1971: 003b79e9 188 FUNC GLOBAL DEFAULT 11 bl1_cdots │ │ │ │ - 1972: 002f5119 3994 FUNC GLOBAL DEFAULT 11 zgtts2_ │ │ │ │ - 1973: 00386789 3304 FUNC GLOBAL DEFAULT 11 ztrrfs_ │ │ │ │ - 1974: 00428f09 320 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_macro_task │ │ │ │ - 1975: 00391f99 1224 FUNC GLOBAL DEFAULT 11 zungrq_ │ │ │ │ - 1976: 00693610 4 OBJECT GLOBAL DEFAULT 20 fla_her2k_cntl_op │ │ │ │ - 1977: 0029d0e9 4100 FUNC GLOBAL DEFAULT 11 sstebz_ │ │ │ │ - 1978: 003e4b19 112 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_internal_check │ │ │ │ - 1979: 0008d1b9 2748 FUNC GLOBAL DEFAULT 11 cgbsvx_ │ │ │ │ - 1980: 00089439 200 FUNC GLOBAL DEFAULT 11 zpotf2_check │ │ │ │ - 1981: 003ceb49 106 FUNC GLOBAL DEFAULT 11 bl1_zfree_saved_contigm │ │ │ │ - 1982: 003bf68d 52 FUNC GLOBAL DEFAULT 11 bl1_sger_blas │ │ │ │ - 1983: 001ba149 1812 FUNC GLOBAL DEFAULT 11 dlasq3_ │ │ │ │ - 1984: 00190c09 724 FUNC GLOBAL DEFAULT 11 dlagtf_ │ │ │ │ - 1985: 0013c889 820 FUNC GLOBAL DEFAULT 11 ctrcon_ │ │ │ │ - 1986: 00410ae1 1144 FUNC GLOBAL DEFAULT 11 FLA_Svv_2x2_opd │ │ │ │ - 1987: 001597d9 6436 FUNC GLOBAL DEFAULT 11 dbdsqr_ │ │ │ │ - 1988: 0037eef9 1216 FUNC GLOBAL DEFAULT 11 ztptri_ │ │ │ │ - 1989: 005bf175 292 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Ax_opd_var1 │ │ │ │ - 1990: 001af991 1124 FUNC GLOBAL DEFAULT 11 dlarzb_ │ │ │ │ - 1991: 003f8a79 600 FUNC GLOBAL DEFAULT 11 FLA_Obj_set_imag_part │ │ │ │ + 1879: 0031c541 3734 FUNC GLOBAL DEFAULT 11 zlabrd_ │ │ │ │ + 1880: 003f8699 68 FUNC GLOBAL DEFAULT 11 FLA_Check_object_scalar_elemtype │ │ │ │ + 1881: 005ce565 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_unb_var1 │ │ │ │ + 1882: 0059de61 2212 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_blk_var5 │ │ │ │ + 1883: 003ae381 28 FUNC GLOBAL DEFAULT 11 hl_gt │ │ │ │ + 1884: 00102cc1 3960 FUNC GLOBAL DEFAULT 11 clasr_ │ │ │ │ + 1885: 005d130d 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_unb_var2 │ │ │ │ + 1886: 00263e55 540 FUNC GLOBAL DEFAULT 11 slarfg_ │ │ │ │ + 1887: 0042492d 154 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_task │ │ │ │ + 1888: 005d699d 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_unb_var3 │ │ │ │ + 1889: 005d81fd 236 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_unb_var4 │ │ │ │ + 1890: 003eb105 96 FUNC GLOBAL DEFAULT 11 FLASH_Trsm_cntl_finalize │ │ │ │ + 1891: 005d4c81 236 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_unb_var5 │ │ │ │ + 1892: 00080ca5 340 FUNC GLOBAL DEFAULT 11 sbdsqr_check │ │ │ │ + 1893: 0028ece5 256 FUNC GLOBAL DEFAULT 11 sppsv_ │ │ │ │ + 1894: 003e8219 182 FUNC GLOBAL DEFAULT 11 FLA_Cntl_finalize_flamec │ │ │ │ + 1895: 003ae5f5 92 FUNC GLOBAL DEFAULT 11 r_mod │ │ │ │ + 1896: 004292a1 168 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_task │ │ │ │ + 1897: 003eed8d 216 FUNC GLOBAL DEFAULT 11 FLASH_Max_elemwise_diff │ │ │ │ + 1898: 003e8a99 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_apqutinc_obj_create │ │ │ │ + 1899: 003f1235 1032 FUNC GLOBAL DEFAULT 11 FLASH_Obj_show_hierarchy │ │ │ │ + 1900: 002602d1 4060 FUNC GLOBAL DEFAULT 11 slaqr3_ │ │ │ │ + 1901: 00427cf9 128 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_task │ │ │ │ + 1902: 00403c9d 694 FUNC GLOBAL DEFAULT 11 FLA_Set │ │ │ │ + 1903: 003edf39 96 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_conf_to_flat_ext_check │ │ │ │ + 1904: 0006b549 368 FUNC GLOBAL DEFAULT 11 dgetrf_ │ │ │ │ + 1905: 00565515 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opd_var1 │ │ │ │ + 1906: 003ad1f5 20 FUNC GLOBAL DEFAULT 11 exit_ │ │ │ │ + 1907: 005658c1 164 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opd_var2 │ │ │ │ + 1908: 00566781 232 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opd_var3 │ │ │ │ + 1909: 003f5d01 68 FUNC GLOBAL DEFAULT 11 FLA_Param_map_blis_to_flame_side │ │ │ │ + 1910: 00565fa5 256 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opd_var4 │ │ │ │ + 1911: 003f37cd 4 FUNC GLOBAL DEFAULT 11 FLA_Lock_destroy │ │ │ │ + 1912: 003eae51 196 FUNC GLOBAL DEFAULT 11 FLASH_Syrk_cntl_init │ │ │ │ + 1913: 0007437d 2652 FUNC GLOBAL DEFAULT 11 dormbr_ │ │ │ │ + 1914: 004faa75 1072 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_blk_var1 │ │ │ │ + 1915: 004fb541 1104 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_blk_var2 │ │ │ │ + 1916: 0063a7bd 104 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var9b │ │ │ │ + 1917: 002001d1 2508 FUNC GLOBAL DEFAULT 11 dtprfs_ │ │ │ │ + 1918: 003e626d 216 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_realify_subdiagonal_check │ │ │ │ + 1919: 00078395 4060 FUNC GLOBAL DEFAULT 11 cgesdd_check │ │ │ │ + 1920: 002880b9 864 FUNC GLOBAL DEFAULT 11 sormr3_ │ │ │ │ + 1921: 006436f1 688 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_lh_unb_var1 │ │ │ │ + 1922: 004fb991 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_blk_var3 │ │ │ │ + 1923: 001e4691 2000 FUNC GLOBAL DEFAULT 11 dstevr_ │ │ │ │ + 1924: 006937a8 4 OBJECT GLOBAL DEFAULT 20 fla_bidiagut_cntl_fused │ │ │ │ + 1925: 004fbe79 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_blk_var4 │ │ │ │ + 1926: 003eb5a1 84 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_cntl_finalize │ │ │ │ + 1927: 0056b3ed 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opd_var1 │ │ │ │ + 1928: 0045a445 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_blk_var1 │ │ │ │ + 1929: 00345a35 3904 FUNC GLOBAL DEFAULT 11 zlasr_ │ │ │ │ + 1930: 001be439 3308 FUNC GLOBAL DEFAULT 11 dlasq2_ │ │ │ │ + 1931: 0045a1c1 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_blk_var2 │ │ │ │ + 1932: 003edd69 84 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_helper_check │ │ │ │ + 1933: 003edead 140 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hierarchy_check │ │ │ │ + 1934: 0056b035 160 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opd_var2 │ │ │ │ + 1935: 00425919 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_task │ │ │ │ + 1936: 0056bd6d 228 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opd_var3 │ │ │ │ + 1937: 001f95f9 18396 FUNC GLOBAL DEFAULT 11 dsbgst_ │ │ │ │ + 1938: 0045a949 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_blk_var3 │ │ │ │ + 1939: 005ead41 528 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opc_var1 │ │ │ │ + 1940: 0040042d 1234 FUNC GLOBAL DEFAULT 11 FLASH_Queue_update_cache │ │ │ │ + 1941: 0056c615 252 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opd_var4 │ │ │ │ + 1942: 0045ae95 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_blk_var4 │ │ │ │ + 1943: 0045b3c1 704 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_blk_var5 │ │ │ │ + 1944: 005ea0a9 648 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opc_var2 │ │ │ │ + 1945: 005ec5b9 660 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opc_var3 │ │ │ │ + 1946: 003b311d 268 FUNC GLOBAL DEFAULT 11 c_le │ │ │ │ + 1947: 003f8c8d 16 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_leftright_side │ │ │ │ + 1948: 0045be75 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_blk_var6 │ │ │ │ + 1949: 005eb8f5 532 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opc_var4 │ │ │ │ + 1950: 0034dfc5 556 FUNC GLOBAL DEFAULT 11 zlatzm_ │ │ │ │ + 1951: 00690a68 4 OBJECT GLOBAL DEFAULT 20 f__sequential │ │ │ │ + 1952: 003d4e75 40 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_constant_ext_check │ │ │ │ + 1953: 003d95f5 236 FUNC GLOBAL DEFAULT 11 FLA_Copy_check │ │ │ │ + 1954: 003e3811 228 FUNC GLOBAL DEFAULT 11 FLA_LQ_check │ │ │ │ + 1955: 003efc75 212 FUNC GLOBAL DEFAULT 11 FLASH_Set │ │ │ │ + 1956: 003c04bd 136 FUNC GLOBAL DEFAULT 11 bl1_ssymv_blas │ │ │ │ + 1957: 0025e89d 2812 FUNC GLOBAL DEFAULT 11 slaqr4_ │ │ │ │ + 1958: 00403aa1 508 FUNC GLOBAL DEFAULT 11 FLA_Random_tri_matrix │ │ │ │ + 1959: 00270ca1 1504 FUNC GLOBAL DEFAULT 11 slascl_ │ │ │ │ + 1960: 000f1999 2460 FUNC GLOBAL DEFAULT 11 clantr_ │ │ │ │ + 1961: 005b9939 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opt_var1 │ │ │ │ + 1962: 005bad29 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opt_var2 │ │ │ │ + 1963: 004274f9 52 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_unb_external │ │ │ │ + 1964: 000c37e5 4992 FUNC GLOBAL DEFAULT 11 chetf2_rook_ │ │ │ │ + 1965: 000abf49 1366 FUNC GLOBAL DEFAULT 11 cgtsv_ │ │ │ │ + 1966: 005bcba1 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opt_var4 │ │ │ │ + 1967: 0069387c 4 OBJECT GLOBAL DEFAULT 20 fla_qr2ut_var1_bsize │ │ │ │ + 1968: 005bb80d 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opt_var5 │ │ │ │ + 1969: 00638cf1 668 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var3b │ │ │ │ + 1970: 003ece11 136 FUNC GLOBAL DEFAULT 11 FLASH_CAQR2_UT_cntl_init │ │ │ │ + 1971: 003b7a31 188 FUNC GLOBAL DEFAULT 11 bl1_cdots │ │ │ │ + 1972: 002f5141 3994 FUNC GLOBAL DEFAULT 11 zgtts2_ │ │ │ │ + 1973: 003867d1 3304 FUNC GLOBAL DEFAULT 11 ztrrfs_ │ │ │ │ + 1974: 00428f51 320 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_macro_task │ │ │ │ + 1975: 00391fe1 1224 FUNC GLOBAL DEFAULT 11 zungrq_ │ │ │ │ + 1976: 006935f8 4 OBJECT GLOBAL DEFAULT 20 fla_her2k_cntl_op │ │ │ │ + 1977: 0029ead1 4100 FUNC GLOBAL DEFAULT 11 sstebz_ │ │ │ │ + 1978: 003e4c39 112 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_internal_check │ │ │ │ + 1979: 0008ebe5 2748 FUNC GLOBAL DEFAULT 11 cgbsvx_ │ │ │ │ + 1980: 00089435 200 FUNC GLOBAL DEFAULT 11 zpotf2_check │ │ │ │ + 1981: 003d00e9 106 FUNC GLOBAL DEFAULT 11 bl1_zfree_saved_contigm │ │ │ │ + 1982: 003bef4d 52 FUNC GLOBAL DEFAULT 11 bl1_sger_blas │ │ │ │ + 1983: 001ba171 1812 FUNC GLOBAL DEFAULT 11 dlasq3_ │ │ │ │ + 1984: 001914c9 724 FUNC GLOBAL DEFAULT 11 dlagtf_ │ │ │ │ + 1985: 0013c881 820 FUNC GLOBAL DEFAULT 11 ctrcon_ │ │ │ │ + 1986: 00411bd9 1144 FUNC GLOBAL DEFAULT 11 FLA_Svv_2x2_opd │ │ │ │ + 1987: 00159099 6436 FUNC GLOBAL DEFAULT 11 dbdsqr_ │ │ │ │ + 1988: 00380b39 1216 FUNC GLOBAL DEFAULT 11 ztptri_ │ │ │ │ + 1989: 005bfa21 292 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Ax_opd_var1 │ │ │ │ + 1990: 001b38e5 1124 FUNC GLOBAL DEFAULT 11 dlarzb_ │ │ │ │ + 1991: 003f9861 600 FUNC GLOBAL DEFAULT 11 FLA_Obj_set_imag_part │ │ │ │ 1992: 000696b5 748 FUNC GLOBAL DEFAULT 11 sgeqp3_ │ │ │ │ - 1993: 006935d8 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mp_ip │ │ │ │ - 1994: 0050a6c5 1700 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_unb_var1 │ │ │ │ - 1995: 0050af0d 1660 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_unb_var2 │ │ │ │ - 1996: 0050a211 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_unb_var3 │ │ │ │ - 1997: 00693770 4 OBJECT GLOBAL DEFAULT 20 flash_syrk_cntl_ip │ │ │ │ - 1998: 0050a399 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_unb_var4 │ │ │ │ - 1999: 00643d5d 360 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_l_opc_var1 │ │ │ │ - 2000: 003d6059 112 FUNC GLOBAL DEFAULT 11 FLA_Add_to_diag_check │ │ │ │ - 2001: 0038d649 644 FUNC GLOBAL DEFAULT 11 zung2r_ │ │ │ │ - 2002: 005e25fd 1300 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofc_var2 │ │ │ │ - 2003: 0026e229 10144 FUNC GLOBAL DEFAULT 11 slaqr5_ │ │ │ │ - 2004: 002eb7e9 1400 FUNC GLOBAL DEFAULT 11 zgtsv_ │ │ │ │ - 2005: 005e0ff9 1208 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofc_var3 │ │ │ │ - 2006: 003d209d 104 FUNC GLOBAL DEFAULT 11 bl1_csscalediag │ │ │ │ - 2007: 0042d751 76 FUNC GLOBAL DEFAULT 11 FLA_Copy │ │ │ │ - 2008: 006937f4 4 OBJECT GLOBAL DEFAULT 20 fla_chol_cntl_in │ │ │ │ - 2009: 00410691 1104 FUNC GLOBAL DEFAULT 11 FLA_Svv_2x2_ops │ │ │ │ - 2010: 00077599 172 FUNC GLOBAL DEFAULT 11 cgeqr2_check │ │ │ │ - 2011: 0045752d 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_unb_var1 │ │ │ │ - 2012: 00171a45 2532 FUNC GLOBAL DEFAULT 11 dggsvp_ │ │ │ │ - 2013: 0022a789 1444 FUNC GLOBAL DEFAULT 11 sgglse_ │ │ │ │ - 2014: 00457a95 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_unb_var2 │ │ │ │ - 2015: 0020a6e5 544 FUNC GLOBAL DEFAULT 11 dtzrqf_ │ │ │ │ - 2016: 00457d21 668 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_unb_var3 │ │ │ │ - 2017: 003bf34d 34 FUNC GLOBAL DEFAULT 11 bl1_sher │ │ │ │ - 2018: 000f3235 480 FUNC GLOBAL DEFAULT 11 claqhe_ │ │ │ │ - 2019: 00457fbd 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_unb_var4 │ │ │ │ - 2020: 0045825d 612 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_unb_var5 │ │ │ │ - 2021: 001ab9f1 264 FUNC GLOBAL DEFAULT 11 dlarrr_ │ │ │ │ - 2022: 004584c1 616 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_unb_var6 │ │ │ │ - 2023: 001de905 152 FUNC GLOBAL DEFAULT 11 dstegr_ │ │ │ │ - 2024: 00557595 804 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_colnorm │ │ │ │ - 2025: 00595065 1172 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Axpy_Ax_opz_var1 │ │ │ │ - 2026: 00171549 516 FUNC GLOBAL DEFAULT 11 dgtcon_ │ │ │ │ - 2027: 003e86cd 82 FUNC GLOBAL DEFAULT 11 FLA_Cntl_eig_gest_obj_create │ │ │ │ - 2028: 006939c4 4 OBJECT GLOBAL DEFAULT 20 flash_qrut_cntl_leaf │ │ │ │ - 2029: 003cbe35 684 FUNC GLOBAL DEFAULT 11 bl1_zdotsv2 │ │ │ │ - 2030: 005a2489 2032 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_unb_var1 │ │ │ │ - 2031: 005a3965 2144 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_unb_var2 │ │ │ │ - 2032: 003cca5d 1020 FUNC GLOBAL DEFAULT 11 bl1_zdotsv3 │ │ │ │ - 2033: 005a4d75 2596 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_unb_var3 │ │ │ │ - 2034: 001ba861 2384 FUNC GLOBAL DEFAULT 11 dlasq4_ │ │ │ │ - 2035: 003958c9 1892 FUNC GLOBAL DEFAULT 11 zunmlq_ │ │ │ │ - 2036: 005a5799 1844 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_unb_var4 │ │ │ │ - 2037: 00431c3d 628 FUNC GLOBAL DEFAULT 11 FLA_Copyt_internal │ │ │ │ - 2038: 005a5ecd 1768 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_unb_var5 │ │ │ │ - 2039: 002396b9 1284 FUNC GLOBAL DEFAULT 11 sla_gercond_ │ │ │ │ - 2040: 003b3291 276 FUNC GLOBAL DEFAULT 11 s_rsle │ │ │ │ - 2041: 00304fd1 2796 FUNC GLOBAL DEFAULT 11 zhetrs_ │ │ │ │ - 2042: 005a9de9 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opt_var1 │ │ │ │ - 2043: 0012ce69 2732 FUNC GLOBAL DEFAULT 11 csytrs_rook_ │ │ │ │ - 2044: 005aab89 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opt_var2 │ │ │ │ - 2045: 005abaa9 836 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opt_var3 │ │ │ │ - 2046: 0041e129 760 FUNC GLOBAL DEFAULT 11 FLA_Trsv_external │ │ │ │ - 2047: 004265e9 52 FUNC GLOBAL DEFAULT 11 FLA_LQ_blk_external │ │ │ │ - 2048: 005ae345 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opt_var4 │ │ │ │ - 2049: 00425871 52 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_unb_external │ │ │ │ - 2050: 00427c1d 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfr_task │ │ │ │ - 2051: 005ad65d 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opt_var5 │ │ │ │ - 2052: 0040af0d 320 FUNC GLOBAL DEFAULT 11 FLA_Pythag2 │ │ │ │ - 2053: 0040b1a9 424 FUNC GLOBAL DEFAULT 11 FLA_Pythag3 │ │ │ │ - 2054: 003de6c9 452 FUNC GLOBAL DEFAULT 11 FLA_Trsm_check │ │ │ │ - 2055: 005e2b11 1324 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofz_var2 │ │ │ │ - 2056: 005e14b1 1228 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofz_var3 │ │ │ │ - 2057: 001e63e5 848 FUNC GLOBAL DEFAULT 11 dsygvd_ │ │ │ │ - 2058: 0057329d 368 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_inc_create_hier_matrices │ │ │ │ - 2059: 005c10f9 476 FUNC GLOBAL DEFAULT 11 FLA_Fused_Uhu_Yhu_Zhu_opc_var1 │ │ │ │ - 2060: 00565609 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opz_var1 │ │ │ │ - 2061: 004886d9 1552 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var1 │ │ │ │ - 2062: 005659cd 164 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opz_var2 │ │ │ │ - 2063: 002d8549 572 FUNC GLOBAL DEFAULT 11 zgehd2_ │ │ │ │ - 2064: 00565e69 232 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opz_var3 │ │ │ │ - 2065: 00488fd5 1560 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var2 │ │ │ │ - 2066: 00174e29 336 FUNC GLOBAL DEFAULT 11 dla_gbrpvgrw_ │ │ │ │ - 2067: 004895ed 1548 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var3 │ │ │ │ - 2068: 00408431 668 FUNC GLOBAL DEFAULT 11 FLA_LU_find_zero_on_diagonal │ │ │ │ - 2069: 005668fd 256 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opz_var4 │ │ │ │ - 2070: 003e8dbd 84 FUNC GLOBAL DEFAULT 11 FLASH_Axpy_cntl_finalize │ │ │ │ - 2071: 00489bf9 1568 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var4 │ │ │ │ - 2072: 0048a219 1580 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var5 │ │ │ │ - 2073: 003b0cd1 38 FUNC GLOBAL DEFAULT 11 bl1_camax │ │ │ │ - 2074: 0048a845 1552 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var6 │ │ │ │ - 2075: 003c530d 840 FUNC GLOBAL DEFAULT 11 bl1_ctrmm │ │ │ │ - 2076: 0048ae55 1564 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var7 │ │ │ │ - 2077: 001698c1 1198 FUNC GLOBAL DEFAULT 11 dgetri_ │ │ │ │ - 2078: 003e5835 476 FUNC GLOBAL DEFAULT 11 FLA_Sylv_check │ │ │ │ - 2079: 0048b761 1548 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var8 │ │ │ │ - 2080: 00428a69 300 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_macro_task │ │ │ │ - 2081: 0048b471 752 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var9 │ │ │ │ - 2082: 00119819 2468 FUNC GLOBAL DEFAULT 11 cporfs_ │ │ │ │ - 2083: 003d9045 328 FUNC GLOBAL DEFAULT 11 FLA_Axpy_check │ │ │ │ - 2084: 004fc971 1672 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_unb_var1 │ │ │ │ - 2085: 0056b121 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opz_var1 │ │ │ │ - 2086: 0056b4d9 160 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opz_var2 │ │ │ │ - 2087: 004fc329 1608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_unb_var2 │ │ │ │ - 2088: 0020c0d9 980 FUNC GLOBAL DEFAULT 11 sdisna_ │ │ │ │ - 2089: 0056bed5 228 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opz_var3 │ │ │ │ - 2090: 004fbff9 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_unb_var3 │ │ │ │ - 2091: 00521e41 1152 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_blk_var1 │ │ │ │ - 2092: 000adf1d 15032 FUNC GLOBAL DEFAULT 11 cgesdd_ │ │ │ │ - 2093: 005222c1 1148 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_blk_var2 │ │ │ │ - 2094: 00293281 592 FUNC GLOBAL DEFAULT 11 ssbgv_ │ │ │ │ - 2095: 0056c3ed 252 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opz_var4 │ │ │ │ - 2096: 004fc191 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_unb_var4 │ │ │ │ - 2097: 00520d2d 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_blk_var3 │ │ │ │ - 2098: 00357371 944 FUNC GLOBAL DEFAULT 11 zppcon_ │ │ │ │ - 2099: 003cd841 12 FUNC GLOBAL DEFAULT 11 bl1_is_trans │ │ │ │ - 2100: 0045b3b1 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_unb_var1 │ │ │ │ - 2101: 003c1ea5 316 FUNC GLOBAL DEFAULT 11 bl1_ctrmv │ │ │ │ - 2102: 00521c9d 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_blk_var4 │ │ │ │ - 2103: 0045b8fd 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_unb_var2 │ │ │ │ - 2104: 005de995 76 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_unb_var1 │ │ │ │ - 2105: 0045bb85 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_unb_var3 │ │ │ │ - 2106: 003ce195 80 FUNC GLOBAL DEFAULT 11 bl1_ccreate_contigmsr │ │ │ │ - 2107: 00532635 800 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opc_var1 │ │ │ │ - 2108: 003e8539 46 FUNC GLOBAL DEFAULT 11 FLA_Cntl_spdinv_obj_create │ │ │ │ - 2109: 00533789 40 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opc_var2 │ │ │ │ - 2110: 001bb5e1 1778 FUNC GLOBAL DEFAULT 11 dlasq5_ │ │ │ │ - 2111: 0045be49 712 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_unb_var4 │ │ │ │ - 2112: 003c90fd 168 FUNC GLOBAL DEFAULT 11 bl1_dsyr2k_blas │ │ │ │ - 2113: 005e0841 76 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_unb_var2 │ │ │ │ - 2114: 001af7b9 472 FUNC GLOBAL DEFAULT 11 dlas2_ │ │ │ │ + 1993: 006935a8 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mp_ip │ │ │ │ + 1994: 0050a3d5 1700 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_unb_var1 │ │ │ │ + 1995: 0050ac01 1660 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_unb_var2 │ │ │ │ + 1996: 0050a24d 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_unb_var3 │ │ │ │ + 1997: 00693740 4 OBJECT GLOBAL DEFAULT 20 flash_syrk_cntl_ip │ │ │ │ + 1998: 0050aa79 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_unb_var4 │ │ │ │ + 1999: 00643d29 360 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_l_opc_var1 │ │ │ │ + 2000: 003d60a1 112 FUNC GLOBAL DEFAULT 11 FLA_Add_to_diag_check │ │ │ │ + 2001: 0038ca01 644 FUNC GLOBAL DEFAULT 11 zung2r_ │ │ │ │ + 2002: 005e078d 1300 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofc_var2 │ │ │ │ + 2003: 0026e231 10144 FUNC GLOBAL DEFAULT 11 slaqr5_ │ │ │ │ + 2004: 002edfa9 1400 FUNC GLOBAL DEFAULT 11 zgtsv_ │ │ │ │ + 2005: 005df189 1208 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofc_var3 │ │ │ │ + 2006: 003d2275 104 FUNC GLOBAL DEFAULT 11 bl1_csscalediag │ │ │ │ + 2007: 0042d2f9 76 FUNC GLOBAL DEFAULT 11 FLA_Copy │ │ │ │ + 2008: 006937b8 4 OBJECT GLOBAL DEFAULT 20 fla_chol_cntl_in │ │ │ │ + 2009: 00411789 1104 FUNC GLOBAL DEFAULT 11 FLA_Svv_2x2_ops │ │ │ │ + 2010: 000773b1 172 FUNC GLOBAL DEFAULT 11 cgeqr2_check │ │ │ │ + 2011: 00457855 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_unb_var1 │ │ │ │ + 2012: 001722c1 2532 FUNC GLOBAL DEFAULT 11 dggsvp_ │ │ │ │ + 2013: 0022c1e9 1444 FUNC GLOBAL DEFAULT 11 sgglse_ │ │ │ │ + 2014: 0045827d 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_unb_var2 │ │ │ │ + 2015: 0020a651 544 FUNC GLOBAL DEFAULT 11 dtzrqf_ │ │ │ │ + 2016: 00457add 668 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_unb_var3 │ │ │ │ + 2017: 003bf495 34 FUNC GLOBAL DEFAULT 11 bl1_sher │ │ │ │ + 2018: 000f3795 480 FUNC GLOBAL DEFAULT 11 claqhe_ │ │ │ │ + 2019: 00457d79 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_unb_var4 │ │ │ │ + 2020: 00458019 612 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_unb_var5 │ │ │ │ + 2021: 001ac899 264 FUNC GLOBAL DEFAULT 11 dlarrr_ │ │ │ │ + 2022: 00458509 616 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_unb_var6 │ │ │ │ + 2023: 001df0f1 152 FUNC GLOBAL DEFAULT 11 dstegr_ │ │ │ │ + 2024: 00556929 804 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_colnorm │ │ │ │ + 2025: 005962c1 1172 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Axpy_Ax_opz_var1 │ │ │ │ + 2026: 00171551 516 FUNC GLOBAL DEFAULT 11 dgtcon_ │ │ │ │ + 2027: 003e8b31 82 FUNC GLOBAL DEFAULT 11 FLA_Cntl_eig_gest_obj_create │ │ │ │ + 2028: 00693994 4 OBJECT GLOBAL DEFAULT 20 flash_qrut_cntl_leaf │ │ │ │ + 2029: 003cc9cd 684 FUNC GLOBAL DEFAULT 11 bl1_zdotsv2 │ │ │ │ + 2030: 005a1725 2032 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_unb_var1 │ │ │ │ + 2031: 005a2cb1 2144 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_unb_var2 │ │ │ │ + 2032: 003cd465 1020 FUNC GLOBAL DEFAULT 11 bl1_zdotsv3 │ │ │ │ + 2033: 005a4dad 2596 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_unb_var3 │ │ │ │ + 2034: 001ba889 2384 FUNC GLOBAL DEFAULT 11 dlasq4_ │ │ │ │ + 2035: 00395501 1892 FUNC GLOBAL DEFAULT 11 zunmlq_ │ │ │ │ + 2036: 005a57d1 1844 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_unb_var4 │ │ │ │ + 2037: 00431b51 628 FUNC GLOBAL DEFAULT 11 FLA_Copyt_internal │ │ │ │ + 2038: 005a5f05 1768 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_unb_var5 │ │ │ │ + 2039: 002395ed 1284 FUNC GLOBAL DEFAULT 11 sla_gercond_ │ │ │ │ + 2040: 003b3229 276 FUNC GLOBAL DEFAULT 11 s_rsle │ │ │ │ + 2041: 003047a9 2796 FUNC GLOBAL DEFAULT 11 zhetrs_ │ │ │ │ + 2042: 005a9e21 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opt_var1 │ │ │ │ + 2043: 0012d8b5 2732 FUNC GLOBAL DEFAULT 11 csytrs_rook_ │ │ │ │ + 2044: 005aabc1 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opt_var2 │ │ │ │ + 2045: 005ace6d 836 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opt_var3 │ │ │ │ + 2046: 0041df91 760 FUNC GLOBAL DEFAULT 11 FLA_Trsv_external │ │ │ │ + 2047: 00426631 52 FUNC GLOBAL DEFAULT 11 FLA_LQ_blk_external │ │ │ │ + 2048: 005af4f9 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opt_var4 │ │ │ │ + 2049: 004251f5 52 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_unb_external │ │ │ │ + 2050: 00427fe9 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfr_task │ │ │ │ + 2051: 005abf4d 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opt_var5 │ │ │ │ + 2052: 0040a381 320 FUNC GLOBAL DEFAULT 11 FLA_Pythag2 │ │ │ │ + 2053: 0040b1ed 424 FUNC GLOBAL DEFAULT 11 FLA_Pythag3 │ │ │ │ + 2054: 003de711 452 FUNC GLOBAL DEFAULT 11 FLA_Trsm_check │ │ │ │ + 2055: 005e0ca1 1324 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofz_var2 │ │ │ │ + 2056: 005df641 1228 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofz_var3 │ │ │ │ + 2057: 001e6405 848 FUNC GLOBAL DEFAULT 11 dsygvd_ │ │ │ │ + 2058: 00572481 368 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_inc_create_hier_matrices │ │ │ │ + 2059: 005c1131 476 FUNC GLOBAL DEFAULT 11 FLA_Fused_Uhu_Yhu_Zhu_opc_var1 │ │ │ │ + 2060: 00565645 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opz_var1 │ │ │ │ + 2061: 00488715 1552 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var1 │ │ │ │ + 2062: 00565a09 164 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opz_var2 │ │ │ │ + 2063: 002d9581 572 FUNC GLOBAL DEFAULT 11 zgehd2_ │ │ │ │ + 2064: 00566951 232 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opz_var3 │ │ │ │ + 2065: 00489011 1560 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var2 │ │ │ │ + 2066: 0017b649 336 FUNC GLOBAL DEFAULT 11 dla_gbrpvgrw_ │ │ │ │ + 2067: 0048a885 1548 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var3 │ │ │ │ + 2068: 00408479 668 FUNC GLOBAL DEFAULT 11 FLA_LU_find_zero_on_diagonal │ │ │ │ + 2069: 005661a5 256 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opz_var4 │ │ │ │ + 2070: 003e8e05 84 FUNC GLOBAL DEFAULT 11 FLASH_Axpy_cntl_finalize │ │ │ │ + 2071: 00489629 1568 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var4 │ │ │ │ + 2072: 00489c49 1580 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var5 │ │ │ │ + 2073: 003b0c29 38 FUNC GLOBAL DEFAULT 11 bl1_camax │ │ │ │ + 2074: 0048a275 1552 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var6 │ │ │ │ + 2075: 003c5355 840 FUNC GLOBAL DEFAULT 11 bl1_ctrmm │ │ │ │ + 2076: 0048ae91 1564 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var7 │ │ │ │ + 2077: 001698c9 1198 FUNC GLOBAL DEFAULT 11 dgetri_ │ │ │ │ + 2078: 003e56a9 476 FUNC GLOBAL DEFAULT 11 FLA_Sylv_check │ │ │ │ + 2079: 0048b79d 1548 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var8 │ │ │ │ + 2080: 00428b8d 300 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_macro_task │ │ │ │ + 2081: 0048b4ad 752 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var9 │ │ │ │ + 2082: 001193f5 2468 FUNC GLOBAL DEFAULT 11 cporfs_ │ │ │ │ + 2083: 003d9135 328 FUNC GLOBAL DEFAULT 11 FLA_Axpy_check │ │ │ │ + 2084: 004fc1cd 1672 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_unb_var1 │ │ │ │ + 2085: 0056b51d 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opz_var1 │ │ │ │ + 2086: 0056b175 160 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opz_var2 │ │ │ │ + 2087: 004fd1c1 1608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_unb_var2 │ │ │ │ + 2088: 0020c0e5 980 FUNC GLOBAL DEFAULT 11 sdisna_ │ │ │ │ + 2089: 0056bf35 228 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opz_var3 │ │ │ │ + 2090: 004fd029 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_unb_var3 │ │ │ │ + 2091: 005222f9 1152 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_blk_var1 │ │ │ │ + 2092: 000aceb1 15032 FUNC GLOBAL DEFAULT 11 cgesdd_ │ │ │ │ + 2093: 00521b35 1148 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_blk_var2 │ │ │ │ + 2094: 00293ce5 592 FUNC GLOBAL DEFAULT 11 ssbgv_ │ │ │ │ + 2095: 0056c80d 252 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opz_var4 │ │ │ │ + 2096: 004fc035 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_unb_var4 │ │ │ │ + 2097: 00522155 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_blk_var3 │ │ │ │ + 2098: 0035d069 944 FUNC GLOBAL DEFAULT 11 zppcon_ │ │ │ │ + 2099: 003cde09 12 FUNC GLOBAL DEFAULT 11 bl1_is_trans │ │ │ │ + 2100: 0045c139 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_unb_var1 │ │ │ │ + 2101: 003c1eed 316 FUNC GLOBAL DEFAULT 11 bl1_ctrmv │ │ │ │ + 2102: 00521fb1 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_blk_var4 │ │ │ │ + 2103: 0045b139 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_unb_var2 │ │ │ │ + 2104: 005de9d1 76 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_unb_var1 │ │ │ │ + 2105: 0045b681 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_unb_var3 │ │ │ │ + 2106: 003cdd5d 80 FUNC GLOBAL DEFAULT 11 bl1_ccreate_contigmsr │ │ │ │ + 2107: 005338b5 800 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opc_var1 │ │ │ │ + 2108: 003e899d 46 FUNC GLOBAL DEFAULT 11 FLA_Cntl_spdinv_obj_create │ │ │ │ + 2109: 00532491 40 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opc_var2 │ │ │ │ + 2110: 001bb4a1 1778 FUNC GLOBAL DEFAULT 11 dlasq5_ │ │ │ │ + 2111: 0045b945 712 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_unb_var4 │ │ │ │ + 2112: 003c76cd 168 FUNC GLOBAL DEFAULT 11 bl1_dsyr2k_blas │ │ │ │ + 2113: 005e4885 76 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_unb_var2 │ │ │ │ + 2114: 001b0a11 472 FUNC GLOBAL DEFAULT 11 dlas2_ │ │ │ │ 2115: 000f466d 332 FUNC GLOBAL DEFAULT 11 claqsp_ │ │ │ │ - 2116: 005e58cd 180 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_unb_var3 │ │ │ │ - 2117: 0045c111 616 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_unb_var5 │ │ │ │ - 2118: 005f1ce9 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opt_var1 │ │ │ │ - 2119: 00693680 4 OBJECT GLOBAL DEFAULT 20 fla_trmm_var1_bsize │ │ │ │ - 2120: 005f5159 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opt_var2 │ │ │ │ - 2121: 0045c379 620 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_unb_var6 │ │ │ │ - 2122: 005f4161 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opt_var3 │ │ │ │ - 2123: 001c3e41 3888 FUNC GLOBAL DEFAULT 11 dlatps_ │ │ │ │ - 2124: 003cd8a5 14 FUNC GLOBAL DEFAULT 11 bl1_is_right │ │ │ │ - 2125: 005f3219 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opt_var4 │ │ │ │ - 2126: 0057cf11 2492 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_realify_opt │ │ │ │ - 2127: 005295f1 1160 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_blk_var1 │ │ │ │ - 2128: 003f75ad 14 FUNC GLOBAL DEFAULT 11 FLA_Check_blocksize_value │ │ │ │ - 2129: 002f41c1 1044 FUNC GLOBAL DEFAULT 11 zhbgvd_ │ │ │ │ - 2130: 003c0f31 208 FUNC GLOBAL DEFAULT 11 bl1_strmvsx │ │ │ │ - 2131: 00529179 1144 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_blk_var2 │ │ │ │ - 2132: 003d9625 168 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_internal_check │ │ │ │ - 2133: 00693704 4 OBJECT GLOBAL DEFAULT 20 flash_hemm_cntl_mm │ │ │ │ - 2134: 00528089 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_blk_var3 │ │ │ │ - 2135: 00297ab5 1976 FUNC GLOBAL DEFAULT 11 sspevx_ │ │ │ │ - 2136: 003aef81 236 FUNC GLOBAL DEFAULT 11 f_end │ │ │ │ - 2137: 0052822d 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_blk_var4 │ │ │ │ - 2138: 0055dfa9 260 FUNC GLOBAL DEFAULT 11 FLA_Tevd_compute_scaling_opd │ │ │ │ - 2139: 004198dd 92 FUNC GLOBAL DEFAULT 11 FLA_Axpy_task │ │ │ │ - 2140: 00693708 4 OBJECT GLOBAL DEFAULT 20 flash_hemm_cntl_mp │ │ │ │ - 2141: 0009a645 1360 FUNC GLOBAL DEFAULT 11 cgemqrt_ │ │ │ │ - 2142: 0054a841 756 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc_solve │ │ │ │ - 2143: 0069397c 4 OBJECT GLOBAL DEFAULT 20 flash_lqut_cntl_leaf │ │ │ │ - 2144: 003a9b21 1132 FUNC GLOBAL DEFAULT 11 dsytd2_fla │ │ │ │ - 2145: 003ed461 68 FUNC GLOBAL DEFAULT 11 FLASH_Lyap_cntl_finalize │ │ │ │ - 2146: 003f5ac5 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_netlib_to_flame_uplo │ │ │ │ - 2147: 003f5825 44 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_direct │ │ │ │ - 2148: 003b9f7d 212 FUNC GLOBAL DEFAULT 11 bl1_zdscalmr │ │ │ │ + 2116: 005e7335 180 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_unb_var3 │ │ │ │ + 2117: 0045bc0d 616 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_unb_var5 │ │ │ │ + 2118: 005f1d25 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opt_var1 │ │ │ │ + 2119: 00693650 4 OBJECT GLOBAL DEFAULT 20 fla_trmm_var1_bsize │ │ │ │ + 2120: 005f45a5 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opt_var2 │ │ │ │ + 2121: 0045ce69 620 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_unb_var6 │ │ │ │ + 2122: 005f2c6d 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opt_var3 │ │ │ │ + 2123: 001c1e21 3888 FUNC GLOBAL DEFAULT 11 dlatps_ │ │ │ │ + 2124: 003cde6d 14 FUNC GLOBAL DEFAULT 11 bl1_is_right │ │ │ │ + 2125: 005f5195 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opt_var4 │ │ │ │ + 2126: 0057c621 2492 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_realify_opt │ │ │ │ + 2127: 00529011 1160 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_blk_var1 │ │ │ │ + 2128: 003f8395 14 FUNC GLOBAL DEFAULT 11 FLA_Check_blocksize_value │ │ │ │ + 2129: 002f3371 1044 FUNC GLOBAL DEFAULT 11 zhbgvd_ │ │ │ │ + 2130: 003c0a85 208 FUNC GLOBAL DEFAULT 11 bl1_strmvsx │ │ │ │ + 2131: 00529499 1144 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_blk_var2 │ │ │ │ + 2132: 003d954d 168 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_internal_check │ │ │ │ + 2133: 00693680 4 OBJECT GLOBAL DEFAULT 20 flash_hemm_cntl_mm │ │ │ │ + 2134: 00528e6d 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_blk_var3 │ │ │ │ + 2135: 00296d19 1976 FUNC GLOBAL DEFAULT 11 sspevx_ │ │ │ │ + 2136: 003aefc1 236 FUNC GLOBAL DEFAULT 11 f_end │ │ │ │ + 2137: 00529911 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_blk_var4 │ │ │ │ + 2138: 0055d951 260 FUNC GLOBAL DEFAULT 11 FLA_Tevd_compute_scaling_opd │ │ │ │ + 2139: 00419925 92 FUNC GLOBAL DEFAULT 11 FLA_Axpy_task │ │ │ │ + 2140: 00693684 4 OBJECT GLOBAL DEFAULT 20 flash_hemm_cntl_mp │ │ │ │ + 2141: 0009b535 1360 FUNC GLOBAL DEFAULT 11 cgemqrt_ │ │ │ │ + 2142: 0054bdb1 756 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc_solve │ │ │ │ + 2143: 00693934 4 OBJECT GLOBAL DEFAULT 20 flash_lqut_cntl_leaf │ │ │ │ + 2144: 003a9b61 1132 FUNC GLOBAL DEFAULT 11 dsytd2_fla │ │ │ │ + 2145: 003ed565 68 FUNC GLOBAL DEFAULT 11 FLASH_Lyap_cntl_finalize │ │ │ │ + 2146: 003f5b09 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_netlib_to_flame_uplo │ │ │ │ + 2147: 003f5869 44 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_direct │ │ │ │ + 2148: 003bb5d1 212 FUNC GLOBAL DEFAULT 11 bl1_zdscalmr │ │ │ │ 2149: 000ca4e9 6394 FUNC GLOBAL DEFAULT 11 chetri2x_ │ │ │ │ - 2150: 0023849d 328 FUNC GLOBAL DEFAULT 11 sla_gbrpvgrw_ │ │ │ │ - 2151: 000c94a1 568 FUNC GLOBAL DEFAULT 11 chpsvx_ │ │ │ │ - 2152: 003fd541 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_cache_size │ │ │ │ - 2153: 003e7db1 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_gemv_obj_create │ │ │ │ - 2154: 0044e9d1 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_blk_var1 │ │ │ │ - 2155: 0044ec5d 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_blk_var2 │ │ │ │ - 2156: 0044eee1 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_blk_var3 │ │ │ │ - 2157: 00405f41 56 FUNC GLOBAL DEFAULT 11 FLA_random_double │ │ │ │ - 2158: 003fac69 64 FUNC GLOBAL DEFAULT 11 FLA_Obj_datatype_proj_to_real │ │ │ │ - 2159: 004247ad 154 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_task │ │ │ │ - 2160: 003ae361 28 FUNC GLOBAL DEFAULT 11 hl_le │ │ │ │ - 2161: 0017fd6d 328 FUNC GLOBAL DEFAULT 11 dlacpy_ │ │ │ │ - 2162: 0044f18d 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_blk_var4 │ │ │ │ - 2163: 00636d49 668 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var6b │ │ │ │ - 2164: 0044f431 704 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_blk_var5 │ │ │ │ - 2165: 0055de89 288 FUNC GLOBAL DEFAULT 11 FLA_Tevd_compute_scaling_ops │ │ │ │ - 2166: 0044f6f1 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_blk_var6 │ │ │ │ - 2167: 003ca7d9 180 FUNC GLOBAL DEFAULT 11 bl1_strsm_blas │ │ │ │ - 2168: 0021e2d5 1536 FUNC GLOBAL DEFAULT 11 sgehrd_ │ │ │ │ - 2169: 003b3569 2776 FUNC GLOBAL DEFAULT 11 rd_ed │ │ │ │ - 2170: 003b7b61 48 FUNC GLOBAL DEFAULT 11 bl1_sdot │ │ │ │ - 2171: 001d4a29 612 FUNC GLOBAL DEFAULT 11 dpteqr_ │ │ │ │ - 2172: 006938e0 4 OBJECT GLOBAL DEFAULT 20 flash_apcaq2ut_cntl_leaf │ │ │ │ - 2173: 0055d981 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_n_opc_var1 │ │ │ │ - 2174: 001b9d69 988 FUNC GLOBAL DEFAULT 11 dlasq6_ │ │ │ │ - 2175: 005bf455 356 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Ax_opz_var1 │ │ │ │ - 2176: 003937b1 6220 FUNC GLOBAL DEFAULT 11 zuncsd2by1_ │ │ │ │ - 2177: 003f27f9 86 FUNC GLOBAL DEFAULT 11 FLASH_Obj_flatten │ │ │ │ - 2178: 001ef739 1352 FUNC GLOBAL DEFAULT 11 dtfttp_ │ │ │ │ - 2179: 0042858d 128 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_task │ │ │ │ - 2180: 003ae37d 22 FUNC GLOBAL DEFAULT 11 hl_lt │ │ │ │ - 2181: 006939fc 4 OBJECT GLOBAL DEFAULT 20 flash_ttmm_cntl_leaf │ │ │ │ - 2182: 00076311 220 FUNC GLOBAL DEFAULT 11 cpotf2_ │ │ │ │ - 2183: 0026432d 2620 FUNC GLOBAL DEFAULT 11 slar1v_ │ │ │ │ - 2184: 003f5b31 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_netlib_to_flame_diag │ │ │ │ - 2185: 005dad39 292 FUNC GLOBAL DEFAULT 11 FLA_Fused_UZhu_ZUhu_ops_var1 │ │ │ │ - 2186: 0039d6ad 1324 FUNC GLOBAL DEFAULT 11 dorglq_fla │ │ │ │ - 2187: 0028f071 636 FUNC GLOBAL DEFAULT 11 sppequ_ │ │ │ │ - 2188: 003f59c9 48 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_blis_uplo │ │ │ │ - 2189: 00266e39 6108 FUNC GLOBAL DEFAULT 11 slaqtr_ │ │ │ │ - 2190: 005135bd 1112 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_blk_var1 │ │ │ │ - 2191: 00423a11 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_task │ │ │ │ - 2192: 00513d89 1128 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_blk_var2 │ │ │ │ - 2193: 00577035 768 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_recover_tau_submatrix │ │ │ │ - 2194: 001e5cd1 756 FUNC GLOBAL DEFAULT 11 dsygv_ │ │ │ │ - 2195: 00513a15 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_blk_var3 │ │ │ │ - 2196: 00224815 392 FUNC GLOBAL DEFAULT 11 sgerq2_ │ │ │ │ - 2197: 00513bcd 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_blk_var4 │ │ │ │ - 2198: 003aece1 44 FUNC GLOBAL DEFAULT 11 do_lio │ │ │ │ - 2199: 00693664 4 OBJECT GLOBAL DEFAULT 20 fla_syrk_var5_bsize │ │ │ │ - 2200: 000d4dbd 2980 FUNC GLOBAL DEFAULT 11 cla_heamv_ │ │ │ │ - 2201: 003e8b3d 48 FUNC GLOBAL DEFAULT 11 FLA_Axpy_cntl_init │ │ │ │ - 2202: 003b8c51 34 FUNC GLOBAL DEFAULT 11 bl1_csscal │ │ │ │ - 2203: 003f5f19 24 FUNC GLOBAL DEFAULT 11 FLA_Obj_nullify │ │ │ │ - 2204: 003e6125 256 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_realify_check │ │ │ │ - 2205: 003c4351 148 FUNC GLOBAL DEFAULT 11 bl1_ssyrk_blas │ │ │ │ - 2206: 0009eae5 420 FUNC GLOBAL DEFAULT 11 cgeqr2p_ │ │ │ │ - 2207: 0051a9e1 1136 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_blk_var1 │ │ │ │ - 2208: 0052ea0d 906 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_ext_opd_var1 │ │ │ │ - 2209: 0007e14d 3522 FUNC GLOBAL DEFAULT 11 dgesvd_check │ │ │ │ - 2210: 0051b00d 1096 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_blk_var2 │ │ │ │ - 2211: 0051a829 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_blk_var3 │ │ │ │ - 2212: 0051ae51 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_blk_var4 │ │ │ │ - 2213: 00073921 1544 FUNC GLOBAL DEFAULT 11 sormtr_ │ │ │ │ - 2214: 003e0e1d 376 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_extract_diagonals_check │ │ │ │ - 2215: 003cc7d5 80 FUNC GLOBAL DEFAULT 11 bl1_abort_msg │ │ │ │ - 2216: 0019bfe9 1176 FUNC GLOBAL DEFAULT 11 dlangt_ │ │ │ │ - 2217: 004025c1 692 FUNC GLOBAL DEFAULT 11 FLA_Norm1 │ │ │ │ - 2218: 001bb475 360 FUNC GLOBAL DEFAULT 11 dlassq_ │ │ │ │ - 2219: 0043660d 1028 FUNC GLOBAL DEFAULT 11 FLA_Gemv_internal │ │ │ │ - 2220: 0040e10d 160 FUNC GLOBAL DEFAULT 11 fla_pow_ri │ │ │ │ - 2221: 0015b4e5 3380 FUNC GLOBAL DEFAULT 11 dgbtrf_ │ │ │ │ - 2222: 0043289d 544 FUNC GLOBAL DEFAULT 11 FLA_Copyt_n_blk_var1 │ │ │ │ - 2223: 00369409 3888 FUNC GLOBAL DEFAULT 11 zsteqr_ │ │ │ │ - 2224: 00432abd 544 FUNC GLOBAL DEFAULT 11 FLA_Copyt_n_blk_var2 │ │ │ │ - 2225: 0011d785 568 FUNC GLOBAL DEFAULT 11 cspsvx_ │ │ │ │ - 2226: 003bf779 52 FUNC GLOBAL DEFAULT 11 bl1_dger_blas │ │ │ │ - 2227: 00432cdd 560 FUNC GLOBAL DEFAULT 11 FLA_Copyt_n_blk_var3 │ │ │ │ - 2228: 004528bd 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_blk_var1 │ │ │ │ - 2229: 00432f0d 556 FUNC GLOBAL DEFAULT 11 FLA_Copyt_n_blk_var4 │ │ │ │ - 2230: 00425039 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_task │ │ │ │ - 2231: 00452b39 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_blk_var2 │ │ │ │ - 2232: 00291ba5 1900 FUNC GLOBAL DEFAULT 11 spstf2_ │ │ │ │ - 2233: 003af48d 64 FUNC GLOBAL DEFAULT 11 err__fl │ │ │ │ - 2234: 00452db5 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_blk_var3 │ │ │ │ - 2235: 00453061 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_blk_var4 │ │ │ │ - 2236: 00453305 732 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_blk_var5 │ │ │ │ - 2237: 00540e6d 362 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opt_var1 │ │ │ │ - 2238: 003f5a25 52 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_blis_diag │ │ │ │ - 2239: 00094491 8376 FUNC GLOBAL DEFAULT 11 cbbcsd_ │ │ │ │ - 2240: 004535e1 740 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_blk_var6 │ │ │ │ - 2241: 005415c9 362 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opt_var2 │ │ │ │ - 2242: 00541de5 362 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opt_var3 │ │ │ │ - 2243: 003f3c25 42 FUNC GLOBAL DEFAULT 11 FLA_Init_safe │ │ │ │ - 2244: 00543619 362 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opt_var4 │ │ │ │ - 2245: 003b8b59 174 FUNC GLOBAL DEFAULT 11 bl1_zccopyv │ │ │ │ - 2246: 00542efd 362 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opt_var5 │ │ │ │ - 2247: 0042a6b5 584 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_c_blk_var1 │ │ │ │ - 2248: 0042a8fd 576 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_c_blk_var2 │ │ │ │ - 2249: 00123c55 1766 FUNC GLOBAL DEFAULT 11 cstein_ │ │ │ │ - 2250: 0042ab3d 604 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_c_blk_var3 │ │ │ │ - 2251: 0042aee5 596 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_c_blk_var4 │ │ │ │ - 2252: 002c8d85 9488 FUNC GLOBAL DEFAULT 11 strevc_ │ │ │ │ - 2253: 001a2dc1 260 FUNC GLOBAL DEFAULT 11 dlar2v_ │ │ │ │ - 2254: 006939d4 4 OBJECT GLOBAL DEFAULT 20 flash_spdinv_cntl │ │ │ │ - 2255: 00693768 4 OBJECT GLOBAL DEFAULT 20 flash_syrk_cntl_mm │ │ │ │ - 2256: 00168459 236 FUNC GLOBAL DEFAULT 11 dgesv_ │ │ │ │ - 2257: 0020bd71 174 FUNC GLOBAL DEFAULT 11 ilazlc_ │ │ │ │ - 2258: 00630919 248 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_internal │ │ │ │ - 2259: 003b9e9d 224 FUNC GLOBAL DEFAULT 11 bl1_cscalmr │ │ │ │ - 2260: 0048bfe9 1440 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var1 │ │ │ │ - 2261: 0031b791 1080 FUNC GLOBAL DEFAULT 11 zlacon_ │ │ │ │ - 2262: 0048c589 1476 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var2 │ │ │ │ - 2263: 00405fe1 1048 FUNC GLOBAL DEFAULT 11 FLA_Triangularize │ │ │ │ - 2264: 003c9a15 168 FUNC GLOBAL DEFAULT 11 bl1_zsyr2k_blas │ │ │ │ + 2150: 002394a5 328 FUNC GLOBAL DEFAULT 11 sla_gbrpvgrw_ │ │ │ │ + 2151: 000c9911 568 FUNC GLOBAL DEFAULT 11 chpsvx_ │ │ │ │ + 2152: 003fdbd9 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_cache_size │ │ │ │ + 2153: 003e8459 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_gemv_obj_create │ │ │ │ + 2154: 0044e76d 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_blk_var1 │ │ │ │ + 2155: 0044eca5 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_blk_var2 │ │ │ │ + 2156: 0044ef29 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_blk_var3 │ │ │ │ + 2157: 00406279 56 FUNC GLOBAL DEFAULT 11 FLA_random_double │ │ │ │ + 2158: 003facb1 64 FUNC GLOBAL DEFAULT 11 FLA_Obj_datatype_proj_to_real │ │ │ │ + 2159: 00424255 154 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_task │ │ │ │ + 2160: 003ae39d 28 FUNC GLOBAL DEFAULT 11 hl_le │ │ │ │ + 2161: 0017f985 328 FUNC GLOBAL DEFAULT 11 dlacpy_ │ │ │ │ + 2162: 0044f1d5 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_blk_var4 │ │ │ │ + 2163: 006374b5 668 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var6b │ │ │ │ + 2164: 0044f479 704 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_blk_var5 │ │ │ │ + 2165: 0055d831 288 FUNC GLOBAL DEFAULT 11 FLA_Tevd_compute_scaling_ops │ │ │ │ + 2166: 0044f9e5 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_blk_var6 │ │ │ │ + 2167: 003caa41 180 FUNC GLOBAL DEFAULT 11 bl1_strsm_blas │ │ │ │ + 2168: 0021d719 1536 FUNC GLOBAL DEFAULT 11 sgehrd_ │ │ │ │ + 2169: 003b3501 2776 FUNC GLOBAL DEFAULT 11 rd_ed │ │ │ │ + 2170: 003b7ba9 48 FUNC GLOBAL DEFAULT 11 bl1_sdot │ │ │ │ + 2171: 001d4a49 612 FUNC GLOBAL DEFAULT 11 dpteqr_ │ │ │ │ + 2172: 006938c4 4 OBJECT GLOBAL DEFAULT 20 flash_apcaq2ut_cntl_leaf │ │ │ │ + 2173: 0055e1a1 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_n_opc_var1 │ │ │ │ + 2174: 001b9d91 988 FUNC GLOBAL DEFAULT 11 dlasq6_ │ │ │ │ + 2175: 005bfd01 356 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Ax_opz_var1 │ │ │ │ + 2176: 00393029 6220 FUNC GLOBAL DEFAULT 11 zuncsd2by1_ │ │ │ │ + 2177: 003f2841 86 FUNC GLOBAL DEFAULT 11 FLASH_Obj_flatten │ │ │ │ + 2178: 001f13fd 1352 FUNC GLOBAL DEFAULT 11 dtfttp_ │ │ │ │ + 2179: 00427b79 128 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_task │ │ │ │ + 2180: 003ae3b9 22 FUNC GLOBAL DEFAULT 11 hl_lt │ │ │ │ + 2181: 006939cc 4 OBJECT GLOBAL DEFAULT 20 flash_ttmm_cntl_leaf │ │ │ │ + 2182: 00076465 220 FUNC GLOBAL DEFAULT 11 cpotf2_ │ │ │ │ + 2183: 0026450d 2620 FUNC GLOBAL DEFAULT 11 slar1v_ │ │ │ │ + 2184: 003f5b75 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_netlib_to_flame_diag │ │ │ │ + 2185: 005dccf9 292 FUNC GLOBAL DEFAULT 11 FLA_Fused_UZhu_ZUhu_ops_var1 │ │ │ │ + 2186: 0039f43d 1324 FUNC GLOBAL DEFAULT 11 dorglq_fla │ │ │ │ + 2187: 0028ede5 636 FUNC GLOBAL DEFAULT 11 sppequ_ │ │ │ │ + 2188: 003f5a0d 48 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_blis_uplo │ │ │ │ + 2189: 00266e49 6108 FUNC GLOBAL DEFAULT 11 slaqtr_ │ │ │ │ + 2190: 005135f9 1112 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_blk_var1 │ │ │ │ + 2191: 00423ced 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_task │ │ │ │ + 2192: 00513c09 1128 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_blk_var2 │ │ │ │ + 2193: 005775e1 768 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_recover_tau_submatrix │ │ │ │ + 2194: 001e6111 756 FUNC GLOBAL DEFAULT 11 dsygv_ │ │ │ │ + 2195: 00513a51 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_blk_var3 │ │ │ │ + 2196: 002234b5 392 FUNC GLOBAL DEFAULT 11 sgerq2_ │ │ │ │ + 2197: 00514071 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_blk_var4 │ │ │ │ + 2198: 003aeecd 44 FUNC GLOBAL DEFAULT 11 do_lio │ │ │ │ + 2199: 00693634 4 OBJECT GLOBAL DEFAULT 20 fla_syrk_var5_bsize │ │ │ │ + 2200: 000d47b1 2980 FUNC GLOBAL DEFAULT 11 cla_heamv_ │ │ │ │ + 2201: 003e8b85 48 FUNC GLOBAL DEFAULT 11 FLA_Axpy_cntl_init │ │ │ │ + 2202: 003b92a9 34 FUNC GLOBAL DEFAULT 11 bl1_csscal │ │ │ │ + 2203: 003f5f61 24 FUNC GLOBAL DEFAULT 11 FLA_Obj_nullify │ │ │ │ + 2204: 003e616d 256 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_realify_check │ │ │ │ + 2205: 003c3829 148 FUNC GLOBAL DEFAULT 11 bl1_ssyrk_blas │ │ │ │ + 2206: 0009eb65 420 FUNC GLOBAL DEFAULT 11 cgeqr2p_ │ │ │ │ + 2207: 0051b021 1136 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_blk_var1 │ │ │ │ + 2208: 0052ea45 906 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_ext_opd_var1 │ │ │ │ + 2209: 0007e151 3522 FUNC GLOBAL DEFAULT 11 dgesvd_check │ │ │ │ + 2210: 0051abd9 1096 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_blk_var2 │ │ │ │ + 2211: 0051a865 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_blk_var3 │ │ │ │ + 2212: 0051aa1d 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_blk_var4 │ │ │ │ + 2213: 00074dd9 1544 FUNC GLOBAL DEFAULT 11 sormtr_ │ │ │ │ + 2214: 003e0d19 376 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_extract_diagonals_check │ │ │ │ + 2215: 003cc3e1 80 FUNC GLOBAL DEFAULT 11 bl1_abort_msg │ │ │ │ + 2216: 0019c311 1176 FUNC GLOBAL DEFAULT 11 dlangt_ │ │ │ │ + 2217: 00402c25 692 FUNC GLOBAL DEFAULT 11 FLA_Norm1 │ │ │ │ + 2218: 001bbb95 360 FUNC GLOBAL DEFAULT 11 dlassq_ │ │ │ │ + 2219: 00436b55 1028 FUNC GLOBAL DEFAULT 11 FLA_Gemv_internal │ │ │ │ + 2220: 0040de21 160 FUNC GLOBAL DEFAULT 11 fla_pow_ri │ │ │ │ + 2221: 0015b101 3380 FUNC GLOBAL DEFAULT 11 dgbtrf_ │ │ │ │ + 2222: 004328e5 544 FUNC GLOBAL DEFAULT 11 FLA_Copyt_n_blk_var1 │ │ │ │ + 2223: 00369259 3888 FUNC GLOBAL DEFAULT 11 zsteqr_ │ │ │ │ + 2224: 00432b05 544 FUNC GLOBAL DEFAULT 11 FLA_Copyt_n_blk_var2 │ │ │ │ + 2225: 0011cafd 568 FUNC GLOBAL DEFAULT 11 cspsvx_ │ │ │ │ + 2226: 003bf039 52 FUNC GLOBAL DEFAULT 11 bl1_dger_blas │ │ │ │ + 2227: 00432d25 560 FUNC GLOBAL DEFAULT 11 FLA_Copyt_n_blk_var3 │ │ │ │ + 2228: 00452905 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_blk_var1 │ │ │ │ + 2229: 00432f55 556 FUNC GLOBAL DEFAULT 11 FLA_Copyt_n_blk_var4 │ │ │ │ + 2230: 004250b1 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_task │ │ │ │ + 2231: 00453109 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_blk_var2 │ │ │ │ + 2232: 00292171 1900 FUNC GLOBAL DEFAULT 11 spstf2_ │ │ │ │ + 2233: 003af4cd 64 FUNC GLOBAL DEFAULT 11 err__fl │ │ │ │ + 2234: 00452b81 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_blk_var3 │ │ │ │ + 2235: 00453385 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_blk_var4 │ │ │ │ + 2236: 00452e2d 732 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_blk_var5 │ │ │ │ + 2237: 00540ea5 362 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opt_var1 │ │ │ │ + 2238: 003f5a69 52 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_blis_diag │ │ │ │ + 2239: 000949b5 8376 FUNC GLOBAL DEFAULT 11 cbbcsd_ │ │ │ │ + 2240: 00453b75 740 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_blk_var6 │ │ │ │ + 2241: 00541601 362 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opt_var2 │ │ │ │ + 2242: 00541e1d 362 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opt_var3 │ │ │ │ + 2243: 003f3a3d 42 FUNC GLOBAL DEFAULT 11 FLA_Init_safe │ │ │ │ + 2244: 00543651 362 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opt_var4 │ │ │ │ + 2245: 003b8829 174 FUNC GLOBAL DEFAULT 11 bl1_zccopyv │ │ │ │ + 2246: 005426bd 362 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opt_var5 │ │ │ │ + 2247: 0042a6fd 584 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_c_blk_var1 │ │ │ │ + 2248: 0042a945 576 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_c_blk_var2 │ │ │ │ + 2249: 00122d31 1766 FUNC GLOBAL DEFAULT 11 cstein_ │ │ │ │ + 2250: 0042ab85 604 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_c_blk_var3 │ │ │ │ + 2251: 0042aec9 596 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_c_blk_var4 │ │ │ │ + 2252: 002c8d95 9488 FUNC GLOBAL DEFAULT 11 strevc_ │ │ │ │ + 2253: 001a6cf1 260 FUNC GLOBAL DEFAULT 11 dlar2v_ │ │ │ │ + 2254: 006939a4 4 OBJECT GLOBAL DEFAULT 20 flash_spdinv_cntl │ │ │ │ + 2255: 00693738 4 OBJECT GLOBAL DEFAULT 20 flash_syrk_cntl_mm │ │ │ │ + 2256: 00168979 236 FUNC GLOBAL DEFAULT 11 dgesv_ │ │ │ │ + 2257: 0020bd41 174 FUNC GLOBAL DEFAULT 11 ilazlc_ │ │ │ │ + 2258: 006316c9 248 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_internal │ │ │ │ + 2259: 003bb4f1 224 FUNC GLOBAL DEFAULT 11 bl1_cscalmr │ │ │ │ + 2260: 0048c025 1440 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var1 │ │ │ │ + 2261: 0031ac71 1080 FUNC GLOBAL DEFAULT 11 zlacon_ │ │ │ │ + 2262: 0048c5c5 1476 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var2 │ │ │ │ + 2263: 00405e1d 1048 FUNC GLOBAL DEFAULT 11 FLA_Triangularize │ │ │ │ + 2264: 003c7fe5 168 FUNC GLOBAL DEFAULT 11 bl1_zsyr2k_blas │ │ │ │ 2265: 0006fa4d 604 FUNC GLOBAL DEFAULT 11 dorglq_ │ │ │ │ - 2266: 00427581 176 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_lhfc_task │ │ │ │ - 2267: 0048cb4d 1472 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var3 │ │ │ │ - 2268: 0048d10d 1496 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var4 │ │ │ │ - 2269: 002c7369 2332 FUNC GLOBAL DEFAULT 11 strttf_ │ │ │ │ - 2270: 0048d6e5 1496 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var5 │ │ │ │ - 2271: 00641d89 576 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_l_unb_var1 │ │ │ │ - 2272: 0048dcbd 1476 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var6 │ │ │ │ - 2273: 00241f51 2092 FUNC GLOBAL DEFAULT 11 slaed0_ │ │ │ │ - 2274: 0048e281 1508 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var7 │ │ │ │ - 2275: 0048eadd 1444 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var8 │ │ │ │ - 2276: 00112d99 280 FUNC GLOBAL DEFAULT 11 cposv_ │ │ │ │ - 2277: 0048e865 632 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var9 │ │ │ │ - 2278: 0064d975 692 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_rt_opt_var1 │ │ │ │ - 2279: 006937e8 4 OBJECT GLOBAL DEFAULT 20 fla_chol_var3_bsize_in │ │ │ │ - 2280: 001b4e71 4408 FUNC GLOBAL DEFAULT 11 dlarrv_ │ │ │ │ - 2281: 00423b49 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_task │ │ │ │ - 2282: 0065306d 476 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_opd_var1 │ │ │ │ - 2283: 004994d1 1444 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var1 │ │ │ │ - 2284: 00499a75 1480 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var2 │ │ │ │ - 2285: 0049a03d 1480 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var3 │ │ │ │ - 2286: 003ffda5 1224 FUNC GLOBAL DEFAULT 11 FLASH_Queue_init_tasks │ │ │ │ - 2287: 0049a605 1472 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var4 │ │ │ │ - 2288: 00419aa9 96 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_c_task │ │ │ │ - 2289: 003be2b9 388 FUNC GLOBAL DEFAULT 11 bl1_cdcopymrt │ │ │ │ - 2290: 0049abc5 1476 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var5 │ │ │ │ - 2291: 0049b189 1480 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var6 │ │ │ │ - 2292: 0049b751 1480 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var7 │ │ │ │ - 2293: 0049bf91 1444 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var8 │ │ │ │ - 2294: 00426871 52 FUNC GLOBAL DEFAULT 11 FLA_QR_form_Q_external │ │ │ │ - 2295: 001e3ba9 1784 FUNC GLOBAL DEFAULT 11 dstevx_ │ │ │ │ - 2296: 0049bd19 632 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var9 │ │ │ │ - 2297: 003f5959 60 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_blis_trans │ │ │ │ - 2298: 0022ee5d 640 FUNC GLOBAL DEFAULT 11 sgttrf_ │ │ │ │ - 2299: 0052a761 1724 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_unb_var1 │ │ │ │ - 2300: 0033d9a5 88 FUNC GLOBAL DEFAULT 11 zlarscl2_ │ │ │ │ + 2266: 004275c9 176 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_lhfc_task │ │ │ │ + 2267: 0048d161 1472 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var3 │ │ │ │ + 2268: 0048d721 1496 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var4 │ │ │ │ + 2269: 002c6d59 2332 FUNC GLOBAL DEFAULT 11 strttf_ │ │ │ │ + 2270: 0048cb89 1496 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var5 │ │ │ │ + 2271: 00640d79 576 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_l_unb_var1 │ │ │ │ + 2272: 0048e555 1476 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var6 │ │ │ │ + 2273: 00242219 2092 FUNC GLOBAL DEFAULT 11 slaed0_ │ │ │ │ + 2274: 0048df71 1508 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var7 │ │ │ │ + 2275: 0048eb19 1444 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var8 │ │ │ │ + 2276: 001171e9 280 FUNC GLOBAL DEFAULT 11 cposv_ │ │ │ │ + 2277: 0048dcf9 632 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var9 │ │ │ │ + 2278: 0064d849 692 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_rt_opt_var1 │ │ │ │ + 2279: 006937ac 4 OBJECT GLOBAL DEFAULT 20 fla_chol_var3_bsize_in │ │ │ │ + 2280: 001b47f9 4408 FUNC GLOBAL DEFAULT 11 dlarrv_ │ │ │ │ + 2281: 00423e25 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_task │ │ │ │ + 2282: 0064e201 476 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_opd_var1 │ │ │ │ + 2283: 0049950d 1444 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var1 │ │ │ │ + 2284: 00499ab1 1480 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var2 │ │ │ │ + 2285: 0049a639 1480 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var3 │ │ │ │ + 2286: 003ffc21 1224 FUNC GLOBAL DEFAULT 11 FLASH_Queue_init_tasks │ │ │ │ + 2287: 0049a079 1472 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var4 │ │ │ │ + 2288: 00419c2d 96 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_c_task │ │ │ │ + 2289: 003be6c1 388 FUNC GLOBAL DEFAULT 11 bl1_cdcopymrt │ │ │ │ + 2290: 0049ac01 1476 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var5 │ │ │ │ + 2291: 0049b1c5 1480 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var6 │ │ │ │ + 2292: 0049b78d 1480 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var7 │ │ │ │ + 2293: 0049bfcd 1444 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var8 │ │ │ │ + 2294: 00426939 52 FUNC GLOBAL DEFAULT 11 FLA_QR_form_Q_external │ │ │ │ + 2295: 001e5081 1784 FUNC GLOBAL DEFAULT 11 dstevx_ │ │ │ │ + 2296: 0049bd55 632 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var9 │ │ │ │ + 2297: 003f599d 60 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_blis_trans │ │ │ │ + 2298: 0022f9b1 640 FUNC GLOBAL DEFAULT 11 sgttrf_ │ │ │ │ + 2299: 00529dc5 1724 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_unb_var1 │ │ │ │ + 2300: 0033d115 88 FUNC GLOBAL DEFAULT 11 zlarscl2_ │ │ │ │ 2301: 0006d7d9 2088 FUNC GLOBAL DEFAULT 11 dgebd2_ │ │ │ │ - 2302: 0052a0d1 1680 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_unb_var2 │ │ │ │ - 2303: 00529a79 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_unb_var3 │ │ │ │ + 2302: 0052ac4d 1680 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_unb_var2 │ │ │ │ + 2303: 00529ab5 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_unb_var3 │ │ │ │ 2304: 000d9cc1 400 FUNC GLOBAL DEFAULT 11 clacrt_ │ │ │ │ - 2305: 001f36b1 2312 FUNC GLOBAL DEFAULT 11 dtfttr_ │ │ │ │ - 2306: 003b85f5 22 FUNC GLOBAL DEFAULT 11 bl1_dcopyv │ │ │ │ - 2307: 00529c01 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_unb_var4 │ │ │ │ - 2308: 005509c1 328 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT │ │ │ │ - 2309: 0040224d 120 FUNC GLOBAL DEFAULT 11 FLA_Negate │ │ │ │ - 2310: 002db729 496 FUNC GLOBAL DEFAULT 11 zgeql2_ │ │ │ │ - 2311: 004272a1 52 FUNC GLOBAL DEFAULT 11 FLA_Trinv_unb_external │ │ │ │ - 2312: 001ebba1 2004 FUNC GLOBAL DEFAULT 11 dsytrs_ │ │ │ │ - 2313: 00562801 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opt_var1 │ │ │ │ - 2314: 00693734 4 OBJECT GLOBAL DEFAULT 20 flash_herk_cntl_ip │ │ │ │ - 2315: 00357095 280 FUNC GLOBAL DEFAULT 11 zposv_ │ │ │ │ - 2316: 00562c49 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opt_var2 │ │ │ │ - 2317: 00563211 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opt_var3 │ │ │ │ - 2318: 005637c1 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opt_var4 │ │ │ │ - 2319: 003e8ea1 96 FUNC GLOBAL DEFAULT 11 FLASH_Axpyt_cntl_finalize │ │ │ │ - 2320: 00241801 568 FUNC GLOBAL DEFAULT 11 slaed1_ │ │ │ │ - 2321: 0048bd6d 636 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var10 │ │ │ │ - 2322: 0013153d 3676 FUNC GLOBAL DEFAULT 11 ctbrfs_ │ │ │ │ - 2323: 001b90e9 1916 FUNC GLOBAL DEFAULT 11 dlasdq_ │ │ │ │ - 2324: 002f4821 588 FUNC GLOBAL DEFAULT 11 zhecon_rook_ │ │ │ │ - 2325: 003bced5 270 FUNC GLOBAL DEFAULT 11 bl1_czcopymr │ │ │ │ - 2326: 00278019 720 FUNC GLOBAL DEFAULT 11 slasrt_ │ │ │ │ - 2327: 003bb419 266 FUNC GLOBAL DEFAULT 11 bl1_czcopymt │ │ │ │ - 2328: 00598e35 1284 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il │ │ │ │ - 2329: 006378a5 668 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var9b │ │ │ │ - 2330: 00568329 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opt_var1 │ │ │ │ - 2331: 00568771 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opt_var2 │ │ │ │ - 2332: 001dc411 956 FUNC GLOBAL DEFAULT 11 dsptrd_ │ │ │ │ - 2333: 00568d39 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opt_var3 │ │ │ │ - 2334: 005692d9 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opt_var4 │ │ │ │ - 2335: 0042755d 36 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_task │ │ │ │ - 2336: 0052d535 286 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_converged_opd │ │ │ │ - 2337: 00693a0c 4 OBJECT GLOBAL DEFAULT 20 flash_uddateutinc_var1_bsize │ │ │ │ - 2338: 003d8821 132 FUNC GLOBAL DEFAULT 11 FLA_Shift_pivots_to_check │ │ │ │ + 2305: 001f36cd 2312 FUNC GLOBAL DEFAULT 11 dtfttr_ │ │ │ │ + 2306: 003b82c5 22 FUNC GLOBAL DEFAULT 11 bl1_dcopyv │ │ │ │ + 2307: 00529c3d 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_unb_var4 │ │ │ │ + 2308: 005509f9 328 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT │ │ │ │ + 2309: 00402299 120 FUNC GLOBAL DEFAULT 11 FLA_Negate │ │ │ │ + 2310: 002dc669 496 FUNC GLOBAL DEFAULT 11 zgeql2_ │ │ │ │ + 2311: 00427395 52 FUNC GLOBAL DEFAULT 11 FLA_Trinv_unb_external │ │ │ │ + 2312: 001ebbc1 2004 FUNC GLOBAL DEFAULT 11 dsytrs_ │ │ │ │ + 2313: 0056283d 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opt_var1 │ │ │ │ + 2314: 00693704 4 OBJECT GLOBAL DEFAULT 20 flash_herk_cntl_ip │ │ │ │ + 2315: 0035666d 280 FUNC GLOBAL DEFAULT 11 zposv_ │ │ │ │ + 2316: 00562c85 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opt_var2 │ │ │ │ + 2317: 00563535 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opt_var3 │ │ │ │ + 2318: 00563ae5 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opt_var4 │ │ │ │ + 2319: 003e8ee9 96 FUNC GLOBAL DEFAULT 11 FLASH_Axpyt_cntl_finalize │ │ │ │ + 2320: 0024180d 568 FUNC GLOBAL DEFAULT 11 slaed1_ │ │ │ │ + 2321: 0048bda9 636 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var10 │ │ │ │ + 2322: 00131f69 3676 FUNC GLOBAL DEFAULT 11 ctbrfs_ │ │ │ │ + 2323: 001b7b69 1916 FUNC GLOBAL DEFAULT 11 dlasdq_ │ │ │ │ + 2324: 002f4ef5 588 FUNC GLOBAL DEFAULT 11 zhecon_rook_ │ │ │ │ + 2325: 003bc9a5 270 FUNC GLOBAL DEFAULT 11 bl1_czcopymr │ │ │ │ + 2326: 00278021 720 FUNC GLOBAL DEFAULT 11 slasrt_ │ │ │ │ + 2327: 003bace1 266 FUNC GLOBAL DEFAULT 11 bl1_czcopymt │ │ │ │ + 2328: 0059b9c1 1284 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il │ │ │ │ + 2329: 00636915 668 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var9b │ │ │ │ + 2330: 00568a99 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opt_var1 │ │ │ │ + 2331: 00567f4d 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opt_var2 │ │ │ │ + 2332: 001dc435 956 FUNC GLOBAL DEFAULT 11 dsptrd_ │ │ │ │ + 2333: 00569355 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opt_var3 │ │ │ │ + 2334: 005698f5 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opt_var4 │ │ │ │ + 2335: 004275a5 36 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_task │ │ │ │ + 2336: 0052d56d 286 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_converged_opd │ │ │ │ + 2337: 006939d0 4 OBJECT GLOBAL DEFAULT 20 flash_uddateutinc_var1_bsize │ │ │ │ + 2338: 003d8869 132 FUNC GLOBAL DEFAULT 11 FLA_Shift_pivots_to_check │ │ │ │ 2339: 000c011d 1344 FUNC GLOBAL DEFAULT 11 chetrd_ │ │ │ │ - 2340: 005996a5 1284 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu │ │ │ │ - 2341: 0041df49 480 FUNC GLOBAL DEFAULT 11 FLA_Trmvsx_external │ │ │ │ - 2342: 003b75f9 132 FUNC GLOBAL DEFAULT 11 bl1_sdot2s │ │ │ │ - 2343: 003aca85 250 FUNC GLOBAL DEFAULT 11 ieeeck_ │ │ │ │ - 2344: 00427a25 36 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_task │ │ │ │ - 2345: 00630141 878 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fc_opt_var1 │ │ │ │ - 2346: 00514521 1692 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_unb_var1 │ │ │ │ - 2347: 003f65a9 112 FUNC GLOBAL DEFAULT 11 FLA_Obj_attach_buffer │ │ │ │ - 2348: 003cb9d1 4 FUNC GLOBAL DEFAULT 11 bl1_sdotaxpy │ │ │ │ - 2349: 004199e9 96 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_n_task │ │ │ │ - 2350: 00514bbd 1632 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_unb_var2 │ │ │ │ - 2351: 00552a19 1116 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_blk_var1 │ │ │ │ - 2352: 002afe89 1928 FUNC GLOBAL DEFAULT 11 stgexc_ │ │ │ │ - 2353: 005141f1 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_unb_var3 │ │ │ │ - 2354: 00552e75 1624 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_blk_var2 │ │ │ │ - 2355: 00514389 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_unb_var4 │ │ │ │ - 2356: 005534cd 1356 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_blk_var3 │ │ │ │ - 2357: 003cfb11 90 FUNC GLOBAL DEFAULT 11 bl1_dewscalv │ │ │ │ - 2358: 003aa839 856 FUNC GLOBAL DEFAULT 11 sorgtr_fla │ │ │ │ - 2359: 0069376c 4 OBJECT GLOBAL DEFAULT 20 flash_syrk_cntl_op │ │ │ │ - 2360: 0052d41d 280 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_converged_ops │ │ │ │ - 2361: 004253cd 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_task │ │ │ │ - 2362: 0052f11d 906 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_ext_opz_var1 │ │ │ │ - 2363: 006921d8 4 OBJECT GLOBAL DEFAULT 20 f__revloc │ │ │ │ - 2364: 003f0a75 486 FUNC GLOBAL DEFAULT 11 FLASH_Part_create_2x1 │ │ │ │ - 2365: 003f0e45 712 FUNC GLOBAL DEFAULT 11 FLASH_Part_create_2x2 │ │ │ │ - 2366: 0051b785 1692 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_unb_var1 │ │ │ │ - 2367: 0051be21 1604 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_unb_var2 │ │ │ │ - 2368: 006934ec 4 OBJECT GLOBAL DEFAULT 20 flash_axpyt_bsize │ │ │ │ - 2369: 003bf865 52 FUNC GLOBAL DEFAULT 11 bl1_cgerc_blas │ │ │ │ - 2370: 003b9601 240 FUNC GLOBAL DEFAULT 11 bl1_sscalm │ │ │ │ - 2371: 003ec355 84 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_cntl_finalize │ │ │ │ - 2372: 0051b455 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_unb_var3 │ │ │ │ - 2373: 0024837d 2560 FUNC GLOBAL DEFAULT 11 slaed2_ │ │ │ │ - 2374: 0051b5ed 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_unb_var4 │ │ │ │ - 2375: 001ce8ed 544 FUNC GLOBAL DEFAULT 11 dpbtrs_ │ │ │ │ - 2376: 0037e02d 1684 FUNC GLOBAL DEFAULT 11 ztpmqrt_ │ │ │ │ - 2377: 005382f1 264 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opd_var1 │ │ │ │ - 2378: 00556185 620 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc_create_hier_matrices │ │ │ │ - 2379: 0063989d 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var3b │ │ │ │ - 2380: 00538cbd 316 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opd_var2 │ │ │ │ - 2381: 003ae7e5 20 FUNC GLOBAL DEFAULT 11 pow_ri │ │ │ │ - 2382: 00537dd9 208 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opd_var3 │ │ │ │ - 2383: 004538c5 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_unb_var1 │ │ │ │ - 2384: 003b92f1 70 FUNC GLOBAL DEFAULT 11 bl1_sscalv │ │ │ │ - 2385: 00290f2d 208 FUNC GLOBAL DEFAULT 11 sptsv_ │ │ │ │ - 2386: 00453b4d 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_unb_var2 │ │ │ │ - 2387: 006935b8 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mp_pb │ │ │ │ - 2388: 00453dd9 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_unb_var3 │ │ │ │ - 2389: 0045409d 712 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_unb_var4 │ │ │ │ - 2390: 002e2751 940 FUNC GLOBAL DEFAULT 11 zgeqrf_ │ │ │ │ - 2391: 00454365 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_unb_var5 │ │ │ │ - 2392: 004545dd 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_unb_var6 │ │ │ │ - 2393: 002da909 3616 FUNC GLOBAL DEFAULT 11 zgeevx_ │ │ │ │ - 2394: 001191bd 468 FUNC GLOBAL DEFAULT 11 cpptrs_ │ │ │ │ - 2395: 002b1e05 3018 FUNC GLOBAL DEFAULT 11 stgsja_ │ │ │ │ - 2396: 003b1429 42 FUNC GLOBAL DEFAULT 11 bl1_caxpy │ │ │ │ - 2397: 0019410d 1408 FUNC GLOBAL DEFAULT 11 dlagtm_ │ │ │ │ - 2398: 003eef25 360 FUNC GLOBAL DEFAULT 11 FLASH_Axpy_buffer_to_hier │ │ │ │ - 2399: 0033d9fd 5780 FUNC GLOBAL DEFAULT 11 zlarfb_ │ │ │ │ - 2400: 003e9919 420 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cntl_finalize │ │ │ │ - 2401: 003d0711 124 FUNC GLOBAL DEFAULT 11 bl1_zfree_saved_contigmsr │ │ │ │ - 2402: 00222a1d 520 FUNC GLOBAL DEFAULT 11 sgeqrt_ │ │ │ │ + 2340: 0059bec5 1284 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu │ │ │ │ + 2341: 0041e289 480 FUNC GLOBAL DEFAULT 11 FLA_Trmvsx_external │ │ │ │ + 2342: 003b7641 132 FUNC GLOBAL DEFAULT 11 bl1_sdot2s │ │ │ │ + 2343: 003acac5 250 FUNC GLOBAL DEFAULT 11 ieeeck_ │ │ │ │ + 2344: 00427df1 36 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_task │ │ │ │ + 2345: 0062faa1 878 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fc_opt_var1 │ │ │ │ + 2346: 005149ed 1692 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_unb_var1 │ │ │ │ + 2347: 003f65f1 112 FUNC GLOBAL DEFAULT 11 FLA_Obj_attach_buffer │ │ │ │ + 2348: 003cc111 4 FUNC GLOBAL DEFAULT 11 bl1_sdotaxpy │ │ │ │ + 2349: 00419b6d 96 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_n_task │ │ │ │ + 2350: 00515691 1632 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_unb_var2 │ │ │ │ + 2351: 00552a51 1116 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_blk_var1 │ │ │ │ + 2352: 002afe99 1928 FUNC GLOBAL DEFAULT 11 stgexc_ │ │ │ │ + 2353: 0051422d 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_unb_var3 │ │ │ │ + 2354: 005533f9 1624 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_blk_var2 │ │ │ │ + 2355: 00515cf1 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_unb_var4 │ │ │ │ + 2356: 00552ead 1356 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_blk_var3 │ │ │ │ + 2357: 003cf9e9 90 FUNC GLOBAL DEFAULT 11 bl1_dewscalv │ │ │ │ + 2358: 003aa879 856 FUNC GLOBAL DEFAULT 11 sorgtr_fla │ │ │ │ + 2359: 0069373c 4 OBJECT GLOBAL DEFAULT 20 flash_syrk_cntl_op │ │ │ │ + 2360: 0052d455 280 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_converged_ops │ │ │ │ + 2361: 004259f1 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_task │ │ │ │ + 2362: 0052f155 906 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_ext_opz_var1 │ │ │ │ + 2363: 006921a8 4 OBJECT GLOBAL DEFAULT 20 f__revloc │ │ │ │ + 2364: 003f0b9d 486 FUNC GLOBAL DEFAULT 11 FLASH_Part_create_2x1 │ │ │ │ + 2365: 003f0f6d 712 FUNC GLOBAL DEFAULT 11 FLASH_Part_create_2x2 │ │ │ │ + 2366: 0051b491 1692 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_unb_var1 │ │ │ │ + 2367: 0051bcc5 1604 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_unb_var2 │ │ │ │ + 2368: 006934bc 4 OBJECT GLOBAL DEFAULT 20 flash_axpyt_bsize │ │ │ │ + 2369: 003bf125 52 FUNC GLOBAL DEFAULT 11 bl1_cgerc_blas │ │ │ │ + 2370: 003b93d9 240 FUNC GLOBAL DEFAULT 11 bl1_sscalm │ │ │ │ + 2371: 003ec2ad 84 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_cntl_finalize │ │ │ │ + 2372: 0051cd99 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_unb_var3 │ │ │ │ + 2373: 00243209 2560 FUNC GLOBAL DEFAULT 11 slaed2_ │ │ │ │ + 2374: 0051bb2d 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_unb_var4 │ │ │ │ + 2375: 001ce905 544 FUNC GLOBAL DEFAULT 11 dpbtrs_ │ │ │ │ + 2376: 0037d301 1684 FUNC GLOBAL DEFAULT 11 ztpmqrt_ │ │ │ │ + 2377: 00537799 264 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opd_var1 │ │ │ │ + 2378: 00556545 620 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc_create_hier_matrices │ │ │ │ + 2379: 00639085 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var3b │ │ │ │ + 2380: 00538095 316 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opd_var2 │ │ │ │ + 2381: 003ae825 20 FUNC GLOBAL DEFAULT 11 pow_ri │ │ │ │ + 2382: 005386a9 208 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opd_var3 │ │ │ │ + 2383: 00453629 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_unb_var1 │ │ │ │ + 2384: 003bb005 70 FUNC GLOBAL DEFAULT 11 bl1_sscalv │ │ │ │ + 2385: 00290f35 208 FUNC GLOBAL DEFAULT 11 sptsv_ │ │ │ │ + 2386: 00453e59 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_unb_var2 │ │ │ │ + 2387: 00693588 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mp_pb │ │ │ │ + 2388: 004538b1 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_unb_var3 │ │ │ │ + 2389: 004540e5 712 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_unb_var4 │ │ │ │ + 2390: 002e23b9 940 FUNC GLOBAL DEFAULT 11 zgeqrf_ │ │ │ │ + 2391: 004543ad 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_unb_var5 │ │ │ │ + 2392: 00454625 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_unb_var6 │ │ │ │ + 2393: 002d9e59 3616 FUNC GLOBAL DEFAULT 11 zgeevx_ │ │ │ │ + 2394: 00119fe5 468 FUNC GLOBAL DEFAULT 11 cpptrs_ │ │ │ │ + 2395: 002b0621 3018 FUNC GLOBAL DEFAULT 11 stgsja_ │ │ │ │ + 2396: 003b59c9 42 FUNC GLOBAL DEFAULT 11 bl1_caxpy │ │ │ │ + 2397: 00194125 1408 FUNC GLOBAL DEFAULT 11 dlagtm_ │ │ │ │ + 2398: 003ee98d 360 FUNC GLOBAL DEFAULT 11 FLASH_Axpy_buffer_to_hier │ │ │ │ + 2399: 0033d16d 5780 FUNC GLOBAL DEFAULT 11 zlarfb_ │ │ │ │ + 2400: 003e9981 420 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cntl_finalize │ │ │ │ + 2401: 003cff29 124 FUNC GLOBAL DEFAULT 11 bl1_zfree_saved_contigmsr │ │ │ │ + 2402: 002225b1 520 FUNC GLOBAL DEFAULT 11 sgeqrt_ │ │ │ │ 2403: 0006ef59 1100 FUNC GLOBAL DEFAULT 11 ssytd2_ │ │ │ │ - 2404: 0014977d 908 FUNC GLOBAL DEFAULT 11 cungl2_ │ │ │ │ - 2405: 00693960 4 OBJECT GLOBAL DEFAULT 20 flash_chol_cntl │ │ │ │ - 2406: 003f6a8d 92 FUNC GLOBAL DEFAULT 11 FLA_Check_comparable_object │ │ │ │ - 2407: 000773b1 316 FUNC GLOBAL DEFAULT 11 cgeqp3_check │ │ │ │ - 2408: 003eb4cd 24 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_cntl_finalize │ │ │ │ - 2409: 003ddb1d 332 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_internal_check │ │ │ │ - 2410: 003e6999 56 FUNC GLOBAL DEFAULT 11 FLA_Trinv_internal_check │ │ │ │ - 2411: 000a5359 3036 FUNC GLOBAL DEFAULT 11 cggesx_ │ │ │ │ - 2412: 003d0839 134 FUNC GLOBAL DEFAULT 11 bl1_zinvert2s │ │ │ │ - 2413: 003ec28d 84 FUNC GLOBAL DEFAULT 11 FLA_Sylv_cntl_finalize │ │ │ │ - 2414: 000ec945 4048 FUNC GLOBAL DEFAULT 11 clalsa_ │ │ │ │ - 2415: 005c5cc5 618 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opt_var1 │ │ │ │ - 2416: 000c7c29 608 FUNC GLOBAL DEFAULT 11 chpgv_ │ │ │ │ - 2417: 005c878d 618 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opt_var2 │ │ │ │ - 2418: 003acda9 54 FUNC GLOBAL DEFAULT 11 smaxloc_ │ │ │ │ - 2419: 005ceab1 618 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opt_var3 │ │ │ │ - 2420: 003edd75 84 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_conf_to_flat_check │ │ │ │ - 2421: 005d33b9 1132 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opt_var4 │ │ │ │ - 2422: 005cff79 1132 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opt_var5 │ │ │ │ - 2423: 003aea15 8 FUNC GLOBAL DEFAULT 11 d_sin │ │ │ │ - 2424: 003f37dd 84 FUNC GLOBAL DEFAULT 11 FLA_Blocksize_extract │ │ │ │ - 2425: 006534c9 626 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_opz_var1 │ │ │ │ - 2426: 00693538 4 OBJECT GLOBAL DEFAULT 20 flash_scal_cntl_lr │ │ │ │ - 2427: 003e62fd 196 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_recover_tau_check │ │ │ │ - 2428: 00241a39 1300 FUNC GLOBAL DEFAULT 11 slaed3_ │ │ │ │ - 2429: 0054d7bd 1100 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_blk_var1 │ │ │ │ - 2430: 003a6095 872 FUNC GLOBAL DEFAULT 11 sorm2r_fla │ │ │ │ - 2431: 003cae55 840 FUNC GLOBAL DEFAULT 11 bl1_ctrsm │ │ │ │ - 2432: 003e8109 46 FUNC GLOBAL DEFAULT 11 FLA_Cntl_trsm_obj_create │ │ │ │ - 2433: 0063601d 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var1 │ │ │ │ - 2434: 0054dc09 1648 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_blk_var2 │ │ │ │ - 2435: 0029125d 1840 FUNC GLOBAL DEFAULT 11 spprfs_ │ │ │ │ - 2436: 00638f55 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var2 │ │ │ │ - 2437: 0054e279 1352 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_blk_var3 │ │ │ │ - 2438: 00693648 4 OBJECT GLOBAL DEFAULT 20 fla_symm_cntl_blas │ │ │ │ - 2439: 0063937d 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var3 │ │ │ │ - 2440: 001df911 2620 FUNC GLOBAL DEFAULT 11 dsptrf_ │ │ │ │ - 2441: 0010ca25 304 FUNC GLOBAL DEFAULT 11 cpbsv_ │ │ │ │ - 2442: 006428e1 328 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_r_ops_var1 │ │ │ │ - 2443: 00675519 116 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_inc_lhfc │ │ │ │ - 2444: 00292311 412 FUNC GLOBAL DEFAULT 11 spttrs_ │ │ │ │ - 2445: 00639b6d 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var6 │ │ │ │ - 2446: 003d9af9 164 FUNC GLOBAL DEFAULT 11 FLA_Copyt_internal_check │ │ │ │ - 2447: 0040ae71 156 FUNC GLOBAL DEFAULT 11 FLA_Pythag2_opd │ │ │ │ - 2448: 003ce631 202 FUNC GLOBAL DEFAULT 11 bl1_zapdiagmv │ │ │ │ - 2449: 00419709 76 FUNC GLOBAL DEFAULT 11 FLA_Inv_scal │ │ │ │ - 2450: 000c4b45 30 FUNC GLOBAL DEFAULT 11 chla_transtype_ │ │ │ │ - 2451: 003b8665 88 FUNC GLOBAL DEFAULT 11 bl1_zcopyv │ │ │ │ - 2452: 0063a725 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var9 │ │ │ │ - 2453: 003c250d 316 FUNC GLOBAL DEFAULT 11 bl1_ctrsv │ │ │ │ + 2404: 00149335 908 FUNC GLOBAL DEFAULT 11 cungl2_ │ │ │ │ + 2405: 00693948 4 OBJECT GLOBAL DEFAULT 20 flash_chol_cntl │ │ │ │ + 2406: 003f7875 92 FUNC GLOBAL DEFAULT 11 FLA_Check_comparable_object │ │ │ │ + 2407: 00077b35 316 FUNC GLOBAL DEFAULT 11 cgeqp3_check │ │ │ │ + 2408: 003eb515 24 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_cntl_finalize │ │ │ │ + 2409: 003ddd91 332 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_internal_check │ │ │ │ + 2410: 003e69e1 56 FUNC GLOBAL DEFAULT 11 FLA_Trinv_internal_check │ │ │ │ + 2411: 000a588d 3036 FUNC GLOBAL DEFAULT 11 cggesx_ │ │ │ │ + 2412: 003d0881 134 FUNC GLOBAL DEFAULT 11 bl1_zinvert2s │ │ │ │ + 2413: 003ec1e5 84 FUNC GLOBAL DEFAULT 11 FLA_Sylv_cntl_finalize │ │ │ │ + 2414: 000ebd21 4048 FUNC GLOBAL DEFAULT 11 clalsa_ │ │ │ │ + 2415: 005c5cfd 618 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opt_var1 │ │ │ │ + 2416: 000c7809 608 FUNC GLOBAL DEFAULT 11 chpgv_ │ │ │ │ + 2417: 005ca451 618 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opt_var2 │ │ │ │ + 2418: 003acde5 54 FUNC GLOBAL DEFAULT 11 smaxloc_ │ │ │ │ + 2419: 005d0251 618 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opt_var3 │ │ │ │ + 2420: 003eddbd 84 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_conf_to_flat_check │ │ │ │ + 2421: 005d3319 1132 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opt_var4 │ │ │ │ + 2422: 005cb919 1132 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opt_var5 │ │ │ │ + 2423: 003aeba5 8 FUNC GLOBAL DEFAULT 11 d_sin │ │ │ │ + 2424: 003f35f9 84 FUNC GLOBAL DEFAULT 11 FLA_Blocksize_extract │ │ │ │ + 2425: 0064e65d 626 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_opz_var1 │ │ │ │ + 2426: 00693508 4 OBJECT GLOBAL DEFAULT 20 flash_scal_cntl_lr │ │ │ │ + 2427: 003e6499 196 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_recover_tau_check │ │ │ │ + 2428: 00241d05 1300 FUNC GLOBAL DEFAULT 11 slaed3_ │ │ │ │ + 2429: 0054d7f5 1100 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_blk_var1 │ │ │ │ + 2430: 003a60d1 872 FUNC GLOBAL DEFAULT 11 sorm2r_fla │ │ │ │ + 2431: 003cb0bd 840 FUNC GLOBAL DEFAULT 11 bl1_ctrsm │ │ │ │ + 2432: 003e80f9 46 FUNC GLOBAL DEFAULT 11 FLA_Cntl_trsm_obj_create │ │ │ │ + 2433: 00637751 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var1 │ │ │ │ + 2434: 0054dc41 1648 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_blk_var2 │ │ │ │ + 2435: 00291005 1840 FUNC GLOBAL DEFAULT 11 spprfs_ │ │ │ │ + 2436: 0063977d 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var2 │ │ │ │ + 2437: 0054e2b1 1352 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_blk_var3 │ │ │ │ + 2438: 00693618 4 OBJECT GLOBAL DEFAULT 20 fla_symm_cntl_blas │ │ │ │ + 2439: 00639355 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var3 │ │ │ │ + 2440: 001df931 2620 FUNC GLOBAL DEFAULT 11 dsptrf_ │ │ │ │ + 2441: 0010dee1 304 FUNC GLOBAL DEFAULT 11 cpbsv_ │ │ │ │ + 2442: 00642919 328 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_r_ops_var1 │ │ │ │ + 2443: 00674bf5 116 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_inc_lhfc │ │ │ │ + 2444: 00291bad 412 FUNC GLOBAL DEFAULT 11 spttrs_ │ │ │ │ + 2445: 00639f6d 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var6 │ │ │ │ + 2446: 003d9d09 164 FUNC GLOBAL DEFAULT 11 FLA_Copyt_internal_check │ │ │ │ + 2447: 0040a2e5 156 FUNC GLOBAL DEFAULT 11 FLA_Pythag2_opd │ │ │ │ + 2448: 003ce899 202 FUNC GLOBAL DEFAULT 11 bl1_zapdiagmv │ │ │ │ + 2449: 004196ed 76 FUNC GLOBAL DEFAULT 11 FLA_Inv_scal │ │ │ │ + 2450: 000c37c5 30 FUNC GLOBAL DEFAULT 11 chla_transtype_ │ │ │ │ + 2451: 003b8335 88 FUNC GLOBAL DEFAULT 11 bl1_zcopyv │ │ │ │ + 2452: 0063a395 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var9 │ │ │ │ + 2453: 003c2555 316 FUNC GLOBAL DEFAULT 11 bl1_ctrsv │ │ │ │ 2454: 000a1215 924 FUNC GLOBAL DEFAULT 11 cgeqrt2_ │ │ │ │ 2455: 0006e0d5 212 FUNC GLOBAL DEFAULT 11 dlauum_ │ │ │ │ - 2456: 003fa149 332 FUNC GLOBAL DEFAULT 11 FLA_Absolute_value │ │ │ │ - 2457: 004db4d1 712 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var10 │ │ │ │ + 2456: 003fa571 332 FUNC GLOBAL DEFAULT 11 FLA_Absolute_value │ │ │ │ + 2457: 004db50d 712 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var10 │ │ │ │ 2458: 000bfd99 900 FUNC GLOBAL DEFAULT 11 chetrf_ │ │ │ │ - 2459: 00106e85 5220 FUNC GLOBAL DEFAULT 11 clasyf_ │ │ │ │ - 2460: 003e3539 156 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_internal_check │ │ │ │ - 2461: 0041e935 98 FUNC GLOBAL DEFAULT 11 FLA_Her │ │ │ │ - 2462: 00643725 184 FUNC GLOBAL DEFAULT 11 FLASH_Apply_pivots │ │ │ │ - 2463: 0069395c 4 OBJECT GLOBAL DEFAULT 20 flash_chol_bsize │ │ │ │ - 2464: 00693930 4 OBJECT GLOBAL DEFAULT 20 flash_apqutinc_var1_bsize │ │ │ │ - 2465: 0030a0d5 608 FUNC GLOBAL DEFAULT 11 zhpgv_ │ │ │ │ - 2466: 0040adc9 166 FUNC GLOBAL DEFAULT 11 FLA_Pythag2_ops │ │ │ │ - 2467: 003d10f9 320 FUNC GLOBAL DEFAULT 11 bl1_cmaxabsm │ │ │ │ - 2468: 003cf3c5 112 FUNC GLOBAL DEFAULT 11 bl1_zfree_saved_contigmr │ │ │ │ - 2469: 0019b179 3696 FUNC GLOBAL DEFAULT 11 dlahqr_ │ │ │ │ - 2470: 003d2395 86 FUNC GLOBAL DEFAULT 11 bl1_csetdiag │ │ │ │ - 2471: 003d8191 132 FUNC GLOBAL DEFAULT 11 FLA_Random_symm_matrix_check │ │ │ │ - 2472: 003f7e15 70 FUNC GLOBAL DEFAULT 11 FLA_Check_attempted_repart_2x1 │ │ │ │ - 2473: 0069385c 4 OBJECT GLOBAL DEFAULT 20 fla_lyap_cntl │ │ │ │ - 2474: 003f7db1 98 FUNC GLOBAL DEFAULT 11 FLA_Check_attempted_repart_2x2 │ │ │ │ - 2475: 0006ba69 316 FUNC GLOBAL DEFAULT 11 ssygs2_ │ │ │ │ - 2476: 003f692d 58 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_object_datatype │ │ │ │ - 2477: 00429ec5 840 FUNC GLOBAL DEFAULT 11 FLA_Axpy_internal │ │ │ │ - 2478: 003b9cf5 212 FUNC GLOBAL DEFAULT 11 bl1_dscalmr │ │ │ │ - 2479: 00693840 4 OBJECT GLOBAL DEFAULT 20 fla_lu_piv_var5_bsize_in │ │ │ │ - 2480: 003d1681 334 FUNC GLOBAL DEFAULT 11 bl1_cmaxabsv │ │ │ │ - 2481: 003f7ec5 190 FUNC GLOBAL DEFAULT 11 FLA_Check_matrix_strides │ │ │ │ - 2482: 0024e085 6168 FUNC GLOBAL DEFAULT 11 slaed4_ │ │ │ │ - 2483: 0042868d 128 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_task │ │ │ │ - 2484: 00080e95 308 FUNC GLOBAL DEFAULT 11 sgebrd_check │ │ │ │ - 2485: 003f2e01 216 FUNC GLOBAL DEFAULT 11 FLASH_Obj_attach_buffer │ │ │ │ - 2486: 001b7051 392 FUNC GLOBAL DEFAULT 11 dlasdt_ │ │ │ │ - 2487: 003dab09 56 FUNC GLOBAL DEFAULT 11 FLA_Scalr_internal_check │ │ │ │ - 2488: 003ae9a9 28 FUNC GLOBAL DEFAULT 11 h_sign │ │ │ │ - 2489: 0034ffc9 304 FUNC GLOBAL DEFAULT 11 zpbsv_ │ │ │ │ - 2490: 0035f961 560 FUNC GLOBAL DEFAULT 11 zpttrf_ │ │ │ │ - 2491: 0023a7dd 1520 FUNC GLOBAL DEFAULT 11 sla_porcond_ │ │ │ │ - 2492: 003cd9d1 10 FUNC GLOBAL DEFAULT 11 bl1_zallocm │ │ │ │ - 2493: 002ce325 920 FUNC GLOBAL DEFAULT 11 zgebak_ │ │ │ │ - 2494: 005722a1 1524 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_blk_var1 │ │ │ │ - 2495: 00571f1d 900 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_blk_var2 │ │ │ │ - 2496: 001d8e89 1372 FUNC GLOBAL DEFAULT 11 dsgesv_ │ │ │ │ - 2497: 003cda05 6 FUNC GLOBAL DEFAULT 11 bl1_zallocv │ │ │ │ - 2498: 000a15b1 1304 FUNC GLOBAL DEFAULT 11 cgeqrt3_ │ │ │ │ - 2499: 0025b349 292 FUNC GLOBAL DEFAULT 11 slapy2_ │ │ │ │ - 2500: 00118a25 1944 FUNC GLOBAL DEFAULT 11 cposvx_ │ │ │ │ - 2501: 003ebb15 276 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_cntl_init │ │ │ │ - 2502: 0019caa1 1340 FUNC GLOBAL DEFAULT 11 dlansb_ │ │ │ │ - 2503: 0040a269 480 FUNC GLOBAL DEFAULT 11 FLA_Househ3UD_UT_opc │ │ │ │ - 2504: 00631919 1888 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_internal │ │ │ │ - 2505: 0040a0c9 416 FUNC GLOBAL DEFAULT 11 FLA_Househ3UD_UT_opd │ │ │ │ - 2506: 00554fdd 880 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_unb_var1 │ │ │ │ - 2507: 003ed771 204 FUNC GLOBAL DEFAULT 11 FLASH_Sylv_cntl_init │ │ │ │ - 2508: 00555ab9 1472 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_unb_var2 │ │ │ │ - 2509: 0025463d 1608 FUNC GLOBAL DEFAULT 11 slahr2_ │ │ │ │ - 2510: 001268c9 2440 FUNC GLOBAL DEFAULT 11 csymv_ │ │ │ │ - 2511: 003ad241 40 FUNC GLOBAL DEFAULT 11 d_dim │ │ │ │ - 2512: 002257d9 700 FUNC GLOBAL DEFAULT 11 sgesc2_ │ │ │ │ - 2513: 0033789d 3256 FUNC GLOBAL DEFAULT 11 zlaqr0_ │ │ │ │ - 2514: 0069372c 4 OBJECT GLOBAL DEFAULT 20 flash_herk_cntl_mm │ │ │ │ - 2515: 00637b41 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var3b │ │ │ │ - 2516: 003cde45 50 FUNC GLOBAL DEFAULT 11 bl1_c1h │ │ │ │ - 2517: 003ebe29 168 FUNC GLOBAL DEFAULT 11 FLA_Lyap_cntl_init │ │ │ │ - 2518: 003e266d 56 FUNC GLOBAL DEFAULT 11 FLA_Chol_internal_check │ │ │ │ - 2519: 00576a11 1344 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_l_extract_diagonals │ │ │ │ - 2520: 003e778d 268 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_check │ │ │ │ - 2521: 00538519 292 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opz_var1 │ │ │ │ - 2522: 0010f5dd 6180 FUNC GLOBAL DEFAULT 11 clatrs_ │ │ │ │ - 2523: 00538f4d 344 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opz_var2 │ │ │ │ - 2524: 0011d9bd 1952 FUNC GLOBAL DEFAULT 11 cptts2_ │ │ │ │ - 2525: 00537f95 244 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opz_var3 │ │ │ │ - 2526: 002480bd 702 FUNC GLOBAL DEFAULT 11 slaed5_ │ │ │ │ - 2527: 00409f29 416 FUNC GLOBAL DEFAULT 11 FLA_Househ3UD_UT_ops │ │ │ │ - 2528: 004ce301 1596 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var1 │ │ │ │ - 2529: 003c7b31 156 FUNC GLOBAL DEFAULT 11 bl1_ssymm_blas │ │ │ │ - 2530: 004cec05 1592 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var2 │ │ │ │ - 2531: 003a51e9 1304 FUNC GLOBAL DEFAULT 11 dorgqr_fla │ │ │ │ - 2532: 004cf23d 1592 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var3 │ │ │ │ - 2533: 004cf875 1608 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var4 │ │ │ │ - 2534: 0056f489 876 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_blk_var1 │ │ │ │ - 2535: 0056f7f5 1028 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_blk_var2 │ │ │ │ - 2536: 004cfebd 1604 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var5 │ │ │ │ - 2537: 0029548d 1680 FUNC GLOBAL DEFAULT 11 ssbgvx_ │ │ │ │ - 2538: 0063a08d 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var6b │ │ │ │ - 2539: 004d0501 1584 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var6 │ │ │ │ - 2540: 0056fbf9 896 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_blk_var3 │ │ │ │ - 2541: 004d0b31 1584 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var7 │ │ │ │ - 2542: 002d2eb9 1936 FUNC GLOBAL DEFAULT 11 zgebal_ │ │ │ │ - 2543: 006939c0 4 OBJECT GLOBAL DEFAULT 20 flash_qrut_cntl │ │ │ │ - 2544: 004d1425 1592 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var8 │ │ │ │ - 2545: 0008567d 244 FUNC GLOBAL DEFAULT 11 ssygs2_check │ │ │ │ - 2546: 0040a449 484 FUNC GLOBAL DEFAULT 11 FLA_Househ3UD_UT_opz │ │ │ │ - 2547: 003cce59 84 FUNC GLOBAL DEFAULT 11 bl1_param_map_to_netlib_trans │ │ │ │ - 2548: 004d1161 708 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var9 │ │ │ │ - 2549: 003c0dc5 200 FUNC GLOBAL DEFAULT 11 bl1_zsyr_blas │ │ │ │ - 2550: 003ecdb5 68 FUNC GLOBAL DEFAULT 11 FLASH_CAQR2_UT_cntl_finalize │ │ │ │ - 2551: 003e8f01 120 FUNC GLOBAL DEFAULT 11 FLASH_Copy_cntl_init │ │ │ │ - 2552: 004db799 1612 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var1 │ │ │ │ - 2553: 004dbde5 1604 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var2 │ │ │ │ - 2554: 0054b7bd 2224 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_unb_var1 │ │ │ │ - 2555: 0025bfbd 246 FUNC GLOBAL DEFAULT 11 slapy3_ │ │ │ │ - 2556: 000f8639 1216 FUNC GLOBAL DEFAULT 11 clarfgp_ │ │ │ │ - 2557: 004dc429 1584 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var3 │ │ │ │ - 2558: 004dca59 1596 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var4 │ │ │ │ - 2559: 004dd6c5 1592 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var5 │ │ │ │ - 2560: 00197a11 206 FUNC GLOBAL DEFAULT 11 dlamrg_ │ │ │ │ - 2561: 002558c9 3180 FUNC GLOBAL DEFAULT 11 slaln2_ │ │ │ │ - 2562: 00693500 4 OBJECT GLOBAL DEFAULT 20 flash_copy_bsize │ │ │ │ - 2563: 004dd095 1584 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var6 │ │ │ │ - 2564: 003500f9 1148 FUNC GLOBAL DEFAULT 11 zpbstf_ │ │ │ │ - 2565: 004ddcfd 1588 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var7 │ │ │ │ - 2566: 0036b1f9 2384 FUNC GLOBAL DEFAULT 11 zsymv_ │ │ │ │ - 2567: 004de5f5 1608 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var8 │ │ │ │ - 2568: 004de331 708 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var9 │ │ │ │ - 2569: 003b5bc9 112 FUNC GLOBAL DEFAULT 11 fmt_bg │ │ │ │ - 2570: 0037ecc5 560 FUNC GLOBAL DEFAULT 11 ztptrs_ │ │ │ │ - 2571: 003f7d71 14 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_error_level │ │ │ │ - 2572: 006934b0 4 OBJECT GLOBAL DEFAULT 20 fla_tpose_cntl_unb │ │ │ │ - 2573: 0007d27d 3792 FUNC GLOBAL DEFAULT 11 dgesdd_check │ │ │ │ - 2574: 00336e79 1836 FUNC GLOBAL DEFAULT 11 zlaqps_ │ │ │ │ - 2575: 00336a31 1096 FUNC GLOBAL DEFAULT 11 zlaqr1_ │ │ │ │ - 2576: 00404059 936 FUNC GLOBAL DEFAULT 11 FLA_Scale_diag │ │ │ │ - 2577: 000eea49 5360 FUNC GLOBAL DEFAULT 11 clalsd_ │ │ │ │ - 2578: 001d5f11 1712 FUNC GLOBAL DEFAULT 11 dptrfs_ │ │ │ │ - 2579: 003ed295 68 FUNC GLOBAL DEFAULT 11 FLASH_LU_nopiv_cntl_finalize │ │ │ │ - 2580: 005fa17d 2736 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var1 │ │ │ │ - 2581: 003f7aed 84 FUNC GLOBAL DEFAULT 11 FLA_Check_identical_object_elemtype │ │ │ │ - 2582: 005ff9c1 3048 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var2 │ │ │ │ - 2583: 006005a9 3108 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var3 │ │ │ │ - 2584: 00419419 92 FUNC GLOBAL DEFAULT 11 FLA_Dot │ │ │ │ - 2585: 00601dd9 3188 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var4 │ │ │ │ - 2586: 003e0769 388 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_internal_check │ │ │ │ - 2587: 006011cd 3084 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var5 │ │ │ │ - 2588: 0054e895 880 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_unb_var1 │ │ │ │ - 2589: 0022b6a1 652 FUNC GLOBAL DEFAULT 11 sggrqf_ │ │ │ │ - 2590: 001be03d 704 FUNC GLOBAL DEFAULT 11 dlaswp_ │ │ │ │ - 2591: 003b1359 38 FUNC GLOBAL DEFAULT 11 bl1_dasum │ │ │ │ - 2592: 00602a4d 3460 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var6 │ │ │ │ - 2593: 0025ab0d 260 FUNC GLOBAL DEFAULT 11 slapll_ │ │ │ │ - 2594: 006037d1 3440 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var7 │ │ │ │ - 2595: 0024c031 2204 FUNC GLOBAL DEFAULT 11 slaed6_ │ │ │ │ - 2596: 0054f0b1 1480 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_unb_var2 │ │ │ │ - 2597: 00604541 3372 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var8 │ │ │ │ - 2598: 0060526d 3444 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var9 │ │ │ │ - 2599: 00577bd1 1172 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blf_var2 │ │ │ │ - 2600: 00578745 1172 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blf_var3 │ │ │ │ - 2601: 003d71b1 228 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_check │ │ │ │ - 2602: 00579e6d 3088 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blf_var4 │ │ │ │ - 2603: 00599ba9 1104 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl │ │ │ │ - 2604: 00424db1 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_task │ │ │ │ - 2605: 00693830 4 OBJECT GLOBAL DEFAULT 20 fla_lu_nopiv_cntl_leaf │ │ │ │ - 2606: 001de111 2036 FUNC GLOBAL DEFAULT 11 dsptri_ │ │ │ │ - 2607: 00076f99 184 FUNC GLOBAL DEFAULT 11 cgehd2_check │ │ │ │ - 2608: 00690a94 4 OBJECT GLOBAL DEFAULT 20 f__formatted │ │ │ │ - 2609: 003e4c61 144 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_recover_tau_check │ │ │ │ - 2610: 0069357c 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_var5_bsize │ │ │ │ - 2611: 0069206c 4 OBJECT GLOBAL DEFAULT 20 l_getc │ │ │ │ - 2612: 00690acc 4 OBJECT GLOBAL DEFAULT 20 f__svic │ │ │ │ - 2613: 0069382c 4 OBJECT GLOBAL DEFAULT 20 fla_lu_nopiv_var5_bsize │ │ │ │ - 2614: 001df169 1956 FUNC GLOBAL DEFAULT 11 dstedc_ │ │ │ │ - 2615: 0059c7e1 1104 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu │ │ │ │ - 2616: 000c1a41 2748 FUNC GLOBAL DEFAULT 11 chetri_ │ │ │ │ - 2617: 000b3221 872 FUNC GLOBAL DEFAULT 11 cheev_ │ │ │ │ - 2618: 0029e311 2492 FUNC GLOBAL DEFAULT 11 ssterf_ │ │ │ │ - 2619: 0040a62d 962 FUNC GLOBAL DEFAULT 11 FLA_Househ3UD_UT │ │ │ │ - 2620: 003b6101 406 FUNC GLOBAL DEFAULT 11 bl1_zaxpymrt │ │ │ │ + 2459: 0010702d 5220 FUNC GLOBAL DEFAULT 11 clasyf_ │ │ │ │ + 2460: 003e3581 156 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_internal_check │ │ │ │ + 2461: 0041e875 98 FUNC GLOBAL DEFAULT 11 FLA_Her │ │ │ │ + 2462: 006439a1 184 FUNC GLOBAL DEFAULT 11 FLASH_Apply_pivots │ │ │ │ + 2463: 00693944 4 OBJECT GLOBAL DEFAULT 20 flash_chol_bsize │ │ │ │ + 2464: 00693900 4 OBJECT GLOBAL DEFAULT 20 flash_apqutinc_var1_bsize │ │ │ │ + 2465: 0030aab9 608 FUNC GLOBAL DEFAULT 11 zhpgv_ │ │ │ │ + 2466: 0040a23d 166 FUNC GLOBAL DEFAULT 11 FLA_Pythag2_ops │ │ │ │ + 2467: 003d113d 320 FUNC GLOBAL DEFAULT 11 bl1_cmaxabsm │ │ │ │ + 2468: 003cf25d 112 FUNC GLOBAL DEFAULT 11 bl1_zfree_saved_contigmr │ │ │ │ + 2469: 0019a0f9 3696 FUNC GLOBAL DEFAULT 11 dlahqr_ │ │ │ │ + 2470: 003d2115 86 FUNC GLOBAL DEFAULT 11 bl1_csetdiag │ │ │ │ + 2471: 003d81d9 132 FUNC GLOBAL DEFAULT 11 FLA_Random_symm_matrix_check │ │ │ │ + 2472: 003f8bfd 70 FUNC GLOBAL DEFAULT 11 FLA_Check_attempted_repart_2x1 │ │ │ │ + 2473: 0069382c 4 OBJECT GLOBAL DEFAULT 20 fla_lyap_cntl │ │ │ │ + 2474: 003f8b99 98 FUNC GLOBAL DEFAULT 11 FLA_Check_attempted_repart_2x2 │ │ │ │ + 2475: 0006aee9 316 FUNC GLOBAL DEFAULT 11 ssygs2_ │ │ │ │ + 2476: 003f7715 58 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_object_datatype │ │ │ │ + 2477: 00429a9d 840 FUNC GLOBAL DEFAULT 11 FLA_Axpy_internal │ │ │ │ + 2478: 003bb349 212 FUNC GLOBAL DEFAULT 11 bl1_dscalmr │ │ │ │ + 2479: 00693810 4 OBJECT GLOBAL DEFAULT 20 fla_lu_piv_var5_bsize_in │ │ │ │ + 2480: 003d16c9 334 FUNC GLOBAL DEFAULT 11 bl1_cmaxabsv │ │ │ │ + 2481: 003f8cad 190 FUNC GLOBAL DEFAULT 11 FLA_Check_matrix_strides │ │ │ │ + 2482: 0024f509 6168 FUNC GLOBAL DEFAULT 11 slaed4_ │ │ │ │ + 2483: 00427c79 128 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_task │ │ │ │ + 2484: 00080e99 308 FUNC GLOBAL DEFAULT 11 sgebrd_check │ │ │ │ + 2485: 003f2e49 216 FUNC GLOBAL DEFAULT 11 FLASH_Obj_attach_buffer │ │ │ │ + 2486: 001b7079 392 FUNC GLOBAL DEFAULT 11 dlasdt_ │ │ │ │ + 2487: 003dab51 56 FUNC GLOBAL DEFAULT 11 FLA_Scalr_internal_check │ │ │ │ + 2488: 003aeb39 28 FUNC GLOBAL DEFAULT 11 h_sign │ │ │ │ + 2489: 0034e415 304 FUNC GLOBAL DEFAULT 11 zpbsv_ │ │ │ │ + 2490: 0035f9a1 560 FUNC GLOBAL DEFAULT 11 zpttrf_ │ │ │ │ + 2491: 0023a7e5 1520 FUNC GLOBAL DEFAULT 11 sla_porcond_ │ │ │ │ + 2492: 003cd8f1 10 FUNC GLOBAL DEFAULT 11 bl1_zallocm │ │ │ │ + 2493: 002d4689 920 FUNC GLOBAL DEFAULT 11 zgebak_ │ │ │ │ + 2494: 005725f1 1524 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_blk_var1 │ │ │ │ + 2495: 00571f51 900 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_blk_var2 │ │ │ │ + 2496: 001d8be5 1372 FUNC GLOBAL DEFAULT 11 dsgesv_ │ │ │ │ + 2497: 003cd925 6 FUNC GLOBAL DEFAULT 11 bl1_zallocv │ │ │ │ + 2498: 000a17a9 1304 FUNC GLOBAL DEFAULT 11 cgeqrt3_ │ │ │ │ + 2499: 0025afbd 292 FUNC GLOBAL DEFAULT 11 slapy2_ │ │ │ │ + 2500: 00118675 1944 FUNC GLOBAL DEFAULT 11 cposvx_ │ │ │ │ + 2501: 003eba59 276 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_cntl_init │ │ │ │ + 2502: 0019cab9 1340 FUNC GLOBAL DEFAULT 11 dlansb_ │ │ │ │ + 2503: 00409881 480 FUNC GLOBAL DEFAULT 11 FLA_Househ3UD_UT_opc │ │ │ │ + 2504: 00632bb9 1888 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_internal │ │ │ │ + 2505: 004096e1 416 FUNC GLOBAL DEFAULT 11 FLA_Househ3UD_UT_opd │ │ │ │ + 2506: 00555ee5 880 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_unb_var1 │ │ │ │ + 2507: 003ed7b9 204 FUNC GLOBAL DEFAULT 11 FLASH_Sylv_cntl_init │ │ │ │ + 2508: 005550b5 1472 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_unb_var2 │ │ │ │ + 2509: 00252d71 1608 FUNC GLOBAL DEFAULT 11 slahr2_ │ │ │ │ + 2510: 00127151 2440 FUNC GLOBAL DEFAULT 11 csymv_ │ │ │ │ + 2511: 003ad291 40 FUNC GLOBAL DEFAULT 11 d_dim │ │ │ │ + 2512: 00225301 700 FUNC GLOBAL DEFAULT 11 sgesc2_ │ │ │ │ + 2513: 0033864d 3256 FUNC GLOBAL DEFAULT 11 zlaqr0_ │ │ │ │ + 2514: 006936fc 4 OBJECT GLOBAL DEFAULT 20 flash_herk_cntl_mm │ │ │ │ + 2515: 00637b79 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var3b │ │ │ │ + 2516: 003cdfcd 50 FUNC GLOBAL DEFAULT 11 bl1_c1h │ │ │ │ + 2517: 003ebe71 168 FUNC GLOBAL DEFAULT 11 FLA_Lyap_cntl_init │ │ │ │ + 2518: 003e23cd 56 FUNC GLOBAL DEFAULT 11 FLA_Chol_internal_check │ │ │ │ + 2519: 00575aed 1344 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_l_extract_diagonals │ │ │ │ + 2520: 003e7a21 268 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_check │ │ │ │ + 2521: 005379c1 292 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opz_var1 │ │ │ │ + 2522: 0010f749 6180 FUNC GLOBAL DEFAULT 11 clatrs_ │ │ │ │ + 2523: 00538325 344 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opz_var2 │ │ │ │ + 2524: 0011d9b9 1952 FUNC GLOBAL DEFAULT 11 cptts2_ │ │ │ │ + 2525: 00538865 244 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opz_var3 │ │ │ │ + 2526: 00241a45 702 FUNC GLOBAL DEFAULT 11 slaed5_ │ │ │ │ + 2527: 00409541 416 FUNC GLOBAL DEFAULT 11 FLA_Househ3UD_UT_ops │ │ │ │ + 2528: 004cec3d 1596 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var1 │ │ │ │ + 2529: 003c8da9 156 FUNC GLOBAL DEFAULT 11 bl1_ssymm_blas │ │ │ │ + 2530: 004ce605 1592 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var2 │ │ │ │ + 2531: 003a5225 1304 FUNC GLOBAL DEFAULT 11 dorgqr_fla │ │ │ │ + 2532: 004cfef1 1592 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var3 │ │ │ │ + 2533: 004cf279 1608 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var4 │ │ │ │ + 2534: 0056f4bd 876 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_blk_var1 │ │ │ │ + 2535: 0056fba9 1028 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_blk_var2 │ │ │ │ + 2536: 004d1191 1604 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var5 │ │ │ │ + 2537: 00294fdd 1680 FUNC GLOBAL DEFAULT 11 ssbgvx_ │ │ │ │ + 2538: 00639c9d 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var6b │ │ │ │ + 2539: 004cf8c1 1584 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var6 │ │ │ │ + 2540: 0056f829 896 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_blk_var3 │ │ │ │ + 2541: 004d0529 1584 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var7 │ │ │ │ + 2542: 002d4f59 1936 FUNC GLOBAL DEFAULT 11 zgebal_ │ │ │ │ + 2543: 00693990 4 OBJECT GLOBAL DEFAULT 20 flash_qrut_cntl │ │ │ │ + 2544: 004d0b59 1592 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var8 │ │ │ │ + 2545: 000855b5 244 FUNC GLOBAL DEFAULT 11 ssygs2_check │ │ │ │ + 2546: 00409a61 484 FUNC GLOBAL DEFAULT 11 FLA_Househ3UD_UT_opz │ │ │ │ + 2547: 003cccf1 84 FUNC GLOBAL DEFAULT 11 bl1_param_map_to_netlib_trans │ │ │ │ + 2548: 004d17d5 708 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var9 │ │ │ │ + 2549: 003c1a25 200 FUNC GLOBAL DEFAULT 11 bl1_zsyr_blas │ │ │ │ + 2550: 003ece99 68 FUNC GLOBAL DEFAULT 11 FLASH_CAQR2_UT_cntl_finalize │ │ │ │ + 2551: 003e8f49 120 FUNC GLOBAL DEFAULT 11 FLASH_Copy_cntl_init │ │ │ │ + 2552: 004db7d5 1612 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var1 │ │ │ │ + 2553: 004dbe21 1604 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var2 │ │ │ │ + 2554: 0054a731 2224 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_unb_var1 │ │ │ │ + 2555: 0025bfcd 246 FUNC GLOBAL DEFAULT 11 slapy3_ │ │ │ │ + 2556: 000f83f1 1216 FUNC GLOBAL DEFAULT 11 clarfgp_ │ │ │ │ + 2557: 004dcaa1 1584 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var3 │ │ │ │ + 2558: 004dc465 1596 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var4 │ │ │ │ + 2559: 004dd701 1592 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var5 │ │ │ │ + 2560: 00197a29 206 FUNC GLOBAL DEFAULT 11 dlamrg_ │ │ │ │ + 2561: 0025548d 3180 FUNC GLOBAL DEFAULT 11 slaln2_ │ │ │ │ + 2562: 006934d0 4 OBJECT GLOBAL DEFAULT 20 flash_copy_bsize │ │ │ │ + 2563: 004dd0d1 1584 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var6 │ │ │ │ + 2564: 00351a71 1148 FUNC GLOBAL DEFAULT 11 zpbstf_ │ │ │ │ + 2565: 004ddd39 1588 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var7 │ │ │ │ + 2566: 0036aca9 2384 FUNC GLOBAL DEFAULT 11 zsymv_ │ │ │ │ + 2567: 004de36d 1608 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var8 │ │ │ │ + 2568: 004de9b5 708 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var9 │ │ │ │ + 2569: 003b5901 112 FUNC GLOBAL DEFAULT 11 fmt_bg │ │ │ │ + 2570: 00380ff9 560 FUNC GLOBAL DEFAULT 11 ztptrs_ │ │ │ │ + 2571: 003f8b59 14 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_error_level │ │ │ │ + 2572: 00693480 4 OBJECT GLOBAL DEFAULT 20 fla_tpose_cntl_unb │ │ │ │ + 2573: 0007d281 3792 FUNC GLOBAL DEFAULT 11 dgesdd_check │ │ │ │ + 2574: 00336eb9 1836 FUNC GLOBAL DEFAULT 11 zlaqps_ │ │ │ │ + 2575: 00336a71 1096 FUNC GLOBAL DEFAULT 11 zlaqr1_ │ │ │ │ + 2576: 00403f55 936 FUNC GLOBAL DEFAULT 11 FLA_Scale_diag │ │ │ │ + 2577: 000ef4c1 5360 FUNC GLOBAL DEFAULT 11 clalsd_ │ │ │ │ + 2578: 001d5ac9 1712 FUNC GLOBAL DEFAULT 11 dptrfs_ │ │ │ │ + 2579: 003ed1d5 68 FUNC GLOBAL DEFAULT 11 FLASH_LU_nopiv_cntl_finalize │ │ │ │ + 2580: 005fa1b9 2736 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var1 │ │ │ │ + 2581: 003f88d5 84 FUNC GLOBAL DEFAULT 11 FLA_Check_identical_object_elemtype │ │ │ │ + 2582: 00600621 3048 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var2 │ │ │ │ + 2583: 005ff9fd 3108 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var3 │ │ │ │ + 2584: 00419691 92 FUNC GLOBAL DEFAULT 11 FLA_Dot │ │ │ │ + 2585: 00601209 3188 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var4 │ │ │ │ + 2586: 003e05d1 388 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_internal_check │ │ │ │ + 2587: 00602bed 3084 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var5 │ │ │ │ + 2588: 0054e8cd 880 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_unb_var1 │ │ │ │ + 2589: 0022c78d 652 FUNC GLOBAL DEFAULT 11 sggrqf_ │ │ │ │ + 2590: 001be065 704 FUNC GLOBAL DEFAULT 11 dlaswp_ │ │ │ │ + 2591: 003b13a1 38 FUNC GLOBAL DEFAULT 11 bl1_dasum │ │ │ │ + 2592: 00604525 3460 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var6 │ │ │ │ + 2593: 0025ab1d 260 FUNC GLOBAL DEFAULT 11 slapll_ │ │ │ │ + 2594: 00601e7d 3440 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var7 │ │ │ │ + 2595: 0024c039 2204 FUNC GLOBAL DEFAULT 11 slaed6_ │ │ │ │ + 2596: 0054f0e9 1480 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_unb_var2 │ │ │ │ + 2597: 006037f9 3372 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var8 │ │ │ │ + 2598: 006053b9 3444 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var9 │ │ │ │ + 2599: 00578779 1172 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blf_var2 │ │ │ │ + 2600: 00577c05 1172 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blf_var3 │ │ │ │ + 2601: 003d77d5 228 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_check │ │ │ │ + 2602: 00578c0d 3088 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blf_var4 │ │ │ │ + 2603: 0059c3c9 1104 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl │ │ │ │ + 2604: 00424e29 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_task │ │ │ │ + 2605: 006937f4 4 OBJECT GLOBAL DEFAULT 20 fla_lu_nopiv_cntl_leaf │ │ │ │ + 2606: 001de131 2036 FUNC GLOBAL DEFAULT 11 dsptri_ │ │ │ │ + 2607: 0007661d 184 FUNC GLOBAL DEFAULT 11 cgehd2_check │ │ │ │ + 2608: 00690a64 4 OBJECT GLOBAL DEFAULT 20 f__formatted │ │ │ │ + 2609: 003e4ca9 144 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_recover_tau_check │ │ │ │ + 2610: 0069354c 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_var5_bsize │ │ │ │ + 2611: 0069203c 4 OBJECT GLOBAL DEFAULT 20 l_getc │ │ │ │ + 2612: 00690a9c 4 OBJECT GLOBAL DEFAULT 20 f__svic │ │ │ │ + 2613: 006937f0 4 OBJECT GLOBAL DEFAULT 20 fla_lu_nopiv_var5_bsize │ │ │ │ + 2614: 001df189 1956 FUNC GLOBAL DEFAULT 11 dstedc_ │ │ │ │ + 2615: 0059c819 1104 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu │ │ │ │ + 2616: 000c0b79 2748 FUNC GLOBAL DEFAULT 11 chetri_ │ │ │ │ + 2617: 000b414d 872 FUNC GLOBAL DEFAULT 11 cheev_ │ │ │ │ + 2618: 0029d0f5 2492 FUNC GLOBAL DEFAULT 11 ssterf_ │ │ │ │ + 2619: 00409c45 962 FUNC GLOBAL DEFAULT 11 FLA_Househ3UD_UT │ │ │ │ + 2620: 003b5ee9 406 FUNC GLOBAL DEFAULT 11 bl1_zaxpymrt │ │ │ │ 2621: 000f618d 340 FUNC GLOBAL DEFAULT 11 claqsy_ │ │ │ │ - 2622: 003c0aad 164 FUNC GLOBAL DEFAULT 11 bl1_ssyr │ │ │ │ - 2623: 003bbedd 276 FUNC GLOBAL DEFAULT 11 bl1_ccopymr │ │ │ │ - 2624: 000b7e01 5664 FUNC GLOBAL DEFAULT 11 chbtrd_ │ │ │ │ - 2625: 004022c5 764 FUNC GLOBAL DEFAULT 11 FLA_Mult_add │ │ │ │ - 2626: 002b3759 760 FUNC GLOBAL DEFAULT 11 stpcon_ │ │ │ │ - 2627: 003ba445 282 FUNC GLOBAL DEFAULT 11 bl1_ccopymt │ │ │ │ - 2628: 000d0815 8800 FUNC GLOBAL DEFAULT 11 chgeqz_ │ │ │ │ - 2629: 00550319 1704 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_blk_var1 │ │ │ │ - 2630: 002650c9 1688 FUNC GLOBAL DEFAULT 11 slarft_ │ │ │ │ - 2631: 005500e5 564 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_blk_var2 │ │ │ │ - 2632: 003e9205 96 FUNC GLOBAL DEFAULT 11 FLASH_Scal_cntl_finalize │ │ │ │ - 2633: 003fa9ad 14 FUNC GLOBAL DEFAULT 11 FLA_Obj_col_stride │ │ │ │ - 2634: 00390819 3824 FUNC GLOBAL DEFAULT 11 zuncsd_ │ │ │ │ - 2635: 00338555 3440 FUNC GLOBAL DEFAULT 11 zlaqr2_ │ │ │ │ - 2636: 0023adcd 62 FUNC GLOBAL DEFAULT 11 sla_wwaddw_ │ │ │ │ - 2637: 0026c5cd 424 FUNC GLOBAL DEFAULT 11 slaruv_ │ │ │ │ - 2638: 003aea61 56 FUNC GLOBAL DEFAULT 11 z_sin │ │ │ │ - 2639: 006938f4 4 OBJECT GLOBAL DEFAULT 20 flash_apq2ut_cntl │ │ │ │ - 2640: 003cf2e5 112 FUNC GLOBAL DEFAULT 11 bl1_dfree_saved_contigmr │ │ │ │ - 2641: 00201a29 1868 FUNC GLOBAL DEFAULT 11 dtrsen_ │ │ │ │ - 2642: 003459f9 1652 FUNC GLOBAL DEFAULT 11 zlatdf_ │ │ │ │ - 2643: 00693730 4 OBJECT GLOBAL DEFAULT 20 flash_herk_cntl_op │ │ │ │ - 2644: 003e30ed 288 FUNC GLOBAL DEFAULT 11 FLA_Hevdd_check │ │ │ │ - 2645: 005396b1 280 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv │ │ │ │ - 2646: 0031a2c1 1564 FUNC GLOBAL DEFAULT 11 zla_syrcond_x_ │ │ │ │ - 2647: 003eca0d 96 FUNC GLOBAL DEFAULT 11 FLASH_Apply_QUD_UT_cntl_finalize │ │ │ │ - 2648: 003fd4a9 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_data_affinity │ │ │ │ - 2649: 00248d7d 964 FUNC GLOBAL DEFAULT 11 slaed7_ │ │ │ │ - 2650: 00631229 252 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fr_opc_var1 │ │ │ │ - 2651: 00165e85 1348 FUNC GLOBAL DEFAULT 11 dgeqlf_ │ │ │ │ - 2652: 003d796d 168 FUNC GLOBAL DEFAULT 11 FLA_Max_abs_value_check │ │ │ │ - 2653: 003abae9 1408 FUNC GLOBAL DEFAULT 11 zhetrd_fla │ │ │ │ - 2654: 000f3415 464 FUNC GLOBAL DEFAULT 11 claqhp_ │ │ │ │ - 2655: 003ae4c5 8 FUNC GLOBAL DEFAULT 11 d_lg10 │ │ │ │ - 2656: 001693a1 556 FUNC GLOBAL DEFAULT 11 dgetrs_ │ │ │ │ - 2657: 00429795 140 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_task │ │ │ │ - 2658: 003f79b1 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_real_trans │ │ │ │ - 2659: 003e7439 292 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_solve_check │ │ │ │ - 2660: 006938ac 4 OBJECT GLOBAL DEFAULT 20 fla_trinv_var3_bsize │ │ │ │ - 2661: 003954c1 1032 FUNC GLOBAL DEFAULT 11 zunmr2_ │ │ │ │ - 2662: 00674bbd 240 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT_inc_create_workspace │ │ │ │ - 2663: 002f60b5 892 FUNC GLOBAL DEFAULT 11 zheev_ │ │ │ │ - 2664: 006937a8 4 OBJECT GLOBAL DEFAULT 20 flash_trsm_cntl_bp │ │ │ │ - 2665: 003dc8e1 512 FUNC GLOBAL DEFAULT 11 FLA_Trsvsx_check │ │ │ │ - 2666: 0042e2c1 80 FUNC GLOBAL DEFAULT 11 FLA_Copyr │ │ │ │ - 2667: 0007cb3d 172 FUNC GLOBAL DEFAULT 11 dgeqr2_check │ │ │ │ - 2668: 00431851 80 FUNC GLOBAL DEFAULT 11 FLA_Copyt │ │ │ │ - 2669: 003b4041 340 FUNC GLOBAL DEFAULT 11 rd_ned │ │ │ │ - 2670: 0033b599 612 FUNC GLOBAL DEFAULT 11 zlarfg_ │ │ │ │ - 2671: 003eac7d 96 FUNC GLOBAL DEFAULT 11 FLASH_Symm_cntl_finalize │ │ │ │ - 2672: 0042e3b9 544 FUNC GLOBAL DEFAULT 11 FLA_Copyr_internal │ │ │ │ - 2673: 003b8ee1 256 FUNC GLOBAL DEFAULT 11 bl1_csinvscalm │ │ │ │ - 2674: 0069379c 4 OBJECT GLOBAL DEFAULT 20 flash_trsm_bsize │ │ │ │ + 2622: 003c170d 164 FUNC GLOBAL DEFAULT 11 bl1_ssyr │ │ │ │ + 2623: 003bb9ad 276 FUNC GLOBAL DEFAULT 11 bl1_ccopymr │ │ │ │ + 2624: 000b8151 5664 FUNC GLOBAL DEFAULT 11 chbtrd_ │ │ │ │ + 2625: 00402929 764 FUNC GLOBAL DEFAULT 11 FLA_Mult_add │ │ │ │ + 2626: 002b49d5 760 FUNC GLOBAL DEFAULT 11 stpcon_ │ │ │ │ + 2627: 003b9d0d 282 FUNC GLOBAL DEFAULT 11 bl1_ccopymt │ │ │ │ + 2628: 000ce06d 8800 FUNC GLOBAL DEFAULT 11 chgeqz_ │ │ │ │ + 2629: 00550351 1704 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_blk_var1 │ │ │ │ + 2630: 002650d9 1688 FUNC GLOBAL DEFAULT 11 slarft_ │ │ │ │ + 2631: 0055011d 564 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_blk_var2 │ │ │ │ + 2632: 003e924d 96 FUNC GLOBAL DEFAULT 11 FLASH_Scal_cntl_finalize │ │ │ │ + 2633: 003fa9f5 14 FUNC GLOBAL DEFAULT 11 FLA_Obj_col_stride │ │ │ │ + 2634: 0038e5f1 3824 FUNC GLOBAL DEFAULT 11 zuncsd_ │ │ │ │ + 2635: 003378dd 3440 FUNC GLOBAL DEFAULT 11 zlaqr2_ │ │ │ │ + 2636: 0023add5 62 FUNC GLOBAL DEFAULT 11 sla_wwaddw_ │ │ │ │ + 2637: 0026c515 424 FUNC GLOBAL DEFAULT 11 slaruv_ │ │ │ │ + 2638: 003aebf1 56 FUNC GLOBAL DEFAULT 11 z_sin │ │ │ │ + 2639: 006938a8 4 OBJECT GLOBAL DEFAULT 20 flash_apq2ut_cntl │ │ │ │ + 2640: 003cf17d 112 FUNC GLOBAL DEFAULT 11 bl1_dfree_saved_contigmr │ │ │ │ + 2641: 00203e9d 1868 FUNC GLOBAL DEFAULT 11 dtrsen_ │ │ │ │ + 2642: 00349c39 1652 FUNC GLOBAL DEFAULT 11 zlatdf_ │ │ │ │ + 2643: 00693700 4 OBJECT GLOBAL DEFAULT 20 flash_herk_cntl_op │ │ │ │ + 2644: 003e3135 288 FUNC GLOBAL DEFAULT 11 FLA_Hevdd_check │ │ │ │ + 2645: 005396e9 280 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv │ │ │ │ + 2646: 00319b69 1564 FUNC GLOBAL DEFAULT 11 zla_syrcond_x_ │ │ │ │ + 2647: 003ec945 96 FUNC GLOBAL DEFAULT 11 FLASH_Apply_QUD_UT_cntl_finalize │ │ │ │ + 2648: 003fdb41 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_data_affinity │ │ │ │ + 2649: 00248d85 964 FUNC GLOBAL DEFAULT 11 slaed7_ │ │ │ │ + 2650: 00630b4d 252 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fr_opc_var1 │ │ │ │ + 2651: 00165e89 1348 FUNC GLOBAL DEFAULT 11 dgeqlf_ │ │ │ │ + 2652: 003d79b5 168 FUNC GLOBAL DEFAULT 11 FLA_Max_abs_value_check │ │ │ │ + 2653: 003abcc1 1408 FUNC GLOBAL DEFAULT 11 zhetrd_fla │ │ │ │ + 2654: 000f3239 464 FUNC GLOBAL DEFAULT 11 claqhp_ │ │ │ │ + 2655: 003ae501 8 FUNC GLOBAL DEFAULT 11 d_lg10 │ │ │ │ + 2656: 001693a9 556 FUNC GLOBAL DEFAULT 11 dgetrs_ │ │ │ │ + 2657: 004298d1 140 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_task │ │ │ │ + 2658: 003f8799 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_real_trans │ │ │ │ + 2659: 003e76b1 292 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_solve_check │ │ │ │ + 2660: 00693870 4 OBJECT GLOBAL DEFAULT 20 fla_trinv_var3_bsize │ │ │ │ + 2661: 003974f9 1032 FUNC GLOBAL DEFAULT 11 zunmr2_ │ │ │ │ + 2662: 00674c69 240 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT_inc_create_workspace │ │ │ │ + 2663: 002f60dd 892 FUNC GLOBAL DEFAULT 11 zheev_ │ │ │ │ + 2664: 0069375c 4 OBJECT GLOBAL DEFAULT 20 flash_trsm_cntl_bp │ │ │ │ + 2665: 003dc929 512 FUNC GLOBAL DEFAULT 11 FLA_Trsvsx_check │ │ │ │ + 2666: 0042df59 80 FUNC GLOBAL DEFAULT 11 FLA_Copyr │ │ │ │ + 2667: 0007c4e5 172 FUNC GLOBAL DEFAULT 11 dgeqr2_check │ │ │ │ + 2668: 0043143d 80 FUNC GLOBAL DEFAULT 11 FLA_Copyt │ │ │ │ + 2669: 003b3fd9 340 FUNC GLOBAL DEFAULT 11 rd_ned │ │ │ │ + 2670: 0033b5d9 612 FUNC GLOBAL DEFAULT 11 zlarfg_ │ │ │ │ + 2671: 003eacc5 96 FUNC GLOBAL DEFAULT 11 FLASH_Symm_cntl_finalize │ │ │ │ + 2672: 0042e0dd 544 FUNC GLOBAL DEFAULT 11 FLA_Copyr_internal │ │ │ │ + 2673: 003b8db1 256 FUNC GLOBAL DEFAULT 11 bl1_csinvscalm │ │ │ │ + 2674: 00693750 4 OBJECT GLOBAL DEFAULT 20 flash_trsm_bsize │ │ │ │ 2675: 000fbe45 304 FUNC GLOBAL DEFAULT 11 clartv_ │ │ │ │ - 2676: 00495bc5 748 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var10 │ │ │ │ - 2677: 003f7225 14 FUNC GLOBAL DEFAULT 11 FLA_Check_null_pointer │ │ │ │ - 2678: 003d60c9 408 FUNC GLOBAL DEFAULT 11 FLA_Apply_GTG_check │ │ │ │ - 2679: 00426721 76 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_blk_ext │ │ │ │ - 2680: 003eba59 120 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_cntl_init │ │ │ │ - 2681: 003eedf1 308 FUNC GLOBAL DEFAULT 11 FLASH_Axpy_flat_to_hier │ │ │ │ - 2682: 0055e2d1 336 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_v_opd_var1 │ │ │ │ - 2683: 0049dd29 1124 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_blk_var1 │ │ │ │ - 2684: 0055e0b5 532 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_v_opd_var3 │ │ │ │ - 2685: 0049e18d 1132 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_blk_var2 │ │ │ │ - 2686: 00339429 3612 FUNC GLOBAL DEFAULT 11 zlaqr3_ │ │ │ │ - 2687: 0049e5f9 1136 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_blk_var3 │ │ │ │ - 2688: 0037e6c1 1540 FUNC GLOBAL DEFAULT 11 ztpqrt2_ │ │ │ │ - 2689: 0049ec71 1128 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_blk_var4 │ │ │ │ - 2690: 0036a339 964 FUNC GLOBAL DEFAULT 11 zsyr_ │ │ │ │ - 2691: 003b8399 116 FUNC GLOBAL DEFAULT 11 bl1_csinvscalv │ │ │ │ - 2692: 0049ea69 520 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_blk_var5 │ │ │ │ - 2693: 00636445 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var6b │ │ │ │ - 2694: 0049f0d9 524 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_blk_var6 │ │ │ │ - 2695: 0017dec9 120 FUNC GLOBAL DEFAULT 11 dlabad_ │ │ │ │ - 2696: 0007a489 192 FUNC GLOBAL DEFAULT 11 cung2r_check │ │ │ │ - 2697: 00631325 240 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fr_opz_var1 │ │ │ │ - 2698: 004d1cc9 1428 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var1 │ │ │ │ + 2676: 00495c01 748 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var10 │ │ │ │ + 2677: 003f800d 14 FUNC GLOBAL DEFAULT 11 FLA_Check_null_pointer │ │ │ │ + 2678: 003d6111 408 FUNC GLOBAL DEFAULT 11 FLA_Apply_GTG_check │ │ │ │ + 2679: 00426769 76 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_blk_ext │ │ │ │ + 2680: 003eb7e5 120 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_cntl_init │ │ │ │ + 2681: 003ee859 308 FUNC GLOBAL DEFAULT 11 FLASH_Axpy_flat_to_hier │ │ │ │ + 2682: 0055dbd5 336 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_v_opd_var1 │ │ │ │ + 2683: 0049dd65 1124 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_blk_var1 │ │ │ │ + 2684: 0055df7d 532 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_v_opd_var3 │ │ │ │ + 2685: 0049e1c9 1132 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_blk_var2 │ │ │ │ + 2686: 00339309 3612 FUNC GLOBAL DEFAULT 11 zlaqr3_ │ │ │ │ + 2687: 0049e635 1136 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_blk_var3 │ │ │ │ + 2688: 0037e701 1540 FUNC GLOBAL DEFAULT 11 ztpqrt2_ │ │ │ │ + 2689: 0049eeb9 1128 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_blk_var4 │ │ │ │ + 2690: 0036b5f9 964 FUNC GLOBAL DEFAULT 11 zsyr_ │ │ │ │ + 2691: 003b89c1 116 FUNC GLOBAL DEFAULT 11 bl1_csinvscalv │ │ │ │ + 2692: 0049eaa5 520 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_blk_var5 │ │ │ │ + 2693: 00636bb1 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var6b │ │ │ │ + 2694: 0049ecad 524 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_blk_var6 │ │ │ │ + 2695: 0017efe1 120 FUNC GLOBAL DEFAULT 11 dlabad_ │ │ │ │ + 2696: 0007a5d1 192 FUNC GLOBAL DEFAULT 11 cung2r_check │ │ │ │ + 2697: 00630c49 240 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fr_opz_var1 │ │ │ │ + 2698: 004d1a99 1428 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var1 │ │ │ │ 2699: 00067971 164 FUNC GLOBAL DEFAULT 11 dgelsd_ │ │ │ │ - 2700: 003fd775 152 FUNC GLOBAL DEFAULT 11 FLASH_Task_alloc │ │ │ │ - 2701: 001ee639 2236 FUNC GLOBAL DEFAULT 11 dsytrs_rook_ │ │ │ │ - 2702: 004d225d 1456 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var2 │ │ │ │ - 2703: 004d280d 1452 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var3 │ │ │ │ - 2704: 004a3209 1132 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_blk_var1 │ │ │ │ - 2705: 004a3675 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_blk_var2 │ │ │ │ - 2706: 005703c1 708 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_unb_var1 │ │ │ │ - 2707: 004d2db9 1456 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var4 │ │ │ │ - 2708: 0024d4dd 2200 FUNC GLOBAL DEFAULT 11 slaed8_ │ │ │ │ - 2709: 0024277d 1988 FUNC GLOBAL DEFAULT 11 slaebz_ │ │ │ │ - 2710: 00570bd9 932 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_unb_var2 │ │ │ │ - 2711: 004a3ad5 1144 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_blk_var3 │ │ │ │ - 2712: 004d3369 1456 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var5 │ │ │ │ - 2713: 004d3919 1456 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var6 │ │ │ │ - 2714: 004a3f4d 1132 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_blk_var4 │ │ │ │ - 2715: 003aeeb9 200 FUNC GLOBAL DEFAULT 11 t_runc │ │ │ │ - 2716: 005714c1 760 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_unb_var3 │ │ │ │ - 2717: 004d3ec9 1456 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var7 │ │ │ │ - 2718: 004a43b9 520 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_blk_var5 │ │ │ │ - 2719: 004a45c1 524 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_blk_var6 │ │ │ │ - 2720: 004d46e1 1428 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var8 │ │ │ │ - 2721: 0063a455 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var9b │ │ │ │ - 2722: 004d4479 616 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var9 │ │ │ │ - 2723: 006935ac 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_pm_bp_bb │ │ │ │ - 2724: 004deea9 1440 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var1 │ │ │ │ - 2725: 00396dd1 1168 FUNC GLOBAL DEFAULT 11 zunmr3_ │ │ │ │ - 2726: 002abbf1 4532 FUNC GLOBAL DEFAULT 11 ssytri2x_ │ │ │ │ - 2727: 004df449 1440 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var2 │ │ │ │ - 2728: 003e7fdd 46 FUNC GLOBAL DEFAULT 11 FLA_Cntl_herk_obj_create │ │ │ │ - 2729: 00075ec5 220 FUNC GLOBAL DEFAULT 11 dpotrf_ │ │ │ │ - 2730: 004df9e9 1444 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var3 │ │ │ │ - 2731: 003ac069 484 FUNC GLOBAL DEFAULT 11 dlamch_ │ │ │ │ - 2732: 0039f5d9 1860 FUNC GLOBAL DEFAULT 11 dormlq_fla │ │ │ │ - 2733: 004dff8d 1428 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var4 │ │ │ │ - 2734: 004e0521 1428 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var5 │ │ │ │ - 2735: 004e0ab5 1444 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var6 │ │ │ │ - 2736: 001371dd 3128 FUNC GLOBAL DEFAULT 11 ctgsen_ │ │ │ │ - 2737: 004e1059 1440 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var7 │ │ │ │ - 2738: 004e1861 1440 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var8 │ │ │ │ + 2700: 003fde0d 152 FUNC GLOBAL DEFAULT 11 FLASH_Task_alloc │ │ │ │ + 2701: 001eee9d 2236 FUNC GLOBAL DEFAULT 11 dsytrs_rook_ │ │ │ │ + 2702: 004d2df9 1456 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var2 │ │ │ │ + 2703: 004d3959 1452 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var3 │ │ │ │ + 2704: 004a3245 1132 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_blk_var1 │ │ │ │ + 2705: 004a36b1 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_blk_var2 │ │ │ │ + 2706: 00571069 708 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_unb_var1 │ │ │ │ + 2707: 004d2299 1456 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var4 │ │ │ │ + 2708: 0024e0e5 2200 FUNC GLOBAL DEFAULT 11 slaed8_ │ │ │ │ + 2709: 00242a45 1988 FUNC GLOBAL DEFAULT 11 slaebz_ │ │ │ │ + 2710: 005703f9 932 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_unb_var2 │ │ │ │ + 2711: 004a4189 1144 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_blk_var3 │ │ │ │ + 2712: 004d2849 1456 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var5 │ │ │ │ + 2713: 004d4499 1456 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var6 │ │ │ │ + 2714: 004a3d1d 1132 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_blk_var4 │ │ │ │ + 2715: 003aeef9 200 FUNC GLOBAL DEFAULT 11 t_runc │ │ │ │ + 2716: 0057079d 760 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_unb_var3 │ │ │ │ + 2717: 004d33a9 1456 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var7 │ │ │ │ + 2718: 004a4ead 520 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_blk_var5 │ │ │ │ + 2719: 004a3b11 524 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_blk_var6 │ │ │ │ + 2720: 004d3f05 1428 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var8 │ │ │ │ + 2721: 0063a8b5 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var9b │ │ │ │ + 2722: 004d4a49 616 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var9 │ │ │ │ + 2723: 0069357c 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_pm_bp_bb │ │ │ │ + 2724: 004deee5 1440 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var1 │ │ │ │ + 2725: 00395c65 1168 FUNC GLOBAL DEFAULT 11 zunmr3_ │ │ │ │ + 2726: 002ac685 4532 FUNC GLOBAL DEFAULT 11 ssytri2x_ │ │ │ │ + 2727: 004e0af5 1440 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var2 │ │ │ │ + 2728: 003e7fcd 46 FUNC GLOBAL DEFAULT 11 FLA_Cntl_herk_obj_create │ │ │ │ + 2729: 00076019 220 FUNC GLOBAL DEFAULT 11 dpotrf_ │ │ │ │ + 2730: 004df485 1444 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var3 │ │ │ │ + 2731: 003abac9 484 FUNC GLOBAL DEFAULT 11 dlamch_ │ │ │ │ + 2732: 0039f969 1860 FUNC GLOBAL DEFAULT 11 dormlq_fla │ │ │ │ + 2733: 004dffbd 1428 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var4 │ │ │ │ + 2734: 004dfa29 1428 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var5 │ │ │ │ + 2735: 004e0551 1444 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var6 │ │ │ │ + 2736: 00138131 3128 FUNC GLOBAL DEFAULT 11 ctgsen_ │ │ │ │ + 2737: 004e1095 1440 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var7 │ │ │ │ + 2738: 004e189d 1440 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var8 │ │ │ │ 2739: 00194e71 1948 FUNC GLOBAL DEFAULT 11 dlagts_ │ │ │ │ - 2740: 004e15f9 616 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var9 │ │ │ │ - 2741: 00427729 216 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_lhfc_task │ │ │ │ - 2742: 005563f1 260 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc_opt1 │ │ │ │ - 2743: 00402e91 592 FUNC GLOBAL DEFAULT 11 FLA_Norm_frob │ │ │ │ - 2744: 00081d49 292 FUNC GLOBAL DEFAULT 11 sgeqrf_check │ │ │ │ - 2745: 0040b421 72 FUNC GLOBAL DEFAULT 11 fla_lsame │ │ │ │ - 2746: 001a5001 7640 FUNC GLOBAL DEFAULT 11 dlansf_ │ │ │ │ - 2747: 003b7ea9 208 FUNC GLOBAL DEFAULT 11 bl1_sfnorm │ │ │ │ - 2748: 003c8465 952 FUNC GLOBAL DEFAULT 11 bl1_csymm │ │ │ │ - 2749: 0056c629 116 FUNC GLOBAL DEFAULT 11 FLASH_Ttmm │ │ │ │ - 2750: 0057193d 960 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_internal │ │ │ │ - 2751: 003c024d 136 FUNC GLOBAL DEFAULT 11 bl1_zhemv_blas │ │ │ │ - 2752: 00419ed5 80 FUNC GLOBAL DEFAULT 11 FLA_Scalr_u_task │ │ │ │ - 2753: 003ad0a9 8 FUNC GLOBAL DEFAULT 11 d_acos │ │ │ │ - 2754: 000db299 236 FUNC GLOBAL DEFAULT 11 claev2_ │ │ │ │ - 2755: 006939f8 4 OBJECT GLOBAL DEFAULT 20 flash_ttmm_cntl │ │ │ │ - 2756: 0033a245 3204 FUNC GLOBAL DEFAULT 11 zlaqr4_ │ │ │ │ - 2757: 00343c71 1620 FUNC GLOBAL DEFAULT 11 zlascl_ │ │ │ │ - 2758: 003b90e9 256 FUNC GLOBAL DEFAULT 11 bl1_zdinvscalm │ │ │ │ - 2759: 003c139d 128 FUNC GLOBAL DEFAULT 11 bl1_dsyr2_blas │ │ │ │ - 2760: 003d6845 220 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_geometric_dist_check │ │ │ │ - 2761: 003c07e1 176 FUNC GLOBAL DEFAULT 11 bl1_csymv │ │ │ │ - 2762: 003ad1f9 72 FUNC GLOBAL DEFAULT 11 z_div │ │ │ │ - 2763: 003fd505 16 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_parallel_time │ │ │ │ - 2764: 00088075 396 FUNC GLOBAL DEFAULT 11 zhetrd_check │ │ │ │ - 2765: 0024c8cd 1000 FUNC GLOBAL DEFAULT 11 slaed9_ │ │ │ │ - 2766: 003b8491 116 FUNC GLOBAL DEFAULT 11 bl1_zdinvscalv │ │ │ │ - 2767: 003e1779 196 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_scale_diagonals_check │ │ │ │ - 2768: 003ae589 26 FUNC GLOBAL DEFAULT 11 i_mod │ │ │ │ - 2769: 003bfa85 336 FUNC GLOBAL DEFAULT 11 bl1_zger │ │ │ │ - 2770: 002c40f9 7948 FUNC GLOBAL DEFAULT 11 stprfb_ │ │ │ │ - 2771: 003faded 90 FUNC GLOBAL DEFAULT 11 FLA_Obj_has_zero_dim │ │ │ │ - 2772: 003eb1d5 196 FUNC GLOBAL DEFAULT 11 FLASH_Trsm_cntl_init │ │ │ │ - 2773: 00693798 4 OBJECT GLOBAL DEFAULT 20 fla_apq2ut_cntl_leaf │ │ │ │ - 2774: 00411ddd 1508 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext │ │ │ │ - 2775: 003cd8e9 12 FUNC GLOBAL DEFAULT 11 bl1_is_row_storage │ │ │ │ - 2776: 003d5459 152 FUNC GLOBAL DEFAULT 11 FLA_Obj_fshow_check │ │ │ │ - 2777: 003f75fd 14 FUNC GLOBAL DEFAULT 11 FLA_Check_close_result │ │ │ │ - 2778: 003b78e9 128 FUNC GLOBAL DEFAULT 11 bl1_sdots │ │ │ │ - 2779: 00425805 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_task │ │ │ │ - 2780: 003a0591 5956 FUNC GLOBAL DEFAULT 11 sorcsd2by1_ │ │ │ │ - 2781: 00427139 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_blk_ext │ │ │ │ - 2782: 003e8569 66 FUNC GLOBAL DEFAULT 11 FLA_Cntl_apqut_obj_create │ │ │ │ - 2783: 003e08ed 460 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_check │ │ │ │ - 2784: 003d4fa5 40 FUNC GLOBAL DEFAULT 11 FLA_Obj_datatype_size_check │ │ │ │ - 2785: 00194691 1992 FUNC GLOBAL DEFAULT 11 dlagv2_ │ │ │ │ - 2786: 00550ea1 1640 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_unb_var1 │ │ │ │ - 2787: 003e93bd 116 FUNC GLOBAL DEFAULT 11 FLASH_Trsv_cntl_init │ │ │ │ - 2788: 00096549 1320 FUNC GLOBAL DEFAULT 11 cgeequb_ │ │ │ │ - 2789: 0014ead1 740 FUNC GLOBAL DEFAULT 11 cunmhr_ │ │ │ │ - 2790: 002e01e9 1384 FUNC GLOBAL DEFAULT 11 zgeqp3_ │ │ │ │ - 2791: 003e9355 24 FUNC GLOBAL DEFAULT 11 FLA_Gemv_cntl_finalize │ │ │ │ - 2792: 000a288d 824 FUNC GLOBAL DEFAULT 11 cgetc2_ │ │ │ │ - 2793: 0009791d 908 FUNC GLOBAL DEFAULT 11 cgelqf_ │ │ │ │ - 2794: 0042d79d 660 FUNC GLOBAL DEFAULT 11 FLA_Copy_internal │ │ │ │ - 2795: 0063b2b1 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opt_var1 │ │ │ │ - 2796: 003f39a9 4 FUNC GLOBAL DEFAULT 11 FLA_Lock_acquire │ │ │ │ - 2797: 003aec3d 68 FUNC GLOBAL DEFAULT 11 c_sqrt │ │ │ │ - 2798: 00641b05 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opt_var2 │ │ │ │ - 2799: 00407f11 1312 FUNC GLOBAL DEFAULT 11 FLA_Hevv_2x2 │ │ │ │ - 2800: 003a8b4d 1344 FUNC GLOBAL DEFAULT 11 chetrd_fla │ │ │ │ - 2801: 003d2c11 86 FUNC GLOBAL DEFAULT 11 bl1_csshiftdiag │ │ │ │ - 2802: 006628dd 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opt_var3 │ │ │ │ - 2803: 00346fb1 12992 FUNC GLOBAL DEFAULT 11 zlaqr5_ │ │ │ │ - 2804: 001a7b11 488 FUNC GLOBAL DEFAULT 11 dlargv_ │ │ │ │ - 2805: 0014894d 740 FUNC GLOBAL DEFAULT 11 cung2l_ │ │ │ │ - 2806: 0064cd01 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opt_var6 │ │ │ │ - 2807: 003f82e9 180 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_complex_scalar │ │ │ │ - 2808: 0064025d 244 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT │ │ │ │ - 2809: 003b13a9 38 FUNC GLOBAL DEFAULT 11 bl1_zasum │ │ │ │ - 2810: 004318a1 308 FUNC GLOBAL DEFAULT 11 FLA_Copyt_c │ │ │ │ - 2811: 002ea1e1 1508 FUNC GLOBAL DEFAULT 11 zgglse_ │ │ │ │ - 2812: 0016ba65 1296 FUNC GLOBAL DEFAULT 11 dggglm_ │ │ │ │ - 2813: 0065299d 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opt_var9 │ │ │ │ - 2814: 002c3499 344 FUNC GLOBAL DEFAULT 11 strttp_ │ │ │ │ - 2815: 003be5c5 388 FUNC GLOBAL DEFAULT 11 bl1_zscopymrt │ │ │ │ - 2816: 003ce99d 52 FUNC GLOBAL DEFAULT 11 bl1_cfree_contigm │ │ │ │ - 2817: 001c0ce9 3576 FUNC GLOBAL DEFAULT 11 dlasy2_ │ │ │ │ - 2818: 000c7809 1056 FUNC GLOBAL DEFAULT 11 chpevd_ │ │ │ │ - 2819: 004319d5 308 FUNC GLOBAL DEFAULT 11 FLA_Copyt_h │ │ │ │ - 2820: 006939f0 4 OBJECT GLOBAL DEFAULT 20 flash_trinv_cntl_leaf │ │ │ │ + 2740: 004e1635 616 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var9 │ │ │ │ + 2741: 0042769d 216 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_lhfc_task │ │ │ │ + 2742: 00555de1 260 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc_opt1 │ │ │ │ + 2743: 00403439 592 FUNC GLOBAL DEFAULT 11 FLA_Norm_frob │ │ │ │ + 2744: 00081cad 292 FUNC GLOBAL DEFAULT 11 sgeqrf_check │ │ │ │ + 2745: 0040d281 72 FUNC GLOBAL DEFAULT 11 fla_lsame │ │ │ │ + 2746: 001a4f19 7640 FUNC GLOBAL DEFAULT 11 dlansf_ │ │ │ │ + 2747: 003b7ef1 208 FUNC GLOBAL DEFAULT 11 bl1_sfnorm │ │ │ │ + 2748: 003c96dd 952 FUNC GLOBAL DEFAULT 11 bl1_csymm │ │ │ │ + 2749: 0056c4a5 116 FUNC GLOBAL DEFAULT 11 FLASH_Ttmm │ │ │ │ + 2750: 00571871 960 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_internal │ │ │ │ + 2751: 003bd3e5 136 FUNC GLOBAL DEFAULT 11 bl1_zhemv_blas │ │ │ │ + 2752: 00419f1d 80 FUNC GLOBAL DEFAULT 11 FLA_Scalr_u_task │ │ │ │ + 2753: 003ad049 8 FUNC GLOBAL DEFAULT 11 d_acos │ │ │ │ + 2754: 000daf3d 236 FUNC GLOBAL DEFAULT 11 claev2_ │ │ │ │ + 2755: 006939c8 4 OBJECT GLOBAL DEFAULT 20 flash_ttmm_cntl │ │ │ │ + 2756: 0033a285 3204 FUNC GLOBAL DEFAULT 11 zlaqr4_ │ │ │ │ + 2757: 00343cb1 1620 FUNC GLOBAL DEFAULT 11 zlascl_ │ │ │ │ + 2758: 003b8fb9 256 FUNC GLOBAL DEFAULT 11 bl1_zdinvscalm │ │ │ │ + 2759: 003c0ef1 128 FUNC GLOBAL DEFAULT 11 bl1_dsyr2_blas │ │ │ │ + 2760: 003d6a8d 220 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_geometric_dist_check │ │ │ │ + 2761: 003c0829 176 FUNC GLOBAL DEFAULT 11 bl1_csymv │ │ │ │ + 2762: 003ad249 72 FUNC GLOBAL DEFAULT 11 z_div │ │ │ │ + 2763: 003fdb9d 16 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_parallel_time │ │ │ │ + 2764: 00088269 396 FUNC GLOBAL DEFAULT 11 zhetrd_check │ │ │ │ + 2765: 0024cb39 1000 FUNC GLOBAL DEFAULT 11 slaed9_ │ │ │ │ + 2766: 003b8ab9 116 FUNC GLOBAL DEFAULT 11 bl1_zdinvscalv │ │ │ │ + 2767: 003e195d 196 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_scale_diagonals_check │ │ │ │ + 2768: 003ae5d9 26 FUNC GLOBAL DEFAULT 11 i_mod │ │ │ │ + 2769: 003bf345 336 FUNC GLOBAL DEFAULT 11 bl1_zger │ │ │ │ + 2770: 002c46fd 7948 FUNC GLOBAL DEFAULT 11 stprfb_ │ │ │ │ + 2771: 003fae35 90 FUNC GLOBAL DEFAULT 11 FLA_Obj_has_zero_dim │ │ │ │ + 2772: 003eb041 196 FUNC GLOBAL DEFAULT 11 FLASH_Trsm_cntl_init │ │ │ │ + 2773: 00693770 4 OBJECT GLOBAL DEFAULT 20 fla_apq2ut_cntl_leaf │ │ │ │ + 2774: 00411139 1508 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext │ │ │ │ + 2775: 003cdeb1 12 FUNC GLOBAL DEFAULT 11 bl1_is_row_storage │ │ │ │ + 2776: 003d5479 152 FUNC GLOBAL DEFAULT 11 FLA_Obj_fshow_check │ │ │ │ + 2777: 003f83e5 14 FUNC GLOBAL DEFAULT 11 FLA_Check_close_result │ │ │ │ + 2778: 003b7931 128 FUNC GLOBAL DEFAULT 11 bl1_sdots │ │ │ │ + 2779: 00425e29 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_task │ │ │ │ + 2780: 003a05d1 5956 FUNC GLOBAL DEFAULT 11 sorcsd2by1_ │ │ │ │ + 2781: 00427205 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_blk_ext │ │ │ │ + 2782: 003e89cd 66 FUNC GLOBAL DEFAULT 11 FLA_Cntl_apqut_obj_create │ │ │ │ + 2783: 003e0935 460 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_check │ │ │ │ + 2784: 003d4f7d 40 FUNC GLOBAL DEFAULT 11 FLA_Obj_datatype_size_check │ │ │ │ + 2785: 001946a9 1992 FUNC GLOBAL DEFAULT 11 dlagv2_ │ │ │ │ + 2786: 005518dd 1640 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_unb_var1 │ │ │ │ + 2787: 003e9405 116 FUNC GLOBAL DEFAULT 11 FLASH_Trsv_cntl_init │ │ │ │ + 2788: 00093d91 1320 FUNC GLOBAL DEFAULT 11 cgeequb_ │ │ │ │ + 2789: 0014eac9 740 FUNC GLOBAL DEFAULT 11 cunmhr_ │ │ │ │ + 2790: 002e0601 1384 FUNC GLOBAL DEFAULT 11 zgeqp3_ │ │ │ │ + 2791: 003e92e5 24 FUNC GLOBAL DEFAULT 11 FLA_Gemv_cntl_finalize │ │ │ │ + 2792: 000a3149 824 FUNC GLOBAL DEFAULT 11 cgetc2_ │ │ │ │ + 2793: 000997e1 908 FUNC GLOBAL DEFAULT 11 cgelqf_ │ │ │ │ + 2794: 0042d591 660 FUNC GLOBAL DEFAULT 11 FLA_Copy_internal │ │ │ │ + 2795: 00640011 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opt_var1 │ │ │ │ + 2796: 003f37c5 4 FUNC GLOBAL DEFAULT 11 FLA_Lock_acquire │ │ │ │ + 2797: 003aeca5 68 FUNC GLOBAL DEFAULT 11 c_sqrt │ │ │ │ + 2798: 00642695 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opt_var2 │ │ │ │ + 2799: 00407f59 1312 FUNC GLOBAL DEFAULT 11 FLA_Hevv_2x2 │ │ │ │ + 2800: 003a8f05 1344 FUNC GLOBAL DEFAULT 11 chetrd_fla │ │ │ │ + 2801: 003d38e5 86 FUNC GLOBAL DEFAULT 11 bl1_csshiftdiag │ │ │ │ + 2802: 00663aa9 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opt_var3 │ │ │ │ + 2803: 00346979 12992 FUNC GLOBAL DEFAULT 11 zlaqr5_ │ │ │ │ + 2804: 001a7b31 488 FUNC GLOBAL DEFAULT 11 dlargv_ │ │ │ │ + 2805: 00148bc1 740 FUNC GLOBAL DEFAULT 11 cung2l_ │ │ │ │ + 2806: 0064cd39 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opt_var6 │ │ │ │ + 2807: 003f90d1 180 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_complex_scalar │ │ │ │ + 2808: 00640295 244 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT │ │ │ │ + 2809: 003b13f1 38 FUNC GLOBAL DEFAULT 11 bl1_zasum │ │ │ │ + 2810: 004316b9 308 FUNC GLOBAL DEFAULT 11 FLA_Copyt_c │ │ │ │ + 2811: 002ea371 1508 FUNC GLOBAL DEFAULT 11 zgglse_ │ │ │ │ + 2812: 0016ad05 1296 FUNC GLOBAL DEFAULT 11 dggglm_ │ │ │ │ + 2813: 006531e5 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opt_var9 │ │ │ │ + 2814: 002c2a85 344 FUNC GLOBAL DEFAULT 11 strttp_ │ │ │ │ + 2815: 003be9cd 388 FUNC GLOBAL DEFAULT 11 bl1_zscopymrt │ │ │ │ + 2816: 003ce9e5 52 FUNC GLOBAL DEFAULT 11 bl1_cfree_contigm │ │ │ │ + 2817: 001c05d1 3576 FUNC GLOBAL DEFAULT 11 dlasy2_ │ │ │ │ + 2818: 000c7a69 1056 FUNC GLOBAL DEFAULT 11 chpevd_ │ │ │ │ + 2819: 00431a1d 308 FUNC GLOBAL DEFAULT 11 FLA_Copyt_h │ │ │ │ + 2820: 006939c0 4 OBJECT GLOBAL DEFAULT 20 flash_trinv_cntl_leaf │ │ │ │ 2821: 0006e4f9 212 FUNC GLOBAL DEFAULT 11 clauu2_ │ │ │ │ - 2822: 003ed2d9 160 FUNC GLOBAL DEFAULT 11 FLASH_LU_piv_cntl_init │ │ │ │ - 2823: 0030b051 2072 FUNC GLOBAL DEFAULT 11 zhpevx_ │ │ │ │ - 2824: 0059ff21 684 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opc_var1 │ │ │ │ - 2825: 005a0c4d 744 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opc_var2 │ │ │ │ - 2826: 003d48f1 204 FUNC GLOBAL DEFAULT 11 FLA_Merge_1x2_check │ │ │ │ - 2827: 00431eb1 308 FUNC GLOBAL DEFAULT 11 FLA_Copyt_n │ │ │ │ - 2828: 003ae8b1 64 FUNC GLOBAL DEFAULT 11 pow_zi │ │ │ │ - 2829: 005a1aa5 844 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opc_var3 │ │ │ │ - 2830: 002f9559 460 FUNC GLOBAL DEFAULT 11 zhesv_rook_ │ │ │ │ - 2831: 003bea55 136 FUNC GLOBAL DEFAULT 11 bl1_sgemv_blas │ │ │ │ - 2832: 002b3a51 4040 FUNC GLOBAL DEFAULT 11 stgsna_ │ │ │ │ - 2833: 0036dd61 936 FUNC GLOBAL DEFAULT 11 zsytrf_rook_ │ │ │ │ - 2834: 005a305d 716 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opc_var4 │ │ │ │ - 2835: 005a450d 632 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opc_var5 │ │ │ │ - 2836: 00089efd 452 FUNC GLOBAL DEFAULT 11 zungtr_check │ │ │ │ - 2837: 0028ff7d 1228 FUNC GLOBAL DEFAULT 11 sppsvx_ │ │ │ │ - 2838: 003ed0d9 68 FUNC GLOBAL DEFAULT 11 FLASH_LQ_UT_cntl_finalize │ │ │ │ - 2839: 000e537d 3056 FUNC GLOBAL DEFAULT 11 claic1_ │ │ │ │ - 2840: 003cd921 14 FUNC GLOBAL DEFAULT 11 bl1_is_vector │ │ │ │ - 2841: 00431b09 308 FUNC GLOBAL DEFAULT 11 FLA_Copyt_t │ │ │ │ - 2842: 003d1fed 86 FUNC GLOBAL DEFAULT 11 bl1_sscalediag │ │ │ │ - 2843: 003c3921 4 FUNC GLOBAL DEFAULT 11 bl1_sher2k │ │ │ │ - 2844: 0069353c 4 OBJECT GLOBAL DEFAULT 20 flash_scal_cntl_tb │ │ │ │ - 2845: 003aec81 56 FUNC GLOBAL DEFAULT 11 z_sqrt │ │ │ │ - 2846: 001d9799 600 FUNC GLOBAL DEFAULT 11 dspgv_ │ │ │ │ - 2847: 005589d9 720 FUNC GLOBAL DEFAULT 11 FLA_Svd │ │ │ │ - 2848: 0049f2e5 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_unb_var1 │ │ │ │ - 2849: 003eb051 148 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_cntl_init │ │ │ │ - 2850: 005931a5 280 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_opc_var1 │ │ │ │ - 2851: 00269bed 4100 FUNC GLOBAL DEFAULT 11 slarfx_ │ │ │ │ - 2852: 0049f745 1108 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_unb_var2 │ │ │ │ - 2853: 003eaf2d 196 FUNC GLOBAL DEFAULT 11 FLASH_Trmm_cntl_init │ │ │ │ - 2854: 0049fef1 1108 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_unb_var3 │ │ │ │ - 2855: 004a0345 1124 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_unb_var4 │ │ │ │ - 2856: 001c9949 740 FUNC GLOBAL DEFAULT 11 dorgr2_ │ │ │ │ - 2857: 003fd57d 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_cores_per_queue │ │ │ │ - 2858: 003ce921 4 FUNC GLOBAL DEFAULT 11 bl1_ifree │ │ │ │ - 2859: 0049fb99 424 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_unb_var5 │ │ │ │ - 2860: 003ae86d 68 FUNC GLOBAL DEFAULT 11 pow_zz │ │ │ │ - 2861: 003bbdc9 276 FUNC GLOBAL DEFAULT 11 bl1_dcopymr │ │ │ │ - 2862: 0069355c 4 OBJECT GLOBAL DEFAULT 20 flash_trsv_cntl │ │ │ │ - 2863: 0049fd41 432 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_unb_var6 │ │ │ │ - 2864: 0055e859 552 FUNC GLOBAL DEFAULT 11 FLA_Tevd_find_submatrix_opd │ │ │ │ - 2865: 003ba341 258 FUNC GLOBAL DEFAULT 11 bl1_dcopymt │ │ │ │ - 2866: 00636fe5 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var9b │ │ │ │ - 2867: 003e3b7d 96 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_check │ │ │ │ - 2868: 003ed695 56 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc_cntl_finalize │ │ │ │ - 2869: 0008a94d 600 FUNC GLOBAL DEFAULT 11 zunmqr_check │ │ │ │ - 2870: 004a4c19 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_unb_var1 │ │ │ │ - 2871: 00693a88 28 OBJECT GLOBAL DEFAULT 20 FLA_SAFE_INV_MIN_SQUARE │ │ │ │ - 2872: 004a47cd 1100 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_unb_var2 │ │ │ │ - 2873: 003ed11d 160 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_cntl_init │ │ │ │ - 2874: 0020bf2d 236 FUNC GLOBAL DEFAULT 11 izmax1_ │ │ │ │ - 2875: 004a5221 1124 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_unb_var3 │ │ │ │ - 2876: 00081501 172 FUNC GLOBAL DEFAULT 11 sgeqpf_check │ │ │ │ - 2877: 003aed89 180 FUNC GLOBAL DEFAULT 11 f_clos │ │ │ │ - 2878: 004a5685 1104 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_unb_var4 │ │ │ │ - 2879: 003f1701 132 FUNC GLOBAL DEFAULT 11 FLASH_Obj_depth │ │ │ │ - 2880: 00265761 368 FUNC GLOBAL DEFAULT 11 slarra_ │ │ │ │ - 2881: 004a5079 424 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_unb_var5 │ │ │ │ - 2882: 004a5ad5 432 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_unb_var6 │ │ │ │ - 2883: 001d6811 1076 FUNC GLOBAL DEFAULT 11 dsbevd_ │ │ │ │ - 2884: 003e49bd 348 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_check │ │ │ │ - 2885: 003b0c81 38 FUNC GLOBAL DEFAULT 11 bl1_samax │ │ │ │ - 2886: 003c4d45 560 FUNC GLOBAL DEFAULT 11 bl1_strmm │ │ │ │ - 2887: 006574b1 176 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_inc_lhfc │ │ │ │ - 2888: 0055e831 40 FUNC GLOBAL DEFAULT 11 FLA_Tevd_find_submatrix_ops │ │ │ │ - 2889: 003c0025 136 FUNC GLOBAL DEFAULT 11 bl1_chemv_blas │ │ │ │ - 2890: 00419475 142 FUNC GLOBAL DEFAULT 11 FLA_Dot2cs │ │ │ │ + 2822: 003ed321 160 FUNC GLOBAL DEFAULT 11 FLASH_LU_piv_cntl_init │ │ │ │ + 2823: 0030ad19 2072 FUNC GLOBAL DEFAULT 11 zhpevx_ │ │ │ │ + 2824: 0059ff59 684 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opc_var1 │ │ │ │ + 2825: 005a2371 744 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opc_var2 │ │ │ │ + 2826: 003d4819 204 FUNC GLOBAL DEFAULT 11 FLA_Merge_1x2_check │ │ │ │ + 2827: 0043257d 308 FUNC GLOBAL DEFAULT 11 FLA_Copyt_n │ │ │ │ + 2828: 003ae8f1 64 FUNC GLOBAL DEFAULT 11 pow_zi │ │ │ │ + 2829: 005a0d41 844 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opc_var3 │ │ │ │ + 2830: 002f9775 460 FUNC GLOBAL DEFAULT 11 zhesv_rook_ │ │ │ │ + 2831: 003bf7d5 136 FUNC GLOBAL DEFAULT 11 bl1_sgemv_blas │ │ │ │ + 2832: 002b3769 4040 FUNC GLOBAL DEFAULT 11 stgsna_ │ │ │ │ + 2833: 0036dda1 936 FUNC GLOBAL DEFAULT 11 zsytrf_rook_ │ │ │ │ + 2834: 005a44a5 716 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opc_var4 │ │ │ │ + 2835: 005a3859 632 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opc_var5 │ │ │ │ + 2836: 00089e59 452 FUNC GLOBAL DEFAULT 11 zungtr_check │ │ │ │ + 2837: 0028fd59 1228 FUNC GLOBAL DEFAULT 11 sppsvx_ │ │ │ │ + 2838: 003ecf51 68 FUNC GLOBAL DEFAULT 11 FLASH_LQ_UT_cntl_finalize │ │ │ │ + 2839: 000dfca9 3056 FUNC GLOBAL DEFAULT 11 claic1_ │ │ │ │ + 2840: 003cdee9 14 FUNC GLOBAL DEFAULT 11 bl1_is_vector │ │ │ │ + 2841: 00431dc5 308 FUNC GLOBAL DEFAULT 11 FLA_Copyt_t │ │ │ │ + 2842: 003d21c5 86 FUNC GLOBAL DEFAULT 11 bl1_sscalediag │ │ │ │ + 2843: 003c2df9 4 FUNC GLOBAL DEFAULT 11 bl1_sher2k │ │ │ │ + 2844: 0069350c 4 OBJECT GLOBAL DEFAULT 20 flash_scal_cntl_tb │ │ │ │ + 2845: 003aece9 56 FUNC GLOBAL DEFAULT 11 z_sqrt │ │ │ │ + 2846: 001d97bd 600 FUNC GLOBAL DEFAULT 11 dspgv_ │ │ │ │ + 2847: 00558a11 720 FUNC GLOBAL DEFAULT 11 FLA_Svd │ │ │ │ + 2848: 0049f321 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_unb_var1 │ │ │ │ + 2849: 003eaf75 148 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_cntl_init │ │ │ │ + 2850: 005941b1 280 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_opc_var1 │ │ │ │ + 2851: 0026969d 4100 FUNC GLOBAL DEFAULT 11 slarfx_ │ │ │ │ + 2852: 0049f781 1108 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_unb_var2 │ │ │ │ + 2853: 003eb2d9 196 FUNC GLOBAL DEFAULT 11 FLASH_Trmm_cntl_init │ │ │ │ + 2854: 0049fbd5 1108 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_unb_var3 │ │ │ │ + 2855: 004a01d1 1124 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_unb_var4 │ │ │ │ + 2856: 001c9961 740 FUNC GLOBAL DEFAULT 11 dorgr2_ │ │ │ │ + 2857: 003fdc15 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_cores_per_queue │ │ │ │ + 2858: 003ce969 4 FUNC GLOBAL DEFAULT 11 bl1_ifree │ │ │ │ + 2859: 004a0029 424 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_unb_var5 │ │ │ │ + 2860: 003ae8ad 68 FUNC GLOBAL DEFAULT 11 pow_zz │ │ │ │ + 2861: 003bb899 276 FUNC GLOBAL DEFAULT 11 bl1_dcopymr │ │ │ │ + 2862: 0069352c 4 OBJECT GLOBAL DEFAULT 20 flash_trsv_cntl │ │ │ │ + 2863: 004a0635 432 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_unb_var6 │ │ │ │ + 2864: 0055e6d1 552 FUNC GLOBAL DEFAULT 11 FLA_Tevd_find_submatrix_opd │ │ │ │ + 2865: 003b9c09 258 FUNC GLOBAL DEFAULT 11 bl1_dcopymt │ │ │ │ + 2866: 00636055 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var9b │ │ │ │ + 2867: 003e3bc5 96 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_check │ │ │ │ + 2868: 003ed6dd 56 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc_cntl_finalize │ │ │ │ + 2869: 0008a949 600 FUNC GLOBAL DEFAULT 11 zunmqr_check │ │ │ │ + 2870: 004a4601 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_unb_var1 │ │ │ │ + 2871: 00693a58 28 OBJECT GLOBAL DEFAULT 20 FLA_SAFE_INV_MIN_SQUARE │ │ │ │ + 2872: 004a4a61 1100 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_unb_var2 │ │ │ │ + 2873: 003ecf95 160 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_cntl_init │ │ │ │ + 2874: 0020bf39 236 FUNC GLOBAL DEFAULT 11 izmax1_ │ │ │ │ + 2875: 004a50b5 1124 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_unb_var3 │ │ │ │ + 2876: 00081469 172 FUNC GLOBAL DEFAULT 11 sgeqpf_check │ │ │ │ + 2877: 003aed21 180 FUNC GLOBAL DEFAULT 11 f_clos │ │ │ │ + 2878: 004a56c9 1104 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_unb_var4 │ │ │ │ + 2879: 003f1749 132 FUNC GLOBAL DEFAULT 11 FLASH_Obj_depth │ │ │ │ + 2880: 00265771 368 FUNC GLOBAL DEFAULT 11 slarra_ │ │ │ │ + 2881: 004a5b19 424 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_unb_var5 │ │ │ │ + 2882: 004a5519 432 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_unb_var6 │ │ │ │ + 2883: 001d7281 1076 FUNC GLOBAL DEFAULT 11 dsbevd_ │ │ │ │ + 2884: 003e4add 348 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_check │ │ │ │ + 2885: 003b0bd9 38 FUNC GLOBAL DEFAULT 11 bl1_samax │ │ │ │ + 2886: 003c4d8d 560 FUNC GLOBAL DEFAULT 11 bl1_strmm │ │ │ │ + 2887: 006574e9 176 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_inc_lhfc │ │ │ │ + 2888: 0055e6a9 40 FUNC GLOBAL DEFAULT 11 FLA_Tevd_find_submatrix_ops │ │ │ │ + 2889: 003bd1bd 136 FUNC GLOBAL DEFAULT 11 bl1_chemv_blas │ │ │ │ + 2890: 00419461 142 FUNC GLOBAL DEFAULT 11 FLA_Dot2cs │ │ │ │ 2891: 00075ae9 256 FUNC GLOBAL DEFAULT 11 dpotri_ │ │ │ │ - 2892: 002f45d5 588 FUNC GLOBAL DEFAULT 11 zhecon_ │ │ │ │ - 2893: 00124341 3620 FUNC GLOBAL DEFAULT 11 cstemr_ │ │ │ │ - 2894: 003c1bdd 206 FUNC GLOBAL DEFAULT 11 bl1_strmv │ │ │ │ - 2895: 003a9f8d 904 FUNC GLOBAL DEFAULT 11 sormtr_fla │ │ │ │ - 2896: 003f3709 140 FUNC GLOBAL DEFAULT 11 FLA_Blocksize_scale │ │ │ │ - 2897: 00693ba0 28 OBJECT GLOBAL DEFAULT 20 FLA_ONE_HALF │ │ │ │ - 2898: 003c11a1 208 FUNC GLOBAL DEFAULT 11 bl1_ztrmvsx │ │ │ │ - 2899: 0042676d 56 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_unb_external │ │ │ │ - 2900: 004011ad 386 FUNC GLOBAL DEFAULT 11 FLASH_Task_update_dependencies │ │ │ │ - 2901: 006853f0 8 OBJECT GLOBAL DEFAULT 13 dzero │ │ │ │ - 2902: 003cdb51 108 FUNC GLOBAL DEFAULT 11 bl1_zcreate_contigm │ │ │ │ - 2903: 003ec189 56 FUNC GLOBAL DEFAULT 11 FLA_SPDinv_cntl_finalize │ │ │ │ - 2904: 002ba50d 6148 FUNC GLOBAL DEFAULT 11 stgsyl_ │ │ │ │ - 2905: 003fd3b5 36 FUNC GLOBAL DEFAULT 11 FLASH_Queue_disable │ │ │ │ - 2906: 00560cd1 528 FUNC GLOBAL DEFAULT 11 FLA_Trinv_internal │ │ │ │ - 2907: 002a1aad 844 FUNC GLOBAL DEFAULT 11 ssyev_ │ │ │ │ - 2908: 003c1665 248 FUNC GLOBAL DEFAULT 11 bl1_zsyr2_blas │ │ │ │ - 2909: 003c15b9 172 FUNC GLOBAL DEFAULT 11 bl1_csyr2 │ │ │ │ - 2910: 000776e1 1592 FUNC GLOBAL DEFAULT 11 cgelsd_check │ │ │ │ - 2911: 003f6b2d 246 FUNC GLOBAL DEFAULT 11 FLA_Check_identical_object_precision │ │ │ │ - 2912: 00072b09 720 FUNC GLOBAL DEFAULT 11 dorml2_ │ │ │ │ - 2913: 003dd0e5 576 FUNC GLOBAL DEFAULT 11 FLA_Her2k_check │ │ │ │ - 2914: 0055414d 340 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q_opc_var1 │ │ │ │ - 2915: 00693bd8 28 OBJECT GLOBAL DEFAULT 20 FLA_TWO │ │ │ │ - 2916: 00547cc5 582 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opt_var3 │ │ │ │ - 2917: 00108c01 428 FUNC GLOBAL DEFAULT 11 clatrz_ │ │ │ │ - 2918: 0053d355 620 FUNC GLOBAL DEFAULT 11 FLASH_Trsm_piv │ │ │ │ - 2919: 005488a5 582 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opt_var4 │ │ │ │ - 2920: 00268619 1528 FUNC GLOBAL DEFAULT 11 slarrb_ │ │ │ │ - 2921: 0054705d 582 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opt_var5 │ │ │ │ - 2922: 00530fc1 104 FUNC GLOBAL DEFAULT 11 FLA_Chol │ │ │ │ - 2923: 00613725 348 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_ops_var1 │ │ │ │ - 2924: 004aadc1 1528 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var1 │ │ │ │ - 2925: 001c4d71 1384 FUNC GLOBAL DEFAULT 11 dopmtr_ │ │ │ │ - 2926: 004abd81 1556 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var2 │ │ │ │ - 2927: 005b6e1d 2196 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_blk_var1 │ │ │ │ - 2928: 004ac395 1556 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var3 │ │ │ │ - 2929: 005b76b1 2328 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_blk_var2 │ │ │ │ - 2930: 004ac9a9 1548 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var4 │ │ │ │ - 2931: 002da271 1684 FUNC GLOBAL DEFAULT 11 zgehrd_ │ │ │ │ - 2932: 003e4b89 216 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_colnorm_check │ │ │ │ - 2933: 003ef08d 308 FUNC GLOBAL DEFAULT 11 FLASH_Axpy_hier_to_flat │ │ │ │ - 2934: 004acfb5 1540 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var5 │ │ │ │ - 2935: 003f6a49 68 FUNC GLOBAL DEFAULT 11 FLA_Check_real_object │ │ │ │ - 2936: 001daca1 888 FUNC GLOBAL DEFAULT 11 dspgvd_ │ │ │ │ - 2937: 00414931 2068 FUNC GLOBAL DEFAULT 11 FLA_Copyrt_external │ │ │ │ - 2938: 004ad5b9 1544 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var6 │ │ │ │ - 2939: 005b7fc9 2336 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_blk_var4 │ │ │ │ + 2892: 002f45fd 588 FUNC GLOBAL DEFAULT 11 zhecon_ │ │ │ │ + 2893: 00124339 3620 FUNC GLOBAL DEFAULT 11 cstemr_ │ │ │ │ + 2894: 003c1c25 206 FUNC GLOBAL DEFAULT 11 bl1_strmv │ │ │ │ + 2895: 003a9fcd 904 FUNC GLOBAL DEFAULT 11 sormtr_fla │ │ │ │ + 2896: 003f3525 140 FUNC GLOBAL DEFAULT 11 FLA_Blocksize_scale │ │ │ │ + 2897: 00693b70 28 OBJECT GLOBAL DEFAULT 20 FLA_ONE_HALF │ │ │ │ + 2898: 003c0cf5 208 FUNC GLOBAL DEFAULT 11 bl1_ztrmvsx │ │ │ │ + 2899: 004267b5 56 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_unb_external │ │ │ │ + 2900: 00401029 386 FUNC GLOBAL DEFAULT 11 FLASH_Task_update_dependencies │ │ │ │ + 2901: 00685428 8 OBJECT GLOBAL DEFAULT 13 dzero │ │ │ │ + 2902: 003cda71 108 FUNC GLOBAL DEFAULT 11 bl1_zcreate_contigm │ │ │ │ + 2903: 003ec0e1 56 FUNC GLOBAL DEFAULT 11 FLA_SPDinv_cntl_finalize │ │ │ │ + 2904: 002ba679 6148 FUNC GLOBAL DEFAULT 11 stgsyl_ │ │ │ │ + 2905: 003fda4d 36 FUNC GLOBAL DEFAULT 11 FLASH_Queue_disable │ │ │ │ + 2906: 00560d0d 528 FUNC GLOBAL DEFAULT 11 FLA_Trinv_internal │ │ │ │ + 2907: 002a130d 844 FUNC GLOBAL DEFAULT 11 ssyev_ │ │ │ │ + 2908: 003c11b9 248 FUNC GLOBAL DEFAULT 11 bl1_zsyr2_blas │ │ │ │ + 2909: 003c110d 172 FUNC GLOBAL DEFAULT 11 bl1_csyr2 │ │ │ │ + 2910: 00077461 1592 FUNC GLOBAL DEFAULT 11 cgelsd_check │ │ │ │ + 2911: 003f7915 246 FUNC GLOBAL DEFAULT 11 FLA_Check_identical_object_precision │ │ │ │ + 2912: 00073651 720 FUNC GLOBAL DEFAULT 11 dorml2_ │ │ │ │ + 2913: 003dd12d 576 FUNC GLOBAL DEFAULT 11 FLA_Her2k_check │ │ │ │ + 2914: 00554185 340 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q_opc_var1 │ │ │ │ + 2915: 00693ba8 28 OBJECT GLOBAL DEFAULT 20 FLA_TWO │ │ │ │ + 2916: 005476c9 582 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opt_var3 │ │ │ │ + 2917: 00106e81 428 FUNC GLOBAL DEFAULT 11 clatrz_ │ │ │ │ + 2918: 0053e179 620 FUNC GLOBAL DEFAULT 11 FLASH_Trsm_piv │ │ │ │ + 2919: 005482a9 582 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opt_var4 │ │ │ │ + 2920: 00268629 1528 FUNC GLOBAL DEFAULT 11 slarrb_ │ │ │ │ + 2921: 0054636d 582 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opt_var5 │ │ │ │ + 2922: 005318d5 104 FUNC GLOBAL DEFAULT 11 FLA_Chol │ │ │ │ + 2923: 006136d9 348 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_ops_var1 │ │ │ │ + 2924: 004ab521 1528 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var1 │ │ │ │ + 2925: 001c61dd 1384 FUNC GLOBAL DEFAULT 11 dopmtr_ │ │ │ │ + 2926: 004abdbd 1556 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var2 │ │ │ │ + 2927: 005b6e55 2196 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_blk_var1 │ │ │ │ + 2928: 004ac3d1 1556 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var3 │ │ │ │ + 2929: 005b76e9 2328 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_blk_var2 │ │ │ │ + 2930: 004ac9e5 1548 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var4 │ │ │ │ + 2931: 002d97c1 1684 FUNC GLOBAL DEFAULT 11 zgehrd_ │ │ │ │ + 2932: 003e4a05 216 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_colnorm_check │ │ │ │ + 2933: 003eeaf5 308 FUNC GLOBAL DEFAULT 11 FLASH_Axpy_hier_to_flat │ │ │ │ + 2934: 004acff1 1540 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var5 │ │ │ │ + 2935: 003f7831 68 FUNC GLOBAL DEFAULT 11 FLA_Check_real_object │ │ │ │ + 2936: 001dacc5 888 FUNC GLOBAL DEFAULT 11 dspgvd_ │ │ │ │ + 2937: 00414ed1 2068 FUNC GLOBAL DEFAULT 11 FLA_Copyrt_external │ │ │ │ + 2938: 004adeb9 1544 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var6 │ │ │ │ + 2939: 005b8001 2336 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_blk_var4 │ │ │ │ 2940: 000d7171 200 FUNC GLOBAL DEFAULT 11 clacgv_ │ │ │ │ - 2941: 004ade6d 1528 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var7 │ │ │ │ - 2942: 005b88e9 2176 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_blk_var5 │ │ │ │ - 2943: 004ae9b5 1560 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var8 │ │ │ │ - 2944: 00156a6d 1052 FUNC GLOBAL DEFAULT 11 dgbtrs_ │ │ │ │ - 2945: 0029c6e5 804 FUNC GLOBAL DEFAULT 11 sstevd_ │ │ │ │ - 2946: 003ea959 204 FUNC GLOBAL DEFAULT 11 FLASH_Her2k_cntl_init │ │ │ │ - 2947: 004adbc1 684 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var9 │ │ │ │ - 2948: 003bfc2d 128 FUNC GLOBAL DEFAULT 11 bl1_cher2_blas │ │ │ │ + 2941: 004ae4c1 1528 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var7 │ │ │ │ + 2942: 005b8921 2176 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_blk_var5 │ │ │ │ + 2943: 004ad5f5 1560 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var8 │ │ │ │ + 2944: 00156311 1052 FUNC GLOBAL DEFAULT 11 dgbtrs_ │ │ │ │ + 2945: 0029cdd1 804 FUNC GLOBAL DEFAULT 11 sstevd_ │ │ │ │ + 2946: 003ea9a1 204 FUNC GLOBAL DEFAULT 11 FLASH_Her2k_cntl_init │ │ │ │ + 2947: 004adc0d 684 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var9 │ │ │ │ + 2948: 003c0125 128 FUNC GLOBAL DEFAULT 11 bl1_cher2_blas │ │ │ │ 2949: 000dc5a5 2180 FUNC GLOBAL DEFAULT 11 claein_ │ │ │ │ - 2950: 003cb9d5 364 FUNC GLOBAL DEFAULT 11 bl1_ddotaxpy │ │ │ │ - 2951: 00199a01 2492 FUNC GLOBAL DEFAULT 11 dlals0_ │ │ │ │ - 2952: 0052cfad 736 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_compute_shift │ │ │ │ - 2953: 000b4c45 996 FUNC GLOBAL DEFAULT 11 chegvd_ │ │ │ │ - 2954: 00574555 1956 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_inc_blk_var1 │ │ │ │ - 2955: 0033bcf1 2824 FUNC GLOBAL DEFAULT 11 zlar1v_ │ │ │ │ - 2956: 00693828 4 OBJECT GLOBAL DEFAULT 20 fla_lu_nopiv_var5_bsize_in │ │ │ │ - 2957: 002f8751 1044 FUNC GLOBAL DEFAULT 11 zhegvx_ │ │ │ │ - 2958: 0007ae49 360 FUNC GLOBAL DEFAULT 11 cunm2r_check │ │ │ │ - 2959: 00357721 588 FUNC GLOBAL DEFAULT 11 zppequ_ │ │ │ │ - 2960: 0007a1f5 200 FUNC GLOBAL DEFAULT 11 cpotf2_check │ │ │ │ - 2961: 003b8de1 256 FUNC GLOBAL DEFAULT 11 bl1_dinvscalm │ │ │ │ - 2962: 003e8acd 112 FUNC GLOBAL DEFAULT 11 FLA_Transpose_cntl_finalize │ │ │ │ - 2963: 003e7fa9 50 FUNC GLOBAL DEFAULT 11 FLA_Cntl_hemm_obj_create │ │ │ │ - 2964: 0069383c 4 OBJECT GLOBAL DEFAULT 20 fla_lu_nopiv_cntl │ │ │ │ - 2965: 003f7949 84 FUNC GLOBAL DEFAULT 11 FLA_Check_conj_and_datatype │ │ │ │ - 2966: 002e37b1 516 FUNC GLOBAL DEFAULT 11 zgerq2_ │ │ │ │ - 2967: 005806f9 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_ofu_var2 │ │ │ │ - 2968: 00584f91 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_ofu_var3 │ │ │ │ - 2969: 005885ad 304 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_ofu_var4 │ │ │ │ - 2970: 003d1d25 420 FUNC GLOBAL DEFAULT 11 bl1_zmaxabsmr │ │ │ │ - 2971: 003b8325 116 FUNC GLOBAL DEFAULT 11 bl1_dinvscalv │ │ │ │ - 2972: 002a995d 2492 FUNC GLOBAL DEFAULT 11 ssytri_rook_ │ │ │ │ - 2973: 003cdc35 120 FUNC GLOBAL DEFAULT 11 bl1_dcreate_contigmr │ │ │ │ - 2974: 00200ead 1352 FUNC GLOBAL DEFAULT 11 dtpttf_ │ │ │ │ - 2975: 003ce785 136 FUNC GLOBAL DEFAULT 11 bl1_dcreate_contigmt │ │ │ │ - 2976: 003d023d 286 FUNC GLOBAL DEFAULT 11 bl1_cewscalmt │ │ │ │ - 2977: 0054d029 148 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT │ │ │ │ - 2978: 002658d1 424 FUNC GLOBAL DEFAULT 11 slarrc_ │ │ │ │ - 2979: 003f9489 726 FUNC GLOBAL DEFAULT 11 FLA_Repart_2x2_to_3x3 │ │ │ │ - 2980: 003978c1 920 FUNC GLOBAL DEFAULT 11 zunmtr_ │ │ │ │ - 2981: 00256ed9 988 FUNC GLOBAL DEFAULT 11 slangb_ │ │ │ │ - 2982: 001d4c8d 540 FUNC GLOBAL DEFAULT 11 dptsvx_ │ │ │ │ - 2983: 000d01d5 1600 FUNC GLOBAL DEFAULT 11 cla_gbrcond_c_ │ │ │ │ - 2984: 006934d0 4 OBJECT GLOBAL DEFAULT 20 fla_copyt_cntl_blas │ │ │ │ - 2985: 00653b89 404 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lnfc │ │ │ │ - 2986: 003aeccd 8 FUNC GLOBAL DEFAULT 11 d_tanh │ │ │ │ - 2987: 003ae265 68 FUNC GLOBAL DEFAULT 11 c_exp │ │ │ │ - 2988: 0019e02d 606 FUNC GLOBAL DEFAULT 11 dlapmr_ │ │ │ │ - 2989: 0035ffb1 2736 FUNC GLOBAL DEFAULT 11 zpstf2_ │ │ │ │ - 2990: 003f72cd 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_pivot_type │ │ │ │ - 2991: 003cd8b5 12 FUNC GLOBAL DEFAULT 11 bl1_is_nonunit_diag │ │ │ │ - 2992: 00426d01 152 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_unb_ext │ │ │ │ - 2993: 002304c1 532 FUNC GLOBAL DEFAULT 11 sgttrs_ │ │ │ │ - 2994: 003f392d 120 FUNC GLOBAL DEFAULT 11 FLA_Determine_blocksize │ │ │ │ + 2950: 003cc115 364 FUNC GLOBAL DEFAULT 11 bl1_ddotaxpy │ │ │ │ + 2951: 00199739 2492 FUNC GLOBAL DEFAULT 11 dlals0_ │ │ │ │ + 2952: 0052cfe5 736 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_compute_shift │ │ │ │ + 2953: 000b610d 996 FUNC GLOBAL DEFAULT 11 chegvd_ │ │ │ │ + 2954: 0057466d 1956 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_inc_blk_var1 │ │ │ │ + 2955: 0033bd31 2824 FUNC GLOBAL DEFAULT 11 zlar1v_ │ │ │ │ + 2956: 006937ec 4 OBJECT GLOBAL DEFAULT 20 fla_lu_nopiv_var5_bsize_in │ │ │ │ + 2957: 002f9169 1044 FUNC GLOBAL DEFAULT 11 zhegvx_ │ │ │ │ + 2958: 0007ae4d 360 FUNC GLOBAL DEFAULT 11 cunm2r_check │ │ │ │ + 2959: 0035c329 588 FUNC GLOBAL DEFAULT 11 zppequ_ │ │ │ │ + 2960: 0007a2c1 200 FUNC GLOBAL DEFAULT 11 cpotf2_check │ │ │ │ + 2961: 003b8cb1 256 FUNC GLOBAL DEFAULT 11 bl1_dinvscalm │ │ │ │ + 2962: 003e8565 112 FUNC GLOBAL DEFAULT 11 FLA_Transpose_cntl_finalize │ │ │ │ + 2963: 003e7f99 50 FUNC GLOBAL DEFAULT 11 FLA_Cntl_hemm_obj_create │ │ │ │ + 2964: 00693800 4 OBJECT GLOBAL DEFAULT 20 fla_lu_nopiv_cntl │ │ │ │ + 2965: 003f8731 84 FUNC GLOBAL DEFAULT 11 FLA_Check_conj_and_datatype │ │ │ │ + 2966: 002e3291 516 FUNC GLOBAL DEFAULT 11 zgerq2_ │ │ │ │ + 2967: 00580731 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_ofu_var2 │ │ │ │ + 2968: 00584fc9 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_ofu_var3 │ │ │ │ + 2969: 00587b39 304 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_ofu_var4 │ │ │ │ + 2970: 003d1e0d 420 FUNC GLOBAL DEFAULT 11 bl1_zmaxabsmr │ │ │ │ + 2971: 003b894d 116 FUNC GLOBAL DEFAULT 11 bl1_dinvscalv │ │ │ │ + 2972: 002a8e75 2492 FUNC GLOBAL DEFAULT 11 ssytri_rook_ │ │ │ │ + 2973: 003cdb55 120 FUNC GLOBAL DEFAULT 11 bl1_dcreate_contigmr │ │ │ │ + 2974: 002014f9 1352 FUNC GLOBAL DEFAULT 11 dtpttf_ │ │ │ │ + 2975: 003ce305 136 FUNC GLOBAL DEFAULT 11 bl1_dcreate_contigmt │ │ │ │ + 2976: 003cf62d 286 FUNC GLOBAL DEFAULT 11 bl1_cewscalmt │ │ │ │ + 2977: 0054d061 148 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT │ │ │ │ + 2978: 00266ca1 424 FUNC GLOBAL DEFAULT 11 slarrc_ │ │ │ │ + 2979: 003f6a81 726 FUNC GLOBAL DEFAULT 11 FLA_Repart_2x2_to_3x3 │ │ │ │ + 2980: 00398b6d 920 FUNC GLOBAL DEFAULT 11 zunmtr_ │ │ │ │ + 2981: 002550b1 988 FUNC GLOBAL DEFAULT 11 slangb_ │ │ │ │ + 2982: 001d4cad 540 FUNC GLOBAL DEFAULT 11 dptsvx_ │ │ │ │ + 2983: 000d0469 1600 FUNC GLOBAL DEFAULT 11 cla_gbrcond_c_ │ │ │ │ + 2984: 006934a0 4 OBJECT GLOBAL DEFAULT 20 fla_copyt_cntl_blas │ │ │ │ + 2985: 00654141 404 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lnfc │ │ │ │ + 2986: 003aec51 8 FUNC GLOBAL DEFAULT 11 d_tanh │ │ │ │ + 2987: 003ae2ed 68 FUNC GLOBAL DEFAULT 11 c_exp │ │ │ │ + 2988: 0019e045 606 FUNC GLOBAL DEFAULT 11 dlapmr_ │ │ │ │ + 2989: 0035fdc9 2736 FUNC GLOBAL DEFAULT 11 zpstf2_ │ │ │ │ + 2990: 003f80b5 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_pivot_type │ │ │ │ + 2991: 003cde7d 12 FUNC GLOBAL DEFAULT 11 bl1_is_nonunit_diag │ │ │ │ + 2992: 00426d15 152 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_unb_ext │ │ │ │ + 2993: 002304c5 532 FUNC GLOBAL DEFAULT 11 sgttrs_ │ │ │ │ + 2994: 003f3749 120 FUNC GLOBAL DEFAULT 11 FLA_Determine_blocksize │ │ │ │ 2995: 000da0b5 3720 FUNC GLOBAL DEFAULT 11 clabrd_ │ │ │ │ - 2996: 003ec609 200 FUNC GLOBAL DEFAULT 11 FLASH_Apply_CAQ2_UT_cntl_init │ │ │ │ - 2997: 006938a8 4 OBJECT GLOBAL DEFAULT 20 fla_tridiagut_cntl_fused │ │ │ │ - 2998: 003c4885 442 FUNC GLOBAL DEFAULT 11 bl1_csyrk │ │ │ │ - 2999: 003acde1 56 FUNC GLOBAL DEFAULT 11 dmaxloc_ │ │ │ │ - 3000: 00384c01 2940 FUNC GLOBAL DEFAULT 11 ztrevc_ │ │ │ │ - 3001: 003f75ed 14 FUNC GLOBAL DEFAULT 11 FLA_Check_lseek_result │ │ │ │ - 3002: 003ed739 56 FUNC GLOBAL DEFAULT 11 FLASH_SPDinv_cntl_finalize │ │ │ │ - 3003: 0044442d 352 FUNC GLOBAL DEFAULT 11 FLASH_Gemm │ │ │ │ - 3004: 003e8d2d 24 FUNC GLOBAL DEFAULT 11 FLA_Scalr_cntl_finalize │ │ │ │ - 3005: 001afdf5 440 FUNC GLOBAL DEFAULT 11 dlarzt_ │ │ │ │ - 3006: 00693524 4 OBJECT GLOBAL DEFAULT 20 flash_copyt_cntl_lr │ │ │ │ - 3007: 00388f61 2768 FUNC GLOBAL DEFAULT 11 ztrttf_ │ │ │ │ - 3008: 0064223d 324 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_l_opc_var1 │ │ │ │ - 3009: 0021cc65 3060 FUNC GLOBAL DEFAULT 11 sgeesx_ │ │ │ │ - 3010: 005bec25 982 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Ax_opt_var1 │ │ │ │ - 3011: 006938e8 4 OBJECT GLOBAL DEFAULT 20 flash_apcaqutinc_cntl │ │ │ │ - 3012: 005d82b1 144 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_scale_diagonals │ │ │ │ - 3013: 00503c69 1060 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_blk_var1 │ │ │ │ - 3014: 0031e319 1568 FUNC GLOBAL DEFAULT 11 zlaed0_ │ │ │ │ - 3015: 00435e91 336 FUNC GLOBAL DEFAULT 11 FLASH_Gemv │ │ │ │ - 3016: 0050408d 1144 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_blk_var2 │ │ │ │ - 3017: 00319aa5 142 FUNC GLOBAL DEFAULT 11 zla_wwaddw_ │ │ │ │ - 3018: 00503425 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_blk_var3 │ │ │ │ - 3019: 001ed0c1 3276 FUNC GLOBAL DEFAULT 11 dsytf2_rook_ │ │ │ │ - 3020: 00693644 4 OBJECT GLOBAL DEFAULT 20 fla_symm_cntl_bp │ │ │ │ - 3021: 00504b61 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_blk_var4 │ │ │ │ - 3022: 003d57f1 192 FUNC GLOBAL DEFAULT 11 FLA_Obj_set_imag_part_check │ │ │ │ - 3023: 0026b481 3916 FUNC GLOBAL DEFAULT 11 slarrd_ │ │ │ │ - 3024: 003cdbbd 120 FUNC GLOBAL DEFAULT 11 bl1_screate_contigmr │ │ │ │ - 3025: 00085f8d 328 FUNC GLOBAL DEFAULT 11 zgebrd_check │ │ │ │ - 3026: 0041eb15 98 FUNC GLOBAL DEFAULT 11 FLA_Syr │ │ │ │ - 3027: 0007c3a1 320 FUNC GLOBAL DEFAULT 11 dgeqp3_check │ │ │ │ - 3028: 0042290d 1576 FUNC GLOBAL DEFAULT 11 FLA_Trsmsx_external │ │ │ │ - 3029: 003ce6fd 136 FUNC GLOBAL DEFAULT 11 bl1_screate_contigmt │ │ │ │ - 3030: 0050e8f5 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc │ │ │ │ - 3031: 0069205c 4 OBJECT GLOBAL DEFAULT 20 f__lcount │ │ │ │ - 3032: 003be8cd 388 FUNC GLOBAL DEFAULT 11 bl1_zccopymrt │ │ │ │ - 3033: 00328ea9 5688 FUNC GLOBAL DEFAULT 11 zlahef_ │ │ │ │ - 3034: 00162985 2336 FUNC GLOBAL DEFAULT 11 dgels_ │ │ │ │ - 3035: 002ed391 1160 FUNC GLOBAL DEFAULT 11 zgttrf_ │ │ │ │ - 3036: 006935cc 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_op_bp_bb │ │ │ │ - 3037: 0050eb55 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh │ │ │ │ - 3038: 003c14c9 240 FUNC GLOBAL DEFAULT 11 bl1_csyr2_blas │ │ │ │ - 3039: 00690a9c 4 OBJECT GLOBAL DEFAULT 20 f__doend │ │ │ │ - 3040: 0050edb5 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln │ │ │ │ - 3041: 00108dad 556 FUNC GLOBAL DEFAULT 11 clatzm_ │ │ │ │ - 3042: 00693608 4 OBJECT GLOBAL DEFAULT 20 fla_her2k_var3_bsize │ │ │ │ - 3043: 0050f015 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt │ │ │ │ - 3044: 00642381 324 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_l_opz_var1 │ │ │ │ - 3045: 0020b07d 126 FUNC GLOBAL DEFAULT 11 iladlc_ │ │ │ │ - 3046: 006937fc 4 OBJECT GLOBAL DEFAULT 20 fla_chol_cntl │ │ │ │ - 3047: 000dbd79 102 FUNC GLOBAL DEFAULT 11 clag2z_ │ │ │ │ - 3048: 00693760 4 OBJECT GLOBAL DEFAULT 20 flash_syr2k_cntl_blas │ │ │ │ - 3049: 003a59a5 1776 FUNC GLOBAL DEFAULT 11 dormqr_fla │ │ │ │ - 3050: 00428939 100 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_task │ │ │ │ - 3051: 0020be21 266 FUNC GLOBAL DEFAULT 11 ilazlr_ │ │ │ │ + 2996: 003ec761 200 FUNC GLOBAL DEFAULT 11 FLASH_Apply_CAQ2_UT_cntl_init │ │ │ │ + 2997: 0069386c 4 OBJECT GLOBAL DEFAULT 20 fla_tridiagut_cntl_fused │ │ │ │ + 2998: 003c3d5d 442 FUNC GLOBAL DEFAULT 11 bl1_csyrk │ │ │ │ + 2999: 003ace1d 56 FUNC GLOBAL DEFAULT 11 dmaxloc_ │ │ │ │ + 3000: 00385231 2940 FUNC GLOBAL DEFAULT 11 ztrevc_ │ │ │ │ + 3001: 003f83d5 14 FUNC GLOBAL DEFAULT 11 FLA_Check_lseek_result │ │ │ │ + 3002: 003ed781 56 FUNC GLOBAL DEFAULT 11 FLASH_SPDinv_cntl_finalize │ │ │ │ + 3003: 004450f9 352 FUNC GLOBAL DEFAULT 11 FLASH_Gemm │ │ │ │ + 3004: 003e8d75 24 FUNC GLOBAL DEFAULT 11 FLA_Scalr_cntl_finalize │ │ │ │ + 3005: 001b0be9 440 FUNC GLOBAL DEFAULT 11 dlarzt_ │ │ │ │ + 3006: 006934f4 4 OBJECT GLOBAL DEFAULT 20 flash_copyt_cntl_lr │ │ │ │ + 3007: 00388999 2768 FUNC GLOBAL DEFAULT 11 ztrttf_ │ │ │ │ + 3008: 006406d5 324 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_l_opc_var1 │ │ │ │ + 3009: 0021cb25 3060 FUNC GLOBAL DEFAULT 11 sgeesx_ │ │ │ │ + 3010: 005bec5d 982 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Ax_opt_var1 │ │ │ │ + 3011: 006938fc 4 OBJECT GLOBAL DEFAULT 20 flash_apcaqutinc_cntl │ │ │ │ + 3012: 005d8c15 144 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_scale_diagonals │ │ │ │ + 3013: 005037f1 1060 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_blk_var1 │ │ │ │ + 3014: 0031e239 1568 FUNC GLOBAL DEFAULT 11 zlaed0_ │ │ │ │ + 3015: 00436281 336 FUNC GLOBAL DEFAULT 11 FLASH_Gemv │ │ │ │ + 3016: 00503c15 1144 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_blk_var2 │ │ │ │ + 3017: 003197ad 142 FUNC GLOBAL DEFAULT 11 zla_wwaddw_ │ │ │ │ + 3018: 00504215 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_blk_var3 │ │ │ │ + 3019: 001ec399 3276 FUNC GLOBAL DEFAULT 11 dsytf2_rook_ │ │ │ │ + 3020: 00693614 4 OBJECT GLOBAL DEFAULT 20 fla_symm_cntl_bp │ │ │ │ + 3021: 00504541 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_blk_var4 │ │ │ │ + 3022: 003d5839 192 FUNC GLOBAL DEFAULT 11 FLA_Obj_set_imag_part_check │ │ │ │ + 3023: 0026aef9 3916 FUNC GLOBAL DEFAULT 11 slarrd_ │ │ │ │ + 3024: 003cdadd 120 FUNC GLOBAL DEFAULT 11 bl1_screate_contigmr │ │ │ │ + 3025: 00085ed5 328 FUNC GLOBAL DEFAULT 11 zgebrd_check │ │ │ │ + 3026: 0041ea65 98 FUNC GLOBAL DEFAULT 11 FLA_Syr │ │ │ │ + 3027: 0007c25d 320 FUNC GLOBAL DEFAULT 11 dgeqp3_check │ │ │ │ + 3028: 00422329 1576 FUNC GLOBAL DEFAULT 11 FLA_Trsmsx_external │ │ │ │ + 3029: 003ce27d 136 FUNC GLOBAL DEFAULT 11 bl1_screate_contigmt │ │ │ │ + 3030: 0050e931 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc │ │ │ │ + 3031: 0069202c 4 OBJECT GLOBAL DEFAULT 20 f__lcount │ │ │ │ + 3032: 003becd5 388 FUNC GLOBAL DEFAULT 11 bl1_zccopymrt │ │ │ │ + 3033: 00328ee1 5688 FUNC GLOBAL DEFAULT 11 zlahef_ │ │ │ │ + 3034: 0016298d 2336 FUNC GLOBAL DEFAULT 11 dgels_ │ │ │ │ + 3035: 002ece35 1160 FUNC GLOBAL DEFAULT 11 zgttrf_ │ │ │ │ + 3036: 0069359c 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_op_bp_bb │ │ │ │ + 3037: 0050eb91 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh │ │ │ │ + 3038: 003c101d 240 FUNC GLOBAL DEFAULT 11 bl1_csyr2_blas │ │ │ │ + 3039: 00690a6c 4 OBJECT GLOBAL DEFAULT 20 f__doend │ │ │ │ + 3040: 0050f771 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln │ │ │ │ + 3041: 00108da9 556 FUNC GLOBAL DEFAULT 11 clatzm_ │ │ │ │ + 3042: 006935f0 4 OBJECT GLOBAL DEFAULT 20 fla_her2k_var3_bsize │ │ │ │ + 3043: 0050edf1 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt │ │ │ │ + 3044: 00640819 324 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_l_opz_var1 │ │ │ │ + 3045: 0020ba29 126 FUNC GLOBAL DEFAULT 11 iladlc_ │ │ │ │ + 3046: 006937c0 4 OBJECT GLOBAL DEFAULT 20 fla_chol_cntl │ │ │ │ + 3047: 000db029 102 FUNC GLOBAL DEFAULT 11 clag2z_ │ │ │ │ + 3048: 00693730 4 OBJECT GLOBAL DEFAULT 20 flash_syr2k_cntl_blas │ │ │ │ + 3049: 003a59e1 1776 FUNC GLOBAL DEFAULT 11 dormqr_fla │ │ │ │ + 3050: 00428981 100 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_task │ │ │ │ + 3051: 0020be2d 266 FUNC GLOBAL DEFAULT 11 ilazlr_ │ │ │ │ 3052: 000693d1 740 FUNC GLOBAL DEFAULT 11 dgeqpf_ │ │ │ │ - 3053: 003af679 22 FUNC GLOBAL DEFAULT 11 x_rev │ │ │ │ - 3054: 00693778 4 OBJECT GLOBAL DEFAULT 20 flash_trmm_bsize │ │ │ │ - 3055: 004624e5 316 FUNC GLOBAL DEFAULT 11 FLA_Hemm │ │ │ │ - 3056: 003f7939 14 FUNC GLOBAL DEFAULT 11 FLA_Check_num_threads │ │ │ │ - 3057: 004ae465 1360 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var1 │ │ │ │ - 3058: 004af231 1404 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var2 │ │ │ │ - 3059: 005bbf55 2024 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_unb_var1 │ │ │ │ - 3060: 0026c929 4560 FUNC GLOBAL DEFAULT 11 slarre_ │ │ │ │ - 3061: 004af7ad 1364 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var3 │ │ │ │ - 3062: 004afd01 1308 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var4 │ │ │ │ - 3063: 005bce3d 2132 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_unb_var2 │ │ │ │ - 3064: 004b021d 1364 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var5 │ │ │ │ - 3065: 0041eea1 140 FUNC GLOBAL DEFAULT 11 FLA_Gemv_n_task │ │ │ │ - 3066: 004b0771 1412 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var6 │ │ │ │ - 3067: 005bc73d 1792 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_unb_var4 │ │ │ │ - 3068: 0023b491 3150 FUNC GLOBAL DEFAULT 11 sla_syamv_ │ │ │ │ - 3069: 00419f25 1496 FUNC GLOBAL DEFAULT 11 FLA_Gemv_external │ │ │ │ - 3070: 00427321 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_unb_ext │ │ │ │ - 3071: 003f6909 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_inverse │ │ │ │ - 3072: 005bd691 1724 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_unb_var5 │ │ │ │ - 3073: 004b0cf5 1360 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var7 │ │ │ │ - 3074: 004102ad 990 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd │ │ │ │ - 3075: 0056ddcd 172 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opd_var1 │ │ │ │ - 3076: 0019e28d 320 FUNC GLOBAL DEFAULT 11 dlapmt_ │ │ │ │ - 3077: 0056e259 240 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opd_var2 │ │ │ │ - 3078: 00141cad 3344 FUNC GLOBAL DEFAULT 11 ctrrfs_ │ │ │ │ - 3079: 004b1245 1308 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var8 │ │ │ │ - 3080: 000b3589 3884 FUNC GLOBAL DEFAULT 11 cgtts2_ │ │ │ │ - 3081: 0041e82d 142 FUNC GLOBAL DEFAULT 11 FLA_Hemv │ │ │ │ - 3082: 0014d521 1220 FUNC GLOBAL DEFAULT 11 cungrq_ │ │ │ │ - 3083: 0056ede9 176 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opd_var3 │ │ │ │ - 3084: 004b1761 612 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var9 │ │ │ │ - 3085: 0052dee1 216 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_max_min_opd │ │ │ │ - 3086: 004f60d5 1068 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_blk_var1 │ │ │ │ - 3087: 006935e4 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_pb_bb │ │ │ │ - 3088: 003ec731 80 FUNC GLOBAL DEFAULT 11 FLASH_Apply_CAQ_UT_inc_cntl_init │ │ │ │ - 3089: 004f66bd 1100 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_blk_var2 │ │ │ │ - 3090: 004f5f1d 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_blk_var3 │ │ │ │ - 3091: 00666259 1920 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbc_blk_var1 │ │ │ │ - 3092: 00667239 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbc_blk_var2 │ │ │ │ - 3093: 006853d8 16 OBJECT GLOBAL DEFAULT 13 zzero │ │ │ │ - 3094: 003f57a5 44 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_uplo │ │ │ │ - 3095: 004f6501 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_blk_var4 │ │ │ │ - 3096: 0049c76d 972 FUNC GLOBAL DEFAULT 11 FLA_Herk_internal │ │ │ │ - 3097: 00423709 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_task │ │ │ │ - 3098: 00667ec1 2132 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbc_blk_var3 │ │ │ │ - 3099: 003f5739 52 FUNC GLOBAL DEFAULT 11 FLA_Abort │ │ │ │ - 3100: 002408a9 560 FUNC GLOBAL DEFAULT 11 sladiv_ │ │ │ │ - 3101: 0013a67d 1180 FUNC GLOBAL DEFAULT 11 ctptri_ │ │ │ │ - 3102: 00374fcd 468 FUNC GLOBAL DEFAULT 11 ztgexc_ │ │ │ │ - 3103: 003f576d 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_trans │ │ │ │ + 3053: 003af5b1 22 FUNC GLOBAL DEFAULT 11 x_rev │ │ │ │ + 3054: 00693774 4 OBJECT GLOBAL DEFAULT 20 flash_trmm_bsize │ │ │ │ + 3055: 00462281 316 FUNC GLOBAL DEFAULT 11 FLA_Hemm │ │ │ │ + 3056: 003f8721 14 FUNC GLOBAL DEFAULT 11 FLA_Check_num_threads │ │ │ │ + 3057: 004aeab9 1360 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var1 │ │ │ │ + 3058: 004af009 1404 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var2 │ │ │ │ + 3059: 005b9ca1 2024 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_unb_var1 │ │ │ │ + 3060: 0026c931 4560 FUNC GLOBAL DEFAULT 11 slarre_ │ │ │ │ + 3061: 004af7e9 1364 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var3 │ │ │ │ + 3062: 004afd3d 1308 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var4 │ │ │ │ + 3063: 005bcf09 2132 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_unb_var2 │ │ │ │ + 3064: 004b0259 1364 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var5 │ │ │ │ + 3065: 0041eee9 140 FUNC GLOBAL DEFAULT 11 FLA_Gemv_n_task │ │ │ │ + 3066: 004b0cfd 1412 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var6 │ │ │ │ + 3067: 005bbc09 1792 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_unb_var4 │ │ │ │ + 3068: 0023ba71 3150 FUNC GLOBAL DEFAULT 11 sla_syamv_ │ │ │ │ + 3069: 00419f6d 1496 FUNC GLOBAL DEFAULT 11 FLA_Gemv_external │ │ │ │ + 3070: 00427415 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_unb_ext │ │ │ │ + 3071: 003f76f1 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_inverse │ │ │ │ + 3072: 005bd75d 1724 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_unb_var5 │ │ │ │ + 3073: 004b07ad 1360 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var7 │ │ │ │ + 3074: 004102f5 990 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd │ │ │ │ + 3075: 0056d725 172 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opd_var1 │ │ │ │ + 3076: 0019e361 320 FUNC GLOBAL DEFAULT 11 dlapmt_ │ │ │ │ + 3077: 0056e291 240 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opd_var2 │ │ │ │ + 3078: 00141ca5 3344 FUNC GLOBAL DEFAULT 11 ctrrfs_ │ │ │ │ + 3079: 004b1281 1308 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var8 │ │ │ │ + 3080: 000b2929 3884 FUNC GLOBAL DEFAULT 11 cgtts2_ │ │ │ │ + 3081: 0041e951 142 FUNC GLOBAL DEFAULT 11 FLA_Hemv │ │ │ │ + 3082: 0014cca5 1220 FUNC GLOBAL DEFAULT 11 cungrq_ │ │ │ │ + 3083: 0056ea79 176 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opd_var3 │ │ │ │ + 3084: 004b1a41 612 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var9 │ │ │ │ + 3085: 0052d985 216 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_max_min_opd │ │ │ │ + 3086: 004f62cd 1068 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_blk_var1 │ │ │ │ + 3087: 006935b4 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_pb_bb │ │ │ │ + 3088: 003ecb85 80 FUNC GLOBAL DEFAULT 11 FLASH_Apply_CAQ_UT_inc_cntl_init │ │ │ │ + 3089: 004f66f9 1100 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_blk_var2 │ │ │ │ + 3090: 004f6115 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_blk_var3 │ │ │ │ + 3091: 00666d79 1920 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbc_blk_var1 │ │ │ │ + 3092: 00666009 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbc_blk_var2 │ │ │ │ + 3093: 00685410 16 OBJECT GLOBAL DEFAULT 13 zzero │ │ │ │ + 3094: 003f57e9 44 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_uplo │ │ │ │ + 3095: 004f5f59 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_blk_var4 │ │ │ │ + 3096: 0049c7a9 972 FUNC GLOBAL DEFAULT 11 FLA_Herk_internal │ │ │ │ + 3097: 004239e5 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_task │ │ │ │ + 3098: 006674f9 2132 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbc_blk_var3 │ │ │ │ + 3099: 003f577d 52 FUNC GLOBAL DEFAULT 11 FLA_Abort │ │ │ │ + 3100: 00241345 560 FUNC GLOBAL DEFAULT 11 sladiv_ │ │ │ │ + 3101: 0013c27d 1180 FUNC GLOBAL DEFAULT 11 ctptri_ │ │ │ │ + 3102: 00375775 468 FUNC GLOBAL DEFAULT 11 ztgexc_ │ │ │ │ + 3103: 003f57b1 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_trans │ │ │ │ 3104: 0006c785 2092 FUNC GLOBAL DEFAULT 11 dgebrd_ │ │ │ │ - 3105: 001e2999 544 FUNC GLOBAL DEFAULT 11 dsycon_ │ │ │ │ - 3106: 0046ed6d 612 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var10 │ │ │ │ - 3107: 003f29b5 1100 FUNC GLOBAL DEFAULT 11 FLASH_Obj_attach_buffer_hierarchy │ │ │ │ - 3108: 0052de09 214 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_max_min_ops │ │ │ │ - 3109: 00148c31 636 FUNC GLOBAL DEFAULT 11 cung2r_ │ │ │ │ - 3110: 0054ad7d 400 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc_create_hier_matrices │ │ │ │ - 3111: 003b8c75 34 FUNC GLOBAL DEFAULT 11 bl1_cscal │ │ │ │ - 3112: 003cdf25 50 FUNC GLOBAL DEFAULT 11 bl1_c0 │ │ │ │ - 3113: 0022de39 1088 FUNC GLOBAL DEFAULT 11 sggsvd_ │ │ │ │ - 3114: 003cde11 50 FUNC GLOBAL DEFAULT 11 bl1_c1 │ │ │ │ - 3115: 003cdddd 50 FUNC GLOBAL DEFAULT 11 bl1_c2 │ │ │ │ - 3116: 00089c51 336 FUNC GLOBAL DEFAULT 11 zunglq_check │ │ │ │ - 3117: 001728c1 2160 FUNC GLOBAL DEFAULT 11 dgtrfs_ │ │ │ │ - 3118: 003e8bb5 24 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_cntl_finalize │ │ │ │ - 3119: 00268f6d 2120 FUNC GLOBAL DEFAULT 11 slarrf_ │ │ │ │ - 3120: 002580b9 752 FUNC GLOBAL DEFAULT 11 slange_ │ │ │ │ - 3121: 00693578 4 OBJECT GLOBAL DEFAULT 20 flash_gemv_cntl_blas │ │ │ │ - 3122: 0027c059 3328 FUNC GLOBAL DEFAULT 11 slasr_ │ │ │ │ - 3123: 003f57f9 44 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_diag │ │ │ │ + 3105: 001e5779 544 FUNC GLOBAL DEFAULT 11 dsycon_ │ │ │ │ + 3106: 0046f339 612 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var10 │ │ │ │ + 3107: 003f29fd 1100 FUNC GLOBAL DEFAULT 11 FLASH_Obj_attach_buffer_hierarchy │ │ │ │ + 3108: 0052d8ad 214 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_max_min_ops │ │ │ │ + 3109: 00148945 636 FUNC GLOBAL DEFAULT 11 cung2r_ │ │ │ │ + 3110: 0054bad9 400 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc_create_hier_matrices │ │ │ │ + 3111: 003b92cd 34 FUNC GLOBAL DEFAULT 11 bl1_cscal │ │ │ │ + 3112: 003ce0ad 50 FUNC GLOBAL DEFAULT 11 bl1_c0 │ │ │ │ + 3113: 0022de3d 1088 FUNC GLOBAL DEFAULT 11 sggsvd_ │ │ │ │ + 3114: 003cdf99 50 FUNC GLOBAL DEFAULT 11 bl1_c1 │ │ │ │ + 3115: 003cdf65 50 FUNC GLOBAL DEFAULT 11 bl1_c2 │ │ │ │ + 3116: 0008a5a5 336 FUNC GLOBAL DEFAULT 11 zunglq_check │ │ │ │ + 3117: 00171a51 2160 FUNC GLOBAL DEFAULT 11 dgtrfs_ │ │ │ │ + 3118: 003e8c45 24 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_cntl_finalize │ │ │ │ + 3119: 00268e55 2120 FUNC GLOBAL DEFAULT 11 slarrf_ │ │ │ │ + 3120: 002580c9 752 FUNC GLOBAL DEFAULT 11 slange_ │ │ │ │ + 3121: 006935d0 4 OBJECT GLOBAL DEFAULT 20 flash_gemv_cntl_blas │ │ │ │ + 3122: 0027c061 3328 FUNC GLOBAL DEFAULT 11 slasr_ │ │ │ │ + 3123: 003f583d 44 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_diag │ │ │ │ 3124: 0006815d 440 FUNC GLOBAL DEFAULT 11 dgelq2_ │ │ │ │ - 3125: 001de99d 1996 FUNC GLOBAL DEFAULT 11 dsptrs_ │ │ │ │ - 3126: 003eacdd 204 FUNC GLOBAL DEFAULT 11 FLASH_Syr2k_cntl_init │ │ │ │ - 3127: 003cbe31 4 FUNC GLOBAL DEFAULT 11 bl1_cdotsv2 │ │ │ │ - 3128: 003ba131 266 FUNC GLOBAL DEFAULT 11 bl1_icopymt │ │ │ │ - 3129: 003e39e1 412 FUNC GLOBAL DEFAULT 11 FLA_LU_incpiv_solve_check │ │ │ │ - 3130: 0037c5d1 3312 FUNC GLOBAL DEFAULT 11 ztgsja_ │ │ │ │ - 3131: 003cca59 4 FUNC GLOBAL DEFAULT 11 bl1_cdotsv3 │ │ │ │ - 3132: 00575335 580 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_internal │ │ │ │ - 3133: 003cd865 12 FUNC GLOBAL DEFAULT 11 bl1_is_noconj │ │ │ │ - 3134: 003d2701 96 FUNC GLOBAL DEFAULT 11 bl1_dsetm │ │ │ │ - 3135: 006345d9 668 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_lf_blk_var3 │ │ │ │ - 3136: 00150df5 1868 FUNC GLOBAL DEFAULT 11 cunmlq_ │ │ │ │ - 3137: 002e254d 516 FUNC GLOBAL DEFAULT 11 zgeqrt_ │ │ │ │ - 3138: 002c65f9 332 FUNC GLOBAL DEFAULT 11 zdrscl_ │ │ │ │ + 3125: 001de925 1996 FUNC GLOBAL DEFAULT 11 dsptrs_ │ │ │ │ + 3126: 003ead25 204 FUNC GLOBAL DEFAULT 11 FLASH_Syr2k_cntl_init │ │ │ │ + 3127: 003cc9c9 4 FUNC GLOBAL DEFAULT 11 bl1_cdotsv2 │ │ │ │ + 3128: 003b99f9 266 FUNC GLOBAL DEFAULT 11 bl1_icopymt │ │ │ │ + 3129: 003e3a29 412 FUNC GLOBAL DEFAULT 11 FLA_LU_incpiv_solve_check │ │ │ │ + 3130: 0037c611 3312 FUNC GLOBAL DEFAULT 11 ztgsja_ │ │ │ │ + 3131: 003cd461 4 FUNC GLOBAL DEFAULT 11 bl1_cdotsv3 │ │ │ │ + 3132: 00575369 580 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_internal │ │ │ │ + 3133: 003cde2d 12 FUNC GLOBAL DEFAULT 11 bl1_is_noconj │ │ │ │ + 3134: 003d28d9 96 FUNC GLOBAL DEFAULT 11 bl1_dsetm │ │ │ │ + 3135: 00633be1 668 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_lf_blk_var3 │ │ │ │ + 3136: 00150a05 1868 FUNC GLOBAL DEFAULT 11 cunmlq_ │ │ │ │ + 3137: 002e3089 516 FUNC GLOBAL DEFAULT 11 zgeqrt_ │ │ │ │ + 3138: 002c6c0d 332 FUNC GLOBAL DEFAULT 11 zdrscl_ │ │ │ │ 3139: 000c2d21 2724 FUNC GLOBAL DEFAULT 11 chetrs_ │ │ │ │ 3140: 000821b1 200 FUNC GLOBAL DEFAULT 11 slauum_check │ │ │ │ - 3141: 0011f795 2244 FUNC GLOBAL DEFAULT 11 cspmv_ │ │ │ │ - 3142: 001a4c21 448 FUNC GLOBAL DEFAULT 11 dlarf_ │ │ │ │ - 3143: 00070f45 1156 FUNC GLOBAL DEFAULT 11 dorgtr_ │ │ │ │ - 3144: 003b13d1 42 FUNC GLOBAL DEFAULT 11 bl1_saxpy │ │ │ │ - 3145: 003e432d 248 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_internal_check │ │ │ │ - 3146: 00693aa4 28 OBJECT GLOBAL DEFAULT 20 FLA_SAFE_INV_MIN │ │ │ │ - 3147: 003d24f5 54 FUNC GLOBAL DEFAULT 11 bl1_dsetv │ │ │ │ - 3148: 003e8041 50 FUNC GLOBAL DEFAULT 11 FLA_Cntl_symm_obj_create │ │ │ │ - 3149: 0007fc91 580 FUNC GLOBAL DEFAULT 11 dormlq_check │ │ │ │ - 3150: 003e7efd 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_scalr_obj_create │ │ │ │ - 3151: 00580a39 764 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opd_var1 │ │ │ │ - 3152: 00581b39 1124 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opd_var2 │ │ │ │ - 3153: 0052ba2d 200 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_create_workspace │ │ │ │ - 3154: 004268a5 52 FUNC GLOBAL DEFAULT 11 FLA_QR_unb_external │ │ │ │ - 3155: 005051b9 1700 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_unb_var1 │ │ │ │ - 3156: 00588f59 2180 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opd_var3 │ │ │ │ - 3157: 003af8e9 100 FUNC GLOBAL DEFAULT 11 sig_die │ │ │ │ - 3158: 0058ee8d 2572 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opd_var4 │ │ │ │ - 3159: 0050585d 1628 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_unb_var2 │ │ │ │ - 3160: 00504d05 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_unb_var3 │ │ │ │ - 3161: 0058c585 2072 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opd_var5 │ │ │ │ - 3162: 001e6ed5 1032 FUNC GLOBAL DEFAULT 11 dsygvx_ │ │ │ │ - 3163: 006937e0 4 OBJECT GLOBAL DEFAULT 20 fla_caqr2ut_cntl_leaf │ │ │ │ - 3164: 00504e8d 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_unb_var4 │ │ │ │ - 3165: 003d6731 276 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_cluster_dist_check │ │ │ │ - 3166: 003cd871 14 FUNC GLOBAL DEFAULT 11 bl1_is_conj │ │ │ │ - 3167: 003cde79 16 FUNC GLOBAL DEFAULT 11 bl1_d0 │ │ │ │ - 3168: 003cddb9 6 FUNC GLOBAL DEFAULT 11 bl1_d1 │ │ │ │ - 3169: 00097541 532 FUNC GLOBAL DEFAULT 11 cgehd2_ │ │ │ │ - 3170: 003cdda9 6 FUNC GLOBAL DEFAULT 11 bl1_d2 │ │ │ │ - 3171: 001cb6f1 992 FUNC GLOBAL DEFAULT 11 dpbcon_ │ │ │ │ - 3172: 003e4795 396 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_inc_solve_check │ │ │ │ - 3173: 00549d6d 328 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc_noopt │ │ │ │ - 3174: 0041b9a5 1388 FUNC GLOBAL DEFAULT 11 FLA_Hemvc_external │ │ │ │ - 3175: 00275655 2376 FUNC GLOBAL DEFAULT 11 slasda_ │ │ │ │ - 3176: 0035e941 2440 FUNC GLOBAL DEFAULT 11 zpprfs_ │ │ │ │ - 3177: 0050c915 1688 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_unb_var1 │ │ │ │ - 3178: 0050c2b9 1628 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_unb_var2 │ │ │ │ - 3179: 0035f769 504 FUNC GLOBAL DEFAULT 11 zpttrs_ │ │ │ │ - 3180: 00173ff9 1960 FUNC GLOBAL DEFAULT 11 dhsein_ │ │ │ │ - 3181: 0050be29 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_unb_var3 │ │ │ │ - 3182: 003d5a6d 116 FUNC GLOBAL DEFAULT 11 FLA_Part_2x1_check │ │ │ │ - 3183: 0018fce9 1456 FUNC GLOBAL DEFAULT 11 dlaeda_ │ │ │ │ - 3184: 0050c131 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_unb_var4 │ │ │ │ - 3185: 003ca88d 560 FUNC GLOBAL DEFAULT 11 bl1_strsm │ │ │ │ - 3186: 006691fd 2192 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfc_blk_var1 │ │ │ │ - 3187: 0023c6b9 796 FUNC GLOBAL DEFAULT 11 slacn2_ │ │ │ │ - 3188: 001183fd 940 FUNC GLOBAL DEFAULT 11 cppcon_ │ │ │ │ - 3189: 003dd471 544 FUNC GLOBAL DEFAULT 11 FLA_Herk_check │ │ │ │ - 3190: 00668715 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfc_blk_var2 │ │ │ │ - 3191: 00669a8d 2316 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfc_blk_var3 │ │ │ │ - 3192: 00363891 2154 FUNC GLOBAL DEFAULT 11 zspmv_ │ │ │ │ - 3193: 00593c95 532 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Axpy_Ax_opc_var1 │ │ │ │ - 3194: 0042654d 52 FUNC GLOBAL DEFAULT 11 FLA_Hevd_external │ │ │ │ - 3195: 003eada9 96 FUNC GLOBAL DEFAULT 11 FLASH_Syr2k_cntl_finalize │ │ │ │ - 3196: 003f64f1 182 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_complex_constant │ │ │ │ - 3197: 003983b1 656 FUNC GLOBAL DEFAULT 11 zupgtr_ │ │ │ │ - 3198: 003c2245 206 FUNC GLOBAL DEFAULT 11 bl1_strsv │ │ │ │ - 3199: 000b22d5 1036 FUNC GLOBAL DEFAULT 11 chbgvd_ │ │ │ │ - 3200: 003ccfdd 524 FUNC GLOBAL DEFAULT 11 bl1_ddotv2axpyv2b │ │ │ │ - 3201: 002f4a6d 1708 FUNC GLOBAL DEFAULT 11 zhbgvx_ │ │ │ │ - 3202: 00620f59 592 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opc_var1 │ │ │ │ - 3203: 003e113d 344 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_form_U_check │ │ │ │ - 3204: 003e0bb9 280 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_check │ │ │ │ - 3205: 0022fc2d 2196 FUNC GLOBAL DEFAULT 11 sgtsv_ │ │ │ │ - 3206: 00539e69 248 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_opt1 │ │ │ │ - 3207: 003fa9bd 10 FUNC GLOBAL DEFAULT 11 FLA_Obj_row_offset │ │ │ │ - 3208: 0007bef5 184 FUNC GLOBAL DEFAULT 11 dgehd2_check │ │ │ │ + 3141: 0011f791 2244 FUNC GLOBAL DEFAULT 11 cspmv_ │ │ │ │ + 3142: 001a4b39 448 FUNC GLOBAL DEFAULT 11 dlarf_ │ │ │ │ + 3143: 00071e0d 1156 FUNC GLOBAL DEFAULT 11 dorgtr_ │ │ │ │ + 3144: 003b5971 42 FUNC GLOBAL DEFAULT 11 bl1_saxpy │ │ │ │ + 3145: 003e4375 248 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_internal_check │ │ │ │ + 3146: 00693a74 28 OBJECT GLOBAL DEFAULT 20 FLA_SAFE_INV_MIN │ │ │ │ + 3147: 003d3b7d 54 FUNC GLOBAL DEFAULT 11 bl1_dsetv │ │ │ │ + 3148: 003e8031 50 FUNC GLOBAL DEFAULT 11 FLA_Cntl_symm_obj_create │ │ │ │ + 3149: 0007fe3d 580 FUNC GLOBAL DEFAULT 11 dormlq_check │ │ │ │ + 3150: 003e7eed 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_scalr_obj_create │ │ │ │ + 3151: 00580a71 764 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opd_var1 │ │ │ │ + 3152: 00581b71 1124 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opd_var2 │ │ │ │ + 3153: 0052ca3d 200 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_create_workspace │ │ │ │ + 3154: 004268b9 52 FUNC GLOBAL DEFAULT 11 FLA_QR_unb_external │ │ │ │ + 3155: 005051f5 1700 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_unb_var1 │ │ │ │ + 3156: 005884e5 2180 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opd_var3 │ │ │ │ + 3157: 003affbd 100 FUNC GLOBAL DEFAULT 11 sig_die │ │ │ │ + 3158: 0058eec5 2572 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opd_var4 │ │ │ │ + 3159: 00506131 1628 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_unb_var2 │ │ │ │ + 3160: 00504d41 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_unb_var3 │ │ │ │ + 3161: 0058b679 2072 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opd_var5 │ │ │ │ + 3162: 001e7b45 1032 FUNC GLOBAL DEFAULT 11 dsygvx_ │ │ │ │ + 3163: 00693808 4 OBJECT GLOBAL DEFAULT 20 fla_caqr2ut_cntl_leaf │ │ │ │ + 3164: 00504ec9 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_unb_var4 │ │ │ │ + 3165: 003d6779 276 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_cluster_dist_check │ │ │ │ + 3166: 003cde39 14 FUNC GLOBAL DEFAULT 11 bl1_is_conj │ │ │ │ + 3167: 003ce001 16 FUNC GLOBAL DEFAULT 11 bl1_d0 │ │ │ │ + 3168: 003cdf41 6 FUNC GLOBAL DEFAULT 11 bl1_d1 │ │ │ │ + 3169: 00098f89 532 FUNC GLOBAL DEFAULT 11 cgehd2_ │ │ │ │ + 3170: 003cdf31 6 FUNC GLOBAL DEFAULT 11 bl1_d2 │ │ │ │ + 3171: 001cb709 992 FUNC GLOBAL DEFAULT 11 dpbcon_ │ │ │ │ + 3172: 003e47dd 396 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_inc_solve_check │ │ │ │ + 3173: 0054bc69 328 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc_noopt │ │ │ │ + 3174: 0041be89 1388 FUNC GLOBAL DEFAULT 11 FLA_Hemvc_external │ │ │ │ + 3175: 00275ee1 2376 FUNC GLOBAL DEFAULT 11 slasda_ │ │ │ │ + 3176: 0035ee21 2440 FUNC GLOBAL DEFAULT 11 zpprfs_ │ │ │ │ + 3177: 0050bfed 1688 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_unb_var1 │ │ │ │ + 3178: 0050c77d 1628 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_unb_var2 │ │ │ │ + 3179: 0035f7a9 504 FUNC GLOBAL DEFAULT 11 zpttrs_ │ │ │ │ + 3180: 00174689 1960 FUNC GLOBAL DEFAULT 11 dhsein_ │ │ │ │ + 3181: 0050be65 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_unb_var3 │ │ │ │ + 3182: 003d5ab5 116 FUNC GLOBAL DEFAULT 11 FLA_Part_2x1_check │ │ │ │ + 3183: 0018fcf9 1456 FUNC GLOBAL DEFAULT 11 dlaeda_ │ │ │ │ + 3184: 0050ce61 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_unb_var4 │ │ │ │ + 3185: 003caaf5 560 FUNC GLOBAL DEFAULT 11 bl1_strsm │ │ │ │ + 3186: 00669235 2192 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfc_blk_var1 │ │ │ │ + 3187: 0023c6c1 796 FUNC GLOBAL DEFAULT 11 slacn2_ │ │ │ │ + 3188: 00118e0d 940 FUNC GLOBAL DEFAULT 11 cppcon_ │ │ │ │ + 3189: 003dd4b9 544 FUNC GLOBAL DEFAULT 11 FLA_Herk_check │ │ │ │ + 3190: 00667d4d 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfc_blk_var2 │ │ │ │ + 3191: 00669ac5 2316 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfc_blk_var3 │ │ │ │ + 3192: 00362831 2154 FUNC GLOBAL DEFAULT 11 zspmv_ │ │ │ │ + 3193: 005934b9 532 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Axpy_Ax_opc_var1 │ │ │ │ + 3194: 004265c9 52 FUNC GLOBAL DEFAULT 11 FLA_Hevd_external │ │ │ │ + 3195: 003eadf1 96 FUNC GLOBAL DEFAULT 11 FLASH_Syr2k_cntl_finalize │ │ │ │ + 3196: 003f6539 182 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_complex_constant │ │ │ │ + 3197: 00398059 656 FUNC GLOBAL DEFAULT 11 zupgtr_ │ │ │ │ + 3198: 003c228d 206 FUNC GLOBAL DEFAULT 11 bl1_strsv │ │ │ │ + 3199: 000b251d 1036 FUNC GLOBAL DEFAULT 11 chbgvd_ │ │ │ │ + 3200: 003cce2d 524 FUNC GLOBAL DEFAULT 11 bl1_ddotv2axpyv2b │ │ │ │ + 3201: 002f4849 1708 FUNC GLOBAL DEFAULT 11 zhbgvx_ │ │ │ │ + 3202: 00620f95 592 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opc_var1 │ │ │ │ + 3203: 003e1669 344 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_form_U_check │ │ │ │ + 3204: 003e0c01 280 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_check │ │ │ │ + 3205: 0022fc31 2196 FUNC GLOBAL DEFAULT 11 sgtsv_ │ │ │ │ + 3206: 0053a291 248 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_opt1 │ │ │ │ + 3207: 003faa05 10 FUNC GLOBAL DEFAULT 11 FLA_Obj_row_offset │ │ │ │ + 3208: 0007bef9 184 FUNC GLOBAL DEFAULT 11 dgehd2_check │ │ │ │ 3209: 0006e6a1 1116 FUNC GLOBAL DEFAULT 11 ssytrd_ │ │ │ │ - 3210: 004246a5 130 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_task │ │ │ │ - 3211: 00424abd 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_task │ │ │ │ - 3212: 0007f3b1 328 FUNC GLOBAL DEFAULT 11 dorgqr_check │ │ │ │ - 3213: 00400c3d 128 FUNC GLOBAL DEFAULT 11 FLASH_Queue_work_stealing │ │ │ │ - 3214: 00691d98 4 OBJECT GLOBAL DEFAULT 20 f__Aquote │ │ │ │ - 3215: 0056df4d 220 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opz_var1 │ │ │ │ - 3216: 003e4f59 168 FUNC GLOBAL DEFAULT 11 FLA_QR_form_Q_check │ │ │ │ - 3217: 00427cb9 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbc_task │ │ │ │ - 3218: 0056e45d 284 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opz_var2 │ │ │ │ - 3219: 0056ef65 212 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opz_var3 │ │ │ │ - 3220: 0059492d 452 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Axpy_Ax_ops_var1 │ │ │ │ + 3210: 004246ed 130 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_task │ │ │ │ + 3211: 00424b35 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_task │ │ │ │ + 3212: 0007f3b5 328 FUNC GLOBAL DEFAULT 11 dorgqr_check │ │ │ │ + 3213: 00400ab9 128 FUNC GLOBAL DEFAULT 11 FLASH_Queue_work_stealing │ │ │ │ + 3214: 00691d68 4 OBJECT GLOBAL DEFAULT 20 f__Aquote │ │ │ │ + 3215: 0056d8a5 220 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opz_var1 │ │ │ │ + 3216: 003e4fa1 168 FUNC GLOBAL DEFAULT 11 FLA_QR_form_Q_check │ │ │ │ + 3217: 00428085 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbc_task │ │ │ │ + 3218: 0056e495 284 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opz_var2 │ │ │ │ + 3219: 0056ebf5 212 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opz_var3 │ │ │ │ + 3220: 00595b89 452 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Axpy_Ax_ops_var1 │ │ │ │ 3221: 00082279 192 FUNC GLOBAL DEFAULT 11 sorg2r_check │ │ │ │ - 3222: 00290d75 440 FUNC GLOBAL DEFAULT 11 sptcon_ │ │ │ │ - 3223: 003ae4cd 12 FUNC GLOBAL DEFAULT 11 r_lg10 │ │ │ │ - 3224: 0041e8bd 118 FUNC GLOBAL DEFAULT 11 FLA_Her2 │ │ │ │ - 3225: 003ed1bd 68 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_cntl_finalize │ │ │ │ - 3226: 003f25b9 136 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_flat_copy_of_hier │ │ │ │ - 3227: 006937a0 4 OBJECT GLOBAL DEFAULT 20 flash_trsm_cntl_mm │ │ │ │ - 3228: 004f6e39 1676 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_unb_var1 │ │ │ │ - 3229: 003f36ed 26 FUNC GLOBAL DEFAULT 11 FLA_Blocksize_set │ │ │ │ - 3230: 004f74c5 1616 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_unb_var2 │ │ │ │ - 3231: 003e8455 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_uddateutinc_obj_create │ │ │ │ - 3232: 000b2fd9 584 FUNC GLOBAL DEFAULT 11 checon_rook_ │ │ │ │ - 3233: 004f6b09 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_unb_var3 │ │ │ │ - 3234: 006937a4 4 OBJECT GLOBAL DEFAULT 20 flash_trsm_cntl_mp │ │ │ │ - 3235: 0030d569 6900 FUNC GLOBAL DEFAULT 11 zhetri2x_ │ │ │ │ - 3236: 004f6ca1 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_unb_var4 │ │ │ │ - 3237: 003f77f1 16 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_elemtype │ │ │ │ - 3238: 00287a31 1664 FUNC GLOBAL DEFAULT 11 sormql_ │ │ │ │ - 3239: 00553b51 154 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opc_var1 │ │ │ │ - 3240: 005555cd 320 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opc_var2 │ │ │ │ - 3241: 00693548 4 OBJECT GLOBAL DEFAULT 20 flash_scalr_cntl │ │ │ │ - 3242: 005e1da1 1048 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofs_var2 │ │ │ │ - 3243: 00426ac9 154 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_ext │ │ │ │ - 3244: 005e088d 936 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofs_var3 │ │ │ │ - 3245: 00129f91 392 FUNC GLOBAL DEFAULT 11 csytri2_ │ │ │ │ - 3246: 003ccfd9 4 FUNC GLOBAL DEFAULT 11 bl1_sdotv2axpyv2b │ │ │ │ - 3247: 0031fa01 1774 FUNC GLOBAL DEFAULT 11 zlahr2_ │ │ │ │ - 3248: 0019cfe1 1316 FUNC GLOBAL DEFAULT 11 dlansp_ │ │ │ │ - 3249: 006934f0 4 OBJECT GLOBAL DEFAULT 20 flash_axpyt_cntl │ │ │ │ - 3250: 003eaa85 196 FUNC GLOBAL DEFAULT 11 FLASH_Herk_cntl_init │ │ │ │ - 3251: 00412c85 984 FUNC GLOBAL DEFAULT 11 FLA_Axpyrt_external │ │ │ │ - 3252: 00523ae1 1156 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_blk_var1 │ │ │ │ - 3253: 003ec54d 120 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_cntl_init │ │ │ │ - 3254: 003cdef1 50 FUNC GLOBAL DEFAULT 11 bl1_z1h │ │ │ │ - 3255: 003e9175 144 FUNC GLOBAL DEFAULT 11 FLASH_Scal_cntl_init │ │ │ │ - 3256: 00523f65 1148 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_blk_var2 │ │ │ │ - 3257: 00565441 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_ops_var1 │ │ │ │ - 3258: 0008b891 292 FUNC GLOBAL DEFAULT 11 cgbsv_ │ │ │ │ - 3259: 002e3aa1 916 FUNC GLOBAL DEFAULT 11 zgesc2_ │ │ │ │ - 3260: 003d5035 56 FUNC GLOBAL DEFAULT 11 FLA_Obj_elemtype_check │ │ │ │ - 3261: 00522a4d 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_blk_var3 │ │ │ │ - 3262: 005657e1 164 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_ops_var2 │ │ │ │ - 3263: 00638c91 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var3b │ │ │ │ - 3264: 00663f7d 1920 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfc_blk_var1 │ │ │ │ - 3265: 0019fa79 600 FUNC GLOBAL DEFAULT 11 dlaqgb_ │ │ │ │ - 3266: 003e6a55 56 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_internal_check │ │ │ │ - 3267: 00522bf1 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_blk_var4 │ │ │ │ - 3268: 00565bb1 232 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_ops_var3 │ │ │ │ - 3269: 005665fd 256 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_ops_var4 │ │ │ │ - 3270: 00663cf5 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfc_blk_var2 │ │ │ │ - 3271: 003a6909 644 FUNC GLOBAL DEFAULT 11 zung2r_fla │ │ │ │ - 3272: 00665a05 2132 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfc_blk_var3 │ │ │ │ - 3273: 003f334d 332 FUNC GLOBAL DEFAULT 11 FLA_Axpy_object_to_buffer │ │ │ │ - 3274: 00429675 96 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_task │ │ │ │ - 3275: 0069378c 4 OBJECT GLOBAL DEFAULT 20 fla_apcaq2ut_var1_bsize │ │ │ │ - 3276: 004030e1 672 FUNC GLOBAL DEFAULT 11 FLA_Norm_inf │ │ │ │ - 3277: 003c336d 156 FUNC GLOBAL DEFAULT 11 bl1_zhemm_blas │ │ │ │ - 3278: 0056af59 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_ops_var1 │ │ │ │ - 3279: 0069396c 4 OBJECT GLOBAL DEFAULT 20 flash_eig_gest_cntl │ │ │ │ - 3280: 0056b2f9 160 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_ops_var2 │ │ │ │ - 3281: 0016880d 1308 FUNC GLOBAL DEFAULT 11 dgerqf_ │ │ │ │ - 3282: 0056bc29 228 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_ops_var3 │ │ │ │ - 3283: 0056c0f9 252 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_ops_var4 │ │ │ │ - 3284: 00552251 620 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_solve │ │ │ │ - 3285: 001ca5d9 936 FUNC GLOBAL DEFAULT 11 dorm2l_ │ │ │ │ - 3286: 00573919 492 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_opd_var1 │ │ │ │ - 3287: 004d8305 636 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var10 │ │ │ │ - 3288: 0054b1ad 336 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_opc_var1 │ │ │ │ - 3289: 00693900 4 OBJECT GLOBAL DEFAULT 20 flash_apqudutinc_var1_bsize │ │ │ │ - 3290: 003eb2f9 132 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_cntl_init │ │ │ │ - 3291: 00424b95 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_task │ │ │ │ - 3292: 00125755 3952 FUNC GLOBAL DEFAULT 11 csteqr_ │ │ │ │ - 3293: 00553bed 154 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opz_var1 │ │ │ │ - 3294: 0041aab9 1188 FUNC GLOBAL DEFAULT 11 FLA_Ger_external │ │ │ │ - 3295: 001a06b9 864 FUNC GLOBAL DEFAULT 11 dlaqp2_ │ │ │ │ - 3296: 0055570d 320 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opz_var2 │ │ │ │ - 3297: 00405b4d 60 FUNC GLOBAL DEFAULT 11 FLA_Sort_b_opd │ │ │ │ - 3298: 00437701 628 FUNC GLOBAL DEFAULT 11 FLA_Gemv_n_blk_var1 │ │ │ │ - 3299: 0045091d 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_blk_var1 │ │ │ │ - 3300: 00450ba9 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_blk_var2 │ │ │ │ - 3301: 00437975 620 FUNC GLOBAL DEFAULT 11 FLA_Gemv_n_blk_var2 │ │ │ │ - 3302: 00450e2d 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_blk_var3 │ │ │ │ - 3303: 004510d1 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_blk_var4 │ │ │ │ - 3304: 002c8c61 292 FUNC GLOBAL DEFAULT 11 zgbsv_ │ │ │ │ - 3305: 00437be1 712 FUNC GLOBAL DEFAULT 11 FLA_Gemv_n_blk_var5 │ │ │ │ - 3306: 00451371 728 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_blk_var5 │ │ │ │ - 3307: 00451649 720 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_blk_var6 │ │ │ │ - 3308: 00437ea9 712 FUNC GLOBAL DEFAULT 11 FLA_Gemv_n_blk_var6 │ │ │ │ - 3309: 00581009 736 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opz_var1 │ │ │ │ - 3310: 00582421 1160 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opz_var2 │ │ │ │ - 3311: 0058a119 2340 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opz_var3 │ │ │ │ - 3312: 0041f015 92 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lc_task │ │ │ │ - 3313: 001e9289 500 FUNC GLOBAL DEFAULT 11 dsysv_rook_ │ │ │ │ - 3314: 00590349 2748 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opz_var4 │ │ │ │ - 3315: 006936d0 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_bp_bb │ │ │ │ - 3316: 0058d5a1 2072 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opz_var5 │ │ │ │ - 3317: 0041ea1d 104 FUNC GLOBAL DEFAULT 11 FLA_Herc │ │ │ │ - 3318: 003f39b9 12 FUNC GLOBAL DEFAULT 11 FLA_Initialized │ │ │ │ - 3319: 003ad09d 12 FUNC GLOBAL DEFAULT 11 r_acos │ │ │ │ - 3320: 00112eb1 544 FUNC GLOBAL DEFAULT 11 cpoequb_ │ │ │ │ - 3321: 002a6291 904 FUNC GLOBAL DEFAULT 11 ssytrf_ │ │ │ │ - 3322: 000d8f09 1044 FUNC GLOBAL DEFAULT 11 clacon_ │ │ │ │ - 3323: 0054ed3d 154 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opc_var1 │ │ │ │ - 3324: 00405ad5 60 FUNC GLOBAL DEFAULT 11 FLA_Sort_b_ops │ │ │ │ - 3325: 0054fc01 316 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opc_var2 │ │ │ │ - 3326: 0049c661 268 FUNC GLOBAL DEFAULT 11 FLA_Herk │ │ │ │ - 3327: 0041e791 154 FUNC GLOBAL DEFAULT 11 FLA_Hemvc │ │ │ │ - 3328: 004273b9 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_unb_ext │ │ │ │ - 3329: 002e9f31 684 FUNC GLOBAL DEFAULT 11 zggrqf_ │ │ │ │ - 3330: 00333aa9 396 FUNC GLOBAL DEFAULT 11 zlapll_ │ │ │ │ - 3331: 00428409 76 FUNC GLOBAL DEFAULT 11 FLA_Chol_task │ │ │ │ - 3332: 003d5d49 488 FUNC GLOBAL DEFAULT 11 FLA_Repart_2x2_to_3x3_check │ │ │ │ - 3333: 004ee045 1608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_internal │ │ │ │ - 3334: 003f3499 272 FUNC GLOBAL DEFAULT 11 FLA_Copy_buffer_to_object │ │ │ │ - 3335: 0055cfb9 460 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_n_opt_var1 │ │ │ │ - 3336: 005357f5 346 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opt_var1 │ │ │ │ - 3337: 005369e5 346 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opt_var2 │ │ │ │ - 3338: 00536359 346 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opt_var3 │ │ │ │ - 3339: 002697b9 1008 FUNC GLOBAL DEFAULT 11 slarrj_ │ │ │ │ - 3340: 000c07e5 916 FUNC GLOBAL DEFAULT 11 chetrf_rook_ │ │ │ │ - 3341: 00692050 4 OBJECT GLOBAL DEFAULT 20 f__lchar │ │ │ │ - 3342: 0008a229 360 FUNC GLOBAL DEFAULT 11 zunml2_check │ │ │ │ - 3343: 005beffd 376 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Ax_ops_var1 │ │ │ │ - 3344: 00127e3d 3420 FUNC GLOBAL DEFAULT 11 csyequb_ │ │ │ │ - 3345: 0008627d 156 FUNC GLOBAL DEFAULT 11 zgelq2_check │ │ │ │ - 3346: 003d27dd 116 FUNC GLOBAL DEFAULT 11 bl1_zsetm │ │ │ │ - 3347: 004197a5 76 FUNC GLOBAL DEFAULT 11 FLA_Nrm2 │ │ │ │ - 3348: 003b7389 38 FUNC GLOBAL DEFAULT 11 bl1_ccopy │ │ │ │ - 3349: 003f9369 144 FUNC GLOBAL DEFAULT 11 FLA_Part_2x1 │ │ │ │ - 3350: 005e5981 280 FUNC GLOBAL DEFAULT 11 FLASH_Lyap │ │ │ │ - 3351: 00089371 200 FUNC GLOBAL DEFAULT 11 zpotrf_check │ │ │ │ - 3352: 003f9285 228 FUNC GLOBAL DEFAULT 11 FLA_Part_2x2 │ │ │ │ - 3353: 005dec79 684 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opd_var1 │ │ │ │ - 3354: 003c5a51 160 FUNC GLOBAL DEFAULT 11 bl1_sgemm_blas │ │ │ │ - 3355: 005e371d 1048 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opd_var2 │ │ │ │ - 3356: 005e5ef9 1144 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opd_var3 │ │ │ │ - 3357: 00379b59 792 FUNC GLOBAL DEFAULT 11 ztpcon_ │ │ │ │ - 3358: 003cbca5 396 FUNC GLOBAL DEFAULT 11 bl1_ddotsv2 │ │ │ │ - 3359: 003d2579 74 FUNC GLOBAL DEFAULT 11 bl1_zsetv │ │ │ │ - 3360: 0054401d 412 FUNC GLOBAL DEFAULT 11 FLASH_LU_piv_solve │ │ │ │ - 3361: 0033ce29 2256 FUNC GLOBAL DEFAULT 11 zlarft_ │ │ │ │ - 3362: 003cc82d 556 FUNC GLOBAL DEFAULT 11 bl1_ddotsv3 │ │ │ │ - 3363: 003f58b9 60 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_svd_type │ │ │ │ - 3364: 0062e689 1328 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var1 │ │ │ │ - 3365: 0062edd9 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var2 │ │ │ │ - 3366: 003ac28d 48 FUNC GLOBAL DEFAULT 11 zdotu_f2c_ │ │ │ │ - 3367: 0062ee61 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var3 │ │ │ │ - 3368: 0062eee9 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var4 │ │ │ │ - 3369: 0062ef71 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var5 │ │ │ │ - 3370: 00099b71 476 FUNC GLOBAL DEFAULT 11 cgeql2_ │ │ │ │ - 3371: 0062eff9 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var6 │ │ │ │ - 3372: 004265b5 52 FUNC GLOBAL DEFAULT 11 FLA_Hevdr_external │ │ │ │ - 3373: 0062f081 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var7 │ │ │ │ + 3222: 00290d7d 440 FUNC GLOBAL DEFAULT 11 sptcon_ │ │ │ │ + 3223: 003ae509 12 FUNC GLOBAL DEFAULT 11 r_lg10 │ │ │ │ + 3224: 0041e8d9 118 FUNC GLOBAL DEFAULT 11 FLA_Her2 │ │ │ │ + 3225: 003ed035 68 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_cntl_finalize │ │ │ │ + 3226: 003f2601 136 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_flat_copy_of_hier │ │ │ │ + 3227: 00693754 4 OBJECT GLOBAL DEFAULT 20 flash_trsm_cntl_mm │ │ │ │ + 3228: 004f6cdd 1676 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_unb_var1 │ │ │ │ + 3229: 003f3509 26 FUNC GLOBAL DEFAULT 11 FLA_Blocksize_set │ │ │ │ + 3230: 004f7501 1616 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_unb_var2 │ │ │ │ + 3231: 003e88b9 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_uddateutinc_obj_create │ │ │ │ + 3232: 000b3f05 584 FUNC GLOBAL DEFAULT 11 checon_rook_ │ │ │ │ + 3233: 004f6b45 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_unb_var3 │ │ │ │ + 3234: 00693758 4 OBJECT GLOBAL DEFAULT 20 flash_trsm_cntl_mp │ │ │ │ + 3235: 0030e6e1 6900 FUNC GLOBAL DEFAULT 11 zhetri2x_ │ │ │ │ + 3236: 004f7369 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_unb_var4 │ │ │ │ + 3237: 003f85d9 16 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_elemtype │ │ │ │ + 3238: 002876ad 1664 FUNC GLOBAL DEFAULT 11 sormql_ │ │ │ │ + 3239: 00553b89 154 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opc_var1 │ │ │ │ + 3240: 005558f5 320 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opc_var2 │ │ │ │ + 3241: 0069351c 4 OBJECT GLOBAL DEFAULT 20 flash_scalr_cntl │ │ │ │ + 3242: 005dff31 1048 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofs_var2 │ │ │ │ + 3243: 00426add 154 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_ext │ │ │ │ + 3244: 005dea1d 936 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofs_var3 │ │ │ │ + 3245: 00129f89 392 FUNC GLOBAL DEFAULT 11 csytri2_ │ │ │ │ + 3246: 003cce29 4 FUNC GLOBAL DEFAULT 11 bl1_sdotv2axpyv2b │ │ │ │ + 3247: 0031fa39 1774 FUNC GLOBAL DEFAULT 11 zlahr2_ │ │ │ │ + 3248: 0019cff9 1316 FUNC GLOBAL DEFAULT 11 dlansp_ │ │ │ │ + 3249: 006934c0 4 OBJECT GLOBAL DEFAULT 20 flash_axpyt_cntl │ │ │ │ + 3250: 003eaacd 196 FUNC GLOBAL DEFAULT 11 FLASH_Herk_cntl_init │ │ │ │ + 3251: 00412ccd 984 FUNC GLOBAL DEFAULT 11 FLA_Axpyrt_external │ │ │ │ + 3252: 00523159 1156 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_blk_var1 │ │ │ │ + 3253: 003ec4c5 120 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_cntl_init │ │ │ │ + 3254: 003ce079 50 FUNC GLOBAL DEFAULT 11 bl1_z1h │ │ │ │ + 3255: 003e91bd 144 FUNC GLOBAL DEFAULT 11 FLASH_Scal_cntl_init │ │ │ │ + 3256: 00523dfd 1148 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_blk_var2 │ │ │ │ + 3257: 0056547d 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_ops_var1 │ │ │ │ + 3258: 0008b88d 292 FUNC GLOBAL DEFAULT 11 cgbsv_ │ │ │ │ + 3259: 002e3ac9 916 FUNC GLOBAL DEFAULT 11 zgesc2_ │ │ │ │ + 3260: 003d507d 56 FUNC GLOBAL DEFAULT 11 FLA_Obj_elemtype_check │ │ │ │ + 3261: 005235dd 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_blk_var3 │ │ │ │ + 3262: 0056581d 164 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_ops_var2 │ │ │ │ + 3263: 00638cc9 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var3b │ │ │ │ + 3264: 00663fb5 1920 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfc_blk_var1 │ │ │ │ + 3265: 001a09f9 600 FUNC GLOBAL DEFAULT 11 dlaqgb_ │ │ │ │ + 3266: 003e6a9d 56 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_internal_check │ │ │ │ + 3267: 00524279 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_blk_var4 │ │ │ │ + 3268: 00566699 232 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_ops_var3 │ │ │ │ + 3269: 00565ea5 256 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_ops_var4 │ │ │ │ + 3270: 00663d2d 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfc_blk_var2 │ │ │ │ + 3271: 003a6949 644 FUNC GLOBAL DEFAULT 11 zung2r_fla │ │ │ │ + 3272: 0066503d 2132 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfc_blk_var3 │ │ │ │ + 3273: 003f3395 332 FUNC GLOBAL DEFAULT 11 FLA_Axpy_object_to_buffer │ │ │ │ + 3274: 00429601 96 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_task │ │ │ │ + 3275: 00693748 4 OBJECT GLOBAL DEFAULT 20 fla_apcaq2ut_var1_bsize │ │ │ │ + 3276: 00403199 672 FUNC GLOBAL DEFAULT 11 FLA_Norm_inf │ │ │ │ + 3277: 003c4725 156 FUNC GLOBAL DEFAULT 11 bl1_zhemm_blas │ │ │ │ + 3278: 0056b355 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_ops_var1 │ │ │ │ + 3279: 00693960 4 OBJECT GLOBAL DEFAULT 20 flash_eig_gest_cntl │ │ │ │ + 3280: 0056af95 160 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_ops_var2 │ │ │ │ + 3281: 0016845d 1308 FUNC GLOBAL DEFAULT 11 dgerqf_ │ │ │ │ + 3282: 0056bc89 228 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_ops_var3 │ │ │ │ + 3283: 0056c519 252 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_ops_var4 │ │ │ │ + 3284: 00552289 620 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_solve │ │ │ │ + 3285: 001ca135 936 FUNC GLOBAL DEFAULT 11 dorm2l_ │ │ │ │ + 3286: 00573b41 492 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_opd_var1 │ │ │ │ + 3287: 004d88e9 636 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var10 │ │ │ │ + 3288: 0054b281 336 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_opc_var1 │ │ │ │ + 3289: 006938dc 4 OBJECT GLOBAL DEFAULT 20 flash_apqudutinc_var1_bsize │ │ │ │ + 3290: 003eb165 132 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_cntl_init │ │ │ │ + 3291: 00424c0d 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_task │ │ │ │ + 3292: 001261e1 3952 FUNC GLOBAL DEFAULT 11 csteqr_ │ │ │ │ + 3293: 00553c25 154 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opz_var1 │ │ │ │ + 3294: 0041ab01 1188 FUNC GLOBAL DEFAULT 11 FLA_Ger_external │ │ │ │ + 3295: 001a0479 864 FUNC GLOBAL DEFAULT 11 dlaqp2_ │ │ │ │ + 3296: 00555a35 320 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opz_var2 │ │ │ │ + 3297: 00405c3d 60 FUNC GLOBAL DEFAULT 11 FLA_Sort_b_opd │ │ │ │ + 3298: 00437491 628 FUNC GLOBAL DEFAULT 11 FLA_Gemv_n_blk_var1 │ │ │ │ + 3299: 00450965 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_blk_var1 │ │ │ │ + 3300: 00450bf1 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_blk_var2 │ │ │ │ + 3301: 004379bd 620 FUNC GLOBAL DEFAULT 11 FLA_Gemv_n_blk_var2 │ │ │ │ + 3302: 00451115 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_blk_var3 │ │ │ │ + 3303: 00450e75 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_blk_var4 │ │ │ │ + 3304: 002c8c71 292 FUNC GLOBAL DEFAULT 11 zgbsv_ │ │ │ │ + 3305: 00437c29 712 FUNC GLOBAL DEFAULT 11 FLA_Gemv_n_blk_var5 │ │ │ │ + 3306: 004513b9 728 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_blk_var5 │ │ │ │ + 3307: 00451691 720 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_blk_var6 │ │ │ │ + 3308: 00438775 712 FUNC GLOBAL DEFAULT 11 FLA_Gemv_n_blk_var6 │ │ │ │ + 3309: 00581041 736 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opz_var1 │ │ │ │ + 3310: 00582459 1160 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opz_var2 │ │ │ │ + 3311: 005896a5 2340 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opz_var3 │ │ │ │ + 3312: 0041f6b5 92 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lc_task │ │ │ │ + 3313: 001e92a9 500 FUNC GLOBAL DEFAULT 11 dsysv_rook_ │ │ │ │ + 3314: 00590381 2748 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opz_var4 │ │ │ │ + 3315: 006936b4 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_bp_bb │ │ │ │ + 3316: 0058c695 2072 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opz_var5 │ │ │ │ + 3317: 0041eac9 104 FUNC GLOBAL DEFAULT 11 FLA_Herc │ │ │ │ + 3318: 003f37d1 12 FUNC GLOBAL DEFAULT 11 FLA_Initialized │ │ │ │ + 3319: 003ad03d 12 FUNC GLOBAL DEFAULT 11 r_acos │ │ │ │ + 3320: 00116fc9 544 FUNC GLOBAL DEFAULT 11 cpoequb_ │ │ │ │ + 3321: 002a62a1 904 FUNC GLOBAL DEFAULT 11 ssytrf_ │ │ │ │ + 3322: 000d96dd 1044 FUNC GLOBAL DEFAULT 11 clacon_ │ │ │ │ + 3323: 0054ed75 154 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opc_var1 │ │ │ │ + 3324: 00405bc5 60 FUNC GLOBAL DEFAULT 11 FLA_Sort_b_ops │ │ │ │ + 3325: 0054fc39 316 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opc_var2 │ │ │ │ + 3326: 0049c69d 268 FUNC GLOBAL DEFAULT 11 FLA_Herk │ │ │ │ + 3327: 0041e7d9 154 FUNC GLOBAL DEFAULT 11 FLA_Hemvc │ │ │ │ + 3328: 004274ad 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_unb_ext │ │ │ │ + 3329: 002eabf9 684 FUNC GLOBAL DEFAULT 11 zggrqf_ │ │ │ │ + 3330: 00333ae9 396 FUNC GLOBAL DEFAULT 11 zlapll_ │ │ │ │ + 3331: 004279f5 76 FUNC GLOBAL DEFAULT 11 FLA_Chol_task │ │ │ │ + 3332: 003d5d91 488 FUNC GLOBAL DEFAULT 11 FLA_Repart_2x2_to_3x3_check │ │ │ │ + 3333: 004ee541 1608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_internal │ │ │ │ + 3334: 003f3dc1 272 FUNC GLOBAL DEFAULT 11 FLA_Copy_buffer_to_object │ │ │ │ + 3335: 0055cfe1 460 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_n_opt_var1 │ │ │ │ + 3336: 005358bd 346 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opt_var1 │ │ │ │ + 3337: 00536a25 346 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opt_var2 │ │ │ │ + 3338: 00535d99 346 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opt_var3 │ │ │ │ + 3339: 0026a6a1 1008 FUNC GLOBAL DEFAULT 11 slarrj_ │ │ │ │ + 3340: 000c065d 916 FUNC GLOBAL DEFAULT 11 chetrf_rook_ │ │ │ │ + 3341: 00692020 4 OBJECT GLOBAL DEFAULT 20 f__lchar │ │ │ │ + 3342: 0008a01d 360 FUNC GLOBAL DEFAULT 11 zunml2_check │ │ │ │ + 3343: 005bf8a9 376 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Ax_ops_var1 │ │ │ │ + 3344: 00127ad9 3420 FUNC GLOBAL DEFAULT 11 csyequb_ │ │ │ │ + 3345: 000860d5 156 FUNC GLOBAL DEFAULT 11 zgelq2_check │ │ │ │ + 3346: 003d29b5 116 FUNC GLOBAL DEFAULT 11 bl1_zsetm │ │ │ │ + 3347: 0041979d 76 FUNC GLOBAL DEFAULT 11 FLA_Nrm2 │ │ │ │ + 3348: 003b75f1 38 FUNC GLOBAL DEFAULT 11 bl1_ccopy │ │ │ │ + 3349: 003f6961 144 FUNC GLOBAL DEFAULT 11 FLA_Part_2x1 │ │ │ │ + 3350: 005e48d1 280 FUNC GLOBAL DEFAULT 11 FLASH_Lyap │ │ │ │ + 3351: 000892a5 200 FUNC GLOBAL DEFAULT 11 zpotrf_check │ │ │ │ + 3352: 003f687d 228 FUNC GLOBAL DEFAULT 11 FLA_Part_2x2 │ │ │ │ + 3353: 005e171d 684 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opd_var1 │ │ │ │ + 3354: 003c5a99 160 FUNC GLOBAL DEFAULT 11 bl1_sgemm_blas │ │ │ │ + 3355: 005e27ed 1048 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opd_var2 │ │ │ │ + 3356: 005e4e49 1144 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opd_var3 │ │ │ │ + 3357: 00379289 792 FUNC GLOBAL DEFAULT 11 ztpcon_ │ │ │ │ + 3358: 003cc83d 396 FUNC GLOBAL DEFAULT 11 bl1_ddotsv2 │ │ │ │ + 3359: 003d3c01 74 FUNC GLOBAL DEFAULT 11 bl1_zsetv │ │ │ │ + 3360: 00543cbd 412 FUNC GLOBAL DEFAULT 11 FLASH_LU_piv_solve │ │ │ │ + 3361: 0033e801 2256 FUNC GLOBAL DEFAULT 11 zlarft_ │ │ │ │ + 3362: 003cd235 556 FUNC GLOBAL DEFAULT 11 bl1_ddotsv3 │ │ │ │ + 3363: 003f58fd 60 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_svd_type │ │ │ │ + 3364: 0062e6c5 1328 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var1 │ │ │ │ + 3365: 0062ee15 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var2 │ │ │ │ + 3366: 003ac669 48 FUNC GLOBAL DEFAULT 11 zdotu_f2c_ │ │ │ │ + 3367: 0062ee9d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var3 │ │ │ │ + 3368: 0062ef25 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var4 │ │ │ │ + 3369: 0062efad 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var5 │ │ │ │ + 3370: 0009aa61 476 FUNC GLOBAL DEFAULT 11 cgeql2_ │ │ │ │ + 3371: 0062f035 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var6 │ │ │ │ + 3372: 004265fd 52 FUNC GLOBAL DEFAULT 11 FLA_Hevdr_external │ │ │ │ + 3373: 0062f1cd 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var7 │ │ │ │ 3374: 00156e89 4292 FUNC GLOBAL DEFAULT 11 dgbbrd_ │ │ │ │ - 3375: 0062f109 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var8 │ │ │ │ - 3376: 004344b5 568 FUNC GLOBAL DEFAULT 11 FLA_Scalr_internal │ │ │ │ - 3377: 0062f191 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var9 │ │ │ │ - 3378: 0053e9c9 844 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_internal │ │ │ │ - 3379: 000764c9 340 FUNC GLOBAL DEFAULT 11 cbdsqr_check │ │ │ │ - 3380: 0031d989 860 FUNC GLOBAL DEFAULT 11 zlaed7_ │ │ │ │ - 3381: 00442461 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_blk_var1 │ │ │ │ - 3382: 004426dd 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_blk_var2 │ │ │ │ - 3383: 00597dcd 444 FUNC GLOBAL DEFAULT 11 FLA_Fused_UYx_ZVx_opd_var1 │ │ │ │ - 3384: 00442bf9 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_blk_var3 │ │ │ │ - 3385: 0041f071 92 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ln_task │ │ │ │ - 3386: 003ce92d 4 FUNC GLOBAL DEFAULT 11 bl1_cfree │ │ │ │ - 3387: 0028de35 2500 FUNC GLOBAL DEFAULT 11 spbtrf_ │ │ │ │ - 3388: 003bcdc5 270 FUNC GLOBAL DEFAULT 11 bl1_cccopymr │ │ │ │ - 3389: 00442959 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_blk_var4 │ │ │ │ - 3390: 00268d39 564 FUNC GLOBAL DEFAULT 11 slarrk_ │ │ │ │ - 3391: 00442e9d 756 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_blk_var5 │ │ │ │ - 3392: 00443191 752 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_blk_var6 │ │ │ │ - 3393: 0041cbad 860 FUNC GLOBAL DEFAULT 11 FLA_Herc_external │ │ │ │ - 3394: 00693bf4 28 OBJECT GLOBAL DEFAULT 20 FLA_THREE │ │ │ │ - 3395: 003bb30d 266 FUNC GLOBAL DEFAULT 11 bl1_cccopymt │ │ │ │ - 3396: 00634179 480 FUNC GLOBAL DEFAULT 11 FLA_Givens2_opd │ │ │ │ - 3397: 00693720 4 OBJECT GLOBAL DEFAULT 20 flash_her2k_cntl_ip │ │ │ │ - 3398: 003fd4c1 36 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_total_time │ │ │ │ - 3399: 00693860 4 OBJECT GLOBAL DEFAULT 20 fla_lyap_cntl_leaf │ │ │ │ - 3400: 0006afbd 30 FUNC GLOBAL DEFAULT 11 fla_memory_leak_counter_status_ │ │ │ │ - 3401: 0020b3a1 80 FUNC GLOBAL DEFAULT 11 ilatrans_ │ │ │ │ - 3402: 00427251 80 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_unb_ext │ │ │ │ - 3403: 00693598 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_mp_ip │ │ │ │ - 3404: 00693528 4 OBJECT GLOBAL DEFAULT 20 flash_copyt_cntl_tb │ │ │ │ - 3405: 00427801 120 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_task │ │ │ │ - 3406: 00693980 4 OBJECT GLOBAL DEFAULT 20 flash_lu_incpiv_bsize │ │ │ │ - 3407: 003d8581 172 FUNC GLOBAL DEFAULT 11 FLA_Set_diag_check │ │ │ │ - 3408: 004267f1 52 FUNC GLOBAL DEFAULT 11 FLA_QR_blk_external │ │ │ │ - 3409: 001d1db1 452 FUNC GLOBAL DEFAULT 11 dpotrs_ │ │ │ │ - 3410: 003d5ae1 144 FUNC GLOBAL DEFAULT 11 FLA_Part_2x2_check │ │ │ │ - 3411: 00239c7d 2340 FUNC GLOBAL DEFAULT 11 sla_geamv_ │ │ │ │ - 3412: 003ce969 52 FUNC GLOBAL DEFAULT 11 bl1_dfree_contigm │ │ │ │ - 3413: 00524a39 1720 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_unb_var1 │ │ │ │ - 3414: 00634171 6 FUNC GLOBAL DEFAULT 11 FLA_Givens2_ops │ │ │ │ - 3415: 005250f1 1660 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_unb_var2 │ │ │ │ - 3416: 005243e1 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_unb_var3 │ │ │ │ - 3417: 00289ef5 6084 FUNC GLOBAL DEFAULT 11 sorbdb_ │ │ │ │ - 3418: 0054cda1 648 FUNC GLOBAL DEFAULT 11 FLASH_LQ_UT_solve │ │ │ │ - 3419: 00524569 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_unb_var4 │ │ │ │ - 3420: 0008a391 872 FUNC GLOBAL DEFAULT 11 zunmbr_check │ │ │ │ - 3421: 0019f8e9 400 FUNC GLOBAL DEFAULT 11 dlaqge_ │ │ │ │ + 3375: 0062f0bd 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var8 │ │ │ │ + 3376: 004344fd 568 FUNC GLOBAL DEFAULT 11 FLA_Scalr_internal │ │ │ │ + 3377: 0062f145 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var9 │ │ │ │ + 3378: 0053ea01 844 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_internal │ │ │ │ + 3379: 00075de9 340 FUNC GLOBAL DEFAULT 11 cbdsqr_check │ │ │ │ + 3380: 0031d9b9 860 FUNC GLOBAL DEFAULT 11 zlaed7_ │ │ │ │ + 3381: 00441f91 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_blk_var1 │ │ │ │ + 3382: 00442725 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_blk_var2 │ │ │ │ + 3383: 00594b21 444 FUNC GLOBAL DEFAULT 11 FLA_Fused_UYx_ZVx_opd_var1 │ │ │ │ + 3384: 004431d1 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_blk_var3 │ │ │ │ + 3385: 0041f711 92 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ln_task │ │ │ │ + 3386: 003ce975 4 FUNC GLOBAL DEFAULT 11 bl1_cfree │ │ │ │ + 3387: 0028de3d 2500 FUNC GLOBAL DEFAULT 11 spbtrf_ │ │ │ │ + 3388: 003bc895 270 FUNC GLOBAL DEFAULT 11 bl1_cccopymr │ │ │ │ + 3389: 004429a1 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_blk_var4 │ │ │ │ + 3390: 00268c21 564 FUNC GLOBAL DEFAULT 11 slarrk_ │ │ │ │ + 3391: 00443715 756 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_blk_var5 │ │ │ │ + 3392: 00442c41 752 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_blk_var6 │ │ │ │ + 3393: 0041dc35 860 FUNC GLOBAL DEFAULT 11 FLA_Herc_external │ │ │ │ + 3394: 00693bc4 28 OBJECT GLOBAL DEFAULT 20 FLA_THREE │ │ │ │ + 3395: 003babd5 266 FUNC GLOBAL DEFAULT 11 bl1_cccopymt │ │ │ │ + 3396: 00634111 480 FUNC GLOBAL DEFAULT 11 FLA_Givens2_opd │ │ │ │ + 3397: 006936f0 4 OBJECT GLOBAL DEFAULT 20 flash_her2k_cntl_ip │ │ │ │ + 3398: 003fdb59 36 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_total_time │ │ │ │ + 3399: 00693830 4 OBJECT GLOBAL DEFAULT 20 fla_lyap_cntl_leaf │ │ │ │ + 3400: 0006a43d 30 FUNC GLOBAL DEFAULT 11 fla_memory_leak_counter_status_ │ │ │ │ + 3401: 0020bb29 80 FUNC GLOBAL DEFAULT 11 ilatrans_ │ │ │ │ + 3402: 00427135 80 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_unb_ext │ │ │ │ + 3403: 00693568 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_mp_ip │ │ │ │ + 3404: 006934f8 4 OBJECT GLOBAL DEFAULT 20 flash_copyt_cntl_tb │ │ │ │ + 3405: 00427d79 120 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_task │ │ │ │ + 3406: 00693938 4 OBJECT GLOBAL DEFAULT 20 flash_lu_incpiv_bsize │ │ │ │ + 3407: 003d85c9 172 FUNC GLOBAL DEFAULT 11 FLA_Set_diag_check │ │ │ │ + 3408: 00426839 52 FUNC GLOBAL DEFAULT 11 FLA_QR_blk_external │ │ │ │ + 3409: 001d1cb5 452 FUNC GLOBAL DEFAULT 11 dpotrs_ │ │ │ │ + 3410: 003d5b29 144 FUNC GLOBAL DEFAULT 11 FLA_Part_2x2_check │ │ │ │ + 3411: 00239af1 2340 FUNC GLOBAL DEFAULT 11 sla_geamv_ │ │ │ │ + 3412: 003ce9b1 52 FUNC GLOBAL DEFAULT 11 bl1_dfree_contigm │ │ │ │ + 3413: 0052441d 1720 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_unb_var1 │ │ │ │ + 3414: 00634109 6 FUNC GLOBAL DEFAULT 11 FLA_Givens2_ops │ │ │ │ + 3415: 00524ad5 1660 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_unb_var2 │ │ │ │ + 3416: 00525151 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_unb_var3 │ │ │ │ + 3417: 0028a11d 6084 FUNC GLOBAL DEFAULT 11 sorbdb_ │ │ │ │ + 3418: 0054cdd9 648 FUNC GLOBAL DEFAULT 11 FLASH_LQ_UT_solve │ │ │ │ + 3419: 00525905 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_unb_var4 │ │ │ │ + 3420: 0008a185 872 FUNC GLOBAL DEFAULT 11 zunmbr_check │ │ │ │ + 3421: 001a02e9 400 FUNC GLOBAL DEFAULT 11 dlaqge_ │ │ │ │ 3422: 000d7239 1692 FUNC GLOBAL DEFAULT 11 cla_syrcond_c_ │ │ │ │ - 3423: 00636d21 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var6b │ │ │ │ - 3424: 003dd691 292 FUNC GLOBAL DEFAULT 11 FLA_Herk_internal_check │ │ │ │ - 3425: 005d967d 426 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_shift_U │ │ │ │ - 3426: 003b6979 368 FUNC GLOBAL DEFAULT 11 bl1_saxpysmt │ │ │ │ - 3427: 003a3fd5 680 FUNC GLOBAL DEFAULT 11 dorg2r_fla │ │ │ │ - 3428: 003af2ad 120 FUNC GLOBAL DEFAULT 11 f_init │ │ │ │ - 3429: 003e1295 348 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_form_V_check │ │ │ │ - 3430: 0041f23d 1536 FUNC GLOBAL DEFAULT 11 FLA_Hemm_external │ │ │ │ - 3431: 003d9235 300 FUNC GLOBAL DEFAULT 11 FLA_Axpyrt_check │ │ │ │ - 3432: 003bdb21 388 FUNC GLOBAL DEFAULT 11 bl1_szcopymrt │ │ │ │ - 3433: 005700d1 212 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opc_var1 │ │ │ │ - 3434: 00570869 276 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opc_var2 │ │ │ │ - 3435: 005710e1 204 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opc_var3 │ │ │ │ - 3436: 00573cf1 492 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_opz_var1 │ │ │ │ - 3437: 0031e939 2052 FUNC GLOBAL DEFAULT 11 zlaed8_ │ │ │ │ - 3438: 0036cb39 844 FUNC GLOBAL DEFAULT 11 zsyswapr_ │ │ │ │ - 3439: 00429471 136 FUNC GLOBAL DEFAULT 11 FLA_SA_FS_task │ │ │ │ - 3440: 0043bd6d 1008 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ut_blk_var1 │ │ │ │ - 3441: 003e9041 68 FUNC GLOBAL DEFAULT 11 FLASH_Copyr_cntl_finalize │ │ │ │ - 3442: 00158d69 812 FUNC GLOBAL DEFAULT 11 dgecon_ │ │ │ │ - 3443: 0043c3d5 1016 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ut_blk_var2 │ │ │ │ - 3444: 006436b9 108 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots │ │ │ │ - 3445: 003ec1c1 204 FUNC GLOBAL DEFAULT 11 FLA_Sylv_cntl_init │ │ │ │ - 3446: 005da24d 1144 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_u_realify_unb │ │ │ │ - 3447: 00639875 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var3b │ │ │ │ - 3448: 005b2449 468 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opd_var1 │ │ │ │ - 3449: 005b2f95 528 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opd_var2 │ │ │ │ - 3450: 003e8b85 48 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_cntl_init │ │ │ │ - 3451: 003eb6b1 256 FUNC GLOBAL DEFAULT 11 FLA_Chol_cntl_init │ │ │ │ - 3452: 001e9069 544 FUNC GLOBAL DEFAULT 11 dsysv_ │ │ │ │ - 3453: 0055f7cd 432 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opd_var1 │ │ │ │ - 3454: 005527bd 604 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_recover_tau │ │ │ │ - 3455: 005b3b8d 512 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opd_var4 │ │ │ │ - 3456: 00560095 596 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opd_var2 │ │ │ │ - 3457: 005b4731 444 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opd_var5 │ │ │ │ - 3458: 00451919 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_unb_var1 │ │ │ │ + 3423: 0063748d 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var6b │ │ │ │ + 3424: 003dd6d9 292 FUNC GLOBAL DEFAULT 11 FLA_Herk_internal_check │ │ │ │ + 3425: 005dabc9 426 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_shift_U │ │ │ │ + 3426: 003b6c51 368 FUNC GLOBAL DEFAULT 11 bl1_saxpysmt │ │ │ │ + 3427: 003a450d 680 FUNC GLOBAL DEFAULT 11 dorg2r_fla │ │ │ │ + 3428: 003af2ed 120 FUNC GLOBAL DEFAULT 11 f_init │ │ │ │ + 3429: 003e1185 348 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_form_V_check │ │ │ │ + 3430: 0041f8dd 1536 FUNC GLOBAL DEFAULT 11 FLA_Hemm_external │ │ │ │ + 3431: 003d927d 300 FUNC GLOBAL DEFAULT 11 FLA_Axpyrt_check │ │ │ │ + 3432: 003bdf29 388 FUNC GLOBAL DEFAULT 11 bl1_szcopymrt │ │ │ │ + 3433: 00570109 212 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opc_var1 │ │ │ │ + 3434: 00570cf9 276 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opc_var2 │ │ │ │ + 3435: 00571491 204 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opc_var3 │ │ │ │ + 3436: 00573f19 492 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_opz_var1 │ │ │ │ + 3437: 0031e971 2052 FUNC GLOBAL DEFAULT 11 zlaed8_ │ │ │ │ + 3438: 0036d531 844 FUNC GLOBAL DEFAULT 11 zsyswapr_ │ │ │ │ + 3439: 00429169 136 FUNC GLOBAL DEFAULT 11 FLA_SA_FS_task │ │ │ │ + 3440: 0043bdb5 1008 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ut_blk_var1 │ │ │ │ + 3441: 003e9089 68 FUNC GLOBAL DEFAULT 11 FLASH_Copyr_cntl_finalize │ │ │ │ + 3442: 00157f51 812 FUNC GLOBAL DEFAULT 11 dgecon_ │ │ │ │ + 3443: 0043c1a5 1016 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ut_blk_var2 │ │ │ │ + 3444: 006446e5 108 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots │ │ │ │ + 3445: 003ec119 204 FUNC GLOBAL DEFAULT 11 FLA_Sylv_cntl_init │ │ │ │ + 3446: 005d9c7d 1144 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_u_realify_unb │ │ │ │ + 3447: 0063905d 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var3b │ │ │ │ + 3448: 005b2481 468 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opd_var1 │ │ │ │ + 3449: 005b3ab9 528 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opd_var2 │ │ │ │ + 3450: 003e8c15 48 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_cntl_init │ │ │ │ + 3451: 003eb5f5 256 FUNC GLOBAL DEFAULT 11 FLA_Chol_cntl_init │ │ │ │ + 3452: 001e9089 544 FUNC GLOBAL DEFAULT 11 dsysv_ │ │ │ │ + 3453: 0055f6e1 432 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opd_var1 │ │ │ │ + 3454: 005527f5 604 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_recover_tau │ │ │ │ + 3455: 005b46b1 512 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opd_var4 │ │ │ │ + 3456: 00560045 596 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opd_var2 │ │ │ │ + 3457: 005b2f79 444 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opd_var5 │ │ │ │ + 3458: 00451961 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_unb_var1 │ │ │ │ 3459: 0009f265 908 FUNC GLOBAL DEFAULT 11 cgeqrf_ │ │ │ │ - 3460: 00451bc5 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_unb_var2 │ │ │ │ - 3461: 00451e71 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_unb_var3 │ │ │ │ - 3462: 00097ca9 3588 FUNC GLOBAL DEFAULT 11 cgeevx_ │ │ │ │ - 3463: 00452111 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_unb_var4 │ │ │ │ - 3464: 003f69a9 22 FUNC GLOBAL DEFAULT 11 FLA_Check_complex_datatype │ │ │ │ - 3465: 004523b1 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_unb_var5 │ │ │ │ - 3466: 00452635 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_unb_var6 │ │ │ │ - 3467: 000fa7f1 5716 FUNC GLOBAL DEFAULT 11 clarfb_ │ │ │ │ - 3468: 003e83f5 50 FUNC GLOBAL DEFAULT 11 FLA_Cntl_ttmm_obj_create │ │ │ │ - 3469: 004263dd 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_unb_ext │ │ │ │ - 3470: 0017b789 1568 FUNC GLOBAL DEFAULT 11 dla_gbrcond_ │ │ │ │ - 3471: 000781cd 252 FUNC GLOBAL DEFAULT 11 chegst_check │ │ │ │ - 3472: 00428199 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbc_task │ │ │ │ - 3473: 003e8c15 56 FUNC GLOBAL DEFAULT 11 FLA_Copyr_cntl_init │ │ │ │ - 3474: 006065e1 556 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opc_var1 │ │ │ │ - 3475: 003ec11d 108 FUNC GLOBAL DEFAULT 11 FLA_SPDinv_cntl_init │ │ │ │ - 3476: 0019c791 784 FUNC GLOBAL DEFAULT 11 dlanst_ │ │ │ │ - 3477: 003bb82d 258 FUNC GLOBAL DEFAULT 11 bl1_sswapmt │ │ │ │ - 3478: 003f3831 16 FUNC GLOBAL DEFAULT 11 FLA_Query_blocksize │ │ │ │ - 3479: 00084705 360 FUNC GLOBAL DEFAULT 11 sorm2r_check │ │ │ │ - 3480: 0054ab35 476 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc_adjust_views │ │ │ │ - 3481: 0028e7f9 280 FUNC GLOBAL DEFAULT 11 sposv_ │ │ │ │ - 3482: 001397cd 1684 FUNC GLOBAL DEFAULT 11 ctpmqrt_ │ │ │ │ - 3483: 003c7bcd 944 FUNC GLOBAL DEFAULT 11 bl1_ssymm │ │ │ │ - 3484: 0054c7d1 528 FUNC GLOBAL DEFAULT 11 FLA_CAQR_UT_inc_factorize_panels │ │ │ │ + 3460: 00451c0d 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_unb_var2 │ │ │ │ + 3461: 00451eb9 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_unb_var3 │ │ │ │ + 3462: 00098185 3588 FUNC GLOBAL DEFAULT 11 cgeevx_ │ │ │ │ + 3463: 004523e1 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_unb_var4 │ │ │ │ + 3464: 003f7791 22 FUNC GLOBAL DEFAULT 11 FLA_Check_complex_datatype │ │ │ │ + 3465: 00452681 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_unb_var5 │ │ │ │ + 3466: 00452159 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_unb_var6 │ │ │ │ + 3467: 000fa799 5716 FUNC GLOBAL DEFAULT 11 clarfb_ │ │ │ │ + 3468: 003e8859 50 FUNC GLOBAL DEFAULT 11 FLA_Cntl_ttmm_obj_create │ │ │ │ + 3469: 00426425 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_unb_ext │ │ │ │ + 3470: 0017b799 1568 FUNC GLOBAL DEFAULT 11 dla_gbrcond_ │ │ │ │ + 3471: 000781d1 252 FUNC GLOBAL DEFAULT 11 chegst_check │ │ │ │ + 3472: 00428565 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbc_task │ │ │ │ + 3473: 003e8ced 56 FUNC GLOBAL DEFAULT 11 FLA_Copyr_cntl_init │ │ │ │ + 3474: 006066a5 556 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opc_var1 │ │ │ │ + 3475: 003ec075 108 FUNC GLOBAL DEFAULT 11 FLA_SPDinv_cntl_init │ │ │ │ + 3476: 0019c001 784 FUNC GLOBAL DEFAULT 11 dlanst_ │ │ │ │ + 3477: 003bccd5 258 FUNC GLOBAL DEFAULT 11 bl1_sswapmt │ │ │ │ + 3478: 003f364d 16 FUNC GLOBAL DEFAULT 11 FLA_Query_blocksize │ │ │ │ + 3479: 00084b7d 360 FUNC GLOBAL DEFAULT 11 sorm2r_check │ │ │ │ + 3480: 0054b891 476 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc_adjust_views │ │ │ │ + 3481: 0028e801 280 FUNC GLOBAL DEFAULT 11 sposv_ │ │ │ │ + 3482: 001397c5 1684 FUNC GLOBAL DEFAULT 11 ctpmqrt_ │ │ │ │ + 3483: 003c8e45 944 FUNC GLOBAL DEFAULT 11 bl1_ssymm │ │ │ │ + 3484: 0054c0e9 528 FUNC GLOBAL DEFAULT 11 FLA_CAQR_UT_inc_factorize_panels │ │ │ │ 3485: 003e8bcd 48 FUNC GLOBAL DEFAULT 11 FLA_Copy_cntl_init │ │ │ │ - 3486: 002a7455 1960 FUNC GLOBAL DEFAULT 11 ssytri_ │ │ │ │ + 3486: 002a6b3d 1960 FUNC GLOBAL DEFAULT 11 ssytri_ │ │ │ │ 3487: 0019560d 1300 FUNC GLOBAL DEFAULT 11 dlahrd_ │ │ │ │ - 3488: 00370ff9 3728 FUNC GLOBAL DEFAULT 11 zsytri_rook_ │ │ │ │ - 3489: 005cc621 1956 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_unb_var1 │ │ │ │ - 3490: 005d04d1 3588 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_unb_var2 │ │ │ │ - 3491: 000c6a15 3572 FUNC GLOBAL DEFAULT 11 chfrk_ │ │ │ │ - 3492: 005d3b29 5672 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_unb_var3 │ │ │ │ - 3493: 005d6711 6164 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_unb_var4 │ │ │ │ - 3494: 000855b5 200 FUNC GLOBAL DEFAULT 11 spotri_check │ │ │ │ - 3495: 003c04fd 176 FUNC GLOBAL DEFAULT 11 bl1_ssymv │ │ │ │ - 3496: 001266c5 516 FUNC GLOBAL DEFAULT 11 csysv_rook_ │ │ │ │ - 3497: 005d545d 4384 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_unb_var5 │ │ │ │ - 3498: 00166da1 5816 FUNC GLOBAL DEFAULT 11 dgelss_ │ │ │ │ - 3499: 0038a839 8572 FUNC GLOBAL DEFAULT 11 ztprfb_ │ │ │ │ - 3500: 0050f275 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc │ │ │ │ - 3501: 003ad035 20 FUNC GLOBAL DEFAULT 11 d_abs │ │ │ │ - 3502: 003bf395 112 FUNC GLOBAL DEFAULT 11 bl1_cher_blas │ │ │ │ - 3503: 0007c4e1 1628 FUNC GLOBAL DEFAULT 11 dgelsd_check │ │ │ │ - 3504: 003d7e7d 196 FUNC GLOBAL DEFAULT 11 FLA_Norm_inf_check │ │ │ │ - 3505: 0017174d 760 FUNC GLOBAL DEFAULT 11 dgtsvx_ │ │ │ │ - 3506: 003fefc5 644 FUNC GLOBAL DEFAULT 11 FLASH_Queue_verbose_output │ │ │ │ - 3507: 003ea4ad 112 FUNC GLOBAL DEFAULT 11 FLA_Trsm_cntl_finalize │ │ │ │ - 3508: 0050f4d5 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh │ │ │ │ - 3509: 00551781 316 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_opc_var1 │ │ │ │ - 3510: 003d2105 104 FUNC GLOBAL DEFAULT 11 bl1_zdscalediag │ │ │ │ - 3511: 00693914 4 OBJECT GLOBAL DEFAULT 20 flash_apqudut_cntl_mid │ │ │ │ - 3512: 0060680d 556 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opz_var1 │ │ │ │ - 3513: 002951d1 700 FUNC GLOBAL DEFAULT 11 sspev_ │ │ │ │ - 3514: 00427521 60 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_unb_ext │ │ │ │ - 3515: 005dc3ed 1408 FUNC GLOBAL DEFAULT 11 FLA_Fused_Her2_Ax_l_opt_var1 │ │ │ │ - 3516: 0050f735 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run │ │ │ │ - 3517: 0039f361 632 FUNC GLOBAL DEFAULT 11 sorgl2_fla │ │ │ │ - 3518: 0026b169 788 FUNC GLOBAL DEFAULT 11 slartgp_ │ │ │ │ - 3519: 00558ca9 852 FUNC GLOBAL DEFAULT 11 FLA_Svd_compute_scaling │ │ │ │ - 3520: 0052e6b1 860 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_ext_ops_var1 │ │ │ │ - 3521: 006590c9 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbc │ │ │ │ - 3522: 006939b8 4 OBJECT GLOBAL DEFAULT 20 flash_qr2ut_cntl_leaf │ │ │ │ - 3523: 003d54f1 168 FUNC GLOBAL DEFAULT 11 FLA_Obj_ge_check │ │ │ │ - 3524: 0020bd59 22 FUNC GLOBAL DEFAULT 11 ilaver_ │ │ │ │ - 3525: 00538a99 232 FUNC GLOBAL DEFAULT 11 FLA_Hevd │ │ │ │ - 3526: 0050f995 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut │ │ │ │ - 3527: 001ceb0d 1840 FUNC GLOBAL DEFAULT 11 dpftrf_ │ │ │ │ - 3528: 003b890d 108 FUNC GLOBAL DEFAULT 11 bl1_dccopyv │ │ │ │ - 3529: 0052ce99 276 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_compute_shift_opd │ │ │ │ - 3530: 00308ea9 3580 FUNC GLOBAL DEFAULT 11 zhfrk_ │ │ │ │ - 3531: 005981a5 464 FUNC GLOBAL DEFAULT 11 FLA_Fused_UYx_ZVx_opz_var1 │ │ │ │ - 3532: 005c6361 1012 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofd_var2 │ │ │ │ - 3533: 005c9019 1508 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofd_var3 │ │ │ │ - 3534: 00385f4d 368 FUNC GLOBAL DEFAULT 11 ztrttp_ │ │ │ │ - 3535: 005564f5 644 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc_solve │ │ │ │ - 3536: 005cacb9 1516 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofd_var4 │ │ │ │ - 3537: 00443481 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_unb_var1 │ │ │ │ - 3538: 00443721 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_unb_var2 │ │ │ │ + 3488: 00370ce1 3728 FUNC GLOBAL DEFAULT 11 zsytri_rook_ │ │ │ │ + 3489: 005cddc1 1956 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_unb_var1 │ │ │ │ + 3490: 005d0509 3588 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_unb_var2 │ │ │ │ + 3491: 000c5e89 3572 FUNC GLOBAL DEFAULT 11 chfrk_ │ │ │ │ + 3492: 005d5375 5672 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_unb_var3 │ │ │ │ + 3493: 005d69e9 6164 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_unb_var4 │ │ │ │ + 3494: 00085a1d 200 FUNC GLOBAL DEFAULT 11 spotri_check │ │ │ │ + 3495: 003c0545 176 FUNC GLOBAL DEFAULT 11 bl1_ssymv │ │ │ │ + 3496: 0012574d 516 FUNC GLOBAL DEFAULT 11 csysv_rook_ │ │ │ │ + 3497: 005d3b61 4384 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_unb_var5 │ │ │ │ + 3498: 00166731 5816 FUNC GLOBAL DEFAULT 11 dgelss_ │ │ │ │ + 3499: 00389dc1 8572 FUNC GLOBAL DEFAULT 11 ztprfb_ │ │ │ │ + 3500: 0050f051 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc │ │ │ │ + 3501: 003ad09d 20 FUNC GLOBAL DEFAULT 11 d_abs │ │ │ │ + 3502: 003bf4dd 112 FUNC GLOBAL DEFAULT 11 bl1_cher_blas │ │ │ │ + 3503: 0007c591 1628 FUNC GLOBAL DEFAULT 11 dgelsd_check │ │ │ │ + 3504: 003d7ec5 196 FUNC GLOBAL DEFAULT 11 FLA_Norm_inf_check │ │ │ │ + 3505: 00171755 760 FUNC GLOBAL DEFAULT 11 dgtsvx_ │ │ │ │ + 3506: 003ff65d 644 FUNC GLOBAL DEFAULT 11 FLASH_Queue_verbose_output │ │ │ │ + 3507: 003ea4f5 112 FUNC GLOBAL DEFAULT 11 FLA_Trsm_cntl_finalize │ │ │ │ + 3508: 0050f2b1 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh │ │ │ │ + 3509: 00551151 316 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_opc_var1 │ │ │ │ + 3510: 003d22dd 104 FUNC GLOBAL DEFAULT 11 bl1_zdscalediag │ │ │ │ + 3511: 006938d4 4 OBJECT GLOBAL DEFAULT 20 flash_apqudut_cntl_mid │ │ │ │ + 3512: 006068d1 556 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opz_var1 │ │ │ │ + 3513: 0029566d 700 FUNC GLOBAL DEFAULT 11 sspev_ │ │ │ │ + 3514: 00427569 60 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_unb_ext │ │ │ │ + 3515: 005dc3e5 1408 FUNC GLOBAL DEFAULT 11 FLA_Fused_Her2_Ax_l_opt_var1 │ │ │ │ + 3516: 0050f511 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run │ │ │ │ + 3517: 0039ee75 632 FUNC GLOBAL DEFAULT 11 sorgl2_fla │ │ │ │ + 3518: 0026be45 788 FUNC GLOBAL DEFAULT 11 slartgp_ │ │ │ │ + 3519: 00558ce1 852 FUNC GLOBAL DEFAULT 11 FLA_Svd_compute_scaling │ │ │ │ + 3520: 0052e6e9 860 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_ext_ops_var1 │ │ │ │ + 3521: 00659101 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbc │ │ │ │ + 3522: 0069397c 4 OBJECT GLOBAL DEFAULT 20 flash_qr2ut_cntl_leaf │ │ │ │ + 3523: 003d5539 168 FUNC GLOBAL DEFAULT 11 FLA_Obj_ge_check │ │ │ │ + 3524: 0020bb79 22 FUNC GLOBAL DEFAULT 11 ilaver_ │ │ │ │ + 3525: 00538e51 232 FUNC GLOBAL DEFAULT 11 FLA_Hevd │ │ │ │ + 3526: 0050f9d1 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut │ │ │ │ + 3527: 001cf2d1 1840 FUNC GLOBAL DEFAULT 11 dpftrf_ │ │ │ │ + 3528: 003b85dd 108 FUNC GLOBAL DEFAULT 11 bl1_dccopyv │ │ │ │ + 3529: 0052ced1 276 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_compute_shift_opd │ │ │ │ + 3530: 00308c0d 3580 FUNC GLOBAL DEFAULT 11 zhfrk_ │ │ │ │ + 3531: 00594ef9 464 FUNC GLOBAL DEFAULT 11 FLA_Fused_UYx_ZVx_opz_var1 │ │ │ │ + 3532: 005c6399 1012 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofd_var2 │ │ │ │ + 3533: 005c7a21 1508 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofd_var3 │ │ │ │ + 3534: 00386271 368 FUNC GLOBAL DEFAULT 11 ztrttp_ │ │ │ │ + 3535: 00556255 644 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc_solve │ │ │ │ + 3536: 005cc459 1516 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofd_var4 │ │ │ │ + 3537: 00442f31 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_unb_var1 │ │ │ │ + 3538: 00443475 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_unb_var2 │ │ │ │ 3539: 000c24fd 2084 FUNC GLOBAL DEFAULT 11 chetrs2_ │ │ │ │ - 3540: 004439c1 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_unb_var3 │ │ │ │ - 3541: 00443c61 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_unb_var4 │ │ │ │ - 3542: 00443f01 660 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_unb_var5 │ │ │ │ - 3543: 00444195 664 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_unb_var6 │ │ │ │ - 3544: 00551e25 420 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_copy_internal │ │ │ │ - 3545: 000803dd 200 FUNC GLOBAL DEFAULT 11 dpotf2_check │ │ │ │ - 3546: 003c9ea1 588 FUNC GLOBAL DEFAULT 11 bl1_strsmsx │ │ │ │ - 3547: 00659215 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbr │ │ │ │ - 3548: 0062c235 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var10 │ │ │ │ - 3549: 0011b965 580 FUNC GLOBAL DEFAULT 11 cpttrf_ │ │ │ │ - 3550: 003dcedd 520 FUNC GLOBAL DEFAULT 11 FLA_Hemm_check │ │ │ │ - 3551: 003cd9c5 10 FUNC GLOBAL DEFAULT 11 bl1_callocm │ │ │ │ - 3552: 0062cfc9 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var11 │ │ │ │ - 3553: 0062ddc1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var12 │ │ │ │ - 3554: 0062de49 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var13 │ │ │ │ - 3555: 00379249 2320 FUNC GLOBAL DEFAULT 11 ztgsna_ │ │ │ │ - 3556: 003bf7ad 184 FUNC GLOBAL DEFAULT 11 bl1_dger │ │ │ │ - 3557: 0008dc75 916 FUNC GLOBAL DEFAULT 11 cgebak_ │ │ │ │ - 3558: 0062ded1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var14 │ │ │ │ - 3559: 0052cd91 264 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_compute_shift_ops │ │ │ │ - 3560: 003d2b61 86 FUNC GLOBAL DEFAULT 11 bl1_sshiftdiag │ │ │ │ - 3561: 003aecd5 12 FUNC GLOBAL DEFAULT 11 r_tanh │ │ │ │ - 3562: 0062ebb9 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var15 │ │ │ │ - 3563: 00693988 4 OBJECT GLOBAL DEFAULT 20 flash_lu_incpiv_cntl_leaf │ │ │ │ - 3564: 0062ec41 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var16 │ │ │ │ - 3565: 00436105 644 FUNC GLOBAL DEFAULT 11 FLA_Gemv_h │ │ │ │ - 3566: 0062ecc9 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var17 │ │ │ │ - 3567: 0035d809 1260 FUNC GLOBAL DEFAULT 11 zppsvx_ │ │ │ │ - 3568: 0040929d 184 FUNC GLOBAL DEFAULT 11 FLA_Mach_params │ │ │ │ - 3569: 00264f39 400 FUNC GLOBAL DEFAULT 11 slarnv_ │ │ │ │ - 3570: 0062ed51 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var18 │ │ │ │ - 3571: 00693604 4 OBJECT GLOBAL DEFAULT 20 fla_her2k_var9_bsize │ │ │ │ - 3572: 00429049 100 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_task │ │ │ │ - 3573: 003cd9fd 6 FUNC GLOBAL DEFAULT 11 bl1_callocv │ │ │ │ - 3574: 00072dd9 724 FUNC GLOBAL DEFAULT 11 sormqr_ │ │ │ │ - 3575: 00436389 644 FUNC GLOBAL DEFAULT 11 FLA_Gemv_n │ │ │ │ - 3576: 004a8dc5 2504 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll │ │ │ │ - 3577: 00578bd9 4434 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_realify_diagonals_opt │ │ │ │ - 3578: 001cbcf5 1588 FUNC GLOBAL DEFAULT 11 dormrq_ │ │ │ │ - 3579: 003586c1 20336 FUNC GLOBAL DEFAULT 11 zlarfx_ │ │ │ │ - 3580: 003d8729 248 FUNC GLOBAL DEFAULT 11 FLA_Shift_diag_check │ │ │ │ - 3581: 00436a11 644 FUNC GLOBAL DEFAULT 11 FLA_Gemv_t │ │ │ │ - 3582: 00652e91 474 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_ops_var1 │ │ │ │ - 3583: 0063787d 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var9b │ │ │ │ - 3584: 003bb779 58 FUNC GLOBAL DEFAULT 11 bl1_dswapv │ │ │ │ + 3540: 00443a09 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_unb_var3 │ │ │ │ + 3541: 00443ca9 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_unb_var4 │ │ │ │ + 3542: 00443f49 660 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_unb_var5 │ │ │ │ + 3543: 004441dd 664 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_unb_var6 │ │ │ │ + 3544: 00551739 420 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_copy_internal │ │ │ │ + 3545: 0007fd75 200 FUNC GLOBAL DEFAULT 11 dpotf2_check │ │ │ │ + 3546: 003c9ee9 588 FUNC GLOBAL DEFAULT 11 bl1_strsmsx │ │ │ │ + 3547: 0065924d 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbr │ │ │ │ + 3548: 0062c271 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var10 │ │ │ │ + 3549: 0011b769 580 FUNC GLOBAL DEFAULT 11 cpttrf_ │ │ │ │ + 3550: 003dcde1 520 FUNC GLOBAL DEFAULT 11 FLA_Hemm_check │ │ │ │ + 3551: 003cd8e5 10 FUNC GLOBAL DEFAULT 11 bl1_callocm │ │ │ │ + 3552: 0062de85 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var11 │ │ │ │ + 3553: 0062c2f9 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var12 │ │ │ │ + 3554: 0062c381 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var13 │ │ │ │ + 3555: 003795a1 2320 FUNC GLOBAL DEFAULT 11 ztgsna_ │ │ │ │ + 3556: 003bf06d 184 FUNC GLOBAL DEFAULT 11 bl1_dger │ │ │ │ + 3557: 0008cbe5 916 FUNC GLOBAL DEFAULT 11 cgebak_ │ │ │ │ + 3558: 0062df0d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var14 │ │ │ │ + 3559: 0052cdc9 264 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_compute_shift_ops │ │ │ │ + 3560: 003d3835 86 FUNC GLOBAL DEFAULT 11 bl1_sshiftdiag │ │ │ │ + 3561: 003aec59 12 FUNC GLOBAL DEFAULT 11 r_tanh │ │ │ │ + 3562: 0062ebf5 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var15 │ │ │ │ + 3563: 00693940 4 OBJECT GLOBAL DEFAULT 20 flash_lu_incpiv_cntl_leaf │ │ │ │ + 3564: 0062ec7d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var16 │ │ │ │ + 3565: 00435ffd 644 FUNC GLOBAL DEFAULT 11 FLA_Gemv_h │ │ │ │ + 3566: 0062ed05 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var17 │ │ │ │ + 3567: 0035e1f1 1260 FUNC GLOBAL DEFAULT 11 zppsvx_ │ │ │ │ + 3568: 0040a185 184 FUNC GLOBAL DEFAULT 11 FLA_Mach_params │ │ │ │ + 3569: 00264f49 400 FUNC GLOBAL DEFAULT 11 slarnv_ │ │ │ │ + 3570: 0062ed8d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var18 │ │ │ │ + 3571: 006935ec 4 OBJECT GLOBAL DEFAULT 20 fla_her2k_var9_bsize │ │ │ │ + 3572: 00429091 100 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_task │ │ │ │ + 3573: 003cd91d 6 FUNC GLOBAL DEFAULT 11 bl1_callocv │ │ │ │ + 3574: 00072291 724 FUNC GLOBAL DEFAULT 11 sormqr_ │ │ │ │ + 3575: 004363d1 644 FUNC GLOBAL DEFAULT 11 FLA_Gemv_n │ │ │ │ + 3576: 004a8981 2504 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll │ │ │ │ + 3577: 00579821 4434 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_realify_diagonals_opt │ │ │ │ + 3578: 001cbae9 1588 FUNC GLOBAL DEFAULT 11 dormrq_ │ │ │ │ + 3579: 00356789 20336 FUNC GLOBAL DEFAULT 11 zlarfx_ │ │ │ │ + 3580: 003d8771 248 FUNC GLOBAL DEFAULT 11 FLA_Shift_diag_check │ │ │ │ + 3581: 00436655 644 FUNC GLOBAL DEFAULT 11 FLA_Gemv_t │ │ │ │ + 3582: 0064e025 474 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_ops_var1 │ │ │ │ + 3583: 006368ed 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var9b │ │ │ │ + 3584: 003bee99 58 FUNC GLOBAL DEFAULT 11 bl1_dswapv │ │ │ │ 3585: 000f47b9 3252 FUNC GLOBAL DEFAULT 11 claqr0_ │ │ │ │ - 3586: 004a978d 2504 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu │ │ │ │ - 3587: 006595f9 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbc │ │ │ │ - 3588: 003cd3e1 4 FUNC GLOBAL DEFAULT 11 bl1_sdotaxmyv2 │ │ │ │ - 3589: 003d78f5 120 FUNC GLOBAL DEFAULT 11 FLA_LU_find_zero_on_diagonal_check │ │ │ │ - 3590: 003eb5ad 192 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_cntl_init │ │ │ │ - 3591: 0069363c 4 OBJECT GLOBAL DEFAULT 20 fla_symm_cntl_mm │ │ │ │ - 3592: 00087451 3108 FUNC GLOBAL DEFAULT 11 zgesvd_check │ │ │ │ - 3593: 003ce9d1 52 FUNC GLOBAL DEFAULT 11 bl1_zfree_contigm │ │ │ │ - 3594: 005b281d 512 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opz_var1 │ │ │ │ - 3595: 00460451 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_blk_var1 │ │ │ │ - 3596: 001fe889 344 FUNC GLOBAL DEFAULT 11 dtpttr_ │ │ │ │ - 3597: 004606dd 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_blk_var2 │ │ │ │ - 3598: 005b33e5 576 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opz_var2 │ │ │ │ - 3599: 00693640 4 OBJECT GLOBAL DEFAULT 20 fla_symm_cntl_mp │ │ │ │ - 3600: 0055f9a5 432 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opz_var1 │ │ │ │ - 3601: 00460961 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_blk_var3 │ │ │ │ - 3602: 000780d9 244 FUNC GLOBAL DEFAULT 11 chegs2_check │ │ │ │ - 3603: 00460c05 668 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_blk_var4 │ │ │ │ - 3604: 003bd691 388 FUNC GLOBAL DEFAULT 11 bl1_zcopymrt │ │ │ │ - 3605: 00560311 604 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opz_var2 │ │ │ │ - 3606: 005b3fcd 576 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opz_var4 │ │ │ │ - 3607: 003f8069 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_svd_type │ │ │ │ - 3608: 00693718 4 OBJECT GLOBAL DEFAULT 20 flash_her2k_cntl_mm │ │ │ │ - 3609: 00460ea1 724 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_blk_var5 │ │ │ │ - 3610: 00399b4d 1104 FUNC GLOBAL DEFAULT 11 sorghr_ │ │ │ │ - 3611: 003c9631 996 FUNC GLOBAL DEFAULT 11 bl1_csyr2k │ │ │ │ - 3612: 005b4af1 520 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opz_var5 │ │ │ │ - 3613: 00461175 720 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_blk_var6 │ │ │ │ - 3614: 00073651 720 FUNC GLOBAL DEFAULT 11 dorm2r_ │ │ │ │ - 3615: 003b85dd 22 FUNC GLOBAL DEFAULT 11 bl1_scopyv │ │ │ │ - 3616: 0063a065 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var6b │ │ │ │ - 3617: 00423975 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_task │ │ │ │ - 3618: 0008f8cd 1924 FUNC GLOBAL DEFAULT 11 cgebal_ │ │ │ │ - 3619: 003f3d91 52 FUNC GLOBAL DEFAULT 11 FLA_Finalize │ │ │ │ - 3620: 003bca95 270 FUNC GLOBAL DEFAULT 11 bl1_cdcopymr │ │ │ │ - 3621: 0036fa6d 2080 FUNC GLOBAL DEFAULT 11 zsytrs2_ │ │ │ │ - 3622: 00081e6d 292 FUNC GLOBAL DEFAULT 11 sgeqrfp_check │ │ │ │ - 3623: 001ee38d 684 FUNC GLOBAL DEFAULT 11 dtbtrs_ │ │ │ │ - 3624: 00659745 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbr │ │ │ │ - 3625: 003bafe9 266 FUNC GLOBAL DEFAULT 11 bl1_cdcopymt │ │ │ │ - 3626: 00427a49 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbc_task │ │ │ │ - 3627: 004261f1 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_blk_ext │ │ │ │ - 3628: 00276821 940 FUNC GLOBAL DEFAULT 11 slasq1_ │ │ │ │ - 3629: 002e2b01 940 FUNC GLOBAL DEFAULT 11 zgeqrfp_ │ │ │ │ - 3630: 00693b84 28 OBJECT GLOBAL DEFAULT 20 FLA_ZERO │ │ │ │ - 3631: 003da15d 456 FUNC GLOBAL DEFAULT 11 FLA_Dotcs_check │ │ │ │ - 3632: 0010e6a9 1140 FUNC GLOBAL DEFAULT 11 cpbstf_ │ │ │ │ - 3633: 006119c9 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var10 │ │ │ │ - 3634: 00381989 6248 FUNC GLOBAL DEFAULT 11 ztgsyl_ │ │ │ │ - 3635: 00612781 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var11 │ │ │ │ - 3636: 0013a44d 560 FUNC GLOBAL DEFAULT 11 ctptrs_ │ │ │ │ - 3637: 00612809 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var12 │ │ │ │ - 3638: 00613615 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var13 │ │ │ │ - 3639: 00581679 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_opt_var1 │ │ │ │ - 3640: 0061369d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var14 │ │ │ │ - 3641: 00582c39 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_opt_var2 │ │ │ │ - 3642: 006142cd 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var15 │ │ │ │ - 3643: 0058adcd 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_opt_var3 │ │ │ │ - 3644: 0059139d 304 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_opt_var4 │ │ │ │ - 3645: 00614355 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var16 │ │ │ │ + 3586: 004a9349 2504 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu │ │ │ │ + 3587: 00659631 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbc │ │ │ │ + 3588: 003cc431 4 FUNC GLOBAL DEFAULT 11 bl1_sdotaxmyv2 │ │ │ │ + 3589: 003d793d 120 FUNC GLOBAL DEFAULT 11 FLA_LU_find_zero_on_diagonal_check │ │ │ │ + 3590: 003ebbdd 192 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_cntl_init │ │ │ │ + 3591: 0069360c 4 OBJECT GLOBAL DEFAULT 20 fla_symm_cntl_mm │ │ │ │ + 3592: 000884f1 3108 FUNC GLOBAL DEFAULT 11 zgesvd_check │ │ │ │ + 3593: 003cea19 52 FUNC GLOBAL DEFAULT 11 bl1_zfree_contigm │ │ │ │ + 3594: 005b2855 512 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opz_var1 │ │ │ │ + 3595: 0046071d 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_blk_var1 │ │ │ │ + 3596: 00200079 344 FUNC GLOBAL DEFAULT 11 dtpttr_ │ │ │ │ + 3597: 00460499 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_blk_var2 │ │ │ │ + 3598: 005b3f09 576 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opz_var2 │ │ │ │ + 3599: 00693610 4 OBJECT GLOBAL DEFAULT 20 fla_symm_cntl_mp │ │ │ │ + 3600: 0055f8b9 432 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opz_var1 │ │ │ │ + 3601: 004609a9 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_blk_var3 │ │ │ │ + 3602: 000780dd 244 FUNC GLOBAL DEFAULT 11 chegs2_check │ │ │ │ + 3603: 00460c4d 668 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_blk_var4 │ │ │ │ + 3604: 003bda99 388 FUNC GLOBAL DEFAULT 11 bl1_zcopymrt │ │ │ │ + 3605: 005602c1 604 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opz_var2 │ │ │ │ + 3606: 005b4af1 576 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opz_var4 │ │ │ │ + 3607: 003f8e51 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_svd_type │ │ │ │ + 3608: 006936e8 4 OBJECT GLOBAL DEFAULT 20 flash_her2k_cntl_mm │ │ │ │ + 3609: 00461171 724 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_blk_var5 │ │ │ │ + 3610: 0039963d 1104 FUNC GLOBAL DEFAULT 11 sorghr_ │ │ │ │ + 3611: 003c7c01 996 FUNC GLOBAL DEFAULT 11 bl1_csyr2k │ │ │ │ + 3612: 005b3339 520 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opz_var5 │ │ │ │ + 3613: 00461445 720 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_blk_var6 │ │ │ │ + 3614: 00072b09 720 FUNC GLOBAL DEFAULT 11 dorm2r_ │ │ │ │ + 3615: 003b82ad 22 FUNC GLOBAL DEFAULT 11 bl1_scopyv │ │ │ │ + 3616: 00639c75 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var6b │ │ │ │ + 3617: 00423c51 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_task │ │ │ │ + 3618: 00091775 1924 FUNC GLOBAL DEFAULT 11 cgebal_ │ │ │ │ + 3619: 003f3ba9 52 FUNC GLOBAL DEFAULT 11 FLA_Finalize │ │ │ │ + 3620: 003bc565 270 FUNC GLOBAL DEFAULT 11 bl1_cdcopymr │ │ │ │ + 3621: 0036ed21 2080 FUNC GLOBAL DEFAULT 11 zsytrs2_ │ │ │ │ + 3622: 00081dd1 292 FUNC GLOBAL DEFAULT 11 sgeqrfp_check │ │ │ │ + 3623: 001ee3ad 684 FUNC GLOBAL DEFAULT 11 dtbtrs_ │ │ │ │ + 3624: 0065977d 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbr │ │ │ │ + 3625: 003ba8b1 266 FUNC GLOBAL DEFAULT 11 bl1_cdcopymt │ │ │ │ + 3626: 00427e15 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbc_task │ │ │ │ + 3627: 00426239 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_blk_ext │ │ │ │ + 3628: 00276829 940 FUNC GLOBAL DEFAULT 11 slasq1_ │ │ │ │ + 3629: 002e2919 940 FUNC GLOBAL DEFAULT 11 zgeqrfp_ │ │ │ │ + 3630: 00693b54 28 OBJECT GLOBAL DEFAULT 20 FLA_ZERO │ │ │ │ + 3631: 003da469 456 FUNC GLOBAL DEFAULT 11 FLA_Dotcs_check │ │ │ │ + 3632: 0010e401 1140 FUNC GLOBAL DEFAULT 11 cpbstf_ │ │ │ │ + 3633: 00612845 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var10 │ │ │ │ + 3634: 00381569 6248 FUNC GLOBAL DEFAULT 11 ztgsyl_ │ │ │ │ + 3635: 00612735 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var11 │ │ │ │ + 3636: 0013ba61 560 FUNC GLOBAL DEFAULT 11 ctptrs_ │ │ │ │ + 3637: 006128cd 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var12 │ │ │ │ + 3638: 006127bd 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var13 │ │ │ │ + 3639: 005816b1 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_opt_var1 │ │ │ │ + 3640: 00614281 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var14 │ │ │ │ + 3641: 00582c71 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_opt_var2 │ │ │ │ + 3642: 00614309 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var15 │ │ │ │ + 3643: 0058a359 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_opt_var3 │ │ │ │ + 3644: 005913d5 304 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_opt_var4 │ │ │ │ + 3645: 00614391 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var16 │ │ │ │ 3646: 000f3975 1084 FUNC GLOBAL DEFAULT 11 claqr1_ │ │ │ │ - 3647: 006143dd 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var17 │ │ │ │ + 3647: 00614419 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var17 │ │ │ │ 3648: 000f3db1 1828 FUNC GLOBAL DEFAULT 11 claqps_ │ │ │ │ - 3649: 0058e351 304 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_opt_var5 │ │ │ │ - 3650: 00614465 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var18 │ │ │ │ - 3651: 003bdfb1 388 FUNC GLOBAL DEFAULT 11 bl1_dzcopymrt │ │ │ │ - 3652: 003cedf5 286 FUNC GLOBAL DEFAULT 11 bl1_csewinvscalmt │ │ │ │ - 3653: 003f5a59 108 FUNC GLOBAL DEFAULT 11 FLA_Param_map_netlib_to_flame_trans │ │ │ │ - 3654: 00289779 304 FUNC GLOBAL DEFAULT 11 spbsv_ │ │ │ │ - 3655: 003bd205 388 FUNC GLOBAL DEFAULT 11 bl1_scopymrt │ │ │ │ - 3656: 003c12f1 172 FUNC GLOBAL DEFAULT 11 bl1_ssyr2 │ │ │ │ - 3657: 002c6d49 1568 FUNC GLOBAL DEFAULT 11 zcposv_ │ │ │ │ - 3658: 00507ce9 1084 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_blk_var1 │ │ │ │ - 3659: 003b6c59 552 FUNC GLOBAL DEFAULT 11 bl1_caxpysmt │ │ │ │ - 3660: 00508125 1124 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_blk_var2 │ │ │ │ - 3661: 00407839 224 FUNC GLOBAL DEFAULT 11 FLA_Hev_2x2_opd │ │ │ │ - 3662: 0006a415 368 FUNC GLOBAL DEFAULT 11 sgetrf_ │ │ │ │ - 3663: 00506c05 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_blk_var3 │ │ │ │ - 3664: 00429905 76 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_task │ │ │ │ - 3665: 002a8875 1520 FUNC GLOBAL DEFAULT 11 ssytrs2_ │ │ │ │ - 3666: 0050749d 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_blk_var4 │ │ │ │ - 3667: 0054d535 648 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_solve │ │ │ │ - 3668: 003ae4e5 8 FUNC GLOBAL DEFAULT 11 d_log │ │ │ │ - 3669: 00556779 1468 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_inc_blk_var1 │ │ │ │ - 3670: 00454855 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_blk_var1 │ │ │ │ - 3671: 00074531 2652 FUNC GLOBAL DEFAULT 11 sormbr_ │ │ │ │ + 3649: 0058d445 304 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_opt_var5 │ │ │ │ + 3650: 006144a1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var18 │ │ │ │ + 3651: 003be3b9 388 FUNC GLOBAL DEFAULT 11 bl1_dzcopymrt │ │ │ │ + 3652: 003cec8d 286 FUNC GLOBAL DEFAULT 11 bl1_csewinvscalmt │ │ │ │ + 3653: 003f5a9d 108 FUNC GLOBAL DEFAULT 11 FLA_Param_map_netlib_to_flame_trans │ │ │ │ + 3654: 00289781 304 FUNC GLOBAL DEFAULT 11 spbsv_ │ │ │ │ + 3655: 003bd60d 388 FUNC GLOBAL DEFAULT 11 bl1_scopymrt │ │ │ │ + 3656: 003c0e45 172 FUNC GLOBAL DEFAULT 11 bl1_ssyr2 │ │ │ │ + 3657: 002c7675 1568 FUNC GLOBAL DEFAULT 11 zcposv_ │ │ │ │ + 3658: 00507335 1084 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_blk_var1 │ │ │ │ + 3659: 003b6f31 552 FUNC GLOBAL DEFAULT 11 bl1_caxpysmt │ │ │ │ + 3660: 00507771 1124 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_blk_var2 │ │ │ │ + 3661: 00407881 224 FUNC GLOBAL DEFAULT 11 FLA_Hev_2x2_opd │ │ │ │ + 3662: 0006b3d9 368 FUNC GLOBAL DEFAULT 11 sgetrf_ │ │ │ │ + 3663: 00507bd5 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_blk_var3 │ │ │ │ + 3664: 004297dd 76 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_task │ │ │ │ + 3665: 002a8885 1520 FUNC GLOBAL DEFAULT 11 ssytrs2_ │ │ │ │ + 3666: 00508421 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_blk_var4 │ │ │ │ + 3667: 0054d56d 648 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_solve │ │ │ │ + 3668: 003ae535 8 FUNC GLOBAL DEFAULT 11 d_log │ │ │ │ + 3669: 00556e95 1468 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_inc_blk_var1 │ │ │ │ + 3670: 0045489d 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_blk_var1 │ │ │ │ + 3671: 00073921 2652 FUNC GLOBAL DEFAULT 11 sormbr_ │ │ │ │ 3672: 000c9399 264 FUNC GLOBAL DEFAULT 11 chpsv_ │ │ │ │ - 3673: 002bc189 2488 FUNC GLOBAL DEFAULT 11 stprfs_ │ │ │ │ - 3674: 00078391 380 FUNC GLOBAL DEFAULT 11 chetrd_check │ │ │ │ + 3673: 002bc199 2488 FUNC GLOBAL DEFAULT 11 stprfs_ │ │ │ │ + 3674: 00079e25 380 FUNC GLOBAL DEFAULT 11 chetrd_check │ │ │ │ 3675: 000689fd 444 FUNC GLOBAL DEFAULT 11 sgeqrfp_ │ │ │ │ - 3676: 00556ead 1768 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_inc_blk_var2 │ │ │ │ - 3677: 00454ad1 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_blk_var2 │ │ │ │ - 3678: 00454d4d 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_blk_var3 │ │ │ │ - 3679: 00427439 60 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_blk_ext │ │ │ │ - 3680: 0029fce9 1968 FUNC GLOBAL DEFAULT 11 sstevr_ │ │ │ │ - 3681: 00454ff1 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_blk_var4 │ │ │ │ - 3682: 0063980d 104 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var3b │ │ │ │ - 3683: 003debc5 488 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_internal_check │ │ │ │ - 3684: 003f7801 14 FUNC GLOBAL DEFAULT 11 FLA_Check_posix_memalign_failure │ │ │ │ - 3685: 0027b415 3138 FUNC GLOBAL DEFAULT 11 slasq2_ │ │ │ │ - 3686: 0040d959 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_b_opc │ │ │ │ - 3687: 00455291 756 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_blk_var5 │ │ │ │ - 3688: 00455585 752 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_blk_var6 │ │ │ │ - 3689: 003082f1 3000 FUNC GLOBAL DEFAULT 11 zhetrs_rook_ │ │ │ │ - 3690: 0040d861 240 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_b_opd │ │ │ │ - 3691: 002b5a29 18152 FUNC GLOBAL DEFAULT 11 ssbgst_ │ │ │ │ - 3692: 000892a9 200 FUNC GLOBAL DEFAULT 11 zlauum_check │ │ │ │ - 3693: 00407731 264 FUNC GLOBAL DEFAULT 11 FLA_Hev_2x2_ops │ │ │ │ - 3694: 00238bf5 2544 FUNC GLOBAL DEFAULT 11 sla_gbamv_ │ │ │ │ - 3695: 0026aef1 444 FUNC GLOBAL DEFAULT 11 slartgs_ │ │ │ │ - 3696: 0057bec5 2496 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_l_realify_opt │ │ │ │ - 3697: 005f7f75 1164 FUNC GLOBAL DEFAULT 11 FLA_Sylv_internal │ │ │ │ - 3698: 0014bdc1 3820 FUNC GLOBAL DEFAULT 11 cuncsd_ │ │ │ │ - 3699: 003ea3d5 216 FUNC GLOBAL DEFAULT 11 FLA_Trsm_cntl_init │ │ │ │ - 3700: 003e8b6d 24 FUNC GLOBAL DEFAULT 11 FLA_Axpy_cntl_finalize │ │ │ │ - 3701: 005381e9 264 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_ops_var1 │ │ │ │ - 3702: 006938c4 4 OBJECT GLOBAL DEFAULT 20 fla_uddateut_var1_bsize │ │ │ │ + 3676: 005577b9 1768 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_inc_blk_var2 │ │ │ │ + 3677: 00454b19 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_blk_var2 │ │ │ │ + 3678: 00454d95 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_blk_var3 │ │ │ │ + 3679: 0042731d 60 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_blk_ext │ │ │ │ + 3680: 002a1659 1968 FUNC GLOBAL DEFAULT 11 sstevr_ │ │ │ │ + 3681: 00455039 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_blk_var4 │ │ │ │ + 3682: 00638ff5 104 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var3b │ │ │ │ + 3683: 003dec0d 488 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_internal_check │ │ │ │ + 3684: 003f85e9 14 FUNC GLOBAL DEFAULT 11 FLA_Check_posix_memalign_failure │ │ │ │ + 3685: 00279281 3138 FUNC GLOBAL DEFAULT 11 slasq2_ │ │ │ │ + 3686: 0040d9a1 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_b_opc │ │ │ │ + 3687: 004552d9 756 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_blk_var5 │ │ │ │ + 3688: 004555cd 752 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_blk_var6 │ │ │ │ + 3689: 003075e1 3000 FUNC GLOBAL DEFAULT 11 zhetrs_rook_ │ │ │ │ + 3690: 0040d8a9 240 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_b_opd │ │ │ │ + 3691: 002b5821 18152 FUNC GLOBAL DEFAULT 11 ssbgst_ │ │ │ │ + 3692: 000894fd 200 FUNC GLOBAL DEFAULT 11 zlauum_check │ │ │ │ + 3693: 00407779 264 FUNC GLOBAL DEFAULT 11 FLA_Hev_2x2_ops │ │ │ │ + 3694: 00233b95 2544 FUNC GLOBAL DEFAULT 11 sla_gbamv_ │ │ │ │ + 3695: 0026c159 444 FUNC GLOBAL DEFAULT 11 slartgs_ │ │ │ │ + 3696: 0057b5d5 2496 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_l_realify_opt │ │ │ │ + 3697: 005f8985 1164 FUNC GLOBAL DEFAULT 11 FLA_Sylv_internal │ │ │ │ + 3698: 00149b01 3820 FUNC GLOBAL DEFAULT 11 cuncsd_ │ │ │ │ + 3699: 003ea41d 216 FUNC GLOBAL DEFAULT 11 FLA_Trsm_cntl_init │ │ │ │ + 3700: 003e8bb5 24 FUNC GLOBAL DEFAULT 11 FLA_Axpy_cntl_finalize │ │ │ │ + 3701: 00537691 264 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_ops_var1 │ │ │ │ + 3702: 00693888 4 OBJECT GLOBAL DEFAULT 20 fla_uddateut_var1_bsize │ │ │ │ 3703: 000f546d 3360 FUNC GLOBAL DEFAULT 11 claqr2_ │ │ │ │ - 3704: 003f79c5 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_blas_trans │ │ │ │ - 3705: 00538b81 316 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_ops_var2 │ │ │ │ - 3706: 001d09d9 1692 FUNC GLOBAL DEFAULT 11 dpftri_ │ │ │ │ - 3707: 003ee989 1128 FUNC GLOBAL DEFAULT 11 FLASH_Axpy_hierarchy │ │ │ │ - 3708: 00537d09 208 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_ops_var3 │ │ │ │ - 3709: 0040d769 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_b_ops │ │ │ │ - 3710: 00102691 1588 FUNC GLOBAL DEFAULT 11 clatdf_ │ │ │ │ - 3711: 00405a79 32 FUNC GLOBAL DEFAULT 11 fla_dcomp_b │ │ │ │ - 3712: 003e41ad 384 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_check │ │ │ │ - 3713: 0032a4e1 980 FUNC GLOBAL DEFAULT 11 zlangb_ │ │ │ │ - 3714: 003daefd 220 FUNC GLOBAL DEFAULT 11 FLA_Gemv_internal_check │ │ │ │ - 3715: 00405a59 32 FUNC GLOBAL DEFAULT 11 fla_dcomp_f │ │ │ │ - 3716: 00400a85 300 FUNC GLOBAL DEFAULT 11 FLASH_Queue_prefetch_block │ │ │ │ - 3717: 003ad069 32 FUNC GLOBAL DEFAULT 11 z_abs │ │ │ │ - 3718: 0040da51 240 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_b_opz │ │ │ │ - 3719: 0007f1bd 184 FUNC GLOBAL DEFAULT 11 dorgl2_check │ │ │ │ - 3720: 001544b9 1260 FUNC GLOBAL DEFAULT 11 dgbcon_ │ │ │ │ - 3721: 0030b869 264 FUNC GLOBAL DEFAULT 11 zhpsv_ │ │ │ │ - 3722: 0069371c 4 OBJECT GLOBAL DEFAULT 20 flash_her2k_cntl_op │ │ │ │ - 3723: 004f26b5 1068 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_blk_var1 │ │ │ │ - 3724: 003ac659 960 FUNC GLOBAL DEFAULT 11 zungtr_fla │ │ │ │ - 3725: 004f2ae1 1100 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_blk_var2 │ │ │ │ - 3726: 00150a0d 1000 FUNC GLOBAL DEFAULT 11 cunmr2_ │ │ │ │ - 3727: 004f2f2d 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_blk_var3 │ │ │ │ - 3728: 00692064 4 OBJECT GLOBAL DEFAULT 20 f__lioproc │ │ │ │ - 3729: 004f30e5 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_blk_var4 │ │ │ │ - 3730: 002ee2cd 560 FUNC GLOBAL DEFAULT 11 zgttrs_ │ │ │ │ - 3731: 004be835 1580 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var1 │ │ │ │ - 3732: 003c45a1 148 FUNC GLOBAL DEFAULT 11 bl1_dsyrk_blas │ │ │ │ - 3733: 00276f9d 1816 FUNC GLOBAL DEFAULT 11 slasq3_ │ │ │ │ - 3734: 004bee61 1588 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var2 │ │ │ │ - 3735: 004bf495 1600 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var3 │ │ │ │ - 3736: 0024ddcd 696 FUNC GLOBAL DEFAULT 11 slagtf_ │ │ │ │ - 3737: 004bfad5 1604 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var4 │ │ │ │ - 3738: 004f9afd 1032 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_blk_var1 │ │ │ │ - 3739: 004c0751 1604 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var5 │ │ │ │ - 3740: 000f83f1 584 FUNC GLOBAL DEFAULT 11 clarfg_ │ │ │ │ - 3741: 004f9f05 1120 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_blk_var2 │ │ │ │ - 3742: 004c0119 1592 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var6 │ │ │ │ - 3743: 004f9789 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_blk_var3 │ │ │ │ - 3744: 004c0d95 1576 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var7 │ │ │ │ - 3745: 00214c65 6340 FUNC GLOBAL DEFAULT 11 sbdsqr_ │ │ │ │ - 3746: 003bb7f1 58 FUNC GLOBAL DEFAULT 11 bl1_zswapv │ │ │ │ - 3747: 004f9941 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_blk_var4 │ │ │ │ - 3748: 004c1635 1600 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var8 │ │ │ │ - 3749: 00693600 4 OBJECT GLOBAL DEFAULT 20 fla_hemm_cntl_blas │ │ │ │ - 3750: 004c13bd 632 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var9 │ │ │ │ - 3751: 0007ac95 436 FUNC GLOBAL DEFAULT 11 cungtr_check │ │ │ │ - 3752: 00659361 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfc │ │ │ │ - 3753: 0019d509 1204 FUNC GLOBAL DEFAULT 11 dlansy_ │ │ │ │ - 3754: 0041ece9 154 FUNC GLOBAL DEFAULT 11 FLA_Trsvsx │ │ │ │ - 3755: 003e80d9 46 FUNC GLOBAL DEFAULT 11 FLA_Cntl_trmm_obj_create │ │ │ │ - 3756: 0026dd89 1116 FUNC GLOBAL DEFAULT 11 slarzb_ │ │ │ │ - 3757: 003c43e5 442 FUNC GLOBAL DEFAULT 11 bl1_ssyrk │ │ │ │ - 3758: 003f763d 24 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_quadrant │ │ │ │ - 3759: 002d7e49 1792 FUNC GLOBAL DEFAULT 11 zgeesx_ │ │ │ │ + 3704: 003f87ad 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_blas_trans │ │ │ │ + 3705: 00537f59 316 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_ops_var2 │ │ │ │ + 3706: 001d0859 1692 FUNC GLOBAL DEFAULT 11 dpftri_ │ │ │ │ + 3707: 003ee3f1 1128 FUNC GLOBAL DEFAULT 11 FLASH_Axpy_hierarchy │ │ │ │ + 3708: 005385d9 208 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_ops_var3 │ │ │ │ + 3709: 0040d7b1 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_b_ops │ │ │ │ + 3710: 0010268d 1588 FUNC GLOBAL DEFAULT 11 clatdf_ │ │ │ │ + 3711: 00405b69 32 FUNC GLOBAL DEFAULT 11 fla_dcomp_b │ │ │ │ + 3712: 003e4135 384 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_check │ │ │ │ + 3713: 0032a519 980 FUNC GLOBAL DEFAULT 11 zlangb_ │ │ │ │ + 3714: 003daf45 220 FUNC GLOBAL DEFAULT 11 FLA_Gemv_internal_check │ │ │ │ + 3715: 00405b49 32 FUNC GLOBAL DEFAULT 11 fla_dcomp_f │ │ │ │ + 3716: 00400901 300 FUNC GLOBAL DEFAULT 11 FLASH_Queue_prefetch_block │ │ │ │ + 3717: 003ad0d1 32 FUNC GLOBAL DEFAULT 11 z_abs │ │ │ │ + 3718: 0040da99 240 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_b_opz │ │ │ │ + 3719: 0007f1c1 184 FUNC GLOBAL DEFAULT 11 dorgl2_check │ │ │ │ + 3720: 001544b1 1260 FUNC GLOBAL DEFAULT 11 dgbcon_ │ │ │ │ + 3721: 0030b76d 264 FUNC GLOBAL DEFAULT 11 zhpsv_ │ │ │ │ + 3722: 006936ec 4 OBJECT GLOBAL DEFAULT 20 flash_her2k_cntl_op │ │ │ │ + 3723: 004f28a9 1068 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_blk_var1 │ │ │ │ + 3724: 003ac699 960 FUNC GLOBAL DEFAULT 11 zungtr_fla │ │ │ │ + 3725: 004f2cd5 1100 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_blk_var2 │ │ │ │ + 3726: 001517e1 1000 FUNC GLOBAL DEFAULT 11 cunmr2_ │ │ │ │ + 3727: 004f26f1 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_blk_var3 │ │ │ │ + 3728: 00692034 4 OBJECT GLOBAL DEFAULT 20 f__lioproc │ │ │ │ + 3729: 004f3121 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_blk_var4 │ │ │ │ + 3730: 002edd75 560 FUNC GLOBAL DEFAULT 11 zgttrs_ │ │ │ │ + 3731: 004be871 1580 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var1 │ │ │ │ + 3732: 003c3a79 148 FUNC GLOBAL DEFAULT 11 bl1_dsyrk_blas │ │ │ │ + 3733: 00276fa5 1816 FUNC GLOBAL DEFAULT 11 slasq3_ │ │ │ │ + 3734: 004bfb21 1588 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var2 │ │ │ │ + 3735: 004bee9d 1600 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var3 │ │ │ │ + 3736: 0024de2d 696 FUNC GLOBAL DEFAULT 11 slagtf_ │ │ │ │ + 3737: 004bf4dd 1604 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var4 │ │ │ │ + 3738: 004f9179 1032 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_blk_var1 │ │ │ │ + 3739: 004c0155 1604 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var5 │ │ │ │ + 3740: 000f88b1 584 FUNC GLOBAL DEFAULT 11 clarfg_ │ │ │ │ + 3741: 004f9f41 1120 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_blk_var2 │ │ │ │ + 3742: 004c1679 1592 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var6 │ │ │ │ + 3743: 004f88e1 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_blk_var3 │ │ │ │ + 3744: 004c0799 1576 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var7 │ │ │ │ + 3745: 00215a61 6340 FUNC GLOBAL DEFAULT 11 sbdsqr_ │ │ │ │ + 3746: 003bef11 58 FUNC GLOBAL DEFAULT 11 bl1_zswapv │ │ │ │ + 3747: 004f9719 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_blk_var4 │ │ │ │ + 3748: 004c1039 1600 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var8 │ │ │ │ + 3749: 00693548 4 OBJECT GLOBAL DEFAULT 20 fla_hemm_cntl_blas │ │ │ │ + 3750: 004c0dc1 632 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var9 │ │ │ │ + 3751: 0007ac99 436 FUNC GLOBAL DEFAULT 11 cungtr_check │ │ │ │ + 3752: 00659399 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfc │ │ │ │ + 3753: 0019d631 1204 FUNC GLOBAL DEFAULT 11 dlansy_ │ │ │ │ + 3754: 0041ed31 154 FUNC GLOBAL DEFAULT 11 FLA_Trsvsx │ │ │ │ + 3755: 003e80c9 46 FUNC GLOBAL DEFAULT 11 FLA_Cntl_trmm_obj_create │ │ │ │ + 3756: 0026ddd5 1116 FUNC GLOBAL DEFAULT 11 slarzb_ │ │ │ │ + 3757: 003c38bd 442 FUNC GLOBAL DEFAULT 11 bl1_ssyrk │ │ │ │ + 3758: 003f8425 24 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_quadrant │ │ │ │ + 3759: 002d7e55 1792 FUNC GLOBAL DEFAULT 11 zgeesx_ │ │ │ │ 3760: 000f62e1 3528 FUNC GLOBAL DEFAULT 11 claqr3_ │ │ │ │ - 3761: 00424a1d 154 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_task │ │ │ │ - 3762: 003e5001 132 FUNC GLOBAL DEFAULT 11 FLA_SPDinv_check │ │ │ │ - 3763: 00461445 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_unb_var1 │ │ │ │ - 3764: 00656079 272 FUNC GLOBAL DEFAULT 11 FLASH_Apply_QUD_UT_inc_create_workspace │ │ │ │ - 3765: 004616f1 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_unb_var2 │ │ │ │ - 3766: 00461e7d 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_unb_var3 │ │ │ │ - 3767: 004e2039 976 FUNC GLOBAL DEFAULT 11 FLA_Syrk_internal │ │ │ │ - 3768: 0022e479 2532 FUNC GLOBAL DEFAULT 11 sggsvp_ │ │ │ │ - 3769: 00461bdd 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_unb_var4 │ │ │ │ - 3770: 0065575d 112 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_create_workspace │ │ │ │ - 3771: 002c6005 544 FUNC GLOBAL DEFAULT 11 stzrqf_ │ │ │ │ - 3772: 00461979 612 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_unb_var5 │ │ │ │ - 3773: 0046211d 616 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_unb_var6 │ │ │ │ - 3774: 003aecb9 8 FUNC GLOBAL DEFAULT 11 d_tan │ │ │ │ - 3775: 001649a9 2344 FUNC GLOBAL DEFAULT 11 dgelsx_ │ │ │ │ - 3776: 003dd325 332 FUNC GLOBAL DEFAULT 11 FLA_Her2k_internal_check │ │ │ │ - 3777: 00268c11 292 FUNC GLOBAL DEFAULT 11 slarrr_ │ │ │ │ - 3778: 006594ad 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfr │ │ │ │ - 3779: 0041efb9 92 FUNC GLOBAL DEFAULT 11 FLA_Trsv_task │ │ │ │ - 3780: 002051e9 10624 FUNC GLOBAL DEFAULT 11 dtgevc_ │ │ │ │ - 3781: 003ea28d 216 FUNC GLOBAL DEFAULT 11 FLA_Trmm_cntl_init │ │ │ │ - 3782: 0063a42d 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var9b │ │ │ │ - 3783: 003d3fe9 364 FUNC GLOBAL DEFAULT 11 bl1_zsymmize │ │ │ │ - 3784: 0029b205 152 FUNC GLOBAL DEFAULT 11 sstegr_ │ │ │ │ - 3785: 0007b6b5 592 FUNC GLOBAL DEFAULT 11 cunmqr_check │ │ │ │ - 3786: 003d985d 164 FUNC GLOBAL DEFAULT 11 FLA_Copyr_check │ │ │ │ - 3787: 001522cd 1100 FUNC GLOBAL DEFAULT 11 cunmr3_ │ │ │ │ - 3788: 00693974 4 OBJECT GLOBAL DEFAULT 20 flash_lqut_var3_bsize │ │ │ │ - 3789: 003cd9b9 10 FUNC GLOBAL DEFAULT 11 bl1_dallocm │ │ │ │ - 3790: 0022e279 512 FUNC GLOBAL DEFAULT 11 sgtcon_ │ │ │ │ - 3791: 006938c8 4 OBJECT GLOBAL DEFAULT 20 fla_uddateut_cntl_leaf │ │ │ │ - 3792: 003ccead 60 FUNC GLOBAL DEFAULT 11 bl1_param_map_to_netlib_uplo │ │ │ │ - 3793: 004222dd 4 FUNC GLOBAL DEFAULT 11 FLA_Trmmsx │ │ │ │ - 3794: 0068f9f0 8 OBJECT GLOBAL DEFAULT 19 fla_lu_nopiv_var5_in_to_ou_bsize_ratio │ │ │ │ - 3795: 00423d19 154 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_task │ │ │ │ - 3796: 002776b5 2404 FUNC GLOBAL DEFAULT 11 slasq4_ │ │ │ │ - 3797: 00139e61 1516 FUNC GLOBAL DEFAULT 11 ctpqrt2_ │ │ │ │ - 3798: 00409a35 40 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_r_opc │ │ │ │ - 3799: 00409a0d 40 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_r_opd │ │ │ │ - 3800: 0052e431 636 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_iteracc_v_opd_var1 │ │ │ │ - 3801: 005a96ad 484 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opd_var1 │ │ │ │ - 3802: 003a7281 992 FUNC GLOBAL DEFAULT 11 zunm2r_fla │ │ │ │ - 3803: 003e2d25 196 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_recover_tau_check │ │ │ │ - 3804: 0041791d 540 FUNC GLOBAL DEFAULT 11 FLA_Nrm2_external │ │ │ │ - 3805: 005aa379 564 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opd_var2 │ │ │ │ - 3806: 005ab175 656 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opd_var3 │ │ │ │ - 3807: 00400461 334 FUNC GLOBAL DEFAULT 11 FLASH_Queue_update_cache_block │ │ │ │ - 3808: 00405f01 64 FUNC GLOBAL DEFAULT 11 FLA_random_float │ │ │ │ - 3809: 005adbb1 500 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opd_var4 │ │ │ │ - 3810: 003cd9f5 6 FUNC GLOBAL DEFAULT 11 bl1_dallocv │ │ │ │ - 3811: 00424ab9 4 FUNC GLOBAL DEFAULT 11 FLA_Trmm_task │ │ │ │ - 3812: 0007ef11 684 FUNC GLOBAL DEFAULT 11 dorgbr_check │ │ │ │ - 3813: 005acfa9 428 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opd_var5 │ │ │ │ - 3814: 003ce0f5 80 FUNC GLOBAL DEFAULT 11 bl1_screate_contigmsr │ │ │ │ - 3815: 00317101 1716 FUNC GLOBAL DEFAULT 11 zla_hercond_c_ │ │ │ │ - 3816: 00428b95 100 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_task │ │ │ │ - 3817: 006332dd 964 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ_UT_inc_apply_panels │ │ │ │ - 3818: 003d5b71 236 FUNC GLOBAL DEFAULT 11 FLA_Repart_1x2_to_1x3_check │ │ │ │ + 3761: 004244c5 154 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_task │ │ │ │ + 3762: 003e5049 132 FUNC GLOBAL DEFAULT 11 FLA_SPDinv_check │ │ │ │ + 3763: 00460ee9 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_unb_var1 │ │ │ │ + 3764: 00656e89 272 FUNC GLOBAL DEFAULT 11 FLASH_Apply_QUD_UT_inc_create_workspace │ │ │ │ + 3765: 00461e99 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_unb_var2 │ │ │ │ + 3766: 004623bd 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_unb_var3 │ │ │ │ + 3767: 004e23c5 976 FUNC GLOBAL DEFAULT 11 FLA_Syrk_internal │ │ │ │ + 3768: 0022e47d 2532 FUNC GLOBAL DEFAULT 11 sggsvp_ │ │ │ │ + 3769: 0046172d 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_unb_var4 │ │ │ │ + 3770: 006555dd 112 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_create_workspace │ │ │ │ + 3771: 002c4109 544 FUNC GLOBAL DEFAULT 11 stzrqf_ │ │ │ │ + 3772: 004619cd 612 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_unb_var5 │ │ │ │ + 3773: 00461c31 616 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_unb_var6 │ │ │ │ + 3774: 003aec29 8 FUNC GLOBAL DEFAULT 11 d_tan │ │ │ │ + 3775: 00165359 2344 FUNC GLOBAL DEFAULT 11 dgelsx_ │ │ │ │ + 3776: 003dd36d 332 FUNC GLOBAL DEFAULT 11 FLA_Her2k_internal_check │ │ │ │ + 3777: 0026aa91 292 FUNC GLOBAL DEFAULT 11 slarrr_ │ │ │ │ + 3778: 006594e5 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfr │ │ │ │ + 3779: 0041f659 92 FUNC GLOBAL DEFAULT 11 FLA_Trsv_task │ │ │ │ + 3780: 00205ce1 10624 FUNC GLOBAL DEFAULT 11 dtgevc_ │ │ │ │ + 3781: 003ea2d5 216 FUNC GLOBAL DEFAULT 11 FLA_Trmm_cntl_init │ │ │ │ + 3782: 0063a88d 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var9b │ │ │ │ + 3783: 003d4031 364 FUNC GLOBAL DEFAULT 11 bl1_zsymmize │ │ │ │ + 3784: 0029b20d 152 FUNC GLOBAL DEFAULT 11 sstegr_ │ │ │ │ + 3785: 0007b6b9 592 FUNC GLOBAL DEFAULT 11 cunmqr_check │ │ │ │ + 3786: 003d99f9 164 FUNC GLOBAL DEFAULT 11 FLA_Copyr_check │ │ │ │ + 3787: 00151bc9 1100 FUNC GLOBAL DEFAULT 11 cunmr3_ │ │ │ │ + 3788: 0069392c 4 OBJECT GLOBAL DEFAULT 20 flash_lqut_var3_bsize │ │ │ │ + 3789: 003cd8d9 10 FUNC GLOBAL DEFAULT 11 bl1_dallocm │ │ │ │ + 3790: 0022e27d 512 FUNC GLOBAL DEFAULT 11 sgtcon_ │ │ │ │ + 3791: 0069388c 4 OBJECT GLOBAL DEFAULT 20 fla_uddateut_cntl_leaf │ │ │ │ + 3792: 003ccd45 60 FUNC GLOBAL DEFAULT 11 bl1_param_map_to_netlib_uplo │ │ │ │ + 3793: 00421cf9 4 FUNC GLOBAL DEFAULT 11 FLA_Trmmsx │ │ │ │ + 3794: 0068f9c8 8 OBJECT GLOBAL DEFAULT 19 fla_lu_nopiv_var5_in_to_ou_bsize_ratio │ │ │ │ + 3795: 00424891 154 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_task │ │ │ │ + 3796: 002776bd 2404 FUNC GLOBAL DEFAULT 11 slasq4_ │ │ │ │ + 3797: 0013bc91 1516 FUNC GLOBAL DEFAULT 11 ctpqrt2_ │ │ │ │ + 3798: 0040ab9d 40 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_r_opc │ │ │ │ + 3799: 0040ab75 40 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_r_opd │ │ │ │ + 3800: 0052e469 636 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_iteracc_v_opd_var1 │ │ │ │ + 3801: 005a96e5 484 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opd_var1 │ │ │ │ + 3802: 003a72c1 992 FUNC GLOBAL DEFAULT 11 zunm2r_fla │ │ │ │ + 3803: 003e2d6d 196 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_recover_tau_check │ │ │ │ + 3804: 00417035 540 FUNC GLOBAL DEFAULT 11 FLA_Nrm2_external │ │ │ │ + 3805: 005aa3b1 564 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opd_var2 │ │ │ │ + 3806: 005ac539 656 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opd_var3 │ │ │ │ + 3807: 004002dd 334 FUNC GLOBAL DEFAULT 11 FLASH_Queue_update_cache_block │ │ │ │ + 3808: 00406239 64 FUNC GLOBAL DEFAULT 11 FLA_random_float │ │ │ │ + 3809: 005aed65 500 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opd_var4 │ │ │ │ + 3810: 003cd915 6 FUNC GLOBAL DEFAULT 11 bl1_dallocv │ │ │ │ + 3811: 00424b31 4 FUNC GLOBAL DEFAULT 11 FLA_Trmm_task │ │ │ │ + 3812: 0007ef15 684 FUNC GLOBAL DEFAULT 11 dorgbr_check │ │ │ │ + 3813: 005ab899 428 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opd_var5 │ │ │ │ + 3814: 003cdcbd 80 FUNC GLOBAL DEFAULT 11 bl1_screate_contigmsr │ │ │ │ + 3815: 00316ff9 1716 FUNC GLOBAL DEFAULT 11 zla_hercond_c_ │ │ │ │ + 3816: 00428ab1 100 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_task │ │ │ │ + 3817: 00633319 964 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ_UT_inc_apply_panels │ │ │ │ + 3818: 003d5bb9 236 FUNC GLOBAL DEFAULT 11 FLA_Repart_1x2_to_1x3_check │ │ │ │ 3819: 000f70a9 3200 FUNC GLOBAL DEFAULT 11 claqr4_ │ │ │ │ - 3820: 0010085d 1616 FUNC GLOBAL DEFAULT 11 clascl_ │ │ │ │ - 3821: 002a2501 880 FUNC GLOBAL DEFAULT 11 ssygvd_ │ │ │ │ - 3822: 00659891 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfc │ │ │ │ - 3823: 003f1515 212 FUNC GLOBAL DEFAULT 11 FLASH_Obj_show │ │ │ │ - 3824: 00426f9d 52 FUNC GLOBAL DEFAULT 11 FLA_Tevdr_external │ │ │ │ - 3825: 005b9509 508 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opc_var1 │ │ │ │ - 3826: 004099e5 40 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_r_ops │ │ │ │ - 3827: 005bab6d 576 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opc_var2 │ │ │ │ + 3820: 00100245 1616 FUNC GLOBAL DEFAULT 11 clascl_ │ │ │ │ + 3821: 002a2511 880 FUNC GLOBAL DEFAULT 11 ssygvd_ │ │ │ │ + 3822: 006598c9 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfc │ │ │ │ + 3823: 003f163d 212 FUNC GLOBAL DEFAULT 11 FLASH_Obj_show │ │ │ │ + 3824: 00426fe5 52 FUNC GLOBAL DEFAULT 11 FLA_Tevdr_external │ │ │ │ + 3825: 005b9541 508 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opc_var1 │ │ │ │ + 3826: 0040ab4d 40 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_r_ops │ │ │ │ + 3827: 005ba8a9 576 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opc_var2 │ │ │ │ 3828: 0006a051 964 FUNC GLOBAL DEFAULT 11 dgesvd_ │ │ │ │ 3829: 00068845 440 FUNC GLOBAL DEFAULT 11 dgeqr2_ │ │ │ │ - 3830: 00509009 1796 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_unb_var1 │ │ │ │ - 3831: 00427655 176 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lhfc_task │ │ │ │ - 3832: 005bb765 580 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opc_var4 │ │ │ │ - 3833: 0050970d 1688 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_unb_var2 │ │ │ │ - 3834: 005b9fd9 516 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opc_var5 │ │ │ │ - 3835: 00508589 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_unb_var3 │ │ │ │ - 3836: 00508711 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_unb_var4 │ │ │ │ - 3837: 004b7f0d 636 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var10 │ │ │ │ - 3838: 003d3c05 316 FUNC GLOBAL DEFAULT 11 bl1_ssymmize │ │ │ │ - 3839: 001652d1 2476 FUNC GLOBAL DEFAULT 11 dgelsy_ │ │ │ │ - 3840: 0022660d 1186 FUNC GLOBAL DEFAULT 11 sgetri_ │ │ │ │ - 3841: 00409a5d 40 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_r_opz │ │ │ │ - 3842: 00693a18 28 OBJECT GLOBAL DEFAULT 20 FLA_OVERFLOW_SQUARE_THRES │ │ │ │ - 3843: 003cf435 90 FUNC GLOBAL DEFAULT 11 bl1_sewinvscalv │ │ │ │ - 3844: 00544925 1964 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_blk_var3 │ │ │ │ - 3845: 003ccf25 60 FUNC GLOBAL DEFAULT 11 bl1_param_map_to_netlib_diag │ │ │ │ - 3846: 005450d1 1736 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_blk_var4 │ │ │ │ - 3847: 00545799 1444 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_blk_var5 │ │ │ │ - 3848: 00455875 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_unb_var1 │ │ │ │ - 3849: 00455afd 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_unb_var2 │ │ │ │ - 3850: 00085aa9 260 FUNC GLOBAL DEFAULT 11 strti2_check │ │ │ │ - 3851: 003cea05 106 FUNC GLOBAL DEFAULT 11 bl1_sfree_saved_contigm │ │ │ │ - 3852: 00455d89 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_unb_var3 │ │ │ │ - 3853: 003f7a2d 84 FUNC GLOBAL DEFAULT 11 FLA_Check_identical_object_datatype │ │ │ │ - 3854: 00456035 688 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_unb_var4 │ │ │ │ - 3855: 006599dd 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfr │ │ │ │ - 3856: 004562e5 660 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_unb_var5 │ │ │ │ - 3857: 00633715 784 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ_UT_inc_internal │ │ │ │ - 3858: 004be5b9 636 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var10 │ │ │ │ - 3859: 00456579 664 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_unb_var6 │ │ │ │ - 3860: 00639ffd 104 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var6b │ │ │ │ - 3861: 00076711 244 FUNC GLOBAL DEFAULT 11 dtrtri_ │ │ │ │ - 3862: 005f15ad 540 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opd_var1 │ │ │ │ - 3863: 002782e9 1750 FUNC GLOBAL DEFAULT 11 slasq5_ │ │ │ │ - 3864: 003cda0d 108 FUNC GLOBAL DEFAULT 11 bl1_screate_contigm │ │ │ │ - 3865: 005f485d 696 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opd_var2 │ │ │ │ - 3866: 005f38e5 656 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opd_var3 │ │ │ │ - 3867: 004033fd 702 FUNC GLOBAL DEFAULT 11 FLA_Pow │ │ │ │ - 3868: 0031c66d 148 FUNC GLOBAL DEFAULT 11 zladiv_ │ │ │ │ - 3869: 00280ca5 3804 FUNC GLOBAL DEFAULT 11 slatps_ │ │ │ │ - 3870: 005f2c21 436 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opd_var4 │ │ │ │ - 3871: 00693b14 28 OBJECT GLOBAL DEFAULT 20 FLA_MINUS_THREE │ │ │ │ - 3872: 00425961 1116 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_macro_external │ │ │ │ - 3873: 0009e589 1372 FUNC GLOBAL DEFAULT 11 cgeqp3_ │ │ │ │ - 3874: 003ecf5d 196 FUNC GLOBAL DEFAULT 11 FLASH_Eig_gest_cntl_init │ │ │ │ - 3875: 00135911 6348 FUNC GLOBAL DEFAULT 11 csytri2x_ │ │ │ │ - 3876: 003dcbcd 460 FUNC GLOBAL DEFAULT 11 FLA_Gemm_check │ │ │ │ - 3877: 003f09dd 150 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_col_offset │ │ │ │ - 3878: 004279b9 108 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_task │ │ │ │ - 3879: 00631031 252 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fr_ops_var1 │ │ │ │ - 3880: 005b9705 508 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opz_var1 │ │ │ │ - 3881: 00103c3d 12872 FUNC GLOBAL DEFAULT 11 claqr5_ │ │ │ │ - 3882: 005badad 576 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opz_var2 │ │ │ │ - 3883: 0047f4c9 2504 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh │ │ │ │ - 3884: 003e50bd 220 FUNC GLOBAL DEFAULT 11 FLA_Svd_compute_scaling_check │ │ │ │ - 3885: 00423401 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_task │ │ │ │ - 3886: 003f36c5 38 FUNC GLOBAL DEFAULT 11 FLA_Blocksize_create │ │ │ │ - 3887: 005bb9a9 580 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opz_var4 │ │ │ │ - 3888: 0020b171 216 FUNC GLOBAL DEFAULT 11 iladlr_ │ │ │ │ - 3889: 00098aad 2688 FUNC GLOBAL DEFAULT 11 cgegs_ │ │ │ │ - 3890: 002eb0a9 1096 FUNC GLOBAL DEFAULT 11 zggsvd_ │ │ │ │ - 3891: 003a908d 888 FUNC GLOBAL DEFAULT 11 cungtr_fla │ │ │ │ - 3892: 005ba1dd 520 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opz_var5 │ │ │ │ - 3893: 005d1321 216 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT │ │ │ │ - 3894: 000a8455 1492 FUNC GLOBAL DEFAULT 11 cgglse_ │ │ │ │ - 3895: 003d97b9 164 FUNC GLOBAL DEFAULT 11 FLA_Copy_internal_check │ │ │ │ - 3896: 00480159 2504 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln │ │ │ │ - 3897: 003ce91d 4 FUNC GLOBAL DEFAULT 11 bl1_vfree │ │ │ │ - 3898: 003b8c09 34 FUNC GLOBAL DEFAULT 11 bl1_sscal │ │ │ │ - 3899: 0032be79 764 FUNC GLOBAL DEFAULT 11 zlange_ │ │ │ │ - 3900: 004edde5 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc │ │ │ │ - 3901: 00690ad0 4 OBJECT GLOBAL DEFAULT 20 f__elist │ │ │ │ - 3902: 0023cdc1 332 FUNC GLOBAL DEFAULT 11 slacpy_ │ │ │ │ - 3903: 005e303d 618 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofu_var2 │ │ │ │ - 3904: 003ae531 56 FUNC GLOBAL DEFAULT 11 z_log │ │ │ │ - 3905: 004f35d1 1768 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_unb_var1 │ │ │ │ - 3906: 000c8ba5 2036 FUNC GLOBAL DEFAULT 11 chpevx_ │ │ │ │ - 3907: 004c70e1 748 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var10 │ │ │ │ - 3908: 004814e9 1596 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var1 │ │ │ │ - 3909: 004f3cb9 1656 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_unb_var2 │ │ │ │ - 3910: 005e197d 880 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofu_var3 │ │ │ │ - 3911: 0042cd79 588 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_t_blk_var1 │ │ │ │ - 3912: 004ee68d 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh │ │ │ │ - 3913: 004f32a1 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_unb_var3 │ │ │ │ - 3914: 004824ed 1592 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var2 │ │ │ │ - 3915: 00482b25 1592 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var3 │ │ │ │ - 3916: 004f3439 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_unb_var4 │ │ │ │ - 3917: 0042cfc5 576 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_t_blk_var2 │ │ │ │ - 3918: 006935e8 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_blas │ │ │ │ - 3919: 003ce1e5 80 FUNC GLOBAL DEFAULT 11 bl1_zcreate_contigmsr │ │ │ │ - 3920: 0048315d 1608 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var4 │ │ │ │ - 3921: 006937bc 4 OBJECT GLOBAL DEFAULT 20 fla_apqut_var1_bsize │ │ │ │ - 3922: 0042d205 596 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_t_blk_var3 │ │ │ │ - 3923: 003cd961 8 FUNC GLOBAL DEFAULT 11 bl1_vector_dim │ │ │ │ + 3830: 005088d5 1796 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_unb_var1 │ │ │ │ + 3831: 00427799 176 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lhfc_task │ │ │ │ + 3832: 005bc719 580 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opc_var4 │ │ │ │ + 3833: 005095a5 1688 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_unb_var2 │ │ │ │ + 3834: 005bb401 516 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opc_var5 │ │ │ │ + 3835: 005085c5 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_unb_var3 │ │ │ │ + 3836: 0050874d 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_unb_var4 │ │ │ │ + 3837: 004b7f49 636 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var10 │ │ │ │ + 3838: 003d3c4d 316 FUNC GLOBAL DEFAULT 11 bl1_ssymmize │ │ │ │ + 3839: 001649a9 2476 FUNC GLOBAL DEFAULT 11 dgelsy_ │ │ │ │ + 3840: 00226611 1186 FUNC GLOBAL DEFAULT 11 sgetri_ │ │ │ │ + 3841: 0040abc5 40 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_r_opz │ │ │ │ + 3842: 006939e8 28 OBJECT GLOBAL DEFAULT 20 FLA_OVERFLOW_SQUARE_THRES │ │ │ │ + 3843: 003d0155 90 FUNC GLOBAL DEFAULT 11 bl1_sewinvscalv │ │ │ │ + 3844: 005443b5 1964 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_blk_var3 │ │ │ │ + 3845: 003ccdbd 60 FUNC GLOBAL DEFAULT 11 bl1_param_map_to_netlib_diag │ │ │ │ + 3846: 00544b61 1736 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_blk_var4 │ │ │ │ + 3847: 005457d1 1444 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_blk_var5 │ │ │ │ + 3848: 004558bd 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_unb_var1 │ │ │ │ + 3849: 00455b45 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_unb_var2 │ │ │ │ + 3850: 00085919 260 FUNC GLOBAL DEFAULT 11 strti2_check │ │ │ │ + 3851: 003cffa5 106 FUNC GLOBAL DEFAULT 11 bl1_sfree_saved_contigm │ │ │ │ + 3852: 00456825 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_unb_var3 │ │ │ │ + 3853: 003f8815 84 FUNC GLOBAL DEFAULT 11 FLA_Check_identical_object_datatype │ │ │ │ + 3854: 00456575 688 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_unb_var4 │ │ │ │ + 3855: 00659a15 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfr │ │ │ │ + 3856: 00455dd1 660 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_unb_var5 │ │ │ │ + 3857: 006336dd 784 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ_UT_inc_internal │ │ │ │ + 3858: 004be5f5 636 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var10 │ │ │ │ + 3859: 00456065 664 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_unb_var6 │ │ │ │ + 3860: 00639c0d 104 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var6b │ │ │ │ + 3861: 00076bd9 244 FUNC GLOBAL DEFAULT 11 dtrtri_ │ │ │ │ + 3862: 005f15e9 540 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opd_var1 │ │ │ │ + 3863: 00278459 1750 FUNC GLOBAL DEFAULT 11 slasq5_ │ │ │ │ + 3864: 003cd92d 108 FUNC GLOBAL DEFAULT 11 bl1_screate_contigm │ │ │ │ + 3865: 005f3ca9 696 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opd_var2 │ │ │ │ + 3866: 005f23f1 656 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opd_var3 │ │ │ │ + 3867: 00402ed9 702 FUNC GLOBAL DEFAULT 11 FLA_Pow │ │ │ │ + 3868: 0031d791 148 FUNC GLOBAL DEFAULT 11 zladiv_ │ │ │ │ + 3869: 00282661 3804 FUNC GLOBAL DEFAULT 11 slatps_ │ │ │ │ + 3870: 005f4b9d 436 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opd_var4 │ │ │ │ + 3871: 00693ae4 28 OBJECT GLOBAL DEFAULT 20 FLA_MINUS_THREE │ │ │ │ + 3872: 00425375 1116 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_macro_external │ │ │ │ + 3873: 0009ed09 1372 FUNC GLOBAL DEFAULT 11 cgeqp3_ │ │ │ │ + 3874: 003ed219 196 FUNC GLOBAL DEFAULT 11 FLASH_Eig_gest_cntl_init │ │ │ │ + 3875: 00134ccd 6348 FUNC GLOBAL DEFAULT 11 csytri2x_ │ │ │ │ + 3876: 003dcb29 460 FUNC GLOBAL DEFAULT 11 FLA_Gemm_check │ │ │ │ + 3877: 003f0b05 150 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_col_offset │ │ │ │ + 3878: 00427989 108 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_task │ │ │ │ + 3879: 00630955 252 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fr_ops_var1 │ │ │ │ + 3880: 005b973d 508 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opz_var1 │ │ │ │ + 3881: 00103c39 12872 FUNC GLOBAL DEFAULT 11 claqr5_ │ │ │ │ + 3882: 005baae9 576 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opz_var2 │ │ │ │ + 3883: 0047f505 2504 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh │ │ │ │ + 3884: 003e5331 220 FUNC GLOBAL DEFAULT 11 FLA_Svd_compute_scaling_check │ │ │ │ + 3885: 004236dd 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_task │ │ │ │ + 3886: 003f34e1 38 FUNC GLOBAL DEFAULT 11 FLA_Blocksize_create │ │ │ │ + 3887: 005bc95d 580 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opz_var4 │ │ │ │ + 3888: 0020bb91 216 FUNC GLOBAL DEFAULT 11 iladlr_ │ │ │ │ + 3889: 00096a6d 2688 FUNC GLOBAL DEFAULT 11 cgegs_ │ │ │ │ + 3890: 002eb0c9 1096 FUNC GLOBAL DEFAULT 11 zggsvd_ │ │ │ │ + 3891: 003a8b8d 888 FUNC GLOBAL DEFAULT 11 cungtr_fla │ │ │ │ + 3892: 005bb605 520 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opz_var5 │ │ │ │ + 3893: 005d3871 216 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT │ │ │ │ + 3894: 000a8865 1492 FUNC GLOBAL DEFAULT 11 cgglse_ │ │ │ │ + 3895: 003d9801 164 FUNC GLOBAL DEFAULT 11 FLA_Copy_internal_check │ │ │ │ + 3896: 0047fecd 2504 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln │ │ │ │ + 3897: 003ce965 4 FUNC GLOBAL DEFAULT 11 bl1_vfree │ │ │ │ + 3898: 003b9261 34 FUNC GLOBAL DEFAULT 11 bl1_sscal │ │ │ │ + 3899: 0032a8f1 764 FUNC GLOBAL DEFAULT 11 zlange_ │ │ │ │ + 3900: 004eeb89 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc │ │ │ │ + 3901: 00690aa0 4 OBJECT GLOBAL DEFAULT 20 f__elist │ │ │ │ + 3902: 002416c1 332 FUNC GLOBAL DEFAULT 11 slacpy_ │ │ │ │ + 3903: 005e11cd 618 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofu_var2 │ │ │ │ + 3904: 003ae581 56 FUNC GLOBAL DEFAULT 11 z_log │ │ │ │ + 3905: 004f485d 1768 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_unb_var1 │ │ │ │ + 3906: 000c7e89 2036 FUNC GLOBAL DEFAULT 11 chpevx_ │ │ │ │ + 3907: 004c80f5 748 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var10 │ │ │ │ + 3908: 00481c25 1596 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var1 │ │ │ │ + 3909: 004f3475 1656 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_unb_var2 │ │ │ │ + 3910: 005dfb0d 880 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofu_var3 │ │ │ │ + 3911: 0042d345 588 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_t_blk_var1 │ │ │ │ + 3912: 004ede21 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh │ │ │ │ + 3913: 004f32dd 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_unb_var3 │ │ │ │ + 3914: 00482b61 1592 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var2 │ │ │ │ + 3915: 00482529 1592 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var3 │ │ │ │ + 3916: 004f3aed 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_unb_var4 │ │ │ │ + 3917: 0042cdc1 576 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_t_blk_var2 │ │ │ │ + 3918: 006935b8 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_blas │ │ │ │ + 3919: 003cddad 80 FUNC GLOBAL DEFAULT 11 bl1_zcreate_contigmsr │ │ │ │ + 3920: 00483199 1608 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var4 │ │ │ │ + 3921: 0069378c 4 OBJECT GLOBAL DEFAULT 20 fla_apqut_var1_bsize │ │ │ │ + 3922: 0042d825 596 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_t_blk_var3 │ │ │ │ + 3923: 003cd881 8 FUNC GLOBAL DEFAULT 11 bl1_vector_dim │ │ │ │ 3924: 000a48f1 2664 FUNC GLOBAL DEFAULT 11 cgges_ │ │ │ │ - 3925: 004837a5 1604 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var5 │ │ │ │ - 3926: 003ecbc5 100 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT_inc_cntl_init │ │ │ │ - 3927: 00418d05 104 FUNC GLOBAL DEFAULT 11 FLA_Axpyrt │ │ │ │ - 3928: 0042d459 600 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_t_blk_var4 │ │ │ │ - 3929: 004840ad 1584 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var6 │ │ │ │ - 3930: 004c1ec1 1376 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var1 │ │ │ │ - 3931: 004846dd 1584 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var7 │ │ │ │ - 3932: 004c2ed9 1432 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var2 │ │ │ │ - 3933: 003f67e9 76 FUNC GLOBAL DEFAULT 11 FLA_Obj_flip_view │ │ │ │ - 3934: 00290ffd 608 FUNC GLOBAL DEFAULT 11 spteqr_ │ │ │ │ - 3935: 00484d0d 1592 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var8 │ │ │ │ - 3936: 004c2969 1392 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var3 │ │ │ │ - 3937: 004ee8ed 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln │ │ │ │ - 3938: 006229bd 3120 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var10 │ │ │ │ - 3939: 00483de9 708 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var9 │ │ │ │ - 3940: 004c2421 1352 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var4 │ │ │ │ - 3941: 004fa695 1748 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_unb_var1 │ │ │ │ - 3942: 00623a6d 3080 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var11 │ │ │ │ - 3943: 00276bcd 976 FUNC GLOBAL DEFAULT 11 slasq6_ │ │ │ │ - 3944: 004c3471 1392 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var5 │ │ │ │ - 3945: 004c39e1 1432 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var6 │ │ │ │ - 3946: 004fad69 1692 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_unb_var2 │ │ │ │ - 3947: 006255e1 3092 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var12 │ │ │ │ - 3948: 004c3f79 1376 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var7 │ │ │ │ - 3949: 003e93a5 24 FUNC GLOBAL DEFAULT 11 FLA_Trsv_cntl_finalize │ │ │ │ - 3950: 0052011d 1156 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_blk_var1 │ │ │ │ - 3951: 004fa365 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_unb_var3 │ │ │ │ - 3952: 006261f5 3144 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var13 │ │ │ │ - 3953: 004aa3f9 2504 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl │ │ │ │ - 3954: 004aa155 676 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var10 │ │ │ │ - 3955: 004c4725 1352 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var8 │ │ │ │ - 3956: 005205a1 1148 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_blk_var2 │ │ │ │ - 3957: 004fa4fd 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_unb_var4 │ │ │ │ - 3958: 00624af5 2796 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var14 │ │ │ │ - 3959: 0051f02d 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_blk_var3 │ │ │ │ - 3960: 002ab6b1 1344 FUNC GLOBAL DEFAULT 11 stfttp_ │ │ │ │ - 3961: 006235ed 1152 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var15 │ │ │ │ - 3962: 003b1a39 620 FUNC GLOBAL DEFAULT 11 w_ed │ │ │ │ - 3963: 004eeb4d 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt │ │ │ │ - 3964: 004c44d9 588 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var9 │ │ │ │ - 3965: 0051ff79 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_blk_var4 │ │ │ │ - 3966: 00624675 1152 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var16 │ │ │ │ - 3967: 005db08d 344 FUNC GLOBAL DEFAULT 11 FLA_Fused_UZhu_ZUhu_opc_var1 │ │ │ │ - 3968: 00626e3d 1172 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var17 │ │ │ │ - 3969: 005c73c9 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_ofu_var2 │ │ │ │ - 3970: 003fd491 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_work_stealing │ │ │ │ - 3971: 006272d1 1140 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var18 │ │ │ │ - 3972: 003f6e25 206 FUNC GLOBAL DEFAULT 11 FLA_Check_conformal_dims │ │ │ │ - 3973: 005ea385 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opt_var1 │ │ │ │ - 3974: 003e8279 50 FUNC GLOBAL DEFAULT 11 FLA_Cntl_qrutinc_obj_create │ │ │ │ - 3975: 005ca685 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_ofu_var3 │ │ │ │ - 3976: 00419841 76 FUNC GLOBAL DEFAULT 11 FLA_Swap │ │ │ │ - 3977: 005ebce1 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opt_var2 │ │ │ │ - 3978: 005cc535 236 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_ofu_var4 │ │ │ │ - 3979: 002d942d 2716 FUNC GLOBAL DEFAULT 11 zgegs_ │ │ │ │ - 3980: 001d99f1 3492 FUNC GLOBAL DEFAULT 11 dsfrk_ │ │ │ │ - 3981: 005ecab5 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opt_var3 │ │ │ │ - 3982: 006939ec 4 OBJECT GLOBAL DEFAULT 20 flash_trinv_cntl │ │ │ │ - 3983: 003cdfd1 50 FUNC GLOBAL DEFAULT 11 bl1_zm1h │ │ │ │ - 3984: 0041c841 876 FUNC GLOBAL DEFAULT 11 FLA_Her_external │ │ │ │ - 3985: 005eaf41 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opt_var4 │ │ │ │ - 3986: 00429121 176 FUNC GLOBAL DEFAULT 11 FLA_Sylv_task │ │ │ │ - 3987: 004ab3b9 2504 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru │ │ │ │ - 3988: 00527479 1156 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_blk_var1 │ │ │ │ - 3989: 004b1fc5 676 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var10 │ │ │ │ - 3990: 005278fd 1148 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_blk_var2 │ │ │ │ - 3991: 003df635 712 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_check │ │ │ │ - 3992: 003d5971 136 FUNC GLOBAL DEFAULT 11 FLA_Obj_show_check │ │ │ │ - 3993: 003e26a5 308 FUNC GLOBAL DEFAULT 11 FLA_Chol_solve_check │ │ │ │ - 3994: 00526381 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_blk_var3 │ │ │ │ - 3995: 00526525 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_blk_var4 │ │ │ │ - 3996: 003f3be9 60 FUNC GLOBAL DEFAULT 11 FLA_Init │ │ │ │ - 3997: 00080825 200 FUNC GLOBAL DEFAULT 11 dsytd2_check │ │ │ │ - 3998: 003d078d 18 FUNC GLOBAL DEFAULT 11 bl1_sinvert2s │ │ │ │ - 3999: 003fa86d 56 FUNC GLOBAL DEFAULT 11 FLA_Obj_datatype_size │ │ │ │ - 4000: 002fbc01 2484 FUNC GLOBAL DEFAULT 11 zherfs_ │ │ │ │ - 4001: 003df44d 488 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_internal_check │ │ │ │ - 4002: 002e6621 2660 FUNC GLOBAL DEFAULT 11 zgges_ │ │ │ │ - 4003: 003ecb65 96 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT_cntl_finalize │ │ │ │ - 4004: 001d7a41 520 FUNC GLOBAL DEFAULT 11 dspcon_ │ │ │ │ - 4005: 0031b431 864 FUNC GLOBAL DEFAULT 11 zlacn2_ │ │ │ │ - 4006: 003ec869 96 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q2_UT_cntl_finalize │ │ │ │ - 4007: 00259151 1176 FUNC GLOBAL DEFAULT 11 slangt_ │ │ │ │ - 4008: 001d7c49 2288 FUNC GLOBAL DEFAULT 11 dsbevx_ │ │ │ │ - 4009: 002789c1 360 FUNC GLOBAL DEFAULT 11 slassq_ │ │ │ │ - 4010: 002185f9 3332 FUNC GLOBAL DEFAULT 11 sgbtrf_ │ │ │ │ - 4011: 0044ca21 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_blk_var1 │ │ │ │ - 4012: 003f1861 212 FUNC GLOBAL DEFAULT 11 FLASH_Obj_base_scalar_length │ │ │ │ - 4013: 0044ccad 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_blk_var2 │ │ │ │ - 4014: 00428061 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfc_task │ │ │ │ - 4015: 0006b409 366 FUNC GLOBAL DEFAULT 11 FLAME_invert_ztau │ │ │ │ - 4016: 0044cf31 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_blk_var3 │ │ │ │ - 4017: 005a9b35 692 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opz_var1 │ │ │ │ - 4018: 0019c481 780 FUNC GLOBAL DEFAULT 11 dlanhs_ │ │ │ │ - 4019: 00076e5d 316 FUNC GLOBAL DEFAULT 11 cgebrd_check │ │ │ │ - 4020: 005aa895 756 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opz_var2 │ │ │ │ - 4021: 0044d1d5 668 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_blk_var4 │ │ │ │ - 4022: 000b26e1 584 FUNC GLOBAL DEFAULT 11 checon_ │ │ │ │ - 4023: 0042661d 76 FUNC GLOBAL DEFAULT 11 FLA_LQ_blk_ext │ │ │ │ - 4024: 005ab755 852 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opz_var3 │ │ │ │ - 4025: 0044d471 724 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_blk_var5 │ │ │ │ - 4026: 003fae49 66 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_col_major │ │ │ │ - 4027: 005ae071 724 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opz_var4 │ │ │ │ - 4028: 0044d745 720 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_blk_var6 │ │ │ │ - 4029: 003e38ad 308 FUNC GLOBAL DEFAULT 11 FLA_LU_incpiv_check │ │ │ │ - 4030: 003d08e9 130 FUNC GLOBAL DEFAULT 11 bl1_cinverts │ │ │ │ - 4031: 005ad3d1 652 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opz_var5 │ │ │ │ - 4032: 004204c1 1304 FUNC GLOBAL DEFAULT 11 FLA_Herk_external │ │ │ │ - 4033: 0064dd7d 1476 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_internal │ │ │ │ - 4034: 00540939 444 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opd_var1 │ │ │ │ - 4035: 003c10d1 208 FUNC GLOBAL DEFAULT 11 bl1_ctrmvsx │ │ │ │ - 4036: 00541155 380 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opd_var2 │ │ │ │ - 4037: 005418e1 428 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opd_var3 │ │ │ │ - 4038: 003d0d2d 274 FUNC GLOBAL DEFAULT 11 bl1_cinvertv │ │ │ │ - 4039: 005431d5 364 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opd_var4 │ │ │ │ - 4040: 003a4e75 884 FUNC GLOBAL DEFAULT 11 dorm2r_fla │ │ │ │ - 4041: 00542c99 204 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opd_var5 │ │ │ │ - 4042: 003ce235 202 FUNC GLOBAL DEFAULT 11 bl1_sapdiagmv │ │ │ │ - 4043: 003e0ab9 256 FUNC GLOBAL DEFAULT 11 FLA_Apply_diag_matrix_check │ │ │ │ - 4044: 003f3841 82 FUNC GLOBAL DEFAULT 11 FLA_Query_blocksizes │ │ │ │ - 4045: 0055f67d 104 FUNC GLOBAL DEFAULT 11 FLA_SPDinv │ │ │ │ - 4046: 0041988d 80 FUNC GLOBAL DEFAULT 11 FLA_Swapt │ │ │ │ - 4047: 0015c6b9 2820 FUNC GLOBAL DEFAULT 11 dgees_ │ │ │ │ - 4048: 0025fecd 264 FUNC GLOBAL DEFAULT 11 slar2v_ │ │ │ │ - 4049: 003ae6a5 80 FUNC GLOBAL DEFAULT 11 h_nint │ │ │ │ - 4050: 003f3df5 100 FUNC GLOBAL DEFAULT 11 FLA_Memory_leak_counter_finalize │ │ │ │ - 4051: 003e2a31 432 FUNC GLOBAL DEFAULT 11 FLA_FS_incpiv_check │ │ │ │ - 4052: 00608091 3124 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var10 │ │ │ │ - 4053: 00608cc5 3096 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var11 │ │ │ │ - 4054: 003120c9 1576 FUNC GLOBAL DEFAULT 11 zla_gbrcond_c_ │ │ │ │ + 3925: 004837e1 1604 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var5 │ │ │ │ + 3926: 003ecc0d 100 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT_inc_cntl_init │ │ │ │ + 3927: 004193a1 104 FUNC GLOBAL DEFAULT 11 FLA_Axpyrt │ │ │ │ + 3928: 0042d0a1 600 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_t_blk_var4 │ │ │ │ + 3929: 00484455 1584 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var6 │ │ │ │ + 3930: 004c1cb1 1376 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var1 │ │ │ │ + 3931: 00483e25 1584 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var7 │ │ │ │ + 3932: 004c29cd 1432 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var2 │ │ │ │ + 3933: 003f6831 76 FUNC GLOBAL DEFAULT 11 FLA_Obj_flip_view │ │ │ │ + 3934: 00291735 608 FUNC GLOBAL DEFAULT 11 spteqr_ │ │ │ │ + 3935: 00484a85 1592 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var8 │ │ │ │ + 3936: 004c245d 1392 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var3 │ │ │ │ + 3937: 004ee081 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln │ │ │ │ + 3938: 006229f9 3120 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var10 │ │ │ │ + 3939: 00485909 708 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var9 │ │ │ │ + 3940: 004c2f65 1352 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var4 │ │ │ │ + 3941: 004fa3a1 1748 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_unb_var1 │ │ │ │ + 3942: 00623f29 3080 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var11 │ │ │ │ + 3943: 00276bd5 976 FUNC GLOBAL DEFAULT 11 slasq6_ │ │ │ │ + 3944: 004c34ad 1392 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var5 │ │ │ │ + 3945: 004c3a1d 1432 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var6 │ │ │ │ + 3946: 004faea5 1692 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_unb_var2 │ │ │ │ + 3947: 00624b31 3092 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var12 │ │ │ │ + 3948: 004c3fb5 1376 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var7 │ │ │ │ + 3949: 003e93ed 24 FUNC GLOBAL DEFAULT 11 FLA_Trsv_cntl_finalize │ │ │ │ + 3950: 0051f705 1156 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_blk_var1 │ │ │ │ + 3951: 004fbb49 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_unb_var3 │ │ │ │ + 3952: 00626231 3144 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var13 │ │ │ │ + 3953: 004a9d11 2504 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl │ │ │ │ + 3954: 004abb19 676 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var10 │ │ │ │ + 3955: 004c4515 1352 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var8 │ │ │ │ + 3956: 0051fb89 1148 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_blk_var2 │ │ │ │ + 3957: 004fbce1 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_unb_var4 │ │ │ │ + 3958: 00625745 2796 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var14 │ │ │ │ + 3959: 005208b5 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_blk_var3 │ │ │ │ + 3960: 002ab6c1 1344 FUNC GLOBAL DEFAULT 11 stfttp_ │ │ │ │ + 3961: 00623629 1152 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var15 │ │ │ │ + 3962: 003b19d1 620 FUNC GLOBAL DEFAULT 11 w_ed │ │ │ │ + 3963: 004ee2e1 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt │ │ │ │ + 3964: 004c4a5d 588 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var9 │ │ │ │ + 3965: 00520005 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_blk_var4 │ │ │ │ + 3966: 00623aa9 1152 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var16 │ │ │ │ + 3967: 005dd04d 344 FUNC GLOBAL DEFAULT 11 FLA_Fused_UZhu_ZUhu_opc_var1 │ │ │ │ + 3968: 00626e79 1172 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var17 │ │ │ │ + 3969: 005c7401 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_ofu_var2 │ │ │ │ + 3970: 003fdb29 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_work_stealing │ │ │ │ + 3971: 0062730d 1140 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var18 │ │ │ │ + 3972: 003f7c0d 206 FUNC GLOBAL DEFAULT 11 FLA_Check_conformal_dims │ │ │ │ + 3973: 005eb161 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opt_var1 │ │ │ │ + 3974: 003e86dd 50 FUNC GLOBAL DEFAULT 11 FLA_Cntl_qrutinc_obj_create │ │ │ │ + 3975: 005c908d 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_ofu_var3 │ │ │ │ + 3976: 004198d9 76 FUNC GLOBAL DEFAULT 11 FLA_Swap │ │ │ │ + 3977: 005ea5bd 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opt_var2 │ │ │ │ + 3978: 005cdcd5 236 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_ofu_var4 │ │ │ │ + 3979: 002d8ae1 2716 FUNC GLOBAL DEFAULT 11 zgegs_ │ │ │ │ + 3980: 001d9a15 3492 FUNC GLOBAL DEFAULT 11 dsfrk_ │ │ │ │ + 3981: 005ecaf1 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opt_var3 │ │ │ │ + 3982: 006939bc 4 OBJECT GLOBAL DEFAULT 20 flash_trinv_cntl │ │ │ │ + 3983: 003ce159 50 FUNC GLOBAL DEFAULT 11 bl1_zm1h │ │ │ │ + 3984: 0041c889 876 FUNC GLOBAL DEFAULT 11 FLA_Her_external │ │ │ │ + 3985: 005ebd1d 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opt_var4 │ │ │ │ + 3986: 004291f1 176 FUNC GLOBAL DEFAULT 11 FLA_Sylv_task │ │ │ │ + 3987: 004aa6d9 2504 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru │ │ │ │ + 3988: 0052716d 1156 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_blk_var1 │ │ │ │ + 3989: 004b179d 676 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var10 │ │ │ │ + 3990: 00527795 1148 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_blk_var2 │ │ │ │ + 3991: 003df39d 712 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_check │ │ │ │ + 3992: 003d59b9 136 FUNC GLOBAL DEFAULT 11 FLA_Obj_show_check │ │ │ │ + 3993: 003e26ed 308 FUNC GLOBAL DEFAULT 11 FLA_Chol_solve_check │ │ │ │ + 3994: 005275f1 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_blk_var3 │ │ │ │ + 3995: 00527c11 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_blk_var4 │ │ │ │ + 3996: 003f3a01 60 FUNC GLOBAL DEFAULT 11 FLA_Init │ │ │ │ + 3997: 0008072d 200 FUNC GLOBAL DEFAULT 11 dsytd2_check │ │ │ │ + 3998: 003d07d5 18 FUNC GLOBAL DEFAULT 11 bl1_sinvert2s │ │ │ │ + 3999: 003fa8b5 56 FUNC GLOBAL DEFAULT 11 FLA_Obj_datatype_size │ │ │ │ + 4000: 002fbc21 2484 FUNC GLOBAL DEFAULT 11 zherfs_ │ │ │ │ + 4001: 003df1b5 488 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_internal_check │ │ │ │ + 4002: 002e6641 2660 FUNC GLOBAL DEFAULT 11 zgges_ │ │ │ │ + 4003: 003ecb25 96 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT_cntl_finalize │ │ │ │ + 4004: 001d8355 520 FUNC GLOBAL DEFAULT 11 dspcon_ │ │ │ │ + 4005: 0031a911 864 FUNC GLOBAL DEFAULT 11 zlacn2_ │ │ │ │ + 4006: 003ec701 96 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q2_UT_cntl_finalize │ │ │ │ + 4007: 00259789 1176 FUNC GLOBAL DEFAULT 11 slangt_ │ │ │ │ + 4008: 001d7a65 2288 FUNC GLOBAL DEFAULT 11 dsbevx_ │ │ │ │ + 4009: 002782f1 360 FUNC GLOBAL DEFAULT 11 slassq_ │ │ │ │ + 4010: 00218115 3332 FUNC GLOBAL DEFAULT 11 sgbtrf_ │ │ │ │ + 4011: 0044c599 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_blk_var1 │ │ │ │ + 4012: 003f18a9 212 FUNC GLOBAL DEFAULT 11 FLASH_Obj_base_scalar_length │ │ │ │ + 4013: 0044ca8d 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_blk_var2 │ │ │ │ + 4014: 0042842d 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfc_task │ │ │ │ + 4015: 0006a889 366 FUNC GLOBAL DEFAULT 11 FLAME_invert_ztau │ │ │ │ + 4016: 0044cd11 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_blk_var3 │ │ │ │ + 4017: 005a9b6d 692 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opz_var1 │ │ │ │ + 4018: 0019c7a9 780 FUNC GLOBAL DEFAULT 11 dlanhs_ │ │ │ │ + 4019: 000766d5 316 FUNC GLOBAL DEFAULT 11 cgebrd_check │ │ │ │ + 4020: 005aa8cd 756 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opz_var2 │ │ │ │ + 4021: 0044cfb5 668 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_blk_var4 │ │ │ │ + 4022: 000b22d5 584 FUNC GLOBAL DEFAULT 11 checon_ │ │ │ │ + 4023: 00426665 76 FUNC GLOBAL DEFAULT 11 FLA_LQ_blk_ext │ │ │ │ + 4024: 005acb19 852 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opz_var3 │ │ │ │ + 4025: 0044d4b9 724 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_blk_var5 │ │ │ │ + 4026: 003fae91 66 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_col_major │ │ │ │ + 4027: 005af225 724 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opz_var4 │ │ │ │ + 4028: 0044d78d 720 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_blk_var6 │ │ │ │ + 4029: 003e38f5 308 FUNC GLOBAL DEFAULT 11 FLA_LU_incpiv_check │ │ │ │ + 4030: 003d0be1 130 FUNC GLOBAL DEFAULT 11 bl1_cinverts │ │ │ │ + 4031: 005abcc1 652 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opz_var5 │ │ │ │ + 4032: 00420509 1304 FUNC GLOBAL DEFAULT 11 FLA_Herk_external │ │ │ │ + 4033: 00653469 1476 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_internal │ │ │ │ + 4034: 00540971 444 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opd_var1 │ │ │ │ + 4035: 003c0c25 208 FUNC GLOBAL DEFAULT 11 bl1_ctrmvsx │ │ │ │ + 4036: 0054118d 380 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opd_var2 │ │ │ │ + 4037: 00541919 428 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opd_var3 │ │ │ │ + 4038: 003d0d71 274 FUNC GLOBAL DEFAULT 11 bl1_cinvertv │ │ │ │ + 4039: 0054320d 364 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opd_var4 │ │ │ │ + 4040: 003a4eb1 884 FUNC GLOBAL DEFAULT 11 dorm2r_fla │ │ │ │ + 4041: 00542459 204 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opd_var5 │ │ │ │ + 4042: 003ce49d 202 FUNC GLOBAL DEFAULT 11 bl1_sapdiagmv │ │ │ │ + 4043: 003e0b01 256 FUNC GLOBAL DEFAULT 11 FLA_Apply_diag_matrix_check │ │ │ │ + 4044: 003f365d 82 FUNC GLOBAL DEFAULT 11 FLA_Query_blocksizes │ │ │ │ + 4045: 0055fef5 104 FUNC GLOBAL DEFAULT 11 FLA_SPDinv │ │ │ │ + 4046: 00419839 80 FUNC GLOBAL DEFAULT 11 FLA_Swapt │ │ │ │ + 4047: 0015fd19 2820 FUNC GLOBAL DEFAULT 11 dgees_ │ │ │ │ + 4048: 00261df1 264 FUNC GLOBAL DEFAULT 11 slar2v_ │ │ │ │ + 4049: 003ae6e1 80 FUNC GLOBAL DEFAULT 11 h_nint │ │ │ │ + 4050: 003f3c0d 100 FUNC GLOBAL DEFAULT 11 FLA_Memory_leak_counter_finalize │ │ │ │ + 4051: 003e2a79 432 FUNC GLOBAL DEFAULT 11 FLA_FS_incpiv_check │ │ │ │ + 4052: 006080cd 3124 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var10 │ │ │ │ + 4053: 00608d01 3096 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var11 │ │ │ │ + 4054: 00315409 1576 FUNC GLOBAL DEFAULT 11 zla_gbrcond_c_ │ │ │ │ 4055: 0006f7f1 604 FUNC GLOBAL DEFAULT 11 sorglq_ │ │ │ │ - 4056: 0060a1cd 3104 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var12 │ │ │ │ - 4057: 0060aded 3140 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var13 │ │ │ │ - 4058: 005118e5 1136 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_blk_var1 │ │ │ │ - 4059: 0060ba31 2824 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var14 │ │ │ │ - 4060: 005120c9 1100 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_blk_var2 │ │ │ │ - 4061: 003cddd1 12 FUNC GLOBAL DEFAULT 11 bl1_s0 │ │ │ │ - 4062: 00511d55 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_blk_var3 │ │ │ │ - 4063: 003cddb1 6 FUNC GLOBAL DEFAULT 11 bl1_s1 │ │ │ │ - 4064: 006098dd 1144 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var15 │ │ │ │ - 4065: 003e3f71 356 FUNC GLOBAL DEFAULT 11 FLA_Lyap_check │ │ │ │ - 4066: 00511f0d 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_blk_var4 │ │ │ │ - 4067: 003cdda1 6 FUNC GLOBAL DEFAULT 11 bl1_s2 │ │ │ │ - 4068: 0035e76d 468 FUNC GLOBAL DEFAULT 11 zptcon_ │ │ │ │ - 4069: 00609d55 1144 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var16 │ │ │ │ - 4070: 0064402d 1770 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_l_opt_var1 │ │ │ │ - 4071: 0060c539 1176 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var17 │ │ │ │ - 4072: 00545d3d 1780 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_unb_var3 │ │ │ │ - 4073: 00690ad4 4 OBJECT GLOBAL DEFAULT 20 f__init │ │ │ │ - 4074: 00549471 1616 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_unb_var4 │ │ │ │ - 4075: 003e85e9 74 FUNC GLOBAL DEFAULT 11 FLA_Cntl_apcaq2ut_obj_create │ │ │ │ - 4076: 0060c9d1 1144 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var18 │ │ │ │ - 4077: 0029c465 640 FUNC GLOBAL DEFAULT 11 sstev_ │ │ │ │ - 4078: 00271de9 4330 FUNC GLOBAL DEFAULT 11 slarrv_ │ │ │ │ - 4079: 00548aed 1272 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_unb_var5 │ │ │ │ - 4080: 0009952d 1604 FUNC GLOBAL DEFAULT 11 cgehrd_ │ │ │ │ - 4081: 003e8399 34 FUNC GLOBAL DEFAULT 11 FLA_Cntl_bidiagut_obj_create │ │ │ │ - 4082: 005f1a59 656 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opz_var1 │ │ │ │ - 4083: 001cbad1 548 FUNC GLOBAL DEFAULT 11 dpbequ_ │ │ │ │ - 4084: 00690ac0 4 OBJECT GLOBAL DEFAULT 20 f__cblank │ │ │ │ - 4085: 00518eb1 1132 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_blk_var1 │ │ │ │ - 4086: 005f4e35 804 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opz_var2 │ │ │ │ - 4087: 00405b89 420 FUNC GLOBAL DEFAULT 11 FLA_Sort │ │ │ │ - 4088: 003fd4b5 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_data_affinity │ │ │ │ - 4089: 0007ba59 708 FUNC GLOBAL DEFAULT 11 cunmtr_check │ │ │ │ - 4090: 0051931d 1132 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_blk_var2 │ │ │ │ - 4091: 0069390c 4 OBJECT GLOBAL DEFAULT 20 flash_apqudut_var2_bsize │ │ │ │ - 4092: 005f3e69 760 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opz_var3 │ │ │ │ - 4093: 0055e2c9 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_v_ops_var1 │ │ │ │ - 4094: 001db901 856 FUNC GLOBAL DEFAULT 11 dspgvx_ │ │ │ │ - 4095: 003fbb39 708 FUNC GLOBAL DEFAULT 11 FLA_Obj_ge │ │ │ │ - 4096: 00518b3d 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_blk_var3 │ │ │ │ - 4097: 005f2ff1 552 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opz_var4 │ │ │ │ - 4098: 0055e0ad 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_v_ops_var3 │ │ │ │ - 4099: 00518cf5 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_blk_var4 │ │ │ │ - 4100: 002a0499 1748 FUNC GLOBAL DEFAULT 11 sstevx_ │ │ │ │ - 4101: 0007b905 340 FUNC GLOBAL DEFAULT 11 dbdsqr_check │ │ │ │ - 4102: 0039602d 1684 FUNC GLOBAL DEFAULT 11 zunmql_ │ │ │ │ - 4103: 003f9201 132 FUNC GLOBAL DEFAULT 11 FLA_Obj_show │ │ │ │ - 4104: 003fd46d 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_sorting │ │ │ │ - 4105: 00305ac1 5116 FUNC GLOBAL DEFAULT 11 zhetf2_rook_ │ │ │ │ - 4106: 0063a3c5 104 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var9b │ │ │ │ - 4107: 00180201 280 FUNC GLOBAL DEFAULT 11 dlae2_ │ │ │ │ - 4108: 003fafad 126 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_identical │ │ │ │ - 4109: 004e2409 1148 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln │ │ │ │ + 4056: 0060a899 3104 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var12 │ │ │ │ + 4057: 0060b931 3140 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var13 │ │ │ │ + 4058: 00511921 1136 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_blk_var1 │ │ │ │ + 4059: 00609919 2824 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var14 │ │ │ │ + 4060: 00511f49 1100 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_blk_var2 │ │ │ │ + 4061: 003cdf59 12 FUNC GLOBAL DEFAULT 11 bl1_s0 │ │ │ │ + 4062: 00511d91 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_blk_var3 │ │ │ │ + 4063: 003cdf39 6 FUNC GLOBAL DEFAULT 11 bl1_s1 │ │ │ │ + 4064: 0060a421 1144 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var15 │ │ │ │ + 4065: 003e3ef9 356 FUNC GLOBAL DEFAULT 11 FLA_Lyap_check │ │ │ │ + 4066: 00512395 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_blk_var4 │ │ │ │ + 4067: 003cdf29 6 FUNC GLOBAL DEFAULT 11 bl1_s2 │ │ │ │ + 4068: 0035e6dd 468 FUNC GLOBAL DEFAULT 11 zptcon_ │ │ │ │ + 4069: 0060b4b9 1144 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var16 │ │ │ │ + 4070: 00643ff9 1770 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_l_opt_var1 │ │ │ │ + 4071: 0060c575 1176 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var17 │ │ │ │ + 4072: 005465b5 1780 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_unb_var3 │ │ │ │ + 4073: 00690aa4 4 OBJECT GLOBAL DEFAULT 20 f__init │ │ │ │ + 4074: 005494a9 1616 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_unb_var4 │ │ │ │ + 4075: 003e8a4d 74 FUNC GLOBAL DEFAULT 11 FLA_Cntl_apcaq2ut_obj_create │ │ │ │ + 4076: 0060ca0d 1144 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var18 │ │ │ │ + 4077: 0029c471 640 FUNC GLOBAL DEFAULT 11 sstev_ │ │ │ │ + 4078: 00271df1 4330 FUNC GLOBAL DEFAULT 11 slarrv_ │ │ │ │ + 4079: 00548fb1 1272 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_unb_var5 │ │ │ │ + 4080: 0009919d 1604 FUNC GLOBAL DEFAULT 11 cgehrd_ │ │ │ │ + 4081: 003e87fd 34 FUNC GLOBAL DEFAULT 11 FLA_Cntl_bidiagut_obj_create │ │ │ │ + 4082: 005f1a95 656 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opz_var1 │ │ │ │ + 4083: 001cd981 548 FUNC GLOBAL DEFAULT 11 dpbequ_ │ │ │ │ + 4084: 00690a90 4 OBJECT GLOBAL DEFAULT 20 f__cblank │ │ │ │ + 4085: 00517c7d 1132 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_blk_var1 │ │ │ │ + 4086: 005f4281 804 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opz_var2 │ │ │ │ + 4087: 00405c79 420 FUNC GLOBAL DEFAULT 11 FLA_Sort │ │ │ │ + 4088: 003fdb4d 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_data_affinity │ │ │ │ + 4089: 0007b909 708 FUNC GLOBAL DEFAULT 11 cunmtr_check │ │ │ │ + 4090: 00519359 1132 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_blk_var2 │ │ │ │ + 4091: 006938cc 4 OBJECT GLOBAL DEFAULT 20 flash_apqudut_var2_bsize │ │ │ │ + 4092: 005f2975 760 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opz_var3 │ │ │ │ + 4093: 0055dbcd 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_v_ops_var1 │ │ │ │ + 4094: 001db925 856 FUNC GLOBAL DEFAULT 11 dspgvx_ │ │ │ │ + 4095: 003fbb81 708 FUNC GLOBAL DEFAULT 11 FLA_Obj_ge │ │ │ │ + 4096: 005188fd 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_blk_var3 │ │ │ │ + 4097: 005f4f6d 552 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opz_var4 │ │ │ │ + 4098: 0055df75 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_v_ops_var3 │ │ │ │ + 4099: 00518ab5 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_blk_var4 │ │ │ │ + 4100: 0029fad5 1748 FUNC GLOBAL DEFAULT 11 sstevx_ │ │ │ │ + 4101: 0007bbcd 340 FUNC GLOBAL DEFAULT 11 dbdsqr_check │ │ │ │ + 4102: 00396805 1684 FUNC GLOBAL DEFAULT 11 zunmql_ │ │ │ │ + 4103: 003f9fe9 132 FUNC GLOBAL DEFAULT 11 FLA_Obj_show │ │ │ │ + 4104: 003fdb05 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_sorting │ │ │ │ + 4105: 00305299 5116 FUNC GLOBAL DEFAULT 11 zhetf2_rook_ │ │ │ │ + 4106: 0063a825 104 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var9b │ │ │ │ + 4107: 00183649 280 FUNC GLOBAL DEFAULT 11 dlae2_ │ │ │ │ + 4108: 003faff5 126 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_identical │ │ │ │ + 4109: 004e2795 1148 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln │ │ │ │ 4110: 0006cfb1 2088 FUNC GLOBAL DEFAULT 11 sgebd2_ │ │ │ │ - 4111: 003d0695 124 FUNC GLOBAL DEFAULT 11 bl1_cfree_saved_contigmsr │ │ │ │ - 4112: 00302cf1 3920 FUNC GLOBAL DEFAULT 11 zhetf2_ │ │ │ │ - 4113: 001c2e39 4104 FUNC GLOBAL DEFAULT 11 dlatbs_ │ │ │ │ - 4114: 00431fe5 556 FUNC GLOBAL DEFAULT 11 FLA_Copyt_h_blk_var1 │ │ │ │ + 4111: 003cfead 124 FUNC GLOBAL DEFAULT 11 bl1_cfree_saved_contigmsr │ │ │ │ + 4112: 00303859 3920 FUNC GLOBAL DEFAULT 11 zhetf2_ │ │ │ │ + 4113: 001c2d51 4104 FUNC GLOBAL DEFAULT 11 dlatbs_ │ │ │ │ + 4114: 00432121 556 FUNC GLOBAL DEFAULT 11 FLA_Copyt_h_blk_var1 │ │ │ │ 4115: 000f8af9 2812 FUNC GLOBAL DEFAULT 11 clar1v_ │ │ │ │ - 4116: 00432211 552 FUNC GLOBAL DEFAULT 11 FLA_Copyt_h_blk_var2 │ │ │ │ - 4117: 00671085 2212 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbr_blk_var1 │ │ │ │ - 4118: 000b6885 1036 FUNC GLOBAL DEFAULT 11 chegvx_ │ │ │ │ - 4119: 00672255 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbr_blk_var2 │ │ │ │ - 4120: 001187a9 636 FUNC GLOBAL DEFAULT 11 cppequ_ │ │ │ │ - 4121: 00432439 560 FUNC GLOBAL DEFAULT 11 FLA_Copyt_h_blk_var3 │ │ │ │ - 4122: 002af5ad 2268 FUNC GLOBAL DEFAULT 11 stfttr_ │ │ │ │ - 4123: 003b6ae9 368 FUNC GLOBAL DEFAULT 11 bl1_daxpysmt │ │ │ │ - 4124: 003b73d9 2 FUNC GLOBAL DEFAULT 11 bl1_sconjmr │ │ │ │ - 4125: 003f6d69 90 FUNC GLOBAL DEFAULT 11 FLA_Check_if_scalar │ │ │ │ - 4126: 00432669 564 FUNC GLOBAL DEFAULT 11 FLA_Copyt_h_blk_var4 │ │ │ │ - 4127: 00672c69 2360 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbr_blk_var3 │ │ │ │ - 4128: 004e2885 1148 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt │ │ │ │ - 4129: 000a1bb5 504 FUNC GLOBAL DEFAULT 11 cgerq2_ │ │ │ │ - 4130: 00424fcd 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_task │ │ │ │ - 4131: 003fb875 708 FUNC GLOBAL DEFAULT 11 FLA_Obj_gt │ │ │ │ - 4132: 0055eed1 1296 FUNC GLOBAL DEFAULT 11 FLA_Tevd_francis_v_opd_var1 │ │ │ │ - 4133: 002a919d 1984 FUNC GLOBAL DEFAULT 11 ssytrs_ │ │ │ │ + 4116: 00431ef9 552 FUNC GLOBAL DEFAULT 11 FLA_Copyt_h_blk_var2 │ │ │ │ + 4117: 00671ee9 2212 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbr_blk_var1 │ │ │ │ + 4118: 000b7249 1036 FUNC GLOBAL DEFAULT 11 chegvx_ │ │ │ │ + 4119: 00671c69 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbr_blk_var2 │ │ │ │ + 4120: 001183f9 636 FUNC GLOBAL DEFAULT 11 cppequ_ │ │ │ │ + 4121: 0043234d 560 FUNC GLOBAL DEFAULT 11 FLA_Copyt_h_blk_var3 │ │ │ │ + 4122: 002af5bd 2268 FUNC GLOBAL DEFAULT 11 stfttr_ │ │ │ │ + 4123: 003b6dc1 368 FUNC GLOBAL DEFAULT 11 bl1_daxpysmt │ │ │ │ + 4124: 003b7381 2 FUNC GLOBAL DEFAULT 11 bl1_sconjmr │ │ │ │ + 4125: 003f7b51 90 FUNC GLOBAL DEFAULT 11 FLA_Check_if_scalar │ │ │ │ + 4126: 004326b1 564 FUNC GLOBAL DEFAULT 11 FLA_Copyt_h_blk_var4 │ │ │ │ + 4127: 00672f21 2360 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbr_blk_var3 │ │ │ │ + 4128: 004e1f49 1148 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt │ │ │ │ + 4129: 000a15b1 504 FUNC GLOBAL DEFAULT 11 cgerq2_ │ │ │ │ + 4130: 00425045 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_task │ │ │ │ + 4131: 003fb8bd 708 FUNC GLOBAL DEFAULT 11 FLA_Obj_gt │ │ │ │ + 4132: 0055ef81 1296 FUNC GLOBAL DEFAULT 11 FLA_Tevd_francis_v_opd_var1 │ │ │ │ + 4133: 002a9b69 1984 FUNC GLOBAL DEFAULT 11 ssytrs_ │ │ │ │ 4134: 000820e9 200 FUNC GLOBAL DEFAULT 11 slauu2_check │ │ │ │ - 4135: 005625b5 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opd_var1 │ │ │ │ - 4136: 0009ab95 3828 FUNC GLOBAL DEFAULT 11 cgegv_ │ │ │ │ - 4137: 005629fd 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opd_var2 │ │ │ │ - 4138: 00405549 936 FUNC GLOBAL DEFAULT 11 FLA_Shift_diag │ │ │ │ - 4139: 00562ea5 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opd_var3 │ │ │ │ - 4140: 003ef7a1 308 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_diag_panel │ │ │ │ - 4141: 003c47f1 148 FUNC GLOBAL DEFAULT 11 bl1_csyrk_blas │ │ │ │ - 4142: 0056346d 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opd_var4 │ │ │ │ - 4143: 004195f1 142 FUNC GLOBAL DEFAULT 11 FLA_Dotcs │ │ │ │ - 4144: 00275f9d 1860 FUNC GLOBAL DEFAULT 11 slasdq_ │ │ │ │ - 4145: 00152d69 908 FUNC GLOBAL DEFAULT 11 cunmtr_ │ │ │ │ - 4146: 005c147d 1924 FUNC GLOBAL DEFAULT 11 FLA_Fused_Uhu_Yhu_Zhu_opt_var1 │ │ │ │ - 4147: 00485345 1500 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var1 │ │ │ │ - 4148: 00485b91 1504 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var2 │ │ │ │ - 4149: 00486171 1512 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var3 │ │ │ │ - 4150: 005680dd 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opd_var1 │ │ │ │ - 4151: 00486759 1464 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var4 │ │ │ │ - 4152: 00568525 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opd_var2 │ │ │ │ - 4153: 00486d11 1464 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var5 │ │ │ │ - 4154: 005689cd 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opd_var3 │ │ │ │ - 4155: 004872c9 1512 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var6 │ │ │ │ - 4156: 002985b1 936 FUNC GLOBAL DEFAULT 11 ssptrd_ │ │ │ │ - 4157: 0039fd1d 848 FUNC GLOBAL DEFAULT 11 sorml2_fla │ │ │ │ - 4158: 00568f91 280 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opd_var4 │ │ │ │ + 4135: 005625f1 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opd_var1 │ │ │ │ + 4136: 00099b6d 3828 FUNC GLOBAL DEFAULT 11 cgegv_ │ │ │ │ + 4137: 00562a39 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opd_var2 │ │ │ │ + 4138: 00405591 936 FUNC GLOBAL DEFAULT 11 FLA_Shift_diag │ │ │ │ + 4139: 005631c9 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opd_var3 │ │ │ │ + 4140: 003ef7e9 308 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_diag_panel │ │ │ │ + 4141: 003c3cc9 148 FUNC GLOBAL DEFAULT 11 bl1_csyrk_blas │ │ │ │ + 4142: 00563791 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opd_var4 │ │ │ │ + 4143: 00419579 142 FUNC GLOBAL DEFAULT 11 FLA_Dotcs │ │ │ │ + 4144: 002754c9 1860 FUNC GLOBAL DEFAULT 11 slasdq_ │ │ │ │ + 4145: 00152d61 908 FUNC GLOBAL DEFAULT 11 cunmtr_ │ │ │ │ + 4146: 005c14b5 1924 FUNC GLOBAL DEFAULT 11 FLA_Fused_Uhu_Yhu_Zhu_opt_var1 │ │ │ │ + 4147: 0048532d 1500 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var1 │ │ │ │ + 4148: 00485bcd 1504 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var2 │ │ │ │ + 4149: 004861ad 1512 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var3 │ │ │ │ + 4150: 0056884d 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opd_var1 │ │ │ │ + 4151: 00486795 1464 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var4 │ │ │ │ + 4152: 00567d01 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opd_var2 │ │ │ │ + 4153: 00486d4d 1464 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var5 │ │ │ │ + 4154: 00568fe9 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opd_var3 │ │ │ │ + 4155: 00487ec1 1512 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var6 │ │ │ │ + 4156: 002985b9 936 FUNC GLOBAL DEFAULT 11 ssptrd_ │ │ │ │ + 4157: 0039f0ed 848 FUNC GLOBAL DEFAULT 11 sorml2_fla │ │ │ │ + 4158: 005695ad 280 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opd_var4 │ │ │ │ 4159: 000a6469 2884 FUNC GLOBAL DEFAULT 11 cggev_ │ │ │ │ - 4160: 004878b1 1504 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var7 │ │ │ │ - 4161: 004880fd 1500 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var8 │ │ │ │ - 4162: 0011bd9d 2640 FUNC GLOBAL DEFAULT 11 cpstf2_ │ │ │ │ - 4163: 0007aa01 324 FUNC GLOBAL DEFAULT 11 cunglq_check │ │ │ │ - 4164: 00487e91 620 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var9 │ │ │ │ - 4165: 0064d6bd 694 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_rn_opt_var1 │ │ │ │ - 4166: 005947d9 340 FUNC GLOBAL DEFAULT 11 FLASH_Eig_gest │ │ │ │ - 4167: 003edce9 56 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_flat_copy_of_hier_check │ │ │ │ - 4168: 00282fe5 5220 FUNC GLOBAL DEFAULT 11 slasyf_rook_ │ │ │ │ - 4169: 00520ed1 1800 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_unb_var1 │ │ │ │ - 4170: 005215d9 1732 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_unb_var2 │ │ │ │ - 4171: 003b7701 244 FUNC GLOBAL DEFAULT 11 bl1_cdot2s │ │ │ │ - 4172: 003f7ce1 70 FUNC GLOBAL DEFAULT 11 FLA_Check_object_length_min │ │ │ │ - 4173: 00520a1d 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_unb_var3 │ │ │ │ - 4174: 00520ba5 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_unb_var4 │ │ │ │ - 4175: 003bfa51 52 FUNC GLOBAL DEFAULT 11 bl1_zgeru_blas │ │ │ │ - 4176: 00532c75 1724 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opt_var1 │ │ │ │ - 4177: 00533bf1 2430 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opt_var2 │ │ │ │ - 4178: 0062fe61 248 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fc_opd_var1 │ │ │ │ - 4179: 001cc329 1812 FUNC GLOBAL DEFAULT 11 dormrz_ │ │ │ │ - 4180: 00140171 2920 FUNC GLOBAL DEFAULT 11 ctrevc_ │ │ │ │ - 4181: 0069375c 4 OBJECT GLOBAL DEFAULT 20 flash_syr2k_cntl_ip │ │ │ │ - 4182: 003f58f5 100 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_machval │ │ │ │ - 4183: 00528a71 1800 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_unb_var1 │ │ │ │ - 4184: 0036d9c9 920 FUNC GLOBAL DEFAULT 11 zsytrf_ │ │ │ │ - 4185: 002dc219 3876 FUNC GLOBAL DEFAULT 11 zgegv_ │ │ │ │ - 4186: 003cb59d 524 FUNC GLOBAL DEFAULT 11 bl1_daxpyv2bdotaxpy │ │ │ │ - 4187: 003f0005 104 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_max_dim │ │ │ │ - 4188: 005283d1 1696 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_unb_var2 │ │ │ │ - 4189: 003b685d 28 FUNC GLOBAL DEFAULT 11 bl1_daxpyv │ │ │ │ - 4190: 00527d79 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_unb_var3 │ │ │ │ - 4191: 00527f01 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_unb_var4 │ │ │ │ - 4192: 003ad095 8 FUNC GLOBAL DEFAULT 11 d_asin │ │ │ │ - 4193: 001444d1 2648 FUNC GLOBAL DEFAULT 11 ctrttf_ │ │ │ │ - 4194: 003cd9a1 10 FUNC GLOBAL DEFAULT 11 bl1_iallocm │ │ │ │ - 4195: 0006b92d 316 FUNC GLOBAL DEFAULT 11 zhegst_ │ │ │ │ - 4196: 00693848 4 OBJECT GLOBAL DEFAULT 20 fla_lu_piv_cntl_leaf │ │ │ │ - 4197: 00564569 844 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_blk_var1 │ │ │ │ - 4198: 00499255 636 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var10 │ │ │ │ - 4199: 005648b5 860 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_blk_var2 │ │ │ │ - 4200: 000db751 1576 FUNC GLOBAL DEFAULT 11 claed0_ │ │ │ │ - 4201: 00564c11 1048 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_blk_var3 │ │ │ │ - 4202: 002013f5 1588 FUNC GLOBAL DEFAULT 11 dtrexc_ │ │ │ │ - 4203: 003b98d5 308 FUNC GLOBAL DEFAULT 11 bl1_cscalm │ │ │ │ - 4204: 00565029 1048 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_blk_var4 │ │ │ │ - 4205: 0066c445 1932 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbr_blk_var1 │ │ │ │ - 4206: 0066c1c5 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbr_blk_var2 │ │ │ │ - 4207: 001db7f9 264 FUNC GLOBAL DEFAULT 11 dspsv_ │ │ │ │ - 4208: 0066d6b9 2156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbr_blk_var3 │ │ │ │ - 4209: 003eab49 96 FUNC GLOBAL DEFAULT 11 FLASH_Herk_cntl_finalize │ │ │ │ - 4210: 0028b6b9 544 FUNC GLOBAL DEFAULT 11 spbtrs_ │ │ │ │ - 4211: 002e81c9 2856 FUNC GLOBAL DEFAULT 11 zggev_ │ │ │ │ - 4212: 003cd9e5 6 FUNC GLOBAL DEFAULT 11 bl1_iallocv │ │ │ │ - 4213: 004250a5 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_task │ │ │ │ - 4214: 0044da15 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_unb_var1 │ │ │ │ - 4215: 000e5f6d 5588 FUNC GLOBAL DEFAULT 11 clahef_ │ │ │ │ - 4216: 0044dcc1 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_unb_var2 │ │ │ │ - 4217: 0056a085 844 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_blk_var1 │ │ │ │ - 4218: 003dcae1 236 FUNC GLOBAL DEFAULT 11 FLA_Gemm_internal_check │ │ │ │ - 4219: 00315499 1384 FUNC GLOBAL DEFAULT 11 zla_gercond_c_ │ │ │ │ - 4220: 0044df6d 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_unb_var3 │ │ │ │ - 4221: 003d8d6d 336 FUNC GLOBAL DEFAULT 11 FLA_Wilkshift_tridiag_check │ │ │ │ - 4222: 000cfc1d 1464 FUNC GLOBAL DEFAULT 11 cla_gbrcond_x_ │ │ │ │ - 4223: 0056a3d1 860 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_blk_var2 │ │ │ │ - 4224: 0044e219 688 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_unb_var4 │ │ │ │ - 4225: 0056a72d 1048 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_blk_var3 │ │ │ │ - 4226: 003fd4e5 32 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_parallel_time │ │ │ │ - 4227: 003b93c9 168 FUNC GLOBAL DEFAULT 11 bl1_cscalv │ │ │ │ - 4228: 003e9265 116 FUNC GLOBAL DEFAULT 11 FLASH_Scalr_cntl_init │ │ │ │ - 4229: 00540cb1 444 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opz_var1 │ │ │ │ - 4230: 000ab56d 1164 FUNC GLOBAL DEFAULT 11 cgttrf_ │ │ │ │ - 4231: 0056ab45 1044 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_blk_var4 │ │ │ │ - 4232: 0054144d 380 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opz_var2 │ │ │ │ - 4233: 0044e4c9 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_unb_var5 │ │ │ │ - 4234: 001adf01 792 FUNC GLOBAL DEFAULT 11 dlartgp_ │ │ │ │ - 4235: 0044e74d 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_unb_var6 │ │ │ │ - 4236: 00541c39 428 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opz_var3 │ │ │ │ - 4237: 005434ad 364 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opz_var4 │ │ │ │ - 4238: 004209d9 1536 FUNC GLOBAL DEFAULT 11 FLA_Symm_external │ │ │ │ - 4239: 00542e31 204 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opz_var5 │ │ │ │ - 4240: 00673821 1932 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfr_blk_var1 │ │ │ │ - 4241: 0067493d 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfr_blk_var2 │ │ │ │ - 4242: 006937b8 4 OBJECT GLOBAL DEFAULT 20 fla_apqut_var2_bsize │ │ │ │ - 4243: 00674cad 2156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfr_blk_var3 │ │ │ │ - 4244: 005e32a9 76 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_ofu_var2 │ │ │ │ - 4245: 005e1ced 180 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_ofu_var3 │ │ │ │ - 4246: 003b7339 38 FUNC GLOBAL DEFAULT 11 bl1_scopy │ │ │ │ - 4247: 003b0369 1164 FUNC GLOBAL DEFAULT 11 f_open │ │ │ │ - 4248: 00251409 1388 FUNC GLOBAL DEFAULT 11 slagtm_ │ │ │ │ - 4249: 003eb66d 68 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_cntl_finalize │ │ │ │ - 4250: 0055dafd 908 FUNC GLOBAL DEFAULT 11 FLA_Tevd_n_opt_var1 │ │ │ │ - 4251: 003d69fd 292 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_linear_dist_check │ │ │ │ - 4252: 006939f4 4 OBJECT GLOBAL DEFAULT 20 flash_ttmm_bsize │ │ │ │ - 4253: 003e320d 388 FUNC GLOBAL DEFAULT 11 FLA_Hevdr_check │ │ │ │ - 4254: 0015fe59 3004 FUNC GLOBAL DEFAULT 11 dgeev_ │ │ │ │ - 4255: 003faf95 22 FUNC GLOBAL DEFAULT 11 FLA_Obj_is │ │ │ │ - 4256: 00190edd 1828 FUNC GLOBAL DEFAULT 11 dlags2_ │ │ │ │ - 4257: 00512845 1780 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_unb_var1 │ │ │ │ - 4258: 00512f39 1668 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_unb_var2 │ │ │ │ - 4259: 00423be5 152 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_task │ │ │ │ - 4260: 00512515 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_unb_var3 │ │ │ │ - 4261: 00186b61 20528 FUNC GLOBAL DEFAULT 11 dgesvj_ │ │ │ │ - 4262: 005126ad 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_unb_var4 │ │ │ │ - 4263: 00356629 2668 FUNC GLOBAL DEFAULT 11 zpbtrf_ │ │ │ │ - 4264: 001429bd 1348 FUNC GLOBAL DEFAULT 11 cunbdb1_ │ │ │ │ - 4265: 003b7969 128 FUNC GLOBAL DEFAULT 11 bl1_ddots │ │ │ │ - 4266: 003ebc29 112 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_cntl_finalize │ │ │ │ - 4267: 000aceb1 604 FUNC GLOBAL DEFAULT 11 chbgv_ │ │ │ │ - 4268: 00656d0d 1956 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_lhfc_blk_var1 │ │ │ │ - 4269: 006360e5 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var1 │ │ │ │ - 4270: 0065634d 1136 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_lhfc_blk_var2 │ │ │ │ - 4271: 0063901d 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var2 │ │ │ │ - 4272: 006567bd 1360 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_lhfc_blk_var3 │ │ │ │ - 4273: 003ce925 4 FUNC GLOBAL DEFAULT 11 bl1_sfree │ │ │ │ - 4274: 00519ab9 1756 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_unb_var1 │ │ │ │ - 4275: 00639445 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var3 │ │ │ │ - 4276: 0017c8b1 1304 FUNC GLOBAL DEFAULT 11 dla_gercond_ │ │ │ │ - 4277: 00425361 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_task │ │ │ │ - 4278: 0051a195 1684 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_unb_var2 │ │ │ │ - 4279: 003fc385 130 FUNC GLOBAL DEFAULT 11 FLA_Submatrix_at │ │ │ │ - 4280: 0029b29d 2548 FUNC GLOBAL DEFAULT 11 ssptrf_ │ │ │ │ - 4281: 00519789 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_unb_var3 │ │ │ │ - 4282: 003ed891 136 FUNC GLOBAL DEFAULT 11 FLASH_Trinv_cntl_init │ │ │ │ - 4283: 00639c35 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var6 │ │ │ │ - 4284: 00519921 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_unb_var4 │ │ │ │ - 4285: 00438d4d 840 FUNC GLOBAL DEFAULT 11 FLA_Trsv_internal │ │ │ │ - 4286: 0055e699 408 FUNC GLOBAL DEFAULT 11 FLA_Tevd_find_perfshift_opd │ │ │ │ - 4287: 0063a7ed 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var9 │ │ │ │ - 4288: 001bbcd9 1140 FUNC GLOBAL DEFAULT 11 dlasv2_ │ │ │ │ + 4160: 00487305 1504 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var7 │ │ │ │ + 4161: 004878e5 1500 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var8 │ │ │ │ + 4162: 0011bfa5 2640 FUNC GLOBAL DEFAULT 11 cpstf2_ │ │ │ │ + 4163: 0007aa05 324 FUNC GLOBAL DEFAULT 11 cunglq_check │ │ │ │ + 4164: 004884a9 620 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var9 │ │ │ │ + 4165: 0064dafd 694 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_rn_opt_var1 │ │ │ │ + 4166: 00593029 340 FUNC GLOBAL DEFAULT 11 FLASH_Eig_gest │ │ │ │ + 4167: 003edd31 56 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_flat_copy_of_hier_check │ │ │ │ + 4168: 00280cad 5220 FUNC GLOBAL DEFAULT 11 slasyf_rook_ │ │ │ │ + 4169: 0052142d 1800 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_unb_var1 │ │ │ │ + 4170: 00520d69 1732 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_unb_var2 │ │ │ │ + 4171: 003b7749 244 FUNC GLOBAL DEFAULT 11 bl1_cdot2s │ │ │ │ + 4172: 003f8ac9 70 FUNC GLOBAL DEFAULT 11 FLA_Check_object_length_min │ │ │ │ + 4173: 00520a59 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_unb_var3 │ │ │ │ + 4174: 00520be1 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_unb_var4 │ │ │ │ + 4175: 003bf311 52 FUNC GLOBAL DEFAULT 11 bl1_zgeru_blas │ │ │ │ + 4176: 00533ef5 1724 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opt_var1 │ │ │ │ + 4177: 005328f9 2430 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opt_var2 │ │ │ │ + 4178: 0062f7c1 248 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fc_opd_var1 │ │ │ │ + 4179: 001cdba5 1812 FUNC GLOBAL DEFAULT 11 dormrz_ │ │ │ │ + 4180: 00140169 2920 FUNC GLOBAL DEFAULT 11 ctrevc_ │ │ │ │ + 4181: 0069372c 4 OBJECT GLOBAL DEFAULT 20 flash_syr2k_cntl_ip │ │ │ │ + 4182: 003f5939 100 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_machval │ │ │ │ + 4183: 005280c5 1800 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_unb_var1 │ │ │ │ + 4184: 0036d881 920 FUNC GLOBAL DEFAULT 11 zsytrf_ │ │ │ │ + 4185: 002db741 3876 FUNC GLOBAL DEFAULT 11 zgegv_ │ │ │ │ + 4186: 003cbbf5 524 FUNC GLOBAL DEFAULT 11 bl1_daxpyv2bdotaxpy │ │ │ │ + 4187: 003f012d 104 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_max_dim │ │ │ │ + 4188: 005287cd 1696 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_unb_var2 │ │ │ │ + 4189: 003b68a5 28 FUNC GLOBAL DEFAULT 11 bl1_daxpyv │ │ │ │ + 4190: 00527db5 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_unb_var3 │ │ │ │ + 4191: 00527f3d 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_unb_var4 │ │ │ │ + 4192: 003ad05d 8 FUNC GLOBAL DEFAULT 11 d_asin │ │ │ │ + 4193: 00143f85 2648 FUNC GLOBAL DEFAULT 11 ctrttf_ │ │ │ │ + 4194: 003cd8c1 10 FUNC GLOBAL DEFAULT 11 bl1_iallocm │ │ │ │ + 4195: 0006adad 316 FUNC GLOBAL DEFAULT 11 zhegst_ │ │ │ │ + 4196: 00693818 4 OBJECT GLOBAL DEFAULT 20 fla_lu_piv_cntl_leaf │ │ │ │ + 4197: 005645a5 844 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_blk_var1 │ │ │ │ + 4198: 00499291 636 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var10 │ │ │ │ + 4199: 005648f1 860 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_blk_var2 │ │ │ │ + 4200: 000db7b9 1576 FUNC GLOBAL DEFAULT 11 claed0_ │ │ │ │ + 4201: 00564c4d 1048 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_blk_var3 │ │ │ │ + 4202: 00200ec5 1588 FUNC GLOBAL DEFAULT 11 dtrexc_ │ │ │ │ + 4203: 003b96ad 308 FUNC GLOBAL DEFAULT 11 bl1_cscalm │ │ │ │ + 4204: 00565065 1048 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_blk_var4 │ │ │ │ + 4205: 0066c1fd 1932 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbr_blk_var1 │ │ │ │ + 4206: 0066bf7d 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbr_blk_var2 │ │ │ │ + 4207: 001db81d 264 FUNC GLOBAL DEFAULT 11 dspsv_ │ │ │ │ + 4208: 0066d471 2156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbr_blk_var3 │ │ │ │ + 4209: 003eab91 96 FUNC GLOBAL DEFAULT 11 FLASH_Herk_cntl_finalize │ │ │ │ + 4210: 00289efd 544 FUNC GLOBAL DEFAULT 11 spbtrs_ │ │ │ │ + 4211: 002e7c89 2856 FUNC GLOBAL DEFAULT 11 zggev_ │ │ │ │ + 4212: 003cd905 6 FUNC GLOBAL DEFAULT 11 bl1_iallocv │ │ │ │ + 4213: 0042511d 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_task │ │ │ │ + 4214: 0044da5d 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_unb_var1 │ │ │ │ + 4215: 000e0899 5588 FUNC GLOBAL DEFAULT 11 clahef_ │ │ │ │ + 4216: 0044dd09 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_unb_var2 │ │ │ │ + 4217: 0056a0c1 844 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_blk_var1 │ │ │ │ + 4218: 003dccf5 236 FUNC GLOBAL DEFAULT 11 FLA_Gemm_internal_check │ │ │ │ + 4219: 00314ea1 1384 FUNC GLOBAL DEFAULT 11 zla_gercond_c_ │ │ │ │ + 4220: 0044e9f9 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_unb_var3 │ │ │ │ + 4221: 003d8db5 336 FUNC GLOBAL DEFAULT 11 FLA_Wilkshift_tridiag_check │ │ │ │ + 4222: 000d0aa9 1464 FUNC GLOBAL DEFAULT 11 cla_gbrcond_x_ │ │ │ │ + 4223: 0056a40d 860 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_blk_var2 │ │ │ │ + 4224: 0044dfb5 688 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_unb_var4 │ │ │ │ + 4225: 0056a769 1048 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_blk_var3 │ │ │ │ + 4226: 003fdb7d 32 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_parallel_time │ │ │ │ + 4227: 003bb0dd 168 FUNC GLOBAL DEFAULT 11 bl1_cscalv │ │ │ │ + 4228: 003e92fd 116 FUNC GLOBAL DEFAULT 11 FLASH_Scalr_cntl_init │ │ │ │ + 4229: 00540ce9 444 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opz_var1 │ │ │ │ + 4230: 000ab015 1164 FUNC GLOBAL DEFAULT 11 cgttrf_ │ │ │ │ + 4231: 0056ab81 1044 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_blk_var4 │ │ │ │ + 4232: 00541485 380 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opz_var2 │ │ │ │ + 4233: 0044e4e9 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_unb_var5 │ │ │ │ + 4234: 001aee99 792 FUNC GLOBAL DEFAULT 11 dlartgp_ │ │ │ │ + 4235: 0044e265 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_unb_var6 │ │ │ │ + 4236: 00541c71 428 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opz_var3 │ │ │ │ + 4237: 005434e5 364 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opz_var4 │ │ │ │ + 4238: 00420a21 1536 FUNC GLOBAL DEFAULT 11 FLA_Symm_external │ │ │ │ + 4239: 005425f1 204 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opz_var5 │ │ │ │ + 4240: 00673859 1932 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfr_blk_var1 │ │ │ │ + 4241: 0067484d 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfr_blk_var2 │ │ │ │ + 4242: 00693788 4 OBJECT GLOBAL DEFAULT 20 fla_apqut_var2_bsize │ │ │ │ + 4243: 00675125 2156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfr_blk_var3 │ │ │ │ + 4244: 005e1439 76 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_ofu_var2 │ │ │ │ + 4245: 005dfe7d 180 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_ofu_var3 │ │ │ │ + 4246: 003b75a1 38 FUNC GLOBAL DEFAULT 11 bl1_scopy │ │ │ │ + 4247: 003b03ad 1164 FUNC GLOBAL DEFAULT 11 f_open │ │ │ │ + 4248: 00251411 1388 FUNC GLOBAL DEFAULT 11 slagtm_ │ │ │ │ + 4249: 003ebc9d 68 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_cntl_finalize │ │ │ │ + 4250: 0055e31d 908 FUNC GLOBAL DEFAULT 11 FLA_Tevd_n_opt_var1 │ │ │ │ + 4251: 003d6969 292 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_linear_dist_check │ │ │ │ + 4252: 006939c4 4 OBJECT GLOBAL DEFAULT 20 flash_ttmm_bsize │ │ │ │ + 4253: 003e3255 388 FUNC GLOBAL DEFAULT 11 FLA_Hevdr_check │ │ │ │ + 4254: 0015f159 3004 FUNC GLOBAL DEFAULT 11 dgeev_ │ │ │ │ + 4255: 003fafdd 22 FUNC GLOBAL DEFAULT 11 FLA_Obj_is │ │ │ │ + 4256: 00192df1 1828 FUNC GLOBAL DEFAULT 11 dlags2_ │ │ │ │ + 4257: 00512f05 1780 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_unb_var1 │ │ │ │ + 4258: 005126e9 1668 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_unb_var2 │ │ │ │ + 4259: 00423ec1 152 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_task │ │ │ │ + 4260: 00512551 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_unb_var3 │ │ │ │ + 4261: 001847e9 20528 FUNC GLOBAL DEFAULT 11 dgesvj_ │ │ │ │ + 4262: 00512d6d 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_unb_var4 │ │ │ │ + 4263: 0035b6f9 2668 FUNC GLOBAL DEFAULT 11 zpbtrf_ │ │ │ │ + 4264: 001449dd 1348 FUNC GLOBAL DEFAULT 11 cunbdb1_ │ │ │ │ + 4265: 003b79b1 128 FUNC GLOBAL DEFAULT 11 bl1_ddots │ │ │ │ + 4266: 003ebb6d 112 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_cntl_finalize │ │ │ │ + 4267: 000b0969 604 FUNC GLOBAL DEFAULT 11 chbgv_ │ │ │ │ + 4268: 00656521 1956 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_lhfc_blk_var1 │ │ │ │ + 4269: 00637819 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var1 │ │ │ │ + 4270: 006560b1 1136 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_lhfc_blk_var2 │ │ │ │ + 4271: 00639845 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var2 │ │ │ │ + 4272: 00656f99 1360 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_lhfc_blk_var3 │ │ │ │ + 4273: 003ce96d 4 FUNC GLOBAL DEFAULT 11 bl1_sfree │ │ │ │ + 4274: 005197c5 1756 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_unb_var1 │ │ │ │ + 4275: 0063941d 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var3 │ │ │ │ + 4276: 0017c7e9 1304 FUNC GLOBAL DEFAULT 11 dla_gercond_ │ │ │ │ + 4277: 00425985 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_task │ │ │ │ + 4278: 0051a039 1684 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_unb_var2 │ │ │ │ + 4279: 003fc3cd 130 FUNC GLOBAL DEFAULT 11 FLA_Submatrix_at │ │ │ │ + 4280: 0029ba7d 2548 FUNC GLOBAL DEFAULT 11 ssptrf_ │ │ │ │ + 4281: 0051a6cd 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_unb_var3 │ │ │ │ + 4282: 003ed8d9 136 FUNC GLOBAL DEFAULT 11 FLASH_Trinv_cntl_init │ │ │ │ + 4283: 0063a035 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var6 │ │ │ │ + 4284: 00519ea1 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_unb_var4 │ │ │ │ + 4285: 00438d95 840 FUNC GLOBAL DEFAULT 11 FLA_Trsv_internal │ │ │ │ + 4286: 0055e921 408 FUNC GLOBAL DEFAULT 11 FLA_Tevd_find_perfshift_opd │ │ │ │ + 4287: 0063a45d 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var9 │ │ │ │ + 4288: 001bbd01 1140 FUNC GLOBAL DEFAULT 11 dlasv2_ │ │ │ │ 4289: 0006e001 212 FUNC GLOBAL DEFAULT 11 slauum_ │ │ │ │ - 4290: 001ea181 1920 FUNC GLOBAL DEFAULT 11 dsyrfs_ │ │ │ │ - 4291: 00654c5d 1496 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lnfc_blk_var1 │ │ │ │ - 4292: 0007a549 324 FUNC GLOBAL DEFAULT 11 ctrtri_check │ │ │ │ - 4293: 0065492d 816 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lnfc_blk_var2 │ │ │ │ - 4294: 00655235 880 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lnfc_blk_var3 │ │ │ │ - 4295: 006938cc 4 OBJECT GLOBAL DEFAULT 20 fla_uddateut_cntl_unb │ │ │ │ - 4296: 00130409 468 FUNC GLOBAL DEFAULT 11 ctgexc_ │ │ │ │ - 4297: 0038e5a9 6164 FUNC GLOBAL DEFAULT 11 zunbdb_ │ │ │ │ - 4298: 00562739 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opz_var1 │ │ │ │ - 4299: 0042878d 428 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_macro_task │ │ │ │ - 4300: 00562b81 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opz_var2 │ │ │ │ - 4301: 003c1001 208 FUNC GLOBAL DEFAULT 11 bl1_dtrmvsx │ │ │ │ - 4302: 005630e9 296 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opz_var3 │ │ │ │ - 4303: 004264f5 86 FUNC GLOBAL DEFAULT 11 FLA_Hess_unb_ext │ │ │ │ - 4304: 004091dd 192 FUNC GLOBAL DEFAULT 11 FLA_Mach_params_opd │ │ │ │ - 4305: 005636a5 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opz_var4 │ │ │ │ - 4306: 003f81bd 138 FUNC GLOBAL DEFAULT 11 FLA_Obj_copy_view │ │ │ │ - 4307: 0055e671 40 FUNC GLOBAL DEFAULT 11 FLA_Tevd_find_perfshift_ops │ │ │ │ - 4308: 00077d19 308 FUNC GLOBAL DEFAULT 11 cgeqrf_check │ │ │ │ - 4309: 00693714 4 OBJECT GLOBAL DEFAULT 20 flash_her2k_bsize │ │ │ │ - 4310: 002572b5 3588 FUNC GLOBAL DEFAULT 11 slahqr_ │ │ │ │ - 4311: 0033fc19 82 FUNC GLOBAL DEFAULT 11 zlascl2_ │ │ │ │ - 4312: 001c9c2d 1264 FUNC GLOBAL DEFAULT 11 dorgql_ │ │ │ │ - 4313: 0066f0fd 2212 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfr_blk_var1 │ │ │ │ - 4314: 0066f9a1 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfr_blk_var2 │ │ │ │ - 4315: 00693694 4 OBJECT GLOBAL DEFAULT 20 fla_trsm_var3_bsize │ │ │ │ - 4316: 0067074d 2360 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfr_blk_var3 │ │ │ │ - 4317: 003d4da1 100 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_conf_to_check │ │ │ │ - 4318: 0069381c 4 OBJECT GLOBAL DEFAULT 20 fla_lqut_var1_bsize_leaf │ │ │ │ - 4319: 002eed05 604 FUNC GLOBAL DEFAULT 11 zhbgv_ │ │ │ │ - 4320: 00424091 130 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_task │ │ │ │ - 4321: 00568261 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opz_var1 │ │ │ │ - 4322: 005686a9 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opz_var2 │ │ │ │ - 4323: 00568c11 296 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opz_var3 │ │ │ │ - 4324: 00143ec1 1552 FUNC GLOBAL DEFAULT 11 cunbdb2_ │ │ │ │ - 4325: 005691c1 280 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opz_var4 │ │ │ │ - 4326: 003e9d5d 216 FUNC GLOBAL DEFAULT 11 FLA_Herk_cntl_init │ │ │ │ - 4327: 002734c1 400 FUNC GLOBAL DEFAULT 11 slasdt_ │ │ │ │ - 4328: 003e8cad 48 FUNC GLOBAL DEFAULT 11 FLA_Scal_cntl_init │ │ │ │ - 4329: 003cddc1 6 FUNC GLOBAL DEFAULT 11 bl1_s1h │ │ │ │ - 4330: 001275ad 2192 FUNC GLOBAL DEFAULT 11 csyconv_ │ │ │ │ - 4331: 0016dff1 636 FUNC GLOBAL DEFAULT 11 dggqrf_ │ │ │ │ - 4332: 00693748 4 OBJECT GLOBAL DEFAULT 20 flash_symm_cntl_bp │ │ │ │ - 4333: 003bf899 52 FUNC GLOBAL DEFAULT 11 bl1_cgeru_blas │ │ │ │ - 4334: 00409121 188 FUNC GLOBAL DEFAULT 11 FLA_Mach_params_ops │ │ │ │ - 4335: 0016e271 4296 FUNC GLOBAL DEFAULT 11 dggevx_ │ │ │ │ - 4336: 001d0479 964 FUNC GLOBAL DEFAULT 11 dpocon_ │ │ │ │ - 4337: 003cf84d 616 FUNC GLOBAL DEFAULT 11 bl1_zewinvscalv │ │ │ │ - 4338: 00137e15 3262 FUNC GLOBAL DEFAULT 11 ctgsja_ │ │ │ │ - 4339: 0063004d 244 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fc_opz_var1 │ │ │ │ - 4340: 000a0c85 516 FUNC GLOBAL DEFAULT 11 cgeqrt_ │ │ │ │ - 4341: 003e8cdd 24 FUNC GLOBAL DEFAULT 11 FLA_Scal_cntl_finalize │ │ │ │ - 4342: 00419a49 96 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_t_task │ │ │ │ - 4343: 003cf7c9 130 FUNC GLOBAL DEFAULT 11 bl1_zdewinvscalv │ │ │ │ - 4344: 003fac1d 74 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_single_precision │ │ │ │ - 4345: 00693908 4 OBJECT GLOBAL DEFAULT 20 flash_apqudut_var3_bsize │ │ │ │ - 4346: 003b09a9 88 FUNC GLOBAL DEFAULT 11 x_wSL │ │ │ │ - 4347: 003e4cf1 388 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_solve_check │ │ │ │ - 4348: 00259c11 1332 FUNC GLOBAL DEFAULT 11 slansb_ │ │ │ │ - 4349: 003bbb75 318 FUNC GLOBAL DEFAULT 11 bl1_zswapmt │ │ │ │ - 4350: 003b68f9 128 FUNC GLOBAL DEFAULT 11 bl1_zaxpyv │ │ │ │ - 4351: 00425439 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_task │ │ │ │ - 4352: 001af5b5 512 FUNC GLOBAL DEFAULT 11 dlarz_ │ │ │ │ - 4353: 00690ab8 4 OBJECT GLOBAL DEFAULT 20 f__external │ │ │ │ - 4354: 003bc765 270 FUNC GLOBAL DEFAULT 11 bl1_zscopymr │ │ │ │ - 4355: 003bd389 388 FUNC GLOBAL DEFAULT 11 bl1_dcopymrt │ │ │ │ - 4356: 001cfcd1 1960 FUNC GLOBAL DEFAULT 11 dpbrfs_ │ │ │ │ - 4357: 003fa491 180 FUNC GLOBAL DEFAULT 11 FLA_Clock_helper │ │ │ │ - 4358: 0026e1e5 68 FUNC GLOBAL DEFAULT 11 slascl2_ │ │ │ │ - 4359: 003bacc5 266 FUNC GLOBAL DEFAULT 11 bl1_zscopymt │ │ │ │ - 4360: 0036e109 3032 FUNC GLOBAL DEFAULT 11 zsytri_ │ │ │ │ - 4361: 005c5985 412 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opc_var1 │ │ │ │ - 4362: 005c7cd1 1360 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opc_var2 │ │ │ │ - 4363: 001cf23d 500 FUNC GLOBAL DEFAULT 11 dpftrs_ │ │ │ │ - 4364: 00566091 696 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_unb_var1 │ │ │ │ - 4365: 005cdaf5 2020 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opc_var3 │ │ │ │ - 4366: 005d22bd 2180 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opc_var4 │ │ │ │ - 4367: 001eb249 2392 FUNC GLOBAL DEFAULT 11 dsytf2_ │ │ │ │ - 4368: 00566349 692 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_unb_var2 │ │ │ │ - 4369: 001739e1 1552 FUNC GLOBAL DEFAULT 11 dhseqr_ │ │ │ │ - 4370: 003f7529 130 FUNC GLOBAL DEFAULT 11 FLA_Check_adjacent_objects_1x2 │ │ │ │ - 4371: 00566b3d 720 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_unb_var3 │ │ │ │ - 4372: 005cf651 1172 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opc_var5 │ │ │ │ - 4373: 001edd8d 1536 FUNC GLOBAL DEFAULT 11 dsytrs2_ │ │ │ │ - 4374: 00597ae1 304 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest │ │ │ │ - 4375: 003ac2bd 920 FUNC GLOBAL DEFAULT 11 zunmtr_fla │ │ │ │ - 4376: 00566e0d 832 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_unb_var4 │ │ │ │ - 4377: 003b0ca9 38 FUNC GLOBAL DEFAULT 11 bl1_damax │ │ │ │ - 4378: 003c5029 560 FUNC GLOBAL DEFAULT 11 bl1_dtrmm │ │ │ │ - 4379: 00654045 1408 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lhfc_blk_var1 │ │ │ │ - 4380: 00653d1d 808 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lhfc_blk_var2 │ │ │ │ - 4381: 003ad111 12 FUNC GLOBAL DEFAULT 11 r_cos │ │ │ │ - 4382: 0011abb1 2448 FUNC GLOBAL DEFAULT 11 cpprfs_ │ │ │ │ - 4383: 00144f29 1508 FUNC GLOBAL DEFAULT 11 cunbdb3_ │ │ │ │ - 4384: 006545c5 872 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lhfc_blk_var3 │ │ │ │ - 4385: 00423f89 130 FUNC GLOBAL DEFAULT 11 FLA_Herk_task │ │ │ │ + 4290: 001e9a91 1920 FUNC GLOBAL DEFAULT 11 dsyrfs_ │ │ │ │ + 4291: 00655005 1496 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lnfc_blk_var1 │ │ │ │ + 4292: 0007a48d 324 FUNC GLOBAL DEFAULT 11 ctrtri_check │ │ │ │ + 4293: 00654965 816 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lnfc_blk_var2 │ │ │ │ + 4294: 00654c95 880 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lnfc_blk_var3 │ │ │ │ + 4295: 00693890 4 OBJECT GLOBAL DEFAULT 20 fla_uddateut_cntl_unb │ │ │ │ + 4296: 00130b21 468 FUNC GLOBAL DEFAULT 11 ctgexc_ │ │ │ │ + 4297: 0038f4e1 6164 FUNC GLOBAL DEFAULT 11 zunbdb_ │ │ │ │ + 4298: 00562775 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opz_var1 │ │ │ │ + 4299: 004287d5 428 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_macro_task │ │ │ │ + 4300: 00562bbd 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opz_var2 │ │ │ │ + 4301: 003c0b55 208 FUNC GLOBAL DEFAULT 11 bl1_dtrmvsx │ │ │ │ + 4302: 0056340d 296 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opz_var3 │ │ │ │ + 4303: 0042653d 86 FUNC GLOBAL DEFAULT 11 FLA_Hess_unb_ext │ │ │ │ + 4304: 0040a0c5 192 FUNC GLOBAL DEFAULT 11 FLA_Mach_params_opd │ │ │ │ + 4305: 005639c9 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opz_var4 │ │ │ │ + 4306: 003f8fa5 138 FUNC GLOBAL DEFAULT 11 FLA_Obj_copy_view │ │ │ │ + 4307: 0055e8f9 40 FUNC GLOBAL DEFAULT 11 FLA_Tevd_find_perfshift_ops │ │ │ │ + 4308: 00077d1d 308 FUNC GLOBAL DEFAULT 11 cgeqrf_check │ │ │ │ + 4309: 006936e4 4 OBJECT GLOBAL DEFAULT 20 flash_her2k_bsize │ │ │ │ + 4310: 0025691d 3588 FUNC GLOBAL DEFAULT 11 slahqr_ │ │ │ │ + 4311: 00340281 82 FUNC GLOBAL DEFAULT 11 zlascl2_ │ │ │ │ + 4312: 001c9c45 1264 FUNC GLOBAL DEFAULT 11 dorgql_ │ │ │ │ + 4313: 00670819 2212 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfr_blk_var1 │ │ │ │ + 4314: 0066df5d 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfr_blk_var2 │ │ │ │ + 4315: 00693664 4 OBJECT GLOBAL DEFAULT 20 fla_trsm_var3_bsize │ │ │ │ + 4316: 0066f3b5 2360 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfr_blk_var3 │ │ │ │ + 4317: 003d4d69 100 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_conf_to_check │ │ │ │ + 4318: 006937cc 4 OBJECT GLOBAL DEFAULT 20 fla_lqut_var1_bsize_leaf │ │ │ │ + 4319: 002eed29 604 FUNC GLOBAL DEFAULT 11 zhbgv_ │ │ │ │ + 4320: 00423381 130 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_task │ │ │ │ + 4321: 005689d1 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opz_var1 │ │ │ │ + 4322: 00567e85 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opz_var2 │ │ │ │ + 4323: 0056922d 296 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opz_var3 │ │ │ │ + 4324: 00143975 1552 FUNC GLOBAL DEFAULT 11 cunbdb2_ │ │ │ │ + 4325: 005697dd 280 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opz_var4 │ │ │ │ + 4326: 003e9c55 216 FUNC GLOBAL DEFAULT 11 FLA_Herk_cntl_init │ │ │ │ + 4327: 00275c11 400 FUNC GLOBAL DEFAULT 11 slasdt_ │ │ │ │ + 4328: 003e8c5d 48 FUNC GLOBAL DEFAULT 11 FLA_Scal_cntl_init │ │ │ │ + 4329: 003cdf49 6 FUNC GLOBAL DEFAULT 11 bl1_s1h │ │ │ │ + 4330: 00125951 2192 FUNC GLOBAL DEFAULT 11 csyconv_ │ │ │ │ + 4331: 00170e99 636 FUNC GLOBAL DEFAULT 11 dggqrf_ │ │ │ │ + 4332: 00693718 4 OBJECT GLOBAL DEFAULT 20 flash_symm_cntl_bp │ │ │ │ + 4333: 003bf159 52 FUNC GLOBAL DEFAULT 11 bl1_cgeru_blas │ │ │ │ + 4334: 0040a009 188 FUNC GLOBAL DEFAULT 11 FLA_Mach_params_ops │ │ │ │ + 4335: 0016dff9 4296 FUNC GLOBAL DEFAULT 11 dggevx_ │ │ │ │ + 4336: 001d0495 964 FUNC GLOBAL DEFAULT 11 dpocon_ │ │ │ │ + 4337: 003d056d 616 FUNC GLOBAL DEFAULT 11 bl1_zewinvscalv │ │ │ │ + 4338: 00137471 3262 FUNC GLOBAL DEFAULT 11 ctgsja_ │ │ │ │ + 4339: 0062f9ad 244 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fc_opz_var1 │ │ │ │ + 4340: 0009f5f1 516 FUNC GLOBAL DEFAULT 11 cgeqrt_ │ │ │ │ + 4341: 003e8c8d 24 FUNC GLOBAL DEFAULT 11 FLA_Scal_cntl_finalize │ │ │ │ + 4342: 00419bcd 96 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_t_task │ │ │ │ + 4343: 003d04e9 130 FUNC GLOBAL DEFAULT 11 bl1_zdewinvscalv │ │ │ │ + 4344: 003fac65 74 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_single_precision │ │ │ │ + 4345: 006938c8 4 OBJECT GLOBAL DEFAULT 20 flash_apqudut_var3_bsize │ │ │ │ + 4346: 003b0901 88 FUNC GLOBAL DEFAULT 11 x_wSL │ │ │ │ + 4347: 003e4d39 388 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_solve_check │ │ │ │ + 4348: 00259c21 1332 FUNC GLOBAL DEFAULT 11 slansb_ │ │ │ │ + 4349: 003bd01d 318 FUNC GLOBAL DEFAULT 11 bl1_zswapmt │ │ │ │ + 4350: 003b6941 128 FUNC GLOBAL DEFAULT 11 bl1_zaxpyv │ │ │ │ + 4351: 00425a5d 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_task │ │ │ │ + 4352: 001b0811 512 FUNC GLOBAL DEFAULT 11 dlarz_ │ │ │ │ + 4353: 00690a88 4 OBJECT GLOBAL DEFAULT 20 f__external │ │ │ │ + 4354: 003bc235 270 FUNC GLOBAL DEFAULT 11 bl1_zscopymr │ │ │ │ + 4355: 003bd791 388 FUNC GLOBAL DEFAULT 11 bl1_dcopymrt │ │ │ │ + 4356: 001ceb29 1960 FUNC GLOBAL DEFAULT 11 dpbrfs_ │ │ │ │ + 4357: 003fa191 180 FUNC GLOBAL DEFAULT 11 FLA_Clock_helper │ │ │ │ + 4358: 0026dd91 68 FUNC GLOBAL DEFAULT 11 slascl2_ │ │ │ │ + 4359: 003ba58d 266 FUNC GLOBAL DEFAULT 11 bl1_zscopymt │ │ │ │ + 4360: 0036e149 3032 FUNC GLOBAL DEFAULT 11 zsytri_ │ │ │ │ + 4361: 005c59bd 412 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opc_var1 │ │ │ │ + 4362: 005c9995 1360 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opc_var2 │ │ │ │ + 4363: 001d02a1 500 FUNC GLOBAL DEFAULT 11 dpftrs_ │ │ │ │ + 4364: 00565bed 696 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_unb_var1 │ │ │ │ + 4365: 005cf295 2020 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opc_var3 │ │ │ │ + 4366: 005d221d 2180 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opc_var4 │ │ │ │ + 4367: 001eb269 2392 FUNC GLOBAL DEFAULT 11 dsytf2_ │ │ │ │ + 4368: 005663e5 692 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_unb_var2 │ │ │ │ + 4369: 001739f1 1552 FUNC GLOBAL DEFAULT 11 dhseqr_ │ │ │ │ + 4370: 003f8311 130 FUNC GLOBAL DEFAULT 11 FLA_Check_adjacent_objects_1x2 │ │ │ │ + 4371: 00566b79 720 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_unb_var3 │ │ │ │ + 4372: 005caff1 1172 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opc_var5 │ │ │ │ + 4373: 001eda69 1536 FUNC GLOBAL DEFAULT 11 dsytrs2_ │ │ │ │ + 4374: 0059701d 304 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest │ │ │ │ + 4375: 003ac241 920 FUNC GLOBAL DEFAULT 11 zunmtr_fla │ │ │ │ + 4376: 00566e49 832 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_unb_var4 │ │ │ │ + 4377: 003b0c01 38 FUNC GLOBAL DEFAULT 11 bl1_damax │ │ │ │ + 4378: 003c5071 560 FUNC GLOBAL DEFAULT 11 bl1_dtrmm │ │ │ │ + 4379: 00653bc1 1408 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lhfc_blk_var1 │ │ │ │ + 4380: 0065463d 808 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lhfc_blk_var2 │ │ │ │ + 4381: 003ad151 12 FUNC GLOBAL DEFAULT 11 r_cos │ │ │ │ + 4382: 0011abad 2448 FUNC GLOBAL DEFAULT 11 cpprfs_ │ │ │ │ + 4383: 00144f21 1508 FUNC GLOBAL DEFAULT 11 cunbdb3_ │ │ │ │ + 4384: 006542d5 872 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lhfc_blk_var3 │ │ │ │ + 4385: 00423279 130 FUNC GLOBAL DEFAULT 11 FLA_Herk_task │ │ │ │ 4386: 00068bb9 444 FUNC GLOBAL DEFAULT 11 dgeqrfp_ │ │ │ │ - 4387: 00465465 1532 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var1 │ │ │ │ - 4388: 00465a61 1556 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var2 │ │ │ │ - 4389: 0056b6b9 700 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_unb_var1 │ │ │ │ - 4390: 00466075 1556 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var3 │ │ │ │ - 4391: 0011b76d 504 FUNC GLOBAL DEFAULT 11 cpttrs_ │ │ │ │ - 4392: 0056b975 692 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_unb_var2 │ │ │ │ - 4393: 00466689 1548 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var4 │ │ │ │ - 4394: 0056c69d 728 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_unb_var3 │ │ │ │ - 4395: 00466f41 1540 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var5 │ │ │ │ - 4396: 00467545 1544 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var6 │ │ │ │ - 4397: 003c1d41 206 FUNC GLOBAL DEFAULT 11 bl1_dtrmv │ │ │ │ - 4398: 001b9865 332 FUNC GLOBAL DEFAULT 11 dlaset_ │ │ │ │ - 4399: 0056c975 844 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_unb_var4 │ │ │ │ - 4400: 003d2c69 86 FUNC GLOBAL DEFAULT 11 bl1_zdshiftdiag │ │ │ │ - 4401: 003edfc9 96 FUNC GLOBAL DEFAULT 11 FLASH_LU_find_zero_on_diagonal_check │ │ │ │ - 4402: 00467b4d 1528 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var7 │ │ │ │ - 4403: 0015b101 996 FUNC GLOBAL DEFAULT 11 dgeequ_ │ │ │ │ - 4404: 00468145 1560 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var8 │ │ │ │ - 4405: 00466c95 684 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var9 │ │ │ │ - 4406: 00690a90 4 OBJECT GLOBAL DEFAULT 20 f__cf │ │ │ │ - 4407: 005d919d 126 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_realify_subdiagonal │ │ │ │ - 4408: 001ae219 448 FUNC GLOBAL DEFAULT 11 dlartgs_ │ │ │ │ - 4409: 00693774 4 OBJECT GLOBAL DEFAULT 20 flash_syrk_cntl_blas │ │ │ │ - 4410: 003fc0c1 708 FUNC GLOBAL DEFAULT 11 FLA_Obj_le │ │ │ │ - 4411: 00530d21 672 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_francis_v_opt_var1 │ │ │ │ - 4412: 003eb3b5 164 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_cntl_init │ │ │ │ - 4413: 003d4569 336 FUNC GLOBAL DEFAULT 11 FLA_Cont_with_3x3_to_2x2_check │ │ │ │ - 4414: 003bde29 4 FUNC GLOBAL DEFAULT 11 bl1_ddcopymrt │ │ │ │ - 4415: 00254c85 206 FUNC GLOBAL DEFAULT 11 slamrg_ │ │ │ │ - 4416: 00153835 624 FUNC GLOBAL DEFAULT 11 cupgtr_ │ │ │ │ - 4417: 0007afb1 360 FUNC GLOBAL DEFAULT 11 cunml2_check │ │ │ │ - 4418: 00132dcd 7944 FUNC GLOBAL DEFAULT 11 ctfsm_ │ │ │ │ - 4419: 00693754 4 OBJECT GLOBAL DEFAULT 20 flash_syr2k_cntl_mm │ │ │ │ - 4420: 005c5b21 420 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opz_var1 │ │ │ │ - 4421: 00692184 4 OBJECT GLOBAL DEFAULT 20 f__cp │ │ │ │ - 4422: 005c8221 1388 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opz_var2 │ │ │ │ - 4423: 000b2929 1712 FUNC GLOBAL DEFAULT 11 chbgvx_ │ │ │ │ - 4424: 005ce2d9 2008 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opz_var3 │ │ │ │ - 4425: 005d2b41 2168 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opz_var4 │ │ │ │ - 4426: 0019ee79 2668 FUNC GLOBAL DEFAULT 11 dlantb_ │ │ │ │ - 4427: 005cfae5 1172 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opz_var5 │ │ │ │ - 4428: 006935c4 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_pm_ip_bb │ │ │ │ - 4429: 003fbdfd 708 FUNC GLOBAL DEFAULT 11 FLA_Obj_lt │ │ │ │ - 4430: 00621f01 2748 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var1 │ │ │ │ - 4431: 00627745 3012 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var2 │ │ │ │ + 4387: 004654a1 1532 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var1 │ │ │ │ + 4388: 00465a9d 1556 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var2 │ │ │ │ + 4389: 0056b6f5 700 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_unb_var1 │ │ │ │ + 4390: 004660b1 1556 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var3 │ │ │ │ + 4391: 0011b9ad 504 FUNC GLOBAL DEFAULT 11 cpttrs_ │ │ │ │ + 4392: 0056ca49 692 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_unb_var2 │ │ │ │ + 4393: 00466cc9 1548 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var4 │ │ │ │ + 4394: 0056b9b1 728 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_unb_var3 │ │ │ │ + 4395: 004666c5 1540 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var5 │ │ │ │ + 4396: 00467581 1544 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var6 │ │ │ │ + 4397: 003c1d89 206 FUNC GLOBAL DEFAULT 11 bl1_dtrmv │ │ │ │ + 4398: 001b9c45 332 FUNC GLOBAL DEFAULT 11 dlaset_ │ │ │ │ + 4399: 0056c159 844 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_unb_var4 │ │ │ │ + 4400: 003d393d 86 FUNC GLOBAL DEFAULT 11 bl1_zdshiftdiag │ │ │ │ + 4401: 003ee011 96 FUNC GLOBAL DEFAULT 11 FLASH_LU_find_zero_on_diagonal_check │ │ │ │ + 4402: 00468719 1528 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var7 │ │ │ │ + 4403: 0015be39 996 FUNC GLOBAL DEFAULT 11 dgeequ_ │ │ │ │ + 4404: 00467b89 1560 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var8 │ │ │ │ + 4405: 004672d5 684 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var9 │ │ │ │ + 4406: 00690a60 4 OBJECT GLOBAL DEFAULT 20 f__cf │ │ │ │ + 4407: 005d8b95 126 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_realify_subdiagonal │ │ │ │ + 4408: 001af1b1 448 FUNC GLOBAL DEFAULT 11 dlartgs_ │ │ │ │ + 4409: 00693744 4 OBJECT GLOBAL DEFAULT 20 flash_syrk_cntl_blas │ │ │ │ + 4410: 003fc109 708 FUNC GLOBAL DEFAULT 11 FLA_Obj_le │ │ │ │ + 4411: 00530f69 672 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_francis_v_opt_var1 │ │ │ │ + 4412: 003eb3fd 164 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_cntl_init │ │ │ │ + 4413: 003d45b1 336 FUNC GLOBAL DEFAULT 11 FLA_Cont_with_3x3_to_2x2_check │ │ │ │ + 4414: 003be231 4 FUNC GLOBAL DEFAULT 11 bl1_ddcopymrt │ │ │ │ + 4415: 00254fdd 206 FUNC GLOBAL DEFAULT 11 slamrg_ │ │ │ │ + 4416: 0015382d 624 FUNC GLOBAL DEFAULT 11 cupgtr_ │ │ │ │ + 4417: 0007afb5 360 FUNC GLOBAL DEFAULT 11 cunml2_check │ │ │ │ + 4418: 00132dc5 7944 FUNC GLOBAL DEFAULT 11 ctfsm_ │ │ │ │ + 4419: 00693724 4 OBJECT GLOBAL DEFAULT 20 flash_syr2k_cntl_mm │ │ │ │ + 4420: 005c5b59 420 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opz_var1 │ │ │ │ + 4421: 00692154 4 OBJECT GLOBAL DEFAULT 20 f__cp │ │ │ │ + 4422: 005c9ee5 1388 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opz_var2 │ │ │ │ + 4423: 000b3855 1712 FUNC GLOBAL DEFAULT 11 chbgvx_ │ │ │ │ + 4424: 005cfa79 2008 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opz_var3 │ │ │ │ + 4425: 005d2aa1 2168 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opz_var4 │ │ │ │ + 4426: 0019e559 2668 FUNC GLOBAL DEFAULT 11 dlantb_ │ │ │ │ + 4427: 005cb485 1172 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opz_var5 │ │ │ │ + 4428: 00693594 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_pm_ip_bb │ │ │ │ + 4429: 003fbe45 708 FUNC GLOBAL DEFAULT 11 FLA_Obj_lt │ │ │ │ + 4430: 00621f3d 2748 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var1 │ │ │ │ + 4431: 0062838d 3012 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var2 │ │ │ │ 4432: 00084559 428 FUNC GLOBAL DEFAULT 11 sorgtr_check │ │ │ │ - 4433: 00628309 3084 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var3 │ │ │ │ - 4434: 00292be9 1688 FUNC GLOBAL DEFAULT 11 sptrfs_ │ │ │ │ - 4435: 00400cbd 160 FUNC GLOBAL DEFAULT 11 FLASH_Queue_exec_parallel │ │ │ │ - 4436: 00628f15 3136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var4 │ │ │ │ - 4437: 00629b55 3084 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var5 │ │ │ │ - 4438: 0011bba9 500 FUNC GLOBAL DEFAULT 11 crot_ │ │ │ │ - 4439: 0062a761 3444 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var6 │ │ │ │ - 4440: 0062b4d5 3424 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var7 │ │ │ │ - 4441: 003fd461 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_sorting │ │ │ │ - 4442: 0062c2bd 3340 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var8 │ │ │ │ - 4443: 003ca589 592 FUNC GLOBAL DEFAULT 11 bl1_ztrsmsx │ │ │ │ - 4444: 003cddc9 6 FUNC GLOBAL DEFAULT 11 bl1_d1h │ │ │ │ - 4445: 003d5641 96 FUNC GLOBAL DEFAULT 11 FLA_Obj_has_nan_check │ │ │ │ - 4446: 00147f59 2548 FUNC GLOBAL DEFAULT 11 cunbdb4_ │ │ │ │ - 4447: 00278fb9 704 FUNC GLOBAL DEFAULT 11 slaswp_ │ │ │ │ - 4448: 0062d051 3440 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var9 │ │ │ │ - 4449: 003e6a8d 400 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_check │ │ │ │ - 4450: 00169d71 1060 FUNC GLOBAL DEFAULT 11 dggbak_ │ │ │ │ - 4451: 00579d2d 320 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_realify_diagonals │ │ │ │ - 4452: 001ce691 604 FUNC GLOBAL DEFAULT 11 dpbtf2_ │ │ │ │ - 4453: 0006b6b5 316 FUNC GLOBAL DEFAULT 11 dsygst_ │ │ │ │ - 4454: 0052c849 640 FUNC GLOBAL DEFAULT 11 FLA_Bsvd │ │ │ │ - 4455: 00577581 216 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_recover_tau │ │ │ │ - 4456: 0033d6f9 684 FUNC GLOBAL DEFAULT 11 zlarnv_ │ │ │ │ - 4457: 0029a281 2000 FUNC GLOBAL DEFAULT 11 ssptri_ │ │ │ │ - 4458: 004c7d95 1552 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var1 │ │ │ │ - 4459: 000774ed 172 FUNC GLOBAL DEFAULT 11 cgeqpf_check │ │ │ │ - 4460: 004c83a5 1560 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var2 │ │ │ │ - 4461: 003ede71 84 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_copy_of_flat_ext_check │ │ │ │ - 4462: 004251ad 4 FUNC GLOBAL DEFAULT 11 FLA_Trsm_task │ │ │ │ - 4463: 004c89bd 1548 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var3 │ │ │ │ - 4464: 003d66c5 108 FUNC GLOBAL DEFAULT 11 FLA_Conjugate_r_check │ │ │ │ - 4465: 004c8fc9 1568 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var4 │ │ │ │ - 4466: 002f9921 820 FUNC GLOBAL DEFAULT 11 zhesvx_ │ │ │ │ - 4467: 003966c1 1808 FUNC GLOBAL DEFAULT 11 zunmqr_ │ │ │ │ - 4468: 004c95e9 1580 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var5 │ │ │ │ + 4433: 0062a905 3084 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var3 │ │ │ │ + 4434: 00292bf1 1688 FUNC GLOBAL DEFAULT 11 sptrfs_ │ │ │ │ + 4435: 00400b39 160 FUNC GLOBAL DEFAULT 11 FLASH_Queue_exec_parallel │ │ │ │ + 4436: 00629cc5 3136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var4 │ │ │ │ + 4437: 00627781 3084 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var5 │ │ │ │ + 4438: 0011bba5 500 FUNC GLOBAL DEFAULT 11 crot_ │ │ │ │ + 4439: 00628f51 3444 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var6 │ │ │ │ + 4440: 0062b511 3424 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var7 │ │ │ │ + 4441: 003fdaf9 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_sorting │ │ │ │ + 4442: 0062c409 3340 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var8 │ │ │ │ + 4443: 003ca5d1 592 FUNC GLOBAL DEFAULT 11 bl1_ztrsmsx │ │ │ │ + 4444: 003cdf51 6 FUNC GLOBAL DEFAULT 11 bl1_d1h │ │ │ │ + 4445: 003d55e1 96 FUNC GLOBAL DEFAULT 11 FLA_Obj_has_nan_check │ │ │ │ + 4446: 00147f51 2548 FUNC GLOBAL DEFAULT 11 cunbdb4_ │ │ │ │ + 4447: 00278b31 704 FUNC GLOBAL DEFAULT 11 slaswp_ │ │ │ │ + 4448: 0062d115 3440 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var9 │ │ │ │ + 4449: 003e6ad5 400 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_check │ │ │ │ + 4450: 00169d79 1060 FUNC GLOBAL DEFAULT 11 dggbak_ │ │ │ │ + 4451: 0057a975 320 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_realify_diagonals │ │ │ │ + 4452: 001ce6a9 604 FUNC GLOBAL DEFAULT 11 dpbtf2_ │ │ │ │ + 4453: 0006ab35 316 FUNC GLOBAL DEFAULT 11 dsygst_ │ │ │ │ + 4454: 0052c7bd 640 FUNC GLOBAL DEFAULT 11 FLA_Bsvd │ │ │ │ + 4455: 00577b2d 216 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_recover_tau │ │ │ │ + 4456: 0033ce69 684 FUNC GLOBAL DEFAULT 11 zlarnv_ │ │ │ │ + 4457: 0029a289 2000 FUNC GLOBAL DEFAULT 11 ssptri_ │ │ │ │ + 4458: 004c7ae5 1552 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var1 │ │ │ │ + 4459: 00077c71 172 FUNC GLOBAL DEFAULT 11 cgeqpf_check │ │ │ │ + 4460: 004c83e1 1560 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var2 │ │ │ │ + 4461: 003ede59 84 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_copy_of_flat_ext_check │ │ │ │ + 4462: 004257d1 4 FUNC GLOBAL DEFAULT 11 FLA_Trsm_task │ │ │ │ + 4463: 004c89f9 1548 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var3 │ │ │ │ + 4464: 003d670d 108 FUNC GLOBAL DEFAULT 11 FLA_Conjugate_r_check │ │ │ │ + 4465: 004c9005 1568 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var4 │ │ │ │ + 4466: 002f9941 820 FUNC GLOBAL DEFAULT 11 zhesvx_ │ │ │ │ + 4467: 003960f5 1808 FUNC GLOBAL DEFAULT 11 zunmqr_ │ │ │ │ + 4468: 004c9625 1580 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var5 │ │ │ │ 4469: 00084f25 580 FUNC GLOBAL DEFAULT 11 sormqr_check │ │ │ │ - 4470: 003771d9 8300 FUNC GLOBAL DEFAULT 11 ztfsm_ │ │ │ │ - 4471: 004c9f05 1552 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var6 │ │ │ │ - 4472: 00693898 4 OBJECT GLOBAL DEFAULT 20 fla_sylv_cntl_leaf │ │ │ │ - 4473: 004ca515 1564 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var7 │ │ │ │ - 4474: 0029bc91 2004 FUNC GLOBAL DEFAULT 11 sstedc_ │ │ │ │ - 4475: 004cab31 1548 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var8 │ │ │ │ - 4476: 003ed51d 68 FUNC GLOBAL DEFAULT 11 FLASH_QR2_UT_cntl_finalize │ │ │ │ - 4477: 003edad1 100 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_inc_cntl_init │ │ │ │ - 4478: 004c9c15 752 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var9 │ │ │ │ - 4479: 000dce29 1728 FUNC GLOBAL DEFAULT 11 clahr2_ │ │ │ │ - 4480: 004d4f61 1556 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var1 │ │ │ │ - 4481: 004d5575 1548 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var2 │ │ │ │ - 4482: 003f6ef5 264 FUNC GLOBAL DEFAULT 11 FLA_Check_matrix_matrix_dims │ │ │ │ - 4483: 003f762d 14 FUNC GLOBAL DEFAULT 11 FLA_Check_write_result │ │ │ │ - 4484: 004d5b81 1564 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var3 │ │ │ │ - 4485: 000a1dad 912 FUNC GLOBAL DEFAULT 11 cgesc2_ │ │ │ │ - 4486: 004d619d 1556 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var4 │ │ │ │ - 4487: 004d67b1 1560 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var5 │ │ │ │ - 4488: 004095c9 512 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_l_opc │ │ │ │ - 4489: 004d6dc9 1568 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var6 │ │ │ │ - 4490: 0040948d 316 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_l_opd │ │ │ │ - 4491: 00638c69 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var3b │ │ │ │ - 4492: 003ec781 56 FUNC GLOBAL DEFAULT 11 FLASH_Apply_CAQ_UT_inc_cntl_finalize │ │ │ │ - 4493: 003f3795 68 FUNC GLOBAL DEFAULT 11 FLA_Blocksize_create_copy │ │ │ │ - 4494: 004d73e9 1556 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var7 │ │ │ │ - 4495: 003d4d79 40 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_complex_constant_check │ │ │ │ - 4496: 004d7ced 1560 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var8 │ │ │ │ - 4497: 006934e4 4 OBJECT GLOBAL DEFAULT 20 flash_axpy_cntl_tb │ │ │ │ - 4498: 004d79fd 752 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var9 │ │ │ │ - 4499: 0053b165 1660 FUNC GLOBAL DEFAULT 11 FLA_SA_LU_blk │ │ │ │ - 4500: 002bf931 1912 FUNC GLOBAL DEFAULT 11 strsen_ │ │ │ │ - 4501: 003d59f9 116 FUNC GLOBAL DEFAULT 11 FLA_Part_1x2_check │ │ │ │ - 4502: 003f839d 552 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_real_part │ │ │ │ - 4503: 00480b21 2504 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh │ │ │ │ - 4504: 0033b339 608 FUNC GLOBAL DEFAULT 11 zlarcm_ │ │ │ │ - 4505: 0069392c 4 OBJECT GLOBAL DEFAULT 20 flash_apqut_cntl_leaf │ │ │ │ - 4506: 003b7aa5 188 FUNC GLOBAL DEFAULT 11 bl1_zdots │ │ │ │ - 4507: 005441b9 452 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_solve │ │ │ │ - 4508: 0056ccc1 172 FUNC GLOBAL DEFAULT 11 FLA_Ttmm │ │ │ │ - 4509: 006934c0 4 OBJECT GLOBAL DEFAULT 20 fla_axpy_cntl_blas │ │ │ │ - 4510: 0007b119 848 FUNC GLOBAL DEFAULT 11 cunmbr_check │ │ │ │ - 4511: 003f6dc5 96 FUNC GLOBAL DEFAULT 11 FLA_Check_if_vector │ │ │ │ - 4512: 00321bad 22368 FUNC GLOBAL DEFAULT 11 zhbgst_ │ │ │ │ - 4513: 003cdf59 50 FUNC GLOBAL DEFAULT 11 bl1_z0 │ │ │ │ - 4514: 0016fcd1 5180 FUNC GLOBAL DEFAULT 11 dggbal_ │ │ │ │ - 4515: 00481b25 2504 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un │ │ │ │ - 4516: 003fa545 4 FUNC GLOBAL DEFAULT 11 FLA_Clock │ │ │ │ - 4517: 003cdebd 50 FUNC GLOBAL DEFAULT 11 bl1_z1 │ │ │ │ - 4518: 00571cfd 544 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_update_rhs │ │ │ │ - 4519: 0014550d 836 FUNC GLOBAL DEFAULT 11 cunbdb5_ │ │ │ │ - 4520: 004eedad 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc │ │ │ │ - 4521: 0038dda9 1128 FUNC GLOBAL DEFAULT 11 zunghr_ │ │ │ │ - 4522: 003cde89 50 FUNC GLOBAL DEFAULT 11 bl1_z2 │ │ │ │ - 4523: 006938b4 4 OBJECT GLOBAL DEFAULT 20 fla_trinv_cntl_leaf │ │ │ │ - 4524: 00222c25 1348 FUNC GLOBAL DEFAULT 11 sgeqlf_ │ │ │ │ - 4525: 002260fd 556 FUNC GLOBAL DEFAULT 11 sgetrs_ │ │ │ │ - 4526: 00409359 308 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_l_ops │ │ │ │ - 4527: 001d2561 256 FUNC GLOBAL DEFAULT 11 dppsv_ │ │ │ │ - 4528: 004ef00d 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh │ │ │ │ - 4529: 000895c9 260 FUNC GLOBAL DEFAULT 11 ztrti2_check │ │ │ │ - 4530: 003c2e55 1304 FUNC GLOBAL DEFAULT 11 bl1_chemm │ │ │ │ - 4531: 003eda8d 68 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_cntl_finalize │ │ │ │ - 4532: 004ef26d 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun │ │ │ │ - 4533: 003aab91 1108 FUNC GLOBAL DEFAULT 11 ssytd2_fla │ │ │ │ - 4534: 006936dc 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_op_bp │ │ │ │ - 4535: 004097c9 540 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_l_opz │ │ │ │ - 4536: 002045d5 472 FUNC GLOBAL DEFAULT 11 dtrtrs_ │ │ │ │ - 4537: 003eb459 68 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_cntl_finalize │ │ │ │ - 4538: 003ad269 20 FUNC GLOBAL DEFAULT 11 h_dim │ │ │ │ - 4539: 003a87c1 908 FUNC GLOBAL DEFAULT 11 cunmtr_fla │ │ │ │ - 4540: 004ef4cd 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut │ │ │ │ - 4541: 003c00ad 416 FUNC GLOBAL DEFAULT 11 bl1_chemv │ │ │ │ - 4542: 003f39a5 4 FUNC GLOBAL DEFAULT 11 FLA_Lock_init │ │ │ │ - 4543: 00693758 4 OBJECT GLOBAL DEFAULT 20 flash_syr2k_cntl_op │ │ │ │ - 4544: 003eb11d 128 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_cntl_init │ │ │ │ - 4545: 0069393c 4 OBJECT GLOBAL DEFAULT 20 flash_appiv_cntl │ │ │ │ - 4546: 003f6c25 136 FUNC GLOBAL DEFAULT 11 FLA_Check_consistent_object_datatype │ │ │ │ - 4547: 0056dd21 172 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_ops_var1 │ │ │ │ - 4548: 0056e169 240 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_ops_var2 │ │ │ │ - 4549: 00415ea1 1352 FUNC GLOBAL DEFAULT 11 FLA_Dot2s_external │ │ │ │ - 4550: 003d3d41 316 FUNC GLOBAL DEFAULT 11 bl1_dsymmize │ │ │ │ - 4551: 0056ed39 176 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_ops_var3 │ │ │ │ - 4552: 003cc0e1 4 FUNC GLOBAL DEFAULT 11 bl1_saxmyv2 │ │ │ │ - 4553: 000a81c5 656 FUNC GLOBAL DEFAULT 11 cggrqf_ │ │ │ │ - 4554: 0023ae11 120 FUNC GLOBAL DEFAULT 11 slabad_ │ │ │ │ - 4555: 00410065 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_b_opc │ │ │ │ - 4556: 0040ff3d 286 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_b_opd │ │ │ │ - 4557: 000b9421 848 FUNC GLOBAL DEFAULT 11 cheswapr_ │ │ │ │ - 4558: 000f09ad 368 FUNC GLOBAL DEFAULT 11 clapll_ │ │ │ │ - 4559: 0064d03d 412 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_blk_var1 │ │ │ │ - 4560: 0046875d 1400 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var1 │ │ │ │ - 4561: 0064d1d9 556 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_blk_var2 │ │ │ │ - 4562: 003f2719 124 FUNC GLOBAL DEFAULT 11 FLASH_Obj_extract_buffer │ │ │ │ - 4563: 0006a865 368 FUNC GLOBAL DEFAULT 11 zgetrf_ │ │ │ │ - 4564: 00468f39 1428 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var2 │ │ │ │ + 4470: 00375949 8300 FUNC GLOBAL DEFAULT 11 ztfsm_ │ │ │ │ + 4471: 004c9c51 1552 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var6 │ │ │ │ + 4472: 0069385c 4 OBJECT GLOBAL DEFAULT 20 fla_sylv_cntl_leaf │ │ │ │ + 4473: 004cadd9 1564 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var7 │ │ │ │ + 4474: 0029b2a9 2004 FUNC GLOBAL DEFAULT 11 sstedc_ │ │ │ │ + 4475: 004ca261 1548 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var8 │ │ │ │ + 4476: 003ed47d 68 FUNC GLOBAL DEFAULT 11 FLASH_QR2_UT_cntl_finalize │ │ │ │ + 4477: 003eda6d 100 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_inc_cntl_init │ │ │ │ + 4478: 004ca86d 752 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var9 │ │ │ │ + 4479: 000de0b9 1728 FUNC GLOBAL DEFAULT 11 clahr2_ │ │ │ │ + 4480: 004d4f9d 1556 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var1 │ │ │ │ + 4481: 004d55b1 1548 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var2 │ │ │ │ + 4482: 003f7cdd 264 FUNC GLOBAL DEFAULT 11 FLA_Check_matrix_matrix_dims │ │ │ │ + 4483: 003f8415 14 FUNC GLOBAL DEFAULT 11 FLA_Check_write_result │ │ │ │ + 4484: 004d5bbd 1564 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var3 │ │ │ │ + 4485: 000a1cc1 912 FUNC GLOBAL DEFAULT 11 cgesc2_ │ │ │ │ + 4486: 004d7425 1556 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var4 │ │ │ │ + 4487: 004d61d9 1560 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var5 │ │ │ │ + 4488: 0040a731 512 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_l_opc │ │ │ │ + 4489: 004d67f1 1568 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var6 │ │ │ │ + 4490: 0040a5f5 316 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_l_opd │ │ │ │ + 4491: 00638ca1 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var3b │ │ │ │ + 4492: 003ecbd5 56 FUNC GLOBAL DEFAULT 11 FLASH_Apply_CAQ_UT_inc_cntl_finalize │ │ │ │ + 4493: 003f35b1 68 FUNC GLOBAL DEFAULT 11 FLA_Blocksize_create_copy │ │ │ │ + 4494: 004d6e11 1556 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var7 │ │ │ │ + 4495: 003d4d41 40 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_complex_constant_check │ │ │ │ + 4496: 004d82d1 1560 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var8 │ │ │ │ + 4497: 006934b4 4 OBJECT GLOBAL DEFAULT 20 flash_axpy_cntl_tb │ │ │ │ + 4498: 004d7a39 752 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var9 │ │ │ │ + 4499: 0053b19d 1660 FUNC GLOBAL DEFAULT 11 FLA_SA_LU_blk │ │ │ │ + 4500: 002bf941 1912 FUNC GLOBAL DEFAULT 11 strsen_ │ │ │ │ + 4501: 003d5a41 116 FUNC GLOBAL DEFAULT 11 FLA_Part_1x2_check │ │ │ │ + 4502: 003f9185 552 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_real_part │ │ │ │ + 4503: 00480895 2504 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh │ │ │ │ + 4504: 0033b379 608 FUNC GLOBAL DEFAULT 11 zlarcm_ │ │ │ │ + 4505: 006938f4 4 OBJECT GLOBAL DEFAULT 20 flash_apqut_cntl_leaf │ │ │ │ + 4506: 003b7aed 188 FUNC GLOBAL DEFAULT 11 bl1_zdots │ │ │ │ + 4507: 005441f1 452 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_solve │ │ │ │ + 4508: 0056ccfd 172 FUNC GLOBAL DEFAULT 11 FLA_Ttmm │ │ │ │ + 4509: 00693490 4 OBJECT GLOBAL DEFAULT 20 fla_axpy_cntl_blas │ │ │ │ + 4510: 0007b11d 848 FUNC GLOBAL DEFAULT 11 cunmbr_check │ │ │ │ + 4511: 003f7bad 96 FUNC GLOBAL DEFAULT 11 FLA_Check_if_vector │ │ │ │ + 4512: 00321be5 22368 FUNC GLOBAL DEFAULT 11 zhbgst_ │ │ │ │ + 4513: 003ce0e1 50 FUNC GLOBAL DEFAULT 11 bl1_z0 │ │ │ │ + 4514: 0016f351 5180 FUNC GLOBAL DEFAULT 11 dggbal_ │ │ │ │ + 4515: 0048125d 2504 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un │ │ │ │ + 4516: 003fa245 4 FUNC GLOBAL DEFAULT 11 FLA_Clock │ │ │ │ + 4517: 003ce045 50 FUNC GLOBAL DEFAULT 11 bl1_z1 │ │ │ │ + 4518: 00571d31 544 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_update_rhs │ │ │ │ + 4519: 00145505 836 FUNC GLOBAL DEFAULT 11 cunbdb5_ │ │ │ │ + 4520: 004eede9 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc │ │ │ │ + 4521: 0038ddf1 1128 FUNC GLOBAL DEFAULT 11 zunghr_ │ │ │ │ + 4522: 003ce011 50 FUNC GLOBAL DEFAULT 11 bl1_z2 │ │ │ │ + 4523: 00693878 4 OBJECT GLOBAL DEFAULT 20 fla_trinv_cntl_leaf │ │ │ │ + 4524: 0022206d 1348 FUNC GLOBAL DEFAULT 11 sgeqlf_ │ │ │ │ + 4525: 00225a99 556 FUNC GLOBAL DEFAULT 11 sgetrs_ │ │ │ │ + 4526: 0040a4c1 308 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_l_ops │ │ │ │ + 4527: 001d257d 256 FUNC GLOBAL DEFAULT 11 dppsv_ │ │ │ │ + 4528: 004ef049 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh │ │ │ │ + 4529: 000895c5 260 FUNC GLOBAL DEFAULT 11 ztrti2_check │ │ │ │ + 4530: 003c420d 1304 FUNC GLOBAL DEFAULT 11 bl1_chemm │ │ │ │ + 4531: 003edb71 68 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_cntl_finalize │ │ │ │ + 4532: 004ef2a9 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun │ │ │ │ + 4533: 003aabd1 1108 FUNC GLOBAL DEFAULT 11 ssytd2_fla │ │ │ │ + 4534: 006936c0 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_op_bp │ │ │ │ + 4535: 0040a931 540 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_l_opz │ │ │ │ + 4536: 002045e9 472 FUNC GLOBAL DEFAULT 11 dtrtrs_ │ │ │ │ + 4537: 003eb4a1 68 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_cntl_finalize │ │ │ │ + 4538: 003ad2b9 20 FUNC GLOBAL DEFAULT 11 h_dim │ │ │ │ + 4539: 003a8801 908 FUNC GLOBAL DEFAULT 11 cunmtr_fla │ │ │ │ + 4540: 004efc29 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut │ │ │ │ + 4541: 003bd245 416 FUNC GLOBAL DEFAULT 11 bl1_chemv │ │ │ │ + 4542: 003f37c1 4 FUNC GLOBAL DEFAULT 11 FLA_Lock_init │ │ │ │ + 4543: 00693728 4 OBJECT GLOBAL DEFAULT 20 flash_syr2k_cntl_op │ │ │ │ + 4544: 003eb221 128 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_cntl_init │ │ │ │ + 4545: 0069390c 4 OBJECT GLOBAL DEFAULT 20 flash_appiv_cntl │ │ │ │ + 4546: 003f7a0d 136 FUNC GLOBAL DEFAULT 11 FLA_Check_consistent_object_datatype │ │ │ │ + 4547: 0056d679 172 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_ops_var1 │ │ │ │ + 4548: 0056e1a1 240 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_ops_var2 │ │ │ │ + 4549: 004156e5 1352 FUNC GLOBAL DEFAULT 11 FLA_Dot2s_external │ │ │ │ + 4550: 003d3d89 316 FUNC GLOBAL DEFAULT 11 bl1_dsymmize │ │ │ │ + 4551: 0056e9c9 176 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_ops_var3 │ │ │ │ + 4552: 003cb801 4 FUNC GLOBAL DEFAULT 11 bl1_saxmyv2 │ │ │ │ + 4553: 000a9285 656 FUNC GLOBAL DEFAULT 11 cggrqf_ │ │ │ │ + 4554: 0023ae19 120 FUNC GLOBAL DEFAULT 11 slabad_ │ │ │ │ + 4555: 004100ad 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_b_opc │ │ │ │ + 4556: 0040ff85 286 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_b_opd │ │ │ │ + 4557: 000b7e01 848 FUNC GLOBAL DEFAULT 11 cheswapr_ │ │ │ │ + 4558: 000f0da5 368 FUNC GLOBAL DEFAULT 11 clapll_ │ │ │ │ + 4559: 0064d075 412 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_blk_var1 │ │ │ │ + 4560: 004681a1 1400 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var1 │ │ │ │ + 4561: 0064d4c9 556 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_blk_var2 │ │ │ │ + 4562: 003f2761 124 FUNC GLOBAL DEFAULT 11 FLASH_Obj_extract_buffer │ │ │ │ + 4563: 0006b829 368 FUNC GLOBAL DEFAULT 11 zgetrf_ │ │ │ │ + 4564: 00468f75 1428 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var2 │ │ │ │ 4565: 000678cd 164 FUNC GLOBAL DEFAULT 11 sgelsd_ │ │ │ │ - 4566: 003e8429 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_uddateut_obj_create │ │ │ │ - 4567: 0011e15d 1320 FUNC GLOBAL DEFAULT 11 cspr_ │ │ │ │ - 4568: 004694cd 1404 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var3 │ │ │ │ - 4569: 000cf0d9 412 FUNC GLOBAL DEFAULT 11 cla_gbrpvgrw_ │ │ │ │ - 4570: 00145851 1188 FUNC GLOBAL DEFAULT 11 cunbdb6_ │ │ │ │ - 4571: 00469a49 1348 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var4 │ │ │ │ - 4572: 00469f8d 1404 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var5 │ │ │ │ - 4573: 0046a509 1432 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var6 │ │ │ │ - 4574: 001ec375 836 FUNC GLOBAL DEFAULT 11 dtbcon_ │ │ │ │ - 4575: 0012d915 3492 FUNC GLOBAL DEFAULT 11 csytri_rook_ │ │ │ │ - 4576: 0046aaa1 1400 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var7 │ │ │ │ - 4577: 003cd899 12 FUNC GLOBAL DEFAULT 11 bl1_is_left │ │ │ │ - 4578: 0046b27d 1348 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var8 │ │ │ │ - 4579: 0046b019 612 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var9 │ │ │ │ - 4580: 00383f31 3280 FUNC GLOBAL DEFAULT 11 ztprfs_ │ │ │ │ - 4581: 0017e555 1500 FUNC GLOBAL DEFAULT 11 dla_syrpvgrw_ │ │ │ │ - 4582: 003dc275 348 FUNC GLOBAL DEFAULT 11 FLA_Syr_check │ │ │ │ - 4583: 00427705 36 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_task │ │ │ │ - 4584: 00392fe1 1252 FUNC GLOBAL DEFAULT 11 zunmbr_ │ │ │ │ - 4585: 003a006d 1316 FUNC GLOBAL DEFAULT 11 sorglq_fla │ │ │ │ - 4586: 006398c5 678 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var3b │ │ │ │ - 4587: 003ace19 432 FUNC GLOBAL DEFAULT 11 slamch_ │ │ │ │ - 4588: 00075de9 220 FUNC GLOBAL DEFAULT 11 spotrf_ │ │ │ │ - 4589: 00239bbd 192 FUNC GLOBAL DEFAULT 11 sla_lin_berr_ │ │ │ │ - 4590: 0040fe15 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_b_ops │ │ │ │ + 4566: 003e888d 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_uddateut_obj_create │ │ │ │ + 4567: 0011e159 1320 FUNC GLOBAL DEFAULT 11 cspr_ │ │ │ │ + 4568: 0046aaa1 1404 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var3 │ │ │ │ + 4569: 000d02cd 412 FUNC GLOBAL DEFAULT 11 cla_gbrpvgrw_ │ │ │ │ + 4570: 00147aad 1188 FUNC GLOBAL DEFAULT 11 cunbdb6_ │ │ │ │ + 4571: 0046a55d 1348 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var4 │ │ │ │ + 4572: 0046b01d 1404 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var5 │ │ │ │ + 4573: 00469509 1432 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var6 │ │ │ │ + 4574: 001ee069 836 FUNC GLOBAL DEFAULT 11 dtbcon_ │ │ │ │ + 4575: 0012cb11 3492 FUNC GLOBAL DEFAULT 11 csytri_rook_ │ │ │ │ + 4576: 00469aa1 1400 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var7 │ │ │ │ + 4577: 003cde61 12 FUNC GLOBAL DEFAULT 11 bl1_is_left │ │ │ │ + 4578: 0046a019 1348 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var8 │ │ │ │ + 4579: 0046b599 612 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var9 │ │ │ │ + 4580: 00383fe1 3280 FUNC GLOBAL DEFAULT 11 ztprfs_ │ │ │ │ + 4581: 0017ded9 1500 FUNC GLOBAL DEFAULT 11 dla_syrpvgrw_ │ │ │ │ + 4582: 003dc125 348 FUNC GLOBAL DEFAULT 11 FLA_Syr_check │ │ │ │ + 4583: 00427679 36 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_task │ │ │ │ + 4584: 0039501d 1252 FUNC GLOBAL DEFAULT 11 zunmbr_ │ │ │ │ + 4585: 003a00ad 1316 FUNC GLOBAL DEFAULT 11 sorglq_fla │ │ │ │ + 4586: 006390ad 678 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var3b │ │ │ │ + 4587: 003ace55 432 FUNC GLOBAL DEFAULT 11 slamch_ │ │ │ │ + 4588: 00075f3d 220 FUNC GLOBAL DEFAULT 11 spotrf_ │ │ │ │ + 4589: 0023a4e9 192 FUNC GLOBAL DEFAULT 11 sla_lin_berr_ │ │ │ │ + 4590: 0040fe5d 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_b_ops │ │ │ │ 4591: 00081f91 172 FUNC GLOBAL DEFAULT 11 sgetf2_check │ │ │ │ - 4592: 004299a5 84 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_task │ │ │ │ - 4593: 00134cd5 784 FUNC GLOBAL DEFAULT 11 ctpcon_ │ │ │ │ - 4594: 00693784 4 OBJECT GLOBAL DEFAULT 20 flash_trmm_cntl_bp │ │ │ │ - 4595: 002520d5 1936 FUNC GLOBAL DEFAULT 11 slagts_ │ │ │ │ - 4596: 003dc501 512 FUNC GLOBAL DEFAULT 11 FLA_Trmvsx_check │ │ │ │ - 4597: 003dedad 600 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ_UT_inc_check │ │ │ │ + 4592: 0042987d 84 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_task │ │ │ │ + 4593: 00136ec5 784 FUNC GLOBAL DEFAULT 11 ctpcon_ │ │ │ │ + 4594: 00693780 4 OBJECT GLOBAL DEFAULT 20 flash_trmm_cntl_bp │ │ │ │ + 4595: 002520dd 1936 FUNC GLOBAL DEFAULT 11 slagts_ │ │ │ │ + 4596: 003dc3b1 512 FUNC GLOBAL DEFAULT 11 FLA_Trmvsx_check │ │ │ │ + 4597: 003def5d 600 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ_UT_inc_check │ │ │ │ 4598: 000f9ee1 2232 FUNC GLOBAL DEFAULT 11 clarft_ │ │ │ │ - 4599: 00429615 96 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_task │ │ │ │ - 4600: 002620a5 7584 FUNC GLOBAL DEFAULT 11 slansf_ │ │ │ │ - 4601: 003b8051 220 FUNC GLOBAL DEFAULT 11 bl1_cfnorm │ │ │ │ - 4602: 0041018d 286 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_b_opz │ │ │ │ - 4603: 00419339 136 FUNC GLOBAL DEFAULT 11 FLA_Axpys │ │ │ │ - 4604: 00551d69 186 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_create_T │ │ │ │ - 4605: 0042ad99 98 FUNC GLOBAL DEFAULT 11 FLA_Axpyt │ │ │ │ - 4606: 003f15e9 224 FUNC GLOBAL DEFAULT 11 FLASH_Triangularize │ │ │ │ - 4607: 003b0cf9 38 FUNC GLOBAL DEFAULT 11 bl1_zamax │ │ │ │ - 4608: 003c5709 840 FUNC GLOBAL DEFAULT 11 bl1_ztrmm │ │ │ │ - 4609: 00426825 76 FUNC GLOBAL DEFAULT 11 FLA_QR_blk_ext │ │ │ │ - 4610: 00424849 154 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_task │ │ │ │ - 4611: 003f70c1 84 FUNC GLOBAL DEFAULT 11 FLA_Check_equal_vector_dims │ │ │ │ - 4612: 00423c7d 154 FUNC GLOBAL DEFAULT 11 FLA_Her2k_task │ │ │ │ - 4613: 004163e9 844 FUNC GLOBAL DEFAULT 11 FLA_Dot_external │ │ │ │ - 4614: 000daf3d 860 FUNC GLOBAL DEFAULT 11 claed7_ │ │ │ │ - 4615: 003d64ed 376 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_mx2_check │ │ │ │ - 4616: 003f68f5 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_storev │ │ │ │ - 4617: 003c2075 316 FUNC GLOBAL DEFAULT 11 bl1_ztrmv │ │ │ │ - 4618: 00553a19 154 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_ops_var1 │ │ │ │ - 4619: 0055534d 320 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_ops_var2 │ │ │ │ - 4620: 0023c0e1 1496 FUNC GLOBAL DEFAULT 11 sla_syrpvgrw_ │ │ │ │ - 4621: 004cb3b9 1424 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var1 │ │ │ │ - 4622: 004cb949 1440 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var2 │ │ │ │ - 4623: 003ed5d5 68 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_cntl_finalize │ │ │ │ - 4624: 003d6d21 280 FUNC GLOBAL DEFAULT 11 FLA_Form_perm_matrix_check │ │ │ │ - 4625: 004cbee9 1432 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var3 │ │ │ │ - 4626: 004cc481 1436 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var4 │ │ │ │ - 4627: 004eb2c9 1132 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_blk_var1 │ │ │ │ - 4628: 004cca1d 1440 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var5 │ │ │ │ - 4629: 0020fe75 292 FUNC GLOBAL DEFAULT 11 sgbsv_ │ │ │ │ - 4630: 004cd235 1432 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var6 │ │ │ │ - 4631: 004eb735 1120 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_blk_var2 │ │ │ │ - 4632: 00580755 740 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ops_var1 │ │ │ │ - 4633: 004cd7cd 1440 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var7 │ │ │ │ - 4634: 005816d5 1124 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ops_var2 │ │ │ │ - 4635: 004ebb95 1144 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_blk_var3 │ │ │ │ - 4636: 004cdd6d 1428 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var8 │ │ │ │ - 4637: 005886dd 2172 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ops_var3 │ │ │ │ - 4638: 004ec00d 1132 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_blk_var4 │ │ │ │ - 4639: 004ec479 520 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_blk_var5 │ │ │ │ - 4640: 004ccfbd 632 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var9 │ │ │ │ - 4641: 0058e481 2572 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ops_var4 │ │ │ │ - 4642: 003cdcad 120 FUNC GLOBAL DEFAULT 11 bl1_ccreate_contigmr │ │ │ │ - 4643: 0058bd6d 2072 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ops_var5 │ │ │ │ - 4644: 004ec681 524 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_blk_var6 │ │ │ │ - 4645: 002cbf29 6436 FUNC GLOBAL DEFAULT 11 zbdsqr_ │ │ │ │ - 4646: 003edfa1 40 FUNC GLOBAL DEFAULT 11 FLASH_Obj_free_without_buffer_check │ │ │ │ - 4647: 00080729 252 FUNC GLOBAL DEFAULT 11 dsygst_check │ │ │ │ - 4648: 003ce80d 136 FUNC GLOBAL DEFAULT 11 bl1_ccreate_contigmt │ │ │ │ - 4649: 004e2d01 1148 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un │ │ │ │ - 4650: 004d8581 1448 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var1 │ │ │ │ - 4651: 004d8b29 1432 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var2 │ │ │ │ - 4652: 00251975 1888 FUNC GLOBAL DEFAULT 11 slagv2_ │ │ │ │ - 4653: 004d90c1 1444 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var3 │ │ │ │ - 4654: 0042721d 52 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_unb_external │ │ │ │ - 4655: 004d9665 1412 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var4 │ │ │ │ - 4656: 0033fc6d 1576 FUNC GLOBAL DEFAULT 11 zlarzb_ │ │ │ │ - 4657: 006936e4 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_pm_bp │ │ │ │ - 4658: 004d9be9 1416 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var5 │ │ │ │ - 4659: 004da171 1444 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var6 │ │ │ │ - 4660: 004e317d 1148 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut │ │ │ │ - 4661: 0063ad05 438 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opd_var1 │ │ │ │ - 4662: 004da98d 1432 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var7 │ │ │ │ - 4663: 0064096d 1348 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opd_var2 │ │ │ │ - 4664: 004daf25 1452 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var8 │ │ │ │ - 4665: 00168d29 1656 FUNC GLOBAL DEFAULT 11 dgerfs_ │ │ │ │ - 4666: 00636cf9 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var6b │ │ │ │ - 4667: 0065cab1 6094 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opd_var3 │ │ │ │ - 4668: 004da715 632 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var9 │ │ │ │ - 4669: 00423069 152 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_task │ │ │ │ - 4670: 00264d69 462 FUNC GLOBAL DEFAULT 11 slargv_ │ │ │ │ - 4671: 0064a651 2854 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opd_var6 │ │ │ │ - 4672: 003f691d 16 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_datatype │ │ │ │ - 4673: 000703b5 604 FUNC GLOBAL DEFAULT 11 dorgqr_ │ │ │ │ - 4674: 002ed819 2740 FUNC GLOBAL DEFAULT 11 zggsvp_ │ │ │ │ - 4675: 0064f2b9 3978 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opd_var9 │ │ │ │ - 4676: 003f79e9 68 FUNC GLOBAL DEFAULT 11 FLA_Check_nonconstant_object │ │ │ │ - 4677: 003cd8c1 14 FUNC GLOBAL DEFAULT 11 bl1_is_unit_diag │ │ │ │ - 4678: 0041f129 92 FUNC GLOBAL DEFAULT 11 FLA_Trsv_uc_task │ │ │ │ - 4679: 003860bd 732 FUNC GLOBAL DEFAULT 11 ztzrqf_ │ │ │ │ + 4599: 004295a1 96 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_task │ │ │ │ + 4600: 002620b5 7584 FUNC GLOBAL DEFAULT 11 slansf_ │ │ │ │ + 4601: 003b8099 220 FUNC GLOBAL DEFAULT 11 bl1_cfnorm │ │ │ │ + 4602: 004101d5 286 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_b_opz │ │ │ │ + 4603: 0041902d 136 FUNC GLOBAL DEFAULT 11 FLA_Axpys │ │ │ │ + 4604: 00551f45 186 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_create_T │ │ │ │ + 4605: 0042b11d 98 FUNC GLOBAL DEFAULT 11 FLA_Axpyt │ │ │ │ + 4606: 003efab9 224 FUNC GLOBAL DEFAULT 11 FLASH_Triangularize │ │ │ │ + 4607: 003b0c51 38 FUNC GLOBAL DEFAULT 11 bl1_zamax │ │ │ │ + 4608: 003c5751 840 FUNC GLOBAL DEFAULT 11 bl1_ztrmm │ │ │ │ + 4609: 0042686d 76 FUNC GLOBAL DEFAULT 11 FLA_QR_blk_ext │ │ │ │ + 4610: 004242f1 154 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_task │ │ │ │ + 4611: 003f7ea9 84 FUNC GLOBAL DEFAULT 11 FLA_Check_equal_vector_dims │ │ │ │ + 4612: 004247f5 154 FUNC GLOBAL DEFAULT 11 FLA_Her2k_task │ │ │ │ + 4613: 00416431 844 FUNC GLOBAL DEFAULT 11 FLA_Dot_external │ │ │ │ + 4614: 000db091 860 FUNC GLOBAL DEFAULT 11 claed7_ │ │ │ │ + 4615: 003d6445 376 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_mx2_check │ │ │ │ + 4616: 003f76dd 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_storev │ │ │ │ + 4617: 003c20bd 316 FUNC GLOBAL DEFAULT 11 bl1_ztrmv │ │ │ │ + 4618: 00553a51 154 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_ops_var1 │ │ │ │ + 4619: 00555675 320 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_ops_var2 │ │ │ │ + 4620: 0023b499 1496 FUNC GLOBAL DEFAULT 11 sla_syrpvgrw_ │ │ │ │ + 4621: 004cb3f5 1424 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var1 │ │ │ │ + 4622: 004cb985 1440 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var2 │ │ │ │ + 4623: 003ed61d 68 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_cntl_finalize │ │ │ │ + 4624: 003d6d69 280 FUNC GLOBAL DEFAULT 11 FLA_Form_perm_matrix_check │ │ │ │ + 4625: 004cbf25 1432 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var3 │ │ │ │ + 4626: 004cc4bd 1436 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var4 │ │ │ │ + 4627: 004eb305 1132 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_blk_var1 │ │ │ │ + 4628: 004cca59 1440 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var5 │ │ │ │ + 4629: 0020fe79 292 FUNC GLOBAL DEFAULT 11 sgbsv_ │ │ │ │ + 4630: 004cdda5 1432 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var6 │ │ │ │ + 4631: 004eb771 1120 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_blk_var2 │ │ │ │ + 4632: 0058078d 740 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ops_var1 │ │ │ │ + 4633: 004cd271 1440 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var7 │ │ │ │ + 4634: 0058170d 1124 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ops_var2 │ │ │ │ + 4635: 004ebbd1 1144 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_blk_var3 │ │ │ │ + 4636: 004cd811 1428 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var8 │ │ │ │ + 4637: 00587c69 2172 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ops_var3 │ │ │ │ + 4638: 004ec251 1132 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_blk_var4 │ │ │ │ + 4639: 004ec049 520 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_blk_var5 │ │ │ │ + 4640: 004ccff9 632 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var9 │ │ │ │ + 4641: 0058e4b9 2572 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ops_var4 │ │ │ │ + 4642: 003cdbcd 120 FUNC GLOBAL DEFAULT 11 bl1_ccreate_contigmr │ │ │ │ + 4643: 0058ae61 2072 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ops_var5 │ │ │ │ + 4644: 004ecadd 524 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_blk_var6 │ │ │ │ + 4645: 002cc6d1 6436 FUNC GLOBAL DEFAULT 11 zbdsqr_ │ │ │ │ + 4646: 003edfe9 40 FUNC GLOBAL DEFAULT 11 FLASH_Obj_free_without_buffer_check │ │ │ │ + 4647: 00080ba9 252 FUNC GLOBAL DEFAULT 11 dsygst_check │ │ │ │ + 4648: 003ce38d 136 FUNC GLOBAL DEFAULT 11 bl1_ccreate_contigmt │ │ │ │ + 4649: 004e2d3d 1148 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un │ │ │ │ + 4650: 004d7d29 1448 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var1 │ │ │ │ + 4651: 004d8b65 1432 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var2 │ │ │ │ + 4652: 0025197d 1888 FUNC GLOBAL DEFAULT 11 slagv2_ │ │ │ │ + 4653: 004d9c09 1444 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var3 │ │ │ │ + 4654: 00427101 52 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_unb_external │ │ │ │ + 4655: 004d9685 1412 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var4 │ │ │ │ + 4656: 0033fc59 1576 FUNC GLOBAL DEFAULT 11 zlarzb_ │ │ │ │ + 4657: 006936c8 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_pm_bp │ │ │ │ + 4658: 004d90fd 1416 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var5 │ │ │ │ + 4659: 004da1ad 1444 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var6 │ │ │ │ + 4660: 004e3619 1148 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut │ │ │ │ + 4661: 0063fa65 438 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opd_var1 │ │ │ │ + 4662: 004da751 1432 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var7 │ │ │ │ + 4663: 006414fd 1348 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opd_var2 │ │ │ │ + 4664: 004daf61 1452 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var8 │ │ │ │ + 4665: 00168a69 1656 FUNC GLOBAL DEFAULT 11 dgerfs_ │ │ │ │ + 4666: 00637465 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var6b │ │ │ │ + 4667: 0065dc7d 6094 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opd_var3 │ │ │ │ + 4668: 004dace9 632 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var9 │ │ │ │ + 4669: 004230b1 152 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_task │ │ │ │ + 4670: 00264071 462 FUNC GLOBAL DEFAULT 11 slargv_ │ │ │ │ + 4671: 0064a689 2854 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opd_var6 │ │ │ │ + 4672: 003f7705 16 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_datatype │ │ │ │ + 4673: 0007127d 604 FUNC GLOBAL DEFAULT 11 dorgqr_ │ │ │ │ + 4674: 002ed2c1 2740 FUNC GLOBAL DEFAULT 11 zggsvp_ │ │ │ │ + 4675: 0064fb01 3978 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opd_var9 │ │ │ │ + 4676: 003f87d1 68 FUNC GLOBAL DEFAULT 11 FLA_Check_nonconstant_object │ │ │ │ + 4677: 003cde89 14 FUNC GLOBAL DEFAULT 11 bl1_is_unit_diag │ │ │ │ + 4678: 0041f7c9 92 FUNC GLOBAL DEFAULT 11 FLA_Trsv_uc_task │ │ │ │ + 4679: 00385f95 732 FUNC GLOBAL DEFAULT 11 ztzrqf_ │ │ │ │ 4680: 000dbde1 1988 FUNC GLOBAL DEFAULT 11 claed8_ │ │ │ │ - 4681: 00227a19 1296 FUNC GLOBAL DEFAULT 11 sggglm_ │ │ │ │ - 4682: 00536b41 884 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_blk_var1 │ │ │ │ - 4683: 00536eb5 1044 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_blk_var2 │ │ │ │ - 4684: 0054d0bd 186 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_create_T │ │ │ │ - 4685: 005372c9 904 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_blk_var3 │ │ │ │ - 4686: 003ed3bd 164 FUNC GLOBAL DEFAULT 11 FLASH_Lyap_cntl_init │ │ │ │ - 4687: 003fa295 506 FUNC GLOBAL DEFAULT 11 FLA_Add_to_diag │ │ │ │ - 4688: 0027dc25 3512 FUNC GLOBAL DEFAULT 11 slasy2_ │ │ │ │ - 4689: 003db8b5 408 FUNC GLOBAL DEFAULT 11 FLA_Her2_check │ │ │ │ - 4690: 003637f9 152 FUNC GLOBAL DEFAULT 11 zstegr_ │ │ │ │ - 4691: 003b23d5 3408 FUNC GLOBAL DEFAULT 11 l_read │ │ │ │ - 4692: 00426095 60 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_unb_ext │ │ │ │ - 4693: 001a1319 388 FUNC GLOBAL DEFAULT 11 dlaqsb_ │ │ │ │ - 4694: 00531029 524 FUNC GLOBAL DEFAULT 11 FLASH_Chol_solve │ │ │ │ - 4695: 002eae89 544 FUNC GLOBAL DEFAULT 11 zgtcon_ │ │ │ │ - 4696: 0042557d 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_task │ │ │ │ - 4697: 004c4c6d 352 FUNC GLOBAL DEFAULT 11 FLASH_Syr2k │ │ │ │ - 4698: 003b13fd 42 FUNC GLOBAL DEFAULT 11 bl1_daxpy │ │ │ │ - 4699: 003bf581 268 FUNC GLOBAL DEFAULT 11 bl1_zher │ │ │ │ - 4700: 003af645 52 FUNC GLOBAL DEFAULT 11 x_endp │ │ │ │ - 4701: 00155509 1188 FUNC GLOBAL DEFAULT 11 dgbequ_ │ │ │ │ - 4702: 00434bfd 684 FUNC GLOBAL DEFAULT 11 FLA_Scalr_l_blk_var1 │ │ │ │ - 4703: 00085169 700 FUNC GLOBAL DEFAULT 11 sormtr_check │ │ │ │ - 4704: 003e9c0d 224 FUNC GLOBAL DEFAULT 11 FLA_Her2k_cntl_init │ │ │ │ - 4705: 003c39c5 1140 FUNC GLOBAL DEFAULT 11 bl1_cher2k │ │ │ │ - 4706: 00434955 680 FUNC GLOBAL DEFAULT 11 FLA_Scalr_l_blk_var2 │ │ │ │ - 4707: 003bd99d 388 FUNC GLOBAL DEFAULT 11 bl1_sccopymrt │ │ │ │ - 4708: 00427185 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_blk_ext │ │ │ │ - 4709: 00434ea9 684 FUNC GLOBAL DEFAULT 11 FLA_Scalr_l_blk_var3 │ │ │ │ - 4710: 003fa99d 14 FUNC GLOBAL DEFAULT 11 FLA_Obj_row_stride │ │ │ │ - 4711: 00435401 672 FUNC GLOBAL DEFAULT 11 FLA_Scalr_l_blk_var4 │ │ │ │ - 4712: 00207b69 2792 FUNC GLOBAL DEFAULT 11 dtrsna_ │ │ │ │ - 4713: 00427d55 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbr_task │ │ │ │ - 4714: 00531535 970 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_sinval_v_opt_var1 │ │ │ │ - 4715: 003bfcad 332 FUNC GLOBAL DEFAULT 11 bl1_cher2 │ │ │ │ - 4716: 001e947d 824 FUNC GLOBAL DEFAULT 11 dsysvx_ │ │ │ │ - 4717: 003e6805 256 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_form_Q_check │ │ │ │ - 4718: 0062fc89 222 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT │ │ │ │ - 4719: 0028668d 732 FUNC GLOBAL DEFAULT 11 sorgr2_ │ │ │ │ - 4720: 0007bdbd 312 FUNC GLOBAL DEFAULT 11 dgebrd_check │ │ │ │ - 4721: 001d65c1 592 FUNC GLOBAL DEFAULT 11 dsbgv_ │ │ │ │ - 4722: 0017d889 1536 FUNC GLOBAL DEFAULT 11 dla_porcond_ │ │ │ │ - 4723: 003fd5f9 20 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_tail_task │ │ │ │ - 4724: 000d78d5 1548 FUNC GLOBAL DEFAULT 11 cla_syrcond_x_ │ │ │ │ - 4725: 000891e1 200 FUNC GLOBAL DEFAULT 11 zlauu2_check │ │ │ │ - 4726: 0056cd6d 416 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_internal │ │ │ │ - 4727: 00637b69 4352 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var3b │ │ │ │ - 4728: 006934b8 4 OBJECT GLOBAL DEFAULT 20 fla_swap_cntl_blas │ │ │ │ - 4729: 00693c1c 30000 OBJECT GLOBAL DEFAULT 20 fla_error_string │ │ │ │ - 4730: 003cab71 560 FUNC GLOBAL DEFAULT 11 bl1_dtrsm │ │ │ │ - 4731: 0041bf11 1180 FUNC GLOBAL DEFAULT 11 FLA_Her2_external │ │ │ │ - 4732: 002e5179 1280 FUNC GLOBAL DEFAULT 11 zgetri_ │ │ │ │ - 4733: 005df669 618 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opt_var1 │ │ │ │ - 4734: 001d6c45 2636 FUNC GLOBAL DEFAULT 11 dpstrf_ │ │ │ │ - 4735: 005e45dd 618 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opt_var2 │ │ │ │ - 4736: 00412555 796 FUNC GLOBAL DEFAULT 11 FLA_Asum_external │ │ │ │ - 4737: 003ee531 280 FUNC GLOBAL DEFAULT 11 FLASH_Copy_flat_to_hier │ │ │ │ - 4738: 00428e15 244 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_copy_task │ │ │ │ - 4739: 00422f35 154 FUNC GLOBAL DEFAULT 11 FLA_Hemm_task │ │ │ │ - 4740: 005e6e7d 880 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opt_var3 │ │ │ │ - 4741: 00145cf5 8804 FUNC GLOBAL DEFAULT 11 ctprfb_ │ │ │ │ - 4742: 00293f2d 1068 FUNC GLOBAL DEFAULT 11 ssbevd_ │ │ │ │ - 4743: 0006ab45 368 FUNC GLOBAL DEFAULT 11 dgetf2_ │ │ │ │ - 4744: 003ece5d 56 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc_cntl_finalize │ │ │ │ - 4745: 00556079 160 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc_noopt │ │ │ │ - 4746: 0040b111 152 FUNC GLOBAL DEFAULT 11 FLA_Pythag3_opd │ │ │ │ - 4747: 003ed83d 84 FUNC GLOBAL DEFAULT 11 FLASH_Sylv_cntl_finalize │ │ │ │ - 4748: 003c23a9 206 FUNC GLOBAL DEFAULT 11 bl1_dtrsv │ │ │ │ - 4749: 005717b9 132 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_create_T │ │ │ │ - 4750: 0063a0b5 678 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var6b │ │ │ │ - 4751: 0041f185 92 FUNC GLOBAL DEFAULT 11 FLA_Trsv_un_task │ │ │ │ - 4752: 00425eb5 52 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_unb_external │ │ │ │ - 4753: 00693838 4 OBJECT GLOBAL DEFAULT 20 fla_lu_nopiv_cntl2 │ │ │ │ - 4754: 0040dee9 548 FUNC GLOBAL DEFAULT 11 FLA_Wilkshift_tridiag │ │ │ │ + 4681: 00227a1d 1296 FUNC GLOBAL DEFAULT 11 sggglm_ │ │ │ │ + 4682: 00536b81 884 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_blk_var1 │ │ │ │ + 4683: 0053727d 1044 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_blk_var2 │ │ │ │ + 4684: 0054d0f5 186 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_create_T │ │ │ │ + 4685: 00536ef5 904 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_blk_var3 │ │ │ │ + 4686: 003ed4c1 164 FUNC GLOBAL DEFAULT 11 FLASH_Lyap_cntl_init │ │ │ │ + 4687: 003fa249 506 FUNC GLOBAL DEFAULT 11 FLA_Add_to_diag │ │ │ │ + 4688: 0027dc2d 3512 FUNC GLOBAL DEFAULT 11 slasy2_ │ │ │ │ + 4689: 003db51d 408 FUNC GLOBAL DEFAULT 11 FLA_Her2_check │ │ │ │ + 4690: 00362799 152 FUNC GLOBAL DEFAULT 11 zstegr_ │ │ │ │ + 4691: 003b236d 3408 FUNC GLOBAL DEFAULT 11 l_read │ │ │ │ + 4692: 004260a9 60 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_unb_ext │ │ │ │ + 4693: 001a1331 388 FUNC GLOBAL DEFAULT 11 dlaqsb_ │ │ │ │ + 4694: 0052ff49 524 FUNC GLOBAL DEFAULT 11 FLASH_Chol_solve │ │ │ │ + 4695: 002eaea9 544 FUNC GLOBAL DEFAULT 11 zgtcon_ │ │ │ │ + 4696: 00425ba1 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_task │ │ │ │ + 4697: 004c4de5 352 FUNC GLOBAL DEFAULT 11 FLASH_Syr2k │ │ │ │ + 4698: 003b599d 42 FUNC GLOBAL DEFAULT 11 bl1_daxpy │ │ │ │ + 4699: 003bf6c9 268 FUNC GLOBAL DEFAULT 11 bl1_zher │ │ │ │ + 4700: 003af57d 52 FUNC GLOBAL DEFAULT 11 x_endp │ │ │ │ + 4701: 00155501 1188 FUNC GLOBAL DEFAULT 11 dgbequ_ │ │ │ │ + 4702: 0043499d 684 FUNC GLOBAL DEFAULT 11 FLA_Scalr_l_blk_var1 │ │ │ │ + 4703: 00085231 700 FUNC GLOBAL DEFAULT 11 sormtr_check │ │ │ │ + 4704: 003e9d9d 224 FUNC GLOBAL DEFAULT 11 FLA_Her2k_cntl_init │ │ │ │ + 4705: 003c2e9d 1140 FUNC GLOBAL DEFAULT 11 bl1_cher2k │ │ │ │ + 4706: 00434c49 680 FUNC GLOBAL DEFAULT 11 FLA_Scalr_l_blk_var2 │ │ │ │ + 4707: 003bdda5 388 FUNC GLOBAL DEFAULT 11 bl1_sccopymrt │ │ │ │ + 4708: 00427251 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_blk_ext │ │ │ │ + 4709: 004356dd 684 FUNC GLOBAL DEFAULT 11 FLA_Scalr_l_blk_var3 │ │ │ │ + 4710: 003fa9e5 14 FUNC GLOBAL DEFAULT 11 FLA_Obj_row_stride │ │ │ │ + 4711: 00434ef1 672 FUNC GLOBAL DEFAULT 11 FLA_Scalr_l_blk_var4 │ │ │ │ + 4712: 002051f9 2792 FUNC GLOBAL DEFAULT 11 dtrsna_ │ │ │ │ + 4713: 00428121 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbr_task │ │ │ │ + 4714: 00531509 970 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_sinval_v_opt_var1 │ │ │ │ + 4715: 003c01a5 332 FUNC GLOBAL DEFAULT 11 bl1_cher2 │ │ │ │ + 4716: 001e949d 824 FUNC GLOBAL DEFAULT 11 dsysvx_ │ │ │ │ + 4717: 003e684d 256 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_form_Q_check │ │ │ │ + 4718: 00630875 222 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT │ │ │ │ + 4719: 002862fd 732 FUNC GLOBAL DEFAULT 11 sorgr2_ │ │ │ │ + 4720: 0007bdc1 312 FUNC GLOBAL DEFAULT 11 dgebrd_check │ │ │ │ + 4721: 001d7031 592 FUNC GLOBAL DEFAULT 11 dsbgv_ │ │ │ │ + 4722: 0017d899 1536 FUNC GLOBAL DEFAULT 11 dla_porcond_ │ │ │ │ + 4723: 003fdc91 20 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_tail_task │ │ │ │ + 4724: 000d87b1 1548 FUNC GLOBAL DEFAULT 11 cla_syrcond_x_ │ │ │ │ + 4725: 000891dd 200 FUNC GLOBAL DEFAULT 11 zlauu2_check │ │ │ │ + 4726: 0056cda9 416 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_internal │ │ │ │ + 4727: 00637ba1 4352 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var3b │ │ │ │ + 4728: 00693488 4 OBJECT GLOBAL DEFAULT 20 fla_swap_cntl_blas │ │ │ │ + 4729: 00693bec 30000 OBJECT GLOBAL DEFAULT 20 fla_error_string │ │ │ │ + 4730: 003cadd9 560 FUNC GLOBAL DEFAULT 11 bl1_dtrsm │ │ │ │ + 4731: 0041b46d 1180 FUNC GLOBAL DEFAULT 11 FLA_Her2_external │ │ │ │ + 4732: 002e55c1 1280 FUNC GLOBAL DEFAULT 11 zgetri_ │ │ │ │ + 4733: 005e210d 618 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opt_var1 │ │ │ │ + 4734: 001d62c5 2636 FUNC GLOBAL DEFAULT 11 dpstrf_ │ │ │ │ + 4735: 005e36ad 618 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opt_var2 │ │ │ │ + 4736: 0041259d 796 FUNC GLOBAL DEFAULT 11 FLA_Asum_external │ │ │ │ + 4737: 003ef2a5 280 FUNC GLOBAL DEFAULT 11 FLASH_Copy_flat_to_hier │ │ │ │ + 4738: 00428e5d 244 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_copy_task │ │ │ │ + 4739: 00422f7d 154 FUNC GLOBAL DEFAULT 11 FLA_Hemm_task │ │ │ │ + 4740: 005e5dcd 880 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opt_var3 │ │ │ │ + 4741: 00145849 8804 FUNC GLOBAL DEFAULT 11 ctprfb_ │ │ │ │ + 4742: 002942e5 1068 FUNC GLOBAL DEFAULT 11 ssbevd_ │ │ │ │ + 4743: 0006bb09 368 FUNC GLOBAL DEFAULT 11 dgetf2_ │ │ │ │ + 4744: 003ecdd9 56 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc_cntl_finalize │ │ │ │ + 4745: 00555015 160 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc_noopt │ │ │ │ + 4746: 0040b155 152 FUNC GLOBAL DEFAULT 11 FLA_Pythag3_opd │ │ │ │ + 4747: 003ed885 84 FUNC GLOBAL DEFAULT 11 FLASH_Sylv_cntl_finalize │ │ │ │ + 4748: 003c23f1 206 FUNC GLOBAL DEFAULT 11 bl1_dtrsv │ │ │ │ + 4749: 00570a95 132 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_create_T │ │ │ │ + 4750: 00639cc5 678 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var6b │ │ │ │ + 4751: 0041f825 92 FUNC GLOBAL DEFAULT 11 FLA_Trsv_un_task │ │ │ │ + 4752: 00425ec9 52 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_unb_external │ │ │ │ + 4753: 006937fc 4 OBJECT GLOBAL DEFAULT 20 fla_lu_nopiv_cntl2 │ │ │ │ + 4754: 0040fc31 548 FUNC GLOBAL DEFAULT 11 FLA_Wilkshift_tridiag │ │ │ │ 4755: 000759e9 256 FUNC GLOBAL DEFAULT 11 spotri_ │ │ │ │ - 4756: 0069374c 4 OBJECT GLOBAL DEFAULT 20 flash_symm_cntl_blas │ │ │ │ - 4757: 00350579 6452 FUNC GLOBAL DEFAULT 11 zlatps_ │ │ │ │ - 4758: 00426021 60 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_blk_ext │ │ │ │ - 4759: 00693af8 28 OBJECT GLOBAL DEFAULT 20 FLA_EPSILON │ │ │ │ - 4760: 005d39a9 192 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_extract_diagonals │ │ │ │ - 4761: 000842dd 312 FUNC GLOBAL DEFAULT 11 sorglq_check │ │ │ │ - 4762: 005c5f31 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_opt_var1 │ │ │ │ - 4763: 005c89f9 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_opt_var2 │ │ │ │ - 4764: 003c3929 156 FUNC GLOBAL DEFAULT 11 bl1_cher2k_blas │ │ │ │ - 4765: 0040b04d 196 FUNC GLOBAL DEFAULT 11 FLA_Pythag3_ops │ │ │ │ - 4766: 005ced1d 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_opt_var3 │ │ │ │ - 4767: 005d3825 236 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_opt_var4 │ │ │ │ - 4768: 003fd385 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_stack_depth │ │ │ │ - 4769: 003b717d 2 FUNC GLOBAL DEFAULT 11 bl1_dconjm │ │ │ │ - 4770: 003e8305 74 FUNC GLOBAL DEFAULT 11 FLA_Cntl_caqr2ut_obj_create │ │ │ │ - 4771: 00426925 56 FUNC GLOBAL DEFAULT 11 FLA_SPDinv_blk_external │ │ │ │ - 4772: 005d03e5 236 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_opt_var5 │ │ │ │ - 4773: 00071b2d 1892 FUNC GLOBAL DEFAULT 11 dorgbr_ │ │ │ │ - 4774: 000c5e89 2956 FUNC GLOBAL DEFAULT 11 chetrs_rook_ │ │ │ │ - 4775: 003d8bf5 132 FUNC GLOBAL DEFAULT 11 FLA_Symmetrize_check │ │ │ │ - 4776: 0057372d 492 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_ops_var1 │ │ │ │ - 4777: 0020ad8d 174 FUNC GLOBAL DEFAULT 11 ilaclc_ │ │ │ │ - 4778: 003f3105 252 FUNC GLOBAL DEFAULT 11 FLASH_print_struct │ │ │ │ - 4779: 0014149d 356 FUNC GLOBAL DEFAULT 11 ctrttp_ │ │ │ │ - 4780: 004219e5 1304 FUNC GLOBAL DEFAULT 11 FLA_Syrk_external │ │ │ │ - 4781: 002104ed 10376 FUNC GLOBAL DEFAULT 11 dtrsyl_ │ │ │ │ - 4782: 00072839 720 FUNC GLOBAL DEFAULT 11 sorml2_ │ │ │ │ - 4783: 00539201 868 FUNC GLOBAL DEFAULT 11 FLA_Hevd_compute_scaling │ │ │ │ - 4784: 00080635 244 FUNC GLOBAL DEFAULT 11 dsygs2_check │ │ │ │ - 4785: 003b70ad 2 FUNC GLOBAL DEFAULT 11 bl1_dconjv │ │ │ │ - 4786: 001cf431 2208 FUNC GLOBAL DEFAULT 11 dpbsvx_ │ │ │ │ - 4787: 00574361 328 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT │ │ │ │ - 4788: 00420fd9 1580 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_external │ │ │ │ - 4789: 0044458d 316 FUNC GLOBAL DEFAULT 11 FLA_Gemm │ │ │ │ - 4790: 0031c511 348 FUNC GLOBAL DEFAULT 11 zlacpy_ │ │ │ │ - 4791: 00419de5 80 FUNC GLOBAL DEFAULT 11 FLA_Copyt_h_task │ │ │ │ - 4792: 00281b81 1360 FUNC GLOBAL DEFAULT 11 sopmtr_ │ │ │ │ - 4793: 003d13d9 94 FUNC GLOBAL DEFAULT 11 bl1_drandm │ │ │ │ - 4794: 00134fe5 2348 FUNC GLOBAL DEFAULT 11 ctgsna_ │ │ │ │ - 4795: 003d4d05 116 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_buffer_check │ │ │ │ - 4796: 00296621 920 FUNC GLOBAL DEFAULT 11 sspgvd_ │ │ │ │ - 4797: 004ec88d 1056 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_unb_var1 │ │ │ │ - 4798: 004eccad 1064 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_unb_var2 │ │ │ │ - 4799: 00403381 122 FUNC GLOBAL DEFAULT 11 FLA_Random_herm_matrix │ │ │ │ - 4800: 00693650 4 OBJECT GLOBAL DEFAULT 20 fla_syr2k_var3_bsize │ │ │ │ - 4801: 0035f2c9 620 FUNC GLOBAL DEFAULT 11 zpteqr_ │ │ │ │ - 4802: 00435fe1 292 FUNC GLOBAL DEFAULT 11 FLA_Gemv │ │ │ │ - 4803: 0011a1bd 1244 FUNC GLOBAL DEFAULT 11 cppsvx_ │ │ │ │ - 4804: 004ed0d5 1060 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_unb_var3 │ │ │ │ - 4805: 00214851 1044 FUNC GLOBAL DEFAULT 11 sgbtrs_ │ │ │ │ - 4806: 004ed699 1068 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_unb_var4 │ │ │ │ - 4807: 003c28b5 564 FUNC GLOBAL DEFAULT 11 bl1_cherk │ │ │ │ - 4808: 0068f9e8 8 OBJECT GLOBAL DEFAULT 19 fla_chol_var3_in_to_ou_bsize_ratio │ │ │ │ - 4809: 003d1539 64 FUNC GLOBAL DEFAULT 11 bl1_drands │ │ │ │ - 4810: 004ed4f9 416 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_unb_var5 │ │ │ │ - 4811: 004edac5 416 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_unb_var6 │ │ │ │ - 4812: 003d58b1 192 FUNC GLOBAL DEFAULT 11 FLA_Obj_set_real_part_check │ │ │ │ - 4813: 00256535 2468 FUNC GLOBAL DEFAULT 11 slals0_ │ │ │ │ - 4814: 003751a1 1896 FUNC GLOBAL DEFAULT 11 ztfttp_ │ │ │ │ - 4815: 003d1ef1 40 FUNC GLOBAL DEFAULT 11 bl1_drandv │ │ │ │ - 4816: 004123c1 404 FUNC GLOBAL DEFAULT 11 FLA_Amax_external │ │ │ │ - 4817: 0063b0b5 508 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opz_var1 │ │ │ │ - 4818: 00080df5 160 FUNC GLOBAL DEFAULT 11 sgebd2_check │ │ │ │ - 4819: 006414d9 1580 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opz_var2 │ │ │ │ - 4820: 00660859 8322 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opz_var3 │ │ │ │ - 4821: 003d4ec5 56 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_without_buffer_check │ │ │ │ - 4822: 00197ae1 848 FUNC GLOBAL DEFAULT 11 dlaneg_ │ │ │ │ - 4823: 003b9a09 244 FUNC GLOBAL DEFAULT 11 bl1_zdscalm │ │ │ │ - 4824: 00113df1 17932 FUNC GLOBAL DEFAULT 11 clarfx_ │ │ │ │ - 4825: 003b7ea1 4 FUNC GLOBAL DEFAULT 11 bl1_zdot │ │ │ │ - 4826: 00693990 4 OBJECT GLOBAL DEFAULT 20 flash_lu_nopiv_cntl │ │ │ │ - 4827: 0064bf3d 3524 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opz_var6 │ │ │ │ - 4828: 003fd529 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_block_size │ │ │ │ - 4829: 003b8261 38 FUNC GLOBAL DEFAULT 11 bl1_cnrm2 │ │ │ │ - 4830: 006515ed 5040 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opz_var9 │ │ │ │ - 4831: 00637855 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var9b │ │ │ │ - 4832: 0020a9b9 980 FUNC GLOBAL DEFAULT 11 dtzrzf_ │ │ │ │ - 4833: 00488ce9 748 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var10 │ │ │ │ - 4834: 003b9471 70 FUNC GLOBAL DEFAULT 11 bl1_zdscalv │ │ │ │ - 4835: 003ed201 148 FUNC GLOBAL DEFAULT 11 FLASH_LU_nopiv_cntl_init │ │ │ │ - 4836: 003ad089 12 FUNC GLOBAL DEFAULT 11 r_asin │ │ │ │ - 4837: 00537651 792 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_unb_var1 │ │ │ │ - 4838: 00537969 924 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_unb_var2 │ │ │ │ - 4839: 00411351 38 FUNC GLOBAL DEFAULT 11 FLA_Obj_free_buffer_task │ │ │ │ - 4840: 002bd175 1344 FUNC GLOBAL DEFAULT 11 stpttf_ │ │ │ │ - 4841: 00538799 768 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_unb_var3 │ │ │ │ - 4842: 00403d79 736 FUNC GLOBAL DEFAULT 11 FLA_Scal_elemwise │ │ │ │ - 4843: 0053985d 1132 FUNC GLOBAL DEFAULT 11 FLA_Hevd_lv_unb_var1 │ │ │ │ - 4844: 00539f61 1156 FUNC GLOBAL DEFAULT 11 FLA_Hevd_lv_unb_var2 │ │ │ │ - 4845: 003d011d 286 FUNC GLOBAL DEFAULT 11 bl1_csewscalmt │ │ │ │ - 4846: 0032c179 1012 FUNC GLOBAL DEFAULT 11 zlangt_ │ │ │ │ - 4847: 003f0991 76 FUNC GLOBAL DEFAULT 11 FLASH_Obj_adjust_views │ │ │ │ - 4848: 00343a25 588 FUNC GLOBAL DEFAULT 11 zlassq_ │ │ │ │ - 4849: 0029198d 536 FUNC GLOBAL DEFAULT 11 sptsvx_ │ │ │ │ - 4850: 0055d7cd 420 FUNC GLOBAL DEFAULT 11 FLA_Tevd_francis_n_opt_var1 │ │ │ │ - 4851: 0053d2cd 136 FUNC GLOBAL DEFAULT 11 FLASH_LU_nopiv │ │ │ │ - 4852: 002d6929 3972 FUNC GLOBAL DEFAULT 11 zgbtrf_ │ │ │ │ - 4853: 0042421d 154 FUNC GLOBAL DEFAULT 11 FLA_Symm_task │ │ │ │ - 4854: 003e8661 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_apcaqutinc_obj_create │ │ │ │ - 4855: 001f4749 6212 FUNC GLOBAL DEFAULT 11 dtgex2_ │ │ │ │ - 4856: 0025b46d 602 FUNC GLOBAL DEFAULT 11 slapmr_ │ │ │ │ - 4857: 00606289 428 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_ops_var1 │ │ │ │ - 4858: 003f1935 212 FUNC GLOBAL DEFAULT 11 FLASH_Obj_base_scalar_width │ │ │ │ - 4859: 003f7bc5 140 FUNC GLOBAL DEFAULT 11 FLA_Check_householder_panel_dims │ │ │ │ - 4860: 00693588 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_op_bp_bb │ │ │ │ - 4861: 003e20d9 248 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_internal_check │ │ │ │ - 4862: 0013d021 6032 FUNC GLOBAL DEFAULT 11 ctgsyl_ │ │ │ │ - 4863: 003d7cb1 96 FUNC GLOBAL DEFAULT 11 FLA_Negate_check │ │ │ │ - 4864: 00597c11 444 FUNC GLOBAL DEFAULT 11 FLA_Fused_UYx_ZVx_ops_var1 │ │ │ │ - 4865: 0033aec9 628 FUNC GLOBAL DEFAULT 11 zlar2v_ │ │ │ │ - 4866: 0030bbb1 1204 FUNC GLOBAL DEFAULT 11 zhptrd_ │ │ │ │ - 4867: 003cdf95 6 FUNC GLOBAL DEFAULT 11 bl1_dm1h │ │ │ │ - 4868: 003f9fb1 114 FUNC GLOBAL DEFAULT 11 FLA_Merge_1x2 │ │ │ │ - 4869: 0026c775 436 FUNC GLOBAL DEFAULT 11 slarzt_ │ │ │ │ - 4870: 003e7e59 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_copy_obj_create │ │ │ │ - 4871: 003f5dcd 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_char_to_flame_uplo │ │ │ │ - 4872: 003e2409 612 FUNC GLOBAL DEFAULT 11 FLA_CAQR_UT_inc_solve_check │ │ │ │ - 4873: 00634f25 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var1 │ │ │ │ - 4874: 003902a9 1388 FUNC GLOBAL DEFAULT 11 zunglq_ │ │ │ │ - 4875: 005be8d1 328 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Ax_opd_var1 │ │ │ │ - 4876: 00635d99 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var2 │ │ │ │ - 4877: 003d059d 124 FUNC GLOBAL DEFAULT 11 bl1_sfree_saved_contigmsr │ │ │ │ - 4878: 003e8a19 180 FUNC GLOBAL DEFAULT 11 FLA_Transpose_cntl_init │ │ │ │ - 4879: 006498a5 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var3 │ │ │ │ - 4880: 005477ad 652 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opc_var3 │ │ │ │ - 4881: 003e1491 340 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_realify_check │ │ │ │ - 4882: 005483d5 616 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opc_var4 │ │ │ │ - 4883: 0063646d 2188 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var6b │ │ │ │ - 4884: 00546d45 396 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opc_var5 │ │ │ │ - 4885: 003fd391 36 FUNC GLOBAL DEFAULT 11 FLASH_Queue_enable │ │ │ │ - 4886: 0016f5c9 1798 FUNC GLOBAL DEFAULT 11 dgghrd_ │ │ │ │ - 4887: 0063ffd9 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var6 │ │ │ │ - 4888: 003447d9 4636 FUNC GLOBAL DEFAULT 11 zlarrv_ │ │ │ │ - 4889: 006937e4 4 OBJECT GLOBAL DEFAULT 20 fla_caqr2ut_cntl_unb │ │ │ │ - 4890: 0063d88d 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var9 │ │ │ │ - 4891: 00202179 9308 FUNC GLOBAL DEFAULT 11 dtgsy2_ │ │ │ │ - 4892: 003b1455 42 FUNC GLOBAL DEFAULT 11 bl1_zaxpy │ │ │ │ - 4893: 0006b1ed 174 FUNC GLOBAL DEFAULT 11 FLAME_invert_dtau │ │ │ │ - 4894: 0063a47d 678 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var9b │ │ │ │ - 4895: 006935d4 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mp_ip_bb │ │ │ │ - 4896: 006939a8 4 OBJECT GLOBAL DEFAULT 20 flash_lyap_cntl │ │ │ │ - 4897: 005a0489 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opt_var1 │ │ │ │ - 4898: 003d035d 286 FUNC GLOBAL DEFAULT 11 bl1_zdewscalmt │ │ │ │ - 4899: 002d54e1 1336 FUNC GLOBAL DEFAULT 11 zgebd2_ │ │ │ │ - 4900: 005a1225 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opt_var2 │ │ │ │ - 4901: 003db4d5 488 FUNC GLOBAL DEFAULT 11 FLA_Hemv_check │ │ │ │ - 4902: 005a2145 836 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opt_var3 │ │ │ │ - 4903: 005a35fd 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opt_var4 │ │ │ │ - 4904: 003e9ff5 224 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_cntl_init │ │ │ │ - 4905: 00421efd 992 FUNC GLOBAL DEFAULT 11 FLA_Trsm_external │ │ │ │ - 4906: 00376725 2740 FUNC GLOBAL DEFAULT 11 ztfttr_ │ │ │ │ - 4907: 0069384c 4 OBJECT GLOBAL DEFAULT 20 fla_lu_piv_cntl_in │ │ │ │ - 4908: 005a4a0d 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opt_var5 │ │ │ │ - 4909: 003b74ed 268 FUNC GLOBAL DEFAULT 11 bl1_zconjmr │ │ │ │ - 4910: 003b725d 220 FUNC GLOBAL DEFAULT 11 bl1_zconjm │ │ │ │ - 4911: 0053c909 2500 FUNC GLOBAL DEFAULT 11 FLA_SA_LU_unb │ │ │ │ - 4912: 0055ea89 496 FUNC GLOBAL DEFAULT 11 FLA_Tevd_iteracc_v_opd_var1 │ │ │ │ - 4913: 003f5e39 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_char_to_flame_diag │ │ │ │ - 4914: 00693818 4 OBJECT GLOBAL DEFAULT 20 fla_eig_gest_ix_cntl │ │ │ │ - 4915: 0055ec81 584 FUNC GLOBAL DEFAULT 11 FLA_Tevd_iteracc_v_opd_var3 │ │ │ │ - 4916: 00426e35 154 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_unb_ext │ │ │ │ - 4917: 00424f61 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_task │ │ │ │ - 4918: 003a63fd 1292 FUNC GLOBAL DEFAULT 11 sorgqr_fla │ │ │ │ - 4919: 005b2275 468 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_ops_var1 │ │ │ │ - 4920: 00370291 2572 FUNC GLOBAL DEFAULT 11 zsytrs_ │ │ │ │ - 4921: 00547a39 652 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opz_var3 │ │ │ │ - 4922: 003b7115 100 FUNC GLOBAL DEFAULT 11 bl1_zconjv │ │ │ │ - 4923: 0054863d 616 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opz_var4 │ │ │ │ - 4924: 005b2d85 528 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_ops_var2 │ │ │ │ - 4925: 00693978 4 OBJECT GLOBAL DEFAULT 20 flash_lqut_cntl │ │ │ │ - 4926: 003edb35 56 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_inc_cntl_finalize │ │ │ │ - 4927: 003cb251 840 FUNC GLOBAL DEFAULT 11 bl1_ztrsm │ │ │ │ - 4928: 00546ed1 396 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opz_var5 │ │ │ │ - 4929: 0055f7a5 40 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_ops_var1 │ │ │ │ - 4930: 005933bd 1436 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_opt_var1 │ │ │ │ - 4931: 0056006d 40 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_ops_var2 │ │ │ │ - 4932: 003f2ed9 556 FUNC GLOBAL DEFAULT 11 FLASH_print_struct_helper │ │ │ │ - 4933: 005b398d 512 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_ops_var4 │ │ │ │ - 4934: 005b4575 444 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_ops_var5 │ │ │ │ - 4935: 006938b8 4 OBJECT GLOBAL DEFAULT 20 fla_ttmm_var1_bsize │ │ │ │ - 4936: 00692048 8 OBJECT GLOBAL DEFAULT 20 f__lx │ │ │ │ - 4937: 00156019 1880 FUNC GLOBAL DEFAULT 11 dgbrfs_ │ │ │ │ + 4756: 0069371c 4 OBJECT GLOBAL DEFAULT 20 flash_symm_cntl_blas │ │ │ │ + 4757: 00350139 6452 FUNC GLOBAL DEFAULT 11 zlatps_ │ │ │ │ + 4758: 00426001 60 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_blk_ext │ │ │ │ + 4759: 00693ac8 28 OBJECT GLOBAL DEFAULT 20 FLA_EPSILON │ │ │ │ + 4760: 005d39e1 192 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_extract_diagonals │ │ │ │ + 4761: 00083569 312 FUNC GLOBAL DEFAULT 11 sorglq_check │ │ │ │ + 4762: 005c5f69 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_opt_var1 │ │ │ │ + 4763: 005ca6bd 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_opt_var2 │ │ │ │ + 4764: 003c2e01 156 FUNC GLOBAL DEFAULT 11 bl1_cher2k_blas │ │ │ │ + 4765: 0040b091 196 FUNC GLOBAL DEFAULT 11 FLA_Pythag3_ops │ │ │ │ + 4766: 005d04bd 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_opt_var3 │ │ │ │ + 4767: 005d3785 236 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_opt_var4 │ │ │ │ + 4768: 003fda1d 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_stack_depth │ │ │ │ + 4769: 003b6a95 2 FUNC GLOBAL DEFAULT 11 bl1_dconjm │ │ │ │ + 4770: 003e8769 74 FUNC GLOBAL DEFAULT 11 FLA_Cntl_caqr2ut_obj_create │ │ │ │ + 4771: 0042696d 56 FUNC GLOBAL DEFAULT 11 FLA_SPDinv_blk_external │ │ │ │ + 4772: 005cbd85 236 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_opt_var5 │ │ │ │ + 4773: 000708bd 1892 FUNC GLOBAL DEFAULT 11 dorgbr_ │ │ │ │ + 4774: 000c6c7d 2956 FUNC GLOBAL DEFAULT 11 chetrs_rook_ │ │ │ │ + 4775: 003d8a55 132 FUNC GLOBAL DEFAULT 11 FLA_Symmetrize_check │ │ │ │ + 4776: 00573955 492 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_ops_var1 │ │ │ │ + 4777: 0020ad99 174 FUNC GLOBAL DEFAULT 11 ilaclc_ │ │ │ │ + 4778: 003f314d 252 FUNC GLOBAL DEFAULT 11 FLASH_print_struct │ │ │ │ + 4779: 00141495 356 FUNC GLOBAL DEFAULT 11 ctrttp_ │ │ │ │ + 4780: 00421021 1304 FUNC GLOBAL DEFAULT 11 FLA_Syrk_external │ │ │ │ + 4781: 002104f1 10376 FUNC GLOBAL DEFAULT 11 dtrsyl_ │ │ │ │ + 4782: 00073381 720 FUNC GLOBAL DEFAULT 11 sorml2_ │ │ │ │ + 4783: 00539239 868 FUNC GLOBAL DEFAULT 11 FLA_Hevd_compute_scaling │ │ │ │ + 4784: 00080639 244 FUNC GLOBAL DEFAULT 11 dsygs2_check │ │ │ │ + 4785: 003b69c5 2 FUNC GLOBAL DEFAULT 11 bl1_dconjv │ │ │ │ + 4786: 001cfa01 2208 FUNC GLOBAL DEFAULT 11 dpbsvx_ │ │ │ │ + 4787: 00573761 328 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT │ │ │ │ + 4788: 00421cfd 1580 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_external │ │ │ │ + 4789: 00444475 316 FUNC GLOBAL DEFAULT 11 FLA_Gemm │ │ │ │ + 4790: 0031d3d9 348 FUNC GLOBAL DEFAULT 11 zlacpy_ │ │ │ │ + 4791: 00419e2d 80 FUNC GLOBAL DEFAULT 11 FLA_Copyt_h_task │ │ │ │ + 4792: 00282111 1360 FUNC GLOBAL DEFAULT 11 sopmtr_ │ │ │ │ + 4793: 003d141d 94 FUNC GLOBAL DEFAULT 11 bl1_drandm │ │ │ │ + 4794: 00136599 2348 FUNC GLOBAL DEFAULT 11 ctgsna_ │ │ │ │ + 4795: 003d4ccd 116 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_buffer_check │ │ │ │ + 4796: 0029647d 920 FUNC GLOBAL DEFAULT 11 sspgvd_ │ │ │ │ + 4797: 004ec6bd 1056 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_unb_var1 │ │ │ │ + 4798: 004ecce9 1064 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_unb_var2 │ │ │ │ + 4799: 00403811 122 FUNC GLOBAL DEFAULT 11 FLA_Random_herm_matrix │ │ │ │ + 4800: 00693620 4 OBJECT GLOBAL DEFAULT 20 fla_syr2k_var3_bsize │ │ │ │ + 4801: 0035ebb5 620 FUNC GLOBAL DEFAULT 11 zpteqr_ │ │ │ │ + 4802: 00435c2d 292 FUNC GLOBAL DEFAULT 11 FLA_Gemv │ │ │ │ + 4803: 0011a1b9 1244 FUNC GLOBAL DEFAULT 11 cppsvx_ │ │ │ │ + 4804: 004ed111 1060 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_unb_var3 │ │ │ │ + 4805: 00214be9 1044 FUNC GLOBAL DEFAULT 11 sgbtrs_ │ │ │ │ + 4806: 004ed6d5 1068 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_unb_var4 │ │ │ │ + 4807: 003c28fd 564 FUNC GLOBAL DEFAULT 11 bl1_cherk │ │ │ │ + 4808: 0068f9c0 8 OBJECT GLOBAL DEFAULT 19 fla_chol_var3_in_to_ou_bsize_ratio │ │ │ │ + 4809: 003d1581 64 FUNC GLOBAL DEFAULT 11 bl1_drands │ │ │ │ + 4810: 004ed535 416 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_unb_var5 │ │ │ │ + 4811: 004edb01 416 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_unb_var6 │ │ │ │ + 4812: 003d58f9 192 FUNC GLOBAL DEFAULT 11 FLA_Obj_set_real_part_check │ │ │ │ + 4813: 00257721 2468 FUNC GLOBAL DEFAULT 11 slals0_ │ │ │ │ + 4814: 0037500d 1896 FUNC GLOBAL DEFAULT 11 ztfttp_ │ │ │ │ + 4815: 003d1991 40 FUNC GLOBAL DEFAULT 11 bl1_drandv │ │ │ │ + 4816: 004123e1 404 FUNC GLOBAL DEFAULT 11 FLA_Amax_external │ │ │ │ + 4817: 0063fe15 508 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opz_var1 │ │ │ │ + 4818: 00080df9 160 FUNC GLOBAL DEFAULT 11 sgebd2_check │ │ │ │ + 4819: 00642069 1580 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opz_var2 │ │ │ │ + 4820: 00661a25 8322 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opz_var3 │ │ │ │ + 4821: 003d4f0d 56 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_without_buffer_check │ │ │ │ + 4822: 00198325 848 FUNC GLOBAL DEFAULT 11 dlaneg_ │ │ │ │ + 4823: 003b97e1 244 FUNC GLOBAL DEFAULT 11 bl1_zdscalm │ │ │ │ + 4824: 00112279 17932 FUNC GLOBAL DEFAULT 11 clarfx_ │ │ │ │ + 4825: 003b7ee9 4 FUNC GLOBAL DEFAULT 11 bl1_zdot │ │ │ │ + 4826: 00693954 4 OBJECT GLOBAL DEFAULT 20 flash_lu_nopiv_cntl │ │ │ │ + 4827: 0064bf75 3524 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opz_var6 │ │ │ │ + 4828: 003fdbc1 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_block_size │ │ │ │ + 4829: 003b9211 38 FUNC GLOBAL DEFAULT 11 bl1_cnrm2 │ │ │ │ + 4830: 00651e35 5040 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opz_var9 │ │ │ │ + 4831: 006368c5 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var9b │ │ │ │ + 4832: 0020a871 980 FUNC GLOBAL DEFAULT 11 dtzrzf_ │ │ │ │ + 4833: 00488d25 748 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var10 │ │ │ │ + 4834: 003bb185 70 FUNC GLOBAL DEFAULT 11 bl1_zdscalv │ │ │ │ + 4835: 003ed141 148 FUNC GLOBAL DEFAULT 11 FLASH_LU_nopiv_cntl_init │ │ │ │ + 4836: 003ad051 12 FUNC GLOBAL DEFAULT 11 r_asin │ │ │ │ + 4837: 00537c41 792 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_unb_var1 │ │ │ │ + 4838: 00538ab5 924 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_unb_var2 │ │ │ │ + 4839: 00412575 38 FUNC GLOBAL DEFAULT 11 FLA_Obj_free_buffer_task │ │ │ │ + 4840: 002bedcd 1344 FUNC GLOBAL DEFAULT 11 stpttf_ │ │ │ │ + 4841: 00538f39 768 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_unb_var3 │ │ │ │ + 4842: 00404989 736 FUNC GLOBAL DEFAULT 11 FLA_Scal_elemwise │ │ │ │ + 4843: 00539e25 1132 FUNC GLOBAL DEFAULT 11 FLA_Hevd_lv_unb_var1 │ │ │ │ + 4844: 005399a1 1156 FUNC GLOBAL DEFAULT 11 FLA_Hevd_lv_unb_var2 │ │ │ │ + 4845: 003cf50d 286 FUNC GLOBAL DEFAULT 11 bl1_csewscalmt │ │ │ │ + 4846: 0032ddc9 1012 FUNC GLOBAL DEFAULT 11 zlangt_ │ │ │ │ + 4847: 003f0ab9 76 FUNC GLOBAL DEFAULT 11 FLASH_Obj_adjust_views │ │ │ │ + 4848: 00343a65 588 FUNC GLOBAL DEFAULT 11 zlassq_ │ │ │ │ + 4849: 00291995 536 FUNC GLOBAL DEFAULT 11 sptsvx_ │ │ │ │ + 4850: 0055d68d 420 FUNC GLOBAL DEFAULT 11 FLA_Tevd_francis_n_opt_var1 │ │ │ │ + 4851: 0053e82d 136 FUNC GLOBAL DEFAULT 11 FLASH_LU_nopiv │ │ │ │ + 4852: 002d6ed1 3972 FUNC GLOBAL DEFAULT 11 zgbtrf_ │ │ │ │ + 4853: 00423f59 154 FUNC GLOBAL DEFAULT 11 FLA_Symm_task │ │ │ │ + 4854: 003e8ac5 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_apcaqutinc_obj_create │ │ │ │ + 4855: 001f4761 6212 FUNC GLOBAL DEFAULT 11 dtgex2_ │ │ │ │ + 4856: 0025ad61 602 FUNC GLOBAL DEFAULT 11 slapmr_ │ │ │ │ + 4857: 0060634d 428 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_ops_var1 │ │ │ │ + 4858: 003f197d 212 FUNC GLOBAL DEFAULT 11 FLASH_Obj_base_scalar_width │ │ │ │ + 4859: 003f89ad 140 FUNC GLOBAL DEFAULT 11 FLA_Check_householder_panel_dims │ │ │ │ + 4860: 00693558 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_op_bp_bb │ │ │ │ + 4861: 003e1e69 248 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_internal_check │ │ │ │ + 4862: 0013cbb5 6032 FUNC GLOBAL DEFAULT 11 ctgsyl_ │ │ │ │ + 4863: 003d7c0d 96 FUNC GLOBAL DEFAULT 11 FLA_Negate_check │ │ │ │ + 4864: 00594965 444 FUNC GLOBAL DEFAULT 11 FLA_Fused_UYx_ZVx_ops_var1 │ │ │ │ + 4865: 0033af09 628 FUNC GLOBAL DEFAULT 11 zlar2v_ │ │ │ │ + 4866: 0030bbd9 1204 FUNC GLOBAL DEFAULT 11 zhptrd_ │ │ │ │ + 4867: 003ce11d 6 FUNC GLOBAL DEFAULT 11 bl1_dm1h │ │ │ │ + 4868: 003f75a9 114 FUNC GLOBAL DEFAULT 11 FLA_Merge_1x2 │ │ │ │ + 4869: 0026c779 436 FUNC GLOBAL DEFAULT 11 slarzt_ │ │ │ │ + 4870: 003e7e49 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_copy_obj_create │ │ │ │ + 4871: 003f5e11 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_char_to_flame_uplo │ │ │ │ + 4872: 003e2405 612 FUNC GLOBAL DEFAULT 11 FLA_CAQR_UT_inc_solve_check │ │ │ │ + 4873: 00634f5d 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var1 │ │ │ │ + 4874: 00390cf9 1388 FUNC GLOBAL DEFAULT 11 zunglq_ │ │ │ │ + 4875: 005be909 328 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Ax_opd_var1 │ │ │ │ + 4876: 00635dd1 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var2 │ │ │ │ + 4877: 003cfdb5 124 FUNC GLOBAL DEFAULT 11 bl1_sfree_saved_contigmsr │ │ │ │ + 4878: 003e84b1 180 FUNC GLOBAL DEFAULT 11 FLA_Transpose_cntl_init │ │ │ │ + 4879: 00649655 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var3 │ │ │ │ + 4880: 005471b1 652 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opc_var3 │ │ │ │ + 4881: 003e1381 340 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_realify_check │ │ │ │ + 4882: 00547dd9 616 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opc_var4 │ │ │ │ + 4883: 00636bd9 2188 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var6b │ │ │ │ + 4884: 00546055 396 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opc_var5 │ │ │ │ + 4885: 003fda29 36 FUNC GLOBAL DEFAULT 11 FLASH_Queue_enable │ │ │ │ + 4886: 00170791 1798 FUNC GLOBAL DEFAULT 11 dgghrd_ │ │ │ │ + 4887: 0063f629 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var6 │ │ │ │ + 4888: 00344819 4636 FUNC GLOBAL DEFAULT 11 zlarrv_ │ │ │ │ + 4889: 0069380c 4 OBJECT GLOBAL DEFAULT 20 fla_caqr2ut_cntl_unb │ │ │ │ + 4890: 0063cedd 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var9 │ │ │ │ + 4891: 00201a41 9308 FUNC GLOBAL DEFAULT 11 dtgsy2_ │ │ │ │ + 4892: 003b59f5 42 FUNC GLOBAL DEFAULT 11 bl1_zaxpy │ │ │ │ + 4893: 0006a66d 174 FUNC GLOBAL DEFAULT 11 FLAME_invert_dtau │ │ │ │ + 4894: 0063a8dd 678 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var9b │ │ │ │ + 4895: 006935a4 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mp_ip_bb │ │ │ │ + 4896: 00693984 4 OBJECT GLOBAL DEFAULT 20 flash_lyap_cntl │ │ │ │ + 4897: 005a04c1 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opt_var1 │ │ │ │ + 4898: 003cf74d 286 FUNC GLOBAL DEFAULT 11 bl1_zdewscalmt │ │ │ │ + 4899: 002d4a21 1336 FUNC GLOBAL DEFAULT 11 zgebd2_ │ │ │ │ + 4900: 005a2949 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opt_var2 │ │ │ │ + 4901: 003dba25 488 FUNC GLOBAL DEFAULT 11 FLA_Hemv_check │ │ │ │ + 4902: 005a13e1 836 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opt_var3 │ │ │ │ + 4903: 005a4a45 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opt_var4 │ │ │ │ + 4904: 003ea03d 224 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_cntl_init │ │ │ │ + 4905: 00421919 992 FUNC GLOBAL DEFAULT 11 FLA_Trsm_external │ │ │ │ + 4906: 003787d5 2740 FUNC GLOBAL DEFAULT 11 ztfttr_ │ │ │ │ + 4907: 0069381c 4 OBJECT GLOBAL DEFAULT 20 fla_lu_piv_cntl_in │ │ │ │ + 4908: 005a3d59 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opt_var5 │ │ │ │ + 4909: 003b7495 268 FUNC GLOBAL DEFAULT 11 bl1_zconjmr │ │ │ │ + 4910: 003b6b75 220 FUNC GLOBAL DEFAULT 11 bl1_zconjm │ │ │ │ + 4911: 0053b819 2500 FUNC GLOBAL DEFAULT 11 FLA_SA_LU_unb │ │ │ │ + 4912: 0055eac1 496 FUNC GLOBAL DEFAULT 11 FLA_Tevd_iteracc_v_opd_var1 │ │ │ │ + 4913: 003f5e7d 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_char_to_flame_diag │ │ │ │ + 4914: 006937e8 4 OBJECT GLOBAL DEFAULT 20 fla_eig_gest_ix_cntl │ │ │ │ + 4915: 0055ed2d 584 FUNC GLOBAL DEFAULT 11 FLA_Tevd_iteracc_v_opd_var3 │ │ │ │ + 4916: 00426e49 154 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_unb_ext │ │ │ │ + 4917: 00424fd9 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_task │ │ │ │ + 4918: 003a6439 1292 FUNC GLOBAL DEFAULT 11 sorgqr_fla │ │ │ │ + 4919: 005b22ad 468 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_ops_var1 │ │ │ │ + 4920: 003702d1 2572 FUNC GLOBAL DEFAULT 11 zsytrs_ │ │ │ │ + 4921: 0054743d 652 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opz_var3 │ │ │ │ + 4922: 003b6a2d 100 FUNC GLOBAL DEFAULT 11 bl1_zconjv │ │ │ │ + 4923: 00548041 616 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opz_var4 │ │ │ │ + 4924: 005b38a9 528 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_ops_var2 │ │ │ │ + 4925: 00693930 4 OBJECT GLOBAL DEFAULT 20 flash_lqut_cntl │ │ │ │ + 4926: 003edad1 56 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_inc_cntl_finalize │ │ │ │ + 4927: 003cb4b9 840 FUNC GLOBAL DEFAULT 11 bl1_ztrsm │ │ │ │ + 4928: 005461e1 396 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opz_var5 │ │ │ │ + 4929: 0055f6b9 40 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_ops_var1 │ │ │ │ + 4930: 005943c9 1436 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_opt_var1 │ │ │ │ + 4931: 0056001d 40 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_ops_var2 │ │ │ │ + 4932: 003f2f21 556 FUNC GLOBAL DEFAULT 11 FLASH_print_struct_helper │ │ │ │ + 4933: 005b44b1 512 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_ops_var4 │ │ │ │ + 4934: 005b2dbd 444 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_ops_var5 │ │ │ │ + 4935: 00693894 4 OBJECT GLOBAL DEFAULT 20 fla_ttmm_var1_bsize │ │ │ │ + 4936: 00692018 8 OBJECT GLOBAL DEFAULT 20 f__lx │ │ │ │ + 4937: 00156731 1880 FUNC GLOBAL DEFAULT 11 dgbrfs_ │ │ │ │ 4938: 000690ed 740 FUNC GLOBAL DEFAULT 11 sgeqpf_ │ │ │ │ - 4939: 00692040 8 OBJECT GLOBAL DEFAULT 20 f__ly │ │ │ │ - 4940: 003f3dc5 10 FUNC GLOBAL DEFAULT 11 FLA_Finalize_safe │ │ │ │ - 4941: 003d1499 94 FUNC GLOBAL DEFAULT 11 bl1_zrandm │ │ │ │ + 4939: 00692010 8 OBJECT GLOBAL DEFAULT 20 f__ly │ │ │ │ + 4940: 003f3bdd 10 FUNC GLOBAL DEFAULT 11 FLA_Finalize_safe │ │ │ │ + 4941: 003d14dd 94 FUNC GLOBAL DEFAULT 11 bl1_zrandm │ │ │ │ 4942: 000e89d9 1020 FUNC GLOBAL DEFAULT 11 clangb_ │ │ │ │ - 4943: 003c26dd 316 FUNC GLOBAL DEFAULT 11 bl1_ztrsv │ │ │ │ - 4944: 00433de9 676 FUNC GLOBAL DEFAULT 11 FLA_Scal_internal │ │ │ │ - 4945: 00502871 1084 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_blk_var1 │ │ │ │ - 4946: 003d1599 32 FUNC GLOBAL DEFAULT 11 bl1_zrands │ │ │ │ - 4947: 00693740 4 OBJECT GLOBAL DEFAULT 20 flash_symm_cntl_mm │ │ │ │ - 4948: 00502cad 1128 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_blk_var2 │ │ │ │ - 4949: 00501779 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_blk_var3 │ │ │ │ - 4950: 00424e89 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_task │ │ │ │ - 4951: 00428235 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbr_task │ │ │ │ - 4952: 0025b209 320 FUNC GLOBAL DEFAULT 11 slapmt_ │ │ │ │ - 4953: 0050200d 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_blk_var4 │ │ │ │ - 4954: 002dd13d 1360 FUNC GLOBAL DEFAULT 11 zgemqrt_ │ │ │ │ - 4955: 003d1f41 40 FUNC GLOBAL DEFAULT 11 bl1_zrandv │ │ │ │ - 4956: 00693744 4 OBJECT GLOBAL DEFAULT 20 flash_symm_cntl_mp │ │ │ │ - 4957: 0007cc85 296 FUNC GLOBAL DEFAULT 11 dgeqrf_check │ │ │ │ - 4958: 003e183d 412 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_recover_tau_check │ │ │ │ + 4943: 003c2725 316 FUNC GLOBAL DEFAULT 11 bl1_ztrsv │ │ │ │ + 4944: 00433cb1 676 FUNC GLOBAL DEFAULT 11 FLA_Scal_internal │ │ │ │ + 4945: 00502d15 1084 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_blk_var1 │ │ │ │ + 4946: 003d15e1 32 FUNC GLOBAL DEFAULT 11 bl1_zrands │ │ │ │ + 4947: 00693710 4 OBJECT GLOBAL DEFAULT 20 flash_symm_cntl_mm │ │ │ │ + 4948: 00502709 1128 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_blk_var2 │ │ │ │ + 4949: 0050162d 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_blk_var3 │ │ │ │ + 4950: 00424f01 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_task │ │ │ │ + 4951: 00428601 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbr_task │ │ │ │ + 4952: 0025ac21 320 FUNC GLOBAL DEFAULT 11 slapmt_ │ │ │ │ + 4953: 00502b71 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_blk_var4 │ │ │ │ + 4954: 002dc859 1360 FUNC GLOBAL DEFAULT 11 zgemqrt_ │ │ │ │ + 4955: 003d19e1 40 FUNC GLOBAL DEFAULT 11 bl1_zrandv │ │ │ │ + 4956: 00693714 4 OBJECT GLOBAL DEFAULT 20 flash_symm_cntl_mp │ │ │ │ + 4957: 0007cc89 296 FUNC GLOBAL DEFAULT 11 dgeqrf_check │ │ │ │ + 4958: 003e17c1 412 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_recover_tau_check │ │ │ │ 4959: 000ac4a1 560 FUNC GLOBAL DEFAULT 11 cgttrs_ │ │ │ │ - 4960: 0040e5d1 1504 FUNC GLOBAL DEFAULT 11 fla_slamc1 │ │ │ │ - 4961: 003d4afd 392 FUNC GLOBAL DEFAULT 11 FLA_Merge_2x2_check │ │ │ │ - 4962: 00404985 168 FUNC GLOBAL DEFAULT 11 FLA_Set_to_identity │ │ │ │ - 4963: 005df8d5 76 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_opt_var1 │ │ │ │ - 4964: 0040ebb1 2848 FUNC GLOBAL DEFAULT 11 fla_slamc2 │ │ │ │ - 4965: 0040f6d1 50 FUNC GLOBAL DEFAULT 11 fla_slamc3 │ │ │ │ - 4966: 005e4849 76 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_opt_var2 │ │ │ │ - 4967: 005e71ed 180 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_opt_var3 │ │ │ │ - 4968: 0040f703 942 FUNC GLOBAL DEFAULT 11 fla_slamc4 │ │ │ │ - 4969: 001affad 68 FUNC GLOBAL DEFAULT 11 dlascl2_ │ │ │ │ - 4970: 0040fab1 860 FUNC GLOBAL DEFAULT 11 fla_slamc5 │ │ │ │ - 4971: 003ccfa5 52 FUNC GLOBAL DEFAULT 11 bl1_check_storage_2m │ │ │ │ - 4972: 003d83dd 248 FUNC GLOBAL DEFAULT 11 FLA_Scale_diag_check │ │ │ │ - 4973: 003ee751 288 FUNC GLOBAL DEFAULT 11 FLASH_Copy_hier_to_flat │ │ │ │ - 4974: 0055ffe1 140 FUNC GLOBAL DEFAULT 11 FLASH_Trinv │ │ │ │ - 4975: 0008486d 360 FUNC GLOBAL DEFAULT 11 sorml2_check │ │ │ │ + 4960: 0040e2e5 1504 FUNC GLOBAL DEFAULT 11 fla_slamc1 │ │ │ │ + 4961: 003d4b45 392 FUNC GLOBAL DEFAULT 11 FLA_Merge_2x2_check │ │ │ │ + 4962: 0040524d 168 FUNC GLOBAL DEFAULT 11 FLA_Set_to_identity │ │ │ │ + 4963: 005e2379 76 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_opt_var1 │ │ │ │ + 4964: 0040e8c5 2848 FUNC GLOBAL DEFAULT 11 fla_slamc2 │ │ │ │ + 4965: 0040f3e5 50 FUNC GLOBAL DEFAULT 11 fla_slamc3 │ │ │ │ + 4966: 005e3919 76 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_opt_var2 │ │ │ │ + 4967: 005e613d 180 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_opt_var3 │ │ │ │ + 4968: 0040f417 942 FUNC GLOBAL DEFAULT 11 fla_slamc4 │ │ │ │ + 4969: 001b35bd 68 FUNC GLOBAL DEFAULT 11 dlascl2_ │ │ │ │ + 4970: 0040f7c5 860 FUNC GLOBAL DEFAULT 11 fla_slamc5 │ │ │ │ + 4971: 003cccbd 52 FUNC GLOBAL DEFAULT 11 bl1_check_storage_2m │ │ │ │ + 4972: 003d8425 248 FUNC GLOBAL DEFAULT 11 FLA_Scale_diag_check │ │ │ │ + 4973: 003ef4c5 288 FUNC GLOBAL DEFAULT 11 FLASH_Copy_hier_to_flat │ │ │ │ + 4974: 00560bbd 140 FUNC GLOBAL DEFAULT 11 FLASH_Trinv │ │ │ │ + 4975: 00084705 360 FUNC GLOBAL DEFAULT 11 sorml2_check │ │ │ │ 4976: 0006bf59 2092 FUNC GLOBAL DEFAULT 11 sgebrd_ │ │ │ │ - 4977: 0029e0ed 548 FUNC GLOBAL DEFAULT 11 ssycon_ │ │ │ │ - 4978: 00093d95 1788 FUNC GLOBAL DEFAULT 11 cgeesx_ │ │ │ │ - 4979: 00310879 4368 FUNC GLOBAL DEFAULT 11 zhptrf_ │ │ │ │ - 4980: 00425ee9 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_unb_ext │ │ │ │ - 4981: 001f8c95 676 FUNC GLOBAL DEFAULT 11 dtpqrt_ │ │ │ │ - 4982: 001d420d 208 FUNC GLOBAL DEFAULT 11 dptsv_ │ │ │ │ - 4983: 003e84f9 62 FUNC GLOBAL DEFAULT 11 FLA_Cntl_lyap_obj_create │ │ │ │ - 4984: 00425df1 52 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_blk_external │ │ │ │ - 4985: 003f2071 48 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create │ │ │ │ - 4986: 003f7c99 70 FUNC GLOBAL DEFAULT 11 FLA_Check_object_width_equals │ │ │ │ - 4987: 00352a09 544 FUNC GLOBAL DEFAULT 11 zpbtrs_ │ │ │ │ - 4988: 00425e81 52 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_form_V_external │ │ │ │ - 4989: 0022f0dd 2138 FUNC GLOBAL DEFAULT 11 sgtrfs_ │ │ │ │ - 4990: 002200ed 1364 FUNC GLOBAL DEFAULT 11 sgemqrt_ │ │ │ │ - 4991: 005543f5 618 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q_opt_var1 │ │ │ │ - 4992: 003f3e6d 168 FUNC GLOBAL DEFAULT 11 FLA_malloc │ │ │ │ - 4993: 003f6879 24 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_side │ │ │ │ - 4994: 001d2dc5 532 FUNC GLOBAL DEFAULT 11 dpptrf_ │ │ │ │ - 4995: 0042736d 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_unb_ext │ │ │ │ - 4996: 003e755d 560 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_update_rhs_check │ │ │ │ - 4997: 0069b150 8 OBJECT GLOBAL DEFAULT 20 gtod_ref_time_sec │ │ │ │ - 4998: 003e82ad 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_caqrutinc_obj_create │ │ │ │ - 4999: 003f6375 188 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_constant │ │ │ │ + 4977: 0029dab1 548 FUNC GLOBAL DEFAULT 11 ssycon_ │ │ │ │ + 4978: 000942b9 1788 FUNC GLOBAL DEFAULT 11 cgeesx_ │ │ │ │ + 4979: 003101d9 4368 FUNC GLOBAL DEFAULT 11 zhptrf_ │ │ │ │ + 4980: 00425efd 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_unb_ext │ │ │ │ + 4981: 001f9355 676 FUNC GLOBAL DEFAULT 11 dtpqrt_ │ │ │ │ + 4982: 001d422d 208 FUNC GLOBAL DEFAULT 11 dptsv_ │ │ │ │ + 4983: 003e895d 62 FUNC GLOBAL DEFAULT 11 FLA_Cntl_lyap_obj_create │ │ │ │ + 4984: 004252e5 52 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_blk_external │ │ │ │ + 4985: 003f20b9 48 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create │ │ │ │ + 4986: 003f8a81 70 FUNC GLOBAL DEFAULT 11 FLA_Check_object_width_equals │ │ │ │ + 4987: 00351eed 544 FUNC GLOBAL DEFAULT 11 zpbtrs_ │ │ │ │ + 4988: 0042603d 52 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_form_V_external │ │ │ │ + 4989: 0022f155 2138 FUNC GLOBAL DEFAULT 11 sgtrfs_ │ │ │ │ + 4990: 00220285 1364 FUNC GLOBAL DEFAULT 11 sgemqrt_ │ │ │ │ + 4991: 0055442d 618 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q_opt_var1 │ │ │ │ + 4992: 003f3c85 168 FUNC GLOBAL DEFAULT 11 FLA_malloc │ │ │ │ + 4993: 003f7661 24 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_side │ │ │ │ + 4994: 001d2de5 532 FUNC GLOBAL DEFAULT 11 dpptrf_ │ │ │ │ + 4995: 00427461 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_unb_ext │ │ │ │ + 4996: 003e7481 560 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_update_rhs_check │ │ │ │ + 4997: 0069b120 8 OBJECT GLOBAL DEFAULT 20 gtod_ref_time_sec │ │ │ │ + 4998: 003e8711 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_caqrutinc_obj_create │ │ │ │ + 4999: 003f63bd 188 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_constant │ │ │ │ 5000: 00067fa5 440 FUNC GLOBAL DEFAULT 11 sgelq2_ │ │ │ │ - 5001: 003bc325 270 FUNC GLOBAL DEFAULT 11 bl1_dscopymr │ │ │ │ - 5002: 00156771 764 FUNC GLOBAL DEFAULT 11 dgbtf2_ │ │ │ │ - 5003: 0029aa51 1972 FUNC GLOBAL DEFAULT 11 ssptrs_ │ │ │ │ - 5004: 003ba895 266 FUNC GLOBAL DEFAULT 11 bl1_dscopymt │ │ │ │ - 5005: 0032730d 3972 FUNC GLOBAL DEFAULT 11 zlagtm_ │ │ │ │ - 5006: 003aca19 108 FUNC GLOBAL DEFAULT 11 dsecnd_ │ │ │ │ - 5007: 003c8019 944 FUNC GLOBAL DEFAULT 11 bl1_dsymm │ │ │ │ - 5008: 002e0d01 432 FUNC GLOBAL DEFAULT 11 zgeqr2p_ │ │ │ │ - 5009: 0042836d 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfr_task │ │ │ │ - 5010: 003ccf61 68 FUNC GLOBAL DEFAULT 11 bl1_check_storage_3m │ │ │ │ - 5011: 00070ac1 1156 FUNC GLOBAL DEFAULT 11 sorgtr_ │ │ │ │ - 5012: 0069398c 4 OBJECT GLOBAL DEFAULT 20 flash_lu_nopiv_bsize │ │ │ │ - 5013: 004f46a5 1028 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_blk_var1 │ │ │ │ - 5014: 004f4aa9 1120 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_blk_var2 │ │ │ │ - 5015: 001549a9 2908 FUNC GLOBAL DEFAULT 11 dbdsdc_ │ │ │ │ - 5016: 003e6d41 596 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_inc_check │ │ │ │ - 5017: 003d2df9 748 FUNC GLOBAL DEFAULT 11 bl1_srandmr │ │ │ │ - 5018: 006936e0 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_pm_ip │ │ │ │ - 5019: 004f4331 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_blk_var3 │ │ │ │ - 5020: 00425f79 52 FUNC GLOBAL DEFAULT 11 FLA_Bsvdd_external │ │ │ │ - 5021: 004f44e9 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_blk_var4 │ │ │ │ - 5022: 005bead9 332 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Ax_opz_var1 │ │ │ │ - 5023: 0041e70d 130 FUNC GLOBAL DEFAULT 11 FLA_Gerc │ │ │ │ - 5024: 001c05a9 1852 FUNC GLOBAL DEFAULT 11 dlatrd_ │ │ │ │ - 5025: 006935e0 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_bp_bb │ │ │ │ - 5026: 003e7e31 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_axpyt_obj_create │ │ │ │ - 5027: 003c0635 176 FUNC GLOBAL DEFAULT 11 bl1_dsymv │ │ │ │ - 5028: 0069362c 4 OBJECT GLOBAL DEFAULT 20 fla_herk_cntl_ip │ │ │ │ - 5029: 00642a29 328 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_r_opd_var1 │ │ │ │ - 5030: 004269fd 52 FUNC GLOBAL DEFAULT 11 FLA_Sylv_blk_external │ │ │ │ - 5031: 003f6991 22 FUNC GLOBAL DEFAULT 11 FLA_Check_real_datatype │ │ │ │ - 5032: 003d8cf1 124 FUNC GLOBAL DEFAULT 11 FLA_Triangularize_check │ │ │ │ - 5033: 002a2fc5 1032 FUNC GLOBAL DEFAULT 11 ssygvx_ │ │ │ │ - 5034: 003a1cd9 916 FUNC GLOBAL DEFAULT 11 zungl2_fla │ │ │ │ - 5035: 0007c12d 156 FUNC GLOBAL DEFAULT 11 dgelq2_check │ │ │ │ - 5036: 0063700d 2118 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var9b │ │ │ │ - 5037: 00288411 980 FUNC GLOBAL DEFAULT 11 spbcon_ │ │ │ │ - 5038: 0016a199 2916 FUNC GLOBAL DEFAULT 11 dgesvx_ │ │ │ │ - 5039: 0053a88d 1232 FUNC GLOBAL DEFAULT 11 FLA_SA_FS_blk │ │ │ │ - 5040: 0044798d 2432 FUNC GLOBAL DEFAULT 11 FLA_Gemm_internal │ │ │ │ - 5041: 0040e1ad 1060 FUNC GLOBAL DEFAULT 11 fla_slamch │ │ │ │ - 5042: 003fd029 752 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_inverse_dist │ │ │ │ - 5043: 003ea21d 112 FUNC GLOBAL DEFAULT 11 FLA_Syrk_cntl_finalize │ │ │ │ - 5044: 003de489 576 FUNC GLOBAL DEFAULT 11 FLA_Trmmsx_check │ │ │ │ - 5045: 000804a5 200 FUNC GLOBAL DEFAULT 11 dpotrf_check │ │ │ │ - 5046: 000849d5 784 FUNC GLOBAL DEFAULT 11 sormbr_check │ │ │ │ - 5047: 003674b9 3896 FUNC GLOBAL DEFAULT 11 zsptrf_ │ │ │ │ - 5048: 00231321 1952 FUNC GLOBAL DEFAULT 11 shsein_ │ │ │ │ - 5049: 00086641 1592 FUNC GLOBAL DEFAULT 11 zgelsd_check │ │ │ │ - 5050: 003fd5bd 40 FUNC GLOBAL DEFAULT 11 FLASH_Queue_init │ │ │ │ - 5051: 00403845 408 FUNC GLOBAL DEFAULT 11 FLA_Random_spd_matrix │ │ │ │ - 5052: 0024cf19 1476 FUNC GLOBAL DEFAULT 11 slaeda_ │ │ │ │ - 5053: 006936cc 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_ip_bb │ │ │ │ + 5001: 003bbdf5 270 FUNC GLOBAL DEFAULT 11 bl1_dscopymr │ │ │ │ + 5002: 00156015 764 FUNC GLOBAL DEFAULT 11 dgbtf2_ │ │ │ │ + 5003: 0029aa59 1972 FUNC GLOBAL DEFAULT 11 ssptrs_ │ │ │ │ + 5004: 003ba15d 266 FUNC GLOBAL DEFAULT 11 bl1_dscopymt │ │ │ │ + 5005: 00327345 3972 FUNC GLOBAL DEFAULT 11 zlagtm_ │ │ │ │ + 5006: 003aca59 108 FUNC GLOBAL DEFAULT 11 dsecnd_ │ │ │ │ + 5007: 003c9291 944 FUNC GLOBAL DEFAULT 11 bl1_dsymm │ │ │ │ + 5008: 002e2769 432 FUNC GLOBAL DEFAULT 11 zgeqr2p_ │ │ │ │ + 5009: 00428739 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfr_task │ │ │ │ + 5010: 003ccc79 68 FUNC GLOBAL DEFAULT 11 bl1_check_storage_3m │ │ │ │ + 5011: 00071989 1156 FUNC GLOBAL DEFAULT 11 sorgtr_ │ │ │ │ + 5012: 00693950 4 OBJECT GLOBAL DEFAULT 20 flash_lu_nopiv_bsize │ │ │ │ + 5013: 004f3c85 1028 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_blk_var1 │ │ │ │ + 5014: 004f43fd 1120 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_blk_var2 │ │ │ │ + 5015: 001549a1 2908 FUNC GLOBAL DEFAULT 11 dbdsdc_ │ │ │ │ + 5016: 003e6d89 596 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_inc_check │ │ │ │ + 5017: 003d2a29 748 FUNC GLOBAL DEFAULT 11 bl1_srandmr │ │ │ │ + 5018: 006936c4 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_pm_ip │ │ │ │ + 5019: 004f4089 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_blk_var3 │ │ │ │ + 5020: 00426121 52 FUNC GLOBAL DEFAULT 11 FLA_Bsvdd_external │ │ │ │ + 5021: 004f4241 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_blk_var4 │ │ │ │ + 5022: 005beb11 332 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Ax_opz_var1 │ │ │ │ + 5023: 0041e755 130 FUNC GLOBAL DEFAULT 11 FLA_Gerc │ │ │ │ + 5024: 001c13c9 1852 FUNC GLOBAL DEFAULT 11 dlatrd_ │ │ │ │ + 5025: 006935b0 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_bp_bb │ │ │ │ + 5026: 003e7e21 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_axpyt_obj_create │ │ │ │ + 5027: 003c067d 176 FUNC GLOBAL DEFAULT 11 bl1_dsymv │ │ │ │ + 5028: 006935e4 4 OBJECT GLOBAL DEFAULT 20 fla_herk_cntl_ip │ │ │ │ + 5029: 00642a61 328 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_r_opd_var1 │ │ │ │ + 5030: 00426a11 52 FUNC GLOBAL DEFAULT 11 FLA_Sylv_blk_external │ │ │ │ + 5031: 003f7779 22 FUNC GLOBAL DEFAULT 11 FLA_Check_real_datatype │ │ │ │ + 5032: 003d8cc1 124 FUNC GLOBAL DEFAULT 11 FLA_Triangularize_check │ │ │ │ + 5033: 002a3969 1032 FUNC GLOBAL DEFAULT 11 ssygvx_ │ │ │ │ + 5034: 003a2459 916 FUNC GLOBAL DEFAULT 11 zungl2_fla │ │ │ │ + 5035: 0007c39d 156 FUNC GLOBAL DEFAULT 11 dgelq2_check │ │ │ │ + 5036: 0063607d 2118 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var9b │ │ │ │ + 5037: 00288419 980 FUNC GLOBAL DEFAULT 11 spbcon_ │ │ │ │ + 5038: 0016a1a1 2916 FUNC GLOBAL DEFAULT 11 dgesvx_ │ │ │ │ + 5039: 0053a8c5 1232 FUNC GLOBAL DEFAULT 11 FLA_SA_FS_blk │ │ │ │ + 5040: 004479d5 2432 FUNC GLOBAL DEFAULT 11 FLA_Gemm_internal │ │ │ │ + 5041: 0040dec1 1060 FUNC GLOBAL DEFAULT 11 fla_slamch │ │ │ │ + 5042: 003fd071 752 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_inverse_dist │ │ │ │ + 5043: 003ea265 112 FUNC GLOBAL DEFAULT 11 FLA_Syrk_cntl_finalize │ │ │ │ + 5044: 003de4d1 576 FUNC GLOBAL DEFAULT 11 FLA_Trmmsx_check │ │ │ │ + 5045: 000804a9 200 FUNC GLOBAL DEFAULT 11 dpotrf_check │ │ │ │ + 5046: 0008486d 784 FUNC GLOBAL DEFAULT 11 sormbr_check │ │ │ │ + 5047: 003674f1 3896 FUNC GLOBAL DEFAULT 11 zsptrf_ │ │ │ │ + 5048: 0023132d 1952 FUNC GLOBAL DEFAULT 11 shsein_ │ │ │ │ + 5049: 00086451 1592 FUNC GLOBAL DEFAULT 11 zgelsd_check │ │ │ │ + 5050: 003fdc55 40 FUNC GLOBAL DEFAULT 11 FLASH_Queue_init │ │ │ │ + 5051: 00403909 408 FUNC GLOBAL DEFAULT 11 FLA_Random_spd_matrix │ │ │ │ + 5052: 0024cf21 1476 FUNC GLOBAL DEFAULT 11 slaeda_ │ │ │ │ + 5053: 006936b0 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_ip_bb │ │ │ │ 5054: 0006e27d 212 FUNC GLOBAL DEFAULT 11 zlauum_ │ │ │ │ - 5055: 0040d3fd 388 FUNC GLOBAL DEFAULT 11 FLA_Sv_2x2_opd │ │ │ │ - 5056: 003bb73d 58 FUNC GLOBAL DEFAULT 11 bl1_sswapv │ │ │ │ - 5057: 005d3a69 192 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_extract_real_diagonals │ │ │ │ + 5055: 0040d445 388 FUNC GLOBAL DEFAULT 11 FLA_Sv_2x2_opd │ │ │ │ + 5056: 003bee5d 58 FUNC GLOBAL DEFAULT 11 bl1_sswapv │ │ │ │ + 5057: 005d3aa1 192 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_extract_real_diagonals │ │ │ │ 5058: 00068d75 444 FUNC GLOBAL DEFAULT 11 sgeqr2p_ │ │ │ │ - 5059: 003d9f21 280 FUNC GLOBAL DEFAULT 11 FLA_Dot_check │ │ │ │ + 5059: 003d9dad 280 FUNC GLOBAL DEFAULT 11 FLA_Dot_check │ │ │ │ 5060: 000d9c35 140 FUNC GLOBAL DEFAULT 11 cladiv_ │ │ │ │ - 5061: 00087389 200 FUNC GLOBAL DEFAULT 11 zhetd2_check │ │ │ │ - 5062: 003b5571 1524 FUNC GLOBAL DEFAULT 11 do_fio │ │ │ │ - 5063: 0069361c 4 OBJECT GLOBAL DEFAULT 20 fla_herk_var5_bsize │ │ │ │ - 5064: 0055b2e5 18 FUNC GLOBAL DEFAULT 11 FLA_Tevd │ │ │ │ - 5065: 003e6f95 492 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_internal_check │ │ │ │ - 5066: 00692178 4 OBJECT GLOBAL DEFAULT 20 f__nonl │ │ │ │ - 5067: 004269c9 52 FUNC GLOBAL DEFAULT 11 FLA_Svdd_external │ │ │ │ - 5068: 0042521d 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_task │ │ │ │ - 5069: 0032a8b9 5564 FUNC GLOBAL DEFAULT 11 zlahqr_ │ │ │ │ - 5070: 00316ae1 1564 FUNC GLOBAL DEFAULT 11 zla_hercond_x_ │ │ │ │ - 5071: 0040d281 380 FUNC GLOBAL DEFAULT 11 FLA_Sv_2x2_ops │ │ │ │ - 5072: 000a92c5 1100 FUNC GLOBAL DEFAULT 11 cggsvd_ │ │ │ │ - 5073: 0008a0c1 360 FUNC GLOBAL DEFAULT 11 zunm2r_check │ │ │ │ - 5074: 0017cdc9 2176 FUNC GLOBAL DEFAULT 11 dla_geamv_ │ │ │ │ - 5075: 0041ef2d 140 FUNC GLOBAL DEFAULT 11 FLA_Gemv_t_task │ │ │ │ - 5076: 00427ae5 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbr_task │ │ │ │ - 5077: 001eeef5 2116 FUNC GLOBAL DEFAULT 11 dtftri_ │ │ │ │ - 5078: 003e1c25 216 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_form_V_check │ │ │ │ - 5079: 003a206d 1860 FUNC GLOBAL DEFAULT 11 sormlq_fla │ │ │ │ - 5080: 000e8dd9 808 FUNC GLOBAL DEFAULT 11 clange_ │ │ │ │ - 5081: 00404a2d 668 FUNC GLOBAL DEFAULT 11 FLA_Set_offdiag │ │ │ │ - 5082: 00594de1 644 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Axpy_Ax_opc_var1 │ │ │ │ - 5083: 00181141 13364 FUNC GLOBAL DEFAULT 11 dgsvj0_ │ │ │ │ - 5084: 005035c9 1696 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_unb_var1 │ │ │ │ - 5085: 00504505 1628 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_unb_var2 │ │ │ │ - 5086: 00081299 296 FUNC GLOBAL DEFAULT 11 sgelqf_check │ │ │ │ - 5087: 00076ae1 244 FUNC GLOBAL DEFAULT 11 dtrti2_ │ │ │ │ - 5088: 00503115 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_unb_var3 │ │ │ │ - 5089: 000fa799 88 FUNC GLOBAL DEFAULT 11 clarscl2_ │ │ │ │ - 5090: 0050329d 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_unb_var4 │ │ │ │ - 5091: 0040db41 662 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd │ │ │ │ - 5092: 003cfffd 286 FUNC GLOBAL DEFAULT 11 bl1_dewscalmt │ │ │ │ - 5093: 0042632d 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_unb_ext │ │ │ │ - 5094: 0017d649 576 FUNC GLOBAL DEFAULT 11 dla_porpvgrw_ │ │ │ │ - 5095: 0007a2bd 200 FUNC GLOBAL DEFAULT 11 cpotri_check │ │ │ │ - 5096: 003f6841 56 FUNC GLOBAL DEFAULT 11 FLA_Check_error_code_helper │ │ │ │ - 5097: 006921dc 4 OBJECT GLOBAL DEFAULT 20 f__pc │ │ │ │ - 5098: 002a5889 668 FUNC GLOBAL DEFAULT 11 ssyswapr_ │ │ │ │ - 5099: 003eb7b1 112 FUNC GLOBAL DEFAULT 11 FLA_Chol_cntl_finalize │ │ │ │ - 5100: 0041ed85 142 FUNC GLOBAL DEFAULT 11 FLA_Gemv_task │ │ │ │ - 5101: 00087041 172 FUNC GLOBAL DEFAULT 11 zgetf2_check │ │ │ │ - 5102: 003d80ad 96 FUNC GLOBAL DEFAULT 11 FLA_Random_matrix_check │ │ │ │ - 5103: 00331649 1340 FUNC GLOBAL DEFAULT 11 zlansb_ │ │ │ │ - 5104: 003c1271 128 FUNC GLOBAL DEFAULT 11 bl1_ssyr2_blas │ │ │ │ - 5105: 0006af99 4 FUNC GLOBAL DEFAULT 11 fla_finalize_ │ │ │ │ - 5106: 002f6431 1208 FUNC GLOBAL DEFAULT 11 zheevd_ │ │ │ │ - 5107: 003b91e9 264 FUNC GLOBAL DEFAULT 11 bl1_zinvscalm │ │ │ │ - 5108: 003bd0f5 270 FUNC GLOBAL DEFAULT 11 bl1_zzcopymr │ │ │ │ - 5109: 003f2641 134 FUNC GLOBAL DEFAULT 11 FLASH_Obj_free_hierarchy │ │ │ │ - 5110: 0025a145 1316 FUNC GLOBAL DEFAULT 11 slansp_ │ │ │ │ - 5111: 003bb631 266 FUNC GLOBAL DEFAULT 11 bl1_zzcopymt │ │ │ │ - 5112: 003e8f79 84 FUNC GLOBAL DEFAULT 11 FLASH_Copy_cntl_finalize │ │ │ │ - 5113: 00565571 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opc_var1 │ │ │ │ - 5114: 00565929 164 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opc_var2 │ │ │ │ - 5115: 00693950 4 OBJECT GLOBAL DEFAULT 20 flash_caqr2ut_cntl_leaf │ │ │ │ - 5116: 00429951 84 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_task │ │ │ │ - 5117: 005e72a1 268 FUNC GLOBAL DEFAULT 11 FLA_Lyap │ │ │ │ - 5118: 003ee0f1 1088 FUNC GLOBAL DEFAULT 11 FLASH_Copy_hierarchy │ │ │ │ - 5119: 00565d81 232 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opc_var3 │ │ │ │ - 5120: 0025d62d 596 FUNC GLOBAL DEFAULT 11 slaqgb_ │ │ │ │ - 5121: 00693794 4 OBJECT GLOBAL DEFAULT 20 fla_apq2ut_var1_bsize │ │ │ │ - 5122: 0030ca01 2920 FUNC GLOBAL DEFAULT 11 zhptri_ │ │ │ │ - 5123: 005667fd 256 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opc_var4 │ │ │ │ - 5124: 003b8505 132 FUNC GLOBAL DEFAULT 11 bl1_zinvscalv │ │ │ │ - 5125: 003f76ad 14 FUNC GLOBAL DEFAULT 11 FLA_Check_pthread_join_result │ │ │ │ - 5126: 00317dc1 2896 FUNC GLOBAL DEFAULT 11 zla_heamv_ │ │ │ │ - 5127: 003eaa25 96 FUNC GLOBAL DEFAULT 11 FLASH_Her2k_cntl_finalize │ │ │ │ - 5128: 001dd9b9 1880 FUNC GLOBAL DEFAULT 11 dsprfs_ │ │ │ │ - 5129: 0054ad11 106 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc_determine_alg_blocksize │ │ │ │ - 5130: 0069386c 4 OBJECT GLOBAL DEFAULT 20 fla_qr2ut_cntl_unb │ │ │ │ - 5131: 003ae3f5 46 FUNC GLOBAL DEFAULT 11 d_int │ │ │ │ - 5132: 0056b089 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opc_var1 │ │ │ │ - 5133: 0056b439 160 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opc_var2 │ │ │ │ - 5134: 002252ad 1324 FUNC GLOBAL DEFAULT 11 sgerqf_ │ │ │ │ - 5135: 003ae981 38 FUNC GLOBAL DEFAULT 11 d_sign │ │ │ │ - 5136: 00693888 4 OBJECT GLOBAL DEFAULT 20 fla_spdinv_cntl │ │ │ │ - 5137: 0056bdf1 228 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opc_var3 │ │ │ │ - 5138: 00693570 4 OBJECT GLOBAL DEFAULT 20 flash_gemv_cntl_fm_cp │ │ │ │ - 5139: 001797f1 8088 FUNC GLOBAL DEFAULT 11 dgsvj1_ │ │ │ │ - 5140: 003e6905 148 FUNC GLOBAL DEFAULT 11 FLA_Trinv_check │ │ │ │ - 5141: 0056c2f1 252 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opc_var4 │ │ │ │ + 5061: 00089115 200 FUNC GLOBAL DEFAULT 11 zhetd2_check │ │ │ │ + 5062: 003b52a9 1524 FUNC GLOBAL DEFAULT 11 do_fio │ │ │ │ + 5063: 006935d4 4 OBJECT GLOBAL DEFAULT 20 fla_herk_var5_bsize │ │ │ │ + 5064: 0055d1ad 18 FUNC GLOBAL DEFAULT 11 FLA_Tevd │ │ │ │ + 5065: 003e7295 492 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_internal_check │ │ │ │ + 5066: 00692148 4 OBJECT GLOBAL DEFAULT 20 f__nonl │ │ │ │ + 5067: 00426cad 52 FUNC GLOBAL DEFAULT 11 FLA_Svdd_external │ │ │ │ + 5068: 00425841 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_task │ │ │ │ + 5069: 0032abf1 5564 FUNC GLOBAL DEFAULT 11 zlahqr_ │ │ │ │ + 5070: 003169d9 1564 FUNC GLOBAL DEFAULT 11 zla_hercond_x_ │ │ │ │ + 5071: 0040d2c9 380 FUNC GLOBAL DEFAULT 11 FLA_Sv_2x2_ops │ │ │ │ + 5072: 000a8e39 1100 FUNC GLOBAL DEFAULT 11 cggsvd_ │ │ │ │ + 5073: 00089a29 360 FUNC GLOBAL DEFAULT 11 zunm2r_check │ │ │ │ + 5074: 0017cdd9 2176 FUNC GLOBAL DEFAULT 11 dla_geamv_ │ │ │ │ + 5075: 0041ef75 140 FUNC GLOBAL DEFAULT 11 FLA_Gemv_t_task │ │ │ │ + 5076: 00427eb1 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbr_task │ │ │ │ + 5077: 001ee659 2116 FUNC GLOBAL DEFAULT 11 dtftri_ │ │ │ │ + 5078: 003e1c6d 216 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_form_V_check │ │ │ │ + 5079: 003a1d15 1860 FUNC GLOBAL DEFAULT 11 sormlq_fla │ │ │ │ + 5080: 000e9eb9 808 FUNC GLOBAL DEFAULT 11 clange_ │ │ │ │ + 5081: 004046ed 668 FUNC GLOBAL DEFAULT 11 FLA_Set_offdiag │ │ │ │ + 5082: 0059603d 644 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Axpy_Ax_opc_var1 │ │ │ │ + 5083: 00180211 13364 FUNC GLOBAL DEFAULT 11 dgsvj0_ │ │ │ │ + 5084: 00503151 1696 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_unb_var1 │ │ │ │ + 5085: 005046e5 1628 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_unb_var2 │ │ │ │ + 5086: 00081201 296 FUNC GLOBAL DEFAULT 11 sgelqf_check │ │ │ │ + 5087: 00076fa9 244 FUNC GLOBAL DEFAULT 11 dtrti2_ │ │ │ │ + 5088: 0050408d 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_unb_var3 │ │ │ │ + 5089: 000fbded 88 FUNC GLOBAL DEFAULT 11 clarscl2_ │ │ │ │ + 5090: 005043b9 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_unb_var4 │ │ │ │ + 5091: 0040db89 662 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd │ │ │ │ + 5092: 003cf3ed 286 FUNC GLOBAL DEFAULT 11 bl1_dewscalmt │ │ │ │ + 5093: 00426375 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_unb_ext │ │ │ │ + 5094: 0017d659 576 FUNC GLOBAL DEFAULT 11 dla_porpvgrw_ │ │ │ │ + 5095: 0007a1f9 200 FUNC GLOBAL DEFAULT 11 cpotri_check │ │ │ │ + 5096: 003f7629 56 FUNC GLOBAL DEFAULT 11 FLA_Check_error_code_helper │ │ │ │ + 5097: 006921ac 4 OBJECT GLOBAL DEFAULT 20 f__pc │ │ │ │ + 5098: 002a5899 668 FUNC GLOBAL DEFAULT 11 ssyswapr_ │ │ │ │ + 5099: 003eb6f5 112 FUNC GLOBAL DEFAULT 11 FLA_Chol_cntl_finalize │ │ │ │ + 5100: 0041edcd 142 FUNC GLOBAL DEFAULT 11 FLA_Gemv_task │ │ │ │ + 5101: 0008703d 172 FUNC GLOBAL DEFAULT 11 zgetf2_check │ │ │ │ + 5102: 003d800d 96 FUNC GLOBAL DEFAULT 11 FLA_Random_matrix_check │ │ │ │ + 5103: 003335a9 1340 FUNC GLOBAL DEFAULT 11 zlansb_ │ │ │ │ + 5104: 003c0dc5 128 FUNC GLOBAL DEFAULT 11 bl1_ssyr2_blas │ │ │ │ + 5105: 0006a419 4 FUNC GLOBAL DEFAULT 11 fla_finalize_ │ │ │ │ + 5106: 002f6459 1208 FUNC GLOBAL DEFAULT 11 zheevd_ │ │ │ │ + 5107: 003b90b9 264 FUNC GLOBAL DEFAULT 11 bl1_zinvscalm │ │ │ │ + 5108: 003bcbc5 270 FUNC GLOBAL DEFAULT 11 bl1_zzcopymr │ │ │ │ + 5109: 003f2689 134 FUNC GLOBAL DEFAULT 11 FLASH_Obj_free_hierarchy │ │ │ │ + 5110: 0025a5f9 1316 FUNC GLOBAL DEFAULT 11 slansp_ │ │ │ │ + 5111: 003baef9 266 FUNC GLOBAL DEFAULT 11 bl1_zzcopymt │ │ │ │ + 5112: 003e8fc1 84 FUNC GLOBAL DEFAULT 11 FLASH_Copy_cntl_finalize │ │ │ │ + 5113: 005655ad 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opc_var1 │ │ │ │ + 5114: 00565965 164 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opc_var2 │ │ │ │ + 5115: 00693928 4 OBJECT GLOBAL DEFAULT 20 flash_caqr2ut_cntl_leaf │ │ │ │ + 5116: 00429829 84 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_task │ │ │ │ + 5117: 005e61f1 268 FUNC GLOBAL DEFAULT 11 FLA_Lyap │ │ │ │ + 5118: 003eee65 1088 FUNC GLOBAL DEFAULT 11 FLASH_Copy_hierarchy │ │ │ │ + 5119: 00566869 232 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opc_var3 │ │ │ │ + 5120: 0025d63d 596 FUNC GLOBAL DEFAULT 11 slaqgb_ │ │ │ │ + 5121: 0069376c 4 OBJECT GLOBAL DEFAULT 20 fla_apq2ut_var1_bsize │ │ │ │ + 5122: 0030ca29 2920 FUNC GLOBAL DEFAULT 11 zhptri_ │ │ │ │ + 5123: 005660a5 256 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opc_var4 │ │ │ │ + 5124: 003b8b2d 132 FUNC GLOBAL DEFAULT 11 bl1_zinvscalv │ │ │ │ + 5125: 003f8495 14 FUNC GLOBAL DEFAULT 11 FLA_Check_pthread_join_result │ │ │ │ + 5126: 003177e9 2896 FUNC GLOBAL DEFAULT 11 zla_heamv_ │ │ │ │ + 5127: 003eaa6d 96 FUNC GLOBAL DEFAULT 11 FLASH_Her2k_cntl_finalize │ │ │ │ + 5128: 001dd9d9 1880 FUNC GLOBAL DEFAULT 11 dsprfs_ │ │ │ │ + 5129: 0054ba6d 106 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc_determine_alg_blocksize │ │ │ │ + 5130: 00693884 4 OBJECT GLOBAL DEFAULT 20 fla_qr2ut_cntl_unb │ │ │ │ + 5131: 003ae431 46 FUNC GLOBAL DEFAULT 11 d_int │ │ │ │ + 5132: 0056b485 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opc_var1 │ │ │ │ + 5133: 0056b0d5 160 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opc_var2 │ │ │ │ + 5134: 00224dd5 1324 FUNC GLOBAL DEFAULT 11 sgerqf_ │ │ │ │ + 5135: 003aeb11 38 FUNC GLOBAL DEFAULT 11 d_sign │ │ │ │ + 5136: 0069384c 4 OBJECT GLOBAL DEFAULT 20 fla_spdinv_cntl │ │ │ │ + 5137: 0056be51 228 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opc_var3 │ │ │ │ + 5138: 006935c8 4 OBJECT GLOBAL DEFAULT 20 flash_gemv_cntl_fm_cp │ │ │ │ + 5139: 00174e39 8088 FUNC GLOBAL DEFAULT 11 dgsvj1_ │ │ │ │ + 5140: 003e694d 148 FUNC GLOBAL DEFAULT 11 FLA_Trinv_check │ │ │ │ + 5141: 0056c711 252 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opc_var4 │ │ │ │ 5142: 000bf3e1 2488 FUNC GLOBAL DEFAULT 11 cherfs_ │ │ │ │ - 5143: 00286e55 924 FUNC GLOBAL DEFAULT 11 sorm2l_ │ │ │ │ - 5144: 005d9829 1176 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_realify_unb │ │ │ │ - 5145: 000d8a85 824 FUNC GLOBAL DEFAULT 11 clacn2_ │ │ │ │ - 5146: 001d2fd9 568 FUNC GLOBAL DEFAULT 11 dpptri_ │ │ │ │ - 5147: 0023a5a1 572 FUNC GLOBAL DEFAULT 11 sla_porpvgrw_ │ │ │ │ - 5148: 003d2915 194 FUNC GLOBAL DEFAULT 11 bl1_dsetmr │ │ │ │ - 5149: 00405f79 50 FUNC GLOBAL DEFAULT 11 FLA_random_scomplex │ │ │ │ - 5150: 003d8c79 120 FUNC GLOBAL DEFAULT 11 FLA_Transpose_check │ │ │ │ - 5151: 005d3911 152 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_create_T │ │ │ │ - 5152: 004343a9 188 FUNC GLOBAL DEFAULT 11 FLASH_Scalr │ │ │ │ - 5153: 001adbe1 796 FUNC GLOBAL DEFAULT 11 dlartg_ │ │ │ │ - 5154: 0025d881 924 FUNC GLOBAL DEFAULT 11 slaqp2_ │ │ │ │ - 5155: 003fcc91 920 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_geometric_dist │ │ │ │ - 5156: 003bc655 270 FUNC GLOBAL DEFAULT 11 bl1_szcopymr │ │ │ │ - 5157: 0069377c 4 OBJECT GLOBAL DEFAULT 20 flash_trmm_cntl_mm │ │ │ │ - 5158: 00423199 152 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_task │ │ │ │ - 5159: 004d1a5d 620 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var10 │ │ │ │ - 5160: 004f5899 1668 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_unb_var1 │ │ │ │ - 5161: 003babb9 266 FUNC GLOBAL DEFAULT 11 bl1_szcopymt │ │ │ │ - 5162: 003f3201 332 FUNC GLOBAL DEFAULT 11 FLA_Axpy_buffer_to_object │ │ │ │ - 5163: 001d083d 412 FUNC GLOBAL DEFAULT 11 dpoequ_ │ │ │ │ - 5164: 005b9169 464 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_ops_var1 │ │ │ │ - 5165: 004f5239 1632 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_unb_var2 │ │ │ │ - 5166: 005ba74d 528 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_ops_var2 │ │ │ │ - 5167: 004f4f09 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_unb_var3 │ │ │ │ - 5168: 00693780 4 OBJECT GLOBAL DEFAULT 20 flash_trmm_cntl_mp │ │ │ │ - 5169: 001ec6b9 2564 FUNC GLOBAL DEFAULT 11 dsytri_rook_ │ │ │ │ - 5170: 00416735 864 FUNC GLOBAL DEFAULT 11 FLA_Dotc_external │ │ │ │ - 5171: 0039ae35 908 FUNC GLOBAL DEFAULT 11 cungl2_fla │ │ │ │ - 5172: 004f50a1 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_unb_var4 │ │ │ │ - 5173: 003ef999 220 FUNC GLOBAL DEFAULT 11 FLASH_Random_spd_matrix │ │ │ │ - 5174: 005bb355 520 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_ops_var4 │ │ │ │ - 5175: 005b9c69 440 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_ops_var5 │ │ │ │ - 5176: 003f5c75 72 FUNC GLOBAL DEFAULT 11 FLA_Param_map_blis_to_flame_uplo │ │ │ │ - 5177: 003c141d 172 FUNC GLOBAL DEFAULT 11 bl1_dsyr2 │ │ │ │ - 5178: 00693678 4 OBJECT GLOBAL DEFAULT 20 fla_syrk_cntl_blas │ │ │ │ - 5179: 0019e541 2356 FUNC GLOBAL DEFAULT 11 dlantp_ │ │ │ │ - 5180: 00362761 4246 FUNC GLOBAL DEFAULT 11 zptrfs_ │ │ │ │ - 5181: 00426c01 152 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_ext │ │ │ │ - 5182: 003e3c15 292 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_solve_check │ │ │ │ - 5183: 003442c5 854 FUNC GLOBAL DEFAULT 11 zlaswp_ │ │ │ │ - 5184: 00422fd1 152 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_task │ │ │ │ - 5185: 003dad2d 464 FUNC GLOBAL DEFAULT 11 FLA_Gemv_check │ │ │ │ - 5186: 005354a9 264 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opd_var1 │ │ │ │ - 5187: 0055ce95 292 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_n_opd_var1 │ │ │ │ - 5188: 0011a769 484 FUNC GLOBAL DEFAULT 11 cptcon_ │ │ │ │ - 5189: 005365f9 320 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opd_var2 │ │ │ │ - 5190: 005360a9 208 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opd_var3 │ │ │ │ - 5191: 00693814 4 OBJECT GLOBAL DEFAULT 20 fla_eig_gest_nx_cntl │ │ │ │ - 5192: 00365f09 3168 FUNC GLOBAL DEFAULT 11 zsptri_ │ │ │ │ - 5193: 0055b2f9 4208 FUNC GLOBAL DEFAULT 11 FLA_Svd_ext_u_unb_var1 │ │ │ │ - 5194: 005bf299 444 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Ax_opc_var1 │ │ │ │ - 5195: 00690ab4 4 OBJECT GLOBAL DEFAULT 20 f__getn │ │ │ │ - 5196: 003fa829 66 FUNC GLOBAL DEFAULT 11 FLA_Obj_elemtype │ │ │ │ - 5197: 003f7c51 70 FUNC GLOBAL DEFAULT 11 FLA_Check_object_length_equals │ │ │ │ - 5198: 003c88b9 952 FUNC GLOBAL DEFAULT 11 bl1_zsymm │ │ │ │ - 5199: 00478821 1584 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var1 │ │ │ │ - 5200: 00151541 1680 FUNC GLOBAL DEFAULT 11 cunmql_ │ │ │ │ - 5201: 00364aa9 2024 FUNC GLOBAL DEFAULT 11 zstedc_ │ │ │ │ - 5202: 003d07b5 130 FUNC GLOBAL DEFAULT 11 bl1_cinvert2s │ │ │ │ - 5203: 00478e51 1588 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var2 │ │ │ │ - 5204: 00479485 1600 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var3 │ │ │ │ - 5205: 00479ac5 1604 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var4 │ │ │ │ - 5206: 003f5d01 88 FUNC GLOBAL DEFAULT 11 FLA_Param_map_blis_to_flame_diag │ │ │ │ - 5207: 00693954 4 OBJECT GLOBAL DEFAULT 20 flash_caqrutinc_var1_bsize │ │ │ │ - 5208: 0047a109 1604 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var5 │ │ │ │ - 5209: 0021d859 2684 FUNC GLOBAL DEFAULT 11 sgegs_ │ │ │ │ - 5210: 006937c8 4 OBJECT GLOBAL DEFAULT 20 fla_appiv_cntl_leaf │ │ │ │ - 5211: 000c0b79 3782 FUNC GLOBAL DEFAULT 11 chetf2_ │ │ │ │ - 5212: 0047a74d 1592 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var6 │ │ │ │ - 5213: 0047ad85 1576 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var7 │ │ │ │ - 5214: 0047b625 1600 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var8 │ │ │ │ - 5215: 005be599 632 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_recover_tau │ │ │ │ - 5216: 0062e0d9 384 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opd_var1 │ │ │ │ - 5217: 003c098d 176 FUNC GLOBAL DEFAULT 11 bl1_zsymv │ │ │ │ - 5218: 0047b3ad 632 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var9 │ │ │ │ - 5219: 00692060 4 OBJECT GLOBAL DEFAULT 20 f__lquit │ │ │ │ - 5220: 00424729 130 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_task │ │ │ │ - 5221: 00436c95 636 FUNC GLOBAL DEFAULT 11 FLA_Gemv_h_blk_var1 │ │ │ │ - 5222: 00436f11 632 FUNC GLOBAL DEFAULT 11 FLA_Gemv_h_blk_var2 │ │ │ │ - 5223: 00692180 4 OBJECT GLOBAL DEFAULT 20 f__rp │ │ │ │ - 5224: 00693868 4 OBJECT GLOBAL DEFAULT 20 fla_qr2ut_cntl_leaf │ │ │ │ - 5225: 00693560 4 OBJECT GLOBAL DEFAULT 20 flash_trsv_cntl_blas │ │ │ │ - 5226: 00693624 4 OBJECT GLOBAL DEFAULT 20 fla_herk_cntl_mm │ │ │ │ - 5227: 003b1e11 88 FUNC GLOBAL DEFAULT 11 t_getc │ │ │ │ - 5228: 003c0e8d 164 FUNC GLOBAL DEFAULT 11 bl1_zsyr │ │ │ │ - 5229: 00693918 4 OBJECT GLOBAL DEFAULT 20 flash_apqudut_cntl_leaf │ │ │ │ - 5230: 0069389c 4 OBJECT GLOBAL DEFAULT 20 fla_tridiagut_bsize_leaf │ │ │ │ - 5231: 00437189 704 FUNC GLOBAL DEFAULT 11 FLA_Gemv_h_blk_var5 │ │ │ │ - 5232: 003831f1 1404 FUNC GLOBAL DEFAULT 11 ztrsen_ │ │ │ │ - 5233: 00437449 696 FUNC GLOBAL DEFAULT 11 FLA_Gemv_h_blk_var6 │ │ │ │ - 5234: 003fd515 20 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_block_size │ │ │ │ - 5235: 003fa9e5 14 FUNC GLOBAL DEFAULT 11 FLA_Obj_base_width │ │ │ │ - 5236: 00212d75 4260 FUNC GLOBAL DEFAULT 11 sgbbrd_ │ │ │ │ - 5237: 00227f29 3468 FUNC GLOBAL DEFAULT 11 sgges_ │ │ │ │ - 5238: 003cd8d1 12 FUNC GLOBAL DEFAULT 11 bl1_is_zero_diag │ │ │ │ - 5239: 002e2eb1 960 FUNC GLOBAL DEFAULT 11 zgeqrt2_ │ │ │ │ - 5240: 003acc21 292 FUNC GLOBAL DEFAULT 11 iparmq_ │ │ │ │ - 5241: 003ce499 202 FUNC GLOBAL DEFAULT 11 bl1_capdiagmv │ │ │ │ - 5242: 00311b11 1464 FUNC GLOBAL DEFAULT 11 zla_gbrcond_x_ │ │ │ │ - 5243: 002dfc91 1368 FUNC GLOBAL DEFAULT 11 zgeqlf_ │ │ │ │ - 5244: 006936d8 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_op_pb │ │ │ │ - 5245: 006939bc 4 OBJECT GLOBAL DEFAULT 20 flash_qrut_var3_bsize │ │ │ │ - 5246: 00426141 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_blk_ext │ │ │ │ - 5247: 002e4c21 548 FUNC GLOBAL DEFAULT 11 zgetrs_ │ │ │ │ - 5248: 003ae25d 8 FUNC GLOBAL DEFAULT 11 d_exp │ │ │ │ - 5249: 003d810d 132 FUNC GLOBAL DEFAULT 11 FLA_Random_spd_matrix_check │ │ │ │ - 5250: 0052e1d1 608 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_iteracc_v_ops_var1 │ │ │ │ - 5251: 005a94c9 484 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_ops_var1 │ │ │ │ - 5252: 003d63b1 316 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_check │ │ │ │ - 5253: 003f79d9 16 FUNC GLOBAL DEFAULT 11 FLA_Check_nonconstant_datatype │ │ │ │ - 5254: 005aa151 552 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_ops_var2 │ │ │ │ - 5255: 005aaef1 644 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_ops_var3 │ │ │ │ - 5256: 00250b19 2286 FUNC GLOBAL DEFAULT 11 slag2_ │ │ │ │ - 5257: 005ad9c5 492 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_ops_var4 │ │ │ │ - 5258: 005ace05 420 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_ops_var5 │ │ │ │ - 5259: 003ab561 1412 FUNC GLOBAL DEFAULT 11 zhetd2_fla │ │ │ │ - 5260: 003f6431 192 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_constant_ext │ │ │ │ - 5261: 003bf8cd 336 FUNC GLOBAL DEFAULT 11 bl1_cger │ │ │ │ - 5262: 003d1239 320 FUNC GLOBAL DEFAULT 11 bl1_zmaxabsm │ │ │ │ - 5263: 003e3df9 376 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_solve_check │ │ │ │ - 5264: 0054cb29 152 FUNC GLOBAL DEFAULT 11 FLASH_LQ_UT_create_hier_matrices │ │ │ │ - 5265: 003d23ed 86 FUNC GLOBAL DEFAULT 11 bl1_zsetdiag │ │ │ │ - 5266: 0028eb19 452 FUNC GLOBAL DEFAULT 11 spotrs_ │ │ │ │ - 5267: 004fef21 1088 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_blk_var1 │ │ │ │ - 5268: 003c4635 442 FUNC GLOBAL DEFAULT 11 bl1_dsyrk │ │ │ │ - 5269: 004ff361 1128 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_blk_var2 │ │ │ │ - 5270: 003e7dad 4 FUNC GLOBAL DEFAULT 11 FLA_Cntl_obj_free │ │ │ │ - 5271: 004fe589 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_blk_var3 │ │ │ │ - 5272: 004fed7d 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_blk_var4 │ │ │ │ - 5273: 003c2db1 4 FUNC GLOBAL DEFAULT 11 bl1_shemm │ │ │ │ - 5274: 003f7169 186 FUNC GLOBAL DEFAULT 11 FLA_Check_hess_indices │ │ │ │ - 5275: 006937dc 4 OBJECT GLOBAL DEFAULT 20 fla_caqr2ut_var1_bsize │ │ │ │ - 5276: 005941ad 1578 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Axpy_Ax_opt_var1 │ │ │ │ - 5277: 003d17d1 336 FUNC GLOBAL DEFAULT 11 bl1_zmaxabsv │ │ │ │ - 5278: 00425dbd 52 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_form_U_external │ │ │ │ - 5279: 001da795 1292 FUNC GLOBAL DEFAULT 11 dspgst_ │ │ │ │ - 5280: 00129879 900 FUNC GLOBAL DEFAULT 11 csytrf_ │ │ │ │ - 5281: 0050605d 1068 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_blk_var1 │ │ │ │ - 5282: 003cc26d 610 FUNC GLOBAL DEFAULT 11 bl1_zaxmyv2 │ │ │ │ - 5283: 0025d4a5 392 FUNC GLOBAL DEFAULT 11 slaqge_ │ │ │ │ - 5284: 00506489 1132 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_blk_var2 │ │ │ │ - 5285: 0019fcd1 2532 FUNC GLOBAL DEFAULT 11 dlantr_ │ │ │ │ - 5286: 003bffc5 46 FUNC GLOBAL DEFAULT 11 bl1_shemv │ │ │ │ - 5287: 0022499d 840 FUNC GLOBAL DEFAULT 11 sgeqrt2_ │ │ │ │ - 5288: 00505015 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_blk_var3 │ │ │ │ - 5289: 00505eb9 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_blk_var4 │ │ │ │ - 5290: 003b86bd 94 FUNC GLOBAL DEFAULT 11 bl1_sdcopyv │ │ │ │ - 5291: 0006b7f1 316 FUNC GLOBAL DEFAULT 11 chegst_ │ │ │ │ - 5292: 006213f9 1328 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var1 │ │ │ │ - 5293: 00621ac1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var2 │ │ │ │ - 5294: 002dea81 4188 FUNC GLOBAL DEFAULT 11 zgelsd_ │ │ │ │ - 5295: 002e3271 1344 FUNC GLOBAL DEFAULT 11 zgeqrt3_ │ │ │ │ - 5296: 00621b49 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var3 │ │ │ │ - 5297: 003dc0dd 408 FUNC GLOBAL DEFAULT 11 FLA_Syr2_check │ │ │ │ - 5298: 003bfa1d 52 FUNC GLOBAL DEFAULT 11 bl1_zgerc_blas │ │ │ │ - 5299: 00693834 4 OBJECT GLOBAL DEFAULT 20 fla_lu_nopiv_cntl_in │ │ │ │ - 5300: 00621bd1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var4 │ │ │ │ - 5301: 0069364c 4 OBJECT GLOBAL DEFAULT 20 fla_syr2k_var9_bsize │ │ │ │ - 5302: 00621c59 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var5 │ │ │ │ - 5303: 002385e5 1552 FUNC GLOBAL DEFAULT 11 sla_gbrcond_ │ │ │ │ - 5304: 005f1391 540 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_ops_var1 │ │ │ │ - 5305: 0014edb5 6120 FUNC GLOBAL DEFAULT 11 cuncsd2by1_ │ │ │ │ - 5306: 003e5085 56 FUNC GLOBAL DEFAULT 11 FLA_SPDinv_internal_check │ │ │ │ - 5307: 003d2a9d 194 FUNC GLOBAL DEFAULT 11 bl1_zsetmr │ │ │ │ - 5308: 00621ce1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var6 │ │ │ │ - 5309: 005f45a5 696 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_ops_var2 │ │ │ │ - 5310: 00217321 796 FUNC GLOBAL DEFAULT 11 sgecon_ │ │ │ │ - 5311: 00621d69 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var7 │ │ │ │ - 5312: 00424c01 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_task │ │ │ │ - 5313: 00621df1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var8 │ │ │ │ - 5314: 005f365d 648 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_ops_var3 │ │ │ │ - 5315: 00621e79 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var9 │ │ │ │ - 5316: 005f2a6d 436 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_ops_var4 │ │ │ │ - 5317: 00693a00 4 OBJECT GLOBAL DEFAULT 20 flash_uddateut_var2_bsize │ │ │ │ - 5318: 00405b11 60 FUNC GLOBAL DEFAULT 11 FLA_Sort_f_opd │ │ │ │ - 5319: 001582e9 2684 FUNC GLOBAL DEFAULT 11 dgbsvx_ │ │ │ │ - 5320: 003d918d 168 FUNC GLOBAL DEFAULT 11 FLA_Axpy_internal_check │ │ │ │ - 5321: 003d0f59 208 FUNC GLOBAL DEFAULT 11 bl1_smaxabsm │ │ │ │ - 5322: 004404ed 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_blk_var1 │ │ │ │ - 5323: 00440769 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_blk_var2 │ │ │ │ - 5324: 003d22fd 76 FUNC GLOBAL DEFAULT 11 bl1_ssetdiag │ │ │ │ - 5325: 004409e5 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_blk_var3 │ │ │ │ - 5326: 0007607d 220 FUNC GLOBAL DEFAULT 11 zpotrf_ │ │ │ │ - 5327: 00690aa8 4 OBJECT GLOBAL DEFAULT 20 f__doned │ │ │ │ - 5328: 003f2141 356 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_conf_to │ │ │ │ - 5329: 00440c91 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_blk_var4 │ │ │ │ - 5330: 002001b9 808 FUNC GLOBAL DEFAULT 11 dtrcon_ │ │ │ │ - 5331: 00440f35 732 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_blk_var5 │ │ │ │ - 5332: 00429a55 564 FUNC GLOBAL DEFAULT 11 FLA_Axpy_blk_var1 │ │ │ │ - 5333: 00441211 740 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_blk_var6 │ │ │ │ - 5334: 00429c89 572 FUNC GLOBAL DEFAULT 11 FLA_Axpy_blk_var2 │ │ │ │ - 5335: 0042a20d 596 FUNC GLOBAL DEFAULT 11 FLA_Axpy_blk_var3 │ │ │ │ - 5336: 003d15b9 98 FUNC GLOBAL DEFAULT 11 bl1_smaxabsv │ │ │ │ - 5337: 005763ed 226 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_extract_real_diagonals │ │ │ │ - 5338: 0042a461 596 FUNC GLOBAL DEFAULT 11 FLA_Axpy_blk_var4 │ │ │ │ - 5339: 00085e35 160 FUNC GLOBAL DEFAULT 11 zgebd2_check │ │ │ │ - 5340: 003aeaad 336 FUNC GLOBAL DEFAULT 11 s_copy │ │ │ │ - 5341: 004119fd 326 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_b_opc │ │ │ │ - 5342: 005d8679 632 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_recover_tau │ │ │ │ - 5343: 00411769 330 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_b_opd │ │ │ │ - 5344: 00405a99 60 FUNC GLOBAL DEFAULT 11 FLA_Sort_f_ops │ │ │ │ - 5345: 0008b9b5 1452 FUNC GLOBAL DEFAULT 11 cgbequb_ │ │ │ │ - 5346: 00259901 784 FUNC GLOBAL DEFAULT 11 slanst_ │ │ │ │ - 5347: 00531c31 568 FUNC GLOBAL DEFAULT 11 FLA_Chol_solve │ │ │ │ - 5348: 003df16d 736 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_check │ │ │ │ - 5349: 00693628 4 OBJECT GLOBAL DEFAULT 20 fla_herk_cntl_op │ │ │ │ - 5350: 00224ce5 1244 FUNC GLOBAL DEFAULT 11 sgeqrt3_ │ │ │ │ - 5351: 00523411 1744 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_unb_var1 │ │ │ │ - 5352: 005356d1 292 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opz_var1 │ │ │ │ - 5353: 0053688d 344 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opz_var2 │ │ │ │ - 5354: 00522d95 1660 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_unb_var2 │ │ │ │ - 5355: 003aed0d 124 FUNC GLOBAL DEFAULT 11 f__icvt │ │ │ │ - 5356: 001e5fc5 1056 FUNC GLOBAL DEFAULT 11 dsyevd_ │ │ │ │ - 5357: 00536265 244 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opz_var3 │ │ │ │ - 5358: 0052273d 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_unb_var3 │ │ │ │ - 5359: 0025287d 1284 FUNC GLOBAL DEFAULT 11 slahrd_ │ │ │ │ - 5360: 005228c5 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_unb_var4 │ │ │ │ - 5361: 004f0a2d 1028 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_blk_var1 │ │ │ │ - 5362: 004f0e31 1120 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_blk_var2 │ │ │ │ - 5363: 00574ec1 1140 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_form_U_ext │ │ │ │ - 5364: 0033b7fd 1264 FUNC GLOBAL DEFAULT 11 zlarfgp_ │ │ │ │ - 5365: 004f1291 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_blk_var3 │ │ │ │ - 5366: 001130d1 2652 FUNC GLOBAL DEFAULT 11 cpbtrf_ │ │ │ │ - 5367: 004f1449 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_blk_var4 │ │ │ │ - 5368: 0056d22d 884 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_blk_var1 │ │ │ │ - 5369: 00311989 392 FUNC GLOBAL DEFAULT 11 zla_gbrpvgrw_ │ │ │ │ - 5370: 0056d90d 1040 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_blk_var2 │ │ │ │ - 5371: 0056d5a1 876 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_blk_var3 │ │ │ │ - 5372: 004114c1 326 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_b_ops │ │ │ │ - 5373: 0052db31 728 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_compute_tol_thresh │ │ │ │ - 5374: 0017bda9 2404 FUNC GLOBAL DEFAULT 11 dla_gbamv_ │ │ │ │ - 5375: 00223169 5804 FUNC GLOBAL DEFAULT 11 sgelss_ │ │ │ │ - 5376: 003f761d 14 FUNC GLOBAL DEFAULT 11 FLA_Check_read_result │ │ │ │ - 5377: 003b95b1 38 FUNC GLOBAL DEFAULT 11 bl1_cswap │ │ │ │ - 5378: 003eb869 56 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_cntl_finalize │ │ │ │ - 5379: 006935ec 4 OBJECT GLOBAL DEFAULT 20 fla_hemm_var9_bsize │ │ │ │ - 5380: 003e4e75 228 FUNC GLOBAL DEFAULT 11 FLA_QR_check │ │ │ │ - 5381: 004f7e89 1076 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_blk_var1 │ │ │ │ - 5382: 006936a4 4 OBJECT GLOBAL DEFAULT 20 fla_trsm_cntl_bp │ │ │ │ - 5383: 0007d0f5 200 FUNC GLOBAL DEFAULT 11 dlauum_check │ │ │ │ - 5384: 004f82bd 1104 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_blk_var2 │ │ │ │ - 5385: 0053e87d 332 FUNC GLOBAL DEFAULT 11 FLASH_LU_nopiv_solve │ │ │ │ - 5386: 00411c91 330 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_b_opz │ │ │ │ - 5387: 0043b585 1008 FUNC GLOBAL DEFAULT 11 FLA_Trsv_un_blk_var1 │ │ │ │ - 5388: 004f7b15 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_blk_var3 │ │ │ │ - 5389: 004f7ccd 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_blk_var4 │ │ │ │ - 5390: 0043b975 1016 FUNC GLOBAL DEFAULT 11 FLA_Trsv_un_blk_var2 │ │ │ │ - 5391: 0047bec5 1420 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var1 │ │ │ │ - 5392: 00316411 1432 FUNC GLOBAL DEFAULT 11 zla_gercond_x_ │ │ │ │ - 5393: 0047c451 1428 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var2 │ │ │ │ - 5394: 0022f939 756 FUNC GLOBAL DEFAULT 11 sgtsvx_ │ │ │ │ - 5395: 0047c9e5 1448 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var3 │ │ │ │ - 5396: 0047cf8d 1408 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var4 │ │ │ │ - 5397: 0062e471 536 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opz_var1 │ │ │ │ - 5398: 003cbb45 348 FUNC GLOBAL DEFAULT 11 bl1_zdotaxpy │ │ │ │ - 5399: 0054b44d 878 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_opt_var1 │ │ │ │ - 5400: 0047d50d 1448 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var5 │ │ │ │ - 5401: 0055f3e1 550 FUNC GLOBAL DEFAULT 11 FLA_Tevd_francis_v_opt_var1 │ │ │ │ - 5402: 0047dab5 1428 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var6 │ │ │ │ + 5143: 002865d9 924 FUNC GLOBAL DEFAULT 11 sorm2l_ │ │ │ │ + 5144: 005d9259 1176 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_realify_unb │ │ │ │ + 5145: 000d8479 824 FUNC GLOBAL DEFAULT 11 clacn2_ │ │ │ │ + 5146: 001d3769 568 FUNC GLOBAL DEFAULT 11 dpptri_ │ │ │ │ + 5147: 0023a5a9 572 FUNC GLOBAL DEFAULT 11 sla_porpvgrw_ │ │ │ │ + 5148: 003d2551 194 FUNC GLOBAL DEFAULT 11 bl1_dsetmr │ │ │ │ + 5149: 004062b1 50 FUNC GLOBAL DEFAULT 11 FLA_random_scomplex │ │ │ │ + 5150: 003d8c49 120 FUNC GLOBAL DEFAULT 11 FLA_Transpose_check │ │ │ │ + 5151: 005d3949 152 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_create_T │ │ │ │ + 5152: 004343f1 188 FUNC GLOBAL DEFAULT 11 FLASH_Scalr │ │ │ │ + 5153: 001ac9e5 796 FUNC GLOBAL DEFAULT 11 dlartg_ │ │ │ │ + 5154: 0025da89 924 FUNC GLOBAL DEFAULT 11 slaqp2_ │ │ │ │ + 5155: 003fccd9 920 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_geometric_dist │ │ │ │ + 5156: 003bc125 270 FUNC GLOBAL DEFAULT 11 bl1_szcopymr │ │ │ │ + 5157: 00693778 4 OBJECT GLOBAL DEFAULT 20 flash_trmm_cntl_mm │ │ │ │ + 5158: 004231e1 152 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_task │ │ │ │ + 5159: 004d202d 620 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var10 │ │ │ │ + 5160: 004f50dd 1668 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_unb_var1 │ │ │ │ + 5161: 003ba481 266 FUNC GLOBAL DEFAULT 11 bl1_szcopymt │ │ │ │ + 5162: 003f3249 332 FUNC GLOBAL DEFAULT 11 FLA_Axpy_buffer_to_object │ │ │ │ + 5163: 001d0ef5 412 FUNC GLOBAL DEFAULT 11 dpoequ_ │ │ │ │ + 5164: 005b91a1 464 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_ops_var1 │ │ │ │ + 5165: 004f58f9 1632 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_unb_var2 │ │ │ │ + 5166: 005ba489 528 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_ops_var2 │ │ │ │ + 5167: 004f4f45 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_unb_var3 │ │ │ │ + 5168: 0069377c 4 OBJECT GLOBAL DEFAULT 20 flash_trmm_cntl_mp │ │ │ │ + 5169: 001ed065 2564 FUNC GLOBAL DEFAULT 11 dsytri_rook_ │ │ │ │ + 5170: 0041677d 864 FUNC GLOBAL DEFAULT 11 FLA_Dotc_external │ │ │ │ + 5171: 0039ae75 908 FUNC GLOBAL DEFAULT 11 cungl2_fla │ │ │ │ + 5172: 004f5761 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_unb_var4 │ │ │ │ + 5173: 003efb99 220 FUNC GLOBAL DEFAULT 11 FLASH_Random_spd_matrix │ │ │ │ + 5174: 005bc309 520 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_ops_var4 │ │ │ │ + 5175: 005bb091 440 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_ops_var5 │ │ │ │ + 5176: 003f5cb9 72 FUNC GLOBAL DEFAULT 11 FLA_Param_map_blis_to_flame_uplo │ │ │ │ + 5177: 003c0f71 172 FUNC GLOBAL DEFAULT 11 bl1_dsyr2 │ │ │ │ + 5178: 00693648 4 OBJECT GLOBAL DEFAULT 20 fla_syrk_cntl_blas │ │ │ │ + 5179: 0019efc9 2356 FUNC GLOBAL DEFAULT 11 dlantp_ │ │ │ │ + 5180: 003630a1 4246 FUNC GLOBAL DEFAULT 11 zptrfs_ │ │ │ │ + 5181: 00426c15 152 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_ext │ │ │ │ + 5182: 003e3c5d 292 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_solve_check │ │ │ │ + 5183: 00344305 854 FUNC GLOBAL DEFAULT 11 zlaswp_ │ │ │ │ + 5184: 00423019 152 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_task │ │ │ │ + 5185: 003dad75 464 FUNC GLOBAL DEFAULT 11 FLA_Gemv_check │ │ │ │ + 5186: 00535571 264 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opd_var1 │ │ │ │ + 5187: 0055cebd 292 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_n_opd_var1 │ │ │ │ + 5188: 0011a695 484 FUNC GLOBAL DEFAULT 11 cptcon_ │ │ │ │ + 5189: 00536639 320 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opd_var2 │ │ │ │ + 5190: 00535ae9 208 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opd_var3 │ │ │ │ + 5191: 006937e4 4 OBJECT GLOBAL DEFAULT 20 fla_eig_gest_nx_cntl │ │ │ │ + 5192: 00365f41 3168 FUNC GLOBAL DEFAULT 11 zsptri_ │ │ │ │ + 5193: 0055a981 4208 FUNC GLOBAL DEFAULT 11 FLA_Svd_ext_u_unb_var1 │ │ │ │ + 5194: 005bfb45 444 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Ax_opc_var1 │ │ │ │ + 5195: 00690a84 4 OBJECT GLOBAL DEFAULT 20 f__getn │ │ │ │ + 5196: 003fa871 66 FUNC GLOBAL DEFAULT 11 FLA_Obj_elemtype │ │ │ │ + 5197: 003f8a39 70 FUNC GLOBAL DEFAULT 11 FLA_Check_object_length_equals │ │ │ │ + 5198: 003c9b31 952 FUNC GLOBAL DEFAULT 11 bl1_zsymm │ │ │ │ + 5199: 0047885d 1584 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var1 │ │ │ │ + 5200: 00151151 1680 FUNC GLOBAL DEFAULT 11 cunmql_ │ │ │ │ + 5201: 00364ae1 2024 FUNC GLOBAL DEFAULT 11 zstedc_ │ │ │ │ + 5202: 003d07fd 130 FUNC GLOBAL DEFAULT 11 bl1_cinvert2s │ │ │ │ + 5203: 00478e8d 1588 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var2 │ │ │ │ + 5204: 0047a781 1600 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var3 │ │ │ │ + 5205: 004794c1 1604 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var4 │ │ │ │ + 5206: 003f5d45 88 FUNC GLOBAL DEFAULT 11 FLA_Param_map_blis_to_flame_diag │ │ │ │ + 5207: 00693918 4 OBJECT GLOBAL DEFAULT 20 flash_caqrutinc_var1_bsize │ │ │ │ + 5208: 00479b05 1604 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var5 │ │ │ │ + 5209: 0021c0a9 2684 FUNC GLOBAL DEFAULT 11 sgegs_ │ │ │ │ + 5210: 00693798 4 OBJECT GLOBAL DEFAULT 20 fla_appiv_cntl_leaf │ │ │ │ + 5211: 000c1635 3782 FUNC GLOBAL DEFAULT 11 chetf2_ │ │ │ │ + 5212: 0047a149 1592 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var6 │ │ │ │ + 5213: 0047adc1 1576 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var7 │ │ │ │ + 5214: 0047b3e9 1600 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var8 │ │ │ │ + 5215: 005be1ad 632 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_recover_tau │ │ │ │ + 5216: 0062e115 384 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opd_var1 │ │ │ │ + 5217: 003c09d5 176 FUNC GLOBAL DEFAULT 11 bl1_zsymv │ │ │ │ + 5218: 0047ba29 632 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var9 │ │ │ │ + 5219: 00692030 4 OBJECT GLOBAL DEFAULT 20 f__lquit │ │ │ │ + 5220: 00424771 130 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_task │ │ │ │ + 5221: 004368d9 636 FUNC GLOBAL DEFAULT 11 FLA_Gemv_h_blk_var1 │ │ │ │ + 5222: 00437219 632 FUNC GLOBAL DEFAULT 11 FLA_Gemv_h_blk_var2 │ │ │ │ + 5223: 00692150 4 OBJECT GLOBAL DEFAULT 20 f__rp │ │ │ │ + 5224: 00693880 4 OBJECT GLOBAL DEFAULT 20 fla_qr2ut_cntl_leaf │ │ │ │ + 5225: 00693530 4 OBJECT GLOBAL DEFAULT 20 flash_trsv_cntl_blas │ │ │ │ + 5226: 006935dc 4 OBJECT GLOBAL DEFAULT 20 fla_herk_cntl_mm │ │ │ │ + 5227: 003b1da9 88 FUNC GLOBAL DEFAULT 11 t_getc │ │ │ │ + 5228: 003c1aed 164 FUNC GLOBAL DEFAULT 11 bl1_zsyr │ │ │ │ + 5229: 006938d8 4 OBJECT GLOBAL DEFAULT 20 flash_apqudut_cntl_leaf │ │ │ │ + 5230: 00693860 4 OBJECT GLOBAL DEFAULT 20 fla_tridiagut_bsize_leaf │ │ │ │ + 5231: 00436f59 704 FUNC GLOBAL DEFAULT 11 FLA_Gemv_h_blk_var5 │ │ │ │ + 5232: 00384cb1 1404 FUNC GLOBAL DEFAULT 11 ztrsen_ │ │ │ │ + 5233: 00437705 696 FUNC GLOBAL DEFAULT 11 FLA_Gemv_h_blk_var6 │ │ │ │ + 5234: 003fdbad 20 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_block_size │ │ │ │ + 5235: 003faa2d 14 FUNC GLOBAL DEFAULT 11 FLA_Obj_base_width │ │ │ │ + 5236: 002137b1 4260 FUNC GLOBAL DEFAULT 11 sgbbrd_ │ │ │ │ + 5237: 00227f2d 3468 FUNC GLOBAL DEFAULT 11 sgges_ │ │ │ │ + 5238: 003cde99 12 FUNC GLOBAL DEFAULT 11 bl1_is_zero_diag │ │ │ │ + 5239: 002e2cc9 960 FUNC GLOBAL DEFAULT 11 zgeqrt2_ │ │ │ │ + 5240: 003acbf1 292 FUNC GLOBAL DEFAULT 11 iparmq_ │ │ │ │ + 5241: 003ce701 202 FUNC GLOBAL DEFAULT 11 bl1_capdiagmv │ │ │ │ + 5242: 003148e9 1464 FUNC GLOBAL DEFAULT 11 zla_gbrcond_x_ │ │ │ │ + 5243: 002df13d 1368 FUNC GLOBAL DEFAULT 11 zgeqlf_ │ │ │ │ + 5244: 006936bc 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_op_pb │ │ │ │ + 5245: 0069398c 4 OBJECT GLOBAL DEFAULT 20 flash_qrut_var3_bsize │ │ │ │ + 5246: 00426189 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_blk_ext │ │ │ │ + 5247: 002e4c49 548 FUNC GLOBAL DEFAULT 11 zgetrs_ │ │ │ │ + 5248: 003ae2e5 8 FUNC GLOBAL DEFAULT 11 d_exp │ │ │ │ + 5249: 003d806d 132 FUNC GLOBAL DEFAULT 11 FLA_Random_spd_matrix_check │ │ │ │ + 5250: 0052e209 608 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_iteracc_v_ops_var1 │ │ │ │ + 5251: 005a9501 484 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_ops_var1 │ │ │ │ + 5252: 003d62a9 316 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_check │ │ │ │ + 5253: 003f87c1 16 FUNC GLOBAL DEFAULT 11 FLA_Check_nonconstant_datatype │ │ │ │ + 5254: 005aa189 552 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_ops_var2 │ │ │ │ + 5255: 005ac2b5 644 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_ops_var3 │ │ │ │ + 5256: 0024d53d 2286 FUNC GLOBAL DEFAULT 11 slag2_ │ │ │ │ + 5257: 005aeb79 492 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_ops_var4 │ │ │ │ + 5258: 005ab6f5 420 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_ops_var5 │ │ │ │ + 5259: 003ab541 1412 FUNC GLOBAL DEFAULT 11 zhetd2_fla │ │ │ │ + 5260: 003f6479 192 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_constant_ext │ │ │ │ + 5261: 003bf18d 336 FUNC GLOBAL DEFAULT 11 bl1_cger │ │ │ │ + 5262: 003d127d 320 FUNC GLOBAL DEFAULT 11 bl1_zmaxabsm │ │ │ │ + 5263: 003e3d81 376 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_solve_check │ │ │ │ + 5264: 0054c809 152 FUNC GLOBAL DEFAULT 11 FLASH_LQ_UT_create_hier_matrices │ │ │ │ + 5265: 003d216d 86 FUNC GLOBAL DEFAULT 11 bl1_zsetdiag │ │ │ │ + 5266: 0028eb21 452 FUNC GLOBAL DEFAULT 11 spotrs_ │ │ │ │ + 5267: 004fdda9 1088 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_blk_var1 │ │ │ │ + 5268: 003c3b0d 442 FUNC GLOBAL DEFAULT 11 bl1_dsyrk │ │ │ │ + 5269: 004fe1e9 1128 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_blk_var2 │ │ │ │ + 5270: 003e7df5 4 FUNC GLOBAL DEFAULT 11 FLA_Cntl_obj_free │ │ │ │ + 5271: 004fe98d 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_blk_var3 │ │ │ │ + 5272: 004fe7e9 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_blk_var4 │ │ │ │ + 5273: 003c4169 4 FUNC GLOBAL DEFAULT 11 bl1_shemm │ │ │ │ + 5274: 003f7f51 186 FUNC GLOBAL DEFAULT 11 FLA_Check_hess_indices │ │ │ │ + 5275: 00693804 4 OBJECT GLOBAL DEFAULT 20 fla_caqr2ut_var1_bsize │ │ │ │ + 5276: 005939d1 1578 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Axpy_Ax_opt_var1 │ │ │ │ + 5277: 003d1819 336 FUNC GLOBAL DEFAULT 11 bl1_zmaxabsv │ │ │ │ + 5278: 00425e95 52 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_form_U_external │ │ │ │ + 5279: 001da7b9 1292 FUNC GLOBAL DEFAULT 11 dspgst_ │ │ │ │ + 5280: 00129871 900 FUNC GLOBAL DEFAULT 11 csytrf_ │ │ │ │ + 5281: 00505899 1068 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_blk_var1 │ │ │ │ + 5282: 003cb98d 610 FUNC GLOBAL DEFAULT 11 bl1_zaxmyv2 │ │ │ │ + 5283: 0025d4b5 392 FUNC GLOBAL DEFAULT 11 slaqge_ │ │ │ │ + 5284: 00505cc5 1132 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_blk_var2 │ │ │ │ + 5285: 0019f901 2532 FUNC GLOBAL DEFAULT 11 dlantr_ │ │ │ │ + 5286: 003bd15d 46 FUNC GLOBAL DEFAULT 11 bl1_shemv │ │ │ │ + 5287: 002227b9 840 FUNC GLOBAL DEFAULT 11 sgeqrt2_ │ │ │ │ + 5288: 00505051 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_blk_var3 │ │ │ │ + 5289: 0050678d 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_blk_var4 │ │ │ │ + 5290: 003b838d 94 FUNC GLOBAL DEFAULT 11 bl1_sdcopyv │ │ │ │ + 5291: 0006ac71 316 FUNC GLOBAL DEFAULT 11 chegst_ │ │ │ │ + 5292: 00621435 1328 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var1 │ │ │ │ + 5293: 00621a75 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var2 │ │ │ │ + 5294: 002de0e1 4188 FUNC GLOBAL DEFAULT 11 zgelsd_ │ │ │ │ + 5295: 002e3499 1344 FUNC GLOBAL DEFAULT 11 zgeqrt3_ │ │ │ │ + 5296: 00621afd 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var3 │ │ │ │ + 5297: 003dc5b1 408 FUNC GLOBAL DEFAULT 11 FLA_Syr2_check │ │ │ │ + 5298: 003bf2dd 52 FUNC GLOBAL DEFAULT 11 bl1_zgerc_blas │ │ │ │ + 5299: 006937f8 4 OBJECT GLOBAL DEFAULT 20 fla_lu_nopiv_cntl_in │ │ │ │ + 5300: 00621da5 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var4 │ │ │ │ + 5301: 0069361c 4 OBJECT GLOBAL DEFAULT 20 fla_syr2k_var9_bsize │ │ │ │ + 5302: 00621c95 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var5 │ │ │ │ + 5303: 00234585 1552 FUNC GLOBAL DEFAULT 11 sla_gbrcond_ │ │ │ │ + 5304: 005f13cd 540 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_ops_var1 │ │ │ │ + 5305: 0014edad 6120 FUNC GLOBAL DEFAULT 11 cuncsd2by1_ │ │ │ │ + 5306: 003e50cd 56 FUNC GLOBAL DEFAULT 11 FLA_SPDinv_internal_check │ │ │ │ + 5307: 003d26d9 194 FUNC GLOBAL DEFAULT 11 bl1_zsetmr │ │ │ │ + 5308: 00621c0d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var6 │ │ │ │ + 5309: 005f39f1 696 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_ops_var2 │ │ │ │ + 5310: 00217325 796 FUNC GLOBAL DEFAULT 11 sgecon_ │ │ │ │ + 5311: 00621d1d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var7 │ │ │ │ + 5312: 00424c79 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_task │ │ │ │ + 5313: 00621eb5 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var8 │ │ │ │ + 5314: 005f2169 648 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_ops_var3 │ │ │ │ + 5315: 00621e2d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var9 │ │ │ │ + 5316: 005f49e9 436 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_ops_var4 │ │ │ │ + 5317: 006939d8 4 OBJECT GLOBAL DEFAULT 20 flash_uddateut_var2_bsize │ │ │ │ + 5318: 00405c01 60 FUNC GLOBAL DEFAULT 11 FLA_Sort_f_opd │ │ │ │ + 5319: 00158619 2684 FUNC GLOBAL DEFAULT 11 dgbsvx_ │ │ │ │ + 5320: 003d908d 168 FUNC GLOBAL DEFAULT 11 FLA_Axpy_internal_check │ │ │ │ + 5321: 003d0f9d 208 FUNC GLOBAL DEFAULT 11 bl1_smaxabsm │ │ │ │ + 5322: 00440501 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_blk_var1 │ │ │ │ + 5323: 00440285 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_blk_var2 │ │ │ │ + 5324: 003d207d 76 FUNC GLOBAL DEFAULT 11 bl1_ssetdiag │ │ │ │ + 5325: 00440fad 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_blk_var3 │ │ │ │ + 5326: 000761d1 220 FUNC GLOBAL DEFAULT 11 zpotrf_ │ │ │ │ + 5327: 00690a78 4 OBJECT GLOBAL DEFAULT 20 f__doned │ │ │ │ + 5328: 003f2189 356 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_conf_to │ │ │ │ + 5329: 00440a2d 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_blk_var4 │ │ │ │ + 5330: 00200b9d 808 FUNC GLOBAL DEFAULT 11 dtrcon_ │ │ │ │ + 5331: 00440cd1 732 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_blk_var5 │ │ │ │ + 5332: 0042a4c9 564 FUNC GLOBAL DEFAULT 11 FLA_Axpy_blk_var1 │ │ │ │ + 5333: 00441259 740 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_blk_var6 │ │ │ │ + 5334: 00429de5 572 FUNC GLOBAL DEFAULT 11 FLA_Axpy_blk_var2 │ │ │ │ + 5335: 0042a021 596 FUNC GLOBAL DEFAULT 11 FLA_Axpy_blk_var3 │ │ │ │ + 5336: 003d1601 98 FUNC GLOBAL DEFAULT 11 bl1_smaxabsv │ │ │ │ + 5337: 00576b29 226 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_extract_real_diagonals │ │ │ │ + 5338: 0042a275 596 FUNC GLOBAL DEFAULT 11 FLA_Axpy_blk_var4 │ │ │ │ + 5339: 00085ce1 160 FUNC GLOBAL DEFAULT 11 zgebd2_check │ │ │ │ + 5340: 003ae9c1 336 FUNC GLOBAL DEFAULT 11 s_copy │ │ │ │ + 5341: 00410d59 326 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_b_opc │ │ │ │ + 5342: 005d8fdd 632 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_recover_tau │ │ │ │ + 5343: 00410ac5 330 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_b_opd │ │ │ │ + 5344: 00405b89 60 FUNC GLOBAL DEFAULT 11 FLA_Sort_f_ops │ │ │ │ + 5345: 0008bce5 1452 FUNC GLOBAL DEFAULT 11 cgbequb_ │ │ │ │ + 5346: 002583b9 784 FUNC GLOBAL DEFAULT 11 slanst_ │ │ │ │ + 5347: 00531c6d 568 FUNC GLOBAL DEFAULT 11 FLA_Chol_solve │ │ │ │ + 5348: 003df665 736 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_check │ │ │ │ + 5349: 006935e0 4 OBJECT GLOBAL DEFAULT 20 fla_herk_cntl_op │ │ │ │ + 5350: 002255bd 1244 FUNC GLOBAL DEFAULT 11 sgeqrt3_ │ │ │ │ + 5351: 00522a89 1744 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_unb_var1 │ │ │ │ + 5352: 00535799 292 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opz_var1 │ │ │ │ + 5353: 005368cd 344 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opz_var2 │ │ │ │ + 5354: 00523781 1660 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_unb_var2 │ │ │ │ + 5355: 003aee51 124 FUNC GLOBAL DEFAULT 11 f__icvt │ │ │ │ + 5356: 001e5cf1 1056 FUNC GLOBAL DEFAULT 11 dsyevd_ │ │ │ │ + 5357: 00535ca5 244 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opz_var3 │ │ │ │ + 5358: 00522779 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_unb_var3 │ │ │ │ + 5359: 0025286d 1284 FUNC GLOBAL DEFAULT 11 slahrd_ │ │ │ │ + 5360: 00522901 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_unb_var4 │ │ │ │ + 5361: 004f1085 1028 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_blk_var1 │ │ │ │ + 5362: 004f0c25 1120 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_blk_var2 │ │ │ │ + 5363: 00574e11 1140 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_form_U_ext │ │ │ │ + 5364: 0033b83d 1264 FUNC GLOBAL DEFAULT 11 zlarfgp_ │ │ │ │ + 5365: 004f1489 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_blk_var3 │ │ │ │ + 5366: 001176d9 2652 FUNC GLOBAL DEFAULT 11 cpbtrf_ │ │ │ │ + 5367: 004f0a69 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_blk_var4 │ │ │ │ + 5368: 0056de2d 884 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_blk_var1 │ │ │ │ + 5369: 003119b9 392 FUNC GLOBAL DEFAULT 11 zla_gbrpvgrw_ │ │ │ │ + 5370: 0056d269 1040 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_blk_var2 │ │ │ │ + 5371: 0056dac1 876 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_blk_var3 │ │ │ │ + 5372: 0041081d 326 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_b_ops │ │ │ │ + 5373: 0052df2d 728 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_compute_tol_thresh │ │ │ │ + 5374: 0017bdb9 2404 FUNC GLOBAL DEFAULT 11 dla_gbamv_ │ │ │ │ + 5375: 00223729 5804 FUNC GLOBAL DEFAULT 11 sgelss_ │ │ │ │ + 5376: 003f8405 14 FUNC GLOBAL DEFAULT 11 FLA_Check_read_result │ │ │ │ + 5377: 003b9389 38 FUNC GLOBAL DEFAULT 11 bl1_cswap │ │ │ │ + 5378: 003eb7ad 56 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_cntl_finalize │ │ │ │ + 5379: 00693534 4 OBJECT GLOBAL DEFAULT 20 fla_hemm_var9_bsize │ │ │ │ + 5380: 003e4ebd 228 FUNC GLOBAL DEFAULT 11 FLA_QR_check │ │ │ │ + 5381: 004f7b51 1076 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_blk_var1 │ │ │ │ + 5382: 00693674 4 OBJECT GLOBAL DEFAULT 20 fla_trsm_cntl_bp │ │ │ │ + 5383: 0007d0f9 200 FUNC GLOBAL DEFAULT 11 dlauum_check │ │ │ │ + 5384: 004f813d 1104 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_blk_var2 │ │ │ │ + 5385: 0053e8b5 332 FUNC GLOBAL DEFAULT 11 FLASH_LU_nopiv_solve │ │ │ │ + 5386: 00410fed 330 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_b_opz │ │ │ │ + 5387: 0043b5cd 1008 FUNC GLOBAL DEFAULT 11 FLA_Trsv_un_blk_var1 │ │ │ │ + 5388: 004f7f85 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_blk_var3 │ │ │ │ + 5389: 004f858d 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_blk_var4 │ │ │ │ + 5390: 0043b9bd 1016 FUNC GLOBAL DEFAULT 11 FLA_Trsv_un_blk_var2 │ │ │ │ + 5391: 0047bca1 1420 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var1 │ │ │ │ + 5392: 00316441 1432 FUNC GLOBAL DEFAULT 11 zla_gercond_x_ │ │ │ │ + 5393: 0047c22d 1428 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var2 │ │ │ │ + 5394: 0022ee61 756 FUNC GLOBAL DEFAULT 11 sgtsvx_ │ │ │ │ + 5395: 0047ca21 1448 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var3 │ │ │ │ + 5396: 0047cfc9 1408 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var4 │ │ │ │ + 5397: 0062e4ad 536 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opz_var1 │ │ │ │ + 5398: 003cc285 348 FUNC GLOBAL DEFAULT 11 bl1_zdotaxpy │ │ │ │ + 5399: 0054b521 878 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_opt_var1 │ │ │ │ + 5400: 0047d549 1448 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var5 │ │ │ │ + 5401: 0055f491 550 FUNC GLOBAL DEFAULT 11 FLA_Tevd_francis_v_opt_var1 │ │ │ │ + 5402: 0047daf1 1428 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var6 │ │ │ │ 5403: 000d3145 2306 FUNC GLOBAL DEFAULT 11 cla_geamv_ │ │ │ │ - 5404: 003c9589 168 FUNC GLOBAL DEFAULT 11 bl1_csyr2k_blas │ │ │ │ - 5405: 0047e049 1420 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var7 │ │ │ │ - 5406: 00403c55 292 FUNC GLOBAL DEFAULT 11 FLA_Random_unitary_matrix │ │ │ │ - 5407: 00220641 4008 FUNC GLOBAL DEFAULT 11 sgegv_ │ │ │ │ - 5408: 0041d7cd 1156 FUNC GLOBAL DEFAULT 11 FLA_Syr2_external │ │ │ │ - 5409: 005dbe15 376 FUNC GLOBAL DEFAULT 11 FLA_Fused_Her2_Ax_l_opd_var1 │ │ │ │ - 5410: 003f1a09 1076 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hierarchy │ │ │ │ - 5411: 0047e991 1408 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var8 │ │ │ │ - 5412: 0047e735 604 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var9 │ │ │ │ - 5413: 003c175d 172 FUNC GLOBAL DEFAULT 11 bl1_zsyr2 │ │ │ │ - 5414: 0044f9b5 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_unb_var1 │ │ │ │ - 5415: 0044fc61 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_unb_var2 │ │ │ │ - 5416: 00149b09 6308 FUNC GLOBAL DEFAULT 11 cunbdb_ │ │ │ │ - 5417: 0044ff0d 668 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_unb_var3 │ │ │ │ - 5418: 0052ed99 898 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_ext_opc_var1 │ │ │ │ - 5419: 0017c711 216 FUNC GLOBAL DEFAULT 11 dla_gerpvgrw_ │ │ │ │ - 5420: 003db1b9 384 FUNC GLOBAL DEFAULT 11 FLA_Ger_check │ │ │ │ - 5421: 004501a9 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_unb_var4 │ │ │ │ - 5422: 002ee829 1244 FUNC GLOBAL DEFAULT 11 zhbevd_ │ │ │ │ - 5423: 003eff9d 104 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_min_dim │ │ │ │ - 5424: 003d5599 168 FUNC GLOBAL DEFAULT 11 FLA_Obj_gt_check │ │ │ │ - 5425: 00450449 616 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_unb_var5 │ │ │ │ - 5426: 004506b1 620 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_unb_var6 │ │ │ │ - 5427: 0033c7f9 1584 FUNC GLOBAL DEFAULT 11 zlargv_ │ │ │ │ - 5428: 003e9085 144 FUNC GLOBAL DEFAULT 11 FLASH_Copyt_cntl_init │ │ │ │ - 5429: 002928d5 788 FUNC GLOBAL DEFAULT 11 ssbev_ │ │ │ │ - 5430: 003b8c2d 34 FUNC GLOBAL DEFAULT 11 bl1_dscal │ │ │ │ - 5431: 0028bacd 1840 FUNC GLOBAL DEFAULT 11 spftrf_ │ │ │ │ - 5432: 0019dad1 1372 FUNC GLOBAL DEFAULT 11 dlanv2_ │ │ │ │ - 5433: 003d7f41 232 FUNC GLOBAL DEFAULT 11 FLA_Pow_check │ │ │ │ - 5434: 0041f0cd 92 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lt_task │ │ │ │ - 5435: 00419e35 80 FUNC GLOBAL DEFAULT 11 FLA_Scalr_task │ │ │ │ - 5436: 00264061 716 FUNC GLOBAL DEFAULT 11 slarfgp_ │ │ │ │ - 5437: 003f68e1 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_direct │ │ │ │ - 5438: 002e7c69 1372 FUNC GLOBAL DEFAULT 11 zggglm_ │ │ │ │ - 5439: 00599339 876 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_internal │ │ │ │ - 5440: 003a827d 1348 FUNC GLOBAL DEFAULT 11 chetd2_fla │ │ │ │ - 5441: 003fd49d 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_work_stealing │ │ │ │ - 5442: 00228cb5 3104 FUNC GLOBAL DEFAULT 11 sggev_ │ │ │ │ - 5443: 004280fd 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfr_task │ │ │ │ - 5444: 00419985 98 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_task │ │ │ │ - 5445: 001d38c9 1904 FUNC GLOBAL DEFAULT 11 dporfs_ │ │ │ │ - 5446: 00634bf5 242 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var1 │ │ │ │ - 5447: 0054077d 444 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_ops_var1 │ │ │ │ - 5448: 0054ee75 570 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opt_var1 │ │ │ │ - 5449: 00540fd9 380 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_ops_var2 │ │ │ │ - 5450: 00635455 684 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var2 │ │ │ │ - 5451: 0054fe79 618 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opt_var2 │ │ │ │ + 5404: 003c7b59 168 FUNC GLOBAL DEFAULT 11 bl1_csyr2k_blas │ │ │ │ + 5405: 0047e085 1420 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var7 │ │ │ │ + 5406: 004042fd 292 FUNC GLOBAL DEFAULT 11 FLA_Random_unitary_matrix │ │ │ │ + 5407: 002207d9 4008 FUNC GLOBAL DEFAULT 11 sgegv_ │ │ │ │ + 5408: 0041ceed 1156 FUNC GLOBAL DEFAULT 11 FLA_Syr2_external │ │ │ │ + 5409: 005dbe0d 376 FUNC GLOBAL DEFAULT 11 FLA_Fused_Her2_Ax_l_opd_var1 │ │ │ │ + 5410: 003f1a51 1076 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hierarchy │ │ │ │ + 5411: 0047eb09 1408 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var8 │ │ │ │ + 5412: 0047e771 604 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var9 │ │ │ │ + 5413: 003c12b1 172 FUNC GLOBAL DEFAULT 11 bl1_zsyr2 │ │ │ │ + 5414: 0044fca9 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_unb_var1 │ │ │ │ + 5415: 0044f739 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_unb_var2 │ │ │ │ + 5416: 0014a9ed 6308 FUNC GLOBAL DEFAULT 11 cunbdb_ │ │ │ │ + 5417: 004501f5 668 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_unb_var3 │ │ │ │ + 5418: 0052edd1 898 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_ext_opc_var1 │ │ │ │ + 5419: 0017cd01 216 FUNC GLOBAL DEFAULT 11 dla_gerpvgrw_ │ │ │ │ + 5420: 003db021 384 FUNC GLOBAL DEFAULT 11 FLA_Ger_check │ │ │ │ + 5421: 0044ff55 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_unb_var4 │ │ │ │ + 5422: 002ee84d 1244 FUNC GLOBAL DEFAULT 11 zhbevd_ │ │ │ │ + 5423: 003f00c5 104 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_min_dim │ │ │ │ + 5424: 003d5791 168 FUNC GLOBAL DEFAULT 11 FLA_Obj_gt_check │ │ │ │ + 5425: 00450491 616 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_unb_var5 │ │ │ │ + 5426: 004506f9 620 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_unb_var6 │ │ │ │ + 5427: 0033c839 1584 FUNC GLOBAL DEFAULT 11 zlargv_ │ │ │ │ + 5428: 003e90cd 144 FUNC GLOBAL DEFAULT 11 FLASH_Copyt_cntl_init │ │ │ │ + 5429: 002928dd 788 FUNC GLOBAL DEFAULT 11 ssbev_ │ │ │ │ + 5430: 003b9285 34 FUNC GLOBAL DEFAULT 11 bl1_dscal │ │ │ │ + 5431: 0028b8e1 1840 FUNC GLOBAL DEFAULT 11 spftrf_ │ │ │ │ + 5432: 0019dae9 1372 FUNC GLOBAL DEFAULT 11 dlanv2_ │ │ │ │ + 5433: 003d80f1 232 FUNC GLOBAL DEFAULT 11 FLA_Pow_check │ │ │ │ + 5434: 0041f76d 92 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lt_task │ │ │ │ + 5435: 00419e7d 80 FUNC GLOBAL DEFAULT 11 FLA_Scalr_task │ │ │ │ + 5436: 00264241 716 FUNC GLOBAL DEFAULT 11 slarfgp_ │ │ │ │ + 5437: 003f76c9 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_direct │ │ │ │ + 5438: 002e87b1 1372 FUNC GLOBAL DEFAULT 11 zggglm_ │ │ │ │ + 5439: 0059714d 876 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_internal │ │ │ │ + 5440: 003a82bd 1348 FUNC GLOBAL DEFAULT 11 chetd2_fla │ │ │ │ + 5441: 003fdb35 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_work_stealing │ │ │ │ + 5442: 00229b6d 3104 FUNC GLOBAL DEFAULT 11 sggev_ │ │ │ │ + 5443: 004284c9 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfr_task │ │ │ │ + 5444: 00419b09 98 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_task │ │ │ │ + 5445: 001d2ff9 1904 FUNC GLOBAL DEFAULT 11 dporfs_ │ │ │ │ + 5446: 00634c2d 242 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var1 │ │ │ │ + 5447: 005407b5 444 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_ops_var1 │ │ │ │ + 5448: 0054eead 570 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opt_var1 │ │ │ │ + 5449: 00541011 380 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_ops_var2 │ │ │ │ + 5450: 0063548d 684 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var2 │ │ │ │ + 5451: 0054feb1 618 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opt_var2 │ │ │ │ 5452: 00067b21 268 FUNC GLOBAL DEFAULT 11 dgesdd_ │ │ │ │ - 5453: 00645c51 4358 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var3 │ │ │ │ - 5454: 00541735 428 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_ops_var3 │ │ │ │ - 5455: 00543069 364 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_ops_var4 │ │ │ │ - 5456: 00542bcd 204 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_ops_var5 │ │ │ │ - 5457: 003d6e39 348 FUNC GLOBAL DEFAULT 11 FLA_Givens1_check │ │ │ │ - 5458: 0041dc51 760 FUNC GLOBAL DEFAULT 11 FLA_Trmv_external │ │ │ │ - 5459: 0063e315 2052 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var6 │ │ │ │ - 5460: 001a14a1 324 FUNC GLOBAL DEFAULT 11 dlaqsp_ │ │ │ │ - 5461: 0063bcc5 1944 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var9 │ │ │ │ - 5462: 003cb7a9 4 FUNC GLOBAL DEFAULT 11 bl1_caxpyv2bdotaxpy │ │ │ │ - 5463: 000a1ac9 236 FUNC GLOBAL DEFAULT 11 cgesv_ │ │ │ │ - 5464: 0069365c 4 OBJECT GLOBAL DEFAULT 20 fla_syr2k_cntl_ip │ │ │ │ - 5465: 003e40d5 216 FUNC GLOBAL DEFAULT 11 FLA_Lyap_internal_check │ │ │ │ - 5466: 004cb13d 636 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var10 │ │ │ │ - 5467: 003a6b8d 1780 FUNC GLOBAL DEFAULT 11 sormqr_fla │ │ │ │ - 5468: 0007a385 260 FUNC GLOBAL DEFAULT 11 ctrti2_check │ │ │ │ - 5469: 00288a31 1596 FUNC GLOBAL DEFAULT 11 sormrq_ │ │ │ │ - 5470: 003bba35 318 FUNC GLOBAL DEFAULT 11 bl1_cswapmt │ │ │ │ - 5471: 002395e5 212 FUNC GLOBAL DEFAULT 11 sla_gerpvgrw_ │ │ │ │ - 5472: 0006af95 4 FUNC GLOBAL DEFAULT 11 fla_init_ │ │ │ │ - 5473: 003b8831 120 FUNC GLOBAL DEFAULT 11 bl1_szcopyv │ │ │ │ - 5474: 00506da9 1780 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_unb_var1 │ │ │ │ - 5475: 00507641 1704 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_unb_var2 │ │ │ │ - 5476: 0012a119 2840 FUNC GLOBAL DEFAULT 11 csytri_ │ │ │ │ - 5477: 005068f5 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_unb_var3 │ │ │ │ - 5478: 00391c19 892 FUNC GLOBAL DEFAULT 11 zungr2_ │ │ │ │ - 5479: 00653249 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_opc_var1 │ │ │ │ - 5480: 0030a915 988 FUNC GLOBAL DEFAULT 11 zhpgvd_ │ │ │ │ - 5481: 00506a7d 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_unb_var4 │ │ │ │ - 5482: 003bfbd5 42 FUNC GLOBAL DEFAULT 11 bl1_sher2 │ │ │ │ - 5483: 003f5f51 122 FUNC GLOBAL DEFAULT 11 FLA_compute_num_elem │ │ │ │ - 5484: 0007d1bd 192 FUNC GLOBAL DEFAULT 11 dorg2r_check │ │ │ │ - 5485: 003ed561 116 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_cntl_init │ │ │ │ - 5486: 00657a9d 268 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT_create_workspace │ │ │ │ - 5487: 003f5ea9 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_char_to_flame_storev │ │ │ │ - 5488: 003ae2a9 56 FUNC GLOBAL DEFAULT 11 z_exp │ │ │ │ - 5489: 003ae395 72 FUNC GLOBAL DEFAULT 11 i_dnnt │ │ │ │ - 5490: 002bbd11 348 FUNC GLOBAL DEFAULT 11 stpttr_ │ │ │ │ - 5491: 006559f9 1664 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_internal │ │ │ │ - 5492: 0006af9d 30 FUNC GLOBAL DEFAULT 11 fla_initialized_ │ │ │ │ - 5493: 006674c1 1912 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbr_blk_var1 │ │ │ │ - 5494: 006937c0 4 OBJECT GLOBAL DEFAULT 20 fla_apqut_cntl │ │ │ │ - 5495: 00667c39 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbr_blk_var2 │ │ │ │ - 5496: 003ec2e1 116 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_cntl_init │ │ │ │ - 5497: 00441795 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_unb_var1 │ │ │ │ - 5498: 003b860d 88 FUNC GLOBAL DEFAULT 11 bl1_ccopyv │ │ │ │ - 5499: 0066899d 2144 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbr_blk_var3 │ │ │ │ - 5500: 004414f5 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_unb_var2 │ │ │ │ - 5501: 00441a35 668 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_unb_var3 │ │ │ │ - 5502: 00073381 720 FUNC GLOBAL DEFAULT 11 sorm2r_ │ │ │ │ - 5503: 002e39b5 236 FUNC GLOBAL DEFAULT 11 zgesv_ │ │ │ │ - 5504: 00441cd1 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_unb_var4 │ │ │ │ - 5505: 001e5979 856 FUNC GLOBAL DEFAULT 11 dsyev_ │ │ │ │ - 5506: 00441f71 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_unb_var5 │ │ │ │ - 5507: 004421e9 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_unb_var6 │ │ │ │ + 5453: 00645a01 4358 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var3 │ │ │ │ + 5454: 0054176d 428 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_ops_var3 │ │ │ │ + 5455: 005430a1 364 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_ops_var4 │ │ │ │ + 5456: 0054238d 204 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_ops_var5 │ │ │ │ + 5457: 003d7019 348 FUNC GLOBAL DEFAULT 11 FLA_Givens1_check │ │ │ │ + 5458: 0041cbf5 760 FUNC GLOBAL DEFAULT 11 FLA_Trmv_external │ │ │ │ + 5459: 0063d965 2052 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var6 │ │ │ │ + 5460: 001a14b9 324 FUNC GLOBAL DEFAULT 11 dlaqsp_ │ │ │ │ + 5461: 0063b315 1944 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var9 │ │ │ │ + 5462: 003cbe01 4 FUNC GLOBAL DEFAULT 11 bl1_caxpyv2bdotaxpy │ │ │ │ + 5463: 000a2051 236 FUNC GLOBAL DEFAULT 11 cgesv_ │ │ │ │ + 5464: 0069362c 4 OBJECT GLOBAL DEFAULT 20 fla_syr2k_cntl_ip │ │ │ │ + 5465: 003e405d 216 FUNC GLOBAL DEFAULT 11 FLA_Lyap_internal_check │ │ │ │ + 5466: 004cab5d 636 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var10 │ │ │ │ + 5467: 003a6bcd 1780 FUNC GLOBAL DEFAULT 11 sormqr_fla │ │ │ │ + 5468: 0007a389 260 FUNC GLOBAL DEFAULT 11 ctrti2_check │ │ │ │ + 5469: 002887ed 1596 FUNC GLOBAL DEFAULT 11 sormrq_ │ │ │ │ + 5470: 003bcedd 318 FUNC GLOBAL DEFAULT 11 bl1_cswapmt │ │ │ │ + 5471: 0023a415 212 FUNC GLOBAL DEFAULT 11 sla_gerpvgrw_ │ │ │ │ + 5472: 0006a415 4 FUNC GLOBAL DEFAULT 11 fla_init_ │ │ │ │ + 5473: 003b8501 120 FUNC GLOBAL DEFAULT 11 bl1_szcopyv │ │ │ │ + 5474: 00506c41 1780 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_unb_var1 │ │ │ │ + 5475: 00507d79 1704 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_unb_var2 │ │ │ │ + 5476: 0012a111 2840 FUNC GLOBAL DEFAULT 11 csytri_ │ │ │ │ + 5477: 00506931 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_unb_var3 │ │ │ │ + 5478: 00391c61 892 FUNC GLOBAL DEFAULT 11 zungr2_ │ │ │ │ + 5479: 0064e3dd 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_opc_var1 │ │ │ │ + 5480: 0030a6dd 988 FUNC GLOBAL DEFAULT 11 zhpgvd_ │ │ │ │ + 5481: 00506ab9 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_unb_var4 │ │ │ │ + 5482: 003c00cd 42 FUNC GLOBAL DEFAULT 11 bl1_sher2 │ │ │ │ + 5483: 003f5f99 122 FUNC GLOBAL DEFAULT 11 FLA_compute_num_elem │ │ │ │ + 5484: 0007d1c1 192 FUNC GLOBAL DEFAULT 11 dorg2r_check │ │ │ │ + 5485: 003ed5a9 116 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_cntl_init │ │ │ │ + 5486: 00657951 268 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT_create_workspace │ │ │ │ + 5487: 003f5eed 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_char_to_flame_storev │ │ │ │ + 5488: 003ae331 56 FUNC GLOBAL DEFAULT 11 z_exp │ │ │ │ + 5489: 003ae3d5 72 FUNC GLOBAL DEFAULT 11 i_dnnt │ │ │ │ + 5490: 002ba51d 348 FUNC GLOBAL DEFAULT 11 stpttr_ │ │ │ │ + 5491: 00655805 1664 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_internal │ │ │ │ + 5492: 0006a41d 30 FUNC GLOBAL DEFAULT 11 fla_initialized_ │ │ │ │ + 5493: 0066825d 1912 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbr_blk_var1 │ │ │ │ + 5494: 00693790 4 OBJECT GLOBAL DEFAULT 20 fla_apqut_cntl │ │ │ │ + 5495: 00667fd5 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbr_blk_var2 │ │ │ │ + 5496: 003ec239 116 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_cntl_init │ │ │ │ + 5497: 0044153d 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_unb_var1 │ │ │ │ + 5498: 003b82dd 88 FUNC GLOBAL DEFAULT 11 bl1_ccopyv │ │ │ │ + 5499: 006689d5 2144 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbr_blk_var3 │ │ │ │ + 5500: 0044220d 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_unb_var2 │ │ │ │ + 5501: 004417dd 668 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_unb_var3 │ │ │ │ + 5502: 00072839 720 FUNC GLOBAL DEFAULT 11 sorm2r_ │ │ │ │ + 5503: 002e39d9 236 FUNC GLOBAL DEFAULT 11 zgesv_ │ │ │ │ + 5504: 00441a79 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_unb_var4 │ │ │ │ + 5505: 001e5999 856 FUNC GLOBAL DEFAULT 11 dsyev_ │ │ │ │ + 5506: 004424ad 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_unb_var5 │ │ │ │ + 5507: 00441d19 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_unb_var6 │ │ │ │ 5508: 00075ce9 256 FUNC GLOBAL DEFAULT 11 zpotri_ │ │ │ │ - 5509: 002aa319 684 FUNC GLOBAL DEFAULT 11 stbtrs_ │ │ │ │ - 5510: 003d4425 164 FUNC GLOBAL DEFAULT 11 FLA_Cont_with_1x3_to_1x2_check │ │ │ │ - 5511: 003afef9 66 FUNC GLOBAL DEFAULT 11 g_char │ │ │ │ - 5512: 004193c1 86 FUNC GLOBAL DEFAULT 11 FLA_Copyrt │ │ │ │ - 5513: 003c4ad5 442 FUNC GLOBAL DEFAULT 11 bl1_zsyrk │ │ │ │ - 5514: 003bf371 34 FUNC GLOBAL DEFAULT 11 bl1_dher │ │ │ │ - 5515: 00076235 220 FUNC GLOBAL DEFAULT 11 dpotf2_ │ │ │ │ - 5516: 003f16c9 56 FUNC GLOBAL DEFAULT 11 FLASH_Obj_datatype │ │ │ │ - 5517: 003f35a9 284 FUNC GLOBAL DEFAULT 11 FLA_Copy_object_to_buffer │ │ │ │ - 5518: 005624f9 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_ops_var1 │ │ │ │ - 5519: 003cd995 12 FUNC GLOBAL DEFAULT 11 bl1_vallocm │ │ │ │ - 5520: 003027c1 936 FUNC GLOBAL DEFAULT 11 zhetrf_rook_ │ │ │ │ - 5521: 00562941 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_ops_var2 │ │ │ │ - 5522: 00562d89 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_ops_var3 │ │ │ │ - 5523: 003e344d 236 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_form_Q_check │ │ │ │ - 5524: 00563351 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_ops_var4 │ │ │ │ - 5525: 00613881 348 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opd_var1 │ │ │ │ - 5526: 00691d9c 4 OBJECT GLOBAL DEFAULT 20 L_len │ │ │ │ - 5527: 00557b01 872 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_piv_row │ │ │ │ - 5528: 0052d655 544 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_converged │ │ │ │ - 5529: 003eb19d 56 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_cntl_finalize │ │ │ │ - 5530: 003cd9dd 8 FUNC GLOBAL DEFAULT 11 bl1_vallocv │ │ │ │ - 5531: 00568021 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_ops_var1 │ │ │ │ - 5532: 00568469 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_ops_var2 │ │ │ │ - 5533: 003f01c5 104 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_width_tl │ │ │ │ - 5534: 005688b1 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_ops_var3 │ │ │ │ - 5535: 003d84d5 172 FUNC GLOBAL DEFAULT 11 FLA_Set_check │ │ │ │ - 5536: 006936f8 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_mm_mp │ │ │ │ - 5537: 004f1fe1 1748 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_unb_var1 │ │ │ │ - 5538: 00568e79 280 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_ops_var4 │ │ │ │ - 5539: 004f1935 1708 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_unb_var2 │ │ │ │ - 5540: 004f1605 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_unb_var3 │ │ │ │ - 5541: 003aeaa5 8 FUNC GLOBAL DEFAULT 11 d_sinh │ │ │ │ - 5542: 004f179d 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_unb_var4 │ │ │ │ - 5543: 0017df41 1556 FUNC GLOBAL DEFAULT 11 dla_syrcond_ │ │ │ │ - 5544: 0056e6b9 728 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_unb_var1 │ │ │ │ - 5545: 00395001 1212 FUNC GLOBAL DEFAULT 11 zunml2_ │ │ │ │ - 5546: 00173ff1 6 FUNC GLOBAL DEFAULT 11 disnan_ │ │ │ │ - 5547: 0056e991 932 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_unb_var2 │ │ │ │ - 5548: 003ad001 14 FUNC GLOBAL DEFAULT 11 h_abs │ │ │ │ - 5549: 0056f179 784 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_unb_var3 │ │ │ │ - 5550: 003ca339 592 FUNC GLOBAL DEFAULT 11 bl1_ctrsmsx │ │ │ │ - 5551: 00570281 320 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opt_var1 │ │ │ │ - 5552: 004f90a9 1760 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_unb_var1 │ │ │ │ - 5553: 00570a99 320 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opt_var2 │ │ │ │ - 5554: 00571281 320 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opt_var3 │ │ │ │ - 5555: 004f8a3d 1644 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_unb_var2 │ │ │ │ - 5556: 003e8891 194 FUNC GLOBAL DEFAULT 11 FLA_Cntl_init_flash │ │ │ │ - 5557: 001dbc59 576 FUNC GLOBAL DEFAULT 11 dspsvx_ │ │ │ │ - 5558: 0051e421 1152 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_blk_var1 │ │ │ │ - 5559: 0062fd69 248 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fc_ops_var1 │ │ │ │ - 5560: 004f870d 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_unb_var3 │ │ │ │ - 5561: 0051e8a1 1148 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_blk_var2 │ │ │ │ - 5562: 000f9c49 664 FUNC GLOBAL DEFAULT 11 clarnv_ │ │ │ │ - 5563: 002cfdb1 1504 FUNC GLOBAL DEFAULT 11 zgbtrs_ │ │ │ │ - 5564: 004f88a5 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_unb_var4 │ │ │ │ - 5565: 0045e559 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_blk_var1 │ │ │ │ - 5566: 003f674d 50 FUNC GLOBAL DEFAULT 11 FLA_Obj_free_buffer │ │ │ │ - 5567: 0045e7e5 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_blk_var2 │ │ │ │ - 5568: 0051e0d9 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_blk_var3 │ │ │ │ - 5569: 003f7fcd 68 FUNC GLOBAL DEFAULT 11 FLA_Check_row_vector │ │ │ │ - 5570: 0045ea69 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_blk_var3 │ │ │ │ - 5571: 0051e27d 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_blk_var4 │ │ │ │ - 5572: 00085ce1 340 FUNC GLOBAL DEFAULT 11 zbdsqr_check │ │ │ │ - 5573: 003dbef5 488 FUNC GLOBAL DEFAULT 11 FLA_Symv_check │ │ │ │ - 5574: 00424199 130 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_task │ │ │ │ - 5575: 005dc1e9 516 FUNC GLOBAL DEFAULT 11 FLA_Fused_Her2_Ax_l_opz_var1 │ │ │ │ - 5576: 0045ed15 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_blk_var4 │ │ │ │ - 5577: 00193501 3084 FUNC GLOBAL DEFAULT 11 dlaexc_ │ │ │ │ - 5578: 0032c571 3348 FUNC GLOBAL DEFAULT 11 zlals0_ │ │ │ │ - 5579: 0015dfc1 7832 FUNC GLOBAL DEFAULT 11 dbbcsd_ │ │ │ │ - 5580: 0045efb9 704 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_blk_var5 │ │ │ │ - 5581: 0045f501 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_blk_var6 │ │ │ │ - 5582: 000b7aa5 860 FUNC GLOBAL DEFAULT 11 chesvx_ │ │ │ │ - 5583: 00633a25 172 FUNC GLOBAL DEFAULT 11 FLA_Apply_G │ │ │ │ - 5584: 003b6841 28 FUNC GLOBAL DEFAULT 11 bl1_saxpyv │ │ │ │ - 5585: 00081cad 156 FUNC GLOBAL DEFAULT 11 sgeqr2p_check │ │ │ │ - 5586: 00151bd1 1788 FUNC GLOBAL DEFAULT 11 cunmqr_ │ │ │ │ - 5587: 001e05d1 1796 FUNC GLOBAL DEFAULT 11 dstein_ │ │ │ │ - 5588: 0052576d 1160 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_blk_var1 │ │ │ │ - 5589: 003c2819 4 FUNC GLOBAL DEFAULT 11 bl1_sherk │ │ │ │ - 5590: 00525bf5 1148 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_blk_var2 │ │ │ │ - 5591: 00524895 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_blk_var3 │ │ │ │ - 5592: 00662b61 2184 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbr_blk_var1 │ │ │ │ - 5593: 00550ba1 148 FUNC GLOBAL DEFAULT 11 FLA_QR_UT │ │ │ │ - 5594: 0065ab71 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbr_blk_var2 │ │ │ │ - 5595: 005246f1 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_blk_var4 │ │ │ │ - 5596: 006646fd 2312 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbr_blk_var3 │ │ │ │ - 5597: 004135e1 972 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_external │ │ │ │ - 5598: 004294f9 188 FUNC GLOBAL DEFAULT 11 FLA_Trsm_piv_task │ │ │ │ - 5599: 003a2d21 1212 FUNC GLOBAL DEFAULT 11 zunml2_fla │ │ │ │ - 5600: 003d0a99 168 FUNC GLOBAL DEFAULT 11 bl1_dident │ │ │ │ - 5601: 005383f9 288 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opc_var1 │ │ │ │ - 5602: 003de1a9 452 FUNC GLOBAL DEFAULT 11 FLA_Trmm_check │ │ │ │ - 5603: 00538df9 340 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opc_var2 │ │ │ │ - 5604: 00537ea9 236 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opc_var3 │ │ │ │ - 5605: 0028d799 1692 FUNC GLOBAL DEFAULT 11 spftri_ │ │ │ │ - 5606: 00163439 1364 FUNC GLOBAL DEFAULT 11 dgemqrt_ │ │ │ │ - 5607: 00634e05 288 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var1 │ │ │ │ + 5509: 002aa329 684 FUNC GLOBAL DEFAULT 11 stbtrs_ │ │ │ │ + 5510: 003d446d 164 FUNC GLOBAL DEFAULT 11 FLA_Cont_with_1x3_to_1x2_check │ │ │ │ + 5511: 003afed9 66 FUNC GLOBAL DEFAULT 11 g_char │ │ │ │ + 5512: 00419409 86 FUNC GLOBAL DEFAULT 11 FLA_Copyrt │ │ │ │ + 5513: 003c3fad 442 FUNC GLOBAL DEFAULT 11 bl1_zsyrk │ │ │ │ + 5514: 003bf4b9 34 FUNC GLOBAL DEFAULT 11 bl1_dher │ │ │ │ + 5515: 00076389 220 FUNC GLOBAL DEFAULT 11 dpotf2_ │ │ │ │ + 5516: 003f1711 56 FUNC GLOBAL DEFAULT 11 FLASH_Obj_datatype │ │ │ │ + 5517: 003f3ed1 284 FUNC GLOBAL DEFAULT 11 FLA_Copy_object_to_buffer │ │ │ │ + 5518: 00562535 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_ops_var1 │ │ │ │ + 5519: 003cd8b5 12 FUNC GLOBAL DEFAULT 11 bl1_vallocm │ │ │ │ + 5520: 002fcb59 936 FUNC GLOBAL DEFAULT 11 zhetrf_rook_ │ │ │ │ + 5521: 0056297d 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_ops_var2 │ │ │ │ + 5522: 005630ad 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_ops_var3 │ │ │ │ + 5523: 003e3495 236 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_form_Q_check │ │ │ │ + 5524: 00563675 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_ops_var4 │ │ │ │ + 5525: 00613835 348 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opd_var1 │ │ │ │ + 5526: 00691d6c 4 OBJECT GLOBAL DEFAULT 20 L_len │ │ │ │ + 5527: 00557451 872 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_piv_row │ │ │ │ + 5528: 0052d68d 544 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_converged │ │ │ │ + 5529: 003eb2a1 56 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_cntl_finalize │ │ │ │ + 5530: 003cd8fd 8 FUNC GLOBAL DEFAULT 11 bl1_vallocv │ │ │ │ + 5531: 00568791 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_ops_var1 │ │ │ │ + 5532: 00567c45 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_ops_var2 │ │ │ │ + 5533: 003f02ed 104 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_width_tl │ │ │ │ + 5534: 00568ecd 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_ops_var3 │ │ │ │ + 5535: 003d851d 172 FUNC GLOBAL DEFAULT 11 FLA_Set_check │ │ │ │ + 5536: 006936dc 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_mm_mp │ │ │ │ + 5537: 004f1e85 1748 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_unb_var1 │ │ │ │ + 5538: 00569495 280 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_ops_var4 │ │ │ │ + 5539: 004f1641 1708 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_unb_var2 │ │ │ │ + 5540: 004f1ced 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_unb_var3 │ │ │ │ + 5541: 003aec49 8 FUNC GLOBAL DEFAULT 11 d_sinh │ │ │ │ + 5542: 004f2559 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_unb_var4 │ │ │ │ + 5543: 0017f059 1556 FUNC GLOBAL DEFAULT 11 dla_syrcond_ │ │ │ │ + 5544: 0056e6f1 728 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_unb_var1 │ │ │ │ + 5545: 00394b61 1212 FUNC GLOBAL DEFAULT 11 zunml2_ │ │ │ │ + 5546: 00174e31 6 FUNC GLOBAL DEFAULT 11 disnan_ │ │ │ │ + 5547: 0056f119 932 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_unb_var2 │ │ │ │ + 5548: 003ad069 14 FUNC GLOBAL DEFAULT 11 h_abs │ │ │ │ + 5549: 0056ee09 784 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_unb_var3 │ │ │ │ + 5550: 003ca381 592 FUNC GLOBAL DEFAULT 11 bl1_ctrsmsx │ │ │ │ + 5551: 005702b9 320 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opt_var1 │ │ │ │ + 5552: 004f8a99 1760 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_unb_var1 │ │ │ │ + 5553: 00570f29 320 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opt_var2 │ │ │ │ + 5554: 00571631 320 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opt_var3 │ │ │ │ + 5555: 004f98d5 1644 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_unb_var2 │ │ │ │ + 5556: 003e82d1 194 FUNC GLOBAL DEFAULT 11 FLA_Cntl_init_flash │ │ │ │ + 5557: 001dbc7d 576 FUNC GLOBAL DEFAULT 11 dspsvx_ │ │ │ │ + 5558: 0051da89 1152 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_blk_var1 │ │ │ │ + 5559: 0062f6c9 248 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fc_ops_var1 │ │ │ │ + 5560: 004f8749 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_unb_var3 │ │ │ │ + 5561: 0051df09 1148 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_blk_var2 │ │ │ │ + 5562: 000f95f5 664 FUNC GLOBAL DEFAULT 11 clarnv_ │ │ │ │ + 5563: 002d2211 1504 FUNC GLOBAL DEFAULT 11 zgbtrs_ │ │ │ │ + 5564: 004f9581 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_unb_var4 │ │ │ │ + 5565: 0045db39 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_blk_var1 │ │ │ │ + 5566: 003f6795 50 FUNC GLOBAL DEFAULT 11 FLA_Obj_free_buffer │ │ │ │ + 5567: 0045e82d 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_blk_var2 │ │ │ │ + 5568: 0051d8e5 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_blk_var3 │ │ │ │ + 5569: 003f8db5 68 FUNC GLOBAL DEFAULT 11 FLA_Check_row_vector │ │ │ │ + 5570: 0045eab1 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_blk_var3 │ │ │ │ + 5571: 0051ebb5 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_blk_var4 │ │ │ │ + 5572: 00085d81 340 FUNC GLOBAL DEFAULT 11 zbdsqr_check │ │ │ │ + 5573: 003dbf3d 488 FUNC GLOBAL DEFAULT 11 FLA_Symv_check │ │ │ │ + 5574: 00423489 130 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_task │ │ │ │ + 5575: 005dc1e1 516 FUNC GLOBAL DEFAULT 11 FLA_Fused_Her2_Ax_l_opz_var1 │ │ │ │ + 5576: 0045ed5d 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_blk_var4 │ │ │ │ + 5577: 00193519 3084 FUNC GLOBAL DEFAULT 11 dlaexc_ │ │ │ │ + 5578: 0032e1c1 3348 FUNC GLOBAL DEFAULT 11 zlals0_ │ │ │ │ + 5579: 0015c6c1 7832 FUNC GLOBAL DEFAULT 11 dbbcsd_ │ │ │ │ + 5580: 0045f54d 704 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_blk_var5 │ │ │ │ + 5581: 0045f001 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_blk_var6 │ │ │ │ + 5582: 000b7655 860 FUNC GLOBAL DEFAULT 11 chesvx_ │ │ │ │ + 5583: 00633a61 172 FUNC GLOBAL DEFAULT 11 FLA_Apply_G │ │ │ │ + 5584: 003b6889 28 FUNC GLOBAL DEFAULT 11 bl1_saxpyv │ │ │ │ + 5585: 00081ef5 156 FUNC GLOBAL DEFAULT 11 sgeqr2p_check │ │ │ │ + 5586: 00152015 1788 FUNC GLOBAL DEFAULT 11 cunmqr_ │ │ │ │ + 5587: 001e05f1 1796 FUNC GLOBAL DEFAULT 11 dstein_ │ │ │ │ + 5588: 0052547d 1160 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_blk_var1 │ │ │ │ + 5589: 003c2861 4 FUNC GLOBAL DEFAULT 11 bl1_sherk │ │ │ │ + 5590: 00525c31 1148 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_blk_var2 │ │ │ │ + 5591: 005252d9 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_blk_var3 │ │ │ │ + 5592: 0065b4b5 2184 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbr_blk_var1 │ │ │ │ + 5593: 00550dad 148 FUNC GLOBAL DEFAULT 11 FLA_QR_UT │ │ │ │ + 5594: 0065bd3d 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbr_blk_var2 │ │ │ │ + 5595: 00525a8d 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_blk_var4 │ │ │ │ + 5596: 00664735 2312 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbr_blk_var3 │ │ │ │ + 5597: 004130a5 972 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_external │ │ │ │ + 5598: 00429721 188 FUNC GLOBAL DEFAULT 11 FLA_Trsm_piv_task │ │ │ │ + 5599: 003a2a69 1212 FUNC GLOBAL DEFAULT 11 zunml2_fla │ │ │ │ + 5600: 003d09a9 168 FUNC GLOBAL DEFAULT 11 bl1_dident │ │ │ │ + 5601: 005378a1 288 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opc_var1 │ │ │ │ + 5602: 003de30d 452 FUNC GLOBAL DEFAULT 11 FLA_Trmm_check │ │ │ │ + 5603: 005381d1 340 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opc_var2 │ │ │ │ + 5604: 00538779 236 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opc_var3 │ │ │ │ + 5605: 0028d225 1692 FUNC GLOBAL DEFAULT 11 spftri_ │ │ │ │ + 5606: 00164455 1364 FUNC GLOBAL DEFAULT 11 dgemqrt_ │ │ │ │ + 5607: 00634e3d 288 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var1 │ │ │ │ 5608: 000f8195 604 FUNC GLOBAL DEFAULT 11 clarcm_ │ │ │ │ - 5609: 0038376d 1988 FUNC GLOBAL DEFAULT 11 ztpttf_ │ │ │ │ - 5610: 003fb0e5 1934 FUNC GLOBAL DEFAULT 11 FLA_Obj_equals │ │ │ │ - 5611: 00635a4d 842 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var2 │ │ │ │ - 5612: 0020af35 266 FUNC GLOBAL DEFAULT 11 ilaclr_ │ │ │ │ - 5613: 003b8211 38 FUNC GLOBAL DEFAULT 11 bl1_snrm2 │ │ │ │ - 5614: 00693938 4 OBJECT GLOBAL DEFAULT 20 flash_appiv_bsize │ │ │ │ - 5615: 00648305 5536 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var3 │ │ │ │ - 5616: 0044aa89 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_blk_var1 │ │ │ │ - 5617: 003ad0bd 8 FUNC GLOBAL DEFAULT 11 d_atan │ │ │ │ - 5618: 0066a621 2184 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfr_blk_var1 │ │ │ │ - 5619: 0044ad15 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_blk_var2 │ │ │ │ - 5620: 0066a399 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfr_blk_var2 │ │ │ │ - 5621: 000ded25 22228 FUNC GLOBAL DEFAULT 11 chbgst_ │ │ │ │ - 5622: 0044af99 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_blk_var3 │ │ │ │ - 5623: 0066b8bd 2312 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfr_blk_var3 │ │ │ │ - 5624: 0063f579 2656 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var6 │ │ │ │ - 5625: 0044b245 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_blk_var4 │ │ │ │ - 5626: 0035f535 564 FUNC GLOBAL DEFAULT 11 zptsvx_ │ │ │ │ - 5627: 0014933d 1088 FUNC GLOBAL DEFAULT 11 cunghr_ │ │ │ │ - 5628: 0044b4e9 704 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_blk_var5 │ │ │ │ - 5629: 0044b7a9 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_blk_var6 │ │ │ │ - 5630: 0063ce71 2586 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var9 │ │ │ │ - 5631: 00333fe9 676 FUNC GLOBAL DEFAULT 11 zlapmr_ │ │ │ │ - 5632: 002d6419 1296 FUNC GLOBAL DEFAULT 11 zgeequb_ │ │ │ │ - 5633: 00693514 4 OBJECT GLOBAL DEFAULT 20 flash_copyr_cntl │ │ │ │ - 5634: 00693634 4 OBJECT GLOBAL DEFAULT 20 fla_symm_var9_bsize │ │ │ │ - 5635: 003fc79d 1268 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_cluster_dist │ │ │ │ - 5636: 003d6b21 220 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_logarithmic_dist_check │ │ │ │ - 5637: 004446c9 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc │ │ │ │ - 5638: 0020e9e1 1220 FUNC GLOBAL DEFAULT 11 sgbcon_ │ │ │ │ - 5639: 003db6bd 504 FUNC GLOBAL DEFAULT 11 FLA_Hemvc_check │ │ │ │ - 5640: 003ae601 84 FUNC GLOBAL DEFAULT 11 d_mod │ │ │ │ - 5641: 003e8171 50 FUNC GLOBAL DEFAULT 11 FLA_Cntl_chol_obj_create │ │ │ │ - 5642: 00444c6d 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch │ │ │ │ + 5609: 00383235 1988 FUNC GLOBAL DEFAULT 11 ztpttf_ │ │ │ │ + 5610: 003fb12d 1934 FUNC GLOBAL DEFAULT 11 FLA_Obj_equals │ │ │ │ + 5611: 00635a85 842 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var2 │ │ │ │ + 5612: 0020ae49 266 FUNC GLOBAL DEFAULT 11 ilaclr_ │ │ │ │ + 5613: 003b91c1 38 FUNC GLOBAL DEFAULT 11 bl1_snrm2 │ │ │ │ + 5614: 00693908 4 OBJECT GLOBAL DEFAULT 20 flash_appiv_bsize │ │ │ │ + 5615: 006480b5 5536 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var3 │ │ │ │ + 5616: 0044a52d 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_blk_var1 │ │ │ │ + 5617: 003ad0fd 8 FUNC GLOBAL DEFAULT 11 d_atan │ │ │ │ + 5618: 0066a3d1 2184 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfr_blk_var1 │ │ │ │ + 5619: 0044ad5d 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_blk_var2 │ │ │ │ + 5620: 0066ac59 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfr_blk_var2 │ │ │ │ + 5621: 000e3301 22228 FUNC GLOBAL DEFAULT 11 chbgst_ │ │ │ │ + 5622: 0044afe1 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_blk_var3 │ │ │ │ + 5623: 0066b675 2312 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfr_blk_var3 │ │ │ │ + 5624: 0063ebc9 2656 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var6 │ │ │ │ + 5625: 0044b28d 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_blk_var4 │ │ │ │ + 5626: 0035e981 564 FUNC GLOBAL DEFAULT 11 zptsvx_ │ │ │ │ + 5627: 001496c1 1088 FUNC GLOBAL DEFAULT 11 cunghr_ │ │ │ │ + 5628: 0044c011 704 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_blk_var5 │ │ │ │ + 5629: 0044b531 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_blk_var6 │ │ │ │ + 5630: 0063c4c1 2586 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var9 │ │ │ │ + 5631: 00333c75 676 FUNC GLOBAL DEFAULT 11 zlapmr_ │ │ │ │ + 5632: 002d6539 1296 FUNC GLOBAL DEFAULT 11 zgeequb_ │ │ │ │ + 5633: 006934e4 4 OBJECT GLOBAL DEFAULT 20 flash_copyr_cntl │ │ │ │ + 5634: 00693604 4 OBJECT GLOBAL DEFAULT 20 fla_symm_var9_bsize │ │ │ │ + 5635: 003fc7e5 1268 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_cluster_dist │ │ │ │ + 5636: 003d6b69 220 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_logarithmic_dist_check │ │ │ │ + 5637: 00444b55 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc │ │ │ │ + 5638: 0020f529 1220 FUNC GLOBAL DEFAULT 11 sgbcon_ │ │ │ │ + 5639: 003db6b5 504 FUNC GLOBAL DEFAULT 11 FLA_Hemvc_check │ │ │ │ + 5640: 003ae651 84 FUNC GLOBAL DEFAULT 11 d_mod │ │ │ │ + 5641: 003e85d5 50 FUNC GLOBAL DEFAULT 11 FLA_Cntl_chol_obj_create │ │ │ │ + 5642: 004445b1 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch │ │ │ │ 5643: 003eb8a1 344 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_cntl_init │ │ │ │ - 5644: 005c5655 396 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ops_var1 │ │ │ │ - 5645: 003ece95 132 FUNC GLOBAL DEFAULT 11 FLASH_Chol_cntl_init │ │ │ │ - 5646: 005c7415 1112 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ops_var2 │ │ │ │ - 5647: 005cce11 1644 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ops_var3 │ │ │ │ - 5648: 005d13f9 1896 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ops_var4 │ │ │ │ - 5649: 00584fed 2640 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_unb_var1 │ │ │ │ - 5650: 0058ae29 3816 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_unb_var2 │ │ │ │ - 5651: 005ced69 1124 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ops_var5 │ │ │ │ - 5652: 00445211 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn │ │ │ │ - 5653: 00419c09 80 FUNC GLOBAL DEFAULT 11 FLA_Copyr_u_task │ │ │ │ - 5654: 005914cd 6856 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_unb_var3 │ │ │ │ - 5655: 005519f9 878 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_opt_var1 │ │ │ │ - 5656: 003d7bc9 232 FUNC GLOBAL DEFAULT 11 FLA_Mult_add_check │ │ │ │ - 5657: 00599ff9 9912 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_unb_var4 │ │ │ │ - 5658: 003b8cbd 34 FUNC GLOBAL DEFAULT 11 bl1_zscal │ │ │ │ - 5659: 00595dc1 7152 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_unb_var5 │ │ │ │ - 5660: 003b7b91 48 FUNC GLOBAL DEFAULT 11 bl1_ddot │ │ │ │ - 5661: 0047e5d5 352 FUNC GLOBAL DEFAULT 11 FLASH_Her2k │ │ │ │ - 5662: 00693584 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_var1_bsize │ │ │ │ - 5663: 0050fbf5 1116 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_blk_var1 │ │ │ │ - 5664: 0020b0fd 116 FUNC GLOBAL DEFAULT 11 ilaprec_ │ │ │ │ - 5665: 0033f9fd 540 FUNC GLOBAL DEFAULT 11 zlarzt_ │ │ │ │ - 5666: 0025a669 1188 FUNC GLOBAL DEFAULT 11 slansy_ │ │ │ │ - 5667: 0064d405 696 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_lt_opt_var1 │ │ │ │ - 5668: 0051055d 1128 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_blk_var2 │ │ │ │ - 5669: 0051020d 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_blk_var3 │ │ │ │ - 5670: 004457b5 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct │ │ │ │ - 5671: 00510051 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_blk_var4 │ │ │ │ - 5672: 006936f0 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_mm_op │ │ │ │ - 5673: 0053d5c1 968 FUNC GLOBAL DEFAULT 11 FLASH_SA_FS │ │ │ │ - 5674: 001efc81 2716 FUNC GLOBAL DEFAULT 11 dtbrfs_ │ │ │ │ - 5675: 00087199 252 FUNC GLOBAL DEFAULT 11 zhegst_check │ │ │ │ - 5676: 005171e9 1140 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_blk_var1 │ │ │ │ - 5677: 0054e7c1 212 FUNC GLOBAL DEFAULT 11 FLASH_QR2_UT │ │ │ │ - 5678: 0051765d 1100 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_blk_var2 │ │ │ │ - 5679: 0006a6f5 368 FUNC GLOBAL DEFAULT 11 cgetrf_ │ │ │ │ - 5680: 00516e75 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_blk_var3 │ │ │ │ - 5681: 0064dc29 340 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q2_UT │ │ │ │ - 5682: 00218111 1256 FUNC GLOBAL DEFAULT 11 sgeequb_ │ │ │ │ - 5683: 0051702d 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_blk_var4 │ │ │ │ - 5684: 00690a70 4 OBJECT GLOBAL DEFAULT 20 f__icptr │ │ │ │ - 5685: 00405d2d 464 FUNC GLOBAL DEFAULT 11 FLA_Symmetrize │ │ │ │ - 5686: 0042da31 540 FUNC GLOBAL DEFAULT 11 FLA_Copy_blk_var1 │ │ │ │ - 5687: 005d8379 768 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_recover_tau_submatrix │ │ │ │ - 5688: 003de36d 284 FUNC GLOBAL DEFAULT 11 FLA_Trmm_internal_check │ │ │ │ + 5644: 005c568d 396 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ops_var1 │ │ │ │ + 5645: 003ed079 132 FUNC GLOBAL DEFAULT 11 FLASH_Chol_cntl_init │ │ │ │ + 5646: 005c90d9 1112 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ops_var2 │ │ │ │ + 5647: 005ce5b1 1644 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ops_var3 │ │ │ │ + 5648: 005d1359 1896 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ops_var4 │ │ │ │ + 5649: 0058a3b5 2640 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_unb_var1 │ │ │ │ + 5650: 0058d575 3816 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_unb_var2 │ │ │ │ + 5651: 005ca709 1124 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ops_var5 │ │ │ │ + 5652: 00445259 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn │ │ │ │ + 5653: 00419a6d 80 FUNC GLOBAL DEFAULT 11 FLA_Copyr_u_task │ │ │ │ + 5654: 00591505 6856 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_unb_var3 │ │ │ │ + 5655: 005513c9 878 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_opt_var1 │ │ │ │ + 5656: 003d7b25 232 FUNC GLOBAL DEFAULT 11 FLA_Mult_add_check │ │ │ │ + 5657: 005974b9 9912 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_unb_var4 │ │ │ │ + 5658: 003b9315 34 FUNC GLOBAL DEFAULT 11 bl1_zscal │ │ │ │ + 5659: 00599ca1 7152 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_unb_var5 │ │ │ │ + 5660: 003b7bd9 48 FUNC GLOBAL DEFAULT 11 bl1_ddot │ │ │ │ + 5661: 0047e611 352 FUNC GLOBAL DEFAULT 11 FLASH_Her2k │ │ │ │ + 5662: 00693554 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_var1_bsize │ │ │ │ + 5663: 0050fc31 1116 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_blk_var1 │ │ │ │ + 5664: 0020b9b5 116 FUNC GLOBAL DEFAULT 11 ilaprec_ │ │ │ │ + 5665: 0033fa3d 540 FUNC GLOBAL DEFAULT 11 zlarzt_ │ │ │ │ + 5666: 0025a155 1188 FUNC GLOBAL DEFAULT 11 slansy_ │ │ │ │ + 5667: 0064d211 696 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_lt_opt_var1 │ │ │ │ + 5668: 0051008d 1128 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_blk_var2 │ │ │ │ + 5669: 00510849 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_blk_var3 │ │ │ │ + 5670: 004468e9 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct │ │ │ │ + 5671: 005104f5 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_blk_var4 │ │ │ │ + 5672: 006936d4 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_mm_op │ │ │ │ + 5673: 0053e3e5 968 FUNC GLOBAL DEFAULT 11 FLASH_SA_FS │ │ │ │ + 5674: 001f0961 2716 FUNC GLOBAL DEFAULT 11 dtbrfs_ │ │ │ │ + 5675: 000883f5 252 FUNC GLOBAL DEFAULT 11 zhegst_check │ │ │ │ + 5676: 00517225 1140 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_blk_var1 │ │ │ │ + 5677: 0054e7f9 212 FUNC GLOBAL DEFAULT 11 FLASH_QR2_UT │ │ │ │ + 5678: 00517699 1100 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_blk_var2 │ │ │ │ + 5679: 0006b6b9 368 FUNC GLOBAL DEFAULT 11 cgetrf_ │ │ │ │ + 5680: 00516871 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_blk_var3 │ │ │ │ + 5681: 0064d6f5 340 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q2_UT │ │ │ │ + 5682: 00218e19 1256 FUNC GLOBAL DEFAULT 11 sgeequb_ │ │ │ │ + 5683: 00516a29 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_blk_var4 │ │ │ │ + 5684: 00690a40 4 OBJECT GLOBAL DEFAULT 20 f__icptr │ │ │ │ + 5685: 00405939 464 FUNC GLOBAL DEFAULT 11 FLA_Symmetrize │ │ │ │ + 5686: 0042da79 540 FUNC GLOBAL DEFAULT 11 FLA_Copy_blk_var1 │ │ │ │ + 5687: 005d8cdd 768 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_recover_tau_submatrix │ │ │ │ + 5688: 003de1f1 284 FUNC GLOBAL DEFAULT 11 FLA_Trmm_internal_check │ │ │ │ 5689: 00086319 312 FUNC GLOBAL DEFAULT 11 zgelqf_check │ │ │ │ - 5690: 0042dc4d 540 FUNC GLOBAL DEFAULT 11 FLA_Copy_blk_var2 │ │ │ │ - 5691: 0042de69 560 FUNC GLOBAL DEFAULT 11 FLA_Copy_blk_var3 │ │ │ │ - 5692: 00221f9d 2284 FUNC GLOBAL DEFAULT 11 sgelsx_ │ │ │ │ - 5693: 0042e099 552 FUNC GLOBAL DEFAULT 11 FLA_Copy_blk_var4 │ │ │ │ - 5694: 00079f9d 200 FUNC GLOBAL DEFAULT 11 clauu2_check │ │ │ │ + 5690: 0042dc95 540 FUNC GLOBAL DEFAULT 11 FLA_Copy_blk_var2 │ │ │ │ + 5691: 0042e525 560 FUNC GLOBAL DEFAULT 11 FLA_Copy_blk_var3 │ │ │ │ + 5692: 00221781 2284 FUNC GLOBAL DEFAULT 11 sgelsx_ │ │ │ │ + 5693: 0042e2fd 552 FUNC GLOBAL DEFAULT 11 FLA_Copy_blk_var4 │ │ │ │ + 5694: 00079fa1 200 FUNC GLOBAL DEFAULT 11 clauu2_check │ │ │ │ 5695: 00068f31 444 FUNC GLOBAL DEFAULT 11 dgeqr2p_ │ │ │ │ - 5696: 0032eea1 1624 FUNC GLOBAL DEFAULT 11 zlanhb_ │ │ │ │ - 5697: 002c0ca5 10226 FUNC GLOBAL DEFAULT 11 stgevc_ │ │ │ │ - 5698: 0042610d 52 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_blk_external │ │ │ │ - 5699: 002ad829 7556 FUNC GLOBAL DEFAULT 11 stfsm_ │ │ │ │ - 5700: 00430ef9 544 FUNC GLOBAL DEFAULT 11 FLA_Copyt_c_blk_var1 │ │ │ │ - 5701: 0013f47d 3316 FUNC GLOBAL DEFAULT 11 ctprfs_ │ │ │ │ - 5702: 004311d5 544 FUNC GLOBAL DEFAULT 11 FLA_Copyt_c_blk_var2 │ │ │ │ - 5703: 003b7361 38 FUNC GLOBAL DEFAULT 11 bl1_dcopy │ │ │ │ - 5704: 0014e5e1 1264 FUNC GLOBAL DEFAULT 11 cunmbr_ │ │ │ │ - 5705: 00693654 4 OBJECT GLOBAL DEFAULT 20 fla_syr2k_cntl_mm │ │ │ │ - 5706: 004313f5 560 FUNC GLOBAL DEFAULT 11 FLA_Copyt_c_blk_var3 │ │ │ │ - 5707: 00431625 556 FUNC GLOBAL DEFAULT 11 FLA_Copyt_c_blk_var4 │ │ │ │ - 5708: 003e6c1d 292 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_inc_solve_check │ │ │ │ - 5709: 003f613d 54 FUNC GLOBAL DEFAULT 11 FLA_Obj_create │ │ │ │ - 5710: 003ad0e5 22 FUNC GLOBAL DEFAULT 11 d_cnjg │ │ │ │ - 5711: 00690ac4 4 OBJECT GLOBAL DEFAULT 20 f__cplus │ │ │ │ - 5712: 003d9901 164 FUNC GLOBAL DEFAULT 11 FLA_Copyr_internal_check │ │ │ │ - 5713: 003d6f95 408 FUNC GLOBAL DEFAULT 11 FLA_Givens2_check │ │ │ │ - 5714: 0066528d 1912 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfr_blk_var1 │ │ │ │ - 5715: 0057f679 1092 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofd_var2 │ │ │ │ - 5716: 002fb2b5 960 FUNC GLOBAL DEFAULT 11 zheswapr_ │ │ │ │ - 5717: 00665005 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfr_blk_var2 │ │ │ │ - 5718: 005833d5 1888 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofd_var3 │ │ │ │ - 5719: 006669d9 2144 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfr_blk_var3 │ │ │ │ - 5720: 0058638d 2296 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofd_var4 │ │ │ │ - 5721: 0054d179 256 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_form_Q │ │ │ │ - 5722: 0069367c 4 OBJECT GLOBAL DEFAULT 20 fla_trmm_var3_bsize │ │ │ │ - 5723: 001b4649 1220 FUNC GLOBAL DEFAULT 11 dlasd0_ │ │ │ │ - 5724: 003e931d 56 FUNC GLOBAL DEFAULT 11 FLA_Gemv_cntl_init │ │ │ │ - 5725: 00423231 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_task │ │ │ │ - 5726: 000cf275 2472 FUNC GLOBAL DEFAULT 11 cla_gbamv_ │ │ │ │ - 5727: 00462621 1152 FUNC GLOBAL DEFAULT 11 FLA_Hemm_internal │ │ │ │ - 5728: 00574cf9 228 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_form_U │ │ │ │ - 5729: 00693844 4 OBJECT GLOBAL DEFAULT 20 fla_lu_piv_var5_bsize │ │ │ │ - 5730: 00485921 624 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var10 │ │ │ │ - 5731: 00574ddd 228 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_form_V │ │ │ │ - 5732: 0010af19 6332 FUNC GLOBAL DEFAULT 11 clasyf_rook_ │ │ │ │ - 5733: 003cd1e9 4 FUNC GLOBAL DEFAULT 11 bl1_cdotv2axpyv2b │ │ │ │ - 5734: 003e15e5 404 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_realify_diagonals_check │ │ │ │ - 5735: 003e1cfd 696 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_check │ │ │ │ - 5736: 003d53c1 56 FUNC GLOBAL DEFAULT 11 FLA_Obj_free_buffer_check │ │ │ │ - 5737: 006936f4 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_mm_pm │ │ │ │ - 5738: 005c1c01 2164 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blk_var1 │ │ │ │ - 5739: 005c2fe9 2164 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blk_var2 │ │ │ │ - 5740: 003bb931 258 FUNC GLOBAL DEFAULT 11 bl1_dswapmt │ │ │ │ - 5741: 0030f729 2824 FUNC GLOBAL DEFAULT 11 zhptrs_ │ │ │ │ - 5742: 003ec8c9 80 FUNC GLOBAL DEFAULT 11 FLASH_Apply_QUD_UT_inc_cntl_init │ │ │ │ - 5743: 005c385d 2164 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blk_var3 │ │ │ │ - 5744: 002e0751 1456 FUNC GLOBAL DEFAULT 11 zgeqpf_ │ │ │ │ - 5745: 005c4ae1 2932 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blk_var4 │ │ │ │ - 5746: 005c40d1 2576 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blk_var5 │ │ │ │ - 5747: 003ce929 4 FUNC GLOBAL DEFAULT 11 bl1_dfree │ │ │ │ + 5696: 0032f4c1 1624 FUNC GLOBAL DEFAULT 11 zlanhb_ │ │ │ │ + 5697: 002c00b9 10226 FUNC GLOBAL DEFAULT 11 stgevc_ │ │ │ │ + 5698: 00426155 52 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_blk_external │ │ │ │ + 5699: 002ad839 7556 FUNC GLOBAL DEFAULT 11 stfsm_ │ │ │ │ + 5700: 00430f41 544 FUNC GLOBAL DEFAULT 11 FLA_Copyt_c_blk_var1 │ │ │ │ + 5701: 0013f475 3316 FUNC GLOBAL DEFAULT 11 ctprfs_ │ │ │ │ + 5702: 00431161 544 FUNC GLOBAL DEFAULT 11 FLA_Copyt_c_blk_var2 │ │ │ │ + 5703: 003b75c9 38 FUNC GLOBAL DEFAULT 11 bl1_dcopy │ │ │ │ + 5704: 0014e5d9 1264 FUNC GLOBAL DEFAULT 11 cunmbr_ │ │ │ │ + 5705: 00693624 4 OBJECT GLOBAL DEFAULT 20 fla_syr2k_cntl_mm │ │ │ │ + 5706: 004317ed 560 FUNC GLOBAL DEFAULT 11 FLA_Copyt_c_blk_var3 │ │ │ │ + 5707: 0043148d 556 FUNC GLOBAL DEFAULT 11 FLA_Copyt_c_blk_var4 │ │ │ │ + 5708: 003e6c65 292 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_inc_solve_check │ │ │ │ + 5709: 003f6185 54 FUNC GLOBAL DEFAULT 11 FLA_Obj_create │ │ │ │ + 5710: 003ad105 22 FUNC GLOBAL DEFAULT 11 d_cnjg │ │ │ │ + 5711: 00690a94 4 OBJECT GLOBAL DEFAULT 20 f__cplus │ │ │ │ + 5712: 003d9a9d 164 FUNC GLOBAL DEFAULT 11 FLA_Copyr_internal_check │ │ │ │ + 5713: 003d6e81 408 FUNC GLOBAL DEFAULT 11 FLA_Givens2_check │ │ │ │ + 5714: 00665891 1912 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfr_blk_var1 │ │ │ │ + 5715: 0057f6b1 1092 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofd_var2 │ │ │ │ + 5716: 002fb2d5 960 FUNC GLOBAL DEFAULT 11 zheswapr_ │ │ │ │ + 5717: 00666291 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfr_blk_var2 │ │ │ │ + 5718: 0058340d 1888 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofd_var3 │ │ │ │ + 5719: 00666519 2144 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfr_blk_var3 │ │ │ │ + 5720: 00585919 2296 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofd_var4 │ │ │ │ + 5721: 0054d1b1 256 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_form_Q │ │ │ │ + 5722: 0069364c 4 OBJECT GLOBAL DEFAULT 20 fla_trmm_var3_bsize │ │ │ │ + 5723: 001b3d49 1220 FUNC GLOBAL DEFAULT 11 dlasd0_ │ │ │ │ + 5724: 003e92ad 56 FUNC GLOBAL DEFAULT 11 FLA_Gemv_cntl_init │ │ │ │ + 5725: 0042350d 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_task │ │ │ │ + 5726: 000d1061 2472 FUNC GLOBAL DEFAULT 11 cla_gbamv_ │ │ │ │ + 5727: 0046265d 1152 FUNC GLOBAL DEFAULT 11 FLA_Hemm_internal │ │ │ │ + 5728: 00574589 228 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_form_U │ │ │ │ + 5729: 00693814 4 OBJECT GLOBAL DEFAULT 20 fla_lu_piv_var5_bsize │ │ │ │ + 5730: 004850bd 624 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var10 │ │ │ │ + 5731: 00575285 228 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_form_V │ │ │ │ + 5732: 00108fd5 6332 FUNC GLOBAL DEFAULT 11 clasyf_rook_ │ │ │ │ + 5733: 003cd039 4 FUNC GLOBAL DEFAULT 11 bl1_cdotv2axpyv2b │ │ │ │ + 5734: 003e14d5 404 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_realify_diagonals_check │ │ │ │ + 5735: 003e1f61 696 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_check │ │ │ │ + 5736: 003d5409 56 FUNC GLOBAL DEFAULT 11 FLA_Obj_free_buffer_check │ │ │ │ + 5737: 006936d8 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_mm_pm │ │ │ │ + 5738: 005c3021 2164 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blk_var1 │ │ │ │ + 5739: 005c1c39 2164 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blk_var2 │ │ │ │ + 5740: 003bcdd9 258 FUNC GLOBAL DEFAULT 11 bl1_dswapmt │ │ │ │ + 5741: 0030d591 2824 FUNC GLOBAL DEFAULT 11 zhptrs_ │ │ │ │ + 5742: 003ec9a5 80 FUNC GLOBAL DEFAULT 11 FLASH_Apply_QUD_UT_inc_cntl_init │ │ │ │ + 5743: 005c4e19 2164 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blk_var3 │ │ │ │ + 5744: 002e0051 1456 FUNC GLOBAL DEFAULT 11 zgeqpf_ │ │ │ │ + 5745: 005c3895 2932 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blk_var4 │ │ │ │ + 5746: 005c4409 2576 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blk_var5 │ │ │ │ + 5747: 003ce971 4 FUNC GLOBAL DEFAULT 11 bl1_dfree │ │ │ │ 5748: 00069c8d 964 FUNC GLOBAL DEFAULT 11 sgesvd_ │ │ │ │ 5749: 0006868d 440 FUNC GLOBAL DEFAULT 11 sgeqr2_ │ │ │ │ - 5750: 0066fc21 2220 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbc_blk_var1 │ │ │ │ - 5751: 00428d11 140 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_task │ │ │ │ - 5752: 006704cd 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbc_blk_var2 │ │ │ │ - 5753: 00671929 2348 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbc_blk_var3 │ │ │ │ - 5754: 0011f64d 328 FUNC GLOBAL DEFAULT 11 csrscl_ │ │ │ │ - 5755: 003fd571 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_cores_per_cache │ │ │ │ - 5756: 0051f1d1 1804 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_unb_var1 │ │ │ │ - 5757: 002215e9 2484 FUNC GLOBAL DEFAULT 11 sgelsy_ │ │ │ │ - 5758: 00333c35 348 FUNC GLOBAL DEFAULT 11 zlapmt_ │ │ │ │ - 5759: 0051f8dd 1692 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_unb_var2 │ │ │ │ - 5760: 0045f279 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_unb_var1 │ │ │ │ - 5761: 0040d951 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_f_opc │ │ │ │ - 5762: 0045f7c5 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_unb_var2 │ │ │ │ - 5763: 003cfab5 90 FUNC GLOBAL DEFAULT 11 bl1_sewscalv │ │ │ │ - 5764: 00632a29 2228 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_lhfc_blk_var1 │ │ │ │ - 5765: 0040d771 240 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_f_opd │ │ │ │ - 5766: 0051ed1d 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_unb_var3 │ │ │ │ - 5767: 004258a5 84 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_unb_ext │ │ │ │ - 5768: 00632079 808 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_lhfc_blk_var2 │ │ │ │ - 5769: 0067558d 856 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_inc_internal │ │ │ │ - 5770: 0045fa4d 668 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_unb_var3 │ │ │ │ - 5771: 0069399c 4 OBJECT GLOBAL DEFAULT 20 flash_lu_piv_cntl │ │ │ │ - 5772: 0051eea5 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_unb_var4 │ │ │ │ - 5773: 0045fce9 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_unb_var4 │ │ │ │ - 5774: 006323a1 872 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_lhfc_blk_var3 │ │ │ │ - 5775: 0045ff89 612 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_unb_var5 │ │ │ │ - 5776: 001d3211 468 FUNC GLOBAL DEFAULT 11 dpptrs_ │ │ │ │ - 5777: 004601ed 612 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_unb_var6 │ │ │ │ - 5778: 0039b701 1136 FUNC GLOBAL DEFAULT 11 cunml2_fla │ │ │ │ + 5750: 0066fced 2220 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbc_blk_var1 │ │ │ │ + 5751: 00428dd1 140 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_task │ │ │ │ + 5752: 00670599 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbc_blk_var2 │ │ │ │ + 5753: 006710bd 2348 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbc_blk_var3 │ │ │ │ + 5754: 0011f649 328 FUNC GLOBAL DEFAULT 11 csrscl_ │ │ │ │ + 5755: 003fdc09 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_cores_per_cache │ │ │ │ + 5756: 005201a9 1804 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_unb_var1 │ │ │ │ + 5757: 00222b01 2484 FUNC GLOBAL DEFAULT 11 sgelsy_ │ │ │ │ + 5758: 00334c29 348 FUNC GLOBAL DEFAULT 11 zlapmt_ │ │ │ │ + 5759: 0051f069 1692 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_unb_var2 │ │ │ │ + 5760: 0045f2c5 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_unb_var1 │ │ │ │ + 5761: 0040d999 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_f_opc │ │ │ │ + 5762: 0045f80d 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_unb_var2 │ │ │ │ + 5763: 003cf98d 90 FUNC GLOBAL DEFAULT 11 bl1_sewscalv │ │ │ │ + 5764: 00632305 2228 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_lhfc_blk_var1 │ │ │ │ + 5765: 0040d7b9 240 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_f_opd │ │ │ │ + 5766: 0051ed59 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_unb_var3 │ │ │ │ + 5767: 00425229 84 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_unb_ext │ │ │ │ + 5768: 006317c1 808 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_lhfc_blk_var2 │ │ │ │ + 5769: 00674d59 856 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_inc_internal │ │ │ │ + 5770: 0045fa95 668 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_unb_var3 │ │ │ │ + 5771: 0069396c 4 OBJECT GLOBAL DEFAULT 20 flash_lu_piv_cntl │ │ │ │ + 5772: 0051eee1 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_unb_var4 │ │ │ │ + 5773: 0045fd31 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_unb_var4 │ │ │ │ + 5774: 00631c7d 872 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_lhfc_blk_var3 │ │ │ │ + 5775: 0045ffd1 612 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_unb_var5 │ │ │ │ + 5776: 001d3e81 468 FUNC GLOBAL DEFAULT 11 dpptrs_ │ │ │ │ + 5777: 00460235 612 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_unb_var6 │ │ │ │ + 5778: 0039b201 1136 FUNC GLOBAL DEFAULT 11 cunml2_fla │ │ │ │ 5779: 000c5bd1 696 FUNC GLOBAL DEFAULT 11 chpev_ │ │ │ │ - 5780: 003ebf15 172 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_cntl_init │ │ │ │ - 5781: 00693508 4 OBJECT GLOBAL DEFAULT 20 flash_copy_cntl_tb │ │ │ │ + 5780: 003ec3d5 172 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_cntl_init │ │ │ │ + 5781: 006934d8 4 OBJECT GLOBAL DEFAULT 20 flash_copy_cntl_tb │ │ │ │ 5782: 0006ff01 600 FUNC GLOBAL DEFAULT 11 dorgl2_ │ │ │ │ - 5783: 003c1cad 148 FUNC GLOBAL DEFAULT 11 bl1_dtrmv_blas │ │ │ │ - 5784: 005266c9 1800 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_unb_var1 │ │ │ │ - 5785: 00424cd9 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_task │ │ │ │ - 5786: 0007661d 244 FUNC GLOBAL DEFAULT 11 strtri_ │ │ │ │ - 5787: 003cc4d1 4 FUNC GLOBAL DEFAULT 11 bl1_saxpyv2b │ │ │ │ - 5788: 0042b139 424 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_c │ │ │ │ - 5789: 00526dd1 1704 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_unb_var2 │ │ │ │ - 5790: 0008e009 6340 FUNC GLOBAL DEFAULT 11 cbdsqr_ │ │ │ │ - 5791: 00526071 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_unb_var3 │ │ │ │ - 5792: 006939ac 4 OBJECT GLOBAL DEFAULT 20 flash_lyap_cntl_leaf │ │ │ │ - 5793: 005261f9 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_unb_var4 │ │ │ │ - 5794: 003d0be9 192 FUNC GLOBAL DEFAULT 11 bl1_zident │ │ │ │ - 5795: 001b3a41 740 FUNC GLOBAL DEFAULT 11 dlasd1_ │ │ │ │ - 5796: 00693984 4 OBJECT GLOBAL DEFAULT 20 flash_lu_incpiv_cntl │ │ │ │ - 5797: 004284a9 84 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_task │ │ │ │ - 5798: 0016bf75 3768 FUNC GLOBAL DEFAULT 11 dggesx_ │ │ │ │ - 5799: 003fa921 12 FUNC GLOBAL DEFAULT 11 FLA_Obj_width │ │ │ │ - 5800: 00398641 664 FUNC GLOBAL DEFAULT 11 dopgtr_ │ │ │ │ - 5801: 000fca39 1556 FUNC GLOBAL DEFAULT 11 clarzb_ │ │ │ │ - 5802: 0042b2e1 424 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_h │ │ │ │ - 5803: 005578b9 584 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_internal │ │ │ │ - 5804: 002d5a19 1396 FUNC GLOBAL DEFAULT 11 zgebrd_ │ │ │ │ - 5805: 00197e31 2092 FUNC GLOBAL DEFAULT 11 dlalsa_ │ │ │ │ - 5806: 0040d761 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_f_ops │ │ │ │ - 5807: 00365291 588 FUNC GLOBAL DEFAULT 11 zsycon_ │ │ │ │ - 5808: 0006afe9 340 FUNC GLOBAL DEFAULT 11 fla_obj_show_ │ │ │ │ - 5809: 003dac59 212 FUNC GLOBAL DEFAULT 11 FLA_Swapt_check │ │ │ │ - 5810: 00423101 152 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_task │ │ │ │ - 5811: 001bf0fd 3292 FUNC GLOBAL DEFAULT 11 dlasr_ │ │ │ │ - 5812: 004c5389 2504 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln │ │ │ │ - 5813: 00539cc9 106 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_determine_alg_blocksize │ │ │ │ - 5814: 0042b489 424 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_n │ │ │ │ - 5815: 0040d961 240 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_f_opz │ │ │ │ - 5816: 0044ba6d 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_unb_var1 │ │ │ │ - 5817: 004c5d51 2504 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt │ │ │ │ - 5818: 005729d5 2140 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_unb_var1 │ │ │ │ - 5819: 000ab9f9 2728 FUNC GLOBAL DEFAULT 11 cggsvp_ │ │ │ │ - 5820: 0044bd19 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_unb_var2 │ │ │ │ - 5821: 00141601 700 FUNC GLOBAL DEFAULT 11 ctzrqf_ │ │ │ │ - 5822: 0044bfc5 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_unb_var3 │ │ │ │ - 5823: 0044c289 712 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_unb_var4 │ │ │ │ - 5824: 0042b961 424 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_t │ │ │ │ - 5825: 002eef61 3700 FUNC GLOBAL DEFAULT 11 zgtrfs_ │ │ │ │ - 5826: 006939b0 4 OBJECT GLOBAL DEFAULT 20 flash_qr2ut_var2_bsize │ │ │ │ - 5827: 00405fad 50 FUNC GLOBAL DEFAULT 11 FLA_random_dcomplex │ │ │ │ - 5828: 005aff01 2196 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_blk_var1 │ │ │ │ - 5829: 003f22a5 164 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_conf_to_flat │ │ │ │ - 5830: 0044c551 616 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_unb_var5 │ │ │ │ - 5831: 005b0795 2340 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_blk_var2 │ │ │ │ - 5832: 0044c7b9 616 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_unb_var6 │ │ │ │ - 5833: 003ae9d9 42 FUNC GLOBAL DEFAULT 11 r_sign │ │ │ │ - 5834: 005b10b9 2328 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_blk_var4 │ │ │ │ - 5835: 006937d0 4 OBJECT GLOBAL DEFAULT 20 fla_bidiagut_cntl_plain │ │ │ │ - 5836: 003aea09 12 FUNC GLOBAL DEFAULT 11 r_sin │ │ │ │ - 5837: 003f3895 152 FUNC GLOBAL DEFAULT 11 FLA_determine_matrix_size │ │ │ │ - 5838: 0020b3f1 60 FUNC GLOBAL DEFAULT 11 ilauplo_ │ │ │ │ - 5839: 00120a11 152 FUNC GLOBAL DEFAULT 11 cstegr_ │ │ │ │ - 5840: 005b19d1 2212 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_blk_var5 │ │ │ │ - 5841: 003d5fe1 120 FUNC GLOBAL DEFAULT 11 FLA_Absolute_value_check │ │ │ │ - 5842: 002d8789 476 FUNC GLOBAL DEFAULT 11 zgelq2_ │ │ │ │ - 5843: 0030802d 708 FUNC GLOBAL DEFAULT 11 zhpev_ │ │ │ │ - 5844: 003654e1 2600 FUNC GLOBAL DEFAULT 11 zsptrs_ │ │ │ │ - 5845: 003bcba5 270 FUNC GLOBAL DEFAULT 11 bl1_dzcopymr │ │ │ │ - 5846: 003ca0ed 588 FUNC GLOBAL DEFAULT 11 bl1_dtrsmsx │ │ │ │ - 5847: 00693850 4 OBJECT GLOBAL DEFAULT 20 fla_lu_piv_cntl2 │ │ │ │ - 5848: 000a90c9 508 FUNC GLOBAL DEFAULT 11 cgtcon_ │ │ │ │ - 5849: 001c1e01 4148 FUNC GLOBAL DEFAULT 11 dlasyf_ │ │ │ │ - 5850: 003bb0f5 266 FUNC GLOBAL DEFAULT 11 bl1_dzcopymt │ │ │ │ - 5851: 00693658 4 OBJECT GLOBAL DEFAULT 20 fla_syr2k_cntl_op │ │ │ │ - 5852: 0042f6c5 1248 FUNC GLOBAL DEFAULT 11 FLA_Copyr_u_blk_var1 │ │ │ │ - 5853: 00430079 1248 FUNC GLOBAL DEFAULT 11 FLA_Copyr_u_blk_var2 │ │ │ │ - 5854: 00087295 244 FUNC GLOBAL DEFAULT 11 zhegs2_check │ │ │ │ - 5855: 00430559 1232 FUNC GLOBAL DEFAULT 11 FLA_Copyr_u_blk_var3 │ │ │ │ - 5856: 00634359 638 FUNC GLOBAL DEFAULT 11 FLA_Givens2 │ │ │ │ - 5857: 00430a29 1232 FUNC GLOBAL DEFAULT 11 FLA_Copyr_u_blk_var4 │ │ │ │ - 5858: 003cc6f1 4 FUNC GLOBAL DEFAULT 11 bl1_saxpyv3b │ │ │ │ - 5859: 0066aea9 1940 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbc_blk_var1 │ │ │ │ - 5860: 003dfc39 744 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_inc_internal_check │ │ │ │ - 5861: 0066b63d 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbc_blk_var2 │ │ │ │ - 5862: 0066cbd1 2152 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbc_blk_var3 │ │ │ │ - 5863: 003e3bdd 56 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_internal_check │ │ │ │ - 5864: 00392c21 960 FUNC GLOBAL DEFAULT 11 zungtr_ │ │ │ │ - 5865: 001b7b39 3144 FUNC GLOBAL DEFAULT 11 dlasd2_ │ │ │ │ - 5866: 00510b5d 1768 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_unb_var1 │ │ │ │ - 5867: 003d37e9 1052 FUNC GLOBAL DEFAULT 11 bl1_zrandmr │ │ │ │ - 5868: 00511245 1696 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_unb_var2 │ │ │ │ - 5869: 003dafd9 480 FUNC GLOBAL DEFAULT 11 FLA_Gemvc_check │ │ │ │ - 5870: 00693924 4 OBJECT GLOBAL DEFAULT 20 flash_apqut_cntl_blas │ │ │ │ - 5871: 005103c5 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_unb_var3 │ │ │ │ - 5872: 005e9dc5 416 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opd_var1 │ │ │ │ - 5873: 005109c5 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_unb_var4 │ │ │ │ - 5874: 005eb5a9 548 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opd_var2 │ │ │ │ - 5875: 005ec351 556 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opd_var3 │ │ │ │ - 5876: 006934f4 4 OBJECT GLOBAL DEFAULT 20 flash_axpyt_cntl_lr │ │ │ │ - 5877: 003ad125 68 FUNC GLOBAL DEFAULT 11 c_cos │ │ │ │ - 5878: 005ea971 424 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opd_var4 │ │ │ │ - 5879: 003e60b5 112 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_internal_check │ │ │ │ - 5880: 00693564 4 OBJECT GLOBAL DEFAULT 20 flash_gemv_bsize │ │ │ │ - 5881: 00085bad 308 FUNC GLOBAL DEFAULT 11 strtri_check │ │ │ │ - 5882: 00517dd9 1768 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_unb_var1 │ │ │ │ - 5883: 00690a88 4 OBJECT GLOBAL DEFAULT 20 f__recpos │ │ │ │ - 5884: 003c8c71 168 FUNC GLOBAL DEFAULT 11 bl1_ssyr2k_blas │ │ │ │ - 5885: 005184c1 1660 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_unb_var2 │ │ │ │ - 5886: 0034c485 1020 FUNC GLOBAL DEFAULT 11 zpbcon_ │ │ │ │ - 5887: 006934c8 4 OBJECT GLOBAL DEFAULT 20 fla_copy_cntl_blas │ │ │ │ - 5888: 00517aa9 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_unb_var3 │ │ │ │ - 5889: 003d7d11 168 FUNC GLOBAL DEFAULT 11 FLA_Norm1_check │ │ │ │ - 5890: 00517c41 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_unb_var4 │ │ │ │ - 5891: 004264c1 52 FUNC GLOBAL DEFAULT 11 FLA_Hess_unb_external │ │ │ │ - 5892: 003da039 292 FUNC GLOBAL DEFAULT 11 FLA_Dotc_check │ │ │ │ - 5893: 0053a3e5 396 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_solve │ │ │ │ + 5783: 003c1cf5 148 FUNC GLOBAL DEFAULT 11 bl1_dtrmv_blas │ │ │ │ + 5784: 00526235 1800 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_unb_var1 │ │ │ │ + 5785: 00424d51 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_task │ │ │ │ + 5786: 00076ae5 244 FUNC GLOBAL DEFAULT 11 strtri_ │ │ │ │ + 5787: 003ca821 4 FUNC GLOBAL DEFAULT 11 bl1_saxpyv2b │ │ │ │ + 5788: 0042b181 424 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_c │ │ │ │ + 5789: 00526ac5 1704 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_unb_var2 │ │ │ │ + 5790: 0008f6a1 6340 FUNC GLOBAL DEFAULT 11 cbdsqr_ │ │ │ │ + 5791: 005260ad 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_unb_var3 │ │ │ │ + 5792: 00693988 4 OBJECT GLOBAL DEFAULT 20 flash_lyap_cntl_leaf │ │ │ │ + 5793: 0052693d 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_unb_var4 │ │ │ │ + 5794: 003d0af9 192 FUNC GLOBAL DEFAULT 11 bl1_zident │ │ │ │ + 5795: 001b3601 740 FUNC GLOBAL DEFAULT 11 dlasd1_ │ │ │ │ + 5796: 0069393c 4 OBJECT GLOBAL DEFAULT 20 flash_lu_incpiv_cntl │ │ │ │ + 5797: 00427a95 84 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_task │ │ │ │ + 5798: 0016bf7d 3768 FUNC GLOBAL DEFAULT 11 dggesx_ │ │ │ │ + 5799: 003fa969 12 FUNC GLOBAL DEFAULT 11 FLA_Obj_width │ │ │ │ + 5800: 003982e9 664 FUNC GLOBAL DEFAULT 11 dopgtr_ │ │ │ │ + 5801: 00100895 1556 FUNC GLOBAL DEFAULT 11 clarzb_ │ │ │ │ + 5802: 0042b329 424 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_h │ │ │ │ + 5803: 00556c4d 584 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_internal │ │ │ │ + 5804: 002d5fc1 1396 FUNC GLOBAL DEFAULT 11 zgebrd_ │ │ │ │ + 5805: 00197af9 2092 FUNC GLOBAL DEFAULT 11 dlalsa_ │ │ │ │ + 5806: 0040d7a9 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_f_ops │ │ │ │ + 5807: 003652c9 588 FUNC GLOBAL DEFAULT 11 zsycon_ │ │ │ │ + 5808: 0006a469 340 FUNC GLOBAL DEFAULT 11 fla_obj_show_ │ │ │ │ + 5809: 003daca1 212 FUNC GLOBAL DEFAULT 11 FLA_Swapt_check │ │ │ │ + 5810: 00423149 152 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_task │ │ │ │ + 5811: 001bf125 3292 FUNC GLOBAL DEFAULT 11 dlasr_ │ │ │ │ + 5812: 004c6755 2504 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln │ │ │ │ + 5813: 00539801 106 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_determine_alg_blocksize │ │ │ │ + 5814: 0042b4d1 424 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_n │ │ │ │ + 5815: 0040d9a9 240 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_f_opz │ │ │ │ + 5816: 0044b7f5 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_unb_var1 │ │ │ │ + 5817: 004c53c5 2504 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt │ │ │ │ + 5818: 00572be5 2140 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_unb_var1 │ │ │ │ + 5819: 000ab4a1 2728 FUNC GLOBAL DEFAULT 11 cggsvp_ │ │ │ │ + 5820: 0044baa1 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_unb_var2 │ │ │ │ + 5821: 001415f9 700 FUNC GLOBAL DEFAULT 11 ctzrqf_ │ │ │ │ + 5822: 0044bd4d 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_unb_var3 │ │ │ │ + 5823: 0044c2d1 712 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_unb_var4 │ │ │ │ + 5824: 0042b9a9 424 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_t │ │ │ │ + 5825: 002f3789 3700 FUNC GLOBAL DEFAULT 11 zgtrfs_ │ │ │ │ + 5826: 00693974 4 OBJECT GLOBAL DEFAULT 20 flash_qr2ut_var2_bsize │ │ │ │ + 5827: 004062e5 50 FUNC GLOBAL DEFAULT 11 FLA_random_dcomplex │ │ │ │ + 5828: 005aff39 2196 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_blk_var1 │ │ │ │ + 5829: 003f22ed 164 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_conf_to_flat │ │ │ │ + 5830: 0044d251 616 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_unb_var5 │ │ │ │ + 5831: 005b07cd 2340 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_blk_var2 │ │ │ │ + 5832: 0044c825 616 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_unb_var6 │ │ │ │ + 5833: 003aeb69 42 FUNC GLOBAL DEFAULT 11 r_sign │ │ │ │ + 5834: 005b1995 2328 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_blk_var4 │ │ │ │ + 5835: 006937a0 4 OBJECT GLOBAL DEFAULT 20 fla_bidiagut_cntl_plain │ │ │ │ + 5836: 003aeb99 12 FUNC GLOBAL DEFAULT 11 r_sin │ │ │ │ + 5837: 003f36b1 152 FUNC GLOBAL DEFAULT 11 FLA_determine_matrix_size │ │ │ │ + 5838: 0020bdf1 60 FUNC GLOBAL DEFAULT 11 ilauplo_ │ │ │ │ + 5839: 00120a0d 152 FUNC GLOBAL DEFAULT 11 cstegr_ │ │ │ │ + 5840: 005b10f1 2212 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_blk_var5 │ │ │ │ + 5841: 003d6029 120 FUNC GLOBAL DEFAULT 11 FLA_Absolute_value_check │ │ │ │ + 5842: 002d8559 476 FUNC GLOBAL DEFAULT 11 zgelq2_ │ │ │ │ + 5843: 00309a09 708 FUNC GLOBAL DEFAULT 11 zhpev_ │ │ │ │ + 5844: 00365519 2600 FUNC GLOBAL DEFAULT 11 zsptrs_ │ │ │ │ + 5845: 003bc675 270 FUNC GLOBAL DEFAULT 11 bl1_dzcopymr │ │ │ │ + 5846: 003ca135 588 FUNC GLOBAL DEFAULT 11 bl1_dtrsmsx │ │ │ │ + 5847: 00693820 4 OBJECT GLOBAL DEFAULT 20 fla_lu_piv_cntl2 │ │ │ │ + 5848: 000a9515 508 FUNC GLOBAL DEFAULT 11 cgtcon_ │ │ │ │ + 5849: 001c3d59 4148 FUNC GLOBAL DEFAULT 11 dlasyf_ │ │ │ │ + 5850: 003ba9bd 266 FUNC GLOBAL DEFAULT 11 bl1_dzcopymt │ │ │ │ + 5851: 00693628 4 OBJECT GLOBAL DEFAULT 20 fla_syr2k_cntl_op │ │ │ │ + 5852: 0042f70d 1248 FUNC GLOBAL DEFAULT 11 FLA_Copyr_u_blk_var1 │ │ │ │ + 5853: 004300c1 1248 FUNC GLOBAL DEFAULT 11 FLA_Copyr_u_blk_var2 │ │ │ │ + 5854: 00087195 244 FUNC GLOBAL DEFAULT 11 zhegs2_check │ │ │ │ + 5855: 004305a1 1232 FUNC GLOBAL DEFAULT 11 FLA_Copyr_u_blk_var3 │ │ │ │ + 5856: 006342f1 638 FUNC GLOBAL DEFAULT 11 FLA_Givens2 │ │ │ │ + 5857: 00430a71 1232 FUNC GLOBAL DEFAULT 11 FLA_Copyr_u_blk_var4 │ │ │ │ + 5858: 003cc029 4 FUNC GLOBAL DEFAULT 11 bl1_saxpyv3b │ │ │ │ + 5859: 0066aee1 1940 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbc_blk_var1 │ │ │ │ + 5860: 003dfc41 744 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_inc_internal_check │ │ │ │ + 5861: 0066c989 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbc_blk_var2 │ │ │ │ + 5862: 0066cc09 2152 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbc_blk_var3 │ │ │ │ + 5863: 003e3c25 56 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_internal_check │ │ │ │ + 5864: 003924a9 960 FUNC GLOBAL DEFAULT 11 zungtr_ │ │ │ │ + 5865: 001b82e9 3144 FUNC GLOBAL DEFAULT 11 dlasd2_ │ │ │ │ + 5866: 00510a01 1768 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_unb_var1 │ │ │ │ + 5867: 003d3419 1052 FUNC GLOBAL DEFAULT 11 bl1_zrandmr │ │ │ │ + 5868: 00511281 1696 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_unb_var2 │ │ │ │ + 5869: 003db33d 480 FUNC GLOBAL DEFAULT 11 FLA_Gemvc_check │ │ │ │ + 5870: 006938ec 4 OBJECT GLOBAL DEFAULT 20 flash_apqut_cntl_blas │ │ │ │ + 5871: 005106b1 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_unb_var3 │ │ │ │ + 5872: 005eaba1 416 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opd_var1 │ │ │ │ + 5873: 005110e9 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_unb_var4 │ │ │ │ + 5874: 005e9e85 548 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opd_var2 │ │ │ │ + 5875: 005ec38d 556 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opd_var3 │ │ │ │ + 5876: 006934c4 4 OBJECT GLOBAL DEFAULT 20 flash_axpyt_cntl_lr │ │ │ │ + 5877: 003ad165 68 FUNC GLOBAL DEFAULT 11 c_cos │ │ │ │ + 5878: 005eb74d 424 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opd_var4 │ │ │ │ + 5879: 003e60fd 112 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_internal_check │ │ │ │ + 5880: 006935bc 4 OBJECT GLOBAL DEFAULT 20 flash_gemv_bsize │ │ │ │ + 5881: 00085ae5 308 FUNC GLOBAL DEFAULT 11 strtri_check │ │ │ │ + 5882: 00518c71 1768 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_unb_var1 │ │ │ │ + 5883: 00690a58 4 OBJECT GLOBAL DEFAULT 20 f__recpos │ │ │ │ + 5884: 003c7241 168 FUNC GLOBAL DEFAULT 11 bl1_ssyr2k_blas │ │ │ │ + 5885: 005180e9 1660 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_unb_var2 │ │ │ │ + 5886: 0034c295 1020 FUNC GLOBAL DEFAULT 11 zpbcon_ │ │ │ │ + 5887: 00693494 4 OBJECT GLOBAL DEFAULT 20 fla_copy_cntl_blas │ │ │ │ + 5888: 00517ae5 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_unb_var3 │ │ │ │ + 5889: 003d7c6d 168 FUNC GLOBAL DEFAULT 11 FLA_Norm1_check │ │ │ │ + 5890: 00518765 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_unb_var4 │ │ │ │ + 5891: 00426509 52 FUNC GLOBAL DEFAULT 11 FLA_Hess_unb_external │ │ │ │ + 5892: 003da081 292 FUNC GLOBAL DEFAULT 11 FLA_Dotc_check │ │ │ │ + 5893: 0053a389 396 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_solve │ │ │ │ 5894: 000a3481 1260 FUNC GLOBAL DEFAULT 11 cgetri_ │ │ │ │ - 5895: 004d4c75 748 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var10 │ │ │ │ - 5896: 003ed4a5 120 FUNC GLOBAL DEFAULT 11 FLASH_QR2_UT_cntl_init │ │ │ │ - 5897: 00417f6d 1164 FUNC GLOBAL DEFAULT 11 FLA_Scal_external │ │ │ │ - 5898: 0030f05d 1740 FUNC GLOBAL DEFAULT 11 zhsein_ │ │ │ │ - 5899: 005de005 2448 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_unb_var1 │ │ │ │ - 5900: 00294fd5 508 FUNC GLOBAL DEFAULT 11 sspcon_ │ │ │ │ - 5901: 0032f4f9 1508 FUNC GLOBAL DEFAULT 11 zlanhe_ │ │ │ │ - 5902: 005df921 3872 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_unb_var2 │ │ │ │ - 5903: 0057ff11 1112 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofz_var2 │ │ │ │ - 5904: 005e4895 4152 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_unb_var3 │ │ │ │ - 5905: 00294709 2252 FUNC GLOBAL DEFAULT 11 ssbevx_ │ │ │ │ - 5906: 00584399 2152 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofz_var3 │ │ │ │ - 5907: 00173131 2222 FUNC GLOBAL DEFAULT 11 dgtsv_ │ │ │ │ - 5908: 001d2661 1892 FUNC GLOBAL DEFAULT 11 dposvx_ │ │ │ │ - 5909: 00587655 2496 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofz_var4 │ │ │ │ - 5910: 00081081 380 FUNC GLOBAL DEFAULT 11 sgehrd_check │ │ │ │ - 5911: 002595e9 792 FUNC GLOBAL DEFAULT 11 slanhs_ │ │ │ │ - 5912: 003f6301 114 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_without_buffer │ │ │ │ - 5913: 001befed 272 FUNC GLOBAL DEFAULT 11 dlat2s_ │ │ │ │ - 5914: 0010cdf9 6320 FUNC GLOBAL DEFAULT 11 clatps_ │ │ │ │ - 5915: 0042c441 584 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_n_blk_var1 │ │ │ │ - 5916: 0042c689 576 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_n_blk_var2 │ │ │ │ - 5917: 003ce015 50 FUNC GLOBAL DEFAULT 11 bl1_cm1 │ │ │ │ - 5918: 003ce08d 50 FUNC GLOBAL DEFAULT 11 bl1_cm2 │ │ │ │ - 5919: 0042c8c9 604 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_n_blk_var3 │ │ │ │ - 5920: 0042cb25 596 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_n_blk_var4 │ │ │ │ - 5921: 001b5fa9 2800 FUNC GLOBAL DEFAULT 11 dlasd3_ │ │ │ │ - 5922: 003e02b1 764 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_internal_check │ │ │ │ - 5923: 0020c019 192 FUNC GLOBAL DEFAULT 11 scsum1_ │ │ │ │ - 5924: 00428bf9 140 FUNC GLOBAL DEFAULT 11 FLA_Lyap_task │ │ │ │ - 5925: 003bea51 4 FUNC GLOBAL DEFAULT 11 bl1_zzcopymrt │ │ │ │ - 5926: 001c52d9 3928 FUNC GLOBAL DEFAULT 11 dlatrs_ │ │ │ │ - 5927: 0053c0d9 2096 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_var1 │ │ │ │ - 5928: 003e9e35 112 FUNC GLOBAL DEFAULT 11 FLA_Herk_cntl_finalize │ │ │ │ - 5929: 0053d989 2360 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_var2 │ │ │ │ - 5930: 001d5add 276 FUNC GLOBAL DEFAULT 11 dptts2_ │ │ │ │ - 5931: 006539f5 404 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lhfc │ │ │ │ - 5932: 003be43d 4 FUNC GLOBAL DEFAULT 11 bl1_cccopymrt │ │ │ │ - 5933: 005e778d 764 FUNC GLOBAL DEFAULT 11 FLA_Lyap_internal │ │ │ │ - 5934: 003cdd25 120 FUNC GLOBAL DEFAULT 11 bl1_zcreate_contigmr │ │ │ │ - 5935: 003ad28d 44 FUNC GLOBAL DEFAULT 11 r_dim │ │ │ │ - 5936: 003dbbc5 424 FUNC GLOBAL DEFAULT 11 FLA_Her2c_check │ │ │ │ - 5937: 0069217c 4 OBJECT GLOBAL DEFAULT 20 f__workdone │ │ │ │ - 5938: 003ce895 136 FUNC GLOBAL DEFAULT 11 bl1_zcreate_contigmt │ │ │ │ - 5939: 00643bf5 360 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_l_opd_var1 │ │ │ │ + 5895: 004d4cb1 748 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var10 │ │ │ │ + 5896: 003ed405 120 FUNC GLOBAL DEFAULT 11 FLASH_QR2_UT_cntl_init │ │ │ │ + 5897: 00417fb5 1164 FUNC GLOBAL DEFAULT 11 FLA_Scal_external │ │ │ │ + 5898: 003112e9 1740 FUNC GLOBAL DEFAULT 11 zhsein_ │ │ │ │ + 5899: 005de041 2448 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_unb_var1 │ │ │ │ + 5900: 00295cd1 508 FUNC GLOBAL DEFAULT 11 sspcon_ │ │ │ │ + 5901: 0032eed9 1508 FUNC GLOBAL DEFAULT 11 zlanhe_ │ │ │ │ + 5902: 005e3965 3872 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_unb_var2 │ │ │ │ + 5903: 0057ff49 1112 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofz_var2 │ │ │ │ + 5904: 005e62fd 4152 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_unb_var3 │ │ │ │ + 5905: 00294711 2252 FUNC GLOBAL DEFAULT 11 ssbevx_ │ │ │ │ + 5906: 005843d1 2152 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofz_var3 │ │ │ │ + 5907: 00172f29 2222 FUNC GLOBAL DEFAULT 11 dgtsv_ │ │ │ │ + 5908: 001d2681 1892 FUNC GLOBAL DEFAULT 11 dposvx_ │ │ │ │ + 5909: 00586be1 2496 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofz_var4 │ │ │ │ + 5910: 00081085 380 FUNC GLOBAL DEFAULT 11 sgehrd_check │ │ │ │ + 5911: 00259471 792 FUNC GLOBAL DEFAULT 11 slanhs_ │ │ │ │ + 5912: 003f6349 114 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_without_buffer │ │ │ │ + 5913: 001be325 272 FUNC GLOBAL DEFAULT 11 dlat2s_ │ │ │ │ + 5914: 0010c631 6320 FUNC GLOBAL DEFAULT 11 clatps_ │ │ │ │ + 5915: 0042c489 584 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_n_blk_var1 │ │ │ │ + 5916: 0042c6d1 576 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_n_blk_var2 │ │ │ │ + 5917: 003ce19d 50 FUNC GLOBAL DEFAULT 11 bl1_cm1 │ │ │ │ + 5918: 003ce215 50 FUNC GLOBAL DEFAULT 11 bl1_cm2 │ │ │ │ + 5919: 0042c911 604 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_n_blk_var3 │ │ │ │ + 5920: 0042cb6d 596 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_n_blk_var4 │ │ │ │ + 5921: 001b5fd1 2800 FUNC GLOBAL DEFAULT 11 dlasd3_ │ │ │ │ + 5922: 003df945 764 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_internal_check │ │ │ │ + 5923: 0020c025 192 FUNC GLOBAL DEFAULT 11 scsum1_ │ │ │ │ + 5924: 00428cb9 140 FUNC GLOBAL DEFAULT 11 FLA_Lyap_task │ │ │ │ + 5925: 003bee59 4 FUNC GLOBAL DEFAULT 11 bl1_zzcopymrt │ │ │ │ + 5926: 001c4d91 3928 FUNC GLOBAL DEFAULT 11 dlatrs_ │ │ │ │ + 5927: 0053cad5 2096 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_var1 │ │ │ │ + 5928: 003e9d2d 112 FUNC GLOBAL DEFAULT 11 FLA_Herk_cntl_finalize │ │ │ │ + 5929: 0053d841 2360 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_var2 │ │ │ │ + 5930: 001d5065 276 FUNC GLOBAL DEFAULT 11 dptts2_ │ │ │ │ + 5931: 00653a2d 404 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lhfc │ │ │ │ + 5932: 003be845 4 FUNC GLOBAL DEFAULT 11 bl1_cccopymrt │ │ │ │ + 5933: 005e77c9 764 FUNC GLOBAL DEFAULT 11 FLA_Lyap_internal │ │ │ │ + 5934: 003cdc45 120 FUNC GLOBAL DEFAULT 11 bl1_zcreate_contigmr │ │ │ │ + 5935: 003ad2dd 44 FUNC GLOBAL DEFAULT 11 r_dim │ │ │ │ + 5936: 003dbc0d 424 FUNC GLOBAL DEFAULT 11 FLA_Her2c_check │ │ │ │ + 5937: 0069214c 4 OBJECT GLOBAL DEFAULT 20 f__workdone │ │ │ │ + 5938: 003ce415 136 FUNC GLOBAL DEFAULT 11 bl1_zcreate_contigmt │ │ │ │ + 5939: 00643bc1 360 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_l_opd_var1 │ │ │ │ 5940: 000d9af1 324 FUNC GLOBAL DEFAULT 11 clacpy_ │ │ │ │ - 5941: 003f37d9 4 FUNC GLOBAL DEFAULT 11 FLA_Blocksize_free │ │ │ │ - 5942: 005e21b9 1092 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofd_var2 │ │ │ │ - 5943: 003af5d9 108 FUNC GLOBAL DEFAULT 11 xrd_SL │ │ │ │ - 5944: 005e0c35 964 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofd_var3 │ │ │ │ - 5945: 003b73b1 38 FUNC GLOBAL DEFAULT 11 bl1_zcopy │ │ │ │ - 5946: 0041305d 1412 FUNC GLOBAL DEFAULT 11 FLA_Axpys_external │ │ │ │ - 5947: 003fd60d 140 FUNC GLOBAL DEFAULT 11 FLASH_Queue_push_input │ │ │ │ - 5948: 003f6835 12 FUNC GLOBAL DEFAULT 11 FLA_Check_error_level │ │ │ │ - 5949: 00340299 13780 FUNC GLOBAL DEFAULT 11 zlanhf_ │ │ │ │ - 5950: 0041af5d 1224 FUNC GLOBAL DEFAULT 11 FLA_Gerc_external │ │ │ │ - 5951: 003cd8f5 44 FUNC GLOBAL DEFAULT 11 bl1_is_gen_storage │ │ │ │ - 5952: 004346ed 308 FUNC GLOBAL DEFAULT 11 FLA_Scalr_l │ │ │ │ - 5953: 00445d59 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc │ │ │ │ - 5954: 002887e5 588 FUNC GLOBAL DEFAULT 11 spbequ_ │ │ │ │ - 5955: 003c1fe1 148 FUNC GLOBAL DEFAULT 11 bl1_ztrmv_blas │ │ │ │ - 5956: 0011a94d 612 FUNC GLOBAL DEFAULT 11 cpteqr_ │ │ │ │ - 5957: 003f7115 84 FUNC GLOBAL DEFAULT 11 FLA_Check_conj1_trans_and_datatype │ │ │ │ - 5958: 0066df25 2220 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfc_blk_var1 │ │ │ │ - 5959: 003bfdf9 128 FUNC GLOBAL DEFAULT 11 bl1_zher2_blas │ │ │ │ - 5960: 003cebb5 286 FUNC GLOBAL DEFAULT 11 bl1_sewinvscalmt │ │ │ │ - 5961: 0066d439 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfc_blk_var2 │ │ │ │ - 5962: 002969b9 856 FUNC GLOBAL DEFAULT 11 sspgvx_ │ │ │ │ - 5963: 0066e7d1 2348 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfc_blk_var3 │ │ │ │ - 5964: 000d5f59 1672 FUNC GLOBAL DEFAULT 11 cla_porcond_c_ │ │ │ │ - 5965: 004468a1 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh │ │ │ │ - 5966: 0040de69 126 FUNC GLOBAL DEFAULT 11 FLA_Wilkshift_tridiag_opd │ │ │ │ - 5967: 00675fb5 1704 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_inc_lnfc_blk_var1 │ │ │ │ - 5968: 00130e1d 1824 FUNC GLOBAL DEFAULT 11 ctfttp_ │ │ │ │ - 5969: 003e8cf5 56 FUNC GLOBAL DEFAULT 11 FLA_Scalr_cntl_init │ │ │ │ - 5970: 00434821 308 FUNC GLOBAL DEFAULT 11 FLA_Scalr_u │ │ │ │ - 5971: 0027fd09 3994 FUNC GLOBAL DEFAULT 11 slatbs_ │ │ │ │ - 5972: 0042572d 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_task │ │ │ │ - 5973: 004462fd 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn │ │ │ │ - 5974: 001663c9 868 FUNC GLOBAL DEFAULT 11 dgeqrt2_ │ │ │ │ - 5975: 000d4721 1692 FUNC GLOBAL DEFAULT 11 cla_hercond_c_ │ │ │ │ - 5976: 00333519 1420 FUNC GLOBAL DEFAULT 11 zlansp_ │ │ │ │ - 5977: 001bc151 7916 FUNC GLOBAL DEFAULT 11 dlasd4_ │ │ │ │ - 5978: 002f6f9d 2800 FUNC GLOBAL DEFAULT 11 zheevr_ │ │ │ │ - 5979: 005dcd01 916 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_blk_var1 │ │ │ │ - 5980: 003cf4ed 126 FUNC GLOBAL DEFAULT 11 bl1_csewinvscalv │ │ │ │ - 5981: 005e73ad 992 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h │ │ │ │ - 5982: 0042349d 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_task │ │ │ │ - 5983: 005dc96d 916 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_blk_var2 │ │ │ │ - 5984: 003f9da5 240 FUNC GLOBAL DEFAULT 11 FLA_Cont_with_1x3_to_1x2 │ │ │ │ - 5985: 005dd84d 1976 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_blk_var3 │ │ │ │ - 5986: 0019a3c1 3512 FUNC GLOBAL DEFAULT 11 dlalsd_ │ │ │ │ - 5987: 00333d91 600 FUNC GLOBAL DEFAULT 11 zlaqgb_ │ │ │ │ - 5988: 00446e45 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht │ │ │ │ - 5989: 003ce931 4 FUNC GLOBAL DEFAULT 11 bl1_zfree │ │ │ │ - 5990: 0020ae3d 248 FUNC GLOBAL DEFAULT 11 icmax1_ │ │ │ │ - 5991: 005e7a89 992 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n │ │ │ │ - 5992: 0050cfad 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc │ │ │ │ - 5993: 0040ddd9 142 FUNC GLOBAL DEFAULT 11 FLA_Wilkshift_tridiag_ops │ │ │ │ - 5994: 003d7421 264 FUNC GLOBAL DEFAULT 11 FLA_Househ3UD_UT_check │ │ │ │ - 5995: 005b5061 1992 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_unb_var1 │ │ │ │ - 5996: 003d1029 208 FUNC GLOBAL DEFAULT 11 bl1_dmaxabsm │ │ │ │ - 5997: 005b5f25 2120 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_unb_var2 │ │ │ │ - 5998: 003e8721 182 FUNC GLOBAL DEFAULT 11 FLA_Cntl_init_flamec │ │ │ │ - 5999: 002e3e35 1332 FUNC GLOBAL DEFAULT 11 zgerqf_ │ │ │ │ - 6000: 003d2349 76 FUNC GLOBAL DEFAULT 11 bl1_dsetdiag │ │ │ │ - 6001: 0050d855 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh │ │ │ │ - 6002: 003f6ae9 68 FUNC GLOBAL DEFAULT 11 FLA_Check_complex_object │ │ │ │ - 6003: 005bde75 1060 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_internal │ │ │ │ - 6004: 005b5829 1788 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_unb_var4 │ │ │ │ - 6005: 0041f83d 1624 FUNC GLOBAL DEFAULT 11 FLA_Gemm_external │ │ │ │ - 6006: 003f5afd 52 FUNC GLOBAL DEFAULT 11 FLA_Param_map_netlib_to_flame_side │ │ │ │ - 6007: 005b676d 1712 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_unb_var5 │ │ │ │ - 6008: 005c0f9d 348 FUNC GLOBAL DEFAULT 11 FLA_Fused_Uhu_Yhu_Zhu_opd_var1 │ │ │ │ - 6009: 00426fd1 48 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_apply_Q_external │ │ │ │ - 6010: 003ecc61 120 FUNC GLOBAL DEFAULT 11 FLASH_Apply_pivots_cntl_init │ │ │ │ - 6011: 000e9101 1000 FUNC GLOBAL DEFAULT 11 clangt_ │ │ │ │ - 6012: 00100ead 656 FUNC GLOBAL DEFAULT 11 classq_ │ │ │ │ - 6013: 0053a571 796 FUNC GLOBAL DEFAULT 11 FLA_SA_Apply_pivots │ │ │ │ - 6014: 00392461 992 FUNC GLOBAL DEFAULT 11 zunm2l_ │ │ │ │ - 6015: 0050dab5 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln │ │ │ │ - 6016: 00423365 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_task │ │ │ │ - 6017: 0009244d 3852 FUNC GLOBAL DEFAULT 11 cgbtrf_ │ │ │ │ - 6018: 003d161d 98 FUNC GLOBAL DEFAULT 11 bl1_dmaxabsv │ │ │ │ - 6019: 003e8375 34 FUNC GLOBAL DEFAULT 11 FLA_Cntl_tridiagut_obj_create │ │ │ │ - 6020: 003e5ae5 224 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_check │ │ │ │ - 6021: 003366d1 864 FUNC GLOBAL DEFAULT 11 zlaqp2_ │ │ │ │ - 6022: 004187ed 1152 FUNC GLOBAL DEFAULT 11 FLA_Scalc_external │ │ │ │ - 6023: 003aff79 100 FUNC GLOBAL DEFAULT 11 f__inode │ │ │ │ - 6024: 00554661 1436 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q_blk_var1 │ │ │ │ - 6025: 001a15e9 316 FUNC GLOBAL DEFAULT 11 dlaqsy_ │ │ │ │ - 6026: 004003a9 182 FUNC GLOBAL DEFAULT 11 FLASH_Queue_wait_dequeue │ │ │ │ - 6027: 0050df75 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt │ │ │ │ - 6028: 003cfbed 304 FUNC GLOBAL DEFAULT 11 bl1_cewscalv │ │ │ │ - 6029: 006939d0 4 OBJECT GLOBAL DEFAULT 20 flash_spdinv_size_cutoff │ │ │ │ - 6030: 003ec3a9 144 FUNC GLOBAL DEFAULT 11 FLA_Trinv_cntl_init │ │ │ │ - 6031: 005ea175 528 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opz_var1 │ │ │ │ - 6032: 00693724 4 OBJECT GLOBAL DEFAULT 20 flash_her2k_cntl_blas │ │ │ │ - 6033: 0018ca61 12354 FUNC GLOBAL DEFAULT 11 dhgeqz_ │ │ │ │ + 5941: 003f35f5 4 FUNC GLOBAL DEFAULT 11 FLA_Blocksize_free │ │ │ │ + 5942: 005e0349 1092 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofd_var2 │ │ │ │ + 5943: 003af511 108 FUNC GLOBAL DEFAULT 11 xrd_SL │ │ │ │ + 5944: 005dedc5 964 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofd_var3 │ │ │ │ + 5945: 003b7619 38 FUNC GLOBAL DEFAULT 11 bl1_zcopy │ │ │ │ + 5946: 00413471 1412 FUNC GLOBAL DEFAULT 11 FLA_Axpys_external │ │ │ │ + 5947: 003fdca5 140 FUNC GLOBAL DEFAULT 11 FLASH_Queue_push_input │ │ │ │ + 5948: 003f761d 12 FUNC GLOBAL DEFAULT 11 FLA_Check_error_level │ │ │ │ + 5949: 003402d9 13780 FUNC GLOBAL DEFAULT 11 zlanhf_ │ │ │ │ + 5950: 0041afa5 1224 FUNC GLOBAL DEFAULT 11 FLA_Gerc_external │ │ │ │ + 5951: 003cdebd 44 FUNC GLOBAL DEFAULT 11 bl1_is_gen_storage │ │ │ │ + 5952: 00434735 308 FUNC GLOBAL DEFAULT 11 FLA_Scalr_l │ │ │ │ + 5953: 004457fd 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc │ │ │ │ + 5954: 00288e29 588 FUNC GLOBAL DEFAULT 11 spbequ_ │ │ │ │ + 5955: 003c2029 148 FUNC GLOBAL DEFAULT 11 bl1_ztrmv_blas │ │ │ │ + 5956: 0011a879 612 FUNC GLOBAL DEFAULT 11 cpteqr_ │ │ │ │ + 5957: 003f7efd 84 FUNC GLOBAL DEFAULT 11 FLA_Check_conj1_trans_and_datatype │ │ │ │ + 5958: 0066e1dd 2220 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfc_blk_var1 │ │ │ │ + 5959: 003c02f1 128 FUNC GLOBAL DEFAULT 11 bl1_zher2_blas │ │ │ │ + 5960: 003cea4d 286 FUNC GLOBAL DEFAULT 11 bl1_sewinvscalmt │ │ │ │ + 5961: 0066dcdd 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfc_blk_var2 │ │ │ │ + 5962: 00296125 856 FUNC GLOBAL DEFAULT 11 sspgvx_ │ │ │ │ + 5963: 0066ea89 2348 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfc_blk_var3 │ │ │ │ + 5964: 000d5961 1672 FUNC GLOBAL DEFAULT 11 cla_porcond_c_ │ │ │ │ + 5965: 00445da1 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh │ │ │ │ + 5966: 0040fbb1 126 FUNC GLOBAL DEFAULT 11 FLA_Wilkshift_tridiag_opd │ │ │ │ + 5967: 00675fed 1704 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_inc_lnfc_blk_var1 │ │ │ │ + 5968: 00130401 1824 FUNC GLOBAL DEFAULT 11 ctfttp_ │ │ │ │ + 5969: 003e8d3d 56 FUNC GLOBAL DEFAULT 11 FLA_Scalr_cntl_init │ │ │ │ + 5970: 00434869 308 FUNC GLOBAL DEFAULT 11 FLA_Scalr_u │ │ │ │ + 5971: 0027fd11 3994 FUNC GLOBAL DEFAULT 11 slatbs_ │ │ │ │ + 5972: 00425d51 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_task │ │ │ │ + 5973: 00446345 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn │ │ │ │ + 5974: 001663cd 868 FUNC GLOBAL DEFAULT 11 dgeqrt2_ │ │ │ │ + 5975: 000d3fd9 1692 FUNC GLOBAL DEFAULT 11 cla_hercond_c_ │ │ │ │ + 5976: 003310d1 1420 FUNC GLOBAL DEFAULT 11 zlansp_ │ │ │ │ + 5977: 001bc179 7916 FUNC GLOBAL DEFAULT 11 dlasd4_ │ │ │ │ + 5978: 002f79b9 2800 FUNC GLOBAL DEFAULT 11 zheevr_ │ │ │ │ + 5979: 005db109 916 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_blk_var1 │ │ │ │ + 5980: 003d020d 126 FUNC GLOBAL DEFAULT 11 bl1_csewinvscalv │ │ │ │ + 5981: 005e73e9 992 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h │ │ │ │ + 5982: 00423779 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_task │ │ │ │ + 5983: 005dc965 916 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_blk_var2 │ │ │ │ + 5984: 003f739d 240 FUNC GLOBAL DEFAULT 11 FLA_Cont_with_1x3_to_1x2 │ │ │ │ + 5985: 005dd889 1976 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_blk_var3 │ │ │ │ + 5986: 0019b249 3512 FUNC GLOBAL DEFAULT 11 dlalsd_ │ │ │ │ + 5987: 00334821 600 FUNC GLOBAL DEFAULT 11 zlaqgb_ │ │ │ │ + 5988: 00446e8d 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht │ │ │ │ + 5989: 003ce979 4 FUNC GLOBAL DEFAULT 11 bl1_zfree │ │ │ │ + 5990: 0020af55 248 FUNC GLOBAL DEFAULT 11 icmax1_ │ │ │ │ + 5991: 005e7ac5 992 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n │ │ │ │ + 5992: 0050d631 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc │ │ │ │ + 5993: 0040fb21 142 FUNC GLOBAL DEFAULT 11 FLA_Wilkshift_tridiag_ops │ │ │ │ + 5994: 003d7385 264 FUNC GLOBAL DEFAULT 11 FLA_Househ3UD_UT_check │ │ │ │ + 5995: 005b5099 1992 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_unb_var1 │ │ │ │ + 5996: 003d106d 208 FUNC GLOBAL DEFAULT 11 bl1_dmaxabsm │ │ │ │ + 5997: 005b5861 2120 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_unb_var2 │ │ │ │ + 5998: 003e8161 182 FUNC GLOBAL DEFAULT 11 FLA_Cntl_init_flamec │ │ │ │ + 5999: 002e3e5d 1332 FUNC GLOBAL DEFAULT 11 zgerqf_ │ │ │ │ + 6000: 003d20c9 76 FUNC GLOBAL DEFAULT 11 bl1_dsetdiag │ │ │ │ + 6001: 0050d891 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh │ │ │ │ + 6002: 003f78d1 68 FUNC GLOBAL DEFAULT 11 FLA_Check_complex_object │ │ │ │ + 6003: 005be425 1060 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_internal │ │ │ │ + 6004: 005b6759 1788 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_unb_var4 │ │ │ │ + 6005: 0041f001 1624 FUNC GLOBAL DEFAULT 11 FLA_Gemm_external │ │ │ │ + 6006: 003f5b41 52 FUNC GLOBAL DEFAULT 11 FLA_Param_map_netlib_to_flame_side │ │ │ │ + 6007: 005b60a9 1712 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_unb_var5 │ │ │ │ + 6008: 005c0fd5 348 FUNC GLOBAL DEFAULT 11 FLA_Fused_Uhu_Yhu_Zhu_opd_var1 │ │ │ │ + 6009: 00427019 48 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_apply_Q_external │ │ │ │ + 6010: 003ecca9 120 FUNC GLOBAL DEFAULT 11 FLASH_Apply_pivots_cntl_init │ │ │ │ + 6011: 000e9acd 1000 FUNC GLOBAL DEFAULT 11 clangt_ │ │ │ │ + 6012: 00100ea9 656 FUNC GLOBAL DEFAULT 11 classq_ │ │ │ │ + 6013: 0053a5a9 796 FUNC GLOBAL DEFAULT 11 FLA_SA_Apply_pivots │ │ │ │ + 6014: 00392c49 992 FUNC GLOBAL DEFAULT 11 zunm2l_ │ │ │ │ + 6015: 0050daf1 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln │ │ │ │ + 6016: 00423641 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_task │ │ │ │ + 6017: 000928dd 3852 FUNC GLOBAL DEFAULT 11 cgbtrf_ │ │ │ │ + 6018: 003d1665 98 FUNC GLOBAL DEFAULT 11 bl1_dmaxabsv │ │ │ │ + 6019: 003e87d9 34 FUNC GLOBAL DEFAULT 11 FLA_Cntl_tridiagut_obj_create │ │ │ │ + 6020: 003e5b2d 224 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_check │ │ │ │ + 6021: 00336711 864 FUNC GLOBAL DEFAULT 11 zlaqp2_ │ │ │ │ + 6022: 004188cd 1152 FUNC GLOBAL DEFAULT 11 FLA_Scalc_external │ │ │ │ + 6023: 003aff59 100 FUNC GLOBAL DEFAULT 11 f__inode │ │ │ │ + 6024: 00554699 1436 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q_blk_var1 │ │ │ │ + 6025: 001a3ba1 316 FUNC GLOBAL DEFAULT 11 dlaqsy_ │ │ │ │ + 6026: 00400225 182 FUNC GLOBAL DEFAULT 11 FLASH_Queue_wait_dequeue │ │ │ │ + 6027: 0050dd51 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt │ │ │ │ + 6028: 003cfac5 304 FUNC GLOBAL DEFAULT 11 bl1_cewscalv │ │ │ │ + 6029: 006939a0 4 OBJECT GLOBAL DEFAULT 20 flash_spdinv_size_cutoff │ │ │ │ + 6030: 003ec301 144 FUNC GLOBAL DEFAULT 11 FLA_Trinv_cntl_init │ │ │ │ + 6031: 005eaf51 528 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opz_var1 │ │ │ │ + 6032: 006936f4 4 OBJECT GLOBAL DEFAULT 20 flash_her2k_cntl_blas │ │ │ │ + 6033: 0018b7e1 12354 FUNC GLOBAL DEFAULT 11 dhgeqz_ │ │ │ │ 6034: 0008203d 172 FUNC GLOBAL DEFAULT 11 sgetrf_check │ │ │ │ - 6035: 005eba55 652 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opz_var2 │ │ │ │ - 6036: 003f3f15 68 FUNC GLOBAL DEFAULT 11 FLA_free │ │ │ │ - 6037: 005ec811 676 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opz_var3 │ │ │ │ - 6038: 00532315 800 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opd_var1 │ │ │ │ - 6039: 003f012d 150 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_row_offset │ │ │ │ - 6040: 001b3d25 828 FUNC GLOBAL DEFAULT 11 dlasd5_ │ │ │ │ - 6041: 005ead2d 532 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opz_var4 │ │ │ │ - 6042: 001668b5 1260 FUNC GLOBAL DEFAULT 11 dgeqrt3_ │ │ │ │ - 6043: 00533359 1072 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opd_var2 │ │ │ │ - 6044: 00692054 4 OBJECT GLOBAL DEFAULT 20 nml_read │ │ │ │ - 6045: 0028906d 1804 FUNC GLOBAL DEFAULT 11 sormrz_ │ │ │ │ + 6035: 005ea331 652 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opz_var2 │ │ │ │ + 6036: 003f3d2d 68 FUNC GLOBAL DEFAULT 11 FLA_free │ │ │ │ + 6037: 005ec84d 676 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opz_var3 │ │ │ │ + 6038: 00533595 800 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opd_var1 │ │ │ │ + 6039: 003f0255 150 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_row_offset │ │ │ │ + 6040: 001b5931 828 FUNC GLOBAL DEFAULT 11 dlasd5_ │ │ │ │ + 6041: 005ebb09 532 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opz_var4 │ │ │ │ + 6042: 00167de9 1260 FUNC GLOBAL DEFAULT 11 dgeqrt3_ │ │ │ │ + 6043: 00532061 1072 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opd_var2 │ │ │ │ + 6044: 00692024 4 OBJECT GLOBAL DEFAULT 20 nml_read │ │ │ │ + 6045: 00289075 1804 FUNC GLOBAL DEFAULT 11 sormrz_ │ │ │ │ 6046: 000f7d29 628 FUNC GLOBAL DEFAULT 11 clar2v_ │ │ │ │ - 6047: 0042459d 130 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_task │ │ │ │ - 6048: 003cc5a9 4 FUNC GLOBAL DEFAULT 11 bl1_caxpyv2b │ │ │ │ - 6049: 00644831 452 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_internal │ │ │ │ - 6050: 003efc41 32 FUNC GLOBAL DEFAULT 11 FLASH_Part_free_1x2 │ │ │ │ - 6051: 003a27b1 1388 FUNC GLOBAL DEFAULT 11 zunglq_fla │ │ │ │ - 6052: 003e0cd1 332 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_check │ │ │ │ - 6053: 000c96d9 1136 FUNC GLOBAL DEFAULT 11 chptrd_ │ │ │ │ - 6054: 003e45e1 236 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q_check │ │ │ │ - 6055: 003fa549 298 FUNC GLOBAL DEFAULT 11 FLA_Conjugate │ │ │ │ - 6056: 000b7655 532 FUNC GLOBAL DEFAULT 11 chesv_rook_ │ │ │ │ - 6057: 0014b3ad 1344 FUNC GLOBAL DEFAULT 11 cunglq_ │ │ │ │ - 6058: 00675959 1628 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_inc_lhfc_blk_var1 │ │ │ │ - 6059: 003e9ced 112 FUNC GLOBAL DEFAULT 11 FLA_Her2k_cntl_finalize │ │ │ │ - 6060: 0053e2c1 1340 FUNC GLOBAL DEFAULT 11 FLASH_SA_LU │ │ │ │ - 6061: 003f59f9 44 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_blis_side │ │ │ │ - 6062: 003fa93d 18 FUNC GLOBAL DEFAULT 11 FLA_Obj_vector_dim │ │ │ │ - 6063: 003fdc01 644 FUNC GLOBAL DEFAULT 11 FLASH_Task_free │ │ │ │ - 6064: 002bcb41 1588 FUNC GLOBAL DEFAULT 11 strexc_ │ │ │ │ - 6065: 003ef6b5 236 FUNC GLOBAL DEFAULT 11 FLASH_Norm1 │ │ │ │ - 6066: 00673fad 296 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT_inc │ │ │ │ - 6067: 00101495 4604 FUNC GLOBAL DEFAULT 11 clarrv_ │ │ │ │ - 6068: 003f8095 60 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_svd_type_and_trans_combination │ │ │ │ - 6069: 0017de89 62 FUNC GLOBAL DEFAULT 11 dla_wwaddw_ │ │ │ │ - 6070: 00693574 4 OBJECT GLOBAL DEFAULT 20 flash_gemv_cntl_fm_rp │ │ │ │ - 6071: 003d42bd 360 FUNC GLOBAL DEFAULT 11 FLA_Axpy_object_to_buffer_check │ │ │ │ - 6072: 0069369c 4 OBJECT GLOBAL DEFAULT 20 fla_trsm_cntl_mm │ │ │ │ - 6073: 006936a0 4 OBJECT GLOBAL DEFAULT 20 fla_trsm_cntl_mp │ │ │ │ - 6074: 0063ab4d 438 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ops_var1 │ │ │ │ - 6075: 00640429 1346 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ops_var2 │ │ │ │ - 6076: 0065adf9 7352 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ops_var3 │ │ │ │ - 6077: 003fc409 916 FUNC GLOBAL DEFAULT 11 FLA_Obj_has_nan │ │ │ │ - 6078: 001af34d 188 FUNC GLOBAL DEFAULT 11 dlartv_ │ │ │ │ - 6079: 00091a21 1244 FUNC GLOBAL DEFAULT 11 cgebd2_ │ │ │ │ - 6080: 003fd3d9 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_enabled │ │ │ │ - 6081: 003d1f69 50 FUNC GLOBAL DEFAULT 11 bl1_set_contig_strides │ │ │ │ - 6082: 00649b29 2854 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ops_var6 │ │ │ │ - 6083: 00132399 2612 FUNC GLOBAL DEFAULT 11 ctfttr_ │ │ │ │ - 6084: 00418cb9 76 FUNC GLOBAL DEFAULT 11 FLA_Asum │ │ │ │ - 6085: 003b73e1 268 FUNC GLOBAL DEFAULT 11 bl1_cconjmr │ │ │ │ - 6086: 003fa9f5 14 FUNC GLOBAL DEFAULT 11 FLA_Obj_num_elem_alloc │ │ │ │ - 6087: 0064e341 3960 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ops_var9 │ │ │ │ - 6088: 00692188 40 OBJECT GLOBAL DEFAULT 20 f__ret │ │ │ │ - 6089: 003d22b5 72 FUNC GLOBAL DEFAULT 11 bl1_isetdiag │ │ │ │ - 6090: 0055d979 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_n_opd_var1 │ │ │ │ - 6091: 001b4b0d 868 FUNC GLOBAL DEFAULT 11 dlasd6_ │ │ │ │ - 6092: 001a6dd9 728 FUNC GLOBAL DEFAULT 11 dlarfgp_ │ │ │ │ - 6093: 00190b61 164 FUNC GLOBAL DEFAULT 11 dlag2s_ │ │ │ │ - 6094: 003cc7cd 4 FUNC GLOBAL DEFAULT 11 bl1_caxpyv3b │ │ │ │ - 6095: 003ec47d 140 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_cntl_init │ │ │ │ - 6096: 0012c15d 2492 FUNC GLOBAL DEFAULT 11 csytrs_ │ │ │ │ - 6097: 002ce6c1 5868 FUNC GLOBAL DEFAULT 11 zgbbrd_ │ │ │ │ - 6098: 000782c9 200 FUNC GLOBAL DEFAULT 11 chetd2_check │ │ │ │ - 6099: 000c065d 392 FUNC GLOBAL DEFAULT 11 chetri2_ │ │ │ │ - 6100: 006936a8 4 OBJECT GLOBAL DEFAULT 20 fla_trsm_cntl_blas │ │ │ │ - 6101: 001dc7cd 4584 FUNC GLOBAL DEFAULT 11 dsbtrd_ │ │ │ │ - 6102: 006555a5 440 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT │ │ │ │ - 6103: 005db309 1472 FUNC GLOBAL DEFAULT 11 FLA_Fused_UZhu_ZUhu_opt_var1 │ │ │ │ - 6104: 001f0721 4616 FUNC GLOBAL DEFAULT 11 dsytri2x_ │ │ │ │ - 6105: 00643ec5 360 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_l_opz_var1 │ │ │ │ - 6106: 0024f89d 1776 FUNC GLOBAL DEFAULT 11 slags2_ │ │ │ │ - 6107: 00693a08 4 OBJECT GLOBAL DEFAULT 20 flash_uddateut_cntl_leaf │ │ │ │ - 6108: 003c1e11 148 FUNC GLOBAL DEFAULT 11 bl1_ctrmv_blas │ │ │ │ - 6109: 003f022d 1892 FUNC GLOBAL DEFAULT 11 FLASH_Obj_adjust_views_hierarchy │ │ │ │ - 6110: 00242f41 20860 FUNC GLOBAL DEFAULT 11 sgesvj_ │ │ │ │ - 6111: 004edc65 248 FUNC GLOBAL DEFAULT 11 FLASH_Trmm │ │ │ │ - 6112: 00693554 4 OBJECT GLOBAL DEFAULT 20 fla_trsv_cntl_blas │ │ │ │ - 6113: 00693b4c 28 OBJECT GLOBAL DEFAULT 20 FLA_MINUS_ONE │ │ │ │ - 6114: 0048f081 712 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var10 │ │ │ │ - 6115: 001f6ec1 3542 FUNC GLOBAL DEFAULT 11 dtgsen_ │ │ │ │ - 6116: 0069356c 4 OBJECT GLOBAL DEFAULT 20 flash_gemv_cntl_rp_bv │ │ │ │ - 6117: 003571ad 452 FUNC GLOBAL DEFAULT 11 zpotrs_ │ │ │ │ - 6118: 00495eb1 1556 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var1 │ │ │ │ - 6119: 00278b29 1166 FUNC GLOBAL DEFAULT 11 slasv2_ │ │ │ │ - 6120: 004964c5 1548 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var2 │ │ │ │ - 6121: 0069b198 12 OBJECT GLOBAL DEFAULT 20 _tq │ │ │ │ - 6122: 00077e4d 308 FUNC GLOBAL DEFAULT 11 cgeqrfp_check │ │ │ │ - 6123: 003e44e1 256 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_copy_internal_check │ │ │ │ - 6124: 00496ad1 1564 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var3 │ │ │ │ - 6125: 004970ed 1556 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var4 │ │ │ │ - 6126: 003e0101 432 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_inc_check │ │ │ │ - 6127: 002a5b25 1900 FUNC GLOBAL DEFAULT 11 ssyrfs_ │ │ │ │ - 6128: 00497701 1560 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var5 │ │ │ │ - 6129: 00497d19 1568 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var6 │ │ │ │ - 6130: 00426435 52 FUNC GLOBAL DEFAULT 11 FLA_Hess_blk_external │ │ │ │ - 6131: 00498339 1556 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var7 │ │ │ │ - 6132: 00498c3d 1560 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var8 │ │ │ │ - 6133: 001b8781 2408 FUNC GLOBAL DEFAULT 11 dlasd7_ │ │ │ │ - 6134: 0049894d 752 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var9 │ │ │ │ - 6135: 0018faa9 576 FUNC GLOBAL DEFAULT 11 dlaev2_ │ │ │ │ - 6136: 003dc701 176 FUNC GLOBAL DEFAULT 11 FLA_Trsv_internal_check │ │ │ │ - 6137: 003355f1 432 FUNC GLOBAL DEFAULT 11 zlaqge_ │ │ │ │ - 6138: 00077f81 172 FUNC GLOBAL DEFAULT 11 cgetf2_check │ │ │ │ - 6139: 000ce06d 4204 FUNC GLOBAL DEFAULT 11 chptrf_ │ │ │ │ - 6140: 003b8a51 86 FUNC GLOBAL DEFAULT 11 bl1_zdcopyv │ │ │ │ - 6141: 003c0bc1 164 FUNC GLOBAL DEFAULT 11 bl1_dsyr │ │ │ │ - 6142: 00693710 4 OBJECT GLOBAL DEFAULT 20 flash_hemm_cntl_blas │ │ │ │ - 6143: 005c12d5 424 FUNC GLOBAL DEFAULT 11 FLA_Fused_Uhu_Yhu_Zhu_opz_var1 │ │ │ │ - 6144: 00286969 1260 FUNC GLOBAL DEFAULT 11 sorgql_ │ │ │ │ - 6145: 006937c4 4 OBJECT GLOBAL DEFAULT 20 fla_apqut_cntl_leaf │ │ │ │ - 6146: 002d2b79 828 FUNC GLOBAL DEFAULT 11 zgecon_ │ │ │ │ - 6147: 004267a5 76 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_unb_ext │ │ │ │ - 6148: 00080a69 260 FUNC GLOBAL DEFAULT 11 dtrti2_check │ │ │ │ - 6149: 0010eb1d 544 FUNC GLOBAL DEFAULT 11 cpbtrs_ │ │ │ │ - 6150: 005713c1 256 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT │ │ │ │ - 6151: 00693580 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_var3_bsize │ │ │ │ - 6152: 003e7ae5 712 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_check │ │ │ │ - 6153: 0036d841 392 FUNC GLOBAL DEFAULT 11 zsytri2_ │ │ │ │ - 6154: 00693544 4 OBJECT GLOBAL DEFAULT 20 flash_scalr_bsize │ │ │ │ - 6155: 004295b5 96 FUNC GLOBAL DEFAULT 11 FLA_Trinv_task │ │ │ │ - 6156: 0022b429 632 FUNC GLOBAL DEFAULT 11 sggqrf_ │ │ │ │ - 6157: 001d1c99 280 FUNC GLOBAL DEFAULT 11 dposv_ │ │ │ │ - 6158: 0022cd51 4328 FUNC GLOBAL DEFAULT 11 sggevx_ │ │ │ │ - 6159: 003ed9e1 68 FUNC GLOBAL DEFAULT 11 FLASH_Ttmm_cntl_finalize │ │ │ │ - 6160: 00693690 4 OBJECT GLOBAL DEFAULT 20 fla_trmm_cntl_blas │ │ │ │ - 6161: 003b7179 2 FUNC GLOBAL DEFAULT 11 bl1_sconjm │ │ │ │ - 6162: 0028d21d 952 FUNC GLOBAL DEFAULT 11 spocon_ │ │ │ │ - 6163: 005a65b5 2196 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_blk_var1 │ │ │ │ - 6164: 005a6e49 2372 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_blk_var2 │ │ │ │ - 6165: 00532955 800 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opz_var1 │ │ │ │ - 6166: 0039b1c1 1344 FUNC GLOBAL DEFAULT 11 cunglq_fla │ │ │ │ - 6167: 00398ec5 724 FUNC GLOBAL DEFAULT 11 dormhr_ │ │ │ │ - 6168: 005a8969 2912 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_blk_var3 │ │ │ │ - 6169: 005337b1 1088 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opz_var2 │ │ │ │ - 6170: 000e43f9 3972 FUNC GLOBAL DEFAULT 11 clagtm_ │ │ │ │ - 6171: 005a778d 2352 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_blk_var4 │ │ │ │ - 6172: 003c6451 1668 FUNC GLOBAL DEFAULT 11 bl1_cgemm │ │ │ │ - 6173: 003d5f69 120 FUNC GLOBAL DEFAULT 11 FLA_Absolute_square_check │ │ │ │ - 6174: 006935d0 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_op_bp │ │ │ │ - 6175: 000b5b2d 3416 FUNC GLOBAL DEFAULT 11 cheequb_ │ │ │ │ - 6176: 005a80bd 2220 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_blk_var5 │ │ │ │ - 6177: 0041fe95 1580 FUNC GLOBAL DEFAULT 11 FLA_Her2k_external │ │ │ │ - 6178: 001695d1 748 FUNC GLOBAL DEFAULT 11 dgetc2_ │ │ │ │ + 6047: 004245e5 130 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_task │ │ │ │ + 6048: 003ca8f9 4 FUNC GLOBAL DEFAULT 11 bl1_caxpyv2b │ │ │ │ + 6049: 00644751 452 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_internal │ │ │ │ + 6050: 003efd69 32 FUNC GLOBAL DEFAULT 11 FLASH_Part_free_1x2 │ │ │ │ + 6051: 003a3fa1 1388 FUNC GLOBAL DEFAULT 11 zunglq_fla │ │ │ │ + 6052: 003e0e91 332 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_check │ │ │ │ + 6053: 000c94a1 1136 FUNC GLOBAL DEFAULT 11 chptrd_ │ │ │ │ + 6054: 003e4629 236 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q_check │ │ │ │ + 6055: 003fa445 298 FUNC GLOBAL DEFAULT 11 FLA_Conjugate │ │ │ │ + 6056: 000b7bed 532 FUNC GLOBAL DEFAULT 11 chesv_rook_ │ │ │ │ + 6057: 0014c291 1344 FUNC GLOBAL DEFAULT 11 cunglq_ │ │ │ │ + 6058: 00675991 1628 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_inc_lhfc_blk_var1 │ │ │ │ + 6059: 003e9e7d 112 FUNC GLOBAL DEFAULT 11 FLA_Her2k_cntl_finalize │ │ │ │ + 6060: 0053d305 1340 FUNC GLOBAL DEFAULT 11 FLASH_SA_LU │ │ │ │ + 6061: 003f5a3d 44 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_blis_side │ │ │ │ + 6062: 003fa985 18 FUNC GLOBAL DEFAULT 11 FLA_Obj_vector_dim │ │ │ │ + 6063: 003fe299 644 FUNC GLOBAL DEFAULT 11 FLASH_Task_free │ │ │ │ + 6064: 002bf30d 1588 FUNC GLOBAL DEFAULT 11 strexc_ │ │ │ │ + 6065: 003ef6fd 236 FUNC GLOBAL DEFAULT 11 FLASH_Norm1 │ │ │ │ + 6066: 00674acd 296 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT_inc │ │ │ │ + 6067: 00101491 4604 FUNC GLOBAL DEFAULT 11 clarrv_ │ │ │ │ + 6068: 003f8e7d 60 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_svd_type_and_trans_combination │ │ │ │ + 6069: 0017de99 62 FUNC GLOBAL DEFAULT 11 dla_wwaddw_ │ │ │ │ + 6070: 006935cc 4 OBJECT GLOBAL DEFAULT 20 flash_gemv_cntl_fm_rp │ │ │ │ + 6071: 003d4305 360 FUNC GLOBAL DEFAULT 11 FLA_Axpy_object_to_buffer_check │ │ │ │ + 6072: 0069366c 4 OBJECT GLOBAL DEFAULT 20 fla_trsm_cntl_mm │ │ │ │ + 6073: 00693670 4 OBJECT GLOBAL DEFAULT 20 fla_trsm_cntl_mp │ │ │ │ + 6074: 0063f8ad 438 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ops_var1 │ │ │ │ + 6075: 00640fb9 1346 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ops_var2 │ │ │ │ + 6076: 0065bfc5 7352 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ops_var3 │ │ │ │ + 6077: 003fc451 916 FUNC GLOBAL DEFAULT 11 FLA_Obj_has_nan │ │ │ │ + 6078: 001af371 188 FUNC GLOBAL DEFAULT 11 dlartv_ │ │ │ │ + 6079: 00091299 1244 FUNC GLOBAL DEFAULT 11 cgebd2_ │ │ │ │ + 6080: 003fda71 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_enabled │ │ │ │ + 6081: 003d1fb1 50 FUNC GLOBAL DEFAULT 11 bl1_set_contig_strides │ │ │ │ + 6082: 00649b61 2854 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ops_var6 │ │ │ │ + 6083: 00130cf5 2612 FUNC GLOBAL DEFAULT 11 ctfttr_ │ │ │ │ + 6084: 00418835 76 FUNC GLOBAL DEFAULT 11 FLA_Asum │ │ │ │ + 6085: 003b7389 268 FUNC GLOBAL DEFAULT 11 bl1_cconjmr │ │ │ │ + 6086: 003faa3d 14 FUNC GLOBAL DEFAULT 11 FLA_Obj_num_elem_alloc │ │ │ │ + 6087: 0064eb89 3960 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ops_var9 │ │ │ │ + 6088: 00692158 40 OBJECT GLOBAL DEFAULT 20 f__ret │ │ │ │ + 6089: 003d2035 72 FUNC GLOBAL DEFAULT 11 bl1_isetdiag │ │ │ │ + 6090: 0055e199 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_n_opd_var1 │ │ │ │ + 6091: 001b5c6d 868 FUNC GLOBAL DEFAULT 11 dlasd6_ │ │ │ │ + 6092: 001a6df5 728 FUNC GLOBAL DEFAULT 11 dlarfgp_ │ │ │ │ + 6093: 001902a9 164 FUNC GLOBAL DEFAULT 11 dlag2s_ │ │ │ │ + 6094: 003cc105 4 FUNC GLOBAL DEFAULT 11 bl1_caxpyv3b │ │ │ │ + 6095: 003ec581 140 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_cntl_init │ │ │ │ + 6096: 0012c155 2492 FUNC GLOBAL DEFAULT 11 csytrs_ │ │ │ │ + 6097: 002d0b21 5868 FUNC GLOBAL DEFAULT 11 zgbbrd_ │ │ │ │ + 6098: 000782cd 200 FUNC GLOBAL DEFAULT 11 chetd2_check │ │ │ │ + 6099: 000c09f1 392 FUNC GLOBAL DEFAULT 11 chetri2_ │ │ │ │ + 6100: 00693678 4 OBJECT GLOBAL DEFAULT 20 fla_trsm_cntl_blas │ │ │ │ + 6101: 001dc7f1 4584 FUNC GLOBAL DEFAULT 11 dsbtrd_ │ │ │ │ + 6102: 0065564d 440 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT │ │ │ │ + 6103: 005dd2c9 1472 FUNC GLOBAL DEFAULT 11 FLA_Fused_UZhu_ZUhu_opt_var1 │ │ │ │ + 6104: 001ef759 4616 FUNC GLOBAL DEFAULT 11 dsytri2x_ │ │ │ │ + 6105: 00643e91 360 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_l_opz_var1 │ │ │ │ + 6106: 00250d21 1776 FUNC GLOBAL DEFAULT 11 slags2_ │ │ │ │ + 6107: 006939e0 4 OBJECT GLOBAL DEFAULT 20 flash_uddateut_cntl_leaf │ │ │ │ + 6108: 003c1e59 148 FUNC GLOBAL DEFAULT 11 bl1_ctrmv_blas │ │ │ │ + 6109: 003f0355 1892 FUNC GLOBAL DEFAULT 11 FLASH_Obj_adjust_views_hierarchy │ │ │ │ + 6110: 00243c09 20860 FUNC GLOBAL DEFAULT 11 sgesvj_ │ │ │ │ + 6111: 004edca1 248 FUNC GLOBAL DEFAULT 11 FLASH_Trmm │ │ │ │ + 6112: 00693524 4 OBJECT GLOBAL DEFAULT 20 fla_trsv_cntl_blas │ │ │ │ + 6113: 00693b1c 28 OBJECT GLOBAL DEFAULT 20 FLA_MINUS_ONE │ │ │ │ + 6114: 0048f709 712 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var10 │ │ │ │ + 6115: 001f6bd1 3542 FUNC GLOBAL DEFAULT 11 dtgsen_ │ │ │ │ + 6116: 006935c4 4 OBJECT GLOBAL DEFAULT 20 flash_gemv_cntl_rp_bv │ │ │ │ + 6117: 0035c165 452 FUNC GLOBAL DEFAULT 11 zpotrs_ │ │ │ │ + 6118: 00495eed 1556 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var1 │ │ │ │ + 6119: 00278df1 1166 FUNC GLOBAL DEFAULT 11 slasv2_ │ │ │ │ + 6120: 00496501 1548 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var2 │ │ │ │ + 6121: 0069b168 12 OBJECT GLOBAL DEFAULT 20 _tq │ │ │ │ + 6122: 00077e51 308 FUNC GLOBAL DEFAULT 11 cgeqrfp_check │ │ │ │ + 6123: 003e4529 256 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_copy_internal_check │ │ │ │ + 6124: 00496b0d 1564 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var3 │ │ │ │ + 6125: 00497129 1556 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var4 │ │ │ │ + 6126: 003e0265 432 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_inc_check │ │ │ │ + 6127: 002a5b35 1900 FUNC GLOBAL DEFAULT 11 ssyrfs_ │ │ │ │ + 6128: 0049773d 1560 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var5 │ │ │ │ + 6129: 00497d55 1568 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var6 │ │ │ │ + 6130: 0042647d 52 FUNC GLOBAL DEFAULT 11 FLA_Hess_blk_external │ │ │ │ + 6131: 00498665 1556 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var7 │ │ │ │ + 6132: 00498c79 1560 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var8 │ │ │ │ + 6133: 001b7201 2408 FUNC GLOBAL DEFAULT 11 dlasd7_ │ │ │ │ + 6134: 00498375 752 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var9 │ │ │ │ + 6135: 0018fab9 576 FUNC GLOBAL DEFAULT 11 dlaev2_ │ │ │ │ + 6136: 003dc879 176 FUNC GLOBAL DEFAULT 11 FLA_Trsv_internal_check │ │ │ │ + 6137: 00334a79 432 FUNC GLOBAL DEFAULT 11 zlaqge_ │ │ │ │ + 6138: 00077f85 172 FUNC GLOBAL DEFAULT 11 cgetf2_check │ │ │ │ + 6139: 000d1a09 4204 FUNC GLOBAL DEFAULT 11 chptrf_ │ │ │ │ + 6140: 003b8721 86 FUNC GLOBAL DEFAULT 11 bl1_zdcopyv │ │ │ │ + 6141: 003c1821 164 FUNC GLOBAL DEFAULT 11 bl1_dsyr │ │ │ │ + 6142: 0069368c 4 OBJECT GLOBAL DEFAULT 20 flash_hemm_cntl_blas │ │ │ │ + 6143: 005c130d 424 FUNC GLOBAL DEFAULT 11 FLA_Fused_Uhu_Yhu_Zhu_opz_var1 │ │ │ │ + 6144: 002859a5 1260 FUNC GLOBAL DEFAULT 11 sorgql_ │ │ │ │ + 6145: 00693794 4 OBJECT GLOBAL DEFAULT 20 fla_apqut_cntl_leaf │ │ │ │ + 6146: 002d56e9 828 FUNC GLOBAL DEFAULT 11 zgecon_ │ │ │ │ + 6147: 004267ed 76 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_unb_ext │ │ │ │ + 6148: 00080971 260 FUNC GLOBAL DEFAULT 11 dtrti2_check │ │ │ │ + 6149: 0010e875 544 FUNC GLOBAL DEFAULT 11 cpbtrs_ │ │ │ │ + 6150: 00571771 256 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT │ │ │ │ + 6151: 00693550 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_var3_bsize │ │ │ │ + 6152: 003e7b2d 712 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_check │ │ │ │ + 6153: 0036dc19 392 FUNC GLOBAL DEFAULT 11 zsytri2_ │ │ │ │ + 6154: 00693518 4 OBJECT GLOBAL DEFAULT 20 flash_scalr_bsize │ │ │ │ + 6155: 00429541 96 FUNC GLOBAL DEFAULT 11 FLA_Trinv_task │ │ │ │ + 6156: 0022a78d 632 FUNC GLOBAL DEFAULT 11 sggqrf_ │ │ │ │ + 6157: 001d1e79 280 FUNC GLOBAL DEFAULT 11 dposv_ │ │ │ │ + 6158: 0022aa05 4328 FUNC GLOBAL DEFAULT 11 sggevx_ │ │ │ │ + 6159: 003eda29 68 FUNC GLOBAL DEFAULT 11 FLASH_Ttmm_cntl_finalize │ │ │ │ + 6160: 00693660 4 OBJECT GLOBAL DEFAULT 20 fla_trmm_cntl_blas │ │ │ │ + 6161: 003b6a91 2 FUNC GLOBAL DEFAULT 11 bl1_sconjm │ │ │ │ + 6162: 0028d8c1 952 FUNC GLOBAL DEFAULT 11 spocon_ │ │ │ │ + 6163: 005a65ed 2196 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_blk_var1 │ │ │ │ + 6164: 005a6e81 2372 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_blk_var2 │ │ │ │ + 6165: 00533bd5 800 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opz_var1 │ │ │ │ + 6166: 0039c709 1344 FUNC GLOBAL DEFAULT 11 cunglq_fla │ │ │ │ + 6167: 00398f05 724 FUNC GLOBAL DEFAULT 11 dormhr_ │ │ │ │ + 6168: 005a80f5 2912 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_blk_var3 │ │ │ │ + 6169: 005324b9 1088 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opz_var2 │ │ │ │ + 6170: 000ded25 3972 FUNC GLOBAL DEFAULT 11 clagtm_ │ │ │ │ + 6171: 005a77c5 2352 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_blk_var4 │ │ │ │ + 6172: 003c6499 1668 FUNC GLOBAL DEFAULT 11 bl1_cgemm │ │ │ │ + 6173: 003d5fb1 120 FUNC GLOBAL DEFAULT 11 FLA_Absolute_square_check │ │ │ │ + 6174: 006935a0 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_op_bp │ │ │ │ + 6175: 000b64f1 3416 FUNC GLOBAL DEFAULT 11 cheequb_ │ │ │ │ + 6176: 005a8c55 2220 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_blk_var5 │ │ │ │ + 6177: 0041fedd 1580 FUNC GLOBAL DEFAULT 11 FLA_Her2k_external │ │ │ │ + 6178: 001695d9 748 FUNC GLOBAL DEFAULT 11 dgetc2_ │ │ │ │ 6179: 00067de9 444 FUNC GLOBAL DEFAULT 11 dgelqf_ │ │ │ │ - 6180: 003d7db9 196 FUNC GLOBAL DEFAULT 11 FLA_Norm_frob_check │ │ │ │ - 6181: 005472a5 644 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_ops_var3 │ │ │ │ - 6182: 001b6a99 1460 FUNC GLOBAL DEFAULT 11 dlasd8_ │ │ │ │ - 6183: 003b70a9 2 FUNC GLOBAL DEFAULT 11 bl1_sconjv │ │ │ │ - 6184: 00547f0d 612 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_ops_var4 │ │ │ │ - 6185: 001c8e55 636 FUNC GLOBAL DEFAULT 11 dorg2l_ │ │ │ │ - 6186: 003e2ee1 288 FUNC GLOBAL DEFAULT 11 FLA_Hevd_check │ │ │ │ - 6187: 004754c9 608 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var10 │ │ │ │ - 6188: 00546a65 368 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_ops_var5 │ │ │ │ - 6189: 0029fac5 548 FUNC GLOBAL DEFAULT 11 ssycon_rook_ │ │ │ │ - 6190: 0042e5d9 308 FUNC GLOBAL DEFAULT 11 FLA_Copyr_l │ │ │ │ - 6191: 003bedf5 616 FUNC GLOBAL DEFAULT 11 bl1_cgemv │ │ │ │ - 6192: 0028ca8d 1934 FUNC GLOBAL DEFAULT 11 spbrfs_ │ │ │ │ - 6193: 0039dbd9 6024 FUNC GLOBAL DEFAULT 11 dorcsd2by1_ │ │ │ │ - 6194: 003e92d9 68 FUNC GLOBAL DEFAULT 11 FLASH_Scalr_cntl_finalize │ │ │ │ - 6195: 003d1379 94 FUNC GLOBAL DEFAULT 11 bl1_srandm │ │ │ │ - 6196: 003215d1 1500 FUNC GLOBAL DEFAULT 11 zlahrd_ │ │ │ │ - 6197: 0028b8d9 500 FUNC GLOBAL DEFAULT 11 spftrs_ │ │ │ │ - 6198: 002306d5 1508 FUNC GLOBAL DEFAULT 11 shseqr_ │ │ │ │ - 6199: 002a6b2d 2344 FUNC GLOBAL DEFAULT 11 ssytf2_ │ │ │ │ + 6180: 003d7e01 196 FUNC GLOBAL DEFAULT 11 FLA_Norm_frob_check │ │ │ │ + 6181: 00546ca9 644 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_ops_var3 │ │ │ │ + 6182: 001b6ac1 1460 FUNC GLOBAL DEFAULT 11 dlasd8_ │ │ │ │ + 6183: 003b69c1 2 FUNC GLOBAL DEFAULT 11 bl1_sconjv │ │ │ │ + 6184: 00547911 612 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_ops_var4 │ │ │ │ + 6185: 001c86fd 636 FUNC GLOBAL DEFAULT 11 dorg2l_ │ │ │ │ + 6186: 003e2e31 288 FUNC GLOBAL DEFAULT 11 FLA_Hevd_check │ │ │ │ + 6187: 0047544d 608 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var10 │ │ │ │ + 6188: 00545d75 368 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_ops_var5 │ │ │ │ + 6189: 002a10e9 548 FUNC GLOBAL DEFAULT 11 ssycon_rook_ │ │ │ │ + 6190: 0042dfa9 308 FUNC GLOBAL DEFAULT 11 FLA_Copyr_l │ │ │ │ + 6191: 003bfb75 616 FUNC GLOBAL DEFAULT 11 bl1_cgemv │ │ │ │ + 6192: 0028ca95 1934 FUNC GLOBAL DEFAULT 11 spbrfs_ │ │ │ │ + 6193: 0039d399 6024 FUNC GLOBAL DEFAULT 11 dorcsd2by1_ │ │ │ │ + 6194: 003e9371 68 FUNC GLOBAL DEFAULT 11 FLASH_Scalr_cntl_finalize │ │ │ │ + 6195: 003d13bd 94 FUNC GLOBAL DEFAULT 11 bl1_srandm │ │ │ │ + 6196: 00320129 1500 FUNC GLOBAL DEFAULT 11 zlahrd_ │ │ │ │ + 6197: 0028c8a1 500 FUNC GLOBAL DEFAULT 11 spftrs_ │ │ │ │ + 6198: 002306d9 1508 FUNC GLOBAL DEFAULT 11 shseqr_ │ │ │ │ + 6199: 002a72e5 2344 FUNC GLOBAL DEFAULT 11 ssytf2_ │ │ │ │ 6200: 0006e425 212 FUNC GLOBAL DEFAULT 11 dlauu2_ │ │ │ │ - 6201: 006935a0 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_pm_ip_bb │ │ │ │ - 6202: 0042e70d 308 FUNC GLOBAL DEFAULT 11 FLA_Copyr_u │ │ │ │ - 6203: 003aea99 12 FUNC GLOBAL DEFAULT 11 r_sinh │ │ │ │ - 6204: 001e7c79 2788 FUNC GLOBAL DEFAULT 11 dsyevr_ │ │ │ │ - 6205: 0047bc65 608 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var10 │ │ │ │ - 6206: 00546431 1588 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_unb_var3b │ │ │ │ - 6207: 00425111 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_task │ │ │ │ - 6208: 003d14f9 64 FUNC GLOBAL DEFAULT 11 bl1_srands │ │ │ │ - 6209: 002a69a1 396 FUNC GLOBAL DEFAULT 11 ssytri2_ │ │ │ │ - 6210: 002e0eb1 5788 FUNC GLOBAL DEFAULT 11 zgelss_ │ │ │ │ - 6211: 003d1ec9 40 FUNC GLOBAL DEFAULT 11 bl1_srandv │ │ │ │ - 6212: 001d8bc1 712 FUNC GLOBAL DEFAULT 11 dspev_ │ │ │ │ - 6213: 0057c885 1676 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_realify_unb │ │ │ │ - 6214: 00122d35 3872 FUNC GLOBAL DEFAULT 11 csptrf_ │ │ │ │ - 6215: 003f7655 70 FUNC GLOBAL DEFAULT 11 FLA_Check_vector_dim_min │ │ │ │ - 6216: 003fd435 20 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_num_tasks │ │ │ │ - 6217: 00196179 1748 FUNC GLOBAL DEFAULT 11 dlaic1_ │ │ │ │ - 6218: 005ef5b9 1744 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_blk_var1 │ │ │ │ - 6219: 002eb4f1 756 FUNC GLOBAL DEFAULT 11 zgtsvx_ │ │ │ │ - 6220: 002766e1 320 FUNC GLOBAL DEFAULT 11 slaset_ │ │ │ │ - 6221: 005f0489 2040 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_blk_var2 │ │ │ │ - 6222: 003b9561 38 FUNC GLOBAL DEFAULT 11 bl1_sswap │ │ │ │ - 6223: 0035643d 492 FUNC GLOBAL DEFAULT 11 zpoequb_ │ │ │ │ - 6224: 00217d41 976 FUNC GLOBAL DEFAULT 11 sgeequ_ │ │ │ │ - 6225: 005efc89 2048 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_blk_var3 │ │ │ │ - 6226: 00634875 650 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_lf_opt_var1 │ │ │ │ - 6227: 005f0c81 1808 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_blk_var4 │ │ │ │ - 6228: 003dbd6d 392 FUNC GLOBAL DEFAULT 11 FLA_Herc_check │ │ │ │ + 6201: 00693570 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_pm_ip_bb │ │ │ │ + 6202: 0042e755 308 FUNC GLOBAL DEFAULT 11 FLA_Copyr_u │ │ │ │ + 6203: 003aec3d 12 FUNC GLOBAL DEFAULT 11 r_sinh │ │ │ │ + 6204: 001e7061 2788 FUNC GLOBAL DEFAULT 11 dsyevr_ │ │ │ │ + 6205: 0047c7c1 608 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var10 │ │ │ │ + 6206: 0054897d 1588 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_unb_var3b │ │ │ │ + 6207: 00425189 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_task │ │ │ │ + 6208: 003d1541 64 FUNC GLOBAL DEFAULT 11 bl1_srands │ │ │ │ + 6209: 002a69b1 396 FUNC GLOBAL DEFAULT 11 ssytri2_ │ │ │ │ + 6210: 002e0b69 5788 FUNC GLOBAL DEFAULT 11 zgelss_ │ │ │ │ + 6211: 003d1969 40 FUNC GLOBAL DEFAULT 11 bl1_srandv │ │ │ │ + 6212: 001d9141 712 FUNC GLOBAL DEFAULT 11 dspev_ │ │ │ │ + 6213: 0057bf95 1676 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_realify_unb │ │ │ │ + 6214: 00123419 3872 FUNC GLOBAL DEFAULT 11 csptrf_ │ │ │ │ + 6215: 003f843d 70 FUNC GLOBAL DEFAULT 11 FLA_Check_vector_dim_min │ │ │ │ + 6216: 003fdacd 20 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_num_tasks │ │ │ │ + 6217: 00196191 1748 FUNC GLOBAL DEFAULT 11 dlaic1_ │ │ │ │ + 6218: 005ef5f5 1744 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_blk_var1 │ │ │ │ + 6219: 002ecb41 756 FUNC GLOBAL DEFAULT 11 zgtsvx_ │ │ │ │ + 6220: 00275da1 320 FUNC GLOBAL DEFAULT 11 slaset_ │ │ │ │ + 6221: 005f0bd5 2040 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_blk_var2 │ │ │ │ + 6222: 003b9339 38 FUNC GLOBAL DEFAULT 11 bl1_sswap │ │ │ │ + 6223: 00356481 492 FUNC GLOBAL DEFAULT 11 zpoequb_ │ │ │ │ + 6224: 00217d45 976 FUNC GLOBAL DEFAULT 11 sgeequ_ │ │ │ │ + 6225: 005efcc5 2048 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_blk_var3 │ │ │ │ + 6226: 00633e7d 650 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_lf_opt_var1 │ │ │ │ + 6227: 005f04c5 1808 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_blk_var4 │ │ │ │ + 6228: 003dbdb5 392 FUNC GLOBAL DEFAULT 11 FLA_Herc_check │ │ │ │ 6229: 0006e1a9 212 FUNC GLOBAL DEFAULT 11 clauum_ │ │ │ │ - 6230: 0055d989 372 FUNC GLOBAL DEFAULT 11 FLA_Tevd_n_opz_var1 │ │ │ │ - 6231: 00530609 1814 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_francis_v_opd_var1 │ │ │ │ - 6232: 00401c71 668 FUNC GLOBAL DEFAULT 11 FLA_Max_abs_value_herm │ │ │ │ - 6233: 003f77e1 14 FUNC GLOBAL DEFAULT 11 FLA_Check_chol_failure │ │ │ │ + 6230: 0055e1a9 372 FUNC GLOBAL DEFAULT 11 FLA_Tevd_n_opz_var1 │ │ │ │ + 6231: 00530851 1814 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_francis_v_opd_var1 │ │ │ │ + 6232: 00401ffd 668 FUNC GLOBAL DEFAULT 11 FLA_Max_abs_value_herm │ │ │ │ + 6233: 003f85c9 14 FUNC GLOBAL DEFAULT 11 FLA_Check_chol_failure │ │ │ │ 6234: 000d70ed 132 FUNC GLOBAL DEFAULT 11 cla_wwaddw_ │ │ │ │ - 6235: 0008aba5 716 FUNC GLOBAL DEFAULT 11 zunmtr_check │ │ │ │ - 6236: 003cea71 106 FUNC GLOBAL DEFAULT 11 bl1_dfree_saved_contigm │ │ │ │ - 6237: 003550d1 1860 FUNC GLOBAL DEFAULT 11 zpftrf_ │ │ │ │ - 6238: 00427405 52 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_blk_external │ │ │ │ - 6239: 003ea365 112 FUNC GLOBAL DEFAULT 11 FLA_Trmm_cntl_finalize │ │ │ │ - 6240: 0029267d 328 FUNC GLOBAL DEFAULT 11 srscl_ │ │ │ │ - 6241: 000e7541 5268 FUNC GLOBAL DEFAULT 11 clahqr_ │ │ │ │ - 6242: 0025c0b5 2632 FUNC GLOBAL DEFAULT 11 slantb_ │ │ │ │ - 6243: 003faac1 66 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_int │ │ │ │ - 6244: 0036be81 3256 FUNC GLOBAL DEFAULT 11 zsyequb_ │ │ │ │ - 6245: 00419bb9 80 FUNC GLOBAL DEFAULT 11 FLA_Copyr_l_task │ │ │ │ - 6246: 00572895 320 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_inc │ │ │ │ - 6247: 003ae655 18 FUNC GLOBAL DEFAULT 11 d_prod │ │ │ │ - 6248: 00407291 152 FUNC GLOBAL DEFAULT 11 FLA_Form_perm_matrix │ │ │ │ - 6249: 003f74a5 130 FUNC GLOBAL DEFAULT 11 FLA_Check_adjacent_objects_2x1 │ │ │ │ - 6250: 003ad0b1 12 FUNC GLOBAL DEFAULT 11 r_atan │ │ │ │ - 6251: 003f7311 402 FUNC GLOBAL DEFAULT 11 FLA_Check_adjacent_objects_2x2 │ │ │ │ - 6252: 00226ab1 1060 FUNC GLOBAL DEFAULT 11 sggbak_ │ │ │ │ - 6253: 00306ec1 3912 FUNC GLOBAL DEFAULT 11 zhetri_rook_ │ │ │ │ - 6254: 00468cd5 612 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var10 │ │ │ │ + 6235: 0008b5c1 716 FUNC GLOBAL DEFAULT 11 zunmtr_check │ │ │ │ + 6236: 003d0011 106 FUNC GLOBAL DEFAULT 11 bl1_dfree_saved_contigm │ │ │ │ + 6237: 00354f21 1860 FUNC GLOBAL DEFAULT 11 zpftrf_ │ │ │ │ + 6238: 004272e9 52 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_blk_external │ │ │ │ + 6239: 003ea3ad 112 FUNC GLOBAL DEFAULT 11 FLA_Trmm_cntl_finalize │ │ │ │ + 6240: 00292029 328 FUNC GLOBAL DEFAULT 11 srscl_ │ │ │ │ + 6241: 000e1e6d 5268 FUNC GLOBAL DEFAULT 11 clahqr_ │ │ │ │ + 6242: 0025c0c5 2632 FUNC GLOBAL DEFAULT 11 slantb_ │ │ │ │ + 6243: 003fab09 66 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_int │ │ │ │ + 6244: 0036bb89 3256 FUNC GLOBAL DEFAULT 11 zsyequb_ │ │ │ │ + 6245: 00419a1d 80 FUNC GLOBAL DEFAULT 11 FLA_Copyr_l_task │ │ │ │ + 6246: 005722d5 320 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_inc │ │ │ │ + 6247: 003ae515 18 FUNC GLOBAL DEFAULT 11 d_prod │ │ │ │ + 6248: 004076dd 152 FUNC GLOBAL DEFAULT 11 FLA_Form_perm_matrix │ │ │ │ + 6249: 003f828d 130 FUNC GLOBAL DEFAULT 11 FLA_Check_adjacent_objects_2x1 │ │ │ │ + 6250: 003ad0f1 12 FUNC GLOBAL DEFAULT 11 r_atan │ │ │ │ + 6251: 003f80f9 402 FUNC GLOBAL DEFAULT 11 FLA_Check_adjacent_objects_2x2 │ │ │ │ + 6252: 00226ab5 1060 FUNC GLOBAL DEFAULT 11 sggbak_ │ │ │ │ + 6253: 00306699 3912 FUNC GLOBAL DEFAULT 11 zhetri_rook_ │ │ │ │ + 6254: 00468d11 612 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var10 │ │ │ │ 6255: 000d2bc9 1404 FUNC GLOBAL DEFAULT 11 cla_gercond_c_ │ │ │ │ - 6256: 00543f89 148 FUNC GLOBAL DEFAULT 11 FLA_LU_piv │ │ │ │ - 6257: 00556119 106 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc_determine_alg_blocksize │ │ │ │ - 6258: 003acd45 100 FUNC GLOBAL DEFAULT 11 second_ │ │ │ │ - 6259: 00289c99 604 FUNC GLOBAL DEFAULT 11 spbtf2_ │ │ │ │ - 6260: 003f69c1 68 FUNC GLOBAL DEFAULT 11 FLA_Check_floating_object │ │ │ │ - 6261: 003ad0c5 12 FUNC GLOBAL DEFAULT 11 d_atn2 │ │ │ │ - 6262: 0028e911 520 FUNC GLOBAL DEFAULT 11 spoequb_ │ │ │ │ - 6263: 00640351 214 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_internal │ │ │ │ - 6264: 0006b579 316 FUNC GLOBAL DEFAULT 11 ssygst_ │ │ │ │ - 6265: 004473e9 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc │ │ │ │ - 6266: 003f3f59 80 FUNC GLOBAL DEFAULT 11 FLA_realloc │ │ │ │ - 6267: 006934f8 4 OBJECT GLOBAL DEFAULT 20 flash_axpyt_cntl_tb │ │ │ │ - 6268: 001e2bb9 3536 FUNC GLOBAL DEFAULT 11 dstemr_ │ │ │ │ - 6269: 001d93e5 948 FUNC GLOBAL DEFAULT 11 dspevd_ │ │ │ │ - 6270: 003eaba9 212 FUNC GLOBAL DEFAULT 11 FLASH_Symm_cntl_init │ │ │ │ - 6271: 003e63c1 208 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_scale_diagonals_check │ │ │ │ - 6272: 0044830d 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh │ │ │ │ - 6273: 002a6619 904 FUNC GLOBAL DEFAULT 11 ssytrf_rook_ │ │ │ │ - 6274: 006936fc 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_blas │ │ │ │ - 6275: 003b6299 268 FUNC GLOBAL DEFAULT 11 bl1_saxpymt │ │ │ │ - 6276: 005be811 192 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Ax_ops_var1 │ │ │ │ - 6277: 003f3fc5 5896 FUNC GLOBAL DEFAULT 11 FLA_Error_messages_init │ │ │ │ + 6256: 00543e59 148 FUNC GLOBAL DEFAULT 11 FLA_LU_piv │ │ │ │ + 6257: 005564d9 106 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc_determine_alg_blocksize │ │ │ │ + 6258: 003acd15 100 FUNC GLOBAL DEFAULT 11 second_ │ │ │ │ + 6259: 00289ca1 604 FUNC GLOBAL DEFAULT 11 spbtf2_ │ │ │ │ + 6260: 003f77a9 68 FUNC GLOBAL DEFAULT 11 FLA_Check_floating_object │ │ │ │ + 6261: 003ad131 12 FUNC GLOBAL DEFAULT 11 d_atn2 │ │ │ │ + 6262: 0028e919 520 FUNC GLOBAL DEFAULT 11 spoequb_ │ │ │ │ + 6263: 00640389 214 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_internal │ │ │ │ + 6264: 0006a9f9 316 FUNC GLOBAL DEFAULT 11 ssygst_ │ │ │ │ + 6265: 00447431 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc │ │ │ │ + 6266: 003f3d71 80 FUNC GLOBAL DEFAULT 11 FLA_realloc │ │ │ │ + 6267: 006934c8 4 OBJECT GLOBAL DEFAULT 20 flash_axpyt_cntl_tb │ │ │ │ + 6268: 001e29b9 3536 FUNC GLOBAL DEFAULT 11 dstemr_ │ │ │ │ + 6269: 001d9409 948 FUNC GLOBAL DEFAULT 11 dspevd_ │ │ │ │ + 6270: 003eabf1 212 FUNC GLOBAL DEFAULT 11 FLASH_Symm_cntl_init │ │ │ │ + 6271: 003e6345 208 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_scale_diagonals_check │ │ │ │ + 6272: 00448e9d 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh │ │ │ │ + 6273: 002a6629 904 FUNC GLOBAL DEFAULT 11 ssytrf_rook_ │ │ │ │ + 6274: 006936e0 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_blas │ │ │ │ + 6275: 003b6081 268 FUNC GLOBAL DEFAULT 11 bl1_saxpymt │ │ │ │ + 6276: 005be849 192 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Ax_ops_var1 │ │ │ │ + 6277: 003f4009 5896 FUNC GLOBAL DEFAULT 11 FLA_Error_messages_init │ │ │ │ 6278: 000ee4e9 1372 FUNC GLOBAL DEFAULT 11 clansb_ │ │ │ │ - 6279: 000b44b5 1184 FUNC GLOBAL DEFAULT 11 cheevd_ │ │ │ │ - 6280: 003de985 576 FUNC GLOBAL DEFAULT 11 FLA_Trsmsx_check │ │ │ │ - 6281: 00397261 1632 FUNC GLOBAL DEFAULT 11 zunmrq_ │ │ │ │ - 6282: 00423eed 154 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_task │ │ │ │ - 6283: 004488b1 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn │ │ │ │ - 6284: 003bcfe5 270 FUNC GLOBAL DEFAULT 11 bl1_zccopymr │ │ │ │ - 6285: 003e3001 236 FUNC GLOBAL DEFAULT 11 FLA_Hevd_compute_scaling_check │ │ │ │ - 6286: 002f8b65 2548 FUNC GLOBAL DEFAULT 11 zheevx_ │ │ │ │ - 6287: 0040d581 478 FUNC GLOBAL DEFAULT 11 FLA_Sv_2x2 │ │ │ │ - 6288: 003bb525 266 FUNC GLOBAL DEFAULT 11 bl1_zccopymt │ │ │ │ - 6289: 002a47ed 2400 FUNC GLOBAL DEFAULT 11 ssyequb_ │ │ │ │ - 6290: 004235d5 152 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_task │ │ │ │ - 6291: 006935b0 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_pm_bp │ │ │ │ - 6292: 003b73dd 2 FUNC GLOBAL DEFAULT 11 bl1_dconjmr │ │ │ │ - 6293: 00693520 4 OBJECT GLOBAL DEFAULT 20 flash_copyt_cntl │ │ │ │ - 6294: 003b7d31 368 FUNC GLOBAL DEFAULT 11 bl1_zdot_in │ │ │ │ - 6295: 0042400d 130 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_task │ │ │ │ + 6279: 000b47a5 1184 FUNC GLOBAL DEFAULT 11 cheevd_ │ │ │ │ + 6280: 003de9cd 576 FUNC GLOBAL DEFAULT 11 FLA_Trsmsx_check │ │ │ │ + 6281: 00396e99 1632 FUNC GLOBAL DEFAULT 11 zunmrq_ │ │ │ │ + 6282: 00424a65 154 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_task │ │ │ │ + 6283: 00448355 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn │ │ │ │ + 6284: 003bcab5 270 FUNC GLOBAL DEFAULT 11 bl1_zccopymr │ │ │ │ + 6285: 003e2f51 236 FUNC GLOBAL DEFAULT 11 FLA_Hevd_compute_scaling_check │ │ │ │ + 6286: 002f6fc5 2548 FUNC GLOBAL DEFAULT 11 zheevx_ │ │ │ │ + 6287: 0040d5c9 478 FUNC GLOBAL DEFAULT 11 FLA_Sv_2x2 │ │ │ │ + 6288: 003baded 266 FUNC GLOBAL DEFAULT 11 bl1_zccopymt │ │ │ │ + 6289: 002a4c05 2400 FUNC GLOBAL DEFAULT 11 ssyequb_ │ │ │ │ + 6290: 004238b1 152 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_task │ │ │ │ + 6291: 00693580 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_pm_bp │ │ │ │ + 6292: 003b7385 2 FUNC GLOBAL DEFAULT 11 bl1_dconjmr │ │ │ │ + 6293: 006934f0 4 OBJECT GLOBAL DEFAULT 20 flash_copyt_cntl │ │ │ │ + 6294: 003b7d79 368 FUNC GLOBAL DEFAULT 11 bl1_zdot_in │ │ │ │ + 6295: 004232fd 130 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_task │ │ │ │ 6296: 000cbde5 2768 FUNC GLOBAL DEFAULT 11 chptri_ │ │ │ │ - 6297: 004c6719 2504 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un │ │ │ │ - 6298: 0015c219 1180 FUNC GLOBAL DEFAULT 11 dgeequb_ │ │ │ │ - 6299: 00448e55 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt │ │ │ │ - 6300: 003f72e1 14 FUNC GLOBAL DEFAULT 11 FLA_Check_malloc_pointer │ │ │ │ - 6301: 00099d4d 2296 FUNC GLOBAL DEFAULT 11 cgels_ │ │ │ │ - 6302: 001c1ae1 320 FUNC GLOBAL DEFAULT 11 dlatrz_ │ │ │ │ - 6303: 004036bd 390 FUNC GLOBAL DEFAULT 11 FLA_Random_matrix │ │ │ │ - 6304: 003e9431 68 FUNC GLOBAL DEFAULT 11 FLASH_Trsv_cntl_finalize │ │ │ │ - 6305: 00381071 376 FUNC GLOBAL DEFAULT 11 ztpttr_ │ │ │ │ - 6306: 004c73cd 2504 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut │ │ │ │ - 6307: 003f85c5 608 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_imag_part │ │ │ │ - 6308: 0061492d 2768 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var1 │ │ │ │ - 6309: 0061a1ed 3048 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var2 │ │ │ │ - 6310: 0022b92d 5156 FUNC GLOBAL DEFAULT 11 sggbal_ │ │ │ │ - 6311: 0061add5 3132 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var3 │ │ │ │ - 6312: 003c2315 148 FUNC GLOBAL DEFAULT 11 bl1_dtrsv_blas │ │ │ │ - 6313: 0061ba11 3192 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var4 │ │ │ │ - 6314: 003ad2b9 3972 FUNC GLOBAL DEFAULT 11 ilaenv_ │ │ │ │ - 6315: 0055ea81 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_iteracc_v_ops_var1 │ │ │ │ - 6316: 00560ee1 464 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln │ │ │ │ - 6317: 00392841 992 FUNC GLOBAL DEFAULT 11 zunm2r_ │ │ │ │ - 6318: 0061c689 3116 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var5 │ │ │ │ - 6319: 00577335 588 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_recover_tau_panel │ │ │ │ - 6320: 0061d2b5 3460 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var6 │ │ │ │ - 6321: 0061e039 3452 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var7 │ │ │ │ - 6322: 0055ec79 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_iteracc_v_ops_var3 │ │ │ │ - 6323: 00373bf9 740 FUNC GLOBAL DEFAULT 11 ztbtrs_ │ │ │ │ - 6324: 0061ee3d 3384 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var8 │ │ │ │ - 6325: 00196851 4544 FUNC GLOBAL DEFAULT 11 dlaein_ │ │ │ │ - 6326: 005abded 1996 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_unb_var1 │ │ │ │ - 6327: 003df005 360 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ_UT_inc_internal_check │ │ │ │ - 6328: 005ac5b9 2124 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_unb_var2 │ │ │ │ - 6329: 0053ee89 1296 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_blk_var1 │ │ │ │ - 6330: 0061fbfd 3468 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var9 │ │ │ │ - 6331: 005ae6ad 2596 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_unb_var3 │ │ │ │ - 6332: 0053f399 1316 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_blk_var2 │ │ │ │ - 6333: 0053f8bd 1328 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_blk_var3 │ │ │ │ - 6334: 005af0d1 1880 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_unb_var4 │ │ │ │ - 6335: 00540209 1396 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_blk_var4 │ │ │ │ - 6336: 005610b1 464 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu │ │ │ │ - 6337: 005af829 1752 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_unb_var5 │ │ │ │ - 6338: 004254a5 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_task │ │ │ │ - 6339: 003ad0fd 18 FUNC GLOBAL DEFAULT 11 r_cnjg │ │ │ │ - 6340: 0053fded 1052 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_blk_var5 │ │ │ │ - 6341: 001cca3d 304 FUNC GLOBAL DEFAULT 11 dpbsv_ │ │ │ │ - 6342: 00642df9 1052 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_r_opt_var1 │ │ │ │ - 6343: 003bc435 270 FUNC GLOBAL DEFAULT 11 bl1_sccopymr │ │ │ │ - 6344: 002c00a9 472 FUNC GLOBAL DEFAULT 11 strtrs_ │ │ │ │ - 6345: 003ba9a1 266 FUNC GLOBAL DEFAULT 11 bl1_sccopymt │ │ │ │ - 6346: 003ed919 68 FUNC GLOBAL DEFAULT 11 FLASH_Trinv_cntl_finalize │ │ │ │ - 6347: 0007d02d 200 FUNC GLOBAL DEFAULT 11 dlauu2_check │ │ │ │ - 6348: 003c4f75 180 FUNC GLOBAL DEFAULT 11 bl1_dtrmm_blas │ │ │ │ - 6349: 003d4fcd 104 FUNC GLOBAL DEFAULT 11 FLA_Obj_elem_size_check │ │ │ │ - 6350: 00128b99 768 FUNC GLOBAL DEFAULT 11 csyswapr_ │ │ │ │ - 6351: 002db919 2300 FUNC GLOBAL DEFAULT 11 zgels_ │ │ │ │ - 6352: 003f5e71 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_char_to_flame_direct │ │ │ │ - 6353: 003f7235 150 FUNC GLOBAL DEFAULT 11 FLA_Check_object_dims │ │ │ │ - 6354: 00690ab0 4 OBJECT GLOBAL DEFAULT 20 f__putn │ │ │ │ - 6355: 0056de79 212 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opc_var1 │ │ │ │ - 6356: 0011e685 4040 FUNC GLOBAL DEFAULT 11 cptrfs_ │ │ │ │ - 6357: 00428455 84 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_task │ │ │ │ - 6358: 004284fd 144 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_task │ │ │ │ - 6359: 00076dbd 160 FUNC GLOBAL DEFAULT 11 cgebd2_check │ │ │ │ - 6360: 0056e349 276 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opc_var2 │ │ │ │ - 6361: 0056ee99 204 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opc_var3 │ │ │ │ - 6362: 003ee871 280 FUNC GLOBAL DEFAULT 11 FLASH_Copy_hier_to_buffer │ │ │ │ - 6363: 0010113d 854 FUNC GLOBAL DEFAULT 11 claswp_ │ │ │ │ - 6364: 006938fc 4 OBJECT GLOBAL DEFAULT 20 flash_apq2ut_cntl_leaf │ │ │ │ - 6365: 0057350d 544 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_inc_update_rhs │ │ │ │ - 6366: 003f8135 68 FUNC GLOBAL DEFAULT 11 FLA_Check_col_storage │ │ │ │ - 6367: 005d9431 288 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_shift_U_l_opc │ │ │ │ - 6368: 005d9325 268 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_shift_U_l_opd │ │ │ │ - 6369: 001c6231 5276 FUNC GLOBAL DEFAULT 11 dlasyf_rook_ │ │ │ │ - 6370: 0012147d 3036 FUNC GLOBAL DEFAULT 11 csptri_ │ │ │ │ - 6371: 005f212d 2368 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_unb_var1 │ │ │ │ - 6372: 003cc4d5 210 FUNC GLOBAL DEFAULT 11 bl1_daxpyv2b │ │ │ │ - 6373: 002a8e65 824 FUNC GLOBAL DEFAULT 11 stbcon_ │ │ │ │ - 6374: 006938e4 4 OBJECT GLOBAL DEFAULT 20 flash_apcaqutinc_var1_bsize │ │ │ │ - 6375: 005f5ea1 2576 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_unb_var2 │ │ │ │ - 6376: 003a7661 1292 FUNC GLOBAL DEFAULT 11 zungqr_fla │ │ │ │ - 6377: 003cda79 108 FUNC GLOBAL DEFAULT 11 bl1_dcreate_contigm │ │ │ │ - 6378: 005f68b1 2620 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_unb_var3 │ │ │ │ - 6379: 005f559d 2308 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_unb_var4 │ │ │ │ - 6380: 003ae9c5 18 FUNC GLOBAL DEFAULT 11 i_sign │ │ │ │ - 6381: 003d7295 396 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_check │ │ │ │ - 6382: 00180319 3044 FUNC GLOBAL DEFAULT 11 dlabrd_ │ │ │ │ - 6383: 00122059 2124 FUNC GLOBAL DEFAULT 11 cstedc_ │ │ │ │ - 6384: 003fab49 66 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_constant │ │ │ │ - 6385: 00429821 228 FUNC GLOBAL DEFAULT 11 FLASH_Axpy │ │ │ │ - 6386: 005d921d 264 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_shift_U_l_ops │ │ │ │ - 6387: 003fa989 18 FUNC GLOBAL DEFAULT 11 FLA_Obj_max_dim │ │ │ │ - 6388: 00549eb5 2444 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_blk_var1 │ │ │ │ - 6389: 00549ac1 564 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_blk_var2 │ │ │ │ - 6390: 0012e99d 4608 FUNC GLOBAL DEFAULT 11 csytf2_rook_ │ │ │ │ - 6391: 00561621 844 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_blk_var1 │ │ │ │ - 6392: 00462aa1 2504 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll │ │ │ │ - 6393: 0053ed15 372 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_solve │ │ │ │ - 6394: 0056196d 860 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_blk_var2 │ │ │ │ - 6395: 00355815 1716 FUNC GLOBAL DEFAULT 11 zpftri_ │ │ │ │ - 6396: 000b4955 752 FUNC GLOBAL DEFAULT 11 chegv_ │ │ │ │ - 6397: 00561cc9 1048 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_blk_var3 │ │ │ │ - 6398: 0013ef19 1380 FUNC GLOBAL DEFAULT 11 ctrsen_ │ │ │ │ - 6399: 005620e1 1048 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_blk_var4 │ │ │ │ - 6400: 005d9551 300 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_shift_U_l_opz │ │ │ │ - 6401: 001dbe99 1400 FUNC GLOBAL DEFAULT 11 dsposv_ │ │ │ │ - 6402: 0008978d 324 FUNC GLOBAL DEFAULT 11 ztrtri_check │ │ │ │ - 6403: 003c1809 208 FUNC GLOBAL DEFAULT 11 bl1_strsvsx │ │ │ │ - 6404: 00085771 252 FUNC GLOBAL DEFAULT 11 ssygst_check │ │ │ │ - 6405: 00463469 2504 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu │ │ │ │ - 6406: 0056714d 844 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_blk_var1 │ │ │ │ - 6407: 0009e03d 1356 FUNC GLOBAL DEFAULT 11 cgeqlf_ │ │ │ │ - 6408: 00567499 860 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_blk_var2 │ │ │ │ - 6409: 005677f5 1048 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_blk_var3 │ │ │ │ - 6410: 00567c0d 1044 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_blk_var4 │ │ │ │ - 6411: 004a8945 1152 FUNC GLOBAL DEFAULT 11 FLA_Symm_internal │ │ │ │ - 6412: 000a2669 548 FUNC GLOBAL DEFAULT 11 cgetrs_ │ │ │ │ + 6297: 004c5d8d 2504 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un │ │ │ │ + 6298: 0015c221 1180 FUNC GLOBAL DEFAULT 11 dgeequb_ │ │ │ │ + 6299: 0044a7b9 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt │ │ │ │ + 6300: 003f80c9 14 FUNC GLOBAL DEFAULT 11 FLA_Check_malloc_pointer │ │ │ │ + 6301: 0009ac3d 2296 FUNC GLOBAL DEFAULT 11 cgels_ │ │ │ │ + 6302: 001c1b05 320 FUNC GLOBAL DEFAULT 11 dlatrz_ │ │ │ │ + 6303: 00403689 390 FUNC GLOBAL DEFAULT 11 FLA_Random_matrix │ │ │ │ + 6304: 003e9479 68 FUNC GLOBAL DEFAULT 11 FLASH_Trsv_cntl_finalize │ │ │ │ + 6305: 003809c1 376 FUNC GLOBAL DEFAULT 11 ztpttr_ │ │ │ │ + 6306: 004c711d 2504 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut │ │ │ │ + 6307: 003f93ad 608 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_imag_part │ │ │ │ + 6308: 00614969 2768 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var1 │ │ │ │ + 6309: 0061a229 3048 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var2 │ │ │ │ + 6310: 0022ca19 5156 FUNC GLOBAL DEFAULT 11 sggbal_ │ │ │ │ + 6311: 0061e1b5 3132 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var3 │ │ │ │ + 6312: 003c235d 148 FUNC GLOBAL DEFAULT 11 bl1_dtrsv_blas │ │ │ │ + 6313: 0061ae11 3192 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var4 │ │ │ │ + 6314: 003ad309 3972 FUNC GLOBAL DEFAULT 11 ilaenv_ │ │ │ │ + 6315: 0055eab9 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_iteracc_v_ops_var1 │ │ │ │ + 6316: 00560f1d 464 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln │ │ │ │ + 6317: 00392869 992 FUNC GLOBAL DEFAULT 11 zunm2r_ │ │ │ │ + 6318: 0061ba89 3116 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var5 │ │ │ │ + 6319: 005778e1 588 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_recover_tau_panel │ │ │ │ + 6320: 0061c6b5 3460 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var6 │ │ │ │ + 6321: 0061d439 3452 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var7 │ │ │ │ + 6322: 0055ed25 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_iteracc_v_ops_var3 │ │ │ │ + 6323: 00371ec9 740 FUNC GLOBAL DEFAULT 11 ztbtrs_ │ │ │ │ + 6324: 0061ee79 3384 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var8 │ │ │ │ + 6325: 00196869 4544 FUNC GLOBAL DEFAULT 11 dlaein_ │ │ │ │ + 6326: 005aaf29 1996 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_unb_var1 │ │ │ │ + 6327: 003dedf5 360 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ_UT_inc_internal_check │ │ │ │ + 6328: 005ae32d 2124 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_unb_var2 │ │ │ │ + 6329: 0053eec1 1296 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_blk_var1 │ │ │ │ + 6330: 0061fcc1 3468 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var9 │ │ │ │ + 6331: 005ad1b1 2596 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_unb_var3 │ │ │ │ + 6332: 0053f3d1 1316 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_blk_var2 │ │ │ │ + 6333: 0053f8f5 1328 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_blk_var3 │ │ │ │ + 6334: 005adbd5 1880 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_unb_var4 │ │ │ │ + 6335: 00540241 1396 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_blk_var4 │ │ │ │ + 6336: 005610ed 464 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu │ │ │ │ + 6337: 005af861 1752 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_unb_var5 │ │ │ │ + 6338: 00425ac9 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_task │ │ │ │ + 6339: 003ad11d 18 FUNC GLOBAL DEFAULT 11 r_cnjg │ │ │ │ + 6340: 0053fe25 1052 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_blk_var5 │ │ │ │ + 6341: 001cc11d 304 FUNC GLOBAL DEFAULT 11 dpbsv_ │ │ │ │ + 6342: 00642e31 1052 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_r_opt_var1 │ │ │ │ + 6343: 003bbf05 270 FUNC GLOBAL DEFAULT 11 bl1_sccopymr │ │ │ │ + 6344: 002c28ad 472 FUNC GLOBAL DEFAULT 11 strtrs_ │ │ │ │ + 6345: 003ba269 266 FUNC GLOBAL DEFAULT 11 bl1_sccopymt │ │ │ │ + 6346: 003ed961 68 FUNC GLOBAL DEFAULT 11 FLASH_Trinv_cntl_finalize │ │ │ │ + 6347: 0007d031 200 FUNC GLOBAL DEFAULT 11 dlauu2_check │ │ │ │ + 6348: 003c4fbd 180 FUNC GLOBAL DEFAULT 11 bl1_dtrmm_blas │ │ │ │ + 6349: 003d4fa5 104 FUNC GLOBAL DEFAULT 11 FLA_Obj_elem_size_check │ │ │ │ + 6350: 00129571 768 FUNC GLOBAL DEFAULT 11 csyswapr_ │ │ │ │ + 6351: 002dd7e1 2300 FUNC GLOBAL DEFAULT 11 zgels_ │ │ │ │ + 6352: 003f5eb5 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_char_to_flame_direct │ │ │ │ + 6353: 003f801d 150 FUNC GLOBAL DEFAULT 11 FLA_Check_object_dims │ │ │ │ + 6354: 00690a80 4 OBJECT GLOBAL DEFAULT 20 f__putn │ │ │ │ + 6355: 0056d7d1 212 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opc_var1 │ │ │ │ + 6356: 0011e681 4040 FUNC GLOBAL DEFAULT 11 cptrfs_ │ │ │ │ + 6357: 00427a41 84 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_task │ │ │ │ + 6358: 00427ae9 144 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_task │ │ │ │ + 6359: 00076811 160 FUNC GLOBAL DEFAULT 11 cgebd2_check │ │ │ │ + 6360: 0056e381 276 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opc_var2 │ │ │ │ + 6361: 0056eb29 204 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opc_var3 │ │ │ │ + 6362: 003ef5e5 280 FUNC GLOBAL DEFAULT 11 FLASH_Copy_hier_to_buffer │ │ │ │ + 6363: 00101139 854 FUNC GLOBAL DEFAULT 11 claswp_ │ │ │ │ + 6364: 006938b0 4 OBJECT GLOBAL DEFAULT 20 flash_apq2ut_cntl_leaf │ │ │ │ + 6365: 00573541 544 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_inc_update_rhs │ │ │ │ + 6366: 003f8f1d 68 FUNC GLOBAL DEFAULT 11 FLA_Check_col_storage │ │ │ │ + 6367: 005da97d 288 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_shift_U_l_opc │ │ │ │ + 6368: 005da871 268 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_shift_U_l_opd │ │ │ │ + 6369: 001c7261 5276 FUNC GLOBAL DEFAULT 11 dlasyf_rook_ │ │ │ │ + 6370: 00121f0d 3036 FUNC GLOBAL DEFAULT 11 csptri_ │ │ │ │ + 6371: 005f30b1 2368 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_unb_var1 │ │ │ │ + 6372: 003ca825 210 FUNC GLOBAL DEFAULT 11 bl1_daxpyv2b │ │ │ │ + 6373: 002a9831 824 FUNC GLOBAL DEFAULT 11 stbcon_ │ │ │ │ + 6374: 006938f8 4 OBJECT GLOBAL DEFAULT 20 flash_apcaqutinc_var1_bsize │ │ │ │ + 6375: 005f6031 2576 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_unb_var2 │ │ │ │ + 6376: 003a76a1 1292 FUNC GLOBAL DEFAULT 11 zungqr_fla │ │ │ │ + 6377: 003cd999 108 FUNC GLOBAL DEFAULT 11 bl1_dcreate_contigm │ │ │ │ + 6378: 005f6a41 2620 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_unb_var3 │ │ │ │ + 6379: 005f55d9 2308 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_unb_var4 │ │ │ │ + 6380: 003aeb55 18 FUNC GLOBAL DEFAULT 11 i_sign │ │ │ │ + 6381: 003d71f9 396 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_check │ │ │ │ + 6382: 00183761 3044 FUNC GLOBAL DEFAULT 11 dlabrd_ │ │ │ │ + 6383: 00121479 2124 FUNC GLOBAL DEFAULT 11 cstedc_ │ │ │ │ + 6384: 003fab91 66 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_constant │ │ │ │ + 6385: 0042995d 228 FUNC GLOBAL DEFAULT 11 FLASH_Axpy │ │ │ │ + 6386: 005da769 264 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_shift_U_l_ops │ │ │ │ + 6387: 003fa9d1 18 FUNC GLOBAL DEFAULT 11 FLA_Obj_max_dim │ │ │ │ + 6388: 00549da5 2444 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_blk_var1 │ │ │ │ + 6389: 00549af9 564 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_blk_var2 │ │ │ │ + 6390: 0012e6b1 4608 FUNC GLOBAL DEFAULT 11 csytf2_rook_ │ │ │ │ + 6391: 0056165d 844 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_blk_var1 │ │ │ │ + 6392: 00462add 2504 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll │ │ │ │ + 6393: 0053ed4d 372 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_solve │ │ │ │ + 6394: 005619a9 860 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_blk_var2 │ │ │ │ + 6395: 00355859 1716 FUNC GLOBAL DEFAULT 11 zpftri_ │ │ │ │ + 6396: 000b44b5 752 FUNC GLOBAL DEFAULT 11 chegv_ │ │ │ │ + 6397: 00561d05 1048 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_blk_var3 │ │ │ │ + 6398: 0013ef11 1380 FUNC GLOBAL DEFAULT 11 ctrsen_ │ │ │ │ + 6399: 0056211d 1048 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_blk_var4 │ │ │ │ + 6400: 005daa9d 300 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_shift_U_l_opz │ │ │ │ + 6401: 001dbebd 1400 FUNC GLOBAL DEFAULT 11 dsposv_ │ │ │ │ + 6402: 000896c9 324 FUNC GLOBAL DEFAULT 11 ztrtri_check │ │ │ │ + 6403: 003c135d 208 FUNC GLOBAL DEFAULT 11 bl1_strsvsx │ │ │ │ + 6404: 000856a9 252 FUNC GLOBAL DEFAULT 11 ssygst_check │ │ │ │ + 6405: 004634a5 2504 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu │ │ │ │ + 6406: 00567189 844 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_blk_var1 │ │ │ │ + 6407: 0009de99 1356 FUNC GLOBAL DEFAULT 11 cgeqlf_ │ │ │ │ + 6408: 005674d5 860 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_blk_var2 │ │ │ │ + 6409: 0056808d 1048 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_blk_var3 │ │ │ │ + 6410: 00567831 1044 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_blk_var4 │ │ │ │ + 6411: 004ab0a1 1152 FUNC GLOBAL DEFAULT 11 FLA_Symm_internal │ │ │ │ + 6412: 000a2f25 548 FUNC GLOBAL DEFAULT 11 cgetrs_ │ │ │ │ 6413: 000f7f9d 504 FUNC GLOBAL DEFAULT 11 clarf_ │ │ │ │ - 6414: 002c7c89 1348 FUNC GLOBAL DEFAULT 11 zgbcon_ │ │ │ │ - 6415: 0050c039 248 FUNC GLOBAL DEFAULT 11 FLASH_Trsm │ │ │ │ - 6416: 00578065 790 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_scale_diagonals │ │ │ │ - 6417: 002b4cbd 1704 FUNC GLOBAL DEFAULT 11 stpmqrt_ │ │ │ │ - 6418: 006937d4 4 OBJECT GLOBAL DEFAULT 20 fla_bidiagut_cntl_nofus │ │ │ │ - 6419: 00086dc1 320 FUNC GLOBAL DEFAULT 11 zgeqrf_check │ │ │ │ - 6420: 003cc6f5 214 FUNC GLOBAL DEFAULT 11 bl1_daxpyv3b │ │ │ │ - 6421: 003e6515 476 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_apply_Q_check │ │ │ │ - 6422: 00578695 176 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_scale_diagonals │ │ │ │ - 6423: 000860d5 424 FUNC GLOBAL DEFAULT 11 zgehrd_check │ │ │ │ - 6424: 00580d35 724 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opc_var1 │ │ │ │ - 6425: 003af3c1 204 FUNC GLOBAL DEFAULT 11 f__nowwriting │ │ │ │ - 6426: 00438bdd 208 FUNC GLOBAL DEFAULT 11 FLASH_Trsv │ │ │ │ - 6427: 00581f9d 1156 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opc_var2 │ │ │ │ - 6428: 005897dd 2364 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opc_var3 │ │ │ │ - 6429: 001c1c21 476 FUNC GLOBAL DEFAULT 11 dlatzm_ │ │ │ │ - 6430: 003ec919 56 FUNC GLOBAL DEFAULT 11 FLASH_Apply_QUD_UT_inc_cntl_finalize │ │ │ │ - 6431: 0062f219 1140 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fc_blk_var2 │ │ │ │ - 6432: 0058f899 2736 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opc_var4 │ │ │ │ - 6433: 00304781 2128 FUNC GLOBAL DEFAULT 11 zhetrs2_ │ │ │ │ - 6434: 0058cd9d 2052 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opc_var5 │ │ │ │ - 6435: 003f5f31 30 FUNC GLOBAL DEFAULT 11 FLA_align_ldim │ │ │ │ - 6436: 00693504 4 OBJECT GLOBAL DEFAULT 20 flash_copy_cntl │ │ │ │ - 6437: 003c71f9 588 FUNC GLOBAL DEFAULT 11 bl1_strmmsx │ │ │ │ - 6438: 00333081 1172 FUNC GLOBAL DEFAULT 11 zlansy_ │ │ │ │ - 6439: 002f68e9 768 FUNC GLOBAL DEFAULT 11 zhegv_ │ │ │ │ - 6440: 006937b4 4 OBJECT GLOBAL DEFAULT 20 fla_apqudut_cntl_leaf │ │ │ │ - 6441: 003dc7b1 304 FUNC GLOBAL DEFAULT 11 FLA_Trsv_check │ │ │ │ - 6442: 003eda25 104 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_cntl_init │ │ │ │ - 6443: 003cc269 4 FUNC GLOBAL DEFAULT 11 bl1_caxmyv2 │ │ │ │ - 6444: 00225a95 1638 FUNC GLOBAL DEFAULT 11 sgerfs_ │ │ │ │ - 6445: 003f6d11 86 FUNC GLOBAL DEFAULT 11 FLA_Check_square │ │ │ │ - 6446: 0050dd15 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc │ │ │ │ - 6447: 00070159 604 FUNC GLOBAL DEFAULT 11 sorgqr_ │ │ │ │ - 6448: 0009ce49 4176 FUNC GLOBAL DEFAULT 11 cgelsd_ │ │ │ │ - 6449: 0033b13d 504 FUNC GLOBAL DEFAULT 11 zlarf_ │ │ │ │ - 6450: 003c2649 148 FUNC GLOBAL DEFAULT 11 bl1_ztrsv_blas │ │ │ │ - 6451: 004293c9 168 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_task │ │ │ │ - 6452: 0050e1d5 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh │ │ │ │ - 6453: 002dd691 2484 FUNC GLOBAL DEFAULT 11 zgelsx_ │ │ │ │ - 6454: 001ca11d 1212 FUNC GLOBAL DEFAULT 11 dorgrq_ │ │ │ │ - 6455: 00690ac8 4 OBJECT GLOBAL DEFAULT 20 f__reading │ │ │ │ - 6456: 003ed021 68 FUNC GLOBAL DEFAULT 11 FLASH_Eig_gest_cntl_finalize │ │ │ │ - 6457: 001747a1 1670 FUNC GLOBAL DEFAULT 11 dgtts2_ │ │ │ │ - 6458: 002047b1 2612 FUNC GLOBAL DEFAULT 11 dtrrfs_ │ │ │ │ - 6459: 0037f3b9 7352 FUNC GLOBAL DEFAULT 11 ztgevc_ │ │ │ │ - 6460: 0040ac21 422 FUNC GLOBAL DEFAULT 11 FLA_Norm1_tridiag │ │ │ │ - 6461: 00541f51 1096 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_unb_var1 │ │ │ │ - 6462: 0050e435 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun │ │ │ │ - 6463: 0042e311 168 FUNC GLOBAL DEFAULT 11 FLASH_Copyr │ │ │ │ - 6464: 00542399 1028 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_unb_var2 │ │ │ │ - 6465: 00330db1 1460 FUNC GLOBAL DEFAULT 11 zlanhp_ │ │ │ │ - 6466: 003fabd5 72 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_complex │ │ │ │ - 6467: 006934c4 4 OBJECT GLOBAL DEFAULT 20 fla_axpyt_cntl_blas │ │ │ │ - 6468: 0025e495 384 FUNC GLOBAL DEFAULT 11 slaqsb_ │ │ │ │ - 6469: 004e35f9 1120 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_blk_var1 │ │ │ │ - 6470: 00431119 188 FUNC GLOBAL DEFAULT 11 FLASH_Copyt │ │ │ │ - 6471: 0054279d 1072 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_unb_var3 │ │ │ │ - 6472: 00075fa1 220 FUNC GLOBAL DEFAULT 11 cpotrf_ │ │ │ │ - 6473: 006582e9 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbc │ │ │ │ - 6474: 004e3a59 1116 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_blk_var2 │ │ │ │ - 6475: 00543785 1048 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_unb_var4 │ │ │ │ - 6476: 00543b9d 772 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_unb_var5 │ │ │ │ - 6477: 00693800 4 OBJECT GLOBAL DEFAULT 20 fla_hessut_bsize_leaf │ │ │ │ - 6478: 004e3eb5 1120 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_blk_var3 │ │ │ │ - 6479: 003cf155 286 FUNC GLOBAL DEFAULT 11 bl1_zewinvscalmt │ │ │ │ - 6480: 00693904 4 OBJECT GLOBAL DEFAULT 20 flash_apqudutinc_cntl │ │ │ │ - 6481: 003fa8a5 110 FUNC GLOBAL DEFAULT 11 FLA_Obj_elem_size │ │ │ │ - 6482: 004e452d 1112 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_blk_var4 │ │ │ │ - 6483: 0050e695 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut │ │ │ │ - 6484: 004e4315 536 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_blk_var5 │ │ │ │ - 6485: 004e4985 532 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_blk_var6 │ │ │ │ - 6486: 001fe271 1024 FUNC GLOBAL DEFAULT 11 dtptri_ │ │ │ │ - 6487: 0020f9e9 1164 FUNC GLOBAL DEFAULT 11 sgbequ_ │ │ │ │ - 6488: 003c5655 180 FUNC GLOBAL DEFAULT 11 bl1_ztrmm_blas │ │ │ │ - 6489: 005313b1 388 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_sinval_v_opd_var1 │ │ │ │ - 6490: 004e8941 1108 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_blk_var1 │ │ │ │ - 6491: 002c35f1 2824 FUNC GLOBAL DEFAULT 11 strsna_ │ │ │ │ - 6492: 004e8d95 1120 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_blk_var2 │ │ │ │ - 6493: 004e91f5 1116 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_blk_var3 │ │ │ │ - 6494: 00070869 600 FUNC GLOBAL DEFAULT 11 dorg2r_ │ │ │ │ - 6495: 004e9651 1116 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_blk_var4 │ │ │ │ - 6496: 006934cc 4 OBJECT GLOBAL DEFAULT 20 fla_copyr_cntl_blas │ │ │ │ - 6497: 0041005d 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_f_opc │ │ │ │ - 6498: 004e9aad 536 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_blk_var5 │ │ │ │ - 6499: 0040fe1d 286 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_f_opd │ │ │ │ - 6500: 004e9cc5 532 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_blk_var6 │ │ │ │ - 6501: 00658ce5 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbr │ │ │ │ - 6502: 002a5555 820 FUNC GLOBAL DEFAULT 11 ssysvx_ │ │ │ │ - 6503: 003ae8f1 142 FUNC GLOBAL DEFAULT 11 s_cmp │ │ │ │ - 6504: 003de88d 248 FUNC GLOBAL DEFAULT 11 FLA_Trsm_internal_check │ │ │ │ - 6505: 003bccb5 270 FUNC GLOBAL DEFAULT 11 bl1_zdcopymr │ │ │ │ - 6506: 003cdf9d 50 FUNC GLOBAL DEFAULT 11 bl1_cm1h │ │ │ │ - 6507: 0054c5c1 528 FUNC GLOBAL DEFAULT 11 FLA_CAQR_UT_inc_copy_triangles │ │ │ │ - 6508: 003bb201 266 FUNC GLOBAL DEFAULT 11 bl1_zdcopymt │ │ │ │ - 6509: 003a427d 1276 FUNC GLOBAL DEFAULT 11 cungqr_fla │ │ │ │ - 6510: 002fc5b5 22772 FUNC GLOBAL DEFAULT 11 zgesvd_ │ │ │ │ - 6511: 003db339 412 FUNC GLOBAL DEFAULT 11 FLA_Gerc_check │ │ │ │ - 6512: 00539565 332 FUNC GLOBAL DEFAULT 11 FLASH_FS_incpiv │ │ │ │ - 6513: 002dfae1 432 FUNC GLOBAL DEFAULT 11 zgeqr2_ │ │ │ │ - 6514: 006939e8 4 OBJECT GLOBAL DEFAULT 20 flash_trinv_bsize │ │ │ │ - 6515: 001e72dd 2460 FUNC GLOBAL DEFAULT 11 dsyevx_ │ │ │ │ - 6516: 003faa9d 34 FUNC GLOBAL DEFAULT 11 FLA_Obj_buffer_is_null │ │ │ │ - 6517: 002de049 2612 FUNC GLOBAL DEFAULT 11 zgelsy_ │ │ │ │ - 6518: 002934d1 2652 FUNC GLOBAL DEFAULT 11 spstrf_ │ │ │ │ - 6519: 00531901 416 FUNC GLOBAL DEFAULT 11 FLA_Chol_internal │ │ │ │ - 6520: 003fa675 368 FUNC GLOBAL DEFAULT 11 FLA_Conjugate_r │ │ │ │ - 6521: 0040fe0d 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_f_ops │ │ │ │ - 6522: 0006a9d5 368 FUNC GLOBAL DEFAULT 11 sgetf2_ │ │ │ │ - 6523: 00072565 724 FUNC GLOBAL DEFAULT 11 dormlq_ │ │ │ │ - 6524: 0063112d 252 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fr_opd_var1 │ │ │ │ - 6525: 0008a6f9 596 FUNC GLOBAL DEFAULT 11 zunmlq_check │ │ │ │ - 6526: 005da6c5 1424 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_u_realify_opt │ │ │ │ - 6527: 000768f9 244 FUNC GLOBAL DEFAULT 11 ztrtri_ │ │ │ │ - 6528: 003f6a05 68 FUNC GLOBAL DEFAULT 11 FLA_Check_int_object │ │ │ │ - 6529: 0041006d 286 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_f_opz │ │ │ │ - 6530: 003be749 388 FUNC GLOBAL DEFAULT 11 bl1_zdcopymrt │ │ │ │ - 6531: 0068f9f8 8 OBJECT GLOBAL DEFAULT 19 fla_lu_piv_var5_in_to_ou_bsize_ratio │ │ │ │ - 6532: 0006b29d 362 FUNC GLOBAL DEFAULT 11 FLAME_invert_ctau │ │ │ │ - 6533: 003a3459 1892 FUNC GLOBAL DEFAULT 11 zunmlq_fla │ │ │ │ - 6534: 004270b9 52 FUNC GLOBAL DEFAULT 11 FLA_Trinv_blk_external │ │ │ │ - 6535: 000870ed 172 FUNC GLOBAL DEFAULT 11 zgetrf_check │ │ │ │ - 6536: 003b6e81 552 FUNC GLOBAL DEFAULT 11 bl1_zaxpysmt │ │ │ │ - 6537: 00563901 744 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_unb_var1 │ │ │ │ - 6538: 00086591 172 FUNC GLOBAL DEFAULT 11 zgeqpf_check │ │ │ │ - 6539: 00563be9 756 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_unb_var2 │ │ │ │ - 6540: 00425511 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_task │ │ │ │ - 6541: 00563edd 812 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_unb_var3 │ │ │ │ + 6414: 002c7c99 1348 FUNC GLOBAL DEFAULT 11 zgbcon_ │ │ │ │ + 6415: 0050c685 248 FUNC GLOBAL DEFAULT 11 FLASH_Trsm │ │ │ │ + 6416: 00578099 790 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_scale_diagonals │ │ │ │ + 6417: 002b4ccd 1704 FUNC GLOBAL DEFAULT 11 stpmqrt_ │ │ │ │ + 6418: 006937a4 4 OBJECT GLOBAL DEFAULT 20 fla_bidiagut_cntl_nofus │ │ │ │ + 6419: 00086dbd 320 FUNC GLOBAL DEFAULT 11 zgeqrf_check │ │ │ │ + 6420: 003cc02d 214 FUNC GLOBAL DEFAULT 11 bl1_daxpyv3b │ │ │ │ + 6421: 003e655d 476 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_apply_Q_check │ │ │ │ + 6422: 005786c9 176 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_scale_diagonals │ │ │ │ + 6423: 00086171 424 FUNC GLOBAL DEFAULT 11 zgehrd_check │ │ │ │ + 6424: 00580d6d 724 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opc_var1 │ │ │ │ + 6425: 003af401 204 FUNC GLOBAL DEFAULT 11 f__nowwriting │ │ │ │ + 6426: 004386a5 208 FUNC GLOBAL DEFAULT 11 FLASH_Trsv │ │ │ │ + 6427: 00581fd5 1156 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opc_var2 │ │ │ │ + 6428: 00588d69 2364 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opc_var3 │ │ │ │ + 6429: 001c1c45 476 FUNC GLOBAL DEFAULT 11 dlatzm_ │ │ │ │ + 6430: 003ec9f5 56 FUNC GLOBAL DEFAULT 11 FLASH_Apply_QUD_UT_inc_cntl_finalize │ │ │ │ + 6431: 0062f255 1140 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fc_blk_var2 │ │ │ │ + 6432: 0058f8d1 2736 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opc_var4 │ │ │ │ + 6433: 003083bd 2128 FUNC GLOBAL DEFAULT 11 zhetrs2_ │ │ │ │ + 6434: 0058be91 2052 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opc_var5 │ │ │ │ + 6435: 003f5f79 30 FUNC GLOBAL DEFAULT 11 FLA_align_ldim │ │ │ │ + 6436: 006934d4 4 OBJECT GLOBAL DEFAULT 20 flash_copy_cntl │ │ │ │ + 6437: 003c8471 588 FUNC GLOBAL DEFAULT 11 bl1_strmmsx │ │ │ │ + 6438: 00333111 1172 FUNC GLOBAL DEFAULT 11 zlansy_ │ │ │ │ + 6439: 002f6911 768 FUNC GLOBAL DEFAULT 11 zhegv_ │ │ │ │ + 6440: 00693768 4 OBJECT GLOBAL DEFAULT 20 fla_apqudut_cntl_leaf │ │ │ │ + 6441: 003dc749 304 FUNC GLOBAL DEFAULT 11 FLA_Trsv_check │ │ │ │ + 6442: 003edb09 104 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_cntl_init │ │ │ │ + 6443: 003cb989 4 FUNC GLOBAL DEFAULT 11 bl1_caxmyv2 │ │ │ │ + 6444: 00225cc5 1638 FUNC GLOBAL DEFAULT 11 sgerfs_ │ │ │ │ + 6445: 003f7af9 86 FUNC GLOBAL DEFAULT 11 FLA_Check_square │ │ │ │ + 6446: 0050dfb1 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc │ │ │ │ + 6447: 00071021 604 FUNC GLOBAL DEFAULT 11 sorgqr_ │ │ │ │ + 6448: 0009c411 4176 FUNC GLOBAL DEFAULT 11 cgelsd_ │ │ │ │ + 6449: 0033b17d 504 FUNC GLOBAL DEFAULT 11 zlarf_ │ │ │ │ + 6450: 003c2691 148 FUNC GLOBAL DEFAULT 11 bl1_ztrsv_blas │ │ │ │ + 6451: 00429499 168 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_task │ │ │ │ + 6452: 0050e211 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh │ │ │ │ + 6453: 002df699 2484 FUNC GLOBAL DEFAULT 11 zgelsx_ │ │ │ │ + 6454: 001cb24d 1212 FUNC GLOBAL DEFAULT 11 dorgrq_ │ │ │ │ + 6455: 00690a98 4 OBJECT GLOBAL DEFAULT 20 f__reading │ │ │ │ + 6456: 003ed2dd 68 FUNC GLOBAL DEFAULT 11 FLASH_Eig_gest_cntl_finalize │ │ │ │ + 6457: 00174001 1670 FUNC GLOBAL DEFAULT 11 dgtts2_ │ │ │ │ + 6458: 002047c1 2612 FUNC GLOBAL DEFAULT 11 dtrrfs_ │ │ │ │ + 6459: 0037ed09 7352 FUNC GLOBAL DEFAULT 11 ztgevc_ │ │ │ │ + 6460: 00409399 422 FUNC GLOBAL DEFAULT 11 FLA_Norm1_tridiag │ │ │ │ + 6461: 00542829 1096 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_unb_var1 │ │ │ │ + 6462: 0050e471 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun │ │ │ │ + 6463: 0042deb1 168 FUNC GLOBAL DEFAULT 11 FLASH_Copyr │ │ │ │ + 6464: 00541f89 1028 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_unb_var2 │ │ │ │ + 6465: 00332b59 1460 FUNC GLOBAL DEFAULT 11 zlanhp_ │ │ │ │ + 6466: 003fac1d 72 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_complex │ │ │ │ + 6467: 00693498 4 OBJECT GLOBAL DEFAULT 20 fla_axpyt_cntl_blas │ │ │ │ + 6468: 0025e4a5 384 FUNC GLOBAL DEFAULT 11 slaqsb_ │ │ │ │ + 6469: 004e31b9 1120 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_blk_var1 │ │ │ │ + 6470: 00431381 188 FUNC GLOBAL DEFAULT 11 FLASH_Copyt │ │ │ │ + 6471: 00542c71 1072 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_unb_var3 │ │ │ │ + 6472: 000760f5 220 FUNC GLOBAL DEFAULT 11 cpotrf_ │ │ │ │ + 6473: 00658321 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbc │ │ │ │ + 6474: 004e3a95 1116 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_blk_var2 │ │ │ │ + 6475: 005437bd 1048 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_unb_var4 │ │ │ │ + 6476: 00543eed 772 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_unb_var5 │ │ │ │ + 6477: 006937c4 4 OBJECT GLOBAL DEFAULT 20 fla_hessut_bsize_leaf │ │ │ │ + 6478: 004e4105 1120 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_blk_var3 │ │ │ │ + 6479: 003cefed 286 FUNC GLOBAL DEFAULT 11 bl1_zewinvscalmt │ │ │ │ + 6480: 006938e0 4 OBJECT GLOBAL DEFAULT 20 flash_apqudutinc_cntl │ │ │ │ + 6481: 003fa8ed 110 FUNC GLOBAL DEFAULT 11 FLA_Obj_elem_size │ │ │ │ + 6482: 004e4565 1112 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_blk_var4 │ │ │ │ + 6483: 0050e6d1 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut │ │ │ │ + 6484: 004e49bd 536 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_blk_var5 │ │ │ │ + 6485: 004e3ef1 532 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_blk_var6 │ │ │ │ + 6486: 001ffa61 1024 FUNC GLOBAL DEFAULT 11 dtptri_ │ │ │ │ + 6487: 0020f9ed 1164 FUNC GLOBAL DEFAULT 11 sgbequ_ │ │ │ │ + 6488: 003c569d 180 FUNC GLOBAL DEFAULT 11 bl1_ztrmm_blas │ │ │ │ + 6489: 00531385 388 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_sinval_v_opd_var1 │ │ │ │ + 6490: 004e87dd 1108 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_blk_var1 │ │ │ │ + 6491: 002c2bdd 2824 FUNC GLOBAL DEFAULT 11 strsna_ │ │ │ │ + 6492: 004e8c31 1120 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_blk_var2 │ │ │ │ + 6493: 004e9ab9 1116 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_blk_var3 │ │ │ │ + 6494: 00071731 600 FUNC GLOBAL DEFAULT 11 dorg2r_ │ │ │ │ + 6495: 004e9449 1116 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_blk_var4 │ │ │ │ + 6496: 006934a4 4 OBJECT GLOBAL DEFAULT 20 fla_copyr_cntl_blas │ │ │ │ + 6497: 004100a5 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_f_opc │ │ │ │ + 6498: 004e9231 536 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_blk_var5 │ │ │ │ + 6499: 0040fe65 286 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_f_opd │ │ │ │ + 6500: 004e98a5 532 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_blk_var6 │ │ │ │ + 6501: 0065846d 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbr │ │ │ │ + 6502: 002a5565 820 FUNC GLOBAL DEFAULT 11 ssysvx_ │ │ │ │ + 6503: 003ae931 142 FUNC GLOBAL DEFAULT 11 s_cmp │ │ │ │ + 6504: 003de8d5 248 FUNC GLOBAL DEFAULT 11 FLA_Trsm_internal_check │ │ │ │ + 6505: 003bc785 270 FUNC GLOBAL DEFAULT 11 bl1_zdcopymr │ │ │ │ + 6506: 003ce125 50 FUNC GLOBAL DEFAULT 11 bl1_cm1h │ │ │ │ + 6507: 0054cbc9 528 FUNC GLOBAL DEFAULT 11 FLA_CAQR_UT_inc_copy_triangles │ │ │ │ + 6508: 003baac9 266 FUNC GLOBAL DEFAULT 11 bl1_zdcopymt │ │ │ │ + 6509: 003a3aa1 1276 FUNC GLOBAL DEFAULT 11 cungqr_fla │ │ │ │ + 6510: 002fcf01 22772 FUNC GLOBAL DEFAULT 11 zgesvd_ │ │ │ │ + 6511: 003db1a1 412 FUNC GLOBAL DEFAULT 11 FLA_Gerc_check │ │ │ │ + 6512: 0053959d 332 FUNC GLOBAL DEFAULT 11 FLASH_FS_incpiv │ │ │ │ + 6513: 002e2209 432 FUNC GLOBAL DEFAULT 11 zgeqr2_ │ │ │ │ + 6514: 006939b8 4 OBJECT GLOBAL DEFAULT 20 flash_trinv_bsize │ │ │ │ + 6515: 001e86ed 2460 FUNC GLOBAL DEFAULT 11 dsyevx_ │ │ │ │ + 6516: 003faae5 34 FUNC GLOBAL DEFAULT 11 FLA_Obj_buffer_is_null │ │ │ │ + 6517: 002dcda9 2612 FUNC GLOBAL DEFAULT 11 zgelsy_ │ │ │ │ + 6518: 00293289 2652 FUNC GLOBAL DEFAULT 11 spstrf_ │ │ │ │ + 6519: 0053193d 416 FUNC GLOBAL DEFAULT 11 FLA_Chol_internal │ │ │ │ + 6520: 003fa6bd 368 FUNC GLOBAL DEFAULT 11 FLA_Conjugate_r │ │ │ │ + 6521: 0040fe55 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_f_ops │ │ │ │ + 6522: 0006b999 368 FUNC GLOBAL DEFAULT 11 sgetf2_ │ │ │ │ + 6523: 000730ad 724 FUNC GLOBAL DEFAULT 11 dormlq_ │ │ │ │ + 6524: 00630a51 252 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fr_opd_var1 │ │ │ │ + 6525: 0008a6f5 596 FUNC GLOBAL DEFAULT 11 zunmlq_check │ │ │ │ + 6526: 005da0f5 1424 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_u_realify_opt │ │ │ │ + 6527: 00076dc1 244 FUNC GLOBAL DEFAULT 11 ztrtri_ │ │ │ │ + 6528: 003f77ed 68 FUNC GLOBAL DEFAULT 11 FLA_Check_int_object │ │ │ │ + 6529: 004100b5 286 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_f_opz │ │ │ │ + 6530: 003beb51 388 FUNC GLOBAL DEFAULT 11 bl1_zdcopymrt │ │ │ │ + 6531: 0068f9d0 8 OBJECT GLOBAL DEFAULT 19 fla_lu_piv_var5_in_to_ou_bsize_ratio │ │ │ │ + 6532: 0006a71d 362 FUNC GLOBAL DEFAULT 11 FLAME_invert_ctau │ │ │ │ + 6533: 003a2f25 1892 FUNC GLOBAL DEFAULT 11 zunmlq_fla │ │ │ │ + 6534: 00427185 52 FUNC GLOBAL DEFAULT 11 FLA_Trinv_blk_external │ │ │ │ + 6535: 000870e9 172 FUNC GLOBAL DEFAULT 11 zgetrf_check │ │ │ │ + 6536: 003b7159 552 FUNC GLOBAL DEFAULT 11 bl1_zaxpysmt │ │ │ │ + 6537: 00562dc5 744 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_unb_var1 │ │ │ │ + 6538: 00086bc9 172 FUNC GLOBAL DEFAULT 11 zgeqpf_check │ │ │ │ + 6539: 00563c25 756 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_unb_var2 │ │ │ │ + 6540: 00425b35 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_task │ │ │ │ + 6541: 00563f19 812 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_unb_var3 │ │ │ │ 6542: 000ac9ed 1220 FUNC GLOBAL DEFAULT 11 chbevd_ │ │ │ │ - 6543: 003bc215 270 FUNC GLOBAL DEFAULT 11 bl1_sdcopymr │ │ │ │ - 6544: 004248e5 154 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_task │ │ │ │ - 6545: 003cd1ed 500 FUNC GLOBAL DEFAULT 11 bl1_zdotv2axpyv2b │ │ │ │ - 6546: 00564209 864 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_unb_var4 │ │ │ │ - 6547: 00307e09 548 FUNC GLOBAL DEFAULT 11 zhpcon_ │ │ │ │ - 6548: 003af325 156 FUNC GLOBAL DEFAULT 11 f__nowreading │ │ │ │ - 6549: 003ba789 266 FUNC GLOBAL DEFAULT 11 bl1_sdcopymt │ │ │ │ - 6550: 003fd455 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_verbose_output │ │ │ │ - 6551: 000f95f5 1618 FUNC GLOBAL DEFAULT 11 clargv_ │ │ │ │ - 6552: 000713c9 1892 FUNC GLOBAL DEFAULT 11 sorgbr_ │ │ │ │ - 6553: 002f389d 2340 FUNC GLOBAL DEFAULT 11 zhbevx_ │ │ │ │ - 6554: 00633ba5 1480 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ_UT_inc_lhfc_blk_var1 │ │ │ │ - 6555: 00573b05 492 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_opc_var1 │ │ │ │ - 6556: 003fa7e5 66 FUNC GLOBAL DEFAULT 11 FLA_Obj_datatype │ │ │ │ - 6557: 0015d1bd 512 FUNC GLOBAL DEFAULT 11 dgehd2_ │ │ │ │ - 6558: 003d2851 194 FUNC GLOBAL DEFAULT 11 bl1_ssetmr │ │ │ │ - 6559: 000a5f35 1332 FUNC GLOBAL DEFAULT 11 cggglm_ │ │ │ │ - 6560: 00550b09 152 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_create_hier_matrices │ │ │ │ - 6561: 00569419 748 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_unb_var1 │ │ │ │ - 6562: 004112e9 104 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_buffer_task │ │ │ │ - 6563: 00569705 756 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_unb_var2 │ │ │ │ - 6564: 003af691 132 FUNC GLOBAL DEFAULT 11 x_getc │ │ │ │ - 6565: 003cd969 44 FUNC GLOBAL DEFAULT 11 bl1_vector_inc │ │ │ │ - 6566: 005699f9 808 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_unb_var3 │ │ │ │ - 6567: 002d0391 10212 FUNC GLOBAL DEFAULT 11 strsyl_ │ │ │ │ - 6568: 00569d21 868 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_unb_var4 │ │ │ │ - 6569: 0028c1fd 2192 FUNC GLOBAL DEFAULT 11 spbsvx_ │ │ │ │ - 6570: 003cbb41 4 FUNC GLOBAL DEFAULT 11 bl1_cdotaxpy │ │ │ │ - 6571: 00401991 736 FUNC GLOBAL DEFAULT 11 FLA_Inv_scal_elemwise │ │ │ │ - 6572: 003f28a9 268 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_copy_of │ │ │ │ - 6573: 00551fc9 648 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_internal │ │ │ │ - 6574: 001d1f75 928 FUNC GLOBAL DEFAULT 11 dppcon_ │ │ │ │ - 6575: 00693630 4 OBJECT GLOBAL DEFAULT 20 fla_herk_cntl_blas │ │ │ │ - 6576: 003f5b99 116 FUNC GLOBAL DEFAULT 11 FLA_Param_map_netlib_to_flame_svd_type │ │ │ │ - 6577: 003fd535 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_cache_size │ │ │ │ - 6578: 00693934 4 OBJECT GLOBAL DEFAULT 20 flash_apqutinc_cntl │ │ │ │ - 6579: 006934d4 4 OBJECT GLOBAL DEFAULT 20 fla_scal_cntl_blas │ │ │ │ - 6580: 003fad35 98 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_scalar │ │ │ │ - 6581: 0052cac9 708 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_ext │ │ │ │ - 6582: 004493f9 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc │ │ │ │ - 6583: 0055f609 116 FUNC GLOBAL DEFAULT 11 FLASH_SPDinv │ │ │ │ - 6584: 0062f68d 1532 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fc_unb_var1 │ │ │ │ - 6585: 0043a5ad 1016 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lt_blk_var1 │ │ │ │ - 6586: 003aa315 1316 FUNC GLOBAL DEFAULT 11 dsytrd_fla │ │ │ │ - 6587: 0043ad95 1016 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lt_blk_var2 │ │ │ │ - 6588: 0044999d 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th │ │ │ │ - 6589: 00089da1 348 FUNC GLOBAL DEFAULT 11 zungqr_check │ │ │ │ - 6590: 003b4195 140 FUNC GLOBAL DEFAULT 11 bl1_saxpysv │ │ │ │ - 6591: 003cd7e9 32 FUNC GLOBAL DEFAULT 11 bl1_proj_trans1_to_conj │ │ │ │ - 6592: 0007f4f9 436 FUNC GLOBAL DEFAULT 11 dorgtr_check │ │ │ │ - 6593: 00254d55 848 FUNC GLOBAL DEFAULT 11 slaneg_ │ │ │ │ - 6594: 0055ce8d 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_n_ops_var1 │ │ │ │ - 6595: 00449f41 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn │ │ │ │ - 6596: 005353a1 264 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_ops_var1 │ │ │ │ - 6597: 00693534 4 OBJECT GLOBAL DEFAULT 20 flash_scal_cntl │ │ │ │ - 6598: 003f9761 218 FUNC GLOBAL DEFAULT 11 FLA_Repart_2x1_to_3x1 │ │ │ │ - 6599: 00085935 372 FUNC GLOBAL DEFAULT 11 ssytrd_check │ │ │ │ - 6600: 003c2479 148 FUNC GLOBAL DEFAULT 11 bl1_ctrsv_blas │ │ │ │ - 6601: 005364b9 320 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_ops_var2 │ │ │ │ - 6602: 0026daf9 654 FUNC GLOBAL DEFAULT 11 slas2_ │ │ │ │ - 6603: 00535fd9 208 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_ops_var3 │ │ │ │ - 6604: 0014d1a9 888 FUNC GLOBAL DEFAULT 11 cungr2_ │ │ │ │ - 6605: 003da8e1 56 FUNC GLOBAL DEFAULT 11 FLA_Scal_internal_check │ │ │ │ - 6606: 000c8451 1012 FUNC GLOBAL DEFAULT 11 chpgvd_ │ │ │ │ - 6607: 0044a4e5 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt │ │ │ │ - 6608: 002c6225 980 FUNC GLOBAL DEFAULT 11 stzrzf_ │ │ │ │ - 6609: 00548fe5 1164 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_internal │ │ │ │ - 6610: 0030acf1 864 FUNC GLOBAL DEFAULT 11 zhpgvx_ │ │ │ │ - 6611: 003ea8f9 96 FUNC GLOBAL DEFAULT 11 FLASH_Hemm_cntl_finalize │ │ │ │ - 6612: 0040113d 112 FUNC GLOBAL DEFAULT 11 FLASH_Task_update_binding │ │ │ │ - 6613: 003acbb1 106 FUNC GLOBAL DEFAULT 11 lsamen_ │ │ │ │ - 6614: 003faca9 64 FUNC GLOBAL DEFAULT 11 FLA_Obj_datatype_proj_to_complex │ │ │ │ - 6615: 00643215 392 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT │ │ │ │ - 6616: 005def25 916 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opc_var1 │ │ │ │ - 6617: 003f75bd 32 FUNC GLOBAL DEFAULT 11 FLA_Check_blocksize_object │ │ │ │ - 6618: 00404cc9 668 FUNC GLOBAL DEFAULT 11 FLA_Setr │ │ │ │ - 6619: 005e3b35 1360 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opc_var2 │ │ │ │ - 6620: 004255e9 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_task │ │ │ │ - 6621: 003f983d 218 FUNC GLOBAL DEFAULT 11 FLA_Repart_1x2_to_1x3 │ │ │ │ - 6622: 005e6371 1404 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opc_var3 │ │ │ │ - 6623: 0035fd89 548 FUNC GLOBAL DEFAULT 11 zspcon_ │ │ │ │ - 6624: 003c5259 180 FUNC GLOBAL DEFAULT 11 bl1_ctrmm_blas │ │ │ │ - 6625: 003ff895 660 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_random_dist │ │ │ │ - 6626: 0007fed5 584 FUNC GLOBAL DEFAULT 11 dormqr_check │ │ │ │ - 6627: 0055d309 1220 FUNC GLOBAL DEFAULT 11 FLA_Tevd_francis_n_opd_var1 │ │ │ │ - 6628: 0041ec4d 154 FUNC GLOBAL DEFAULT 11 FLA_Trmvsx │ │ │ │ - 6629: 0054c06d 66 FUNC GLOBAL DEFAULT 11 FLA_CAQR_UT_inc_compute_blocks_per_part │ │ │ │ - 6630: 004e4b99 1068 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_unb_var1 │ │ │ │ - 6631: 004e4fc5 1064 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_unb_var2 │ │ │ │ - 6632: 0062df59 384 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_ops_var1 │ │ │ │ - 6633: 004e5599 1064 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_unb_var3 │ │ │ │ - 6634: 004b87bd 1580 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var1 │ │ │ │ - 6635: 003fd449 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_verbose_output │ │ │ │ - 6636: 002b0611 6132 FUNC GLOBAL DEFAULT 11 stgex2_ │ │ │ │ - 6637: 003ce049 50 FUNC GLOBAL DEFAULT 11 bl1_zm1 │ │ │ │ - 6638: 00330ab1 764 FUNC GLOBAL DEFAULT 11 zlanhs_ │ │ │ │ - 6639: 003ce0c1 50 FUNC GLOBAL DEFAULT 11 bl1_zm2 │ │ │ │ - 6640: 004b8189 1588 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var2 │ │ │ │ + 6543: 003bbce5 270 FUNC GLOBAL DEFAULT 11 bl1_sdcopymr │ │ │ │ + 6544: 0042438d 154 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_task │ │ │ │ + 6545: 003cd03d 500 FUNC GLOBAL DEFAULT 11 bl1_zdotv2axpyv2b │ │ │ │ + 6546: 00564245 864 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_unb_var4 │ │ │ │ + 6547: 00308199 548 FUNC GLOBAL DEFAULT 11 zhpcon_ │ │ │ │ + 6548: 003af365 156 FUNC GLOBAL DEFAULT 11 f__nowreading │ │ │ │ + 6549: 003ba051 266 FUNC GLOBAL DEFAULT 11 bl1_sdcopymt │ │ │ │ + 6550: 003fdaed 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_verbose_output │ │ │ │ + 6551: 000f988d 1618 FUNC GLOBAL DEFAULT 11 clargv_ │ │ │ │ + 6552: 00070159 1892 FUNC GLOBAL DEFAULT 11 sorgbr_ │ │ │ │ + 6553: 002eef85 2340 FUNC GLOBAL DEFAULT 11 zhbevx_ │ │ │ │ + 6554: 00634571 1480 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ_UT_inc_lhfc_blk_var1 │ │ │ │ + 6555: 00573d2d 492 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_opc_var1 │ │ │ │ + 6556: 003fa82d 66 FUNC GLOBAL DEFAULT 11 FLA_Obj_datatype │ │ │ │ + 6557: 0016081d 512 FUNC GLOBAL DEFAULT 11 dgehd2_ │ │ │ │ + 6558: 003d248d 194 FUNC GLOBAL DEFAULT 11 bl1_ssetmr │ │ │ │ + 6559: 000a5359 1332 FUNC GLOBAL DEFAULT 11 cggglm_ │ │ │ │ + 6560: 00550e41 152 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_create_hier_matrices │ │ │ │ + 6561: 005684a5 748 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_unb_var1 │ │ │ │ + 6562: 0041171d 104 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_buffer_task │ │ │ │ + 6563: 00568bd9 756 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_unb_var2 │ │ │ │ + 6564: 003af5c9 132 FUNC GLOBAL DEFAULT 11 x_getc │ │ │ │ + 6565: 003cd889 44 FUNC GLOBAL DEFAULT 11 bl1_vector_inc │ │ │ │ + 6566: 00569a35 808 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_unb_var3 │ │ │ │ + 6567: 002ce339 10212 FUNC GLOBAL DEFAULT 11 strsyl_ │ │ │ │ + 6568: 00569d5d 868 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_unb_var4 │ │ │ │ + 6569: 0028c011 2192 FUNC GLOBAL DEFAULT 11 spbsvx_ │ │ │ │ + 6570: 003cc281 4 FUNC GLOBAL DEFAULT 11 bl1_cdotaxpy │ │ │ │ + 6571: 00401d1d 736 FUNC GLOBAL DEFAULT 11 FLA_Inv_scal_elemwise │ │ │ │ + 6572: 003f28f1 268 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_copy_of │ │ │ │ + 6573: 00552001 648 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_internal │ │ │ │ + 6574: 001d1f91 928 FUNC GLOBAL DEFAULT 11 dppcon_ │ │ │ │ + 6575: 006935e8 4 OBJECT GLOBAL DEFAULT 20 fla_herk_cntl_blas │ │ │ │ + 6576: 003f5bdd 116 FUNC GLOBAL DEFAULT 11 FLA_Param_map_netlib_to_flame_svd_type │ │ │ │ + 6577: 003fdbcd 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_cache_size │ │ │ │ + 6578: 00693904 4 OBJECT GLOBAL DEFAULT 20 flash_apqutinc_cntl │ │ │ │ + 6579: 0069349c 4 OBJECT GLOBAL DEFAULT 20 fla_scal_cntl_blas │ │ │ │ + 6580: 003fad7d 98 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_scalar │ │ │ │ + 6581: 0052cb05 708 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_ext │ │ │ │ + 6582: 004488f9 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc │ │ │ │ + 6583: 0055ecb1 116 FUNC GLOBAL DEFAULT 11 FLASH_SPDinv │ │ │ │ + 6584: 00630279 1532 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fc_unb_var1 │ │ │ │ + 6585: 0043a5f5 1016 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lt_blk_var1 │ │ │ │ + 6586: 003aa355 1316 FUNC GLOBAL DEFAULT 11 dsytrd_fla │ │ │ │ + 6587: 0043a9ed 1016 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lt_blk_var2 │ │ │ │ + 6588: 00449441 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th │ │ │ │ + 6589: 000898cd 348 FUNC GLOBAL DEFAULT 11 zungqr_check │ │ │ │ + 6590: 003b6629 140 FUNC GLOBAL DEFAULT 11 bl1_saxpysv │ │ │ │ + 6591: 003cd861 32 FUNC GLOBAL DEFAULT 11 bl1_proj_trans1_to_conj │ │ │ │ + 6592: 0007f665 436 FUNC GLOBAL DEFAULT 11 dorgtr_check │ │ │ │ + 6593: 00254c8d 848 FUNC GLOBAL DEFAULT 11 slaneg_ │ │ │ │ + 6594: 0055ceb5 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_n_ops_var1 │ │ │ │ + 6595: 004499e5 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn │ │ │ │ + 6596: 00535469 264 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_ops_var1 │ │ │ │ + 6597: 00693504 4 OBJECT GLOBAL DEFAULT 20 flash_scal_cntl │ │ │ │ + 6598: 003f6d59 218 FUNC GLOBAL DEFAULT 11 FLA_Repart_2x1_to_3x1 │ │ │ │ + 6599: 000857a5 372 FUNC GLOBAL DEFAULT 11 ssytrd_check │ │ │ │ + 6600: 003c24c1 148 FUNC GLOBAL DEFAULT 11 bl1_ctrsv_blas │ │ │ │ + 6601: 005364f9 320 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_ops_var2 │ │ │ │ + 6602: 0026db01 654 FUNC GLOBAL DEFAULT 11 slas2_ │ │ │ │ + 6603: 00535a19 208 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_ops_var3 │ │ │ │ + 6604: 0014e261 888 FUNC GLOBAL DEFAULT 11 cungr2_ │ │ │ │ + 6605: 003da839 56 FUNC GLOBAL DEFAULT 11 FLA_Scal_internal_check │ │ │ │ + 6606: 000c867d 1012 FUNC GLOBAL DEFAULT 11 chpgvd_ │ │ │ │ + 6607: 00449f89 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt │ │ │ │ + 6608: 002c4329 980 FUNC GLOBAL DEFAULT 11 stzrzf_ │ │ │ │ + 6609: 005484f1 1164 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_internal │ │ │ │ + 6610: 0030b875 864 FUNC GLOBAL DEFAULT 11 zhpgvx_ │ │ │ │ + 6611: 003ea639 96 FUNC GLOBAL DEFAULT 11 FLASH_Hemm_cntl_finalize │ │ │ │ + 6612: 00400fb9 112 FUNC GLOBAL DEFAULT 11 FLASH_Task_update_binding │ │ │ │ + 6613: 003acd79 106 FUNC GLOBAL DEFAULT 11 lsamen_ │ │ │ │ + 6614: 003facf1 64 FUNC GLOBAL DEFAULT 11 FLA_Obj_datatype_proj_to_complex │ │ │ │ + 6615: 00643569 392 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT │ │ │ │ + 6616: 005e19c9 916 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opc_var1 │ │ │ │ + 6617: 003f83a5 32 FUNC GLOBAL DEFAULT 11 FLA_Check_blocksize_object │ │ │ │ + 6618: 004052f5 668 FUNC GLOBAL DEFAULT 11 FLA_Setr │ │ │ │ + 6619: 005e2c05 1360 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opc_var2 │ │ │ │ + 6620: 00425c0d 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_task │ │ │ │ + 6621: 003f6e35 218 FUNC GLOBAL DEFAULT 11 FLA_Repart_1x2_to_1x3 │ │ │ │ + 6622: 005e52c1 1404 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opc_var3 │ │ │ │ + 6623: 00360879 548 FUNC GLOBAL DEFAULT 11 zspcon_ │ │ │ │ + 6624: 003c52a1 180 FUNC GLOBAL DEFAULT 11 bl1_ctrmm_blas │ │ │ │ + 6625: 003ff8e1 660 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_random_dist │ │ │ │ + 6626: 0007fb2d 584 FUNC GLOBAL DEFAULT 11 dormqr_check │ │ │ │ + 6627: 0055d1c9 1220 FUNC GLOBAL DEFAULT 11 FLA_Tevd_francis_n_opd_var1 │ │ │ │ + 6628: 0041ec05 154 FUNC GLOBAL DEFAULT 11 FLA_Trmvsx │ │ │ │ + 6629: 0054c0a5 66 FUNC GLOBAL DEFAULT 11 FLA_CAQR_UT_inc_compute_blocks_per_part │ │ │ │ + 6630: 004e4bd5 1068 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_unb_var1 │ │ │ │ + 6631: 004e5001 1064 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_unb_var2 │ │ │ │ + 6632: 0062df95 384 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_ops_var1 │ │ │ │ + 6633: 004e5429 1064 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_unb_var3 │ │ │ │ + 6634: 004b81c5 1580 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var1 │ │ │ │ + 6635: 003fdae1 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_verbose_output │ │ │ │ + 6636: 002b1f75 6132 FUNC GLOBAL DEFAULT 11 stgex2_ │ │ │ │ + 6637: 003ce1d1 50 FUNC GLOBAL DEFAULT 11 bl1_zm1 │ │ │ │ + 6638: 00330dd1 764 FUNC GLOBAL DEFAULT 11 zlanhs_ │ │ │ │ + 6639: 003ce249 50 FUNC GLOBAL DEFAULT 11 bl1_zm2 │ │ │ │ + 6640: 004b87f1 1588 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var2 │ │ │ │ 6641: 00075be9 256 FUNC GLOBAL DEFAULT 11 cpotri_ │ │ │ │ - 6642: 004e5b6d 1072 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_unb_var4 │ │ │ │ - 6643: 004e53ed 428 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_unb_var5 │ │ │ │ - 6644: 004b8de9 1600 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var3 │ │ │ │ - 6645: 004e59c1 428 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_unb_var6 │ │ │ │ - 6646: 003e13f1 160 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_internal_check │ │ │ │ - 6647: 004b9429 1616 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var4 │ │ │ │ - 6648: 004b9a79 1612 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var5 │ │ │ │ - 6649: 006758e5 116 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_inc_lnfc │ │ │ │ + 6642: 004e6015 1072 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_unb_var4 │ │ │ │ + 6643: 004e5851 428 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_unb_var5 │ │ │ │ + 6644: 004b8e25 1600 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var3 │ │ │ │ + 6645: 004e59fd 428 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_unb_var6 │ │ │ │ + 6646: 003e12e1 160 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_internal_check │ │ │ │ + 6647: 004b9465 1616 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var4 │ │ │ │ + 6648: 004b9ab5 1612 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var5 │ │ │ │ + 6649: 006750b1 116 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_inc_lnfc │ │ │ │ 6650: 00077285 300 FUNC GLOBAL DEFAULT 11 cgelqf_check │ │ │ │ - 6651: 004ba0c5 1592 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var6 │ │ │ │ - 6652: 003fd421 20 FUNC GLOBAL DEFAULT 11 FLASH_Queue_finalize │ │ │ │ - 6653: 006921b0 40 OBJECT GLOBAL DEFAULT 20 f__cnt │ │ │ │ - 6654: 004ba6fd 1576 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var7 │ │ │ │ - 6655: 00693594 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_mp_ip_bb │ │ │ │ - 6656: 004baf9d 1604 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var8 │ │ │ │ - 6657: 003d88a5 108 FUNC GLOBAL DEFAULT 11 FLA_Sort_check │ │ │ │ - 6658: 004bad25 632 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var9 │ │ │ │ - 6659: 004e9ed9 1052 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_unb_var1 │ │ │ │ - 6660: 0054d2c5 624 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_internal │ │ │ │ - 6661: 00419d95 80 FUNC GLOBAL DEFAULT 11 FLA_Copyt_c_task │ │ │ │ - 6662: 003b5c39 406 FUNC GLOBAL DEFAULT 11 bl1_saxpymrt │ │ │ │ - 6663: 004ea2f5 1068 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_unb_var2 │ │ │ │ - 6664: 0054d279 76 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_recover_tau │ │ │ │ - 6665: 004ea721 1056 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_unb_var3 │ │ │ │ - 6666: 004eae99 1072 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_unb_var4 │ │ │ │ - 6667: 004eab41 428 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_unb_var5 │ │ │ │ - 6668: 00597f89 540 FUNC GLOBAL DEFAULT 11 FLA_Fused_UYx_ZVx_opc_var1 │ │ │ │ - 6669: 004eaced 428 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_unb_var6 │ │ │ │ - 6670: 003cd809 16 FUNC GLOBAL DEFAULT 11 bl1_does_trans │ │ │ │ - 6671: 001e034d 644 FUNC GLOBAL DEFAULT 11 dstev_ │ │ │ │ - 6672: 006935c8 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_pm_ip │ │ │ │ - 6673: 003b5b65 100 FUNC GLOBAL DEFAULT 11 en_fio │ │ │ │ - 6674: 00426a31 152 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_ext │ │ │ │ - 6675: 001d7691 944 FUNC GLOBAL DEFAULT 11 dsbgvd_ │ │ │ │ - 6676: 005df2b9 944 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opz_var1 │ │ │ │ - 6677: 005f72ed 352 FUNC GLOBAL DEFAULT 11 FLASH_Sylv │ │ │ │ - 6678: 005e4085 1368 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opz_var2 │ │ │ │ - 6679: 005e68ed 1424 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opz_var3 │ │ │ │ - 6680: 00690a74 4 OBJECT GLOBAL DEFAULT 20 f__scale │ │ │ │ - 6681: 003aec21 28 FUNC GLOBAL DEFAULT 11 d_sqrt │ │ │ │ - 6682: 0015059d 1136 FUNC GLOBAL DEFAULT 11 cunml2_ │ │ │ │ - 6683: 003c05ad 136 FUNC GLOBAL DEFAULT 11 bl1_dsymv_blas │ │ │ │ - 6684: 003cc0e5 388 FUNC GLOBAL DEFAULT 11 bl1_daxmyv2 │ │ │ │ - 6685: 002a220d 756 FUNC GLOBAL DEFAULT 11 ssygv_ │ │ │ │ - 6686: 0022ad2d 1786 FUNC GLOBAL DEFAULT 11 sgghrd_ │ │ │ │ - 6687: 00631785 404 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_lhfc │ │ │ │ - 6688: 0039cc0d 1868 FUNC GLOBAL DEFAULT 11 cunmlq_fla │ │ │ │ - 6689: 00657919 388 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT │ │ │ │ - 6690: 006939d8 4 OBJECT GLOBAL DEFAULT 20 flash_sylv_bsize │ │ │ │ - 6691: 001e4a71 3848 FUNC GLOBAL DEFAULT 11 dsteqr_ │ │ │ │ - 6692: 0041f1e1 92 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ut_task │ │ │ │ - 6693: 002bd6b5 8828 FUNC GLOBAL DEFAULT 11 stgsy2_ │ │ │ │ - 6694: 006934dc 4 OBJECT GLOBAL DEFAULT 20 flash_axpy_bsize │ │ │ │ - 6695: 003cf275 112 FUNC GLOBAL DEFAULT 11 bl1_sfree_saved_contigmr │ │ │ │ - 6696: 0034e1b5 548 FUNC GLOBAL DEFAULT 11 zpbequ_ │ │ │ │ - 6697: 0008cbe9 1488 FUNC GLOBAL DEFAULT 11 cgbtrs_ │ │ │ │ - 6698: 00331369 736 FUNC GLOBAL DEFAULT 11 zlanht_ │ │ │ │ - 6699: 0020b249 126 FUNC GLOBAL DEFAULT 11 ilaslc_ │ │ │ │ - 6700: 006935dc 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_ip_bb │ │ │ │ - 6701: 00658e31 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfc │ │ │ │ - 6702: 003e8351 34 FUNC GLOBAL DEFAULT 11 FLA_Cntl_hessut_obj_create │ │ │ │ - 6703: 000e94e9 3320 FUNC GLOBAL DEFAULT 11 clals0_ │ │ │ │ - 6704: 0059fd35 492 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opd_var1 │ │ │ │ - 6705: 005a0a19 564 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opd_var2 │ │ │ │ - 6706: 005a1815 656 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opd_var3 │ │ │ │ - 6707: 0034e3d9 7152 FUNC GLOBAL DEFAULT 11 zlatbs_ │ │ │ │ - 6708: 005a2e65 504 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opd_var4 │ │ │ │ - 6709: 003e69d1 132 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_check │ │ │ │ - 6710: 005a4365 424 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opd_var5 │ │ │ │ - 6711: 003e5199 556 FUNC GLOBAL DEFAULT 11 FLA_Svd_check │ │ │ │ - 6712: 003ebc99 288 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_cntl_init │ │ │ │ - 6713: 003eb821 72 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_cntl_init │ │ │ │ - 6714: 00554f61 124 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc │ │ │ │ - 6715: 003eccd9 84 FUNC GLOBAL DEFAULT 11 FLASH_Apply_pivots_cntl_finalize │ │ │ │ - 6716: 004a87e5 352 FUNC GLOBAL DEFAULT 11 FLASH_Symm │ │ │ │ - 6717: 00366b69 588 FUNC GLOBAL DEFAULT 11 zsycon_rook_ │ │ │ │ - 6718: 0017f971 1020 FUNC GLOBAL DEFAULT 11 dlacon_ │ │ │ │ - 6719: 003fd565 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_cores_per_cache │ │ │ │ - 6720: 003d5279 216 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_real_part_check │ │ │ │ - 6721: 006939e4 4 OBJECT GLOBAL DEFAULT 20 flash_sylv_cntl_leaf │ │ │ │ - 6722: 003ae669 58 FUNC GLOBAL DEFAULT 11 d_nint │ │ │ │ - 6723: 003f3c51 320 FUNC GLOBAL DEFAULT 11 FLA_Finalize_constants │ │ │ │ - 6724: 004647f9 2504 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl │ │ │ │ - 6725: 006939b4 4 OBJECT GLOBAL DEFAULT 20 flash_qr2ut_cntl │ │ │ │ - 6726: 00658f7d 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfr │ │ │ │ - 6727: 003d506d 196 FUNC GLOBAL DEFAULT 11 FLA_Obj_equals_check │ │ │ │ - 6728: 005b261d 512 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opc_var1 │ │ │ │ - 6729: 00558ffd 1272 FUNC GLOBAL DEFAULT 11 FLA_Svd_ext │ │ │ │ - 6730: 003da7f1 240 FUNC GLOBAL DEFAULT 11 FLA_Scal_check │ │ │ │ - 6731: 005b31a5 576 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opc_var2 │ │ │ │ - 6732: 002b5365 1196 FUNC GLOBAL DEFAULT 11 stpqrt2_ │ │ │ │ - 6733: 00125529 556 FUNC GLOBAL DEFAULT 11 csysv_ │ │ │ │ - 6734: 0055f97d 40 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opc_var1 │ │ │ │ - 6735: 005930d9 204 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_opd_var1 │ │ │ │ - 6736: 00693964 4 OBJECT GLOBAL DEFAULT 20 flash_chol_cntl_leaf │ │ │ │ - 6737: 003b8ce1 256 FUNC GLOBAL DEFAULT 11 bl1_sinvscalm │ │ │ │ - 6738: 005b3d8d 576 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opc_var4 │ │ │ │ - 6739: 0013e7b1 1896 FUNC GLOBAL DEFAULT 11 ctpttf_ │ │ │ │ - 6740: 005602e9 40 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opc_var2 │ │ │ │ - 6741: 003f9f39 118 FUNC GLOBAL DEFAULT 11 FLA_Merge_2x1 │ │ │ │ - 6742: 00419cf5 80 FUNC GLOBAL DEFAULT 11 FLA_Copyt_n_task │ │ │ │ - 6743: 005b48ed 516 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opc_var5 │ │ │ │ - 6744: 00213e19 1852 FUNC GLOBAL DEFAULT 11 sgbrfs_ │ │ │ │ - 6745: 00426d99 154 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_unb_ext │ │ │ │ - 6746: 003f9e95 162 FUNC GLOBAL DEFAULT 11 FLA_Merge_2x2 │ │ │ │ - 6747: 0007cdad 296 FUNC GLOBAL DEFAULT 11 dgeqrfp_check │ │ │ │ - 6748: 003ed6cd 108 FUNC GLOBAL DEFAULT 11 FLASH_SPDinv_cntl_init │ │ │ │ - 6749: 003fd319 52 FUNC GLOBAL DEFAULT 11 FLASH_Queue_begin │ │ │ │ - 6750: 002251c1 236 FUNC GLOBAL DEFAULT 11 sgesv_ │ │ │ │ - 6751: 00463e31 2504 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru │ │ │ │ - 6752: 0011b541 556 FUNC GLOBAL DEFAULT 11 cptsvx_ │ │ │ │ - 6753: 006939c8 4 OBJECT GLOBAL DEFAULT 20 flash_qrutinc_var1_bsize │ │ │ │ - 6754: 003d5f31 56 FUNC GLOBAL DEFAULT 11 FLA_Submatrix_at_check │ │ │ │ - 6755: 0068f9b0 16 OBJECT GLOBAL DEFAULT 19 f__w_mode │ │ │ │ - 6756: 003b82b1 116 FUNC GLOBAL DEFAULT 11 bl1_sinvscalv │ │ │ │ - 6757: 000f0ec9 666 FUNC GLOBAL DEFAULT 11 clapmr_ │ │ │ │ - 6758: 0007ced5 172 FUNC GLOBAL DEFAULT 11 dgetf2_check │ │ │ │ - 6759: 003e82d9 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_lqut_obj_create │ │ │ │ - 6760: 003fab8d 72 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_real │ │ │ │ - 6761: 006934e8 4 OBJECT GLOBAL DEFAULT 20 flash_axpy_cntl_blas │ │ │ │ - 6762: 003c2db5 4 FUNC GLOBAL DEFAULT 11 bl1_dhemm │ │ │ │ - 6763: 003cfb6d 128 FUNC GLOBAL DEFAULT 11 bl1_csewscalv │ │ │ │ - 6764: 003ad27d 14 FUNC GLOBAL DEFAULT 11 i_dim │ │ │ │ - 6765: 003cf035 286 FUNC GLOBAL DEFAULT 11 bl1_zdewinvscalmt │ │ │ │ - 6766: 003bfff5 46 FUNC GLOBAL DEFAULT 11 bl1_dhemv │ │ │ │ - 6767: 00397c59 1876 FUNC GLOBAL DEFAULT 11 zunmrz_ │ │ │ │ - 6768: 001632a5 404 FUNC GLOBAL DEFAULT 11 dgeql2_ │ │ │ │ - 6769: 0036921d 492 FUNC GLOBAL DEFAULT 11 zsysv_ │ │ │ │ + 6651: 004ba9bd 1592 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var6 │ │ │ │ + 6652: 003fdab9 20 FUNC GLOBAL DEFAULT 11 FLASH_Queue_finalize │ │ │ │ + 6653: 00692180 40 OBJECT GLOBAL DEFAULT 20 f__cnt │ │ │ │ + 6654: 004baff5 1576 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var7 │ │ │ │ + 6655: 00693564 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_mp_ip_bb │ │ │ │ + 6656: 004ba379 1604 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var8 │ │ │ │ + 6657: 003d88ed 108 FUNC GLOBAL DEFAULT 11 FLA_Sort_check │ │ │ │ + 6658: 004ba101 632 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var9 │ │ │ │ + 6659: 004e9f15 1052 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_unb_var1 │ │ │ │ + 6660: 0054d2fd 624 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_internal │ │ │ │ + 6661: 00419ddd 80 FUNC GLOBAL DEFAULT 11 FLA_Copyt_c_task │ │ │ │ + 6662: 003b5a21 406 FUNC GLOBAL DEFAULT 11 bl1_saxpymrt │ │ │ │ + 6663: 004ea331 1068 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_unb_var2 │ │ │ │ + 6664: 0054d2b1 76 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_recover_tau │ │ │ │ + 6665: 004ea75d 1056 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_unb_var3 │ │ │ │ + 6666: 004eaed5 1072 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_unb_var4 │ │ │ │ + 6667: 004eab7d 428 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_unb_var5 │ │ │ │ + 6668: 00594cdd 540 FUNC GLOBAL DEFAULT 11 FLA_Fused_UYx_ZVx_opc_var1 │ │ │ │ + 6669: 004ead29 428 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_unb_var6 │ │ │ │ + 6670: 003ccdf9 16 FUNC GLOBAL DEFAULT 11 bl1_does_trans │ │ │ │ + 6671: 001e036d 644 FUNC GLOBAL DEFAULT 11 dstev_ │ │ │ │ + 6672: 00693598 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_pm_ip │ │ │ │ + 6673: 003b589d 100 FUNC GLOBAL DEFAULT 11 en_fio │ │ │ │ + 6674: 00426a45 152 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_ext │ │ │ │ + 6675: 001d76b5 944 FUNC GLOBAL DEFAULT 11 dsbgvd_ │ │ │ │ + 6676: 005e1d5d 944 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opz_var1 │ │ │ │ + 6677: 005f7e51 352 FUNC GLOBAL DEFAULT 11 FLASH_Sylv │ │ │ │ + 6678: 005e3155 1368 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opz_var2 │ │ │ │ + 6679: 005e583d 1424 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opz_var3 │ │ │ │ + 6680: 00690a44 4 OBJECT GLOBAL DEFAULT 20 f__scale │ │ │ │ + 6681: 003aec89 28 FUNC GLOBAL DEFAULT 11 d_sqrt │ │ │ │ + 6682: 00150595 1136 FUNC GLOBAL DEFAULT 11 cunml2_ │ │ │ │ + 6683: 003c05f5 136 FUNC GLOBAL DEFAULT 11 bl1_dsymv_blas │ │ │ │ + 6684: 003cb805 388 FUNC GLOBAL DEFAULT 11 bl1_daxmyv2 │ │ │ │ + 6685: 002a1e09 756 FUNC GLOBAL DEFAULT 11 ssygv_ │ │ │ │ + 6686: 0022baed 1786 FUNC GLOBAL DEFAULT 11 sgghrd_ │ │ │ │ + 6687: 00631ae9 404 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_lhfc │ │ │ │ + 6688: 0039cc49 1868 FUNC GLOBAL DEFAULT 11 cunmlq_fla │ │ │ │ + 6689: 00657a5d 388 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT │ │ │ │ + 6690: 006939a8 4 OBJECT GLOBAL DEFAULT 20 flash_sylv_bsize │ │ │ │ + 6691: 001e3789 3848 FUNC GLOBAL DEFAULT 11 dsteqr_ │ │ │ │ + 6692: 0041f881 92 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ut_task │ │ │ │ + 6693: 002bcb51 8828 FUNC GLOBAL DEFAULT 11 stgsy2_ │ │ │ │ + 6694: 006934ac 4 OBJECT GLOBAL DEFAULT 20 flash_axpy_bsize │ │ │ │ + 6695: 003cf10d 112 FUNC GLOBAL DEFAULT 11 bl1_sfree_saved_contigmr │ │ │ │ + 6696: 0034e1f1 548 FUNC GLOBAL DEFAULT 11 zpbequ_ │ │ │ │ + 6697: 0008e615 1488 FUNC GLOBAL DEFAULT 11 cgbtrs_ │ │ │ │ + 6698: 00330af1 736 FUNC GLOBAL DEFAULT 11 zlanht_ │ │ │ │ + 6699: 0020baa9 126 FUNC GLOBAL DEFAULT 11 ilaslc_ │ │ │ │ + 6700: 006935ac 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_ip_bb │ │ │ │ + 6701: 006585b9 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfc │ │ │ │ + 6702: 003e87b5 34 FUNC GLOBAL DEFAULT 11 FLA_Cntl_hessut_obj_create │ │ │ │ + 6703: 000e8dd5 3320 FUNC GLOBAL DEFAULT 11 clals0_ │ │ │ │ + 6704: 0059fd6d 492 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opd_var1 │ │ │ │ + 6705: 005a213d 564 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opd_var2 │ │ │ │ + 6706: 005a0ab1 656 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opd_var3 │ │ │ │ + 6707: 0034e549 7152 FUNC GLOBAL DEFAULT 11 zlatbs_ │ │ │ │ + 6708: 005a42ad 504 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opd_var4 │ │ │ │ + 6709: 003e6a19 132 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_check │ │ │ │ + 6710: 005a36b1 424 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opd_var5 │ │ │ │ + 6711: 003e5105 556 FUNC GLOBAL DEFAULT 11 FLA_Svd_check │ │ │ │ + 6712: 003ebce1 288 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_cntl_init │ │ │ │ + 6713: 003eb765 72 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_cntl_init │ │ │ │ + 6714: 00554f99 124 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc │ │ │ │ + 6715: 003ecd21 84 FUNC GLOBAL DEFAULT 11 FLASH_Apply_pivots_cntl_finalize │ │ │ │ + 6716: 004a8539 352 FUNC GLOBAL DEFAULT 11 FLASH_Symm │ │ │ │ + 6717: 003672a1 588 FUNC GLOBAL DEFAULT 11 zsycon_rook_ │ │ │ │ + 6718: 0017facd 1020 FUNC GLOBAL DEFAULT 11 dlacon_ │ │ │ │ + 6719: 003fdbfd 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_cores_per_cache │ │ │ │ + 6720: 003d51e9 216 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_real_part_check │ │ │ │ + 6721: 006939b4 4 OBJECT GLOBAL DEFAULT 20 flash_sylv_cntl_leaf │ │ │ │ + 6722: 003ae6a5 58 FUNC GLOBAL DEFAULT 11 d_nint │ │ │ │ + 6723: 003f3a69 320 FUNC GLOBAL DEFAULT 11 FLA_Finalize_constants │ │ │ │ + 6724: 00463e6d 2504 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl │ │ │ │ + 6725: 00693978 4 OBJECT GLOBAL DEFAULT 20 flash_qr2ut_cntl │ │ │ │ + 6726: 00658705 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfr │ │ │ │ + 6727: 003d50b5 196 FUNC GLOBAL DEFAULT 11 FLA_Obj_equals_check │ │ │ │ + 6728: 005b2655 512 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opc_var1 │ │ │ │ + 6729: 00559a95 1272 FUNC GLOBAL DEFAULT 11 FLA_Svd_ext │ │ │ │ + 6730: 003da969 240 FUNC GLOBAL DEFAULT 11 FLA_Scal_check │ │ │ │ + 6731: 005b3cc9 576 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opc_var2 │ │ │ │ + 6732: 002b5375 1196 FUNC GLOBAL DEFAULT 11 stpqrt2_ │ │ │ │ + 6733: 00125521 556 FUNC GLOBAL DEFAULT 11 csysv_ │ │ │ │ + 6734: 0055f891 40 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opc_var1 │ │ │ │ + 6735: 005940e5 204 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_opd_var1 │ │ │ │ + 6736: 0069394c 4 OBJECT GLOBAL DEFAULT 20 flash_chol_cntl_leaf │ │ │ │ + 6737: 003b8bb1 256 FUNC GLOBAL DEFAULT 11 bl1_sinvscalm │ │ │ │ + 6738: 005b48b1 576 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opc_var4 │ │ │ │ + 6739: 0013e7a9 1896 FUNC GLOBAL DEFAULT 11 ctpttf_ │ │ │ │ + 6740: 00560299 40 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opc_var2 │ │ │ │ + 6741: 003f7531 118 FUNC GLOBAL DEFAULT 11 FLA_Merge_2x1 │ │ │ │ + 6742: 00419d3d 80 FUNC GLOBAL DEFAULT 11 FLA_Copyt_n_task │ │ │ │ + 6743: 005b3135 516 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opc_var5 │ │ │ │ + 6744: 00212d79 1852 FUNC GLOBAL DEFAULT 11 sgbrfs_ │ │ │ │ + 6745: 00426dad 154 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_unb_ext │ │ │ │ + 6746: 003f748d 162 FUNC GLOBAL DEFAULT 11 FLA_Merge_2x2 │ │ │ │ + 6747: 0007cdb1 296 FUNC GLOBAL DEFAULT 11 dgeqrfp_check │ │ │ │ + 6748: 003ed715 108 FUNC GLOBAL DEFAULT 11 FLASH_SPDinv_cntl_init │ │ │ │ + 6749: 003fd9b1 52 FUNC GLOBAL DEFAULT 11 FLASH_Queue_begin │ │ │ │ + 6750: 0022363d 236 FUNC GLOBAL DEFAULT 11 sgesv_ │ │ │ │ + 6751: 00464ad9 2504 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru │ │ │ │ + 6752: 0011b53d 556 FUNC GLOBAL DEFAULT 11 cptsvx_ │ │ │ │ + 6753: 00693998 4 OBJECT GLOBAL DEFAULT 20 flash_qrutinc_var1_bsize │ │ │ │ + 6754: 003d5f79 56 FUNC GLOBAL DEFAULT 11 FLA_Submatrix_at_check │ │ │ │ + 6755: 0068f984 16 OBJECT GLOBAL DEFAULT 19 f__w_mode │ │ │ │ + 6756: 003b88d9 116 FUNC GLOBAL DEFAULT 11 bl1_sinvscalv │ │ │ │ + 6757: 000f0b09 666 FUNC GLOBAL DEFAULT 11 clapmr_ │ │ │ │ + 6758: 0007ced9 172 FUNC GLOBAL DEFAULT 11 dgetf2_check │ │ │ │ + 6759: 003e873d 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_lqut_obj_create │ │ │ │ + 6760: 003fabd5 72 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_real │ │ │ │ + 6761: 006934b8 4 OBJECT GLOBAL DEFAULT 20 flash_axpy_cntl_blas │ │ │ │ + 6762: 003c416d 4 FUNC GLOBAL DEFAULT 11 bl1_dhemm │ │ │ │ + 6763: 003cfa45 128 FUNC GLOBAL DEFAULT 11 bl1_csewscalv │ │ │ │ + 6764: 003ad2cd 14 FUNC GLOBAL DEFAULT 11 i_dim │ │ │ │ + 6765: 003ceecd 286 FUNC GLOBAL DEFAULT 11 bl1_zdewinvscalmt │ │ │ │ + 6766: 003bd18d 46 FUNC GLOBAL DEFAULT 11 bl1_dhemv │ │ │ │ + 6767: 00397901 1876 FUNC GLOBAL DEFAULT 11 zunmrz_ │ │ │ │ + 6768: 001632ad 404 FUNC GLOBAL DEFAULT 11 dgeql2_ │ │ │ │ + 6769: 0036a189 492 FUNC GLOBAL DEFAULT 11 zsysv_ │ │ │ │ 6770: 000fc7cd 536 FUNC GLOBAL DEFAULT 11 clarzt_ │ │ │ │ - 6771: 001ea901 396 FUNC GLOBAL DEFAULT 11 dsytri2_ │ │ │ │ - 6772: 0054c9e1 328 FUNC GLOBAL DEFAULT 11 FLASH_LQ_UT │ │ │ │ - 6773: 002b4a19 676 FUNC GLOBAL DEFAULT 11 stpqrt_ │ │ │ │ - 6774: 003ac24d 14 FUNC GLOBAL DEFAULT 11 dlamc3_ │ │ │ │ - 6775: 003d56a1 168 FUNC GLOBAL DEFAULT 11 FLA_Obj_le_check │ │ │ │ - 6776: 00381525 1124 FUNC GLOBAL DEFAULT 11 ztrexc_ │ │ │ │ - 6777: 003edca5 68 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_flat_conf_to_hier_check │ │ │ │ - 6778: 00404f65 758 FUNC GLOBAL DEFAULT 11 FLA_Set_diagonal_vector │ │ │ │ - 6779: 003ebad1 68 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_cntl_finalize │ │ │ │ - 6780: 003f00c5 104 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_length_tl │ │ │ │ - 6781: 005dbc5d 440 FUNC GLOBAL DEFAULT 11 FLA_Fused_Her2_Ax_l_ops_var1 │ │ │ │ - 6782: 00554009 324 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q_opd_var1 │ │ │ │ - 6783: 004bb82d 1388 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var1 │ │ │ │ - 6784: 003e8139 26 FUNC GLOBAL DEFAULT 11 FLA_Cntl_init │ │ │ │ - 6785: 000ec305 1600 FUNC GLOBAL DEFAULT 11 clanhb_ │ │ │ │ - 6786: 004bbd99 1416 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var2 │ │ │ │ - 6787: 00561281 464 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un │ │ │ │ - 6788: 00613d9d 1328 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var1 │ │ │ │ - 6789: 0028f3ed 528 FUNC GLOBAL DEFAULT 11 spptrf_ │ │ │ │ - 6790: 004bc321 1376 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var3 │ │ │ │ - 6791: 004bc881 1356 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var4 │ │ │ │ - 6792: 006144ed 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var2 │ │ │ │ - 6793: 004bcdcd 1376 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var5 │ │ │ │ - 6794: 00614575 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var3 │ │ │ │ - 6795: 0041cf09 856 FUNC GLOBAL DEFAULT 11 FLA_Syr_external │ │ │ │ - 6796: 00214555 764 FUNC GLOBAL DEFAULT 11 sgbtf2_ │ │ │ │ - 6797: 004bd579 1416 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var6 │ │ │ │ - 6798: 005be299 768 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_recover_tau_submatrix │ │ │ │ - 6799: 006145fd 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var4 │ │ │ │ - 6800: 00614685 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var5 │ │ │ │ - 6801: 004bdb01 1388 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var7 │ │ │ │ - 6802: 004be06d 1356 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var8 │ │ │ │ - 6803: 0061470d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var6 │ │ │ │ + 6771: 001ea921 396 FUNC GLOBAL DEFAULT 11 dsytri2_ │ │ │ │ + 6772: 0054c8a1 328 FUNC GLOBAL DEFAULT 11 FLASH_LQ_UT │ │ │ │ + 6773: 002b4731 676 FUNC GLOBAL DEFAULT 11 stpqrt_ │ │ │ │ + 6774: 003abcad 14 FUNC GLOBAL DEFAULT 11 dlamc3_ │ │ │ │ + 6775: 003d56e9 168 FUNC GLOBAL DEFAULT 11 FLA_Obj_le_check │ │ │ │ + 6776: 00382dd1 1124 FUNC GLOBAL DEFAULT 11 ztrexc_ │ │ │ │ + 6777: 003edced 68 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_flat_conf_to_hier_check │ │ │ │ + 6778: 00404c69 758 FUNC GLOBAL DEFAULT 11 FLA_Set_diagonal_vector │ │ │ │ + 6779: 003eb85d 68 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_cntl_finalize │ │ │ │ + 6780: 003f01ed 104 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_length_tl │ │ │ │ + 6781: 005dbc55 440 FUNC GLOBAL DEFAULT 11 FLA_Fused_Her2_Ax_l_ops_var1 │ │ │ │ + 6782: 00554041 324 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q_opd_var1 │ │ │ │ + 6783: 004bb61d 1388 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var1 │ │ │ │ + 6784: 003e8129 26 FUNC GLOBAL DEFAULT 11 FLA_Cntl_init │ │ │ │ + 6785: 000ed309 1600 FUNC GLOBAL DEFAULT 11 clanhb_ │ │ │ │ + 6786: 004bbdd5 1416 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var2 │ │ │ │ + 6787: 005612bd 464 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un │ │ │ │ + 6788: 00613d51 1328 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var1 │ │ │ │ + 6789: 0028fb49 528 FUNC GLOBAL DEFAULT 11 spptrf_ │ │ │ │ + 6790: 004bc35d 1376 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var3 │ │ │ │ + 6791: 004bc8bd 1356 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var4 │ │ │ │ + 6792: 00614529 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var2 │ │ │ │ + 6793: 004bce09 1376 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var5 │ │ │ │ + 6794: 00614639 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var3 │ │ │ │ + 6795: 0041d8dd 856 FUNC GLOBAL DEFAULT 11 FLA_Syr_external │ │ │ │ + 6796: 002134b5 764 FUNC GLOBAL DEFAULT 11 sgbtf2_ │ │ │ │ + 6797: 004bd8d5 1416 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var6 │ │ │ │ + 6798: 005bdead 768 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_recover_tau_submatrix │ │ │ │ + 6799: 006145b1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var4 │ │ │ │ + 6800: 00614749 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var5 │ │ │ │ + 6801: 004bd369 1388 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var7 │ │ │ │ + 6802: 004bde5d 1356 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var8 │ │ │ │ + 6803: 006146c1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var6 │ │ │ │ 6804: 003e8bfd 24 FUNC GLOBAL DEFAULT 11 FLA_Copy_cntl_finalize │ │ │ │ - 6805: 00500bcd 1060 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_blk_var1 │ │ │ │ - 6806: 00423841 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_task │ │ │ │ - 6807: 000811fd 156 FUNC GLOBAL DEFAULT 11 sgelq2_check │ │ │ │ - 6808: 00561451 464 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu │ │ │ │ - 6809: 005c6755 1276 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofc_var2 │ │ │ │ - 6810: 004bd32d 588 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var9 │ │ │ │ - 6811: 00614795 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var7 │ │ │ │ - 6812: 00500ff1 1144 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_blk_var2 │ │ │ │ - 6813: 004ffad9 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_blk_var3 │ │ │ │ - 6814: 0061481d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var8 │ │ │ │ - 6815: 005c95fd 1792 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofc_var3 │ │ │ │ - 6816: 00500a29 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_blk_var4 │ │ │ │ - 6817: 005cb2a5 1812 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofc_var4 │ │ │ │ - 6818: 006148a5 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var9 │ │ │ │ - 6819: 005764d1 1344 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_extract_diagonals │ │ │ │ - 6820: 0049cb39 1148 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh │ │ │ │ + 6805: 00500c09 1060 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_blk_var1 │ │ │ │ + 6806: 00423b1d 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_task │ │ │ │ + 6807: 00081515 156 FUNC GLOBAL DEFAULT 11 sgelq2_check │ │ │ │ + 6808: 0056148d 464 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu │ │ │ │ + 6809: 005c678d 1276 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofc_var2 │ │ │ │ + 6810: 004be3a9 588 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var9 │ │ │ │ + 6811: 006148e1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var7 │ │ │ │ + 6812: 0050102d 1144 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_blk_var2 │ │ │ │ + 6813: 00500225 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_blk_var3 │ │ │ │ + 6814: 006147d1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var8 │ │ │ │ + 6815: 005c8005 1792 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofc_var3 │ │ │ │ + 6816: 005003c9 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_blk_var4 │ │ │ │ + 6817: 005cca45 1812 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofc_var4 │ │ │ │ + 6818: 00614859 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var9 │ │ │ │ + 6819: 005755ad 1344 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_extract_diagonals │ │ │ │ + 6820: 0049cb75 1148 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh │ │ │ │ 6821: 000854ed 200 FUNC GLOBAL DEFAULT 11 spotrf_check │ │ │ │ - 6822: 0055f6e5 192 FUNC GLOBAL DEFAULT 11 FLA_SPDinv_internal │ │ │ │ - 6823: 00424e1d 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_task │ │ │ │ - 6824: 0020eea9 2880 FUNC GLOBAL DEFAULT 11 sbdsdc_ │ │ │ │ - 6825: 003d4155 360 FUNC GLOBAL DEFAULT 11 FLA_Axpy_buffer_to_object_check │ │ │ │ - 6826: 00634b01 242 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var1 │ │ │ │ - 6827: 006351a9 684 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var2 │ │ │ │ - 6828: 0049cfb5 1148 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln │ │ │ │ - 6829: 00644b65 4332 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var3 │ │ │ │ - 6830: 0027d4f5 1840 FUNC GLOBAL DEFAULT 11 slatrd_ │ │ │ │ - 6831: 003200f1 5344 FUNC GLOBAL DEFAULT 11 zlags2_ │ │ │ │ - 6832: 000ccf79 2752 FUNC GLOBAL DEFAULT 11 chptrs_ │ │ │ │ - 6833: 0063db11 2052 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var6 │ │ │ │ - 6834: 0069387c 4 OBJECT GLOBAL DEFAULT 20 fla_qrut_cntl_leaf │ │ │ │ - 6835: 003c0891 252 FUNC GLOBAL DEFAULT 11 bl1_zsymv_blas │ │ │ │ - 6836: 0009ec89 1500 FUNC GLOBAL DEFAULT 11 cgeqpf_ │ │ │ │ - 6837: 0063b535 1936 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var9 │ │ │ │ - 6838: 001d1ac5 468 FUNC GLOBAL DEFAULT 11 dpoequb_ │ │ │ │ - 6839: 003d096d 134 FUNC GLOBAL DEFAULT 11 bl1_zinverts │ │ │ │ - 6840: 003ede29 72 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_copy_of_flat_check │ │ │ │ - 6841: 0054f679 784 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_internal │ │ │ │ - 6842: 003d0e41 278 FUNC GLOBAL DEFAULT 11 bl1_zinvertv │ │ │ │ - 6843: 00226ed5 2884 FUNC GLOBAL DEFAULT 11 sgesvx_ │ │ │ │ - 6844: 003dc3d1 304 FUNC GLOBAL DEFAULT 11 FLA_Trmv_check │ │ │ │ - 6845: 0069388c 4 OBJECT GLOBAL DEFAULT 20 fla_sylv_bsize │ │ │ │ - 6846: 000f0b1d 344 FUNC GLOBAL DEFAULT 11 clapmt_ │ │ │ │ - 6847: 0008011d 704 FUNC GLOBAL DEFAULT 11 dormtr_check │ │ │ │ - 6848: 00690aac 4 OBJECT GLOBAL DEFAULT 20 f__doed │ │ │ │ - 6849: 005a01cd 700 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opz_var1 │ │ │ │ - 6850: 005a0f35 752 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opz_var2 │ │ │ │ + 6822: 0055ff5d 192 FUNC GLOBAL DEFAULT 11 FLA_SPDinv_internal │ │ │ │ + 6823: 00424e95 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_task │ │ │ │ + 6824: 0020e9e9 2880 FUNC GLOBAL DEFAULT 11 sbdsdc_ │ │ │ │ + 6825: 003d419d 360 FUNC GLOBAL DEFAULT 11 FLA_Axpy_buffer_to_object_check │ │ │ │ + 6826: 00634b39 242 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var1 │ │ │ │ + 6827: 006351e1 684 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var2 │ │ │ │ + 6828: 0049cff1 1148 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln │ │ │ │ + 6829: 00644915 4332 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var3 │ │ │ │ + 6830: 0027cd61 1840 FUNC GLOBAL DEFAULT 11 slatrd_ │ │ │ │ + 6831: 00320705 5344 FUNC GLOBAL DEFAULT 11 zlags2_ │ │ │ │ + 6832: 000cd5ad 2752 FUNC GLOBAL DEFAULT 11 chptrs_ │ │ │ │ + 6833: 0063d161 2052 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var6 │ │ │ │ + 6834: 00693840 4 OBJECT GLOBAL DEFAULT 20 fla_qrut_cntl_leaf │ │ │ │ + 6835: 003c08d9 252 FUNC GLOBAL DEFAULT 11 bl1_zsymv_blas │ │ │ │ + 6836: 0009e589 1500 FUNC GLOBAL DEFAULT 11 cgeqpf_ │ │ │ │ + 6837: 0063ab85 1936 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var9 │ │ │ │ + 6838: 001d1091 468 FUNC GLOBAL DEFAULT 11 dpoequb_ │ │ │ │ + 6839: 003d0c65 134 FUNC GLOBAL DEFAULT 11 bl1_zinverts │ │ │ │ + 6840: 003ede11 72 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_copy_of_flat_check │ │ │ │ + 6841: 0054f6b1 784 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_internal │ │ │ │ + 6842: 003d0e85 278 FUNC GLOBAL DEFAULT 11 bl1_zinvertv │ │ │ │ + 6843: 00226ed9 2884 FUNC GLOBAL DEFAULT 11 sgesvx_ │ │ │ │ + 6844: 003dc281 304 FUNC GLOBAL DEFAULT 11 FLA_Trmv_check │ │ │ │ + 6845: 00693850 4 OBJECT GLOBAL DEFAULT 20 fla_sylv_bsize │ │ │ │ + 6846: 000f09b1 344 FUNC GLOBAL DEFAULT 11 clapmt_ │ │ │ │ + 6847: 00080081 704 FUNC GLOBAL DEFAULT 11 dormtr_check │ │ │ │ + 6848: 00690a7c 4 OBJECT GLOBAL DEFAULT 20 f__doed │ │ │ │ + 6849: 005a0205 700 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opz_var1 │ │ │ │ + 6850: 005a2659 752 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opz_var2 │ │ │ │ 6851: 000684d1 444 FUNC GLOBAL DEFAULT 11 dgeqrf_ │ │ │ │ - 6852: 003d7b01 200 FUNC GLOBAL DEFAULT 11 FLA_Max_elemwise_diff_check │ │ │ │ - 6853: 005a1df1 852 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opz_var3 │ │ │ │ - 6854: 003ad0d1 20 FUNC GLOBAL DEFAULT 11 r_atn2 │ │ │ │ - 6855: 005c6c51 1292 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofz_var2 │ │ │ │ - 6856: 00161491 3836 FUNC GLOBAL DEFAULT 11 dgeevx_ │ │ │ │ - 6857: 005a3329 724 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opz_var4 │ │ │ │ - 6858: 005a4785 648 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opz_var5 │ │ │ │ - 6859: 000d6919 2004 FUNC GLOBAL DEFAULT 11 cla_herpvgrw_ │ │ │ │ - 6860: 005c9cfd 1820 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofz_var3 │ │ │ │ - 6861: 003caabd 180 FUNC GLOBAL DEFAULT 11 bl1_dtrsm_blas │ │ │ │ - 6862: 003d4e55 112 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_ext_check │ │ │ │ - 6863: 005cb9b9 1808 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofz_var4 │ │ │ │ - 6864: 001a87cd 5064 FUNC GLOBAL DEFAULT 11 dlarfb_ │ │ │ │ - 6865: 006938a0 4 OBJECT GLOBAL DEFAULT 20 fla_tridiagut_cntl_plain │ │ │ │ - 6866: 003bb7b5 58 FUNC GLOBAL DEFAULT 11 bl1_cswapv │ │ │ │ - 6867: 001e8761 2312 FUNC GLOBAL DEFAULT 11 dsyequb_ │ │ │ │ - 6868: 00427879 212 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_macro_task │ │ │ │ - 6869: 0036ce89 2488 FUNC GLOBAL DEFAULT 11 zsyrfs_ │ │ │ │ - 6870: 0006afdd 12 FUNC GLOBAL DEFAULT 11 fla_memory_leak_counter_set_ │ │ │ │ - 6871: 006361ad 662 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var1 │ │ │ │ - 6872: 006390e5 662 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var2 │ │ │ │ - 6873: 00693884 4 OBJECT GLOBAL DEFAULT 20 fla_spdinv_size_cutoff │ │ │ │ - 6874: 0063950d 662 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var3 │ │ │ │ - 6875: 003e5d65 416 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_extract_real_diagonals_check │ │ │ │ - 6876: 005932bd 256 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_opz_var1 │ │ │ │ - 6877: 003edc19 72 FUNC GLOBAL DEFAULT 11 FLASH_Obj_blocksizes_check │ │ │ │ - 6878: 00091efd 1360 FUNC GLOBAL DEFAULT 11 cgebrd_ │ │ │ │ - 6879: 00639cfd 662 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var6 │ │ │ │ - 6880: 001228a5 584 FUNC GLOBAL DEFAULT 11 csycon_ │ │ │ │ - 6881: 0035fb91 504 FUNC GLOBAL DEFAULT 11 zrot_ │ │ │ │ - 6882: 003b5f69 406 FUNC GLOBAL DEFAULT 11 bl1_caxpymrt │ │ │ │ - 6883: 0063a8b5 662 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var9 │ │ │ │ - 6884: 003ea145 216 FUNC GLOBAL DEFAULT 11 FLA_Syrk_cntl_init │ │ │ │ - 6885: 003d08c1 18 FUNC GLOBAL DEFAULT 11 bl1_sinverts │ │ │ │ - 6886: 0038fdc1 1256 FUNC GLOBAL DEFAULT 11 zungql_ │ │ │ │ - 6887: 003a7b6d 1808 FUNC GLOBAL DEFAULT 11 zunmqr_fla │ │ │ │ - 6888: 003eb0e5 56 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_cntl_finalize │ │ │ │ - 6889: 003d0ca9 66 FUNC GLOBAL DEFAULT 11 bl1_sinvertv │ │ │ │ - 6890: 000ad10d 3598 FUNC GLOBAL DEFAULT 11 cgtrfs_ │ │ │ │ - 6891: 002aae6d 2116 FUNC GLOBAL DEFAULT 11 stftri_ │ │ │ │ - 6892: 003f799d 20 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_complex_trans │ │ │ │ - 6893: 00424ef5 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_task │ │ │ │ - 6894: 00642111 300 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_l_opd_var1 │ │ │ │ - 6895: 003e4425 188 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_check │ │ │ │ - 6896: 003d8f81 196 FUNC GLOBAL DEFAULT 11 FLA_Asum_check │ │ │ │ - 6897: 0052d9d5 348 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_compute_tol_thresh_opd │ │ │ │ - 6898: 006935c0 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_op_pb │ │ │ │ - 6899: 0023cf11 14464 FUNC GLOBAL DEFAULT 11 sgsvj0_ │ │ │ │ - 6900: 002e8cf1 668 FUNC GLOBAL DEFAULT 11 zggqrf_ │ │ │ │ - 6901: 000769ed 244 FUNC GLOBAL DEFAULT 11 strti2_ │ │ │ │ - 6902: 003ebed1 68 FUNC GLOBAL DEFAULT 11 FLA_Lyap_cntl_finalize │ │ │ │ - 6903: 00097755 456 FUNC GLOBAL DEFAULT 11 cgelq2_ │ │ │ │ - 6904: 002e8f91 4000 FUNC GLOBAL DEFAULT 11 zggevx_ │ │ │ │ - 6905: 0007f275 316 FUNC GLOBAL DEFAULT 11 dorglq_check │ │ │ │ - 6906: 003bc985 270 FUNC GLOBAL DEFAULT 11 bl1_dccopymr │ │ │ │ - 6907: 00355ec9 988 FUNC GLOBAL DEFAULT 11 zpocon_ │ │ │ │ - 6908: 00120aa9 2516 FUNC GLOBAL DEFAULT 11 csptrs_ │ │ │ │ - 6909: 00693820 4 OBJECT GLOBAL DEFAULT 20 fla_lqut_cntl_leaf │ │ │ │ - 6910: 003baedd 266 FUNC GLOBAL DEFAULT 11 bl1_dccopymt │ │ │ │ - 6911: 002c6745 1540 FUNC GLOBAL DEFAULT 11 zcgesv_ │ │ │ │ - 6912: 005397c9 148 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_noopt │ │ │ │ - 6913: 003da919 248 FUNC GLOBAL DEFAULT 11 FLA_Scalc_check │ │ │ │ - 6914: 003f2521 152 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_copy_of_flat_ext │ │ │ │ - 6915: 00086f01 320 FUNC GLOBAL DEFAULT 11 zgeqrfp_check │ │ │ │ - 6916: 003ad01d 24 FUNC GLOBAL DEFAULT 11 r_abs │ │ │ │ - 6917: 00406621 96 FUNC GLOBAL DEFAULT 11 FLA_Transpose │ │ │ │ - 6918: 003e8075 46 FUNC GLOBAL DEFAULT 11 FLA_Cntl_syrk_obj_create │ │ │ │ - 6919: 003bfc01 42 FUNC GLOBAL DEFAULT 11 bl1_dher2 │ │ │ │ - 6920: 00693958 4 OBJECT GLOBAL DEFAULT 20 flash_caqrutinc_cntl │ │ │ │ - 6921: 000d45e5 316 FUNC GLOBAL DEFAULT 11 cla_lin_berr_ │ │ │ │ - 6922: 0052d875 350 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_compute_tol_thresh_ops │ │ │ │ - 6923: 0014e269 888 FUNC GLOBAL DEFAULT 11 cungtr_ │ │ │ │ - 6924: 0041569d 2052 FUNC GLOBAL DEFAULT 11 FLA_Copyt_external │ │ │ │ - 6925: 003c5af1 1040 FUNC GLOBAL DEFAULT 11 bl1_sgemm │ │ │ │ - 6926: 003d33d5 1044 FUNC GLOBAL DEFAULT 11 bl1_crandmr │ │ │ │ - 6927: 003544d1 2572 FUNC GLOBAL DEFAULT 11 zpbrfs_ │ │ │ │ - 6928: 003fad99 84 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_vector │ │ │ │ - 6929: 003f57d1 40 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_side │ │ │ │ - 6930: 00693878 4 OBJECT GLOBAL DEFAULT 20 fla_qrut_piv_cntl_unb │ │ │ │ - 6931: 004c4f09 1152 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_internal │ │ │ │ - 6932: 00439095 224 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lc │ │ │ │ - 6933: 00354edd 500 FUNC GLOBAL DEFAULT 11 zpftrs_ │ │ │ │ - 6934: 0036ece1 3468 FUNC GLOBAL DEFAULT 11 zsytf2_ │ │ │ │ - 6935: 00310231 1608 FUNC GLOBAL DEFAULT 11 zhseqr_ │ │ │ │ - 6936: 005759d5 1290 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_extract_real_diagonals │ │ │ │ - 6937: 003beadd 260 FUNC GLOBAL DEFAULT 11 bl1_sgemv │ │ │ │ - 6938: 003dd7b5 324 FUNC GLOBAL DEFAULT 11 FLA_Symm_internal_check │ │ │ │ - 6939: 003c2ae9 148 FUNC GLOBAL DEFAULT 11 bl1_zherk_blas │ │ │ │ - 6940: 00298959 1856 FUNC GLOBAL DEFAULT 11 ssprfs_ │ │ │ │ - 6941: 00108fd9 1008 FUNC GLOBAL DEFAULT 11 cpbcon_ │ │ │ │ - 6942: 00693a04 4 OBJECT GLOBAL DEFAULT 20 flash_uddateut_cntl │ │ │ │ - 6943: 001d57c1 464 FUNC GLOBAL DEFAULT 11 dpttrf_ │ │ │ │ - 6944: 005542a1 340 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q_opz_var1 │ │ │ │ - 6945: 004251b1 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_task │ │ │ │ - 6946: 006938dc 4 OBJECT GLOBAL DEFAULT 20 flash_apcaq2ut_cntl_mid │ │ │ │ - 6947: 00157f4d 920 FUNC GLOBAL DEFAULT 11 dgebak_ │ │ │ │ - 6948: 006938c0 4 OBJECT GLOBAL DEFAULT 20 fla_ttmm_cntl_leaf │ │ │ │ - 6949: 002363d9 8388 FUNC GLOBAL DEFAULT 11 sgsvj1_ │ │ │ │ - 6950: 00439175 224 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ln │ │ │ │ - 6951: 000cc8b5 1732 FUNC GLOBAL DEFAULT 11 chsein_ │ │ │ │ - 6952: 003c3409 1304 FUNC GLOBAL DEFAULT 11 bl1_zhemm │ │ │ │ - 6953: 0034386d 440 FUNC GLOBAL DEFAULT 11 zlaset_ │ │ │ │ - 6954: 00318911 1692 FUNC GLOBAL DEFAULT 11 zla_porcond_c_ │ │ │ │ - 6955: 000ebd21 1508 FUNC GLOBAL DEFAULT 11 clanhe_ │ │ │ │ - 6956: 0040026d 314 FUNC GLOBAL DEFAULT 11 FLASH_Queue_wait_dequeue_block │ │ │ │ - 6957: 002d5f91 1156 FUNC GLOBAL DEFAULT 11 zgeequ_ │ │ │ │ - 6958: 0007bd1d 160 FUNC GLOBAL DEFAULT 11 dgebd2_check │ │ │ │ - 6959: 003afa2d 1228 FUNC GLOBAL DEFAULT 11 l_write │ │ │ │ - 6960: 0028fd51 556 FUNC GLOBAL DEFAULT 11 spptri_ │ │ │ │ - 6961: 00439255 224 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lt │ │ │ │ - 6962: 0050191d 1776 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_unb_var1 │ │ │ │ - 6963: 000d931d 2004 FUNC GLOBAL DEFAULT 11 cla_syrpvgrw_ │ │ │ │ - 6964: 005021b1 1728 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_unb_var2 │ │ │ │ - 6965: 003d09f9 160 FUNC GLOBAL DEFAULT 11 bl1_sident │ │ │ │ - 6966: 00501469 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_unb_var3 │ │ │ │ - 6967: 0026abf1 768 FUNC GLOBAL DEFAULT 11 slartg_ │ │ │ │ - 6968: 005015f1 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_unb_var4 │ │ │ │ - 6969: 003c02d5 416 FUNC GLOBAL DEFAULT 11 bl1_zhemv │ │ │ │ - 6970: 00269ba9 68 FUNC GLOBAL DEFAULT 11 slarscl2_ │ │ │ │ - 6971: 003ecc29 56 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT_inc_cntl_finalize │ │ │ │ - 6972: 003c06e5 252 FUNC GLOBAL DEFAULT 11 bl1_csymv_blas │ │ │ │ - 6973: 003faed1 196 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_conformal_to │ │ │ │ - 6974: 0028d5d5 452 FUNC GLOBAL DEFAULT 11 spoequ_ │ │ │ │ - 6975: 0024dd75 86 FUNC GLOBAL DEFAULT 11 slag2d_ │ │ │ │ - 6976: 006939dc 4 OBJECT GLOBAL DEFAULT 20 flash_sylv_cntl │ │ │ │ - 6977: 004e1e01 300 FUNC GLOBAL DEFAULT 11 FLASH_Syrk │ │ │ │ - 6978: 001a1725 2928 FUNC GLOBAL DEFAULT 11 dlaqr0_ │ │ │ │ - 6979: 003ee029 200 FUNC GLOBAL DEFAULT 11 FLASH_Hermitianize │ │ │ │ - 6980: 00428d9d 120 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_task │ │ │ │ - 6981: 00334b99 2644 FUNC GLOBAL DEFAULT 11 zlantb_ │ │ │ │ - 6982: 0061edb5 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var10 │ │ │ │ - 6983: 00429279 168 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_task │ │ │ │ - 6984: 003af5b1 40 FUNC GLOBAL DEFAULT 11 e_wsfe │ │ │ │ - 6985: 0061fb75 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var11 │ │ │ │ - 6986: 00620989 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var12 │ │ │ │ - 6987: 00620a11 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var13 │ │ │ │ - 6988: 0025b6c9 2292 FUNC GLOBAL DEFAULT 11 slantp_ │ │ │ │ - 6989: 00361a91 1316 FUNC GLOBAL DEFAULT 11 zspr_ │ │ │ │ - 6990: 00620a99 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var14 │ │ │ │ - 6991: 00620b21 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var15 │ │ │ │ - 6992: 00621929 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var16 │ │ │ │ - 6993: 001f8f39 1704 FUNC GLOBAL DEFAULT 11 dtpmqrt_ │ │ │ │ - 6994: 006219b1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var17 │ │ │ │ - 6995: 00621a39 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var18 │ │ │ │ - 6996: 003d9b9d 456 FUNC GLOBAL DEFAULT 11 FLA_Dot2cs_check │ │ │ │ - 6997: 002e5679 1060 FUNC GLOBAL DEFAULT 11 zggbak_ │ │ │ │ - 6998: 003f39c5 548 FUNC GLOBAL DEFAULT 11 FLA_Init_constants │ │ │ │ - 6999: 003f6175 294 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_conf_to │ │ │ │ - 7000: 00351eb1 680 FUNC GLOBAL DEFAULT 11 zpbtf2_ │ │ │ │ - 7001: 00159099 1856 FUNC GLOBAL DEFAULT 11 dgebal_ │ │ │ │ - 7002: 003e81e9 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_appiv_obj_create │ │ │ │ - 7003: 003f3e59 20 FUNC GLOBAL DEFAULT 11 FLA_Memory_leak_counter_set │ │ │ │ - 7004: 00174f79 18552 FUNC GLOBAL DEFAULT 11 dgejsv_ │ │ │ │ - 7005: 003cb19d 180 FUNC GLOBAL DEFAULT 11 bl1_ztrsm_blas │ │ │ │ - 7006: 000fd051 13956 FUNC GLOBAL DEFAULT 11 clanhf_ │ │ │ │ - 7007: 003c281d 4 FUNC GLOBAL DEFAULT 11 bl1_dherk │ │ │ │ - 7008: 003d5c5d 236 FUNC GLOBAL DEFAULT 11 FLA_Repart_2x1_to_3x1_check │ │ │ │ - 7009: 003cd88d 12 FUNC GLOBAL DEFAULT 11 bl1_is_upper │ │ │ │ - 7010: 0050b589 1084 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_blk_var1 │ │ │ │ - 7011: 004271d1 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_blk_ext │ │ │ │ - 7012: 001ccb6d 1008 FUNC GLOBAL DEFAULT 11 dpbstf_ │ │ │ │ - 7013: 004dec3d 620 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var10 │ │ │ │ - 7014: 0050b9c5 1124 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_blk_var2 │ │ │ │ - 7015: 003b6679 454 FUNC GLOBAL DEFAULT 11 bl1_zaxpymt │ │ │ │ - 7016: 0040ab25 250 FUNC GLOBAL DEFAULT 11 FLA_Norm1_tridiag_opd │ │ │ │ - 7017: 0050a521 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_blk_var3 │ │ │ │ - 7018: 0042592d 52 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_apply_V_external │ │ │ │ - 7019: 00425289 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_task │ │ │ │ - 7020: 0050ad69 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_blk_var4 │ │ │ │ - 7021: 001fe671 536 FUNC GLOBAL DEFAULT 11 dtptrs_ │ │ │ │ - 7022: 003d8911 252 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_check │ │ │ │ - 7023: 00693558 4 OBJECT GLOBAL DEFAULT 20 flash_trsv_bsize │ │ │ │ - 7024: 003af4f5 188 FUNC GLOBAL DEFAULT 11 c_sfe │ │ │ │ - 7025: 003a4779 1788 FUNC GLOBAL DEFAULT 11 cunmqr_fla │ │ │ │ - 7026: 00388421 1328 FUNC GLOBAL DEFAULT 11 zunbdb1_ │ │ │ │ - 7027: 000eff39 1464 FUNC GLOBAL DEFAULT 11 clansp_ │ │ │ │ - 7028: 000b5029 2820 FUNC GLOBAL DEFAULT 11 cheevr_ │ │ │ │ - 7029: 00458729 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_blk_var1 │ │ │ │ - 7030: 004589a5 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_blk_var2 │ │ │ │ - 7031: 001a0c39 1760 FUNC GLOBAL DEFAULT 11 dlaqps_ │ │ │ │ - 7032: 00693790 4 OBJECT GLOBAL DEFAULT 20 fla_apcaq2ut_cntl_leaf │ │ │ │ - 7033: 001a0a19 544 FUNC GLOBAL DEFAULT 11 dlaqr1_ │ │ │ │ - 7034: 003b8239 38 FUNC GLOBAL DEFAULT 11 bl1_dnrm2 │ │ │ │ - 7035: 006939cc 4 OBJECT GLOBAL DEFAULT 20 flash_qrutinc_cntl │ │ │ │ - 7036: 00427f29 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbc_task │ │ │ │ - 7037: 00458c21 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_blk_var3 │ │ │ │ - 7038: 00550c35 620 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_solve │ │ │ │ - 7039: 003f3fa9 28 FUNC GLOBAL DEFAULT 11 FLA_Error_string_for_code │ │ │ │ - 7040: 00458ec5 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_blk_var4 │ │ │ │ - 7041: 000f0c75 596 FUNC GLOBAL DEFAULT 11 claqgb_ │ │ │ │ - 7042: 00459165 756 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_blk_var5 │ │ │ │ - 7043: 00459459 752 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_blk_var6 │ │ │ │ - 7044: 0040a9f1 306 FUNC GLOBAL DEFAULT 11 FLA_Norm1_tridiag_ops │ │ │ │ - 7045: 003d5421 56 FUNC GLOBAL DEFAULT 11 FLA_Obj_free_without_buffer_check │ │ │ │ - 7046: 003af06d 152 FUNC GLOBAL DEFAULT 11 f__canseek │ │ │ │ - 7047: 003e85ad 58 FUNC GLOBAL DEFAULT 11 FLA_Cntl_apq2ut_obj_create │ │ │ │ - 7048: 003a9799 904 FUNC GLOBAL DEFAULT 11 dorgtr_fla │ │ │ │ - 7049: 003d5131 112 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_complex_scalar_check │ │ │ │ - 7050: 00693940 4 OBJECT GLOBAL DEFAULT 20 flash_appiv_cntl_bp │ │ │ │ + 6852: 003d7a5d 200 FUNC GLOBAL DEFAULT 11 FLA_Max_elemwise_diff_check │ │ │ │ + 6853: 005a108d 852 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opz_var3 │ │ │ │ + 6854: 003ad13d 20 FUNC GLOBAL DEFAULT 11 r_atn2 │ │ │ │ + 6855: 005c6c89 1292 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofz_var2 │ │ │ │ + 6856: 00161499 3836 FUNC GLOBAL DEFAULT 11 dgeevx_ │ │ │ │ + 6857: 005a4771 724 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opz_var4 │ │ │ │ + 6858: 005a3ad1 648 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opz_var5 │ │ │ │ + 6859: 000d65e1 2004 FUNC GLOBAL DEFAULT 11 cla_herpvgrw_ │ │ │ │ + 6860: 005c8705 1820 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofz_var3 │ │ │ │ + 6861: 003cad25 180 FUNC GLOBAL DEFAULT 11 bl1_dtrsm_blas │ │ │ │ + 6862: 003d4e9d 112 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_ext_check │ │ │ │ + 6863: 005cd159 1808 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofz_var4 │ │ │ │ + 6864: 001a8645 5064 FUNC GLOBAL DEFAULT 11 dlarfb_ │ │ │ │ + 6865: 00693864 4 OBJECT GLOBAL DEFAULT 20 fla_tridiagut_cntl_plain │ │ │ │ + 6866: 003beed5 58 FUNC GLOBAL DEFAULT 11 bl1_cswapv │ │ │ │ + 6867: 001e6759 2312 FUNC GLOBAL DEFAULT 11 dsyequb_ │ │ │ │ + 6868: 00427849 212 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_macro_task │ │ │ │ + 6869: 0036cb79 2488 FUNC GLOBAL DEFAULT 11 zsyrfs_ │ │ │ │ + 6870: 0006a45d 12 FUNC GLOBAL DEFAULT 11 fla_memory_leak_counter_set_ │ │ │ │ + 6871: 006378e1 662 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var1 │ │ │ │ + 6872: 0063990d 662 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var2 │ │ │ │ + 6873: 00693848 4 OBJECT GLOBAL DEFAULT 20 fla_spdinv_size_cutoff │ │ │ │ + 6874: 006394e5 662 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var3 │ │ │ │ + 6875: 003e5dad 416 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_extract_real_diagonals_check │ │ │ │ + 6876: 005942c9 256 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_opz_var1 │ │ │ │ + 6877: 003edc61 72 FUNC GLOBAL DEFAULT 11 FLASH_Obj_blocksizes_check │ │ │ │ + 6878: 00091ef9 1360 FUNC GLOBAL DEFAULT 11 cgebrd_ │ │ │ │ + 6879: 0063a0fd 662 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var6 │ │ │ │ + 6880: 00121cc5 584 FUNC GLOBAL DEFAULT 11 csycon_ │ │ │ │ + 6881: 0035fbd1 504 FUNC GLOBAL DEFAULT 11 zrot_ │ │ │ │ + 6882: 003b5d51 406 FUNC GLOBAL DEFAULT 11 bl1_caxpymrt │ │ │ │ + 6883: 0063a525 662 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var9 │ │ │ │ + 6884: 003ea18d 216 FUNC GLOBAL DEFAULT 11 FLA_Syrk_cntl_init │ │ │ │ + 6885: 003d0bb9 18 FUNC GLOBAL DEFAULT 11 bl1_sinverts │ │ │ │ + 6886: 00391269 1256 FUNC GLOBAL DEFAULT 11 zungql_ │ │ │ │ + 6887: 003a7bad 1808 FUNC GLOBAL DEFAULT 11 zunmqr_fla │ │ │ │ + 6888: 003eb009 56 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_cntl_finalize │ │ │ │ + 6889: 003d0ced 66 FUNC GLOBAL DEFAULT 11 bl1_sinvertv │ │ │ │ + 6890: 000b14c5 3598 FUNC GLOBAL DEFAULT 11 cgtrfs_ │ │ │ │ + 6891: 002aae7d 2116 FUNC GLOBAL DEFAULT 11 stftri_ │ │ │ │ + 6892: 003f8785 20 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_complex_trans │ │ │ │ + 6893: 00424f6d 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_task │ │ │ │ + 6894: 006405a9 300 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_l_opd_var1 │ │ │ │ + 6895: 003e446d 188 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_check │ │ │ │ + 6896: 003d8fc9 196 FUNC GLOBAL DEFAULT 11 FLA_Asum_check │ │ │ │ + 6897: 0052ddd1 348 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_compute_tol_thresh_opd │ │ │ │ + 6898: 00693590 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_op_pb │ │ │ │ + 6899: 0023c9e1 14464 FUNC GLOBAL DEFAULT 11 sgsvj0_ │ │ │ │ + 6900: 002ea959 668 FUNC GLOBAL DEFAULT 11 zggqrf_ │ │ │ │ + 6901: 00076eb5 244 FUNC GLOBAL DEFAULT 11 strti2_ │ │ │ │ + 6902: 003ebf19 68 FUNC GLOBAL DEFAULT 11 FLA_Lyap_cntl_finalize │ │ │ │ + 6903: 00097fbd 456 FUNC GLOBAL DEFAULT 11 cgelq2_ │ │ │ │ + 6904: 002e8d11 4000 FUNC GLOBAL DEFAULT 11 zggevx_ │ │ │ │ + 6905: 0007f279 316 FUNC GLOBAL DEFAULT 11 dorglq_check │ │ │ │ + 6906: 003bc455 270 FUNC GLOBAL DEFAULT 11 bl1_dccopymr │ │ │ │ + 6907: 00355f0d 988 FUNC GLOBAL DEFAULT 11 zpocon_ │ │ │ │ + 6908: 00120aa5 2516 FUNC GLOBAL DEFAULT 11 csptrs_ │ │ │ │ + 6909: 006937d0 4 OBJECT GLOBAL DEFAULT 20 fla_lqut_cntl_leaf │ │ │ │ + 6910: 003ba7a5 266 FUNC GLOBAL DEFAULT 11 bl1_dccopymt │ │ │ │ + 6911: 002c6609 1540 FUNC GLOBAL DEFAULT 11 zcgesv_ │ │ │ │ + 6912: 0053a515 148 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_noopt │ │ │ │ + 6913: 003da871 248 FUNC GLOBAL DEFAULT 11 FLA_Scalc_check │ │ │ │ + 6914: 003f2569 152 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_copy_of_flat_ext │ │ │ │ + 6915: 00086efd 320 FUNC GLOBAL DEFAULT 11 zgeqrfp_check │ │ │ │ + 6916: 003ad085 24 FUNC GLOBAL DEFAULT 11 r_abs │ │ │ │ + 6917: 00406441 96 FUNC GLOBAL DEFAULT 11 FLA_Transpose │ │ │ │ + 6918: 003e8065 46 FUNC GLOBAL DEFAULT 11 FLA_Cntl_syrk_obj_create │ │ │ │ + 6919: 003c00f9 42 FUNC GLOBAL DEFAULT 11 bl1_dher2 │ │ │ │ + 6920: 0069391c 4 OBJECT GLOBAL DEFAULT 20 flash_caqrutinc_cntl │ │ │ │ + 6921: 000d4675 316 FUNC GLOBAL DEFAULT 11 cla_lin_berr_ │ │ │ │ + 6922: 0052dc71 350 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_compute_tol_thresh_ops │ │ │ │ + 6923: 0014d169 888 FUNC GLOBAL DEFAULT 11 cungtr_ │ │ │ │ + 6924: 00415c2d 2052 FUNC GLOBAL DEFAULT 11 FLA_Copyt_external │ │ │ │ + 6925: 003c5b39 1040 FUNC GLOBAL DEFAULT 11 bl1_sgemm │ │ │ │ + 6926: 003d3005 1044 FUNC GLOBAL DEFAULT 11 bl1_crandmr │ │ │ │ + 6927: 00352111 2572 FUNC GLOBAL DEFAULT 11 zpbrfs_ │ │ │ │ + 6928: 003fade1 84 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_vector │ │ │ │ + 6929: 003f5815 40 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_side │ │ │ │ + 6930: 0069383c 4 OBJECT GLOBAL DEFAULT 20 fla_qrut_piv_cntl_unb │ │ │ │ + 6931: 004c4f45 1152 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_internal │ │ │ │ + 6932: 0043945d 224 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lc │ │ │ │ + 6933: 00355665 500 FUNC GLOBAL DEFAULT 11 zpftrs_ │ │ │ │ + 6934: 0036f541 3468 FUNC GLOBAL DEFAULT 11 zsytf2_ │ │ │ │ + 6935: 0030e099 1608 FUNC GLOBAL DEFAULT 11 zhseqr_ │ │ │ │ + 6936: 00576111 1290 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_extract_real_diagonals │ │ │ │ + 6937: 003bf85d 260 FUNC GLOBAL DEFAULT 11 bl1_sgemv │ │ │ │ + 6938: 003dda21 324 FUNC GLOBAL DEFAULT 11 FLA_Symm_internal_check │ │ │ │ + 6939: 003c2b31 148 FUNC GLOBAL DEFAULT 11 bl1_zherk_blas │ │ │ │ + 6940: 00298961 1856 FUNC GLOBAL DEFAULT 11 ssprfs_ │ │ │ │ + 6941: 0010e011 1008 FUNC GLOBAL DEFAULT 11 cpbcon_ │ │ │ │ + 6942: 006939dc 4 OBJECT GLOBAL DEFAULT 20 flash_uddateut_cntl │ │ │ │ + 6943: 001d5179 464 FUNC GLOBAL DEFAULT 11 dpttrf_ │ │ │ │ + 6944: 005542d9 340 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q_opz_var1 │ │ │ │ + 6945: 004257d5 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_task │ │ │ │ + 6946: 006938c0 4 OBJECT GLOBAL DEFAULT 20 flash_apcaq2ut_cntl_mid │ │ │ │ + 6947: 0015827d 920 FUNC GLOBAL DEFAULT 11 dgebak_ │ │ │ │ + 6948: 0069389c 4 OBJECT GLOBAL DEFAULT 20 fla_ttmm_cntl_leaf │ │ │ │ + 6949: 00231ad1 8388 FUNC GLOBAL DEFAULT 11 sgsvj1_ │ │ │ │ + 6950: 004390dd 224 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ln │ │ │ │ + 6951: 000ccee9 1732 FUNC GLOBAL DEFAULT 11 chsein_ │ │ │ │ + 6952: 003c47c1 1304 FUNC GLOBAL DEFAULT 11 bl1_zhemm │ │ │ │ + 6953: 003438ad 440 FUNC GLOBAL DEFAULT 11 zlaset_ │ │ │ │ + 6954: 00318339 1692 FUNC GLOBAL DEFAULT 11 zla_porcond_c_ │ │ │ │ + 6955: 000edf01 1508 FUNC GLOBAL DEFAULT 11 clanhe_ │ │ │ │ + 6956: 004000e9 314 FUNC GLOBAL DEFAULT 11 FLASH_Queue_wait_dequeue_block │ │ │ │ + 6957: 002d6a49 1156 FUNC GLOBAL DEFAULT 11 zgeequ_ │ │ │ │ + 6958: 0007bd21 160 FUNC GLOBAL DEFAULT 11 dgebd2_check │ │ │ │ + 6959: 003afa0d 1228 FUNC GLOBAL DEFAULT 11 l_write │ │ │ │ + 6960: 00290225 556 FUNC GLOBAL DEFAULT 11 spptri_ │ │ │ │ + 6961: 004391bd 224 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lt │ │ │ │ + 6962: 00501e91 1776 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_unb_var1 │ │ │ │ + 6963: 000d8dbd 2004 FUNC GLOBAL DEFAULT 11 cla_syrpvgrw_ │ │ │ │ + 6964: 005017d1 1728 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_unb_var2 │ │ │ │ + 6965: 003d0909 160 FUNC GLOBAL DEFAULT 11 bl1_sident │ │ │ │ + 6966: 00502581 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_unb_var3 │ │ │ │ + 6967: 0026abf9 768 FUNC GLOBAL DEFAULT 11 slartg_ │ │ │ │ + 6968: 005014a5 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_unb_var4 │ │ │ │ + 6969: 003bd46d 416 FUNC GLOBAL DEFAULT 11 bl1_zhemv │ │ │ │ + 6970: 0026abb5 68 FUNC GLOBAL DEFAULT 11 slarscl2_ │ │ │ │ + 6971: 003ecc71 56 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT_inc_cntl_finalize │ │ │ │ + 6972: 003c072d 252 FUNC GLOBAL DEFAULT 11 bl1_csymv_blas │ │ │ │ + 6973: 003faf19 196 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_conformal_to │ │ │ │ + 6974: 0028dc79 452 FUNC GLOBAL DEFAULT 11 spoequ_ │ │ │ │ + 6975: 0024d4e5 86 FUNC GLOBAL DEFAULT 11 slag2d_ │ │ │ │ + 6976: 006939ac 4 OBJECT GLOBAL DEFAULT 20 flash_sylv_cntl │ │ │ │ + 6977: 004e2c11 300 FUNC GLOBAL DEFAULT 11 FLASH_Syrk │ │ │ │ + 6978: 001a15fd 2928 FUNC GLOBAL DEFAULT 11 dlaqr0_ │ │ │ │ + 6979: 003ee071 200 FUNC GLOBAL DEFAULT 11 FLASH_Hermitianize │ │ │ │ + 6980: 00428b15 120 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_task │ │ │ │ + 6981: 00335ad9 2644 FUNC GLOBAL DEFAULT 11 zlantb_ │ │ │ │ + 6982: 0061edf1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var10 │ │ │ │ + 6983: 00429349 168 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_task │ │ │ │ + 6984: 003af905 40 FUNC GLOBAL DEFAULT 11 e_wsfe │ │ │ │ + 6985: 00620a4d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var11 │ │ │ │ + 6986: 0061fbb1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var12 │ │ │ │ + 6987: 00620ad5 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var13 │ │ │ │ + 6988: 0025b6d9 2292 FUNC GLOBAL DEFAULT 11 slantp_ │ │ │ │ + 6989: 00361891 1316 FUNC GLOBAL DEFAULT 11 zspr_ │ │ │ │ + 6990: 0061fc39 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var14 │ │ │ │ + 6991: 00620b5d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var15 │ │ │ │ + 6992: 00621965 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var16 │ │ │ │ + 6993: 001f8cad 1704 FUNC GLOBAL DEFAULT 11 dtpmqrt_ │ │ │ │ + 6994: 006219ed 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var17 │ │ │ │ + 6995: 00621b85 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var18 │ │ │ │ + 6996: 003d9b41 456 FUNC GLOBAL DEFAULT 11 FLA_Dot2cs_check │ │ │ │ + 6997: 002e519d 1060 FUNC GLOBAL DEFAULT 11 zggbak_ │ │ │ │ + 6998: 003f37dd 548 FUNC GLOBAL DEFAULT 11 FLA_Init_constants │ │ │ │ + 6999: 003f61bd 294 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_conf_to │ │ │ │ + 7000: 003533d1 680 FUNC GLOBAL DEFAULT 11 zpbtf2_ │ │ │ │ + 7001: 0015a9c1 1856 FUNC GLOBAL DEFAULT 11 dgebal_ │ │ │ │ + 7002: 003e864d 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_appiv_obj_create │ │ │ │ + 7003: 003f3c71 20 FUNC GLOBAL DEFAULT 11 FLA_Memory_leak_counter_set │ │ │ │ + 7004: 00176dd1 18552 FUNC GLOBAL DEFAULT 11 dgejsv_ │ │ │ │ + 7005: 003cb405 180 FUNC GLOBAL DEFAULT 11 bl1_ztrsm_blas │ │ │ │ + 7006: 000fca39 13956 FUNC GLOBAL DEFAULT 11 clanhf_ │ │ │ │ + 7007: 003c2865 4 FUNC GLOBAL DEFAULT 11 bl1_dherk │ │ │ │ + 7008: 003d5ca5 236 FUNC GLOBAL DEFAULT 11 FLA_Repart_2x1_to_3x1_check │ │ │ │ + 7009: 003cde55 12 FUNC GLOBAL DEFAULT 11 bl1_is_upper │ │ │ │ + 7010: 0050ba29 1084 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_blk_var1 │ │ │ │ + 7011: 0042729d 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_blk_ext │ │ │ │ + 7012: 001ce2b9 1008 FUNC GLOBAL DEFAULT 11 dpbstf_ │ │ │ │ + 7013: 004dec79 620 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var10 │ │ │ │ + 7014: 0050b421 1124 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_blk_var2 │ │ │ │ + 7015: 003b6461 454 FUNC GLOBAL DEFAULT 11 bl1_zaxpymt │ │ │ │ + 7016: 0040929d 250 FUNC GLOBAL DEFAULT 11 FLA_Norm1_tridiag_opd │ │ │ │ + 7017: 0050b27d 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_blk_var3 │ │ │ │ + 7018: 004252b1 52 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_apply_V_external │ │ │ │ + 7019: 004258ad 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_task │ │ │ │ + 7020: 0050b885 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_blk_var4 │ │ │ │ + 7021: 001ffe61 536 FUNC GLOBAL DEFAULT 11 dtptrs_ │ │ │ │ + 7022: 003d8959 252 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_check │ │ │ │ + 7023: 00693528 4 OBJECT GLOBAL DEFAULT 20 flash_trsv_bsize │ │ │ │ + 7024: 003af849 188 FUNC GLOBAL DEFAULT 11 c_sfe │ │ │ │ + 7025: 003a47b5 1788 FUNC GLOBAL DEFAULT 11 cunmqr_fla │ │ │ │ + 7026: 00388469 1328 FUNC GLOBAL DEFAULT 11 zunbdb1_ │ │ │ │ + 7027: 000eef09 1464 FUNC GLOBAL DEFAULT 11 clansp_ │ │ │ │ + 7028: 000b4c45 2820 FUNC GLOBAL DEFAULT 11 cheevr_ │ │ │ │ + 7029: 00459515 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_blk_var1 │ │ │ │ + 7030: 00458cb5 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_blk_var2 │ │ │ │ + 7031: 001a0c51 1760 FUNC GLOBAL DEFAULT 11 dlaqps_ │ │ │ │ + 7032: 0069374c 4 OBJECT GLOBAL DEFAULT 20 fla_apcaq2ut_cntl_leaf │ │ │ │ + 7033: 001a07d9 544 FUNC GLOBAL DEFAULT 11 dlaqr1_ │ │ │ │ + 7034: 003b91e9 38 FUNC GLOBAL DEFAULT 11 bl1_dnrm2 │ │ │ │ + 7035: 0069399c 4 OBJECT GLOBAL DEFAULT 20 flash_qrutinc_cntl │ │ │ │ + 7036: 004282f5 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbc_task │ │ │ │ + 7037: 00458771 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_blk_var3 │ │ │ │ + 7038: 00550b41 620 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_solve │ │ │ │ + 7039: 003f3fed 28 FUNC GLOBAL DEFAULT 11 FLA_Error_string_for_code │ │ │ │ + 7040: 00458a15 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_blk_var4 │ │ │ │ + 7041: 000f2c69 596 FUNC GLOBAL DEFAULT 11 claqgb_ │ │ │ │ + 7042: 00458f31 756 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_blk_var5 │ │ │ │ + 7043: 00459225 752 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_blk_var6 │ │ │ │ + 7044: 00409169 306 FUNC GLOBAL DEFAULT 11 FLA_Norm1_tridiag_ops │ │ │ │ + 7045: 003d5441 56 FUNC GLOBAL DEFAULT 11 FLA_Obj_free_without_buffer_check │ │ │ │ + 7046: 003af0ad 152 FUNC GLOBAL DEFAULT 11 f__canseek │ │ │ │ + 7047: 003e8a11 58 FUNC GLOBAL DEFAULT 11 FLA_Cntl_apq2ut_obj_create │ │ │ │ + 7048: 003a97d9 904 FUNC GLOBAL DEFAULT 11 dorgtr_fla │ │ │ │ + 7049: 003d5179 112 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_complex_scalar_check │ │ │ │ + 7050: 00693910 4 OBJECT GLOBAL DEFAULT 20 flash_appiv_cntl_bp │ │ │ │ 7051: 000a213d 1324 FUNC GLOBAL DEFAULT 11 cgerqf_ │ │ │ │ - 7052: 003c4a41 148 FUNC GLOBAL DEFAULT 11 bl1_zsyrk_blas │ │ │ │ - 7053: 002ebd61 5680 FUNC GLOBAL DEFAULT 11 zggbal_ │ │ │ │ - 7054: 0057f241 1080 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofs_var2 │ │ │ │ - 7055: 00582c95 1856 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofs_var3 │ │ │ │ - 7056: 00585a99 2292 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofs_var4 │ │ │ │ - 7057: 003ce3cd 202 FUNC GLOBAL DEFAULT 11 bl1_csapdiagmv │ │ │ │ - 7058: 005a9891 676 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opc_var1 │ │ │ │ - 7059: 002a5365 496 FUNC GLOBAL DEFAULT 11 ssysv_rook_ │ │ │ │ - 7060: 000834b1 3442 FUNC GLOBAL DEFAULT 11 sgesvd_check │ │ │ │ - 7061: 0014d9e5 1132 FUNC GLOBAL DEFAULT 11 cunm2l_ │ │ │ │ - 7062: 005aa5ad 744 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opc_var2 │ │ │ │ - 7063: 00605fe1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var10 │ │ │ │ - 7064: 0050d20d 1608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_internal │ │ │ │ - 7065: 005ab405 848 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opc_var3 │ │ │ │ - 7066: 00606069 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var11 │ │ │ │ - 7067: 005adda5 716 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opc_var4 │ │ │ │ - 7068: 005ad155 636 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opc_var5 │ │ │ │ - 7069: 006060f1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var12 │ │ │ │ - 7070: 003e80a5 50 FUNC GLOBAL DEFAULT 11 FLA_Cntl_syr2k_obj_create │ │ │ │ - 7071: 000f35e9 908 FUNC GLOBAL DEFAULT 11 claqp2_ │ │ │ │ - 7072: 00606179 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var13 │ │ │ │ - 7073: 00606201 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var14 │ │ │ │ - 7074: 00606f69 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var15 │ │ │ │ - 7075: 003f5b69 48 FUNC GLOBAL DEFAULT 11 FLA_Param_map_netlib_to_flame_inv │ │ │ │ - 7076: 00606ff1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var16 │ │ │ │ - 7077: 00607079 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var17 │ │ │ │ - 7078: 0038577d 488 FUNC GLOBAL DEFAULT 11 ztrtrs_ │ │ │ │ - 7079: 00607101 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var18 │ │ │ │ - 7080: 00409a85 1188 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT │ │ │ │ - 7081: 0031ddd9 1068 FUNC GLOBAL DEFAULT 11 zlaesy_ │ │ │ │ - 7082: 003ae4d9 12 FUNC GLOBAL DEFAULT 11 r_log │ │ │ │ - 7083: 000d5961 1528 FUNC GLOBAL DEFAULT 11 cla_porcond_x_ │ │ │ │ - 7084: 00399fa1 3732 FUNC GLOBAL DEFAULT 11 dorcsd_ │ │ │ │ - 7085: 003c2821 148 FUNC GLOBAL DEFAULT 11 bl1_cherk_blas │ │ │ │ - 7086: 00593aa9 492 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Axpy_Ax_opd_var1 │ │ │ │ - 7087: 00388951 1552 FUNC GLOBAL DEFAULT 11 zunbdb2_ │ │ │ │ - 7088: 003cd931 8 FUNC GLOBAL DEFAULT 11 bl1_zero_dim1 │ │ │ │ - 7089: 001a2ec9 3672 FUNC GLOBAL DEFAULT 11 dlaqr2_ │ │ │ │ - 7090: 003cd939 14 FUNC GLOBAL DEFAULT 11 bl1_zero_dim2 │ │ │ │ - 7091: 000d3fd9 1548 FUNC GLOBAL DEFAULT 11 cla_hercond_x_ │ │ │ │ - 7092: 003cd949 24 FUNC GLOBAL DEFAULT 11 bl1_zero_dim3 │ │ │ │ - 7093: 0029611d 1284 FUNC GLOBAL DEFAULT 11 sspgst_ │ │ │ │ - 7094: 0036a8c5 2356 FUNC GLOBAL DEFAULT 11 zsyconv_ │ │ │ │ - 7095: 00427035 80 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_blk_ext │ │ │ │ - 7096: 006938d8 4 OBJECT GLOBAL DEFAULT 20 flash_apcaq2ut_cntl │ │ │ │ - 7097: 00426385 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_unb_ext │ │ │ │ - 7098: 00089b99 184 FUNC GLOBAL DEFAULT 11 zungl2_check │ │ │ │ - 7099: 001bfdd9 2000 FUNC GLOBAL DEFAULT 11 dlatdf_ │ │ │ │ - 7100: 004fd36d 1032 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_blk_var1 │ │ │ │ - 7101: 0025cafd 2472 FUNC GLOBAL DEFAULT 11 slantr_ │ │ │ │ - 7102: 004fd775 1120 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_blk_var2 │ │ │ │ - 7103: 00620d81 472 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opd_var1 │ │ │ │ - 7104: 004fcff9 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_blk_var3 │ │ │ │ - 7105: 004fd1b1 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_blk_var4 │ │ │ │ - 7106: 004337bd 172 FUNC GLOBAL DEFAULT 11 FLASH_Scal │ │ │ │ - 7107: 003f68a5 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_trans │ │ │ │ - 7108: 003e81a5 66 FUNC GLOBAL DEFAULT 11 FLA_Cntl_lu_obj_create │ │ │ │ - 7109: 003e8c65 48 FUNC GLOBAL DEFAULT 11 FLA_Copyt_cntl_init │ │ │ │ - 7110: 005f17c9 656 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opc_var1 │ │ │ │ - 7111: 005f4b15 800 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opc_var2 │ │ │ │ - 7112: 001ca981 916 FUNC GLOBAL DEFAULT 11 dormr2_ │ │ │ │ - 7113: 005f3b75 756 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opc_var3 │ │ │ │ - 7114: 00693874 4 OBJECT GLOBAL DEFAULT 20 fla_qrut_piv_cntl_leaf │ │ │ │ - 7115: 005f2dd5 540 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opc_var4 │ │ │ │ - 7116: 00370c9d 856 FUNC GLOBAL DEFAULT 11 ztbcon_ │ │ │ │ - 7117: 003cd829 12 FUNC GLOBAL DEFAULT 11 bl1_does_conj │ │ │ │ - 7118: 00216529 2660 FUNC GLOBAL DEFAULT 11 sgbsvx_ │ │ │ │ - 7119: 004266e9 56 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_blk_external │ │ │ │ - 7120: 005dac55 228 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_realify │ │ │ │ - 7121: 005954f9 2248 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Axpy_Ax_opt_var1 │ │ │ │ - 7122: 001a4de1 540 FUNC GLOBAL DEFAULT 11 dlarfg_ │ │ │ │ - 7123: 002bbe6d 796 FUNC GLOBAL DEFAULT 11 strcon_ │ │ │ │ - 7124: 003bfe79 332 FUNC GLOBAL DEFAULT 11 bl1_zher2 │ │ │ │ - 7125: 003ce565 202 FUNC GLOBAL DEFAULT 11 bl1_zdapdiagmv │ │ │ │ - 7126: 003bf405 268 FUNC GLOBAL DEFAULT 11 bl1_cher │ │ │ │ - 7127: 0007f815 360 FUNC GLOBAL DEFAULT 11 dorml2_check │ │ │ │ - 7128: 003bc875 270 FUNC GLOBAL DEFAULT 11 bl1_ddcopymr │ │ │ │ - 7129: 00693bbc 28 OBJECT GLOBAL DEFAULT 20 FLA_ONE │ │ │ │ - 7130: 003badd1 266 FUNC GLOBAL DEFAULT 11 bl1_ddcopymt │ │ │ │ - 7131: 003e7ea9 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_copyr_obj_create │ │ │ │ - 7132: 00389a31 1528 FUNC GLOBAL DEFAULT 11 zunbdb3_ │ │ │ │ - 7133: 002a2871 1876 FUNC GLOBAL DEFAULT 11 ssyconv_ │ │ │ │ - 7134: 001a3d21 3840 FUNC GLOBAL DEFAULT 11 dlaqr3_ │ │ │ │ - 7135: 003ec439 68 FUNC GLOBAL DEFAULT 11 FLA_Trinv_cntl_finalize │ │ │ │ - 7136: 003d779d 212 FUNC GLOBAL DEFAULT 11 FLA_Inv_scal_elemwise_check │ │ │ │ - 7137: 00553ab5 154 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opd_var1 │ │ │ │ - 7138: 003f9919 918 FUNC GLOBAL DEFAULT 11 FLA_Cont_with_3x3_to_2x2 │ │ │ │ - 7139: 0055548d 320 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opd_var2 │ │ │ │ - 7140: 00632709 252 FUNC GLOBAL DEFAULT 11 FLASH_Apply_CAQ_UT_inc_create_workspace │ │ │ │ - 7141: 004274e5 60 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_unb_ext │ │ │ │ - 7142: 00090051 5788 FUNC GLOBAL DEFAULT 11 cgbbrd_ │ │ │ │ - 7143: 003d30e5 752 FUNC GLOBAL DEFAULT 11 bl1_drandmr │ │ │ │ - 7144: 005d6669 168 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_internal │ │ │ │ - 7145: 00693824 4 OBJECT GLOBAL DEFAULT 20 fla_lqut_cntl_unb │ │ │ │ - 7146: 003c1a79 208 FUNC GLOBAL DEFAULT 11 bl1_ztrsvsx │ │ │ │ - 7147: 003cada1 180 FUNC GLOBAL DEFAULT 11 bl1_ctrsm_blas │ │ │ │ - 7148: 0069359c 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_mp │ │ │ │ - 7149: 005656a1 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opt_var1 │ │ │ │ - 7150: 001559ad 292 FUNC GLOBAL DEFAULT 11 dgbsv_ │ │ │ │ - 7151: 002a1df9 1044 FUNC GLOBAL DEFAULT 11 ssyevd_ │ │ │ │ - 7152: 00565a71 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opt_var2 │ │ │ │ - 7153: 00565f51 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opt_var3 │ │ │ │ - 7154: 005669fd 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opt_var4 │ │ │ │ - 7155: 00426249 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_blk_ext │ │ │ │ - 7156: 003edf79 40 FUNC GLOBAL DEFAULT 11 FLASH_Obj_free_hierarchy_check │ │ │ │ - 7157: 00408dc5 48 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_r_opc │ │ │ │ - 7158: 004b19c5 1536 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var1 │ │ │ │ - 7159: 0065a2e1 2192 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbc_blk_var1 │ │ │ │ - 7160: 004b2269 1556 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var2 │ │ │ │ - 7161: 00408da5 32 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_r_opd │ │ │ │ - 7162: 003ec005 184 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_cntl_init │ │ │ │ - 7163: 00573231 106 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_inc_determine_alg_blocksize │ │ │ │ - 7164: 0042695d 56 FUNC GLOBAL DEFAULT 11 FLA_SPDinv_blk_ext │ │ │ │ - 7165: 0065a059 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbc_blk_var2 │ │ │ │ - 7166: 001cb38d 868 FUNC GLOBAL DEFAULT 11 dormr3_ │ │ │ │ - 7167: 004b287d 1556 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var3 │ │ │ │ - 7168: 006633e9 2316 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbc_blk_var3 │ │ │ │ - 7169: 004b2e91 1552 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var4 │ │ │ │ - 7170: 004b34a1 1552 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var5 │ │ │ │ - 7171: 004b3ab1 1540 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var6 │ │ │ │ - 7172: 003ea0d5 112 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_cntl_finalize │ │ │ │ - 7173: 00693870 4 OBJECT GLOBAL DEFAULT 20 fla_qrut_var1_bsize_leaf │ │ │ │ - 7174: 0056b1b9 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opt_var1 │ │ │ │ - 7175: 004b40b5 1536 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var7 │ │ │ │ - 7176: 000898d1 712 FUNC GLOBAL DEFAULT 11 zungbr_check │ │ │ │ - 7177: 004b4961 1556 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var8 │ │ │ │ - 7178: 0056b579 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opt_var2 │ │ │ │ - 7179: 003aecc1 12 FUNC GLOBAL DEFAULT 11 r_tan │ │ │ │ - 7180: 0056bfb9 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opt_var3 │ │ │ │ - 7181: 004b46b5 684 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var9 │ │ │ │ - 7182: 0056c4e9 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opt_var4 │ │ │ │ - 7183: 005e9c25 416 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_ops_var1 │ │ │ │ - 7184: 005eb385 548 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_ops_var2 │ │ │ │ - 7185: 005ec125 556 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_ops_var3 │ │ │ │ - 7186: 00113b2d 452 FUNC GLOBAL DEFAULT 11 cpotrs_ │ │ │ │ - 7187: 005ea7c9 424 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_ops_var4 │ │ │ │ - 7188: 001ac97d 68 FUNC GLOBAL DEFAULT 11 dlarscl2_ │ │ │ │ + 7052: 003c3f19 148 FUNC GLOBAL DEFAULT 11 bl1_zsyrk_blas │ │ │ │ + 7053: 002eb511 5680 FUNC GLOBAL DEFAULT 11 zggbal_ │ │ │ │ + 7054: 0057f279 1080 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofs_var2 │ │ │ │ + 7055: 00582ccd 1856 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofs_var3 │ │ │ │ + 7056: 00585025 2292 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofs_var4 │ │ │ │ + 7057: 003ce635 202 FUNC GLOBAL DEFAULT 11 bl1_csapdiagmv │ │ │ │ + 7058: 005a98c9 676 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opc_var1 │ │ │ │ + 7059: 002a3f89 496 FUNC GLOBAL DEFAULT 11 ssysv_rook_ │ │ │ │ + 7060: 000836a1 3442 FUNC GLOBAL DEFAULT 11 sgesvd_check │ │ │ │ + 7061: 0014d4e1 1132 FUNC GLOBAL DEFAULT 11 cunm2l_ │ │ │ │ + 7062: 005aa5e5 744 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opc_var2 │ │ │ │ + 7063: 006052a9 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var10 │ │ │ │ + 7064: 0050cfe9 1608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_internal │ │ │ │ + 7065: 005ac7c9 848 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opc_var3 │ │ │ │ + 7066: 00605331 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var11 │ │ │ │ + 7067: 005aef59 716 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opc_var4 │ │ │ │ + 7068: 005aba45 636 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opc_var5 │ │ │ │ + 7069: 0060612d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var12 │ │ │ │ + 7070: 003e8095 50 FUNC GLOBAL DEFAULT 11 FLA_Cntl_syr2k_obj_create │ │ │ │ + 7071: 000f3409 908 FUNC GLOBAL DEFAULT 11 claqp2_ │ │ │ │ + 7072: 006061b5 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var13 │ │ │ │ + 7073: 0060623d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var14 │ │ │ │ + 7074: 006062c5 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var15 │ │ │ │ + 7075: 003f5bad 48 FUNC GLOBAL DEFAULT 11 FLA_Param_map_netlib_to_flame_inv │ │ │ │ + 7076: 0060702d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var16 │ │ │ │ + 7077: 0060713d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var17 │ │ │ │ + 7078: 00385dad 488 FUNC GLOBAL DEFAULT 11 ztrtrs_ │ │ │ │ + 7079: 0060724d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var18 │ │ │ │ + 7080: 0040abed 1188 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT │ │ │ │ + 7081: 0031de09 1068 FUNC GLOBAL DEFAULT 11 zlaesy_ │ │ │ │ + 7082: 003ae529 12 FUNC GLOBAL DEFAULT 11 r_log │ │ │ │ + 7083: 000d5fe9 1528 FUNC GLOBAL DEFAULT 11 cla_porcond_x_ │ │ │ │ + 7084: 00399fe1 3732 FUNC GLOBAL DEFAULT 11 dorcsd_ │ │ │ │ + 7085: 003c2869 148 FUNC GLOBAL DEFAULT 11 bl1_cherk_blas │ │ │ │ + 7086: 005932cd 492 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Axpy_Ax_opd_var1 │ │ │ │ + 7087: 00389469 1552 FUNC GLOBAL DEFAULT 11 zunbdb2_ │ │ │ │ + 7088: 003cdef9 8 FUNC GLOBAL DEFAULT 11 bl1_zero_dim1 │ │ │ │ + 7089: 001a3ce1 3672 FUNC GLOBAL DEFAULT 11 dlaqr2_ │ │ │ │ + 7090: 003cdf01 14 FUNC GLOBAL DEFAULT 11 bl1_zero_dim2 │ │ │ │ + 7091: 000d5355 1548 FUNC GLOBAL DEFAULT 11 cla_hercond_x_ │ │ │ │ + 7092: 003cdf11 24 FUNC GLOBAL DEFAULT 11 bl1_zero_dim3 │ │ │ │ + 7093: 00296815 1284 FUNC GLOBAL DEFAULT 11 sspgst_ │ │ │ │ + 7094: 0036a375 2356 FUNC GLOBAL DEFAULT 11 zsyconv_ │ │ │ │ + 7095: 0042707d 80 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_blk_ext │ │ │ │ + 7096: 006938bc 4 OBJECT GLOBAL DEFAULT 20 flash_apcaq2ut_cntl │ │ │ │ + 7097: 004263cd 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_unb_ext │ │ │ │ + 7098: 0008a4ed 184 FUNC GLOBAL DEFAULT 11 zungl2_check │ │ │ │ + 7099: 001bfe01 2000 FUNC GLOBAL DEFAULT 11 dlatdf_ │ │ │ │ + 7100: 004fd809 1032 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_blk_var1 │ │ │ │ + 7101: 0025cb0d 2472 FUNC GLOBAL DEFAULT 11 slantr_ │ │ │ │ + 7102: 004fcbc9 1120 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_blk_var2 │ │ │ │ + 7103: 00620dbd 472 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opd_var1 │ │ │ │ + 7104: 004fc855 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_blk_var3 │ │ │ │ + 7105: 004fca0d 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_blk_var4 │ │ │ │ + 7106: 004335dd 172 FUNC GLOBAL DEFAULT 11 FLASH_Scal │ │ │ │ + 7107: 003f768d 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_trans │ │ │ │ + 7108: 003e8609 66 FUNC GLOBAL DEFAULT 11 FLA_Cntl_lu_obj_create │ │ │ │ + 7109: 003e8ca5 48 FUNC GLOBAL DEFAULT 11 FLA_Copyt_cntl_init │ │ │ │ + 7110: 005f1805 656 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opc_var1 │ │ │ │ + 7111: 005f3f61 800 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opc_var2 │ │ │ │ + 7112: 001ca4dd 916 FUNC GLOBAL DEFAULT 11 dormr2_ │ │ │ │ + 7113: 005f2681 756 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opc_var3 │ │ │ │ + 7114: 00693838 4 OBJECT GLOBAL DEFAULT 20 fla_qrut_piv_cntl_leaf │ │ │ │ + 7115: 005f4d51 540 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opc_var4 │ │ │ │ + 7116: 00371b71 856 FUNC GLOBAL DEFAULT 11 ztbcon_ │ │ │ │ + 7117: 003cce19 12 FUNC GLOBAL DEFAULT 11 bl1_does_conj │ │ │ │ + 7118: 00214ffd 2660 FUNC GLOBAL DEFAULT 11 sgbsvx_ │ │ │ │ + 7119: 00426731 56 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_blk_external │ │ │ │ + 7120: 005da685 228 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_realify │ │ │ │ + 7121: 00596755 2248 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Axpy_Ax_opt_var1 │ │ │ │ + 7122: 001a4cf9 540 FUNC GLOBAL DEFAULT 11 dlarfg_ │ │ │ │ + 7123: 002bbe7d 796 FUNC GLOBAL DEFAULT 11 strcon_ │ │ │ │ + 7124: 003c0371 332 FUNC GLOBAL DEFAULT 11 bl1_zher2 │ │ │ │ + 7125: 003ce7cd 202 FUNC GLOBAL DEFAULT 11 bl1_zdapdiagmv │ │ │ │ + 7126: 003bf54d 268 FUNC GLOBAL DEFAULT 11 bl1_cher │ │ │ │ + 7127: 00080341 360 FUNC GLOBAL DEFAULT 11 dorml2_check │ │ │ │ + 7128: 003bc345 270 FUNC GLOBAL DEFAULT 11 bl1_ddcopymr │ │ │ │ + 7129: 00693b8c 28 OBJECT GLOBAL DEFAULT 20 FLA_ONE │ │ │ │ + 7130: 003ba699 266 FUNC GLOBAL DEFAULT 11 bl1_ddcopymt │ │ │ │ + 7131: 003e7e99 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_copyr_obj_create │ │ │ │ + 7132: 0038c409 1528 FUNC GLOBAL DEFAULT 11 zunbdb3_ │ │ │ │ + 7133: 002a2881 1876 FUNC GLOBAL DEFAULT 11 ssyconv_ │ │ │ │ + 7134: 001a2171 3840 FUNC GLOBAL DEFAULT 11 dlaqr3_ │ │ │ │ + 7135: 003ec391 68 FUNC GLOBAL DEFAULT 11 FLA_Trinv_cntl_finalize │ │ │ │ + 7136: 003d7701 212 FUNC GLOBAL DEFAULT 11 FLA_Inv_scal_elemwise_check │ │ │ │ + 7137: 00553aed 154 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opd_var1 │ │ │ │ + 7138: 003f6f11 918 FUNC GLOBAL DEFAULT 11 FLA_Cont_with_3x3_to_2x2 │ │ │ │ + 7139: 005557b5 320 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opd_var2 │ │ │ │ + 7140: 00631fe5 252 FUNC GLOBAL DEFAULT 11 FLASH_Apply_CAQ_UT_inc_create_workspace │ │ │ │ + 7141: 0042752d 60 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_unb_ext │ │ │ │ + 7142: 0008cf79 5788 FUNC GLOBAL DEFAULT 11 cgbbrd_ │ │ │ │ + 7143: 003d2d15 752 FUNC GLOBAL DEFAULT 11 bl1_drandmr │ │ │ │ + 7144: 005d52cd 168 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_internal │ │ │ │ + 7145: 006937d4 4 OBJECT GLOBAL DEFAULT 20 fla_lqut_cntl_unb │ │ │ │ + 7146: 003c15cd 208 FUNC GLOBAL DEFAULT 11 bl1_ztrsvsx │ │ │ │ + 7147: 003cb009 180 FUNC GLOBAL DEFAULT 11 bl1_ctrsm_blas │ │ │ │ + 7148: 0069356c 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_mp │ │ │ │ + 7149: 005656dd 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opt_var1 │ │ │ │ + 7150: 00155ef1 292 FUNC GLOBAL DEFAULT 11 dgbsv_ │ │ │ │ + 7151: 002a20fd 1044 FUNC GLOBAL DEFAULT 11 ssyevd_ │ │ │ │ + 7152: 00565aad 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opt_var2 │ │ │ │ + 7153: 00566a39 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opt_var3 │ │ │ │ + 7154: 005662a5 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opt_var4 │ │ │ │ + 7155: 00426291 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_blk_ext │ │ │ │ + 7156: 003edf99 40 FUNC GLOBAL DEFAULT 11 FLASH_Obj_free_hierarchy_check │ │ │ │ + 7157: 00408e0d 48 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_r_opc │ │ │ │ + 7158: 004b1ca5 1536 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var1 │ │ │ │ + 7159: 0065a319 2192 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbc_blk_var1 │ │ │ │ + 7160: 004b22a5 1556 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var2 │ │ │ │ + 7161: 00408ded 32 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_r_opd │ │ │ │ + 7162: 003ebf5d 184 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_cntl_init │ │ │ │ + 7163: 00572415 106 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_inc_determine_alg_blocksize │ │ │ │ + 7164: 004269a5 56 FUNC GLOBAL DEFAULT 11 FLA_SPDinv_blk_ext │ │ │ │ + 7165: 0065a091 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbc_blk_var2 │ │ │ │ + 7166: 001caee9 868 FUNC GLOBAL DEFAULT 11 dormr3_ │ │ │ │ + 7167: 004b2ec9 1556 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var3 │ │ │ │ + 7168: 0065aba9 2316 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbc_blk_var3 │ │ │ │ + 7169: 004b28b9 1552 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var4 │ │ │ │ + 7170: 004b34dd 1552 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var5 │ │ │ │ + 7171: 004b3aed 1540 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var6 │ │ │ │ + 7172: 003ea11d 112 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_cntl_finalize │ │ │ │ + 7173: 00693834 4 OBJECT GLOBAL DEFAULT 20 fla_qrut_var1_bsize_leaf │ │ │ │ + 7174: 0056b5b5 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opt_var1 │ │ │ │ + 7175: 004b40f1 1536 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var7 │ │ │ │ + 7176: 00089b91 712 FUNC GLOBAL DEFAULT 11 zungbr_check │ │ │ │ + 7177: 004b46f1 1556 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var8 │ │ │ │ + 7178: 0056b215 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opt_var2 │ │ │ │ + 7179: 003aec31 12 FUNC GLOBAL DEFAULT 11 r_tan │ │ │ │ + 7180: 0056c019 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opt_var3 │ │ │ │ + 7181: 004b5259 684 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var9 │ │ │ │ + 7182: 0056c909 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opt_var4 │ │ │ │ + 7183: 005eaa01 416 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_ops_var1 │ │ │ │ + 7184: 005e9c61 548 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_ops_var2 │ │ │ │ + 7185: 005ec161 556 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_ops_var3 │ │ │ │ + 7186: 00118135 452 FUNC GLOBAL DEFAULT 11 cpotrs_ │ │ │ │ + 7187: 005eb5a5 424 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_ops_var4 │ │ │ │ + 7188: 001ac9a1 68 FUNC GLOBAL DEFAULT 11 dlarscl2_ │ │ │ │ 7189: 000c4b65 3680 FUNC GLOBAL DEFAULT 11 chetri_rook_ │ │ │ │ - 7190: 0053b7e1 2296 FUNC GLOBAL DEFAULT 11 FLASH_FS_incpiv_aux1 │ │ │ │ - 7191: 0054b05d 336 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_opd_var1 │ │ │ │ - 7192: 0053ad5d 1032 FUNC GLOBAL DEFAULT 11 FLASH_FS_incpiv_aux2 │ │ │ │ - 7193: 0043e509 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_blk_var1 │ │ │ │ - 7194: 0069354c 4 OBJECT GLOBAL DEFAULT 20 flash_scalr_cntl_blas │ │ │ │ - 7195: 003c78e1 592 FUNC GLOBAL DEFAULT 11 bl1_ztrmmsx │ │ │ │ - 7196: 0043e785 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_blk_var2 │ │ │ │ - 7197: 00408d85 32 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_r_ops │ │ │ │ - 7198: 00459749 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_unb_var1 │ │ │ │ - 7199: 0043ea01 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_blk_var3 │ │ │ │ - 7200: 0043eca5 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_blk_var4 │ │ │ │ - 7201: 004599d1 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_unb_var2 │ │ │ │ - 7202: 0043f1e5 756 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_blk_var5 │ │ │ │ - 7203: 0069394c 4 OBJECT GLOBAL DEFAULT 20 flash_caqr2ut_cntl │ │ │ │ - 7204: 00459c5d 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_unb_var3 │ │ │ │ - 7205: 0038c9b9 2468 FUNC GLOBAL DEFAULT 11 zunbdb4_ │ │ │ │ - 7206: 0043f4d9 752 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_blk_var6 │ │ │ │ - 7207: 00459efd 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_unb_var4 │ │ │ │ - 7208: 0045a19d 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_unb_var5 │ │ │ │ - 7209: 003e7ed5 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_scal_obj_create │ │ │ │ - 7210: 001a2295 2860 FUNC GLOBAL DEFAULT 11 dlaqr4_ │ │ │ │ - 7211: 00089501 200 FUNC GLOBAL DEFAULT 11 zpotri_check │ │ │ │ - 7212: 0056cf0d 400 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l │ │ │ │ - 7213: 003fd80d 1012 FUNC GLOBAL DEFAULT 11 FLASH_Queue_push │ │ │ │ - 7214: 001b4061 1512 FUNC GLOBAL DEFAULT 11 dlascl_ │ │ │ │ - 7215: 0045a415 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_unb_var6 │ │ │ │ - 7216: 00408df5 48 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_r_opz │ │ │ │ - 7217: 002e4369 2232 FUNC GLOBAL DEFAULT 11 zgerfs_ │ │ │ │ - 7218: 000f251d 428 FUNC GLOBAL DEFAULT 11 claqge_ │ │ │ │ - 7219: 003bf6c1 184 FUNC GLOBAL DEFAULT 11 bl1_sger │ │ │ │ - 7220: 00416fed 1352 FUNC GLOBAL DEFAULT 11 FLA_Dots_external │ │ │ │ - 7221: 003b8979 98 FUNC GLOBAL DEFAULT 11 bl1_cdcopyv │ │ │ │ - 7222: 003e66f1 276 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_check │ │ │ │ - 7223: 00576f51 226 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_extract_diagonals │ │ │ │ - 7224: 0025ac11 1528 FUNC GLOBAL DEFAULT 11 slanv2_ │ │ │ │ - 7225: 003aea1d 68 FUNC GLOBAL DEFAULT 11 c_sin │ │ │ │ - 7226: 003fde85 4416 FUNC GLOBAL DEFAULT 11 FLASH_Queue_exec_task │ │ │ │ - 7227: 00391709 1292 FUNC GLOBAL DEFAULT 11 zungqr_ │ │ │ │ - 7228: 0007f97d 788 FUNC GLOBAL DEFAULT 11 dormbr_check │ │ │ │ - 7229: 003e9ea5 224 FUNC GLOBAL DEFAULT 11 FLA_Symm_cntl_init │ │ │ │ - 7230: 0056d09d 400 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u │ │ │ │ - 7231: 00427475 60 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_blk_ext │ │ │ │ - 7232: 000916ed 820 FUNC GLOBAL DEFAULT 11 cgecon_ │ │ │ │ - 7233: 00290619 1884 FUNC GLOBAL DEFAULT 11 sporfs_ │ │ │ │ - 7234: 001e1001 4160 FUNC GLOBAL DEFAULT 11 dstebz_ │ │ │ │ - 7235: 003f5c0d 104 FUNC GLOBAL DEFAULT 11 FLA_Param_map_blis_to_flame_trans │ │ │ │ - 7236: 00540af5 444 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opc_var1 │ │ │ │ - 7237: 0054eca1 154 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opd_var1 │ │ │ │ - 7238: 003c2b7d 564 FUNC GLOBAL DEFAULT 11 bl1_zherk │ │ │ │ - 7239: 003d047d 286 FUNC GLOBAL DEFAULT 11 bl1_zewscalmt │ │ │ │ - 7240: 005412d1 380 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opc_var2 │ │ │ │ - 7241: 0054fac5 316 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opd_var2 │ │ │ │ - 7242: 00541a8d 428 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opc_var3 │ │ │ │ + 7190: 0053c1dd 2296 FUNC GLOBAL DEFAULT 11 FLASH_FS_incpiv_aux1 │ │ │ │ + 7191: 0054b131 336 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_opd_var1 │ │ │ │ + 7192: 0053ad95 1032 FUNC GLOBAL DEFAULT 11 FLASH_FS_incpiv_aux2 │ │ │ │ + 7193: 0043e551 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_blk_var1 │ │ │ │ + 7194: 00693520 4 OBJECT GLOBAL DEFAULT 20 flash_scalr_cntl_blas │ │ │ │ + 7195: 003c8b59 592 FUNC GLOBAL DEFAULT 11 bl1_ztrmmsx │ │ │ │ + 7196: 0043e7cd 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_blk_var2 │ │ │ │ + 7197: 00408dcd 32 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_r_ops │ │ │ │ + 7198: 00459791 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_unb_var1 │ │ │ │ + 7199: 0043ea49 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_blk_var3 │ │ │ │ + 7200: 0043fabd 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_blk_var4 │ │ │ │ + 7201: 00459f35 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_unb_var2 │ │ │ │ + 7202: 0043eced 756 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_blk_var5 │ │ │ │ + 7203: 00693924 4 OBJECT GLOBAL DEFAULT 20 flash_caqr2ut_cntl │ │ │ │ + 7204: 00459a19 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_unb_var3 │ │ │ │ + 7205: 0038cc89 2468 FUNC GLOBAL DEFAULT 11 zunbdb4_ │ │ │ │ + 7206: 0043f7cd 752 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_blk_var6 │ │ │ │ + 7207: 0045abf5 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_unb_var4 │ │ │ │ + 7208: 0045a6d1 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_unb_var5 │ │ │ │ + 7209: 003e7ec5 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_scal_obj_create │ │ │ │ + 7210: 001a3071 2860 FUNC GLOBAL DEFAULT 11 dlaqr4_ │ │ │ │ + 7211: 0008936d 200 FUNC GLOBAL DEFAULT 11 zpotri_check │ │ │ │ + 7212: 0056cf49 400 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l │ │ │ │ + 7213: 003fdea5 1012 FUNC GLOBAL DEFAULT 11 FLASH_Queue_push │ │ │ │ + 7214: 001b420d 1512 FUNC GLOBAL DEFAULT 11 dlascl_ │ │ │ │ + 7215: 00459cb9 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_unb_var6 │ │ │ │ + 7216: 00408e3d 48 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_r_opz │ │ │ │ + 7217: 002e4391 2232 FUNC GLOBAL DEFAULT 11 zgerfs_ │ │ │ │ + 7218: 000f2ebd 428 FUNC GLOBAL DEFAULT 11 claqge_ │ │ │ │ + 7219: 003bef81 184 FUNC GLOBAL DEFAULT 11 bl1_sger │ │ │ │ + 7220: 00417a6d 1352 FUNC GLOBAL DEFAULT 11 FLA_Dots_external │ │ │ │ + 7221: 003b8649 98 FUNC GLOBAL DEFAULT 11 bl1_cdcopyv │ │ │ │ + 7222: 003e6739 276 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_check │ │ │ │ + 7223: 0057602d 226 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_extract_diagonals │ │ │ │ + 7224: 0025b0e1 1528 FUNC GLOBAL DEFAULT 11 slanv2_ │ │ │ │ + 7225: 003aebad 68 FUNC GLOBAL DEFAULT 11 c_sin │ │ │ │ + 7226: 003fe51d 4416 FUNC GLOBAL DEFAULT 11 FLASH_Queue_exec_task │ │ │ │ + 7227: 00391751 1292 FUNC GLOBAL DEFAULT 11 zungqr_ │ │ │ │ + 7228: 0007f819 788 FUNC GLOBAL DEFAULT 11 dormbr_check │ │ │ │ + 7229: 003e9eed 224 FUNC GLOBAL DEFAULT 11 FLA_Symm_cntl_init │ │ │ │ + 7230: 0056d0d9 400 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u │ │ │ │ + 7231: 00427359 60 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_blk_ext │ │ │ │ + 7232: 00090f65 820 FUNC GLOBAL DEFAULT 11 cgecon_ │ │ │ │ + 7233: 00290451 1884 FUNC GLOBAL DEFAULT 11 sporfs_ │ │ │ │ + 7234: 001e0cf9 4160 FUNC GLOBAL DEFAULT 11 dstebz_ │ │ │ │ + 7235: 003f5c51 104 FUNC GLOBAL DEFAULT 11 FLA_Param_map_blis_to_flame_trans │ │ │ │ + 7236: 00540b2d 444 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opc_var1 │ │ │ │ + 7237: 0054ecd9 154 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opd_var1 │ │ │ │ + 7238: 003c2bc5 564 FUNC GLOBAL DEFAULT 11 bl1_zherk │ │ │ │ + 7239: 003cf86d 286 FUNC GLOBAL DEFAULT 11 bl1_zewscalmt │ │ │ │ + 7240: 00541309 380 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opc_var2 │ │ │ │ + 7241: 0054fafd 316 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opd_var2 │ │ │ │ + 7242: 00541ac5 428 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opc_var3 │ │ │ │ 7243: 00067a15 268 FUNC GLOBAL DEFAULT 11 sgesdd_ │ │ │ │ - 7244: 003375a9 412 FUNC GLOBAL DEFAULT 11 zlaqsb_ │ │ │ │ - 7245: 00543341 364 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opc_var4 │ │ │ │ - 7246: 003c7f7d 156 FUNC GLOBAL DEFAULT 11 bl1_dsymm_blas │ │ │ │ - 7247: 00542d65 204 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opc_var5 │ │ │ │ - 7248: 003d4a89 116 FUNC GLOBAL DEFAULT 11 FLA_Obj_attach_buffer_check │ │ │ │ - 7249: 003f76bd 156 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_isgn_value │ │ │ │ - 7250: 0020b041 60 FUNC GLOBAL DEFAULT 11 iladiag_ │ │ │ │ - 7251: 003b5dd1 406 FUNC GLOBAL DEFAULT 11 bl1_daxpymrt │ │ │ │ - 7252: 003c0a3d 112 FUNC GLOBAL DEFAULT 11 bl1_ssyr_blas │ │ │ │ - 7253: 0025e615 320 FUNC GLOBAL DEFAULT 11 slaqsp_ │ │ │ │ - 7254: 00093359 1448 FUNC GLOBAL DEFAULT 11 cgees_ │ │ │ │ - 7255: 003e05ad 444 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_inc_internal_check │ │ │ │ - 7256: 003f8825 596 FUNC GLOBAL DEFAULT 11 FLA_Obj_set_real_part │ │ │ │ - 7257: 00593ea9 772 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Axpy_Ax_opz_var1 │ │ │ │ - 7258: 002c81d1 1268 FUNC GLOBAL DEFAULT 11 zgbequ_ │ │ │ │ - 7259: 003f6619 190 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_buffer │ │ │ │ - 7260: 005bf5b9 1886 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Ax_opt_var1 │ │ │ │ - 7261: 00693a34 28 OBJECT GLOBAL DEFAULT 20 FLA_UNDERFLOW_SQUARE_THRES │ │ │ │ - 7262: 00401805 396 FUNC GLOBAL DEFAULT 11 FLA_Invert │ │ │ │ + 7244: 003375e9 412 FUNC GLOBAL DEFAULT 11 zlaqsb_ │ │ │ │ + 7245: 00543379 364 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opc_var4 │ │ │ │ + 7246: 003c91f5 156 FUNC GLOBAL DEFAULT 11 bl1_dsymm_blas │ │ │ │ + 7247: 00542525 204 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opc_var5 │ │ │ │ + 7248: 003d4ad1 116 FUNC GLOBAL DEFAULT 11 FLA_Obj_attach_buffer_check │ │ │ │ + 7249: 003f84a5 156 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_isgn_value │ │ │ │ + 7250: 0020b04d 60 FUNC GLOBAL DEFAULT 11 iladiag_ │ │ │ │ + 7251: 003b5bb9 406 FUNC GLOBAL DEFAULT 11 bl1_daxpymrt │ │ │ │ + 7252: 003c169d 112 FUNC GLOBAL DEFAULT 11 bl1_ssyr_blas │ │ │ │ + 7253: 0025e625 320 FUNC GLOBAL DEFAULT 11 slaqsp_ │ │ │ │ + 7254: 000937e9 1448 FUNC GLOBAL DEFAULT 11 cgees_ │ │ │ │ + 7255: 003e0415 444 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_inc_internal_check │ │ │ │ + 7256: 003f960d 596 FUNC GLOBAL DEFAULT 11 FLA_Obj_set_real_part │ │ │ │ + 7257: 005936cd 772 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Axpy_Ax_opz_var1 │ │ │ │ + 7258: 002c81e1 1268 FUNC GLOBAL DEFAULT 11 zgbequ_ │ │ │ │ + 7259: 003f6661 190 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_buffer │ │ │ │ + 7260: 005bfe65 1886 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Ax_opt_var1 │ │ │ │ + 7261: 00693a04 28 OBJECT GLOBAL DEFAULT 20 FLA_UNDERFLOW_SQUARE_THRES │ │ │ │ + 7262: 00401681 396 FUNC GLOBAL DEFAULT 11 FLA_Invert │ │ │ │ 7263: 000699a1 748 FUNC GLOBAL DEFAULT 11 dgeqp3_ │ │ │ │ - 7264: 003cf491 90 FUNC GLOBAL DEFAULT 11 bl1_dewinvscalv │ │ │ │ - 7265: 0069368c 4 OBJECT GLOBAL DEFAULT 20 fla_trmm_cntl_bp │ │ │ │ - 7266: 003b8289 38 FUNC GLOBAL DEFAULT 11 bl1_znrm2 │ │ │ │ - 7267: 00385965 1512 FUNC GLOBAL DEFAULT 11 ztrsna_ │ │ │ │ - 7268: 0038a029 840 FUNC GLOBAL DEFAULT 11 zunbdb5_ │ │ │ │ - 7269: 001b1221 10268 FUNC GLOBAL DEFAULT 11 dlaqr5_ │ │ │ │ - 7270: 00643a8d 360 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_l_ops_var1 │ │ │ │ - 7271: 003b7d2d 4 FUNC GLOBAL DEFAULT 11 bl1_cdot │ │ │ │ - 7272: 006211a9 592 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opz_var1 │ │ │ │ - 7273: 00690a78 8 OBJECT GLOBAL DEFAULT 20 f__hiwater │ │ │ │ - 7274: 0036bb49 820 FUNC GLOBAL DEFAULT 11 zsysvx_ │ │ │ │ - 7275: 003d862d 96 FUNC GLOBAL DEFAULT 11 FLA_Set_to_identity_check │ │ │ │ - 7276: 004fdf05 1668 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_unb_var1 │ │ │ │ - 7277: 0016da4d 1444 FUNC GLOBAL DEFAULT 11 dgglse_ │ │ │ │ - 7278: 004fe72d 1616 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_unb_var2 │ │ │ │ - 7279: 006938f0 4 OBJECT GLOBAL DEFAULT 20 flash_apq2ut_var2_bsize │ │ │ │ - 7280: 004fdbd5 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_unb_var3 │ │ │ │ + 7264: 003d01b1 90 FUNC GLOBAL DEFAULT 11 bl1_dewinvscalv │ │ │ │ + 7265: 0069365c 4 OBJECT GLOBAL DEFAULT 20 fla_trmm_cntl_bp │ │ │ │ + 7266: 003b9239 38 FUNC GLOBAL DEFAULT 11 bl1_znrm2 │ │ │ │ + 7267: 003839f9 1512 FUNC GLOBAL DEFAULT 11 ztrsna_ │ │ │ │ + 7268: 00389a79 840 FUNC GLOBAL DEFAULT 11 zunbdb5_ │ │ │ │ + 7269: 001b0da1 10268 FUNC GLOBAL DEFAULT 11 dlaqr5_ │ │ │ │ + 7270: 00643a59 360 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_l_ops_var1 │ │ │ │ + 7271: 003b7d75 4 FUNC GLOBAL DEFAULT 11 bl1_cdot │ │ │ │ + 7272: 006211e5 592 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opz_var1 │ │ │ │ + 7273: 00690a48 8 OBJECT GLOBAL DEFAULT 20 f__hiwater │ │ │ │ + 7274: 0036c841 820 FUNC GLOBAL DEFAULT 11 zsysvx_ │ │ │ │ + 7275: 003d8675 96 FUNC GLOBAL DEFAULT 11 FLA_Set_to_identity_check │ │ │ │ + 7276: 004feb31 1668 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_unb_var1 │ │ │ │ + 7277: 0016da55 1444 FUNC GLOBAL DEFAULT 11 dgglse_ │ │ │ │ + 7278: 004ff1b5 1616 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_unb_var2 │ │ │ │ + 7279: 006938a4 4 OBJECT GLOBAL DEFAULT 20 flash_apq2ut_var2_bsize │ │ │ │ + 7280: 004fdc11 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_unb_var3 │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -1,13 +1,24 @@ │ │ │ │ │ │ │ │ Relocation section '.rel.dyn' at offset 0x4b088 contains 538 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ 00686004 00000017 R_ARM_RELATIVE │ │ │ │ 00686008 00000017 R_ARM_RELATIVE │ │ │ │ 0068c000 00000017 R_ARM_RELATIVE │ │ │ │ +0068f8fc 00000017 R_ARM_RELATIVE │ │ │ │ +0068f900 00000017 R_ARM_RELATIVE │ │ │ │ +0068f904 00000017 R_ARM_RELATIVE │ │ │ │ +0068f908 00000017 R_ARM_RELATIVE │ │ │ │ +0068f90c 00000017 R_ARM_RELATIVE │ │ │ │ +0068f910 00000017 R_ARM_RELATIVE │ │ │ │ +0068f914 00000017 R_ARM_RELATIVE │ │ │ │ +0068f918 00000017 R_ARM_RELATIVE │ │ │ │ +0068f91c 00000017 R_ARM_RELATIVE │ │ │ │ +0068f920 00000017 R_ARM_RELATIVE │ │ │ │ +0068f924 00000017 R_ARM_RELATIVE │ │ │ │ 0068f928 00000017 R_ARM_RELATIVE │ │ │ │ 0068f92c 00000017 R_ARM_RELATIVE │ │ │ │ 0068f930 00000017 R_ARM_RELATIVE │ │ │ │ 0068f934 00000017 R_ARM_RELATIVE │ │ │ │ 0068f938 00000017 R_ARM_RELATIVE │ │ │ │ 0068f93c 00000017 R_ARM_RELATIVE │ │ │ │ 0068f940 00000017 R_ARM_RELATIVE │ │ │ │ @@ -21,6100 +32,6089 @@ │ │ │ │ 0068f960 00000017 R_ARM_RELATIVE │ │ │ │ 0068f964 00000017 R_ARM_RELATIVE │ │ │ │ 0068f968 00000017 R_ARM_RELATIVE │ │ │ │ 0068f96c 00000017 R_ARM_RELATIVE │ │ │ │ 0068f970 00000017 R_ARM_RELATIVE │ │ │ │ 0068f974 00000017 R_ARM_RELATIVE │ │ │ │ 0068f978 00000017 R_ARM_RELATIVE │ │ │ │ -0068f97c 00000017 R_ARM_RELATIVE │ │ │ │ 0068f980 00000017 R_ARM_RELATIVE │ │ │ │ 0068f984 00000017 R_ARM_RELATIVE │ │ │ │ 0068f988 00000017 R_ARM_RELATIVE │ │ │ │ 0068f98c 00000017 R_ARM_RELATIVE │ │ │ │ 0068f990 00000017 R_ARM_RELATIVE │ │ │ │ 0068f994 00000017 R_ARM_RELATIVE │ │ │ │ 0068f998 00000017 R_ARM_RELATIVE │ │ │ │ -0068f99c 00000017 R_ARM_RELATIVE │ │ │ │ -0068f9a0 00000017 R_ARM_RELATIVE │ │ │ │ -0068f9a4 00000017 R_ARM_RELATIVE │ │ │ │ -0068f9ac 00000017 R_ARM_RELATIVE │ │ │ │ -0068f9b0 00000017 R_ARM_RELATIVE │ │ │ │ -0068f9b4 00000017 R_ARM_RELATIVE │ │ │ │ -0068f9b8 00000017 R_ARM_RELATIVE │ │ │ │ -0068f9bc 00000017 R_ARM_RELATIVE │ │ │ │ -0068f9c0 00000017 R_ARM_RELATIVE │ │ │ │ -0068f9c4 00000017 R_ARM_RELATIVE │ │ │ │ -0068b840 000c5b15 R_ARM_GLOB_DAT 006937e0 fla_caqr2ut_cntl_leaf │ │ │ │ -0068b844 00192415 R_ARM_GLOB_DAT 00693504 flash_copy_cntl │ │ │ │ -0068b848 000e1815 R_ARM_GLOB_DAT 00693718 flash_her2k_cntl_mm │ │ │ │ -0068b84c 0009ef15 R_ARM_GLOB_DAT 006939c0 flash_qrut_cntl │ │ │ │ -0068b850 0014e515 R_ARM_GLOB_DAT 00693628 fla_herk_cntl_op │ │ │ │ -0068b854 001bec15 R_ARM_GLOB_DAT 0069359c fla_gemm_cntl_mm_mp │ │ │ │ -0068b858 000ea515 R_ARM_GLOB_DAT 00693600 fla_hemm_cntl_blas │ │ │ │ -0068b85c 000ba815 R_ARM_GLOB_DAT 006934d0 fla_copyt_cntl_blas │ │ │ │ -0068b860 0013bd15 R_ARM_GLOB_DAT 006936cc flash_gemm_cntl_ip_bb │ │ │ │ -0068b864 000fe915 R_ARM_GLOB_DAT 00690ad4 f__init │ │ │ │ -0068b868 00194d15 R_ARM_GLOB_DAT 00693800 fla_hessut_bsize_leaf │ │ │ │ -0068b86c 0011ab15 R_ARM_GLOB_DAT 006938b4 fla_trinv_cntl_leaf │ │ │ │ -0068b870 00110115 R_ARM_GLOB_DAT 00690ab8 f__external │ │ │ │ -0068b874 00011b15 R_ARM_GLOB_DAT 006935a8 fla_gemm_cntl_mm_pm │ │ │ │ -0068b878 000d4515 R_ARM_GLOB_DAT 00693720 flash_her2k_cntl_ip │ │ │ │ -0068b87c 001a4515 R_ARM_GLOB_DAT 006939b4 flash_qr2ut_cntl │ │ │ │ -0068b880 00052815 R_ARM_GLOB_DAT 00693788 flash_trmm_cntl_blas │ │ │ │ -0068b884 0017d415 R_ARM_GLOB_DAT 006936a8 fla_trsm_cntl_blas │ │ │ │ -0068b888 00146b15 R_ARM_GLOB_DAT 003b1e11 t_getc │ │ │ │ -0068b88c 00160215 R_ARM_GLOB_DAT 00693634 fla_symm_var9_bsize │ │ │ │ -0068b890 000ecf15 R_ARM_GLOB_DAT 006938c8 fla_uddateut_cntl_leaf │ │ │ │ -0068b894 001b4415 R_ARM_GLOB_DAT 00428d9d FLA_QR2_UT_task │ │ │ │ -0068b898 001b2f15 R_ARM_GLOB_DAT 003afa2d l_write │ │ │ │ -0068b89c 00133215 R_ARM_GLOB_DAT 00693818 fla_eig_gest_ix_cntl │ │ │ │ -0068b8a0 0012e715 R_ARM_GLOB_DAT 00411351 FLA_Obj_free_buffer_task │ │ │ │ -0068b8a4 000bb515 R_ARM_GLOB_DAT 006938a8 fla_tridiagut_cntl_fused │ │ │ │ -0068b8a8 000bcc15 R_ARM_GLOB_DAT 00693644 fla_symm_cntl_bp │ │ │ │ -0068b8ac 0005cb15 R_ARM_GLOB_DAT 00690ad8 f__units │ │ │ │ -0068b8b0 00146315 R_ARM_GLOB_DAT 00692060 f__lquit │ │ │ │ -0068b8b4 00049515 R_ARM_GLOB_DAT 006934e0 flash_axpy_cntl │ │ │ │ -0068b8b8 0014b515 R_ARM_GLOB_DAT 0069364c fla_syr2k_var9_bsize │ │ │ │ -0068b8bc 0006f715 R_ARM_GLOB_DAT 00693880 fla_qrut_cntl_unb │ │ │ │ -0068b8c0 00071715 R_ARM_GLOB_DAT 00693b30 FLA_MINUS_TWO │ │ │ │ -0068b8c4 00053a15 R_ARM_GLOB_DAT 00690abc f__fmtbuf │ │ │ │ -0068b8c8 00109215 R_ARM_GLOB_DAT 006937b8 fla_apqut_var2_bsize │ │ │ │ -0068b8cc 00144715 R_ARM_GLOB_DAT 00693814 fla_eig_gest_nx_cntl │ │ │ │ -0068b8d0 00038015 R_ARM_GLOB_DAT 006935f4 fla_hemm_cntl_mm │ │ │ │ -0068b8d4 00166115 R_ARM_GLOB_DAT 00693844 fla_lu_piv_var5_bsize │ │ │ │ -0068b8d8 0016f815 R_ARM_GLOB_DAT 00693564 flash_gemv_bsize │ │ │ │ -0068b8dc 000a3515 R_ARM_GLOB_DAT 0069382c fla_lu_nopiv_var5_bsize │ │ │ │ -0068b8e0 0019b215 R_ARM_GLOB_DAT 00693934 flash_apqutinc_cntl │ │ │ │ -0068b8e4 00166915 R_ARM_GLOB_DAT 006936f4 flash_gemm_cntl_mm_pm │ │ │ │ -0068b8e8 00063115 R_ARM_GLOB_DAT 004290ad FLA_SA_LU_task │ │ │ │ -0068b8ec 00050915 R_ARM_GLOB_DAT 00693808 fla_eig_gest_var1_bsize │ │ │ │ -0068b8f0 0017fe15 R_ARM_GLOB_DAT 00693710 flash_hemm_cntl_blas │ │ │ │ -0068b8f4 001c2315 R_ARM_GLOB_DAT 0069394c flash_caqr2ut_cntl │ │ │ │ -0068b8f8 000ee815 R_ARM_GLOB_DAT 00428b95 FLA_LU_piv_task │ │ │ │ -0068b8fc 00086f15 R_ARM_GLOB_DAT 004247ad FLA_Syr2k_task │ │ │ │ -0068b900 0017e415 R_ARM_GLOB_DAT 0069356c flash_gemv_cntl_rp_bv │ │ │ │ -0068b904 0003cc15 R_ARM_GLOB_DAT 00693910 flash_apqudut_cntl │ │ │ │ -0068b908 0002a715 R_ARM_GLOB_DAT 006853e8 czero │ │ │ │ -0068b90c 0013ec15 R_ARM_GLOB_DAT 0041ed85 FLA_Gemv_task │ │ │ │ -0068b910 00033115 R_ARM_GLOB_DAT 0068f928 F_err │ │ │ │ -0068b914 00016115 R_ARM_GLOB_DAT 00690a80 f__cursor │ │ │ │ -0068b918 001a2615 R_ARM_GLOB_DAT 006934dc flash_axpy_bsize │ │ │ │ -0068b91c 000a3215 R_ARM_GLOB_DAT 0069357c fla_gemm_var5_bsize │ │ │ │ -0068b920 00044415 R_ARM_GLOB_DAT 006937cc fla_bidiagut_bsize_leaf │ │ │ │ -0068b924 00141215 R_ARM_GLOB_DAT 00693570 flash_gemv_cntl_fm_cp │ │ │ │ -0068b928 00082015 R_ARM_GLOB_DAT 00428a69 FLA_LU_piv_macro_task │ │ │ │ -0068b92c 0004ba15 R_ARM_GLOB_DAT 006935bc fla_gemm_cntl_op_pb_bb │ │ │ │ -0068b930 000e0f15 R_ARM_GLOB_DAT 00693640 fla_symm_cntl_mp │ │ │ │ +0068b840 000c5b15 R_ARM_GLOB_DAT 00693808 fla_caqr2ut_cntl_leaf │ │ │ │ +0068b844 00192415 R_ARM_GLOB_DAT 006934d4 flash_copy_cntl │ │ │ │ +0068b848 000e1815 R_ARM_GLOB_DAT 006936e8 flash_her2k_cntl_mm │ │ │ │ +0068b84c 0009ef15 R_ARM_GLOB_DAT 00693990 flash_qrut_cntl │ │ │ │ +0068b850 0014e515 R_ARM_GLOB_DAT 006935e0 fla_herk_cntl_op │ │ │ │ +0068b854 001bec15 R_ARM_GLOB_DAT 0069356c fla_gemm_cntl_mm_mp │ │ │ │ +0068b858 000ea515 R_ARM_GLOB_DAT 00693548 fla_hemm_cntl_blas │ │ │ │ +0068b85c 000ba815 R_ARM_GLOB_DAT 006934a0 fla_copyt_cntl_blas │ │ │ │ +0068b860 0013bd15 R_ARM_GLOB_DAT 006936b0 flash_gemm_cntl_ip_bb │ │ │ │ +0068b864 000fe915 R_ARM_GLOB_DAT 00690aa4 f__init │ │ │ │ +0068b868 00194d15 R_ARM_GLOB_DAT 006937c4 fla_hessut_bsize_leaf │ │ │ │ +0068b86c 0011ab15 R_ARM_GLOB_DAT 00693878 fla_trinv_cntl_leaf │ │ │ │ +0068b870 00110115 R_ARM_GLOB_DAT 00690a88 f__external │ │ │ │ +0068b874 00011b15 R_ARM_GLOB_DAT 00693578 fla_gemm_cntl_mm_pm │ │ │ │ +0068b878 000d4515 R_ARM_GLOB_DAT 006936f0 flash_her2k_cntl_ip │ │ │ │ +0068b87c 001a4515 R_ARM_GLOB_DAT 00693978 flash_qr2ut_cntl │ │ │ │ +0068b880 00052815 R_ARM_GLOB_DAT 00693784 flash_trmm_cntl_blas │ │ │ │ +0068b884 0017d415 R_ARM_GLOB_DAT 00693678 fla_trsm_cntl_blas │ │ │ │ +0068b888 00146b15 R_ARM_GLOB_DAT 003b1da9 t_getc │ │ │ │ +0068b88c 00160215 R_ARM_GLOB_DAT 00693604 fla_symm_var9_bsize │ │ │ │ +0068b890 000ecf15 R_ARM_GLOB_DAT 0069388c fla_uddateut_cntl_leaf │ │ │ │ +0068b894 001b4415 R_ARM_GLOB_DAT 00428b15 FLA_QR2_UT_task │ │ │ │ +0068b898 001b2f15 R_ARM_GLOB_DAT 003afa0d l_write │ │ │ │ +0068b89c 00133215 R_ARM_GLOB_DAT 006937e8 fla_eig_gest_ix_cntl │ │ │ │ +0068b8a0 0012e715 R_ARM_GLOB_DAT 00412575 FLA_Obj_free_buffer_task │ │ │ │ +0068b8a4 000bb515 R_ARM_GLOB_DAT 0069386c fla_tridiagut_cntl_fused │ │ │ │ +0068b8a8 000bcc15 R_ARM_GLOB_DAT 00693614 fla_symm_cntl_bp │ │ │ │ +0068b8ac 0005cb15 R_ARM_GLOB_DAT 00690aa8 f__units │ │ │ │ +0068b8b0 00146315 R_ARM_GLOB_DAT 00692030 f__lquit │ │ │ │ +0068b8b4 00049515 R_ARM_GLOB_DAT 006934b0 flash_axpy_cntl │ │ │ │ +0068b8b8 0014b515 R_ARM_GLOB_DAT 0069361c fla_syr2k_var9_bsize │ │ │ │ +0068b8bc 0006f715 R_ARM_GLOB_DAT 00693844 fla_qrut_cntl_unb │ │ │ │ +0068b8c0 00071715 R_ARM_GLOB_DAT 00693b00 FLA_MINUS_TWO │ │ │ │ +0068b8c4 00053a15 R_ARM_GLOB_DAT 00690a8c f__fmtbuf │ │ │ │ +0068b8c8 00109215 R_ARM_GLOB_DAT 00693788 fla_apqut_var2_bsize │ │ │ │ +0068b8cc 00144715 R_ARM_GLOB_DAT 006937e4 fla_eig_gest_nx_cntl │ │ │ │ +0068b8d0 00038015 R_ARM_GLOB_DAT 0069353c fla_hemm_cntl_mm │ │ │ │ +0068b8d4 00166115 R_ARM_GLOB_DAT 00693814 fla_lu_piv_var5_bsize │ │ │ │ +0068b8d8 0016f815 R_ARM_GLOB_DAT 006935bc flash_gemv_bsize │ │ │ │ +0068b8dc 000a3515 R_ARM_GLOB_DAT 006937f0 fla_lu_nopiv_var5_bsize │ │ │ │ +0068b8e0 0019b215 R_ARM_GLOB_DAT 00693904 flash_apqutinc_cntl │ │ │ │ +0068b8e4 00166915 R_ARM_GLOB_DAT 006936d8 flash_gemm_cntl_mm_pm │ │ │ │ +0068b8e8 00063115 R_ARM_GLOB_DAT 004290f5 FLA_SA_LU_task │ │ │ │ +0068b8ec 00050915 R_ARM_GLOB_DAT 006937d8 fla_eig_gest_var1_bsize │ │ │ │ +0068b8f0 0017fe15 R_ARM_GLOB_DAT 0069368c flash_hemm_cntl_blas │ │ │ │ +0068b8f4 001c2315 R_ARM_GLOB_DAT 00693924 flash_caqr2ut_cntl │ │ │ │ +0068b8f8 000ee815 R_ARM_GLOB_DAT 00428ab1 FLA_LU_piv_task │ │ │ │ +0068b8fc 00086f15 R_ARM_GLOB_DAT 00424255 FLA_Syr2k_task │ │ │ │ +0068b900 0017e415 R_ARM_GLOB_DAT 006935c4 flash_gemv_cntl_rp_bv │ │ │ │ +0068b904 0003cc15 R_ARM_GLOB_DAT 006938d0 flash_apqudut_cntl │ │ │ │ +0068b908 0002a715 R_ARM_GLOB_DAT 00685420 czero │ │ │ │ +0068b90c 0013ec15 R_ARM_GLOB_DAT 0041edcd FLA_Gemv_task │ │ │ │ +0068b910 00033115 R_ARM_GLOB_DAT 0068f8fc F_err │ │ │ │ +0068b914 00016115 R_ARM_GLOB_DAT 00690a50 f__cursor │ │ │ │ +0068b918 001a2615 R_ARM_GLOB_DAT 006934ac flash_axpy_bsize │ │ │ │ +0068b91c 000a3215 R_ARM_GLOB_DAT 0069354c fla_gemm_var5_bsize │ │ │ │ +0068b920 00044415 R_ARM_GLOB_DAT 0069379c fla_bidiagut_bsize_leaf │ │ │ │ +0068b924 00141215 R_ARM_GLOB_DAT 006935c8 flash_gemv_cntl_fm_cp │ │ │ │ +0068b928 00082015 R_ARM_GLOB_DAT 00428b8d FLA_LU_piv_macro_task │ │ │ │ +0068b92c 0004ba15 R_ARM_GLOB_DAT 0069358c fla_gemm_cntl_op_pb_bb │ │ │ │ +0068b930 000e0f15 R_ARM_GLOB_DAT 00693610 fla_symm_cntl_mp │ │ │ │ 0068b934 00001a15 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ -0068b938 0013a415 R_ARM_GLOB_DAT 0069362c fla_herk_cntl_ip │ │ │ │ -0068b93c 000be615 R_ARM_GLOB_DAT 006937fc fla_chol_cntl │ │ │ │ -0068b940 0006ce15 R_ARM_GLOB_DAT 00693518 flash_copyr_cntl_blas │ │ │ │ -0068b944 00162815 R_ARM_GLOB_DAT 006936f0 flash_gemm_cntl_mm_op │ │ │ │ -0068b948 00147c15 R_ARM_GLOB_DAT 006936d8 flash_gemm_cntl_op_pb │ │ │ │ -0068b94c 00188215 R_ARM_GLOB_DAT 006936fc flash_gemm_cntl_blas │ │ │ │ -0068b950 00073e15 R_ARM_GLOB_DAT 00693810 fla_eig_gest_ix_cntl_leaf │ │ │ │ -0068b954 0019b315 R_ARM_GLOB_DAT 006934d4 fla_scal_cntl_blas │ │ │ │ -0068b958 00114c15 R_ARM_GLOB_DAT 006935c4 fla_gemm_cntl_pm_ip_bb │ │ │ │ -0068b95c 000d4e15 R_ARM_GLOB_DAT 00693980 flash_lu_incpiv_bsize │ │ │ │ -0068b960 00065d15 R_ARM_GLOB_DAT 00693adc FLA_SAFE_MIN │ │ │ │ -0068b964 00054615 R_ARM_GLOB_DAT 00693a6c FLA_UNDERFLOW_THRES │ │ │ │ -0068b968 00032615 R_ARM_GLOB_DAT 00693674 fla_syrk_cntl_ip │ │ │ │ -0068b96c 0010fa15 R_ARM_GLOB_DAT 003b09a9 x_wSL │ │ │ │ -0068b970 000d0315 R_ARM_GLOB_DAT 00428409 FLA_Chol_task │ │ │ │ -0068b974 00066f15 R_ARM_GLOB_DAT 00693a50 FLA_OVERFLOW_THRES │ │ │ │ -0068b978 0016f415 R_ARM_GLOB_DAT 006934f4 flash_axpyt_cntl_lr │ │ │ │ -0068b97c 00169515 R_ARM_GLOB_DAT 00693508 flash_copy_cntl_tb │ │ │ │ -0068b980 00025215 R_ARM_GLOB_DAT 00693618 fla_her2k_cntl_blas │ │ │ │ -0068b984 00132b15 R_ARM_GLOB_DAT 0069384c fla_lu_piv_cntl_in │ │ │ │ -0068b988 000a0215 R_ARM_GLOB_DAT 00693500 flash_copy_bsize │ │ │ │ -0068b98c 0003e415 R_ARM_GLOB_DAT 0069366c fla_syrk_cntl_mm │ │ │ │ -0068b990 001a2c15 R_ARM_GLOB_DAT 006935dc fla_gemm_cntl_ip_bb │ │ │ │ -0068b994 0009a915 R_ARM_GLOB_DAT 0069385c fla_lyap_cntl │ │ │ │ -0068b998 000e5015 R_ARM_GLOB_DAT 00429905 FLA_Ttmm_task │ │ │ │ -0068b99c 0006fc15 R_ARM_GLOB_DAT 00693b68 FLA_MINUS_ONE_HALF │ │ │ │ -0068b9a0 000e9015 R_ARM_GLOB_DAT 00692064 f__lioproc │ │ │ │ -0068b9a4 0016ee15 R_ARM_GLOB_DAT 00693924 flash_apqut_cntl_blas │ │ │ │ -0068b9a8 0015de15 R_ARM_GLOB_DAT 004294f9 FLA_Trsm_piv_task │ │ │ │ -0068b9ac 00095315 R_ARM_GLOB_DAT 006935b8 fla_gemm_cntl_mp_pb │ │ │ │ -0068b9b0 00114315 R_ARM_GLOB_DAT 00693754 flash_syr2k_cntl_mm │ │ │ │ -0068b9b4 00098615 R_ARM_GLOB_DAT 00693648 fla_symm_cntl_blas │ │ │ │ -0068b9b8 00085c15 R_ARM_GLOB_DAT 00693708 flash_hemm_cntl_mp │ │ │ │ -0068b9bc 000c4a15 R_ARM_GLOB_DAT 00693aa4 FLA_SAFE_INV_MIN │ │ │ │ -0068b9c0 000bd715 R_ARM_GLOB_DAT 0069205c f__lcount │ │ │ │ -0068b9c4 000f7a15 R_ARM_GLOB_DAT 003b1a39 w_ed │ │ │ │ -0068b9c8 00129415 R_ARM_GLOB_DAT 0069374c flash_symm_cntl_blas │ │ │ │ -0068b9cc 000d4715 R_ARM_GLOB_DAT 00693860 fla_lyap_cntl_leaf │ │ │ │ -0068b9d0 00147d15 R_ARM_GLOB_DAT 006939bc flash_qrut_var3_bsize │ │ │ │ -0068b9d4 001a6315 R_ARM_GLOB_DAT 0068f9b0 f__w_mode │ │ │ │ -0068b9d8 001b2415 R_ARM_GLOB_DAT 006938c0 fla_ttmm_cntl_leaf │ │ │ │ -0068b9dc 0004f315 R_ARM_GLOB_DAT 00693970 flash_eig_gest_cntl_leaf │ │ │ │ -0068b9e0 000cf315 R_ARM_GLOB_DAT 006936d0 flash_gemm_cntl_bp_bb │ │ │ │ -0068b9e4 00163415 R_ARM_GLOB_DAT 00690a70 f__icptr │ │ │ │ -0068b9e8 00046015 R_ARM_GLOB_DAT 00693998 flash_lu_piv_bsize │ │ │ │ -0068b9ec 001af215 R_ARM_GLOB_DAT 006935c0 fla_gemm_cntl_op_pb │ │ │ │ -0068b9f0 00064415 R_ARM_GLOB_DAT 006936b8 flash_gemm_cntl_pb │ │ │ │ -0068b9f4 0001b615 R_ARM_GLOB_DAT 00693894 fla_sylv_cntl_mb │ │ │ │ -0068b9f8 0017e015 R_ARM_GLOB_DAT 00693554 fla_trsv_cntl_blas │ │ │ │ -0068b9fc 0018e615 R_ARM_GLOB_DAT 006938e4 flash_apcaqutinc_var1_bsize │ │ │ │ -0068ba00 0010c715 R_ARM_GLOB_DAT 006938cc fla_uddateut_cntl_unb │ │ │ │ -0068ba04 00131f15 R_ARM_GLOB_DAT 006935d4 fla_gemm_cntl_mp_ip_bb │ │ │ │ -0068ba08 000a0c15 R_ARM_GLOB_DAT 006934b0 fla_tpose_cntl_unb │ │ │ │ +0068b938 0013a415 R_ARM_GLOB_DAT 006935e4 fla_herk_cntl_ip │ │ │ │ +0068b93c 000be615 R_ARM_GLOB_DAT 006937c0 fla_chol_cntl │ │ │ │ +0068b940 0006ce15 R_ARM_GLOB_DAT 006934e8 flash_copyr_cntl_blas │ │ │ │ +0068b944 00162815 R_ARM_GLOB_DAT 006936d4 flash_gemm_cntl_mm_op │ │ │ │ +0068b948 00147c15 R_ARM_GLOB_DAT 006936bc flash_gemm_cntl_op_pb │ │ │ │ +0068b94c 00188215 R_ARM_GLOB_DAT 006936e0 flash_gemm_cntl_blas │ │ │ │ +0068b950 00073e15 R_ARM_GLOB_DAT 006937e0 fla_eig_gest_ix_cntl_leaf │ │ │ │ +0068b954 0019b315 R_ARM_GLOB_DAT 0069349c fla_scal_cntl_blas │ │ │ │ +0068b958 00114c15 R_ARM_GLOB_DAT 00693594 fla_gemm_cntl_pm_ip_bb │ │ │ │ +0068b95c 000d4e15 R_ARM_GLOB_DAT 00693938 flash_lu_incpiv_bsize │ │ │ │ +0068b960 00065d15 R_ARM_GLOB_DAT 00693aac FLA_SAFE_MIN │ │ │ │ +0068b964 00054615 R_ARM_GLOB_DAT 00693a3c FLA_UNDERFLOW_THRES │ │ │ │ +0068b968 00032615 R_ARM_GLOB_DAT 00693644 fla_syrk_cntl_ip │ │ │ │ +0068b96c 0010fa15 R_ARM_GLOB_DAT 003b0901 x_wSL │ │ │ │ +0068b970 000d0315 R_ARM_GLOB_DAT 004279f5 FLA_Chol_task │ │ │ │ +0068b974 00066f15 R_ARM_GLOB_DAT 00693a20 FLA_OVERFLOW_THRES │ │ │ │ +0068b978 0016f415 R_ARM_GLOB_DAT 006934c4 flash_axpyt_cntl_lr │ │ │ │ +0068b97c 00169515 R_ARM_GLOB_DAT 006934d8 flash_copy_cntl_tb │ │ │ │ +0068b980 00025215 R_ARM_GLOB_DAT 00693600 fla_her2k_cntl_blas │ │ │ │ +0068b984 00132b15 R_ARM_GLOB_DAT 0069381c fla_lu_piv_cntl_in │ │ │ │ +0068b988 000a0215 R_ARM_GLOB_DAT 006934d0 flash_copy_bsize │ │ │ │ +0068b98c 0003e415 R_ARM_GLOB_DAT 0069363c fla_syrk_cntl_mm │ │ │ │ +0068b990 001a2c15 R_ARM_GLOB_DAT 006935ac fla_gemm_cntl_ip_bb │ │ │ │ +0068b994 0009a915 R_ARM_GLOB_DAT 0069382c fla_lyap_cntl │ │ │ │ +0068b998 000e5015 R_ARM_GLOB_DAT 004297dd FLA_Ttmm_task │ │ │ │ +0068b99c 0006fc15 R_ARM_GLOB_DAT 00693b38 FLA_MINUS_ONE_HALF │ │ │ │ +0068b9a0 000e9015 R_ARM_GLOB_DAT 00692034 f__lioproc │ │ │ │ +0068b9a4 0016ee15 R_ARM_GLOB_DAT 006938ec flash_apqut_cntl_blas │ │ │ │ +0068b9a8 0015de15 R_ARM_GLOB_DAT 00429721 FLA_Trsm_piv_task │ │ │ │ +0068b9ac 00095315 R_ARM_GLOB_DAT 00693588 fla_gemm_cntl_mp_pb │ │ │ │ +0068b9b0 00114315 R_ARM_GLOB_DAT 00693724 flash_syr2k_cntl_mm │ │ │ │ +0068b9b4 00098615 R_ARM_GLOB_DAT 00693618 fla_symm_cntl_blas │ │ │ │ +0068b9b8 00085c15 R_ARM_GLOB_DAT 00693684 flash_hemm_cntl_mp │ │ │ │ +0068b9bc 000c4a15 R_ARM_GLOB_DAT 00693a74 FLA_SAFE_INV_MIN │ │ │ │ +0068b9c0 000bd715 R_ARM_GLOB_DAT 0069202c f__lcount │ │ │ │ +0068b9c4 000f7a15 R_ARM_GLOB_DAT 003b19d1 w_ed │ │ │ │ +0068b9c8 00129415 R_ARM_GLOB_DAT 0069371c flash_symm_cntl_blas │ │ │ │ +0068b9cc 000d4715 R_ARM_GLOB_DAT 00693830 fla_lyap_cntl_leaf │ │ │ │ +0068b9d0 00147d15 R_ARM_GLOB_DAT 0069398c flash_qrut_var3_bsize │ │ │ │ +0068b9d4 001a6315 R_ARM_GLOB_DAT 0068f984 f__w_mode │ │ │ │ +0068b9d8 001b2415 R_ARM_GLOB_DAT 0069389c fla_ttmm_cntl_leaf │ │ │ │ +0068b9dc 0004f315 R_ARM_GLOB_DAT 00693964 flash_eig_gest_cntl_leaf │ │ │ │ +0068b9e0 000cf315 R_ARM_GLOB_DAT 006936b4 flash_gemm_cntl_bp_bb │ │ │ │ +0068b9e4 00163415 R_ARM_GLOB_DAT 00690a40 f__icptr │ │ │ │ +0068b9e8 00046015 R_ARM_GLOB_DAT 00693968 flash_lu_piv_bsize │ │ │ │ +0068b9ec 001af215 R_ARM_GLOB_DAT 00693590 fla_gemm_cntl_op_pb │ │ │ │ +0068b9f0 00064415 R_ARM_GLOB_DAT 0069369c flash_gemm_cntl_pb │ │ │ │ +0068b9f4 0001b615 R_ARM_GLOB_DAT 00693858 fla_sylv_cntl_mb │ │ │ │ +0068b9f8 0017e015 R_ARM_GLOB_DAT 00693524 fla_trsv_cntl_blas │ │ │ │ +0068b9fc 0018e615 R_ARM_GLOB_DAT 006938f8 flash_apcaqutinc_var1_bsize │ │ │ │ +0068ba00 0010c715 R_ARM_GLOB_DAT 00693890 fla_uddateut_cntl_unb │ │ │ │ +0068ba04 00131f15 R_ARM_GLOB_DAT 006935a4 fla_gemm_cntl_mp_ip_bb │ │ │ │ +0068ba08 000a0c15 R_ARM_GLOB_DAT 00693480 fla_tpose_cntl_unb │ │ │ │ 0068ba0c 00003715 R_ARM_GLOB_DAT 00000000 ungetc@GLIBC_2.4 │ │ │ │ -0068ba10 000bbe15 R_ARM_GLOB_DAT 00693524 flash_copyt_cntl_lr │ │ │ │ -0068ba14 001b7815 R_ARM_GLOB_DAT 00693790 fla_apcaq2ut_cntl_leaf │ │ │ │ -0068ba18 001b0815 R_ARM_GLOB_DAT 00693958 flash_caqrutinc_cntl │ │ │ │ -0068ba1c 00119915 R_ARM_GLOB_DAT 0069392c flash_apqut_cntl_leaf │ │ │ │ -0068ba20 0014b315 R_ARM_GLOB_DAT 00693834 fla_lu_nopiv_cntl_in │ │ │ │ -0068ba24 0012da15 R_ARM_GLOB_DAT 00693990 flash_lu_nopiv_cntl │ │ │ │ -0068ba28 00106415 R_ARM_GLOB_DAT 00693848 fla_lu_piv_cntl_leaf │ │ │ │ -0068ba2c 00139a15 R_ARM_GLOB_DAT 006936e0 flash_gemm_cntl_pm_ip │ │ │ │ -0068ba30 000d4c15 R_ARM_GLOB_DAT 00693528 flash_copyt_cntl_tb │ │ │ │ -0068ba34 00135c15 R_ARM_GLOB_DAT 00693744 flash_symm_cntl_mp │ │ │ │ -0068ba38 0009d215 R_ARM_GLOB_DAT 0069372c flash_herk_cntl_mm │ │ │ │ -0068ba3c 0009a015 R_ARM_GLOB_DAT 00693930 flash_apqutinc_var1_bsize │ │ │ │ -0068ba40 000c1515 R_ARM_GLOB_DAT 006853d8 zzero │ │ │ │ -0068ba44 0010db15 R_ARM_GLOB_DAT 00693694 fla_trsm_var3_bsize │ │ │ │ -0068ba48 00069115 R_ARM_GLOB_DAT 00693994 flash_lu_nopiv_cntl_leaf │ │ │ │ -0068ba4c 00133d15 R_ARM_GLOB_DAT 00693978 flash_lqut_cntl │ │ │ │ -0068ba50 0019fd15 R_ARM_GLOB_DAT 006921b0 f__cnt │ │ │ │ -0068ba54 00046d15 R_ARM_GLOB_DAT 00693670 fla_syrk_cntl_op │ │ │ │ +0068ba10 000bbe15 R_ARM_GLOB_DAT 006934f4 flash_copyt_cntl_lr │ │ │ │ +0068ba14 001b7815 R_ARM_GLOB_DAT 0069374c fla_apcaq2ut_cntl_leaf │ │ │ │ +0068ba18 001b0815 R_ARM_GLOB_DAT 0069391c flash_caqrutinc_cntl │ │ │ │ +0068ba1c 00119915 R_ARM_GLOB_DAT 006938f4 flash_apqut_cntl_leaf │ │ │ │ +0068ba20 0014b315 R_ARM_GLOB_DAT 006937f8 fla_lu_nopiv_cntl_in │ │ │ │ +0068ba24 0012da15 R_ARM_GLOB_DAT 00693954 flash_lu_nopiv_cntl │ │ │ │ +0068ba28 00106415 R_ARM_GLOB_DAT 00693818 fla_lu_piv_cntl_leaf │ │ │ │ +0068ba2c 00139a15 R_ARM_GLOB_DAT 006936c4 flash_gemm_cntl_pm_ip │ │ │ │ +0068ba30 000d4c15 R_ARM_GLOB_DAT 006934f8 flash_copyt_cntl_tb │ │ │ │ +0068ba34 00135c15 R_ARM_GLOB_DAT 00693714 flash_symm_cntl_mp │ │ │ │ +0068ba38 0009d215 R_ARM_GLOB_DAT 006936fc flash_herk_cntl_mm │ │ │ │ +0068ba3c 0009a015 R_ARM_GLOB_DAT 00693900 flash_apqutinc_var1_bsize │ │ │ │ +0068ba40 000c1515 R_ARM_GLOB_DAT 00685410 zzero │ │ │ │ +0068ba44 0010db15 R_ARM_GLOB_DAT 00693664 fla_trsm_var3_bsize │ │ │ │ +0068ba48 00069115 R_ARM_GLOB_DAT 00693958 flash_lu_nopiv_cntl_leaf │ │ │ │ +0068ba4c 00133d15 R_ARM_GLOB_DAT 00693930 flash_lqut_cntl │ │ │ │ +0068ba50 0019fd15 R_ARM_GLOB_DAT 00692180 f__cnt │ │ │ │ +0068ba54 00046d15 R_ARM_GLOB_DAT 00693640 fla_syrk_cntl_op │ │ │ │ 0068ba58 00004415 R_ARM_GLOB_DAT 00000000 _ITM_deregisterTMCloneTable │ │ │ │ -0068ba5c 00129715 R_ARM_GLOB_DAT 00693af8 FLA_EPSILON │ │ │ │ -0068ba60 0007d815 R_ARM_GLOB_DAT 006937f4 fla_chol_cntl_in │ │ │ │ -0068ba64 00038515 R_ARM_GLOB_DAT 006935f8 fla_hemm_cntl_mp │ │ │ │ -0068ba68 00064715 R_ARM_GLOB_DAT 00690aa4 f__dorevert │ │ │ │ -0068ba6c 00153b15 R_ARM_GLOB_DAT 00419e35 FLA_Scalr_task │ │ │ │ -0068ba70 0015ee15 R_ARM_GLOB_DAT 00693938 flash_appiv_bsize │ │ │ │ -0068ba74 000db715 R_ARM_GLOB_DAT 00693914 flash_apqudut_cntl_mid │ │ │ │ -0068ba78 000e8a15 R_ARM_GLOB_DAT 0069371c flash_her2k_cntl_op │ │ │ │ -0068ba7c 0006df15 R_ARM_GLOB_DAT 006934b4 fla_tpose_cntl │ │ │ │ -0068ba80 000b3715 R_ARM_GLOB_DAT 00693a88 FLA_SAFE_INV_MIN_SQUARE │ │ │ │ -0068ba84 001ac015 R_ARM_GLOB_DAT 00690aac f__doed │ │ │ │ -0068ba88 0012c015 R_ARM_GLOB_DAT 00693650 fla_syr2k_var3_bsize │ │ │ │ -0068ba8c 000f5115 R_ARM_GLOB_DAT 006937bc fla_apqut_var1_bsize │ │ │ │ -0068ba90 001a1015 R_ARM_GLOB_DAT 006935c8 fla_gemm_cntl_pm_ip │ │ │ │ -0068ba94 0003e915 R_ARM_GLOB_DAT 00693a10 flash_uddateutinc_cntl │ │ │ │ -0068ba98 00164f15 R_ARM_GLOB_DAT 00690ac4 f__cplus │ │ │ │ -0068ba9c 00143a15 R_ARM_GLOB_DAT 00693678 fla_syrk_cntl_blas │ │ │ │ -0068baa0 0011c115 R_ARM_GLOB_DAT 0069393c flash_appiv_cntl │ │ │ │ -0068baa4 00022115 R_ARM_GLOB_DAT 00693944 flash_appiv_cntl_leaf │ │ │ │ -0068baa8 000be815 R_ARM_GLOB_DAT 00693760 flash_syr2k_cntl_blas │ │ │ │ -0068baac 0017e115 R_ARM_GLOB_DAT 00693b4c FLA_MINUS_ONE │ │ │ │ -0068bab0 00144b15 R_ARM_GLOB_DAT 00690ab4 f__getn │ │ │ │ -0068bab4 0001d615 R_ARM_GLOB_DAT 006938a4 fla_tridiagut_cntl_nofus │ │ │ │ -0068bab8 00149b15 R_ARM_GLOB_DAT 006937dc fla_caqr2ut_var1_bsize │ │ │ │ -0068babc 000bdf15 R_ARM_GLOB_DAT 00690a9c f__doend │ │ │ │ -0068bac0 00045515 R_ARM_GLOB_DAT 006938b0 fla_trinv_cntl │ │ │ │ -0068bac4 0007af15 R_ARM_GLOB_DAT 00693864 fla_qr2ut_var1_bsize │ │ │ │ -0068bac8 00092115 R_ARM_GLOB_DAT 00693a0c flash_uddateutinc_var1_bsize │ │ │ │ +0068ba5c 00129715 R_ARM_GLOB_DAT 00693ac8 FLA_EPSILON │ │ │ │ +0068ba60 0007d815 R_ARM_GLOB_DAT 006937b8 fla_chol_cntl_in │ │ │ │ +0068ba64 00038515 R_ARM_GLOB_DAT 00693540 fla_hemm_cntl_mp │ │ │ │ +0068ba68 00064715 R_ARM_GLOB_DAT 00690a74 f__dorevert │ │ │ │ +0068ba6c 00153b15 R_ARM_GLOB_DAT 00419e7d FLA_Scalr_task │ │ │ │ +0068ba70 0015ee15 R_ARM_GLOB_DAT 00693908 flash_appiv_bsize │ │ │ │ +0068ba74 000db715 R_ARM_GLOB_DAT 006938d4 flash_apqudut_cntl_mid │ │ │ │ +0068ba78 000e8a15 R_ARM_GLOB_DAT 006936ec flash_her2k_cntl_op │ │ │ │ +0068ba7c 0006df15 R_ARM_GLOB_DAT 00693484 fla_tpose_cntl │ │ │ │ +0068ba80 000b3715 R_ARM_GLOB_DAT 00693a58 FLA_SAFE_INV_MIN_SQUARE │ │ │ │ +0068ba84 001ac015 R_ARM_GLOB_DAT 00690a7c f__doed │ │ │ │ +0068ba88 0012c015 R_ARM_GLOB_DAT 00693620 fla_syr2k_var3_bsize │ │ │ │ +0068ba8c 000f5115 R_ARM_GLOB_DAT 0069378c fla_apqut_var1_bsize │ │ │ │ +0068ba90 001a1015 R_ARM_GLOB_DAT 00693598 fla_gemm_cntl_pm_ip │ │ │ │ +0068ba94 0003e915 R_ARM_GLOB_DAT 006939d4 flash_uddateutinc_cntl │ │ │ │ +0068ba98 00164f15 R_ARM_GLOB_DAT 00690a94 f__cplus │ │ │ │ +0068ba9c 00143a15 R_ARM_GLOB_DAT 00693648 fla_syrk_cntl_blas │ │ │ │ +0068baa0 0011c115 R_ARM_GLOB_DAT 0069390c flash_appiv_cntl │ │ │ │ +0068baa4 00022115 R_ARM_GLOB_DAT 00693914 flash_appiv_cntl_leaf │ │ │ │ +0068baa8 000be815 R_ARM_GLOB_DAT 00693730 flash_syr2k_cntl_blas │ │ │ │ +0068baac 0017e115 R_ARM_GLOB_DAT 00693b1c FLA_MINUS_ONE │ │ │ │ +0068bab0 00144b15 R_ARM_GLOB_DAT 00690a84 f__getn │ │ │ │ +0068bab4 0001d615 R_ARM_GLOB_DAT 00693868 fla_tridiagut_cntl_nofus │ │ │ │ +0068bab8 00149b15 R_ARM_GLOB_DAT 00693804 fla_caqr2ut_var1_bsize │ │ │ │ +0068babc 000bdf15 R_ARM_GLOB_DAT 00690a6c f__doend │ │ │ │ +0068bac0 00045515 R_ARM_GLOB_DAT 00693874 fla_trinv_cntl │ │ │ │ +0068bac4 0007af15 R_ARM_GLOB_DAT 0069387c fla_qr2ut_var1_bsize │ │ │ │ +0068bac8 00092115 R_ARM_GLOB_DAT 006939d0 flash_uddateutinc_var1_bsize │ │ │ │ 0068bacc 00005215 R_ARM_GLOB_DAT 00000000 _ITM_registerTMCloneTable │ │ │ │ -0068bad0 00028715 R_ARM_GLOB_DAT 00693890 fla_sylv_cntl │ │ │ │ -0068bad4 000e0715 R_ARM_GLOB_DAT 0069363c fla_symm_cntl_mm │ │ │ │ -0068bad8 001bd915 R_ARM_GLOB_DAT 00693bbc FLA_ONE │ │ │ │ -0068badc 00019815 R_ARM_GLOB_DAT 003b1ca5 w_ned │ │ │ │ -0068bae0 00113915 R_ARM_GLOB_DAT 00693774 flash_syrk_cntl_blas │ │ │ │ -0068bae4 0006ed15 R_ARM_GLOB_DAT 00693738 flash_herk_cntl_blas │ │ │ │ -0068bae8 00146d15 R_ARM_GLOB_DAT 00693918 flash_apqudut_cntl_leaf │ │ │ │ -0068baec 0001f815 R_ARM_GLOB_DAT 00693568 flash_gemv_cntl_cp_bv │ │ │ │ -0068baf0 000a5315 R_ARM_GLOB_DAT 00693730 flash_herk_cntl_op │ │ │ │ -0068baf4 00027b15 R_ARM_GLOB_DAT 003b0231 x_putc │ │ │ │ -0068baf8 0005fb15 R_ARM_GLOB_DAT 0068f9c0 f__r_mode │ │ │ │ -0068bafc 000ecc15 R_ARM_GLOB_DAT 00693974 flash_lqut_var3_bsize │ │ │ │ -0068bb00 001a1815 R_ARM_GLOB_DAT 00690a74 f__scale │ │ │ │ -0068bb04 00097a15 R_ARM_GLOB_DAT 00693538 flash_scal_cntl_lr │ │ │ │ -0068bb08 00196015 R_ARM_GLOB_DAT 006934cc fla_copyr_cntl_blas │ │ │ │ -0068bb0c 0011f215 R_ARM_GLOB_DAT 00693784 flash_trmm_cntl_bp │ │ │ │ -0068bb10 001a6115 R_ARM_GLOB_DAT 006939c8 flash_qrutinc_var1_bsize │ │ │ │ -0068bb14 00146e15 R_ARM_GLOB_DAT 0069389c fla_tridiagut_bsize_leaf │ │ │ │ -0068bb18 0006ef15 R_ARM_GLOB_DAT 006934d8 fla_scalr_cntl_blas │ │ │ │ -0068bb1c 00085515 R_ARM_GLOB_DAT 00693704 flash_hemm_cntl_mm │ │ │ │ -0068bb20 00140115 R_ARM_GLOB_DAT 00693794 fla_apq2ut_var1_bsize │ │ │ │ -0068bb24 001be915 R_ARM_GLOB_DAT 00693824 fla_lqut_cntl_unb │ │ │ │ -0068bb28 00089715 R_ARM_GLOB_DAT 00693664 fla_syrk_var5_bsize │ │ │ │ -0068bb2c 00019415 R_ARM_GLOB_DAT 006853f8 fzero │ │ │ │ -0068bb30 0008e715 R_ARM_GLOB_DAT 006937e8 fla_chol_var3_bsize_in │ │ │ │ -0068bb34 00062f15 R_ARM_GLOB_DAT 00693750 flash_syr2k_bsize │ │ │ │ -0068bb38 000f1f15 R_ARM_GLOB_DAT 00693b14 FLA_MINUS_THREE │ │ │ │ -0068bb3c 00128215 R_ARM_GLOB_DAT 00428e15 FLA_QR_UT_copy_task │ │ │ │ -0068bb40 000a6415 R_ARM_GLOB_DAT 006938ac fla_trinv_var3_bsize │ │ │ │ -0068bb44 0016fb15 R_ARM_GLOB_DAT 00690a88 f__recpos │ │ │ │ -0068bb48 001c1a15 R_ARM_GLOB_DAT 0069354c flash_scalr_cntl_blas │ │ │ │ -0068bb4c 0000fe15 R_ARM_GLOB_DAT 004289ed FLA_LU_piv_copy_task │ │ │ │ -0068bb50 000f4e15 R_ARM_GLOB_DAT 006935e8 fla_gemm_cntl_blas │ │ │ │ -0068bb54 00150615 R_ARM_GLOB_DAT 006936a4 fla_trsm_cntl_bp │ │ │ │ -0068bb58 00125c15 R_ARM_GLOB_DAT 003af645 x_endp │ │ │ │ -0068bb5c 00173115 R_ARM_GLOB_DAT 0069217c f__workdone │ │ │ │ -0068bb60 0005a915 R_ARM_GLOB_DAT 006936d4 flash_gemm_cntl_pb_bb │ │ │ │ -0068bb64 00032e15 R_ARM_GLOB_DAT 00693660 fla_syr2k_cntl_blas │ │ │ │ -0068bb68 00198315 R_ARM_GLOB_DAT 0068f9f8 fla_lu_piv_var5_in_to_ou_bsize_ratio │ │ │ │ -0068bb6c 0001cc15 R_ARM_GLOB_DAT 006937ec fla_chol_var3_bsize │ │ │ │ -0068bb70 00023315 R_ARM_GLOB_DAT 00419c59 FLA_Scal_task │ │ │ │ -0068bb74 0016db15 R_ARM_GLOB_DAT 00693658 fla_syr2k_cntl_op │ │ │ │ -0068bb78 0007c915 R_ARM_GLOB_DAT 006935d8 fla_gemm_cntl_mp_ip │ │ │ │ -0068bb7c 0005fc15 R_ARM_GLOB_DAT 00693854 fla_lu_piv_cntl │ │ │ │ -0068bb80 0004f115 R_ARM_GLOB_DAT 006937ac flash_trsm_cntl_blas │ │ │ │ -0068bb84 0002cc15 R_ARM_GLOB_DAT 0069391c flash_apqut_var2_bsize │ │ │ │ -0068bb88 0007b615 R_ARM_GLOB_DAT 00428f09 FLA_QR_UT_macro_task │ │ │ │ -0068bb8c 00035c15 R_ARM_GLOB_DAT 00693684 fla_trmm_cntl_mm │ │ │ │ -0068bb90 000f8e15 R_ARM_GLOB_DAT 006939ec flash_trinv_cntl │ │ │ │ -0068bb94 00197215 R_ARM_GLOB_DAT 006939e8 flash_trinv_bsize │ │ │ │ -0068bb98 0006d315 R_ARM_GLOB_DAT 006934bc fla_swap_cntl_panel │ │ │ │ -0068bb9c 000bdc15 R_ARM_GLOB_DAT 006935cc fla_gemm_cntl_op_bp_bb │ │ │ │ -0068bba0 00178d15 R_ARM_GLOB_DAT 006939d0 flash_spdinv_size_cutoff │ │ │ │ -0068bba4 00146915 R_ARM_GLOB_DAT 00693560 flash_trsv_cntl_blas │ │ │ │ -0068bba8 0000ed15 R_ARM_GLOB_DAT 00693590 fla_gemm_cntl_mm_op │ │ │ │ -0068bbac 000cb115 R_ARM_GLOB_DAT 006934f0 flash_axpyt_cntl │ │ │ │ -0068bbb0 001a4115 R_ARM_GLOB_DAT 006939e4 flash_sylv_cntl_leaf │ │ │ │ -0068bbb4 0013c715 R_ARM_GLOB_DAT 0069361c fla_herk_var5_bsize │ │ │ │ -0068bbb8 00172415 R_ARM_GLOB_DAT 00428bf9 FLA_Lyap_task │ │ │ │ -0068bbbc 00139415 R_ARM_GLOB_DAT 0069398c flash_lu_nopiv_bsize │ │ │ │ -0068bbc0 000be215 R_ARM_GLOB_DAT 00693608 fla_her2k_var3_bsize │ │ │ │ -0068bbc4 00049015 R_ARM_GLOB_DAT 006938d0 flash_apcaq2ut_var3_bsize │ │ │ │ -0068bbc8 00145715 R_ARM_GLOB_DAT 00693954 flash_caqrutinc_var1_bsize │ │ │ │ -0068bbcc 001bb815 R_ARM_GLOB_DAT 006938d8 flash_apcaq2ut_cntl │ │ │ │ -0068bbd0 0019af15 R_ARM_GLOB_DAT 00693630 fla_herk_cntl_blas │ │ │ │ -0068bbd4 00159615 R_ARM_GLOB_DAT 00691d9c L_len │ │ │ │ -0068bbd8 000ac315 R_ARM_GLOB_DAT 006939f8 flash_ttmm_cntl │ │ │ │ -0068bbdc 00058015 R_ARM_GLOB_DAT 006921e0 f__parenlvl │ │ │ │ -0068bbe0 00180a15 R_ARM_GLOB_DAT 00693544 flash_scalr_bsize │ │ │ │ -0068bbe4 0016c215 R_ARM_GLOB_DAT 006939b0 flash_qr2ut_var2_bsize │ │ │ │ -0068bbe8 00047715 R_ARM_GLOB_DAT 00690aa0 f__donewrec │ │ │ │ -0068bbec 00161e15 R_ARM_GLOB_DAT 00693584 fla_gemm_var1_bsize │ │ │ │ -0068bbf0 00048315 R_ARM_GLOB_DAT 00692058 f__ltype │ │ │ │ -0068bbf4 0010ec15 R_ARM_GLOB_DAT 00693748 flash_symm_cntl_bp │ │ │ │ -0068bbf8 001c5d15 R_ARM_GLOB_DAT 00693a34 FLA_UNDERFLOW_SQUARE_THRES │ │ │ │ -0068bbfc 0015a015 R_ARM_GLOB_DAT 006936f8 flash_gemm_cntl_mm_mp │ │ │ │ -0068bc00 00113615 R_ARM_GLOB_DAT 00690a90 f__cf │ │ │ │ -0068bc04 0004f215 R_ARM_GLOB_DAT 00693620 fla_herk_var2_bsize │ │ │ │ -0068bc08 00179015 R_ARM_GLOB_DAT 00693724 flash_her2k_cntl_blas │ │ │ │ -0068bc0c 001afd15 R_ARM_GLOB_DAT 00693820 fla_lqut_cntl_leaf │ │ │ │ -0068bc10 00059f15 R_ARM_GLOB_DAT 00693668 fla_syrk_var2_bsize │ │ │ │ -0068bc14 000b5115 R_ARM_GLOB_DAT 00693ba0 FLA_ONE_HALF │ │ │ │ -0068bc18 001abd15 R_ARM_GLOB_DAT 0069388c fla_sylv_bsize │ │ │ │ -0068bc1c 000a3015 R_ARM_GLOB_DAT 00690a94 f__formatted │ │ │ │ -0068bc20 00138515 R_ARM_GLOB_DAT 0069b150 gtod_ref_time_sec │ │ │ │ -0068bc24 0006ee15 R_ARM_GLOB_DAT 00693540 flash_scal_cntl_blas │ │ │ │ -0068bc28 00119d15 R_ARM_GLOB_DAT 006934c0 fla_axpy_cntl_blas │ │ │ │ -0068bc2c 00168b15 R_ARM_GLOB_DAT 0069399c flash_lu_piv_cntl │ │ │ │ -0068bc30 00061815 R_ARM_GLOB_DAT 006939a4 flash_lyap_bsize │ │ │ │ -0068bc34 00180115 R_ARM_GLOB_DAT 006937c4 fla_apqut_cntl_leaf │ │ │ │ -0068bc38 0013fb15 R_ARM_GLOB_DAT 00693950 flash_caqr2ut_cntl_leaf │ │ │ │ -0068bc3c 00179c15 R_ARM_GLOB_DAT 00692054 nml_read │ │ │ │ -0068bc40 00123115 R_ARM_GLOB_DAT 006936e4 flash_gemm_cntl_pm_bp │ │ │ │ -0068bc44 0008ce15 R_ARM_GLOB_DAT 006939d4 flash_spdinv_cntl │ │ │ │ -0068bc48 0010f915 R_ARM_GLOB_DAT 00693908 flash_apqudut_var3_bsize │ │ │ │ +0068bad0 00028715 R_ARM_GLOB_DAT 00693854 fla_sylv_cntl │ │ │ │ +0068bad4 000e0715 R_ARM_GLOB_DAT 0069360c fla_symm_cntl_mm │ │ │ │ +0068bad8 001bd915 R_ARM_GLOB_DAT 00693b8c FLA_ONE │ │ │ │ +0068badc 00019815 R_ARM_GLOB_DAT 003b1c3d w_ned │ │ │ │ +0068bae0 00113915 R_ARM_GLOB_DAT 00693744 flash_syrk_cntl_blas │ │ │ │ +0068bae4 0006ed15 R_ARM_GLOB_DAT 00693708 flash_herk_cntl_blas │ │ │ │ +0068bae8 00146d15 R_ARM_GLOB_DAT 006938d8 flash_apqudut_cntl_leaf │ │ │ │ +0068baec 0001f815 R_ARM_GLOB_DAT 006935c0 flash_gemv_cntl_cp_bv │ │ │ │ +0068baf0 000a5315 R_ARM_GLOB_DAT 00693700 flash_herk_cntl_op │ │ │ │ +0068baf4 00027b15 R_ARM_GLOB_DAT 003b0275 x_putc │ │ │ │ +0068baf8 0005fb15 R_ARM_GLOB_DAT 0068f994 f__r_mode │ │ │ │ +0068bafc 000ecc15 R_ARM_GLOB_DAT 0069392c flash_lqut_var3_bsize │ │ │ │ +0068bb00 001a1815 R_ARM_GLOB_DAT 00690a44 f__scale │ │ │ │ +0068bb04 00097a15 R_ARM_GLOB_DAT 00693508 flash_scal_cntl_lr │ │ │ │ +0068bb08 00196015 R_ARM_GLOB_DAT 006934a4 fla_copyr_cntl_blas │ │ │ │ +0068bb0c 0011f215 R_ARM_GLOB_DAT 00693780 flash_trmm_cntl_bp │ │ │ │ +0068bb10 001a6115 R_ARM_GLOB_DAT 00693998 flash_qrutinc_var1_bsize │ │ │ │ +0068bb14 00146e15 R_ARM_GLOB_DAT 00693860 fla_tridiagut_bsize_leaf │ │ │ │ +0068bb18 0006ef15 R_ARM_GLOB_DAT 006934a8 fla_scalr_cntl_blas │ │ │ │ +0068bb1c 00085515 R_ARM_GLOB_DAT 00693680 flash_hemm_cntl_mm │ │ │ │ +0068bb20 00140115 R_ARM_GLOB_DAT 0069376c fla_apq2ut_var1_bsize │ │ │ │ +0068bb24 001be915 R_ARM_GLOB_DAT 006937d4 fla_lqut_cntl_unb │ │ │ │ +0068bb28 00089715 R_ARM_GLOB_DAT 00693634 fla_syrk_var5_bsize │ │ │ │ +0068bb2c 00019415 R_ARM_GLOB_DAT 00685430 fzero │ │ │ │ +0068bb30 0008e715 R_ARM_GLOB_DAT 006937ac fla_chol_var3_bsize_in │ │ │ │ +0068bb34 00062f15 R_ARM_GLOB_DAT 00693720 flash_syr2k_bsize │ │ │ │ +0068bb38 000f1f15 R_ARM_GLOB_DAT 00693ae4 FLA_MINUS_THREE │ │ │ │ +0068bb3c 00128215 R_ARM_GLOB_DAT 00428e5d FLA_QR_UT_copy_task │ │ │ │ +0068bb40 000a6415 R_ARM_GLOB_DAT 00693870 fla_trinv_var3_bsize │ │ │ │ +0068bb44 0016fb15 R_ARM_GLOB_DAT 00690a58 f__recpos │ │ │ │ +0068bb48 001c1a15 R_ARM_GLOB_DAT 00693520 flash_scalr_cntl_blas │ │ │ │ +0068bb4c 0000fe15 R_ARM_GLOB_DAT 00428a35 FLA_LU_piv_copy_task │ │ │ │ +0068bb50 000f4e15 R_ARM_GLOB_DAT 006935b8 fla_gemm_cntl_blas │ │ │ │ +0068bb54 00150615 R_ARM_GLOB_DAT 00693674 fla_trsm_cntl_bp │ │ │ │ +0068bb58 00125c15 R_ARM_GLOB_DAT 003af57d x_endp │ │ │ │ +0068bb5c 00173115 R_ARM_GLOB_DAT 0069214c f__workdone │ │ │ │ +0068bb60 0005a915 R_ARM_GLOB_DAT 006936b8 flash_gemm_cntl_pb_bb │ │ │ │ +0068bb64 00032e15 R_ARM_GLOB_DAT 00693630 fla_syr2k_cntl_blas │ │ │ │ +0068bb68 00198315 R_ARM_GLOB_DAT 0068f9d0 fla_lu_piv_var5_in_to_ou_bsize_ratio │ │ │ │ +0068bb6c 0001cc15 R_ARM_GLOB_DAT 006937b0 fla_chol_var3_bsize │ │ │ │ +0068bb70 00023315 R_ARM_GLOB_DAT 00419abd FLA_Scal_task │ │ │ │ +0068bb74 0016db15 R_ARM_GLOB_DAT 00693628 fla_syr2k_cntl_op │ │ │ │ +0068bb78 0007c915 R_ARM_GLOB_DAT 006935a8 fla_gemm_cntl_mp_ip │ │ │ │ +0068bb7c 0005fc15 R_ARM_GLOB_DAT 00693824 fla_lu_piv_cntl │ │ │ │ +0068bb80 0004f115 R_ARM_GLOB_DAT 00693760 flash_trsm_cntl_blas │ │ │ │ +0068bb84 0002cc15 R_ARM_GLOB_DAT 006938e4 flash_apqut_var2_bsize │ │ │ │ +0068bb88 0007b615 R_ARM_GLOB_DAT 00428f51 FLA_QR_UT_macro_task │ │ │ │ +0068bb8c 00035c15 R_ARM_GLOB_DAT 00693654 fla_trmm_cntl_mm │ │ │ │ +0068bb90 000f8e15 R_ARM_GLOB_DAT 006939bc flash_trinv_cntl │ │ │ │ +0068bb94 00197215 R_ARM_GLOB_DAT 006939b8 flash_trinv_bsize │ │ │ │ +0068bb98 0006d315 R_ARM_GLOB_DAT 0069348c fla_swap_cntl_panel │ │ │ │ +0068bb9c 000bdc15 R_ARM_GLOB_DAT 0069359c fla_gemm_cntl_op_bp_bb │ │ │ │ +0068bba0 00178d15 R_ARM_GLOB_DAT 006939a0 flash_spdinv_size_cutoff │ │ │ │ +0068bba4 00146915 R_ARM_GLOB_DAT 00693530 flash_trsv_cntl_blas │ │ │ │ +0068bba8 0000ed15 R_ARM_GLOB_DAT 00693560 fla_gemm_cntl_mm_op │ │ │ │ +0068bbac 000cb115 R_ARM_GLOB_DAT 006934c0 flash_axpyt_cntl │ │ │ │ +0068bbb0 001a4115 R_ARM_GLOB_DAT 006939b4 flash_sylv_cntl_leaf │ │ │ │ +0068bbb4 0013c715 R_ARM_GLOB_DAT 006935d4 fla_herk_var5_bsize │ │ │ │ +0068bbb8 00172415 R_ARM_GLOB_DAT 00428cb9 FLA_Lyap_task │ │ │ │ +0068bbbc 00139415 R_ARM_GLOB_DAT 00693950 flash_lu_nopiv_bsize │ │ │ │ +0068bbc0 000be215 R_ARM_GLOB_DAT 006935f0 fla_her2k_var3_bsize │ │ │ │ +0068bbc4 00049015 R_ARM_GLOB_DAT 006938b4 flash_apcaq2ut_var3_bsize │ │ │ │ +0068bbc8 00145715 R_ARM_GLOB_DAT 00693918 flash_caqrutinc_var1_bsize │ │ │ │ +0068bbcc 001bb815 R_ARM_GLOB_DAT 006938bc flash_apcaq2ut_cntl │ │ │ │ +0068bbd0 0019af15 R_ARM_GLOB_DAT 006935e8 fla_herk_cntl_blas │ │ │ │ +0068bbd4 00159615 R_ARM_GLOB_DAT 00691d6c L_len │ │ │ │ +0068bbd8 000ac315 R_ARM_GLOB_DAT 006939c8 flash_ttmm_cntl │ │ │ │ +0068bbdc 00058015 R_ARM_GLOB_DAT 006921b0 f__parenlvl │ │ │ │ +0068bbe0 00180a15 R_ARM_GLOB_DAT 00693518 flash_scalr_bsize │ │ │ │ +0068bbe4 0016c215 R_ARM_GLOB_DAT 00693974 flash_qr2ut_var2_bsize │ │ │ │ +0068bbe8 00047715 R_ARM_GLOB_DAT 00690a70 f__donewrec │ │ │ │ +0068bbec 00161e15 R_ARM_GLOB_DAT 00693554 fla_gemm_var1_bsize │ │ │ │ +0068bbf0 00048315 R_ARM_GLOB_DAT 00692028 f__ltype │ │ │ │ +0068bbf4 0010ec15 R_ARM_GLOB_DAT 00693718 flash_symm_cntl_bp │ │ │ │ +0068bbf8 001c5d15 R_ARM_GLOB_DAT 00693a04 FLA_UNDERFLOW_SQUARE_THRES │ │ │ │ +0068bbfc 0015a015 R_ARM_GLOB_DAT 006936dc flash_gemm_cntl_mm_mp │ │ │ │ +0068bc00 00113615 R_ARM_GLOB_DAT 00690a60 f__cf │ │ │ │ +0068bc04 0004f215 R_ARM_GLOB_DAT 006935d8 fla_herk_var2_bsize │ │ │ │ +0068bc08 00179015 R_ARM_GLOB_DAT 006936f4 flash_her2k_cntl_blas │ │ │ │ +0068bc0c 001afd15 R_ARM_GLOB_DAT 006937d0 fla_lqut_cntl_leaf │ │ │ │ +0068bc10 00059f15 R_ARM_GLOB_DAT 00693638 fla_syrk_var2_bsize │ │ │ │ +0068bc14 000b5115 R_ARM_GLOB_DAT 00693b70 FLA_ONE_HALF │ │ │ │ +0068bc18 001abd15 R_ARM_GLOB_DAT 00693850 fla_sylv_bsize │ │ │ │ +0068bc1c 000a3015 R_ARM_GLOB_DAT 00690a64 f__formatted │ │ │ │ +0068bc20 00138515 R_ARM_GLOB_DAT 0069b120 gtod_ref_time_sec │ │ │ │ +0068bc24 0006ee15 R_ARM_GLOB_DAT 00693510 flash_scal_cntl_blas │ │ │ │ +0068bc28 00119d15 R_ARM_GLOB_DAT 00693490 fla_axpy_cntl_blas │ │ │ │ +0068bc2c 00168b15 R_ARM_GLOB_DAT 0069396c flash_lu_piv_cntl │ │ │ │ +0068bc30 00061815 R_ARM_GLOB_DAT 00693980 flash_lyap_bsize │ │ │ │ +0068bc34 00180115 R_ARM_GLOB_DAT 00693794 fla_apqut_cntl_leaf │ │ │ │ +0068bc38 0013fb15 R_ARM_GLOB_DAT 00693928 flash_caqr2ut_cntl_leaf │ │ │ │ +0068bc3c 00179c15 R_ARM_GLOB_DAT 00692024 nml_read │ │ │ │ +0068bc40 00123115 R_ARM_GLOB_DAT 006936c8 flash_gemm_cntl_pm_bp │ │ │ │ +0068bc44 0008ce15 R_ARM_GLOB_DAT 006939a4 flash_spdinv_cntl │ │ │ │ +0068bc48 0010f915 R_ARM_GLOB_DAT 006938c8 flash_apqudut_var3_bsize │ │ │ │ 0068bc4c 00007e15 R_ARM_GLOB_DAT 00000000 __stack_chk_guard@GLIBC_2.4 │ │ │ │ -0068bc50 0011e715 R_ARM_GLOB_DAT 00427705 FLA_Apply_QUD_UT_task │ │ │ │ -0068bc54 00094015 R_ARM_GLOB_DAT 006934ec flash_axpyt_bsize │ │ │ │ -0068bc58 000b2e15 R_ARM_GLOB_DAT 0069355c flash_trsv_cntl │ │ │ │ -0068bc5c 00128315 R_ARM_GLOB_DAT 00422f35 FLA_Hemm_task │ │ │ │ -0068bc60 0009af15 R_ARM_GLOB_DAT 00693840 fla_lu_piv_var5_bsize_in │ │ │ │ -0068bc64 00127915 R_ARM_GLOB_DAT 00693c1c fla_error_string │ │ │ │ -0068bc68 000a6d15 R_ARM_GLOB_DAT 003b4041 rd_ned │ │ │ │ -0068bc6c 00049115 R_ARM_GLOB_DAT 0069380c fla_eig_gest_nx_cntl_leaf │ │ │ │ -0068bc70 00037a15 R_ARM_GLOB_DAT 006936b4 flash_gemm_cntl_bp │ │ │ │ -0068bc74 000d6f15 R_ARM_GLOB_DAT 00429471 FLA_SA_FS_task │ │ │ │ -0068bc78 00093715 R_ARM_GLOB_DAT 0069376c flash_syrk_cntl_op │ │ │ │ -0068bc7c 000ed215 R_ARM_GLOB_DAT 0068f9f0 fla_lu_nopiv_var5_in_to_ou_bsize_ratio │ │ │ │ -0068bc80 00042b15 R_ARM_GLOB_DAT 006935a4 fla_gemm_cntl_mm_pm_ip │ │ │ │ -0068bc84 000ee315 R_ARM_GLOB_DAT 00424ab9 FLA_Trmm_task │ │ │ │ -0068bc88 001c6915 R_ARM_GLOB_DAT 00690a78 f__hiwater │ │ │ │ -0068bc8c 0018d215 R_ARM_GLOB_DAT 00690ab0 f__putn │ │ │ │ -0068bc90 00135315 R_ARM_GLOB_DAT 00693740 flash_symm_cntl_mm │ │ │ │ -0068bc94 00042515 R_ARM_GLOB_DAT 006934ac fla_tpose_bsize │ │ │ │ -0068bc98 0005a015 R_ARM_GLOB_DAT 006936c4 flash_gemm_cntl_mp │ │ │ │ -0068bc9c 0004bd15 R_ARM_GLOB_DAT 00690a8c f__curunit │ │ │ │ -0068bca0 00064c15 R_ARM_GLOB_DAT 00405a19 fla_scomp_f │ │ │ │ -0068bca4 00036b15 R_ARM_GLOB_DAT 00693968 flash_eig_gest_bsize │ │ │ │ -0068bca8 000a2d15 R_ARM_GLOB_DAT 00693830 fla_lu_nopiv_cntl_leaf │ │ │ │ -0068bcac 00031f15 R_ARM_GLOB_DAT 00693728 flash_herk_bsize │ │ │ │ -0068bcb0 00051815 R_ARM_GLOB_DAT 00419ca5 FLA_Copyt_task │ │ │ │ -0068bcb4 0016d715 R_ARM_GLOB_DAT 00693850 fla_lu_piv_cntl2 │ │ │ │ -0068bcb8 00173715 R_ARM_GLOB_DAT 003af5d9 xrd_SL │ │ │ │ -0068bcbc 001a5015 R_ARM_GLOB_DAT 00693964 flash_chol_cntl_leaf │ │ │ │ -0068bcc0 0005c715 R_ARM_GLOB_DAT 006937f8 fla_chol_cntl2 │ │ │ │ -0068bcc4 00019b15 R_ARM_GLOB_DAT 006936e8 flash_gemm_cntl_mp_ip │ │ │ │ -0068bcc8 00054e15 R_ARM_GLOB_DAT 00424519 FLA_Syrk_task │ │ │ │ -0068bccc 000ccb15 R_ARM_GLOB_DAT 0069378c fla_apcaq2ut_var1_bsize │ │ │ │ -0068bcd0 00011115 R_ARM_GLOB_DAT 00693530 flash_scal_bsize │ │ │ │ -0068bcd4 00181e15 R_ARM_GLOB_DAT 006935d0 fla_gemm_cntl_op_bp │ │ │ │ -0068bcd8 00146a15 R_ARM_GLOB_DAT 00693624 fla_herk_cntl_mm │ │ │ │ -0068bcdc 000b8c15 R_ARM_GLOB_DAT 00693828 fla_lu_nopiv_var5_bsize_in │ │ │ │ -0068bce0 0017b815 R_ARM_GLOB_DAT 0069369c fla_trsm_cntl_mm │ │ │ │ -0068bce4 000ca915 R_ARM_GLOB_DAT 00693548 flash_scalr_cntl │ │ │ │ -0068bce8 0000fc15 R_ARM_GLOB_DAT 006935fc fla_hemm_cntl_bp │ │ │ │ -0068bcec 00066315 R_ARM_GLOB_DAT 00693614 fla_her2k_cntl_ip │ │ │ │ -0068bcf0 00073c15 R_ARM_GLOB_DAT 0069360c fla_her2k_cntl_mm │ │ │ │ -0068bcf4 001a6915 R_ARM_GLOB_DAT 006934e8 flash_axpy_cntl_blas │ │ │ │ -0068bcf8 00099f15 R_ARM_GLOB_DAT 0069395c flash_chol_bsize │ │ │ │ -0068bcfc 0017e915 R_ARM_GLOB_DAT 0069b198 _tq │ │ │ │ -0068bd00 000ffb15 R_ARM_GLOB_DAT 0069390c flash_apqudut_var2_bsize │ │ │ │ -0068bd04 00018615 R_ARM_GLOB_DAT 006938bc fla_ttmm_cntl │ │ │ │ -0068bd08 0017b615 R_ARM_GLOB_DAT 00693574 flash_gemv_cntl_fm_rp │ │ │ │ -0068bd0c 00027215 R_ARM_GLOB_DAT 00693ac0 FLA_SAFE_MIN_SQUARE │ │ │ │ -0068bd10 0002db15 R_ARM_GLOB_DAT 0042899d FLA_LU_nopiv_task │ │ │ │ -0068bd14 000bc315 R_ARM_GLOB_DAT 006938e8 flash_apcaqutinc_cntl │ │ │ │ -0068bd18 000d4215 R_ARM_GLOB_DAT 00693bf4 FLA_THREE │ │ │ │ -0068bd1c 000ad515 R_ARM_GLOB_DAT 00693798 fla_apq2ut_cntl_leaf │ │ │ │ -0068bd20 00053815 R_ARM_GLOB_DAT 00693928 flash_apqut_cntl │ │ │ │ -0068bd24 0001f315 R_ARM_GLOB_DAT 00693920 flash_apqut_var1_bsize │ │ │ │ -0068bd28 00067a15 R_ARM_GLOB_DAT 00693804 fla_hessut_cntl_leaf │ │ │ │ -0068bd2c 0016a415 R_ARM_GLOB_DAT 00693984 flash_lu_incpiv_cntl │ │ │ │ -0068bd30 00042815 R_ARM_GLOB_DAT 0069350c flash_copy_cntl_blas │ │ │ │ -0068bd34 0014c515 R_ARM_GLOB_DAT 00693a00 flash_uddateut_var2_bsize │ │ │ │ -0068bd38 0019ff15 R_ARM_GLOB_DAT 00693594 fla_gemm_cntl_mm_mp_ip_bb │ │ │ │ -0068bd3c 000e7615 R_ARM_GLOB_DAT 006938c4 fla_uddateut_var1_bsize │ │ │ │ -0068bd40 000b5515 R_ARM_GLOB_DAT 006853f0 dzero │ │ │ │ -0068bd44 00142515 R_ARM_GLOB_DAT 0069377c flash_trmm_cntl_mm │ │ │ │ -0068bd48 000c0f15 R_ARM_GLOB_DAT 006935e4 fla_gemm_cntl_pb_bb │ │ │ │ -0068bd4c 0012c815 R_ARM_GLOB_DAT 0068f9e8 fla_chol_var3_in_to_ou_bsize_ratio │ │ │ │ -0068bd50 0006fd15 R_ARM_GLOB_DAT 0069373c flash_symm_bsize │ │ │ │ -0068bd54 00036015 R_ARM_GLOB_DAT 00693688 fla_trmm_cntl_mp │ │ │ │ -0068bd58 0006c915 R_ARM_GLOB_DAT 006934a8 fla_tpose_swap_bsize │ │ │ │ -0068bd5c 00031415 R_ARM_GLOB_DAT 006936ec flash_gemm_cntl_mp_pb │ │ │ │ -0068bd60 00096515 R_ARM_GLOB_DAT 00693960 flash_chol_cntl │ │ │ │ -0068bd64 0013ca15 R_ARM_GLOB_DAT 00692178 f__nonl │ │ │ │ -0068bd68 00109c15 R_ARM_GLOB_DAT 006939f4 flash_ttmm_bsize │ │ │ │ -0068bd6c 00105515 R_ARM_GLOB_DAT 0069375c flash_syr2k_cntl_ip │ │ │ │ -0068bd70 00191215 R_ARM_GLOB_DAT 006937d4 fla_bidiagut_cntl_nofus │ │ │ │ -0068bd74 0010de15 R_ARM_GLOB_DAT 0069381c fla_lqut_var1_bsize_leaf │ │ │ │ -0068bd78 001b8a15 R_ARM_GLOB_DAT 00693940 flash_appiv_cntl_bp │ │ │ │ -0068bd7c 0007b815 R_ARM_GLOB_DAT 00693610 fla_her2k_cntl_op │ │ │ │ -0068bd80 000d4b15 R_ARM_GLOB_DAT 00693598 fla_gemm_cntl_mm_mp_ip │ │ │ │ -0068bd84 00145a15 R_ARM_GLOB_DAT 006937c8 fla_appiv_cntl_leaf │ │ │ │ -0068bd88 00017b15 R_ARM_GLOB_DAT 00419939 FLA_Copy_task │ │ │ │ -0068bd8c 0011b615 R_ARM_GLOB_DAT 006936dc flash_gemm_cntl_op_bp │ │ │ │ -0068bd90 0006ae15 R_ARM_GLOB_DAT 0069351c flash_copyt_bsize │ │ │ │ -0068bd94 0007cd15 R_ARM_GLOB_DAT 00693770 flash_syrk_cntl_ip │ │ │ │ -0068bd98 00088515 R_ARM_GLOB_DAT 006939fc flash_ttmm_cntl_leaf │ │ │ │ +0068bc50 0011e715 R_ARM_GLOB_DAT 00427679 FLA_Apply_QUD_UT_task │ │ │ │ +0068bc54 00094015 R_ARM_GLOB_DAT 006934bc flash_axpyt_bsize │ │ │ │ +0068bc58 000b2e15 R_ARM_GLOB_DAT 0069352c flash_trsv_cntl │ │ │ │ +0068bc5c 00128315 R_ARM_GLOB_DAT 00422f7d FLA_Hemm_task │ │ │ │ +0068bc60 0009af15 R_ARM_GLOB_DAT 00693810 fla_lu_piv_var5_bsize_in │ │ │ │ +0068bc64 00127915 R_ARM_GLOB_DAT 00693bec fla_error_string │ │ │ │ +0068bc68 000a6d15 R_ARM_GLOB_DAT 003b3fd9 rd_ned │ │ │ │ +0068bc6c 00049115 R_ARM_GLOB_DAT 006937dc fla_eig_gest_nx_cntl_leaf │ │ │ │ +0068bc70 00037a15 R_ARM_GLOB_DAT 00693698 flash_gemm_cntl_bp │ │ │ │ +0068bc74 000d6f15 R_ARM_GLOB_DAT 00429169 FLA_SA_FS_task │ │ │ │ +0068bc78 00093715 R_ARM_GLOB_DAT 0069373c flash_syrk_cntl_op │ │ │ │ +0068bc7c 000ed215 R_ARM_GLOB_DAT 0068f9c8 fla_lu_nopiv_var5_in_to_ou_bsize_ratio │ │ │ │ +0068bc80 00042b15 R_ARM_GLOB_DAT 00693574 fla_gemm_cntl_mm_pm_ip │ │ │ │ +0068bc84 000ee315 R_ARM_GLOB_DAT 00424b31 FLA_Trmm_task │ │ │ │ +0068bc88 001c6915 R_ARM_GLOB_DAT 00690a48 f__hiwater │ │ │ │ +0068bc8c 0018d215 R_ARM_GLOB_DAT 00690a80 f__putn │ │ │ │ +0068bc90 00135315 R_ARM_GLOB_DAT 00693710 flash_symm_cntl_mm │ │ │ │ +0068bc94 00042515 R_ARM_GLOB_DAT 0069347c fla_tpose_bsize │ │ │ │ +0068bc98 0005a015 R_ARM_GLOB_DAT 006936a8 flash_gemm_cntl_mp │ │ │ │ +0068bc9c 0004bd15 R_ARM_GLOB_DAT 00690a5c f__curunit │ │ │ │ +0068bca0 00064c15 R_ARM_GLOB_DAT 00405b09 fla_scomp_f │ │ │ │ +0068bca4 00036b15 R_ARM_GLOB_DAT 0069395c flash_eig_gest_bsize │ │ │ │ +0068bca8 000a2d15 R_ARM_GLOB_DAT 006937f4 fla_lu_nopiv_cntl_leaf │ │ │ │ +0068bcac 00031f15 R_ARM_GLOB_DAT 006936f8 flash_herk_bsize │ │ │ │ +0068bcb0 00051815 R_ARM_GLOB_DAT 00419ced FLA_Copyt_task │ │ │ │ +0068bcb4 0016d715 R_ARM_GLOB_DAT 00693820 fla_lu_piv_cntl2 │ │ │ │ +0068bcb8 00173715 R_ARM_GLOB_DAT 003af511 xrd_SL │ │ │ │ +0068bcbc 001a5015 R_ARM_GLOB_DAT 0069394c flash_chol_cntl_leaf │ │ │ │ +0068bcc0 0005c715 R_ARM_GLOB_DAT 006937bc fla_chol_cntl2 │ │ │ │ +0068bcc4 00019b15 R_ARM_GLOB_DAT 006936cc flash_gemm_cntl_mp_ip │ │ │ │ +0068bcc8 00054e15 R_ARM_GLOB_DAT 00424561 FLA_Syrk_task │ │ │ │ +0068bccc 000ccb15 R_ARM_GLOB_DAT 00693748 fla_apcaq2ut_var1_bsize │ │ │ │ +0068bcd0 00011115 R_ARM_GLOB_DAT 00693500 flash_scal_bsize │ │ │ │ +0068bcd4 00181e15 R_ARM_GLOB_DAT 006935a0 fla_gemm_cntl_op_bp │ │ │ │ +0068bcd8 00146a15 R_ARM_GLOB_DAT 006935dc fla_herk_cntl_mm │ │ │ │ +0068bcdc 000b8c15 R_ARM_GLOB_DAT 006937ec fla_lu_nopiv_var5_bsize_in │ │ │ │ +0068bce0 0017b815 R_ARM_GLOB_DAT 0069366c fla_trsm_cntl_mm │ │ │ │ +0068bce4 000ca915 R_ARM_GLOB_DAT 0069351c flash_scalr_cntl │ │ │ │ +0068bce8 0000fc15 R_ARM_GLOB_DAT 00693544 fla_hemm_cntl_bp │ │ │ │ +0068bcec 00066315 R_ARM_GLOB_DAT 006935fc fla_her2k_cntl_ip │ │ │ │ +0068bcf0 00073c15 R_ARM_GLOB_DAT 006935f4 fla_her2k_cntl_mm │ │ │ │ +0068bcf4 001a6915 R_ARM_GLOB_DAT 006934b8 flash_axpy_cntl_blas │ │ │ │ +0068bcf8 00099f15 R_ARM_GLOB_DAT 00693944 flash_chol_bsize │ │ │ │ +0068bcfc 0017e915 R_ARM_GLOB_DAT 0069b168 _tq │ │ │ │ +0068bd00 000ffb15 R_ARM_GLOB_DAT 006938cc flash_apqudut_var2_bsize │ │ │ │ +0068bd04 00018615 R_ARM_GLOB_DAT 00693898 fla_ttmm_cntl │ │ │ │ +0068bd08 0017b615 R_ARM_GLOB_DAT 006935cc flash_gemv_cntl_fm_rp │ │ │ │ +0068bd0c 00027215 R_ARM_GLOB_DAT 00693a90 FLA_SAFE_MIN_SQUARE │ │ │ │ +0068bd10 0002db15 R_ARM_GLOB_DAT 004289e5 FLA_LU_nopiv_task │ │ │ │ +0068bd14 000bc315 R_ARM_GLOB_DAT 006938fc flash_apcaqutinc_cntl │ │ │ │ +0068bd18 000d4215 R_ARM_GLOB_DAT 00693bc4 FLA_THREE │ │ │ │ +0068bd1c 000ad515 R_ARM_GLOB_DAT 00693770 fla_apq2ut_cntl_leaf │ │ │ │ +0068bd20 00053815 R_ARM_GLOB_DAT 006938f0 flash_apqut_cntl │ │ │ │ +0068bd24 0001f315 R_ARM_GLOB_DAT 006938e8 flash_apqut_var1_bsize │ │ │ │ +0068bd28 00067a15 R_ARM_GLOB_DAT 006937c8 fla_hessut_cntl_leaf │ │ │ │ +0068bd2c 0016a415 R_ARM_GLOB_DAT 0069393c flash_lu_incpiv_cntl │ │ │ │ +0068bd30 00042815 R_ARM_GLOB_DAT 006934dc flash_copy_cntl_blas │ │ │ │ +0068bd34 0014c515 R_ARM_GLOB_DAT 006939d8 flash_uddateut_var2_bsize │ │ │ │ +0068bd38 0019ff15 R_ARM_GLOB_DAT 00693564 fla_gemm_cntl_mm_mp_ip_bb │ │ │ │ +0068bd3c 000e7615 R_ARM_GLOB_DAT 00693888 fla_uddateut_var1_bsize │ │ │ │ +0068bd40 000b5515 R_ARM_GLOB_DAT 00685428 dzero │ │ │ │ +0068bd44 00142515 R_ARM_GLOB_DAT 00693778 flash_trmm_cntl_mm │ │ │ │ +0068bd48 000c0f15 R_ARM_GLOB_DAT 006935b4 fla_gemm_cntl_pb_bb │ │ │ │ +0068bd4c 0012c815 R_ARM_GLOB_DAT 0068f9c0 fla_chol_var3_in_to_ou_bsize_ratio │ │ │ │ +0068bd50 0006fd15 R_ARM_GLOB_DAT 0069370c flash_symm_bsize │ │ │ │ +0068bd54 00036015 R_ARM_GLOB_DAT 00693658 fla_trmm_cntl_mp │ │ │ │ +0068bd58 0006c915 R_ARM_GLOB_DAT 00693478 fla_tpose_swap_bsize │ │ │ │ +0068bd5c 00031415 R_ARM_GLOB_DAT 006936d0 flash_gemm_cntl_mp_pb │ │ │ │ +0068bd60 00096515 R_ARM_GLOB_DAT 00693948 flash_chol_cntl │ │ │ │ +0068bd64 0013ca15 R_ARM_GLOB_DAT 00692148 f__nonl │ │ │ │ +0068bd68 00109c15 R_ARM_GLOB_DAT 006939c4 flash_ttmm_bsize │ │ │ │ +0068bd6c 00105515 R_ARM_GLOB_DAT 0069372c flash_syr2k_cntl_ip │ │ │ │ +0068bd70 00191215 R_ARM_GLOB_DAT 006937a4 fla_bidiagut_cntl_nofus │ │ │ │ +0068bd74 0010de15 R_ARM_GLOB_DAT 006937cc fla_lqut_var1_bsize_leaf │ │ │ │ +0068bd78 001b8a15 R_ARM_GLOB_DAT 00693910 flash_appiv_cntl_bp │ │ │ │ +0068bd7c 0007b815 R_ARM_GLOB_DAT 006935f8 fla_her2k_cntl_op │ │ │ │ +0068bd80 000d4b15 R_ARM_GLOB_DAT 00693568 fla_gemm_cntl_mm_mp_ip │ │ │ │ +0068bd84 00145a15 R_ARM_GLOB_DAT 00693798 fla_appiv_cntl_leaf │ │ │ │ +0068bd88 00017b15 R_ARM_GLOB_DAT 00419981 FLA_Copy_task │ │ │ │ +0068bd8c 0011b615 R_ARM_GLOB_DAT 006936c0 flash_gemm_cntl_op_bp │ │ │ │ +0068bd90 0006ae15 R_ARM_GLOB_DAT 006934ec flash_copyt_bsize │ │ │ │ +0068bd94 0007cd15 R_ARM_GLOB_DAT 00693740 flash_syrk_cntl_ip │ │ │ │ +0068bd98 00088515 R_ARM_GLOB_DAT 006939cc flash_ttmm_cntl_leaf │ │ │ │ 0068bd9c 0000a315 R_ARM_GLOB_DAT 00000000 stdin@GLIBC_2.4 │ │ │ │ -0068bda0 001a2215 R_ARM_GLOB_DAT 006939d8 flash_sylv_bsize │ │ │ │ -0068bda4 0008cf15 R_ARM_GLOB_DAT 00693768 flash_syrk_cntl_mm │ │ │ │ -0068bda8 00085f15 R_ARM_GLOB_DAT 0069397c flash_lqut_cntl_leaf │ │ │ │ -0068bdac 00195015 R_ARM_GLOB_DAT 00693904 flash_apqudutinc_cntl │ │ │ │ -0068bdb0 000c9b15 R_ARM_GLOB_DAT 006937a0 flash_trsm_cntl_mm │ │ │ │ -0068bdb4 0006bd15 R_ARM_GLOB_DAT 006934fc flash_axpyt_cntl_blas │ │ │ │ -0068bdb8 00079f15 R_ARM_GLOB_DAT 00690a98 f__sequential │ │ │ │ -0068bdbc 00090a15 R_ARM_GLOB_DAT 00693734 flash_herk_cntl_ip │ │ │ │ -0068bdc0 0010d515 R_ARM_GLOB_DAT 00693714 flash_her2k_bsize │ │ │ │ -0068bdc4 00141015 R_ARM_GLOB_DAT 00693888 fla_spdinv_cntl │ │ │ │ -0068bdc8 0019a415 R_ARM_GLOB_DAT 003af691 x_getc │ │ │ │ -0068bdcc 001c6f15 R_ARM_GLOB_DAT 006938f0 flash_apq2ut_var2_bsize │ │ │ │ -0068bdd0 00064115 R_ARM_GLOB_DAT 00405a39 fla_scomp_b │ │ │ │ -0068bdd4 000c3115 R_ARM_GLOB_DAT 00693578 flash_gemv_cntl_blas │ │ │ │ -0068bdd8 0003ab15 R_ARM_GLOB_DAT 006938d4 flash_apcaq2ut_var2_bsize │ │ │ │ -0068bddc 00125315 R_ARM_GLOB_DAT 003b23d5 l_read │ │ │ │ -0068bde0 00014915 R_ARM_GLOB_DAT 004015f5 FLASH_Queue_exec_parallel_function │ │ │ │ -0068bde4 00146715 R_ARM_GLOB_DAT 00692180 f__rp │ │ │ │ -0068bde8 001ab215 R_ARM_GLOB_DAT 0069387c fla_qrut_cntl_leaf │ │ │ │ -0068bdec 00039d15 R_ARM_GLOB_DAT 00693550 fla_gemv_cntl_blas │ │ │ │ -0068bdf0 00131915 R_ARM_GLOB_DAT 006937e4 fla_caqr2ut_cntl_unb │ │ │ │ -0068bdf4 00120415 R_ARM_GLOB_DAT 00423c7d FLA_Her2k_task │ │ │ │ -0068bdf8 00165d15 R_ARM_GLOB_DAT 00423231 FLA_Gemm_task │ │ │ │ -0068bdfc 0002a615 R_ARM_GLOB_DAT 00419b69 FLA_Copyr_task │ │ │ │ -0068be00 001b6f15 R_ARM_GLOB_DAT 00693558 flash_trsv_bsize │ │ │ │ -0068be04 0016a015 R_ARM_GLOB_DAT 006939ac flash_lyap_cntl_leaf │ │ │ │ -0068be08 0017c815 R_ARM_GLOB_DAT 00692188 f__ret │ │ │ │ -0068be0c 00065e15 R_ARM_GLOB_DAT 006939e0 flash_sylv_cntl_mb │ │ │ │ -0068be10 00134715 R_ARM_GLOB_DAT 006938b8 fla_ttmm_var1_bsize │ │ │ │ -0068be14 000b6315 R_ARM_GLOB_DAT 00693bd8 FLA_TWO │ │ │ │ -0068be18 0002a215 R_ARM_GLOB_DAT 00693948 flash_caqr2ut_var2_bsize │ │ │ │ -0068be1c 00165a15 R_ARM_GLOB_DAT 0069367c fla_trmm_var3_bsize │ │ │ │ -0068be20 00189515 R_ARM_GLOB_DAT 00693520 flash_copyt_cntl │ │ │ │ -0068be24 00058e15 R_ARM_GLOB_DAT 006936ac flash_gemm_bsize │ │ │ │ -0068be28 00154415 R_ARM_GLOB_DAT 00419985 FLA_Axpyt_task │ │ │ │ +0068bda0 001a2215 R_ARM_GLOB_DAT 006939a8 flash_sylv_bsize │ │ │ │ +0068bda4 0008cf15 R_ARM_GLOB_DAT 00693738 flash_syrk_cntl_mm │ │ │ │ +0068bda8 00085f15 R_ARM_GLOB_DAT 00693934 flash_lqut_cntl_leaf │ │ │ │ +0068bdac 00195015 R_ARM_GLOB_DAT 006938e0 flash_apqudutinc_cntl │ │ │ │ +0068bdb0 000c9b15 R_ARM_GLOB_DAT 00693754 flash_trsm_cntl_mm │ │ │ │ +0068bdb4 0006bd15 R_ARM_GLOB_DAT 006934cc flash_axpyt_cntl_blas │ │ │ │ +0068bdb8 00079f15 R_ARM_GLOB_DAT 00690a68 f__sequential │ │ │ │ +0068bdbc 00090a15 R_ARM_GLOB_DAT 00693704 flash_herk_cntl_ip │ │ │ │ +0068bdc0 0010d515 R_ARM_GLOB_DAT 006936e4 flash_her2k_bsize │ │ │ │ +0068bdc4 00141015 R_ARM_GLOB_DAT 0069384c fla_spdinv_cntl │ │ │ │ +0068bdc8 0019a415 R_ARM_GLOB_DAT 003af5c9 x_getc │ │ │ │ +0068bdcc 001c6f15 R_ARM_GLOB_DAT 006938a4 flash_apq2ut_var2_bsize │ │ │ │ +0068bdd0 00064115 R_ARM_GLOB_DAT 00405b29 fla_scomp_b │ │ │ │ +0068bdd4 000c3115 R_ARM_GLOB_DAT 006935d0 flash_gemv_cntl_blas │ │ │ │ +0068bdd8 0003ab15 R_ARM_GLOB_DAT 006938b8 flash_apcaq2ut_var2_bsize │ │ │ │ +0068bddc 00125315 R_ARM_GLOB_DAT 003b236d l_read │ │ │ │ +0068bde0 00014915 R_ARM_GLOB_DAT 00401471 FLASH_Queue_exec_parallel_function │ │ │ │ +0068bde4 00146715 R_ARM_GLOB_DAT 00692150 f__rp │ │ │ │ +0068bde8 001ab215 R_ARM_GLOB_DAT 00693840 fla_qrut_cntl_leaf │ │ │ │ +0068bdec 00039d15 R_ARM_GLOB_DAT 00693514 fla_gemv_cntl_blas │ │ │ │ +0068bdf0 00131915 R_ARM_GLOB_DAT 0069380c fla_caqr2ut_cntl_unb │ │ │ │ +0068bdf4 00120415 R_ARM_GLOB_DAT 004247f5 FLA_Her2k_task │ │ │ │ +0068bdf8 00165d15 R_ARM_GLOB_DAT 0042350d FLA_Gemm_task │ │ │ │ +0068bdfc 0002a615 R_ARM_GLOB_DAT 004199cd FLA_Copyr_task │ │ │ │ +0068be00 001b6f15 R_ARM_GLOB_DAT 00693528 flash_trsv_bsize │ │ │ │ +0068be04 0016a015 R_ARM_GLOB_DAT 00693988 flash_lyap_cntl_leaf │ │ │ │ +0068be08 0017c815 R_ARM_GLOB_DAT 00692158 f__ret │ │ │ │ +0068be0c 00065e15 R_ARM_GLOB_DAT 006939b0 flash_sylv_cntl_mb │ │ │ │ +0068be10 00134715 R_ARM_GLOB_DAT 00693894 fla_ttmm_var1_bsize │ │ │ │ +0068be14 000b6315 R_ARM_GLOB_DAT 00693ba8 FLA_TWO │ │ │ │ +0068be18 0002a215 R_ARM_GLOB_DAT 00693920 flash_caqr2ut_var2_bsize │ │ │ │ +0068be1c 00165a15 R_ARM_GLOB_DAT 0069364c fla_trmm_var3_bsize │ │ │ │ +0068be20 00189515 R_ARM_GLOB_DAT 006934f0 flash_copyt_cntl │ │ │ │ +0068be24 00058e15 R_ARM_GLOB_DAT 00693690 flash_gemm_bsize │ │ │ │ +0068be28 00154415 R_ARM_GLOB_DAT 00419b09 FLA_Axpyt_task │ │ │ │ 0068be2c 0000b115 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ -0068be30 0002ac15 R_ARM_GLOB_DAT 006939a0 flash_lu_piv_cntl_leaf │ │ │ │ -0068be34 000f3d15 R_ARM_GLOB_DAT 00690ad0 f__elist │ │ │ │ -0068be38 00062215 R_ARM_GLOB_DAT 00692070 l_eof │ │ │ │ -0068be3c 000d0d15 R_ARM_GLOB_DAT 00692050 f__lchar │ │ │ │ -0068be40 00189315 R_ARM_GLOB_DAT 006935b0 fla_gemm_cntl_pm_bp │ │ │ │ -0068be44 00194315 R_ARM_GLOB_DAT 006934c4 fla_axpyt_cntl_blas │ │ │ │ -0068be48 00119115 R_ARM_GLOB_DAT 006934e4 flash_axpy_cntl_tb │ │ │ │ -0068be4c 000deb15 R_ARM_GLOB_DAT 00693988 flash_lu_incpiv_cntl_leaf │ │ │ │ -0068be50 00155815 R_ARM_GLOB_DAT 0069365c fla_syr2k_cntl_ip │ │ │ │ -0068be54 000f0215 R_ARM_GLOB_DAT 00693a18 FLA_OVERFLOW_SQUARE_THRES │ │ │ │ -0068be58 001ad415 R_ARM_GLOB_DAT 00427879 FLA_Apply_pivots_macro_task │ │ │ │ -0068be5c 0005b115 R_ARM_GLOB_DAT 00693638 fla_symm_var1_bsize │ │ │ │ -0068be60 0003d015 R_ARM_GLOB_DAT 00693698 fla_trsm_var2_bsize │ │ │ │ -0068be64 0013e915 R_ARM_GLOB_DAT 006921dc f__pc │ │ │ │ -0068be68 00020315 R_ARM_GLOB_DAT 006937f0 fla_chol_cntl_leaf │ │ │ │ -0068be6c 00164915 R_ARM_GLOB_DAT 00693654 fla_syr2k_cntl_mm │ │ │ │ -0068be70 001ad915 R_ARM_GLOB_DAT 00693884 fla_spdinv_size_cutoff │ │ │ │ -0068be74 001b7b15 R_ARM_GLOB_DAT 006939cc flash_qrutinc_cntl │ │ │ │ -0068be78 00084715 R_ARM_GLOB_DAT 00693680 fla_trmm_var1_bsize │ │ │ │ -0068be7c 00067315 R_ARM_GLOB_DAT 006937b0 fla_apqudut_var1_bsize │ │ │ │ -0068be80 0012f515 R_ARM_GLOB_DAT 0042421d FLA_Symm_task │ │ │ │ +0068be30 0002ac15 R_ARM_GLOB_DAT 00693970 flash_lu_piv_cntl_leaf │ │ │ │ +0068be34 000f3d15 R_ARM_GLOB_DAT 00690aa0 f__elist │ │ │ │ +0068be38 00062215 R_ARM_GLOB_DAT 00692040 l_eof │ │ │ │ +0068be3c 000d0d15 R_ARM_GLOB_DAT 00692020 f__lchar │ │ │ │ +0068be40 00189315 R_ARM_GLOB_DAT 00693580 fla_gemm_cntl_pm_bp │ │ │ │ +0068be44 00194315 R_ARM_GLOB_DAT 00693498 fla_axpyt_cntl_blas │ │ │ │ +0068be48 00119115 R_ARM_GLOB_DAT 006934b4 flash_axpy_cntl_tb │ │ │ │ +0068be4c 000deb15 R_ARM_GLOB_DAT 00693940 flash_lu_incpiv_cntl_leaf │ │ │ │ +0068be50 00155815 R_ARM_GLOB_DAT 0069362c fla_syr2k_cntl_ip │ │ │ │ +0068be54 000f0215 R_ARM_GLOB_DAT 006939e8 FLA_OVERFLOW_SQUARE_THRES │ │ │ │ +0068be58 001ad415 R_ARM_GLOB_DAT 00427849 FLA_Apply_pivots_macro_task │ │ │ │ +0068be5c 0005b115 R_ARM_GLOB_DAT 00693608 fla_symm_var1_bsize │ │ │ │ +0068be60 0003d015 R_ARM_GLOB_DAT 00693668 fla_trsm_var2_bsize │ │ │ │ +0068be64 0013e915 R_ARM_GLOB_DAT 006921ac f__pc │ │ │ │ +0068be68 00020315 R_ARM_GLOB_DAT 006937b4 fla_chol_cntl_leaf │ │ │ │ +0068be6c 00164915 R_ARM_GLOB_DAT 00693624 fla_syr2k_cntl_mm │ │ │ │ +0068be70 001ad915 R_ARM_GLOB_DAT 00693848 fla_spdinv_size_cutoff │ │ │ │ +0068be74 001b7b15 R_ARM_GLOB_DAT 0069399c flash_qrutinc_cntl │ │ │ │ +0068be78 00084715 R_ARM_GLOB_DAT 00693650 fla_trmm_var1_bsize │ │ │ │ +0068be7c 00067315 R_ARM_GLOB_DAT 00693764 fla_apqudut_var1_bsize │ │ │ │ +0068be80 0012f515 R_ARM_GLOB_DAT 00423f59 FLA_Symm_task │ │ │ │ 0068be84 0000bb15 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ -0068be88 0005ce15 R_ARM_GLOB_DAT 00427631 FLA_Apply_Q2_UT_task │ │ │ │ -0068be8c 0017db15 R_ARM_GLOB_DAT 00693a08 flash_uddateut_cntl_leaf │ │ │ │ -0068be90 00117815 R_ARM_GLOB_DAT 00693898 fla_sylv_cntl_leaf │ │ │ │ -0068be94 0004f015 R_ARM_GLOB_DAT 006936b0 flash_gemm_cntl_ip │ │ │ │ -0068be98 00078415 R_ARM_GLOB_DAT 006937d8 fla_bidiagut_cntl_fused │ │ │ │ -0068be9c 00140a15 R_ARM_GLOB_DAT 0069386c fla_qr2ut_cntl_unb │ │ │ │ -0068bea0 0011bf15 R_ARM_GLOB_DAT 00693758 flash_syr2k_cntl_op │ │ │ │ -0068bea4 00049715 R_ARM_GLOB_DAT 00693700 flash_hemm_bsize │ │ │ │ -0068bea8 000cd915 R_ARM_GLOB_DAT 00693900 flash_apqudutinc_var1_bsize │ │ │ │ -0068beac 00132015 R_ARM_GLOB_DAT 006939a8 flash_lyap_cntl │ │ │ │ -0068beb0 000e8315 R_ARM_GLOB_DAT 00405a59 fla_dcomp_f │ │ │ │ -0068beb4 00054115 R_ARM_GLOB_DAT 0069352c flash_copyt_cntl_blas │ │ │ │ -0068beb8 00160115 R_ARM_GLOB_DAT 00693514 flash_copyr_cntl │ │ │ │ -0068bebc 001b4015 R_ARM_GLOB_DAT 006939dc flash_sylv_cntl │ │ │ │ -0068bec0 000c8e15 R_ARM_GLOB_DAT 00691d98 f__Aquote │ │ │ │ -0068bec4 00087c15 R_ARM_GLOB_DAT 006938e0 flash_apcaq2ut_cntl_leaf │ │ │ │ -0068bec8 0017b915 R_ARM_GLOB_DAT 006936a0 fla_trsm_cntl_mp │ │ │ │ -0068becc 000bed15 R_ARM_GLOB_DAT 003af679 x_rev │ │ │ │ -0068bed0 00134815 R_ARM_GLOB_DAT 00692048 f__lx │ │ │ │ -0068bed4 000a3415 R_ARM_GLOB_DAT 00690acc f__svic │ │ │ │ -0068bed8 0007ec15 R_ARM_GLOB_DAT 006939c4 flash_qrut_cntl_leaf │ │ │ │ -0068bedc 00023715 R_ARM_GLOB_DAT 0069358c fla_gemm_cntl_mm_op_bp │ │ │ │ -0068bee0 0004e815 R_ARM_GLOB_DAT 00693510 flash_copyr_bsize │ │ │ │ -0068bee4 000ccf15 R_ARM_GLOB_DAT 0069396c flash_eig_gest_cntl │ │ │ │ -0068bee8 00020515 R_ARM_GLOB_DAT 00692068 l_ungetc │ │ │ │ -0068beec 000ff415 R_ARM_GLOB_DAT 00690ac0 f__cblank │ │ │ │ -0068bef0 000df315 R_ARM_GLOB_DAT 00693604 fla_her2k_var9_bsize │ │ │ │ -0068bef4 0006d715 R_ARM_GLOB_DAT 00693858 fla_lyap_bsize │ │ │ │ -0068bef8 00059915 R_ARM_GLOB_DAT 006936c8 flash_gemm_cntl_mm │ │ │ │ -0068befc 00092815 R_ARM_GLOB_DAT 00427a25 FLA_Apply_Q_UT_task │ │ │ │ -0068bf00 00116e15 R_ARM_GLOB_DAT 004251ad FLA_Trsm_task │ │ │ │ -0068bf04 0018dc15 R_ARM_GLOB_DAT 006938fc flash_apq2ut_cntl_leaf │ │ │ │ -0068bf08 0012fc15 R_ARM_GLOB_DAT 00693588 fla_gemm_cntl_mm_op_bp_bb │ │ │ │ -0068bf0c 00180715 R_ARM_GLOB_DAT 00693580 fla_gemm_var3_bsize │ │ │ │ -0068bf10 000b0415 R_ARM_GLOB_DAT 006939f0 flash_trinv_cntl_leaf │ │ │ │ -0068bf14 0001f415 R_ARM_GLOB_DAT 006938ec flash_apq2ut_var3_bsize │ │ │ │ -0068bf18 000b1c15 R_ARM_GLOB_DAT 0069353c flash_scal_cntl_tb │ │ │ │ -0068bf1c 00146815 R_ARM_GLOB_DAT 00693868 fla_qr2ut_cntl_leaf │ │ │ │ -0068bf20 00127815 R_ARM_GLOB_DAT 006934b8 fla_swap_cntl_blas │ │ │ │ -0068bf24 00085b15 R_ARM_GLOB_DAT 004198dd FLA_Axpy_task │ │ │ │ -0068bf28 00093b15 R_ARM_GLOB_DAT 006921d8 f__revloc │ │ │ │ -0068bf2c 000dc215 R_ARM_GLOB_DAT 006939b8 flash_qr2ut_cntl_leaf │ │ │ │ -0068bf30 00057b15 R_ARM_GLOB_DAT 00693764 flash_syrk_bsize │ │ │ │ -0068bf34 001bca15 R_ARM_GLOB_DAT 00693874 fla_qrut_piv_cntl_leaf │ │ │ │ -0068bf38 00187b15 R_ARM_GLOB_DAT 006934f8 flash_axpyt_cntl_tb │ │ │ │ -0068bf3c 000a7215 R_ARM_GLOB_DAT 0069379c flash_trsm_bsize │ │ │ │ -0068bf40 000a6815 R_ARM_GLOB_DAT 006937a8 flash_trsm_cntl_bp │ │ │ │ -0068bf44 000d4d15 R_ARM_GLOB_DAT 00427801 FLA_CAQR2_UT_task │ │ │ │ -0068bf48 000a3315 R_ARM_GLOB_DAT 0069206c l_getc │ │ │ │ -0068bf4c 00065f15 R_ARM_GLOB_DAT 006936c0 flash_gemm_cntl_pm │ │ │ │ -0068bf50 001b1215 R_ARM_GLOB_DAT 00693878 fla_qrut_piv_cntl_unb │ │ │ │ -0068bf54 000ec315 R_ARM_GLOB_DAT 0041efb9 FLA_Trsv_task │ │ │ │ -0068bf58 0018d615 R_ARM_GLOB_DAT 004284fd FLA_Eig_gest_task │ │ │ │ -0068bf5c 00180b15 R_ARM_GLOB_DAT 004295b5 FLA_Trinv_task │ │ │ │ -0068bf60 00150315 R_ARM_GLOB_DAT 006935ec fla_hemm_var9_bsize │ │ │ │ -0068bf64 0019c515 R_ARM_GLOB_DAT 00693534 flash_scal_cntl │ │ │ │ -0068bf68 001b2215 R_ARM_GLOB_DAT 006938dc flash_apcaq2ut_cntl_mid │ │ │ │ -0068bf6c 0005bc15 R_ARM_GLOB_DAT 0069370c flash_hemm_cntl_bp │ │ │ │ -0068bf70 000e7f15 R_ARM_GLOB_DAT 00405a79 fla_dcomp_b │ │ │ │ -0068bf74 00143015 R_ARM_GLOB_DAT 00693780 flash_trmm_cntl_mp │ │ │ │ -0068bf78 00112115 R_ARM_GLOB_DAT 00423f89 FLA_Herk_task │ │ │ │ -0068bf7c 000a4f15 R_ARM_GLOB_DAT 006938f4 flash_apq2ut_cntl │ │ │ │ -0068bf80 0004f715 R_ARM_GLOB_DAT 006935f0 fla_hemm_var1_bsize │ │ │ │ -0068bf84 000b9415 R_ARM_GLOB_DAT 0069383c fla_lu_nopiv_cntl │ │ │ │ -0068bf88 00129115 R_ARM_GLOB_DAT 00693838 fla_lu_nopiv_cntl2 │ │ │ │ -0068bf8c 0016cb15 R_ARM_GLOB_DAT 006937d0 fla_bidiagut_cntl_plain │ │ │ │ -0068bf90 00061e15 R_ARM_GLOB_DAT 006938f8 flash_apq2ut_cntl_mid │ │ │ │ -0068bf94 00061c15 R_ARM_GLOB_DAT 006936bc flash_gemm_cntl_op │ │ │ │ -0068bf98 001c6115 R_ARM_GLOB_DAT 0069368c fla_trmm_cntl_bp │ │ │ │ -0068bf9c 000ca215 R_ARM_GLOB_DAT 006937a4 flash_trsm_cntl_mp │ │ │ │ -0068bfa0 0016ff15 R_ARM_GLOB_DAT 006934c8 fla_copy_cntl_blas │ │ │ │ -0068bfa4 000f9215 R_ARM_GLOB_DAT 00429121 FLA_Sylv_task │ │ │ │ -0068bfa8 001b1e15 R_ARM_GLOB_DAT 00693a04 flash_uddateut_cntl │ │ │ │ -0068bfac 00087915 R_ARM_GLOB_DAT 003b3569 rd_ed │ │ │ │ -0068bfb0 00091f15 R_ARM_GLOB_DAT 0042755d FLA_Apply_CAQ2_UT_task │ │ │ │ -0068bfb4 000e2e15 R_ARM_GLOB_DAT 00693b84 FLA_ZERO │ │ │ │ +0068be88 0005ce15 R_ARM_GLOB_DAT 00427775 FLA_Apply_Q2_UT_task │ │ │ │ +0068be8c 0017db15 R_ARM_GLOB_DAT 006939e0 flash_uddateut_cntl_leaf │ │ │ │ +0068be90 00117815 R_ARM_GLOB_DAT 0069385c fla_sylv_cntl_leaf │ │ │ │ +0068be94 0004f015 R_ARM_GLOB_DAT 00693694 flash_gemm_cntl_ip │ │ │ │ +0068be98 00078415 R_ARM_GLOB_DAT 006937a8 fla_bidiagut_cntl_fused │ │ │ │ +0068be9c 00140a15 R_ARM_GLOB_DAT 00693884 fla_qr2ut_cntl_unb │ │ │ │ +0068bea0 0011bf15 R_ARM_GLOB_DAT 00693728 flash_syr2k_cntl_op │ │ │ │ +0068bea4 00049715 R_ARM_GLOB_DAT 0069367c flash_hemm_bsize │ │ │ │ +0068bea8 000cd915 R_ARM_GLOB_DAT 006938dc flash_apqudutinc_var1_bsize │ │ │ │ +0068beac 00132015 R_ARM_GLOB_DAT 00693984 flash_lyap_cntl │ │ │ │ +0068beb0 000e8315 R_ARM_GLOB_DAT 00405b49 fla_dcomp_f │ │ │ │ +0068beb4 00054115 R_ARM_GLOB_DAT 006934fc flash_copyt_cntl_blas │ │ │ │ +0068beb8 00160115 R_ARM_GLOB_DAT 006934e4 flash_copyr_cntl │ │ │ │ +0068bebc 001b4015 R_ARM_GLOB_DAT 006939ac flash_sylv_cntl │ │ │ │ +0068bec0 000c8e15 R_ARM_GLOB_DAT 00691d68 f__Aquote │ │ │ │ +0068bec4 00087c15 R_ARM_GLOB_DAT 006938c4 flash_apcaq2ut_cntl_leaf │ │ │ │ +0068bec8 0017b915 R_ARM_GLOB_DAT 00693670 fla_trsm_cntl_mp │ │ │ │ +0068becc 000bed15 R_ARM_GLOB_DAT 003af5b1 x_rev │ │ │ │ +0068bed0 00134815 R_ARM_GLOB_DAT 00692018 f__lx │ │ │ │ +0068bed4 000a3415 R_ARM_GLOB_DAT 00690a9c f__svic │ │ │ │ +0068bed8 0007ec15 R_ARM_GLOB_DAT 00693994 flash_qrut_cntl_leaf │ │ │ │ +0068bedc 00023715 R_ARM_GLOB_DAT 0069355c fla_gemm_cntl_mm_op_bp │ │ │ │ +0068bee0 0004e815 R_ARM_GLOB_DAT 006934e0 flash_copyr_bsize │ │ │ │ +0068bee4 000ccf15 R_ARM_GLOB_DAT 00693960 flash_eig_gest_cntl │ │ │ │ +0068bee8 00020515 R_ARM_GLOB_DAT 00692038 l_ungetc │ │ │ │ +0068beec 000ff415 R_ARM_GLOB_DAT 00690a90 f__cblank │ │ │ │ +0068bef0 000df315 R_ARM_GLOB_DAT 006935ec fla_her2k_var9_bsize │ │ │ │ +0068bef4 0006d715 R_ARM_GLOB_DAT 00693828 fla_lyap_bsize │ │ │ │ +0068bef8 00059915 R_ARM_GLOB_DAT 006936ac flash_gemm_cntl_mm │ │ │ │ +0068befc 00092815 R_ARM_GLOB_DAT 00427df1 FLA_Apply_Q_UT_task │ │ │ │ +0068bf00 00116e15 R_ARM_GLOB_DAT 004257d1 FLA_Trsm_task │ │ │ │ +0068bf04 0018dc15 R_ARM_GLOB_DAT 006938b0 flash_apq2ut_cntl_leaf │ │ │ │ +0068bf08 0012fc15 R_ARM_GLOB_DAT 00693558 fla_gemm_cntl_mm_op_bp_bb │ │ │ │ +0068bf0c 00180715 R_ARM_GLOB_DAT 00693550 fla_gemm_var3_bsize │ │ │ │ +0068bf10 000b0415 R_ARM_GLOB_DAT 006939c0 flash_trinv_cntl_leaf │ │ │ │ +0068bf14 0001f415 R_ARM_GLOB_DAT 006938a0 flash_apq2ut_var3_bsize │ │ │ │ +0068bf18 000b1c15 R_ARM_GLOB_DAT 0069350c flash_scal_cntl_tb │ │ │ │ +0068bf1c 00146815 R_ARM_GLOB_DAT 00693880 fla_qr2ut_cntl_leaf │ │ │ │ +0068bf20 00127815 R_ARM_GLOB_DAT 00693488 fla_swap_cntl_blas │ │ │ │ +0068bf24 00085b15 R_ARM_GLOB_DAT 00419925 FLA_Axpy_task │ │ │ │ +0068bf28 00093b15 R_ARM_GLOB_DAT 006921a8 f__revloc │ │ │ │ +0068bf2c 000dc215 R_ARM_GLOB_DAT 0069397c flash_qr2ut_cntl_leaf │ │ │ │ +0068bf30 00057b15 R_ARM_GLOB_DAT 00693734 flash_syrk_bsize │ │ │ │ +0068bf34 001bca15 R_ARM_GLOB_DAT 00693838 fla_qrut_piv_cntl_leaf │ │ │ │ +0068bf38 00187b15 R_ARM_GLOB_DAT 006934c8 flash_axpyt_cntl_tb │ │ │ │ +0068bf3c 000a7215 R_ARM_GLOB_DAT 00693750 flash_trsm_bsize │ │ │ │ +0068bf40 000a6815 R_ARM_GLOB_DAT 0069375c flash_trsm_cntl_bp │ │ │ │ +0068bf44 000d4d15 R_ARM_GLOB_DAT 00427d79 FLA_CAQR2_UT_task │ │ │ │ +0068bf48 000a3315 R_ARM_GLOB_DAT 0069203c l_getc │ │ │ │ +0068bf4c 00065f15 R_ARM_GLOB_DAT 006936a4 flash_gemm_cntl_pm │ │ │ │ +0068bf50 001b1215 R_ARM_GLOB_DAT 0069383c fla_qrut_piv_cntl_unb │ │ │ │ +0068bf54 000ec315 R_ARM_GLOB_DAT 0041f659 FLA_Trsv_task │ │ │ │ +0068bf58 0018d615 R_ARM_GLOB_DAT 00427ae9 FLA_Eig_gest_task │ │ │ │ +0068bf5c 00180b15 R_ARM_GLOB_DAT 00429541 FLA_Trinv_task │ │ │ │ +0068bf60 00150315 R_ARM_GLOB_DAT 00693534 fla_hemm_var9_bsize │ │ │ │ +0068bf64 0019c515 R_ARM_GLOB_DAT 00693504 flash_scal_cntl │ │ │ │ +0068bf68 001b2215 R_ARM_GLOB_DAT 006938c0 flash_apcaq2ut_cntl_mid │ │ │ │ +0068bf6c 0005bc15 R_ARM_GLOB_DAT 00693688 flash_hemm_cntl_bp │ │ │ │ +0068bf70 000e7f15 R_ARM_GLOB_DAT 00405b69 fla_dcomp_b │ │ │ │ +0068bf74 00143015 R_ARM_GLOB_DAT 0069377c flash_trmm_cntl_mp │ │ │ │ +0068bf78 00112115 R_ARM_GLOB_DAT 00423279 FLA_Herk_task │ │ │ │ +0068bf7c 000a4f15 R_ARM_GLOB_DAT 006938a8 flash_apq2ut_cntl │ │ │ │ +0068bf80 0004f715 R_ARM_GLOB_DAT 00693538 fla_hemm_var1_bsize │ │ │ │ +0068bf84 000b9415 R_ARM_GLOB_DAT 00693800 fla_lu_nopiv_cntl │ │ │ │ +0068bf88 00129115 R_ARM_GLOB_DAT 006937fc fla_lu_nopiv_cntl2 │ │ │ │ +0068bf8c 0016cb15 R_ARM_GLOB_DAT 006937a0 fla_bidiagut_cntl_plain │ │ │ │ +0068bf90 00061e15 R_ARM_GLOB_DAT 006938ac flash_apq2ut_cntl_mid │ │ │ │ +0068bf94 00061c15 R_ARM_GLOB_DAT 006936a0 flash_gemm_cntl_op │ │ │ │ +0068bf98 001c6115 R_ARM_GLOB_DAT 0069365c fla_trmm_cntl_bp │ │ │ │ +0068bf9c 000ca215 R_ARM_GLOB_DAT 00693758 flash_trsm_cntl_mp │ │ │ │ +0068bfa0 0016ff15 R_ARM_GLOB_DAT 00693494 fla_copy_cntl_blas │ │ │ │ +0068bfa4 000f9215 R_ARM_GLOB_DAT 004291f1 FLA_Sylv_task │ │ │ │ +0068bfa8 001b1e15 R_ARM_GLOB_DAT 006939dc flash_uddateut_cntl │ │ │ │ +0068bfac 00087915 R_ARM_GLOB_DAT 003b3501 rd_ed │ │ │ │ +0068bfb0 00091f15 R_ARM_GLOB_DAT 004275a5 FLA_Apply_CAQ2_UT_task │ │ │ │ +0068bfb4 000e2e15 R_ARM_GLOB_DAT 00693b54 FLA_ZERO │ │ │ │ 0068bfb8 0000e315 R_ARM_GLOB_DAT 00000000 __cxa_finalize@GLIBC_2.4 │ │ │ │ -0068bfbc 0019a215 R_ARM_GLOB_DAT 004112e9 FLA_Obj_create_buffer_task │ │ │ │ -0068bfc0 00183915 R_ARM_GLOB_DAT 006935a0 fla_gemm_cntl_mm_pm_ip_bb │ │ │ │ -0068bfc4 00114515 R_ARM_GLOB_DAT 00692184 f__cp │ │ │ │ -0068bfc8 001ad115 R_ARM_GLOB_DAT 006938a0 fla_tridiagut_cntl_plain │ │ │ │ -0068bfcc 001c0515 R_ARM_GLOB_DAT 00693870 fla_qrut_var1_bsize_leaf │ │ │ │ -0068bfd0 000aa315 R_ARM_GLOB_DAT 006935ac fla_gemm_cntl_pm_bp_bb │ │ │ │ -0068bfd4 0014cf15 R_ARM_GLOB_DAT 00690aa8 f__doned │ │ │ │ -0068bfd8 00134b15 R_ARM_GLOB_DAT 00692040 f__ly │ │ │ │ -0068bfdc 00193715 R_ARM_GLOB_DAT 00690ac8 f__reading │ │ │ │ -0068bfe0 000df415 R_ARM_GLOB_DAT 00429049 FLA_QR_UT_task │ │ │ │ -0068bfe4 000a6115 R_ARM_GLOB_DAT 00429795 FLA_UDdate_UT_task │ │ │ │ -0068bfe8 0010cb15 R_ARM_GLOB_DAT 0042878d FLA_LQ_UT_macro_task │ │ │ │ -0068bfec 00192815 R_ARM_GLOB_DAT 006937b4 fla_apqudut_cntl_leaf │ │ │ │ -0068bff0 0013a115 R_ARM_GLOB_DAT 006935e0 fla_gemm_cntl_bp_bb │ │ │ │ -0068bff4 000bee15 R_ARM_GLOB_DAT 00693778 flash_trmm_bsize │ │ │ │ -0068bff8 00181015 R_ARM_GLOB_DAT 00693690 fla_trmm_cntl_blas │ │ │ │ -0068bffc 00051e15 R_ARM_GLOB_DAT 006935b4 fla_gemm_cntl_mp_pb_bb │ │ │ │ +0068bfbc 0019a215 R_ARM_GLOB_DAT 0041171d FLA_Obj_create_buffer_task │ │ │ │ +0068bfc0 00183915 R_ARM_GLOB_DAT 00693570 fla_gemm_cntl_mm_pm_ip_bb │ │ │ │ +0068bfc4 00114515 R_ARM_GLOB_DAT 00692154 f__cp │ │ │ │ +0068bfc8 001ad115 R_ARM_GLOB_DAT 00693864 fla_tridiagut_cntl_plain │ │ │ │ +0068bfcc 001c0515 R_ARM_GLOB_DAT 00693834 fla_qrut_var1_bsize_leaf │ │ │ │ +0068bfd0 000aa315 R_ARM_GLOB_DAT 0069357c fla_gemm_cntl_pm_bp_bb │ │ │ │ +0068bfd4 0014cf15 R_ARM_GLOB_DAT 00690a78 f__doned │ │ │ │ +0068bfd8 00134b15 R_ARM_GLOB_DAT 00692010 f__ly │ │ │ │ +0068bfdc 00193715 R_ARM_GLOB_DAT 00690a98 f__reading │ │ │ │ +0068bfe0 000df415 R_ARM_GLOB_DAT 00429091 FLA_QR_UT_task │ │ │ │ +0068bfe4 000a6115 R_ARM_GLOB_DAT 004298d1 FLA_UDdate_UT_task │ │ │ │ +0068bfe8 0010cb15 R_ARM_GLOB_DAT 004287d5 FLA_LQ_UT_macro_task │ │ │ │ +0068bfec 00192815 R_ARM_GLOB_DAT 00693768 fla_apqudut_cntl_leaf │ │ │ │ +0068bff0 0013a115 R_ARM_GLOB_DAT 006935b0 fla_gemm_cntl_bp_bb │ │ │ │ +0068bff4 000bee15 R_ARM_GLOB_DAT 00693774 flash_trmm_bsize │ │ │ │ +0068bff8 00181015 R_ARM_GLOB_DAT 00693660 fla_trmm_cntl_blas │ │ │ │ +0068bffc 00051e15 R_ARM_GLOB_DAT 00693584 fla_gemm_cntl_mp_pb_bb │ │ │ │ │ │ │ │ Relocation section '.rel.plt' at offset 0x4c158 contains 5576 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -00686120 00174b16 R_ARM_JUMP_SLOT 0066e7d1 FLA_Apply_Q_UT_rhfc_blk_var3 │ │ │ │ -00686124 00055216 R_ARM_JUMP_SLOT 003cdf8d bl1_sm1h │ │ │ │ -00686128 000a8016 R_ARM_JUMP_SLOT 0037e6c1 ztpqrt2_ │ │ │ │ -0068612c 00065916 R_ARM_JUMP_SLOT 0007a065 clauum_check │ │ │ │ -00686130 0011f416 R_ARM_JUMP_SLOT 003dc501 FLA_Trmvsx_check │ │ │ │ -00686134 00102c16 R_ARM_JUMP_SLOT 003ef7a1 FLASH_Obj_create_diag_panel │ │ │ │ -00686138 00166816 R_ARM_JUMP_SLOT 003d53c1 FLA_Obj_free_buffer_check │ │ │ │ -0068613c 00116a16 R_ARM_JUMP_SLOT 004c7d95 FLA_Syr2k_ln_blk_var1 │ │ │ │ -00686140 00031616 R_ARM_JUMP_SLOT 003f6ffd FLA_Check_matrix_vector_dims │ │ │ │ -00686144 001be216 R_ARM_JUMP_SLOT 003f9919 FLA_Cont_with_3x3_to_2x2 │ │ │ │ -00686148 00060916 R_ARM_JUMP_SLOT 0041c3ad FLA_Her2c_external │ │ │ │ -0068614c 000d6a16 R_ARM_JUMP_SLOT 00570869 FLA_Ttmm_u_opc_var2 │ │ │ │ -00686150 00193d16 R_ARM_JUMP_SLOT 00541f51 FLA_LU_nopiv_unb_var1 │ │ │ │ -00686154 0008e816 R_ARM_JUMP_SLOT 001b4e71 dlarrv_ │ │ │ │ -00686158 000aaf16 R_ARM_JUMP_SLOT 004e0ab5 FLA_Syr2k_ut_unb_var6 │ │ │ │ -0068615c 00108016 R_ARM_JUMP_SLOT 0044e219 FLA_Gemm_hh_unb_var4 │ │ │ │ -00686160 0016ac16 R_ARM_JUMP_SLOT 002d5a19 zgebrd_ │ │ │ │ -00686164 00060816 R_ARM_JUMP_SLOT 003face9 FLA_Obj_is_double_precision │ │ │ │ -00686168 000fca16 R_ARM_JUMP_SLOT 003ce235 bl1_sapdiagmv │ │ │ │ -0068616c 0008d216 R_ARM_JUMP_SLOT 00630919 FLA_Accum_T_UT_internal │ │ │ │ -00686170 0009e516 R_ARM_JUMP_SLOT 004cf875 FLA_Syr2k_lt_blk_var4 │ │ │ │ -00686174 00033e16 R_ARM_JUMP_SLOT 0018bb91 dlaed6_ │ │ │ │ -00686178 000d9116 R_ARM_JUMP_SLOT 003e8c15 FLA_Copyr_cntl_init │ │ │ │ -0068617c 001b5916 R_ARM_JUMP_SLOT 00159099 dgebal_ │ │ │ │ -00686180 000a6216 R_ARM_JUMP_SLOT 003f79b1 FLA_Check_valid_real_trans │ │ │ │ -00686184 0015b216 R_ARM_JUMP_SLOT 00571281 FLA_Ttmm_u_opt_var3 │ │ │ │ -00686188 00146016 R_ARM_JUMP_SLOT 0062e0d9 FLA_Sylv_nn_opd_var1 │ │ │ │ -0068618c 000b7416 R_ARM_JUMP_SLOT 003e4b89 FLA_QR_UT_piv_colnorm_check │ │ │ │ -00686190 001a8716 R_ARM_JUMP_SLOT 004bc881 FLA_Symm_rl_unb_var4 │ │ │ │ -00686194 0015e016 R_ARM_JUMP_SLOT 003d0a99 bl1_dident │ │ │ │ -00686198 001a1116 R_ARM_JUMP_SLOT 003b5b65 en_fio │ │ │ │ +00686120 00174b16 R_ARM_JUMP_SLOT 0066ea89 FLA_Apply_Q_UT_rhfc_blk_var3 │ │ │ │ +00686124 00055216 R_ARM_JUMP_SLOT 003ce115 bl1_sm1h │ │ │ │ +00686128 000a8016 R_ARM_JUMP_SLOT 0037e701 ztpqrt2_ │ │ │ │ +0068612c 00065916 R_ARM_JUMP_SLOT 0007a069 clauum_check │ │ │ │ +00686130 0011f416 R_ARM_JUMP_SLOT 003dc3b1 FLA_Trmvsx_check │ │ │ │ +00686134 00102c16 R_ARM_JUMP_SLOT 003ef7e9 FLASH_Obj_create_diag_panel │ │ │ │ +00686138 00166816 R_ARM_JUMP_SLOT 003d5409 FLA_Obj_free_buffer_check │ │ │ │ +0068613c 00116a16 R_ARM_JUMP_SLOT 004c7ae5 FLA_Syr2k_ln_blk_var1 │ │ │ │ +00686140 00031616 R_ARM_JUMP_SLOT 003f7de5 FLA_Check_matrix_vector_dims │ │ │ │ +00686144 001be216 R_ARM_JUMP_SLOT 003f6f11 FLA_Cont_with_3x3_to_2x2 │ │ │ │ +00686148 00060916 R_ARM_JUMP_SLOT 0041c3f5 FLA_Her2c_external │ │ │ │ +0068614c 000d6a16 R_ARM_JUMP_SLOT 00570cf9 FLA_Ttmm_u_opc_var2 │ │ │ │ +00686150 00193d16 R_ARM_JUMP_SLOT 00542829 FLA_LU_nopiv_unb_var1 │ │ │ │ +00686154 0008e816 R_ARM_JUMP_SLOT 001b47f9 dlarrv_ │ │ │ │ +00686158 000aaf16 R_ARM_JUMP_SLOT 004e0551 FLA_Syr2k_ut_unb_var6 │ │ │ │ +0068615c 00108016 R_ARM_JUMP_SLOT 0044dfb5 FLA_Gemm_hh_unb_var4 │ │ │ │ +00686160 0016ac16 R_ARM_JUMP_SLOT 002d5fc1 zgebrd_ │ │ │ │ +00686164 00060816 R_ARM_JUMP_SLOT 003fad31 FLA_Obj_is_double_precision │ │ │ │ +00686168 000fca16 R_ARM_JUMP_SLOT 003ce49d bl1_sapdiagmv │ │ │ │ +0068616c 0008d216 R_ARM_JUMP_SLOT 006316c9 FLA_Accum_T_UT_internal │ │ │ │ +00686170 0009e516 R_ARM_JUMP_SLOT 004cf279 FLA_Syr2k_lt_blk_var4 │ │ │ │ +00686174 00033e16 R_ARM_JUMP_SLOT 0018e829 dlaed6_ │ │ │ │ +00686178 000d9116 R_ARM_JUMP_SLOT 003e8ced FLA_Copyr_cntl_init │ │ │ │ +0068617c 001b5916 R_ARM_JUMP_SLOT 0015a9c1 dgebal_ │ │ │ │ +00686180 000a6216 R_ARM_JUMP_SLOT 003f8799 FLA_Check_valid_real_trans │ │ │ │ +00686184 0015b216 R_ARM_JUMP_SLOT 00571631 FLA_Ttmm_u_opt_var3 │ │ │ │ +00686188 00146016 R_ARM_JUMP_SLOT 0062e115 FLA_Sylv_nn_opd_var1 │ │ │ │ +0068618c 000b7416 R_ARM_JUMP_SLOT 003e4a05 FLA_QR_UT_piv_colnorm_check │ │ │ │ +00686190 001a8716 R_ARM_JUMP_SLOT 004bc8bd FLA_Symm_rl_unb_var4 │ │ │ │ +00686194 0015e016 R_ARM_JUMP_SLOT 003d09a9 bl1_dident │ │ │ │ +00686198 001a1116 R_ARM_JUMP_SLOT 003b589d en_fio │ │ │ │ 0068619c 00000316 R_ARM_JUMP_SLOT 00000000 csqrt │ │ │ │ -006861a0 0015f316 R_ARM_JUMP_SLOT 0044ad15 FLA_Gemm_hc_blk_var2 │ │ │ │ -006861a4 00140816 R_ARM_JUMP_SLOT 001dd9b9 dsprfs_ │ │ │ │ -006861a8 00134d16 R_ARM_JUMP_SLOT 003d1499 bl1_zrandm │ │ │ │ -006861ac 00071f16 R_ARM_JUMP_SLOT 0052d355 FLA_Bsvd_find_submatrix_opd │ │ │ │ -006861b0 00136c16 R_ARM_JUMP_SLOT 003d83dd FLA_Scale_diag_check │ │ │ │ -006861b4 00098e16 R_ARM_JUMP_SLOT 003d9af9 FLA_Copyt_internal_check │ │ │ │ -006861b8 000eee16 R_ARM_JUMP_SLOT 00659891 FLA_Apply_Q_UT_rhfc │ │ │ │ -006861bc 00147916 R_ARM_JUMP_SLOT 003ce499 bl1_capdiagmv │ │ │ │ -006861c0 00076f16 R_ARM_JUMP_SLOT 003eddc9 FLASH_Obj_create_hier_conf_to_flat_ext_check │ │ │ │ -006861c4 00014c16 R_ARM_JUMP_SLOT 00515a01 FLA_Trsm_llt_blk_var2 │ │ │ │ -006861c8 0018bf16 R_ARM_JUMP_SLOT 00540209 FLA_LU_nopiv_blk_var4 │ │ │ │ -006861cc 0018d316 R_ARM_JUMP_SLOT 0056de79 FLA_Ttmm_l_opc_var1 │ │ │ │ -006861d0 0015a616 R_ARM_JUMP_SLOT 004f179d FLA_Trmm_llc_unb_var4 │ │ │ │ -006861d4 00176816 R_ARM_JUMP_SLOT 0050cfad FLA_Trsm_llc │ │ │ │ -006861d8 000aa716 R_ARM_JUMP_SLOT 004df449 FLA_Syr2k_ut_unb_var2 │ │ │ │ -006861dc 001b6416 R_ARM_JUMP_SLOT 001ccb6d dpbstf_ │ │ │ │ -006861e0 00041c16 R_ARM_JUMP_SLOT 003cecd5 bl1_dewinvscalmt │ │ │ │ -006861e4 000d7016 R_ARM_JUMP_SLOT 0043bd6d FLA_Trsv_ut_blk_var1 │ │ │ │ -006861e8 00033a16 R_ARM_JUMP_SLOT 00191601 dlag2_ │ │ │ │ -006861ec 00194c16 R_ARM_JUMP_SLOT 00543b9d FLA_LU_nopiv_unb_var5 │ │ │ │ -006861f0 00183216 R_ARM_JUMP_SLOT 003e92d9 FLASH_Scalr_cntl_finalize │ │ │ │ -006861f4 0011e916 R_ARM_JUMP_SLOT 003a006d sorglq_fla │ │ │ │ -006861f8 001a7016 R_ARM_JUMP_SLOT 001632a5 dgeql2_ │ │ │ │ -006861fc 00012616 R_ARM_JUMP_SLOT 00231ac1 sisnan_ │ │ │ │ -00686200 0013f216 R_ARM_JUMP_SLOT 002f6431 zheevd_ │ │ │ │ -00686204 001aad16 R_ARM_JUMP_SLOT 00644b65 FLA_Apply_G_rf_ass_var3 │ │ │ │ -00686208 00121616 R_ARM_JUMP_SLOT 004cd235 FLA_Syr2k_ln_unb_var6 │ │ │ │ -0068620c 00192516 R_ARM_JUMP_SLOT 003c71f9 bl1_strmmsx │ │ │ │ -00686210 000cc516 R_ARM_JUMP_SLOT 005665fd FLA_Trinv_lu_ops_var4 │ │ │ │ -00686214 0019a816 R_ARM_JUMP_SLOT 00569d21 FLA_Trinv_un_unb_var4 │ │ │ │ -00686218 0006ab16 R_ARM_JUMP_SLOT 00471625 FLA_Hemm_lu_unb_var9 │ │ │ │ -0068621c 00026d16 R_ARM_JUMP_SLOT 00538089 FLA_Chol_u_opt_var3 │ │ │ │ -00686220 00161716 R_ARM_JUMP_SLOT 005519f9 FLA_QR2_UT_opt_var1 │ │ │ │ -00686224 000ee516 R_ARM_JUMP_SLOT 005acfa9 FLA_Eig_gest_iu_opd_var5 │ │ │ │ -00686228 0015a216 R_ARM_JUMP_SLOT 00568e79 FLA_Trinv_un_ops_var4 │ │ │ │ -0068622c 0003a616 R_ARM_JUMP_SLOT 00185549 dlaebz_ │ │ │ │ -00686230 00096016 R_ARM_JUMP_SLOT 003e9919 FLA_Gemm_cntl_finalize │ │ │ │ -00686234 00182516 R_ARM_JUMP_SLOT 005472a5 FLA_LU_piv_ops_var3 │ │ │ │ -00686238 00117316 R_ARM_JUMP_SLOT 003966c1 zunmqr_ │ │ │ │ -0068623c 001aaf16 R_ARM_JUMP_SLOT 003200f1 zlags2_ │ │ │ │ -00686240 000fa516 R_ARM_JUMP_SLOT 0031b431 zlacn2_ │ │ │ │ -00686244 00125116 R_ARM_JUMP_SLOT 003db8b5 FLA_Her2_check │ │ │ │ -00686248 0016c716 R_ARM_JUMP_SLOT 005b0795 FLA_Eig_gest_nl_blk_var2 │ │ │ │ -0068624c 000c9416 R_ARM_JUMP_SLOT 0059492d FLA_Fused_Gerc2_Ahx_Axpy_Ax_ops_var1 │ │ │ │ -00686250 000f1616 R_ARM_JUMP_SLOT 005f15ad FLA_Lyap_n_opd_var1 │ │ │ │ -00686254 00153416 R_ARM_JUMP_SLOT 003e9085 FLASH_Copyt_cntl_init │ │ │ │ -00686258 00071a16 R_ARM_JUMP_SLOT 00435bed FLA_Scalr_u_blk_var4 │ │ │ │ -0068625c 0014d816 R_ARM_JUMP_SLOT 003d15b9 bl1_smaxabsv │ │ │ │ -00686260 00128f16 R_ARM_JUMP_SLOT 0041f185 FLA_Trsv_un_task │ │ │ │ -00686264 00152716 R_ARM_JUMP_SLOT 0044fc61 FLA_Gemm_hn_unb_var2 │ │ │ │ -00686268 00140d16 R_ARM_JUMP_SLOT 0056b439 FLA_Trinv_uu_opc_var2 │ │ │ │ -0068626c 000d7b16 R_ARM_JUMP_SLOT 003eb6b1 FLA_Chol_cntl_init │ │ │ │ -00686270 00045c16 R_ARM_JUMP_SLOT 00371e89 zsytrs_rook_ │ │ │ │ -00686274 001aca16 R_ARM_JUMP_SLOT 005a4785 FLA_Eig_gest_il_opz_var5 │ │ │ │ -00686278 001b6e16 R_ARM_JUMP_SLOT 003d8911 FLA_Sort_evd_check │ │ │ │ -0068627c 00115816 R_ARM_JUMP_SLOT 0062b4d5 FLA_Sylv_nn_blk_var7 │ │ │ │ -00686280 0008b416 R_ARM_JUMP_SLOT 004528bd FLA_Gemm_nc_blk_var1 │ │ │ │ -00686284 000f7116 R_ARM_JUMP_SLOT 004aa3f9 FLA_Symm_rl │ │ │ │ -00686288 00114916 R_ARM_JUMP_SLOT 005d2b41 FLA_Hess_UT_step_opz_var4 │ │ │ │ -0068628c 000c9f16 R_ARM_JUMP_SLOT 003e8455 FLA_Cntl_uddateutinc_obj_create │ │ │ │ -00686290 00085416 R_ARM_JUMP_SLOT 003d9625 FLA_Axpyt_internal_check │ │ │ │ -00686294 0003f016 R_ARM_JUMP_SLOT 004745e5 FLA_Hemm_rl_blk_var7 │ │ │ │ -00686298 00062d16 R_ARM_JUMP_SLOT 003ebdb9 FLA_LU_piv_cntl_finalize │ │ │ │ -0068629c 001a2e16 R_ARM_JUMP_SLOT 003e8351 FLA_Cntl_hessut_obj_create │ │ │ │ -006862a0 00156e16 R_ARM_JUMP_SLOT 00657a9d FLASH_Apply_Q_UT_create_workspace │ │ │ │ -006862a4 000f4716 R_ARM_JUMP_SLOT 0042cd79 FLA_Axpyt_t_blk_var1 │ │ │ │ -006862a8 00097616 R_ARM_JUMP_SLOT 005cff79 FLA_Hess_UT_step_opt_var5 │ │ │ │ -006862ac 0015b916 R_ARM_JUMP_SLOT 0051e8a1 FLA_Trsm_rlc_blk_var2 │ │ │ │ +006861a0 0015f316 R_ARM_JUMP_SLOT 0044ad5d FLA_Gemm_hc_blk_var2 │ │ │ │ +006861a4 00140816 R_ARM_JUMP_SLOT 001dd9d9 dsprfs_ │ │ │ │ +006861a8 00134d16 R_ARM_JUMP_SLOT 003d14dd bl1_zrandm │ │ │ │ +006861ac 00071f16 R_ARM_JUMP_SLOT 0052d38d FLA_Bsvd_find_submatrix_opd │ │ │ │ +006861b0 00136c16 R_ARM_JUMP_SLOT 003d8425 FLA_Scale_diag_check │ │ │ │ +006861b4 00098e16 R_ARM_JUMP_SLOT 003d9d09 FLA_Copyt_internal_check │ │ │ │ +006861b8 000eee16 R_ARM_JUMP_SLOT 006598c9 FLA_Apply_Q_UT_rhfc │ │ │ │ +006861bc 00147916 R_ARM_JUMP_SLOT 003ce701 bl1_capdiagmv │ │ │ │ +006861c0 00076f16 R_ARM_JUMP_SLOT 003edf39 FLASH_Obj_create_hier_conf_to_flat_ext_check │ │ │ │ +006861c4 00014c16 R_ARM_JUMP_SLOT 00515245 FLA_Trsm_llt_blk_var2 │ │ │ │ +006861c8 0018bf16 R_ARM_JUMP_SLOT 00540241 FLA_LU_nopiv_blk_var4 │ │ │ │ +006861cc 0018d316 R_ARM_JUMP_SLOT 0056d7d1 FLA_Ttmm_l_opc_var1 │ │ │ │ +006861d0 0015a616 R_ARM_JUMP_SLOT 004f2559 FLA_Trmm_llc_unb_var4 │ │ │ │ +006861d4 00176816 R_ARM_JUMP_SLOT 0050d631 FLA_Trsm_llc │ │ │ │ +006861d8 000aa716 R_ARM_JUMP_SLOT 004e0af5 FLA_Syr2k_ut_unb_var2 │ │ │ │ +006861dc 001b6416 R_ARM_JUMP_SLOT 001ce2b9 dpbstf_ │ │ │ │ +006861e0 00041c16 R_ARM_JUMP_SLOT 003ceb6d bl1_dewinvscalmt │ │ │ │ +006861e4 000d7016 R_ARM_JUMP_SLOT 0043bdb5 FLA_Trsv_ut_blk_var1 │ │ │ │ +006861e8 00033a16 R_ARM_JUMP_SLOT 00190c19 dlag2_ │ │ │ │ +006861ec 00194c16 R_ARM_JUMP_SLOT 00543eed FLA_LU_nopiv_unb_var5 │ │ │ │ +006861f0 00183216 R_ARM_JUMP_SLOT 003e9371 FLASH_Scalr_cntl_finalize │ │ │ │ +006861f4 0011e916 R_ARM_JUMP_SLOT 003a00ad sorglq_fla │ │ │ │ +006861f8 001a7016 R_ARM_JUMP_SLOT 001632ad dgeql2_ │ │ │ │ +006861fc 00012616 R_ARM_JUMP_SLOT 00231325 sisnan_ │ │ │ │ +00686200 0013f216 R_ARM_JUMP_SLOT 002f6459 zheevd_ │ │ │ │ +00686204 001aad16 R_ARM_JUMP_SLOT 00644915 FLA_Apply_G_rf_ass_var3 │ │ │ │ +00686208 00121616 R_ARM_JUMP_SLOT 004cdda5 FLA_Syr2k_ln_unb_var6 │ │ │ │ +0068620c 00192516 R_ARM_JUMP_SLOT 003c8471 bl1_strmmsx │ │ │ │ +00686210 000cc516 R_ARM_JUMP_SLOT 00565ea5 FLA_Trinv_lu_ops_var4 │ │ │ │ +00686214 0019a816 R_ARM_JUMP_SLOT 00569d5d FLA_Trinv_un_unb_var4 │ │ │ │ +00686218 0006ab16 R_ARM_JUMP_SLOT 00471661 FLA_Hemm_lu_unb_var9 │ │ │ │ +0068621c 00026d16 R_ARM_JUMP_SLOT 00538959 FLA_Chol_u_opt_var3 │ │ │ │ +00686220 00161716 R_ARM_JUMP_SLOT 005513c9 FLA_QR2_UT_opt_var1 │ │ │ │ +00686224 000ee516 R_ARM_JUMP_SLOT 005ab899 FLA_Eig_gest_iu_opd_var5 │ │ │ │ +00686228 0015a216 R_ARM_JUMP_SLOT 00569495 FLA_Trinv_un_ops_var4 │ │ │ │ +0068622c 0003a616 R_ARM_JUMP_SLOT 0018afb9 dlaebz_ │ │ │ │ +00686230 00096016 R_ARM_JUMP_SLOT 003e9981 FLA_Gemm_cntl_finalize │ │ │ │ +00686234 00182516 R_ARM_JUMP_SLOT 00546ca9 FLA_LU_piv_ops_var3 │ │ │ │ +00686238 00117316 R_ARM_JUMP_SLOT 003960f5 zunmqr_ │ │ │ │ +0068623c 001aaf16 R_ARM_JUMP_SLOT 00320705 zlags2_ │ │ │ │ +00686240 000fa516 R_ARM_JUMP_SLOT 0031a911 zlacn2_ │ │ │ │ +00686244 00125116 R_ARM_JUMP_SLOT 003db51d FLA_Her2_check │ │ │ │ +00686248 0016c716 R_ARM_JUMP_SLOT 005b07cd FLA_Eig_gest_nl_blk_var2 │ │ │ │ +0068624c 000c9416 R_ARM_JUMP_SLOT 00595b89 FLA_Fused_Gerc2_Ahx_Axpy_Ax_ops_var1 │ │ │ │ +00686250 000f1616 R_ARM_JUMP_SLOT 005f15e9 FLA_Lyap_n_opd_var1 │ │ │ │ +00686254 00153416 R_ARM_JUMP_SLOT 003e90cd FLASH_Copyt_cntl_init │ │ │ │ +00686258 00071a16 R_ARM_JUMP_SLOT 00435989 FLA_Scalr_u_blk_var4 │ │ │ │ +0068625c 0014d816 R_ARM_JUMP_SLOT 003d1601 bl1_smaxabsv │ │ │ │ +00686260 00128f16 R_ARM_JUMP_SLOT 0041f825 FLA_Trsv_un_task │ │ │ │ +00686264 00152716 R_ARM_JUMP_SLOT 0044f739 FLA_Gemm_hn_unb_var2 │ │ │ │ +00686268 00140d16 R_ARM_JUMP_SLOT 0056b0d5 FLA_Trinv_uu_opc_var2 │ │ │ │ +0068626c 000d7b16 R_ARM_JUMP_SLOT 003eb5f5 FLA_Chol_cntl_init │ │ │ │ +00686270 00045c16 R_ARM_JUMP_SLOT 003721b1 zsytrs_rook_ │ │ │ │ +00686274 001aca16 R_ARM_JUMP_SLOT 005a3ad1 FLA_Eig_gest_il_opz_var5 │ │ │ │ +00686278 001b6e16 R_ARM_JUMP_SLOT 003d8959 FLA_Sort_evd_check │ │ │ │ +0068627c 00115816 R_ARM_JUMP_SLOT 0062b511 FLA_Sylv_nn_blk_var7 │ │ │ │ +00686280 0008b416 R_ARM_JUMP_SLOT 00452905 FLA_Gemm_nc_blk_var1 │ │ │ │ +00686284 000f7116 R_ARM_JUMP_SLOT 004a9d11 FLA_Symm_rl │ │ │ │ +00686288 00114916 R_ARM_JUMP_SLOT 005d2aa1 FLA_Hess_UT_step_opz_var4 │ │ │ │ +0068628c 000c9f16 R_ARM_JUMP_SLOT 003e88b9 FLA_Cntl_uddateutinc_obj_create │ │ │ │ +00686290 00085416 R_ARM_JUMP_SLOT 003d954d FLA_Axpyt_internal_check │ │ │ │ +00686294 0003f016 R_ARM_JUMP_SLOT 00474899 FLA_Hemm_rl_blk_var7 │ │ │ │ +00686298 00062d16 R_ARM_JUMP_SLOT 003ebe01 FLA_LU_piv_cntl_finalize │ │ │ │ +0068629c 001a2e16 R_ARM_JUMP_SLOT 003e87b5 FLA_Cntl_hessut_obj_create │ │ │ │ +006862a0 00156e16 R_ARM_JUMP_SLOT 00657951 FLASH_Apply_Q_UT_create_workspace │ │ │ │ +006862a4 000f4716 R_ARM_JUMP_SLOT 0042d345 FLA_Axpyt_t_blk_var1 │ │ │ │ +006862a8 00097616 R_ARM_JUMP_SLOT 005cb919 FLA_Hess_UT_step_opt_var5 │ │ │ │ +006862ac 0015b916 R_ARM_JUMP_SLOT 0051df09 FLA_Trsm_rlc_blk_var2 │ │ │ │ 006862b0 00000416 R_ARM_JUMP_SLOT 00000000 sincos │ │ │ │ -006862b4 0011eb16 R_ARM_JUMP_SLOT 003ace19 slamch_ │ │ │ │ -006862b8 0010e616 R_ARM_JUMP_SLOT 003e9d5d FLA_Herk_cntl_init │ │ │ │ -006862bc 0001e016 R_ARM_JUMP_SLOT 003ce935 bl1_sfree_contigm │ │ │ │ +006862b4 0011eb16 R_ARM_JUMP_SLOT 003ace55 slamch_ │ │ │ │ +006862b8 0010e616 R_ARM_JUMP_SLOT 003e9c55 FLA_Herk_cntl_init │ │ │ │ +006862bc 0001e016 R_ARM_JUMP_SLOT 003ce97d bl1_sfree_contigm │ │ │ │ 006862c0 00000516 R_ARM_JUMP_SLOT 00000000 cgemv_ │ │ │ │ -006862c4 00166b16 R_ARM_JUMP_SLOT 005c2fe9 FLA_Hess_UT_blk_var2 │ │ │ │ -006862c8 00138316 R_ARM_JUMP_SLOT 0042736d FLA_Trinv_un_unb_ext │ │ │ │ -006862cc 0005c016 R_ARM_JUMP_SLOT 003fa951 FLA_Obj_vector_inc │ │ │ │ -006862d0 00198916 R_ARM_JUMP_SLOT 00563901 FLA_Trinv_ln_unb_var1 │ │ │ │ -006862d4 0005d416 R_ARM_JUMP_SLOT 0046ba65 FLA_Hemm_lu_blk_var1 │ │ │ │ +006862c4 00166b16 R_ARM_JUMP_SLOT 005c1c39 FLA_Hess_UT_blk_var2 │ │ │ │ +006862c8 00138316 R_ARM_JUMP_SLOT 00427461 FLA_Trinv_un_unb_ext │ │ │ │ +006862cc 0005c016 R_ARM_JUMP_SLOT 003fa999 FLA_Obj_vector_inc │ │ │ │ +006862d0 00198916 R_ARM_JUMP_SLOT 00562dc5 FLA_Trinv_ln_unb_var1 │ │ │ │ +006862d4 0005d416 R_ARM_JUMP_SLOT 0046ccd9 FLA_Hemm_lu_blk_var1 │ │ │ │ 006862d8 00000616 R_ARM_JUMP_SLOT 00000000 cscal_ │ │ │ │ -006862dc 000bdb16 R_ARM_JUMP_SLOT 002ed391 zgttrf_ │ │ │ │ -006862e0 00076116 R_ARM_JUMP_SLOT 005d7f25 FLA_Hess_UT_unb_var4 │ │ │ │ -006862e4 0006d216 R_ARM_JUMP_SLOT 0012fb9d ctftri_ │ │ │ │ -006862e8 00093416 R_ARM_JUMP_SLOT 005534cd FLA_QR_UT_blk_var3 │ │ │ │ -006862ec 000ed916 R_ARM_JUMP_SLOT 005a96ad FLA_Eig_gest_iu_opd_var1 │ │ │ │ -006862f0 00199816 R_ARM_JUMP_SLOT 000713c9 sorgbr_ │ │ │ │ -006862f4 001c2216 R_ARM_JUMP_SLOT 0043f1e5 FLA_Gemm_ch_blk_var5 │ │ │ │ -006862f8 0013c916 R_ARM_JUMP_SLOT 003e6f95 FLA_UDdate_UT_internal_check │ │ │ │ +006862dc 000bdb16 R_ARM_JUMP_SLOT 002ece35 zgttrf_ │ │ │ │ +006862e0 00076116 R_ARM_JUMP_SLOT 005d81fd FLA_Hess_UT_unb_var4 │ │ │ │ +006862e4 0006d216 R_ARM_JUMP_SLOT 0012fb95 ctftri_ │ │ │ │ +006862e8 00093416 R_ARM_JUMP_SLOT 00552ead FLA_QR_UT_blk_var3 │ │ │ │ +006862ec 000ed916 R_ARM_JUMP_SLOT 005a96e5 FLA_Eig_gest_iu_opd_var1 │ │ │ │ +006862f0 00199816 R_ARM_JUMP_SLOT 00070159 sorgbr_ │ │ │ │ +006862f4 001c2216 R_ARM_JUMP_SLOT 0043eced FLA_Gemm_ch_blk_var5 │ │ │ │ +006862f8 0013c916 R_ARM_JUMP_SLOT 003e7295 FLA_UDdate_UT_internal_check │ │ │ │ 006862fc 00000716 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ -00686300 0001ed16 R_ARM_JUMP_SLOT 0040b961 fla_dlamc1 │ │ │ │ -00686304 000b9f16 R_ARM_JUMP_SLOT 003ce785 bl1_dcreate_contigmt │ │ │ │ -00686308 00047416 R_ARM_JUMP_SLOT 003b77f5 bl1_zdot2s │ │ │ │ -0068630c 0014ec16 R_ARM_JUMP_SLOT 001e5fc5 dsyevd_ │ │ │ │ -00686310 00108116 R_ARM_JUMP_SLOT 0056a72d FLA_Trinv_uu_blk_var3 │ │ │ │ -00686314 00059816 R_ARM_JUMP_SLOT 00438171 FLA_Gemv_t_blk_var1 │ │ │ │ -00686318 00094f16 R_ARM_JUMP_SLOT 004538c5 FLA_Gemm_nc_unb_var1 │ │ │ │ -0068631c 00060616 R_ARM_JUMP_SLOT 00646d59 FLA_Apply_G_rf_asc_var3 │ │ │ │ -00686320 000d9616 R_ARM_JUMP_SLOT 003f3831 FLA_Query_blocksize │ │ │ │ -00686324 0019c716 R_ARM_JUMP_SLOT 00085935 ssytrd_check │ │ │ │ -00686328 0012b016 R_ARM_JUMP_SLOT 00080635 dsygs2_check │ │ │ │ -0068632c 00010316 R_ARM_JUMP_SLOT 00076159 spotf2_ │ │ │ │ -00686330 0014e916 R_ARM_JUMP_SLOT 0053688d FLA_Chol_l_opz_var2 │ │ │ │ -00686334 00074116 R_ARM_JUMP_SLOT 004577b5 FLA_Gemm_nn_blk_var6 │ │ │ │ -00686338 00165716 R_ARM_JUMP_SLOT 006669d9 FLA_Apply_Q_UT_lhfr_blk_var3 │ │ │ │ -0068633c 0005bb16 R_ARM_JUMP_SLOT 003d46b9 FLA_Copy_buffer_to_object_check │ │ │ │ +00686300 0001ed16 R_ARM_JUMP_SLOT 0040b891 fla_dlamc1 │ │ │ │ +00686304 000b9f16 R_ARM_JUMP_SLOT 003ce305 bl1_dcreate_contigmt │ │ │ │ +00686308 00047416 R_ARM_JUMP_SLOT 003b783d bl1_zdot2s │ │ │ │ +0068630c 0014ec16 R_ARM_JUMP_SLOT 001e5cf1 dsyevd_ │ │ │ │ +00686310 00108116 R_ARM_JUMP_SLOT 0056a769 FLA_Trinv_uu_blk_var3 │ │ │ │ +00686314 00059816 R_ARM_JUMP_SLOT 00437ef1 FLA_Gemv_t_blk_var1 │ │ │ │ +00686318 00094f16 R_ARM_JUMP_SLOT 00453629 FLA_Gemm_nc_unb_var1 │ │ │ │ +0068631c 00060616 R_ARM_JUMP_SLOT 00646b09 FLA_Apply_G_rf_asc_var3 │ │ │ │ +00686320 000d9616 R_ARM_JUMP_SLOT 003f364d FLA_Query_blocksize │ │ │ │ +00686324 0019c716 R_ARM_JUMP_SLOT 000857a5 ssytrd_check │ │ │ │ +00686328 0012b016 R_ARM_JUMP_SLOT 00080639 dsygs2_check │ │ │ │ +0068632c 00010316 R_ARM_JUMP_SLOT 000762ad spotf2_ │ │ │ │ +00686330 0014e916 R_ARM_JUMP_SLOT 005368cd FLA_Chol_l_opz_var2 │ │ │ │ +00686334 00074116 R_ARM_JUMP_SLOT 00457575 FLA_Gemm_nn_blk_var6 │ │ │ │ +00686338 00165716 R_ARM_JUMP_SLOT 00666519 FLA_Apply_Q_UT_lhfr_blk_var3 │ │ │ │ +0068633c 0005bb16 R_ARM_JUMP_SLOT 003d4701 FLA_Copy_buffer_to_object_check │ │ │ │ 00686340 00000816 R_ARM_JUMP_SLOT 00000000 sdot_ │ │ │ │ -00686344 000ac516 R_ARM_JUMP_SLOT 00343c71 zlascl_ │ │ │ │ -00686348 00158316 R_ARM_JUMP_SLOT 004421e9 FLA_Gemm_cn_unb_var6 │ │ │ │ -0068634c 00187e16 R_ARM_JUMP_SLOT 003eaba9 FLASH_Symm_cntl_init │ │ │ │ -00686350 000adb16 R_ARM_JUMP_SLOT 00425805 FLA_Trsm_rut_task │ │ │ │ -00686354 0012e016 R_ARM_JUMP_SLOT 0020a9b9 dtzrzf_ │ │ │ │ -00686358 0010ff16 R_ARM_JUMP_SLOT 00425439 FLA_Trsm_lun_task │ │ │ │ -0068635c 000f4216 R_ARM_JUMP_SLOT 000c8ba5 chpevx_ │ │ │ │ -00686360 00142816 R_ARM_JUMP_SLOT 004f5899 FLA_Trmm_lln_unb_var1 │ │ │ │ -00686364 001a9216 R_ARM_JUMP_SLOT 004be06d FLA_Symm_rl_unb_var8 │ │ │ │ -00686368 00131416 R_ARM_JUMP_SLOT 00546d45 FLA_LU_piv_opc_var5 │ │ │ │ -0068636c 000dde16 R_ARM_JUMP_SLOT 003dcedd FLA_Hemm_check │ │ │ │ -00686370 0003d416 R_ARM_JUMP_SLOT 002087a5 dtprfb_ │ │ │ │ -00686374 00147316 R_ARM_JUMP_SLOT 003fa9e5 FLA_Obj_base_width │ │ │ │ -00686378 0011d016 R_ARM_JUMP_SLOT 0046875d FLA_Hemm_ll_unb_var1 │ │ │ │ -0068637c 000f9d16 R_ARM_JUMP_SLOT 00080825 dsytd2_check │ │ │ │ -00686380 00130816 R_ARM_JUMP_SLOT 003e2409 FLA_CAQR_UT_inc_solve_check │ │ │ │ -00686384 0014ea16 R_ARM_JUMP_SLOT 00522d95 FLA_Trsm_rln_unb_var2 │ │ │ │ -00686388 0003e716 R_ARM_JUMP_SLOT 00472cd1 FLA_Hemm_rl_blk_var3 │ │ │ │ -0068638c 0015fd16 R_ARM_JUMP_SLOT 0044b7a9 FLA_Gemm_hc_blk_var6 │ │ │ │ -00686390 0009c116 R_ARM_JUMP_SLOT 003cda05 bl1_zallocv │ │ │ │ -00686394 0008bc16 R_ARM_JUMP_SLOT 00453305 FLA_Gemm_nc_blk_var5 │ │ │ │ -00686398 000c6716 R_ARM_JUMP_SLOT 00275655 slasda_ │ │ │ │ -0068639c 00040b16 R_ARM_JUMP_SLOT 0012ac31 csytf2_ │ │ │ │ -006863a0 00135516 R_ARM_JUMP_SLOT 00501779 FLA_Trmm_rln_blk_var3 │ │ │ │ -006863a4 00149816 R_ARM_JUMP_SLOT 004fed7d FLA_Trmm_rlc_blk_var4 │ │ │ │ -006863a8 0017a716 R_ARM_JUMP_SLOT 003fa549 FLA_Conjugate │ │ │ │ -006863ac 00135816 R_ARM_JUMP_SLOT 0025b209 slapmt_ │ │ │ │ -006863b0 00188716 R_ARM_JUMP_SLOT 000b44b5 cheevd_ │ │ │ │ -006863b4 0019e016 R_ARM_JUMP_SLOT 003c5259 bl1_ctrmm_blas │ │ │ │ -006863b8 0004a016 R_ARM_JUMP_SLOT 003fd34d FLASH_Queue_end │ │ │ │ -006863bc 000c7816 R_ARM_JUMP_SLOT 00363891 zspmv_ │ │ │ │ -006863c0 000f2216 R_ARM_JUMP_SLOT 003ecf5d FLASH_Eig_gest_cntl_init │ │ │ │ -006863c4 00104116 R_ARM_JUMP_SLOT 004880fd FLA_Her2k_lh_unb_var8 │ │ │ │ +00686344 000ac516 R_ARM_JUMP_SLOT 00343cb1 zlascl_ │ │ │ │ +00686348 00158316 R_ARM_JUMP_SLOT 00441d19 FLA_Gemm_cn_unb_var6 │ │ │ │ +0068634c 00187e16 R_ARM_JUMP_SLOT 003eabf1 FLASH_Symm_cntl_init │ │ │ │ +00686350 000adb16 R_ARM_JUMP_SLOT 00425e29 FLA_Trsm_rut_task │ │ │ │ +00686354 0012e016 R_ARM_JUMP_SLOT 0020a871 dtzrzf_ │ │ │ │ +00686358 0010ff16 R_ARM_JUMP_SLOT 00425a5d FLA_Trsm_lun_task │ │ │ │ +0068635c 000f4216 R_ARM_JUMP_SLOT 000c7e89 chpevx_ │ │ │ │ +00686360 00142816 R_ARM_JUMP_SLOT 004f50dd FLA_Trmm_lln_unb_var1 │ │ │ │ +00686364 001a9216 R_ARM_JUMP_SLOT 004bde5d FLA_Symm_rl_unb_var8 │ │ │ │ +00686368 00131416 R_ARM_JUMP_SLOT 00546055 FLA_LU_piv_opc_var5 │ │ │ │ +0068636c 000dde16 R_ARM_JUMP_SLOT 003dcde1 FLA_Hemm_check │ │ │ │ +00686370 0003d416 R_ARM_JUMP_SLOT 00208661 dtprfb_ │ │ │ │ +00686374 00147316 R_ARM_JUMP_SLOT 003faa2d FLA_Obj_base_width │ │ │ │ +00686378 0011d016 R_ARM_JUMP_SLOT 004681a1 FLA_Hemm_ll_unb_var1 │ │ │ │ +0068637c 000f9d16 R_ARM_JUMP_SLOT 0008072d dsytd2_check │ │ │ │ +00686380 00130816 R_ARM_JUMP_SLOT 003e2405 FLA_CAQR_UT_inc_solve_check │ │ │ │ +00686384 0014ea16 R_ARM_JUMP_SLOT 00523781 FLA_Trsm_rln_unb_var2 │ │ │ │ +00686388 0003e716 R_ARM_JUMP_SLOT 004726d9 FLA_Hemm_rl_blk_var3 │ │ │ │ +0068638c 0015fd16 R_ARM_JUMP_SLOT 0044b531 FLA_Gemm_hc_blk_var6 │ │ │ │ +00686390 0009c116 R_ARM_JUMP_SLOT 003cd925 bl1_zallocv │ │ │ │ +00686394 0008bc16 R_ARM_JUMP_SLOT 00452e2d FLA_Gemm_nc_blk_var5 │ │ │ │ +00686398 000c6716 R_ARM_JUMP_SLOT 00275ee1 slasda_ │ │ │ │ +0068639c 00040b16 R_ARM_JUMP_SLOT 0012b421 csytf2_ │ │ │ │ +006863a0 00135516 R_ARM_JUMP_SLOT 0050162d FLA_Trmm_rln_blk_var3 │ │ │ │ +006863a4 00149816 R_ARM_JUMP_SLOT 004fe7e9 FLA_Trmm_rlc_blk_var4 │ │ │ │ +006863a8 0017a716 R_ARM_JUMP_SLOT 003fa445 FLA_Conjugate │ │ │ │ +006863ac 00135816 R_ARM_JUMP_SLOT 0025ac21 slapmt_ │ │ │ │ +006863b0 00188716 R_ARM_JUMP_SLOT 000b47a5 cheevd_ │ │ │ │ +006863b4 0019e016 R_ARM_JUMP_SLOT 003c52a1 bl1_ctrmm_blas │ │ │ │ +006863b8 0004a016 R_ARM_JUMP_SLOT 003fd9e5 FLASH_Queue_end │ │ │ │ +006863bc 000c7816 R_ARM_JUMP_SLOT 00362831 zspmv_ │ │ │ │ +006863c0 000f2216 R_ARM_JUMP_SLOT 003ed219 FLASH_Eig_gest_cntl_init │ │ │ │ +006863c4 00104116 R_ARM_JUMP_SLOT 004878e5 FLA_Her2k_lh_unb_var8 │ │ │ │ 006863c8 00000916 R_ARM_JUMP_SLOT 00000000 fileno@GLIBC_2.4 │ │ │ │ -006863cc 0018d116 R_ARM_JUMP_SLOT 003f7235 FLA_Check_object_dims │ │ │ │ -006863d0 000c8316 R_ARM_JUMP_SLOT 003e113d FLA_Bidiag_UT_form_U_check │ │ │ │ -006863d4 00061f16 R_ARM_JUMP_SLOT 003de085 FLA_Syrk_internal_check │ │ │ │ -006863d8 00079316 R_ARM_JUMP_SLOT 005e9f65 FLA_Lyap_h_opc_var1 │ │ │ │ -006863dc 001ac716 R_ARM_JUMP_SLOT 005c6c51 FLA_Hess_UT_step_ofz_var2 │ │ │ │ -006863e0 00177016 R_ARM_JUMP_SLOT 003d2349 bl1_dsetdiag │ │ │ │ -006863e4 001a2a16 R_ARM_JUMP_SLOT 00331369 zlanht_ │ │ │ │ -006863e8 000c4816 R_ARM_JUMP_SLOT 003b13d1 bl1_saxpy │ │ │ │ -006863ec 0016e416 R_ARM_JUMP_SLOT 003dfc39 FLA_Apply_QUD_UT_inc_internal_check │ │ │ │ -006863f0 00037016 R_ARM_JUMP_SLOT 003357a1 zlantr_ │ │ │ │ -006863f4 00096f16 R_ARM_JUMP_SLOT 005c5cc5 FLA_Hess_UT_step_opt_var1 │ │ │ │ -006863f8 00111c16 R_ARM_JUMP_SLOT 00653d1d FLA_Apply_Q2_UT_lhfc_blk_var2 │ │ │ │ -006863fc 0019e916 R_ARM_JUMP_SLOT 004e5599 FLA_Syrk_ln_unb_var3 │ │ │ │ -00686400 00089116 R_ARM_JUMP_SLOT 00577035 FLA_Bidiag_UT_recover_tau_submatrix │ │ │ │ -00686404 0011a216 R_ARM_JUMP_SLOT 0016fcd1 dggbal_ │ │ │ │ -00686408 00136116 R_ARM_JUMP_SLOT 003d4afd FLA_Merge_2x2_check │ │ │ │ -0068640c 000e2f16 R_ARM_JUMP_SLOT 003da15d FLA_Dotcs_check │ │ │ │ -00686410 00196216 R_ARM_JUMP_SLOT 004e9aad FLA_Syrk_un_blk_var5 │ │ │ │ -00686414 000c4b16 R_ARM_JUMP_SLOT 003d24f5 bl1_dsetv │ │ │ │ -00686418 0012a716 R_ARM_JUMP_SLOT 003d8bf5 FLA_Symmetrize_check │ │ │ │ -0068641c 00176d16 R_ARM_JUMP_SLOT 005b5f25 FLA_Eig_gest_nl_unb_var2 │ │ │ │ -00686420 0010b016 R_ARM_JUMP_SLOT 006567bd FLA_Apply_QUD_UT_lhfc_blk_var3 │ │ │ │ -00686424 0012b916 R_ARM_JUMP_SLOT 003d13d9 bl1_drandm │ │ │ │ -00686428 00032a16 R_ARM_JUMP_SLOT 0026b0ad slartv_ │ │ │ │ -0068642c 00080616 R_ARM_JUMP_SLOT 003de6c9 FLA_Trsm_check │ │ │ │ -00686430 0019ea16 R_ARM_JUMP_SLOT 004b87bd FLA_Symm_rl_blk_var1 │ │ │ │ -00686434 0012be16 R_ARM_JUMP_SLOT 004eccad FLA_Syrk_ut_unb_var2 │ │ │ │ -00686438 00057616 R_ARM_JUMP_SLOT 0017f659 dlacn2_ │ │ │ │ -0068643c 00033016 R_ARM_JUMP_SLOT 004232cd FLA_Gemm_cc_task │ │ │ │ -00686440 0013d816 R_ARM_JUMP_SLOT 000e8dd9 clange_ │ │ │ │ -00686444 000c9c16 R_ARM_JUMP_SLOT 004f6e39 FLA_Trmm_llt_unb_var1 │ │ │ │ -00686448 00094516 R_ARM_JUMP_SLOT 0024837d slaed2_ │ │ │ │ -0068644c 0003ba16 R_ARM_JUMP_SLOT 00253ec1 slaic1_ │ │ │ │ -00686450 00167916 R_ARM_JUMP_SLOT 00671929 FLA_Apply_Q_UT_rnbc_blk_var3 │ │ │ │ -00686454 00067016 R_ARM_JUMP_SLOT 003be135 bl1_cscopymrt │ │ │ │ -00686458 00115116 R_ARM_JUMP_SLOT 00628309 FLA_Sylv_nn_blk_var3 │ │ │ │ -0068645c 00062016 R_ARM_JUMP_SLOT 00084225 sorgl2_check │ │ │ │ +006863cc 0018d116 R_ARM_JUMP_SLOT 003f801d FLA_Check_object_dims │ │ │ │ +006863d0 000c8316 R_ARM_JUMP_SLOT 003e1669 FLA_Bidiag_UT_form_U_check │ │ │ │ +006863d4 00061f16 R_ARM_JUMP_SLOT 003ddedd FLA_Syrk_internal_check │ │ │ │ +006863d8 00079316 R_ARM_JUMP_SLOT 005ead41 FLA_Lyap_h_opc_var1 │ │ │ │ +006863dc 001ac716 R_ARM_JUMP_SLOT 005c6c89 FLA_Hess_UT_step_ofz_var2 │ │ │ │ +006863e0 00177016 R_ARM_JUMP_SLOT 003d20c9 bl1_dsetdiag │ │ │ │ +006863e4 001a2a16 R_ARM_JUMP_SLOT 00330af1 zlanht_ │ │ │ │ +006863e8 000c4816 R_ARM_JUMP_SLOT 003b5971 bl1_saxpy │ │ │ │ +006863ec 0016e416 R_ARM_JUMP_SLOT 003dfc41 FLA_Apply_QUD_UT_inc_internal_check │ │ │ │ +006863f0 00037016 R_ARM_JUMP_SLOT 00335159 zlantr_ │ │ │ │ +006863f4 00096f16 R_ARM_JUMP_SLOT 005c5cfd FLA_Hess_UT_step_opt_var1 │ │ │ │ +006863f8 00111c16 R_ARM_JUMP_SLOT 0065463d FLA_Apply_Q2_UT_lhfc_blk_var2 │ │ │ │ +006863fc 0019e916 R_ARM_JUMP_SLOT 004e5429 FLA_Syrk_ln_unb_var3 │ │ │ │ +00686400 00089116 R_ARM_JUMP_SLOT 005775e1 FLA_Bidiag_UT_recover_tau_submatrix │ │ │ │ +00686404 0011a216 R_ARM_JUMP_SLOT 0016f351 dggbal_ │ │ │ │ +00686408 00136116 R_ARM_JUMP_SLOT 003d4b45 FLA_Merge_2x2_check │ │ │ │ +0068640c 000e2f16 R_ARM_JUMP_SLOT 003da469 FLA_Dotcs_check │ │ │ │ +00686410 00196216 R_ARM_JUMP_SLOT 004e9231 FLA_Syrk_un_blk_var5 │ │ │ │ +00686414 000c4b16 R_ARM_JUMP_SLOT 003d3b7d bl1_dsetv │ │ │ │ +00686418 0012a716 R_ARM_JUMP_SLOT 003d8a55 FLA_Symmetrize_check │ │ │ │ +0068641c 00176d16 R_ARM_JUMP_SLOT 005b5861 FLA_Eig_gest_nl_unb_var2 │ │ │ │ +00686420 0010b016 R_ARM_JUMP_SLOT 00656f99 FLA_Apply_QUD_UT_lhfc_blk_var3 │ │ │ │ +00686424 0012b916 R_ARM_JUMP_SLOT 003d141d bl1_drandm │ │ │ │ +00686428 00032a16 R_ARM_JUMP_SLOT 0026c6bd slartv_ │ │ │ │ +0068642c 00080616 R_ARM_JUMP_SLOT 003de711 FLA_Trsm_check │ │ │ │ +00686430 0019ea16 R_ARM_JUMP_SLOT 004b81c5 FLA_Symm_rl_blk_var1 │ │ │ │ +00686434 0012be16 R_ARM_JUMP_SLOT 004ecce9 FLA_Syrk_ut_unb_var2 │ │ │ │ +00686438 00057616 R_ARM_JUMP_SLOT 0017f66d dlacn2_ │ │ │ │ +0068643c 00033016 R_ARM_JUMP_SLOT 004235a9 FLA_Gemm_cc_task │ │ │ │ +00686440 0013d816 R_ARM_JUMP_SLOT 000e9eb9 clange_ │ │ │ │ +00686444 000c9c16 R_ARM_JUMP_SLOT 004f6cdd FLA_Trmm_llt_unb_var1 │ │ │ │ +00686448 00094516 R_ARM_JUMP_SLOT 00243209 slaed2_ │ │ │ │ +0068644c 0003ba16 R_ARM_JUMP_SLOT 00254511 slaic1_ │ │ │ │ +00686450 00167916 R_ARM_JUMP_SLOT 006710bd FLA_Apply_Q_UT_rnbc_blk_var3 │ │ │ │ +00686454 00067016 R_ARM_JUMP_SLOT 003be53d bl1_cscopymrt │ │ │ │ +00686458 00115116 R_ARM_JUMP_SLOT 0062a905 FLA_Sylv_nn_blk_var3 │ │ │ │ +0068645c 00062016 R_ARM_JUMP_SLOT 00083209 sorgl2_check │ │ │ │ 00686460 00000a16 R_ARM_JUMP_SLOT 00000000 dtrmm_ │ │ │ │ -00686464 00049816 R_ARM_JUMP_SLOT 003acb81 lsame_ │ │ │ │ -00686468 0004af16 R_ARM_JUMP_SLOT 005ee179 FLA_Lyap_h_unb_var2 │ │ │ │ -0068646c 000c8716 R_ARM_JUMP_SLOT 003fa9bd FLA_Obj_row_offset │ │ │ │ -00686470 00015816 R_ARM_JUMP_SLOT 003b4351 bl1_zaxpysv │ │ │ │ -00686474 0004b616 R_ARM_JUMP_SLOT 00560c0d FLA_Trinv │ │ │ │ -00686478 0009f016 R_ARM_JUMP_SLOT 004d1425 FLA_Syr2k_lt_blk_var8 │ │ │ │ -0068647c 00084816 R_ARM_JUMP_SLOT 005f5159 FLA_Lyap_n_opt_var2 │ │ │ │ -00686480 000a6f16 R_ARM_JUMP_SLOT 003eac7d FLASH_Symm_cntl_finalize │ │ │ │ -00686484 00073616 R_ARM_JUMP_SLOT 00456a89 FLA_Gemm_nn_blk_var2 │ │ │ │ -00686488 0008a016 R_ARM_JUMP_SLOT 0052ea0d FLA_Bsvd_ext_opd_var1 │ │ │ │ -0068648c 00068016 R_ARM_JUMP_SLOT 005c715d FLA_Hess_UT_step_ofu_var2 │ │ │ │ -00686490 000cd016 R_ARM_JUMP_SLOT 0056b2f9 FLA_Trinv_uu_ops_var2 │ │ │ │ -00686494 0008cc16 R_ARM_JUMP_SLOT 002c8d85 strevc_ │ │ │ │ -00686498 00170916 R_ARM_JUMP_SLOT 00417f6d FLA_Scal_external │ │ │ │ -0068649c 00146b16 R_ARM_JUMP_SLOT 003b1e11 t_getc │ │ │ │ -006864a0 0003ad16 R_ARM_JUMP_SLOT 0054cbc1 FLA_CAQR_UT_inc_init_structure │ │ │ │ +00686464 00049816 R_ARM_JUMP_SLOT 003acbc1 lsame_ │ │ │ │ +00686468 0004af16 R_ARM_JUMP_SLOT 005ee2b5 FLA_Lyap_h_unb_var2 │ │ │ │ +0068646c 000c8716 R_ARM_JUMP_SLOT 003faa05 FLA_Obj_row_offset │ │ │ │ +00686470 00015816 R_ARM_JUMP_SLOT 003b67e5 bl1_zaxpysv │ │ │ │ +00686474 0004b616 R_ARM_JUMP_SLOT 00560c49 FLA_Trinv │ │ │ │ +00686478 0009f016 R_ARM_JUMP_SLOT 004d0b59 FLA_Syr2k_lt_blk_var8 │ │ │ │ +0068647c 00084816 R_ARM_JUMP_SLOT 005f45a5 FLA_Lyap_n_opt_var2 │ │ │ │ +00686480 000a6f16 R_ARM_JUMP_SLOT 003eacc5 FLASH_Symm_cntl_finalize │ │ │ │ +00686484 00073616 R_ARM_JUMP_SLOT 00456ad1 FLA_Gemm_nn_blk_var2 │ │ │ │ +00686488 0008a016 R_ARM_JUMP_SLOT 0052ea45 FLA_Bsvd_ext_opd_var1 │ │ │ │ +0068648c 00068016 R_ARM_JUMP_SLOT 005c7195 FLA_Hess_UT_step_ofu_var2 │ │ │ │ +00686490 000cd016 R_ARM_JUMP_SLOT 0056af95 FLA_Trinv_uu_ops_var2 │ │ │ │ +00686494 0008cc16 R_ARM_JUMP_SLOT 002c8d95 strevc_ │ │ │ │ +00686498 00170916 R_ARM_JUMP_SLOT 00417fb5 FLA_Scal_external │ │ │ │ +0068649c 00146b16 R_ARM_JUMP_SLOT 003b1da9 t_getc │ │ │ │ +006864a0 0003ad16 R_ARM_JUMP_SLOT 0054c9e9 FLA_CAQR_UT_inc_init_structure │ │ │ │ 006864a4 00000b16 R_ARM_JUMP_SLOT 00000000 zhpr_ │ │ │ │ -006864a8 00051616 R_ARM_JUMP_SLOT 003f7f85 FLA_Check_vector_dim │ │ │ │ -006864ac 000b5816 R_ARM_JUMP_SLOT 002ba50d stgsyl_ │ │ │ │ -006864b0 000d0216 R_ARM_JUMP_SLOT 00333aa9 zlapll_ │ │ │ │ -006864b4 00148316 R_ARM_JUMP_SLOT 005a94c9 FLA_Eig_gest_iu_ops_var1 │ │ │ │ -006864b8 000d6e16 R_ARM_JUMP_SLOT 0036cb39 zsyswapr_ │ │ │ │ -006864bc 00085716 R_ARM_JUMP_SLOT 00297ab5 sspevx_ │ │ │ │ -006864c0 00103d16 R_ARM_JUMP_SLOT 0039fd1d sorml2_fla │ │ │ │ -006864c4 0012cb16 R_ARM_JUMP_SLOT 004edac5 FLA_Syrk_ut_unb_var6 │ │ │ │ -006864c8 001c1e16 R_ARM_JUMP_SLOT 00459749 FLA_Gemm_nt_unb_var1 │ │ │ │ -006864cc 00128516 R_ARM_JUMP_SLOT 00145cf5 ctprfb_ │ │ │ │ -006864d0 00108e16 R_ARM_JUMP_SLOT 004209d9 FLA_Symm_external │ │ │ │ -006864d4 00194516 R_ARM_JUMP_SLOT 004e35f9 FLA_Syrk_ln_blk_var1 │ │ │ │ -006864d8 001b2e16 R_ARM_JUMP_SLOT 0007bd1d dgebd2_check │ │ │ │ -006864dc 001c6c16 R_ARM_JUMP_SLOT 004fdf05 FLA_Trmm_lut_unb_var1 │ │ │ │ -006864e0 0001c416 R_ARM_JUMP_SLOT 0052baf5 FLA_Trsm_rut_unb_var1 │ │ │ │ -006864e4 001b4416 R_ARM_JUMP_SLOT 00428d9d FLA_QR2_UT_task │ │ │ │ -006864e8 001bad16 R_ARM_JUMP_SLOT 003c2821 bl1_cherk_blas │ │ │ │ -006864ec 00023e16 R_ARM_JUMP_SLOT 00417535 FLA_Inv_scal_external │ │ │ │ -006864f0 0001f716 R_ARM_JUMP_SLOT 0040cf11 fla_dlamc5 │ │ │ │ -006864f4 00013316 R_ARM_JUMP_SLOT 004b6c8d FLA_Symm_lu_unb_var6 │ │ │ │ +006864a8 00051616 R_ARM_JUMP_SLOT 003f8d6d FLA_Check_vector_dim │ │ │ │ +006864ac 000b5816 R_ARM_JUMP_SLOT 002ba679 stgsyl_ │ │ │ │ +006864b0 000d0216 R_ARM_JUMP_SLOT 00333ae9 zlapll_ │ │ │ │ +006864b4 00148316 R_ARM_JUMP_SLOT 005a9501 FLA_Eig_gest_iu_ops_var1 │ │ │ │ +006864b8 000d6e16 R_ARM_JUMP_SLOT 0036d531 zsyswapr_ │ │ │ │ +006864bc 00085716 R_ARM_JUMP_SLOT 00296d19 sspevx_ │ │ │ │ +006864c0 00103d16 R_ARM_JUMP_SLOT 0039f0ed sorml2_fla │ │ │ │ +006864c4 0012cb16 R_ARM_JUMP_SLOT 004edb01 FLA_Syrk_ut_unb_var6 │ │ │ │ +006864c8 001c1e16 R_ARM_JUMP_SLOT 00459791 FLA_Gemm_nt_unb_var1 │ │ │ │ +006864cc 00128516 R_ARM_JUMP_SLOT 00145849 ctprfb_ │ │ │ │ +006864d0 00108e16 R_ARM_JUMP_SLOT 00420a21 FLA_Symm_external │ │ │ │ +006864d4 00194516 R_ARM_JUMP_SLOT 004e31b9 FLA_Syrk_ln_blk_var1 │ │ │ │ +006864d8 001b2e16 R_ARM_JUMP_SLOT 0007bd21 dgebd2_check │ │ │ │ +006864dc 001c6c16 R_ARM_JUMP_SLOT 004feb31 FLA_Trmm_lut_unb_var1 │ │ │ │ +006864e0 0001c416 R_ARM_JUMP_SLOT 0052ba69 FLA_Trsm_rut_unb_var1 │ │ │ │ +006864e4 001b4416 R_ARM_JUMP_SLOT 00428b15 FLA_QR2_UT_task │ │ │ │ +006864e8 001bad16 R_ARM_JUMP_SLOT 003c2869 bl1_cherk_blas │ │ │ │ +006864ec 00023e16 R_ARM_JUMP_SLOT 00417685 FLA_Inv_scal_external │ │ │ │ +006864f0 0001f716 R_ARM_JUMP_SLOT 0040ce41 fla_dlamc5 │ │ │ │ +006864f4 00013316 R_ARM_JUMP_SLOT 004b6cc9 FLA_Symm_lu_unb_var6 │ │ │ │ 006864f8 0008d916 R_ARM_JUMP_SLOT 0006fa4d dorglq_ │ │ │ │ -006864fc 000c7916 R_ARM_JUMP_SLOT 00593c95 FLA_Fused_Ahx_Axpy_Ax_opc_var1 │ │ │ │ -00686500 00067216 R_ARM_JUMP_SLOT 003b07f5 fk_open │ │ │ │ -00686504 0008ed16 R_ARM_JUMP_SLOT 0049a03d FLA_Her2k_un_unb_var3 │ │ │ │ -00686508 000ddf16 R_ARM_JUMP_SLOT 003cd9c5 bl1_callocm │ │ │ │ -0068650c 001a0716 R_ARM_JUMP_SLOT 004ea2f5 FLA_Syrk_un_unb_var2 │ │ │ │ -00686510 00147e16 R_ARM_JUMP_SLOT 00426141 FLA_Eig_gest_il_blk_ext │ │ │ │ -00686514 0018e416 R_ARM_JUMP_SLOT 003cc4d5 bl1_daxpyv2b │ │ │ │ -00686518 001a0216 R_ARM_JUMP_SLOT 004bad25 FLA_Symm_rl_blk_var9 │ │ │ │ -0068651c 0010c616 R_ARM_JUMP_SLOT 00655235 FLA_Apply_Q2_UT_lnfc_blk_var3 │ │ │ │ -00686520 0012e716 R_ARM_JUMP_SLOT 00411351 FLA_Obj_free_buffer_task │ │ │ │ -00686524 00044f16 R_ARM_JUMP_SLOT 00495375 FLA_Her2k_uh_unb_var9 │ │ │ │ -00686528 0006fe16 R_ARM_JUMP_SLOT 006557cd FLA_Apply_QUD_UT_lhfc │ │ │ │ -0068652c 0001ca16 R_ARM_JUMP_SLOT 00439415 FLA_Trsv_un │ │ │ │ -00686530 00095716 R_ARM_JUMP_SLOT 00454365 FLA_Gemm_nc_unb_var5 │ │ │ │ -00686534 00105d16 R_ARM_JUMP_SLOT 003b685d bl1_daxpyv │ │ │ │ -00686538 0002ec16 R_ARM_JUMP_SLOT 0057b3a5 FLA_Bidiag_UT_u_blk_var3 │ │ │ │ -0068653c 0006af16 R_ARM_JUMP_SLOT 0043c7cd FLA_Gemm_cc_blk_var2 │ │ │ │ -00686540 00024216 R_ARM_JUMP_SLOT 005c2475 FLA_Hess_UT_blf_var4 │ │ │ │ -00686544 000d5b16 R_ARM_JUMP_SLOT 00524569 FLA_Trsm_rlt_unb_var4 │ │ │ │ -00686548 00189616 R_ARM_JUMP_SLOT 003b7d31 bl1_zdot_in │ │ │ │ -0068654c 000c9316 R_ARM_JUMP_SLOT 0056ef65 FLA_Ttmm_l_opz_var3 │ │ │ │ -00686550 00145d16 R_ARM_JUMP_SLOT 0047ad85 FLA_Hemm_ru_blk_var7 │ │ │ │ -00686554 00120e16 R_ARM_JUMP_SLOT 004cb949 FLA_Syr2k_ln_unb_var2 │ │ │ │ -00686558 00022c16 R_ARM_JUMP_SLOT 00180efd dlaed1_ │ │ │ │ -0068655c 0007fe16 R_ARM_JUMP_SLOT 0041e129 FLA_Trsv_external │ │ │ │ -00686560 0012b316 R_ARM_JUMP_SLOT 00574361 FLA_Bidiag_UT │ │ │ │ -00686564 000a0b16 R_ARM_JUMP_SLOT 003f7d71 FLA_Check_valid_error_level │ │ │ │ -00686568 00161a16 R_ARM_JUMP_SLOT 003b8cbd bl1_zscal │ │ │ │ -0068656c 000ed016 R_ARM_JUMP_SLOT 003ccead bl1_param_map_to_netlib_uplo │ │ │ │ -00686570 00132716 R_ARM_JUMP_SLOT 005a35fd FLA_Eig_gest_il_opt_var4 │ │ │ │ +006864fc 000c7916 R_ARM_JUMP_SLOT 005934b9 FLA_Fused_Ahx_Axpy_Ax_opc_var1 │ │ │ │ +00686500 00067216 R_ARM_JUMP_SLOT 003b0839 fk_open │ │ │ │ +00686504 0008ed16 R_ARM_JUMP_SLOT 0049a639 FLA_Her2k_un_unb_var3 │ │ │ │ +00686508 000ddf16 R_ARM_JUMP_SLOT 003cd8e5 bl1_callocm │ │ │ │ +0068650c 001a0716 R_ARM_JUMP_SLOT 004ea331 FLA_Syrk_un_unb_var2 │ │ │ │ +00686510 00147e16 R_ARM_JUMP_SLOT 00426189 FLA_Eig_gest_il_blk_ext │ │ │ │ +00686514 0018e416 R_ARM_JUMP_SLOT 003ca825 bl1_daxpyv2b │ │ │ │ +00686518 001a0216 R_ARM_JUMP_SLOT 004ba101 FLA_Symm_rl_blk_var9 │ │ │ │ +0068651c 0010c616 R_ARM_JUMP_SLOT 00654c95 FLA_Apply_Q2_UT_lnfc_blk_var3 │ │ │ │ +00686520 0012e716 R_ARM_JUMP_SLOT 00412575 FLA_Obj_free_buffer_task │ │ │ │ +00686524 00044f16 R_ARM_JUMP_SLOT 00494dc5 FLA_Her2k_uh_unb_var9 │ │ │ │ +00686528 0006fe16 R_ARM_JUMP_SLOT 00655e85 FLA_Apply_QUD_UT_lhfc │ │ │ │ +0068652c 0001ca16 R_ARM_JUMP_SLOT 0043937d FLA_Trsv_un │ │ │ │ +00686530 00095716 R_ARM_JUMP_SLOT 004543ad FLA_Gemm_nc_unb_var5 │ │ │ │ +00686534 00105d16 R_ARM_JUMP_SLOT 003b68a5 bl1_daxpyv │ │ │ │ +00686538 0002ec16 R_ARM_JUMP_SLOT 0057d5c5 FLA_Bidiag_UT_u_blk_var3 │ │ │ │ +0068653c 0006af16 R_ARM_JUMP_SLOT 0043c59d FLA_Gemm_cc_blk_var2 │ │ │ │ +00686540 00024216 R_ARM_JUMP_SLOT 005c24ad FLA_Hess_UT_blf_var4 │ │ │ │ +00686544 000d5b16 R_ARM_JUMP_SLOT 00525905 FLA_Trsm_rlt_unb_var4 │ │ │ │ +00686548 00189616 R_ARM_JUMP_SLOT 003b7d79 bl1_zdot_in │ │ │ │ +0068654c 000c9316 R_ARM_JUMP_SLOT 0056ebf5 FLA_Ttmm_l_opz_var3 │ │ │ │ +00686550 00145d16 R_ARM_JUMP_SLOT 0047adc1 FLA_Hemm_ru_blk_var7 │ │ │ │ +00686554 00120e16 R_ARM_JUMP_SLOT 004cb985 FLA_Syr2k_ln_unb_var2 │ │ │ │ +00686558 00022c16 R_ARM_JUMP_SLOT 00184345 dlaed1_ │ │ │ │ +0068655c 0007fe16 R_ARM_JUMP_SLOT 0041df91 FLA_Trsv_external │ │ │ │ +00686560 0012b316 R_ARM_JUMP_SLOT 00573761 FLA_Bidiag_UT │ │ │ │ +00686564 000a0b16 R_ARM_JUMP_SLOT 003f8b59 FLA_Check_valid_error_level │ │ │ │ +00686568 00161a16 R_ARM_JUMP_SLOT 003b9315 bl1_zscal │ │ │ │ +0068656c 000ed016 R_ARM_JUMP_SLOT 003ccd45 bl1_param_map_to_netlib_uplo │ │ │ │ +00686570 00132716 R_ARM_JUMP_SLOT 005a4a45 FLA_Eig_gest_il_opt_var4 │ │ │ │ 00686574 00000c16 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ -00686578 000cd116 R_ARM_JUMP_SLOT 0016880d dgerqf_ │ │ │ │ -0068657c 00142116 R_ARM_JUMP_SLOT 001adbe1 dlartg_ │ │ │ │ -00686580 001af116 R_ARM_JUMP_SLOT 0052d9d5 FLA_Bsvd_compute_tol_thresh_opd │ │ │ │ -00686584 001a9d16 R_ARM_JUMP_SLOT 004ffad9 FLA_Trmm_rlh_blk_var3 │ │ │ │ +00686578 000cd116 R_ARM_JUMP_SLOT 0016845d dgerqf_ │ │ │ │ +0068657c 00142116 R_ARM_JUMP_SLOT 001ac9e5 dlartg_ │ │ │ │ +00686580 001af116 R_ARM_JUMP_SLOT 0052ddd1 FLA_Bsvd_compute_tol_thresh_opd │ │ │ │ +00686584 001a9d16 R_ARM_JUMP_SLOT 00500225 FLA_Trmm_rlh_blk_var3 │ │ │ │ 00686588 00000d16 R_ARM_JUMP_SLOT 00000000 snrm2_ │ │ │ │ 0068658c 00000e16 R_ARM_JUMP_SLOT 00000000 sqrt │ │ │ │ -00686590 001aa816 R_ARM_JUMP_SLOT 0020eea9 sbdsdc_ │ │ │ │ -00686594 00178416 R_ARM_JUMP_SLOT 003e5ae5 FLA_Tridiag_UT_check │ │ │ │ -00686598 000a5a16 R_ARM_JUMP_SLOT 00631229 FLA_Accum_T_UT_fr_opc_var1 │ │ │ │ -0068659c 00148a16 R_ARM_JUMP_SLOT 005ace05 FLA_Eig_gest_iu_ops_var5 │ │ │ │ -006865a0 0010d016 R_ARM_JUMP_SLOT 004091dd FLA_Mach_params_opd │ │ │ │ -006865a4 0016fd16 R_ARM_JUMP_SLOT 005184c1 FLA_Trsm_luc_unb_var2 │ │ │ │ -006865a8 00022816 R_ARM_JUMP_SLOT 003c83c9 bl1_csymm_blas │ │ │ │ -006865ac 000c2c16 R_ARM_JUMP_SLOT 00089c51 zunglq_check │ │ │ │ -006865b0 0002f116 R_ARM_JUMP_SLOT 00433c69 FLA_Scal_blk_var2 │ │ │ │ -006865b4 00022416 R_ARM_JUMP_SLOT 005f8401 FLA_Sylv_hn │ │ │ │ -006865b8 000c5816 R_ARM_JUMP_SLOT 00504d05 FLA_Trmm_rlt_unb_var3 │ │ │ │ -006865bc 001a2516 R_ARM_JUMP_SLOT 002bd6b5 stgsy2_ │ │ │ │ -006865c0 0010d116 R_ARM_JUMP_SLOT 005636a5 FLA_Trinv_ln_opz_var4 │ │ │ │ -006865c4 0004b816 R_ARM_JUMP_SLOT 005744a9 FLA_Bidiag_UT_create_T │ │ │ │ -006865c8 00181d16 R_ARM_JUMP_SLOT 003d5f69 FLA_Absolute_square_check │ │ │ │ -006865cc 000fc916 R_ARM_JUMP_SLOT 00542c99 FLA_LU_nopiv_opd_var5 │ │ │ │ -006865d0 00132316 R_ARM_JUMP_SLOT 002d54e1 zgebd2_ │ │ │ │ -006865d4 0018b716 R_ARM_JUMP_SLOT 003df005 FLA_Apply_CAQ_UT_inc_internal_check │ │ │ │ -006865d8 000eec16 R_ARM_JUMP_SLOT 0010085d clascl_ │ │ │ │ -006865dc 0006e716 R_ARM_JUMP_SLOT 003dcd99 FLA_Hemm_internal_check │ │ │ │ -006865e0 00036816 R_ARM_JUMP_SLOT 005f97a9 FLA_Sylv_nn │ │ │ │ +00686590 001aa816 R_ARM_JUMP_SLOT 0020e9e9 sbdsdc_ │ │ │ │ +00686594 00178416 R_ARM_JUMP_SLOT 003e5b2d FLA_Tridiag_UT_check │ │ │ │ +00686598 000a5a16 R_ARM_JUMP_SLOT 00630b4d FLA_Accum_T_UT_fr_opc_var1 │ │ │ │ +0068659c 00148a16 R_ARM_JUMP_SLOT 005ab6f5 FLA_Eig_gest_iu_ops_var5 │ │ │ │ +006865a0 0010d016 R_ARM_JUMP_SLOT 0040a0c5 FLA_Mach_params_opd │ │ │ │ +006865a4 0016fd16 R_ARM_JUMP_SLOT 005180e9 FLA_Trsm_luc_unb_var2 │ │ │ │ +006865a8 00022816 R_ARM_JUMP_SLOT 003c9641 bl1_csymm_blas │ │ │ │ +006865ac 000c2c16 R_ARM_JUMP_SLOT 0008a5a5 zunglq_check │ │ │ │ +006865b0 0002f116 R_ARM_JUMP_SLOT 00434271 FLA_Scal_blk_var2 │ │ │ │ +006865b4 00022416 R_ARM_JUMP_SLOT 005f8e11 FLA_Sylv_hn │ │ │ │ +006865b8 000c5816 R_ARM_JUMP_SLOT 00504d41 FLA_Trmm_rlt_unb_var3 │ │ │ │ +006865bc 001a2516 R_ARM_JUMP_SLOT 002bcb51 stgsy2_ │ │ │ │ +006865c0 0010d116 R_ARM_JUMP_SLOT 005639c9 FLA_Trinv_ln_opz_var4 │ │ │ │ +006865c4 0004b816 R_ARM_JUMP_SLOT 005738a9 FLA_Bidiag_UT_create_T │ │ │ │ +006865c8 00181d16 R_ARM_JUMP_SLOT 003d5fb1 FLA_Absolute_square_check │ │ │ │ +006865cc 000fc916 R_ARM_JUMP_SLOT 00542459 FLA_LU_nopiv_opd_var5 │ │ │ │ +006865d0 00132316 R_ARM_JUMP_SLOT 002d4a21 zgebd2_ │ │ │ │ +006865d4 0018b716 R_ARM_JUMP_SLOT 003dedf5 FLA_Apply_CAQ_UT_inc_internal_check │ │ │ │ +006865d8 000eec16 R_ARM_JUMP_SLOT 00100245 clascl_ │ │ │ │ +006865dc 0006e716 R_ARM_JUMP_SLOT 003dcfe9 FLA_Hemm_internal_check │ │ │ │ +006865e0 00036816 R_ARM_JUMP_SLOT 005f97e5 FLA_Sylv_nn │ │ │ │ 006865e4 00000f16 R_ARM_JUMP_SLOT 00000000 omp_get_num_threads@OMP_1.0 │ │ │ │ -006865e8 00023116 R_ARM_JUMP_SLOT 002407f5 sladiv1_ │ │ │ │ -006865ec 00117b16 R_ARM_JUMP_SLOT 004cab31 FLA_Syr2k_ln_blk_var8 │ │ │ │ -006865f0 000c3c16 R_ARM_JUMP_SLOT 00575335 FLA_Bidiag_UT_internal │ │ │ │ -006865f4 00127d16 R_ARM_JUMP_SLOT 005df669 FLA_Tridiag_UT_l_step_opt_var1 │ │ │ │ -006865f8 0011e316 R_ARM_JUMP_SLOT 0046b019 FLA_Hemm_ll_unb_var9 │ │ │ │ -006865fc 001a7716 R_ARM_JUMP_SLOT 003d56a1 FLA_Obj_le_check │ │ │ │ -00686600 000dac16 R_ARM_JUMP_SLOT 0050f275 FLA_Trsm_ruc │ │ │ │ -00686604 0008d416 R_ARM_JUMP_SLOT 0048bfe9 FLA_Her2k_ln_unb_var1 │ │ │ │ -00686608 00156216 R_ARM_JUMP_SLOT 00506da9 FLA_Trmm_ruc_unb_var1 │ │ │ │ -0068660c 0009f916 R_ARM_JUMP_SLOT 004dbde5 FLA_Syr2k_ut_blk_var2 │ │ │ │ -00686610 001c3016 R_ARM_JUMP_SLOT 00408df5 FLA_Househ2_UT_r_opz │ │ │ │ -00686614 000b1016 R_ARM_JUMP_SLOT 002b3a51 stgsna_ │ │ │ │ -00686618 0007cc16 R_ARM_JUMP_SLOT 0050a211 FLA_Trmm_run_unb_var3 │ │ │ │ -0068661c 00181a16 R_ARM_JUMP_SLOT 000e43f9 clagtm_ │ │ │ │ -00686620 001a6816 R_ARM_JUMP_SLOT 003fab8d FLA_Obj_is_real │ │ │ │ -00686624 0012ad16 R_ARM_JUMP_SLOT 002104ed dtrsyl_ │ │ │ │ -00686628 000c7216 R_ARM_JUMP_SLOT 006691fd FLA_Apply_Q_UT_lnfc_blk_var1 │ │ │ │ -0068662c 00185f16 R_ARM_JUMP_SLOT 003ea365 FLA_Trmm_cntl_finalize │ │ │ │ -00686630 00046416 R_ARM_JUMP_SLOT 0007cf81 dgetrf_check │ │ │ │ -00686634 001b8f16 R_ARM_JUMP_SLOT 00582c95 FLA_Bidiag_UT_u_step_ofs_var3 │ │ │ │ -00686638 0003b016 R_ARM_JUMP_SLOT 003d1579 bl1_crands │ │ │ │ -0068663c 00112516 R_ARM_JUMP_SLOT 0056b6b9 FLA_Trinv_uu_unb_var1 │ │ │ │ -00686640 00190516 R_ARM_JUMP_SLOT 00463469 FLA_Hemm_lu │ │ │ │ -00686644 0017c616 R_ARM_JUMP_SLOT 003fa9f5 FLA_Obj_num_elem_alloc │ │ │ │ -00686648 0019be16 R_ARM_JUMP_SLOT 003b4195 bl1_saxpysv │ │ │ │ -0068664c 000f5b16 R_ARM_JUMP_SLOT 004846dd FLA_Her2k_lh_blk_var7 │ │ │ │ -00686650 00124c16 R_ARM_JUMP_SLOT 0054d0bd FLA_LQ_UT_create_T │ │ │ │ -00686654 00142c16 R_ARM_JUMP_SLOT 005b9169 FLA_Eig_gest_nu_ops_var1 │ │ │ │ -00686658 0009b016 R_ARM_JUMP_SLOT 003d1681 bl1_cmaxabsv │ │ │ │ -0068665c 001a0d16 R_ARM_JUMP_SLOT 004eaced FLA_Syrk_un_unb_var6 │ │ │ │ -00686660 001bf716 R_ARM_JUMP_SLOT 0065a2e1 FLA_Apply_Q_UT_lhbc_blk_var1 │ │ │ │ -00686664 00149216 R_ARM_JUMP_SLOT 0028eb19 spotrs_ │ │ │ │ -00686668 000f1a16 R_ARM_JUMP_SLOT 005f38e5 FLA_Lyap_n_opd_var3 │ │ │ │ +006865e8 00023116 R_ARM_JUMP_SLOT 00241291 sladiv1_ │ │ │ │ +006865ec 00117b16 R_ARM_JUMP_SLOT 004ca261 FLA_Syr2k_ln_blk_var8 │ │ │ │ +006865f0 000c3c16 R_ARM_JUMP_SLOT 00575369 FLA_Bidiag_UT_internal │ │ │ │ +006865f4 00127d16 R_ARM_JUMP_SLOT 005e210d FLA_Tridiag_UT_l_step_opt_var1 │ │ │ │ +006865f8 0011e316 R_ARM_JUMP_SLOT 0046b599 FLA_Hemm_ll_unb_var9 │ │ │ │ +006865fc 001a7716 R_ARM_JUMP_SLOT 003d56e9 FLA_Obj_le_check │ │ │ │ +00686600 000dac16 R_ARM_JUMP_SLOT 0050f051 FLA_Trsm_ruc │ │ │ │ +00686604 0008d416 R_ARM_JUMP_SLOT 0048c025 FLA_Her2k_ln_unb_var1 │ │ │ │ +00686608 00156216 R_ARM_JUMP_SLOT 00506c41 FLA_Trmm_ruc_unb_var1 │ │ │ │ +0068660c 0009f916 R_ARM_JUMP_SLOT 004dbe21 FLA_Syr2k_ut_blk_var2 │ │ │ │ +00686610 001c3016 R_ARM_JUMP_SLOT 00408e3d FLA_Househ2_UT_r_opz │ │ │ │ +00686614 000b1016 R_ARM_JUMP_SLOT 002b3769 stgsna_ │ │ │ │ +00686618 0007cc16 R_ARM_JUMP_SLOT 0050a24d FLA_Trmm_run_unb_var3 │ │ │ │ +0068661c 00181a16 R_ARM_JUMP_SLOT 000ded25 clagtm_ │ │ │ │ +00686620 001a6816 R_ARM_JUMP_SLOT 003fabd5 FLA_Obj_is_real │ │ │ │ +00686624 0012ad16 R_ARM_JUMP_SLOT 002104f1 dtrsyl_ │ │ │ │ +00686628 000c7216 R_ARM_JUMP_SLOT 00669235 FLA_Apply_Q_UT_lnfc_blk_var1 │ │ │ │ +0068662c 00185f16 R_ARM_JUMP_SLOT 003ea3ad FLA_Trmm_cntl_finalize │ │ │ │ +00686630 00046416 R_ARM_JUMP_SLOT 0007cf85 dgetrf_check │ │ │ │ +00686634 001b8f16 R_ARM_JUMP_SLOT 00582ccd FLA_Bidiag_UT_u_step_ofs_var3 │ │ │ │ +00686638 0003b016 R_ARM_JUMP_SLOT 003d15c1 bl1_crands │ │ │ │ +0068663c 00112516 R_ARM_JUMP_SLOT 0056b6f5 FLA_Trinv_uu_unb_var1 │ │ │ │ +00686640 00190516 R_ARM_JUMP_SLOT 004634a5 FLA_Hemm_lu │ │ │ │ +00686644 0017c616 R_ARM_JUMP_SLOT 003faa3d FLA_Obj_num_elem_alloc │ │ │ │ +00686648 0019be16 R_ARM_JUMP_SLOT 003b6629 bl1_saxpysv │ │ │ │ +0068664c 000f5b16 R_ARM_JUMP_SLOT 00483e25 FLA_Her2k_lh_blk_var7 │ │ │ │ +00686650 00124c16 R_ARM_JUMP_SLOT 0054d0f5 FLA_LQ_UT_create_T │ │ │ │ +00686654 00142c16 R_ARM_JUMP_SLOT 005b91a1 FLA_Eig_gest_nu_ops_var1 │ │ │ │ +00686658 0009b016 R_ARM_JUMP_SLOT 003d16c9 bl1_cmaxabsv │ │ │ │ +0068665c 001a0d16 R_ARM_JUMP_SLOT 004ead29 FLA_Syrk_un_unb_var6 │ │ │ │ +00686660 001bf716 R_ARM_JUMP_SLOT 0065a319 FLA_Apply_Q_UT_lhbc_blk_var1 │ │ │ │ +00686664 00149216 R_ARM_JUMP_SLOT 0028eb21 spotrs_ │ │ │ │ +00686668 000f1a16 R_ARM_JUMP_SLOT 005f23f1 FLA_Lyap_n_opd_var3 │ │ │ │ 0068666c 00001016 R_ARM_JUMP_SLOT 00000000 zherk_ │ │ │ │ -00686670 0008f516 R_ARM_JUMP_SLOT 0049bf91 FLA_Her2k_un_unb_var8 │ │ │ │ -00686674 00032916 R_ARM_JUMP_SLOT 003bf511 bl1_zher_blas │ │ │ │ -00686678 001bdc16 R_ARM_JUMP_SLOT 00389a31 zunbdb3_ │ │ │ │ -0068667c 00104f16 R_ARM_JUMP_SLOT 003bfa51 bl1_zgeru_blas │ │ │ │ -00686680 00038a16 R_ARM_JUMP_SLOT 00585a3d FLA_Bidiag_UT_u_unb_var1 │ │ │ │ -00686684 00118116 R_ARM_JUMP_SLOT 004d5575 FLA_Syr2k_un_blk_var2 │ │ │ │ -00686688 000f2b16 R_ARM_JUMP_SLOT 0047f4c9 FLA_Her2k_lh │ │ │ │ -0068668c 00028f16 R_ARM_JUMP_SLOT 001847d9 dlaed3_ │ │ │ │ -00686690 0018ca16 R_ARM_JUMP_SLOT 003ed919 FLASH_Trinv_cntl_finalize │ │ │ │ -00686694 0001f116 R_ARM_JUMP_SLOT 005711ad FLA_Ttmm_u_opz_var3 │ │ │ │ -00686698 0013e316 R_ARM_JUMP_SLOT 0040db41 FLA_Sort_evd │ │ │ │ -0068669c 00133616 R_ARM_JUMP_SLOT 003a63fd sorgqr_fla │ │ │ │ -006866a0 00140416 R_ARM_JUMP_SLOT 003b8505 bl1_zinvscalv │ │ │ │ -006866a4 00113316 R_ARM_JUMP_SLOT 0015b101 dgeequ_ │ │ │ │ -006866a8 00133016 R_ARM_JUMP_SLOT 0055ea89 FLA_Tevd_iteracc_v_opd_var1 │ │ │ │ -006866ac 000eda16 R_ARM_JUMP_SLOT 003a7281 zunm2r_fla │ │ │ │ -006866b0 00173e16 R_ARM_JUMP_SLOT 0041af5d FLA_Gerc_external │ │ │ │ -006866b4 0005e216 R_ARM_JUMP_SLOT 0046d299 FLA_Hemm_lu_blk_var5 │ │ │ │ -006866b8 000ff216 R_ARM_JUMP_SLOT 005f1a59 FLA_Lyap_n_opz_var1 │ │ │ │ -006866bc 0017b016 R_ARM_JUMP_SLOT 002bcb41 strexc_ │ │ │ │ -006866c0 00102916 R_ARM_JUMP_SLOT 005629fd FLA_Trinv_ln_opd_var2 │ │ │ │ -006866c4 000ef316 R_ARM_JUMP_SLOT 005bab6d FLA_Eig_gest_nu_opc_var2 │ │ │ │ +00686670 0008f516 R_ARM_JUMP_SLOT 0049bfcd FLA_Her2k_un_unb_var8 │ │ │ │ +00686674 00032916 R_ARM_JUMP_SLOT 003bf659 bl1_zher_blas │ │ │ │ +00686678 001bdc16 R_ARM_JUMP_SLOT 0038c409 zunbdb3_ │ │ │ │ +0068667c 00104f16 R_ARM_JUMP_SLOT 003bf311 bl1_zgeru_blas │ │ │ │ +00686680 00038a16 R_ARM_JUMP_SLOT 0058ae05 FLA_Bidiag_UT_u_unb_var1 │ │ │ │ +00686684 00118116 R_ARM_JUMP_SLOT 004d55b1 FLA_Syr2k_un_blk_var2 │ │ │ │ +00686688 000f2b16 R_ARM_JUMP_SLOT 0047f505 FLA_Her2k_lh │ │ │ │ +0068668c 00028f16 R_ARM_JUMP_SLOT 0018a249 dlaed3_ │ │ │ │ +00686690 0018ca16 R_ARM_JUMP_SLOT 003ed961 FLASH_Trinv_cntl_finalize │ │ │ │ +00686694 0001f116 R_ARM_JUMP_SLOT 0057155d FLA_Ttmm_u_opz_var3 │ │ │ │ +00686698 0013e316 R_ARM_JUMP_SLOT 0040db89 FLA_Sort_evd │ │ │ │ +0068669c 00133616 R_ARM_JUMP_SLOT 003a6439 sorgqr_fla │ │ │ │ +006866a0 00140416 R_ARM_JUMP_SLOT 003b8b2d bl1_zinvscalv │ │ │ │ +006866a4 00113316 R_ARM_JUMP_SLOT 0015be39 dgeequ_ │ │ │ │ +006866a8 00133016 R_ARM_JUMP_SLOT 0055eac1 FLA_Tevd_iteracc_v_opd_var1 │ │ │ │ +006866ac 000eda16 R_ARM_JUMP_SLOT 003a72c1 zunm2r_fla │ │ │ │ +006866b0 00173e16 R_ARM_JUMP_SLOT 0041afa5 FLA_Gerc_external │ │ │ │ +006866b4 0005e216 R_ARM_JUMP_SLOT 0046d2d5 FLA_Hemm_lu_blk_var5 │ │ │ │ +006866b8 000ff216 R_ARM_JUMP_SLOT 005f1a95 FLA_Lyap_n_opz_var1 │ │ │ │ +006866bc 0017b016 R_ARM_JUMP_SLOT 002bf30d strexc_ │ │ │ │ +006866c0 00102916 R_ARM_JUMP_SLOT 00562a39 FLA_Trinv_ln_opd_var2 │ │ │ │ +006866c4 000ef316 R_ARM_JUMP_SLOT 005ba8a9 FLA_Eig_gest_nu_opc_var2 │ │ │ │ 006866c8 00001116 R_ARM_JUMP_SLOT 00000000 sspmv_ │ │ │ │ -006866cc 00189016 R_ARM_JUMP_SLOT 003bb525 bl1_zccopymt │ │ │ │ -006866d0 00166c16 R_ARM_JUMP_SLOT 003bb931 bl1_dswapmt │ │ │ │ -006866d4 00049d16 R_ARM_JUMP_SLOT 00476d51 FLA_Hemm_rl_unb_var4 │ │ │ │ -006866d8 00070116 R_ARM_JUMP_SLOT 00583b35 FLA_Bidiag_UT_u_step_ofc_var3 │ │ │ │ -006866dc 0009ca16 R_ARM_JUMP_SLOT 00554fdd FLA_QR_UT_unb_var1 │ │ │ │ -006866e0 000db916 R_ARM_JUMP_SLOT 002951d1 sspev_ │ │ │ │ +006866cc 00189016 R_ARM_JUMP_SLOT 003baded bl1_zccopymt │ │ │ │ +006866d0 00166c16 R_ARM_JUMP_SLOT 003bcdd9 bl1_dswapmt │ │ │ │ +006866d4 00049d16 R_ARM_JUMP_SLOT 00476295 FLA_Hemm_rl_unb_var4 │ │ │ │ +006866d8 00070116 R_ARM_JUMP_SLOT 00583b6d FLA_Bidiag_UT_u_step_ofc_var3 │ │ │ │ +006866dc 0009ca16 R_ARM_JUMP_SLOT 00555ee5 FLA_QR_UT_unb_var1 │ │ │ │ +006866e0 000db916 R_ARM_JUMP_SLOT 0029566d sspev_ │ │ │ │ 006866e4 00001216 R_ARM_JUMP_SLOT 00000000 cswap_ │ │ │ │ -006866e8 0005ec16 R_ARM_JUMP_SLOT 0046e4ad FLA_Hemm_lu_blk_var9 │ │ │ │ -006866ec 00190916 R_ARM_JUMP_SLOT 005677f5 FLA_Trinv_un_blk_var3 │ │ │ │ -006866f0 000fbb16 R_ARM_JUMP_SLOT 005ae071 FLA_Eig_gest_iu_opz_var4 │ │ │ │ -006866f4 000cb416 R_ARM_JUMP_SLOT 00523ae1 FLA_Trsm_rlt_blk_var1 │ │ │ │ -006866f8 00066016 R_ARM_JUMP_SLOT 003f1785 FLASH_Obj_blocksizes │ │ │ │ -006866fc 00181416 R_ARM_JUMP_SLOT 005a6e49 FLA_Eig_gest_iu_blk_var2 │ │ │ │ -00686700 000b9216 R_ARM_JUMP_SLOT 003e8acd FLA_Transpose_cntl_finalize │ │ │ │ -00686704 00168816 R_ARM_JUMP_SLOT 00632079 FLA_Apply_CAQ2_UT_lhfc_blk_var2 │ │ │ │ -00686708 0001e216 R_ARM_JUMP_SLOT 003d0ced bl1_dinvertv │ │ │ │ -0068670c 001c2816 R_ARM_JUMP_SLOT 0045a19d FLA_Gemm_nt_unb_var5 │ │ │ │ +006866e8 0005ec16 R_ARM_JUMP_SLOT 0046eafd FLA_Hemm_lu_blk_var9 │ │ │ │ +006866ec 00190916 R_ARM_JUMP_SLOT 0056808d FLA_Trinv_un_blk_var3 │ │ │ │ +006866f0 000fbb16 R_ARM_JUMP_SLOT 005af225 FLA_Eig_gest_iu_opz_var4 │ │ │ │ +006866f4 000cb416 R_ARM_JUMP_SLOT 00523159 FLA_Trsm_rlt_blk_var1 │ │ │ │ +006866f8 00066016 R_ARM_JUMP_SLOT 003f17cd FLASH_Obj_blocksizes │ │ │ │ +006866fc 00181416 R_ARM_JUMP_SLOT 005a6e81 FLA_Eig_gest_iu_blk_var2 │ │ │ │ +00686700 000b9216 R_ARM_JUMP_SLOT 003e8565 FLA_Transpose_cntl_finalize │ │ │ │ +00686704 00168816 R_ARM_JUMP_SLOT 006317c1 FLA_Apply_CAQ2_UT_lhfc_blk_var2 │ │ │ │ +00686708 0001e216 R_ARM_JUMP_SLOT 003d0d31 bl1_dinvertv │ │ │ │ +0068670c 001c2816 R_ARM_JUMP_SLOT 0045a6d1 FLA_Gemm_nt_unb_var5 │ │ │ │ 00686710 00062316 R_ARM_JUMP_SLOT 00068315 sgeqrf_ │ │ │ │ -00686714 0005b016 R_ARM_JUMP_SLOT 003ab52d zdotc_f2c_ │ │ │ │ -00686718 000e4516 R_ARM_JUMP_SLOT 003f5a59 FLA_Param_map_netlib_to_flame_trans │ │ │ │ -0068671c 0015e716 R_ARM_JUMP_SLOT 00634e05 FLA_Apply_G_rf_asz_var1 │ │ │ │ +00686714 0005b016 R_ARM_JUMP_SLOT 003ac609 zdotc_f2c_ │ │ │ │ +00686718 000e4516 R_ARM_JUMP_SLOT 003f5a9d FLA_Param_map_netlib_to_flame_trans │ │ │ │ +0068671c 0015e716 R_ARM_JUMP_SLOT 00634e3d FLA_Apply_G_rf_asz_var1 │ │ │ │ 00686720 00179216 R_ARM_JUMP_SLOT 0008203d sgetrf_check │ │ │ │ -00686724 00066916 R_ARM_JUMP_SLOT 00119391 cpptrf_ │ │ │ │ +00686724 00066916 R_ARM_JUMP_SLOT 001191b9 cpptrf_ │ │ │ │ 00686728 00092316 R_ARM_JUMP_SLOT 000c011d chetrd_ │ │ │ │ -0068672c 000e6316 R_ARM_JUMP_SLOT 003debc5 FLA_Apply_CAQ2_UT_internal_check │ │ │ │ -00686730 00179616 R_ARM_JUMP_SLOT 00532315 FLA_Bsvd_v_opd_var1 │ │ │ │ -00686734 0014d316 R_ARM_JUMP_SLOT 00440f35 FLA_Gemm_cn_blk_var5 │ │ │ │ -00686738 00012716 R_ARM_JUMP_SLOT 004b572d FLA_Symm_lu_unb_var2 │ │ │ │ -0068673c 000f7716 R_ARM_JUMP_SLOT 0051f02d FLA_Trsm_rlh_blk_var3 │ │ │ │ -00686740 000d6516 R_ARM_JUMP_SLOT 003e1295 FLA_Bidiag_UT_form_V_check │ │ │ │ -00686744 0011dc16 R_ARM_JUMP_SLOT 00469f8d FLA_Hemm_ll_unb_var5 │ │ │ │ -00686748 0002fc16 R_ARM_JUMP_SLOT 00612891 FLA_Sylv_hn_blk_var9 │ │ │ │ -0068674c 00039216 R_ARM_JUMP_SLOT 005979b1 FLA_Bidiag_UT_u_unb_var5 │ │ │ │ -00686750 0005e416 R_ARM_JUMP_SLOT 003faa15 FLA_Obj_buffer_at_view │ │ │ │ +0068672c 000e6316 R_ARM_JUMP_SLOT 003dec0d FLA_Apply_CAQ2_UT_internal_check │ │ │ │ +00686730 00179616 R_ARM_JUMP_SLOT 00533595 FLA_Bsvd_v_opd_var1 │ │ │ │ +00686734 0014d316 R_ARM_JUMP_SLOT 00440cd1 FLA_Gemm_cn_blk_var5 │ │ │ │ +00686738 00012716 R_ARM_JUMP_SLOT 004b61f5 FLA_Symm_lu_unb_var2 │ │ │ │ +0068673c 000f7716 R_ARM_JUMP_SLOT 005208b5 FLA_Trsm_rlh_blk_var3 │ │ │ │ +00686740 000d6516 R_ARM_JUMP_SLOT 003e1185 FLA_Bidiag_UT_form_V_check │ │ │ │ +00686744 0011dc16 R_ARM_JUMP_SLOT 0046b01d FLA_Hemm_ll_unb_var5 │ │ │ │ +00686748 0002fc16 R_ARM_JUMP_SLOT 00612955 FLA_Sylv_hn_blk_var9 │ │ │ │ +0068674c 00039216 R_ARM_JUMP_SLOT 0059b891 FLA_Bidiag_UT_u_unb_var5 │ │ │ │ +00686750 0005e416 R_ARM_JUMP_SLOT 003faa5d FLA_Obj_buffer_at_view │ │ │ │ 00686754 00001316 R_ARM_JUMP_SLOT 00000000 dswap_ │ │ │ │ 00686758 00001416 R_ARM_JUMP_SLOT 00000000 dgemm_ │ │ │ │ -0068675c 000dda16 R_ARM_JUMP_SLOT 003c9ea1 bl1_strsmsx │ │ │ │ -00686760 0016f316 R_ARM_JUMP_SLOT 005ec351 FLA_Lyap_h_opd_var3 │ │ │ │ -00686764 0007d716 R_ARM_JUMP_SLOT 0042d751 FLA_Copy │ │ │ │ -00686768 001b5416 R_ARM_JUMP_SLOT 003d9b9d FLA_Dot2cs_check │ │ │ │ -0068676c 000a6716 R_ARM_JUMP_SLOT 002f60b5 zheev_ │ │ │ │ -00686770 00033616 R_ARM_JUMP_SLOT 004e7da9 FLA_Syrk_lt_unb_var3 │ │ │ │ -00686774 0017d016 R_ARM_JUMP_SLOT 0012c15d csytrs_ │ │ │ │ +0068675c 000dda16 R_ARM_JUMP_SLOT 003c9ee9 bl1_strsmsx │ │ │ │ +00686760 0016f316 R_ARM_JUMP_SLOT 005ec38d FLA_Lyap_h_opd_var3 │ │ │ │ +00686764 0007d716 R_ARM_JUMP_SLOT 0042d2f9 FLA_Copy │ │ │ │ +00686768 001b5416 R_ARM_JUMP_SLOT 003d9b41 FLA_Dot2cs_check │ │ │ │ +0068676c 000a6716 R_ARM_JUMP_SLOT 002f60dd zheev_ │ │ │ │ +00686770 00033616 R_ARM_JUMP_SLOT 004e7de5 FLA_Syrk_lt_unb_var3 │ │ │ │ +00686774 0017d016 R_ARM_JUMP_SLOT 0012c155 csytrs_ │ │ │ │ 00686778 00135f16 R_ARM_JUMP_SLOT 000ac4a1 cgttrs_ │ │ │ │ 0068677c 00021216 R_ARM_JUMP_SLOT 00081c01 sgeqr2_check │ │ │ │ -00686780 00178216 R_ARM_JUMP_SLOT 003d161d bl1_dmaxabsv │ │ │ │ -00686784 0005f216 R_ARM_JUMP_SLOT 003e9abd FLA_Hemm_cntl_init │ │ │ │ -00686788 00074216 R_ARM_JUMP_SLOT 0052d28d FLA_Bsvd_find_submatrix_ops │ │ │ │ -0068678c 0007bd16 R_ARM_JUMP_SLOT 003ceb49 bl1_zfree_saved_contigm │ │ │ │ -00686790 00082d16 R_ARM_JUMP_SLOT 005222c1 FLA_Trsm_rln_blk_var2 │ │ │ │ -00686794 0008e516 R_ARM_JUMP_SLOT 0048e865 FLA_Her2k_ln_unb_var9 │ │ │ │ -00686798 0003c316 R_ARM_JUMP_SLOT 005db1e5 FLA_Fused_UZhu_ZUhu_opz_var1 │ │ │ │ -0068679c 0005a216 R_ARM_JUMP_SLOT 004ff7c9 FLA_Trmm_rlc_unb_var3 │ │ │ │ -006867a0 00104a16 R_ARM_JUMP_SLOT 005215d9 FLA_Trsm_rlh_unb_var2 │ │ │ │ -006867a4 000e4316 R_ARM_JUMP_SLOT 003bdfb1 bl1_dzcopymrt │ │ │ │ -006867a8 000a9916 R_ARM_JUMP_SLOT 004d3919 FLA_Syr2k_lt_unb_var6 │ │ │ │ -006867ac 0017c916 R_ARM_JUMP_SLOT 003d22b5 bl1_isetdiag │ │ │ │ -006867b0 000d3616 R_ARM_JUMP_SLOT 004426dd FLA_Gemm_ct_blk_var2 │ │ │ │ -006867b4 000b3d16 R_ARM_JUMP_SLOT 003aed89 f_clos │ │ │ │ -006867b8 000bcf16 R_ARM_JUMP_SLOT 0026b481 slarrd_ │ │ │ │ -006867bc 00075e16 R_ARM_JUMP_SLOT 00263e45 slarfg_ │ │ │ │ -006867c0 00028116 R_ARM_JUMP_SLOT 003b8c99 bl1_zdscal │ │ │ │ -006867c4 000a6a16 R_ARM_JUMP_SLOT 0042e2c1 FLA_Copyr │ │ │ │ -006867c8 00084216 R_ARM_JUMP_SLOT 001af7b9 dlas2_ │ │ │ │ -006867cc 00034f16 R_ARM_JUMP_SLOT 003e53c5 FLA_Svd_ext_check │ │ │ │ -006867d0 000e8816 R_ARM_JUMP_SLOT 001544b9 dgbcon_ │ │ │ │ -006867d4 00110e16 R_ARM_JUMP_SLOT 005d22bd FLA_Hess_UT_step_opc_var4 │ │ │ │ -006867d8 00138f16 R_ARM_JUMP_SLOT 003c8019 bl1_dsymm │ │ │ │ -006867dc 000cb516 R_ARM_JUMP_SLOT 003ec54d FLA_UDdate_UT_cntl_init │ │ │ │ -006867e0 000b1816 R_ARM_JUMP_SLOT 003cd921 bl1_is_vector │ │ │ │ -006867e4 0005a316 R_ARM_JUMP_SLOT 00438665 FLA_Gemv_t_blk_var5 │ │ │ │ -006867e8 00150a16 R_ARM_JUMP_SLOT 00411c91 FLA_Sort_bsvd_ext_b_opz │ │ │ │ -006867ec 0014ac16 R_ARM_JUMP_SLOT 006213f9 FLA_Sylv_nh_opt_var1 │ │ │ │ -006867f0 00038e16 R_ARM_JUMP_SLOT 00424621 FLA_Syrk_lt_task │ │ │ │ -006867f4 000c7416 R_ARM_JUMP_SLOT 001183fd cppcon_ │ │ │ │ -006867f8 00168216 R_ARM_JUMP_SLOT 0045f7c5 FLA_Gemm_tn_unb_var2 │ │ │ │ -006867fc 000b0616 R_ARM_JUMP_SLOT 003ed2d9 FLASH_LU_piv_cntl_init │ │ │ │ -00686800 0004b916 R_ARM_JUMP_SLOT 003e6491 FLA_Tridiag_UT_shift_U_check │ │ │ │ -00686804 0019d116 R_ARM_JUMP_SLOT 00548fe5 FLA_CAQR2_UT_internal │ │ │ │ -00686808 00163716 R_ARM_JUMP_SLOT 005d8379 FLA_Tridiag_UT_recover_tau_submatrix │ │ │ │ -0068680c 000c1816 R_ARM_JUMP_SLOT 0049c76d FLA_Herk_internal │ │ │ │ -00686810 00149f16 R_ARM_JUMP_SLOT 001da795 dspgst_ │ │ │ │ -00686814 00157716 R_ARM_JUMP_SLOT 00667c39 FLA_Apply_Q_UT_lnbr_blk_var2 │ │ │ │ -00686818 0014d016 R_ARM_JUMP_SLOT 003f2141 FLASH_Obj_create_conf_to │ │ │ │ -0068681c 00083d16 R_ARM_JUMP_SLOT 00533789 FLA_Bsvd_v_opc_var2 │ │ │ │ -00686820 000a4116 R_ARM_JUMP_SLOT 004022c5 FLA_Mult_add │ │ │ │ -00686824 0019f816 R_ARM_JUMP_SLOT 004b9a79 FLA_Symm_rl_blk_var5 │ │ │ │ -00686828 0005b316 R_ARM_JUMP_SLOT 004243e9 FLA_Symm_rl_task │ │ │ │ -0068682c 00106e16 R_ARM_JUMP_SLOT 0066c1c5 FLA_Apply_Q_UT_rhbr_blk_var2 │ │ │ │ -00686830 00095016 R_ARM_JUMP_SLOT 003b92f1 bl1_sscalv │ │ │ │ -00686834 000cc616 R_ARM_JUMP_SLOT 00663cf5 FLA_Apply_Q_UT_lhfc_blk_var2 │ │ │ │ -00686838 0000ec16 R_ARM_JUMP_SLOT 00125165 csyr_ │ │ │ │ -0068683c 00042416 R_ARM_JUMP_SLOT 005ca6d1 FLA_Hess_UT_step_ofs_var4 │ │ │ │ -00686840 00046516 R_ARM_JUMP_SLOT 003efe05 FLASH_Obj_scalar_width │ │ │ │ -00686844 000e8016 R_ARM_JUMP_SLOT 003e41ad FLA_QR2_UT_check │ │ │ │ -00686848 0009db16 R_ARM_JUMP_SLOT 00538f4d FLA_Chol_u_opz_var2 │ │ │ │ -0068684c 000faa16 R_ARM_JUMP_SLOT 002185f9 sgbtrf_ │ │ │ │ -00686850 00184616 R_ARM_JUMP_SLOT 00122d35 csptrf_ │ │ │ │ -00686854 000eba16 R_ARM_JUMP_SLOT 0065575d FLA_Apply_QUD_UT_create_workspace │ │ │ │ -00686858 0019d616 R_ARM_JUMP_SLOT 003faca9 FLA_Obj_datatype_proj_to_complex │ │ │ │ -0068685c 00053b16 R_ARM_JUMP_SLOT 001ac129 dlarrf_ │ │ │ │ -00686860 00133b16 R_ARM_JUMP_SLOT 0054863d FLA_LU_piv_opz_var4 │ │ │ │ -00686864 0009de16 R_ARM_JUMP_SLOT 002480bd slaed5_ │ │ │ │ -00686868 001a8416 R_ARM_JUMP_SLOT 00613d9d FLA_Sylv_hn_opt_var1 │ │ │ │ -0068686c 0005f016 R_ARM_JUMP_SLOT 0042f1ed FLA_Copyr_l_blk_var3 │ │ │ │ -00686870 00089b16 R_ARM_JUMP_SLOT 003f5f19 FLA_Obj_nullify │ │ │ │ -00686874 00072016 R_ARM_JUMP_SLOT 006735a1 FLA_Apply_Q_UT_rnfc_blk_var2 │ │ │ │ -00686878 000c9816 R_ARM_JUMP_SLOT 0041e8bd FLA_Her2 │ │ │ │ -0068687c 0002df16 R_ARM_JUMP_SLOT 0060ce49 FLA_Sylv_hn_blk_var2 │ │ │ │ -00686880 000d9216 R_ARM_JUMP_SLOT 006065e1 FLA_Sylv_hh_opc_var1 │ │ │ │ -00686884 0015dc16 R_ARM_JUMP_SLOT 006646fd FLA_Apply_Q_UT_lhbr_blk_var3 │ │ │ │ -00686888 00050516 R_ARM_JUMP_SLOT 000a2bc5 cgerfs_ │ │ │ │ -0068688c 0009a416 R_ARM_JUMP_SLOT 003cf3c5 bl1_zfree_saved_contigmr │ │ │ │ -00686890 00195716 R_ARM_JUMP_SLOT 0020f9e9 sgbequ_ │ │ │ │ -00686894 000ca316 R_ARM_JUMP_SLOT 0030d569 zhetri2x_ │ │ │ │ +00686780 00178216 R_ARM_JUMP_SLOT 003d1665 bl1_dmaxabsv │ │ │ │ +00686784 0005f216 R_ARM_JUMP_SLOT 003e94bd FLA_Hemm_cntl_init │ │ │ │ +00686788 00074216 R_ARM_JUMP_SLOT 0052d2c5 FLA_Bsvd_find_submatrix_ops │ │ │ │ +0068678c 0007bd16 R_ARM_JUMP_SLOT 003d00e9 bl1_zfree_saved_contigm │ │ │ │ +00686790 00082d16 R_ARM_JUMP_SLOT 00521b35 FLA_Trsm_rln_blk_var2 │ │ │ │ +00686794 0008e516 R_ARM_JUMP_SLOT 0048dcf9 FLA_Her2k_ln_unb_var9 │ │ │ │ +00686798 0003c316 R_ARM_JUMP_SLOT 005dd1a5 FLA_Fused_UZhu_ZUhu_opz_var1 │ │ │ │ +0068679c 0005a216 R_ARM_JUMP_SLOT 004fff15 FLA_Trmm_rlc_unb_var3 │ │ │ │ +006867a0 00104a16 R_ARM_JUMP_SLOT 00520d69 FLA_Trsm_rlh_unb_var2 │ │ │ │ +006867a4 000e4316 R_ARM_JUMP_SLOT 003be3b9 bl1_dzcopymrt │ │ │ │ +006867a8 000a9916 R_ARM_JUMP_SLOT 004d4499 FLA_Syr2k_lt_unb_var6 │ │ │ │ +006867ac 0017c916 R_ARM_JUMP_SLOT 003d2035 bl1_isetdiag │ │ │ │ +006867b0 000d3616 R_ARM_JUMP_SLOT 00442725 FLA_Gemm_ct_blk_var2 │ │ │ │ +006867b4 000b3d16 R_ARM_JUMP_SLOT 003aed21 f_clos │ │ │ │ +006867b8 000bcf16 R_ARM_JUMP_SLOT 0026aef9 slarrd_ │ │ │ │ +006867bc 00075e16 R_ARM_JUMP_SLOT 00263e55 slarfg_ │ │ │ │ +006867c0 00028116 R_ARM_JUMP_SLOT 003b92f1 bl1_zdscal │ │ │ │ +006867c4 000a6a16 R_ARM_JUMP_SLOT 0042df59 FLA_Copyr │ │ │ │ +006867c8 00084216 R_ARM_JUMP_SLOT 001b0a11 dlas2_ │ │ │ │ +006867cc 00034f16 R_ARM_JUMP_SLOT 003e540d FLA_Svd_ext_check │ │ │ │ +006867d0 000e8816 R_ARM_JUMP_SLOT 001544b1 dgbcon_ │ │ │ │ +006867d4 00110e16 R_ARM_JUMP_SLOT 005d221d FLA_Hess_UT_step_opc_var4 │ │ │ │ +006867d8 00138f16 R_ARM_JUMP_SLOT 003c9291 bl1_dsymm │ │ │ │ +006867dc 000cb516 R_ARM_JUMP_SLOT 003ec4c5 FLA_UDdate_UT_cntl_init │ │ │ │ +006867e0 000b1816 R_ARM_JUMP_SLOT 003cdee9 bl1_is_vector │ │ │ │ +006867e4 0005a316 R_ARM_JUMP_SLOT 004383e5 FLA_Gemv_t_blk_var5 │ │ │ │ +006867e8 00150a16 R_ARM_JUMP_SLOT 00410fed FLA_Sort_bsvd_ext_b_opz │ │ │ │ +006867ec 0014ac16 R_ARM_JUMP_SLOT 00621435 FLA_Sylv_nh_opt_var1 │ │ │ │ +006867f0 00038e16 R_ARM_JUMP_SLOT 00424669 FLA_Syrk_lt_task │ │ │ │ +006867f4 000c7416 R_ARM_JUMP_SLOT 00118e0d cppcon_ │ │ │ │ +006867f8 00168216 R_ARM_JUMP_SLOT 0045f80d FLA_Gemm_tn_unb_var2 │ │ │ │ +006867fc 000b0616 R_ARM_JUMP_SLOT 003ed321 FLASH_LU_piv_cntl_init │ │ │ │ +00686800 0004b916 R_ARM_JUMP_SLOT 003e6415 FLA_Tridiag_UT_shift_U_check │ │ │ │ +00686804 0019d116 R_ARM_JUMP_SLOT 005484f1 FLA_CAQR2_UT_internal │ │ │ │ +00686808 00163716 R_ARM_JUMP_SLOT 005d8cdd FLA_Tridiag_UT_recover_tau_submatrix │ │ │ │ +0068680c 000c1816 R_ARM_JUMP_SLOT 0049c7a9 FLA_Herk_internal │ │ │ │ +00686810 00149f16 R_ARM_JUMP_SLOT 001da7b9 dspgst_ │ │ │ │ +00686814 00157716 R_ARM_JUMP_SLOT 00667fd5 FLA_Apply_Q_UT_lnbr_blk_var2 │ │ │ │ +00686818 0014d016 R_ARM_JUMP_SLOT 003f2189 FLASH_Obj_create_conf_to │ │ │ │ +0068681c 00083d16 R_ARM_JUMP_SLOT 00532491 FLA_Bsvd_v_opc_var2 │ │ │ │ +00686820 000a4116 R_ARM_JUMP_SLOT 00402929 FLA_Mult_add │ │ │ │ +00686824 0019f816 R_ARM_JUMP_SLOT 004b9ab5 FLA_Symm_rl_blk_var5 │ │ │ │ +00686828 0005b316 R_ARM_JUMP_SLOT 00424125 FLA_Symm_rl_task │ │ │ │ +0068682c 00106e16 R_ARM_JUMP_SLOT 0066bf7d FLA_Apply_Q_UT_rhbr_blk_var2 │ │ │ │ +00686830 00095016 R_ARM_JUMP_SLOT 003bb005 bl1_sscalv │ │ │ │ +00686834 000cc616 R_ARM_JUMP_SLOT 00663d2d FLA_Apply_Q_UT_lhfc_blk_var2 │ │ │ │ +00686838 0000ec16 R_ARM_JUMP_SLOT 0012515d csyr_ │ │ │ │ +0068683c 00042416 R_ARM_JUMP_SLOT 005cbe71 FLA_Hess_UT_step_ofs_var4 │ │ │ │ +00686840 00046516 R_ARM_JUMP_SLOT 003eff2d FLASH_Obj_scalar_width │ │ │ │ +00686844 000e8016 R_ARM_JUMP_SLOT 003e4135 FLA_QR2_UT_check │ │ │ │ +00686848 0009db16 R_ARM_JUMP_SLOT 00538325 FLA_Chol_u_opz_var2 │ │ │ │ +0068684c 000faa16 R_ARM_JUMP_SLOT 00218115 sgbtrf_ │ │ │ │ +00686850 00184616 R_ARM_JUMP_SLOT 00123419 csptrf_ │ │ │ │ +00686854 000eba16 R_ARM_JUMP_SLOT 006555dd FLA_Apply_QUD_UT_create_workspace │ │ │ │ +00686858 0019d616 R_ARM_JUMP_SLOT 003facf1 FLA_Obj_datatype_proj_to_complex │ │ │ │ +0068685c 00053b16 R_ARM_JUMP_SLOT 001ac041 dlarrf_ │ │ │ │ +00686860 00133b16 R_ARM_JUMP_SLOT 00548041 FLA_LU_piv_opz_var4 │ │ │ │ +00686864 0009de16 R_ARM_JUMP_SLOT 00241a45 slaed5_ │ │ │ │ +00686868 001a8416 R_ARM_JUMP_SLOT 00613d51 FLA_Sylv_hn_opt_var1 │ │ │ │ +0068686c 0005f016 R_ARM_JUMP_SLOT 0042f235 FLA_Copyr_l_blk_var3 │ │ │ │ +00686870 00089b16 R_ARM_JUMP_SLOT 003f5f61 FLA_Obj_nullify │ │ │ │ +00686874 00072016 R_ARM_JUMP_SLOT 006719e9 FLA_Apply_Q_UT_rnfc_blk_var2 │ │ │ │ +00686878 000c9816 R_ARM_JUMP_SLOT 0041e8d9 FLA_Her2 │ │ │ │ +0068687c 0002df16 R_ARM_JUMP_SLOT 0060ce85 FLA_Sylv_hn_blk_var2 │ │ │ │ +00686880 000d9216 R_ARM_JUMP_SLOT 006066a5 FLA_Sylv_hh_opc_var1 │ │ │ │ +00686884 0015dc16 R_ARM_JUMP_SLOT 00664735 FLA_Apply_Q_UT_lhbr_blk_var3 │ │ │ │ +00686888 00050516 R_ARM_JUMP_SLOT 000a2669 cgerfs_ │ │ │ │ +0068688c 0009a416 R_ARM_JUMP_SLOT 003cf25d bl1_zfree_saved_contigmr │ │ │ │ +00686890 00195716 R_ARM_JUMP_SLOT 0020f9ed sgbequ_ │ │ │ │ +00686894 000ca316 R_ARM_JUMP_SLOT 0030e6e1 zhetri2x_ │ │ │ │ 00686898 00001516 R_ARM_JUMP_SLOT 00000000 ztrmv_ │ │ │ │ -0068689c 0002a416 R_ARM_JUMP_SLOT 003d2211 bl1_zscalediag │ │ │ │ -006868a0 0009df16 R_ARM_JUMP_SLOT 00409f29 FLA_Househ3UD_UT_ops │ │ │ │ -006868a4 000cfb16 R_ARM_JUMP_SLOT 0054ed3d FLA_LQ_UT_opc_var1 │ │ │ │ -006868a8 00104816 R_ARM_JUMP_SLOT 00282fe5 slasyf_rook_ │ │ │ │ -006868ac 00112c16 R_ARM_JUMP_SLOT 00467545 FLA_Hemm_ll_blk_var6 │ │ │ │ -006868b0 00160e16 R_ARM_JUMP_SLOT 005c7415 FLA_Hess_UT_step_ops_var2 │ │ │ │ -006868b4 0008ca16 R_ARM_JUMP_SLOT 0042ab3d FLA_Axpyt_c_blk_var3 │ │ │ │ -006868b8 001ac416 R_ARM_JUMP_SLOT 003d7b01 FLA_Max_elemwise_diff_check │ │ │ │ -006868bc 00117016 R_ARM_JUMP_SLOT 003d66c5 FLA_Conjugate_r_check │ │ │ │ -006868c0 0015d716 R_ARM_JUMP_SLOT 00524895 FLA_Trsm_ruc_blk_var3 │ │ │ │ -006868c4 00181716 R_ARM_JUMP_SLOT 00398ec5 dormhr_ │ │ │ │ -006868c8 00139616 R_ARM_JUMP_SLOT 004f4aa9 FLA_Trmm_lln_blk_var2 │ │ │ │ -006868cc 00115d16 R_ARM_JUMP_SLOT 003d5641 FLA_Obj_has_nan_check │ │ │ │ -006868d0 0013b316 R_ARM_JUMP_SLOT 003ea21d FLA_Syrk_cntl_finalize │ │ │ │ -006868d4 0018b416 R_ARM_JUMP_SLOT 0061ee3d FLA_Sylv_nh_blk_var8 │ │ │ │ -006868d8 00113016 R_ARM_JUMP_SLOT 003d2c69 bl1_zdshiftdiag │ │ │ │ -006868dc 0008de16 R_ARM_JUMP_SLOT 0048d6e5 FLA_Her2k_ln_unb_var5 │ │ │ │ -006868e0 0004cb16 R_ARM_JUMP_SLOT 003dd8f9 FLA_Symm_check │ │ │ │ -006868e4 00144016 R_ARM_JUMP_SLOT 00422fd1 FLA_Hemm_ll_task │ │ │ │ -006868e8 00063116 R_ARM_JUMP_SLOT 004290ad FLA_SA_LU_task │ │ │ │ -006868ec 0001c716 R_ARM_JUMP_SLOT 0037d561 ztgsy2_ │ │ │ │ -006868f0 0006a016 R_ARM_JUMP_SLOT 0055fb55 FLA_Tevd_v_opt_var1 │ │ │ │ -006868f4 00163d16 R_ARM_JUMP_SLOT 0042e099 FLA_Copy_blk_var4 │ │ │ │ -006868f8 001a3416 R_ARM_JUMP_SLOT 005a2e65 FLA_Eig_gest_il_opd_var4 │ │ │ │ -006868fc 0016fe16 R_ARM_JUMP_SLOT 0034c485 zpbcon_ │ │ │ │ -00686900 000a0616 R_ARM_JUMP_SLOT 0036b1f9 zsymv_ │ │ │ │ +0068689c 0002a416 R_ARM_JUMP_SLOT 003d23e9 bl1_zscalediag │ │ │ │ +006868a0 0009df16 R_ARM_JUMP_SLOT 00409541 FLA_Househ3UD_UT_ops │ │ │ │ +006868a4 000cfb16 R_ARM_JUMP_SLOT 0054ed75 FLA_LQ_UT_opc_var1 │ │ │ │ +006868a8 00104816 R_ARM_JUMP_SLOT 00280cad slasyf_rook_ │ │ │ │ +006868ac 00112c16 R_ARM_JUMP_SLOT 00467581 FLA_Hemm_ll_blk_var6 │ │ │ │ +006868b0 00160e16 R_ARM_JUMP_SLOT 005c90d9 FLA_Hess_UT_step_ops_var2 │ │ │ │ +006868b4 0008ca16 R_ARM_JUMP_SLOT 0042ab85 FLA_Axpyt_c_blk_var3 │ │ │ │ +006868b8 001ac416 R_ARM_JUMP_SLOT 003d7a5d FLA_Max_elemwise_diff_check │ │ │ │ +006868bc 00117016 R_ARM_JUMP_SLOT 003d670d FLA_Conjugate_r_check │ │ │ │ +006868c0 0015d716 R_ARM_JUMP_SLOT 005252d9 FLA_Trsm_ruc_blk_var3 │ │ │ │ +006868c4 00181716 R_ARM_JUMP_SLOT 00398f05 dormhr_ │ │ │ │ +006868c8 00139616 R_ARM_JUMP_SLOT 004f43fd FLA_Trmm_lln_blk_var2 │ │ │ │ +006868cc 00115d16 R_ARM_JUMP_SLOT 003d55e1 FLA_Obj_has_nan_check │ │ │ │ +006868d0 0013b316 R_ARM_JUMP_SLOT 003ea265 FLA_Syrk_cntl_finalize │ │ │ │ +006868d4 0018b416 R_ARM_JUMP_SLOT 0061ee79 FLA_Sylv_nh_blk_var8 │ │ │ │ +006868d8 00113016 R_ARM_JUMP_SLOT 003d393d bl1_zdshiftdiag │ │ │ │ +006868dc 0008de16 R_ARM_JUMP_SLOT 0048cb89 FLA_Her2k_ln_unb_var5 │ │ │ │ +006868e0 0004cb16 R_ARM_JUMP_SLOT 003dd7fd FLA_Symm_check │ │ │ │ +006868e4 00144016 R_ARM_JUMP_SLOT 00423019 FLA_Hemm_ll_task │ │ │ │ +006868e8 00063116 R_ARM_JUMP_SLOT 004290f5 FLA_SA_LU_task │ │ │ │ +006868ec 0001c716 R_ARM_JUMP_SLOT 0037d999 ztgsy2_ │ │ │ │ +006868f0 0006a016 R_ARM_JUMP_SLOT 0055fa69 FLA_Tevd_v_opt_var1 │ │ │ │ +006868f4 00163d16 R_ARM_JUMP_SLOT 0042e2fd FLA_Copy_blk_var4 │ │ │ │ +006868f8 001a3416 R_ARM_JUMP_SLOT 005a42ad FLA_Eig_gest_il_opd_var4 │ │ │ │ +006868fc 0016fe16 R_ARM_JUMP_SLOT 0034c295 zpbcon_ │ │ │ │ +00686900 000a0616 R_ARM_JUMP_SLOT 0036aca9 zsymv_ │ │ │ │ 00686904 00001616 R_ARM_JUMP_SLOT 00000000 zgbmv_ │ │ │ │ -00686908 00097b16 R_ARM_JUMP_SLOT 003e62fd FLA_Tridiag_UT_recover_tau_check │ │ │ │ -0068690c 000a7916 R_ARM_JUMP_SLOT 003eedf1 FLASH_Axpy_flat_to_hier │ │ │ │ -00686910 000bd416 R_ARM_JUMP_SLOT 0042290d FLA_Trsmsx_external │ │ │ │ -00686914 00036916 R_ARM_JUMP_SLOT 005de9e1 FLA_Tridiag_UT_l_step_ops_var1 │ │ │ │ -00686918 000b7116 R_ARM_JUMP_SLOT 005b76b1 FLA_Eig_gest_nu_blk_var2 │ │ │ │ -0068691c 001c2916 R_ARM_JUMP_SLOT 003e7ed5 FLA_Cntl_scal_obj_create │ │ │ │ -00686920 00165816 R_ARM_JUMP_SLOT 0058638d FLA_Bidiag_UT_u_step_ofd_var4 │ │ │ │ -00686924 0002ee16 R_ARM_JUMP_SLOT 0060f2c1 FLA_Sylv_hn_blk_var5 │ │ │ │ -00686928 00143d16 R_ARM_JUMP_SLOT 00426c01 FLA_Sylv_hh_blk_ext │ │ │ │ -0068692c 000b3e16 R_ARM_JUMP_SLOT 004a5685 FLA_Herk_uh_unb_var4 │ │ │ │ -00686930 000be516 R_ARM_JUMP_SLOT 0020b07d iladlc_ │ │ │ │ -00686934 000f4b16 R_ARM_JUMP_SLOT 00482b25 FLA_Her2k_lh_blk_var3 │ │ │ │ -00686938 00184d16 R_ARM_JUMP_SLOT 005f0489 FLA_Lyap_n_blk_var2 │ │ │ │ -0068693c 0019bc16 R_ARM_JUMP_SLOT 0044999d FLA_Gemm_th │ │ │ │ -00686940 00080f16 R_ARM_JUMP_SLOT 002d8549 zgehd2_ │ │ │ │ -00686944 000c2516 R_ARM_JUMP_SLOT 00148c31 cung2r_ │ │ │ │ -00686948 00096a16 R_ARM_JUMP_SLOT 003e6999 FLA_Trinv_internal_check │ │ │ │ -0068694c 0014bd16 R_ARM_JUMP_SLOT 005f45a5 FLA_Lyap_n_ops_var2 │ │ │ │ -00686950 0017e216 R_ARM_JUMP_SLOT 0048f081 FLA_Her2k_uh_blk_var10 │ │ │ │ -00686954 00108f16 R_ARM_JUMP_SLOT 00542e31 FLA_LU_nopiv_opz_var5 │ │ │ │ +00686908 00097b16 R_ARM_JUMP_SLOT 003e6499 FLA_Tridiag_UT_recover_tau_check │ │ │ │ +0068690c 000a7916 R_ARM_JUMP_SLOT 003ee859 FLASH_Axpy_flat_to_hier │ │ │ │ +00686910 000bd416 R_ARM_JUMP_SLOT 00422329 FLA_Trsmsx_external │ │ │ │ +00686914 00036916 R_ARM_JUMP_SLOT 005e1485 FLA_Tridiag_UT_l_step_ops_var1 │ │ │ │ +00686918 000b7116 R_ARM_JUMP_SLOT 005b76e9 FLA_Eig_gest_nu_blk_var2 │ │ │ │ +0068691c 001c2916 R_ARM_JUMP_SLOT 003e7ec5 FLA_Cntl_scal_obj_create │ │ │ │ +00686920 00165816 R_ARM_JUMP_SLOT 00585919 FLA_Bidiag_UT_u_step_ofd_var4 │ │ │ │ +00686924 0002ee16 R_ARM_JUMP_SLOT 00610df1 FLA_Sylv_hn_blk_var5 │ │ │ │ +00686928 00143d16 R_ARM_JUMP_SLOT 00426c15 FLA_Sylv_hh_blk_ext │ │ │ │ +0068692c 000b3e16 R_ARM_JUMP_SLOT 004a56c9 FLA_Herk_uh_unb_var4 │ │ │ │ +00686930 000be516 R_ARM_JUMP_SLOT 0020ba29 iladlc_ │ │ │ │ +00686934 000f4b16 R_ARM_JUMP_SLOT 00482529 FLA_Her2k_lh_blk_var3 │ │ │ │ +00686938 00184d16 R_ARM_JUMP_SLOT 005f0bd5 FLA_Lyap_n_blk_var2 │ │ │ │ +0068693c 0019bc16 R_ARM_JUMP_SLOT 00449441 FLA_Gemm_th │ │ │ │ +00686940 00080f16 R_ARM_JUMP_SLOT 002d9581 zgehd2_ │ │ │ │ +00686944 000c2516 R_ARM_JUMP_SLOT 00148945 cung2r_ │ │ │ │ +00686948 00096a16 R_ARM_JUMP_SLOT 003e69e1 FLA_Trinv_internal_check │ │ │ │ +0068694c 0014bd16 R_ARM_JUMP_SLOT 005f39f1 FLA_Lyap_n_ops_var2 │ │ │ │ +00686950 0017e216 R_ARM_JUMP_SLOT 0048f709 FLA_Her2k_uh_blk_var10 │ │ │ │ +00686954 00108f16 R_ARM_JUMP_SLOT 005425f1 FLA_LU_nopiv_opz_var5 │ │ │ │ 00686958 000eeb16 R_ARM_JUMP_SLOT 000f70a9 claqr4_ │ │ │ │ -0068695c 00043216 R_ARM_JUMP_SLOT 006393e1 FLA_Apply_G_rf_bld_var3 │ │ │ │ -00686960 000dba16 R_ARM_JUMP_SLOT 00427521 FLA_Ttmm_u_unb_ext │ │ │ │ -00686964 00058616 R_ARM_JUMP_SLOT 003b877d bl1_sccopyv │ │ │ │ -00686968 00103e16 R_ARM_JUMP_SLOT 00568f91 FLA_Trinv_un_opd_var4 │ │ │ │ -0068696c 00186e16 R_ARM_JUMP_SLOT 00468cd5 FLA_Hemm_ll_unb_var10 │ │ │ │ -00686970 00172916 R_ARM_JUMP_SLOT 0053d989 FLASH_LU_incpiv_var2 │ │ │ │ -00686974 00012d16 R_ARM_JUMP_SLOT 00411b45 FLA_Sort_bsvd_ext_f_opz │ │ │ │ -00686978 0006b016 R_ARM_JUMP_SLOT 00328291 zlaic1_ │ │ │ │ -0068697c 000bbc16 R_ARM_JUMP_SLOT 003e8d2d FLA_Scalr_cntl_finalize │ │ │ │ -00686980 000ee816 R_ARM_JUMP_SLOT 00428b95 FLA_LU_piv_task │ │ │ │ -00686984 000ba916 R_ARM_JUMP_SLOT 00653b89 FLA_Apply_Q2_UT_lnfc │ │ │ │ -00686988 001a0816 R_ARM_JUMP_SLOT 0054d279 FLA_LQ_UT_recover_tau │ │ │ │ -0068698c 000b7516 R_ARM_JUMP_SLOT 003ef08d FLASH_Axpy_hier_to_flat │ │ │ │ -00686990 00132816 R_ARM_JUMP_SLOT 003e9ff5 FLA_Syr2k_cntl_init │ │ │ │ -00686994 00010516 R_ARM_JUMP_SLOT 003b9381 bl1_csscalv │ │ │ │ -00686998 0008a616 R_ARM_JUMP_SLOT 003e0e1d FLA_Bidiag_UT_extract_diagonals_check │ │ │ │ -0068699c 0013dd16 R_ARM_JUMP_SLOT 00504505 FLA_Trmm_rln_unb_var2 │ │ │ │ +0068695c 00043216 R_ARM_JUMP_SLOT 006393b9 FLA_Apply_G_rf_bld_var3 │ │ │ │ +00686960 000dba16 R_ARM_JUMP_SLOT 00427569 FLA_Ttmm_u_unb_ext │ │ │ │ +00686964 00058616 R_ARM_JUMP_SLOT 003b844d bl1_sccopyv │ │ │ │ +00686968 00103e16 R_ARM_JUMP_SLOT 005695ad FLA_Trinv_un_opd_var4 │ │ │ │ +0068696c 00186e16 R_ARM_JUMP_SLOT 00468d11 FLA_Hemm_ll_unb_var10 │ │ │ │ +00686970 00172916 R_ARM_JUMP_SLOT 0053d841 FLASH_LU_incpiv_var2 │ │ │ │ +00686974 00012d16 R_ARM_JUMP_SLOT 00410ea1 FLA_Sort_bsvd_ext_f_opz │ │ │ │ +00686978 0006b016 R_ARM_JUMP_SLOT 003282c9 zlaic1_ │ │ │ │ +0068697c 000bbc16 R_ARM_JUMP_SLOT 003e8d75 FLA_Scalr_cntl_finalize │ │ │ │ +00686980 000ee816 R_ARM_JUMP_SLOT 00428ab1 FLA_LU_piv_task │ │ │ │ +00686984 000ba916 R_ARM_JUMP_SLOT 00654141 FLA_Apply_Q2_UT_lnfc │ │ │ │ +00686988 001a0816 R_ARM_JUMP_SLOT 0054d2b1 FLA_LQ_UT_recover_tau │ │ │ │ +0068698c 000b7516 R_ARM_JUMP_SLOT 003eeaf5 FLASH_Axpy_hier_to_flat │ │ │ │ +00686990 00132816 R_ARM_JUMP_SLOT 003ea03d FLA_Syr2k_cntl_init │ │ │ │ +00686994 00010516 R_ARM_JUMP_SLOT 003bb095 bl1_csscalv │ │ │ │ +00686998 0008a616 R_ARM_JUMP_SLOT 003e0d19 FLA_Bidiag_UT_extract_diagonals_check │ │ │ │ +0068699c 0013dd16 R_ARM_JUMP_SLOT 005046e5 FLA_Trmm_rln_unb_var2 │ │ │ │ 006869a0 00058b16 R_ARM_JUMP_SLOT 0006eafd dsytrd_ │ │ │ │ -006869a4 00122316 R_ARM_JUMP_SLOT 0058bd6d FLA_Bidiag_UT_u_step_ops_var5 │ │ │ │ -006869a8 0003fe16 R_ARM_JUMP_SLOT 004a7ef1 FLA_Herk_un_unb_var4 │ │ │ │ -006869ac 00086f16 R_ARM_JUMP_SLOT 004247ad FLA_Syr2k_task │ │ │ │ -006869b0 00055a16 R_ARM_JUMP_SLOT 006449f5 FLA_Apply_pivots_lt │ │ │ │ -006869b4 00022516 R_ARM_JUMP_SLOT 004139ad FLA_Copyr_external │ │ │ │ +006869a4 00122316 R_ARM_JUMP_SLOT 0058ae61 FLA_Bidiag_UT_u_step_ops_var5 │ │ │ │ +006869a8 0003fe16 R_ARM_JUMP_SLOT 004a80d9 FLA_Herk_un_unb_var4 │ │ │ │ +006869ac 00086f16 R_ARM_JUMP_SLOT 00424255 FLA_Syr2k_task │ │ │ │ +006869b0 00055a16 R_ARM_JUMP_SLOT 00649aa9 FLA_Apply_pivots_lt │ │ │ │ +006869b4 00022516 R_ARM_JUMP_SLOT 00414739 FLA_Copyr_external │ │ │ │ 006869b8 00001716 R_ARM_JUMP_SLOT 00000000 floor │ │ │ │ -006869bc 00069616 R_ARM_JUMP_SLOT 00559ee5 FLA_QR_UT_piv_unb_var2 │ │ │ │ -006869c0 000b7f16 R_ARM_JUMP_SLOT 004ae9b5 FLA_Symm_ll_blk_var8 │ │ │ │ -006869c4 00116516 R_ARM_JUMP_SLOT 0006b6b5 dsygst_ │ │ │ │ -006869c8 0000f316 R_ARM_JUMP_SLOT 0052ae1d FLA_Trsm_rut_blk_var1 │ │ │ │ -006869cc 0014f716 R_ARM_JUMP_SLOT 004f1449 FLA_Trmm_llc_blk_var4 │ │ │ │ -006869d0 00164016 R_ARM_JUMP_SLOT 0032eea1 zlanhb_ │ │ │ │ -006869d4 00056016 R_ARM_JUMP_SLOT 00439dc5 FLA_Trsv_ln_blk_var1 │ │ │ │ -006869d8 000b4e16 R_ARM_JUMP_SLOT 003c1bdd bl1_strmv │ │ │ │ -006869dc 00169116 R_ARM_JUMP_SLOT 004601ed FLA_Gemm_tn_unb_var6 │ │ │ │ -006869e0 001bcd16 R_ARM_JUMP_SLOT 003cd829 bl1_does_conj │ │ │ │ -006869e4 000a8416 R_ARM_JUMP_SLOT 0049ea69 FLA_Herk_lh_blk_var5 │ │ │ │ -006869e8 0018f816 R_ARM_JUMP_SLOT 00462aa1 FLA_Hemm_ll │ │ │ │ -006869ec 0004a716 R_ARM_JUMP_SLOT 00478041 FLA_Hemm_rl_unb_var8 │ │ │ │ -006869f0 00079416 R_ARM_JUMP_SLOT 004005b1 FLASH_Queue_update_cache │ │ │ │ -006869f4 001b4516 R_ARM_JUMP_SLOT 00334b99 zlantb_ │ │ │ │ -006869f8 00055c16 R_ARM_JUMP_SLOT 003faa05 FLA_Obj_base_buffer │ │ │ │ -006869fc 00056116 R_ARM_JUMP_SLOT 003eca6d FLASH_Apply_Q_UT_cntl_init │ │ │ │ -00686a00 0005e616 R_ARM_JUMP_SLOT 00426ed1 FLA_Sylv_hh_unb_ext │ │ │ │ -00686a04 00164e16 R_ARM_JUMP_SLOT 003ad0e5 d_cnjg │ │ │ │ -00686a08 00162516 R_ARM_JUMP_SLOT 0051020d FLA_Trsm_llc_blk_var3 │ │ │ │ -00686a0c 000fe216 R_ARM_JUMP_SLOT 00511f0d FLA_Trsm_llh_blk_var4 │ │ │ │ -00686a10 0005b916 R_ARM_JUMP_SLOT 00313059 zhgeqz_ │ │ │ │ -00686a14 000c1c16 R_ARM_JUMP_SLOT 002408a9 sladiv_ │ │ │ │ -00686a18 0013fe16 R_ARM_JUMP_SLOT 003ee0f1 FLASH_Copy_hierarchy │ │ │ │ -00686a1c 0018a916 R_ARM_JUMP_SLOT 0061ba11 FLA_Sylv_nh_blk_var4 │ │ │ │ -00686a20 0001c016 R_ARM_JUMP_SLOT 002ea7c9 zgghrd_ │ │ │ │ +006869bc 00069616 R_ARM_JUMP_SLOT 00559035 FLA_QR_UT_piv_unb_var2 │ │ │ │ +006869c0 000b7f16 R_ARM_JUMP_SLOT 004ad5f5 FLA_Symm_ll_blk_var8 │ │ │ │ +006869c4 00116516 R_ARM_JUMP_SLOT 0006ab35 dsygst_ │ │ │ │ +006869c8 0000f316 R_ARM_JUMP_SLOT 0052a625 FLA_Trsm_rut_blk_var1 │ │ │ │ +006869cc 0014f716 R_ARM_JUMP_SLOT 004f0a69 FLA_Trmm_llc_blk_var4 │ │ │ │ +006869d0 00164016 R_ARM_JUMP_SLOT 0032f4c1 zlanhb_ │ │ │ │ +006869d4 00056016 R_ARM_JUMP_SLOT 00439e0d FLA_Trsv_ln_blk_var1 │ │ │ │ +006869d8 000b4e16 R_ARM_JUMP_SLOT 003c1c25 bl1_strmv │ │ │ │ +006869dc 00169116 R_ARM_JUMP_SLOT 00460235 FLA_Gemm_tn_unb_var6 │ │ │ │ +006869e0 001bcd16 R_ARM_JUMP_SLOT 003cce19 bl1_does_conj │ │ │ │ +006869e4 000a8416 R_ARM_JUMP_SLOT 0049eaa5 FLA_Herk_lh_blk_var5 │ │ │ │ +006869e8 0018f816 R_ARM_JUMP_SLOT 00462add FLA_Hemm_ll │ │ │ │ +006869ec 0004a716 R_ARM_JUMP_SLOT 00477e21 FLA_Hemm_rl_unb_var8 │ │ │ │ +006869f0 00079416 R_ARM_JUMP_SLOT 0040042d FLASH_Queue_update_cache │ │ │ │ +006869f4 001b4516 R_ARM_JUMP_SLOT 00335ad9 zlantb_ │ │ │ │ +006869f8 00055c16 R_ARM_JUMP_SLOT 003faa4d FLA_Obj_base_buffer │ │ │ │ +006869fc 00056116 R_ARM_JUMP_SLOT 003eca2d FLASH_Apply_Q_UT_cntl_init │ │ │ │ +00686a00 0005e616 R_ARM_JUMP_SLOT 00426ee5 FLA_Sylv_hh_unb_ext │ │ │ │ +00686a04 00164e16 R_ARM_JUMP_SLOT 003ad105 d_cnjg │ │ │ │ +00686a08 00162516 R_ARM_JUMP_SLOT 00510849 FLA_Trsm_llc_blk_var3 │ │ │ │ +00686a0c 000fe216 R_ARM_JUMP_SLOT 00512395 FLA_Trsm_llh_blk_var4 │ │ │ │ +00686a10 0005b916 R_ARM_JUMP_SLOT 00311b41 zhgeqz_ │ │ │ │ +00686a14 000c1c16 R_ARM_JUMP_SLOT 00241345 sladiv_ │ │ │ │ +00686a18 0013fe16 R_ARM_JUMP_SLOT 003eee65 FLASH_Copy_hierarchy │ │ │ │ +00686a1c 0018a916 R_ARM_JUMP_SLOT 0061ae11 FLA_Sylv_nh_blk_var4 │ │ │ │ +00686a20 0001c016 R_ARM_JUMP_SLOT 002e9cb1 zgghrd_ │ │ │ │ 00686a24 000bb316 R_ARM_JUMP_SLOT 000da0b5 clabrd_ │ │ │ │ -00686a28 0014af16 R_ARM_JUMP_SLOT 002e3271 zgeqrt3_ │ │ │ │ -00686a2c 0012cc16 R_ARM_JUMP_SLOT 003d58b1 FLA_Obj_set_real_part_check │ │ │ │ -00686a30 0010da16 R_ARM_JUMP_SLOT 0066f9a1 FLA_Apply_Q_UT_rhfr_blk_var2 │ │ │ │ -00686a34 0011d216 R_ARM_JUMP_SLOT 003f2719 FLASH_Obj_extract_buffer │ │ │ │ -00686a38 00057916 R_ARM_JUMP_SLOT 00085425 spotf2_check │ │ │ │ -00686a3c 00136a16 R_ARM_JUMP_SLOT 0040fab1 fla_slamc5 │ │ │ │ -00686a40 00180816 R_ARM_JUMP_SLOT 003e7ae5 FLA_Apply_HUD_UT_check │ │ │ │ -00686a44 00059716 R_ARM_JUMP_SLOT 003ec0bd FLA_QR_UT_cntl_finalize │ │ │ │ -00686a48 000ac616 R_ARM_JUMP_SLOT 003b90e9 bl1_zdinvscalm │ │ │ │ -00686a4c 00112416 R_ARM_JUMP_SLOT 00465a61 FLA_Hemm_ll_blk_var2 │ │ │ │ -00686a50 000bd616 R_ARM_JUMP_SLOT 0050e8f5 FLA_Trsm_rlc │ │ │ │ +00686a28 0014af16 R_ARM_JUMP_SLOT 002e3499 zgeqrt3_ │ │ │ │ +00686a2c 0012cc16 R_ARM_JUMP_SLOT 003d58f9 FLA_Obj_set_real_part_check │ │ │ │ +00686a30 0010da16 R_ARM_JUMP_SLOT 0066df5d FLA_Apply_Q_UT_rhfr_blk_var2 │ │ │ │ +00686a34 0011d216 R_ARM_JUMP_SLOT 003f2761 FLASH_Obj_extract_buffer │ │ │ │ +00686a38 00057916 R_ARM_JUMP_SLOT 00085169 spotf2_check │ │ │ │ +00686a3c 00136a16 R_ARM_JUMP_SLOT 0040f7c5 fla_slamc5 │ │ │ │ +00686a40 00180816 R_ARM_JUMP_SLOT 003e7b2d FLA_Apply_HUD_UT_check │ │ │ │ +00686a44 00059716 R_ARM_JUMP_SLOT 003ec015 FLA_QR_UT_cntl_finalize │ │ │ │ +00686a48 000ac616 R_ARM_JUMP_SLOT 003b8fb9 bl1_zdinvscalm │ │ │ │ +00686a4c 00112416 R_ARM_JUMP_SLOT 00465a9d FLA_Hemm_ll_blk_var2 │ │ │ │ +00686a50 000bd616 R_ARM_JUMP_SLOT 0050e931 FLA_Trsm_rlc │ │ │ │ 00686a54 00001816 R_ARM_JUMP_SLOT 00000000 ctbsv_ │ │ │ │ -00686a58 00087e16 R_ARM_JUMP_SLOT 001b9d69 dlasq6_ │ │ │ │ +00686a58 00087e16 R_ARM_JUMP_SLOT 001b9d91 dlasq6_ │ │ │ │ 00686a5c 00040a16 R_ARM_JUMP_SLOT 00084ce5 sormlq_check │ │ │ │ -00686a60 000b5d16 R_ARM_JUMP_SLOT 003c15b9 bl1_csyr2 │ │ │ │ -00686a64 00070716 R_ARM_JUMP_SLOT 003d1b81 bl1_cmaxabsmr │ │ │ │ +00686a60 000b5d16 R_ARM_JUMP_SLOT 003c110d bl1_csyr2 │ │ │ │ +00686a64 00070716 R_ARM_JUMP_SLOT 003d1c69 bl1_cmaxabsmr │ │ │ │ 00686a68 0013c416 R_ARM_JUMP_SLOT 000d9c35 cladiv_ │ │ │ │ -00686a6c 00078b16 R_ARM_JUMP_SLOT 0045a91d FLA_Gemm_tc_blk_var2 │ │ │ │ -00686a70 00118916 R_ARM_JUMP_SLOT 004d6dc9 FLA_Syr2k_un_blk_var6 │ │ │ │ -00686a74 0018e116 R_ARM_JUMP_SLOT 001c6231 dlasyf_rook_ │ │ │ │ -00686a78 000cef16 R_ARM_JUMP_SLOT 0058a119 FLA_Bidiag_UT_u_step_opz_var3 │ │ │ │ -00686a7c 00054b16 R_ARM_JUMP_SLOT 0062e259 FLA_Sylv_nn_opc_var1 │ │ │ │ -00686a80 000a4b16 R_ARM_JUMP_SLOT 00338555 zlaqr2_ │ │ │ │ -00686a84 00045d16 R_ARM_JUMP_SLOT 0010cb55 cpbtf2_ │ │ │ │ -00686a88 00042f16 R_ARM_JUMP_SLOT 003f3de9 FLA_Memory_leak_counter_status │ │ │ │ -00686a8c 00096616 R_ARM_JUMP_SLOT 003f6a8d FLA_Check_comparable_object │ │ │ │ -00686a90 001b7016 R_ARM_JUMP_SLOT 003af4f5 c_sfe │ │ │ │ -00686a94 0004ec16 R_ARM_JUMP_SLOT 004183f9 FLA_Scalr_external │ │ │ │ -00686a98 001bbc16 R_ARM_JUMP_SLOT 004fd36d FLA_Trmm_lut_blk_var1 │ │ │ │ -00686a9c 00106716 R_ARM_JUMP_SLOT 005648b5 FLA_Trinv_lu_blk_var2 │ │ │ │ -00686aa0 00167e16 R_ARM_JUMP_SLOT 00333c35 zlapmt_ │ │ │ │ -00686aa4 000eb616 R_ARM_JUMP_SLOT 00461e7d FLA_Gemm_tt_unb_var3 │ │ │ │ -00686aa8 0019cf16 R_ARM_JUMP_SLOT 0044a4e5 FLA_Gemm_tt │ │ │ │ -00686aac 000b2016 R_ARM_JUMP_SLOT 0049f2e5 FLA_Herk_lh_unb_var1 │ │ │ │ -00686ab0 00079916 R_ARM_JUMP_SLOT 005ec57d FLA_Lyap_h_opc_var3 │ │ │ │ -00686ab4 0006eb16 R_ARM_JUMP_SLOT 003cfedd bl1_sewscalmt │ │ │ │ -00686ab8 000c4d16 R_ARM_JUMP_SLOT 0007fc91 dormlq_check │ │ │ │ -00686abc 00117116 R_ARM_JUMP_SLOT 004c8fc9 FLA_Syr2k_ln_blk_var4 │ │ │ │ -00686ac0 000b7216 R_ARM_JUMP_SLOT 004ac9a9 FLA_Symm_ll_blk_var4 │ │ │ │ +00686a6c 00078b16 R_ARM_JUMP_SLOT 0045a1c1 FLA_Gemm_tc_blk_var2 │ │ │ │ +00686a70 00118916 R_ARM_JUMP_SLOT 004d67f1 FLA_Syr2k_un_blk_var6 │ │ │ │ +00686a74 0018e116 R_ARM_JUMP_SLOT 001c7261 dlasyf_rook_ │ │ │ │ +00686a78 000cef16 R_ARM_JUMP_SLOT 005896a5 FLA_Bidiag_UT_u_step_opz_var3 │ │ │ │ +00686a7c 00054b16 R_ARM_JUMP_SLOT 0062e295 FLA_Sylv_nn_opc_var1 │ │ │ │ +00686a80 000a4b16 R_ARM_JUMP_SLOT 003378dd zlaqr2_ │ │ │ │ +00686a84 00045d16 R_ARM_JUMP_SLOT 0010ea95 cpbtf2_ │ │ │ │ +00686a88 00042f16 R_ARM_JUMP_SLOT 003f3c01 FLA_Memory_leak_counter_status │ │ │ │ +00686a8c 00096616 R_ARM_JUMP_SLOT 003f7875 FLA_Check_comparable_object │ │ │ │ +00686a90 001b7016 R_ARM_JUMP_SLOT 003af849 c_sfe │ │ │ │ +00686a94 0004ec16 R_ARM_JUMP_SLOT 00418441 FLA_Scalr_external │ │ │ │ +00686a98 001bbc16 R_ARM_JUMP_SLOT 004fd809 FLA_Trmm_lut_blk_var1 │ │ │ │ +00686a9c 00106716 R_ARM_JUMP_SLOT 005648f1 FLA_Trinv_lu_blk_var2 │ │ │ │ +00686aa0 00167e16 R_ARM_JUMP_SLOT 00334c29 zlapmt_ │ │ │ │ +00686aa4 000eb616 R_ARM_JUMP_SLOT 004623bd FLA_Gemm_tt_unb_var3 │ │ │ │ +00686aa8 0019cf16 R_ARM_JUMP_SLOT 00449f89 FLA_Gemm_tt │ │ │ │ +00686aac 000b2016 R_ARM_JUMP_SLOT 0049f321 FLA_Herk_lh_unb_var1 │ │ │ │ +00686ab0 00079916 R_ARM_JUMP_SLOT 005ec5b9 FLA_Lyap_h_opc_var3 │ │ │ │ +00686ab4 0006eb16 R_ARM_JUMP_SLOT 003cf2cd bl1_sewscalmt │ │ │ │ +00686ab8 000c4d16 R_ARM_JUMP_SLOT 0007fe3d dormlq_check │ │ │ │ +00686abc 00117116 R_ARM_JUMP_SLOT 004c9005 FLA_Syr2k_ln_blk_var4 │ │ │ │ +00686ac0 000b7216 R_ARM_JUMP_SLOT 004ac9e5 FLA_Symm_ll_blk_var4 │ │ │ │ 00686ac4 00001916 R_ARM_JUMP_SLOT 00000000 dger_ │ │ │ │ -00686ac8 00145416 R_ARM_JUMP_SLOT 00479485 FLA_Hemm_ru_blk_var3 │ │ │ │ -00686acc 00057a16 R_ARM_JUMP_SLOT 003eaff1 FLASH_Trmm_cntl_finalize │ │ │ │ -00686ad0 0016b516 R_ARM_JUMP_SLOT 00539cc9 FLASH_LU_incpiv_determine_alg_blocksize │ │ │ │ -00686ad4 00035016 R_ARM_JUMP_SLOT 003da325 FLA_Dots_check │ │ │ │ -00686ad8 001ae916 R_ARM_JUMP_SLOT 003d0ca9 bl1_sinvertv │ │ │ │ -00686adc 00056616 R_ARM_JUMP_SLOT 001c76cd dorbdb1_ │ │ │ │ -00686ae0 0004a816 R_ARM_JUMP_SLOT 003f26c9 FLASH_Obj_free_without_buffer │ │ │ │ -00686ae4 00054516 R_ARM_JUMP_SLOT 003c63b1 bl1_cgemm_blas │ │ │ │ -00686ae8 00163316 R_ARM_JUMP_SLOT 0051702d FLA_Trsm_luc_blk_var4 │ │ │ │ -00686aec 0013ed16 R_ARM_JUMP_SLOT 00087041 zgetf2_check │ │ │ │ -00686af0 000d4016 R_ARM_JUMP_SLOT 00443191 FLA_Gemm_ct_blk_var6 │ │ │ │ -00686af4 0019b916 R_ARM_JUMP_SLOT 0043a5ad FLA_Trsv_lt_blk_var1 │ │ │ │ -00686af8 00177616 R_ARM_JUMP_SLOT 003f5afd FLA_Param_map_netlib_to_flame_side │ │ │ │ -00686afc 00107216 R_ARM_JUMP_SLOT 0028b6b9 spbtrs_ │ │ │ │ -00686b00 0013ec16 R_ARM_JUMP_SLOT 0041ed85 FLA_Gemv_task │ │ │ │ -00686b04 000f0d16 R_ARM_JUMP_SLOT 003f7a2d FLA_Check_identical_object_datatype │ │ │ │ -00686b08 001af916 R_ARM_JUMP_SLOT 0007f275 dorglq_check │ │ │ │ -00686b0c 000f8516 R_ARM_JUMP_SLOT 005ea385 FLA_Lyap_h_opt_var1 │ │ │ │ -00686b10 000a9f16 R_ARM_JUMP_SLOT 004a45c1 FLA_Herk_uh_blk_var6 │ │ │ │ -00686b14 000c2416 R_ARM_JUMP_SLOT 0052de09 FLA_Bsvd_find_max_min_ops │ │ │ │ -00686b18 0010b816 R_ARM_JUMP_SLOT 0029b29d ssptrf_ │ │ │ │ -00686b1c 0017d516 R_ARM_JUMP_SLOT 001dc7cd dsbtrd_ │ │ │ │ -00686b20 00198116 R_ARM_JUMP_SLOT 0041006d FLA_Sort_svd_f_opz │ │ │ │ -00686b24 00154916 R_ARM_JUMP_SLOT 00540fd9 FLA_LU_nopiv_ops_var2 │ │ │ │ -00686b28 0009a716 R_ARM_JUMP_SLOT 003d8191 FLA_Random_symm_matrix_check │ │ │ │ -00686b2c 00133c16 R_ARM_JUMP_SLOT 005b2d85 FLA_Eig_gest_nl_ops_var2 │ │ │ │ -00686b30 0001fb16 R_ARM_JUMP_SLOT 0008ae71 cgbcon_ │ │ │ │ -00686b34 0017e716 R_ARM_JUMP_SLOT 00278b29 slasv2_ │ │ │ │ -00686b38 00094d16 R_ARM_JUMP_SLOT 003ae7e5 pow_ri │ │ │ │ -00686b3c 000c6916 R_ARM_JUMP_SLOT 0050c915 FLA_Trmm_rut_unb_var1 │ │ │ │ -00686b40 0014a916 R_ARM_JUMP_SLOT 00505eb9 FLA_Trmm_ruc_blk_var4 │ │ │ │ -00686b44 00041816 R_ARM_JUMP_SLOT 001f7c99 dtgsna_ │ │ │ │ -00686b48 0015e416 R_ARM_JUMP_SLOT 00537ea9 FLA_Chol_u_opc_var3 │ │ │ │ -00686b4c 0005bf16 R_ARM_JUMP_SLOT 003b812d bl1_zfnorm │ │ │ │ -00686b50 00196516 R_ARM_JUMP_SLOT 00658ce5 FLA_Apply_Q_UT_lhbr │ │ │ │ -00686b54 00125d16 R_ARM_JUMP_SLOT 00155509 dgbequ_ │ │ │ │ -00686b58 000c5016 R_ARM_JUMP_SLOT 00581b39 FLA_Bidiag_UT_u_step_opd_var2 │ │ │ │ -00686b5c 0007fb16 R_ARM_JUMP_SLOT 0012ce69 csytrs_rook_ │ │ │ │ -00686b60 00042a16 R_ARM_JUMP_SLOT 00252d81 slaein_ │ │ │ │ -00686b64 001aeb16 R_ARM_JUMP_SLOT 002aae6d stftri_ │ │ │ │ -00686b68 0006d816 R_ARM_JUMP_SLOT 0007f6ad dorm2r_check │ │ │ │ -00686b6c 001bed16 R_ARM_JUMP_SLOT 005656a1 FLA_Trinv_lu_opt_var1 │ │ │ │ -00686b70 001b8216 R_ARM_JUMP_SLOT 00459165 FLA_Gemm_nt_blk_var5 │ │ │ │ -00686b74 00078f16 R_ARM_JUMP_SLOT 004252f5 FLA_Trsm_llt_task │ │ │ │ -00686b78 00095d16 R_ARM_JUMP_SLOT 0019410d dlagtm_ │ │ │ │ -00686b7c 000a7b16 R_ARM_JUMP_SLOT 0049dd29 FLA_Herk_lh_blk_var1 │ │ │ │ -00686b80 0016b916 R_ARM_JUMP_SLOT 004c5d51 FLA_Syr2k_lt │ │ │ │ -00686b84 00142916 R_ARM_JUMP_SLOT 003babb9 bl1_szcopymt │ │ │ │ -00686b88 00024816 R_ARM_JUMP_SLOT 005518bd FLA_QR2_UT_opz_var1 │ │ │ │ -00686b8c 000c0916 R_ARM_JUMP_SLOT 0041e82d FLA_Hemv │ │ │ │ -00686b90 00106816 R_ARM_JUMP_SLOT 000db751 claed0_ │ │ │ │ -00686b94 00061116 R_ARM_JUMP_SLOT 0008c295 cgbrfs_ │ │ │ │ -00686b98 00177c16 R_ARM_JUMP_SLOT 00100ead classq_ │ │ │ │ -00686b9c 00063916 R_ARM_JUMP_SLOT 003eb4e5 FLA_Bidiag_UT_cntl_init │ │ │ │ -00686ba0 001aa916 R_ARM_JUMP_SLOT 003d4155 FLA_Axpy_buffer_to_object_check │ │ │ │ -00686ba4 00112716 R_ARM_JUMP_SLOT 0011b76d cpttrs_ │ │ │ │ -00686ba8 00199116 R_ARM_JUMP_SLOT 003cd1ed bl1_zdotv2axpyv2b │ │ │ │ -00686bac 000b1116 R_ARM_JUMP_SLOT 0036dd61 zsytrf_rook_ │ │ │ │ -00686bb0 0011a316 R_ARM_JUMP_SLOT 00481b25 FLA_Her2k_un │ │ │ │ -00686bb4 00033d16 R_ARM_JUMP_SLOT 0016f339 dggrqf_ │ │ │ │ -00686bb8 00187116 R_ARM_JUMP_SLOT 00556119 FLASH_QR_UT_inc_determine_alg_blocksize │ │ │ │ -00686bbc 0012d016 R_ARM_JUMP_SLOT 004123c1 FLA_Amax_external │ │ │ │ -00686bc0 0005e316 R_ARM_JUMP_SLOT 005dbf8d FLA_Fused_Her2_Ax_l_opc_var1 │ │ │ │ -00686bc4 00189c16 R_ARM_JUMP_SLOT 003f72e1 FLA_Check_malloc_pointer │ │ │ │ -00686bc8 00144216 R_ARM_JUMP_SLOT 005354a9 FLA_Chol_l_opd_var1 │ │ │ │ -00686bcc 00125a16 R_ARM_JUMP_SLOT 003b13fd bl1_daxpy │ │ │ │ -00686bd0 000ad816 R_ARM_JUMP_SLOT 003d5459 FLA_Obj_fshow_check │ │ │ │ -00686bd4 0016d416 R_ARM_JUMP_SLOT 003654e1 zsptrs_ │ │ │ │ -00686bd8 00015c16 R_ARM_JUMP_SLOT 00657ca1 FLA_Apply_Q_UT │ │ │ │ -00686bdc 00134316 R_ARM_JUMP_SLOT 0056006d FLA_Tevd_v_ops_var2 │ │ │ │ -00686be0 00018316 R_ARM_JUMP_SLOT 003c881d bl1_zsymm_blas │ │ │ │ -00686be4 0017a416 R_ARM_JUMP_SLOT 003e0cd1 FLA_Bidiag_UT_check │ │ │ │ -00686be8 0007fc16 R_ARM_JUMP_SLOT 005aab89 FLA_Eig_gest_iu_opt_var2 │ │ │ │ -00686bec 00171816 R_ARM_JUMP_SLOT 003f6301 FLA_Obj_create_without_buffer │ │ │ │ -00686bf0 00153216 R_ARM_JUMP_SLOT 004506b1 FLA_Gemm_hn_unb_var6 │ │ │ │ -00686bf4 0011a416 R_ARM_JUMP_SLOT 003fa545 FLA_Clock │ │ │ │ -00686bf8 000c6216 R_ARM_JUMP_SLOT 003cdda9 bl1_d2 │ │ │ │ -00686bfc 0012dd16 R_ARM_JUMP_SLOT 003b8261 bl1_cnrm2 │ │ │ │ -00686c00 0012ac16 R_ARM_JUMP_SLOT 004219e5 FLA_Syrk_external │ │ │ │ -00686c04 00082916 R_ARM_JUMP_SLOT 0056bed5 FLA_Trinv_uu_opz_var3 │ │ │ │ -00686c08 00125e16 R_ARM_JUMP_SLOT 00434bfd FLA_Scalr_l_blk_var1 │ │ │ │ -00686c0c 000e8d16 R_ARM_JUMP_SLOT 004f2ae1 FLA_Trmm_llh_blk_var2 │ │ │ │ -00686c10 000a9116 R_ARM_JUMP_SLOT 004a3675 FLA_Herk_uh_blk_var2 │ │ │ │ +00686ac8 00145416 R_ARM_JUMP_SLOT 0047a781 FLA_Hemm_ru_blk_var3 │ │ │ │ +00686acc 00057a16 R_ARM_JUMP_SLOT 003eb39d FLASH_Trmm_cntl_finalize │ │ │ │ +00686ad0 0016b516 R_ARM_JUMP_SLOT 00539801 FLASH_LU_incpiv_determine_alg_blocksize │ │ │ │ +00686ad4 00035016 R_ARM_JUMP_SLOT 003da1a5 FLA_Dots_check │ │ │ │ +00686ad8 001ae916 R_ARM_JUMP_SLOT 003d0ced bl1_sinvertv │ │ │ │ +00686adc 00056616 R_ARM_JUMP_SLOT 001c5ce9 dorbdb1_ │ │ │ │ +00686ae0 0004a816 R_ARM_JUMP_SLOT 003f2711 FLASH_Obj_free_without_buffer │ │ │ │ +00686ae4 00054516 R_ARM_JUMP_SLOT 003c63f9 bl1_cgemm_blas │ │ │ │ +00686ae8 00163316 R_ARM_JUMP_SLOT 00516a29 FLA_Trsm_luc_blk_var4 │ │ │ │ +00686aec 0013ed16 R_ARM_JUMP_SLOT 0008703d zgetf2_check │ │ │ │ +00686af0 000d4016 R_ARM_JUMP_SLOT 00442c41 FLA_Gemm_ct_blk_var6 │ │ │ │ +00686af4 0019b916 R_ARM_JUMP_SLOT 0043a5f5 FLA_Trsv_lt_blk_var1 │ │ │ │ +00686af8 00177616 R_ARM_JUMP_SLOT 003f5b41 FLA_Param_map_netlib_to_flame_side │ │ │ │ +00686afc 00107216 R_ARM_JUMP_SLOT 00289efd spbtrs_ │ │ │ │ +00686b00 0013ec16 R_ARM_JUMP_SLOT 0041edcd FLA_Gemv_task │ │ │ │ +00686b04 000f0d16 R_ARM_JUMP_SLOT 003f8815 FLA_Check_identical_object_datatype │ │ │ │ +00686b08 001af916 R_ARM_JUMP_SLOT 0007f279 dorglq_check │ │ │ │ +00686b0c 000f8516 R_ARM_JUMP_SLOT 005eb161 FLA_Lyap_h_opt_var1 │ │ │ │ +00686b10 000a9f16 R_ARM_JUMP_SLOT 004a3b11 FLA_Herk_uh_blk_var6 │ │ │ │ +00686b14 000c2416 R_ARM_JUMP_SLOT 0052d8ad FLA_Bsvd_find_max_min_ops │ │ │ │ +00686b18 0010b816 R_ARM_JUMP_SLOT 0029ba7d ssptrf_ │ │ │ │ +00686b1c 0017d516 R_ARM_JUMP_SLOT 001dc7f1 dsbtrd_ │ │ │ │ +00686b20 00198116 R_ARM_JUMP_SLOT 004100b5 FLA_Sort_svd_f_opz │ │ │ │ +00686b24 00154916 R_ARM_JUMP_SLOT 00541011 FLA_LU_nopiv_ops_var2 │ │ │ │ +00686b28 0009a716 R_ARM_JUMP_SLOT 003d81d9 FLA_Random_symm_matrix_check │ │ │ │ +00686b2c 00133c16 R_ARM_JUMP_SLOT 005b38a9 FLA_Eig_gest_nl_ops_var2 │ │ │ │ +00686b30 0001fb16 R_ARM_JUMP_SLOT 0008b0a1 cgbcon_ │ │ │ │ +00686b34 0017e716 R_ARM_JUMP_SLOT 00278df1 slasv2_ │ │ │ │ +00686b38 00094d16 R_ARM_JUMP_SLOT 003ae825 pow_ri │ │ │ │ +00686b3c 000c6916 R_ARM_JUMP_SLOT 0050bfed FLA_Trmm_rut_unb_var1 │ │ │ │ +00686b40 0014a916 R_ARM_JUMP_SLOT 0050678d FLA_Trmm_ruc_blk_var4 │ │ │ │ +00686b44 00041816 R_ARM_JUMP_SLOT 001f7cb1 dtgsna_ │ │ │ │ +00686b48 0015e416 R_ARM_JUMP_SLOT 00538779 FLA_Chol_u_opc_var3 │ │ │ │ +00686b4c 0005bf16 R_ARM_JUMP_SLOT 003b8175 bl1_zfnorm │ │ │ │ +00686b50 00196516 R_ARM_JUMP_SLOT 0065846d FLA_Apply_Q_UT_lhbr │ │ │ │ +00686b54 00125d16 R_ARM_JUMP_SLOT 00155501 dgbequ_ │ │ │ │ +00686b58 000c5016 R_ARM_JUMP_SLOT 00581b71 FLA_Bidiag_UT_u_step_opd_var2 │ │ │ │ +00686b5c 0007fb16 R_ARM_JUMP_SLOT 0012d8b5 csytrs_rook_ │ │ │ │ +00686b60 00042a16 R_ARM_JUMP_SLOT 002533b9 slaein_ │ │ │ │ +00686b64 001aeb16 R_ARM_JUMP_SLOT 002aae7d stftri_ │ │ │ │ +00686b68 0006d816 R_ARM_JUMP_SLOT 0007f4fd dorm2r_check │ │ │ │ +00686b6c 001bed16 R_ARM_JUMP_SLOT 005656dd FLA_Trinv_lu_opt_var1 │ │ │ │ +00686b70 001b8216 R_ARM_JUMP_SLOT 00458f31 FLA_Gemm_nt_blk_var5 │ │ │ │ +00686b74 00078f16 R_ARM_JUMP_SLOT 00425919 FLA_Trsm_llt_task │ │ │ │ +00686b78 00095d16 R_ARM_JUMP_SLOT 00194125 dlagtm_ │ │ │ │ +00686b7c 000a7b16 R_ARM_JUMP_SLOT 0049dd65 FLA_Herk_lh_blk_var1 │ │ │ │ +00686b80 0016b916 R_ARM_JUMP_SLOT 004c53c5 FLA_Syr2k_lt │ │ │ │ +00686b84 00142916 R_ARM_JUMP_SLOT 003ba481 bl1_szcopymt │ │ │ │ +00686b88 00024816 R_ARM_JUMP_SLOT 0055128d FLA_QR2_UT_opz_var1 │ │ │ │ +00686b8c 000c0916 R_ARM_JUMP_SLOT 0041e951 FLA_Hemv │ │ │ │ +00686b90 00106816 R_ARM_JUMP_SLOT 000db7b9 claed0_ │ │ │ │ +00686b94 00061116 R_ARM_JUMP_SLOT 0008c291 cgbrfs_ │ │ │ │ +00686b98 00177c16 R_ARM_JUMP_SLOT 00100ea9 classq_ │ │ │ │ +00686b9c 00063916 R_ARM_JUMP_SLOT 003eb52d FLA_Bidiag_UT_cntl_init │ │ │ │ +00686ba0 001aa916 R_ARM_JUMP_SLOT 003d419d FLA_Axpy_buffer_to_object_check │ │ │ │ +00686ba4 00112716 R_ARM_JUMP_SLOT 0011b9ad cpttrs_ │ │ │ │ +00686ba8 00199116 R_ARM_JUMP_SLOT 003cd03d bl1_zdotv2axpyv2b │ │ │ │ +00686bac 000b1116 R_ARM_JUMP_SLOT 0036dda1 zsytrf_rook_ │ │ │ │ +00686bb0 0011a316 R_ARM_JUMP_SLOT 0048125d FLA_Her2k_un │ │ │ │ +00686bb4 00033d16 R_ARM_JUMP_SLOT 0016f0c1 dggrqf_ │ │ │ │ +00686bb8 00187116 R_ARM_JUMP_SLOT 005564d9 FLASH_QR_UT_inc_determine_alg_blocksize │ │ │ │ +00686bbc 0012d016 R_ARM_JUMP_SLOT 004123e1 FLA_Amax_external │ │ │ │ +00686bc0 0005e316 R_ARM_JUMP_SLOT 005dbf85 FLA_Fused_Her2_Ax_l_opc_var1 │ │ │ │ +00686bc4 00189c16 R_ARM_JUMP_SLOT 003f80c9 FLA_Check_malloc_pointer │ │ │ │ +00686bc8 00144216 R_ARM_JUMP_SLOT 00535571 FLA_Chol_l_opd_var1 │ │ │ │ +00686bcc 00125a16 R_ARM_JUMP_SLOT 003b599d bl1_daxpy │ │ │ │ +00686bd0 000ad816 R_ARM_JUMP_SLOT 003d5479 FLA_Obj_fshow_check │ │ │ │ +00686bd4 0016d416 R_ARM_JUMP_SLOT 00365519 zsptrs_ │ │ │ │ +00686bd8 00015c16 R_ARM_JUMP_SLOT 00657be1 FLA_Apply_Q_UT │ │ │ │ +00686bdc 00134316 R_ARM_JUMP_SLOT 0056001d FLA_Tevd_v_ops_var2 │ │ │ │ +00686be0 00018316 R_ARM_JUMP_SLOT 003c9a95 bl1_zsymm_blas │ │ │ │ +00686be4 0017a416 R_ARM_JUMP_SLOT 003e0e91 FLA_Bidiag_UT_check │ │ │ │ +00686be8 0007fc16 R_ARM_JUMP_SLOT 005aabc1 FLA_Eig_gest_iu_opt_var2 │ │ │ │ +00686bec 00171816 R_ARM_JUMP_SLOT 003f6349 FLA_Obj_create_without_buffer │ │ │ │ +00686bf0 00153216 R_ARM_JUMP_SLOT 004506f9 FLA_Gemm_hn_unb_var6 │ │ │ │ +00686bf4 0011a416 R_ARM_JUMP_SLOT 003fa245 FLA_Clock │ │ │ │ +00686bf8 000c6216 R_ARM_JUMP_SLOT 003cdf31 bl1_d2 │ │ │ │ +00686bfc 0012dd16 R_ARM_JUMP_SLOT 003b9211 bl1_cnrm2 │ │ │ │ +00686c00 0012ac16 R_ARM_JUMP_SLOT 00421021 FLA_Syrk_external │ │ │ │ +00686c04 00082916 R_ARM_JUMP_SLOT 0056bf35 FLA_Trinv_uu_opz_var3 │ │ │ │ +00686c08 00125e16 R_ARM_JUMP_SLOT 0043499d FLA_Scalr_l_blk_var1 │ │ │ │ +00686c0c 000e8d16 R_ARM_JUMP_SLOT 004f2cd5 FLA_Trmm_llh_blk_var2 │ │ │ │ +00686c10 000a9116 R_ARM_JUMP_SLOT 004a36b1 FLA_Herk_uh_blk_var2 │ │ │ │ 00686c14 000ab316 R_ARM_JUMP_SLOT 00194e71 dlagts_ │ │ │ │ -00686c18 00102d16 R_ARM_JUMP_SLOT 003c47f1 bl1_csyrk_blas │ │ │ │ -00686c1c 00149a16 R_ARM_JUMP_SLOT 003f7169 FLA_Check_hess_indices │ │ │ │ -00686c20 00057716 R_ARM_JUMP_SLOT 003d712d FLA_Hermitianize_check │ │ │ │ -00686c24 0017f216 R_ARM_JUMP_SLOT 00426435 FLA_Hess_blk_external │ │ │ │ -00686c28 00025a16 R_ARM_JUMP_SLOT 003b89dd bl1_dzcopyv │ │ │ │ -00686c2c 00082016 R_ARM_JUMP_SLOT 00428a69 FLA_LU_piv_macro_task │ │ │ │ -00686c30 000fbc16 R_ARM_JUMP_SLOT 0044d745 FLA_Gemm_hh_blk_var6 │ │ │ │ -00686c34 00105716 R_ARM_JUMP_SLOT 00528a71 FLA_Trsm_ruh_unb_var1 │ │ │ │ +00686c18 00102d16 R_ARM_JUMP_SLOT 003c3cc9 bl1_csyrk_blas │ │ │ │ +00686c1c 00149a16 R_ARM_JUMP_SLOT 003f7f51 FLA_Check_hess_indices │ │ │ │ +00686c20 00057716 R_ARM_JUMP_SLOT 003d7175 FLA_Hermitianize_check │ │ │ │ +00686c24 0017f216 R_ARM_JUMP_SLOT 0042647d FLA_Hess_blk_external │ │ │ │ +00686c28 00025a16 R_ARM_JUMP_SLOT 003b86ad bl1_dzcopyv │ │ │ │ +00686c2c 00082016 R_ARM_JUMP_SLOT 00428b8d FLA_LU_piv_macro_task │ │ │ │ +00686c30 000fbc16 R_ARM_JUMP_SLOT 0044d78d FLA_Gemm_hh_blk_var6 │ │ │ │ +00686c34 00105716 R_ARM_JUMP_SLOT 005280c5 FLA_Trsm_ruh_unb_var1 │ │ │ │ 00686c38 001c5f16 R_ARM_JUMP_SLOT 000699a1 dgeqp3_ │ │ │ │ -00686c3c 0009b116 R_ARM_JUMP_SLOT 003f7ec5 FLA_Check_matrix_strides │ │ │ │ -00686c40 000e4a16 R_ARM_JUMP_SLOT 00507ce9 FLA_Trmm_ruh_blk_var1 │ │ │ │ -00686c44 0002b716 R_ARM_JUMP_SLOT 0042bd55 FLA_Axpyt_h_blk_var2 │ │ │ │ -00686c48 000bf316 R_ARM_JUMP_SLOT 005bbf55 FLA_Eig_gest_nu_unb_var1 │ │ │ │ -00686c4c 0007f116 R_ARM_JUMP_SLOT 005a4d75 FLA_Eig_gest_il_unb_var3 │ │ │ │ -00686c50 00010e16 R_ARM_JUMP_SLOT 0038a371 zunbdb6_ │ │ │ │ -00686c54 0003de16 R_ARM_JUMP_SLOT 001127fd cpocon_ │ │ │ │ -00686c58 000fb616 R_ARM_JUMP_SLOT 000b26e1 checon_ │ │ │ │ -00686c5c 0019ba16 R_ARM_JUMP_SLOT 003aa315 dsytrd_fla │ │ │ │ -00686c60 0017f416 R_ARM_JUMP_SLOT 00498c3d FLA_Her2k_un_blk_var8 │ │ │ │ -00686c64 00099c16 R_ARM_JUMP_SLOT 003e3539 FLA_LQ_UT_internal_check │ │ │ │ -00686c68 00100b16 R_ARM_JUMP_SLOT 00180201 dlae2_ │ │ │ │ -00686c6c 00191e16 R_ARM_JUMP_SLOT 003ec919 FLASH_Apply_QUD_UT_inc_cntl_finalize │ │ │ │ -00686c70 00016816 R_ARM_JUMP_SLOT 003e7ddd FLA_Cntl_trsv_obj_create │ │ │ │ -00686c74 0017ca16 R_ARM_JUMP_SLOT 0055d979 FLA_Tevd_n_opd_var1 │ │ │ │ -00686c78 0013de16 R_ARM_JUMP_SLOT 00081299 sgelqf_check │ │ │ │ -00686c7c 0017ba16 R_ARM_JUMP_SLOT 0063ab4d FLA_Apply_G_rf_ops_var1 │ │ │ │ -00686c80 000b0216 R_ARM_JUMP_SLOT 000c7809 chpevd_ │ │ │ │ -00686c84 00157a16 R_ARM_JUMP_SLOT 003b860d bl1_ccopyv │ │ │ │ -00686c88 000bd016 R_ARM_JUMP_SLOT 003cdbbd bl1_screate_contigmr │ │ │ │ -00686c8c 0008a116 R_ARM_JUMP_SLOT 0007e14d dgesvd_check │ │ │ │ -00686c90 000df616 R_ARM_JUMP_SLOT 00072dd9 sormqr_ │ │ │ │ +00686c3c 0009b116 R_ARM_JUMP_SLOT 003f8cad FLA_Check_matrix_strides │ │ │ │ +00686c40 000e4a16 R_ARM_JUMP_SLOT 00507335 FLA_Trmm_ruh_blk_var1 │ │ │ │ +00686c44 0002b716 R_ARM_JUMP_SLOT 0042bd9d FLA_Axpyt_h_blk_var2 │ │ │ │ +00686c48 000bf316 R_ARM_JUMP_SLOT 005b9ca1 FLA_Eig_gest_nu_unb_var1 │ │ │ │ +00686c4c 0007f116 R_ARM_JUMP_SLOT 005a4dad FLA_Eig_gest_il_unb_var3 │ │ │ │ +00686c50 00010e16 R_ARM_JUMP_SLOT 0038bf41 zunbdb6_ │ │ │ │ +00686c54 0003de16 R_ARM_JUMP_SLOT 00117301 cpocon_ │ │ │ │ +00686c58 000fb616 R_ARM_JUMP_SLOT 000b22d5 checon_ │ │ │ │ +00686c5c 0019ba16 R_ARM_JUMP_SLOT 003aa355 dsytrd_fla │ │ │ │ +00686c60 0017f416 R_ARM_JUMP_SLOT 00498c79 FLA_Her2k_un_blk_var8 │ │ │ │ +00686c64 00099c16 R_ARM_JUMP_SLOT 003e3581 FLA_LQ_UT_internal_check │ │ │ │ +00686c68 00100b16 R_ARM_JUMP_SLOT 00183649 dlae2_ │ │ │ │ +00686c6c 00191e16 R_ARM_JUMP_SLOT 003ec9f5 FLASH_Apply_QUD_UT_inc_cntl_finalize │ │ │ │ +00686c70 00016816 R_ARM_JUMP_SLOT 003e8485 FLA_Cntl_trsv_obj_create │ │ │ │ +00686c74 0017ca16 R_ARM_JUMP_SLOT 0055e199 FLA_Tevd_n_opd_var1 │ │ │ │ +00686c78 0013de16 R_ARM_JUMP_SLOT 00081201 sgelqf_check │ │ │ │ +00686c7c 0017ba16 R_ARM_JUMP_SLOT 0063f8ad FLA_Apply_G_rf_ops_var1 │ │ │ │ +00686c80 000b0216 R_ARM_JUMP_SLOT 000c7a69 chpevd_ │ │ │ │ +00686c84 00157a16 R_ARM_JUMP_SLOT 003b82dd bl1_ccopyv │ │ │ │ +00686c88 000bd016 R_ARM_JUMP_SLOT 003cdadd bl1_screate_contigmr │ │ │ │ +00686c8c 0008a116 R_ARM_JUMP_SLOT 0007e151 dgesvd_check │ │ │ │ +00686c90 000df616 R_ARM_JUMP_SLOT 00072291 sormqr_ │ │ │ │ 00686c94 00001a16 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ -00686c98 00121716 R_ARM_JUMP_SLOT 004eb735 FLA_Syrk_ut_blk_var2 │ │ │ │ -00686c9c 0009f116 R_ARM_JUMP_SLOT 0008567d ssygs2_check │ │ │ │ -00686ca0 000b5b16 R_ARM_JUMP_SLOT 002a1aad ssyev_ │ │ │ │ -00686ca4 0017fa16 R_ARM_JUMP_SLOT 00077f81 cgetf2_check │ │ │ │ +00686c98 00121716 R_ARM_JUMP_SLOT 004eb771 FLA_Syrk_ut_blk_var2 │ │ │ │ +00686c9c 0009f116 R_ARM_JUMP_SLOT 000855b5 ssygs2_check │ │ │ │ +00686ca0 000b5b16 R_ARM_JUMP_SLOT 002a130d ssyev_ │ │ │ │ +00686ca4 0017fa16 R_ARM_JUMP_SLOT 00077f85 cgetf2_check │ │ │ │ 00686ca8 00086516 R_ARM_JUMP_SLOT 000ca4e9 chetri2x_ │ │ │ │ -00686cac 000bd316 R_ARM_JUMP_SLOT 0007c3a1 dgeqp3_check │ │ │ │ -00686cb0 0009fb16 R_ARM_JUMP_SLOT 0025bfbd slapy3_ │ │ │ │ -00686cb4 001bb116 R_ARM_JUMP_SLOT 001a2ec9 dlaqr2_ │ │ │ │ -00686cb8 00080d16 R_ARM_JUMP_SLOT 004886d9 FLA_Her2k_ln_blk_var1 │ │ │ │ -00686cbc 00172a16 R_ARM_JUMP_SLOT 001d5add dptts2_ │ │ │ │ -00686cc0 00037116 R_ARM_JUMP_SLOT 004a7009 FLA_Herk_un_blk_var6 │ │ │ │ -00686cc4 00058516 R_ARM_JUMP_SLOT 004c1c75 FLA_Symm_ru_unb_var10 │ │ │ │ -00686cc8 00075116 R_ARM_JUMP_SLOT 0043e291 FLA_Gemm_cc_unb_var6 │ │ │ │ -00686ccc 000cda16 R_ARM_JUMP_SLOT 003eb2f9 FLA_Apply_QUD_UT_cntl_init │ │ │ │ -00686cd0 0017a116 R_ARM_JUMP_SLOT 00644831 FLA_Apply_pivots_internal │ │ │ │ -00686cd4 0015ae16 R_ARM_JUMP_SLOT 003ca339 bl1_ctrsmsx │ │ │ │ -00686cd8 00098a16 R_ARM_JUMP_SLOT 006428e1 FLA_Apply_H2_UT_r_ops_var1 │ │ │ │ -00686cdc 00010f16 R_ARM_JUMP_SLOT 001f95e1 dtpqrt2_ │ │ │ │ -00686ce0 000ebb16 R_ARM_JUMP_SLOT 002c6005 stzrqf_ │ │ │ │ -00686ce4 00130e16 R_ARM_JUMP_SLOT 003e8a19 FLA_Transpose_cntl_init │ │ │ │ -00686ce8 0018f216 R_ARM_JUMP_SLOT 005d921d FLA_Tridiag_UT_shift_U_l_ops │ │ │ │ -00686cec 001c0c16 R_ARM_JUMP_SLOT 0056bfb9 FLA_Trinv_uu_opt_var3 │ │ │ │ -00686cf0 0014e216 R_ARM_JUMP_SLOT 00259901 slanst_ │ │ │ │ -00686cf4 000daf16 R_ARM_JUMP_SLOT 0007c4e1 dgelsd_check │ │ │ │ -00686cf8 00062e16 R_ARM_JUMP_SLOT 003ef325 FLASH_LU_find_zero_on_diagonal │ │ │ │ -00686cfc 0017c416 R_ARM_JUMP_SLOT 00418cb9 FLA_Asum │ │ │ │ -00686d00 00188e16 R_ARM_JUMP_SLOT 002f8b65 zheevx_ │ │ │ │ -00686d04 000c2216 R_ARM_JUMP_SLOT 0046ed6d FLA_Hemm_lu_unb_var10 │ │ │ │ -00686d08 00062a16 R_ARM_JUMP_SLOT 00265a79 slarfb_ │ │ │ │ -00686d0c 000f6916 R_ARM_JUMP_SLOT 004c39e1 FLA_Symm_ru_unb_var6 │ │ │ │ -00686d10 000fa016 R_ARM_JUMP_SLOT 002fbc01 zherfs_ │ │ │ │ -00686d14 00048f16 R_ARM_JUMP_SLOT 005d1b61 FLA_Hess_UT_step_opd_var4 │ │ │ │ -00686d18 00035a16 R_ARM_JUMP_SLOT 004a1065 FLA_Herk_ln_blk_var5 │ │ │ │ -00686d1c 001bd716 R_ARM_JUMP_SLOT 0007f815 dorml2_check │ │ │ │ -00686d20 00139816 R_ARM_JUMP_SLOT 003e6d41 FLA_UDdate_UT_inc_check │ │ │ │ -00686d24 00136716 R_ARM_JUMP_SLOT 005e71ed FLA_Tridiag_UT_l_opt_var3 │ │ │ │ -00686d28 0018c216 R_ARM_JUMP_SLOT 004254a5 FLA_Trsm_lut_task │ │ │ │ -00686d2c 000c0016 R_ARM_JUMP_SLOT 005bd691 FLA_Eig_gest_nu_unb_var5 │ │ │ │ -00686d30 00019d16 R_ARM_JUMP_SLOT 005fb869 FLA_Sylv_hh_blk_var11 │ │ │ │ -00686d34 0001c516 R_ARM_JUMP_SLOT 006336a1 FLA_Apply_CAQ_UT_inc_lhfc │ │ │ │ -00686d38 0008bd16 R_ARM_JUMP_SLOT 00540e6d FLA_LU_nopiv_opt_var1 │ │ │ │ -00686d3c 0011e616 R_ARM_JUMP_SLOT 003dc275 FLA_Syr_check │ │ │ │ -00686d40 00021d16 R_ARM_JUMP_SLOT 0051d249 FLA_Trsm_lut_unb_var4 │ │ │ │ -00686d44 000bfa16 R_ARM_JUMP_SLOT 004b0771 FLA_Symm_ll_unb_var6 │ │ │ │ -00686d48 000d8f16 R_ARM_JUMP_SLOT 000781cd chegst_check │ │ │ │ -00686d4c 00015a16 R_ARM_JUMP_SLOT 0029ca09 sstein_ │ │ │ │ -00686d50 00088916 R_ARM_JUMP_SLOT 005dad39 FLA_Fused_UZhu_ZUhu_ops_var1 │ │ │ │ -00686d54 0001d516 R_ARM_JUMP_SLOT 004270ed FLA_Trinv_ln_blk_ext │ │ │ │ -00686d58 00098016 R_ARM_JUMP_SLOT 003e8109 FLA_Cntl_trsm_obj_create │ │ │ │ -00686d5c 000b2b16 R_ARM_JUMP_SLOT 0049fb99 FLA_Herk_lh_unb_var5 │ │ │ │ -00686d60 00179f16 R_ARM_JUMP_SLOT 0042459d FLA_Syrk_ln_task │ │ │ │ -00686d64 0016e716 R_ARM_JUMP_SLOT 003e3bdd FLA_LU_nopiv_internal_check │ │ │ │ -00686d68 0009f716 R_ARM_JUMP_SLOT 003e8f01 FLASH_Copy_cntl_init │ │ │ │ +00686cac 000bd316 R_ARM_JUMP_SLOT 0007c25d dgeqp3_check │ │ │ │ +00686cb0 0009fb16 R_ARM_JUMP_SLOT 0025bfcd slapy3_ │ │ │ │ +00686cb4 001bb116 R_ARM_JUMP_SLOT 001a3ce1 dlaqr2_ │ │ │ │ +00686cb8 00080d16 R_ARM_JUMP_SLOT 00488715 FLA_Her2k_ln_blk_var1 │ │ │ │ +00686cbc 00172a16 R_ARM_JUMP_SLOT 001d5065 dptts2_ │ │ │ │ +00686cc0 00037116 R_ARM_JUMP_SLOT 004a74a5 FLA_Herk_un_blk_var6 │ │ │ │ +00686cc4 00058516 R_ARM_JUMP_SLOT 004c2211 FLA_Symm_ru_unb_var10 │ │ │ │ +00686cc8 00075116 R_ARM_JUMP_SLOT 0043e065 FLA_Gemm_cc_unb_var6 │ │ │ │ +00686ccc 000cda16 R_ARM_JUMP_SLOT 003eb165 FLA_Apply_QUD_UT_cntl_init │ │ │ │ +00686cd0 0017a116 R_ARM_JUMP_SLOT 00644751 FLA_Apply_pivots_internal │ │ │ │ +00686cd4 0015ae16 R_ARM_JUMP_SLOT 003ca381 bl1_ctrsmsx │ │ │ │ +00686cd8 00098a16 R_ARM_JUMP_SLOT 00642919 FLA_Apply_H2_UT_r_ops_var1 │ │ │ │ +00686cdc 00010f16 R_ARM_JUMP_SLOT 001fddd5 dtpqrt2_ │ │ │ │ +00686ce0 000ebb16 R_ARM_JUMP_SLOT 002c4109 stzrqf_ │ │ │ │ +00686ce4 00130e16 R_ARM_JUMP_SLOT 003e84b1 FLA_Transpose_cntl_init │ │ │ │ +00686ce8 0018f216 R_ARM_JUMP_SLOT 005da769 FLA_Tridiag_UT_shift_U_l_ops │ │ │ │ +00686cec 001c0c16 R_ARM_JUMP_SLOT 0056c019 FLA_Trinv_uu_opt_var3 │ │ │ │ +00686cf0 0014e216 R_ARM_JUMP_SLOT 002583b9 slanst_ │ │ │ │ +00686cf4 000daf16 R_ARM_JUMP_SLOT 0007c591 dgelsd_check │ │ │ │ +00686cf8 00062e16 R_ARM_JUMP_SLOT 003ee139 FLASH_LU_find_zero_on_diagonal │ │ │ │ +00686cfc 0017c416 R_ARM_JUMP_SLOT 00418835 FLA_Asum │ │ │ │ +00686d00 00188e16 R_ARM_JUMP_SLOT 002f6fc5 zheevx_ │ │ │ │ +00686d04 000c2216 R_ARM_JUMP_SLOT 0046f339 FLA_Hemm_lu_unb_var10 │ │ │ │ +00686d08 00062a16 R_ARM_JUMP_SLOT 002658e1 slarfb_ │ │ │ │ +00686d0c 000f6916 R_ARM_JUMP_SLOT 004c3a1d FLA_Symm_ru_unb_var6 │ │ │ │ +00686d10 000fa016 R_ARM_JUMP_SLOT 002fbc21 zherfs_ │ │ │ │ +00686d14 00048f16 R_ARM_JUMP_SLOT 005d1ac1 FLA_Hess_UT_step_opd_var4 │ │ │ │ +00686d18 00035a16 R_ARM_JUMP_SLOT 004a1fcd FLA_Herk_ln_blk_var5 │ │ │ │ +00686d1c 001bd716 R_ARM_JUMP_SLOT 00080341 dorml2_check │ │ │ │ +00686d20 00139816 R_ARM_JUMP_SLOT 003e6d89 FLA_UDdate_UT_inc_check │ │ │ │ +00686d24 00136716 R_ARM_JUMP_SLOT 005e613d FLA_Tridiag_UT_l_opt_var3 │ │ │ │ +00686d28 0018c216 R_ARM_JUMP_SLOT 00425ac9 FLA_Trsm_lut_task │ │ │ │ +00686d2c 000c0016 R_ARM_JUMP_SLOT 005bd75d FLA_Eig_gest_nu_unb_var5 │ │ │ │ +00686d30 00019d16 R_ARM_JUMP_SLOT 005fac69 FLA_Sylv_hh_blk_var11 │ │ │ │ +00686d34 0001c516 R_ARM_JUMP_SLOT 006339ed FLA_Apply_CAQ_UT_inc_lhfc │ │ │ │ +00686d38 0008bd16 R_ARM_JUMP_SLOT 00540ea5 FLA_LU_nopiv_opt_var1 │ │ │ │ +00686d3c 0011e616 R_ARM_JUMP_SLOT 003dc125 FLA_Syr_check │ │ │ │ +00686d40 00021d16 R_ARM_JUMP_SLOT 0051d0ed FLA_Trsm_lut_unb_var4 │ │ │ │ +00686d44 000bfa16 R_ARM_JUMP_SLOT 004b0cfd FLA_Symm_ll_unb_var6 │ │ │ │ +00686d48 000d8f16 R_ARM_JUMP_SLOT 000781d1 chegst_check │ │ │ │ +00686d4c 00015a16 R_ARM_JUMP_SLOT 0029c6f1 sstein_ │ │ │ │ +00686d50 00088916 R_ARM_JUMP_SLOT 005dccf9 FLA_Fused_UZhu_ZUhu_ops_var1 │ │ │ │ +00686d54 0001d516 R_ARM_JUMP_SLOT 004271b9 FLA_Trinv_ln_blk_ext │ │ │ │ +00686d58 00098016 R_ARM_JUMP_SLOT 003e80f9 FLA_Cntl_trsm_obj_create │ │ │ │ +00686d5c 000b2b16 R_ARM_JUMP_SLOT 004a0029 FLA_Herk_lh_unb_var5 │ │ │ │ +00686d60 00179f16 R_ARM_JUMP_SLOT 004245e5 FLA_Syrk_ln_task │ │ │ │ +00686d64 0016e716 R_ARM_JUMP_SLOT 003e3c25 FLA_LU_nopiv_internal_check │ │ │ │ +00686d68 0009f716 R_ARM_JUMP_SLOT 003e8f49 FLASH_Copy_cntl_init │ │ │ │ 00686d6c 00001b16 R_ARM_JUMP_SLOT 00000000 dtpsv_ │ │ │ │ -00686d70 001c1316 R_ARM_JUMP_SLOT 005ea7c9 FLA_Lyap_h_ops_var4 │ │ │ │ -00686d74 000ff516 R_ARM_JUMP_SLOT 00518eb1 FLA_Trsm_luh_blk_var1 │ │ │ │ -00686d78 00130616 R_ARM_JUMP_SLOT 003e7e59 FLA_Cntl_copy_obj_create │ │ │ │ -00686d7c 0016e516 R_ARM_JUMP_SLOT 0066b63d FLA_Apply_Q_UT_rhbc_blk_var2 │ │ │ │ -00686d80 0018f716 R_ARM_JUMP_SLOT 00561621 FLA_Trinv_ln_blk_var1 │ │ │ │ -00686d84 00130316 R_ARM_JUMP_SLOT 003cdf95 bl1_dm1h │ │ │ │ -00686d88 00111e16 R_ARM_JUMP_SLOT 0011abb1 cpprfs_ │ │ │ │ -00686d8c 00094916 R_ARM_JUMP_SLOT 005382f1 FLA_Chol_u_opd_var1 │ │ │ │ -00686d90 000c9d16 R_ARM_JUMP_SLOT 003f36ed FLA_Blocksize_set │ │ │ │ -00686d94 00062516 R_ARM_JUMP_SLOT 003c4c91 bl1_strmm_blas │ │ │ │ -00686d98 000f5c16 R_ARM_JUMP_SLOT 004c2ed9 FLA_Symm_ru_unb_var2 │ │ │ │ -00686d9c 0015b016 R_ARM_JUMP_SLOT 004f90a9 FLA_Trmm_luc_unb_var1 │ │ │ │ +00686d70 001c1316 R_ARM_JUMP_SLOT 005eb5a5 FLA_Lyap_h_ops_var4 │ │ │ │ +00686d74 000ff516 R_ARM_JUMP_SLOT 00517c7d FLA_Trsm_luh_blk_var1 │ │ │ │ +00686d78 00130616 R_ARM_JUMP_SLOT 003e7e49 FLA_Cntl_copy_obj_create │ │ │ │ +00686d7c 0016e516 R_ARM_JUMP_SLOT 0066c989 FLA_Apply_Q_UT_rhbc_blk_var2 │ │ │ │ +00686d80 0018f716 R_ARM_JUMP_SLOT 0056165d FLA_Trinv_ln_blk_var1 │ │ │ │ +00686d84 00130316 R_ARM_JUMP_SLOT 003ce11d bl1_dm1h │ │ │ │ +00686d88 00111e16 R_ARM_JUMP_SLOT 0011abad cpprfs_ │ │ │ │ +00686d8c 00094916 R_ARM_JUMP_SLOT 00537799 FLA_Chol_u_opd_var1 │ │ │ │ +00686d90 000c9d16 R_ARM_JUMP_SLOT 003f3509 FLA_Blocksize_set │ │ │ │ +00686d94 00062516 R_ARM_JUMP_SLOT 003c4cd9 bl1_strmm_blas │ │ │ │ +00686d98 000f5c16 R_ARM_JUMP_SLOT 004c29cd FLA_Symm_ru_unb_var2 │ │ │ │ +00686d9c 0015b016 R_ARM_JUMP_SLOT 004f8a99 FLA_Trmm_luc_unb_var1 │ │ │ │ 00686da0 00001c16 R_ARM_JUMP_SLOT 00000000 rewind@GLIBC_2.4 │ │ │ │ -00686da4 00137a16 R_ARM_JUMP_SLOT 003f7c99 FLA_Check_object_width_equals │ │ │ │ -00686da8 0006ec16 R_ARM_JUMP_SLOT 002898a9 spbstf_ │ │ │ │ -00686dac 0016bd16 R_ARM_JUMP_SLOT 00141601 ctzrqf_ │ │ │ │ -00686db0 0006bf16 R_ARM_JUMP_SLOT 000808ed dsytrd_check │ │ │ │ -00686db4 00076c16 R_ARM_JUMP_SLOT 00260f0d slaqr3_ │ │ │ │ -00686db8 0016b716 R_ARM_JUMP_SLOT 0040d961 FLA_Sort_evd_f_opz │ │ │ │ -00686dbc 0009e716 R_ARM_JUMP_SLOT 0056f7f5 FLA_Ttmm_u_blk_var2 │ │ │ │ -00686dc0 00015e16 R_ARM_JUMP_SLOT 00152719 cunmrq_ │ │ │ │ -00686dc4 00036616 R_ARM_JUMP_SLOT 0024ccb9 slaev2_ │ │ │ │ -00686dc8 0008a416 R_ARM_JUMP_SLOT 0051ae51 FLA_Trsm_lun_blk_var4 │ │ │ │ -00686dcc 001c4616 R_ARM_JUMP_SLOT 003c2b7d bl1_zherk │ │ │ │ -00686dd0 0015bf16 R_ARM_JUMP_SLOT 0045e7e5 FLA_Gemm_tn_blk_var2 │ │ │ │ -00686dd4 0011c416 R_ARM_JUMP_SLOT 0056e169 FLA_Ttmm_l_ops_var2 │ │ │ │ -00686dd8 00111616 R_ARM_JUMP_SLOT 00597ae1 FLA_Eig_gest │ │ │ │ -00686ddc 0003d216 R_ARM_JUMP_SLOT 00285e09 sorbdb4_ │ │ │ │ -00686de0 00055d16 R_ARM_JUMP_SLOT 003e4921 FLA_QR_UT_internal_check │ │ │ │ -00686de4 0017ed16 R_ARM_JUMP_SLOT 004970ed FLA_Her2k_un_blk_var4 │ │ │ │ -00686de8 00120816 R_ARM_JUMP_SLOT 003f68f5 FLA_Check_valid_storev │ │ │ │ -00686dec 00101716 R_ARM_JUMP_SLOT 00672255 FLA_Apply_Q_UT_rnbr_blk_var2 │ │ │ │ -00686df0 0016f716 R_ARM_JUMP_SLOT 003e60b5 FLA_Tridiag_UT_internal_check │ │ │ │ -00686df4 000ab816 R_ARM_JUMP_SLOT 00081d49 sgeqrf_check │ │ │ │ -00686df8 00024d16 R_ARM_JUMP_SLOT 00656189 FLASH_Apply_QUD_UT_inc │ │ │ │ -00686dfc 00187916 R_ARM_JUMP_SLOT 004473e9 FLA_Gemm_nc │ │ │ │ -00686e00 00051316 R_ARM_JUMP_SLOT 0056e029 FLA_Ttmm_l_opt_var1 │ │ │ │ -00686e04 001bbf16 R_ARM_JUMP_SLOT 00620d81 FLA_Sylv_nh_opd_var1 │ │ │ │ -00686e08 00150216 R_ARM_JUMP_SLOT 003eb869 FLA_Hess_UT_cntl_finalize │ │ │ │ -00686e0c 000f6516 R_ARM_JUMP_SLOT 004fa695 FLA_Trmm_luh_unb_var1 │ │ │ │ -00686e10 000c9716 R_ARM_JUMP_SLOT 003ae4cd r_lg10 │ │ │ │ -00686e14 00180416 R_ARM_JUMP_SLOT 00080a69 dtrti2_check │ │ │ │ -00686e18 00136016 R_ARM_JUMP_SLOT 0040e5d1 fla_slamc1 │ │ │ │ -00686e1c 0013bc16 R_ARM_JUMP_SLOT 0024cf19 slaeda_ │ │ │ │ -00686e20 00103016 R_ARM_JUMP_SLOT 00275f9d slasdq_ │ │ │ │ -00686e24 001a8516 R_ARM_JUMP_SLOT 0028f3ed spptrf_ │ │ │ │ -00686e28 00092416 R_ARM_JUMP_SLOT 005996a5 FLA_Eig_gest_iu │ │ │ │ -00686e2c 001b7616 R_ARM_JUMP_SLOT 004589a5 FLA_Gemm_nt_blk_var2 │ │ │ │ -00686e30 001a7e16 R_ARM_JUMP_SLOT 00554009 FLA_QR_UT_form_Q_opd_var1 │ │ │ │ -00686e34 00110516 R_ARM_JUMP_SLOT 003fa491 FLA_Clock_helper │ │ │ │ -00686e38 00025116 R_ARM_JUMP_SLOT 0045e04d FLA_Gemm_th_unb_var5 │ │ │ │ -00686e3c 00133f16 R_ARM_JUMP_SLOT 003cb251 bl1_ztrsm │ │ │ │ -00686e40 00155516 R_ARM_JUMP_SLOT 0063bcc5 FLA_Apply_G_rf_asd_var9 │ │ │ │ -00686e44 0003d116 R_ARM_JUMP_SLOT 003e3d39 FLA_LU_piv_check │ │ │ │ -00686e48 000a1716 R_ARM_JUMP_SLOT 006005a9 FLA_Sylv_hh_blk_var3 │ │ │ │ +00686da4 00137a16 R_ARM_JUMP_SLOT 003f8a81 FLA_Check_object_width_equals │ │ │ │ +00686da8 0006ec16 R_ARM_JUMP_SLOT 002898b1 spbstf_ │ │ │ │ +00686dac 0016bd16 R_ARM_JUMP_SLOT 001415f9 ctzrqf_ │ │ │ │ +00686db0 0006bf16 R_ARM_JUMP_SLOT 000807f5 dsytrd_check │ │ │ │ +00686db4 00076c16 R_ARM_JUMP_SLOT 002602d1 slaqr3_ │ │ │ │ +00686db8 0016b716 R_ARM_JUMP_SLOT 0040d9a9 FLA_Sort_evd_f_opz │ │ │ │ +00686dbc 0009e716 R_ARM_JUMP_SLOT 0056fba9 FLA_Ttmm_u_blk_var2 │ │ │ │ +00686dc0 00015e16 R_ARM_JUMP_SLOT 00152711 cunmrq_ │ │ │ │ +00686dc4 00036616 R_ARM_JUMP_SLOT 0024c8d9 slaev2_ │ │ │ │ +00686dc8 0008a416 R_ARM_JUMP_SLOT 0051aa1d FLA_Trsm_lun_blk_var4 │ │ │ │ +00686dcc 001c4616 R_ARM_JUMP_SLOT 003c2bc5 bl1_zherk │ │ │ │ +00686dd0 0015bf16 R_ARM_JUMP_SLOT 0045e82d FLA_Gemm_tn_blk_var2 │ │ │ │ +00686dd4 0011c416 R_ARM_JUMP_SLOT 0056e1a1 FLA_Ttmm_l_ops_var2 │ │ │ │ +00686dd8 00111616 R_ARM_JUMP_SLOT 0059701d FLA_Eig_gest │ │ │ │ +00686ddc 0003d216 R_ARM_JUMP_SLOT 00286975 sorbdb4_ │ │ │ │ +00686de0 00055d16 R_ARM_JUMP_SLOT 003e4969 FLA_QR_UT_internal_check │ │ │ │ +00686de4 0017ed16 R_ARM_JUMP_SLOT 00497129 FLA_Her2k_un_blk_var4 │ │ │ │ +00686de8 00120816 R_ARM_JUMP_SLOT 003f76dd FLA_Check_valid_storev │ │ │ │ +00686dec 00101716 R_ARM_JUMP_SLOT 00671c69 FLA_Apply_Q_UT_rnbr_blk_var2 │ │ │ │ +00686df0 0016f716 R_ARM_JUMP_SLOT 003e60fd FLA_Tridiag_UT_internal_check │ │ │ │ +00686df4 000ab816 R_ARM_JUMP_SLOT 00081cad sgeqrf_check │ │ │ │ +00686df8 00024d16 R_ARM_JUMP_SLOT 00656cc5 FLASH_Apply_QUD_UT_inc │ │ │ │ +00686dfc 00187916 R_ARM_JUMP_SLOT 00447431 FLA_Gemm_nc │ │ │ │ +00686e00 00051316 R_ARM_JUMP_SLOT 0056d981 FLA_Ttmm_l_opt_var1 │ │ │ │ +00686e04 001bbf16 R_ARM_JUMP_SLOT 00620dbd FLA_Sylv_nh_opd_var1 │ │ │ │ +00686e08 00150216 R_ARM_JUMP_SLOT 003eb7ad FLA_Hess_UT_cntl_finalize │ │ │ │ +00686e0c 000f6516 R_ARM_JUMP_SLOT 004fa3a1 FLA_Trmm_luh_unb_var1 │ │ │ │ +00686e10 000c9716 R_ARM_JUMP_SLOT 003ae509 r_lg10 │ │ │ │ +00686e14 00180416 R_ARM_JUMP_SLOT 00080971 dtrti2_check │ │ │ │ +00686e18 00136016 R_ARM_JUMP_SLOT 0040e2e5 fla_slamc1 │ │ │ │ +00686e1c 0013bc16 R_ARM_JUMP_SLOT 0024cf21 slaeda_ │ │ │ │ +00686e20 00103016 R_ARM_JUMP_SLOT 002754c9 slasdq_ │ │ │ │ +00686e24 001a8516 R_ARM_JUMP_SLOT 0028fb49 spptrf_ │ │ │ │ +00686e28 00092416 R_ARM_JUMP_SLOT 0059bec5 FLA_Eig_gest_iu │ │ │ │ +00686e2c 001b7616 R_ARM_JUMP_SLOT 00458cb5 FLA_Gemm_nt_blk_var2 │ │ │ │ +00686e30 001a7e16 R_ARM_JUMP_SLOT 00554041 FLA_QR_UT_form_Q_opd_var1 │ │ │ │ +00686e34 00110516 R_ARM_JUMP_SLOT 003fa191 FLA_Clock_helper │ │ │ │ +00686e38 00025116 R_ARM_JUMP_SLOT 0045e2f9 FLA_Gemm_th_unb_var5 │ │ │ │ +00686e3c 00133f16 R_ARM_JUMP_SLOT 003cb4b9 bl1_ztrsm │ │ │ │ +00686e40 00155516 R_ARM_JUMP_SLOT 0063b315 FLA_Apply_G_rf_asd_var9 │ │ │ │ +00686e44 0003d116 R_ARM_JUMP_SLOT 003e42b5 FLA_LU_piv_check │ │ │ │ +00686e48 000a1716 R_ARM_JUMP_SLOT 005ff9fd FLA_Sylv_hh_blk_var3 │ │ │ │ 00686e4c 00001d16 R_ARM_JUMP_SLOT 00000000 sspr_ │ │ │ │ -00686e50 000d4416 R_ARM_JUMP_SLOT 00634179 FLA_Givens2_opd │ │ │ │ +00686e50 000d4416 R_ARM_JUMP_SLOT 00634111 FLA_Givens2_opd │ │ │ │ 00686e54 000c9516 R_ARM_JUMP_SLOT 00082279 sorg2r_check │ │ │ │ -00686e58 000b0816 R_ARM_JUMP_SLOT 0059ff21 FLA_Eig_gest_il_opc_var1 │ │ │ │ -00686e5c 00101416 R_ARM_JUMP_SLOT 00432211 FLA_Copyt_h_blk_var2 │ │ │ │ -00686e60 000dd016 R_ARM_JUMP_SLOT 005cacb9 FLA_Hess_UT_step_ofd_var4 │ │ │ │ -00686e64 0016a916 R_ARM_JUMP_SLOT 000fca39 clarzb_ │ │ │ │ -00686e68 0004e916 R_ARM_JUMP_SLOT 001ae3d9 dlarrd_ │ │ │ │ -00686e6c 00175b16 R_ARM_JUMP_SLOT 005dcd01 FLA_Tridiag_UT_l_blk_var1 │ │ │ │ -00686e70 000c3516 R_ARM_JUMP_SLOT 001de99d dsptrs_ │ │ │ │ -00686e74 001aec16 R_ARM_JUMP_SLOT 003f799d FLA_Check_valid_complex_trans │ │ │ │ -00686e78 0013e416 R_ARM_JUMP_SLOT 003cfffd bl1_dewscalmt │ │ │ │ -00686e7c 000efc16 R_ARM_JUMP_SLOT 00508711 FLA_Trmm_ruh_unb_var4 │ │ │ │ -00686e80 00198816 R_ARM_JUMP_SLOT 003b6e81 bl1_zaxpysmt │ │ │ │ -00686e84 00147f16 R_ARM_JUMP_SLOT 002e4c21 zgetrs_ │ │ │ │ -00686e88 00078716 R_ARM_JUMP_SLOT 0056aff1 FLA_Trinv_uu_opd_var1 │ │ │ │ -00686e8c 0013bf16 R_ARM_JUMP_SLOT 0040d3fd FLA_Sv_2x2_opd │ │ │ │ -00686e90 00035116 R_ARM_JUMP_SLOT 004a07a9 FLA_Herk_ln_blk_var1 │ │ │ │ -00686e94 0011c216 R_ARM_JUMP_SLOT 003f6c25 FLA_Check_consistent_object_datatype │ │ │ │ -00686e98 00188416 R_ARM_JUMP_SLOT 005be811 FLA_Fused_Ahx_Ax_ops_var1 │ │ │ │ -00686e9c 00175216 R_ARM_JUMP_SLOT 00434821 FLA_Scalr_u │ │ │ │ -00686ea0 000d2116 R_ARM_JUMP_SLOT 0033ce29 zlarft_ │ │ │ │ -00686ea4 001a5b16 R_ARM_JUMP_SLOT 0007cdad dgeqrfp_check │ │ │ │ -00686ea8 000a2116 R_ARM_JUMP_SLOT 0025ab0d slapll_ │ │ │ │ -00686eac 00185e16 R_ARM_JUMP_SLOT 00427405 FLA_Ttmm_blk_external │ │ │ │ -00686eb0 00093f16 R_ARM_JUMP_SLOT 0051be21 FLA_Trsm_lun_unb_var2 │ │ │ │ -00686eb4 00179316 R_ARM_JUMP_SLOT 005eba55 FLA_Lyap_h_opz_var2 │ │ │ │ -00686eb8 00052b16 R_ARM_JUMP_SLOT 003d44c9 FLA_Cont_with_3x1_to_2x1_check │ │ │ │ -00686ebc 000ed416 R_ARM_JUMP_SLOT 002776b5 slasq4_ │ │ │ │ -00686ec0 00025516 R_ARM_JUMP_SLOT 00274149 slasd2_ │ │ │ │ -00686ec4 0017da16 R_ARM_JUMP_SLOT 0024f89d slags2_ │ │ │ │ +00686e58 000b0816 R_ARM_JUMP_SLOT 0059ff59 FLA_Eig_gest_il_opc_var1 │ │ │ │ +00686e5c 00101416 R_ARM_JUMP_SLOT 00431ef9 FLA_Copyt_h_blk_var2 │ │ │ │ +00686e60 000dd016 R_ARM_JUMP_SLOT 005cc459 FLA_Hess_UT_step_ofd_var4 │ │ │ │ +00686e64 0016a916 R_ARM_JUMP_SLOT 00100895 clarzb_ │ │ │ │ +00686e68 0004e916 R_ARM_JUMP_SLOT 001adf21 dlarrd_ │ │ │ │ +00686e6c 00175b16 R_ARM_JUMP_SLOT 005db109 FLA_Tridiag_UT_l_blk_var1 │ │ │ │ +00686e70 000c3516 R_ARM_JUMP_SLOT 001de925 dsptrs_ │ │ │ │ +00686e74 001aec16 R_ARM_JUMP_SLOT 003f8785 FLA_Check_valid_complex_trans │ │ │ │ +00686e78 0013e416 R_ARM_JUMP_SLOT 003cf3ed bl1_dewscalmt │ │ │ │ +00686e7c 000efc16 R_ARM_JUMP_SLOT 0050874d FLA_Trmm_ruh_unb_var4 │ │ │ │ +00686e80 00198816 R_ARM_JUMP_SLOT 003b7159 bl1_zaxpysmt │ │ │ │ +00686e84 00147f16 R_ARM_JUMP_SLOT 002e4c49 zgetrs_ │ │ │ │ +00686e88 00078716 R_ARM_JUMP_SLOT 0056b3ed FLA_Trinv_uu_opd_var1 │ │ │ │ +00686e8c 0013bf16 R_ARM_JUMP_SLOT 0040d445 FLA_Sv_2x2_opd │ │ │ │ +00686e90 00035116 R_ARM_JUMP_SLOT 004a10a1 FLA_Herk_ln_blk_var1 │ │ │ │ +00686e94 0011c216 R_ARM_JUMP_SLOT 003f7a0d FLA_Check_consistent_object_datatype │ │ │ │ +00686e98 00188416 R_ARM_JUMP_SLOT 005be849 FLA_Fused_Ahx_Ax_ops_var1 │ │ │ │ +00686e9c 00175216 R_ARM_JUMP_SLOT 00434869 FLA_Scalr_u │ │ │ │ +00686ea0 000d2116 R_ARM_JUMP_SLOT 0033e801 zlarft_ │ │ │ │ +00686ea4 001a5b16 R_ARM_JUMP_SLOT 0007cdb1 dgeqrfp_check │ │ │ │ +00686ea8 000a2116 R_ARM_JUMP_SLOT 0025ab1d slapll_ │ │ │ │ +00686eac 00185e16 R_ARM_JUMP_SLOT 004272e9 FLA_Ttmm_blk_external │ │ │ │ +00686eb0 00093f16 R_ARM_JUMP_SLOT 0051bcc5 FLA_Trsm_lun_unb_var2 │ │ │ │ +00686eb4 00179316 R_ARM_JUMP_SLOT 005ea331 FLA_Lyap_h_opz_var2 │ │ │ │ +00686eb8 00052b16 R_ARM_JUMP_SLOT 003d4511 FLA_Cont_with_3x1_to_2x1_check │ │ │ │ +00686ebc 000ed416 R_ARM_JUMP_SLOT 002776bd slasq4_ │ │ │ │ +00686ec0 00025516 R_ARM_JUMP_SLOT 00273fbd slasd2_ │ │ │ │ +00686ec4 0017da16 R_ARM_JUMP_SLOT 00250d21 slags2_ │ │ │ │ 00686ec8 00001e16 R_ARM_JUMP_SLOT 00000000 cher_ │ │ │ │ -00686ecc 000bba16 R_ARM_JUMP_SLOT 003ed739 FLASH_SPDinv_cntl_finalize │ │ │ │ -00686ed0 00123416 R_ARM_JUMP_SLOT 004e317d FLA_Syrk_ut │ │ │ │ -00686ed4 001bf816 R_ARM_JUMP_SLOT 004b2269 FLA_Symm_lu_blk_var2 │ │ │ │ -00686ed8 001b7f16 R_ARM_JUMP_SLOT 003f3fa9 FLA_Error_string_for_code │ │ │ │ -00686edc 0018b816 R_ARM_JUMP_SLOT 005ac5b9 FLA_Eig_gest_iu_unb_var2 │ │ │ │ -00686ee0 00115316 R_ARM_JUMP_SLOT 00400cbd FLASH_Queue_exec_parallel │ │ │ │ -00686ee4 0019ca16 R_ARM_JUMP_SLOT 0026daf9 slas2_ │ │ │ │ -00686ee8 000dfd16 R_ARM_JUMP_SLOT 00436a11 FLA_Gemv_t │ │ │ │ -00686eec 0000f216 R_ARM_JUMP_SLOT 00419e85 FLA_Scalr_l_task │ │ │ │ -00686ef0 00067616 R_ARM_JUMP_SLOT 003934c5 zunmhr_ │ │ │ │ -00686ef4 000f4816 R_ARM_JUMP_SLOT 004ee68d FLA_Trmm_llh │ │ │ │ +00686ecc 000bba16 R_ARM_JUMP_SLOT 003ed781 FLASH_SPDinv_cntl_finalize │ │ │ │ +00686ed0 00123416 R_ARM_JUMP_SLOT 004e3619 FLA_Syrk_ut │ │ │ │ +00686ed4 001bf816 R_ARM_JUMP_SLOT 004b22a5 FLA_Symm_lu_blk_var2 │ │ │ │ +00686ed8 001b7f16 R_ARM_JUMP_SLOT 003f3fed FLA_Error_string_for_code │ │ │ │ +00686edc 0018b816 R_ARM_JUMP_SLOT 005ae32d FLA_Eig_gest_iu_unb_var2 │ │ │ │ +00686ee0 00115316 R_ARM_JUMP_SLOT 00400b39 FLASH_Queue_exec_parallel │ │ │ │ +00686ee4 0019ca16 R_ARM_JUMP_SLOT 0026db01 slas2_ │ │ │ │ +00686ee8 000dfd16 R_ARM_JUMP_SLOT 00436655 FLA_Gemv_t │ │ │ │ +00686eec 0000f216 R_ARM_JUMP_SLOT 00419ecd FLA_Scalr_l_task │ │ │ │ +00686ef0 00067616 R_ARM_JUMP_SLOT 00394875 zunmhr_ │ │ │ │ +00686ef4 000f4816 R_ARM_JUMP_SLOT 004ede21 FLA_Trmm_llh │ │ │ │ 00686ef8 00055816 R_ARM_JUMP_SLOT 000815b1 sgelsd_check │ │ │ │ -00686efc 00176916 R_ARM_JUMP_SLOT 0040ddd9 FLA_Wilkshift_tridiag_ops │ │ │ │ -00686f00 00135016 R_ARM_JUMP_SLOT 00433de9 FLA_Scal_internal │ │ │ │ -00686f04 00067116 R_ARM_JUMP_SLOT 00554bfd FLA_QR_UT_form_Q │ │ │ │ -00686f08 0008b616 R_ARM_JUMP_SLOT 00425039 FLA_Trmm_ruh_task │ │ │ │ +00686efc 00176916 R_ARM_JUMP_SLOT 0040fb21 FLA_Wilkshift_tridiag_ops │ │ │ │ +00686f00 00135016 R_ARM_JUMP_SLOT 00433cb1 FLA_Scal_internal │ │ │ │ +00686f04 00067116 R_ARM_JUMP_SLOT 00554c35 FLA_QR_UT_form_Q │ │ │ │ +00686f08 0008b616 R_ARM_JUMP_SLOT 004250b1 FLA_Trmm_ruh_task │ │ │ │ 00686f0c 00001f16 R_ARM_JUMP_SLOT 00000000 caxpy_ │ │ │ │ -00686f10 00129b16 R_ARM_JUMP_SLOT 005c89f9 FLA_Hess_UT_opt_var2 │ │ │ │ -00686f14 001b0d16 R_ARM_JUMP_SLOT 003c5af1 bl1_sgemm │ │ │ │ -00686f18 00164616 R_ARM_JUMP_SLOT 004311d5 FLA_Copyt_c_blk_var2 │ │ │ │ +00686f10 00129b16 R_ARM_JUMP_SLOT 005ca6bd FLA_Hess_UT_opt_var2 │ │ │ │ +00686f14 001b0d16 R_ARM_JUMP_SLOT 003c5b39 bl1_sgemm │ │ │ │ +00686f18 00164616 R_ARM_JUMP_SLOT 00431161 FLA_Copyt_c_blk_var2 │ │ │ │ 00686f1c 00002016 R_ARM_JUMP_SLOT 00000000 cpow │ │ │ │ -00686f20 00044316 R_ARM_JUMP_SLOT 00493c1d FLA_Her2k_uh_unb_var4 │ │ │ │ +00686f20 00044316 R_ARM_JUMP_SLOT 00493c59 FLA_Her2k_uh_unb_var4 │ │ │ │ 00686f24 00002116 R_ARM_JUMP_SLOT 00000000 omp_unset_lock@OMP_3.0 │ │ │ │ -00686f28 00164d16 R_ARM_JUMP_SLOT 003f613d FLA_Obj_create │ │ │ │ -00686f2c 0012f916 R_ARM_JUMP_SLOT 00606289 FLA_Sylv_hh_ops_var1 │ │ │ │ -00686f30 001bd216 R_ARM_JUMP_SLOT 001a4de1 dlarfg_ │ │ │ │ -00686f34 000af516 R_ARM_JUMP_SLOT 0014894d cung2l_ │ │ │ │ -00686f38 0008b516 R_ARM_JUMP_SLOT 00432f0d FLA_Copyt_n_blk_var4 │ │ │ │ -00686f3c 000f7916 R_ARM_JUMP_SLOT 006235ed FLA_Sylv_nn_blk_var15 │ │ │ │ -00686f40 0017be16 R_ARM_JUMP_SLOT 001af34d dlartv_ │ │ │ │ +00686f28 00164d16 R_ARM_JUMP_SLOT 003f6185 FLA_Obj_create │ │ │ │ +00686f2c 0012f916 R_ARM_JUMP_SLOT 0060634d FLA_Sylv_hh_ops_var1 │ │ │ │ +00686f30 001bd216 R_ARM_JUMP_SLOT 001a4cf9 dlarfg_ │ │ │ │ +00686f34 000af516 R_ARM_JUMP_SLOT 00148bc1 cung2l_ │ │ │ │ +00686f38 0008b516 R_ARM_JUMP_SLOT 00432f55 FLA_Copyt_n_blk_var4 │ │ │ │ +00686f3c 000f7916 R_ARM_JUMP_SLOT 00623629 FLA_Sylv_nn_blk_var15 │ │ │ │ +00686f40 0017be16 R_ARM_JUMP_SLOT 001af371 dlartv_ │ │ │ │ 00686f44 00002216 R_ARM_JUMP_SLOT 00000000 ztpsv_ │ │ │ │ -00686f48 00076216 R_ARM_JUMP_SLOT 003eb299 FLASH_Trsm_cntl_finalize │ │ │ │ -00686f4c 0003aa16 R_ARM_JUMP_SLOT 003364e1 zlaqhe_ │ │ │ │ -00686f50 000b6816 R_ARM_JUMP_SLOT 00268619 slarrb_ │ │ │ │ -00686f54 000ea816 R_ARM_JUMP_SLOT 00659361 FLA_Apply_Q_UT_lnfc │ │ │ │ -00686f58 0011fa16 R_ARM_JUMP_SLOT 0041018d FLA_Sort_svd_b_opz │ │ │ │ -00686f5c 0008ff16 R_ARM_JUMP_SLOT 00529a79 FLA_Trsm_run_unb_var3 │ │ │ │ -00686f60 00083816 R_ARM_JUMP_SLOT 005de995 FLA_Tridiag_UT_l_unb_var1 │ │ │ │ -00686f64 00061216 R_ARM_JUMP_SLOT 00153aa5 cupmtr_ │ │ │ │ -00686f68 00013d16 R_ARM_JUMP_SLOT 00571031 FLA_Ttmm_u_opd_var3 │ │ │ │ -00686f6c 00143716 R_ARM_JUMP_SLOT 005b9c69 FLA_Eig_gest_nu_ops_var5 │ │ │ │ -00686f70 000b5f16 R_ARM_JUMP_SLOT 003f6b2d FLA_Check_identical_object_precision │ │ │ │ -00686f74 000a2216 R_ARM_JUMP_SLOT 006037d1 FLA_Sylv_hh_blk_var7 │ │ │ │ -00686f78 0011fb16 R_ARM_JUMP_SLOT 00419339 FLA_Axpys │ │ │ │ -00686f7c 000c7516 R_ARM_JUMP_SLOT 003dd471 FLA_Herk_check │ │ │ │ -00686f80 00018e16 R_ARM_JUMP_SLOT 003d8215 FLA_Random_tri_matrix_check │ │ │ │ -00686f84 00079716 R_ARM_JUMP_SLOT 0045b0f1 FLA_Gemm_tc_blk_var5 │ │ │ │ -00686f88 0008bf16 R_ARM_JUMP_SLOT 00094491 cbbcsd_ │ │ │ │ -00686f8c 00077416 R_ARM_JUMP_SLOT 00565c99 FLA_Trinv_lu_opd_var3 │ │ │ │ -00686f90 0014f816 R_ARM_JUMP_SLOT 0056d22d FLA_Ttmm_l_blk_var1 │ │ │ │ -00686f94 000bb116 R_ARM_JUMP_SLOT 002304c1 sgttrs_ │ │ │ │ -00686f98 0013a816 R_ARM_JUMP_SLOT 003d8cf1 FLA_Triangularize_check │ │ │ │ -00686f9c 000d3716 R_ARM_JUMP_SLOT 00597dcd FLA_Fused_UYx_ZVx_opd_var1 │ │ │ │ -00686fa0 0001e116 R_ARM_JUMP_SLOT 003e84a9 FLA_Cntl_sylv_obj_create │ │ │ │ +00686f48 00076216 R_ARM_JUMP_SLOT 003eb105 FLASH_Trsm_cntl_finalize │ │ │ │ +00686f4c 0003aa16 R_ARM_JUMP_SLOT 00334f69 zlaqhe_ │ │ │ │ +00686f50 000b6816 R_ARM_JUMP_SLOT 00268629 slarrb_ │ │ │ │ +00686f54 000ea816 R_ARM_JUMP_SLOT 00659399 FLA_Apply_Q_UT_lnfc │ │ │ │ +00686f58 0011fa16 R_ARM_JUMP_SLOT 004101d5 FLA_Sort_svd_b_opz │ │ │ │ +00686f5c 0008ff16 R_ARM_JUMP_SLOT 00529ab5 FLA_Trsm_run_unb_var3 │ │ │ │ +00686f60 00083816 R_ARM_JUMP_SLOT 005de9d1 FLA_Tridiag_UT_l_unb_var1 │ │ │ │ +00686f64 00061216 R_ARM_JUMP_SLOT 00153a9d cupmtr_ │ │ │ │ +00686f68 00013d16 R_ARM_JUMP_SLOT 005713e1 FLA_Ttmm_u_opd_var3 │ │ │ │ +00686f6c 00143716 R_ARM_JUMP_SLOT 005bb091 FLA_Eig_gest_nu_ops_var5 │ │ │ │ +00686f70 000b5f16 R_ARM_JUMP_SLOT 003f7915 FLA_Check_identical_object_precision │ │ │ │ +00686f74 000a2216 R_ARM_JUMP_SLOT 00601e7d FLA_Sylv_hh_blk_var7 │ │ │ │ +00686f78 0011fb16 R_ARM_JUMP_SLOT 0041902d FLA_Axpys │ │ │ │ +00686f7c 000c7516 R_ARM_JUMP_SLOT 003dd4b9 FLA_Herk_check │ │ │ │ +00686f80 00018e16 R_ARM_JUMP_SLOT 003d825d FLA_Random_tri_matrix_check │ │ │ │ +00686f84 00079716 R_ARM_JUMP_SLOT 0045b3c1 FLA_Gemm_tc_blk_var5 │ │ │ │ +00686f88 0008bf16 R_ARM_JUMP_SLOT 000949b5 cbbcsd_ │ │ │ │ +00686f8c 00077416 R_ARM_JUMP_SLOT 00566781 FLA_Trinv_lu_opd_var3 │ │ │ │ +00686f90 0014f816 R_ARM_JUMP_SLOT 0056de2d FLA_Ttmm_l_blk_var1 │ │ │ │ +00686f94 000bb116 R_ARM_JUMP_SLOT 002304c5 sgttrs_ │ │ │ │ +00686f98 0013a816 R_ARM_JUMP_SLOT 003d8cc1 FLA_Triangularize_check │ │ │ │ +00686f9c 000d3716 R_ARM_JUMP_SLOT 00594b21 FLA_Fused_UYx_ZVx_opd_var1 │ │ │ │ +00686fa0 0001e116 R_ARM_JUMP_SLOT 003e890d FLA_Cntl_sylv_obj_create │ │ │ │ 00686fa4 00002316 R_ARM_JUMP_SLOT 00000000 zdrot_ │ │ │ │ -00686fa8 00016e16 R_ARM_JUMP_SLOT 003ecf19 FLASH_Chol_cntl_finalize │ │ │ │ -00686fac 00196716 R_ARM_JUMP_SLOT 003ae8f1 s_cmp │ │ │ │ -00686fb0 00150d16 R_ARM_JUMP_SLOT 004f7ccd FLA_Trmm_luc_blk_var4 │ │ │ │ -00686fb4 00179416 R_ARM_JUMP_SLOT 003f3f15 FLA_free │ │ │ │ -00686fb8 000f0716 R_ARM_JUMP_SLOT 00545799 FLA_LU_piv_blk_var5 │ │ │ │ -00686fbc 000ce016 R_ARM_JUMP_SLOT 0055570d FLA_QR_UT_opz_var2 │ │ │ │ -00686fc0 000ebd16 R_ARM_JUMP_SLOT 0046211d FLA_Gemm_tt_unb_var6 │ │ │ │ -00686fc4 000e9f16 R_ARM_JUMP_SLOT 004f9789 FLA_Trmm_luh_blk_var3 │ │ │ │ -00686fc8 00122616 R_ARM_JUMP_SLOT 003edfa1 FLASH_Obj_free_without_buffer_check │ │ │ │ -00686fcc 000bf216 R_ARM_JUMP_SLOT 004af231 FLA_Symm_ll_unb_var2 │ │ │ │ -00686fd0 0008e616 R_ARM_JUMP_SLOT 0064d975 FLA_Apply_pivots_rt_opt_var1 │ │ │ │ -00686fd4 0003c216 R_ARM_JUMP_SLOT 003d252d bl1_csetv │ │ │ │ -00686fd8 000f2916 R_ARM_JUMP_SLOT 00103c3d claqr5_ │ │ │ │ +00686fa8 00016e16 R_ARM_JUMP_SLOT 003ed0fd FLASH_Chol_cntl_finalize │ │ │ │ +00686fac 00196716 R_ARM_JUMP_SLOT 003ae931 s_cmp │ │ │ │ +00686fb0 00150d16 R_ARM_JUMP_SLOT 004f858d FLA_Trmm_luc_blk_var4 │ │ │ │ +00686fb4 00179416 R_ARM_JUMP_SLOT 003f3d2d FLA_free │ │ │ │ +00686fb8 000f0716 R_ARM_JUMP_SLOT 005457d1 FLA_LU_piv_blk_var5 │ │ │ │ +00686fbc 000ce016 R_ARM_JUMP_SLOT 00555a35 FLA_QR_UT_opz_var2 │ │ │ │ +00686fc0 000ebd16 R_ARM_JUMP_SLOT 00461c31 FLA_Gemm_tt_unb_var6 │ │ │ │ +00686fc4 000e9f16 R_ARM_JUMP_SLOT 004f88e1 FLA_Trmm_luh_blk_var3 │ │ │ │ +00686fc8 00122616 R_ARM_JUMP_SLOT 003edfe9 FLASH_Obj_free_without_buffer_check │ │ │ │ +00686fcc 000bf216 R_ARM_JUMP_SLOT 004af009 FLA_Symm_ll_unb_var2 │ │ │ │ +00686fd0 0008e616 R_ARM_JUMP_SLOT 0064d849 FLA_Apply_pivots_rt_opt_var1 │ │ │ │ +00686fd4 0003c216 R_ARM_JUMP_SLOT 003d3bb5 bl1_csetv │ │ │ │ +00686fd8 000f2916 R_ARM_JUMP_SLOT 00103c39 claqr5_ │ │ │ │ 00686fdc 00002416 R_ARM_JUMP_SLOT 00000000 zscal_ │ │ │ │ -00686fe0 000a7a16 R_ARM_JUMP_SLOT 0055e2d1 FLA_Tevd_eigval_v_opd_var1 │ │ │ │ -00686fe4 00014716 R_ARM_JUMP_SLOT 006198dd FLA_Sylv_nh_blk_var17 │ │ │ │ -00686fe8 00164816 R_ARM_JUMP_SLOT 0014e5e1 cunmbr_ │ │ │ │ +00686fe0 000a7a16 R_ARM_JUMP_SLOT 0055dbd5 FLA_Tevd_eigval_v_opd_var1 │ │ │ │ +00686fe4 00014716 R_ARM_JUMP_SLOT 00619d81 FLA_Sylv_nh_blk_var17 │ │ │ │ +00686fe8 00164816 R_ARM_JUMP_SLOT 0014e5d9 cunmbr_ │ │ │ │ 00686fec 00002516 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ -00686ff0 0007d516 R_ARM_JUMP_SLOT 005e0ff9 FLA_Tridiag_UT_l_step_ofc_var3 │ │ │ │ -00686ff4 00161516 R_ARM_JUMP_SLOT 00419c09 FLA_Copyr_u_task │ │ │ │ -00686ff8 0010b516 R_ARM_JUMP_SLOT 00425361 FLA_Trsm_luc_task │ │ │ │ -00686ffc 001b6b16 R_ARM_JUMP_SLOT 00425289 FLA_Trsm_lln_task │ │ │ │ -00687000 00015d16 R_ARM_JUMP_SLOT 0043ffc5 FLA_Gemm_ch_unb_var6 │ │ │ │ -00687004 00024916 R_ARM_JUMP_SLOT 0045d5e1 FLA_Gemm_th_unb_var1 │ │ │ │ -00687008 0018d416 R_ARM_JUMP_SLOT 0011e685 cptrfs_ │ │ │ │ -0068700c 000f7216 R_ARM_JUMP_SLOT 004aa155 FLA_Symm_ll_blk_var10 │ │ │ │ +00686ff0 0007d516 R_ARM_JUMP_SLOT 005df189 FLA_Tridiag_UT_l_step_ofc_var3 │ │ │ │ +00686ff4 00161516 R_ARM_JUMP_SLOT 00419a6d FLA_Copyr_u_task │ │ │ │ +00686ff8 0010b516 R_ARM_JUMP_SLOT 00425985 FLA_Trsm_luc_task │ │ │ │ +00686ffc 001b6b16 R_ARM_JUMP_SLOT 004258ad FLA_Trsm_lln_task │ │ │ │ +00687000 00015d16 R_ARM_JUMP_SLOT 0043fd5d FLA_Gemm_ch_unb_var6 │ │ │ │ +00687004 00024916 R_ARM_JUMP_SLOT 0045d629 FLA_Gemm_th_unb_var1 │ │ │ │ +00687008 0018d416 R_ARM_JUMP_SLOT 0011e681 cptrfs_ │ │ │ │ +0068700c 000f7216 R_ARM_JUMP_SLOT 004abb19 FLA_Symm_ll_blk_var10 │ │ │ │ 00687010 00002616 R_ARM_JUMP_SLOT 00000000 cosh │ │ │ │ -00687014 001b6516 R_ARM_JUMP_SLOT 004dec3d FLA_Syr2k_ut_unb_var10 │ │ │ │ -00687018 000f2e16 R_ARM_JUMP_SLOT 003f36c5 FLA_Blocksize_create │ │ │ │ -0068701c 000e3c16 R_ARM_JUMP_SLOT 0059139d FLA_Bidiag_UT_u_opt_var4 │ │ │ │ -00687020 00073f16 R_ARM_JUMP_SLOT 003ae7b9 pow_ii │ │ │ │ -00687024 0018cb16 R_ARM_JUMP_SLOT 0007d02d dlauu2_check │ │ │ │ -00687028 0003db16 R_ARM_JUMP_SLOT 004a1d49 FLA_Herk_ln_unb_var1 │ │ │ │ +00687014 001b6516 R_ARM_JUMP_SLOT 004dec79 FLA_Syr2k_ut_unb_var10 │ │ │ │ +00687018 000f2e16 R_ARM_JUMP_SLOT 003f34e1 FLA_Blocksize_create │ │ │ │ +0068701c 000e3c16 R_ARM_JUMP_SLOT 005913d5 FLA_Bidiag_UT_u_opt_var4 │ │ │ │ +00687020 00073f16 R_ARM_JUMP_SLOT 003ae7f9 pow_ii │ │ │ │ +00687024 0018cb16 R_ARM_JUMP_SLOT 0007d031 dlauu2_check │ │ │ │ +00687028 0003db16 R_ARM_JUMP_SLOT 004a1b6d FLA_Herk_ln_unb_var1 │ │ │ │ 0068702c 00002716 R_ARM_JUMP_SLOT 00000000 sswap_ │ │ │ │ -00687030 0010b116 R_ARM_JUMP_SLOT 003ce925 bl1_sfree │ │ │ │ -00687034 0019f516 R_ARM_JUMP_SLOT 004e59c1 FLA_Syrk_ln_unb_var6 │ │ │ │ -00687038 00146416 R_ARM_JUMP_SLOT 00424729 FLA_Syrk_ut_task │ │ │ │ -0068703c 00173516 R_ARM_JUMP_SLOT 003f37d9 FLA_Blocksize_free │ │ │ │ -00687040 0006db16 R_ARM_JUMP_SLOT 00402879 FLA_Max_elemwise_diff │ │ │ │ -00687044 000bb016 R_ARM_JUMP_SLOT 00426d01 FLA_Sylv_nn_unb_ext │ │ │ │ -00687048 0007ac16 R_ARM_JUMP_SLOT 000c37c5 chetf2_rook_ │ │ │ │ -0068704c 001b8616 R_ARM_JUMP_SLOT 003af06d f__canseek │ │ │ │ -00687050 00192316 R_ARM_JUMP_SLOT 003f5f31 FLA_align_ldim │ │ │ │ -00687054 000c3016 R_ARM_JUMP_SLOT 002580b9 slange_ │ │ │ │ -00687058 00034116 R_ARM_JUMP_SLOT 00299099 ssbtrd_ │ │ │ │ -0068705c 00039c16 R_ARM_JUMP_SLOT 0048ffd9 FLA_Her2k_uh_blk_var3 │ │ │ │ -00687060 00126616 R_ARM_JUMP_SLOT 003fa99d FLA_Obj_row_stride │ │ │ │ -00687064 00084f16 R_ARM_JUMP_SLOT 005295f1 FLA_Trsm_run_blk_var1 │ │ │ │ -00687068 00036116 R_ARM_JUMP_SLOT 004a5c85 FLA_Herk_un_blk_var1 │ │ │ │ -0068706c 000a1016 R_ARM_JUMP_SLOT 00404059 FLA_Scale_diag │ │ │ │ -00687070 001a1616 R_ARM_JUMP_SLOT 005e4085 FLA_Tridiag_UT_l_step_opz_var2 │ │ │ │ -00687074 000e9716 R_ARM_JUMP_SLOT 004bf495 FLA_Symm_ru_blk_var3 │ │ │ │ -00687078 00036316 R_ARM_JUMP_SLOT 00274d41 slasd7_ │ │ │ │ +00687030 0010b116 R_ARM_JUMP_SLOT 003ce96d bl1_sfree │ │ │ │ +00687034 0019f516 R_ARM_JUMP_SLOT 004e59fd FLA_Syrk_ln_unb_var6 │ │ │ │ +00687038 00146416 R_ARM_JUMP_SLOT 00424771 FLA_Syrk_ut_task │ │ │ │ +0068703c 00173516 R_ARM_JUMP_SLOT 003f35f5 FLA_Blocksize_free │ │ │ │ +00687040 0006db16 R_ARM_JUMP_SLOT 00402311 FLA_Max_elemwise_diff │ │ │ │ +00687044 000bb016 R_ARM_JUMP_SLOT 00426d15 FLA_Sylv_nn_unb_ext │ │ │ │ +00687048 0007ac16 R_ARM_JUMP_SLOT 000c37e5 chetf2_rook_ │ │ │ │ +0068704c 001b8616 R_ARM_JUMP_SLOT 003af0ad f__canseek │ │ │ │ +00687050 00192316 R_ARM_JUMP_SLOT 003f5f79 FLA_align_ldim │ │ │ │ +00687054 000c3016 R_ARM_JUMP_SLOT 002580c9 slange_ │ │ │ │ +00687058 00034116 R_ARM_JUMP_SLOT 002990a1 ssbtrd_ │ │ │ │ +0068705c 00039c16 R_ARM_JUMP_SLOT 00490015 FLA_Her2k_uh_blk_var3 │ │ │ │ +00687060 00126616 R_ARM_JUMP_SLOT 003fa9e5 FLA_Obj_row_stride │ │ │ │ +00687064 00084f16 R_ARM_JUMP_SLOT 00529011 FLA_Trsm_run_blk_var1 │ │ │ │ +00687068 00036116 R_ARM_JUMP_SLOT 004a5cc1 FLA_Herk_un_blk_var1 │ │ │ │ +0068706c 000a1016 R_ARM_JUMP_SLOT 00403f55 FLA_Scale_diag │ │ │ │ +00687070 001a1616 R_ARM_JUMP_SLOT 005e3155 FLA_Tridiag_UT_l_step_opz_var2 │ │ │ │ +00687074 000e9716 R_ARM_JUMP_SLOT 004bee9d FLA_Symm_ru_blk_var3 │ │ │ │ +00687078 00036316 R_ARM_JUMP_SLOT 00274bb5 slasd7_ │ │ │ │ 0068707c 00002816 R_ARM_JUMP_SLOT 00000000 ftello64@GLIBC_2.4 │ │ │ │ -00687080 0010a416 R_ARM_JUMP_SLOT 00512515 FLA_Trsm_llh_unb_var3 │ │ │ │ -00687084 000fe316 R_ARM_JUMP_SLOT 003cdda1 bl1_s2 │ │ │ │ -00687088 0017d616 R_ARM_JUMP_SLOT 006555a5 FLA_Apply_QUD_UT │ │ │ │ -0068708c 00018116 R_ARM_JUMP_SLOT 0016238d dgehrd_ │ │ │ │ -00687090 00134416 R_ARM_JUMP_SLOT 003f2ed9 FLASH_print_struct_helper │ │ │ │ +00687080 0010a416 R_ARM_JUMP_SLOT 00512551 FLA_Trsm_llh_unb_var3 │ │ │ │ +00687084 000fe316 R_ARM_JUMP_SLOT 003cdf29 bl1_s2 │ │ │ │ +00687088 0017d616 R_ARM_JUMP_SLOT 0065564d FLA_Apply_QUD_UT │ │ │ │ +0068708c 00018116 R_ARM_JUMP_SLOT 00162395 dgehrd_ │ │ │ │ +00687090 00134416 R_ARM_JUMP_SLOT 003f2f21 FLASH_print_struct_helper │ │ │ │ 00687094 000c8916 R_ARM_JUMP_SLOT 0006e6a1 ssytrd_ │ │ │ │ -00687098 00124216 R_ARM_JUMP_SLOT 002ed819 zggsvp_ │ │ │ │ -0068709c 0010e916 R_ARM_JUMP_SLOT 003cddc1 bl1_s1h │ │ │ │ -006870a0 00113816 R_ARM_JUMP_SLOT 001ae219 dlartgs_ │ │ │ │ -006870a4 000e4b16 R_ARM_JUMP_SLOT 003b6c59 bl1_caxpysmt │ │ │ │ -006870a8 0004bb16 R_ARM_JUMP_SLOT 003f6891 FLA_Check_valid_uplo │ │ │ │ -006870ac 00064916 R_ARM_JUMP_SLOT 001c7bc1 dorbdb5_ │ │ │ │ -006870b0 00023216 R_ARM_JUMP_SLOT 003f56cd FLA_Print_message │ │ │ │ -006870b4 000d0316 R_ARM_JUMP_SLOT 00428409 FLA_Chol_task │ │ │ │ -006870b8 00124b16 R_ARM_JUMP_SLOT 00536eb5 FLA_Chol_u_blk_var2 │ │ │ │ -006870bc 00091e16 R_ARM_JUMP_SLOT 005692d9 FLA_Trinv_un_opt_var4 │ │ │ │ -006870c0 0012e116 R_ARM_JUMP_SLOT 00488ce9 FLA_Her2k_ln_blk_var10 │ │ │ │ -006870c4 00060e16 R_ARM_JUMP_SLOT 003c3e39 bl1_zher2k_blas │ │ │ │ -006870c8 0006f816 R_ARM_JUMP_SLOT 003e8e11 FLASH_Axpyt_cntl_init │ │ │ │ -006870cc 0014ca16 R_ARM_JUMP_SLOT 004404ed FLA_Gemm_cn_blk_var1 │ │ │ │ +00687098 00124216 R_ARM_JUMP_SLOT 002ed2c1 zggsvp_ │ │ │ │ +0068709c 0010e916 R_ARM_JUMP_SLOT 003cdf49 bl1_s1h │ │ │ │ +006870a0 00113816 R_ARM_JUMP_SLOT 001af1b1 dlartgs_ │ │ │ │ +006870a4 000e4b16 R_ARM_JUMP_SLOT 003b6f31 bl1_caxpysmt │ │ │ │ +006870a8 0004bb16 R_ARM_JUMP_SLOT 003f7679 FLA_Check_valid_uplo │ │ │ │ +006870ac 00064916 R_ARM_JUMP_SLOT 001c8e1d dorbdb5_ │ │ │ │ +006870b0 00023216 R_ARM_JUMP_SLOT 003f5711 FLA_Print_message │ │ │ │ +006870b4 000d0316 R_ARM_JUMP_SLOT 004279f5 FLA_Chol_task │ │ │ │ +006870b8 00124b16 R_ARM_JUMP_SLOT 0053727d FLA_Chol_u_blk_var2 │ │ │ │ +006870bc 00091e16 R_ARM_JUMP_SLOT 005698f5 FLA_Trinv_un_opt_var4 │ │ │ │ +006870c0 0012e116 R_ARM_JUMP_SLOT 00488d25 FLA_Her2k_ln_blk_var10 │ │ │ │ +006870c4 00060e16 R_ARM_JUMP_SLOT 003c3311 bl1_zher2k_blas │ │ │ │ +006870c8 0006f816 R_ARM_JUMP_SLOT 003e8e59 FLASH_Axpyt_cntl_init │ │ │ │ +006870cc 0014ca16 R_ARM_JUMP_SLOT 00440501 FLA_Gemm_cn_blk_var1 │ │ │ │ 006870d0 00002916 R_ARM_JUMP_SLOT 00000000 __printf_chk@GLIBC_2.4 │ │ │ │ -006870d4 000d0916 R_ARM_JUMP_SLOT 005369e5 FLA_Chol_l_opt_var2 │ │ │ │ -006870d8 001a4616 R_ARM_JUMP_SLOT 00658f7d FLA_Apply_Q_UT_lhfr │ │ │ │ -006870dc 00032216 R_ARM_JUMP_SLOT 003f2349 FLASH_Obj_create_hier_conf_to_flat_ext │ │ │ │ -006870e0 0017de16 R_ARM_JUMP_SLOT 00242f41 sgesvj_ │ │ │ │ -006870e4 000e2616 R_ARM_JUMP_SLOT 00081e6d sgeqrfp_check │ │ │ │ -006870e8 000f0e16 R_ARM_JUMP_SLOT 00456035 FLA_Gemm_nh_unb_var4 │ │ │ │ -006870ec 00011516 R_ARM_JUMP_SLOT 0049d8ad FLA_Herk_un │ │ │ │ -006870f0 0008f016 R_ARM_JUMP_SLOT 00419aa9 FLA_Axpyt_c_task │ │ │ │ -006870f4 00060a16 R_ARM_JUMP_SLOT 003fd595 FLASH_Queue_reset │ │ │ │ -006870f8 00139016 R_ARM_JUMP_SLOT 002e0d01 zgeqr2p_ │ │ │ │ -006870fc 000dcb16 R_ARM_JUMP_SLOT 005981a5 FLA_Fused_UYx_ZVx_opz_var1 │ │ │ │ -00687100 0017e316 R_ARM_JUMP_SLOT 001f6ec1 dtgsen_ │ │ │ │ -00687104 001ae716 R_ARM_JUMP_SLOT 003a7b6d zunmqr_fla │ │ │ │ -00687108 000f9e16 R_ARM_JUMP_SLOT 003d078d bl1_sinvert2s │ │ │ │ -0068710c 00012216 R_ARM_JUMP_SLOT 00387471 ztrsyl_ │ │ │ │ -00687110 00160516 R_ARM_JUMP_SLOT 004446c9 FLA_Gemm_cc │ │ │ │ -00687114 0010aa16 R_ARM_JUMP_SLOT 003ebc29 FLA_LU_nopiv_cntl_finalize │ │ │ │ -00687118 0001dd16 R_ARM_JUMP_SLOT 003d868d FLA_Setr_check │ │ │ │ -0068711c 00045b16 R_ARM_JUMP_SLOT 000a396d cggbak_ │ │ │ │ +006870d4 000d0916 R_ARM_JUMP_SLOT 00536a25 FLA_Chol_l_opt_var2 │ │ │ │ +006870d8 001a4616 R_ARM_JUMP_SLOT 00658705 FLA_Apply_Q_UT_lhfr │ │ │ │ +006870dc 00032216 R_ARM_JUMP_SLOT 003f2391 FLASH_Obj_create_hier_conf_to_flat_ext │ │ │ │ +006870e0 0017de16 R_ARM_JUMP_SLOT 00243c09 sgesvj_ │ │ │ │ +006870e4 000e2616 R_ARM_JUMP_SLOT 00081dd1 sgeqrfp_check │ │ │ │ +006870e8 000f0e16 R_ARM_JUMP_SLOT 00456575 FLA_Gemm_nh_unb_var4 │ │ │ │ +006870ec 00011516 R_ARM_JUMP_SLOT 0049d8e9 FLA_Herk_un │ │ │ │ +006870f0 0008f016 R_ARM_JUMP_SLOT 00419c2d FLA_Axpyt_c_task │ │ │ │ +006870f4 00060a16 R_ARM_JUMP_SLOT 003fdc2d FLASH_Queue_reset │ │ │ │ +006870f8 00139016 R_ARM_JUMP_SLOT 002e2769 zgeqr2p_ │ │ │ │ +006870fc 000dcb16 R_ARM_JUMP_SLOT 00594ef9 FLA_Fused_UYx_ZVx_opz_var1 │ │ │ │ +00687100 0017e316 R_ARM_JUMP_SLOT 001f6bd1 dtgsen_ │ │ │ │ +00687104 001ae716 R_ARM_JUMP_SLOT 003a7bad zunmqr_fla │ │ │ │ +00687108 000f9e16 R_ARM_JUMP_SLOT 003d07d5 bl1_sinvert2s │ │ │ │ +0068710c 00012216 R_ARM_JUMP_SLOT 003874b9 ztrsyl_ │ │ │ │ +00687110 00160516 R_ARM_JUMP_SLOT 00444b55 FLA_Gemm_cc │ │ │ │ +00687114 0010aa16 R_ARM_JUMP_SLOT 003ebb6d FLA_LU_nopiv_cntl_finalize │ │ │ │ +00687118 0001dd16 R_ARM_JUMP_SLOT 003d86d5 FLA_Setr_check │ │ │ │ +0068711c 00045b16 R_ARM_JUMP_SLOT 000a44cd cggbak_ │ │ │ │ 00687120 00002a16 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ -00687124 00074916 R_ARM_JUMP_SLOT 0043d7f1 FLA_Gemm_cc_unb_var2 │ │ │ │ -00687128 001a5216 R_ARM_JUMP_SLOT 005b3d8d FLA_Eig_gest_nl_opc_var4 │ │ │ │ -0068712c 00129016 R_ARM_JUMP_SLOT 00425eb5 FLA_Bidiag_unb_external │ │ │ │ -00687130 001a3a16 R_ARM_JUMP_SLOT 00554f61 FLASH_QR_UT_inc │ │ │ │ -00687134 00021716 R_ARM_JUMP_SLOT 00406681 FLA_Swap_t_blk_var2 │ │ │ │ -00687138 00016916 R_ARM_JUMP_SLOT 0051c61d FLA_Trsm_lut_blk_var4 │ │ │ │ -0068713c 00132916 R_ARM_JUMP_SLOT 00421efd FLA_Trsm_external │ │ │ │ -00687140 0017b416 R_ARM_JUMP_SLOT 003f8095 FLA_Check_valid_svd_type_and_trans_combination │ │ │ │ -00687144 000bca16 R_ARM_JUMP_SLOT 00503425 FLA_Trmm_rlt_blk_var3 │ │ │ │ -00687148 00195316 R_ARM_JUMP_SLOT 0050e695 FLA_Trsm_lut │ │ │ │ -0068714c 000f4c16 R_ARM_JUMP_SLOT 004f3439 FLA_Trmm_llh_unb_var4 │ │ │ │ -00687150 0012a916 R_ARM_JUMP_SLOT 0020ad8d ilaclc_ │ │ │ │ -00687154 001b9516 R_ARM_JUMP_SLOT 0014d9e5 cunm2l_ │ │ │ │ -00687158 00015516 R_ARM_JUMP_SLOT 0043f7c9 FLA_Gemm_ch_unb_var2 │ │ │ │ -0068715c 00013616 R_ARM_JUMP_SLOT 00618c95 FLA_Sylv_nh_blk_var13 │ │ │ │ -00687160 00074b16 R_ARM_JUMP_SLOT 003a5701 sorg2r_fla │ │ │ │ -00687164 001b2b16 R_ARM_JUMP_SLOT 000ebd21 clanhe_ │ │ │ │ -00687168 0015fe16 R_ARM_JUMP_SLOT 0063ce71 FLA_Apply_G_rf_asz_var9 │ │ │ │ -0068716c 00030d16 R_ARM_JUMP_SLOT 003d8a0d FLA_Sort_svd_check │ │ │ │ -00687170 000ec016 R_ARM_JUMP_SLOT 003dd325 FLA_Her2k_internal_check │ │ │ │ -00687174 000fe716 R_ARM_JUMP_SLOT 0060c539 FLA_Sylv_hn_blk_var17 │ │ │ │ -00687178 001a9816 R_ARM_JUMP_SLOT 00561451 FLA_Trinv_uu │ │ │ │ -0068717c 0015d116 R_ARM_JUMP_SLOT 00081cad sgeqr2p_check │ │ │ │ -00687180 0014a016 R_ARM_JUMP_SLOT 00129879 csytrf_ │ │ │ │ -00687184 00108616 R_ARM_JUMP_SLOT 000ab56d cgttrf_ │ │ │ │ -00687188 0002c716 R_ARM_JUMP_SLOT 005b9339 FLA_Eig_gest_nu_opd_var1 │ │ │ │ -0068718c 0006d016 R_ARM_JUMP_SLOT 003f5995 FLA_Param_map_flame_to_blis_conj │ │ │ │ -00687190 00181516 R_ARM_JUMP_SLOT 00532955 FLA_Bsvd_v_opz_var1 │ │ │ │ -00687194 00115616 R_ARM_JUMP_SLOT 0011bba9 crot_ │ │ │ │ -00687198 001af716 R_ARM_JUMP_SLOT 00097755 cgelq2_ │ │ │ │ +00687124 00074916 R_ARM_JUMP_SLOT 0043d559 FLA_Gemm_cc_unb_var2 │ │ │ │ +00687128 001a5216 R_ARM_JUMP_SLOT 005b48b1 FLA_Eig_gest_nl_opc_var4 │ │ │ │ +0068712c 00129016 R_ARM_JUMP_SLOT 00425ec9 FLA_Bidiag_unb_external │ │ │ │ +00687130 001a3a16 R_ARM_JUMP_SLOT 00554f99 FLASH_QR_UT_inc │ │ │ │ +00687134 00021716 R_ARM_JUMP_SLOT 004066c9 FLA_Swap_t_blk_var2 │ │ │ │ +00687138 00016916 R_ARM_JUMP_SLOT 0051cf31 FLA_Trsm_lut_blk_var4 │ │ │ │ +0068713c 00132916 R_ARM_JUMP_SLOT 00421919 FLA_Trsm_external │ │ │ │ +00687140 0017b416 R_ARM_JUMP_SLOT 003f8e7d FLA_Check_valid_svd_type_and_trans_combination │ │ │ │ +00687144 000bca16 R_ARM_JUMP_SLOT 00504215 FLA_Trmm_rlt_blk_var3 │ │ │ │ +00687148 00195316 R_ARM_JUMP_SLOT 0050e6d1 FLA_Trsm_lut │ │ │ │ +0068714c 000f4c16 R_ARM_JUMP_SLOT 004f3aed FLA_Trmm_llh_unb_var4 │ │ │ │ +00687150 0012a916 R_ARM_JUMP_SLOT 0020ad99 ilaclc_ │ │ │ │ +00687154 001b9516 R_ARM_JUMP_SLOT 0014d4e1 cunm2l_ │ │ │ │ +00687158 00015516 R_ARM_JUMP_SLOT 0043efe1 FLA_Gemm_ch_unb_var2 │ │ │ │ +0068715c 00013616 R_ARM_JUMP_SLOT 006181b1 FLA_Sylv_nh_blk_var13 │ │ │ │ +00687160 00074b16 R_ARM_JUMP_SLOT 003a573d sorg2r_fla │ │ │ │ +00687164 001b2b16 R_ARM_JUMP_SLOT 000edf01 clanhe_ │ │ │ │ +00687168 0015fe16 R_ARM_JUMP_SLOT 0063c4c1 FLA_Apply_G_rf_asz_var9 │ │ │ │ +0068716c 00030d16 R_ARM_JUMP_SLOT 003d8ad9 FLA_Sort_svd_check │ │ │ │ +00687170 000ec016 R_ARM_JUMP_SLOT 003dd36d FLA_Her2k_internal_check │ │ │ │ +00687174 000fe716 R_ARM_JUMP_SLOT 0060c575 FLA_Sylv_hn_blk_var17 │ │ │ │ +00687178 001a9816 R_ARM_JUMP_SLOT 0056148d FLA_Trinv_uu │ │ │ │ +0068717c 0015d116 R_ARM_JUMP_SLOT 00081ef5 sgeqr2p_check │ │ │ │ +00687180 0014a016 R_ARM_JUMP_SLOT 00129871 csytrf_ │ │ │ │ +00687184 00108616 R_ARM_JUMP_SLOT 000ab015 cgttrf_ │ │ │ │ +00687188 0002c716 R_ARM_JUMP_SLOT 005b9371 FLA_Eig_gest_nu_opd_var1 │ │ │ │ +0068718c 0006d016 R_ARM_JUMP_SLOT 003f59d9 FLA_Param_map_flame_to_blis_conj │ │ │ │ +00687190 00181516 R_ARM_JUMP_SLOT 00533bd5 FLA_Bsvd_v_opz_var1 │ │ │ │ +00687194 00115616 R_ARM_JUMP_SLOT 0011bba5 crot_ │ │ │ │ +00687198 001af716 R_ARM_JUMP_SLOT 00097fbd cgelq2_ │ │ │ │ 0068719c 00002b16 R_ARM_JUMP_SLOT 00000000 trunc │ │ │ │ -006871a0 0014d916 R_ARM_JUMP_SLOT 005763ed FLA_Bidiag_UT_extract_real_diagonals │ │ │ │ -006871a4 00047016 R_ARM_JUMP_SLOT 005d9cc1 FLA_Tridiag_UT_l_realify_opt │ │ │ │ -006871a8 00046c16 R_ARM_JUMP_SLOT 0007c2f5 dgeqpf_check │ │ │ │ -006871ac 00099316 R_ARM_JUMP_SLOT 003b8665 bl1_zcopyv │ │ │ │ -006871b0 001bb916 R_ARM_JUMP_SLOT 00426385 FLA_Eig_gest_nl_unb_ext │ │ │ │ -006871b4 000c5516 R_ARM_JUMP_SLOT 003af8e9 sig_die │ │ │ │ -006871b8 00046a16 R_ARM_JUMP_SLOT 003d7871 FLA_Invert_check │ │ │ │ -006871bc 00077b16 R_ARM_JUMP_SLOT 004fbba9 FLA_Trmm_lun_blk_var2 │ │ │ │ -006871c0 00027816 R_ARM_JUMP_SLOT 004ce93d FLA_Syr2k_lt_blk_var10 │ │ │ │ -006871c4 000fc716 R_ARM_JUMP_SLOT 005431d5 FLA_LU_nopiv_opd_var4 │ │ │ │ -006871c8 000ea016 R_ARM_JUMP_SLOT 004c0d95 FLA_Symm_ru_blk_var7 │ │ │ │ -006871cc 00151316 R_ARM_JUMP_SLOT 0047c9e5 FLA_Hemm_ru_unb_var3 │ │ │ │ -006871d0 001a9916 R_ARM_JUMP_SLOT 005c6755 FLA_Hess_UT_step_ofc_var2 │ │ │ │ -006871d4 00195b16 R_ARM_JUMP_SLOT 002c35f1 strsna_ │ │ │ │ -006871d8 000a8716 R_ARM_JUMP_SLOT 0017dec9 dlabad_ │ │ │ │ -006871dc 00069716 R_ARM_JUMP_SLOT 0046f54d FLA_Hemm_lu_unb_var2 │ │ │ │ -006871e0 000e5016 R_ARM_JUMP_SLOT 00429905 FLA_Ttmm_task │ │ │ │ -006871e4 00193416 R_ARM_JUMP_SLOT 0050e1d5 FLA_Trsm_luh │ │ │ │ -006871e8 00087a16 R_ARM_JUMP_SLOT 003b7b61 bl1_sdot │ │ │ │ -006871ec 00175416 R_ARM_JUMP_SLOT 0042572d FLA_Trsm_ruh_task │ │ │ │ -006871f0 00078c16 R_ARM_JUMP_SLOT 003edd21 FLASH_Obj_create_helper_check │ │ │ │ -006871f4 00032316 R_ARM_JUMP_SLOT 00640eb1 FLA_Apply_G_rf_opc_var2 │ │ │ │ -006871f8 0004d116 R_ARM_JUMP_SLOT 003e8d45 FLASH_Axpy_cntl_init │ │ │ │ -006871fc 0007e016 R_ARM_JUMP_SLOT 00457d21 FLA_Gemm_nn_unb_var3 │ │ │ │ -00687200 000ed716 R_ARM_JUMP_SLOT 00409a0d FLA_Househ2s_UT_r_opd │ │ │ │ -00687204 00056816 R_ARM_JUMP_SLOT 00352c29 zlatrs_ │ │ │ │ -00687208 00110316 R_ARM_JUMP_SLOT 003bd389 bl1_dcopymrt │ │ │ │ -0068720c 000a9216 R_ARM_JUMP_SLOT 005703c1 FLA_Ttmm_u_unb_var1 │ │ │ │ -00687210 000f9c16 R_ARM_JUMP_SLOT 003f3be9 FLA_Init │ │ │ │ -00687214 0001ab16 R_ARM_JUMP_SLOT 005fe7c5 FLA_Sylv_hh_blk_var15 │ │ │ │ -00687218 00012016 R_ARM_JUMP_SLOT 005690a9 FLA_Trinv_un_opc_var4 │ │ │ │ -0068721c 001c6516 R_ARM_JUMP_SLOT 001b1221 dlaqr5_ │ │ │ │ -00687220 00169816 R_ARM_JUMP_SLOT 005266c9 FLA_Trsm_ruc_unb_var1 │ │ │ │ -00687224 0008ea16 R_ARM_JUMP_SLOT 0065306d FLA_Apply_pivots_ln_opd_var1 │ │ │ │ -00687228 0003e816 R_ARM_JUMP_SLOT 004a2a6d FLA_Herk_ln_unb_var5 │ │ │ │ -0068722c 000de816 R_ARM_JUMP_SLOT 003d2b61 bl1_sshiftdiag │ │ │ │ -00687230 0014d416 R_ARM_JUMP_SLOT 00429a55 FLA_Axpy_blk_var1 │ │ │ │ -00687234 000c1216 R_ARM_JUMP_SLOT 004f5f1d FLA_Trmm_llt_blk_var3 │ │ │ │ +006871a0 0014d916 R_ARM_JUMP_SLOT 00576b29 FLA_Bidiag_UT_extract_real_diagonals │ │ │ │ +006871a4 00047016 R_ARM_JUMP_SLOT 005d96f1 FLA_Tridiag_UT_l_realify_opt │ │ │ │ +006871a8 00046c16 R_ARM_JUMP_SLOT 0007c439 dgeqpf_check │ │ │ │ +006871ac 00099316 R_ARM_JUMP_SLOT 003b8335 bl1_zcopyv │ │ │ │ +006871b0 001bb916 R_ARM_JUMP_SLOT 004263cd FLA_Eig_gest_nl_unb_ext │ │ │ │ +006871b4 000c5516 R_ARM_JUMP_SLOT 003affbd sig_die │ │ │ │ +006871b8 00046a16 R_ARM_JUMP_SLOT 003d78b9 FLA_Invert_check │ │ │ │ +006871bc 00077b16 R_ARM_JUMP_SLOT 004fb541 FLA_Trmm_lun_blk_var2 │ │ │ │ +006871c0 00027816 R_ARM_JUMP_SLOT 004ce33d FLA_Syr2k_lt_blk_var10 │ │ │ │ +006871c4 000fc716 R_ARM_JUMP_SLOT 0054320d FLA_LU_nopiv_opd_var4 │ │ │ │ +006871c8 000ea016 R_ARM_JUMP_SLOT 004c0799 FLA_Symm_ru_blk_var7 │ │ │ │ +006871cc 00151316 R_ARM_JUMP_SLOT 0047ca21 FLA_Hemm_ru_unb_var3 │ │ │ │ +006871d0 001a9916 R_ARM_JUMP_SLOT 005c678d FLA_Hess_UT_step_ofc_var2 │ │ │ │ +006871d4 00195b16 R_ARM_JUMP_SLOT 002c2bdd strsna_ │ │ │ │ +006871d8 000a8716 R_ARM_JUMP_SLOT 0017efe1 dlabad_ │ │ │ │ +006871dc 00069716 R_ARM_JUMP_SLOT 0046eda9 FLA_Hemm_lu_unb_var2 │ │ │ │ +006871e0 000e5016 R_ARM_JUMP_SLOT 004297dd FLA_Ttmm_task │ │ │ │ +006871e4 00193416 R_ARM_JUMP_SLOT 0050e211 FLA_Trsm_luh │ │ │ │ +006871e8 00087a16 R_ARM_JUMP_SLOT 003b7ba9 bl1_sdot │ │ │ │ +006871ec 00175416 R_ARM_JUMP_SLOT 00425d51 FLA_Trsm_ruh_task │ │ │ │ +006871f0 00078c16 R_ARM_JUMP_SLOT 003edd69 FLASH_Obj_create_helper_check │ │ │ │ +006871f4 00032316 R_ARM_JUMP_SLOT 00641a41 FLA_Apply_G_rf_opc_var2 │ │ │ │ +006871f8 0004d116 R_ARM_JUMP_SLOT 003e8d8d FLASH_Axpy_cntl_init │ │ │ │ +006871fc 0007e016 R_ARM_JUMP_SLOT 00457add FLA_Gemm_nn_unb_var3 │ │ │ │ +00687200 000ed716 R_ARM_JUMP_SLOT 0040ab75 FLA_Househ2s_UT_r_opd │ │ │ │ +00687204 00056816 R_ARM_JUMP_SLOT 00353679 zlatrs_ │ │ │ │ +00687208 00110316 R_ARM_JUMP_SLOT 003bd791 bl1_dcopymrt │ │ │ │ +0068720c 000a9216 R_ARM_JUMP_SLOT 00571069 FLA_Ttmm_u_unb_var1 │ │ │ │ +00687210 000f9c16 R_ARM_JUMP_SLOT 003f3a01 FLA_Init │ │ │ │ +00687214 0001ab16 R_ARM_JUMP_SLOT 005fec79 FLA_Sylv_hh_blk_var15 │ │ │ │ +00687218 00012016 R_ARM_JUMP_SLOT 005696c5 FLA_Trinv_un_opc_var4 │ │ │ │ +0068721c 001c6516 R_ARM_JUMP_SLOT 001b0da1 dlaqr5_ │ │ │ │ +00687220 00169816 R_ARM_JUMP_SLOT 00526235 FLA_Trsm_ruc_unb_var1 │ │ │ │ +00687224 0008ea16 R_ARM_JUMP_SLOT 0064e201 FLA_Apply_pivots_ln_opd_var1 │ │ │ │ +00687228 0003e816 R_ARM_JUMP_SLOT 004a2aa9 FLA_Herk_ln_unb_var5 │ │ │ │ +0068722c 000de816 R_ARM_JUMP_SLOT 003d3835 bl1_sshiftdiag │ │ │ │ +00687230 0014d416 R_ARM_JUMP_SLOT 0042a4c9 FLA_Axpy_blk_var1 │ │ │ │ +00687234 000c1216 R_ARM_JUMP_SLOT 004f6115 FLA_Trmm_llt_blk_var3 │ │ │ │ 00687238 00134e16 R_ARM_JUMP_SLOT 000e89d9 clangb_ │ │ │ │ -0068723c 00032b16 R_ARM_JUMP_SLOT 0064b179 FLA_Apply_G_rf_opc_var6 │ │ │ │ -00687240 00139f16 R_ARM_JUMP_SLOT 0041e70d FLA_Gerc │ │ │ │ -00687244 00045816 R_ARM_JUMP_SLOT 003cd819 bl1_does_notrans │ │ │ │ -00687248 00105116 R_ARM_JUMP_SLOT 00533bf1 FLA_Bsvd_v_opt_var2 │ │ │ │ -0068724c 000ce416 R_ARM_JUMP_SLOT 00450ba9 FLA_Gemm_ht_blk_var2 │ │ │ │ -00687250 000ead16 R_ARM_JUMP_SLOT 003c43e5 bl1_ssyrk │ │ │ │ -00687254 000af916 R_ARM_JUMP_SLOT 003b13a9 bl1_zasum │ │ │ │ -00687258 00025616 R_ARM_JUMP_SLOT 003a9405 dormtr_fla │ │ │ │ -0068725c 0016c916 R_ARM_JUMP_SLOT 003ae9d9 r_sign │ │ │ │ -00687260 00184916 R_ARM_JUMP_SLOT 00196179 dlaic1_ │ │ │ │ -00687264 00107c16 R_ARM_JUMP_SLOT 0044df6d FLA_Gemm_hh_unb_var3 │ │ │ │ -00687268 0014fb16 R_ARM_JUMP_SLOT 0056d5a1 FLA_Ttmm_l_blk_var3 │ │ │ │ -0068726c 000a2816 R_ARM_JUMP_SLOT 00578745 FLA_Bidiag_UT_u_blf_var3 │ │ │ │ -00687270 000ab416 R_ARM_JUMP_SLOT 004e15f9 FLA_Syr2k_ut_unb_var9 │ │ │ │ +0068723c 00032b16 R_ARM_JUMP_SLOT 0064b1b1 FLA_Apply_G_rf_opc_var6 │ │ │ │ +00687240 00139f16 R_ARM_JUMP_SLOT 0041e755 FLA_Gerc │ │ │ │ +00687244 00045816 R_ARM_JUMP_SLOT 003cce09 bl1_does_notrans │ │ │ │ +00687248 00105116 R_ARM_JUMP_SLOT 005328f9 FLA_Bsvd_v_opt_var2 │ │ │ │ +0068724c 000ce416 R_ARM_JUMP_SLOT 00450bf1 FLA_Gemm_ht_blk_var2 │ │ │ │ +00687250 000ead16 R_ARM_JUMP_SLOT 003c38bd bl1_ssyrk │ │ │ │ +00687254 000af916 R_ARM_JUMP_SLOT 003b13f1 bl1_zasum │ │ │ │ +00687258 00025616 R_ARM_JUMP_SLOT 003a9445 dormtr_fla │ │ │ │ +0068725c 0016c916 R_ARM_JUMP_SLOT 003aeb69 r_sign │ │ │ │ +00687260 00184916 R_ARM_JUMP_SLOT 00196191 dlaic1_ │ │ │ │ +00687264 00107c16 R_ARM_JUMP_SLOT 0044e9f9 FLA_Gemm_hh_unb_var3 │ │ │ │ +00687268 0014fb16 R_ARM_JUMP_SLOT 0056dac1 FLA_Ttmm_l_blk_var3 │ │ │ │ +0068726c 000a2816 R_ARM_JUMP_SLOT 00577c05 FLA_Bidiag_UT_u_blf_var3 │ │ │ │ +00687270 000ab416 R_ARM_JUMP_SLOT 004e1635 FLA_Syr2k_ut_unb_var9 │ │ │ │ 00687274 00002c16 R_ARM_JUMP_SLOT 00000000 ctpsv_ │ │ │ │ -00687278 0015ea16 R_ARM_JUMP_SLOT 003fb0e5 FLA_Obj_equals │ │ │ │ -0068727c 00153a16 R_ARM_JUMP_SLOT 0041f0cd FLA_Trsv_lt_task │ │ │ │ +00687278 0015ea16 R_ARM_JUMP_SLOT 003fb12d FLA_Obj_equals │ │ │ │ +0068727c 00153a16 R_ARM_JUMP_SLOT 0041f76d FLA_Trsv_lt_task │ │ │ │ 00687280 00002d16 R_ARM_JUMP_SLOT 00000000 dzasum_ │ │ │ │ -00687284 00110016 R_ARM_JUMP_SLOT 001af5b5 dlarz_ │ │ │ │ -00687288 00088716 R_ARM_JUMP_SLOT 0026432d slar1v_ │ │ │ │ +00687284 00110016 R_ARM_JUMP_SLOT 001b0811 dlarz_ │ │ │ │ +00687288 00088716 R_ARM_JUMP_SLOT 0026450d slar1v_ │ │ │ │ 0068728c 00002e16 R_ARM_JUMP_SLOT 00000000 daxpy_ │ │ │ │ -00687290 00178716 R_ARM_JUMP_SLOT 003aff79 f__inode │ │ │ │ -00687294 0009ea16 R_ARM_JUMP_SLOT 0063a08d FLA_Apply_G_rf_blz_var6b │ │ │ │ -00687298 000aae16 R_ARM_JUMP_SLOT 004e0521 FLA_Syr2k_ut_unb_var5 │ │ │ │ -0068729c 000dd516 R_ARM_JUMP_SLOT 00443c61 FLA_Gemm_ct_unb_var4 │ │ │ │ -006872a0 00151516 R_ARM_JUMP_SLOT 0062e471 FLA_Sylv_nn_opz_var1 │ │ │ │ -006872a4 00097d16 R_ARM_JUMP_SLOT 0054d7bd FLA_LQ_UT_blk_var1 │ │ │ │ -006872a8 00017216 R_ARM_JUMP_SLOT 00433139 FLA_Copyt_t_blk_var1 │ │ │ │ -006872ac 00117f16 R_ARM_JUMP_SLOT 000dce29 clahr2_ │ │ │ │ -006872b0 00172016 R_ARM_JUMP_SLOT 0042cb25 FLA_Axpyt_n_blk_var4 │ │ │ │ -006872b4 0003a316 R_ARM_JUMP_SLOT 004918ad FLA_Her2k_uh_blk_var7 │ │ │ │ -006872b8 00020716 R_ARM_JUMP_SLOT 00290449 spptrs_ │ │ │ │ -006872bc 0015de16 R_ARM_JUMP_SLOT 004294f9 FLA_Trsm_piv_task │ │ │ │ -006872c0 00093d16 R_ARM_JUMP_SLOT 003f0e45 FLASH_Part_create_2x2 │ │ │ │ -006872c4 000eb216 R_ARM_JUMP_SLOT 003e5001 FLA_SPDinv_check │ │ │ │ -006872c8 000e5e16 R_ARM_JUMP_SLOT 00454d4d FLA_Gemm_nh_blk_var3 │ │ │ │ -006872cc 00192e16 R_ARM_JUMP_SLOT 0050dd15 FLA_Trsm_luc │ │ │ │ -006872d0 00057c16 R_ARM_JUMP_SLOT 00593959 FLA_Fused_Ahx_Axpy_Ax_ops_var1 │ │ │ │ -006872d4 00191c16 R_ARM_JUMP_SLOT 005897dd FLA_Bidiag_UT_u_step_opc_var3 │ │ │ │ +00687290 00178716 R_ARM_JUMP_SLOT 003aff59 f__inode │ │ │ │ +00687294 0009ea16 R_ARM_JUMP_SLOT 00639c9d FLA_Apply_G_rf_blz_var6b │ │ │ │ +00687298 000aae16 R_ARM_JUMP_SLOT 004dfa29 FLA_Syr2k_ut_unb_var5 │ │ │ │ +0068729c 000dd516 R_ARM_JUMP_SLOT 00443ca9 FLA_Gemm_ct_unb_var4 │ │ │ │ +006872a0 00151516 R_ARM_JUMP_SLOT 0062e4ad FLA_Sylv_nn_opz_var1 │ │ │ │ +006872a4 00097d16 R_ARM_JUMP_SLOT 0054d7f5 FLA_LQ_UT_blk_var1 │ │ │ │ +006872a8 00017216 R_ARM_JUMP_SLOT 00433181 FLA_Copyt_t_blk_var1 │ │ │ │ +006872ac 00117f16 R_ARM_JUMP_SLOT 000de0b9 clahr2_ │ │ │ │ +006872b0 00172016 R_ARM_JUMP_SLOT 0042cb6d FLA_Axpyt_n_blk_var4 │ │ │ │ +006872b4 0003a316 R_ARM_JUMP_SLOT 004918e9 FLA_Her2k_uh_blk_var7 │ │ │ │ +006872b8 00020716 R_ARM_JUMP_SLOT 00290bad spptrs_ │ │ │ │ +006872bc 0015de16 R_ARM_JUMP_SLOT 00429721 FLA_Trsm_piv_task │ │ │ │ +006872c0 00093d16 R_ARM_JUMP_SLOT 003f0f6d FLASH_Part_create_2x2 │ │ │ │ +006872c4 000eb216 R_ARM_JUMP_SLOT 003e5049 FLA_SPDinv_check │ │ │ │ +006872c8 000e5e16 R_ARM_JUMP_SLOT 00454d95 FLA_Gemm_nh_blk_var3 │ │ │ │ +006872cc 00192e16 R_ARM_JUMP_SLOT 0050dfb1 FLA_Trsm_luc │ │ │ │ +006872d0 00057c16 R_ARM_JUMP_SLOT 0059317d FLA_Fused_Ahx_Axpy_Ax_ops_var1 │ │ │ │ +006872d4 00191c16 R_ARM_JUMP_SLOT 00588d69 FLA_Bidiag_UT_u_step_opc_var3 │ │ │ │ 006872d8 00002f16 R_ARM_JUMP_SLOT 00000000 ctrsv_ │ │ │ │ -006872dc 000dfa16 R_ARM_JUMP_SLOT 001cbcf5 dormrq_ │ │ │ │ -006872e0 0008e116 R_ARM_JUMP_SLOT 00241f51 slaed0_ │ │ │ │ -006872e4 00158e16 R_ARM_JUMP_SLOT 005624f9 FLA_Trinv_ln_ops_var1 │ │ │ │ -006872e8 001c4716 R_ARM_JUMP_SLOT 003d047d bl1_zewscalmt │ │ │ │ -006872ec 0016d216 R_ARM_JUMP_SLOT 002d8789 zgelq2_ │ │ │ │ -006872f0 0001ee16 R_ARM_JUMP_SLOT 0065373d FLA_Apply_pivots_ln_opt_var1 │ │ │ │ -006872f4 00086816 R_ARM_JUMP_SLOT 003fd541 FLASH_Queue_get_cache_size │ │ │ │ -006872f8 001c4416 R_ARM_JUMP_SLOT 00540af5 FLA_LU_nopiv_opc_var1 │ │ │ │ -006872fc 000bf016 R_ARM_JUMP_SLOT 003f7939 FLA_Check_num_threads │ │ │ │ -00687300 00085216 R_ARM_JUMP_SLOT 003c0f31 bl1_strmvsx │ │ │ │ -00687304 0010ba16 R_ARM_JUMP_SLOT 003ed891 FLASH_Trinv_cntl_init │ │ │ │ -00687308 00182616 R_ARM_JUMP_SLOT 001b6a99 dlasd8_ │ │ │ │ -0068730c 00029916 R_ARM_JUMP_SLOT 0032d289 zlahef_rook_ │ │ │ │ -00687310 000e6816 R_ARM_JUMP_SLOT 00455585 FLA_Gemm_nh_blk_var6 │ │ │ │ -00687314 001c3e16 R_ARM_JUMP_SLOT 0056d09d FLA_Ttmm_u │ │ │ │ +006872dc 000dfa16 R_ARM_JUMP_SLOT 001cbae9 dormrq_ │ │ │ │ +006872e0 0008e116 R_ARM_JUMP_SLOT 00242219 slaed0_ │ │ │ │ +006872e4 00158e16 R_ARM_JUMP_SLOT 00562535 FLA_Trinv_ln_ops_var1 │ │ │ │ +006872e8 001c4716 R_ARM_JUMP_SLOT 003cf86d bl1_zewscalmt │ │ │ │ +006872ec 0016d216 R_ARM_JUMP_SLOT 002d8559 zgelq2_ │ │ │ │ +006872f0 0001ee16 R_ARM_JUMP_SLOT 0064e8d1 FLA_Apply_pivots_ln_opt_var1 │ │ │ │ +006872f4 00086816 R_ARM_JUMP_SLOT 003fdbd9 FLASH_Queue_get_cache_size │ │ │ │ +006872f8 001c4416 R_ARM_JUMP_SLOT 00540b2d FLA_LU_nopiv_opc_var1 │ │ │ │ +006872fc 000bf016 R_ARM_JUMP_SLOT 003f8721 FLA_Check_num_threads │ │ │ │ +00687300 00085216 R_ARM_JUMP_SLOT 003c0a85 bl1_strmvsx │ │ │ │ +00687304 0010ba16 R_ARM_JUMP_SLOT 003ed8d9 FLASH_Trinv_cntl_init │ │ │ │ +00687308 00182616 R_ARM_JUMP_SLOT 001b6ac1 dlasd8_ │ │ │ │ +0068730c 00029916 R_ARM_JUMP_SLOT 0032c1b1 zlahef_rook_ │ │ │ │ +00687310 000e6816 R_ARM_JUMP_SLOT 004555cd FLA_Gemm_nh_blk_var6 │ │ │ │ +00687314 001c3e16 R_ARM_JUMP_SLOT 0056d0d9 FLA_Ttmm_u │ │ │ │ 00687318 000ef516 R_ARM_JUMP_SLOT 00068845 dgeqr2_ │ │ │ │ -0068731c 00030e16 R_ARM_JUMP_SLOT 003ec509 FLA_Ttmm_cntl_finalize │ │ │ │ -00687320 000f2f16 R_ARM_JUMP_SLOT 005bb9a9 FLA_Eig_gest_nu_opz_var4 │ │ │ │ -00687324 00075516 R_ARM_JUMP_SLOT 0059de29 FLA_Eig_gest_il_blk_var4 │ │ │ │ -00687328 00082116 R_ARM_JUMP_SLOT 0048b471 FLA_Her2k_ln_blk_var9 │ │ │ │ -0068732c 001a5816 R_ARM_JUMP_SLOT 00213e19 sgbrfs_ │ │ │ │ -00687330 0006f916 R_ARM_JUMP_SLOT 00120059 csprfs_ │ │ │ │ -00687334 00111316 R_ARM_JUMP_SLOT 00566b3d FLA_Trinv_lu_unb_var3 │ │ │ │ -00687338 000e7b16 R_ARM_JUMP_SLOT 003ee989 FLASH_Axpy_hierarchy │ │ │ │ -0068733c 000e9416 R_ARM_JUMP_SLOT 003c45a1 bl1_dsyrk_blas │ │ │ │ -00687340 0002e716 R_ARM_JUMP_SLOT 003ba23d bl1_scopymt │ │ │ │ +0068731c 00030e16 R_ARM_JUMP_SLOT 003ec60d FLA_Ttmm_cntl_finalize │ │ │ │ +00687320 000f2f16 R_ARM_JUMP_SLOT 005bc95d FLA_Eig_gest_nu_opz_var4 │ │ │ │ +00687324 00075516 R_ARM_JUMP_SLOT 0059f25d FLA_Eig_gest_il_blk_var4 │ │ │ │ +00687328 00082116 R_ARM_JUMP_SLOT 0048b4ad FLA_Her2k_ln_blk_var9 │ │ │ │ +0068732c 001a5816 R_ARM_JUMP_SLOT 00212d79 sgbrfs_ │ │ │ │ +00687330 0006f916 R_ARM_JUMP_SLOT 00120055 csprfs_ │ │ │ │ +00687334 00111316 R_ARM_JUMP_SLOT 00566b79 FLA_Trinv_lu_unb_var3 │ │ │ │ +00687338 000e7b16 R_ARM_JUMP_SLOT 003ee3f1 FLASH_Axpy_hierarchy │ │ │ │ +0068733c 000e9416 R_ARM_JUMP_SLOT 003c3a79 bl1_dsyrk_blas │ │ │ │ +00687340 0002e716 R_ARM_JUMP_SLOT 003b9b05 bl1_scopymt │ │ │ │ 00687344 00003016 R_ARM_JUMP_SLOT 00000000 izamax_ │ │ │ │ -00687348 0019da16 R_ARM_JUMP_SLOT 00404cc9 FLA_Setr │ │ │ │ -0068734c 0015cd16 R_ARM_JUMP_SLOT 0045f501 FLA_Gemm_tn_blk_var6 │ │ │ │ +00687348 0019da16 R_ARM_JUMP_SLOT 004052f5 FLA_Setr │ │ │ │ +0068734c 0015cd16 R_ARM_JUMP_SLOT 0045f001 FLA_Gemm_tn_blk_var6 │ │ │ │ 00687350 0002e016 R_ARM_JUMP_SLOT 00195b21 dlahr2_ │ │ │ │ -00687354 000d6116 R_ARM_JUMP_SLOT 005d967d FLA_Tridiag_UT_shift_U │ │ │ │ -00687358 000a7016 R_ARM_JUMP_SLOT 0042e3b9 FLA_Copyr_internal │ │ │ │ -0068735c 00010816 R_ARM_JUMP_SLOT 00562fc1 FLA_Trinv_ln_opc_var3 │ │ │ │ -00687360 00192d16 R_ARM_JUMP_SLOT 003f6d11 FLA_Check_square │ │ │ │ -00687364 001b1b16 R_ARM_JUMP_SLOT 003c2ae9 bl1_zherk_blas │ │ │ │ -00687368 001a4416 R_ARM_JUMP_SLOT 004647f9 FLA_Hemm_rl │ │ │ │ -0068736c 001c0316 R_ARM_JUMP_SLOT 004b3ab1 FLA_Symm_lu_blk_var6 │ │ │ │ -00687370 00047f16 R_ARM_JUMP_SLOT 003e9535 FLASH_Gemv_cntl_finalize │ │ │ │ -00687374 0014dd16 R_ARM_JUMP_SLOT 004119fd FLA_Sort_bsvd_ext_b_opc │ │ │ │ -00687378 000e0916 R_ARM_JUMP_SLOT 003ce9d1 bl1_zfree_contigm │ │ │ │ -0068737c 00142d16 R_ARM_JUMP_SLOT 004f5239 FLA_Trmm_lln_unb_var2 │ │ │ │ -00687380 00072d16 R_ARM_JUMP_SLOT 00508a3d FLA_Trmm_run_blk_var4 │ │ │ │ -00687384 000df516 R_ARM_JUMP_SLOT 003cd9fd bl1_callocv │ │ │ │ -00687388 00174216 R_ARM_JUMP_SLOT 002887e5 spbequ_ │ │ │ │ -0068738c 00182716 R_ARM_JUMP_SLOT 003b70a9 bl1_sconjv │ │ │ │ -00687390 00147116 R_ARM_JUMP_SLOT 00437449 FLA_Gemv_h_blk_var6 │ │ │ │ -00687394 00049616 R_ARM_JUMP_SLOT 0041ee15 FLA_Gemv_h_task │ │ │ │ -00687398 000cfc16 R_ARM_JUMP_SLOT 00405ad5 FLA_Sort_b_ops │ │ │ │ -0068739c 001b3616 R_ARM_JUMP_SLOT 00501469 FLA_Trmm_rlh_unb_var3 │ │ │ │ -006873a0 000b6616 R_ARM_JUMP_SLOT 0053d355 FLASH_Trsm_piv │ │ │ │ -006873a4 0006b916 R_ARM_JUMP_SLOT 003cd9ed bl1_sallocv │ │ │ │ -006873a8 000c3e16 R_ARM_JUMP_SLOT 003d2701 bl1_dsetm │ │ │ │ -006873ac 00122416 R_ARM_JUMP_SLOT 004ec681 FLA_Syrk_ut_blk_var6 │ │ │ │ -006873b0 0018e316 R_ARM_JUMP_SLOT 005f212d FLA_Lyap_n_unb_var1 │ │ │ │ +00687354 000d6116 R_ARM_JUMP_SLOT 005dabc9 FLA_Tridiag_UT_shift_U │ │ │ │ +00687358 000a7016 R_ARM_JUMP_SLOT 0042e0dd FLA_Copyr_internal │ │ │ │ +0068735c 00010816 R_ARM_JUMP_SLOT 005632e5 FLA_Trinv_ln_opc_var3 │ │ │ │ +00687360 00192d16 R_ARM_JUMP_SLOT 003f7af9 FLA_Check_square │ │ │ │ +00687364 001b1b16 R_ARM_JUMP_SLOT 003c2b31 bl1_zherk_blas │ │ │ │ +00687368 001a4416 R_ARM_JUMP_SLOT 00463e6d FLA_Hemm_rl │ │ │ │ +0068736c 001c0316 R_ARM_JUMP_SLOT 004b3aed FLA_Symm_lu_blk_var6 │ │ │ │ +00687370 00047f16 R_ARM_JUMP_SLOT 003e9be5 FLASH_Gemv_cntl_finalize │ │ │ │ +00687374 0014dd16 R_ARM_JUMP_SLOT 00410d59 FLA_Sort_bsvd_ext_b_opc │ │ │ │ +00687378 000e0916 R_ARM_JUMP_SLOT 003cea19 bl1_zfree_contigm │ │ │ │ +0068737c 00142d16 R_ARM_JUMP_SLOT 004f58f9 FLA_Trmm_lln_unb_var2 │ │ │ │ +00687380 00072d16 R_ARM_JUMP_SLOT 0050a0a9 FLA_Trmm_run_blk_var4 │ │ │ │ +00687384 000df516 R_ARM_JUMP_SLOT 003cd91d bl1_callocv │ │ │ │ +00687388 00174216 R_ARM_JUMP_SLOT 00288e29 spbequ_ │ │ │ │ +0068738c 00182716 R_ARM_JUMP_SLOT 003b69c1 bl1_sconjv │ │ │ │ +00687390 00147116 R_ARM_JUMP_SLOT 00437705 FLA_Gemv_h_blk_var6 │ │ │ │ +00687394 00049616 R_ARM_JUMP_SLOT 0041ee5d FLA_Gemv_h_task │ │ │ │ +00687398 000cfc16 R_ARM_JUMP_SLOT 00405bc5 FLA_Sort_b_ops │ │ │ │ +0068739c 001b3616 R_ARM_JUMP_SLOT 00502581 FLA_Trmm_rlh_unb_var3 │ │ │ │ +006873a0 000b6616 R_ARM_JUMP_SLOT 0053e179 FLASH_Trsm_piv │ │ │ │ +006873a4 0006b916 R_ARM_JUMP_SLOT 003cd90d bl1_sallocv │ │ │ │ +006873a8 000c3e16 R_ARM_JUMP_SLOT 003d28d9 bl1_dsetm │ │ │ │ +006873ac 00122416 R_ARM_JUMP_SLOT 004ecadd FLA_Syrk_ut_blk_var6 │ │ │ │ +006873b0 0018e316 R_ARM_JUMP_SLOT 005f30b1 FLA_Lyap_n_unb_var1 │ │ │ │ 006873b4 00003116 R_ARM_JUMP_SLOT 00000000 sasum_ │ │ │ │ -006873b8 000cdb16 R_ARM_JUMP_SLOT 00424b95 FLA_Trmm_lln_task │ │ │ │ -006873bc 0010a016 R_ARM_JUMP_SLOT 00190edd dlags2_ │ │ │ │ -006873c0 0010e316 R_ARM_JUMP_SLOT 00568c11 FLA_Trinv_un_opz_var3 │ │ │ │ -006873c4 00081016 R_ARM_JUMP_SLOT 00565e69 FLA_Trinv_lu_opz_var3 │ │ │ │ -006873c8 0002d016 R_ARM_JUMP_SLOT 005bb55d FLA_Eig_gest_nu_opd_var4 │ │ │ │ -006873cc 0002fd16 R_ARM_JUMP_SLOT 003edc61 FLASH_Obj_create_conf_to_check │ │ │ │ -006873d0 000a1c16 R_ARM_JUMP_SLOT 0054e895 FLA_LQ_UT_unb_var1 │ │ │ │ -006873d4 001c4f16 R_ARM_JUMP_SLOT 00542d65 FLA_LU_nopiv_opc_var5 │ │ │ │ -006873d8 0007d616 R_ARM_JUMP_SLOT 003d209d bl1_csscalediag │ │ │ │ -006873dc 0007a016 R_ARM_JUMP_SLOT 003d4e2d FLA_Obj_create_constant_ext_check │ │ │ │ -006873e0 0009ff16 R_ARM_JUMP_SLOT 004dd6c5 FLA_Syr2k_ut_blk_var5 │ │ │ │ -006873e4 000c7116 R_ARM_JUMP_SLOT 003ca88d bl1_strsm │ │ │ │ -006873e8 001a6f16 R_ARM_JUMP_SLOT 00397c59 zunmrz_ │ │ │ │ -006873ec 00086c16 R_ARM_JUMP_SLOT 0044eee1 FLA_Gemm_hn_blk_var3 │ │ │ │ -006873f0 00081816 R_ARM_JUMP_SLOT 0048a219 FLA_Her2k_ln_blk_var5 │ │ │ │ -006873f4 00151d16 R_ARM_JUMP_SLOT 0047e049 FLA_Hemm_ru_unb_var7 │ │ │ │ -006873f8 000b1316 R_ARM_JUMP_SLOT 005a450d FLA_Eig_gest_il_opc_var5 │ │ │ │ -006873fc 00053016 R_ARM_JUMP_SLOT 005355b1 FLA_Chol_l_opc_var1 │ │ │ │ -00687400 00139916 R_ARM_JUMP_SLOT 003d2df9 bl1_srandmr │ │ │ │ -00687404 0011cc16 R_ARM_JUMP_SLOT 0040ff3d FLA_Sort_svd_b_opd │ │ │ │ -00687408 001a1b16 R_ARM_JUMP_SLOT 003c05ad bl1_dsymv_blas │ │ │ │ -0068740c 00053216 R_ARM_JUMP_SLOT 00407d2d FLA_Hevv_2x2_opd │ │ │ │ -00687410 00092a16 R_ARM_JUMP_SLOT 00514521 FLA_Trsm_lln_unb_var1 │ │ │ │ -00687414 00135b16 R_ARM_JUMP_SLOT 003d1f41 bl1_zrandv │ │ │ │ -00687418 0019db16 R_ARM_JUMP_SLOT 005e3b35 FLA_Tridiag_UT_l_step_opc_var2 │ │ │ │ -0068741c 0016cd16 R_ARM_JUMP_SLOT 003f3895 FLA_determine_matrix_size │ │ │ │ -00687420 00090f16 R_ARM_JUMP_SLOT 003e8ea1 FLASH_Axpyt_cntl_finalize │ │ │ │ -00687424 001a5516 R_ARM_JUMP_SLOT 003f9f39 FLA_Merge_2x1 │ │ │ │ -00687428 000a3616 R_ARM_JUMP_SLOT 001df169 dstedc_ │ │ │ │ -0068742c 000ec116 R_ARM_JUMP_SLOT 00268c11 slarrr_ │ │ │ │ -00687430 0005d816 R_ARM_JUMP_SLOT 0054af0d FLA_CAQR2_UT_ops_var1 │ │ │ │ -00687434 000e8516 R_ARM_JUMP_SLOT 003ad069 z_abs │ │ │ │ -00687438 000ff316 R_ARM_JUMP_SLOT 001cbad1 dpbequ_ │ │ │ │ +006873b8 000cdb16 R_ARM_JUMP_SLOT 00424c0d FLA_Trmm_lln_task │ │ │ │ +006873bc 0010a016 R_ARM_JUMP_SLOT 00192df1 dlags2_ │ │ │ │ +006873c0 0010e316 R_ARM_JUMP_SLOT 0056922d FLA_Trinv_un_opz_var3 │ │ │ │ +006873c4 00081016 R_ARM_JUMP_SLOT 00566951 FLA_Trinv_lu_opz_var3 │ │ │ │ +006873c8 0002d016 R_ARM_JUMP_SLOT 005bc511 FLA_Eig_gest_nu_opd_var4 │ │ │ │ +006873cc 0002fd16 R_ARM_JUMP_SLOT 003edca9 FLASH_Obj_create_conf_to_check │ │ │ │ +006873d0 000a1c16 R_ARM_JUMP_SLOT 0054e8cd FLA_LQ_UT_unb_var1 │ │ │ │ +006873d4 001c4f16 R_ARM_JUMP_SLOT 00542525 FLA_LU_nopiv_opc_var5 │ │ │ │ +006873d8 0007d616 R_ARM_JUMP_SLOT 003d2275 bl1_csscalediag │ │ │ │ +006873dc 0007a016 R_ARM_JUMP_SLOT 003d4e75 FLA_Obj_create_constant_ext_check │ │ │ │ +006873e0 0009ff16 R_ARM_JUMP_SLOT 004dd701 FLA_Syr2k_ut_blk_var5 │ │ │ │ +006873e4 000c7116 R_ARM_JUMP_SLOT 003caaf5 bl1_strsm │ │ │ │ +006873e8 001a6f16 R_ARM_JUMP_SLOT 00397901 zunmrz_ │ │ │ │ +006873ec 00086c16 R_ARM_JUMP_SLOT 0044ef29 FLA_Gemm_hn_blk_var3 │ │ │ │ +006873f0 00081816 R_ARM_JUMP_SLOT 00489c49 FLA_Her2k_ln_blk_var5 │ │ │ │ +006873f4 00151d16 R_ARM_JUMP_SLOT 0047e085 FLA_Hemm_ru_unb_var7 │ │ │ │ +006873f8 000b1316 R_ARM_JUMP_SLOT 005a3859 FLA_Eig_gest_il_opc_var5 │ │ │ │ +006873fc 00053016 R_ARM_JUMP_SLOT 00535679 FLA_Chol_l_opc_var1 │ │ │ │ +00687400 00139916 R_ARM_JUMP_SLOT 003d2a29 bl1_srandmr │ │ │ │ +00687404 0011cc16 R_ARM_JUMP_SLOT 0040ff85 FLA_Sort_svd_b_opd │ │ │ │ +00687408 001a1b16 R_ARM_JUMP_SLOT 003c05f5 bl1_dsymv_blas │ │ │ │ +0068740c 00053216 R_ARM_JUMP_SLOT 00407d75 FLA_Hevv_2x2_opd │ │ │ │ +00687410 00092a16 R_ARM_JUMP_SLOT 005149ed FLA_Trsm_lln_unb_var1 │ │ │ │ +00687414 00135b16 R_ARM_JUMP_SLOT 003d19e1 bl1_zrandv │ │ │ │ +00687418 0019db16 R_ARM_JUMP_SLOT 005e2c05 FLA_Tridiag_UT_l_step_opc_var2 │ │ │ │ +0068741c 0016cd16 R_ARM_JUMP_SLOT 003f36b1 FLA_determine_matrix_size │ │ │ │ +00687420 00090f16 R_ARM_JUMP_SLOT 003e8ee9 FLASH_Axpyt_cntl_finalize │ │ │ │ +00687424 001a5516 R_ARM_JUMP_SLOT 003f7531 FLA_Merge_2x1 │ │ │ │ +00687428 000a3616 R_ARM_JUMP_SLOT 001df189 dstedc_ │ │ │ │ +0068742c 000ec116 R_ARM_JUMP_SLOT 0026aa91 slarrr_ │ │ │ │ +00687430 0005d816 R_ARM_JUMP_SLOT 0054afe1 FLA_CAQR2_UT_ops_var1 │ │ │ │ +00687434 000e8516 R_ARM_JUMP_SLOT 003ad0d1 z_abs │ │ │ │ +00687438 000ff316 R_ARM_JUMP_SLOT 001cd981 dpbequ_ │ │ │ │ 0068743c 00003216 R_ARM_JUMP_SLOT 00000000 cabs │ │ │ │ -00687440 001a5c16 R_ARM_JUMP_SLOT 003ed6cd FLASH_SPDinv_cntl_init │ │ │ │ -00687444 000ada16 R_ARM_JUMP_SLOT 003b78e9 bl1_sdots │ │ │ │ -00687448 0007f516 R_ARM_JUMP_SLOT 00431c3d FLA_Copyt_internal │ │ │ │ -0068744c 0016bf16 R_ARM_JUMP_SLOT 0044c289 FLA_Gemm_hc_unb_var4 │ │ │ │ -00687450 00102516 R_ARM_JUMP_SLOT 002a919d ssytrs_ │ │ │ │ -00687454 00028416 R_ARM_JUMP_SLOT 004e6401 FLA_Syrk_lt_blk_var2 │ │ │ │ -00687458 00037f16 R_ARM_JUMP_SLOT 000813c1 sgeqp3_check │ │ │ │ -0068745c 0019cb16 R_ARM_JUMP_SLOT 00535fd9 FLA_Chol_l_ops_var3 │ │ │ │ -00687460 00056316 R_ARM_JUMP_SLOT 00590e05 FLA_Bidiag_UT_u_step_opt_var4 │ │ │ │ -00687464 000e1216 R_ARM_JUMP_SLOT 000780d9 chegs2_check │ │ │ │ -00687468 00167016 R_ARM_JUMP_SLOT 002e0751 zgeqpf_ │ │ │ │ -0068746c 00182416 R_ARM_JUMP_SLOT 003d7db9 FLA_Norm_frob_check │ │ │ │ -00687470 00034616 R_ARM_JUMP_SLOT 00284449 sorbdb1_ │ │ │ │ -00687474 00161616 R_ARM_JUMP_SLOT 005914cd FLA_Bidiag_UT_u_step_unb_var3 │ │ │ │ -00687478 000bc616 R_ARM_JUMP_SLOT 0031e319 zlaed0_ │ │ │ │ -0068747c 001b9c16 R_ARM_JUMP_SLOT 005ad155 FLA_Eig_gest_iu_opc_var5 │ │ │ │ -00687480 001c6316 R_ARM_JUMP_SLOT 00385965 ztrsna_ │ │ │ │ -00687484 000a9616 R_ARM_JUMP_SLOT 00570bd9 FLA_Ttmm_u_unb_var2 │ │ │ │ -00687488 00098b16 R_ARM_JUMP_SLOT 00675519 FLA_Apply_Q_UT_inc_lhfc │ │ │ │ -0068748c 001bfb16 R_ARM_JUMP_SLOT 00573231 FLASH_UDdate_UT_inc_determine_alg_blocksize │ │ │ │ -00687490 00042916 R_ARM_JUMP_SLOT 00093901 cgeequ_ │ │ │ │ -00687494 001a2916 R_ARM_JUMP_SLOT 0008cbe9 cgbtrs_ │ │ │ │ -00687498 0001a016 R_ARM_JUMP_SLOT 0045caf5 FLA_Gemm_th_blk_var3 │ │ │ │ -0068749c 00182e16 R_ARM_JUMP_SLOT 0042e5d9 FLA_Copyr_l │ │ │ │ -006874a0 000d8516 R_ARM_JUMP_SLOT 00451e71 FLA_Gemm_ht_unb_var3 │ │ │ │ -006874a4 0011a116 R_ARM_JUMP_SLOT 003cdf59 bl1_z0 │ │ │ │ -006874a8 0011ff16 R_ARM_JUMP_SLOT 003b0cf9 bl1_zamax │ │ │ │ -006874ac 00171916 R_ARM_JUMP_SLOT 001befed dlat2s_ │ │ │ │ -006874b0 00172e16 R_ARM_JUMP_SLOT 003cdd25 bl1_zcreate_contigmr │ │ │ │ -006874b4 0015a816 R_ARM_JUMP_SLOT 0056e6b9 FLA_Ttmm_l_unb_var1 │ │ │ │ -006874b8 0011d316 R_ARM_JUMP_SLOT 0006a865 zgetrf_ │ │ │ │ -006874bc 00122b16 R_ARM_JUMP_SLOT 004d8b29 FLA_Syr2k_un_unb_var2 │ │ │ │ -006874c0 0000ea16 R_ARM_JUMP_SLOT 0007c1c9 dgelqf_check │ │ │ │ -006874c4 00083916 R_ARM_JUMP_SLOT 0045bb85 FLA_Gemm_tc_unb_var3 │ │ │ │ -006874c8 0004ce16 R_ARM_JUMP_SLOT 00639081 FLA_Apply_G_rf_blz_var2 │ │ │ │ -006874cc 0002b416 R_ARM_JUMP_SLOT 00588015 FLA_Bidiag_UT_u_step_ofu_var4 │ │ │ │ -006874d0 0010bd16 R_ARM_JUMP_SLOT 00438d4d FLA_Trsv_internal │ │ │ │ -006874d4 0017c016 R_ARM_JUMP_SLOT 003fd3d9 FLASH_Queue_get_enabled │ │ │ │ -006874d8 001a1c16 R_ARM_JUMP_SLOT 003cc0e5 bl1_daxmyv2 │ │ │ │ -006874dc 000e1316 R_ARM_JUMP_SLOT 00460c05 FLA_Gemm_tt_blk_var4 │ │ │ │ -006874e0 00090916 R_ARM_JUMP_SLOT 00562801 FLA_Trinv_ln_opt_var1 │ │ │ │ -006874e4 00146c16 R_ARM_JUMP_SLOT 003c0e8d bl1_zsyr │ │ │ │ -006874e8 00123916 R_ARM_JUMP_SLOT 00168d29 dgerfs_ │ │ │ │ -006874ec 0005df16 R_ARM_JUMP_SLOT 00138d71 ctgsy2_ │ │ │ │ -006874f0 00021e16 R_ARM_JUMP_SLOT 002709c9 slasd1_ │ │ │ │ -006874f4 00026516 R_ARM_JUMP_SLOT 003f7a81 FLA_Check_divide_by_zero │ │ │ │ -006874f8 001be016 R_ARM_JUMP_SLOT 003d779d FLA_Inv_scal_elemwise_check │ │ │ │ -006874fc 0010be16 R_ARM_JUMP_SLOT 0055e699 FLA_Tevd_find_perfshift_opd │ │ │ │ -00687500 0010a116 R_ARM_JUMP_SLOT 00512845 FLA_Trsm_llh_unb_var1 │ │ │ │ -00687504 00182f16 R_ARM_JUMP_SLOT 003bedf5 bl1_cgemv │ │ │ │ -00687508 000fb016 R_ARM_JUMP_SLOT 0044cf31 FLA_Gemm_hh_blk_var3 │ │ │ │ -0068750c 001b6916 R_ARM_JUMP_SLOT 0050a521 FLA_Trmm_rut_blk_var3 │ │ │ │ -00687510 0006b216 R_ARM_JUMP_SLOT 003d4cbd FLA_Obj_copy_view_check │ │ │ │ -00687514 00198616 R_ARM_JUMP_SLOT 004270b9 FLA_Trinv_blk_external │ │ │ │ -00687518 0014b216 R_ARM_JUMP_SLOT 003bfa1d bl1_zgerc_blas │ │ │ │ -0068751c 000d2a16 R_ARM_JUMP_SLOT 00099b71 cgeql2_ │ │ │ │ -00687520 000a0816 R_ARM_JUMP_SLOT 004de331 FLA_Syr2k_ut_blk_var9 │ │ │ │ -00687524 00146616 R_ARM_JUMP_SLOT 00436f11 FLA_Gemv_h_blk_var2 │ │ │ │ -00687528 0004d616 R_ARM_JUMP_SLOT 00639c99 FLA_Apply_G_rf_blz_var6 │ │ │ │ -0068752c 0007e816 R_ARM_JUMP_SLOT 00557595 FLA_QR_UT_piv_colnorm │ │ │ │ -00687530 0003f916 R_ARM_JUMP_SLOT 005e8539 FLA_Lyap_h_blk_var2 │ │ │ │ +00687440 001a5c16 R_ARM_JUMP_SLOT 003ed715 FLASH_SPDinv_cntl_init │ │ │ │ +00687444 000ada16 R_ARM_JUMP_SLOT 003b7931 bl1_sdots │ │ │ │ +00687448 0007f516 R_ARM_JUMP_SLOT 00431b51 FLA_Copyt_internal │ │ │ │ +0068744c 0016bf16 R_ARM_JUMP_SLOT 0044c2d1 FLA_Gemm_hc_unb_var4 │ │ │ │ +00687450 00102516 R_ARM_JUMP_SLOT 002a9b69 ssytrs_ │ │ │ │ +00687454 00028416 R_ARM_JUMP_SLOT 004e5ba9 FLA_Syrk_lt_blk_var2 │ │ │ │ +00687458 00037f16 R_ARM_JUMP_SLOT 00081329 sgeqp3_check │ │ │ │ +0068745c 0019cb16 R_ARM_JUMP_SLOT 00535a19 FLA_Chol_l_ops_var3 │ │ │ │ +00687460 00056316 R_ARM_JUMP_SLOT 00590e3d FLA_Bidiag_UT_u_step_opt_var4 │ │ │ │ +00687464 000e1216 R_ARM_JUMP_SLOT 000780dd chegs2_check │ │ │ │ +00687468 00167016 R_ARM_JUMP_SLOT 002e0051 zgeqpf_ │ │ │ │ +0068746c 00182416 R_ARM_JUMP_SLOT 003d7e01 FLA_Norm_frob_check │ │ │ │ +00687470 00034616 R_ARM_JUMP_SLOT 00284f61 sorbdb1_ │ │ │ │ +00687474 00161616 R_ARM_JUMP_SLOT 00591505 FLA_Bidiag_UT_u_step_unb_var3 │ │ │ │ +00687478 000bc616 R_ARM_JUMP_SLOT 0031e239 zlaed0_ │ │ │ │ +0068747c 001b9c16 R_ARM_JUMP_SLOT 005aba45 FLA_Eig_gest_iu_opc_var5 │ │ │ │ +00687480 001c6316 R_ARM_JUMP_SLOT 003839f9 ztrsna_ │ │ │ │ +00687484 000a9616 R_ARM_JUMP_SLOT 005703f9 FLA_Ttmm_u_unb_var2 │ │ │ │ +00687488 00098b16 R_ARM_JUMP_SLOT 00674bf5 FLA_Apply_Q_UT_inc_lhfc │ │ │ │ +0068748c 001bfb16 R_ARM_JUMP_SLOT 00572415 FLASH_UDdate_UT_inc_determine_alg_blocksize │ │ │ │ +00687490 00042916 R_ARM_JUMP_SLOT 00092449 cgeequ_ │ │ │ │ +00687494 001a2916 R_ARM_JUMP_SLOT 0008e615 cgbtrs_ │ │ │ │ +00687498 0001a016 R_ARM_JUMP_SLOT 0045c64d FLA_Gemm_th_blk_var3 │ │ │ │ +0068749c 00182e16 R_ARM_JUMP_SLOT 0042dfa9 FLA_Copyr_l │ │ │ │ +006874a0 000d8516 R_ARM_JUMP_SLOT 00451eb9 FLA_Gemm_ht_unb_var3 │ │ │ │ +006874a4 0011a116 R_ARM_JUMP_SLOT 003ce0e1 bl1_z0 │ │ │ │ +006874a8 0011ff16 R_ARM_JUMP_SLOT 003b0c51 bl1_zamax │ │ │ │ +006874ac 00171916 R_ARM_JUMP_SLOT 001be325 dlat2s_ │ │ │ │ +006874b0 00172e16 R_ARM_JUMP_SLOT 003cdc45 bl1_zcreate_contigmr │ │ │ │ +006874b4 0015a816 R_ARM_JUMP_SLOT 0056e6f1 FLA_Ttmm_l_unb_var1 │ │ │ │ +006874b8 0011d316 R_ARM_JUMP_SLOT 0006b829 zgetrf_ │ │ │ │ +006874bc 00122b16 R_ARM_JUMP_SLOT 004d8b65 FLA_Syr2k_un_unb_var2 │ │ │ │ +006874c0 0000ea16 R_ARM_JUMP_SLOT 0007c131 dgelqf_check │ │ │ │ +006874c4 00083916 R_ARM_JUMP_SLOT 0045b681 FLA_Gemm_tc_unb_var3 │ │ │ │ +006874c8 0004ce16 R_ARM_JUMP_SLOT 006398a9 FLA_Apply_G_rf_blz_var2 │ │ │ │ +006874cc 0002b416 R_ARM_JUMP_SLOT 005875a1 FLA_Bidiag_UT_u_step_ofu_var4 │ │ │ │ +006874d0 0010bd16 R_ARM_JUMP_SLOT 00438d95 FLA_Trsv_internal │ │ │ │ +006874d4 0017c016 R_ARM_JUMP_SLOT 003fda71 FLASH_Queue_get_enabled │ │ │ │ +006874d8 001a1c16 R_ARM_JUMP_SLOT 003cb805 bl1_daxmyv2 │ │ │ │ +006874dc 000e1316 R_ARM_JUMP_SLOT 00460c4d FLA_Gemm_tt_blk_var4 │ │ │ │ +006874e0 00090916 R_ARM_JUMP_SLOT 0056283d FLA_Trinv_ln_opt_var1 │ │ │ │ +006874e4 00146c16 R_ARM_JUMP_SLOT 003c1aed bl1_zsyr │ │ │ │ +006874e8 00123916 R_ARM_JUMP_SLOT 00168a69 dgerfs_ │ │ │ │ +006874ec 0005df16 R_ARM_JUMP_SLOT 00138d69 ctgsy2_ │ │ │ │ +006874f0 00021e16 R_ARM_JUMP_SLOT 002709d1 slasd1_ │ │ │ │ +006874f4 00026516 R_ARM_JUMP_SLOT 003f8869 FLA_Check_divide_by_zero │ │ │ │ +006874f8 001be016 R_ARM_JUMP_SLOT 003d7701 FLA_Inv_scal_elemwise_check │ │ │ │ +006874fc 0010be16 R_ARM_JUMP_SLOT 0055e921 FLA_Tevd_find_perfshift_opd │ │ │ │ +00687500 0010a116 R_ARM_JUMP_SLOT 00512f05 FLA_Trsm_llh_unb_var1 │ │ │ │ +00687504 00182f16 R_ARM_JUMP_SLOT 003bfb75 bl1_cgemv │ │ │ │ +00687508 000fb016 R_ARM_JUMP_SLOT 0044cd11 FLA_Gemm_hh_blk_var3 │ │ │ │ +0068750c 001b6916 R_ARM_JUMP_SLOT 0050b27d FLA_Trmm_rut_blk_var3 │ │ │ │ +00687510 0006b216 R_ARM_JUMP_SLOT 003d4e05 FLA_Obj_copy_view_check │ │ │ │ +00687514 00198616 R_ARM_JUMP_SLOT 00427185 FLA_Trinv_blk_external │ │ │ │ +00687518 0014b216 R_ARM_JUMP_SLOT 003bf2dd bl1_zgerc_blas │ │ │ │ +0068751c 000d2a16 R_ARM_JUMP_SLOT 0009aa61 cgeql2_ │ │ │ │ +00687520 000a0816 R_ARM_JUMP_SLOT 004de9b5 FLA_Syr2k_ut_blk_var9 │ │ │ │ +00687524 00146616 R_ARM_JUMP_SLOT 00437219 FLA_Gemv_h_blk_var2 │ │ │ │ +00687528 0004d616 R_ARM_JUMP_SLOT 0063a099 FLA_Apply_G_rf_blz_var6 │ │ │ │ +0068752c 0007e816 R_ARM_JUMP_SLOT 00556929 FLA_QR_UT_piv_colnorm │ │ │ │ +00687530 0003f916 R_ARM_JUMP_SLOT 005e8575 FLA_Lyap_h_blk_var2 │ │ │ │ 00687534 000e7716 R_ARM_JUMP_SLOT 000f546d claqr2_ │ │ │ │ 00687538 00003316 R_ARM_JUMP_SLOT 00000000 tmpfile64@GLIBC_2.4 │ │ │ │ -0068753c 0005a516 R_ARM_JUMP_SLOT 003cd84d bl1_is_conjnotrans │ │ │ │ -00687540 000d8a16 R_ARM_JUMP_SLOT 00452635 FLA_Gemm_ht_unb_var6 │ │ │ │ -00687544 00101016 R_ARM_JUMP_SLOT 00302cf1 zhetf2_ │ │ │ │ -00687548 001bf916 R_ARM_JUMP_SLOT 00408da5 FLA_Househ2_UT_r_opd │ │ │ │ -0068754c 000fd516 R_ARM_JUMP_SLOT 00608cc5 FLA_Sylv_hn_blk_var11 │ │ │ │ -00687550 0013b416 R_ARM_JUMP_SLOT 003de489 FLA_Trmmsx_check │ │ │ │ -00687554 00059616 R_ARM_JUMP_SLOT 001d4039 dptcon_ │ │ │ │ -00687558 00025916 R_ARM_JUMP_SLOT 003f8cd1 FLA_Obj_fshow │ │ │ │ -0068755c 000c2316 R_ARM_JUMP_SLOT 003f29b5 FLASH_Obj_attach_buffer_hierarchy │ │ │ │ -00687560 00170416 R_ARM_JUMP_SLOT 003da039 FLA_Dotc_check │ │ │ │ -00687564 001c4016 R_ARM_JUMP_SLOT 000916ed cgecon_ │ │ │ │ -00687568 001a2316 R_ARM_JUMP_SLOT 001e4a71 dsteqr_ │ │ │ │ -0068756c 00031716 R_ARM_JUMP_SLOT 0019e481 dlapy3_ │ │ │ │ -00687570 00123316 R_ARM_JUMP_SLOT 004da171 FLA_Syr2k_un_unb_var6 │ │ │ │ -00687574 00131c16 R_ARM_JUMP_SLOT 003b1455 bl1_zaxpy │ │ │ │ -00687578 0006b716 R_ARM_JUMP_SLOT 00644aad FLA_Apply_pivots_rn │ │ │ │ -0068757c 00178816 R_ARM_JUMP_SLOT 00554661 FLA_QR_UT_form_Q_blk_var1 │ │ │ │ -00687580 00045416 R_ARM_JUMP_SLOT 003ed95d FLASH_Ttmm_cntl_init │ │ │ │ -00687584 00148416 R_ARM_JUMP_SLOT 003d63b1 FLA_Apply_G_check │ │ │ │ -00687588 00034d16 R_ARM_JUMP_SLOT 00531235 FLA_Bsvd_sinval_v_ops_var1 │ │ │ │ -0068758c 00066a16 R_ARM_JUMP_SLOT 00548171 FLA_LU_piv_opd_var4 │ │ │ │ -00687590 000cb016 R_ARM_JUMP_SLOT 0019cfe1 dlansp_ │ │ │ │ -00687594 00070d16 R_ARM_JUMP_SLOT 00419059 FLA_Swapt_external │ │ │ │ -00687598 001b0f16 R_ARM_JUMP_SLOT 003544d1 zpbrfs_ │ │ │ │ -0068759c 001b9116 R_ARM_JUMP_SLOT 003ce3cd bl1_csapdiagmv │ │ │ │ -006875a0 0016ec16 R_ARM_JUMP_SLOT 00511245 FLA_Trsm_llc_unb_var2 │ │ │ │ -006875a4 000f7b16 R_ARM_JUMP_SLOT 004eeb4d FLA_Trmm_llt │ │ │ │ -006875a8 0013d316 R_ARM_JUMP_SLOT 0041ef2d FLA_Gemv_t_task │ │ │ │ -006875ac 000f9516 R_ARM_JUMP_SLOT 004b1fc5 FLA_Symm_lu_blk_var10 │ │ │ │ -006875b0 000d9316 R_ARM_JUMP_SLOT 003ec11d FLA_SPDinv_cntl_init │ │ │ │ -006875b4 000da216 R_ARM_JUMP_SLOT 005d04d1 FLA_Hess_UT_step_unb_var2 │ │ │ │ -006875b8 00030516 R_ARM_JUMP_SLOT 00336121 zlaqhb_ │ │ │ │ -006875bc 0013b616 R_ARM_JUMP_SLOT 000849d5 sormbr_check │ │ │ │ -006875c0 0001e816 R_ARM_JUMP_SLOT 003988d9 zupmtr_ │ │ │ │ -006875c4 0013ff16 R_ARM_JUMP_SLOT 00565d81 FLA_Trinv_lu_opc_var3 │ │ │ │ -006875c8 000d7716 R_ARM_JUMP_SLOT 00639875 FLA_Apply_G_rf_blc_var3b │ │ │ │ -006875cc 0016e116 R_ARM_JUMP_SLOT 00430a29 FLA_Copyr_u_blk_var4 │ │ │ │ -006875d0 00031816 R_ARM_JUMP_SLOT 0030a339 zhpgst_ │ │ │ │ +0068753c 0005a516 R_ARM_JUMP_SLOT 003cde15 bl1_is_conjnotrans │ │ │ │ +00687540 000d8a16 R_ARM_JUMP_SLOT 00452159 FLA_Gemm_ht_unb_var6 │ │ │ │ +00687544 00101016 R_ARM_JUMP_SLOT 00303859 zhetf2_ │ │ │ │ +00687548 001bf916 R_ARM_JUMP_SLOT 00408ded FLA_Househ2_UT_r_opd │ │ │ │ +0068754c 000fd516 R_ARM_JUMP_SLOT 00608d01 FLA_Sylv_hn_blk_var11 │ │ │ │ +00687550 0013b416 R_ARM_JUMP_SLOT 003de4d1 FLA_Trmmsx_check │ │ │ │ +00687554 00059616 R_ARM_JUMP_SLOT 001d4059 dptcon_ │ │ │ │ +00687558 00025916 R_ARM_JUMP_SLOT 003f9ab9 FLA_Obj_fshow │ │ │ │ +0068755c 000c2316 R_ARM_JUMP_SLOT 003f29fd FLASH_Obj_attach_buffer_hierarchy │ │ │ │ +00687560 00170416 R_ARM_JUMP_SLOT 003da081 FLA_Dotc_check │ │ │ │ +00687564 001c4016 R_ARM_JUMP_SLOT 00090f65 cgecon_ │ │ │ │ +00687568 001a2316 R_ARM_JUMP_SLOT 001e3789 dsteqr_ │ │ │ │ +0068756c 00031716 R_ARM_JUMP_SLOT 0019e2a5 dlapy3_ │ │ │ │ +00687570 00123316 R_ARM_JUMP_SLOT 004da1ad FLA_Syr2k_un_unb_var6 │ │ │ │ +00687574 00131c16 R_ARM_JUMP_SLOT 003b59f5 bl1_zaxpy │ │ │ │ +00687578 0006b716 R_ARM_JUMP_SLOT 006499f1 FLA_Apply_pivots_rn │ │ │ │ +0068757c 00178816 R_ARM_JUMP_SLOT 00554699 FLA_QR_UT_form_Q_blk_var1 │ │ │ │ +00687580 00045416 R_ARM_JUMP_SLOT 003ed9a5 FLASH_Ttmm_cntl_init │ │ │ │ +00687584 00148416 R_ARM_JUMP_SLOT 003d62a9 FLA_Apply_G_check │ │ │ │ +00687588 00034d16 R_ARM_JUMP_SLOT 00531209 FLA_Bsvd_sinval_v_ops_var1 │ │ │ │ +0068758c 00066a16 R_ARM_JUMP_SLOT 00547b75 FLA_LU_piv_opd_var4 │ │ │ │ +00687590 000cb016 R_ARM_JUMP_SLOT 0019cff9 dlansp_ │ │ │ │ +00687594 00070d16 R_ARM_JUMP_SLOT 00418d4d FLA_Swapt_external │ │ │ │ +00687598 001b0f16 R_ARM_JUMP_SLOT 00352111 zpbrfs_ │ │ │ │ +0068759c 001b9116 R_ARM_JUMP_SLOT 003ce635 bl1_csapdiagmv │ │ │ │ +006875a0 0016ec16 R_ARM_JUMP_SLOT 00511281 FLA_Trsm_llc_unb_var2 │ │ │ │ +006875a4 000f7b16 R_ARM_JUMP_SLOT 004ee2e1 FLA_Trmm_llt │ │ │ │ +006875a8 0013d316 R_ARM_JUMP_SLOT 0041ef75 FLA_Gemv_t_task │ │ │ │ +006875ac 000f9516 R_ARM_JUMP_SLOT 004b179d FLA_Symm_lu_blk_var10 │ │ │ │ +006875b0 000d9316 R_ARM_JUMP_SLOT 003ec075 FLA_SPDinv_cntl_init │ │ │ │ +006875b4 000da216 R_ARM_JUMP_SLOT 005d0509 FLA_Hess_UT_step_unb_var2 │ │ │ │ +006875b8 00030516 R_ARM_JUMP_SLOT 00334d89 zlaqhb_ │ │ │ │ +006875bc 0013b616 R_ARM_JUMP_SLOT 0008486d sormbr_check │ │ │ │ +006875c0 0001e816 R_ARM_JUMP_SLOT 00398581 zupmtr_ │ │ │ │ +006875c4 0013ff16 R_ARM_JUMP_SLOT 00566869 FLA_Trinv_lu_opc_var3 │ │ │ │ +006875c8 000d7716 R_ARM_JUMP_SLOT 0063905d FLA_Apply_G_rf_blc_var3b │ │ │ │ +006875cc 0016e116 R_ARM_JUMP_SLOT 00430a71 FLA_Copyr_u_blk_var4 │ │ │ │ +006875d0 00031816 R_ARM_JUMP_SLOT 0030a101 zhpgst_ │ │ │ │ 006875d4 00003416 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ -006875d8 00145216 R_ARM_JUMP_SLOT 003d07b5 bl1_cinvert2s │ │ │ │ -006875dc 0010b216 R_ARM_JUMP_SLOT 00519ab9 FLA_Trsm_luh_unb_var1 │ │ │ │ -006875e0 00038b16 R_ARM_JUMP_SLOT 0039987d sormhr_ │ │ │ │ -006875e4 001ace16 R_ARM_JUMP_SLOT 003d4e55 FLA_Obj_create_ext_check │ │ │ │ -006875e8 00041516 R_ARM_JUMP_SLOT 0059fb49 FLA_Eig_gest_il_ops_var1 │ │ │ │ -006875ec 0014fc16 R_ARM_JUMP_SLOT 004114c1 FLA_Sort_bsvd_ext_b_ops │ │ │ │ -006875f0 000ad216 R_ARM_JUMP_SLOT 002c40f9 stprfb_ │ │ │ │ -006875f4 00138216 R_ARM_JUMP_SLOT 001d2dc5 dpptrf_ │ │ │ │ -006875f8 001b5d16 R_ARM_JUMP_SLOT 003cb19d bl1_ztrsm_blas │ │ │ │ -006875fc 00108316 R_ARM_JUMP_SLOT 003b93c9 bl1_cscalv │ │ │ │ -00687600 000bde16 R_ARM_JUMP_SLOT 003c14c9 bl1_csyr2_blas │ │ │ │ -00687604 000dd916 R_ARM_JUMP_SLOT 000803dd dpotf2_check │ │ │ │ -00687608 00071016 R_ARM_JUMP_SLOT 000fc1d1 clartg_ │ │ │ │ -0068760c 000b5c16 R_ARM_JUMP_SLOT 003c1665 bl1_zsyr2_blas │ │ │ │ -00687610 00195516 R_ARM_JUMP_SLOT 004e4985 FLA_Syrk_ln_blk_var6 │ │ │ │ -00687614 0014ff16 R_ARM_JUMP_SLOT 00223169 sgelss_ │ │ │ │ -00687618 00124316 R_ARM_JUMP_SLOT 0064f2b9 FLA_Apply_G_rf_opd_var9 │ │ │ │ -0068761c 0006ba16 R_ARM_JUMP_SLOT 0043cf99 FLA_Gemm_cc_blk_var5 │ │ │ │ +006875d8 00145216 R_ARM_JUMP_SLOT 003d07fd bl1_cinvert2s │ │ │ │ +006875dc 0010b216 R_ARM_JUMP_SLOT 005197c5 FLA_Trsm_luh_unb_var1 │ │ │ │ +006875e0 00038b16 R_ARM_JUMP_SLOT 00399a8d sormhr_ │ │ │ │ +006875e4 001ace16 R_ARM_JUMP_SLOT 003d4e9d FLA_Obj_create_ext_check │ │ │ │ +006875e8 00041516 R_ARM_JUMP_SLOT 0059fb81 FLA_Eig_gest_il_ops_var1 │ │ │ │ +006875ec 0014fc16 R_ARM_JUMP_SLOT 0041081d FLA_Sort_bsvd_ext_b_ops │ │ │ │ +006875f0 000ad216 R_ARM_JUMP_SLOT 002c46fd stprfb_ │ │ │ │ +006875f4 00138216 R_ARM_JUMP_SLOT 001d2de5 dpptrf_ │ │ │ │ +006875f8 001b5d16 R_ARM_JUMP_SLOT 003cb405 bl1_ztrsm_blas │ │ │ │ +006875fc 00108316 R_ARM_JUMP_SLOT 003bb0dd bl1_cscalv │ │ │ │ +00687600 000bde16 R_ARM_JUMP_SLOT 003c101d bl1_csyr2_blas │ │ │ │ +00687604 000dd916 R_ARM_JUMP_SLOT 0007fd75 dpotf2_check │ │ │ │ +00687608 00071016 R_ARM_JUMP_SLOT 000fbf75 clartg_ │ │ │ │ +0068760c 000b5c16 R_ARM_JUMP_SLOT 003c11b9 bl1_zsyr2_blas │ │ │ │ +00687610 00195516 R_ARM_JUMP_SLOT 004e3ef1 FLA_Syrk_ln_blk_var6 │ │ │ │ +00687614 0014ff16 R_ARM_JUMP_SLOT 00223729 sgelss_ │ │ │ │ +00687618 00124316 R_ARM_JUMP_SLOT 0064fb01 FLA_Apply_G_rf_opd_var9 │ │ │ │ +0068761c 0006ba16 R_ARM_JUMP_SLOT 0043cfe1 FLA_Gemm_cc_blk_var5 │ │ │ │ 00687620 00003516 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ -00687624 0007ea16 R_ARM_JUMP_SLOT 00171549 dgtcon_ │ │ │ │ -00687628 000a2c16 R_ARM_JUMP_SLOT 00424db1 FLA_Trmm_lut_task │ │ │ │ -0068762c 00126316 R_ARM_JUMP_SLOT 003bd99d bl1_sccopymrt │ │ │ │ -00687630 00129516 R_ARM_JUMP_SLOT 00350579 zlatps_ │ │ │ │ -00687634 000d4116 R_ARM_JUMP_SLOT 0041cbad FLA_Herc_external │ │ │ │ -00687638 001c3116 R_ARM_JUMP_SLOT 002e4369 zgerfs_ │ │ │ │ -0068763c 000c7d16 R_ARM_JUMP_SLOT 003983b1 zupgtr_ │ │ │ │ -00687640 000d9716 R_ARM_JUMP_SLOT 00084705 sorm2r_check │ │ │ │ -00687644 00121916 R_ARM_JUMP_SLOT 004cd7cd FLA_Syr2k_ln_unb_var7 │ │ │ │ +00687624 0007ea16 R_ARM_JUMP_SLOT 00171551 dgtcon_ │ │ │ │ +00687628 000a2c16 R_ARM_JUMP_SLOT 00424e29 FLA_Trmm_lut_task │ │ │ │ +0068762c 00126316 R_ARM_JUMP_SLOT 003bdda5 bl1_sccopymrt │ │ │ │ +00687630 00129516 R_ARM_JUMP_SLOT 00350139 zlatps_ │ │ │ │ +00687634 000d4116 R_ARM_JUMP_SLOT 0041dc35 FLA_Herc_external │ │ │ │ +00687638 001c3116 R_ARM_JUMP_SLOT 002e4391 zgerfs_ │ │ │ │ +0068763c 000c7d16 R_ARM_JUMP_SLOT 00398059 zupgtr_ │ │ │ │ +00687640 000d9716 R_ARM_JUMP_SLOT 00084b7d sorm2r_check │ │ │ │ +00687644 00121916 R_ARM_JUMP_SLOT 004cd271 FLA_Syr2k_ln_unb_var7 │ │ │ │ 00687648 000d9d16 R_ARM_JUMP_SLOT 003e8bcd FLA_Copy_cntl_init │ │ │ │ -0068764c 00174316 R_ARM_JUMP_SLOT 003c1fe1 bl1_ztrmv_blas │ │ │ │ -00687650 000a5216 R_ARM_JUMP_SLOT 003459f9 zlatdf_ │ │ │ │ -00687654 00139316 R_ARM_JUMP_SLOT 00070ac1 sorgtr_ │ │ │ │ -00687658 00083e16 R_ARM_JUMP_SLOT 001bb5e1 dlasq5_ │ │ │ │ -0068765c 0010c816 R_ARM_JUMP_SLOT 00130409 ctgexc_ │ │ │ │ -00687660 00101816 R_ARM_JUMP_SLOT 001187a9 cppequ_ │ │ │ │ -00687664 000d7916 R_ARM_JUMP_SLOT 005b2f95 FLA_Eig_gest_nl_opd_var2 │ │ │ │ -00687668 00094b16 R_ARM_JUMP_SLOT 0063989d FLA_Apply_G_rf_blz_var3b │ │ │ │ -0068766c 000a6b16 R_ARM_JUMP_SLOT 0007cb3d dgeqr2_check │ │ │ │ -00687670 00068c16 R_ARM_JUMP_SLOT 00570f81 FLA_Ttmm_u_ops_var3 │ │ │ │ -00687674 0004df16 R_ARM_JUMP_SLOT 00401331 FLASH_Task_free_parallel │ │ │ │ -00687678 00148816 R_ARM_JUMP_SLOT 00250b19 slag2_ │ │ │ │ -0068767c 0006fa16 R_ARM_JUMP_SLOT 00426669 FLA_LQ_unb_external │ │ │ │ -00687680 00174816 R_ARM_JUMP_SLOT 003cebb5 bl1_sewinvscalmt │ │ │ │ -00687684 00149616 R_ARM_JUMP_SLOT 003e7dad FLA_Cntl_obj_free │ │ │ │ +0068764c 00174316 R_ARM_JUMP_SLOT 003c2029 bl1_ztrmv_blas │ │ │ │ +00687650 000a5216 R_ARM_JUMP_SLOT 00349c39 zlatdf_ │ │ │ │ +00687654 00139316 R_ARM_JUMP_SLOT 00071989 sorgtr_ │ │ │ │ +00687658 00083e16 R_ARM_JUMP_SLOT 001bb4a1 dlasq5_ │ │ │ │ +0068765c 0010c816 R_ARM_JUMP_SLOT 00130b21 ctgexc_ │ │ │ │ +00687660 00101816 R_ARM_JUMP_SLOT 001183f9 cppequ_ │ │ │ │ +00687664 000d7916 R_ARM_JUMP_SLOT 005b3ab9 FLA_Eig_gest_nl_opd_var2 │ │ │ │ +00687668 00094b16 R_ARM_JUMP_SLOT 00639085 FLA_Apply_G_rf_blz_var3b │ │ │ │ +0068766c 000a6b16 R_ARM_JUMP_SLOT 0007c4e5 dgeqr2_check │ │ │ │ +00687670 00068c16 R_ARM_JUMP_SLOT 00571331 FLA_Ttmm_u_ops_var3 │ │ │ │ +00687674 0004df16 R_ARM_JUMP_SLOT 004011ad FLASH_Task_free_parallel │ │ │ │ +00687678 00148816 R_ARM_JUMP_SLOT 0024d53d slag2_ │ │ │ │ +0068767c 0006fa16 R_ARM_JUMP_SLOT 004266b1 FLA_LQ_unb_external │ │ │ │ +00687680 00174816 R_ARM_JUMP_SLOT 003cea4d bl1_sewinvscalmt │ │ │ │ +00687684 00149616 R_ARM_JUMP_SLOT 003e7df5 FLA_Cntl_obj_free │ │ │ │ 00687688 00003616 R_ARM_JUMP_SLOT 00000000 dsymm_ │ │ │ │ -0068768c 0011a516 R_ARM_JUMP_SLOT 003cdebd bl1_z1 │ │ │ │ -00687690 000e6b16 R_ARM_JUMP_SLOT 002b5a29 ssbgst_ │ │ │ │ -00687694 0014e616 R_ARM_JUMP_SLOT 00224ce5 sgeqrt3_ │ │ │ │ -00687698 0008ac16 R_ARM_JUMP_SLOT 0040e10d fla_pow_ri │ │ │ │ -0068769c 00197116 R_ARM_JUMP_SLOT 002dfae1 zgeqr2_ │ │ │ │ -006876a0 00024316 R_ARM_JUMP_SLOT 000edc41 clanhp_ │ │ │ │ -006876a4 00128016 R_ARM_JUMP_SLOT 00412555 FLA_Asum_external │ │ │ │ -006876a8 00167c16 R_ARM_JUMP_SLOT 0051f1d1 FLA_Trsm_rlc_unb_var1 │ │ │ │ -006876ac 00167316 R_ARM_JUMP_SLOT 003ce929 bl1_dfree │ │ │ │ -006876b0 001ac216 R_ARM_JUMP_SLOT 005a0f35 FLA_Eig_gest_il_opz_var2 │ │ │ │ -006876b4 0019c816 R_ARM_JUMP_SLOT 003c2479 bl1_ctrsv_blas │ │ │ │ -006876b8 000b7316 R_ARM_JUMP_SLOT 002da271 zgehrd_ │ │ │ │ -006876bc 00014a16 R_ARM_JUMP_SLOT 0051521d FLA_Trsm_llt_blk_var1 │ │ │ │ -006876c0 00108a16 R_ARM_JUMP_SLOT 001adf01 dlartgp_ │ │ │ │ -006876c4 0009e016 R_ARM_JUMP_SLOT 004ce301 FLA_Syr2k_lt_blk_var1 │ │ │ │ -006876c8 00187c16 R_ARM_JUMP_SLOT 001e2bb9 dstemr_ │ │ │ │ -006876cc 0019c116 R_ARM_JUMP_SLOT 00254d55 slaneg_ │ │ │ │ -006876d0 000b9316 R_ARM_JUMP_SLOT 003e7fa9 FLA_Cntl_hemm_obj_create │ │ │ │ -006876d4 000cb816 R_ARM_JUMP_SLOT 00523f65 FLA_Trsm_rlt_blk_var2 │ │ │ │ -006876d8 000d6b16 R_ARM_JUMP_SLOT 005710e1 FLA_Ttmm_u_opc_var3 │ │ │ │ -006876dc 00166416 R_ARM_JUMP_SLOT 0010af19 clasyf_rook_ │ │ │ │ -006876e0 000b9616 R_ARM_JUMP_SLOT 002e37b1 zgerq2_ │ │ │ │ -006876e4 0019cd16 R_ARM_JUMP_SLOT 003da8e1 FLA_Scal_internal_check │ │ │ │ -006876e8 00138916 R_ARM_JUMP_SLOT 003bc325 bl1_dscopymr │ │ │ │ -006876ec 001aba16 R_ARM_JUMP_SLOT 003d0e41 bl1_zinvertv │ │ │ │ -006876f0 0017d816 R_ARM_JUMP_SLOT 001f0721 dsytri2x_ │ │ │ │ -006876f4 0015b116 R_ARM_JUMP_SLOT 00570a99 FLA_Ttmm_u_opt_var2 │ │ │ │ -006876f8 0016aa16 R_ARM_JUMP_SLOT 0042b2e1 FLA_Axpyt_h │ │ │ │ -006876fc 000bbd16 R_ARM_JUMP_SLOT 001afdf5 dlarzt_ │ │ │ │ -00687700 000c3916 R_ARM_JUMP_SLOT 003e39e1 FLA_LU_incpiv_solve_check │ │ │ │ -00687704 000f3016 R_ARM_JUMP_SLOT 0020b171 iladlr_ │ │ │ │ -00687708 00165116 R_ARM_JUMP_SLOT 003d6f95 FLA_Givens2_check │ │ │ │ -0068770c 00176516 R_ARM_JUMP_SLOT 003ce931 bl1_zfree │ │ │ │ -00687710 00048416 R_ARM_JUMP_SLOT 00553ec5 FLA_QR_UT_form_Q_ops_var1 │ │ │ │ -00687714 000aa416 R_ARM_JUMP_SLOT 004deea9 FLA_Syr2k_ut_unb_var1 │ │ │ │ -00687718 00194016 R_ARM_JUMP_SLOT 00542399 FLA_LU_nopiv_unb_var2 │ │ │ │ -0068771c 001b4216 R_ARM_JUMP_SLOT 001a1725 dlaqr0_ │ │ │ │ -00687720 00111f16 R_ARM_JUMP_SLOT 00144f29 cunbdb3_ │ │ │ │ -00687724 00169216 R_ARM_JUMP_SLOT 0039b701 cunml2_fla │ │ │ │ -00687728 000ee116 R_ARM_JUMP_SLOT 005adbb1 FLA_Eig_gest_iu_opd_var4 │ │ │ │ -0068772c 0004e516 R_ARM_JUMP_SLOT 0039c991 dorgl2_fla │ │ │ │ -00687730 00122716 R_ARM_JUMP_SLOT 00080729 dsygst_check │ │ │ │ -00687734 0009e116 R_ARM_JUMP_SLOT 003c7b31 bl1_ssymm_blas │ │ │ │ -00687738 00097e16 R_ARM_JUMP_SLOT 003a6095 sorm2r_fla │ │ │ │ -0068773c 000ff016 R_ARM_JUMP_SLOT 0009952d cgehrd_ │ │ │ │ -00687740 0003c516 R_ARM_JUMP_SLOT 003b767d bl1_ddot2s │ │ │ │ -00687744 0001b216 R_ARM_JUMP_SLOT 003e8c4d FLA_Copyr_cntl_finalize │ │ │ │ -00687748 000e2216 R_ARM_JUMP_SLOT 0008f8cd cgebal_ │ │ │ │ -0068774c 001a8916 R_ARM_JUMP_SLOT 004bcdcd FLA_Symm_rl_unb_var5 │ │ │ │ -00687750 000b0b16 R_ARM_JUMP_SLOT 00431eb1 FLA_Copyt_n │ │ │ │ -00687754 000d5416 R_ARM_JUMP_SLOT 003ce969 bl1_dfree_contigm │ │ │ │ -00687758 00051216 R_ARM_JUMP_SLOT 003cd3e5 bl1_ddotaxmyv2 │ │ │ │ -0068775c 000e7816 R_ARM_JUMP_SLOT 003f79c5 FLA_Check_valid_blas_trans │ │ │ │ -00687760 00121116 R_ARM_JUMP_SLOT 004cbee9 FLA_Syr2k_ln_unb_var3 │ │ │ │ -00687764 00129c16 R_ARM_JUMP_SLOT 003c3929 bl1_cher2k_blas │ │ │ │ -00687768 000c1416 R_ARM_JUMP_SLOT 00667239 FLA_Apply_Q_UT_lnbc_blk_var2 │ │ │ │ -0068776c 0002c316 R_ARM_JUMP_SLOT 003f72f1 FLA_Check_base_buffer_mismatch │ │ │ │ -00687770 000c2d16 R_ARM_JUMP_SLOT 001728c1 dgtrfs_ │ │ │ │ -00687774 001bc316 R_ARM_JUMP_SLOT 003f68a5 FLA_Check_valid_trans │ │ │ │ -00687778 0005cf16 R_ARM_JUMP_SLOT 003bc545 bl1_cscopymr │ │ │ │ -0068777c 000bf416 R_ARM_JUMP_SLOT 0026c929 slarre_ │ │ │ │ -00687780 00153f16 R_ARM_JUMP_SLOT 00599339 FLA_Eig_gest_internal │ │ │ │ +0068768c 0011a516 R_ARM_JUMP_SLOT 003ce045 bl1_z1 │ │ │ │ +00687690 000e6b16 R_ARM_JUMP_SLOT 002b5821 ssbgst_ │ │ │ │ +00687694 0014e616 R_ARM_JUMP_SLOT 002255bd sgeqrt3_ │ │ │ │ +00687698 0008ac16 R_ARM_JUMP_SLOT 0040de21 fla_pow_ri │ │ │ │ +0068769c 00197116 R_ARM_JUMP_SLOT 002e2209 zgeqr2_ │ │ │ │ +006876a0 00024316 R_ARM_JUMP_SLOT 000ed949 clanhp_ │ │ │ │ +006876a4 00128016 R_ARM_JUMP_SLOT 0041259d FLA_Asum_external │ │ │ │ +006876a8 00167c16 R_ARM_JUMP_SLOT 005201a9 FLA_Trsm_rlc_unb_var1 │ │ │ │ +006876ac 00167316 R_ARM_JUMP_SLOT 003ce971 bl1_dfree │ │ │ │ +006876b0 001ac216 R_ARM_JUMP_SLOT 005a2659 FLA_Eig_gest_il_opz_var2 │ │ │ │ +006876b4 0019c816 R_ARM_JUMP_SLOT 003c24c1 bl1_ctrsv_blas │ │ │ │ +006876b8 000b7316 R_ARM_JUMP_SLOT 002d97c1 zgehrd_ │ │ │ │ +006876bc 00014a16 R_ARM_JUMP_SLOT 0051457d FLA_Trsm_llt_blk_var1 │ │ │ │ +006876c0 00108a16 R_ARM_JUMP_SLOT 001aee99 dlartgp_ │ │ │ │ +006876c4 0009e016 R_ARM_JUMP_SLOT 004cec3d FLA_Syr2k_lt_blk_var1 │ │ │ │ +006876c8 00187c16 R_ARM_JUMP_SLOT 001e29b9 dstemr_ │ │ │ │ +006876cc 0019c116 R_ARM_JUMP_SLOT 00254c8d slaneg_ │ │ │ │ +006876d0 000b9316 R_ARM_JUMP_SLOT 003e7f99 FLA_Cntl_hemm_obj_create │ │ │ │ +006876d4 000cb816 R_ARM_JUMP_SLOT 00523dfd FLA_Trsm_rlt_blk_var2 │ │ │ │ +006876d8 000d6b16 R_ARM_JUMP_SLOT 00571491 FLA_Ttmm_u_opc_var3 │ │ │ │ +006876dc 00166416 R_ARM_JUMP_SLOT 00108fd5 clasyf_rook_ │ │ │ │ +006876e0 000b9616 R_ARM_JUMP_SLOT 002e3291 zgerq2_ │ │ │ │ +006876e4 0019cd16 R_ARM_JUMP_SLOT 003da839 FLA_Scal_internal_check │ │ │ │ +006876e8 00138916 R_ARM_JUMP_SLOT 003bbdf5 bl1_dscopymr │ │ │ │ +006876ec 001aba16 R_ARM_JUMP_SLOT 003d0e85 bl1_zinvertv │ │ │ │ +006876f0 0017d816 R_ARM_JUMP_SLOT 001ef759 dsytri2x_ │ │ │ │ +006876f4 0015b116 R_ARM_JUMP_SLOT 00570f29 FLA_Ttmm_u_opt_var2 │ │ │ │ +006876f8 0016aa16 R_ARM_JUMP_SLOT 0042b329 FLA_Axpyt_h │ │ │ │ +006876fc 000bbd16 R_ARM_JUMP_SLOT 001b0be9 dlarzt_ │ │ │ │ +00687700 000c3916 R_ARM_JUMP_SLOT 003e3a29 FLA_LU_incpiv_solve_check │ │ │ │ +00687704 000f3016 R_ARM_JUMP_SLOT 0020bb91 iladlr_ │ │ │ │ +00687708 00165116 R_ARM_JUMP_SLOT 003d6e81 FLA_Givens2_check │ │ │ │ +0068770c 00176516 R_ARM_JUMP_SLOT 003ce979 bl1_zfree │ │ │ │ +00687710 00048416 R_ARM_JUMP_SLOT 00553efd FLA_QR_UT_form_Q_ops_var1 │ │ │ │ +00687714 000aa416 R_ARM_JUMP_SLOT 004deee5 FLA_Syr2k_ut_unb_var1 │ │ │ │ +00687718 00194016 R_ARM_JUMP_SLOT 00541f89 FLA_LU_nopiv_unb_var2 │ │ │ │ +0068771c 001b4216 R_ARM_JUMP_SLOT 001a15fd dlaqr0_ │ │ │ │ +00687720 00111f16 R_ARM_JUMP_SLOT 00144f21 cunbdb3_ │ │ │ │ +00687724 00169216 R_ARM_JUMP_SLOT 0039b201 cunml2_fla │ │ │ │ +00687728 000ee116 R_ARM_JUMP_SLOT 005aed65 FLA_Eig_gest_iu_opd_var4 │ │ │ │ +0068772c 0004e516 R_ARM_JUMP_SLOT 0039b671 dorgl2_fla │ │ │ │ +00687730 00122716 R_ARM_JUMP_SLOT 00080ba9 dsygst_check │ │ │ │ +00687734 0009e116 R_ARM_JUMP_SLOT 003c8da9 bl1_ssymm_blas │ │ │ │ +00687738 00097e16 R_ARM_JUMP_SLOT 003a60d1 sorm2r_fla │ │ │ │ +0068773c 000ff016 R_ARM_JUMP_SLOT 0009919d cgehrd_ │ │ │ │ +00687740 0003c516 R_ARM_JUMP_SLOT 003b76c5 bl1_ddot2s │ │ │ │ +00687744 0001b216 R_ARM_JUMP_SLOT 003e8d25 FLA_Copyr_cntl_finalize │ │ │ │ +00687748 000e2216 R_ARM_JUMP_SLOT 00091775 cgebal_ │ │ │ │ +0068774c 001a8916 R_ARM_JUMP_SLOT 004bce09 FLA_Symm_rl_unb_var5 │ │ │ │ +00687750 000b0b16 R_ARM_JUMP_SLOT 0043257d FLA_Copyt_n │ │ │ │ +00687754 000d5416 R_ARM_JUMP_SLOT 003ce9b1 bl1_dfree_contigm │ │ │ │ +00687758 00051216 R_ARM_JUMP_SLOT 003cc435 bl1_ddotaxmyv2 │ │ │ │ +0068775c 000e7816 R_ARM_JUMP_SLOT 003f87ad FLA_Check_valid_blas_trans │ │ │ │ +00687760 00121116 R_ARM_JUMP_SLOT 004cbf25 FLA_Syr2k_ln_unb_var3 │ │ │ │ +00687764 00129c16 R_ARM_JUMP_SLOT 003c2e01 bl1_cher2k_blas │ │ │ │ +00687768 000c1416 R_ARM_JUMP_SLOT 00666009 FLA_Apply_Q_UT_lnbc_blk_var2 │ │ │ │ +0068776c 0002c316 R_ARM_JUMP_SLOT 003f80d9 FLA_Check_base_buffer_mismatch │ │ │ │ +00687770 000c2d16 R_ARM_JUMP_SLOT 00171a51 dgtrfs_ │ │ │ │ +00687774 001bc316 R_ARM_JUMP_SLOT 003f768d FLA_Check_valid_trans │ │ │ │ +00687778 0005cf16 R_ARM_JUMP_SLOT 003bc015 bl1_cscopymr │ │ │ │ +0068777c 000bf416 R_ARM_JUMP_SLOT 0026c931 slarre_ │ │ │ │ +00687780 00153f16 R_ARM_JUMP_SLOT 0059714d FLA_Eig_gest_internal │ │ │ │ 00687784 00039316 R_ARM_JUMP_SLOT 00067c2d sgelqf_ │ │ │ │ -00687788 0005fa16 R_ARM_JUMP_SLOT 00471df1 FLA_Hemm_rl_blk_var10 │ │ │ │ -0068778c 001a7f16 R_ARM_JUMP_SLOT 004bb82d FLA_Symm_rl_unb_var1 │ │ │ │ -00687790 00179b16 R_ARM_JUMP_SLOT 00533359 FLA_Bsvd_v_opd_var2 │ │ │ │ -00687794 000a0e16 R_ARM_JUMP_SLOT 00336e79 zlaqps_ │ │ │ │ -00687798 00173a16 R_ARM_JUMP_SLOT 0041305d FLA_Axpys_external │ │ │ │ -0068779c 00026c16 R_ARM_JUMP_SLOT 005390a5 FLA_Chol_u_opt_var2 │ │ │ │ -006877a0 0018d816 R_ARM_JUMP_SLOT 0056e349 FLA_Ttmm_l_opc_var2 │ │ │ │ -006877a4 00020816 R_ARM_JUMP_SLOT 003c91a5 bl1_dsyr2k │ │ │ │ -006877a8 000d7316 R_ARM_JUMP_SLOT 0043c3d5 FLA_Trsv_ut_blk_var2 │ │ │ │ -006877ac 00138d16 R_ARM_JUMP_SLOT 0032730d zlagtm_ │ │ │ │ -006877b0 00194916 R_ARM_JUMP_SLOT 006582e9 FLA_Apply_Q_UT_lhbc │ │ │ │ -006877b4 0012df16 R_ARM_JUMP_SLOT 00637855 FLA_Apply_G_rf_asc_var9b │ │ │ │ -006877b8 00168316 R_ARM_JUMP_SLOT 003cfab5 bl1_sewscalv │ │ │ │ -006877bc 0005c616 R_ARM_JUMP_SLOT 004b4f75 FLA_Symm_lu_unb_var10 │ │ │ │ -006877c0 000d1216 R_ARM_JUMP_SLOT 003d27dd bl1_zsetm │ │ │ │ -006877c4 00071816 R_ARM_JUMP_SLOT 00435941 FLA_Scalr_u_blk_var3 │ │ │ │ -006877c8 00058716 R_ARM_JUMP_SLOT 00657dbd FLA_Apply_QUD_UT_inc_lhfc_blk_var1 │ │ │ │ +00687788 0005fa16 R_ARM_JUMP_SLOT 004718c5 FLA_Hemm_rl_blk_var10 │ │ │ │ +0068778c 001a7f16 R_ARM_JUMP_SLOT 004bb61d FLA_Symm_rl_unb_var1 │ │ │ │ +00687790 00179b16 R_ARM_JUMP_SLOT 00532061 FLA_Bsvd_v_opd_var2 │ │ │ │ +00687794 000a0e16 R_ARM_JUMP_SLOT 00336eb9 zlaqps_ │ │ │ │ +00687798 00173a16 R_ARM_JUMP_SLOT 00413471 FLA_Axpys_external │ │ │ │ +0068779c 00026c16 R_ARM_JUMP_SLOT 0053847d FLA_Chol_u_opt_var2 │ │ │ │ +006877a0 0018d816 R_ARM_JUMP_SLOT 0056e381 FLA_Ttmm_l_opc_var2 │ │ │ │ +006877a4 00020816 R_ARM_JUMP_SLOT 003c7775 bl1_dsyr2k │ │ │ │ +006877a8 000d7316 R_ARM_JUMP_SLOT 0043c1a5 FLA_Trsv_ut_blk_var2 │ │ │ │ +006877ac 00138d16 R_ARM_JUMP_SLOT 00327345 zlagtm_ │ │ │ │ +006877b0 00194916 R_ARM_JUMP_SLOT 00658321 FLA_Apply_Q_UT_lhbc │ │ │ │ +006877b4 0012df16 R_ARM_JUMP_SLOT 006368c5 FLA_Apply_G_rf_asc_var9b │ │ │ │ +006877b8 00168316 R_ARM_JUMP_SLOT 003cf98d bl1_sewscalv │ │ │ │ +006877bc 0005c616 R_ARM_JUMP_SLOT 004b5505 FLA_Symm_lu_unb_var10 │ │ │ │ +006877c0 000d1216 R_ARM_JUMP_SLOT 003d29b5 bl1_zsetm │ │ │ │ +006877c4 00071816 R_ARM_JUMP_SLOT 00435d51 FLA_Scalr_u_blk_var3 │ │ │ │ +006877c8 00058716 R_ARM_JUMP_SLOT 00657df5 FLA_Apply_QUD_UT_inc_lhfc_blk_var1 │ │ │ │ 006877cc 00190d16 R_ARM_JUMP_SLOT 000f7f9d clarf_ │ │ │ │ -006877d0 00118516 R_ARM_JUMP_SLOT 000a1dad cgesc2_ │ │ │ │ -006877d4 0004c116 R_ARM_JUMP_SLOT 00531e69 FLA_Chol_u │ │ │ │ -006877d8 00061316 R_ARM_JUMP_SLOT 001abd39 dlarrj_ │ │ │ │ -006877dc 000f3716 R_ARM_JUMP_SLOT 003d97b9 FLA_Copy_internal_check │ │ │ │ -006877e0 00074716 R_ARM_JUMP_SLOT 002876a5 sormr2_ │ │ │ │ -006877e4 00115a16 R_ARM_JUMP_SLOT 0062c2bd FLA_Sylv_nn_blk_var8 │ │ │ │ -006877e8 0016c016 R_ARM_JUMP_SLOT 0042b961 FLA_Axpyt_t │ │ │ │ -006877ec 00191616 R_ARM_JUMP_SLOT 00578695 FLA_Bidiag_UT_scale_diagonals │ │ │ │ -006877f0 0006a316 R_ARM_JUMP_SLOT 00470b15 FLA_Hemm_lu_unb_var6 │ │ │ │ -006877f4 0000ff16 R_ARM_JUMP_SLOT 004118b5 FLA_Sort_bsvd_ext_f_opc │ │ │ │ -006877f8 0008b716 R_ARM_JUMP_SLOT 00452b39 FLA_Gemm_nc_blk_var2 │ │ │ │ -006877fc 00198b16 R_ARM_JUMP_SLOT 00563be9 FLA_Trinv_ln_unb_var2 │ │ │ │ -00687800 000dff16 R_ARM_JUMP_SLOT 0063787d FLA_Apply_G_rf_asz_var9b │ │ │ │ -00687804 00156d16 R_ARM_JUMP_SLOT 003ed561 FLASH_QR_UT_cntl_init │ │ │ │ -00687808 00127016 R_ARM_JUMP_SLOT 0007bdbd dgebrd_check │ │ │ │ -0068780c 00141316 R_ARM_JUMP_SLOT 001797f1 dgsvj1_ │ │ │ │ -00687810 00131216 R_ARM_JUMP_SLOT 005483d5 FLA_LU_piv_opc_var4 │ │ │ │ +006877d0 00118516 R_ARM_JUMP_SLOT 000a1cc1 cgesc2_ │ │ │ │ +006877d4 0004c116 R_ARM_JUMP_SLOT 00531ea5 FLA_Chol_u │ │ │ │ +006877d8 00061316 R_ARM_JUMP_SLOT 001abc51 dlarrj_ │ │ │ │ +006877dc 000f3716 R_ARM_JUMP_SLOT 003d9801 FLA_Copy_internal_check │ │ │ │ +006877e0 00074716 R_ARM_JUMP_SLOT 00287d2d sormr2_ │ │ │ │ +006877e4 00115a16 R_ARM_JUMP_SLOT 0062c409 FLA_Sylv_nn_blk_var8 │ │ │ │ +006877e8 0016c016 R_ARM_JUMP_SLOT 0042b9a9 FLA_Axpyt_t │ │ │ │ +006877ec 00191616 R_ARM_JUMP_SLOT 005786c9 FLA_Bidiag_UT_scale_diagonals │ │ │ │ +006877f0 0006a316 R_ARM_JUMP_SLOT 004710cd FLA_Hemm_lu_unb_var6 │ │ │ │ +006877f4 0000ff16 R_ARM_JUMP_SLOT 00410c11 FLA_Sort_bsvd_ext_f_opc │ │ │ │ +006877f8 0008b716 R_ARM_JUMP_SLOT 00453109 FLA_Gemm_nc_blk_var2 │ │ │ │ +006877fc 00198b16 R_ARM_JUMP_SLOT 00563c25 FLA_Trinv_ln_unb_var2 │ │ │ │ +00687800 000dff16 R_ARM_JUMP_SLOT 006368ed FLA_Apply_G_rf_asz_var9b │ │ │ │ +00687804 00156d16 R_ARM_JUMP_SLOT 003ed5a9 FLASH_QR_UT_cntl_init │ │ │ │ +00687808 00127016 R_ARM_JUMP_SLOT 0007bdc1 dgebrd_check │ │ │ │ +0068780c 00141316 R_ARM_JUMP_SLOT 00174e39 dgsvj1_ │ │ │ │ +00687810 00131216 R_ARM_JUMP_SLOT 00547dd9 FLA_LU_piv_opc_var4 │ │ │ │ 00687814 00003716 R_ARM_JUMP_SLOT 00000000 ungetc@GLIBC_2.4 │ │ │ │ 00687818 00003816 R_ARM_JUMP_SLOT 00000000 zhpr2_ │ │ │ │ -0068781c 0008c616 R_ARM_JUMP_SLOT 00542efd FLA_LU_nopiv_opt_var5 │ │ │ │ -00687820 001c6716 R_ARM_JUMP_SLOT 003b7d2d bl1_cdot │ │ │ │ -00687824 00162f16 R_ARM_JUMP_SLOT 0006a6f5 cgetrf_ │ │ │ │ -00687828 0015a416 R_ARM_JUMP_SLOT 004f1605 FLA_Trmm_llc_unb_var3 │ │ │ │ -0068782c 00140c16 R_ARM_JUMP_SLOT 0056b089 FLA_Trinv_uu_opc_var1 │ │ │ │ -00687830 001bdb16 R_ARM_JUMP_SLOT 003e7ea9 FLA_Cntl_copyr_obj_create │ │ │ │ -00687834 00170316 R_ARM_JUMP_SLOT 004264c1 FLA_Hess_unb_external │ │ │ │ -00687838 00107716 R_ARM_JUMP_SLOT 000e5f6d clahef_ │ │ │ │ -0068783c 0014e416 R_ARM_JUMP_SLOT 003df16d FLA_Apply_Q2_UT_check │ │ │ │ -00687840 001b3e16 R_ARM_JUMP_SLOT 0028d5d5 spoequ_ │ │ │ │ -00687844 00145e16 R_ARM_JUMP_SLOT 0047b625 FLA_Hemm_ru_blk_var8 │ │ │ │ -00687848 00024716 R_ARM_JUMP_SLOT 003eb49d FLA_Apply_pivots_cntl_init │ │ │ │ -0068784c 000d0516 R_ARM_JUMP_SLOT 004ee045 FLA_Trmm_internal │ │ │ │ -00687850 00104716 R_ARM_JUMP_SLOT 003edce9 FLASH_Obj_create_flat_copy_of_hier_check │ │ │ │ +0068781c 0008c616 R_ARM_JUMP_SLOT 005426bd FLA_LU_nopiv_opt_var5 │ │ │ │ +00687820 001c6716 R_ARM_JUMP_SLOT 003b7d75 bl1_cdot │ │ │ │ +00687824 00162f16 R_ARM_JUMP_SLOT 0006b6b9 cgetrf_ │ │ │ │ +00687828 0015a416 R_ARM_JUMP_SLOT 004f1ced FLA_Trmm_llc_unb_var3 │ │ │ │ +0068782c 00140c16 R_ARM_JUMP_SLOT 0056b485 FLA_Trinv_uu_opc_var1 │ │ │ │ +00687830 001bdb16 R_ARM_JUMP_SLOT 003e7e99 FLA_Cntl_copyr_obj_create │ │ │ │ +00687834 00170316 R_ARM_JUMP_SLOT 00426509 FLA_Hess_unb_external │ │ │ │ +00687838 00107716 R_ARM_JUMP_SLOT 000e0899 clahef_ │ │ │ │ +0068783c 0014e416 R_ARM_JUMP_SLOT 003df665 FLA_Apply_Q2_UT_check │ │ │ │ +00687840 001b3e16 R_ARM_JUMP_SLOT 0028dc79 spoequ_ │ │ │ │ +00687844 00145e16 R_ARM_JUMP_SLOT 0047b3e9 FLA_Hemm_ru_blk_var8 │ │ │ │ +00687848 00024716 R_ARM_JUMP_SLOT 003eb4e5 FLA_Apply_pivots_cntl_init │ │ │ │ +0068784c 000d0516 R_ARM_JUMP_SLOT 004ee541 FLA_Trmm_internal │ │ │ │ +00687850 00104716 R_ARM_JUMP_SLOT 003edd31 FLASH_Obj_create_flat_copy_of_hier_check │ │ │ │ 00687854 00003916 R_ARM_JUMP_SLOT 00000000 tan │ │ │ │ -00687858 00097116 R_ARM_JUMP_SLOT 005c878d FLA_Hess_UT_step_opt_var2 │ │ │ │ -0068785c 0007cf16 R_ARM_JUMP_SLOT 00643d5d FLA_Apply_HUD_UT_l_opc_var1 │ │ │ │ -00687860 000dc316 R_ARM_JUMP_SLOT 003d54f1 FLA_Obj_ge_check │ │ │ │ -00687864 0003f116 R_ARM_JUMP_SLOT 00474e85 FLA_Hemm_rl_blk_var8 │ │ │ │ -00687868 000c2116 R_ARM_JUMP_SLOT 001e2999 dsycon_ │ │ │ │ -0068786c 0016ad16 R_ARM_JUMP_SLOT 00197e31 dlalsa_ │ │ │ │ -00687870 000f4d16 R_ARM_JUMP_SLOT 0042cfc5 FLA_Axpyt_t_blk_var2 │ │ │ │ -00687874 0018cc16 R_ARM_JUMP_SLOT 003c4f75 bl1_dtrmm_blas │ │ │ │ -00687878 000d5d16 R_ARM_JUMP_SLOT 0019f8e9 dlaqge_ │ │ │ │ -0068787c 00043616 R_ARM_JUMP_SLOT 001ac9c1 dlarfx_ │ │ │ │ -00687880 0002b816 R_ARM_JUMP_SLOT 003e7f51 FLA_Cntl_tpose_obj_create │ │ │ │ -00687884 0014eb16 R_ARM_JUMP_SLOT 003aed0d f__icvt │ │ │ │ -00687888 00159e16 R_ARM_JUMP_SLOT 005688b1 FLA_Trinv_un_ops_var3 │ │ │ │ -0068788c 00131316 R_ARM_JUMP_SLOT 0063646d FLA_Apply_G_rf_asd_var6b │ │ │ │ -00687890 000a8c16 R_ARM_JUMP_SLOT 003fd775 FLASH_Task_alloc │ │ │ │ -00687894 00028916 R_ARM_JUMP_SLOT 00261ee9 slarf_ │ │ │ │ -00687898 00055916 R_ARM_JUMP_SLOT 003e7e81 FLA_Cntl_copyt_obj_create │ │ │ │ -0068789c 0016ce16 R_ARM_JUMP_SLOT 0020b3f1 ilauplo_ │ │ │ │ -006878a0 000a2316 R_ARM_JUMP_SLOT 0024c031 slaed6_ │ │ │ │ +00687858 00097116 R_ARM_JUMP_SLOT 005ca451 FLA_Hess_UT_step_opt_var2 │ │ │ │ +0068785c 0007cf16 R_ARM_JUMP_SLOT 00643d29 FLA_Apply_HUD_UT_l_opc_var1 │ │ │ │ +00687860 000dc316 R_ARM_JUMP_SLOT 003d5539 FLA_Obj_ge_check │ │ │ │ +00687864 0003f116 R_ARM_JUMP_SLOT 004756ad FLA_Hemm_rl_blk_var8 │ │ │ │ +00687868 000c2116 R_ARM_JUMP_SLOT 001e5779 dsycon_ │ │ │ │ +0068786c 0016ad16 R_ARM_JUMP_SLOT 00197af9 dlalsa_ │ │ │ │ +00687870 000f4d16 R_ARM_JUMP_SLOT 0042cdc1 FLA_Axpyt_t_blk_var2 │ │ │ │ +00687874 0018cc16 R_ARM_JUMP_SLOT 003c4fbd bl1_dtrmm_blas │ │ │ │ +00687878 000d5d16 R_ARM_JUMP_SLOT 001a02e9 dlaqge_ │ │ │ │ +0068787c 00043616 R_ARM_JUMP_SLOT 001acd01 dlarfx_ │ │ │ │ +00687880 0002b816 R_ARM_JUMP_SLOT 003e7f41 FLA_Cntl_tpose_obj_create │ │ │ │ +00687884 0014eb16 R_ARM_JUMP_SLOT 003aee51 f__icvt │ │ │ │ +00687888 00159e16 R_ARM_JUMP_SLOT 00568ecd FLA_Trinv_un_ops_var3 │ │ │ │ +0068788c 00131316 R_ARM_JUMP_SLOT 00636bd9 FLA_Apply_G_rf_asd_var6b │ │ │ │ +00687890 000a8c16 R_ARM_JUMP_SLOT 003fde0d FLASH_Task_alloc │ │ │ │ +00687894 00028916 R_ARM_JUMP_SLOT 00261ef9 slarf_ │ │ │ │ +00687898 00055916 R_ARM_JUMP_SLOT 003e7e71 FLA_Cntl_copyt_obj_create │ │ │ │ +0068789c 0016ce16 R_ARM_JUMP_SLOT 0020bdf1 ilauplo_ │ │ │ │ +006878a0 000a2316 R_ARM_JUMP_SLOT 0024c039 slaed6_ │ │ │ │ 006878a4 00003a16 R_ARM_JUMP_SLOT 00000000 perror@GLIBC_2.4 │ │ │ │ -006878a8 00182816 R_ARM_JUMP_SLOT 00547f0d FLA_LU_piv_ops_var4 │ │ │ │ -006878ac 001c6816 R_ARM_JUMP_SLOT 006211a9 FLA_Sylv_nh_opz_var1 │ │ │ │ -006878b0 00014816 R_ARM_JUMP_SLOT 0054b2fd FLA_CAQR2_UT_opz_var1 │ │ │ │ -006878b4 00166a16 R_ARM_JUMP_SLOT 005c1c01 FLA_Hess_UT_blk_var1 │ │ │ │ -006878b8 00196316 R_ARM_JUMP_SLOT 0040fe1d FLA_Sort_svd_f_opd │ │ │ │ -006878bc 00050a16 R_ARM_JUMP_SLOT 001afff1 dlarre_ │ │ │ │ +006878a8 00182816 R_ARM_JUMP_SLOT 00547911 FLA_LU_piv_ops_var4 │ │ │ │ +006878ac 001c6816 R_ARM_JUMP_SLOT 006211e5 FLA_Sylv_nh_opz_var1 │ │ │ │ +006878b0 00014816 R_ARM_JUMP_SLOT 0054b3d1 FLA_CAQR2_UT_opz_var1 │ │ │ │ +006878b4 00166a16 R_ARM_JUMP_SLOT 005c3021 FLA_Hess_UT_blk_var1 │ │ │ │ +006878b8 00196316 R_ARM_JUMP_SLOT 0040fe65 FLA_Sort_svd_f_opd │ │ │ │ +006878bc 00050a16 R_ARM_JUMP_SLOT 001af5e1 dlarre_ │ │ │ │ 006878c0 00003b16 R_ARM_JUMP_SLOT 00000000 tanh │ │ │ │ -006878c4 000cb916 R_ARM_JUMP_SLOT 00565441 FLA_Trinv_lu_ops_var1 │ │ │ │ -006878c8 000fbe16 R_ARM_JUMP_SLOT 003d08e9 bl1_cinverts │ │ │ │ -006878cc 001bb416 R_ARM_JUMP_SLOT 003cd949 bl1_zero_dim3 │ │ │ │ -006878d0 0010ae16 R_ARM_JUMP_SLOT 0065634d FLA_Apply_QUD_UT_lhfc_blk_var2 │ │ │ │ -006878d4 00027e16 R_ARM_JUMP_SLOT 00419681 FLA_Dots │ │ │ │ -006878d8 00166d16 R_ARM_JUMP_SLOT 0030f729 zhptrs_ │ │ │ │ -006878dc 00093216 R_ARM_JUMP_SLOT 00552e75 FLA_QR_UT_blk_var2 │ │ │ │ -006878e0 00165516 R_ARM_JUMP_SLOT 00665005 FLA_Apply_Q_UT_lhfr_blk_var2 │ │ │ │ -006878e4 000fcb16 R_ARM_JUMP_SLOT 003e0ab9 FLA_Apply_diag_matrix_check │ │ │ │ -006878e8 000fbd16 R_ARM_JUMP_SLOT 003e38ad FLA_LU_incpiv_check │ │ │ │ -006878ec 00155916 R_ARM_JUMP_SLOT 003e40d5 FLA_Lyap_internal_check │ │ │ │ -006878f0 0019d716 R_ARM_JUMP_SLOT 00643215 FLA_Apply_HUD_UT │ │ │ │ -006878f4 000ad316 R_ARM_JUMP_SLOT 003faded FLA_Obj_has_zero_dim │ │ │ │ -006878f8 0009f416 R_ARM_JUMP_SLOT 004d1161 FLA_Syr2k_lt_blk_var9 │ │ │ │ -006878fc 00059a16 R_ARM_JUMP_SLOT 004383ed FLA_Gemv_t_blk_var2 │ │ │ │ -00687900 0001cb16 R_ARM_JUMP_SLOT 001d5045 dpstf2_ │ │ │ │ -00687904 0009d016 R_ARM_JUMP_SLOT 002257d9 sgesc2_ │ │ │ │ -00687908 00052216 R_ARM_JUMP_SLOT 003c5fa1 bl1_dgemm │ │ │ │ -0068790c 00190416 R_ARM_JUMP_SLOT 00085771 ssygst_check │ │ │ │ -00687910 001aed16 R_ARM_JUMP_SLOT 00424ef5 FLA_Trmm_rln_task │ │ │ │ -00687914 00095216 R_ARM_JUMP_SLOT 00453b4d FLA_Gemm_nc_unb_var2 │ │ │ │ -00687918 00140016 R_ARM_JUMP_SLOT 0025d62d slaqgb_ │ │ │ │ -0068791c 00083516 R_ARM_JUMP_SLOT 003c1ea5 bl1_ctrmv │ │ │ │ -00687920 00073116 R_ARM_JUMP_SLOT 0027cd59 slatdf_ │ │ │ │ -00687924 0002a516 R_ARM_JUMP_SLOT 0031e205 zlag2c_ │ │ │ │ -00687928 00103516 R_ARM_JUMP_SLOT 00486171 FLA_Her2k_lh_unb_var3 │ │ │ │ -0068792c 00108716 R_ARM_JUMP_SLOT 0056ab45 FLA_Trinv_uu_blk_var4 │ │ │ │ -00687930 0019f916 R_ARM_JUMP_SLOT 006758e5 FLA_Apply_Q_UT_inc_lnfc │ │ │ │ -00687934 0002b116 R_ARM_JUMP_SLOT 003ce085 bl1_dm2 │ │ │ │ -00687938 000c1916 R_ARM_JUMP_SLOT 00423709 FLA_Gemm_ht_task │ │ │ │ -0068793c 00044a16 R_ARM_JUMP_SLOT 00658435 FLA_Apply_Q_UT_internal │ │ │ │ -00687940 0003ea16 R_ARM_JUMP_SLOT 00473311 FLA_Hemm_rl_blk_var4 │ │ │ │ -00687944 00075916 R_ARM_JUMP_SLOT 005ccdc5 FLA_Hess_UT_unb_var1 │ │ │ │ -00687948 0008c016 R_ARM_JUMP_SLOT 004535e1 FLA_Gemm_nc_blk_var6 │ │ │ │ -0068794c 0018bd16 R_ARM_JUMP_SLOT 0053f8bd FLA_LU_nopiv_blk_var3 │ │ │ │ -00687950 000e0316 R_ARM_JUMP_SLOT 006595f9 FLA_Apply_Q_UT_rhbc │ │ │ │ -00687954 00154616 R_ARM_JUMP_SLOT 00634bf5 FLA_Apply_G_rf_asd_var1 │ │ │ │ -00687958 000fa616 R_ARM_JUMP_SLOT 003ec869 FLASH_Apply_Q2_UT_cntl_finalize │ │ │ │ +006878c4 000cb916 R_ARM_JUMP_SLOT 0056547d FLA_Trinv_lu_ops_var1 │ │ │ │ +006878c8 000fbe16 R_ARM_JUMP_SLOT 003d0be1 bl1_cinverts │ │ │ │ +006878cc 001bb416 R_ARM_JUMP_SLOT 003cdf11 bl1_zero_dim3 │ │ │ │ +006878d0 0010ae16 R_ARM_JUMP_SLOT 006560b1 FLA_Apply_QUD_UT_lhfc_blk_var2 │ │ │ │ +006878d4 00027e16 R_ARM_JUMP_SLOT 00419609 FLA_Dots │ │ │ │ +006878d8 00166d16 R_ARM_JUMP_SLOT 0030d591 zhptrs_ │ │ │ │ +006878dc 00093216 R_ARM_JUMP_SLOT 005533f9 FLA_QR_UT_blk_var2 │ │ │ │ +006878e0 00165516 R_ARM_JUMP_SLOT 00666291 FLA_Apply_Q_UT_lhfr_blk_var2 │ │ │ │ +006878e4 000fcb16 R_ARM_JUMP_SLOT 003e0b01 FLA_Apply_diag_matrix_check │ │ │ │ +006878e8 000fbd16 R_ARM_JUMP_SLOT 003e38f5 FLA_LU_incpiv_check │ │ │ │ +006878ec 00155916 R_ARM_JUMP_SLOT 003e405d FLA_Lyap_internal_check │ │ │ │ +006878f0 0019d716 R_ARM_JUMP_SLOT 00643569 FLA_Apply_HUD_UT │ │ │ │ +006878f4 000ad316 R_ARM_JUMP_SLOT 003fae35 FLA_Obj_has_zero_dim │ │ │ │ +006878f8 0009f416 R_ARM_JUMP_SLOT 004d17d5 FLA_Syr2k_lt_blk_var9 │ │ │ │ +006878fc 00059a16 R_ARM_JUMP_SLOT 0043816d FLA_Gemv_t_blk_var2 │ │ │ │ +00687900 0001cb16 R_ARM_JUMP_SLOT 001d5349 dpstf2_ │ │ │ │ +00687904 0009d016 R_ARM_JUMP_SLOT 00225301 sgesc2_ │ │ │ │ +00687908 00052216 R_ARM_JUMP_SLOT 003c5fe9 bl1_dgemm │ │ │ │ +0068790c 00190416 R_ARM_JUMP_SLOT 000856a9 ssygst_check │ │ │ │ +00687910 001aed16 R_ARM_JUMP_SLOT 00424f6d FLA_Trmm_rln_task │ │ │ │ +00687914 00095216 R_ARM_JUMP_SLOT 00453e59 FLA_Gemm_nc_unb_var2 │ │ │ │ +00687918 00140016 R_ARM_JUMP_SLOT 0025d63d slaqgb_ │ │ │ │ +0068791c 00083516 R_ARM_JUMP_SLOT 003c1eed bl1_ctrmv │ │ │ │ +00687920 00073116 R_ARM_JUMP_SLOT 0027d491 slatdf_ │ │ │ │ +00687924 0002a516 R_ARM_JUMP_SLOT 0031e859 zlag2c_ │ │ │ │ +00687928 00103516 R_ARM_JUMP_SLOT 004861ad FLA_Her2k_lh_unb_var3 │ │ │ │ +0068792c 00108716 R_ARM_JUMP_SLOT 0056ab81 FLA_Trinv_uu_blk_var4 │ │ │ │ +00687930 0019f916 R_ARM_JUMP_SLOT 006750b1 FLA_Apply_Q_UT_inc_lnfc │ │ │ │ +00687934 0002b116 R_ARM_JUMP_SLOT 003ce20d bl1_dm2 │ │ │ │ +00687938 000c1916 R_ARM_JUMP_SLOT 004239e5 FLA_Gemm_ht_task │ │ │ │ +0068793c 00044a16 R_ARM_JUMP_SLOT 00658851 FLA_Apply_Q_UT_internal │ │ │ │ +00687940 0003ea16 R_ARM_JUMP_SLOT 0047334d FLA_Hemm_rl_blk_var4 │ │ │ │ +00687944 00075916 R_ARM_JUMP_SLOT 005ce565 FLA_Hess_UT_unb_var1 │ │ │ │ +00687948 0008c016 R_ARM_JUMP_SLOT 00453b75 FLA_Gemm_nc_blk_var6 │ │ │ │ +0068794c 0018bd16 R_ARM_JUMP_SLOT 0053f8f5 FLA_LU_nopiv_blk_var3 │ │ │ │ +00687950 000e0316 R_ARM_JUMP_SLOT 00659631 FLA_Apply_Q_UT_rhbc │ │ │ │ +00687954 00154616 R_ARM_JUMP_SLOT 00634c2d FLA_Apply_G_rf_asd_var1 │ │ │ │ +00687958 000fa616 R_ARM_JUMP_SLOT 003ec701 FLASH_Apply_Q2_UT_cntl_finalize │ │ │ │ 0068795c 00003c16 R_ARM_JUMP_SLOT 00000000 powf │ │ │ │ -00687960 001c2616 R_ARM_JUMP_SLOT 0043f4d9 FLA_Gemm_ch_blk_var6 │ │ │ │ -00687964 001aee16 R_ARM_JUMP_SLOT 00642111 FLA_Apply_H2_UT_l_opd_var1 │ │ │ │ -00687968 00147816 R_ARM_JUMP_SLOT 003acc21 iparmq_ │ │ │ │ -0068796c 0015b616 R_ARM_JUMP_SLOT 0051e421 FLA_Trsm_rlc_blk_var1 │ │ │ │ -00687970 00112016 R_ARM_JUMP_SLOT 006545c5 FLA_Apply_Q2_UT_lhfc_blk_var3 │ │ │ │ -00687974 001b9216 R_ARM_JUMP_SLOT 005a9891 FLA_Eig_gest_iu_opc_var1 │ │ │ │ -00687978 000fb116 R_ARM_JUMP_SLOT 005a9b35 FLA_Eig_gest_iu_opz_var1 │ │ │ │ -0068797c 0008b816 R_ARM_JUMP_SLOT 00291ba5 spstf2_ │ │ │ │ -00687980 001abf16 R_ARM_JUMP_SLOT 0008011d dormtr_check │ │ │ │ -00687984 00098116 R_ARM_JUMP_SLOT 0063601d FLA_Apply_G_rf_bls_var1 │ │ │ │ -00687988 00177f16 R_ARM_JUMP_SLOT 0050dab5 FLA_Trsm_lln │ │ │ │ -0068798c 000e9816 R_ARM_JUMP_SLOT 0024ddcd slagtf_ │ │ │ │ -00687990 0004d216 R_ARM_JUMP_SLOT 003ec7b9 FLASH_Apply_Q2_UT_cntl_init │ │ │ │ +00687960 001c2616 R_ARM_JUMP_SLOT 0043f7cd FLA_Gemm_ch_blk_var6 │ │ │ │ +00687964 001aee16 R_ARM_JUMP_SLOT 006405a9 FLA_Apply_H2_UT_l_opd_var1 │ │ │ │ +00687968 00147816 R_ARM_JUMP_SLOT 003acbf1 iparmq_ │ │ │ │ +0068796c 0015b616 R_ARM_JUMP_SLOT 0051da89 FLA_Trsm_rlc_blk_var1 │ │ │ │ +00687970 00112016 R_ARM_JUMP_SLOT 006542d5 FLA_Apply_Q2_UT_lhfc_blk_var3 │ │ │ │ +00687974 001b9216 R_ARM_JUMP_SLOT 005a98c9 FLA_Eig_gest_iu_opc_var1 │ │ │ │ +00687978 000fb116 R_ARM_JUMP_SLOT 005a9b6d FLA_Eig_gest_iu_opz_var1 │ │ │ │ +0068797c 0008b816 R_ARM_JUMP_SLOT 00292171 spstf2_ │ │ │ │ +00687980 001abf16 R_ARM_JUMP_SLOT 00080081 dormtr_check │ │ │ │ +00687984 00098116 R_ARM_JUMP_SLOT 00637751 FLA_Apply_G_rf_bls_var1 │ │ │ │ +00687988 00177f16 R_ARM_JUMP_SLOT 0050daf1 FLA_Trsm_lln │ │ │ │ +0068798c 000e9816 R_ARM_JUMP_SLOT 0024de2d slagtf_ │ │ │ │ +00687990 0004d216 R_ARM_JUMP_SLOT 003ec651 FLASH_Apply_Q2_UT_cntl_init │ │ │ │ 00687994 00003d16 R_ARM_JUMP_SLOT 00000000 stpsv_ │ │ │ │ -00687998 00034916 R_ARM_JUMP_SLOT 003e823d FLA_Cntl_qr2ut_obj_create │ │ │ │ -0068799c 001a9a16 R_ARM_JUMP_SLOT 004bd32d FLA_Symm_rl_unb_var9 │ │ │ │ -006879a0 00086916 R_ARM_JUMP_SLOT 003e7db1 FLA_Cntl_gemv_obj_create │ │ │ │ -006879a4 000b2316 R_ARM_JUMP_SLOT 00269bed slarfx_ │ │ │ │ -006879a8 00038816 R_ARM_JUMP_SLOT 003bd50d bl1_ccopymrt │ │ │ │ -006879ac 0014ed16 R_ARM_JUMP_SLOT 00536265 FLA_Chol_l_opz_var3 │ │ │ │ -006879b0 0015f616 R_ARM_JUMP_SLOT 0044af99 FLA_Gemm_hc_blk_var3 │ │ │ │ -006879b4 001b2816 R_ARM_JUMP_SLOT 003c3409 bl1_zhemm │ │ │ │ -006879b8 00030a16 R_ARM_JUMP_SLOT 004256c1 FLA_Trsm_ruc_task │ │ │ │ -006879bc 0003eb16 R_ARM_JUMP_SLOT 00295b1d sspevd_ │ │ │ │ -006879c0 00189716 R_ARM_JUMP_SLOT 0042400d FLA_Herk_ln_task │ │ │ │ -006879c4 00076316 R_ARM_JUMP_SLOT 005d657d FLA_Hess_UT_unb_var5 │ │ │ │ -006879c8 00132c16 R_ARM_JUMP_SLOT 005a4a0d FLA_Eig_gest_il_opt_var5 │ │ │ │ -006879cc 00157d16 R_ARM_JUMP_SLOT 00441a35 FLA_Gemm_cn_unb_var3 │ │ │ │ -006879d0 0017d916 R_ARM_JUMP_SLOT 00643ec5 FLA_Apply_HUD_UT_l_opz_var1 │ │ │ │ -006879d4 00135916 R_ARM_JUMP_SLOT 0050200d FLA_Trmm_rln_blk_var4 │ │ │ │ -006879d8 000a0016 R_ARM_JUMP_SLOT 00197a11 dlamrg_ │ │ │ │ -006879dc 00037616 R_ARM_JUMP_SLOT 0028493d sorbdb2_ │ │ │ │ -006879e0 00052d16 R_ARM_JUMP_SLOT 003b63a5 bl1_daxpymt │ │ │ │ -006879e4 00182b16 R_ARM_JUMP_SLOT 004754c9 FLA_Hemm_rl_unb_var10 │ │ │ │ -006879e8 00104016 R_ARM_JUMP_SLOT 004878b1 FLA_Her2k_lh_unb_var7 │ │ │ │ -006879ec 000fcc16 R_ARM_JUMP_SLOT 003f3841 FLA_Query_blocksizes │ │ │ │ -006879f0 00037b16 R_ARM_JUMP_SLOT 002a7bfd ssytf2_rook_ │ │ │ │ -006879f4 00142416 R_ARM_JUMP_SLOT 003bc655 bl1_szcopymr │ │ │ │ -006879f8 000d9c16 R_ARM_JUMP_SLOT 0054c7d1 FLA_CAQR_UT_inc_factorize_panels │ │ │ │ -006879fc 0004ed16 R_ARM_JUMP_SLOT 003f66d9 FLA_Obj_free │ │ │ │ -00687a00 000ac016 R_ARM_JUMP_SLOT 00419ed5 FLA_Scalr_u_task │ │ │ │ -00687a04 0016f916 R_ARM_JUMP_SLOT 00085bad strtri_check │ │ │ │ -00687a08 0001b316 R_ARM_JUMP_SLOT 005ff559 FLA_Sylv_hh_blk_var18 │ │ │ │ -00687a0c 000e2416 R_ARM_JUMP_SLOT 003bca95 bl1_cdcopymr │ │ │ │ -00687a10 001c6e16 R_ARM_JUMP_SLOT 004fe72d FLA_Trmm_lut_unb_var2 │ │ │ │ -00687a14 0009fc16 R_ARM_JUMP_SLOT 000f8639 clarfgp_ │ │ │ │ -00687a18 00113516 R_ARM_JUMP_SLOT 00466c95 FLA_Hemm_ll_blk_var9 │ │ │ │ +00687998 00034916 R_ARM_JUMP_SLOT 003e86a1 FLA_Cntl_qr2ut_obj_create │ │ │ │ +0068799c 001a9a16 R_ARM_JUMP_SLOT 004be3a9 FLA_Symm_rl_unb_var9 │ │ │ │ +006879a0 00086916 R_ARM_JUMP_SLOT 003e8459 FLA_Cntl_gemv_obj_create │ │ │ │ +006879a4 000b2316 R_ARM_JUMP_SLOT 0026969d slarfx_ │ │ │ │ +006879a8 00038816 R_ARM_JUMP_SLOT 003bd915 bl1_ccopymrt │ │ │ │ +006879ac 0014ed16 R_ARM_JUMP_SLOT 00535ca5 FLA_Chol_l_opz_var3 │ │ │ │ +006879b0 0015f616 R_ARM_JUMP_SLOT 0044afe1 FLA_Gemm_hc_blk_var3 │ │ │ │ +006879b4 001b2816 R_ARM_JUMP_SLOT 003c47c1 bl1_zhemm │ │ │ │ +006879b8 00030a16 R_ARM_JUMP_SLOT 00425ce5 FLA_Trsm_ruc_task │ │ │ │ +006879bc 0003eb16 R_ARM_JUMP_SLOT 00295929 sspevd_ │ │ │ │ +006879c0 00189716 R_ARM_JUMP_SLOT 004232fd FLA_Herk_ln_task │ │ │ │ +006879c4 00076316 R_ARM_JUMP_SLOT 005d4c81 FLA_Hess_UT_unb_var5 │ │ │ │ +006879c8 00132c16 R_ARM_JUMP_SLOT 005a3d59 FLA_Eig_gest_il_opt_var5 │ │ │ │ +006879cc 00157d16 R_ARM_JUMP_SLOT 004417dd FLA_Gemm_cn_unb_var3 │ │ │ │ +006879d0 0017d916 R_ARM_JUMP_SLOT 00643e91 FLA_Apply_HUD_UT_l_opz_var1 │ │ │ │ +006879d4 00135916 R_ARM_JUMP_SLOT 00502b71 FLA_Trmm_rln_blk_var4 │ │ │ │ +006879d8 000a0016 R_ARM_JUMP_SLOT 00197a29 dlamrg_ │ │ │ │ +006879dc 00037616 R_ARM_JUMP_SLOT 00284451 sorbdb2_ │ │ │ │ +006879e0 00052d16 R_ARM_JUMP_SLOT 003b618d bl1_daxpymt │ │ │ │ +006879e4 00182b16 R_ARM_JUMP_SLOT 0047544d FLA_Hemm_rl_unb_var10 │ │ │ │ +006879e8 00104016 R_ARM_JUMP_SLOT 00487305 FLA_Her2k_lh_unb_var7 │ │ │ │ +006879ec 000fcc16 R_ARM_JUMP_SLOT 003f365d FLA_Query_blocksizes │ │ │ │ +006879f0 00037b16 R_ARM_JUMP_SLOT 002a7c0d ssytf2_rook_ │ │ │ │ +006879f4 00142416 R_ARM_JUMP_SLOT 003bc125 bl1_szcopymr │ │ │ │ +006879f8 000d9c16 R_ARM_JUMP_SLOT 0054c0e9 FLA_CAQR_UT_inc_factorize_panels │ │ │ │ +006879fc 0004ed16 R_ARM_JUMP_SLOT 003f6721 FLA_Obj_free │ │ │ │ +00687a00 000ac016 R_ARM_JUMP_SLOT 00419f1d FLA_Scalr_u_task │ │ │ │ +00687a04 0016f916 R_ARM_JUMP_SLOT 00085ae5 strtri_check │ │ │ │ +00687a08 0001b316 R_ARM_JUMP_SLOT 005ff595 FLA_Sylv_hh_blk_var18 │ │ │ │ +00687a0c 000e2416 R_ARM_JUMP_SLOT 003bc565 bl1_cdcopymr │ │ │ │ +00687a10 001c6e16 R_ARM_JUMP_SLOT 004ff1b5 FLA_Trmm_lut_unb_var2 │ │ │ │ +00687a14 0009fc16 R_ARM_JUMP_SLOT 000f83f1 clarfgp_ │ │ │ │ +00687a18 00113516 R_ARM_JUMP_SLOT 004672d5 FLA_Hemm_ll_blk_var9 │ │ │ │ 00687a1c 00003e16 R_ARM_JUMP_SLOT 00000000 ssbmv_ │ │ │ │ 00687a20 00003f16 R_ARM_JUMP_SLOT 00000000 cgbmv_ │ │ │ │ -00687a24 00138a16 R_ARM_JUMP_SLOT 00156771 dgbtf2_ │ │ │ │ -00687a28 000c9e16 R_ARM_JUMP_SLOT 004f74c5 FLA_Trmm_llt_unb_var2 │ │ │ │ -00687a2c 0001bc16 R_ARM_JUMP_SLOT 00073f29 dormtr_ │ │ │ │ -00687a30 00067716 R_ARM_JUMP_SLOT 001ccf5d dorbdb_ │ │ │ │ -00687a34 00095b16 R_ARM_JUMP_SLOT 002b1e05 stgsja_ │ │ │ │ -00687a38 0019e716 R_ARM_JUMP_SLOT 004e4fc5 FLA_Syrk_ln_unb_var2 │ │ │ │ -00687a3c 00098f16 R_ARM_JUMP_SLOT 0040ae71 FLA_Pythag2_opd │ │ │ │ -00687a40 00073816 R_ARM_JUMP_SLOT 00456d05 FLA_Gemm_nn_blk_var3 │ │ │ │ -00687a44 0007ff16 R_ARM_JUMP_SLOT 004265e9 FLA_LQ_blk_external │ │ │ │ -00687a48 00143916 R_ARM_JUMP_SLOT 003c141d bl1_dsyr2 │ │ │ │ -00687a4c 00135d16 R_ARM_JUMP_SLOT 0007cc85 dgeqrf_check │ │ │ │ -00687a50 00102116 R_ARM_JUMP_SLOT 000a1bb5 cgerq2_ │ │ │ │ -00687a54 00197b16 R_ARM_JUMP_SLOT 00072565 dormlq_ │ │ │ │ -00687a58 0001f216 R_ARM_JUMP_SLOT 0040bf89 fla_dlamc2 │ │ │ │ -00687a5c 00194116 R_ARM_JUMP_SLOT 00330db1 zlanhp_ │ │ │ │ -00687a60 0004b116 R_ARM_JUMP_SLOT 005eeb7d FLA_Lyap_h_unb_var3 │ │ │ │ -00687a64 0012c416 R_ARM_JUMP_SLOT 004ed0d5 FLA_Syrk_ut_unb_var3 │ │ │ │ -00687a68 0001c616 R_ARM_JUMP_SLOT 0052c1d5 FLA_Trsm_rut_unb_var2 │ │ │ │ -00687a6c 0008ef16 R_ARM_JUMP_SLOT 0049a605 FLA_Her2k_un_unb_var4 │ │ │ │ -00687a70 000eb116 R_ARM_JUMP_SLOT 00424a1d FLA_Syr2k_ut_task │ │ │ │ -00687a74 001a6b16 R_ARM_JUMP_SLOT 003cfb6d bl1_csewscalv │ │ │ │ -00687a78 00175e16 R_ARM_JUMP_SLOT 0042349d FLA_Gemm_ct_task │ │ │ │ -00687a7c 00044c16 R_ARM_JUMP_SLOT 004955e1 FLA_Her2k_uh_unb_var8 │ │ │ │ -00687a80 00119416 R_ARM_JUMP_SLOT 002bf931 strsen_ │ │ │ │ -00687a84 00128c16 R_ARM_JUMP_SLOT 003c23a9 bl1_dtrsv │ │ │ │ -00687a88 000fa416 R_ARM_JUMP_SLOT 001d7a41 dspcon_ │ │ │ │ -00687a8c 000eb816 R_ARM_JUMP_SLOT 0022e479 sggsvp_ │ │ │ │ -00687a90 001acc16 R_ARM_JUMP_SLOT 005c9cfd FLA_Hess_UT_step_ofz_var3 │ │ │ │ -00687a94 000ce116 R_ARM_JUMP_SLOT 00405b4d FLA_Sort_b_opd │ │ │ │ -00687a98 00195f16 R_ARM_JUMP_SLOT 004e9651 FLA_Syrk_un_blk_var4 │ │ │ │ -00687a9c 000a4316 R_ARM_JUMP_SLOT 003ba445 bl1_ccopymt │ │ │ │ -00687aa0 00024116 R_ARM_JUMP_SLOT 005c058d FLA_Hess_UT_blf_var3 │ │ │ │ -00687aa4 0004ee16 R_ARM_JUMP_SLOT 002a3e59 ssyevx_ │ │ │ │ -00687aa8 00022d16 R_ARM_JUMP_SLOT 001bb1b1 dlasrt_ │ │ │ │ -00687aac 00019716 R_ARM_JUMP_SLOT 001d2315 dppequ_ │ │ │ │ -00687ab0 000a5716 R_ARM_JUMP_SLOT 003eca0d FLASH_Apply_QUD_UT_cntl_finalize │ │ │ │ -00687ab4 00132116 R_ARM_JUMP_SLOT 005a0489 FLA_Eig_gest_il_opt_var1 │ │ │ │ -00687ab8 000d3b16 R_ARM_JUMP_SLOT 0028de35 spbtrf_ │ │ │ │ -00687abc 00068516 R_ARM_JUMP_SLOT 005ca419 FLA_Hess_UT_step_ofu_var3 │ │ │ │ -00687ac0 0019f016 R_ARM_JUMP_SLOT 004b8189 FLA_Symm_rl_blk_var2 │ │ │ │ -00687ac4 0002f516 R_ARM_JUMP_SLOT 0043408d FLA_Scal_blk_var3 │ │ │ │ -00687ac8 000ded16 R_ARM_JUMP_SLOT 00436105 FLA_Gemv_h │ │ │ │ -00687acc 00157e16 R_ARM_JUMP_SLOT 00073381 sorm2r_ │ │ │ │ -00687ad0 001a0316 R_ARM_JUMP_SLOT 004e9ed9 FLA_Syrk_un_unb_var1 │ │ │ │ -00687ad4 00145516 R_ARM_JUMP_SLOT 00479ac5 FLA_Hemm_ru_blk_var4 │ │ │ │ -00687ad8 00026816 R_ARM_JUMP_SLOT 0009de99 cgeqr2_ │ │ │ │ -00687adc 0019f616 R_ARM_JUMP_SLOT 003e13f1 FLA_Bidiag_UT_internal_check │ │ │ │ -00687ae0 00113116 R_ARM_JUMP_SLOT 003edfc9 FLASH_LU_find_zero_on_diagonal_check │ │ │ │ -00687ae4 000b9b16 R_ARM_JUMP_SLOT 003b8325 bl1_dinvscalv │ │ │ │ -00687ae8 00115416 R_ARM_JUMP_SLOT 00628f15 FLA_Sylv_nn_blk_var4 │ │ │ │ -00687aec 000cce16 R_ARM_JUMP_SLOT 0056af59 FLA_Trinv_uu_ops_var1 │ │ │ │ -00687af0 0014a116 R_ARM_JUMP_SLOT 0050605d FLA_Trmm_ruc_blk_var1 │ │ │ │ -00687af4 0007c016 R_ARM_JUMP_SLOT 00190c09 dlagtf_ │ │ │ │ -00687af8 0002f216 R_ARM_JUMP_SLOT 0057da21 FLA_Bidiag_UT_u_blk_var4 │ │ │ │ -00687afc 0015da16 R_ARM_JUMP_SLOT 0065ab71 FLA_Apply_Q_UT_lhbr_blk_var2 │ │ │ │ -00687b00 00118d16 R_ARM_JUMP_SLOT 003f3795 FLA_Blocksize_create_copy │ │ │ │ -00687b04 00084a16 R_ARM_JUMP_SLOT 005f4161 FLA_Lyap_n_opt_var3 │ │ │ │ -00687b08 00194a16 R_ARM_JUMP_SLOT 004e3a59 FLA_Syrk_ln_blk_var2 │ │ │ │ +00687a24 00138a16 R_ARM_JUMP_SLOT 00156015 dgbtf2_ │ │ │ │ +00687a28 000c9e16 R_ARM_JUMP_SLOT 004f7501 FLA_Trmm_llt_unb_var2 │ │ │ │ +00687a2c 0001bc16 R_ARM_JUMP_SLOT 000753e1 dormtr_ │ │ │ │ +00687a30 00067716 R_ARM_JUMP_SLOT 001cc24d dorbdb_ │ │ │ │ +00687a34 00095b16 R_ARM_JUMP_SLOT 002b0621 stgsja_ │ │ │ │ +00687a38 0019e716 R_ARM_JUMP_SLOT 004e5001 FLA_Syrk_ln_unb_var2 │ │ │ │ +00687a3c 00098f16 R_ARM_JUMP_SLOT 0040a2e5 FLA_Pythag2_opd │ │ │ │ +00687a40 00073816 R_ARM_JUMP_SLOT 00456d4d FLA_Gemm_nn_blk_var3 │ │ │ │ +00687a44 0007ff16 R_ARM_JUMP_SLOT 00426631 FLA_LQ_blk_external │ │ │ │ +00687a48 00143916 R_ARM_JUMP_SLOT 003c0f71 bl1_dsyr2 │ │ │ │ +00687a4c 00135d16 R_ARM_JUMP_SLOT 0007cc89 dgeqrf_check │ │ │ │ +00687a50 00102116 R_ARM_JUMP_SLOT 000a15b1 cgerq2_ │ │ │ │ +00687a54 00197b16 R_ARM_JUMP_SLOT 000730ad dormlq_ │ │ │ │ +00687a58 0001f216 R_ARM_JUMP_SLOT 0040beb9 fla_dlamc2 │ │ │ │ +00687a5c 00194116 R_ARM_JUMP_SLOT 00332b59 zlanhp_ │ │ │ │ +00687a60 0004b116 R_ARM_JUMP_SLOT 005ed879 FLA_Lyap_h_unb_var3 │ │ │ │ +00687a64 0012c416 R_ARM_JUMP_SLOT 004ed111 FLA_Syrk_ut_unb_var3 │ │ │ │ +00687a68 0001c616 R_ARM_JUMP_SLOT 0052c149 FLA_Trsm_rut_unb_var2 │ │ │ │ +00687a6c 0008ef16 R_ARM_JUMP_SLOT 0049a079 FLA_Her2k_un_unb_var4 │ │ │ │ +00687a70 000eb116 R_ARM_JUMP_SLOT 004244c5 FLA_Syr2k_ut_task │ │ │ │ +00687a74 001a6b16 R_ARM_JUMP_SLOT 003cfa45 bl1_csewscalv │ │ │ │ +00687a78 00175e16 R_ARM_JUMP_SLOT 00423779 FLA_Gemm_ct_task │ │ │ │ +00687a7c 00044c16 R_ARM_JUMP_SLOT 00495031 FLA_Her2k_uh_unb_var8 │ │ │ │ +00687a80 00119416 R_ARM_JUMP_SLOT 002bf941 strsen_ │ │ │ │ +00687a84 00128c16 R_ARM_JUMP_SLOT 003c23f1 bl1_dtrsv │ │ │ │ +00687a88 000fa416 R_ARM_JUMP_SLOT 001d8355 dspcon_ │ │ │ │ +00687a8c 000eb816 R_ARM_JUMP_SLOT 0022e47d sggsvp_ │ │ │ │ +00687a90 001acc16 R_ARM_JUMP_SLOT 005c8705 FLA_Hess_UT_step_ofz_var3 │ │ │ │ +00687a94 000ce116 R_ARM_JUMP_SLOT 00405c3d FLA_Sort_b_opd │ │ │ │ +00687a98 00195f16 R_ARM_JUMP_SLOT 004e9449 FLA_Syrk_un_blk_var4 │ │ │ │ +00687a9c 000a4316 R_ARM_JUMP_SLOT 003b9d0d bl1_ccopymt │ │ │ │ +00687aa0 00024116 R_ARM_JUMP_SLOT 005c05c5 FLA_Hess_UT_blf_var3 │ │ │ │ +00687aa4 0004ee16 R_ARM_JUMP_SLOT 002a2fd5 ssyevx_ │ │ │ │ +00687aa8 00022d16 R_ARM_JUMP_SLOT 001bb1d9 dlasrt_ │ │ │ │ +00687aac 00019716 R_ARM_JUMP_SLOT 001d2331 dppequ_ │ │ │ │ +00687ab0 000a5716 R_ARM_JUMP_SLOT 003ec945 FLASH_Apply_QUD_UT_cntl_finalize │ │ │ │ +00687ab4 00132116 R_ARM_JUMP_SLOT 005a04c1 FLA_Eig_gest_il_opt_var1 │ │ │ │ +00687ab8 000d3b16 R_ARM_JUMP_SLOT 0028de3d spbtrf_ │ │ │ │ +00687abc 00068516 R_ARM_JUMP_SLOT 005c8e21 FLA_Hess_UT_step_ofu_var3 │ │ │ │ +00687ac0 0019f016 R_ARM_JUMP_SLOT 004b87f1 FLA_Symm_rl_blk_var2 │ │ │ │ +00687ac4 0002f516 R_ARM_JUMP_SLOT 00433f55 FLA_Scal_blk_var3 │ │ │ │ +00687ac8 000ded16 R_ARM_JUMP_SLOT 00435ffd FLA_Gemv_h │ │ │ │ +00687acc 00157e16 R_ARM_JUMP_SLOT 00072839 sorm2r_ │ │ │ │ +00687ad0 001a0316 R_ARM_JUMP_SLOT 004e9f15 FLA_Syrk_un_unb_var1 │ │ │ │ +00687ad4 00145516 R_ARM_JUMP_SLOT 004794c1 FLA_Hemm_ru_blk_var4 │ │ │ │ +00687ad8 00026816 R_ARM_JUMP_SLOT 0009e3e5 cgeqr2_ │ │ │ │ +00687adc 0019f616 R_ARM_JUMP_SLOT 003e12e1 FLA_Bidiag_UT_internal_check │ │ │ │ +00687ae0 00113116 R_ARM_JUMP_SLOT 003ee011 FLASH_LU_find_zero_on_diagonal_check │ │ │ │ +00687ae4 000b9b16 R_ARM_JUMP_SLOT 003b894d bl1_dinvscalv │ │ │ │ +00687ae8 00115416 R_ARM_JUMP_SLOT 00629cc5 FLA_Sylv_nn_blk_var4 │ │ │ │ +00687aec 000cce16 R_ARM_JUMP_SLOT 0056b355 FLA_Trinv_uu_ops_var1 │ │ │ │ +00687af0 0014a116 R_ARM_JUMP_SLOT 00505899 FLA_Trmm_ruc_blk_var1 │ │ │ │ +00687af4 0007c016 R_ARM_JUMP_SLOT 001914c9 dlagtf_ │ │ │ │ +00687af8 0002f216 R_ARM_JUMP_SLOT 0057da59 FLA_Bidiag_UT_u_blk_var4 │ │ │ │ +00687afc 0015da16 R_ARM_JUMP_SLOT 0065bd3d FLA_Apply_Q_UT_lhbr_blk_var2 │ │ │ │ +00687b00 00118d16 R_ARM_JUMP_SLOT 003f35b1 FLA_Blocksize_create_copy │ │ │ │ +00687b04 00084a16 R_ARM_JUMP_SLOT 005f2c6d FLA_Lyap_n_opt_var3 │ │ │ │ +00687b08 00194a16 R_ARM_JUMP_SLOT 004e3a95 FLA_Syrk_ln_blk_var2 │ │ │ │ 00687b0c 00004016 R_ARM_JUMP_SLOT 00000000 zhbmv_ │ │ │ │ -00687b10 000e8616 R_ARM_JUMP_SLOT 0040da51 FLA_Sort_evd_b_opz │ │ │ │ -00687b14 0014be16 R_ARM_JUMP_SLOT 00217321 sgecon_ │ │ │ │ -00687b18 00198216 R_ARM_JUMP_SLOT 003be749 bl1_zdcopymrt │ │ │ │ -00687b1c 00120f16 R_ARM_JUMP_SLOT 003ed5d5 FLASH_QR_UT_cntl_finalize │ │ │ │ -00687b20 000fa116 R_ARM_JUMP_SLOT 003df44d FLA_Apply_Q2_UT_internal_check │ │ │ │ -00687b24 00013116 R_ARM_JUMP_SLOT 004b6739 FLA_Symm_lu_unb_var5 │ │ │ │ -00687b28 0009e816 R_ARM_JUMP_SLOT 004cfebd FLA_Syr2k_lt_blk_var5 │ │ │ │ -00687b2c 00072e16 R_ARM_JUMP_SLOT 000f1165 clantp_ │ │ │ │ -00687b30 000d8816 R_ARM_JUMP_SLOT 003f69a9 FLA_Check_complex_datatype │ │ │ │ -00687b34 0006ac16 R_ARM_JUMP_SLOT 0043c15d FLA_Gemm_cc_blk_var1 │ │ │ │ -00687b38 0010ce16 R_ARM_JUMP_SLOT 005630e9 FLA_Trinv_ln_opz_var3 │ │ │ │ -00687b3c 0008f816 R_ARM_JUMP_SLOT 0049bd19 FLA_Her2k_un_unb_var9 │ │ │ │ -00687b40 00114816 R_ARM_JUMP_SLOT 005ce2d9 FLA_Hess_UT_step_opz_var3 │ │ │ │ -00687b44 001afa16 R_ARM_JUMP_SLOT 003bc985 bl1_dccopymr │ │ │ │ +00687b10 000e8616 R_ARM_JUMP_SLOT 0040da99 FLA_Sort_evd_b_opz │ │ │ │ +00687b14 0014be16 R_ARM_JUMP_SLOT 00217325 sgecon_ │ │ │ │ +00687b18 00198216 R_ARM_JUMP_SLOT 003beb51 bl1_zdcopymrt │ │ │ │ +00687b1c 00120f16 R_ARM_JUMP_SLOT 003ed61d FLASH_QR_UT_cntl_finalize │ │ │ │ +00687b20 000fa116 R_ARM_JUMP_SLOT 003df1b5 FLA_Apply_Q2_UT_internal_check │ │ │ │ +00687b24 00013116 R_ARM_JUMP_SLOT 004b6775 FLA_Symm_lu_unb_var5 │ │ │ │ +00687b28 0009e816 R_ARM_JUMP_SLOT 004d1191 FLA_Syr2k_lt_blk_var5 │ │ │ │ +00687b2c 00072e16 R_ARM_JUMP_SLOT 000f2335 clantp_ │ │ │ │ +00687b30 000d8816 R_ARM_JUMP_SLOT 003f7791 FLA_Check_complex_datatype │ │ │ │ +00687b34 0006ac16 R_ARM_JUMP_SLOT 0043c819 FLA_Gemm_cc_blk_var1 │ │ │ │ +00687b38 0010ce16 R_ARM_JUMP_SLOT 0056340d FLA_Trinv_ln_opz_var3 │ │ │ │ +00687b3c 0008f816 R_ARM_JUMP_SLOT 0049bd55 FLA_Her2k_un_unb_var9 │ │ │ │ +00687b40 00114816 R_ARM_JUMP_SLOT 005cfa79 FLA_Hess_UT_step_opz_var3 │ │ │ │ +00687b44 001afa16 R_ARM_JUMP_SLOT 003bc455 bl1_dccopymr │ │ │ │ 00687b48 00004116 R_ARM_JUMP_SLOT 00000000 cgemm_ │ │ │ │ -00687b4c 0017c716 R_ARM_JUMP_SLOT 0064e341 FLA_Apply_G_rf_ops_var9 │ │ │ │ -00687b50 000c1e16 R_ARM_JUMP_SLOT 00374fcd ztgexc_ │ │ │ │ -00687b54 000d0f16 R_ARM_JUMP_SLOT 005beffd FLA_Fused_Gerc2_Ahx_Ax_ops_var1 │ │ │ │ -00687b58 00095816 R_ARM_JUMP_SLOT 004545dd FLA_Gemm_nc_unb_var6 │ │ │ │ -00687b5c 00193b16 R_ARM_JUMP_SLOT 0037f3b9 ztgevc_ │ │ │ │ -00687b60 000b8b16 R_ARM_JUMP_SLOT 0033bcf1 zlar1v_ │ │ │ │ -00687b64 0013aa16 R_ARM_JUMP_SLOT 003a1cd9 zungl2_fla │ │ │ │ -00687b68 00168916 R_ARM_JUMP_SLOT 0067558d FLA_Apply_Q_UT_inc_internal │ │ │ │ -00687b6c 00129d16 R_ARM_JUMP_SLOT 0040b04d FLA_Pythag3_ops │ │ │ │ -00687b70 00156316 R_ARM_JUMP_SLOT 00507641 FLA_Trmm_ruc_unb_var2 │ │ │ │ -00687b74 00138416 R_ARM_JUMP_SLOT 003e755d FLA_UDdate_UT_update_rhs_check │ │ │ │ -00687b78 00079a16 R_ARM_JUMP_SLOT 003b3185 c_le │ │ │ │ -00687b7c 00163e16 R_ARM_JUMP_SLOT 00079f9d clauu2_check │ │ │ │ -00687b80 000d5816 R_ARM_JUMP_SLOT 005243e1 FLA_Trsm_rlt_unb_var3 │ │ │ │ -00687b84 001c3216 R_ARM_JUMP_SLOT 000f251d claqge_ │ │ │ │ -00687b88 00190a16 R_ARM_JUMP_SLOT 00567c0d FLA_Trinv_un_blk_var4 │ │ │ │ +00687b4c 0017c716 R_ARM_JUMP_SLOT 0064eb89 FLA_Apply_G_rf_ops_var9 │ │ │ │ +00687b50 000c1e16 R_ARM_JUMP_SLOT 00375775 ztgexc_ │ │ │ │ +00687b54 000d0f16 R_ARM_JUMP_SLOT 005bf8a9 FLA_Fused_Gerc2_Ahx_Ax_ops_var1 │ │ │ │ +00687b58 00095816 R_ARM_JUMP_SLOT 00454625 FLA_Gemm_nc_unb_var6 │ │ │ │ +00687b5c 00193b16 R_ARM_JUMP_SLOT 0037ed09 ztgevc_ │ │ │ │ +00687b60 000b8b16 R_ARM_JUMP_SLOT 0033bd31 zlar1v_ │ │ │ │ +00687b64 0013aa16 R_ARM_JUMP_SLOT 003a2459 zungl2_fla │ │ │ │ +00687b68 00168916 R_ARM_JUMP_SLOT 00674d59 FLA_Apply_Q_UT_inc_internal │ │ │ │ +00687b6c 00129d16 R_ARM_JUMP_SLOT 0040b091 FLA_Pythag3_ops │ │ │ │ +00687b70 00156316 R_ARM_JUMP_SLOT 00507d79 FLA_Trmm_ruc_unb_var2 │ │ │ │ +00687b74 00138416 R_ARM_JUMP_SLOT 003e7481 FLA_UDdate_UT_update_rhs_check │ │ │ │ +00687b78 00079a16 R_ARM_JUMP_SLOT 003b311d c_le │ │ │ │ +00687b7c 00163e16 R_ARM_JUMP_SLOT 00079fa1 clauu2_check │ │ │ │ +00687b80 000d5816 R_ARM_JUMP_SLOT 00525151 FLA_Trsm_rlt_unb_var3 │ │ │ │ +00687b84 001c3216 R_ARM_JUMP_SLOT 000f2ebd claqge_ │ │ │ │ +00687b88 00190a16 R_ARM_JUMP_SLOT 00567831 FLA_Trinv_un_blk_var4 │ │ │ │ 00687b8c 00004216 R_ARM_JUMP_SLOT 00000000 sqrtf │ │ │ │ -00687b90 0011dd16 R_ARM_JUMP_SLOT 0046a509 FLA_Hemm_ll_unb_var6 │ │ │ │ -00687b94 0004b216 R_ARM_JUMP_SLOT 0042366d FLA_Gemm_hn_task │ │ │ │ -00687b98 001acd16 R_ARM_JUMP_SLOT 003caabd bl1_dtrsm_blas │ │ │ │ -00687b9c 000f5f16 R_ARM_JUMP_SLOT 00484d0d FLA_Her2k_lh_blk_var8 │ │ │ │ -00687ba0 0008f116 R_ARM_JUMP_SLOT 003be2b9 bl1_cdcopymrt │ │ │ │ -00687ba4 0011bd16 R_ARM_JUMP_SLOT 003c00ad bl1_chemv │ │ │ │ -00687ba8 000a5816 R_ARM_JUMP_SLOT 003fd4a9 FLASH_Queue_set_data_affinity │ │ │ │ -00687bac 00148916 R_ARM_JUMP_SLOT 005ad9c5 FLA_Eig_gest_iu_ops_var4 │ │ │ │ -00687bb0 00066116 R_ARM_JUMP_SLOT 003cd835 bl1_is_notrans │ │ │ │ -00687bb4 0008f916 R_ARM_JUMP_SLOT 003f5959 FLA_Param_map_flame_to_blis_trans │ │ │ │ -00687bb8 0009f816 R_ARM_JUMP_SLOT 004db799 FLA_Syr2k_ut_blk_var1 │ │ │ │ -00687bbc 001a7b16 R_ARM_JUMP_SLOT 003ebad1 FLA_LQ_UT_cntl_finalize │ │ │ │ -00687bc0 000dfc16 R_ARM_JUMP_SLOT 003d8729 FLA_Shift_diag_check │ │ │ │ -00687bc4 000f9316 R_ARM_JUMP_SLOT 004ab3b9 FLA_Symm_ru │ │ │ │ -00687bc8 00175c16 R_ARM_JUMP_SLOT 003cf4ed bl1_csewinvscalv │ │ │ │ +00687b90 0011dd16 R_ARM_JUMP_SLOT 00469509 FLA_Hemm_ll_unb_var6 │ │ │ │ +00687b94 0004b216 R_ARM_JUMP_SLOT 00423949 FLA_Gemm_hn_task │ │ │ │ +00687b98 001acd16 R_ARM_JUMP_SLOT 003cad25 bl1_dtrsm_blas │ │ │ │ +00687b9c 000f5f16 R_ARM_JUMP_SLOT 00484a85 FLA_Her2k_lh_blk_var8 │ │ │ │ +00687ba0 0008f116 R_ARM_JUMP_SLOT 003be6c1 bl1_cdcopymrt │ │ │ │ +00687ba4 0011bd16 R_ARM_JUMP_SLOT 003bd245 bl1_chemv │ │ │ │ +00687ba8 000a5816 R_ARM_JUMP_SLOT 003fdb41 FLASH_Queue_set_data_affinity │ │ │ │ +00687bac 00148916 R_ARM_JUMP_SLOT 005aeb79 FLA_Eig_gest_iu_ops_var4 │ │ │ │ +00687bb0 00066116 R_ARM_JUMP_SLOT 003cddfd bl1_is_notrans │ │ │ │ +00687bb4 0008f916 R_ARM_JUMP_SLOT 003f599d FLA_Param_map_flame_to_blis_trans │ │ │ │ +00687bb8 0009f816 R_ARM_JUMP_SLOT 004db7d5 FLA_Syr2k_ut_blk_var1 │ │ │ │ +00687bbc 001a7b16 R_ARM_JUMP_SLOT 003eb85d FLA_LQ_UT_cntl_finalize │ │ │ │ +00687bc0 000dfc16 R_ARM_JUMP_SLOT 003d8771 FLA_Shift_diag_check │ │ │ │ +00687bc4 000f9316 R_ARM_JUMP_SLOT 004aa6d9 FLA_Symm_ru │ │ │ │ +00687bc8 00175c16 R_ARM_JUMP_SLOT 003d020d bl1_csewinvscalv │ │ │ │ 00687bcc 00004316 R_ARM_JUMP_SLOT 00000000 dtpmv_ │ │ │ │ -00687bd0 00153316 R_ARM_JUMP_SLOT 0033c7f9 zlargv_ │ │ │ │ -00687bd4 00163816 R_ARM_JUMP_SLOT 003de36d FLA_Trmm_internal_check │ │ │ │ -00687bd8 00142e16 R_ARM_JUMP_SLOT 005ba74d FLA_Eig_gest_nu_ops_var2 │ │ │ │ -00687bdc 001a0b16 R_ARM_JUMP_SLOT 004eab41 FLA_Syrk_un_unb_var5 │ │ │ │ -00687be0 00112816 R_ARM_JUMP_SLOT 0056b975 FLA_Trinv_uu_unb_var2 │ │ │ │ -00687be4 00070916 R_ARM_JUMP_SLOT 003e2be1 FLA_Hess_UT_internal_check │ │ │ │ -00687be8 00049c16 R_ARM_JUMP_SLOT 00476259 FLA_Hemm_rl_unb_var3 │ │ │ │ -00687bec 0018ef16 R_ARM_JUMP_SLOT 00122059 cstedc_ │ │ │ │ -00687bf0 00074c16 R_ARM_JUMP_SLOT 000c7e89 chpgst_ │ │ │ │ -00687bf4 00175516 R_ARM_JUMP_SLOT 004462fd FLA_Gemm_hn │ │ │ │ -00687bf8 0005a416 R_ARM_JUMP_SLOT 00426b65 FLA_Sylv_hn_blk_ext │ │ │ │ -00687bfc 00117916 R_ARM_JUMP_SLOT 004ca515 FLA_Syr2k_ln_blk_var7 │ │ │ │ -00687c00 001a0e16 R_ARM_JUMP_SLOT 003cd809 bl1_does_trans │ │ │ │ -00687c04 000f5016 R_ARM_JUMP_SLOT 0048315d FLA_Her2k_lh_blk_var4 │ │ │ │ -00687c08 001aa016 R_ARM_JUMP_SLOT 00500a29 FLA_Trmm_rlh_blk_var4 │ │ │ │ -00687c0c 000d6616 R_ARM_JUMP_SLOT 0041f23d FLA_Hemm_external │ │ │ │ -00687c10 000fe416 R_ARM_JUMP_SLOT 0035e76d zptcon_ │ │ │ │ -00687c14 0002e816 R_ARM_JUMP_SLOT 0031bbc9 zlacp2_ │ │ │ │ -00687c18 000efe16 R_ARM_JUMP_SLOT 003d3c05 bl1_ssymmize │ │ │ │ -00687c1c 00014f16 R_ARM_JUMP_SLOT 002192fd sbbcsd_ │ │ │ │ -00687c20 001a3716 R_ARM_JUMP_SLOT 003e5199 FLA_Svd_check │ │ │ │ -00687c24 000c7616 R_ARM_JUMP_SLOT 00668715 FLA_Apply_Q_UT_lnfc_blk_var2 │ │ │ │ -00687c28 0004c516 R_ARM_JUMP_SLOT 00415145 FLA_Dot2cs_external │ │ │ │ -00687c2c 000a9d16 R_ARM_JUMP_SLOT 004d3ec9 FLA_Syr2k_lt_unb_var7 │ │ │ │ -00687c30 000ca816 R_ARM_JUMP_SLOT 005555cd FLA_QR_UT_opc_var2 │ │ │ │ -00687c34 000c5c16 R_ARM_JUMP_SLOT 00504e8d FLA_Trmm_rlt_unb_var4 │ │ │ │ -00687c38 00044516 R_ARM_JUMP_SLOT 000f1a99 clantb_ │ │ │ │ -00687c3c 00107d16 R_ARM_JUMP_SLOT 003d8d6d FLA_Wilkshift_tridiag_check │ │ │ │ -00687c40 000bea16 R_ARM_JUMP_SLOT 00428939 FLA_LQ_UT_task │ │ │ │ -00687c44 0017dc16 R_ARM_JUMP_SLOT 003c1e11 bl1_ctrmv_blas │ │ │ │ -00687c48 00152516 R_ARM_JUMP_SLOT 003c175d bl1_zsyr2 │ │ │ │ -00687c4c 0007e916 R_ARM_JUMP_SLOT 00595065 FLA_Fused_Gerc2_Ahx_Axpy_Ax_opz_var1 │ │ │ │ -00687c50 000d6716 R_ARM_JUMP_SLOT 003d9235 FLA_Axpyrt_check │ │ │ │ -00687c54 0019e116 R_ARM_JUMP_SLOT 003ff895 FLA_Fill_with_random_dist │ │ │ │ -00687c58 00012316 R_ARM_JUMP_SLOT 003e7f7d FLA_Cntl_gemm_obj_create │ │ │ │ -00687c5c 00118716 R_ARM_JUMP_SLOT 004d67b1 FLA_Syr2k_un_blk_var5 │ │ │ │ -00687c60 000a3716 R_ARM_JUMP_SLOT 0059c7e1 FLA_Eig_gest_nu │ │ │ │ -00687c64 0007ce16 R_ARM_JUMP_SLOT 0050a399 FLA_Trmm_run_unb_var4 │ │ │ │ -00687c68 000ce216 R_ARM_JUMP_SLOT 00437701 FLA_Gemv_n_blk_var1 │ │ │ │ -00687c6c 00138b16 R_ARM_JUMP_SLOT 0029aa51 ssptrs_ │ │ │ │ -00687c70 0009d516 R_ARM_JUMP_SLOT 003ebe29 FLA_Lyap_cntl_init │ │ │ │ -00687c74 00112d16 R_ARM_JUMP_SLOT 003c1d41 bl1_dtrmv │ │ │ │ -00687c78 00172b16 R_ARM_JUMP_SLOT 006539f5 FLA_Apply_Q2_UT_lhfc │ │ │ │ -00687c7c 0005a716 R_ARM_JUMP_SLOT 004ff951 FLA_Trmm_rlc_unb_var4 │ │ │ │ -00687c80 0019e516 R_ARM_JUMP_SLOT 0054c06d FLA_CAQR_UT_inc_compute_blocks_per_part │ │ │ │ -00687c84 000e7416 R_ARM_JUMP_SLOT 003e8b6d FLA_Axpy_cntl_finalize │ │ │ │ -00687c88 001b9016 R_ARM_JUMP_SLOT 00585a99 FLA_Bidiag_UT_u_step_ofs_var4 │ │ │ │ -00687c8c 001a1716 R_ARM_JUMP_SLOT 005e68ed FLA_Tridiag_UT_l_step_opz_var3 │ │ │ │ -00687c90 001c1b16 R_ARM_JUMP_SLOT 003c78e1 bl1_ztrmmsx │ │ │ │ -00687c94 00013e16 R_ARM_JUMP_SLOT 003e0f95 FLA_Bidiag_UT_extract_real_diagonals_check │ │ │ │ -00687c98 000fbf16 R_ARM_JUMP_SLOT 005ad3d1 FLA_Eig_gest_iu_opz_var5 │ │ │ │ -00687c9c 0009d616 R_ARM_JUMP_SLOT 003e266d FLA_Chol_internal_check │ │ │ │ -00687ca0 0005e016 R_ARM_JUMP_SLOT 0046cc89 FLA_Hemm_lu_blk_var4 │ │ │ │ -00687ca4 0016a716 R_ARM_JUMP_SLOT 003fa921 FLA_Obj_width │ │ │ │ -00687ca8 0010f316 R_ARM_JUMP_SLOT 0063004d FLA_Accum_T_UT_fc_opz_var1 │ │ │ │ -00687cac 00181816 R_ARM_JUMP_SLOT 005a8969 FLA_Eig_gest_iu_blk_var3 │ │ │ │ -00687cb0 000ade16 R_ARM_JUMP_SLOT 003e8569 FLA_Cntl_apqut_obj_create │ │ │ │ -00687cb4 00077c16 R_ARM_JUMP_SLOT 0063a35d FLA_Apply_G_rf_bls_var9b │ │ │ │ -00687cb8 00029216 R_ARM_JUMP_SLOT 002820d1 slatrs_ │ │ │ │ -00687cbc 00177d16 R_ARM_JUMP_SLOT 0053a571 FLA_SA_Apply_pivots │ │ │ │ -00687cc0 00027316 R_ARM_JUMP_SLOT 003aee3d f_exit │ │ │ │ -00687cc4 00070416 R_ARM_JUMP_SLOT 00586c85 FLA_Bidiag_UT_u_step_ofc_var4 │ │ │ │ -00687cc8 000de516 R_ARM_JUMP_SLOT 0008dc75 cgebak_ │ │ │ │ -00687ccc 000e6c16 R_ARM_JUMP_SLOT 000892a9 zlauum_check │ │ │ │ -00687cd0 0019ac16 R_ARM_JUMP_SLOT 003f28a9 FLASH_Obj_create_copy_of │ │ │ │ -00687cd4 0018a416 R_ARM_JUMP_SLOT 0061492d FLA_Sylv_nh_blk_var1 │ │ │ │ -00687cd8 00196816 R_ARM_JUMP_SLOT 003de88d FLA_Trsm_internal_check │ │ │ │ -00687cdc 001a2416 R_ARM_JUMP_SLOT 0041f1e1 FLA_Trsv_ut_task │ │ │ │ -00687ce0 000ff116 R_ARM_JUMP_SLOT 003e8399 FLA_Cntl_bidiagut_obj_create │ │ │ │ -00687ce4 0010ea16 R_ARM_JUMP_SLOT 001275ad csyconv_ │ │ │ │ -00687ce8 00199416 R_ARM_JUMP_SLOT 003af325 f__nowreading │ │ │ │ -00687cec 00091716 R_ARM_JUMP_SLOT 003bb419 bl1_czcopymt │ │ │ │ -00687cf0 00038f16 R_ARM_JUMP_SLOT 0059c6b1 FLA_Bidiag_UT_u_unb_var4 │ │ │ │ -00687cf4 0019c216 R_ARM_JUMP_SLOT 0055ce8d FLA_Tevd_eigval_n_ops_var1 │ │ │ │ -00687cf8 000d3216 R_ARM_JUMP_SLOT 0053e9c9 FLA_LU_nopiv_internal │ │ │ │ +00687bd0 00153316 R_ARM_JUMP_SLOT 0033c839 zlargv_ │ │ │ │ +00687bd4 00163816 R_ARM_JUMP_SLOT 003de1f1 FLA_Trmm_internal_check │ │ │ │ +00687bd8 00142e16 R_ARM_JUMP_SLOT 005ba489 FLA_Eig_gest_nu_ops_var2 │ │ │ │ +00687bdc 001a0b16 R_ARM_JUMP_SLOT 004eab7d FLA_Syrk_un_unb_var5 │ │ │ │ +00687be0 00112816 R_ARM_JUMP_SLOT 0056ca49 FLA_Trinv_uu_unb_var2 │ │ │ │ +00687be4 00070916 R_ARM_JUMP_SLOT 003e2cfd FLA_Hess_UT_internal_check │ │ │ │ +00687be8 00049c16 R_ARM_JUMP_SLOT 004767f9 FLA_Hemm_rl_unb_var3 │ │ │ │ +00687bec 0018ef16 R_ARM_JUMP_SLOT 00121479 cstedc_ │ │ │ │ +00687bf0 00074c16 R_ARM_JUMP_SLOT 000c8dd1 chpgst_ │ │ │ │ +00687bf4 00175516 R_ARM_JUMP_SLOT 00446345 FLA_Gemm_hn │ │ │ │ +00687bf8 0005a416 R_ARM_JUMP_SLOT 00426b79 FLA_Sylv_hn_blk_ext │ │ │ │ +00687bfc 00117916 R_ARM_JUMP_SLOT 004cadd9 FLA_Syr2k_ln_blk_var7 │ │ │ │ +00687c00 001a0e16 R_ARM_JUMP_SLOT 003ccdf9 bl1_does_trans │ │ │ │ +00687c04 000f5016 R_ARM_JUMP_SLOT 00483199 FLA_Her2k_lh_blk_var4 │ │ │ │ +00687c08 001aa016 R_ARM_JUMP_SLOT 005003c9 FLA_Trmm_rlh_blk_var4 │ │ │ │ +00687c0c 000d6616 R_ARM_JUMP_SLOT 0041f8dd FLA_Hemm_external │ │ │ │ +00687c10 000fe416 R_ARM_JUMP_SLOT 0035e6dd zptcon_ │ │ │ │ +00687c14 0002e816 R_ARM_JUMP_SLOT 0031c3c9 zlacp2_ │ │ │ │ +00687c18 000efe16 R_ARM_JUMP_SLOT 003d3c4d bl1_ssymmize │ │ │ │ +00687c1c 00014f16 R_ARM_JUMP_SLOT 00219301 sbbcsd_ │ │ │ │ +00687c20 001a3716 R_ARM_JUMP_SLOT 003e5105 FLA_Svd_check │ │ │ │ +00687c24 000c7616 R_ARM_JUMP_SLOT 00667d4d FLA_Apply_Q_UT_lnfc_blk_var2 │ │ │ │ +00687c28 0004c516 R_ARM_JUMP_SLOT 004141e1 FLA_Dot2cs_external │ │ │ │ +00687c2c 000a9d16 R_ARM_JUMP_SLOT 004d33a9 FLA_Syr2k_lt_unb_var7 │ │ │ │ +00687c30 000ca816 R_ARM_JUMP_SLOT 005558f5 FLA_QR_UT_opc_var2 │ │ │ │ +00687c34 000c5c16 R_ARM_JUMP_SLOT 00504ec9 FLA_Trmm_rlt_unb_var4 │ │ │ │ +00687c38 00044516 R_ARM_JUMP_SLOT 000f0f15 clantb_ │ │ │ │ +00687c3c 00107d16 R_ARM_JUMP_SLOT 003d8db5 FLA_Wilkshift_tridiag_check │ │ │ │ +00687c40 000bea16 R_ARM_JUMP_SLOT 00428981 FLA_LQ_UT_task │ │ │ │ +00687c44 0017dc16 R_ARM_JUMP_SLOT 003c1e59 bl1_ctrmv_blas │ │ │ │ +00687c48 00152516 R_ARM_JUMP_SLOT 003c12b1 bl1_zsyr2 │ │ │ │ +00687c4c 0007e916 R_ARM_JUMP_SLOT 005962c1 FLA_Fused_Gerc2_Ahx_Axpy_Ax_opz_var1 │ │ │ │ +00687c50 000d6716 R_ARM_JUMP_SLOT 003d927d FLA_Axpyrt_check │ │ │ │ +00687c54 0019e116 R_ARM_JUMP_SLOT 003ff8e1 FLA_Fill_with_random_dist │ │ │ │ +00687c58 00012316 R_ARM_JUMP_SLOT 003e7f6d FLA_Cntl_gemm_obj_create │ │ │ │ +00687c5c 00118716 R_ARM_JUMP_SLOT 004d61d9 FLA_Syr2k_un_blk_var5 │ │ │ │ +00687c60 000a3716 R_ARM_JUMP_SLOT 0059c819 FLA_Eig_gest_nu │ │ │ │ +00687c64 0007ce16 R_ARM_JUMP_SLOT 0050aa79 FLA_Trmm_run_unb_var4 │ │ │ │ +00687c68 000ce216 R_ARM_JUMP_SLOT 00437491 FLA_Gemv_n_blk_var1 │ │ │ │ +00687c6c 00138b16 R_ARM_JUMP_SLOT 0029aa59 ssptrs_ │ │ │ │ +00687c70 0009d516 R_ARM_JUMP_SLOT 003ebe71 FLA_Lyap_cntl_init │ │ │ │ +00687c74 00112d16 R_ARM_JUMP_SLOT 003c1d89 bl1_dtrmv │ │ │ │ +00687c78 00172b16 R_ARM_JUMP_SLOT 00653a2d FLA_Apply_Q2_UT_lhfc │ │ │ │ +00687c7c 0005a716 R_ARM_JUMP_SLOT 0050009d FLA_Trmm_rlc_unb_var4 │ │ │ │ +00687c80 0019e516 R_ARM_JUMP_SLOT 0054c0a5 FLA_CAQR_UT_inc_compute_blocks_per_part │ │ │ │ +00687c84 000e7416 R_ARM_JUMP_SLOT 003e8bb5 FLA_Axpy_cntl_finalize │ │ │ │ +00687c88 001b9016 R_ARM_JUMP_SLOT 00585025 FLA_Bidiag_UT_u_step_ofs_var4 │ │ │ │ +00687c8c 001a1716 R_ARM_JUMP_SLOT 005e583d FLA_Tridiag_UT_l_step_opz_var3 │ │ │ │ +00687c90 001c1b16 R_ARM_JUMP_SLOT 003c8b59 bl1_ztrmmsx │ │ │ │ +00687c94 00013e16 R_ARM_JUMP_SLOT 003e0fdd FLA_Bidiag_UT_extract_real_diagonals_check │ │ │ │ +00687c98 000fbf16 R_ARM_JUMP_SLOT 005abcc1 FLA_Eig_gest_iu_opz_var5 │ │ │ │ +00687c9c 0009d616 R_ARM_JUMP_SLOT 003e23cd FLA_Chol_internal_check │ │ │ │ +00687ca0 0005e016 R_ARM_JUMP_SLOT 0046c6c9 FLA_Hemm_lu_blk_var4 │ │ │ │ +00687ca4 0016a716 R_ARM_JUMP_SLOT 003fa969 FLA_Obj_width │ │ │ │ +00687ca8 0010f316 R_ARM_JUMP_SLOT 0062f9ad FLA_Accum_T_UT_fc_opz_var1 │ │ │ │ +00687cac 00181816 R_ARM_JUMP_SLOT 005a80f5 FLA_Eig_gest_iu_blk_var3 │ │ │ │ +00687cb0 000ade16 R_ARM_JUMP_SLOT 003e89cd FLA_Cntl_apqut_obj_create │ │ │ │ +00687cb4 00077c16 R_ARM_JUMP_SLOT 0063a7bd FLA_Apply_G_rf_bls_var9b │ │ │ │ +00687cb8 00029216 R_ARM_JUMP_SLOT 0028353d slatrs_ │ │ │ │ +00687cbc 00177d16 R_ARM_JUMP_SLOT 0053a5a9 FLA_SA_Apply_pivots │ │ │ │ +00687cc0 00027316 R_ARM_JUMP_SLOT 003aedd5 f_exit │ │ │ │ +00687cc4 00070416 R_ARM_JUMP_SLOT 00586211 FLA_Bidiag_UT_u_step_ofc_var4 │ │ │ │ +00687cc8 000de516 R_ARM_JUMP_SLOT 0008cbe5 cgebak_ │ │ │ │ +00687ccc 000e6c16 R_ARM_JUMP_SLOT 000894fd zlauum_check │ │ │ │ +00687cd0 0019ac16 R_ARM_JUMP_SLOT 003f28f1 FLASH_Obj_create_copy_of │ │ │ │ +00687cd4 0018a416 R_ARM_JUMP_SLOT 00614969 FLA_Sylv_nh_blk_var1 │ │ │ │ +00687cd8 00196816 R_ARM_JUMP_SLOT 003de8d5 FLA_Trsm_internal_check │ │ │ │ +00687cdc 001a2416 R_ARM_JUMP_SLOT 0041f881 FLA_Trsv_ut_task │ │ │ │ +00687ce0 000ff116 R_ARM_JUMP_SLOT 003e87fd FLA_Cntl_bidiagut_obj_create │ │ │ │ +00687ce4 0010ea16 R_ARM_JUMP_SLOT 00125951 csyconv_ │ │ │ │ +00687ce8 00199416 R_ARM_JUMP_SLOT 003af365 f__nowreading │ │ │ │ +00687cec 00091716 R_ARM_JUMP_SLOT 003bace1 bl1_czcopymt │ │ │ │ +00687cf0 00038f16 R_ARM_JUMP_SLOT 00599b71 FLA_Bidiag_UT_u_unb_var4 │ │ │ │ +00687cf4 0019c216 R_ARM_JUMP_SLOT 0055ceb5 FLA_Tevd_eigval_n_ops_var1 │ │ │ │ +00687cf8 000d3216 R_ARM_JUMP_SLOT 0053ea01 FLA_LU_nopiv_internal │ │ │ │ 00687cfc 00004516 R_ARM_JUMP_SLOT 00000000 chemv_ │ │ │ │ -00687d00 00016f16 R_ARM_JUMP_SLOT 00386399 ztzrzf_ │ │ │ │ -00687d04 00091016 R_ARM_JUMP_SLOT 00241801 slaed1_ │ │ │ │ -00687d08 0017cb16 R_ARM_JUMP_SLOT 001b4b0d dlasd6_ │ │ │ │ -00687d0c 0016d516 R_ARM_JUMP_SLOT 003bcba5 bl1_dzcopymr │ │ │ │ -00687d10 00033716 R_ARM_JUMP_SLOT 004e81cd FLA_Syrk_lt_unb_var4 │ │ │ │ -00687d14 00153b16 R_ARM_JUMP_SLOT 00419e35 FLA_Scalr_task │ │ │ │ -00687d18 00143216 R_ARM_JUMP_SLOT 00416735 FLA_Dotc_external │ │ │ │ -00687d1c 0003b816 R_ARM_JUMP_SLOT 00577659 FLA_Bidiag_UT_u │ │ │ │ -00687d20 0009f516 R_ARM_JUMP_SLOT 003c0dc5 bl1_zsyr_blas │ │ │ │ -00687d24 000ed816 R_ARM_JUMP_SLOT 0052e431 FLA_Bsvd_iteracc_v_opd_var1 │ │ │ │ -00687d28 0015db16 R_ARM_JUMP_SLOT 005246f1 FLA_Trsm_ruc_blk_var4 │ │ │ │ +00687d00 00016f16 R_ARM_JUMP_SLOT 003863e1 ztzrzf_ │ │ │ │ +00687d04 00091016 R_ARM_JUMP_SLOT 0024180d slaed1_ │ │ │ │ +00687d08 0017cb16 R_ARM_JUMP_SLOT 001b5c6d dlasd6_ │ │ │ │ +00687d0c 0016d516 R_ARM_JUMP_SLOT 003bc675 bl1_dzcopymr │ │ │ │ +00687d10 00033716 R_ARM_JUMP_SLOT 004e83a9 FLA_Syrk_lt_unb_var4 │ │ │ │ +00687d14 00153b16 R_ARM_JUMP_SLOT 00419e7d FLA_Scalr_task │ │ │ │ +00687d18 00143216 R_ARM_JUMP_SLOT 0041677d FLA_Dotc_external │ │ │ │ +00687d1c 0003b816 R_ARM_JUMP_SLOT 00577069 FLA_Bidiag_UT_u │ │ │ │ +00687d20 0009f516 R_ARM_JUMP_SLOT 003c1a25 bl1_zsyr_blas │ │ │ │ +00687d24 000ed816 R_ARM_JUMP_SLOT 0052e469 FLA_Bsvd_iteracc_v_opd_var1 │ │ │ │ +00687d28 0015db16 R_ARM_JUMP_SLOT 00525a8d FLA_Trsm_ruc_blk_var4 │ │ │ │ 00687d2c 00004616 R_ARM_JUMP_SLOT 00000000 ssyr2_ │ │ │ │ -00687d30 001c2716 R_ARM_JUMP_SLOT 00459efd FLA_Gemm_nt_unb_var4 │ │ │ │ -00687d34 000c3216 R_ARM_JUMP_SLOT 0027c059 slasr_ │ │ │ │ -00687d38 00047516 R_ARM_JUMP_SLOT 003fd5e5 FLASH_Queue_get_head_task │ │ │ │ -00687d3c 0017ef16 R_ARM_JUMP_SLOT 002a5b25 ssyrfs_ │ │ │ │ -00687d40 0015d216 R_ARM_JUMP_SLOT 00151bd1 cunmqr_ │ │ │ │ -00687d44 00118016 R_ARM_JUMP_SLOT 004d4f61 FLA_Syr2k_un_blk_var1 │ │ │ │ -00687d48 000a1216 R_ARM_JUMP_SLOT 001d5f11 dptrfs_ │ │ │ │ -00687d4c 0005ea16 R_ARM_JUMP_SLOT 0046e759 FLA_Hemm_lu_blk_var8 │ │ │ │ -00687d50 000df916 R_ARM_JUMP_SLOT 00578bd9 FLA_Bidiag_UT_realify_diagonals_opt │ │ │ │ -00687d54 001aa316 R_ARM_JUMP_SLOT 005764d1 FLA_Bidiag_UT_u_extract_diagonals │ │ │ │ -00687d58 00110716 R_ARM_JUMP_SLOT 003bacc5 bl1_zscopymt │ │ │ │ -00687d5c 00168416 R_ARM_JUMP_SLOT 00632a29 FLA_Apply_CAQ2_UT_lhfc_blk_var1 │ │ │ │ -00687d60 00070e16 R_ARM_JUMP_SLOT 003e8fcd FLASH_Copyr_cntl_init │ │ │ │ -00687d64 00178e16 R_ARM_JUMP_SLOT 003ec3a9 FLA_Trinv_cntl_init │ │ │ │ -00687d68 00105616 R_ARM_JUMP_SLOT 003f58f5 FLA_Param_map_flame_to_netlib_machval │ │ │ │ -00687d6c 0009c516 R_ARM_JUMP_SLOT 003ebb15 FLA_LU_nopiv_cntl_init │ │ │ │ -00687d70 0014d516 R_ARM_JUMP_SLOT 00441211 FLA_Gemm_cn_blk_var6 │ │ │ │ -00687d74 00012416 R_ARM_JUMP_SLOT 004b51d9 FLA_Symm_lu_unb_var1 │ │ │ │ -00687d78 0012b116 R_ARM_JUMP_SLOT 003b70ad bl1_dconjv │ │ │ │ -00687d7c 00108416 R_ARM_JUMP_SLOT 003e9265 FLASH_Scalr_cntl_init │ │ │ │ -00687d80 0008e316 R_ARM_JUMP_SLOT 0048eadd FLA_Her2k_ln_unb_var8 │ │ │ │ -00687d84 00037416 R_ARM_JUMP_SLOT 0018679d dlaed7_ │ │ │ │ -00687d88 0011c016 R_ARM_JUMP_SLOT 003eb11d FLA_Apply_Q2_UT_cntl_init │ │ │ │ -00687d8c 0009f216 R_ARM_JUMP_SLOT 0040a449 FLA_Househ3UD_UT_opz │ │ │ │ -00687d90 000aeb16 R_ARM_JUMP_SLOT 0063b2b1 FLA_Apply_G_rf_opt_var1 │ │ │ │ -00687d94 00123516 R_ARM_JUMP_SLOT 0063ad05 FLA_Apply_G_rf_opd_var1 │ │ │ │ -00687d98 00160c16 R_ARM_JUMP_SLOT 005c5655 FLA_Hess_UT_step_ops_var1 │ │ │ │ -00687d9c 00134016 R_ARM_JUMP_SLOT 00546ed1 FLA_LU_piv_opz_var5 │ │ │ │ -00687da0 00017716 R_ARM_JUMP_SLOT 0054fd3d FLA_LQ_UT_opz_var2 │ │ │ │ -00687da4 0004e216 R_ARM_JUMP_SLOT 00641fc9 FLA_Apply_H2_UT_l_ops_var1 │ │ │ │ -00687da8 0007ed16 R_ARM_JUMP_SLOT 003cbe35 bl1_zdotsv2 │ │ │ │ -00687dac 0014a616 R_ARM_JUMP_SLOT 003bffc5 bl1_shemv │ │ │ │ -00687db0 0019e216 R_ARM_JUMP_SLOT 0007fed5 dormqr_check │ │ │ │ -00687db4 00104916 R_ARM_JUMP_SLOT 00520ed1 FLA_Trsm_rlh_unb_var1 │ │ │ │ -00687db8 00020416 R_ARM_JUMP_SLOT 0034461d zlat2c_ │ │ │ │ -00687dbc 000f7d16 R_ARM_JUMP_SLOT 0051ff79 FLA_Trsm_rlh_blk_var4 │ │ │ │ -00687dc0 00105816 R_ARM_JUMP_SLOT 0036d9c9 zsytrf_ │ │ │ │ -00687dc4 0012f416 R_ARM_JUMP_SLOT 002d6929 zgbtrf_ │ │ │ │ -00687dc8 00116716 R_ARM_JUMP_SLOT 00577581 FLA_Bidiag_UT_recover_tau │ │ │ │ -00687dcc 0015df16 R_ARM_JUMP_SLOT 003a2d21 zunml2_fla │ │ │ │ -00687dd0 000a8d16 R_ARM_JUMP_SLOT 001ee639 dsytrs_rook_ │ │ │ │ -00687dd4 0015eb16 R_ARM_JUMP_SLOT 00635a4d FLA_Apply_G_rf_asz_var2 │ │ │ │ -00687dd8 00115e16 R_ARM_JUMP_SLOT 00147f59 cunbdb4_ │ │ │ │ -00687ddc 00073716 R_ARM_JUMP_SLOT 00399419 dorghr_ │ │ │ │ -00687de0 00130a16 R_ARM_JUMP_SLOT 003902a9 zunglq_ │ │ │ │ -00687de4 0003f316 R_ARM_JUMP_SLOT 004a721d FLA_Herk_un_unb_var1 │ │ │ │ -00687de8 0002d816 R_ARM_JUMP_SLOT 00408811 FLA_Househ2_UT_l_opd │ │ │ │ -00687dec 0011d416 R_ARM_JUMP_SLOT 00468f39 FLA_Hemm_ll_unb_var2 │ │ │ │ +00687d30 001c2716 R_ARM_JUMP_SLOT 0045abf5 FLA_Gemm_nt_unb_var4 │ │ │ │ +00687d34 000c3216 R_ARM_JUMP_SLOT 0027c061 slasr_ │ │ │ │ +00687d38 00047516 R_ARM_JUMP_SLOT 003fdc7d FLASH_Queue_get_head_task │ │ │ │ +00687d3c 0017ef16 R_ARM_JUMP_SLOT 002a5b35 ssyrfs_ │ │ │ │ +00687d40 0015d216 R_ARM_JUMP_SLOT 00152015 cunmqr_ │ │ │ │ +00687d44 00118016 R_ARM_JUMP_SLOT 004d4f9d FLA_Syr2k_un_blk_var1 │ │ │ │ +00687d48 000a1216 R_ARM_JUMP_SLOT 001d5ac9 dptrfs_ │ │ │ │ +00687d4c 0005ea16 R_ARM_JUMP_SLOT 0046e4e9 FLA_Hemm_lu_blk_var8 │ │ │ │ +00687d50 000df916 R_ARM_JUMP_SLOT 00579821 FLA_Bidiag_UT_realify_diagonals_opt │ │ │ │ +00687d54 001aa316 R_ARM_JUMP_SLOT 005755ad FLA_Bidiag_UT_u_extract_diagonals │ │ │ │ +00687d58 00110716 R_ARM_JUMP_SLOT 003ba58d bl1_zscopymt │ │ │ │ +00687d5c 00168416 R_ARM_JUMP_SLOT 00632305 FLA_Apply_CAQ2_UT_lhfc_blk_var1 │ │ │ │ +00687d60 00070e16 R_ARM_JUMP_SLOT 003e9015 FLASH_Copyr_cntl_init │ │ │ │ +00687d64 00178e16 R_ARM_JUMP_SLOT 003ec301 FLA_Trinv_cntl_init │ │ │ │ +00687d68 00105616 R_ARM_JUMP_SLOT 003f5939 FLA_Param_map_flame_to_netlib_machval │ │ │ │ +00687d6c 0009c516 R_ARM_JUMP_SLOT 003eba59 FLA_LU_nopiv_cntl_init │ │ │ │ +00687d70 0014d516 R_ARM_JUMP_SLOT 00441259 FLA_Gemm_cn_blk_var6 │ │ │ │ +00687d74 00012416 R_ARM_JUMP_SLOT 004b4d05 FLA_Symm_lu_unb_var1 │ │ │ │ +00687d78 0012b116 R_ARM_JUMP_SLOT 003b69c5 bl1_dconjv │ │ │ │ +00687d7c 00108416 R_ARM_JUMP_SLOT 003e92fd FLASH_Scalr_cntl_init │ │ │ │ +00687d80 0008e316 R_ARM_JUMP_SLOT 0048eb19 FLA_Her2k_ln_unb_var8 │ │ │ │ +00687d84 00037416 R_ARM_JUMP_SLOT 0018f2e5 dlaed7_ │ │ │ │ +00687d88 0011c016 R_ARM_JUMP_SLOT 003eb221 FLA_Apply_Q2_UT_cntl_init │ │ │ │ +00687d8c 0009f216 R_ARM_JUMP_SLOT 00409a61 FLA_Househ3UD_UT_opz │ │ │ │ +00687d90 000aeb16 R_ARM_JUMP_SLOT 00640011 FLA_Apply_G_rf_opt_var1 │ │ │ │ +00687d94 00123516 R_ARM_JUMP_SLOT 0063fa65 FLA_Apply_G_rf_opd_var1 │ │ │ │ +00687d98 00160c16 R_ARM_JUMP_SLOT 005c568d FLA_Hess_UT_step_ops_var1 │ │ │ │ +00687d9c 00134016 R_ARM_JUMP_SLOT 005461e1 FLA_LU_piv_opz_var5 │ │ │ │ +00687da0 00017716 R_ARM_JUMP_SLOT 0054fd75 FLA_LQ_UT_opz_var2 │ │ │ │ +00687da4 0004e216 R_ARM_JUMP_SLOT 00640461 FLA_Apply_H2_UT_l_ops_var1 │ │ │ │ +00687da8 0007ed16 R_ARM_JUMP_SLOT 003cc9cd bl1_zdotsv2 │ │ │ │ +00687dac 0014a616 R_ARM_JUMP_SLOT 003bd15d bl1_shemv │ │ │ │ +00687db0 0019e216 R_ARM_JUMP_SLOT 0007fb2d dormqr_check │ │ │ │ +00687db4 00104916 R_ARM_JUMP_SLOT 0052142d FLA_Trsm_rlh_unb_var1 │ │ │ │ +00687db8 00020416 R_ARM_JUMP_SLOT 0034465d zlat2c_ │ │ │ │ +00687dbc 000f7d16 R_ARM_JUMP_SLOT 00520005 FLA_Trsm_rlh_blk_var4 │ │ │ │ +00687dc0 00105816 R_ARM_JUMP_SLOT 0036d881 zsytrf_ │ │ │ │ +00687dc4 0012f416 R_ARM_JUMP_SLOT 002d6ed1 zgbtrf_ │ │ │ │ +00687dc8 00116716 R_ARM_JUMP_SLOT 00577b2d FLA_Bidiag_UT_recover_tau │ │ │ │ +00687dcc 0015df16 R_ARM_JUMP_SLOT 003a2a69 zunml2_fla │ │ │ │ +00687dd0 000a8d16 R_ARM_JUMP_SLOT 001eee9d dsytrs_rook_ │ │ │ │ +00687dd4 0015eb16 R_ARM_JUMP_SLOT 00635a85 FLA_Apply_G_rf_asz_var2 │ │ │ │ +00687dd8 00115e16 R_ARM_JUMP_SLOT 00147f51 cunbdb4_ │ │ │ │ +00687ddc 00073716 R_ARM_JUMP_SLOT 003991d9 dorghr_ │ │ │ │ +00687de0 00130a16 R_ARM_JUMP_SLOT 00390cf9 zunglq_ │ │ │ │ +00687de4 0003f316 R_ARM_JUMP_SLOT 004a7ca1 FLA_Herk_un_unb_var1 │ │ │ │ +00687de8 0002d816 R_ARM_JUMP_SLOT 00408859 FLA_Househ2_UT_l_opd │ │ │ │ +00687dec 0011d416 R_ARM_JUMP_SLOT 00468f75 FLA_Hemm_ll_unb_var2 │ │ │ │ 00687df0 00004716 R_ARM_JUMP_SLOT 00000000 ctbmv_ │ │ │ │ -00687df4 000d3816 R_ARM_JUMP_SLOT 00442bf9 FLA_Gemm_ct_blk_var3 │ │ │ │ -00687df8 000b6916 R_ARM_JUMP_SLOT 0054705d FLA_LU_piv_opt_var5 │ │ │ │ -00687dfc 0009d916 R_ARM_JUMP_SLOT 00538519 FLA_Chol_u_opz_var1 │ │ │ │ -00687e00 0019fb16 R_ARM_JUMP_SLOT 004ba0c5 FLA_Symm_rl_blk_var6 │ │ │ │ -00687e04 000dbc16 R_ARM_JUMP_SLOT 0050f735 FLA_Trsm_run │ │ │ │ -00687e08 00107016 R_ARM_JUMP_SLOT 0066d6b9 FLA_Apply_Q_UT_rhbr_blk_var3 │ │ │ │ -00687e0c 0019a616 R_ARM_JUMP_SLOT 005699f9 FLA_Trinv_un_unb_var3 │ │ │ │ -00687e10 000cbc16 R_ARM_JUMP_SLOT 003d5035 FLA_Obj_elemtype_check │ │ │ │ -00687e14 00083116 R_ARM_JUMP_SLOT 00520d2d FLA_Trsm_rln_blk_var3 │ │ │ │ -00687e18 00100716 R_ARM_JUMP_SLOT 003f9201 FLA_Obj_show │ │ │ │ -00687e1c 00091a16 R_ARM_JUMP_SLOT 00568329 FLA_Trinv_un_opt_var1 │ │ │ │ -00687e20 0019dc16 R_ARM_JUMP_SLOT 004255e9 FLA_Trsm_rln_task │ │ │ │ -00687e24 00018c16 R_ARM_JUMP_SLOT 003f2491 FLASH_Obj_create_hier_copy_of_flat │ │ │ │ -00687e28 00178016 R_ARM_JUMP_SLOT 00423365 FLA_Gemm_ch_task │ │ │ │ -00687e2c 000cbf16 R_ARM_JUMP_SLOT 00638c91 FLA_Apply_G_rf_asz_var3b │ │ │ │ -00687e30 00050b16 R_ARM_JUMP_SLOT 004046b9 FLA_Set_diag │ │ │ │ -00687e34 00168a16 R_ARM_JUMP_SLOT 0045fa4d FLA_Gemm_tn_unb_var3 │ │ │ │ -00687e38 0019b616 R_ARM_JUMP_SLOT 004493f9 FLA_Gemm_tc │ │ │ │ -00687e3c 0005a816 R_ARM_JUMP_SLOT 00438925 FLA_Gemv_t_blk_var6 │ │ │ │ -00687e40 00157516 R_ARM_JUMP_SLOT 006674c1 FLA_Apply_Q_UT_lnbr_blk_var1 │ │ │ │ -00687e44 00179716 R_ARM_JUMP_SLOT 003f012d FLASH_Obj_scalar_row_offset │ │ │ │ -00687e48 000a1d16 R_ARM_JUMP_SLOT 0022b6a1 sggrqf_ │ │ │ │ -00687e4c 0016a216 R_ARM_JUMP_SLOT 003d0be9 bl1_zident │ │ │ │ -00687e50 00040416 R_ARM_JUMP_SLOT 00110e01 cpbrfs_ │ │ │ │ -00687e54 00072416 R_ARM_JUMP_SLOT 006740d5 FLA_Apply_Q_UT_rnfc_blk_var3 │ │ │ │ -00687e58 000ce916 R_ARM_JUMP_SLOT 00437be1 FLA_Gemv_n_blk_var5 │ │ │ │ -00687e5c 0014e716 R_ARM_JUMP_SLOT 00523411 FLA_Trsm_rln_unb_var1 │ │ │ │ -00687e60 0002de16 R_ARM_JUMP_SLOT 006075c9 FLA_Sylv_hn_blk_var1 │ │ │ │ -00687e64 0013ee16 R_ARM_JUMP_SLOT 003d80ad FLA_Random_matrix_check │ │ │ │ -00687e68 00109016 R_ARM_JUMP_SLOT 00673821 FLA_Apply_Q_UT_rnfr_blk_var1 │ │ │ │ -00687e6c 000ac816 R_ARM_JUMP_SLOT 003d6845 FLA_Fill_with_geometric_dist_check │ │ │ │ -00687e70 0010c216 R_ARM_JUMP_SLOT 001ea181 dsyrfs_ │ │ │ │ -00687e74 00129616 R_ARM_JUMP_SLOT 00426021 FLA_Chol_u_blk_ext │ │ │ │ -00687e78 00047616 R_ARM_JUMP_SLOT 0047fe91 FLA_Her2k_lh_blk_var10 │ │ │ │ -00687e7c 000b7916 R_ARM_JUMP_SLOT 00414931 FLA_Copyrt_external │ │ │ │ -00687e80 001c3a16 R_ARM_JUMP_SLOT 003fde85 FLASH_Queue_exec_task │ │ │ │ -00687e84 000cfd16 R_ARM_JUMP_SLOT 0054fc01 FLA_LQ_UT_opc_var2 │ │ │ │ -00687e88 0011c916 R_ARM_JUMP_SLOT 000a81c5 cggrqf_ │ │ │ │ -00687e8c 0009b416 R_ARM_JUMP_SLOT 00080e95 sgebrd_check │ │ │ │ -00687e90 001bc916 R_ARM_JUMP_SLOT 005f3b75 FLA_Lyap_n_opc_var3 │ │ │ │ -00687e94 00163b16 R_ARM_JUMP_SLOT 0042de69 FLA_Copy_blk_var3 │ │ │ │ -00687e98 00105016 R_ARM_JUMP_SLOT 00532c75 FLA_Bsvd_v_opt_var1 │ │ │ │ -00687e9c 000b3b16 R_ARM_JUMP_SLOT 004a5221 FLA_Herk_uh_unb_var3 │ │ │ │ -00687ea0 001b4c16 R_ARM_JUMP_SLOT 0025b6c9 slantp_ │ │ │ │ -00687ea4 000cc016 R_ARM_JUMP_SLOT 00663f7d FLA_Apply_Q_UT_lhfc_blk_var1 │ │ │ │ -00687ea8 0005ee16 R_ARM_JUMP_SLOT 0042ed19 FLA_Copyr_l_blk_var2 │ │ │ │ -00687eac 0000fa16 R_ARM_JUMP_SLOT 003b97e5 bl1_csscalm │ │ │ │ +00687df4 000d3816 R_ARM_JUMP_SLOT 004431d1 FLA_Gemm_ct_blk_var3 │ │ │ │ +00687df8 000b6916 R_ARM_JUMP_SLOT 0054636d FLA_LU_piv_opt_var5 │ │ │ │ +00687dfc 0009d916 R_ARM_JUMP_SLOT 005379c1 FLA_Chol_u_opz_var1 │ │ │ │ +00687e00 0019fb16 R_ARM_JUMP_SLOT 004ba9bd FLA_Symm_rl_blk_var6 │ │ │ │ +00687e04 000dbc16 R_ARM_JUMP_SLOT 0050f511 FLA_Trsm_run │ │ │ │ +00687e08 00107016 R_ARM_JUMP_SLOT 0066d471 FLA_Apply_Q_UT_rhbr_blk_var3 │ │ │ │ +00687e0c 0019a616 R_ARM_JUMP_SLOT 00569a35 FLA_Trinv_un_unb_var3 │ │ │ │ +00687e10 000cbc16 R_ARM_JUMP_SLOT 003d507d FLA_Obj_elemtype_check │ │ │ │ +00687e14 00083116 R_ARM_JUMP_SLOT 00522155 FLA_Trsm_rln_blk_var3 │ │ │ │ +00687e18 00100716 R_ARM_JUMP_SLOT 003f9fe9 FLA_Obj_show │ │ │ │ +00687e1c 00091a16 R_ARM_JUMP_SLOT 00568a99 FLA_Trinv_un_opt_var1 │ │ │ │ +00687e20 0019dc16 R_ARM_JUMP_SLOT 00425c0d FLA_Trsm_rln_task │ │ │ │ +00687e24 00018c16 R_ARM_JUMP_SLOT 003f24d9 FLASH_Obj_create_hier_copy_of_flat │ │ │ │ +00687e28 00178016 R_ARM_JUMP_SLOT 00423641 FLA_Gemm_ch_task │ │ │ │ +00687e2c 000cbf16 R_ARM_JUMP_SLOT 00638cc9 FLA_Apply_G_rf_asz_var3b │ │ │ │ +00687e30 00050b16 R_ARM_JUMP_SLOT 00404421 FLA_Set_diag │ │ │ │ +00687e34 00168a16 R_ARM_JUMP_SLOT 0045fa95 FLA_Gemm_tn_unb_var3 │ │ │ │ +00687e38 0019b616 R_ARM_JUMP_SLOT 004488f9 FLA_Gemm_tc │ │ │ │ +00687e3c 0005a816 R_ARM_JUMP_SLOT 00438add FLA_Gemv_t_blk_var6 │ │ │ │ +00687e40 00157516 R_ARM_JUMP_SLOT 0066825d FLA_Apply_Q_UT_lnbr_blk_var1 │ │ │ │ +00687e44 00179716 R_ARM_JUMP_SLOT 003f0255 FLASH_Obj_scalar_row_offset │ │ │ │ +00687e48 000a1d16 R_ARM_JUMP_SLOT 0022c78d sggrqf_ │ │ │ │ +00687e4c 0016a216 R_ARM_JUMP_SLOT 003d0af9 bl1_zident │ │ │ │ +00687e50 00040416 R_ARM_JUMP_SLOT 0010ed39 cpbrfs_ │ │ │ │ +00687e54 00072416 R_ARM_JUMP_SLOT 00673fe5 FLA_Apply_Q_UT_rnfc_blk_var3 │ │ │ │ +00687e58 000ce916 R_ARM_JUMP_SLOT 00437c29 FLA_Gemv_n_blk_var5 │ │ │ │ +00687e5c 0014e716 R_ARM_JUMP_SLOT 00522a89 FLA_Trsm_rln_unb_var1 │ │ │ │ +00687e60 0002de16 R_ARM_JUMP_SLOT 00607605 FLA_Sylv_hn_blk_var1 │ │ │ │ +00687e64 0013ee16 R_ARM_JUMP_SLOT 003d800d FLA_Random_matrix_check │ │ │ │ +00687e68 00109016 R_ARM_JUMP_SLOT 00673859 FLA_Apply_Q_UT_rnfr_blk_var1 │ │ │ │ +00687e6c 000ac816 R_ARM_JUMP_SLOT 003d6a8d FLA_Fill_with_geometric_dist_check │ │ │ │ +00687e70 0010c216 R_ARM_JUMP_SLOT 001e9a91 dsyrfs_ │ │ │ │ +00687e74 00129616 R_ARM_JUMP_SLOT 00426001 FLA_Chol_u_blk_ext │ │ │ │ +00687e78 00047616 R_ARM_JUMP_SLOT 00482261 FLA_Her2k_lh_blk_var10 │ │ │ │ +00687e7c 000b7916 R_ARM_JUMP_SLOT 00414ed1 FLA_Copyrt_external │ │ │ │ +00687e80 001c3a16 R_ARM_JUMP_SLOT 003fe51d FLASH_Queue_exec_task │ │ │ │ +00687e84 000cfd16 R_ARM_JUMP_SLOT 0054fc39 FLA_LQ_UT_opc_var2 │ │ │ │ +00687e88 0011c916 R_ARM_JUMP_SLOT 000a9285 cggrqf_ │ │ │ │ +00687e8c 0009b416 R_ARM_JUMP_SLOT 00080e99 sgebrd_check │ │ │ │ +00687e90 001bc916 R_ARM_JUMP_SLOT 005f2681 FLA_Lyap_n_opc_var3 │ │ │ │ +00687e94 00163b16 R_ARM_JUMP_SLOT 0042e525 FLA_Copy_blk_var3 │ │ │ │ +00687e98 00105016 R_ARM_JUMP_SLOT 00533ef5 FLA_Bsvd_v_opt_var1 │ │ │ │ +00687e9c 000b3b16 R_ARM_JUMP_SLOT 004a50b5 FLA_Herk_uh_unb_var3 │ │ │ │ +00687ea0 001b4c16 R_ARM_JUMP_SLOT 0025b6d9 slantp_ │ │ │ │ +00687ea4 000cc016 R_ARM_JUMP_SLOT 00663fb5 FLA_Apply_Q_UT_lhfc_blk_var1 │ │ │ │ +00687ea8 0005ee16 R_ARM_JUMP_SLOT 0042ed61 FLA_Copyr_l_blk_var2 │ │ │ │ +00687eac 0000fa16 R_ARM_JUMP_SLOT 003b95bd bl1_csscalm │ │ │ │ 00687eb0 00004816 R_ARM_JUMP_SLOT 00000000 csin │ │ │ │ -00687eb4 00020016 R_ARM_JUMP_SLOT 00515e4d FLA_Trsm_llt_unb_var3 │ │ │ │ -00687eb8 001b5616 R_ARM_JUMP_SLOT 003f39c5 FLA_Init_constants │ │ │ │ -00687ebc 00155a16 R_ARM_JUMP_SLOT 004cb13d FLA_Syr2k_ln_unb_var10 │ │ │ │ -00687ec0 0008dc16 R_ARM_JUMP_SLOT 0048d10d FLA_Her2k_ln_unb_var4 │ │ │ │ -00687ec4 0005cc16 R_ARM_JUMP_SLOT 00336301 zlaqhp_ │ │ │ │ -00687ec8 0008c816 R_ARM_JUMP_SLOT 0042a8fd FLA_Axpyt_c_blk_var2 │ │ │ │ -00687ecc 000ad416 R_ARM_JUMP_SLOT 003eb1d5 FLASH_Trsm_cntl_init │ │ │ │ -00687ed0 00090216 R_ARM_JUMP_SLOT 003b85f5 bl1_dcopyv │ │ │ │ -00687ed4 000ac916 R_ARM_JUMP_SLOT 003c07e1 bl1_csymv │ │ │ │ -00687ed8 001a3216 R_ARM_JUMP_SLOT 005a1815 FLA_Eig_gest_il_opd_var3 │ │ │ │ -00687edc 00139b16 R_ARM_JUMP_SLOT 004f4331 FLA_Trmm_lln_blk_var3 │ │ │ │ -00687ee0 00155216 R_ARM_JUMP_SLOT 0041dc51 FLA_Trmv_external │ │ │ │ -00687ee4 00052316 R_ARM_JUMP_SLOT 0017ffcd dladiv_ │ │ │ │ -00687ee8 00113216 R_ARM_JUMP_SLOT 00467b4d FLA_Hemm_ll_blk_var7 │ │ │ │ -00687eec 000e8116 R_ARM_JUMP_SLOT 0032a4e1 zlangb_ │ │ │ │ +00687eb4 00020016 R_ARM_JUMP_SLOT 00516021 FLA_Trsm_llt_unb_var3 │ │ │ │ +00687eb8 001b5616 R_ARM_JUMP_SLOT 003f37dd FLA_Init_constants │ │ │ │ +00687ebc 00155a16 R_ARM_JUMP_SLOT 004cab5d FLA_Syr2k_ln_unb_var10 │ │ │ │ +00687ec0 0008dc16 R_ARM_JUMP_SLOT 0048d721 FLA_Her2k_ln_unb_var4 │ │ │ │ +00687ec4 0005cc16 R_ARM_JUMP_SLOT 00336531 zlaqhp_ │ │ │ │ +00687ec8 0008c816 R_ARM_JUMP_SLOT 0042a945 FLA_Axpyt_c_blk_var2 │ │ │ │ +00687ecc 000ad416 R_ARM_JUMP_SLOT 003eb041 FLASH_Trsm_cntl_init │ │ │ │ +00687ed0 00090216 R_ARM_JUMP_SLOT 003b82c5 bl1_dcopyv │ │ │ │ +00687ed4 000ac916 R_ARM_JUMP_SLOT 003c0829 bl1_csymv │ │ │ │ +00687ed8 001a3216 R_ARM_JUMP_SLOT 005a0ab1 FLA_Eig_gest_il_opd_var3 │ │ │ │ +00687edc 00139b16 R_ARM_JUMP_SLOT 004f4089 FLA_Trmm_lln_blk_var3 │ │ │ │ +00687ee0 00155216 R_ARM_JUMP_SLOT 0041cbf5 FLA_Trmv_external │ │ │ │ +00687ee4 00052316 R_ARM_JUMP_SLOT 0017ffe1 dladiv_ │ │ │ │ +00687ee8 00113216 R_ARM_JUMP_SLOT 00468719 FLA_Hemm_ll_blk_var7 │ │ │ │ +00687eec 000e8116 R_ARM_JUMP_SLOT 0032a519 zlangb_ │ │ │ │ 00687ef0 0003d916 R_ARM_JUMP_SLOT 000a6fad cggqrf_ │ │ │ │ 00687ef4 00004916 R_ARM_JUMP_SLOT 00000000 saxpy_ │ │ │ │ -00687ef8 001bef16 R_ARM_JUMP_SLOT 002a1df9 ssyevd_ │ │ │ │ -00687efc 00103a16 R_ARM_JUMP_SLOT 005689cd FLA_Trinv_un_opd_var3 │ │ │ │ -00687f00 00120916 R_ARM_JUMP_SLOT 003c2075 bl1_ztrmv │ │ │ │ -00687f04 000ecd16 R_ARM_JUMP_SLOT 003cd9b9 bl1_dallocm │ │ │ │ -00687f08 00088816 R_ARM_JUMP_SLOT 003f5b31 FLA_Param_map_netlib_to_flame_diag │ │ │ │ -00687f0c 00162716 R_ARM_JUMP_SLOT 00510051 FLA_Trsm_llc_blk_var4 │ │ │ │ +00687ef8 001bef16 R_ARM_JUMP_SLOT 002a20fd ssyevd_ │ │ │ │ +00687efc 00103a16 R_ARM_JUMP_SLOT 00568fe9 FLA_Trinv_un_opd_var3 │ │ │ │ +00687f00 00120916 R_ARM_JUMP_SLOT 003c20bd bl1_ztrmv │ │ │ │ +00687f04 000ecd16 R_ARM_JUMP_SLOT 003cd8d9 bl1_dallocm │ │ │ │ +00687f08 00088816 R_ARM_JUMP_SLOT 003f5b75 FLA_Param_map_netlib_to_flame_diag │ │ │ │ +00687f0c 00162716 R_ARM_JUMP_SLOT 005104f5 FLA_Trsm_llc_blk_var4 │ │ │ │ 00687f10 00004a16 R_ARM_JUMP_SLOT 00000000 drotm_ │ │ │ │ -00687f14 001b0716 R_ARM_JUMP_SLOT 003bfc01 bl1_dher2 │ │ │ │ -00687f18 00191f16 R_ARM_JUMP_SLOT 0062f219 FLA_Accum_T_UT_fc_blk_var2 │ │ │ │ -00687f1c 0018b116 R_ARM_JUMP_SLOT 0061e039 FLA_Sylv_nh_blk_var7 │ │ │ │ -00687f20 0000fb16 R_ARM_JUMP_SLOT 00529f2d FLA_Trsm_rut_blk_var4 │ │ │ │ -00687f24 0012d916 R_ARM_JUMP_SLOT 003b7ea1 bl1_zdot │ │ │ │ -00687f28 0014f516 R_ARM_JUMP_SLOT 004f1291 FLA_Trmm_llc_blk_var3 │ │ │ │ -00687f2c 00180c16 R_ARM_JUMP_SLOT 0022b429 sggqrf_ │ │ │ │ -00687f30 000ecb16 R_ARM_JUMP_SLOT 001522cd cunmr3_ │ │ │ │ -00687f34 00094216 R_ARM_JUMP_SLOT 003b9601 bl1_sscalm │ │ │ │ -00687f38 000b7616 R_ARM_JUMP_SLOT 004acfb5 FLA_Symm_ll_blk_var5 │ │ │ │ -00687f3c 00053e16 R_ARM_JUMP_SLOT 001e97b5 dsyswapr_ │ │ │ │ -00687f40 0002f916 R_ARM_JUMP_SLOT 00611a51 FLA_Sylv_hn_blk_var8 │ │ │ │ -00687f44 000fde16 R_ARM_JUMP_SLOT 00511d55 FLA_Trsm_llh_blk_var3 │ │ │ │ +00687f14 001b0716 R_ARM_JUMP_SLOT 003c00f9 bl1_dher2 │ │ │ │ +00687f18 00191f16 R_ARM_JUMP_SLOT 0062f255 FLA_Accum_T_UT_fc_blk_var2 │ │ │ │ +00687f1c 0018b116 R_ARM_JUMP_SLOT 0061d439 FLA_Sylv_nh_blk_var7 │ │ │ │ +00687f20 0000fb16 R_ARM_JUMP_SLOT 0052aaa9 FLA_Trsm_rut_blk_var4 │ │ │ │ +00687f24 0012d916 R_ARM_JUMP_SLOT 003b7ee9 bl1_zdot │ │ │ │ +00687f28 0014f516 R_ARM_JUMP_SLOT 004f1489 FLA_Trmm_llc_blk_var3 │ │ │ │ +00687f2c 00180c16 R_ARM_JUMP_SLOT 0022a78d sggqrf_ │ │ │ │ +00687f30 000ecb16 R_ARM_JUMP_SLOT 00151bc9 cunmr3_ │ │ │ │ +00687f34 00094216 R_ARM_JUMP_SLOT 003b93d9 bl1_sscalm │ │ │ │ +00687f38 000b7616 R_ARM_JUMP_SLOT 004acff1 FLA_Symm_ll_blk_var5 │ │ │ │ +00687f3c 00053e16 R_ARM_JUMP_SLOT 001e97d5 dsyswapr_ │ │ │ │ +00687f40 0002f916 R_ARM_JUMP_SLOT 00611a05 FLA_Sylv_hn_blk_var8 │ │ │ │ +00687f44 000fde16 R_ARM_JUMP_SLOT 00511d91 FLA_Trsm_llh_blk_var3 │ │ │ │ 00687f48 00004b16 R_ARM_JUMP_SLOT 00000000 free@GLIBC_2.4 │ │ │ │ 00687f4c 00004c16 R_ARM_JUMP_SLOT 00000000 dnrm2_ │ │ │ │ -00687f50 000e2016 R_ARM_JUMP_SLOT 0063a065 FLA_Apply_G_rf_blc_var6b │ │ │ │ -00687f54 00165616 R_ARM_JUMP_SLOT 005833d5 FLA_Bidiag_UT_u_step_ofd_var3 │ │ │ │ -00687f58 00040216 R_ARM_JUMP_SLOT 004a8351 FLA_Herk_un_unb_var5 │ │ │ │ -00687f5c 000d3e16 R_ARM_JUMP_SLOT 00268d39 slarrk_ │ │ │ │ -00687f60 00133e16 R_ARM_JUMP_SLOT 003edb35 FLASH_UDdate_UT_inc_cntl_finalize │ │ │ │ -00687f64 0010a516 R_ARM_JUMP_SLOT 00186b61 dgesvj_ │ │ │ │ +00687f50 000e2016 R_ARM_JUMP_SLOT 00639c75 FLA_Apply_G_rf_blc_var6b │ │ │ │ +00687f54 00165616 R_ARM_JUMP_SLOT 0058340d FLA_Bidiag_UT_u_step_ofd_var3 │ │ │ │ +00687f58 00040216 R_ARM_JUMP_SLOT 004a76b9 FLA_Herk_un_unb_var5 │ │ │ │ +00687f5c 000d3e16 R_ARM_JUMP_SLOT 00268c21 slarrk_ │ │ │ │ +00687f60 00133e16 R_ARM_JUMP_SLOT 003edad1 FLASH_UDdate_UT_inc_cntl_finalize │ │ │ │ +00687f64 0010a516 R_ARM_JUMP_SLOT 001847e9 dgesvj_ │ │ │ │ 00687f68 001a9416 R_ARM_JUMP_SLOT 003e8bfd FLA_Copy_cntl_finalize │ │ │ │ -00687f6c 0018a716 R_ARM_JUMP_SLOT 0061add5 FLA_Sylv_nh_blk_var3 │ │ │ │ -00687f70 00183f16 R_ARM_JUMP_SLOT 00425111 FLA_Trmm_rut_task │ │ │ │ -00687f74 000fa316 R_ARM_JUMP_SLOT 003ecb65 FLASH_Apply_Q_UT_cntl_finalize │ │ │ │ -00687f78 00056b16 R_ARM_JUMP_SLOT 003fd485 FLASH_Queue_get_caching │ │ │ │ -00687f7c 0004a516 R_ARM_JUMP_SLOT 00477859 FLA_Hemm_rl_unb_var7 │ │ │ │ +00687f6c 0018a716 R_ARM_JUMP_SLOT 0061e1b5 FLA_Sylv_nh_blk_var3 │ │ │ │ +00687f70 00183f16 R_ARM_JUMP_SLOT 00425189 FLA_Trmm_rut_task │ │ │ │ +00687f74 000fa316 R_ARM_JUMP_SLOT 003ecb25 FLASH_Apply_Q_UT_cntl_finalize │ │ │ │ +00687f78 00056b16 R_ARM_JUMP_SLOT 003fdb1d FLASH_Queue_get_caching │ │ │ │ +00687f7c 0004a516 R_ARM_JUMP_SLOT 00477895 FLA_Hemm_rl_unb_var7 │ │ │ │ 00687f80 00004d16 R_ARM_JUMP_SLOT 00000000 omp_get_thread_num@OMP_1.0 │ │ │ │ -00687f84 00025b16 R_ARM_JUMP_SLOT 00535081 FLA_Chol_l_unb_var1 │ │ │ │ -00687f88 0018c916 R_ARM_JUMP_SLOT 003ba9a1 bl1_sccopymt │ │ │ │ -00687f8c 00177a16 R_ARM_JUMP_SLOT 003ecc61 FLASH_Apply_pivots_cntl_init │ │ │ │ -00687f90 0017ac16 R_ARM_JUMP_SLOT 0053e2c1 FLASH_SA_LU │ │ │ │ -00687f94 00184a16 R_ARM_JUMP_SLOT 005ef5b9 FLA_Lyap_n_blk_var1 │ │ │ │ -00687f98 00048a16 R_ARM_JUMP_SLOT 000a9f59 cggbal_ │ │ │ │ -00687f9c 0011b416 R_ARM_JUMP_SLOT 004ef26d FLA_Trmm_lun │ │ │ │ +00687f84 00025b16 R_ARM_JUMP_SLOT 00535ef5 FLA_Chol_l_unb_var1 │ │ │ │ +00687f88 0018c916 R_ARM_JUMP_SLOT 003ba269 bl1_sccopymt │ │ │ │ +00687f8c 00177a16 R_ARM_JUMP_SLOT 003ecca9 FLASH_Apply_pivots_cntl_init │ │ │ │ +00687f90 0017ac16 R_ARM_JUMP_SLOT 0053d305 FLASH_SA_LU │ │ │ │ +00687f94 00184a16 R_ARM_JUMP_SLOT 005ef5f5 FLA_Lyap_n_blk_var1 │ │ │ │ +00687f98 00048a16 R_ARM_JUMP_SLOT 000a9711 cggbal_ │ │ │ │ +00687f9c 0011b416 R_ARM_JUMP_SLOT 004ef2a9 FLA_Trmm_lun │ │ │ │ 00687fa0 00004e16 R_ARM_JUMP_SLOT 00000000 ctrmm_ │ │ │ │ -00687fa4 001c5016 R_ARM_JUMP_SLOT 003d4a89 FLA_Obj_attach_buffer_check │ │ │ │ -00687fa8 0014b816 R_ARM_JUMP_SLOT 005f1391 FLA_Lyap_n_ops_var1 │ │ │ │ -00687fac 00092716 R_ARM_JUMP_SLOT 003aca85 ieeeck_ │ │ │ │ -00687fb0 0006a416 R_ARM_JUMP_SLOT 0056056d FLA_Tevd_v_opt_var2 │ │ │ │ -00687fb4 00015616 R_ARM_JUMP_SLOT 001db019 dspevx_ │ │ │ │ -00687fb8 001b4d16 R_ARM_JUMP_SLOT 00361a91 zspr_ │ │ │ │ -00687fbc 001b1c16 R_ARM_JUMP_SLOT 00298959 ssprfs_ │ │ │ │ -00687fc0 00106516 R_ARM_JUMP_SLOT 00564569 FLA_Trinv_lu_blk_var1 │ │ │ │ -00687fc4 00151116 R_ARM_JUMP_SLOT 0047c451 FLA_Hemm_ru_unb_var2 │ │ │ │ -00687fc8 00164316 R_ARM_JUMP_SLOT 002ad829 stfsm_ │ │ │ │ -00687fcc 001be416 R_ARM_JUMP_SLOT 00632709 FLASH_Apply_CAQ_UT_inc_create_workspace │ │ │ │ -00687fd0 00089e16 R_ARM_JUMP_SLOT 0009eae5 cgeqr2p_ │ │ │ │ -00687fd4 0013e016 R_ARM_JUMP_SLOT 00503115 FLA_Trmm_rln_unb_var3 │ │ │ │ -00687fd8 000a8116 R_ARM_JUMP_SLOT 0049ec71 FLA_Herk_lh_blk_var4 │ │ │ │ -00687fdc 00136816 R_ARM_JUMP_SLOT 0040f703 fla_slamc4 │ │ │ │ -00687fe0 00108d16 R_ARM_JUMP_SLOT 005434ad FLA_LU_nopiv_opz_var4 │ │ │ │ -00687fe4 00130b16 R_ARM_JUMP_SLOT 005be8d1 FLA_Fused_Ahx_Ax_opd_var1 │ │ │ │ -00687fe8 00173316 R_ARM_JUMP_SLOT 00643bf5 FLA_Apply_HUD_UT_l_opd_var1 │ │ │ │ -00687fec 00105f16 R_ARM_JUMP_SLOT 00527f01 FLA_Trsm_ruh_unb_var4 │ │ │ │ -00687ff0 00134616 R_ARM_JUMP_SLOT 005b4575 FLA_Eig_gest_nl_ops_var5 │ │ │ │ -00687ff4 000cab16 R_ARM_JUMP_SLOT 00426ac9 FLA_Sylv_nh_blk_ext │ │ │ │ -00687ff8 0016fa16 R_ARM_JUMP_SLOT 00517dd9 FLA_Trsm_luc_unb_var1 │ │ │ │ -00687ffc 000c1116 R_ARM_JUMP_SLOT 004f66bd FLA_Trmm_llt_blk_var2 │ │ │ │ -00688000 00167b16 R_ARM_JUMP_SLOT 003fd571 FLASH_Queue_get_cores_per_cache │ │ │ │ -00688004 00026f16 R_ARM_JUMP_SLOT 0041958d FLA_Dotc │ │ │ │ -00688008 000e9516 R_ARM_JUMP_SLOT 00276f9d slasq3_ │ │ │ │ -0068800c 000f8916 R_ARM_JUMP_SLOT 005ebce1 FLA_Lyap_h_opt_var2 │ │ │ │ -00688010 000b3216 R_ARM_JUMP_SLOT 00636fe5 FLA_Apply_G_rf_ass_var9b │ │ │ │ -00688014 0002ff16 R_ARM_JUMP_SLOT 00334291 zlantp_ │ │ │ │ -00688018 00020116 R_ARM_JUMP_SLOT 003fa915 FLA_Obj_length │ │ │ │ -0068801c 0005c216 R_ARM_JUMP_SLOT 00222889 sgeql2_ │ │ │ │ +00687fa4 001c5016 R_ARM_JUMP_SLOT 003d4ad1 FLA_Obj_attach_buffer_check │ │ │ │ +00687fa8 0014b816 R_ARM_JUMP_SLOT 005f13cd FLA_Lyap_n_ops_var1 │ │ │ │ +00687fac 00092716 R_ARM_JUMP_SLOT 003acac5 ieeeck_ │ │ │ │ +00687fb0 0006a416 R_ARM_JUMP_SLOT 0056051d FLA_Tevd_v_opt_var2 │ │ │ │ +00687fb4 00015616 R_ARM_JUMP_SLOT 001db03d dspevx_ │ │ │ │ +00687fb8 001b4d16 R_ARM_JUMP_SLOT 00361891 zspr_ │ │ │ │ +00687fbc 001b1c16 R_ARM_JUMP_SLOT 00298961 ssprfs_ │ │ │ │ +00687fc0 00106516 R_ARM_JUMP_SLOT 005645a5 FLA_Trinv_lu_blk_var1 │ │ │ │ +00687fc4 00151116 R_ARM_JUMP_SLOT 0047c22d FLA_Hemm_ru_unb_var2 │ │ │ │ +00687fc8 00164316 R_ARM_JUMP_SLOT 002ad839 stfsm_ │ │ │ │ +00687fcc 001be416 R_ARM_JUMP_SLOT 00631fe5 FLASH_Apply_CAQ_UT_inc_create_workspace │ │ │ │ +00687fd0 00089e16 R_ARM_JUMP_SLOT 0009eb65 cgeqr2p_ │ │ │ │ +00687fd4 0013e016 R_ARM_JUMP_SLOT 0050408d FLA_Trmm_rln_unb_var3 │ │ │ │ +00687fd8 000a8116 R_ARM_JUMP_SLOT 0049eeb9 FLA_Herk_lh_blk_var4 │ │ │ │ +00687fdc 00136816 R_ARM_JUMP_SLOT 0040f417 fla_slamc4 │ │ │ │ +00687fe0 00108d16 R_ARM_JUMP_SLOT 005434e5 FLA_LU_nopiv_opz_var4 │ │ │ │ +00687fe4 00130b16 R_ARM_JUMP_SLOT 005be909 FLA_Fused_Ahx_Ax_opd_var1 │ │ │ │ +00687fe8 00173316 R_ARM_JUMP_SLOT 00643bc1 FLA_Apply_HUD_UT_l_opd_var1 │ │ │ │ +00687fec 00105f16 R_ARM_JUMP_SLOT 00527f3d FLA_Trsm_ruh_unb_var4 │ │ │ │ +00687ff0 00134616 R_ARM_JUMP_SLOT 005b2dbd FLA_Eig_gest_nl_ops_var5 │ │ │ │ +00687ff4 000cab16 R_ARM_JUMP_SLOT 00426add FLA_Sylv_nh_blk_ext │ │ │ │ +00687ff8 0016fa16 R_ARM_JUMP_SLOT 00518c71 FLA_Trsm_luc_unb_var1 │ │ │ │ +00687ffc 000c1116 R_ARM_JUMP_SLOT 004f66f9 FLA_Trmm_llt_blk_var2 │ │ │ │ +00688000 00167b16 R_ARM_JUMP_SLOT 003fdc09 FLASH_Queue_get_cores_per_cache │ │ │ │ +00688004 00026f16 R_ARM_JUMP_SLOT 00419739 FLA_Dotc │ │ │ │ +00688008 000e9516 R_ARM_JUMP_SLOT 00276fa5 slasq3_ │ │ │ │ +0068800c 000f8916 R_ARM_JUMP_SLOT 005ea5bd FLA_Lyap_h_opt_var2 │ │ │ │ +00688010 000b3216 R_ARM_JUMP_SLOT 00636055 FLA_Apply_G_rf_ass_var9b │ │ │ │ +00688014 0002ff16 R_ARM_JUMP_SLOT 00333f19 zlantp_ │ │ │ │ +00688018 00020116 R_ARM_JUMP_SLOT 003fa95d FLA_Obj_length │ │ │ │ +0068801c 0005c216 R_ARM_JUMP_SLOT 002200f1 sgeql2_ │ │ │ │ 00688020 00004f16 R_ARM_JUMP_SLOT 00000000 asin │ │ │ │ -00688024 00187716 R_ARM_JUMP_SLOT 00640351 FLA_Apply_H2_UT_internal │ │ │ │ -00688028 00022616 R_ARM_JUMP_SLOT 003fa9d5 FLA_Obj_base_length │ │ │ │ -0068802c 00120316 R_ARM_JUMP_SLOT 003f70c1 FLA_Check_equal_vector_dims │ │ │ │ -00688030 00121a16 R_ARM_JUMP_SLOT 005816d5 FLA_Bidiag_UT_u_step_ops_var2 │ │ │ │ -00688034 00126016 R_ARM_JUMP_SLOT 003e9c0d FLA_Her2k_cntl_init │ │ │ │ -00688038 001c3316 R_ARM_JUMP_SLOT 003bf6c1 bl1_sger │ │ │ │ -0068803c 00015016 R_ARM_JUMP_SLOT 003b6879 bl1_caxpyv │ │ │ │ -00688040 0008cd16 R_ARM_JUMP_SLOT 001a2dc1 dlar2v_ │ │ │ │ -00688044 000ae716 R_ARM_JUMP_SLOT 003e9355 FLA_Gemv_cntl_finalize │ │ │ │ -00688048 00111416 R_ARM_JUMP_SLOT 005cf651 FLA_Hess_UT_step_opc_var5 │ │ │ │ -0068804c 001c1916 R_ARM_JUMP_SLOT 0043e509 FLA_Gemm_ch_blk_var1 │ │ │ │ -00688050 00119216 R_ARM_JUMP_SLOT 004d79fd FLA_Syr2k_un_blk_var9 │ │ │ │ -00688054 00161216 R_ARM_JUMP_SLOT 0058ae29 FLA_Bidiag_UT_u_step_unb_var2 │ │ │ │ -00688058 00078816 R_ARM_JUMP_SLOT 0045a691 FLA_Gemm_tc_blk_var1 │ │ │ │ -0068805c 00079d16 R_ARM_JUMP_SLOT 005eab19 FLA_Lyap_h_opc_var4 │ │ │ │ -00688060 00052516 R_ARM_JUMP_SLOT 003da6fd FLA_Nrm2_check │ │ │ │ -00688064 000cd616 R_ARM_JUMP_SLOT 00573919 FLA_UDdate_UT_opd_var1 │ │ │ │ -00688068 0001d716 R_ARM_JUMP_SLOT 0020c4b1 dtrevc_ │ │ │ │ +00688024 00187716 R_ARM_JUMP_SLOT 00640389 FLA_Apply_H2_UT_internal │ │ │ │ +00688028 00022616 R_ARM_JUMP_SLOT 003faa1d FLA_Obj_base_length │ │ │ │ +0068802c 00120316 R_ARM_JUMP_SLOT 003f7ea9 FLA_Check_equal_vector_dims │ │ │ │ +00688030 00121a16 R_ARM_JUMP_SLOT 0058170d FLA_Bidiag_UT_u_step_ops_var2 │ │ │ │ +00688034 00126016 R_ARM_JUMP_SLOT 003e9d9d FLA_Her2k_cntl_init │ │ │ │ +00688038 001c3316 R_ARM_JUMP_SLOT 003bef81 bl1_sger │ │ │ │ +0068803c 00015016 R_ARM_JUMP_SLOT 003b68c1 bl1_caxpyv │ │ │ │ +00688040 0008cd16 R_ARM_JUMP_SLOT 001a6cf1 dlar2v_ │ │ │ │ +00688044 000ae716 R_ARM_JUMP_SLOT 003e92e5 FLA_Gemv_cntl_finalize │ │ │ │ +00688048 00111416 R_ARM_JUMP_SLOT 005caff1 FLA_Hess_UT_step_opc_var5 │ │ │ │ +0068804c 001c1916 R_ARM_JUMP_SLOT 0043e551 FLA_Gemm_ch_blk_var1 │ │ │ │ +00688050 00119216 R_ARM_JUMP_SLOT 004d7a39 FLA_Syr2k_un_blk_var9 │ │ │ │ +00688054 00161216 R_ARM_JUMP_SLOT 0058d575 FLA_Bidiag_UT_u_step_unb_var2 │ │ │ │ +00688058 00078816 R_ARM_JUMP_SLOT 0045a445 FLA_Gemm_tc_blk_var1 │ │ │ │ +0068805c 00079d16 R_ARM_JUMP_SLOT 005eb8f5 FLA_Lyap_h_opc_var4 │ │ │ │ +00688060 00052516 R_ARM_JUMP_SLOT 003da745 FLA_Nrm2_check │ │ │ │ +00688064 000cd616 R_ARM_JUMP_SLOT 00573b41 FLA_UDdate_UT_opd_var1 │ │ │ │ +00688068 0001d716 R_ARM_JUMP_SLOT 0020c4b9 dtrevc_ │ │ │ │ 0068806c 00005016 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ -00688070 000eab16 R_ARM_JUMP_SLOT 003e80d9 FLA_Cntl_trmm_obj_create │ │ │ │ -00688074 00067b16 R_ARM_JUMP_SLOT 003fa92d FLA_Obj_structure │ │ │ │ -00688078 000eb516 R_ARM_JUMP_SLOT 004616f1 FLA_Gemm_tt_unb_var2 │ │ │ │ -0068807c 00116f16 R_ARM_JUMP_SLOT 004c89bd FLA_Syr2k_ln_blk_var3 │ │ │ │ -00688080 0018f316 R_ARM_JUMP_SLOT 003fa989 FLA_Obj_max_dim │ │ │ │ -00688084 001a5916 R_ARM_JUMP_SLOT 00426d99 FLA_Sylv_nh_unb_ext │ │ │ │ -00688088 001a5616 R_ARM_JUMP_SLOT 00419cf5 FLA_Copyt_n_task │ │ │ │ -0068808c 00112616 R_ARM_JUMP_SLOT 00466075 FLA_Hemm_ll_blk_var3 │ │ │ │ +00688070 000eab16 R_ARM_JUMP_SLOT 003e80c9 FLA_Cntl_trmm_obj_create │ │ │ │ +00688074 00067b16 R_ARM_JUMP_SLOT 003fa975 FLA_Obj_structure │ │ │ │ +00688078 000eb516 R_ARM_JUMP_SLOT 00461e99 FLA_Gemm_tt_unb_var2 │ │ │ │ +0068807c 00116f16 R_ARM_JUMP_SLOT 004c89f9 FLA_Syr2k_ln_blk_var3 │ │ │ │ +00688080 0018f316 R_ARM_JUMP_SLOT 003fa9d1 FLA_Obj_max_dim │ │ │ │ +00688084 001a5916 R_ARM_JUMP_SLOT 00426dad FLA_Sylv_nh_unb_ext │ │ │ │ +00688088 001a5616 R_ARM_JUMP_SLOT 00419d3d FLA_Copyt_n_task │ │ │ │ +0068808c 00112616 R_ARM_JUMP_SLOT 004660b1 FLA_Hemm_ll_blk_var3 │ │ │ │ 00688090 000b8516 R_ARM_JUMP_SLOT 000dc5a5 claein_ │ │ │ │ -00688094 00167a16 R_ARM_JUMP_SLOT 0011f64d csrscl_ │ │ │ │ +00688094 00167a16 R_ARM_JUMP_SLOT 0011f649 csrscl_ │ │ │ │ 00688098 00005116 R_ARM_JUMP_SLOT 00000000 ztbsv_ │ │ │ │ -0068809c 00069216 R_ARM_JUMP_SLOT 005594f5 FLA_QR_UT_piv_unb_var1 │ │ │ │ -006880a0 00191016 R_ARM_JUMP_SLOT 00578065 FLA_Bidiag_UT_u_scale_diagonals │ │ │ │ -006880a4 00056416 R_ARM_JUMP_SLOT 003c0c65 bl1_csyr_blas │ │ │ │ -006880a8 000f6216 R_ARM_JUMP_SLOT 006229bd FLA_Sylv_nn_blk_var10 │ │ │ │ -006880ac 000f0316 R_ARM_JUMP_SLOT 003cf435 bl1_sewinvscalv │ │ │ │ -006880b0 000cf216 R_ARM_JUMP_SLOT 00590349 FLA_Bidiag_UT_u_step_opz_var4 │ │ │ │ -006880b4 00176616 R_ARM_JUMP_SLOT 0020ae3d icmax1_ │ │ │ │ -006880b8 00133716 R_ARM_JUMP_SLOT 005b2275 FLA_Eig_gest_nl_ops_var1 │ │ │ │ -006880bc 00074416 R_ARM_JUMP_SLOT 00400d5d FLASH_Queue_exec │ │ │ │ -006880c0 001bc416 R_ARM_JUMP_SLOT 003e81a5 FLA_Cntl_lu_obj_create │ │ │ │ -006880c4 0001c816 R_ARM_JUMP_SLOT 0052b71d FLA_Trsm_rut_unb_var3 │ │ │ │ -006880c8 0010f016 R_ARM_JUMP_SLOT 001d0479 dpocon_ │ │ │ │ -006880cc 000fdf16 R_ARM_JUMP_SLOT 003cddb1 bl1_s1 │ │ │ │ -006880d0 0015f716 R_ARM_JUMP_SLOT 0066b8bd FLA_Apply_Q_UT_lnfr_blk_var3 │ │ │ │ -006880d4 00034716 R_ARM_JUMP_SLOT 00659b29 FLA_Apply_Q_UT_rnbc │ │ │ │ -006880d8 000f1416 R_ARM_JUMP_SLOT 00639ffd FLA_Apply_G_rf_bld_var6b │ │ │ │ -006880dc 001bc116 R_ARM_JUMP_SLOT 004fd1b1 FLA_Trmm_lut_blk_var4 │ │ │ │ -006880e0 00128116 R_ARM_JUMP_SLOT 003ee531 FLASH_Copy_flat_to_hier │ │ │ │ -006880e4 0015b716 R_ARM_JUMP_SLOT 0062fd69 FLA_Accum_T_UT_fc_ops_var1 │ │ │ │ -006880e8 001b1d16 R_ARM_JUMP_SLOT 00108fd9 cpbcon_ │ │ │ │ -006880ec 0003bb16 R_ARM_JUMP_SLOT 003d2761 bl1_csetm │ │ │ │ -006880f0 00014216 R_ARM_JUMP_SLOT 00533331 FLA_Bsvd_v_ops_var2 │ │ │ │ -006880f4 001b8316 R_ARM_JUMP_SLOT 00459459 FLA_Gemm_nt_blk_var6 │ │ │ │ -006880f8 00051c16 R_ARM_JUMP_SLOT 003b5529 pars_f │ │ │ │ -006880fc 00172716 R_ARM_JUMP_SLOT 0053c0d9 FLASH_LU_incpiv_var1 │ │ │ │ -00688100 00163016 R_ARM_JUMP_SLOT 00516e75 FLA_Trsm_luc_blk_var3 │ │ │ │ -00688104 000ceb16 R_ARM_JUMP_SLOT 00451649 FLA_Gemm_ht_blk_var6 │ │ │ │ -00688108 000b6c16 R_ARM_JUMP_SLOT 004aadc1 FLA_Symm_ll_blk_var1 │ │ │ │ -0068810c 0015fb16 R_ARM_JUMP_SLOT 0014933d cunghr_ │ │ │ │ -00688110 00024e16 R_ARM_JUMP_SLOT 001f3fb9 dtgexc_ │ │ │ │ -00688114 0015c916 R_ARM_JUMP_SLOT 00193501 dlaexc_ │ │ │ │ -00688118 000ec416 R_ARM_JUMP_SLOT 002051e9 dtgevc_ │ │ │ │ -0068811c 00115f16 R_ARM_JUMP_SLOT 00278fb9 slaswp_ │ │ │ │ -00688120 001c3416 R_ARM_JUMP_SLOT 00416fed FLA_Dots_external │ │ │ │ -00688124 0007aa16 R_ARM_JUMP_SLOT 005bafed FLA_Eig_gest_nu_opt_var2 │ │ │ │ -00688128 00064616 R_ARM_JUMP_SLOT 0040b351 FLA_Shift_pivots_to │ │ │ │ -0068812c 000d6416 R_ARM_JUMP_SLOT 003af2ad f_init │ │ │ │ -00688130 00116416 R_ARM_JUMP_SLOT 001ce691 dpbtf2_ │ │ │ │ -00688134 0013c016 R_ARM_JUMP_SLOT 003bb73d bl1_sswapv │ │ │ │ -00688138 00175f16 R_ARM_JUMP_SLOT 005dc96d FLA_Tridiag_UT_l_blk_var2 │ │ │ │ -0068813c 0010dc16 R_ARM_JUMP_SLOT 0067074d FLA_Apply_Q_UT_rhfr_blk_var3 │ │ │ │ -00688140 000b3016 R_ARM_JUMP_SLOT 0055e859 FLA_Tevd_find_submatrix_opd │ │ │ │ +0068809c 00069216 R_ARM_JUMP_SLOT 00559f8d FLA_QR_UT_piv_unb_var1 │ │ │ │ +006880a0 00191016 R_ARM_JUMP_SLOT 00578099 FLA_Bidiag_UT_u_scale_diagonals │ │ │ │ +006880a4 00056416 R_ARM_JUMP_SLOT 003c18c5 bl1_csyr_blas │ │ │ │ +006880a8 000f6216 R_ARM_JUMP_SLOT 006229f9 FLA_Sylv_nn_blk_var10 │ │ │ │ +006880ac 000f0316 R_ARM_JUMP_SLOT 003d0155 bl1_sewinvscalv │ │ │ │ +006880b0 000cf216 R_ARM_JUMP_SLOT 00590381 FLA_Bidiag_UT_u_step_opz_var4 │ │ │ │ +006880b4 00176616 R_ARM_JUMP_SLOT 0020af55 icmax1_ │ │ │ │ +006880b8 00133716 R_ARM_JUMP_SLOT 005b22ad FLA_Eig_gest_nl_ops_var1 │ │ │ │ +006880bc 00074416 R_ARM_JUMP_SLOT 00400bd9 FLASH_Queue_exec │ │ │ │ +006880c0 001bc416 R_ARM_JUMP_SLOT 003e8609 FLA_Cntl_lu_obj_create │ │ │ │ +006880c4 0001c816 R_ARM_JUMP_SLOT 0052b759 FLA_Trsm_rut_unb_var3 │ │ │ │ +006880c8 0010f016 R_ARM_JUMP_SLOT 001d0495 dpocon_ │ │ │ │ +006880cc 000fdf16 R_ARM_JUMP_SLOT 003cdf39 bl1_s1 │ │ │ │ +006880d0 0015f716 R_ARM_JUMP_SLOT 0066b675 FLA_Apply_Q_UT_lnfr_blk_var3 │ │ │ │ +006880d4 00034716 R_ARM_JUMP_SLOT 00659b61 FLA_Apply_Q_UT_rnbc │ │ │ │ +006880d8 000f1416 R_ARM_JUMP_SLOT 00639c0d FLA_Apply_G_rf_bld_var6b │ │ │ │ +006880dc 001bc116 R_ARM_JUMP_SLOT 004fca0d FLA_Trmm_lut_blk_var4 │ │ │ │ +006880e0 00128116 R_ARM_JUMP_SLOT 003ef2a5 FLASH_Copy_flat_to_hier │ │ │ │ +006880e4 0015b716 R_ARM_JUMP_SLOT 0062f6c9 FLA_Accum_T_UT_fc_ops_var1 │ │ │ │ +006880e8 001b1d16 R_ARM_JUMP_SLOT 0010e011 cpbcon_ │ │ │ │ +006880ec 0003bb16 R_ARM_JUMP_SLOT 003d2939 bl1_csetm │ │ │ │ +006880f0 00014216 R_ARM_JUMP_SLOT 00532039 FLA_Bsvd_v_ops_var2 │ │ │ │ +006880f4 001b8316 R_ARM_JUMP_SLOT 00459225 FLA_Gemm_nt_blk_var6 │ │ │ │ +006880f8 00051c16 R_ARM_JUMP_SLOT 003b5261 pars_f │ │ │ │ +006880fc 00172716 R_ARM_JUMP_SLOT 0053cad5 FLASH_LU_incpiv_var1 │ │ │ │ +00688100 00163016 R_ARM_JUMP_SLOT 00516871 FLA_Trsm_luc_blk_var3 │ │ │ │ +00688104 000ceb16 R_ARM_JUMP_SLOT 00451691 FLA_Gemm_ht_blk_var6 │ │ │ │ +00688108 000b6c16 R_ARM_JUMP_SLOT 004ab521 FLA_Symm_ll_blk_var1 │ │ │ │ +0068810c 0015fb16 R_ARM_JUMP_SLOT 001496c1 cunghr_ │ │ │ │ +00688110 00024e16 R_ARM_JUMP_SLOT 001f3fd5 dtgexc_ │ │ │ │ +00688114 0015c916 R_ARM_JUMP_SLOT 00193519 dlaexc_ │ │ │ │ +00688118 000ec416 R_ARM_JUMP_SLOT 00205ce1 dtgevc_ │ │ │ │ +0068811c 00115f16 R_ARM_JUMP_SLOT 00278b31 slaswp_ │ │ │ │ +00688120 001c3416 R_ARM_JUMP_SLOT 00417a6d FLA_Dots_external │ │ │ │ +00688124 0007aa16 R_ARM_JUMP_SLOT 005bad29 FLA_Eig_gest_nu_opt_var2 │ │ │ │ +00688128 00064616 R_ARM_JUMP_SLOT 0040d1b1 FLA_Shift_pivots_to │ │ │ │ +0068812c 000d6416 R_ARM_JUMP_SLOT 003af2ed f_init │ │ │ │ +00688130 00116416 R_ARM_JUMP_SLOT 001ce6a9 dpbtf2_ │ │ │ │ +00688134 0013c016 R_ARM_JUMP_SLOT 003bee5d bl1_sswapv │ │ │ │ +00688138 00175f16 R_ARM_JUMP_SLOT 005dc965 FLA_Tridiag_UT_l_blk_var2 │ │ │ │ +0068813c 0010dc16 R_ARM_JUMP_SLOT 0066f3b5 FLA_Apply_Q_UT_rhfr_blk_var3 │ │ │ │ +00688140 000b3016 R_ARM_JUMP_SLOT 0055e6d1 FLA_Tevd_find_submatrix_opd │ │ │ │ 00688144 00005316 R_ARM_JUMP_SLOT 00000000 dtrsv_ │ │ │ │ -00688148 00013f16 R_ARM_JUMP_SLOT 004b7771 FLA_Symm_lu_unb_var9 │ │ │ │ -0068814c 00141716 R_ARM_JUMP_SLOT 00286e55 sorm2l_ │ │ │ │ -00688150 00102b16 R_ARM_JUMP_SLOT 00562ea5 FLA_Trinv_ln_opd_var3 │ │ │ │ -00688154 000c2716 R_ARM_JUMP_SLOT 003b8c75 bl1_cscal │ │ │ │ -00688158 00082316 R_ARM_JUMP_SLOT 003d9045 FLA_Axpy_check │ │ │ │ -0068815c 00131516 R_ARM_JUMP_SLOT 003fd391 FLASH_Queue_enable │ │ │ │ -00688160 0004b016 R_ARM_JUMP_SLOT 0027eb1d slatzm_ │ │ │ │ -00688164 00147616 R_ARM_JUMP_SLOT 003cd8d1 bl1_is_zero_diag │ │ │ │ -00688168 00175d16 R_ARM_JUMP_SLOT 005e73ad FLA_Lyap_h │ │ │ │ -0068816c 0007fa16 R_ARM_JUMP_SLOT 005a9de9 FLA_Eig_gest_iu_opt_var1 │ │ │ │ -00688170 0005d016 R_ARM_JUMP_SLOT 003ae815 pow_ci │ │ │ │ -00688174 001bf216 R_ARM_JUMP_SLOT 005669fd FLA_Trinv_lu_opt_var4 │ │ │ │ +00688148 00013f16 R_ARM_JUMP_SLOT 004b7ce5 FLA_Symm_lu_unb_var9 │ │ │ │ +0068814c 00141716 R_ARM_JUMP_SLOT 002865d9 sorm2l_ │ │ │ │ +00688150 00102b16 R_ARM_JUMP_SLOT 005631c9 FLA_Trinv_ln_opd_var3 │ │ │ │ +00688154 000c2716 R_ARM_JUMP_SLOT 003b92cd bl1_cscal │ │ │ │ +00688158 00082316 R_ARM_JUMP_SLOT 003d9135 FLA_Axpy_check │ │ │ │ +0068815c 00131516 R_ARM_JUMP_SLOT 003fda29 FLASH_Queue_enable │ │ │ │ +00688160 0004b016 R_ARM_JUMP_SLOT 0027e9e5 slatzm_ │ │ │ │ +00688164 00147616 R_ARM_JUMP_SLOT 003cde99 bl1_is_zero_diag │ │ │ │ +00688168 00175d16 R_ARM_JUMP_SLOT 005e73e9 FLA_Lyap_h │ │ │ │ +0068816c 0007fa16 R_ARM_JUMP_SLOT 005a9e21 FLA_Eig_gest_iu_opt_var1 │ │ │ │ +00688170 0005d016 R_ARM_JUMP_SLOT 003ae855 pow_ci │ │ │ │ +00688174 001bf216 R_ARM_JUMP_SLOT 005662a5 FLA_Trinv_lu_opt_var4 │ │ │ │ 00688178 0006c316 R_ARM_JUMP_SLOT 000c9b49 chprfs_ │ │ │ │ -0068817c 0019cc16 R_ARM_JUMP_SLOT 0014d1a9 cungr2_ │ │ │ │ -00688180 000e8b16 R_ARM_JUMP_SLOT 004f26b5 FLA_Trmm_llh_blk_var1 │ │ │ │ -00688184 0007ba16 R_ARM_JUMP_SLOT 003e4b19 FLA_QR_UT_piv_internal_check │ │ │ │ -00688188 001a4c16 R_ARM_JUMP_SLOT 002b5365 stpqrt2_ │ │ │ │ -0068818c 000c5916 R_ARM_JUMP_SLOT 0058c585 FLA_Bidiag_UT_u_step_opd_var5 │ │ │ │ -00688190 00141416 R_ARM_JUMP_SLOT 003e6905 FLA_Trinv_check │ │ │ │ -00688194 0019c316 R_ARM_JUMP_SLOT 00449f41 FLA_Gemm_tn │ │ │ │ -00688198 00097216 R_ARM_JUMP_SLOT 003acda9 smaxloc_ │ │ │ │ -0068819c 00056d16 R_ARM_JUMP_SLOT 0006b13d FLAME_invert_stau │ │ │ │ +0068817c 0019cc16 R_ARM_JUMP_SLOT 0014e261 cungr2_ │ │ │ │ +00688180 000e8b16 R_ARM_JUMP_SLOT 004f28a9 FLA_Trmm_llh_blk_var1 │ │ │ │ +00688184 0007ba16 R_ARM_JUMP_SLOT 003e4c39 FLA_QR_UT_piv_internal_check │ │ │ │ +00688188 001a4c16 R_ARM_JUMP_SLOT 002b5375 stpqrt2_ │ │ │ │ +0068818c 000c5916 R_ARM_JUMP_SLOT 0058b679 FLA_Bidiag_UT_u_step_opd_var5 │ │ │ │ +00688190 00141416 R_ARM_JUMP_SLOT 003e694d FLA_Trinv_check │ │ │ │ +00688194 0019c316 R_ARM_JUMP_SLOT 004499e5 FLA_Gemm_tn │ │ │ │ +00688198 00097216 R_ARM_JUMP_SLOT 003acde5 smaxloc_ │ │ │ │ +0068819c 00056d16 R_ARM_JUMP_SLOT 0006a5bd FLAME_invert_stau │ │ │ │ 006881a0 00005416 R_ARM_JUMP_SLOT 00000000 zdotu_ │ │ │ │ -006881a4 000a9716 R_ARM_JUMP_SLOT 004a3ad5 FLA_Herk_uh_blk_var3 │ │ │ │ +006881a4 000a9716 R_ARM_JUMP_SLOT 004a4189 FLA_Herk_uh_blk_var3 │ │ │ │ 006881a8 00005516 R_ARM_JUMP_SLOT 00000000 dsyr_ │ │ │ │ -006881ac 000be016 R_ARM_JUMP_SLOT 0050edb5 FLA_Trsm_rln │ │ │ │ -006881b0 0018df16 R_ARM_JUMP_SLOT 005d9431 FLA_Tridiag_UT_shift_U_l_opc │ │ │ │ -006881b4 00082616 R_ARM_JUMP_SLOT 0056b4d9 FLA_Trinv_uu_opz_var2 │ │ │ │ -006881b8 00141e16 R_ARM_JUMP_SLOT 003d8c79 FLA_Transpose_check │ │ │ │ -006881bc 00067d16 R_ARM_JUMP_SLOT 003d8029 FLA_Random_herm_matrix_check │ │ │ │ -006881c0 00048d16 R_ARM_JUMP_SLOT 005cd47d FLA_Hess_UT_step_opd_var3 │ │ │ │ -006881c4 0010fb16 R_ARM_JUMP_SLOT 003e4cf1 FLA_QR_UT_solve_check │ │ │ │ -006881c8 00109b16 R_ARM_JUMP_SLOT 003d69fd FLA_Fill_with_linear_dist_check │ │ │ │ +006881ac 000be016 R_ARM_JUMP_SLOT 0050f771 FLA_Trsm_rln │ │ │ │ +006881b0 0018df16 R_ARM_JUMP_SLOT 005da97d FLA_Tridiag_UT_shift_U_l_opc │ │ │ │ +006881b4 00082616 R_ARM_JUMP_SLOT 0056b175 FLA_Trinv_uu_opz_var2 │ │ │ │ +006881b8 00141e16 R_ARM_JUMP_SLOT 003d8c49 FLA_Transpose_check │ │ │ │ +006881bc 00067d16 R_ARM_JUMP_SLOT 003d7f89 FLA_Random_herm_matrix_check │ │ │ │ +006881c0 00048d16 R_ARM_JUMP_SLOT 005cec1d FLA_Hess_UT_step_opd_var3 │ │ │ │ +006881c4 0010fb16 R_ARM_JUMP_SLOT 003e4d39 FLA_QR_UT_solve_check │ │ │ │ +006881c8 00109b16 R_ARM_JUMP_SLOT 003d6969 FLA_Fill_with_linear_dist_check │ │ │ │ 006881cc 00137016 R_ARM_JUMP_SLOT 0006bf59 sgebrd_ │ │ │ │ -006881d0 000de316 R_ARM_JUMP_SLOT 00379249 ztgsna_ │ │ │ │ -006881d4 0010a816 R_ARM_JUMP_SLOT 001429bd cunbdb1_ │ │ │ │ -006881d8 00199516 R_ARM_JUMP_SLOT 003ba789 bl1_sdcopymt │ │ │ │ -006881dc 000c6016 R_ARM_JUMP_SLOT 003cddb9 bl1_d1 │ │ │ │ -006881e0 0004da16 R_ARM_JUMP_SLOT 003c6ad5 bl1_zgemm_blas │ │ │ │ -006881e4 000ab016 R_ARM_JUMP_SLOT 001371dd ctgsen_ │ │ │ │ -006881e8 0002b916 R_ARM_JUMP_SLOT 0042bf95 FLA_Axpyt_h_blk_var3 │ │ │ │ -006881ec 000a5016 R_ARM_JUMP_SLOT 003cf2e5 bl1_dfree_saved_contigmr │ │ │ │ -006881f0 000aa116 R_ARM_JUMP_SLOT 0063a455 FLA_Apply_G_rf_blz_var9b │ │ │ │ -006881f4 000f8216 R_ARM_JUMP_SLOT 003fd491 FLASH_Queue_set_work_stealing │ │ │ │ -006881f8 00088e16 R_ARM_JUMP_SLOT 005135bd FLA_Trsm_lln_blk_var1 │ │ │ │ -006881fc 0001da16 R_ARM_JUMP_SLOT 003f8011 FLA_Check_col_vector │ │ │ │ -00688200 00106a16 R_ARM_JUMP_SLOT 002013f5 dtrexc_ │ │ │ │ -00688204 000add16 R_ARM_JUMP_SLOT 00427139 FLA_Trinv_lu_blk_ext │ │ │ │ -00688208 00048516 R_ARM_JUMP_SLOT 0037aae1 zsytri2x_ │ │ │ │ -0068820c 0002ef16 R_ARM_JUMP_SLOT 00168545 dgesc2_ │ │ │ │ -00688210 00194216 R_ARM_JUMP_SLOT 003fabd5 FLA_Obj_is_complex │ │ │ │ -00688214 0001a716 R_ARM_JUMP_SLOT 003a31dd cung2r_fla │ │ │ │ +006881d0 000de316 R_ARM_JUMP_SLOT 003795a1 ztgsna_ │ │ │ │ +006881d4 0010a816 R_ARM_JUMP_SLOT 001449dd cunbdb1_ │ │ │ │ +006881d8 00199516 R_ARM_JUMP_SLOT 003ba051 bl1_sdcopymt │ │ │ │ +006881dc 000c6016 R_ARM_JUMP_SLOT 003cdf41 bl1_d1 │ │ │ │ +006881e0 0004da16 R_ARM_JUMP_SLOT 003c6b1d bl1_zgemm_blas │ │ │ │ +006881e4 000ab016 R_ARM_JUMP_SLOT 00138131 ctgsen_ │ │ │ │ +006881e8 0002b916 R_ARM_JUMP_SLOT 0042bfdd FLA_Axpyt_h_blk_var3 │ │ │ │ +006881ec 000a5016 R_ARM_JUMP_SLOT 003cf17d bl1_dfree_saved_contigmr │ │ │ │ +006881f0 000aa116 R_ARM_JUMP_SLOT 0063a8b5 FLA_Apply_G_rf_blz_var9b │ │ │ │ +006881f4 000f8216 R_ARM_JUMP_SLOT 003fdb29 FLASH_Queue_set_work_stealing │ │ │ │ +006881f8 00088e16 R_ARM_JUMP_SLOT 005135f9 FLA_Trsm_lln_blk_var1 │ │ │ │ +006881fc 0001da16 R_ARM_JUMP_SLOT 003f8df9 FLA_Check_col_vector │ │ │ │ +00688200 00106a16 R_ARM_JUMP_SLOT 00200ec5 dtrexc_ │ │ │ │ +00688204 000add16 R_ARM_JUMP_SLOT 00427205 FLA_Trinv_lu_blk_ext │ │ │ │ +00688208 00048516 R_ARM_JUMP_SLOT 00379eb1 zsytri2x_ │ │ │ │ +0068820c 0002ef16 R_ARM_JUMP_SLOT 001690e1 dgesc2_ │ │ │ │ +00688210 00194216 R_ARM_JUMP_SLOT 003fac1d FLA_Obj_is_complex │ │ │ │ +00688214 0001a716 R_ARM_JUMP_SLOT 003a27ed cung2r_fla │ │ │ │ 00688218 00075616 R_ARM_JUMP_SLOT 000d9e51 clacrm_ │ │ │ │ -0068821c 0008c416 R_ARM_JUMP_SLOT 00543619 FLA_LU_nopiv_opt_var4 │ │ │ │ -00688220 0002c416 R_ARM_JUMP_SLOT 003f8055 FLA_Check_valid_evd_type │ │ │ │ -00688224 00099e16 R_ARM_JUMP_SLOT 00643725 FLASH_Apply_pivots │ │ │ │ +0068821c 0008c416 R_ARM_JUMP_SLOT 00543651 FLA_LU_nopiv_opt_var4 │ │ │ │ +00688220 0002c416 R_ARM_JUMP_SLOT 003f8e3d FLA_Check_valid_evd_type │ │ │ │ +00688224 00099e16 R_ARM_JUMP_SLOT 006439a1 FLASH_Apply_pivots │ │ │ │ 00688228 000dd316 R_ARM_JUMP_SLOT 000c24fd chetrs2_ │ │ │ │ -0068822c 000cc716 R_ARM_JUMP_SLOT 003a6909 zung2r_fla │ │ │ │ -00688230 000f1216 R_ARM_JUMP_SLOT 004be5b9 FLA_Symm_ru_blk_var10 │ │ │ │ -00688234 000c4f16 R_ARM_JUMP_SLOT 00580a39 FLA_Bidiag_UT_u_step_opd_var1 │ │ │ │ -00688238 000c4916 R_ARM_JUMP_SLOT 003e432d FLA_QR2_UT_internal_check │ │ │ │ -0068823c 00152916 R_ARM_JUMP_SLOT 0044ff0d FLA_Gemm_hn_unb_var3 │ │ │ │ -00688240 000f6016 R_ARM_JUMP_SLOT 004c2969 FLA_Symm_ru_unb_var3 │ │ │ │ -00688244 00086416 R_ARM_JUMP_SLOT 003b9f7d bl1_zdscalmr │ │ │ │ -00688248 0016ed16 R_ARM_JUMP_SLOT 003dafd9 FLA_Gemvc_check │ │ │ │ -0068824c 0011ee16 R_ARM_JUMP_SLOT 0040fe15 FLA_Sort_svd_b_ops │ │ │ │ -00688250 00025316 R_ARM_JUMP_SLOT 003fa975 FLA_Obj_min_dim │ │ │ │ -00688254 00051516 R_ARM_JUMP_SLOT 0056e579 FLA_Ttmm_l_opt_var2 │ │ │ │ -00688258 001af016 R_ARM_JUMP_SLOT 003d8f81 FLA_Asum_check │ │ │ │ -0068825c 0007ab16 R_ARM_JUMP_SLOT 004274b1 FLA_Ttmm_unb_external │ │ │ │ -00688260 000f8316 R_ARM_JUMP_SLOT 006272d1 FLA_Sylv_nn_blk_var18 │ │ │ │ -00688264 0019d316 R_ARM_JUMP_SLOT 003ea8f9 FLASH_Hemm_cntl_finalize │ │ │ │ -00688268 00042116 R_ARM_JUMP_SLOT 005a41c5 FLA_Eig_gest_il_ops_var5 │ │ │ │ -0068826c 0007a816 R_ARM_JUMP_SLOT 000f26c9 clantr_ │ │ │ │ -00688270 000b3416 R_ARM_JUMP_SLOT 003ed695 FLASH_QR_UT_inc_cntl_finalize │ │ │ │ -00688274 001c0e16 R_ARM_JUMP_SLOT 0056c4e9 FLA_Trinv_uu_opt_var4 │ │ │ │ -00688278 000c6e16 R_ARM_JUMP_SLOT 003d5a6d FLA_Part_2x1_check │ │ │ │ -0068827c 00041d16 R_ARM_JUMP_SLOT 003c1b49 bl1_strmv_blas │ │ │ │ -00688280 00099416 R_ARM_JUMP_SLOT 0063a725 FLA_Apply_G_rf_bls_var9 │ │ │ │ -00688284 00080816 R_ARM_JUMP_SLOT 005e14b1 FLA_Tridiag_UT_l_step_ofz_var3 │ │ │ │ -00688288 00065716 R_ARM_JUMP_SLOT 001abaf9 dlarrk_ │ │ │ │ -0068828c 00121316 R_ARM_JUMP_SLOT 004eb2c9 FLA_Syrk_ut_blk_var1 │ │ │ │ -00688290 0018fa16 R_ARM_JUMP_SLOT 0056196d FLA_Trinv_ln_blk_var2 │ │ │ │ -00688294 0009b216 R_ARM_JUMP_SLOT 0024e085 slaed4_ │ │ │ │ -00688298 00161316 R_ARM_JUMP_SLOT 005ced69 FLA_Hess_UT_step_ops_var5 │ │ │ │ -0068829c 00149316 R_ARM_JUMP_SLOT 004fef21 FLA_Trmm_rlc_blk_var1 │ │ │ │ -006882a0 00170b16 R_ARM_JUMP_SLOT 005de005 FLA_Tridiag_UT_l_step_unb_var1 │ │ │ │ -006882a4 00030f16 R_ARM_JUMP_SLOT 005db8c9 FLA_Tridiag_UT_l_blf_var2 │ │ │ │ -006882a8 00146116 R_ARM_JUMP_SLOT 003c098d bl1_zsymv │ │ │ │ -006882ac 000b8016 R_ARM_JUMP_SLOT 00156a6d dgbtrs_ │ │ │ │ -006882b0 000fc316 R_ARM_JUMP_SLOT 003c10d1 bl1_ctrmvsx │ │ │ │ -006882b4 00022a16 R_ARM_JUMP_SLOT 0007ab45 cungqr_check │ │ │ │ -006882b8 00036d16 R_ARM_JUMP_SLOT 004a6df1 FLA_Herk_un_blk_var5 │ │ │ │ -006882bc 00019a16 R_ARM_JUMP_SLOT 005fac2d FLA_Sylv_hh_blk_var10 │ │ │ │ -006882c0 00185016 R_ARM_JUMP_SLOT 00217d41 sgeequ_ │ │ │ │ -006882c4 00048816 R_ARM_JUMP_SLOT 00408e25 FLA_Househ2_UT │ │ │ │ -006882c8 00185616 R_ARM_JUMP_SLOT 0055d989 FLA_Tevd_n_opz_var1 │ │ │ │ -006882cc 000bfb16 R_ARM_JUMP_SLOT 005bc73d FLA_Eig_gest_nu_unb_var4 │ │ │ │ -006882d0 00183a16 R_ARM_JUMP_SLOT 0042e70d FLA_Copyr_u │ │ │ │ -006882d4 00110f16 R_ARM_JUMP_SLOT 001eb249 dsytf2_ │ │ │ │ -006882d8 000c0116 R_ARM_JUMP_SLOT 004b0cf5 FLA_Symm_ll_unb_var7 │ │ │ │ -006882dc 000b2716 R_ARM_JUMP_SLOT 004a0345 FLA_Herk_lh_unb_var4 │ │ │ │ -006882e0 00172d16 R_ARM_JUMP_SLOT 005e778d FLA_Lyap_internal │ │ │ │ -006882e4 000b8316 R_ARM_JUMP_SLOT 004adbc1 FLA_Symm_ll_blk_var9 │ │ │ │ -006882e8 0013da16 R_ARM_JUMP_SLOT 00594de1 FLA_Fused_Gerc2_Ahx_Axpy_Ax_opc_var1 │ │ │ │ -006882ec 00081116 R_ARM_JUMP_SLOT 00488fd5 FLA_Her2k_ln_blk_var2 │ │ │ │ -006882f0 001a6516 R_ARM_JUMP_SLOT 000f0ec9 clapmr_ │ │ │ │ -006882f4 001a4e16 R_ARM_JUMP_SLOT 0055f97d FLA_Tevd_v_opc_var1 │ │ │ │ -006882f8 00080316 R_ARM_JUMP_SLOT 005ad65d FLA_Eig_gest_iu_opt_var5 │ │ │ │ -006882fc 00061a16 R_ARM_JUMP_SLOT 006397a5 FLA_Apply_G_rf_bls_var3b │ │ │ │ -00688300 0016e616 R_ARM_JUMP_SLOT 0066cbd1 FLA_Apply_Q_UT_rhbc_blk_var3 │ │ │ │ -00688304 001ae516 R_ARM_JUMP_SLOT 003d08c1 bl1_sinverts │ │ │ │ -00688308 000eb316 R_ARM_JUMP_SLOT 00461445 FLA_Gemm_tt_unb_var1 │ │ │ │ -0068830c 001be716 R_ARM_JUMP_SLOT 003d30e5 bl1_drandmr │ │ │ │ -00688310 00035b16 R_ARM_JUMP_SLOT 004a127d FLA_Herk_ln_blk_var6 │ │ │ │ -00688314 00091816 R_ARM_JUMP_SLOT 00598e35 FLA_Eig_gest_il │ │ │ │ -00688318 000ffa16 R_ARM_JUMP_SLOT 0051931d FLA_Trsm_luh_blk_var2 │ │ │ │ -0068831c 0018b516 R_ARM_JUMP_SLOT 00196851 dlaein_ │ │ │ │ -00688320 00021316 R_ARM_JUMP_SLOT 0051da41 FLA_Trsm_lut_unb_var1 │ │ │ │ -00688324 000d2616 R_ARM_JUMP_SLOT 003ac28d zdotu_f2c_ │ │ │ │ -00688328 0007ef16 R_ARM_JUMP_SLOT 005a3965 FLA_Eig_gest_il_unb_var2 │ │ │ │ -0068832c 00079516 R_ARM_JUMP_SLOT 0056c1f5 FLA_Trinv_uu_opd_var4 │ │ │ │ -00688330 00109316 R_ARM_JUMP_SLOT 00674cad FLA_Apply_Q_UT_rnfr_blk_var3 │ │ │ │ -00688334 00025416 R_ARM_JUMP_SLOT 0045e2d1 FLA_Gemm_th_unb_var6 │ │ │ │ -00688338 0007e616 R_ARM_JUMP_SLOT 004584c1 FLA_Gemm_nn_unb_var6 │ │ │ │ -0068833c 001c1116 R_ARM_JUMP_SLOT 005ec125 FLA_Lyap_h_ops_var3 │ │ │ │ -00688340 0017ad16 R_ARM_JUMP_SLOT 003f59f9 FLA_Param_map_flame_to_blis_side │ │ │ │ -00688344 000c9916 R_ARM_JUMP_SLOT 003ed1bd FLASH_LU_incpiv_cntl_finalize │ │ │ │ -00688348 00129816 R_ARM_JUMP_SLOT 005d39a9 FLA_Tridiag_UT_extract_diagonals │ │ │ │ -0068834c 000a8f16 R_ARM_JUMP_SLOT 004d280d FLA_Syr2k_lt_unb_var3 │ │ │ │ -00688350 00110916 R_ARM_JUMP_SLOT 005c5985 FLA_Hess_UT_step_opc_var1 │ │ │ │ -00688354 0011c316 R_ARM_JUMP_SLOT 0056dd21 FLA_Ttmm_l_ops_var1 │ │ │ │ -00688358 000ab616 R_ARM_JUMP_SLOT 005563f1 FLASH_QR_UT_inc_opt1 │ │ │ │ -0068835c 00071316 R_ARM_JUMP_SLOT 003d4c85 FLA_Obj_buffer_at_view_check │ │ │ │ -00688360 00093516 R_ARM_JUMP_SLOT 003cfb11 bl1_dewscalv │ │ │ │ -00688364 000f7f16 R_ARM_JUMP_SLOT 005db08d FLA_Fused_UZhu_ZUhu_opc_var1 │ │ │ │ -00688368 00154516 R_ARM_JUMP_SLOT 001d38c9 dporfs_ │ │ │ │ -0068836c 000a5c16 R_ARM_JUMP_SLOT 003d796d FLA_Max_abs_value_check │ │ │ │ -00688370 0001cd16 R_ARM_JUMP_SLOT 003c0b51 bl1_dsyr_blas │ │ │ │ -00688374 0005b516 R_ARM_JUMP_SLOT 003cd881 bl1_is_lower │ │ │ │ -00688378 00126716 R_ARM_JUMP_SLOT 00435401 FLA_Scalr_l_blk_var4 │ │ │ │ -0068837c 001b7d16 R_ARM_JUMP_SLOT 00458c21 FLA_Gemm_nt_blk_var3 │ │ │ │ -00688380 000e9316 R_ARM_JUMP_SLOT 004be835 FLA_Symm_ru_blk_var1 │ │ │ │ -00688384 000ec616 R_ARM_JUMP_SLOT 0063a42d FLA_Apply_G_rf_blc_var9b │ │ │ │ -00688388 00192c16 R_ARM_JUMP_SLOT 00225a95 sgerfs_ │ │ │ │ -0068838c 0015b316 R_ARM_JUMP_SLOT 004f8a3d FLA_Trmm_luc_unb_var2 │ │ │ │ -00688390 00124e16 R_ARM_JUMP_SLOT 003ed3bd FLASH_Lyap_cntl_init │ │ │ │ -00688394 00195116 R_ARM_JUMP_SLOT 003fa8a5 FLA_Obj_elem_size │ │ │ │ -00688398 000ef616 R_ARM_JUMP_SLOT 00509009 FLA_Trmm_ruh_unb_var1 │ │ │ │ -0068839c 0015c216 R_ARM_JUMP_SLOT 0045ea69 FLA_Gemm_tn_blk_var3 │ │ │ │ -006883a0 000c6a16 R_ARM_JUMP_SLOT 0050c2b9 FLA_Trmm_rut_unb_var2 │ │ │ │ -006883a4 00126416 R_ARM_JUMP_SLOT 00427185 FLA_Trinv_un_blk_ext │ │ │ │ -006883a8 00157316 R_ARM_JUMP_SLOT 006559f9 FLA_Apply_QUD_UT_internal │ │ │ │ -006883ac 000a7e16 R_ARM_JUMP_SLOT 00339429 zlaqr3_ │ │ │ │ -006883b0 0009e616 R_ARM_JUMP_SLOT 0056f489 FLA_Ttmm_u_blk_var1 │ │ │ │ +0068822c 000cc716 R_ARM_JUMP_SLOT 003a6949 zung2r_fla │ │ │ │ +00688230 000f1216 R_ARM_JUMP_SLOT 004be5f5 FLA_Symm_ru_blk_var10 │ │ │ │ +00688234 000c4f16 R_ARM_JUMP_SLOT 00580a71 FLA_Bidiag_UT_u_step_opd_var1 │ │ │ │ +00688238 000c4916 R_ARM_JUMP_SLOT 003e4375 FLA_QR2_UT_internal_check │ │ │ │ +0068823c 00152916 R_ARM_JUMP_SLOT 004501f5 FLA_Gemm_hn_unb_var3 │ │ │ │ +00688240 000f6016 R_ARM_JUMP_SLOT 004c245d FLA_Symm_ru_unb_var3 │ │ │ │ +00688244 00086416 R_ARM_JUMP_SLOT 003bb5d1 bl1_zdscalmr │ │ │ │ +00688248 0016ed16 R_ARM_JUMP_SLOT 003db33d FLA_Gemvc_check │ │ │ │ +0068824c 0011ee16 R_ARM_JUMP_SLOT 0040fe5d FLA_Sort_svd_b_ops │ │ │ │ +00688250 00025316 R_ARM_JUMP_SLOT 003fa9bd FLA_Obj_min_dim │ │ │ │ +00688254 00051516 R_ARM_JUMP_SLOT 0056e5b1 FLA_Ttmm_l_opt_var2 │ │ │ │ +00688258 001af016 R_ARM_JUMP_SLOT 003d8fc9 FLA_Asum_check │ │ │ │ +0068825c 0007ab16 R_ARM_JUMP_SLOT 004274f9 FLA_Ttmm_unb_external │ │ │ │ +00688260 000f8316 R_ARM_JUMP_SLOT 0062730d FLA_Sylv_nn_blk_var18 │ │ │ │ +00688264 0019d316 R_ARM_JUMP_SLOT 003ea639 FLASH_Hemm_cntl_finalize │ │ │ │ +00688268 00042116 R_ARM_JUMP_SLOT 005a3511 FLA_Eig_gest_il_ops_var5 │ │ │ │ +0068826c 0007a816 R_ARM_JUMP_SLOT 000f1999 clantr_ │ │ │ │ +00688270 000b3416 R_ARM_JUMP_SLOT 003ed6dd FLASH_QR_UT_inc_cntl_finalize │ │ │ │ +00688274 001c0e16 R_ARM_JUMP_SLOT 0056c909 FLA_Trinv_uu_opt_var4 │ │ │ │ +00688278 000c6e16 R_ARM_JUMP_SLOT 003d5ab5 FLA_Part_2x1_check │ │ │ │ +0068827c 00041d16 R_ARM_JUMP_SLOT 003c1b91 bl1_strmv_blas │ │ │ │ +00688280 00099416 R_ARM_JUMP_SLOT 0063a395 FLA_Apply_G_rf_bls_var9 │ │ │ │ +00688284 00080816 R_ARM_JUMP_SLOT 005df641 FLA_Tridiag_UT_l_step_ofz_var3 │ │ │ │ +00688288 00065716 R_ARM_JUMP_SLOT 001aba11 dlarrk_ │ │ │ │ +0068828c 00121316 R_ARM_JUMP_SLOT 004eb305 FLA_Syrk_ut_blk_var1 │ │ │ │ +00688290 0018fa16 R_ARM_JUMP_SLOT 005619a9 FLA_Trinv_ln_blk_var2 │ │ │ │ +00688294 0009b216 R_ARM_JUMP_SLOT 0024f509 slaed4_ │ │ │ │ +00688298 00161316 R_ARM_JUMP_SLOT 005ca709 FLA_Hess_UT_step_ops_var5 │ │ │ │ +0068829c 00149316 R_ARM_JUMP_SLOT 004fdda9 FLA_Trmm_rlc_blk_var1 │ │ │ │ +006882a0 00170b16 R_ARM_JUMP_SLOT 005de041 FLA_Tridiag_UT_l_step_unb_var1 │ │ │ │ +006882a4 00030f16 R_ARM_JUMP_SLOT 005dad75 FLA_Tridiag_UT_l_blf_var2 │ │ │ │ +006882a8 00146116 R_ARM_JUMP_SLOT 003c09d5 bl1_zsymv │ │ │ │ +006882ac 000b8016 R_ARM_JUMP_SLOT 00156311 dgbtrs_ │ │ │ │ +006882b0 000fc316 R_ARM_JUMP_SLOT 003c0c25 bl1_ctrmvsx │ │ │ │ +006882b4 00022a16 R_ARM_JUMP_SLOT 0007ab49 cungqr_check │ │ │ │ +006882b8 00036d16 R_ARM_JUMP_SLOT 004a6e2d FLA_Herk_un_blk_var5 │ │ │ │ +006882bc 00019a16 R_ARM_JUMP_SLOT 005fc48d FLA_Sylv_hh_blk_var10 │ │ │ │ +006882c0 00185016 R_ARM_JUMP_SLOT 00217d45 sgeequ_ │ │ │ │ +006882c4 00048816 R_ARM_JUMP_SLOT 00408e6d FLA_Househ2_UT │ │ │ │ +006882c8 00185616 R_ARM_JUMP_SLOT 0055e1a9 FLA_Tevd_n_opz_var1 │ │ │ │ +006882cc 000bfb16 R_ARM_JUMP_SLOT 005bbc09 FLA_Eig_gest_nu_unb_var4 │ │ │ │ +006882d0 00183a16 R_ARM_JUMP_SLOT 0042e755 FLA_Copyr_u │ │ │ │ +006882d4 00110f16 R_ARM_JUMP_SLOT 001eb269 dsytf2_ │ │ │ │ +006882d8 000c0116 R_ARM_JUMP_SLOT 004b07ad FLA_Symm_ll_unb_var7 │ │ │ │ +006882dc 000b2716 R_ARM_JUMP_SLOT 004a01d1 FLA_Herk_lh_unb_var4 │ │ │ │ +006882e0 00172d16 R_ARM_JUMP_SLOT 005e77c9 FLA_Lyap_internal │ │ │ │ +006882e4 000b8316 R_ARM_JUMP_SLOT 004adc0d FLA_Symm_ll_blk_var9 │ │ │ │ +006882e8 0013da16 R_ARM_JUMP_SLOT 0059603d FLA_Fused_Gerc2_Ahx_Axpy_Ax_opc_var1 │ │ │ │ +006882ec 00081116 R_ARM_JUMP_SLOT 00489011 FLA_Her2k_ln_blk_var2 │ │ │ │ +006882f0 001a6516 R_ARM_JUMP_SLOT 000f0b09 clapmr_ │ │ │ │ +006882f4 001a4e16 R_ARM_JUMP_SLOT 0055f891 FLA_Tevd_v_opc_var1 │ │ │ │ +006882f8 00080316 R_ARM_JUMP_SLOT 005abf4d FLA_Eig_gest_iu_opt_var5 │ │ │ │ +006882fc 00061a16 R_ARM_JUMP_SLOT 00638f8d FLA_Apply_G_rf_bls_var3b │ │ │ │ +00688300 0016e616 R_ARM_JUMP_SLOT 0066cc09 FLA_Apply_Q_UT_rhbc_blk_var3 │ │ │ │ +00688304 001ae516 R_ARM_JUMP_SLOT 003d0bb9 bl1_sinverts │ │ │ │ +00688308 000eb316 R_ARM_JUMP_SLOT 00460ee9 FLA_Gemm_tt_unb_var1 │ │ │ │ +0068830c 001be716 R_ARM_JUMP_SLOT 003d2d15 bl1_drandmr │ │ │ │ +00688310 00035b16 R_ARM_JUMP_SLOT 004a1959 FLA_Herk_ln_blk_var6 │ │ │ │ +00688314 00091816 R_ARM_JUMP_SLOT 0059b9c1 FLA_Eig_gest_il │ │ │ │ +00688318 000ffa16 R_ARM_JUMP_SLOT 00519359 FLA_Trsm_luh_blk_var2 │ │ │ │ +0068831c 0018b516 R_ARM_JUMP_SLOT 00196869 dlaein_ │ │ │ │ +00688320 00021316 R_ARM_JUMP_SLOT 0051e51d FLA_Trsm_lut_unb_var1 │ │ │ │ +00688324 000d2616 R_ARM_JUMP_SLOT 003ac669 zdotu_f2c_ │ │ │ │ +00688328 0007ef16 R_ARM_JUMP_SLOT 005a2cb1 FLA_Eig_gest_il_unb_var2 │ │ │ │ +0068832c 00079516 R_ARM_JUMP_SLOT 0056c615 FLA_Trinv_uu_opd_var4 │ │ │ │ +00688330 00109316 R_ARM_JUMP_SLOT 00675125 FLA_Apply_Q_UT_rnfr_blk_var3 │ │ │ │ +00688334 00025416 R_ARM_JUMP_SLOT 0045d8b1 FLA_Gemm_th_unb_var6 │ │ │ │ +00688338 0007e616 R_ARM_JUMP_SLOT 00458509 FLA_Gemm_nn_unb_var6 │ │ │ │ +0068833c 001c1116 R_ARM_JUMP_SLOT 005ec161 FLA_Lyap_h_ops_var3 │ │ │ │ +00688340 0017ad16 R_ARM_JUMP_SLOT 003f5a3d FLA_Param_map_flame_to_blis_side │ │ │ │ +00688344 000c9916 R_ARM_JUMP_SLOT 003ed035 FLASH_LU_incpiv_cntl_finalize │ │ │ │ +00688348 00129816 R_ARM_JUMP_SLOT 005d39e1 FLA_Tridiag_UT_extract_diagonals │ │ │ │ +0068834c 000a8f16 R_ARM_JUMP_SLOT 004d3959 FLA_Syr2k_lt_unb_var3 │ │ │ │ +00688350 00110916 R_ARM_JUMP_SLOT 005c59bd FLA_Hess_UT_step_opc_var1 │ │ │ │ +00688354 0011c316 R_ARM_JUMP_SLOT 0056d679 FLA_Ttmm_l_ops_var1 │ │ │ │ +00688358 000ab616 R_ARM_JUMP_SLOT 00555de1 FLASH_QR_UT_inc_opt1 │ │ │ │ +0068835c 00071316 R_ARM_JUMP_SLOT 003d4dcd FLA_Obj_buffer_at_view_check │ │ │ │ +00688360 00093516 R_ARM_JUMP_SLOT 003cf9e9 bl1_dewscalv │ │ │ │ +00688364 000f7f16 R_ARM_JUMP_SLOT 005dd04d FLA_Fused_UZhu_ZUhu_opc_var1 │ │ │ │ +00688368 00154516 R_ARM_JUMP_SLOT 001d2ff9 dporfs_ │ │ │ │ +0068836c 000a5c16 R_ARM_JUMP_SLOT 003d79b5 FLA_Max_abs_value_check │ │ │ │ +00688370 0001cd16 R_ARM_JUMP_SLOT 003c17b1 bl1_dsyr_blas │ │ │ │ +00688374 0005b516 R_ARM_JUMP_SLOT 003cde49 bl1_is_lower │ │ │ │ +00688378 00126716 R_ARM_JUMP_SLOT 00434ef1 FLA_Scalr_l_blk_var4 │ │ │ │ +0068837c 001b7d16 R_ARM_JUMP_SLOT 00458771 FLA_Gemm_nt_blk_var3 │ │ │ │ +00688380 000e9316 R_ARM_JUMP_SLOT 004be871 FLA_Symm_ru_blk_var1 │ │ │ │ +00688384 000ec616 R_ARM_JUMP_SLOT 0063a88d FLA_Apply_G_rf_blc_var9b │ │ │ │ +00688388 00192c16 R_ARM_JUMP_SLOT 00225cc5 sgerfs_ │ │ │ │ +0068838c 0015b316 R_ARM_JUMP_SLOT 004f98d5 FLA_Trmm_luc_unb_var2 │ │ │ │ +00688390 00124e16 R_ARM_JUMP_SLOT 003ed4c1 FLASH_Lyap_cntl_init │ │ │ │ +00688394 00195116 R_ARM_JUMP_SLOT 003fa8ed FLA_Obj_elem_size │ │ │ │ +00688398 000ef616 R_ARM_JUMP_SLOT 005088d5 FLA_Trmm_ruh_unb_var1 │ │ │ │ +0068839c 0015c216 R_ARM_JUMP_SLOT 0045eab1 FLA_Gemm_tn_blk_var3 │ │ │ │ +006883a0 000c6a16 R_ARM_JUMP_SLOT 0050c77d FLA_Trmm_rut_unb_var2 │ │ │ │ +006883a4 00126416 R_ARM_JUMP_SLOT 00427251 FLA_Trinv_un_blk_ext │ │ │ │ +006883a8 00157316 R_ARM_JUMP_SLOT 00655805 FLA_Apply_QUD_UT_internal │ │ │ │ +006883ac 000a7e16 R_ARM_JUMP_SLOT 00339309 zlaqr3_ │ │ │ │ +006883b0 0009e616 R_ARM_JUMP_SLOT 0056f4bd FLA_Ttmm_u_blk_var1 │ │ │ │ 006883b4 00005616 R_ARM_JUMP_SLOT 00000000 srot_ │ │ │ │ -006883b8 00196c16 R_ARM_JUMP_SLOT 003bb201 bl1_zdcopymt │ │ │ │ -006883bc 00161416 R_ARM_JUMP_SLOT 00445211 FLA_Gemm_cn │ │ │ │ -006883c0 0010e516 R_ARM_JUMP_SLOT 005691c1 FLA_Trinv_un_opz_var4 │ │ │ │ -006883c4 00164116 R_ARM_JUMP_SLOT 002c0ca5 stgevc_ │ │ │ │ -006883c8 00076a16 R_ARM_JUMP_SLOT 003e8635 FLA_Cntl_apqutinc_obj_create │ │ │ │ -006883cc 00071916 R_ARM_JUMP_SLOT 003f39ad FLA_Lock_release │ │ │ │ -006883d0 000a8216 R_ARM_JUMP_SLOT 0036a339 zsyr_ │ │ │ │ -006883d4 00047d16 R_ARM_JUMP_SLOT 003e5bc5 FLA_Tridiag_UT_extract_diagonals_check │ │ │ │ -006883d8 000a1916 R_ARM_JUMP_SLOT 00601dd9 FLA_Sylv_hh_blk_var4 │ │ │ │ -006883dc 000c6f16 R_ARM_JUMP_SLOT 0018fce9 dlaeda_ │ │ │ │ -006883e0 00027c16 R_ARM_JUMP_SLOT 0030c069 zhprfs_ │ │ │ │ -006883e4 00051d16 R_ARM_JUMP_SLOT 0028ecdd sppcon_ │ │ │ │ -006883e8 000ff616 R_ARM_JUMP_SLOT 005f4e35 FLA_Lyap_n_opz_var2 │ │ │ │ -006883ec 000f6a16 R_ARM_JUMP_SLOT 004fad69 FLA_Trmm_luh_unb_var2 │ │ │ │ -006883f0 00093e16 R_ARM_JUMP_SLOT 0051b785 FLA_Trsm_lun_unb_var1 │ │ │ │ -006883f4 00060b16 R_ARM_JUMP_SLOT 004785a5 FLA_Hemm_ru_blk_var10 │ │ │ │ -006883f8 00126b16 R_ARM_JUMP_SLOT 003bfcad bl1_cher2 │ │ │ │ -006883fc 0017f616 R_ARM_JUMP_SLOT 0049894d FLA_Her2k_un_blk_var9 │ │ │ │ -00688400 00153816 R_ARM_JUMP_SLOT 0019dad1 dlanv2_ │ │ │ │ -00688404 0002e116 R_ARM_JUMP_SLOT 003ea51d FLASH_Gemm_cntl_init │ │ │ │ -00688408 00090316 R_ARM_JUMP_SLOT 00529c01 FLA_Trsm_run_unb_var4 │ │ │ │ -0068840c 0003f216 R_ARM_JUMP_SLOT 003b9339 bl1_dscalv │ │ │ │ -00688410 0017f016 R_ARM_JUMP_SLOT 00497701 FLA_Her2k_un_blk_var5 │ │ │ │ -00688414 00197316 R_ARM_JUMP_SLOT 001e72dd dsyevx_ │ │ │ │ -00688418 0004d316 R_ARM_JUMP_SLOT 00172429 dgttrs_ │ │ │ │ +006883b8 00196c16 R_ARM_JUMP_SLOT 003baac9 bl1_zdcopymt │ │ │ │ +006883bc 00161416 R_ARM_JUMP_SLOT 00445259 FLA_Gemm_cn │ │ │ │ +006883c0 0010e516 R_ARM_JUMP_SLOT 005697dd FLA_Trinv_un_opz_var4 │ │ │ │ +006883c4 00164116 R_ARM_JUMP_SLOT 002c00b9 stgevc_ │ │ │ │ +006883c8 00076a16 R_ARM_JUMP_SLOT 003e8a99 FLA_Cntl_apqutinc_obj_create │ │ │ │ +006883cc 00071916 R_ARM_JUMP_SLOT 003f37c9 FLA_Lock_release │ │ │ │ +006883d0 000a8216 R_ARM_JUMP_SLOT 0036b5f9 zsyr_ │ │ │ │ +006883d4 00047d16 R_ARM_JUMP_SLOT 003e5c0d FLA_Tridiag_UT_extract_diagonals_check │ │ │ │ +006883d8 000a1916 R_ARM_JUMP_SLOT 00601209 FLA_Sylv_hh_blk_var4 │ │ │ │ +006883dc 000c6f16 R_ARM_JUMP_SLOT 0018fcf9 dlaeda_ │ │ │ │ +006883e0 00027c16 R_ARM_JUMP_SLOT 0030c091 zhprfs_ │ │ │ │ +006883e4 00051d16 R_ARM_JUMP_SLOT 0028f061 sppcon_ │ │ │ │ +006883e8 000ff616 R_ARM_JUMP_SLOT 005f4281 FLA_Lyap_n_opz_var2 │ │ │ │ +006883ec 000f6a16 R_ARM_JUMP_SLOT 004faea5 FLA_Trmm_luh_unb_var2 │ │ │ │ +006883f0 00093e16 R_ARM_JUMP_SLOT 0051b491 FLA_Trsm_lun_unb_var1 │ │ │ │ +006883f4 00060b16 R_ARM_JUMP_SLOT 004785e1 FLA_Hemm_ru_blk_var10 │ │ │ │ +006883f8 00126b16 R_ARM_JUMP_SLOT 003c01a5 bl1_cher2 │ │ │ │ +006883fc 0017f616 R_ARM_JUMP_SLOT 00498375 FLA_Her2k_un_blk_var9 │ │ │ │ +00688400 00153816 R_ARM_JUMP_SLOT 0019dae9 dlanv2_ │ │ │ │ +00688404 0002e116 R_ARM_JUMP_SLOT 003ea699 FLASH_Gemm_cntl_init │ │ │ │ +00688408 00090316 R_ARM_JUMP_SLOT 00529c3d FLA_Trsm_run_unb_var4 │ │ │ │ +0068840c 0003f216 R_ARM_JUMP_SLOT 003bb04d bl1_dscalv │ │ │ │ +00688410 0017f016 R_ARM_JUMP_SLOT 0049773d FLA_Her2k_un_blk_var5 │ │ │ │ +00688414 00197316 R_ARM_JUMP_SLOT 001e86ed dsyevx_ │ │ │ │ +00688418 0004d316 R_ARM_JUMP_SLOT 001737d9 dgttrs_ │ │ │ │ 0068841c 00005716 R_ARM_JUMP_SLOT 00000000 ccopy_ │ │ │ │ -00688420 000b6a16 R_ARM_JUMP_SLOT 00530fc1 FLA_Chol │ │ │ │ +00688420 000b6a16 R_ARM_JUMP_SLOT 005318d5 FLA_Chol │ │ │ │ 00688424 00005816 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ -00688428 0008a316 R_ARM_JUMP_SLOT 0051a829 FLA_Trsm_lun_blk_var3 │ │ │ │ -0068842c 000ddb16 R_ARM_JUMP_SLOT 00659215 FLA_Apply_Q_UT_lnbr │ │ │ │ -00688430 00035216 R_ARM_JUMP_SLOT 004a0c09 FLA_Herk_ln_blk_var2 │ │ │ │ -00688434 0006a916 R_ARM_JUMP_SLOT 006304b1 FLA_Accum_T_UT_fr_blk_var2 │ │ │ │ -00688438 000a2516 R_ARM_JUMP_SLOT 00604541 FLA_Sylv_hh_blk_var8 │ │ │ │ -0068843c 000d1916 R_ARM_JUMP_SLOT 005dec79 FLA_Tridiag_UT_l_step_opd_var1 │ │ │ │ -00688440 000cff16 R_ARM_JUMP_SLOT 0041e791 FLA_Hemvc │ │ │ │ -00688444 001ad216 R_ARM_JUMP_SLOT 003bb7b5 bl1_cswapv │ │ │ │ -00688448 0016ba16 R_ARM_JUMP_SLOT 005729d5 FLA_UDdate_UT_unb_var1 │ │ │ │ -0068844c 0007eb16 R_ARM_JUMP_SLOT 003e86cd FLA_Cntl_eig_gest_obj_create │ │ │ │ -00688450 00089c16 R_ARM_JUMP_SLOT 003e6125 FLA_Tridiag_UT_realify_check │ │ │ │ -00688454 00048716 R_ARM_JUMP_SLOT 0041e601 FLA_Gemvc │ │ │ │ -00688458 00177216 R_ARM_JUMP_SLOT 003f6ae9 FLA_Check_complex_object │ │ │ │ -0068845c 00044b16 R_ARM_JUMP_SLOT 00494d81 FLA_Her2k_uh_unb_var7 │ │ │ │ -00688460 000f1b16 R_ARM_JUMP_SLOT 004033fd FLA_Pow │ │ │ │ -00688464 00135616 R_ARM_JUMP_SLOT 00424e89 FLA_Trmm_rlh_task │ │ │ │ -00688468 0011b916 R_ARM_JUMP_SLOT 003eb459 FLA_Apply_Q_UT_cntl_finalize │ │ │ │ -0068846c 0018bb16 R_ARM_JUMP_SLOT 005ae6ad FLA_Eig_gest_iu_unb_var3 │ │ │ │ -00688470 000e4c16 R_ARM_JUMP_SLOT 00508125 FLA_Trmm_ruh_blk_var2 │ │ │ │ -00688474 000f0f16 R_ARM_JUMP_SLOT 006599dd FLA_Apply_Q_UT_rhfr │ │ │ │ -00688478 001c5916 R_ARM_JUMP_SLOT 00593ea9 FLA_Fused_Ahx_Axpy_Ax_opz_var1 │ │ │ │ -0068847c 00059416 R_ARM_JUMP_SLOT 003f6969 FLA_Check_floating_datatype │ │ │ │ -00688480 000b0916 R_ARM_JUMP_SLOT 005a0c4d FLA_Eig_gest_il_opc_var2 │ │ │ │ -00688484 0012ff16 R_ARM_JUMP_SLOT 003d7cb1 FLA_Negate_check │ │ │ │ -00688488 001b0a16 R_ARM_JUMP_SLOT 0052d875 FLA_Bsvd_compute_tol_thresh_ops │ │ │ │ -0068848c 00162b16 R_ARM_JUMP_SLOT 00087199 zhegst_check │ │ │ │ -00688490 0001d316 R_ARM_JUMP_SLOT 003ff249 FLA_Fill_with_linear_dist │ │ │ │ -00688494 00101516 R_ARM_JUMP_SLOT 00671085 FLA_Apply_Q_UT_rnbr_blk_var1 │ │ │ │ +00688428 0008a316 R_ARM_JUMP_SLOT 0051a865 FLA_Trsm_lun_blk_var3 │ │ │ │ +0068842c 000ddb16 R_ARM_JUMP_SLOT 0065924d FLA_Apply_Q_UT_lnbr │ │ │ │ +00688430 00035216 R_ARM_JUMP_SLOT 004a07e5 FLA_Herk_ln_blk_var2 │ │ │ │ +00688434 0006a916 R_ARM_JUMP_SLOT 0062fe11 FLA_Accum_T_UT_fr_blk_var2 │ │ │ │ +00688438 000a2516 R_ARM_JUMP_SLOT 006037f9 FLA_Sylv_hh_blk_var8 │ │ │ │ +0068843c 000d1916 R_ARM_JUMP_SLOT 005e171d FLA_Tridiag_UT_l_step_opd_var1 │ │ │ │ +00688440 000cff16 R_ARM_JUMP_SLOT 0041e7d9 FLA_Hemvc │ │ │ │ +00688444 001ad216 R_ARM_JUMP_SLOT 003beed5 bl1_cswapv │ │ │ │ +00688448 0016ba16 R_ARM_JUMP_SLOT 00572be5 FLA_UDdate_UT_unb_var1 │ │ │ │ +0068844c 0007eb16 R_ARM_JUMP_SLOT 003e8b31 FLA_Cntl_eig_gest_obj_create │ │ │ │ +00688450 00089c16 R_ARM_JUMP_SLOT 003e616d FLA_Tridiag_UT_realify_check │ │ │ │ +00688454 00048716 R_ARM_JUMP_SLOT 0041e649 FLA_Gemvc │ │ │ │ +00688458 00177216 R_ARM_JUMP_SLOT 003f78d1 FLA_Check_complex_object │ │ │ │ +0068845c 00044b16 R_ARM_JUMP_SLOT 004947d1 FLA_Her2k_uh_unb_var7 │ │ │ │ +00688460 000f1b16 R_ARM_JUMP_SLOT 00402ed9 FLA_Pow │ │ │ │ +00688464 00135616 R_ARM_JUMP_SLOT 00424f01 FLA_Trmm_rlh_task │ │ │ │ +00688468 0011b916 R_ARM_JUMP_SLOT 003eb4a1 FLA_Apply_Q_UT_cntl_finalize │ │ │ │ +0068846c 0018bb16 R_ARM_JUMP_SLOT 005ad1b1 FLA_Eig_gest_iu_unb_var3 │ │ │ │ +00688470 000e4c16 R_ARM_JUMP_SLOT 00507771 FLA_Trmm_ruh_blk_var2 │ │ │ │ +00688474 000f0f16 R_ARM_JUMP_SLOT 00659a15 FLA_Apply_Q_UT_rhfr │ │ │ │ +00688478 001c5916 R_ARM_JUMP_SLOT 005936cd FLA_Fused_Ahx_Axpy_Ax_opz_var1 │ │ │ │ +0068847c 00059416 R_ARM_JUMP_SLOT 003f7751 FLA_Check_floating_datatype │ │ │ │ +00688480 000b0916 R_ARM_JUMP_SLOT 005a2371 FLA_Eig_gest_il_opc_var2 │ │ │ │ +00688484 0012ff16 R_ARM_JUMP_SLOT 003d7c0d FLA_Negate_check │ │ │ │ +00688488 001b0a16 R_ARM_JUMP_SLOT 0052dc71 FLA_Bsvd_compute_tol_thresh_ops │ │ │ │ +0068848c 00162b16 R_ARM_JUMP_SLOT 000883f5 zhegst_check │ │ │ │ +00688490 0001d316 R_ARM_JUMP_SLOT 003fd685 FLA_Fill_with_linear_dist │ │ │ │ +00688494 00101516 R_ARM_JUMP_SLOT 00671ee9 FLA_Apply_Q_UT_rnbr_blk_var1 │ │ │ │ 00688498 000e3e16 R_ARM_JUMP_SLOT 000f3975 claqr1_ │ │ │ │ -0068849c 0018e916 R_ARM_JUMP_SLOT 003cda79 bl1_dcreate_contigm │ │ │ │ -006884a0 00135e16 R_ARM_JUMP_SLOT 003e183d FLA_Bidiag_UT_recover_tau_check │ │ │ │ -006884a4 00035f16 R_ARM_JUMP_SLOT 005f8dd5 FLA_Sylv_nh │ │ │ │ -006884a8 00043f16 R_ARM_JUMP_SLOT 0063a789 FLA_Apply_G_rf_bld_var9 │ │ │ │ -006884ac 0010b316 R_ARM_JUMP_SLOT 00639445 FLA_Apply_G_rf_blc_var3 │ │ │ │ -006884b0 0017b716 R_ARM_JUMP_SLOT 003d42bd FLA_Axpy_object_to_buffer_check │ │ │ │ -006884b4 00050c16 R_ARM_JUMP_SLOT 003d29d9 bl1_csetmr │ │ │ │ -006884b8 001c0216 R_ARM_JUMP_SLOT 004b34a1 FLA_Symm_lu_blk_var5 │ │ │ │ -006884bc 0011fd16 R_ARM_JUMP_SLOT 0042ad99 FLA_Axpyt │ │ │ │ -006884c0 00164416 R_ARM_JUMP_SLOT 00430ef9 FLA_Copyt_c_blk_var1 │ │ │ │ -006884c4 00141f16 R_ARM_JUMP_SLOT 005d3911 FLA_Tridiag_UT_create_T │ │ │ │ -006884c8 00129e16 R_ARM_JUMP_SLOT 005ced1d FLA_Hess_UT_opt_var3 │ │ │ │ -006884cc 000b4f16 R_ARM_JUMP_SLOT 003a9f8d sormtr_fla │ │ │ │ -006884d0 000cdd16 R_ARM_JUMP_SLOT 00553bed FLA_QR_UT_opz_var1 │ │ │ │ -006884d4 00197816 R_ARM_JUMP_SLOT 003fa675 FLA_Conjugate_r │ │ │ │ -006884d8 00113c16 R_ARM_JUMP_SLOT 003eb3b5 FLA_Apply_Q_UT_cntl_init │ │ │ │ -006884dc 000e3b16 R_ARM_JUMP_SLOT 0058adcd FLA_Bidiag_UT_u_opt_var3 │ │ │ │ -006884e0 0013cd16 R_ARM_JUMP_SLOT 0032a8b9 zlahqr_ │ │ │ │ -006884e4 0004fd16 R_ARM_JUMP_SLOT 003f6055 FLA_Obj_create_ext │ │ │ │ -006884e8 000ba016 R_ARM_JUMP_SLOT 003d023d bl1_cewscalmt │ │ │ │ -006884ec 00158116 R_ARM_JUMP_SLOT 001e5979 dsyev_ │ │ │ │ -006884f0 0008e916 R_ARM_JUMP_SLOT 00423b49 FLA_Gemm_tn_task │ │ │ │ -006884f4 00159716 R_ARM_JUMP_SLOT 00557b01 FLA_Apply_H2_UT_piv_row │ │ │ │ -006884f8 00153616 R_ARM_JUMP_SLOT 003b8c2d bl1_dscal │ │ │ │ -006884fc 00103416 R_ARM_JUMP_SLOT 00485b91 FLA_Her2k_lh_unb_var2 │ │ │ │ -00688500 000b2516 R_ARM_JUMP_SLOT 003eaf2d FLASH_Trmm_cntl_init │ │ │ │ -00688504 00021016 R_ARM_JUMP_SLOT 003ac25d cdotu_f2c_ │ │ │ │ -00688508 000f6c16 R_ARM_JUMP_SLOT 004c3f79 FLA_Symm_ru_unb_var7 │ │ │ │ -0068850c 000bf516 R_ARM_JUMP_SLOT 004af7ad FLA_Symm_ll_unb_var3 │ │ │ │ -00688510 0015ab16 R_ARM_JUMP_SLOT 0056e991 FLA_Ttmm_l_unb_var2 │ │ │ │ -00688514 000edc16 R_ARM_JUMP_SLOT 0041791d FLA_Nrm2_external │ │ │ │ -00688518 0011be16 R_ARM_JUMP_SLOT 003f39a5 FLA_Lock_init │ │ │ │ -0068851c 00128216 R_ARM_JUMP_SLOT 00428e15 FLA_QR_UT_copy_task │ │ │ │ -00688520 00072716 R_ARM_JUMP_SLOT 003e2385 FLA_Chol_check │ │ │ │ -00688524 00036a16 R_ARM_JUMP_SLOT 004a6995 FLA_Herk_un_blk_var4 │ │ │ │ -00688528 00024416 R_ARM_JUMP_SLOT 003d1fc9 bl1_set_dim_with_side │ │ │ │ -0068852c 0007d216 R_ARM_JUMP_SLOT 005e25fd FLA_Tridiag_UT_l_step_ofc_var2 │ │ │ │ -00688530 0010fc16 R_ARM_JUMP_SLOT 00259c11 slansb_ │ │ │ │ -00688534 00027016 R_ARM_JUMP_SLOT 003ed619 FLASH_QR_UT_inc_cntl_init │ │ │ │ -00688538 001b2316 R_ARM_JUMP_SLOT 00157f4d dgebak_ │ │ │ │ -0068853c 00150516 R_ARM_JUMP_SLOT 004f7e89 FLA_Trmm_luc_blk_var1 │ │ │ │ -00688540 00078916 R_ARM_JUMP_SLOT 0034606d zlasr_ │ │ │ │ -00688544 00015b16 R_ARM_JUMP_SLOT 00440259 FLA_Gemm_ch_unb_var5 │ │ │ │ -00688548 00024b16 R_ARM_JUMP_SLOT 0045d869 FLA_Gemm_th_unb_var2 │ │ │ │ -0068854c 00073916 R_ARM_JUMP_SLOT 003c8d19 bl1_ssyr2k │ │ │ │ -00688550 00047116 R_ARM_JUMP_SLOT 001fe9e1 dtgsyl_ │ │ │ │ -00688554 00125716 R_ARM_JUMP_SLOT 002eae89 zgtcon_ │ │ │ │ -00688558 0015a916 R_ARM_JUMP_SLOT 00395001 zunml2_ │ │ │ │ -0068855c 000bb216 R_ARM_JUMP_SLOT 003f392d FLA_Determine_blocksize │ │ │ │ -00688560 0012e916 R_ARM_JUMP_SLOT 00538799 FLA_Chol_u_unb_var3 │ │ │ │ -00688564 0017b316 R_ARM_JUMP_SLOT 00101495 clarrv_ │ │ │ │ +0068849c 0018e916 R_ARM_JUMP_SLOT 003cd999 bl1_dcreate_contigm │ │ │ │ +006884a0 00135e16 R_ARM_JUMP_SLOT 003e17c1 FLA_Bidiag_UT_recover_tau_check │ │ │ │ +006884a4 00035f16 R_ARM_JUMP_SLOT 005f7fb1 FLA_Sylv_nh │ │ │ │ +006884a8 00043f16 R_ARM_JUMP_SLOT 0063a3f9 FLA_Apply_G_rf_bld_var9 │ │ │ │ +006884ac 0010b316 R_ARM_JUMP_SLOT 0063941d FLA_Apply_G_rf_blc_var3 │ │ │ │ +006884b0 0017b716 R_ARM_JUMP_SLOT 003d4305 FLA_Axpy_object_to_buffer_check │ │ │ │ +006884b4 00050c16 R_ARM_JUMP_SLOT 003d2615 bl1_csetmr │ │ │ │ +006884b8 001c0216 R_ARM_JUMP_SLOT 004b34dd FLA_Symm_lu_blk_var5 │ │ │ │ +006884bc 0011fd16 R_ARM_JUMP_SLOT 0042b11d FLA_Axpyt │ │ │ │ +006884c0 00164416 R_ARM_JUMP_SLOT 00430f41 FLA_Copyt_c_blk_var1 │ │ │ │ +006884c4 00141f16 R_ARM_JUMP_SLOT 005d3949 FLA_Tridiag_UT_create_T │ │ │ │ +006884c8 00129e16 R_ARM_JUMP_SLOT 005d04bd FLA_Hess_UT_opt_var3 │ │ │ │ +006884cc 000b4f16 R_ARM_JUMP_SLOT 003a9fcd sormtr_fla │ │ │ │ +006884d0 000cdd16 R_ARM_JUMP_SLOT 00553c25 FLA_QR_UT_opz_var1 │ │ │ │ +006884d4 00197816 R_ARM_JUMP_SLOT 003fa6bd FLA_Conjugate_r │ │ │ │ +006884d8 00113c16 R_ARM_JUMP_SLOT 003eb3fd FLA_Apply_Q_UT_cntl_init │ │ │ │ +006884dc 000e3b16 R_ARM_JUMP_SLOT 0058a359 FLA_Bidiag_UT_u_opt_var3 │ │ │ │ +006884e0 0013cd16 R_ARM_JUMP_SLOT 0032abf1 zlahqr_ │ │ │ │ +006884e4 0004fd16 R_ARM_JUMP_SLOT 003f609d FLA_Obj_create_ext │ │ │ │ +006884e8 000ba016 R_ARM_JUMP_SLOT 003cf62d bl1_cewscalmt │ │ │ │ +006884ec 00158116 R_ARM_JUMP_SLOT 001e5999 dsyev_ │ │ │ │ +006884f0 0008e916 R_ARM_JUMP_SLOT 00423e25 FLA_Gemm_tn_task │ │ │ │ +006884f4 00159716 R_ARM_JUMP_SLOT 00557451 FLA_Apply_H2_UT_piv_row │ │ │ │ +006884f8 00153616 R_ARM_JUMP_SLOT 003b9285 bl1_dscal │ │ │ │ +006884fc 00103416 R_ARM_JUMP_SLOT 00485bcd FLA_Her2k_lh_unb_var2 │ │ │ │ +00688500 000b2516 R_ARM_JUMP_SLOT 003eb2d9 FLASH_Trmm_cntl_init │ │ │ │ +00688504 00021016 R_ARM_JUMP_SLOT 003ac639 cdotu_f2c_ │ │ │ │ +00688508 000f6c16 R_ARM_JUMP_SLOT 004c3fb5 FLA_Symm_ru_unb_var7 │ │ │ │ +0068850c 000bf516 R_ARM_JUMP_SLOT 004af7e9 FLA_Symm_ll_unb_var3 │ │ │ │ +00688510 0015ab16 R_ARM_JUMP_SLOT 0056f119 FLA_Ttmm_l_unb_var2 │ │ │ │ +00688514 000edc16 R_ARM_JUMP_SLOT 00417035 FLA_Nrm2_external │ │ │ │ +00688518 0011be16 R_ARM_JUMP_SLOT 003f37c1 FLA_Lock_init │ │ │ │ +0068851c 00128216 R_ARM_JUMP_SLOT 00428e5d FLA_QR_UT_copy_task │ │ │ │ +00688520 00072716 R_ARM_JUMP_SLOT 003e2669 FLA_Chol_check │ │ │ │ +00688524 00036a16 R_ARM_JUMP_SLOT 004a6571 FLA_Herk_un_blk_var4 │ │ │ │ +00688528 00024416 R_ARM_JUMP_SLOT 003d2011 bl1_set_dim_with_side │ │ │ │ +0068852c 0007d216 R_ARM_JUMP_SLOT 005e078d FLA_Tridiag_UT_l_step_ofc_var2 │ │ │ │ +00688530 0010fc16 R_ARM_JUMP_SLOT 00259c21 slansb_ │ │ │ │ +00688534 00027016 R_ARM_JUMP_SLOT 003ed661 FLASH_QR_UT_inc_cntl_init │ │ │ │ +00688538 001b2316 R_ARM_JUMP_SLOT 0015827d dgebak_ │ │ │ │ +0068853c 00150516 R_ARM_JUMP_SLOT 004f7b51 FLA_Trmm_luc_blk_var1 │ │ │ │ +00688540 00078916 R_ARM_JUMP_SLOT 00345a35 zlasr_ │ │ │ │ +00688544 00015b16 R_ARM_JUMP_SLOT 0043fff1 FLA_Gemm_ch_unb_var5 │ │ │ │ +00688548 00024b16 R_ARM_JUMP_SLOT 0045ddc5 FLA_Gemm_th_unb_var2 │ │ │ │ +0068854c 00073916 R_ARM_JUMP_SLOT 003c72e9 bl1_ssyr2k │ │ │ │ +00688550 00047116 R_ARM_JUMP_SLOT 001fe289 dtgsyl_ │ │ │ │ +00688554 00125716 R_ARM_JUMP_SLOT 002eaea9 zgtcon_ │ │ │ │ +00688558 0015a916 R_ARM_JUMP_SLOT 00394b61 zunml2_ │ │ │ │ +0068855c 000bb216 R_ARM_JUMP_SLOT 003f3749 FLA_Determine_blocksize │ │ │ │ +00688560 0012e916 R_ARM_JUMP_SLOT 00538f39 FLA_Chol_u_unb_var3 │ │ │ │ +00688564 0017b316 R_ARM_JUMP_SLOT 00101491 clarrv_ │ │ │ │ 00688568 001a7216 R_ARM_JUMP_SLOT 000fc7cd clarzt_ │ │ │ │ -0068856c 0003d516 R_ARM_JUMP_SLOT 003ffb29 FLA_Hermitianize │ │ │ │ -00688570 001a4016 R_ARM_JUMP_SLOT 003d5279 FLA_Obj_extract_real_part_check │ │ │ │ -00688574 00164216 R_ARM_JUMP_SLOT 0042610d FLA_Eig_gest_blk_external │ │ │ │ -00688578 00099016 R_ARM_JUMP_SLOT 003ce631 bl1_zapdiagmv │ │ │ │ -0068857c 0010a616 R_ARM_JUMP_SLOT 005126ad FLA_Trsm_llh_unb_var4 │ │ │ │ -00688580 000d6216 R_ARM_JUMP_SLOT 003b6979 bl1_saxpysmt │ │ │ │ -00688584 0017e616 R_ARM_JUMP_SLOT 00495eb1 FLA_Her2k_un_blk_var1 │ │ │ │ -00688588 00034c16 R_ARM_JUMP_SLOT 003d99a5 FLA_Copyrt_check │ │ │ │ -0068858c 00013416 R_ARM_JUMP_SLOT 00617551 FLA_Sylv_nh_blk_var12 │ │ │ │ +0068856c 0003d516 R_ARM_JUMP_SLOT 0040180d FLA_Hermitianize │ │ │ │ +00688570 001a4016 R_ARM_JUMP_SLOT 003d51e9 FLA_Obj_extract_real_part_check │ │ │ │ +00688574 00164216 R_ARM_JUMP_SLOT 00426155 FLA_Eig_gest_blk_external │ │ │ │ +00688578 00099016 R_ARM_JUMP_SLOT 003ce899 bl1_zapdiagmv │ │ │ │ +0068857c 0010a616 R_ARM_JUMP_SLOT 00512d6d FLA_Trsm_llh_unb_var4 │ │ │ │ +00688580 000d6216 R_ARM_JUMP_SLOT 003b6c51 bl1_saxpysmt │ │ │ │ +00688584 0017e616 R_ARM_JUMP_SLOT 00495eed FLA_Her2k_un_blk_var1 │ │ │ │ +00688588 00034c16 R_ARM_JUMP_SLOT 003d98a5 FLA_Copyrt_check │ │ │ │ +0068858c 00013416 R_ARM_JUMP_SLOT 0061758d FLA_Sylv_nh_blk_var12 │ │ │ │ 00688590 00005916 R_ARM_JUMP_SLOT 00000000 zgeru_ │ │ │ │ -00688594 0007f316 R_ARM_JUMP_SLOT 003958c9 zunmlq_ │ │ │ │ -00688598 00046e16 R_ARM_JUMP_SLOT 003b64b1 bl1_caxpymt │ │ │ │ -0068859c 000ea316 R_ARM_JUMP_SLOT 004f9941 FLA_Trmm_luh_blk_var4 │ │ │ │ -006885a0 001c1216 R_ARM_JUMP_SLOT 00113b2d cpotrs_ │ │ │ │ +00688594 0007f316 R_ARM_JUMP_SLOT 00395501 zunmlq_ │ │ │ │ +00688598 00046e16 R_ARM_JUMP_SLOT 003b6299 bl1_caxpymt │ │ │ │ +0068859c 000ea316 R_ARM_JUMP_SLOT 004f9719 FLA_Trmm_luh_blk_var4 │ │ │ │ +006885a0 001c1216 R_ARM_JUMP_SLOT 00118135 cpotrs_ │ │ │ │ 006885a4 000c4316 R_ARM_JUMP_SLOT 000c2d21 chetrs_ │ │ │ │ -006885a8 00053f16 R_ARM_JUMP_SLOT 00198661 dlange_ │ │ │ │ -006885ac 00014316 R_ARM_JUMP_SLOT 006170d1 FLA_Sylv_nh_blk_var16 │ │ │ │ -006885b0 00068116 R_ARM_JUMP_SLOT 00082339 sorgbr_check │ │ │ │ -006885b4 00162916 R_ARM_JUMP_SLOT 0053d5c1 FLASH_SA_FS │ │ │ │ -006885b8 00016516 R_ARM_JUMP_SLOT 000b6c91 cheevx_ │ │ │ │ -006885bc 0008ae16 R_ARM_JUMP_SLOT 0043289d FLA_Copyt_n_blk_var1 │ │ │ │ -006885c0 000cf616 R_ARM_JUMP_SLOT 003f39b9 FLA_Initialized │ │ │ │ -006885c4 0004c916 R_ARM_JUMP_SLOT 00421605 FLA_Trmm_external │ │ │ │ -006885c8 00154716 R_ARM_JUMP_SLOT 0054077d FLA_LU_nopiv_ops_var1 │ │ │ │ -006885cc 00101916 R_ARM_JUMP_SLOT 00432439 FLA_Copyt_h_blk_var3 │ │ │ │ -006885d0 00048b16 R_ARM_JUMP_SLOT 003b9afd bl1_zscalm │ │ │ │ +006885a8 00053f16 R_ARM_JUMP_SLOT 0019af69 dlange_ │ │ │ │ +006885ac 00014316 R_ARM_JUMP_SLOT 006164fd FLA_Sylv_nh_blk_var16 │ │ │ │ +006885b0 00068116 R_ARM_JUMP_SLOT 000832c1 sorgbr_check │ │ │ │ +006885b4 00162916 R_ARM_JUMP_SLOT 0053e3e5 FLASH_SA_FS │ │ │ │ +006885b8 00016516 R_ARM_JUMP_SLOT 000b5749 cheevx_ │ │ │ │ +006885bc 0008ae16 R_ARM_JUMP_SLOT 004328e5 FLA_Copyt_n_blk_var1 │ │ │ │ +006885c0 000cf616 R_ARM_JUMP_SLOT 003f37d1 FLA_Initialized │ │ │ │ +006885c4 0004c916 R_ARM_JUMP_SLOT 00421539 FLA_Trmm_external │ │ │ │ +006885c8 00154716 R_ARM_JUMP_SLOT 005407b5 FLA_LU_nopiv_ops_var1 │ │ │ │ +006885cc 00101916 R_ARM_JUMP_SLOT 0043234d FLA_Copyt_h_blk_var3 │ │ │ │ +006885d0 00048b16 R_ARM_JUMP_SLOT 003b98d5 bl1_zscalm │ │ │ │ 006885d4 00005a16 R_ARM_JUMP_SLOT 00000000 csrot_ │ │ │ │ -006885d8 000f7e16 R_ARM_JUMP_SLOT 00624675 FLA_Sylv_nn_blk_var16 │ │ │ │ -006885dc 00016616 R_ARM_JUMP_SLOT 0051c465 FLA_Trsm_lut_blk_var3 │ │ │ │ +006885d8 000f7e16 R_ARM_JUMP_SLOT 00623aa9 FLA_Sylv_nn_blk_var16 │ │ │ │ +006885dc 00016616 R_ARM_JUMP_SLOT 0051c309 FLA_Trsm_lut_blk_var3 │ │ │ │ 006885e0 00005b16 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ -006885e4 00044216 R_ARM_JUMP_SLOT 00493631 FLA_Her2k_uh_unb_var3 │ │ │ │ -006885e8 00155016 R_ARM_JUMP_SLOT 00542bcd FLA_LU_nopiv_ops_var5 │ │ │ │ -006885ec 00125416 R_ARM_JUMP_SLOT 00426095 FLA_Chol_l_unb_ext │ │ │ │ -006885f0 00127316 R_ARM_JUMP_SLOT 003fd5f9 FLASH_Queue_get_tail_task │ │ │ │ -006885f4 00082416 R_ARM_JUMP_SLOT 004fc971 FLA_Trmm_lun_unb_var1 │ │ │ │ +006885e4 00044216 R_ARM_JUMP_SLOT 0049366d FLA_Her2k_uh_unb_var3 │ │ │ │ +006885e8 00155016 R_ARM_JUMP_SLOT 0054238d FLA_LU_nopiv_ops_var5 │ │ │ │ +006885ec 00125416 R_ARM_JUMP_SLOT 004260a9 FLA_Chol_l_unb_ext │ │ │ │ +006885f0 00127316 R_ARM_JUMP_SLOT 003fdc91 FLASH_Queue_get_tail_task │ │ │ │ +006885f4 00082416 R_ARM_JUMP_SLOT 004fc1cd FLA_Trmm_lun_unb_var1 │ │ │ │ 006885f8 00005c16 R_ARM_JUMP_SLOT 00000000 zhpmv_ │ │ │ │ -006885fc 0004ca16 R_ARM_JUMP_SLOT 00230cb9 sgtts2_ │ │ │ │ -00688600 00039e16 R_ARM_JUMP_SLOT 00490609 FLA_Her2k_uh_blk_var4 │ │ │ │ -00688604 0003f416 R_ARM_JUMP_SLOT 005bea19 FLA_Fused_Ahx_Ax_opc_var1 │ │ │ │ -00688608 000c2e16 R_ARM_JUMP_SLOT 003e8bb5 FLA_Axpyt_cntl_finalize │ │ │ │ +006885fc 0004ca16 R_ARM_JUMP_SLOT 00230cbd sgtts2_ │ │ │ │ +00688600 00039e16 R_ARM_JUMP_SLOT 004912ad FLA_Her2k_uh_blk_var4 │ │ │ │ +00688604 0003f416 R_ARM_JUMP_SLOT 005bea51 FLA_Fused_Ahx_Ax_opc_var1 │ │ │ │ +00688608 000c2e16 R_ARM_JUMP_SLOT 003e8c45 FLA_Axpyt_cntl_finalize │ │ │ │ 0068860c 00005d16 R_ARM_JUMP_SLOT 00000000 csyr2k_ │ │ │ │ -00688610 000e9916 R_ARM_JUMP_SLOT 004bfad5 FLA_Symm_ru_blk_var4 │ │ │ │ -00688614 00034316 R_ARM_JUMP_SLOT 003b95d9 bl1_zswap │ │ │ │ -00688618 000e7016 R_ARM_JUMP_SLOT 0057bec5 FLA_Bidiag_UT_l_realify_opt │ │ │ │ -0068861c 0018ac16 R_ARM_JUMP_SLOT 00560ee1 FLA_Trinv_ln │ │ │ │ -00688620 000d0a16 R_ARM_JUMP_SLOT 00536359 FLA_Chol_l_opt_var3 │ │ │ │ -00688624 00098816 R_ARM_JUMP_SLOT 001df911 dsptrf_ │ │ │ │ -00688628 000afa16 R_ARM_JUMP_SLOT 004318a1 FLA_Copyt_c │ │ │ │ -0068862c 000f0816 R_ARM_JUMP_SLOT 00455875 FLA_Gemm_nh_unb_var1 │ │ │ │ -00688630 000fe516 R_ARM_JUMP_SLOT 00609d55 FLA_Sylv_hn_blk_var16 │ │ │ │ -00688634 001c3516 R_ARM_JUMP_SLOT 003b8979 bl1_cdcopyv │ │ │ │ -00688638 0004c216 R_ARM_JUMP_SLOT 00199639 dlangb_ │ │ │ │ -0068863c 00151a16 R_ARM_JUMP_SLOT 0047dab5 FLA_Hemm_ru_unb_var6 │ │ │ │ -00688640 000ab216 R_ARM_JUMP_SLOT 004e1861 FLA_Syr2k_ut_unb_var8 │ │ │ │ -00688644 00015116 R_ARM_JUMP_SLOT 0043ef45 FLA_Gemm_ch_unb_var1 │ │ │ │ -00688648 00123e16 R_ARM_JUMP_SLOT 00264d69 slargv_ │ │ │ │ -0068864c 00122816 R_ARM_JUMP_SLOT 003ce80d bl1_ccreate_contigmt │ │ │ │ -00688650 00021116 R_ARM_JUMP_SLOT 005f75a1 FLA_Sylv_hh │ │ │ │ -00688654 001a7816 R_ARM_JUMP_SLOT 00381525 ztrexc_ │ │ │ │ -00688658 000f4916 R_ARM_JUMP_SLOT 004f32a1 FLA_Trmm_llh_unb_var3 │ │ │ │ -0068865c 0014c816 R_ARM_JUMP_SLOT 003d918d FLA_Axpy_internal_check │ │ │ │ -00688660 00169916 R_ARM_JUMP_SLOT 00424cd9 FLA_Trmm_luh_task │ │ │ │ -00688664 00081616 R_ARM_JUMP_SLOT 003e8dbd FLASH_Axpy_cntl_finalize │ │ │ │ -00688668 00032716 R_ARM_JUMP_SLOT 0065e281 FLA_Apply_G_rf_opc_var3 │ │ │ │ -0068866c 0000fe16 R_ARM_JUMP_SLOT 004289ed FLA_LU_piv_copy_task │ │ │ │ -00688670 00074a16 R_ARM_JUMP_SLOT 0043da91 FLA_Gemm_cc_unb_var3 │ │ │ │ -00688674 00085316 R_ARM_JUMP_SLOT 00529179 FLA_Trsm_run_blk_var2 │ │ │ │ +00688610 000e9916 R_ARM_JUMP_SLOT 004bf4dd FLA_Symm_ru_blk_var4 │ │ │ │ +00688614 00034316 R_ARM_JUMP_SLOT 003b93b1 bl1_zswap │ │ │ │ +00688618 000e7016 R_ARM_JUMP_SLOT 0057b5d5 FLA_Bidiag_UT_l_realify_opt │ │ │ │ +0068861c 0018ac16 R_ARM_JUMP_SLOT 00560f1d FLA_Trinv_ln │ │ │ │ +00688620 000d0a16 R_ARM_JUMP_SLOT 00535d99 FLA_Chol_l_opt_var3 │ │ │ │ +00688624 00098816 R_ARM_JUMP_SLOT 001df931 dsptrf_ │ │ │ │ +00688628 000afa16 R_ARM_JUMP_SLOT 004316b9 FLA_Copyt_c │ │ │ │ +0068862c 000f0816 R_ARM_JUMP_SLOT 004558bd FLA_Gemm_nh_unb_var1 │ │ │ │ +00688630 000fe516 R_ARM_JUMP_SLOT 0060b4b9 FLA_Sylv_hn_blk_var16 │ │ │ │ +00688634 001c3516 R_ARM_JUMP_SLOT 003b8649 bl1_cdcopyv │ │ │ │ +00688638 0004c216 R_ARM_JUMP_SLOT 00199371 dlangb_ │ │ │ │ +0068863c 00151a16 R_ARM_JUMP_SLOT 0047daf1 FLA_Hemm_ru_unb_var6 │ │ │ │ +00688640 000ab216 R_ARM_JUMP_SLOT 004e189d FLA_Syr2k_ut_unb_var8 │ │ │ │ +00688644 00015116 R_ARM_JUMP_SLOT 0043f281 FLA_Gemm_ch_unb_var1 │ │ │ │ +00688648 00123e16 R_ARM_JUMP_SLOT 00264071 slargv_ │ │ │ │ +0068864c 00122816 R_ARM_JUMP_SLOT 003ce38d bl1_ccreate_contigmt │ │ │ │ +00688650 00021116 R_ARM_JUMP_SLOT 005f747d FLA_Sylv_hh │ │ │ │ +00688654 001a7816 R_ARM_JUMP_SLOT 00382dd1 ztrexc_ │ │ │ │ +00688658 000f4916 R_ARM_JUMP_SLOT 004f32dd FLA_Trmm_llh_unb_var3 │ │ │ │ +0068865c 0014c816 R_ARM_JUMP_SLOT 003d908d FLA_Axpy_internal_check │ │ │ │ +00688660 00169916 R_ARM_JUMP_SLOT 00424d51 FLA_Trmm_luh_task │ │ │ │ +00688664 00081616 R_ARM_JUMP_SLOT 003e8e05 FLASH_Axpy_cntl_finalize │ │ │ │ +00688668 00032716 R_ARM_JUMP_SLOT 0065f44d FLA_Apply_G_rf_opc_var3 │ │ │ │ +0068866c 0000fe16 R_ARM_JUMP_SLOT 00428a35 FLA_LU_piv_copy_task │ │ │ │ +00688670 00074a16 R_ARM_JUMP_SLOT 0043dad9 FLA_Gemm_cc_unb_var3 │ │ │ │ +00688674 00085316 R_ARM_JUMP_SLOT 00529499 FLA_Trsm_run_blk_var2 │ │ │ │ 00688678 00005e16 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ -0068867c 0014cb16 R_ARM_JUMP_SLOT 00440769 FLA_Gemm_cn_blk_var2 │ │ │ │ -00688680 000ff716 R_ARM_JUMP_SLOT 00405b89 FLA_Sort │ │ │ │ -00688684 00092916 R_ARM_JUMP_SLOT 00630141 FLA_Accum_T_UT_fc_opt_var1 │ │ │ │ -00688688 0005aa16 R_ARM_JUMP_SLOT 003f6981 FLA_Check_int_datatype │ │ │ │ -0068868c 000ea416 R_ARM_JUMP_SLOT 004c1635 FLA_Symm_ru_blk_var8 │ │ │ │ -00688690 00189f16 R_ARM_JUMP_SLOT 004036bd FLA_Random_matrix │ │ │ │ -00688694 001b7916 R_ARM_JUMP_SLOT 001a0a19 dlaqr1_ │ │ │ │ -00688698 000f3a16 R_ARM_JUMP_SLOT 003b8c09 bl1_sscal │ │ │ │ -0068869c 00021416 R_ARM_JUMP_SLOT 004063f9 FLA_Swap_t_blk_var1 │ │ │ │ -006886a0 000dc016 R_ARM_JUMP_SLOT 0052e6b1 FLA_Bsvd_ext_ops_var1 │ │ │ │ -006886a4 00026116 R_ARM_JUMP_SLOT 00575579 FLA_Bidiag_UT_form_V_ext │ │ │ │ -006886a8 00115216 R_ARM_JUMP_SLOT 00292be9 sptrfs_ │ │ │ │ -006886ac 0005d516 R_ARM_JUMP_SLOT 00557e69 FLA_QR_UT_piv_blk_var1 │ │ │ │ -006886b0 00031116 R_ARM_JUMP_SLOT 0034c881 zlasyf_rook_ │ │ │ │ -006886b4 0017cd16 R_ARM_JUMP_SLOT 00190b61 dlag2s_ │ │ │ │ -006886b8 0010cc16 R_ARM_JUMP_SLOT 00562b81 FLA_Trinv_ln_opz_var2 │ │ │ │ -006886bc 0019ec16 R_ARM_JUMP_SLOT 002b0611 stgex2_ │ │ │ │ -006886c0 00078216 R_ARM_JUMP_SLOT 004fb405 FLA_Trmm_lun_blk_var3 │ │ │ │ -006886c4 00092016 R_ARM_JUMP_SLOT 0052d535 FLA_Bsvd_find_converged_opd │ │ │ │ -006886c8 00063416 R_ARM_JUMP_SLOT 003c3ed5 bl1_zher2k │ │ │ │ -006886cc 0009a216 R_ARM_JUMP_SLOT 0040adc9 FLA_Pythag2_ops │ │ │ │ -006886d0 00102016 R_ARM_JUMP_SLOT 004e2885 FLA_Syrk_lt │ │ │ │ -006886d4 001b9f16 R_ARM_JUMP_SLOT 000f35e9 claqp2_ │ │ │ │ -006886d8 000fc816 R_ARM_JUMP_SLOT 003a4e75 dorm2r_fla │ │ │ │ -006886dc 000a1116 R_ARM_JUMP_SLOT 000eea49 clalsd_ │ │ │ │ -006886e0 00069916 R_ARM_JUMP_SLOT 0046fadd FLA_Hemm_lu_unb_var3 │ │ │ │ -006886e4 001b8416 R_ARM_JUMP_SLOT 0040a9f1 FLA_Norm1_tridiag_ops │ │ │ │ -006886e8 00034816 R_ARM_JUMP_SLOT 00426ccd FLA_Sylv_unb_external │ │ │ │ -006886ec 000aa816 R_ARM_JUMP_SLOT 003e7fdd FLA_Cntl_herk_obj_create │ │ │ │ -006886f0 00027916 R_ARM_JUMP_SLOT 00076805 ctrtri_ │ │ │ │ -006886f4 00153d16 R_ARM_JUMP_SLOT 003f68e1 FLA_Check_valid_direct │ │ │ │ -006886f8 0015f816 R_ARM_JUMP_SLOT 0063f579 FLA_Apply_G_rf_asz_var6 │ │ │ │ -006886fc 000bd816 R_ARM_JUMP_SLOT 003be8cd bl1_zccopymrt │ │ │ │ -00688700 000bcd16 R_ARM_JUMP_SLOT 00504b61 FLA_Trmm_rlt_blk_var4 │ │ │ │ -00688704 00119516 R_ARM_JUMP_SLOT 003d59f9 FLA_Part_1x2_check │ │ │ │ -00688708 00011f16 R_ARM_JUMP_SLOT 00568ae9 FLA_Trinv_un_opc_var3 │ │ │ │ -0068870c 00099116 R_ARM_JUMP_SLOT 00419709 FLA_Inv_scal │ │ │ │ -00688710 0009aa16 R_ARM_JUMP_SLOT 003f7db1 FLA_Check_attempted_repart_2x2 │ │ │ │ -00688714 0010a916 R_ARM_JUMP_SLOT 003b7969 bl1_ddots │ │ │ │ -00688718 001aae16 R_ARM_JUMP_SLOT 0027d4f5 slatrd_ │ │ │ │ -0068871c 00075716 R_ARM_JUMP_SLOT 0031caf1 zlabrd_ │ │ │ │ +0068867c 0014cb16 R_ARM_JUMP_SLOT 00440285 FLA_Gemm_cn_blk_var2 │ │ │ │ +00688680 000ff716 R_ARM_JUMP_SLOT 00405c79 FLA_Sort │ │ │ │ +00688684 00092916 R_ARM_JUMP_SLOT 0062faa1 FLA_Accum_T_UT_fc_opt_var1 │ │ │ │ +00688688 0005aa16 R_ARM_JUMP_SLOT 003f7769 FLA_Check_int_datatype │ │ │ │ +0068868c 000ea416 R_ARM_JUMP_SLOT 004c1039 FLA_Symm_ru_blk_var8 │ │ │ │ +00688690 00189f16 R_ARM_JUMP_SLOT 00403689 FLA_Random_matrix │ │ │ │ +00688694 001b7916 R_ARM_JUMP_SLOT 001a07d9 dlaqr1_ │ │ │ │ +00688698 000f3a16 R_ARM_JUMP_SLOT 003b9261 bl1_sscal │ │ │ │ +0068869c 00021416 R_ARM_JUMP_SLOT 004064a1 FLA_Swap_t_blk_var1 │ │ │ │ +006886a0 000dc016 R_ARM_JUMP_SLOT 0052e6e9 FLA_Bsvd_ext_ops_var1 │ │ │ │ +006886a4 00026116 R_ARM_JUMP_SLOT 00576c0d FLA_Bidiag_UT_form_V_ext │ │ │ │ +006886a8 00115216 R_ARM_JUMP_SLOT 00292bf1 sptrfs_ │ │ │ │ +006886ac 0005d516 R_ARM_JUMP_SLOT 00557ea1 FLA_QR_UT_piv_blk_var1 │ │ │ │ +006886b0 00031116 R_ARM_JUMP_SLOT 0034c691 zlasyf_rook_ │ │ │ │ +006886b4 0017cd16 R_ARM_JUMP_SLOT 001902a9 dlag2s_ │ │ │ │ +006886b8 0010cc16 R_ARM_JUMP_SLOT 00562bbd FLA_Trinv_ln_opz_var2 │ │ │ │ +006886bc 0019ec16 R_ARM_JUMP_SLOT 002b1f75 stgex2_ │ │ │ │ +006886c0 00078216 R_ARM_JUMP_SLOT 004fb991 FLA_Trmm_lun_blk_var3 │ │ │ │ +006886c4 00092016 R_ARM_JUMP_SLOT 0052d56d FLA_Bsvd_find_converged_opd │ │ │ │ +006886c8 00063416 R_ARM_JUMP_SLOT 003c33ad bl1_zher2k │ │ │ │ +006886cc 0009a216 R_ARM_JUMP_SLOT 0040a23d FLA_Pythag2_ops │ │ │ │ +006886d0 00102016 R_ARM_JUMP_SLOT 004e1f49 FLA_Syrk_lt │ │ │ │ +006886d4 001b9f16 R_ARM_JUMP_SLOT 000f3409 claqp2_ │ │ │ │ +006886d8 000fc816 R_ARM_JUMP_SLOT 003a4eb1 dorm2r_fla │ │ │ │ +006886dc 000a1116 R_ARM_JUMP_SLOT 000ef4c1 clalsd_ │ │ │ │ +006886e0 00069916 R_ARM_JUMP_SLOT 004705e9 FLA_Hemm_lu_unb_var3 │ │ │ │ +006886e4 001b8416 R_ARM_JUMP_SLOT 00409169 FLA_Norm1_tridiag_ops │ │ │ │ +006886e8 00034816 R_ARM_JUMP_SLOT 00426ce1 FLA_Sylv_unb_external │ │ │ │ +006886ec 000aa816 R_ARM_JUMP_SLOT 003e7fcd FLA_Cntl_herk_obj_create │ │ │ │ +006886f0 00027916 R_ARM_JUMP_SLOT 00076ccd ctrtri_ │ │ │ │ +006886f4 00153d16 R_ARM_JUMP_SLOT 003f76c9 FLA_Check_valid_direct │ │ │ │ +006886f8 0015f816 R_ARM_JUMP_SLOT 0063ebc9 FLA_Apply_G_rf_asz_var6 │ │ │ │ +006886fc 000bd816 R_ARM_JUMP_SLOT 003becd5 bl1_zccopymrt │ │ │ │ +00688700 000bcd16 R_ARM_JUMP_SLOT 00504541 FLA_Trmm_rlt_blk_var4 │ │ │ │ +00688704 00119516 R_ARM_JUMP_SLOT 003d5a41 FLA_Part_1x2_check │ │ │ │ +00688708 00011f16 R_ARM_JUMP_SLOT 00569105 FLA_Trinv_un_opc_var3 │ │ │ │ +0068870c 00099116 R_ARM_JUMP_SLOT 004196ed FLA_Inv_scal │ │ │ │ +00688710 0009aa16 R_ARM_JUMP_SLOT 003f8b99 FLA_Check_attempted_repart_2x2 │ │ │ │ +00688714 0010a916 R_ARM_JUMP_SLOT 003b79b1 bl1_ddots │ │ │ │ +00688718 001aae16 R_ARM_JUMP_SLOT 0027cd61 slatrd_ │ │ │ │ +0068871c 00075716 R_ARM_JUMP_SLOT 0031c541 zlabrd_ │ │ │ │ 00688720 00005f16 R_ARM_JUMP_SLOT 00000000 log │ │ │ │ -00688724 001b3816 R_ARM_JUMP_SLOT 005015f1 FLA_Trmm_rlh_unb_var4 │ │ │ │ -00688728 001ba816 R_ARM_JUMP_SLOT 00409a85 FLA_Househ2s_UT │ │ │ │ -0068872c 00015216 R_ARM_JUMP_SLOT 0024ff8d slaexc_ │ │ │ │ -00688730 00059b16 R_ARM_JUMP_SLOT 000b9771 chetd2_ │ │ │ │ -00688734 00030216 R_ARM_JUMP_SLOT 004086d1 FLA_Househ2_UT_l_ops │ │ │ │ -00688738 000dd616 R_ARM_JUMP_SLOT 00443f01 FLA_Gemm_ct_unb_var5 │ │ │ │ +00688724 001b3816 R_ARM_JUMP_SLOT 005014a5 FLA_Trmm_rlh_unb_var4 │ │ │ │ +00688728 001ba816 R_ARM_JUMP_SLOT 0040abed FLA_Househ2s_UT │ │ │ │ +0068872c 00015216 R_ARM_JUMP_SLOT 0024e97d slaexc_ │ │ │ │ +00688730 00059b16 R_ARM_JUMP_SLOT 000bee9d chetd2_ │ │ │ │ +00688734 00030216 R_ARM_JUMP_SLOT 00408719 FLA_Househ2_UT_l_ops │ │ │ │ +00688738 000dd616 R_ARM_JUMP_SLOT 00443f49 FLA_Gemm_ct_unb_var5 │ │ │ │ 0068873c 00006016 R_ARM_JUMP_SLOT 00000000 ctrsm_ │ │ │ │ 00688740 00006116 R_ARM_JUMP_SLOT 00000000 sscal_ │ │ │ │ -00688744 0003e516 R_ARM_JUMP_SLOT 004a2c19 FLA_Herk_ln_unb_var4 │ │ │ │ -00688748 00056a16 R_ARM_JUMP_SLOT 001b71d9 dlasda_ │ │ │ │ -0068874c 00192016 R_ARM_JUMP_SLOT 0058f899 FLA_Bidiag_UT_u_step_opc_var4 │ │ │ │ -00688750 00168516 R_ARM_JUMP_SLOT 0040d771 FLA_Sort_evd_f_opd │ │ │ │ -00688754 0010f116 R_ARM_JUMP_SLOT 003cf84d bl1_zewinvscalv │ │ │ │ -00688758 00138616 R_ARM_JUMP_SLOT 003e82ad FLA_Cntl_caqrutinc_obj_create │ │ │ │ -0068875c 000ec716 R_ARM_JUMP_SLOT 003d3fe9 bl1_zsymmize │ │ │ │ -00688760 00096d16 R_ARM_JUMP_SLOT 003ec28d FLA_Sylv_cntl_finalize │ │ │ │ -00688764 0004de16 R_ARM_JUMP_SLOT 003f68b9 FLA_Check_valid_diag │ │ │ │ -00688768 00124416 R_ARM_JUMP_SLOT 003f79e9 FLA_Check_nonconstant_object │ │ │ │ -0068876c 000a2416 R_ARM_JUMP_SLOT 0054f0b1 FLA_LQ_UT_unb_var2 │ │ │ │ -00688770 000d9416 R_ARM_JUMP_SLOT 0019c791 dlanst_ │ │ │ │ -00688774 0001a816 R_ARM_JUMP_SLOT 005fdcc5 FLA_Sylv_hh_blk_var14 │ │ │ │ -00688778 0010d816 R_ARM_JUMP_SLOT 001c9c2d dorgql_ │ │ │ │ -0068877c 00107816 R_ARM_JUMP_SLOT 0044dcc1 FLA_Gemm_hh_unb_var2 │ │ │ │ -00688780 00075a16 R_ARM_JUMP_SLOT 0059e74d FLA_Eig_gest_il_blk_var5 │ │ │ │ -00688784 00056216 R_ARM_JUMP_SLOT 0058aa3d FLA_Bidiag_UT_u_step_opt_var3 │ │ │ │ -00688788 0011b816 R_ARM_JUMP_SLOT 002045d5 dtrtrs_ │ │ │ │ -0068878c 00023316 R_ARM_JUMP_SLOT 00419c59 FLA_Scal_task │ │ │ │ -00688790 001a0416 R_ARM_JUMP_SLOT 0054d2c5 FLA_LQ_UT_internal │ │ │ │ -00688794 00153c16 R_ARM_JUMP_SLOT 00264061 slarfgp_ │ │ │ │ -00688798 0007de16 R_ARM_JUMP_SLOT 00457a95 FLA_Gemm_nn_unb_var2 │ │ │ │ -0068879c 00028216 R_ARM_JUMP_SLOT 003ccee9 bl1_param_map_to_netlib_side │ │ │ │ -006887a0 0009c216 R_ARM_JUMP_SLOT 000a15b1 cgeqrt3_ │ │ │ │ -006887a4 00077616 R_ARM_JUMP_SLOT 005666fd FLA_Trinv_lu_opd_var4 │ │ │ │ -006887a8 000aad16 R_ARM_JUMP_SLOT 004dff8d FLA_Syr2k_ut_unb_var4 │ │ │ │ -006887ac 0005e116 R_ARM_JUMP_SLOT 0007cbe9 dgeqr2p_check │ │ │ │ -006887b0 0011cd16 R_ARM_JUMP_SLOT 000b9421 cheswapr_ │ │ │ │ -006887b4 00011216 R_ARM_JUMP_SLOT 005c0e01 FLA_Fused_Uhu_Yhu_Zhu_ops_var1 │ │ │ │ -006887b8 000eae16 R_ARM_JUMP_SLOT 003f763d FLA_Check_valid_quadrant │ │ │ │ -006887bc 000c2f16 R_ARM_JUMP_SLOT 00268f6d slarrf_ │ │ │ │ -006887c0 001a7916 R_ARM_JUMP_SLOT 003edca5 FLASH_Obj_create_flat_conf_to_hier_check │ │ │ │ -006887c4 00155316 R_ARM_JUMP_SLOT 0063e315 FLA_Apply_G_rf_asd_var6 │ │ │ │ +00688744 0003e516 R_ARM_JUMP_SLOT 004a2c55 FLA_Herk_ln_unb_var4 │ │ │ │ +00688748 00056a16 R_ARM_JUMP_SLOT 001b8f31 dlasda_ │ │ │ │ +0068874c 00192016 R_ARM_JUMP_SLOT 0058f8d1 FLA_Bidiag_UT_u_step_opc_var4 │ │ │ │ +00688750 00168516 R_ARM_JUMP_SLOT 0040d7b9 FLA_Sort_evd_f_opd │ │ │ │ +00688754 0010f116 R_ARM_JUMP_SLOT 003d056d bl1_zewinvscalv │ │ │ │ +00688758 00138616 R_ARM_JUMP_SLOT 003e8711 FLA_Cntl_caqrutinc_obj_create │ │ │ │ +0068875c 000ec716 R_ARM_JUMP_SLOT 003d4031 bl1_zsymmize │ │ │ │ +00688760 00096d16 R_ARM_JUMP_SLOT 003ec1e5 FLA_Sylv_cntl_finalize │ │ │ │ +00688764 0004de16 R_ARM_JUMP_SLOT 003f76a1 FLA_Check_valid_diag │ │ │ │ +00688768 00124416 R_ARM_JUMP_SLOT 003f87d1 FLA_Check_nonconstant_object │ │ │ │ +0068876c 000a2416 R_ARM_JUMP_SLOT 0054f0e9 FLA_LQ_UT_unb_var2 │ │ │ │ +00688770 000d9416 R_ARM_JUMP_SLOT 0019c001 dlanst_ │ │ │ │ +00688774 0001a816 R_ARM_JUMP_SLOT 005fd0c9 FLA_Sylv_hh_blk_var14 │ │ │ │ +00688778 0010d816 R_ARM_JUMP_SLOT 001c9c45 dorgql_ │ │ │ │ +0068877c 00107816 R_ARM_JUMP_SLOT 0044dd09 FLA_Gemm_hh_unb_var2 │ │ │ │ +00688780 00075a16 R_ARM_JUMP_SLOT 0059de61 FLA_Eig_gest_il_blk_var5 │ │ │ │ +00688784 00056216 R_ARM_JUMP_SLOT 00589fc9 FLA_Bidiag_UT_u_step_opt_var3 │ │ │ │ +00688788 0011b816 R_ARM_JUMP_SLOT 002045e9 dtrtrs_ │ │ │ │ +0068878c 00023316 R_ARM_JUMP_SLOT 00419abd FLA_Scal_task │ │ │ │ +00688790 001a0416 R_ARM_JUMP_SLOT 0054d2fd FLA_LQ_UT_internal │ │ │ │ +00688794 00153c16 R_ARM_JUMP_SLOT 00264241 slarfgp_ │ │ │ │ +00688798 0007de16 R_ARM_JUMP_SLOT 0045827d FLA_Gemm_nn_unb_var2 │ │ │ │ +0068879c 00028216 R_ARM_JUMP_SLOT 003ccd81 bl1_param_map_to_netlib_side │ │ │ │ +006887a0 0009c216 R_ARM_JUMP_SLOT 000a17a9 cgeqrt3_ │ │ │ │ +006887a4 00077616 R_ARM_JUMP_SLOT 00565fa5 FLA_Trinv_lu_opd_var4 │ │ │ │ +006887a8 000aad16 R_ARM_JUMP_SLOT 004dffbd FLA_Syr2k_ut_unb_var4 │ │ │ │ +006887ac 0005e116 R_ARM_JUMP_SLOT 0007cbed dgeqr2p_check │ │ │ │ +006887b0 0011cd16 R_ARM_JUMP_SLOT 000b7e01 cheswapr_ │ │ │ │ +006887b4 00011216 R_ARM_JUMP_SLOT 005c0e39 FLA_Fused_Uhu_Yhu_Zhu_ops_var1 │ │ │ │ +006887b8 000eae16 R_ARM_JUMP_SLOT 003f8425 FLA_Check_valid_quadrant │ │ │ │ +006887bc 000c2f16 R_ARM_JUMP_SLOT 00268e55 slarrf_ │ │ │ │ +006887c0 001a7916 R_ARM_JUMP_SLOT 003edced FLASH_Obj_create_flat_conf_to_hier_check │ │ │ │ +006887c4 00155316 R_ARM_JUMP_SLOT 0063d965 FLA_Apply_G_rf_asd_var6 │ │ │ │ 006887c8 0007c816 R_ARM_JUMP_SLOT 000696b5 sgeqp3_ │ │ │ │ 006887cc 000c2016 R_ARM_JUMP_SLOT 0006c785 dgebrd_ │ │ │ │ -006887d0 00131d16 R_ARM_JUMP_SLOT 0006b1ed FLAME_invert_dtau │ │ │ │ -006887d4 0014df16 R_ARM_JUMP_SLOT 00411769 FLA_Sort_bsvd_ext_b_opd │ │ │ │ -006887d8 000ed516 R_ARM_JUMP_SLOT 00139e61 ctpqrt2_ │ │ │ │ -006887dc 001c6416 R_ARM_JUMP_SLOT 0038a029 zunbdb5_ │ │ │ │ -006887e0 0002d216 R_ARM_JUMP_SLOT 003d8b7d FLA_Sqrt_check │ │ │ │ -006887e4 00124d16 R_ARM_JUMP_SLOT 005372c9 FLA_Chol_u_blk_var3 │ │ │ │ -006887e8 001c3b16 R_ARM_JUMP_SLOT 00391709 zungqr_ │ │ │ │ -006887ec 0008d116 R_ARM_JUMP_SLOT 0020bd71 ilazlc_ │ │ │ │ -006887f0 00047816 R_ARM_JUMP_SLOT 004efbed FLA_Trmm_rln │ │ │ │ -006887f4 00087616 R_ARM_JUMP_SLOT 0044f6f1 FLA_Gemm_hn_blk_var6 │ │ │ │ -006887f8 000ce316 R_ARM_JUMP_SLOT 0045091d FLA_Gemm_ht_blk_var1 │ │ │ │ -006887fc 000db816 R_ARM_JUMP_SLOT 0060680d FLA_Sylv_hh_opz_var1 │ │ │ │ -00688800 0011d116 R_ARM_JUMP_SLOT 0064d1d9 FLA_Apply_pivots_ln_blk_var2 │ │ │ │ -00688804 000c8216 R_ARM_JUMP_SLOT 00620f59 FLA_Sylv_nh_opc_var1 │ │ │ │ -00688808 000f1016 R_ARM_JUMP_SLOT 004562e5 FLA_Gemm_nh_unb_var5 │ │ │ │ -0068880c 0014de16 R_ARM_JUMP_SLOT 005d8679 FLA_Tridiag_UT_recover_tau │ │ │ │ -00688810 0014d616 R_ARM_JUMP_SLOT 00429c89 FLA_Axpy_blk_var2 │ │ │ │ -00688814 000a2a16 R_ARM_JUMP_SLOT 00579e6d FLA_Bidiag_UT_u_blf_var4 │ │ │ │ -00688818 00069d16 R_ARM_JUMP_SLOT 003cd9ad bl1_sallocm │ │ │ │ -0068881c 00081a16 R_ARM_JUMP_SLOT 0048a845 FLA_Her2k_ln_blk_var6 │ │ │ │ -00688820 0016e816 R_ARM_JUMP_SLOT 00392c21 zungtr_ │ │ │ │ -00688824 00181916 R_ARM_JUMP_SLOT 005337b1 FLA_Bsvd_v_opz_var2 │ │ │ │ -00688828 000cb716 R_ARM_JUMP_SLOT 003e9175 FLASH_Scal_cntl_init │ │ │ │ -0068882c 000c7b16 R_ARM_JUMP_SLOT 003eada9 FLASH_Syr2k_cntl_finalize │ │ │ │ -00688830 00159f16 R_ARM_JUMP_SLOT 003d84d5 FLA_Set_check │ │ │ │ -00688834 000b6116 R_ARM_JUMP_SLOT 003dd0e5 FLA_Her2k_check │ │ │ │ -00688838 0007e216 R_ARM_JUMP_SLOT 000f3235 claqhe_ │ │ │ │ +006887d0 00131d16 R_ARM_JUMP_SLOT 0006a66d FLAME_invert_dtau │ │ │ │ +006887d4 0014df16 R_ARM_JUMP_SLOT 00410ac5 FLA_Sort_bsvd_ext_b_opd │ │ │ │ +006887d8 000ed516 R_ARM_JUMP_SLOT 0013bc91 ctpqrt2_ │ │ │ │ +006887dc 001c6416 R_ARM_JUMP_SLOT 00389a79 zunbdb5_ │ │ │ │ +006887e0 0002d216 R_ARM_JUMP_SLOT 003d8d3d FLA_Sqrt_check │ │ │ │ +006887e4 00124d16 R_ARM_JUMP_SLOT 00536ef5 FLA_Chol_u_blk_var3 │ │ │ │ +006887e8 001c3b16 R_ARM_JUMP_SLOT 00391751 zungqr_ │ │ │ │ +006887ec 0008d116 R_ARM_JUMP_SLOT 0020bd41 ilazlc_ │ │ │ │ +006887f0 00047816 R_ARM_JUMP_SLOT 004ef769 FLA_Trmm_rln │ │ │ │ +006887f4 00087616 R_ARM_JUMP_SLOT 0044f9e5 FLA_Gemm_hn_blk_var6 │ │ │ │ +006887f8 000ce316 R_ARM_JUMP_SLOT 00450965 FLA_Gemm_ht_blk_var1 │ │ │ │ +006887fc 000db816 R_ARM_JUMP_SLOT 006068d1 FLA_Sylv_hh_opz_var1 │ │ │ │ +00688800 0011d116 R_ARM_JUMP_SLOT 0064d4c9 FLA_Apply_pivots_ln_blk_var2 │ │ │ │ +00688804 000c8216 R_ARM_JUMP_SLOT 00620f95 FLA_Sylv_nh_opc_var1 │ │ │ │ +00688808 000f1016 R_ARM_JUMP_SLOT 00455dd1 FLA_Gemm_nh_unb_var5 │ │ │ │ +0068880c 0014de16 R_ARM_JUMP_SLOT 005d8fdd FLA_Tridiag_UT_recover_tau │ │ │ │ +00688810 0014d616 R_ARM_JUMP_SLOT 00429de5 FLA_Axpy_blk_var2 │ │ │ │ +00688814 000a2a16 R_ARM_JUMP_SLOT 00578c0d FLA_Bidiag_UT_u_blf_var4 │ │ │ │ +00688818 00069d16 R_ARM_JUMP_SLOT 003cd8cd bl1_sallocm │ │ │ │ +0068881c 00081a16 R_ARM_JUMP_SLOT 0048a275 FLA_Her2k_ln_blk_var6 │ │ │ │ +00688820 0016e816 R_ARM_JUMP_SLOT 003924a9 zungtr_ │ │ │ │ +00688824 00181916 R_ARM_JUMP_SLOT 005324b9 FLA_Bsvd_v_opz_var2 │ │ │ │ +00688828 000cb716 R_ARM_JUMP_SLOT 003e91bd FLASH_Scal_cntl_init │ │ │ │ +0068882c 000c7b16 R_ARM_JUMP_SLOT 003eadf1 FLASH_Syr2k_cntl_finalize │ │ │ │ +00688830 00159f16 R_ARM_JUMP_SLOT 003d851d FLA_Set_check │ │ │ │ +00688834 000b6116 R_ARM_JUMP_SLOT 003dd12d FLA_Her2k_check │ │ │ │ +00688838 0007e216 R_ARM_JUMP_SLOT 000f3795 claqhe_ │ │ │ │ 0068883c 00006216 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ -00688840 00199c16 R_ARM_JUMP_SLOT 003fa7e5 FLA_Obj_datatype │ │ │ │ -00688844 000d8c16 R_ARM_JUMP_SLOT 003e83f5 FLA_Cntl_ttmm_obj_create │ │ │ │ -00688848 00171f16 R_ARM_JUMP_SLOT 0042c8c9 FLA_Axpyt_n_blk_var3 │ │ │ │ -0068884c 00098216 R_ARM_JUMP_SLOT 0054dc09 FLA_LQ_UT_blk_var2 │ │ │ │ -00688850 0007b616 R_ARM_JUMP_SLOT 00428f09 FLA_QR_UT_macro_task │ │ │ │ -00688854 001c0d16 R_ARM_JUMP_SLOT 004b46b5 FLA_Symm_lu_blk_var9 │ │ │ │ -00688858 00044d16 R_ARM_JUMP_SLOT 00438cad FLA_Trsv │ │ │ │ -0068885c 0013fa16 R_ARM_JUMP_SLOT 00565929 FLA_Trinv_lu_opc_var2 │ │ │ │ -00688860 000acf16 R_ARM_JUMP_SLOT 003e1779 FLA_Bidiag_UT_scale_diagonals_check │ │ │ │ -00688864 0007c616 R_ARM_JUMP_SLOT 001af991 dlarzb_ │ │ │ │ -00688868 00097816 R_ARM_JUMP_SLOT 003f37dd FLA_Blocksize_extract │ │ │ │ -0068886c 0018eb16 R_ARM_JUMP_SLOT 005f559d FLA_Lyap_n_unb_var4 │ │ │ │ -00688870 00027f16 R_ARM_JUMP_SLOT 003f7e5d FLA_Check_attempted_repart_1x2 │ │ │ │ +00688840 00199c16 R_ARM_JUMP_SLOT 003fa82d FLA_Obj_datatype │ │ │ │ +00688844 000d8c16 R_ARM_JUMP_SLOT 003e8859 FLA_Cntl_ttmm_obj_create │ │ │ │ +00688848 00171f16 R_ARM_JUMP_SLOT 0042c911 FLA_Axpyt_n_blk_var3 │ │ │ │ +0068884c 00098216 R_ARM_JUMP_SLOT 0054dc41 FLA_LQ_UT_blk_var2 │ │ │ │ +00688850 0007b616 R_ARM_JUMP_SLOT 00428f51 FLA_QR_UT_macro_task │ │ │ │ +00688854 001c0d16 R_ARM_JUMP_SLOT 004b5259 FLA_Symm_lu_blk_var9 │ │ │ │ +00688858 00044d16 R_ARM_JUMP_SLOT 00438a3d FLA_Trsv │ │ │ │ +0068885c 0013fa16 R_ARM_JUMP_SLOT 00565965 FLA_Trinv_lu_opc_var2 │ │ │ │ +00688860 000acf16 R_ARM_JUMP_SLOT 003e195d FLA_Bidiag_UT_scale_diagonals_check │ │ │ │ +00688864 0007c616 R_ARM_JUMP_SLOT 001b38e5 dlarzb_ │ │ │ │ +00688868 00097816 R_ARM_JUMP_SLOT 003f35f9 FLA_Blocksize_extract │ │ │ │ +0068886c 0018eb16 R_ARM_JUMP_SLOT 005f55d9 FLA_Lyap_n_unb_var4 │ │ │ │ +00688870 00027f16 R_ARM_JUMP_SLOT 003f8c45 FLA_Check_attempted_repart_1x2 │ │ │ │ 00688874 00006316 R_ARM_JUMP_SLOT 00000000 cgerc_ │ │ │ │ -00688878 00074f16 R_ARM_JUMP_SLOT 0059cc31 FLA_Eig_gest_il_blk_var1 │ │ │ │ -0068887c 000a5916 R_ARM_JUMP_SLOT 00248d7d slaed7_ │ │ │ │ -00688880 00177e16 R_ARM_JUMP_SLOT 00392461 zunm2l_ │ │ │ │ -00688884 00036216 R_ARM_JUMP_SLOT 001af409 dlaruv_ │ │ │ │ -00688888 000ba516 R_ARM_JUMP_SLOT 00256ed9 slangb_ │ │ │ │ +00688878 00074f16 R_ARM_JUMP_SLOT 0059cc69 FLA_Eig_gest_il_blk_var1 │ │ │ │ +0068887c 000a5916 R_ARM_JUMP_SLOT 00248d85 slaed7_ │ │ │ │ +00688880 00177e16 R_ARM_JUMP_SLOT 00392c49 zunm2l_ │ │ │ │ +00688884 00036216 R_ARM_JUMP_SLOT 001af431 dlaruv_ │ │ │ │ +00688888 000ba516 R_ARM_JUMP_SLOT 002550b1 slangb_ │ │ │ │ 0068888c 00006416 R_ARM_JUMP_SLOT 00000000 dcopy_ │ │ │ │ -00688890 0009fe16 R_ARM_JUMP_SLOT 004dca59 FLA_Syr2k_ut_blk_var4 │ │ │ │ -00688894 0015c716 R_ARM_JUMP_SLOT 005dc1e9 FLA_Fused_Her2_Ax_l_opz_var1 │ │ │ │ -00688898 001b7a16 R_ARM_JUMP_SLOT 003b8239 bl1_dnrm2 │ │ │ │ -0068889c 00011c16 R_ARM_JUMP_SLOT 00411379 FLA_Sort_bsvd_ext_f_ops │ │ │ │ -006888a0 00111016 R_ARM_JUMP_SLOT 00566349 FLA_Trinv_lu_unb_var2 │ │ │ │ -006888a4 00159116 R_ARM_JUMP_SLOT 00562941 FLA_Trinv_ln_ops_var2 │ │ │ │ +00688890 0009fe16 R_ARM_JUMP_SLOT 004dc465 FLA_Syr2k_ut_blk_var4 │ │ │ │ +00688894 0015c716 R_ARM_JUMP_SLOT 005dc1e1 FLA_Fused_Her2_Ax_l_opz_var1 │ │ │ │ +00688898 001b7a16 R_ARM_JUMP_SLOT 003b91e9 bl1_dnrm2 │ │ │ │ +0068889c 00011c16 R_ARM_JUMP_SLOT 004106d5 FLA_Sort_bsvd_ext_f_ops │ │ │ │ +006888a0 00111016 R_ARM_JUMP_SLOT 005663e5 FLA_Trinv_lu_unb_var2 │ │ │ │ +006888a4 00159116 R_ARM_JUMP_SLOT 0056297d FLA_Trinv_ln_ops_var2 │ │ │ │ 006888a8 00045616 R_ARM_JUMP_SLOT 00084415 sorgqr_check │ │ │ │ -006888ac 00156116 R_ARM_JUMP_SLOT 003b8831 bl1_szcopyv │ │ │ │ -006888b0 000dd116 R_ARM_JUMP_SLOT 00443481 FLA_Gemm_ct_unb_var1 │ │ │ │ -006888b4 001a7d16 R_ARM_JUMP_SLOT 005dbc5d FLA_Fused_Her2_Ax_l_ops_var1 │ │ │ │ -006888b8 00072616 R_ARM_JUMP_SLOT 00508be1 FLA_Trmm_run_blk_var1 │ │ │ │ -006888bc 00188b16 R_ARM_JUMP_SLOT 004488b1 FLA_Gemm_nn │ │ │ │ -006888c0 000ba416 R_ARM_JUMP_SLOT 003978c1 zunmtr_ │ │ │ │ -006888c4 00056f16 R_ARM_JUMP_SLOT 00142f01 ctrsyl_ │ │ │ │ -006888c8 00034416 R_ARM_JUMP_SLOT 003efc61 FLASH_Part_free_2x2 │ │ │ │ -006888cc 0004e616 R_ARM_JUMP_SLOT 003fa9c9 FLA_Obj_col_offset │ │ │ │ -006888d0 00162116 R_ARM_JUMP_SLOT 0033f9fd zlarzt_ │ │ │ │ -006888d4 00131b16 R_ARM_JUMP_SLOT 00202179 dtgsy2_ │ │ │ │ -006888d8 000b0116 R_ARM_JUMP_SLOT 001c0ce9 dlasy2_ │ │ │ │ -006888dc 00070516 R_ARM_JUMP_SLOT 001a7cf9 dlarnv_ │ │ │ │ -006888e0 0003a816 R_ARM_JUMP_SLOT 004921a5 FLA_Her2k_uh_blk_var8 │ │ │ │ -006888e4 000a8916 R_ARM_JUMP_SLOT 00631325 FLA_Accum_T_UT_fr_opz_var1 │ │ │ │ -006888e8 000d1a16 R_ARM_JUMP_SLOT 003c5a51 bl1_sgemm_blas │ │ │ │ -006888ec 0014a316 R_ARM_JUMP_SLOT 0025d4a5 slaqge_ │ │ │ │ -006888f0 00045116 R_ARM_JUMP_SLOT 001a8519 dlarra_ │ │ │ │ -006888f4 000b8616 R_ARM_JUMP_SLOT 003cb9d5 bl1_ddotaxpy │ │ │ │ -006888f8 00121f16 R_ARM_JUMP_SLOT 004ec479 FLA_Syrk_ut_blk_var5 │ │ │ │ -006888fc 000e4d16 R_ARM_JUMP_SLOT 00407839 FLA_Hev_2x2_opd │ │ │ │ -00688900 00170c16 R_ARM_JUMP_SLOT 00294fd5 sspcon_ │ │ │ │ -00688904 0012a516 R_ARM_JUMP_SLOT 00071b2d dorgbr_ │ │ │ │ -00688908 000f3e16 R_ARM_JUMP_SLOT 0023cdc1 slacpy_ │ │ │ │ -0068890c 001c5716 R_ARM_JUMP_SLOT 003e05ad FLA_Apply_Q_UT_inc_internal_check │ │ │ │ -00688910 000dc116 R_ARM_JUMP_SLOT 006590c9 FLA_Apply_Q_UT_lnbc │ │ │ │ -00688914 0019ed16 R_ARM_JUMP_SLOT 003ce049 bl1_zm1 │ │ │ │ -00688918 000a1e16 R_ARM_JUMP_SLOT 001be03d dlaswp_ │ │ │ │ -0068891c 00031c16 R_ARM_JUMP_SLOT 000ee1f9 clanht_ │ │ │ │ -00688920 001b3116 R_ARM_JUMP_SLOT 00439255 FLA_Trsv_lt │ │ │ │ +006888ac 00156116 R_ARM_JUMP_SLOT 003b8501 bl1_szcopyv │ │ │ │ +006888b0 000dd116 R_ARM_JUMP_SLOT 00442f31 FLA_Gemm_ct_unb_var1 │ │ │ │ +006888b4 001a7d16 R_ARM_JUMP_SLOT 005dbc55 FLA_Fused_Her2_Ax_l_ops_var1 │ │ │ │ +006888b8 00072616 R_ARM_JUMP_SLOT 00508fd9 FLA_Trmm_run_blk_var1 │ │ │ │ +006888bc 00188b16 R_ARM_JUMP_SLOT 00448355 FLA_Gemm_nn │ │ │ │ +006888c0 000ba416 R_ARM_JUMP_SLOT 00398b6d zunmtr_ │ │ │ │ +006888c4 00056f16 R_ARM_JUMP_SLOT 001429b5 ctrsyl_ │ │ │ │ +006888c8 00034416 R_ARM_JUMP_SLOT 003efd89 FLASH_Part_free_2x2 │ │ │ │ +006888cc 0004e616 R_ARM_JUMP_SLOT 003faa11 FLA_Obj_col_offset │ │ │ │ +006888d0 00162116 R_ARM_JUMP_SLOT 0033fa3d zlarzt_ │ │ │ │ +006888d4 00131b16 R_ARM_JUMP_SLOT 00201a41 dtgsy2_ │ │ │ │ +006888d8 000b0116 R_ARM_JUMP_SLOT 001c05d1 dlasy2_ │ │ │ │ +006888dc 00070516 R_ARM_JUMP_SLOT 001a7d19 dlarnv_ │ │ │ │ +006888e0 0003a816 R_ARM_JUMP_SLOT 004921e1 FLA_Her2k_uh_blk_var8 │ │ │ │ +006888e4 000a8916 R_ARM_JUMP_SLOT 00630c49 FLA_Accum_T_UT_fr_opz_var1 │ │ │ │ +006888e8 000d1a16 R_ARM_JUMP_SLOT 003c5a99 bl1_sgemm_blas │ │ │ │ +006888ec 0014a316 R_ARM_JUMP_SLOT 0025d4b5 slaqge_ │ │ │ │ +006888f0 00045116 R_ARM_JUMP_SLOT 001a7ea1 dlarra_ │ │ │ │ +006888f4 000b8616 R_ARM_JUMP_SLOT 003cc115 bl1_ddotaxpy │ │ │ │ +006888f8 00121f16 R_ARM_JUMP_SLOT 004ec049 FLA_Syrk_ut_blk_var5 │ │ │ │ +006888fc 000e4d16 R_ARM_JUMP_SLOT 00407881 FLA_Hev_2x2_opd │ │ │ │ +00688900 00170c16 R_ARM_JUMP_SLOT 00295cd1 sspcon_ │ │ │ │ +00688904 0012a516 R_ARM_JUMP_SLOT 000708bd dorgbr_ │ │ │ │ +00688908 000f3e16 R_ARM_JUMP_SLOT 002416c1 slacpy_ │ │ │ │ +0068890c 001c5716 R_ARM_JUMP_SLOT 003e0415 FLA_Apply_Q_UT_inc_internal_check │ │ │ │ +00688910 000dc116 R_ARM_JUMP_SLOT 00659101 FLA_Apply_Q_UT_lnbc │ │ │ │ +00688914 0019ed16 R_ARM_JUMP_SLOT 003ce1d1 bl1_zm1 │ │ │ │ +00688918 000a1e16 R_ARM_JUMP_SLOT 001be065 dlaswp_ │ │ │ │ +0068891c 00031c16 R_ARM_JUMP_SLOT 000ed019 clanht_ │ │ │ │ +00688920 001b3116 R_ARM_JUMP_SLOT 004391bd FLA_Trsv_lt │ │ │ │ 00688924 00006516 R_ARM_JUMP_SLOT 00000000 scnrm2_ │ │ │ │ -00688928 000da416 R_ARM_JUMP_SLOT 005d3b29 FLA_Hess_UT_step_unb_var3 │ │ │ │ +00688928 000da416 R_ARM_JUMP_SLOT 005d5375 FLA_Hess_UT_step_unb_var3 │ │ │ │ 0068892c 00006616 R_ARM_JUMP_SLOT 00000000 zgemm_ │ │ │ │ -00688930 00091316 R_ARM_JUMP_SLOT 001b90e9 dlasdq_ │ │ │ │ -00688934 00067f16 R_ARM_JUMP_SLOT 00406b39 FLA_Transpose_blk_var2 │ │ │ │ -00688938 00086b16 R_ARM_JUMP_SLOT 0044ec5d FLA_Gemm_hn_blk_var2 │ │ │ │ -0068893c 0019e416 R_ARM_JUMP_SLOT 0041ec4d FLA_Trmvsx │ │ │ │ -00688940 0007a416 R_ARM_JUMP_SLOT 003c0475 bl1_ssymv_blas │ │ │ │ -00688944 0003c616 R_ARM_JUMP_SLOT 003e9115 FLASH_Copyt_cntl_finalize │ │ │ │ +00688930 00091316 R_ARM_JUMP_SLOT 001b7b69 dlasdq_ │ │ │ │ +00688934 00067f16 R_ARM_JUMP_SLOT 0040744d FLA_Transpose_blk_var2 │ │ │ │ +00688938 00086b16 R_ARM_JUMP_SLOT 0044eca5 FLA_Gemm_hn_blk_var2 │ │ │ │ +0068893c 0019e416 R_ARM_JUMP_SLOT 0041ec05 FLA_Trmvsx │ │ │ │ +00688940 0007a416 R_ARM_JUMP_SLOT 003c04bd bl1_ssymv_blas │ │ │ │ +00688944 0003c616 R_ARM_JUMP_SLOT 003e915d FLASH_Copyt_cntl_finalize │ │ │ │ 00688948 00006716 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ -0068894c 00104216 R_ARM_JUMP_SLOT 0011bd9d cpstf2_ │ │ │ │ -00688950 000f0a16 R_ARM_JUMP_SLOT 00085aa9 strti2_check │ │ │ │ -00688954 00031516 R_ARM_JUMP_SLOT 004272d5 FLA_Trinv_ln_unb_ext │ │ │ │ -00688958 00017316 R_ARM_JUMP_SLOT 00606435 FLA_Sylv_hh_opd_var1 │ │ │ │ -0068895c 00183616 R_ARM_JUMP_SLOT 002306d5 shseqr_ │ │ │ │ -00688960 0010e716 R_ARM_JUMP_SLOT 002734c1 slasdt_ │ │ │ │ -00688964 000f0b16 R_ARM_JUMP_SLOT 003cea05 bl1_sfree_saved_contigm │ │ │ │ -00688968 0004d016 R_ARM_JUMP_SLOT 006394a9 FLA_Apply_G_rf_blz_var3 │ │ │ │ +0068894c 00104216 R_ARM_JUMP_SLOT 0011bfa5 cpstf2_ │ │ │ │ +00688950 000f0a16 R_ARM_JUMP_SLOT 00085919 strti2_check │ │ │ │ +00688954 00031516 R_ARM_JUMP_SLOT 004273c9 FLA_Trinv_ln_unb_ext │ │ │ │ +00688958 00017316 R_ARM_JUMP_SLOT 006064f9 FLA_Sylv_hh_opd_var1 │ │ │ │ +0068895c 00183616 R_ARM_JUMP_SLOT 002306d9 shseqr_ │ │ │ │ +00688960 0010e716 R_ARM_JUMP_SLOT 00275c11 slasdt_ │ │ │ │ +00688964 000f0b16 R_ARM_JUMP_SLOT 003cffa5 bl1_sfree_saved_contigm │ │ │ │ +00688968 0004d016 R_ARM_JUMP_SLOT 00639481 FLA_Apply_G_rf_blz_var3 │ │ │ │ 0068896c 00173416 R_ARM_JUMP_SLOT 000d9af1 clacpy_ │ │ │ │ -00688970 00058c16 R_ARM_JUMP_SLOT 003cfd1d bl1_zdewscalv │ │ │ │ -00688974 00158b16 R_ARM_JUMP_SLOT 00076235 dpotf2_ │ │ │ │ -00688978 00010716 R_ARM_JUMP_SLOT 00562ab9 FLA_Trinv_ln_opc_var2 │ │ │ │ -0068897c 00157816 R_ARM_JUMP_SLOT 003ec2e1 FLA_Tridiag_UT_cntl_init │ │ │ │ -00688980 00073216 R_ARM_JUMP_SLOT 00424981 FLA_Syr2k_un_task │ │ │ │ -00688984 000c0216 R_ARM_JUMP_SLOT 004102ad FLA_Sort_svd │ │ │ │ -00688988 000b9d16 R_ARM_JUMP_SLOT 003cdc35 bl1_dcreate_contigmr │ │ │ │ -0068898c 0003fc16 R_ARM_JUMP_SLOT 005e8d2d FLA_Lyap_h_blk_var3 │ │ │ │ -00688990 00146516 R_ARM_JUMP_SLOT 00436c95 FLA_Gemv_h_blk_var1 │ │ │ │ -00688994 001c4816 R_ARM_JUMP_SLOT 005412d1 FLA_LU_nopiv_opc_var2 │ │ │ │ -00688998 00146f16 R_ARM_JUMP_SLOT 00437189 FLA_Gemv_h_blk_var5 │ │ │ │ -0068899c 00041316 R_ARM_JUMP_SLOT 0028544d sorbdb5_ │ │ │ │ -006889a0 000cac16 R_ARM_JUMP_SLOT 005e088d FLA_Tridiag_UT_l_step_ofs_var3 │ │ │ │ -006889a4 0001ba16 R_ARM_JUMP_SLOT 00534571 FLA_Chol_l_blk_var1 │ │ │ │ -006889a8 0012c916 R_ARM_JUMP_SLOT 003d1539 bl1_drands │ │ │ │ -006889ac 00024a16 R_ARM_JUMP_SLOT 003f7eb5 FLA_Check_valid_topbottom_side │ │ │ │ -006889b0 0015ff16 R_ARM_JUMP_SLOT 00333fe9 zlapmr_ │ │ │ │ -006889b4 0007bc16 R_ARM_JUMP_SLOT 00089439 zpotf2_check │ │ │ │ -006889b8 00080e16 R_ARM_JUMP_SLOT 005659cd FLA_Trinv_lu_opz_var2 │ │ │ │ -006889bc 000f6d16 R_ARM_JUMP_SLOT 003e93a5 FLA_Trsv_cntl_finalize │ │ │ │ -006889c0 0016b316 R_ARM_JUMP_SLOT 001bf0fd dlasr_ │ │ │ │ -006889c4 00066b16 R_ARM_JUMP_SLOT 00546bd5 FLA_LU_piv_opd_var5 │ │ │ │ -006889c8 000c4e16 R_ARM_JUMP_SLOT 003e7efd FLA_Cntl_scalr_obj_create │ │ │ │ -006889cc 001bf516 R_ARM_JUMP_SLOT 00408dc5 FLA_Househ2_UT_r_opc │ │ │ │ -006889d0 0006da16 R_ARM_JUMP_SLOT 00639f95 FLA_Apply_G_rf_bls_var6b │ │ │ │ -006889d4 0016a116 R_ARM_JUMP_SLOT 005261f9 FLA_Trsm_ruc_unb_var4 │ │ │ │ -006889d8 0006f616 R_ARM_JUMP_SLOT 0034c091 zlatrz_ │ │ │ │ -006889dc 000c4c16 R_ARM_JUMP_SLOT 003e8041 FLA_Cntl_symm_obj_create │ │ │ │ -006889e0 00040716 R_ARM_JUMP_SLOT 005524bd FLA_QR_UT_recover_tau_submatrix │ │ │ │ -006889e4 00166616 R_ARM_JUMP_SLOT 003e15e5 FLA_Bidiag_UT_realify_diagonals_check │ │ │ │ -006889e8 000a0716 R_ARM_JUMP_SLOT 004de5f5 FLA_Syr2k_ut_blk_var8 │ │ │ │ -006889ec 0018a016 R_ARM_JUMP_SLOT 003e9431 FLASH_Trsv_cntl_finalize │ │ │ │ -006889f0 0002b216 R_ARM_JUMP_SLOT 00584c01 FLA_Bidiag_UT_u_step_ofu_var3 │ │ │ │ -006889f4 00199616 R_ARM_JUMP_SLOT 003fd455 FLASH_Queue_get_verbose_output │ │ │ │ -006889f8 0016be16 R_ARM_JUMP_SLOT 0044bfc5 FLA_Gemm_hc_unb_var3 │ │ │ │ -006889fc 00028316 R_ARM_JUMP_SLOT 004e5f9d FLA_Syrk_lt_blk_var1 │ │ │ │ -00688a00 00182216 R_ARM_JUMP_SLOT 001695d1 dgetc2_ │ │ │ │ -00688a04 00021516 R_ARM_JUMP_SLOT 003ae3e1 d_imag │ │ │ │ -00688a08 0019c916 R_ARM_JUMP_SLOT 005364b9 FLA_Chol_l_ops_var2 │ │ │ │ -00688a0c 00099516 R_ARM_JUMP_SLOT 003c250d bl1_ctrsv │ │ │ │ -00688a10 0014e016 R_ARM_JUMP_SLOT 00405a99 FLA_Sort_f_ops │ │ │ │ -00688a14 00036416 R_ARM_JUMP_SLOT 001530f5 cunmrz_ │ │ │ │ -00688a18 00025c16 R_ARM_JUMP_SLOT 003ce005 bl1_sm1 │ │ │ │ -00688a1c 001a8b16 R_ARM_JUMP_SLOT 0041cf09 FLA_Syr_external │ │ │ │ -00688a20 001ab916 R_ARM_JUMP_SLOT 0054f679 FLA_QR2_UT_internal │ │ │ │ -00688a24 00142f16 R_ARM_JUMP_SLOT 004f4f09 FLA_Trmm_lln_unb_var3 │ │ │ │ -00688a28 00037716 R_ARM_JUMP_SLOT 0013cbbd ctrexc_ │ │ │ │ -00688a2c 001a6216 R_ARM_JUMP_SLOT 003d5f31 FLA_Submatrix_at_check │ │ │ │ -00688a30 000fd416 R_ARM_JUMP_SLOT 00608091 FLA_Sylv_hn_blk_var10 │ │ │ │ +00688970 00058c16 R_ARM_JUMP_SLOT 003cfbf5 bl1_zdewscalv │ │ │ │ +00688974 00158b16 R_ARM_JUMP_SLOT 00076389 dpotf2_ │ │ │ │ +00688978 00010716 R_ARM_JUMP_SLOT 00562af5 FLA_Trinv_ln_opc_var2 │ │ │ │ +0068897c 00157816 R_ARM_JUMP_SLOT 003ec239 FLA_Tridiag_UT_cntl_init │ │ │ │ +00688980 00073216 R_ARM_JUMP_SLOT 00424429 FLA_Syr2k_un_task │ │ │ │ +00688984 000c0216 R_ARM_JUMP_SLOT 004102f5 FLA_Sort_svd │ │ │ │ +00688988 000b9d16 R_ARM_JUMP_SLOT 003cdb55 bl1_dcreate_contigmr │ │ │ │ +0068898c 0003fc16 R_ARM_JUMP_SLOT 005e8d69 FLA_Lyap_h_blk_var3 │ │ │ │ +00688990 00146516 R_ARM_JUMP_SLOT 004368d9 FLA_Gemv_h_blk_var1 │ │ │ │ +00688994 001c4816 R_ARM_JUMP_SLOT 00541309 FLA_LU_nopiv_opc_var2 │ │ │ │ +00688998 00146f16 R_ARM_JUMP_SLOT 00436f59 FLA_Gemv_h_blk_var5 │ │ │ │ +0068899c 00041316 R_ARM_JUMP_SLOT 00285455 sorbdb5_ │ │ │ │ +006889a0 000cac16 R_ARM_JUMP_SLOT 005dea1d FLA_Tridiag_UT_l_step_ofs_var3 │ │ │ │ +006889a4 0001ba16 R_ARM_JUMP_SLOT 005345b1 FLA_Chol_l_blk_var1 │ │ │ │ +006889a8 0012c916 R_ARM_JUMP_SLOT 003d1581 bl1_drands │ │ │ │ +006889ac 00024a16 R_ARM_JUMP_SLOT 003f8c9d FLA_Check_valid_topbottom_side │ │ │ │ +006889b0 0015ff16 R_ARM_JUMP_SLOT 00333c75 zlapmr_ │ │ │ │ +006889b4 0007bc16 R_ARM_JUMP_SLOT 00089435 zpotf2_check │ │ │ │ +006889b8 00080e16 R_ARM_JUMP_SLOT 00565a09 FLA_Trinv_lu_opz_var2 │ │ │ │ +006889bc 000f6d16 R_ARM_JUMP_SLOT 003e93ed FLA_Trsv_cntl_finalize │ │ │ │ +006889c0 0016b316 R_ARM_JUMP_SLOT 001bf125 dlasr_ │ │ │ │ +006889c4 00066b16 R_ARM_JUMP_SLOT 00545ee5 FLA_LU_piv_opd_var5 │ │ │ │ +006889c8 000c4e16 R_ARM_JUMP_SLOT 003e7eed FLA_Cntl_scalr_obj_create │ │ │ │ +006889cc 001bf516 R_ARM_JUMP_SLOT 00408e0d FLA_Househ2_UT_r_opc │ │ │ │ +006889d0 0006da16 R_ARM_JUMP_SLOT 00639ba5 FLA_Apply_G_rf_bls_var6b │ │ │ │ +006889d4 0016a116 R_ARM_JUMP_SLOT 0052693d FLA_Trsm_ruc_unb_var4 │ │ │ │ +006889d8 0006f616 R_ARM_JUMP_SLOT 0034c0cd zlatrz_ │ │ │ │ +006889dc 000c4c16 R_ARM_JUMP_SLOT 003e8031 FLA_Cntl_symm_obj_create │ │ │ │ +006889e0 00040716 R_ARM_JUMP_SLOT 005524f5 FLA_QR_UT_recover_tau_submatrix │ │ │ │ +006889e4 00166616 R_ARM_JUMP_SLOT 003e14d5 FLA_Bidiag_UT_realify_diagonals_check │ │ │ │ +006889e8 000a0716 R_ARM_JUMP_SLOT 004de36d FLA_Syr2k_ut_blk_var8 │ │ │ │ +006889ec 0018a016 R_ARM_JUMP_SLOT 003e9479 FLASH_Trsv_cntl_finalize │ │ │ │ +006889f0 0002b216 R_ARM_JUMP_SLOT 00584c39 FLA_Bidiag_UT_u_step_ofu_var3 │ │ │ │ +006889f4 00199616 R_ARM_JUMP_SLOT 003fdaed FLASH_Queue_get_verbose_output │ │ │ │ +006889f8 0016be16 R_ARM_JUMP_SLOT 0044bd4d FLA_Gemm_hc_unb_var3 │ │ │ │ +006889fc 00028316 R_ARM_JUMP_SLOT 004e68b5 FLA_Syrk_lt_blk_var1 │ │ │ │ +00688a00 00182216 R_ARM_JUMP_SLOT 001695d9 dgetc2_ │ │ │ │ +00688a04 00021516 R_ARM_JUMP_SLOT 003ae41d d_imag │ │ │ │ +00688a08 0019c916 R_ARM_JUMP_SLOT 005364f9 FLA_Chol_l_ops_var2 │ │ │ │ +00688a0c 00099516 R_ARM_JUMP_SLOT 003c2555 bl1_ctrsv │ │ │ │ +00688a10 0014e016 R_ARM_JUMP_SLOT 00405b89 FLA_Sort_f_ops │ │ │ │ +00688a14 00036416 R_ARM_JUMP_SLOT 001530ed cunmrz_ │ │ │ │ +00688a18 00025c16 R_ARM_JUMP_SLOT 003ce18d bl1_sm1 │ │ │ │ +00688a1c 001a8b16 R_ARM_JUMP_SLOT 0041d8dd FLA_Syr_external │ │ │ │ +00688a20 001ab916 R_ARM_JUMP_SLOT 0054f6b1 FLA_QR2_UT_internal │ │ │ │ +00688a24 00142f16 R_ARM_JUMP_SLOT 004f4f45 FLA_Trmm_lln_unb_var3 │ │ │ │ +00688a28 00037716 R_ARM_JUMP_SLOT 0013e345 ctrexc_ │ │ │ │ +00688a2c 001a6216 R_ARM_JUMP_SLOT 003d5f79 FLA_Submatrix_at_check │ │ │ │ +00688a30 000fd416 R_ARM_JUMP_SLOT 006080cd FLA_Sylv_hn_blk_var10 │ │ │ │ 00688a34 00006816 R_ARM_JUMP_SLOT 00000000 sgbmv_ │ │ │ │ -00688a38 000c4516 R_ARM_JUMP_SLOT 0011f795 cspmv_ │ │ │ │ -00688a3c 0006cb16 R_ARM_JUMP_SLOT 0025e755 slaqr0_ │ │ │ │ -00688a40 00152a16 R_ARM_JUMP_SLOT 0052ed99 FLA_Bsvd_ext_opc_var1 │ │ │ │ -00688a44 00065416 R_ARM_JUMP_SLOT 003f23f5 FLASH_Obj_create_flat_conf_to_hier │ │ │ │ -00688a48 00134f16 R_ARM_JUMP_SLOT 003c26dd bl1_ztrsv │ │ │ │ -00688a4c 001a4f16 R_ARM_JUMP_SLOT 005930d9 FLA_Fused_Gerc2_opd_var1 │ │ │ │ -00688a50 00083f16 R_ARM_JUMP_SLOT 0045be49 FLA_Gemm_tc_unb_var4 │ │ │ │ -00688a54 0011d716 R_ARM_JUMP_SLOT 0011e15d cspr_ │ │ │ │ -00688a58 00076b16 R_ARM_JUMP_SLOT 003f110d FLASH_Obj_show_hierarchy │ │ │ │ -00688a5c 00023f16 R_ARM_JUMP_SLOT 00358219 zpptrf_ │ │ │ │ -00688a60 000c6316 R_ARM_JUMP_SLOT 001cb6f1 dpbcon_ │ │ │ │ -00688a64 00025816 R_ARM_JUMP_SLOT 0034b741 zlatrd_ │ │ │ │ -00688a68 000e1916 R_ARM_JUMP_SLOT 00460ea1 FLA_Gemm_tt_blk_var5 │ │ │ │ -00688a6c 00177316 R_ARM_JUMP_SLOT 005bde75 FLA_Hess_UT_internal │ │ │ │ -00688a70 000d1e16 R_ARM_JUMP_SLOT 003cbca5 bl1_ddotsv2 │ │ │ │ -00688a74 001b6616 R_ARM_JUMP_SLOT 0050b9c5 FLA_Trmm_rut_blk_var2 │ │ │ │ -00688a78 0004fa16 R_ARM_JUMP_SLOT 003d2bb9 bl1_dshiftdiag │ │ │ │ -00688a7c 00045216 R_ARM_JUMP_SLOT 004260d1 FLA_Chol_u_unb_ext │ │ │ │ -00688a80 00123616 R_ARM_JUMP_SLOT 004da98d FLA_Syr2k_un_unb_var7 │ │ │ │ -00688a84 00121c16 R_ARM_JUMP_SLOT 004cdd6d FLA_Syr2k_ln_unb_var8 │ │ │ │ -00688a88 0010bb16 R_ARM_JUMP_SLOT 00639c35 FLA_Apply_G_rf_blc_var6 │ │ │ │ -00688a8c 00068616 R_ARM_JUMP_SLOT 001c89b1 dorbdb6_ │ │ │ │ -00688a90 00065516 R_ARM_JUMP_SLOT 001d1075 dpbtrf_ │ │ │ │ -00688a94 00022e16 R_ARM_JUMP_SLOT 0057d8cd FLA_Bidiag_UT_realify │ │ │ │ -00688a98 0001a416 R_ARM_JUMP_SLOT 0045cd99 FLA_Gemm_th_blk_var4 │ │ │ │ -00688a9c 000d8716 R_ARM_JUMP_SLOT 00452111 FLA_Gemm_ht_unb_var4 │ │ │ │ +00688a38 000c4516 R_ARM_JUMP_SLOT 0011f791 cspmv_ │ │ │ │ +00688a3c 0006cb16 R_ARM_JUMP_SLOT 002612ad slaqr0_ │ │ │ │ +00688a40 00152a16 R_ARM_JUMP_SLOT 0052edd1 FLA_Bsvd_ext_opc_var1 │ │ │ │ +00688a44 00065416 R_ARM_JUMP_SLOT 003f243d FLASH_Obj_create_flat_conf_to_hier │ │ │ │ +00688a48 00134f16 R_ARM_JUMP_SLOT 003c2725 bl1_ztrsv │ │ │ │ +00688a4c 001a4f16 R_ARM_JUMP_SLOT 005940e5 FLA_Fused_Gerc2_opd_var1 │ │ │ │ +00688a50 00083f16 R_ARM_JUMP_SLOT 0045b945 FLA_Gemm_tc_unb_var4 │ │ │ │ +00688a54 0011d716 R_ARM_JUMP_SLOT 0011e159 cspr_ │ │ │ │ +00688a58 00076b16 R_ARM_JUMP_SLOT 003f1235 FLASH_Obj_show_hierarchy │ │ │ │ +00688a5c 00023f16 R_ARM_JUMP_SLOT 0035ce21 zpptrf_ │ │ │ │ +00688a60 000c6316 R_ARM_JUMP_SLOT 001cb709 dpbcon_ │ │ │ │ +00688a64 00025816 R_ARM_JUMP_SLOT 0034a2b1 zlatrd_ │ │ │ │ +00688a68 000e1916 R_ARM_JUMP_SLOT 00461171 FLA_Gemm_tt_blk_var5 │ │ │ │ +00688a6c 00177316 R_ARM_JUMP_SLOT 005be425 FLA_Hess_UT_internal │ │ │ │ +00688a70 000d1e16 R_ARM_JUMP_SLOT 003cc83d bl1_ddotsv2 │ │ │ │ +00688a74 001b6616 R_ARM_JUMP_SLOT 0050b421 FLA_Trmm_rut_blk_var2 │ │ │ │ +00688a78 0004fa16 R_ARM_JUMP_SLOT 003d388d bl1_dshiftdiag │ │ │ │ +00688a7c 00045216 R_ARM_JUMP_SLOT 004260e5 FLA_Chol_u_unb_ext │ │ │ │ +00688a80 00123616 R_ARM_JUMP_SLOT 004da751 FLA_Syr2k_un_unb_var7 │ │ │ │ +00688a84 00121c16 R_ARM_JUMP_SLOT 004cd811 FLA_Syr2k_ln_unb_var8 │ │ │ │ +00688a88 0010bb16 R_ARM_JUMP_SLOT 0063a035 FLA_Apply_G_rf_blc_var6 │ │ │ │ +00688a8c 00068616 R_ARM_JUMP_SLOT 001c8979 dorbdb6_ │ │ │ │ +00688a90 00065516 R_ARM_JUMP_SLOT 001d1265 dpbtrf_ │ │ │ │ +00688a94 00022e16 R_ARM_JUMP_SLOT 0057cfdd FLA_Bidiag_UT_realify │ │ │ │ +00688a98 0001a416 R_ARM_JUMP_SLOT 0045cbc9 FLA_Gemm_th_blk_var4 │ │ │ │ +00688a9c 000d8716 R_ARM_JUMP_SLOT 004523e1 FLA_Gemm_ht_unb_var4 │ │ │ │ 00688aa0 00006916 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ -00688aa4 0016de16 R_ARM_JUMP_SLOT 00087295 zhegs2_check │ │ │ │ -00688aa8 001b2116 R_ARM_JUMP_SLOT 004251b1 FLA_Trsm_llc_task │ │ │ │ -00688aac 00040e16 R_ARM_JUMP_SLOT 0027e9dd slatrz_ │ │ │ │ -00688ab0 00056516 R_ARM_JUMP_SLOT 0043a1b1 FLA_Trsv_ln_blk_var2 │ │ │ │ -00688ab4 00184016 R_ARM_JUMP_SLOT 003d14f9 bl1_srands │ │ │ │ -00688ab8 000f1716 R_ARM_JUMP_SLOT 002782e9 slasq5_ │ │ │ │ -00688abc 000b5016 R_ARM_JUMP_SLOT 003f3709 FLA_Blocksize_scale │ │ │ │ -00688ac0 00121216 R_ARM_JUMP_SLOT 004cc481 FLA_Syr2k_ln_unb_var4 │ │ │ │ -00688ac4 00057d16 R_ARM_JUMP_SLOT 002a0b6d ssteqr_ │ │ │ │ -00688ac8 0007d916 R_ARM_JUMP_SLOT 00410691 FLA_Svv_2x2_ops │ │ │ │ -00688acc 00167f16 R_ARM_JUMP_SLOT 0051f8dd FLA_Trsm_rlc_unb_var2 │ │ │ │ -00688ad0 00112a16 R_ARM_JUMP_SLOT 0056c69d FLA_Trinv_uu_unb_var3 │ │ │ │ -00688ad4 0008b916 R_ARM_JUMP_SLOT 003af48d err__fl │ │ │ │ -00688ad8 00021816 R_ARM_JUMP_SLOT 004927ed FLA_Her2k_uh_unb_var10 │ │ │ │ -00688adc 000b2816 R_ARM_JUMP_SLOT 001c9949 dorgr2_ │ │ │ │ -00688ae0 00172416 R_ARM_JUMP_SLOT 00428bf9 FLA_Lyap_task │ │ │ │ -00688ae4 000fdb16 R_ARM_JUMP_SLOT 0060ba31 FLA_Sylv_hn_blk_var14 │ │ │ │ -00688ae8 00111516 R_ARM_JUMP_SLOT 001edd8d dsytrs2_ │ │ │ │ -00688aec 0016df16 R_ARM_JUMP_SLOT 00430559 FLA_Copyr_u_blk_var3 │ │ │ │ -00688af0 000d3916 R_ARM_JUMP_SLOT 0041f071 FLA_Trsv_ln_task │ │ │ │ -00688af4 00118a16 R_ARM_JUMP_SLOT 0040948d FLA_Househ2s_UT_l_opd │ │ │ │ +00688aa4 0016de16 R_ARM_JUMP_SLOT 00087195 zhegs2_check │ │ │ │ +00688aa8 001b2116 R_ARM_JUMP_SLOT 004257d5 FLA_Trsm_llc_task │ │ │ │ +00688aac 00040e16 R_ARM_JUMP_SLOT 0027ebc1 slatrz_ │ │ │ │ +00688ab0 00056516 R_ARM_JUMP_SLOT 0043a1f9 FLA_Trsv_ln_blk_var2 │ │ │ │ +00688ab4 00184016 R_ARM_JUMP_SLOT 003d1541 bl1_srands │ │ │ │ +00688ab8 000f1716 R_ARM_JUMP_SLOT 00278459 slasq5_ │ │ │ │ +00688abc 000b5016 R_ARM_JUMP_SLOT 003f3525 FLA_Blocksize_scale │ │ │ │ +00688ac0 00121216 R_ARM_JUMP_SLOT 004cc4bd FLA_Syr2k_ln_unb_var4 │ │ │ │ +00688ac4 00057d16 R_ARM_JUMP_SLOT 002a01a9 ssteqr_ │ │ │ │ +00688ac8 0007d916 R_ARM_JUMP_SLOT 00411789 FLA_Svv_2x2_ops │ │ │ │ +00688acc 00167f16 R_ARM_JUMP_SLOT 0051f069 FLA_Trsm_rlc_unb_var2 │ │ │ │ +00688ad0 00112a16 R_ARM_JUMP_SLOT 0056b9b1 FLA_Trinv_uu_unb_var3 │ │ │ │ +00688ad4 0008b916 R_ARM_JUMP_SLOT 003af4cd err__fl │ │ │ │ +00688ad8 00021816 R_ARM_JUMP_SLOT 00492e09 FLA_Her2k_uh_unb_var10 │ │ │ │ +00688adc 000b2816 R_ARM_JUMP_SLOT 001c9961 dorgr2_ │ │ │ │ +00688ae0 00172416 R_ARM_JUMP_SLOT 00428cb9 FLA_Lyap_task │ │ │ │ +00688ae4 000fdb16 R_ARM_JUMP_SLOT 00609919 FLA_Sylv_hn_blk_var14 │ │ │ │ +00688ae8 00111516 R_ARM_JUMP_SLOT 001eda69 dsytrs2_ │ │ │ │ +00688aec 0016df16 R_ARM_JUMP_SLOT 004305a1 FLA_Copyr_u_blk_var3 │ │ │ │ +00688af0 000d3916 R_ARM_JUMP_SLOT 0041f711 FLA_Trsv_ln_task │ │ │ │ +00688af4 00118a16 R_ARM_JUMP_SLOT 0040a5f5 FLA_Househ2s_UT_l_opd │ │ │ │ 00688af8 00006a16 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ -00688afc 0009d116 R_ARM_JUMP_SLOT 0033789d zlaqr0_ │ │ │ │ -00688b00 00026916 R_ARM_JUMP_SLOT 0053863d FLA_Chol_u_opt_var1 │ │ │ │ -00688b04 00104316 R_ARM_JUMP_SLOT 0007aa01 cunglq_check │ │ │ │ -00688b08 0012b816 R_ARM_JUMP_SLOT 00281b81 sopmtr_ │ │ │ │ -00688b0c 000eb716 R_ARM_JUMP_SLOT 004e2039 FLA_Syrk_internal │ │ │ │ -00688b10 0017ff16 R_ARM_JUMP_SLOT 005c12d5 FLA_Fused_Uhu_Yhu_Zhu_opz_var1 │ │ │ │ -00688b14 0009d316 R_ARM_JUMP_SLOT 00637b41 FLA_Apply_G_rf_ass_var3b │ │ │ │ -00688b18 00026216 R_ARM_JUMP_SLOT 003cdae5 bl1_ccreate_contigm │ │ │ │ -00688b1c 00034a16 R_ARM_JUMP_SLOT 003da4e1 FLA_Inv_scal_check │ │ │ │ -00688b20 00188916 R_ARM_JUMP_SLOT 00397261 zunmrq_ │ │ │ │ +00688afc 0009d116 R_ARM_JUMP_SLOT 0033864d zlaqr0_ │ │ │ │ +00688b00 00026916 R_ARM_JUMP_SLOT 00537ae5 FLA_Chol_u_opt_var1 │ │ │ │ +00688b04 00104316 R_ARM_JUMP_SLOT 0007aa05 cunglq_check │ │ │ │ +00688b08 0012b816 R_ARM_JUMP_SLOT 00282111 sopmtr_ │ │ │ │ +00688b0c 000eb716 R_ARM_JUMP_SLOT 004e23c5 FLA_Syrk_internal │ │ │ │ +00688b10 0017ff16 R_ARM_JUMP_SLOT 005c130d FLA_Fused_Uhu_Yhu_Zhu_opz_var1 │ │ │ │ +00688b14 0009d316 R_ARM_JUMP_SLOT 00637b79 FLA_Apply_G_rf_ass_var3b │ │ │ │ +00688b18 00026216 R_ARM_JUMP_SLOT 003cda05 bl1_ccreate_contigm │ │ │ │ +00688b1c 00034a16 R_ARM_JUMP_SLOT 003da361 FLA_Inv_scal_check │ │ │ │ +00688b20 00188916 R_ARM_JUMP_SLOT 00396e99 zunmrq_ │ │ │ │ 00688b24 00006b16 R_ARM_JUMP_SLOT 00000000 omp_init_lock@OMP_3.0 │ │ │ │ 00688b28 00006c16 R_ARM_JUMP_SLOT 00000000 sspr2_ │ │ │ │ -00688b2c 00022216 R_ARM_JUMP_SLOT 000f04f1 clansy_ │ │ │ │ -00688b30 000f9616 R_ARM_JUMP_SLOT 005278fd FLA_Trsm_ruh_blk_var2 │ │ │ │ -00688b34 00194e16 R_ARM_JUMP_SLOT 004e3eb5 FLA_Syrk_ln_blk_var3 │ │ │ │ -00688b38 00090e16 R_ARM_JUMP_SLOT 005637c1 FLA_Trinv_ln_opt_var4 │ │ │ │ -00688b3c 00159516 R_ARM_JUMP_SLOT 00613881 FLA_Sylv_hn_opd_var1 │ │ │ │ -00688b40 00173616 R_ARM_JUMP_SLOT 005e21b9 FLA_Tridiag_UT_l_step_ofd_var2 │ │ │ │ -00688b44 00111a16 R_ARM_JUMP_SLOT 003c5029 bl1_dtrmm │ │ │ │ -00688b48 00124516 R_ARM_JUMP_SLOT 003cd8c1 bl1_is_unit_diag │ │ │ │ -00688b4c 001b1416 R_ARM_JUMP_SLOT 00439095 FLA_Trsv_lc │ │ │ │ -00688b50 000e8216 R_ARM_JUMP_SLOT 003daefd FLA_Gemv_internal_check │ │ │ │ -00688b54 00154016 R_ARM_JUMP_SLOT 003a827d chetd2_fla │ │ │ │ -00688b58 0006a516 R_ARM_JUMP_SLOT 005b420d FLA_Eig_gest_nl_opt_var4 │ │ │ │ -00688b5c 000c5d16 R_ARM_JUMP_SLOT 003d6731 FLA_Fill_with_cluster_dist_check │ │ │ │ +00688b2c 00022216 R_ARM_JUMP_SLOT 000eea49 clansy_ │ │ │ │ +00688b30 000f9616 R_ARM_JUMP_SLOT 00527795 FLA_Trsm_ruh_blk_var2 │ │ │ │ +00688b34 00194e16 R_ARM_JUMP_SLOT 004e4105 FLA_Syrk_ln_blk_var3 │ │ │ │ +00688b38 00090e16 R_ARM_JUMP_SLOT 00563ae5 FLA_Trinv_ln_opt_var4 │ │ │ │ +00688b3c 00159516 R_ARM_JUMP_SLOT 00613835 FLA_Sylv_hn_opd_var1 │ │ │ │ +00688b40 00173616 R_ARM_JUMP_SLOT 005e0349 FLA_Tridiag_UT_l_step_ofd_var2 │ │ │ │ +00688b44 00111a16 R_ARM_JUMP_SLOT 003c5071 bl1_dtrmm │ │ │ │ +00688b48 00124516 R_ARM_JUMP_SLOT 003cde89 bl1_is_unit_diag │ │ │ │ +00688b4c 001b1416 R_ARM_JUMP_SLOT 0043945d FLA_Trsv_lc │ │ │ │ +00688b50 000e8216 R_ARM_JUMP_SLOT 003daf45 FLA_Gemv_internal_check │ │ │ │ +00688b54 00154016 R_ARM_JUMP_SLOT 003a82bd chetd2_fla │ │ │ │ +00688b58 0006a516 R_ARM_JUMP_SLOT 005b4d31 FLA_Eig_gest_nl_opt_var4 │ │ │ │ +00688b5c 000c5d16 R_ARM_JUMP_SLOT 003d6779 FLA_Fill_with_cluster_dist_check │ │ │ │ 00688b60 00006d16 R_ARM_JUMP_SLOT 00000000 clearerr@GLIBC_2.4 │ │ │ │ -00688b64 00191916 R_ARM_JUMP_SLOT 003af3c1 f__nowwriting │ │ │ │ -00688b68 0016ea16 R_ARM_JUMP_SLOT 00510b5d FLA_Trsm_llc_unb_var1 │ │ │ │ -00688b6c 00080b16 R_ARM_JUMP_SLOT 005c10f9 FLA_Fused_Uhu_Yhu_Zhu_opc_var1 │ │ │ │ -00688b70 0002d616 R_ARM_JUMP_SLOT 0033f421 zlartg_ │ │ │ │ +00688b64 00191916 R_ARM_JUMP_SLOT 003af401 f__nowwriting │ │ │ │ +00688b68 0016ea16 R_ARM_JUMP_SLOT 00510a01 FLA_Trsm_llc_unb_var1 │ │ │ │ +00688b6c 00080b16 R_ARM_JUMP_SLOT 005c1131 FLA_Fused_Uhu_Yhu_Zhu_opc_var1 │ │ │ │ +00688b70 0002d616 R_ARM_JUMP_SLOT 0033f461 zlartg_ │ │ │ │ 00688b74 00006e16 R_ARM_JUMP_SLOT 00000000 ztrsv_ │ │ │ │ -00688b78 00167216 R_ARM_JUMP_SLOT 005c40d1 FLA_Hess_UT_blk_var5 │ │ │ │ -00688b7c 000c8f16 R_ARM_JUMP_SLOT 0056df4d FLA_Ttmm_l_opz_var1 │ │ │ │ -00688b80 00161816 R_ARM_JUMP_SLOT 003d7bc9 FLA_Mult_add_check │ │ │ │ -00688b84 0004cf16 R_ARM_JUMP_SLOT 003b19d5 wrt_L │ │ │ │ -00688b88 0005f616 R_ARM_JUMP_SLOT 003ceadd bl1_cfree_saved_contigm │ │ │ │ -00688b8c 0003c416 R_ARM_JUMP_SLOT 00080b6d dtrtri_check │ │ │ │ +00688b78 00167216 R_ARM_JUMP_SLOT 005c4409 FLA_Hess_UT_blk_var5 │ │ │ │ +00688b7c 000c8f16 R_ARM_JUMP_SLOT 0056d8a5 FLA_Ttmm_l_opz_var1 │ │ │ │ +00688b80 00161816 R_ARM_JUMP_SLOT 003d7b25 FLA_Mult_add_check │ │ │ │ +00688b84 0004cf16 R_ARM_JUMP_SLOT 003b196d wrt_L │ │ │ │ +00688b88 0005f616 R_ARM_JUMP_SLOT 003d007d bl1_cfree_saved_contigm │ │ │ │ +00688b8c 0003c416 R_ARM_JUMP_SLOT 00080a75 dtrtri_check │ │ │ │ 00688b90 00006f16 R_ARM_JUMP_SLOT 00000000 cgeru_ │ │ │ │ -00688b94 00183716 R_ARM_JUMP_SLOT 002a6b2d ssytf2_ │ │ │ │ -00688b98 00107516 R_ARM_JUMP_SLOT 004250a5 FLA_Trmm_run_task │ │ │ │ -00688b9c 0017fb16 R_ARM_JUMP_SLOT 000ce06d chptrf_ │ │ │ │ -00688ba0 0010b616 R_ARM_JUMP_SLOT 0051a195 FLA_Trsm_luh_unb_var2 │ │ │ │ -00688ba4 00043416 R_ARM_JUMP_SLOT 003f2795 FLASH_Obj_free │ │ │ │ -00688ba8 000fa716 R_ARM_JUMP_SLOT 00259151 slangt_ │ │ │ │ -00688bac 00148e16 R_ARM_JUMP_SLOT 003d1239 bl1_zmaxabsm │ │ │ │ -00688bb0 00065316 R_ARM_JUMP_SLOT 004237a5 FLA_Gemm_nc_task │ │ │ │ +00688b94 00183716 R_ARM_JUMP_SLOT 002a72e5 ssytf2_ │ │ │ │ +00688b98 00107516 R_ARM_JUMP_SLOT 0042511d FLA_Trmm_run_task │ │ │ │ +00688b9c 0017fb16 R_ARM_JUMP_SLOT 000d1a09 chptrf_ │ │ │ │ +00688ba0 0010b616 R_ARM_JUMP_SLOT 0051a039 FLA_Trsm_luh_unb_var2 │ │ │ │ +00688ba4 00043416 R_ARM_JUMP_SLOT 003f27dd FLASH_Obj_free │ │ │ │ +00688ba8 000fa716 R_ARM_JUMP_SLOT 00259789 slangt_ │ │ │ │ +00688bac 00148e16 R_ARM_JUMP_SLOT 003d127d bl1_zmaxabsm │ │ │ │ +00688bb0 00065316 R_ARM_JUMP_SLOT 00423a81 FLA_Gemm_nc_task │ │ │ │ 00688bb4 000bec16 R_ARM_JUMP_SLOT 000693d1 dgeqpf_ │ │ │ │ -00688bb8 000fe816 R_ARM_JUMP_SLOT 00545d3d FLA_LU_piv_unb_var3 │ │ │ │ -00688bbc 000b9016 R_ARM_JUMP_SLOT 0007a1f5 cpotf2_check │ │ │ │ -00688bc0 00173b16 R_ARM_JUMP_SLOT 003fd60d FLASH_Queue_push_input │ │ │ │ -00688bc4 00093316 R_ARM_JUMP_SLOT 00514389 FLA_Trsm_lln_unb_var4 │ │ │ │ -00688bc8 00150e16 R_ARM_JUMP_SLOT 0043b975 FLA_Trsv_un_blk_var2 │ │ │ │ -00688bcc 0001b716 R_ARM_JUMP_SLOT 000825e1 sgesdd_check │ │ │ │ -00688bd0 000a3816 R_ARM_JUMP_SLOT 000c1a41 chetri_ │ │ │ │ -00688bd4 00174616 R_ARM_JUMP_SLOT 0066df25 FLA_Apply_Q_UT_rhfc_blk_var1 │ │ │ │ -00688bd8 000b5616 R_ARM_JUMP_SLOT 003cdb51 bl1_zcreate_contigm │ │ │ │ -00688bdc 00122d16 R_ARM_JUMP_SLOT 004d90c1 FLA_Syr2k_un_unb_var3 │ │ │ │ -00688be0 001b1616 R_ARM_JUMP_SLOT 0036ece1 zsytf2_ │ │ │ │ -00688be4 00024516 R_ARM_JUMP_SLOT 002cbbe9 zgbtf2_ │ │ │ │ -00688be8 0017ee16 R_ARM_JUMP_SLOT 003e0101 FLA_Apply_Q_UT_inc_check │ │ │ │ -00688bec 001a2b16 R_ARM_JUMP_SLOT 0020b249 ilaslc_ │ │ │ │ -00688bf0 00096416 R_ARM_JUMP_SLOT 0014977d cungl2_ │ │ │ │ -00688bf4 00007016 R_ARM_JUMP_SLOT 00000000 dscal_ │ │ │ │ -00688bf8 00007116 R_ARM_JUMP_SLOT 00000000 dgbmv_ │ │ │ │ -00688bfc 00052916 R_ARM_JUMP_SLOT 00140ec1 ctrsna_ │ │ │ │ -00688c00 00143316 R_ARM_JUMP_SLOT 0039ae35 cungl2_fla │ │ │ │ -00688c04 000f1816 R_ARM_JUMP_SLOT 003cda0d bl1_screate_contigm │ │ │ │ -00688c08 00153016 R_ARM_JUMP_SLOT 003d5599 FLA_Obj_gt_check │ │ │ │ -00688c0c 000e4816 R_ARM_JUMP_SLOT 003c12f1 bl1_ssyr2 │ │ │ │ -00688c10 0016d916 R_ARM_JUMP_SLOT 001c1e01 dlasyf_ │ │ │ │ -00688c14 000f1516 R_ARM_JUMP_SLOT 00076711 dtrtri_ │ │ │ │ +00688bb8 000fe816 R_ARM_JUMP_SLOT 005465b5 FLA_LU_piv_unb_var3 │ │ │ │ +00688bbc 000b9016 R_ARM_JUMP_SLOT 0007a2c1 cpotf2_check │ │ │ │ +00688bc0 00173b16 R_ARM_JUMP_SLOT 003fdca5 FLASH_Queue_push_input │ │ │ │ +00688bc4 00093316 R_ARM_JUMP_SLOT 00515cf1 FLA_Trsm_lln_unb_var4 │ │ │ │ +00688bc8 00150e16 R_ARM_JUMP_SLOT 0043b9bd FLA_Trsv_un_blk_var2 │ │ │ │ +00688bcc 0001b716 R_ARM_JUMP_SLOT 00082339 sgesdd_check │ │ │ │ +00688bd0 000a3816 R_ARM_JUMP_SLOT 000c0b79 chetri_ │ │ │ │ +00688bd4 00174616 R_ARM_JUMP_SLOT 0066e1dd FLA_Apply_Q_UT_rhfc_blk_var1 │ │ │ │ +00688bd8 000b5616 R_ARM_JUMP_SLOT 003cda71 bl1_zcreate_contigm │ │ │ │ +00688bdc 00122d16 R_ARM_JUMP_SLOT 004d9c09 FLA_Syr2k_un_unb_var3 │ │ │ │ +00688be0 001b1616 R_ARM_JUMP_SLOT 0036f541 zsytf2_ │ │ │ │ +00688be4 00024516 R_ARM_JUMP_SLOT 002cdff9 zgbtf2_ │ │ │ │ +00688be8 0017ee16 R_ARM_JUMP_SLOT 003e0265 FLA_Apply_Q_UT_inc_check │ │ │ │ +00688bec 001a2b16 R_ARM_JUMP_SLOT 0020baa9 ilaslc_ │ │ │ │ +00688bf0 00096416 R_ARM_JUMP_SLOT 00149335 cungl2_ │ │ │ │ +00688bf4 00007016 R_ARM_JUMP_SLOT 00000000 dgbmv_ │ │ │ │ +00688bf8 00007116 R_ARM_JUMP_SLOT 00000000 dscal_ │ │ │ │ +00688bfc 00052916 R_ARM_JUMP_SLOT 00140cd1 ctrsna_ │ │ │ │ +00688c00 00143316 R_ARM_JUMP_SLOT 0039ae75 cungl2_fla │ │ │ │ +00688c04 000f1816 R_ARM_JUMP_SLOT 003cd92d bl1_screate_contigm │ │ │ │ +00688c08 00153016 R_ARM_JUMP_SLOT 003d5791 FLA_Obj_gt_check │ │ │ │ +00688c0c 000e4816 R_ARM_JUMP_SLOT 003c0e45 bl1_ssyr2 │ │ │ │ +00688c10 0016d916 R_ARM_JUMP_SLOT 001c3d59 dlasyf_ │ │ │ │ +00688c14 000f1516 R_ARM_JUMP_SLOT 00076bd9 dtrtri_ │ │ │ │ 00688c18 00007216 R_ARM_JUMP_SLOT 00000000 chpr_ │ │ │ │ -00688c1c 000b8f16 R_ARM_JUMP_SLOT 00357721 zppequ_ │ │ │ │ +00688c1c 000b8f16 R_ARM_JUMP_SLOT 0035c329 zppequ_ │ │ │ │ 00688c20 00007316 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ -00688c24 00156416 R_ARM_JUMP_SLOT 0012a119 csytri_ │ │ │ │ -00688c28 0012d416 R_ARM_JUMP_SLOT 00660859 FLA_Apply_G_rf_opz_var3 │ │ │ │ -00688c2c 00088b16 R_ARM_JUMP_SLOT 0028f071 sppequ_ │ │ │ │ -00688c30 001c2a16 R_ARM_JUMP_SLOT 001a2295 dlaqr4_ │ │ │ │ -00688c34 000d9b16 R_ARM_JUMP_SLOT 003c7bcd bl1_ssymm │ │ │ │ -00688c38 0009ae16 R_ARM_JUMP_SLOT 003b9cf5 bl1_dscalmr │ │ │ │ -00688c3c 001a8216 R_ARM_JUMP_SLOT 004bbd99 FLA_Symm_rl_unb_var2 │ │ │ │ -00688c40 00127f16 R_ARM_JUMP_SLOT 005e45dd FLA_Tridiag_UT_l_step_opt_var2 │ │ │ │ -00688c44 0016bb16 R_ARM_JUMP_SLOT 000ab9f9 cggsvp_ │ │ │ │ -00688c48 00014e16 R_ARM_JUMP_SLOT 00515845 FLA_Trsm_llt_blk_var4 │ │ │ │ -00688c4c 000b2d16 R_ARM_JUMP_SLOT 003bbdc9 bl1_dcopymr │ │ │ │ -00688c50 000d5616 R_ARM_JUMP_SLOT 00634171 FLA_Givens2_ops │ │ │ │ -00688c54 001ac516 R_ARM_JUMP_SLOT 005a1df1 FLA_Eig_gest_il_opz_var3 │ │ │ │ -00688c58 0003e216 R_ARM_JUMP_SLOT 0047206d FLA_Hemm_rl_blk_var1 │ │ │ │ -00688c5c 00084016 R_ARM_JUMP_SLOT 003c90fd bl1_dsyr2k_blas │ │ │ │ -00688c60 000abb16 R_ARM_JUMP_SLOT 003b7ea9 bl1_sfnorm │ │ │ │ -00688c64 00151616 R_ARM_JUMP_SLOT 003cbb45 bl1_zdotaxpy │ │ │ │ -00688c68 00039a16 R_ARM_JUMP_SLOT 00285b89 sorg2l_ │ │ │ │ -00688c6c 001a8c16 R_ARM_JUMP_SLOT 00214555 sgbtf2_ │ │ │ │ -00688c70 00010216 R_ARM_JUMP_SLOT 00411609 FLA_Sort_bsvd_ext_f_opd │ │ │ │ -00688c74 000f4316 R_ARM_JUMP_SLOT 004c70e1 FLA_Syr2k_ln_blk_var10 │ │ │ │ -00688c78 00194716 R_ARM_JUMP_SLOT 0054279d FLA_LU_nopiv_unb_var3 │ │ │ │ -00688c7c 00055716 R_ARM_JUMP_SLOT 0055584d FLA_QR_UT_opt_var2 │ │ │ │ -00688c80 001a2d16 R_ARM_JUMP_SLOT 00658e31 FLA_Apply_Q_UT_lhfc │ │ │ │ -00688c84 001b8716 R_ARM_JUMP_SLOT 003e85ad FLA_Cntl_apq2ut_obj_create │ │ │ │ -00688c88 00043516 R_ARM_JUMP_SLOT 003e5f05 FLA_Tridiag_UT_form_Q_check │ │ │ │ -00688c8c 00108b16 R_ARM_JUMP_SLOT 0044e74d FLA_Gemm_hh_unb_var6 │ │ │ │ +00688c24 00156416 R_ARM_JUMP_SLOT 0012a111 csytri_ │ │ │ │ +00688c28 0012d416 R_ARM_JUMP_SLOT 00661a25 FLA_Apply_G_rf_opz_var3 │ │ │ │ +00688c2c 00088b16 R_ARM_JUMP_SLOT 0028ede5 sppequ_ │ │ │ │ +00688c30 001c2a16 R_ARM_JUMP_SLOT 001a3071 dlaqr4_ │ │ │ │ +00688c34 000d9b16 R_ARM_JUMP_SLOT 003c8e45 bl1_ssymm │ │ │ │ +00688c38 0009ae16 R_ARM_JUMP_SLOT 003bb349 bl1_dscalmr │ │ │ │ +00688c3c 001a8216 R_ARM_JUMP_SLOT 004bbdd5 FLA_Symm_rl_unb_var2 │ │ │ │ +00688c40 00127f16 R_ARM_JUMP_SLOT 005e36ad FLA_Tridiag_UT_l_step_opt_var2 │ │ │ │ +00688c44 0016bb16 R_ARM_JUMP_SLOT 000ab4a1 cggsvp_ │ │ │ │ +00688c48 00014e16 R_ARM_JUMP_SLOT 00515089 FLA_Trsm_llt_blk_var4 │ │ │ │ +00688c4c 000b2d16 R_ARM_JUMP_SLOT 003bb899 bl1_dcopymr │ │ │ │ +00688c50 000d5616 R_ARM_JUMP_SLOT 00634109 FLA_Givens2_ops │ │ │ │ +00688c54 001ac516 R_ARM_JUMP_SLOT 005a108d FLA_Eig_gest_il_opz_var3 │ │ │ │ +00688c58 0003e216 R_ARM_JUMP_SLOT 00471b41 FLA_Hemm_rl_blk_var1 │ │ │ │ +00688c5c 00084016 R_ARM_JUMP_SLOT 003c76cd bl1_dsyr2k_blas │ │ │ │ +00688c60 000abb16 R_ARM_JUMP_SLOT 003b7ef1 bl1_sfnorm │ │ │ │ +00688c64 00151616 R_ARM_JUMP_SLOT 003cc285 bl1_zdotaxpy │ │ │ │ +00688c68 00039a16 R_ARM_JUMP_SLOT 00285725 sorg2l_ │ │ │ │ +00688c6c 001a8c16 R_ARM_JUMP_SLOT 002134b5 sgbtf2_ │ │ │ │ +00688c70 00010216 R_ARM_JUMP_SLOT 00410965 FLA_Sort_bsvd_ext_f_opd │ │ │ │ +00688c74 000f4316 R_ARM_JUMP_SLOT 004c80f5 FLA_Syr2k_ln_blk_var10 │ │ │ │ +00688c78 00194716 R_ARM_JUMP_SLOT 00542c71 FLA_LU_nopiv_unb_var3 │ │ │ │ +00688c7c 00055716 R_ARM_JUMP_SLOT 00555b75 FLA_QR_UT_opt_var2 │ │ │ │ +00688c80 001a2d16 R_ARM_JUMP_SLOT 006585b9 FLA_Apply_Q_UT_lhfc │ │ │ │ +00688c84 001b8716 R_ARM_JUMP_SLOT 003e8a11 FLA_Cntl_apq2ut_obj_create │ │ │ │ +00688c88 00043516 R_ARM_JUMP_SLOT 003e5f4d FLA_Tridiag_UT_form_Q_check │ │ │ │ +00688c8c 00108b16 R_ARM_JUMP_SLOT 0044e265 FLA_Gemm_hh_unb_var6 │ │ │ │ 00688c90 00160b16 R_ARM_JUMP_SLOT 003eb8a1 FLA_Eig_gest_cntl_init │ │ │ │ -00688c94 00187d16 R_ARM_JUMP_SLOT 001d93e5 dspevd_ │ │ │ │ -00688c98 001c2c16 R_ARM_JUMP_SLOT 0056cf0d FLA_Ttmm_l │ │ │ │ -00688c9c 000f2816 R_ARM_JUMP_SLOT 005b9705 FLA_Eig_gest_nu_opz_var1 │ │ │ │ -00688ca0 00196116 R_ARM_JUMP_SLOT 0041005d FLA_Sort_svd_f_opc │ │ │ │ -00688ca4 000ede16 R_ARM_JUMP_SLOT 005ab175 FLA_Eig_gest_iu_opd_var3 │ │ │ │ -00688ca8 0015af16 R_ARM_JUMP_SLOT 00570281 FLA_Ttmm_u_opt_var1 │ │ │ │ -00688cac 00068816 R_ARM_JUMP_SLOT 00570689 FLA_Ttmm_u_ops_var2 │ │ │ │ -00688cb0 0004b416 R_ARM_JUMP_SLOT 003fb02d FLA_Obj_is_overlapped │ │ │ │ -00688cb4 001a6716 R_ARM_JUMP_SLOT 003e82d9 FLA_Cntl_lqut_obj_create │ │ │ │ -00688cb8 00018216 R_ARM_JUMP_SLOT 003d25c5 bl1_isetm │ │ │ │ -00688cbc 00069816 R_ARM_JUMP_SLOT 003cfda1 bl1_zewscalv │ │ │ │ -00688cc0 000e8416 R_ARM_JUMP_SLOT 00400a85 FLASH_Queue_prefetch_block │ │ │ │ -00688cc4 001a2716 R_ARM_JUMP_SLOT 003cf275 bl1_sfree_saved_contigmr │ │ │ │ -00688cc8 001ab516 R_ARM_JUMP_SLOT 0063b535 FLA_Apply_G_rf_ass_var9 │ │ │ │ -00688ccc 00023416 R_ARM_JUMP_SLOT 0052ff11 FLA_Bsvd_francis_v_ops_var1 │ │ │ │ -00688cd0 0017a916 R_ARM_JUMP_SLOT 0014b3ad cunglq_ │ │ │ │ +00688c94 00187d16 R_ARM_JUMP_SLOT 001d9409 dspevd_ │ │ │ │ +00688c98 001c2c16 R_ARM_JUMP_SLOT 0056cf49 FLA_Ttmm_l │ │ │ │ +00688c9c 000f2816 R_ARM_JUMP_SLOT 005b973d FLA_Eig_gest_nu_opz_var1 │ │ │ │ +00688ca0 00196116 R_ARM_JUMP_SLOT 004100a5 FLA_Sort_svd_f_opc │ │ │ │ +00688ca4 000ede16 R_ARM_JUMP_SLOT 005ac539 FLA_Eig_gest_iu_opd_var3 │ │ │ │ +00688ca8 0015af16 R_ARM_JUMP_SLOT 005702b9 FLA_Ttmm_u_opt_var1 │ │ │ │ +00688cac 00068816 R_ARM_JUMP_SLOT 00570b19 FLA_Ttmm_u_ops_var2 │ │ │ │ +00688cb0 0004b416 R_ARM_JUMP_SLOT 003fb075 FLA_Obj_is_overlapped │ │ │ │ +00688cb4 001a6716 R_ARM_JUMP_SLOT 003e873d FLA_Cntl_lqut_obj_create │ │ │ │ +00688cb8 00018216 R_ARM_JUMP_SLOT 003d279d bl1_isetm │ │ │ │ +00688cbc 00069816 R_ARM_JUMP_SLOT 003cfc79 bl1_zewscalv │ │ │ │ +00688cc0 000e8416 R_ARM_JUMP_SLOT 00400901 FLASH_Queue_prefetch_block │ │ │ │ +00688cc4 001a2716 R_ARM_JUMP_SLOT 003cf10d bl1_sfree_saved_contigmr │ │ │ │ +00688cc8 001ab516 R_ARM_JUMP_SLOT 0063ab85 FLA_Apply_G_rf_ass_var9 │ │ │ │ +00688ccc 00023416 R_ARM_JUMP_SLOT 00530159 FLA_Bsvd_francis_v_ops_var1 │ │ │ │ +00688cd0 0017a916 R_ARM_JUMP_SLOT 0014c291 cunglq_ │ │ │ │ 00688cd4 00007416 R_ARM_JUMP_SLOT 00000000 zdscal_ │ │ │ │ 00688cd8 00007516 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ -00688cdc 00152016 R_ARM_JUMP_SLOT 0041d7cd FLA_Syr2_external │ │ │ │ -00688ce0 00074d16 R_ARM_JUMP_SLOT 001b99b1 dlasq1_ │ │ │ │ -00688ce4 000c1316 R_ARM_JUMP_SLOT 00666259 FLA_Apply_Q_UT_lnbc_blk_var1 │ │ │ │ -00688ce8 001b5716 R_ARM_JUMP_SLOT 003f6175 FLA_Obj_create_conf_to │ │ │ │ -00688cec 001aa416 R_ARM_JUMP_SLOT 0049cb39 FLA_Herk_lh │ │ │ │ -00688cf0 00116016 R_ARM_JUMP_SLOT 0062d051 FLA_Sylv_nn_blk_var9 │ │ │ │ -00688cf4 00073316 R_ARM_JUMP_SLOT 000f3065 claqhb_ │ │ │ │ -00688cf8 00131016 R_ARM_JUMP_SLOT 005477ad FLA_LU_piv_opc_var3 │ │ │ │ -00688cfc 0011f516 R_ARM_JUMP_SLOT 003dedad FLA_Apply_CAQ_UT_inc_check │ │ │ │ -00688d00 00051f16 R_ARM_JUMP_SLOT 00301ea9 zhetrf_ │ │ │ │ -00688d04 0017cf16 R_ARM_JUMP_SLOT 003ec47d FLA_Ttmm_cntl_init │ │ │ │ -00688d08 00106b16 R_ARM_JUMP_SLOT 003b98d5 bl1_cscalm │ │ │ │ -00688d0c 00178f16 R_ARM_JUMP_SLOT 005ea175 FLA_Lyap_h_opz_var1 │ │ │ │ -00688d10 001ba316 R_ARM_JUMP_SLOT 003f5b69 FLA_Param_map_netlib_to_flame_inv │ │ │ │ -00688d14 00033f16 R_ARM_JUMP_SLOT 005dae5d FLA_Fused_UZhu_ZUhu_opd_var1 │ │ │ │ -00688d18 000aa016 R_ARM_JUMP_SLOT 004d46e1 FLA_Syr2k_lt_unb_var8 │ │ │ │ -00688d1c 0015aa16 R_ARM_JUMP_SLOT 00173ff1 disnan_ │ │ │ │ -00688d20 0004eb16 R_ARM_JUMP_SLOT 003e7e09 FLA_Cntl_axpy_obj_create │ │ │ │ -00688d24 00030916 R_ARM_JUMP_SLOT 00631415 FLA_Accum_T_UT_fr_opt_var1 │ │ │ │ -00688d28 00081b16 R_ARM_JUMP_SLOT 003c530d bl1_ctrmm │ │ │ │ -00688d2c 000cbd16 R_ARM_JUMP_SLOT 00522a4d FLA_Trsm_rlt_blk_var3 │ │ │ │ -00688d30 0005d116 R_ARM_JUMP_SLOT 000a8a29 cgghrd_ │ │ │ │ -00688d34 000f1c16 R_ARM_JUMP_SLOT 0031c66d zladiv_ │ │ │ │ -00688d38 000b4a16 R_ARM_JUMP_SLOT 00419475 FLA_Dot2cs │ │ │ │ -00688d3c 0002d916 R_ARM_JUMP_SLOT 0042b631 FLA_Axpyt_internal │ │ │ │ -00688d40 00159c16 R_ARM_JUMP_SLOT 00568469 FLA_Trinv_un_ops_var2 │ │ │ │ -00688d44 0006a616 R_ARM_JUMP_SLOT 004710a9 FLA_Hemm_lu_unb_var7 │ │ │ │ -00688d48 000cbe16 R_ARM_JUMP_SLOT 005657e1 FLA_Trinv_lu_ops_var2 │ │ │ │ -00688d4c 0011ce16 R_ARM_JUMP_SLOT 000f09ad clapll_ │ │ │ │ -00688d50 0015c316 R_ARM_JUMP_SLOT 0051e27d FLA_Trsm_rlc_blk_var4 │ │ │ │ -00688d54 001bc716 R_ARM_JUMP_SLOT 005f4b15 FLA_Lyap_n_opc_var2 │ │ │ │ -00688d58 001b2516 R_ARM_JUMP_SLOT 002363d9 sgsvj1_ │ │ │ │ -00688d5c 001be516 R_ARM_JUMP_SLOT 004274e5 FLA_Ttmm_l_unb_ext │ │ │ │ -00688d60 000d7d16 R_ARM_JUMP_SLOT 0055f7cd FLA_Tevd_v_opd_var1 │ │ │ │ -00688d64 00063c16 R_ARM_JUMP_SLOT 004f056d FLA_Trmm_run │ │ │ │ -00688d68 000d7e16 R_ARM_JUMP_SLOT 005527bd FLA_QR_UT_recover_tau │ │ │ │ -00688d6c 00121016 R_ARM_JUMP_SLOT 003d6d21 FLA_Form_perm_matrix_check │ │ │ │ -00688d70 00022316 R_ARM_JUMP_SLOT 00399199 sopgtr_ │ │ │ │ -00688d74 000c5e16 R_ARM_JUMP_SLOT 003cd871 bl1_is_conj │ │ │ │ -00688d78 00092f16 R_ARM_JUMP_SLOT 00552a19 FLA_QR_UT_blk_var1 │ │ │ │ -00688d7c 00107916 R_ARM_JUMP_SLOT 0056a085 FLA_Trinv_uu_blk_var1 │ │ │ │ -00688d80 00141516 R_ARM_JUMP_SLOT 0056c2f1 FLA_Trinv_uu_opc_var4 │ │ │ │ -00688d84 0016ca16 R_ARM_JUMP_SLOT 005b10b9 FLA_Eig_gest_nl_blk_var4 │ │ │ │ -00688d88 00095416 R_ARM_JUMP_SLOT 00453dd9 FLA_Gemm_nc_unb_var3 │ │ │ │ -00688d8c 00031916 R_ARM_JUMP_SLOT 0010c7d5 cpbequ_ │ │ │ │ -00688d90 00124616 R_ARM_JUMP_SLOT 0041f129 FLA_Trsv_uc_task │ │ │ │ -00688d94 00071616 R_ARM_JUMP_SLOT 004356a1 FLA_Scalr_u_blk_var2 │ │ │ │ -00688d98 0015a316 R_ARM_JUMP_SLOT 004f1935 FLA_Trmm_llc_unb_var2 │ │ │ │ -00688d9c 00146216 R_ARM_JUMP_SLOT 0047b3ad FLA_Hemm_ru_blk_var9 │ │ │ │ -00688da0 000b4d16 R_ARM_JUMP_SLOT 00124341 cstemr_ │ │ │ │ -00688da4 000c3a16 R_ARM_JUMP_SLOT 0037c5d1 ztgsja_ │ │ │ │ -00688da8 00114016 R_ARM_JUMP_SLOT 00153835 cupgtr_ │ │ │ │ -00688dac 0001ec16 R_ARM_JUMP_SLOT 005701a5 FLA_Ttmm_u_opz_var1 │ │ │ │ -00688db0 00018f16 R_ARM_JUMP_SLOT 003fd415 FLASH_Queue_get_num_threads │ │ │ │ -00688db4 001b1f16 R_ARM_JUMP_SLOT 001d57c1 dpttrf_ │ │ │ │ -00688db8 00135216 R_ARM_JUMP_SLOT 003d1599 bl1_zrands │ │ │ │ -00688dbc 0001a516 R_ARM_JUMP_SLOT 0016672d dgerq2_ │ │ │ │ -00688dc0 0002be16 R_ARM_JUMP_SLOT 00364101 zsprfs_ │ │ │ │ +00688cdc 00152016 R_ARM_JUMP_SLOT 0041ceed FLA_Syr2_external │ │ │ │ +00688ce0 00074d16 R_ARM_JUMP_SLOT 001b9891 dlasq1_ │ │ │ │ +00688ce4 000c1316 R_ARM_JUMP_SLOT 00666d79 FLA_Apply_Q_UT_lnbc_blk_var1 │ │ │ │ +00688ce8 001b5716 R_ARM_JUMP_SLOT 003f61bd FLA_Obj_create_conf_to │ │ │ │ +00688cec 001aa416 R_ARM_JUMP_SLOT 0049cb75 FLA_Herk_lh │ │ │ │ +00688cf0 00116016 R_ARM_JUMP_SLOT 0062d115 FLA_Sylv_nn_blk_var9 │ │ │ │ +00688cf4 00073316 R_ARM_JUMP_SLOT 000f3069 claqhb_ │ │ │ │ +00688cf8 00131016 R_ARM_JUMP_SLOT 005471b1 FLA_LU_piv_opc_var3 │ │ │ │ +00688cfc 0011f516 R_ARM_JUMP_SLOT 003def5d FLA_Apply_CAQ_UT_inc_check │ │ │ │ +00688d00 00051f16 R_ARM_JUMP_SLOT 003027f9 zhetrf_ │ │ │ │ +00688d04 0017cf16 R_ARM_JUMP_SLOT 003ec581 FLA_Ttmm_cntl_init │ │ │ │ +00688d08 00106b16 R_ARM_JUMP_SLOT 003b96ad bl1_cscalm │ │ │ │ +00688d0c 00178f16 R_ARM_JUMP_SLOT 005eaf51 FLA_Lyap_h_opz_var1 │ │ │ │ +00688d10 001ba316 R_ARM_JUMP_SLOT 003f5bad FLA_Param_map_netlib_to_flame_inv │ │ │ │ +00688d14 00033f16 R_ARM_JUMP_SLOT 005dce1d FLA_Fused_UZhu_ZUhu_opd_var1 │ │ │ │ +00688d18 000aa016 R_ARM_JUMP_SLOT 004d3f05 FLA_Syr2k_lt_unb_var8 │ │ │ │ +00688d1c 0015aa16 R_ARM_JUMP_SLOT 00174e31 disnan_ │ │ │ │ +00688d20 0004eb16 R_ARM_JUMP_SLOT 003e7df9 FLA_Cntl_axpy_obj_create │ │ │ │ +00688d24 00030916 R_ARM_JUMP_SLOT 00630d39 FLA_Accum_T_UT_fr_opt_var1 │ │ │ │ +00688d28 00081b16 R_ARM_JUMP_SLOT 003c5355 bl1_ctrmm │ │ │ │ +00688d2c 000cbd16 R_ARM_JUMP_SLOT 005235dd FLA_Trsm_rlt_blk_var3 │ │ │ │ +00688d30 0005d116 R_ARM_JUMP_SLOT 000a722d cgghrd_ │ │ │ │ +00688d34 000f1c16 R_ARM_JUMP_SLOT 0031d791 zladiv_ │ │ │ │ +00688d38 000b4a16 R_ARM_JUMP_SLOT 00419461 FLA_Dot2cs │ │ │ │ +00688d3c 0002d916 R_ARM_JUMP_SLOT 0042b679 FLA_Axpyt_internal │ │ │ │ +00688d40 00159c16 R_ARM_JUMP_SLOT 00567c45 FLA_Trinv_un_ops_var2 │ │ │ │ +00688d44 0006a616 R_ARM_JUMP_SLOT 00470b51 FLA_Hemm_lu_unb_var7 │ │ │ │ +00688d48 000cbe16 R_ARM_JUMP_SLOT 0056581d FLA_Trinv_lu_ops_var2 │ │ │ │ +00688d4c 0011ce16 R_ARM_JUMP_SLOT 000f0da5 clapll_ │ │ │ │ +00688d50 0015c316 R_ARM_JUMP_SLOT 0051ebb5 FLA_Trsm_rlc_blk_var4 │ │ │ │ +00688d54 001bc716 R_ARM_JUMP_SLOT 005f3f61 FLA_Lyap_n_opc_var2 │ │ │ │ +00688d58 001b2516 R_ARM_JUMP_SLOT 00231ad1 sgsvj1_ │ │ │ │ +00688d5c 001be516 R_ARM_JUMP_SLOT 0042752d FLA_Ttmm_l_unb_ext │ │ │ │ +00688d60 000d7d16 R_ARM_JUMP_SLOT 0055f6e1 FLA_Tevd_v_opd_var1 │ │ │ │ +00688d64 00063c16 R_ARM_JUMP_SLOT 004f05a9 FLA_Trmm_run │ │ │ │ +00688d68 000d7e16 R_ARM_JUMP_SLOT 005527f5 FLA_QR_UT_recover_tau │ │ │ │ +00688d6c 00121016 R_ARM_JUMP_SLOT 003d6d69 FLA_Form_perm_matrix_check │ │ │ │ +00688d70 00022316 R_ARM_JUMP_SLOT 00399d5d sopgtr_ │ │ │ │ +00688d74 000c5e16 R_ARM_JUMP_SLOT 003cde39 bl1_is_conj │ │ │ │ +00688d78 00092f16 R_ARM_JUMP_SLOT 00552a51 FLA_QR_UT_blk_var1 │ │ │ │ +00688d7c 00107916 R_ARM_JUMP_SLOT 0056a0c1 FLA_Trinv_uu_blk_var1 │ │ │ │ +00688d80 00141516 R_ARM_JUMP_SLOT 0056c711 FLA_Trinv_uu_opc_var4 │ │ │ │ +00688d84 0016ca16 R_ARM_JUMP_SLOT 005b1995 FLA_Eig_gest_nl_blk_var4 │ │ │ │ +00688d88 00095416 R_ARM_JUMP_SLOT 004538b1 FLA_Gemm_nc_unb_var3 │ │ │ │ +00688d8c 00031916 R_ARM_JUMP_SLOT 0010c3e1 cpbequ_ │ │ │ │ +00688d90 00124616 R_ARM_JUMP_SLOT 0041f7c9 FLA_Trsv_uc_task │ │ │ │ +00688d94 00071616 R_ARM_JUMP_SLOT 0043543d FLA_Scalr_u_blk_var2 │ │ │ │ +00688d98 0015a316 R_ARM_JUMP_SLOT 004f1641 FLA_Trmm_llc_unb_var2 │ │ │ │ +00688d9c 00146216 R_ARM_JUMP_SLOT 0047ba29 FLA_Hemm_ru_blk_var9 │ │ │ │ +00688da0 000b4d16 R_ARM_JUMP_SLOT 00124339 cstemr_ │ │ │ │ +00688da4 000c3a16 R_ARM_JUMP_SLOT 0037c611 ztgsja_ │ │ │ │ +00688da8 00114016 R_ARM_JUMP_SLOT 0015382d cupgtr_ │ │ │ │ +00688dac 0001ec16 R_ARM_JUMP_SLOT 005701dd FLA_Ttmm_u_opz_var1 │ │ │ │ +00688db0 00018f16 R_ARM_JUMP_SLOT 003fdaad FLASH_Queue_get_num_threads │ │ │ │ +00688db4 001b1f16 R_ARM_JUMP_SLOT 001d5179 dpttrf_ │ │ │ │ +00688db8 00135216 R_ARM_JUMP_SLOT 003d15e1 bl1_zrands │ │ │ │ +00688dbc 0001a516 R_ARM_JUMP_SLOT 001682d5 dgerq2_ │ │ │ │ +00688dc0 0002be16 R_ARM_JUMP_SLOT 00364139 zsprfs_ │ │ │ │ 00688dc4 00007616 R_ARM_JUMP_SLOT 00000000 strmm_ │ │ │ │ -00688dc8 001c0416 R_ARM_JUMP_SLOT 003ea0d5 FLA_Syr2k_cntl_finalize │ │ │ │ -00688dcc 000f5216 R_ARM_JUMP_SLOT 0042d205 FLA_Axpyt_t_blk_var3 │ │ │ │ -00688dd0 001bf316 R_ARM_JUMP_SLOT 00426249 FLA_Eig_gest_nu_blk_ext │ │ │ │ -00688dd4 00151716 R_ARM_JUMP_SLOT 0054b44d FLA_CAQR2_UT_opt_var1 │ │ │ │ -00688dd8 001bc516 R_ARM_JUMP_SLOT 003e8c65 FLA_Copyt_cntl_init │ │ │ │ -00688ddc 00179816 R_ARM_JUMP_SLOT 001b3d25 dlasd5_ │ │ │ │ -00688de0 00160916 R_ARM_JUMP_SLOT 003e8171 FLA_Cntl_chol_obj_create │ │ │ │ -00688de4 0011b216 R_ARM_JUMP_SLOT 003c2e55 bl1_chemm │ │ │ │ -00688de8 0002ae16 R_ARM_JUMP_SLOT 003ce00d bl1_dm1 │ │ │ │ -00688dec 0001e616 R_ARM_JUMP_SLOT 0007802d cgetrf_check │ │ │ │ -00688df0 00148516 R_ARM_JUMP_SLOT 003f79d9 FLA_Check_nonconstant_datatype │ │ │ │ -00688df4 00018816 R_ARM_JUMP_SLOT 00374765 ztgex2_ │ │ │ │ -00688df8 001c2d16 R_ARM_JUMP_SLOT 003fd80d FLASH_Queue_push │ │ │ │ -00688dfc 00057416 R_ARM_JUMP_SLOT 004bb5e1 FLA_Symm_rl_unb_var10 │ │ │ │ -00688e00 00023c16 R_ARM_JUMP_SLOT 0013ab19 ctgevc_ │ │ │ │ -00688e04 0003ee16 R_ARM_JUMP_SLOT 00473961 FLA_Hemm_rl_blk_var5 │ │ │ │ -00688e08 0010f816 R_ARM_JUMP_SLOT 003fac1d FLA_Obj_is_single_precision │ │ │ │ -00688e0c 00198d16 R_ARM_JUMP_SLOT 00563edd FLA_Trinv_ln_unb_var3 │ │ │ │ -00688e10 0003bd16 R_ARM_JUMP_SLOT 003a3bbd cunm2r_fla │ │ │ │ -00688e14 00105416 R_ARM_JUMP_SLOT 00140171 ctrevc_ │ │ │ │ -00688e18 0005dd16 R_ARM_JUMP_SLOT 0046c675 FLA_Hemm_lu_blk_var3 │ │ │ │ -00688e1c 00083616 R_ARM_JUMP_SLOT 00521c9d FLA_Trsm_rln_blk_var4 │ │ │ │ -00688e20 00075d16 R_ARM_JUMP_SLOT 005d12d5 FLA_Hess_UT_unb_var2 │ │ │ │ -00688e24 001acf16 R_ARM_JUMP_SLOT 005cb9b9 FLA_Hess_UT_step_ofz_var4 │ │ │ │ -00688e28 00011416 R_ARM_JUMP_SLOT 0041a4fd FLA_Gemvc_external │ │ │ │ -00688e2c 000b5a16 R_ARM_JUMP_SLOT 00560cd1 FLA_Trinv_internal │ │ │ │ -00688e30 0010ac16 R_ARM_JUMP_SLOT 00656d0d FLA_Apply_QUD_UT_lhfc_blk_var1 │ │ │ │ -00688e34 0018d916 R_ARM_JUMP_SLOT 0056ee99 FLA_Ttmm_l_opc_var3 │ │ │ │ -00688e38 0018f616 R_ARM_JUMP_SLOT 0012e99d csytf2_rook_ │ │ │ │ -00688e3c 0003f516 R_ARM_JUMP_SLOT 00474c0d FLA_Hemm_rl_blk_var9 │ │ │ │ -00688e40 00182c16 R_ARM_JUMP_SLOT 00546a65 FLA_LU_piv_ops_var5 │ │ │ │ -00688e44 000ca116 R_ARM_JUMP_SLOT 004f6b09 FLA_Trmm_llt_unb_var3 │ │ │ │ -00688e48 00137716 R_ARM_JUMP_SLOT 003e84f9 FLA_Cntl_lyap_obj_create │ │ │ │ -00688e4c 000db516 R_ARM_JUMP_SLOT 00551781 FLA_QR2_UT_opc_var1 │ │ │ │ -00688e50 00055316 R_ARM_JUMP_SLOT 00434465 FLA_Scalr │ │ │ │ -00688e54 00097316 R_ARM_JUMP_SLOT 005ceab1 FLA_Hess_UT_step_opt_var3 │ │ │ │ -00688e58 000fb416 R_ARM_JUMP_SLOT 005aa895 FLA_Eig_gest_iu_opz_var2 │ │ │ │ -00688e5c 00114a16 R_ARM_JUMP_SLOT 0019ee79 dlantb_ │ │ │ │ -00688e60 001c3c16 R_ARM_JUMP_SLOT 0007f97d dormbr_check │ │ │ │ -00688e64 000e8716 R_ARM_JUMP_SLOT 0007f1bd dorgl2_check │ │ │ │ -00688e68 000f8416 R_ARM_JUMP_SLOT 003f6e25 FLA_Check_conformal_dims │ │ │ │ -00688e6c 0005ff16 R_ARM_JUMP_SLOT 00634ce9 FLA_Apply_G_rf_asc_var1 │ │ │ │ -00688e70 000c6116 R_ARM_JUMP_SLOT 00097541 cgehd2_ │ │ │ │ -00688e74 00154a16 R_ARM_JUMP_SLOT 00635455 FLA_Apply_G_rf_asd_var2 │ │ │ │ -00688e78 00109f16 R_ARM_JUMP_SLOT 003faf95 FLA_Obj_is │ │ │ │ +00688dc8 001c0416 R_ARM_JUMP_SLOT 003ea11d FLA_Syr2k_cntl_finalize │ │ │ │ +00688dcc 000f5216 R_ARM_JUMP_SLOT 0042d825 FLA_Axpyt_t_blk_var3 │ │ │ │ +00688dd0 001bf316 R_ARM_JUMP_SLOT 00426291 FLA_Eig_gest_nu_blk_ext │ │ │ │ +00688dd4 00151716 R_ARM_JUMP_SLOT 0054b521 FLA_CAQR2_UT_opt_var1 │ │ │ │ +00688dd8 001bc516 R_ARM_JUMP_SLOT 003e8ca5 FLA_Copyt_cntl_init │ │ │ │ +00688ddc 00179816 R_ARM_JUMP_SLOT 001b5931 dlasd5_ │ │ │ │ +00688de0 00160916 R_ARM_JUMP_SLOT 003e85d5 FLA_Cntl_chol_obj_create │ │ │ │ +00688de4 0011b216 R_ARM_JUMP_SLOT 003c420d bl1_chemm │ │ │ │ +00688de8 0002ae16 R_ARM_JUMP_SLOT 003ce195 bl1_dm1 │ │ │ │ +00688dec 0001e616 R_ARM_JUMP_SLOT 00078031 cgetrf_check │ │ │ │ +00688df0 00148516 R_ARM_JUMP_SLOT 003f87c1 FLA_Check_nonconstant_datatype │ │ │ │ +00688df4 00018816 R_ARM_JUMP_SLOT 003747a5 ztgex2_ │ │ │ │ +00688df8 001c2d16 R_ARM_JUMP_SLOT 003fdea5 FLASH_Queue_push │ │ │ │ +00688dfc 00057416 R_ARM_JUMP_SLOT 004bbb89 FLA_Symm_rl_unb_var10 │ │ │ │ +00688e00 00023c16 R_ARM_JUMP_SLOT 00139e59 ctgevc_ │ │ │ │ +00688e04 0003ee16 R_ARM_JUMP_SLOT 0047399d FLA_Hemm_rl_blk_var5 │ │ │ │ +00688e08 0010f816 R_ARM_JUMP_SLOT 003fac65 FLA_Obj_is_single_precision │ │ │ │ +00688e0c 00198d16 R_ARM_JUMP_SLOT 00563f19 FLA_Trinv_ln_unb_var3 │ │ │ │ +00688e10 0003bd16 R_ARM_JUMP_SLOT 003a3689 cunm2r_fla │ │ │ │ +00688e14 00105416 R_ARM_JUMP_SLOT 00140169 ctrevc_ │ │ │ │ +00688e18 0005dd16 R_ARM_JUMP_SLOT 0046c0b5 FLA_Hemm_lu_blk_var3 │ │ │ │ +00688e1c 00083616 R_ARM_JUMP_SLOT 00521fb1 FLA_Trsm_rln_blk_var4 │ │ │ │ +00688e20 00075d16 R_ARM_JUMP_SLOT 005d130d FLA_Hess_UT_unb_var2 │ │ │ │ +00688e24 001acf16 R_ARM_JUMP_SLOT 005cd159 FLA_Hess_UT_step_ofz_var4 │ │ │ │ +00688e28 00011416 R_ARM_JUMP_SLOT 0041a545 FLA_Gemvc_external │ │ │ │ +00688e2c 000b5a16 R_ARM_JUMP_SLOT 00560d0d FLA_Trinv_internal │ │ │ │ +00688e30 0010ac16 R_ARM_JUMP_SLOT 00656521 FLA_Apply_QUD_UT_lhfc_blk_var1 │ │ │ │ +00688e34 0018d916 R_ARM_JUMP_SLOT 0056eb29 FLA_Ttmm_l_opc_var3 │ │ │ │ +00688e38 0018f616 R_ARM_JUMP_SLOT 0012e6b1 csytf2_rook_ │ │ │ │ +00688e3c 0003f516 R_ARM_JUMP_SLOT 00474621 FLA_Hemm_rl_blk_var9 │ │ │ │ +00688e40 00182c16 R_ARM_JUMP_SLOT 00545d75 FLA_LU_piv_ops_var5 │ │ │ │ +00688e44 000ca116 R_ARM_JUMP_SLOT 004f6b45 FLA_Trmm_llt_unb_var3 │ │ │ │ +00688e48 00137716 R_ARM_JUMP_SLOT 003e895d FLA_Cntl_lyap_obj_create │ │ │ │ +00688e4c 000db516 R_ARM_JUMP_SLOT 00551151 FLA_QR2_UT_opc_var1 │ │ │ │ +00688e50 00055316 R_ARM_JUMP_SLOT 004344ad FLA_Scalr │ │ │ │ +00688e54 00097316 R_ARM_JUMP_SLOT 005d0251 FLA_Hess_UT_step_opt_var3 │ │ │ │ +00688e58 000fb416 R_ARM_JUMP_SLOT 005aa8cd FLA_Eig_gest_iu_opz_var2 │ │ │ │ +00688e5c 00114a16 R_ARM_JUMP_SLOT 0019e559 dlantb_ │ │ │ │ +00688e60 001c3c16 R_ARM_JUMP_SLOT 0007f819 dormbr_check │ │ │ │ +00688e64 000e8716 R_ARM_JUMP_SLOT 0007f1c1 dorgl2_check │ │ │ │ +00688e68 000f8416 R_ARM_JUMP_SLOT 003f7c0d FLA_Check_conformal_dims │ │ │ │ +00688e6c 0005ff16 R_ARM_JUMP_SLOT 00634d21 FLA_Apply_G_rf_asc_var1 │ │ │ │ +00688e70 000c6116 R_ARM_JUMP_SLOT 00098f89 cgehd2_ │ │ │ │ +00688e74 00154a16 R_ARM_JUMP_SLOT 0063548d FLA_Apply_G_rf_asd_var2 │ │ │ │ +00688e78 00109f16 R_ARM_JUMP_SLOT 003fafdd FLA_Obj_is │ │ │ │ 00688e7c 00007716 R_ARM_JUMP_SLOT 00000000 strtol@GLIBC_2.4 │ │ │ │ -00688e80 00042d16 R_ARM_JUMP_SLOT 003fa025 FLA_Absolute_square │ │ │ │ -00688e84 00077716 R_ARM_JUMP_SLOT 003f39b1 FLA_Lock_destroy │ │ │ │ -00688e88 0012ee16 R_ARM_JUMP_SLOT 0032c179 zlangt_ │ │ │ │ -00688e8c 0004fb16 R_ARM_JUMP_SLOT 0038e211 zungl2_ │ │ │ │ -00688e90 000c5216 R_ARM_JUMP_SLOT 004268a5 FLA_QR_unb_external │ │ │ │ -00688e94 00050d16 R_ARM_JUMP_SLOT 0021ca6d sgehd2_ │ │ │ │ -00688e98 001a4716 R_ARM_JUMP_SLOT 003d506d FLA_Obj_equals_check │ │ │ │ -00688e9c 00165216 R_ARM_JUMP_SLOT 0066528d FLA_Apply_Q_UT_lhfr_blk_var1 │ │ │ │ -00688ea0 00098416 R_ARM_JUMP_SLOT 00638f55 FLA_Apply_G_rf_bls_var2 │ │ │ │ +00688e80 00042d16 R_ARM_JUMP_SLOT 003fa06d FLA_Absolute_square │ │ │ │ +00688e84 00077716 R_ARM_JUMP_SLOT 003f37cd FLA_Lock_destroy │ │ │ │ +00688e88 0012ee16 R_ARM_JUMP_SLOT 0032ddc9 zlangt_ │ │ │ │ +00688e8c 0004fb16 R_ARM_JUMP_SLOT 0038e259 zungl2_ │ │ │ │ +00688e90 000c5216 R_ARM_JUMP_SLOT 004268b9 FLA_QR_unb_external │ │ │ │ +00688e94 00050d16 R_ARM_JUMP_SLOT 0021beb1 sgehd2_ │ │ │ │ +00688e98 001a4716 R_ARM_JUMP_SLOT 003d50b5 FLA_Obj_equals_check │ │ │ │ +00688e9c 00165216 R_ARM_JUMP_SLOT 00665891 FLA_Apply_Q_UT_lhfr_blk_var1 │ │ │ │ +00688ea0 00098416 R_ARM_JUMP_SLOT 0063977d FLA_Apply_G_rf_bls_var2 │ │ │ │ 00688ea4 00007816 R_ARM_JUMP_SLOT 00000000 fseeko64@GLIBC_2.4 │ │ │ │ -00688ea8 0010c316 R_ARM_JUMP_SLOT 00654c5d FLA_Apply_Q2_UT_lnfc_blk_var1 │ │ │ │ -00688eac 000f3816 R_ARM_JUMP_SLOT 00480159 FLA_Her2k_ln │ │ │ │ -00688eb0 000b4c16 R_ARM_JUMP_SLOT 002f45d5 zhecon_ │ │ │ │ -00688eb4 0008b216 R_ARM_JUMP_SLOT 003bf779 bl1_dger_blas │ │ │ │ -00688eb8 0019f316 R_ARM_JUMP_SLOT 004e53ed FLA_Syrk_ln_unb_var5 │ │ │ │ -00688ebc 00158016 R_ARM_JUMP_SLOT 00441cd1 FLA_Gemm_cn_unb_var4 │ │ │ │ -00688ec0 0015b416 R_ARM_JUMP_SLOT 003e8891 FLA_Cntl_init_flash │ │ │ │ -00688ec4 001b3b16 R_ARM_JUMP_SLOT 003ecc29 FLASH_Apply_Q_UT_inc_cntl_finalize │ │ │ │ -00688ec8 001a4316 R_ARM_JUMP_SLOT 003f3c51 FLA_Finalize_constants │ │ │ │ -00688ecc 000a0d16 R_ARM_JUMP_SLOT 0007d27d dgesdd_check │ │ │ │ -00688ed0 000b1d16 R_ARM_JUMP_SLOT 003aec81 z_sqrt │ │ │ │ -00688ed4 0007d316 R_ARM_JUMP_SLOT 0026e229 slaqr5_ │ │ │ │ +00688ea8 0010c316 R_ARM_JUMP_SLOT 00655005 FLA_Apply_Q2_UT_lnfc_blk_var1 │ │ │ │ +00688eac 000f3816 R_ARM_JUMP_SLOT 0047fecd FLA_Her2k_ln │ │ │ │ +00688eb0 000b4c16 R_ARM_JUMP_SLOT 002f45fd zhecon_ │ │ │ │ +00688eb4 0008b216 R_ARM_JUMP_SLOT 003bf039 bl1_dger_blas │ │ │ │ +00688eb8 0019f316 R_ARM_JUMP_SLOT 004e5851 FLA_Syrk_ln_unb_var5 │ │ │ │ +00688ebc 00158016 R_ARM_JUMP_SLOT 00441a79 FLA_Gemm_cn_unb_var4 │ │ │ │ +00688ec0 0015b416 R_ARM_JUMP_SLOT 003e82d1 FLA_Cntl_init_flash │ │ │ │ +00688ec4 001b3b16 R_ARM_JUMP_SLOT 003ecc71 FLASH_Apply_Q_UT_inc_cntl_finalize │ │ │ │ +00688ec8 001a4316 R_ARM_JUMP_SLOT 003f3a69 FLA_Finalize_constants │ │ │ │ +00688ecc 000a0d16 R_ARM_JUMP_SLOT 0007d281 dgesdd_check │ │ │ │ +00688ed0 000b1d16 R_ARM_JUMP_SLOT 003aece9 z_sqrt │ │ │ │ +00688ed4 0007d316 R_ARM_JUMP_SLOT 0026e231 slaqr5_ │ │ │ │ 00688ed8 00167516 R_ARM_JUMP_SLOT 0006868d sgeqr2_ │ │ │ │ -00688edc 00199e16 R_ARM_JUMP_SLOT 003d2851 bl1_ssetmr │ │ │ │ -00688ee0 000e0a16 R_ARM_JUMP_SLOT 005b281d FLA_Eig_gest_nl_opz_var1 │ │ │ │ -00688ee4 001a8d16 R_ARM_JUMP_SLOT 004bd579 FLA_Symm_rl_unb_var6 │ │ │ │ -00688ee8 0018bc16 R_ARM_JUMP_SLOT 0053f399 FLA_LU_nopiv_blk_var2 │ │ │ │ -00688eec 0008eb16 R_ARM_JUMP_SLOT 004994d1 FLA_Her2k_un_unb_var1 │ │ │ │ -00688ef0 000e6916 R_ARM_JUMP_SLOT 003082f1 zhetrs_rook_ │ │ │ │ -00688ef4 00098d16 R_ARM_JUMP_SLOT 00639b6d FLA_Apply_G_rf_bls_var6 │ │ │ │ -00688ef8 0009c916 R_ARM_JUMP_SLOT 0040a0c9 FLA_Househ3UD_UT_opd │ │ │ │ -00688efc 0012c616 R_ARM_JUMP_SLOT 004ed699 FLA_Syrk_ut_unb_var4 │ │ │ │ -00688f00 00167616 R_ARM_JUMP_SLOT 0066fc21 FLA_Apply_Q_UT_rnbc_blk_var1 │ │ │ │ -00688f04 0003b516 R_ARM_JUMP_SLOT 003bde2d bl1_dccopymrt │ │ │ │ -00688f08 0015f916 R_ARM_JUMP_SLOT 0044b245 FLA_Gemm_hc_blk_var4 │ │ │ │ -00688f0c 0008ba16 R_ARM_JUMP_SLOT 00452db5 FLA_Gemm_nc_blk_var3 │ │ │ │ -00688f10 0004b316 R_ARM_JUMP_SLOT 005ed83d FLA_Lyap_h_unb_var4 │ │ │ │ -00688f14 0008f216 R_ARM_JUMP_SLOT 0049abc5 FLA_Her2k_un_unb_var5 │ │ │ │ -00688f18 00185816 R_ARM_JUMP_SLOT 00401c71 FLA_Max_abs_value_herm │ │ │ │ +00688edc 00199e16 R_ARM_JUMP_SLOT 003d248d bl1_ssetmr │ │ │ │ +00688ee0 000e0a16 R_ARM_JUMP_SLOT 005b2855 FLA_Eig_gest_nl_opz_var1 │ │ │ │ +00688ee4 001a8d16 R_ARM_JUMP_SLOT 004bd8d5 FLA_Symm_rl_unb_var6 │ │ │ │ +00688ee8 0018bc16 R_ARM_JUMP_SLOT 0053f3d1 FLA_LU_nopiv_blk_var2 │ │ │ │ +00688eec 0008eb16 R_ARM_JUMP_SLOT 0049950d FLA_Her2k_un_unb_var1 │ │ │ │ +00688ef0 000e6916 R_ARM_JUMP_SLOT 003075e1 zhetrs_rook_ │ │ │ │ +00688ef4 00098d16 R_ARM_JUMP_SLOT 00639f6d FLA_Apply_G_rf_bls_var6 │ │ │ │ +00688ef8 0009c916 R_ARM_JUMP_SLOT 004096e1 FLA_Househ3UD_UT_opd │ │ │ │ +00688efc 0012c616 R_ARM_JUMP_SLOT 004ed6d5 FLA_Syrk_ut_unb_var4 │ │ │ │ +00688f00 00167616 R_ARM_JUMP_SLOT 0066fced FLA_Apply_Q_UT_rnbc_blk_var1 │ │ │ │ +00688f04 0003b516 R_ARM_JUMP_SLOT 003be235 bl1_dccopymrt │ │ │ │ +00688f08 0015f916 R_ARM_JUMP_SLOT 0044b28d FLA_Gemm_hc_blk_var4 │ │ │ │ +00688f0c 0008ba16 R_ARM_JUMP_SLOT 00452b81 FLA_Gemm_nc_blk_var3 │ │ │ │ +00688f10 0004b316 R_ARM_JUMP_SLOT 005eecb9 FLA_Lyap_h_unb_var4 │ │ │ │ +00688f14 0008f216 R_ARM_JUMP_SLOT 0049ac01 FLA_Her2k_un_unb_var5 │ │ │ │ +00688f18 00185816 R_ARM_JUMP_SLOT 00401ffd FLA_Max_abs_value_herm │ │ │ │ 00688f1c 00182316 R_ARM_JUMP_SLOT 00067de9 dgelqf_ │ │ │ │ -00688f20 00103816 R_ARM_JUMP_SLOT 00568525 FLA_Trinv_un_opd_var2 │ │ │ │ +00688f20 00103816 R_ARM_JUMP_SLOT 00567d01 FLA_Trinv_un_opd_var2 │ │ │ │ 00688f24 00007916 R_ARM_JUMP_SLOT 00000000 omp_set_lock@OMP_3.0 │ │ │ │ -00688f28 000d1f16 R_ARM_JUMP_SLOT 003d2579 bl1_zsetv │ │ │ │ -00688f2c 000e6416 R_ARM_JUMP_SLOT 003f7801 FLA_Check_posix_memalign_failure │ │ │ │ -00688f30 000c8a16 R_ARM_JUMP_SLOT 004246a5 FLA_Syrk_un_task │ │ │ │ -00688f34 00136216 R_ARM_JUMP_SLOT 00404985 FLA_Set_to_identity │ │ │ │ -00688f38 0014f016 R_ARM_JUMP_SLOT 005228c5 FLA_Trsm_rln_unb_var4 │ │ │ │ -00688f3c 0011ae16 R_ARM_JUMP_SLOT 00409359 FLA_Househ2s_UT_l_ops │ │ │ │ -00688f40 00073b16 R_ARM_JUMP_SLOT 00456fb1 FLA_Gemm_nn_blk_var4 │ │ │ │ -00688f44 001b9616 R_ARM_JUMP_SLOT 005aa5ad FLA_Eig_gest_iu_opc_var2 │ │ │ │ -00688f48 0001b116 R_ARM_JUMP_SLOT 005ff0b5 FLA_Sylv_hh_blk_var17 │ │ │ │ -00688f4c 000e5516 R_ARM_JUMP_SLOT 00556779 FLA_QR_UT_inc_blk_var1 │ │ │ │ -00688f50 0009e216 R_ARM_JUMP_SLOT 004cec05 FLA_Syr2k_lt_blk_var2 │ │ │ │ -00688f54 0004b716 R_ARM_JUMP_SLOT 0017feb5 dladiv2_ │ │ │ │ -00688f58 00029f16 R_ARM_JUMP_SLOT 00424d45 FLA_Trmm_lun_task │ │ │ │ -00688f5c 000f5316 R_ARM_JUMP_SLOT 003cd961 bl1_vector_dim │ │ │ │ -00688f60 00158c16 R_ARM_JUMP_SLOT 003f16c9 FLASH_Obj_datatype │ │ │ │ -00688f64 000e7516 R_ARM_JUMP_SLOT 005381e9 FLA_Chol_u_ops_var1 │ │ │ │ -00688f68 0001f516 R_ARM_JUMP_SLOT 0040cafd fla_dlamc3 │ │ │ │ -00688f6c 000b4216 R_ARM_JUMP_SLOT 004a5ad5 FLA_Herk_uh_unb_var6 │ │ │ │ -00688f70 00103b16 R_ARM_JUMP_SLOT 004872c9 FLA_Her2k_lh_unb_var6 │ │ │ │ -00688f74 0006e916 R_ARM_JUMP_SLOT 0039d359 dorml2_fla │ │ │ │ -00688f78 000a4616 R_ARM_JUMP_SLOT 002650c9 slarft_ │ │ │ │ -00688f7c 0007be16 R_ARM_JUMP_SLOT 003bf68d bl1_sger_blas │ │ │ │ -00688f80 001a8016 R_ARM_JUMP_SLOT 003e8139 FLA_Cntl_init │ │ │ │ -00688f84 000eac16 R_ARM_JUMP_SLOT 0026dd89 slarzb_ │ │ │ │ -00688f88 000aca16 R_ARM_JUMP_SLOT 003ad1f9 z_div │ │ │ │ -00688f8c 001bbb16 R_ARM_JUMP_SLOT 001bfdd9 dlatdf_ │ │ │ │ -00688f90 000cd316 R_ARM_JUMP_SLOT 0056c0f9 FLA_Trinv_uu_ops_var4 │ │ │ │ -00688f94 000ee216 R_ARM_JUMP_SLOT 003cd9f5 bl1_dallocv │ │ │ │ -00688f98 001b0b16 R_ARM_JUMP_SLOT 0014e269 cungtr_ │ │ │ │ -00688f9c 00195d16 R_ARM_JUMP_SLOT 004e91f5 FLA_Syrk_un_blk_var3 │ │ │ │ -00688fa0 00046316 R_ARM_JUMP_SLOT 004ef98d FLA_Trmm_rlc │ │ │ │ -00688fa4 000b1616 R_ARM_JUMP_SLOT 003ed0d9 FLASH_LQ_UT_cntl_finalize │ │ │ │ -00688fa8 0012d516 R_ARM_JUMP_SLOT 003d4ec5 FLA_Obj_create_without_buffer_check │ │ │ │ -00688fac 00017816 R_ARM_JUMP_SLOT 0055d18d FLA_Tevd_iteracc_n_opd_var1 │ │ │ │ -00688fb0 000a4d16 R_ARM_JUMP_SLOT 0026c5cd slaruv_ │ │ │ │ -00688fb4 000c4016 R_ARM_JUMP_SLOT 00150df5 cunmlq_ │ │ │ │ -00688fb8 001b5516 R_ARM_JUMP_SLOT 002e5679 zggbak_ │ │ │ │ -00688fbc 0008a816 R_ARM_JUMP_SLOT 0019bfe9 dlangt_ │ │ │ │ -00688fc0 0012d616 R_ARM_JUMP_SLOT 00197ae1 dlaneg_ │ │ │ │ -00688fc4 0019f416 R_ARM_JUMP_SLOT 004b8de9 FLA_Symm_rl_blk_var3 │ │ │ │ -00688fc8 0013ad16 R_ARM_JUMP_SLOT 00288411 spbcon_ │ │ │ │ -00688fcc 001c7016 R_ARM_JUMP_SLOT 004fdbd5 FLA_Trmm_lut_unb_var3 │ │ │ │ -00688fd0 0014a416 R_ARM_JUMP_SLOT 00506489 FLA_Trmm_ruc_blk_var2 │ │ │ │ -00688fd4 0008a716 R_ARM_JUMP_SLOT 003cc7d5 bl1_abort_msg │ │ │ │ -00688fd8 0006b816 R_ARM_JUMP_SLOT 0043ccf5 FLA_Gemm_cc_blk_var4 │ │ │ │ -00688fdc 000b8416 R_ARM_JUMP_SLOT 003bfc2d bl1_cher2_blas │ │ │ │ -00688fe0 000e6516 R_ARM_JUMP_SLOT 0027b415 slasq2_ │ │ │ │ -00688fe4 00115516 R_ARM_JUMP_SLOT 00629b55 FLA_Sylv_nn_blk_var5 │ │ │ │ -00688fe8 00068216 R_ARM_JUMP_SLOT 00426199 FLA_Eig_gest_iu_blk_ext │ │ │ │ -00688fec 0002e416 R_ARM_JUMP_SLOT 0057aa7d FLA_Bidiag_UT_u_blk_var1 │ │ │ │ -00688ff0 000df716 R_ARM_JUMP_SLOT 00436389 FLA_Gemv_n │ │ │ │ -00688ff4 000a5116 R_ARM_JUMP_SLOT 00201a29 dtrsen_ │ │ │ │ -00688ff8 000eb416 R_ARM_JUMP_SLOT 00656079 FLASH_Apply_QUD_UT_inc_create_workspace │ │ │ │ -00688ffc 0009eb16 R_ARM_JUMP_SLOT 004d0501 FLA_Syr2k_lt_blk_var6 │ │ │ │ -00689000 000a6316 R_ARM_JUMP_SLOT 003e7439 FLA_UDdate_UT_solve_check │ │ │ │ -00689004 000fee16 R_ARM_JUMP_SLOT 00271de9 slarrv_ │ │ │ │ -00689008 00084d16 R_ARM_JUMP_SLOT 005f3219 FLA_Lyap_n_opt_var4 │ │ │ │ -0068900c 00170d16 R_ARM_JUMP_SLOT 0032f4f9 zlanhe_ │ │ │ │ -00689010 00060316 R_ARM_JUMP_SLOT 001c90d1 dorbdb4_ │ │ │ │ +00688f28 000d1f16 R_ARM_JUMP_SLOT 003d3c01 bl1_zsetv │ │ │ │ +00688f2c 000e6416 R_ARM_JUMP_SLOT 003f85e9 FLA_Check_posix_memalign_failure │ │ │ │ +00688f30 000c8a16 R_ARM_JUMP_SLOT 004246ed FLA_Syrk_un_task │ │ │ │ +00688f34 00136216 R_ARM_JUMP_SLOT 0040524d FLA_Set_to_identity │ │ │ │ +00688f38 0014f016 R_ARM_JUMP_SLOT 00522901 FLA_Trsm_rln_unb_var4 │ │ │ │ +00688f3c 0011ae16 R_ARM_JUMP_SLOT 0040a4c1 FLA_Househ2s_UT_l_ops │ │ │ │ +00688f40 00073b16 R_ARM_JUMP_SLOT 00456ff9 FLA_Gemm_nn_blk_var4 │ │ │ │ +00688f44 001b9616 R_ARM_JUMP_SLOT 005aa5e5 FLA_Eig_gest_iu_opc_var2 │ │ │ │ +00688f48 0001b116 R_ARM_JUMP_SLOT 005ff0f1 FLA_Sylv_hh_blk_var17 │ │ │ │ +00688f4c 000e5516 R_ARM_JUMP_SLOT 00556e95 FLA_QR_UT_inc_blk_var1 │ │ │ │ +00688f50 0009e216 R_ARM_JUMP_SLOT 004ce605 FLA_Syr2k_lt_blk_var2 │ │ │ │ +00688f54 0004b716 R_ARM_JUMP_SLOT 0017fec9 dladiv2_ │ │ │ │ +00688f58 00029f16 R_ARM_JUMP_SLOT 00424dbd FLA_Trmm_lun_task │ │ │ │ +00688f5c 000f5316 R_ARM_JUMP_SLOT 003cd881 bl1_vector_dim │ │ │ │ +00688f60 00158c16 R_ARM_JUMP_SLOT 003f1711 FLASH_Obj_datatype │ │ │ │ +00688f64 000e7516 R_ARM_JUMP_SLOT 00537691 FLA_Chol_u_ops_var1 │ │ │ │ +00688f68 0001f516 R_ARM_JUMP_SLOT 0040ca2d fla_dlamc3 │ │ │ │ +00688f6c 000b4216 R_ARM_JUMP_SLOT 004a5519 FLA_Herk_uh_unb_var6 │ │ │ │ +00688f70 00103b16 R_ARM_JUMP_SLOT 00487ec1 FLA_Her2k_lh_unb_var6 │ │ │ │ +00688f74 0006e916 R_ARM_JUMP_SLOT 0039eb21 dorml2_fla │ │ │ │ +00688f78 000a4616 R_ARM_JUMP_SLOT 002650d9 slarft_ │ │ │ │ +00688f7c 0007be16 R_ARM_JUMP_SLOT 003bef4d bl1_sger_blas │ │ │ │ +00688f80 001a8016 R_ARM_JUMP_SLOT 003e8129 FLA_Cntl_init │ │ │ │ +00688f84 000eac16 R_ARM_JUMP_SLOT 0026ddd5 slarzb_ │ │ │ │ +00688f88 000aca16 R_ARM_JUMP_SLOT 003ad249 z_div │ │ │ │ +00688f8c 001bbb16 R_ARM_JUMP_SLOT 001bfe01 dlatdf_ │ │ │ │ +00688f90 000cd316 R_ARM_JUMP_SLOT 0056c519 FLA_Trinv_uu_ops_var4 │ │ │ │ +00688f94 000ee216 R_ARM_JUMP_SLOT 003cd915 bl1_dallocv │ │ │ │ +00688f98 001b0b16 R_ARM_JUMP_SLOT 0014d169 cungtr_ │ │ │ │ +00688f9c 00195d16 R_ARM_JUMP_SLOT 004e9ab9 FLA_Syrk_un_blk_var3 │ │ │ │ +00688fa0 00046316 R_ARM_JUMP_SLOT 004ef509 FLA_Trmm_rlc │ │ │ │ +00688fa4 000b1616 R_ARM_JUMP_SLOT 003ecf51 FLASH_LQ_UT_cntl_finalize │ │ │ │ +00688fa8 0012d516 R_ARM_JUMP_SLOT 003d4f0d FLA_Obj_create_without_buffer_check │ │ │ │ +00688fac 00017816 R_ARM_JUMP_SLOT 0055da5d FLA_Tevd_iteracc_n_opd_var1 │ │ │ │ +00688fb0 000a4d16 R_ARM_JUMP_SLOT 0026c515 slaruv_ │ │ │ │ +00688fb4 000c4016 R_ARM_JUMP_SLOT 00150a05 cunmlq_ │ │ │ │ +00688fb8 001b5516 R_ARM_JUMP_SLOT 002e519d zggbak_ │ │ │ │ +00688fbc 0008a816 R_ARM_JUMP_SLOT 0019c311 dlangt_ │ │ │ │ +00688fc0 0012d616 R_ARM_JUMP_SLOT 00198325 dlaneg_ │ │ │ │ +00688fc4 0019f416 R_ARM_JUMP_SLOT 004b8e25 FLA_Symm_rl_blk_var3 │ │ │ │ +00688fc8 0013ad16 R_ARM_JUMP_SLOT 00288419 spbcon_ │ │ │ │ +00688fcc 001c7016 R_ARM_JUMP_SLOT 004fdc11 FLA_Trmm_lut_unb_var3 │ │ │ │ +00688fd0 0014a416 R_ARM_JUMP_SLOT 00505cc5 FLA_Trmm_ruc_blk_var2 │ │ │ │ +00688fd4 0008a716 R_ARM_JUMP_SLOT 003cc3e1 bl1_abort_msg │ │ │ │ +00688fd8 0006b816 R_ARM_JUMP_SLOT 0043cd3d FLA_Gemm_cc_blk_var4 │ │ │ │ +00688fdc 000b8416 R_ARM_JUMP_SLOT 003c0125 bl1_cher2_blas │ │ │ │ +00688fe0 000e6516 R_ARM_JUMP_SLOT 00279281 slasq2_ │ │ │ │ +00688fe4 00115516 R_ARM_JUMP_SLOT 00627781 FLA_Sylv_nn_blk_var5 │ │ │ │ +00688fe8 00068216 R_ARM_JUMP_SLOT 004261e1 FLA_Eig_gest_iu_blk_ext │ │ │ │ +00688fec 0002e416 R_ARM_JUMP_SLOT 0057aab5 FLA_Bidiag_UT_u_blk_var1 │ │ │ │ +00688ff0 000df716 R_ARM_JUMP_SLOT 004363d1 FLA_Gemv_n │ │ │ │ +00688ff4 000a5116 R_ARM_JUMP_SLOT 00203e9d dtrsen_ │ │ │ │ +00688ff8 000eb416 R_ARM_JUMP_SLOT 00656e89 FLASH_Apply_QUD_UT_inc_create_workspace │ │ │ │ +00688ffc 0009eb16 R_ARM_JUMP_SLOT 004cf8c1 FLA_Syr2k_lt_blk_var6 │ │ │ │ +00689000 000a6316 R_ARM_JUMP_SLOT 003e76b1 FLA_UDdate_UT_solve_check │ │ │ │ +00689004 000fee16 R_ARM_JUMP_SLOT 00271df1 slarrv_ │ │ │ │ +00689008 00084d16 R_ARM_JUMP_SLOT 005f5195 FLA_Lyap_n_opt_var4 │ │ │ │ +0068900c 00170d16 R_ARM_JUMP_SLOT 0032eed9 zlanhe_ │ │ │ │ +00689010 00060316 R_ARM_JUMP_SLOT 001c90ed dorbdb4_ │ │ │ │ 00689014 00007a16 R_ARM_JUMP_SLOT 00000000 ssymm_ │ │ │ │ -00689018 00137116 R_ARM_JUMP_SLOT 0029e0ed ssycon_ │ │ │ │ -0068901c 00024016 R_ARM_JUMP_SLOT 005bfd19 FLA_Hess_UT_blf_var2 │ │ │ │ -00689020 0010f616 R_ARM_JUMP_SLOT 00419a49 FLA_Axpyt_t_task │ │ │ │ -00689024 0016a316 R_ARM_JUMP_SLOT 001b3a41 dlasd1_ │ │ │ │ -00689028 00132416 R_ARM_JUMP_SLOT 005a1225 FLA_Eig_gest_il_opt_var2 │ │ │ │ -0068902c 00140e16 R_ARM_JUMP_SLOT 002252ad sgerqf_ │ │ │ │ -00689030 0018aa16 R_ARM_JUMP_SLOT 003ad2b9 ilaenv_ │ │ │ │ -00689034 00145816 R_ARM_JUMP_SLOT 0047a109 FLA_Hemm_ru_blk_var5 │ │ │ │ +00689018 00137116 R_ARM_JUMP_SLOT 0029dab1 ssycon_ │ │ │ │ +0068901c 00024016 R_ARM_JUMP_SLOT 005bf035 FLA_Hess_UT_blf_var2 │ │ │ │ +00689020 0010f616 R_ARM_JUMP_SLOT 00419bcd FLA_Axpyt_t_task │ │ │ │ +00689024 0016a316 R_ARM_JUMP_SLOT 001b3601 dlasd1_ │ │ │ │ +00689028 00132416 R_ARM_JUMP_SLOT 005a2949 FLA_Eig_gest_il_opt_var2 │ │ │ │ +0068902c 00140e16 R_ARM_JUMP_SLOT 00224dd5 sgerqf_ │ │ │ │ +00689030 0018aa16 R_ARM_JUMP_SLOT 003ad309 ilaenv_ │ │ │ │ +00689034 00145816 R_ARM_JUMP_SLOT 00479b05 FLA_Hemm_ru_blk_var5 │ │ │ │ 00689038 00007b16 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ -0068903c 0010e016 R_ARM_JUMP_SLOT 00424091 FLA_Herk_lh_task │ │ │ │ -00689040 00183016 R_ARM_JUMP_SLOT 0028ca8d spbrfs_ │ │ │ │ -00689044 00176a16 R_ARM_JUMP_SLOT 003d7421 FLA_Househ3UD_UT_check │ │ │ │ -00689048 000f5516 R_ARM_JUMP_SLOT 004837a5 FLA_Her2k_lh_blk_var5 │ │ │ │ -0068904c 00148716 R_ARM_JUMP_SLOT 005aaef1 FLA_Eig_gest_iu_ops_var3 │ │ │ │ -00689050 00120b16 R_ARM_JUMP_SLOT 0055534d FLA_QR_UT_ops_var2 │ │ │ │ -00689054 0012ba16 R_ARM_JUMP_SLOT 00134fe5 ctgsna_ │ │ │ │ -00689058 000f1d16 R_ARM_JUMP_SLOT 00280ca5 slatps_ │ │ │ │ -0068905c 00029516 R_ARM_JUMP_SLOT 002927c5 sptts2_ │ │ │ │ -00689060 00178116 R_ARM_JUMP_SLOT 0009244d cgbtrf_ │ │ │ │ -00689064 00060416 R_ARM_JUMP_SLOT 0054f989 FLA_LQ_UT_ops_var2 │ │ │ │ -00689068 0015d816 R_ARM_JUMP_SLOT 00662b61 FLA_Apply_Q_UT_lhbr_blk_var1 │ │ │ │ -0068906c 0002fa16 R_ARM_JUMP_SLOT 00434219 FLA_Scal_blk_var4 │ │ │ │ -00689070 00058316 R_ARM_JUMP_SLOT 004262a1 FLA_Eig_gest_unb_external │ │ │ │ -00689074 0012e216 R_ARM_JUMP_SLOT 003b9471 bl1_zdscalv │ │ │ │ +0068903c 0010e016 R_ARM_JUMP_SLOT 00423381 FLA_Herk_lh_task │ │ │ │ +00689040 00183016 R_ARM_JUMP_SLOT 0028ca95 spbrfs_ │ │ │ │ +00689044 00176a16 R_ARM_JUMP_SLOT 003d7385 FLA_Househ3UD_UT_check │ │ │ │ +00689048 000f5516 R_ARM_JUMP_SLOT 004837e1 FLA_Her2k_lh_blk_var5 │ │ │ │ +0068904c 00148716 R_ARM_JUMP_SLOT 005ac2b5 FLA_Eig_gest_iu_ops_var3 │ │ │ │ +00689050 00120b16 R_ARM_JUMP_SLOT 00555675 FLA_QR_UT_ops_var2 │ │ │ │ +00689054 0012ba16 R_ARM_JUMP_SLOT 00136599 ctgsna_ │ │ │ │ +00689058 000f1d16 R_ARM_JUMP_SLOT 00282661 slatps_ │ │ │ │ +0068905c 00029516 R_ARM_JUMP_SLOT 00291f19 sptts2_ │ │ │ │ +00689060 00178116 R_ARM_JUMP_SLOT 000928dd cgbtrf_ │ │ │ │ +00689064 00060416 R_ARM_JUMP_SLOT 0054f9c1 FLA_LQ_UT_ops_var2 │ │ │ │ +00689068 0015d816 R_ARM_JUMP_SLOT 0065b4b5 FLA_Apply_Q_UT_lhbr_blk_var1 │ │ │ │ +0068906c 0002fa16 R_ARM_JUMP_SLOT 004340e1 FLA_Scal_blk_var4 │ │ │ │ +00689070 00058316 R_ARM_JUMP_SLOT 004262e9 FLA_Eig_gest_unb_external │ │ │ │ +00689074 0012e216 R_ARM_JUMP_SLOT 003bb185 bl1_zdscalv │ │ │ │ 00689078 00007c16 R_ARM_JUMP_SLOT 00000000 zgemv_ │ │ │ │ -0068907c 00195816 R_ARM_JUMP_SLOT 003c5655 bl1_ztrmm_blas │ │ │ │ -00689080 0007ca16 R_ARM_JUMP_SLOT 0050a6c5 FLA_Trmm_run_unb_var1 │ │ │ │ -00689084 00156516 R_ARM_JUMP_SLOT 005068f5 FLA_Trmm_ruc_unb_var3 │ │ │ │ -00689088 00188316 R_ARM_JUMP_SLOT 003b6299 bl1_saxpymt │ │ │ │ -0068908c 0012b416 R_ARM_JUMP_SLOT 00420fd9 FLA_Syr2k_external │ │ │ │ -00689090 00012e16 R_ARM_JUMP_SLOT 004b5cad FLA_Symm_lu_unb_var4 │ │ │ │ -00689094 0002f616 R_ARM_JUMP_SLOT 00271145 slasd5_ │ │ │ │ -00689098 00190616 R_ARM_JUMP_SLOT 0056714d FLA_Trinv_un_blk_var1 │ │ │ │ -0068909c 001c0016 R_ARM_JUMP_SLOT 006633e9 FLA_Apply_Q_UT_lhbc_blk_var3 │ │ │ │ -006890a0 0011e016 R_ARM_JUMP_SLOT 0046aaa1 FLA_Hemm_ll_unb_var7 │ │ │ │ -006890a4 001a0a16 R_ARM_JUMP_SLOT 004eae99 FLA_Syrk_un_unb_var4 │ │ │ │ -006890a8 001b6716 R_ARM_JUMP_SLOT 003b6679 bl1_zaxpymt │ │ │ │ -006890ac 00177416 R_ARM_JUMP_SLOT 005b5829 FLA_Eig_gest_nl_unb_var4 │ │ │ │ +0068907c 00195816 R_ARM_JUMP_SLOT 003c569d bl1_ztrmm_blas │ │ │ │ +00689080 0007ca16 R_ARM_JUMP_SLOT 0050a3d5 FLA_Trmm_run_unb_var1 │ │ │ │ +00689084 00156516 R_ARM_JUMP_SLOT 00506931 FLA_Trmm_ruc_unb_var3 │ │ │ │ +00689088 00188316 R_ARM_JUMP_SLOT 003b6081 bl1_saxpymt │ │ │ │ +0068908c 0012b416 R_ARM_JUMP_SLOT 00421cfd FLA_Syr2k_external │ │ │ │ +00689090 00012e16 R_ARM_JUMP_SLOT 004b5cbd FLA_Symm_lu_unb_var4 │ │ │ │ +00689094 0002f616 R_ARM_JUMP_SLOT 0027172d slasd5_ │ │ │ │ +00689098 00190616 R_ARM_JUMP_SLOT 00567189 FLA_Trinv_un_blk_var1 │ │ │ │ +0068909c 001c0016 R_ARM_JUMP_SLOT 0065aba9 FLA_Apply_Q_UT_lhbc_blk_var3 │ │ │ │ +006890a0 0011e016 R_ARM_JUMP_SLOT 00469aa1 FLA_Hemm_ll_unb_var7 │ │ │ │ +006890a4 001a0a16 R_ARM_JUMP_SLOT 004eaed5 FLA_Syrk_un_unb_var4 │ │ │ │ +006890a8 001b6716 R_ARM_JUMP_SLOT 003b6461 bl1_zaxpymt │ │ │ │ +006890ac 00177416 R_ARM_JUMP_SLOT 005b6759 FLA_Eig_gest_nl_unb_var4 │ │ │ │ 006890b0 00007d16 R_ARM_JUMP_SLOT 00000000 ddot_ │ │ │ │ -006890b4 001a2116 R_ARM_JUMP_SLOT 00657919 FLASH_Apply_Q_UT │ │ │ │ -006890b8 00135116 R_ARM_JUMP_SLOT 00502871 FLA_Trmm_rln_blk_var1 │ │ │ │ -006890bc 00086d16 R_ARM_JUMP_SLOT 00405f41 FLA_random_double │ │ │ │ -006890c0 001b8516 R_ARM_JUMP_SLOT 003d5421 FLA_Obj_free_without_buffer_check │ │ │ │ -006890c4 000ee916 R_ARM_JUMP_SLOT 006332dd FLA_Apply_CAQ_UT_inc_apply_panels │ │ │ │ -006890c8 00127b16 R_ARM_JUMP_SLOT 0041bf11 FLA_Her2_external │ │ │ │ -006890cc 000d5716 R_ARM_JUMP_SLOT 005250f1 FLA_Trsm_rlt_unb_var2 │ │ │ │ -006890d0 00144416 R_ARM_JUMP_SLOT 0011a769 cptcon_ │ │ │ │ -006890d4 001b3f16 R_ARM_JUMP_SLOT 0024dd75 slag2d_ │ │ │ │ -006890d8 00017916 R_ARM_JUMP_SLOT 00433869 FLA_Copyt_t_blk_var4 │ │ │ │ -006890dc 0011e716 R_ARM_JUMP_SLOT 00427705 FLA_Apply_QUD_UT_task │ │ │ │ -006890e0 0019dd16 R_ARM_JUMP_SLOT 003f983d FLA_Repart_1x2_to_1x3 │ │ │ │ -006890e4 00067516 R_ARM_JUMP_SLOT 003daa11 FLA_Scalr_check │ │ │ │ -006890e8 00114616 R_ARM_JUMP_SLOT 005c8221 FLA_Hess_UT_step_opz_var2 │ │ │ │ -006890ec 00128316 R_ARM_JUMP_SLOT 00422f35 FLA_Hemm_task │ │ │ │ -006890f0 00128816 R_ARM_JUMP_SLOT 003ece5d FLASH_CAQR_UT_inc_cntl_finalize │ │ │ │ +006890b4 001a2116 R_ARM_JUMP_SLOT 00657a5d FLASH_Apply_Q_UT │ │ │ │ +006890b8 00135116 R_ARM_JUMP_SLOT 00502d15 FLA_Trmm_rln_blk_var1 │ │ │ │ +006890bc 00086d16 R_ARM_JUMP_SLOT 00406279 FLA_random_double │ │ │ │ +006890c0 001b8516 R_ARM_JUMP_SLOT 003d5441 FLA_Obj_free_without_buffer_check │ │ │ │ +006890c4 000ee916 R_ARM_JUMP_SLOT 00633319 FLA_Apply_CAQ_UT_inc_apply_panels │ │ │ │ +006890c8 00127b16 R_ARM_JUMP_SLOT 0041b46d FLA_Her2_external │ │ │ │ +006890cc 000d5716 R_ARM_JUMP_SLOT 00524ad5 FLA_Trsm_rlt_unb_var2 │ │ │ │ +006890d0 00144416 R_ARM_JUMP_SLOT 0011a695 cptcon_ │ │ │ │ +006890d4 001b3f16 R_ARM_JUMP_SLOT 0024d4e5 slag2d_ │ │ │ │ +006890d8 00017916 R_ARM_JUMP_SLOT 004338fd FLA_Copyt_t_blk_var4 │ │ │ │ +006890dc 0011e716 R_ARM_JUMP_SLOT 00427679 FLA_Apply_QUD_UT_task │ │ │ │ +006890e0 0019dd16 R_ARM_JUMP_SLOT 003f6e35 FLA_Repart_1x2_to_1x3 │ │ │ │ +006890e4 00067516 R_ARM_JUMP_SLOT 003daa59 FLA_Scalr_check │ │ │ │ +006890e8 00114616 R_ARM_JUMP_SLOT 005c9ee5 FLA_Hess_UT_step_opz_var2 │ │ │ │ +006890ec 00128316 R_ARM_JUMP_SLOT 00422f7d FLA_Hemm_task │ │ │ │ +006890f0 00128816 R_ARM_JUMP_SLOT 003ecdd9 FLASH_CAQR_UT_inc_cntl_finalize │ │ │ │ 006890f4 00007f16 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ -006890f8 00071b16 R_ARM_JUMP_SLOT 00112bd5 cpoequ_ │ │ │ │ -006890fc 0014ba16 R_ARM_JUMP_SLOT 003e5085 FLA_SPDinv_internal_check │ │ │ │ -00689100 00015316 R_ARM_JUMP_SLOT 0042d6b1 FLASH_Copy │ │ │ │ -00689104 00117716 R_ARM_JUMP_SLOT 004c9f05 FLA_Syr2k_ln_blk_var6 │ │ │ │ -00689108 00077016 R_ARM_JUMP_SLOT 0006a585 dgetrf_ │ │ │ │ -0068910c 000e6616 R_ARM_JUMP_SLOT 0040d959 FLA_Sort_evd_b_opc │ │ │ │ -00689110 00170f16 R_ARM_JUMP_SLOT 0057ff11 FLA_Bidiag_UT_u_step_ofz_var2 │ │ │ │ -00689114 001a8e16 R_ARM_JUMP_SLOT 005be299 FLA_Hess_UT_recover_tau_submatrix │ │ │ │ -00689118 001abe16 R_ARM_JUMP_SLOT 000f0b1d clapmt_ │ │ │ │ -0068911c 000e7d16 R_ARM_JUMP_SLOT 0040d769 FLA_Sort_evd_b_ops │ │ │ │ -00689120 00173c16 R_ARM_JUMP_SLOT 003f6835 FLA_Check_error_level │ │ │ │ -00689124 0016f016 R_ARM_JUMP_SLOT 005e9dc5 FLA_Lyap_h_opd_var1 │ │ │ │ -00689128 0013c116 R_ARM_JUMP_SLOT 005d3a69 FLA_Tridiag_UT_extract_real_diagonals │ │ │ │ -0068912c 001b2916 R_ARM_JUMP_SLOT 0034386d zlaset_ │ │ │ │ -00689130 00068916 R_ARM_JUMP_SLOT 005cc0c9 FLA_Hess_UT_step_ofu_var4 │ │ │ │ -00689134 00067816 R_ARM_JUMP_SLOT 002e4e49 zgetc2_ │ │ │ │ -00689138 0001eb16 R_ARM_JUMP_SLOT 003dba4d FLA_Her_check │ │ │ │ -0068913c 0013cf16 R_ARM_JUMP_SLOT 0040d281 FLA_Sv_2x2_ops │ │ │ │ -00689140 0019bd16 R_ARM_JUMP_SLOT 00089da1 zungqr_check │ │ │ │ -00689144 00170216 R_ARM_JUMP_SLOT 00517c41 FLA_Trsm_luc_unb_var4 │ │ │ │ -00689148 000b0716 R_ARM_JUMP_SLOT 0030b051 zhpevx_ │ │ │ │ -0068914c 000b0016 R_ARM_JUMP_SLOT 003ce99d bl1_cfree_contigm │ │ │ │ -00689150 00078d16 R_ARM_JUMP_SLOT 003edec5 FLASH_Obj_create_hierarchy_check │ │ │ │ -00689154 001bf616 R_ARM_JUMP_SLOT 004b19c5 FLA_Symm_lu_blk_var1 │ │ │ │ -00689158 000aed16 R_ARM_JUMP_SLOT 003aec3d c_sqrt │ │ │ │ -0068915c 000fc516 R_ARM_JUMP_SLOT 005418e1 FLA_LU_nopiv_opd_var3 │ │ │ │ -00689160 0013af16 R_ARM_JUMP_SLOT 0053a88d FLA_SA_FS_blk │ │ │ │ -00689164 00104e16 R_ARM_JUMP_SLOT 00520ba5 FLA_Trsm_rlh_unb_var4 │ │ │ │ -00689168 000a4716 R_ARM_JUMP_SLOT 005500e5 FLA_QR2_UT_blk_var2 │ │ │ │ -0068916c 00052e16 R_ARM_JUMP_SLOT 003bec69 bl1_dgemv │ │ │ │ -00689170 0013f016 R_ARM_JUMP_SLOT 003c1271 bl1_ssyr2_blas │ │ │ │ -00689174 0005e716 R_ARM_JUMP_SLOT 0046dead FLA_Hemm_lu_blk_var7 │ │ │ │ +006890f8 00071b16 R_ARM_JUMP_SLOT 00111a01 cpoequ_ │ │ │ │ +006890fc 0014ba16 R_ARM_JUMP_SLOT 003e50cd FLA_SPDinv_internal_check │ │ │ │ +00689100 00015316 R_ARM_JUMP_SLOT 0042d001 FLASH_Copy │ │ │ │ +00689104 00117716 R_ARM_JUMP_SLOT 004c9c51 FLA_Syr2k_ln_blk_var6 │ │ │ │ +00689108 00077016 R_ARM_JUMP_SLOT 0006b549 dgetrf_ │ │ │ │ +0068910c 000e6616 R_ARM_JUMP_SLOT 0040d9a1 FLA_Sort_evd_b_opc │ │ │ │ +00689110 00170f16 R_ARM_JUMP_SLOT 0057ff49 FLA_Bidiag_UT_u_step_ofz_var2 │ │ │ │ +00689114 001a8e16 R_ARM_JUMP_SLOT 005bdead FLA_Hess_UT_recover_tau_submatrix │ │ │ │ +00689118 001abe16 R_ARM_JUMP_SLOT 000f09b1 clapmt_ │ │ │ │ +0068911c 000e7d16 R_ARM_JUMP_SLOT 0040d7b1 FLA_Sort_evd_b_ops │ │ │ │ +00689120 00173c16 R_ARM_JUMP_SLOT 003f761d FLA_Check_error_level │ │ │ │ +00689124 0016f016 R_ARM_JUMP_SLOT 005eaba1 FLA_Lyap_h_opd_var1 │ │ │ │ +00689128 0013c116 R_ARM_JUMP_SLOT 005d3aa1 FLA_Tridiag_UT_extract_real_diagonals │ │ │ │ +0068912c 001b2916 R_ARM_JUMP_SLOT 003438ad zlaset_ │ │ │ │ +00689130 00068916 R_ARM_JUMP_SLOT 005cd869 FLA_Hess_UT_step_ofu_var4 │ │ │ │ +00689134 00067816 R_ARM_JUMP_SLOT 002e4e71 zgetc2_ │ │ │ │ +00689138 0001eb16 R_ARM_JUMP_SLOT 003db8ad FLA_Her_check │ │ │ │ +0068913c 0013cf16 R_ARM_JUMP_SLOT 0040d2c9 FLA_Sv_2x2_ops │ │ │ │ +00689140 0019bd16 R_ARM_JUMP_SLOT 000898cd zungqr_check │ │ │ │ +00689144 00170216 R_ARM_JUMP_SLOT 00518765 FLA_Trsm_luc_unb_var4 │ │ │ │ +00689148 000b0716 R_ARM_JUMP_SLOT 0030ad19 zhpevx_ │ │ │ │ +0068914c 000b0016 R_ARM_JUMP_SLOT 003ce9e5 bl1_cfree_contigm │ │ │ │ +00689150 00078d16 R_ARM_JUMP_SLOT 003edead FLASH_Obj_create_hierarchy_check │ │ │ │ +00689154 001bf616 R_ARM_JUMP_SLOT 004b1ca5 FLA_Symm_lu_blk_var1 │ │ │ │ +00689158 000aed16 R_ARM_JUMP_SLOT 003aeca5 c_sqrt │ │ │ │ +0068915c 000fc516 R_ARM_JUMP_SLOT 00541919 FLA_LU_nopiv_opd_var3 │ │ │ │ +00689160 0013af16 R_ARM_JUMP_SLOT 0053a8c5 FLA_SA_FS_blk │ │ │ │ +00689164 00104e16 R_ARM_JUMP_SLOT 00520be1 FLA_Trsm_rlh_unb_var4 │ │ │ │ +00689168 000a4716 R_ARM_JUMP_SLOT 0055011d FLA_QR2_UT_blk_var2 │ │ │ │ +0068916c 00052e16 R_ARM_JUMP_SLOT 003bf9e9 bl1_dgemv │ │ │ │ +00689170 0013f016 R_ARM_JUMP_SLOT 003c0dc5 bl1_ssyr2_blas │ │ │ │ +00689174 0005e716 R_ARM_JUMP_SLOT 0046d8e5 FLA_Hemm_lu_blk_var7 │ │ │ │ 00689178 00008016 R_ARM_JUMP_SLOT 00000000 atan │ │ │ │ -0068917c 0013c316 R_ARM_JUMP_SLOT 003d9f21 FLA_Dot_check │ │ │ │ -00689180 000fc016 R_ARM_JUMP_SLOT 004204c1 FLA_Herk_external │ │ │ │ -00689184 00123f16 R_ARM_JUMP_SLOT 0064a651 FLA_Apply_G_rf_opd_var6 │ │ │ │ -00689188 000d1416 R_ARM_JUMP_SLOT 003b7389 bl1_ccopy │ │ │ │ -0068918c 00188c16 R_ARM_JUMP_SLOT 003bcfe5 bl1_zccopymr │ │ │ │ -00689190 00049b16 R_ARM_JUMP_SLOT 00475cb5 FLA_Hemm_rl_unb_var2 │ │ │ │ +0068917c 0013c316 R_ARM_JUMP_SLOT 003d9dad FLA_Dot_check │ │ │ │ +00689180 000fc016 R_ARM_JUMP_SLOT 00420509 FLA_Herk_external │ │ │ │ +00689184 00123f16 R_ARM_JUMP_SLOT 0064a689 FLA_Apply_G_rf_opd_var6 │ │ │ │ +00689188 000d1416 R_ARM_JUMP_SLOT 003b75f1 bl1_ccopy │ │ │ │ +0068918c 00188c16 R_ARM_JUMP_SLOT 003bcab5 bl1_zccopymr │ │ │ │ +00689190 00049b16 R_ARM_JUMP_SLOT 00475cf1 FLA_Hemm_rl_unb_var2 │ │ │ │ 00689194 00008116 R_ARM_JUMP_SLOT 00000000 isamax_ │ │ │ │ -00689198 00065816 R_ARM_JUMP_SLOT 003ab4fd cdotc_f2c_ │ │ │ │ +00689198 00065816 R_ARM_JUMP_SLOT 003ac5d9 cdotc_f2c_ │ │ │ │ 0068919c 00167416 R_ARM_JUMP_SLOT 00069c8d sgesvd_ │ │ │ │ -006891a0 00039016 R_ARM_JUMP_SLOT 003b840d bl1_cinvscalv │ │ │ │ -006891a4 000af316 R_ARM_JUMP_SLOT 00346fb1 zlaqr5_ │ │ │ │ -006891a8 000c7716 R_ARM_JUMP_SLOT 00669a8d FLA_Apply_Q_UT_lnfc_blk_var3 │ │ │ │ -006891ac 0003c716 R_ARM_JUMP_SLOT 0041e421 FLA_Trsvsx_external │ │ │ │ -006891b0 001b2c16 R_ARM_JUMP_SLOT 0040026d FLASH_Queue_wait_dequeue_block │ │ │ │ -006891b4 00058d16 R_ARM_JUMP_SLOT 00331b89 zlalsd_ │ │ │ │ -006891b8 000ce516 R_ARM_JUMP_SLOT 00437975 FLA_Gemv_n_blk_var2 │ │ │ │ -006891bc 000b1716 R_ARM_JUMP_SLOT 000e537d claic1_ │ │ │ │ -006891c0 000fc616 R_ARM_JUMP_SLOT 003d0d2d bl1_cinvertv │ │ │ │ -006891c4 000a6516 R_ARM_JUMP_SLOT 003954c1 zunmr2_ │ │ │ │ -006891c8 00181b16 R_ARM_JUMP_SLOT 005a778d FLA_Eig_gest_iu_blk_var4 │ │ │ │ +006891a0 00039016 R_ARM_JUMP_SLOT 003b8a35 bl1_cinvscalv │ │ │ │ +006891a4 000af316 R_ARM_JUMP_SLOT 00346979 zlaqr5_ │ │ │ │ +006891a8 000c7716 R_ARM_JUMP_SLOT 00669ac5 FLA_Apply_Q_UT_lnfc_blk_var3 │ │ │ │ +006891ac 0003c716 R_ARM_JUMP_SLOT 0041e469 FLA_Trsvsx_external │ │ │ │ +006891b0 001b2c16 R_ARM_JUMP_SLOT 004000e9 FLASH_Queue_wait_dequeue_block │ │ │ │ +006891b4 00058d16 R_ARM_JUMP_SLOT 00331661 zlalsd_ │ │ │ │ +006891b8 000ce516 R_ARM_JUMP_SLOT 004379bd FLA_Gemv_n_blk_var2 │ │ │ │ +006891bc 000b1716 R_ARM_JUMP_SLOT 000dfca9 claic1_ │ │ │ │ +006891c0 000fc616 R_ARM_JUMP_SLOT 003d0d71 bl1_cinvertv │ │ │ │ +006891c4 000a6516 R_ARM_JUMP_SLOT 003974f9 zunmr2_ │ │ │ │ +006891c8 00181b16 R_ARM_JUMP_SLOT 005a77c5 FLA_Eig_gest_iu_blk_var4 │ │ │ │ 006891cc 00008216 R_ARM_JUMP_SLOT 00000000 lrand48@GLIBC_2.4 │ │ │ │ -006891d0 000d6f16 R_ARM_JUMP_SLOT 00429471 FLA_SA_FS_task │ │ │ │ -006891d4 00119616 R_ARM_JUMP_SLOT 003f839d FLA_Obj_extract_real_part │ │ │ │ -006891d8 00112e16 R_ARM_JUMP_SLOT 001b9865 dlaset_ │ │ │ │ -006891dc 00039416 R_ARM_JUMP_SLOT 0012b965 csytrs2_ │ │ │ │ -006891e0 000f9816 R_ARM_JUMP_SLOT 003d5971 FLA_Obj_show_check │ │ │ │ -006891e4 00123d16 R_ARM_JUMP_SLOT 00423069 FLA_Hemm_lu_task │ │ │ │ -006891e8 00038d16 R_ARM_JUMP_SLOT 00592f95 FLA_Bidiag_UT_u_unb_var3 │ │ │ │ -006891ec 00118616 R_ARM_JUMP_SLOT 004d619d FLA_Syr2k_un_blk_var4 │ │ │ │ -006891f0 000bb716 R_ARM_JUMP_SLOT 003acde1 dmaxloc_ │ │ │ │ -006891f4 001bc016 R_ARM_JUMP_SLOT 004fcff9 FLA_Trmm_lut_blk_var3 │ │ │ │ -006891f8 00072f16 R_ARM_JUMP_SLOT 003d4e05 FLA_Obj_create_constant_check │ │ │ │ -006891fc 00033316 R_ARM_JUMP_SLOT 004e7559 FLA_Syrk_lt_unb_var1 │ │ │ │ -00689200 001a9516 R_ARM_JUMP_SLOT 00500bcd FLA_Trmm_rlh_blk_var1 │ │ │ │ -00689204 0009b616 R_ARM_JUMP_SLOT 001b7051 dlasdt_ │ │ │ │ -00689208 00034b16 R_ARM_JUMP_SLOT 003d216d bl1_cscalediag │ │ │ │ -0068920c 00159216 R_ARM_JUMP_SLOT 00562d89 FLA_Trinv_ln_ops_var3 │ │ │ │ -00689210 000e3016 R_ARM_JUMP_SLOT 0010e6a9 cpbstf_ │ │ │ │ -00689214 0008e216 R_ARM_JUMP_SLOT 0048e281 FLA_Her2k_ln_unb_var7 │ │ │ │ -00689218 00102e16 R_ARM_JUMP_SLOT 0056346d FLA_Trinv_ln_opd_var4 │ │ │ │ -0068921c 001a3116 R_ARM_JUMP_SLOT 005a0a19 FLA_Eig_gest_il_opd_var2 │ │ │ │ -00689220 000c5316 R_ARM_JUMP_SLOT 005051b9 FLA_Trmm_rlt_unb_var1 │ │ │ │ -00689224 00187416 R_ARM_JUMP_SLOT 003f69c1 FLA_Check_floating_object │ │ │ │ -00689228 001a4916 R_ARM_JUMP_SLOT 00558ffd FLA_Svd_ext │ │ │ │ -0068922c 000a9316 R_ARM_JUMP_SLOT 004d2db9 FLA_Syr2k_lt_unb_var4 │ │ │ │ -00689230 0015ef16 R_ARM_JUMP_SLOT 00648305 FLA_Apply_G_rf_asz_var3 │ │ │ │ -00689234 0002d716 R_ARM_JUMP_SLOT 00408959 FLA_Househ2_UT_l_opc │ │ │ │ -00689238 00194f16 R_ARM_JUMP_SLOT 003cf155 bl1_zewinvscalmt │ │ │ │ -0068923c 0013f516 R_ARM_JUMP_SLOT 003f2641 FLASH_Obj_free_hierarchy │ │ │ │ -00689240 0006c616 R_ARM_JUMP_SLOT 003d2699 bl1_ssetm │ │ │ │ -00689244 000a0416 R_ARM_JUMP_SLOT 003500f9 zpbstf_ │ │ │ │ -00689248 00197716 R_ARM_JUMP_SLOT 00531901 FLA_Chol_internal │ │ │ │ -0068924c 001bcb16 R_ARM_JUMP_SLOT 005f2dd5 FLA_Lyap_n_opc_var4 │ │ │ │ -00689250 0002d416 R_ARM_JUMP_SLOT 003edf51 FLASH_Obj_free_check │ │ │ │ -00689254 001a6416 R_ARM_JUMP_SLOT 003b82b1 bl1_sinvscalv │ │ │ │ -00689258 00017516 R_ARM_JUMP_SLOT 0054edd9 FLA_LQ_UT_opz_var1 │ │ │ │ -0068925c 00079b16 R_ARM_JUMP_SLOT 003f7ea5 FLA_Check_valid_leftright_side │ │ │ │ -00689260 000a2b16 R_ARM_JUMP_SLOT 00599ba9 FLA_Eig_gest_nl │ │ │ │ +006891d0 000d6f16 R_ARM_JUMP_SLOT 00429169 FLA_SA_FS_task │ │ │ │ +006891d4 00119616 R_ARM_JUMP_SLOT 003f9185 FLA_Obj_extract_real_part │ │ │ │ +006891d8 00112e16 R_ARM_JUMP_SLOT 001b9c45 dlaset_ │ │ │ │ +006891dc 00039416 R_ARM_JUMP_SLOT 0012ac29 csytrs2_ │ │ │ │ +006891e0 000f9816 R_ARM_JUMP_SLOT 003d59b9 FLA_Obj_show_check │ │ │ │ +006891e4 00123d16 R_ARM_JUMP_SLOT 004230b1 FLA_Hemm_lu_task │ │ │ │ +006891e8 00038d16 R_ARM_JUMP_SLOT 00592fcd FLA_Bidiag_UT_u_unb_var3 │ │ │ │ +006891ec 00118616 R_ARM_JUMP_SLOT 004d7425 FLA_Syr2k_un_blk_var4 │ │ │ │ +006891f0 000bb716 R_ARM_JUMP_SLOT 003ace1d dmaxloc_ │ │ │ │ +006891f4 001bc016 R_ARM_JUMP_SLOT 004fc855 FLA_Trmm_lut_blk_var3 │ │ │ │ +006891f8 00072f16 R_ARM_JUMP_SLOT 003d4e4d FLA_Obj_create_constant_check │ │ │ │ +006891fc 00033316 R_ARM_JUMP_SLOT 004e7595 FLA_Syrk_lt_unb_var1 │ │ │ │ +00689200 001a9516 R_ARM_JUMP_SLOT 00500c09 FLA_Trmm_rlh_blk_var1 │ │ │ │ +00689204 0009b616 R_ARM_JUMP_SLOT 001b7079 dlasdt_ │ │ │ │ +00689208 00034b16 R_ARM_JUMP_SLOT 003d2345 bl1_cscalediag │ │ │ │ +0068920c 00159216 R_ARM_JUMP_SLOT 005630ad FLA_Trinv_ln_ops_var3 │ │ │ │ +00689210 000e3016 R_ARM_JUMP_SLOT 0010e401 cpbstf_ │ │ │ │ +00689214 0008e216 R_ARM_JUMP_SLOT 0048df71 FLA_Her2k_ln_unb_var7 │ │ │ │ +00689218 00102e16 R_ARM_JUMP_SLOT 00563791 FLA_Trinv_ln_opd_var4 │ │ │ │ +0068921c 001a3116 R_ARM_JUMP_SLOT 005a213d FLA_Eig_gest_il_opd_var2 │ │ │ │ +00689220 000c5316 R_ARM_JUMP_SLOT 005051f5 FLA_Trmm_rlt_unb_var1 │ │ │ │ +00689224 00187416 R_ARM_JUMP_SLOT 003f77a9 FLA_Check_floating_object │ │ │ │ +00689228 001a4916 R_ARM_JUMP_SLOT 00559a95 FLA_Svd_ext │ │ │ │ +0068922c 000a9316 R_ARM_JUMP_SLOT 004d2299 FLA_Syr2k_lt_unb_var4 │ │ │ │ +00689230 0015ef16 R_ARM_JUMP_SLOT 006480b5 FLA_Apply_G_rf_asz_var3 │ │ │ │ +00689234 0002d716 R_ARM_JUMP_SLOT 004089a1 FLA_Househ2_UT_l_opc │ │ │ │ +00689238 00194f16 R_ARM_JUMP_SLOT 003cefed bl1_zewinvscalmt │ │ │ │ +0068923c 0013f516 R_ARM_JUMP_SLOT 003f2689 FLASH_Obj_free_hierarchy │ │ │ │ +00689240 0006c616 R_ARM_JUMP_SLOT 003d2871 bl1_ssetm │ │ │ │ +00689244 000a0416 R_ARM_JUMP_SLOT 00351a71 zpbstf_ │ │ │ │ +00689248 00197716 R_ARM_JUMP_SLOT 0053193d FLA_Chol_internal │ │ │ │ +0068924c 001bcb16 R_ARM_JUMP_SLOT 005f4d51 FLA_Lyap_n_opc_var4 │ │ │ │ +00689250 0002d416 R_ARM_JUMP_SLOT 003edfc1 FLASH_Obj_free_check │ │ │ │ +00689254 001a6416 R_ARM_JUMP_SLOT 003b88d9 bl1_sinvscalv │ │ │ │ +00689258 00017516 R_ARM_JUMP_SLOT 0054ee11 FLA_LQ_UT_opz_var1 │ │ │ │ +0068925c 00079b16 R_ARM_JUMP_SLOT 003f8c8d FLA_Check_valid_leftright_side │ │ │ │ +00689260 000a2b16 R_ARM_JUMP_SLOT 0059c3c9 FLA_Eig_gest_nl │ │ │ │ 00689264 00008316 R_ARM_JUMP_SLOT 00000000 zsyrk_ │ │ │ │ -00689268 0011fc16 R_ARM_JUMP_SLOT 00551d69 FLA_QR_UT_create_T │ │ │ │ -0068926c 0012f616 R_ARM_JUMP_SLOT 003e8661 FLA_Cntl_apcaqutinc_obj_create │ │ │ │ -00689270 0012a216 R_ARM_JUMP_SLOT 003e8305 FLA_Cntl_caqr2ut_obj_create │ │ │ │ -00689274 000c2a16 R_ARM_JUMP_SLOT 003cde11 bl1_c1 │ │ │ │ -00689278 00161016 R_ARM_JUMP_SLOT 005d13f9 FLA_Hess_UT_step_ops_var4 │ │ │ │ -0068927c 00110a16 R_ARM_JUMP_SLOT 005c7cd1 FLA_Hess_UT_step_opc_var2 │ │ │ │ -00689280 0001d216 R_ARM_JUMP_SLOT 004394f5 FLA_Trsv_ut │ │ │ │ -00689284 001c2416 R_ARM_JUMP_SLOT 00459c5d FLA_Gemm_nt_unb_var3 │ │ │ │ -00689288 000ee316 R_ARM_JUMP_SLOT 00424ab9 FLA_Trmm_task │ │ │ │ -0068928c 0005ac16 R_ARM_JUMP_SLOT 003da5e9 FLA_Inv_scalc_check │ │ │ │ -00689290 001af416 R_ARM_JUMP_SLOT 002e8cf1 zggqrf_ │ │ │ │ -00689294 000d7116 R_ARM_JUMP_SLOT 003e9041 FLASH_Copyr_cntl_finalize │ │ │ │ +00689268 0011fc16 R_ARM_JUMP_SLOT 00551f45 FLA_QR_UT_create_T │ │ │ │ +0068926c 0012f616 R_ARM_JUMP_SLOT 003e8ac5 FLA_Cntl_apcaqutinc_obj_create │ │ │ │ +00689270 0012a216 R_ARM_JUMP_SLOT 003e8769 FLA_Cntl_caqr2ut_obj_create │ │ │ │ +00689274 000c2a16 R_ARM_JUMP_SLOT 003cdf99 bl1_c1 │ │ │ │ +00689278 00161016 R_ARM_JUMP_SLOT 005d1359 FLA_Hess_UT_step_ops_var4 │ │ │ │ +0068927c 00110a16 R_ARM_JUMP_SLOT 005c9995 FLA_Hess_UT_step_opc_var2 │ │ │ │ +00689280 0001d216 R_ARM_JUMP_SLOT 0043953d FLA_Trsv_ut │ │ │ │ +00689284 001c2416 R_ARM_JUMP_SLOT 00459a19 FLA_Gemm_nt_unb_var3 │ │ │ │ +00689288 000ee316 R_ARM_JUMP_SLOT 00424b31 FLA_Trmm_task │ │ │ │ +0068928c 0005ac16 R_ARM_JUMP_SLOT 003da631 FLA_Inv_scalc_check │ │ │ │ +00689290 001af416 R_ARM_JUMP_SLOT 002ea959 zggqrf_ │ │ │ │ +00689294 000d7116 R_ARM_JUMP_SLOT 003e9089 FLASH_Copyr_cntl_finalize │ │ │ │ 00689298 00008416 R_ARM_JUMP_SLOT 00000000 stbsv_ │ │ │ │ -0068929c 000a7816 R_ARM_JUMP_SLOT 003eba59 FLA_LQ_UT_cntl_init │ │ │ │ -006892a0 00099816 R_ARM_JUMP_SLOT 003fa149 FLA_Absolute_value │ │ │ │ -006892a4 000f6e16 R_ARM_JUMP_SLOT 0052011d FLA_Trsm_rlh_blk_var1 │ │ │ │ -006892a8 0011d816 R_ARM_JUMP_SLOT 004694cd FLA_Hemm_ll_unb_var3 │ │ │ │ -006892ac 00113d16 R_ARM_JUMP_SLOT 003d4569 FLA_Cont_with_3x3_to_2x2_check │ │ │ │ -006892b0 00192616 R_ARM_JUMP_SLOT 00333081 zlansy_ │ │ │ │ -006892b4 00168d16 R_ARM_JUMP_SLOT 0045fce9 FLA_Gemm_tn_unb_var4 │ │ │ │ -006892b8 000db316 R_ARM_JUMP_SLOT 003ea4ad FLA_Trsm_cntl_finalize │ │ │ │ -006892bc 00030116 R_ARM_JUMP_SLOT 003e9475 FLASH_Gemv_cntl_init │ │ │ │ -006892c0 0002aa16 R_ARM_JUMP_SLOT 003e8155 FLA_Cntl_finalize │ │ │ │ -006892c4 000cf916 R_ARM_JUMP_SLOT 002a6291 ssytrf_ │ │ │ │ -006892c8 00011016 R_ARM_JUMP_SLOT 003d07a1 bl1_dinvert2s │ │ │ │ -006892cc 00158616 R_ARM_JUMP_SLOT 003d4425 FLA_Cont_with_1x3_to_1x2_check │ │ │ │ -006892d0 00123716 R_ARM_JUMP_SLOT 0064096d FLA_Apply_G_rf_opd_var2 │ │ │ │ -006892d4 000b6716 R_ARM_JUMP_SLOT 005488a5 FLA_LU_piv_opt_var4 │ │ │ │ -006892d8 0006d416 R_ARM_JUMP_SLOT 004395d5 FLA_Trsv_lc_blk_var1 │ │ │ │ -006892dc 001aaa16 R_ARM_JUMP_SLOT 00634b01 FLA_Apply_G_rf_ass_var1 │ │ │ │ -006892e0 000edf16 R_ARM_JUMP_SLOT 00400461 FLASH_Queue_update_cache_block │ │ │ │ -006892e4 00144c16 R_ARM_JUMP_SLOT 003fa829 FLA_Obj_elemtype │ │ │ │ -006892e8 0019fe16 R_ARM_JUMP_SLOT 004ba6fd FLA_Symm_rl_blk_var7 │ │ │ │ -006892ec 00026e16 R_ARM_JUMP_SLOT 003b9589 bl1_dswap │ │ │ │ -006892f0 00060016 R_ARM_JUMP_SLOT 0042605d FLA_Chol_unb_external │ │ │ │ -006892f4 0006ff16 R_ARM_JUMP_SLOT 00319b35 zlacgv_ │ │ │ │ -006892f8 000ef816 R_ARM_JUMP_SLOT 005bb765 FLA_Eig_gest_nu_opc_var4 │ │ │ │ -006892fc 00013716 R_ARM_JUMP_SLOT 00423aad FLA_Gemm_th_task │ │ │ │ -00689300 00041e16 R_ARM_JUMP_SLOT 005c5f7d FLA_Hess_UT_step_ofs_var2 │ │ │ │ -00689304 0011a816 R_ARM_JUMP_SLOT 004eedad FLA_Trmm_luc │ │ │ │ -00689308 00059e16 R_ARM_JUMP_SLOT 004ffc7d FLA_Trmm_rlc_unb_var1 │ │ │ │ -0068930c 0007f216 R_ARM_JUMP_SLOT 001ba861 dlasq4_ │ │ │ │ -00689310 0001bd16 R_ARM_JUMP_SLOT 005348e1 FLA_Chol_l_blk_var2 │ │ │ │ -00689314 000d3d16 R_ARM_JUMP_SLOT 00442959 FLA_Gemm_ct_blk_var4 │ │ │ │ -00689318 001aa616 R_ARM_JUMP_SLOT 0055f6e5 FLA_SPDinv_internal │ │ │ │ -0068931c 00178316 R_ARM_JUMP_SLOT 003e8375 FLA_Cntl_tridiagut_obj_create │ │ │ │ -00689320 000a3a16 R_ARM_JUMP_SLOT 0029e311 ssterf_ │ │ │ │ -00689324 0008db16 R_ARM_JUMP_SLOT 0048cb4d FLA_Her2k_ln_unb_var3 │ │ │ │ +0068929c 000a7816 R_ARM_JUMP_SLOT 003eb7e5 FLA_LQ_UT_cntl_init │ │ │ │ +006892a0 00099816 R_ARM_JUMP_SLOT 003fa571 FLA_Absolute_value │ │ │ │ +006892a4 000f6e16 R_ARM_JUMP_SLOT 0051f705 FLA_Trsm_rlh_blk_var1 │ │ │ │ +006892a8 0011d816 R_ARM_JUMP_SLOT 0046aaa1 FLA_Hemm_ll_unb_var3 │ │ │ │ +006892ac 00113d16 R_ARM_JUMP_SLOT 003d45b1 FLA_Cont_with_3x3_to_2x2_check │ │ │ │ +006892b0 00192616 R_ARM_JUMP_SLOT 00333111 zlansy_ │ │ │ │ +006892b4 00168d16 R_ARM_JUMP_SLOT 0045fd31 FLA_Gemm_tn_unb_var4 │ │ │ │ +006892b8 000db316 R_ARM_JUMP_SLOT 003ea4f5 FLA_Trsm_cntl_finalize │ │ │ │ +006892bc 00030116 R_ARM_JUMP_SLOT 003e9b25 FLASH_Gemv_cntl_init │ │ │ │ +006892c0 0002aa16 R_ARM_JUMP_SLOT 003e8145 FLA_Cntl_finalize │ │ │ │ +006892c4 000cf916 R_ARM_JUMP_SLOT 002a62a1 ssytrf_ │ │ │ │ +006892c8 00011016 R_ARM_JUMP_SLOT 003d07e9 bl1_dinvert2s │ │ │ │ +006892cc 00158616 R_ARM_JUMP_SLOT 003d446d FLA_Cont_with_1x3_to_1x2_check │ │ │ │ +006892d0 00123716 R_ARM_JUMP_SLOT 006414fd FLA_Apply_G_rf_opd_var2 │ │ │ │ +006892d4 000b6716 R_ARM_JUMP_SLOT 005482a9 FLA_LU_piv_opt_var4 │ │ │ │ +006892d8 0006d416 R_ARM_JUMP_SLOT 0043961d FLA_Trsv_lc_blk_var1 │ │ │ │ +006892dc 001aaa16 R_ARM_JUMP_SLOT 00634b39 FLA_Apply_G_rf_ass_var1 │ │ │ │ +006892e0 000edf16 R_ARM_JUMP_SLOT 004002dd FLASH_Queue_update_cache_block │ │ │ │ +006892e4 00144c16 R_ARM_JUMP_SLOT 003fa871 FLA_Obj_elemtype │ │ │ │ +006892e8 0019fe16 R_ARM_JUMP_SLOT 004baff5 FLA_Symm_rl_blk_var7 │ │ │ │ +006892ec 00026e16 R_ARM_JUMP_SLOT 003b9361 bl1_dswap │ │ │ │ +006892f0 00060016 R_ARM_JUMP_SLOT 00426071 FLA_Chol_unb_external │ │ │ │ +006892f4 0006ff16 R_ARM_JUMP_SLOT 0031a83d zlacgv_ │ │ │ │ +006892f8 000ef816 R_ARM_JUMP_SLOT 005bc719 FLA_Eig_gest_nu_opc_var4 │ │ │ │ +006892fc 00013716 R_ARM_JUMP_SLOT 00423d89 FLA_Gemm_th_task │ │ │ │ +00689300 00041e16 R_ARM_JUMP_SLOT 005c5fb5 FLA_Hess_UT_step_ofs_var2 │ │ │ │ +00689304 0011a816 R_ARM_JUMP_SLOT 004eede9 FLA_Trmm_luc │ │ │ │ +00689308 00059e16 R_ARM_JUMP_SLOT 004ff805 FLA_Trmm_rlc_unb_var1 │ │ │ │ +0068930c 0007f216 R_ARM_JUMP_SLOT 001ba889 dlasq4_ │ │ │ │ +00689310 0001bd16 R_ARM_JUMP_SLOT 00534921 FLA_Chol_l_blk_var2 │ │ │ │ +00689314 000d3d16 R_ARM_JUMP_SLOT 004429a1 FLA_Gemm_ct_blk_var4 │ │ │ │ +00689318 001aa616 R_ARM_JUMP_SLOT 0055ff5d FLA_SPDinv_internal │ │ │ │ +0068931c 00178316 R_ARM_JUMP_SLOT 003e87d9 FLA_Cntl_tridiagut_obj_create │ │ │ │ +00689320 000a3a16 R_ARM_JUMP_SLOT 0029d0f5 ssterf_ │ │ │ │ +00689324 0008db16 R_ARM_JUMP_SLOT 0048d161 FLA_Her2k_ln_unb_var3 │ │ │ │ 00689328 00008516 R_ARM_JUMP_SLOT 00000000 strsv_ │ │ │ │ -0068932c 000daa16 R_ARM_JUMP_SLOT 00166da1 dgelss_ │ │ │ │ -00689330 0002e916 R_ARM_JUMP_SLOT 0060e665 FLA_Sylv_hn_blk_var4 │ │ │ │ -00689334 00110416 R_ARM_JUMP_SLOT 001cfcd1 dpbrfs_ │ │ │ │ -00689338 001b3916 R_ARM_JUMP_SLOT 003c02d5 bl1_zhemv │ │ │ │ -0068933c 00185316 R_ARM_JUMP_SLOT 005f0c81 FLA_Lyap_n_blk_var4 │ │ │ │ -00689340 00097416 R_ARM_JUMP_SLOT 003edd75 FLASH_Obj_create_hier_conf_to_flat_check │ │ │ │ -00689344 0002e316 R_ARM_JUMP_SLOT 003bbcb5 bl1_scopymr │ │ │ │ +0068932c 000daa16 R_ARM_JUMP_SLOT 00166731 dgelss_ │ │ │ │ +00689330 0002e916 R_ARM_JUMP_SLOT 0060da75 FLA_Sylv_hn_blk_var4 │ │ │ │ +00689334 00110416 R_ARM_JUMP_SLOT 001ceb29 dpbrfs_ │ │ │ │ +00689338 001b3916 R_ARM_JUMP_SLOT 003bd46d bl1_zhemv │ │ │ │ +0068933c 00185316 R_ARM_JUMP_SLOT 005f04c5 FLA_Lyap_n_blk_var4 │ │ │ │ +00689340 00097416 R_ARM_JUMP_SLOT 003eddbd FLASH_Obj_create_hier_conf_to_flat_check │ │ │ │ +00689344 0002e316 R_ARM_JUMP_SLOT 003bb785 bl1_scopymr │ │ │ │ 00689348 0011f616 R_ARM_JUMP_SLOT 000f9ee1 clarft_ │ │ │ │ -0068934c 00094116 R_ARM_JUMP_SLOT 003bf865 bl1_cgerc_blas │ │ │ │ -00689350 00045e16 R_ARM_JUMP_SLOT 00423539 FLA_Gemm_hc_task │ │ │ │ -00689354 0019a316 R_ARM_JUMP_SLOT 00569705 FLA_Trinv_un_unb_var2 │ │ │ │ -00689358 0018a516 R_ARM_JUMP_SLOT 0061a1ed FLA_Sylv_nh_blk_var2 │ │ │ │ -0068935c 000a6c16 R_ARM_JUMP_SLOT 00431851 FLA_Copyt │ │ │ │ -00689360 00093816 R_ARM_JUMP_SLOT 0052d41d FLA_Bsvd_find_converged_ops │ │ │ │ -00689364 000fea16 R_ARM_JUMP_SLOT 00549471 FLA_LU_piv_unb_var4 │ │ │ │ -00689368 0004a616 R_ARM_JUMP_SLOT 00423e51 FLA_Her2k_un_task │ │ │ │ -0068936c 0001be16 R_ARM_JUMP_SLOT 003cf56d bl1_cewinvscalv │ │ │ │ -00689370 0008af16 R_ARM_JUMP_SLOT 00369409 zsteqr_ │ │ │ │ -00689374 0013e716 R_ARM_JUMP_SLOT 0007a2bd cpotri_check │ │ │ │ -00689378 00144a16 R_ARM_JUMP_SLOT 005bf299 FLA_Fused_Gerc2_Ahx_Ax_opc_var1 │ │ │ │ -0068937c 00035d16 R_ARM_JUMP_SLOT 00659c75 FLA_Apply_Q_UT_rnbr │ │ │ │ -00689380 00058416 R_ARM_JUMP_SLOT 003dff21 FLA_Apply_Q_UT_check │ │ │ │ -00689384 0014a516 R_ARM_JUMP_SLOT 0019fcd1 dlantr_ │ │ │ │ -00689388 0006f516 R_ARM_JUMP_SLOT 003e8c95 FLA_Copyt_cntl_finalize │ │ │ │ -0068938c 00127716 R_ARM_JUMP_SLOT 00637b69 FLA_Apply_G_rf_asd_var3b │ │ │ │ -00689390 00101116 R_ARM_JUMP_SLOT 001c2e39 dlatbs_ │ │ │ │ -00689394 00090616 R_ARM_JUMP_SLOT 002db729 zgeql2_ │ │ │ │ +0068934c 00094116 R_ARM_JUMP_SLOT 003bf125 bl1_cgerc_blas │ │ │ │ +00689350 00045e16 R_ARM_JUMP_SLOT 00423815 FLA_Gemm_hc_task │ │ │ │ +00689354 0019a316 R_ARM_JUMP_SLOT 00568bd9 FLA_Trinv_un_unb_var2 │ │ │ │ +00689358 0018a516 R_ARM_JUMP_SLOT 0061a229 FLA_Sylv_nh_blk_var2 │ │ │ │ +0068935c 000a6c16 R_ARM_JUMP_SLOT 0043143d FLA_Copyt │ │ │ │ +00689360 00093816 R_ARM_JUMP_SLOT 0052d455 FLA_Bsvd_find_converged_ops │ │ │ │ +00689364 000fea16 R_ARM_JUMP_SLOT 005494a9 FLA_LU_piv_unb_var4 │ │ │ │ +00689368 0004a616 R_ARM_JUMP_SLOT 004249c9 FLA_Her2k_un_task │ │ │ │ +0068936c 0001be16 R_ARM_JUMP_SLOT 003d028d bl1_cewinvscalv │ │ │ │ +00689370 0008af16 R_ARM_JUMP_SLOT 00369259 zsteqr_ │ │ │ │ +00689374 0013e716 R_ARM_JUMP_SLOT 0007a1f9 cpotri_check │ │ │ │ +00689378 00144a16 R_ARM_JUMP_SLOT 005bfb45 FLA_Fused_Gerc2_Ahx_Ax_opc_var1 │ │ │ │ +0068937c 00035d16 R_ARM_JUMP_SLOT 00659f45 FLA_Apply_Q_UT_rnbr │ │ │ │ +00689380 00058416 R_ARM_JUMP_SLOT 003e0755 FLA_Apply_Q_UT_check │ │ │ │ +00689384 0014a516 R_ARM_JUMP_SLOT 0019f901 dlantr_ │ │ │ │ +00689388 0006f516 R_ARM_JUMP_SLOT 003e8cd5 FLA_Copyt_cntl_finalize │ │ │ │ +0068938c 00127716 R_ARM_JUMP_SLOT 00637ba1 FLA_Apply_G_rf_asd_var3b │ │ │ │ +00689390 00101116 R_ARM_JUMP_SLOT 001c2d51 dlatbs_ │ │ │ │ +00689394 00090616 R_ARM_JUMP_SLOT 002dc669 zgeql2_ │ │ │ │ 00689398 00008616 R_ARM_JUMP_SLOT 00000000 scasum_ │ │ │ │ -0068939c 0006dc16 R_ARM_JUMP_SLOT 0021763d sgebal_ │ │ │ │ -006893a0 000bb816 R_ARM_JUMP_SLOT 00384c01 ztrevc_ │ │ │ │ -006893a4 0004e316 R_ARM_JUMP_SLOT 00425fe5 FLA_Chol_l_blk_ext │ │ │ │ -006893a8 0010f216 R_ARM_JUMP_SLOT 00137e15 ctgsja_ │ │ │ │ -006893ac 0001fe16 R_ARM_JUMP_SLOT 00516835 FLA_Trsm_llt_unb_var2 │ │ │ │ -006893b0 00109116 R_ARM_JUMP_SLOT 0067493d FLA_Apply_Q_UT_rnfr_blk_var2 │ │ │ │ -006893b4 00058216 R_ARM_JUMP_SLOT 003d2d5d bl1_zshiftdiag │ │ │ │ -006893b8 00042716 R_ARM_JUMP_SLOT 001006d5 claset_ │ │ │ │ -006893bc 0018f516 R_ARM_JUMP_SLOT 00549ac1 FLA_CAQR2_UT_blk_var2 │ │ │ │ -006893c0 00035316 R_ARM_JUMP_SLOT 003dde95 FLA_Syrk_check │ │ │ │ -006893c4 000cec16 R_ARM_JUMP_SLOT 00437ea9 FLA_Gemv_n_blk_var6 │ │ │ │ -006893c8 00079e16 R_ARM_JUMP_SLOT 0034c259 zlatzm_ │ │ │ │ -006893cc 00120216 R_ARM_JUMP_SLOT 00424849 FLA_Syr2k_ln_task │ │ │ │ -006893d0 00187816 R_ARM_JUMP_SLOT 0006b579 ssygst_ │ │ │ │ -006893d4 000c1d16 R_ARM_JUMP_SLOT 0013a67d ctptri_ │ │ │ │ -006893d8 00180016 R_ARM_JUMP_SLOT 00286969 sorgql_ │ │ │ │ -006893dc 00046b16 R_ARM_JUMP_SLOT 00401f0d FLA_Max_abs_value │ │ │ │ -006893e0 000cc116 R_ARM_JUMP_SLOT 0019fa79 dlaqgb_ │ │ │ │ -006893e4 000f4416 R_ARM_JUMP_SLOT 004814e9 FLA_Her2k_lh_blk_var1 │ │ │ │ -006893e8 00014416 R_ARM_JUMP_SLOT 0062ff59 FLA_Accum_T_UT_fc_opc_var1 │ │ │ │ -006893ec 000b3816 R_ARM_JUMP_SLOT 004a47cd FLA_Herk_uh_unb_var2 │ │ │ │ -006893f0 0013ab16 R_ARM_JUMP_SLOT 0007c12d dgelq2_check │ │ │ │ -006893f4 00084416 R_ARM_JUMP_SLOT 005e58cd FLA_Tridiag_UT_l_unb_var3 │ │ │ │ -006893f8 00062916 R_ARM_JUMP_SLOT 00416a95 FLA_Dotcs_external │ │ │ │ -006893fc 000bad16 R_ARM_JUMP_SLOT 0035ffb1 zpstf2_ │ │ │ │ -00689400 00075816 R_ARM_JUMP_SLOT 003f78b1 FLA_Check_object_scalar_elemtype │ │ │ │ -00689404 0018a216 R_ARM_JUMP_SLOT 004c73cd FLA_Syr2k_ut │ │ │ │ -00689408 00070a16 R_ARM_JUMP_SLOT 0031f141 zlaein_ │ │ │ │ -0068940c 00040516 R_ARM_JUMP_SLOT 004a84fd FLA_Herk_un_unb_var6 │ │ │ │ -00689410 0006b116 R_ARM_JUMP_SLOT 004238dd FLA_Gemm_nn_task │ │ │ │ -00689414 0018ad16 R_ARM_JUMP_SLOT 00392841 zunm2r_ │ │ │ │ -00689418 00012116 R_ARM_JUMP_SLOT 003f807d FLA_Check_valid_svd_type_combination │ │ │ │ -0068941c 00041016 R_ARM_JUMP_SLOT 003d9505 FLA_Axpyt_check │ │ │ │ -00689420 000b7a16 R_ARM_JUMP_SLOT 004ad5b9 FLA_Symm_ll_blk_var6 │ │ │ │ -00689424 000a1816 R_ARM_JUMP_SLOT 00419419 FLA_Dot │ │ │ │ -00689428 000ea116 R_ARM_JUMP_SLOT 00214c65 sbdsqr_ │ │ │ │ -0068942c 00162216 R_ARM_JUMP_SLOT 0025a669 slansy_ │ │ │ │ -00689430 00113416 R_ARM_JUMP_SLOT 00468145 FLA_Hemm_ll_blk_var8 │ │ │ │ -00689434 000dc816 R_ARM_JUMP_SLOT 003b890d bl1_dccopyv │ │ │ │ -00689438 00169c16 R_ARM_JUMP_SLOT 0042b139 FLA_Axpyt_c │ │ │ │ -0068943c 001ad016 R_ARM_JUMP_SLOT 001a87cd dlarfb_ │ │ │ │ -00689440 00126816 R_ARM_JUMP_SLOT 00207b69 dtrsna_ │ │ │ │ -00689444 000a4816 R_ARM_JUMP_SLOT 003e9205 FLASH_Scal_cntl_finalize │ │ │ │ -00689448 00047a16 R_ARM_JUMP_SLOT 003e8689 FLA_Cntl_apqudut_obj_create │ │ │ │ -0068944c 00034516 R_ARM_JUMP_SLOT 003bed6d bl1_cgemv_blas │ │ │ │ -00689450 00025e16 R_ARM_JUMP_SLOT 00535c35 FLA_Chol_l_unb_var2 │ │ │ │ -00689454 00066c16 R_ARM_JUMP_SLOT 006139dd FLA_Sylv_hn_opc_var1 │ │ │ │ -00689458 00156616 R_ARM_JUMP_SLOT 00391c19 zungr2_ │ │ │ │ -0068945c 001ae616 R_ARM_JUMP_SLOT 0038fdc1 zungql_ │ │ │ │ -00689460 00155d16 R_ARM_JUMP_SLOT 00288a31 sormrq_ │ │ │ │ -00689464 0005ad16 R_ARM_JUMP_SLOT 001305dd ctgex2_ │ │ │ │ -00689468 001a0c16 R_ARM_JUMP_SLOT 00597f89 FLA_Fused_UYx_ZVx_opc_var1 │ │ │ │ -0068946c 0013e216 R_ARM_JUMP_SLOT 0050329d FLA_Trmm_rln_unb_var4 │ │ │ │ -00689470 0015d416 R_ARM_JUMP_SLOT 0052576d FLA_Trsm_ruc_blk_var1 │ │ │ │ -00689474 00042e16 R_ARM_JUMP_SLOT 00636081 FLA_Apply_G_rf_bld_var1 │ │ │ │ -00689478 0006e016 R_ARM_JUMP_SLOT 0043a9a5 FLA_Trsv_uc_blk_var1 │ │ │ │ +0068939c 0006dc16 R_ARM_JUMP_SLOT 00217641 sgebal_ │ │ │ │ +006893a0 000bb816 R_ARM_JUMP_SLOT 00385231 ztrevc_ │ │ │ │ +006893a4 0004e316 R_ARM_JUMP_SLOT 00425fc5 FLA_Chol_l_blk_ext │ │ │ │ +006893a8 0010f216 R_ARM_JUMP_SLOT 00137471 ctgsja_ │ │ │ │ +006893ac 0001fe16 R_ARM_JUMP_SLOT 00516be5 FLA_Trsm_llt_unb_var2 │ │ │ │ +006893b0 00109116 R_ARM_JUMP_SLOT 0067484d FLA_Apply_Q_UT_rnfr_blk_var2 │ │ │ │ +006893b4 00058216 R_ARM_JUMP_SLOT 003d3a31 bl1_zshiftdiag │ │ │ │ +006893b8 00042716 R_ARM_JUMP_SLOT 001000bd claset_ │ │ │ │ +006893bc 0018f516 R_ARM_JUMP_SLOT 00549af9 FLA_CAQR2_UT_blk_var2 │ │ │ │ +006893c0 00035316 R_ARM_JUMP_SLOT 003de001 FLA_Syrk_check │ │ │ │ +006893c4 000cec16 R_ARM_JUMP_SLOT 00438775 FLA_Gemv_n_blk_var6 │ │ │ │ +006893c8 00079e16 R_ARM_JUMP_SLOT 0034dfc5 zlatzm_ │ │ │ │ +006893cc 00120216 R_ARM_JUMP_SLOT 004242f1 FLA_Syr2k_ln_task │ │ │ │ +006893d0 00187816 R_ARM_JUMP_SLOT 0006a9f9 ssygst_ │ │ │ │ +006893d4 000c1d16 R_ARM_JUMP_SLOT 0013c27d ctptri_ │ │ │ │ +006893d8 00180016 R_ARM_JUMP_SLOT 002859a5 sorgql_ │ │ │ │ +006893dc 00046b16 R_ARM_JUMP_SLOT 004019dd FLA_Max_abs_value │ │ │ │ +006893e0 000cc116 R_ARM_JUMP_SLOT 001a09f9 dlaqgb_ │ │ │ │ +006893e4 000f4416 R_ARM_JUMP_SLOT 00481c25 FLA_Her2k_lh_blk_var1 │ │ │ │ +006893e8 00014416 R_ARM_JUMP_SLOT 0062f8b9 FLA_Accum_T_UT_fc_opc_var1 │ │ │ │ +006893ec 000b3816 R_ARM_JUMP_SLOT 004a4a61 FLA_Herk_uh_unb_var2 │ │ │ │ +006893f0 0013ab16 R_ARM_JUMP_SLOT 0007c39d dgelq2_check │ │ │ │ +006893f4 00084416 R_ARM_JUMP_SLOT 005e7335 FLA_Tridiag_UT_l_unb_var3 │ │ │ │ +006893f8 00062916 R_ARM_JUMP_SLOT 00416add FLA_Dotcs_external │ │ │ │ +006893fc 000bad16 R_ARM_JUMP_SLOT 0035fdc9 zpstf2_ │ │ │ │ +00689400 00075816 R_ARM_JUMP_SLOT 003f8699 FLA_Check_object_scalar_elemtype │ │ │ │ +00689404 0018a216 R_ARM_JUMP_SLOT 004c711d FLA_Syr2k_ut │ │ │ │ +00689408 00070a16 R_ARM_JUMP_SLOT 0031f179 zlaein_ │ │ │ │ +0068940c 00040516 R_ARM_JUMP_SLOT 004a8699 FLA_Herk_un_unb_var6 │ │ │ │ +00689410 0006b116 R_ARM_JUMP_SLOT 00423bb9 FLA_Gemm_nn_task │ │ │ │ +00689414 0018ad16 R_ARM_JUMP_SLOT 00392869 zunm2r_ │ │ │ │ +00689418 00012116 R_ARM_JUMP_SLOT 003f8e65 FLA_Check_valid_svd_type_combination │ │ │ │ +0068941c 00041016 R_ARM_JUMP_SLOT 003d96e1 FLA_Axpyt_check │ │ │ │ +00689420 000b7a16 R_ARM_JUMP_SLOT 004adeb9 FLA_Symm_ll_blk_var6 │ │ │ │ +00689424 000a1816 R_ARM_JUMP_SLOT 00419691 FLA_Dot │ │ │ │ +00689428 000ea116 R_ARM_JUMP_SLOT 00215a61 sbdsqr_ │ │ │ │ +0068942c 00162216 R_ARM_JUMP_SLOT 0025a155 slansy_ │ │ │ │ +00689430 00113416 R_ARM_JUMP_SLOT 00467b89 FLA_Hemm_ll_blk_var8 │ │ │ │ +00689434 000dc816 R_ARM_JUMP_SLOT 003b85dd bl1_dccopyv │ │ │ │ +00689438 00169c16 R_ARM_JUMP_SLOT 0042b181 FLA_Axpyt_c │ │ │ │ +0068943c 001ad016 R_ARM_JUMP_SLOT 001a8645 dlarfb_ │ │ │ │ +00689440 00126816 R_ARM_JUMP_SLOT 002051f9 dtrsna_ │ │ │ │ +00689444 000a4816 R_ARM_JUMP_SLOT 003e924d FLASH_Scal_cntl_finalize │ │ │ │ +00689448 00047a16 R_ARM_JUMP_SLOT 003e8aed FLA_Cntl_apqudut_obj_create │ │ │ │ +0068944c 00034516 R_ARM_JUMP_SLOT 003bfaed bl1_cgemv_blas │ │ │ │ +00689450 00025e16 R_ARM_JUMP_SLOT 005350c1 FLA_Chol_l_unb_var2 │ │ │ │ +00689454 00066c16 R_ARM_JUMP_SLOT 00613991 FLA_Sylv_hn_opc_var1 │ │ │ │ +00689458 00156616 R_ARM_JUMP_SLOT 00391c61 zungr2_ │ │ │ │ +0068945c 001ae616 R_ARM_JUMP_SLOT 00391269 zungql_ │ │ │ │ +00689460 00155d16 R_ARM_JUMP_SLOT 002887ed sormrq_ │ │ │ │ +00689464 0005ad16 R_ARM_JUMP_SLOT 00131729 ctgex2_ │ │ │ │ +00689468 001a0c16 R_ARM_JUMP_SLOT 00594cdd FLA_Fused_UYx_ZVx_opc_var1 │ │ │ │ +0068946c 0013e216 R_ARM_JUMP_SLOT 005043b9 FLA_Trmm_rln_unb_var4 │ │ │ │ +00689470 0015d416 R_ARM_JUMP_SLOT 0052547d FLA_Trsm_ruc_blk_var1 │ │ │ │ +00689474 00042e16 R_ARM_JUMP_SLOT 006377b5 FLA_Apply_G_rf_bld_var1 │ │ │ │ +00689478 0006e016 R_ARM_JUMP_SLOT 0043ade5 FLA_Trsv_uc_blk_var1 │ │ │ │ 0068947c 0002a116 R_ARM_JUMP_SLOT 000677f1 bl1_abort │ │ │ │ -00689480 001b7116 R_ARM_JUMP_SLOT 003a4779 cunmqr_fla │ │ │ │ -00689484 0018b016 R_ARM_JUMP_SLOT 0061d2b5 FLA_Sylv_nh_blk_var6 │ │ │ │ -00689488 00038616 R_ARM_JUMP_SLOT 003b7181 bl1_cconjm │ │ │ │ -0068948c 000c8616 R_ARM_JUMP_SLOT 00539e69 FLASH_LU_incpiv_opt1 │ │ │ │ -00689490 0002c516 R_ARM_JUMP_SLOT 00657c19 FLA_Apply_Q_UT_create_workspace_side │ │ │ │ -00689494 0004a316 R_ARM_JUMP_SLOT 004772b5 FLA_Hemm_rl_unb_var6 │ │ │ │ -00689498 000c4216 R_ARM_JUMP_SLOT 002c65f9 zdrscl_ │ │ │ │ -0068949c 00192116 R_ARM_JUMP_SLOT 00304781 zhetrs2_ │ │ │ │ -006894a0 0002f716 R_ARM_JUMP_SLOT 00610c55 FLA_Sylv_hn_blk_var7 │ │ │ │ -006894a4 0002da16 R_ARM_JUMP_SLOT 001e6735 dsyconv_ │ │ │ │ -006894a8 00037c16 R_ARM_JUMP_SLOT 003ec6d1 FLASH_Apply_CAQ2_UT_cntl_finalize │ │ │ │ -006894ac 00138716 R_ARM_JUMP_SLOT 003f6375 FLA_Obj_create_constant │ │ │ │ -006894b0 00033916 R_ARM_JUMP_SLOT 004e8601 FLA_Syrk_lt_unb_var5 │ │ │ │ -006894b4 001bae16 R_ARM_JUMP_SLOT 00593aa9 FLA_Fused_Ahx_Axpy_Ax_opd_var1 │ │ │ │ -006894b8 0014f216 R_ARM_JUMP_SLOT 004f0e31 FLA_Trmm_llc_blk_var2 │ │ │ │ -006894bc 00108c16 R_ARM_JUMP_SLOT 00541c39 FLA_LU_nopiv_opz_var3 │ │ │ │ -006894c0 0005de16 R_ARM_JUMP_SLOT 0055eec9 FLA_Tevd_francis_v_ops_var1 │ │ │ │ -006894c4 00163a16 R_ARM_JUMP_SLOT 0042dc4d FLA_Copy_blk_var2 │ │ │ │ -006894c8 0015c516 R_ARM_JUMP_SLOT 003dbef5 FLA_Symv_check │ │ │ │ -006894cc 000cb216 R_ARM_JUMP_SLOT 003eaa85 FLASH_Herk_cntl_init │ │ │ │ -006894d0 00165f16 R_ARM_JUMP_SLOT 00462621 FLA_Hemm_internal │ │ │ │ -006894d4 0014c416 R_ARM_JUMP_SLOT 005f2a6d FLA_Lyap_n_ops_var4 │ │ │ │ -006894d8 00043016 R_ARM_JUMP_SLOT 000763ed zpotf2_ │ │ │ │ -006894dc 000c0416 R_ARM_JUMP_SLOT 0019e28d dlapmt_ │ │ │ │ -006894e0 0007c516 R_ARM_JUMP_SLOT 005bf175 FLA_Fused_Gerc2_Ahx_Ax_opd_var1 │ │ │ │ -006894e4 000fdc16 R_ARM_JUMP_SLOT 005120c9 FLA_Trsm_llh_blk_var2 │ │ │ │ -006894e8 00161f16 R_ARM_JUMP_SLOT 0050fbf5 FLA_Trsm_llc_blk_var1 │ │ │ │ -006894ec 00117a16 R_ARM_JUMP_SLOT 0029bc91 sstedc_ │ │ │ │ -006894f0 00119016 R_ARM_JUMP_SLOT 004d7ced FLA_Syr2k_un_blk_var8 │ │ │ │ +00689480 001b7116 R_ARM_JUMP_SLOT 003a47b5 cunmqr_fla │ │ │ │ +00689484 0018b016 R_ARM_JUMP_SLOT 0061c6b5 FLA_Sylv_nh_blk_var6 │ │ │ │ +00689488 00038616 R_ARM_JUMP_SLOT 003b6a99 bl1_cconjm │ │ │ │ +0068948c 000c8616 R_ARM_JUMP_SLOT 0053a291 FLASH_LU_incpiv_opt1 │ │ │ │ +00689490 0002c516 R_ARM_JUMP_SLOT 00657d6d FLA_Apply_Q_UT_create_workspace_side │ │ │ │ +00689494 0004a316 R_ARM_JUMP_SLOT 00476d75 FLA_Hemm_rl_unb_var6 │ │ │ │ +00689498 000c4216 R_ARM_JUMP_SLOT 002c6c0d zdrscl_ │ │ │ │ +0068949c 00192116 R_ARM_JUMP_SLOT 003083bd zhetrs2_ │ │ │ │ +006894a0 0002f716 R_ARM_JUMP_SLOT 0060f451 FLA_Sylv_hn_blk_var7 │ │ │ │ +006894a4 0002da16 R_ARM_JUMP_SLOT 001e7f4d dsyconv_ │ │ │ │ +006894a8 00037c16 R_ARM_JUMP_SLOT 003ec829 FLASH_Apply_CAQ2_UT_cntl_finalize │ │ │ │ +006894ac 00138716 R_ARM_JUMP_SLOT 003f63bd FLA_Obj_create_constant │ │ │ │ +006894b0 00033916 R_ARM_JUMP_SLOT 004e8209 FLA_Syrk_lt_unb_var5 │ │ │ │ +006894b4 001bae16 R_ARM_JUMP_SLOT 005932cd FLA_Fused_Ahx_Axpy_Ax_opd_var1 │ │ │ │ +006894b8 0014f216 R_ARM_JUMP_SLOT 004f0c25 FLA_Trmm_llc_blk_var2 │ │ │ │ +006894bc 00108c16 R_ARM_JUMP_SLOT 00541c71 FLA_LU_nopiv_opz_var3 │ │ │ │ +006894c0 0005de16 R_ARM_JUMP_SLOT 0055ef79 FLA_Tevd_francis_v_ops_var1 │ │ │ │ +006894c4 00163a16 R_ARM_JUMP_SLOT 0042dc95 FLA_Copy_blk_var2 │ │ │ │ +006894c8 0015c516 R_ARM_JUMP_SLOT 003dbf3d FLA_Symv_check │ │ │ │ +006894cc 000cb216 R_ARM_JUMP_SLOT 003eaacd FLASH_Herk_cntl_init │ │ │ │ +006894d0 00165f16 R_ARM_JUMP_SLOT 0046265d FLA_Hemm_internal │ │ │ │ +006894d4 0014c416 R_ARM_JUMP_SLOT 005f49e9 FLA_Lyap_n_ops_var4 │ │ │ │ +006894d8 00043016 R_ARM_JUMP_SLOT 00076541 zpotf2_ │ │ │ │ +006894dc 000c0416 R_ARM_JUMP_SLOT 0019e361 dlapmt_ │ │ │ │ +006894e0 0007c516 R_ARM_JUMP_SLOT 005bfa21 FLA_Fused_Gerc2_Ahx_Ax_opd_var1 │ │ │ │ +006894e4 000fdc16 R_ARM_JUMP_SLOT 00511f49 FLA_Trsm_llh_blk_var2 │ │ │ │ +006894e8 00161f16 R_ARM_JUMP_SLOT 0050fc31 FLA_Trsm_llc_blk_var1 │ │ │ │ +006894ec 00117a16 R_ARM_JUMP_SLOT 0029b2a9 sstedc_ │ │ │ │ +006894f0 00119016 R_ARM_JUMP_SLOT 004d82d1 FLA_Syr2k_un_blk_var8 │ │ │ │ 006894f4 00008716 R_ARM_JUMP_SLOT 00000000 sgemm_ │ │ │ │ -006894f8 001a0516 R_ARM_JUMP_SLOT 00419d95 FLA_Copyt_c_task │ │ │ │ -006894fc 0003a416 R_ARM_JUMP_SLOT 003d1439 bl1_crandm │ │ │ │ -00689500 0006e316 R_ARM_JUMP_SLOT 00427001 FLA_Tridiag_blk_external │ │ │ │ -00689504 000d1516 R_ARM_JUMP_SLOT 003f9369 FLA_Part_2x1 │ │ │ │ -00689508 0000ee16 R_ARM_JUMP_SLOT 003e5a11 FLA_Sylv_internal_check │ │ │ │ -0068950c 000a7f16 R_ARM_JUMP_SLOT 0049e5f9 FLA_Herk_lh_blk_var3 │ │ │ │ -00689510 000ced16 R_ARM_JUMP_SLOT 00581009 FLA_Bidiag_UT_u_step_opz_var1 │ │ │ │ -00689514 0013e516 R_ARM_JUMP_SLOT 0042632d FLA_Eig_gest_iu_unb_ext │ │ │ │ -00689518 000dbd16 R_ARM_JUMP_SLOT 0039f361 sorgl2_fla │ │ │ │ -0068951c 00034016 R_ARM_JUMP_SLOT 0019d9bd dlapll_ │ │ │ │ -00689520 000b8216 R_ARM_JUMP_SLOT 003ea959 FLASH_Her2k_cntl_init │ │ │ │ -00689524 000f8d16 R_ARM_JUMP_SLOT 005ecab5 FLA_Lyap_h_opt_var3 │ │ │ │ -00689528 00106c16 R_ARM_JUMP_SLOT 00565029 FLA_Trinv_lu_blk_var4 │ │ │ │ -0068952c 000b3c16 R_ARM_JUMP_SLOT 00081501 sgeqpf_check │ │ │ │ -00689530 000a1f16 R_ARM_JUMP_SLOT 003b1359 bl1_dasum │ │ │ │ -00689534 001aa716 R_ARM_JUMP_SLOT 00424e1d FLA_Trmm_rlc_task │ │ │ │ -00689538 00115b16 R_ARM_JUMP_SLOT 003ca589 bl1_ztrsmsx │ │ │ │ +006894f8 001a0516 R_ARM_JUMP_SLOT 00419ddd FLA_Copyt_c_task │ │ │ │ +006894fc 0003a416 R_ARM_JUMP_SLOT 003d147d bl1_crandm │ │ │ │ +00689500 0006e316 R_ARM_JUMP_SLOT 00427049 FLA_Tridiag_blk_external │ │ │ │ +00689504 000d1516 R_ARM_JUMP_SLOT 003f6961 FLA_Part_2x1 │ │ │ │ +00689508 0000ee16 R_ARM_JUMP_SLOT 003e5a59 FLA_Sylv_internal_check │ │ │ │ +0068950c 000a7f16 R_ARM_JUMP_SLOT 0049e635 FLA_Herk_lh_blk_var3 │ │ │ │ +00689510 000ced16 R_ARM_JUMP_SLOT 00581041 FLA_Bidiag_UT_u_step_opz_var1 │ │ │ │ +00689514 0013e516 R_ARM_JUMP_SLOT 00426375 FLA_Eig_gest_iu_unb_ext │ │ │ │ +00689518 000dbd16 R_ARM_JUMP_SLOT 0039ee75 sorgl2_fla │ │ │ │ +0068951c 00034016 R_ARM_JUMP_SLOT 0019d51d dlapll_ │ │ │ │ +00689520 000b8216 R_ARM_JUMP_SLOT 003ea9a1 FLASH_Her2k_cntl_init │ │ │ │ +00689524 000f8d16 R_ARM_JUMP_SLOT 005ecaf1 FLA_Lyap_h_opt_var3 │ │ │ │ +00689528 00106c16 R_ARM_JUMP_SLOT 00565065 FLA_Trinv_lu_blk_var4 │ │ │ │ +0068952c 000b3c16 R_ARM_JUMP_SLOT 00081469 sgeqpf_check │ │ │ │ +00689530 000a1f16 R_ARM_JUMP_SLOT 003b13a1 bl1_dasum │ │ │ │ +00689534 001aa716 R_ARM_JUMP_SLOT 00424e95 FLA_Trmm_rlc_task │ │ │ │ +00689538 00115b16 R_ARM_JUMP_SLOT 003ca5d1 bl1_ztrsmsx │ │ │ │ 0068953c 00008816 R_ARM_JUMP_SLOT 00000000 clog │ │ │ │ -00689540 001c1c16 R_ARM_JUMP_SLOT 0043e785 FLA_Gemm_ch_blk_var2 │ │ │ │ -00689544 00121d16 R_ARM_JUMP_SLOT 005886dd FLA_Bidiag_UT_u_step_ops_var3 │ │ │ │ -00689548 00018916 R_ARM_JUMP_SLOT 0014de51 cunm2r_ │ │ │ │ -0068954c 000e9116 R_ARM_JUMP_SLOT 004f30e5 FLA_Trmm_llh_blk_var4 │ │ │ │ -00689550 0003fa16 R_ARM_JUMP_SLOT 004a7655 FLA_Herk_un_unb_var2 │ │ │ │ -00689554 001b2016 R_ARM_JUMP_SLOT 005542a1 FLA_QR_UT_form_Q_opz_var1 │ │ │ │ -00689558 00058a16 R_ARM_JUMP_SLOT 003eb37d FLA_Apply_QUD_UT_cntl_finalize │ │ │ │ -0068955c 00150f16 R_ARM_JUMP_SLOT 0047bec5 FLA_Hemm_ru_unb_var1 │ │ │ │ +00689540 001c1c16 R_ARM_JUMP_SLOT 0043e7cd FLA_Gemm_ch_blk_var2 │ │ │ │ +00689544 00121d16 R_ARM_JUMP_SLOT 00587c69 FLA_Bidiag_UT_u_step_ops_var3 │ │ │ │ +00689548 00018916 R_ARM_JUMP_SLOT 0014de49 cunm2r_ │ │ │ │ +0068954c 000e9116 R_ARM_JUMP_SLOT 004f3121 FLA_Trmm_llh_blk_var4 │ │ │ │ +00689550 0003fa16 R_ARM_JUMP_SLOT 004a7045 FLA_Herk_un_unb_var2 │ │ │ │ +00689554 001b2016 R_ARM_JUMP_SLOT 005542d9 FLA_QR_UT_form_Q_opz_var1 │ │ │ │ +00689558 00058a16 R_ARM_JUMP_SLOT 003eb1e9 FLA_Apply_QUD_UT_cntl_finalize │ │ │ │ +0068955c 00150f16 R_ARM_JUMP_SLOT 0047bca1 FLA_Hemm_ru_unb_var1 │ │ │ │ 00689560 00008916 R_ARM_JUMP_SLOT 00000000 GOMP_parallel@GOMP_4.0 │ │ │ │ 00689564 00008a16 R_ARM_JUMP_SLOT 00000000 scopy_ │ │ │ │ -00689568 00085016 R_ARM_JUMP_SLOT 003f75ad FLA_Check_blocksize_value │ │ │ │ -0068956c 00101d16 R_ARM_JUMP_SLOT 003f6d69 FLA_Check_if_scalar │ │ │ │ -00689570 00124016 R_ARM_JUMP_SLOT 003f691d FLA_Check_valid_datatype │ │ │ │ -00689574 00184816 R_ARM_JUMP_SLOT 003fd435 FLASH_Queue_get_num_tasks │ │ │ │ -00689578 00082516 R_ARM_JUMP_SLOT 0056b121 FLA_Trinv_uu_opz_var1 │ │ │ │ -0068957c 000b0c16 R_ARM_JUMP_SLOT 003ae8b1 pow_zi │ │ │ │ -00689580 000b7716 R_ARM_JUMP_SLOT 003f6a49 FLA_Check_real_object │ │ │ │ -00689584 00077e16 R_ARM_JUMP_SLOT 003e6225 FLA_Tridiag_UT_realify_subdiagonal_check │ │ │ │ -00689588 00051816 R_ARM_JUMP_SLOT 00419ca5 FLA_Copyt_task │ │ │ │ -0068958c 00039816 R_ARM_JUMP_SLOT 00272ed5 slasd8_ │ │ │ │ -00689590 00160616 R_ARM_JUMP_SLOT 0020e9e1 sgbcon_ │ │ │ │ -00689594 0002c816 R_ARM_JUMP_SLOT 0011c7ed cspcon_ │ │ │ │ -00689598 000e1416 R_ARM_JUMP_SLOT 003bd691 bl1_zcopymrt │ │ │ │ -0068959c 0001c916 R_ARM_JUMP_SLOT 0052b8a5 FLA_Trsm_rut_unb_var4 │ │ │ │ -006895a0 000f6316 R_ARM_JUMP_SLOT 00483de9 FLA_Her2k_lh_blk_var9 │ │ │ │ -006895a4 000a2916 R_ARM_JUMP_SLOT 003d71b1 FLA_Househ2_UT_check │ │ │ │ -006895a8 00162316 R_ARM_JUMP_SLOT 0064d405 FLA_Apply_pivots_lt_opt_var1 │ │ │ │ -006895ac 00070b16 R_ARM_JUMP_SLOT 00425fad FLA_Chol_blk_external │ │ │ │ -006895b0 000c9a16 R_ARM_JUMP_SLOT 003f25b9 FLASH_Obj_create_flat_copy_of_hier │ │ │ │ -006895b4 0018be16 R_ARM_JUMP_SLOT 005af0d1 FLA_Eig_gest_iu_unb_var4 │ │ │ │ -006895b8 00020a16 R_ARM_JUMP_SLOT 003bebe1 bl1_dgemv_blas │ │ │ │ -006895bc 000db616 R_ARM_JUMP_SLOT 003d2105 bl1_zdscalediag │ │ │ │ -006895c0 00023816 R_ARM_JUMP_SLOT 0033f1c1 zlarz_ │ │ │ │ -006895c4 0007c416 R_ARM_JUMP_SLOT 0037eef9 ztptri_ │ │ │ │ -006895c8 001bb516 R_ARM_JUMP_SLOT 0029611d sspgst_ │ │ │ │ -006895cc 00128a16 R_ARM_JUMP_SLOT 0040b111 FLA_Pythag3_opd │ │ │ │ -006895d0 000f6616 R_ARM_JUMP_SLOT 00623a6d FLA_Sylv_nn_blk_var11 │ │ │ │ -006895d4 001bc816 R_ARM_JUMP_SLOT 001ca981 dormr2_ │ │ │ │ -006895d8 0010fd16 R_ARM_JUMP_SLOT 003bbb75 bl1_zswapmt │ │ │ │ -006895dc 0016af16 R_ARM_JUMP_SLOT 00365291 zsycon_ │ │ │ │ -006895e0 00190e16 R_ARM_JUMP_SLOT 002c7c89 zgbcon_ │ │ │ │ -006895e4 000af816 R_ARM_JUMP_SLOT 0064025d FLA_Apply_H2_UT │ │ │ │ -006895e8 00049916 R_ARM_JUMP_SLOT 003b9dc9 bl1_csscalmr │ │ │ │ -006895ec 000e5116 R_ARM_JUMP_SLOT 002a8875 ssytrs2_ │ │ │ │ -006895f0 00084e16 R_ARM_JUMP_SLOT 0057cf11 FLA_Bidiag_UT_u_realify_opt │ │ │ │ -006895f4 000b6d16 R_ARM_JUMP_SLOT 001c4d71 dopmtr_ │ │ │ │ -006895f8 00185416 R_ARM_JUMP_SLOT 003dbd6d FLA_Herc_check │ │ │ │ +00689568 00085016 R_ARM_JUMP_SLOT 003f8395 FLA_Check_blocksize_value │ │ │ │ +0068956c 00101d16 R_ARM_JUMP_SLOT 003f7b51 FLA_Check_if_scalar │ │ │ │ +00689570 00124016 R_ARM_JUMP_SLOT 003f7705 FLA_Check_valid_datatype │ │ │ │ +00689574 00184816 R_ARM_JUMP_SLOT 003fdacd FLASH_Queue_get_num_tasks │ │ │ │ +00689578 00082516 R_ARM_JUMP_SLOT 0056b51d FLA_Trinv_uu_opz_var1 │ │ │ │ +0068957c 000b0c16 R_ARM_JUMP_SLOT 003ae8f1 pow_zi │ │ │ │ +00689580 000b7716 R_ARM_JUMP_SLOT 003f7831 FLA_Check_real_object │ │ │ │ +00689584 00077e16 R_ARM_JUMP_SLOT 003e626d FLA_Tridiag_UT_realify_subdiagonal_check │ │ │ │ +00689588 00051816 R_ARM_JUMP_SLOT 00419ced FLA_Copyt_task │ │ │ │ +0068958c 00039816 R_ARM_JUMP_SLOT 00272edd slasd8_ │ │ │ │ +00689590 00160616 R_ARM_JUMP_SLOT 0020f529 sgbcon_ │ │ │ │ +00689594 0002c816 R_ARM_JUMP_SLOT 0011bd99 cspcon_ │ │ │ │ +00689598 000e1416 R_ARM_JUMP_SLOT 003bda99 bl1_zcopymrt │ │ │ │ +0068959c 0001c916 R_ARM_JUMP_SLOT 0052b8e1 FLA_Trsm_rut_unb_var4 │ │ │ │ +006895a0 000f6316 R_ARM_JUMP_SLOT 00485909 FLA_Her2k_lh_blk_var9 │ │ │ │ +006895a4 000a2916 R_ARM_JUMP_SLOT 003d77d5 FLA_Househ2_UT_check │ │ │ │ +006895a8 00162316 R_ARM_JUMP_SLOT 0064d211 FLA_Apply_pivots_lt_opt_var1 │ │ │ │ +006895ac 00070b16 R_ARM_JUMP_SLOT 00425f8d FLA_Chol_blk_external │ │ │ │ +006895b0 000c9a16 R_ARM_JUMP_SLOT 003f2601 FLASH_Obj_create_flat_copy_of_hier │ │ │ │ +006895b4 0018be16 R_ARM_JUMP_SLOT 005adbd5 FLA_Eig_gest_iu_unb_var4 │ │ │ │ +006895b8 00020a16 R_ARM_JUMP_SLOT 003bf961 bl1_dgemv_blas │ │ │ │ +006895bc 000db616 R_ARM_JUMP_SLOT 003d22dd bl1_zdscalediag │ │ │ │ +006895c0 00023816 R_ARM_JUMP_SLOT 0033f201 zlarz_ │ │ │ │ +006895c4 0007c416 R_ARM_JUMP_SLOT 00380b39 ztptri_ │ │ │ │ +006895c8 001bb516 R_ARM_JUMP_SLOT 00296815 sspgst_ │ │ │ │ +006895cc 00128a16 R_ARM_JUMP_SLOT 0040b155 FLA_Pythag3_opd │ │ │ │ +006895d0 000f6616 R_ARM_JUMP_SLOT 00623f29 FLA_Sylv_nn_blk_var11 │ │ │ │ +006895d4 001bc816 R_ARM_JUMP_SLOT 001ca4dd dormr2_ │ │ │ │ +006895d8 0010fd16 R_ARM_JUMP_SLOT 003bd01d bl1_zswapmt │ │ │ │ +006895dc 0016af16 R_ARM_JUMP_SLOT 003652c9 zsycon_ │ │ │ │ +006895e0 00190e16 R_ARM_JUMP_SLOT 002c7c99 zgbcon_ │ │ │ │ +006895e4 000af816 R_ARM_JUMP_SLOT 00640295 FLA_Apply_H2_UT │ │ │ │ +006895e8 00049916 R_ARM_JUMP_SLOT 003bb41d bl1_csscalmr │ │ │ │ +006895ec 000e5116 R_ARM_JUMP_SLOT 002a8885 ssytrs2_ │ │ │ │ +006895f0 00084e16 R_ARM_JUMP_SLOT 0057c621 FLA_Bidiag_UT_u_realify_opt │ │ │ │ +006895f4 000b6d16 R_ARM_JUMP_SLOT 001c61dd dopmtr_ │ │ │ │ +006895f8 00185416 R_ARM_JUMP_SLOT 003dbdb5 FLA_Herc_check │ │ │ │ 006895fc 00124816 R_ARM_JUMP_SLOT 000dbde1 claed8_ │ │ │ │ -00689600 0017a616 R_ARM_JUMP_SLOT 003e45e1 FLA_QR_UT_form_Q_check │ │ │ │ -00689604 0005ae16 R_ARM_JUMP_SLOT 001cad15 dormql_ │ │ │ │ -00689608 00064a16 R_ARM_JUMP_SLOT 00419d45 FLA_Copyt_t_task │ │ │ │ -0068960c 00196b16 R_ARM_JUMP_SLOT 0054c5c1 FLA_CAQR_UT_inc_copy_triangles │ │ │ │ -00689610 0006a116 R_ARM_JUMP_SLOT 00613bbd FLA_Sylv_hn_opz_var1 │ │ │ │ +00689600 0017a616 R_ARM_JUMP_SLOT 003e4629 FLA_QR_UT_form_Q_check │ │ │ │ +00689604 0005ae16 R_ARM_JUMP_SLOT 001ca871 dormql_ │ │ │ │ +00689608 00064a16 R_ARM_JUMP_SLOT 00419d8d FLA_Copyt_t_task │ │ │ │ +0068960c 00196b16 R_ARM_JUMP_SLOT 0054cbc9 FLA_CAQR_UT_inc_copy_triangles │ │ │ │ +00689610 0006a116 R_ARM_JUMP_SLOT 00613b71 FLA_Sylv_hn_opz_var1 │ │ │ │ 00689614 00008b16 R_ARM_JUMP_SLOT 00000000 zdotc_ │ │ │ │ -00689618 00112916 R_ARM_JUMP_SLOT 00466689 FLA_Hemm_ll_blk_var4 │ │ │ │ -0068961c 000c0e16 R_ARM_JUMP_SLOT 004f60d5 FLA_Trmm_llt_blk_var1 │ │ │ │ -00689620 0016b416 R_ARM_JUMP_SLOT 004c5389 FLA_Syr2k_ln │ │ │ │ -00689624 00169e16 R_ARM_JUMP_SLOT 0008e009 cbdsqr_ │ │ │ │ -00689628 0004a916 R_ARM_JUMP_SLOT 00642b71 FLA_Apply_H2_UT_r_opc_var1 │ │ │ │ -0068962c 00047c16 R_ARM_JUMP_SLOT 006435d9 FLA_Apply_HUD_UT_internal │ │ │ │ -00689630 00161b16 R_ARM_JUMP_SLOT 00595dc1 FLA_Bidiag_UT_u_step_unb_var5 │ │ │ │ -00689634 0018a616 R_ARM_JUMP_SLOT 0022b92d sggbal_ │ │ │ │ -00689638 00028b16 R_ARM_JUMP_SLOT 003d1921 bl1_smaxabsmr │ │ │ │ -0068963c 000b7b16 R_ARM_JUMP_SLOT 005b7fc9 FLA_Eig_gest_nu_blk_var4 │ │ │ │ -00689640 0001ce16 R_ARM_JUMP_SLOT 003f80d1 FLA_Check_valid_machval │ │ │ │ -00689644 00088c16 R_ARM_JUMP_SLOT 003f59c9 FLA_Param_map_flame_to_blis_uplo │ │ │ │ -00689648 0005f816 R_ARM_JUMP_SLOT 003bf0e5 bl1_zgemv │ │ │ │ -0068964c 00079616 R_ARM_JUMP_SLOT 0045ae4d FLA_Gemm_tc_blk_var4 │ │ │ │ -00689650 00152c16 R_ARM_JUMP_SLOT 003db1b9 FLA_Ger_check │ │ │ │ -00689654 00162e16 R_ARM_JUMP_SLOT 0051765d FLA_Trsm_luc_blk_var2 │ │ │ │ -00689658 00055416 R_ARM_JUMP_SLOT 00407ee9 FLA_Hevv_2x2_opz │ │ │ │ -0068965c 001c6616 R_ARM_JUMP_SLOT 00643a8d FLA_Apply_HUD_UT_l_ops_var1 │ │ │ │ -00689660 0015e116 R_ARM_JUMP_SLOT 005383f9 FLA_Chol_u_opc_var1 │ │ │ │ -00689664 0008c716 R_ARM_JUMP_SLOT 0042a6b5 FLA_Axpyt_c_blk_var1 │ │ │ │ -00689668 00016b16 R_ARM_JUMP_SLOT 003b9c21 bl1_sscalmr │ │ │ │ -0068966c 0015f416 R_ARM_JUMP_SLOT 0066a399 FLA_Apply_Q_UT_lnfr_blk_var2 │ │ │ │ -00689670 0001fa16 R_ARM_JUMP_SLOT 00424115 FLA_Herk_un_task │ │ │ │ -00689674 00173716 R_ARM_JUMP_SLOT 003af5d9 xrd_SL │ │ │ │ -00689678 0017fc16 R_ARM_JUMP_SLOT 003b8a51 bl1_zdcopyv │ │ │ │ -0068967c 0008a916 R_ARM_JUMP_SLOT 004025c1 FLA_Norm1 │ │ │ │ -00689680 0007c316 R_ARM_JUMP_SLOT 001597d9 dbdsqr_ │ │ │ │ -00689684 000ebc16 R_ARM_JUMP_SLOT 00461979 FLA_Gemm_tt_unb_var5 │ │ │ │ -00689688 0005be16 R_ARM_JUMP_SLOT 003b00b9 f__putbuf │ │ │ │ -0068968c 00193116 R_ARM_JUMP_SLOT 0033b13d zlarf_ │ │ │ │ -00689690 000a8516 R_ARM_JUMP_SLOT 00636445 FLA_Apply_G_rf_ass_var6b │ │ │ │ -00689694 0017bc16 R_ARM_JUMP_SLOT 0065adf9 FLA_Apply_G_rf_ops_var3 │ │ │ │ -00689698 000d9516 R_ARM_JUMP_SLOT 003bb82d bl1_sswapmt │ │ │ │ -0068969c 000ca716 R_ARM_JUMP_SLOT 00553b51 FLA_QR_UT_opc_var1 │ │ │ │ -006896a0 00197f16 R_ARM_JUMP_SLOT 000768f9 ztrtri_ │ │ │ │ -006896a4 000b6e16 R_ARM_JUMP_SLOT 004abd81 FLA_Symm_ll_blk_var2 │ │ │ │ -006896a8 00070216 R_ARM_JUMP_SLOT 003e46cd FLA_QR_UT_inc_check │ │ │ │ -006896ac 00014016 R_ARM_JUMP_SLOT 00531ff9 FLA_Bsvd_v_ops_var1 │ │ │ │ -006896b0 0006e416 R_ARM_JUMP_SLOT 00433a9d FLA_Scal │ │ │ │ -006896b4 000a6916 R_ARM_JUMP_SLOT 003dc8e1 FLA_Trsvsx_check │ │ │ │ -006896b8 001b5a16 R_ARM_JUMP_SLOT 003e81e9 FLA_Cntl_appiv_obj_create │ │ │ │ -006896bc 0011ad16 R_ARM_JUMP_SLOT 002260fd sgetrs_ │ │ │ │ -006896c0 00195e16 R_ARM_JUMP_SLOT 00070869 dorg2r_ │ │ │ │ -006896c4 00144f16 R_ARM_JUMP_SLOT 00478821 FLA_Hemm_ru_blk_var1 │ │ │ │ -006896c8 000d7516 R_ARM_JUMP_SLOT 003ec1c1 FLA_Sylv_cntl_init │ │ │ │ -006896cc 00086116 R_ARM_JUMP_SLOT 003ed461 FLASH_Lyap_cntl_finalize │ │ │ │ -006896d0 000d0016 R_ARM_JUMP_SLOT 004273b9 FLA_Trinv_uu_unb_ext │ │ │ │ -006896d4 000bb416 R_ARM_JUMP_SLOT 003ec609 FLASH_Apply_CAQ2_UT_cntl_init │ │ │ │ -006896d8 00032516 R_ARM_JUMP_SLOT 003e1fb5 FLA_Bsvd_ext_check │ │ │ │ -006896dc 0003f616 R_ARM_JUMP_SLOT 003e27d9 FLA_Eig_gest_check │ │ │ │ -006896e0 00124116 R_ARM_JUMP_SLOT 000703b5 dorgqr_ │ │ │ │ -006896e4 00054d16 R_ARM_JUMP_SLOT 00644719 FLA_Apply_pivots_ln │ │ │ │ -006896e8 000fdd16 R_ARM_JUMP_SLOT 003cddd1 bl1_s0 │ │ │ │ -006896ec 00061516 R_ARM_JUMP_SLOT 0063c45d FLA_Apply_G_rf_asc_var9 │ │ │ │ -006896f0 00182916 R_ARM_JUMP_SLOT 001c8e55 dorg2l_ │ │ │ │ -006896f4 000b5416 R_ARM_JUMP_SLOT 004011ad FLASH_Task_update_dependencies │ │ │ │ -006896f8 0002d516 R_ARM_JUMP_SLOT 000ed919 clanhs_ │ │ │ │ -006896fc 000b4916 R_ARM_JUMP_SLOT 003c0025 bl1_chemv_blas │ │ │ │ -00689700 00070316 R_ARM_JUMP_SLOT 003e8481 FLA_Cntl_apqudutinc_obj_create │ │ │ │ +00689618 00112916 R_ARM_JUMP_SLOT 00466cc9 FLA_Hemm_ll_blk_var4 │ │ │ │ +0068961c 000c0e16 R_ARM_JUMP_SLOT 004f62cd FLA_Trmm_llt_blk_var1 │ │ │ │ +00689620 0016b416 R_ARM_JUMP_SLOT 004c6755 FLA_Syr2k_ln │ │ │ │ +00689624 00169e16 R_ARM_JUMP_SLOT 0008f6a1 cbdsqr_ │ │ │ │ +00689628 0004a916 R_ARM_JUMP_SLOT 00642ba9 FLA_Apply_H2_UT_r_opc_var1 │ │ │ │ +0068962c 00047c16 R_ARM_JUMP_SLOT 00643489 FLA_Apply_HUD_UT_internal │ │ │ │ +00689630 00161b16 R_ARM_JUMP_SLOT 00599ca1 FLA_Bidiag_UT_u_step_unb_var5 │ │ │ │ +00689634 0018a616 R_ARM_JUMP_SLOT 0022ca19 sggbal_ │ │ │ │ +00689638 00028b16 R_ARM_JUMP_SLOT 003d1a09 bl1_smaxabsmr │ │ │ │ +0068963c 000b7b16 R_ARM_JUMP_SLOT 005b8001 FLA_Eig_gest_nu_blk_var4 │ │ │ │ +00689640 0001ce16 R_ARM_JUMP_SLOT 003f8eb9 FLA_Check_valid_machval │ │ │ │ +00689644 00088c16 R_ARM_JUMP_SLOT 003f5a0d FLA_Param_map_flame_to_blis_uplo │ │ │ │ +00689648 0005f816 R_ARM_JUMP_SLOT 003bfe65 bl1_zgemv │ │ │ │ +0068964c 00079616 R_ARM_JUMP_SLOT 0045ae95 FLA_Gemm_tc_blk_var4 │ │ │ │ +00689650 00152c16 R_ARM_JUMP_SLOT 003db021 FLA_Ger_check │ │ │ │ +00689654 00162e16 R_ARM_JUMP_SLOT 00517699 FLA_Trsm_luc_blk_var2 │ │ │ │ +00689658 00055416 R_ARM_JUMP_SLOT 00407f31 FLA_Hevv_2x2_opz │ │ │ │ +0068965c 001c6616 R_ARM_JUMP_SLOT 00643a59 FLA_Apply_HUD_UT_l_ops_var1 │ │ │ │ +00689660 0015e116 R_ARM_JUMP_SLOT 005378a1 FLA_Chol_u_opc_var1 │ │ │ │ +00689664 0008c716 R_ARM_JUMP_SLOT 0042a6fd FLA_Axpyt_c_blk_var1 │ │ │ │ +00689668 00016b16 R_ARM_JUMP_SLOT 003bb275 bl1_sscalmr │ │ │ │ +0068966c 0015f416 R_ARM_JUMP_SLOT 0066ac59 FLA_Apply_Q_UT_lnfr_blk_var2 │ │ │ │ +00689670 0001fa16 R_ARM_JUMP_SLOT 00423405 FLA_Herk_un_task │ │ │ │ +00689674 00173716 R_ARM_JUMP_SLOT 003af511 xrd_SL │ │ │ │ +00689678 0017fc16 R_ARM_JUMP_SLOT 003b8721 bl1_zdcopyv │ │ │ │ +0068967c 0008a916 R_ARM_JUMP_SLOT 00402c25 FLA_Norm1 │ │ │ │ +00689680 0007c316 R_ARM_JUMP_SLOT 00159099 dbdsqr_ │ │ │ │ +00689684 000ebc16 R_ARM_JUMP_SLOT 004619cd FLA_Gemm_tt_unb_var5 │ │ │ │ +00689688 0005be16 R_ARM_JUMP_SLOT 003b00fd f__putbuf │ │ │ │ +0068968c 00193116 R_ARM_JUMP_SLOT 0033b17d zlarf_ │ │ │ │ +00689690 000a8516 R_ARM_JUMP_SLOT 00636bb1 FLA_Apply_G_rf_ass_var6b │ │ │ │ +00689694 0017bc16 R_ARM_JUMP_SLOT 0065bfc5 FLA_Apply_G_rf_ops_var3 │ │ │ │ +00689698 000d9516 R_ARM_JUMP_SLOT 003bccd5 bl1_sswapmt │ │ │ │ +0068969c 000ca716 R_ARM_JUMP_SLOT 00553b89 FLA_QR_UT_opc_var1 │ │ │ │ +006896a0 00197f16 R_ARM_JUMP_SLOT 00076dc1 ztrtri_ │ │ │ │ +006896a4 000b6e16 R_ARM_JUMP_SLOT 004abdbd FLA_Symm_ll_blk_var2 │ │ │ │ +006896a8 00070216 R_ARM_JUMP_SLOT 003e4715 FLA_QR_UT_inc_check │ │ │ │ +006896ac 00014016 R_ARM_JUMP_SLOT 00533279 FLA_Bsvd_v_ops_var1 │ │ │ │ +006896b0 0006e416 R_ARM_JUMP_SLOT 004338b1 FLA_Scal │ │ │ │ +006896b4 000a6916 R_ARM_JUMP_SLOT 003dc929 FLA_Trsvsx_check │ │ │ │ +006896b8 001b5a16 R_ARM_JUMP_SLOT 003e864d FLA_Cntl_appiv_obj_create │ │ │ │ +006896bc 0011ad16 R_ARM_JUMP_SLOT 00225a99 sgetrs_ │ │ │ │ +006896c0 00195e16 R_ARM_JUMP_SLOT 00071731 dorg2r_ │ │ │ │ +006896c4 00144f16 R_ARM_JUMP_SLOT 0047885d FLA_Hemm_ru_blk_var1 │ │ │ │ +006896c8 000d7516 R_ARM_JUMP_SLOT 003ec119 FLA_Sylv_cntl_init │ │ │ │ +006896cc 00086116 R_ARM_JUMP_SLOT 003ed565 FLASH_Lyap_cntl_finalize │ │ │ │ +006896d0 000d0016 R_ARM_JUMP_SLOT 004274ad FLA_Trinv_uu_unb_ext │ │ │ │ +006896d4 000bb416 R_ARM_JUMP_SLOT 003ec761 FLASH_Apply_CAQ2_UT_cntl_init │ │ │ │ +006896d8 00032516 R_ARM_JUMP_SLOT 003e1d45 FLA_Bsvd_ext_check │ │ │ │ +006896dc 0003f616 R_ARM_JUMP_SLOT 003e2821 FLA_Eig_gest_check │ │ │ │ +006896e0 00124116 R_ARM_JUMP_SLOT 0007127d dorgqr_ │ │ │ │ +006896e4 00054d16 R_ARM_JUMP_SLOT 006498d9 FLA_Apply_pivots_ln │ │ │ │ +006896e8 000fdd16 R_ARM_JUMP_SLOT 003cdf59 bl1_s0 │ │ │ │ +006896ec 00061516 R_ARM_JUMP_SLOT 0063baad FLA_Apply_G_rf_asc_var9 │ │ │ │ +006896f0 00182916 R_ARM_JUMP_SLOT 001c86fd dorg2l_ │ │ │ │ +006896f4 000b5416 R_ARM_JUMP_SLOT 00401029 FLASH_Task_update_dependencies │ │ │ │ +006896f8 0002d516 R_ARM_JUMP_SLOT 000eccf1 clanhs_ │ │ │ │ +006896fc 000b4916 R_ARM_JUMP_SLOT 003bd1bd bl1_chemv_blas │ │ │ │ +00689700 00070316 R_ARM_JUMP_SLOT 003e88e5 FLA_Cntl_apqudutinc_obj_create │ │ │ │ 00689704 00008c16 R_ARM_JUMP_SLOT 00000000 dsyr2k_ │ │ │ │ -00689708 000cea16 R_ARM_JUMP_SLOT 00451371 FLA_Gemm_ht_blk_var5 │ │ │ │ -0068970c 0009fa16 R_ARM_JUMP_SLOT 0054b7bd FLA_CAQR2_UT_unb_var1 │ │ │ │ -00689710 00127a16 R_ARM_JUMP_SLOT 003cab71 bl1_dtrsm │ │ │ │ -00689714 00104c16 R_ARM_JUMP_SLOT 003f7ce1 FLA_Check_object_length_min │ │ │ │ -00689718 00105e16 R_ARM_JUMP_SLOT 00527d79 FLA_Trsm_ruh_unb_var3 │ │ │ │ -0068971c 00134516 R_ARM_JUMP_SLOT 005b398d FLA_Eig_gest_nl_ops_var4 │ │ │ │ -00689720 0003a916 R_ARM_JUMP_SLOT 00190299 dlaed8_ │ │ │ │ -00689724 00072516 R_ARM_JUMP_SLOT 00407029 FLA_Transpose_unb_var2 │ │ │ │ -00689728 000c0516 R_ARM_JUMP_SLOT 0056e259 FLA_Ttmm_l_opd_var2 │ │ │ │ -0068972c 0007a916 R_ARM_JUMP_SLOT 005b9901 FLA_Eig_gest_nu_opt_var1 │ │ │ │ -00689730 00117d16 R_ARM_JUMP_SLOT 003edad1 FLASH_UDdate_UT_inc_cntl_init │ │ │ │ -00689734 000c6d16 R_ARM_JUMP_SLOT 0050be29 FLA_Trmm_rut_unb_var3 │ │ │ │ -00689738 00176316 R_ARM_JUMP_SLOT 00333d91 zlaqgb_ │ │ │ │ -0068973c 000df016 R_ARM_JUMP_SLOT 0040929d FLA_Mach_params │ │ │ │ +00689708 000cea16 R_ARM_JUMP_SLOT 004513b9 FLA_Gemm_ht_blk_var5 │ │ │ │ +0068970c 0009fa16 R_ARM_JUMP_SLOT 0054a731 FLA_CAQR2_UT_unb_var1 │ │ │ │ +00689710 00127a16 R_ARM_JUMP_SLOT 003cadd9 bl1_dtrsm │ │ │ │ +00689714 00104c16 R_ARM_JUMP_SLOT 003f8ac9 FLA_Check_object_length_min │ │ │ │ +00689718 00105e16 R_ARM_JUMP_SLOT 00527db5 FLA_Trsm_ruh_unb_var3 │ │ │ │ +0068971c 00134516 R_ARM_JUMP_SLOT 005b44b1 FLA_Eig_gest_nl_ops_var4 │ │ │ │ +00689720 0003a916 R_ARM_JUMP_SLOT 00190351 dlaed8_ │ │ │ │ +00689724 00072516 R_ARM_JUMP_SLOT 00406de1 FLA_Transpose_unb_var2 │ │ │ │ +00689728 000c0516 R_ARM_JUMP_SLOT 0056e291 FLA_Ttmm_l_opd_var2 │ │ │ │ +0068972c 0007a916 R_ARM_JUMP_SLOT 005b9939 FLA_Eig_gest_nu_opt_var1 │ │ │ │ +00689730 00117d16 R_ARM_JUMP_SLOT 003eda6d FLASH_UDdate_UT_inc_cntl_init │ │ │ │ +00689734 000c6d16 R_ARM_JUMP_SLOT 0050be65 FLA_Trmm_rut_unb_var3 │ │ │ │ +00689738 00176316 R_ARM_JUMP_SLOT 00334821 zlaqgb_ │ │ │ │ +0068973c 000df016 R_ARM_JUMP_SLOT 0040a185 FLA_Mach_params │ │ │ │ 00689740 00008d16 R_ARM_JUMP_SLOT 00000000 dsyrk_ │ │ │ │ -00689744 00054e16 R_ARM_JUMP_SLOT 00424519 FLA_Syrk_task │ │ │ │ -00689748 0008d316 R_ARM_JUMP_SLOT 003b9e9d bl1_cscalmr │ │ │ │ -0068974c 000e0016 R_ARM_JUMP_SLOT 003bb779 bl1_dswapv │ │ │ │ -00689750 000a9a16 R_ARM_JUMP_SLOT 004a3f4d FLA_Herk_uh_blk_var4 │ │ │ │ -00689754 00089916 R_ARM_JUMP_SLOT 003e8b3d FLA_Axpy_cntl_init │ │ │ │ -00689758 0017f816 R_ARM_JUMP_SLOT 003dc701 FLA_Trsv_internal_check │ │ │ │ +00689744 00054e16 R_ARM_JUMP_SLOT 00424561 FLA_Syrk_task │ │ │ │ +00689748 0008d316 R_ARM_JUMP_SLOT 003bb4f1 bl1_cscalmr │ │ │ │ +0068974c 000e0016 R_ARM_JUMP_SLOT 003bee99 bl1_dswapv │ │ │ │ +00689750 000a9a16 R_ARM_JUMP_SLOT 004a3d1d FLA_Herk_uh_blk_var4 │ │ │ │ +00689754 00089916 R_ARM_JUMP_SLOT 003e8b85 FLA_Axpy_cntl_init │ │ │ │ +00689758 0017f816 R_ARM_JUMP_SLOT 003dc879 FLA_Trsv_internal_check │ │ │ │ 0068975c 00008e16 R_ARM_JUMP_SLOT 00000000 csscal_ │ │ │ │ -00689760 001bf116 R_ARM_JUMP_SLOT 00565f51 FLA_Trinv_lu_opt_var3 │ │ │ │ -00689764 000cf416 R_ARM_JUMP_SLOT 0058d5a1 FLA_Bidiag_UT_u_step_opz_var5 │ │ │ │ -00689768 00078516 R_ARM_JUMP_SLOT 004fb9ed FLA_Trmm_lun_blk_var4 │ │ │ │ -0068976c 00174716 R_ARM_JUMP_SLOT 003bfdf9 bl1_zher2_blas │ │ │ │ -00689770 000a1316 R_ARM_JUMP_SLOT 003ed295 FLASH_LU_nopiv_cntl_finalize │ │ │ │ +00689760 001bf116 R_ARM_JUMP_SLOT 00566a39 FLA_Trinv_lu_opt_var3 │ │ │ │ +00689764 000cf416 R_ARM_JUMP_SLOT 0058c695 FLA_Bidiag_UT_u_step_opz_var5 │ │ │ │ +00689768 00078516 R_ARM_JUMP_SLOT 004fbe79 FLA_Trmm_lun_blk_var4 │ │ │ │ +0068976c 00174716 R_ARM_JUMP_SLOT 003c02f1 bl1_zher2_blas │ │ │ │ +00689770 000a1316 R_ARM_JUMP_SLOT 003ed1d5 FLASH_LU_nopiv_cntl_finalize │ │ │ │ 00689774 00008f16 R_ARM_JUMP_SLOT 00000000 dasum_ │ │ │ │ -00689778 000af416 R_ARM_JUMP_SLOT 001a7b11 dlargv_ │ │ │ │ -0068977c 0004bf16 R_ARM_JUMP_SLOT 003f629d FLA_Obj_create_copy_of │ │ │ │ -00689780 00043716 R_ARM_JUMP_SLOT 00592ff1 FLA_Fused_Gerc2_ops_var1 │ │ │ │ +00689778 000af416 R_ARM_JUMP_SLOT 001a7b31 dlargv_ │ │ │ │ +0068977c 0004bf16 R_ARM_JUMP_SLOT 003f62e5 FLA_Obj_create_copy_of │ │ │ │ +00689780 00043716 R_ARM_JUMP_SLOT 00593ffd FLA_Fused_Gerc2_ops_var1 │ │ │ │ 00689784 00009016 R_ARM_JUMP_SLOT 00000000 ssyr_ │ │ │ │ -00689788 00126116 R_ARM_JUMP_SLOT 003c39c5 bl1_cher2k │ │ │ │ -0068978c 00013a16 R_ARM_JUMP_SLOT 004b79d5 FLA_Symm_lu_unb_var8 │ │ │ │ -00689790 00136316 R_ARM_JUMP_SLOT 005df8d5 FLA_Tridiag_UT_l_opt_var1 │ │ │ │ -00689794 0007bf16 R_ARM_JUMP_SLOT 001ba149 dlasq3_ │ │ │ │ -00689798 000cc216 R_ARM_JUMP_SLOT 003e6a55 FLA_Ttmm_internal_check │ │ │ │ -0068979c 001c0616 R_ARM_JUMP_SLOT 0056b1b9 FLA_Trinv_uu_opt_var1 │ │ │ │ -006897a0 00030016 R_ARM_JUMP_SLOT 00129bfd csytrf_rook_ │ │ │ │ -006897a4 000ca516 R_ARM_JUMP_SLOT 003f77f1 FLA_Check_valid_elemtype │ │ │ │ +00689788 00126116 R_ARM_JUMP_SLOT 003c2e9d bl1_cher2k │ │ │ │ +0068978c 00013a16 R_ARM_JUMP_SLOT 004b77ad FLA_Symm_lu_unb_var8 │ │ │ │ +00689790 00136316 R_ARM_JUMP_SLOT 005e2379 FLA_Tridiag_UT_l_opt_var1 │ │ │ │ +00689794 0007bf16 R_ARM_JUMP_SLOT 001ba171 dlasq3_ │ │ │ │ +00689798 000cc216 R_ARM_JUMP_SLOT 003e6a9d FLA_Ttmm_internal_check │ │ │ │ +0068979c 001c0616 R_ARM_JUMP_SLOT 0056b5b5 FLA_Trinv_uu_opt_var1 │ │ │ │ +006897a0 00030016 R_ARM_JUMP_SLOT 00129bf5 csytrf_rook_ │ │ │ │ +006897a4 000ca516 R_ARM_JUMP_SLOT 003f85d9 FLA_Check_valid_elemtype │ │ │ │ 006897a8 00169316 R_ARM_JUMP_SLOT 000c5bd1 chpev_ │ │ │ │ -006897ac 000dcc16 R_ARM_JUMP_SLOT 005c6361 FLA_Hess_UT_step_ofd_var2 │ │ │ │ -006897b0 00176116 R_ARM_JUMP_SLOT 005dd84d FLA_Tridiag_UT_l_blk_var3 │ │ │ │ -006897b4 000dbe16 R_ARM_JUMP_SLOT 0026b169 slartgp_ │ │ │ │ -006897b8 0018e016 R_ARM_JUMP_SLOT 005d9325 FLA_Tridiag_UT_shift_U_l_opd │ │ │ │ -006897bc 0012dc16 R_ARM_JUMP_SLOT 003fd529 FLASH_Queue_get_block_size │ │ │ │ -006897c0 000c5616 R_ARM_JUMP_SLOT 0058ee8d FLA_Bidiag_UT_u_step_opd_var4 │ │ │ │ -006897c4 00078616 R_ARM_JUMP_SLOT 003eb559 FLA_Bidiag_UT_cntl_finalize │ │ │ │ +006897ac 000dcc16 R_ARM_JUMP_SLOT 005c6399 FLA_Hess_UT_step_ofd_var2 │ │ │ │ +006897b0 00176116 R_ARM_JUMP_SLOT 005dd889 FLA_Tridiag_UT_l_blk_var3 │ │ │ │ +006897b4 000dbe16 R_ARM_JUMP_SLOT 0026be45 slartgp_ │ │ │ │ +006897b8 0018e016 R_ARM_JUMP_SLOT 005da871 FLA_Tridiag_UT_shift_U_l_opd │ │ │ │ +006897bc 0012dc16 R_ARM_JUMP_SLOT 003fdbc1 FLASH_Queue_get_block_size │ │ │ │ +006897c0 000c5616 R_ARM_JUMP_SLOT 0058eec5 FLA_Bidiag_UT_u_step_opd_var4 │ │ │ │ +006897c4 00078616 R_ARM_JUMP_SLOT 003eb5a1 FLA_Bidiag_UT_cntl_finalize │ │ │ │ 006897c8 00102616 R_ARM_JUMP_SLOT 000820e9 slauu2_check │ │ │ │ -006897cc 00144616 R_ARM_JUMP_SLOT 005360a9 FLA_Chol_l_opd_var3 │ │ │ │ -006897d0 00093016 R_ARM_JUMP_SLOT 002afe89 stgexc_ │ │ │ │ -006897d4 000b0316 R_ARM_JUMP_SLOT 004319d5 FLA_Copyt_h │ │ │ │ -006897d8 0018de16 R_ARM_JUMP_SLOT 003f8135 FLA_Check_col_storage │ │ │ │ -006897dc 00080016 R_ARM_JUMP_SLOT 005ae345 FLA_Eig_gest_iu_opt_var4 │ │ │ │ -006897e0 0007b016 R_ARM_JUMP_SLOT 005ba3e5 FLA_Eig_gest_nu_opt_var5 │ │ │ │ -006897e4 00137816 R_ARM_JUMP_SLOT 00425df1 FLA_Bidiag_blk_external │ │ │ │ -006897e8 00043d16 R_ARM_JUMP_SLOT 0054437d FLA_LU_piv_internal │ │ │ │ -006897ec 000cf016 R_ARM_JUMP_SLOT 0041f015 FLA_Trsv_lc_task │ │ │ │ -006897f0 0006ca16 R_ARM_JUMP_SLOT 001eaa8d dsytri_ │ │ │ │ -006897f4 0008c916 R_ARM_JUMP_SLOT 00123c55 cstein_ │ │ │ │ -006897f8 00152d16 R_ARM_JUMP_SLOT 004501a9 FLA_Gemm_hn_unb_var4 │ │ │ │ -006897fc 00191d16 R_ARM_JUMP_SLOT 001c1c21 dlatzm_ │ │ │ │ -00689800 001a3516 R_ARM_JUMP_SLOT 003e69d1 FLA_Ttmm_check │ │ │ │ -00689804 0012b616 R_ARM_JUMP_SLOT 0031c511 zlacpy_ │ │ │ │ -00689808 00041f16 R_ARM_JUMP_SLOT 005a2c79 FLA_Eig_gest_il_ops_var4 │ │ │ │ -0068980c 000c5f16 R_ARM_JUMP_SLOT 003cde79 bl1_d0 │ │ │ │ -00689810 00048c16 R_ARM_JUMP_SLOT 005c786d FLA_Hess_UT_step_opd_var2 │ │ │ │ -00689814 00089016 R_ARM_JUMP_SLOT 00513d89 FLA_Trsm_lln_blk_var2 │ │ │ │ -00689818 00080716 R_ARM_JUMP_SLOT 005e2b11 FLA_Tridiag_UT_l_step_ofz_var2 │ │ │ │ -0068981c 00031216 R_ARM_JUMP_SLOT 005dd095 FLA_Tridiag_UT_l_blf_var3 │ │ │ │ -00689820 000fb516 R_ARM_JUMP_SLOT 0044d1d5 FLA_Gemm_hh_blk_var4 │ │ │ │ -00689824 0011ec16 R_ARM_JUMP_SLOT 00075de9 spotrf_ │ │ │ │ -00689828 001bb216 R_ARM_JUMP_SLOT 003cd939 bl1_zero_dim2 │ │ │ │ -0068982c 00109616 R_ARM_JUMP_SLOT 003b7339 bl1_scopy │ │ │ │ -00689830 00193e16 R_ARM_JUMP_SLOT 0050e435 FLA_Trsm_lun │ │ │ │ -00689834 0004db16 R_ARM_JUMP_SLOT 002ba111 stptri_ │ │ │ │ -00689838 00118b16 R_ARM_JUMP_SLOT 00638c69 FLA_Apply_G_rf_asc_var3b │ │ │ │ -0068983c 000d9e16 R_ARM_JUMP_SLOT 002a7455 ssytri_ │ │ │ │ -00689840 000a9416 R_ARM_JUMP_SLOT 0024d4dd slaed8_ │ │ │ │ -00689844 000abf16 R_ARM_JUMP_SLOT 003c024d bl1_zhemv_blas │ │ │ │ -00689848 000db016 R_ARM_JUMP_SLOT 003d7e7d FLA_Norm_inf_check │ │ │ │ -0068984c 000f6416 R_ARM_JUMP_SLOT 004c2421 FLA_Symm_ru_unb_var4 │ │ │ │ -00689850 00102216 R_ARM_JUMP_SLOT 00424fcd FLA_Trmm_ruc_task │ │ │ │ -00689854 0017cc16 R_ARM_JUMP_SLOT 001a6dd9 dlarfgp_ │ │ │ │ -00689858 0001d816 R_ARM_JUMP_SLOT 003d1f9d bl1_set_dims_with_trans │ │ │ │ -0068985c 0013ea16 R_ARM_JUMP_SLOT 002a5889 ssyswapr_ │ │ │ │ -00689860 0007f616 R_ARM_JUMP_SLOT 005a5ecd FLA_Eig_gest_il_unb_var5 │ │ │ │ -00689864 0005d316 R_ARM_JUMP_SLOT 00573edd FLA_UDdate_UT_opt_var1 │ │ │ │ -00689868 00144316 R_ARM_JUMP_SLOT 0055ce95 FLA_Tevd_eigval_n_opd_var1 │ │ │ │ -0068986c 00042016 R_ARM_JUMP_SLOT 003d6bfd FLA_Fill_with_random_dist_check │ │ │ │ -00689870 000ae016 R_ARM_JUMP_SLOT 003d4fa5 FLA_Obj_datatype_size_check │ │ │ │ -00689874 0013ac16 R_ARM_JUMP_SLOT 0063700d FLA_Apply_G_rf_asd_var9b │ │ │ │ -00689878 00051716 R_ARM_JUMP_SLOT 0056f039 FLA_Ttmm_l_opt_var3 │ │ │ │ -0068987c 001bd516 R_ARM_JUMP_SLOT 003ce565 bl1_zdapdiagmv │ │ │ │ -00689880 0003cf16 R_ARM_JUMP_SLOT 0014b8ed cungql_ │ │ │ │ -00689884 000b2616 R_ARM_JUMP_SLOT 0049fef1 FLA_Herk_lh_unb_var3 │ │ │ │ -00689888 00121e16 R_ARM_JUMP_SLOT 004ec00d FLA_Syrk_ut_blk_var4 │ │ │ │ -0068988c 000f8616 R_ARM_JUMP_SLOT 003e8279 FLA_Cntl_qrutinc_obj_create │ │ │ │ -00689890 00190b16 R_ARM_JUMP_SLOT 004a8945 FLA_Symm_internal │ │ │ │ -00689894 00100616 R_ARM_JUMP_SLOT 0039602d zunmql_ │ │ │ │ -00689898 000abc16 R_ARM_JUMP_SLOT 003c8465 bl1_csymm │ │ │ │ -0068989c 000fd016 R_ARM_JUMP_SLOT 0025fecd slar2v_ │ │ │ │ -006898a0 0018fd16 R_ARM_JUMP_SLOT 00561cc9 FLA_Trinv_ln_blk_var3 │ │ │ │ -006898a4 00170e16 R_ARM_JUMP_SLOT 005df921 FLA_Tridiag_UT_l_step_unb_var2 │ │ │ │ -006898a8 000cde16 R_ARM_JUMP_SLOT 0041aab9 FLA_Ger_external │ │ │ │ -006898ac 000a8e16 R_ARM_JUMP_SLOT 004d225d FLA_Syr2k_lt_unb_var2 │ │ │ │ -006898b0 0006de16 R_ARM_JUMP_SLOT 00551509 FLA_QR2_UT_ops_var1 │ │ │ │ -006898b4 000a1416 R_ARM_JUMP_SLOT 005fa17d FLA_Sylv_hh_blk_var1 │ │ │ │ -006898b8 0016c116 R_ARM_JUMP_SLOT 002eef61 zgtrfs_ │ │ │ │ -006898bc 00052016 R_ARM_JUMP_SLOT 0034a271 zlasyf_ │ │ │ │ -006898c0 00164716 R_ARM_JUMP_SLOT 003b7361 bl1_dcopy │ │ │ │ -006898c4 00099916 R_ARM_JUMP_SLOT 004db4d1 FLA_Syr2k_ut_blk_var10 │ │ │ │ -006898c8 000c7316 R_ARM_JUMP_SLOT 0023c6b9 slacn2_ │ │ │ │ +006897cc 00144616 R_ARM_JUMP_SLOT 00535ae9 FLA_Chol_l_opd_var3 │ │ │ │ +006897d0 00093016 R_ARM_JUMP_SLOT 002afe99 stgexc_ │ │ │ │ +006897d4 000b0316 R_ARM_JUMP_SLOT 00431a1d FLA_Copyt_h │ │ │ │ +006897d8 0018de16 R_ARM_JUMP_SLOT 003f8f1d FLA_Check_col_storage │ │ │ │ +006897dc 00080016 R_ARM_JUMP_SLOT 005af4f9 FLA_Eig_gest_iu_opt_var4 │ │ │ │ +006897e0 0007b016 R_ARM_JUMP_SLOT 005bb80d FLA_Eig_gest_nu_opt_var5 │ │ │ │ +006897e4 00137816 R_ARM_JUMP_SLOT 004252e5 FLA_Bidiag_blk_external │ │ │ │ +006897e8 00043d16 R_ARM_JUMP_SLOT 00545229 FLA_LU_piv_internal │ │ │ │ +006897ec 000cf016 R_ARM_JUMP_SLOT 0041f6b5 FLA_Trsv_lc_task │ │ │ │ +006897f0 0006ca16 R_ARM_JUMP_SLOT 001eaaad dsytri_ │ │ │ │ +006897f4 0008c916 R_ARM_JUMP_SLOT 00122d31 cstein_ │ │ │ │ +006897f8 00152d16 R_ARM_JUMP_SLOT 0044ff55 FLA_Gemm_hn_unb_var4 │ │ │ │ +006897fc 00191d16 R_ARM_JUMP_SLOT 001c1c45 dlatzm_ │ │ │ │ +00689800 001a3516 R_ARM_JUMP_SLOT 003e6a19 FLA_Ttmm_check │ │ │ │ +00689804 0012b616 R_ARM_JUMP_SLOT 0031d3d9 zlacpy_ │ │ │ │ +00689808 00041f16 R_ARM_JUMP_SLOT 005a40c1 FLA_Eig_gest_il_ops_var4 │ │ │ │ +0068980c 000c5f16 R_ARM_JUMP_SLOT 003ce001 bl1_d0 │ │ │ │ +00689810 00048c16 R_ARM_JUMP_SLOT 005c9531 FLA_Hess_UT_step_opd_var2 │ │ │ │ +00689814 00089016 R_ARM_JUMP_SLOT 00513c09 FLA_Trsm_lln_blk_var2 │ │ │ │ +00689818 00080716 R_ARM_JUMP_SLOT 005e0ca1 FLA_Tridiag_UT_l_step_ofz_var2 │ │ │ │ +0068981c 00031216 R_ARM_JUMP_SLOT 005db49d FLA_Tridiag_UT_l_blf_var3 │ │ │ │ +00689820 000fb516 R_ARM_JUMP_SLOT 0044cfb5 FLA_Gemm_hh_blk_var4 │ │ │ │ +00689824 0011ec16 R_ARM_JUMP_SLOT 00075f3d spotrf_ │ │ │ │ +00689828 001bb216 R_ARM_JUMP_SLOT 003cdf01 bl1_zero_dim2 │ │ │ │ +0068982c 00109616 R_ARM_JUMP_SLOT 003b75a1 bl1_scopy │ │ │ │ +00689830 00193e16 R_ARM_JUMP_SLOT 0050e471 FLA_Trsm_lun │ │ │ │ +00689834 0004db16 R_ARM_JUMP_SLOT 002b9f09 stptri_ │ │ │ │ +00689838 00118b16 R_ARM_JUMP_SLOT 00638ca1 FLA_Apply_G_rf_asc_var3b │ │ │ │ +0068983c 000d9e16 R_ARM_JUMP_SLOT 002a6b3d ssytri_ │ │ │ │ +00689840 000a9416 R_ARM_JUMP_SLOT 0024e0e5 slaed8_ │ │ │ │ +00689844 000abf16 R_ARM_JUMP_SLOT 003bd3e5 bl1_zhemv_blas │ │ │ │ +00689848 000db016 R_ARM_JUMP_SLOT 003d7ec5 FLA_Norm_inf_check │ │ │ │ +0068984c 000f6416 R_ARM_JUMP_SLOT 004c2f65 FLA_Symm_ru_unb_var4 │ │ │ │ +00689850 00102216 R_ARM_JUMP_SLOT 00425045 FLA_Trmm_ruc_task │ │ │ │ +00689854 0017cc16 R_ARM_JUMP_SLOT 001a6df5 dlarfgp_ │ │ │ │ +00689858 0001d816 R_ARM_JUMP_SLOT 003d1fe5 bl1_set_dims_with_trans │ │ │ │ +0068985c 0013ea16 R_ARM_JUMP_SLOT 002a5899 ssyswapr_ │ │ │ │ +00689860 0007f616 R_ARM_JUMP_SLOT 005a5f05 FLA_Eig_gest_il_unb_var5 │ │ │ │ +00689864 0005d316 R_ARM_JUMP_SLOT 00574105 FLA_UDdate_UT_opt_var1 │ │ │ │ +00689868 00144316 R_ARM_JUMP_SLOT 0055cebd FLA_Tevd_eigval_n_opd_var1 │ │ │ │ +0068986c 00042016 R_ARM_JUMP_SLOT 003d6c45 FLA_Fill_with_random_dist_check │ │ │ │ +00689870 000ae016 R_ARM_JUMP_SLOT 003d4f7d FLA_Obj_datatype_size_check │ │ │ │ +00689874 0013ac16 R_ARM_JUMP_SLOT 0063607d FLA_Apply_G_rf_asd_var9b │ │ │ │ +00689878 00051716 R_ARM_JUMP_SLOT 0056ecc9 FLA_Ttmm_l_opt_var3 │ │ │ │ +0068987c 001bd516 R_ARM_JUMP_SLOT 003ce7cd bl1_zdapdiagmv │ │ │ │ +00689880 0003cf16 R_ARM_JUMP_SLOT 0014c7d1 cungql_ │ │ │ │ +00689884 000b2616 R_ARM_JUMP_SLOT 0049fbd5 FLA_Herk_lh_unb_var3 │ │ │ │ +00689888 00121e16 R_ARM_JUMP_SLOT 004ec251 FLA_Syrk_ut_blk_var4 │ │ │ │ +0068988c 000f8616 R_ARM_JUMP_SLOT 003e86dd FLA_Cntl_qrutinc_obj_create │ │ │ │ +00689890 00190b16 R_ARM_JUMP_SLOT 004ab0a1 FLA_Symm_internal │ │ │ │ +00689894 00100616 R_ARM_JUMP_SLOT 00396805 zunmql_ │ │ │ │ +00689898 000abc16 R_ARM_JUMP_SLOT 003c96dd bl1_csymm │ │ │ │ +0068989c 000fd016 R_ARM_JUMP_SLOT 00261df1 slar2v_ │ │ │ │ +006898a0 0018fd16 R_ARM_JUMP_SLOT 00561d05 FLA_Trinv_ln_blk_var3 │ │ │ │ +006898a4 00170e16 R_ARM_JUMP_SLOT 005e3965 FLA_Tridiag_UT_l_step_unb_var2 │ │ │ │ +006898a8 000cde16 R_ARM_JUMP_SLOT 0041ab01 FLA_Ger_external │ │ │ │ +006898ac 000a8e16 R_ARM_JUMP_SLOT 004d2df9 FLA_Syr2k_lt_unb_var2 │ │ │ │ +006898b0 0006de16 R_ARM_JUMP_SLOT 00550ed9 FLA_QR2_UT_ops_var1 │ │ │ │ +006898b4 000a1416 R_ARM_JUMP_SLOT 005fa1b9 FLA_Sylv_hh_blk_var1 │ │ │ │ +006898b8 0016c116 R_ARM_JUMP_SLOT 002f3789 zgtrfs_ │ │ │ │ +006898bc 00052016 R_ARM_JUMP_SLOT 0034ac01 zlasyf_ │ │ │ │ +006898c0 00164716 R_ARM_JUMP_SLOT 003b75c9 bl1_dcopy │ │ │ │ +006898c4 00099916 R_ARM_JUMP_SLOT 004db50d FLA_Syr2k_ut_blk_var10 │ │ │ │ +006898c8 000c7316 R_ARM_JUMP_SLOT 0023c6c1 slacn2_ │ │ │ │ 006898cc 00009116 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -006898d0 00195616 R_ARM_JUMP_SLOT 001fe271 dtptri_ │ │ │ │ -006898d4 00137f16 R_ARM_JUMP_SLOT 005543f5 FLA_QR_UT_form_Q_opt_var1 │ │ │ │ -006898d8 000bd516 R_ARM_JUMP_SLOT 003ce6fd bl1_screate_contigmt │ │ │ │ -006898dc 000ef916 R_ARM_JUMP_SLOT 0050970d FLA_Trmm_ruh_unb_var2 │ │ │ │ -006898e0 00056c16 R_ARM_JUMP_SLOT 00361fb5 zptts2_ │ │ │ │ -006898e4 00019216 R_ARM_JUMP_SLOT 003d9a55 FLA_Copyt_check │ │ │ │ -006898e8 00149516 R_ARM_JUMP_SLOT 004ff361 FLA_Trmm_rlc_blk_var2 │ │ │ │ +006898d0 00195616 R_ARM_JUMP_SLOT 001ffa61 dtptri_ │ │ │ │ +006898d4 00137f16 R_ARM_JUMP_SLOT 0055442d FLA_QR_UT_form_Q_opt_var1 │ │ │ │ +006898d8 000bd516 R_ARM_JUMP_SLOT 003ce27d bl1_screate_contigmt │ │ │ │ +006898dc 000ef916 R_ARM_JUMP_SLOT 005095a5 FLA_Trmm_ruh_unb_var2 │ │ │ │ +006898e0 00056c16 R_ARM_JUMP_SLOT 00361ff1 zptts2_ │ │ │ │ +006898e4 00019216 R_ARM_JUMP_SLOT 003d9955 FLA_Copyt_check │ │ │ │ +006898e8 00149516 R_ARM_JUMP_SLOT 004fe1e9 FLA_Trmm_rlc_blk_var2 │ │ │ │ 006898ec 00009216 R_ARM_JUMP_SLOT 00000000 ssyr2k_ │ │ │ │ -006898f0 0011a716 R_ARM_JUMP_SLOT 0014550d cunbdb5_ │ │ │ │ -006898f4 0017b216 R_ARM_JUMP_SLOT 00673fad FLASH_Apply_Q_UT_inc │ │ │ │ -006898f8 000aea16 R_ARM_JUMP_SLOT 0042d79d FLA_Copy_internal │ │ │ │ -006898fc 000e7916 R_ARM_JUMP_SLOT 00538b81 FLA_Chol_u_ops_var2 │ │ │ │ -00689900 00165916 R_ARM_JUMP_SLOT 0054d179 FLA_LQ_UT_form_Q │ │ │ │ -00689904 0010e116 R_ARM_JUMP_SLOT 00568261 FLA_Trinv_un_opz_var1 │ │ │ │ -00689908 000e4e16 R_ARM_JUMP_SLOT 0006a415 sgetrf_ │ │ │ │ -0068990c 0017e816 R_ARM_JUMP_SLOT 004964c5 FLA_Her2k_un_blk_var2 │ │ │ │ -00689910 0012cf16 R_ARM_JUMP_SLOT 003d1ef1 bl1_drandv │ │ │ │ +006898f0 0011a716 R_ARM_JUMP_SLOT 00145505 cunbdb5_ │ │ │ │ +006898f4 0017b216 R_ARM_JUMP_SLOT 00674acd FLASH_Apply_Q_UT_inc │ │ │ │ +006898f8 000aea16 R_ARM_JUMP_SLOT 0042d591 FLA_Copy_internal │ │ │ │ +006898fc 000e7916 R_ARM_JUMP_SLOT 00537f59 FLA_Chol_u_ops_var2 │ │ │ │ +00689900 00165916 R_ARM_JUMP_SLOT 0054d1b1 FLA_LQ_UT_form_Q │ │ │ │ +00689904 0010e116 R_ARM_JUMP_SLOT 005689d1 FLA_Trinv_un_opz_var1 │ │ │ │ +00689908 000e4e16 R_ARM_JUMP_SLOT 0006b3d9 sgetrf_ │ │ │ │ +0068990c 0017e816 R_ARM_JUMP_SLOT 00496501 FLA_Her2k_un_blk_var2 │ │ │ │ +00689910 0012cf16 R_ARM_JUMP_SLOT 003d1991 bl1_drandv │ │ │ │ 00689914 00009316 R_ARM_JUMP_SLOT 00000000 dspr2_ │ │ │ │ -00689918 0017f116 R_ARM_JUMP_SLOT 00497d19 FLA_Her2k_un_blk_var6 │ │ │ │ -0068991c 00153916 R_ARM_JUMP_SLOT 003d7f41 FLA_Pow_check │ │ │ │ +00689918 0017f116 R_ARM_JUMP_SLOT 00497d55 FLA_Her2k_un_blk_var6 │ │ │ │ +0068991c 00153916 R_ARM_JUMP_SLOT 003d80f1 FLA_Pow_check │ │ │ │ 00689920 00009416 R_ARM_JUMP_SLOT 00000000 sinh │ │ │ │ -00689924 00126516 R_ARM_JUMP_SLOT 00434ea9 FLA_Scalr_l_blk_var3 │ │ │ │ -00689928 001b8016 R_ARM_JUMP_SLOT 00458ec5 FLA_Gemm_nt_blk_var4 │ │ │ │ -0068992c 0007ee16 R_ARM_JUMP_SLOT 005a2489 FLA_Eig_gest_il_unb_var1 │ │ │ │ -00689930 00186b16 R_ARM_JUMP_SLOT 003f7311 FLA_Check_adjacent_objects_2x2 │ │ │ │ -00689934 00076e16 R_ARM_JUMP_SLOT 00404401 FLA_Set │ │ │ │ -00689938 0013a216 R_ARM_JUMP_SLOT 003e7e31 FLA_Cntl_axpyt_obj_create │ │ │ │ -0068993c 00193f16 R_ARM_JUMP_SLOT 0042e311 FLASH_Copyr │ │ │ │ -00689940 0014bb16 R_ARM_JUMP_SLOT 003d2a9d bl1_zsetmr │ │ │ │ -00689944 0005d216 R_ARM_JUMP_SLOT 003d5749 FLA_Obj_lt_check │ │ │ │ -00689948 001bd016 R_ARM_JUMP_SLOT 005dac55 FLA_Tridiag_UT_realify │ │ │ │ -0068994c 000ae816 R_ARM_JUMP_SLOT 000a288d cgetc2_ │ │ │ │ -00689950 00183316 R_ARM_JUMP_SLOT 003d1379 bl1_srandm │ │ │ │ -00689954 001c1016 R_ARM_JUMP_SLOT 005eb385 FLA_Lyap_h_ops_var2 │ │ │ │ -00689958 000d6016 R_ARM_JUMP_SLOT 003dd691 FLA_Herk_internal_check │ │ │ │ -0068995c 00105216 R_ARM_JUMP_SLOT 0062fe61 FLA_Accum_T_UT_fc_opd_var1 │ │ │ │ -00689960 00166016 R_ARM_JUMP_SLOT 00574cf9 FLA_Bidiag_UT_form_U │ │ │ │ -00689964 00033216 R_ARM_JUMP_SLOT 004058f1 FLA_Sqrt │ │ │ │ +00689924 00126516 R_ARM_JUMP_SLOT 004356dd FLA_Scalr_l_blk_var3 │ │ │ │ +00689928 001b8016 R_ARM_JUMP_SLOT 00458a15 FLA_Gemm_nt_blk_var4 │ │ │ │ +0068992c 0007ee16 R_ARM_JUMP_SLOT 005a1725 FLA_Eig_gest_il_unb_var1 │ │ │ │ +00689930 00186b16 R_ARM_JUMP_SLOT 003f80f9 FLA_Check_adjacent_objects_2x2 │ │ │ │ +00689934 00076e16 R_ARM_JUMP_SLOT 00403c9d FLA_Set │ │ │ │ +00689938 0013a216 R_ARM_JUMP_SLOT 003e7e21 FLA_Cntl_axpyt_obj_create │ │ │ │ +0068993c 00193f16 R_ARM_JUMP_SLOT 0042deb1 FLASH_Copyr │ │ │ │ +00689940 0014bb16 R_ARM_JUMP_SLOT 003d26d9 bl1_zsetmr │ │ │ │ +00689944 0005d216 R_ARM_JUMP_SLOT 003d5641 FLA_Obj_lt_check │ │ │ │ +00689948 001bd016 R_ARM_JUMP_SLOT 005da685 FLA_Tridiag_UT_realify │ │ │ │ +0068994c 000ae816 R_ARM_JUMP_SLOT 000a3149 cgetc2_ │ │ │ │ +00689950 00183316 R_ARM_JUMP_SLOT 003d13bd bl1_srandm │ │ │ │ +00689954 001c1016 R_ARM_JUMP_SLOT 005e9c61 FLA_Lyap_h_ops_var2 │ │ │ │ +00689958 000d6016 R_ARM_JUMP_SLOT 003dd6d9 FLA_Herk_internal_check │ │ │ │ +0068995c 00105216 R_ARM_JUMP_SLOT 0062f7c1 FLA_Accum_T_UT_fc_opd_var1 │ │ │ │ +00689960 00166016 R_ARM_JUMP_SLOT 00574589 FLA_Bidiag_UT_form_U │ │ │ │ +00689964 00033216 R_ARM_JUMP_SLOT 00406319 FLA_Sqrt │ │ │ │ 00689968 00009516 R_ARM_JUMP_SLOT 00000000 zher2_ │ │ │ │ -0068996c 00179116 R_ARM_JUMP_SLOT 0018ca61 dhgeqz_ │ │ │ │ -00689970 00021916 R_ARM_JUMP_SLOT 0051d3e1 FLA_Trsm_lut_unb_var2 │ │ │ │ -00689974 000ae116 R_ARM_JUMP_SLOT 00194691 dlagv2_ │ │ │ │ -00689978 000c8b16 R_ARM_JUMP_SLOT 00424abd FLA_Trmm_llc_task │ │ │ │ -0068997c 000b5716 R_ARM_JUMP_SLOT 003ec189 FLA_SPDinv_cntl_finalize │ │ │ │ -00689980 000acd16 R_ARM_JUMP_SLOT 0024c8cd slaed9_ │ │ │ │ -00689984 001c5516 R_ARM_JUMP_SLOT 0025e615 slaqsp_ │ │ │ │ -00689988 000a7116 R_ARM_JUMP_SLOT 003b8ee1 bl1_csinvscalm │ │ │ │ -0068998c 000c6816 R_ARM_JUMP_SLOT 0035e941 zpprfs_ │ │ │ │ -00689990 000c8016 R_ARM_JUMP_SLOT 003ccfdd bl1_ddotv2axpyv2b │ │ │ │ -00689994 00119316 R_ARM_JUMP_SLOT 0053b165 FLA_SA_LU_blk │ │ │ │ -00689998 0005b616 R_ARM_JUMP_SLOT 002f9c59 zhbtrd_ │ │ │ │ -0068999c 000bf616 R_ARM_JUMP_SLOT 004afd01 FLA_Symm_ll_unb_var4 │ │ │ │ -006899a0 0003d616 R_ARM_JUMP_SLOT 003ecdf9 FLASH_CAQR_UT_inc_cntl_init │ │ │ │ -006899a4 00035416 R_ARM_JUMP_SLOT 004a1491 FLA_Herk_ln_blk_var3 │ │ │ │ -006899a8 001a3816 R_ARM_JUMP_SLOT 003ebc99 FLA_LU_piv_cntl_init │ │ │ │ +0068996c 00179116 R_ARM_JUMP_SLOT 0018b7e1 dhgeqz_ │ │ │ │ +00689970 00021916 R_ARM_JUMP_SLOT 0051d285 FLA_Trsm_lut_unb_var2 │ │ │ │ +00689974 000ae116 R_ARM_JUMP_SLOT 001946a9 dlagv2_ │ │ │ │ +00689978 000c8b16 R_ARM_JUMP_SLOT 00424b35 FLA_Trmm_llc_task │ │ │ │ +0068997c 000b5716 R_ARM_JUMP_SLOT 003ec0e1 FLA_SPDinv_cntl_finalize │ │ │ │ +00689980 000acd16 R_ARM_JUMP_SLOT 0024cb39 slaed9_ │ │ │ │ +00689984 001c5516 R_ARM_JUMP_SLOT 0025e625 slaqsp_ │ │ │ │ +00689988 000a7116 R_ARM_JUMP_SLOT 003b8db1 bl1_csinvscalm │ │ │ │ +0068998c 000c6816 R_ARM_JUMP_SLOT 0035ee21 zpprfs_ │ │ │ │ +00689990 000c8016 R_ARM_JUMP_SLOT 003cce2d bl1_ddotv2axpyv2b │ │ │ │ +00689994 00119316 R_ARM_JUMP_SLOT 0053b19d FLA_SA_LU_blk │ │ │ │ +00689998 0005b616 R_ARM_JUMP_SLOT 002f9c79 zhbtrd_ │ │ │ │ +0068999c 000bf616 R_ARM_JUMP_SLOT 004afd3d FLA_Symm_ll_unb_var4 │ │ │ │ +006899a0 0003d616 R_ARM_JUMP_SLOT 003ecd75 FLASH_CAQR_UT_inc_cntl_init │ │ │ │ +006899a4 00035416 R_ARM_JUMP_SLOT 004a0c41 FLA_Herk_ln_blk_var3 │ │ │ │ +006899a8 001a3816 R_ARM_JUMP_SLOT 003ebce1 FLA_LU_piv_cntl_init │ │ │ │ 006899ac 00009616 R_ARM_JUMP_SLOT 00000000 dtrsm_ │ │ │ │ -006899b0 0002d116 R_ARM_JUMP_SLOT 005d88f1 FLA_Tridiag_UT_realify_subdiagonal_opt │ │ │ │ -006899b4 0014cc16 R_ARM_JUMP_SLOT 003d22fd bl1_ssetdiag │ │ │ │ -006899b8 00125816 R_ARM_JUMP_SLOT 0042557d FLA_Trsm_rlh_task │ │ │ │ -006899bc 000f6f16 R_ARM_JUMP_SLOT 004fa365 FLA_Trmm_luh_unb_var3 │ │ │ │ -006899c0 00049f16 R_ARM_JUMP_SLOT 003b94b9 bl1_zscalv │ │ │ │ -006899c4 0009bf16 R_ARM_JUMP_SLOT 00571f1d FLA_UDdate_UT_blk_var2 │ │ │ │ -006899c8 001b1016 R_ARM_JUMP_SLOT 003fad99 FLA_Obj_is_vector │ │ │ │ -006899cc 0002db16 R_ARM_JUMP_SLOT 0042899d FLA_LU_nopiv_task │ │ │ │ +006899b0 0002d116 R_ARM_JUMP_SLOT 005d82e9 FLA_Tridiag_UT_realify_subdiagonal_opt │ │ │ │ +006899b4 0014cc16 R_ARM_JUMP_SLOT 003d207d bl1_ssetdiag │ │ │ │ +006899b8 00125816 R_ARM_JUMP_SLOT 00425ba1 FLA_Trsm_rlh_task │ │ │ │ +006899bc 000f6f16 R_ARM_JUMP_SLOT 004fbb49 FLA_Trmm_luh_unb_var3 │ │ │ │ +006899c0 00049f16 R_ARM_JUMP_SLOT 003bb1cd bl1_zscalv │ │ │ │ +006899c4 0009bf16 R_ARM_JUMP_SLOT 00571f51 FLA_UDdate_UT_blk_var2 │ │ │ │ +006899c8 001b1016 R_ARM_JUMP_SLOT 003fade1 FLA_Obj_is_vector │ │ │ │ +006899cc 0002db16 R_ARM_JUMP_SLOT 004289e5 FLA_LU_nopiv_task │ │ │ │ 006899d0 00009716 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ -006899d4 0008a216 R_ARM_JUMP_SLOT 0051b00d FLA_Trsm_lun_blk_var2 │ │ │ │ -006899d8 00081c16 R_ARM_JUMP_SLOT 0048ae55 FLA_Her2k_ln_blk_var7 │ │ │ │ -006899dc 0015b816 R_ARM_JUMP_SLOT 004f870d FLA_Trmm_luc_unb_var3 │ │ │ │ -006899e0 0002f816 R_ARM_JUMP_SLOT 0057e631 FLA_Bidiag_UT_u_blk_var5 │ │ │ │ -006899e4 000ec516 R_ARM_JUMP_SLOT 003ea28d FLA_Trmm_cntl_init │ │ │ │ -006899e8 0001ac16 R_ARM_JUMP_SLOT 003cef15 bl1_cewinvscalmt │ │ │ │ -006899ec 00189216 R_ARM_JUMP_SLOT 004235d5 FLA_Gemm_hh_task │ │ │ │ -006899f0 00154816 R_ARM_JUMP_SLOT 0054ee75 FLA_LQ_UT_opt_var1 │ │ │ │ -006899f4 00122e16 R_ARM_JUMP_SLOT 0042721d FLA_Tridiag_unb_external │ │ │ │ -006899f8 00104b16 R_ARM_JUMP_SLOT 003b7701 bl1_cdot2s │ │ │ │ -006899fc 0012a816 R_ARM_JUMP_SLOT 0057372d FLA_UDdate_UT_ops_var1 │ │ │ │ -00689a00 001a4a16 R_ARM_JUMP_SLOT 003da7f1 FLA_Scal_check │ │ │ │ -00689a04 00164b16 R_ARM_JUMP_SLOT 00431625 FLA_Copyt_c_blk_var4 │ │ │ │ -00689a08 000a1b16 R_ARM_JUMP_SLOT 006011cd FLA_Sylv_hh_blk_var5 │ │ │ │ -00689a0c 0011b516 R_ARM_JUMP_SLOT 003aab91 ssytd2_fla │ │ │ │ -00689a10 000a7416 R_ARM_JUMP_SLOT 00495bc5 FLA_Her2k_un_blk_var10 │ │ │ │ -00689a14 0000f816 R_ARM_JUMP_SLOT 00529d89 FLA_Trsm_rut_blk_var3 │ │ │ │ -00689a18 000baf16 R_ARM_JUMP_SLOT 003cd8b5 bl1_is_nonunit_diag │ │ │ │ -00689a1c 000b0d16 R_ARM_JUMP_SLOT 005a1aa5 FLA_Eig_gest_il_opc_var3 │ │ │ │ -00689a20 000e0b16 R_ARM_JUMP_SLOT 00460451 FLA_Gemm_tt_blk_var1 │ │ │ │ -00689a24 00192a16 R_ARM_JUMP_SLOT 003eda25 FLASH_UDdate_UT_cntl_init │ │ │ │ -00689a28 0008be16 R_ARM_JUMP_SLOT 003f5a25 FLA_Param_map_flame_to_blis_diag │ │ │ │ -00689a2c 00094e16 R_ARM_JUMP_SLOT 00537dd9 FLA_Chol_u_opd_var3 │ │ │ │ -00689a30 00173f16 R_ARM_JUMP_SLOT 003cd8f5 bl1_is_gen_storage │ │ │ │ -00689a34 0015dd16 R_ARM_JUMP_SLOT 004135e1 FLA_Axpyt_external │ │ │ │ -00689a38 000f9716 R_ARM_JUMP_SLOT 003df635 FLA_Apply_QUD_UT_check │ │ │ │ -00689a3c 00089416 R_ARM_JUMP_SLOT 00224815 sgerq2_ │ │ │ │ -00689a40 00067916 R_ARM_JUMP_SLOT 002d9ec9 zgelqf_ │ │ │ │ -00689a44 00087f16 R_ARM_JUMP_SLOT 005bf455 FLA_Fused_Gerc2_Ahx_Ax_opz_var1 │ │ │ │ +006899d4 0008a216 R_ARM_JUMP_SLOT 0051abd9 FLA_Trsm_lun_blk_var2 │ │ │ │ +006899d8 00081c16 R_ARM_JUMP_SLOT 0048ae91 FLA_Her2k_ln_blk_var7 │ │ │ │ +006899dc 0015b816 R_ARM_JUMP_SLOT 004f8749 FLA_Trmm_luc_unb_var3 │ │ │ │ +006899e0 0002f816 R_ARM_JUMP_SLOT 0057e669 FLA_Bidiag_UT_u_blk_var5 │ │ │ │ +006899e4 000ec516 R_ARM_JUMP_SLOT 003ea2d5 FLA_Trmm_cntl_init │ │ │ │ +006899e8 0001ac16 R_ARM_JUMP_SLOT 003cedad bl1_cewinvscalmt │ │ │ │ +006899ec 00189216 R_ARM_JUMP_SLOT 004238b1 FLA_Gemm_hh_task │ │ │ │ +006899f0 00154816 R_ARM_JUMP_SLOT 0054eead FLA_LQ_UT_opt_var1 │ │ │ │ +006899f4 00122e16 R_ARM_JUMP_SLOT 00427101 FLA_Tridiag_unb_external │ │ │ │ +006899f8 00104b16 R_ARM_JUMP_SLOT 003b7749 bl1_cdot2s │ │ │ │ +006899fc 0012a816 R_ARM_JUMP_SLOT 00573955 FLA_UDdate_UT_ops_var1 │ │ │ │ +00689a00 001a4a16 R_ARM_JUMP_SLOT 003da969 FLA_Scal_check │ │ │ │ +00689a04 00164b16 R_ARM_JUMP_SLOT 0043148d FLA_Copyt_c_blk_var4 │ │ │ │ +00689a08 000a1b16 R_ARM_JUMP_SLOT 00602bed FLA_Sylv_hh_blk_var5 │ │ │ │ +00689a0c 0011b516 R_ARM_JUMP_SLOT 003aabd1 ssytd2_fla │ │ │ │ +00689a10 000a7416 R_ARM_JUMP_SLOT 00495c01 FLA_Her2k_un_blk_var10 │ │ │ │ +00689a14 0000f816 R_ARM_JUMP_SLOT 0052a481 FLA_Trsm_rut_blk_var3 │ │ │ │ +00689a18 000baf16 R_ARM_JUMP_SLOT 003cde7d bl1_is_nonunit_diag │ │ │ │ +00689a1c 000b0d16 R_ARM_JUMP_SLOT 005a0d41 FLA_Eig_gest_il_opc_var3 │ │ │ │ +00689a20 000e0b16 R_ARM_JUMP_SLOT 0046071d FLA_Gemm_tt_blk_var1 │ │ │ │ +00689a24 00192a16 R_ARM_JUMP_SLOT 003edb09 FLASH_UDdate_UT_cntl_init │ │ │ │ +00689a28 0008be16 R_ARM_JUMP_SLOT 003f5a69 FLA_Param_map_flame_to_blis_diag │ │ │ │ +00689a2c 00094e16 R_ARM_JUMP_SLOT 005386a9 FLA_Chol_u_opd_var3 │ │ │ │ +00689a30 00173f16 R_ARM_JUMP_SLOT 003cdebd bl1_is_gen_storage │ │ │ │ +00689a34 0015dd16 R_ARM_JUMP_SLOT 004130a5 FLA_Axpyt_external │ │ │ │ +00689a38 000f9716 R_ARM_JUMP_SLOT 003df39d FLA_Apply_QUD_UT_check │ │ │ │ +00689a3c 00089416 R_ARM_JUMP_SLOT 002234b5 sgerq2_ │ │ │ │ +00689a40 00067916 R_ARM_JUMP_SLOT 002d8739 zgelqf_ │ │ │ │ +00689a44 00087f16 R_ARM_JUMP_SLOT 005bfd01 FLA_Fused_Gerc2_Ahx_Ax_opz_var1 │ │ │ │ 00689a48 00009816 R_ARM_JUMP_SLOT 00000000 floorf │ │ │ │ -00689a4c 0008c216 R_ARM_JUMP_SLOT 00541de5 FLA_LU_nopiv_opt_var3 │ │ │ │ -00689a50 000a2616 R_ARM_JUMP_SLOT 0060526d FLA_Sylv_hh_blk_var9 │ │ │ │ -00689a54 001c0116 R_ARM_JUMP_SLOT 004b2e91 FLA_Symm_lu_blk_var4 │ │ │ │ -00689a58 00014616 R_ARM_JUMP_SLOT 003ce301 bl1_dapdiagmv │ │ │ │ -00689a5c 000d1b16 R_ARM_JUMP_SLOT 005e371d FLA_Tridiag_UT_l_step_opd_var2 │ │ │ │ -00689a60 00188516 R_ARM_JUMP_SLOT 003f3fc5 FLA_Error_messages_init │ │ │ │ -00689a64 00196d16 R_ARM_JUMP_SLOT 003a427d cungqr_fla │ │ │ │ -00689a68 001c2e16 R_ARM_JUMP_SLOT 001b4061 dlascl_ │ │ │ │ -00689a6c 0013e816 R_ARM_JUMP_SLOT 003f6841 FLA_Check_error_code_helper │ │ │ │ -00689a70 00083216 R_ARM_JUMP_SLOT 00357371 zppcon_ │ │ │ │ -00689a74 000f7016 R_ARM_JUMP_SLOT 006261f5 FLA_Sylv_nn_blk_var13 │ │ │ │ -00689a78 0014aa16 R_ARM_JUMP_SLOT 003b86bd bl1_sdcopyv │ │ │ │ -00689a7c 00103116 R_ARM_JUMP_SLOT 00152d69 cunmtr_ │ │ │ │ -00689a80 001b2d16 R_ARM_JUMP_SLOT 002d5f91 zgeequ_ │ │ │ │ -00689a84 00122916 R_ARM_JUMP_SLOT 004e2d01 FLA_Syrk_un │ │ │ │ -00689a88 000e9a16 R_ARM_JUMP_SLOT 004f9afd FLA_Trmm_luh_blk_var1 │ │ │ │ -00689a8c 00014116 R_ARM_JUMP_SLOT 00616c4d FLA_Sylv_nh_blk_var15 │ │ │ │ -00689a90 0006ad16 R_ARM_JUMP_SLOT 003d6665 FLA_Conjugate_check │ │ │ │ -00689a94 000ffc16 R_ARM_JUMP_SLOT 005f3e69 FLA_Lyap_n_opz_var3 │ │ │ │ -00689a98 00150816 R_ARM_JUMP_SLOT 004f82bd FLA_Trmm_luc_blk_var2 │ │ │ │ -00689a9c 0008fb16 R_ARM_JUMP_SLOT 0052a761 FLA_Trsm_run_unb_var1 │ │ │ │ -00689aa0 00131816 R_ARM_JUMP_SLOT 003447d9 zlarrv_ │ │ │ │ -00689aa4 000a6e16 R_ARM_JUMP_SLOT 0033b599 zlarfg_ │ │ │ │ +00689a4c 0008c216 R_ARM_JUMP_SLOT 00541e1d FLA_LU_nopiv_opt_var3 │ │ │ │ +00689a50 000a2616 R_ARM_JUMP_SLOT 006053b9 FLA_Sylv_hh_blk_var9 │ │ │ │ +00689a54 001c0116 R_ARM_JUMP_SLOT 004b28b9 FLA_Symm_lu_blk_var4 │ │ │ │ +00689a58 00014616 R_ARM_JUMP_SLOT 003ce569 bl1_dapdiagmv │ │ │ │ +00689a5c 000d1b16 R_ARM_JUMP_SLOT 005e27ed FLA_Tridiag_UT_l_step_opd_var2 │ │ │ │ +00689a60 00188516 R_ARM_JUMP_SLOT 003f4009 FLA_Error_messages_init │ │ │ │ +00689a64 00196d16 R_ARM_JUMP_SLOT 003a3aa1 cungqr_fla │ │ │ │ +00689a68 001c2e16 R_ARM_JUMP_SLOT 001b420d dlascl_ │ │ │ │ +00689a6c 0013e816 R_ARM_JUMP_SLOT 003f7629 FLA_Check_error_code_helper │ │ │ │ +00689a70 00083216 R_ARM_JUMP_SLOT 0035d069 zppcon_ │ │ │ │ +00689a74 000f7016 R_ARM_JUMP_SLOT 00626231 FLA_Sylv_nn_blk_var13 │ │ │ │ +00689a78 0014aa16 R_ARM_JUMP_SLOT 003b838d bl1_sdcopyv │ │ │ │ +00689a7c 00103116 R_ARM_JUMP_SLOT 00152d61 cunmtr_ │ │ │ │ +00689a80 001b2d16 R_ARM_JUMP_SLOT 002d6a49 zgeequ_ │ │ │ │ +00689a84 00122916 R_ARM_JUMP_SLOT 004e2d3d FLA_Syrk_un │ │ │ │ +00689a88 000e9a16 R_ARM_JUMP_SLOT 004f9179 FLA_Trmm_luh_blk_var1 │ │ │ │ +00689a8c 00014116 R_ARM_JUMP_SLOT 00616079 FLA_Sylv_nh_blk_var15 │ │ │ │ +00689a90 0006ad16 R_ARM_JUMP_SLOT 003d63e5 FLA_Conjugate_check │ │ │ │ +00689a94 000ffc16 R_ARM_JUMP_SLOT 005f2975 FLA_Lyap_n_opz_var3 │ │ │ │ +00689a98 00150816 R_ARM_JUMP_SLOT 004f813d FLA_Trmm_luc_blk_var2 │ │ │ │ +00689a9c 0008fb16 R_ARM_JUMP_SLOT 00529dc5 FLA_Trsm_run_unb_var1 │ │ │ │ +00689aa0 00131816 R_ARM_JUMP_SLOT 00344819 zlarrv_ │ │ │ │ +00689aa4 000a6e16 R_ARM_JUMP_SLOT 0033b5d9 zlarfg_ │ │ │ │ 00689aa8 00009916 R_ARM_JUMP_SLOT 00000000 idamax_ │ │ │ │ -00689aac 001a6e16 R_ARM_JUMP_SLOT 003bfff5 bl1_dhemv │ │ │ │ -00689ab0 00154f16 R_ARM_JUMP_SLOT 00543069 FLA_LU_nopiv_ops_var4 │ │ │ │ -00689ab4 0002bb16 R_ARM_JUMP_SLOT 003c0d21 bl1_csyr │ │ │ │ -00689ab8 00111116 R_ARM_JUMP_SLOT 001739e1 dhseqr_ │ │ │ │ -00689abc 000e8e16 R_ARM_JUMP_SLOT 00150a0d cunmr2_ │ │ │ │ -00689ac0 0010af16 R_ARM_JUMP_SLOT 0063901d FLA_Apply_G_rf_blc_var2 │ │ │ │ -00689ac4 000aa916 R_ARM_JUMP_SLOT 00075ec5 dpotrf_ │ │ │ │ -00689ac8 00129f16 R_ARM_JUMP_SLOT 005d3825 FLA_Hess_UT_opt_var4 │ │ │ │ -00689acc 00010b16 R_ARM_JUMP_SLOT 0049d431 FLA_Herk_uh │ │ │ │ -00689ad0 00046716 R_ARM_JUMP_SLOT 003e2c51 FLA_Hess_UT_check │ │ │ │ -00689ad4 000f0416 R_ARM_JUMP_SLOT 00544925 FLA_LU_piv_blk_var3 │ │ │ │ -00689ad8 000acb16 R_ARM_JUMP_SLOT 003fd505 FLASH_Queue_set_parallel_time │ │ │ │ -00689adc 0009e316 R_ARM_JUMP_SLOT 003a51e9 dorgqr_fla │ │ │ │ -00689ae0 0011f316 R_ARM_JUMP_SLOT 002520d5 slagts_ │ │ │ │ -00689ae4 00103916 R_ARM_JUMP_SLOT 00486d11 FLA_Her2k_lh_unb_var5 │ │ │ │ -00689ae8 000e3916 R_ARM_JUMP_SLOT 00582c39 FLA_Bidiag_UT_u_opt_var2 │ │ │ │ -00689aec 00024f16 R_ARM_JUMP_SLOT 0045daf1 FLA_Gemm_th_unb_var3 │ │ │ │ -00689af0 0009f616 R_ARM_JUMP_SLOT 003ecdb5 FLASH_CAQR2_UT_cntl_finalize │ │ │ │ -00689af4 000f6116 R_ARM_JUMP_SLOT 004ee8ed FLA_Trmm_lln │ │ │ │ -00689af8 00071c16 R_ARM_JUMP_SLOT 003e7181 FLA_UDdate_UT_inc_update_rhs_check │ │ │ │ -00689afc 0012d216 R_ARM_JUMP_SLOT 00080df5 sgebd2_check │ │ │ │ -00689b00 00161c16 R_ARM_JUMP_SLOT 003b7b91 bl1_ddot │ │ │ │ -00689b04 000d0b16 R_ARM_JUMP_SLOT 002697b9 slarrj_ │ │ │ │ -00689b08 00077916 R_ARM_JUMP_SLOT 00074f8d dormbr_ │ │ │ │ -00689b0c 0003e316 R_ARM_JUMP_SLOT 004a2609 FLA_Herk_ln_unb_var3 │ │ │ │ -00689b10 0002ba16 R_ARM_JUMP_SLOT 0042c1e9 FLA_Axpyt_h_blk_var4 │ │ │ │ -00689b14 00196f16 R_ARM_JUMP_SLOT 003db339 FLA_Gerc_check │ │ │ │ -00689b18 00101b16 R_ARM_JUMP_SLOT 003b6ae9 bl1_daxpysmt │ │ │ │ -00689b1c 000f7316 R_ARM_JUMP_SLOT 004c4725 FLA_Symm_ru_unb_var8 │ │ │ │ -00689b20 0010f516 R_ARM_JUMP_SLOT 003e8cdd FLA_Scal_cntl_finalize │ │ │ │ -00689b24 0013a516 R_ARM_JUMP_SLOT 00642a29 FLA_Apply_H2_UT_r_opd_var1 │ │ │ │ +00689aac 001a6e16 R_ARM_JUMP_SLOT 003bd18d bl1_dhemv │ │ │ │ +00689ab0 00154f16 R_ARM_JUMP_SLOT 005430a1 FLA_LU_nopiv_ops_var4 │ │ │ │ +00689ab4 0002bb16 R_ARM_JUMP_SLOT 003c1981 bl1_csyr │ │ │ │ +00689ab8 00111116 R_ARM_JUMP_SLOT 001739f1 dhseqr_ │ │ │ │ +00689abc 000e8e16 R_ARM_JUMP_SLOT 001517e1 cunmr2_ │ │ │ │ +00689ac0 0010af16 R_ARM_JUMP_SLOT 00639845 FLA_Apply_G_rf_blc_var2 │ │ │ │ +00689ac4 000aa916 R_ARM_JUMP_SLOT 00076019 dpotrf_ │ │ │ │ +00689ac8 00129f16 R_ARM_JUMP_SLOT 005d3785 FLA_Hess_UT_opt_var4 │ │ │ │ +00689acc 00010b16 R_ARM_JUMP_SLOT 0049d46d FLA_Herk_uh │ │ │ │ +00689ad0 00046716 R_ARM_JUMP_SLOT 003e2c29 FLA_Hess_UT_check │ │ │ │ +00689ad4 000f0416 R_ARM_JUMP_SLOT 005443b5 FLA_LU_piv_blk_var3 │ │ │ │ +00689ad8 000acb16 R_ARM_JUMP_SLOT 003fdb9d FLASH_Queue_set_parallel_time │ │ │ │ +00689adc 0009e316 R_ARM_JUMP_SLOT 003a5225 dorgqr_fla │ │ │ │ +00689ae0 0011f316 R_ARM_JUMP_SLOT 002520dd slagts_ │ │ │ │ +00689ae4 00103916 R_ARM_JUMP_SLOT 00486d4d FLA_Her2k_lh_unb_var5 │ │ │ │ +00689ae8 000e3916 R_ARM_JUMP_SLOT 00582c71 FLA_Bidiag_UT_u_opt_var2 │ │ │ │ +00689aec 00024f16 R_ARM_JUMP_SLOT 0045e04d FLA_Gemm_th_unb_var3 │ │ │ │ +00689af0 0009f616 R_ARM_JUMP_SLOT 003ece99 FLASH_CAQR2_UT_cntl_finalize │ │ │ │ +00689af4 000f6116 R_ARM_JUMP_SLOT 004ee081 FLA_Trmm_lln │ │ │ │ +00689af8 00071c16 R_ARM_JUMP_SLOT 003e6fdd FLA_UDdate_UT_inc_update_rhs_check │ │ │ │ +00689afc 0012d216 R_ARM_JUMP_SLOT 00080df9 sgebd2_check │ │ │ │ +00689b00 00161c16 R_ARM_JUMP_SLOT 003b7bd9 bl1_ddot │ │ │ │ +00689b04 000d0b16 R_ARM_JUMP_SLOT 0026a6a1 slarrj_ │ │ │ │ +00689b08 00077916 R_ARM_JUMP_SLOT 0007437d dormbr_ │ │ │ │ +00689b0c 0003e316 R_ARM_JUMP_SLOT 004a21e5 FLA_Herk_ln_unb_var3 │ │ │ │ +00689b10 0002ba16 R_ARM_JUMP_SLOT 0042c231 FLA_Axpyt_h_blk_var4 │ │ │ │ +00689b14 00196f16 R_ARM_JUMP_SLOT 003db1a1 FLA_Gerc_check │ │ │ │ +00689b18 00101b16 R_ARM_JUMP_SLOT 003b6dc1 bl1_daxpysmt │ │ │ │ +00689b1c 000f7316 R_ARM_JUMP_SLOT 004c4515 FLA_Symm_ru_unb_var8 │ │ │ │ +00689b20 0010f516 R_ARM_JUMP_SLOT 003e8c8d FLA_Scal_cntl_finalize │ │ │ │ +00689b24 0013a516 R_ARM_JUMP_SLOT 00642a61 FLA_Apply_H2_UT_r_opd_var1 │ │ │ │ 00689b28 00009a16 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ -00689b2c 00036716 R_ARM_JUMP_SLOT 004a6539 FLA_Herk_un_blk_var3 │ │ │ │ +00689b2c 00036716 R_ARM_JUMP_SLOT 004a6115 FLA_Herk_un_blk_var3 │ │ │ │ 00689b30 00009b16 R_ARM_JUMP_SLOT 00000000 freopen64@GLIBC_2.4 │ │ │ │ -00689b34 00040c16 R_ARM_JUMP_SLOT 000cda39 chseqr_ │ │ │ │ -00689b38 00010c16 R_ARM_JUMP_SLOT 003ddc69 FLA_Syr2k_check │ │ │ │ -00689b3c 000c4716 R_ARM_JUMP_SLOT 00070f45 dorgtr_ │ │ │ │ -00689b40 000f8016 R_ARM_JUMP_SLOT 00626e3d FLA_Sylv_nn_blk_var17 │ │ │ │ -00689b44 00165c16 R_ARM_JUMP_SLOT 003e931d FLA_Gemv_cntl_init │ │ │ │ -00689b48 000df816 R_ARM_JUMP_SLOT 004a8dc5 FLA_Symm_ll │ │ │ │ -00689b4c 00113f16 R_ARM_JUMP_SLOT 00254c85 slamrg_ │ │ │ │ -00689b50 00127616 R_ARM_JUMP_SLOT 0056cd6d FLA_Ttmm_internal │ │ │ │ -00689b54 000a7c16 R_ARM_JUMP_SLOT 0055e0b5 FLA_Tevd_eigval_v_opd_var3 │ │ │ │ -00689b58 000ba116 R_ARM_JUMP_SLOT 0054d029 FLA_LQ_UT │ │ │ │ -00689b5c 000f3f16 R_ARM_JUMP_SLOT 005e303d FLA_Tridiag_UT_l_step_ofu_var2 │ │ │ │ -00689b60 00091b16 R_ARM_JUMP_SLOT 00568771 FLA_Trinv_un_opt_var2 │ │ │ │ -00689b64 00013216 R_ARM_JUMP_SLOT 0061603d FLA_Sylv_nh_blk_var11 │ │ │ │ -00689b68 00068e16 R_ARM_JUMP_SLOT 003ec951 FLASH_Apply_QUD_UT_cntl_init │ │ │ │ -00689b6c 00157916 R_ARM_JUMP_SLOT 00441795 FLA_Gemm_cn_unb_var1 │ │ │ │ -00689b70 00027416 R_ARM_JUMP_SLOT 001f5f91 dtgsja_ │ │ │ │ -00689b74 0008b016 R_ARM_JUMP_SLOT 00432abd FLA_Copyt_n_blk_var2 │ │ │ │ -00689b78 00029416 R_ARM_JUMP_SLOT 004e6ee5 FLA_Syrk_lt_blk_var6 │ │ │ │ -00689b7c 0012e616 R_ARM_JUMP_SLOT 00537969 FLA_Chol_u_unb_var2 │ │ │ │ -00689b80 00125016 R_ARM_JUMP_SLOT 0027dc25 slasy2_ │ │ │ │ -00689b84 00101e16 R_ARM_JUMP_SLOT 00432669 FLA_Copyt_h_blk_var4 │ │ │ │ -00689b88 000e2816 R_ARM_JUMP_SLOT 00659745 FLA_Apply_Q_UT_rhbr │ │ │ │ +00689b34 00040c16 R_ARM_JUMP_SLOT 000cc8b5 chseqr_ │ │ │ │ +00689b38 00010c16 R_ARM_JUMP_SLOT 003ddb65 FLA_Syr2k_check │ │ │ │ +00689b3c 000c4716 R_ARM_JUMP_SLOT 00071e0d dorgtr_ │ │ │ │ +00689b40 000f8016 R_ARM_JUMP_SLOT 00626e79 FLA_Sylv_nn_blk_var17 │ │ │ │ +00689b44 00165c16 R_ARM_JUMP_SLOT 003e92ad FLA_Gemv_cntl_init │ │ │ │ +00689b48 000df816 R_ARM_JUMP_SLOT 004a8981 FLA_Symm_ll │ │ │ │ +00689b4c 00113f16 R_ARM_JUMP_SLOT 00254fdd slamrg_ │ │ │ │ +00689b50 00127616 R_ARM_JUMP_SLOT 0056cda9 FLA_Ttmm_internal │ │ │ │ +00689b54 000a7c16 R_ARM_JUMP_SLOT 0055df7d FLA_Tevd_eigval_v_opd_var3 │ │ │ │ +00689b58 000ba116 R_ARM_JUMP_SLOT 0054d061 FLA_LQ_UT │ │ │ │ +00689b5c 000f3f16 R_ARM_JUMP_SLOT 005e11cd FLA_Tridiag_UT_l_step_ofu_var2 │ │ │ │ +00689b60 00091b16 R_ARM_JUMP_SLOT 00567f4d FLA_Trinv_un_opt_var2 │ │ │ │ +00689b64 00013216 R_ARM_JUMP_SLOT 0061697d FLA_Sylv_nh_blk_var11 │ │ │ │ +00689b68 00068e16 R_ARM_JUMP_SLOT 003ec889 FLASH_Apply_QUD_UT_cntl_init │ │ │ │ +00689b6c 00157916 R_ARM_JUMP_SLOT 0044153d FLA_Gemm_cn_unb_var1 │ │ │ │ +00689b70 00027416 R_ARM_JUMP_SLOT 001f5fa9 dtgsja_ │ │ │ │ +00689b74 0008b016 R_ARM_JUMP_SLOT 00432b05 FLA_Copyt_n_blk_var2 │ │ │ │ +00689b78 00029416 R_ARM_JUMP_SLOT 004e7389 FLA_Syrk_lt_blk_var6 │ │ │ │ +00689b7c 0012e616 R_ARM_JUMP_SLOT 00538ab5 FLA_Chol_u_unb_var2 │ │ │ │ +00689b80 00125016 R_ARM_JUMP_SLOT 0027dc2d slasy2_ │ │ │ │ +00689b84 00101e16 R_ARM_JUMP_SLOT 004326b1 FLA_Copyt_h_blk_var4 │ │ │ │ +00689b88 000e2816 R_ARM_JUMP_SLOT 0065977d FLA_Apply_Q_UT_rhbr │ │ │ │ 00689b8c 00009c16 R_ARM_JUMP_SLOT 00000000 dtbsv_ │ │ │ │ -00689b90 0001b816 R_ARM_JUMP_SLOT 003e3665 FLA_LQ_UT_solve_check │ │ │ │ -00689b94 0012c716 R_ARM_JUMP_SLOT 003c28b5 bl1_cherk │ │ │ │ -00689b98 00120516 R_ARM_JUMP_SLOT 004163e9 FLA_Dot_external │ │ │ │ -00689b9c 00082716 R_ARM_JUMP_SLOT 004fc329 FLA_Trmm_lun_unb_var2 │ │ │ │ -00689ba0 00103316 R_ARM_JUMP_SLOT 00485345 FLA_Her2k_lh_unb_var1 │ │ │ │ -00689ba4 000e1e16 R_ARM_JUMP_SLOT 00073651 dorm2r_ │ │ │ │ -00689ba8 0006cc16 R_ARM_JUMP_SLOT 003d24b9 bl1_ssetv │ │ │ │ -00689bac 00174f16 R_ARM_JUMP_SLOT 00675fb5 FLA_Apply_Q_UT_inc_lnfc_blk_var1 │ │ │ │ -00689bb0 000b2116 R_ARM_JUMP_SLOT 003eb051 FLA_Apply_CAQ2_UT_cntl_init │ │ │ │ -00689bb4 00156716 R_ARM_JUMP_SLOT 00653249 FLA_Apply_pivots_ln_opc_var1 │ │ │ │ -00689bb8 0001d416 R_ARM_JUMP_SLOT 003b88a9 bl1_zscopyv │ │ │ │ -00689bbc 00079016 R_ARM_JUMP_SLOT 0056bd0d FLA_Trinv_uu_opd_var3 │ │ │ │ -00689bc0 000feb16 R_ARM_JUMP_SLOT 003e85e9 FLA_Cntl_apcaq2ut_obj_create │ │ │ │ -00689bc4 00039916 R_ARM_JUMP_SLOT 0048f349 FLA_Her2k_uh_blk_var1 │ │ │ │ +00689b90 0001b816 R_ARM_JUMP_SLOT 003e36ad FLA_LQ_UT_solve_check │ │ │ │ +00689b94 0012c716 R_ARM_JUMP_SLOT 003c28fd bl1_cherk │ │ │ │ +00689b98 00120516 R_ARM_JUMP_SLOT 00416431 FLA_Dot_external │ │ │ │ +00689b9c 00082716 R_ARM_JUMP_SLOT 004fd1c1 FLA_Trmm_lun_unb_var2 │ │ │ │ +00689ba0 00103316 R_ARM_JUMP_SLOT 0048532d FLA_Her2k_lh_unb_var1 │ │ │ │ +00689ba4 000e1e16 R_ARM_JUMP_SLOT 00072b09 dorm2r_ │ │ │ │ +00689ba8 0006cc16 R_ARM_JUMP_SLOT 003d3b41 bl1_ssetv │ │ │ │ +00689bac 00174f16 R_ARM_JUMP_SLOT 00675fed FLA_Apply_Q_UT_inc_lnfc_blk_var1 │ │ │ │ +00689bb0 000b2116 R_ARM_JUMP_SLOT 003eaf75 FLA_Apply_CAQ2_UT_cntl_init │ │ │ │ +00689bb4 00156716 R_ARM_JUMP_SLOT 0064e3dd FLA_Apply_pivots_ln_opc_var1 │ │ │ │ +00689bb8 0001d416 R_ARM_JUMP_SLOT 003b8579 bl1_zscopyv │ │ │ │ +00689bbc 00079016 R_ARM_JUMP_SLOT 0056bd6d FLA_Trinv_uu_opd_var3 │ │ │ │ +00689bc0 000feb16 R_ARM_JUMP_SLOT 003e8a4d FLA_Cntl_apcaq2ut_obj_create │ │ │ │ +00689bc4 00039916 R_ARM_JUMP_SLOT 0048f0bd FLA_Her2k_uh_blk_var1 │ │ │ │ 00689bc8 00009d16 R_ARM_JUMP_SLOT 00000000 ctrmv_ │ │ │ │ 00689bcc 00009e16 R_ARM_JUMP_SLOT 00000000 __stack_chk_fail@GLIBC_2.4 │ │ │ │ -00689bd0 001b6116 R_ARM_JUMP_SLOT 003cd88d bl1_is_upper │ │ │ │ -00689bd4 0016fc16 R_ARM_JUMP_SLOT 003c8c71 bl1_ssyr2k_blas │ │ │ │ -00689bd8 00186016 R_ARM_JUMP_SLOT 0029267d srscl_ │ │ │ │ -00689bdc 000e4f16 R_ARM_JUMP_SLOT 00506c05 FLA_Trmm_ruh_blk_var3 │ │ │ │ -00689be0 00085616 R_ARM_JUMP_SLOT 00528089 FLA_Trsm_run_blk_var3 │ │ │ │ -00689be4 000e9b16 R_ARM_JUMP_SLOT 004c0751 FLA_Symm_ru_blk_var5 │ │ │ │ -00689be8 000a9b16 R_ARM_JUMP_SLOT 003aeeb9 t_runc │ │ │ │ -00689bec 00136516 R_ARM_JUMP_SLOT 0040f6d1 fla_slamc3 │ │ │ │ -00689bf0 0018c616 R_ARM_JUMP_SLOT 00642df9 FLA_Apply_H2_UT_r_opt_var1 │ │ │ │ -00689bf4 00061716 R_ARM_JUMP_SLOT 003ae805 pow_di │ │ │ │ -00689bf8 00159916 R_ARM_JUMP_SLOT 003eb19d FLA_Apply_Q2_UT_cntl_finalize │ │ │ │ -00689bfc 0009cd16 R_ARM_JUMP_SLOT 0025463d slahr2_ │ │ │ │ -00689c00 0017f916 R_ARM_JUMP_SLOT 003355f1 zlaqge_ │ │ │ │ -00689c04 000dbf16 R_ARM_JUMP_SLOT 00558ca9 FLA_Svd_compute_scaling │ │ │ │ -00689c08 000f0916 R_ARM_JUMP_SLOT 00455afd FLA_Gemm_nh_unb_var2 │ │ │ │ -00689c0c 0009bd16 R_ARM_JUMP_SLOT 002ce325 zgebak_ │ │ │ │ -00689c10 00173216 R_ARM_JUMP_SLOT 003ce895 bl1_zcreate_contigmt │ │ │ │ -00689c14 00071d16 R_ARM_JUMP_SLOT 000d8dbd clacp2_ │ │ │ │ -00689c18 00016216 R_ARM_JUMP_SLOT 0051cc45 FLA_Trsm_lut_blk_var2 │ │ │ │ -00689c1c 00068316 R_ARM_JUMP_SLOT 001082e9 clatrd_ │ │ │ │ -00689c20 00013816 R_ARM_JUMP_SLOT 00570025 FLA_Ttmm_u_opd_var1 │ │ │ │ -00689c24 000e2b16 R_ARM_JUMP_SLOT 004261f1 FLA_Eig_gest_nl_blk_ext │ │ │ │ -00689c28 0007db16 R_ARM_JUMP_SLOT 0045752d FLA_Gemm_nn_unb_var1 │ │ │ │ -00689c2c 00098516 R_ARM_JUMP_SLOT 0054e279 FLA_LQ_UT_blk_var3 │ │ │ │ -00689c30 0012af16 R_ARM_JUMP_SLOT 00539201 FLA_Hevd_compute_scaling │ │ │ │ -00689c34 0014cd16 R_ARM_JUMP_SLOT 004409e5 FLA_Gemm_cn_blk_var3 │ │ │ │ -00689c38 00044016 R_ARM_JUMP_SLOT 0049303d FLA_Her2k_uh_unb_var2 │ │ │ │ -00689c3c 00050016 R_ARM_JUMP_SLOT 003c7691 bl1_ctrmmsx │ │ │ │ -00689c40 0000f516 R_ARM_JUMP_SLOT 003e3391 FLA_LQ_UT_check │ │ │ │ -00689c44 000ea616 R_ARM_JUMP_SLOT 004c13bd FLA_Symm_ru_blk_var9 │ │ │ │ -00689c48 0017dd16 R_ARM_JUMP_SLOT 003f022d FLASH_Obj_adjust_views_hierarchy │ │ │ │ -00689c4c 00123a16 R_ARM_JUMP_SLOT 00636cf9 FLA_Apply_G_rf_asc_var6b │ │ │ │ -00689c50 000f9916 R_ARM_JUMP_SLOT 003e26a5 FLA_Chol_solve_check │ │ │ │ -00689c54 00151816 R_ARM_JUMP_SLOT 0047d50d FLA_Hemm_ru_unb_var5 │ │ │ │ -00689c58 00044716 R_ARM_JUMP_SLOT 00494795 FLA_Her2k_uh_unb_var6 │ │ │ │ -00689c5c 000e6f16 R_ARM_JUMP_SLOT 0026aef1 slartgs_ │ │ │ │ -00689c60 000d6c16 R_ARM_JUMP_SLOT 00573cf1 FLA_UDdate_UT_opz_var1 │ │ │ │ -00689c64 000e1516 R_ARM_JUMP_SLOT 00560311 FLA_Tevd_v_opz_var2 │ │ │ │ -00689c68 001b6016 R_ARM_JUMP_SLOT 003d5c5d FLA_Repart_2x1_to_3x1_check │ │ │ │ -00689c6c 00069e16 R_ARM_JUMP_SLOT 00470045 FLA_Hemm_lu_unb_var4 │ │ │ │ -00689c70 00074e16 R_ARM_JUMP_SLOT 0043dfc9 FLA_Gemm_cc_unb_var4 │ │ │ │ -00689c74 00017616 R_ARM_JUMP_SLOT 0043358d FLA_Copyt_t_blk_var3 │ │ │ │ -00689c78 000ea216 R_ARM_JUMP_SLOT 003bb7f1 bl1_zswapv │ │ │ │ -00689c7c 000dab16 R_ARM_JUMP_SLOT 0038a839 ztprfb_ │ │ │ │ -00689c80 0009a816 R_ARM_JUMP_SLOT 003f7e15 FLA_Check_attempted_repart_2x1 │ │ │ │ -00689c84 0016d616 R_ARM_JUMP_SLOT 003ca0ed bl1_dtrsmsx │ │ │ │ -00689c88 00055f16 R_ARM_JUMP_SLOT 005828a9 FLA_Bidiag_UT_u_step_opt_var2 │ │ │ │ -00689c8c 0019d816 R_ARM_JUMP_SLOT 005def25 FLA_Tridiag_UT_l_step_opc_var1 │ │ │ │ -00689c90 001b7216 R_ARM_JUMP_SLOT 00388421 zunbdb1_ │ │ │ │ -00689c94 000dd716 R_ARM_JUMP_SLOT 00444195 FLA_Gemm_ct_unb_var6 │ │ │ │ -00689c98 000d1716 R_ARM_JUMP_SLOT 00089371 zpotrf_check │ │ │ │ -00689c9c 00015916 R_ARM_JUMP_SLOT 0043fd15 FLA_Gemm_ch_unb_var4 │ │ │ │ -00689ca0 00068b16 R_ARM_JUMP_SLOT 003d53f9 FLA_Obj_free_check │ │ │ │ -00689ca4 0001a616 R_ARM_JUMP_SLOT 005fd08d FLA_Sylv_hh_blk_var13 │ │ │ │ -00689ca8 00148b16 R_ARM_JUMP_SLOT 003ab561 zhetd2_fla │ │ │ │ -00689cac 00037816 R_ARM_JUMP_SLOT 003ae6f5 i_nint │ │ │ │ -00689cb0 000fe016 R_ARM_JUMP_SLOT 006098dd FLA_Sylv_hn_blk_var15 │ │ │ │ -00689cb4 0010ca16 R_ARM_JUMP_SLOT 00562739 FLA_Trinv_ln_opz_var1 │ │ │ │ -00689cb8 0004d516 R_ARM_JUMP_SLOT 00642cb5 FLA_Apply_H2_UT_r_opz_var1 │ │ │ │ +00689bd0 001b6116 R_ARM_JUMP_SLOT 003cde55 bl1_is_upper │ │ │ │ +00689bd4 0016fc16 R_ARM_JUMP_SLOT 003c7241 bl1_ssyr2k_blas │ │ │ │ +00689bd8 00186016 R_ARM_JUMP_SLOT 00292029 srscl_ │ │ │ │ +00689bdc 000e4f16 R_ARM_JUMP_SLOT 00507bd5 FLA_Trmm_ruh_blk_var3 │ │ │ │ +00689be0 00085616 R_ARM_JUMP_SLOT 00528e6d FLA_Trsm_run_blk_var3 │ │ │ │ +00689be4 000e9b16 R_ARM_JUMP_SLOT 004c0155 FLA_Symm_ru_blk_var5 │ │ │ │ +00689be8 000a9b16 R_ARM_JUMP_SLOT 003aeef9 t_runc │ │ │ │ +00689bec 00136516 R_ARM_JUMP_SLOT 0040f3e5 fla_slamc3 │ │ │ │ +00689bf0 0018c616 R_ARM_JUMP_SLOT 00642e31 FLA_Apply_H2_UT_r_opt_var1 │ │ │ │ +00689bf4 00061716 R_ARM_JUMP_SLOT 003ae845 pow_di │ │ │ │ +00689bf8 00159916 R_ARM_JUMP_SLOT 003eb2a1 FLA_Apply_Q2_UT_cntl_finalize │ │ │ │ +00689bfc 0009cd16 R_ARM_JUMP_SLOT 00252d71 slahr2_ │ │ │ │ +00689c00 0017f916 R_ARM_JUMP_SLOT 00334a79 zlaqge_ │ │ │ │ +00689c04 000dbf16 R_ARM_JUMP_SLOT 00558ce1 FLA_Svd_compute_scaling │ │ │ │ +00689c08 000f0916 R_ARM_JUMP_SLOT 00455b45 FLA_Gemm_nh_unb_var2 │ │ │ │ +00689c0c 0009bd16 R_ARM_JUMP_SLOT 002d4689 zgebak_ │ │ │ │ +00689c10 00173216 R_ARM_JUMP_SLOT 003ce415 bl1_zcreate_contigmt │ │ │ │ +00689c14 00071d16 R_ARM_JUMP_SLOT 000d9591 clacp2_ │ │ │ │ +00689c18 00016216 R_ARM_JUMP_SLOT 0051c4c1 FLA_Trsm_lut_blk_var2 │ │ │ │ +00689c1c 00068316 R_ARM_JUMP_SLOT 00108491 clatrd_ │ │ │ │ +00689c20 00013816 R_ARM_JUMP_SLOT 0057005d FLA_Ttmm_u_opd_var1 │ │ │ │ +00689c24 000e2b16 R_ARM_JUMP_SLOT 00426239 FLA_Eig_gest_nl_blk_ext │ │ │ │ +00689c28 0007db16 R_ARM_JUMP_SLOT 00457855 FLA_Gemm_nn_unb_var1 │ │ │ │ +00689c2c 00098516 R_ARM_JUMP_SLOT 0054e2b1 FLA_LQ_UT_blk_var3 │ │ │ │ +00689c30 0012af16 R_ARM_JUMP_SLOT 00539239 FLA_Hevd_compute_scaling │ │ │ │ +00689c34 0014cd16 R_ARM_JUMP_SLOT 00440fad FLA_Gemm_cn_blk_var3 │ │ │ │ +00689c38 00044016 R_ARM_JUMP_SLOT 00493079 FLA_Her2k_uh_unb_var2 │ │ │ │ +00689c3c 00050016 R_ARM_JUMP_SLOT 003c8909 bl1_ctrmmsx │ │ │ │ +00689c40 0000f516 R_ARM_JUMP_SLOT 003e33d9 FLA_LQ_UT_check │ │ │ │ +00689c44 000ea616 R_ARM_JUMP_SLOT 004c0dc1 FLA_Symm_ru_blk_var9 │ │ │ │ +00689c48 0017dd16 R_ARM_JUMP_SLOT 003f0355 FLASH_Obj_adjust_views_hierarchy │ │ │ │ +00689c4c 00123a16 R_ARM_JUMP_SLOT 00637465 FLA_Apply_G_rf_asc_var6b │ │ │ │ +00689c50 000f9916 R_ARM_JUMP_SLOT 003e26ed FLA_Chol_solve_check │ │ │ │ +00689c54 00151816 R_ARM_JUMP_SLOT 0047d549 FLA_Hemm_ru_unb_var5 │ │ │ │ +00689c58 00044716 R_ARM_JUMP_SLOT 00495615 FLA_Her2k_uh_unb_var6 │ │ │ │ +00689c5c 000e6f16 R_ARM_JUMP_SLOT 0026c159 slartgs_ │ │ │ │ +00689c60 000d6c16 R_ARM_JUMP_SLOT 00573f19 FLA_UDdate_UT_opz_var1 │ │ │ │ +00689c64 000e1516 R_ARM_JUMP_SLOT 005602c1 FLA_Tevd_v_opz_var2 │ │ │ │ +00689c68 001b6016 R_ARM_JUMP_SLOT 003d5ca5 FLA_Repart_2x1_to_3x1_check │ │ │ │ +00689c6c 00069e16 R_ARM_JUMP_SLOT 0046f59d FLA_Hemm_lu_unb_var4 │ │ │ │ +00689c70 00074e16 R_ARM_JUMP_SLOT 0043dd9d FLA_Gemm_cc_unb_var4 │ │ │ │ +00689c74 00017616 R_ARM_JUMP_SLOT 004333ad FLA_Copyt_t_blk_var3 │ │ │ │ +00689c78 000ea216 R_ARM_JUMP_SLOT 003bef11 bl1_zswapv │ │ │ │ +00689c7c 000dab16 R_ARM_JUMP_SLOT 00389dc1 ztprfb_ │ │ │ │ +00689c80 0009a816 R_ARM_JUMP_SLOT 003f8bfd FLA_Check_attempted_repart_2x1 │ │ │ │ +00689c84 0016d616 R_ARM_JUMP_SLOT 003ca135 bl1_dtrsmsx │ │ │ │ +00689c88 00055f16 R_ARM_JUMP_SLOT 005828e1 FLA_Bidiag_UT_u_step_opt_var2 │ │ │ │ +00689c8c 0019d816 R_ARM_JUMP_SLOT 005e19c9 FLA_Tridiag_UT_l_step_opc_var1 │ │ │ │ +00689c90 001b7216 R_ARM_JUMP_SLOT 00388469 zunbdb1_ │ │ │ │ +00689c94 000dd716 R_ARM_JUMP_SLOT 004441dd FLA_Gemm_ct_unb_var6 │ │ │ │ +00689c98 000d1716 R_ARM_JUMP_SLOT 000892a5 zpotrf_check │ │ │ │ +00689c9c 00015916 R_ARM_JUMP_SLOT 0044077d FLA_Gemm_ch_unb_var4 │ │ │ │ +00689ca0 00068b16 R_ARM_JUMP_SLOT 003d5511 FLA_Obj_free_check │ │ │ │ +00689ca4 0001a616 R_ARM_JUMP_SLOT 005fe041 FLA_Sylv_hh_blk_var13 │ │ │ │ +00689ca8 00148b16 R_ARM_JUMP_SLOT 003ab541 zhetd2_fla │ │ │ │ +00689cac 00037816 R_ARM_JUMP_SLOT 003ae731 i_nint │ │ │ │ +00689cb0 000fe016 R_ARM_JUMP_SLOT 0060a421 FLA_Sylv_hn_blk_var15 │ │ │ │ +00689cb4 0010ca16 R_ARM_JUMP_SLOT 00562775 FLA_Trinv_ln_opz_var1 │ │ │ │ +00689cb8 0004d516 R_ARM_JUMP_SLOT 00642ced FLA_Apply_H2_UT_r_opz_var1 │ │ │ │ 00689cbc 00009f16 R_ARM_JUMP_SLOT 00000000 __fprintf_chk@GLIBC_2.4 │ │ │ │ -00689cc0 00050e16 R_ARM_JUMP_SLOT 0007a12d cpotrf_check │ │ │ │ -00689cc4 000d0c16 R_ARM_JUMP_SLOT 000c07e5 chetrf_rook_ │ │ │ │ -00689cc8 000bfd16 R_ARM_JUMP_SLOT 00419f25 FLA_Gemv_external │ │ │ │ -00689ccc 000b8a16 R_ARM_JUMP_SLOT 00574555 FLA_UDdate_UT_inc_blk_var1 │ │ │ │ -00689cd0 00145016 R_ARM_JUMP_SLOT 00151541 cunmql_ │ │ │ │ -00689cd4 00171716 R_ARM_JUMP_SLOT 002595e9 slanhs_ │ │ │ │ -00689cd8 00141c16 R_ARM_JUMP_SLOT 003d2915 bl1_dsetmr │ │ │ │ -00689cdc 00183d16 R_ARM_JUMP_SLOT 0047bc65 FLA_Hemm_ru_unb_var10 │ │ │ │ -00689ce0 000ed316 R_ARM_JUMP_SLOT 00423d19 FLA_Her2k_ln_task │ │ │ │ -00689ce4 0017e516 R_ARM_JUMP_SLOT 003571ad zpotrs_ │ │ │ │ -00689ce8 0009c616 R_ARM_JUMP_SLOT 0019caa1 dlansb_ │ │ │ │ -00689cec 001aa116 R_ARM_JUMP_SLOT 005cb2a5 FLA_Hess_UT_step_ofc_var4 │ │ │ │ -00689cf0 00051116 R_ARM_JUMP_SLOT 003f2109 FLASH_Obj_create_without_buffer_ext │ │ │ │ -00689cf4 00165b16 R_ARM_JUMP_SLOT 001b4649 dlasd0_ │ │ │ │ -00689cf8 0019e616 R_ARM_JUMP_SLOT 004e4b99 FLA_Syrk_ln_unb_var1 │ │ │ │ -00689cfc 0018c316 R_ARM_JUMP_SLOT 003ad0fd r_cnjg │ │ │ │ -00689d00 000ab116 R_ARM_JUMP_SLOT 004e1059 FLA_Syr2k_ut_unb_var7 │ │ │ │ -00689d04 00096816 R_ARM_JUMP_SLOT 003eb4cd FLA_Apply_pivots_cntl_finalize │ │ │ │ -00689d08 0012a316 R_ARM_JUMP_SLOT 00426925 FLA_SPDinv_blk_external │ │ │ │ -00689d0c 00048016 R_ARM_JUMP_SLOT 006424c5 FLA_Apply_H2_UT_l_opt_var1 │ │ │ │ -00689d10 00073a16 R_ARM_JUMP_SLOT 003f7811 FLA_Check_submatrix_dims_and_offset │ │ │ │ -00689d14 0014d716 R_ARM_JUMP_SLOT 0042a20d FLA_Axpy_blk_var3 │ │ │ │ +00689cc0 00050e16 R_ARM_JUMP_SLOT 0007a131 cpotrf_check │ │ │ │ +00689cc4 000d0c16 R_ARM_JUMP_SLOT 000c065d chetrf_rook_ │ │ │ │ +00689cc8 000bfd16 R_ARM_JUMP_SLOT 00419f6d FLA_Gemv_external │ │ │ │ +00689ccc 000b8a16 R_ARM_JUMP_SLOT 0057466d FLA_UDdate_UT_inc_blk_var1 │ │ │ │ +00689cd0 00145016 R_ARM_JUMP_SLOT 00151151 cunmql_ │ │ │ │ +00689cd4 00171716 R_ARM_JUMP_SLOT 00259471 slanhs_ │ │ │ │ +00689cd8 00141c16 R_ARM_JUMP_SLOT 003d2551 bl1_dsetmr │ │ │ │ +00689cdc 00183d16 R_ARM_JUMP_SLOT 0047c7c1 FLA_Hemm_ru_unb_var10 │ │ │ │ +00689ce0 000ed316 R_ARM_JUMP_SLOT 00424891 FLA_Her2k_ln_task │ │ │ │ +00689ce4 0017e516 R_ARM_JUMP_SLOT 0035c165 zpotrs_ │ │ │ │ +00689ce8 0009c616 R_ARM_JUMP_SLOT 0019cab9 dlansb_ │ │ │ │ +00689cec 001aa116 R_ARM_JUMP_SLOT 005cca45 FLA_Hess_UT_step_ofc_var4 │ │ │ │ +00689cf0 00051116 R_ARM_JUMP_SLOT 003f2151 FLASH_Obj_create_without_buffer_ext │ │ │ │ +00689cf4 00165b16 R_ARM_JUMP_SLOT 001b3d49 dlasd0_ │ │ │ │ +00689cf8 0019e616 R_ARM_JUMP_SLOT 004e4bd5 FLA_Syrk_ln_unb_var1 │ │ │ │ +00689cfc 0018c316 R_ARM_JUMP_SLOT 003ad11d r_cnjg │ │ │ │ +00689d00 000ab116 R_ARM_JUMP_SLOT 004e1095 FLA_Syr2k_ut_unb_var7 │ │ │ │ +00689d04 00096816 R_ARM_JUMP_SLOT 003eb515 FLA_Apply_pivots_cntl_finalize │ │ │ │ +00689d08 0012a316 R_ARM_JUMP_SLOT 0042696d FLA_SPDinv_blk_external │ │ │ │ +00689d0c 00048016 R_ARM_JUMP_SLOT 0064095d FLA_Apply_H2_UT_l_opt_var1 │ │ │ │ +00689d10 00073a16 R_ARM_JUMP_SLOT 003f85f9 FLA_Check_submatrix_dims_and_offset │ │ │ │ +00689d14 0014d716 R_ARM_JUMP_SLOT 0042a021 FLA_Axpy_blk_var3 │ │ │ │ 00689d18 000b7c16 R_ARM_JUMP_SLOT 000d7171 clacgv_ │ │ │ │ -00689d1c 001c2b16 R_ARM_JUMP_SLOT 00089501 zpotri_check │ │ │ │ -00689d20 00172816 R_ARM_JUMP_SLOT 003e9e35 FLA_Herk_cntl_finalize │ │ │ │ -00689d24 000a0116 R_ARM_JUMP_SLOT 002558c9 slaln2_ │ │ │ │ -00689d28 0006bb16 R_ARM_JUMP_SLOT 001d5991 drscl_ │ │ │ │ -00689d2c 000e5616 R_ARM_JUMP_SLOT 00454855 FLA_Gemm_nh_blk_var1 │ │ │ │ -00689d30 0013b016 R_ARM_JUMP_SLOT 0044798d FLA_Gemm_internal │ │ │ │ -00689d34 00026316 R_ARM_JUMP_SLOT 00424c6d FLA_Trmm_luc_task │ │ │ │ -00689d38 0007e416 R_ARM_JUMP_SLOT 0045825d FLA_Gemm_nn_unb_var5 │ │ │ │ -00689d3c 00109916 R_ARM_JUMP_SLOT 003eb66d FLA_CAQR2_UT_cntl_finalize │ │ │ │ -00689d40 00132516 R_ARM_JUMP_SLOT 003db4d5 FLA_Hemv_check │ │ │ │ -00689d44 0003b616 R_ARM_JUMP_SLOT 00657561 FLA_Apply_QUD_UT_inc_internal │ │ │ │ -00689d48 00090d16 R_ARM_JUMP_SLOT 00563211 FLA_Trinv_ln_opt_var3 │ │ │ │ -00689d4c 000f1316 R_ARM_JUMP_SLOT 00456579 FLA_Gemm_nh_unb_var6 │ │ │ │ -00689d50 000f2c16 R_ARM_JUMP_SLOT 003e50bd FLA_Svd_compute_scaling_check │ │ │ │ -00689d54 0014f316 R_ARM_JUMP_SLOT 00574ec1 FLA_Bidiag_UT_form_U_ext │ │ │ │ -00689d58 0003a016 R_ARM_JUMP_SLOT 00490c45 FLA_Her2k_uh_blk_var5 │ │ │ │ +00689d1c 001c2b16 R_ARM_JUMP_SLOT 0008936d zpotri_check │ │ │ │ +00689d20 00172816 R_ARM_JUMP_SLOT 003e9d2d FLA_Herk_cntl_finalize │ │ │ │ +00689d24 000a0116 R_ARM_JUMP_SLOT 0025548d slaln2_ │ │ │ │ +00689d28 0006bb16 R_ARM_JUMP_SLOT 001d6179 drscl_ │ │ │ │ +00689d2c 000e5616 R_ARM_JUMP_SLOT 0045489d FLA_Gemm_nh_blk_var1 │ │ │ │ +00689d30 0013b016 R_ARM_JUMP_SLOT 004479d5 FLA_Gemm_internal │ │ │ │ +00689d34 00026316 R_ARM_JUMP_SLOT 00424ce5 FLA_Trmm_luc_task │ │ │ │ +00689d38 0007e416 R_ARM_JUMP_SLOT 00458019 FLA_Gemm_nn_unb_var5 │ │ │ │ +00689d3c 00109916 R_ARM_JUMP_SLOT 003ebc9d FLA_CAQR2_UT_cntl_finalize │ │ │ │ +00689d40 00132516 R_ARM_JUMP_SLOT 003dba25 FLA_Hemv_check │ │ │ │ +00689d44 0003b616 R_ARM_JUMP_SLOT 00657599 FLA_Apply_QUD_UT_inc_internal │ │ │ │ +00689d48 00090d16 R_ARM_JUMP_SLOT 00563535 FLA_Trinv_ln_opt_var3 │ │ │ │ +00689d4c 000f1316 R_ARM_JUMP_SLOT 00456065 FLA_Gemm_nh_unb_var6 │ │ │ │ +00689d50 000f2c16 R_ARM_JUMP_SLOT 003e5331 FLA_Svd_compute_scaling_check │ │ │ │ +00689d54 0014f316 R_ARM_JUMP_SLOT 00574e11 FLA_Bidiag_UT_form_U_ext │ │ │ │ +00689d58 0003a016 R_ARM_JUMP_SLOT 00490645 FLA_Her2k_uh_blk_var5 │ │ │ │ 00689d5c 00028616 R_ARM_JUMP_SLOT 000c59c5 chpcon_ │ │ │ │ -00689d60 00171216 R_ARM_JUMP_SLOT 00584399 FLA_Bidiag_UT_u_step_ofz_var3 │ │ │ │ -00689d64 00092d16 R_ARM_JUMP_SLOT 004199e9 FLA_Axpyt_n_task │ │ │ │ -00689d68 0019e816 R_ARM_JUMP_SLOT 0062df59 FLA_Sylv_nn_ops_var1 │ │ │ │ -00689d6c 00030316 R_ARM_JUMP_SLOT 00184575 dlaed5_ │ │ │ │ -00689d70 0013db16 R_ARM_JUMP_SLOT 00181141 dgsvj0_ │ │ │ │ -00689d74 00133416 R_ARM_JUMP_SLOT 00426e35 FLA_Sylv_hn_unb_ext │ │ │ │ -00689d78 001b3216 R_ARM_JUMP_SLOT 0050191d FLA_Trmm_rlh_unb_var1 │ │ │ │ -00689d7c 00032016 R_ARM_JUMP_SLOT 0031c899 zlacrm_ │ │ │ │ +00689d60 00171216 R_ARM_JUMP_SLOT 005843d1 FLA_Bidiag_UT_u_step_ofz_var3 │ │ │ │ +00689d64 00092d16 R_ARM_JUMP_SLOT 00419b6d FLA_Axpyt_n_task │ │ │ │ +00689d68 0019e816 R_ARM_JUMP_SLOT 0062df95 FLA_Sylv_nn_ops_var1 │ │ │ │ +00689d6c 00030316 R_ARM_JUMP_SLOT 00184589 dlaed5_ │ │ │ │ +00689d70 0013db16 R_ARM_JUMP_SLOT 00180211 dgsvj0_ │ │ │ │ +00689d74 00133416 R_ARM_JUMP_SLOT 00426e49 FLA_Sylv_hn_unb_ext │ │ │ │ +00689d78 001b3216 R_ARM_JUMP_SLOT 00501e91 FLA_Trmm_rlh_unb_var1 │ │ │ │ +00689d7c 00032016 R_ARM_JUMP_SLOT 0031d539 zlacrm_ │ │ │ │ 00689d80 000fd716 R_ARM_JUMP_SLOT 0006f7f1 sorglq_ │ │ │ │ -00689d84 000da716 R_ARM_JUMP_SLOT 003c04fd bl1_ssymv │ │ │ │ -00689d88 000f9016 R_ARM_JUMP_SLOT 0041c841 FLA_Her_external │ │ │ │ -00689d8c 00051016 R_ARM_JUMP_SLOT 0014ccad cungqr_ │ │ │ │ -00689d90 000f5616 R_ARM_JUMP_SLOT 003ecbc5 FLASH_Apply_Q_UT_inc_cntl_init │ │ │ │ -00689d94 00087816 R_ARM_JUMP_SLOT 0021e2d5 sgehrd_ │ │ │ │ +00689d84 000da716 R_ARM_JUMP_SLOT 003c0545 bl1_ssymv │ │ │ │ +00689d88 000f9016 R_ARM_JUMP_SLOT 0041c889 FLA_Her_external │ │ │ │ +00689d8c 00051016 R_ARM_JUMP_SLOT 0014d94d cungqr_ │ │ │ │ +00689d90 000f5616 R_ARM_JUMP_SLOT 003ecc0d FLASH_Apply_Q_UT_inc_cntl_init │ │ │ │ +00689d94 00087816 R_ARM_JUMP_SLOT 0021d719 sgehrd_ │ │ │ │ 00689d98 000a7316 R_ARM_JUMP_SLOT 000fbe45 clartv_ │ │ │ │ -00689d9c 00173016 R_ARM_JUMP_SLOT 003dbbc5 FLA_Her2c_check │ │ │ │ -00689da0 000ce716 R_ARM_JUMP_SLOT 004510d1 FLA_Gemm_ht_blk_var4 │ │ │ │ -00689da4 001b2616 R_ARM_JUMP_SLOT 00439175 FLA_Trsv_ln │ │ │ │ +00689d9c 00173016 R_ARM_JUMP_SLOT 003dbc0d FLA_Her2c_check │ │ │ │ +00689da0 000ce716 R_ARM_JUMP_SLOT 00450e75 FLA_Gemm_ht_blk_var4 │ │ │ │ +00689da4 001b2616 R_ARM_JUMP_SLOT 004390dd FLA_Trsv_ln │ │ │ │ 00689da8 0000a016 R_ARM_JUMP_SLOT 00000000 strmv_ │ │ │ │ -00689dac 00011d16 R_ARM_JUMP_SLOT 005685e1 FLA_Trinv_un_opc_var2 │ │ │ │ -00689db0 00165316 R_ARM_JUMP_SLOT 0057f679 FLA_Bidiag_UT_u_step_ofd_var2 │ │ │ │ -00689db4 000e6116 R_ARM_JUMP_SLOT 00454ff1 FLA_Gemm_nh_blk_var4 │ │ │ │ -00689db8 00110c16 R_ARM_JUMP_SLOT 00566091 FLA_Trinv_lu_unb_var1 │ │ │ │ -00689dbc 00020b16 R_ARM_JUMP_SLOT 0020b2c9 ilaslr_ │ │ │ │ -00689dc0 0011cf16 R_ARM_JUMP_SLOT 0064d03d FLA_Apply_pivots_ln_blk_var1 │ │ │ │ -00689dc4 00103c16 R_ARM_JUMP_SLOT 002985b1 ssptrd_ │ │ │ │ -00689dc8 000f2a16 R_ARM_JUMP_SLOT 005badad FLA_Eig_gest_nu_opz_var2 │ │ │ │ -00689dcc 00107616 R_ARM_JUMP_SLOT 0044da15 FLA_Gemm_hh_unb_var1 │ │ │ │ -00689dd0 00075216 R_ARM_JUMP_SLOT 0059d4dd FLA_Eig_gest_il_blk_var2 │ │ │ │ -00689dd4 001adb16 R_ARM_JUMP_SLOT 003e5d65 FLA_Tridiag_UT_extract_real_diagonals_check │ │ │ │ -00689dd8 0015c816 R_ARM_JUMP_SLOT 0045ed15 FLA_Gemm_tn_blk_var4 │ │ │ │ -00689ddc 0008ee16 R_ARM_JUMP_SLOT 003ffda5 FLASH_Queue_init_tasks │ │ │ │ -00689de0 00161116 R_ARM_JUMP_SLOT 00584fed FLA_Bidiag_UT_u_step_unb_var1 │ │ │ │ -00689de4 00083316 R_ARM_JUMP_SLOT 003cd841 bl1_is_trans │ │ │ │ -00689de8 000dd216 R_ARM_JUMP_SLOT 00443721 FLA_Gemm_ct_unb_var2 │ │ │ │ -00689dec 00171c16 R_ARM_JUMP_SLOT 0042c689 FLA_Axpyt_n_blk_var2 │ │ │ │ -00689df0 000efd16 R_ARM_JUMP_SLOT 004b7f0d FLA_Symm_rl_blk_var10 │ │ │ │ -00689df4 001c6016 R_ARM_JUMP_SLOT 003cf491 bl1_dewinvscalv │ │ │ │ -00689df8 001c0916 R_ARM_JUMP_SLOT 004b4961 FLA_Symm_lu_blk_var8 │ │ │ │ -00689dfc 00131116 R_ARM_JUMP_SLOT 003e1491 FLA_Bidiag_UT_realify_check │ │ │ │ -00689e00 000be116 R_ARM_JUMP_SLOT 00108dad clatzm_ │ │ │ │ -00689e04 0009da16 R_ARM_JUMP_SLOT 0010f5dd clatrs_ │ │ │ │ -00689e08 00193816 R_ARM_JUMP_SLOT 003ed021 FLASH_Eig_gest_cntl_finalize │ │ │ │ -00689e0c 000f2116 R_ARM_JUMP_SLOT 0009e589 cgeqp3_ │ │ │ │ -00689e10 000c8d16 R_ARM_JUMP_SLOT 00400c3d FLASH_Queue_work_stealing │ │ │ │ -00689e14 00019c16 R_ARM_JUMP_SLOT 0045c5e5 FLA_Gemm_th_blk_var1 │ │ │ │ -00689e18 0008aa16 R_ARM_JUMP_SLOT 001bb475 dlassq_ │ │ │ │ -00689e1c 000a9c16 R_ARM_JUMP_SLOT 005714c1 FLA_Ttmm_u_unb_var3 │ │ │ │ -00689e20 0005fd16 R_ARM_JUMP_SLOT 001e9a6d dsytrf_ │ │ │ │ -00689e24 0002ca16 R_ARM_JUMP_SLOT 005ba95d FLA_Eig_gest_nu_opd_var2 │ │ │ │ +00689dac 00011d16 R_ARM_JUMP_SLOT 00567dbd FLA_Trinv_un_opc_var2 │ │ │ │ +00689db0 00165316 R_ARM_JUMP_SLOT 0057f6b1 FLA_Bidiag_UT_u_step_ofd_var2 │ │ │ │ +00689db4 000e6116 R_ARM_JUMP_SLOT 00455039 FLA_Gemm_nh_blk_var4 │ │ │ │ +00689db8 00110c16 R_ARM_JUMP_SLOT 00565bed FLA_Trinv_lu_unb_var1 │ │ │ │ +00689dbc 00020b16 R_ARM_JUMP_SLOT 0020bc69 ilaslr_ │ │ │ │ +00689dc0 0011cf16 R_ARM_JUMP_SLOT 0064d075 FLA_Apply_pivots_ln_blk_var1 │ │ │ │ +00689dc4 00103c16 R_ARM_JUMP_SLOT 002985b9 ssptrd_ │ │ │ │ +00689dc8 000f2a16 R_ARM_JUMP_SLOT 005baae9 FLA_Eig_gest_nu_opz_var2 │ │ │ │ +00689dcc 00107616 R_ARM_JUMP_SLOT 0044da5d FLA_Gemm_hh_unb_var1 │ │ │ │ +00689dd0 00075216 R_ARM_JUMP_SLOT 0059d515 FLA_Eig_gest_il_blk_var2 │ │ │ │ +00689dd4 001adb16 R_ARM_JUMP_SLOT 003e5dad FLA_Tridiag_UT_extract_real_diagonals_check │ │ │ │ +00689dd8 0015c816 R_ARM_JUMP_SLOT 0045ed5d FLA_Gemm_tn_blk_var4 │ │ │ │ +00689ddc 0008ee16 R_ARM_JUMP_SLOT 003ffc21 FLASH_Queue_init_tasks │ │ │ │ +00689de0 00161116 R_ARM_JUMP_SLOT 0058a3b5 FLA_Bidiag_UT_u_step_unb_var1 │ │ │ │ +00689de4 00083316 R_ARM_JUMP_SLOT 003cde09 bl1_is_trans │ │ │ │ +00689de8 000dd216 R_ARM_JUMP_SLOT 00443475 FLA_Gemm_ct_unb_var2 │ │ │ │ +00689dec 00171c16 R_ARM_JUMP_SLOT 0042c6d1 FLA_Axpyt_n_blk_var2 │ │ │ │ +00689df0 000efd16 R_ARM_JUMP_SLOT 004b7f49 FLA_Symm_rl_blk_var10 │ │ │ │ +00689df4 001c6016 R_ARM_JUMP_SLOT 003d01b1 bl1_dewinvscalv │ │ │ │ +00689df8 001c0916 R_ARM_JUMP_SLOT 004b46f1 FLA_Symm_lu_blk_var8 │ │ │ │ +00689dfc 00131116 R_ARM_JUMP_SLOT 003e1381 FLA_Bidiag_UT_realify_check │ │ │ │ +00689e00 000be116 R_ARM_JUMP_SLOT 00108da9 clatzm_ │ │ │ │ +00689e04 0009da16 R_ARM_JUMP_SLOT 0010f749 clatrs_ │ │ │ │ +00689e08 00193816 R_ARM_JUMP_SLOT 003ed2dd FLASH_Eig_gest_cntl_finalize │ │ │ │ +00689e0c 000f2116 R_ARM_JUMP_SLOT 0009ed09 cgeqp3_ │ │ │ │ +00689e10 000c8d16 R_ARM_JUMP_SLOT 00400ab9 FLASH_Queue_work_stealing │ │ │ │ +00689e14 00019c16 R_ARM_JUMP_SLOT 0045c3c1 FLA_Gemm_th_blk_var1 │ │ │ │ +00689e18 0008aa16 R_ARM_JUMP_SLOT 001bbb95 dlassq_ │ │ │ │ +00689e1c 000a9c16 R_ARM_JUMP_SLOT 0057079d FLA_Ttmm_u_unb_var3 │ │ │ │ +00689e20 0005fd16 R_ARM_JUMP_SLOT 001ea211 dsytrf_ │ │ │ │ +00689e24 0002ca16 R_ARM_JUMP_SLOT 005ba699 FLA_Eig_gest_nu_opd_var2 │ │ │ │ 00689e28 0000a116 R_ARM_JUMP_SLOT 00000000 zaxpy_ │ │ │ │ -00689e2c 00017b16 R_ARM_JUMP_SLOT 00419939 FLA_Copy_task │ │ │ │ -00689e30 001af316 R_ARM_JUMP_SLOT 0023cf11 sgsvj0_ │ │ │ │ -00689e34 00199d16 R_ARM_JUMP_SLOT 0015d1bd dgehd2_ │ │ │ │ -00689e38 00016c16 R_ARM_JUMP_SLOT 00417b39 FLA_Inv_scalc_external │ │ │ │ -00689e3c 00081316 R_ARM_JUMP_SLOT 004895ed FLA_Her2k_ln_blk_var3 │ │ │ │ -00689e40 00186116 R_ARM_JUMP_SLOT 000e7541 clahqr_ │ │ │ │ -00689e44 0001ae16 R_ARM_JUMP_SLOT 00419b09 FLA_Axpyt_h_task │ │ │ │ -00689e48 001b0016 R_ARM_JUMP_SLOT 005397c9 FLASH_LU_incpiv_noopt │ │ │ │ -00689e4c 0013eb16 R_ARM_JUMP_SLOT 003eb7b1 FLA_Chol_cntl_finalize │ │ │ │ -00689e50 0002c016 R_ARM_JUMP_SLOT 003bdca5 bl1_dscopymrt │ │ │ │ -00689e54 00033816 R_ARM_JUMP_SLOT 003d9361 FLA_Axpys_check │ │ │ │ -00689e58 00195c16 R_ARM_JUMP_SLOT 004e8d95 FLA_Syrk_un_blk_var2 │ │ │ │ -00689e5c 0007b416 R_ARM_JUMP_SLOT 002f5119 zgtts2_ │ │ │ │ -00689e60 00188816 R_ARM_JUMP_SLOT 003de985 FLA_Trsmsx_check │ │ │ │ -00689e64 0009ba16 R_ARM_JUMP_SLOT 0035f961 zpttrf_ │ │ │ │ -00689e68 00079116 R_ARM_JUMP_SLOT 001f9a95 dsbgst_ │ │ │ │ -00689e6c 00158716 R_ARM_JUMP_SLOT 003afef9 g_char │ │ │ │ -00689e70 001c4a16 R_ARM_JUMP_SLOT 00541a8d FLA_LU_nopiv_opc_var3 │ │ │ │ -00689e74 00131616 R_ARM_JUMP_SLOT 0016f5c9 dgghrd_ │ │ │ │ -00689e78 0010fe16 R_ARM_JUMP_SLOT 003b68f9 bl1_zaxpyv │ │ │ │ -00689e7c 000a4416 R_ARM_JUMP_SLOT 000d0815 chgeqz_ │ │ │ │ -00689e80 00190f16 R_ARM_JUMP_SLOT 0050c039 FLASH_Trsm │ │ │ │ -00689e84 00034216 R_ARM_JUMP_SLOT 003efc21 FLASH_Part_free_2x1 │ │ │ │ -00689e88 0014dc16 R_ARM_JUMP_SLOT 003aeaad s_copy │ │ │ │ -00689e8c 0012bd16 R_ARM_JUMP_SLOT 004ec88d FLA_Syrk_ut_unb_var1 │ │ │ │ -00689e90 001a8116 R_ARM_JUMP_SLOT 000ec305 clanhb_ │ │ │ │ -00689e94 00199716 R_ARM_JUMP_SLOT 000f95f5 clargv_ │ │ │ │ -00689e98 0002bf16 R_ARM_JUMP_SLOT 0041b425 FLA_Hemv_external │ │ │ │ +00689e2c 00017b16 R_ARM_JUMP_SLOT 00419981 FLA_Copy_task │ │ │ │ +00689e30 001af316 R_ARM_JUMP_SLOT 0023c9e1 sgsvj0_ │ │ │ │ +00689e34 00199d16 R_ARM_JUMP_SLOT 0016081d dgehd2_ │ │ │ │ +00689e38 00016c16 R_ARM_JUMP_SLOT 00417251 FLA_Inv_scalc_external │ │ │ │ +00689e3c 00081316 R_ARM_JUMP_SLOT 0048a885 FLA_Her2k_ln_blk_var3 │ │ │ │ +00689e40 00186116 R_ARM_JUMP_SLOT 000e1e6d clahqr_ │ │ │ │ +00689e44 0001ae16 R_ARM_JUMP_SLOT 00419c8d FLA_Axpyt_h_task │ │ │ │ +00689e48 001b0016 R_ARM_JUMP_SLOT 0053a515 FLASH_LU_incpiv_noopt │ │ │ │ +00689e4c 0013eb16 R_ARM_JUMP_SLOT 003eb6f5 FLA_Chol_cntl_finalize │ │ │ │ +00689e50 0002c016 R_ARM_JUMP_SLOT 003be0ad bl1_dscopymrt │ │ │ │ +00689e54 00033816 R_ARM_JUMP_SLOT 003d93a9 FLA_Axpys_check │ │ │ │ +00689e58 00195c16 R_ARM_JUMP_SLOT 004e8c31 FLA_Syrk_un_blk_var2 │ │ │ │ +00689e5c 0007b416 R_ARM_JUMP_SLOT 002f5141 zgtts2_ │ │ │ │ +00689e60 00188816 R_ARM_JUMP_SLOT 003de9cd FLA_Trsmsx_check │ │ │ │ +00689e64 0009ba16 R_ARM_JUMP_SLOT 0035f9a1 zpttrf_ │ │ │ │ +00689e68 00079116 R_ARM_JUMP_SLOT 001f95f9 dsbgst_ │ │ │ │ +00689e6c 00158716 R_ARM_JUMP_SLOT 003afed9 g_char │ │ │ │ +00689e70 001c4a16 R_ARM_JUMP_SLOT 00541ac5 FLA_LU_nopiv_opc_var3 │ │ │ │ +00689e74 00131616 R_ARM_JUMP_SLOT 00170791 dgghrd_ │ │ │ │ +00689e78 0010fe16 R_ARM_JUMP_SLOT 003b6941 bl1_zaxpyv │ │ │ │ +00689e7c 000a4416 R_ARM_JUMP_SLOT 000ce06d chgeqz_ │ │ │ │ +00689e80 00190f16 R_ARM_JUMP_SLOT 0050c685 FLASH_Trsm │ │ │ │ +00689e84 00034216 R_ARM_JUMP_SLOT 003efd49 FLASH_Part_free_2x1 │ │ │ │ +00689e88 0014dc16 R_ARM_JUMP_SLOT 003ae9c1 s_copy │ │ │ │ +00689e8c 0012bd16 R_ARM_JUMP_SLOT 004ec6bd FLA_Syrk_ut_unb_var1 │ │ │ │ +00689e90 001a8116 R_ARM_JUMP_SLOT 000ed309 clanhb_ │ │ │ │ +00689e94 00199716 R_ARM_JUMP_SLOT 000f988d clargv_ │ │ │ │ +00689e98 0002bf16 R_ARM_JUMP_SLOT 0041b909 FLA_Hemv_external │ │ │ │ 00689e9c 0000a216 R_ARM_JUMP_SLOT 00000000 zher_ │ │ │ │ -00689ea0 000ac416 R_ARM_JUMP_SLOT 0033a245 zlaqr4_ │ │ │ │ -00689ea4 00083416 R_ARM_JUMP_SLOT 0045b3b1 FLA_Gemm_tc_unb_var1 │ │ │ │ -00689ea8 00072816 R_ARM_JUMP_SLOT 00509da5 FLA_Trmm_run_blk_var2 │ │ │ │ -00689eac 000e3216 R_ARM_JUMP_SLOT 00381989 ztgsyl_ │ │ │ │ -00689eb0 0019bf16 R_ARM_JUMP_SLOT 003cd7e9 bl1_proj_trans1_to_conj │ │ │ │ -00689eb4 001ae016 R_ARM_JUMP_SLOT 001228a5 csycon_ │ │ │ │ -00689eb8 0016d816 R_ARM_JUMP_SLOT 000a90c9 cgtcon_ │ │ │ │ -00689ebc 000b9116 R_ARM_JUMP_SLOT 003b8de1 bl1_dinvscalm │ │ │ │ -00689ec0 0002ea16 R_ARM_JUMP_SLOT 00249141 shgeqz_ │ │ │ │ -00689ec4 00108816 R_ARM_JUMP_SLOT 0054144d FLA_LU_nopiv_opz_var2 │ │ │ │ -00689ec8 0004aa16 R_ARM_JUMP_SLOT 00140cd9 ctrtrs_ │ │ │ │ -00689ecc 00087116 R_ARM_JUMP_SLOT 0017fd6d dlacpy_ │ │ │ │ -00689ed0 00050f16 R_ARM_JUMP_SLOT 003d4efd FLA_Obj_datatype_check │ │ │ │ -00689ed4 00149d16 R_ARM_JUMP_SLOT 003d17d1 bl1_zmaxabsv │ │ │ │ -00689ed8 00145b16 R_ARM_JUMP_SLOT 000c0b79 chetf2_ │ │ │ │ -00689edc 00088616 R_ARM_JUMP_SLOT 00076311 cpotf2_ │ │ │ │ -00689ee0 00152116 R_ARM_JUMP_SLOT 005dbe15 FLA_Fused_Her2_Ax_l_opd_var1 │ │ │ │ -00689ee4 0018ea16 R_ARM_JUMP_SLOT 005f68b1 FLA_Lyap_n_unb_var3 │ │ │ │ -00689ee8 00118c16 R_ARM_JUMP_SLOT 003ec781 FLASH_Apply_CAQ_UT_inc_cntl_finalize │ │ │ │ -00689eec 0012f716 R_ARM_JUMP_SLOT 001f4749 dtgex2_ │ │ │ │ -00689ef0 0019d016 R_ARM_JUMP_SLOT 002c6225 stzrzf_ │ │ │ │ -00689ef4 0002af16 R_ARM_JUMP_SLOT 00580369 FLA_Bidiag_UT_u_step_ofu_var2 │ │ │ │ -00689ef8 0007a516 R_ARM_JUMP_SLOT 0025f3d1 slaqr4_ │ │ │ │ -00689efc 00140f16 R_ARM_JUMP_SLOT 003ae981 d_sign │ │ │ │ -00689f00 000b3f16 R_ARM_JUMP_SLOT 003f1701 FLASH_Obj_depth │ │ │ │ -00689f04 0012e316 R_ARM_JUMP_SLOT 003ed201 FLASH_LU_nopiv_cntl_init │ │ │ │ -00689f08 00094316 R_ARM_JUMP_SLOT 003ec355 FLA_Tridiag_UT_cntl_finalize │ │ │ │ -00689f0c 001be316 R_ARM_JUMP_SLOT 0055548d FLA_QR_UT_opd_var2 │ │ │ │ -00689f10 00087416 R_ARM_JUMP_SLOT 0044f431 FLA_Gemm_hn_blk_var5 │ │ │ │ -00689f14 000fab16 R_ARM_JUMP_SLOT 0044ca21 FLA_Gemm_hh_blk_var1 │ │ │ │ -00689f18 000c0716 R_ARM_JUMP_SLOT 004b1245 FLA_Symm_ll_unb_var8 │ │ │ │ -00689f1c 0010bf16 R_ARM_JUMP_SLOT 0063a7ed FLA_Apply_G_rf_blc_var9 │ │ │ │ -00689f20 00069316 R_ARM_JUMP_SLOT 003e95a5 FLA_Gemm_cntl_init │ │ │ │ +00689ea0 000ac416 R_ARM_JUMP_SLOT 0033a285 zlaqr4_ │ │ │ │ +00689ea4 00083416 R_ARM_JUMP_SLOT 0045c139 FLA_Gemm_tc_unb_var1 │ │ │ │ +00689ea8 00072816 R_ARM_JUMP_SLOT 00509c3d FLA_Trmm_run_blk_var2 │ │ │ │ +00689eac 000e3216 R_ARM_JUMP_SLOT 00381569 ztgsyl_ │ │ │ │ +00689eb0 0019bf16 R_ARM_JUMP_SLOT 003cd861 bl1_proj_trans1_to_conj │ │ │ │ +00689eb4 001ae016 R_ARM_JUMP_SLOT 00121cc5 csycon_ │ │ │ │ +00689eb8 0016d816 R_ARM_JUMP_SLOT 000a9515 cgtcon_ │ │ │ │ +00689ebc 000b9116 R_ARM_JUMP_SLOT 003b8cb1 bl1_dinvscalm │ │ │ │ +00689ec0 0002ea16 R_ARM_JUMP_SLOT 00249149 shgeqz_ │ │ │ │ +00689ec4 00108816 R_ARM_JUMP_SLOT 00541485 FLA_LU_nopiv_opz_var2 │ │ │ │ +00689ec8 0004aa16 R_ARM_JUMP_SLOT 001412ad ctrtrs_ │ │ │ │ +00689ecc 00087116 R_ARM_JUMP_SLOT 0017f985 dlacpy_ │ │ │ │ +00689ed0 00050f16 R_ARM_JUMP_SLOT 003d4f45 FLA_Obj_datatype_check │ │ │ │ +00689ed4 00149d16 R_ARM_JUMP_SLOT 003d1819 bl1_zmaxabsv │ │ │ │ +00689ed8 00145b16 R_ARM_JUMP_SLOT 000c1635 chetf2_ │ │ │ │ +00689edc 00088616 R_ARM_JUMP_SLOT 00076465 cpotf2_ │ │ │ │ +00689ee0 00152116 R_ARM_JUMP_SLOT 005dbe0d FLA_Fused_Her2_Ax_l_opd_var1 │ │ │ │ +00689ee4 0018ea16 R_ARM_JUMP_SLOT 005f6a41 FLA_Lyap_n_unb_var3 │ │ │ │ +00689ee8 00118c16 R_ARM_JUMP_SLOT 003ecbd5 FLASH_Apply_CAQ_UT_inc_cntl_finalize │ │ │ │ +00689eec 0012f716 R_ARM_JUMP_SLOT 001f4761 dtgex2_ │ │ │ │ +00689ef0 0019d016 R_ARM_JUMP_SLOT 002c4329 stzrzf_ │ │ │ │ +00689ef4 0002af16 R_ARM_JUMP_SLOT 005803a1 FLA_Bidiag_UT_u_step_ofu_var2 │ │ │ │ +00689ef8 0007a516 R_ARM_JUMP_SLOT 0025e89d slaqr4_ │ │ │ │ +00689efc 00140f16 R_ARM_JUMP_SLOT 003aeb11 d_sign │ │ │ │ +00689f00 000b3f16 R_ARM_JUMP_SLOT 003f1749 FLASH_Obj_depth │ │ │ │ +00689f04 0012e316 R_ARM_JUMP_SLOT 003ed141 FLASH_LU_nopiv_cntl_init │ │ │ │ +00689f08 00094316 R_ARM_JUMP_SLOT 003ec2ad FLA_Tridiag_UT_cntl_finalize │ │ │ │ +00689f0c 001be316 R_ARM_JUMP_SLOT 005557b5 FLA_QR_UT_opd_var2 │ │ │ │ +00689f10 00087416 R_ARM_JUMP_SLOT 0044f479 FLA_Gemm_hn_blk_var5 │ │ │ │ +00689f14 000fab16 R_ARM_JUMP_SLOT 0044c599 FLA_Gemm_hh_blk_var1 │ │ │ │ +00689f18 000c0716 R_ARM_JUMP_SLOT 004b1281 FLA_Symm_ll_unb_var8 │ │ │ │ +00689f1c 0010bf16 R_ARM_JUMP_SLOT 0063a45d FLA_Apply_G_rf_blc_var9 │ │ │ │ +00689f20 00069316 R_ARM_JUMP_SLOT 003e960d FLA_Gemm_cntl_init │ │ │ │ 00689f24 0000a416 R_ARM_JUMP_SLOT 00000000 ssymv_ │ │ │ │ -00689f28 00152416 R_ARM_JUMP_SLOT 0047e735 FLA_Hemm_ru_unb_var9 │ │ │ │ -00689f2c 00046816 R_ARM_JUMP_SLOT 002d3649 zbbcsd_ │ │ │ │ -00689f30 000d7a16 R_ARM_JUMP_SLOT 003e8b85 FLA_Axpyt_cntl_init │ │ │ │ -00689f34 0007c216 R_ARM_JUMP_SLOT 00410ae1 FLA_Svv_2x2_opd │ │ │ │ -00689f38 00100816 R_ARM_JUMP_SLOT 003fd46d FLASH_Queue_get_sorting │ │ │ │ -00689f3c 0015c616 R_ARM_JUMP_SLOT 00424199 FLA_Herk_uh_task │ │ │ │ -00689f40 000e1616 R_ARM_JUMP_SLOT 005b3fcd FLA_Eig_gest_nl_opz_var4 │ │ │ │ -00689f44 000d0416 R_ARM_JUMP_SLOT 003d5d49 FLA_Repart_2x2_to_3x3_check │ │ │ │ -00689f48 00100c16 R_ARM_JUMP_SLOT 003fafad FLA_Obj_is_identical │ │ │ │ -00689f4c 00100016 R_ARM_JUMP_SLOT 00518b3d FLA_Trsm_luh_blk_var3 │ │ │ │ -00689f50 00031b16 R_ARM_JUMP_SLOT 00198941 dlaln2_ │ │ │ │ -00689f54 0001db16 R_ARM_JUMP_SLOT 005d8011 FLA_Tridiag_UT_l │ │ │ │ -00689f58 00093116 R_ARM_JUMP_SLOT 005141f1 FLA_Trsm_lln_unb_var3 │ │ │ │ -00689f5c 000b6216 R_ARM_JUMP_SLOT 0055414d FLA_QR_UT_form_Q_opc_var1 │ │ │ │ -00689f60 0009f316 R_ARM_JUMP_SLOT 003cce59 bl1_param_map_to_netlib_trans │ │ │ │ -00689f64 0012eb16 R_ARM_JUMP_SLOT 0053985d FLA_Hevd_lv_unb_var1 │ │ │ │ -00689f68 001b6216 R_ARM_JUMP_SLOT 0050b589 FLA_Trmm_rut_blk_var1 │ │ │ │ -00689f6c 0019c416 R_ARM_JUMP_SLOT 005353a1 FLA_Chol_l_ops_var1 │ │ │ │ -00689f70 00143416 R_ARM_JUMP_SLOT 004f50a1 FLA_Trmm_lln_unb_var4 │ │ │ │ -00689f74 00087716 R_ARM_JUMP_SLOT 003ca7d9 bl1_strsm_blas │ │ │ │ -00689f78 001ab016 R_ARM_JUMP_SLOT 000ccf79 chptrs_ │ │ │ │ -00689f7c 00123816 R_ARM_JUMP_SLOT 004daf25 FLA_Syr2k_un_unb_var8 │ │ │ │ -00689f80 0016c816 R_ARM_JUMP_SLOT 0044c7b9 FLA_Gemm_hc_unb_var6 │ │ │ │ -00689f84 00191816 R_ARM_JUMP_SLOT 00580d35 FLA_Bidiag_UT_u_step_opc_var1 │ │ │ │ -00689f88 0013a616 R_ARM_JUMP_SLOT 004269fd FLA_Sylv_blk_external │ │ │ │ -00689f8c 00040016 R_ARM_JUMP_SLOT 005e9531 FLA_Lyap_h_blk_var4 │ │ │ │ -00689f90 000a0516 R_ARM_JUMP_SLOT 004ddcfd FLA_Syr2k_ut_blk_var7 │ │ │ │ +00689f28 00152416 R_ARM_JUMP_SLOT 0047e771 FLA_Hemm_ru_unb_var9 │ │ │ │ +00689f2c 00046816 R_ARM_JUMP_SLOT 002d27f1 zbbcsd_ │ │ │ │ +00689f30 000d7a16 R_ARM_JUMP_SLOT 003e8c15 FLA_Axpyt_cntl_init │ │ │ │ +00689f34 0007c216 R_ARM_JUMP_SLOT 00411bd9 FLA_Svv_2x2_opd │ │ │ │ +00689f38 00100816 R_ARM_JUMP_SLOT 003fdb05 FLASH_Queue_get_sorting │ │ │ │ +00689f3c 0015c616 R_ARM_JUMP_SLOT 00423489 FLA_Herk_uh_task │ │ │ │ +00689f40 000e1616 R_ARM_JUMP_SLOT 005b4af1 FLA_Eig_gest_nl_opz_var4 │ │ │ │ +00689f44 000d0416 R_ARM_JUMP_SLOT 003d5d91 FLA_Repart_2x2_to_3x3_check │ │ │ │ +00689f48 00100c16 R_ARM_JUMP_SLOT 003faff5 FLA_Obj_is_identical │ │ │ │ +00689f4c 00100016 R_ARM_JUMP_SLOT 005188fd FLA_Trsm_luh_blk_var3 │ │ │ │ +00689f50 00031b16 R_ARM_JUMP_SLOT 00198679 dlaln2_ │ │ │ │ +00689f54 0001db16 R_ARM_JUMP_SLOT 005d4d6d FLA_Tridiag_UT_l │ │ │ │ +00689f58 00093116 R_ARM_JUMP_SLOT 0051422d FLA_Trsm_lln_unb_var3 │ │ │ │ +00689f5c 000b6216 R_ARM_JUMP_SLOT 00554185 FLA_QR_UT_form_Q_opc_var1 │ │ │ │ +00689f60 0009f316 R_ARM_JUMP_SLOT 003cccf1 bl1_param_map_to_netlib_trans │ │ │ │ +00689f64 0012eb16 R_ARM_JUMP_SLOT 00539e25 FLA_Hevd_lv_unb_var1 │ │ │ │ +00689f68 001b6216 R_ARM_JUMP_SLOT 0050ba29 FLA_Trmm_rut_blk_var1 │ │ │ │ +00689f6c 0019c416 R_ARM_JUMP_SLOT 00535469 FLA_Chol_l_ops_var1 │ │ │ │ +00689f70 00143416 R_ARM_JUMP_SLOT 004f5761 FLA_Trmm_lln_unb_var4 │ │ │ │ +00689f74 00087716 R_ARM_JUMP_SLOT 003caa41 bl1_strsm_blas │ │ │ │ +00689f78 001ab016 R_ARM_JUMP_SLOT 000cd5ad chptrs_ │ │ │ │ +00689f7c 00123816 R_ARM_JUMP_SLOT 004daf61 FLA_Syr2k_un_unb_var8 │ │ │ │ +00689f80 0016c816 R_ARM_JUMP_SLOT 0044c825 FLA_Gemm_hc_unb_var6 │ │ │ │ +00689f84 00191816 R_ARM_JUMP_SLOT 00580d6d FLA_Bidiag_UT_u_step_opc_var1 │ │ │ │ +00689f88 0013a616 R_ARM_JUMP_SLOT 00426a11 FLA_Sylv_blk_external │ │ │ │ +00689f8c 00040016 R_ARM_JUMP_SLOT 005e956d FLA_Lyap_h_blk_var4 │ │ │ │ +00689f90 000a0516 R_ARM_JUMP_SLOT 004ddd39 FLA_Syr2k_ut_blk_var7 │ │ │ │ 00689f94 0000a516 R_ARM_JUMP_SLOT 00000000 zhemm_ │ │ │ │ -00689f98 00076616 R_ARM_JUMP_SLOT 003e87d9 FLA_Cntl_finalize_flamec │ │ │ │ -00689f9c 00063516 R_ARM_JUMP_SLOT 00606a39 FLA_Sylv_hh_opt_var1 │ │ │ │ -00689fa0 0001a916 R_ARM_JUMP_SLOT 0045d039 FLA_Gemm_th_blk_var5 │ │ │ │ -00689fa4 00192216 R_ARM_JUMP_SLOT 0058cd9d FLA_Bidiag_UT_u_step_opc_var5 │ │ │ │ -00689fa8 0016bc16 R_ARM_JUMP_SLOT 0044bd19 FLA_Gemm_hc_unb_var2 │ │ │ │ -00689fac 000d8916 R_ARM_JUMP_SLOT 004523b1 FLA_Gemm_ht_unb_var5 │ │ │ │ -00689fb0 00060c16 R_ARM_JUMP_SLOT 003c21b1 bl1_strsv_blas │ │ │ │ -00689fb4 0013a316 R_ARM_JUMP_SLOT 003c0635 bl1_dsymv │ │ │ │ -00689fb8 00084516 R_ARM_JUMP_SLOT 0045c111 FLA_Gemm_tc_unb_var5 │ │ │ │ -00689fbc 0019fc16 R_ARM_JUMP_SLOT 003fd421 FLASH_Queue_finalize │ │ │ │ -00689fc0 00028d16 R_ARM_JUMP_SLOT 004e70f1 FLA_Syrk_lt_blk_var4 │ │ │ │ -00689fc4 001ae116 R_ARM_JUMP_SLOT 0035fb91 zrot_ │ │ │ │ -00689fc8 0017c516 R_ARM_JUMP_SLOT 003b73e1 bl1_cconjmr │ │ │ │ -00689fcc 00105a16 R_ARM_JUMP_SLOT 003cb59d bl1_daxpyv2bdotaxpy │ │ │ │ -00689fd0 00086e16 R_ARM_JUMP_SLOT 003fac69 FLA_Obj_datatype_proj_to_real │ │ │ │ -00689fd4 00169f16 R_ARM_JUMP_SLOT 00526071 FLA_Trsm_ruc_unb_var3 │ │ │ │ -00689fd8 00066416 R_ARM_JUMP_SLOT 003ffd31 FLASH_Queue_wait_enqueue │ │ │ │ -00689fdc 000e0d16 R_ARM_JUMP_SLOT 004606dd FLA_Gemm_tt_blk_var2 │ │ │ │ -00689fe0 00025f16 R_ARM_JUMP_SLOT 003ce07d bl1_sm2 │ │ │ │ -00689fe4 0016f116 R_ARM_JUMP_SLOT 005109c5 FLA_Trsm_llc_unb_var4 │ │ │ │ -00689fe8 00077116 R_ARM_JUMP_SLOT 005654d9 FLA_Trinv_lu_opd_var1 │ │ │ │ -00689fec 001a0616 R_ARM_JUMP_SLOT 003b5c39 bl1_saxpymrt │ │ │ │ -00689ff0 0019ee16 R_ARM_JUMP_SLOT 00330ab1 zlanhs_ │ │ │ │ -00689ff4 00011716 R_ARM_JUMP_SLOT 003efc91 FLASH_Obj_scalar_length │ │ │ │ -00689ff8 0014ce16 R_ARM_JUMP_SLOT 0007607d zpotrf_ │ │ │ │ -00689ffc 00137b16 R_ARM_JUMP_SLOT 00352a09 zpbtrs_ │ │ │ │ -0068a000 00184e16 R_ARM_JUMP_SLOT 003b9561 bl1_sswap │ │ │ │ -0068a004 000d7f16 R_ARM_JUMP_SLOT 005b3b8d FLA_Eig_gest_nl_opd_var4 │ │ │ │ -0068a008 00018416 R_ARM_JUMP_SLOT 003edb6d FLASH_Obj_attach_buffer_check │ │ │ │ -0068a00c 00080c16 R_ARM_JUMP_SLOT 00565609 FLA_Trinv_lu_opz_var1 │ │ │ │ -0068a010 000f4516 R_ARM_JUMP_SLOT 004f3cb9 FLA_Trmm_llh_unb_var2 │ │ │ │ -0068a014 000d4f16 R_ARM_JUMP_SLOT 003d8581 FLA_Set_diag_check │ │ │ │ -0068a018 00114d16 R_ARM_JUMP_SLOT 003fbdfd FLA_Obj_lt │ │ │ │ -0068a01c 00122016 R_ARM_JUMP_SLOT 004ccfbd FLA_Syr2k_ln_unb_var9 │ │ │ │ -0068a020 000f9a16 R_ARM_JUMP_SLOT 00526381 FLA_Trsm_ruh_blk_var3 │ │ │ │ -0068a024 000d8216 R_ARM_JUMP_SLOT 00451919 FLA_Gemm_ht_unb_var1 │ │ │ │ -0068a028 0015ec16 R_ARM_JUMP_SLOT 0020af35 ilaclr_ │ │ │ │ -0068a02c 0004c416 R_ARM_JUMP_SLOT 003b0d21 wrt_E │ │ │ │ -0068a030 0016dd16 R_ARM_JUMP_SLOT 00430079 FLA_Copyr_u_blk_var2 │ │ │ │ -0068a034 001c3716 R_ARM_JUMP_SLOT 00576f51 FLA_Bidiag_UT_extract_diagonals │ │ │ │ -0068a038 0010ed16 R_ARM_JUMP_SLOT 003bf899 bl1_cgeru_blas │ │ │ │ -0068a03c 00122516 R_ARM_JUMP_SLOT 002cbf29 zbdsqr_ │ │ │ │ -0068a040 00148c16 R_ARM_JUMP_SLOT 003f6431 FLA_Obj_create_constant_ext │ │ │ │ -0068a044 00193916 R_ARM_JUMP_SLOT 001747a1 dgtts2_ │ │ │ │ -0068a048 00020216 R_ARM_JUMP_SLOT 00400bb1 FLASH_Queue_prefetch │ │ │ │ -0068a04c 0005d916 R_ARM_JUMP_SLOT 005583cd FLA_QR_UT_piv_blk_var2 │ │ │ │ -0068a050 00053516 R_ARM_JUMP_SLOT 00536179 FLA_Chol_l_opc_var3 │ │ │ │ -0068a054 001b3d16 R_ARM_JUMP_SLOT 003faed1 FLA_Obj_is_conformal_to │ │ │ │ -0068a058 00173816 R_ARM_JUMP_SLOT 005e0c35 FLA_Tridiag_UT_l_step_ofd_var3 │ │ │ │ -0068a05c 00119716 R_ARM_JUMP_SLOT 00480b21 FLA_Her2k_uh │ │ │ │ -0068a060 00133516 R_ARM_JUMP_SLOT 00424f61 FLA_Trmm_rlt_task │ │ │ │ -0068a064 000e1d16 R_ARM_JUMP_SLOT 00461175 FLA_Gemm_tt_blk_var6 │ │ │ │ -0068a068 0005c316 R_ARM_JUMP_SLOT 001c8439 dorbdb3_ │ │ │ │ -0068a06c 0015f516 R_ARM_JUMP_SLOT 000ded25 chbgst_ │ │ │ │ -0068a070 0015ad16 R_ARM_JUMP_SLOT 0056f179 FLA_Ttmm_l_unb_var3 │ │ │ │ -0068a074 000e2c16 R_ARM_JUMP_SLOT 00276821 slasq1_ │ │ │ │ -0068a078 001a4b16 R_ARM_JUMP_SLOT 005b31a5 FLA_Eig_gest_nl_opc_var2 │ │ │ │ -0068a07c 0014e816 R_ARM_JUMP_SLOT 005356d1 FLA_Chol_l_opz_var1 │ │ │ │ +00689f98 00076616 R_ARM_JUMP_SLOT 003e8219 FLA_Cntl_finalize_flamec │ │ │ │ +00689f9c 00063516 R_ARM_JUMP_SLOT 00606afd FLA_Sylv_hh_opt_var1 │ │ │ │ +00689fa0 0001a916 R_ARM_JUMP_SLOT 0045c8f1 FLA_Gemm_th_blk_var5 │ │ │ │ +00689fa4 00192216 R_ARM_JUMP_SLOT 0058be91 FLA_Bidiag_UT_u_step_opc_var5 │ │ │ │ +00689fa8 0016bc16 R_ARM_JUMP_SLOT 0044baa1 FLA_Gemm_hc_unb_var2 │ │ │ │ +00689fac 000d8916 R_ARM_JUMP_SLOT 00452681 FLA_Gemm_ht_unb_var5 │ │ │ │ +00689fb0 00060c16 R_ARM_JUMP_SLOT 003c21f9 bl1_strsv_blas │ │ │ │ +00689fb4 0013a316 R_ARM_JUMP_SLOT 003c067d bl1_dsymv │ │ │ │ +00689fb8 00084516 R_ARM_JUMP_SLOT 0045bc0d FLA_Gemm_tc_unb_var5 │ │ │ │ +00689fbc 0019fc16 R_ARM_JUMP_SLOT 003fdab9 FLASH_Queue_finalize │ │ │ │ +00689fc0 00028d16 R_ARM_JUMP_SLOT 004e6d19 FLA_Syrk_lt_blk_var4 │ │ │ │ +00689fc4 001ae116 R_ARM_JUMP_SLOT 0035fbd1 zrot_ │ │ │ │ +00689fc8 0017c516 R_ARM_JUMP_SLOT 003b7389 bl1_cconjmr │ │ │ │ +00689fcc 00105a16 R_ARM_JUMP_SLOT 003cbbf5 bl1_daxpyv2bdotaxpy │ │ │ │ +00689fd0 00086e16 R_ARM_JUMP_SLOT 003facb1 FLA_Obj_datatype_proj_to_real │ │ │ │ +00689fd4 00169f16 R_ARM_JUMP_SLOT 005260ad FLA_Trsm_ruc_unb_var3 │ │ │ │ +00689fd8 00066416 R_ARM_JUMP_SLOT 003ffbad FLASH_Queue_wait_enqueue │ │ │ │ +00689fdc 000e0d16 R_ARM_JUMP_SLOT 00460499 FLA_Gemm_tt_blk_var2 │ │ │ │ +00689fe0 00025f16 R_ARM_JUMP_SLOT 003ce205 bl1_sm2 │ │ │ │ +00689fe4 0016f116 R_ARM_JUMP_SLOT 005110e9 FLA_Trsm_llc_unb_var4 │ │ │ │ +00689fe8 00077116 R_ARM_JUMP_SLOT 00565515 FLA_Trinv_lu_opd_var1 │ │ │ │ +00689fec 001a0616 R_ARM_JUMP_SLOT 003b5a21 bl1_saxpymrt │ │ │ │ +00689ff0 0019ee16 R_ARM_JUMP_SLOT 00330dd1 zlanhs_ │ │ │ │ +00689ff4 00011716 R_ARM_JUMP_SLOT 003efdb9 FLASH_Obj_scalar_length │ │ │ │ +00689ff8 0014ce16 R_ARM_JUMP_SLOT 000761d1 zpotrf_ │ │ │ │ +00689ffc 00137b16 R_ARM_JUMP_SLOT 00351eed zpbtrs_ │ │ │ │ +0068a000 00184e16 R_ARM_JUMP_SLOT 003b9339 bl1_sswap │ │ │ │ +0068a004 000d7f16 R_ARM_JUMP_SLOT 005b46b1 FLA_Eig_gest_nl_opd_var4 │ │ │ │ +0068a008 00018416 R_ARM_JUMP_SLOT 003edbed FLASH_Obj_attach_buffer_check │ │ │ │ +0068a00c 00080c16 R_ARM_JUMP_SLOT 00565645 FLA_Trinv_lu_opz_var1 │ │ │ │ +0068a010 000f4516 R_ARM_JUMP_SLOT 004f3475 FLA_Trmm_llh_unb_var2 │ │ │ │ +0068a014 000d4f16 R_ARM_JUMP_SLOT 003d85c9 FLA_Set_diag_check │ │ │ │ +0068a018 00114d16 R_ARM_JUMP_SLOT 003fbe45 FLA_Obj_lt │ │ │ │ +0068a01c 00122016 R_ARM_JUMP_SLOT 004ccff9 FLA_Syr2k_ln_unb_var9 │ │ │ │ +0068a020 000f9a16 R_ARM_JUMP_SLOT 005275f1 FLA_Trsm_ruh_blk_var3 │ │ │ │ +0068a024 000d8216 R_ARM_JUMP_SLOT 00451961 FLA_Gemm_ht_unb_var1 │ │ │ │ +0068a028 0015ec16 R_ARM_JUMP_SLOT 0020ae49 ilaclr_ │ │ │ │ +0068a02c 0004c416 R_ARM_JUMP_SLOT 003b0d69 wrt_E │ │ │ │ +0068a030 0016dd16 R_ARM_JUMP_SLOT 004300c1 FLA_Copyr_u_blk_var2 │ │ │ │ +0068a034 001c3716 R_ARM_JUMP_SLOT 0057602d FLA_Bidiag_UT_extract_diagonals │ │ │ │ +0068a038 0010ed16 R_ARM_JUMP_SLOT 003bf159 bl1_cgeru_blas │ │ │ │ +0068a03c 00122516 R_ARM_JUMP_SLOT 002cc6d1 zbdsqr_ │ │ │ │ +0068a040 00148c16 R_ARM_JUMP_SLOT 003f6479 FLA_Obj_create_constant_ext │ │ │ │ +0068a044 00193916 R_ARM_JUMP_SLOT 00174001 dgtts2_ │ │ │ │ +0068a048 00020216 R_ARM_JUMP_SLOT 00400a2d FLASH_Queue_prefetch │ │ │ │ +0068a04c 0005d916 R_ARM_JUMP_SLOT 00558405 FLA_QR_UT_piv_blk_var2 │ │ │ │ +0068a050 00053516 R_ARM_JUMP_SLOT 00535bb9 FLA_Chol_l_opc_var3 │ │ │ │ +0068a054 001b3d16 R_ARM_JUMP_SLOT 003faf19 FLA_Obj_is_conformal_to │ │ │ │ +0068a058 00173816 R_ARM_JUMP_SLOT 005dedc5 FLA_Tridiag_UT_l_step_ofd_var3 │ │ │ │ +0068a05c 00119716 R_ARM_JUMP_SLOT 00480895 FLA_Her2k_uh │ │ │ │ +0068a060 00133516 R_ARM_JUMP_SLOT 00424fd9 FLA_Trmm_rlt_task │ │ │ │ +0068a064 000e1d16 R_ARM_JUMP_SLOT 00461445 FLA_Gemm_tt_blk_var6 │ │ │ │ +0068a068 0005c316 R_ARM_JUMP_SLOT 001c6745 dorbdb3_ │ │ │ │ +0068a06c 0015f516 R_ARM_JUMP_SLOT 000e3301 chbgst_ │ │ │ │ +0068a070 0015ad16 R_ARM_JUMP_SLOT 0056ee09 FLA_Ttmm_l_unb_var3 │ │ │ │ +0068a074 000e2c16 R_ARM_JUMP_SLOT 00276829 slasq1_ │ │ │ │ +0068a078 001a4b16 R_ARM_JUMP_SLOT 005b3cc9 FLA_Eig_gest_nl_opc_var2 │ │ │ │ +0068a07c 0014e816 R_ARM_JUMP_SLOT 00535799 FLA_Chol_l_opz_var1 │ │ │ │ 0068a080 0000a616 R_ARM_JUMP_SLOT 00000000 acos │ │ │ │ -0068a084 001b7316 R_ARM_JUMP_SLOT 000eff39 clansp_ │ │ │ │ -0068a088 000fd916 R_ARM_JUMP_SLOT 0060aded FLA_Sylv_hn_blk_var13 │ │ │ │ -0068a08c 001a7c16 R_ARM_JUMP_SLOT 003f00c5 FLASH_Obj_scalar_length_tl │ │ │ │ -0068a090 000fd316 R_ARM_JUMP_SLOT 003e2a31 FLA_FS_incpiv_check │ │ │ │ -0068a094 00112f16 R_ARM_JUMP_SLOT 0056c975 FLA_Trinv_uu_unb_var4 │ │ │ │ -0068a098 00168616 R_ARM_JUMP_SLOT 0051ed1d FLA_Trsm_rlc_unb_var3 │ │ │ │ -0068a09c 001a9616 R_ARM_JUMP_SLOT 00423841 FLA_Gemm_nh_task │ │ │ │ -0068a0a0 000da516 R_ARM_JUMP_SLOT 005d6711 FLA_Hess_UT_step_unb_var4 │ │ │ │ -0068a0a4 0006a716 R_ARM_JUMP_SLOT 005b4cf9 FLA_Eig_gest_nl_opt_var5 │ │ │ │ -0068a0a8 001adc16 R_ARM_JUMP_SLOT 005932bd FLA_Fused_Gerc2_opz_var1 │ │ │ │ -0068a0ac 00035516 R_ARM_JUMP_SLOT 00633ad1 FLA_Apply_G_internal │ │ │ │ -0068a0b0 00054a16 R_ARM_JUMP_SLOT 001e9df5 dsytrf_rook_ │ │ │ │ -0068a0b4 00097f16 R_ARM_JUMP_SLOT 003cae55 bl1_ctrsm │ │ │ │ -0068a0b8 000caf16 R_ARM_JUMP_SLOT 0031fa01 zlahr2_ │ │ │ │ -0068a0bc 00195216 R_ARM_JUMP_SLOT 004e452d FLA_Syrk_ln_blk_var4 │ │ │ │ -0068a0c0 000e7316 R_ARM_JUMP_SLOT 003ea3d5 FLA_Trsm_cntl_init │ │ │ │ -0068a0c4 00137d16 R_ARM_JUMP_SLOT 0022f0dd sgtrfs_ │ │ │ │ -0068a0c8 00148116 R_ARM_JUMP_SLOT 003d810d FLA_Random_spd_matrix_check │ │ │ │ -0068a0cc 0012db16 R_ARM_JUMP_SLOT 0064bf3d FLA_Apply_G_rf_opz_var6 │ │ │ │ +0068a084 001b7316 R_ARM_JUMP_SLOT 000eef09 clansp_ │ │ │ │ +0068a088 000fd916 R_ARM_JUMP_SLOT 0060b931 FLA_Sylv_hn_blk_var13 │ │ │ │ +0068a08c 001a7c16 R_ARM_JUMP_SLOT 003f01ed FLASH_Obj_scalar_length_tl │ │ │ │ +0068a090 000fd316 R_ARM_JUMP_SLOT 003e2a79 FLA_FS_incpiv_check │ │ │ │ +0068a094 00112f16 R_ARM_JUMP_SLOT 0056c159 FLA_Trinv_uu_unb_var4 │ │ │ │ +0068a098 00168616 R_ARM_JUMP_SLOT 0051ed59 FLA_Trsm_rlc_unb_var3 │ │ │ │ +0068a09c 001a9616 R_ARM_JUMP_SLOT 00423b1d FLA_Gemm_nh_task │ │ │ │ +0068a0a0 000da516 R_ARM_JUMP_SLOT 005d69e9 FLA_Hess_UT_step_unb_var4 │ │ │ │ +0068a0a4 0006a716 R_ARM_JUMP_SLOT 005b3541 FLA_Eig_gest_nl_opt_var5 │ │ │ │ +0068a0a8 001adc16 R_ARM_JUMP_SLOT 005942c9 FLA_Fused_Gerc2_opz_var1 │ │ │ │ +0068a0ac 00035516 R_ARM_JUMP_SLOT 00633b0d FLA_Apply_G_internal │ │ │ │ +0068a0b0 00054a16 R_ARM_JUMP_SLOT 001ea599 dsytrf_rook_ │ │ │ │ +0068a0b4 00097f16 R_ARM_JUMP_SLOT 003cb0bd bl1_ctrsm │ │ │ │ +0068a0b8 000caf16 R_ARM_JUMP_SLOT 0031fa39 zlahr2_ │ │ │ │ +0068a0bc 00195216 R_ARM_JUMP_SLOT 004e4565 FLA_Syrk_ln_blk_var4 │ │ │ │ +0068a0c0 000e7316 R_ARM_JUMP_SLOT 003ea41d FLA_Trsm_cntl_init │ │ │ │ +0068a0c4 00137d16 R_ARM_JUMP_SLOT 0022f155 sgtrfs_ │ │ │ │ +0068a0c8 00148116 R_ARM_JUMP_SLOT 003d806d FLA_Random_spd_matrix_check │ │ │ │ +0068a0cc 0012db16 R_ARM_JUMP_SLOT 0064bf75 FLA_Apply_G_rf_opz_var6 │ │ │ │ 0068a0d0 0000a716 R_ARM_JUMP_SLOT 00000000 dtrmv_ │ │ │ │ -0068a0d4 0018a816 R_ARM_JUMP_SLOT 003c2315 bl1_dtrsv_blas │ │ │ │ -0068a0d8 0012d316 R_ARM_JUMP_SLOT 006414d9 FLA_Apply_G_rf_opz_var2 │ │ │ │ -0068a0dc 00189e16 R_ARM_JUMP_SLOT 001c1ae1 dlatrz_ │ │ │ │ -0068a0e0 00163516 R_ARM_JUMP_SLOT 00405d2d FLA_Symmetrize │ │ │ │ -0068a0e4 00075f16 R_ARM_JUMP_SLOT 00423db5 FLA_Her2k_lh_task │ │ │ │ -0068a0e8 00041916 R_ARM_JUMP_SLOT 005a158d FLA_Eig_gest_il_ops_var3 │ │ │ │ -0068a0ec 00199a16 R_ARM_JUMP_SLOT 00633ba5 FLA_Apply_CAQ_UT_inc_lhfc_blk_var1 │ │ │ │ -0068a0f0 001b9816 R_ARM_JUMP_SLOT 0050d20d FLA_Trsm_internal │ │ │ │ -0068a0f4 0006d116 R_ARM_JUMP_SLOT 0026c3cd slarz_ │ │ │ │ -0068a0f8 00167116 R_ARM_JUMP_SLOT 005c4ae1 FLA_Hess_UT_blk_var4 │ │ │ │ -0068a0fc 000aaa16 R_ARM_JUMP_SLOT 004df9e9 FLA_Syr2k_ut_unb_var3 │ │ │ │ -0068a100 00069a16 R_ARM_JUMP_SLOT 002924ad spttrf_ │ │ │ │ -0068a104 00122f16 R_ARM_JUMP_SLOT 004d9665 FLA_Syr2k_un_unb_var4 │ │ │ │ -0068a108 0013b116 R_ARM_JUMP_SLOT 0040e1ad fla_slamch │ │ │ │ -0068a10c 00060116 R_ARM_JUMP_SLOT 003f2851 FLASH_Obj_hierarchify │ │ │ │ -0068a110 00194b16 R_ARM_JUMP_SLOT 00543785 FLA_LU_nopiv_unb_var4 │ │ │ │ -0068a114 0014c916 R_ARM_JUMP_SLOT 003d0f59 bl1_smaxabsm │ │ │ │ -0068a118 00190216 R_ARM_JUMP_SLOT 0008978d ztrtri_check │ │ │ │ -0068a11c 00093a16 R_ARM_JUMP_SLOT 0052f11d FLA_Bsvd_ext_opz_var1 │ │ │ │ -0068a120 00118816 R_ARM_JUMP_SLOT 004095c9 FLA_Househ2s_UT_l_opc │ │ │ │ -0068a124 0008fa16 R_ARM_JUMP_SLOT 0022ee5d sgttrf_ │ │ │ │ -0068a128 0007e516 R_ARM_JUMP_SLOT 001ab9f1 dlarrr_ │ │ │ │ -0068a12c 00014d16 R_ARM_JUMP_SLOT 0051568d FLA_Trsm_llt_blk_var3 │ │ │ │ -0068a130 0018f016 R_ARM_JUMP_SLOT 003fab49 FLA_Obj_is_constant │ │ │ │ -0068a134 001ba616 R_ARM_JUMP_SLOT 0038577d ztrtrs_ │ │ │ │ +0068a0d4 0018a816 R_ARM_JUMP_SLOT 003c235d bl1_dtrsv_blas │ │ │ │ +0068a0d8 0012d316 R_ARM_JUMP_SLOT 00642069 FLA_Apply_G_rf_opz_var2 │ │ │ │ +0068a0dc 00189e16 R_ARM_JUMP_SLOT 001c1b05 dlatrz_ │ │ │ │ +0068a0e0 00163516 R_ARM_JUMP_SLOT 00405939 FLA_Symmetrize │ │ │ │ +0068a0e4 00075f16 R_ARM_JUMP_SLOT 0042492d FLA_Her2k_lh_task │ │ │ │ +0068a0e8 00041916 R_ARM_JUMP_SLOT 005a0829 FLA_Eig_gest_il_ops_var3 │ │ │ │ +0068a0ec 00199a16 R_ARM_JUMP_SLOT 00634571 FLA_Apply_CAQ_UT_inc_lhfc_blk_var1 │ │ │ │ +0068a0f0 001b9816 R_ARM_JUMP_SLOT 0050cfe9 FLA_Trsm_internal │ │ │ │ +0068a0f4 0006d116 R_ARM_JUMP_SLOT 0026c315 slarz_ │ │ │ │ +0068a0f8 00167116 R_ARM_JUMP_SLOT 005c3895 FLA_Hess_UT_blk_var4 │ │ │ │ +0068a0fc 000aaa16 R_ARM_JUMP_SLOT 004df485 FLA_Syr2k_ut_unb_var3 │ │ │ │ +0068a100 00069a16 R_ARM_JUMP_SLOT 00291d49 spttrf_ │ │ │ │ +0068a104 00122f16 R_ARM_JUMP_SLOT 004d9685 FLA_Syr2k_un_unb_var4 │ │ │ │ +0068a108 0013b116 R_ARM_JUMP_SLOT 0040dec1 fla_slamch │ │ │ │ +0068a10c 00060116 R_ARM_JUMP_SLOT 003f2899 FLASH_Obj_hierarchify │ │ │ │ +0068a110 00194b16 R_ARM_JUMP_SLOT 005437bd FLA_LU_nopiv_unb_var4 │ │ │ │ +0068a114 0014c916 R_ARM_JUMP_SLOT 003d0f9d bl1_smaxabsm │ │ │ │ +0068a118 00190216 R_ARM_JUMP_SLOT 000896c9 ztrtri_check │ │ │ │ +0068a11c 00093a16 R_ARM_JUMP_SLOT 0052f155 FLA_Bsvd_ext_opz_var1 │ │ │ │ +0068a120 00118816 R_ARM_JUMP_SLOT 0040a731 FLA_Househ2s_UT_l_opc │ │ │ │ +0068a124 0008fa16 R_ARM_JUMP_SLOT 0022f9b1 sgttrf_ │ │ │ │ +0068a128 0007e516 R_ARM_JUMP_SLOT 001ac899 dlarrr_ │ │ │ │ +0068a12c 00014d16 R_ARM_JUMP_SLOT 005143c5 FLA_Trsm_llt_blk_var3 │ │ │ │ +0068a130 0018f016 R_ARM_JUMP_SLOT 003fab91 FLA_Obj_is_constant │ │ │ │ +0068a134 001ba616 R_ARM_JUMP_SLOT 00385dad ztrtrs_ │ │ │ │ 0068a138 00062816 R_ARM_JUMP_SLOT 000ea1e1 clahef_rook_ │ │ │ │ -0068a13c 000fc116 R_ARM_JUMP_SLOT 0064dd7d FLA_Apply_Q2_UT_internal │ │ │ │ -0068a140 0019ae16 R_ARM_JUMP_SLOT 001d1f75 dppcon_ │ │ │ │ +0068a13c 000fc116 R_ARM_JUMP_SLOT 00653469 FLA_Apply_Q2_UT_internal │ │ │ │ +0068a140 0019ae16 R_ARM_JUMP_SLOT 001d1f91 dppcon_ │ │ │ │ 0068a144 0000a816 R_ARM_JUMP_SLOT 00000000 __sysv_signal@GLIBC_2.4 │ │ │ │ -0068a148 00038116 R_ARM_JUMP_SLOT 003fd559 FLASH_Queue_get_cache_line_size │ │ │ │ -0068a14c 00178a16 R_ARM_JUMP_SLOT 004003a9 FLASH_Queue_wait_dequeue │ │ │ │ -0068a150 0014ab16 R_ARM_JUMP_SLOT 0006b7f1 chegst_ │ │ │ │ -0068a154 0018cd16 R_ARM_JUMP_SLOT 003d4fcd FLA_Obj_elem_size_check │ │ │ │ +0068a148 00038116 R_ARM_JUMP_SLOT 003fdbf1 FLASH_Queue_get_cache_line_size │ │ │ │ +0068a14c 00178a16 R_ARM_JUMP_SLOT 00400225 FLASH_Queue_wait_dequeue │ │ │ │ +0068a150 0014ab16 R_ARM_JUMP_SLOT 0006ac71 chegst_ │ │ │ │ +0068a154 0018cd16 R_ARM_JUMP_SLOT 003d4fa5 FLA_Obj_elem_size_check │ │ │ │ 0068a158 0015e816 R_ARM_JUMP_SLOT 000f8195 clarcm_ │ │ │ │ -0068a15c 00179916 R_ARM_JUMP_SLOT 005ead2d FLA_Lyap_h_opz_var4 │ │ │ │ -0068a160 0002a016 R_ARM_JUMP_SLOT 003bf05d bl1_zgemv_blas │ │ │ │ -0068a164 000ac716 R_ARM_JUMP_SLOT 003c139d bl1_dsyr2_blas │ │ │ │ -0068a168 00174916 R_ARM_JUMP_SLOT 0066d439 FLA_Apply_Q_UT_rhfc_blk_var2 │ │ │ │ -0068a16c 000caa16 R_ARM_JUMP_SLOT 005e1da1 FLA_Tridiag_UT_l_step_ofs_var2 │ │ │ │ -0068a170 00082a16 R_ARM_JUMP_SLOT 004fbff9 FLA_Trmm_lun_unb_var3 │ │ │ │ -0068a174 00150b16 R_ARM_JUMP_SLOT 0043b585 FLA_Trsv_un_blk_var1 │ │ │ │ -0068a178 00066d16 R_ARM_JUMP_SLOT 0046b7c1 FLA_Hemm_lu_blk_var10 │ │ │ │ -0068a17c 00023a16 R_ARM_JUMP_SLOT 002aa5c5 ssytrs_rook_ │ │ │ │ -0068a180 0017aa16 R_ARM_JUMP_SLOT 00675959 FLA_Apply_Q_UT_inc_lhfc_blk_var1 │ │ │ │ -0068a184 001bcf16 R_ARM_JUMP_SLOT 004266e9 FLA_LU_piv_blk_external │ │ │ │ -0068a188 0013b516 R_ARM_JUMP_SLOT 000804a5 dpotrf_check │ │ │ │ -0068a18c 00060216 R_ARM_JUMP_SLOT 0054ec05 FLA_LQ_UT_ops_var1 │ │ │ │ -0068a190 00128416 R_ARM_JUMP_SLOT 005e6e7d FLA_Tridiag_UT_l_step_opt_var3 │ │ │ │ -0068a194 0006e116 R_ARM_JUMP_SLOT 0054c0b1 FLA_CAQR_UT_inc_blk_var1 │ │ │ │ -0068a198 00138c16 R_ARM_JUMP_SLOT 003ba895 bl1_dscopymt │ │ │ │ -0068a19c 00097c16 R_ARM_JUMP_SLOT 00241a39 slaed3_ │ │ │ │ -0068a1a0 00095f16 R_ARM_JUMP_SLOT 0033d9fd zlarfb_ │ │ │ │ -0068a1a4 000f3b16 R_ARM_JUMP_SLOT 0032be79 zlange_ │ │ │ │ -0068a1a8 000bcb16 R_ARM_JUMP_SLOT 001ed0c1 dsytf2_rook_ │ │ │ │ -0068a1ac 000d5016 R_ARM_JUMP_SLOT 004267f1 FLA_QR_blk_external │ │ │ │ -0068a1b0 0003e616 R_ARM_JUMP_SLOT 0047269d FLA_Hemm_rl_blk_var2 │ │ │ │ -0068a1b4 000cd816 R_ARM_JUMP_SLOT 0054b1ad FLA_CAQR2_UT_opc_var1 │ │ │ │ -0068a1b8 0011e116 R_ARM_JUMP_SLOT 003cd899 bl1_is_left │ │ │ │ -0068a1bc 00197c16 R_ARM_JUMP_SLOT 0063112d FLA_Accum_T_UT_fr_opd_var1 │ │ │ │ -0068a1c0 00068716 R_ARM_JUMP_SLOT 0056ff79 FLA_Ttmm_u_ops_var1 │ │ │ │ -0068a1c4 001bf416 R_ARM_JUMP_SLOT 003edf79 FLASH_Obj_free_hierarchy_check │ │ │ │ -0068a1c8 00182a16 R_ARM_JUMP_SLOT 003e2ee1 FLA_Hevd_check │ │ │ │ +0068a15c 00179916 R_ARM_JUMP_SLOT 005ebb09 FLA_Lyap_h_opz_var4 │ │ │ │ +0068a160 0002a016 R_ARM_JUMP_SLOT 003bfddd bl1_zgemv_blas │ │ │ │ +0068a164 000ac716 R_ARM_JUMP_SLOT 003c0ef1 bl1_dsyr2_blas │ │ │ │ +0068a168 00174916 R_ARM_JUMP_SLOT 0066dcdd FLA_Apply_Q_UT_rhfc_blk_var2 │ │ │ │ +0068a16c 000caa16 R_ARM_JUMP_SLOT 005dff31 FLA_Tridiag_UT_l_step_ofs_var2 │ │ │ │ +0068a170 00082a16 R_ARM_JUMP_SLOT 004fd029 FLA_Trmm_lun_unb_var3 │ │ │ │ +0068a174 00150b16 R_ARM_JUMP_SLOT 0043b5cd FLA_Trsv_un_blk_var1 │ │ │ │ +0068a178 00066d16 R_ARM_JUMP_SLOT 0046b7fd FLA_Hemm_lu_blk_var10 │ │ │ │ +0068a17c 00023a16 R_ARM_JUMP_SLOT 002aa5d5 ssytrs_rook_ │ │ │ │ +0068a180 0017aa16 R_ARM_JUMP_SLOT 00675991 FLA_Apply_Q_UT_inc_lhfc_blk_var1 │ │ │ │ +0068a184 001bcf16 R_ARM_JUMP_SLOT 00426731 FLA_LU_piv_blk_external │ │ │ │ +0068a188 0013b516 R_ARM_JUMP_SLOT 000804a9 dpotrf_check │ │ │ │ +0068a18c 00060216 R_ARM_JUMP_SLOT 0054ec3d FLA_LQ_UT_ops_var1 │ │ │ │ +0068a190 00128416 R_ARM_JUMP_SLOT 005e5dcd FLA_Tridiag_UT_l_step_opt_var3 │ │ │ │ +0068a194 0006e116 R_ARM_JUMP_SLOT 0054c2f9 FLA_CAQR_UT_inc_blk_var1 │ │ │ │ +0068a198 00138c16 R_ARM_JUMP_SLOT 003ba15d bl1_dscopymt │ │ │ │ +0068a19c 00097c16 R_ARM_JUMP_SLOT 00241d05 slaed3_ │ │ │ │ +0068a1a0 00095f16 R_ARM_JUMP_SLOT 0033d16d zlarfb_ │ │ │ │ +0068a1a4 000f3b16 R_ARM_JUMP_SLOT 0032a8f1 zlange_ │ │ │ │ +0068a1a8 000bcb16 R_ARM_JUMP_SLOT 001ec399 dsytf2_rook_ │ │ │ │ +0068a1ac 000d5016 R_ARM_JUMP_SLOT 00426839 FLA_QR_blk_external │ │ │ │ +0068a1b0 0003e616 R_ARM_JUMP_SLOT 00472d19 FLA_Hemm_rl_blk_var2 │ │ │ │ +0068a1b4 000cd816 R_ARM_JUMP_SLOT 0054b281 FLA_CAQR2_UT_opc_var1 │ │ │ │ +0068a1b8 0011e116 R_ARM_JUMP_SLOT 003cde61 bl1_is_left │ │ │ │ +0068a1bc 00197c16 R_ARM_JUMP_SLOT 00630a51 FLA_Accum_T_UT_fr_opd_var1 │ │ │ │ +0068a1c0 00068716 R_ARM_JUMP_SLOT 0056ffb1 FLA_Ttmm_u_ops_var1 │ │ │ │ +0068a1c4 001bf416 R_ARM_JUMP_SLOT 003edf99 FLASH_Obj_free_hierarchy_check │ │ │ │ +0068a1c8 00182a16 R_ARM_JUMP_SLOT 003e2e31 FLA_Hevd_check │ │ │ │ 0068a1cc 0011ef16 R_ARM_JUMP_SLOT 00081f91 sgetf2_check │ │ │ │ -0068a1d0 0016d316 R_ARM_JUMP_SLOT 0030802d zhpev_ │ │ │ │ -0068a1d4 0016b116 R_ARM_JUMP_SLOT 003dac59 FLA_Swapt_check │ │ │ │ -0068a1d8 00022f16 R_ARM_JUMP_SLOT 003d6921 FLA_Fill_with_inverse_dist_check │ │ │ │ -0068a1dc 001a5416 R_ARM_JUMP_SLOT 005602e9 FLA_Tevd_v_opc_var2 │ │ │ │ -0068a1e0 0016f216 R_ARM_JUMP_SLOT 005eb5a9 FLA_Lyap_h_opd_var2 │ │ │ │ -0068a1e4 00091116 R_ARM_JUMP_SLOT 0048bd6d FLA_Her2k_ln_unb_var10 │ │ │ │ -0068a1e8 001a8616 R_ARM_JUMP_SLOT 004bc321 FLA_Symm_rl_unb_var3 │ │ │ │ -0068a1ec 000b4416 R_ARM_JUMP_SLOT 003e49bd FLA_QR_UT_piv_check │ │ │ │ -0068a1f0 0010b916 R_ARM_JUMP_SLOT 00519789 FLA_Trsm_luh_unb_var3 │ │ │ │ -0068a1f4 00121416 R_ARM_JUMP_SLOT 004cca1d FLA_Syr2k_ln_unb_var5 │ │ │ │ -0068a1f8 0015f016 R_ARM_JUMP_SLOT 0044aa89 FLA_Gemm_hc_blk_var1 │ │ │ │ -0068a1fc 00116c16 R_ARM_JUMP_SLOT 004c83a5 FLA_Syr2k_ln_blk_var2 │ │ │ │ -0068a200 00019516 R_ARM_JUMP_SLOT 00424351 FLA_Symm_lu_task │ │ │ │ -0068a204 00055516 R_ARM_JUMP_SLOT 00553c89 FLA_QR_UT_opt_var1 │ │ │ │ -0068a208 001ab116 R_ARM_JUMP_SLOT 0063db11 FLA_Apply_G_rf_ass_var6 │ │ │ │ +0068a1d0 0016d316 R_ARM_JUMP_SLOT 00309a09 zhpev_ │ │ │ │ +0068a1d4 0016b116 R_ARM_JUMP_SLOT 003daca1 FLA_Swapt_check │ │ │ │ +0068a1d8 00022f16 R_ARM_JUMP_SLOT 003d688d FLA_Fill_with_inverse_dist_check │ │ │ │ +0068a1dc 001a5416 R_ARM_JUMP_SLOT 00560299 FLA_Tevd_v_opc_var2 │ │ │ │ +0068a1e0 0016f216 R_ARM_JUMP_SLOT 005e9e85 FLA_Lyap_h_opd_var2 │ │ │ │ +0068a1e4 00091116 R_ARM_JUMP_SLOT 0048bda9 FLA_Her2k_ln_unb_var10 │ │ │ │ +0068a1e8 001a8616 R_ARM_JUMP_SLOT 004bc35d FLA_Symm_rl_unb_var3 │ │ │ │ +0068a1ec 000b4416 R_ARM_JUMP_SLOT 003e4add FLA_QR_UT_piv_check │ │ │ │ +0068a1f0 0010b916 R_ARM_JUMP_SLOT 0051a6cd FLA_Trsm_luh_unb_var3 │ │ │ │ +0068a1f4 00121416 R_ARM_JUMP_SLOT 004cca59 FLA_Syr2k_ln_unb_var5 │ │ │ │ +0068a1f8 0015f016 R_ARM_JUMP_SLOT 0044a52d FLA_Gemm_hc_blk_var1 │ │ │ │ +0068a1fc 00116c16 R_ARM_JUMP_SLOT 004c83e1 FLA_Syr2k_ln_blk_var2 │ │ │ │ +0068a200 00019516 R_ARM_JUMP_SLOT 0042408d FLA_Symm_lu_task │ │ │ │ +0068a204 00055516 R_ARM_JUMP_SLOT 00553cc1 FLA_QR_UT_opt_var1 │ │ │ │ +0068a208 001ab116 R_ARM_JUMP_SLOT 0063d161 FLA_Apply_G_rf_ass_var6 │ │ │ │ 0068a20c 0000a916 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ -0068a210 00152216 R_ARM_JUMP_SLOT 003f1a09 FLASH_Obj_create_hierarchy │ │ │ │ -0068a214 00108916 R_ARM_JUMP_SLOT 0044e4c9 FLA_Gemm_hh_unb_var5 │ │ │ │ -0068a218 0012f016 R_ARM_JUMP_SLOT 00343a25 zlassq_ │ │ │ │ -0068a21c 0018db16 R_ARM_JUMP_SLOT 0010113d claswp_ │ │ │ │ -0068a220 000d7216 R_ARM_JUMP_SLOT 00158d69 dgecon_ │ │ │ │ -0068a224 001ac916 R_ARM_JUMP_SLOT 005a3329 FLA_Eig_gest_il_opz_var4 │ │ │ │ -0068a228 00026616 R_ARM_JUMP_SLOT 003ea825 FLASH_Hemm_cntl_init │ │ │ │ -0068a22c 0009e416 R_ARM_JUMP_SLOT 004cf23d FLA_Syr2k_lt_blk_var3 │ │ │ │ -0068a230 0003ac16 R_ARM_JUMP_SLOT 00491ee1 FLA_Her2k_uh_blk_var9 │ │ │ │ -0068a234 000b4016 R_ARM_JUMP_SLOT 00265761 slarra_ │ │ │ │ -0068a238 00039516 R_ARM_JUMP_SLOT 00226329 sgetc2_ │ │ │ │ -0068a23c 00180216 R_ARM_JUMP_SLOT 002d2b79 zgecon_ │ │ │ │ -0068a240 001b1716 R_ARM_JUMP_SLOT 00310231 zhseqr_ │ │ │ │ -0068a244 000c6416 R_ARM_JUMP_SLOT 003e4795 FLA_QR_UT_inc_solve_check │ │ │ │ -0068a248 00125b16 R_ARM_JUMP_SLOT 003bf581 bl1_zher │ │ │ │ -0068a24c 00030c16 R_ARM_JUMP_SLOT 00408b61 FLA_Househ2_UT_l_opz │ │ │ │ -0068a250 001a1216 R_ARM_JUMP_SLOT 00426a31 FLA_Sylv_nn_blk_ext │ │ │ │ -0068a254 0011c616 R_ARM_JUMP_SLOT 003d3d41 bl1_dsymmize │ │ │ │ -0068a258 00107116 R_ARM_JUMP_SLOT 003eab49 FLASH_Herk_cntl_finalize │ │ │ │ -0068a25c 000f1916 R_ARM_JUMP_SLOT 005f485d FLA_Lyap_n_opd_var2 │ │ │ │ -0068a260 0014c016 R_ARM_JUMP_SLOT 00424c01 FLA_Trmm_llt_task │ │ │ │ -0068a264 000ee016 R_ARM_JUMP_SLOT 00405f01 FLA_random_float │ │ │ │ -0068a268 00111216 R_ARM_JUMP_SLOT 003f7529 FLA_Check_adjacent_objects_1x2 │ │ │ │ -0068a26c 0002cd16 R_ARM_JUMP_SLOT 003f7759 FLA_Check_sylv_matrix_dims │ │ │ │ -0068a270 001b1816 R_ARM_JUMP_SLOT 005759d5 FLA_Bidiag_UT_u_extract_real_diagonals │ │ │ │ -0068a274 0006aa16 R_ARM_JUMP_SLOT 00471889 FLA_Hemm_lu_unb_var8 │ │ │ │ -0068a278 0013ba16 R_ARM_JUMP_SLOT 003fd5bd FLASH_Queue_init │ │ │ │ -0068a27c 00120416 R_ARM_JUMP_SLOT 00423c7d FLA_Her2k_task │ │ │ │ -0068a280 0012fe16 R_ARM_JUMP_SLOT 0013d021 ctgsyl_ │ │ │ │ -0068a284 000d6816 R_ARM_JUMP_SLOT 003bdb21 bl1_szcopymrt │ │ │ │ -0068a288 0001e716 R_ARM_JUMP_SLOT 00184d21 dlaed0_ │ │ │ │ -0068a28c 00072216 R_ARM_JUMP_SLOT 00406dc9 FLA_Transpose_unb_var1 │ │ │ │ -0068a290 0016eb16 R_ARM_JUMP_SLOT 003d37e9 bl1_zrandmr │ │ │ │ -0068a294 00165d16 R_ARM_JUMP_SLOT 00423231 FLA_Gemm_task │ │ │ │ -0068a298 0018c416 R_ARM_JUMP_SLOT 0053fded FLA_LU_nopiv_blk_var5 │ │ │ │ -0068a29c 0002a616 R_ARM_JUMP_SLOT 00419b69 FLA_Copyr_task │ │ │ │ -0068a2a0 00048116 R_ARM_JUMP_SLOT 0017ff19 dladiv1_ │ │ │ │ -0068a2a4 00061616 R_ARM_JUMP_SLOT 003d2cc1 bl1_cshiftdiag │ │ │ │ -0068a2a8 000e7e16 R_ARM_JUMP_SLOT 00102691 clatdf_ │ │ │ │ -0068a2ac 000b8716 R_ARM_JUMP_SLOT 00199a01 dlals0_ │ │ │ │ -0068a2b0 0010a716 R_ARM_JUMP_SLOT 00356629 zpbtrf_ │ │ │ │ -0068a2b4 00082216 R_ARM_JUMP_SLOT 00119819 cporfs_ │ │ │ │ +0068a210 00152216 R_ARM_JUMP_SLOT 003f1a51 FLASH_Obj_create_hierarchy │ │ │ │ +0068a214 00108916 R_ARM_JUMP_SLOT 0044e4e9 FLA_Gemm_hh_unb_var5 │ │ │ │ +0068a218 0012f016 R_ARM_JUMP_SLOT 00343a65 zlassq_ │ │ │ │ +0068a21c 0018db16 R_ARM_JUMP_SLOT 00101139 claswp_ │ │ │ │ +0068a220 000d7216 R_ARM_JUMP_SLOT 00157f51 dgecon_ │ │ │ │ +0068a224 001ac916 R_ARM_JUMP_SLOT 005a4771 FLA_Eig_gest_il_opz_var4 │ │ │ │ +0068a228 00026616 R_ARM_JUMP_SLOT 003ea565 FLASH_Hemm_cntl_init │ │ │ │ +0068a22c 0009e416 R_ARM_JUMP_SLOT 004cfef1 FLA_Syr2k_lt_blk_var3 │ │ │ │ +0068a230 0003ac16 R_ARM_JUMP_SLOT 00491f1d FLA_Her2k_uh_blk_var9 │ │ │ │ +0068a234 000b4016 R_ARM_JUMP_SLOT 00265771 slarra_ │ │ │ │ +0068a238 00039516 R_ARM_JUMP_SLOT 0022632d sgetc2_ │ │ │ │ +0068a23c 00180216 R_ARM_JUMP_SLOT 002d56e9 zgecon_ │ │ │ │ +0068a240 001b1716 R_ARM_JUMP_SLOT 0030e099 zhseqr_ │ │ │ │ +0068a244 000c6416 R_ARM_JUMP_SLOT 003e47dd FLA_QR_UT_inc_solve_check │ │ │ │ +0068a248 00125b16 R_ARM_JUMP_SLOT 003bf6c9 bl1_zher │ │ │ │ +0068a24c 00030c16 R_ARM_JUMP_SLOT 00408ba9 FLA_Househ2_UT_l_opz │ │ │ │ +0068a250 001a1216 R_ARM_JUMP_SLOT 00426a45 FLA_Sylv_nn_blk_ext │ │ │ │ +0068a254 0011c616 R_ARM_JUMP_SLOT 003d3d89 bl1_dsymmize │ │ │ │ +0068a258 00107116 R_ARM_JUMP_SLOT 003eab91 FLASH_Herk_cntl_finalize │ │ │ │ +0068a25c 000f1916 R_ARM_JUMP_SLOT 005f3ca9 FLA_Lyap_n_opd_var2 │ │ │ │ +0068a260 0014c016 R_ARM_JUMP_SLOT 00424c79 FLA_Trmm_llt_task │ │ │ │ +0068a264 000ee016 R_ARM_JUMP_SLOT 00406239 FLA_random_float │ │ │ │ +0068a268 00111216 R_ARM_JUMP_SLOT 003f8311 FLA_Check_adjacent_objects_1x2 │ │ │ │ +0068a26c 0002cd16 R_ARM_JUMP_SLOT 003f8541 FLA_Check_sylv_matrix_dims │ │ │ │ +0068a270 001b1816 R_ARM_JUMP_SLOT 00576111 FLA_Bidiag_UT_u_extract_real_diagonals │ │ │ │ +0068a274 0006aa16 R_ARM_JUMP_SLOT 00472171 FLA_Hemm_lu_unb_var8 │ │ │ │ +0068a278 0013ba16 R_ARM_JUMP_SLOT 003fdc55 FLASH_Queue_init │ │ │ │ +0068a27c 00120416 R_ARM_JUMP_SLOT 004247f5 FLA_Her2k_task │ │ │ │ +0068a280 0012fe16 R_ARM_JUMP_SLOT 0013cbb5 ctgsyl_ │ │ │ │ +0068a284 000d6816 R_ARM_JUMP_SLOT 003bdf29 bl1_szcopymrt │ │ │ │ +0068a288 0001e716 R_ARM_JUMP_SLOT 0018a791 dlaed0_ │ │ │ │ +0068a28c 00072216 R_ARM_JUMP_SLOT 00406b81 FLA_Transpose_unb_var1 │ │ │ │ +0068a290 0016eb16 R_ARM_JUMP_SLOT 003d3419 bl1_zrandmr │ │ │ │ +0068a294 00165d16 R_ARM_JUMP_SLOT 0042350d FLA_Gemm_task │ │ │ │ +0068a298 0018c416 R_ARM_JUMP_SLOT 0053fe25 FLA_LU_nopiv_blk_var5 │ │ │ │ +0068a29c 0002a616 R_ARM_JUMP_SLOT 004199cd FLA_Copyr_task │ │ │ │ +0068a2a0 00048116 R_ARM_JUMP_SLOT 0017ff2d dladiv1_ │ │ │ │ +0068a2a4 00061616 R_ARM_JUMP_SLOT 003d3995 bl1_cshiftdiag │ │ │ │ +0068a2a8 000e7e16 R_ARM_JUMP_SLOT 0010268d clatdf_ │ │ │ │ +0068a2ac 000b8716 R_ARM_JUMP_SLOT 00199739 dlals0_ │ │ │ │ +0068a2b0 0010a716 R_ARM_JUMP_SLOT 0035b6f9 zpbtrf_ │ │ │ │ +0068a2b4 00082216 R_ARM_JUMP_SLOT 001193f5 cporfs_ │ │ │ │ 0068a2b8 00141616 R_ARM_JUMP_SLOT 000bf3e1 cherfs_ │ │ │ │ -0068a2bc 00041a16 R_ARM_JUMP_SLOT 00575ee1 FLA_Bidiag_UT_l_extract_real_diagonals │ │ │ │ -0068a2c0 0005d616 R_ARM_JUMP_SLOT 003baaad bl1_cscopymt │ │ │ │ -0068a2c4 000cc316 R_ARM_JUMP_SLOT 00522bf1 FLA_Trsm_rlt_blk_var4 │ │ │ │ -0068a2c8 0011da16 R_ARM_JUMP_SLOT 00145851 cunbdb6_ │ │ │ │ -0068a2cc 00168e16 R_ARM_JUMP_SLOT 006323a1 FLA_Apply_CAQ2_UT_lhfc_blk_var3 │ │ │ │ +0068a2bc 00041a16 R_ARM_JUMP_SLOT 0057661d FLA_Bidiag_UT_l_extract_real_diagonals │ │ │ │ +0068a2c0 0005d616 R_ARM_JUMP_SLOT 003ba375 bl1_cscopymt │ │ │ │ +0068a2c4 000cc316 R_ARM_JUMP_SLOT 00524279 FLA_Trsm_rlt_blk_var4 │ │ │ │ +0068a2c8 0011da16 R_ARM_JUMP_SLOT 00147aad cunbdb6_ │ │ │ │ +0068a2cc 00168e16 R_ARM_JUMP_SLOT 00631c7d FLA_Apply_CAQ2_UT_lhfc_blk_var3 │ │ │ │ 0068a2d0 00179e16 R_ARM_JUMP_SLOT 000f7d29 clar2v_ │ │ │ │ -0068a2d4 001c2516 R_ARM_JUMP_SLOT 0038c9b9 zunbdb4_ │ │ │ │ -0068a2d8 0010c916 R_ARM_JUMP_SLOT 0038e5a9 zunbdb_ │ │ │ │ -0068a2dc 0013f916 R_ARM_JUMP_SLOT 00565571 FLA_Trinv_lu_opc_var1 │ │ │ │ +0068a2d4 001c2516 R_ARM_JUMP_SLOT 0038cc89 zunbdb4_ │ │ │ │ +0068a2d8 0010c916 R_ARM_JUMP_SLOT 0038f4e1 zunbdb_ │ │ │ │ +0068a2dc 0013f916 R_ARM_JUMP_SLOT 005655ad FLA_Trinv_lu_opc_var1 │ │ │ │ 0068a2e0 0000aa16 R_ARM_JUMP_SLOT 00000000 exp │ │ │ │ 0068a2e4 0000ab16 R_ARM_JUMP_SLOT 00000000 zgerc_ │ │ │ │ -0068a2e8 00148216 R_ARM_JUMP_SLOT 0052e1d1 FLA_Bsvd_iteracc_v_ops_var1 │ │ │ │ -0068a2ec 00084616 R_ARM_JUMP_SLOT 005f1ce9 FLA_Lyap_n_opt_var1 │ │ │ │ -0068a2f0 00022716 R_ARM_JUMP_SLOT 002550a5 slalsa_ │ │ │ │ -0068a2f4 00136d16 R_ARM_JUMP_SLOT 003ee751 FLASH_Copy_hier_to_flat │ │ │ │ -0068a2f8 000aa516 R_ARM_JUMP_SLOT 00396dd1 zunmr3_ │ │ │ │ -0068a2fc 00114b16 R_ARM_JUMP_SLOT 005cfae5 FLA_Hess_UT_step_opz_var5 │ │ │ │ -0068a300 00130416 R_ARM_JUMP_SLOT 003f9fb1 FLA_Merge_1x2 │ │ │ │ -0068a304 00094616 R_ARM_JUMP_SLOT 0051b5ed FLA_Trsm_lun_unb_var4 │ │ │ │ -0068a308 0015a116 R_ARM_JUMP_SLOT 004f1fe1 FLA_Trmm_llc_unb_var1 │ │ │ │ +0068a2e8 00148216 R_ARM_JUMP_SLOT 0052e209 FLA_Bsvd_iteracc_v_ops_var1 │ │ │ │ +0068a2ec 00084616 R_ARM_JUMP_SLOT 005f1d25 FLA_Lyap_n_opt_var1 │ │ │ │ +0068a2f0 00022716 R_ARM_JUMP_SLOT 002560f9 slalsa_ │ │ │ │ +0068a2f4 00136d16 R_ARM_JUMP_SLOT 003ef4c5 FLASH_Copy_hier_to_flat │ │ │ │ +0068a2f8 000aa516 R_ARM_JUMP_SLOT 00395c65 zunmr3_ │ │ │ │ +0068a2fc 00114b16 R_ARM_JUMP_SLOT 005cb485 FLA_Hess_UT_step_opz_var5 │ │ │ │ +0068a300 00130416 R_ARM_JUMP_SLOT 003f75a9 FLA_Merge_1x2 │ │ │ │ +0068a304 00094616 R_ARM_JUMP_SLOT 0051bb2d FLA_Trsm_lun_unb_var4 │ │ │ │ +0068a308 0015a116 R_ARM_JUMP_SLOT 004f1e85 FLA_Trmm_llc_unb_var1 │ │ │ │ 0068a30c 0000ac16 R_ARM_JUMP_SLOT 00000000 chemm_ │ │ │ │ -0068a310 00125516 R_ARM_JUMP_SLOT 001a1319 dlaqsb_ │ │ │ │ -0068a314 000aa216 R_ARM_JUMP_SLOT 004d4479 FLA_Syr2k_lt_unb_var9 │ │ │ │ -0068a318 000d8016 R_ARM_JUMP_SLOT 00560095 FLA_Tevd_v_opd_var2 │ │ │ │ +0068a310 00125516 R_ARM_JUMP_SLOT 001a1331 dlaqsb_ │ │ │ │ +0068a314 000aa216 R_ARM_JUMP_SLOT 004d4a49 FLA_Syr2k_lt_unb_var9 │ │ │ │ +0068a318 000d8016 R_ARM_JUMP_SLOT 00560045 FLA_Tevd_v_opd_var2 │ │ │ │ 0068a31c 0000ad16 R_ARM_JUMP_SLOT 00000000 sin │ │ │ │ -0068a320 00199216 R_ARM_JUMP_SLOT 00564209 FLA_Trinv_ln_unb_var4 │ │ │ │ -0068a324 001c1616 R_ARM_JUMP_SLOT 0053b7e1 FLASH_FS_incpiv_aux1 │ │ │ │ -0068a328 0016d016 R_ARM_JUMP_SLOT 005b19d1 FLA_Eig_gest_nl_blk_var5 │ │ │ │ -0068a32c 0012a016 R_ARM_JUMP_SLOT 003fd385 FLASH_Queue_stack_depth │ │ │ │ -0068a330 00152616 R_ARM_JUMP_SLOT 0044f9b5 FLA_Gemm_hn_unb_var1 │ │ │ │ -0068a334 00071416 R_ARM_JUMP_SLOT 00435155 FLA_Scalr_u_blk_var1 │ │ │ │ -0068a338 00018a16 R_ARM_JUMP_SLOT 003ec5c5 FLA_UDdate_UT_cntl_finalize │ │ │ │ -0068a33c 000edd16 R_ARM_JUMP_SLOT 005aa379 FLA_Eig_gest_iu_opd_var2 │ │ │ │ -0068a340 00063016 R_ARM_JUMP_SLOT 003be441 bl1_czcopymrt │ │ │ │ -0068a344 000ad116 R_ARM_JUMP_SLOT 003bfa85 bl1_zger │ │ │ │ -0068a348 00115716 R_ARM_JUMP_SLOT 0062a761 FLA_Sylv_nn_blk_var6 │ │ │ │ -0068a34c 00057516 R_ARM_JUMP_SLOT 003729a1 zsytf2_rook_ │ │ │ │ -0068a350 0013a016 R_ARM_JUMP_SLOT 001c05a9 dlatrd_ │ │ │ │ -0068a354 0004b516 R_ARM_JUMP_SLOT 00531aa1 FLA_Chol_l │ │ │ │ -0068a358 00010016 R_ARM_JUMP_SLOT 003f1e3d FLASH_Obj_create_helper │ │ │ │ -0068a35c 000d3416 R_ARM_JUMP_SLOT 0031d989 zlaed7_ │ │ │ │ -0068a360 00107f16 R_ARM_JUMP_SLOT 0056a3d1 FLA_Trinv_uu_blk_var2 │ │ │ │ +0068a320 00199216 R_ARM_JUMP_SLOT 00564245 FLA_Trinv_ln_unb_var4 │ │ │ │ +0068a324 001c1616 R_ARM_JUMP_SLOT 0053c1dd FLASH_FS_incpiv_aux1 │ │ │ │ +0068a328 0016d016 R_ARM_JUMP_SLOT 005b10f1 FLA_Eig_gest_nl_blk_var5 │ │ │ │ +0068a32c 0012a016 R_ARM_JUMP_SLOT 003fda1d FLASH_Queue_stack_depth │ │ │ │ +0068a330 00152616 R_ARM_JUMP_SLOT 0044fca9 FLA_Gemm_hn_unb_var1 │ │ │ │ +0068a334 00071416 R_ARM_JUMP_SLOT 00435191 FLA_Scalr_u_blk_var1 │ │ │ │ +0068a338 00018a16 R_ARM_JUMP_SLOT 003ec53d FLA_UDdate_UT_cntl_finalize │ │ │ │ +0068a33c 000edd16 R_ARM_JUMP_SLOT 005aa3b1 FLA_Eig_gest_iu_opd_var2 │ │ │ │ +0068a340 00063016 R_ARM_JUMP_SLOT 003be849 bl1_czcopymrt │ │ │ │ +0068a344 000ad116 R_ARM_JUMP_SLOT 003bf345 bl1_zger │ │ │ │ +0068a348 00115716 R_ARM_JUMP_SLOT 00628f51 FLA_Sylv_nn_blk_var6 │ │ │ │ +0068a34c 00057516 R_ARM_JUMP_SLOT 00372cc9 zsytf2_rook_ │ │ │ │ +0068a350 0013a016 R_ARM_JUMP_SLOT 001c13c9 dlatrd_ │ │ │ │ +0068a354 0004b516 R_ARM_JUMP_SLOT 00531add FLA_Chol_l │ │ │ │ +0068a358 00010016 R_ARM_JUMP_SLOT 003f1e85 FLASH_Obj_create_helper │ │ │ │ +0068a35c 000d3416 R_ARM_JUMP_SLOT 0031d9b9 zlaed7_ │ │ │ │ +0068a360 00107f16 R_ARM_JUMP_SLOT 0056a40d FLA_Trinv_uu_blk_var2 │ │ │ │ 0068a364 0000ae16 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ -0068a368 0018fe16 R_ARM_JUMP_SLOT 0013ef19 ctrsen_ │ │ │ │ -0068a36c 000f0116 R_ARM_JUMP_SLOT 00409a5d FLA_Househ2s_UT_r_opz │ │ │ │ -0068a370 00177116 R_ARM_JUMP_SLOT 0050d855 FLA_Trsm_llh │ │ │ │ -0068a374 00143b16 R_ARM_JUMP_SLOT 0019e541 dlantp_ │ │ │ │ -0068a378 00048616 R_ARM_JUMP_SLOT 001a9b99 dlarrb_ │ │ │ │ -0068a37c 0014ee16 R_ARM_JUMP_SLOT 0052273d FLA_Trsm_rln_unb_var3 │ │ │ │ +0068a368 0018fe16 R_ARM_JUMP_SLOT 0013ef11 ctrsen_ │ │ │ │ +0068a36c 000f0116 R_ARM_JUMP_SLOT 0040abc5 FLA_Househ2s_UT_r_opz │ │ │ │ +0068a370 00177116 R_ARM_JUMP_SLOT 0050d891 FLA_Trsm_llh │ │ │ │ +0068a374 00143b16 R_ARM_JUMP_SLOT 0019efc9 dlantp_ │ │ │ │ +0068a378 00048616 R_ARM_JUMP_SLOT 001a9bb9 dlarrb_ │ │ │ │ +0068a37c 0014ee16 R_ARM_JUMP_SLOT 00522779 FLA_Trsm_rln_unb_var3 │ │ │ │ 0068a380 001b8b16 R_ARM_JUMP_SLOT 000a213d cgerqf_ │ │ │ │ -0068a384 00026016 R_ARM_JUMP_SLOT 00185d71 dlaed2_ │ │ │ │ -0068a388 0017bf16 R_ARM_JUMP_SLOT 00091a21 cgebd2_ │ │ │ │ -0068a38c 000ca416 R_ARM_JUMP_SLOT 004f6ca1 FLA_Trmm_llt_unb_var4 │ │ │ │ -0068a390 00116116 R_ARM_JUMP_SLOT 003e6a8d FLA_UDdate_UT_check │ │ │ │ -0068a394 0015c016 R_ARM_JUMP_SLOT 0051e0d9 FLA_Trsm_rlc_blk_var3 │ │ │ │ -0068a398 00095516 R_ARM_JUMP_SLOT 0045409d FLA_Gemm_nc_unb_var4 │ │ │ │ -0068a39c 00192916 R_ARM_JUMP_SLOT 003dc7b1 FLA_Trsv_check │ │ │ │ -0068a3a0 0003ef16 R_ARM_JUMP_SLOT 00473fad FLA_Hemm_rl_blk_var6 │ │ │ │ -0068a3a4 00100916 R_ARM_JUMP_SLOT 00305ac1 zhetf2_rook_ │ │ │ │ -0068a3a8 000cc416 R_ARM_JUMP_SLOT 00565bb1 FLA_Trinv_lu_ops_var3 │ │ │ │ -0068a3ac 001c3d16 R_ARM_JUMP_SLOT 003e9ea5 FLA_Symm_cntl_init │ │ │ │ -0068a3b0 00076016 R_ARM_JUMP_SLOT 005d5151 FLA_Hess_UT_unb_var3 │ │ │ │ -0068a3b4 0019d416 R_ARM_JUMP_SLOT 0040113d FLASH_Task_update_binding │ │ │ │ -0068a3b8 00186c16 R_ARM_JUMP_SLOT 00226ab1 sggbak_ │ │ │ │ -0068a3bc 00141116 R_ARM_JUMP_SLOT 0056bdf1 FLA_Trinv_uu_opc_var3 │ │ │ │ -0068a3c0 00097516 R_ARM_JUMP_SLOT 005d33b9 FLA_Hess_UT_step_opt_var4 │ │ │ │ -0068a3c4 000e1f16 R_ARM_JUMP_SLOT 003b85dd bl1_scopyv │ │ │ │ -0068a3c8 001c2016 R_ARM_JUMP_SLOT 0043eca5 FLA_Gemm_ch_blk_var4 │ │ │ │ -0068a3cc 0014f616 R_ARM_JUMP_SLOT 001130d1 cpbtrf_ │ │ │ │ -0068a3d0 00159b16 R_ARM_JUMP_SLOT 00568021 FLA_Trinv_un_ops_var1 │ │ │ │ -0068a3d4 001be816 R_ARM_JUMP_SLOT 005d6669 FLA_Tridiag_UT_internal │ │ │ │ -0068a3d8 0001aa16 R_ARM_JUMP_SLOT 00551645 FLA_QR2_UT_opd_var1 │ │ │ │ -0068a3dc 0011ca16 R_ARM_JUMP_SLOT 0023ae11 slabad_ │ │ │ │ -0068a3e0 000fb816 R_ARM_JUMP_SLOT 005ab755 FLA_Eig_gest_iu_opz_var3 │ │ │ │ -0068a3e4 00040116 R_ARM_JUMP_SLOT 0020a909 dzsum1_ │ │ │ │ -0068a3e8 0016c416 R_ARM_JUMP_SLOT 005aff01 FLA_Eig_gest_nl_blk_var1 │ │ │ │ -0068a3ec 0009ad16 R_ARM_JUMP_SLOT 00429ec5 FLA_Axpy_internal │ │ │ │ -0068a3f0 00115c16 R_ARM_JUMP_SLOT 003cddc9 bl1_d1h │ │ │ │ +0068a384 00026016 R_ARM_JUMP_SLOT 00189819 dlaed2_ │ │ │ │ +0068a388 0017bf16 R_ARM_JUMP_SLOT 00091299 cgebd2_ │ │ │ │ +0068a38c 000ca416 R_ARM_JUMP_SLOT 004f7369 FLA_Trmm_llt_unb_var4 │ │ │ │ +0068a390 00116116 R_ARM_JUMP_SLOT 003e6ad5 FLA_UDdate_UT_check │ │ │ │ +0068a394 0015c016 R_ARM_JUMP_SLOT 0051d8e5 FLA_Trsm_rlc_blk_var3 │ │ │ │ +0068a398 00095516 R_ARM_JUMP_SLOT 004540e5 FLA_Gemm_nc_unb_var4 │ │ │ │ +0068a39c 00192916 R_ARM_JUMP_SLOT 003dc749 FLA_Trsv_check │ │ │ │ +0068a3a0 0003ef16 R_ARM_JUMP_SLOT 00473fe9 FLA_Hemm_rl_blk_var6 │ │ │ │ +0068a3a4 00100916 R_ARM_JUMP_SLOT 00305299 zhetf2_rook_ │ │ │ │ +0068a3a8 000cc416 R_ARM_JUMP_SLOT 00566699 FLA_Trinv_lu_ops_var3 │ │ │ │ +0068a3ac 001c3d16 R_ARM_JUMP_SLOT 003e9eed FLA_Symm_cntl_init │ │ │ │ +0068a3b0 00076016 R_ARM_JUMP_SLOT 005d699d FLA_Hess_UT_unb_var3 │ │ │ │ +0068a3b4 0019d416 R_ARM_JUMP_SLOT 00400fb9 FLASH_Task_update_binding │ │ │ │ +0068a3b8 00186c16 R_ARM_JUMP_SLOT 00226ab5 sggbak_ │ │ │ │ +0068a3bc 00141116 R_ARM_JUMP_SLOT 0056be51 FLA_Trinv_uu_opc_var3 │ │ │ │ +0068a3c0 00097516 R_ARM_JUMP_SLOT 005d3319 FLA_Hess_UT_step_opt_var4 │ │ │ │ +0068a3c4 000e1f16 R_ARM_JUMP_SLOT 003b82ad bl1_scopyv │ │ │ │ +0068a3c8 001c2016 R_ARM_JUMP_SLOT 0043fabd FLA_Gemm_ch_blk_var4 │ │ │ │ +0068a3cc 0014f616 R_ARM_JUMP_SLOT 001176d9 cpbtrf_ │ │ │ │ +0068a3d0 00159b16 R_ARM_JUMP_SLOT 00568791 FLA_Trinv_un_ops_var1 │ │ │ │ +0068a3d4 001be816 R_ARM_JUMP_SLOT 005d52cd FLA_Tridiag_UT_internal │ │ │ │ +0068a3d8 0001aa16 R_ARM_JUMP_SLOT 00551015 FLA_QR2_UT_opd_var1 │ │ │ │ +0068a3dc 0011ca16 R_ARM_JUMP_SLOT 0023ae19 slabad_ │ │ │ │ +0068a3e0 000fb816 R_ARM_JUMP_SLOT 005acb19 FLA_Eig_gest_iu_opz_var3 │ │ │ │ +0068a3e4 00040116 R_ARM_JUMP_SLOT 0020a5a1 dzsum1_ │ │ │ │ +0068a3e8 0016c416 R_ARM_JUMP_SLOT 005aff39 FLA_Eig_gest_nl_blk_var1 │ │ │ │ +0068a3ec 0009ad16 R_ARM_JUMP_SLOT 00429a9d FLA_Axpy_internal │ │ │ │ +0068a3f0 00115c16 R_ARM_JUMP_SLOT 003cdf51 bl1_d1h │ │ │ │ 0068a3f4 000d8316 R_ARM_JUMP_SLOT 0009f265 cgeqrf_ │ │ │ │ -0068a3f8 001ab316 R_ARM_JUMP_SLOT 003c0891 bl1_zsymv_blas │ │ │ │ -0068a3fc 001bb016 R_ARM_JUMP_SLOT 003cd931 bl1_zero_dim1 │ │ │ │ -0068a400 0003d316 R_ARM_JUMP_SLOT 0035dcf9 zporfs_ │ │ │ │ -0068a404 00198016 R_ARM_JUMP_SLOT 003f6a05 FLA_Check_int_object │ │ │ │ -0068a408 0015fc16 R_ARM_JUMP_SLOT 0044b4e9 FLA_Gemm_hc_blk_var5 │ │ │ │ -0068a40c 0002e516 R_ARM_JUMP_SLOT 003562a5 zpoequ_ │ │ │ │ -0068a410 0002ce16 R_ARM_JUMP_SLOT 0019e3cd dlapy2_ │ │ │ │ -0068a414 0008ec16 R_ARM_JUMP_SLOT 00499a75 FLA_Her2k_un_unb_var2 │ │ │ │ -0068a418 0005da16 R_ARM_JUMP_SLOT 0046c061 FLA_Hemm_lu_blk_var2 │ │ │ │ -0068a41c 00074016 R_ARM_JUMP_SLOT 00457255 FLA_Gemm_nn_blk_var5 │ │ │ │ -0068a420 0010c016 R_ARM_JUMP_SLOT 001bbcd9 dlasv2_ │ │ │ │ -0068a424 00143f16 R_ARM_JUMP_SLOT 003442c5 zlaswp_ │ │ │ │ -0068a428 00158216 R_ARM_JUMP_SLOT 00441f71 FLA_Gemm_cn_unb_var5 │ │ │ │ -0068a42c 00136f16 R_ARM_JUMP_SLOT 0008486d sorml2_check │ │ │ │ -0068a430 0016b616 R_ARM_JUMP_SLOT 0042b489 FLA_Axpyt_n │ │ │ │ -0068a434 00050316 R_ARM_JUMP_SLOT 0032fadd zlalsa_ │ │ │ │ -0068a438 0006f316 R_ARM_JUMP_SLOT 0025dc1d slaqr1_ │ │ │ │ -0068a43c 000ffd16 R_ARM_JUMP_SLOT 0055e2c9 FLA_Tevd_eigval_v_ops_var1 │ │ │ │ -0068a440 0004ad16 R_ARM_JUMP_SLOT 005ecef9 FLA_Lyap_h_unb_var1 │ │ │ │ -0068a444 00046916 R_ARM_JUMP_SLOT 004ef72d FLA_Trmm_rlh │ │ │ │ -0068a448 0018b916 R_ARM_JUMP_SLOT 0053ee89 FLA_LU_nopiv_blk_var1 │ │ │ │ -0068a44c 00149716 R_ARM_JUMP_SLOT 004fe589 FLA_Trmm_rlc_blk_var3 │ │ │ │ -0068a450 0016a816 R_ARM_JUMP_SLOT 00398641 dopgtr_ │ │ │ │ -0068a454 000eca16 R_ARM_JUMP_SLOT 003d985d FLA_Copyr_check │ │ │ │ -0068a458 00114e16 R_ARM_JUMP_SLOT 00621f01 FLA_Sylv_nn_blk_var1 │ │ │ │ -0068a45c 0018ed16 R_ARM_JUMP_SLOT 003d7295 FLA_Househ2s_UT_check │ │ │ │ -0068a460 00155c16 R_ARM_JUMP_SLOT 0007a385 ctrti2_check │ │ │ │ -0068a464 00176b16 R_ARM_JUMP_SLOT 005b5061 FLA_Eig_gest_nl_unb_var1 │ │ │ │ -0068a468 00045916 R_ARM_JUMP_SLOT 0028571d sorbdb6_ │ │ │ │ -0068a46c 00061016 R_ARM_JUMP_SLOT 0063eb19 FLA_Apply_G_rf_asc_var6 │ │ │ │ -0068a470 00039716 R_ARM_JUMP_SLOT 003b70b1 bl1_cconjv │ │ │ │ -0068a474 000f2016 R_ARM_JUMP_SLOT 00425961 FLA_Apply_pivots_macro_external │ │ │ │ -0068a478 0018f416 R_ARM_JUMP_SLOT 00549eb5 FLA_CAQR2_UT_blk_var1 │ │ │ │ -0068a47c 000e0e16 R_ARM_JUMP_SLOT 005b33e5 FLA_Eig_gest_nl_opz_var2 │ │ │ │ -0068a480 00171016 R_ARM_JUMP_SLOT 005e4895 FLA_Tridiag_UT_l_step_unb_var3 │ │ │ │ -0068a484 00190c16 R_ARM_JUMP_SLOT 000a2669 cgetrs_ │ │ │ │ -0068a488 00104416 R_ARM_JUMP_SLOT 00487e91 FLA_Her2k_lh_unb_var9 │ │ │ │ +0068a3f8 001ab316 R_ARM_JUMP_SLOT 003c08d9 bl1_zsymv_blas │ │ │ │ +0068a3fc 001bb016 R_ARM_JUMP_SLOT 003cdef9 bl1_zero_dim1 │ │ │ │ +0068a400 0003d316 R_ARM_JUMP_SLOT 0035d679 zporfs_ │ │ │ │ +0068a404 00198016 R_ARM_JUMP_SLOT 003f77ed FLA_Check_int_object │ │ │ │ +0068a408 0015fc16 R_ARM_JUMP_SLOT 0044c011 FLA_Gemm_hc_blk_var5 │ │ │ │ +0068a40c 0002e516 R_ARM_JUMP_SLOT 003562e9 zpoequ_ │ │ │ │ +0068a410 0002ce16 R_ARM_JUMP_SLOT 0019e4a1 dlapy2_ │ │ │ │ +0068a414 0008ec16 R_ARM_JUMP_SLOT 00499ab1 FLA_Her2k_un_unb_var2 │ │ │ │ +0068a418 0005da16 R_ARM_JUMP_SLOT 0046baa1 FLA_Hemm_lu_blk_var2 │ │ │ │ +0068a41c 00074016 R_ARM_JUMP_SLOT 0045729d FLA_Gemm_nn_blk_var5 │ │ │ │ +0068a420 0010c016 R_ARM_JUMP_SLOT 001bbd01 dlasv2_ │ │ │ │ +0068a424 00143f16 R_ARM_JUMP_SLOT 00344305 zlaswp_ │ │ │ │ +0068a428 00158216 R_ARM_JUMP_SLOT 004424ad FLA_Gemm_cn_unb_var5 │ │ │ │ +0068a42c 00136f16 R_ARM_JUMP_SLOT 00084705 sorml2_check │ │ │ │ +0068a430 0016b616 R_ARM_JUMP_SLOT 0042b4d1 FLA_Axpyt_n │ │ │ │ +0068a434 00050316 R_ARM_JUMP_SLOT 0032fb19 zlalsa_ │ │ │ │ +0068a438 0006f316 R_ARM_JUMP_SLOT 0025d891 slaqr1_ │ │ │ │ +0068a43c 000ffd16 R_ARM_JUMP_SLOT 0055dbcd FLA_Tevd_eigval_v_ops_var1 │ │ │ │ +0068a440 0004ad16 R_ARM_JUMP_SLOT 005ecf35 FLA_Lyap_h_unb_var1 │ │ │ │ +0068a444 00046916 R_ARM_JUMP_SLOT 004f00e9 FLA_Trmm_rlh │ │ │ │ +0068a448 0018b916 R_ARM_JUMP_SLOT 0053eec1 FLA_LU_nopiv_blk_var1 │ │ │ │ +0068a44c 00149716 R_ARM_JUMP_SLOT 004fe98d FLA_Trmm_rlc_blk_var3 │ │ │ │ +0068a450 0016a816 R_ARM_JUMP_SLOT 003982e9 dopgtr_ │ │ │ │ +0068a454 000eca16 R_ARM_JUMP_SLOT 003d99f9 FLA_Copyr_check │ │ │ │ +0068a458 00114e16 R_ARM_JUMP_SLOT 00621f3d FLA_Sylv_nn_blk_var1 │ │ │ │ +0068a45c 0018ed16 R_ARM_JUMP_SLOT 003d71f9 FLA_Househ2s_UT_check │ │ │ │ +0068a460 00155c16 R_ARM_JUMP_SLOT 0007a389 ctrti2_check │ │ │ │ +0068a464 00176b16 R_ARM_JUMP_SLOT 005b5099 FLA_Eig_gest_nl_unb_var1 │ │ │ │ +0068a468 00045916 R_ARM_JUMP_SLOT 00285e91 sorbdb6_ │ │ │ │ +0068a46c 00061016 R_ARM_JUMP_SLOT 0063e169 FLA_Apply_G_rf_asc_var6 │ │ │ │ +0068a470 00039716 R_ARM_JUMP_SLOT 003b69c9 bl1_cconjv │ │ │ │ +0068a474 000f2016 R_ARM_JUMP_SLOT 00425375 FLA_Apply_pivots_macro_external │ │ │ │ +0068a478 0018f416 R_ARM_JUMP_SLOT 00549da5 FLA_CAQR2_UT_blk_var1 │ │ │ │ +0068a47c 000e0e16 R_ARM_JUMP_SLOT 005b3f09 FLA_Eig_gest_nl_opz_var2 │ │ │ │ +0068a480 00171016 R_ARM_JUMP_SLOT 005e62fd FLA_Tridiag_UT_l_step_unb_var3 │ │ │ │ +0068a484 00190c16 R_ARM_JUMP_SLOT 000a2f25 cgetrs_ │ │ │ │ +0068a488 00104416 R_ARM_JUMP_SLOT 004884a9 FLA_Her2k_lh_unb_var9 │ │ │ │ 0068a48c 000eb016 R_ARM_JUMP_SLOT 000f62e1 claqr3_ │ │ │ │ -0068a490 00169416 R_ARM_JUMP_SLOT 003ebf15 FLA_QR2_UT_cntl_init │ │ │ │ -0068a494 00111b16 R_ARM_JUMP_SLOT 00654045 FLA_Apply_Q2_UT_lhfc_blk_var1 │ │ │ │ -0068a498 0010c516 R_ARM_JUMP_SLOT 0065492d FLA_Apply_Q2_UT_lnfc_blk_var2 │ │ │ │ -0068a49c 0000eb16 R_ARM_JUMP_SLOT 004fdd6d FLA_Trmm_lut_unb_var4 │ │ │ │ -0068a4a0 00055616 R_ARM_JUMP_SLOT 0041d261 FLA_Symv_external │ │ │ │ -0068a4a4 0008bb16 R_ARM_JUMP_SLOT 00453061 FLA_Gemm_nc_blk_var4 │ │ │ │ -0068a4a8 00137916 R_ARM_JUMP_SLOT 003f2071 FLASH_Obj_create │ │ │ │ -0068a4ac 001aea16 R_ARM_JUMP_SLOT 000ad10d cgtrfs_ │ │ │ │ -0068a4b0 0003be16 R_ARM_JUMP_SLOT 00128e99 csyrfs_ │ │ │ │ -0068a4b4 00038216 R_ARM_JUMP_SLOT 003b8fe1 bl1_cinvscalm │ │ │ │ -0068a4b8 0005ba16 R_ARM_JUMP_SLOT 003ba561 bl1_zcopymt │ │ │ │ -0068a4bc 00027616 R_ARM_JUMP_SLOT 0041e69d FLA_Ger │ │ │ │ -0068a4c0 000ab916 R_ARM_JUMP_SLOT 0040b421 fla_lsame │ │ │ │ -0068a4c4 00038916 R_ARM_JUMP_SLOT 003fd699 FLASH_Queue_push_output │ │ │ │ -0068a4c8 0019f216 R_ARM_JUMP_SLOT 004e5b6d FLA_Syrk_ln_unb_var4 │ │ │ │ -0068a4cc 00120d16 R_ARM_JUMP_SLOT 004cb3b9 FLA_Syr2k_ln_unb_var1 │ │ │ │ -0068a4d0 00098716 R_ARM_JUMP_SLOT 0063937d FLA_Apply_G_rf_bls_var3 │ │ │ │ -0068a4d4 0016b216 R_ARM_JUMP_SLOT 00423101 FLA_Hemm_rl_task │ │ │ │ -0068a4d8 00172216 R_ARM_JUMP_SLOT 003e02b1 FLA_Apply_QUD_UT_internal_check │ │ │ │ -0068a4dc 001b9916 R_ARM_JUMP_SLOT 005ab405 FLA_Eig_gest_iu_opc_var3 │ │ │ │ -0068a4e0 000b5916 R_ARM_JUMP_SLOT 003fd3b5 FLASH_Queue_disable │ │ │ │ -0068a4e4 0017f716 R_ARM_JUMP_SLOT 0018faa9 dlaev2_ │ │ │ │ -0068a4e8 00184316 R_ARM_JUMP_SLOT 003d1ec9 bl1_srandv │ │ │ │ -0068a4ec 00154d16 R_ARM_JUMP_SLOT 00645c51 FLA_Apply_G_rf_asd_var3 │ │ │ │ +0068a490 00169416 R_ARM_JUMP_SLOT 003ec3d5 FLA_QR2_UT_cntl_init │ │ │ │ +0068a494 00111b16 R_ARM_JUMP_SLOT 00653bc1 FLA_Apply_Q2_UT_lhfc_blk_var1 │ │ │ │ +0068a498 0010c516 R_ARM_JUMP_SLOT 00654965 FLA_Apply_Q2_UT_lnfc_blk_var2 │ │ │ │ +0068a49c 0000eb16 R_ARM_JUMP_SLOT 004fe651 FLA_Trmm_lut_unb_var4 │ │ │ │ +0068a4a0 00055616 R_ARM_JUMP_SLOT 0041d371 FLA_Symv_external │ │ │ │ +0068a4a4 0008bb16 R_ARM_JUMP_SLOT 00453385 FLA_Gemm_nc_blk_var4 │ │ │ │ +0068a4a8 00137916 R_ARM_JUMP_SLOT 003f20b9 FLASH_Obj_create │ │ │ │ +0068a4ac 001aea16 R_ARM_JUMP_SLOT 000b14c5 cgtrfs_ │ │ │ │ +0068a4b0 0003be16 R_ARM_JUMP_SLOT 00128b91 csyrfs_ │ │ │ │ +0068a4b4 00038216 R_ARM_JUMP_SLOT 003b8eb1 bl1_cinvscalm │ │ │ │ +0068a4b8 0005ba16 R_ARM_JUMP_SLOT 003b9e29 bl1_zcopymt │ │ │ │ +0068a4bc 00027616 R_ARM_JUMP_SLOT 0041e6e5 FLA_Ger │ │ │ │ +0068a4c0 000ab916 R_ARM_JUMP_SLOT 0040d281 fla_lsame │ │ │ │ +0068a4c4 00038916 R_ARM_JUMP_SLOT 003fdd31 FLASH_Queue_push_output │ │ │ │ +0068a4c8 0019f216 R_ARM_JUMP_SLOT 004e6015 FLA_Syrk_ln_unb_var4 │ │ │ │ +0068a4cc 00120d16 R_ARM_JUMP_SLOT 004cb3f5 FLA_Syr2k_ln_unb_var1 │ │ │ │ +0068a4d0 00098716 R_ARM_JUMP_SLOT 00639355 FLA_Apply_G_rf_bls_var3 │ │ │ │ +0068a4d4 0016b216 R_ARM_JUMP_SLOT 00423149 FLA_Hemm_rl_task │ │ │ │ +0068a4d8 00172216 R_ARM_JUMP_SLOT 003df945 FLA_Apply_QUD_UT_internal_check │ │ │ │ +0068a4dc 001b9916 R_ARM_JUMP_SLOT 005ac7c9 FLA_Eig_gest_iu_opc_var3 │ │ │ │ +0068a4e0 000b5916 R_ARM_JUMP_SLOT 003fda4d FLASH_Queue_disable │ │ │ │ +0068a4e4 0017f716 R_ARM_JUMP_SLOT 0018fab9 dlaev2_ │ │ │ │ +0068a4e8 00184316 R_ARM_JUMP_SLOT 003d1969 bl1_srandv │ │ │ │ +0068a4ec 00154d16 R_ARM_JUMP_SLOT 00645a01 FLA_Apply_G_rf_asd_var3 │ │ │ │ 0068a4f0 0000af16 R_ARM_JUMP_SLOT 00000000 zher2k_ │ │ │ │ -0068a4f4 001a9116 R_ARM_JUMP_SLOT 004bdb01 FLA_Symm_rl_unb_var7 │ │ │ │ -0068a4f8 000d6916 R_ARM_JUMP_SLOT 005700d1 FLA_Ttmm_u_opc_var1 │ │ │ │ -0068a4fc 00167816 R_ARM_JUMP_SLOT 006704cd FLA_Apply_Q_UT_rnbc_blk_var2 │ │ │ │ -0068a500 0012ca16 R_ARM_JUMP_SLOT 004ed4f9 FLA_Syrk_ut_unb_var5 │ │ │ │ -0068a504 0005ed16 R_ARM_JUMP_SLOT 0042e841 FLA_Copyr_l_blk_var1 │ │ │ │ -0068a508 000bb616 R_ARM_JUMP_SLOT 003c4885 bl1_csyrk │ │ │ │ -0068a50c 0019a716 R_ARM_JUMP_SLOT 002d0391 strsyl_ │ │ │ │ -0068a510 0000f616 R_ARM_JUMP_SLOT 003f9cb1 FLA_Cont_with_3x1_to_2x1 │ │ │ │ -0068a514 000a0f16 R_ARM_JUMP_SLOT 00336a31 zlaqr1_ │ │ │ │ -0068a518 000c6b16 R_ARM_JUMP_SLOT 0035f769 zpttrs_ │ │ │ │ -0068a51c 00159016 R_ARM_JUMP_SLOT 003027c1 zhetrf_rook_ │ │ │ │ -0068a520 000d5916 R_ARM_JUMP_SLOT 00289ef5 sorbdb_ │ │ │ │ -0068a524 0010d616 R_ARM_JUMP_SLOT 002572b5 slahqr_ │ │ │ │ -0068a528 000b6416 R_ARM_JUMP_SLOT 00547cc5 FLA_LU_piv_opt_var3 │ │ │ │ -0068a52c 00154416 R_ARM_JUMP_SLOT 00419985 FLA_Axpyt_task │ │ │ │ -0068a530 00135416 R_ARM_JUMP_SLOT 00502cad FLA_Trmm_rln_blk_var2 │ │ │ │ -0068a534 0005cd16 R_ARM_JUMP_SLOT 003acfc9 slamc3_ │ │ │ │ -0068a538 00010616 R_ARM_JUMP_SLOT 00562671 FLA_Trinv_ln_opc_var1 │ │ │ │ -0068a53c 0004e716 R_ARM_JUMP_SLOT 00070611 sorg2r_ │ │ │ │ -0068a540 00037216 R_ARM_JUMP_SLOT 005e5a99 FLA_Tridiag_UT_l_step_ops_var3 │ │ │ │ +0068a4f4 001a9116 R_ARM_JUMP_SLOT 004bd369 FLA_Symm_rl_unb_var7 │ │ │ │ +0068a4f8 000d6916 R_ARM_JUMP_SLOT 00570109 FLA_Ttmm_u_opc_var1 │ │ │ │ +0068a4fc 00167816 R_ARM_JUMP_SLOT 00670599 FLA_Apply_Q_UT_rnbc_blk_var2 │ │ │ │ +0068a500 0012ca16 R_ARM_JUMP_SLOT 004ed535 FLA_Syrk_ut_unb_var5 │ │ │ │ +0068a504 0005ed16 R_ARM_JUMP_SLOT 0042e889 FLA_Copyr_l_blk_var1 │ │ │ │ +0068a508 000bb616 R_ARM_JUMP_SLOT 003c3d5d bl1_csyrk │ │ │ │ +0068a50c 0019a716 R_ARM_JUMP_SLOT 002ce339 strsyl_ │ │ │ │ +0068a510 0000f616 R_ARM_JUMP_SLOT 003f72a9 FLA_Cont_with_3x1_to_2x1 │ │ │ │ +0068a514 000a0f16 R_ARM_JUMP_SLOT 00336a71 zlaqr1_ │ │ │ │ +0068a518 000c6b16 R_ARM_JUMP_SLOT 0035f7a9 zpttrs_ │ │ │ │ +0068a51c 00159016 R_ARM_JUMP_SLOT 002fcb59 zhetrf_rook_ │ │ │ │ +0068a520 000d5916 R_ARM_JUMP_SLOT 0028a11d sorbdb_ │ │ │ │ +0068a524 0010d616 R_ARM_JUMP_SLOT 0025691d slahqr_ │ │ │ │ +0068a528 000b6416 R_ARM_JUMP_SLOT 005476c9 FLA_LU_piv_opt_var3 │ │ │ │ +0068a52c 00154416 R_ARM_JUMP_SLOT 00419b09 FLA_Axpyt_task │ │ │ │ +0068a530 00135416 R_ARM_JUMP_SLOT 00502709 FLA_Trmm_rln_blk_var2 │ │ │ │ +0068a534 0005cd16 R_ARM_JUMP_SLOT 003ad005 slamc3_ │ │ │ │ +0068a538 00010616 R_ARM_JUMP_SLOT 005626ad FLA_Trinv_ln_opc_var1 │ │ │ │ +0068a53c 0004e716 R_ARM_JUMP_SLOT 000714d9 sorg2r_ │ │ │ │ +0068a540 00037216 R_ARM_JUMP_SLOT 005e49e9 FLA_Tridiag_UT_l_step_ops_var3 │ │ │ │ 0068a544 0000b016 R_ARM_JUMP_SLOT 00000000 ztpmv_ │ │ │ │ -0068a548 00103616 R_ARM_JUMP_SLOT 005680dd FLA_Trinv_un_opd_var1 │ │ │ │ -0068a54c 00196416 R_ARM_JUMP_SLOT 004e9cc5 FLA_Syrk_un_blk_var6 │ │ │ │ -0068a550 000c1a16 R_ARM_JUMP_SLOT 00667ec1 FLA_Apply_Q_UT_lnbc_blk_var3 │ │ │ │ -0068a554 00060516 R_ARM_JUMP_SLOT 00635701 FLA_Apply_G_rf_asc_var2 │ │ │ │ -0068a558 001ae416 R_ARM_JUMP_SLOT 003ea145 FLA_Syrk_cntl_init │ │ │ │ -0068a55c 00170816 R_ARM_JUMP_SLOT 003ed4a5 FLASH_QR2_UT_cntl_init │ │ │ │ -0068a560 00059316 R_ARM_JUMP_SLOT 001418bd ctzrzf_ │ │ │ │ -0068a564 00118216 R_ARM_JUMP_SLOT 003f6ef5 FLA_Check_matrix_matrix_dims │ │ │ │ -0068a568 0002f016 R_ARM_JUMP_SLOT 00433ae9 FLA_Scal_blk_var1 │ │ │ │ -0068a56c 000b1916 R_ARM_JUMP_SLOT 00431b09 FLA_Copyt_t │ │ │ │ -0068a570 000e5c16 R_ARM_JUMP_SLOT 00556ead FLA_QR_UT_inc_blk_var2 │ │ │ │ -0068a574 0009c716 R_ARM_JUMP_SLOT 0040a269 FLA_Househ3UD_UT_opc │ │ │ │ -0068a578 00180516 R_ARM_JUMP_SLOT 0010eb1d cpbtrs_ │ │ │ │ -0068a57c 000eea16 R_ARM_JUMP_SLOT 003d5b71 FLA_Repart_1x2_to_1x3_check │ │ │ │ -0068a580 0001af16 R_ARM_JUMP_SLOT 005fec3d FLA_Sylv_hh_blk_var16 │ │ │ │ -0068a584 000fe616 R_ARM_JUMP_SLOT 0064402d FLA_Apply_HUD_UT_l_opt_var1 │ │ │ │ -0068a588 000d5516 R_ARM_JUMP_SLOT 00524a39 FLA_Trsm_rlt_unb_var1 │ │ │ │ -0068a58c 00107a16 R_ARM_JUMP_SLOT 003dcae1 FLA_Gemm_internal_check │ │ │ │ -0068a590 0002eb16 R_ARM_JUMP_SLOT 0057af11 FLA_Bidiag_UT_u_blk_var2 │ │ │ │ -0068a594 0009ed16 R_ARM_JUMP_SLOT 004d0b31 FLA_Syr2k_lt_blk_var7 │ │ │ │ -0068a598 00114f16 R_ARM_JUMP_SLOT 00627745 FLA_Sylv_nn_blk_var2 │ │ │ │ -0068a59c 00010916 R_ARM_JUMP_SLOT 003f5fcd FLA_adjust_strides │ │ │ │ -0068a5a0 00179a16 R_ARM_JUMP_SLOT 001668b5 dgeqrt3_ │ │ │ │ -0068a5a4 0012fa16 R_ARM_JUMP_SLOT 003f1935 FLASH_Obj_base_scalar_width │ │ │ │ -0068a5a8 000f6716 R_ARM_JUMP_SLOT 00276bcd slasq6_ │ │ │ │ -0068a5ac 000dae16 R_ARM_JUMP_SLOT 003bf395 bl1_cher_blas │ │ │ │ -0068a5b0 0001f616 R_ARM_JUMP_SLOT 0040cb31 fla_dlamc4 │ │ │ │ -0068a5b4 00080116 R_ARM_JUMP_SLOT 00425871 FLA_Apply_pivots_unb_external │ │ │ │ -0068a5b8 00073416 R_ARM_JUMP_SLOT 00456811 FLA_Gemm_nn_blk_var1 │ │ │ │ -0068a5bc 000aa616 R_ARM_JUMP_SLOT 002abbf1 ssytri2x_ │ │ │ │ -0068a5c0 00060d16 R_ARM_JUMP_SLOT 003ae7f9 pow_dd │ │ │ │ -0068a5c4 00081416 R_ARM_JUMP_SLOT 00408431 FLA_LU_find_zero_on_diagonal │ │ │ │ -0068a5c8 0003b316 R_ARM_JUMP_SLOT 003d1f19 bl1_crandv │ │ │ │ -0068a5cc 00142616 R_ARM_JUMP_SLOT 00423199 FLA_Hemm_ru_task │ │ │ │ -0068a5d0 001c4916 R_ARM_JUMP_SLOT 0054fac5 FLA_LQ_UT_opd_var2 │ │ │ │ -0068a5d4 001a3b16 R_ARM_JUMP_SLOT 003eccd9 FLASH_Apply_pivots_cntl_finalize │ │ │ │ -0068a5d8 00092216 R_ARM_JUMP_SLOT 003d8821 FLA_Shift_pivots_to_check │ │ │ │ -0068a5dc 0001b916 R_ARM_JUMP_SLOT 00439335 FLA_Trsv_uc │ │ │ │ -0068a5e0 0007a616 R_ARM_JUMP_SLOT 00403a59 FLA_Random_tri_matrix │ │ │ │ -0068a5e4 0008f316 R_ARM_JUMP_SLOT 0049b189 FLA_Her2k_un_unb_var6 │ │ │ │ -0068a5e8 00180316 R_ARM_JUMP_SLOT 004267a5 FLA_LU_piv_unb_ext │ │ │ │ -0068a5ec 00047e16 R_ARM_JUMP_SLOT 003ba051 bl1_zscalmr │ │ │ │ -0068a5f0 000b5316 R_ARM_JUMP_SLOT 0042676d FLA_LU_piv_unb_external │ │ │ │ -0068a5f4 00088d16 R_ARM_JUMP_SLOT 00266e39 slaqtr_ │ │ │ │ -0068a5f8 00012b16 R_ARM_JUMP_SLOT 003f20a1 FLASH_Obj_create_ext │ │ │ │ -0068a5fc 000c9216 R_ARM_JUMP_SLOT 0056e45d FLA_Ttmm_l_opz_var2 │ │ │ │ -0068a600 00024616 R_ARM_JUMP_SLOT 0027ecf9 slasyf_ │ │ │ │ -0068a604 0010dd16 R_ARM_JUMP_SLOT 003d4da1 FLA_Obj_create_conf_to_check │ │ │ │ -0068a608 0006b316 R_ARM_JUMP_SLOT 0043ca49 FLA_Gemm_cc_blk_var3 │ │ │ │ -0068a60c 00145c16 R_ARM_JUMP_SLOT 0047a74d FLA_Hemm_ru_blk_var6 │ │ │ │ -0068a610 00156916 R_ARM_JUMP_SLOT 00506a7d FLA_Trmm_ruc_unb_var4 │ │ │ │ -0068a614 00062116 R_ARM_JUMP_SLOT 004f00ad FLA_Trmm_ruc │ │ │ │ -0068a618 00117e16 R_ARM_JUMP_SLOT 004c9c15 FLA_Syr2k_ln_blk_var9 │ │ │ │ -0068a61c 00031316 R_ARM_JUMP_SLOT 003f68cd FLA_Check_valid_conj │ │ │ │ -0068a620 0012d716 R_ARM_JUMP_SLOT 003b9a09 bl1_zdscalm │ │ │ │ -0068a624 000cd216 R_ARM_JUMP_SLOT 0056bc29 FLA_Trinv_uu_ops_var3 │ │ │ │ -0068a628 00132616 R_ARM_JUMP_SLOT 005a2145 FLA_Eig_gest_il_opt_var3 │ │ │ │ -0068a62c 001b9e16 R_ARM_JUMP_SLOT 003e80a5 FLA_Cntl_syr2k_obj_create │ │ │ │ -0068a630 0001c316 R_ARM_JUMP_SLOT 003b8589 bl1_icopyv │ │ │ │ -0068a634 00143e16 R_ARM_JUMP_SLOT 003e3c15 FLA_LU_nopiv_solve_check │ │ │ │ -0068a638 000ed616 R_ARM_JUMP_SLOT 00409a35 FLA_Househ2s_UT_r_opc │ │ │ │ -0068a63c 00166216 R_ARM_JUMP_SLOT 00485921 FLA_Her2k_lh_unb_var10 │ │ │ │ -0068a640 000c0d16 R_ARM_JUMP_SLOT 0052dee1 FLA_Bsvd_find_max_min_opd │ │ │ │ -0068a644 00058816 R_ARM_JUMP_SLOT 003b42ad bl1_caxpysv │ │ │ │ -0068a648 001a0916 R_ARM_JUMP_SLOT 004ea721 FLA_Syrk_un_unb_var3 │ │ │ │ -0068a64c 001a0016 R_ARM_JUMP_SLOT 004baf9d FLA_Symm_rl_blk_var8 │ │ │ │ -0068a650 0007b216 R_ARM_JUMP_SLOT 003ecd2d FLASH_CAQR2_UT_cntl_init │ │ │ │ -0068a654 00177716 R_ARM_JUMP_SLOT 005b676d FLA_Eig_gest_nl_unb_var5 │ │ │ │ -0068a658 0014b116 R_ARM_JUMP_SLOT 003dc0dd FLA_Syr2_check │ │ │ │ -0068a65c 00148616 R_ARM_JUMP_SLOT 005aa151 FLA_Eig_gest_iu_ops_var2 │ │ │ │ -0068a660 0004a416 R_ARM_JUMP_SLOT 003e7f29 FLA_Cntl_swap_obj_create │ │ │ │ -0068a664 00120a16 R_ARM_JUMP_SLOT 00553a19 FLA_QR_UT_ops_var1 │ │ │ │ +0068a548 00103616 R_ARM_JUMP_SLOT 0056884d FLA_Trinv_un_opd_var1 │ │ │ │ +0068a54c 00196416 R_ARM_JUMP_SLOT 004e98a5 FLA_Syrk_un_blk_var6 │ │ │ │ +0068a550 000c1a16 R_ARM_JUMP_SLOT 006674f9 FLA_Apply_Q_UT_lnbc_blk_var3 │ │ │ │ +0068a554 00060516 R_ARM_JUMP_SLOT 00635739 FLA_Apply_G_rf_asc_var2 │ │ │ │ +0068a558 001ae416 R_ARM_JUMP_SLOT 003ea18d FLA_Syrk_cntl_init │ │ │ │ +0068a55c 00170816 R_ARM_JUMP_SLOT 003ed405 FLASH_QR2_UT_cntl_init │ │ │ │ +0068a560 00059316 R_ARM_JUMP_SLOT 001418b5 ctzrzf_ │ │ │ │ +0068a564 00118216 R_ARM_JUMP_SLOT 003f7cdd FLA_Check_matrix_matrix_dims │ │ │ │ +0068a568 0002f016 R_ARM_JUMP_SLOT 00433b31 FLA_Scal_blk_var1 │ │ │ │ +0068a56c 000b1916 R_ARM_JUMP_SLOT 00431dc5 FLA_Copyt_t │ │ │ │ +0068a570 000e5c16 R_ARM_JUMP_SLOT 005577b9 FLA_QR_UT_inc_blk_var2 │ │ │ │ +0068a574 0009c716 R_ARM_JUMP_SLOT 00409881 FLA_Househ3UD_UT_opc │ │ │ │ +0068a578 00180516 R_ARM_JUMP_SLOT 0010e875 cpbtrs_ │ │ │ │ +0068a57c 000eea16 R_ARM_JUMP_SLOT 003d5bb9 FLA_Repart_1x2_to_1x3_check │ │ │ │ +0068a580 0001af16 R_ARM_JUMP_SLOT 005fdbc9 FLA_Sylv_hh_blk_var16 │ │ │ │ +0068a584 000fe616 R_ARM_JUMP_SLOT 00643ff9 FLA_Apply_HUD_UT_l_opt_var1 │ │ │ │ +0068a588 000d5516 R_ARM_JUMP_SLOT 0052441d FLA_Trsm_rlt_unb_var1 │ │ │ │ +0068a58c 00107a16 R_ARM_JUMP_SLOT 003dccf5 FLA_Gemm_internal_check │ │ │ │ +0068a590 0002eb16 R_ARM_JUMP_SLOT 0057d131 FLA_Bidiag_UT_u_blk_var2 │ │ │ │ +0068a594 0009ed16 R_ARM_JUMP_SLOT 004d0529 FLA_Syr2k_lt_blk_var7 │ │ │ │ +0068a598 00114f16 R_ARM_JUMP_SLOT 0062838d FLA_Sylv_nn_blk_var2 │ │ │ │ +0068a59c 00010916 R_ARM_JUMP_SLOT 003f6015 FLA_adjust_strides │ │ │ │ +0068a5a0 00179a16 R_ARM_JUMP_SLOT 00167de9 dgeqrt3_ │ │ │ │ +0068a5a4 0012fa16 R_ARM_JUMP_SLOT 003f197d FLASH_Obj_base_scalar_width │ │ │ │ +0068a5a8 000f6716 R_ARM_JUMP_SLOT 00276bd5 slasq6_ │ │ │ │ +0068a5ac 000dae16 R_ARM_JUMP_SLOT 003bf4dd bl1_cher_blas │ │ │ │ +0068a5b0 0001f616 R_ARM_JUMP_SLOT 0040ca61 fla_dlamc4 │ │ │ │ +0068a5b4 00080116 R_ARM_JUMP_SLOT 004251f5 FLA_Apply_pivots_unb_external │ │ │ │ +0068a5b8 00073416 R_ARM_JUMP_SLOT 004562fd FLA_Gemm_nn_blk_var1 │ │ │ │ +0068a5bc 000aa616 R_ARM_JUMP_SLOT 002ac685 ssytri2x_ │ │ │ │ +0068a5c0 00060d16 R_ARM_JUMP_SLOT 003ae839 pow_dd │ │ │ │ +0068a5c4 00081416 R_ARM_JUMP_SLOT 00408479 FLA_LU_find_zero_on_diagonal │ │ │ │ +0068a5c8 0003b316 R_ARM_JUMP_SLOT 003d19b9 bl1_crandv │ │ │ │ +0068a5cc 00142616 R_ARM_JUMP_SLOT 004231e1 FLA_Hemm_ru_task │ │ │ │ +0068a5d0 001c4916 R_ARM_JUMP_SLOT 0054fafd FLA_LQ_UT_opd_var2 │ │ │ │ +0068a5d4 001a3b16 R_ARM_JUMP_SLOT 003ecd21 FLASH_Apply_pivots_cntl_finalize │ │ │ │ +0068a5d8 00092216 R_ARM_JUMP_SLOT 003d8869 FLA_Shift_pivots_to_check │ │ │ │ +0068a5dc 0001b916 R_ARM_JUMP_SLOT 0043929d FLA_Trsv_uc │ │ │ │ +0068a5e0 0007a616 R_ARM_JUMP_SLOT 00403aa1 FLA_Random_tri_matrix │ │ │ │ +0068a5e4 0008f316 R_ARM_JUMP_SLOT 0049b1c5 FLA_Her2k_un_unb_var6 │ │ │ │ +0068a5e8 00180316 R_ARM_JUMP_SLOT 004267ed FLA_LU_piv_unb_ext │ │ │ │ +0068a5ec 00047e16 R_ARM_JUMP_SLOT 003bb6a5 bl1_zscalmr │ │ │ │ +0068a5f0 000b5316 R_ARM_JUMP_SLOT 004267b5 FLA_LU_piv_unb_external │ │ │ │ +0068a5f4 00088d16 R_ARM_JUMP_SLOT 00266e49 slaqtr_ │ │ │ │ +0068a5f8 00012b16 R_ARM_JUMP_SLOT 003f20e9 FLASH_Obj_create_ext │ │ │ │ +0068a5fc 000c9216 R_ARM_JUMP_SLOT 0056e495 FLA_Ttmm_l_opz_var2 │ │ │ │ +0068a600 00024616 R_ARM_JUMP_SLOT 0027ed01 slasyf_ │ │ │ │ +0068a604 0010dd16 R_ARM_JUMP_SLOT 003d4d69 FLA_Obj_create_conf_to_check │ │ │ │ +0068a608 0006b316 R_ARM_JUMP_SLOT 0043ca91 FLA_Gemm_cc_blk_var3 │ │ │ │ +0068a60c 00145c16 R_ARM_JUMP_SLOT 0047a149 FLA_Hemm_ru_blk_var6 │ │ │ │ +0068a610 00156916 R_ARM_JUMP_SLOT 00506ab9 FLA_Trmm_ruc_unb_var4 │ │ │ │ +0068a614 00062116 R_ARM_JUMP_SLOT 004ef9c9 FLA_Trmm_ruc │ │ │ │ +0068a618 00117e16 R_ARM_JUMP_SLOT 004ca86d FLA_Syr2k_ln_blk_var9 │ │ │ │ +0068a61c 00031316 R_ARM_JUMP_SLOT 003f76b5 FLA_Check_valid_conj │ │ │ │ +0068a620 0012d716 R_ARM_JUMP_SLOT 003b97e1 bl1_zdscalm │ │ │ │ +0068a624 000cd216 R_ARM_JUMP_SLOT 0056bc89 FLA_Trinv_uu_ops_var3 │ │ │ │ +0068a628 00132616 R_ARM_JUMP_SLOT 005a13e1 FLA_Eig_gest_il_opt_var3 │ │ │ │ +0068a62c 001b9e16 R_ARM_JUMP_SLOT 003e8095 FLA_Cntl_syr2k_obj_create │ │ │ │ +0068a630 0001c316 R_ARM_JUMP_SLOT 003b8259 bl1_icopyv │ │ │ │ +0068a634 00143e16 R_ARM_JUMP_SLOT 003e3c5d FLA_LU_nopiv_solve_check │ │ │ │ +0068a638 000ed616 R_ARM_JUMP_SLOT 0040ab9d FLA_Househ2s_UT_r_opc │ │ │ │ +0068a63c 00166216 R_ARM_JUMP_SLOT 004850bd FLA_Her2k_lh_unb_var10 │ │ │ │ +0068a640 000c0d16 R_ARM_JUMP_SLOT 0052d985 FLA_Bsvd_find_max_min_opd │ │ │ │ +0068a644 00058816 R_ARM_JUMP_SLOT 003b6741 bl1_caxpysv │ │ │ │ +0068a648 001a0916 R_ARM_JUMP_SLOT 004ea75d FLA_Syrk_un_unb_var3 │ │ │ │ +0068a64c 001a0016 R_ARM_JUMP_SLOT 004ba379 FLA_Symm_rl_blk_var8 │ │ │ │ +0068a650 0007b216 R_ARM_JUMP_SLOT 003ece11 FLASH_CAQR2_UT_cntl_init │ │ │ │ +0068a654 00177716 R_ARM_JUMP_SLOT 005b60a9 FLA_Eig_gest_nl_unb_var5 │ │ │ │ +0068a658 0014b116 R_ARM_JUMP_SLOT 003dc5b1 FLA_Syr2_check │ │ │ │ +0068a65c 00148616 R_ARM_JUMP_SLOT 005aa189 FLA_Eig_gest_iu_ops_var2 │ │ │ │ +0068a660 0004a416 R_ARM_JUMP_SLOT 003e7f19 FLA_Cntl_swap_obj_create │ │ │ │ +0068a664 00120a16 R_ARM_JUMP_SLOT 00553a51 FLA_QR_UT_ops_var1 │ │ │ │ 0068a668 0000b216 R_ARM_JUMP_SLOT 00000000 zswap_ │ │ │ │ -0068a66c 00133816 R_ARM_JUMP_SLOT 00370291 zsytrs_ │ │ │ │ -0068a670 0015bb16 R_ARM_JUMP_SLOT 002cfdb1 zgbtrs_ │ │ │ │ -0068a674 000bc016 R_ARM_JUMP_SLOT 0064223d FLA_Apply_H2_UT_l_opc_var1 │ │ │ │ -0068a678 0009fd16 R_ARM_JUMP_SLOT 004dc429 FLA_Syr2k_ut_blk_var3 │ │ │ │ -0068a67c 000f1116 R_ARM_JUMP_SLOT 00633715 FLA_Apply_CAQ_UT_inc_internal │ │ │ │ -0068a680 00018716 R_ARM_JUMP_SLOT 003ebfc1 FLA_QR2_UT_cntl_finalize │ │ │ │ -0068a684 0014a816 R_ARM_JUMP_SLOT 00505015 FLA_Trmm_ruc_blk_var3 │ │ │ │ -0068a688 000db416 R_ARM_JUMP_SLOT 0050f4d5 FLA_Trsm_ruh │ │ │ │ -0068a68c 000aff16 R_ARM_JUMP_SLOT 003be5c5 bl1_zscopymrt │ │ │ │ -0068a690 000f2516 R_ARM_JUMP_SLOT 003f09dd FLASH_Obj_scalar_col_offset │ │ │ │ -0068a694 001c4116 R_ARM_JUMP_SLOT 00290619 sporfs_ │ │ │ │ -0068a698 00052f16 R_ARM_JUMP_SLOT 003acfd9 xerbla_ │ │ │ │ -0068a69c 001c3f16 R_ARM_JUMP_SLOT 00427475 FLA_Ttmm_u_blk_ext │ │ │ │ -0068a6a0 00111816 R_ARM_JUMP_SLOT 00566e0d FLA_Trinv_lu_unb_var4 │ │ │ │ -0068a6a4 001bde16 R_ARM_JUMP_SLOT 001a3d21 dlaqr3_ │ │ │ │ -0068a6a8 001a7616 R_ARM_JUMP_SLOT 003ac24d dlamc3_ │ │ │ │ -0068a6ac 00012c16 R_ARM_JUMP_SLOT 004b61e5 FLA_Symm_lu_unb_var3 │ │ │ │ -0068a6b0 00116216 R_ARM_JUMP_SLOT 00169d71 dggbak_ │ │ │ │ -0068a6b4 000e6a16 R_ARM_JUMP_SLOT 0040d861 FLA_Sort_evd_b_opd │ │ │ │ -0068a6b8 00063716 R_ARM_JUMP_SLOT 0057837d FLA_Bidiag_UT_l_scale_diagonals │ │ │ │ -0068a6bc 0011b716 R_ARM_JUMP_SLOT 004097c9 FLA_Househ2s_UT_l_opz │ │ │ │ -0068a6c0 0019df16 R_ARM_JUMP_SLOT 0035fd89 zspcon_ │ │ │ │ -0068a6c4 0011a916 R_ARM_JUMP_SLOT 0038dda9 zunghr_ │ │ │ │ -0068a6c8 00123016 R_ARM_JUMP_SLOT 0033fc6d zlarzb_ │ │ │ │ +0068a66c 00133816 R_ARM_JUMP_SLOT 003702d1 zsytrs_ │ │ │ │ +0068a670 0015bb16 R_ARM_JUMP_SLOT 002d2211 zgbtrs_ │ │ │ │ +0068a674 000bc016 R_ARM_JUMP_SLOT 006406d5 FLA_Apply_H2_UT_l_opc_var1 │ │ │ │ +0068a678 0009fd16 R_ARM_JUMP_SLOT 004dcaa1 FLA_Syr2k_ut_blk_var3 │ │ │ │ +0068a67c 000f1116 R_ARM_JUMP_SLOT 006336dd FLA_Apply_CAQ_UT_inc_internal │ │ │ │ +0068a680 00018716 R_ARM_JUMP_SLOT 003ec481 FLA_QR2_UT_cntl_finalize │ │ │ │ +0068a684 0014a816 R_ARM_JUMP_SLOT 00505051 FLA_Trmm_ruc_blk_var3 │ │ │ │ +0068a688 000db416 R_ARM_JUMP_SLOT 0050f2b1 FLA_Trsm_ruh │ │ │ │ +0068a68c 000aff16 R_ARM_JUMP_SLOT 003be9cd bl1_zscopymrt │ │ │ │ +0068a690 000f2516 R_ARM_JUMP_SLOT 003f0b05 FLASH_Obj_scalar_col_offset │ │ │ │ +0068a694 001c4116 R_ARM_JUMP_SLOT 00290451 sporfs_ │ │ │ │ +0068a698 00052f16 R_ARM_JUMP_SLOT 003ad015 xerbla_ │ │ │ │ +0068a69c 001c3f16 R_ARM_JUMP_SLOT 00427359 FLA_Ttmm_u_blk_ext │ │ │ │ +0068a6a0 00111816 R_ARM_JUMP_SLOT 00566e49 FLA_Trinv_lu_unb_var4 │ │ │ │ +0068a6a4 001bde16 R_ARM_JUMP_SLOT 001a2171 dlaqr3_ │ │ │ │ +0068a6a8 001a7616 R_ARM_JUMP_SLOT 003abcad dlamc3_ │ │ │ │ +0068a6ac 00012c16 R_ARM_JUMP_SLOT 004b5769 FLA_Symm_lu_unb_var3 │ │ │ │ +0068a6b0 00116216 R_ARM_JUMP_SLOT 00169d79 dggbak_ │ │ │ │ +0068a6b4 000e6a16 R_ARM_JUMP_SLOT 0040d8a9 FLA_Sort_evd_b_opd │ │ │ │ +0068a6b8 00063716 R_ARM_JUMP_SLOT 005783b1 FLA_Bidiag_UT_l_scale_diagonals │ │ │ │ +0068a6bc 0011b716 R_ARM_JUMP_SLOT 0040a931 FLA_Househ2s_UT_l_opz │ │ │ │ +0068a6c0 0019df16 R_ARM_JUMP_SLOT 00360879 zspcon_ │ │ │ │ +0068a6c4 0011a916 R_ARM_JUMP_SLOT 0038ddf1 zunghr_ │ │ │ │ +0068a6c8 00123016 R_ARM_JUMP_SLOT 0033fc59 zlarzb_ │ │ │ │ 0068a6cc 0000b316 R_ARM_JUMP_SLOT 00000000 dspmv_ │ │ │ │ -0068a6d0 000fc416 R_ARM_JUMP_SLOT 00541155 FLA_LU_nopiv_opd_var2 │ │ │ │ -0068a6d4 000af116 R_ARM_JUMP_SLOT 003d2c11 bl1_csshiftdiag │ │ │ │ -0068a6d8 00114416 R_ARM_JUMP_SLOT 005c5b21 FLA_Hess_UT_step_opz_var1 │ │ │ │ -0068a6dc 001b6816 R_ARM_JUMP_SLOT 0040ab25 FLA_Norm1_tridiag_opd │ │ │ │ -0068a6e0 00104d16 R_ARM_JUMP_SLOT 00520a1d FLA_Trsm_rlh_unb_var3 │ │ │ │ -0068a6e4 0008f416 R_ARM_JUMP_SLOT 0049b751 FLA_Her2k_un_unb_var7 │ │ │ │ -0068a6e8 00065b16 R_ARM_JUMP_SLOT 004651c1 FLA_Hemm_ll_blk_var10 │ │ │ │ -0068a6ec 001a9c16 R_ARM_JUMP_SLOT 00500ff1 FLA_Trmm_rlh_blk_var2 │ │ │ │ -0068a6f0 00160416 R_ARM_JUMP_SLOT 003d6b21 FLA_Fill_with_logarithmic_dist_check │ │ │ │ -0068a6f4 0001fc16 R_ARM_JUMP_SLOT 0017263d dgttrf_ │ │ │ │ -0068a6f8 00155e16 R_ARM_JUMP_SLOT 003bba35 bl1_cswapmt │ │ │ │ -0068a6fc 000f5916 R_ARM_JUMP_SLOT 004840ad FLA_Her2k_lh_blk_var6 │ │ │ │ -0068a700 00020c16 R_ARM_JUMP_SLOT 00657ba9 FLA_Apply_Q_UT_create_workspace │ │ │ │ -0068a704 001b8d16 R_ARM_JUMP_SLOT 002ebd61 zggbal_ │ │ │ │ -0068a708 000f5816 R_ARM_JUMP_SLOT 0042d459 FLA_Axpyt_t_blk_var4 │ │ │ │ -0068a70c 000c5716 R_ARM_JUMP_SLOT 0050585d FLA_Trmm_rlt_unb_var2 │ │ │ │ -0068a710 0004e416 R_ARM_JUMP_SLOT 003e9b9d FLA_Hemm_cntl_finalize │ │ │ │ -0068a714 00190816 R_ARM_JUMP_SLOT 00567499 FLA_Trinv_un_blk_var2 │ │ │ │ -0068a718 00116d16 R_ARM_JUMP_SLOT 003ede71 FLASH_Obj_create_hier_copy_of_flat_ext_check │ │ │ │ -0068a71c 00133916 R_ARM_JUMP_SLOT 00547a39 FLA_LU_piv_opz_var3 │ │ │ │ -0068a720 00119f16 R_ARM_JUMP_SLOT 003f6dc5 FLA_Check_if_vector │ │ │ │ -0068a724 0006b516 R_ARM_JUMP_SLOT 003cc5ad bl1_zaxpyv2b │ │ │ │ -0068a728 0014c616 R_ARM_JUMP_SLOT 00405b11 FLA_Sort_f_opd │ │ │ │ -0068a72c 0011e216 R_ARM_JUMP_SLOT 0046b27d FLA_Hemm_ll_unb_var8 │ │ │ │ -0068a730 000a3f16 R_ARM_JUMP_SLOT 003bbedd bl1_ccopymr │ │ │ │ -0068a734 00172616 R_ARM_JUMP_SLOT 001c52d9 dlatrs_ │ │ │ │ -0068a738 00170016 R_ARM_JUMP_SLOT 00517aa9 FLA_Trsm_luc_unb_var3 │ │ │ │ -0068a73c 000c1016 R_ARM_JUMP_SLOT 003ec731 FLASH_Apply_CAQ_UT_inc_cntl_init │ │ │ │ -0068a740 00102716 R_ARM_JUMP_SLOT 005625b5 FLA_Trinv_ln_opd_var1 │ │ │ │ -0068a744 0001f016 R_ARM_JUMP_SLOT 0057097d FLA_Ttmm_u_opz_var2 │ │ │ │ -0068a748 0009dc16 R_ARM_JUMP_SLOT 0011d9bd cptts2_ │ │ │ │ -0068a74c 00149416 R_ARM_JUMP_SLOT 003c4635 bl1_dsyrk │ │ │ │ -0068a750 00114216 R_ARM_JUMP_SLOT 00132dcd ctfsm_ │ │ │ │ -0068a754 00053d16 R_ARM_JUMP_SLOT 004197f1 FLA_Scalc │ │ │ │ -0068a758 000f1e16 R_ARM_JUMP_SLOT 005f2c21 FLA_Lyap_n_opd_var4 │ │ │ │ -0068a75c 0002c216 R_ARM_JUMP_SLOT 003d47d1 FLA_Copy_object_to_buffer_check │ │ │ │ -0068a760 000f5d16 R_ARM_JUMP_SLOT 003f67e9 FLA_Obj_flip_view │ │ │ │ -0068a764 0017ae16 R_ARM_JUMP_SLOT 003fa93d FLA_Obj_vector_dim │ │ │ │ -0068a768 0017fd16 R_ARM_JUMP_SLOT 003c0bc1 bl1_dsyr │ │ │ │ -0068a76c 001c2f16 R_ARM_JUMP_SLOT 0045a415 FLA_Gemm_nt_unb_var6 │ │ │ │ -0068a770 0007cb16 R_ARM_JUMP_SLOT 0050af0d FLA_Trmm_run_unb_var2 │ │ │ │ -0068a774 0011b116 R_ARM_JUMP_SLOT 000895c9 ztrti2_check │ │ │ │ -0068a778 00170116 R_ARM_JUMP_SLOT 003d7d11 FLA_Norm1_check │ │ │ │ -0068a77c 00144d16 R_ARM_JUMP_SLOT 003f7c51 FLA_Check_object_length_equals │ │ │ │ +0068a6d0 000fc416 R_ARM_JUMP_SLOT 0054118d FLA_LU_nopiv_opd_var2 │ │ │ │ +0068a6d4 000af116 R_ARM_JUMP_SLOT 003d38e5 bl1_csshiftdiag │ │ │ │ +0068a6d8 00114416 R_ARM_JUMP_SLOT 005c5b59 FLA_Hess_UT_step_opz_var1 │ │ │ │ +0068a6dc 001b6816 R_ARM_JUMP_SLOT 0040929d FLA_Norm1_tridiag_opd │ │ │ │ +0068a6e0 00104d16 R_ARM_JUMP_SLOT 00520a59 FLA_Trsm_rlh_unb_var3 │ │ │ │ +0068a6e4 0008f416 R_ARM_JUMP_SLOT 0049b78d FLA_Her2k_un_unb_var7 │ │ │ │ +0068a6e8 00065b16 R_ARM_JUMP_SLOT 00464835 FLA_Hemm_ll_blk_var10 │ │ │ │ +0068a6ec 001a9c16 R_ARM_JUMP_SLOT 0050102d FLA_Trmm_rlh_blk_var2 │ │ │ │ +0068a6f0 00160416 R_ARM_JUMP_SLOT 003d6b69 FLA_Fill_with_logarithmic_dist_check │ │ │ │ +0068a6f4 0001fc16 R_ARM_JUMP_SLOT 00172ca5 dgttrf_ │ │ │ │ +0068a6f8 00155e16 R_ARM_JUMP_SLOT 003bcedd bl1_cswapmt │ │ │ │ +0068a6fc 000f5916 R_ARM_JUMP_SLOT 00484455 FLA_Her2k_lh_blk_var6 │ │ │ │ +0068a700 00020c16 R_ARM_JUMP_SLOT 00657cfd FLA_Apply_Q_UT_create_workspace │ │ │ │ +0068a704 001b8d16 R_ARM_JUMP_SLOT 002eb511 zggbal_ │ │ │ │ +0068a708 000f5816 R_ARM_JUMP_SLOT 0042d0a1 FLA_Axpyt_t_blk_var4 │ │ │ │ +0068a70c 000c5716 R_ARM_JUMP_SLOT 00506131 FLA_Trmm_rlt_unb_var2 │ │ │ │ +0068a710 0004e416 R_ARM_JUMP_SLOT 003e959d FLA_Hemm_cntl_finalize │ │ │ │ +0068a714 00190816 R_ARM_JUMP_SLOT 005674d5 FLA_Trinv_un_blk_var2 │ │ │ │ +0068a718 00116d16 R_ARM_JUMP_SLOT 003ede59 FLASH_Obj_create_hier_copy_of_flat_ext_check │ │ │ │ +0068a71c 00133916 R_ARM_JUMP_SLOT 0054743d FLA_LU_piv_opz_var3 │ │ │ │ +0068a720 00119f16 R_ARM_JUMP_SLOT 003f7bad FLA_Check_if_vector │ │ │ │ +0068a724 0006b516 R_ARM_JUMP_SLOT 003ca8fd bl1_zaxpyv2b │ │ │ │ +0068a728 0014c616 R_ARM_JUMP_SLOT 00405c01 FLA_Sort_f_opd │ │ │ │ +0068a72c 0011e216 R_ARM_JUMP_SLOT 0046a019 FLA_Hemm_ll_unb_var8 │ │ │ │ +0068a730 000a3f16 R_ARM_JUMP_SLOT 003bb9ad bl1_ccopymr │ │ │ │ +0068a734 00172616 R_ARM_JUMP_SLOT 001c4d91 dlatrs_ │ │ │ │ +0068a738 00170016 R_ARM_JUMP_SLOT 00517ae5 FLA_Trsm_luc_unb_var3 │ │ │ │ +0068a73c 000c1016 R_ARM_JUMP_SLOT 003ecb85 FLASH_Apply_CAQ_UT_inc_cntl_init │ │ │ │ +0068a740 00102716 R_ARM_JUMP_SLOT 005625f1 FLA_Trinv_ln_opd_var1 │ │ │ │ +0068a744 0001f016 R_ARM_JUMP_SLOT 00570e0d FLA_Ttmm_u_opz_var2 │ │ │ │ +0068a748 0009dc16 R_ARM_JUMP_SLOT 0011d9b9 cptts2_ │ │ │ │ +0068a74c 00149416 R_ARM_JUMP_SLOT 003c3b0d bl1_dsyrk │ │ │ │ +0068a750 00114216 R_ARM_JUMP_SLOT 00132dc5 ctfsm_ │ │ │ │ +0068a754 00053d16 R_ARM_JUMP_SLOT 004197e9 FLA_Scalc │ │ │ │ +0068a758 000f1e16 R_ARM_JUMP_SLOT 005f4b9d FLA_Lyap_n_opd_var4 │ │ │ │ +0068a75c 0002c216 R_ARM_JUMP_SLOT 003d48e5 FLA_Copy_object_to_buffer_check │ │ │ │ +0068a760 000f5d16 R_ARM_JUMP_SLOT 003f6831 FLA_Obj_flip_view │ │ │ │ +0068a764 0017ae16 R_ARM_JUMP_SLOT 003fa985 FLA_Obj_vector_dim │ │ │ │ +0068a768 0017fd16 R_ARM_JUMP_SLOT 003c1821 bl1_dsyr │ │ │ │ +0068a76c 001c2f16 R_ARM_JUMP_SLOT 00459cb9 FLA_Gemm_nt_unb_var6 │ │ │ │ +0068a770 0007cb16 R_ARM_JUMP_SLOT 0050ac01 FLA_Trmm_run_unb_var2 │ │ │ │ +0068a774 0011b116 R_ARM_JUMP_SLOT 000895c5 ztrti2_check │ │ │ │ +0068a778 00170116 R_ARM_JUMP_SLOT 003d7c6d FLA_Norm1_check │ │ │ │ +0068a77c 00144d16 R_ARM_JUMP_SLOT 003f8a39 FLA_Check_object_length_equals │ │ │ │ 0068a780 00185516 R_ARM_JUMP_SLOT 0006e1a9 clauum_ │ │ │ │ -0068a784 00182016 R_ARM_JUMP_SLOT 005a80bd FLA_Eig_gest_iu_blk_var5 │ │ │ │ -0068a788 0016ab16 R_ARM_JUMP_SLOT 005578b9 FLA_QR_UT_piv_internal │ │ │ │ -0068a78c 000ae916 R_ARM_JUMP_SLOT 0009791d cgelqf_ │ │ │ │ -0068a790 000e2916 R_ARM_JUMP_SLOT 003bafe9 bl1_cdcopymt │ │ │ │ -0068a794 0009c316 R_ARM_JUMP_SLOT 0025b349 slapy2_ │ │ │ │ -0068a798 0005e516 R_ARM_JUMP_SLOT 0046d8a9 FLA_Hemm_lu_blk_var6 │ │ │ │ -0068a79c 0005bd16 R_ARM_JUMP_SLOT 004aefcd FLA_Symm_ll_unb_var10 │ │ │ │ -0068a7a0 0017c116 R_ARM_JUMP_SLOT 003d1f69 bl1_set_contig_strides │ │ │ │ -0068a7a4 00091c16 R_ARM_JUMP_SLOT 001dc411 dsptrd_ │ │ │ │ -0068a7a8 0009cc16 R_ARM_JUMP_SLOT 00555ab9 FLA_QR_UT_unb_var2 │ │ │ │ -0068a7ac 00189916 R_ARM_JUMP_SLOT 004c6719 FLA_Syr2k_un │ │ │ │ -0068a7b0 000d3516 R_ARM_JUMP_SLOT 00442461 FLA_Gemm_ct_blk_var1 │ │ │ │ -0068a7b4 000d5f16 R_ARM_JUMP_SLOT 00636d21 FLA_Apply_G_rf_asz_var6b │ │ │ │ -0068a7b8 000b1a16 R_ARM_JUMP_SLOT 003d1fed bl1_sscalediag │ │ │ │ -0068a7bc 001bfd16 R_ARM_JUMP_SLOT 0065a059 FLA_Apply_Q_UT_lhbc_blk_var2 │ │ │ │ -0068a7c0 0004a116 R_ARM_JUMP_SLOT 004767d5 FLA_Hemm_rl_unb_var5 │ │ │ │ -0068a7c4 00091516 R_ARM_JUMP_SLOT 003bced5 bl1_czcopymr │ │ │ │ -0068a7c8 00038c16 R_ARM_JUMP_SLOT 0058bd11 FLA_Bidiag_UT_u_unb_var2 │ │ │ │ -0068a7cc 001bbe16 R_ARM_JUMP_SLOT 004fd775 FLA_Trmm_lut_blk_var2 │ │ │ │ -0068a7d0 0013f616 R_ARM_JUMP_SLOT 0025a145 slansp_ │ │ │ │ -0068a7d4 0009d716 R_ARM_JUMP_SLOT 00576a11 FLA_Bidiag_UT_l_extract_diagonals │ │ │ │ -0068a7d8 000ca616 R_ARM_JUMP_SLOT 00287a31 sormql_ │ │ │ │ -0068a7dc 00069c16 R_ARM_JUMP_SLOT 005b2a1d FLA_Eig_gest_nl_opt_var1 │ │ │ │ -0068a7e0 000a4516 R_ARM_JUMP_SLOT 00550319 FLA_QR2_UT_blk_var1 │ │ │ │ -0068a7e4 00152f16 R_ARM_JUMP_SLOT 003eff9d FLASH_Obj_scalar_min_dim │ │ │ │ +0068a784 00182016 R_ARM_JUMP_SLOT 005a8c55 FLA_Eig_gest_iu_blk_var5 │ │ │ │ +0068a788 0016ab16 R_ARM_JUMP_SLOT 00556c4d FLA_QR_UT_piv_internal │ │ │ │ +0068a78c 000ae916 R_ARM_JUMP_SLOT 000997e1 cgelqf_ │ │ │ │ +0068a790 000e2916 R_ARM_JUMP_SLOT 003ba8b1 bl1_cdcopymt │ │ │ │ +0068a794 0009c316 R_ARM_JUMP_SLOT 0025afbd slapy2_ │ │ │ │ +0068a798 0005e516 R_ARM_JUMP_SLOT 0046dee5 FLA_Hemm_lu_blk_var6 │ │ │ │ +0068a79c 0005bd16 R_ARM_JUMP_SLOT 004af585 FLA_Symm_ll_unb_var10 │ │ │ │ +0068a7a0 0017c116 R_ARM_JUMP_SLOT 003d1fb1 bl1_set_contig_strides │ │ │ │ +0068a7a4 00091c16 R_ARM_JUMP_SLOT 001dc435 dsptrd_ │ │ │ │ +0068a7a8 0009cc16 R_ARM_JUMP_SLOT 005550b5 FLA_QR_UT_unb_var2 │ │ │ │ +0068a7ac 00189916 R_ARM_JUMP_SLOT 004c5d8d FLA_Syr2k_un │ │ │ │ +0068a7b0 000d3516 R_ARM_JUMP_SLOT 00441f91 FLA_Gemm_ct_blk_var1 │ │ │ │ +0068a7b4 000d5f16 R_ARM_JUMP_SLOT 0063748d FLA_Apply_G_rf_asz_var6b │ │ │ │ +0068a7b8 000b1a16 R_ARM_JUMP_SLOT 003d21c5 bl1_sscalediag │ │ │ │ +0068a7bc 001bfd16 R_ARM_JUMP_SLOT 0065a091 FLA_Apply_Q_UT_lhbc_blk_var2 │ │ │ │ +0068a7c0 0004a116 R_ARM_JUMP_SLOT 00477319 FLA_Hemm_rl_unb_var5 │ │ │ │ +0068a7c4 00091516 R_ARM_JUMP_SLOT 003bc9a5 bl1_czcopymr │ │ │ │ +0068a7c8 00038c16 R_ARM_JUMP_SLOT 0058e45d FLA_Bidiag_UT_u_unb_var2 │ │ │ │ +0068a7cc 001bbe16 R_ARM_JUMP_SLOT 004fcbc9 FLA_Trmm_lut_blk_var2 │ │ │ │ +0068a7d0 0013f616 R_ARM_JUMP_SLOT 0025a5f9 slansp_ │ │ │ │ +0068a7d4 0009d716 R_ARM_JUMP_SLOT 00575aed FLA_Bidiag_UT_l_extract_diagonals │ │ │ │ +0068a7d8 000ca616 R_ARM_JUMP_SLOT 002876ad sormql_ │ │ │ │ +0068a7dc 00069c16 R_ARM_JUMP_SLOT 005b2a55 FLA_Eig_gest_nl_opt_var1 │ │ │ │ +0068a7e0 000a4516 R_ARM_JUMP_SLOT 00550351 FLA_QR2_UT_blk_var1 │ │ │ │ +0068a7e4 00152f16 R_ARM_JUMP_SLOT 003f00c5 FLASH_Obj_scalar_min_dim │ │ │ │ 0068a7e8 0000b416 R_ARM_JUMP_SLOT 00000000 zsymm_ │ │ │ │ -0068a7ec 00033516 R_ARM_JUMP_SLOT 004e7989 FLA_Syrk_lt_unb_var2 │ │ │ │ -0068a7f0 0012ef16 R_ARM_JUMP_SLOT 003f0991 FLASH_Obj_adjust_views │ │ │ │ -0068a7f4 0007d016 R_ARM_JUMP_SLOT 003d6059 FLA_Add_to_diag_check │ │ │ │ -0068a7f8 001beb16 R_ARM_JUMP_SLOT 003cada1 bl1_ctrsm_blas │ │ │ │ -0068a7fc 00090816 R_ARM_JUMP_SLOT 001ebba1 dsytrs_ │ │ │ │ +0068a7ec 00033516 R_ARM_JUMP_SLOT 004e79c5 FLA_Syrk_lt_unb_var2 │ │ │ │ +0068a7f0 0012ef16 R_ARM_JUMP_SLOT 003f0ab9 FLASH_Obj_adjust_views │ │ │ │ +0068a7f4 0007d016 R_ARM_JUMP_SLOT 003d60a1 FLA_Add_to_diag_check │ │ │ │ +0068a7f8 001beb16 R_ARM_JUMP_SLOT 003cb009 bl1_ctrsm_blas │ │ │ │ +0068a7fc 00090816 R_ARM_JUMP_SLOT 001ebbc1 dsytrs_ │ │ │ │ 0068a800 0000b516 R_ARM_JUMP_SLOT 00000000 ztrmm_ │ │ │ │ -0068a804 00070c16 R_ARM_JUMP_SLOT 000730ad dormqr_ │ │ │ │ -0068a808 001c6b16 R_ARM_JUMP_SLOT 003d862d FLA_Set_to_identity_check │ │ │ │ -0068a80c 00143616 R_ARM_JUMP_SLOT 005bb355 FLA_Eig_gest_nu_ops_var4 │ │ │ │ -0068a810 00110216 R_ARM_JUMP_SLOT 003bc765 bl1_zscopymr │ │ │ │ -0068a814 001b8e16 R_ARM_JUMP_SLOT 0057f241 FLA_Bidiag_UT_u_step_ofs_var2 │ │ │ │ -0068a818 0014d116 R_ARM_JUMP_SLOT 00440c91 FLA_Gemm_cn_blk_var4 │ │ │ │ -0068a81c 001add16 R_ARM_JUMP_SLOT 003edc19 FLASH_Obj_blocksizes_check │ │ │ │ -0068a820 001a3016 R_ARM_JUMP_SLOT 0059fd35 FLA_Eig_gest_il_opd_var1 │ │ │ │ -0068a824 00052616 R_ARM_JUMP_SLOT 0008b391 cgbequ_ │ │ │ │ -0068a828 00159416 R_ARM_JUMP_SLOT 00563351 FLA_Trinv_ln_ops_var4 │ │ │ │ -0068a82c 00184716 R_ARM_JUMP_SLOT 003f7655 FLA_Check_vector_dim_min │ │ │ │ -0068a830 0008c516 R_ARM_JUMP_SLOT 003b8b59 bl1_zccopyv │ │ │ │ -0068a834 00123b16 R_ARM_JUMP_SLOT 0065cab1 FLA_Apply_G_rf_opd_var3 │ │ │ │ -0068a838 00049a16 R_ARM_JUMP_SLOT 00475729 FLA_Hemm_rl_unb_var1 │ │ │ │ -0068a83c 00150716 R_ARM_JUMP_SLOT 0007d0f5 dlauum_check │ │ │ │ -0068a840 000c0b16 R_ARM_JUMP_SLOT 0056ede9 FLA_Ttmm_l_opd_var3 │ │ │ │ -0068a844 000e6216 R_ARM_JUMP_SLOT 0063980d FLA_Apply_G_rf_bld_var3b │ │ │ │ -0068a848 0010f716 R_ARM_JUMP_SLOT 003cf7c9 bl1_zdewinvscalv │ │ │ │ -0068a84c 0002dc16 R_ARM_JUMP_SLOT 0025f299 slaqsy_ │ │ │ │ -0068a850 000dc616 R_ARM_JUMP_SLOT 0050f995 FLA_Trsm_rut │ │ │ │ -0068a854 000c2816 R_ARM_JUMP_SLOT 003cdf25 bl1_c0 │ │ │ │ -0068a858 0001df16 R_ARM_JUMP_SLOT 003d08d5 bl1_dinverts │ │ │ │ -0068a85c 000a4916 R_ARM_JUMP_SLOT 003fa9ad FLA_Obj_col_stride │ │ │ │ -0068a860 00070016 R_ARM_JUMP_SLOT 0057fabd FLA_Bidiag_UT_u_step_ofc_var2 │ │ │ │ -0068a864 00182116 R_ARM_JUMP_SLOT 0041fe95 FLA_Her2k_external │ │ │ │ -0068a868 00017016 R_ARM_JUMP_SLOT 003d8309 FLA_Scal_elemwise_check │ │ │ │ -0068a86c 000cbb16 R_ARM_JUMP_SLOT 002e3aa1 zgesc2_ │ │ │ │ -0068a870 0011db16 R_ARM_JUMP_SLOT 00469a49 FLA_Hemm_ll_unb_var4 │ │ │ │ -0068a874 001ad416 R_ARM_JUMP_SLOT 00427879 FLA_Apply_pivots_macro_task │ │ │ │ -0068a878 0002c916 R_ARM_JUMP_SLOT 003d7a15 FLA_Max_abs_value_herm_check │ │ │ │ -0068a87c 001bc616 R_ARM_JUMP_SLOT 005f17c9 FLA_Lyap_n_opc_var1 │ │ │ │ -0068a880 00129916 R_ARM_JUMP_SLOT 000842dd sorglq_check │ │ │ │ -0068a884 00102416 R_ARM_JUMP_SLOT 0055eed1 FLA_Tevd_francis_v_opd_var1 │ │ │ │ -0068a888 0009dd16 R_ARM_JUMP_SLOT 00537f95 FLA_Chol_u_opz_var3 │ │ │ │ -0068a88c 000dfe16 R_ARM_JUMP_SLOT 00652e91 FLA_Apply_pivots_ln_ops_var1 │ │ │ │ -0068a890 0015d916 R_ARM_JUMP_SLOT 00550ba1 FLA_QR_UT │ │ │ │ -0068a894 001bd416 R_ARM_JUMP_SLOT 003bfe79 bl1_zher2 │ │ │ │ -0068a898 0016da16 R_ARM_JUMP_SLOT 003bb0f5 bl1_dzcopymt │ │ │ │ -0068a89c 001c2116 R_ARM_JUMP_SLOT 004599d1 FLA_Gemm_nt_unb_var2 │ │ │ │ -0068a8a0 00126e16 R_ARM_JUMP_SLOT 0062fc89 FLA_Accum_T_UT │ │ │ │ -0068a8a4 000a9816 R_ARM_JUMP_SLOT 004d3369 FLA_Syr2k_lt_unb_var5 │ │ │ │ +0068a804 00070c16 R_ARM_JUMP_SLOT 00072565 dormqr_ │ │ │ │ +0068a808 001c6b16 R_ARM_JUMP_SLOT 003d8675 FLA_Set_to_identity_check │ │ │ │ +0068a80c 00143616 R_ARM_JUMP_SLOT 005bc309 FLA_Eig_gest_nu_ops_var4 │ │ │ │ +0068a810 00110216 R_ARM_JUMP_SLOT 003bc235 bl1_zscopymr │ │ │ │ +0068a814 001b8e16 R_ARM_JUMP_SLOT 0057f279 FLA_Bidiag_UT_u_step_ofs_var2 │ │ │ │ +0068a818 0014d116 R_ARM_JUMP_SLOT 00440a2d FLA_Gemm_cn_blk_var4 │ │ │ │ +0068a81c 001add16 R_ARM_JUMP_SLOT 003edc61 FLASH_Obj_blocksizes_check │ │ │ │ +0068a820 001a3016 R_ARM_JUMP_SLOT 0059fd6d FLA_Eig_gest_il_opd_var1 │ │ │ │ +0068a824 00052616 R_ARM_JUMP_SLOT 0008aba1 cgbequ_ │ │ │ │ +0068a828 00159416 R_ARM_JUMP_SLOT 00563675 FLA_Trinv_ln_ops_var4 │ │ │ │ +0068a82c 00184716 R_ARM_JUMP_SLOT 003f843d FLA_Check_vector_dim_min │ │ │ │ +0068a830 0008c516 R_ARM_JUMP_SLOT 003b8829 bl1_zccopyv │ │ │ │ +0068a834 00123b16 R_ARM_JUMP_SLOT 0065dc7d FLA_Apply_G_rf_opd_var3 │ │ │ │ +0068a838 00049a16 R_ARM_JUMP_SLOT 00474ec1 FLA_Hemm_rl_unb_var1 │ │ │ │ +0068a83c 00150716 R_ARM_JUMP_SLOT 0007d0f9 dlauum_check │ │ │ │ +0068a840 000c0b16 R_ARM_JUMP_SLOT 0056ea79 FLA_Ttmm_l_opd_var3 │ │ │ │ +0068a844 000e6216 R_ARM_JUMP_SLOT 00638ff5 FLA_Apply_G_rf_bld_var3b │ │ │ │ +0068a848 0010f716 R_ARM_JUMP_SLOT 003d04e9 bl1_zdewinvscalv │ │ │ │ +0068a84c 0002dc16 R_ARM_JUMP_SLOT 0025e765 slaqsy_ │ │ │ │ +0068a850 000dc616 R_ARM_JUMP_SLOT 0050f9d1 FLA_Trsm_rut │ │ │ │ +0068a854 000c2816 R_ARM_JUMP_SLOT 003ce0ad bl1_c0 │ │ │ │ +0068a858 0001df16 R_ARM_JUMP_SLOT 003d0bcd bl1_dinverts │ │ │ │ +0068a85c 000a4916 R_ARM_JUMP_SLOT 003fa9f5 FLA_Obj_col_stride │ │ │ │ +0068a860 00070016 R_ARM_JUMP_SLOT 0057faf5 FLA_Bidiag_UT_u_step_ofc_var2 │ │ │ │ +0068a864 00182116 R_ARM_JUMP_SLOT 0041fedd FLA_Her2k_external │ │ │ │ +0068a868 00017016 R_ARM_JUMP_SLOT 003d8351 FLA_Scal_elemwise_check │ │ │ │ +0068a86c 000cbb16 R_ARM_JUMP_SLOT 002e3ac9 zgesc2_ │ │ │ │ +0068a870 0011db16 R_ARM_JUMP_SLOT 0046a55d FLA_Hemm_ll_unb_var4 │ │ │ │ +0068a874 001ad416 R_ARM_JUMP_SLOT 00427849 FLA_Apply_pivots_macro_task │ │ │ │ +0068a878 0002c916 R_ARM_JUMP_SLOT 003d7d15 FLA_Max_abs_value_herm_check │ │ │ │ +0068a87c 001bc616 R_ARM_JUMP_SLOT 005f1805 FLA_Lyap_n_opc_var1 │ │ │ │ +0068a880 00129916 R_ARM_JUMP_SLOT 00083569 sorglq_check │ │ │ │ +0068a884 00102416 R_ARM_JUMP_SLOT 0055ef81 FLA_Tevd_francis_v_opd_var1 │ │ │ │ +0068a888 0009dd16 R_ARM_JUMP_SLOT 00538865 FLA_Chol_u_opz_var3 │ │ │ │ +0068a88c 000dfe16 R_ARM_JUMP_SLOT 0064e025 FLA_Apply_pivots_ln_ops_var1 │ │ │ │ +0068a890 0015d916 R_ARM_JUMP_SLOT 00550dad FLA_QR_UT │ │ │ │ +0068a894 001bd416 R_ARM_JUMP_SLOT 003c0371 bl1_zher2 │ │ │ │ +0068a898 0016da16 R_ARM_JUMP_SLOT 003ba9bd bl1_dzcopymt │ │ │ │ +0068a89c 001c2116 R_ARM_JUMP_SLOT 00459f35 FLA_Gemm_nt_unb_var2 │ │ │ │ +0068a8a0 00126e16 R_ARM_JUMP_SLOT 00630875 FLA_Accum_T_UT │ │ │ │ +0068a8a4 000a9816 R_ARM_JUMP_SLOT 004d2849 FLA_Syr2k_lt_unb_var5 │ │ │ │ 0068a8a8 001ac316 R_ARM_JUMP_SLOT 000684d1 dgeqrf_ │ │ │ │ -0068a8ac 00031d16 R_ARM_JUMP_SLOT 003dab41 FLA_Swap_check │ │ │ │ -0068a8b0 0005a116 R_ARM_JUMP_SLOT 0050038d FLA_Trmm_rlc_unb_var2 │ │ │ │ -0068a8b4 00110d16 R_ARM_JUMP_SLOT 005cdaf5 FLA_Hess_UT_step_opc_var3 │ │ │ │ -0068a8b8 000d3a16 R_ARM_JUMP_SLOT 003ce92d bl1_cfree │ │ │ │ -0068a8bc 00187f16 R_ARM_JUMP_SLOT 003e63c1 FLA_Tridiag_UT_scale_diagonals_check │ │ │ │ -0068a8c0 000c6516 R_ARM_JUMP_SLOT 00549d6d FLASH_CAQR_UT_inc_noopt │ │ │ │ +0068a8ac 00031d16 R_ARM_JUMP_SLOT 003dab89 FLA_Swap_check │ │ │ │ +0068a8b0 0005a116 R_ARM_JUMP_SLOT 0050056d FLA_Trmm_rlc_unb_var2 │ │ │ │ +0068a8b4 00110d16 R_ARM_JUMP_SLOT 005cf295 FLA_Hess_UT_step_opc_var3 │ │ │ │ +0068a8b8 000d3a16 R_ARM_JUMP_SLOT 003ce975 bl1_cfree │ │ │ │ +0068a8bc 00187f16 R_ARM_JUMP_SLOT 003e6345 FLA_Tridiag_UT_scale_diagonals_check │ │ │ │ +0068a8c0 000c6516 R_ARM_JUMP_SLOT 0054bc69 FLASH_CAQR_UT_inc_noopt │ │ │ │ 0068a8c4 00099a16 R_ARM_JUMP_SLOT 000bfd99 chetrf_ │ │ │ │ -0068a8c8 00194816 R_ARM_JUMP_SLOT 00075fa1 cpotrf_ │ │ │ │ -0068a8cc 001a1e16 R_ARM_JUMP_SLOT 0022ad2d sgghrd_ │ │ │ │ -0068a8d0 000ef116 R_ARM_JUMP_SLOT 005b9509 FLA_Eig_gest_nu_opc_var1 │ │ │ │ +0068a8c8 00194816 R_ARM_JUMP_SLOT 000760f5 cpotrf_ │ │ │ │ +0068a8cc 001a1e16 R_ARM_JUMP_SLOT 0022baed sgghrd_ │ │ │ │ +0068a8d0 000ef116 R_ARM_JUMP_SLOT 005b9541 FLA_Eig_gest_nu_opc_var1 │ │ │ │ 0068a8d4 0000b616 R_ARM_JUMP_SLOT 00000000 pow │ │ │ │ -0068a8d8 000f9f16 R_ARM_JUMP_SLOT 003fa86d FLA_Obj_datatype_size │ │ │ │ -0068a8dc 0017eb16 R_ARM_JUMP_SLOT 003e44e1 FLA_QR_UT_copy_internal_check │ │ │ │ -0068a8e0 00168f16 R_ARM_JUMP_SLOT 0045ff89 FLA_Gemm_tn_unb_var5 │ │ │ │ -0068a8e4 00157b16 R_ARM_JUMP_SLOT 0066899d FLA_Apply_Q_UT_lnbr_blk_var3 │ │ │ │ -0068a8e8 000e9216 R_ARM_JUMP_SLOT 002ee2cd zgttrs_ │ │ │ │ -0068a8ec 00086a16 R_ARM_JUMP_SLOT 0044e9d1 FLA_Gemm_hn_blk_var1 │ │ │ │ -0068a8f0 0012a616 R_ARM_JUMP_SLOT 000c5e89 chetrs_rook_ │ │ │ │ -0068a8f4 001afe16 R_ARM_JUMP_SLOT 003baedd bl1_dccopymt │ │ │ │ -0068a8f8 0006d616 R_ARM_JUMP_SLOT 004399cd FLA_Trsv_lc_blk_var2 │ │ │ │ -0068a8fc 0005b216 R_ARM_JUMP_SLOT 00303c41 zhetri_ │ │ │ │ -0068a900 0001bf16 R_ARM_JUMP_SLOT 00534cfd FLA_Chol_l_blk_var3 │ │ │ │ -0068a904 000bce16 R_ARM_JUMP_SLOT 003d57f1 FLA_Obj_set_imag_part_check │ │ │ │ -0068a908 000b3616 R_ARM_JUMP_SLOT 004a4c19 FLA_Herk_uh_unb_var1 │ │ │ │ -0068a90c 00160f16 R_ARM_JUMP_SLOT 005cce11 FLA_Hess_UT_step_ops_var3 │ │ │ │ -0068a910 00041216 R_ARM_JUMP_SLOT 003d51a1 FLA_Obj_extract_imag_part_check │ │ │ │ -0068a914 00176c16 R_ARM_JUMP_SLOT 003d1029 bl1_dmaxabsm │ │ │ │ +0068a8d8 000f9f16 R_ARM_JUMP_SLOT 003fa8b5 FLA_Obj_datatype_size │ │ │ │ +0068a8dc 0017eb16 R_ARM_JUMP_SLOT 003e4529 FLA_QR_UT_copy_internal_check │ │ │ │ +0068a8e0 00168f16 R_ARM_JUMP_SLOT 0045ffd1 FLA_Gemm_tn_unb_var5 │ │ │ │ +0068a8e4 00157b16 R_ARM_JUMP_SLOT 006689d5 FLA_Apply_Q_UT_lnbr_blk_var3 │ │ │ │ +0068a8e8 000e9216 R_ARM_JUMP_SLOT 002edd75 zgttrs_ │ │ │ │ +0068a8ec 00086a16 R_ARM_JUMP_SLOT 0044e76d FLA_Gemm_hn_blk_var1 │ │ │ │ +0068a8f0 0012a616 R_ARM_JUMP_SLOT 000c6c7d chetrs_rook_ │ │ │ │ +0068a8f4 001afe16 R_ARM_JUMP_SLOT 003ba7a5 bl1_dccopymt │ │ │ │ +0068a8f8 0006d616 R_ARM_JUMP_SLOT 00439a15 FLA_Trsv_lc_blk_var2 │ │ │ │ +0068a8fc 0005b216 R_ARM_JUMP_SLOT 00302d19 zhetri_ │ │ │ │ +0068a900 0001bf16 R_ARM_JUMP_SLOT 00534d3d FLA_Chol_l_blk_var3 │ │ │ │ +0068a904 000bce16 R_ARM_JUMP_SLOT 003d5839 FLA_Obj_set_imag_part_check │ │ │ │ +0068a908 000b3616 R_ARM_JUMP_SLOT 004a4601 FLA_Herk_uh_unb_var1 │ │ │ │ +0068a90c 00160f16 R_ARM_JUMP_SLOT 005ce5b1 FLA_Hess_UT_step_ops_var3 │ │ │ │ +0068a910 00041216 R_ARM_JUMP_SLOT 003d52c1 FLA_Obj_extract_imag_part_check │ │ │ │ +0068a914 00176c16 R_ARM_JUMP_SLOT 003d106d bl1_dmaxabsm │ │ │ │ 0068a918 0013be16 R_ARM_JUMP_SLOT 0006e27d zlauum_ │ │ │ │ -0068a91c 00132f16 R_ARM_JUMP_SLOT 0053c909 FLA_SA_LU_unb │ │ │ │ -0068a920 0002e616 R_ARM_JUMP_SLOT 0060da39 FLA_Sylv_hn_blk_var3 │ │ │ │ -0068a924 00096916 R_ARM_JUMP_SLOT 003ddb1d FLA_Syr2k_internal_check │ │ │ │ -0068a928 000efa16 R_ARM_JUMP_SLOT 005b9fd9 FLA_Eig_gest_nu_opc_var5 │ │ │ │ -0068a92c 0004f516 R_ARM_JUMP_SLOT 0035d631 zpptrs_ │ │ │ │ -0068a930 00134c16 R_ARM_JUMP_SLOT 003f3dc5 FLA_Finalize_safe │ │ │ │ -0068a934 00054016 R_ARM_JUMP_SLOT 00419755 FLA_Inv_scalc │ │ │ │ -0068a938 00199b16 R_ARM_JUMP_SLOT 00573b05 FLA_UDdate_UT_opc_var1 │ │ │ │ -0068a93c 0016f616 R_ARM_JUMP_SLOT 005ea971 FLA_Lyap_h_opd_var4 │ │ │ │ -0068a940 0003dd16 R_ARM_JUMP_SLOT 003b96f1 bl1_dscalm │ │ │ │ -0068a944 0007d116 R_ARM_JUMP_SLOT 0038d649 zung2r_ │ │ │ │ -0068a948 00083b16 R_ARM_JUMP_SLOT 00532635 FLA_Bsvd_v_opc_var1 │ │ │ │ -0068a94c 001aab16 R_ARM_JUMP_SLOT 006351a9 FLA_Apply_G_rf_ass_var2 │ │ │ │ -0068a950 00152816 R_ARM_JUMP_SLOT 00149b09 cunbdb_ │ │ │ │ -0068a954 00166716 R_ARM_JUMP_SLOT 003e1cfd FLA_Bsvd_check │ │ │ │ -0068a958 0005af16 R_ARM_JUMP_SLOT 003e7a91 FLA_Mach_params_check │ │ │ │ -0068a95c 000d3f16 R_ARM_JUMP_SLOT 00442e9d FLA_Gemm_ct_blk_var5 │ │ │ │ -0068a960 000f7416 R_ARM_JUMP_SLOT 005205a1 FLA_Trsm_rlh_blk_var2 │ │ │ │ -0068a964 00130216 R_ARM_JUMP_SLOT 0030bbb1 zhptrd_ │ │ │ │ -0068a968 00142716 R_ARM_JUMP_SLOT 004d1a5d FLA_Syr2k_lt_unb_var10 │ │ │ │ -0068a96c 001c5116 R_ARM_JUMP_SLOT 003f76bd FLA_Check_valid_isgn_value │ │ │ │ -0068a970 001a1f16 R_ARM_JUMP_SLOT 00631785 FLA_Apply_CAQ2_UT_lhfc │ │ │ │ -0068a974 0019f716 R_ARM_JUMP_SLOT 004b9429 FLA_Symm_rl_blk_var4 │ │ │ │ -0068a978 0005f316 R_ARM_JUMP_SLOT 0042fba5 FLA_Copyr_l_blk_var4 │ │ │ │ -0068a97c 0001fd16 R_ARM_JUMP_SLOT 0051617d FLA_Trsm_llt_unb_var1 │ │ │ │ -0068a980 0008a516 R_ARM_JUMP_SLOT 00073921 sormtr_ │ │ │ │ -0068a984 001afb16 R_ARM_JUMP_SLOT 00355ec9 zpocon_ │ │ │ │ -0068a988 0004f416 R_ARM_JUMP_SLOT 0047f04d FLA_Her2k_internal │ │ │ │ -0068a98c 00106d16 R_ARM_JUMP_SLOT 0066c445 FLA_Apply_Q_UT_rhbr_blk_var1 │ │ │ │ -0068a990 0002cf16 R_ARM_JUMP_SLOT 003e936d FLA_Trsv_cntl_init │ │ │ │ -0068a994 0019a116 R_ARM_JUMP_SLOT 00569419 FLA_Trinv_un_unb_var1 │ │ │ │ -0068a998 001a1a16 R_ARM_JUMP_SLOT 0015059d cunml2_ │ │ │ │ +0068a91c 00132f16 R_ARM_JUMP_SLOT 0053b819 FLA_SA_LU_unb │ │ │ │ +0068a920 0002e616 R_ARM_JUMP_SLOT 006101c5 FLA_Sylv_hn_blk_var3 │ │ │ │ +0068a924 00096916 R_ARM_JUMP_SLOT 003ddd91 FLA_Syr2k_internal_check │ │ │ │ +0068a928 000efa16 R_ARM_JUMP_SLOT 005bb401 FLA_Eig_gest_nu_opc_var5 │ │ │ │ +0068a92c 0004f516 R_ARM_JUMP_SLOT 0035e01d zpptrs_ │ │ │ │ +0068a930 00134c16 R_ARM_JUMP_SLOT 003f3bdd FLA_Finalize_safe │ │ │ │ +0068a934 00054016 R_ARM_JUMP_SLOT 00419889 FLA_Inv_scalc │ │ │ │ +0068a938 00199b16 R_ARM_JUMP_SLOT 00573d2d FLA_UDdate_UT_opc_var1 │ │ │ │ +0068a93c 0016f616 R_ARM_JUMP_SLOT 005eb74d FLA_Lyap_h_opd_var4 │ │ │ │ +0068a940 0003dd16 R_ARM_JUMP_SLOT 003b94c9 bl1_dscalm │ │ │ │ +0068a944 0007d116 R_ARM_JUMP_SLOT 0038ca01 zung2r_ │ │ │ │ +0068a948 00083b16 R_ARM_JUMP_SLOT 005338b5 FLA_Bsvd_v_opc_var1 │ │ │ │ +0068a94c 001aab16 R_ARM_JUMP_SLOT 006351e1 FLA_Apply_G_rf_ass_var2 │ │ │ │ +0068a950 00152816 R_ARM_JUMP_SLOT 0014a9ed cunbdb_ │ │ │ │ +0068a954 00166716 R_ARM_JUMP_SLOT 003e1f61 FLA_Bsvd_check │ │ │ │ +0068a958 0005af16 R_ARM_JUMP_SLOT 003e79cd FLA_Mach_params_check │ │ │ │ +0068a95c 000d3f16 R_ARM_JUMP_SLOT 00443715 FLA_Gemm_ct_blk_var5 │ │ │ │ +0068a960 000f7416 R_ARM_JUMP_SLOT 0051fb89 FLA_Trsm_rlh_blk_var2 │ │ │ │ +0068a964 00130216 R_ARM_JUMP_SLOT 0030bbd9 zhptrd_ │ │ │ │ +0068a968 00142716 R_ARM_JUMP_SLOT 004d202d FLA_Syr2k_lt_unb_var10 │ │ │ │ +0068a96c 001c5116 R_ARM_JUMP_SLOT 003f84a5 FLA_Check_valid_isgn_value │ │ │ │ +0068a970 001a1f16 R_ARM_JUMP_SLOT 00631ae9 FLA_Apply_CAQ2_UT_lhfc │ │ │ │ +0068a974 0019f716 R_ARM_JUMP_SLOT 004b9465 FLA_Symm_rl_blk_var4 │ │ │ │ +0068a978 0005f316 R_ARM_JUMP_SLOT 0042fbed FLA_Copyr_l_blk_var4 │ │ │ │ +0068a97c 0001fd16 R_ARM_JUMP_SLOT 005161b9 FLA_Trsm_llt_unb_var1 │ │ │ │ +0068a980 0008a516 R_ARM_JUMP_SLOT 00074dd9 sormtr_ │ │ │ │ +0068a984 001afb16 R_ARM_JUMP_SLOT 00355f0d zpocon_ │ │ │ │ +0068a988 0004f416 R_ARM_JUMP_SLOT 0047f089 FLA_Her2k_internal │ │ │ │ +0068a98c 00106d16 R_ARM_JUMP_SLOT 0066c1fd FLA_Apply_Q_UT_rhbr_blk_var1 │ │ │ │ +0068a990 0002cf16 R_ARM_JUMP_SLOT 003e93b5 FLA_Trsv_cntl_init │ │ │ │ +0068a994 0019a116 R_ARM_JUMP_SLOT 005684a5 FLA_Trinv_un_unb_var1 │ │ │ │ +0068a998 001a1a16 R_ARM_JUMP_SLOT 00150595 cunml2_ │ │ │ │ 0068a99c 0000b716 R_ARM_JUMP_SLOT 00000000 atan2 │ │ │ │ -0068a9a0 0009c816 R_ARM_JUMP_SLOT 00631919 FLA_Apply_CAQ2_UT_internal │ │ │ │ -0068a9a4 000e1a16 R_ARM_JUMP_SLOT 00399b4d sorghr_ │ │ │ │ -0068a9a8 000c7e16 R_ARM_JUMP_SLOT 003c2245 bl1_strsv │ │ │ │ -0068a9ac 00082b16 R_ARM_JUMP_SLOT 00521e41 FLA_Trsm_rln_blk_var1 │ │ │ │ -0068a9b0 000c3616 R_ARM_JUMP_SLOT 003eacdd FLASH_Syr2k_cntl_init │ │ │ │ +0068a9a0 0009c816 R_ARM_JUMP_SLOT 00632bb9 FLA_Apply_CAQ2_UT_internal │ │ │ │ +0068a9a4 000e1a16 R_ARM_JUMP_SLOT 0039963d sorghr_ │ │ │ │ +0068a9a8 000c7e16 R_ARM_JUMP_SLOT 003c228d bl1_strsv │ │ │ │ +0068a9ac 00082b16 R_ARM_JUMP_SLOT 005222f9 FLA_Trsm_rln_blk_var1 │ │ │ │ +0068a9b0 000c3616 R_ARM_JUMP_SLOT 003ead25 FLASH_Syr2k_cntl_init │ │ │ │ 0068a9b4 0000b816 R_ARM_JUMP_SLOT 00000000 dtbmv_ │ │ │ │ -0068a9b8 001a3616 R_ARM_JUMP_SLOT 005a4365 FLA_Eig_gest_il_opd_var5 │ │ │ │ -0068a9bc 000cd716 R_ARM_JUMP_SLOT 004d8305 FLA_Syr2k_un_unb_var10 │ │ │ │ -0068a9c0 00112b16 R_ARM_JUMP_SLOT 00466f41 FLA_Hemm_ll_blk_var5 │ │ │ │ -0068a9c4 00117c16 R_ARM_JUMP_SLOT 003ed51d FLASH_QR2_UT_cntl_finalize │ │ │ │ -0068a9c8 00017e16 R_ARM_JUMP_SLOT 00632805 FLASH_Apply_CAQ_UT_inc │ │ │ │ -0068a9cc 00042316 R_ARM_JUMP_SLOT 005c8a45 FLA_Hess_UT_step_ofs_var3 │ │ │ │ +0068a9b8 001a3616 R_ARM_JUMP_SLOT 005a36b1 FLA_Eig_gest_il_opd_var5 │ │ │ │ +0068a9bc 000cd716 R_ARM_JUMP_SLOT 004d88e9 FLA_Syr2k_un_unb_var10 │ │ │ │ +0068a9c0 00112b16 R_ARM_JUMP_SLOT 004666c5 FLA_Hemm_ll_blk_var5 │ │ │ │ +0068a9c4 00117c16 R_ARM_JUMP_SLOT 003ed47d FLASH_QR2_UT_cntl_finalize │ │ │ │ +0068a9c8 00017e16 R_ARM_JUMP_SLOT 006320e1 FLASH_Apply_CAQ_UT_inc │ │ │ │ +0068a9cc 00042316 R_ARM_JUMP_SLOT 005c744d FLA_Hess_UT_step_ofs_var3 │ │ │ │ 0068a9d0 000c4416 R_ARM_JUMP_SLOT 000821b1 slauum_check │ │ │ │ -0068a9d4 00175816 R_ARM_JUMP_SLOT 00333519 zlansp_ │ │ │ │ +0068a9d4 00175816 R_ARM_JUMP_SLOT 003310d1 zlansp_ │ │ │ │ 0068a9d8 0000b916 R_ARM_JUMP_SLOT 00000000 cexp │ │ │ │ -0068a9dc 00102316 R_ARM_JUMP_SLOT 003fb875 FLA_Obj_gt │ │ │ │ +0068a9dc 00102316 R_ARM_JUMP_SLOT 003fb8bd FLA_Obj_gt │ │ │ │ 0068a9e0 0000ba16 R_ARM_JUMP_SLOT 00000000 dgemv_ │ │ │ │ -0068a9e4 001a3316 R_ARM_JUMP_SLOT 0034e3d9 zlatbs_ │ │ │ │ -0068a9e8 00057316 R_ARM_JUMP_SLOT 0040b469 fla_pow_di │ │ │ │ -0068a9ec 0008e016 R_ARM_JUMP_SLOT 0048dcbd FLA_Her2k_ln_unb_var6 │ │ │ │ -0068a9f0 0014f116 R_ARM_JUMP_SLOT 004f0a2d FLA_Trmm_llc_blk_var1 │ │ │ │ -0068a9f4 0018ba16 R_ARM_JUMP_SLOT 0061fbfd FLA_Sylv_nh_blk_var9 │ │ │ │ -0068a9f8 0004be16 R_ARM_JUMP_SLOT 001a8621 dlarrc_ │ │ │ │ -0068a9fc 00139716 R_ARM_JUMP_SLOT 001549a9 dbdsdc_ │ │ │ │ -0068aa00 0012f516 R_ARM_JUMP_SLOT 0042421d FLA_Symm_task │ │ │ │ -0068aa04 001a5d16 R_ARM_JUMP_SLOT 003fd319 FLASH_Queue_begin │ │ │ │ -0068aa08 00160716 R_ARM_JUMP_SLOT 003db6bd FLA_Hemvc_check │ │ │ │ +0068a9e4 001a3316 R_ARM_JUMP_SLOT 0034e549 zlatbs_ │ │ │ │ +0068a9e8 00057316 R_ARM_JUMP_SLOT 0040b399 fla_pow_di │ │ │ │ +0068a9ec 0008e016 R_ARM_JUMP_SLOT 0048e555 FLA_Her2k_ln_unb_var6 │ │ │ │ +0068a9f0 0014f116 R_ARM_JUMP_SLOT 004f1085 FLA_Trmm_llc_blk_var1 │ │ │ │ +0068a9f4 0018ba16 R_ARM_JUMP_SLOT 0061fcc1 FLA_Sylv_nh_blk_var9 │ │ │ │ +0068a9f8 0004be16 R_ARM_JUMP_SLOT 001a9a0d dlarrc_ │ │ │ │ +0068a9fc 00139716 R_ARM_JUMP_SLOT 001549a1 dbdsdc_ │ │ │ │ +0068aa00 0012f516 R_ARM_JUMP_SLOT 00423f59 FLA_Symm_task │ │ │ │ +0068aa04 001a5d16 R_ARM_JUMP_SLOT 003fd9b1 FLASH_Queue_begin │ │ │ │ +0068aa08 00160716 R_ARM_JUMP_SLOT 003db6b5 FLA_Hemvc_check │ │ │ │ 0068aa0c 00134a16 R_ARM_JUMP_SLOT 000690ed sgeqpf_ │ │ │ │ -0068aa10 0005ce16 R_ARM_JUMP_SLOT 00427631 FLA_Apply_Q2_UT_task │ │ │ │ -0068aa14 0009d816 R_ARM_JUMP_SLOT 003e778d FLA_Accum_T_UT_check │ │ │ │ -0068aa18 00093616 R_ARM_JUMP_SLOT 003aa839 sorgtr_fla │ │ │ │ -0068aa1c 00071516 R_ARM_JUMP_SLOT 0041e999 FLA_Her2c │ │ │ │ -0068aa20 00176e16 R_ARM_JUMP_SLOT 003e8721 FLA_Cntl_init_flamec │ │ │ │ -0068aa24 0014c216 R_ARM_JUMP_SLOT 005f365d FLA_Lyap_n_ops_var3 │ │ │ │ -0068aa28 00163616 R_ARM_JUMP_SLOT 0042da31 FLA_Copy_blk_var1 │ │ │ │ -0068aa2c 000b4116 R_ARM_JUMP_SLOT 004a5079 FLA_Herk_uh_unb_var5 │ │ │ │ -0068aa30 0002f316 R_ARM_JUMP_SLOT 0060fed5 FLA_Sylv_hn_blk_var6 │ │ │ │ -0068aa34 0015d616 R_ARM_JUMP_SLOT 00525bf5 FLA_Trsm_ruc_blk_var2 │ │ │ │ -0068aa38 0012bb16 R_ARM_JUMP_SLOT 003d4d05 FLA_Obj_create_buffer_check │ │ │ │ -0068aa3c 00081e16 R_ARM_JUMP_SLOT 003e5835 FLA_Sylv_check │ │ │ │ -0068aa40 000b6f16 R_ARM_JUMP_SLOT 005b6e1d FLA_Eig_gest_nu_blk_var1 │ │ │ │ -0068aa44 00035616 R_ARM_JUMP_SLOT 002b29d1 stgsen_ │ │ │ │ +0068aa10 0005ce16 R_ARM_JUMP_SLOT 00427775 FLA_Apply_Q2_UT_task │ │ │ │ +0068aa14 0009d816 R_ARM_JUMP_SLOT 003e7a21 FLA_Accum_T_UT_check │ │ │ │ +0068aa18 00093616 R_ARM_JUMP_SLOT 003aa879 sorgtr_fla │ │ │ │ +0068aa1c 00071516 R_ARM_JUMP_SLOT 0041e9e1 FLA_Her2c │ │ │ │ +0068aa20 00176e16 R_ARM_JUMP_SLOT 003e8161 FLA_Cntl_init_flamec │ │ │ │ +0068aa24 0014c216 R_ARM_JUMP_SLOT 005f2169 FLA_Lyap_n_ops_var3 │ │ │ │ +0068aa28 00163616 R_ARM_JUMP_SLOT 0042da79 FLA_Copy_blk_var1 │ │ │ │ +0068aa2c 000b4116 R_ARM_JUMP_SLOT 004a5b19 FLA_Herk_uh_unb_var5 │ │ │ │ +0068aa30 0002f316 R_ARM_JUMP_SLOT 0060e6d1 FLA_Sylv_hn_blk_var6 │ │ │ │ +0068aa34 0015d616 R_ARM_JUMP_SLOT 00525c31 FLA_Trsm_ruc_blk_var2 │ │ │ │ +0068aa38 0012bb16 R_ARM_JUMP_SLOT 003d4ccd FLA_Obj_create_buffer_check │ │ │ │ +0068aa3c 00081e16 R_ARM_JUMP_SLOT 003e56a9 FLA_Sylv_check │ │ │ │ +0068aa40 000b6f16 R_ARM_JUMP_SLOT 005b6e55 FLA_Eig_gest_nu_blk_var1 │ │ │ │ +0068aa44 00035616 R_ARM_JUMP_SLOT 002b11ed stgsen_ │ │ │ │ 0068aa48 0000bc16 R_ARM_JUMP_SLOT 00000000 sgemv_ │ │ │ │ -0068aa4c 000cc816 R_ARM_JUMP_SLOT 00665a05 FLA_Apply_Q_UT_lhfc_blk_var3 │ │ │ │ -0068aa50 000bae16 R_ARM_JUMP_SLOT 003f72cd FLA_Check_valid_pivot_type │ │ │ │ -0068aa54 0017a516 R_ARM_JUMP_SLOT 000c96d9 chptrd_ │ │ │ │ -0068aa58 00174e16 R_ARM_JUMP_SLOT 0040de69 FLA_Wilkshift_tridiag_opd │ │ │ │ -0068aa5c 00043116 R_ARM_JUMP_SLOT 00638fb9 FLA_Apply_G_rf_bld_var2 │ │ │ │ +0068aa4c 000cc816 R_ARM_JUMP_SLOT 0066503d FLA_Apply_Q_UT_lhfc_blk_var3 │ │ │ │ +0068aa50 000bae16 R_ARM_JUMP_SLOT 003f80b5 FLA_Check_valid_pivot_type │ │ │ │ +0068aa54 0017a516 R_ARM_JUMP_SLOT 000c94a1 chptrd_ │ │ │ │ +0068aa58 00174e16 R_ARM_JUMP_SLOT 0040fbb1 FLA_Wilkshift_tridiag_opd │ │ │ │ +0068aa5c 00043116 R_ARM_JUMP_SLOT 006397e1 FLA_Apply_G_rf_bld_var2 │ │ │ │ 0068aa60 0000bd16 R_ARM_JUMP_SLOT 00000000 rand@GLIBC_2.4 │ │ │ │ 0068aa64 0000be16 R_ARM_JUMP_SLOT 00000000 chpr2_ │ │ │ │ -0068aa68 00133a16 R_ARM_JUMP_SLOT 003b7115 bl1_zconjv │ │ │ │ -0068aa6c 0008d616 R_ARM_JUMP_SLOT 0048c589 FLA_Her2k_ln_unb_var2 │ │ │ │ -0068aa70 001c3816 R_ARM_JUMP_SLOT 0025ac11 slanv2_ │ │ │ │ -0068aa74 00029d16 R_ARM_JUMP_SLOT 003c9abd bl1_zsyr2k │ │ │ │ -0068aa78 00185116 R_ARM_JUMP_SLOT 005efc89 FLA_Lyap_n_blk_var3 │ │ │ │ -0068aa7c 00053916 R_ARM_JUMP_SLOT 003b7f79 bl1_dfnorm │ │ │ │ -0068aa80 00188116 R_ARM_JUMP_SLOT 002a6619 ssytrf_rook_ │ │ │ │ -0068aa84 00139516 R_ARM_JUMP_SLOT 004f46a5 FLA_Trmm_lln_blk_var1 │ │ │ │ -0068aa88 00140716 R_ARM_JUMP_SLOT 003eaa25 FLASH_Her2k_cntl_finalize │ │ │ │ -0068aa8c 00036e16 R_ARM_JUMP_SLOT 005e32f5 FLA_Tridiag_UT_l_step_ops_var2 │ │ │ │ +0068aa68 00133a16 R_ARM_JUMP_SLOT 003b6a2d bl1_zconjv │ │ │ │ +0068aa6c 0008d616 R_ARM_JUMP_SLOT 0048c5c5 FLA_Her2k_ln_unb_var2 │ │ │ │ +0068aa70 001c3816 R_ARM_JUMP_SLOT 0025b0e1 slanv2_ │ │ │ │ +0068aa74 00029d16 R_ARM_JUMP_SLOT 003c808d bl1_zsyr2k │ │ │ │ +0068aa78 00185116 R_ARM_JUMP_SLOT 005efcc5 FLA_Lyap_n_blk_var3 │ │ │ │ +0068aa7c 00053916 R_ARM_JUMP_SLOT 003b7fc1 bl1_dfnorm │ │ │ │ +0068aa80 00188116 R_ARM_JUMP_SLOT 002a6629 ssytrf_rook_ │ │ │ │ +0068aa84 00139516 R_ARM_JUMP_SLOT 004f3c85 FLA_Trmm_lln_blk_var1 │ │ │ │ +0068aa88 00140716 R_ARM_JUMP_SLOT 003eaa6d FLASH_Her2k_cntl_finalize │ │ │ │ +0068aa8c 00036e16 R_ARM_JUMP_SLOT 005e23c5 FLA_Tridiag_UT_l_step_ops_var2 │ │ │ │ 0068aa90 0000bf16 R_ARM_JUMP_SLOT 00000000 cdotu_ │ │ │ │ -0068aa94 00033c16 R_ARM_JUMP_SLOT 004e87a1 FLA_Syrk_lt_unb_var6 │ │ │ │ -0068aa98 00029a16 R_ARM_JUMP_SLOT 001d4ea9 dpttrs_ │ │ │ │ -0068aa9c 00174016 R_ARM_JUMP_SLOT 004346ed FLA_Scalr_l │ │ │ │ -0068aaa0 0011b016 R_ARM_JUMP_SLOT 004ef00d FLA_Trmm_luh │ │ │ │ -0068aaa4 0008cb16 R_ARM_JUMP_SLOT 0042aee5 FLA_Axpyt_c_blk_var4 │ │ │ │ -0068aaa8 00113716 R_ARM_JUMP_SLOT 005d919d FLA_Tridiag_UT_realify_subdiagonal │ │ │ │ -0068aaac 001a5116 R_ARM_JUMP_SLOT 003b8ce1 bl1_sinvscalm │ │ │ │ -0068aab0 001b6316 R_ARM_JUMP_SLOT 004271d1 FLA_Trinv_uu_blk_ext │ │ │ │ -0068aab4 00072b16 R_ARM_JUMP_SLOT 0025ffd5 slaqr2_ │ │ │ │ -0068aab8 00118416 R_ARM_JUMP_SLOT 004d5b81 FLA_Syr2k_un_blk_var3 │ │ │ │ -0068aabc 00043816 R_ARM_JUMP_SLOT 00659f0d FLA_Apply_Q_UT_rnfr │ │ │ │ -0068aac0 00106916 R_ARM_JUMP_SLOT 00564c11 FLA_Trinv_lu_blk_var3 │ │ │ │ -0068aac4 000e7116 R_ARM_JUMP_SLOT 005f7f75 FLA_Sylv_internal │ │ │ │ -0068aac8 000b3916 R_ARM_JUMP_SLOT 003ed11d FLASH_LU_incpiv_cntl_init │ │ │ │ -0068aacc 00036f16 R_ARM_JUMP_SLOT 003d1a51 bl1_dmaxabsmr │ │ │ │ +0068aa94 00033c16 R_ARM_JUMP_SLOT 004e9091 FLA_Syrk_lt_unb_var6 │ │ │ │ +0068aa98 00029a16 R_ARM_JUMP_SLOT 001d4ec9 dpttrs_ │ │ │ │ +0068aa9c 00174016 R_ARM_JUMP_SLOT 00434735 FLA_Scalr_l │ │ │ │ +0068aaa0 0011b016 R_ARM_JUMP_SLOT 004ef049 FLA_Trmm_luh │ │ │ │ +0068aaa4 0008cb16 R_ARM_JUMP_SLOT 0042aec9 FLA_Axpyt_c_blk_var4 │ │ │ │ +0068aaa8 00113716 R_ARM_JUMP_SLOT 005d8b95 FLA_Tridiag_UT_realify_subdiagonal │ │ │ │ +0068aaac 001a5116 R_ARM_JUMP_SLOT 003b8bb1 bl1_sinvscalm │ │ │ │ +0068aab0 001b6316 R_ARM_JUMP_SLOT 0042729d FLA_Trinv_uu_blk_ext │ │ │ │ +0068aab4 00072b16 R_ARM_JUMP_SLOT 0025f399 slaqr2_ │ │ │ │ +0068aab8 00118416 R_ARM_JUMP_SLOT 004d5bbd FLA_Syr2k_un_blk_var3 │ │ │ │ +0068aabc 00043816 R_ARM_JUMP_SLOT 00659df9 FLA_Apply_Q_UT_rnfr │ │ │ │ +0068aac0 00106916 R_ARM_JUMP_SLOT 00564c4d FLA_Trinv_lu_blk_var3 │ │ │ │ +0068aac4 000e7116 R_ARM_JUMP_SLOT 005f8985 FLA_Sylv_internal │ │ │ │ +0068aac8 000b3916 R_ARM_JUMP_SLOT 003ecf95 FLASH_LU_incpiv_cntl_init │ │ │ │ +0068aacc 00036f16 R_ARM_JUMP_SLOT 003d1b39 bl1_dmaxabsmr │ │ │ │ 0068aad0 0000c016 R_ARM_JUMP_SLOT 00000000 ctpmv_ │ │ │ │ -0068aad4 00075316 R_ARM_JUMP_SLOT 00594af1 FLA_Fused_Gerc2_Ahx_Axpy_Ax_opd_var1 │ │ │ │ -0068aad8 0005e816 R_ARM_JUMP_SLOT 003c6b75 bl1_zgemm │ │ │ │ -0068aadc 00144116 R_ARM_JUMP_SLOT 003dad2d FLA_Gemv_check │ │ │ │ -0068aae0 00089d16 R_ARM_JUMP_SLOT 003c4351 bl1_ssyrk_blas │ │ │ │ -0068aae4 000a5e16 R_ARM_JUMP_SLOT 000f3415 claqhp_ │ │ │ │ -0068aae8 00130516 R_ARM_JUMP_SLOT 0026c775 slarzt_ │ │ │ │ -0068aaec 0016e916 R_ARM_JUMP_SLOT 001b7b39 dlasd2_ │ │ │ │ -0068aaf0 00084916 R_ARM_JUMP_SLOT 0045c379 FLA_Gemm_tc_unb_var6 │ │ │ │ +0068aad4 00075316 R_ARM_JUMP_SLOT 00595d4d FLA_Fused_Gerc2_Ahx_Axpy_Ax_opd_var1 │ │ │ │ +0068aad8 0005e816 R_ARM_JUMP_SLOT 003c6bbd bl1_zgemm │ │ │ │ +0068aadc 00144116 R_ARM_JUMP_SLOT 003dad75 FLA_Gemv_check │ │ │ │ +0068aae0 00089d16 R_ARM_JUMP_SLOT 003c3829 bl1_ssyrk_blas │ │ │ │ +0068aae4 000a5e16 R_ARM_JUMP_SLOT 000f3239 claqhp_ │ │ │ │ +0068aae8 00130516 R_ARM_JUMP_SLOT 0026c779 slarzt_ │ │ │ │ +0068aaec 0016e916 R_ARM_JUMP_SLOT 001b82e9 dlasd2_ │ │ │ │ +0068aaf0 00084916 R_ARM_JUMP_SLOT 0045ce69 FLA_Gemm_tc_unb_var6 │ │ │ │ 0068aaf4 0010c116 R_ARM_JUMP_SLOT 0006e001 slauum_ │ │ │ │ -0068aaf8 00017c16 R_ARM_JUMP_SLOT 003b1381 bl1_casum │ │ │ │ -0068aafc 000a0916 R_ARM_JUMP_SLOT 003b5bc9 fmt_bg │ │ │ │ -0068ab00 000a3b16 R_ARM_JUMP_SLOT 0040a62d FLA_Househ3UD_UT │ │ │ │ -0068ab04 00079816 R_ARM_JUMP_SLOT 005eb7cd FLA_Lyap_h_opc_var2 │ │ │ │ -0068ab08 000fef16 R_ARM_JUMP_SLOT 00548aed FLA_LU_piv_unb_var5 │ │ │ │ -0068ab0c 00015f16 R_ARM_JUMP_SLOT 003b8aa9 bl1_czcopyv │ │ │ │ -0068ab10 000dd816 R_ARM_JUMP_SLOT 00551e25 FLA_QR_UT_copy_internal │ │ │ │ +0068aaf8 00017c16 R_ARM_JUMP_SLOT 003b13c9 bl1_casum │ │ │ │ +0068aafc 000a0916 R_ARM_JUMP_SLOT 003b5901 fmt_bg │ │ │ │ +0068ab00 000a3b16 R_ARM_JUMP_SLOT 00409c45 FLA_Househ3UD_UT │ │ │ │ +0068ab04 00079816 R_ARM_JUMP_SLOT 005ea0a9 FLA_Lyap_h_opc_var2 │ │ │ │ +0068ab08 000fef16 R_ARM_JUMP_SLOT 00548fb1 FLA_LU_piv_unb_var5 │ │ │ │ +0068ab0c 00015f16 R_ARM_JUMP_SLOT 003b8779 bl1_czcopyv │ │ │ │ +0068ab10 000dd816 R_ARM_JUMP_SLOT 00551739 FLA_QR_UT_copy_internal │ │ │ │ 0068ab14 0000c116 R_ARM_JUMP_SLOT 00000000 cher2k_ │ │ │ │ -0068ab18 0013c616 R_ARM_JUMP_SLOT 003b5571 do_fio │ │ │ │ -0068ab1c 00177816 R_ARM_JUMP_SLOT 005c0f9d FLA_Fused_Uhu_Yhu_Zhu_opd_var1 │ │ │ │ -0068ab20 000f4a16 R_ARM_JUMP_SLOT 004824ed FLA_Her2k_lh_blk_var2 │ │ │ │ -0068ab24 0003af16 R_ARM_JUMP_SLOT 00284edd sorbdb3_ │ │ │ │ -0068ab28 00139d16 R_ARM_JUMP_SLOT 004f44e9 FLA_Trmm_lln_blk_var4 │ │ │ │ -0068ab2c 0003fd16 R_ARM_JUMP_SLOT 004a7ab5 FLA_Herk_un_unb_var3 │ │ │ │ -0068ab30 0007f016 R_ARM_JUMP_SLOT 003cca5d bl1_zdotsv3 │ │ │ │ -0068ab34 0018ae16 R_ARM_JUMP_SLOT 0061c689 FLA_Sylv_nh_blk_var5 │ │ │ │ -0068ab38 00091616 R_ARM_JUMP_SLOT 00278019 slasrt_ │ │ │ │ -0068ab3c 000b7d16 R_ARM_JUMP_SLOT 004ade6d FLA_Symm_ll_blk_var7 │ │ │ │ -0068ab40 0010d916 R_ARM_JUMP_SLOT 0066f0fd FLA_Apply_Q_UT_rhfr_blk_var1 │ │ │ │ -0068ab44 000d1816 R_ARM_JUMP_SLOT 003f9285 FLA_Part_2x2 │ │ │ │ -0068ab48 0005d716 R_ARM_JUMP_SLOT 003cd8dd bl1_is_col_storage │ │ │ │ -0068ab4c 00122116 R_ARM_JUMP_SLOT 0058e481 FLA_Bidiag_UT_u_step_ops_var4 │ │ │ │ -0068ab50 000de716 R_ARM_JUMP_SLOT 0052cd91 FLA_Bsvd_compute_shift_ops │ │ │ │ -0068ab54 00168016 R_ARM_JUMP_SLOT 0045f279 FLA_Gemm_tn_unb_var1 │ │ │ │ -0068ab58 000a8616 R_ARM_JUMP_SLOT 0049f0d9 FLA_Herk_lh_blk_var6 │ │ │ │ -0068ab5c 0009a316 R_ARM_JUMP_SLOT 003d10f9 bl1_cmaxabsm │ │ │ │ -0068ab60 000de416 R_ARM_JUMP_SLOT 003bf7ad bl1_dger │ │ │ │ -0068ab64 0004ae16 R_ARM_JUMP_SLOT 00477de5 FLA_Hemm_rl_unb_var9 │ │ │ │ -0068ab68 00118e16 R_ARM_JUMP_SLOT 004d73e9 FLA_Syr2k_un_blk_var7 │ │ │ │ -0068ab6c 00162416 R_ARM_JUMP_SLOT 0051055d FLA_Trsm_llc_blk_var2 │ │ │ │ -0068ab70 00047316 R_ARM_JUMP_SLOT 00366db9 zstein_ │ │ │ │ -0068ab74 00058916 R_ARM_JUMP_SLOT 00620ba9 FLA_Sylv_nh_ops_var1 │ │ │ │ -0068ab78 00041616 R_ARM_JUMP_SLOT 00659dc1 FLA_Apply_Q_UT_rnfc │ │ │ │ -0068ab7c 00043b16 R_ARM_JUMP_SLOT 00639bd1 FLA_Apply_G_rf_bld_var6 │ │ │ │ -0068ab80 000e6d16 R_ARM_JUMP_SLOT 00407731 FLA_Hev_2x2_ops │ │ │ │ -0068ab84 00074616 R_ARM_JUMP_SLOT 003aafe5 ssytrd_fla │ │ │ │ -0068ab88 00070616 R_ARM_JUMP_SLOT 0008586d ssytd2_check │ │ │ │ +0068ab18 0013c616 R_ARM_JUMP_SLOT 003b52a9 do_fio │ │ │ │ +0068ab1c 00177816 R_ARM_JUMP_SLOT 005c0fd5 FLA_Fused_Uhu_Yhu_Zhu_opd_var1 │ │ │ │ +0068ab20 000f4a16 R_ARM_JUMP_SLOT 00482b61 FLA_Her2k_lh_blk_var2 │ │ │ │ +0068ab24 0003af16 R_ARM_JUMP_SLOT 002849f1 sorbdb3_ │ │ │ │ +0068ab28 00139d16 R_ARM_JUMP_SLOT 004f4241 FLA_Trmm_lln_blk_var4 │ │ │ │ +0068ab2c 0003fd16 R_ARM_JUMP_SLOT 004a7865 FLA_Herk_un_unb_var3 │ │ │ │ +0068ab30 0007f016 R_ARM_JUMP_SLOT 003cd465 bl1_zdotsv3 │ │ │ │ +0068ab34 0018ae16 R_ARM_JUMP_SLOT 0061ba89 FLA_Sylv_nh_blk_var5 │ │ │ │ +0068ab38 00091616 R_ARM_JUMP_SLOT 00278021 slasrt_ │ │ │ │ +0068ab3c 000b7d16 R_ARM_JUMP_SLOT 004ae4c1 FLA_Symm_ll_blk_var7 │ │ │ │ +0068ab40 0010d916 R_ARM_JUMP_SLOT 00670819 FLA_Apply_Q_UT_rhfr_blk_var1 │ │ │ │ +0068ab44 000d1816 R_ARM_JUMP_SLOT 003f687d FLA_Part_2x2 │ │ │ │ +0068ab48 0005d716 R_ARM_JUMP_SLOT 003cdea5 bl1_is_col_storage │ │ │ │ +0068ab4c 00122116 R_ARM_JUMP_SLOT 0058e4b9 FLA_Bidiag_UT_u_step_ops_var4 │ │ │ │ +0068ab50 000de716 R_ARM_JUMP_SLOT 0052cdc9 FLA_Bsvd_compute_shift_ops │ │ │ │ +0068ab54 00168016 R_ARM_JUMP_SLOT 0045f2c5 FLA_Gemm_tn_unb_var1 │ │ │ │ +0068ab58 000a8616 R_ARM_JUMP_SLOT 0049ecad FLA_Herk_lh_blk_var6 │ │ │ │ +0068ab5c 0009a316 R_ARM_JUMP_SLOT 003d113d bl1_cmaxabsm │ │ │ │ +0068ab60 000de416 R_ARM_JUMP_SLOT 003bf06d bl1_dger │ │ │ │ +0068ab64 0004ae16 R_ARM_JUMP_SLOT 00478385 FLA_Hemm_rl_unb_var9 │ │ │ │ +0068ab68 00118e16 R_ARM_JUMP_SLOT 004d6e11 FLA_Syr2k_un_blk_var7 │ │ │ │ +0068ab6c 00162416 R_ARM_JUMP_SLOT 0051008d FLA_Trsm_llc_blk_var2 │ │ │ │ +0068ab70 00047316 R_ARM_JUMP_SLOT 00366ba1 zstein_ │ │ │ │ +0068ab74 00058916 R_ARM_JUMP_SLOT 00620be5 FLA_Sylv_nh_ops_var1 │ │ │ │ +0068ab78 00041616 R_ARM_JUMP_SLOT 00659cad FLA_Apply_Q_UT_rnfc │ │ │ │ +0068ab7c 00043b16 R_ARM_JUMP_SLOT 00639fd1 FLA_Apply_G_rf_bld_var6 │ │ │ │ +0068ab80 000e6d16 R_ARM_JUMP_SLOT 00407779 FLA_Hev_2x2_ops │ │ │ │ +0068ab84 00074616 R_ARM_JUMP_SLOT 003ab025 ssytrd_fla │ │ │ │ +0068ab88 00070616 R_ARM_JUMP_SLOT 00085c19 ssytd2_check │ │ │ │ 0068ab8c 0000c216 R_ARM_JUMP_SLOT 00000000 csymm_ │ │ │ │ 0068ab90 000e0116 R_ARM_JUMP_SLOT 000f47b9 claqr0_ │ │ │ │ -0068ab94 001ab816 R_ARM_JUMP_SLOT 003ede29 FLASH_Obj_create_hier_copy_of_flat_check │ │ │ │ -0068ab98 001c1f16 R_ARM_JUMP_SLOT 0043ea01 FLA_Gemm_ch_blk_var3 │ │ │ │ -0068ab9c 00066616 R_ARM_JUMP_SLOT 00418d6d FLA_Swap_external │ │ │ │ -0068aba0 000f6b16 R_ARM_JUMP_SLOT 006255e1 FLA_Sylv_nn_blk_var12 │ │ │ │ -0068aba4 001ae216 R_ARM_JUMP_SLOT 003b5f69 bl1_caxpymrt │ │ │ │ -0068aba8 0013dc16 R_ARM_JUMP_SLOT 005035c9 FLA_Trmm_rln_unb_var1 │ │ │ │ -0068abac 00022916 R_ARM_JUMP_SLOT 00252865 slaisnan_ │ │ │ │ -0068abb0 001bd616 R_ARM_JUMP_SLOT 003bf405 bl1_cher │ │ │ │ -0068abb4 0011bc16 R_ARM_JUMP_SLOT 004ef4cd FLA_Trmm_lut │ │ │ │ -0068abb8 00165016 R_ARM_JUMP_SLOT 003d9901 FLA_Copyr_internal_check │ │ │ │ -0068abbc 00112316 R_ARM_JUMP_SLOT 00465465 FLA_Hemm_ll_blk_var1 │ │ │ │ -0068abc0 000a4016 R_ARM_JUMP_SLOT 000b7e01 chbtrd_ │ │ │ │ -0068abc4 00157016 R_ARM_JUMP_SLOT 003ae2a9 z_exp │ │ │ │ -0068abc8 001b5b16 R_ARM_JUMP_SLOT 003f3e59 FLA_Memory_leak_counter_set │ │ │ │ -0068abcc 0018c016 R_ARM_JUMP_SLOT 005610b1 FLA_Trinv_lu │ │ │ │ -0068abd0 00117416 R_ARM_JUMP_SLOT 004c95e9 FLA_Syr2k_ln_blk_var5 │ │ │ │ -0068abd4 00012a16 R_ARM_JUMP_SLOT 003ad1b9 c_div │ │ │ │ -0068abd8 0002ad16 R_ARM_JUMP_SLOT 00279279 slasd4_ │ │ │ │ -0068abdc 0015bc16 R_ARM_JUMP_SLOT 004f88a5 FLA_Trmm_luc_unb_var4 │ │ │ │ +0068ab94 001ab816 R_ARM_JUMP_SLOT 003ede11 FLASH_Obj_create_hier_copy_of_flat_check │ │ │ │ +0068ab98 001c1f16 R_ARM_JUMP_SLOT 0043ea49 FLA_Gemm_ch_blk_var3 │ │ │ │ +0068ab9c 00066616 R_ARM_JUMP_SLOT 004190b5 FLA_Swap_external │ │ │ │ +0068aba0 000f6b16 R_ARM_JUMP_SLOT 00624b31 FLA_Sylv_nn_blk_var12 │ │ │ │ +0068aba4 001ae216 R_ARM_JUMP_SLOT 003b5d51 bl1_caxpymrt │ │ │ │ +0068aba8 0013dc16 R_ARM_JUMP_SLOT 00503151 FLA_Trmm_rln_unb_var1 │ │ │ │ +0068abac 00022916 R_ARM_JUMP_SLOT 002544f9 slaisnan_ │ │ │ │ +0068abb0 001bd616 R_ARM_JUMP_SLOT 003bf54d bl1_cher │ │ │ │ +0068abb4 0011bc16 R_ARM_JUMP_SLOT 004efc29 FLA_Trmm_lut │ │ │ │ +0068abb8 00165016 R_ARM_JUMP_SLOT 003d9a9d FLA_Copyr_internal_check │ │ │ │ +0068abbc 00112316 R_ARM_JUMP_SLOT 004654a1 FLA_Hemm_ll_blk_var1 │ │ │ │ +0068abc0 000a4016 R_ARM_JUMP_SLOT 000b8151 chbtrd_ │ │ │ │ +0068abc4 00157016 R_ARM_JUMP_SLOT 003ae331 z_exp │ │ │ │ +0068abc8 001b5b16 R_ARM_JUMP_SLOT 003f3c71 FLA_Memory_leak_counter_set │ │ │ │ +0068abcc 0018c016 R_ARM_JUMP_SLOT 005610ed FLA_Trinv_lu │ │ │ │ +0068abd0 00117416 R_ARM_JUMP_SLOT 004c9625 FLA_Syr2k_ln_blk_var5 │ │ │ │ +0068abd4 00012a16 R_ARM_JUMP_SLOT 003ad209 c_div │ │ │ │ +0068abd8 0002ad16 R_ARM_JUMP_SLOT 00279ec5 slasd4_ │ │ │ │ +0068abdc 0015bc16 R_ARM_JUMP_SLOT 004f9581 FLA_Trmm_luc_unb_var4 │ │ │ │ 0068abe0 0000c316 R_ARM_JUMP_SLOT 00000000 putc@GLIBC_2.4 │ │ │ │ -0068abe4 001a3916 R_ARM_JUMP_SLOT 003eb821 FLA_Hess_UT_cntl_init │ │ │ │ -0068abe8 000ee416 R_ARM_JUMP_SLOT 0007ef11 dorgbr_check │ │ │ │ -0068abec 001b8816 R_ARM_JUMP_SLOT 003a9799 dorgtr_fla │ │ │ │ -0068abf0 00105316 R_ARM_JUMP_SLOT 001cc329 dormrz_ │ │ │ │ -0068abf4 00197916 R_ARM_JUMP_SLOT 0040fe0d FLA_Sort_svd_f_ops │ │ │ │ -0068abf8 00110816 R_ARM_JUMP_SLOT 0036e109 zsytri_ │ │ │ │ -0068abfc 001b8c16 R_ARM_JUMP_SLOT 003c4a41 bl1_zsyrk_blas │ │ │ │ -0068ac00 001c4216 R_ARM_JUMP_SLOT 001e1001 dstebz_ │ │ │ │ -0068ac04 00034e16 R_ARM_JUMP_SLOT 001e2041 dsterf_ │ │ │ │ -0068ac08 00119c16 R_ARM_JUMP_SLOT 0056ccc1 FLA_Ttmm │ │ │ │ -0068ac0c 0018c116 R_ARM_JUMP_SLOT 005af829 FLA_Eig_gest_iu_unb_var5 │ │ │ │ -0068ac10 000cd516 R_ARM_JUMP_SLOT 001ca5d9 dorm2l_ │ │ │ │ -0068ac14 000d5216 R_ARM_JUMP_SLOT 003d5ae1 FLA_Part_2x2_check │ │ │ │ -0068ac18 001b5816 R_ARM_JUMP_SLOT 00351eb1 zpbtf2_ │ │ │ │ -0068ac1c 00057116 R_ARM_JUMP_SLOT 003f6781 FLA_Obj_flip_base │ │ │ │ -0068ac20 00185c16 R_ARM_JUMP_SLOT 003cea71 bl1_dfree_saved_contigm │ │ │ │ +0068abe4 001a3916 R_ARM_JUMP_SLOT 003eb765 FLA_Hess_UT_cntl_init │ │ │ │ +0068abe8 000ee416 R_ARM_JUMP_SLOT 0007ef15 dorgbr_check │ │ │ │ +0068abec 001b8816 R_ARM_JUMP_SLOT 003a97d9 dorgtr_fla │ │ │ │ +0068abf0 00105316 R_ARM_JUMP_SLOT 001cdba5 dormrz_ │ │ │ │ +0068abf4 00197916 R_ARM_JUMP_SLOT 0040fe55 FLA_Sort_svd_f_ops │ │ │ │ +0068abf8 00110816 R_ARM_JUMP_SLOT 0036e149 zsytri_ │ │ │ │ +0068abfc 001b8c16 R_ARM_JUMP_SLOT 003c3f19 bl1_zsyrk_blas │ │ │ │ +0068ac00 001c4216 R_ARM_JUMP_SLOT 001e0cf9 dstebz_ │ │ │ │ +0068ac04 00034e16 R_ARM_JUMP_SLOT 001e2061 dsterf_ │ │ │ │ +0068ac08 00119c16 R_ARM_JUMP_SLOT 0056ccfd FLA_Ttmm │ │ │ │ +0068ac0c 0018c116 R_ARM_JUMP_SLOT 005af861 FLA_Eig_gest_iu_unb_var5 │ │ │ │ +0068ac10 000cd516 R_ARM_JUMP_SLOT 001ca135 dorm2l_ │ │ │ │ +0068ac14 000d5216 R_ARM_JUMP_SLOT 003d5b29 FLA_Part_2x2_check │ │ │ │ +0068ac18 001b5816 R_ARM_JUMP_SLOT 003533d1 zpbtf2_ │ │ │ │ +0068ac1c 00057116 R_ARM_JUMP_SLOT 003f67c9 FLA_Obj_flip_base │ │ │ │ +0068ac20 00185c16 R_ARM_JUMP_SLOT 003d0011 bl1_dfree_saved_contigm │ │ │ │ 0068ac24 0000c416 R_ARM_JUMP_SLOT 00000000 ccos │ │ │ │ -0068ac28 0007a116 R_ARM_JUMP_SLOT 003d96cd FLA_Copy_check │ │ │ │ -0068ac2c 00174d16 R_ARM_JUMP_SLOT 004468a1 FLA_Gemm_hh │ │ │ │ -0068ac30 000cee16 R_ARM_JUMP_SLOT 00582421 FLA_Bidiag_UT_u_step_opz_var2 │ │ │ │ -0068ac34 0019bb16 R_ARM_JUMP_SLOT 0043ad95 FLA_Trsv_lt_blk_var2 │ │ │ │ -0068ac38 000b2416 R_ARM_JUMP_SLOT 0049f745 FLA_Herk_lh_unb_var2 │ │ │ │ -0068ac3c 000f9116 R_ARM_JUMP_SLOT 005eaf41 FLA_Lyap_h_opt_var4 │ │ │ │ -0068ac40 00155416 R_ARM_JUMP_SLOT 001a14a1 dlaqsp_ │ │ │ │ -0068ac44 00018b16 R_ARM_JUMP_SLOT 0055d971 FLA_Tevd_n_ops_var1 │ │ │ │ +0068ac28 0007a116 R_ARM_JUMP_SLOT 003d95f5 FLA_Copy_check │ │ │ │ +0068ac2c 00174d16 R_ARM_JUMP_SLOT 00445da1 FLA_Gemm_hh │ │ │ │ +0068ac30 000cee16 R_ARM_JUMP_SLOT 00582459 FLA_Bidiag_UT_u_step_opz_var2 │ │ │ │ +0068ac34 0019bb16 R_ARM_JUMP_SLOT 0043a9ed FLA_Trsv_lt_blk_var2 │ │ │ │ +0068ac38 000b2416 R_ARM_JUMP_SLOT 0049f781 FLA_Herk_lh_unb_var2 │ │ │ │ +0068ac3c 000f9116 R_ARM_JUMP_SLOT 005ebd1d FLA_Lyap_h_opt_var4 │ │ │ │ +0068ac40 00155416 R_ARM_JUMP_SLOT 001a14b9 dlaqsp_ │ │ │ │ +0068ac44 00018b16 R_ARM_JUMP_SLOT 0055e191 FLA_Tevd_n_ops_var1 │ │ │ │ 0068ac48 00115016 R_ARM_JUMP_SLOT 00084559 sorgtr_check │ │ │ │ -0068ac4c 000b7016 R_ARM_JUMP_SLOT 004ac395 FLA_Symm_ll_blk_var3 │ │ │ │ -0068ac50 00068416 R_ARM_JUMP_SLOT 003b4221 bl1_daxpysv │ │ │ │ -0068ac54 000ae216 R_ARM_JUMP_SLOT 00550ea1 FLA_QR2_UT_unb_var1 │ │ │ │ -0068ac58 00145316 R_ARM_JUMP_SLOT 00478e51 FLA_Hemm_ru_blk_var2 │ │ │ │ -0068ac5c 000b7e16 R_ARM_JUMP_SLOT 005b88e9 FLA_Eig_gest_nu_blk_var5 │ │ │ │ -0068ac60 0002fb16 R_ARM_JUMP_SLOT 00194e59 dlaisnan_ │ │ │ │ -0068ac64 00079216 R_ARM_JUMP_SLOT 0045aba1 FLA_Gemm_tc_blk_var3 │ │ │ │ -0068ac68 00028016 R_ARM_JUMP_SLOT 00273651 slasd3_ │ │ │ │ -0068ac6c 000aab16 R_ARM_JUMP_SLOT 003ac069 dlamch_ │ │ │ │ -0068ac70 00161916 R_ARM_JUMP_SLOT 00599ff9 FLA_Bidiag_UT_u_step_unb_var4 │ │ │ │ -0068ac74 00026416 R_ARM_JUMP_SLOT 00535951 FLA_Chol_l_unb_var3 │ │ │ │ -0068ac78 0009ce16 R_ARM_JUMP_SLOT 001268c9 csymv_ │ │ │ │ -0068ac7c 00017f16 R_ARM_JUMP_SLOT 003cf355 bl1_cfree_saved_contigmr │ │ │ │ -0068ac80 000df116 R_ARM_JUMP_SLOT 00264f39 slarnv_ │ │ │ │ -0068ac84 000c3816 R_ARM_JUMP_SLOT 003ba131 bl1_icopymt │ │ │ │ -0068ac88 0003df16 R_ARM_JUMP_SLOT 003ed065 FLASH_LQ_UT_cntl_init │ │ │ │ -0068ac8c 00025716 R_ARM_JUMP_SLOT 0040b505 fla_dlamch │ │ │ │ -0068ac90 000a7d16 R_ARM_JUMP_SLOT 0049e18d FLA_Herk_lh_blk_var2 │ │ │ │ -0068ac94 000a9e16 R_ARM_JUMP_SLOT 004a43b9 FLA_Herk_uh_blk_var5 │ │ │ │ -0068ac98 000eb916 R_ARM_JUMP_SLOT 00461bdd FLA_Gemm_tt_unb_var4 │ │ │ │ -0068ac9c 001bdd16 R_ARM_JUMP_SLOT 002a2871 ssyconv_ │ │ │ │ -0068aca0 0015e316 R_ARM_JUMP_SLOT 00538df9 FLA_Chol_u_opc_var2 │ │ │ │ +0068ac4c 000b7016 R_ARM_JUMP_SLOT 004ac3d1 FLA_Symm_ll_blk_var3 │ │ │ │ +0068ac50 00068416 R_ARM_JUMP_SLOT 003b66b5 bl1_daxpysv │ │ │ │ +0068ac54 000ae216 R_ARM_JUMP_SLOT 005518dd FLA_QR2_UT_unb_var1 │ │ │ │ +0068ac58 00145316 R_ARM_JUMP_SLOT 00478e8d FLA_Hemm_ru_blk_var2 │ │ │ │ +0068ac5c 000b7e16 R_ARM_JUMP_SLOT 005b8921 FLA_Eig_gest_nu_blk_var5 │ │ │ │ +0068ac60 0002fb16 R_ARM_JUMP_SLOT 00196175 dlaisnan_ │ │ │ │ +0068ac64 00079216 R_ARM_JUMP_SLOT 0045a949 FLA_Gemm_tc_blk_var3 │ │ │ │ +0068ac68 00028016 R_ARM_JUMP_SLOT 002734c5 slasd3_ │ │ │ │ +0068ac6c 000aab16 R_ARM_JUMP_SLOT 003abac9 dlamch_ │ │ │ │ +0068ac70 00161916 R_ARM_JUMP_SLOT 005974b9 FLA_Bidiag_UT_u_step_unb_var4 │ │ │ │ +0068ac74 00026416 R_ARM_JUMP_SLOT 00536211 FLA_Chol_l_unb_var3 │ │ │ │ +0068ac78 0009ce16 R_ARM_JUMP_SLOT 00127151 csymv_ │ │ │ │ +0068ac7c 00017f16 R_ARM_JUMP_SLOT 003cf1ed bl1_cfree_saved_contigmr │ │ │ │ +0068ac80 000df116 R_ARM_JUMP_SLOT 00264f49 slarnv_ │ │ │ │ +0068ac84 000c3816 R_ARM_JUMP_SLOT 003b99f9 bl1_icopymt │ │ │ │ +0068ac88 0003df16 R_ARM_JUMP_SLOT 003ecedd FLASH_LQ_UT_cntl_init │ │ │ │ +0068ac8c 00025716 R_ARM_JUMP_SLOT 0040b435 fla_dlamch │ │ │ │ +0068ac90 000a7d16 R_ARM_JUMP_SLOT 0049e1c9 FLA_Herk_lh_blk_var2 │ │ │ │ +0068ac94 000a9e16 R_ARM_JUMP_SLOT 004a4ead FLA_Herk_uh_blk_var5 │ │ │ │ +0068ac98 000eb916 R_ARM_JUMP_SLOT 0046172d FLA_Gemm_tt_unb_var4 │ │ │ │ +0068ac9c 001bdd16 R_ARM_JUMP_SLOT 002a2881 ssyconv_ │ │ │ │ +0068aca0 0015e316 R_ARM_JUMP_SLOT 005381d1 FLA_Chol_u_opc_var2 │ │ │ │ 0068aca4 0000c516 R_ARM_JUMP_SLOT 00000000 ztrsm_ │ │ │ │ -0068aca8 0007b316 R_ARM_JUMP_SLOT 003b79e9 bl1_cdots │ │ │ │ -0068acac 00162c16 R_ARM_JUMP_SLOT 005171e9 FLA_Trsm_luc_blk_var1 │ │ │ │ -0068acb0 000e4716 R_ARM_JUMP_SLOT 003bd205 bl1_scopymrt │ │ │ │ -0068acb4 00026a16 R_ARM_JUMP_SLOT 00240791 sladiv2_ │ │ │ │ -0068acb8 00160d16 R_ARM_JUMP_SLOT 003ece95 FLASH_Chol_cntl_init │ │ │ │ -0068acbc 00021a16 R_ARM_JUMP_SLOT 003d2045 bl1_dscalediag │ │ │ │ -0068acc0 00119816 R_ARM_JUMP_SLOT 0033b339 zlarcm_ │ │ │ │ -0068acc4 000dc916 R_ARM_JUMP_SLOT 0052ce99 FLA_Bsvd_compute_shift_opd │ │ │ │ -0068acc8 0007dc16 R_ARM_JUMP_SLOT 00171a45 dggsvp_ │ │ │ │ +0068aca8 0007b316 R_ARM_JUMP_SLOT 003b7a31 bl1_cdots │ │ │ │ +0068acac 00162c16 R_ARM_JUMP_SLOT 00517225 FLA_Trsm_luc_blk_var1 │ │ │ │ +0068acb0 000e4716 R_ARM_JUMP_SLOT 003bd60d bl1_scopymrt │ │ │ │ +0068acb4 00026a16 R_ARM_JUMP_SLOT 0024122d sladiv2_ │ │ │ │ +0068acb8 00160d16 R_ARM_JUMP_SLOT 003ed079 FLASH_Chol_cntl_init │ │ │ │ +0068acbc 00021a16 R_ARM_JUMP_SLOT 003d221d bl1_dscalediag │ │ │ │ +0068acc0 00119816 R_ARM_JUMP_SLOT 0033b379 zlarcm_ │ │ │ │ +0068acc4 000dc916 R_ARM_JUMP_SLOT 0052ced1 FLA_Bsvd_compute_shift_opd │ │ │ │ +0068acc8 0007dc16 R_ARM_JUMP_SLOT 001722c1 dggsvp_ │ │ │ │ 0068accc 0000c616 R_ARM_JUMP_SLOT 00000000 cherk_ │ │ │ │ -0068acd0 00109716 R_ARM_JUMP_SLOT 003b0369 f_open │ │ │ │ -0068acd4 000b5216 R_ARM_JUMP_SLOT 003c11a1 bl1_ztrmvsx │ │ │ │ -0068acd8 00179d16 R_ARM_JUMP_SLOT 0028906d sormrz_ │ │ │ │ -0068acdc 000d0116 R_ARM_JUMP_SLOT 002e9f31 zggrqf_ │ │ │ │ -0068ace0 00061416 R_ARM_JUMP_SLOT 003e21d1 FLA_CAQR_UT_inc_check │ │ │ │ -0068ace4 00098316 R_ARM_JUMP_SLOT 0029125d spprfs_ │ │ │ │ -0068ace8 0008ad16 R_ARM_JUMP_SLOT 0015b4e5 dgbtrf_ │ │ │ │ -0068acec 00019616 R_ARM_JUMP_SLOT 001a70b1 dlar1v_ │ │ │ │ +0068acd0 00109716 R_ARM_JUMP_SLOT 003b03ad f_open │ │ │ │ +0068acd4 000b5216 R_ARM_JUMP_SLOT 003c0cf5 bl1_ztrmvsx │ │ │ │ +0068acd8 00179d16 R_ARM_JUMP_SLOT 00289075 sormrz_ │ │ │ │ +0068acdc 000d0116 R_ARM_JUMP_SLOT 002eabf9 zggrqf_ │ │ │ │ +0068ace0 00061416 R_ARM_JUMP_SLOT 003e2219 FLA_CAQR_UT_inc_check │ │ │ │ +0068ace4 00098316 R_ARM_JUMP_SLOT 00291005 spprfs_ │ │ │ │ +0068ace8 0008ad16 R_ARM_JUMP_SLOT 0015b101 dgbtrf_ │ │ │ │ +0068acec 00019616 R_ARM_JUMP_SLOT 001a70d1 dlar1v_ │ │ │ │ 0068acf0 0000c716 R_ARM_JUMP_SLOT 00000000 cdotc_ │ │ │ │ -0068acf4 00010a16 R_ARM_JUMP_SLOT 003eaecd FLASH_Syrk_cntl_finalize │ │ │ │ -0068acf8 0017c216 R_ARM_JUMP_SLOT 00649b29 FLA_Apply_G_rf_ops_var6 │ │ │ │ -0068acfc 0006c416 R_ARM_JUMP_SLOT 0064cf85 FLA_Apply_pivots_rt │ │ │ │ -0068ad00 000db216 R_ARM_JUMP_SLOT 003fefc5 FLASH_Queue_verbose_output │ │ │ │ +0068acf4 00010a16 R_ARM_JUMP_SLOT 003eaf15 FLASH_Syrk_cntl_finalize │ │ │ │ +0068acf8 0017c216 R_ARM_JUMP_SLOT 00649b61 FLA_Apply_G_rf_ops_var6 │ │ │ │ +0068acfc 0006c416 R_ARM_JUMP_SLOT 0064cfbd FLA_Apply_pivots_rt │ │ │ │ +0068ad00 000db216 R_ARM_JUMP_SLOT 003ff65d FLASH_Queue_verbose_output │ │ │ │ 0068ad04 0000c816 R_ARM_JUMP_SLOT 00000000 dsbmv_ │ │ │ │ -0068ad08 0008d716 R_ARM_JUMP_SLOT 00405fe1 FLA_Triangularize │ │ │ │ -0068ad0c 000b3a16 R_ARM_JUMP_SLOT 0020bf2d izmax1_ │ │ │ │ -0068ad10 0015f216 R_ARM_JUMP_SLOT 0066a621 FLA_Apply_Q_UT_lnfr_blk_var1 │ │ │ │ -0068ad14 000f2316 R_ARM_JUMP_SLOT 00135911 csytri2x_ │ │ │ │ -0068ad18 00013916 R_ARM_JUMP_SLOT 004b721d FLA_Symm_lu_unb_var7 │ │ │ │ -0068ad1c 000bf716 R_ARM_JUMP_SLOT 005bce3d FLA_Eig_gest_nu_unb_var2 │ │ │ │ -0068ad20 000c0316 R_ARM_JUMP_SLOT 0056ddcd FLA_Ttmm_l_opd_var1 │ │ │ │ -0068ad24 000bfe16 R_ARM_JUMP_SLOT 00427321 FLA_Trinv_lu_unb_ext │ │ │ │ -0068ad28 00126216 R_ARM_JUMP_SLOT 00434955 FLA_Scalr_l_blk_var2 │ │ │ │ -0068ad2c 000edb16 R_ARM_JUMP_SLOT 003e2d25 FLA_Hess_UT_recover_tau_check │ │ │ │ -0068ad30 0017bb16 R_ARM_JUMP_SLOT 00640429 FLA_Apply_G_rf_ops_var2 │ │ │ │ -0068ad34 00134116 R_ARM_JUMP_SLOT 0055f7a5 FLA_Tevd_v_ops_var1 │ │ │ │ -0068ad38 000c9616 R_ARM_JUMP_SLOT 00290d75 sptcon_ │ │ │ │ -0068ad3c 00198f16 R_ARM_JUMP_SLOT 003bc215 bl1_sdcopymr │ │ │ │ -0068ad40 0002b616 R_ARM_JUMP_SLOT 0042bb09 FLA_Axpyt_h_blk_var1 │ │ │ │ -0068ad44 00176416 R_ARM_JUMP_SLOT 00446e45 FLA_Gemm_ht │ │ │ │ -0068ad48 001b0616 R_ARM_JUMP_SLOT 003e8075 FLA_Cntl_syrk_obj_create │ │ │ │ -0068ad4c 0009ee16 R_ARM_JUMP_SLOT 002d2eb9 zgebal_ │ │ │ │ -0068ad50 00092516 R_ARM_JUMP_SLOT 0041df49 FLA_Trmvsx_external │ │ │ │ -0068ad54 000dcd16 R_ARM_JUMP_SLOT 005c9019 FLA_Hess_UT_step_ofd_var3 │ │ │ │ -0068ad58 0008c116 R_ARM_JUMP_SLOT 005415c9 FLA_LU_nopiv_opt_var2 │ │ │ │ -0068ad5c 0015e216 R_ARM_JUMP_SLOT 003de1a9 FLA_Trmm_check │ │ │ │ -0068ad60 0018c716 R_ARM_JUMP_SLOT 003bc435 bl1_sccopymr │ │ │ │ -0068ad64 00159d16 R_ARM_JUMP_SLOT 003f01c5 FLASH_Obj_scalar_width_tl │ │ │ │ -0068ad68 00063216 R_ARM_JUMP_SLOT 004262d5 FLA_Eig_gest_il_unb_ext │ │ │ │ -0068ad6c 0007fd16 R_ARM_JUMP_SLOT 005abaa9 FLA_Eig_gest_iu_opt_var3 │ │ │ │ -0068ad70 00048916 R_ARM_JUMP_SLOT 005c57e1 FLA_Hess_UT_step_opd_var1 │ │ │ │ -0068ad74 000c5416 R_ARM_JUMP_SLOT 00588f59 FLA_Bidiag_UT_u_step_opd_var3 │ │ │ │ -0068ad78 00153116 R_ARM_JUMP_SLOT 00450449 FLA_Gemm_hn_unb_var5 │ │ │ │ -0068ad7c 000fda16 R_ARM_JUMP_SLOT 005118e5 FLA_Trsm_llh_blk_var1 │ │ │ │ -0068ad80 00173916 R_ARM_JUMP_SLOT 003b73b1 bl1_zcopy │ │ │ │ -0068ad84 00184416 R_ARM_JUMP_SLOT 001d8bc1 dspev_ │ │ │ │ -0068ad88 000ba216 R_ARM_JUMP_SLOT 002658d1 slarrc_ │ │ │ │ -0068ad8c 0007f416 R_ARM_JUMP_SLOT 005a5799 FLA_Eig_gest_il_unb_var4 │ │ │ │ -0068ad90 00176716 R_ARM_JUMP_SLOT 005e7a89 FLA_Lyap_n │ │ │ │ -0068ad94 000a9016 R_ARM_JUMP_SLOT 004a3209 FLA_Herk_uh_blk_var1 │ │ │ │ -0068ad98 00077a16 R_ARM_JUMP_SLOT 004fb5bd FLA_Trmm_lun_blk_var1 │ │ │ │ -0068ad9c 00047b16 R_ARM_JUMP_SLOT 003ae3e9 r_imag │ │ │ │ -0068ada0 000e8f16 R_ARM_JUMP_SLOT 004f2f2d FLA_Trmm_llh_blk_var3 │ │ │ │ -0068ada4 00082f16 R_ARM_JUMP_SLOT 0056c3ed FLA_Trinv_uu_opz_var4 │ │ │ │ -0068ada8 0012b516 R_ARM_JUMP_SLOT 0044458d FLA_Gemm │ │ │ │ -0068adac 00148f16 R_ARM_JUMP_SLOT 003e3df9 FLA_LU_piv_solve_check │ │ │ │ -0068adb0 0003ca16 R_ARM_JUMP_SLOT 0055d301 FLA_Tevd_francis_n_ops_var1 │ │ │ │ -0068adb4 000ae316 R_ARM_JUMP_SLOT 003e93bd FLASH_Trsv_cntl_init │ │ │ │ -0068adb8 0008d816 R_ARM_JUMP_SLOT 003c9a15 bl1_zsyr2k_blas │ │ │ │ -0068adbc 00150116 R_ARM_JUMP_SLOT 003b95b1 bl1_cswap │ │ │ │ -0068adc0 00096e16 R_ARM_JUMP_SLOT 000ec945 clalsa_ │ │ │ │ -0068adc4 000ccd16 R_ARM_JUMP_SLOT 003c336d bl1_zhemm_blas │ │ │ │ -0068adc8 000fb916 R_ARM_JUMP_SLOT 0044d471 FLA_Gemm_hh_blk_var5 │ │ │ │ -0068adcc 0012f816 R_ARM_JUMP_SLOT 0025b46d slapmr_ │ │ │ │ -0068add0 00056916 R_ARM_JUMP_SLOT 00148ead cungbr_ │ │ │ │ -0068add4 0007b916 R_ARM_JUMP_SLOT 0029d0e9 sstebz_ │ │ │ │ -0068add8 00049316 R_ARM_JUMP_SLOT 005cf1cd FLA_Hess_UT_step_opd_var5 │ │ │ │ -0068addc 00144516 R_ARM_JUMP_SLOT 005365f9 FLA_Chol_l_opd_var2 │ │ │ │ -0068ade0 0007ae16 R_ARM_JUMP_SLOT 005bbbed FLA_Eig_gest_nu_opt_var4 │ │ │ │ -0068ade4 00088f16 R_ARM_JUMP_SLOT 00423a11 FLA_Gemm_tc_task │ │ │ │ -0068ade8 000e2116 R_ARM_JUMP_SLOT 00423975 FLA_Gemm_nt_task │ │ │ │ -0068adec 00162616 R_ARM_JUMP_SLOT 004457b5 FLA_Gemm_ct │ │ │ │ -0068adf0 0019a516 R_ARM_JUMP_SLOT 003cd969 bl1_vector_inc │ │ │ │ -0068adf4 0011b316 R_ARM_JUMP_SLOT 003eda8d FLASH_UDdate_UT_cntl_finalize │ │ │ │ -0068adf8 00069416 R_ARM_JUMP_SLOT 0046efd1 FLA_Hemm_lu_unb_var1 │ │ │ │ -0068adfc 00014b16 R_ARM_JUMP_SLOT 00619d85 FLA_Sylv_nh_blk_var18 │ │ │ │ +0068ad08 0008d716 R_ARM_JUMP_SLOT 00405e1d FLA_Triangularize │ │ │ │ +0068ad0c 000b3a16 R_ARM_JUMP_SLOT 0020bf39 izmax1_ │ │ │ │ +0068ad10 0015f216 R_ARM_JUMP_SLOT 0066a3d1 FLA_Apply_Q_UT_lnfr_blk_var1 │ │ │ │ +0068ad14 000f2316 R_ARM_JUMP_SLOT 00134ccd csytri2x_ │ │ │ │ +0068ad18 00013916 R_ARM_JUMP_SLOT 004b7259 FLA_Symm_lu_unb_var7 │ │ │ │ +0068ad1c 000bf716 R_ARM_JUMP_SLOT 005bcf09 FLA_Eig_gest_nu_unb_var2 │ │ │ │ +0068ad20 000c0316 R_ARM_JUMP_SLOT 0056d725 FLA_Ttmm_l_opd_var1 │ │ │ │ +0068ad24 000bfe16 R_ARM_JUMP_SLOT 00427415 FLA_Trinv_lu_unb_ext │ │ │ │ +0068ad28 00126216 R_ARM_JUMP_SLOT 00434c49 FLA_Scalr_l_blk_var2 │ │ │ │ +0068ad2c 000edb16 R_ARM_JUMP_SLOT 003e2d6d FLA_Hess_UT_recover_tau_check │ │ │ │ +0068ad30 0017bb16 R_ARM_JUMP_SLOT 00640fb9 FLA_Apply_G_rf_ops_var2 │ │ │ │ +0068ad34 00134116 R_ARM_JUMP_SLOT 0055f6b9 FLA_Tevd_v_ops_var1 │ │ │ │ +0068ad38 000c9616 R_ARM_JUMP_SLOT 00290d7d sptcon_ │ │ │ │ +0068ad3c 00198f16 R_ARM_JUMP_SLOT 003bbce5 bl1_sdcopymr │ │ │ │ +0068ad40 0002b616 R_ARM_JUMP_SLOT 0042bb51 FLA_Axpyt_h_blk_var1 │ │ │ │ +0068ad44 00176416 R_ARM_JUMP_SLOT 00446e8d FLA_Gemm_ht │ │ │ │ +0068ad48 001b0616 R_ARM_JUMP_SLOT 003e8065 FLA_Cntl_syrk_obj_create │ │ │ │ +0068ad4c 0009ee16 R_ARM_JUMP_SLOT 002d4f59 zgebal_ │ │ │ │ +0068ad50 00092516 R_ARM_JUMP_SLOT 0041e289 FLA_Trmvsx_external │ │ │ │ +0068ad54 000dcd16 R_ARM_JUMP_SLOT 005c7a21 FLA_Hess_UT_step_ofd_var3 │ │ │ │ +0068ad58 0008c116 R_ARM_JUMP_SLOT 00541601 FLA_LU_nopiv_opt_var2 │ │ │ │ +0068ad5c 0015e216 R_ARM_JUMP_SLOT 003de30d FLA_Trmm_check │ │ │ │ +0068ad60 0018c716 R_ARM_JUMP_SLOT 003bbf05 bl1_sccopymr │ │ │ │ +0068ad64 00159d16 R_ARM_JUMP_SLOT 003f02ed FLASH_Obj_scalar_width_tl │ │ │ │ +0068ad68 00063216 R_ARM_JUMP_SLOT 0042631d FLA_Eig_gest_il_unb_ext │ │ │ │ +0068ad6c 0007fd16 R_ARM_JUMP_SLOT 005ace6d FLA_Eig_gest_iu_opt_var3 │ │ │ │ +0068ad70 00048916 R_ARM_JUMP_SLOT 005c5819 FLA_Hess_UT_step_opd_var1 │ │ │ │ +0068ad74 000c5416 R_ARM_JUMP_SLOT 005884e5 FLA_Bidiag_UT_u_step_opd_var3 │ │ │ │ +0068ad78 00153116 R_ARM_JUMP_SLOT 00450491 FLA_Gemm_hn_unb_var5 │ │ │ │ +0068ad7c 000fda16 R_ARM_JUMP_SLOT 00511921 FLA_Trsm_llh_blk_var1 │ │ │ │ +0068ad80 00173916 R_ARM_JUMP_SLOT 003b7619 bl1_zcopy │ │ │ │ +0068ad84 00184416 R_ARM_JUMP_SLOT 001d9141 dspev_ │ │ │ │ +0068ad88 000ba216 R_ARM_JUMP_SLOT 00266ca1 slarrc_ │ │ │ │ +0068ad8c 0007f416 R_ARM_JUMP_SLOT 005a57d1 FLA_Eig_gest_il_unb_var4 │ │ │ │ +0068ad90 00176716 R_ARM_JUMP_SLOT 005e7ac5 FLA_Lyap_n │ │ │ │ +0068ad94 000a9016 R_ARM_JUMP_SLOT 004a3245 FLA_Herk_uh_blk_var1 │ │ │ │ +0068ad98 00077a16 R_ARM_JUMP_SLOT 004faa75 FLA_Trmm_lun_blk_var1 │ │ │ │ +0068ad9c 00047b16 R_ARM_JUMP_SLOT 003ae425 r_imag │ │ │ │ +0068ada0 000e8f16 R_ARM_JUMP_SLOT 004f26f1 FLA_Trmm_llh_blk_var3 │ │ │ │ +0068ada4 00082f16 R_ARM_JUMP_SLOT 0056c80d FLA_Trinv_uu_opz_var4 │ │ │ │ +0068ada8 0012b516 R_ARM_JUMP_SLOT 00444475 FLA_Gemm │ │ │ │ +0068adac 00148f16 R_ARM_JUMP_SLOT 003e3d81 FLA_LU_piv_solve_check │ │ │ │ +0068adb0 0003ca16 R_ARM_JUMP_SLOT 0055d1c1 FLA_Tevd_francis_n_ops_var1 │ │ │ │ +0068adb4 000ae316 R_ARM_JUMP_SLOT 003e9405 FLASH_Trsv_cntl_init │ │ │ │ +0068adb8 0008d816 R_ARM_JUMP_SLOT 003c7fe5 bl1_zsyr2k_blas │ │ │ │ +0068adbc 00150116 R_ARM_JUMP_SLOT 003b9389 bl1_cswap │ │ │ │ +0068adc0 00096e16 R_ARM_JUMP_SLOT 000ebd21 clalsa_ │ │ │ │ +0068adc4 000ccd16 R_ARM_JUMP_SLOT 003c4725 bl1_zhemm_blas │ │ │ │ +0068adc8 000fb916 R_ARM_JUMP_SLOT 0044d4b9 FLA_Gemm_hh_blk_var5 │ │ │ │ +0068adcc 0012f816 R_ARM_JUMP_SLOT 0025ad61 slapmr_ │ │ │ │ +0068add0 00056916 R_ARM_JUMP_SLOT 00148ea5 cungbr_ │ │ │ │ +0068add4 0007b916 R_ARM_JUMP_SLOT 0029ead1 sstebz_ │ │ │ │ +0068add8 00049316 R_ARM_JUMP_SLOT 005cab6d FLA_Hess_UT_step_opd_var5 │ │ │ │ +0068addc 00144516 R_ARM_JUMP_SLOT 00536639 FLA_Chol_l_opd_var2 │ │ │ │ +0068ade0 0007ae16 R_ARM_JUMP_SLOT 005bcba1 FLA_Eig_gest_nu_opt_var4 │ │ │ │ +0068ade4 00088f16 R_ARM_JUMP_SLOT 00423ced FLA_Gemm_tc_task │ │ │ │ +0068ade8 000e2116 R_ARM_JUMP_SLOT 00423c51 FLA_Gemm_nt_task │ │ │ │ +0068adec 00162616 R_ARM_JUMP_SLOT 004468e9 FLA_Gemm_ct │ │ │ │ +0068adf0 0019a516 R_ARM_JUMP_SLOT 003cd889 bl1_vector_inc │ │ │ │ +0068adf4 0011b316 R_ARM_JUMP_SLOT 003edb71 FLASH_UDdate_UT_cntl_finalize │ │ │ │ +0068adf8 00069416 R_ARM_JUMP_SLOT 0046fb05 FLA_Hemm_lu_unb_var1 │ │ │ │ +0068adfc 00014b16 R_ARM_JUMP_SLOT 00619919 FLA_Sylv_nh_blk_var18 │ │ │ │ 0068ae00 0000c916 R_ARM_JUMP_SLOT 00000000 omp_destroy_lock@OMP_3.0 │ │ │ │ 0068ae04 0000ca16 R_ARM_JUMP_SLOT 00000000 csyrk_ │ │ │ │ -0068ae08 00140916 R_ARM_JUMP_SLOT 0054ad11 FLASH_CAQR_UT_inc_determine_alg_blocksize │ │ │ │ -0068ae0c 0018ff16 R_ARM_JUMP_SLOT 005620e1 FLA_Trinv_ln_blk_var4 │ │ │ │ -0068ae10 00145116 R_ARM_JUMP_SLOT 00364aa9 zstedc_ │ │ │ │ -0068ae14 00020e16 R_ARM_JUMP_SLOT 003f3dd1 FLA_Memory_leak_counter_init │ │ │ │ -0068ae18 00089316 R_ARM_JUMP_SLOT 00513a15 FLA_Trsm_lln_blk_var3 │ │ │ │ -0068ae1c 0006c516 R_ARM_JUMP_SLOT 003ed379 FLASH_LU_piv_cntl_finalize │ │ │ │ -0068ae20 00092816 R_ARM_JUMP_SLOT 00427a25 FLA_Apply_Q_UT_task │ │ │ │ -0068ae24 0015ed16 R_ARM_JUMP_SLOT 003b8211 bl1_snrm2 │ │ │ │ -0068ae28 000a3116 R_ARM_JUMP_SLOT 003e4c61 FLA_QR_UT_recover_tau_check │ │ │ │ -0068ae2c 001bb616 R_ARM_JUMP_SLOT 0036a8c5 zsyconv_ │ │ │ │ -0068ae30 00116e16 R_ARM_JUMP_SLOT 004251ad FLA_Trsm_task │ │ │ │ -0068ae34 00130016 R_ARM_JUMP_SLOT 00597c11 FLA_Fused_UYx_ZVx_ops_var1 │ │ │ │ +0068ae08 00140916 R_ARM_JUMP_SLOT 0054ba6d FLASH_CAQR_UT_inc_determine_alg_blocksize │ │ │ │ +0068ae0c 0018ff16 R_ARM_JUMP_SLOT 0056211d FLA_Trinv_ln_blk_var4 │ │ │ │ +0068ae10 00145116 R_ARM_JUMP_SLOT 00364ae1 zstedc_ │ │ │ │ +0068ae14 00020e16 R_ARM_JUMP_SLOT 003f3be9 FLA_Memory_leak_counter_init │ │ │ │ +0068ae18 00089316 R_ARM_JUMP_SLOT 00513a51 FLA_Trsm_lln_blk_var3 │ │ │ │ +0068ae1c 0006c516 R_ARM_JUMP_SLOT 003ed3c1 FLASH_LU_piv_cntl_finalize │ │ │ │ +0068ae20 00092816 R_ARM_JUMP_SLOT 00427df1 FLA_Apply_Q_UT_task │ │ │ │ +0068ae24 0015ed16 R_ARM_JUMP_SLOT 003b91c1 bl1_snrm2 │ │ │ │ +0068ae28 000a3116 R_ARM_JUMP_SLOT 003e4ca9 FLA_QR_UT_recover_tau_check │ │ │ │ +0068ae2c 001bb616 R_ARM_JUMP_SLOT 0036a375 zsyconv_ │ │ │ │ +0068ae30 00116e16 R_ARM_JUMP_SLOT 004257d1 FLA_Trsm_task │ │ │ │ +0068ae34 00130016 R_ARM_JUMP_SLOT 00594965 FLA_Fused_UYx_ZVx_ops_var1 │ │ │ │ 0068ae38 0000cb16 R_ARM_JUMP_SLOT 00000000 __sprintf_chk@GLIBC_2.4 │ │ │ │ 0068ae3c 0000cc16 R_ARM_JUMP_SLOT 00000000 stpmv_ │ │ │ │ 0068ae40 0000cd16 R_ARM_JUMP_SLOT 00000000 chpmv_ │ │ │ │ -0068ae44 00054816 R_ARM_JUMP_SLOT 00407b29 FLA_Hevv_2x2_ops │ │ │ │ -0068ae48 0001a116 R_ARM_JUMP_SLOT 005fc471 FLA_Sylv_hh_blk_var12 │ │ │ │ -0068ae4c 001bf016 R_ARM_JUMP_SLOT 00565a71 FLA_Trinv_lu_opt_var2 │ │ │ │ -0068ae50 00181316 R_ARM_JUMP_SLOT 005a65b5 FLA_Eig_gest_iu_blk_var1 │ │ │ │ -0068ae54 0002bc16 R_ARM_JUMP_SLOT 00191eb1 dlaed4_ │ │ │ │ -0068ae58 000f6816 R_ARM_JUMP_SLOT 004c3471 FLA_Symm_ru_unb_var5 │ │ │ │ -0068ae5c 00151c16 R_ARM_JUMP_SLOT 003c9589 bl1_csyr2k_blas │ │ │ │ -0068ae60 001c0a16 R_ARM_JUMP_SLOT 0056b579 FLA_Trinv_uu_opt_var2 │ │ │ │ -0068ae64 001a9716 R_ARM_JUMP_SLOT 000811fd sgelq2_check │ │ │ │ -0068ae68 00105c16 R_ARM_JUMP_SLOT 005283d1 FLA_Trsm_ruh_unb_var2 │ │ │ │ -0068ae6c 000a9516 R_ARM_JUMP_SLOT 0024277d slaebz_ │ │ │ │ -0068ae70 001baf16 R_ARM_JUMP_SLOT 00388951 zunbdb2_ │ │ │ │ -0068ae74 00071e16 R_ARM_JUMP_SLOT 006724d5 FLA_Apply_Q_UT_rnfc_blk_var1 │ │ │ │ -0068ae78 00021b16 R_ARM_JUMP_SLOT 0051d0b1 FLA_Trsm_lut_unb_var3 │ │ │ │ -0068ae7c 00093916 R_ARM_JUMP_SLOT 004253cd FLA_Trsm_luh_task │ │ │ │ -0068ae80 0012fd16 R_ARM_JUMP_SLOT 003e20d9 FLA_CAQR2_UT_internal_check │ │ │ │ -0068ae84 00075016 R_ARM_JUMP_SLOT 0043dd55 FLA_Gemm_cc_unb_var5 │ │ │ │ -0068ae88 001ad516 R_ARM_JUMP_SLOT 0036ce89 zsyrfs_ │ │ │ │ -0068ae8c 0001ea16 R_ARM_JUMP_SLOT 002cb299 zgbrfs_ │ │ │ │ +0068ae44 00054816 R_ARM_JUMP_SLOT 00407b71 FLA_Hevv_2x2_ops │ │ │ │ +0068ae48 0001a116 R_ARM_JUMP_SLOT 005fb871 FLA_Sylv_hh_blk_var12 │ │ │ │ +0068ae4c 001bf016 R_ARM_JUMP_SLOT 00565aad FLA_Trinv_lu_opt_var2 │ │ │ │ +0068ae50 00181316 R_ARM_JUMP_SLOT 005a65ed FLA_Eig_gest_iu_blk_var1 │ │ │ │ +0068ae54 0002bc16 R_ARM_JUMP_SLOT 001917a1 dlaed4_ │ │ │ │ +0068ae58 000f6816 R_ARM_JUMP_SLOT 004c34ad FLA_Symm_ru_unb_var5 │ │ │ │ +0068ae5c 00151c16 R_ARM_JUMP_SLOT 003c7b59 bl1_csyr2k_blas │ │ │ │ +0068ae60 001c0a16 R_ARM_JUMP_SLOT 0056b215 FLA_Trinv_uu_opt_var2 │ │ │ │ +0068ae64 001a9716 R_ARM_JUMP_SLOT 00081515 sgelq2_check │ │ │ │ +0068ae68 00105c16 R_ARM_JUMP_SLOT 005287cd FLA_Trsm_ruh_unb_var2 │ │ │ │ +0068ae6c 000a9516 R_ARM_JUMP_SLOT 00242a45 slaebz_ │ │ │ │ +0068ae70 001baf16 R_ARM_JUMP_SLOT 00389469 zunbdb2_ │ │ │ │ +0068ae74 00071e16 R_ARM_JUMP_SLOT 0067278d FLA_Apply_Q_UT_rnfc_blk_var1 │ │ │ │ +0068ae78 00021b16 R_ARM_JUMP_SLOT 0051e385 FLA_Trsm_lut_unb_var3 │ │ │ │ +0068ae7c 00093916 R_ARM_JUMP_SLOT 004259f1 FLA_Trsm_luh_task │ │ │ │ +0068ae80 0012fd16 R_ARM_JUMP_SLOT 003e1e69 FLA_CAQR2_UT_internal_check │ │ │ │ +0068ae84 00075016 R_ARM_JUMP_SLOT 0043e2dd FLA_Gemm_cc_unb_var5 │ │ │ │ +0068ae88 001ad516 R_ARM_JUMP_SLOT 0036cb79 zsyrfs_ │ │ │ │ +0068ae8c 0001ea16 R_ARM_JUMP_SLOT 002cb2a9 zgbrfs_ │ │ │ │ 0068ae90 001aa516 R_ARM_JUMP_SLOT 000854ed spotrf_check │ │ │ │ -0068ae94 00087d16 R_ARM_JUMP_SLOT 0055d981 FLA_Tevd_n_opc_var1 │ │ │ │ -0068ae98 0017f516 R_ARM_JUMP_SLOT 001b8781 dlasd7_ │ │ │ │ -0068ae9c 00178516 R_ARM_JUMP_SLOT 003366d1 zlaqp2_ │ │ │ │ -0068aea0 00160a16 R_ARM_JUMP_SLOT 00444c6d FLA_Gemm_ch │ │ │ │ -0068aea4 00078e16 R_ARM_JUMP_SLOT 0056b399 FLA_Trinv_uu_opd_var2 │ │ │ │ -0068aea8 000ddd16 R_ARM_JUMP_SLOT 0011b965 cpttrf_ │ │ │ │ -0068aeac 00138016 R_ARM_JUMP_SLOT 003f3e6d FLA_malloc │ │ │ │ -0068aeb0 0017ec16 R_ARM_JUMP_SLOT 00496ad1 FLA_Her2k_un_blk_var3 │ │ │ │ -0068aeb4 000ec216 R_ARM_JUMP_SLOT 006594ad FLA_Apply_Q_UT_lnfr │ │ │ │ -0068aeb8 00121b16 R_ARM_JUMP_SLOT 004ebb95 FLA_Syrk_ut_blk_var3 │ │ │ │ -0068aebc 0013d516 R_ARM_JUMP_SLOT 001eeef5 dtftri_ │ │ │ │ -0068aec0 00045a16 R_ARM_JUMP_SLOT 003e8211 FLA_Cntl_qrut_obj_create │ │ │ │ +0068ae94 00087d16 R_ARM_JUMP_SLOT 0055e1a1 FLA_Tevd_n_opc_var1 │ │ │ │ +0068ae98 0017f516 R_ARM_JUMP_SLOT 001b7201 dlasd7_ │ │ │ │ +0068ae9c 00178516 R_ARM_JUMP_SLOT 00336711 zlaqp2_ │ │ │ │ +0068aea0 00160a16 R_ARM_JUMP_SLOT 004445b1 FLA_Gemm_ch │ │ │ │ +0068aea4 00078e16 R_ARM_JUMP_SLOT 0056b035 FLA_Trinv_uu_opd_var2 │ │ │ │ +0068aea8 000ddd16 R_ARM_JUMP_SLOT 0011b769 cpttrf_ │ │ │ │ +0068aeac 00138016 R_ARM_JUMP_SLOT 003f3c85 FLA_malloc │ │ │ │ +0068aeb0 0017ec16 R_ARM_JUMP_SLOT 00496b0d FLA_Her2k_un_blk_var3 │ │ │ │ +0068aeb4 000ec216 R_ARM_JUMP_SLOT 006594e5 FLA_Apply_Q_UT_lnfr │ │ │ │ +0068aeb8 00121b16 R_ARM_JUMP_SLOT 004ebbd1 FLA_Syrk_ut_blk_var3 │ │ │ │ +0068aebc 0013d516 R_ARM_JUMP_SLOT 001ee659 dtftri_ │ │ │ │ +0068aec0 00045a16 R_ARM_JUMP_SLOT 003e8675 FLA_Cntl_qrut_obj_create │ │ │ │ 0068aec4 0000ce16 R_ARM_JUMP_SLOT 00000000 sger_ │ │ │ │ -0068aec8 00099b16 R_ARM_JUMP_SLOT 00106e85 clasyf_ │ │ │ │ -0068aecc 0015ca16 R_ARM_JUMP_SLOT 0032c571 zlals0_ │ │ │ │ -0068aed0 000a8a16 R_ARM_JUMP_SLOT 004d1cc9 FLA_Syr2k_lt_unb_var1 │ │ │ │ +0068aec8 00099b16 R_ARM_JUMP_SLOT 0010702d clasyf_ │ │ │ │ +0068aecc 0015ca16 R_ARM_JUMP_SLOT 0032e1c1 zlals0_ │ │ │ │ +0068aed0 000a8a16 R_ARM_JUMP_SLOT 004d1a99 FLA_Syr2k_lt_unb_var1 │ │ │ │ 0068aed4 0000cf16 R_ARM_JUMP_SLOT 00000000 times@GLIBC_2.4 │ │ │ │ -0068aed8 00077816 R_ARM_JUMP_SLOT 003eae09 FLASH_Syrk_cntl_init │ │ │ │ -0068aedc 0011c716 R_ARM_JUMP_SLOT 0056ed39 FLA_Ttmm_l_ops_var3 │ │ │ │ -0068aee0 0005c416 R_ARM_JUMP_SLOT 003c7445 bl1_dtrmmsx │ │ │ │ -0068aee4 0018c816 R_ARM_JUMP_SLOT 002c00a9 strtrs_ │ │ │ │ -0068aee8 00016d16 R_ARM_JUMP_SLOT 003aff3d b_char │ │ │ │ -0068aeec 000f5a16 R_ARM_JUMP_SLOT 004c1ec1 FLA_Symm_ru_unb_var1 │ │ │ │ -0068aef0 000f7516 R_ARM_JUMP_SLOT 004fa4fd FLA_Trmm_luh_unb_var4 │ │ │ │ -0068aef4 000d6d16 R_ARM_JUMP_SLOT 0031e939 zlaed8_ │ │ │ │ -0068aef8 00062416 R_ARM_JUMP_SLOT 00379e71 ztgsen_ │ │ │ │ -0068aefc 00019916 R_ARM_JUMP_SLOT 001aa189 dlaqtr_ │ │ │ │ -0068af00 000f2416 R_ARM_JUMP_SLOT 003dcbcd FLA_Gemm_check │ │ │ │ -0068af04 0018af16 R_ARM_JUMP_SLOT 00577335 FLA_Bidiag_UT_recover_tau_panel │ │ │ │ -0068af08 000bf816 R_ARM_JUMP_SLOT 004b021d FLA_Symm_ll_unb_var5 │ │ │ │ -0068af0c 00092b16 R_ARM_JUMP_SLOT 003f65a9 FLA_Obj_attach_buffer │ │ │ │ -0068af10 00116316 R_ARM_JUMP_SLOT 00579d2d FLA_Bidiag_UT_realify_diagonals │ │ │ │ -0068af14 00132d16 R_ARM_JUMP_SLOT 003b74ed bl1_zconjmr │ │ │ │ -0068af18 000b2f16 R_ARM_JUMP_SLOT 0049fd41 FLA_Herk_lh_unb_var6 │ │ │ │ -0068af1c 00044916 R_ARM_JUMP_SLOT 003bd819 bl1_sdcopymrt │ │ │ │ -0068af20 000d5116 R_ARM_JUMP_SLOT 001d1db1 dpotrs_ │ │ │ │ -0068af24 00142b16 R_ARM_JUMP_SLOT 001d083d dpoequ_ │ │ │ │ -0068af28 00166316 R_ARM_JUMP_SLOT 00574ddd FLA_Bidiag_UT_form_V │ │ │ │ -0068af2c 000efb16 R_ARM_JUMP_SLOT 00508589 FLA_Trmm_ruh_unb_var3 │ │ │ │ -0068af30 00136616 R_ARM_JUMP_SLOT 005e4849 FLA_Tridiag_UT_l_opt_var2 │ │ │ │ -0068af34 00040f16 R_ARM_JUMP_SLOT 003e83bd FLA_Cntl_trinv_obj_create │ │ │ │ -0068af38 000bc516 R_ARM_JUMP_SLOT 00503c69 FLA_Trmm_rlt_blk_var1 │ │ │ │ -0068af3c 0016e316 R_ARM_JUMP_SLOT 0066aea9 FLA_Apply_Q_UT_rhbc_blk_var1 │ │ │ │ -0068af40 00198c16 R_ARM_JUMP_SLOT 00425511 FLA_Trsm_rlc_task │ │ │ │ -0068af44 00081916 R_ARM_JUMP_SLOT 003b0cd1 bl1_camax │ │ │ │ -0068af48 0009ec16 R_ARM_JUMP_SLOT 0056fbf9 FLA_Ttmm_u_blk_var3 │ │ │ │ -0068af4c 001a2f16 R_ARM_JUMP_SLOT 000e94e9 clals0_ │ │ │ │ -0068af50 0005c516 R_ARM_JUMP_SLOT 00240ad9 slae2_ │ │ │ │ -0068af54 00199316 R_ARM_JUMP_SLOT 00307e09 zhpcon_ │ │ │ │ -0068af58 00025016 R_ARM_JUMP_SLOT 0045dd9d FLA_Gemm_th_unb_var4 │ │ │ │ -0068af5c 00051b16 R_ARM_JUMP_SLOT 003ad049 c_abs │ │ │ │ -0068af60 000fb216 R_ARM_JUMP_SLOT 0019c481 dlanhs_ │ │ │ │ -0068af64 0017f316 R_ARM_JUMP_SLOT 00498339 FLA_Her2k_un_blk_var7 │ │ │ │ -0068af68 00186916 R_ARM_JUMP_SLOT 003f74a5 FLA_Check_adjacent_objects_2x1 │ │ │ │ -0068af6c 000a1616 R_ARM_JUMP_SLOT 005ff9c1 FLA_Sylv_hh_blk_var2 │ │ │ │ -0068af70 0007a316 R_ARM_JUMP_SLOT 003efa75 FLASH_Set │ │ │ │ -0068af74 000e2316 R_ARM_JUMP_SLOT 003f3d91 FLA_Finalize │ │ │ │ -0068af78 00085b16 R_ARM_JUMP_SLOT 004198dd FLA_Axpy_task │ │ │ │ -0068af7c 00101216 R_ARM_JUMP_SLOT 00431fe5 FLA_Copyt_h_blk_var1 │ │ │ │ -0068af80 00101f16 R_ARM_JUMP_SLOT 00672c69 FLA_Apply_Q_UT_rnbr_blk_var3 │ │ │ │ -0068af84 001c0f16 R_ARM_JUMP_SLOT 005e9c25 FLA_Lyap_h_ops_var1 │ │ │ │ -0068af88 0005f416 R_ARM_JUMP_SLOT 003b87dd bl1_cscopyv │ │ │ │ -0068af8c 00124716 R_ARM_JUMP_SLOT 003860bd ztzrqf_ │ │ │ │ -0068af90 00190016 R_ARM_JUMP_SLOT 005d9551 FLA_Tridiag_UT_shift_U_l_opz │ │ │ │ -0068af94 00111916 R_ARM_JUMP_SLOT 003b0ca9 bl1_damax │ │ │ │ -0068af98 0005f916 R_ARM_JUMP_SLOT 003d5351 FLA_Obj_extract_real_scalar_check │ │ │ │ -0068af9c 000cdc16 R_ARM_JUMP_SLOT 00125755 csteqr_ │ │ │ │ -0068afa0 00094416 R_ARM_JUMP_SLOT 0051b455 FLA_Trsm_lun_unb_var3 │ │ │ │ -0068afa4 001bfe16 R_ARM_JUMP_SLOT 001cb38d dormr3_ │ │ │ │ -0068afa8 00179516 R_ARM_JUMP_SLOT 005ec811 FLA_Lyap_h_opz_var3 │ │ │ │ -0068afac 001bfa16 R_ARM_JUMP_SLOT 003ec005 FLA_QR_UT_cntl_init │ │ │ │ -0068afb0 0013bb16 R_ARM_JUMP_SLOT 00403845 FLA_Random_spd_matrix │ │ │ │ -0068afb4 000b4516 R_ARM_JUMP_SLOT 003b0c81 bl1_samax │ │ │ │ -0068afb8 00083c16 R_ARM_JUMP_SLOT 003e8539 FLA_Cntl_spdinv_obj_create │ │ │ │ -0068afbc 001b7516 R_ARM_JUMP_SLOT 00458729 FLA_Gemm_nt_blk_var1 │ │ │ │ -0068afc0 0001ff16 R_ARM_JUMP_SLOT 000fbf75 clarz_ │ │ │ │ -0068afc4 00035816 R_ARM_JUMP_SLOT 004a18f1 FLA_Herk_ln_blk_var4 │ │ │ │ +0068aed8 00077816 R_ARM_JUMP_SLOT 003eae51 FLASH_Syrk_cntl_init │ │ │ │ +0068aedc 0011c716 R_ARM_JUMP_SLOT 0056e9c9 FLA_Ttmm_l_ops_var3 │ │ │ │ +0068aee0 0005c416 R_ARM_JUMP_SLOT 003c86bd bl1_dtrmmsx │ │ │ │ +0068aee4 0018c816 R_ARM_JUMP_SLOT 002c28ad strtrs_ │ │ │ │ +0068aee8 00016d16 R_ARM_JUMP_SLOT 003aff1d b_char │ │ │ │ +0068aeec 000f5a16 R_ARM_JUMP_SLOT 004c1cb1 FLA_Symm_ru_unb_var1 │ │ │ │ +0068aef0 000f7516 R_ARM_JUMP_SLOT 004fbce1 FLA_Trmm_luh_unb_var4 │ │ │ │ +0068aef4 000d6d16 R_ARM_JUMP_SLOT 0031e971 zlaed8_ │ │ │ │ +0068aef8 00062416 R_ARM_JUMP_SLOT 0037b9a1 ztgsen_ │ │ │ │ +0068aefc 00019916 R_ARM_JUMP_SLOT 001aa1a9 dlaqtr_ │ │ │ │ +0068af00 000f2416 R_ARM_JUMP_SLOT 003dcb29 FLA_Gemm_check │ │ │ │ +0068af04 0018af16 R_ARM_JUMP_SLOT 005778e1 FLA_Bidiag_UT_recover_tau_panel │ │ │ │ +0068af08 000bf816 R_ARM_JUMP_SLOT 004b0259 FLA_Symm_ll_unb_var5 │ │ │ │ +0068af0c 00092b16 R_ARM_JUMP_SLOT 003f65f1 FLA_Obj_attach_buffer │ │ │ │ +0068af10 00116316 R_ARM_JUMP_SLOT 0057a975 FLA_Bidiag_UT_realify_diagonals │ │ │ │ +0068af14 00132d16 R_ARM_JUMP_SLOT 003b7495 bl1_zconjmr │ │ │ │ +0068af18 000b2f16 R_ARM_JUMP_SLOT 004a0635 FLA_Herk_lh_unb_var6 │ │ │ │ +0068af1c 00044916 R_ARM_JUMP_SLOT 003bdc21 bl1_sdcopymrt │ │ │ │ +0068af20 000d5116 R_ARM_JUMP_SLOT 001d1cb5 dpotrs_ │ │ │ │ +0068af24 00142b16 R_ARM_JUMP_SLOT 001d0ef5 dpoequ_ │ │ │ │ +0068af28 00166316 R_ARM_JUMP_SLOT 00575285 FLA_Bidiag_UT_form_V │ │ │ │ +0068af2c 000efb16 R_ARM_JUMP_SLOT 005085c5 FLA_Trmm_ruh_unb_var3 │ │ │ │ +0068af30 00136616 R_ARM_JUMP_SLOT 005e3919 FLA_Tridiag_UT_l_opt_var2 │ │ │ │ +0068af34 00040f16 R_ARM_JUMP_SLOT 003e8821 FLA_Cntl_trinv_obj_create │ │ │ │ +0068af38 000bc516 R_ARM_JUMP_SLOT 005037f1 FLA_Trmm_rlt_blk_var1 │ │ │ │ +0068af3c 0016e316 R_ARM_JUMP_SLOT 0066aee1 FLA_Apply_Q_UT_rhbc_blk_var1 │ │ │ │ +0068af40 00198c16 R_ARM_JUMP_SLOT 00425b35 FLA_Trsm_rlc_task │ │ │ │ +0068af44 00081916 R_ARM_JUMP_SLOT 003b0c29 bl1_camax │ │ │ │ +0068af48 0009ec16 R_ARM_JUMP_SLOT 0056f829 FLA_Ttmm_u_blk_var3 │ │ │ │ +0068af4c 001a2f16 R_ARM_JUMP_SLOT 000e8dd5 clals0_ │ │ │ │ +0068af50 0005c516 R_ARM_JUMP_SLOT 00241579 slae2_ │ │ │ │ +0068af54 00199316 R_ARM_JUMP_SLOT 00308199 zhpcon_ │ │ │ │ +0068af58 00025016 R_ARM_JUMP_SLOT 0045e57d FLA_Gemm_th_unb_var4 │ │ │ │ +0068af5c 00051b16 R_ARM_JUMP_SLOT 003ad0b1 c_abs │ │ │ │ +0068af60 000fb216 R_ARM_JUMP_SLOT 0019c7a9 dlanhs_ │ │ │ │ +0068af64 0017f316 R_ARM_JUMP_SLOT 00498665 FLA_Her2k_un_blk_var7 │ │ │ │ +0068af68 00186916 R_ARM_JUMP_SLOT 003f828d FLA_Check_adjacent_objects_2x1 │ │ │ │ +0068af6c 000a1616 R_ARM_JUMP_SLOT 00600621 FLA_Sylv_hh_blk_var2 │ │ │ │ +0068af70 0007a316 R_ARM_JUMP_SLOT 003efc75 FLASH_Set │ │ │ │ +0068af74 000e2316 R_ARM_JUMP_SLOT 003f3ba9 FLA_Finalize │ │ │ │ +0068af78 00085b16 R_ARM_JUMP_SLOT 00419925 FLA_Axpy_task │ │ │ │ +0068af7c 00101216 R_ARM_JUMP_SLOT 00432121 FLA_Copyt_h_blk_var1 │ │ │ │ +0068af80 00101f16 R_ARM_JUMP_SLOT 00672f21 FLA_Apply_Q_UT_rnbr_blk_var3 │ │ │ │ +0068af84 001c0f16 R_ARM_JUMP_SLOT 005eaa01 FLA_Lyap_h_ops_var1 │ │ │ │ +0068af88 0005f416 R_ARM_JUMP_SLOT 003b84ad bl1_cscopyv │ │ │ │ +0068af8c 00124716 R_ARM_JUMP_SLOT 00385f95 ztzrqf_ │ │ │ │ +0068af90 00190016 R_ARM_JUMP_SLOT 005daa9d FLA_Tridiag_UT_shift_U_l_opz │ │ │ │ +0068af94 00111916 R_ARM_JUMP_SLOT 003b0c01 bl1_damax │ │ │ │ +0068af98 0005f916 R_ARM_JUMP_SLOT 003d5399 FLA_Obj_extract_real_scalar_check │ │ │ │ +0068af9c 000cdc16 R_ARM_JUMP_SLOT 001261e1 csteqr_ │ │ │ │ +0068afa0 00094416 R_ARM_JUMP_SLOT 0051cd99 FLA_Trsm_lun_unb_var3 │ │ │ │ +0068afa4 001bfe16 R_ARM_JUMP_SLOT 001caee9 dormr3_ │ │ │ │ +0068afa8 00179516 R_ARM_JUMP_SLOT 005ec84d FLA_Lyap_h_opz_var3 │ │ │ │ +0068afac 001bfa16 R_ARM_JUMP_SLOT 003ebf5d FLA_QR_UT_cntl_init │ │ │ │ +0068afb0 0013bb16 R_ARM_JUMP_SLOT 00403909 FLA_Random_spd_matrix │ │ │ │ +0068afb4 000b4516 R_ARM_JUMP_SLOT 003b0bd9 bl1_samax │ │ │ │ +0068afb8 00083c16 R_ARM_JUMP_SLOT 003e899d FLA_Cntl_spdinv_obj_create │ │ │ │ +0068afbc 001b7516 R_ARM_JUMP_SLOT 00459515 FLA_Gemm_nt_blk_var1 │ │ │ │ +0068afc0 0001ff16 R_ARM_JUMP_SLOT 000fc571 clarz_ │ │ │ │ +0068afc4 00035816 R_ARM_JUMP_SLOT 004a1501 FLA_Herk_ln_blk_var4 │ │ │ │ 0068afc8 0000d016 R_ARM_JUMP_SLOT 00000000 cos │ │ │ │ -0068afcc 001c5b16 R_ARM_JUMP_SLOT 003f6619 FLA_Obj_create_buffer │ │ │ │ -0068afd0 001b1a16 R_ARM_JUMP_SLOT 003dd7b5 FLA_Symm_internal_check │ │ │ │ -0068afd4 000ae516 R_ARM_JUMP_SLOT 0014ead1 cunmhr_ │ │ │ │ -0068afd8 0010e816 R_ARM_JUMP_SLOT 003e8cad FLA_Scal_cntl_init │ │ │ │ -0068afdc 001c5e16 R_ARM_JUMP_SLOT 00401805 FLA_Invert │ │ │ │ +0068afcc 001c5b16 R_ARM_JUMP_SLOT 003f6661 FLA_Obj_create_buffer │ │ │ │ +0068afd0 001b1a16 R_ARM_JUMP_SLOT 003dda21 FLA_Symm_internal_check │ │ │ │ +0068afd4 000ae516 R_ARM_JUMP_SLOT 0014eac9 cunmhr_ │ │ │ │ +0068afd8 0010e816 R_ARM_JUMP_SLOT 003e8c5d FLA_Scal_cntl_init │ │ │ │ +0068afdc 001c5e16 R_ARM_JUMP_SLOT 00401681 FLA_Invert │ │ │ │ 0068afe0 0000d116 R_ARM_JUMP_SLOT 00000000 ferror@GLIBC_2.4 │ │ │ │ -0068afe4 00044616 R_ARM_JUMP_SLOT 004941d9 FLA_Her2k_uh_unb_var5 │ │ │ │ +0068afe4 00044616 R_ARM_JUMP_SLOT 00494215 FLA_Her2k_uh_unb_var5 │ │ │ │ 0068afe8 0000d216 R_ARM_JUMP_SLOT 00000000 cher2_ │ │ │ │ -0068afec 0015bd16 R_ARM_JUMP_SLOT 0045e559 FLA_Gemm_tn_blk_var1 │ │ │ │ -0068aff0 000d1c16 R_ARM_JUMP_SLOT 005e5ef9 FLA_Tridiag_UT_l_step_opd_var3 │ │ │ │ -0068aff4 00084b16 R_ARM_JUMP_SLOT 001c3e41 dlatps_ │ │ │ │ -0068aff8 0009a516 R_ARM_JUMP_SLOT 0019b179 dlahqr_ │ │ │ │ -0068affc 000d8d16 R_ARM_JUMP_SLOT 004263dd FLA_Eig_gest_nu_unb_ext │ │ │ │ -0068b000 00102a16 R_ARM_JUMP_SLOT 00405549 FLA_Shift_diag │ │ │ │ +0068afec 0015bd16 R_ARM_JUMP_SLOT 0045db39 FLA_Gemm_tn_blk_var1 │ │ │ │ +0068aff0 000d1c16 R_ARM_JUMP_SLOT 005e4e49 FLA_Tridiag_UT_l_step_opd_var3 │ │ │ │ +0068aff4 00084b16 R_ARM_JUMP_SLOT 001c1e21 dlatps_ │ │ │ │ +0068aff8 0009a516 R_ARM_JUMP_SLOT 0019a0f9 dlahqr_ │ │ │ │ +0068affc 000d8d16 R_ARM_JUMP_SLOT 00426425 FLA_Eig_gest_nu_unb_ext │ │ │ │ +0068b000 00102a16 R_ARM_JUMP_SLOT 00405591 FLA_Shift_diag │ │ │ │ 0068b004 0000d316 R_ARM_JUMP_SLOT 00000000 zsyr2k_ │ │ │ │ -0068b008 0009be16 R_ARM_JUMP_SLOT 005722a1 FLA_UDdate_UT_blk_var1 │ │ │ │ -0068b00c 00154b16 R_ARM_JUMP_SLOT 0054fe79 FLA_LQ_UT_opt_var2 │ │ │ │ -0068b010 00081f16 R_ARM_JUMP_SLOT 0048b761 FLA_Her2k_ln_blk_var8 │ │ │ │ -0068b014 0010ad16 R_ARM_JUMP_SLOT 006360e5 FLA_Apply_G_rf_blc_var1 │ │ │ │ -0068b018 00172116 R_ARM_JUMP_SLOT 001b5fa9 dlasd3_ │ │ │ │ +0068b008 0009be16 R_ARM_JUMP_SLOT 005725f1 FLA_UDdate_UT_blk_var1 │ │ │ │ +0068b00c 00154b16 R_ARM_JUMP_SLOT 0054feb1 FLA_LQ_UT_opt_var2 │ │ │ │ +0068b010 00081f16 R_ARM_JUMP_SLOT 0048b79d FLA_Her2k_ln_blk_var8 │ │ │ │ +0068b014 0010ad16 R_ARM_JUMP_SLOT 00637819 FLA_Apply_G_rf_blc_var1 │ │ │ │ +0068b018 00172116 R_ARM_JUMP_SLOT 001b5fd1 dlasd3_ │ │ │ │ 0068b01c 0000d416 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ -0068b020 0011f916 R_ARM_JUMP_SLOT 003b8051 bl1_cfnorm │ │ │ │ -0068b024 001ab716 R_ARM_JUMP_SLOT 003d096d bl1_zinverts │ │ │ │ -0068b028 0019e316 R_ARM_JUMP_SLOT 0055d309 FLA_Tevd_francis_n_opd_var1 │ │ │ │ -0068b02c 0015be16 R_ARM_JUMP_SLOT 003f674d FLA_Obj_free_buffer │ │ │ │ -0068b030 00061916 R_ARM_JUMP_SLOT 00556d35 FLA_QR_UT_piv │ │ │ │ -0068b034 001bff16 R_ARM_JUMP_SLOT 004b287d FLA_Symm_lu_blk_var3 │ │ │ │ +0068b020 0011f916 R_ARM_JUMP_SLOT 003b8099 bl1_cfnorm │ │ │ │ +0068b024 001ab716 R_ARM_JUMP_SLOT 003d0c65 bl1_zinverts │ │ │ │ +0068b028 0019e316 R_ARM_JUMP_SLOT 0055d1c9 FLA_Tevd_francis_n_opd_var1 │ │ │ │ +0068b02c 0015be16 R_ARM_JUMP_SLOT 003f6795 FLA_Obj_free_buffer │ │ │ │ +0068b030 00061916 R_ARM_JUMP_SLOT 005567b1 FLA_QR_UT_piv │ │ │ │ +0068b034 001bff16 R_ARM_JUMP_SLOT 004b2ec9 FLA_Symm_lu_blk_var3 │ │ │ │ 0068b038 000e4016 R_ARM_JUMP_SLOT 000f3db1 claqps_ │ │ │ │ -0068b03c 00123c16 R_ARM_JUMP_SLOT 004da715 FLA_Syr2k_un_unb_var9 │ │ │ │ -0068b040 0006a816 R_ARM_JUMP_SLOT 00216f8d sgebak_ │ │ │ │ -0068b044 00097916 R_ARM_JUMP_SLOT 006534c9 FLA_Apply_pivots_ln_opz_var1 │ │ │ │ -0068b048 00164a16 R_ARM_JUMP_SLOT 004313f5 FLA_Copyt_c_blk_var3 │ │ │ │ -0068b04c 000d4d16 R_ARM_JUMP_SLOT 00427801 FLA_CAQR2_UT_task │ │ │ │ -0068b050 0000f716 R_ARM_JUMP_SLOT 0052b2a1 FLA_Trsm_rut_blk_var2 │ │ │ │ -0068b054 000c0816 R_ARM_JUMP_SLOT 000b3589 cgtts2_ │ │ │ │ -0068b058 0012b716 R_ARM_JUMP_SLOT 00419de5 FLA_Copyt_h_task │ │ │ │ -0068b05c 00187016 R_ARM_JUMP_SLOT 00543f89 FLA_LU_piv │ │ │ │ -0068b060 00048216 R_ARM_JUMP_SLOT 004efe4d FLA_Trmm_rlt │ │ │ │ -0068b064 000a7516 R_ARM_JUMP_SLOT 003f7225 FLA_Check_null_pointer │ │ │ │ -0068b068 0019c016 R_ARM_JUMP_SLOT 0007f4f9 dorgtr_check │ │ │ │ -0068b06c 000e3716 R_ARM_JUMP_SLOT 00581679 FLA_Bidiag_UT_u_opt_var1 │ │ │ │ -0068b070 00188d16 R_ARM_JUMP_SLOT 003e3001 FLA_Hevd_compute_scaling_check │ │ │ │ -0068b074 0008b316 R_ARM_JUMP_SLOT 00432cdd FLA_Copyt_n_blk_var3 │ │ │ │ -0068b078 0005b716 R_ARM_JUMP_SLOT 003bbff1 bl1_zcopymr │ │ │ │ -0068b07c 00030416 R_ARM_JUMP_SLOT 003d8291 FLA_Random_unitary_matrix_check │ │ │ │ -0068b080 00178c16 R_ARM_JUMP_SLOT 003cfbed bl1_cewscalv │ │ │ │ -0068b084 000e0216 R_ARM_JUMP_SLOT 004a978d FLA_Symm_lu │ │ │ │ -0068b088 00177516 R_ARM_JUMP_SLOT 0041f83d FLA_Gemm_external │ │ │ │ -0068b08c 000e7c16 R_ARM_JUMP_SLOT 00537d09 FLA_Chol_u_ops_var3 │ │ │ │ -0068b090 00029716 R_ARM_JUMP_SLOT 00373ee1 ztftri_ │ │ │ │ -0068b094 000a3c16 R_ARM_JUMP_SLOT 003b6101 bl1_zaxpymrt │ │ │ │ -0068b098 0003a516 R_ARM_JUMP_SLOT 000dd4e9 clags2_ │ │ │ │ -0068b09c 00141916 R_ARM_JUMP_SLOT 000d8a85 clacn2_ │ │ │ │ +0068b03c 00123c16 R_ARM_JUMP_SLOT 004dace9 FLA_Syr2k_un_unb_var9 │ │ │ │ +0068b040 0006a816 R_ARM_JUMP_SLOT 00214855 sgebak_ │ │ │ │ +0068b044 00097916 R_ARM_JUMP_SLOT 0064e65d FLA_Apply_pivots_ln_opz_var1 │ │ │ │ +0068b048 00164a16 R_ARM_JUMP_SLOT 004317ed FLA_Copyt_c_blk_var3 │ │ │ │ +0068b04c 000d4d16 R_ARM_JUMP_SLOT 00427d79 FLA_CAQR2_UT_task │ │ │ │ +0068b050 0000f716 R_ARM_JUMP_SLOT 0052b2dd FLA_Trsm_rut_blk_var2 │ │ │ │ +0068b054 000c0816 R_ARM_JUMP_SLOT 000b2929 cgtts2_ │ │ │ │ +0068b058 0012b716 R_ARM_JUMP_SLOT 00419e2d FLA_Copyt_h_task │ │ │ │ +0068b05c 00187016 R_ARM_JUMP_SLOT 00543e59 FLA_LU_piv │ │ │ │ +0068b060 00048216 R_ARM_JUMP_SLOT 004f0349 FLA_Trmm_rlt │ │ │ │ +0068b064 000a7516 R_ARM_JUMP_SLOT 003f800d FLA_Check_null_pointer │ │ │ │ +0068b068 0019c016 R_ARM_JUMP_SLOT 0007f665 dorgtr_check │ │ │ │ +0068b06c 000e3716 R_ARM_JUMP_SLOT 005816b1 FLA_Bidiag_UT_u_opt_var1 │ │ │ │ +0068b070 00188d16 R_ARM_JUMP_SLOT 003e2f51 FLA_Hevd_compute_scaling_check │ │ │ │ +0068b074 0008b316 R_ARM_JUMP_SLOT 00432d25 FLA_Copyt_n_blk_var3 │ │ │ │ +0068b078 0005b716 R_ARM_JUMP_SLOT 003bbac1 bl1_zcopymr │ │ │ │ +0068b07c 00030416 R_ARM_JUMP_SLOT 003d82d9 FLA_Random_unitary_matrix_check │ │ │ │ +0068b080 00178c16 R_ARM_JUMP_SLOT 003cfac5 bl1_cewscalv │ │ │ │ +0068b084 000e0216 R_ARM_JUMP_SLOT 004a9349 FLA_Symm_lu │ │ │ │ +0068b088 00177516 R_ARM_JUMP_SLOT 0041f001 FLA_Gemm_external │ │ │ │ +0068b08c 000e7c16 R_ARM_JUMP_SLOT 005385d9 FLA_Chol_u_ops_var3 │ │ │ │ +0068b090 00029716 R_ARM_JUMP_SLOT 00373f21 ztftri_ │ │ │ │ +0068b094 000a3c16 R_ARM_JUMP_SLOT 003b5ee9 bl1_zaxpymrt │ │ │ │ +0068b098 0003a516 R_ARM_JUMP_SLOT 000dce29 clags2_ │ │ │ │ +0068b09c 00141916 R_ARM_JUMP_SLOT 000d8479 clacn2_ │ │ │ │ 0068b0a0 0000d516 R_ARM_JUMP_SLOT 00000000 strsm_ │ │ │ │ -0068b0a4 00071116 R_ARM_JUMP_SLOT 003d8ebd FLA_Amax_check │ │ │ │ -0068b0a8 00147216 R_ARM_JUMP_SLOT 003fd515 FLASH_Queue_set_block_size │ │ │ │ -0068b0ac 00178616 R_ARM_JUMP_SLOT 004187ed FLA_Scalc_external │ │ │ │ -0068b0b0 00095c16 R_ARM_JUMP_SLOT 003b1429 bl1_caxpy │ │ │ │ -0068b0b4 00089f16 R_ARM_JUMP_SLOT 0051a9e1 FLA_Trsm_lun_blk_var1 │ │ │ │ -0068b0b8 0013f316 R_ARM_JUMP_SLOT 003b91e9 bl1_zinvscalm │ │ │ │ -0068b0bc 000bdd16 R_ARM_JUMP_SLOT 0050eb55 FLA_Trsm_rlh │ │ │ │ -0068b0c0 000f7c16 R_ARM_JUMP_SLOT 004c44d9 FLA_Symm_ru_unb_var9 │ │ │ │ -0068b0c4 00106316 R_ARM_JUMP_SLOT 0006b92d zhegst_ │ │ │ │ -0068b0c8 00187316 R_ARM_JUMP_SLOT 00289c99 spbtf2_ │ │ │ │ -0068b0cc 000bf116 R_ARM_JUMP_SLOT 004ae465 FLA_Symm_ll_unb_var1 │ │ │ │ -0068b0d0 00148d16 R_ARM_JUMP_SLOT 003bf8cd bl1_cger │ │ │ │ +0068b0a4 00071116 R_ARM_JUMP_SLOT 003d8f05 FLA_Amax_check │ │ │ │ +0068b0a8 00147216 R_ARM_JUMP_SLOT 003fdbad FLASH_Queue_set_block_size │ │ │ │ +0068b0ac 00178616 R_ARM_JUMP_SLOT 004188cd FLA_Scalc_external │ │ │ │ +0068b0b0 00095c16 R_ARM_JUMP_SLOT 003b59c9 bl1_caxpy │ │ │ │ +0068b0b4 00089f16 R_ARM_JUMP_SLOT 0051b021 FLA_Trsm_lun_blk_var1 │ │ │ │ +0068b0b8 0013f316 R_ARM_JUMP_SLOT 003b90b9 bl1_zinvscalm │ │ │ │ +0068b0bc 000bdd16 R_ARM_JUMP_SLOT 0050eb91 FLA_Trsm_rlh │ │ │ │ +0068b0c0 000f7c16 R_ARM_JUMP_SLOT 004c4a5d FLA_Symm_ru_unb_var9 │ │ │ │ +0068b0c4 00106316 R_ARM_JUMP_SLOT 0006adad zhegst_ │ │ │ │ +0068b0c8 00187316 R_ARM_JUMP_SLOT 00289ca1 spbtf2_ │ │ │ │ +0068b0cc 000bf116 R_ARM_JUMP_SLOT 004aeab9 FLA_Symm_ll_unb_var1 │ │ │ │ +0068b0d0 00148d16 R_ARM_JUMP_SLOT 003bf18d bl1_cger │ │ │ │ 0068b0d4 0000d616 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ -0068b0d8 000b4616 R_ARM_JUMP_SLOT 003c4d45 bl1_strmm │ │ │ │ -0068b0dc 00035916 R_ARM_JUMP_SLOT 00425799 FLA_Trsm_run_task │ │ │ │ -0068b0e0 000a2016 R_ARM_JUMP_SLOT 00602a4d FLA_Sylv_hh_blk_var6 │ │ │ │ -0068b0e4 001ab416 R_ARM_JUMP_SLOT 0009ec89 cgeqpf_ │ │ │ │ -0068b0e8 0004d416 R_ARM_JUMP_SLOT 00302241 zhetrd_ │ │ │ │ -0068b0ec 0004bc16 R_ARM_JUMP_SLOT 001f1929 dtfsm_ │ │ │ │ -0068b0f0 00079c16 R_ARM_JUMP_SLOT 0045b639 FLA_Gemm_tc_blk_var6 │ │ │ │ -0068b0f4 0018b616 R_ARM_JUMP_SLOT 005abded FLA_Eig_gest_iu_unb_var1 │ │ │ │ -0068b0f8 000ec316 R_ARM_JUMP_SLOT 0041efb9 FLA_Trsv_task │ │ │ │ -0068b0fc 00181216 R_ARM_JUMP_SLOT 0028d21d spocon_ │ │ │ │ -0068b100 0005db16 R_ARM_JUMP_SLOT 003f93f9 FLA_Part_1x2 │ │ │ │ -0068b104 00177b16 R_ARM_JUMP_SLOT 000e9101 clangt_ │ │ │ │ -0068b108 0018d616 R_ARM_JUMP_SLOT 004284fd FLA_Eig_gest_task │ │ │ │ -0068b10c 00128916 R_ARM_JUMP_SLOT 00556079 FLASH_QR_UT_inc_noopt │ │ │ │ -0068b110 00188016 R_ARM_JUMP_SLOT 0044830d FLA_Gemm_nh │ │ │ │ -0068b114 00086016 R_ARM_JUMP_SLOT 003a9b21 dsytd2_fla │ │ │ │ -0068b118 0003e116 R_ARM_JUMP_SLOT 004a21a9 FLA_Herk_ln_unb_var2 │ │ │ │ -0068b11c 0012e516 R_ARM_JUMP_SLOT 00537651 FLA_Chol_u_unb_var1 │ │ │ │ -0068b120 000f7616 R_ARM_JUMP_SLOT 00624af5 FLA_Sylv_nn_blk_var14 │ │ │ │ -0068b124 00084116 R_ARM_JUMP_SLOT 005e0841 FLA_Tridiag_UT_l_unb_var2 │ │ │ │ -0068b128 00168716 R_ARM_JUMP_SLOT 004258a5 FLA_Apply_pivots_ln_unb_ext │ │ │ │ -0068b12c 000e1016 R_ARM_JUMP_SLOT 0055f9a5 FLA_Tevd_v_opz_var1 │ │ │ │ -0068b130 00176016 R_ARM_JUMP_SLOT 003f9da5 FLA_Cont_with_1x3_to_1x2 │ │ │ │ -0068b134 000b2216 R_ARM_JUMP_SLOT 005931a5 FLA_Fused_Gerc2_opc_var1 │ │ │ │ -0068b138 00169716 R_ARM_JUMP_SLOT 003c1cad bl1_dtrmv_blas │ │ │ │ -0068b13c 0008fe16 R_ARM_JUMP_SLOT 0052a0d1 FLA_Trsm_run_unb_var2 │ │ │ │ +0068b0d8 000b4616 R_ARM_JUMP_SLOT 003c4d8d bl1_strmm │ │ │ │ +0068b0dc 00035916 R_ARM_JUMP_SLOT 00425dbd FLA_Trsm_run_task │ │ │ │ +0068b0e0 000a2016 R_ARM_JUMP_SLOT 00604525 FLA_Sylv_hh_blk_var6 │ │ │ │ +0068b0e4 001ab416 R_ARM_JUMP_SLOT 0009e589 cgeqpf_ │ │ │ │ +0068b0e8 0004d416 R_ARM_JUMP_SLOT 002fc5d9 zhetrd_ │ │ │ │ +0068b0ec 0004bc16 R_ARM_JUMP_SLOT 001f1945 dtfsm_ │ │ │ │ +0068b0f0 00079c16 R_ARM_JUMP_SLOT 0045be75 FLA_Gemm_tc_blk_var6 │ │ │ │ +0068b0f4 0018b616 R_ARM_JUMP_SLOT 005aaf29 FLA_Eig_gest_iu_unb_var1 │ │ │ │ +0068b0f8 000ec316 R_ARM_JUMP_SLOT 0041f659 FLA_Trsv_task │ │ │ │ +0068b0fc 00181216 R_ARM_JUMP_SLOT 0028d8c1 spocon_ │ │ │ │ +0068b100 0005db16 R_ARM_JUMP_SLOT 003f69f1 FLA_Part_1x2 │ │ │ │ +0068b104 00177b16 R_ARM_JUMP_SLOT 000e9acd clangt_ │ │ │ │ +0068b108 0018d616 R_ARM_JUMP_SLOT 00427ae9 FLA_Eig_gest_task │ │ │ │ +0068b10c 00128916 R_ARM_JUMP_SLOT 00555015 FLASH_QR_UT_inc_noopt │ │ │ │ +0068b110 00188016 R_ARM_JUMP_SLOT 00448e9d FLA_Gemm_nh │ │ │ │ +0068b114 00086016 R_ARM_JUMP_SLOT 003a9b61 dsytd2_fla │ │ │ │ +0068b118 0003e116 R_ARM_JUMP_SLOT 004a2649 FLA_Herk_ln_unb_var2 │ │ │ │ +0068b11c 0012e516 R_ARM_JUMP_SLOT 00537c41 FLA_Chol_u_unb_var1 │ │ │ │ +0068b120 000f7616 R_ARM_JUMP_SLOT 00625745 FLA_Sylv_nn_blk_var14 │ │ │ │ +0068b124 00084116 R_ARM_JUMP_SLOT 005e4885 FLA_Tridiag_UT_l_unb_var2 │ │ │ │ +0068b128 00168716 R_ARM_JUMP_SLOT 00425229 FLA_Apply_pivots_ln_unb_ext │ │ │ │ +0068b12c 000e1016 R_ARM_JUMP_SLOT 0055f8b9 FLA_Tevd_v_opz_var1 │ │ │ │ +0068b130 00176016 R_ARM_JUMP_SLOT 003f739d FLA_Cont_with_1x3_to_1x2 │ │ │ │ +0068b134 000b2216 R_ARM_JUMP_SLOT 005941b1 FLA_Fused_Gerc2_opc_var1 │ │ │ │ +0068b138 00169716 R_ARM_JUMP_SLOT 003c1cf5 bl1_dtrmv_blas │ │ │ │ +0068b13c 0008fe16 R_ARM_JUMP_SLOT 0052ac4d FLA_Trsm_run_unb_var2 │ │ │ │ 0068b140 0000d716 R_ARM_JUMP_SLOT 00000000 dznrm2_ │ │ │ │ -0068b144 0012a416 R_ARM_JUMP_SLOT 005d03e5 FLA_Hess_UT_opt_var5 │ │ │ │ -0068b148 000b9a16 R_ARM_JUMP_SLOT 003d1d25 bl1_zmaxabsmr │ │ │ │ -0068b14c 0010a216 R_ARM_JUMP_SLOT 00512f39 FLA_Trsm_llh_unb_var2 │ │ │ │ -0068b150 00013b16 R_ARM_JUMP_SLOT 00618175 FLA_Sylv_nh_blk_var14 │ │ │ │ -0068b154 000f2d16 R_ARM_JUMP_SLOT 00423401 FLA_Gemm_cn_task │ │ │ │ -0068b158 000f0616 R_ARM_JUMP_SLOT 005450d1 FLA_LU_piv_blk_var4 │ │ │ │ -0068b15c 000f3c16 R_ARM_JUMP_SLOT 004edde5 FLA_Trmm_llc │ │ │ │ -0068b160 000e4116 R_ARM_JUMP_SLOT 0058e351 FLA_Bidiag_UT_u_opt_var5 │ │ │ │ -0068b164 0012c216 R_ARM_JUMP_SLOT 00435fe1 FLA_Gemv │ │ │ │ -0068b168 000bf916 R_ARM_JUMP_SLOT 0041eea1 FLA_Gemv_n_task │ │ │ │ -0068b16c 00120616 R_ARM_JUMP_SLOT 000daf3d claed7_ │ │ │ │ -0068b170 0002f416 R_ARM_JUMP_SLOT 003ea745 FLASH_Gemm_cntl_finalize │ │ │ │ -0068b174 000d3016 R_ARM_JUMP_SLOT 004344b5 FLA_Scalr_internal │ │ │ │ -0068b178 001b0e16 R_ARM_JUMP_SLOT 003d33d5 bl1_crandmr │ │ │ │ +0068b144 0012a416 R_ARM_JUMP_SLOT 005cbd85 FLA_Hess_UT_opt_var5 │ │ │ │ +0068b148 000b9a16 R_ARM_JUMP_SLOT 003d1e0d bl1_zmaxabsmr │ │ │ │ +0068b14c 0010a216 R_ARM_JUMP_SLOT 005126e9 FLA_Trsm_llh_unb_var2 │ │ │ │ +0068b150 00013b16 R_ARM_JUMP_SLOT 00618df9 FLA_Sylv_nh_blk_var14 │ │ │ │ +0068b154 000f2d16 R_ARM_JUMP_SLOT 004236dd FLA_Gemm_cn_task │ │ │ │ +0068b158 000f0616 R_ARM_JUMP_SLOT 00544b61 FLA_LU_piv_blk_var4 │ │ │ │ +0068b15c 000f3c16 R_ARM_JUMP_SLOT 004eeb89 FLA_Trmm_llc │ │ │ │ +0068b160 000e4116 R_ARM_JUMP_SLOT 0058d445 FLA_Bidiag_UT_u_opt_var5 │ │ │ │ +0068b164 0012c216 R_ARM_JUMP_SLOT 00435c2d FLA_Gemv │ │ │ │ +0068b168 000bf916 R_ARM_JUMP_SLOT 0041eee9 FLA_Gemv_n_task │ │ │ │ +0068b16c 00120616 R_ARM_JUMP_SLOT 000db091 claed7_ │ │ │ │ +0068b170 0002f416 R_ARM_JUMP_SLOT 003ea8c1 FLASH_Gemm_cntl_finalize │ │ │ │ +0068b174 000d3016 R_ARM_JUMP_SLOT 004344fd FLA_Scalr_internal │ │ │ │ +0068b178 001b0e16 R_ARM_JUMP_SLOT 003d3005 bl1_crandmr │ │ │ │ 0068b17c 0000d816 R_ARM_JUMP_SLOT 00000000 stbmv_ │ │ │ │ 0068b180 0000d916 R_ARM_JUMP_SLOT 00000000 chbmv_ │ │ │ │ -0068b184 00103716 R_ARM_JUMP_SLOT 00486759 FLA_Her2k_lh_unb_var4 │ │ │ │ -0068b188 00180f16 R_ARM_JUMP_SLOT 003ed9e1 FLASH_Ttmm_cntl_finalize │ │ │ │ -0068b18c 000b3316 R_ARM_JUMP_SLOT 003e3b7d FLA_LU_nopiv_check │ │ │ │ -0068b190 000ff816 R_ARM_JUMP_SLOT 003fd4b5 FLASH_Queue_get_data_affinity │ │ │ │ +0068b184 00103716 R_ARM_JUMP_SLOT 00486795 FLA_Her2k_lh_unb_var4 │ │ │ │ +0068b188 00180f16 R_ARM_JUMP_SLOT 003eda29 FLASH_Ttmm_cntl_finalize │ │ │ │ +0068b18c 000b3316 R_ARM_JUMP_SLOT 003e3bc5 FLA_LU_nopiv_check │ │ │ │ +0068b190 000ff816 R_ARM_JUMP_SLOT 003fdb4d FLASH_Queue_get_data_affinity │ │ │ │ 0068b194 0000da16 R_ARM_JUMP_SLOT 00000000 dsyr2_ │ │ │ │ -0068b198 00175116 R_ARM_JUMP_SLOT 003e8cf5 FLA_Scalr_cntl_init │ │ │ │ -0068b19c 00180b16 R_ARM_JUMP_SLOT 004295b5 FLA_Trinv_task │ │ │ │ -0068b1a0 00157c16 R_ARM_JUMP_SLOT 004414f5 FLA_Gemm_cn_unb_var2 │ │ │ │ -0068b1a4 00113a16 R_ARM_JUMP_SLOT 003fc0c1 FLA_Obj_le │ │ │ │ -0068b1a8 0010ee16 R_ARM_JUMP_SLOT 00409121 FLA_Mach_params_ops │ │ │ │ -0068b1ac 00013c16 R_ARM_JUMP_SLOT 00570779 FLA_Ttmm_u_opd_var2 │ │ │ │ -0068b1b0 00195916 R_ARM_JUMP_SLOT 005313b1 FLA_Bsvd_sinval_v_opd_var1 │ │ │ │ -0068b1b4 001c1d16 R_ARM_JUMP_SLOT 00408d85 FLA_Househ2_UT_r_ops │ │ │ │ -0068b1b8 000fe116 R_ARM_JUMP_SLOT 003e3f71 FLA_Lyap_check │ │ │ │ -0068b1bc 00154e16 R_ARM_JUMP_SLOT 00541735 FLA_LU_nopiv_ops_var3 │ │ │ │ -0068b1c0 00036516 R_ARM_JUMP_SLOT 004a60d9 FLA_Herk_un_blk_var2 │ │ │ │ -0068b1c4 0001b016 R_ARM_JUMP_SLOT 003c2db9 bl1_chemm_blas │ │ │ │ -0068b1c8 001c5416 R_ARM_JUMP_SLOT 003c0a3d bl1_ssyr_blas │ │ │ │ -0068b1cc 00059116 R_ARM_JUMP_SLOT 001c7e91 dorbdb2_ │ │ │ │ -0068b1d0 000e9d16 R_ARM_JUMP_SLOT 004f9f05 FLA_Trmm_luh_blk_var2 │ │ │ │ -0068b1d4 00156b16 R_ARM_JUMP_SLOT 003f5f51 FLA_compute_num_elem │ │ │ │ -0068b1d8 00100116 R_ARM_JUMP_SLOT 005f2ff1 FLA_Lyap_n_opz_var4 │ │ │ │ -0068b1dc 000d9816 R_ARM_JUMP_SLOT 0054ab35 FLASH_CAQR_UT_inc_adjust_views │ │ │ │ -0068b1e0 00186216 R_ARM_JUMP_SLOT 0025c0b5 slantb_ │ │ │ │ +0068b198 00175116 R_ARM_JUMP_SLOT 003e8d3d FLA_Scalr_cntl_init │ │ │ │ +0068b19c 00180b16 R_ARM_JUMP_SLOT 00429541 FLA_Trinv_task │ │ │ │ +0068b1a0 00157c16 R_ARM_JUMP_SLOT 0044220d FLA_Gemm_cn_unb_var2 │ │ │ │ +0068b1a4 00113a16 R_ARM_JUMP_SLOT 003fc109 FLA_Obj_le │ │ │ │ +0068b1a8 0010ee16 R_ARM_JUMP_SLOT 0040a009 FLA_Mach_params_ops │ │ │ │ +0068b1ac 00013c16 R_ARM_JUMP_SLOT 00570c09 FLA_Ttmm_u_opd_var2 │ │ │ │ +0068b1b0 00195916 R_ARM_JUMP_SLOT 00531385 FLA_Bsvd_sinval_v_opd_var1 │ │ │ │ +0068b1b4 001c1d16 R_ARM_JUMP_SLOT 00408dcd FLA_Househ2_UT_r_ops │ │ │ │ +0068b1b8 000fe116 R_ARM_JUMP_SLOT 003e3ef9 FLA_Lyap_check │ │ │ │ +0068b1bc 00154e16 R_ARM_JUMP_SLOT 0054176d FLA_LU_nopiv_ops_var3 │ │ │ │ +0068b1c0 00036516 R_ARM_JUMP_SLOT 004a69cd FLA_Herk_un_blk_var2 │ │ │ │ +0068b1c4 0001b016 R_ARM_JUMP_SLOT 003c4171 bl1_chemm_blas │ │ │ │ +0068b1c8 001c5416 R_ARM_JUMP_SLOT 003c169d bl1_ssyr_blas │ │ │ │ +0068b1cc 00059116 R_ARM_JUMP_SLOT 001c6cb9 dorbdb2_ │ │ │ │ +0068b1d0 000e9d16 R_ARM_JUMP_SLOT 004f9f41 FLA_Trmm_luh_blk_var2 │ │ │ │ +0068b1d4 00156b16 R_ARM_JUMP_SLOT 003f5f99 FLA_compute_num_elem │ │ │ │ +0068b1d8 00100116 R_ARM_JUMP_SLOT 005f4f6d FLA_Lyap_n_opz_var4 │ │ │ │ +0068b1dc 000d9816 R_ARM_JUMP_SLOT 0054b891 FLASH_CAQR_UT_inc_adjust_views │ │ │ │ +0068b1e0 00186216 R_ARM_JUMP_SLOT 0025c0c5 slantb_ │ │ │ │ 0068b1e4 00101316 R_ARM_JUMP_SLOT 000f8af9 clar1v_ │ │ │ │ -0068b1e8 0018ce16 R_ARM_JUMP_SLOT 00128b99 csyswapr_ │ │ │ │ -0068b1ec 000be316 R_ARM_JUMP_SLOT 0050f015 FLA_Trsm_rlt │ │ │ │ -0068b1f0 001a5716 R_ARM_JUMP_SLOT 005b48ed FLA_Eig_gest_nl_opc_var5 │ │ │ │ -0068b1f4 00122216 R_ARM_JUMP_SLOT 003cdcad bl1_ccreate_contigmr │ │ │ │ -0068b1f8 000bab16 R_ARM_JUMP_SLOT 003ae265 c_exp │ │ │ │ -0068b1fc 00029116 R_ARM_JUMP_SLOT 004e686d FLA_Syrk_lt_blk_var5 │ │ │ │ -0068b200 00029616 R_ARM_JUMP_SLOT 001d42e1 dpprfs_ │ │ │ │ -0068b204 00150c16 R_ARM_JUMP_SLOT 004f7b15 FLA_Trmm_luc_blk_var3 │ │ │ │ -0068b208 001ae816 R_ARM_JUMP_SLOT 003eb0e5 FLA_Apply_CAQ2_UT_cntl_finalize │ │ │ │ -0068b20c 00073d16 R_ARM_JUMP_SLOT 003fd589 FLASH_Queue_get_cores_per_queue │ │ │ │ -0068b210 000e0516 R_ARM_JUMP_SLOT 003d78f5 FLA_LU_find_zero_on_diagonal_check │ │ │ │ -0068b214 000e9616 R_ARM_JUMP_SLOT 004bee61 FLA_Symm_ru_blk_var2 │ │ │ │ -0068b218 00136416 R_ARM_JUMP_SLOT 0040ebb1 fla_slamc2 │ │ │ │ -0068b21c 00054916 R_ARM_JUMP_SLOT 003e7899 FLA_Apply_H2_UT_check │ │ │ │ -0068b220 00075c16 R_ARM_JUMP_SLOT 00102cc5 clasr_ │ │ │ │ -0068b224 00197016 R_ARM_JUMP_SLOT 00539565 FLASH_FS_incpiv │ │ │ │ -0068b228 000be416 R_ARM_JUMP_SLOT 00642381 FLA_Apply_H2_UT_l_opz_var1 │ │ │ │ -0068b22c 000d0816 R_ARM_JUMP_SLOT 005357f5 FLA_Chol_l_opt_var1 │ │ │ │ -0068b230 00016316 R_ARM_JUMP_SLOT 003e28b9 FLA_Eig_gest_internal_check │ │ │ │ -0068b234 00091d16 R_ARM_JUMP_SLOT 00568d39 FLA_Trinv_un_opt_var3 │ │ │ │ -0068b238 000a1a16 R_ARM_JUMP_SLOT 003e0769 FLA_Apply_Q_UT_internal_check │ │ │ │ -0068b23c 00169a16 R_ARM_JUMP_SLOT 0007661d strtri_ │ │ │ │ -0068b240 0014fa16 R_ARM_JUMP_SLOT 0056d90d FLA_Ttmm_l_blk_var2 │ │ │ │ -0068b244 00020616 R_ARM_JUMP_SLOT 00515fe5 FLA_Trsm_llt_unb_var4 │ │ │ │ -0068b248 00196916 R_ARM_JUMP_SLOT 003bccb5 bl1_zdcopymr │ │ │ │ -0068b24c 000f2716 R_ARM_JUMP_SLOT 00631031 FLA_Accum_T_UT_fr_ops_var1 │ │ │ │ -0068b250 001a1416 R_ARM_JUMP_SLOT 005df2b9 FLA_Tridiag_UT_l_step_opz_var1 │ │ │ │ -0068b254 000c7016 R_ARM_JUMP_SLOT 0050c131 FLA_Trmm_rut_unb_var4 │ │ │ │ -0068b258 00074816 R_ARM_JUMP_SLOT 0043d551 FLA_Gemm_cc_unb_var1 │ │ │ │ -0068b25c 000be716 R_ARM_JUMP_SLOT 000dbd79 clag2z_ │ │ │ │ -0068b260 0003b416 R_ARM_JUMP_SLOT 00424481 FLA_Symm_ru_task │ │ │ │ -0068b264 00156a16 R_ARM_JUMP_SLOT 003bfbd5 bl1_sher2 │ │ │ │ -0068b268 00043e16 R_ARM_JUMP_SLOT 00492a5d FLA_Her2k_uh_unb_var1 │ │ │ │ -0068b26c 001b1916 R_ARM_JUMP_SLOT 003beadd bl1_sgemv │ │ │ │ -0068b270 00186516 R_ARM_JUMP_SLOT 00419bb9 FLA_Copyr_l_task │ │ │ │ -0068b274 00032f16 R_ARM_JUMP_SLOT 00650245 FLA_Apply_G_rf_opc_var9 │ │ │ │ -0068b278 000a1516 R_ARM_JUMP_SLOT 003f7aed FLA_Check_identical_object_elemtype │ │ │ │ -0068b27c 00129a16 R_ARM_JUMP_SLOT 005c5f31 FLA_Hess_UT_opt_var1 │ │ │ │ -0068b280 00013016 R_ARM_JUMP_SLOT 006153fd FLA_Sylv_nh_blk_var10 │ │ │ │ -0068b284 000f0c16 R_ARM_JUMP_SLOT 00455d89 FLA_Gemm_nh_unb_var3 │ │ │ │ -0068b288 0003c116 R_ARM_JUMP_SLOT 004242b9 FLA_Symm_ll_task │ │ │ │ -0068b28c 0014a216 R_ARM_JUMP_SLOT 003cc26d bl1_zaxmyv2 │ │ │ │ -0068b290 00032d16 R_ARM_JUMP_SLOT 001093c9 clatbs_ │ │ │ │ -0068b294 00157116 R_ARM_JUMP_SLOT 003ae395 i_dnnt │ │ │ │ -0068b298 00175316 R_ARM_JUMP_SLOT 0027fd09 slatbs_ │ │ │ │ -0068b29c 000beb16 R_ARM_JUMP_SLOT 0020be21 ilazlr_ │ │ │ │ -0068b2a0 00094c16 R_ARM_JUMP_SLOT 00538cbd FLA_Chol_u_opd_var2 │ │ │ │ -0068b2a4 00089a16 R_ARM_JUMP_SLOT 003b8c51 bl1_csscal │ │ │ │ -0068b2a8 00112116 R_ARM_JUMP_SLOT 00423f89 FLA_Herk_task │ │ │ │ -0068b2ac 00058116 R_ARM_JUMP_SLOT 003e800d FLA_Cntl_her2k_obj_create │ │ │ │ -0068b2b0 00188a16 R_ARM_JUMP_SLOT 00423eed FLA_Her2k_uh_task │ │ │ │ -0068b2b4 001b3c16 R_ARM_JUMP_SLOT 003c06e5 bl1_csymv_blas │ │ │ │ -0068b2b8 001a9f16 R_ARM_JUMP_SLOT 005c95fd FLA_Hess_UT_step_ofc_var3 │ │ │ │ -0068b2bc 00158816 R_ARM_JUMP_SLOT 004193c1 FLA_Copyrt │ │ │ │ -0068b2c0 000c6616 R_ARM_JUMP_SLOT 0041b9a5 FLA_Hemvc_external │ │ │ │ -0068b2c4 0013f816 R_ARM_JUMP_SLOT 003e8f79 FLASH_Copy_cntl_finalize │ │ │ │ -0068b2c8 000d7416 R_ARM_JUMP_SLOT 006436b9 FLA_Apply_pivots │ │ │ │ -0068b2cc 0006a216 R_ARM_JUMP_SLOT 004705ad FLA_Hemm_lu_unb_var5 │ │ │ │ -0068b2d0 00085916 R_ARM_JUMP_SLOT 0052822d FLA_Trsm_run_blk_var4 │ │ │ │ -0068b2d4 000a6616 R_ARM_JUMP_SLOT 00674bbd FLASH_Apply_Q_UT_inc_create_workspace │ │ │ │ -0068b2d8 00086216 R_ARM_JUMP_SLOT 003f5ac5 FLA_Param_map_netlib_to_flame_uplo │ │ │ │ -0068b2dc 00168116 R_ARM_JUMP_SLOT 0040d951 FLA_Sort_evd_f_opc │ │ │ │ -0068b2e0 0015cb16 R_ARM_JUMP_SLOT 0015dfc1 dbbcsd_ │ │ │ │ -0068b2e4 000e5216 R_ARM_JUMP_SLOT 0050749d FLA_Trmm_ruh_blk_var4 │ │ │ │ -0068b2e8 0012cd16 R_ARM_JUMP_SLOT 00256535 slals0_ │ │ │ │ -0068b2ec 000a3916 R_ARM_JUMP_SLOT 000b3221 cheev_ │ │ │ │ -0068b2f0 000be916 R_ARM_JUMP_SLOT 003a59a5 dormqr_fla │ │ │ │ -0068b2f4 0001bb16 R_ARM_JUMP_SLOT 0052f4a9 FLA_Bsvd_ext_opt_var1 │ │ │ │ -0068b2f8 00151416 R_ARM_JUMP_SLOT 0047cf8d FLA_Hemm_ru_unb_var4 │ │ │ │ -0068b2fc 001ade16 R_ARM_JUMP_SLOT 00091efd cgebrd_ │ │ │ │ -0068b300 00078a16 R_ARM_JUMP_SLOT 001be301 dlasq2_ │ │ │ │ -0068b304 0012c516 R_ARM_JUMP_SLOT 00214851 sgbtrs_ │ │ │ │ -0068b308 001afc16 R_ARM_JUMP_SLOT 00120aa9 csptrs_ │ │ │ │ -0068b30c 0019c616 R_ARM_JUMP_SLOT 003f9761 FLA_Repart_2x1_to_3x1 │ │ │ │ -0068b310 00055116 R_ARM_JUMP_SLOT 00424b29 FLA_Trmm_llh_task │ │ │ │ -0068b314 00015716 R_ARM_JUMP_SLOT 0043fa69 FLA_Gemm_ch_unb_var3 │ │ │ │ -0068b318 00032116 R_ARM_JUMP_SLOT 0063aebd FLA_Apply_G_rf_opc_var1 │ │ │ │ -0068b31c 000e5716 R_ARM_JUMP_SLOT 00074531 sormbr_ │ │ │ │ -0068b320 0010a316 R_ARM_JUMP_SLOT 00423be5 FLA_Gemm_tt_task │ │ │ │ -0068b324 00090716 R_ARM_JUMP_SLOT 004272a1 FLA_Trinv_unb_external │ │ │ │ -0068b328 0005f516 R_ARM_JUMP_SLOT 0033f091 zlartv_ │ │ │ │ -0068b32c 00178916 R_ARM_JUMP_SLOT 001a15e9 dlaqsy_ │ │ │ │ -0068b330 0006ea16 R_ARM_JUMP_SLOT 0008056d dpotri_check │ │ │ │ -0068b334 00118f16 R_ARM_JUMP_SLOT 003d4d79 FLA_Obj_create_complex_constant_check │ │ │ │ -0068b338 00071216 R_ARM_JUMP_SLOT 003d9d65 FLA_Dot2s_check │ │ │ │ -0068b33c 000f0516 R_ARM_JUMP_SLOT 003ccf25 bl1_param_map_to_netlib_diag │ │ │ │ -0068b340 0016ae16 R_ARM_JUMP_SLOT 0040d761 FLA_Sort_evd_f_ops │ │ │ │ -0068b344 00017416 R_ARM_JUMP_SLOT 00433365 FLA_Copyt_t_blk_var2 │ │ │ │ -0068b348 000e9c16 R_ARM_JUMP_SLOT 000f83f1 clarfg_ │ │ │ │ -0068b34c 0006e516 R_ARM_JUMP_SLOT 0043b18d FLA_Trsv_uc_blk_var2 │ │ │ │ -0068b350 00055e16 R_ARM_JUMP_SLOT 005812e9 FLA_Bidiag_UT_u_step_opt_var1 │ │ │ │ -0068b354 000e9e16 R_ARM_JUMP_SLOT 004c0119 FLA_Symm_ru_blk_var6 │ │ │ │ -0068b358 0011e816 R_ARM_JUMP_SLOT 00392fe1 zunmbr_ │ │ │ │ -0068b35c 000b0a16 R_ARM_JUMP_SLOT 003d48f1 FLA_Merge_1x2_check │ │ │ │ -0068b360 00094716 R_ARM_JUMP_SLOT 001ce8ed dpbtrs_ │ │ │ │ +0068b1e8 0018ce16 R_ARM_JUMP_SLOT 00129571 csyswapr_ │ │ │ │ +0068b1ec 000be316 R_ARM_JUMP_SLOT 0050edf1 FLA_Trsm_rlt │ │ │ │ +0068b1f0 001a5716 R_ARM_JUMP_SLOT 005b3135 FLA_Eig_gest_nl_opc_var5 │ │ │ │ +0068b1f4 00122216 R_ARM_JUMP_SLOT 003cdbcd bl1_ccreate_contigmr │ │ │ │ +0068b1f8 000bab16 R_ARM_JUMP_SLOT 003ae2ed c_exp │ │ │ │ +0068b1fc 00029116 R_ARM_JUMP_SLOT 004e7181 FLA_Syrk_lt_blk_var5 │ │ │ │ +0068b200 00029616 R_ARM_JUMP_SLOT 001d4301 dpprfs_ │ │ │ │ +0068b204 00150c16 R_ARM_JUMP_SLOT 004f7f85 FLA_Trmm_luc_blk_var3 │ │ │ │ +0068b208 001ae816 R_ARM_JUMP_SLOT 003eb009 FLA_Apply_CAQ2_UT_cntl_finalize │ │ │ │ +0068b20c 00073d16 R_ARM_JUMP_SLOT 003fdc21 FLASH_Queue_get_cores_per_queue │ │ │ │ +0068b210 000e0516 R_ARM_JUMP_SLOT 003d793d FLA_LU_find_zero_on_diagonal_check │ │ │ │ +0068b214 000e9616 R_ARM_JUMP_SLOT 004bfb21 FLA_Symm_ru_blk_var2 │ │ │ │ +0068b218 00136416 R_ARM_JUMP_SLOT 0040e8c5 fla_slamc2 │ │ │ │ +0068b21c 00054916 R_ARM_JUMP_SLOT 003e77d5 FLA_Apply_H2_UT_check │ │ │ │ +0068b220 00075c16 R_ARM_JUMP_SLOT 00102cc1 clasr_ │ │ │ │ +0068b224 00197016 R_ARM_JUMP_SLOT 0053959d FLASH_FS_incpiv │ │ │ │ +0068b228 000be416 R_ARM_JUMP_SLOT 00640819 FLA_Apply_H2_UT_l_opz_var1 │ │ │ │ +0068b22c 000d0816 R_ARM_JUMP_SLOT 005358bd FLA_Chol_l_opt_var1 │ │ │ │ +0068b230 00016316 R_ARM_JUMP_SLOT 003e2901 FLA_Eig_gest_internal_check │ │ │ │ +0068b234 00091d16 R_ARM_JUMP_SLOT 00569355 FLA_Trinv_un_opt_var3 │ │ │ │ +0068b238 000a1a16 R_ARM_JUMP_SLOT 003e05d1 FLA_Apply_Q_UT_internal_check │ │ │ │ +0068b23c 00169a16 R_ARM_JUMP_SLOT 00076ae5 strtri_ │ │ │ │ +0068b240 0014fa16 R_ARM_JUMP_SLOT 0056d269 FLA_Ttmm_l_blk_var2 │ │ │ │ +0068b244 00020616 R_ARM_JUMP_SLOT 00515e89 FLA_Trsm_llt_unb_var4 │ │ │ │ +0068b248 00196916 R_ARM_JUMP_SLOT 003bc785 bl1_zdcopymr │ │ │ │ +0068b24c 000f2716 R_ARM_JUMP_SLOT 00630955 FLA_Accum_T_UT_fr_ops_var1 │ │ │ │ +0068b250 001a1416 R_ARM_JUMP_SLOT 005e1d5d FLA_Tridiag_UT_l_step_opz_var1 │ │ │ │ +0068b254 000c7016 R_ARM_JUMP_SLOT 0050ce61 FLA_Trmm_rut_unb_var4 │ │ │ │ +0068b258 00074816 R_ARM_JUMP_SLOT 0043d2b9 FLA_Gemm_cc_unb_var1 │ │ │ │ +0068b25c 000be716 R_ARM_JUMP_SLOT 000db029 clag2z_ │ │ │ │ +0068b260 0003b416 R_ARM_JUMP_SLOT 004241bd FLA_Symm_ru_task │ │ │ │ +0068b264 00156a16 R_ARM_JUMP_SLOT 003c00cd bl1_sher2 │ │ │ │ +0068b268 00043e16 R_ARM_JUMP_SLOT 00492829 FLA_Her2k_uh_unb_var1 │ │ │ │ +0068b26c 001b1916 R_ARM_JUMP_SLOT 003bf85d bl1_sgemv │ │ │ │ +0068b270 00186516 R_ARM_JUMP_SLOT 00419a1d FLA_Copyr_l_task │ │ │ │ +0068b274 00032f16 R_ARM_JUMP_SLOT 00650a8d FLA_Apply_G_rf_opc_var9 │ │ │ │ +0068b278 000a1516 R_ARM_JUMP_SLOT 003f88d5 FLA_Check_identical_object_elemtype │ │ │ │ +0068b27c 00129a16 R_ARM_JUMP_SLOT 005c5f69 FLA_Hess_UT_opt_var1 │ │ │ │ +0068b280 00013016 R_ARM_JUMP_SLOT 00615439 FLA_Sylv_nh_blk_var10 │ │ │ │ +0068b284 000f0c16 R_ARM_JUMP_SLOT 00456825 FLA_Gemm_nh_unb_var3 │ │ │ │ +0068b288 0003c116 R_ARM_JUMP_SLOT 00423ff5 FLA_Symm_ll_task │ │ │ │ +0068b28c 0014a216 R_ARM_JUMP_SLOT 003cb98d bl1_zaxmyv2 │ │ │ │ +0068b290 00032d16 R_ARM_JUMP_SLOT 0010a891 clatbs_ │ │ │ │ +0068b294 00157116 R_ARM_JUMP_SLOT 003ae3d5 i_dnnt │ │ │ │ +0068b298 00175316 R_ARM_JUMP_SLOT 0027fd11 slatbs_ │ │ │ │ +0068b29c 000beb16 R_ARM_JUMP_SLOT 0020be2d ilazlr_ │ │ │ │ +0068b2a0 00094c16 R_ARM_JUMP_SLOT 00538095 FLA_Chol_u_opd_var2 │ │ │ │ +0068b2a4 00089a16 R_ARM_JUMP_SLOT 003b92a9 bl1_csscal │ │ │ │ +0068b2a8 00112116 R_ARM_JUMP_SLOT 00423279 FLA_Herk_task │ │ │ │ +0068b2ac 00058116 R_ARM_JUMP_SLOT 003e7ffd FLA_Cntl_her2k_obj_create │ │ │ │ +0068b2b0 00188a16 R_ARM_JUMP_SLOT 00424a65 FLA_Her2k_uh_task │ │ │ │ +0068b2b4 001b3c16 R_ARM_JUMP_SLOT 003c072d bl1_csymv_blas │ │ │ │ +0068b2b8 001a9f16 R_ARM_JUMP_SLOT 005c8005 FLA_Hess_UT_step_ofc_var3 │ │ │ │ +0068b2bc 00158816 R_ARM_JUMP_SLOT 00419409 FLA_Copyrt │ │ │ │ +0068b2c0 000c6616 R_ARM_JUMP_SLOT 0041be89 FLA_Hemvc_external │ │ │ │ +0068b2c4 0013f816 R_ARM_JUMP_SLOT 003e8fc1 FLASH_Copy_cntl_finalize │ │ │ │ +0068b2c8 000d7416 R_ARM_JUMP_SLOT 006446e5 FLA_Apply_pivots │ │ │ │ +0068b2cc 0006a216 R_ARM_JUMP_SLOT 00470081 FLA_Hemm_lu_unb_var5 │ │ │ │ +0068b2d0 00085916 R_ARM_JUMP_SLOT 00529911 FLA_Trsm_run_blk_var4 │ │ │ │ +0068b2d4 000a6616 R_ARM_JUMP_SLOT 00674c69 FLASH_Apply_Q_UT_inc_create_workspace │ │ │ │ +0068b2d8 00086216 R_ARM_JUMP_SLOT 003f5b09 FLA_Param_map_netlib_to_flame_uplo │ │ │ │ +0068b2dc 00168116 R_ARM_JUMP_SLOT 0040d999 FLA_Sort_evd_f_opc │ │ │ │ +0068b2e0 0015cb16 R_ARM_JUMP_SLOT 0015c6c1 dbbcsd_ │ │ │ │ +0068b2e4 000e5216 R_ARM_JUMP_SLOT 00508421 FLA_Trmm_ruh_blk_var4 │ │ │ │ +0068b2e8 0012cd16 R_ARM_JUMP_SLOT 00257721 slals0_ │ │ │ │ +0068b2ec 000a3916 R_ARM_JUMP_SLOT 000b414d cheev_ │ │ │ │ +0068b2f0 000be916 R_ARM_JUMP_SLOT 003a59e1 dormqr_fla │ │ │ │ +0068b2f4 0001bb16 R_ARM_JUMP_SLOT 0052f4e1 FLA_Bsvd_ext_opt_var1 │ │ │ │ +0068b2f8 00151416 R_ARM_JUMP_SLOT 0047cfc9 FLA_Hemm_ru_unb_var4 │ │ │ │ +0068b2fc 001ade16 R_ARM_JUMP_SLOT 00091ef9 cgebrd_ │ │ │ │ +0068b300 00078a16 R_ARM_JUMP_SLOT 001be439 dlasq2_ │ │ │ │ +0068b304 0012c516 R_ARM_JUMP_SLOT 00214be9 sgbtrs_ │ │ │ │ +0068b308 001afc16 R_ARM_JUMP_SLOT 00120aa5 csptrs_ │ │ │ │ +0068b30c 0019c616 R_ARM_JUMP_SLOT 003f6d59 FLA_Repart_2x1_to_3x1 │ │ │ │ +0068b310 00055116 R_ARM_JUMP_SLOT 00424ba1 FLA_Trmm_llh_task │ │ │ │ +0068b314 00015716 R_ARM_JUMP_SLOT 0043f521 FLA_Gemm_ch_unb_var3 │ │ │ │ +0068b318 00032116 R_ARM_JUMP_SLOT 0063fc1d FLA_Apply_G_rf_opc_var1 │ │ │ │ +0068b31c 000e5716 R_ARM_JUMP_SLOT 00073921 sormbr_ │ │ │ │ +0068b320 0010a316 R_ARM_JUMP_SLOT 00423ec1 FLA_Gemm_tt_task │ │ │ │ +0068b324 00090716 R_ARM_JUMP_SLOT 00427395 FLA_Trinv_unb_external │ │ │ │ +0068b328 0005f516 R_ARM_JUMP_SLOT 0033f0d1 zlartv_ │ │ │ │ +0068b32c 00178916 R_ARM_JUMP_SLOT 001a3ba1 dlaqsy_ │ │ │ │ +0068b330 0006ea16 R_ARM_JUMP_SLOT 00080571 dpotri_check │ │ │ │ +0068b334 00118f16 R_ARM_JUMP_SLOT 003d4d41 FLA_Obj_create_complex_constant_check │ │ │ │ +0068b338 00071216 R_ARM_JUMP_SLOT 003d9ec5 FLA_Dot2s_check │ │ │ │ +0068b33c 000f0516 R_ARM_JUMP_SLOT 003ccdbd bl1_param_map_to_netlib_diag │ │ │ │ +0068b340 0016ae16 R_ARM_JUMP_SLOT 0040d7a9 FLA_Sort_evd_f_ops │ │ │ │ +0068b344 00017416 R_ARM_JUMP_SLOT 00433689 FLA_Copyt_t_blk_var2 │ │ │ │ +0068b348 000e9c16 R_ARM_JUMP_SLOT 000f88b1 clarfg_ │ │ │ │ +0068b34c 0006e516 R_ARM_JUMP_SLOT 0043b1d5 FLA_Trsv_uc_blk_var2 │ │ │ │ +0068b350 00055e16 R_ARM_JUMP_SLOT 00581321 FLA_Bidiag_UT_u_step_opt_var1 │ │ │ │ +0068b354 000e9e16 R_ARM_JUMP_SLOT 004c1679 FLA_Symm_ru_blk_var6 │ │ │ │ +0068b358 0011e816 R_ARM_JUMP_SLOT 0039501d zunmbr_ │ │ │ │ +0068b35c 000b0a16 R_ARM_JUMP_SLOT 003d4819 FLA_Merge_1x2_check │ │ │ │ +0068b360 00094716 R_ARM_JUMP_SLOT 001ce905 dpbtrs_ │ │ │ │ 0068b364 00099716 R_ARM_JUMP_SLOT 0006e0d5 dlauum_ │ │ │ │ -0068b368 0007f916 R_ARM_JUMP_SLOT 00304fd1 zhetrs_ │ │ │ │ -0068b36c 00197e16 R_ARM_JUMP_SLOT 005da6c5 FLA_Tridiag_UT_u_realify_opt │ │ │ │ +0068b368 0007f916 R_ARM_JUMP_SLOT 003047a9 zhetrs_ │ │ │ │ +0068b36c 00197e16 R_ARM_JUMP_SLOT 005da0f5 FLA_Tridiag_UT_u_realify_opt │ │ │ │ 0068b370 00117516 R_ARM_JUMP_SLOT 00084f25 sormqr_check │ │ │ │ -0068b374 00013516 R_ARM_JUMP_SLOT 00412871 FLA_Axpy_external │ │ │ │ -0068b378 00078016 R_ARM_JUMP_SLOT 002880b1 sormr3_ │ │ │ │ -0068b37c 00104516 R_ARM_JUMP_SLOT 0064d6bd FLA_Apply_pivots_rn_opt_var1 │ │ │ │ -0068b380 00199016 R_ARM_JUMP_SLOT 004248e5 FLA_Syr2k_lt_task │ │ │ │ -0068b384 0003ec16 R_ARM_JUMP_SLOT 0029ecd1 sstemr_ │ │ │ │ -0068b388 00067e16 R_ARM_JUMP_SLOT 0038d361 zung2l_ │ │ │ │ -0068b38c 00049416 R_ARM_JUMP_SLOT 003b1331 bl1_sasum │ │ │ │ -0068b390 00018016 R_ARM_JUMP_SLOT 002fb679 zhetd2_ │ │ │ │ -0068b394 000bc816 R_ARM_JUMP_SLOT 0050408d FLA_Trmm_rlt_blk_var2 │ │ │ │ -0068b398 00171516 R_ARM_JUMP_SLOT 00587655 FLA_Bidiag_UT_u_step_ofz_var4 │ │ │ │ -0068b39c 0017ab16 R_ARM_JUMP_SLOT 003e9ced FLA_Her2k_cntl_finalize │ │ │ │ -0068b3a0 000fec16 R_ARM_JUMP_SLOT 0060c9d1 FLA_Sylv_hn_blk_var18 │ │ │ │ -0068b3a4 00164c16 R_ARM_JUMP_SLOT 003e6c1d FLA_UDdate_UT_inc_solve_check │ │ │ │ -0068b3a8 000a5f16 R_ARM_JUMP_SLOT 003ae4c5 d_lg10 │ │ │ │ -0068b3ac 00124a16 R_ARM_JUMP_SLOT 00536b41 FLA_Chol_u_blk_var1 │ │ │ │ -0068b3b0 0009a616 R_ARM_JUMP_SLOT 003d2395 bl1_csetdiag │ │ │ │ -0068b3b4 00171a16 R_ARM_JUMP_SLOT 0010cdf9 clatps_ │ │ │ │ -0068b3b8 000da616 R_ARM_JUMP_SLOT 000855b5 spotri_check │ │ │ │ -0068b3bc 00170716 R_ARM_JUMP_SLOT 004d4c75 FLA_Syr2k_un_blk_var10 │ │ │ │ -0068b3c0 00011a16 R_ARM_JUMP_SLOT 00568199 FLA_Trinv_un_opc_var1 │ │ │ │ -0068b3c4 00125f16 R_ARM_JUMP_SLOT 00085169 sormtr_check │ │ │ │ -0068b3c8 001a2816 R_ARM_JUMP_SLOT 0034e1b5 zpbequ_ │ │ │ │ -0068b3cc 0015d316 R_ARM_JUMP_SLOT 001e05d1 dstein_ │ │ │ │ -0068b3d0 00185916 R_ARM_JUMP_SLOT 003f77e1 FLA_Check_chol_failure │ │ │ │ -0068b3d4 0003ed16 R_ARM_JUMP_SLOT 004a305d FLA_Herk_ln_unb_var6 │ │ │ │ -0068b3d8 000f4616 R_ARM_JUMP_SLOT 005e197d FLA_Tridiag_UT_l_step_ofu_var3 │ │ │ │ -0068b3dc 00175916 R_ARM_JUMP_SLOT 001bc151 dlasd4_ │ │ │ │ -0068b3e0 00120016 R_ARM_JUMP_SLOT 003c5709 bl1_ztrmm │ │ │ │ -0068b3e4 001b9416 R_ARM_JUMP_SLOT 000834b1 sgesvd_check │ │ │ │ -0068b3e8 0007e316 R_ARM_JUMP_SLOT 00457fbd FLA_Gemm_nn_unb_var4 │ │ │ │ -0068b3ec 00198716 R_ARM_JUMP_SLOT 000870ed zgetrf_check │ │ │ │ -0068b3f0 001b0116 R_ARM_JUMP_SLOT 003da919 FLA_Scalc_check │ │ │ │ -0068b3f4 00140316 R_ARM_JUMP_SLOT 005667fd FLA_Trinv_lu_opc_var4 │ │ │ │ -0068b3f8 0007a716 R_ARM_JUMP_SLOT 002714ad slascl_ │ │ │ │ -0068b3fc 0011d616 R_ARM_JUMP_SLOT 003e8429 FLA_Cntl_uddateut_obj_create │ │ │ │ -0068b400 000fc216 R_ARM_JUMP_SLOT 00540939 FLA_LU_nopiv_opd_var1 │ │ │ │ -0068b404 00119a16 R_ARM_JUMP_SLOT 003b7aa5 bl1_zdots │ │ │ │ -0068b408 000fa916 R_ARM_JUMP_SLOT 002789c1 slassq_ │ │ │ │ -0068b40c 000c1b16 R_ARM_JUMP_SLOT 003f5739 FLA_Abort │ │ │ │ -0068b410 00192f16 R_ARM_JUMP_SLOT 00070159 sorgqr_ │ │ │ │ -0068b414 0005dc16 R_ARM_JUMP_SLOT 003edbe1 FLASH_Obj_attach_buffer_hierarchy_check │ │ │ │ -0068b418 000ef216 R_ARM_JUMP_SLOT 004099e5 FLA_Househ2s_UT_r_ops │ │ │ │ -0068b41c 000e2516 R_ARM_JUMP_SLOT 0036fa6d zsytrs2_ │ │ │ │ +0068b374 00013516 R_ARM_JUMP_SLOT 004128b9 FLA_Axpy_external │ │ │ │ +0068b378 00078016 R_ARM_JUMP_SLOT 002880b9 sormr3_ │ │ │ │ +0068b37c 00104516 R_ARM_JUMP_SLOT 0064dafd FLA_Apply_pivots_rn_opt_var1 │ │ │ │ +0068b380 00199016 R_ARM_JUMP_SLOT 0042438d FLA_Syr2k_lt_task │ │ │ │ +0068b384 0003ec16 R_ARM_JUMP_SLOT 0029dcd9 sstemr_ │ │ │ │ +0068b388 00067e16 R_ARM_JUMP_SLOT 0038d631 zung2l_ │ │ │ │ +0068b38c 00049416 R_ARM_JUMP_SLOT 003b1379 bl1_sasum │ │ │ │ +0068b390 00018016 R_ARM_JUMP_SLOT 002fb699 zhetd2_ │ │ │ │ +0068b394 000bc816 R_ARM_JUMP_SLOT 00503c15 FLA_Trmm_rlt_blk_var2 │ │ │ │ +0068b398 00171516 R_ARM_JUMP_SLOT 00586be1 FLA_Bidiag_UT_u_step_ofz_var4 │ │ │ │ +0068b39c 0017ab16 R_ARM_JUMP_SLOT 003e9e7d FLA_Her2k_cntl_finalize │ │ │ │ +0068b3a0 000fec16 R_ARM_JUMP_SLOT 0060ca0d FLA_Sylv_hn_blk_var18 │ │ │ │ +0068b3a4 00164c16 R_ARM_JUMP_SLOT 003e6c65 FLA_UDdate_UT_inc_solve_check │ │ │ │ +0068b3a8 000a5f16 R_ARM_JUMP_SLOT 003ae501 d_lg10 │ │ │ │ +0068b3ac 00124a16 R_ARM_JUMP_SLOT 00536b81 FLA_Chol_u_blk_var1 │ │ │ │ +0068b3b0 0009a616 R_ARM_JUMP_SLOT 003d2115 bl1_csetdiag │ │ │ │ +0068b3b4 00171a16 R_ARM_JUMP_SLOT 0010c631 clatps_ │ │ │ │ +0068b3b8 000da616 R_ARM_JUMP_SLOT 00085a1d spotri_check │ │ │ │ +0068b3bc 00170716 R_ARM_JUMP_SLOT 004d4cb1 FLA_Syr2k_un_blk_var10 │ │ │ │ +0068b3c0 00011a16 R_ARM_JUMP_SLOT 00568909 FLA_Trinv_un_opc_var1 │ │ │ │ +0068b3c4 00125f16 R_ARM_JUMP_SLOT 00085231 sormtr_check │ │ │ │ +0068b3c8 001a2816 R_ARM_JUMP_SLOT 0034e1f1 zpbequ_ │ │ │ │ +0068b3cc 0015d316 R_ARM_JUMP_SLOT 001e05f1 dstein_ │ │ │ │ +0068b3d0 00185916 R_ARM_JUMP_SLOT 003f85c9 FLA_Check_chol_failure │ │ │ │ +0068b3d4 0003ed16 R_ARM_JUMP_SLOT 004a3099 FLA_Herk_ln_unb_var6 │ │ │ │ +0068b3d8 000f4616 R_ARM_JUMP_SLOT 005dfb0d FLA_Tridiag_UT_l_step_ofu_var3 │ │ │ │ +0068b3dc 00175916 R_ARM_JUMP_SLOT 001bc179 dlasd4_ │ │ │ │ +0068b3e0 00120016 R_ARM_JUMP_SLOT 003c5751 bl1_ztrmm │ │ │ │ +0068b3e4 001b9416 R_ARM_JUMP_SLOT 000836a1 sgesvd_check │ │ │ │ +0068b3e8 0007e316 R_ARM_JUMP_SLOT 00457d79 FLA_Gemm_nn_unb_var4 │ │ │ │ +0068b3ec 00198716 R_ARM_JUMP_SLOT 000870e9 zgetrf_check │ │ │ │ +0068b3f0 001b0116 R_ARM_JUMP_SLOT 003da871 FLA_Scalc_check │ │ │ │ +0068b3f4 00140316 R_ARM_JUMP_SLOT 005660a5 FLA_Trinv_lu_opc_var4 │ │ │ │ +0068b3f8 0007a716 R_ARM_JUMP_SLOT 00270ca1 slascl_ │ │ │ │ +0068b3fc 0011d616 R_ARM_JUMP_SLOT 003e888d FLA_Cntl_uddateut_obj_create │ │ │ │ +0068b400 000fc216 R_ARM_JUMP_SLOT 00540971 FLA_LU_nopiv_opd_var1 │ │ │ │ +0068b404 00119a16 R_ARM_JUMP_SLOT 003b7aed bl1_zdots │ │ │ │ +0068b408 000fa916 R_ARM_JUMP_SLOT 002782f1 slassq_ │ │ │ │ +0068b40c 000c1b16 R_ARM_JUMP_SLOT 003f577d FLA_Abort │ │ │ │ +0068b410 00192f16 R_ARM_JUMP_SLOT 00071021 sorgqr_ │ │ │ │ +0068b414 0005dc16 R_ARM_JUMP_SLOT 003edbb5 FLASH_Obj_attach_buffer_hierarchy_check │ │ │ │ +0068b418 000ef216 R_ARM_JUMP_SLOT 0040ab4d FLA_Househ2s_UT_r_ops │ │ │ │ +0068b41c 000e2516 R_ARM_JUMP_SLOT 0036ed21 zsytrs2_ │ │ │ │ 0068b420 0000db16 R_ARM_JUMP_SLOT 00000000 zcopy_ │ │ │ │ -0068b424 000dd416 R_ARM_JUMP_SLOT 004439c1 FLA_Gemm_ct_unb_var3 │ │ │ │ -0068b428 000fd216 R_ARM_JUMP_SLOT 003f3df5 FLA_Memory_leak_counter_finalize │ │ │ │ -0068b42c 0010e416 R_ARM_JUMP_SLOT 00143ec1 cunbdb2_ │ │ │ │ -0068b430 0001a216 R_ARM_JUMP_SLOT 00652c21 FLA_Apply_pivots_ln_opi_var1 │ │ │ │ -0068b434 001b3416 R_ARM_JUMP_SLOT 005021b1 FLA_Trmm_rlh_unb_var2 │ │ │ │ +0068b424 000dd416 R_ARM_JUMP_SLOT 00443a09 FLA_Gemm_ct_unb_var3 │ │ │ │ +0068b428 000fd216 R_ARM_JUMP_SLOT 003f3c0d FLA_Memory_leak_counter_finalize │ │ │ │ +0068b42c 0010e416 R_ARM_JUMP_SLOT 00143975 cunbdb2_ │ │ │ │ +0068b430 0001a216 R_ARM_JUMP_SLOT 0064ddb5 FLA_Apply_pivots_ln_opi_var1 │ │ │ │ +0068b434 001b3416 R_ARM_JUMP_SLOT 005017d1 FLA_Trmm_rlh_unb_var2 │ │ │ │ 0068b438 0000dc16 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ -0068b43c 000ce616 R_ARM_JUMP_SLOT 00450e2d FLA_Gemm_ht_blk_var3 │ │ │ │ -0068b440 000e5d16 R_ARM_JUMP_SLOT 00454ad1 FLA_Gemm_nh_blk_var2 │ │ │ │ -0068b444 00062b16 R_ARM_JUMP_SLOT 004f030d FLA_Trmm_ruh │ │ │ │ -0068b448 0009cb16 R_ARM_JUMP_SLOT 003ed771 FLASH_Sylv_cntl_init │ │ │ │ -0068b44c 0003a216 R_ARM_JUMP_SLOT 0049127d FLA_Her2k_uh_blk_var6 │ │ │ │ -0068b450 000e6716 R_ARM_JUMP_SLOT 00455291 FLA_Gemm_nh_blk_var5 │ │ │ │ -0068b454 00178b16 R_ARM_JUMP_SLOT 0050df75 FLA_Trsm_llt │ │ │ │ -0068b458 0009bc16 R_ARM_JUMP_SLOT 003cd9d1 bl1_zallocm │ │ │ │ -0068b45c 00072c16 R_ARM_JUMP_SLOT 00508899 FLA_Trmm_run_blk_var3 │ │ │ │ -0068b460 0005c816 R_ARM_JUMP_SLOT 003af105 f__fatal │ │ │ │ -0068b464 00066e16 R_ARM_JUMP_SLOT 0008bf61 cgbtf2_ │ │ │ │ -0068b468 00039b16 R_ARM_JUMP_SLOT 0048f995 FLA_Her2k_uh_blk_var2 │ │ │ │ -0068b46c 000e1b16 R_ARM_JUMP_SLOT 003c9631 bl1_csyr2k │ │ │ │ -0068b470 00090c16 R_ARM_JUMP_SLOT 00562c49 FLA_Trinv_ln_opt_var2 │ │ │ │ -0068b474 0015cc16 R_ARM_JUMP_SLOT 0045efb9 FLA_Gemm_tn_blk_var5 │ │ │ │ -0068b478 0016c516 R_ARM_JUMP_SLOT 003f22a5 FLASH_Obj_create_hier_conf_to_flat │ │ │ │ -0068b47c 001af616 R_ARM_JUMP_SLOT 003ebed1 FLA_Lyap_cntl_finalize │ │ │ │ -0068b480 00088a16 R_ARM_JUMP_SLOT 0039d6ad dorglq_fla │ │ │ │ -0068b484 00045716 R_ARM_JUMP_SLOT 003df8fd FLA_Apply_QUD_UT_inc_check │ │ │ │ -0068b488 0001dc16 R_ARM_JUMP_SLOT 00270c99 slasd0_ │ │ │ │ -0068b48c 001a8316 R_ARM_JUMP_SLOT 00561281 FLA_Trinv_un │ │ │ │ -0068b490 000b6b16 R_ARM_JUMP_SLOT 00613725 FLA_Sylv_hn_ops_var1 │ │ │ │ +0068b43c 000ce616 R_ARM_JUMP_SLOT 00451115 FLA_Gemm_ht_blk_var3 │ │ │ │ +0068b440 000e5d16 R_ARM_JUMP_SLOT 00454b19 FLA_Gemm_nh_blk_var2 │ │ │ │ +0068b444 00062b16 R_ARM_JUMP_SLOT 004efe89 FLA_Trmm_ruh │ │ │ │ +0068b448 0009cb16 R_ARM_JUMP_SLOT 003ed7b9 FLASH_Sylv_cntl_init │ │ │ │ +0068b44c 0003a216 R_ARM_JUMP_SLOT 00490c7d FLA_Her2k_uh_blk_var6 │ │ │ │ +0068b450 000e6716 R_ARM_JUMP_SLOT 004552d9 FLA_Gemm_nh_blk_var5 │ │ │ │ +0068b454 00178b16 R_ARM_JUMP_SLOT 0050dd51 FLA_Trsm_llt │ │ │ │ +0068b458 0009bc16 R_ARM_JUMP_SLOT 003cd8f1 bl1_zallocm │ │ │ │ +0068b45c 00072c16 R_ARM_JUMP_SLOT 00509401 FLA_Trmm_run_blk_var3 │ │ │ │ +0068b460 0005c816 R_ARM_JUMP_SLOT 003af145 f__fatal │ │ │ │ +0068b464 00066e16 R_ARM_JUMP_SLOT 0008b9b1 cgbtf2_ │ │ │ │ +0068b468 00039b16 R_ARM_JUMP_SLOT 0048f9d1 FLA_Her2k_uh_blk_var2 │ │ │ │ +0068b46c 000e1b16 R_ARM_JUMP_SLOT 003c7c01 bl1_csyr2k │ │ │ │ +0068b470 00090c16 R_ARM_JUMP_SLOT 00562c85 FLA_Trinv_ln_opt_var2 │ │ │ │ +0068b474 0015cc16 R_ARM_JUMP_SLOT 0045f54d FLA_Gemm_tn_blk_var5 │ │ │ │ +0068b478 0016c516 R_ARM_JUMP_SLOT 003f22ed FLASH_Obj_create_hier_conf_to_flat │ │ │ │ +0068b47c 001af616 R_ARM_JUMP_SLOT 003ebf19 FLA_Lyap_cntl_finalize │ │ │ │ +0068b480 00088a16 R_ARM_JUMP_SLOT 0039f43d dorglq_fla │ │ │ │ +0068b484 00045716 R_ARM_JUMP_SLOT 003dff29 FLA_Apply_QUD_UT_inc_check │ │ │ │ +0068b488 0001dc16 R_ARM_JUMP_SLOT 00271281 slasd0_ │ │ │ │ +0068b48c 001a8316 R_ARM_JUMP_SLOT 005612bd FLA_Trinv_un │ │ │ │ +0068b490 000b6b16 R_ARM_JUMP_SLOT 006136d9 FLA_Sylv_hn_ops_var1 │ │ │ │ 0068b494 000ef416 R_ARM_JUMP_SLOT 0006a051 dgesvd_ │ │ │ │ 0068b498 0000dd16 R_ARM_JUMP_SLOT 00000000 dspr_ │ │ │ │ -0068b49c 00069016 R_ARM_JUMP_SLOT 00309ca5 zhpevd_ │ │ │ │ -0068b4a0 00171b16 R_ARM_JUMP_SLOT 0042c441 FLA_Axpyt_n_blk_var1 │ │ │ │ -0068b4a4 000cb316 R_ARM_JUMP_SLOT 00412c85 FLA_Axpyrt_external │ │ │ │ -0068b4a8 001abc16 R_ARM_JUMP_SLOT 003dc3d1 FLA_Trmv_check │ │ │ │ -0068b4ac 001c0716 R_ARM_JUMP_SLOT 004b40b5 FLA_Symm_lu_blk_var7 │ │ │ │ -0068b4b0 00122c16 R_ARM_JUMP_SLOT 00251975 slagv2_ │ │ │ │ -0068b4b4 00016016 R_ARM_JUMP_SLOT 0051c7d9 FLA_Trsm_lut_blk_var1 │ │ │ │ -0068b4b8 00075416 R_ARM_JUMP_SLOT 0059eff1 FLA_Eig_gest_il_blk_var3 │ │ │ │ -0068b4bc 001b3716 R_ARM_JUMP_SLOT 0026abf1 slartg_ │ │ │ │ -0068b4c0 000f3416 R_ARM_JUMP_SLOT 005ba1dd FLA_Eig_gest_nu_opz_var5 │ │ │ │ -0068b4c4 0010e216 R_ARM_JUMP_SLOT 005686a9 FLA_Trinv_un_opz_var2 │ │ │ │ -0068b4c8 000b4716 R_ARM_JUMP_SLOT 006574b1 FLA_Apply_QUD_UT_inc_lhfc │ │ │ │ -0068b4cc 00176f16 R_ARM_JUMP_SLOT 002e3e35 zgerqf_ │ │ │ │ -0068b4d0 0013cc16 R_ARM_JUMP_SLOT 0042521d FLA_Trsm_llh_task │ │ │ │ -0068b4d4 00169d16 R_ARM_JUMP_SLOT 00526dd1 FLA_Trsm_ruc_unb_var2 │ │ │ │ -0068b4d8 000d2416 R_ARM_JUMP_SLOT 0062e689 FLA_Sylv_nn_opt_var1 │ │ │ │ -0068b4dc 00053316 R_ARM_JUMP_SLOT 00536739 FLA_Chol_l_opc_var2 │ │ │ │ -0068b4e0 000a0316 R_ARM_JUMP_SLOT 004dd095 FLA_Syr2k_ut_blk_var6 │ │ │ │ -0068b4e4 0014f416 R_ARM_JUMP_SLOT 0033b7fd zlarfgp_ │ │ │ │ -0068b4e8 0004d816 R_ARM_JUMP_SLOT 0063a851 FLA_Apply_G_rf_blz_var9 │ │ │ │ +0068b49c 00069016 R_ARM_JUMP_SLOT 00309ccd zhpevd_ │ │ │ │ +0068b4a0 00171b16 R_ARM_JUMP_SLOT 0042c489 FLA_Axpyt_n_blk_var1 │ │ │ │ +0068b4a4 000cb316 R_ARM_JUMP_SLOT 00412ccd FLA_Axpyrt_external │ │ │ │ +0068b4a8 001abc16 R_ARM_JUMP_SLOT 003dc281 FLA_Trmv_check │ │ │ │ +0068b4ac 001c0716 R_ARM_JUMP_SLOT 004b40f1 FLA_Symm_lu_blk_var7 │ │ │ │ +0068b4b0 00122c16 R_ARM_JUMP_SLOT 0025197d slagv2_ │ │ │ │ +0068b4b4 00016016 R_ARM_JUMP_SLOT 0051c92d FLA_Trsm_lut_blk_var1 │ │ │ │ +0068b4b8 00075416 R_ARM_JUMP_SLOT 0059e705 FLA_Eig_gest_il_blk_var3 │ │ │ │ +0068b4bc 001b3716 R_ARM_JUMP_SLOT 0026abf9 slartg_ │ │ │ │ +0068b4c0 000f3416 R_ARM_JUMP_SLOT 005bb605 FLA_Eig_gest_nu_opz_var5 │ │ │ │ +0068b4c4 0010e216 R_ARM_JUMP_SLOT 00567e85 FLA_Trinv_un_opz_var2 │ │ │ │ +0068b4c8 000b4716 R_ARM_JUMP_SLOT 006574e9 FLA_Apply_QUD_UT_inc_lhfc │ │ │ │ +0068b4cc 00176f16 R_ARM_JUMP_SLOT 002e3e5d zgerqf_ │ │ │ │ +0068b4d0 0013cc16 R_ARM_JUMP_SLOT 00425841 FLA_Trsm_llh_task │ │ │ │ +0068b4d4 00169d16 R_ARM_JUMP_SLOT 00526ac5 FLA_Trsm_ruc_unb_var2 │ │ │ │ +0068b4d8 000d2416 R_ARM_JUMP_SLOT 0062e6c5 FLA_Sylv_nn_opt_var1 │ │ │ │ +0068b4dc 00053316 R_ARM_JUMP_SLOT 00536779 FLA_Chol_l_opc_var2 │ │ │ │ +0068b4e0 000a0316 R_ARM_JUMP_SLOT 004dd0d1 FLA_Syr2k_ut_blk_var6 │ │ │ │ +0068b4e4 0014f416 R_ARM_JUMP_SLOT 0033b83d zlarfgp_ │ │ │ │ +0068b4e8 0004d816 R_ARM_JUMP_SLOT 0063a4c1 FLA_Apply_G_rf_blz_var9 │ │ │ │ 0068b4ec 00042c16 R_ARM_JUMP_SLOT 003eb9f9 FLA_Eig_gest_cntl_finalize │ │ │ │ -0068b4f0 00155b16 R_ARM_JUMP_SLOT 003a6b8d sormqr_fla │ │ │ │ +0068b4f0 00155b16 R_ARM_JUMP_SLOT 003a6bcd sormqr_fla │ │ │ │ 0068b4f4 0000de16 R_ARM_JUMP_SLOT 00000000 log10 │ │ │ │ -0068b4f8 00010d16 R_ARM_JUMP_SLOT 00563589 FLA_Trinv_ln_opc_var4 │ │ │ │ -0068b4fc 00181c16 R_ARM_JUMP_SLOT 003c6451 bl1_cgemm │ │ │ │ -0068b500 00081716 R_ARM_JUMP_SLOT 00489bf9 FLA_Her2k_ln_blk_var4 │ │ │ │ -0068b504 000e0616 R_ARM_JUMP_SLOT 003eb5ad FLA_CAQR2_UT_cntl_init │ │ │ │ +0068b4f8 00010d16 R_ARM_JUMP_SLOT 005638ad FLA_Trinv_ln_opc_var4 │ │ │ │ +0068b4fc 00181c16 R_ARM_JUMP_SLOT 003c6499 bl1_cgemm │ │ │ │ +0068b500 00081716 R_ARM_JUMP_SLOT 00489629 FLA_Her2k_ln_blk_var4 │ │ │ │ +0068b504 000e0616 R_ARM_JUMP_SLOT 003ebbdd FLA_CAQR2_UT_cntl_init │ │ │ │ 0068b508 0000df16 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ -0068b50c 0009ac16 R_ARM_JUMP_SLOT 003f692d FLA_Check_valid_object_datatype │ │ │ │ +0068b50c 0009ac16 R_ARM_JUMP_SLOT 003f7715 FLA_Check_valid_object_datatype │ │ │ │ 0068b510 0000e016 R_ARM_JUMP_SLOT 00000000 icamax_ │ │ │ │ -0068b514 001bdf16 R_ARM_JUMP_SLOT 003ec439 FLA_Trinv_cntl_finalize │ │ │ │ -0068b518 0013a716 R_ARM_JUMP_SLOT 003f6991 FLA_Check_real_datatype │ │ │ │ -0068b51c 0006c216 R_ARM_JUMP_SLOT 00407329 FLA_Apply_diag_matrix │ │ │ │ -0068b520 000b0f16 R_ARM_JUMP_SLOT 003bea55 bl1_sgemv_blas │ │ │ │ -0068b524 00132e16 R_ARM_JUMP_SLOT 003b725d bl1_zconjm │ │ │ │ -0068b528 00152316 R_ARM_JUMP_SLOT 0047e991 FLA_Hemm_ru_unb_var8 │ │ │ │ -0068b52c 001bbd16 R_ARM_JUMP_SLOT 0025cafd slantr_ │ │ │ │ -0068b530 00169016 R_ARM_JUMP_SLOT 001d3211 dpptrs_ │ │ │ │ -0068b534 0013b716 R_ARM_JUMP_SLOT 003674b9 zsptrf_ │ │ │ │ -0068b538 00095616 R_ARM_JUMP_SLOT 002e2751 zgeqrf_ │ │ │ │ -0068b53c 000a2716 R_ARM_JUMP_SLOT 00577bd1 FLA_Bidiag_UT_u_blf_var2 │ │ │ │ -0068b540 000bff16 R_ARM_JUMP_SLOT 003f6909 FLA_Check_valid_inverse │ │ │ │ +0068b514 001bdf16 R_ARM_JUMP_SLOT 003ec391 FLA_Trinv_cntl_finalize │ │ │ │ +0068b518 0013a716 R_ARM_JUMP_SLOT 003f7779 FLA_Check_real_datatype │ │ │ │ +0068b51c 0006c216 R_ARM_JUMP_SLOT 00407049 FLA_Apply_diag_matrix │ │ │ │ +0068b520 000b0f16 R_ARM_JUMP_SLOT 003bf7d5 bl1_sgemv_blas │ │ │ │ +0068b524 00132e16 R_ARM_JUMP_SLOT 003b6b75 bl1_zconjm │ │ │ │ +0068b528 00152316 R_ARM_JUMP_SLOT 0047eb09 FLA_Hemm_ru_unb_var8 │ │ │ │ +0068b52c 001bbd16 R_ARM_JUMP_SLOT 0025cb0d slantr_ │ │ │ │ +0068b530 00169016 R_ARM_JUMP_SLOT 001d3e81 dpptrs_ │ │ │ │ +0068b534 0013b716 R_ARM_JUMP_SLOT 003674f1 zsptrf_ │ │ │ │ +0068b538 00095616 R_ARM_JUMP_SLOT 002e23b9 zgeqrf_ │ │ │ │ +0068b53c 000a2716 R_ARM_JUMP_SLOT 00578779 FLA_Bidiag_UT_u_blf_var2 │ │ │ │ +0068b540 000bff16 R_ARM_JUMP_SLOT 003f76f1 FLA_Check_valid_inverse │ │ │ │ 0068b544 0000e116 R_ARM_JUMP_SLOT 00000000 dsymv_ │ │ │ │ -0068b548 00020916 R_ARM_JUMP_SLOT 004222e1 FLA_Trmmsx_external │ │ │ │ -0068b54c 000b1216 R_ARM_JUMP_SLOT 005a305d FLA_Eig_gest_il_opc_var4 │ │ │ │ -0068b550 00195a16 R_ARM_JUMP_SLOT 004e8941 FLA_Syrk_un_blk_var1 │ │ │ │ -0068b554 00166e16 R_ARM_JUMP_SLOT 003ec8c9 FLASH_Apply_QUD_UT_inc_cntl_init │ │ │ │ -0068b558 00044116 R_ARM_JUMP_SLOT 003c5f01 bl1_dgemm_blas │ │ │ │ -0068b55c 0002d316 R_ARM_JUMP_SLOT 005b9e21 FLA_Eig_gest_nu_opd_var5 │ │ │ │ -0068b560 000ae616 R_ARM_JUMP_SLOT 002e01e9 zgeqp3_ │ │ │ │ -0068b564 0018e716 R_ARM_JUMP_SLOT 005f5ea1 FLA_Lyap_n_unb_var2 │ │ │ │ -0068b568 00123216 R_ARM_JUMP_SLOT 004d9be9 FLA_Syr2k_un_unb_var5 │ │ │ │ -0068b56c 001a6616 R_ARM_JUMP_SLOT 0007ced5 dgetf2_check │ │ │ │ -0068b570 000a6016 R_ARM_JUMP_SLOT 001693a1 dgetrs_ │ │ │ │ -0068b574 00100316 R_ARM_JUMP_SLOT 00518cf5 FLA_Trsm_luh_blk_var4 │ │ │ │ -0068b578 00154116 R_ARM_JUMP_SLOT 003fd49d FLASH_Queue_get_work_stealing │ │ │ │ -0068b57c 000f9216 R_ARM_JUMP_SLOT 00429121 FLA_Sylv_task │ │ │ │ -0068b580 00064f16 R_ARM_JUMP_SLOT 004f07cd FLA_Trmm_rut │ │ │ │ -0068b584 0019ad16 R_ARM_JUMP_SLOT 00551fc9 FLA_QR_UT_internal │ │ │ │ -0068b588 00087216 R_ARM_JUMP_SLOT 0044f18d FLA_Gemm_hn_blk_var4 │ │ │ │ -0068b58c 0003ce16 R_ARM_JUMP_SLOT 0018c651 dlaed9_ │ │ │ │ -0068b590 00081516 R_ARM_JUMP_SLOT 005668fd FLA_Trinv_lu_opz_var4 │ │ │ │ -0068b594 00189b16 R_ARM_JUMP_SLOT 00448e55 FLA_Gemm_nt │ │ │ │ -0068b598 001b3516 R_ARM_JUMP_SLOT 003d09f9 bl1_sident │ │ │ │ -0068b59c 0011a016 R_ARM_JUMP_SLOT 00321bad zhbgst_ │ │ │ │ -0068b5a0 000abe16 R_ARM_JUMP_SLOT 0057193d FLA_UDdate_UT_internal │ │ │ │ -0068b5a4 001c1716 R_ARM_JUMP_SLOT 0054b05d FLA_CAQR2_UT_opd_var1 │ │ │ │ -0068b5a8 000ba316 R_ARM_JUMP_SLOT 003f9489 FLA_Repart_2x2_to_3x3 │ │ │ │ -0068b5ac 000da116 R_ARM_JUMP_SLOT 005cc621 FLA_Hess_UT_step_unb_var1 │ │ │ │ -0068b5b0 00143c16 R_ARM_JUMP_SLOT 00362761 zptrfs_ │ │ │ │ -0068b5b4 00096c16 R_ARM_JUMP_SLOT 003d0839 bl1_zinvert2s │ │ │ │ -0068b5b8 00060716 R_ARM_JUMP_SLOT 005d519d FLA_Tridiag_UT_form_Q │ │ │ │ -0068b5bc 000ad716 R_ARM_JUMP_SLOT 003cd8e9 bl1_is_row_storage │ │ │ │ -0068b5c0 0003f816 R_ARM_JUMP_SLOT 005e7e69 FLA_Lyap_h_blk_var1 │ │ │ │ -0068b5c4 000b6516 R_ARM_JUMP_SLOT 00108c01 clatrz_ │ │ │ │ -0068b5c8 0011cb16 R_ARM_JUMP_SLOT 00410065 FLA_Sort_svd_b_opc │ │ │ │ -0068b5cc 00053116 R_ARM_JUMP_SLOT 00407ec1 FLA_Hevv_2x2_opc │ │ │ │ +0068b548 00020916 R_ARM_JUMP_SLOT 00422955 FLA_Trmmsx_external │ │ │ │ +0068b54c 000b1216 R_ARM_JUMP_SLOT 005a44a5 FLA_Eig_gest_il_opc_var4 │ │ │ │ +0068b550 00195a16 R_ARM_JUMP_SLOT 004e87dd FLA_Syrk_un_blk_var1 │ │ │ │ +0068b554 00166e16 R_ARM_JUMP_SLOT 003ec9a5 FLASH_Apply_QUD_UT_inc_cntl_init │ │ │ │ +0068b558 00044116 R_ARM_JUMP_SLOT 003c5f49 bl1_dgemm_blas │ │ │ │ +0068b55c 0002d316 R_ARM_JUMP_SLOT 005bb249 FLA_Eig_gest_nu_opd_var5 │ │ │ │ +0068b560 000ae616 R_ARM_JUMP_SLOT 002e0601 zgeqp3_ │ │ │ │ +0068b564 0018e716 R_ARM_JUMP_SLOT 005f6031 FLA_Lyap_n_unb_var2 │ │ │ │ +0068b568 00123216 R_ARM_JUMP_SLOT 004d90fd FLA_Syr2k_un_unb_var5 │ │ │ │ +0068b56c 001a6616 R_ARM_JUMP_SLOT 0007ced9 dgetf2_check │ │ │ │ +0068b570 000a6016 R_ARM_JUMP_SLOT 001693a9 dgetrs_ │ │ │ │ +0068b574 00100316 R_ARM_JUMP_SLOT 00518ab5 FLA_Trsm_luh_blk_var4 │ │ │ │ +0068b578 00154116 R_ARM_JUMP_SLOT 003fdb35 FLASH_Queue_get_work_stealing │ │ │ │ +0068b57c 000f9216 R_ARM_JUMP_SLOT 004291f1 FLA_Sylv_task │ │ │ │ +0068b580 00064f16 R_ARM_JUMP_SLOT 004f0809 FLA_Trmm_rut │ │ │ │ +0068b584 0019ad16 R_ARM_JUMP_SLOT 00552001 FLA_QR_UT_internal │ │ │ │ +0068b588 00087216 R_ARM_JUMP_SLOT 0044f1d5 FLA_Gemm_hn_blk_var4 │ │ │ │ +0068b58c 0003ce16 R_ARM_JUMP_SLOT 0018f6a9 dlaed9_ │ │ │ │ +0068b590 00081516 R_ARM_JUMP_SLOT 005661a5 FLA_Trinv_lu_opz_var4 │ │ │ │ +0068b594 00189b16 R_ARM_JUMP_SLOT 0044a7b9 FLA_Gemm_nt │ │ │ │ +0068b598 001b3516 R_ARM_JUMP_SLOT 003d0909 bl1_sident │ │ │ │ +0068b59c 0011a016 R_ARM_JUMP_SLOT 00321be5 zhbgst_ │ │ │ │ +0068b5a0 000abe16 R_ARM_JUMP_SLOT 00571871 FLA_UDdate_UT_internal │ │ │ │ +0068b5a4 001c1716 R_ARM_JUMP_SLOT 0054b131 FLA_CAQR2_UT_opd_var1 │ │ │ │ +0068b5a8 000ba316 R_ARM_JUMP_SLOT 003f6a81 FLA_Repart_2x2_to_3x3 │ │ │ │ +0068b5ac 000da116 R_ARM_JUMP_SLOT 005cddc1 FLA_Hess_UT_step_unb_var1 │ │ │ │ +0068b5b0 00143c16 R_ARM_JUMP_SLOT 003630a1 zptrfs_ │ │ │ │ +0068b5b4 00096c16 R_ARM_JUMP_SLOT 003d0881 bl1_zinvert2s │ │ │ │ +0068b5b8 00060716 R_ARM_JUMP_SLOT 005d500d FLA_Tridiag_UT_form_Q │ │ │ │ +0068b5bc 000ad716 R_ARM_JUMP_SLOT 003cdeb1 bl1_is_row_storage │ │ │ │ +0068b5c0 0003f816 R_ARM_JUMP_SLOT 005e7ea5 FLA_Lyap_h_blk_var1 │ │ │ │ +0068b5c4 000b6516 R_ARM_JUMP_SLOT 00106e81 clatrz_ │ │ │ │ +0068b5c8 0011cb16 R_ARM_JUMP_SLOT 004100ad FLA_Sort_svd_b_opc │ │ │ │ +0068b5cc 00053116 R_ARM_JUMP_SLOT 00407f09 FLA_Hevv_2x2_opc │ │ │ │ 0068b5d0 0000e216 R_ARM_JUMP_SLOT 00000000 zhemv_ │ │ │ │ -0068b5d4 0004cd16 R_ARM_JUMP_SLOT 00636149 FLA_Apply_G_rf_blz_var1 │ │ │ │ -0068b5d8 001a0116 R_ARM_JUMP_SLOT 003d88a5 FLA_Sort_check │ │ │ │ -0068b5dc 0019de16 R_ARM_JUMP_SLOT 005e6371 FLA_Tridiag_UT_l_step_opc_var3 │ │ │ │ -0068b5e0 00185716 R_ARM_JUMP_SLOT 00530609 FLA_Bsvd_francis_v_opd_var1 │ │ │ │ -0068b5e4 00106616 R_ARM_JUMP_SLOT 00499255 FLA_Her2k_un_unb_var10 │ │ │ │ -0068b5e8 0010c416 R_ARM_JUMP_SLOT 0007a549 ctrtri_check │ │ │ │ -0068b5ec 00185216 R_ARM_JUMP_SLOT 00634875 FLA_Apply_G_lf_opt_var1 │ │ │ │ -0068b5f0 00056716 R_ARM_JUMP_SLOT 0058ddb9 FLA_Bidiag_UT_u_step_opt_var5 │ │ │ │ -0068b5f4 0012de16 R_ARM_JUMP_SLOT 006515ed FLA_Apply_G_rf_opz_var9 │ │ │ │ -0068b5f8 00191b16 R_ARM_JUMP_SLOT 00581f9d FLA_Bidiag_UT_u_step_opc_var2 │ │ │ │ -0068b5fc 001c5316 R_ARM_JUMP_SLOT 003b5dd1 bl1_daxpymrt │ │ │ │ -0068b600 000d4916 R_ARM_JUMP_SLOT 0020b3a1 ilatrans_ │ │ │ │ -0068b604 00035e16 R_ARM_JUMP_SLOT 001a7e7d dlarft_ │ │ │ │ -0068b608 001c4d16 R_ARM_JUMP_SLOT 00543341 FLA_LU_nopiv_opc_var4 │ │ │ │ -0068b60c 00083716 R_ARM_JUMP_SLOT 0045b8fd FLA_Gemm_tc_unb_var2 │ │ │ │ -0068b610 000f9416 R_ARM_JUMP_SLOT 00527479 FLA_Trsm_ruh_blk_var1 │ │ │ │ -0068b614 00165416 R_ARM_JUMP_SLOT 002fb2b5 zheswapr_ │ │ │ │ -0068b618 00193216 R_ARM_JUMP_SLOT 003c2649 bl1_ztrsv_blas │ │ │ │ -0068b61c 000c0c16 R_ARM_JUMP_SLOT 004b1761 FLA_Symm_ll_unb_var9 │ │ │ │ -0068b620 0006e616 R_ARM_JUMP_SLOT 003683f1 zstemr_ │ │ │ │ -0068b624 000fad16 R_ARM_JUMP_SLOT 0044ccad FLA_Gemm_hh_blk_var2 │ │ │ │ -0068b628 00100a16 R_ARM_JUMP_SLOT 0063a3c5 FLA_Apply_G_rf_bld_var9b │ │ │ │ -0068b62c 001b9b16 R_ARM_JUMP_SLOT 005adda5 FLA_Eig_gest_iu_opc_var4 │ │ │ │ -0068b630 00109816 R_ARM_JUMP_SLOT 00251409 slagtm_ │ │ │ │ -0068b634 00062c16 R_ARM_JUMP_SLOT 003d49bd FLA_Merge_2x1_check │ │ │ │ -0068b638 00091f16 R_ARM_JUMP_SLOT 0042755d FLA_Apply_CAQ2_UT_task │ │ │ │ -0068b63c 000aec16 R_ARM_JUMP_SLOT 003f39a9 FLA_Lock_acquire │ │ │ │ -0068b640 000e1c16 R_ARM_JUMP_SLOT 005b4af1 FLA_Eig_gest_nl_opz_var5 │ │ │ │ -0068b644 00019f16 R_ARM_JUMP_SLOT 0045c871 FLA_Gemm_th_blk_var2 │ │ │ │ -0068b648 0006be16 R_ARM_JUMP_SLOT 003d0b41 bl1_cident │ │ │ │ -0068b64c 000d8416 R_ARM_JUMP_SLOT 00451bc5 FLA_Gemm_ht_unb_var2 │ │ │ │ -0068b650 00134916 R_ARM_JUMP_SLOT 00156019 dgbrfs_ │ │ │ │ -0068b654 0016dc16 R_ARM_JUMP_SLOT 0042f6c5 FLA_Copyr_u_blk_var1 │ │ │ │ -0068b658 000d6316 R_ARM_JUMP_SLOT 003a3fd5 dorg2r_fla │ │ │ │ -0068b65c 00092616 R_ARM_JUMP_SLOT 003b75f9 bl1_sdot2s │ │ │ │ -0068b660 000fac16 R_ARM_JUMP_SLOT 003f1861 FLASH_Obj_base_scalar_length │ │ │ │ -0068b664 000c1716 R_ARM_JUMP_SLOT 004f6501 FLA_Trmm_llt_blk_var4 │ │ │ │ -0068b668 0010cd16 R_ARM_JUMP_SLOT 003c1001 bl1_dtrmvsx │ │ │ │ -0068b66c 00126f16 R_ARM_JUMP_SLOT 0028668d sorgr2_ │ │ │ │ -0068b670 00092e16 R_ARM_JUMP_SLOT 00514bbd FLA_Trsm_lln_unb_var2 │ │ │ │ -0068b674 000fd816 R_ARM_JUMP_SLOT 0060a1cd FLA_Sylv_hn_blk_var12 │ │ │ │ -0068b678 0014da16 R_ARM_JUMP_SLOT 0042a461 FLA_Axpy_blk_var4 │ │ │ │ +0068b5d4 0004cd16 R_ARM_JUMP_SLOT 0063787d FLA_Apply_G_rf_blz_var1 │ │ │ │ +0068b5d8 001a0116 R_ARM_JUMP_SLOT 003d88ed FLA_Sort_check │ │ │ │ +0068b5dc 0019de16 R_ARM_JUMP_SLOT 005e52c1 FLA_Tridiag_UT_l_step_opc_var3 │ │ │ │ +0068b5e0 00185716 R_ARM_JUMP_SLOT 00530851 FLA_Bsvd_francis_v_opd_var1 │ │ │ │ +0068b5e4 00106616 R_ARM_JUMP_SLOT 00499291 FLA_Her2k_un_unb_var10 │ │ │ │ +0068b5e8 0010c416 R_ARM_JUMP_SLOT 0007a48d ctrtri_check │ │ │ │ +0068b5ec 00185216 R_ARM_JUMP_SLOT 00633e7d FLA_Apply_G_lf_opt_var1 │ │ │ │ +0068b5f0 00056716 R_ARM_JUMP_SLOT 0058cead FLA_Bidiag_UT_u_step_opt_var5 │ │ │ │ +0068b5f4 0012de16 R_ARM_JUMP_SLOT 00651e35 FLA_Apply_G_rf_opz_var9 │ │ │ │ +0068b5f8 00191b16 R_ARM_JUMP_SLOT 00581fd5 FLA_Bidiag_UT_u_step_opc_var2 │ │ │ │ +0068b5fc 001c5316 R_ARM_JUMP_SLOT 003b5bb9 bl1_daxpymrt │ │ │ │ +0068b600 000d4916 R_ARM_JUMP_SLOT 0020bb29 ilatrans_ │ │ │ │ +0068b604 00035e16 R_ARM_JUMP_SLOT 001a7fa9 dlarft_ │ │ │ │ +0068b608 001c4d16 R_ARM_JUMP_SLOT 00543379 FLA_LU_nopiv_opc_var4 │ │ │ │ +0068b60c 00083716 R_ARM_JUMP_SLOT 0045b139 FLA_Gemm_tc_unb_var2 │ │ │ │ +0068b610 000f9416 R_ARM_JUMP_SLOT 0052716d FLA_Trsm_ruh_blk_var1 │ │ │ │ +0068b614 00165416 R_ARM_JUMP_SLOT 002fb2d5 zheswapr_ │ │ │ │ +0068b618 00193216 R_ARM_JUMP_SLOT 003c2691 bl1_ztrsv_blas │ │ │ │ +0068b61c 000c0c16 R_ARM_JUMP_SLOT 004b1a41 FLA_Symm_ll_unb_var9 │ │ │ │ +0068b620 0006e616 R_ARM_JUMP_SLOT 00368429 zstemr_ │ │ │ │ +0068b624 000fad16 R_ARM_JUMP_SLOT 0044ca8d FLA_Gemm_hh_blk_var2 │ │ │ │ +0068b628 00100a16 R_ARM_JUMP_SLOT 0063a825 FLA_Apply_G_rf_bld_var9b │ │ │ │ +0068b62c 001b9b16 R_ARM_JUMP_SLOT 005aef59 FLA_Eig_gest_iu_opc_var4 │ │ │ │ +0068b630 00109816 R_ARM_JUMP_SLOT 00251411 slagtm_ │ │ │ │ +0068b634 00062c16 R_ARM_JUMP_SLOT 003d4a05 FLA_Merge_2x1_check │ │ │ │ +0068b638 00091f16 R_ARM_JUMP_SLOT 004275a5 FLA_Apply_CAQ2_UT_task │ │ │ │ +0068b63c 000aec16 R_ARM_JUMP_SLOT 003f37c5 FLA_Lock_acquire │ │ │ │ +0068b640 000e1c16 R_ARM_JUMP_SLOT 005b3339 FLA_Eig_gest_nl_opz_var5 │ │ │ │ +0068b644 00019f16 R_ARM_JUMP_SLOT 0045d3a5 FLA_Gemm_th_blk_var2 │ │ │ │ +0068b648 0006be16 R_ARM_JUMP_SLOT 003d0a51 bl1_cident │ │ │ │ +0068b64c 000d8416 R_ARM_JUMP_SLOT 00451c0d FLA_Gemm_ht_unb_var2 │ │ │ │ +0068b650 00134916 R_ARM_JUMP_SLOT 00156731 dgbrfs_ │ │ │ │ +0068b654 0016dc16 R_ARM_JUMP_SLOT 0042f70d FLA_Copyr_u_blk_var1 │ │ │ │ +0068b658 000d6316 R_ARM_JUMP_SLOT 003a450d dorg2r_fla │ │ │ │ +0068b65c 00092616 R_ARM_JUMP_SLOT 003b7641 bl1_sdot2s │ │ │ │ +0068b660 000fac16 R_ARM_JUMP_SLOT 003f18a9 FLASH_Obj_base_scalar_length │ │ │ │ +0068b664 000c1716 R_ARM_JUMP_SLOT 004f5f59 FLA_Trmm_llt_blk_var4 │ │ │ │ +0068b668 0010cd16 R_ARM_JUMP_SLOT 003c0b55 bl1_dtrmvsx │ │ │ │ +0068b66c 00126f16 R_ARM_JUMP_SLOT 002862fd sorgr2_ │ │ │ │ +0068b670 00092e16 R_ARM_JUMP_SLOT 00515691 FLA_Trsm_lln_unb_var2 │ │ │ │ +0068b674 000fd816 R_ARM_JUMP_SLOT 0060a899 FLA_Sylv_hn_blk_var12 │ │ │ │ +0068b678 0014da16 R_ARM_JUMP_SLOT 0042a275 FLA_Axpy_blk_var4 │ │ │ │ 0068b67c 0000e316 R_ARM_JUMP_SLOT 00000000 __cxa_finalize@GLIBC_2.4 │ │ │ │ -0068b680 0019a216 R_ARM_JUMP_SLOT 004112e9 FLA_Obj_create_buffer_task │ │ │ │ -0068b684 00077316 R_ARM_JUMP_SLOT 00565885 FLA_Trinv_lu_opd_var2 │ │ │ │ -0068b688 00023016 R_ARM_JUMP_SLOT 003e8955 FLA_Cntl_finalize_flash │ │ │ │ -0068b68c 0004c616 R_ARM_JUMP_SLOT 003b1121 wrt_F │ │ │ │ -0068b690 0016c616 R_ARM_JUMP_SLOT 0044c551 FLA_Gemm_hc_unb_var5 │ │ │ │ -0068b694 00033416 R_ARM_JUMP_SLOT 00271a8d slasd6_ │ │ │ │ -0068b698 001b0c16 R_ARM_JUMP_SLOT 0041569d FLA_Copyt_external │ │ │ │ -0068b69c 000d8116 R_ARM_JUMP_SLOT 005b4731 FLA_Eig_gest_nl_opd_var5 │ │ │ │ -0068b6a0 0007df16 R_ARM_JUMP_SLOT 0020a6e5 dtzrqf_ │ │ │ │ -0068b6a4 00040d16 R_ARM_JUMP_SLOT 004299f9 FLA_Axpy │ │ │ │ -0068b6a8 001b1316 R_ARM_JUMP_SLOT 004c4f09 FLA_Syr2k_internal │ │ │ │ -0068b6ac 000e5f16 R_ARM_JUMP_SLOT 00427439 FLA_Ttmm_l_blk_ext │ │ │ │ -0068b6b0 000ece16 R_ARM_JUMP_SLOT 0022e279 sgtcon_ │ │ │ │ -0068b6b4 0001c216 R_ARM_JUMP_SLOT 003e9f85 FLA_Symm_cntl_finalize │ │ │ │ -0068b6b8 0016d116 R_ARM_JUMP_SLOT 003d5fe1 FLA_Absolute_value_check │ │ │ │ -0068b6bc 00172316 R_ARM_JUMP_SLOT 0020c019 scsum1_ │ │ │ │ -0068b6c0 00184c16 R_ARM_JUMP_SLOT 002766e1 slaset_ │ │ │ │ -0068b6c4 0016b816 R_ARM_JUMP_SLOT 0044ba6d FLA_Gemm_hc_unb_var1 │ │ │ │ +0068b680 0019a216 R_ARM_JUMP_SLOT 0041171d FLA_Obj_create_buffer_task │ │ │ │ +0068b684 00077316 R_ARM_JUMP_SLOT 005658c1 FLA_Trinv_lu_opd_var2 │ │ │ │ +0068b688 00023016 R_ARM_JUMP_SLOT 003e8395 FLA_Cntl_finalize_flash │ │ │ │ +0068b68c 0004c616 R_ARM_JUMP_SLOT 003b1169 wrt_F │ │ │ │ +0068b690 0016c616 R_ARM_JUMP_SLOT 0044d251 FLA_Gemm_hc_unb_var5 │ │ │ │ +0068b694 00033416 R_ARM_JUMP_SLOT 00271a95 slasd6_ │ │ │ │ +0068b698 001b0c16 R_ARM_JUMP_SLOT 00415c2d FLA_Copyt_external │ │ │ │ +0068b69c 000d8116 R_ARM_JUMP_SLOT 005b2f79 FLA_Eig_gest_nl_opd_var5 │ │ │ │ +0068b6a0 0007df16 R_ARM_JUMP_SLOT 0020a651 dtzrqf_ │ │ │ │ +0068b6a4 00040d16 R_ARM_JUMP_SLOT 00429a41 FLA_Axpy │ │ │ │ +0068b6a8 001b1316 R_ARM_JUMP_SLOT 004c4f45 FLA_Syr2k_internal │ │ │ │ +0068b6ac 000e5f16 R_ARM_JUMP_SLOT 0042731d FLA_Ttmm_l_blk_ext │ │ │ │ +0068b6b0 000ece16 R_ARM_JUMP_SLOT 0022e27d sgtcon_ │ │ │ │ +0068b6b4 0001c216 R_ARM_JUMP_SLOT 003e9fcd FLA_Symm_cntl_finalize │ │ │ │ +0068b6b8 0016d116 R_ARM_JUMP_SLOT 003d6029 FLA_Absolute_value_check │ │ │ │ +0068b6bc 00172316 R_ARM_JUMP_SLOT 0020c025 scsum1_ │ │ │ │ +0068b6c0 00184c16 R_ARM_JUMP_SLOT 00275da1 slaset_ │ │ │ │ +0068b6c4 0016b816 R_ARM_JUMP_SLOT 0044b7f5 FLA_Gemm_hc_unb_var1 │ │ │ │ 0068b6c8 0000e416 R_ARM_JUMP_SLOT 00000000 ssyrk_ │ │ │ │ -0068b6cc 000a3e16 R_ARM_JUMP_SLOT 003c0aad bl1_ssyr │ │ │ │ -0068b6d0 00028816 R_ARM_JUMP_SLOT 004e6a75 FLA_Syrk_lt_blk_var3 │ │ │ │ -0068b6d4 0005c916 R_ARM_JUMP_SLOT 00425655 FLA_Trsm_rlt_task │ │ │ │ -0068b6d8 001c4516 R_ARM_JUMP_SLOT 0054eca1 FLA_LQ_UT_opd_var1 │ │ │ │ -0068b6dc 00068d16 R_ARM_JUMP_SLOT 003f7d29 FLA_Check_object_width_min │ │ │ │ -0068b6e0 001b6c16 R_ARM_JUMP_SLOT 0050ad69 FLA_Trmm_rut_blk_var4 │ │ │ │ -0068b6e4 00011816 R_ARM_JUMP_SLOT 0038d8d1 zungbr_ │ │ │ │ -0068b6e8 000e1116 R_ARM_JUMP_SLOT 00460961 FLA_Gemm_tt_blk_var3 │ │ │ │ -0068b6ec 000a7716 R_ARM_JUMP_SLOT 00426721 FLA_LU_piv_blk_ext │ │ │ │ -0068b6f0 000f9b16 R_ARM_JUMP_SLOT 00526525 FLA_Trsm_ruh_blk_var4 │ │ │ │ -0068b6f4 00028e16 R_ARM_JUMP_SLOT 00414145 FLA_Copy_external │ │ │ │ -0068b6f8 001c1816 R_ARM_JUMP_SLOT 0053ad5d FLASH_FS_incpiv_aux2 │ │ │ │ -0068b6fc 001c4e16 R_ARM_JUMP_SLOT 003c7f7d bl1_dsymm_blas │ │ │ │ +0068b6cc 000a3e16 R_ARM_JUMP_SLOT 003c170d bl1_ssyr │ │ │ │ +0068b6d0 00028816 R_ARM_JUMP_SLOT 004e6445 FLA_Syrk_lt_blk_var3 │ │ │ │ +0068b6d4 0005c916 R_ARM_JUMP_SLOT 00425c79 FLA_Trsm_rlt_task │ │ │ │ +0068b6d8 001c4516 R_ARM_JUMP_SLOT 0054ecd9 FLA_LQ_UT_opd_var1 │ │ │ │ +0068b6dc 00068d16 R_ARM_JUMP_SLOT 003f8b11 FLA_Check_object_width_min │ │ │ │ +0068b6e0 001b6c16 R_ARM_JUMP_SLOT 0050b885 FLA_Trmm_rut_blk_var4 │ │ │ │ +0068b6e4 00011816 R_ARM_JUMP_SLOT 0038d919 zungbr_ │ │ │ │ +0068b6e8 000e1116 R_ARM_JUMP_SLOT 004609a9 FLA_Gemm_tt_blk_var3 │ │ │ │ +0068b6ec 000a7716 R_ARM_JUMP_SLOT 00426769 FLA_LU_piv_blk_ext │ │ │ │ +0068b6f0 000f9b16 R_ARM_JUMP_SLOT 00527c11 FLA_Trsm_ruh_blk_var4 │ │ │ │ +0068b6f4 00028e16 R_ARM_JUMP_SLOT 004139f5 FLA_Copy_external │ │ │ │ +0068b6f8 001c1816 R_ARM_JUMP_SLOT 0053ad95 FLASH_FS_incpiv_aux2 │ │ │ │ +0068b6fc 001c4e16 R_ARM_JUMP_SLOT 003c91f5 bl1_dsymm_blas │ │ │ │ 0068b700 0000e516 R_ARM_JUMP_SLOT 00000000 srotm_ │ │ │ │ -0068b704 00066816 R_ARM_JUMP_SLOT 00547529 FLA_LU_piv_opd_var3 │ │ │ │ -0068b708 000bac16 R_ARM_JUMP_SLOT 0019e02d dlapmr_ │ │ │ │ -0068b70c 0012d116 R_ARM_JUMP_SLOT 0063b0b5 FLA_Apply_G_rf_opz_var1 │ │ │ │ -0068b710 00168c16 R_ARM_JUMP_SLOT 0051eea5 FLA_Trsm_rlc_unb_var4 │ │ │ │ -0068b714 001a4816 R_ARM_JUMP_SLOT 005b261d FLA_Eig_gest_nl_opc_var1 │ │ │ │ -0068b718 00137316 R_ARM_JUMP_SLOT 00310879 zhptrf_ │ │ │ │ -0068b71c 000bd916 R_ARM_JUMP_SLOT 00328ea9 zlahef_ │ │ │ │ -0068b720 000da916 R_ARM_JUMP_SLOT 005d545d FLA_Hess_UT_step_unb_var5 │ │ │ │ -0068b724 000df416 R_ARM_JUMP_SLOT 00429049 FLA_QR_UT_task │ │ │ │ -0068b728 00128b16 R_ARM_JUMP_SLOT 003ed83d FLASH_Sylv_cntl_finalize │ │ │ │ -0068b72c 00083016 R_ARM_JUMP_SLOT 004fc191 FLA_Trmm_lun_unb_var4 │ │ │ │ -0068b730 001c5a16 R_ARM_JUMP_SLOT 002c81d1 zgbequ_ │ │ │ │ -0068b734 0009b716 R_ARM_JUMP_SLOT 003dab09 FLA_Scalr_internal_check │ │ │ │ -0068b738 0016ef16 R_ARM_JUMP_SLOT 005103c5 FLA_Trsm_llc_unb_var3 │ │ │ │ -0068b73c 00147016 R_ARM_JUMP_SLOT 003831f1 ztrsen_ │ │ │ │ -0068b740 0006bc16 R_ARM_JUMP_SLOT 0043d271 FLA_Gemm_cc_blk_var6 │ │ │ │ -0068b744 0010bc16 R_ARM_JUMP_SLOT 00519921 FLA_Trsm_luh_unb_var4 │ │ │ │ -0068b748 000ea916 R_ARM_JUMP_SLOT 0019d509 dlansy_ │ │ │ │ -0068b74c 0011c516 R_ARM_JUMP_SLOT 00415ea1 FLA_Dot2s_external │ │ │ │ -0068b750 001b8116 R_ARM_JUMP_SLOT 000f0c75 claqgb_ │ │ │ │ -0068b754 00093c16 R_ARM_JUMP_SLOT 003f0a75 FLASH_Part_create_2x1 │ │ │ │ -0068b758 00195416 R_ARM_JUMP_SLOT 004e4315 FLA_Syrk_ln_blk_var5 │ │ │ │ -0068b75c 0008c316 R_ARM_JUMP_SLOT 003f3c25 FLA_Init_safe │ │ │ │ -0068b760 000d7816 R_ARM_JUMP_SLOT 005b2449 FLA_Eig_gest_nl_opd_var1 │ │ │ │ -0068b764 000f3516 R_ARM_JUMP_SLOT 005d1321 FLA_Tridiag_UT │ │ │ │ -0068b768 000a6116 R_ARM_JUMP_SLOT 00429795 FLA_UDdate_UT_task │ │ │ │ -0068b76c 00018516 R_ARM_JUMP_SLOT 003ae3dd i_len │ │ │ │ -0068b770 001be116 R_ARM_JUMP_SLOT 00553ab5 FLA_QR_UT_opd_var1 │ │ │ │ -0068b774 00194416 R_ARM_JUMP_SLOT 0025e495 slaqsb_ │ │ │ │ -0068b778 0010cb16 R_ARM_JUMP_SLOT 0042878d FLA_LQ_UT_macro_task │ │ │ │ -0068b77c 00127516 R_ARM_JUMP_SLOT 000891e1 zlauu2_check │ │ │ │ -0068b780 0001ad16 R_ARM_JUMP_SLOT 0045d311 FLA_Gemm_th_blk_var6 │ │ │ │ -0068b784 000d8b16 R_ARM_JUMP_SLOT 000fa7f1 clarfb_ │ │ │ │ -0068b788 00144e16 R_ARM_JUMP_SLOT 003c88b9 bl1_zsymm │ │ │ │ -0068b78c 00121816 R_ARM_JUMP_SLOT 00580755 FLA_Bidiag_UT_u_step_ops_var1 │ │ │ │ -0068b790 00041716 R_ARM_JUMP_SLOT 005a07f1 FLA_Eig_gest_il_ops_var2 │ │ │ │ -0068b794 0008ab16 R_ARM_JUMP_SLOT 0043660d FLA_Gemv_internal │ │ │ │ -0068b798 001c6216 R_ARM_JUMP_SLOT 003b8289 bl1_znrm2 │ │ │ │ -0068b79c 0006f116 R_ARM_JUMP_SLOT 003b871d bl1_dscopyv │ │ │ │ -0068b7a0 001b8916 R_ARM_JUMP_SLOT 003d5131 FLA_Obj_extract_complex_scalar_check │ │ │ │ -0068b7a4 00122a16 R_ARM_JUMP_SLOT 004d8581 FLA_Syr2k_un_unb_var1 │ │ │ │ -0068b7a8 001a5f16 R_ARM_JUMP_SLOT 00463e31 FLA_Hemm_ru │ │ │ │ -0068b7ac 00158916 R_ARM_JUMP_SLOT 003c4ad5 bl1_zsyrk │ │ │ │ -0068b7b0 00095a16 R_ARM_JUMP_SLOT 001191bd cpptrs_ │ │ │ │ -0068b7b4 00156c16 R_ARM_JUMP_SLOT 0007d1bd dorg2r_check │ │ │ │ -0068b7b8 0004f916 R_ARM_JUMP_SLOT 00072291 sormlq_ │ │ │ │ -0068b7bc 0007c716 R_ARM_JUMP_SLOT 003f8a79 FLA_Obj_set_imag_part │ │ │ │ -0068b7c0 00174116 R_ARM_JUMP_SLOT 00445d59 FLA_Gemm_hc │ │ │ │ -0068b7c4 0018e816 R_ARM_JUMP_SLOT 003a7661 zungqr_fla │ │ │ │ -0068b7c8 00098c16 R_ARM_JUMP_SLOT 00292311 spttrs_ │ │ │ │ +0068b704 00066816 R_ARM_JUMP_SLOT 00546f2d FLA_LU_piv_opd_var3 │ │ │ │ +0068b708 000bac16 R_ARM_JUMP_SLOT 0019e045 dlapmr_ │ │ │ │ +0068b70c 0012d116 R_ARM_JUMP_SLOT 0063fe15 FLA_Apply_G_rf_opz_var1 │ │ │ │ +0068b710 00168c16 R_ARM_JUMP_SLOT 0051eee1 FLA_Trsm_rlc_unb_var4 │ │ │ │ +0068b714 001a4816 R_ARM_JUMP_SLOT 005b2655 FLA_Eig_gest_nl_opc_var1 │ │ │ │ +0068b718 00137316 R_ARM_JUMP_SLOT 003101d9 zhptrf_ │ │ │ │ +0068b71c 000bd916 R_ARM_JUMP_SLOT 00328ee1 zlahef_ │ │ │ │ +0068b720 000da916 R_ARM_JUMP_SLOT 005d3b61 FLA_Hess_UT_step_unb_var5 │ │ │ │ +0068b724 000df416 R_ARM_JUMP_SLOT 00429091 FLA_QR_UT_task │ │ │ │ +0068b728 00128b16 R_ARM_JUMP_SLOT 003ed885 FLASH_Sylv_cntl_finalize │ │ │ │ +0068b72c 00083016 R_ARM_JUMP_SLOT 004fc035 FLA_Trmm_lun_unb_var4 │ │ │ │ +0068b730 001c5a16 R_ARM_JUMP_SLOT 002c81e1 zgbequ_ │ │ │ │ +0068b734 0009b716 R_ARM_JUMP_SLOT 003dab51 FLA_Scalr_internal_check │ │ │ │ +0068b738 0016ef16 R_ARM_JUMP_SLOT 005106b1 FLA_Trsm_llc_unb_var3 │ │ │ │ +0068b73c 00147016 R_ARM_JUMP_SLOT 00384cb1 ztrsen_ │ │ │ │ +0068b740 0006bc16 R_ARM_JUMP_SLOT 0043d7f9 FLA_Gemm_cc_blk_var6 │ │ │ │ +0068b744 0010bc16 R_ARM_JUMP_SLOT 00519ea1 FLA_Trsm_luh_unb_var4 │ │ │ │ +0068b748 000ea916 R_ARM_JUMP_SLOT 0019d631 dlansy_ │ │ │ │ +0068b74c 0011c516 R_ARM_JUMP_SLOT 004156e5 FLA_Dot2s_external │ │ │ │ +0068b750 001b8116 R_ARM_JUMP_SLOT 000f2c69 claqgb_ │ │ │ │ +0068b754 00093c16 R_ARM_JUMP_SLOT 003f0b9d FLASH_Part_create_2x1 │ │ │ │ +0068b758 00195416 R_ARM_JUMP_SLOT 004e49bd FLA_Syrk_ln_blk_var5 │ │ │ │ +0068b75c 0008c316 R_ARM_JUMP_SLOT 003f3a3d FLA_Init_safe │ │ │ │ +0068b760 000d7816 R_ARM_JUMP_SLOT 005b2481 FLA_Eig_gest_nl_opd_var1 │ │ │ │ +0068b764 000f3516 R_ARM_JUMP_SLOT 005d3871 FLA_Tridiag_UT │ │ │ │ +0068b768 000a6116 R_ARM_JUMP_SLOT 004298d1 FLA_UDdate_UT_task │ │ │ │ +0068b76c 00018516 R_ARM_JUMP_SLOT 003ae3d1 i_len │ │ │ │ +0068b770 001be116 R_ARM_JUMP_SLOT 00553aed FLA_QR_UT_opd_var1 │ │ │ │ +0068b774 00194416 R_ARM_JUMP_SLOT 0025e4a5 slaqsb_ │ │ │ │ +0068b778 0010cb16 R_ARM_JUMP_SLOT 004287d5 FLA_LQ_UT_macro_task │ │ │ │ +0068b77c 00127516 R_ARM_JUMP_SLOT 000891dd zlauu2_check │ │ │ │ +0068b780 0001ad16 R_ARM_JUMP_SLOT 0045d0d5 FLA_Gemm_th_blk_var6 │ │ │ │ +0068b784 000d8b16 R_ARM_JUMP_SLOT 000fa799 clarfb_ │ │ │ │ +0068b788 00144e16 R_ARM_JUMP_SLOT 003c9b31 bl1_zsymm │ │ │ │ +0068b78c 00121816 R_ARM_JUMP_SLOT 0058078d FLA_Bidiag_UT_u_step_ops_var1 │ │ │ │ +0068b790 00041716 R_ARM_JUMP_SLOT 005a1f15 FLA_Eig_gest_il_ops_var2 │ │ │ │ +0068b794 0008ab16 R_ARM_JUMP_SLOT 00436b55 FLA_Gemv_internal │ │ │ │ +0068b798 001c6216 R_ARM_JUMP_SLOT 003b9239 bl1_znrm2 │ │ │ │ +0068b79c 0006f116 R_ARM_JUMP_SLOT 003b83ed bl1_dscopyv │ │ │ │ +0068b7a0 001b8916 R_ARM_JUMP_SLOT 003d5179 FLA_Obj_extract_complex_scalar_check │ │ │ │ +0068b7a4 00122a16 R_ARM_JUMP_SLOT 004d7d29 FLA_Syr2k_un_unb_var1 │ │ │ │ +0068b7a8 001a5f16 R_ARM_JUMP_SLOT 00464ad9 FLA_Hemm_ru │ │ │ │ +0068b7ac 00158916 R_ARM_JUMP_SLOT 003c3fad bl1_zsyrk │ │ │ │ +0068b7b0 00095a16 R_ARM_JUMP_SLOT 00119fe5 cpptrs_ │ │ │ │ +0068b7b4 00156c16 R_ARM_JUMP_SLOT 0007d1c1 dorg2r_check │ │ │ │ +0068b7b8 0004f916 R_ARM_JUMP_SLOT 00072dd9 sormlq_ │ │ │ │ +0068b7bc 0007c716 R_ARM_JUMP_SLOT 003f9861 FLA_Obj_set_imag_part │ │ │ │ +0068b7c0 00174116 R_ARM_JUMP_SLOT 004457fd FLA_Gemm_hc │ │ │ │ +0068b7c4 0018e816 R_ARM_JUMP_SLOT 003a76a1 zungqr_fla │ │ │ │ +0068b7c8 00098c16 R_ARM_JUMP_SLOT 00291bad spttrs_ │ │ │ │ 0068b7cc 0000e616 R_ARM_JUMP_SLOT 00000000 drot_ │ │ │ │ 0068b7d0 0000e716 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ -0068b7d4 000c4616 R_ARM_JUMP_SLOT 001a4c21 dlarf_ │ │ │ │ -0068b7d8 00117616 R_ARM_JUMP_SLOT 003771d9 ztfsm_ │ │ │ │ -0068b7dc 0010eb16 R_ARM_JUMP_SLOT 0016dff1 dggqrf_ │ │ │ │ -0068b7e0 0019b016 R_ARM_JUMP_SLOT 003f5b99 FLA_Param_map_netlib_to_flame_svd_type │ │ │ │ -0068b7e4 00017116 R_ARM_JUMP_SLOT 003b7bc1 bl1_cdot_in │ │ │ │ -0068b7e8 00144916 R_ARM_JUMP_SLOT 0055b2f9 FLA_Svd_ext_u_unb_var1 │ │ │ │ -0068b7ec 000f4116 R_ARM_JUMP_SLOT 004f35d1 FLA_Trmm_llh_unb_var1 │ │ │ │ -0068b7f0 00100d16 R_ARM_JUMP_SLOT 004e2409 FLA_Syrk_ln │ │ │ │ -0068b7f4 0015d016 R_ARM_JUMP_SLOT 003b6841 bl1_saxpyv │ │ │ │ -0068b7f8 000c8c16 R_ARM_JUMP_SLOT 0007f3b1 dorgqr_check │ │ │ │ -0068b7fc 00108516 R_ARM_JUMP_SLOT 00540cb1 FLA_LU_nopiv_opz_var1 │ │ │ │ -0068b800 001aef16 R_ARM_JUMP_SLOT 003e4425 FLA_QR_UT_check │ │ │ │ -0068b804 00069f16 R_ARM_JUMP_SLOT 005b3625 FLA_Eig_gest_nl_opt_var2 │ │ │ │ -0068b808 00166f16 R_ARM_JUMP_SLOT 005c385d FLA_Hess_UT_blk_var3 │ │ │ │ -0068b80c 0004e016 R_ARM_JUMP_SLOT 003cd859 bl1_is_conjtrans │ │ │ │ -0068b810 00130116 R_ARM_JUMP_SLOT 0033aec9 zlar2v_ │ │ │ │ -0068b814 0003fb16 R_ARM_JUMP_SLOT 003f6719 FLA_Obj_free_without_buffer │ │ │ │ -0068b818 00149116 R_ARM_JUMP_SLOT 003d23ed bl1_zsetdiag │ │ │ │ -0068b81c 000e1716 R_ARM_JUMP_SLOT 003f8069 FLA_Check_valid_svd_type │ │ │ │ -0068b820 000b3116 R_ARM_JUMP_SLOT 003ba341 bl1_dcopymt │ │ │ │ -0068b824 00084c16 R_ARM_JUMP_SLOT 003cd8a5 bl1_is_right │ │ │ │ -0068b828 00089516 R_ARM_JUMP_SLOT 00513bcd FLA_Trsm_lln_blk_var4 │ │ │ │ -0068b82c 001aac16 R_ARM_JUMP_SLOT 0049cfb5 FLA_Herk_ln │ │ │ │ +0068b7d4 000c4616 R_ARM_JUMP_SLOT 001a4b39 dlarf_ │ │ │ │ +0068b7d8 00117616 R_ARM_JUMP_SLOT 00375949 ztfsm_ │ │ │ │ +0068b7dc 0010eb16 R_ARM_JUMP_SLOT 00170e99 dggqrf_ │ │ │ │ +0068b7e0 0019b016 R_ARM_JUMP_SLOT 003f5bdd FLA_Param_map_netlib_to_flame_svd_type │ │ │ │ +0068b7e4 00017116 R_ARM_JUMP_SLOT 003b7c09 bl1_cdot_in │ │ │ │ +0068b7e8 00144916 R_ARM_JUMP_SLOT 0055a981 FLA_Svd_ext_u_unb_var1 │ │ │ │ +0068b7ec 000f4116 R_ARM_JUMP_SLOT 004f485d FLA_Trmm_llh_unb_var1 │ │ │ │ +0068b7f0 00100d16 R_ARM_JUMP_SLOT 004e2795 FLA_Syrk_ln │ │ │ │ +0068b7f4 0015d016 R_ARM_JUMP_SLOT 003b6889 bl1_saxpyv │ │ │ │ +0068b7f8 000c8c16 R_ARM_JUMP_SLOT 0007f3b5 dorgqr_check │ │ │ │ +0068b7fc 00108516 R_ARM_JUMP_SLOT 00540ce9 FLA_LU_nopiv_opz_var1 │ │ │ │ +0068b800 001aef16 R_ARM_JUMP_SLOT 003e446d FLA_QR_UT_check │ │ │ │ +0068b804 00069f16 R_ARM_JUMP_SLOT 005b4149 FLA_Eig_gest_nl_opt_var2 │ │ │ │ +0068b808 00166f16 R_ARM_JUMP_SLOT 005c4e19 FLA_Hess_UT_blk_var3 │ │ │ │ +0068b80c 0004e016 R_ARM_JUMP_SLOT 003cde21 bl1_is_conjtrans │ │ │ │ +0068b810 00130116 R_ARM_JUMP_SLOT 0033af09 zlar2v_ │ │ │ │ +0068b814 0003fb16 R_ARM_JUMP_SLOT 003f6761 FLA_Obj_free_without_buffer │ │ │ │ +0068b818 00149116 R_ARM_JUMP_SLOT 003d216d bl1_zsetdiag │ │ │ │ +0068b81c 000e1716 R_ARM_JUMP_SLOT 003f8e51 FLA_Check_valid_svd_type │ │ │ │ +0068b820 000b3116 R_ARM_JUMP_SLOT 003b9c09 bl1_dcopymt │ │ │ │ +0068b824 00084c16 R_ARM_JUMP_SLOT 003cde6d bl1_is_right │ │ │ │ +0068b828 00089516 R_ARM_JUMP_SLOT 00514071 FLA_Trsm_lln_blk_var4 │ │ │ │ +0068b82c 001aac16 R_ARM_JUMP_SLOT 0049cff1 FLA_Herk_ln │ │ │ │ 0068b830 0000e816 R_ARM_JUMP_SLOT 00000000 ztbmv_ │ │ │ │ -0068b834 001ac116 R_ARM_JUMP_SLOT 005a01cd FLA_Eig_gest_il_opz_var1 │ │ │ │ -0068b838 00043c16 R_ARM_JUMP_SLOT 003d3e7d bl1_csymmize │ │ │ │ -0068b83c 00139e16 R_ARM_JUMP_SLOT 005bead9 FLA_Fused_Ahx_Ax_opz_var1 │ │ │ │ +0068b834 001ac116 R_ARM_JUMP_SLOT 005a0205 FLA_Eig_gest_il_opz_var1 │ │ │ │ +0068b838 00043c16 R_ARM_JUMP_SLOT 003d3ec5 bl1_csymmize │ │ │ │ +0068b83c 00139e16 R_ARM_JUMP_SLOT 005beb11 FLA_Fused_Ahx_Ax_opz_var1 │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -2,15 +2,15 @@ │ │ │ │ Dynamic section at offset 0x68600c contains 29 entries: │ │ │ │ Tag Type Name/Value │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgomp.so.1] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux-armhf.so.3] │ │ │ │ 0x0000000e (SONAME) Library soname: [libflame.so.1] │ │ │ │ 0x0000000c (INIT) 0x56f98 │ │ │ │ - 0x0000000d (FINI) 0x677590 │ │ │ │ + 0x0000000d (FINI) 0x6775c8 │ │ │ │ 0x00000019 (INIT_ARRAY) 0x686004 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 4 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0x686008 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x118 │ │ │ │ 0x00000005 (STRTAB) 0x29664 │ │ │ │ 0x00000006 (SYMTAB) 0xcf54 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 700703e768c26cf1a3c9d915139297edb6bd8ef2 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 253f1d48d14849ff6fc10d48fc0f00734c2ccb90 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -63,24 +63,14 @@ │ │ │ │ sgeqp3_check │ │ │ │ dgeqp3_check │ │ │ │ sgesvd_check │ │ │ │ FLA_Param_map_netlib_to_flame_svd_type │ │ │ │ FLA_Obj_nullify │ │ │ │ FLA_Svd_ext │ │ │ │ dgesvd_check │ │ │ │ -sgetrf_check │ │ │ │ -FLA_LU_piv │ │ │ │ -FLA_Shift_pivots_to │ │ │ │ -dgetrf_check │ │ │ │ -cgetrf_check │ │ │ │ -zgetrf_check │ │ │ │ -sgetf2_check │ │ │ │ -dgetf2_check │ │ │ │ -cgetf2_check │ │ │ │ -zgetf2_check │ │ │ │ fla_init_ │ │ │ │ FLA_Init │ │ │ │ fla_finalize_ │ │ │ │ FLA_Finalize │ │ │ │ fla_initialized_ │ │ │ │ FLA_Initialized │ │ │ │ fla_memory_leak_counter_status_ │ │ │ │ @@ -103,14 +93,24 @@ │ │ │ │ dsygst_check │ │ │ │ chegst_check │ │ │ │ zhegst_check │ │ │ │ ssygs2_check │ │ │ │ dsygs2_check │ │ │ │ chegs2_check │ │ │ │ zhegs2_check │ │ │ │ +sgetrf_check │ │ │ │ +FLA_LU_piv │ │ │ │ +FLA_Shift_pivots_to │ │ │ │ +dgetrf_check │ │ │ │ +cgetrf_check │ │ │ │ +zgetrf_check │ │ │ │ +sgetf2_check │ │ │ │ +dgetf2_check │ │ │ │ +cgetf2_check │ │ │ │ +zgetf2_check │ │ │ │ sgebrd_check │ │ │ │ FLA_Max_abs_value │ │ │ │ FLA_Obj_gt │ │ │ │ FLA_Obj_lt │ │ │ │ FLA_Bidiag_UT_create_T │ │ │ │ FLA_Bidiag_UT_internal │ │ │ │ FLA_Obj_is_complex │ │ │ │ @@ -156,196 +156,196 @@ │ │ │ │ FLA_Set_to_identity │ │ │ │ FLA_Part_2x1 │ │ │ │ FLA_Accum_T_UT │ │ │ │ FLA_LQ_UT_form_Q │ │ │ │ dorglq_check │ │ │ │ sorgl2_check │ │ │ │ dorgl2_check │ │ │ │ -sorgqr_check │ │ │ │ -FLA_Part_1x2 │ │ │ │ -FLA_QR_UT_form_Q │ │ │ │ -dorgqr_check │ │ │ │ -sorg2r_check │ │ │ │ -dorg2r_check │ │ │ │ -sorgtr_check │ │ │ │ -FLA_Part_2x2 │ │ │ │ -FLA_Tridiag_UT_form_Q │ │ │ │ -sorgtr_fla │ │ │ │ -FLA_Apply_diag_matrix │ │ │ │ -dorgtr_check │ │ │ │ -dorgtr_fla │ │ │ │ sorgbr_check │ │ │ │ +FLA_Part_2x2 │ │ │ │ +FLA_Part_1x2 │ │ │ │ FLA_Merge_1x2 │ │ │ │ FLA_Obj_min_dim │ │ │ │ FLA_Obj_length │ │ │ │ FLA_Bidiag_UT_form_V_ext │ │ │ │ FLA_Bidiag_UT_form_U_ext │ │ │ │ FLA_Merge_2x1 │ │ │ │ FLA_Bidiag_UT_l_extract_diagonals │ │ │ │ +FLA_Apply_diag_matrix │ │ │ │ FLA_Bidiag_UT_u_extract_diagonals │ │ │ │ dorgbr_check │ │ │ │ -sormlq_check │ │ │ │ +sorgqr_check │ │ │ │ +FLA_QR_UT_form_Q │ │ │ │ +dorgqr_check │ │ │ │ +sorg2r_check │ │ │ │ +dorg2r_check │ │ │ │ +sorgtr_check │ │ │ │ +FLA_Tridiag_UT_form_Q │ │ │ │ +sorgtr_fla │ │ │ │ +dorgtr_check │ │ │ │ +dorgtr_fla │ │ │ │ +sormqr_check │ │ │ │ FLA_Param_map_netlib_to_flame_side │ │ │ │ FLA_Param_map_netlib_to_flame_trans │ │ │ │ FLA_Apply_Q_UT_create_workspace_side │ │ │ │ FLA_Apply_Q_UT │ │ │ │ -dormlq_check │ │ │ │ -sorml2_check │ │ │ │ -dorml2_check │ │ │ │ -sormqr_check │ │ │ │ dormqr_check │ │ │ │ sorm2r_check │ │ │ │ dorm2r_check │ │ │ │ +sormlq_check │ │ │ │ +dormlq_check │ │ │ │ +sorml2_check │ │ │ │ +dorml2_check │ │ │ │ +sormbr_check │ │ │ │ +dormbr_check │ │ │ │ sormtr_check │ │ │ │ sormtr_fla │ │ │ │ dormtr_check │ │ │ │ dormtr_fla │ │ │ │ -sormbr_check │ │ │ │ -dormbr_check │ │ │ │ spotri_check │ │ │ │ FLA_Trinv │ │ │ │ dpotri_check │ │ │ │ cpotri_check │ │ │ │ zpotri_check │ │ │ │ +cbdsqr_check │ │ │ │ spotrf_check │ │ │ │ FLA_Chol │ │ │ │ dpotrf_check │ │ │ │ cpotrf_check │ │ │ │ zpotrf_check │ │ │ │ spotf2_check │ │ │ │ dpotf2_check │ │ │ │ cpotf2_check │ │ │ │ zpotf2_check │ │ │ │ -cbdsqr_check │ │ │ │ +cgehd2_check │ │ │ │ +cgebrd_check │ │ │ │ +cgebd2_check │ │ │ │ +cgelq2_check │ │ │ │ +cgehrd_check │ │ │ │ strtri_check │ │ │ │ FLA_Param_map_netlib_to_flame_diag │ │ │ │ dtrtri_check │ │ │ │ ctrtri_check │ │ │ │ ztrtri_check │ │ │ │ strti2_check │ │ │ │ dtrti2_check │ │ │ │ ctrti2_check │ │ │ │ ztrti2_check │ │ │ │ -cgebd2_check │ │ │ │ -cgebrd_check │ │ │ │ -cgehd2_check │ │ │ │ -cgehrd_check │ │ │ │ -cgelq2_check │ │ │ │ cgelqf_check │ │ │ │ -cgeqp3_check │ │ │ │ -cgeqpf_check │ │ │ │ cgeqr2_check │ │ │ │ -cgeqr2p_check │ │ │ │ cgelsd_check │ │ │ │ +cgeqr2p_check │ │ │ │ +cgeqp3_check │ │ │ │ +cgeqpf_check │ │ │ │ cgeqrf_check │ │ │ │ cgeqrfp_check │ │ │ │ chetd2_check │ │ │ │ -chetrd_check │ │ │ │ -cgesvd_check │ │ │ │ cgesdd_check │ │ │ │ +cgesvd_check │ │ │ │ +chetrd_check │ │ │ │ cung2r_check │ │ │ │ +cungl2_check │ │ │ │ cungbr_check │ │ │ │ cunglq_check │ │ │ │ cungqr_check │ │ │ │ -cungl2_check │ │ │ │ cungtr_check │ │ │ │ cunm2r_check │ │ │ │ cunml2_check │ │ │ │ cunmbr_check │ │ │ │ cunmlq_check │ │ │ │ cunmqr_check │ │ │ │ -dbdsqr_check │ │ │ │ cunmtr_check │ │ │ │ +dbdsqr_check │ │ │ │ dgehd2_check │ │ │ │ dgehrd_check │ │ │ │ sbdsqr_check │ │ │ │ sgehd2_check │ │ │ │ sgehrd_check │ │ │ │ -zbdsqr_check │ │ │ │ zgebd2_check │ │ │ │ -zgehd2_check │ │ │ │ +zbdsqr_check │ │ │ │ zgebrd_check │ │ │ │ -zgehrd_check │ │ │ │ +zgehd2_check │ │ │ │ zgelq2_check │ │ │ │ +zgehrd_check │ │ │ │ zgelqf_check │ │ │ │ +zgelsd_check │ │ │ │ zgeqp3_check │ │ │ │ zgeqpf_check │ │ │ │ -zgelsd_check │ │ │ │ zgeqr2p_check │ │ │ │ zgeqr2_check │ │ │ │ zgeqrf_check │ │ │ │ zgeqrfp_check │ │ │ │ -zhetd2_check │ │ │ │ -zgesvd_check │ │ │ │ -zhetrd_check │ │ │ │ zgesdd_check │ │ │ │ +zhetrd_check │ │ │ │ +zgesvd_check │ │ │ │ +zhetd2_check │ │ │ │ zung2r_check │ │ │ │ +zungqr_check │ │ │ │ +zunm2r_check │ │ │ │ zungbr_check │ │ │ │ zunglq_check │ │ │ │ -zungqr_check │ │ │ │ -zungl2_check │ │ │ │ zungtr_check │ │ │ │ -zunm2r_check │ │ │ │ zunml2_check │ │ │ │ zunmbr_check │ │ │ │ +zungl2_check │ │ │ │ zunmlq_check │ │ │ │ zunmqr_check │ │ │ │ -zunmtr_check │ │ │ │ cdotc_f2c_ │ │ │ │ +zunmtr_check │ │ │ │ cgbequb_ │ │ │ │ +cgeequb_ │ │ │ │ slartgs_ │ │ │ │ slartgp_ │ │ │ │ -cgeequb_ │ │ │ │ cgemqrt_ │ │ │ │ cgeqr2p_ │ │ │ │ clarfgp_ │ │ │ │ cgeqrt3_ │ │ │ │ cgeqrfp_ │ │ │ │ cgeqrt2_ │ │ │ │ checon_rook_ │ │ │ │ chetrs_rook_ │ │ │ │ cheequb_ │ │ │ │ +chetrs2_ │ │ │ │ chesv_rook_ │ │ │ │ chetrf_rook_ │ │ │ │ -chetrs2_ │ │ │ │ cheswapr_ │ │ │ │ -chetri2_ │ │ │ │ -chetri2x_ │ │ │ │ clahef_rook_ │ │ │ │ chetf2_rook_ │ │ │ │ +chetri2_ │ │ │ │ +chetri2x_ │ │ │ │ csyconv_ │ │ │ │ chla_transtype_ │ │ │ │ chetri_rook_ │ │ │ │ cla_gbrpvgrw_ │ │ │ │ +cla_gbrcond_c_ │ │ │ │ +cla_gbrcond_x_ │ │ │ │ cla_gbamv_ │ │ │ │ ilatrans_ │ │ │ │ -cla_gbrcond_x_ │ │ │ │ -cla_gbrcond_c_ │ │ │ │ cla_gerpvgrw_ │ │ │ │ cla_gercond_c_ │ │ │ │ cla_geamv_ │ │ │ │ cla_gercond_x_ │ │ │ │ -cla_hercond_x_ │ │ │ │ -cla_lin_berr_ │ │ │ │ cla_hercond_c_ │ │ │ │ +cla_lin_berr_ │ │ │ │ cla_heamv_ │ │ │ │ ilauplo_ │ │ │ │ -cla_porcond_x_ │ │ │ │ +cla_hercond_x_ │ │ │ │ cla_porcond_c_ │ │ │ │ -cla_porpvgrw_ │ │ │ │ +cla_porcond_x_ │ │ │ │ cla_herpvgrw_ │ │ │ │ +cla_porpvgrw_ │ │ │ │ cla_wwaddw_ │ │ │ │ cla_syrcond_c_ │ │ │ │ -cla_syrcond_x_ │ │ │ │ cla_syamv_ │ │ │ │ +cla_syrcond_x_ │ │ │ │ cla_syrpvgrw_ │ │ │ │ clarscl2_ │ │ │ │ clascl2_ │ │ │ │ -cdotu_f2c_ │ │ │ │ clasyf_rook_ │ │ │ │ +cdotu_f2c_ │ │ │ │ cpoequb_ │ │ │ │ smaxloc_ │ │ │ │ csycon_rook_ │ │ │ │ csytrs_rook_ │ │ │ │ csytrs2_ │ │ │ │ csysv_rook_ │ │ │ │ csytrf_rook_ │ │ │ │ @@ -353,17 +353,17 @@ │ │ │ │ csyswapr_ │ │ │ │ csytf2_rook_ │ │ │ │ csytri2_ │ │ │ │ csytri2x_ │ │ │ │ csytri_rook_ │ │ │ │ ctpqrt2_ │ │ │ │ ctpmqrt_ │ │ │ │ -cunbdb1_ │ │ │ │ -cunbdb5_ │ │ │ │ cunbdb2_ │ │ │ │ +cunbdb5_ │ │ │ │ +cunbdb1_ │ │ │ │ cunbdb3_ │ │ │ │ cunbdb6_ │ │ │ │ cunbdb4_ │ │ │ │ cuncsd2by1_ │ │ │ │ dgbequb_ │ │ │ │ dgeequb_ │ │ │ │ dlartgs_ │ │ │ │ @@ -371,143 +371,143 @@ │ │ │ │ dgemqrt_ │ │ │ │ dgeqrt3_ │ │ │ │ dgeqrt2_ │ │ │ │ dlaisnan_ │ │ │ │ dla_gbrpvgrw_ │ │ │ │ dla_gbrcond_ │ │ │ │ dla_gbamv_ │ │ │ │ -dla_gerpvgrw_ │ │ │ │ dla_lin_berr_ │ │ │ │ dla_gercond_ │ │ │ │ +dla_gerpvgrw_ │ │ │ │ dla_geamv_ │ │ │ │ dla_porpvgrw_ │ │ │ │ dla_porcond_ │ │ │ │ dla_wwaddw_ │ │ │ │ -dla_syrcond_ │ │ │ │ dla_syrpvgrw_ │ │ │ │ dla_syamv_ │ │ │ │ +dla_syrcond_ │ │ │ │ dladiv2_ │ │ │ │ dladiv1_ │ │ │ │ dlarfgp_ │ │ │ │ dlarscl2_ │ │ │ │ dlascl2_ │ │ │ │ -dlasyf_rook_ │ │ │ │ dorbdb1_ │ │ │ │ dorbdb5_ │ │ │ │ -dorbdb6_ │ │ │ │ -dorbdb2_ │ │ │ │ dorbdb3_ │ │ │ │ +dorbdb2_ │ │ │ │ +dlasyf_rook_ │ │ │ │ +dorbdb6_ │ │ │ │ dorbdb4_ │ │ │ │ dpoequb_ │ │ │ │ dmaxloc_ │ │ │ │ dsycon_rook_ │ │ │ │ dsytrs_rook_ │ │ │ │ -dsyconv_ │ │ │ │ dsyequb_ │ │ │ │ +dsyconv_ │ │ │ │ dsytrs2_ │ │ │ │ dsysv_rook_ │ │ │ │ dsytrf_rook_ │ │ │ │ dsyswapr_ │ │ │ │ dsytf2_rook_ │ │ │ │ dsytri2_ │ │ │ │ dsytri2x_ │ │ │ │ dsytri_rook_ │ │ │ │ -dtpqrt2_ │ │ │ │ dtpmqrt_ │ │ │ │ +dtpqrt2_ │ │ │ │ iladiag_ │ │ │ │ ilaprec_ │ │ │ │ sgbequb_ │ │ │ │ sgeequb_ │ │ │ │ sgemqrt_ │ │ │ │ sgeqrt3_ │ │ │ │ sgeqrt2_ │ │ │ │ slaisnan_ │ │ │ │ -sla_gbrpvgrw_ │ │ │ │ -sla_gbrcond_ │ │ │ │ sla_gbamv_ │ │ │ │ -sla_gerpvgrw_ │ │ │ │ +sla_gbrcond_ │ │ │ │ +sla_gbrpvgrw_ │ │ │ │ sla_gercond_ │ │ │ │ -sla_lin_berr_ │ │ │ │ sla_geamv_ │ │ │ │ +sla_gerpvgrw_ │ │ │ │ +sla_lin_berr_ │ │ │ │ sla_porpvgrw_ │ │ │ │ sla_porcond_ │ │ │ │ sla_wwaddw_ │ │ │ │ sla_syrcond_ │ │ │ │ -sla_syamv_ │ │ │ │ sla_syrpvgrw_ │ │ │ │ +sla_syamv_ │ │ │ │ sladiv2_ │ │ │ │ sladiv1_ │ │ │ │ slarfgp_ │ │ │ │ slarscl2_ │ │ │ │ slascl2_ │ │ │ │ slasyf_rook_ │ │ │ │ -sorbdb1_ │ │ │ │ -sorbdb5_ │ │ │ │ sorbdb2_ │ │ │ │ +sorbdb5_ │ │ │ │ sorbdb3_ │ │ │ │ +sorbdb1_ │ │ │ │ sorbdb6_ │ │ │ │ sorbdb4_ │ │ │ │ spoequb_ │ │ │ │ ssycon_rook_ │ │ │ │ ssytrs_rook_ │ │ │ │ ssyconv_ │ │ │ │ -ssyequb_ │ │ │ │ ssytrs2_ │ │ │ │ ssysv_rook_ │ │ │ │ ssytrf_rook_ │ │ │ │ +ssyequb_ │ │ │ │ ssyswapr_ │ │ │ │ ssytf2_rook_ │ │ │ │ ssytri2_ │ │ │ │ ssytri2x_ │ │ │ │ ssytri_rook_ │ │ │ │ stpqrt2_ │ │ │ │ stpmqrt_ │ │ │ │ zdotc_f2c_ │ │ │ │ zgbequb_ │ │ │ │ zgeequb_ │ │ │ │ zgemqrt_ │ │ │ │ zgeqr2p_ │ │ │ │ zlarfgp_ │ │ │ │ -zgeqrt3_ │ │ │ │ zgeqrfp_ │ │ │ │ zgeqrt2_ │ │ │ │ +zgeqrt3_ │ │ │ │ zhecon_rook_ │ │ │ │ zhetrs_rook_ │ │ │ │ zheequb_ │ │ │ │ +zhetrs2_ │ │ │ │ zhesv_rook_ │ │ │ │ zhetrf_rook_ │ │ │ │ -zhetrs2_ │ │ │ │ zheswapr_ │ │ │ │ zlahef_rook_ │ │ │ │ zhetf2_rook_ │ │ │ │ zhetri2_ │ │ │ │ zhetri2x_ │ │ │ │ -zsyconv_ │ │ │ │ zhetri_rook_ │ │ │ │ +zsyconv_ │ │ │ │ zla_gbrpvgrw_ │ │ │ │ -zla_gbrcond_x_ │ │ │ │ -zla_gbrcond_c_ │ │ │ │ zla_gbamv_ │ │ │ │ +zla_gbrcond_x_ │ │ │ │ zla_gercond_c_ │ │ │ │ +zla_gbrcond_c_ │ │ │ │ zla_gerpvgrw_ │ │ │ │ zla_geamv_ │ │ │ │ zla_gercond_x_ │ │ │ │ -zla_lin_berr_ │ │ │ │ zla_hercond_x_ │ │ │ │ zla_hercond_c_ │ │ │ │ -zla_porcond_x_ │ │ │ │ +zla_lin_berr_ │ │ │ │ zla_heamv_ │ │ │ │ zla_porcond_c_ │ │ │ │ zla_herpvgrw_ │ │ │ │ -zla_porpvgrw_ │ │ │ │ +zla_porcond_x_ │ │ │ │ zla_wwaddw_ │ │ │ │ -zla_syrcond_c_ │ │ │ │ +zla_porpvgrw_ │ │ │ │ zla_syrcond_x_ │ │ │ │ -zla_syamv_ │ │ │ │ +zla_syrcond_c_ │ │ │ │ zla_syrpvgrw_ │ │ │ │ +zla_syamv_ │ │ │ │ zlarscl2_ │ │ │ │ zlascl2_ │ │ │ │ zlasyf_rook_ │ │ │ │ zdotu_f2c_ │ │ │ │ zpoequb_ │ │ │ │ zsycon_rook_ │ │ │ │ zsytrs_rook_ │ │ │ │ @@ -516,68 +516,68 @@ │ │ │ │ zsytrf_rook_ │ │ │ │ zsyequb_ │ │ │ │ zsyswapr_ │ │ │ │ zsytri2_ │ │ │ │ zsytri2x_ │ │ │ │ zsytf2_rook_ │ │ │ │ zsytri_rook_ │ │ │ │ -ztpqrt2_ │ │ │ │ ztpmqrt_ │ │ │ │ +ztpqrt2_ │ │ │ │ zunbdb1_ │ │ │ │ zunbdb5_ │ │ │ │ zunbdb2_ │ │ │ │ -zunbdb3_ │ │ │ │ zunbdb6_ │ │ │ │ +zunbdb3_ │ │ │ │ zunbdb4_ │ │ │ │ zuncsd2by1_ │ │ │ │ dorg2r_fla │ │ │ │ dormqr_fla │ │ │ │ -sorg2r_fla │ │ │ │ dorgqr_fla │ │ │ │ -sormqr_fla │ │ │ │ sorgqr_fla │ │ │ │ +sormqr_fla │ │ │ │ +sorg2r_fla │ │ │ │ dorglq_fla │ │ │ │ cungl2_fla │ │ │ │ -cunglq_fla │ │ │ │ cunml2_fla │ │ │ │ -sorglq_fla │ │ │ │ dorgl2_fla │ │ │ │ +sorglq_fla │ │ │ │ +cunglq_fla │ │ │ │ cunmlq_fla │ │ │ │ -dorml2_fla │ │ │ │ dorcsd2by1_ │ │ │ │ +dorml2_fla │ │ │ │ sorgl2_fla │ │ │ │ -dormlq_fla │ │ │ │ sorml2_fla │ │ │ │ +dormlq_fla │ │ │ │ sorcsd2by1_ │ │ │ │ -zungl2_fla │ │ │ │ sormlq_fla │ │ │ │ -zunglq_fla │ │ │ │ -zunml2_fla │ │ │ │ +zungl2_fla │ │ │ │ cung2r_fla │ │ │ │ +zunml2_fla │ │ │ │ zunmlq_fla │ │ │ │ cunm2r_fla │ │ │ │ cungqr_fla │ │ │ │ +zunglq_fla │ │ │ │ cunmqr_fla │ │ │ │ dorm2r_fla │ │ │ │ sorm2r_fla │ │ │ │ zung2r_fla │ │ │ │ zunm2r_fla │ │ │ │ zungqr_fla │ │ │ │ zunmqr_fla │ │ │ │ chetd2_fla │ │ │ │ cunmtr_fla │ │ │ │ -chetrd_fla │ │ │ │ cungtr_fla │ │ │ │ +chetrd_fla │ │ │ │ zhetd2_fla │ │ │ │ zhetrd_fla │ │ │ │ zunmtr_fla │ │ │ │ zungtr_fla │ │ │ │ __printf_chk │ │ │ │ -f__lioproc │ │ │ │ f__units │ │ │ │ +f__lioproc │ │ │ │ ftello64 │ │ │ │ fseeko64 │ │ │ │ ftruncate64 │ │ │ │ __errno_location │ │ │ │ f__fatal │ │ │ │ __sprintf_chk │ │ │ │ f__w_mode │ │ │ │ @@ -601,52 +601,43 @@ │ │ │ │ f__recpos │ │ │ │ f__donewrec │ │ │ │ f__dorevert │ │ │ │ f__doned │ │ │ │ f__cblank │ │ │ │ f__cplus │ │ │ │ f__elist │ │ │ │ -__sysv_signal │ │ │ │ f__Aquote │ │ │ │ f__inode │ │ │ │ __stat64_time64 │ │ │ │ +__sysv_signal │ │ │ │ f__putbuf │ │ │ │ tmpfile64 │ │ │ │ f__workdone │ │ │ │ bl1_samax │ │ │ │ bl1_damax │ │ │ │ bl1_camax │ │ │ │ bl1_zamax │ │ │ │ __ctype_b_loc │ │ │ │ bl1_sasum │ │ │ │ bl1_dasum │ │ │ │ bl1_casum │ │ │ │ bl1_zasum │ │ │ │ -bl1_saxpy │ │ │ │ -bl1_daxpy │ │ │ │ -bl1_caxpy │ │ │ │ -bl1_zaxpy │ │ │ │ l_ungetc │ │ │ │ f__lcount │ │ │ │ f__ltype │ │ │ │ nml_read │ │ │ │ f__lquit │ │ │ │ clearerr │ │ │ │ f__lchar │ │ │ │ -bl1_saxpysv │ │ │ │ -bl1_zero_dim1 │ │ │ │ -bl1_sscal │ │ │ │ -bl1_daxpysv │ │ │ │ -bl1_dscal │ │ │ │ -bl1_caxpysv │ │ │ │ -bl1_cscal │ │ │ │ -bl1_zaxpysv │ │ │ │ -bl1_zscal │ │ │ │ f__parenlvl │ │ │ │ f__revloc │ │ │ │ +bl1_saxpy │ │ │ │ +bl1_daxpy │ │ │ │ +bl1_caxpy │ │ │ │ +bl1_zaxpy │ │ │ │ bl1_saxpymrt │ │ │ │ bl1_zero_dim2 │ │ │ │ bl1_is_col_storage │ │ │ │ bl1_is_lower │ │ │ │ bl1_does_trans │ │ │ │ bl1_proj_trans1_to_conj │ │ │ │ bl1_saxpyv │ │ │ │ @@ -668,36 +659,45 @@ │ │ │ │ bl1_callocv │ │ │ │ bl1_ccopyv │ │ │ │ bl1_cfree │ │ │ │ bl1_zaxpymt │ │ │ │ bl1_zallocv │ │ │ │ bl1_zcopyv │ │ │ │ bl1_zfree │ │ │ │ +bl1_saxpysv │ │ │ │ +bl1_zero_dim1 │ │ │ │ +bl1_sscal │ │ │ │ +bl1_daxpysv │ │ │ │ +bl1_dscal │ │ │ │ +bl1_caxpysv │ │ │ │ +bl1_cscal │ │ │ │ +bl1_zaxpysv │ │ │ │ +bl1_zscal │ │ │ │ bl1_is_conj │ │ │ │ -bl1_saxpysmt │ │ │ │ -bl1_daxpysmt │ │ │ │ -bl1_caxpysmt │ │ │ │ -bl1_zaxpysmt │ │ │ │ bl1_sconjv │ │ │ │ bl1_dconjv │ │ │ │ bl1_cconjv │ │ │ │ bl1_zconjv │ │ │ │ bl1_sconjm │ │ │ │ bl1_dconjm │ │ │ │ bl1_cconjm │ │ │ │ bl1_zconjm │ │ │ │ -bl1_scopy │ │ │ │ -bl1_dcopy │ │ │ │ -bl1_ccopy │ │ │ │ -bl1_zcopy │ │ │ │ +bl1_saxpysmt │ │ │ │ +bl1_daxpysmt │ │ │ │ +bl1_caxpysmt │ │ │ │ +bl1_zaxpysmt │ │ │ │ bl1_sconjmr │ │ │ │ bl1_dconjmr │ │ │ │ bl1_cconjmr │ │ │ │ bl1_is_upper │ │ │ │ bl1_zconjmr │ │ │ │ +bl1_scopy │ │ │ │ +bl1_dcopy │ │ │ │ +bl1_ccopy │ │ │ │ +bl1_zcopy │ │ │ │ bl1_sdot2s │ │ │ │ bl1_sdot │ │ │ │ bl1_ddot2s │ │ │ │ bl1_ddot │ │ │ │ bl1_cdot2s │ │ │ │ bl1_cdot │ │ │ │ bl1_zdot2s │ │ │ │ @@ -708,28 +708,14 @@ │ │ │ │ bl1_zdots │ │ │ │ bl1_cdot_in │ │ │ │ bl1_zdot_in │ │ │ │ bl1_sfnorm │ │ │ │ bl1_dfnorm │ │ │ │ bl1_cfnorm │ │ │ │ bl1_zfnorm │ │ │ │ -bl1_snrm2 │ │ │ │ -bl1_dnrm2 │ │ │ │ -bl1_cnrm2 │ │ │ │ -bl1_znrm2 │ │ │ │ -bl1_sinvscalv │ │ │ │ -bl1_dinvscalv │ │ │ │ -bl1_csinvscalv │ │ │ │ -bl1_csscal │ │ │ │ -bl1_cinvscalv │ │ │ │ -bl1_cinvert2s │ │ │ │ -bl1_zdinvscalv │ │ │ │ -bl1_zdscal │ │ │ │ -bl1_zinvscalv │ │ │ │ -bl1_zinvert2s │ │ │ │ bl1_icopyv │ │ │ │ bl1_scopyv │ │ │ │ bl1_dcopyv │ │ │ │ bl1_sdcopyv │ │ │ │ bl1_dscopyv │ │ │ │ bl1_sccopyv │ │ │ │ bl1_cscopyv │ │ │ │ @@ -737,44 +723,46 @@ │ │ │ │ bl1_zscopyv │ │ │ │ bl1_dccopyv │ │ │ │ bl1_cdcopyv │ │ │ │ bl1_dzcopyv │ │ │ │ bl1_zdcopyv │ │ │ │ bl1_czcopyv │ │ │ │ bl1_zccopyv │ │ │ │ +bl1_sinvscalv │ │ │ │ +bl1_dinvscalv │ │ │ │ +bl1_csinvscalv │ │ │ │ +bl1_csscal │ │ │ │ +bl1_cinvscalv │ │ │ │ +bl1_cinvert2s │ │ │ │ +bl1_zdinvscalv │ │ │ │ +bl1_zdscal │ │ │ │ +bl1_zinvscalv │ │ │ │ +bl1_zinvert2s │ │ │ │ bl1_sinvscalm │ │ │ │ bl1_sinvert2s │ │ │ │ bl1_dinvscalm │ │ │ │ bl1_dinvert2s │ │ │ │ bl1_csinvscalm │ │ │ │ bl1_cinvscalm │ │ │ │ bl1_zdinvscalm │ │ │ │ bl1_zinvscalm │ │ │ │ -bl1_sscalv │ │ │ │ -bl1_dscalv │ │ │ │ -bl1_csscalv │ │ │ │ -bl1_cscalv │ │ │ │ -bl1_zdscalv │ │ │ │ -bl1_zscalv │ │ │ │ +bl1_snrm2 │ │ │ │ +bl1_dnrm2 │ │ │ │ +bl1_cnrm2 │ │ │ │ +bl1_znrm2 │ │ │ │ bl1_sswap │ │ │ │ bl1_dswap │ │ │ │ bl1_cswap │ │ │ │ bl1_zswap │ │ │ │ bl1_sscalm │ │ │ │ bl1_dscalm │ │ │ │ bl1_csscalm │ │ │ │ bl1_cscalm │ │ │ │ bl1_zdscalm │ │ │ │ bl1_zscalm │ │ │ │ -bl1_sscalmr │ │ │ │ -bl1_dscalmr │ │ │ │ -bl1_csscalmr │ │ │ │ -bl1_cscalmr │ │ │ │ -bl1_zdscalmr │ │ │ │ -bl1_zscalmr │ │ │ │ bl1_icopymt │ │ │ │ bl1_scopymt │ │ │ │ bl1_dcopymt │ │ │ │ bl1_ccopymt │ │ │ │ bl1_zcopymt │ │ │ │ bl1_sscopymt │ │ │ │ bl1_sdcopymt │ │ │ │ @@ -788,22 +776,26 @@ │ │ │ │ bl1_cdcopymt │ │ │ │ bl1_dzcopymt │ │ │ │ bl1_zdcopymt │ │ │ │ bl1_cccopymt │ │ │ │ bl1_czcopymt │ │ │ │ bl1_zccopymt │ │ │ │ bl1_zzcopymt │ │ │ │ -bl1_sswapv │ │ │ │ -bl1_dswapv │ │ │ │ -bl1_cswapv │ │ │ │ -bl1_zswapv │ │ │ │ -bl1_sswapmt │ │ │ │ -bl1_dswapmt │ │ │ │ -bl1_cswapmt │ │ │ │ -bl1_zswapmt │ │ │ │ +bl1_sscalv │ │ │ │ +bl1_dscalv │ │ │ │ +bl1_csscalv │ │ │ │ +bl1_cscalv │ │ │ │ +bl1_zdscalv │ │ │ │ +bl1_zscalv │ │ │ │ +bl1_sscalmr │ │ │ │ +bl1_dscalmr │ │ │ │ +bl1_csscalmr │ │ │ │ +bl1_cscalmr │ │ │ │ +bl1_zdscalmr │ │ │ │ +bl1_zscalmr │ │ │ │ bl1_scopymr │ │ │ │ bl1_dcopymr │ │ │ │ bl1_ccopymr │ │ │ │ bl1_zcopymr │ │ │ │ bl1_sscopymr │ │ │ │ bl1_sdcopymr │ │ │ │ bl1_dscopymr │ │ │ │ @@ -816,14 +808,31 @@ │ │ │ │ bl1_cdcopymr │ │ │ │ bl1_dzcopymr │ │ │ │ bl1_zdcopymr │ │ │ │ bl1_cccopymr │ │ │ │ bl1_czcopymr │ │ │ │ bl1_zccopymr │ │ │ │ bl1_zzcopymr │ │ │ │ +bl1_sswapmt │ │ │ │ +bl1_dswapmt │ │ │ │ +bl1_cswapmt │ │ │ │ +bl1_zswapmt │ │ │ │ +bl1_shemv │ │ │ │ +bl1_ssymv │ │ │ │ +bl1_dhemv │ │ │ │ +bl1_dsymv │ │ │ │ +bl1_chemv_blas │ │ │ │ +bl1_param_map_to_netlib_uplo │ │ │ │ +bl1_chemv │ │ │ │ +bl1_ccreate_contigmr │ │ │ │ +bl1_cfree_contigm │ │ │ │ +bl1_zhemv_blas │ │ │ │ +bl1_zhemv │ │ │ │ +bl1_zcreate_contigmr │ │ │ │ +bl1_zfree_contigm │ │ │ │ bl1_scopymrt │ │ │ │ bl1_dcopymrt │ │ │ │ bl1_ccopymrt │ │ │ │ bl1_zcopymrt │ │ │ │ bl1_sscopymrt │ │ │ │ bl1_sdcopymrt │ │ │ │ bl1_sccopymrt │ │ │ │ @@ -836,90 +845,75 @@ │ │ │ │ bl1_cdcopymrt │ │ │ │ bl1_cccopymrt │ │ │ │ bl1_czcopymrt │ │ │ │ bl1_zscopymrt │ │ │ │ bl1_zdcopymrt │ │ │ │ bl1_zccopymrt │ │ │ │ bl1_zzcopymrt │ │ │ │ +bl1_sswapv │ │ │ │ +bl1_dswapv │ │ │ │ +bl1_cswapv │ │ │ │ +bl1_zswapv │ │ │ │ +bl1_sger_blas │ │ │ │ +bl1_sger │ │ │ │ +bl1_screate_contigm │ │ │ │ +bl1_sfree_saved_contigm │ │ │ │ +bl1_dger_blas │ │ │ │ +bl1_dger │ │ │ │ +bl1_dcreate_contigm │ │ │ │ +bl1_dfree_saved_contigm │ │ │ │ +bl1_cgerc_blas │ │ │ │ +bl1_cgeru_blas │ │ │ │ +bl1_cger │ │ │ │ +bl1_ccreate_contigm │ │ │ │ +bl1_cfree_saved_contigm │ │ │ │ +bl1_zgerc_blas │ │ │ │ +bl1_zgeru_blas │ │ │ │ +bl1_zger │ │ │ │ +bl1_zcreate_contigm │ │ │ │ +bl1_zfree_saved_contigm │ │ │ │ +bl1_sher │ │ │ │ +bl1_ssyr │ │ │ │ +bl1_dher │ │ │ │ +bl1_dsyr │ │ │ │ +bl1_cher_blas │ │ │ │ +bl1_cher │ │ │ │ +bl1_zher_blas │ │ │ │ +bl1_zher │ │ │ │ bl1_sgemv_blas │ │ │ │ bl1_param_map_to_netlib_trans │ │ │ │ bl1_sgemv │ │ │ │ -bl1_screate_contigm │ │ │ │ bl1_sfree_contigm │ │ │ │ bl1_is_notrans │ │ │ │ bl1_is_trans │ │ │ │ bl1_is_conjnotrans │ │ │ │ bl1_dgemv_blas │ │ │ │ bl1_dgemv │ │ │ │ -bl1_dcreate_contigm │ │ │ │ bl1_dfree_contigm │ │ │ │ bl1_cgemv_blas │ │ │ │ bl1_cgemv │ │ │ │ -bl1_ccreate_contigm │ │ │ │ -bl1_cfree_contigm │ │ │ │ bl1_zgemv_blas │ │ │ │ bl1_zgemv │ │ │ │ -bl1_zcreate_contigm │ │ │ │ -bl1_zfree_contigm │ │ │ │ -bl1_sher │ │ │ │ -bl1_ssyr │ │ │ │ -bl1_dher │ │ │ │ -bl1_dsyr │ │ │ │ -bl1_cher_blas │ │ │ │ -bl1_param_map_to_netlib_uplo │ │ │ │ -bl1_cher │ │ │ │ -bl1_ccreate_contigmr │ │ │ │ -bl1_cfree_saved_contigm │ │ │ │ -bl1_zher_blas │ │ │ │ -bl1_zher │ │ │ │ -bl1_zcreate_contigmr │ │ │ │ -bl1_zfree_saved_contigm │ │ │ │ -bl1_sger_blas │ │ │ │ -bl1_sger │ │ │ │ -bl1_sfree_saved_contigm │ │ │ │ -bl1_dger_blas │ │ │ │ -bl1_dger │ │ │ │ -bl1_dfree_saved_contigm │ │ │ │ -bl1_cgerc_blas │ │ │ │ -bl1_cgeru_blas │ │ │ │ -bl1_cger │ │ │ │ -bl1_zgerc_blas │ │ │ │ -bl1_zgeru_blas │ │ │ │ -bl1_zger │ │ │ │ bl1_sher2 │ │ │ │ bl1_ssyr2 │ │ │ │ bl1_dher2 │ │ │ │ bl1_dsyr2 │ │ │ │ bl1_cher2_blas │ │ │ │ bl1_cher2 │ │ │ │ bl1_zher2_blas │ │ │ │ bl1_zher2 │ │ │ │ -bl1_shemv │ │ │ │ -bl1_ssymv │ │ │ │ -bl1_dhemv │ │ │ │ -bl1_dsymv │ │ │ │ -bl1_chemv_blas │ │ │ │ -bl1_chemv │ │ │ │ -bl1_zhemv_blas │ │ │ │ -bl1_zhemv │ │ │ │ bl1_ssymv_blas │ │ │ │ bl1_screate_contigmr │ │ │ │ bl1_dsymv_blas │ │ │ │ bl1_dcreate_contigmr │ │ │ │ bl1_csymv_blas │ │ │ │ bl1_param_map_to_netlib_side │ │ │ │ bl1_csymv │ │ │ │ bl1_zsymv_blas │ │ │ │ bl1_zsymv │ │ │ │ -bl1_ssyr_blas │ │ │ │ -bl1_dsyr_blas │ │ │ │ -bl1_csyr_blas │ │ │ │ -bl1_csyr │ │ │ │ -bl1_zsyr_blas │ │ │ │ -bl1_zsyr │ │ │ │ bl1_strmvsx │ │ │ │ bl1_sallocv │ │ │ │ bl1_strmv │ │ │ │ bl1_sfree │ │ │ │ bl1_dtrmvsx │ │ │ │ bl1_dallocv │ │ │ │ bl1_dtrmv │ │ │ │ @@ -938,14 +932,20 @@ │ │ │ │ bl1_strsv │ │ │ │ bl1_dtrsvsx │ │ │ │ bl1_dtrsv │ │ │ │ bl1_ctrsvsx │ │ │ │ bl1_ctrsv │ │ │ │ bl1_ztrsvsx │ │ │ │ bl1_ztrsv │ │ │ │ +bl1_ssyr_blas │ │ │ │ +bl1_dsyr_blas │ │ │ │ +bl1_csyr_blas │ │ │ │ +bl1_csyr │ │ │ │ +bl1_zsyr_blas │ │ │ │ +bl1_zsyr │ │ │ │ bl1_strmv_blas │ │ │ │ bl1_param_map_to_netlib_diag │ │ │ │ bl1_dtrmv_blas │ │ │ │ bl1_ctrmv_blas │ │ │ │ bl1_ztrmv_blas │ │ │ │ bl1_strsv_blas │ │ │ │ bl1_dtrsv_blas │ │ │ │ @@ -961,24 +961,14 @@ │ │ │ │ bl1_cfree_saved_contigmr │ │ │ │ bl1_callocm │ │ │ │ bl1_zherk_blas │ │ │ │ bl1_zherk │ │ │ │ bl1_zcreate_contigmt │ │ │ │ bl1_zfree_saved_contigmr │ │ │ │ bl1_zallocm │ │ │ │ -bl1_shemm │ │ │ │ -bl1_ssymm │ │ │ │ -bl1_dhemm │ │ │ │ -bl1_dsymm │ │ │ │ -bl1_chemm_blas │ │ │ │ -bl1_chemm │ │ │ │ -bl1_set_dim_with_side │ │ │ │ -bl1_is_left │ │ │ │ -bl1_zhemm_blas │ │ │ │ -bl1_zhemm │ │ │ │ bl1_sher2k │ │ │ │ bl1_ssyr2k │ │ │ │ bl1_dher2k │ │ │ │ bl1_dsyr2k │ │ │ │ bl1_cher2k_blas │ │ │ │ bl1_cher2k │ │ │ │ bl1_set_dims_with_trans │ │ │ │ @@ -990,14 +980,24 @@ │ │ │ │ bl1_dsyrk_blas │ │ │ │ bl1_dcreate_contigmt │ │ │ │ bl1_dfree_saved_contigmr │ │ │ │ bl1_csyrk_blas │ │ │ │ bl1_csyrk │ │ │ │ bl1_zsyrk_blas │ │ │ │ bl1_zsyrk │ │ │ │ +bl1_shemm │ │ │ │ +bl1_ssymm │ │ │ │ +bl1_dhemm │ │ │ │ +bl1_dsymm │ │ │ │ +bl1_chemm_blas │ │ │ │ +bl1_chemm │ │ │ │ +bl1_set_dim_with_side │ │ │ │ +bl1_is_left │ │ │ │ +bl1_zhemm_blas │ │ │ │ +bl1_zhemm │ │ │ │ bl1_strmm_blas │ │ │ │ bl1_strmm │ │ │ │ bl1_dtrmm_blas │ │ │ │ bl1_dtrmm │ │ │ │ bl1_ctrmm_blas │ │ │ │ bl1_ctrmm │ │ │ │ bl1_ztrmm_blas │ │ │ │ @@ -1009,102 +1009,102 @@ │ │ │ │ bl1_dgemm_blas │ │ │ │ bl1_dgemm │ │ │ │ bl1_dallocm │ │ │ │ bl1_cgemm_blas │ │ │ │ bl1_cgemm │ │ │ │ bl1_zgemm_blas │ │ │ │ bl1_zgemm │ │ │ │ +bl1_ssyr2k_blas │ │ │ │ +bl1_is_conjtrans │ │ │ │ +bl1_dsyr2k_blas │ │ │ │ +bl1_csyr2k_blas │ │ │ │ +bl1_csyr2k │ │ │ │ +bl1_zsyr2k_blas │ │ │ │ +bl1_zsyr2k │ │ │ │ bl1_strmmsx │ │ │ │ bl1_dtrmmsx │ │ │ │ bl1_ctrmmsx │ │ │ │ bl1_ztrmmsx │ │ │ │ bl1_ssymm_blas │ │ │ │ bl1_dsymm_blas │ │ │ │ bl1_csymm_blas │ │ │ │ bl1_csymm │ │ │ │ bl1_zsymm_blas │ │ │ │ bl1_zsymm │ │ │ │ -bl1_ssyr2k_blas │ │ │ │ -bl1_is_conjtrans │ │ │ │ -bl1_dsyr2k_blas │ │ │ │ -bl1_csyr2k_blas │ │ │ │ -bl1_csyr2k │ │ │ │ -bl1_zsyr2k_blas │ │ │ │ -bl1_zsyr2k │ │ │ │ bl1_strsmsx │ │ │ │ bl1_strsm │ │ │ │ bl1_dtrsmsx │ │ │ │ bl1_dtrsm │ │ │ │ bl1_ctrsmsx │ │ │ │ bl1_ctrsm │ │ │ │ bl1_ztrsmsx │ │ │ │ bl1_ztrsm │ │ │ │ +bl1_saxpyv2b │ │ │ │ +bl1_abort │ │ │ │ +bl1_daxpyv2b │ │ │ │ +bl1_caxpyv2b │ │ │ │ +bl1_zaxpyv2b │ │ │ │ bl1_strsm_blas │ │ │ │ bl1_dtrsm_blas │ │ │ │ bl1_ctrsm_blas │ │ │ │ bl1_ztrsm_blas │ │ │ │ +bl1_saxmyv2 │ │ │ │ +bl1_daxmyv2 │ │ │ │ +bl1_caxmyv2 │ │ │ │ +bl1_zaxmyv2 │ │ │ │ bl1_saxpyv2bdotaxpy │ │ │ │ -bl1_abort │ │ │ │ bl1_daxpyv2bdotaxpy │ │ │ │ bl1_caxpyv2bdotaxpy │ │ │ │ bl1_zaxpyv2bdotaxpy │ │ │ │ +bl1_saxpyv3b │ │ │ │ +bl1_daxpyv3b │ │ │ │ +bl1_caxpyv3b │ │ │ │ +bl1_zaxpyv3b │ │ │ │ bl1_sdotaxpy │ │ │ │ bl1_ddotaxpy │ │ │ │ bl1_cdotaxpy │ │ │ │ bl1_zdotaxpy │ │ │ │ +bl1_abort_msg │ │ │ │ +bl1_sdotaxmyv2 │ │ │ │ +bl1_ddotaxmyv2 │ │ │ │ +bl1_cdotaxmyv2 │ │ │ │ +bl1_zdotaxmyv2 │ │ │ │ bl1_sdotsv2 │ │ │ │ bl1_ddotsv2 │ │ │ │ bl1_cdotsv2 │ │ │ │ bl1_zdotsv2 │ │ │ │ -bl1_saxmyv2 │ │ │ │ -bl1_daxmyv2 │ │ │ │ -bl1_caxmyv2 │ │ │ │ -bl1_zaxmyv2 │ │ │ │ -bl1_saxpyv2b │ │ │ │ -bl1_daxpyv2b │ │ │ │ -bl1_caxpyv2b │ │ │ │ -bl1_zaxpyv2b │ │ │ │ -bl1_saxpyv3b │ │ │ │ -bl1_daxpyv3b │ │ │ │ -bl1_caxpyv3b │ │ │ │ -bl1_zaxpyv3b │ │ │ │ -bl1_abort_msg │ │ │ │ -bl1_sdotsv3 │ │ │ │ -bl1_ddotsv3 │ │ │ │ -bl1_cdotsv3 │ │ │ │ -bl1_zdotsv3 │ │ │ │ -bl1_is_right │ │ │ │ -bl1_is_nonunit_diag │ │ │ │ -bl1_is_unit_diag │ │ │ │ bl1_check_storage_3m │ │ │ │ bl1_is_gen_storage │ │ │ │ bl1_check_storage_2m │ │ │ │ +bl1_is_right │ │ │ │ +bl1_is_nonunit_diag │ │ │ │ +bl1_is_unit_diag │ │ │ │ bl1_sdotv2axpyv2b │ │ │ │ bl1_ddotv2axpyv2b │ │ │ │ bl1_cdotv2axpyv2b │ │ │ │ bl1_zdotv2axpyv2b │ │ │ │ -bl1_sdotaxmyv2 │ │ │ │ -bl1_ddotaxmyv2 │ │ │ │ -bl1_cdotaxmyv2 │ │ │ │ -bl1_zdotaxmyv2 │ │ │ │ -bl1_is_noconj │ │ │ │ -bl1_is_zero_diag │ │ │ │ +bl1_sdotsv3 │ │ │ │ +bl1_ddotsv3 │ │ │ │ +bl1_cdotsv3 │ │ │ │ +bl1_zdotsv3 │ │ │ │ bl1_vallocm │ │ │ │ bl1_iallocm │ │ │ │ bl1_vallocv │ │ │ │ bl1_iallocv │ │ │ │ bl1_set_contig_strides │ │ │ │ -bl1_sm1h │ │ │ │ -bl1_dm1h │ │ │ │ -bl1_cm1h │ │ │ │ -bl1_zm1h │ │ │ │ bl1_screate_contigmsr │ │ │ │ bl1_dcreate_contigmsr │ │ │ │ bl1_ccreate_contigmsr │ │ │ │ bl1_zcreate_contigmsr │ │ │ │ +bl1_is_noconj │ │ │ │ +bl1_is_zero_diag │ │ │ │ +bl1_sm1h │ │ │ │ +bl1_dm1h │ │ │ │ +bl1_cm1h │ │ │ │ +bl1_zm1h │ │ │ │ bl1_sapdiagmv │ │ │ │ bl1_sewscalv │ │ │ │ bl1_dapdiagmv │ │ │ │ bl1_dewscalv │ │ │ │ bl1_csapdiagmv │ │ │ │ bl1_csewscalv │ │ │ │ bl1_capdiagmv │ │ │ │ @@ -1133,22 +1133,22 @@ │ │ │ │ bl1_cewscalmt │ │ │ │ bl1_zdewscalmt │ │ │ │ bl1_zewscalmt │ │ │ │ bl1_sfree_saved_contigmsr │ │ │ │ bl1_dfree_saved_contigmsr │ │ │ │ bl1_cfree_saved_contigmsr │ │ │ │ bl1_zfree_saved_contigmsr │ │ │ │ -bl1_sinverts │ │ │ │ -bl1_dinverts │ │ │ │ -bl1_cinverts │ │ │ │ -bl1_zinverts │ │ │ │ bl1_sident │ │ │ │ bl1_dident │ │ │ │ bl1_cident │ │ │ │ bl1_zident │ │ │ │ +bl1_sinverts │ │ │ │ +bl1_dinverts │ │ │ │ +bl1_cinverts │ │ │ │ +bl1_zinverts │ │ │ │ bl1_sinvertv │ │ │ │ bl1_dinvertv │ │ │ │ bl1_cinvertv │ │ │ │ bl1_zinvertv │ │ │ │ bl1_smaxabsm │ │ │ │ bl1_smaxabsv │ │ │ │ bl1_dmaxabsm │ │ │ │ @@ -1169,49 +1169,49 @@ │ │ │ │ bl1_drands │ │ │ │ bl1_crands │ │ │ │ bl1_zrands │ │ │ │ bl1_smaxabsmr │ │ │ │ bl1_dmaxabsmr │ │ │ │ bl1_cmaxabsmr │ │ │ │ bl1_zmaxabsmr │ │ │ │ +bl1_isetdiag │ │ │ │ +bl1_ssetdiag │ │ │ │ +bl1_dsetdiag │ │ │ │ +bl1_csetdiag │ │ │ │ +bl1_zsetdiag │ │ │ │ bl1_sscalediag │ │ │ │ bl1_dscalediag │ │ │ │ bl1_csscalediag │ │ │ │ bl1_zdscalediag │ │ │ │ bl1_cscalediag │ │ │ │ bl1_zscalediag │ │ │ │ -bl1_isetdiag │ │ │ │ -bl1_ssetdiag │ │ │ │ -bl1_dsetdiag │ │ │ │ -bl1_csetdiag │ │ │ │ -bl1_zsetdiag │ │ │ │ -bl1_isetv │ │ │ │ +bl1_ssetmr │ │ │ │ bl1_ssetv │ │ │ │ +bl1_dsetmr │ │ │ │ bl1_dsetv │ │ │ │ +bl1_csetmr │ │ │ │ bl1_csetv │ │ │ │ +bl1_zsetmr │ │ │ │ bl1_zsetv │ │ │ │ bl1_isetm │ │ │ │ bl1_ssetm │ │ │ │ bl1_dsetm │ │ │ │ bl1_csetm │ │ │ │ bl1_zsetm │ │ │ │ -bl1_ssetmr │ │ │ │ -bl1_dsetmr │ │ │ │ -bl1_csetmr │ │ │ │ -bl1_zsetmr │ │ │ │ +bl1_srandmr │ │ │ │ +bl1_drandmr │ │ │ │ +bl1_crandmr │ │ │ │ +bl1_zrandmr │ │ │ │ bl1_sshiftdiag │ │ │ │ bl1_dshiftdiag │ │ │ │ bl1_csshiftdiag │ │ │ │ bl1_zdshiftdiag │ │ │ │ bl1_cshiftdiag │ │ │ │ bl1_zshiftdiag │ │ │ │ -bl1_srandmr │ │ │ │ -bl1_drandmr │ │ │ │ -bl1_crandmr │ │ │ │ -bl1_zrandmr │ │ │ │ +bl1_isetv │ │ │ │ bl1_ssymmize │ │ │ │ bl1_dsymmize │ │ │ │ bl1_csymmize │ │ │ │ bl1_zsymmize │ │ │ │ FLA_Axpy_buffer_to_object_check │ │ │ │ FLA_Check_valid_real_trans │ │ │ │ FLA_Check_floating_object │ │ │ │ @@ -1227,64 +1227,64 @@ │ │ │ │ FLA_Check_valid_object_datatype │ │ │ │ FLA_Check_valid_leftright_side │ │ │ │ FLA_Cont_with_3x1_to_2x1_check │ │ │ │ FLA_Check_valid_topbottom_side │ │ │ │ FLA_Cont_with_3x3_to_2x2_check │ │ │ │ FLA_Check_valid_quadrant │ │ │ │ FLA_Copy_buffer_to_object_check │ │ │ │ -FLA_Copy_object_to_buffer_check │ │ │ │ FLA_Merge_1x2_check │ │ │ │ FLA_Check_base_buffer_mismatch │ │ │ │ FLA_Check_adjacent_objects_1x2 │ │ │ │ +FLA_Copy_object_to_buffer_check │ │ │ │ FLA_Merge_2x1_check │ │ │ │ FLA_Check_adjacent_objects_2x1 │ │ │ │ FLA_Obj_attach_buffer_check │ │ │ │ FLA_Obj_width │ │ │ │ FLA_Merge_2x2_check │ │ │ │ FLA_Check_adjacent_objects_2x2 │ │ │ │ -FLA_Obj_buffer_at_view_check │ │ │ │ -FLA_Obj_copy_view_check │ │ │ │ FLA_Obj_create_buffer_check │ │ │ │ FLA_Obj_create_complex_constant_check │ │ │ │ FLA_Obj_create_conf_to_check │ │ │ │ FLA_Check_valid_trans │ │ │ │ +FLA_Obj_buffer_at_view_check │ │ │ │ +FLA_Obj_copy_view_check │ │ │ │ FLA_Obj_create_constant_check │ │ │ │ FLA_Obj_create_constant_ext_check │ │ │ │ FLA_Obj_create_ext_check │ │ │ │ FLA_Check_valid_elemtype │ │ │ │ FLA_Check_valid_datatype │ │ │ │ FLA_Obj_create_without_buffer_check │ │ │ │ FLA_Obj_datatype_check │ │ │ │ -FLA_Obj_datatype_proj_to_real_check │ │ │ │ FLA_Obj_datatype_size_check │ │ │ │ FLA_Obj_elem_size_check │ │ │ │ FLA_Obj_elemtype │ │ │ │ FLA_Obj_datatype │ │ │ │ +FLA_Obj_datatype_proj_to_real_check │ │ │ │ FLA_Obj_elemtype_check │ │ │ │ FLA_Obj_equals_check │ │ │ │ FLA_Check_conformal_dims │ │ │ │ FLA_Obj_extract_complex_scalar_check │ │ │ │ FLA_Check_complex_object │ │ │ │ -FLA_Obj_extract_imag_part_check │ │ │ │ +FLA_Obj_extract_real_part_check │ │ │ │ FLA_Check_real_object │ │ │ │ FLA_Check_identical_object_precision │ │ │ │ FLA_Check_vector_dim │ │ │ │ -FLA_Obj_extract_real_part_check │ │ │ │ +FLA_Obj_extract_imag_part_check │ │ │ │ FLA_Obj_extract_real_scalar_check │ │ │ │ FLA_Obj_free_buffer_check │ │ │ │ -FLA_Obj_free_check │ │ │ │ FLA_Obj_free_without_buffer_check │ │ │ │ FLA_Obj_fshow_check │ │ │ │ FLA_Check_object_scalar_elemtype │ │ │ │ +FLA_Obj_free_check │ │ │ │ FLA_Obj_ge_check │ │ │ │ FLA_Check_comparable_object │ │ │ │ -FLA_Obj_gt_check │ │ │ │ FLA_Obj_has_nan_check │ │ │ │ -FLA_Obj_le_check │ │ │ │ FLA_Obj_lt_check │ │ │ │ +FLA_Obj_le_check │ │ │ │ +FLA_Obj_gt_check │ │ │ │ FLA_Obj_set_imag_part_check │ │ │ │ FLA_Obj_set_real_part_check │ │ │ │ FLA_Obj_show_check │ │ │ │ FLA_Part_1x2_check │ │ │ │ FLA_Part_2x1_check │ │ │ │ FLA_Part_2x2_check │ │ │ │ FLA_Repart_1x2_to_1x3_check │ │ │ │ @@ -1295,57 +1295,57 @@ │ │ │ │ FLA_Check_attempted_repart_2x2 │ │ │ │ FLA_Submatrix_at_check │ │ │ │ FLA_Absolute_square_check │ │ │ │ FLA_Absolute_value_check │ │ │ │ FLA_Add_to_diag_check │ │ │ │ FLA_Apply_GTG_check │ │ │ │ FLA_Check_identical_object_datatype │ │ │ │ -FLA_Apply_G_1x2_check │ │ │ │ FLA_Apply_G_check │ │ │ │ FLA_Check_valid_direct │ │ │ │ FLA_Check_object_length_equals │ │ │ │ +FLA_Conjugate_check │ │ │ │ FLA_Apply_G_mx2_check │ │ │ │ FLA_Check_if_vector │ │ │ │ FLA_Check_equal_vector_dims │ │ │ │ -FLA_Conjugate_check │ │ │ │ +FLA_Apply_G_1x2_check │ │ │ │ FLA_Conjugate_r_check │ │ │ │ FLA_Check_valid_uplo │ │ │ │ FLA_Fill_with_cluster_dist_check │ │ │ │ FLA_Check_int_object │ │ │ │ -FLA_Fill_with_geometric_dist_check │ │ │ │ FLA_Fill_with_inverse_dist_check │ │ │ │ FLA_Fill_with_linear_dist_check │ │ │ │ +FLA_Fill_with_geometric_dist_check │ │ │ │ FLA_Fill_with_logarithmic_dist_check │ │ │ │ FLA_Fill_with_random_dist_check │ │ │ │ FLA_Form_perm_matrix_check │ │ │ │ FLA_Check_square │ │ │ │ FLA_Check_matrix_vector_dims │ │ │ │ -FLA_Givens1_check │ │ │ │ FLA_Givens2_check │ │ │ │ +FLA_Givens1_check │ │ │ │ FLA_Hermitianize_check │ │ │ │ -FLA_Househ2_UT_check │ │ │ │ FLA_Househ2s_UT_check │ │ │ │ FLA_Househ3UD_UT_check │ │ │ │ FLA_Introduce_bulge_check │ │ │ │ FLA_Inv_scal_elemwise_check │ │ │ │ +FLA_Househ2_UT_check │ │ │ │ FLA_Invert_check │ │ │ │ FLA_Check_valid_conj │ │ │ │ FLA_LU_find_zero_on_diagonal_check │ │ │ │ FLA_Max_abs_value_check │ │ │ │ -FLA_Max_abs_value_herm_check │ │ │ │ FLA_Max_elemwise_diff_check │ │ │ │ FLA_Mult_add_check │ │ │ │ FLA_Negate_check │ │ │ │ FLA_Norm1_check │ │ │ │ +FLA_Max_abs_value_herm_check │ │ │ │ FLA_Norm_frob_check │ │ │ │ FLA_Norm_inf_check │ │ │ │ -FLA_Pow_check │ │ │ │ FLA_Random_herm_matrix_check │ │ │ │ FLA_Random_matrix_check │ │ │ │ FLA_Random_spd_matrix_check │ │ │ │ +FLA_Pow_check │ │ │ │ FLA_Random_symm_matrix_check │ │ │ │ FLA_Random_tri_matrix_check │ │ │ │ FLA_Check_valid_diag │ │ │ │ FLA_Random_unitary_matrix_check │ │ │ │ FLA_Scal_elemwise_check │ │ │ │ FLA_Scale_diag_check │ │ │ │ FLA_Obj_is_real │ │ │ │ @@ -1355,232 +1355,230 @@ │ │ │ │ FLA_Setr_check │ │ │ │ FLA_Shift_diag_check │ │ │ │ FLA_Shift_pivots_to_check │ │ │ │ FLA_Check_valid_pivot_type │ │ │ │ FLA_Check_col_vector │ │ │ │ FLA_Sort_check │ │ │ │ FLA_Sort_evd_check │ │ │ │ -FLA_Sort_svd_check │ │ │ │ -FLA_Sqrt_check │ │ │ │ FLA_Symmetrize_check │ │ │ │ +FLA_Sort_svd_check │ │ │ │ FLA_Transpose_check │ │ │ │ FLA_Triangularize_check │ │ │ │ +FLA_Sqrt_check │ │ │ │ FLA_Wilkshift_tridiag_check │ │ │ │ FLA_Amax_check │ │ │ │ FLA_Asum_check │ │ │ │ -FLA_Axpy_check │ │ │ │ -FLA_Obj_is_vector │ │ │ │ FLA_Axpy_internal_check │ │ │ │ FLA_Check_identical_object_elemtype │ │ │ │ +FLA_Axpy_check │ │ │ │ +FLA_Obj_is_vector │ │ │ │ FLA_Axpyrt_check │ │ │ │ FLA_Axpys_check │ │ │ │ -FLA_Axpyt_check │ │ │ │ FLA_Axpyt_internal_check │ │ │ │ FLA_Copy_check │ │ │ │ +FLA_Axpyt_check │ │ │ │ FLA_Copy_internal_check │ │ │ │ -FLA_Copyr_check │ │ │ │ -FLA_Copyr_internal_check │ │ │ │ FLA_Copyrt_check │ │ │ │ FLA_Copyt_check │ │ │ │ -FLA_Copyt_internal_check │ │ │ │ +FLA_Copyr_check │ │ │ │ +FLA_Copyr_internal_check │ │ │ │ FLA_Dot2cs_check │ │ │ │ -FLA_Dot2s_check │ │ │ │ +FLA_Copyt_internal_check │ │ │ │ FLA_Dot_check │ │ │ │ +FLA_Dot2s_check │ │ │ │ FLA_Dotc_check │ │ │ │ -FLA_Dotcs_check │ │ │ │ FLA_Dots_check │ │ │ │ FLA_Inv_scal_check │ │ │ │ FLA_Check_divide_by_zero │ │ │ │ +FLA_Dotcs_check │ │ │ │ FLA_Inv_scalc_check │ │ │ │ FLA_Nrm2_check │ │ │ │ -FLA_Scal_check │ │ │ │ FLA_Scal_internal_check │ │ │ │ FLA_Scalc_check │ │ │ │ +FLA_Scal_check │ │ │ │ FLA_Scalr_check │ │ │ │ FLA_Scalr_internal_check │ │ │ │ FLA_Swap_check │ │ │ │ FLA_Swapt_check │ │ │ │ FLA_Gemv_check │ │ │ │ FLA_Gemv_internal_check │ │ │ │ -FLA_Gemvc_check │ │ │ │ FLA_Ger_check │ │ │ │ FLA_Gerc_check │ │ │ │ -FLA_Hemv_check │ │ │ │ -FLA_Hemvc_check │ │ │ │ +FLA_Gemvc_check │ │ │ │ FLA_Her2_check │ │ │ │ +FLA_Hemvc_check │ │ │ │ FLA_Her_check │ │ │ │ +FLA_Hemv_check │ │ │ │ FLA_Her2c_check │ │ │ │ FLA_Herc_check │ │ │ │ FLA_Symv_check │ │ │ │ -FLA_Syr2_check │ │ │ │ FLA_Syr_check │ │ │ │ FLA_Trmv_check │ │ │ │ FLA_Trmvsx_check │ │ │ │ -FLA_Trsv_internal_check │ │ │ │ +FLA_Syr2_check │ │ │ │ FLA_Trsv_check │ │ │ │ +FLA_Trsv_internal_check │ │ │ │ FLA_Trsvsx_check │ │ │ │ -FLA_Gemm_internal_check │ │ │ │ -FLA_Check_matrix_matrix_dims │ │ │ │ FLA_Gemm_check │ │ │ │ -FLA_Hemm_internal_check │ │ │ │ +FLA_Check_matrix_matrix_dims │ │ │ │ +FLA_Gemm_internal_check │ │ │ │ FLA_Hemm_check │ │ │ │ +FLA_Hemm_internal_check │ │ │ │ FLA_Her2k_check │ │ │ │ FLA_Check_valid_complex_trans │ │ │ │ FLA_Her2k_internal_check │ │ │ │ FLA_Herk_check │ │ │ │ FLA_Herk_internal_check │ │ │ │ -FLA_Symm_internal_check │ │ │ │ FLA_Symm_check │ │ │ │ -FLA_Syr2k_internal_check │ │ │ │ +FLA_Symm_internal_check │ │ │ │ FLA_Syr2k_check │ │ │ │ -FLA_Syrk_check │ │ │ │ +FLA_Syr2k_internal_check │ │ │ │ FLA_Syrk_internal_check │ │ │ │ -FLA_Trmm_check │ │ │ │ +FLA_Syrk_check │ │ │ │ FLA_Trmm_internal_check │ │ │ │ +FLA_Trmm_check │ │ │ │ FLA_Trmmsx_check │ │ │ │ FLA_Trsm_check │ │ │ │ FLA_Trsm_internal_check │ │ │ │ FLA_Trsmsx_check │ │ │ │ FLA_Apply_CAQ2_UT_internal_check │ │ │ │ FLA_Check_object_width_equals │ │ │ │ +FLA_Apply_CAQ_UT_inc_internal_check │ │ │ │ FLA_Apply_CAQ_UT_inc_check │ │ │ │ FLA_Check_valid_storev │ │ │ │ -FLA_Apply_CAQ_UT_inc_internal_check │ │ │ │ -FLA_Apply_Q2_UT_check │ │ │ │ FLA_Apply_Q2_UT_internal_check │ │ │ │ FLA_Apply_QUD_UT_check │ │ │ │ -FLA_Apply_QUD_UT_inc_check │ │ │ │ +FLA_Apply_Q2_UT_check │ │ │ │ +FLA_Apply_QUD_UT_internal_check │ │ │ │ FLA_Apply_QUD_UT_inc_internal_check │ │ │ │ -FLA_Apply_Q_UT_check │ │ │ │ +FLA_Apply_QUD_UT_inc_check │ │ │ │ FLA_Apply_Q_UT_inc_check │ │ │ │ -FLA_Apply_QUD_UT_internal_check │ │ │ │ FLA_Apply_Q_UT_inc_internal_check │ │ │ │ FLA_Apply_Q_UT_internal_check │ │ │ │ +FLA_Apply_Q_UT_check │ │ │ │ FLA_Apply_Q_check │ │ │ │ FLA_Apply_diag_matrix_check │ │ │ │ FLA_Apply_pivots_check │ │ │ │ -FLA_Bidiag_UT_check │ │ │ │ FLA_Bidiag_UT_extract_diagonals_check │ │ │ │ +FLA_Bidiag_UT_check │ │ │ │ FLA_Bidiag_UT_extract_real_diagonals_check │ │ │ │ -FLA_Bidiag_UT_form_U_check │ │ │ │ FLA_Bidiag_UT_form_V_check │ │ │ │ FLA_Bidiag_UT_internal_check │ │ │ │ FLA_Bidiag_UT_realify_check │ │ │ │ FLA_Bidiag_UT_realify_diagonals_check │ │ │ │ -FLA_Bidiag_UT_scale_diagonals_check │ │ │ │ +FLA_Bidiag_UT_form_U_check │ │ │ │ FLA_Bidiag_UT_recover_tau_check │ │ │ │ +FLA_Bidiag_UT_scale_diagonals_check │ │ │ │ FLA_Bidiag_check │ │ │ │ FLA_Check_col_storage │ │ │ │ FLA_Bidiag_form_U_check │ │ │ │ FLA_Check_vector_dim_min │ │ │ │ FLA_Bidiag_form_V_check │ │ │ │ +FLA_Bsvd_ext_check │ │ │ │ FLA_Bsvd_check │ │ │ │ +FLA_CAQR2_UT_internal_check │ │ │ │ FLA_Check_valid_svd_type │ │ │ │ FLA_Obj_has_zero_dim │ │ │ │ -FLA_Bsvd_ext_check │ │ │ │ -FLA_CAQR2_UT_internal_check │ │ │ │ FLA_CAQR_UT_inc_check │ │ │ │ FLA_Check_object_length_min │ │ │ │ -FLA_Chol_check │ │ │ │ -FLA_CAQR_UT_inc_solve_check │ │ │ │ FLA_Chol_internal_check │ │ │ │ +FLA_CAQR_UT_inc_solve_check │ │ │ │ +FLA_Chol_check │ │ │ │ FLA_Chol_solve_check │ │ │ │ FLA_Eig_gest_check │ │ │ │ FLA_Check_valid_inverse │ │ │ │ FLA_Eig_gest_internal_check │ │ │ │ FLA_FS_incpiv_check │ │ │ │ -FLA_Hess_UT_internal_check │ │ │ │ FLA_Hess_UT_check │ │ │ │ +FLA_Hess_UT_internal_check │ │ │ │ FLA_Hess_UT_recover_tau_check │ │ │ │ -FLA_Hess_check │ │ │ │ -FLA_Check_hess_indices │ │ │ │ FLA_Hevd_check │ │ │ │ FLA_Check_valid_evd_type │ │ │ │ FLA_Hevd_compute_scaling_check │ │ │ │ +FLA_Hess_check │ │ │ │ +FLA_Check_hess_indices │ │ │ │ FLA_Hevdd_check │ │ │ │ FLA_Hevdr_check │ │ │ │ FLA_LQ_UT_check │ │ │ │ FLA_LQ_UT_form_Q_check │ │ │ │ FLA_LQ_UT_internal_check │ │ │ │ FLA_Check_object_width_min │ │ │ │ FLA_LQ_UT_recover_tau_check │ │ │ │ FLA_LQ_UT_solve_check │ │ │ │ FLA_LQ_check │ │ │ │ FLA_LU_incpiv_check │ │ │ │ FLA_LU_incpiv_solve_check │ │ │ │ FLA_LU_nopiv_check │ │ │ │ FLA_LU_nopiv_internal_check │ │ │ │ FLA_LU_nopiv_solve_check │ │ │ │ -FLA_LU_piv_check │ │ │ │ FLA_LU_piv_solve_check │ │ │ │ FLA_Lyap_check │ │ │ │ FLA_Check_valid_blas_trans │ │ │ │ FLA_Check_valid_isgn_value │ │ │ │ FLA_Lyap_internal_check │ │ │ │ FLA_QR2_UT_check │ │ │ │ +FLA_LU_piv_check │ │ │ │ FLA_QR2_UT_internal_check │ │ │ │ FLA_QR_UT_check │ │ │ │ FLA_QR_UT_copy_internal_check │ │ │ │ FLA_QR_UT_form_Q_check │ │ │ │ FLA_QR_UT_inc_check │ │ │ │ FLA_QR_UT_inc_solve_check │ │ │ │ FLA_QR_UT_internal_check │ │ │ │ +FLA_QR_UT_piv_colnorm_check │ │ │ │ FLA_QR_UT_piv_check │ │ │ │ FLA_QR_UT_piv_internal_check │ │ │ │ -FLA_QR_UT_piv_colnorm_check │ │ │ │ FLA_QR_UT_recover_tau_check │ │ │ │ FLA_QR_UT_solve_check │ │ │ │ FLA_QR_check │ │ │ │ FLA_QR_form_Q_check │ │ │ │ FLA_SPDinv_check │ │ │ │ FLA_SPDinv_internal_check │ │ │ │ -FLA_Svd_compute_scaling_check │ │ │ │ FLA_Svd_check │ │ │ │ +FLA_Svd_compute_scaling_check │ │ │ │ FLA_Svd_ext_check │ │ │ │ FLA_Check_valid_svd_type_combination │ │ │ │ FLA_Check_valid_svd_type_and_trans_combination │ │ │ │ -FLA_Svdd_check │ │ │ │ FLA_Sylv_check │ │ │ │ FLA_Check_sylv_matrix_dims │ │ │ │ +FLA_Svdd_check │ │ │ │ FLA_Sylv_internal_check │ │ │ │ FLA_Tridiag_UT_check │ │ │ │ FLA_Tridiag_UT_extract_diagonals_check │ │ │ │ FLA_Tridiag_UT_extract_real_diagonals_check │ │ │ │ FLA_Tridiag_UT_form_Q_check │ │ │ │ FLA_Tridiag_UT_internal_check │ │ │ │ FLA_Tridiag_UT_realify_check │ │ │ │ FLA_Tridiag_UT_realify_subdiagonal_check │ │ │ │ -FLA_Tridiag_UT_recover_tau_check │ │ │ │ FLA_Tridiag_UT_scale_diagonals_check │ │ │ │ FLA_Tridiag_UT_shift_U_check │ │ │ │ +FLA_Tridiag_UT_recover_tau_check │ │ │ │ FLA_Tridiag_apply_Q_check │ │ │ │ FLA_Tridiag_check │ │ │ │ FLA_Tridiag_form_Q_check │ │ │ │ FLA_Trinv_check │ │ │ │ FLA_Trinv_internal_check │ │ │ │ FLA_Ttmm_check │ │ │ │ FLA_Ttmm_internal_check │ │ │ │ FLA_UDdate_UT_check │ │ │ │ FLA_UDdate_UT_inc_solve_check │ │ │ │ FLA_UDdate_UT_inc_check │ │ │ │ -FLA_UDdate_UT_internal_check │ │ │ │ FLA_UDdate_UT_inc_update_rhs_check │ │ │ │ -FLA_UDdate_UT_solve_check │ │ │ │ +FLA_UDdate_UT_internal_check │ │ │ │ FLA_UDdate_UT_update_rhs_check │ │ │ │ -FLA_Accum_T_UT_check │ │ │ │ +FLA_UDdate_UT_solve_check │ │ │ │ FLA_Apply_H2_UT_check │ │ │ │ FLA_Mach_params_check │ │ │ │ FLA_Check_valid_machval │ │ │ │ +FLA_Accum_T_UT_check │ │ │ │ FLA_Apply_HUD_UT_check │ │ │ │ FLA_Cntl_obj_free │ │ │ │ FLA_free │ │ │ │ -FLA_Cntl_gemv_obj_create │ │ │ │ -FLA_malloc │ │ │ │ -FLA_Cntl_trsv_obj_create │ │ │ │ FLA_Cntl_axpy_obj_create │ │ │ │ +FLA_malloc │ │ │ │ FLA_Cntl_axpyt_obj_create │ │ │ │ FLA_Cntl_copy_obj_create │ │ │ │ FLA_Cntl_copyt_obj_create │ │ │ │ FLA_Cntl_copyr_obj_create │ │ │ │ FLA_Cntl_scal_obj_create │ │ │ │ FLA_Cntl_scalr_obj_create │ │ │ │ FLA_Cntl_swap_obj_create │ │ │ │ @@ -1596,41 +1594,14 @@ │ │ │ │ FLA_Cntl_trsm_obj_create │ │ │ │ FLA_Cntl_init │ │ │ │ FLA_Cntl_init_flamec │ │ │ │ FLA_Cntl_init_flash │ │ │ │ FLA_Cntl_finalize │ │ │ │ FLA_Cntl_finalize_flamec │ │ │ │ FLA_Cntl_finalize_flash │ │ │ │ -FLA_Cntl_chol_obj_create │ │ │ │ -FLA_Cntl_lu_obj_create │ │ │ │ -FLA_Cntl_appiv_obj_create │ │ │ │ -FLA_Cntl_qrut_obj_create │ │ │ │ -FLA_Cntl_qr2ut_obj_create │ │ │ │ -FLA_Cntl_qrutinc_obj_create │ │ │ │ -FLA_Cntl_caqrutinc_obj_create │ │ │ │ -FLA_Cntl_lqut_obj_create │ │ │ │ -FLA_Cntl_caqr2ut_obj_create │ │ │ │ -FLA_Cntl_hessut_obj_create │ │ │ │ -FLA_Cntl_tridiagut_obj_create │ │ │ │ -FLA_Cntl_bidiagut_obj_create │ │ │ │ -FLA_Cntl_trinv_obj_create │ │ │ │ -FLA_Cntl_ttmm_obj_create │ │ │ │ -FLA_Cntl_uddateut_obj_create │ │ │ │ -FLA_Cntl_uddateutinc_obj_create │ │ │ │ -FLA_Cntl_apqudutinc_obj_create │ │ │ │ -FLA_Cntl_sylv_obj_create │ │ │ │ -FLA_Cntl_lyap_obj_create │ │ │ │ -FLA_Cntl_spdinv_obj_create │ │ │ │ -FLA_Cntl_apqut_obj_create │ │ │ │ -FLA_Cntl_apq2ut_obj_create │ │ │ │ -FLA_Cntl_apcaq2ut_obj_create │ │ │ │ -FLA_Cntl_apqutinc_obj_create │ │ │ │ -FLA_Cntl_apcaqutinc_obj_create │ │ │ │ -FLA_Cntl_apqudut_obj_create │ │ │ │ -FLA_Cntl_eig_gest_obj_create │ │ │ │ FLA_Transpose_cntl_init │ │ │ │ FLA_Axpy_cntl_init │ │ │ │ FLA_Axpyt_cntl_init │ │ │ │ FLA_Copy_cntl_init │ │ │ │ FLA_Copyt_cntl_init │ │ │ │ FLA_Copyr_cntl_init │ │ │ │ FLA_Scal_cntl_init │ │ │ │ @@ -1793,28 +1764,57 @@ │ │ │ │ FLASH_LQ_UT_cntl_finalize │ │ │ │ FLASH_CAQR_UT_inc_cntl_finalize │ │ │ │ FLASH_Apply_Q_UT_inc_cntl_finalize │ │ │ │ FLASH_Apply_CAQ_UT_inc_cntl_finalize │ │ │ │ FLASH_UDdate_UT_cntl_finalize │ │ │ │ FLASH_UDdate_UT_inc_cntl_finalize │ │ │ │ FLASH_Apply_QUD_UT_inc_cntl_finalize │ │ │ │ +FLA_Cntl_gemv_obj_create │ │ │ │ +FLA_Cntl_trsv_obj_create │ │ │ │ FLA_Query_blocksizes │ │ │ │ fla_tpose_bsize │ │ │ │ fla_tpose_swap_bsize │ │ │ │ fla_tpose_cntl_unb │ │ │ │ fla_swap_cntl_blas │ │ │ │ fla_swap_cntl_panel │ │ │ │ fla_tpose_cntl │ │ │ │ FLA_Blocksize_free │ │ │ │ +FLA_Cntl_chol_obj_create │ │ │ │ +FLA_Cntl_lu_obj_create │ │ │ │ +FLA_Cntl_appiv_obj_create │ │ │ │ +FLA_Cntl_qrut_obj_create │ │ │ │ +FLA_Cntl_qr2ut_obj_create │ │ │ │ +FLA_Cntl_qrutinc_obj_create │ │ │ │ +FLA_Cntl_caqrutinc_obj_create │ │ │ │ +FLA_Cntl_lqut_obj_create │ │ │ │ +FLA_Cntl_caqr2ut_obj_create │ │ │ │ +FLA_Cntl_hessut_obj_create │ │ │ │ +FLA_Cntl_tridiagut_obj_create │ │ │ │ +FLA_Cntl_bidiagut_obj_create │ │ │ │ +FLA_Cntl_trinv_obj_create │ │ │ │ +FLA_Cntl_ttmm_obj_create │ │ │ │ +FLA_Cntl_uddateut_obj_create │ │ │ │ +FLA_Cntl_uddateutinc_obj_create │ │ │ │ +FLA_Cntl_apqudutinc_obj_create │ │ │ │ +FLA_Cntl_sylv_obj_create │ │ │ │ +FLA_Cntl_lyap_obj_create │ │ │ │ +FLA_Cntl_spdinv_obj_create │ │ │ │ +FLA_Cntl_apqut_obj_create │ │ │ │ +FLA_Cntl_apq2ut_obj_create │ │ │ │ +FLA_Cntl_apcaq2ut_obj_create │ │ │ │ +FLA_Cntl_apqutinc_obj_create │ │ │ │ +FLA_Cntl_apcaqutinc_obj_create │ │ │ │ +FLA_Cntl_apqudut_obj_create │ │ │ │ +FLA_Cntl_eig_gest_obj_create │ │ │ │ fla_axpy_cntl_blas │ │ │ │ -fla_axpyt_cntl_blas │ │ │ │ fla_copy_cntl_blas │ │ │ │ -fla_copyr_cntl_blas │ │ │ │ -fla_copyt_cntl_blas │ │ │ │ +fla_axpyt_cntl_blas │ │ │ │ fla_scal_cntl_blas │ │ │ │ +fla_copyt_cntl_blas │ │ │ │ +fla_copyr_cntl_blas │ │ │ │ fla_scalr_cntl_blas │ │ │ │ FLA_Blocksize_create │ │ │ │ flash_axpy_bsize │ │ │ │ flash_axpy_cntl_blas │ │ │ │ flash_axpy_cntl_tb │ │ │ │ flash_axpy_cntl │ │ │ │ flash_axpyt_bsize │ │ │ │ @@ -1835,32 +1835,33 @@ │ │ │ │ flash_copyt_cntl_lr │ │ │ │ flash_copyt_cntl │ │ │ │ flash_scal_bsize │ │ │ │ flash_scal_cntl_blas │ │ │ │ flash_scal_cntl_tb │ │ │ │ flash_scal_cntl_lr │ │ │ │ flash_scal_cntl │ │ │ │ +fla_gemv_cntl_blas │ │ │ │ flash_scalr_bsize │ │ │ │ flash_scalr_cntl_blas │ │ │ │ flash_scalr_cntl │ │ │ │ -fla_gemv_cntl_blas │ │ │ │ fla_trsv_cntl_blas │ │ │ │ flash_trsv_bsize │ │ │ │ flash_trsv_cntl_blas │ │ │ │ flash_gemv_cntl_cp_bv │ │ │ │ flash_trsv_cntl │ │ │ │ -flash_gemv_bsize │ │ │ │ -flash_gemv_cntl_blas │ │ │ │ -flash_gemv_cntl_rp_bv │ │ │ │ -flash_gemv_cntl_fm_rp │ │ │ │ -flash_gemv_cntl_fm_cp │ │ │ │ +fla_hemm_var1_bsize │ │ │ │ +fla_hemm_var9_bsize │ │ │ │ +fla_hemm_cntl_blas │ │ │ │ +fla_hemm_cntl_bp │ │ │ │ +fla_gemm_cntl_blas │ │ │ │ +fla_hemm_cntl_mp │ │ │ │ +fla_hemm_cntl_mm │ │ │ │ fla_gemm_var1_bsize │ │ │ │ fla_gemm_var3_bsize │ │ │ │ fla_gemm_var5_bsize │ │ │ │ -fla_gemm_cntl_blas │ │ │ │ fla_gemm_cntl_pb_bb │ │ │ │ fla_gemm_cntl_bp_bb │ │ │ │ fla_gemm_cntl_ip_bb │ │ │ │ fla_gemm_cntl_mp_ip │ │ │ │ fla_gemm_cntl_mp_ip_bb │ │ │ │ fla_gemm_cntl_op_bp │ │ │ │ fla_gemm_cntl_op_bp_bb │ │ │ │ @@ -1877,32 +1878,31 @@ │ │ │ │ fla_gemm_cntl_mm_pm_ip_bb │ │ │ │ fla_gemm_cntl_mm_mp │ │ │ │ fla_gemm_cntl_mm_mp_ip │ │ │ │ fla_gemm_cntl_mm_mp_ip_bb │ │ │ │ fla_gemm_cntl_mm_op │ │ │ │ fla_gemm_cntl_mm_op_bp │ │ │ │ fla_gemm_cntl_mm_op_bp_bb │ │ │ │ -fla_hemm_var1_bsize │ │ │ │ -fla_hemm_var9_bsize │ │ │ │ -fla_hemm_cntl_blas │ │ │ │ -fla_hemm_cntl_bp │ │ │ │ -fla_hemm_cntl_mp │ │ │ │ -fla_hemm_cntl_mm │ │ │ │ -fla_her2k_var3_bsize │ │ │ │ -fla_her2k_var9_bsize │ │ │ │ -fla_her2k_cntl_blas │ │ │ │ -fla_her2k_cntl_ip │ │ │ │ -fla_her2k_cntl_op │ │ │ │ -fla_her2k_cntl_mm │ │ │ │ +flash_gemv_bsize │ │ │ │ +flash_gemv_cntl_blas │ │ │ │ +flash_gemv_cntl_rp_bv │ │ │ │ +flash_gemv_cntl_fm_rp │ │ │ │ +flash_gemv_cntl_fm_cp │ │ │ │ fla_herk_var2_bsize │ │ │ │ fla_herk_var5_bsize │ │ │ │ fla_herk_cntl_blas │ │ │ │ fla_herk_cntl_ip │ │ │ │ fla_herk_cntl_op │ │ │ │ fla_herk_cntl_mm │ │ │ │ +fla_her2k_var3_bsize │ │ │ │ +fla_her2k_var9_bsize │ │ │ │ +fla_her2k_cntl_blas │ │ │ │ +fla_her2k_cntl_ip │ │ │ │ +fla_her2k_cntl_op │ │ │ │ +fla_her2k_cntl_mm │ │ │ │ fla_symm_var1_bsize │ │ │ │ fla_symm_var9_bsize │ │ │ │ fla_symm_cntl_blas │ │ │ │ fla_symm_cntl_bp │ │ │ │ fla_symm_cntl_mp │ │ │ │ fla_symm_cntl_mm │ │ │ │ fla_syr2k_var3_bsize │ │ │ │ @@ -1925,40 +1925,40 @@ │ │ │ │ fla_trmm_cntl_mm │ │ │ │ fla_trsm_var2_bsize │ │ │ │ fla_trsm_var3_bsize │ │ │ │ fla_trsm_cntl_blas │ │ │ │ fla_trsm_cntl_bp │ │ │ │ fla_trsm_cntl_mp │ │ │ │ fla_trsm_cntl_mm │ │ │ │ +flash_hemm_bsize │ │ │ │ +flash_hemm_cntl_blas │ │ │ │ +flash_hemm_cntl_bp │ │ │ │ +flash_gemm_cntl_mm_mp │ │ │ │ +flash_gemm_cntl_op_bp │ │ │ │ +flash_hemm_cntl_mp │ │ │ │ +flash_hemm_cntl_mm │ │ │ │ flash_gemm_bsize │ │ │ │ flash_gemm_cntl_blas │ │ │ │ flash_gemm_cntl_pb_bb │ │ │ │ flash_gemm_cntl_bp_bb │ │ │ │ flash_gemm_cntl_ip_bb │ │ │ │ flash_gemm_cntl_mp_ip │ │ │ │ -flash_gemm_cntl_op_bp │ │ │ │ flash_gemm_cntl_pm_ip │ │ │ │ flash_gemm_cntl_op_pb │ │ │ │ flash_gemm_cntl_mp_pb │ │ │ │ flash_gemm_cntl_pm_bp │ │ │ │ flash_gemm_cntl_mm_pm │ │ │ │ -flash_gemm_cntl_mm_mp │ │ │ │ flash_gemm_cntl_mm_op │ │ │ │ flash_gemm_cntl_mm │ │ │ │ flash_gemm_cntl_mp │ │ │ │ flash_gemm_cntl_pm │ │ │ │ flash_gemm_cntl_op │ │ │ │ flash_gemm_cntl_pb │ │ │ │ flash_gemm_cntl_bp │ │ │ │ flash_gemm_cntl_ip │ │ │ │ -flash_hemm_bsize │ │ │ │ -flash_hemm_cntl_blas │ │ │ │ -flash_hemm_cntl_bp │ │ │ │ -flash_hemm_cntl_mp │ │ │ │ -flash_hemm_cntl_mm │ │ │ │ flash_her2k_bsize │ │ │ │ flash_her2k_cntl_blas │ │ │ │ flash_her2k_cntl_ip │ │ │ │ flash_her2k_cntl_op │ │ │ │ flash_her2k_cntl_mm │ │ │ │ flash_herk_bsize │ │ │ │ flash_herk_cntl_blas │ │ │ │ @@ -1976,81 +1976,78 @@ │ │ │ │ flash_syr2k_cntl_op │ │ │ │ flash_syr2k_cntl_mm │ │ │ │ flash_syrk_bsize │ │ │ │ flash_syrk_cntl_blas │ │ │ │ flash_syrk_cntl_ip │ │ │ │ flash_syrk_cntl_op │ │ │ │ flash_syrk_cntl_mm │ │ │ │ -flash_trmm_bsize │ │ │ │ -flash_trmm_cntl_blas │ │ │ │ -flash_trmm_cntl_bp │ │ │ │ -flash_trmm_cntl_mp │ │ │ │ -flash_trmm_cntl_mm │ │ │ │ FLA_Blocksize_scale │ │ │ │ fla_apcaq2ut_var1_bsize │ │ │ │ fla_apcaq2ut_cntl_leaf │ │ │ │ -fla_apq2ut_var1_bsize │ │ │ │ -fla_apq2ut_cntl_leaf │ │ │ │ flash_trsm_bsize │ │ │ │ flash_trsm_cntl_blas │ │ │ │ flash_trsm_cntl_bp │ │ │ │ flash_trsm_cntl_mp │ │ │ │ flash_trsm_cntl_mm │ │ │ │ fla_apqudut_var1_bsize │ │ │ │ fla_apqudut_cntl_leaf │ │ │ │ +fla_apq2ut_var1_bsize │ │ │ │ +fla_apq2ut_cntl_leaf │ │ │ │ +flash_trmm_bsize │ │ │ │ +flash_trmm_cntl_blas │ │ │ │ +flash_trmm_cntl_bp │ │ │ │ +flash_trmm_cntl_mp │ │ │ │ +flash_trmm_cntl_mm │ │ │ │ fla_apqut_var2_bsize │ │ │ │ fla_apqut_var1_bsize │ │ │ │ fla_apqut_cntl_leaf │ │ │ │ fla_apqut_cntl │ │ │ │ fla_appiv_cntl_leaf │ │ │ │ fla_bidiagut_bsize_leaf │ │ │ │ fla_bidiagut_cntl_fused │ │ │ │ fla_bidiagut_cntl_nofus │ │ │ │ -fla_caqr2ut_var1_bsize │ │ │ │ -fla_caqr2ut_cntl_unb │ │ │ │ -fla_caqr2ut_cntl_leaf │ │ │ │ FLA_Blocksize_create_copy │ │ │ │ fla_chol_var3_bsize │ │ │ │ fla_chol_var3_bsize_in │ │ │ │ fla_chol_var3_in_to_ou_bsize_ratio │ │ │ │ fla_chol_cntl_leaf │ │ │ │ fla_chol_cntl_in │ │ │ │ fla_chol_cntl2 │ │ │ │ fla_chol_cntl │ │ │ │ fla_hessut_bsize_leaf │ │ │ │ fla_hessut_cntl_leaf │ │ │ │ +fla_lqut_var1_bsize_leaf │ │ │ │ +fla_lqut_cntl_unb │ │ │ │ +fla_lqut_cntl_leaf │ │ │ │ fla_eig_gest_var1_bsize │ │ │ │ fla_eig_gest_ix_cntl_leaf │ │ │ │ fla_eig_gest_nx_cntl_leaf │ │ │ │ fla_eig_gest_ix_cntl │ │ │ │ fla_eig_gest_nx_cntl │ │ │ │ -fla_lqut_var1_bsize_leaf │ │ │ │ -fla_lqut_cntl_unb │ │ │ │ -fla_lqut_cntl_leaf │ │ │ │ fla_lu_nopiv_var5_bsize │ │ │ │ fla_lu_nopiv_var5_bsize_in │ │ │ │ fla_lu_nopiv_var5_in_to_ou_bsize_ratio │ │ │ │ fla_lu_nopiv_cntl_leaf │ │ │ │ fla_lu_nopiv_cntl_in │ │ │ │ fla_lu_nopiv_cntl2 │ │ │ │ fla_lu_nopiv_cntl │ │ │ │ +fla_caqr2ut_var1_bsize │ │ │ │ +fla_caqr2ut_cntl_unb │ │ │ │ +fla_caqr2ut_cntl_leaf │ │ │ │ fla_lu_piv_var5_bsize │ │ │ │ fla_lu_piv_var5_bsize_in │ │ │ │ fla_lu_piv_var5_in_to_ou_bsize_ratio │ │ │ │ fla_lu_piv_cntl_leaf │ │ │ │ fla_lu_piv_cntl_in │ │ │ │ fla_lu_piv_cntl2 │ │ │ │ fla_lu_piv_cntl │ │ │ │ fla_lyap_bsize │ │ │ │ fla_lyap_cntl_leaf │ │ │ │ fla_sylv_cntl │ │ │ │ fla_lyap_cntl │ │ │ │ -fla_qr2ut_var1_bsize │ │ │ │ -fla_qr2ut_cntl_unb │ │ │ │ -fla_qr2ut_cntl_leaf │ │ │ │ fla_qrut_var1_bsize_leaf │ │ │ │ fla_qrut_cntl_unb │ │ │ │ fla_qrut_cntl_leaf │ │ │ │ fla_qrut_piv_cntl_unb │ │ │ │ fla_qrut_piv_cntl_leaf │ │ │ │ fla_spdinv_size_cutoff │ │ │ │ fla_ttmm_cntl │ │ │ │ @@ -2061,79 +2058,82 @@ │ │ │ │ fla_sylv_cntl_mb │ │ │ │ fla_tridiagut_bsize_leaf │ │ │ │ fla_tridiagut_cntl_fused │ │ │ │ fla_tridiagut_cntl_nofus │ │ │ │ fla_tridiagut_cntl_plain │ │ │ │ fla_trinv_var3_bsize │ │ │ │ fla_trinv_cntl_leaf │ │ │ │ -fla_ttmm_var1_bsize │ │ │ │ -fla_ttmm_cntl_leaf │ │ │ │ +fla_qr2ut_var1_bsize │ │ │ │ +fla_qr2ut_cntl_unb │ │ │ │ +fla_qr2ut_cntl_leaf │ │ │ │ fla_uddateut_var1_bsize │ │ │ │ fla_uddateut_cntl_unb │ │ │ │ fla_uddateut_cntl_leaf │ │ │ │ -flash_apcaq2ut_var2_bsize │ │ │ │ -flash_apcaq2ut_var3_bsize │ │ │ │ -flash_apcaq2ut_cntl_leaf │ │ │ │ -flash_apcaq2ut_cntl_mid │ │ │ │ -flash_apcaq2ut_cntl │ │ │ │ -flash_apcaqutinc_var1_bsize │ │ │ │ -flash_apcaqutinc_cntl │ │ │ │ +fla_ttmm_var1_bsize │ │ │ │ +fla_ttmm_cntl_leaf │ │ │ │ flash_apq2ut_var2_bsize │ │ │ │ flash_apq2ut_var3_bsize │ │ │ │ flash_apq2ut_cntl_leaf │ │ │ │ flash_apq2ut_cntl_mid │ │ │ │ flash_apq2ut_cntl │ │ │ │ -flash_apqudutinc_var1_bsize │ │ │ │ -flash_apqudut_cntl │ │ │ │ -flash_apqudutinc_cntl │ │ │ │ +flash_apcaq2ut_var2_bsize │ │ │ │ +flash_apcaq2ut_var3_bsize │ │ │ │ +flash_apcaq2ut_cntl_leaf │ │ │ │ +flash_apcaq2ut_cntl_mid │ │ │ │ +flash_apcaq2ut_cntl │ │ │ │ flash_apqudut_var2_bsize │ │ │ │ flash_apqudut_var3_bsize │ │ │ │ flash_apqudut_cntl_leaf │ │ │ │ flash_apqudut_cntl_mid │ │ │ │ +flash_apqudut_cntl │ │ │ │ +flash_apqudutinc_var1_bsize │ │ │ │ +flash_apqudutinc_cntl │ │ │ │ flash_apqut_var1_bsize │ │ │ │ flash_apqut_var2_bsize │ │ │ │ flash_apqut_cntl_leaf │ │ │ │ flash_apqut_cntl │ │ │ │ flash_apqut_cntl_blas │ │ │ │ +flash_apcaqutinc_var1_bsize │ │ │ │ +flash_apcaqutinc_cntl │ │ │ │ flash_apqutinc_var1_bsize │ │ │ │ flash_apqutinc_cntl │ │ │ │ flash_appiv_bsize │ │ │ │ flash_appiv_cntl_leaf │ │ │ │ flash_appiv_cntl_bp │ │ │ │ flash_appiv_cntl │ │ │ │ -flash_caqr2ut_var2_bsize │ │ │ │ -flash_caqr2ut_cntl_leaf │ │ │ │ -flash_caqr2ut_cntl │ │ │ │ flash_caqrutinc_var1_bsize │ │ │ │ +flash_caqr2ut_cntl │ │ │ │ flash_caqrutinc_cntl │ │ │ │ -flash_chol_bsize │ │ │ │ -flash_chol_cntl_leaf │ │ │ │ -flash_chol_cntl │ │ │ │ -flash_eig_gest_bsize │ │ │ │ -flash_eig_gest_cntl_leaf │ │ │ │ -flash_eig_gest_cntl │ │ │ │ +flash_caqr2ut_var2_bsize │ │ │ │ +flash_caqr2ut_cntl_leaf │ │ │ │ flash_lqut_var3_bsize │ │ │ │ flash_lqut_cntl_leaf │ │ │ │ flash_lqut_cntl │ │ │ │ flash_lu_incpiv_bsize │ │ │ │ flash_lu_incpiv_cntl_leaf │ │ │ │ flash_lu_incpiv_cntl │ │ │ │ +flash_chol_bsize │ │ │ │ +flash_chol_cntl_leaf │ │ │ │ +flash_chol_cntl │ │ │ │ flash_lu_nopiv_bsize │ │ │ │ flash_lu_nopiv_cntl_leaf │ │ │ │ flash_lu_nopiv_cntl │ │ │ │ +flash_eig_gest_bsize │ │ │ │ +flash_eig_gest_cntl_leaf │ │ │ │ +flash_eig_gest_cntl │ │ │ │ flash_lu_piv_bsize │ │ │ │ flash_lu_piv_cntl_leaf │ │ │ │ flash_lu_piv_cntl │ │ │ │ +flash_qr2ut_var2_bsize │ │ │ │ +flash_qr2ut_cntl_leaf │ │ │ │ +flash_qr2ut_cntl │ │ │ │ flash_lyap_bsize │ │ │ │ flash_lyap_cntl_leaf │ │ │ │ flash_sylv_cntl │ │ │ │ flash_lyap_cntl │ │ │ │ -flash_qr2ut_var2_bsize │ │ │ │ -flash_qr2ut_cntl_leaf │ │ │ │ -flash_qr2ut_cntl │ │ │ │ flash_qrut_var3_bsize │ │ │ │ flash_qrut_cntl_leaf │ │ │ │ flash_qrut_cntl │ │ │ │ flash_qrutinc_var1_bsize │ │ │ │ flash_qrutinc_cntl │ │ │ │ flash_spdinv_size_cutoff │ │ │ │ flash_ttmm_cntl │ │ │ │ @@ -2142,83 +2142,85 @@ │ │ │ │ flash_sylv_bsize │ │ │ │ flash_sylv_cntl_leaf │ │ │ │ flash_sylv_cntl_mb │ │ │ │ flash_trinv_bsize │ │ │ │ flash_trinv_cntl_leaf │ │ │ │ flash_ttmm_bsize │ │ │ │ flash_ttmm_cntl_leaf │ │ │ │ -flash_uddateut_var2_bsize │ │ │ │ -flash_uddateut_cntl_leaf │ │ │ │ -flash_uddateut_cntl │ │ │ │ flash_uddateutinc_var1_bsize │ │ │ │ +flash_uddateut_cntl │ │ │ │ flash_uddateutinc_cntl │ │ │ │ +flash_uddateut_var2_bsize │ │ │ │ +flash_uddateut_cntl_leaf │ │ │ │ +FLASH_Obj_attach_buffer_hierarchy_check │ │ │ │ FLASH_Obj_attach_buffer_check │ │ │ │ FLASH_Obj_base_scalar_length │ │ │ │ FLASH_Obj_base_scalar_width │ │ │ │ -FLASH_Obj_attach_buffer_hierarchy_check │ │ │ │ FLASH_Obj_blocksizes_check │ │ │ │ FLASH_Obj_create_conf_to_check │ │ │ │ FLASH_Obj_create_flat_conf_to_hier_check │ │ │ │ FLASH_Obj_create_flat_copy_of_hier_check │ │ │ │ FLASH_Obj_create_helper_check │ │ │ │ FLASH_Obj_create_hier_conf_to_flat_check │ │ │ │ -FLASH_Obj_create_hier_conf_to_flat_ext_check │ │ │ │ FLASH_Obj_create_hier_copy_of_flat_check │ │ │ │ FLASH_Obj_create_hier_copy_of_flat_ext_check │ │ │ │ FLASH_Obj_create_hierarchy_check │ │ │ │ -FLASH_Obj_free_check │ │ │ │ +FLASH_Obj_create_hier_conf_to_flat_ext_check │ │ │ │ FLASH_Obj_free_hierarchy_check │ │ │ │ +FLASH_Obj_free_check │ │ │ │ FLASH_Obj_free_without_buffer_check │ │ │ │ FLASH_LU_find_zero_on_diagonal_check │ │ │ │ FLASH_Hermitianize │ │ │ │ FLASH_Obj_create_flat_copy_of_hier │ │ │ │ FLA_Hermitianize │ │ │ │ FLASH_Obj_hierarchify │ │ │ │ -FLASH_Copy_hierarchy │ │ │ │ +FLASH_LU_find_zero_on_diagonal │ │ │ │ +FLA_Check_error_level │ │ │ │ +FLA_Repart_2x2_to_3x3 │ │ │ │ +FLA_LU_find_zero_on_diagonal │ │ │ │ +FLA_Cont_with_3x3_to_2x2 │ │ │ │ +FLASH_Obj_scalar_length │ │ │ │ +FLASH_Axpy_hierarchy │ │ │ │ FLA_Repart_1x2_to_1x3 │ │ │ │ FLASH_Obj_scalar_width │ │ │ │ FLA_Repart_2x1_to_3x1 │ │ │ │ -FLASH_Obj_scalar_length │ │ │ │ FLA_Cont_with_3x1_to_2x1 │ │ │ │ FLA_Cont_with_1x3_to_1x2 │ │ │ │ -FLA_Copy_external │ │ │ │ -FLASH_Copy_flat_to_hier │ │ │ │ -FLASH_Part_create_2x2 │ │ │ │ -FLASH_Part_free_2x2 │ │ │ │ -FLASH_Copy_buffer_to_hier │ │ │ │ -FLA_Check_error_level │ │ │ │ -FLASH_Obj_datatype │ │ │ │ -FLASH_Copy_hier_to_flat │ │ │ │ -FLASH_Copy_hier_to_buffer │ │ │ │ -FLASH_Axpy_hierarchy │ │ │ │ FLA_Axpy_external │ │ │ │ FLASH_Axpy_flat_to_hier │ │ │ │ +FLASH_Part_create_2x2 │ │ │ │ +FLASH_Part_free_2x2 │ │ │ │ FLASH_Axpy_buffer_to_hier │ │ │ │ +FLASH_Obj_datatype │ │ │ │ FLASH_Axpy_hier_to_flat │ │ │ │ FLASH_Axpy_hier_to_buffer │ │ │ │ -FLASH_LU_find_zero_on_diagonal │ │ │ │ -FLA_Repart_2x2_to_3x3 │ │ │ │ -FLA_LU_find_zero_on_diagonal │ │ │ │ -FLA_Cont_with_3x3_to_2x2 │ │ │ │ FLASH_Max_elemwise_diff │ │ │ │ FLA_Max_elemwise_diff │ │ │ │ +FLASH_Copy_hierarchy │ │ │ │ +FLA_Copy_external │ │ │ │ +FLASH_Copy_flat_to_hier │ │ │ │ +FLASH_Copy_buffer_to_hier │ │ │ │ +FLASH_Copy_hier_to_flat │ │ │ │ +FLASH_Copy_hier_to_buffer │ │ │ │ FLASH_Norm1 │ │ │ │ FLA_Norm1 │ │ │ │ FLASH_Obj_create_diag_panel │ │ │ │ FLASH_Obj_scalar_length_tl │ │ │ │ FLASH_Obj_create │ │ │ │ FLASH_Obj_scalar_min_dim │ │ │ │ FLASH_Random_matrix │ │ │ │ FLA_Random_matrix │ │ │ │ +FLASH_Shift_diag │ │ │ │ +FLA_Shift_diag │ │ │ │ +FLASH_Triangularize │ │ │ │ +FLA_Triangularize │ │ │ │ FLASH_Random_spd_matrix │ │ │ │ FLA_Random_spd_matrix │ │ │ │ FLASH_Obj_free │ │ │ │ FLASH_Set │ │ │ │ -FLASH_Shift_diag │ │ │ │ -FLA_Shift_diag │ │ │ │ FLASH_Part_free_2x1 │ │ │ │ FLASH_Obj_free_without_buffer │ │ │ │ FLASH_Part_free_1x2 │ │ │ │ FLASH_Obj_scalar_max_dim │ │ │ │ FLASH_Obj_scalar_vector_dim │ │ │ │ FLA_Obj_base_buffer │ │ │ │ FLA_Obj_base_length │ │ │ │ @@ -2236,16 +2238,14 @@ │ │ │ │ FLASH_Obj_create_without_buffer_ext │ │ │ │ FLASH_Part_create_1x2 │ │ │ │ FLASH_Obj_show_hierarchy │ │ │ │ FLA_Obj_row_stride │ │ │ │ FLA_Obj_col_stride │ │ │ │ FLASH_Obj_show │ │ │ │ FLA_Obj_show │ │ │ │ -FLASH_Triangularize │ │ │ │ -FLA_Triangularize │ │ │ │ FLASH_Obj_create_hierarchy │ │ │ │ FLA_Obj_create_ext │ │ │ │ FLA_Obj_datatype_size │ │ │ │ FLASH_Queue_set_block_size │ │ │ │ FLASH_Obj_create_helper │ │ │ │ FLASH_Obj_create_ext │ │ │ │ FLASH_Obj_create_without_buffer │ │ │ │ @@ -2265,17 +2265,14 @@ │ │ │ │ FLASH_Obj_attach_buffer_hierarchy │ │ │ │ FLASH_Obj_attach_buffer │ │ │ │ FLASH_print_struct_helper │ │ │ │ FLASH_print_struct │ │ │ │ FLA_Axpy_buffer_to_object │ │ │ │ FLA_Axpyt_external │ │ │ │ FLA_Axpy_object_to_buffer │ │ │ │ -FLA_Copy_buffer_to_object │ │ │ │ -FLA_Copyt_external │ │ │ │ -FLA_Copy_object_to_buffer │ │ │ │ FLA_Blocksize_set │ │ │ │ FLA_Blocksize_extract │ │ │ │ FLA_Query_blocksize │ │ │ │ FLA_determine_matrix_size │ │ │ │ FLA_Determine_blocksize │ │ │ │ FLA_Check_blocksize_value │ │ │ │ FLA_Lock_init │ │ │ │ @@ -2306,14 +2303,17 @@ │ │ │ │ FLA_Finalize_constants │ │ │ │ FLASH_Queue_finalize │ │ │ │ FLA_Memory_leak_counter_finalize │ │ │ │ posix_memalign │ │ │ │ FLA_Check_posix_memalign_failure │ │ │ │ FLA_realloc │ │ │ │ FLA_Check_malloc_pointer │ │ │ │ +FLA_Copy_buffer_to_object │ │ │ │ +FLA_Copyt_external │ │ │ │ +FLA_Copy_object_to_buffer │ │ │ │ FLA_Error_string_for_code │ │ │ │ fla_error_string │ │ │ │ FLA_Print_message │ │ │ │ FLA_Param_map_flame_to_netlib_trans │ │ │ │ FLA_Param_map_flame_to_netlib_uplo │ │ │ │ FLA_Param_map_flame_to_netlib_side │ │ │ │ FLA_Param_map_flame_to_netlib_diag │ │ │ │ @@ -2344,14 +2344,15 @@ │ │ │ │ FLA_Obj_elem_size │ │ │ │ FLA_Obj_create_conf_to │ │ │ │ FLA_Obj_create_complex_constant │ │ │ │ FLA_Obj_create_buffer │ │ │ │ FLA_Obj_free_buffer │ │ │ │ FLA_Obj_flip_base │ │ │ │ FLA_Obj_flip_view │ │ │ │ +FLA_Merge_2x2 │ │ │ │ FLA_Check_valid_side │ │ │ │ FLA_Check_floating_datatype │ │ │ │ FLA_Check_int_datatype │ │ │ │ FLA_Check_real_datatype │ │ │ │ FLA_Check_complex_datatype │ │ │ │ FLA_Check_consistent_datatype │ │ │ │ FLA_Check_conj1_trans_and_datatype │ │ │ │ @@ -2381,23 +2382,22 @@ │ │ │ │ FLA_Obj_copy_view │ │ │ │ FLA_Obj_extract_real_scalar │ │ │ │ FLA_Obj_is_single_precision │ │ │ │ FLA_Obj_extract_complex_scalar │ │ │ │ FLA_Obj_extract_imag_part │ │ │ │ FLA_Obj_set_real_part │ │ │ │ FLA_Obj_set_imag_part │ │ │ │ -FLA_Merge_2x2 │ │ │ │ FLA_Absolute_square │ │ │ │ -FLA_Absolute_value │ │ │ │ -FLA_Add_to_diag │ │ │ │ FLA_Clock_helper │ │ │ │ __clock_gettime64 │ │ │ │ gtod_ref_time_sec │ │ │ │ FLA_Clock │ │ │ │ +FLA_Add_to_diag │ │ │ │ FLA_Conjugate │ │ │ │ +FLA_Absolute_value │ │ │ │ FLA_Conjugate_r │ │ │ │ FLA_Obj_structure │ │ │ │ FLA_Obj_max_dim │ │ │ │ FLA_Obj_buffer_is_null │ │ │ │ FLA_Obj_is_int │ │ │ │ FLA_Obj_is_floating_point │ │ │ │ FLA_Obj_is_constant │ │ │ │ @@ -2420,14 +2420,15 @@ │ │ │ │ FLA_Fill_with_random_dist │ │ │ │ FLA_Sort │ │ │ │ FLA_Mult_add │ │ │ │ FLA_Fill_with_geometric_dist │ │ │ │ FLA_Fill_with_inverse_dist │ │ │ │ FLA_Inv_scal │ │ │ │ FLA_Invert │ │ │ │ +FLA_Fill_with_logarithmic_dist │ │ │ │ FLASH_Queue_begin │ │ │ │ FLASH_Queue_end │ │ │ │ FLASH_Queue_exec │ │ │ │ FLASH_Queue_stack_depth │ │ │ │ FLASH_Queue_enable │ │ │ │ FLASH_Queue_disable │ │ │ │ FLASH_Queue_get_enabled │ │ │ │ @@ -2507,15 +2508,14 @@ │ │ │ │ FLA_Copyt_task │ │ │ │ FLA_Copyr_task │ │ │ │ FLA_Scal_task │ │ │ │ FLA_Scalr_task │ │ │ │ FLA_Obj_create_buffer_task │ │ │ │ FLA_Obj_free_buffer_task │ │ │ │ FLASH_Queue_verbose_output │ │ │ │ -FLA_Fill_with_logarithmic_dist │ │ │ │ FLA_Axpy │ │ │ │ omp_get_num_threads │ │ │ │ omp_get_thread_num │ │ │ │ FLASH_Queue_wait_enqueue │ │ │ │ FLASH_Queue_init_tasks │ │ │ │ FLASH_Queue_wait_dequeue_block │ │ │ │ FLASH_Queue_wait_dequeue │ │ │ │ @@ -2530,46 +2530,46 @@ │ │ │ │ FLASH_Task_update_binding │ │ │ │ FLASH_Task_update_dependencies │ │ │ │ FLASH_Task_free_parallel │ │ │ │ FLA_Inv_scal_elemwise │ │ │ │ FLA_Max_abs_value_herm │ │ │ │ FLA_Negate │ │ │ │ FLA_Asum │ │ │ │ -FLA_Norm_frob │ │ │ │ FLA_Norm_inf │ │ │ │ +FLA_Norm_frob │ │ │ │ FLA_Random_herm_matrix │ │ │ │ FLA_Random_tri_matrix │ │ │ │ -FLA_Herk_external │ │ │ │ FLA_Random_symm_matrix │ │ │ │ FLA_Symmetrize │ │ │ │ -FLA_Random_unitary_matrix │ │ │ │ -FLA_Scal_elemwise │ │ │ │ +FLA_Herk_external │ │ │ │ FLA_Scale_diag │ │ │ │ +FLA_Random_unitary_matrix │ │ │ │ FLA_Set_diag │ │ │ │ FLA_Set_offdiag │ │ │ │ -FLA_Setr │ │ │ │ +FLA_Scal_elemwise │ │ │ │ FLA_Set_diagonal_vector │ │ │ │ FLA_Set_diagonal_matrix │ │ │ │ -FLA_Sqrt │ │ │ │ +FLA_Setr │ │ │ │ fla_scomp_f │ │ │ │ fla_scomp_b │ │ │ │ fla_dcomp_f │ │ │ │ fla_dcomp_b │ │ │ │ FLA_Sort_f_ops │ │ │ │ FLA_Sort_b_ops │ │ │ │ FLA_Sort_f_opd │ │ │ │ FLA_Sort_b_opd │ │ │ │ FLA_random_float │ │ │ │ FLA_random_double │ │ │ │ FLA_random_scomplex │ │ │ │ FLA_random_dcomplex │ │ │ │ -FLA_Swap_t_blk_var1 │ │ │ │ -FLA_Swapt_external │ │ │ │ +FLA_Sqrt │ │ │ │ FLA_Transpose │ │ │ │ FLA_Transpose_blk_var2 │ │ │ │ +FLA_Swap_t_blk_var1 │ │ │ │ +FLA_Swapt_external │ │ │ │ FLA_Swap_t_blk_var2 │ │ │ │ FLA_Transpose_blk_var1 │ │ │ │ FLA_Transpose_unb_var1 │ │ │ │ FLA_Transpose_unb_var2 │ │ │ │ FLA_Form_perm_matrix │ │ │ │ FLA_Hev_2x2_ops │ │ │ │ FLA_Hev_2x2_opd │ │ │ │ @@ -2584,45 +2584,45 @@ │ │ │ │ FLA_Househ2_UT_l_opc │ │ │ │ FLA_Househ2_UT_l_opz │ │ │ │ FLA_Househ2_UT_r_ops │ │ │ │ FLA_Househ2_UT_r_opd │ │ │ │ FLA_Househ2_UT_r_opc │ │ │ │ FLA_Househ2_UT_r_opz │ │ │ │ FLA_Househ2_UT │ │ │ │ +FLA_Norm1_tridiag_ops │ │ │ │ +FLA_Norm1_tridiag_opd │ │ │ │ +FLA_Norm1_tridiag │ │ │ │ +FLA_Househ3UD_UT_ops │ │ │ │ +FLA_Househ3UD_UT_opd │ │ │ │ +FLA_Househ3UD_UT_opc │ │ │ │ +FLA_Househ3UD_UT_opz │ │ │ │ +FLA_Househ3UD_UT │ │ │ │ FLA_Mach_params_ops │ │ │ │ fla_slamch │ │ │ │ FLA_Mach_params_opd │ │ │ │ fla_dlamch │ │ │ │ FLA_Mach_params │ │ │ │ +FLA_Pythag2_ops │ │ │ │ +FLA_Pythag2_opd │ │ │ │ +FLA_Pythag2 │ │ │ │ FLA_Househ2s_UT_l_ops │ │ │ │ FLA_Househ2s_UT_l_opd │ │ │ │ FLA_Househ2s_UT_l_opc │ │ │ │ FLA_Househ2s_UT_l_opz │ │ │ │ FLA_Househ2s_UT_r_ops │ │ │ │ FLA_Househ2s_UT_r_opd │ │ │ │ FLA_Househ2s_UT_r_opc │ │ │ │ FLA_Househ2s_UT_r_opz │ │ │ │ FLA_Househ2s_UT │ │ │ │ -FLA_Househ3UD_UT_ops │ │ │ │ -FLA_Househ3UD_UT_opd │ │ │ │ -FLA_Househ3UD_UT_opc │ │ │ │ -FLA_Househ3UD_UT_opz │ │ │ │ -FLA_Househ3UD_UT │ │ │ │ -FLA_Norm1_tridiag_ops │ │ │ │ -FLA_Norm1_tridiag_opd │ │ │ │ -FLA_Norm1_tridiag │ │ │ │ -FLA_Pythag2_ops │ │ │ │ -FLA_Pythag2_opd │ │ │ │ -FLA_Pythag2 │ │ │ │ FLA_Pythag3_ops │ │ │ │ FLA_Pythag3_opd │ │ │ │ FLA_Pythag3 │ │ │ │ -fla_lsame │ │ │ │ fla_pow_di │ │ │ │ fla_dlamc2 │ │ │ │ +fla_lsame │ │ │ │ fla_dlamc1 │ │ │ │ fla_dlamc3 │ │ │ │ fla_dlamc4 │ │ │ │ fla_dlamc5 │ │ │ │ FLA_Sv_2x2_ops │ │ │ │ FLA_Sv_2x2_opd │ │ │ │ FLA_Sv_2x2 │ │ │ │ @@ -2631,143 +2631,147 @@ │ │ │ │ FLA_Sort_evd_f_opd │ │ │ │ FLA_Sort_evd_b_opd │ │ │ │ FLA_Sort_evd_f_opc │ │ │ │ FLA_Sort_evd_b_opc │ │ │ │ FLA_Sort_evd_f_opz │ │ │ │ FLA_Sort_evd_b_opz │ │ │ │ FLA_Sort_evd │ │ │ │ -FLA_Wilkshift_tridiag_ops │ │ │ │ -FLA_Wilkshift_tridiag_opd │ │ │ │ -FLA_Wilkshift_tridiag │ │ │ │ fla_pow_ri │ │ │ │ fla_slamc2 │ │ │ │ fla_slamc1 │ │ │ │ fla_slamc3 │ │ │ │ fla_slamc4 │ │ │ │ fla_slamc5 │ │ │ │ +FLA_Wilkshift_tridiag_ops │ │ │ │ +FLA_Wilkshift_tridiag_opd │ │ │ │ +FLA_Wilkshift_tridiag │ │ │ │ FLA_Sort_svd_f_ops │ │ │ │ FLA_Sort_svd_b_ops │ │ │ │ FLA_Sort_svd_f_opd │ │ │ │ FLA_Sort_svd_b_opd │ │ │ │ FLA_Sort_svd_f_opc │ │ │ │ FLA_Sort_svd_b_opc │ │ │ │ FLA_Sort_svd_f_opz │ │ │ │ FLA_Sort_svd_b_opz │ │ │ │ FLA_Sort_svd │ │ │ │ -FLA_Svv_2x2_ops │ │ │ │ -FLA_Svv_2x2_opd │ │ │ │ -FLA_Svv_2x2 │ │ │ │ FLA_Sort_bsvd_ext_f_ops │ │ │ │ FLA_Sort_bsvd_ext_b_ops │ │ │ │ FLA_Sort_bsvd_ext_f_opd │ │ │ │ FLA_Sort_bsvd_ext_b_opd │ │ │ │ FLA_Sort_bsvd_ext_f_opc │ │ │ │ FLA_Sort_bsvd_ext_b_opc │ │ │ │ FLA_Sort_bsvd_ext_f_opz │ │ │ │ FLA_Sort_bsvd_ext_b_opz │ │ │ │ FLA_Sort_bsvd_ext │ │ │ │ +FLA_Svv_2x2_ops │ │ │ │ +FLA_Svv_2x2_opd │ │ │ │ +FLA_Svv_2x2 │ │ │ │ FLA_Amax_external │ │ │ │ FLA_Asum_external │ │ │ │ FLA_Axpyrt_external │ │ │ │ FLA_Axpys_external │ │ │ │ -FLA_Copyr_external │ │ │ │ -FLA_Copyrt_external │ │ │ │ FLA_Dot2cs_external │ │ │ │ FLA_Scal_external │ │ │ │ +FLA_Copyr_external │ │ │ │ +FLA_Copyrt_external │ │ │ │ FLA_Dot2s_external │ │ │ │ FLA_Dot_external │ │ │ │ FLA_Dotc_external │ │ │ │ FLA_Dotcs_external │ │ │ │ -FLA_Dots_external │ │ │ │ -FLA_Inv_scal_external │ │ │ │ FLA_Nrm2_external │ │ │ │ FLA_Inv_scalc_external │ │ │ │ +FLA_Inv_scal_external │ │ │ │ +FLA_Dots_external │ │ │ │ FLA_Scalr_external │ │ │ │ -FLA_Scalc_external │ │ │ │ FLA_Amax │ │ │ │ -FLA_Axpyrt │ │ │ │ -FLA_Swap_external │ │ │ │ +FLA_Scalc_external │ │ │ │ FLA_Axpys │ │ │ │ +FLA_Swap_external │ │ │ │ +FLA_Axpyrt │ │ │ │ FLA_Copyrt │ │ │ │ FLA_Dot2cs │ │ │ │ FLA_Dot2s │ │ │ │ -FLA_Dotc │ │ │ │ FLA_Dotcs │ │ │ │ FLA_Dots │ │ │ │ -FLA_Inv_scalc │ │ │ │ +FLA_Dotc │ │ │ │ FLA_Nrm2 │ │ │ │ FLA_Scalc │ │ │ │ -FLA_Swap │ │ │ │ FLA_Swapt │ │ │ │ +FLA_Inv_scalc │ │ │ │ +FLA_Swap │ │ │ │ +FLA_Copyr_l_task │ │ │ │ +FLA_Copyr_u_task │ │ │ │ FLA_Axpyt_n_task │ │ │ │ FLA_Axpyt_t_task │ │ │ │ FLA_Axpyt_c_task │ │ │ │ FLA_Axpyt_h_task │ │ │ │ -FLA_Copyr_l_task │ │ │ │ -FLA_Copyr_u_task │ │ │ │ FLA_Copyt_n_task │ │ │ │ FLA_Copyt_t_task │ │ │ │ FLA_Copyt_c_task │ │ │ │ FLA_Copyt_h_task │ │ │ │ FLA_Scalr_l_task │ │ │ │ FLA_Scalr_u_task │ │ │ │ FLA_Gemv_external │ │ │ │ FLA_Gemvc_external │ │ │ │ FLA_Ger_external │ │ │ │ FLA_Gerc_external │ │ │ │ +FLA_Her2_external │ │ │ │ FLA_Hemv_external │ │ │ │ FLA_Hemvc_external │ │ │ │ -FLA_Her2_external │ │ │ │ FLA_Her2c_external │ │ │ │ FLA_Her_external │ │ │ │ -FLA_Herc_external │ │ │ │ -FLA_Syr_external │ │ │ │ -FLA_Symv_external │ │ │ │ -FLA_Syr2_external │ │ │ │ FLA_Trmv_external │ │ │ │ -FLA_Trmvsx_external │ │ │ │ +FLA_Syr2_external │ │ │ │ +FLA_Symv_external │ │ │ │ +FLA_Syr_external │ │ │ │ +FLA_Herc_external │ │ │ │ FLA_Trsv_external │ │ │ │ +FLA_Trmvsx_external │ │ │ │ FLA_Trsvsx_external │ │ │ │ FLA_Gemvc │ │ │ │ FLA_Gerc │ │ │ │ FLA_Hemvc │ │ │ │ -FLA_Hemv │ │ │ │ FLA_Her2 │ │ │ │ +FLA_Hemv │ │ │ │ FLA_Her2c │ │ │ │ FLA_Herc │ │ │ │ -FLA_Symv │ │ │ │ FLA_Syr2 │ │ │ │ FLA_Trmv │ │ │ │ FLA_Trmvsx │ │ │ │ +FLA_Symv │ │ │ │ FLA_Trsvsx │ │ │ │ FLA_Gemv_h_task │ │ │ │ FLA_Gemv_n_task │ │ │ │ FLA_Gemv_t_task │ │ │ │ +FLA_Gemm_external │ │ │ │ FLA_Trsv_lc_task │ │ │ │ FLA_Trsv_ln_task │ │ │ │ FLA_Trsv_lt_task │ │ │ │ FLA_Trsv_uc_task │ │ │ │ FLA_Trsv_un_task │ │ │ │ FLA_Trsv_ut_task │ │ │ │ FLA_Hemm_external │ │ │ │ -FLA_Gemm_external │ │ │ │ FLA_Her2k_external │ │ │ │ FLA_Symm_external │ │ │ │ -FLA_Syr2k_external │ │ │ │ -FLA_Trmm_external │ │ │ │ FLA_Syrk_external │ │ │ │ +FLA_Trmm_external │ │ │ │ FLA_Trsm_external │ │ │ │ FLA_Trmmsx │ │ │ │ FLA_Trmmsx_external │ │ │ │ -FLA_Trsmsx │ │ │ │ +FLA_Syr2k_external │ │ │ │ FLA_Trsmsx_external │ │ │ │ +FLA_Trsmsx │ │ │ │ FLA_Hemm_ll_task │ │ │ │ FLA_Hemm_lu_task │ │ │ │ FLA_Hemm_rl_task │ │ │ │ FLA_Hemm_ru_task │ │ │ │ +FLA_Herk_ln_task │ │ │ │ +FLA_Herk_lh_task │ │ │ │ +FLA_Herk_un_task │ │ │ │ +FLA_Herk_uh_task │ │ │ │ FLA_Gemm_cc_task │ │ │ │ FLA_Gemm_ch_task │ │ │ │ FLA_Gemm_cn_task │ │ │ │ FLA_Gemm_ct_task │ │ │ │ FLA_Gemm_hc_task │ │ │ │ FLA_Gemm_hh_task │ │ │ │ FLA_Gemm_hn_task │ │ │ │ @@ -2776,34 +2780,31 @@ │ │ │ │ FLA_Gemm_nh_task │ │ │ │ FLA_Gemm_nn_task │ │ │ │ FLA_Gemm_nt_task │ │ │ │ FLA_Gemm_tc_task │ │ │ │ FLA_Gemm_th_task │ │ │ │ FLA_Gemm_tn_task │ │ │ │ FLA_Gemm_tt_task │ │ │ │ -FLA_Her2k_ln_task │ │ │ │ -FLA_Her2k_lh_task │ │ │ │ -FLA_Her2k_un_task │ │ │ │ -FLA_Her2k_uh_task │ │ │ │ -FLA_Herk_ln_task │ │ │ │ -FLA_Herk_lh_task │ │ │ │ -FLA_Herk_un_task │ │ │ │ -FLA_Herk_uh_task │ │ │ │ FLA_Symm_ll_task │ │ │ │ FLA_Symm_lu_task │ │ │ │ FLA_Symm_rl_task │ │ │ │ FLA_Symm_ru_task │ │ │ │ -FLA_Syrk_ln_task │ │ │ │ -FLA_Syrk_lt_task │ │ │ │ -FLA_Syrk_un_task │ │ │ │ -FLA_Syrk_ut_task │ │ │ │ FLA_Syr2k_ln_task │ │ │ │ FLA_Syr2k_lt_task │ │ │ │ FLA_Syr2k_un_task │ │ │ │ FLA_Syr2k_ut_task │ │ │ │ +FLA_Syrk_ln_task │ │ │ │ +FLA_Syrk_lt_task │ │ │ │ +FLA_Syrk_un_task │ │ │ │ +FLA_Syrk_ut_task │ │ │ │ +FLA_Her2k_ln_task │ │ │ │ +FLA_Her2k_lh_task │ │ │ │ +FLA_Her2k_un_task │ │ │ │ +FLA_Her2k_uh_task │ │ │ │ +FLA_Apply_Q_blk_external │ │ │ │ FLA_Trmm_llc_task │ │ │ │ FLA_Trmm_llh_task │ │ │ │ FLA_Trmm_lln_task │ │ │ │ FLA_Trmm_llt_task │ │ │ │ FLA_Trmm_luc_task │ │ │ │ FLA_Trmm_luh_task │ │ │ │ FLA_Trmm_lun_task │ │ │ │ @@ -2812,15 +2813,21 @@ │ │ │ │ FLA_Trmm_rlh_task │ │ │ │ FLA_Trmm_rln_task │ │ │ │ FLA_Trmm_rlt_task │ │ │ │ FLA_Trmm_ruc_task │ │ │ │ FLA_Trmm_ruh_task │ │ │ │ FLA_Trmm_run_task │ │ │ │ FLA_Trmm_rut_task │ │ │ │ -FLA_Apply_Q_blk_external │ │ │ │ +FLA_Apply_pivots_unb_external │ │ │ │ +FLA_Apply_pivots_ln_unb_ext │ │ │ │ +FLA_Bidiag_apply_U_external │ │ │ │ +FLA_Bidiag_apply_V_external │ │ │ │ +FLA_Bidiag_blk_external │ │ │ │ +FLA_Bidiag_blk_ext │ │ │ │ +FLA_Apply_pivots_macro_external │ │ │ │ FLA_Trsm_llc_task │ │ │ │ FLA_Trsm_llh_task │ │ │ │ FLA_Trsm_lln_task │ │ │ │ FLA_Trsm_llt_task │ │ │ │ FLA_Trsm_luc_task │ │ │ │ FLA_Trsm_luh_task │ │ │ │ FLA_Trsm_lun_task │ │ │ │ @@ -2829,112 +2836,113 @@ │ │ │ │ FLA_Trsm_rlh_task │ │ │ │ FLA_Trsm_rln_task │ │ │ │ FLA_Trsm_rlt_task │ │ │ │ FLA_Trsm_ruc_task │ │ │ │ FLA_Trsm_ruh_task │ │ │ │ FLA_Trsm_run_task │ │ │ │ FLA_Trsm_rut_task │ │ │ │ -FLA_Apply_pivots_unb_external │ │ │ │ -FLA_Apply_pivots_ln_unb_ext │ │ │ │ -FLA_Bidiag_apply_U_external │ │ │ │ -FLA_Bidiag_apply_V_external │ │ │ │ -FLA_Apply_pivots_macro_external │ │ │ │ FLA_Bidiag_form_U_external │ │ │ │ -FLA_Bidiag_blk_external │ │ │ │ -FLA_Bidiag_blk_ext │ │ │ │ -FLA_Bidiag_form_V_external │ │ │ │ FLA_Bidiag_unb_external │ │ │ │ FLA_Bidiag_unb_ext │ │ │ │ FLA_Bsvd_external │ │ │ │ -FLA_Bsvdd_external │ │ │ │ FLA_Chol_blk_external │ │ │ │ FLA_Chol_l_blk_ext │ │ │ │ FLA_Chol_u_blk_ext │ │ │ │ +FLA_Bidiag_form_V_external │ │ │ │ FLA_Chol_unb_external │ │ │ │ FLA_Chol_l_unb_ext │ │ │ │ FLA_Chol_u_unb_ext │ │ │ │ +FLA_Bsvdd_external │ │ │ │ FLA_Eig_gest_blk_external │ │ │ │ FLA_Eig_gest_il_blk_ext │ │ │ │ FLA_Eig_gest_iu_blk_ext │ │ │ │ FLA_Eig_gest_nl_blk_ext │ │ │ │ FLA_Eig_gest_nu_blk_ext │ │ │ │ FLA_Eig_gest_unb_external │ │ │ │ FLA_Eig_gest_il_unb_ext │ │ │ │ FLA_Eig_gest_iu_unb_ext │ │ │ │ FLA_Eig_gest_nl_unb_ext │ │ │ │ FLA_Eig_gest_nu_unb_ext │ │ │ │ FLA_Hess_blk_external │ │ │ │ FLA_Hess_blk_ext │ │ │ │ FLA_Hess_unb_external │ │ │ │ FLA_Hess_unb_ext │ │ │ │ -FLA_Hevd_external │ │ │ │ FLA_Hevdd_external │ │ │ │ +FLA_Hevd_external │ │ │ │ FLA_Hevdr_external │ │ │ │ FLA_LQ_blk_external │ │ │ │ FLA_LQ_blk_ext │ │ │ │ FLA_LQ_unb_external │ │ │ │ FLA_LQ_unb_ext │ │ │ │ FLA_LU_piv_blk_external │ │ │ │ FLA_LU_piv_blk_ext │ │ │ │ FLA_LU_piv_unb_external │ │ │ │ FLA_LU_piv_unb_ext │ │ │ │ FLA_QR_blk_external │ │ │ │ FLA_QR_blk_ext │ │ │ │ -FLA_QR_form_Q_external │ │ │ │ FLA_QR_unb_external │ │ │ │ FLA_QR_unb_ext │ │ │ │ +FLA_QR_form_Q_external │ │ │ │ FLA_SPDinv_blk_external │ │ │ │ FLA_SPDinv_blk_ext │ │ │ │ FLA_Svd_external │ │ │ │ -FLA_Svdd_external │ │ │ │ FLA_Sylv_blk_external │ │ │ │ FLA_Sylv_nn_blk_ext │ │ │ │ FLA_Sylv_nh_blk_ext │ │ │ │ FLA_Sylv_hn_blk_ext │ │ │ │ FLA_Sylv_hh_blk_ext │ │ │ │ -FLA_Tevd_external │ │ │ │ +FLA_Svdd_external │ │ │ │ FLA_Sylv_unb_external │ │ │ │ FLA_Sylv_nn_unb_ext │ │ │ │ FLA_Sylv_nh_unb_ext │ │ │ │ FLA_Sylv_hn_unb_ext │ │ │ │ FLA_Sylv_hh_unb_ext │ │ │ │ +FLA_Tevd_external │ │ │ │ FLA_Tevdd_external │ │ │ │ FLA_Tevdr_external │ │ │ │ FLA_Tridiag_apply_Q_external │ │ │ │ FLA_Tridiag_blk_external │ │ │ │ FLA_Tridiag_blk_ext │ │ │ │ FLA_Tridiag_form_Q_external │ │ │ │ +FLA_Tridiag_unb_external │ │ │ │ +FLA_Tridiag_unb_ext │ │ │ │ FLA_Trinv_blk_external │ │ │ │ FLA_Trinv_ln_blk_ext │ │ │ │ FLA_Trinv_lu_blk_ext │ │ │ │ FLA_Trinv_un_blk_ext │ │ │ │ FLA_Trinv_uu_blk_ext │ │ │ │ -FLA_Tridiag_unb_external │ │ │ │ -FLA_Tridiag_unb_ext │ │ │ │ +FLA_Ttmm_blk_external │ │ │ │ +FLA_Ttmm_l_blk_ext │ │ │ │ +FLA_Ttmm_u_blk_ext │ │ │ │ FLA_Trinv_unb_external │ │ │ │ FLA_Trinv_ln_unb_ext │ │ │ │ FLA_Trinv_lu_unb_ext │ │ │ │ FLA_Trinv_un_unb_ext │ │ │ │ FLA_Trinv_uu_unb_ext │ │ │ │ -FLA_Ttmm_blk_external │ │ │ │ -FLA_Ttmm_l_blk_ext │ │ │ │ -FLA_Ttmm_u_blk_ext │ │ │ │ FLA_Ttmm_unb_external │ │ │ │ FLA_Ttmm_l_unb_ext │ │ │ │ FLA_Ttmm_u_unb_ext │ │ │ │ FLA_Apply_CAQ2_UT_internal │ │ │ │ FLA_Apply_CAQ2_UT_lhfc_task │ │ │ │ -FLA_Apply_Q2_UT_internal │ │ │ │ -FLA_Apply_Q2_UT_lhfc_task │ │ │ │ FLA_Apply_QUD_UT_internal │ │ │ │ FLA_Apply_QUD_UT_lhfc_task │ │ │ │ -FLA_CAQR2_UT_internal │ │ │ │ +FLA_Apply_Q2_UT_internal │ │ │ │ +FLA_Apply_Q2_UT_lhfc_task │ │ │ │ FLA_Apply_pivots_internal │ │ │ │ FLA_Apply_pivots_task │ │ │ │ FLA_Apply_pivots_ln_task │ │ │ │ +FLA_Chol_internal │ │ │ │ +FLA_Chol_l_task │ │ │ │ +FLA_Chol_u_task │ │ │ │ +FLA_Eig_gest_internal │ │ │ │ +FLA_Eig_gest_il_task │ │ │ │ +FLA_Eig_gest_iu_task │ │ │ │ +FLA_Eig_gest_nl_task │ │ │ │ +FLA_Eig_gest_nu_task │ │ │ │ +FLA_CAQR2_UT_internal │ │ │ │ FLA_Apply_Q_UT_internal │ │ │ │ FLA_Apply_Q_UT_lhbc_task │ │ │ │ FLA_Apply_Q_UT_lhbr_task │ │ │ │ FLA_Apply_Q_UT_lhfc_task │ │ │ │ FLA_Apply_Q_UT_lhfr_task │ │ │ │ FLA_Apply_Q_UT_lnbc_task │ │ │ │ FLA_Apply_Q_UT_lnbr_task │ │ │ │ @@ -2944,60 +2952,52 @@ │ │ │ │ FLA_Apply_Q_UT_rhbr_task │ │ │ │ FLA_Apply_Q_UT_rhfc_task │ │ │ │ FLA_Apply_Q_UT_rhfr_task │ │ │ │ FLA_Apply_Q_UT_rnbc_task │ │ │ │ FLA_Apply_Q_UT_rnbr_task │ │ │ │ FLA_Apply_Q_UT_rnfc_task │ │ │ │ FLA_Apply_Q_UT_rnfr_task │ │ │ │ -FLA_Chol_internal │ │ │ │ -FLA_Chol_l_task │ │ │ │ -FLA_Chol_u_task │ │ │ │ -FLA_Eig_gest_internal │ │ │ │ -FLA_Eig_gest_il_task │ │ │ │ -FLA_Eig_gest_iu_task │ │ │ │ -FLA_Eig_gest_nl_task │ │ │ │ -FLA_Eig_gest_nu_task │ │ │ │ FLA_LQ_UT_internal │ │ │ │ FLA_LQ_UT_task │ │ │ │ FLA_LU_nopiv_internal │ │ │ │ FLA_LU_piv_internal │ │ │ │ +FLA_QR2_UT_internal │ │ │ │ FLA_Lyap_internal │ │ │ │ FLA_Lyap_n_task │ │ │ │ FLA_Lyap_h_task │ │ │ │ -FLA_QR2_UT_internal │ │ │ │ FLA_QR_UT_internal │ │ │ │ FLA_SA_LU_blk │ │ │ │ +FLA_SA_FS_blk │ │ │ │ FLA_Sylv_internal │ │ │ │ FLA_Sylv_nn_task │ │ │ │ FLA_Sylv_nh_task │ │ │ │ FLA_Sylv_hn_task │ │ │ │ FLA_Sylv_hh_task │ │ │ │ -FLA_SA_FS_blk │ │ │ │ FLA_Trinv_internal │ │ │ │ FLA_Trinv_ln_task │ │ │ │ FLA_Trinv_lu_task │ │ │ │ FLA_Trinv_un_task │ │ │ │ FLA_Trinv_uu_task │ │ │ │ -FLA_UDdate_UT_internal │ │ │ │ -FLASH_Axpy │ │ │ │ -FLA_Axpy_internal │ │ │ │ FLA_Ttmm_internal │ │ │ │ FLA_Ttmm_l_task │ │ │ │ FLA_Ttmm_u_task │ │ │ │ -FLA_Axpy_blk_var1 │ │ │ │ -FLA_Axpy_blk_var2 │ │ │ │ +FLA_UDdate_UT_internal │ │ │ │ +FLASH_Axpy │ │ │ │ +FLA_Axpy_internal │ │ │ │ FLA_Axpy_blk_var3 │ │ │ │ FLA_Axpy_blk_var4 │ │ │ │ +FLA_Axpy_blk_var2 │ │ │ │ +FLA_Axpy_blk_var1 │ │ │ │ FLA_Axpyt_c_blk_var1 │ │ │ │ FLA_Axpyt_internal │ │ │ │ FLA_Axpyt_c_blk_var2 │ │ │ │ FLA_Axpyt_c_blk_var3 │ │ │ │ -FLA_Axpyt │ │ │ │ FLASH_Axpyt │ │ │ │ FLA_Axpyt_c_blk_var4 │ │ │ │ +FLA_Axpyt │ │ │ │ FLA_Axpyt_c │ │ │ │ FLA_Axpyt_h │ │ │ │ FLA_Axpyt_h_blk_var3 │ │ │ │ FLA_Axpyt_h_blk_var4 │ │ │ │ FLA_Axpyt_h_blk_var2 │ │ │ │ FLA_Axpyt_h_blk_var1 │ │ │ │ FLA_Axpyt_n │ │ │ │ @@ -3011,77 +3011,77 @@ │ │ │ │ FLA_Axpyt_t_blk_var2 │ │ │ │ FLA_Axpyt_t_blk_var1 │ │ │ │ FLA_Copy_internal │ │ │ │ FLA_Copy_blk_var3 │ │ │ │ FLA_Copy_blk_var4 │ │ │ │ FLA_Copy_blk_var2 │ │ │ │ FLA_Copy_blk_var1 │ │ │ │ -FLA_Copyr │ │ │ │ FLASH_Copyr │ │ │ │ FLA_Copyr_internal │ │ │ │ -FLA_Copyr_u │ │ │ │ +FLA_Copyr │ │ │ │ FLA_Copyr_l │ │ │ │ FLA_Copyr_l_blk_var3 │ │ │ │ FLA_Copyr_l_blk_var4 │ │ │ │ FLA_Copyr_l_blk_var2 │ │ │ │ FLA_Copyr_l_blk_var1 │ │ │ │ +FLA_Copyr_u │ │ │ │ FLA_Copyr_u_blk_var3 │ │ │ │ FLA_Copyr_u_blk_var4 │ │ │ │ FLA_Copyr_u_blk_var2 │ │ │ │ FLA_Copyr_u_blk_var1 │ │ │ │ FLA_Copyt_c_blk_var1 │ │ │ │ FLA_Copyt_internal │ │ │ │ -FLASH_Copyt │ │ │ │ FLA_Copyt_c_blk_var2 │ │ │ │ -FLA_Copyt_c_blk_var3 │ │ │ │ -FLA_Copyt_c_blk_var4 │ │ │ │ +FLASH_Copyt │ │ │ │ FLA_Copyt │ │ │ │ +FLA_Copyt_c_blk_var4 │ │ │ │ FLA_Copyt_c │ │ │ │ +FLA_Copyt_c_blk_var3 │ │ │ │ FLA_Copyt_h │ │ │ │ FLA_Copyt_h_blk_var3 │ │ │ │ FLA_Copyt_h_blk_var4 │ │ │ │ FLA_Copyt_h_blk_var2 │ │ │ │ FLA_Copyt_h_blk_var1 │ │ │ │ +FLA_Copyt_n │ │ │ │ FLA_Copyt_t │ │ │ │ FLA_Copyt_t_blk_var3 │ │ │ │ FLA_Copyt_t_blk_var4 │ │ │ │ FLA_Copyt_t_blk_var2 │ │ │ │ FLA_Copyt_t_blk_var1 │ │ │ │ -FLA_Copyt_n │ │ │ │ FLA_Copyt_n_blk_var3 │ │ │ │ FLA_Copyt_n_blk_var4 │ │ │ │ FLA_Copyt_n_blk_var2 │ │ │ │ FLA_Copyt_n_blk_var1 │ │ │ │ FLASH_Scal │ │ │ │ FLA_Scal_internal │ │ │ │ FLA_Scal_blk_var1 │ │ │ │ -FLA_Scal_blk_var2 │ │ │ │ FLA_Scal_blk_var3 │ │ │ │ FLA_Scal_blk_var4 │ │ │ │ +FLA_Scal_blk_var2 │ │ │ │ FLASH_Scalr │ │ │ │ FLA_Scalr_internal │ │ │ │ FLA_Scalr │ │ │ │ FLA_Scalr_u │ │ │ │ FLA_Scalr_l │ │ │ │ FLA_Scalr_l_blk_var3 │ │ │ │ FLA_Scalr_l_blk_var4 │ │ │ │ FLA_Scalr_l_blk_var2 │ │ │ │ FLA_Scalr_l_blk_var1 │ │ │ │ FLA_Scalr_u_blk_var3 │ │ │ │ FLA_Scalr_u_blk_var4 │ │ │ │ FLA_Scalr_u_blk_var2 │ │ │ │ FLA_Scalr_u_blk_var1 │ │ │ │ -FLASH_Gemv │ │ │ │ -FLA_Gemv_internal │ │ │ │ FLA_Gemv │ │ │ │ FLA_Gemv_h │ │ │ │ FLA_Gemv_h_blk_var6 │ │ │ │ FLA_Gemv_h_blk_var1 │ │ │ │ FLA_Gemv_h_blk_var2 │ │ │ │ FLA_Gemv_h_blk_var5 │ │ │ │ +FLASH_Gemv │ │ │ │ +FLA_Gemv_internal │ │ │ │ FLA_Gemv_n │ │ │ │ FLA_Gemv_n_blk_var6 │ │ │ │ FLA_Gemv_n_blk_var1 │ │ │ │ FLA_Gemv_n_blk_var2 │ │ │ │ FLA_Gemv_n_blk_var5 │ │ │ │ FLA_Gemv_t │ │ │ │ FLA_Gemv_t_blk_var6 │ │ │ │ @@ -3093,120 +3093,120 @@ │ │ │ │ FLA_Trsv │ │ │ │ FLA_Trsv_uc │ │ │ │ FLA_Trsv_lc │ │ │ │ FLA_Trsv_un │ │ │ │ FLA_Trsv_ut │ │ │ │ FLA_Trsv_ln │ │ │ │ FLA_Trsv_lt │ │ │ │ -FLA_Trsv_lc_blk_var2 │ │ │ │ -FLA_Trsv_lc_blk_var1 │ │ │ │ FLA_Trsv_ln_blk_var2 │ │ │ │ FLA_Trsv_ln_blk_var1 │ │ │ │ FLA_Trsv_lt_blk_var2 │ │ │ │ FLA_Trsv_lt_blk_var1 │ │ │ │ FLA_Trsv_uc_blk_var2 │ │ │ │ FLA_Trsv_uc_blk_var1 │ │ │ │ FLA_Trsv_un_blk_var2 │ │ │ │ FLA_Trsv_un_blk_var1 │ │ │ │ +FLA_Trsv_lc_blk_var2 │ │ │ │ +FLA_Trsv_lc_blk_var1 │ │ │ │ FLA_Trsv_ut_blk_var2 │ │ │ │ FLA_Trsv_ut_blk_var1 │ │ │ │ -FLA_Gemm_cc_blk_var1 │ │ │ │ -FLA_Gemm_internal │ │ │ │ FLA_Gemm_cc_blk_var2 │ │ │ │ +FLA_Gemm_internal │ │ │ │ +FLA_Gemm_cc_blk_var1 │ │ │ │ FLA_Gemm_cc_blk_var3 │ │ │ │ FLA_Gemm_cc_blk_var4 │ │ │ │ FLA_Gemm_cc_blk_var5 │ │ │ │ -FLA_Gemm_cc_blk_var6 │ │ │ │ FLA_Gemm_cc_unb_var1 │ │ │ │ FLA_Gemm_cc_unb_var2 │ │ │ │ +FLA_Gemm_cc_blk_var6 │ │ │ │ FLA_Gemm_cc_unb_var3 │ │ │ │ -FLA_Gemm_cc_unb_var5 │ │ │ │ FLA_Gemm_cc_unb_var4 │ │ │ │ FLA_Gemm_cc_unb_var6 │ │ │ │ +FLA_Gemm_cc_unb_var5 │ │ │ │ FLA_Gemm_ch_blk_var1 │ │ │ │ FLA_Gemm_ch_blk_var2 │ │ │ │ FLA_Gemm_ch_blk_var3 │ │ │ │ -FLA_Gemm_ch_blk_var4 │ │ │ │ -FLA_Gemm_ch_unb_var1 │ │ │ │ FLA_Gemm_ch_blk_var5 │ │ │ │ -FLA_Gemm_ch_blk_var6 │ │ │ │ FLA_Gemm_ch_unb_var2 │ │ │ │ +FLA_Gemm_ch_unb_var1 │ │ │ │ FLA_Gemm_ch_unb_var3 │ │ │ │ -FLA_Gemm_ch_unb_var4 │ │ │ │ +FLA_Gemm_ch_blk_var6 │ │ │ │ +FLA_Gemm_ch_blk_var4 │ │ │ │ FLA_Gemm_ch_unb_var6 │ │ │ │ FLA_Gemm_ch_unb_var5 │ │ │ │ -FLA_Gemm_cn_blk_var1 │ │ │ │ FLA_Gemm_cn_blk_var2 │ │ │ │ -FLA_Gemm_cn_blk_var3 │ │ │ │ +FLA_Gemm_cn_blk_var1 │ │ │ │ +FLA_Gemm_ch_unb_var4 │ │ │ │ FLA_Gemm_cn_blk_var4 │ │ │ │ FLA_Gemm_cn_blk_var5 │ │ │ │ +FLA_Gemm_cn_blk_var3 │ │ │ │ FLA_Gemm_cn_blk_var6 │ │ │ │ -FLA_Gemm_cn_unb_var2 │ │ │ │ FLA_Gemm_cn_unb_var1 │ │ │ │ FLA_Gemm_cn_unb_var3 │ │ │ │ FLA_Gemm_cn_unb_var4 │ │ │ │ -FLA_Gemm_cn_unb_var5 │ │ │ │ FLA_Gemm_cn_unb_var6 │ │ │ │ FLA_Gemm_ct_blk_var1 │ │ │ │ +FLA_Gemm_cn_unb_var2 │ │ │ │ +FLA_Gemm_cn_unb_var5 │ │ │ │ FLA_Gemm_ct_blk_var2 │ │ │ │ FLA_Gemm_ct_blk_var4 │ │ │ │ -FLA_Gemm_ct_blk_var3 │ │ │ │ -FLA_Gemm_ct_blk_var5 │ │ │ │ FLA_Gemm_ct_blk_var6 │ │ │ │ FLA_Gemm_ct_unb_var1 │ │ │ │ +FLA_Gemm_ct_blk_var3 │ │ │ │ FLA_Gemm_ct_unb_var2 │ │ │ │ +FLA_Gemm_ct_blk_var5 │ │ │ │ FLA_Gemm_ct_unb_var3 │ │ │ │ FLA_Gemm_ct_unb_var4 │ │ │ │ FLA_Gemm_ct_unb_var5 │ │ │ │ FLA_Gemm_ct_unb_var6 │ │ │ │ -FLASH_Gemm │ │ │ │ FLA_Gemm │ │ │ │ -FLA_Gemm_cc │ │ │ │ FLA_Gemm_ch │ │ │ │ +FLA_Gemm_cc │ │ │ │ +FLASH_Gemm │ │ │ │ FLA_Gemm_cn │ │ │ │ -FLA_Gemm_ct │ │ │ │ FLA_Gemm_hc │ │ │ │ FLA_Gemm_hc_blk_var5 │ │ │ │ FLA_Gemm_hc_blk_var4 │ │ │ │ FLA_Gemm_hc_blk_var3 │ │ │ │ FLA_Gemm_hc_blk_var2 │ │ │ │ FLA_Gemm_hc_blk_var6 │ │ │ │ FLA_Gemm_hc_unb_var6 │ │ │ │ FLA_Gemm_hc_unb_var1 │ │ │ │ FLA_Gemm_hc_unb_var5 │ │ │ │ FLA_Gemm_hc_unb_var4 │ │ │ │ FLA_Gemm_hc_unb_var3 │ │ │ │ FLA_Gemm_hc_unb_var2 │ │ │ │ FLA_Gemm_hc_blk_var1 │ │ │ │ -FLA_Gemm_hn │ │ │ │ -FLA_Gemm_hn_blk_var5 │ │ │ │ -FLA_Gemm_hn_blk_var4 │ │ │ │ -FLA_Gemm_hn_blk_var3 │ │ │ │ -FLA_Gemm_hn_blk_var2 │ │ │ │ -FLA_Gemm_hn_blk_var6 │ │ │ │ -FLA_Gemm_hn_unb_var6 │ │ │ │ -FLA_Gemm_hn_unb_var1 │ │ │ │ -FLA_Gemm_hn_unb_var5 │ │ │ │ -FLA_Gemm_hn_unb_var4 │ │ │ │ -FLA_Gemm_hn_unb_var3 │ │ │ │ -FLA_Gemm_hn_unb_var2 │ │ │ │ -FLA_Gemm_hn_blk_var1 │ │ │ │ FLA_Gemm_hh │ │ │ │ FLA_Gemm_hh_blk_var5 │ │ │ │ FLA_Gemm_hh_blk_var4 │ │ │ │ FLA_Gemm_hh_blk_var3 │ │ │ │ FLA_Gemm_hh_blk_var2 │ │ │ │ FLA_Gemm_hh_blk_var6 │ │ │ │ FLA_Gemm_hh_unb_var6 │ │ │ │ FLA_Gemm_hh_unb_var1 │ │ │ │ FLA_Gemm_hh_unb_var5 │ │ │ │ FLA_Gemm_hh_unb_var4 │ │ │ │ FLA_Gemm_hh_unb_var3 │ │ │ │ FLA_Gemm_hh_unb_var2 │ │ │ │ FLA_Gemm_hh_blk_var1 │ │ │ │ +FLA_Gemm_hn │ │ │ │ +FLA_Gemm_hn_blk_var5 │ │ │ │ +FLA_Gemm_hn_blk_var4 │ │ │ │ +FLA_Gemm_hn_blk_var3 │ │ │ │ +FLA_Gemm_hn_blk_var2 │ │ │ │ +FLA_Gemm_hn_blk_var6 │ │ │ │ +FLA_Gemm_hn_unb_var6 │ │ │ │ +FLA_Gemm_hn_unb_var1 │ │ │ │ +FLA_Gemm_hn_unb_var5 │ │ │ │ +FLA_Gemm_hn_unb_var4 │ │ │ │ +FLA_Gemm_hn_unb_var3 │ │ │ │ +FLA_Gemm_hn_unb_var2 │ │ │ │ +FLA_Gemm_hn_blk_var1 │ │ │ │ +FLA_Gemm_ct │ │ │ │ FLA_Gemm_ht │ │ │ │ FLA_Gemm_ht_blk_var5 │ │ │ │ FLA_Gemm_ht_blk_var4 │ │ │ │ FLA_Gemm_ht_blk_var3 │ │ │ │ FLA_Gemm_ht_blk_var2 │ │ │ │ FLA_Gemm_ht_blk_var6 │ │ │ │ FLA_Gemm_ht_unb_var6 │ │ │ │ @@ -3232,62 +3232,50 @@ │ │ │ │ FLA_Gemm_tc │ │ │ │ FLA_Gemm_th │ │ │ │ FLA_Gemm_tt │ │ │ │ FLA_Gemm_tn │ │ │ │ FLA_Gemm_nh │ │ │ │ FLA_Gemm_nt │ │ │ │ FLA_Gemm_nn │ │ │ │ -FLA_Gemm_nh_blk_var5 │ │ │ │ -FLA_Gemm_nh_blk_var4 │ │ │ │ -FLA_Gemm_nh_blk_var3 │ │ │ │ -FLA_Gemm_nh_blk_var2 │ │ │ │ -FLA_Gemm_nh_blk_var6 │ │ │ │ -FLA_Gemm_nh_unb_var6 │ │ │ │ -FLA_Gemm_nh_unb_var1 │ │ │ │ -FLA_Gemm_nh_unb_var5 │ │ │ │ -FLA_Gemm_nh_unb_var4 │ │ │ │ -FLA_Gemm_nh_unb_var3 │ │ │ │ -FLA_Gemm_nh_unb_var2 │ │ │ │ -FLA_Gemm_nh_blk_var1 │ │ │ │ FLA_Gemm_nn_blk_var5 │ │ │ │ FLA_Gemm_nn_blk_var4 │ │ │ │ FLA_Gemm_nn_blk_var3 │ │ │ │ FLA_Gemm_nn_blk_var2 │ │ │ │ FLA_Gemm_nn_blk_var6 │ │ │ │ FLA_Gemm_nn_unb_var6 │ │ │ │ FLA_Gemm_nn_unb_var1 │ │ │ │ FLA_Gemm_nn_unb_var5 │ │ │ │ FLA_Gemm_nn_unb_var4 │ │ │ │ FLA_Gemm_nn_unb_var3 │ │ │ │ FLA_Gemm_nn_unb_var2 │ │ │ │ FLA_Gemm_nn_blk_var1 │ │ │ │ -FLA_Gemm_nt_blk_var5 │ │ │ │ -FLA_Gemm_nt_blk_var4 │ │ │ │ -FLA_Gemm_nt_blk_var3 │ │ │ │ -FLA_Gemm_nt_blk_var2 │ │ │ │ -FLA_Gemm_nt_blk_var6 │ │ │ │ -FLA_Gemm_nt_unb_var6 │ │ │ │ -FLA_Gemm_nt_unb_var1 │ │ │ │ -FLA_Gemm_nt_unb_var5 │ │ │ │ -FLA_Gemm_nt_unb_var4 │ │ │ │ -FLA_Gemm_nt_unb_var3 │ │ │ │ -FLA_Gemm_nt_unb_var2 │ │ │ │ -FLA_Gemm_nt_blk_var1 │ │ │ │ FLA_Gemm_tc_blk_var5 │ │ │ │ FLA_Gemm_tc_blk_var4 │ │ │ │ FLA_Gemm_tc_blk_var3 │ │ │ │ FLA_Gemm_tc_blk_var2 │ │ │ │ FLA_Gemm_tc_blk_var6 │ │ │ │ FLA_Gemm_tc_unb_var6 │ │ │ │ FLA_Gemm_tc_unb_var1 │ │ │ │ FLA_Gemm_tc_unb_var5 │ │ │ │ FLA_Gemm_tc_unb_var4 │ │ │ │ FLA_Gemm_tc_unb_var3 │ │ │ │ FLA_Gemm_tc_unb_var2 │ │ │ │ FLA_Gemm_tc_blk_var1 │ │ │ │ +FLA_Gemm_nh_blk_var5 │ │ │ │ +FLA_Gemm_nh_blk_var4 │ │ │ │ +FLA_Gemm_nh_blk_var3 │ │ │ │ +FLA_Gemm_nh_blk_var2 │ │ │ │ +FLA_Gemm_nh_blk_var6 │ │ │ │ +FLA_Gemm_nh_unb_var6 │ │ │ │ +FLA_Gemm_nh_unb_var1 │ │ │ │ +FLA_Gemm_nh_unb_var5 │ │ │ │ +FLA_Gemm_nh_unb_var4 │ │ │ │ +FLA_Gemm_nh_unb_var3 │ │ │ │ +FLA_Gemm_nh_unb_var2 │ │ │ │ +FLA_Gemm_nh_blk_var1 │ │ │ │ FLA_Gemm_th_blk_var5 │ │ │ │ FLA_Gemm_th_blk_var4 │ │ │ │ FLA_Gemm_th_blk_var3 │ │ │ │ FLA_Gemm_th_blk_var2 │ │ │ │ FLA_Gemm_th_blk_var6 │ │ │ │ FLA_Gemm_th_unb_var6 │ │ │ │ FLA_Gemm_th_unb_var1 │ │ │ │ @@ -3316,14 +3304,26 @@ │ │ │ │ FLA_Gemm_tt_unb_var6 │ │ │ │ FLA_Gemm_tt_unb_var1 │ │ │ │ FLA_Gemm_tt_unb_var5 │ │ │ │ FLA_Gemm_tt_unb_var4 │ │ │ │ FLA_Gemm_tt_unb_var3 │ │ │ │ FLA_Gemm_tt_unb_var2 │ │ │ │ FLA_Gemm_tt_blk_var1 │ │ │ │ +FLA_Gemm_nt_blk_var5 │ │ │ │ +FLA_Gemm_nt_blk_var4 │ │ │ │ +FLA_Gemm_nt_blk_var3 │ │ │ │ +FLA_Gemm_nt_blk_var2 │ │ │ │ +FLA_Gemm_nt_blk_var6 │ │ │ │ +FLA_Gemm_nt_unb_var6 │ │ │ │ +FLA_Gemm_nt_unb_var1 │ │ │ │ +FLA_Gemm_nt_unb_var5 │ │ │ │ +FLA_Gemm_nt_unb_var4 │ │ │ │ +FLA_Gemm_nt_unb_var3 │ │ │ │ +FLA_Gemm_nt_unb_var2 │ │ │ │ +FLA_Gemm_nt_blk_var1 │ │ │ │ FLASH_Hemm │ │ │ │ FLA_Hemm_internal │ │ │ │ FLA_Hemm │ │ │ │ FLA_Hemm_ru │ │ │ │ FLA_Hemm_lu │ │ │ │ FLA_Hemm_rl │ │ │ │ FLA_Hemm_ll │ │ │ │ @@ -3363,34 +3363,14 @@ │ │ │ │ FLA_Hemm_lu_unb_var7 │ │ │ │ FLA_Hemm_lu_unb_var6 │ │ │ │ FLA_Hemm_lu_unb_var5 │ │ │ │ FLA_Hemm_lu_unb_var4 │ │ │ │ FLA_Hemm_lu_unb_var3 │ │ │ │ FLA_Hemm_lu_unb_var2 │ │ │ │ FLA_Hemm_lu_unb_var1 │ │ │ │ -FLA_Hemm_ru_blk_var10 │ │ │ │ -FLA_Hemm_ru_blk_var9 │ │ │ │ -FLA_Hemm_ru_blk_var8 │ │ │ │ -FLA_Hemm_ru_blk_var7 │ │ │ │ -FLA_Hemm_ru_blk_var6 │ │ │ │ -FLA_Hemm_ru_blk_var5 │ │ │ │ -FLA_Hemm_ru_blk_var4 │ │ │ │ -FLA_Hemm_ru_blk_var3 │ │ │ │ -FLA_Hemm_ru_blk_var2 │ │ │ │ -FLA_Hemm_ru_blk_var1 │ │ │ │ -FLA_Hemm_ru_unb_var10 │ │ │ │ -FLA_Hemm_ru_unb_var9 │ │ │ │ -FLA_Hemm_ru_unb_var8 │ │ │ │ -FLA_Hemm_ru_unb_var7 │ │ │ │ -FLA_Hemm_ru_unb_var6 │ │ │ │ -FLA_Hemm_ru_unb_var5 │ │ │ │ -FLA_Hemm_ru_unb_var4 │ │ │ │ -FLA_Hemm_ru_unb_var3 │ │ │ │ -FLA_Hemm_ru_unb_var2 │ │ │ │ -FLA_Hemm_ru_unb_var1 │ │ │ │ FLA_Hemm_rl_blk_var10 │ │ │ │ FLA_Hemm_rl_blk_var9 │ │ │ │ FLA_Hemm_rl_blk_var8 │ │ │ │ FLA_Hemm_rl_blk_var7 │ │ │ │ FLA_Hemm_rl_blk_var6 │ │ │ │ FLA_Hemm_rl_blk_var5 │ │ │ │ FLA_Hemm_rl_blk_var4 │ │ │ │ @@ -3403,14 +3383,34 @@ │ │ │ │ FLA_Hemm_rl_unb_var7 │ │ │ │ FLA_Hemm_rl_unb_var6 │ │ │ │ FLA_Hemm_rl_unb_var5 │ │ │ │ FLA_Hemm_rl_unb_var4 │ │ │ │ FLA_Hemm_rl_unb_var3 │ │ │ │ FLA_Hemm_rl_unb_var2 │ │ │ │ FLA_Hemm_rl_unb_var1 │ │ │ │ +FLA_Hemm_ru_blk_var10 │ │ │ │ +FLA_Hemm_ru_blk_var9 │ │ │ │ +FLA_Hemm_ru_blk_var8 │ │ │ │ +FLA_Hemm_ru_blk_var7 │ │ │ │ +FLA_Hemm_ru_blk_var6 │ │ │ │ +FLA_Hemm_ru_blk_var5 │ │ │ │ +FLA_Hemm_ru_blk_var4 │ │ │ │ +FLA_Hemm_ru_blk_var3 │ │ │ │ +FLA_Hemm_ru_blk_var2 │ │ │ │ +FLA_Hemm_ru_blk_var1 │ │ │ │ +FLA_Hemm_ru_unb_var10 │ │ │ │ +FLA_Hemm_ru_unb_var9 │ │ │ │ +FLA_Hemm_ru_unb_var8 │ │ │ │ +FLA_Hemm_ru_unb_var7 │ │ │ │ +FLA_Hemm_ru_unb_var6 │ │ │ │ +FLA_Hemm_ru_unb_var5 │ │ │ │ +FLA_Hemm_ru_unb_var4 │ │ │ │ +FLA_Hemm_ru_unb_var3 │ │ │ │ +FLA_Hemm_ru_unb_var2 │ │ │ │ +FLA_Hemm_ru_unb_var1 │ │ │ │ FLASH_Her2k │ │ │ │ FLA_Her2k_internal │ │ │ │ FLA_Her2k │ │ │ │ FLA_Her2k_uh │ │ │ │ FLA_Her2k_lh │ │ │ │ FLA_Her2k_un │ │ │ │ FLA_Her2k_ln │ │ │ │ @@ -3545,20 +3545,17 @@ │ │ │ │ FLA_Herk_un_unb_var6 │ │ │ │ FLA_Herk_un_unb_var1 │ │ │ │ FLA_Herk_un_unb_var5 │ │ │ │ FLA_Herk_un_unb_var4 │ │ │ │ FLA_Herk_un_unb_var3 │ │ │ │ FLA_Herk_un_unb_var2 │ │ │ │ FLA_Herk_un_blk_var1 │ │ │ │ -FLA_Symm │ │ │ │ FLASH_Symm │ │ │ │ FLA_Symm_internal │ │ │ │ -FLA_Symm_ru │ │ │ │ -FLA_Symm_lu │ │ │ │ -FLA_Symm_rl │ │ │ │ +FLA_Symm │ │ │ │ FLA_Symm_ll │ │ │ │ FLA_Symm_ll_blk_var10 │ │ │ │ FLA_Symm_ll_blk_var9 │ │ │ │ FLA_Symm_ll_blk_var8 │ │ │ │ FLA_Symm_ll_blk_var7 │ │ │ │ FLA_Symm_ll_blk_var6 │ │ │ │ FLA_Symm_ll_blk_var5 │ │ │ │ @@ -3572,14 +3569,15 @@ │ │ │ │ FLA_Symm_ll_unb_var7 │ │ │ │ FLA_Symm_ll_unb_var6 │ │ │ │ FLA_Symm_ll_unb_var5 │ │ │ │ FLA_Symm_ll_unb_var4 │ │ │ │ FLA_Symm_ll_unb_var3 │ │ │ │ FLA_Symm_ll_unb_var2 │ │ │ │ FLA_Symm_ll_unb_var1 │ │ │ │ +FLA_Symm_lu │ │ │ │ FLA_Symm_lu_blk_var10 │ │ │ │ FLA_Symm_lu_blk_var9 │ │ │ │ FLA_Symm_lu_blk_var8 │ │ │ │ FLA_Symm_lu_blk_var7 │ │ │ │ FLA_Symm_lu_blk_var6 │ │ │ │ FLA_Symm_lu_blk_var5 │ │ │ │ FLA_Symm_lu_blk_var4 │ │ │ │ @@ -3592,14 +3590,15 @@ │ │ │ │ FLA_Symm_lu_unb_var7 │ │ │ │ FLA_Symm_lu_unb_var6 │ │ │ │ FLA_Symm_lu_unb_var5 │ │ │ │ FLA_Symm_lu_unb_var4 │ │ │ │ FLA_Symm_lu_unb_var3 │ │ │ │ FLA_Symm_lu_unb_var2 │ │ │ │ FLA_Symm_lu_unb_var1 │ │ │ │ +FLA_Symm_rl │ │ │ │ FLA_Symm_rl_blk_var10 │ │ │ │ FLA_Symm_rl_blk_var9 │ │ │ │ FLA_Symm_rl_blk_var8 │ │ │ │ FLA_Symm_rl_blk_var7 │ │ │ │ FLA_Symm_rl_blk_var6 │ │ │ │ FLA_Symm_rl_blk_var5 │ │ │ │ FLA_Symm_rl_blk_var4 │ │ │ │ @@ -3612,14 +3611,15 @@ │ │ │ │ FLA_Symm_rl_unb_var7 │ │ │ │ FLA_Symm_rl_unb_var6 │ │ │ │ FLA_Symm_rl_unb_var5 │ │ │ │ FLA_Symm_rl_unb_var4 │ │ │ │ FLA_Symm_rl_unb_var3 │ │ │ │ FLA_Symm_rl_unb_var2 │ │ │ │ FLA_Symm_rl_unb_var1 │ │ │ │ +FLA_Symm_ru │ │ │ │ FLA_Symm_ru_blk_var10 │ │ │ │ FLA_Symm_ru_blk_var9 │ │ │ │ FLA_Symm_ru_blk_var8 │ │ │ │ FLA_Symm_ru_blk_var7 │ │ │ │ FLA_Symm_ru_blk_var6 │ │ │ │ FLA_Symm_ru_blk_var5 │ │ │ │ FLA_Symm_ru_blk_var4 │ │ │ │ @@ -3632,41 +3632,21 @@ │ │ │ │ FLA_Symm_ru_unb_var7 │ │ │ │ FLA_Symm_ru_unb_var6 │ │ │ │ FLA_Symm_ru_unb_var5 │ │ │ │ FLA_Symm_ru_unb_var4 │ │ │ │ FLA_Symm_ru_unb_var3 │ │ │ │ FLA_Symm_ru_unb_var2 │ │ │ │ FLA_Symm_ru_unb_var1 │ │ │ │ +FLA_Syr2k │ │ │ │ FLASH_Syr2k │ │ │ │ FLA_Syr2k_internal │ │ │ │ -FLA_Syr2k │ │ │ │ FLA_Syr2k_ut │ │ │ │ FLA_Syr2k_lt │ │ │ │ FLA_Syr2k_un │ │ │ │ FLA_Syr2k_ln │ │ │ │ -FLA_Syr2k_ln_blk_var10 │ │ │ │ -FLA_Syr2k_ln_blk_var9 │ │ │ │ -FLA_Syr2k_ln_blk_var8 │ │ │ │ -FLA_Syr2k_ln_blk_var7 │ │ │ │ -FLA_Syr2k_ln_blk_var6 │ │ │ │ -FLA_Syr2k_ln_blk_var5 │ │ │ │ -FLA_Syr2k_ln_blk_var4 │ │ │ │ -FLA_Syr2k_ln_blk_var3 │ │ │ │ -FLA_Syr2k_ln_blk_var2 │ │ │ │ -FLA_Syr2k_ln_blk_var1 │ │ │ │ -FLA_Syr2k_ln_unb_var10 │ │ │ │ -FLA_Syr2k_ln_unb_var9 │ │ │ │ -FLA_Syr2k_ln_unb_var8 │ │ │ │ -FLA_Syr2k_ln_unb_var7 │ │ │ │ -FLA_Syr2k_ln_unb_var6 │ │ │ │ -FLA_Syr2k_ln_unb_var5 │ │ │ │ -FLA_Syr2k_ln_unb_var4 │ │ │ │ -FLA_Syr2k_ln_unb_var3 │ │ │ │ -FLA_Syr2k_ln_unb_var2 │ │ │ │ -FLA_Syr2k_ln_unb_var1 │ │ │ │ FLA_Syr2k_lt_blk_var10 │ │ │ │ FLA_Syr2k_lt_blk_var9 │ │ │ │ FLA_Syr2k_lt_blk_var8 │ │ │ │ FLA_Syr2k_lt_blk_var7 │ │ │ │ FLA_Syr2k_lt_blk_var6 │ │ │ │ FLA_Syr2k_lt_blk_var5 │ │ │ │ FLA_Syr2k_lt_blk_var4 │ │ │ │ @@ -3699,14 +3679,34 @@ │ │ │ │ FLA_Syr2k_un_unb_var7 │ │ │ │ FLA_Syr2k_un_unb_var6 │ │ │ │ FLA_Syr2k_un_unb_var5 │ │ │ │ FLA_Syr2k_un_unb_var4 │ │ │ │ FLA_Syr2k_un_unb_var3 │ │ │ │ FLA_Syr2k_un_unb_var2 │ │ │ │ FLA_Syr2k_un_unb_var1 │ │ │ │ +FLA_Syr2k_ln_blk_var10 │ │ │ │ +FLA_Syr2k_ln_blk_var9 │ │ │ │ +FLA_Syr2k_ln_blk_var8 │ │ │ │ +FLA_Syr2k_ln_blk_var7 │ │ │ │ +FLA_Syr2k_ln_blk_var6 │ │ │ │ +FLA_Syr2k_ln_blk_var5 │ │ │ │ +FLA_Syr2k_ln_blk_var4 │ │ │ │ +FLA_Syr2k_ln_blk_var3 │ │ │ │ +FLA_Syr2k_ln_blk_var2 │ │ │ │ +FLA_Syr2k_ln_blk_var1 │ │ │ │ +FLA_Syr2k_ln_unb_var10 │ │ │ │ +FLA_Syr2k_ln_unb_var9 │ │ │ │ +FLA_Syr2k_ln_unb_var8 │ │ │ │ +FLA_Syr2k_ln_unb_var7 │ │ │ │ +FLA_Syr2k_ln_unb_var6 │ │ │ │ +FLA_Syr2k_ln_unb_var5 │ │ │ │ +FLA_Syr2k_ln_unb_var4 │ │ │ │ +FLA_Syr2k_ln_unb_var3 │ │ │ │ +FLA_Syr2k_ln_unb_var2 │ │ │ │ +FLA_Syr2k_ln_unb_var1 │ │ │ │ FLA_Syr2k_ut_blk_var10 │ │ │ │ FLA_Syr2k_ut_blk_var9 │ │ │ │ FLA_Syr2k_ut_blk_var8 │ │ │ │ FLA_Syr2k_ut_blk_var7 │ │ │ │ FLA_Syr2k_ut_blk_var6 │ │ │ │ FLA_Syr2k_ut_blk_var5 │ │ │ │ FLA_Syr2k_ut_blk_var4 │ │ │ │ @@ -3719,45 +3719,45 @@ │ │ │ │ FLA_Syr2k_ut_unb_var7 │ │ │ │ FLA_Syr2k_ut_unb_var6 │ │ │ │ FLA_Syr2k_ut_unb_var5 │ │ │ │ FLA_Syr2k_ut_unb_var4 │ │ │ │ FLA_Syr2k_ut_unb_var3 │ │ │ │ FLA_Syr2k_ut_unb_var2 │ │ │ │ FLA_Syr2k_ut_unb_var1 │ │ │ │ -FLASH_Syrk │ │ │ │ -FLA_Syrk_internal │ │ │ │ FLA_Syrk │ │ │ │ -FLA_Syrk_ut │ │ │ │ FLA_Syrk_lt │ │ │ │ +FLA_Syrk_lt_blk_var5 │ │ │ │ +FLA_Syrk_lt_blk_var4 │ │ │ │ +FLA_Syrk_lt_blk_var3 │ │ │ │ +FLA_Syrk_lt_blk_var2 │ │ │ │ +FLA_Syrk_lt_blk_var6 │ │ │ │ +FLA_Syrk_lt_unb_var6 │ │ │ │ +FLA_Syrk_lt_unb_var1 │ │ │ │ +FLA_Syrk_lt_unb_var5 │ │ │ │ +FLA_Syrk_lt_unb_var4 │ │ │ │ +FLA_Syrk_lt_unb_var3 │ │ │ │ +FLA_Syrk_lt_unb_var2 │ │ │ │ +FLA_Syrk_lt_blk_var1 │ │ │ │ +FLA_Syrk_internal │ │ │ │ +FLA_Syrk_ut │ │ │ │ FLA_Syrk_un │ │ │ │ FLA_Syrk_ln │ │ │ │ FLA_Syrk_ln_blk_var5 │ │ │ │ FLA_Syrk_ln_blk_var4 │ │ │ │ FLA_Syrk_ln_blk_var3 │ │ │ │ FLA_Syrk_ln_blk_var2 │ │ │ │ FLA_Syrk_ln_blk_var6 │ │ │ │ FLA_Syrk_ln_unb_var6 │ │ │ │ FLA_Syrk_ln_unb_var1 │ │ │ │ FLA_Syrk_ln_unb_var5 │ │ │ │ FLA_Syrk_ln_unb_var4 │ │ │ │ FLA_Syrk_ln_unb_var3 │ │ │ │ FLA_Syrk_ln_unb_var2 │ │ │ │ FLA_Syrk_ln_blk_var1 │ │ │ │ -FLA_Syrk_lt_blk_var5 │ │ │ │ -FLA_Syrk_lt_blk_var4 │ │ │ │ -FLA_Syrk_lt_blk_var3 │ │ │ │ -FLA_Syrk_lt_blk_var2 │ │ │ │ -FLA_Syrk_lt_blk_var6 │ │ │ │ -FLA_Syrk_lt_unb_var6 │ │ │ │ -FLA_Syrk_lt_unb_var1 │ │ │ │ -FLA_Syrk_lt_unb_var5 │ │ │ │ -FLA_Syrk_lt_unb_var4 │ │ │ │ -FLA_Syrk_lt_unb_var3 │ │ │ │ -FLA_Syrk_lt_unb_var2 │ │ │ │ -FLA_Syrk_lt_blk_var1 │ │ │ │ +FLASH_Syrk │ │ │ │ FLA_Syrk_un_blk_var5 │ │ │ │ FLA_Syrk_un_blk_var4 │ │ │ │ FLA_Syrk_un_blk_var3 │ │ │ │ FLA_Syrk_un_blk_var2 │ │ │ │ FLA_Syrk_un_blk_var6 │ │ │ │ FLA_Syrk_un_unb_var6 │ │ │ │ FLA_Syrk_un_unb_var1 │ │ │ │ @@ -3777,62 +3777,62 @@ │ │ │ │ FLA_Syrk_ut_unb_var4 │ │ │ │ FLA_Syrk_ut_unb_var3 │ │ │ │ FLA_Syrk_ut_unb_var2 │ │ │ │ FLA_Syrk_ut_blk_var1 │ │ │ │ FLASH_Trmm │ │ │ │ FLA_Trmm_internal │ │ │ │ FLA_Trmm │ │ │ │ -FLA_Trmm_llc │ │ │ │ -FLA_Trmm_llc_unb_var3 │ │ │ │ -FLA_Trmm_llc_unb_var2 │ │ │ │ -FLA_Trmm_llc_unb_var4 │ │ │ │ -FLA_Trmm_llc_blk_var3 │ │ │ │ -FLA_Trmm_llc_blk_var2 │ │ │ │ -FLA_Trmm_llc_blk_var4 │ │ │ │ -FLA_Trmm_llc_unb_var1 │ │ │ │ -FLA_Trmm_llc_blk_var1 │ │ │ │ -FLA_Trmm_ruc │ │ │ │ -FLA_Trmm_ruh │ │ │ │ -FLA_Trmm_rut │ │ │ │ -FLA_Trmm_run │ │ │ │ -FLA_Trmm_luc │ │ │ │ -FLA_Trmm_rlc │ │ │ │ -FLA_Trmm_lun │ │ │ │ -FLA_Trmm_lut │ │ │ │ -FLA_Trmm_rlt │ │ │ │ -FLA_Trmm_rlh │ │ │ │ -FLA_Trmm_rln │ │ │ │ -FLA_Trmm_luh │ │ │ │ -FLA_Trmm_lln │ │ │ │ FLA_Trmm_llh │ │ │ │ -FLA_Trmm_llt │ │ │ │ FLA_Trmm_llh_unb_var3 │ │ │ │ FLA_Trmm_llh_unb_var2 │ │ │ │ FLA_Trmm_llh_unb_var4 │ │ │ │ FLA_Trmm_llh_blk_var3 │ │ │ │ FLA_Trmm_llh_blk_var2 │ │ │ │ FLA_Trmm_llh_blk_var4 │ │ │ │ FLA_Trmm_llh_unb_var1 │ │ │ │ FLA_Trmm_llh_blk_var1 │ │ │ │ +FLA_Trmm_lln │ │ │ │ FLA_Trmm_lln_unb_var3 │ │ │ │ FLA_Trmm_lln_unb_var2 │ │ │ │ FLA_Trmm_lln_unb_var4 │ │ │ │ FLA_Trmm_lln_blk_var3 │ │ │ │ FLA_Trmm_lln_blk_var2 │ │ │ │ FLA_Trmm_lln_blk_var4 │ │ │ │ FLA_Trmm_lln_unb_var1 │ │ │ │ FLA_Trmm_lln_blk_var1 │ │ │ │ +FLA_Trmm_llt │ │ │ │ FLA_Trmm_llt_unb_var3 │ │ │ │ FLA_Trmm_llt_unb_var2 │ │ │ │ FLA_Trmm_llt_unb_var4 │ │ │ │ FLA_Trmm_llt_blk_var3 │ │ │ │ FLA_Trmm_llt_blk_var2 │ │ │ │ FLA_Trmm_llt_blk_var4 │ │ │ │ FLA_Trmm_llt_unb_var1 │ │ │ │ FLA_Trmm_llt_blk_var1 │ │ │ │ +FLA_Trmm_ruc │ │ │ │ +FLA_Trmm_ruh │ │ │ │ +FLA_Trmm_rut │ │ │ │ +FLA_Trmm_run │ │ │ │ +FLA_Trmm_luc │ │ │ │ +FLA_Trmm_rlc │ │ │ │ +FLA_Trmm_lun │ │ │ │ +FLA_Trmm_lut │ │ │ │ +FLA_Trmm_rlt │ │ │ │ +FLA_Trmm_rlh │ │ │ │ +FLA_Trmm_rln │ │ │ │ +FLA_Trmm_luh │ │ │ │ +FLA_Trmm_llc │ │ │ │ +FLA_Trmm_llc_unb_var3 │ │ │ │ +FLA_Trmm_llc_unb_var2 │ │ │ │ +FLA_Trmm_llc_unb_var4 │ │ │ │ +FLA_Trmm_llc_blk_var3 │ │ │ │ +FLA_Trmm_llc_blk_var2 │ │ │ │ +FLA_Trmm_llc_blk_var4 │ │ │ │ +FLA_Trmm_llc_unb_var1 │ │ │ │ +FLA_Trmm_llc_blk_var1 │ │ │ │ FLA_Trmm_luc_unb_var3 │ │ │ │ FLA_Trmm_luc_unb_var2 │ │ │ │ FLA_Trmm_luc_unb_var4 │ │ │ │ FLA_Trmm_luc_blk_var3 │ │ │ │ FLA_Trmm_luc_blk_var2 │ │ │ │ FLA_Trmm_luc_blk_var4 │ │ │ │ FLA_Trmm_luc_unb_var1 │ │ │ │ @@ -3849,30 +3849,14 @@ │ │ │ │ FLA_Trmm_lun_unb_var2 │ │ │ │ FLA_Trmm_lun_unb_var4 │ │ │ │ FLA_Trmm_lun_blk_var3 │ │ │ │ FLA_Trmm_lun_blk_var2 │ │ │ │ FLA_Trmm_lun_blk_var4 │ │ │ │ FLA_Trmm_lun_unb_var1 │ │ │ │ FLA_Trmm_lun_blk_var1 │ │ │ │ -FLA_Trmm_lut_unb_var3 │ │ │ │ -FLA_Trmm_lut_unb_var2 │ │ │ │ -FLA_Trmm_lut_unb_var4 │ │ │ │ -FLA_Trmm_lut_blk_var3 │ │ │ │ -FLA_Trmm_lut_blk_var2 │ │ │ │ -FLA_Trmm_lut_blk_var4 │ │ │ │ -FLA_Trmm_lut_unb_var1 │ │ │ │ -FLA_Trmm_lut_blk_var1 │ │ │ │ -FLA_Trmm_rlh_unb_var3 │ │ │ │ -FLA_Trmm_rlh_unb_var2 │ │ │ │ -FLA_Trmm_rlh_unb_var4 │ │ │ │ -FLA_Trmm_rlh_blk_var3 │ │ │ │ -FLA_Trmm_rlh_blk_var2 │ │ │ │ -FLA_Trmm_rlh_blk_var4 │ │ │ │ -FLA_Trmm_rlh_unb_var1 │ │ │ │ -FLA_Trmm_rlh_blk_var1 │ │ │ │ FLA_Trmm_rlc_unb_var3 │ │ │ │ FLA_Trmm_rlc_unb_var2 │ │ │ │ FLA_Trmm_rlc_unb_var4 │ │ │ │ FLA_Trmm_rlc_blk_var3 │ │ │ │ FLA_Trmm_rlc_blk_var2 │ │ │ │ FLA_Trmm_rlc_blk_var4 │ │ │ │ FLA_Trmm_rlc_unb_var1 │ │ │ │ @@ -3881,38 +3865,54 @@ │ │ │ │ FLA_Trmm_rln_unb_var2 │ │ │ │ FLA_Trmm_rln_unb_var4 │ │ │ │ FLA_Trmm_rln_blk_var3 │ │ │ │ FLA_Trmm_rln_blk_var2 │ │ │ │ FLA_Trmm_rln_blk_var4 │ │ │ │ FLA_Trmm_rln_unb_var1 │ │ │ │ FLA_Trmm_rln_blk_var1 │ │ │ │ -FLA_Trmm_rlt_unb_var3 │ │ │ │ -FLA_Trmm_rlt_unb_var2 │ │ │ │ -FLA_Trmm_rlt_unb_var4 │ │ │ │ -FLA_Trmm_rlt_blk_var3 │ │ │ │ -FLA_Trmm_rlt_blk_var2 │ │ │ │ -FLA_Trmm_rlt_blk_var4 │ │ │ │ -FLA_Trmm_rlt_unb_var1 │ │ │ │ -FLA_Trmm_rlt_blk_var1 │ │ │ │ FLA_Trmm_ruc_unb_var3 │ │ │ │ FLA_Trmm_ruc_unb_var2 │ │ │ │ FLA_Trmm_ruc_unb_var4 │ │ │ │ FLA_Trmm_ruc_blk_var3 │ │ │ │ FLA_Trmm_ruc_blk_var2 │ │ │ │ FLA_Trmm_ruc_blk_var4 │ │ │ │ FLA_Trmm_ruc_unb_var1 │ │ │ │ FLA_Trmm_ruc_blk_var1 │ │ │ │ +FLA_Trmm_lut_unb_var3 │ │ │ │ +FLA_Trmm_lut_unb_var2 │ │ │ │ +FLA_Trmm_lut_unb_var4 │ │ │ │ +FLA_Trmm_lut_blk_var3 │ │ │ │ +FLA_Trmm_lut_blk_var2 │ │ │ │ +FLA_Trmm_lut_blk_var4 │ │ │ │ +FLA_Trmm_lut_unb_var1 │ │ │ │ +FLA_Trmm_lut_blk_var1 │ │ │ │ FLA_Trmm_ruh_unb_var3 │ │ │ │ FLA_Trmm_ruh_unb_var2 │ │ │ │ FLA_Trmm_ruh_unb_var4 │ │ │ │ FLA_Trmm_ruh_blk_var3 │ │ │ │ FLA_Trmm_ruh_blk_var2 │ │ │ │ FLA_Trmm_ruh_blk_var4 │ │ │ │ FLA_Trmm_ruh_unb_var1 │ │ │ │ FLA_Trmm_ruh_blk_var1 │ │ │ │ +FLA_Trmm_rlh_unb_var3 │ │ │ │ +FLA_Trmm_rlh_unb_var2 │ │ │ │ +FLA_Trmm_rlh_unb_var4 │ │ │ │ +FLA_Trmm_rlh_blk_var3 │ │ │ │ +FLA_Trmm_rlh_blk_var2 │ │ │ │ +FLA_Trmm_rlh_blk_var4 │ │ │ │ +FLA_Trmm_rlh_unb_var1 │ │ │ │ +FLA_Trmm_rlh_blk_var1 │ │ │ │ +FLA_Trmm_rlt_unb_var3 │ │ │ │ +FLA_Trmm_rlt_unb_var2 │ │ │ │ +FLA_Trmm_rlt_unb_var4 │ │ │ │ +FLA_Trmm_rlt_blk_var3 │ │ │ │ +FLA_Trmm_rlt_blk_var2 │ │ │ │ +FLA_Trmm_rlt_blk_var4 │ │ │ │ +FLA_Trmm_rlt_unb_var1 │ │ │ │ +FLA_Trmm_rlt_blk_var1 │ │ │ │ FLA_Trmm_run_unb_var3 │ │ │ │ FLA_Trmm_run_unb_var2 │ │ │ │ FLA_Trmm_run_unb_var4 │ │ │ │ FLA_Trmm_run_blk_var3 │ │ │ │ FLA_Trmm_run_blk_var2 │ │ │ │ FLA_Trmm_run_blk_var4 │ │ │ │ FLA_Trmm_run_unb_var1 │ │ │ │ @@ -3921,41 +3921,41 @@ │ │ │ │ FLA_Trmm_rut_unb_var2 │ │ │ │ FLA_Trmm_rut_unb_var4 │ │ │ │ FLA_Trmm_rut_blk_var3 │ │ │ │ FLA_Trmm_rut_blk_var2 │ │ │ │ FLA_Trmm_rut_blk_var4 │ │ │ │ FLA_Trmm_rut_unb_var1 │ │ │ │ FLA_Trmm_rut_blk_var1 │ │ │ │ -FLA_Trsm │ │ │ │ FLASH_Trsm │ │ │ │ FLA_Trsm_internal │ │ │ │ -FLA_Trsm_llc │ │ │ │ -FLA_Trsm_llc_unb_var3 │ │ │ │ -FLA_Trsm_llc_unb_var2 │ │ │ │ -FLA_Trsm_llc_unb_var4 │ │ │ │ -FLA_Trsm_llc_blk_var3 │ │ │ │ -FLA_Trsm_llc_blk_var2 │ │ │ │ -FLA_Trsm_llc_blk_var4 │ │ │ │ -FLA_Trsm_llc_unb_var1 │ │ │ │ -FLA_Trsm_llc_blk_var1 │ │ │ │ +FLA_Trsm │ │ │ │ FLA_Trsm_ruc │ │ │ │ FLA_Trsm_ruh │ │ │ │ FLA_Trsm_rut │ │ │ │ FLA_Trsm_run │ │ │ │ FLA_Trsm_luc │ │ │ │ FLA_Trsm_rlc │ │ │ │ FLA_Trsm_lun │ │ │ │ FLA_Trsm_lut │ │ │ │ FLA_Trsm_rlt │ │ │ │ FLA_Trsm_rlh │ │ │ │ FLA_Trsm_rln │ │ │ │ FLA_Trsm_luh │ │ │ │ FLA_Trsm_lln │ │ │ │ +FLA_Trsm_llc │ │ │ │ FLA_Trsm_llh │ │ │ │ FLA_Trsm_llt │ │ │ │ +FLA_Trsm_llc_unb_var3 │ │ │ │ +FLA_Trsm_llc_unb_var2 │ │ │ │ +FLA_Trsm_llc_unb_var4 │ │ │ │ +FLA_Trsm_llc_blk_var3 │ │ │ │ +FLA_Trsm_llc_blk_var2 │ │ │ │ +FLA_Trsm_llc_blk_var4 │ │ │ │ +FLA_Trsm_llc_unb_var1 │ │ │ │ +FLA_Trsm_llc_blk_var1 │ │ │ │ FLA_Trsm_llh_unb_var3 │ │ │ │ FLA_Trsm_llh_unb_var2 │ │ │ │ FLA_Trsm_llh_unb_var4 │ │ │ │ FLA_Trsm_llh_blk_var3 │ │ │ │ FLA_Trsm_llh_blk_var2 │ │ │ │ FLA_Trsm_llh_blk_var4 │ │ │ │ FLA_Trsm_llh_unb_var1 │ │ │ │ @@ -3964,30 +3964,30 @@ │ │ │ │ FLA_Trsm_lln_unb_var2 │ │ │ │ FLA_Trsm_lln_unb_var4 │ │ │ │ FLA_Trsm_lln_blk_var3 │ │ │ │ FLA_Trsm_lln_blk_var2 │ │ │ │ FLA_Trsm_lln_blk_var4 │ │ │ │ FLA_Trsm_lln_unb_var1 │ │ │ │ FLA_Trsm_lln_blk_var1 │ │ │ │ -FLA_Trsm_luc_unb_var3 │ │ │ │ -FLA_Trsm_luc_unb_var2 │ │ │ │ -FLA_Trsm_luc_unb_var4 │ │ │ │ -FLA_Trsm_luc_blk_var3 │ │ │ │ -FLA_Trsm_luc_blk_var2 │ │ │ │ -FLA_Trsm_luc_blk_var4 │ │ │ │ -FLA_Trsm_luc_unb_var1 │ │ │ │ -FLA_Trsm_luc_blk_var1 │ │ │ │ FLA_Trsm_llt_unb_var3 │ │ │ │ FLA_Trsm_llt_unb_var2 │ │ │ │ FLA_Trsm_llt_unb_var4 │ │ │ │ FLA_Trsm_llt_blk_var3 │ │ │ │ FLA_Trsm_llt_blk_var2 │ │ │ │ FLA_Trsm_llt_blk_var4 │ │ │ │ FLA_Trsm_llt_unb_var1 │ │ │ │ FLA_Trsm_llt_blk_var1 │ │ │ │ +FLA_Trsm_luc_unb_var3 │ │ │ │ +FLA_Trsm_luc_unb_var2 │ │ │ │ +FLA_Trsm_luc_unb_var4 │ │ │ │ +FLA_Trsm_luc_blk_var3 │ │ │ │ +FLA_Trsm_luc_blk_var2 │ │ │ │ +FLA_Trsm_luc_blk_var4 │ │ │ │ +FLA_Trsm_luc_unb_var1 │ │ │ │ +FLA_Trsm_luc_blk_var1 │ │ │ │ FLA_Trsm_luh_unb_var3 │ │ │ │ FLA_Trsm_luh_unb_var2 │ │ │ │ FLA_Trsm_luh_unb_var4 │ │ │ │ FLA_Trsm_luh_blk_var3 │ │ │ │ FLA_Trsm_luh_blk_var2 │ │ │ │ FLA_Trsm_luh_blk_var4 │ │ │ │ FLA_Trsm_luh_unb_var1 │ │ │ │ @@ -4020,22 +4020,14 @@ │ │ │ │ FLA_Trsm_rlh_unb_var2 │ │ │ │ FLA_Trsm_rlh_unb_var4 │ │ │ │ FLA_Trsm_rlh_blk_var3 │ │ │ │ FLA_Trsm_rlh_blk_var2 │ │ │ │ FLA_Trsm_rlh_blk_var4 │ │ │ │ FLA_Trsm_rlh_unb_var1 │ │ │ │ FLA_Trsm_rlh_blk_var1 │ │ │ │ -FLA_Trsm_rln_unb_var3 │ │ │ │ -FLA_Trsm_rln_unb_var2 │ │ │ │ -FLA_Trsm_rln_unb_var4 │ │ │ │ -FLA_Trsm_rln_blk_var3 │ │ │ │ -FLA_Trsm_rln_blk_var2 │ │ │ │ -FLA_Trsm_rln_blk_var4 │ │ │ │ -FLA_Trsm_rln_unb_var1 │ │ │ │ -FLA_Trsm_rln_blk_var1 │ │ │ │ FLA_Trsm_rlt_unb_var3 │ │ │ │ FLA_Trsm_rlt_unb_var2 │ │ │ │ FLA_Trsm_rlt_unb_var4 │ │ │ │ FLA_Trsm_rlt_blk_var3 │ │ │ │ FLA_Trsm_rlt_blk_var2 │ │ │ │ FLA_Trsm_rlt_blk_var4 │ │ │ │ FLA_Trsm_rlt_unb_var1 │ │ │ │ @@ -4060,57 +4052,65 @@ │ │ │ │ FLA_Trsm_run_unb_var2 │ │ │ │ FLA_Trsm_run_unb_var4 │ │ │ │ FLA_Trsm_run_blk_var3 │ │ │ │ FLA_Trsm_run_blk_var2 │ │ │ │ FLA_Trsm_run_blk_var4 │ │ │ │ FLA_Trsm_run_unb_var1 │ │ │ │ FLA_Trsm_run_blk_var1 │ │ │ │ +FLA_Trsm_rln_unb_var3 │ │ │ │ +FLA_Trsm_rln_unb_var2 │ │ │ │ +FLA_Trsm_rln_unb_var4 │ │ │ │ +FLA_Trsm_rln_blk_var3 │ │ │ │ +FLA_Trsm_rln_blk_var2 │ │ │ │ +FLA_Trsm_rln_blk_var4 │ │ │ │ +FLA_Trsm_rln_unb_var1 │ │ │ │ +FLA_Trsm_rln_blk_var1 │ │ │ │ FLA_Trsm_rut_unb_var3 │ │ │ │ FLA_Trsm_rut_unb_var2 │ │ │ │ FLA_Trsm_rut_unb_var4 │ │ │ │ FLA_Trsm_rut_blk_var3 │ │ │ │ FLA_Trsm_rut_blk_var2 │ │ │ │ FLA_Trsm_rut_blk_var4 │ │ │ │ FLA_Trsm_rut_unb_var1 │ │ │ │ FLA_Trsm_rut_blk_var1 │ │ │ │ -FLA_Bsvd_create_workspace │ │ │ │ FLA_Bsvd │ │ │ │ FLA_Bsvd_ext_opt_var1 │ │ │ │ +FLA_Bsvd_create_workspace │ │ │ │ FLA_Bsvd_ext │ │ │ │ FLA_Bsvd_compute_shift_ops │ │ │ │ FLA_Bsvd_compute_shift_opd │ │ │ │ FLA_Bsvd_compute_shift │ │ │ │ FLA_Bsvd_find_submatrix_ops │ │ │ │ FLA_Bsvd_find_submatrix_opd │ │ │ │ FLA_Bsvd_find_converged_ops │ │ │ │ FLA_Bsvd_find_converged_opd │ │ │ │ FLA_Bsvd_find_converged │ │ │ │ -FLA_Bsvd_compute_tol_thresh_ops │ │ │ │ -FLA_Bsvd_compute_tol_thresh_opd │ │ │ │ -FLA_Bsvd_compute_tol_thresh │ │ │ │ FLA_Bsvd_find_max_min_ops │ │ │ │ FLA_Bsvd_find_max_min_opd │ │ │ │ FLA_Bsvd_find_max │ │ │ │ +FLA_Bsvd_compute_tol_thresh_ops │ │ │ │ +FLA_Bsvd_compute_tol_thresh_opd │ │ │ │ +FLA_Bsvd_compute_tol_thresh │ │ │ │ FLA_Bsvd_iteracc_v_ops_var1 │ │ │ │ FLA_Bsvd_sinval_v_ops_var1 │ │ │ │ FLA_Bsvd_iteracc_v_opd_var1 │ │ │ │ FLA_Bsvd_sinval_v_opd_var1 │ │ │ │ FLA_Bsvd_ext_ops_var1 │ │ │ │ FLA_Apply_G_rf_bls_var3 │ │ │ │ FLA_Bsvd_ext_opd_var1 │ │ │ │ FLA_Apply_G_rf_bld_var3 │ │ │ │ FLA_Bsvd_ext_opc_var1 │ │ │ │ FLA_Apply_G_rf_blc_var3 │ │ │ │ FLA_Bsvd_ext_opz_var1 │ │ │ │ FLA_Apply_G_rf_blz_var3 │ │ │ │ FLASH_Chol │ │ │ │ +FLASH_Chol_solve │ │ │ │ FLA_Bsvd_francis_v_ops_var1 │ │ │ │ FLA_Bsvd_francis_v_opd_var1 │ │ │ │ FLA_Bsvd_francis_v_opt_var1 │ │ │ │ -FLASH_Chol_solve │ │ │ │ FLA_Bsvd_sinval_v_opt_var1 │ │ │ │ FLA_Chol_u │ │ │ │ FLA_Chol_l │ │ │ │ FLA_Chol_l_unb_var3 │ │ │ │ FLA_Chol_l_unb_var2 │ │ │ │ FLA_Chol_l_unb_var1 │ │ │ │ FLA_Chol_l_opt_var1 │ │ │ │ @@ -4125,74 +4125,74 @@ │ │ │ │ FLA_Chol_u_unb_var1 │ │ │ │ FLA_Chol_u_opt_var1 │ │ │ │ FLA_Chol_u_opt_var2 │ │ │ │ FLA_Chol_u_opt_var3 │ │ │ │ FLA_Chol_u_blk_var1 │ │ │ │ FLA_Chol_u_blk_var2 │ │ │ │ FLA_Chol_u_blk_var3 │ │ │ │ -FLA_Bsvd_v_ops_var1 │ │ │ │ -FLA_Bsvd_v_opd_var1 │ │ │ │ -FLA_Bsvd_v_opc_var1 │ │ │ │ -FLA_Bsvd_v_opz_var1 │ │ │ │ -FLA_Bsvd_v_opt_var1 │ │ │ │ FLA_Bsvd_v_ops_var2 │ │ │ │ FLA_Bsvd_v_opd_var2 │ │ │ │ FLA_Apply_G_rf_bld_var3b │ │ │ │ FLA_Bsvd_v_opc_var2 │ │ │ │ FLA_Bsvd_v_opz_var2 │ │ │ │ FLA_Bsvd_v_opt_var2 │ │ │ │ +FLA_Bsvd_v_ops_var1 │ │ │ │ +FLA_Bsvd_v_opd_var1 │ │ │ │ +FLA_Bsvd_v_opc_var1 │ │ │ │ +FLA_Bsvd_v_opz_var1 │ │ │ │ +FLA_Bsvd_v_opt_var1 │ │ │ │ FLA_Chol_l_ops_var1 │ │ │ │ FLA_Chol_l_opd_var1 │ │ │ │ FLA_Chol_l_opc_var1 │ │ │ │ FLA_Chol_l_opz_var1 │ │ │ │ FLA_Chol_l_ops_var3 │ │ │ │ FLA_Chol_l_opd_var3 │ │ │ │ FLA_Chol_l_opc_var3 │ │ │ │ FLA_Chol_l_opz_var3 │ │ │ │ FLA_Chol_l_ops_var2 │ │ │ │ FLA_Chol_l_opd_var2 │ │ │ │ FLA_Chol_l_opc_var2 │ │ │ │ FLA_Chol_l_opz_var2 │ │ │ │ -FLA_Chol_u_ops_var3 │ │ │ │ -FLA_Chol_u_opd_var3 │ │ │ │ -FLA_Chol_u_opc_var3 │ │ │ │ -FLA_Chol_u_opz_var3 │ │ │ │ FLA_Chol_u_ops_var1 │ │ │ │ FLA_Chol_u_opd_var1 │ │ │ │ FLA_Chol_u_opc_var1 │ │ │ │ FLA_Chol_u_opz_var1 │ │ │ │ -FLA_Hevd │ │ │ │ -FLA_Hevd_lv_unb_var1 │ │ │ │ FLA_Chol_u_ops_var2 │ │ │ │ FLA_Chol_u_opd_var2 │ │ │ │ FLA_Chol_u_opc_var2 │ │ │ │ FLA_Chol_u_opz_var2 │ │ │ │ +FLA_Chol_u_ops_var3 │ │ │ │ +FLA_Chol_u_opd_var3 │ │ │ │ +FLA_Chol_u_opc_var3 │ │ │ │ +FLA_Chol_u_opz_var3 │ │ │ │ +FLA_Hevd │ │ │ │ +FLA_Hevd_lv_unb_var1 │ │ │ │ FLA_Hevd_compute_scaling │ │ │ │ FLASH_FS_incpiv │ │ │ │ FLASH_FS_incpiv_aux1 │ │ │ │ FLASH_LU_incpiv │ │ │ │ FLASH_LU_incpiv_opt1 │ │ │ │ FLASH_LU_incpiv_noopt │ │ │ │ -FLASH_LU_incpiv_var1 │ │ │ │ -FLA_Tridiag_UT_realify │ │ │ │ -FLA_Tevd_v_opt_var1 │ │ │ │ FLASH_LU_incpiv_determine_alg_blocksize │ │ │ │ FLASH_LU_incpiv_create_hier_matrices │ │ │ │ -FLASH_LU_incpiv_var2 │ │ │ │ FLA_Hevd_lv_unb_var2 │ │ │ │ +FLA_Tridiag_UT_realify │ │ │ │ FLA_Tevd_v_opt_var2 │ │ │ │ +FLA_Tevd_v_opt_var1 │ │ │ │ +FLASH_LU_incpiv_var2 │ │ │ │ FLASH_LU_incpiv_solve │ │ │ │ +FLASH_LU_incpiv_var1 │ │ │ │ FLA_SA_Apply_pivots │ │ │ │ FLASH_FS_incpiv_aux2 │ │ │ │ FLA_SA_LU_unb │ │ │ │ FLASH_Trsm_piv │ │ │ │ FLASH_SA_LU │ │ │ │ -FLASH_LU_nopiv │ │ │ │ FLASH_SA_FS │ │ │ │ FLA_LU_nopiv │ │ │ │ +FLASH_LU_nopiv │ │ │ │ FLASH_LU_nopiv_solve │ │ │ │ FLA_LU_nopiv_unb_var1 │ │ │ │ FLA_LU_nopiv_unb_var2 │ │ │ │ FLA_LU_nopiv_unb_var3 │ │ │ │ FLA_LU_nopiv_unb_var4 │ │ │ │ FLA_LU_nopiv_unb_var5 │ │ │ │ FLA_LU_nopiv_opt_var1 │ │ │ │ @@ -4227,23 +4227,22 @@ │ │ │ │ FLA_LU_nopiv_opc_var4 │ │ │ │ FLA_LU_nopiv_opz_var4 │ │ │ │ FLASH_LU_piv │ │ │ │ FLASH_LU_piv_solve │ │ │ │ FLASH_Apply_pivots │ │ │ │ FLA_LU_piv_solve │ │ │ │ FLA_LU_piv_blk_var3 │ │ │ │ +FLA_LU_piv_blk_var4 │ │ │ │ FLA_LU_piv_opt_var5 │ │ │ │ FLA_LU_piv_opt_var4 │ │ │ │ FLA_LU_piv_opt_var3 │ │ │ │ FLA_LU_piv_blk_var5 │ │ │ │ -FLA_LU_piv_blk_var4 │ │ │ │ FLA_LU_piv_unb_var5 │ │ │ │ FLA_LU_piv_unb_var4 │ │ │ │ FLA_LU_piv_unb_var3 │ │ │ │ -FLA_LU_piv_unb_var3b │ │ │ │ FLA_LU_piv_ops_var5 │ │ │ │ FLA_Apply_pivots_ln_ops_var1 │ │ │ │ FLA_LU_piv_opd_var5 │ │ │ │ FLA_Apply_pivots_ln_opd_var1 │ │ │ │ FLA_LU_piv_opc_var5 │ │ │ │ FLA_Apply_pivots_ln_opc_var1 │ │ │ │ FLA_LU_piv_opz_var5 │ │ │ │ @@ -4256,39 +4255,40 @@ │ │ │ │ FLA_LU_piv_opd_var4 │ │ │ │ FLA_LU_piv_opc_var4 │ │ │ │ FLA_LU_piv_opz_var4 │ │ │ │ FLA_CAQR2_UT_blk_var2 │ │ │ │ FLA_CAQR2_UT_blk_var1 │ │ │ │ FLA_CAQR2_UT_unb_var1 │ │ │ │ FLA_CAQR2_UT_opt_var1 │ │ │ │ +FLA_LU_piv_unb_var3b │ │ │ │ FLASH_CAQR_UT_inc │ │ │ │ FLASH_CAQR_UT_inc_noopt │ │ │ │ -FLA_CAQR_UT_inc_compute_blocks_per_part │ │ │ │ -FLA_CAQR_UT_inc_factorize_panels │ │ │ │ -FLA_CAQR_UT_inc_copy_triangles │ │ │ │ -FLA_CAQR_UT_inc_blk_var1 │ │ │ │ -FLASH_CAQR_UT_inc_solve │ │ │ │ -FLASH_Apply_CAQ_UT_inc_create_workspace │ │ │ │ -FLASH_Apply_CAQ_UT_inc │ │ │ │ -FLASH_CAQR_UT_inc_adjust_views │ │ │ │ -FLASH_CAQR_UT_inc_determine_alg_blocksize │ │ │ │ -FLASH_CAQR_UT_inc_create_hier_matrices │ │ │ │ -FLA_CAQR_UT_inc_init_structure │ │ │ │ +FLA_Apply_H2_UT │ │ │ │ FLA_CAQR2_UT_ops_var1 │ │ │ │ FLA_Apply_H2_UT_l_ops_var1 │ │ │ │ FLA_CAQR2_UT_opd_var1 │ │ │ │ FLA_Apply_H2_UT_l_opd_var1 │ │ │ │ FLA_CAQR2_UT_opc_var1 │ │ │ │ FLA_Apply_H2_UT_l_opc_var1 │ │ │ │ FLA_CAQR2_UT_opz_var1 │ │ │ │ FLA_Apply_H2_UT_l_opz_var1 │ │ │ │ -FLA_Apply_H2_UT │ │ │ │ +FLASH_CAQR_UT_inc_adjust_views │ │ │ │ +FLASH_CAQR_UT_inc_determine_alg_blocksize │ │ │ │ +FLASH_CAQR_UT_inc_create_hier_matrices │ │ │ │ +FLA_CAQR_UT_inc_compute_blocks_per_part │ │ │ │ +FLA_CAQR_UT_inc_init_structure │ │ │ │ +FLA_CAQR_UT_inc_factorize_panels │ │ │ │ +FLA_CAQR_UT_inc_copy_triangles │ │ │ │ +FLA_CAQR_UT_inc_blk_var1 │ │ │ │ +FLASH_CAQR_UT_inc_solve │ │ │ │ +FLASH_Apply_CAQ_UT_inc_create_workspace │ │ │ │ +FLASH_Apply_CAQ_UT_inc │ │ │ │ FLASH_QR_UT_inc │ │ │ │ -FLASH_LQ_UT │ │ │ │ FLASH_LQ_UT_create_hier_matrices │ │ │ │ +FLASH_LQ_UT │ │ │ │ FLASH_LQ_UT_solve │ │ │ │ FLASH_Apply_Q_UT_create_workspace │ │ │ │ FLASH_Apply_Q_UT │ │ │ │ FLA_LQ_UT_unb_var1 │ │ │ │ FLA_LQ_UT_blk_var1 │ │ │ │ FLA_LQ_UT_blk_var3 │ │ │ │ FLA_LQ_UT_opt_var1 │ │ │ │ @@ -4311,16 +4311,16 @@ │ │ │ │ FLA_QR2_UT_unb_var1 │ │ │ │ FLA_QR2_UT_opt_var1 │ │ │ │ FLA_LQ_UT_ops_var2 │ │ │ │ FLA_LQ_UT_opd_var2 │ │ │ │ FLA_LQ_UT_opc_var2 │ │ │ │ FLA_LQ_UT_opz_var2 │ │ │ │ FLASH_QR_UT │ │ │ │ -FLASH_QR_UT_create_hier_matrices │ │ │ │ FLASH_QR_UT_solve │ │ │ │ +FLASH_QR_UT_create_hier_matrices │ │ │ │ FLA_QR2_UT_ops_var1 │ │ │ │ FLA_QR2_UT_opd_var1 │ │ │ │ FLA_QR2_UT_opc_var1 │ │ │ │ FLA_QR2_UT_opz_var1 │ │ │ │ FLA_QR_UT_copy_internal │ │ │ │ FLA_QR_UT_unb_var1 │ │ │ │ FLA_QR_UT_blk_var1 │ │ │ │ @@ -4339,84 +4339,84 @@ │ │ │ │ FLA_QR_UT_form_Q_opd_var1 │ │ │ │ FLA_QR_UT_form_Q_opc_var1 │ │ │ │ FLA_QR_UT_form_Q_opz_var1 │ │ │ │ FLA_QR_UT_form_Q_opt_var1 │ │ │ │ FLA_QR_UT_form_Q_blk_var1 │ │ │ │ FLASH_QR_UT_inc_opt1 │ │ │ │ FLASH_QR_UT_inc_noopt │ │ │ │ +FLA_QR_UT_inc_blk_var1 │ │ │ │ FLA_QR_UT_ops_var2 │ │ │ │ FLA_QR_UT_opd_var2 │ │ │ │ FLA_QR_UT_opc_var2 │ │ │ │ FLA_QR_UT_opz_var2 │ │ │ │ -FLA_QR_UT_inc_blk_var1 │ │ │ │ -FLASH_QR_UT_inc_determine_alg_blocksize │ │ │ │ -FLASH_QR_UT_inc_create_hier_matrices │ │ │ │ FLA_QR_UT_inc_blk_var2 │ │ │ │ FLASH_QR_UT_inc_solve │ │ │ │ FLASH_Apply_Q_UT_inc_create_workspace │ │ │ │ FLASH_Apply_Q_UT_inc │ │ │ │ +FLASH_QR_UT_inc_determine_alg_blocksize │ │ │ │ +FLASH_QR_UT_inc_create_hier_matrices │ │ │ │ FLA_QR_UT_piv_colnorm │ │ │ │ FLA_QR_UT_piv_internal │ │ │ │ FLA_QR_UT_piv_unb_var1 │ │ │ │ FLA_QR_UT_piv_blk_var2 │ │ │ │ FLA_QR_UT_piv_blk_var1 │ │ │ │ FLA_QR_UT_piv_unb_var2 │ │ │ │ FLA_Apply_H2_UT_piv_row │ │ │ │ FLA_Svd_ext_u_unb_var1 │ │ │ │ FLA_Svd_compute_scaling │ │ │ │ -FLA_Svd_uv_unb_var1 │ │ │ │ FLA_Bidiag_UT │ │ │ │ FLA_Bidiag_UT_realify │ │ │ │ -FLA_Bidiag_UT_form_U │ │ │ │ -FLA_Bidiag_UT_form_V │ │ │ │ -FLA_Tevd │ │ │ │ FLA_Svd_uv_unb_var2 │ │ │ │ +FLA_Bidiag_UT_form_V │ │ │ │ +FLA_Bidiag_UT_form_U │ │ │ │ +FLA_Svd_uv_unb_var1 │ │ │ │ FLA_Tevd_eigval_n_ops_var1 │ │ │ │ FLA_Tevd_eigval_n_opd_var1 │ │ │ │ FLA_Tevd_francis_n_opd_var1 │ │ │ │ FLA_Tevd_eigval_n_opt_var1 │ │ │ │ -FLA_Tevd_iteracc_n_ops_var1 │ │ │ │ -FLA_Tevd_iteracc_n_opd_var1 │ │ │ │ +FLA_Tevd │ │ │ │ FLA_Tevd_francis_n_ops_var1 │ │ │ │ FLA_Tevd_francis_n_opt_var1 │ │ │ │ +FLA_Tevd_compute_scaling_ops │ │ │ │ +FLA_Tevd_compute_scaling_opd │ │ │ │ +FLA_Tevd_iteracc_n_ops_var1 │ │ │ │ +FLA_Tevd_iteracc_n_opd_var1 │ │ │ │ +FLA_Tevd_eigval_v_ops_var1 │ │ │ │ +FLA_Tevd_eigval_v_opd_var1 │ │ │ │ +FLA_Tevd_francis_v_opd_var1 │ │ │ │ +FLA_Tevd_eigval_v_opt_var1 │ │ │ │ +FLA_Tevd_eigval_v_ops_var3 │ │ │ │ +FLA_Tevd_eigval_v_opd_var3 │ │ │ │ +FLA_Tevd_find_perfshift_opd │ │ │ │ FLA_Tevd_n_ops_var1 │ │ │ │ FLA_Tevd_n_opd_var1 │ │ │ │ FLA_Tevd_n_opc_var1 │ │ │ │ FLA_Tevd_n_opz_var1 │ │ │ │ FLA_Tevd_find_submatrix_opd │ │ │ │ FLA_Tevd_n_opt_var1 │ │ │ │ -FLA_Tevd_compute_scaling_ops │ │ │ │ -FLA_Tevd_compute_scaling_opd │ │ │ │ -FLA_Tevd_eigval_v_ops_var3 │ │ │ │ -FLA_Tevd_eigval_v_opd_var3 │ │ │ │ -FLA_Tevd_find_perfshift_opd │ │ │ │ -FLA_Tevd_francis_v_opd_var1 │ │ │ │ -FLA_Tevd_eigval_v_ops_var1 │ │ │ │ -FLA_Tevd_eigval_v_opd_var1 │ │ │ │ -FLA_Tevd_eigval_v_opt_var1 │ │ │ │ -FLA_Tevd_find_perfshift_ops │ │ │ │ FLA_Tevd_find_submatrix_ops │ │ │ │ +FLA_Tevd_find_perfshift_ops │ │ │ │ FLA_Tevd_iteracc_v_ops_var1 │ │ │ │ FLA_Tevd_iteracc_v_opd_var1 │ │ │ │ +FLASH_SPDinv │ │ │ │ +FLA_SPDinv_internal │ │ │ │ FLA_Tevd_iteracc_v_ops_var3 │ │ │ │ FLA_Tevd_iteracc_v_opd_var3 │ │ │ │ FLA_Tevd_francis_v_ops_var1 │ │ │ │ FLA_Tevd_francis_v_opt_var1 │ │ │ │ -FLASH_SPDinv │ │ │ │ -FLA_SPDinv_internal │ │ │ │ -FLA_SPDinv │ │ │ │ FLA_Tevd_v_ops_var1 │ │ │ │ FLA_Tevd_v_opd_var1 │ │ │ │ FLA_Tevd_v_opc_var1 │ │ │ │ FLA_Tevd_v_opz_var1 │ │ │ │ -FLASH_Trinv │ │ │ │ +FLA_SPDinv │ │ │ │ FLA_Tevd_v_ops_var2 │ │ │ │ FLA_Tevd_v_opd_var2 │ │ │ │ FLA_Tevd_v_opc_var2 │ │ │ │ FLA_Tevd_v_opz_var2 │ │ │ │ +FLASH_Trinv │ │ │ │ FLA_Trinv_uu │ │ │ │ FLA_Trinv_lu │ │ │ │ FLA_Trinv_un │ │ │ │ FLA_Trinv_ln │ │ │ │ FLA_Trinv_ln_opt_var1 │ │ │ │ FLA_Trinv_ln_opt_var2 │ │ │ │ FLA_Trinv_ln_opt_var3 │ │ │ │ @@ -4485,55 +4485,55 @@ │ │ │ │ FLA_Trinv_lu_opd_var1 │ │ │ │ FLA_Trinv_lu_opc_var1 │ │ │ │ FLA_Trinv_lu_opz_var1 │ │ │ │ FLA_Trinv_lu_ops_var2 │ │ │ │ FLA_Trinv_lu_opd_var2 │ │ │ │ FLA_Trinv_lu_opc_var2 │ │ │ │ FLA_Trinv_lu_opz_var2 │ │ │ │ -FLA_Trinv_lu_ops_var3 │ │ │ │ -FLA_Trinv_lu_opd_var3 │ │ │ │ -FLA_Trinv_lu_opc_var3 │ │ │ │ -FLA_Trinv_lu_opz_var3 │ │ │ │ FLA_Trinv_lu_ops_var4 │ │ │ │ FLA_Trinv_lu_opd_var4 │ │ │ │ FLA_Trinv_lu_opc_var4 │ │ │ │ FLA_Trinv_lu_opz_var4 │ │ │ │ -FLA_Trinv_un_ops_var1 │ │ │ │ -FLA_Trinv_un_opd_var1 │ │ │ │ -FLA_Trinv_un_opc_var1 │ │ │ │ -FLA_Trinv_un_opz_var1 │ │ │ │ +FLA_Trinv_lu_ops_var3 │ │ │ │ +FLA_Trinv_lu_opd_var3 │ │ │ │ +FLA_Trinv_lu_opc_var3 │ │ │ │ +FLA_Trinv_lu_opz_var3 │ │ │ │ FLA_Trinv_un_ops_var2 │ │ │ │ FLA_Trinv_un_opd_var2 │ │ │ │ FLA_Trinv_un_opc_var2 │ │ │ │ FLA_Trinv_un_opz_var2 │ │ │ │ +FLA_Trinv_un_ops_var1 │ │ │ │ +FLA_Trinv_un_opd_var1 │ │ │ │ +FLA_Trinv_un_opc_var1 │ │ │ │ +FLA_Trinv_un_opz_var1 │ │ │ │ FLA_Trinv_un_ops_var3 │ │ │ │ FLA_Trinv_un_opd_var3 │ │ │ │ FLA_Trinv_un_opc_var3 │ │ │ │ FLA_Trinv_un_opz_var3 │ │ │ │ FLA_Trinv_un_ops_var4 │ │ │ │ FLA_Trinv_un_opd_var4 │ │ │ │ FLA_Trinv_un_opc_var4 │ │ │ │ FLA_Trinv_un_opz_var4 │ │ │ │ -FLA_Trinv_uu_ops_var1 │ │ │ │ -FLA_Trinv_uu_opd_var1 │ │ │ │ -FLA_Trinv_uu_opc_var1 │ │ │ │ -FLA_Trinv_uu_opz_var1 │ │ │ │ FLA_Trinv_uu_ops_var2 │ │ │ │ FLA_Trinv_uu_opd_var2 │ │ │ │ FLA_Trinv_uu_opc_var2 │ │ │ │ FLA_Trinv_uu_opz_var2 │ │ │ │ +FLA_Trinv_uu_ops_var1 │ │ │ │ +FLA_Trinv_uu_opd_var1 │ │ │ │ +FLA_Trinv_uu_opc_var1 │ │ │ │ +FLA_Trinv_uu_opz_var1 │ │ │ │ FLA_Trinv_uu_ops_var3 │ │ │ │ FLA_Trinv_uu_opd_var3 │ │ │ │ FLA_Trinv_uu_opc_var3 │ │ │ │ FLA_Trinv_uu_opz_var3 │ │ │ │ +FLASH_Ttmm │ │ │ │ FLA_Trinv_uu_ops_var4 │ │ │ │ FLA_Trinv_uu_opd_var4 │ │ │ │ FLA_Trinv_uu_opc_var4 │ │ │ │ FLA_Trinv_uu_opz_var4 │ │ │ │ -FLASH_Ttmm │ │ │ │ FLA_Ttmm_u │ │ │ │ FLA_Ttmm_l │ │ │ │ FLA_Ttmm_l_unb_var3 │ │ │ │ FLA_Ttmm_l_unb_var2 │ │ │ │ FLA_Ttmm_l_unb_var1 │ │ │ │ FLA_Ttmm_l_opt_var1 │ │ │ │ FLA_Ttmm_l_opt_var2 │ │ │ │ @@ -4562,37 +4562,37 @@ │ │ │ │ FLA_Ttmm_l_opd_var3 │ │ │ │ FLA_Ttmm_l_opc_var3 │ │ │ │ FLA_Ttmm_l_opz_var3 │ │ │ │ FLA_Ttmm_u_ops_var1 │ │ │ │ FLA_Ttmm_u_opd_var1 │ │ │ │ FLA_Ttmm_u_opc_var1 │ │ │ │ FLA_Ttmm_u_opz_var1 │ │ │ │ +FLA_UDdate_UT_create_T │ │ │ │ FLA_Ttmm_u_ops_var2 │ │ │ │ FLA_Ttmm_u_opd_var2 │ │ │ │ FLA_Ttmm_u_opc_var2 │ │ │ │ FLA_Ttmm_u_opz_var2 │ │ │ │ FLA_Ttmm_u_ops_var3 │ │ │ │ FLA_Ttmm_u_opd_var3 │ │ │ │ FLA_Ttmm_u_opc_var3 │ │ │ │ FLA_Ttmm_u_opz_var3 │ │ │ │ FLA_UDdate_UT │ │ │ │ -FLA_UDdate_UT_create_T │ │ │ │ -FLA_UDdate_UT_solve │ │ │ │ FLA_UDdate_UT_blk_var2 │ │ │ │ FLA_UDdate_UT_blk_var1 │ │ │ │ FLA_UDdate_UT_unb_var1 │ │ │ │ FLA_UDdate_UT_opt_var1 │ │ │ │ +FLA_UDdate_UT_solve │ │ │ │ FLA_UDdate_UT_update_rhs │ │ │ │ FLA_Apply_QUD_UT_create_workspace │ │ │ │ FLA_Apply_QUD_UT │ │ │ │ FLASH_UDdate_UT_inc │ │ │ │ FLA_UDdate_UT_inc_blk_var1 │ │ │ │ -FLA_Apply_HUD_UT │ │ │ │ FLASH_UDdate_UT_inc_determine_alg_blocksize │ │ │ │ FLASH_UDdate_UT_inc_create_hier_matrices │ │ │ │ +FLA_Apply_HUD_UT │ │ │ │ FLASH_UDdate_UT_inc_solve │ │ │ │ FLASH_UDdate_UT_inc_update_rhs │ │ │ │ FLASH_Apply_QUD_UT_inc_create_workspace │ │ │ │ FLASH_Apply_QUD_UT_inc │ │ │ │ FLA_UDdate_UT_ops_var1 │ │ │ │ FLA_Apply_HUD_UT_l_ops_var1 │ │ │ │ FLA_UDdate_UT_opd_var1 │ │ │ │ @@ -4600,16 +4600,14 @@ │ │ │ │ FLA_UDdate_UT_opc_var1 │ │ │ │ FLA_Apply_HUD_UT_l_opc_var1 │ │ │ │ FLA_UDdate_UT_opz_var1 │ │ │ │ FLA_Apply_HUD_UT_l_opz_var1 │ │ │ │ FLA_Bidiag_UT_u │ │ │ │ FLA_Bidiag_UT_u_extract_real_diagonals │ │ │ │ FLA_Bidiag_UT_l_extract_real_diagonals │ │ │ │ -FLA_Bidiag_UT_recover_tau_submatrix │ │ │ │ -FLA_Bidiag_UT_recover_tau_panel │ │ │ │ FLA_Bidiag_UT_u_unb_var1 │ │ │ │ FLA_Bidiag_UT_u_unb_var2 │ │ │ │ FLA_Bidiag_UT_u_unb_var3 │ │ │ │ FLA_Bidiag_UT_u_unb_var4 │ │ │ │ FLA_Bidiag_UT_u_unb_var5 │ │ │ │ FLA_Bidiag_UT_u_opt_var1 │ │ │ │ FLA_Bidiag_UT_u_opt_var2 │ │ │ │ @@ -4620,27 +4618,29 @@ │ │ │ │ FLA_Bidiag_UT_u_blk_var2 │ │ │ │ FLA_Bidiag_UT_u_blk_var3 │ │ │ │ FLA_Bidiag_UT_u_blk_var4 │ │ │ │ FLA_Bidiag_UT_u_blk_var5 │ │ │ │ FLA_Bidiag_UT_u_blf_var2 │ │ │ │ FLA_Bidiag_UT_u_blf_var3 │ │ │ │ FLA_Bidiag_UT_u_blf_var4 │ │ │ │ -FLA_Bidiag_UT_u_step_ofu_var2 │ │ │ │ +FLA_Bidiag_UT_recover_tau_submatrix │ │ │ │ +FLA_Bidiag_UT_recover_tau_panel │ │ │ │ +FLA_Bidiag_UT_u_step_ofu_var3 │ │ │ │ FLA_Bidiag_UT_u_scale_diagonals │ │ │ │ FLA_Bidiag_UT_l_scale_diagonals │ │ │ │ -FLA_Bidiag_UT_u_step_ofu_var3 │ │ │ │ -FLA_Bidiag_UT_realify_diagonals_opt │ │ │ │ +FLA_Bidiag_UT_u_step_ofu_var2 │ │ │ │ FLA_Bidiag_UT_u_step_ofu_var4 │ │ │ │ +FLA_Bidiag_UT_realify_diagonals_opt │ │ │ │ FLA_Bidiag_UT_u_step_opt_var1 │ │ │ │ -FLA_Bidiag_UT_u_step_opt_var2 │ │ │ │ -FLA_Bidiag_UT_u_step_opt_var3 │ │ │ │ FLA_Bidiag_UT_l_realify_unb │ │ │ │ FLA_Bidiag_UT_l_realify_opt │ │ │ │ FLA_Bidiag_UT_u_realify_unb │ │ │ │ FLA_Bidiag_UT_u_realify_opt │ │ │ │ +FLA_Bidiag_UT_u_step_opt_var2 │ │ │ │ +FLA_Bidiag_UT_u_step_opt_var3 │ │ │ │ FLA_Bidiag_UT_u_step_opt_var4 │ │ │ │ FLA_Bidiag_UT_u_step_opt_var5 │ │ │ │ FLA_Bidiag_UT_u_step_ofs_var2 │ │ │ │ FLA_Fused_Gerc2_ops_var1 │ │ │ │ FLA_Bidiag_UT_u_step_ofd_var2 │ │ │ │ FLA_Fused_Gerc2_opd_var1 │ │ │ │ FLA_Bidiag_UT_u_step_ofc_var2 │ │ │ │ @@ -4665,45 +4665,49 @@ │ │ │ │ FLA_Bidiag_UT_u_step_ofc_var3 │ │ │ │ FLA_Fused_Gerc2_Ahx_Axpy_Ax_opc_var1 │ │ │ │ FLA_Fused_Ahx_Axpy_Ax_opc_var1 │ │ │ │ FLA_Bidiag_UT_u_step_ofz_var3 │ │ │ │ FLA_Fused_Gerc2_Ahx_Axpy_Ax_opz_var1 │ │ │ │ FLA_Fused_Ahx_Axpy_Ax_opz_var1 │ │ │ │ FLA_Bidiag_UT_u_ofu_var3 │ │ │ │ -FLA_Bidiag_UT_u_step_unb_var1 │ │ │ │ FLA_Bidiag_UT_u_step_ofs_var4 │ │ │ │ FLA_Fused_UYx_ZVx_ops_var1 │ │ │ │ FLA_Bidiag_UT_u_step_ofd_var4 │ │ │ │ FLA_Fused_UYx_ZVx_opd_var1 │ │ │ │ FLA_Bidiag_UT_u_step_ofc_var4 │ │ │ │ FLA_Fused_UYx_ZVx_opc_var1 │ │ │ │ FLA_Bidiag_UT_u_step_ofz_var4 │ │ │ │ FLA_Fused_UYx_ZVx_opz_var1 │ │ │ │ FLA_Bidiag_UT_u_ofu_var4 │ │ │ │ FLA_Bidiag_UT_u_step_ops_var3 │ │ │ │ FLA_Bidiag_UT_u_step_opd_var3 │ │ │ │ FLA_Bidiag_UT_u_step_opc_var3 │ │ │ │ FLA_Bidiag_UT_u_step_opz_var3 │ │ │ │ -FLA_Bidiag_UT_u_step_unb_var2 │ │ │ │ +FLA_Bidiag_UT_u_step_unb_var1 │ │ │ │ FLA_Bidiag_UT_u_step_ops_var5 │ │ │ │ FLA_Bidiag_UT_u_step_opd_var5 │ │ │ │ FLA_Bidiag_UT_u_step_opc_var5 │ │ │ │ FLA_Bidiag_UT_u_step_opz_var5 │ │ │ │ +FLA_Bidiag_UT_u_step_unb_var2 │ │ │ │ FLA_Bidiag_UT_u_step_ops_var4 │ │ │ │ FLA_Bidiag_UT_u_step_opd_var4 │ │ │ │ FLA_Bidiag_UT_u_step_opc_var4 │ │ │ │ FLA_Bidiag_UT_u_step_opz_var4 │ │ │ │ FLA_Bidiag_UT_u_step_unb_var3 │ │ │ │ -FLA_Fused_Gerc2_opt_var1 │ │ │ │ -FLA_Fused_Ahx_Axpy_Ax_opt_var1 │ │ │ │ FLASH_Eig_gest │ │ │ │ -FLA_Fused_Gerc2_Ahx_Axpy_Ax_opt_var1 │ │ │ │ -FLA_Bidiag_UT_u_step_unb_var5 │ │ │ │ +FLA_Fused_Ahx_Axpy_Ax_opt_var1 │ │ │ │ +FLA_Fused_Gerc2_opt_var1 │ │ │ │ FLA_Fused_UYx_ZVx_opt_var1 │ │ │ │ +FLA_Fused_Gerc2_Ahx_Axpy_Ax_opt_var1 │ │ │ │ +FLA_Eig_gest_nu │ │ │ │ +FLA_Eig_gest_iu │ │ │ │ +FLA_Eig_gest_nl │ │ │ │ FLA_Eig_gest_il │ │ │ │ +FLA_Bidiag_UT_u_step_unb_var4 │ │ │ │ +FLA_Bidiag_UT_u_step_unb_var5 │ │ │ │ FLA_Eig_gest_il_unb_var1 │ │ │ │ FLA_Eig_gest_il_unb_var2 │ │ │ │ FLA_Eig_gest_il_unb_var3 │ │ │ │ FLA_Eig_gest_il_unb_var4 │ │ │ │ FLA_Eig_gest_il_unb_var5 │ │ │ │ FLA_Eig_gest_il_opt_var1 │ │ │ │ FLA_Eig_gest_il_opt_var2 │ │ │ │ @@ -4711,17 +4715,14 @@ │ │ │ │ FLA_Eig_gest_il_opt_var4 │ │ │ │ FLA_Eig_gest_il_opt_var5 │ │ │ │ FLA_Eig_gest_il_blk_var1 │ │ │ │ FLA_Eig_gest_il_blk_var2 │ │ │ │ FLA_Eig_gest_il_blk_var3 │ │ │ │ FLA_Eig_gest_il_blk_var4 │ │ │ │ FLA_Eig_gest_il_blk_var5 │ │ │ │ -FLA_Eig_gest_nu │ │ │ │ -FLA_Eig_gest_iu │ │ │ │ -FLA_Eig_gest_nl │ │ │ │ FLA_Eig_gest_iu_unb_var1 │ │ │ │ FLA_Eig_gest_iu_unb_var2 │ │ │ │ FLA_Eig_gest_iu_unb_var3 │ │ │ │ FLA_Eig_gest_iu_unb_var4 │ │ │ │ FLA_Eig_gest_iu_unb_var5 │ │ │ │ FLA_Eig_gest_iu_opt_var1 │ │ │ │ FLA_Eig_gest_iu_opt_var2 │ │ │ │ @@ -4741,15 +4742,14 @@ │ │ │ │ FLA_Eig_gest_nl_blk_var4 │ │ │ │ FLA_Eig_gest_nl_blk_var1 │ │ │ │ FLA_Eig_gest_nl_blk_var2 │ │ │ │ FLA_Eig_gest_nl_blk_var5 │ │ │ │ FLA_Eig_gest_nl_opt_var2 │ │ │ │ FLA_Eig_gest_nl_opt_var4 │ │ │ │ FLA_Eig_gest_nl_opt_var5 │ │ │ │ -FLA_Bidiag_UT_u_step_unb_var4 │ │ │ │ FLA_Eig_gest_nu_unb_var1 │ │ │ │ FLA_Eig_gest_nu_unb_var2 │ │ │ │ FLA_Eig_gest_nu_unb_var5 │ │ │ │ FLA_Eig_gest_nu_opt_var1 │ │ │ │ FLA_Eig_gest_nu_unb_var4 │ │ │ │ FLA_Eig_gest_nu_blk_var4 │ │ │ │ FLA_Eig_gest_nu_blk_var1 │ │ │ │ @@ -4758,85 +4758,87 @@ │ │ │ │ FLA_Eig_gest_nu_opt_var2 │ │ │ │ FLA_Eig_gest_nu_opt_var4 │ │ │ │ FLA_Eig_gest_nu_opt_var5 │ │ │ │ FLA_Eig_gest_il_ops_var1 │ │ │ │ FLA_Eig_gest_il_opd_var1 │ │ │ │ FLA_Eig_gest_il_opc_var1 │ │ │ │ FLA_Eig_gest_il_opz_var1 │ │ │ │ -FLA_Eig_gest_il_ops_var2 │ │ │ │ -FLA_Eig_gest_il_opd_var2 │ │ │ │ -FLA_Eig_gest_il_opc_var2 │ │ │ │ -FLA_Eig_gest_il_opz_var2 │ │ │ │ FLA_Eig_gest_il_ops_var3 │ │ │ │ FLA_Eig_gest_il_opd_var3 │ │ │ │ FLA_Eig_gest_il_opc_var3 │ │ │ │ FLA_Eig_gest_il_opz_var3 │ │ │ │ -FLA_Eig_gest_il_ops_var4 │ │ │ │ -FLA_Eig_gest_il_opd_var4 │ │ │ │ -FLA_Eig_gest_il_opc_var4 │ │ │ │ -FLA_Eig_gest_il_opz_var4 │ │ │ │ +FLA_Eig_gest_il_ops_var2 │ │ │ │ +FLA_Eig_gest_il_opd_var2 │ │ │ │ +FLA_Eig_gest_il_opc_var2 │ │ │ │ +FLA_Eig_gest_il_opz_var2 │ │ │ │ FLA_Eig_gest_il_ops_var5 │ │ │ │ FLA_Eig_gest_il_opd_var5 │ │ │ │ FLA_Eig_gest_il_opc_var5 │ │ │ │ FLA_Eig_gest_il_opz_var5 │ │ │ │ +FLA_Eig_gest_il_ops_var4 │ │ │ │ +FLA_Eig_gest_il_opd_var4 │ │ │ │ +FLA_Eig_gest_il_opc_var4 │ │ │ │ +FLA_Eig_gest_il_opz_var4 │ │ │ │ FLA_Eig_gest_iu_ops_var1 │ │ │ │ FLA_Eig_gest_iu_opd_var1 │ │ │ │ FLA_Eig_gest_iu_opc_var1 │ │ │ │ FLA_Eig_gest_iu_opz_var1 │ │ │ │ FLA_Eig_gest_iu_ops_var2 │ │ │ │ FLA_Eig_gest_iu_opd_var2 │ │ │ │ FLA_Eig_gest_iu_opc_var2 │ │ │ │ FLA_Eig_gest_iu_opz_var2 │ │ │ │ -FLA_Eig_gest_iu_ops_var3 │ │ │ │ -FLA_Eig_gest_iu_opd_var3 │ │ │ │ -FLA_Eig_gest_iu_opc_var3 │ │ │ │ -FLA_Eig_gest_iu_opz_var3 │ │ │ │ FLA_Eig_gest_iu_ops_var5 │ │ │ │ FLA_Eig_gest_iu_opd_var5 │ │ │ │ FLA_Eig_gest_iu_opc_var5 │ │ │ │ FLA_Eig_gest_iu_opz_var5 │ │ │ │ +FLA_Eig_gest_iu_ops_var3 │ │ │ │ +FLA_Eig_gest_iu_opd_var3 │ │ │ │ +FLA_Eig_gest_iu_opc_var3 │ │ │ │ +FLA_Eig_gest_iu_opz_var3 │ │ │ │ FLA_Eig_gest_iu_ops_var4 │ │ │ │ FLA_Eig_gest_iu_opd_var4 │ │ │ │ FLA_Eig_gest_iu_opc_var4 │ │ │ │ FLA_Eig_gest_iu_opz_var4 │ │ │ │ FLA_Eig_gest_nl_ops_var1 │ │ │ │ FLA_Eig_gest_nl_opd_var1 │ │ │ │ FLA_Eig_gest_nl_opc_var1 │ │ │ │ FLA_Eig_gest_nl_opz_var1 │ │ │ │ +FLA_Eig_gest_nl_ops_var5 │ │ │ │ +FLA_Eig_gest_nl_opd_var5 │ │ │ │ +FLA_Eig_gest_nl_opc_var5 │ │ │ │ +FLA_Eig_gest_nl_opz_var5 │ │ │ │ FLA_Eig_gest_nl_ops_var2 │ │ │ │ FLA_Eig_gest_nl_opd_var2 │ │ │ │ FLA_Eig_gest_nl_opc_var2 │ │ │ │ FLA_Eig_gest_nl_opz_var2 │ │ │ │ FLA_Eig_gest_nl_ops_var4 │ │ │ │ FLA_Eig_gest_nl_opd_var4 │ │ │ │ FLA_Eig_gest_nl_opc_var4 │ │ │ │ FLA_Eig_gest_nl_opz_var4 │ │ │ │ -FLA_Eig_gest_nl_ops_var5 │ │ │ │ -FLA_Eig_gest_nl_opd_var5 │ │ │ │ -FLA_Eig_gest_nl_opc_var5 │ │ │ │ -FLA_Eig_gest_nl_opz_var5 │ │ │ │ FLA_Eig_gest_nu_ops_var1 │ │ │ │ FLA_Eig_gest_nu_opd_var1 │ │ │ │ FLA_Eig_gest_nu_opc_var1 │ │ │ │ FLA_Eig_gest_nu_opz_var1 │ │ │ │ -FLA_Eig_gest_nu_ops_var5 │ │ │ │ -FLA_Eig_gest_nu_opd_var5 │ │ │ │ -FLA_Eig_gest_nu_opc_var5 │ │ │ │ -FLA_Eig_gest_nu_opz_var5 │ │ │ │ FLA_Eig_gest_nu_ops_var2 │ │ │ │ FLA_Eig_gest_nu_opd_var2 │ │ │ │ FLA_Eig_gest_nu_opc_var2 │ │ │ │ FLA_Eig_gest_nu_opz_var2 │ │ │ │ +FLA_Eig_gest_nu_ops_var5 │ │ │ │ +FLA_Eig_gest_nu_opd_var5 │ │ │ │ +FLA_Eig_gest_nu_opc_var5 │ │ │ │ +FLA_Eig_gest_nu_opz_var5 │ │ │ │ +FLA_Hess_UT │ │ │ │ +FLA_Hess_UT_internal │ │ │ │ FLA_Eig_gest_nu_ops_var4 │ │ │ │ FLA_Eig_gest_nu_opd_var4 │ │ │ │ FLA_Eig_gest_nu_opc_var4 │ │ │ │ FLA_Eig_gest_nu_opz_var4 │ │ │ │ -FLA_Hess_UT │ │ │ │ -FLA_Hess_UT_internal │ │ │ │ FLA_Hess_UT_create_T │ │ │ │ +FLA_Hess_UT_recover_tau_submatrix │ │ │ │ +FLA_Hess_UT_recover_tau │ │ │ │ FLA_Hess_UT_unb_var1 │ │ │ │ FLA_Hess_UT_unb_var2 │ │ │ │ FLA_Hess_UT_unb_var3 │ │ │ │ FLA_Hess_UT_unb_var4 │ │ │ │ FLA_Hess_UT_unb_var5 │ │ │ │ FLA_Hess_UT_opt_var1 │ │ │ │ FLA_Hess_UT_opt_var2 │ │ │ │ @@ -4847,147 +4849,145 @@ │ │ │ │ FLA_Hess_UT_blk_var2 │ │ │ │ FLA_Hess_UT_blk_var3 │ │ │ │ FLA_Hess_UT_blk_var4 │ │ │ │ FLA_Hess_UT_blk_var5 │ │ │ │ FLA_Hess_UT_blf_var2 │ │ │ │ FLA_Hess_UT_blf_var3 │ │ │ │ FLA_Hess_UT_blf_var4 │ │ │ │ -FLA_Hess_UT_recover_tau_submatrix │ │ │ │ -FLA_Hess_UT_recover_tau │ │ │ │ FLA_Fused_Ahx_Ax_ops_var1 │ │ │ │ FLA_Fused_Ahx_Ax_opd_var1 │ │ │ │ FLA_Fused_Ahx_Ax_opc_var1 │ │ │ │ FLA_Fused_Ahx_Ax_opz_var1 │ │ │ │ FLA_Fused_Ahx_Ax_opt_var1 │ │ │ │ +FLA_Hess_UT_step_ofu_var2 │ │ │ │ FLA_Fused_Gerc2_Ahx_Ax_ops_var1 │ │ │ │ FLA_Fused_Gerc2_Ahx_Ax_opd_var1 │ │ │ │ FLA_Fused_Gerc2_Ahx_Ax_opc_var1 │ │ │ │ FLA_Fused_Gerc2_Ahx_Ax_opz_var1 │ │ │ │ FLA_Fused_Gerc2_Ahx_Ax_opt_var1 │ │ │ │ -FLA_Hess_UT_step_ofu_var2 │ │ │ │ FLA_Hess_UT_step_ofu_var3 │ │ │ │ FLA_Fused_Uhu_Yhu_Zhu_ops_var1 │ │ │ │ FLA_Fused_Uhu_Yhu_Zhu_opd_var1 │ │ │ │ FLA_Fused_Uhu_Yhu_Zhu_opc_var1 │ │ │ │ FLA_Fused_Uhu_Yhu_Zhu_opz_var1 │ │ │ │ FLA_Fused_Uhu_Yhu_Zhu_opt_var1 │ │ │ │ -FLA_Hess_UT_step_opt_var1 │ │ │ │ -FLA_Hess_UT_step_ofu_var4 │ │ │ │ FLA_Hess_UT_step_opt_var2 │ │ │ │ -FLA_Hess_UT_step_opt_var3 │ │ │ │ -FLA_Hess_UT_step_opt_var5 │ │ │ │ +FLA_Hess_UT_step_ofu_var4 │ │ │ │ +FLA_Hess_UT_step_opt_var1 │ │ │ │ FLA_Hess_UT_step_opt_var4 │ │ │ │ +FLA_Hess_UT_step_opt_var5 │ │ │ │ +FLA_Hess_UT_step_opt_var3 │ │ │ │ FLA_Hess_UT_step_ops_var1 │ │ │ │ FLA_Hess_UT_step_opd_var1 │ │ │ │ FLA_Hess_UT_step_opc_var1 │ │ │ │ FLA_Hess_UT_step_opz_var1 │ │ │ │ FLA_Hess_UT_step_ofs_var2 │ │ │ │ FLA_Hess_UT_step_ofd_var2 │ │ │ │ FLA_Hess_UT_step_ofc_var2 │ │ │ │ FLA_Hess_UT_step_ofz_var2 │ │ │ │ FLA_Hess_UT_ofu_var2 │ │ │ │ -FLA_Hess_UT_step_ops_var2 │ │ │ │ -FLA_Hess_UT_step_opd_var2 │ │ │ │ -FLA_Hess_UT_step_opc_var2 │ │ │ │ -FLA_Hess_UT_step_opz_var2 │ │ │ │ FLA_Hess_UT_step_ofs_var3 │ │ │ │ FLA_Hess_UT_step_ofd_var3 │ │ │ │ FLA_Hess_UT_step_ofc_var3 │ │ │ │ FLA_Hess_UT_step_ofz_var3 │ │ │ │ FLA_Hess_UT_ofu_var3 │ │ │ │ +FLA_Hess_UT_step_ops_var2 │ │ │ │ +FLA_Hess_UT_step_opd_var2 │ │ │ │ +FLA_Hess_UT_step_opc_var2 │ │ │ │ +FLA_Hess_UT_step_opz_var2 │ │ │ │ +FLA_Hess_UT_step_ops_var5 │ │ │ │ +FLA_Hess_UT_step_opd_var5 │ │ │ │ +FLA_Hess_UT_step_opc_var5 │ │ │ │ +FLA_Hess_UT_step_opz_var5 │ │ │ │ FLA_Hess_UT_step_ofs_var4 │ │ │ │ FLA_Hess_UT_step_ofd_var4 │ │ │ │ FLA_Hess_UT_step_ofc_var4 │ │ │ │ FLA_Hess_UT_step_ofz_var4 │ │ │ │ FLA_Hess_UT_ofu_var4 │ │ │ │ FLA_Hess_UT_step_unb_var1 │ │ │ │ FLA_Hess_UT_step_ops_var3 │ │ │ │ FLA_Hess_UT_step_opd_var3 │ │ │ │ FLA_Hess_UT_step_opc_var3 │ │ │ │ FLA_Hess_UT_step_opz_var3 │ │ │ │ -FLA_Hess_UT_step_ops_var5 │ │ │ │ -FLA_Hess_UT_step_opd_var5 │ │ │ │ -FLA_Hess_UT_step_opc_var5 │ │ │ │ -FLA_Hess_UT_step_opz_var5 │ │ │ │ FLA_Hess_UT_step_unb_var2 │ │ │ │ -FLA_Tridiag_UT_internal │ │ │ │ FLA_Hess_UT_step_ops_var4 │ │ │ │ FLA_Hess_UT_step_opd_var4 │ │ │ │ FLA_Hess_UT_step_opc_var4 │ │ │ │ FLA_Hess_UT_step_opz_var4 │ │ │ │ -FLA_Hess_UT_step_unb_var3 │ │ │ │ -FLA_Tridiag_UT_shift_U │ │ │ │ +FLA_Tridiag_UT_internal │ │ │ │ FLA_Hess_UT_step_unb_var5 │ │ │ │ FLA_Tridiag_UT_l │ │ │ │ -FLA_Hess_UT_step_unb_var4 │ │ │ │ FLA_Tridiag_UT_l_unb_var1 │ │ │ │ FLA_Tridiag_UT_l_blf_var3 │ │ │ │ FLA_Tridiag_UT_l_blf_var2 │ │ │ │ FLA_Tridiag_UT_l_unb_var3 │ │ │ │ FLA_Tridiag_UT_l_blk_var3 │ │ │ │ FLA_Tridiag_UT_l_blk_var2 │ │ │ │ FLA_Tridiag_UT_l_blk_var1 │ │ │ │ FLA_Tridiag_UT_l_opt_var3 │ │ │ │ FLA_Tridiag_UT_l_opt_var2 │ │ │ │ FLA_Tridiag_UT_l_opt_var1 │ │ │ │ FLA_Tridiag_UT_l_unb_var2 │ │ │ │ +FLA_Tridiag_UT_shift_U │ │ │ │ +FLA_Hess_UT_step_unb_var3 │ │ │ │ +FLA_Hess_UT_step_unb_var4 │ │ │ │ +FLA_Tridiag_UT_realify_subdiagonal_opt │ │ │ │ FLA_Tridiag_UT_scale_diagonals │ │ │ │ FLA_Tridiag_UT_u │ │ │ │ FLA_Tridiag_UT_recover_tau_submatrix │ │ │ │ -FLA_Tridiag_UT_realify_subdiagonal_opt │ │ │ │ -FLA_Tridiag_UT_shift_U_l_ops │ │ │ │ -FLA_Tridiag_UT_shift_U_l_opd │ │ │ │ -FLA_Tridiag_UT_shift_U_l_opc │ │ │ │ -FLA_Tridiag_UT_shift_U_l_opz │ │ │ │ FLA_Tridiag_UT_l_realify_unb │ │ │ │ FLA_Tridiag_UT_l_realify_opt │ │ │ │ FLA_Tridiag_UT_u_realify_unb │ │ │ │ FLA_Tridiag_UT_u_realify_opt │ │ │ │ -FLA_Fused_UZhu_ZUhu_ops_var1 │ │ │ │ -FLA_Fused_UZhu_ZUhu_opd_var1 │ │ │ │ -FLA_Fused_UZhu_ZUhu_opc_var1 │ │ │ │ -FLA_Fused_UZhu_ZUhu_opz_var1 │ │ │ │ -FLA_Fused_UZhu_ZUhu_opt_var1 │ │ │ │ +FLA_Tridiag_UT_shift_U_l_ops │ │ │ │ +FLA_Tridiag_UT_shift_U_l_opd │ │ │ │ +FLA_Tridiag_UT_shift_U_l_opc │ │ │ │ +FLA_Tridiag_UT_shift_U_l_opz │ │ │ │ FLA_Tridiag_UT_l_step_ofu_var2 │ │ │ │ +FLA_Tridiag_UT_l_step_opt_var1 │ │ │ │ +FLA_Tridiag_UT_l_step_ofu_var3 │ │ │ │ FLA_Fused_Her2_Ax_l_ops_var1 │ │ │ │ FLA_Fused_Her2_Ax_l_opd_var1 │ │ │ │ FLA_Fused_Her2_Ax_l_opc_var1 │ │ │ │ FLA_Fused_Her2_Ax_l_opz_var1 │ │ │ │ FLA_Fused_Her2_Ax_l_opt_var1 │ │ │ │ FLA_Tridiag_UT_l_step_opt_var2 │ │ │ │ -FLA_Tridiag_UT_l_step_opt_var1 │ │ │ │ -FLA_Tridiag_UT_l_step_ofu_var3 │ │ │ │ +FLA_Fused_UZhu_ZUhu_ops_var1 │ │ │ │ +FLA_Fused_UZhu_ZUhu_opd_var1 │ │ │ │ +FLA_Fused_UZhu_ZUhu_opc_var1 │ │ │ │ +FLA_Fused_UZhu_ZUhu_opz_var1 │ │ │ │ +FLA_Fused_UZhu_ZUhu_opt_var1 │ │ │ │ FLA_Tridiag_UT_l_step_opt_var3 │ │ │ │ FLA_Tridiag_UT_l_step_unb_var1 │ │ │ │ -FLA_Tridiag_UT_l_step_ops_var1 │ │ │ │ -FLA_Tridiag_UT_l_step_opd_var1 │ │ │ │ -FLA_Tridiag_UT_l_step_opc_var1 │ │ │ │ -FLA_Tridiag_UT_l_step_opz_var1 │ │ │ │ -FLA_Tridiag_UT_l_step_unb_var2 │ │ │ │ FLA_Tridiag_UT_l_step_ofs_var3 │ │ │ │ FLA_Tridiag_UT_l_step_ofd_var3 │ │ │ │ FLA_Tridiag_UT_l_step_ofc_var3 │ │ │ │ FLA_Tridiag_UT_l_step_ofz_var3 │ │ │ │ FLA_Tridiag_UT_l_ofu_var3 │ │ │ │ FLA_Tridiag_UT_l_step_ofs_var2 │ │ │ │ FLA_Tridiag_UT_l_step_ofd_var2 │ │ │ │ FLA_Tridiag_UT_l_step_ofc_var2 │ │ │ │ FLA_Tridiag_UT_l_step_ofz_var2 │ │ │ │ FLA_Tridiag_UT_l_ofu_var2 │ │ │ │ +FLA_Tridiag_UT_l_step_ops_var1 │ │ │ │ +FLA_Tridiag_UT_l_step_opd_var1 │ │ │ │ +FLA_Tridiag_UT_l_step_opc_var1 │ │ │ │ +FLA_Tridiag_UT_l_step_opz_var1 │ │ │ │ FLA_Tridiag_UT_l_step_ops_var2 │ │ │ │ FLA_Tridiag_UT_l_step_opd_var2 │ │ │ │ FLA_Tridiag_UT_l_step_opc_var2 │ │ │ │ FLA_Tridiag_UT_l_step_opz_var2 │ │ │ │ -FLA_Tridiag_UT_l_step_unb_var3 │ │ │ │ +FLA_Tridiag_UT_l_step_unb_var2 │ │ │ │ FLASH_Lyap │ │ │ │ FLA_Tridiag_UT_l_step_ops_var3 │ │ │ │ FLA_Tridiag_UT_l_step_opd_var3 │ │ │ │ FLA_Tridiag_UT_l_step_opc_var3 │ │ │ │ FLA_Tridiag_UT_l_step_opz_var3 │ │ │ │ FLA_Lyap │ │ │ │ +FLA_Tridiag_UT_l_step_unb_var3 │ │ │ │ FLA_Lyap_h │ │ │ │ FLA_Lyap_h_unb_var1 │ │ │ │ FLA_Lyap_h_unb_var2 │ │ │ │ FLA_Lyap_h_unb_var3 │ │ │ │ FLA_Lyap_h_unb_var4 │ │ │ │ FLA_Lyap_h_opt_var1 │ │ │ │ FLA_Lyap_h_opt_var2 │ │ │ │ @@ -5006,47 +5006,46 @@ │ │ │ │ FLA_Lyap_n_opt_var2 │ │ │ │ FLA_Lyap_n_opt_var3 │ │ │ │ FLA_Lyap_n_opt_var4 │ │ │ │ FLA_Lyap_n_blk_var1 │ │ │ │ FLA_Lyap_n_blk_var2 │ │ │ │ FLA_Lyap_n_blk_var3 │ │ │ │ FLA_Lyap_n_blk_var4 │ │ │ │ +FLA_Lyap_h_ops_var2 │ │ │ │ +FLA_Lyap_h_opd_var2 │ │ │ │ +FLA_Lyap_h_opc_var2 │ │ │ │ +FLA_Lyap_h_opz_var2 │ │ │ │ FLA_Lyap_h_ops_var1 │ │ │ │ FLA_Lyap_h_opd_var1 │ │ │ │ FLA_Lyap_h_opc_var1 │ │ │ │ FLA_Lyap_h_opz_var1 │ │ │ │ FLA_Lyap_h_ops_var4 │ │ │ │ FLA_Lyap_h_opd_var4 │ │ │ │ FLA_Lyap_h_opc_var4 │ │ │ │ FLA_Lyap_h_opz_var4 │ │ │ │ -FLA_Lyap_h_ops_var2 │ │ │ │ -FLA_Lyap_h_opd_var2 │ │ │ │ -FLA_Lyap_h_opc_var2 │ │ │ │ -FLA_Lyap_h_opz_var2 │ │ │ │ FLA_Lyap_h_ops_var3 │ │ │ │ FLA_Lyap_h_opd_var3 │ │ │ │ FLA_Lyap_h_opc_var3 │ │ │ │ FLA_Lyap_h_opz_var3 │ │ │ │ FLA_Lyap_n_ops_var1 │ │ │ │ FLA_Lyap_n_opd_var1 │ │ │ │ FLA_Lyap_n_opc_var1 │ │ │ │ FLA_Lyap_n_opz_var1 │ │ │ │ -FLA_Lyap_n_ops_var4 │ │ │ │ -FLA_Lyap_n_opd_var4 │ │ │ │ -FLA_Lyap_n_opc_var4 │ │ │ │ -FLA_Lyap_n_opz_var4 │ │ │ │ FLA_Lyap_n_ops_var3 │ │ │ │ FLA_Lyap_n_opd_var3 │ │ │ │ FLA_Lyap_n_opc_var3 │ │ │ │ FLA_Lyap_n_opz_var3 │ │ │ │ FLA_Lyap_n_ops_var2 │ │ │ │ FLA_Lyap_n_opd_var2 │ │ │ │ FLA_Lyap_n_opc_var2 │ │ │ │ FLA_Lyap_n_opz_var2 │ │ │ │ -FLASH_Sylv │ │ │ │ +FLA_Lyap_n_ops_var4 │ │ │ │ +FLA_Lyap_n_opd_var4 │ │ │ │ +FLA_Lyap_n_opc_var4 │ │ │ │ +FLA_Lyap_n_opz_var4 │ │ │ │ FLA_Sylv │ │ │ │ FLA_Sylv_hh │ │ │ │ FLA_Sylv_hh_blk_var18 │ │ │ │ FLA_Sylv_hh_blk_var17 │ │ │ │ FLA_Sylv_hh_blk_var16 │ │ │ │ FLA_Sylv_hh_blk_var15 │ │ │ │ FLA_Sylv_hh_blk_var14 │ │ │ │ @@ -5060,15 +5059,35 @@ │ │ │ │ FLA_Sylv_hh_blk_var6 │ │ │ │ FLA_Sylv_hh_blk_var5 │ │ │ │ FLA_Sylv_hh_blk_var4 │ │ │ │ FLA_Sylv_hh_blk_var3 │ │ │ │ FLA_Sylv_hh_blk_var2 │ │ │ │ FLA_Sylv_hh_blk_var1 │ │ │ │ FLA_Sylv_hh_opt_var1 │ │ │ │ +FLASH_Sylv │ │ │ │ FLA_Sylv_nh │ │ │ │ +FLA_Sylv_nh_blk_var18 │ │ │ │ +FLA_Sylv_nh_blk_var17 │ │ │ │ +FLA_Sylv_nh_blk_var16 │ │ │ │ +FLA_Sylv_nh_blk_var15 │ │ │ │ +FLA_Sylv_nh_blk_var14 │ │ │ │ +FLA_Sylv_nh_blk_var13 │ │ │ │ +FLA_Sylv_nh_blk_var12 │ │ │ │ +FLA_Sylv_nh_blk_var11 │ │ │ │ +FLA_Sylv_nh_blk_var10 │ │ │ │ +FLA_Sylv_nh_blk_var9 │ │ │ │ +FLA_Sylv_nh_blk_var8 │ │ │ │ +FLA_Sylv_nh_blk_var7 │ │ │ │ +FLA_Sylv_nh_blk_var6 │ │ │ │ +FLA_Sylv_nh_blk_var5 │ │ │ │ +FLA_Sylv_nh_blk_var4 │ │ │ │ +FLA_Sylv_nh_blk_var3 │ │ │ │ +FLA_Sylv_nh_blk_var2 │ │ │ │ +FLA_Sylv_nh_blk_var1 │ │ │ │ +FLA_Sylv_nh_opt_var1 │ │ │ │ FLA_Sylv_hn │ │ │ │ FLA_Sylv_nn │ │ │ │ FLA_Sylv_hn_blk_var18 │ │ │ │ FLA_Sylv_hn_blk_var17 │ │ │ │ FLA_Sylv_hn_blk_var16 │ │ │ │ FLA_Sylv_hn_blk_var15 │ │ │ │ FLA_Sylv_hn_blk_var14 │ │ │ │ @@ -5082,33 +5101,14 @@ │ │ │ │ FLA_Sylv_hn_blk_var6 │ │ │ │ FLA_Sylv_hn_blk_var5 │ │ │ │ FLA_Sylv_hn_blk_var4 │ │ │ │ FLA_Sylv_hn_blk_var3 │ │ │ │ FLA_Sylv_hn_blk_var2 │ │ │ │ FLA_Sylv_hn_blk_var1 │ │ │ │ FLA_Sylv_hn_opt_var1 │ │ │ │ -FLA_Sylv_nh_blk_var18 │ │ │ │ -FLA_Sylv_nh_blk_var17 │ │ │ │ -FLA_Sylv_nh_blk_var16 │ │ │ │ -FLA_Sylv_nh_blk_var15 │ │ │ │ -FLA_Sylv_nh_blk_var14 │ │ │ │ -FLA_Sylv_nh_blk_var13 │ │ │ │ -FLA_Sylv_nh_blk_var12 │ │ │ │ -FLA_Sylv_nh_blk_var11 │ │ │ │ -FLA_Sylv_nh_blk_var10 │ │ │ │ -FLA_Sylv_nh_blk_var9 │ │ │ │ -FLA_Sylv_nh_blk_var8 │ │ │ │ -FLA_Sylv_nh_blk_var7 │ │ │ │ -FLA_Sylv_nh_blk_var6 │ │ │ │ -FLA_Sylv_nh_blk_var5 │ │ │ │ -FLA_Sylv_nh_blk_var4 │ │ │ │ -FLA_Sylv_nh_blk_var3 │ │ │ │ -FLA_Sylv_nh_blk_var2 │ │ │ │ -FLA_Sylv_nh_blk_var1 │ │ │ │ -FLA_Sylv_nh_opt_var1 │ │ │ │ FLA_Sylv_nn_blk_var18 │ │ │ │ FLA_Sylv_nn_blk_var17 │ │ │ │ FLA_Sylv_nn_blk_var16 │ │ │ │ FLA_Sylv_nn_blk_var15 │ │ │ │ FLA_Sylv_nn_blk_var14 │ │ │ │ FLA_Sylv_nn_blk_var13 │ │ │ │ FLA_Sylv_nn_blk_var12 │ │ │ │ @@ -5125,244 +5125,244 @@ │ │ │ │ FLA_Sylv_nn_blk_var1 │ │ │ │ FLA_Sylv_nn_opt_var1 │ │ │ │ FLA_Sylv_hh_opt_var10 │ │ │ │ FLA_Sylv_hh_opt_var11 │ │ │ │ FLA_Sylv_hh_opt_var12 │ │ │ │ FLA_Sylv_hh_opt_var13 │ │ │ │ FLA_Sylv_hh_opt_var14 │ │ │ │ +FLA_Sylv_hh_opt_var15 │ │ │ │ FLA_Sylv_hh_ops_var1 │ │ │ │ FLA_Sylv_hh_opd_var1 │ │ │ │ FLA_Sylv_hh_opc_var1 │ │ │ │ FLA_Sylv_hh_opz_var1 │ │ │ │ -FLA_Sylv_hh_opt_var15 │ │ │ │ FLA_Sylv_hh_opt_var16 │ │ │ │ +FLA_Sylv_hh_opt_var2 │ │ │ │ FLA_Sylv_hh_opt_var17 │ │ │ │ +FLA_Sylv_hh_opt_var5 │ │ │ │ FLA_Sylv_hh_opt_var18 │ │ │ │ -FLA_Sylv_hh_opt_var2 │ │ │ │ +FLA_Sylv_hh_opt_var6 │ │ │ │ FLA_Sylv_hh_opt_var3 │ │ │ │ FLA_Sylv_hh_opt_var4 │ │ │ │ -FLA_Sylv_hh_opt_var5 │ │ │ │ -FLA_Sylv_hh_opt_var6 │ │ │ │ FLA_Sylv_hh_opt_var7 │ │ │ │ -FLA_Sylv_hh_opt_var8 │ │ │ │ FLA_Sylv_hh_opt_var9 │ │ │ │ -FLA_Sylv_hn_opt_var10 │ │ │ │ +FLA_Sylv_hh_opt_var8 │ │ │ │ FLA_Sylv_hn_opt_var11 │ │ │ │ -FLA_Sylv_hn_opt_var12 │ │ │ │ FLA_Sylv_hn_opt_var13 │ │ │ │ -FLA_Sylv_hn_opt_var14 │ │ │ │ +FLA_Sylv_hn_opt_var10 │ │ │ │ +FLA_Sylv_hn_opt_var12 │ │ │ │ FLA_Sylv_hn_ops_var1 │ │ │ │ FLA_Sylv_hn_opd_var1 │ │ │ │ FLA_Sylv_hn_opc_var1 │ │ │ │ FLA_Sylv_hn_opz_var1 │ │ │ │ +FLA_Sylv_hn_opt_var14 │ │ │ │ FLA_Sylv_hn_opt_var15 │ │ │ │ FLA_Sylv_hn_opt_var16 │ │ │ │ FLA_Sylv_hn_opt_var17 │ │ │ │ FLA_Sylv_hn_opt_var18 │ │ │ │ FLA_Sylv_hn_opt_var2 │ │ │ │ -FLA_Sylv_hn_opt_var3 │ │ │ │ FLA_Sylv_hn_opt_var4 │ │ │ │ -FLA_Sylv_hn_opt_var5 │ │ │ │ +FLA_Sylv_hn_opt_var3 │ │ │ │ FLA_Sylv_hn_opt_var6 │ │ │ │ -FLA_Sylv_hn_opt_var7 │ │ │ │ +FLA_Sylv_hn_opt_var5 │ │ │ │ FLA_Sylv_hn_opt_var8 │ │ │ │ FLA_Sylv_hn_opt_var9 │ │ │ │ +FLA_Sylv_hn_opt_var7 │ │ │ │ FLA_Sylv_nh_opt_var10 │ │ │ │ -FLA_Sylv_nh_opt_var11 │ │ │ │ FLA_Sylv_nh_opt_var12 │ │ │ │ -FLA_Sylv_nh_opt_var13 │ │ │ │ FLA_Sylv_nh_opt_var14 │ │ │ │ +FLA_Sylv_nh_opt_var11 │ │ │ │ +FLA_Sylv_nh_opt_var13 │ │ │ │ FLA_Sylv_nh_opt_var15 │ │ │ │ FLA_Sylv_nh_ops_var1 │ │ │ │ FLA_Sylv_nh_opd_var1 │ │ │ │ FLA_Sylv_nh_opc_var1 │ │ │ │ FLA_Sylv_nh_opz_var1 │ │ │ │ FLA_Sylv_nh_opt_var16 │ │ │ │ FLA_Sylv_nh_opt_var17 │ │ │ │ -FLA_Sylv_nh_opt_var18 │ │ │ │ FLA_Sylv_nh_opt_var2 │ │ │ │ FLA_Sylv_nh_opt_var3 │ │ │ │ -FLA_Sylv_nh_opt_var4 │ │ │ │ -FLA_Sylv_nh_opt_var5 │ │ │ │ +FLA_Sylv_nh_opt_var18 │ │ │ │ FLA_Sylv_nh_opt_var6 │ │ │ │ +FLA_Sylv_nh_opt_var5 │ │ │ │ FLA_Sylv_nh_opt_var7 │ │ │ │ -FLA_Sylv_nh_opt_var8 │ │ │ │ +FLA_Sylv_nh_opt_var4 │ │ │ │ FLA_Sylv_nh_opt_var9 │ │ │ │ +FLA_Sylv_nh_opt_var8 │ │ │ │ FLA_Sylv_nn_opt_var10 │ │ │ │ -FLA_Sylv_nn_opt_var11 │ │ │ │ FLA_Sylv_nn_opt_var12 │ │ │ │ FLA_Sylv_nn_opt_var13 │ │ │ │ +FLA_Sylv_nn_opt_var11 │ │ │ │ FLA_Sylv_nn_opt_var14 │ │ │ │ FLA_Sylv_nn_ops_var1 │ │ │ │ FLA_Sylv_nn_opd_var1 │ │ │ │ FLA_Sylv_nn_opc_var1 │ │ │ │ FLA_Sylv_nn_opz_var1 │ │ │ │ FLA_Sylv_nn_opt_var15 │ │ │ │ FLA_Sylv_nn_opt_var16 │ │ │ │ FLA_Sylv_nn_opt_var17 │ │ │ │ FLA_Sylv_nn_opt_var18 │ │ │ │ FLA_Sylv_nn_opt_var2 │ │ │ │ FLA_Sylv_nn_opt_var3 │ │ │ │ FLA_Sylv_nn_opt_var4 │ │ │ │ FLA_Sylv_nn_opt_var5 │ │ │ │ FLA_Sylv_nn_opt_var6 │ │ │ │ -FLA_Sylv_nn_opt_var7 │ │ │ │ FLA_Sylv_nn_opt_var8 │ │ │ │ FLA_Sylv_nn_opt_var9 │ │ │ │ +FLA_Sylv_nn_opt_var7 │ │ │ │ FLA_Accum_T_UT_fc_blk_var2 │ │ │ │ FLA_Accum_T_UT_fc_opt_var1 │ │ │ │ -FLA_Accum_T_UT_fc_unb_var1 │ │ │ │ -FLA_Accum_T_UT_internal │ │ │ │ FLA_Accum_T_UT_fc_ops_var1 │ │ │ │ FLA_Accum_T_UT_fc_opd_var1 │ │ │ │ FLA_Accum_T_UT_fc_opc_var1 │ │ │ │ FLA_Accum_T_UT_fc_opz_var1 │ │ │ │ FLA_Accum_T_UT_fr_blk_var2 │ │ │ │ FLA_Accum_T_UT_fr_opt_var1 │ │ │ │ -FLA_Accum_T_UT_fr_unb_var1 │ │ │ │ +FLA_Accum_T_UT_fc_unb_var1 │ │ │ │ +FLA_Accum_T_UT_internal │ │ │ │ FLA_Accum_T_UT_fr_ops_var1 │ │ │ │ FLA_Accum_T_UT_fr_opd_var1 │ │ │ │ FLA_Accum_T_UT_fr_opc_var1 │ │ │ │ FLA_Accum_T_UT_fr_opz_var1 │ │ │ │ +FLA_Accum_T_UT_fr_unb_var1 │ │ │ │ +FLA_Apply_CAQ2_UT_lhfc_blk_var2 │ │ │ │ FLA_Apply_CAQ2_UT_lhfc │ │ │ │ FLA_Apply_CAQ2_UT_lhfc_blk_var3 │ │ │ │ FLA_Apply_CAQ2_UT_lhfc_blk_var1 │ │ │ │ -FLA_Apply_CAQ2_UT_lhfc_blk_var2 │ │ │ │ FLA_Apply_CAQ_UT_inc_apply_panels │ │ │ │ FLA_Apply_CAQ_UT_inc_internal │ │ │ │ FLA_Apply_CAQ_UT_inc_lhfc │ │ │ │ FLA_Apply_CAQ_UT_inc_lhfc_blk_var1 │ │ │ │ FLA_Apply_G │ │ │ │ FLA_Apply_G_internal │ │ │ │ FLA_Apply_G_rf_opt_var1 │ │ │ │ FLA_Apply_G_lf_opt_var1 │ │ │ │ -FLA_Givens2_ops │ │ │ │ -FLA_Givens2_opd │ │ │ │ -FLA_Givens2 │ │ │ │ FLA_Apply_G_lf_blk_var3 │ │ │ │ FLA_Apply_G_rf_opc_var1 │ │ │ │ FLA_Apply_G_rf_opz_var1 │ │ │ │ FLA_Apply_G_rf_opd_var1 │ │ │ │ FLA_Apply_G_rf_ops_var1 │ │ │ │ +FLA_Givens2_ops │ │ │ │ +FLA_Givens2_opd │ │ │ │ +FLA_Givens2 │ │ │ │ FLA_Apply_G_rf_ass_var1 │ │ │ │ FLA_Apply_G_rf_asd_var1 │ │ │ │ FLA_Apply_G_rf_asc_var1 │ │ │ │ FLA_Apply_G_rf_asz_var1 │ │ │ │ FLA_Apply_G_rf_asm_var1 │ │ │ │ FLA_Apply_G_rf_ass_var2 │ │ │ │ FLA_Apply_G_rf_asd_var2 │ │ │ │ FLA_Apply_G_rf_asc_var2 │ │ │ │ FLA_Apply_G_rf_asz_var2 │ │ │ │ FLA_Apply_G_rf_asm_var2 │ │ │ │ -FLA_Apply_G_rf_bls_var1 │ │ │ │ -FLA_Apply_G_rf_bld_var1 │ │ │ │ -FLA_Apply_G_rf_blc_var1 │ │ │ │ -FLA_Apply_G_rf_blz_var1 │ │ │ │ -FLA_Apply_G_rf_blk_var1 │ │ │ │ -FLA_Apply_G_rf_ass_var6b │ │ │ │ -FLA_Apply_G_rf_asd_var6b │ │ │ │ -FLA_Apply_G_rf_asc_var6b │ │ │ │ -FLA_Apply_G_rf_asz_var6b │ │ │ │ -FLA_Apply_G_rf_asm_var6b │ │ │ │ FLA_Apply_G_rf_ass_var9b │ │ │ │ FLA_Apply_G_rf_asd_var9b │ │ │ │ FLA_Apply_G_rf_asc_var9b │ │ │ │ FLA_Apply_G_rf_asz_var9b │ │ │ │ FLA_Apply_G_rf_asm_var9b │ │ │ │ +FLA_Apply_G_rf_ass_var6b │ │ │ │ +FLA_Apply_G_rf_asd_var6b │ │ │ │ +FLA_Apply_G_rf_asc_var6b │ │ │ │ +FLA_Apply_G_rf_asz_var6b │ │ │ │ +FLA_Apply_G_rf_asm_var6b │ │ │ │ +FLA_Apply_G_rf_bls_var1 │ │ │ │ +FLA_Apply_G_rf_bld_var1 │ │ │ │ +FLA_Apply_G_rf_blc_var1 │ │ │ │ +FLA_Apply_G_rf_blz_var1 │ │ │ │ +FLA_Apply_G_rf_blk_var1 │ │ │ │ FLA_Apply_G_rf_ass_var3b │ │ │ │ FLA_Apply_G_rf_asd_var3b │ │ │ │ FLA_Apply_G_rf_asc_var3b │ │ │ │ FLA_Apply_G_rf_asz_var3b │ │ │ │ FLA_Apply_G_rf_asm_var3b │ │ │ │ -FLA_Apply_G_rf_bls_var2 │ │ │ │ -FLA_Apply_G_rf_bld_var2 │ │ │ │ -FLA_Apply_G_rf_blc_var2 │ │ │ │ -FLA_Apply_G_rf_blz_var2 │ │ │ │ -FLA_Apply_G_rf_blk_var2 │ │ │ │ +FLA_Apply_G_rf_bls_var3b │ │ │ │ +FLA_Apply_G_rf_blc_var3b │ │ │ │ +FLA_Apply_G_rf_blz_var3b │ │ │ │ +FLA_Apply_G_rf_blk_var3b │ │ │ │ FLA_Apply_G_rf_ops_var3 │ │ │ │ FLA_Apply_G_rf_opd_var3 │ │ │ │ FLA_Apply_G_rf_opc_var3 │ │ │ │ FLA_Apply_G_rf_opz_var3 │ │ │ │ FLA_Apply_G_rf_blk_var3 │ │ │ │ -FLA_Apply_G_rf_bls_var3b │ │ │ │ -FLA_Apply_G_rf_blc_var3b │ │ │ │ -FLA_Apply_G_rf_blz_var3b │ │ │ │ -FLA_Apply_G_rf_blk_var3b │ │ │ │ +FLA_Apply_G_rf_bls_var2 │ │ │ │ +FLA_Apply_G_rf_bld_var2 │ │ │ │ +FLA_Apply_G_rf_blc_var2 │ │ │ │ +FLA_Apply_G_rf_blz_var2 │ │ │ │ +FLA_Apply_G_rf_blk_var2 │ │ │ │ +FLA_Apply_G_rf_bls_var6b │ │ │ │ +FLA_Apply_G_rf_bld_var6b │ │ │ │ +FLA_Apply_G_rf_blc_var6b │ │ │ │ +FLA_Apply_G_rf_blz_var6b │ │ │ │ +FLA_Apply_G_rf_blk_var6b │ │ │ │ FLA_Apply_G_rf_bls_var6 │ │ │ │ FLA_Apply_G_rf_ass_var6 │ │ │ │ FLA_Apply_G_rf_bld_var6 │ │ │ │ FLA_Apply_G_rf_asd_var6 │ │ │ │ FLA_Apply_G_rf_blc_var6 │ │ │ │ FLA_Apply_G_rf_asc_var6 │ │ │ │ FLA_Apply_G_rf_blz_var6 │ │ │ │ FLA_Apply_G_rf_asz_var6 │ │ │ │ FLA_Apply_G_rf_blk_var6 │ │ │ │ -FLA_Apply_G_rf_bls_var6b │ │ │ │ -FLA_Apply_G_rf_bld_var6b │ │ │ │ -FLA_Apply_G_rf_blc_var6b │ │ │ │ -FLA_Apply_G_rf_blz_var6b │ │ │ │ -FLA_Apply_G_rf_blk_var6b │ │ │ │ -FLA_Apply_G_rf_bls_var9b │ │ │ │ -FLA_Apply_G_rf_bld_var9b │ │ │ │ -FLA_Apply_G_rf_blc_var9b │ │ │ │ -FLA_Apply_G_rf_blz_var9b │ │ │ │ -FLA_Apply_G_rf_blk_var9b │ │ │ │ FLA_Apply_G_rf_bls_var9 │ │ │ │ FLA_Apply_G_rf_ass_var9 │ │ │ │ FLA_Apply_G_rf_bld_var9 │ │ │ │ FLA_Apply_G_rf_asd_var9 │ │ │ │ FLA_Apply_G_rf_blc_var9 │ │ │ │ FLA_Apply_G_rf_asc_var9 │ │ │ │ FLA_Apply_G_rf_blz_var9 │ │ │ │ FLA_Apply_G_rf_asz_var9 │ │ │ │ FLA_Apply_G_rf_blk_var9 │ │ │ │ +FLA_Apply_G_rf_bls_var9b │ │ │ │ +FLA_Apply_G_rf_bld_var9b │ │ │ │ +FLA_Apply_G_rf_blc_var9b │ │ │ │ +FLA_Apply_G_rf_blz_var9b │ │ │ │ +FLA_Apply_G_rf_blk_var9b │ │ │ │ FLA_Apply_G_rf_asm_var9 │ │ │ │ FLA_Apply_G_rf_asm_var6 │ │ │ │ FLA_Apply_H2_UT_internal │ │ │ │ FLA_Apply_H2_UT_r_opt_var1 │ │ │ │ FLA_Apply_H2_UT_l_opt_var1 │ │ │ │ +FLA_Apply_H2_UT_l_unb_var1 │ │ │ │ FLA_Apply_G_rf_ops_var2 │ │ │ │ FLA_Apply_G_rf_opd_var2 │ │ │ │ FLA_Apply_G_rf_opc_var2 │ │ │ │ FLA_Apply_G_rf_opz_var2 │ │ │ │ FLA_Apply_G_rf_opt_var2 │ │ │ │ -FLA_Apply_H2_UT_l_unb_var1 │ │ │ │ -FLA_Apply_HUD_UT_internal │ │ │ │ FLA_Apply_H2_UT_r_unb_var1 │ │ │ │ +FLA_Apply_HUD_UT_internal │ │ │ │ FLA_Apply_HUD_UT_l_opt_var1 │ │ │ │ FLA_Apply_HUD_UT_lh_unb_var1 │ │ │ │ -FLA_Apply_pivots_ln │ │ │ │ -FLA_Apply_pivots_ln_blk_var2 │ │ │ │ -FLA_Apply_pivots_ln_opt_var1 │ │ │ │ -FLA_Apply_pivots_ln_blk_var1 │ │ │ │ FLA_Apply_pivots_rt │ │ │ │ FLA_Apply_pivots_rn │ │ │ │ FLA_Apply_pivots_lt │ │ │ │ -FLA_Apply_pivots_lt_opt_var1 │ │ │ │ -FLA_Apply_pivots_rn_opt_var1 │ │ │ │ +FLA_Apply_pivots_ln │ │ │ │ FLA_Apply_G_rf_ass_var3 │ │ │ │ FLA_Apply_G_rf_asd_var3 │ │ │ │ FLA_Apply_G_rf_asc_var3 │ │ │ │ FLA_Apply_G_rf_asz_var3 │ │ │ │ FLA_Apply_G_rf_asm_var3 │ │ │ │ +FLA_Apply_pivots_ln_blk_var2 │ │ │ │ +FLA_Apply_pivots_ln_opt_var1 │ │ │ │ +FLA_Apply_pivots_ln_blk_var1 │ │ │ │ +FLA_Apply_pivots_rn_opt_var1 │ │ │ │ +FLA_Apply_pivots_lt_opt_var1 │ │ │ │ FLA_Apply_G_rf_ops_var6 │ │ │ │ FLA_Apply_G_rf_opd_var6 │ │ │ │ FLA_Apply_G_rf_opc_var6 │ │ │ │ FLA_Apply_G_rf_opz_var6 │ │ │ │ FLA_Apply_G_rf_opt_var6 │ │ │ │ FLA_Apply_pivots_rt_opt_var1 │ │ │ │ FLA_Apply_pivots_ln_opi_var1 │ │ │ │ FLASH_Apply_Q2_UT │ │ │ │ -FLA_Apply_Q2_UT_lhfc │ │ │ │ -FLA_Apply_Q2_UT_lnfc │ │ │ │ FLA_Apply_G_rf_ops_var9 │ │ │ │ FLA_Apply_G_rf_opd_var9 │ │ │ │ FLA_Apply_G_rf_opc_var9 │ │ │ │ FLA_Apply_G_rf_opz_var9 │ │ │ │ FLA_Apply_G_rf_opt_var9 │ │ │ │ +FLA_Apply_Q2_UT_lhfc │ │ │ │ +FLA_Apply_Q2_UT_lnfc │ │ │ │ FLA_Apply_Q2_UT_lhfc_blk_var3 │ │ │ │ FLA_Apply_Q2_UT_lhfc_blk_var1 │ │ │ │ FLA_Apply_Q2_UT_lhfc_blk_var2 │ │ │ │ FLA_Apply_Q2_UT_lnfc_blk_var3 │ │ │ │ FLA_Apply_Q2_UT_lnfc_blk_var1 │ │ │ │ FLA_Apply_Q2_UT_lnfc_blk_var2 │ │ │ │ FLA_Apply_QUD_UT_lhfc │ │ │ │ @@ -5372,38 +5372,38 @@ │ │ │ │ FLA_Apply_QUD_UT_inc_internal │ │ │ │ FLA_Apply_QUD_UT_inc_lhfc │ │ │ │ FLA_Apply_QUD_UT_inc_lhfc_blk_var1 │ │ │ │ FLA_Apply_Q_UT_lhbc │ │ │ │ FLA_Apply_Q_UT_lhbc_blk_var3 │ │ │ │ FLA_Apply_Q_UT_lhbc_blk_var1 │ │ │ │ FLA_Apply_Q_UT_lhbc_blk_var2 │ │ │ │ -FLA_Apply_Q_UT_rhbr │ │ │ │ -FLA_Apply_Q_UT_rnbr │ │ │ │ FLA_Apply_Q_UT_lhbr │ │ │ │ +FLA_Apply_Q_UT_lhbr_blk_var3 │ │ │ │ +FLA_Apply_Q_UT_lhbr_blk_var1 │ │ │ │ +FLA_Apply_Q_UT_lhbr_blk_var2 │ │ │ │ +FLA_Apply_Q_UT_lhfc │ │ │ │ +FLA_Apply_Q_UT_lhfc_blk_var3 │ │ │ │ +FLA_Apply_Q_UT_lhfc_blk_var1 │ │ │ │ +FLA_Apply_Q_UT_lhfc_blk_var2 │ │ │ │ FLA_Apply_Q_UT_lhfr │ │ │ │ +FLA_Apply_Q_UT_lhfr_blk_var3 │ │ │ │ +FLA_Apply_Q_UT_lhfr_blk_var1 │ │ │ │ +FLA_Apply_Q_UT_lhfr_blk_var2 │ │ │ │ +FLA_Apply_Q_UT_rhbr │ │ │ │ +FLA_Apply_Q_UT_rnbr │ │ │ │ FLA_Apply_Q_UT_rnfr │ │ │ │ FLA_Apply_Q_UT_rhfr │ │ │ │ FLA_Apply_Q_UT_lnbr │ │ │ │ FLA_Apply_Q_UT_rhbc │ │ │ │ FLA_Apply_Q_UT_lnfr │ │ │ │ FLA_Apply_Q_UT_rhfc │ │ │ │ FLA_Apply_Q_UT_rnbc │ │ │ │ -FLA_Apply_Q_UT_lhfc │ │ │ │ FLA_Apply_Q_UT_rnfc │ │ │ │ FLA_Apply_Q_UT_lnbc │ │ │ │ FLA_Apply_Q_UT_lnfc │ │ │ │ -FLA_Apply_Q_UT_lhbr_blk_var3 │ │ │ │ -FLA_Apply_Q_UT_lhbr_blk_var1 │ │ │ │ -FLA_Apply_Q_UT_lhbr_blk_var2 │ │ │ │ -FLA_Apply_Q_UT_lhfc_blk_var3 │ │ │ │ -FLA_Apply_Q_UT_lhfc_blk_var1 │ │ │ │ -FLA_Apply_Q_UT_lhfc_blk_var2 │ │ │ │ -FLA_Apply_Q_UT_lhfr_blk_var3 │ │ │ │ -FLA_Apply_Q_UT_lhfr_blk_var1 │ │ │ │ -FLA_Apply_Q_UT_lhfr_blk_var2 │ │ │ │ FLA_Apply_Q_UT_lnbc_blk_var3 │ │ │ │ FLA_Apply_Q_UT_lnbc_blk_var1 │ │ │ │ FLA_Apply_Q_UT_lnbc_blk_var2 │ │ │ │ FLA_Apply_Q_UT_lnbr_blk_var3 │ │ │ │ FLA_Apply_Q_UT_lnbr_blk_var1 │ │ │ │ FLA_Apply_Q_UT_lnbr_blk_var2 │ │ │ │ FLA_Apply_Q_UT_lnfc_blk_var3 │ │ │ │ @@ -5423,23 +5423,23 @@ │ │ │ │ FLA_Apply_Q_UT_rhfc_blk_var2 │ │ │ │ FLA_Apply_Q_UT_rhfr_blk_var3 │ │ │ │ FLA_Apply_Q_UT_rhfr_blk_var1 │ │ │ │ FLA_Apply_Q_UT_rhfr_blk_var2 │ │ │ │ FLA_Apply_Q_UT_rnbc_blk_var3 │ │ │ │ FLA_Apply_Q_UT_rnbc_blk_var1 │ │ │ │ FLA_Apply_Q_UT_rnbc_blk_var2 │ │ │ │ -FLA_Apply_Q_UT_rnbr_blk_var3 │ │ │ │ -FLA_Apply_Q_UT_rnbr_blk_var1 │ │ │ │ -FLA_Apply_Q_UT_rnbr_blk_var2 │ │ │ │ FLA_Apply_Q_UT_rnfc_blk_var3 │ │ │ │ FLA_Apply_Q_UT_rnfc_blk_var1 │ │ │ │ FLA_Apply_Q_UT_rnfc_blk_var2 │ │ │ │ FLA_Apply_Q_UT_rnfr_blk_var3 │ │ │ │ FLA_Apply_Q_UT_rnfr_blk_var1 │ │ │ │ FLA_Apply_Q_UT_rnfr_blk_var2 │ │ │ │ +FLA_Apply_Q_UT_rnbr_blk_var3 │ │ │ │ +FLA_Apply_Q_UT_rnbr_blk_var1 │ │ │ │ +FLA_Apply_Q_UT_rnbr_blk_var2 │ │ │ │ FLA_Apply_G_rf_opt_var3 │ │ │ │ FLA_Apply_Q_UT_inc_internal │ │ │ │ FLA_Apply_Q_UT_inc_lhfc │ │ │ │ FLA_Apply_Q_UT_inc_lhfc_blk_var1 │ │ │ │ FLA_Apply_Q_UT_inc_lnfc │ │ │ │ FLA_Apply_Q_UT_inc_lnfc_blk_var1 │ │ │ │ libgomp.so.1 │ │ │ │ @@ -5452,17 +5452,17 @@ │ │ │ │ H KxD J{D │ │ │ │ h!F"FSFe │ │ │ │ CF"F!Fd │ │ │ │ h!F"FSFe │ │ │ │ CF"F!Fe │ │ │ │ sN#FsOsI~D │ │ │ │ JNGDJJ#F~DJI │ │ │ │ ->H*F>I#FxD │ │ │ │ aKbJ{DbI │ │ │ │ 'H(J(IxD │ │ │ │ +>H*F>I#FxD │ │ │ │ iI@F#hyD │ │ │ │ zDyD#FPF │ │ │ │ +F/hZF&hPF │ │ │ │ &hyD#FPF │ │ │ │ zDyD#FXF │ │ │ │ .hyD+FXF │ │ │ │ xDzDyD#F │ │ │ │ @@ -5483,66 +5483,66 @@ │ │ │ │ &hyD#F8F │ │ │ │ &hyD#F8F │ │ │ │ D&h9F'JPFzD │ │ │ │ fIHF#hyD │ │ │ │ I>J?HyD │ │ │ │ +PD0F|D!F │ │ │ │ xD3J3F3I │ │ │ │ H{D:`yDxDBF │ │ │ │ ;+`3`xDrK │ │ │ │ +xDSFZFYF │ │ │ │ +F#FyDBF0F │ │ │ │ +FBFyD#F0F │ │ │ │ DuIzD{DHF │ │ │ │ #FfMgJgI}D │ │ │ │ sTKUIUH{D │ │ │ │ +F"FxD!F │ │ │ │ C3K4I4H{D │ │ │ │ C:K:I;H{D │ │ │ │ )H*J*IxD │ │ │ │ -xDSFZFYF │ │ │ │ -F#FyDBF0F │ │ │ │ -FBFyD#F0F │ │ │ │ wJwIzDyD< │ │ │ │ vJwIzDyD- │ │ │ │ vKdB~D{D │ │ │ │ ,H$h-hxD │ │ │ │ *F;F1F F │ │ │ │ VJVKWHzD │ │ │ │ AF2F;F(F │ │ │ │ iKiI{DiH │ │ │ │ aH+FZF!F │ │ │ │ YKYI{DYH │ │ │ │ RHCFZF)F │ │ │ │ D7KZFyD8F{D │ │ │ │ ZF0K8F0I{D │ │ │ │ +:F+F!F F │ │ │ │ F#F*F1F@F │ │ │ │ F#F*F1F@F │ │ │ │ SDYF"F@F │ │ │ │ SD"FYF@F │ │ │ │ SD9F"F@F │ │ │ │ SD"F9F@F │ │ │ │ -:F+F!F F │ │ │ │ ;FnJAFnHzD │ │ │ │ ;F_JAF_HzD │ │ │ │ -3FcJ9FcHzD │ │ │ │ DEFzDyD@F │ │ │ │ +3FcJ9FcHzD │ │ │ │ zD{D0FyD% │ │ │ │ N;F"F!F~D │ │ │ │ DGFzDyD@F │ │ │ │ fzZD F3F │ │ │ │ 2F9FCFHF │ │ │ │ CF*F9FHF │ │ │ │ FJHKI3FxD │ │ │ │ @@ -5565,34 +5565,34 @@ │ │ │ │ KJ+FxDzD │ │ │ │ !F7K8H{D │ │ │ │ )F;F"FPF │ │ │ │ 6K6I"F{D │ │ │ │ .H+F"FxD!F │ │ │ │ 1F;F*F F │ │ │ │ gJ(FgKzD │ │ │ │ +qH3FqI"FxD │ │ │ │ CXFvJwKzD │ │ │ │ *HKF"F!F │ │ │ │ -qH3FqI"FxD │ │ │ │ 3FRFYF F │ │ │ │ zHKFzIZFxD │ │ │ │ -6H#F6I2FxD │ │ │ │ -7H#F7I2FxD │ │ │ │ :H#F:I*FxD │ │ │ │ -!F2KxD"F │ │ │ │ +7H#F7I2FxD │ │ │ │ +6H#F6I2FxD │ │ │ │ (`XFi`IF │ │ │ │ ``hX`!`b` │ │ │ │ `XhVh^`SD │ │ │ │ +!F2KxD"F │ │ │ │ ~D{D0FyD │ │ │ │ #FRFIFHF │ │ │ │ 4H3FRFQF │ │ │ │ 3F FRFQF │ │ │ │ 3F FJFIF │ │ │ │ FKHKI#FxD │ │ │ │ -CF:FHF hI │ │ │ │ `hhX`)`j`] │ │ │ │ +CF:FHF hI │ │ │ │ ;F2F@F hI │ │ │ │ `yhA`:`{` │ │ │ │ h)h(`Xhjhh` │ │ │ │ `ahA`"`c` │ │ │ │ h!h `Xhbh`` │ │ │ │ oH;F"F)FxD │ │ │ │ RFCFYF F │ │ │ │ @@ -5608,181 +5608,181 @@ │ │ │ │ KFBFQF8F │ │ │ │ KFBFQF8F │ │ │ │ h{h9h8`Phx`S` │ │ │ │ h9hzh8`Xhx` │ │ │ │ 0hqh4`\ht` │ │ │ │ RFAF F │ │ │ │ RFAF F │ │ │ │ - RFAF F │ │ │ │ M9F F}D*F │ │ │ │ 9FdJ FzD │ │ │ │ KF9F F*F │ │ │ │ .J9F FzD │ │ │ │ + RFAF F │ │ │ │ CF!F(FJF │ │ │ │ !FAJBL(FzD|D │ │ │ │ 0GDdDqDHE │ │ │ │ )h#hbh!`iha`+` │ │ │ │ (h!hbh `hh``)`j` │ │ │ │ |D(F"F1F │ │ │ │ eJeIfHzDyD │ │ │ │ [AN+hAI~D │ │ │ │ 3@H#D@LyD2F │ │ │ │ -"FNKxD!F{D| │ │ │ │ 7LDADFDMD │ │ │ │ -`chFLC`@F|D"F| │ │ │ │ +`chFLC`@F|D"F │ │ │ │ ZJ{DZIzD │ │ │ │ `HhP`8F#L │ │ │ │ [DYD2F F │ │ │ │ ;+J;`+KzD │ │ │ │ - 1FSFZF(F │ │ │ │ -?hCF"F)F0F │ │ │ │ +"FNKxD!F{Dx │ │ │ │ s!F#`XFn │ │ │ │ 0MDqD3F`EL │ │ │ │ DpD;FeE^ │ │ │ │ +?hCF"F)F0F │ │ │ │ + 1FSFZF(F │ │ │ │ P`"FXFr │ │ │ │ -h!F(F │ │ │ │ +CFRF0F/D │ │ │ │ +lI;FlHZFyD │ │ │ │ +KKyDKH{D │ │ │ │ hFwF1FHF1 │ │ │ │ #"F!F(F" │ │ │ │ ->FwF1FHF/ │ │ │ │ SFqJqHrIzD │ │ │ │ GJGIHHzD │ │ │ │ ?J?I@HzD │ │ │ │ -aJ)F FzD1 │ │ │ │ -JK9F*F F{D( │ │ │ │ -3F:F!FPF │ │ │ │ -:F!FPF3F │ │ │ │ SFJFAF8F │ │ │ │ SFJFAF8F │ │ │ │ SFJFAF8F │ │ │ │ SFJFAF8F │ │ │ │ KFBFQF8F │ │ │ │ KFBFQF8F │ │ │ │ +3F:F!FPF │ │ │ │ +:F!FPF3F │ │ │ │ +aJ)F FzD/ │ │ │ │ +JK9F*F F{D% │ │ │ │ AFKFRFXF │ │ │ │ KF)FRFXF │ │ │ │ Hz*FKF9FPF │ │ │ │ Hz:FKF)F F │ │ │ │ < FXN)FXO< │ │ │ │ KF:FYFPF │ │ │ │ #F2FYFPF │ │ │ │ @@ -5800,43 +5800,43 @@ │ │ │ │ BF3FAF.F │ │ │ │ BK1F"FHF{D │ │ │ │ /H0J0IxD │ │ │ │ F;F"FQF@F │ │ │ │ FCF*FYF8F │ │ │ │ FCF2FQF8F │ │ │ │ F[F*FQFHF │ │ │ │ -%K%J&H{DzD │ │ │ │ 0&D_DID`E │ │ │ │ 0^D'DqD`E │ │ │ │ 0^D'DqD`E │ │ │ │ 0&D_DIDpE │ │ │ │ 0^D'DaDpE │ │ │ │ 0&D_DID`E │ │ │ │ 0^D'DqD`E │ │ │ │ +%K%J&H{DzD │ │ │ │ #h9FBFHF │ │ │ │ ?H@J@IxD │ │ │ │ ,H-J-IxD │ │ │ │ F)h"h0hS │ │ │ │ H1h#hxD*h │ │ │ │ 3,Y$h4`O │ │ │ │ 3,Y$h4`O │ │ │ │ +UJ)F FzD │ │ │ │ +BJCHyDzD │ │ │ │ {;F"FIF(F │ │ │ │ k;F"FIF(F │ │ │ │ E FNIyD │ │ │ │ KDID:FXF │ │ │ │ KDID:FXF │ │ │ │ -UJ)F FzD │ │ │ │ -BJCHyDzD │ │ │ │ yDzDxD#F │ │ │ │ \IJF\H{DyD │ │ │ │ -IxD{DRFyD │ │ │ │ -#F=I%hyD │ │ │ │ LHLIxDyD │ │ │ │ DUIxD{DJF │ │ │ │ NIF F~D2F │ │ │ │ +IxD{DRFyD │ │ │ │ +#F=I%hyD │ │ │ │ xDSFZFYF │ │ │ │ F#FyDRF0F │ │ │ │ F#F0FyDRF │ │ │ │ +FZFxDYF │ │ │ │ GMGKHJ}DHI{DzD │ │ │ │ 4K4I5H{D │ │ │ │ kKlIlH{D │ │ │ │ @@ -5845,60 +5845,60 @@ │ │ │ │ 1M1K2J}D{D/ │ │ │ │ yDGKxD{D │ │ │ │ wJwIzDyD4 │ │ │ │ vJwIzDyD │ │ │ │ wKdB~D{D │ │ │ │ JKdB~D{D │ │ │ │ CDJFYF0F │ │ │ │ -AFHF#F"F │ │ │ │ |H|J}IxDzD │ │ │ │ *F;F1F F │ │ │ │ \J\I]HzDyD │ │ │ │ QKRI{DRH │ │ │ │ IH+FRF!F │ │ │ │ AKBI{DBH │ │ │ │ 9H3FRF)F │ │ │ │ +AFHF#F"F │ │ │ │ zD{DyDXF │ │ │ │ F#F*F1F@F │ │ │ │ F#F*F1F@F │ │ │ │ SDYF"F@F │ │ │ │ SD"FYF@F │ │ │ │ SD9F"F@F │ │ │ │ SD"F9F@F │ │ │ │ :F+F!F F │ │ │ │ +VIJF+FyD │ │ │ │ KF0FRFQF │ │ │ │ SF0FZFYF │ │ │ │ -VIJF+FyD │ │ │ │ )J)K*HzD{D │ │ │ │ EJFsMIFsO& │ │ │ │ zD{D(FyD" │ │ │ │ (FKFBFAF │ │ │ │ 1D5D3D`E │ │ │ │ DGFzDyD@F │ │ │ │ F+FJFIF|D │ │ │ │ h!F(F │ │ │ │ #0[BcESP │ │ │ │ hIFK1F*F F{Db │ │ │ │ +>K1F*F F{Da │ │ │ │ `DVDJ?HyDzD │ │ │ │ D8F|D!F@ │ │ │ │ YKyDYHBF{D │ │ │ │ IxD{DRFyD │ │ │ │ #F=I%hyDD │ │ │ │ -DUIxD{DJF │ │ │ │ -NIF F~D2F; │ │ │ │ -PHPIxDyD │ │ │ │ xDSFZFYF │ │ │ │ F#FyDRF0F │ │ │ │ F#F0FyDRF │ │ │ │ +PHPIxDyD │ │ │ │ ET5;FyD-h │ │ │ │ -yD KxD{D: │ │ │ │ +yD KxD{D; │ │ │ │ +DUIxD{DJF │ │ │ │ +NIF F~D2F9 │ │ │ │ +FZFxDYF │ │ │ │ FMFKGJ}DGI{DzD │ │ │ │ 3K3I4H{D │ │ │ │ kKlIlH{D │ │ │ │ \H\J]IxD │ │ │ │ LKMIMH{D │ │ │ │ IzDyD+F@ │ │ │ │ @@ -6217,82 +6217,82 @@ │ │ │ │ SD9F"F@F │ │ │ │ SD"F9F@F │ │ │ │ :F+F!F F │ │ │ │ VIJF+FyD │ │ │ │ XJXKYHzD{D │ │ │ │ KF0FRFQF │ │ │ │ SF0FZFYF │ │ │ │ -zD{D(FyD" │ │ │ │ -(FKFBFAF │ │ │ │ )J)K*HzD{D │ │ │ │ EJFsMIFsO& │ │ │ │ -DGFzDyD@F │ │ │ │ -FyD#F5F4 │ │ │ │ -FyD;F5F4 │ │ │ │ -2F9FCFPF1 │ │ │ │ -CF*F9FPF │ │ │ │ +zD{D(FyD" │ │ │ │ +(FKFBFAF │ │ │ │ +FyD#F5F5 │ │ │ │ zD{D FyD3 │ │ │ │ F+FRFQF|D │ │ │ │ +DGFzDyD@F │ │ │ │ +FyD;F5F3 │ │ │ │ +2F9FCFPF0 │ │ │ │ +CF*F9FPF │ │ │ │ fzZD0F;F │ │ │ │ zH!FzK"FxD{D │ │ │ │ FEHEI+FxD │ │ │ │ 1F:F@FcFP │ │ │ │ ~D;F2FHF │ │ │ │ ;F"F1FHF │ │ │ │ 9F0FKFBF │ │ │ │ 0qD,D2D`E │ │ │ │ [F!F(F:F │ │ │ │ +CF"F1F8F │ │ │ │ +1F FKFBF │ │ │ │ "9`{DZ`5 │ │ │ │ hM!FhJ}DzD │ │ │ │ [F!F0F*F │ │ │ │ !F5L|D"F │ │ │ │ F9FJFcFR │ │ │ │ -CF"F1F8F │ │ │ │ -1F FKFBF │ │ │ │ xKF2FAF8F │ │ │ │ XDsEQhJDD │ │ │ │ WKxDWJ{DzD │ │ │ │ +`.J,KzD │ │ │ │ +XFN+hFI~D │ │ │ │ +3FH#DFLyD2F │ │ │ │ [FRF1F8F │ │ │ │ [FJF1F8F │ │ │ │ |D(F"F1F │ │ │ │ -#F:F)F0F │ │ │ │ +#F:F)F0F │ │ │ │ J[F9F0FzD │ │ │ │ -XFN+hFI~D │ │ │ │ -3FH#DFLyD2F │ │ │ │ !D D&DrE? │ │ │ │ 1FKFRF(F │ │ │ │ -F?L?M@N|D}D │ │ │ │ |DaXh!F(F │ │ │ │ hIFh!F(F │ │ │ │ M8F}D)F" │ │ │ │ }M0F}D)F" │ │ │ │ -0FZN~D1F! │ │ │ │ -KM8F}D)F! │ │ │ │ +0FZN~D1F" │ │ │ │ +KM8F}D)F" │ │ │ │ TF]FPFYF │ │ │ │ [F9FRF F# │ │ │ │ !F8K9J9H{D │ │ │ │ [F0FRF!F+ │ │ │ │ 3h:FQFHF │ │ │ │ 3h"FQF(F │ │ │ │ 4:*FyDxD{D │ │ │ │ F#FIFZF0F │ │ │ │ F#FIFZF0F │ │ │ │ FKFQFBF8F │ │ │ │ -08*FxD{D% │ │ │ │ +08*FxD{D& │ │ │ │ F+FIFRF@F │ │ │ │ |DSFYF*F0F │ │ │ │ FKF!F*F8F │ │ │ │ 'I3h'HyD │ │ │ │ JSFZF(F9h8 │ │ │ │ +F2F@F9F │ │ │ │ 1FSF*F8F │ │ │ │ @@ -6680,30 +6680,30 @@ │ │ │ │ ;F!F*FHF │ │ │ │ KFAF"h8F │ │ │ │ #FAF"h8F │ │ │ │ KF*F$hAF8F │ │ │ │ #F*F!F8F │ │ │ │ #F*FAF8F │ │ │ │ :J)F FzD │ │ │ │ -F,Y$h4`O │ │ │ │ -5I5K6JyD6H{DzD │ │ │ │ KF:F!F0F │ │ │ │ ;FBF!F0F │ │ │ │ +F,Y$h4`O │ │ │ │ +5I5K6JyD6H{DzD │ │ │ │ )M*K*I}D │ │ │ │ -8J)F FzD │ │ │ │ +F:F!F0F │ │ │ │ ;FBF!F0F │ │ │ │ +F:F!FHF │ │ │ │ +F:F!FHF │ │ │ │ <`LJFKzD │ │ │ │ +8J)F FzD │ │ │ │ pI+FHF:FyD │ │ │ │ ;FBF!F(F │ │ │ │ ++FBF9F F │ │ │ │ 3FBF!F(F │ │ │ │ TKUHzD{D │ │ │ │ -+FBF9F F │ │ │ │ FDHEI+FxD │ │ │ │ F@400 5 │ │ │ │ KF:F!F0F │ │ │ │ ;FBF!F0F │ │ │ │ SFJF!F(F │ │ │ │ KF:F!F(F │ │ │ │ ]J^KzD^I │ │ │ │ @@ -6714,47 +6714,47 @@ │ │ │ │ 3FBFPF h │ │ │ │ ;FBFAF F │ │ │ │ 3H#F3I*FxD │ │ │ │ FKHKI#FxD │ │ │ │ +F"FYFPF │ │ │ │ $7I/F7KzDyD │ │ │ │ SD1F:F(F │ │ │ │ +0&3D>DzD │ │ │ │ VJ)F FzD │ │ │ │ @K1F*F F{D │ │ │ │ -0&3D>DzD │ │ │ │ +F"FYF@F │ │ │ │ 3FJF8F h │ │ │ │ "{HFYF2F │ │ │ │ zD(I(HyD │ │ │ │ yJyI#FzD │ │ │ │ *F!F8FSF │ │ │ │ PJQI#FzD │ │ │ │ ->FwF1FHF │ │ │ │ wJwHxIzD │ │ │ │ !'J(IzDyD │ │ │ │ bJcIcHzD │ │ │ │ ZJ[I[HzD │ │ │ │ -3F:F!FPF │ │ │ │ -!FPF3F:F │ │ │ │ +>FwF1FHF │ │ │ │ `J)F FzD │ │ │ │ KK9F*F F{D │ │ │ │ -AFKFRFXF │ │ │ │ -KF)FRFXF │ │ │ │ +3F:F!FPF │ │ │ │ +!FPF3F:F │ │ │ │ Hk:FIFPFP │ │ │ │ SFJFAF8F │ │ │ │ SFJFAF8F │ │ │ │ SFJFAF8F │ │ │ │ SFJFAF8F │ │ │ │ KFBFQF8F │ │ │ │ KFBFQF8F │ │ │ │ +AFKFRFXF │ │ │ │ +KF)FRFXF │ │ │ │ +< FXN)FXO │ │ │ │ H{*FSFIF8F │ │ │ │ H{SF2FIF8F │ │ │ │ H{:FKF)F F │ │ │ │ H{KFBF)F F │ │ │ │ -< FXN)FXO │ │ │ │ KF:FYFPF │ │ │ │ #F2FYFPF │ │ │ │ RJ)F FzD │ │ │ │ : │ │ │ │ add ip, pc, #6291456 @ 0x600000 │ │ │ │ add ip, ip, #167936 @ 0x29000 │ │ │ │ ldr pc, [ip, #2656]! @ 0xa60 │ │ │ │ │ │ │ │ -0005f194 : │ │ │ │ +0005f194 : │ │ │ │ add ip, pc, #6291456 @ 0x600000 │ │ │ │ add ip, ip, #167936 @ 0x29000 │ │ │ │ ldr pc, [ip, #2648]! @ 0xa58 │ │ │ │ │ │ │ │ -0005f1a0 : │ │ │ │ +0005f1a0 : │ │ │ │ add ip, pc, #6291456 @ 0x600000 │ │ │ │ add ip, ip, #167936 @ 0x29000 │ │ │ │ ldr pc, [ip, #2640]! @ 0xa50 │ │ │ │ │ │ │ │ 0005f1ac : │ │ │ │ add ip, pc, #6291456 @ 0x600000 │ │ │ │ add ip, ip, #167936 @ 0x29000 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -36,17 +36,17 @@ │ │ │ │ beq.n 67840 │ │ │ │ ldr r3, [pc, #20] @ (67850 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ cbz r3, 67840 │ │ │ │ bx r3 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strh r6, [r7, #30] │ │ │ │ + strh r6, [r2, #30] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r4, [r7, #30] │ │ │ │ + strh r4, [r2, #30] │ │ │ │ lsls r2, r4, #1 │ │ │ │ @ instruction: 0xe8de0061 │ │ │ │ ldr r4, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #32] @ (67878 ) │ │ │ │ ldr r3, [pc, #36] @ (6787c ) │ │ │ │ add r0, pc │ │ │ │ @@ -60,17 +60,17 @@ │ │ │ │ beq.n 67874 │ │ │ │ ldr r3, [pc, #20] @ (67884 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ cbz r3, 67874 │ │ │ │ bx r3 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strh r4, [r2, #30] │ │ │ │ + strh r4, [r5, #28] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r0, [r2, #30] │ │ │ │ + strh r0, [r5, #28] │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldmia.w r0!, {r0, r5, r6} │ │ │ │ ldr r0, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ push {r3, lr} │ │ │ │ ldr r3, [pc, #40] @ (678b4 ) │ │ │ │ ldr r2, [pc, #40] @ (678b8 ) │ │ │ │ @@ -87,22 +87,22 @@ │ │ │ │ blx 67284 <__cxa_finalize@plt> │ │ │ │ bl 67828 │ │ │ │ ldr r3, [pc, #24] @ (678c4 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strb r2, [r3, #0] │ │ │ │ pop {r3, pc} │ │ │ │ - strh r6, [r3, #28] │ │ │ │ + strh r6, [r6, #26] │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmia.w r0, {r0, r5, r6} │ │ │ │ ldrsh r4, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ bx fp │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r6, [r7, #26] │ │ │ │ + strh r6, [r2, #26] │ │ │ │ lsls r2, r4, #1 │ │ │ │ b.n 67854 │ │ │ │ nop │ │ │ │ │ │ │ │ 000678cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -167,15 +167,15 @@ │ │ │ │ ldr r1, [pc, #16] @ (6796c ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ b.n 6792a │ │ │ │ nop │ │ │ │ - stc2l 0, cr0, [r2], {96} @ 0x60 │ │ │ │ + ldc2l 0, cr0, [sl], #384 @ 0x180 │ │ │ │ │ │ │ │ 00067970 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -237,15 +237,15 @@ │ │ │ │ ldr r1, [pc, #16] @ (67a10 ) │ │ │ │ movs r2, #94 @ 0x5e │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ b.n 679ce │ │ │ │ nop │ │ │ │ - ldc2 0, cr0, [lr], {96} @ 0x60 │ │ │ │ + mrrc2 0, 6, r0, r6, cr0 │ │ │ │ │ │ │ │ 00067a14 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r5, [pc, #232] @ (67b10 ) │ │ │ │ @@ -345,15 +345,15 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ b.n 678e0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ b.n 67770 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xfb440060 │ │ │ │ + @ instruction: 0xfb7c0060 │ │ │ │ │ │ │ │ 00067b20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r5, [pc, #232] @ (67c1c ) │ │ │ │ @@ -453,15 +453,15 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ b.n 677d4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ b.n 67664 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xfa380060 │ │ │ │ + @ instruction: 0xfa700060 │ │ │ │ │ │ │ │ 00067c2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r5, [pc, #400] @ (67dd0 ) │ │ │ │ @@ -607,15 +607,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 67754 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ b.n 684b8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh.w r0, [r8, #96] @ 0x60 │ │ │ │ + str??.w r0, [r0, #96] @ 0x60 │ │ │ │ │ │ │ │ 00067de8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r5, [pc, #400] @ (67f8c ) │ │ │ │ @@ -761,15 +761,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 68598 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ b.n 682fc │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xf6ec0060 │ │ │ │ + @ instruction: 0xf7240060 │ │ │ │ │ │ │ │ 00067fa4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r5, [pc, #396] @ (68144 ) │ │ │ │ @@ -913,15 +913,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 683d8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ svc 246 @ 0xf6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xf5340060 │ │ │ │ + sbc.w r0, ip, #14680064 @ 0xe00000 │ │ │ │ │ │ │ │ 0006815c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r5, [pc, #396] @ (682fc ) │ │ │ │ @@ -1065,15 +1065,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ svc 140 @ 0x8c │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ udf #62 @ 0x3e │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xf37c0060 │ │ │ │ + @ instruction: 0xf3b40060 │ │ │ │ │ │ │ │ 00068314 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r5, [pc, #400] @ (684b8 ) │ │ │ │ @@ -1219,15 +1219,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ble.n 6846c │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 683d0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xf1e40060 │ │ │ │ + @ instruction: 0xf21c0060 │ │ │ │ │ │ │ │ 000684d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r5, [pc, #400] @ (68674 ) │ │ │ │ @@ -1373,15 +1373,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 686b0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ bge.n 68614 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bic.w r0, r8, #96 @ 0x60 │ │ │ │ + orn r0, r0, #96 @ 0x60 │ │ │ │ │ │ │ │ 0006868c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r5, [pc, #396] @ (6882c ) │ │ │ │ @@ -1525,15 +1525,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ bge.n 688f0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ bls.n 6885c │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cdp 0, 7, cr0, cr0, cr0, {3} │ │ │ │ + cdp 0, 10, cr0, cr8, cr0, {3} │ │ │ │ │ │ │ │ 00068844 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r5, [pc, #396] @ (689e4 ) │ │ │ │ @@ -1677,15 +1677,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 68938 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 68aa4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldc 0, cr0, [r8], #384 @ 0x180 │ │ │ │ + ldcl 0, cr0, [r0], #384 @ 0x180 │ │ │ │ │ │ │ │ 000689fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r5, [pc, #400] @ (68ba0 ) │ │ │ │ @@ -1831,15 +1831,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 68b84 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 68ae8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xeafc0060 │ │ │ │ + @ instruction: 0xeb340060 │ │ │ │ │ │ │ │ 00068bb8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r5, [pc, #400] @ (68d5c ) │ │ │ │ @@ -1985,15 +1985,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 68dc8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 68d2c │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strd r0, r0, [r0, #-384] @ 0x180 │ │ │ │ + ldrd r0, r0, [r8, #-384]! @ 0x180 │ │ │ │ │ │ │ │ 00068d74 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r5, [pc, #400] @ (68f18 ) │ │ │ │ @@ -2138,15 +2138,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 6900c │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 68f78 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 68e3c │ │ │ │ + b.n 68eac │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00068f30 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -2292,15 +2292,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ bne.n 69050 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ beq.n 691bc │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 68c80 │ │ │ │ + b.n 68cf0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 000690ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ @@ -2565,15 +2565,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r1, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 699e0 │ │ │ │ + b.n 69a50 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 000693d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ @@ -2838,15 +2838,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r3, r4} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2, {r1, r2, r3, r4, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 696fc │ │ │ │ + b.n 6976c │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 000696b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ @@ -3114,15 +3114,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {r3, r4, r5} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r2, r4, r5, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ble.n 69a14 │ │ │ │ + ble.n 69a84 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 000699a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ @@ -3390,15 +3390,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r2, r3, r6} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r3, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bge.n 69d28 │ │ │ │ + bge.n 69b98 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00069c8c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3784] @ 0xec8 │ │ │ │ @@ -3740,15 +3740,15 @@ │ │ │ │ nop │ │ │ │ stmia r4!, {r2, r3, r5, r6} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r2, r4, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bvc.n 6a148 │ │ │ │ + bvc.n 69fb8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006a050 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3784] @ 0xec8 │ │ │ │ @@ -4090,1185 +4090,81 @@ │ │ │ │ nop │ │ │ │ stmia r0!, {r3, r5, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ yield │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bcc.n 6a384 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0006a414 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ - ldr r5, [pc, #324] @ (6a56c ) │ │ │ │ - sub sp, #108 @ 0x6c │ │ │ │ - ldr r4, [pc, #324] @ (6a570 ) │ │ │ │ - mov r6, r2 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w r9, [pc, #324] @ 6a574 │ │ │ │ - ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ - add r9, pc │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #100] @ 0x64 │ │ │ │ - mov.w r4, #0 │ │ │ │ - str.w sl, [sp] │ │ │ │ - str.w r8, [sp, #4] │ │ │ │ - mov r4, r0 │ │ │ │ - blx 581d4 │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6a53c │ │ │ │ - cmp.w r0, #312 @ 0x138 │ │ │ │ - it eq │ │ │ │ - mvneq.w r0, #1 │ │ │ │ - beq.n 6a53e │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6a53c │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.n 6a558 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r0, sp, #40 @ 0x28 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - mov fp, r2 │ │ │ │ - blx 67538 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r5, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ - add r4, sp, #12 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, sp, #72 @ 0x48 │ │ │ │ - mov r0, r6 │ │ │ │ - movs r1, #1 │ │ │ │ - blx 65bf8 │ │ │ │ - mov r3, r7 │ │ │ │ - movs r2, #1 │ │ │ │ - mov r1, fp │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ - mov r6, r7 │ │ │ │ - blx 59070 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, fp │ │ │ │ - movs r1, #1 │ │ │ │ - mov r0, sl │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r3, [pc, #188] @ (6a578 ) │ │ │ │ - ldr.w ip, [r9, r3] │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add.w lr, ip, #16 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - mov lr, r7 │ │ │ │ - add.w ip, sp, #12 │ │ │ │ - ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #60 @ 0x3c │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 65ff0 │ │ │ │ - add r3, sp, #84 @ 0x54 │ │ │ │ - mov r4, r0 │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - movw r0, #701 @ 0x2bd │ │ │ │ - ldmia.w r7, {r1, r2, r3} │ │ │ │ - blx 5d0dc │ │ │ │ - mov r0, r5 │ │ │ │ - blx 67768 │ │ │ │ - mov r0, r7 │ │ │ │ - blx 67768 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - blx 64a28 │ │ │ │ - adds r3, r4, #1 │ │ │ │ - ite ne │ │ │ │ - addne r4, #1 │ │ │ │ - moveq r4, #0 │ │ │ │ - str.w r4, [r8] │ │ │ │ - movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (6a57c ) │ │ │ │ - ldr r3, [pc, #44] @ (6a570 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 6a568 │ │ │ │ - add sp, #108 @ 0x6c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #36] @ (6a580 ) │ │ │ │ - movs r2, #72 @ 0x48 │ │ │ │ - mvn.w r0, #107 @ 0x6b │ │ │ │ - add r1, pc │ │ │ │ - blx 61d64 │ │ │ │ - b.n 6a470 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - pop {r2, r5, r6, r7} │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - pop {r2, r4, r6, r7} │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ - movs r0, r0 │ │ │ │ - cbnz r6, 6a5f2 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - bne.n 6a4bc │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0006a584 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ - ldr r5, [pc, #324] @ (6a6dc ) │ │ │ │ - sub sp, #108 @ 0x6c │ │ │ │ - ldr r4, [pc, #324] @ (6a6e0 ) │ │ │ │ - mov r6, r2 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w r9, [pc, #324] @ 6a6e4 │ │ │ │ - ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ - add r9, pc │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #100] @ 0x64 │ │ │ │ - mov.w r4, #0 │ │ │ │ - str.w sl, [sp] │ │ │ │ - str.w r8, [sp, #4] │ │ │ │ - mov r4, r0 │ │ │ │ - blx 57f04 │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6a6ac │ │ │ │ - cmp.w r0, #312 @ 0x138 │ │ │ │ - it eq │ │ │ │ - mvneq.w r0, #1 │ │ │ │ - beq.n 6a6ae │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6a6ac │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.n 6a6c8 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r0, sp, #40 @ 0x28 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - mov fp, r2 │ │ │ │ - blx 67538 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r5, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - add r4, sp, #12 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, sp, #72 @ 0x48 │ │ │ │ - mov r0, r6 │ │ │ │ - movs r1, #1 │ │ │ │ - blx 65bf8 │ │ │ │ - mov r3, r7 │ │ │ │ - movs r2, #1 │ │ │ │ - mov r1, fp │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ - mov r6, r7 │ │ │ │ - blx 59070 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, fp │ │ │ │ - movs r1, #1 │ │ │ │ - mov r0, sl │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r3, [pc, #188] @ (6a6e8 ) │ │ │ │ - ldr.w ip, [r9, r3] │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add.w lr, ip, #16 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - mov lr, r7 │ │ │ │ - add.w ip, sp, #12 │ │ │ │ - ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #60 @ 0x3c │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 65ff0 │ │ │ │ - add r3, sp, #84 @ 0x54 │ │ │ │ - mov r4, r0 │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - movw r0, #701 @ 0x2bd │ │ │ │ - ldmia.w r7, {r1, r2, r3} │ │ │ │ - blx 5d0dc │ │ │ │ - mov r0, r5 │ │ │ │ - blx 67768 │ │ │ │ - mov r0, r7 │ │ │ │ - blx 67768 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - blx 64a28 │ │ │ │ - adds r3, r4, #1 │ │ │ │ - ite ne │ │ │ │ - addne r4, #1 │ │ │ │ - moveq r4, #0 │ │ │ │ - str.w r4, [r8] │ │ │ │ - movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (6a6ec ) │ │ │ │ - ldr r3, [pc, #44] @ (6a6e0 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 6a6d8 │ │ │ │ - add sp, #108 @ 0x6c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #36] @ (6a6f0 ) │ │ │ │ - movs r2, #84 @ 0x54 │ │ │ │ - mvn.w r0, #107 @ 0x6b │ │ │ │ - add r1, pc │ │ │ │ - blx 61d64 │ │ │ │ - b.n 6a5e0 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - cbnz r4, 6a73c │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - cbnz r4, 6a740 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ - movs r0, r0 │ │ │ │ - rev16 r6, r3 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - beq.n 6a74c │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0006a6f4 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ - ldr r5, [pc, #324] @ (6a84c ) │ │ │ │ - sub sp, #108 @ 0x6c │ │ │ │ - ldr r4, [pc, #324] @ (6a850 ) │ │ │ │ - mov r6, r2 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w r9, [pc, #324] @ 6a854 │ │ │ │ - ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ - add r9, pc │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #100] @ 0x64 │ │ │ │ - mov.w r4, #0 │ │ │ │ - str.w sl, [sp] │ │ │ │ - str.w r8, [sp, #4] │ │ │ │ - mov r4, r0 │ │ │ │ - blx 5f790 │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6a81c │ │ │ │ - cmp.w r0, #312 @ 0x138 │ │ │ │ - it eq │ │ │ │ - mvneq.w r0, #1 │ │ │ │ - beq.n 6a81e │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6a81c │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.n 6a838 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r0, sp, #40 @ 0x28 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - mov fp, r2 │ │ │ │ - blx 67538 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r5, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - movs r0, #102 @ 0x66 │ │ │ │ - add r4, sp, #12 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, sp, #72 @ 0x48 │ │ │ │ - mov r0, r6 │ │ │ │ - movs r1, #1 │ │ │ │ - blx 65bf8 │ │ │ │ - mov r3, r7 │ │ │ │ - movs r2, #1 │ │ │ │ - mov r1, fp │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ - mov r6, r7 │ │ │ │ - blx 59070 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, fp │ │ │ │ - movs r1, #1 │ │ │ │ - mov r0, sl │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r3, [pc, #188] @ (6a858 ) │ │ │ │ - ldr.w ip, [r9, r3] │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add.w lr, ip, #16 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - mov lr, r7 │ │ │ │ - add.w ip, sp, #12 │ │ │ │ - ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #60 @ 0x3c │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 65ff0 │ │ │ │ - add r3, sp, #84 @ 0x54 │ │ │ │ - mov r4, r0 │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - movw r0, #701 @ 0x2bd │ │ │ │ - ldmia.w r7, {r1, r2, r3} │ │ │ │ - blx 5d0dc │ │ │ │ - mov r0, r5 │ │ │ │ - blx 67768 │ │ │ │ - mov r0, r7 │ │ │ │ - blx 67768 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - blx 64a28 │ │ │ │ - adds r3, r4, #1 │ │ │ │ - ite ne │ │ │ │ - addne r4, #1 │ │ │ │ - moveq r4, #0 │ │ │ │ - str.w r4, [r8] │ │ │ │ - movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (6a85c ) │ │ │ │ - ldr r3, [pc, #44] @ (6a850 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 6a848 │ │ │ │ - add sp, #108 @ 0x6c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #36] @ (6a860 ) │ │ │ │ - movs r2, #96 @ 0x60 │ │ │ │ - mvn.w r0, #107 @ 0x6b │ │ │ │ - add r1, pc │ │ │ │ - blx 61d64 │ │ │ │ - b.n 6a750 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - rev r4, r0 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - cbnz r4, 6a894 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ - movs r0, r0 │ │ │ │ - @ instruction: 0xb8ee │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0006a864 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ - ldr r5, [pc, #324] @ (6a9bc ) │ │ │ │ - sub sp, #108 @ 0x6c │ │ │ │ - ldr r4, [pc, #324] @ (6a9c0 ) │ │ │ │ - mov r6, r2 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w r9, [pc, #324] @ 6a9c4 │ │ │ │ - ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ - add r9, pc │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #100] @ 0x64 │ │ │ │ - mov.w r4, #0 │ │ │ │ - str.w sl, [sp] │ │ │ │ - str.w r8, [sp, #4] │ │ │ │ - mov r4, r0 │ │ │ │ - blx 66ab8 │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6a98c │ │ │ │ - cmp.w r0, #312 @ 0x138 │ │ │ │ - it eq │ │ │ │ - mvneq.w r0, #1 │ │ │ │ - beq.n 6a98e │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6a98c │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.n 6a9a8 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r0, sp, #40 @ 0x28 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - mov fp, r2 │ │ │ │ - blx 67538 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r5, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - movs r0, #103 @ 0x67 │ │ │ │ - add r4, sp, #12 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, sp, #72 @ 0x48 │ │ │ │ - mov r0, r6 │ │ │ │ - movs r1, #1 │ │ │ │ - blx 65bf8 │ │ │ │ - mov r3, r7 │ │ │ │ - movs r2, #1 │ │ │ │ - mov r1, fp │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ - mov r6, r7 │ │ │ │ - blx 59070 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, fp │ │ │ │ - movs r1, #1 │ │ │ │ - mov r0, sl │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r3, [pc, #188] @ (6a9c8 ) │ │ │ │ - ldr.w ip, [r9, r3] │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add.w lr, ip, #16 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - mov lr, r7 │ │ │ │ - add.w ip, sp, #12 │ │ │ │ - ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #60 @ 0x3c │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 65ff0 │ │ │ │ - add r3, sp, #84 @ 0x54 │ │ │ │ - mov r4, r0 │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - movw r0, #701 @ 0x2bd │ │ │ │ - ldmia.w r7, {r1, r2, r3} │ │ │ │ - blx 5d0dc │ │ │ │ - mov r0, r5 │ │ │ │ - blx 67768 │ │ │ │ - mov r0, r7 │ │ │ │ - blx 67768 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - blx 64a28 │ │ │ │ - adds r3, r4, #1 │ │ │ │ - ite ne │ │ │ │ - addne r4, #1 │ │ │ │ - moveq r4, #0 │ │ │ │ - str.w r4, [r8] │ │ │ │ - movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (6a9cc ) │ │ │ │ - ldr r3, [pc, #44] @ (6a9c0 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 6a9b8 │ │ │ │ - add sp, #108 @ 0x6c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #36] @ (6a9d0 ) │ │ │ │ - movs r2, #109 @ 0x6d │ │ │ │ - mvn.w r0, #107 @ 0x6b │ │ │ │ - add r1, pc │ │ │ │ - blx 61d64 │ │ │ │ - b.n 6a8c0 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0xb894 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - @ instruction: 0xb884 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ - movs r0, r0 │ │ │ │ - @ instruction: 0xb77e │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldmia r5!, {r2, r3, r6} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0006a9d4 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ - ldr r5, [pc, #324] @ (6ab2c ) │ │ │ │ - sub sp, #108 @ 0x6c │ │ │ │ - ldr r4, [pc, #324] @ (6ab30 ) │ │ │ │ - mov r6, r2 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w r9, [pc, #324] @ 6ab34 │ │ │ │ - ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ - add r9, pc │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #100] @ 0x64 │ │ │ │ - mov.w r4, #0 │ │ │ │ - str.w sl, [sp] │ │ │ │ - str.w r8, [sp, #4] │ │ │ │ - mov r4, r0 │ │ │ │ - blx 633b8 │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6aafc │ │ │ │ - cmp.w r0, #312 @ 0x138 │ │ │ │ - it eq │ │ │ │ - mvneq.w r0, #1 │ │ │ │ - beq.n 6aafe │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6aafc │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.n 6ab18 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r0, sp, #40 @ 0x28 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - mov fp, r2 │ │ │ │ - blx 67538 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r5, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ - add r4, sp, #12 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, sp, #72 @ 0x48 │ │ │ │ - mov r0, r6 │ │ │ │ - movs r1, #1 │ │ │ │ - blx 65bf8 │ │ │ │ - mov r3, r7 │ │ │ │ - movs r2, #1 │ │ │ │ - mov r1, fp │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ - mov r6, r7 │ │ │ │ - blx 59070 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, fp │ │ │ │ - movs r1, #1 │ │ │ │ - mov r0, sl │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r3, [pc, #188] @ (6ab38 ) │ │ │ │ - ldr.w ip, [r9, r3] │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add.w lr, ip, #16 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - mov lr, r7 │ │ │ │ - add.w ip, sp, #12 │ │ │ │ - ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #60 @ 0x3c │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 65ff0 │ │ │ │ - add r3, sp, #84 @ 0x54 │ │ │ │ - mov r4, r0 │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - movw r0, #701 @ 0x2bd │ │ │ │ - ldmia.w r7, {r1, r2, r3} │ │ │ │ - blx 5d0dc │ │ │ │ - mov r0, r5 │ │ │ │ - blx 67768 │ │ │ │ - mov r0, r7 │ │ │ │ - blx 67768 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - blx 64a28 │ │ │ │ - adds r3, r4, #1 │ │ │ │ - ite ne │ │ │ │ - addne r4, #1 │ │ │ │ - moveq r4, #0 │ │ │ │ - str.w r4, [r8] │ │ │ │ - movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (6ab3c ) │ │ │ │ - ldr r3, [pc, #44] @ (6ab30 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 6ab28 │ │ │ │ - add sp, #108 @ 0x6c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #36] @ (6ab40 ) │ │ │ │ - movs r2, #130 @ 0x82 │ │ │ │ - mvn.w r0, #107 @ 0x6b │ │ │ │ - add r1, pc │ │ │ │ - blx 61d64 │ │ │ │ - b.n 6aa30 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0xb724 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - @ instruction: 0xb714 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ - movs r0, r0 │ │ │ │ - @ instruction: 0xb60e │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldmia r3, {r2, r3, r4, r6, r7} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0006ab44 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ - ldr r5, [pc, #324] @ (6ac9c ) │ │ │ │ - sub sp, #108 @ 0x6c │ │ │ │ - ldr r4, [pc, #324] @ (6aca0 ) │ │ │ │ - mov r6, r2 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w r9, [pc, #324] @ 6aca4 │ │ │ │ - ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ - add r9, pc │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #100] @ 0x64 │ │ │ │ - mov.w r4, #0 │ │ │ │ - str.w sl, [sp] │ │ │ │ - str.w r8, [sp, #4] │ │ │ │ - mov r4, r0 │ │ │ │ - blx 66f50 │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6ac6c │ │ │ │ - cmp.w r0, #312 @ 0x138 │ │ │ │ - it eq │ │ │ │ - mvneq.w r0, #1 │ │ │ │ - beq.n 6ac6e │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6ac6c │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.n 6ac88 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r0, sp, #40 @ 0x28 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - mov fp, r2 │ │ │ │ - blx 67538 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r5, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - add r4, sp, #12 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, sp, #72 @ 0x48 │ │ │ │ - mov r0, r6 │ │ │ │ - movs r1, #1 │ │ │ │ - blx 65bf8 │ │ │ │ - mov r3, r7 │ │ │ │ - movs r2, #1 │ │ │ │ - mov r1, fp │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ - mov r6, r7 │ │ │ │ - blx 59070 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, fp │ │ │ │ - movs r1, #1 │ │ │ │ - mov r0, sl │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r3, [pc, #188] @ (6aca8 ) │ │ │ │ - ldr.w ip, [r9, r3] │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add.w lr, ip, #16 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - mov lr, r7 │ │ │ │ - add.w ip, sp, #12 │ │ │ │ - ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #60 @ 0x3c │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 65ff0 │ │ │ │ - add r3, sp, #84 @ 0x54 │ │ │ │ - mov r4, r0 │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - movw r0, #701 @ 0x2bd │ │ │ │ - ldmia.w r7, {r1, r2, r3} │ │ │ │ - blx 5d0dc │ │ │ │ - mov r0, r5 │ │ │ │ - blx 67768 │ │ │ │ - mov r0, r7 │ │ │ │ - blx 67768 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - blx 64a28 │ │ │ │ - adds r3, r4, #1 │ │ │ │ - ite ne │ │ │ │ - addne r4, #1 │ │ │ │ - moveq r4, #0 │ │ │ │ - str.w r4, [r8] │ │ │ │ - movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (6acac ) │ │ │ │ - ldr r3, [pc, #44] @ (6aca0 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 6ac98 │ │ │ │ - add sp, #108 @ 0x6c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #36] @ (6acb0 ) │ │ │ │ - movs r2, #142 @ 0x8e │ │ │ │ - mvn.w r0, #107 @ 0x6b │ │ │ │ - add r1, pc │ │ │ │ - blx 61d64 │ │ │ │ - b.n 6aba0 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - push {r2, r4, r5, r7, lr} │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - push {r2, r5, r7, lr} │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ - movs r0, r0 │ │ │ │ - push {r1, r2, r3, r4, r7} │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldmia r2, {r2, r3, r5, r6} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0006acb4 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ - ldr r5, [pc, #324] @ (6ae0c ) │ │ │ │ - sub sp, #108 @ 0x6c │ │ │ │ - ldr r4, [pc, #324] @ (6ae10 ) │ │ │ │ - mov r6, r2 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w r9, [pc, #324] @ 6ae14 │ │ │ │ - ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ - add r9, pc │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #100] @ 0x64 │ │ │ │ - mov.w r4, #0 │ │ │ │ - str.w sl, [sp] │ │ │ │ - str.w r8, [sp, #4] │ │ │ │ - mov r4, r0 │ │ │ │ - blx 592a4 │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6addc │ │ │ │ - cmp.w r0, #312 @ 0x138 │ │ │ │ - it eq │ │ │ │ - mvneq.w r0, #1 │ │ │ │ - beq.n 6adde │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6addc │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.n 6adf8 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r0, sp, #40 @ 0x28 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - mov fp, r2 │ │ │ │ - blx 67538 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r5, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - movs r0, #102 @ 0x66 │ │ │ │ - add r4, sp, #12 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, sp, #72 @ 0x48 │ │ │ │ - mov r0, r6 │ │ │ │ - movs r1, #1 │ │ │ │ - blx 65bf8 │ │ │ │ - mov r3, r7 │ │ │ │ - movs r2, #1 │ │ │ │ - mov r1, fp │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ - mov r6, r7 │ │ │ │ - blx 59070 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, fp │ │ │ │ - movs r1, #1 │ │ │ │ - mov r0, sl │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r3, [pc, #188] @ (6ae18 ) │ │ │ │ - ldr.w ip, [r9, r3] │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add.w lr, ip, #16 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - mov lr, r7 │ │ │ │ - add.w ip, sp, #12 │ │ │ │ - ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #60 @ 0x3c │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 65ff0 │ │ │ │ - add r3, sp, #84 @ 0x54 │ │ │ │ - mov r4, r0 │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - movw r0, #701 @ 0x2bd │ │ │ │ - ldmia.w r7, {r1, r2, r3} │ │ │ │ - blx 5d0dc │ │ │ │ - mov r0, r5 │ │ │ │ - blx 67768 │ │ │ │ - mov r0, r7 │ │ │ │ - blx 67768 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - blx 64a28 │ │ │ │ - adds r3, r4, #1 │ │ │ │ - ite ne │ │ │ │ - addne r4, #1 │ │ │ │ - moveq r4, #0 │ │ │ │ - str.w r4, [r8] │ │ │ │ - movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (6ae1c ) │ │ │ │ - ldr r3, [pc, #44] @ (6ae10 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 6ae08 │ │ │ │ - add sp, #108 @ 0x6c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #36] @ (6ae20 ) │ │ │ │ - movs r2, #154 @ 0x9a │ │ │ │ - mvn.w r0, #107 @ 0x6b │ │ │ │ - add r1, pc │ │ │ │ - blx 61d64 │ │ │ │ - b.n 6ad10 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - push {r2, r6} │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - push {r2, r4, r5} │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ - movs r0, r0 │ │ │ │ - cbz r6, 6ae6a │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0006ae24 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ - ldr r5, [pc, #324] @ (6af7c ) │ │ │ │ - sub sp, #108 @ 0x6c │ │ │ │ - ldr r4, [pc, #324] @ (6af80 ) │ │ │ │ - mov r6, r2 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w r9, [pc, #324] @ 6af84 │ │ │ │ - ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ - add r9, pc │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #100] @ 0x64 │ │ │ │ - mov.w r4, #0 │ │ │ │ - str.w sl, [sp] │ │ │ │ - str.w r8, [sp, #4] │ │ │ │ - mov r4, r0 │ │ │ │ - blx 58d5c │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6af4c │ │ │ │ - cmp.w r0, #312 @ 0x138 │ │ │ │ - it eq │ │ │ │ - mvneq.w r0, #1 │ │ │ │ - beq.n 6af4e │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6af4c │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.n 6af68 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r0, sp, #40 @ 0x28 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - mov fp, r2 │ │ │ │ - blx 67538 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r5, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - movs r0, #103 @ 0x67 │ │ │ │ - add r4, sp, #12 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, sp, #72 @ 0x48 │ │ │ │ - mov r0, r6 │ │ │ │ - movs r1, #1 │ │ │ │ - blx 65bf8 │ │ │ │ - mov r3, r7 │ │ │ │ - movs r2, #1 │ │ │ │ - mov r1, fp │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ - mov r6, r7 │ │ │ │ - blx 59070 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, fp │ │ │ │ - movs r1, #1 │ │ │ │ - mov r0, sl │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r3, [pc, #188] @ (6af88 ) │ │ │ │ - ldr.w ip, [r9, r3] │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add.w lr, ip, #16 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - mov lr, r7 │ │ │ │ - add.w ip, sp, #12 │ │ │ │ - ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #60 @ 0x3c │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 65ff0 │ │ │ │ - add r3, sp, #84 @ 0x54 │ │ │ │ - mov r4, r0 │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - movw r0, #701 @ 0x2bd │ │ │ │ - ldmia.w r7, {r1, r2, r3} │ │ │ │ - blx 5d0dc │ │ │ │ - mov r0, r5 │ │ │ │ - blx 67768 │ │ │ │ - mov r0, r7 │ │ │ │ - blx 67768 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - blx 64a28 │ │ │ │ - adds r3, r4, #1 │ │ │ │ - ite ne │ │ │ │ - addne r4, #1 │ │ │ │ - moveq r4, #0 │ │ │ │ - str.w r4, [r8] │ │ │ │ - movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (6af8c ) │ │ │ │ - ldr r3, [pc, #44] @ (6af80 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 6af78 │ │ │ │ - add sp, #108 @ 0x6c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #36] @ (6af90 ) │ │ │ │ - movs r2, #166 @ 0xa6 │ │ │ │ - mvn.w r0, #107 @ 0x6b │ │ │ │ - add r1, pc │ │ │ │ - blx 61d64 │ │ │ │ - b.n 6ae80 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - uxtb r4, r2 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - uxtb r4, r0 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ - movs r0, r0 │ │ │ │ - cbz r6, 6afbe │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - stmia r7!, {r2, r3, r7} │ │ │ │ + bcc.n 6a3f4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0006af94 : │ │ │ │ +0006a414 : │ │ │ │ b.w 5a314 │ │ │ │ │ │ │ │ -0006af98 : │ │ │ │ +0006a418 : │ │ │ │ b.w 65d30 │ │ │ │ │ │ │ │ -0006af9c : │ │ │ │ +0006a41c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ blx 5dec4 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ str r0, [r4, #0] │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ -0006afbc : │ │ │ │ +0006a43c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ blx 58c30 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ str r0, [r4, #0] │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ -0006afdc : │ │ │ │ +0006a45c : │ │ │ │ ldr r0, [r0, #0] │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ b.w 65204 │ │ │ │ │ │ │ │ -0006afe8 : │ │ │ │ +0006a468 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r7, r2 │ │ │ │ - ldr r2, [pc, #280] @ (6b114 ) │ │ │ │ + ldr r2, [pc, #280] @ (6a594 ) │ │ │ │ mov r5, r3 │ │ │ │ - ldr r3, [pc, #280] @ (6b118 ) │ │ │ │ + ldr r3, [pc, #280] @ (6a598 ) │ │ │ │ add r2, pc │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ mov r4, r1 │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ - ldr r6, [pc, #272] @ (6b11c ) │ │ │ │ + ldr r6, [pc, #272] @ (6a59c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub.w r2, r1, #67 @ 0x43 │ │ │ │ ldr.w r8, [sp, #104] @ 0x68 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ cmp r2, #55 @ 0x37 │ │ │ │ - bhi.n 6b05e │ │ │ │ + bhi.n 6a4de │ │ │ │ tbb [pc, r2] │ │ │ │ ldr r6, [r4, #20] │ │ │ │ adds r4, r3, #0 │ │ │ │ adds r4, r3, #0 │ │ │ │ adds r2, r6, #1 │ │ │ │ adds r4, r3, #0 │ │ │ │ adds r4, r3, #0 │ │ │ │ @@ -5290,20 +4186,20 @@ │ │ │ │ adds r4, r3, #0 │ │ │ │ adds r4, r3, #0 │ │ │ │ adds r4, r3, #0 │ │ │ │ adds r7, r5, #1 │ │ │ │ adds r4, r3, #0 │ │ │ │ adds r4, r3, #0 │ │ │ │ ldr r4, [r3, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #192] @ (6b120 ) │ │ │ │ + ldr r2, [pc, #192] @ (6a5a0 ) │ │ │ │ mov r3, r1 │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - ldr r2, [pc, #184] @ (6b124 ) │ │ │ │ + ldr r2, [pc, #184] @ (6a5a4 ) │ │ │ │ add r2, pc │ │ │ │ blx 62464 <__fprintf_chk@plt> │ │ │ │ blx 66b18 │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ blx 67538 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r4, sp, #40 @ 0x28 │ │ │ │ @@ -5312,82 +4208,82 @@ │ │ │ │ mov r0, r9 │ │ │ │ blx 59070 │ │ │ │ ldr.w r2, [r8] │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #1 │ │ │ │ blx 65bf8 │ │ │ │ - ldr r2, [pc, #144] @ (6b128 ) │ │ │ │ - ldr r3, [pc, #144] @ (6b12c ) │ │ │ │ + ldr r2, [pc, #144] @ (6a5a8 ) │ │ │ │ + ldr r3, [pc, #144] @ (6a5ac ) │ │ │ │ add.w lr, sp, #48 @ 0x30 │ │ │ │ mov ip, sp │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ - ldr r3, [pc, #136] @ (6b130 ) │ │ │ │ + ldr r3, [pc, #136] @ (6a5b0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r5, [r2, #0] │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - ldr r1, [pc, #124] @ (6b134 ) │ │ │ │ + ldr r1, [pc, #124] @ (6a5b4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [lr] │ │ │ │ str.w r3, [ip] │ │ │ │ ldmia.w r4, {r2, r3} │ │ │ │ blx 5ad0c │ │ │ │ mov r0, r4 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 64a28 │ │ │ │ - ldr r2, [pc, #92] @ (6b138 ) │ │ │ │ - ldr r3, [pc, #60] @ (6b118 ) │ │ │ │ + ldr r2, [pc, #92] @ (6a5b8 ) │ │ │ │ + ldr r3, [pc, #60] @ (6a598 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 6b110 │ │ │ │ + bne.n 6a590 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov.w r9, #102 @ 0x66 │ │ │ │ - b.n 6b074 │ │ │ │ + b.n 6a4f4 │ │ │ │ mov.w r9, #101 @ 0x65 │ │ │ │ - b.n 6b074 │ │ │ │ + b.n 6a4f4 │ │ │ │ mov.w r9, #103 @ 0x67 │ │ │ │ - b.n 6b074 │ │ │ │ + b.n 6a4f4 │ │ │ │ mov.w r9, #100 @ 0x64 │ │ │ │ - b.n 6b074 │ │ │ │ + b.n 6a4f4 │ │ │ │ mov.w r9, #104 @ 0x68 │ │ │ │ - b.n 6b074 │ │ │ │ + b.n 6a4f4 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - cbz r0, 6b11c │ │ │ │ + pop {r4, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #496 @ 0x1f0 │ │ │ │ + pop {r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrb r0, [r6, r5] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ + bcs.n 6a63c │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrb r0, [r3, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r3, r6, r7} │ │ │ │ + bcs.n 6a670 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r6!, {r2, r3, r4, r6, r7} │ │ │ │ + bcs.n 6a694 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r7} │ │ │ │ + bcs.n 6a614 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add sp, #208 @ 0xd0 │ │ │ │ + cbnz r4, 6a628 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ -0006b13c : │ │ │ │ +0006a5bc : │ │ │ │ sub sp, #16 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ @@ -5406,29 +4302,29 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldmia.w r5, {r0, r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ add r3, sp, #32 │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ blx 58268 │ │ │ │ - cbz r4, 6b1b8 │ │ │ │ + cbz r4, 6a638 │ │ │ │ cmp r5, #1 │ │ │ │ mov r3, r0 │ │ │ │ itt eq │ │ │ │ addeq.w r0, r0, r4, lsl #2 │ │ │ │ vmoveq.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - bne.n 6b1c4 │ │ │ │ + bne.n 6a644 │ │ │ │ vldmia r3!, {s15} │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ itt ne │ │ │ │ vdivne.f32 s14, s13, s15 │ │ │ │ vstrne s14, [r3, #-4] │ │ │ │ cmp r3, r0 │ │ │ │ - bne.n 6b19e │ │ │ │ + bne.n 6a61e │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add sp, #16 │ │ │ │ bx lr │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r2, #0 │ │ │ │ @@ -5438,18 +4334,18 @@ │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ itt ne │ │ │ │ vdivne.f32 s14, s13, s15 │ │ │ │ vstrne s14, [r3] │ │ │ │ add r3, r5 │ │ │ │ cmp r2, r4 │ │ │ │ - bne.n 6b1cc │ │ │ │ - b.n 6b1b8 │ │ │ │ + bne.n 6a64c │ │ │ │ + b.n 6a638 │ │ │ │ │ │ │ │ -0006b1ec : │ │ │ │ +0006a66c : │ │ │ │ sub sp, #16 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ @@ -5468,50 +4364,50 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldmia.w r5, {r0, r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ add r3, sp, #32 │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ blx 58268 │ │ │ │ - cbz r4, 6b266 │ │ │ │ + cbz r4, 6a6e6 │ │ │ │ mov r3, r0 │ │ │ │ cmp r5, #1 │ │ │ │ add.w r0, r0, r4, lsl #3 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ - bne.n 6b272 │ │ │ │ + bne.n 6a6f2 │ │ │ │ vldmia r3!, {d7} │ │ │ │ vcmp.f64 d7, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 6b262 │ │ │ │ + beq.n 6a6e2 │ │ │ │ vdiv.f64 d6, d5, d7 │ │ │ │ vstr d6, [r3, #-8] │ │ │ │ cmp r3, r0 │ │ │ │ - bne.n 6b24c │ │ │ │ + bne.n 6a6cc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add sp, #16 │ │ │ │ bx lr │ │ │ │ lsls r5, r5, #3 │ │ │ │ movs r2, #0 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ vldr d7, [r3] │ │ │ │ adds r2, #1 │ │ │ │ vcmp.f64 d7, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 6b292 │ │ │ │ + beq.n 6a712 │ │ │ │ vdiv.f64 d6, d5, d7 │ │ │ │ vstr d6, [r3] │ │ │ │ add r3, r5 │ │ │ │ cmp r2, r4 │ │ │ │ - bne.n 6b27a │ │ │ │ - b.n 6b266 │ │ │ │ + bne.n 6a6fa │ │ │ │ + b.n 6a6e6 │ │ │ │ nop │ │ │ │ │ │ │ │ -0006b29c : │ │ │ │ +0006a71c : │ │ │ │ sub sp, #16 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ @@ -5531,22 +4427,22 @@ │ │ │ │ ldmia.w r5, {r0, r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ add r3, sp, #32 │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ blx 58268 │ │ │ │ cmp r4, #0 │ │ │ │ - beq.n 6b378 │ │ │ │ + beq.n 6a7f8 │ │ │ │ cmp r5, #1 │ │ │ │ mov r3, r0 │ │ │ │ itt eq │ │ │ │ addeq r2, r0, #4 │ │ │ │ addeq.w r0, r0, r4, lsl #3 │ │ │ │ - beq.n 6b336 │ │ │ │ - b.n 6b384 │ │ │ │ + beq.n 6a7b6 │ │ │ │ + b.n 6a804 │ │ │ │ vcmpe.f32 s14, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it pl │ │ │ │ vmovpl.f32 s13, s14 │ │ │ │ vdiv.f32 s11, s15, s13 │ │ │ │ vdiv.f32 s12, s14, s13 │ │ │ │ vmul.f32 s15, s11, s15 │ │ │ │ @@ -5554,43 +4450,43 @@ │ │ │ │ vdiv.f32 s13, s11, s15 │ │ │ │ vdiv.f32 s14, s12, s15 │ │ │ │ vstr s13, [r2, #-4] │ │ │ │ vstr s14, [r3, #4] │ │ │ │ adds r3, #8 │ │ │ │ adds r2, #8 │ │ │ │ cmp r0, r3 │ │ │ │ - beq.n 6b378 │ │ │ │ + beq.n 6a7f8 │ │ │ │ vldr s15, [r2, #-4] │ │ │ │ vldr s14, [r3, #4] │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmov.f32 s13, s15 │ │ │ │ vneg.f32 s12, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s14, #0.0 │ │ │ │ it ls │ │ │ │ vnegls.f32 s13, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.n 6b300 │ │ │ │ + bhi.n 6a780 │ │ │ │ vcmpe.f32 s12, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n 6b30e │ │ │ │ + bmi.n 6a78e │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 6b32e │ │ │ │ + beq.n 6a7ae │ │ │ │ vmov.f32 s13, s12 │ │ │ │ - b.n 6b30e │ │ │ │ + b.n 6a78e │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add sp, #16 │ │ │ │ bx lr │ │ │ │ lsls r0, r5, #3 │ │ │ │ adds r2, r3, #4 │ │ │ │ movs r1, #0 │ │ │ │ - b.n 6b3c4 │ │ │ │ + b.n 6a844 │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it pl │ │ │ │ vmovpl.f32 s14, s15 │ │ │ │ vdiv.f32 s12, s15, s14 │ │ │ │ vdiv.f32 s11, s13, s14 │ │ │ │ vmul.f32 s15, s15, s12 │ │ │ │ @@ -5599,37 +4495,37 @@ │ │ │ │ vdiv.f32 s14, s12, s15 │ │ │ │ vstr s13, [r2, #-4] │ │ │ │ vstr s14, [r3, #4] │ │ │ │ adds r1, #1 │ │ │ │ add r3, r0 │ │ │ │ add r2, r0 │ │ │ │ cmp r1, r4 │ │ │ │ - beq.n 6b378 │ │ │ │ + beq.n 6a7f8 │ │ │ │ vldr s13, [r2, #-4] │ │ │ │ vldr s15, [r3, #4] │ │ │ │ vcmpe.f32 s13, #0.0 │ │ │ │ vmov.f32 s14, s13 │ │ │ │ vneg.f32 s12, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ it ls │ │ │ │ vnegls.f32 s14, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.n 6b38c │ │ │ │ + bhi.n 6a80c │ │ │ │ vcmpe.f32 s14, s12 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n 6b39a │ │ │ │ + bgt.n 6a81a │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 6b3ba │ │ │ │ + beq.n 6a83a │ │ │ │ vmov.f32 s14, s12 │ │ │ │ - b.n 6b39a │ │ │ │ + b.n 6a81a │ │ │ │ nop │ │ │ │ │ │ │ │ -0006b408 : │ │ │ │ +0006a888 : │ │ │ │ sub sp, #16 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ @@ -5649,22 +4545,22 @@ │ │ │ │ ldmia.w r5, {r0, r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ add r3, sp, #32 │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ blx 58268 │ │ │ │ cmp r4, #0 │ │ │ │ - beq.n 6b4e6 │ │ │ │ + beq.n 6a966 │ │ │ │ cmp r5, #1 │ │ │ │ mov r3, r0 │ │ │ │ itt eq │ │ │ │ addeq.w r2, r0, #8 │ │ │ │ addeq.w r0, r0, r4, lsl #4 │ │ │ │ - beq.n 6b4a4 │ │ │ │ - b.n 6b4f2 │ │ │ │ + beq.n 6a924 │ │ │ │ + b.n 6a972 │ │ │ │ vcmpe.f64 d6, d5 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it pl │ │ │ │ vmovpl.f64 d5, d6 │ │ │ │ vdiv.f64 d3, d7, d5 │ │ │ │ vdiv.f64 d4, d6, d5 │ │ │ │ vmul.f64 d7, d3, d7 │ │ │ │ @@ -5672,43 +4568,43 @@ │ │ │ │ vdiv.f64 d5, d3, d7 │ │ │ │ vdiv.f64 d6, d4, d7 │ │ │ │ vstr d5, [r2, #-8] │ │ │ │ vstr d6, [r3, #8] │ │ │ │ adds r3, #16 │ │ │ │ adds r2, #16 │ │ │ │ cmp r0, r3 │ │ │ │ - beq.n 6b4e6 │ │ │ │ + beq.n 6a966 │ │ │ │ vldr d7, [r2, #-8] │ │ │ │ vldr d6, [r3, #8] │ │ │ │ vcmpe.f64 d7, #0.0 │ │ │ │ vmov.f64 d5, d7 │ │ │ │ vneg.f64 d4, d6 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f64 d6, #0.0 │ │ │ │ it ls │ │ │ │ vnegls.f64 d5, d7 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.n 6b46e │ │ │ │ + bhi.n 6a8ee │ │ │ │ vcmpe.f64 d4, d5 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n 6b47c │ │ │ │ + bmi.n 6a8fc │ │ │ │ vcmp.f64 d6, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 6b49c │ │ │ │ + beq.n 6a91c │ │ │ │ vmov.f64 d5, d4 │ │ │ │ - b.n 6b47c │ │ │ │ + b.n 6a8fc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add sp, #16 │ │ │ │ bx lr │ │ │ │ lsls r0, r5, #4 │ │ │ │ add.w r2, r3, #8 │ │ │ │ movs r1, #0 │ │ │ │ - b.n 6b534 │ │ │ │ + b.n 6a9b4 │ │ │ │ vcmpe.f64 d7, d6 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it pl │ │ │ │ vmovpl.f64 d6, d7 │ │ │ │ vdiv.f64 d4, d7, d6 │ │ │ │ vdiv.f64 d3, d5, d6 │ │ │ │ vmul.f64 d7, d7, d4 │ │ │ │ @@ -5717,44 +4613,44 @@ │ │ │ │ vdiv.f64 d6, d4, d7 │ │ │ │ vstr d5, [r2, #-8] │ │ │ │ vstr d6, [r3, #8] │ │ │ │ adds r1, #1 │ │ │ │ add r3, r0 │ │ │ │ add r2, r0 │ │ │ │ cmp r1, r4 │ │ │ │ - beq.n 6b4e6 │ │ │ │ + beq.n 6a966 │ │ │ │ vldr d5, [r2, #-8] │ │ │ │ vldr d7, [r3, #8] │ │ │ │ vcmpe.f64 d5, #0.0 │ │ │ │ vmov.f64 d6, d5 │ │ │ │ vneg.f64 d4, d7 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f64 d7, #0.0 │ │ │ │ it ls │ │ │ │ vnegls.f64 d6, d5 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.n 6b4fc │ │ │ │ + bhi.n 6a97c │ │ │ │ vcmpe.f64 d6, d4 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n 6b50a │ │ │ │ + bgt.n 6a98a │ │ │ │ vcmp.f64 d7, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 6b52a │ │ │ │ + beq.n 6a9aa │ │ │ │ vmov.f64 d6, d4 │ │ │ │ - b.n 6b50a │ │ │ │ + b.n 6a98a │ │ │ │ nop │ │ │ │ │ │ │ │ -0006b578 : │ │ │ │ +0006a9f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ - ldr r5, [pc, #280] @ (6b6a4 ) │ │ │ │ + ldr r5, [pc, #280] @ (6ab24 ) │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ - ldr r4, [pc, #280] @ (6b6a8 ) │ │ │ │ + ldr r4, [pc, #280] @ (6ab28 ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w fp, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r9, [sp, #164] @ 0xa4 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ @@ -5766,23 +4662,23 @@ │ │ │ │ str.w fp, [sp] │ │ │ │ mov r4, r2 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 5b850 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6b674 │ │ │ │ + beq.n 6aaf4 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 6b676 │ │ │ │ + beq.n 6aaf6 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6b674 │ │ │ │ + beq.n 6aaf4 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 6b690 │ │ │ │ + ble.n 6ab10 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r7, sp │ │ │ │ blx 5f4f8 │ │ │ │ mov r0, r6 │ │ │ │ @@ -5829,49 +4725,49 @@ │ │ │ │ mov r0, fp │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (6b6ac ) │ │ │ │ - ldr r3, [pc, #44] @ (6b6a8 ) │ │ │ │ + ldr r2, [pc, #52] @ (6ab2c ) │ │ │ │ + ldr r3, [pc, #44] @ (6ab28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 6b6a0 │ │ │ │ + bne.n 6ab20 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #28] @ (6b6b0 ) │ │ │ │ + ldr r1, [pc, #28] @ (6ab30 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 6b5de │ │ │ │ + b.n 6aa5e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r3, sp, #512 @ 0x200 │ │ │ │ + @ instruction: 0xb700 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #600 @ 0x258 │ │ │ │ + @ instruction: 0xb616 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r3, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0006b6b4 : │ │ │ │ +0006ab34 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ - ldr r5, [pc, #280] @ (6b7e0 ) │ │ │ │ + ldr r5, [pc, #280] @ (6ac60 ) │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ - ldr r4, [pc, #280] @ (6b7e4 ) │ │ │ │ + ldr r4, [pc, #280] @ (6ac64 ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w fp, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r9, [sp, #164] @ 0xa4 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ @@ -5883,23 +4779,23 @@ │ │ │ │ str.w fp, [sp] │ │ │ │ mov r4, r2 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 5b2a4 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6b7b0 │ │ │ │ + beq.n 6ac30 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 6b7b2 │ │ │ │ + beq.n 6ac32 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6b7b0 │ │ │ │ + beq.n 6ac30 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 6b7cc │ │ │ │ + ble.n 6ac4c │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r7, sp │ │ │ │ blx 5f4f8 │ │ │ │ mov r0, r6 │ │ │ │ @@ -5946,49 +4842,49 @@ │ │ │ │ mov r0, fp │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (6b7e8 ) │ │ │ │ - ldr r3, [pc, #44] @ (6b7e4 ) │ │ │ │ + ldr r2, [pc, #52] @ (6ac68 ) │ │ │ │ + ldr r3, [pc, #44] @ (6ac64 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 6b7dc │ │ │ │ + bne.n 6ac5c │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #28] @ (6b7ec ) │ │ │ │ + ldr r1, [pc, #28] @ (6ac6c ) │ │ │ │ movs r2, #78 @ 0x4e │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 6b71a │ │ │ │ + b.n 6ab9a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r2, sp, #272 @ 0x110 │ │ │ │ + push {r2, r6, r7, lr} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #360 @ 0x168 │ │ │ │ + push {r1, r3, r4, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ - it lt │ │ │ │ - lsllt r0, r4, #1 │ │ │ │ + ldmia r3, {r2, r3, r6} │ │ │ │ + lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0006b7f0 : │ │ │ │ +0006ac70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ - ldr r5, [pc, #280] @ (6b91c ) │ │ │ │ + ldr r5, [pc, #280] @ (6ad9c ) │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ - ldr r4, [pc, #280] @ (6b920 ) │ │ │ │ + ldr r4, [pc, #280] @ (6ada0 ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w fp, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r9, [sp, #164] @ 0xa4 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ @@ -6000,23 +4896,23 @@ │ │ │ │ str.w fp, [sp] │ │ │ │ mov r4, r2 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 59490 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6b8ec │ │ │ │ + beq.n 6ad6c │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 6b8ee │ │ │ │ + beq.n 6ad6e │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6b8ec │ │ │ │ + beq.n 6ad6c │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 6b908 │ │ │ │ + ble.n 6ad88 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r7, sp │ │ │ │ blx 5f4f8 │ │ │ │ mov r0, r6 │ │ │ │ @@ -6063,49 +4959,49 @@ │ │ │ │ mov r0, fp │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (6b924 ) │ │ │ │ - ldr r3, [pc, #44] @ (6b920 ) │ │ │ │ + ldr r2, [pc, #52] @ (6ada4 ) │ │ │ │ + ldr r3, [pc, #44] @ (6ada0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 6b918 │ │ │ │ + bne.n 6ad98 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #28] @ (6b928 ) │ │ │ │ + ldr r1, [pc, #28] @ (6ada8 ) │ │ │ │ movs r2, #91 @ 0x5b │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 6b856 │ │ │ │ + b.n 6acd6 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r1, sp, #32 │ │ │ │ + push {r3, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #120 @ 0x78 │ │ │ │ + cbz r6, 6ae0e │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bkpt 0x007c │ │ │ │ + ldmia r2!, {r4} │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0006b92c : │ │ │ │ +0006adac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ - ldr r5, [pc, #280] @ (6ba58 ) │ │ │ │ + ldr r5, [pc, #280] @ (6aed8 ) │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ - ldr r4, [pc, #280] @ (6ba5c ) │ │ │ │ + ldr r4, [pc, #280] @ (6aedc ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w fp, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r9, [sp, #164] @ 0xa4 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ @@ -6117,23 +5013,23 @@ │ │ │ │ str.w fp, [sp] │ │ │ │ mov r4, r2 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 5db1c │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6ba28 │ │ │ │ + beq.n 6aea8 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 6ba2a │ │ │ │ + beq.n 6aeaa │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6ba28 │ │ │ │ + beq.n 6aea8 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 6ba44 │ │ │ │ + ble.n 6aec4 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r7, sp │ │ │ │ blx 5f4f8 │ │ │ │ mov r0, r6 │ │ │ │ @@ -6180,49 +5076,49 @@ │ │ │ │ mov r0, fp │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (6ba60 ) │ │ │ │ - ldr r3, [pc, #44] @ (6ba5c ) │ │ │ │ + ldr r2, [pc, #52] @ (6aee0 ) │ │ │ │ + ldr r3, [pc, #44] @ (6aedc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 6ba54 │ │ │ │ + bne.n 6aed4 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #28] @ (6ba64 ) │ │ │ │ + ldr r1, [pc, #28] @ (6aee4 ) │ │ │ │ movs r2, #104 @ 0x68 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 6b992 │ │ │ │ + b.n 6ae12 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r7, pc, #816 @ (adr r7, 6bd8c ) │ │ │ │ + cbz r4, 6af2e │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #904 @ (adr r6, 6bdec ) │ │ │ │ + sxtb r2, r4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - pop {r6, pc} │ │ │ │ + ldmia r0!, {r2, r4, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0006ba68 : │ │ │ │ +0006aee8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ - ldr r5, [pc, #280] @ (6bb94 ) │ │ │ │ + ldr r5, [pc, #280] @ (6b014 ) │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ - ldr r4, [pc, #280] @ (6bb98 ) │ │ │ │ + ldr r4, [pc, #280] @ (6b018 ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w fp, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r9, [sp, #164] @ 0xa4 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ @@ -6234,23 +5130,23 @@ │ │ │ │ str.w fp, [sp] │ │ │ │ mov r4, r2 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 5928c │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6bb64 │ │ │ │ + beq.n 6afe4 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 6bb66 │ │ │ │ + beq.n 6afe6 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6bb64 │ │ │ │ + beq.n 6afe4 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 6bb80 │ │ │ │ + ble.n 6b000 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r7, sp │ │ │ │ blx 5f4f8 │ │ │ │ mov r0, r6 │ │ │ │ @@ -6297,49 +5193,49 @@ │ │ │ │ mov r0, fp │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (6bb9c ) │ │ │ │ - ldr r3, [pc, #44] @ (6bb98 ) │ │ │ │ + ldr r2, [pc, #52] @ (6b01c ) │ │ │ │ + ldr r3, [pc, #44] @ (6b018 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 6bb90 │ │ │ │ + bne.n 6b010 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #28] @ (6bba0 ) │ │ │ │ + ldr r1, [pc, #28] @ (6b020 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 6bace │ │ │ │ + b.n 6af4e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r6, pc, #576 @ (adr r6, 6bdd8 ) │ │ │ │ + sxth r0, r2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #664 @ (adr r5, 6be38 ) │ │ │ │ + cbz r6, 6b028 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - pop {r2} │ │ │ │ + stmia r7!, {r3, r4, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0006bba4 : │ │ │ │ +0006b024 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ - ldr r5, [pc, #280] @ (6bcd0 ) │ │ │ │ + ldr r5, [pc, #280] @ (6b150 ) │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ - ldr r4, [pc, #280] @ (6bcd4 ) │ │ │ │ + ldr r4, [pc, #280] @ (6b154 ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w fp, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r9, [sp, #164] @ 0xa4 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ @@ -6351,23 +5247,23 @@ │ │ │ │ str.w fp, [sp] │ │ │ │ mov r4, r2 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 575d4 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6bca0 │ │ │ │ + beq.n 6b120 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 6bca2 │ │ │ │ + beq.n 6b122 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6bca0 │ │ │ │ + beq.n 6b120 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 6bcbc │ │ │ │ + ble.n 6b13c │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r7, sp │ │ │ │ blx 5f4f8 │ │ │ │ mov r0, r6 │ │ │ │ @@ -6414,49 +5310,49 @@ │ │ │ │ mov r0, fp │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (6bcd8 ) │ │ │ │ - ldr r3, [pc, #44] @ (6bcd4 ) │ │ │ │ + ldr r2, [pc, #52] @ (6b158 ) │ │ │ │ + ldr r3, [pc, #44] @ (6b154 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 6bccc │ │ │ │ + bne.n 6b14c │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #28] @ (6bcdc ) │ │ │ │ + ldr r1, [pc, #28] @ (6b15c ) │ │ │ │ movs r2, #140 @ 0x8c │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 6bc0a │ │ │ │ + b.n 6b08a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r5, pc, #336 @ (adr r5, 6be24 ) │ │ │ │ + sub sp, #336 @ 0x150 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #424 @ (adr r4, 6be84 ) │ │ │ │ + add r7, sp, #936 @ 0x3a8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - revsh r0, r1 │ │ │ │ + stmia r6!, {r2, r3, r4, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0006bce0 : │ │ │ │ +0006b160 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ - ldr r5, [pc, #280] @ (6be0c ) │ │ │ │ + ldr r5, [pc, #280] @ (6b28c ) │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ - ldr r4, [pc, #280] @ (6be10 ) │ │ │ │ + ldr r4, [pc, #280] @ (6b290 ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w fp, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r9, [sp, #164] @ 0xa4 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ @@ -6468,23 +5364,23 @@ │ │ │ │ str.w fp, [sp] │ │ │ │ mov r4, r2 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 5aa2c │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6bddc │ │ │ │ + beq.n 6b25c │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 6bdde │ │ │ │ + beq.n 6b25e │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6bddc │ │ │ │ + beq.n 6b25c │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 6bdf8 │ │ │ │ + ble.n 6b278 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r7, sp │ │ │ │ blx 5f4f8 │ │ │ │ mov r0, r6 │ │ │ │ @@ -6531,49 +5427,49 @@ │ │ │ │ mov r0, fp │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (6be14 ) │ │ │ │ - ldr r3, [pc, #44] @ (6be10 ) │ │ │ │ + ldr r2, [pc, #52] @ (6b294 ) │ │ │ │ + ldr r3, [pc, #44] @ (6b290 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 6be08 │ │ │ │ + bne.n 6b288 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #28] @ (6be18 ) │ │ │ │ + ldr r1, [pc, #28] @ (6b298 ) │ │ │ │ movs r2, #153 @ 0x99 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 6bd46 │ │ │ │ + b.n 6b1c6 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r4, pc, #96 @ (adr r4, 6be70 ) │ │ │ │ + add r7, sp, #608 @ 0x260 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #184 @ (adr r3, 6bed0 ) │ │ │ │ + add r6, sp, #696 @ 0x2b8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cbnz r4, 6be3e │ │ │ │ + stmia r5!, {r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0006be1c : │ │ │ │ +0006b29c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ - ldr r5, [pc, #280] @ (6bf48 ) │ │ │ │ + ldr r5, [pc, #280] @ (6b3c8 ) │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ - ldr r4, [pc, #280] @ (6bf4c ) │ │ │ │ + ldr r4, [pc, #280] @ (6b3cc ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w fp, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r9, [sp, #164] @ 0xa4 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ @@ -6585,23 +5481,23 @@ │ │ │ │ str.w fp, [sp] │ │ │ │ mov r4, r2 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 5ed94 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6bf18 │ │ │ │ + beq.n 6b398 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 6bf1a │ │ │ │ + beq.n 6b39a │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6bf18 │ │ │ │ + beq.n 6b398 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 6bf34 │ │ │ │ + ble.n 6b3b4 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r7, sp │ │ │ │ blx 5f4f8 │ │ │ │ mov r0, r6 │ │ │ │ @@ -6648,39 +5544,1143 @@ │ │ │ │ mov r0, fp │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (6bf50 ) │ │ │ │ - ldr r3, [pc, #44] @ (6bf4c ) │ │ │ │ + ldr r2, [pc, #52] @ (6b3d0 ) │ │ │ │ + ldr r3, [pc, #44] @ (6b3cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 6bf44 │ │ │ │ + bne.n 6b3c4 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #28] @ (6bf54 ) │ │ │ │ + ldr r1, [pc, #28] @ (6b3d4 ) │ │ │ │ movs r2, #166 @ 0xa6 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 6be82 │ │ │ │ + b.n 6b302 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r2, pc, #880 @ (adr r2, 6c2bc ) │ │ │ │ + add r6, sp, #368 @ 0x170 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #968 @ (adr r1, 6c31c ) │ │ │ │ + add r5, sp, #456 @ 0x1c8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xb850 │ │ │ │ + stmia r3!, {r2, r5, r6, r7} │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +0006b3d8 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ + ldr r5, [pc, #324] @ (6b530 ) │ │ │ │ + sub sp, #108 @ 0x6c │ │ │ │ + ldr r4, [pc, #324] @ (6b534 ) │ │ │ │ + mov r6, r2 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w r9, [pc, #324] @ 6b538 │ │ │ │ + ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ + add r9, pc │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #100] @ 0x64 │ │ │ │ + mov.w r4, #0 │ │ │ │ + str.w sl, [sp] │ │ │ │ + str.w r8, [sp, #4] │ │ │ │ + mov r4, r0 │ │ │ │ + blx 581d4 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ + beq.n 6b500 │ │ │ │ + cmp.w r0, #312 @ 0x138 │ │ │ │ + it eq │ │ │ │ + mvneq.w r0, #1 │ │ │ │ + beq.n 6b502 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ + beq.n 6b500 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.n 6b51c │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + mov fp, r2 │ │ │ │ + blx 67538 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r5, sp, #44 @ 0x2c │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ + add r4, sp, #12 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + add r7, sp, #72 @ 0x48 │ │ │ │ + mov r0, r6 │ │ │ │ + movs r1, #1 │ │ │ │ + blx 65bf8 │ │ │ │ + mov r3, r7 │ │ │ │ + movs r2, #1 │ │ │ │ + mov r1, fp │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ + mov r6, r7 │ │ │ │ + blx 59070 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, fp │ │ │ │ + movs r1, #1 │ │ │ │ + mov r0, sl │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r3, [pc, #188] @ (6b53c ) │ │ │ │ + ldr.w ip, [r9, r3] │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add.w lr, ip, #16 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + mov lr, r7 │ │ │ │ + add.w ip, sp, #12 │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #60 @ 0x3c │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 65ff0 │ │ │ │ + add r3, sp, #84 @ 0x54 │ │ │ │ + mov r4, r0 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + movw r0, #701 @ 0x2bd │ │ │ │ + ldmia.w r7, {r1, r2, r3} │ │ │ │ + blx 5d0dc │ │ │ │ + mov r0, r5 │ │ │ │ + blx 67768 │ │ │ │ + mov r0, r7 │ │ │ │ + blx 67768 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + blx 64a28 │ │ │ │ + adds r3, r4, #1 │ │ │ │ + ite ne │ │ │ │ + addne r4, #1 │ │ │ │ + moveq r4, #0 │ │ │ │ + str.w r4, [r8] │ │ │ │ + movs r0, #0 │ │ │ │ + ldr r2, [pc, #60] @ (6b540 ) │ │ │ │ + ldr r3, [pc, #44] @ (6b534 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 6b52c │ │ │ │ + add sp, #108 @ 0x6c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #36] @ (6b544 ) │ │ │ │ + movs r2, #72 @ 0x48 │ │ │ │ + mvn.w r0, #107 @ 0x6b │ │ │ │ + add r1, pc │ │ │ │ + blx 61d64 │ │ │ │ + b.n 6b434 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + add r5, sp, #128 @ 0x80 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + add r5, sp, #64 @ 0x40 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ + movs r0, r0 │ │ │ │ + add r4, sp, #40 @ 0x28 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + stmia r2!, {r5, r7} │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +0006b548 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ + ldr r5, [pc, #324] @ (6b6a0 ) │ │ │ │ + sub sp, #108 @ 0x6c │ │ │ │ + ldr r4, [pc, #324] @ (6b6a4 ) │ │ │ │ + mov r6, r2 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w r9, [pc, #324] @ 6b6a8 │ │ │ │ + ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ + add r9, pc │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #100] @ 0x64 │ │ │ │ + mov.w r4, #0 │ │ │ │ + str.w sl, [sp] │ │ │ │ + str.w r8, [sp, #4] │ │ │ │ + mov r4, r0 │ │ │ │ + blx 57f04 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ + beq.n 6b670 │ │ │ │ + cmp.w r0, #312 @ 0x138 │ │ │ │ + it eq │ │ │ │ + mvneq.w r0, #1 │ │ │ │ + beq.n 6b672 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ + beq.n 6b670 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.n 6b68c │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + mov fp, r2 │ │ │ │ + blx 67538 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r5, sp, #44 @ 0x2c │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + add r4, sp, #12 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + add r7, sp, #72 @ 0x48 │ │ │ │ + mov r0, r6 │ │ │ │ + movs r1, #1 │ │ │ │ + blx 65bf8 │ │ │ │ + mov r3, r7 │ │ │ │ + movs r2, #1 │ │ │ │ + mov r1, fp │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ + mov r6, r7 │ │ │ │ + blx 59070 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, fp │ │ │ │ + movs r1, #1 │ │ │ │ + mov r0, sl │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r3, [pc, #188] @ (6b6ac ) │ │ │ │ + ldr.w ip, [r9, r3] │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add.w lr, ip, #16 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + mov lr, r7 │ │ │ │ + add.w ip, sp, #12 │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #60 @ 0x3c │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 65ff0 │ │ │ │ + add r3, sp, #84 @ 0x54 │ │ │ │ + mov r4, r0 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + movw r0, #701 @ 0x2bd │ │ │ │ + ldmia.w r7, {r1, r2, r3} │ │ │ │ + blx 5d0dc │ │ │ │ + mov r0, r5 │ │ │ │ + blx 67768 │ │ │ │ + mov r0, r7 │ │ │ │ + blx 67768 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + blx 64a28 │ │ │ │ + adds r3, r4, #1 │ │ │ │ + ite ne │ │ │ │ + addne r4, #1 │ │ │ │ + moveq r4, #0 │ │ │ │ + str.w r4, [r8] │ │ │ │ + movs r0, #0 │ │ │ │ + ldr r2, [pc, #60] @ (6b6b0 ) │ │ │ │ + ldr r3, [pc, #44] @ (6b6a4 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 6b69c │ │ │ │ + add sp, #108 @ 0x6c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #36] @ (6b6b4 ) │ │ │ │ + movs r2, #84 @ 0x54 │ │ │ │ + mvn.w r0, #107 @ 0x6b │ │ │ │ + add r1, pc │ │ │ │ + blx 61d64 │ │ │ │ + b.n 6b5a4 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + add r3, sp, #704 @ 0x2c0 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + add r3, sp, #640 @ 0x280 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ + movs r0, r0 │ │ │ │ + add r2, sp, #616 @ 0x268 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + stmia r1!, {r4, r5} │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +0006b6b8 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ + ldr r5, [pc, #324] @ (6b810 ) │ │ │ │ + sub sp, #108 @ 0x6c │ │ │ │ + ldr r4, [pc, #324] @ (6b814 ) │ │ │ │ + mov r6, r2 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w r9, [pc, #324] @ 6b818 │ │ │ │ + ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ + add r9, pc │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #100] @ 0x64 │ │ │ │ + mov.w r4, #0 │ │ │ │ + str.w sl, [sp] │ │ │ │ + str.w r8, [sp, #4] │ │ │ │ + mov r4, r0 │ │ │ │ + blx 5f790 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ + beq.n 6b7e0 │ │ │ │ + cmp.w r0, #312 @ 0x138 │ │ │ │ + it eq │ │ │ │ + mvneq.w r0, #1 │ │ │ │ + beq.n 6b7e2 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ + beq.n 6b7e0 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.n 6b7fc │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + mov fp, r2 │ │ │ │ + blx 67538 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r5, sp, #44 @ 0x2c │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + movs r0, #102 @ 0x66 │ │ │ │ + add r4, sp, #12 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + add r7, sp, #72 @ 0x48 │ │ │ │ + mov r0, r6 │ │ │ │ + movs r1, #1 │ │ │ │ + blx 65bf8 │ │ │ │ + mov r3, r7 │ │ │ │ + movs r2, #1 │ │ │ │ + mov r1, fp │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ + mov r6, r7 │ │ │ │ + blx 59070 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, fp │ │ │ │ + movs r1, #1 │ │ │ │ + mov r0, sl │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r3, [pc, #188] @ (6b81c ) │ │ │ │ + ldr.w ip, [r9, r3] │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add.w lr, ip, #16 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + mov lr, r7 │ │ │ │ + add.w ip, sp, #12 │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #60 @ 0x3c │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 65ff0 │ │ │ │ + add r3, sp, #84 @ 0x54 │ │ │ │ + mov r4, r0 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + movw r0, #701 @ 0x2bd │ │ │ │ + ldmia.w r7, {r1, r2, r3} │ │ │ │ + blx 5d0dc │ │ │ │ + mov r0, r5 │ │ │ │ + blx 67768 │ │ │ │ + mov r0, r7 │ │ │ │ + blx 67768 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + blx 64a28 │ │ │ │ + adds r3, r4, #1 │ │ │ │ + ite ne │ │ │ │ + addne r4, #1 │ │ │ │ + moveq r4, #0 │ │ │ │ + str.w r4, [r8] │ │ │ │ + movs r0, #0 │ │ │ │ + ldr r2, [pc, #60] @ (6b820 ) │ │ │ │ + ldr r3, [pc, #44] @ (6b814 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 6b80c │ │ │ │ + add sp, #108 @ 0x6c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #36] @ (6b824 ) │ │ │ │ + movs r2, #96 @ 0x60 │ │ │ │ + mvn.w r0, #107 @ 0x6b │ │ │ │ + add r1, pc │ │ │ │ + blx 61d64 │ │ │ │ + b.n 6b714 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + add r2, sp, #256 @ 0x100 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + add r2, sp, #192 @ 0xc0 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ + movs r0, r0 │ │ │ │ + add r1, sp, #168 @ 0xa8 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + nop {12} │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +0006b828 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ + ldr r5, [pc, #324] @ (6b980 ) │ │ │ │ + sub sp, #108 @ 0x6c │ │ │ │ + ldr r4, [pc, #324] @ (6b984 ) │ │ │ │ + mov r6, r2 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w r9, [pc, #324] @ 6b988 │ │ │ │ + ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ + add r9, pc │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #100] @ 0x64 │ │ │ │ + mov.w r4, #0 │ │ │ │ + str.w sl, [sp] │ │ │ │ + str.w r8, [sp, #4] │ │ │ │ + mov r4, r0 │ │ │ │ + blx 66ab8 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ + beq.n 6b950 │ │ │ │ + cmp.w r0, #312 @ 0x138 │ │ │ │ + it eq │ │ │ │ + mvneq.w r0, #1 │ │ │ │ + beq.n 6b952 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ + beq.n 6b950 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.n 6b96c │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + mov fp, r2 │ │ │ │ + blx 67538 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r5, sp, #44 @ 0x2c │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + movs r0, #103 @ 0x67 │ │ │ │ + add r4, sp, #12 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + add r7, sp, #72 @ 0x48 │ │ │ │ + mov r0, r6 │ │ │ │ + movs r1, #1 │ │ │ │ + blx 65bf8 │ │ │ │ + mov r3, r7 │ │ │ │ + movs r2, #1 │ │ │ │ + mov r1, fp │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ + mov r6, r7 │ │ │ │ + blx 59070 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, fp │ │ │ │ + movs r1, #1 │ │ │ │ + mov r0, sl │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r3, [pc, #188] @ (6b98c ) │ │ │ │ + ldr.w ip, [r9, r3] │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add.w lr, ip, #16 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + mov lr, r7 │ │ │ │ + add.w ip, sp, #12 │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #60 @ 0x3c │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 65ff0 │ │ │ │ + add r3, sp, #84 @ 0x54 │ │ │ │ + mov r4, r0 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + movw r0, #701 @ 0x2bd │ │ │ │ + ldmia.w r7, {r1, r2, r3} │ │ │ │ + blx 5d0dc │ │ │ │ + mov r0, r5 │ │ │ │ + blx 67768 │ │ │ │ + mov r0, r7 │ │ │ │ + blx 67768 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + blx 64a28 │ │ │ │ + adds r3, r4, #1 │ │ │ │ + ite ne │ │ │ │ + addne r4, #1 │ │ │ │ + moveq r4, #0 │ │ │ │ + str.w r4, [r8] │ │ │ │ + movs r0, #0 │ │ │ │ + ldr r2, [pc, #60] @ (6b990 ) │ │ │ │ + ldr r3, [pc, #44] @ (6b984 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 6b97c │ │ │ │ + add sp, #108 @ 0x6c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #36] @ (6b994 ) │ │ │ │ + movs r2, #109 @ 0x6d │ │ │ │ + mvn.w r0, #107 @ 0x6b │ │ │ │ + add r1, pc │ │ │ │ + blx 61d64 │ │ │ │ + b.n 6b884 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + add r0, sp, #832 @ 0x340 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + add r0, sp, #768 @ 0x300 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ + movs r0, r0 │ │ │ │ + add r7, pc, #744 @ (adr r7, 6bc7c ) │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + bkpt 0x0050 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +0006b998 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ + ldr r5, [pc, #324] @ (6baf0 ) │ │ │ │ + sub sp, #108 @ 0x6c │ │ │ │ + ldr r4, [pc, #324] @ (6baf4 ) │ │ │ │ + mov r6, r2 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w r9, [pc, #324] @ 6baf8 │ │ │ │ + ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ + add r9, pc │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #100] @ 0x64 │ │ │ │ + mov.w r4, #0 │ │ │ │ + str.w sl, [sp] │ │ │ │ + str.w r8, [sp, #4] │ │ │ │ + mov r4, r0 │ │ │ │ + blx 633b8 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ + beq.n 6bac0 │ │ │ │ + cmp.w r0, #312 @ 0x138 │ │ │ │ + it eq │ │ │ │ + mvneq.w r0, #1 │ │ │ │ + beq.n 6bac2 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ + beq.n 6bac0 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.n 6badc │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + mov fp, r2 │ │ │ │ + blx 67538 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r5, sp, #44 @ 0x2c │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ + add r4, sp, #12 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + add r7, sp, #72 @ 0x48 │ │ │ │ + mov r0, r6 │ │ │ │ + movs r1, #1 │ │ │ │ + blx 65bf8 │ │ │ │ + mov r3, r7 │ │ │ │ + movs r2, #1 │ │ │ │ + mov r1, fp │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ + mov r6, r7 │ │ │ │ + blx 59070 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, fp │ │ │ │ + movs r1, #1 │ │ │ │ + mov r0, sl │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r3, [pc, #188] @ (6bafc ) │ │ │ │ + ldr.w ip, [r9, r3] │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add.w lr, ip, #16 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + mov lr, r7 │ │ │ │ + add.w ip, sp, #12 │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #60 @ 0x3c │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 65ff0 │ │ │ │ + add r3, sp, #84 @ 0x54 │ │ │ │ + mov r4, r0 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + movw r0, #701 @ 0x2bd │ │ │ │ + ldmia.w r7, {r1, r2, r3} │ │ │ │ + blx 5d0dc │ │ │ │ + mov r0, r5 │ │ │ │ + blx 67768 │ │ │ │ + mov r0, r7 │ │ │ │ + blx 67768 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + blx 64a28 │ │ │ │ + adds r3, r4, #1 │ │ │ │ + ite ne │ │ │ │ + addne r4, #1 │ │ │ │ + moveq r4, #0 │ │ │ │ + str.w r4, [r8] │ │ │ │ + movs r0, #0 │ │ │ │ + ldr r2, [pc, #60] @ (6bb00 ) │ │ │ │ + ldr r3, [pc, #44] @ (6baf4 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 6baec │ │ │ │ + add sp, #108 @ 0x6c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #36] @ (6bb04 ) │ │ │ │ + movs r2, #130 @ 0x82 │ │ │ │ + mvn.w r0, #107 @ 0x6b │ │ │ │ + add r1, pc │ │ │ │ + blx 61d64 │ │ │ │ + b.n 6b9f4 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + add r7, pc, #384 @ (adr r7, 6bc74 ) │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + add r7, pc, #320 @ (adr r7, 6bc3c ) │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ + movs r0, r0 │ │ │ │ + add r6, pc, #296 @ (adr r6, 6bc2c ) │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + pop {r5, r6, r7} │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +0006bb08 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ + ldr r5, [pc, #324] @ (6bc60 ) │ │ │ │ + sub sp, #108 @ 0x6c │ │ │ │ + ldr r4, [pc, #324] @ (6bc64 ) │ │ │ │ + mov r6, r2 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w r9, [pc, #324] @ 6bc68 │ │ │ │ + ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ + add r9, pc │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #100] @ 0x64 │ │ │ │ + mov.w r4, #0 │ │ │ │ + str.w sl, [sp] │ │ │ │ + str.w r8, [sp, #4] │ │ │ │ + mov r4, r0 │ │ │ │ + blx 66f50 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ + beq.n 6bc30 │ │ │ │ + cmp.w r0, #312 @ 0x138 │ │ │ │ + it eq │ │ │ │ + mvneq.w r0, #1 │ │ │ │ + beq.n 6bc32 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ + beq.n 6bc30 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.n 6bc4c │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + mov fp, r2 │ │ │ │ + blx 67538 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r5, sp, #44 @ 0x2c │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + add r4, sp, #12 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + add r7, sp, #72 @ 0x48 │ │ │ │ + mov r0, r6 │ │ │ │ + movs r1, #1 │ │ │ │ + blx 65bf8 │ │ │ │ + mov r3, r7 │ │ │ │ + movs r2, #1 │ │ │ │ + mov r1, fp │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ + mov r6, r7 │ │ │ │ + blx 59070 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, fp │ │ │ │ + movs r1, #1 │ │ │ │ + mov r0, sl │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r3, [pc, #188] @ (6bc6c ) │ │ │ │ + ldr.w ip, [r9, r3] │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add.w lr, ip, #16 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + mov lr, r7 │ │ │ │ + add.w ip, sp, #12 │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #60 @ 0x3c │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 65ff0 │ │ │ │ + add r3, sp, #84 @ 0x54 │ │ │ │ + mov r4, r0 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + movw r0, #701 @ 0x2bd │ │ │ │ + ldmia.w r7, {r1, r2, r3} │ │ │ │ + blx 5d0dc │ │ │ │ + mov r0, r5 │ │ │ │ + blx 67768 │ │ │ │ + mov r0, r7 │ │ │ │ + blx 67768 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + blx 64a28 │ │ │ │ + adds r3, r4, #1 │ │ │ │ + ite ne │ │ │ │ + addne r4, #1 │ │ │ │ + moveq r4, #0 │ │ │ │ + str.w r4, [r8] │ │ │ │ + movs r0, #0 │ │ │ │ + ldr r2, [pc, #60] @ (6bc70 ) │ │ │ │ + ldr r3, [pc, #44] @ (6bc64 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 6bc5c │ │ │ │ + add sp, #108 @ 0x6c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #36] @ (6bc74 ) │ │ │ │ + movs r2, #142 @ 0x8e │ │ │ │ + mvn.w r0, #107 @ 0x6b │ │ │ │ + add r1, pc │ │ │ │ + blx 61d64 │ │ │ │ + b.n 6bb64 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + add r5, pc, #960 @ (adr r5, 6c024 ) │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + add r5, pc, #896 @ (adr r5, 6bfec ) │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ + movs r0, r0 │ │ │ │ + add r4, pc, #872 @ (adr r4, 6bfdc ) │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + cbnz r0, 6bcd4 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +0006bc78 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ + ldr r5, [pc, #324] @ (6bdd0 ) │ │ │ │ + sub sp, #108 @ 0x6c │ │ │ │ + ldr r4, [pc, #324] @ (6bdd4 ) │ │ │ │ + mov r6, r2 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w r9, [pc, #324] @ 6bdd8 │ │ │ │ + ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ + add r9, pc │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #100] @ 0x64 │ │ │ │ + mov.w r4, #0 │ │ │ │ + str.w sl, [sp] │ │ │ │ + str.w r8, [sp, #4] │ │ │ │ + mov r4, r0 │ │ │ │ + blx 592a4 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ + beq.n 6bda0 │ │ │ │ + cmp.w r0, #312 @ 0x138 │ │ │ │ + it eq │ │ │ │ + mvneq.w r0, #1 │ │ │ │ + beq.n 6bda2 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ + beq.n 6bda0 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.n 6bdbc │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + mov fp, r2 │ │ │ │ + blx 67538 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r5, sp, #44 @ 0x2c │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + movs r0, #102 @ 0x66 │ │ │ │ + add r4, sp, #12 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + add r7, sp, #72 @ 0x48 │ │ │ │ + mov r0, r6 │ │ │ │ + movs r1, #1 │ │ │ │ + blx 65bf8 │ │ │ │ + mov r3, r7 │ │ │ │ + movs r2, #1 │ │ │ │ + mov r1, fp │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ + mov r6, r7 │ │ │ │ + blx 59070 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, fp │ │ │ │ + movs r1, #1 │ │ │ │ + mov r0, sl │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r3, [pc, #188] @ (6bddc ) │ │ │ │ + ldr.w ip, [r9, r3] │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add.w lr, ip, #16 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + mov lr, r7 │ │ │ │ + add.w ip, sp, #12 │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #60 @ 0x3c │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 65ff0 │ │ │ │ + add r3, sp, #84 @ 0x54 │ │ │ │ + mov r4, r0 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + movw r0, #701 @ 0x2bd │ │ │ │ + ldmia.w r7, {r1, r2, r3} │ │ │ │ + blx 5d0dc │ │ │ │ + mov r0, r5 │ │ │ │ + blx 67768 │ │ │ │ + mov r0, r7 │ │ │ │ + blx 67768 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + blx 64a28 │ │ │ │ + adds r3, r4, #1 │ │ │ │ + ite ne │ │ │ │ + addne r4, #1 │ │ │ │ + moveq r4, #0 │ │ │ │ + str.w r4, [r8] │ │ │ │ + movs r0, #0 │ │ │ │ + ldr r2, [pc, #60] @ (6bde0 ) │ │ │ │ + ldr r3, [pc, #44] @ (6bdd4 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 6bdcc │ │ │ │ + add sp, #108 @ 0x6c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #36] @ (6bde4 ) │ │ │ │ + movs r2, #154 @ 0x9a │ │ │ │ + mvn.w r0, #107 @ 0x6b │ │ │ │ + add r1, pc │ │ │ │ + blx 61d64 │ │ │ │ + b.n 6bcd4 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + add r4, pc, #512 @ (adr r4, 6bfd4 ) │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + add r4, pc, #448 @ (adr r4, 6bf9c ) │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ + movs r0, r0 │ │ │ │ + add r3, pc, #424 @ (adr r3, 6bf8c ) │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + rev r0, r0 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +0006bde8 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ + ldr r5, [pc, #324] @ (6bf40 ) │ │ │ │ + sub sp, #108 @ 0x6c │ │ │ │ + ldr r4, [pc, #324] @ (6bf44 ) │ │ │ │ + mov r6, r2 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w r9, [pc, #324] @ 6bf48 │ │ │ │ + ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ + add r9, pc │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #100] @ 0x64 │ │ │ │ + mov.w r4, #0 │ │ │ │ + str.w sl, [sp] │ │ │ │ + str.w r8, [sp, #4] │ │ │ │ + mov r4, r0 │ │ │ │ + blx 58d5c │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ + beq.n 6bf10 │ │ │ │ + cmp.w r0, #312 @ 0x138 │ │ │ │ + it eq │ │ │ │ + mvneq.w r0, #1 │ │ │ │ + beq.n 6bf12 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ + beq.n 6bf10 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.n 6bf2c │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + mov fp, r2 │ │ │ │ + blx 67538 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r5, sp, #44 @ 0x2c │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + movs r0, #103 @ 0x67 │ │ │ │ + add r4, sp, #12 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + add r7, sp, #72 @ 0x48 │ │ │ │ + mov r0, r6 │ │ │ │ + movs r1, #1 │ │ │ │ + blx 65bf8 │ │ │ │ + mov r3, r7 │ │ │ │ + movs r2, #1 │ │ │ │ + mov r1, fp │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ + mov r6, r7 │ │ │ │ + blx 59070 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, fp │ │ │ │ + movs r1, #1 │ │ │ │ + mov r0, sl │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r3, [pc, #188] @ (6bf4c ) │ │ │ │ + ldr.w ip, [r9, r3] │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add.w lr, ip, #16 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + mov lr, r7 │ │ │ │ + add.w ip, sp, #12 │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #60 @ 0x3c │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 65ff0 │ │ │ │ + add r3, sp, #84 @ 0x54 │ │ │ │ + mov r4, r0 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + movw r0, #701 @ 0x2bd │ │ │ │ + ldmia.w r7, {r1, r2, r3} │ │ │ │ + blx 5d0dc │ │ │ │ + mov r0, r5 │ │ │ │ + blx 67768 │ │ │ │ + mov r0, r7 │ │ │ │ + blx 67768 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + blx 64a28 │ │ │ │ + adds r3, r4, #1 │ │ │ │ + ite ne │ │ │ │ + addne r4, #1 │ │ │ │ + moveq r4, #0 │ │ │ │ + str.w r4, [r8] │ │ │ │ + movs r0, #0 │ │ │ │ + ldr r2, [pc, #60] @ (6bf50 ) │ │ │ │ + ldr r3, [pc, #44] @ (6bf44 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 6bf3c │ │ │ │ + add sp, #108 @ 0x6c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #36] @ (6bf54 ) │ │ │ │ + movs r2, #166 @ 0xa6 │ │ │ │ + mvn.w r0, #107 @ 0x6b │ │ │ │ + add r1, pc │ │ │ │ + blx 61d64 │ │ │ │ + b.n 6be44 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + add r3, pc, #64 @ (adr r3, 6bf84 ) │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + add r3, pc, #0 @ (adr r3, 6bf4c ) │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ + movs r0, r0 │ │ │ │ + add r1, pc, #1000 @ (adr r1, 6c33c ) │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + @ instruction: 0xb890 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006bf58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ @@ -7395,15 +7395,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #112] @ 0x70 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 6c7a2 │ │ │ │ + cbz r6, 6c7b0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006c784 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ @@ -8118,15 +8118,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #960] @ 0x3c0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #328 @ 0x148 │ │ │ │ + add r1, sp, #552 @ 0x228 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006cfb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ @@ -8839,15 +8839,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r1, #46] @ 0x2e │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #168 @ (adr r1, 6d880 ) │ │ │ │ + add r1, pc, #392 @ (adr r1, 6d960 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006d7d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ @@ -9560,15 +9560,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r4, #44] @ 0x2c │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ + ldr r1, [sp, #232] @ 0xe8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006e000 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -9646,15 +9646,15 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ strh r0, [r7, #6] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r6, #2] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r7, [sp, #112] @ 0x70 │ │ │ │ + str r7, [sp, #336] @ 0x150 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006e0d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -9732,15 +9732,15 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ strh r4, [r4, #0] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r4, #30] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r6, [sp, #288] @ 0x120 │ │ │ │ + str r6, [sp, #512] @ 0x200 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006e1a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -9818,15 +9818,15 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r2, #29] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r1, #27] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r5, [sp, #464] @ 0x1d0 │ │ │ │ + str r5, [sp, #688] @ 0x2b0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006e27c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -9904,15 +9904,15 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r7, #25] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r7, #23] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r4, [sp, #640] @ 0x280 │ │ │ │ + str r4, [sp, #864] @ 0x360 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006e350 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -9990,15 +9990,15 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r5, #22] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r3, [sp, #816] @ 0x330 │ │ │ │ + str r4, [sp, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006e424 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -10076,15 +10076,15 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r2, #19] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r2, #17] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r2, [sp, #992] @ 0x3e0 │ │ │ │ + str r3, [sp, #192] @ 0xc0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006e4f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -10162,15 +10162,15 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r0, #16] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r7, #13] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r2, [sp, #144] @ 0x90 │ │ │ │ + str r2, [sp, #368] @ 0x170 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006e5cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -10248,15 +10248,15 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r5, #12] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r5, #10] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r1, [sp, #320] @ 0x140 │ │ │ │ + str r1, [sp, #544] @ 0x220 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006e6a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ @@ -10619,15 +10619,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r1, #9] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r7, #2] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrh r0, [r3, #42] @ 0x2a │ │ │ │ + ldrh r0, [r2, #44] @ 0x2c │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006eafc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ @@ -10990,15 +10990,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r6, #23] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r3, #17] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrh r4, [r7, #6] │ │ │ │ + ldrh r4, [r6, #8] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006ef58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ @@ -11355,15 +11355,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, #6] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, #0] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh r0, [r6, #36] @ 0x24 │ │ │ │ + strh r0, [r5, #38] @ 0x26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006f3a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ @@ -11720,15 +11720,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, #84] @ 0x54 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, #60] @ 0x3c │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh r4, [r4, #2] │ │ │ │ + strh r4, [r3, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006f7f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ @@ -11932,15 +11932,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r6, #12] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, #23] │ │ │ │ + ldrb r6, [r5, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006fa4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ @@ -12144,15 +12144,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ lsls r1, r4, #1 │ │ │ │ str r4, [r7, #92] @ 0x5c │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #14] │ │ │ │ + ldrb r2, [r2, #15] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006fca8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ @@ -12354,15 +12354,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r7, #64] @ 0x40 │ │ │ │ lsls r1, r4, #1 │ │ │ │ str r4, [r4, #56] @ 0x38 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #5] │ │ │ │ + ldrb r2, [r7, #5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006ff00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ @@ -12564,28 +12564,1372 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r4, #28] │ │ │ │ lsls r1, r4, #1 │ │ │ │ str r4, [r1, #20] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #27] │ │ │ │ + strb r2, [r4, #28] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +00070158 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3440] @ 0xd70 │ │ │ │ + ldr.w r5, [pc, #1848] @ 708a4 │ │ │ │ + sub.w sp, sp, #620 @ 0x26c │ │ │ │ + ldr.w r4, [pc, #1844] @ 708a8 │ │ │ │ + mov sl, r1 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w r8, [pc, #1840] @ 708ac │ │ │ │ + ldr r6, [sp, #656] @ 0x290 │ │ │ │ + ldr.w r9, [sp, #660] @ 0x294 │ │ │ │ + add r8, pc │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r7, [sp, #664] @ 0x298 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #612] @ 0x264 │ │ │ │ + mov.w r4, #0 │ │ │ │ + ldr r4, [sp, #668] @ 0x29c │ │ │ │ + str r4, [sp, #12] │ │ │ │ + ldr r4, [sp, #672] @ 0x2a0 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + ldr r4, [sp, #676] @ 0x2a4 │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r6, [sp, #0] │ │ │ │ + str.w r9, [sp, #4] │ │ │ │ + str r7, [sp, #8] │ │ │ │ + str r4, [sp, #120] @ 0x78 │ │ │ │ + mov r4, r3 │ │ │ │ + str r0, [sp, #108] @ 0x6c │ │ │ │ + blx 5de94 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ + beq.w 70462 │ │ │ │ + cmp.w r0, #312 @ 0x138 │ │ │ │ + it eq │ │ │ │ + mvneq.w r0, #1 │ │ │ │ + beq.w 70464 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ + beq.w 70462 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.w 70826 │ │ │ │ + add r3, sp, #160 @ 0xa0 │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ + mov r0, r3 │ │ │ │ + blx 67538 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + movw r0, #301 @ 0x12d │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + ldrb r3, [r3, #0] │ │ │ │ + cmp r3, #81 @ 0x51 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + beq.w 707f0 │ │ │ │ + cmp r2, r3 │ │ │ │ + it gt │ │ │ │ + movgt.w r0, #300 @ 0x12c │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge r3, r2 │ │ │ │ + str r0, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + add.w fp, sp, #164 @ 0xa4 │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ + mov r3, fp │ │ │ │ + add.w sl, sp, #472 @ 0x1d8 │ │ │ │ + blx 59070 │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + mov r3, fp │ │ │ │ + movs r1, #1 │ │ │ │ + mov r0, r6 │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r4, [sp, #112] @ 0x70 │ │ │ │ + mov r3, sl │ │ │ │ + movs r2, #1 │ │ │ │ + mov r1, r4 │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ + blx 59070 │ │ │ │ + cmp r4, #0 │ │ │ │ + bne.w 70804 │ │ │ │ + add r3, sp, #488 @ 0x1e8 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + add r2, sp, #180 @ 0xb4 │ │ │ │ + strd r3, r3, [sp, #28] │ │ │ │ + add r6, sp, #248 @ 0xf8 │ │ │ │ + movs r3, #11 │ │ │ │ + str r6, [sp, #20] │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + add r7, sp, #220 @ 0xdc │ │ │ │ + add r3, sp, #276 @ 0x114 │ │ │ │ + str r7, [sp, #16] │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r5, sp, #192 @ 0xc0 │ │ │ │ + str r5, [sp, #12] │ │ │ │ + str r2, [sp, #140] @ 0x8c │ │ │ │ + ldmia r2, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ + blx 65074 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + ldrb r3, [r3, #0] │ │ │ │ + cmp r3, #81 @ 0x51 │ │ │ │ + beq.w 704bc │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + movs r3, #210 @ 0xd2 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r3, sp, #332 @ 0x14c │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add.w r9, sp, #208 @ 0xd0 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + add r3, sp, #304 @ 0x130 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + movw r3, #301 @ 0x12d │ │ │ │ + subs r3, r2, r3 │ │ │ │ + mov r6, r7 │ │ │ │ + clz r3, r3 │ │ │ │ + add r4, sp, #12 │ │ │ │ + lsrs r3, r3, #5 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldmia.w r9, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 661e4 │ │ │ │ + add r1, sp, #360 @ 0x168 │ │ │ │ + str r1, [sp, #40] @ 0x28 │ │ │ │ + str r1, [sp, #144] @ 0x90 │ │ │ │ + add r2, sp, #348 @ 0x15c │ │ │ │ + str r2, [sp, #132] @ 0x84 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldmia r2, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + blx 63760 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + add.w ip, sp, #12 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w r9, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + add.w r9, sp, #48 @ 0x30 │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 63760 │ │ │ │ + add r3, sp, #376 @ 0x178 │ │ │ │ + add r5, sp, #388 @ 0x184 │ │ │ │ + mov r6, r5 │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ + ldmia r1, {r0, r1, r2, r3} │ │ │ │ + blx 5d454 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + movs r3, #200 @ 0xc8 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + str.w sl, [sp, #12] │ │ │ │ + str r3, [sp, #24] │ │ │ │ + str r5, [sp, #16] │ │ │ │ + ldmia r0, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 60d00 │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + movs r3, #0 │ │ │ │ + str r5, [sp, #16] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldmia r2, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + blx 57dc0 │ │ │ │ + ldr.w r3, [pc, #1392] @ 708b0 │ │ │ │ + ldr.w ip, [r8, r3] │ │ │ │ + add r3, sp, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + add.w lr, ip, #16 │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov r7, sl │ │ │ │ + add.w r8, sp, #368 @ 0x170 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + add r4, sp, #416 @ 0x1a0 │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + ldmia r0, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 5cda4 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + movs r3, #210 @ 0xd2 │ │ │ │ + strd r0, r3, [sp, #20] │ │ │ │ + add r3, sp, #444 @ 0x1bc │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 661e4 │ │ │ │ + add r3, sp, #20 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ + mov r6, r3 │ │ │ │ + mov ip, r9 │ │ │ │ + ldmia r4!, {r0, r1, r2, r3} │ │ │ │ + mov lr, sp │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r4, {r0, r1, r2} │ │ │ │ + stmia.w ip, {r0, r1, r2} │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia r6!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w r6, {r0, r1, r2} │ │ │ │ + ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ + stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + mov.w r0, #800 @ 0x320 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + str.w r3, [lr] │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ + ldmia.w r1, {r2, r3} │ │ │ │ + movw r1, #901 @ 0x385 │ │ │ │ + blx 6486c │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 70636 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ + blx 5d394 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + mov r7, r9 │ │ │ │ + mov ip, fp │ │ │ │ + mov r6, r5 │ │ │ │ + add r4, sp, #16 │ │ │ │ + ldrb r3, [r3, #0] │ │ │ │ + cmp r3, #81 @ 0x51 │ │ │ │ + beq.n 70486 │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov.w lr, #402 @ 0x192 │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + str.w lr, [sp, #44] @ 0x2c │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldmia.w fp, {r1, r2, r3} │ │ │ │ + blx 5e17c │ │ │ │ + mov r0, r5 │ │ │ │ + blx 5bb30 │ │ │ │ + mov r0, sl │ │ │ │ + blx 67768 │ │ │ │ + mov r0, fp │ │ │ │ + blx 67768 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + blx 64a28 │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + movs r0, #0 │ │ │ │ + ldr.w r2, [pc, #1100] @ 708b4 │ │ │ │ + ldr.w r3, [pc, #1084] @ 708a8 │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #612] @ 0x264 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w 708a0 │ │ │ │ + add.w sp, sp, #620 @ 0x26c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov.w lr, #400 @ 0x190 │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + str.w lr, [sp, #44] @ 0x2c │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldmia.w fp, {r1, r2, r3} │ │ │ │ + blx 6262c │ │ │ │ + b.n 70442 │ │ │ │ + movs r3, #200 @ 0xc8 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + add.w r9, sp, #208 @ 0xd0 │ │ │ │ + mov r7, r6 │ │ │ │ + add r4, sp, #12 │ │ │ │ + sub.w r3, r3, #300 @ 0x12c │ │ │ │ + clz r3, r3 │ │ │ │ + lsrs r3, r3, #5 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + add r3, sp, #332 @ 0x14c │ │ │ │ + str r3, [sp, #16] │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + add r3, sp, #304 @ 0x130 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldmia.w r9, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 60d00 │ │ │ │ + add r1, sp, #360 @ 0x168 │ │ │ │ + str r1, [sp, #40] @ 0x28 │ │ │ │ + str r1, [sp, #144] @ 0x90 │ │ │ │ + add r2, sp, #348 @ 0x15c │ │ │ │ + str r2, [sp, #132] @ 0x84 │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldmia r2, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + blx 5a960 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + add.w ip, sp, #12 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w r9, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + add.w r9, sp, #48 @ 0x30 │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 5a960 │ │ │ │ + add r3, sp, #376 @ 0x178 │ │ │ │ + movs r5, #200 @ 0xc8 │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ + ldmia r1, {r0, r1, r2, r3} │ │ │ │ + blx 5d454 │ │ │ │ + strd r0, r5, [sp, #20] │ │ │ │ + add r5, sp, #388 @ 0x184 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + mov r6, r5 │ │ │ │ + str.w sl, [sp, #12] │ │ │ │ + str r5, [sp, #16] │ │ │ │ + ldmia r0, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 60d00 │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + movs r3, #0 │ │ │ │ + str r5, [sp, #12] │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldmia r2, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + blx 57dc0 │ │ │ │ + ldr r3, [pc, #804] @ (708b0 ) │ │ │ │ + ldr.w ip, [r8, r3] │ │ │ │ + add r3, sp, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + add.w lr, ip, #16 │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov r7, sl │ │ │ │ + add.w r8, sp, #368 @ 0x170 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + add r4, sp, #416 @ 0x1a0 │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + ldmia r0, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 5cda4 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + movs r3, #210 @ 0xd2 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r3, sp, #444 @ 0x1bc │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 661e4 │ │ │ │ + add r3, sp, #20 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ + mov r6, r3 │ │ │ │ + mov ip, r9 │ │ │ │ + ldmia r4!, {r0, r1, r2, r3} │ │ │ │ + mov lr, sp │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r4, {r0, r1, r2} │ │ │ │ + stmia.w ip, {r0, r1, r2} │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia r6!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w r6, {r0, r1, r2} │ │ │ │ + ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ + stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + mov.w r0, #800 @ 0x320 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + str.w r3, [lr] │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ + ldmia.w r1, {r2, r3} │ │ │ │ + mov.w r1, #900 @ 0x384 │ │ │ │ + blx 6486c │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 703ec │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 5d238 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ + blx 5d394 │ │ │ │ + mov r6, r0 │ │ │ │ + cmp r0, #1 │ │ │ │ + bne.w 703fe │ │ │ │ + ldr r7, [sp, #112] @ 0x70 │ │ │ │ + movs r4, #0 │ │ │ │ + add r3, sp, #500 @ 0x1f4 │ │ │ │ + mov r2, r0 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + mov r1, r7 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ + mov r3, r4 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 59a3c │ │ │ │ + cmp r7, #1 │ │ │ │ + mov r3, r7 │ │ │ │ + itt eq │ │ │ │ + addeq r3, sp, #528 @ 0x210 │ │ │ │ + streq r3, [sp, #144] @ 0x90 │ │ │ │ + beq.n 7069c │ │ │ │ + add r1, sp, #528 @ 0x210 │ │ │ │ + str r1, [sp, #144] @ 0x90 │ │ │ │ + str r1, [sp, #4] │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r1, [sp, #112] @ 0x70 │ │ │ │ + mov r3, r4 │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + subs r1, #1 │ │ │ │ + blx 59a3c │ │ │ │ + ldr r6, [sp, #112] @ 0x70 │ │ │ │ + movs r4, #0 │ │ │ │ + add r3, sp, #556 @ 0x22c │ │ │ │ + movs r2, #1 │ │ │ │ + mov r1, r6 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + str r3, [sp, #156] @ 0x9c │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, r4 │ │ │ │ + blx 59a3c │ │ │ │ + mov r3, r4 │ │ │ │ + add r2, sp, #584 @ 0x248 │ │ │ │ + mov r1, r6 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ + str r2, [sp, #140] @ 0x8c │ │ │ │ + add r7, sp, #40 @ 0x28 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + movs r2, #1 │ │ │ │ + blx 59a3c │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + ldrd ip, r4, [sp, #144] @ 0x90 │ │ │ │ + movw r3, #301 @ 0x12d │ │ │ │ + cmp r2, r3 │ │ │ │ + ldr r6, [sp, #124] @ 0x7c │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + beq.w 7089a │ │ │ │ + blx 64600 │ │ │ │ + ldr.w r8, [sp, #140] @ 0x8c │ │ │ │ + add r3, sp, #16 │ │ │ │ + mov r4, r3 │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + add.w lr, sp, #72 @ 0x48 │ │ │ │ + ldr.w ip, [sp, #156] @ 0x9c │ │ │ │ + ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ + add r7, sp, #44 @ 0x2c │ │ │ │ + ldr r6, [sp, #144] @ 0x90 │ │ │ │ + stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r8, {r0, r1, r2} │ │ │ │ + stmia.w lr, {r0, r1, r2} │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + mov r7, r9 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #512 @ 0x200 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + mov r6, r5 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + ldrd r3, r0, [sp, #124] @ 0x7c │ │ │ │ + ldmia r3, {r1, r2, r3} │ │ │ │ + blx 65c04 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + mov ip, fp │ │ │ │ + ldr.w r8, [sp, #132] @ 0x84 │ │ │ │ + ldrb r3, [r3, #0] │ │ │ │ + mov r4, r8 │ │ │ │ + cmp r3, #81 @ 0x51 │ │ │ │ + beq.n 70836 │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov.w lr, #402 @ 0x192 │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + add r7, sp, #592 @ 0x250 │ │ │ │ + str.w lr, [sp, #44] @ 0x2c │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldmia.w fp, {r1, r2, r3} │ │ │ │ + blx 5e17c │ │ │ │ + ldr r6, [sp, #116] @ 0x74 │ │ │ │ + mov ip, sp │ │ │ │ + ldr r4, [sp, #152] @ 0x98 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + movs r0, #210 @ 0xd2 │ │ │ │ + movw r1, #451 @ 0x1c3 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + str.w r3, [r8] │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ + blx 66e58 │ │ │ │ + ldr r0, [sp, #140] @ 0x8c │ │ │ │ + blx 5bb30 │ │ │ │ + ldr r0, [sp, #156] @ 0x9c │ │ │ │ + blx 5bb30 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.n 707e8 │ │ │ │ + ldr r0, [sp, #144] @ 0x90 │ │ │ │ + blx 5bb30 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + blx 5bb30 │ │ │ │ + b.n 70442 │ │ │ │ + cmp r1, r3 │ │ │ │ + it lt │ │ │ │ + movlt.w r0, #300 @ 0x12c │ │ │ │ + cmp r3, r1 │ │ │ │ + it ge │ │ │ │ + movge r3, r1 │ │ │ │ + str r0, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + b.n 70202 │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ + mov r3, sl │ │ │ │ + mov r0, r7 │ │ │ │ + movs r1, #1 │ │ │ │ + blx 65bf8 │ │ │ │ + add r3, sp, #488 @ 0x1e8 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 5d238 │ │ │ │ + b.n 70238 │ │ │ │ + ldr r1, [pc, #144] @ (708b8 ) │ │ │ │ + movs r2, #174 @ 0xae │ │ │ │ + mvn.w r0, #107 @ 0x6b │ │ │ │ + add r1, pc │ │ │ │ + blx 61d64 │ │ │ │ + b.n 701d0 │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov.w lr, #400 @ 0x190 │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + add r7, sp, #564 @ 0x234 │ │ │ │ + str.w lr, [sp, #44] @ 0x2c │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldmia.w fp, {r1, r2, r3} │ │ │ │ + blx 6262c │ │ │ │ + ldr r6, [sp, #116] @ 0x74 │ │ │ │ + mov ip, sp │ │ │ │ + ldr r4, [sp, #152] @ 0x98 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + movw r1, #451 @ 0x1c3 │ │ │ │ + movs r0, #211 @ 0xd3 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + str.w r3, [r8] │ │ │ │ + ldr r3, [sp, #156] @ 0x9c │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ + blx 66e58 │ │ │ │ + b.n 707d0 │ │ │ │ + blx 5c548 │ │ │ │ + b.n 70708 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + ldrsh r2, [r3, r6] │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldrsh r6, [r1, r6] │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ + movs r0, r0 │ │ │ │ + ldrb r4, [r4, r2] │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + strb r2, [r1, #1] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +000708bc : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3440] @ 0xd70 │ │ │ │ + ldr.w r5, [pc, #1848] @ 71008 │ │ │ │ + sub.w sp, sp, #620 @ 0x26c │ │ │ │ + ldr.w r4, [pc, #1844] @ 7100c │ │ │ │ + mov sl, r1 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w r8, [pc, #1840] @ 71010 │ │ │ │ + ldr r6, [sp, #656] @ 0x290 │ │ │ │ + ldr.w r9, [sp, #660] @ 0x294 │ │ │ │ + add r8, pc │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r7, [sp, #664] @ 0x298 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #612] @ 0x264 │ │ │ │ + mov.w r4, #0 │ │ │ │ + ldr r4, [sp, #668] @ 0x29c │ │ │ │ + str r4, [sp, #12] │ │ │ │ + ldr r4, [sp, #672] @ 0x2a0 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + ldr r4, [sp, #676] @ 0x2a4 │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r6, [sp, #0] │ │ │ │ + str.w r9, [sp, #4] │ │ │ │ + str r7, [sp, #8] │ │ │ │ + str r4, [sp, #120] @ 0x78 │ │ │ │ + mov r4, r3 │ │ │ │ + str r0, [sp, #108] @ 0x6c │ │ │ │ + blx 65268 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ + beq.w 70bc6 │ │ │ │ + cmp.w r0, #312 @ 0x138 │ │ │ │ + it eq │ │ │ │ + mvneq.w r0, #1 │ │ │ │ + beq.w 70bc8 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ + beq.w 70bc6 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.w 70f8a │ │ │ │ + add r3, sp, #160 @ 0xa0 │ │ │ │ + str r3, [sp, #140] @ 0x8c │ │ │ │ + mov r0, r3 │ │ │ │ + blx 67538 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + movw r0, #301 @ 0x12d │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + ldrb r3, [r3, #0] │ │ │ │ + cmp r3, #81 @ 0x51 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + beq.w 70f54 │ │ │ │ + cmp r2, r3 │ │ │ │ + it gt │ │ │ │ + movgt.w r0, #300 @ 0x12c │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge r3, r2 │ │ │ │ + str r0, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + add.w fp, sp, #164 @ 0xa4 │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + mov r3, fp │ │ │ │ + add.w sl, sp, #472 @ 0x1d8 │ │ │ │ + blx 59070 │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + mov r3, fp │ │ │ │ + movs r1, #1 │ │ │ │ + mov r0, r6 │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r4, [sp, #112] @ 0x70 │ │ │ │ + mov r3, sl │ │ │ │ + movs r2, #1 │ │ │ │ + mov r1, r4 │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + blx 59070 │ │ │ │ + cmp r4, #0 │ │ │ │ + bne.w 70f68 │ │ │ │ + add r3, sp, #488 @ 0x1e8 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + add r2, sp, #180 @ 0xb4 │ │ │ │ + strd r3, r3, [sp, #28] │ │ │ │ + add r6, sp, #248 @ 0xf8 │ │ │ │ + movs r3, #11 │ │ │ │ + str r6, [sp, #20] │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + add r7, sp, #220 @ 0xdc │ │ │ │ + add r3, sp, #276 @ 0x114 │ │ │ │ + str r7, [sp, #16] │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r5, sp, #192 @ 0xc0 │ │ │ │ + str r5, [sp, #12] │ │ │ │ + str r2, [sp, #136] @ 0x88 │ │ │ │ + ldmia r2, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ + blx 65074 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + ldrb r3, [r3, #0] │ │ │ │ + cmp r3, #81 @ 0x51 │ │ │ │ + beq.w 70c20 │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + movs r3, #210 @ 0xd2 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r3, sp, #332 @ 0x14c │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add.w r9, sp, #208 @ 0xd0 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + add r3, sp, #304 @ 0x130 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + movw r3, #301 @ 0x12d │ │ │ │ + subs r3, r2, r3 │ │ │ │ + mov r6, r7 │ │ │ │ + clz r3, r3 │ │ │ │ + add r4, sp, #12 │ │ │ │ + lsrs r3, r3, #5 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldmia.w r9, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 661e4 │ │ │ │ + add r1, sp, #360 @ 0x168 │ │ │ │ + str r1, [sp, #40] @ 0x28 │ │ │ │ + str r1, [sp, #144] @ 0x90 │ │ │ │ + add r2, sp, #348 @ 0x15c │ │ │ │ + str r2, [sp, #132] @ 0x84 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldmia r2, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + blx 63760 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + add.w ip, sp, #12 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w r9, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + add.w r9, sp, #48 @ 0x30 │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 63760 │ │ │ │ + add r3, sp, #376 @ 0x178 │ │ │ │ + add r5, sp, #388 @ 0x184 │ │ │ │ + mov r6, r5 │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ + ldmia r1, {r0, r1, r2, r3} │ │ │ │ + blx 5d454 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + movs r3, #200 @ 0xc8 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + str.w sl, [sp, #12] │ │ │ │ + str r3, [sp, #24] │ │ │ │ + str r5, [sp, #16] │ │ │ │ + ldmia r0, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 60d00 │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + movs r3, #0 │ │ │ │ + str r5, [sp, #16] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldmia r2, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + blx 57dc0 │ │ │ │ + ldr.w r3, [pc, #1392] @ 71014 │ │ │ │ + ldr.w ip, [r8, r3] │ │ │ │ + add r3, sp, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + add.w lr, ip, #16 │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov r7, sl │ │ │ │ + add.w r8, sp, #368 @ 0x170 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + add r4, sp, #416 @ 0x1a0 │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + ldmia r0, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 5cda4 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + movs r3, #210 @ 0xd2 │ │ │ │ + strd r0, r3, [sp, #20] │ │ │ │ + add r3, sp, #444 @ 0x1bc │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 661e4 │ │ │ │ + add r3, sp, #20 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ + mov r6, r3 │ │ │ │ + mov ip, r9 │ │ │ │ + ldmia r4!, {r0, r1, r2, r3} │ │ │ │ + mov lr, sp │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r4, {r0, r1, r2} │ │ │ │ + stmia.w ip, {r0, r1, r2} │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia r6!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w r6, {r0, r1, r2} │ │ │ │ + ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ + stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + mov.w r0, #800 @ 0x320 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + str.w r3, [lr] │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ + ldmia.w r1, {r2, r3} │ │ │ │ + movw r1, #901 @ 0x385 │ │ │ │ + blx 6486c │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 70d9a │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ + blx 5d394 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + mov r7, r9 │ │ │ │ + mov ip, fp │ │ │ │ + mov r6, r5 │ │ │ │ + add r4, sp, #16 │ │ │ │ + ldrb r3, [r3, #0] │ │ │ │ + cmp r3, #81 @ 0x51 │ │ │ │ + beq.n 70bea │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov.w lr, #402 @ 0x192 │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + str.w lr, [sp, #44] @ 0x2c │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldmia.w fp, {r1, r2, r3} │ │ │ │ + blx 5e17c │ │ │ │ + mov r0, r5 │ │ │ │ + blx 5bb30 │ │ │ │ + mov r0, sl │ │ │ │ + blx 67768 │ │ │ │ + mov r0, fp │ │ │ │ + blx 67768 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + blx 64a28 │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + movs r0, #0 │ │ │ │ + ldr.w r2, [pc, #1100] @ 71018 │ │ │ │ + ldr.w r3, [pc, #1084] @ 7100c │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #612] @ 0x264 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w 71004 │ │ │ │ + add.w sp, sp, #620 @ 0x26c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov.w lr, #400 @ 0x190 │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + str.w lr, [sp, #44] @ 0x2c │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldmia.w fp, {r1, r2, r3} │ │ │ │ + blx 6262c │ │ │ │ + b.n 70ba6 │ │ │ │ + movs r3, #200 @ 0xc8 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + add.w r9, sp, #208 @ 0xd0 │ │ │ │ + mov r7, r6 │ │ │ │ + add r4, sp, #12 │ │ │ │ + sub.w r3, r3, #300 @ 0x12c │ │ │ │ + clz r3, r3 │ │ │ │ + lsrs r3, r3, #5 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + add r3, sp, #332 @ 0x14c │ │ │ │ + str r3, [sp, #16] │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + add r3, sp, #304 @ 0x130 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldmia.w r9, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 60d00 │ │ │ │ + add r1, sp, #360 @ 0x168 │ │ │ │ + str r1, [sp, #40] @ 0x28 │ │ │ │ + str r1, [sp, #144] @ 0x90 │ │ │ │ + add r2, sp, #348 @ 0x15c │ │ │ │ + str r2, [sp, #132] @ 0x84 │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldmia r2, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + blx 5a960 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + add.w ip, sp, #12 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w r9, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + add.w r9, sp, #48 @ 0x30 │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 5a960 │ │ │ │ + add r3, sp, #376 @ 0x178 │ │ │ │ + movs r5, #200 @ 0xc8 │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ + ldmia r1, {r0, r1, r2, r3} │ │ │ │ + blx 5d454 │ │ │ │ + strd r0, r5, [sp, #20] │ │ │ │ + add r5, sp, #388 @ 0x184 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + mov r6, r5 │ │ │ │ + str.w sl, [sp, #12] │ │ │ │ + str r5, [sp, #16] │ │ │ │ + ldmia r0, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 60d00 │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + movs r3, #0 │ │ │ │ + str r5, [sp, #12] │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldmia r2, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + blx 57dc0 │ │ │ │ + ldr r3, [pc, #804] @ (71014 ) │ │ │ │ + ldr.w ip, [r8, r3] │ │ │ │ + add r3, sp, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + add.w lr, ip, #16 │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov r7, sl │ │ │ │ + add.w r8, sp, #368 @ 0x170 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + add r4, sp, #416 @ 0x1a0 │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + ldmia r0, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 5cda4 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + movs r3, #210 @ 0xd2 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r3, sp, #444 @ 0x1bc │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 661e4 │ │ │ │ + add r3, sp, #20 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ + mov r6, r3 │ │ │ │ + mov ip, r9 │ │ │ │ + ldmia r4!, {r0, r1, r2, r3} │ │ │ │ + mov lr, sp │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r4, {r0, r1, r2} │ │ │ │ + stmia.w ip, {r0, r1, r2} │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia r6!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w r6, {r0, r1, r2} │ │ │ │ + ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ + stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + mov.w r0, #800 @ 0x320 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + str.w r3, [lr] │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ + ldmia.w r1, {r2, r3} │ │ │ │ + mov.w r1, #900 @ 0x384 │ │ │ │ + blx 6486c │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 70b50 │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 5e504 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ + blx 5d394 │ │ │ │ + mov r6, r0 │ │ │ │ + cmp r0, #1 │ │ │ │ + bne.w 70b62 │ │ │ │ + ldr r7, [sp, #112] @ 0x70 │ │ │ │ + movs r4, #0 │ │ │ │ + add r3, sp, #500 @ 0x1f4 │ │ │ │ + mov r2, r0 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + mov r1, r7 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + mov r3, r4 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 59a3c │ │ │ │ + cmp r7, #1 │ │ │ │ + mov r3, r7 │ │ │ │ + itt eq │ │ │ │ + addeq r3, sp, #528 @ 0x210 │ │ │ │ + streq r3, [sp, #144] @ 0x90 │ │ │ │ + beq.n 70e00 │ │ │ │ + add r1, sp, #528 @ 0x210 │ │ │ │ + str r1, [sp, #144] @ 0x90 │ │ │ │ + str r1, [sp, #4] │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r1, [sp, #112] @ 0x70 │ │ │ │ + mov r3, r4 │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + subs r1, #1 │ │ │ │ + blx 59a3c │ │ │ │ + ldr r6, [sp, #112] @ 0x70 │ │ │ │ + movs r4, #0 │ │ │ │ + add r3, sp, #556 @ 0x22c │ │ │ │ + movs r2, #1 │ │ │ │ + mov r1, r6 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + str r3, [sp, #156] @ 0x9c │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, r4 │ │ │ │ + blx 59a3c │ │ │ │ + mov r3, r4 │ │ │ │ + add r2, sp, #584 @ 0x248 │ │ │ │ + mov r1, r6 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + str r2, [sp, #136] @ 0x88 │ │ │ │ + add r7, sp, #40 @ 0x28 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + movs r2, #1 │ │ │ │ + blx 59a3c │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + ldrd ip, r4, [sp, #144] @ 0x90 │ │ │ │ + movw r3, #301 @ 0x12d │ │ │ │ + cmp r2, r3 │ │ │ │ + ldr r6, [sp, #124] @ 0x7c │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + beq.w 70ffe │ │ │ │ + blx 64600 │ │ │ │ + ldr.w r8, [sp, #136] @ 0x88 │ │ │ │ + add r3, sp, #16 │ │ │ │ + mov r4, r3 │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + add.w lr, sp, #72 @ 0x48 │ │ │ │ + ldr.w ip, [sp, #156] @ 0x9c │ │ │ │ + ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ + add r7, sp, #44 @ 0x2c │ │ │ │ + ldr r6, [sp, #144] @ 0x90 │ │ │ │ + stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r8, {r0, r1, r2} │ │ │ │ + stmia.w lr, {r0, r1, r2} │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + mov r7, r9 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #512 @ 0x200 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + mov r6, r5 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + ldrd r3, r0, [sp, #124] @ 0x7c │ │ │ │ + ldmia r3, {r1, r2, r3} │ │ │ │ + blx 65c04 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + mov ip, fp │ │ │ │ + ldr.w r8, [sp, #132] @ 0x84 │ │ │ │ + ldrb r3, [r3, #0] │ │ │ │ + mov r4, r8 │ │ │ │ + cmp r3, #81 @ 0x51 │ │ │ │ + beq.n 70f9a │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov.w lr, #402 @ 0x192 │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + add r7, sp, #592 @ 0x250 │ │ │ │ + str.w lr, [sp, #44] @ 0x2c │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldmia.w fp, {r1, r2, r3} │ │ │ │ + blx 5e17c │ │ │ │ + ldr r6, [sp, #116] @ 0x74 │ │ │ │ + mov ip, sp │ │ │ │ + ldr r4, [sp, #152] @ 0x98 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + movs r0, #210 @ 0xd2 │ │ │ │ + movw r1, #451 @ 0x1c3 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + str.w r3, [r8] │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ + blx 66e58 │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ + blx 5bb30 │ │ │ │ + ldr r0, [sp, #156] @ 0x9c │ │ │ │ + blx 5bb30 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.n 70f4c │ │ │ │ + ldr r0, [sp, #144] @ 0x90 │ │ │ │ + blx 5bb30 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + blx 5bb30 │ │ │ │ + b.n 70ba6 │ │ │ │ + cmp r1, r3 │ │ │ │ + it lt │ │ │ │ + movlt.w r0, #300 @ 0x12c │ │ │ │ + cmp r3, r1 │ │ │ │ + it ge │ │ │ │ + movge r3, r1 │ │ │ │ + str r0, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + b.n 70966 │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ + mov r3, sl │ │ │ │ + mov r0, r7 │ │ │ │ + movs r1, #1 │ │ │ │ + blx 65bf8 │ │ │ │ + add r3, sp, #488 @ 0x1e8 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 5e504 │ │ │ │ + b.n 7099c │ │ │ │ + ldr r1, [pc, #144] @ (7101c ) │ │ │ │ + movs r2, #188 @ 0xbc │ │ │ │ + mvn.w r0, #107 @ 0x6b │ │ │ │ + add r1, pc │ │ │ │ + blx 61d64 │ │ │ │ + b.n 70934 │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov.w lr, #400 @ 0x190 │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + add r7, sp, #564 @ 0x234 │ │ │ │ + str.w lr, [sp, #44] @ 0x2c │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldmia.w fp, {r1, r2, r3} │ │ │ │ + blx 6262c │ │ │ │ + ldr r6, [sp, #116] @ 0x74 │ │ │ │ + mov ip, sp │ │ │ │ + ldr r4, [sp, #152] @ 0x98 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + movw r1, #451 @ 0x1c3 │ │ │ │ + movs r0, #211 @ 0xd3 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + str.w r3, [r8] │ │ │ │ + ldr r3, [sp, #156] @ 0x9c │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ + blx 66e58 │ │ │ │ + b.n 70f34 │ │ │ │ + blx 5c548 │ │ │ │ + b.n 70e6c │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + ldr r6, [r6, r0] │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldr r2, [r5, r0] │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ + movs r0, r0 │ │ │ │ + strb r0, [r0, r5] │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldr r6, [r4, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00070158 : │ │ │ │ +00071020 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ - ldr r5, [pc, #560] @ (7039c ) │ │ │ │ + ldr r5, [pc, #560] @ (71264 ) │ │ │ │ sub sp, #260 @ 0x104 │ │ │ │ - ldr r4, [pc, #560] @ (703a0 ) │ │ │ │ + ldr r4, [pc, #560] @ (71268 ) │ │ │ │ mov fp, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r7, [pc, #560] @ (703a4 ) │ │ │ │ + ldr r7, [pc, #560] @ (7126c ) │ │ │ │ ldr.w sl, [sp, #296] @ 0x128 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r9, [sp, #300] @ 0x12c │ │ │ │ mov r8, r3 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r7, pc │ │ │ │ ldr r5, [sp, #304] @ 0x130 │ │ │ │ @@ -12598,23 +13942,23 @@ │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r5, [sp, #312] @ 0x138 │ │ │ │ str.w sl, [sp] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r5, [sp, #16] │ │ │ │ blx 5e790 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 7021a │ │ │ │ + beq.n 710e2 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 7021c │ │ │ │ + beq.n 710e4 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 7021a │ │ │ │ + beq.n 710e2 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 70386 │ │ │ │ + ble.w 7124e │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ blx 67538 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r4, sp, #112 @ 0x70 │ │ │ │ ldr.w r2, [fp] │ │ │ │ mov r3, r4 │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ @@ -12622,40 +13966,40 @@ │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [sl] │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ blx 65bf8 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n 701f8 │ │ │ │ + ble.n 710c0 │ │ │ │ vldr s15, [r9] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 70238 │ │ │ │ + bne.n 71100 │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 5fb74 │ │ │ │ mov r0, r4 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #392] @ (703a8 ) │ │ │ │ - ldr r3, [pc, #384] @ (703a0 ) │ │ │ │ + ldr r2, [pc, #392] @ (71270 ) │ │ │ │ + ldr r3, [pc, #384] @ (71268 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 70396 │ │ │ │ + bne.w 7125e │ │ │ │ add sp, #260 @ 0x104 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w fp, sp, #196 @ 0xc4 │ │ │ │ movs r2, #1 │ │ │ │ mov r3, fp │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ blx 59070 │ │ │ │ @@ -12692,15 +14036,15 @@ │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ ldmia r1, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ blx 60520 │ │ │ │ ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [pc, #252] @ (703ac ) │ │ │ │ + ldr r3, [pc, #252] @ (71274 ) │ │ │ │ mov r6, r8 │ │ │ │ ldr.w ip, [r7, r3] │ │ │ │ add r7, sp, #12 │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ add.w lr, ip, #16 │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ @@ -12757,47 +14101,47 @@ │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 5d238 │ │ │ │ mov r0, fp │ │ │ │ blx 67768 │ │ │ │ mov r0, r7 │ │ │ │ blx 5bb30 │ │ │ │ - b.n 7020a │ │ │ │ - ldr r1, [pc, #40] @ (703b0 ) │ │ │ │ + b.n 710d2 │ │ │ │ + ldr r1, [pc, #40] @ (71278 ) │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 701c0 │ │ │ │ + b.n 71088 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsh r0, [r4, r6] │ │ │ │ + str r0, [r3, r3] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r1, r6] │ │ │ │ + str r6, [r0, r3] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrsh r0, [r6, r3] │ │ │ │ + str r0, [r5, r0] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #18] │ │ │ │ + str r6, [r0, #100] @ 0x64 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -000703b4 : │ │ │ │ +0007127c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ - ldr r5, [pc, #560] @ (705f8 ) │ │ │ │ + ldr r5, [pc, #560] @ (714c0 ) │ │ │ │ sub sp, #260 @ 0x104 │ │ │ │ - ldr r4, [pc, #560] @ (705fc ) │ │ │ │ + ldr r4, [pc, #560] @ (714c4 ) │ │ │ │ mov fp, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r7, [pc, #560] @ (70600 ) │ │ │ │ + ldr r7, [pc, #560] @ (714c8 ) │ │ │ │ ldr.w sl, [sp, #296] @ 0x128 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r9, [sp, #300] @ 0x12c │ │ │ │ mov r8, r3 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r7, pc │ │ │ │ ldr r5, [sp, #304] @ 0x130 │ │ │ │ @@ -12810,23 +14154,23 @@ │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r5, [sp, #312] @ 0x138 │ │ │ │ str.w sl, [sp] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r5, [sp, #16] │ │ │ │ blx 67710 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 70476 │ │ │ │ + beq.n 7133e │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 70478 │ │ │ │ + beq.n 71340 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 70476 │ │ │ │ + beq.n 7133e │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 705e2 │ │ │ │ + ble.w 714aa │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ blx 67538 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r4, sp, #112 @ 0x70 │ │ │ │ ldr.w r2, [fp] │ │ │ │ mov r3, r4 │ │ │ │ movs r0, #101 @ 0x65 │ │ │ │ @@ -12834,40 +14178,40 @@ │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [sl] │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ blx 65bf8 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n 70454 │ │ │ │ + ble.n 7131c │ │ │ │ vldr d7, [r9] │ │ │ │ vcmp.f64 d7, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 70494 │ │ │ │ + bne.n 7135c │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 5fb74 │ │ │ │ mov r0, r4 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #392] @ (70604 ) │ │ │ │ - ldr r3, [pc, #384] @ (705fc ) │ │ │ │ + ldr r2, [pc, #392] @ (714cc ) │ │ │ │ + ldr r3, [pc, #384] @ (714c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 705f2 │ │ │ │ + bne.w 714ba │ │ │ │ add sp, #260 @ 0x104 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w fp, sp, #196 @ 0xc4 │ │ │ │ movs r2, #1 │ │ │ │ mov r3, fp │ │ │ │ movs r0, #101 @ 0x65 │ │ │ │ blx 59070 │ │ │ │ @@ -12904,15 +14248,15 @@ │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ ldmia r1, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ blx 60520 │ │ │ │ ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [pc, #252] @ (70608 ) │ │ │ │ + ldr r3, [pc, #252] @ (714d0 ) │ │ │ │ mov r6, r8 │ │ │ │ ldr.w ip, [r7, r3] │ │ │ │ add r7, sp, #12 │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ add.w lr, ip, #16 │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ @@ -12969,47 +14313,47 @@ │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 5e504 │ │ │ │ mov r0, fp │ │ │ │ blx 67768 │ │ │ │ mov r0, r7 │ │ │ │ blx 5bb30 │ │ │ │ - b.n 70466 │ │ │ │ - ldr r1, [pc, #40] @ (7060c ) │ │ │ │ + b.n 7132e │ │ │ │ + ldr r1, [pc, #40] @ (714d4 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 7041c │ │ │ │ + b.n 712e4 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r0, r5] │ │ │ │ + ldr r6, [pc, #496] @ (716b4 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, r4] │ │ │ │ + ldr r6, [pc, #424] @ (71674 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrb r4, [r2, r2] │ │ │ │ + ldr r5, [pc, #816] @ (71800 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, #9] │ │ │ │ + str r2, [r5, #60] @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00070610 : │ │ │ │ +000714d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ - ldr r5, [pc, #556] @ (70850 ) │ │ │ │ + ldr r5, [pc, #556] @ (71718 ) │ │ │ │ sub sp, #260 @ 0x104 │ │ │ │ - ldr r4, [pc, #556] @ (70854 ) │ │ │ │ + ldr r4, [pc, #556] @ (7171c ) │ │ │ │ mov fp, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r7, [pc, #556] @ (70858 ) │ │ │ │ + ldr r7, [pc, #556] @ (71720 ) │ │ │ │ ldr.w sl, [sp, #296] @ 0x128 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r9, [sp, #300] @ 0x12c │ │ │ │ mov r8, r3 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r7, pc │ │ │ │ ldr r5, [sp, #304] @ 0x130 │ │ │ │ @@ -13020,23 +14364,23 @@ │ │ │ │ ldr r5, [sp, #308] @ 0x134 │ │ │ │ mov r4, r0 │ │ │ │ str.w sl, [sp] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r5, [sp, #12] │ │ │ │ blx 597bc │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 706ce │ │ │ │ + beq.n 71596 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 706d0 │ │ │ │ + beq.n 71598 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 706ce │ │ │ │ + beq.n 71596 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 7083a │ │ │ │ + ble.w 71702 │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ blx 67538 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r4, sp, #112 @ 0x70 │ │ │ │ ldr.w r2, [fp] │ │ │ │ mov r3, r4 │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ @@ -13044,40 +14388,40 @@ │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [sl] │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ blx 65bf8 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n 706ac │ │ │ │ + ble.n 71574 │ │ │ │ vldr s15, [r9] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 706ec │ │ │ │ + bne.n 715b4 │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 5fb74 │ │ │ │ mov r0, r4 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #392] @ (7085c ) │ │ │ │ - ldr r3, [pc, #384] @ (70854 ) │ │ │ │ + ldr r2, [pc, #392] @ (71724 ) │ │ │ │ + ldr r3, [pc, #384] @ (7171c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 7084a │ │ │ │ + bne.w 71712 │ │ │ │ add sp, #260 @ 0x104 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w fp, sp, #196 @ 0xc4 │ │ │ │ movs r2, #1 │ │ │ │ mov r3, fp │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ blx 59070 │ │ │ │ @@ -13114,15 +14458,15 @@ │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ ldmia r1, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ blx 60520 │ │ │ │ ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [pc, #252] @ (70860 ) │ │ │ │ + ldr r3, [pc, #252] @ (71728 ) │ │ │ │ mov r6, r8 │ │ │ │ ldr.w ip, [r7, r3] │ │ │ │ add r7, sp, #12 │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ add.w lr, ip, #16 │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ @@ -13179,47 +14523,47 @@ │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 5d238 │ │ │ │ mov r0, fp │ │ │ │ blx 67768 │ │ │ │ mov r0, r7 │ │ │ │ blx 5bb30 │ │ │ │ - b.n 706be │ │ │ │ - ldr r1, [pc, #40] @ (70864 ) │ │ │ │ + b.n 71586 │ │ │ │ + ldr r1, [pc, #40] @ (7172c ) │ │ │ │ movs r2, #146 @ 0x92 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 70674 │ │ │ │ + b.n 7153c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r0, [r5, r3] │ │ │ │ + ldr r4, [pc, #128] @ (7179c ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, r3] │ │ │ │ + ldr r4, [pc, #56] @ (7175c ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrh r4, [r7, r0] │ │ │ │ + ldr r3, [pc, #464] @ (718f8 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, #124] @ 0x7c │ │ │ │ + str r2, [r2, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00070868 : │ │ │ │ +00071730 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ - ldr r5, [pc, #556] @ (70aa8 ) │ │ │ │ + ldr r5, [pc, #556] @ (71970 ) │ │ │ │ sub sp, #260 @ 0x104 │ │ │ │ - ldr r4, [pc, #556] @ (70aac ) │ │ │ │ + ldr r4, [pc, #556] @ (71974 ) │ │ │ │ mov fp, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r7, [pc, #556] @ (70ab0 ) │ │ │ │ + ldr r7, [pc, #556] @ (71978 ) │ │ │ │ ldr.w sl, [sp, #296] @ 0x128 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r9, [sp, #300] @ 0x12c │ │ │ │ mov r8, r3 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r7, pc │ │ │ │ ldr r5, [sp, #304] @ 0x130 │ │ │ │ @@ -13230,23 +14574,23 @@ │ │ │ │ ldr r5, [sp, #308] @ 0x134 │ │ │ │ mov r4, r0 │ │ │ │ str.w sl, [sp] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r5, [sp, #12] │ │ │ │ blx 67640 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 70926 │ │ │ │ + beq.n 717ee │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 70928 │ │ │ │ + beq.n 717f0 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 70926 │ │ │ │ + beq.n 717ee │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 70a92 │ │ │ │ + ble.w 7195a │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ blx 67538 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r4, sp, #112 @ 0x70 │ │ │ │ ldr.w r2, [fp] │ │ │ │ mov r3, r4 │ │ │ │ movs r0, #101 @ 0x65 │ │ │ │ @@ -13254,40 +14598,40 @@ │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [sl] │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ blx 65bf8 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n 70904 │ │ │ │ + ble.n 717cc │ │ │ │ vldr d7, [r9] │ │ │ │ vcmp.f64 d7, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 70944 │ │ │ │ + bne.n 7180c │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 5fb74 │ │ │ │ mov r0, r4 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #392] @ (70ab4 ) │ │ │ │ - ldr r3, [pc, #384] @ (70aac ) │ │ │ │ + ldr r2, [pc, #392] @ (7197c ) │ │ │ │ + ldr r3, [pc, #384] @ (71974 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 70aa2 │ │ │ │ + bne.w 7196a │ │ │ │ add sp, #260 @ 0x104 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w fp, sp, #196 @ 0xc4 │ │ │ │ movs r2, #1 │ │ │ │ mov r3, fp │ │ │ │ movs r0, #101 @ 0x65 │ │ │ │ blx 59070 │ │ │ │ @@ -13324,15 +14668,15 @@ │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ ldmia r1, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ blx 60520 │ │ │ │ ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [pc, #252] @ (70ab8 ) │ │ │ │ + ldr r3, [pc, #252] @ (71980 ) │ │ │ │ mov r6, r8 │ │ │ │ ldr.w ip, [r7, r3] │ │ │ │ add r7, sp, #12 │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ add.w lr, ip, #16 │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ @@ -13389,74 +14733,74 @@ │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 5e504 │ │ │ │ mov r0, fp │ │ │ │ blx 67768 │ │ │ │ mov r0, r7 │ │ │ │ blx 5bb30 │ │ │ │ - b.n 70916 │ │ │ │ - ldr r1, [pc, #40] @ (70abc ) │ │ │ │ + b.n 717de │ │ │ │ + ldr r1, [pc, #40] @ (71984 ) │ │ │ │ movs r2, #159 @ 0x9f │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 708cc │ │ │ │ + b.n 71794 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [r2, r2] │ │ │ │ + ldr r1, [pc, #800] @ (71c94 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, r1] │ │ │ │ + ldr r1, [pc, #728] @ (71c54 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrsb r4, [r4, r7] │ │ │ │ + ldr r1, [pc, #112] @ (719f0 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #88] @ 0x58 │ │ │ │ + ldrsh r2, [r7, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00070ac0 : │ │ │ │ +00071988 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3584] @ 0xe00 │ │ │ │ - ldr.w r5, [pc, #1112] @ 70f2c │ │ │ │ + ldr.w r5, [pc, #1112] @ 71df4 │ │ │ │ sub sp, #476 @ 0x1dc │ │ │ │ - ldr.w r4, [pc, #1112] @ 70f30 │ │ │ │ + ldr.w r4, [pc, #1112] @ 71df8 │ │ │ │ add r5, pc │ │ │ │ ldrb r6, [r0, #0] │ │ │ │ - ldr.w r9, [pc, #1108] @ 70f34 │ │ │ │ + ldr.w r9, [pc, #1108] @ 71dfc │ │ │ │ ldrd sl, ip, [sp, #512] @ 0x200 │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ cmp r6, #85 @ 0x55 │ │ │ │ ldrd lr, r5, [sp, #520] @ 0x208 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #468] @ 0x1d4 │ │ │ │ mov.w r4, #0 │ │ │ │ - beq.w 70d16 │ │ │ │ + beq.w 71bde │ │ │ │ strd ip, lr, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ str r5, [sp, #12] │ │ │ │ mov fp, r1 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ blx 6538c │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 70d22 │ │ │ │ + beq.w 71bea │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.w 70d24 │ │ │ │ + beq.w 71bec │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 70d22 │ │ │ │ + beq.w 71bea │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 70d66 │ │ │ │ + ble.w 71c2e │ │ │ │ add r2, sp, #124 @ 0x7c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ subs r6, r3, #1 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ blx 67538 │ │ │ │ @@ -13473,15 +14817,15 @@ │ │ │ │ blx 59070 │ │ │ │ ldr.w r2, [r8] │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #1 │ │ │ │ blx 65bf8 │ │ │ │ cmp r6, #0 │ │ │ │ - beq.w 70d40 │ │ │ │ + beq.w 71c08 │ │ │ │ add r2, sp, #272 @ 0x110 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r2 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ mov r3, r7 │ │ │ │ movs r2, #1 │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ @@ -13503,15 +14847,15 @@ │ │ │ │ mov sl, r7 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldmia r2, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 5dbc4 │ │ │ │ - ldr r3, [pc, #888] @ (70f38 ) │ │ │ │ + ldr r3, [pc, #888] @ (71e00 ) │ │ │ │ mov ip, r7 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r7, r2 │ │ │ │ ldr.w lr, [r9, r3] │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ @@ -13536,15 +14880,15 @@ │ │ │ │ blx 661e4 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ movw r3, #301 @ 0x12d │ │ │ │ cmp r2, r3 │ │ │ │ mov.w r3, #1 │ │ │ │ strd r3, r3, [sp, #28] │ │ │ │ - beq.w 70d76 │ │ │ │ + beq.w 71c3e │ │ │ │ movs r3, #12 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #244 @ 0xf4 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #188 @ 0xbc │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ @@ -13583,15 +14927,15 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 5d394 │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #1 │ │ │ │ - beq.w 70df6 │ │ │ │ + beq.w 71cbe │ │ │ │ mov lr, r4 │ │ │ │ add.w ip, sp, #44 @ 0x2c │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ add r6, sp, #16 │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2} │ │ │ │ @@ -13613,49 +14957,49 @@ │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ blx 5d238 │ │ │ │ mov r0, r6 │ │ │ │ blx 67768 │ │ │ │ - b.n 70d52 │ │ │ │ + b.n 71c1a │ │ │ │ strd lr, r5, [sp, #8] │ │ │ │ strd sl, ip, [sp] │ │ │ │ blx 64cec │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #532] @ (70f3c ) │ │ │ │ - ldr r3, [pc, #520] @ (70f30 ) │ │ │ │ + ldr r2, [pc, #532] @ (71e04 ) │ │ │ │ + ldr r3, [pc, #520] @ (71df8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #468] @ 0x1d4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 70f26 │ │ │ │ + bne.w 71dee │ │ │ │ add sp, #476 @ 0x1dc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r3, sp, #148 @ 0x94 │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 5fb74 │ │ │ │ mov r0, r4 │ │ │ │ blx 67768 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #0] │ │ │ │ - b.n 70d22 │ │ │ │ - ldr r1, [pc, #472] @ (70f40 ) │ │ │ │ + b.n 71bea │ │ │ │ + ldr r1, [pc, #472] @ (71e08 ) │ │ │ │ movs r2, #135 @ 0x87 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 70b32 │ │ │ │ + b.n 719fa │ │ │ │ movs r3, #21 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #244 @ 0xf4 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #216 @ 0xd8 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ @@ -13687,15 +15031,15 @@ │ │ │ │ stmia.w r9!, {r0, r1, r2, r3} │ │ │ │ mov.w r1, #900 @ 0x384 │ │ │ │ movw r0, #801 @ 0x321 │ │ │ │ ldr.w r3, [sl] │ │ │ │ str.w r3, [r9] │ │ │ │ ldmia.w fp, {r2, r3} │ │ │ │ blx 6486c │ │ │ │ - b.n 70ca0 │ │ │ │ + b.n 71b68 │ │ │ │ ldr.w r9, [sp, #104] @ 0x68 │ │ │ │ movs r7, #0 │ │ │ │ add r3, sp, #384 @ 0x180 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ @@ -13787,68 +15131,68 @@ │ │ │ │ blx 66e58 │ │ │ │ mov r0, sl │ │ │ │ blx 5bb30 │ │ │ │ mov r0, fp │ │ │ │ blx 5bb30 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ blx 5bb30 │ │ │ │ - b.n 70cf4 │ │ │ │ + b.n 71bbc │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r6, [r6, r0] │ │ │ │ + bx sp │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r5, r0] │ │ │ │ + bx ip │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, r7] │ │ │ │ + cmp r0, r4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r6, [r6, #44] @ 0x2c │ │ │ │ + ldrb r2, [r1, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00070f44 : │ │ │ │ +00071e0c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3584] @ 0xe00 │ │ │ │ - ldr.w r5, [pc, #1112] @ 713b0 │ │ │ │ + ldr.w r5, [pc, #1112] @ 72278 │ │ │ │ sub sp, #476 @ 0x1dc │ │ │ │ - ldr.w r4, [pc, #1112] @ 713b4 │ │ │ │ + ldr.w r4, [pc, #1112] @ 7227c │ │ │ │ add r5, pc │ │ │ │ ldrb r6, [r0, #0] │ │ │ │ - ldr.w r9, [pc, #1108] @ 713b8 │ │ │ │ + ldr.w r9, [pc, #1108] @ 72280 │ │ │ │ ldrd sl, ip, [sp, #512] @ 0x200 │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ cmp r6, #85 @ 0x55 │ │ │ │ ldrd lr, r5, [sp, #520] @ 0x208 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #468] @ 0x1d4 │ │ │ │ mov.w r4, #0 │ │ │ │ - beq.w 7119a │ │ │ │ + beq.w 72062 │ │ │ │ strd ip, lr, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ str r5, [sp, #12] │ │ │ │ mov fp, r1 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ blx 66014 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 711a6 │ │ │ │ + beq.w 7206e │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.w 711a8 │ │ │ │ + beq.w 72070 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 711a6 │ │ │ │ + beq.w 7206e │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 711ea │ │ │ │ + ble.w 720b2 │ │ │ │ add r2, sp, #124 @ 0x7c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ subs r6, r3, #1 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ blx 67538 │ │ │ │ @@ -13865,15 +15209,15 @@ │ │ │ │ blx 59070 │ │ │ │ ldr.w r2, [r8] │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #1 │ │ │ │ blx 65bf8 │ │ │ │ cmp r6, #0 │ │ │ │ - beq.w 711c4 │ │ │ │ + beq.w 7208c │ │ │ │ add r2, sp, #272 @ 0x110 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r2 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ mov r3, r7 │ │ │ │ movs r2, #1 │ │ │ │ movs r0, #101 @ 0x65 │ │ │ │ @@ -13895,15 +15239,15 @@ │ │ │ │ mov sl, r7 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldmia r2, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 5dbc4 │ │ │ │ - ldr r3, [pc, #888] @ (713bc ) │ │ │ │ + ldr r3, [pc, #888] @ (72284 ) │ │ │ │ mov ip, r7 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r7, r2 │ │ │ │ ldr.w lr, [r9, r3] │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ @@ -13928,15 +15272,15 @@ │ │ │ │ blx 661e4 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ movw r3, #301 @ 0x12d │ │ │ │ cmp r2, r3 │ │ │ │ mov.w r3, #1 │ │ │ │ strd r3, r3, [sp, #28] │ │ │ │ - beq.w 711fa │ │ │ │ + beq.w 720c2 │ │ │ │ movs r3, #12 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #244 @ 0xf4 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #188 @ 0xbc │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ @@ -13975,15 +15319,15 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 5d394 │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #1 │ │ │ │ - beq.w 7127a │ │ │ │ + beq.w 72142 │ │ │ │ mov lr, r4 │ │ │ │ add.w ip, sp, #44 @ 0x2c │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ add r6, sp, #16 │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2} │ │ │ │ @@ -14005,49 +15349,49 @@ │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ blx 5e504 │ │ │ │ mov r0, r6 │ │ │ │ blx 67768 │ │ │ │ - b.n 711d6 │ │ │ │ + b.n 7209e │ │ │ │ strd lr, r5, [sp, #8] │ │ │ │ strd sl, ip, [sp] │ │ │ │ blx 65274 │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #532] @ (713c0 ) │ │ │ │ - ldr r3, [pc, #520] @ (713b4 ) │ │ │ │ + ldr r2, [pc, #532] @ (72288 ) │ │ │ │ + ldr r3, [pc, #520] @ (7227c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #468] @ 0x1d4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 713aa │ │ │ │ + bne.w 72272 │ │ │ │ add sp, #476 @ 0x1dc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r3, sp, #148 @ 0x94 │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 5fb74 │ │ │ │ mov r0, r4 │ │ │ │ blx 67768 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #0] │ │ │ │ - b.n 711a6 │ │ │ │ - ldr r1, [pc, #472] @ (713c4 ) │ │ │ │ + b.n 7206e │ │ │ │ + ldr r1, [pc, #472] @ (7228c ) │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 70fb6 │ │ │ │ + b.n 71e7e │ │ │ │ movs r3, #21 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #244 @ 0xf4 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #216 @ 0xd8 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ @@ -14079,15 +15423,15 @@ │ │ │ │ stmia.w r9!, {r0, r1, r2, r3} │ │ │ │ mov.w r1, #900 @ 0x384 │ │ │ │ movw r0, #801 @ 0x321 │ │ │ │ ldr.w r3, [sl] │ │ │ │ str.w r3, [r9] │ │ │ │ ldmia.w fp, {r2, r3} │ │ │ │ blx 6486c │ │ │ │ - b.n 71124 │ │ │ │ + b.n 71fec │ │ │ │ ldr.w r9, [sp, #104] @ 0x68 │ │ │ │ movs r7, #0 │ │ │ │ add r3, sp, #384 @ 0x180 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ @@ -14179,1396 +15523,309 @@ │ │ │ │ blx 66e58 │ │ │ │ mov r0, sl │ │ │ │ blx 5bb30 │ │ │ │ mov r0, fp │ │ │ │ blx 5bb30 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ blx 5bb30 │ │ │ │ - b.n 71178 │ │ │ │ + b.n 72040 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [r6, r6] │ │ │ │ + cmn r2, r5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, r6] │ │ │ │ + cmn r6, r3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #400] @ (71554 ) │ │ │ │ + lsls r4, r3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r2, [r6, #100] @ 0x64 │ │ │ │ + ldr r6, [r0, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -000713c8 : │ │ │ │ +00072290 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3440] @ 0xd70 │ │ │ │ - ldr.w r5, [pc, #1848] @ 71b14 │ │ │ │ - sub.w sp, sp, #620 @ 0x26c │ │ │ │ - ldr.w r4, [pc, #1844] @ 71b18 │ │ │ │ - mov sl, r1 │ │ │ │ + str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ + ldr r5, [pc, #680] @ (7254c ) │ │ │ │ + sub sp, #308 @ 0x134 │ │ │ │ + ldr r4, [pc, #680] @ (72550 ) │ │ │ │ add r5, pc │ │ │ │ - ldr.w r8, [pc, #1840] @ 71b1c │ │ │ │ - ldr r6, [sp, #656] @ 0x290 │ │ │ │ - ldr.w r9, [sp, #660] @ 0x294 │ │ │ │ - add r8, pc │ │ │ │ + ldr r6, [sp, #344] @ 0x158 │ │ │ │ + ldr.w sl, [sp, #348] @ 0x15c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [sp, #664] @ 0x298 │ │ │ │ + ldr.w fp, [sp, #352] @ 0x160 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #612] @ 0x264 │ │ │ │ + str r4, [sp, #300] @ 0x12c │ │ │ │ mov.w r4, #0 │ │ │ │ - ldr r4, [sp, #668] @ 0x29c │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr r4, [sp, #672] @ 0x2a0 │ │ │ │ - str r4, [sp, #16] │ │ │ │ - ldr r4, [sp, #676] @ 0x2a4 │ │ │ │ - str r4, [sp, #20] │ │ │ │ + ldr r4, [sp, #368] @ 0x170 │ │ │ │ + ldr r7, [sp, #356] @ 0x164 │ │ │ │ + ldr.w r8, [sp, #360] @ 0x168 │ │ │ │ + ldr.w r9, [sp, #364] @ 0x16c │ │ │ │ + str r4, [sp, #24] │ │ │ │ + ldr r5, [pc, #648] @ (72554 ) │ │ │ │ + ldr r4, [sp, #372] @ 0x174 │ │ │ │ + str r4, [sp, #28] │ │ │ │ + add r5, pc │ │ │ │ + ldr r4, [sp, #376] @ 0x178 │ │ │ │ str r6, [sp, #0] │ │ │ │ - str.w r9, [sp, #4] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - str r4, [sp, #120] @ 0x78 │ │ │ │ - mov r4, r3 │ │ │ │ - str r0, [sp, #108] @ 0x6c │ │ │ │ - blx 5de94 │ │ │ │ + str.w sl, [sp, #4] │ │ │ │ + str.w fp, [sp, #8] │ │ │ │ + str r7, [sp, #12] │ │ │ │ + str.w r8, [sp, #16] │ │ │ │ + str.w r9, [sp, #20] │ │ │ │ + str r0, [sp, #116] @ 0x74 │ │ │ │ + str r4, [sp, #32] │ │ │ │ + str r1, [sp, #120] @ 0x78 │ │ │ │ + strd r3, r2, [sp, #124] @ 0x7c │ │ │ │ + str r5, [sp, #132] @ 0x84 │ │ │ │ + blx 66944 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 716d2 │ │ │ │ + beq.w 7251a │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.w 716d4 │ │ │ │ + beq.w 7251c │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 716d2 │ │ │ │ + beq.w 7251a │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 71a96 │ │ │ │ - add r3, sp, #160 @ 0xa0 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ - mov r0, r3 │ │ │ │ + ble.w 72536 │ │ │ │ + add r0, sp, #156 @ 0x9c │ │ │ │ blx 67538 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - movw r0, #301 @ 0x12d │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - ldrb r3, [r3, #0] │ │ │ │ - cmp r3, #81 @ 0x51 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - beq.w 71a60 │ │ │ │ - cmp r2, r3 │ │ │ │ - it gt │ │ │ │ - movgt.w r0, #300 @ 0x12c │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge r3, r2 │ │ │ │ - str r0, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - add.w fp, sp, #164 @ 0xa4 │ │ │ │ + ldr r0, [sp, #116] @ 0x74 │ │ │ │ + add r1, sp, #148 @ 0x94 │ │ │ │ + blx 58d80 │ │ │ │ + add r1, sp, #152 @ 0x98 │ │ │ │ + ldr r0, [sp, #120] @ 0x78 │ │ │ │ + blx 581bc │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + cmp r3, #210 @ 0xd2 │ │ │ │ + ite eq │ │ │ │ + ldreq r3, [sp, #128] @ 0x80 │ │ │ │ + ldrne r3, [sp, #124] @ 0x7c │ │ │ │ + cmp r2, #0 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + ble.w 72510 │ │ │ │ + vldr s15, [r7] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.w 72510 │ │ │ │ + add r5, sp, #160 @ 0xa0 │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ - mov r3, fp │ │ │ │ - add.w sl, sp, #472 @ 0x1d8 │ │ │ │ + mov r3, r5 │ │ │ │ blx 59070 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - mov r3, fp │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + mov r3, r5 │ │ │ │ + mov r0, sl │ │ │ │ movs r1, #1 │ │ │ │ - mov r0, r6 │ │ │ │ blx 65bf8 │ │ │ │ - ldr r4, [sp, #112] @ 0x70 │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + ldr r1, [sp, #128] @ 0x80 │ │ │ │ + add r0, sp, #216 @ 0xd8 │ │ │ │ + mov sl, r0 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + mov r3, r0 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ + blx 59070 │ │ │ │ + ldr.w r2, [r9] │ │ │ │ mov r3, sl │ │ │ │ - movs r2, #1 │ │ │ │ - mov r1, r4 │ │ │ │ + mov r0, r8 │ │ │ │ + movs r1, #1 │ │ │ │ + add.w r9, sp, #244 @ 0xf4 │ │ │ │ + blx 65bf8 │ │ │ │ + add r2, sp, #188 @ 0xbc │ │ │ │ + mov r8, r2 │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + mov r3, r2 │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ + movs r2, #1 │ │ │ │ + mov fp, r9 │ │ │ │ blx 59070 │ │ │ │ - cmp r4, #0 │ │ │ │ - bne.w 71a74 │ │ │ │ - add r3, sp, #488 @ 0x1e8 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - add r2, sp, #180 @ 0xb4 │ │ │ │ - strd r3, r3, [sp, #28] │ │ │ │ - add r6, sp, #248 @ 0xf8 │ │ │ │ - movs r3, #11 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - add r7, sp, #220 @ 0xdc │ │ │ │ - add r3, sp, #276 @ 0x114 │ │ │ │ - str r7, [sp, #16] │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r5, sp, #192 @ 0xc0 │ │ │ │ - str r5, [sp, #12] │ │ │ │ - str r2, [sp, #140] @ 0x8c │ │ │ │ - ldmia r2, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ - blx 65074 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - ldrb r3, [r3, #0] │ │ │ │ - cmp r3, #81 @ 0x51 │ │ │ │ - beq.w 7172c │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - movs r3, #210 @ 0xd2 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r3, sp, #332 @ 0x14c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add.w r9, sp, #208 @ 0xd0 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - add r3, sp, #304 @ 0x130 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - movw r3, #301 @ 0x12d │ │ │ │ - subs r3, r2, r3 │ │ │ │ - mov r6, r7 │ │ │ │ - clz r3, r3 │ │ │ │ - add r4, sp, #12 │ │ │ │ - lsrs r3, r3, #5 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldmia.w r9, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 661e4 │ │ │ │ - add r1, sp, #360 @ 0x168 │ │ │ │ - str r1, [sp, #40] @ 0x28 │ │ │ │ - str r1, [sp, #144] @ 0x90 │ │ │ │ - add r2, sp, #348 @ 0x15c │ │ │ │ - str r2, [sp, #132] @ 0x84 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + mov r3, r8 │ │ │ │ + mov r0, r7 │ │ │ │ + movs r1, #1 │ │ │ │ + blx 65bf8 │ │ │ │ + add r2, sp, #204 @ 0xcc │ │ │ │ + str r2, [sp, #136] @ 0x88 │ │ │ │ + str.w r8, [sp, #124] @ 0x7c │ │ │ │ ldmia r2, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - blx 63760 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - add.w ip, sp, #12 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w r9, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - add.w r9, sp, #48 @ 0x30 │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 63760 │ │ │ │ - add r3, sp, #376 @ 0x178 │ │ │ │ - add r5, sp, #388 @ 0x184 │ │ │ │ - mov r6, r5 │ │ │ │ + ldmia.w r8, {r0, r1, r2, r3} │ │ │ │ + blx 5d238 │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ + str.w r9, [sp, #12] │ │ │ │ + str r5, [sp, #116] @ 0x74 │ │ │ │ + mov r8, sl │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ - ldmia r1, {r0, r1, r2, r3} │ │ │ │ - blx 5d454 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - movs r3, #200 @ 0xc8 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - str.w sl, [sp, #12] │ │ │ │ - str r3, [sp, #24] │ │ │ │ - str r5, [sp, #16] │ │ │ │ - ldmia r0, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 60d00 │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - movs r3, #0 │ │ │ │ - str r5, [sp, #16] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldmia r2, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - blx 57dc0 │ │ │ │ - ldr.w r3, [pc, #1392] @ 71b20 │ │ │ │ - ldr.w ip, [r8, r3] │ │ │ │ - add r3, sp, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - add.w lr, ip, #16 │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov r7, sl │ │ │ │ - add.w r8, sp, #368 @ 0x170 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - add r4, sp, #416 @ 0x1a0 │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - ldmia r0, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 5cda4 │ │ │ │ - str r4, [sp, #12] │ │ │ │ - movs r3, #210 @ 0xd2 │ │ │ │ - strd r0, r3, [sp, #20] │ │ │ │ - add r3, sp, #444 @ 0x1bc │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 661e4 │ │ │ │ - add r3, sp, #20 │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - mov r6, r3 │ │ │ │ - mov ip, r9 │ │ │ │ - ldmia r4!, {r0, r1, r2, r3} │ │ │ │ - mov lr, sp │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r4, {r0, r1, r2} │ │ │ │ - stmia.w ip, {r0, r1, r2} │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia r6!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w r6, {r0, r1, r2} │ │ │ │ - ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ - stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - mov.w r0, #800 @ 0x320 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - str.w r3, [lr] │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ - ldmia.w r1, {r2, r3} │ │ │ │ - movw r1, #901 @ 0x385 │ │ │ │ - blx 6486c │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 718a6 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ - blx 5d394 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - mov r7, r9 │ │ │ │ - mov ip, fp │ │ │ │ - mov r6, r5 │ │ │ │ - add r4, sp, #16 │ │ │ │ - ldrb r3, [r3, #0] │ │ │ │ - cmp r3, #81 @ 0x51 │ │ │ │ - beq.n 716f6 │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov.w lr, #402 @ 0x192 │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - str.w lr, [sp, #44] @ 0x2c │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - ldmia.w fp, {r1, r2, r3} │ │ │ │ - blx 5e17c │ │ │ │ - mov r0, r5 │ │ │ │ - blx 5bb30 │ │ │ │ - mov r0, sl │ │ │ │ - blx 67768 │ │ │ │ - mov r0, fp │ │ │ │ - blx 67768 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - blx 64a28 │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - movs r0, #0 │ │ │ │ - ldr.w r2, [pc, #1100] @ 71b24 │ │ │ │ - ldr.w r3, [pc, #1084] @ 71b18 │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #612] @ 0x264 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 71b10 │ │ │ │ - add.w sp, sp, #620 @ 0x26c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + blx 60520 │ │ │ │ + ldr r3, [pc, #376] @ (72558 ) │ │ │ │ + ldr r7, [sp, #132] @ 0x84 │ │ │ │ + ldr r5, [r7, r3] │ │ │ │ + add r7, sp, #12 │ │ │ │ + ldmia.w fp!, {r0, r1, r2, r3} │ │ │ │ + add.w r6, r5, #16 │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov.w lr, #400 @ 0x190 │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ + ldmia.w fp, {r0, r1, r2} │ │ │ │ stmia.w r7, {r0, r1, r2} │ │ │ │ - str.w lr, [sp, #44] @ 0x2c │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ + add r7, sp, #48 @ 0x30 │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - ldmia.w fp, {r1, r2, r3} │ │ │ │ - blx 6262c │ │ │ │ - b.n 716b2 │ │ │ │ - movs r3, #200 @ 0xc8 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - add.w r9, sp, #208 @ 0xd0 │ │ │ │ - mov r7, r6 │ │ │ │ - add r4, sp, #12 │ │ │ │ - sub.w r3, r3, #300 @ 0x12c │ │ │ │ - clz r3, r3 │ │ │ │ - lsrs r3, r3, #5 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - add r3, sp, #332 @ 0x14c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - add r3, sp, #304 @ 0x130 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldmia.w r9, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 60d00 │ │ │ │ - add r1, sp, #360 @ 0x168 │ │ │ │ - str r1, [sp, #40] @ 0x28 │ │ │ │ - str r1, [sp, #144] @ 0x90 │ │ │ │ - add r2, sp, #348 @ 0x15c │ │ │ │ - str r2, [sp, #132] @ 0x84 │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldmia r2, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - blx 5a960 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - add.w ip, sp, #12 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w r9, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ - add.w r9, sp, #48 @ 0x30 │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 5a960 │ │ │ │ - add r3, sp, #376 @ 0x178 │ │ │ │ - movs r5, #200 @ 0xc8 │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ - ldmia r1, {r0, r1, r2, r3} │ │ │ │ - blx 5d454 │ │ │ │ - strd r0, r5, [sp, #20] │ │ │ │ - add r5, sp, #388 @ 0x184 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - mov r6, r5 │ │ │ │ - str.w sl, [sp, #12] │ │ │ │ - str r5, [sp, #16] │ │ │ │ - ldmia r0, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 60d00 │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - movs r3, #0 │ │ │ │ - str r5, [sp, #12] │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldmia r2, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - blx 57dc0 │ │ │ │ - ldr r3, [pc, #804] @ (71b20 ) │ │ │ │ - ldr.w ip, [r8, r3] │ │ │ │ - add r3, sp, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - add.w lr, ip, #16 │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov r7, sl │ │ │ │ - add.w r8, sp, #368 @ 0x170 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - add r4, sp, #416 @ 0x1a0 │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ blx 619b4 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - ldmia r0, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 5cda4 │ │ │ │ - str r4, [sp, #12] │ │ │ │ - movs r3, #210 @ 0xd2 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r3, sp, #444 @ 0x1bc │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 661e4 │ │ │ │ - add r3, sp, #20 │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - mov r6, r3 │ │ │ │ - mov ip, r9 │ │ │ │ - ldmia r4!, {r0, r1, r2, r3} │ │ │ │ - mov lr, sp │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r4, {r0, r1, r2} │ │ │ │ - stmia.w ip, {r0, r1, r2} │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia r6!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w r6, {r0, r1, r2} │ │ │ │ + add r3, sp, #272 @ 0x110 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + add r5, sp, #16 │ │ │ │ ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ - stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - mov.w r0, #800 @ 0x320 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - str.w r3, [lr] │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ - ldmia.w r1, {r2, r3} │ │ │ │ - mov.w r1, #900 @ 0x384 │ │ │ │ - blx 6486c │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 7165c │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 5d238 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ - blx 5d394 │ │ │ │ - mov r6, r0 │ │ │ │ - cmp r0, #1 │ │ │ │ - bne.w 7166e │ │ │ │ - ldr r7, [sp, #112] @ 0x70 │ │ │ │ - movs r4, #0 │ │ │ │ - add r3, sp, #500 @ 0x1f4 │ │ │ │ - mov r2, r0 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - mov r1, r7 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ - mov r3, r4 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 59a3c │ │ │ │ - cmp r7, #1 │ │ │ │ - mov r3, r7 │ │ │ │ - itt eq │ │ │ │ - addeq r3, sp, #528 @ 0x210 │ │ │ │ - streq r3, [sp, #144] @ 0x90 │ │ │ │ - beq.n 7190c │ │ │ │ - add r1, sp, #528 @ 0x210 │ │ │ │ - str r1, [sp, #144] @ 0x90 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r1, [sp, #112] @ 0x70 │ │ │ │ - mov r3, r4 │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - subs r1, #1 │ │ │ │ - blx 59a3c │ │ │ │ - ldr r6, [sp, #112] @ 0x70 │ │ │ │ - movs r4, #0 │ │ │ │ - add r3, sp, #556 @ 0x22c │ │ │ │ - movs r2, #1 │ │ │ │ - mov r1, r6 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - str r3, [sp, #156] @ 0x9c │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, r4 │ │ │ │ - blx 59a3c │ │ │ │ - mov r3, r4 │ │ │ │ - add r2, sp, #584 @ 0x248 │ │ │ │ - mov r1, r6 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ - str r2, [sp, #140] @ 0x8c │ │ │ │ - add r7, sp, #40 @ 0x28 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - movs r2, #1 │ │ │ │ - blx 59a3c │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - ldrd ip, r4, [sp, #144] @ 0x90 │ │ │ │ - movw r3, #301 @ 0x12d │ │ │ │ - cmp r2, r3 │ │ │ │ + str.w sl, [sp, #120] @ 0x78 │ │ │ │ + stmia r5!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #256 @ 0x100 │ │ │ │ + mov sl, sp │ │ │ │ + ldmia.w r8, {r0, r1, r2} │ │ │ │ + stmia.w r5, {r0, r1, r2} │ │ │ │ + add r5, sp, #20 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + ldr r0, [sp, #148] @ 0x94 │ │ │ │ + ldmia.w r9, {r1, r2, r3} │ │ │ │ + blx 60ba4 │ │ │ │ + mov lr, r9 │ │ │ │ ldr r6, [sp, #124] @ 0x7c │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + add.w ip, sp, #168 @ 0xa8 │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ + ldmia.w fp, {r0, r1, r2} │ │ │ │ stmia.w r7, {r0, r1, r2} │ │ │ │ + add r7, sp, #56 @ 0x38 │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ + stmia r5!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - beq.w 71b0a │ │ │ │ - blx 64600 │ │ │ │ - ldr.w r8, [sp, #140] @ 0x8c │ │ │ │ - add r3, sp, #16 │ │ │ │ - mov r4, r3 │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - add.w lr, sp, #72 @ 0x48 │ │ │ │ - ldr.w ip, [sp, #156] @ 0x9c │ │ │ │ - ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ - add r7, sp, #44 @ 0x2c │ │ │ │ - ldr r6, [sp, #144] @ 0x90 │ │ │ │ + stmia.w r5, {r0, r1, r2} │ │ │ │ + add r6, sp, #28 │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia.w sl!, {r0, r1, r2, r3} │ │ │ │ + mov.w r1, #900 @ 0x384 │ │ │ │ + mov.w r0, #800 @ 0x320 │ │ │ │ + ldr.w r3, [ip] │ │ │ │ + str.w r3, [sl] │ │ │ │ + ldr r5, [sp, #116] @ 0x74 │ │ │ │ + ldmia.w r5, {r2, r3} │ │ │ │ + blx 6486c │ │ │ │ + ldr r1, [sp, #120] @ 0x78 │ │ │ │ + add.w lr, sp, #84 @ 0x54 │ │ │ │ + str r7, [sp, #132] @ 0x84 │ │ │ │ + mov r7, r1 │ │ │ │ + ldr.w ip, [sp, #128] @ 0x80 │ │ │ │ + str r5, [sp, #116] @ 0x74 │ │ │ │ + str.w sp, [sp, #140] @ 0x8c │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r8, {r0, r1, r2} │ │ │ │ stmia.w lr, {r0, r1, r2} │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + ldr r7, [sp, #132] @ 0x84 │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1, r2} │ │ │ │ stmia.w r7, {r0, r1, r2} │ │ │ │ mov r7, r9 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #512 @ 0x200 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - mov r6, r5 │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - ldrd r3, r0, [sp, #124] @ 0x7c │ │ │ │ - ldmia r3, {r1, r2, r3} │ │ │ │ - blx 65c04 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - mov ip, fp │ │ │ │ - ldr.w r8, [sp, #132] @ 0x84 │ │ │ │ - ldrb r3, [r3, #0] │ │ │ │ - mov r4, r8 │ │ │ │ - cmp r3, #81 @ 0x51 │ │ │ │ - beq.n 71aa6 │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia r6!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w fp, {r0, r1, r2} │ │ │ │ + stmia.w r6, {r0, r1, r2} │ │ │ │ + ldmia r5!, {r0, r1, r2, r3} │ │ │ │ + ldr r7, [sp, #140] @ 0x8c │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov.w lr, #402 @ 0x192 │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - add r7, sp, #592 @ 0x250 │ │ │ │ - str.w lr, [sp, #44] @ 0x2c │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + mov.w r3, #900 @ 0x384 │ │ │ │ + ldmia.w r5, {r0, r1, r2} │ │ │ │ + stmia.w sl, {r0, r1, r2} │ │ │ │ + mov.w r2, #800 @ 0x320 │ │ │ │ + ldrd r0, r1, [sp, #148] @ 0x94 │ │ │ │ + blx 59030 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ - ldmia.w fp, {r1, r2, r3} │ │ │ │ - blx 5e17c │ │ │ │ - ldr r6, [sp, #116] @ 0x74 │ │ │ │ - mov ip, sp │ │ │ │ - ldr r4, [sp, #152] @ 0x98 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - movs r0, #210 @ 0xd2 │ │ │ │ - movw r1, #451 @ 0x1c3 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - str.w r3, [r8] │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ - blx 66e58 │ │ │ │ - ldr r0, [sp, #140] @ 0x8c │ │ │ │ - blx 5bb30 │ │ │ │ - ldr r0, [sp, #156] @ 0x9c │ │ │ │ blx 5bb30 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.n 71a58 │ │ │ │ - ldr r0, [sp, #144] @ 0x90 │ │ │ │ - blx 5bb30 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ + mov r0, r9 │ │ │ │ blx 5bb30 │ │ │ │ - b.n 716b2 │ │ │ │ - cmp r1, r3 │ │ │ │ - it lt │ │ │ │ - movlt.w r0, #300 @ 0x12c │ │ │ │ - cmp r3, r1 │ │ │ │ - it ge │ │ │ │ - movge r3, r1 │ │ │ │ - str r0, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - b.n 71472 │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ - mov r3, sl │ │ │ │ - mov r0, r7 │ │ │ │ - movs r1, #1 │ │ │ │ - blx 65bf8 │ │ │ │ - add r3, sp, #488 @ 0x1e8 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ + ldr r6, [sp, #124] @ 0x7c │ │ │ │ + ldmia r2, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ blx 5d238 │ │ │ │ - b.n 714a8 │ │ │ │ - ldr r1, [pc, #144] @ (71b28 ) │ │ │ │ - movs r2, #174 @ 0xae │ │ │ │ + mov r0, r6 │ │ │ │ + blx 67768 │ │ │ │ + ldr r0, [sp, #120] @ 0x78 │ │ │ │ + blx 67768 │ │ │ │ + ldr r0, [sp, #116] @ 0x74 │ │ │ │ + blx 67768 │ │ │ │ + ldr r0, [sp, #156] @ 0x9c │ │ │ │ + blx 64a28 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r4, #0] │ │ │ │ + movs r0, #0 │ │ │ │ + ldr r2, [pc, #60] @ (7255c ) │ │ │ │ + ldr r3, [pc, #48] @ (72550 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #300] @ 0x12c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 72546 │ │ │ │ + add sp, #308 @ 0x134 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #40] @ (72560 ) │ │ │ │ + movs r2, #100 @ 0x64 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 71440 │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov.w lr, #400 @ 0x190 │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - add r7, sp, #564 @ 0x234 │ │ │ │ - str.w lr, [sp, #44] @ 0x2c │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - ldmia.w fp, {r1, r2, r3} │ │ │ │ - blx 6262c │ │ │ │ - ldr r6, [sp, #116] @ 0x74 │ │ │ │ - mov ip, sp │ │ │ │ - ldr r4, [sp, #152] @ 0x98 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - movw r1, #451 @ 0x1c3 │ │ │ │ - movs r0, #211 @ 0xd3 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - str.w r3, [r8] │ │ │ │ - ldr r3, [sp, #156] @ 0x9c │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ - blx 66e58 │ │ │ │ - b.n 71a40 │ │ │ │ - blx 5c548 │ │ │ │ - b.n 71978 │ │ │ │ + b.n 72318 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - ldr r5, [pc, #168] @ (71bc0 ) │ │ │ │ + nop │ │ │ │ + subs r6, #106 @ 0x6a │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #120] @ (71b98 ) │ │ │ │ + subs r6, #64 @ 0x40 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #208] @ (71bf8 ) │ │ │ │ + subs r3, #240 @ 0xf0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrb r2, [r5, r7] │ │ │ │ + strh r6, [r4, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00071b2c : │ │ │ │ +00072564 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3440] @ 0xd70 │ │ │ │ - ldr.w r5, [pc, #1848] @ 72278 │ │ │ │ - sub.w sp, sp, #620 @ 0x26c │ │ │ │ - ldr.w r4, [pc, #1844] @ 7227c │ │ │ │ - mov sl, r1 │ │ │ │ + str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ + ldr r5, [pc, #680] @ (72820 ) │ │ │ │ + sub sp, #308 @ 0x134 │ │ │ │ + ldr r4, [pc, #680] @ (72824 ) │ │ │ │ add r5, pc │ │ │ │ - ldr.w r8, [pc, #1840] @ 72280 │ │ │ │ - ldr r6, [sp, #656] @ 0x290 │ │ │ │ - ldr.w r9, [sp, #660] @ 0x294 │ │ │ │ - add r8, pc │ │ │ │ + ldr r6, [sp, #344] @ 0x158 │ │ │ │ + ldr.w sl, [sp, #348] @ 0x15c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [sp, #664] @ 0x298 │ │ │ │ + ldr.w fp, [sp, #352] @ 0x160 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #612] @ 0x264 │ │ │ │ - mov.w r4, #0 │ │ │ │ - ldr r4, [sp, #668] @ 0x29c │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr r4, [sp, #672] @ 0x2a0 │ │ │ │ - str r4, [sp, #16] │ │ │ │ - ldr r4, [sp, #676] @ 0x2a4 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r6, [sp, #0] │ │ │ │ - str.w r9, [sp, #4] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - str r4, [sp, #120] @ 0x78 │ │ │ │ - mov r4, r3 │ │ │ │ - str r0, [sp, #108] @ 0x6c │ │ │ │ - blx 65268 │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 71e36 │ │ │ │ - cmp.w r0, #312 @ 0x138 │ │ │ │ - it eq │ │ │ │ - mvneq.w r0, #1 │ │ │ │ - beq.w 71e38 │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 71e36 │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.w 721fa │ │ │ │ - add r3, sp, #160 @ 0xa0 │ │ │ │ - str r3, [sp, #140] @ 0x8c │ │ │ │ - mov r0, r3 │ │ │ │ - blx 67538 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - movw r0, #301 @ 0x12d │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - ldrb r3, [r3, #0] │ │ │ │ - cmp r3, #81 @ 0x51 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - beq.w 721c4 │ │ │ │ - cmp r2, r3 │ │ │ │ - it gt │ │ │ │ - movgt.w r0, #300 @ 0x12c │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge r3, r2 │ │ │ │ - str r0, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - add.w fp, sp, #164 @ 0xa4 │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - mov r3, fp │ │ │ │ - add.w sl, sp, #472 @ 0x1d8 │ │ │ │ - blx 59070 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - mov r3, fp │ │ │ │ - movs r1, #1 │ │ │ │ - mov r0, r6 │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r4, [sp, #112] @ 0x70 │ │ │ │ - mov r3, sl │ │ │ │ - movs r2, #1 │ │ │ │ - mov r1, r4 │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - blx 59070 │ │ │ │ - cmp r4, #0 │ │ │ │ - bne.w 721d8 │ │ │ │ - add r3, sp, #488 @ 0x1e8 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - add r2, sp, #180 @ 0xb4 │ │ │ │ - strd r3, r3, [sp, #28] │ │ │ │ - add r6, sp, #248 @ 0xf8 │ │ │ │ - movs r3, #11 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - add r7, sp, #220 @ 0xdc │ │ │ │ - add r3, sp, #276 @ 0x114 │ │ │ │ - str r7, [sp, #16] │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r5, sp, #192 @ 0xc0 │ │ │ │ - str r5, [sp, #12] │ │ │ │ - str r2, [sp, #136] @ 0x88 │ │ │ │ - ldmia r2, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ - blx 65074 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - ldrb r3, [r3, #0] │ │ │ │ - cmp r3, #81 @ 0x51 │ │ │ │ - beq.w 71e90 │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - movs r3, #210 @ 0xd2 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r3, sp, #332 @ 0x14c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add.w r9, sp, #208 @ 0xd0 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - add r3, sp, #304 @ 0x130 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - movw r3, #301 @ 0x12d │ │ │ │ - subs r3, r2, r3 │ │ │ │ - mov r6, r7 │ │ │ │ - clz r3, r3 │ │ │ │ - add r4, sp, #12 │ │ │ │ - lsrs r3, r3, #5 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldmia.w r9, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 661e4 │ │ │ │ - add r1, sp, #360 @ 0x168 │ │ │ │ - str r1, [sp, #40] @ 0x28 │ │ │ │ - str r1, [sp, #144] @ 0x90 │ │ │ │ - add r2, sp, #348 @ 0x15c │ │ │ │ - str r2, [sp, #132] @ 0x84 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldmia r2, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - blx 63760 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - add.w ip, sp, #12 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w r9, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - add.w r9, sp, #48 @ 0x30 │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 63760 │ │ │ │ - add r3, sp, #376 @ 0x178 │ │ │ │ - add r5, sp, #388 @ 0x184 │ │ │ │ - mov r6, r5 │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ - ldmia r1, {r0, r1, r2, r3} │ │ │ │ - blx 5d454 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - movs r3, #200 @ 0xc8 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - str.w sl, [sp, #12] │ │ │ │ - str r3, [sp, #24] │ │ │ │ - str r5, [sp, #16] │ │ │ │ - ldmia r0, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 60d00 │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - movs r3, #0 │ │ │ │ - str r5, [sp, #16] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldmia r2, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - blx 57dc0 │ │ │ │ - ldr.w r3, [pc, #1392] @ 72284 │ │ │ │ - ldr.w ip, [r8, r3] │ │ │ │ - add r3, sp, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - add.w lr, ip, #16 │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov r7, sl │ │ │ │ - add.w r8, sp, #368 @ 0x170 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - add r4, sp, #416 @ 0x1a0 │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - ldmia r0, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 5cda4 │ │ │ │ - str r4, [sp, #12] │ │ │ │ - movs r3, #210 @ 0xd2 │ │ │ │ - strd r0, r3, [sp, #20] │ │ │ │ - add r3, sp, #444 @ 0x1bc │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 661e4 │ │ │ │ - add r3, sp, #20 │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - mov r6, r3 │ │ │ │ - mov ip, r9 │ │ │ │ - ldmia r4!, {r0, r1, r2, r3} │ │ │ │ - mov lr, sp │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r4, {r0, r1, r2} │ │ │ │ - stmia.w ip, {r0, r1, r2} │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia r6!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w r6, {r0, r1, r2} │ │ │ │ - ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ - stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - mov.w r0, #800 @ 0x320 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - str.w r3, [lr] │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ - ldmia.w r1, {r2, r3} │ │ │ │ - movw r1, #901 @ 0x385 │ │ │ │ - blx 6486c │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 7200a │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ - blx 5d394 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - mov r7, r9 │ │ │ │ - mov ip, fp │ │ │ │ - mov r6, r5 │ │ │ │ - add r4, sp, #16 │ │ │ │ - ldrb r3, [r3, #0] │ │ │ │ - cmp r3, #81 @ 0x51 │ │ │ │ - beq.n 71e5a │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov.w lr, #402 @ 0x192 │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - str.w lr, [sp, #44] @ 0x2c │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - ldmia.w fp, {r1, r2, r3} │ │ │ │ - blx 5e17c │ │ │ │ - mov r0, r5 │ │ │ │ - blx 5bb30 │ │ │ │ - mov r0, sl │ │ │ │ - blx 67768 │ │ │ │ - mov r0, fp │ │ │ │ - blx 67768 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - blx 64a28 │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - movs r0, #0 │ │ │ │ - ldr.w r2, [pc, #1100] @ 72288 │ │ │ │ - ldr.w r3, [pc, #1084] @ 7227c │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #612] @ 0x264 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 72274 │ │ │ │ - add.w sp, sp, #620 @ 0x26c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov.w lr, #400 @ 0x190 │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - str.w lr, [sp, #44] @ 0x2c │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - ldmia.w fp, {r1, r2, r3} │ │ │ │ - blx 6262c │ │ │ │ - b.n 71e16 │ │ │ │ - movs r3, #200 @ 0xc8 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - add.w r9, sp, #208 @ 0xd0 │ │ │ │ - mov r7, r6 │ │ │ │ - add r4, sp, #12 │ │ │ │ - sub.w r3, r3, #300 @ 0x12c │ │ │ │ - clz r3, r3 │ │ │ │ - lsrs r3, r3, #5 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - add r3, sp, #332 @ 0x14c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - add r3, sp, #304 @ 0x130 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldmia.w r9, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 60d00 │ │ │ │ - add r1, sp, #360 @ 0x168 │ │ │ │ - str r1, [sp, #40] @ 0x28 │ │ │ │ - str r1, [sp, #144] @ 0x90 │ │ │ │ - add r2, sp, #348 @ 0x15c │ │ │ │ - str r2, [sp, #132] @ 0x84 │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldmia r2, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - blx 5a960 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - add.w ip, sp, #12 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w r9, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - add.w r9, sp, #48 @ 0x30 │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 5a960 │ │ │ │ - add r3, sp, #376 @ 0x178 │ │ │ │ - movs r5, #200 @ 0xc8 │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ - ldmia r1, {r0, r1, r2, r3} │ │ │ │ - blx 5d454 │ │ │ │ - strd r0, r5, [sp, #20] │ │ │ │ - add r5, sp, #388 @ 0x184 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - mov r6, r5 │ │ │ │ - str.w sl, [sp, #12] │ │ │ │ - str r5, [sp, #16] │ │ │ │ - ldmia r0, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 60d00 │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - movs r3, #0 │ │ │ │ - str r5, [sp, #12] │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldmia r2, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - blx 57dc0 │ │ │ │ - ldr r3, [pc, #804] @ (72284 ) │ │ │ │ - ldr.w ip, [r8, r3] │ │ │ │ - add r3, sp, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - add.w lr, ip, #16 │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov r7, sl │ │ │ │ - add.w r8, sp, #368 @ 0x170 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - add r4, sp, #416 @ 0x1a0 │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - ldmia r0, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 5cda4 │ │ │ │ - str r4, [sp, #12] │ │ │ │ - movs r3, #210 @ 0xd2 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r3, sp, #444 @ 0x1bc │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 661e4 │ │ │ │ - add r3, sp, #20 │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - mov r6, r3 │ │ │ │ - mov ip, r9 │ │ │ │ - ldmia r4!, {r0, r1, r2, r3} │ │ │ │ - mov lr, sp │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r4, {r0, r1, r2} │ │ │ │ - stmia.w ip, {r0, r1, r2} │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia r6!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w r6, {r0, r1, r2} │ │ │ │ - ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ - stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - mov.w r0, #800 @ 0x320 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - str.w r3, [lr] │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ - ldmia.w r1, {r2, r3} │ │ │ │ - mov.w r1, #900 @ 0x384 │ │ │ │ - blx 6486c │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 71dc0 │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 5e504 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ - blx 5d394 │ │ │ │ - mov r6, r0 │ │ │ │ - cmp r0, #1 │ │ │ │ - bne.w 71dd2 │ │ │ │ - ldr r7, [sp, #112] @ 0x70 │ │ │ │ - movs r4, #0 │ │ │ │ - add r3, sp, #500 @ 0x1f4 │ │ │ │ - mov r2, r0 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - mov r1, r7 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - mov r3, r4 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 59a3c │ │ │ │ - cmp r7, #1 │ │ │ │ - mov r3, r7 │ │ │ │ - itt eq │ │ │ │ - addeq r3, sp, #528 @ 0x210 │ │ │ │ - streq r3, [sp, #144] @ 0x90 │ │ │ │ - beq.n 72070 │ │ │ │ - add r1, sp, #528 @ 0x210 │ │ │ │ - str r1, [sp, #144] @ 0x90 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r1, [sp, #112] @ 0x70 │ │ │ │ - mov r3, r4 │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - subs r1, #1 │ │ │ │ - blx 59a3c │ │ │ │ - ldr r6, [sp, #112] @ 0x70 │ │ │ │ - movs r4, #0 │ │ │ │ - add r3, sp, #556 @ 0x22c │ │ │ │ - movs r2, #1 │ │ │ │ - mov r1, r6 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - str r3, [sp, #156] @ 0x9c │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, r4 │ │ │ │ - blx 59a3c │ │ │ │ - mov r3, r4 │ │ │ │ - add r2, sp, #584 @ 0x248 │ │ │ │ - mov r1, r6 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - str r2, [sp, #136] @ 0x88 │ │ │ │ - add r7, sp, #40 @ 0x28 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - movs r2, #1 │ │ │ │ - blx 59a3c │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - ldrd ip, r4, [sp, #144] @ 0x90 │ │ │ │ - movw r3, #301 @ 0x12d │ │ │ │ - cmp r2, r3 │ │ │ │ - ldr r6, [sp, #124] @ 0x7c │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - beq.w 7226e │ │ │ │ - blx 64600 │ │ │ │ - ldr.w r8, [sp, #136] @ 0x88 │ │ │ │ - add r3, sp, #16 │ │ │ │ - mov r4, r3 │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - add.w lr, sp, #72 @ 0x48 │ │ │ │ - ldr.w ip, [sp, #156] @ 0x9c │ │ │ │ - ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ - add r7, sp, #44 @ 0x2c │ │ │ │ - ldr r6, [sp, #144] @ 0x90 │ │ │ │ - stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r8, {r0, r1, r2} │ │ │ │ - stmia.w lr, {r0, r1, r2} │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - mov r7, r9 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #512 @ 0x200 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - mov r6, r5 │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - ldrd r3, r0, [sp, #124] @ 0x7c │ │ │ │ - ldmia r3, {r1, r2, r3} │ │ │ │ - blx 65c04 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - mov ip, fp │ │ │ │ - ldr.w r8, [sp, #132] @ 0x84 │ │ │ │ - ldrb r3, [r3, #0] │ │ │ │ - mov r4, r8 │ │ │ │ - cmp r3, #81 @ 0x51 │ │ │ │ - beq.n 7220a │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov.w lr, #402 @ 0x192 │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - add r7, sp, #592 @ 0x250 │ │ │ │ - str.w lr, [sp, #44] @ 0x2c │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - ldmia.w fp, {r1, r2, r3} │ │ │ │ - blx 5e17c │ │ │ │ - ldr r6, [sp, #116] @ 0x74 │ │ │ │ - mov ip, sp │ │ │ │ - ldr r4, [sp, #152] @ 0x98 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - movs r0, #210 @ 0xd2 │ │ │ │ - movw r1, #451 @ 0x1c3 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - str.w r3, [r8] │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ - blx 66e58 │ │ │ │ - ldr r0, [sp, #136] @ 0x88 │ │ │ │ - blx 5bb30 │ │ │ │ - ldr r0, [sp, #156] @ 0x9c │ │ │ │ - blx 5bb30 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.n 721bc │ │ │ │ - ldr r0, [sp, #144] @ 0x90 │ │ │ │ - blx 5bb30 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - blx 5bb30 │ │ │ │ - b.n 71e16 │ │ │ │ - cmp r1, r3 │ │ │ │ - it lt │ │ │ │ - movlt.w r0, #300 @ 0x12c │ │ │ │ - cmp r3, r1 │ │ │ │ - it ge │ │ │ │ - movge r3, r1 │ │ │ │ - str r0, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - b.n 71bd6 │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ - mov r3, sl │ │ │ │ - mov r0, r7 │ │ │ │ - movs r1, #1 │ │ │ │ - blx 65bf8 │ │ │ │ - add r3, sp, #488 @ 0x1e8 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 5e504 │ │ │ │ - b.n 71c0c │ │ │ │ - ldr r1, [pc, #144] @ (7228c ) │ │ │ │ - movs r2, #188 @ 0xbc │ │ │ │ - mvn.w r0, #107 @ 0x6b │ │ │ │ - add r1, pc │ │ │ │ - blx 61d64 │ │ │ │ - b.n 71ba4 │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov.w lr, #400 @ 0x190 │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - add r7, sp, #564 @ 0x234 │ │ │ │ - str.w lr, [sp, #44] @ 0x2c │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - ldmia.w fp, {r1, r2, r3} │ │ │ │ - blx 6262c │ │ │ │ - ldr r6, [sp, #116] @ 0x74 │ │ │ │ - mov ip, sp │ │ │ │ - ldr r4, [sp, #152] @ 0x98 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - movw r1, #451 @ 0x1c3 │ │ │ │ - movs r0, #211 @ 0xd3 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - str.w r3, [r8] │ │ │ │ - ldr r3, [sp, #156] @ 0x9c │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ - blx 66e58 │ │ │ │ - b.n 721a4 │ │ │ │ - blx 5c548 │ │ │ │ - b.n 720dc │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - cmp lr, r8 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - cmp sl, r7 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ - movs r0, r0 │ │ │ │ - cmn r0, r2 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrsb r6, [r0, r2] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -00072290 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ - ldr r5, [pc, #680] @ (7254c ) │ │ │ │ - sub sp, #308 @ 0x134 │ │ │ │ - ldr r4, [pc, #680] @ (72550 ) │ │ │ │ - add r5, pc │ │ │ │ - ldr r6, [sp, #344] @ 0x158 │ │ │ │ - ldr.w sl, [sp, #348] @ 0x15c │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - ldr.w fp, [sp, #352] @ 0x160 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #300] @ 0x12c │ │ │ │ + str r4, [sp, #300] @ 0x12c │ │ │ │ mov.w r4, #0 │ │ │ │ ldr r4, [sp, #368] @ 0x170 │ │ │ │ ldr r7, [sp, #356] @ 0x164 │ │ │ │ ldr.w r8, [sp, #360] @ 0x168 │ │ │ │ ldr.w r9, [sp, #364] @ 0x16c │ │ │ │ str r4, [sp, #24] │ │ │ │ - ldr r5, [pc, #648] @ (72554 ) │ │ │ │ + ldr r5, [pc, #648] @ (72828 ) │ │ │ │ ldr r4, [sp, #372] @ 0x174 │ │ │ │ str r4, [sp, #28] │ │ │ │ add r5, pc │ │ │ │ ldr r4, [sp, #376] @ 0x178 │ │ │ │ str r6, [sp, #0] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ @@ -15576,303 +15833,46 @@ │ │ │ │ str.w r8, [sp, #16] │ │ │ │ str.w r9, [sp, #20] │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ str r4, [sp, #32] │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ strd r3, r2, [sp, #124] @ 0x7c │ │ │ │ str r5, [sp, #132] @ 0x84 │ │ │ │ - blx 58bac │ │ │ │ + blx 5c660 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 7251a │ │ │ │ + beq.w 727ee │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.w 7251c │ │ │ │ + beq.w 727f0 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 7251a │ │ │ │ + beq.w 727ee │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 72536 │ │ │ │ + ble.w 7280a │ │ │ │ add r0, sp, #156 @ 0x9c │ │ │ │ blx 67538 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ add r1, sp, #148 @ 0x94 │ │ │ │ blx 58d80 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ blx 581bc │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - cmp r3, #210 @ 0xd2 │ │ │ │ - ite eq │ │ │ │ - ldreq r3, [sp, #128] @ 0x80 │ │ │ │ - ldrne r3, [sp, #124] @ 0x7c │ │ │ │ - cmp r1, #0 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ble.w 72510 │ │ │ │ - vldr s15, [r7] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w 72510 │ │ │ │ - add r5, sp, #160 @ 0xa0 │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ - mov r3, r5 │ │ │ │ - blx 59070 │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - mov r3, r5 │ │ │ │ - mov r0, sl │ │ │ │ - movs r1, #1 │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - ldr r1, [sp, #128] @ 0x80 │ │ │ │ - add r0, sp, #216 @ 0xd8 │ │ │ │ - mov sl, r0 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - mov r3, r0 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ - blx 59070 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - mov r3, sl │ │ │ │ - mov r0, r8 │ │ │ │ - movs r1, #1 │ │ │ │ - add.w r9, sp, #244 @ 0xf4 │ │ │ │ - blx 65bf8 │ │ │ │ - add r2, sp, #188 @ 0xbc │ │ │ │ - mov r8, r2 │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - mov r3, r2 │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ - movs r2, #1 │ │ │ │ - mov fp, r9 │ │ │ │ - blx 59070 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ - mov r3, r8 │ │ │ │ - mov r0, r7 │ │ │ │ - movs r1, #1 │ │ │ │ - blx 65bf8 │ │ │ │ - add r2, sp, #204 @ 0xcc │ │ │ │ - str r2, [sp, #136] @ 0x88 │ │ │ │ - str.w r8, [sp, #124] @ 0x7c │ │ │ │ - ldmia r2, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r8, {r0, r1, r2, r3} │ │ │ │ - blx 5d238 │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ - str.w r9, [sp, #12] │ │ │ │ - str r5, [sp, #116] @ 0x74 │ │ │ │ - mov r8, sl │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 57f64 │ │ │ │ - ldr r3, [pc, #376] @ (72558 ) │ │ │ │ - ldr r7, [sp, #132] @ 0x84 │ │ │ │ - ldr r5, [r7, r3] │ │ │ │ - add r7, sp, #12 │ │ │ │ - ldmia.w fp!, {r0, r1, r2, r3} │ │ │ │ - add.w r6, r5, #16 │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w fp, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - add r7, sp, #48 @ 0x30 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - add r3, sp, #272 @ 0x110 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - add r5, sp, #16 │ │ │ │ - ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ - str.w sl, [sp, #120] @ 0x78 │ │ │ │ - stmia r5!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #256 @ 0x100 │ │ │ │ - mov sl, sp │ │ │ │ - ldmia.w r8, {r0, r1, r2} │ │ │ │ - stmia.w r5, {r0, r1, r2} │ │ │ │ - add r5, sp, #20 │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - ldr r0, [sp, #148] @ 0x94 │ │ │ │ - ldmia.w r9, {r1, r2, r3} │ │ │ │ - blx 60ba4 │ │ │ │ - mov lr, r9 │ │ │ │ - ldr r6, [sp, #124] @ 0x7c │ │ │ │ - add.w ip, sp, #168 @ 0xa8 │ │ │ │ - ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w fp, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - add r7, sp, #56 @ 0x38 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r5!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r5, {r0, r1, r2} │ │ │ │ - add r6, sp, #28 │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia.w sl!, {r0, r1, r2, r3} │ │ │ │ - movw r1, #901 @ 0x385 │ │ │ │ - mov.w r0, #800 @ 0x320 │ │ │ │ - ldr.w r3, [ip] │ │ │ │ - str.w r3, [sl] │ │ │ │ - ldr r5, [sp, #116] @ 0x74 │ │ │ │ - ldmia.w r5, {r2, r3} │ │ │ │ - blx 6486c │ │ │ │ - ldr r1, [sp, #120] @ 0x78 │ │ │ │ - add.w lr, sp, #84 @ 0x54 │ │ │ │ - str r7, [sp, #132] @ 0x84 │ │ │ │ - mov r7, r1 │ │ │ │ - ldr.w ip, [sp, #128] @ 0x80 │ │ │ │ - str r5, [sp, #116] @ 0x74 │ │ │ │ - str.w sp, [sp, #140] @ 0x8c │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r8, {r0, r1, r2} │ │ │ │ - stmia.w lr, {r0, r1, r2} │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - ldr r7, [sp, #132] @ 0x84 │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - mov r7, r9 │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia r6!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w fp, {r0, r1, r2} │ │ │ │ - stmia.w r6, {r0, r1, r2} │ │ │ │ - ldmia r5!, {r0, r1, r2, r3} │ │ │ │ - ldr r7, [sp, #140] @ 0x8c │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - movw r3, #901 @ 0x385 │ │ │ │ - ldmia.w r5, {r0, r1, r2} │ │ │ │ - stmia.w sl, {r0, r1, r2} │ │ │ │ - movw r2, #801 @ 0x321 │ │ │ │ - ldrd r0, r1, [sp, #148] @ 0x94 │ │ │ │ - blx 59030 │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - blx 5bb30 │ │ │ │ - mov r0, r9 │ │ │ │ - blx 5bb30 │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ - ldr r6, [sp, #124] @ 0x7c │ │ │ │ - ldmia r2, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ - blx 5d238 │ │ │ │ - mov r0, r6 │ │ │ │ - blx 67768 │ │ │ │ - ldr r0, [sp, #120] @ 0x78 │ │ │ │ - blx 67768 │ │ │ │ - ldr r0, [sp, #116] @ 0x74 │ │ │ │ - blx 67768 │ │ │ │ - ldr r0, [sp, #156] @ 0x9c │ │ │ │ - blx 64a28 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r4, #0] │ │ │ │ - movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (7255c ) │ │ │ │ - ldr r3, [pc, #48] @ (72550 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #300] @ 0x12c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 72546 │ │ │ │ - add sp, #308 @ 0x134 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #40] @ (72560 ) │ │ │ │ - movs r2, #100 @ 0x64 │ │ │ │ - mvn.w r0, #107 @ 0x6b │ │ │ │ - add r1, pc │ │ │ │ - blx 61d64 │ │ │ │ - b.n 72318 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - subs r6, #106 @ 0x6a │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - subs r6, #64 @ 0x40 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ - movs r0, r0 │ │ │ │ - subs r3, #240 @ 0xf0 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - strh r6, [r5, r5] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -00072564 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ - ldr r5, [pc, #680] @ (72820 ) │ │ │ │ - sub sp, #308 @ 0x134 │ │ │ │ - ldr r4, [pc, #680] @ (72824 ) │ │ │ │ - add r5, pc │ │ │ │ - ldr r6, [sp, #344] @ 0x158 │ │ │ │ - ldr.w sl, [sp, #348] @ 0x15c │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - ldr.w fp, [sp, #352] @ 0x160 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #300] @ 0x12c │ │ │ │ - mov.w r4, #0 │ │ │ │ - ldr r4, [sp, #368] @ 0x170 │ │ │ │ - ldr r7, [sp, #356] @ 0x164 │ │ │ │ - ldr.w r8, [sp, #360] @ 0x168 │ │ │ │ - ldr.w r9, [sp, #364] @ 0x16c │ │ │ │ - str r4, [sp, #24] │ │ │ │ - ldr r5, [pc, #648] @ (72828 ) │ │ │ │ - ldr r4, [sp, #372] @ 0x174 │ │ │ │ - str r4, [sp, #28] │ │ │ │ - add r5, pc │ │ │ │ - ldr r4, [sp, #376] @ 0x178 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - str.w sl, [sp, #4] │ │ │ │ - str.w fp, [sp, #8] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - str.w r8, [sp, #16] │ │ │ │ - str.w r9, [sp, #20] │ │ │ │ - str r0, [sp, #116] @ 0x74 │ │ │ │ - str r4, [sp, #32] │ │ │ │ - str r1, [sp, #120] @ 0x78 │ │ │ │ - strd r3, r2, [sp, #124] @ 0x7c │ │ │ │ - str r5, [sp, #132] @ 0x84 │ │ │ │ - blx 58cc0 │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 727ee │ │ │ │ - cmp.w r0, #312 @ 0x138 │ │ │ │ - it eq │ │ │ │ - mvneq.w r0, #1 │ │ │ │ - beq.w 727f0 │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 727ee │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.w 7280a │ │ │ │ - add r0, sp, #156 @ 0x9c │ │ │ │ - blx 67538 │ │ │ │ - ldr r0, [sp, #116] @ 0x74 │ │ │ │ - add r1, sp, #148 @ 0x94 │ │ │ │ - blx 58d80 │ │ │ │ - add r1, sp, #152 @ 0x98 │ │ │ │ - ldr r0, [sp, #120] @ 0x78 │ │ │ │ - blx 581bc │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ cmp r3, #210 @ 0xd2 │ │ │ │ ite eq │ │ │ │ ldreq r3, [sp, #128] @ 0x80 │ │ │ │ ldrne r3, [sp, #124] @ 0x7c │ │ │ │ - cmp r1, #0 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ble.w 727e4 │ │ │ │ + cmp r2, #0 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + ble.w 727e4 │ │ │ │ vldr d7, [r7] │ │ │ │ vcmp.f64 d7, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w 727e4 │ │ │ │ + beq.w 727e4 │ │ │ │ add r5, sp, #160 @ 0xa0 │ │ │ │ movs r0, #101 @ 0x65 │ │ │ │ mov r3, r5 │ │ │ │ blx 59070 │ │ │ │ ldr.w r2, [fp] │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ @@ -15916,16 +15916,16 @@ │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ mov r8, sl │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 57f64 │ │ │ │ - ldr r3, [pc, #376] @ (7282c ) │ │ │ │ + blx 60520 │ │ │ │ + ldr r3, [pc, #376] @ (7282c ) │ │ │ │ ldr r7, [sp, #132] @ 0x84 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ add r7, sp, #12 │ │ │ │ ldmia.w fp!, {r0, r1, r2, r3} │ │ │ │ add.w r6, r5, #16 │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldmia.w fp, {r0, r1, r2} │ │ │ │ @@ -15963,15 +15963,15 @@ │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia r5!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ stmia.w r5, {r0, r1, r2} │ │ │ │ add r6, sp, #28 │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia.w sl!, {r0, r1, r2, r3} │ │ │ │ - movw r1, #901 @ 0x385 │ │ │ │ + mov.w r1, #900 @ 0x384 │ │ │ │ mov.w r0, #800 @ 0x320 │ │ │ │ ldr.w r3, [ip] │ │ │ │ str.w r3, [sl] │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ ldmia.w r5, {r2, r3} │ │ │ │ blx 6486c │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ @@ -15994,18 +15994,18 @@ │ │ │ │ ldmia r7!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldmia.w fp, {r0, r1, r2} │ │ │ │ stmia.w r6, {r0, r1, r2} │ │ │ │ ldmia r5!, {r0, r1, r2, r3} │ │ │ │ ldr r7, [sp, #140] @ 0x8c │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ - movw r3, #901 @ 0x385 │ │ │ │ + mov.w r3, #900 @ 0x384 │ │ │ │ ldmia.w r5, {r0, r1, r2} │ │ │ │ stmia.w sl, {r0, r1, r2} │ │ │ │ - movw r2, #801 @ 0x321 │ │ │ │ + mov.w r2, #800 @ 0x320 │ │ │ │ ldrd r0, r1, [sp, #148] @ 0x94 │ │ │ │ blx 59030 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ blx 5bb30 │ │ │ │ mov r0, r9 │ │ │ │ blx 5bb30 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -16021,113 +16021,113 @@ │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (72830 ) │ │ │ │ - ldr r3, [pc, #48] @ (72824 ) │ │ │ │ + ldr r2, [pc, #60] @ (72830 ) │ │ │ │ + ldr r3, [pc, #48] @ (72824 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #300] @ 0x12c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7281a │ │ │ │ + bne.n 7281a │ │ │ │ add sp, #308 @ 0x134 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #40] @ (72834 ) │ │ │ │ + ldr r1, [pc, #40] @ (72834 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 725ec │ │ │ │ + b.n 725ec │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #150 @ 0x96 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #108 @ 0x6c │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #28 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r2, [r3, r2] │ │ │ │ + str r2, [r2, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00072838 : │ │ │ │ +00072838 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ - ldr r5, [pc, #676] @ (72af0 ) │ │ │ │ + ldr r5, [pc, #676] @ (72af0 ) │ │ │ │ sub sp, #308 @ 0x134 │ │ │ │ - ldr r4, [pc, #676] @ (72af4 ) │ │ │ │ + ldr r4, [pc, #676] @ (72af4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r6, [sp, #344] @ 0x158 │ │ │ │ ldr.w sl, [sp, #348] @ 0x15c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr.w fp, [sp, #352] @ 0x160 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #300] @ 0x12c │ │ │ │ mov.w r4, #0 │ │ │ │ ldr r4, [sp, #368] @ 0x170 │ │ │ │ ldr r7, [sp, #356] @ 0x164 │ │ │ │ ldr.w r8, [sp, #360] @ 0x168 │ │ │ │ ldr.w r9, [sp, #364] @ 0x16c │ │ │ │ str r4, [sp, #24] │ │ │ │ - ldr r5, [pc, #644] @ (72af8 ) │ │ │ │ + ldr r5, [pc, #644] @ (72af8 ) │ │ │ │ ldr r4, [sp, #372] @ 0x174 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str.w r8, [sp, #16] │ │ │ │ str.w r9, [sp, #20] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ strd r3, r2, [sp, #124] @ 0x7c │ │ │ │ str r5, [sp, #132] @ 0x84 │ │ │ │ - blx 63aec │ │ │ │ + blx 5afcc │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 72abe │ │ │ │ + beq.w 72abe │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.w 72ac0 │ │ │ │ + beq.w 72ac0 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 72abe │ │ │ │ + beq.w 72abe │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 72ada │ │ │ │ + ble.w 72ada │ │ │ │ add r0, sp, #156 @ 0x9c │ │ │ │ blx 67538 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ add r1, sp, #148 @ 0x94 │ │ │ │ blx 58d80 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ blx 581bc │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ cmp r3, #210 @ 0xd2 │ │ │ │ ite eq │ │ │ │ ldreq r3, [sp, #128] @ 0x80 │ │ │ │ ldrne r3, [sp, #124] @ 0x7c │ │ │ │ - cmp r1, #0 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ble.w 72ab4 │ │ │ │ + cmp r2, #0 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + ble.w 72ab4 │ │ │ │ vldr s15, [r7] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w 72ab4 │ │ │ │ + beq.w 72ab4 │ │ │ │ add r5, sp, #160 @ 0xa0 │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ mov r3, r5 │ │ │ │ blx 59070 │ │ │ │ ldr.w r2, [fp] │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ @@ -16171,16 +16171,16 @@ │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ mov r8, sl │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 57f64 │ │ │ │ - ldr r3, [pc, #376] @ (72afc ) │ │ │ │ + blx 60520 │ │ │ │ + ldr r3, [pc, #376] @ (72afc ) │ │ │ │ ldr r7, [sp, #132] @ 0x84 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ add r7, sp, #12 │ │ │ │ ldmia.w fp!, {r0, r1, r2, r3} │ │ │ │ add.w r6, r5, #16 │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldmia.w fp, {r0, r1, r2} │ │ │ │ @@ -16218,15 +16218,15 @@ │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia r5!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ stmia.w r5, {r0, r1, r2} │ │ │ │ add r6, sp, #28 │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia.w sl!, {r0, r1, r2, r3} │ │ │ │ - movw r1, #901 @ 0x385 │ │ │ │ + mov.w r1, #900 @ 0x384 │ │ │ │ mov.w r0, #800 @ 0x320 │ │ │ │ ldr.w r3, [ip] │ │ │ │ str.w r3, [sl] │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ ldmia.w r5, {r2, r3} │ │ │ │ blx 6486c │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ @@ -16249,18 +16249,18 @@ │ │ │ │ ldmia r7!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldmia.w fp, {r0, r1, r2} │ │ │ │ stmia.w r6, {r0, r1, r2} │ │ │ │ ldmia r5!, {r0, r1, r2, r3} │ │ │ │ ldr r7, [sp, #140] @ 0x8c │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ - movw r3, #901 @ 0x385 │ │ │ │ + mov.w r3, #900 @ 0x384 │ │ │ │ ldmia.w r5, {r0, r1, r2} │ │ │ │ stmia.w sl, {r0, r1, r2} │ │ │ │ - movw r2, #801 @ 0x321 │ │ │ │ + mov.w r2, #800 @ 0x320 │ │ │ │ ldrd r0, r1, [sp, #148] @ 0x94 │ │ │ │ blx 59030 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ blx 5bb30 │ │ │ │ mov r0, r9 │ │ │ │ blx 5bb30 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -16276,113 +16276,113 @@ │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (72b00 ) │ │ │ │ - ldr r3, [pc, #48] @ (72af4 ) │ │ │ │ + ldr r2, [pc, #60] @ (72b00 ) │ │ │ │ + ldr r3, [pc, #48] @ (72af4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #300] @ 0x12c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 72aea │ │ │ │ + bne.n 72aea │ │ │ │ add sp, #308 @ 0x134 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #40] @ (72b04 ) │ │ │ │ + ldr r1, [pc, #40] @ (72b04 ) │ │ │ │ movs r2, #176 @ 0xb0 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 728bc │ │ │ │ + b.n 728bc │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #194 @ 0xc2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #76 @ 0x4c │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r5, [pc, #808] @ (72e30 ) │ │ │ │ + ldr r6, [pc, #8] @ (72b10 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00072b08 : │ │ │ │ +00072b08 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ - ldr r5, [pc, #676] @ (72dc0 ) │ │ │ │ + ldr r5, [pc, #676] @ (72dc0 ) │ │ │ │ sub sp, #308 @ 0x134 │ │ │ │ - ldr r4, [pc, #676] @ (72dc4 ) │ │ │ │ + ldr r4, [pc, #676] @ (72dc4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r6, [sp, #344] @ 0x158 │ │ │ │ ldr.w sl, [sp, #348] @ 0x15c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr.w fp, [sp, #352] @ 0x160 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #300] @ 0x12c │ │ │ │ mov.w r4, #0 │ │ │ │ ldr r4, [sp, #368] @ 0x170 │ │ │ │ ldr r7, [sp, #356] @ 0x164 │ │ │ │ ldr.w r8, [sp, #360] @ 0x168 │ │ │ │ ldr.w r9, [sp, #364] @ 0x16c │ │ │ │ str r4, [sp, #24] │ │ │ │ - ldr r5, [pc, #644] @ (72dc8 ) │ │ │ │ + ldr r5, [pc, #644] @ (72dc8 ) │ │ │ │ ldr r4, [sp, #372] @ 0x174 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str.w r8, [sp, #16] │ │ │ │ str.w r9, [sp, #20] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ strd r3, r2, [sp, #124] @ 0x7c │ │ │ │ str r5, [sp, #132] @ 0x84 │ │ │ │ - blx 5940c │ │ │ │ + blx 58ed4 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 72d8e │ │ │ │ + beq.w 72d8e │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.w 72d90 │ │ │ │ + beq.w 72d90 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 72d8e │ │ │ │ + beq.w 72d8e │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 72daa │ │ │ │ + ble.w 72daa │ │ │ │ add r0, sp, #156 @ 0x9c │ │ │ │ blx 67538 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ add r1, sp, #148 @ 0x94 │ │ │ │ blx 58d80 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ blx 581bc │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ cmp r3, #210 @ 0xd2 │ │ │ │ ite eq │ │ │ │ ldreq r3, [sp, #128] @ 0x80 │ │ │ │ ldrne r3, [sp, #124] @ 0x7c │ │ │ │ - cmp r1, #0 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ble.w 72d84 │ │ │ │ + cmp r2, #0 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + ble.w 72d84 │ │ │ │ vldr d7, [r7] │ │ │ │ vcmp.f64 d7, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w 72d84 │ │ │ │ + beq.w 72d84 │ │ │ │ add r5, sp, #160 @ 0xa0 │ │ │ │ movs r0, #101 @ 0x65 │ │ │ │ mov r3, r5 │ │ │ │ blx 59070 │ │ │ │ ldr.w r2, [fp] │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ @@ -16426,16 +16426,16 @@ │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ mov r8, sl │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 57f64 │ │ │ │ - ldr r3, [pc, #376] @ (72dcc ) │ │ │ │ + blx 60520 │ │ │ │ + ldr r3, [pc, #376] @ (72dcc ) │ │ │ │ ldr r7, [sp, #132] @ 0x84 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ add r7, sp, #12 │ │ │ │ ldmia.w fp!, {r0, r1, r2, r3} │ │ │ │ add.w r6, r5, #16 │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldmia.w fp, {r0, r1, r2} │ │ │ │ @@ -16473,15 +16473,15 @@ │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia r5!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ stmia.w r5, {r0, r1, r2} │ │ │ │ add r6, sp, #28 │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia.w sl!, {r0, r1, r2, r3} │ │ │ │ - movw r1, #901 @ 0x385 │ │ │ │ + mov.w r1, #900 @ 0x384 │ │ │ │ mov.w r0, #800 @ 0x320 │ │ │ │ ldr.w r3, [ip] │ │ │ │ str.w r3, [sl] │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ ldmia.w r5, {r2, r3} │ │ │ │ blx 6486c │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ @@ -16504,18 +16504,18 @@ │ │ │ │ ldmia r7!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldmia.w fp, {r0, r1, r2} │ │ │ │ stmia.w r6, {r0, r1, r2} │ │ │ │ ldmia r5!, {r0, r1, r2, r3} │ │ │ │ ldr r7, [sp, #140] @ 0x8c │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ - movw r3, #901 @ 0x385 │ │ │ │ + mov.w r3, #900 @ 0x384 │ │ │ │ ldmia.w r5, {r0, r1, r2} │ │ │ │ stmia.w sl, {r0, r1, r2} │ │ │ │ - movw r2, #801 @ 0x321 │ │ │ │ + mov.w r2, #800 @ 0x320 │ │ │ │ ldrd r0, r1, [sp, #148] @ 0x94 │ │ │ │ blx 59030 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ blx 5bb30 │ │ │ │ mov r0, r9 │ │ │ │ blx 5bb30 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -16531,68 +16531,68 @@ │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (72dd0 ) │ │ │ │ - ldr r3, [pc, #48] @ (72dc4 ) │ │ │ │ + ldr r2, [pc, #60] @ (72dd0 ) │ │ │ │ + ldr r3, [pc, #48] @ (72dc4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #300] @ 0x12c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 72dba │ │ │ │ + bne.n 72dba │ │ │ │ add sp, #308 @ 0x134 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #40] @ (72dd4 ) │ │ │ │ + ldr r1, [pc, #40] @ (72dd4 ) │ │ │ │ movs r2, #191 @ 0xbf │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 72b8c │ │ │ │ + b.n 72b8c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r5, #242 @ 0xf2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #200 @ 0xc8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r2, [pc, #1000] @ (731c0 ) │ │ │ │ + ldr r3, [pc, #200] @ (72ea0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00072dd8 : │ │ │ │ +00072dd8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ - ldr r5, [pc, #680] @ (73094 ) │ │ │ │ + ldr r5, [pc, #680] @ (73094 ) │ │ │ │ sub sp, #308 @ 0x134 │ │ │ │ - ldr r4, [pc, #680] @ (73098 ) │ │ │ │ + ldr r4, [pc, #680] @ (73098 ) │ │ │ │ add r5, pc │ │ │ │ ldr r6, [sp, #344] @ 0x158 │ │ │ │ ldr.w sl, [sp, #348] @ 0x15c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr.w fp, [sp, #352] @ 0x160 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #300] @ 0x12c │ │ │ │ mov.w r4, #0 │ │ │ │ ldr r4, [sp, #368] @ 0x170 │ │ │ │ ldr r7, [sp, #356] @ 0x164 │ │ │ │ ldr.w r8, [sp, #360] @ 0x168 │ │ │ │ ldr.w r9, [sp, #364] @ 0x16c │ │ │ │ str r4, [sp, #24] │ │ │ │ - ldr r5, [pc, #648] @ (7309c ) │ │ │ │ + ldr r5, [pc, #648] @ (7309c ) │ │ │ │ ldr r4, [sp, #372] @ 0x174 │ │ │ │ str r4, [sp, #28] │ │ │ │ add r5, pc │ │ │ │ ldr r4, [sp, #376] @ 0x178 │ │ │ │ str r6, [sp, #0] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ @@ -16600,46 +16600,46 @@ │ │ │ │ str.w r8, [sp, #16] │ │ │ │ str.w r9, [sp, #20] │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ str r4, [sp, #32] │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ strd r3, r2, [sp, #124] @ 0x7c │ │ │ │ str r5, [sp, #132] @ 0x84 │ │ │ │ - blx 66944 │ │ │ │ + blx 58bac │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 73062 │ │ │ │ + beq.w 73062 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.w 73064 │ │ │ │ + beq.w 73064 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 73062 │ │ │ │ + beq.w 73062 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 7307e │ │ │ │ + ble.w 7307e │ │ │ │ add r0, sp, #156 @ 0x9c │ │ │ │ blx 67538 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ add r1, sp, #148 @ 0x94 │ │ │ │ blx 58d80 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ blx 581bc │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ cmp r3, #210 @ 0xd2 │ │ │ │ ite eq │ │ │ │ ldreq r3, [sp, #128] @ 0x80 │ │ │ │ ldrne r3, [sp, #124] @ 0x7c │ │ │ │ - cmp r2, #0 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - ble.w 73058 │ │ │ │ + cmp r1, #0 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ble.w 73058 │ │ │ │ vldr s15, [r7] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w 73058 │ │ │ │ + beq.w 73058 │ │ │ │ add r5, sp, #160 @ 0xa0 │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ mov r3, r5 │ │ │ │ blx 59070 │ │ │ │ ldr.w r2, [fp] │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ @@ -16683,16 +16683,16 @@ │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ mov r8, sl │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 60520 │ │ │ │ - ldr r3, [pc, #376] @ (730a0 ) │ │ │ │ + blx 57f64 │ │ │ │ + ldr r3, [pc, #376] @ (730a0 ) │ │ │ │ ldr r7, [sp, #132] @ 0x84 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ add r7, sp, #12 │ │ │ │ ldmia.w fp!, {r0, r1, r2, r3} │ │ │ │ add.w r6, r5, #16 │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldmia.w fp, {r0, r1, r2} │ │ │ │ @@ -16730,15 +16730,15 @@ │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia r5!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ stmia.w r5, {r0, r1, r2} │ │ │ │ add r6, sp, #28 │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia.w sl!, {r0, r1, r2, r3} │ │ │ │ - mov.w r1, #900 @ 0x384 │ │ │ │ + movw r1, #901 @ 0x385 │ │ │ │ mov.w r0, #800 @ 0x320 │ │ │ │ ldr.w r3, [ip] │ │ │ │ str.w r3, [sl] │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ ldmia.w r5, {r2, r3} │ │ │ │ blx 6486c │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ @@ -16761,18 +16761,18 @@ │ │ │ │ ldmia r7!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldmia.w fp, {r0, r1, r2} │ │ │ │ stmia.w r6, {r0, r1, r2} │ │ │ │ ldmia r5!, {r0, r1, r2, r3} │ │ │ │ ldr r7, [sp, #140] @ 0x8c │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov.w r3, #900 @ 0x384 │ │ │ │ + movw r3, #901 @ 0x385 │ │ │ │ ldmia.w r5, {r0, r1, r2} │ │ │ │ stmia.w sl, {r0, r1, r2} │ │ │ │ - mov.w r2, #800 @ 0x320 │ │ │ │ + movw r2, #801 @ 0x321 │ │ │ │ ldrd r0, r1, [sp, #148] @ 0x94 │ │ │ │ blx 59030 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ blx 5bb30 │ │ │ │ mov r0, r9 │ │ │ │ blx 5bb30 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -16788,68 +16788,68 @@ │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (730a4 ) │ │ │ │ - ldr r3, [pc, #48] @ (73098 ) │ │ │ │ + ldr r2, [pc, #60] @ (730a4 ) │ │ │ │ + ldr r3, [pc, #48] @ (73098 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #300] @ 0x12c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7308e │ │ │ │ + bne.n 7308e │ │ │ │ add sp, #308 @ 0x134 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #40] @ (730a8 ) │ │ │ │ + ldr r1, [pc, #40] @ (730a8 ) │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 72e60 │ │ │ │ + b.n 72e60 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r3, #34 @ 0x22 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #248 @ 0xf8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r0, [pc, #296] @ (731d4 ) │ │ │ │ + ldr r0, [pc, #520] @ (732b4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -000730ac : │ │ │ │ +000730ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ - ldr r5, [pc, #680] @ (73368 ) │ │ │ │ + ldr r5, [pc, #680] @ (73368 ) │ │ │ │ sub sp, #308 @ 0x134 │ │ │ │ - ldr r4, [pc, #680] @ (7336c ) │ │ │ │ + ldr r4, [pc, #680] @ (7336c ) │ │ │ │ add r5, pc │ │ │ │ ldr r6, [sp, #344] @ 0x158 │ │ │ │ ldr.w sl, [sp, #348] @ 0x15c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr.w fp, [sp, #352] @ 0x160 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #300] @ 0x12c │ │ │ │ mov.w r4, #0 │ │ │ │ ldr r4, [sp, #368] @ 0x170 │ │ │ │ ldr r7, [sp, #356] @ 0x164 │ │ │ │ ldr.w r8, [sp, #360] @ 0x168 │ │ │ │ ldr.w r9, [sp, #364] @ 0x16c │ │ │ │ str r4, [sp, #24] │ │ │ │ - ldr r5, [pc, #648] @ (73370 ) │ │ │ │ + ldr r5, [pc, #648] @ (73370 ) │ │ │ │ ldr r4, [sp, #372] @ 0x174 │ │ │ │ str r4, [sp, #28] │ │ │ │ add r5, pc │ │ │ │ ldr r4, [sp, #376] @ 0x178 │ │ │ │ str r6, [sp, #0] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ @@ -16857,46 +16857,46 @@ │ │ │ │ str.w r8, [sp, #16] │ │ │ │ str.w r9, [sp, #20] │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ str r4, [sp, #32] │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ strd r3, r2, [sp, #124] @ 0x7c │ │ │ │ str r5, [sp, #132] @ 0x84 │ │ │ │ - blx 5c660 │ │ │ │ + blx 58cc0 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 73336 │ │ │ │ + beq.w 73336 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.w 73338 │ │ │ │ + beq.w 73338 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 73336 │ │ │ │ + beq.w 73336 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 73352 │ │ │ │ + ble.w 73352 │ │ │ │ add r0, sp, #156 @ 0x9c │ │ │ │ blx 67538 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ add r1, sp, #148 @ 0x94 │ │ │ │ blx 58d80 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ blx 581bc │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ cmp r3, #210 @ 0xd2 │ │ │ │ ite eq │ │ │ │ ldreq r3, [sp, #128] @ 0x80 │ │ │ │ ldrne r3, [sp, #124] @ 0x7c │ │ │ │ - cmp r2, #0 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - ble.w 7332c │ │ │ │ + cmp r1, #0 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ble.w 7332c │ │ │ │ vldr d7, [r7] │ │ │ │ vcmp.f64 d7, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w 7332c │ │ │ │ + beq.w 7332c │ │ │ │ add r5, sp, #160 @ 0xa0 │ │ │ │ movs r0, #101 @ 0x65 │ │ │ │ mov r3, r5 │ │ │ │ blx 59070 │ │ │ │ ldr.w r2, [fp] │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ @@ -16940,16 +16940,16 @@ │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ mov r8, sl │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 60520 │ │ │ │ - ldr r3, [pc, #376] @ (73374 ) │ │ │ │ + blx 57f64 │ │ │ │ + ldr r3, [pc, #376] @ (73374 ) │ │ │ │ ldr r7, [sp, #132] @ 0x84 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ add r7, sp, #12 │ │ │ │ ldmia.w fp!, {r0, r1, r2, r3} │ │ │ │ add.w r6, r5, #16 │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldmia.w fp, {r0, r1, r2} │ │ │ │ @@ -16987,15 +16987,15 @@ │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia r5!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ stmia.w r5, {r0, r1, r2} │ │ │ │ add r6, sp, #28 │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia.w sl!, {r0, r1, r2, r3} │ │ │ │ - mov.w r1, #900 @ 0x384 │ │ │ │ + movw r1, #901 @ 0x385 │ │ │ │ mov.w r0, #800 @ 0x320 │ │ │ │ ldr.w r3, [ip] │ │ │ │ str.w r3, [sl] │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ ldmia.w r5, {r2, r3} │ │ │ │ blx 6486c │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ @@ -17018,18 +17018,18 @@ │ │ │ │ ldmia r7!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldmia.w fp, {r0, r1, r2} │ │ │ │ stmia.w r6, {r0, r1, r2} │ │ │ │ ldmia r5!, {r0, r1, r2, r3} │ │ │ │ ldr r7, [sp, #140] @ 0x8c │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov.w r3, #900 @ 0x384 │ │ │ │ + movw r3, #901 @ 0x385 │ │ │ │ ldmia.w r5, {r0, r1, r2} │ │ │ │ stmia.w sl, {r0, r1, r2} │ │ │ │ - mov.w r2, #800 @ 0x320 │ │ │ │ + movw r2, #801 @ 0x321 │ │ │ │ ldrd r0, r1, [sp, #148] @ 0x94 │ │ │ │ blx 59030 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ blx 5bb30 │ │ │ │ mov r0, r9 │ │ │ │ blx 5bb30 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -17045,113 +17045,113 @@ │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (73378 ) │ │ │ │ - ldr r3, [pc, #48] @ (7336c ) │ │ │ │ + ldr r2, [pc, #60] @ (73378 ) │ │ │ │ + ldr r3, [pc, #48] @ (7336c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #300] @ 0x12c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 73362 │ │ │ │ + bne.n 73362 │ │ │ │ add sp, #308 @ 0x134 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #40] @ (7337c ) │ │ │ │ + ldr r1, [pc, #40] @ (7337c ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 73134 │ │ │ │ + b.n 73134 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, #78 @ 0x4e │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #36 @ 0x24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #212 @ 0xd4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r6, lr │ │ │ │ + cmp lr, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00073380 : │ │ │ │ +00073380 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ - ldr r5, [pc, #676] @ (73638 ) │ │ │ │ + ldr r5, [pc, #676] @ (73638 ) │ │ │ │ sub sp, #308 @ 0x134 │ │ │ │ - ldr r4, [pc, #676] @ (7363c ) │ │ │ │ + ldr r4, [pc, #676] @ (7363c ) │ │ │ │ add r5, pc │ │ │ │ ldr r6, [sp, #344] @ 0x158 │ │ │ │ ldr.w sl, [sp, #348] @ 0x15c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr.w fp, [sp, #352] @ 0x160 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #300] @ 0x12c │ │ │ │ mov.w r4, #0 │ │ │ │ ldr r4, [sp, #368] @ 0x170 │ │ │ │ ldr r7, [sp, #356] @ 0x164 │ │ │ │ ldr.w r8, [sp, #360] @ 0x168 │ │ │ │ ldr.w r9, [sp, #364] @ 0x16c │ │ │ │ str r4, [sp, #24] │ │ │ │ - ldr r5, [pc, #644] @ (73640 ) │ │ │ │ + ldr r5, [pc, #644] @ (73640 ) │ │ │ │ ldr r4, [sp, #372] @ 0x174 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str.w r8, [sp, #16] │ │ │ │ str.w r9, [sp, #20] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ strd r3, r2, [sp, #124] @ 0x7c │ │ │ │ str r5, [sp, #132] @ 0x84 │ │ │ │ - blx 5afcc │ │ │ │ + blx 63aec │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 73606 │ │ │ │ + beq.w 73606 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.w 73608 │ │ │ │ + beq.w 73608 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 73606 │ │ │ │ + beq.w 73606 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 73622 │ │ │ │ + ble.w 73622 │ │ │ │ add r0, sp, #156 @ 0x9c │ │ │ │ blx 67538 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ add r1, sp, #148 @ 0x94 │ │ │ │ blx 58d80 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ blx 581bc │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ cmp r3, #210 @ 0xd2 │ │ │ │ ite eq │ │ │ │ ldreq r3, [sp, #128] @ 0x80 │ │ │ │ ldrne r3, [sp, #124] @ 0x7c │ │ │ │ - cmp r2, #0 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - ble.w 735fc │ │ │ │ + cmp r1, #0 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ble.w 735fc │ │ │ │ vldr s15, [r7] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w 735fc │ │ │ │ + beq.w 735fc │ │ │ │ add r5, sp, #160 @ 0xa0 │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ mov r3, r5 │ │ │ │ blx 59070 │ │ │ │ ldr.w r2, [fp] │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ @@ -17195,16 +17195,16 @@ │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ mov r8, sl │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 60520 │ │ │ │ - ldr r3, [pc, #376] @ (73644 ) │ │ │ │ + blx 57f64 │ │ │ │ + ldr r3, [pc, #376] @ (73644 ) │ │ │ │ ldr r7, [sp, #132] @ 0x84 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ add r7, sp, #12 │ │ │ │ ldmia.w fp!, {r0, r1, r2, r3} │ │ │ │ add.w r6, r5, #16 │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldmia.w fp, {r0, r1, r2} │ │ │ │ @@ -17242,15 +17242,15 @@ │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia r5!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ stmia.w r5, {r0, r1, r2} │ │ │ │ add r6, sp, #28 │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia.w sl!, {r0, r1, r2, r3} │ │ │ │ - mov.w r1, #900 @ 0x384 │ │ │ │ + movw r1, #901 @ 0x385 │ │ │ │ mov.w r0, #800 @ 0x320 │ │ │ │ ldr.w r3, [ip] │ │ │ │ str.w r3, [sl] │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ ldmia.w r5, {r2, r3} │ │ │ │ blx 6486c │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ @@ -17273,18 +17273,18 @@ │ │ │ │ ldmia r7!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldmia.w fp, {r0, r1, r2} │ │ │ │ stmia.w r6, {r0, r1, r2} │ │ │ │ ldmia r5!, {r0, r1, r2, r3} │ │ │ │ ldr r7, [sp, #140] @ 0x8c │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov.w r3, #900 @ 0x384 │ │ │ │ + movw r3, #901 @ 0x385 │ │ │ │ ldmia.w r5, {r0, r1, r2} │ │ │ │ stmia.w sl, {r0, r1, r2} │ │ │ │ - mov.w r2, #800 @ 0x320 │ │ │ │ + movw r2, #801 @ 0x321 │ │ │ │ ldrd r0, r1, [sp, #148] @ 0x94 │ │ │ │ blx 59030 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ blx 5bb30 │ │ │ │ mov r0, r9 │ │ │ │ blx 5bb30 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -17300,113 +17300,113 @@ │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (73648 ) │ │ │ │ - ldr r3, [pc, #48] @ (7363c ) │ │ │ │ + ldr r2, [pc, #60] @ (73648 ) │ │ │ │ + ldr r3, [pc, #48] @ (7363c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #300] @ 0x12c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 73632 │ │ │ │ + bne.n 73632 │ │ │ │ add sp, #308 @ 0x134 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #40] @ (7364c ) │ │ │ │ + ldr r1, [pc, #40] @ (7364c ) │ │ │ │ movs r2, #176 @ 0xb0 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 73404 │ │ │ │ + b.n 73404 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #122 @ 0x7a │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #80 @ 0x50 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r6, r4 │ │ │ │ + cmn r6, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00073650 : │ │ │ │ +00073650 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ - ldr r5, [pc, #676] @ (73908 ) │ │ │ │ + ldr r5, [pc, #676] @ (73908 ) │ │ │ │ sub sp, #308 @ 0x134 │ │ │ │ - ldr r4, [pc, #676] @ (7390c ) │ │ │ │ + ldr r4, [pc, #676] @ (7390c ) │ │ │ │ add r5, pc │ │ │ │ ldr r6, [sp, #344] @ 0x158 │ │ │ │ ldr.w sl, [sp, #348] @ 0x15c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr.w fp, [sp, #352] @ 0x160 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #300] @ 0x12c │ │ │ │ mov.w r4, #0 │ │ │ │ ldr r4, [sp, #368] @ 0x170 │ │ │ │ ldr r7, [sp, #356] @ 0x164 │ │ │ │ ldr.w r8, [sp, #360] @ 0x168 │ │ │ │ ldr.w r9, [sp, #364] @ 0x16c │ │ │ │ str r4, [sp, #24] │ │ │ │ - ldr r5, [pc, #644] @ (73910 ) │ │ │ │ + ldr r5, [pc, #644] @ (73910 ) │ │ │ │ ldr r4, [sp, #372] @ 0x174 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str.w r8, [sp, #16] │ │ │ │ str.w r9, [sp, #20] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ strd r3, r2, [sp, #124] @ 0x7c │ │ │ │ str r5, [sp, #132] @ 0x84 │ │ │ │ - blx 58ed4 │ │ │ │ + blx 5940c │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 738d6 │ │ │ │ + beq.w 738d6 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.w 738d8 │ │ │ │ + beq.w 738d8 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 738d6 │ │ │ │ + beq.w 738d6 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 738f2 │ │ │ │ + ble.w 738f2 │ │ │ │ add r0, sp, #156 @ 0x9c │ │ │ │ blx 67538 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ add r1, sp, #148 @ 0x94 │ │ │ │ blx 58d80 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ blx 581bc │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ cmp r3, #210 @ 0xd2 │ │ │ │ ite eq │ │ │ │ ldreq r3, [sp, #128] @ 0x80 │ │ │ │ ldrne r3, [sp, #124] @ 0x7c │ │ │ │ - cmp r2, #0 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - ble.w 738cc │ │ │ │ + cmp r1, #0 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ble.w 738cc │ │ │ │ vldr d7, [r7] │ │ │ │ vcmp.f64 d7, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w 738cc │ │ │ │ + beq.w 738cc │ │ │ │ add r5, sp, #160 @ 0xa0 │ │ │ │ movs r0, #101 @ 0x65 │ │ │ │ mov r3, r5 │ │ │ │ blx 59070 │ │ │ │ ldr.w r2, [fp] │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ @@ -17450,16 +17450,16 @@ │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ mov r8, sl │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 60520 │ │ │ │ - ldr r3, [pc, #376] @ (73914 ) │ │ │ │ + blx 57f64 │ │ │ │ + ldr r3, [pc, #376] @ (73914 ) │ │ │ │ ldr r7, [sp, #132] @ 0x84 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ add r7, sp, #12 │ │ │ │ ldmia.w fp!, {r0, r1, r2, r3} │ │ │ │ add.w r6, r5, #16 │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldmia.w fp, {r0, r1, r2} │ │ │ │ @@ -17497,15 +17497,15 @@ │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia r5!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ stmia.w r5, {r0, r1, r2} │ │ │ │ add r6, sp, #28 │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia.w sl!, {r0, r1, r2, r3} │ │ │ │ - mov.w r1, #900 @ 0x384 │ │ │ │ + movw r1, #901 @ 0x385 │ │ │ │ mov.w r0, #800 @ 0x320 │ │ │ │ ldr.w r3, [ip] │ │ │ │ str.w r3, [sl] │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ ldmia.w r5, {r2, r3} │ │ │ │ blx 6486c │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ @@ -17528,18 +17528,18 @@ │ │ │ │ ldmia r7!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldmia.w fp, {r0, r1, r2} │ │ │ │ stmia.w r6, {r0, r1, r2} │ │ │ │ ldmia r5!, {r0, r1, r2, r3} │ │ │ │ ldr r7, [sp, #140] @ 0x8c │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov.w r3, #900 @ 0x384 │ │ │ │ + movw r3, #901 @ 0x385 │ │ │ │ ldmia.w r5, {r0, r1, r2} │ │ │ │ stmia.w sl, {r0, r1, r2} │ │ │ │ - mov.w r2, #800 @ 0x320 │ │ │ │ + movw r2, #801 @ 0x321 │ │ │ │ ldrd r0, r1, [sp, #148] @ 0x94 │ │ │ │ blx 59030 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ blx 5bb30 │ │ │ │ mov r0, r9 │ │ │ │ blx 5bb30 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -17555,1168 +17555,56 @@ │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (73918 ) │ │ │ │ - ldr r3, [pc, #48] @ (7390c ) │ │ │ │ + ldr r2, [pc, #60] @ (73918 ) │ │ │ │ + ldr r3, [pc, #48] @ (7390c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #300] @ 0x12c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 73902 │ │ │ │ + bne.n 73902 │ │ │ │ add sp, #308 @ 0x134 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #40] @ (7391c ) │ │ │ │ + ldr r1, [pc, #40] @ (7391c ) │ │ │ │ movs r2, #191 @ 0xbf │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 736d4 │ │ │ │ + b.n 736d4 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r2, #170 @ 0xaa │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #52 @ 0x34 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r7, #214 @ 0xd6 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -00073920 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3520] @ 0xdc0 │ │ │ │ - ldr.w r5, [pc, #1500] @ 73f10 │ │ │ │ - sub.w sp, sp, #540 @ 0x21c │ │ │ │ - ldr.w r4, [pc, #1496] @ 73f14 │ │ │ │ - add r5, pc │ │ │ │ - ldrb.w ip, [r1] │ │ │ │ - ldrd sl, r6, [sp, #576] @ 0x240 │ │ │ │ - cmp.w ip, #85 @ 0x55 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - ldr.w r5, [pc, #1480] @ 73f18 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #532] @ 0x214 │ │ │ │ - mov.w r4, #0 │ │ │ │ - strd r0, r2, [sp, #124] @ 0x7c │ │ │ │ - add r5, pc │ │ │ │ - str r5, [sp, #136] @ 0x88 │ │ │ │ - ldrd r7, r5, [sp, #584] @ 0x248 │ │ │ │ - str r5, [sp, #120] @ 0x78 │ │ │ │ - ldr r5, [sp, #608] @ 0x260 │ │ │ │ - ldrd r8, r9, [sp, #592] @ 0x250 │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - ldrd lr, fp, [sp, #600] @ 0x258 │ │ │ │ - str r5, [sp, #116] @ 0x74 │ │ │ │ - beq.n 73a72 │ │ │ │ - str r5, [sp, #32] │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r5, [sp, #120] @ 0x78 │ │ │ │ - strd lr, fp, [sp, #24] │ │ │ │ - strd r8, r9, [sp, #16] │ │ │ │ - strd r7, r5, [sp, #8] │ │ │ │ - strd sl, r6, [sp] │ │ │ │ - blx 66a40 │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 73a4e │ │ │ │ - cmp.w r0, #312 @ 0x138 │ │ │ │ - it eq │ │ │ │ - mvneq.w r0, #1 │ │ │ │ - beq.n 73a50 │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 73a4e │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.w 73c8e │ │ │ │ - add r3, sp, #192 @ 0xc0 │ │ │ │ - add.w fp, sp, #180 @ 0xb4 │ │ │ │ - mov r0, r3 │ │ │ │ - str r3, [sp, #140] @ 0x8c │ │ │ │ - blx 67538 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - mov r1, fp │ │ │ │ - blx 58d80 │ │ │ │ - add r3, sp, #184 @ 0xb8 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r3 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - blx 6677c │ │ │ │ - add r3, sp, #188 @ 0xbc │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - mov r1, r3 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - blx 581bc │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ - cmp r3, #210 @ 0xd2 │ │ │ │ - iteet eq │ │ │ │ - ldreq r3, [sp, #132] @ 0x84 │ │ │ │ - ldrne r3, [sp, #132] @ 0x84 │ │ │ │ - ldrne.w r4, [sl] │ │ │ │ - ldreq r4, [r3, #0] │ │ │ │ - it eq │ │ │ │ - ldreq.w r2, [sl] │ │ │ │ - add.w sl, sp, #224 @ 0xe0 │ │ │ │ - itet ne │ │ │ │ - ldrne r1, [r3, #0] │ │ │ │ - moveq r1, r4 │ │ │ │ - movne r2, r4 │ │ │ │ - mov r3, sl │ │ │ │ - subs r5, r4, #1 │ │ │ │ - str r5, [sp, #124] @ 0x7c │ │ │ │ - blx 59070 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - mov r3, sl │ │ │ │ - mov r0, r8 │ │ │ │ - movs r1, #1 │ │ │ │ - add.w r8, sp, #196 @ 0xc4 │ │ │ │ - blx 65bf8 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r2, r4 │ │ │ │ - mov r1, r4 │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - mov r3, r8 │ │ │ │ - mov r0, r6 │ │ │ │ - movs r1, #1 │ │ │ │ - blx 65bf8 │ │ │ │ - cbnz r5, 73a8e │ │ │ │ - mov r0, r8 │ │ │ │ - blx 67768 │ │ │ │ - mov r0, sl │ │ │ │ - blx 67768 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - blx 64a28 │ │ │ │ - ldr r2, [sp, #116] @ 0x74 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - movs r0, #0 │ │ │ │ - ldr.w r2, [pc, #1224] @ 73f1c │ │ │ │ - ldr.w r3, [pc, #1212] @ 73f14 │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #532] @ 0x214 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 73f0a │ │ │ │ - add.w sp, sp, #540 @ 0x21c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r4, [sp, #120] @ 0x78 │ │ │ │ - strd fp, r5, [sp, #28] │ │ │ │ - strd r9, lr, [sp, #20] │ │ │ │ - str.w r8, [sp, #16] │ │ │ │ - strd r7, r4, [sp, #8] │ │ │ │ - strd sl, r6, [sp] │ │ │ │ - blx 5dbdc │ │ │ │ - b.n 73a4e │ │ │ │ - ldr r6, [sp, #124] @ 0x7c │ │ │ │ - add r3, sp, #420 @ 0x1a4 │ │ │ │ - mov r5, r3 │ │ │ │ - movs r2, #1 │ │ │ │ - mov r1, r6 │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ - str r3, [sp, #156] @ 0x9c │ │ │ │ - blx 59070 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r6 │ │ │ │ - movs r1, #1 │ │ │ │ - ldr r0, [sp, #120] @ 0x78 │ │ │ │ - blx 65bf8 │ │ │ │ - add r2, sp, #436 @ 0x1b4 │ │ │ │ - str r2, [sp, #164] @ 0xa4 │ │ │ │ - ldmia r2, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 5d238 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp.w r3, #300 @ 0x12c │ │ │ │ - beq.w 73c9e │ │ │ │ - add r2, sp, #212 @ 0xd4 │ │ │ │ - str.w r8, [sp, #16] │ │ │ │ - movs r3, #1 │ │ │ │ - strd r3, r3, [sp, #28] │ │ │ │ - movs r3, #21 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - add r3, sp, #336 @ 0x150 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r3, sp, #308 @ 0x134 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - add r3, sp, #252 @ 0xfc │ │ │ │ - str r3, [sp, #12] │ │ │ │ - str r2, [sp, #152] @ 0x98 │ │ │ │ - ldmia r2, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r8, {r0, r1, r2, r3} │ │ │ │ - blx 65074 │ │ │ │ - movw r3, #801 @ 0x321 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - str.w sl, [sp, #16] │ │ │ │ - cmp r3, #210 @ 0xd2 │ │ │ │ - beq.w 73e0e │ │ │ │ - movs r3, #1 │ │ │ │ - movs r2, #210 @ 0xd2 │ │ │ │ - strd r3, r2, [sp, #20] │ │ │ │ - add r3, sp, #392 @ 0x188 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - add r3, sp, #240 @ 0xf0 │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 661e4 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - add r5, sp, #364 @ 0x16c │ │ │ │ - str r5, [sp, #12] │ │ │ │ - mov r6, r5 │ │ │ │ - str r5, [sp, #160] @ 0xa0 │ │ │ │ - add.w r9, sp, #204 @ 0xcc │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r8, {r0, r1, r2, r3} │ │ │ │ - blx 60520 │ │ │ │ - ldr r3, [pc, #980] @ (73f20 ) │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ - ldr.w ip, [r2, r3] │ │ │ │ - add r2, sp, #12 │ │ │ │ - mov r7, r2 │ │ │ │ - str r2, [sp, #136] @ 0x88 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - add.w lr, ip, #16 │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - add r7, sp, #16 │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - mov ip, sl │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #376 @ 0x178 │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r5, {r1, r2, r3} │ │ │ │ - ldr.w r0, [fp] │ │ │ │ - blx 60ba4 │ │ │ │ - add.w lr, sp, #48 @ 0x30 │ │ │ │ - add r2, sp, #20 │ │ │ │ - str r2, [sp, #168] @ 0xa8 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr.w ip, [sp, #156] @ 0x9c │ │ │ │ - ldmia r5!, {r0, r1, r2, r3} │ │ │ │ - str.w sp, [sp, #120] @ 0x78 │ │ │ │ - stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w lr, {r0, r1, r2} │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ - ldr r5, [sp, #120] @ 0x78 │ │ │ │ - stmia r5!, {r0, r1, r2, r3} │ │ │ │ - mov.w r1, #900 @ 0x384 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - str r5, [sp, #120] @ 0x78 │ │ │ │ - str r3, [r5, #0] │ │ │ │ - ldr r0, [sp, #148] @ 0x94 │ │ │ │ - ldmia.w r8, {r2, r3} │ │ │ │ - blx 6486c │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r8, {r0, r1, r2, r3} │ │ │ │ - blx 5d394 │ │ │ │ - mov r7, r0 │ │ │ │ - cmp r0, #1 │ │ │ │ - beq.n 73cd2 │ │ │ │ - mov r9, sl │ │ │ │ - add.w lr, sp, #84 @ 0x54 │ │ │ │ - ldr.w ip, [sp, #132] @ 0x84 │ │ │ │ - add r7, sp, #56 @ 0x38 │ │ │ │ - ldr r6, [sp, #160] @ 0xa0 │ │ │ │ - add r5, sp, #28 │ │ │ │ - ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ - str.w sp, [sp, #124] @ 0x7c │ │ │ │ - stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - mov r4, r8 │ │ │ │ - ldmia.w r9, {r0, r1, r2} │ │ │ │ - stmia.w lr, {r0, r1, r2} │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r5!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r5, {r0, r1, r2} │ │ │ │ - ldmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldr r5, [sp, #124] @ 0x7c │ │ │ │ - stmia r5!, {r0, r1, r2, r3} │ │ │ │ - mov.w r3, #900 @ 0x384 │ │ │ │ - ldmia.w r4, {r0, r1, r2} │ │ │ │ - ldr r4, [sp, #120] @ 0x78 │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - ldr.w r0, [fp] │ │ │ │ - ldr r1, [r2, #0] │ │ │ │ - ldr r2, [sp, #148] @ 0x94 │ │ │ │ - blx 59030 │ │ │ │ - ldr r0, [sp, #132] @ 0x84 │ │ │ │ - blx 5bb30 │ │ │ │ - ldr r0, [sp, #160] @ 0xa0 │ │ │ │ - blx 5bb30 │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - ldr r4, [sp, #156] @ 0x9c │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ - blx 5d238 │ │ │ │ - mov r0, r4 │ │ │ │ - blx 67768 │ │ │ │ - b.n 73a34 │ │ │ │ - ldr r1, [pc, #660] @ (73f24 ) │ │ │ │ - movs r2, #179 @ 0xb3 │ │ │ │ - mvn.w r0, #107 @ 0x6b │ │ │ │ - add r1, pc │ │ │ │ - blx 61d64 │ │ │ │ - b.n 739aa │ │ │ │ - add r2, sp, #212 @ 0xd4 │ │ │ │ - str.w r8, [sp, #20] │ │ │ │ - movs r3, #1 │ │ │ │ - strd r3, r3, [sp, #28] │ │ │ │ - movs r3, #12 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - add r3, sp, #336 @ 0x150 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r3, sp, #280 @ 0x118 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r3, sp, #252 @ 0xfc │ │ │ │ - str r3, [sp, #12] │ │ │ │ - str r2, [sp, #152] @ 0x98 │ │ │ │ - ldmia r2, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r8, {r0, r1, r2, r3} │ │ │ │ - blx 65074 │ │ │ │ - mov.w r3, #800 @ 0x320 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - b.n 73afc │ │ │ │ - movs r6, #0 │ │ │ │ - add r5, sp, #448 @ 0x1c0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r4 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - str r5, [sp, #4] │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ - str r5, [sp, #172] @ 0xac │ │ │ │ - blx 59a3c │ │ │ │ - add r3, sp, #476 @ 0x1dc │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r1, [sp, #124] @ 0x7c │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, r6 │ │ │ │ - blx 59a3c │ │ │ │ - mov r2, r7 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r3, r6 │ │ │ │ - add r0, sp, #504 @ 0x1f8 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - str r0, [sp, #124] @ 0x7c │ │ │ │ - add r6, sp, #44 @ 0x2c │ │ │ │ - str r0, [sp, #4] │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ - blx 59a3c │ │ │ │ - ldr.w r9, [sp, #152] @ 0x98 │ │ │ │ - ldr r4, [sp, #120] @ 0x78 │ │ │ │ - mov r7, r9 │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia r6!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w r6, {r0, r1, r2} │ │ │ │ - ldmia r5!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #208 @ 0xd0 │ │ │ │ - ldmia.w r5, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ - ldmia.w r8, {r1, r2, r3} │ │ │ │ - blx 5d744 │ │ │ │ - ldr r5, [sp, #124] @ 0x7c │ │ │ │ - ldr r4, [sp, #136] @ 0x88 │ │ │ │ - ldmia r5!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #492 @ 0x1ec │ │ │ │ - ldmia.w r5, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r9, {r0, r1, r2, r3} │ │ │ │ - blx 64ea0 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ - cmp r3, #210 @ 0xd2 │ │ │ │ - beq.n 73e6c │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - cmp r2, #211 @ 0xd3 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - bne.n 73d86 │ │ │ │ - cmp.w r3, #402 @ 0x192 │ │ │ │ - beq.w 73eb2 │ │ │ │ - mov r4, sl │ │ │ │ - add.w r9, sp, #84 @ 0x54 │ │ │ │ - ldr.w lr, [sp, #132] @ 0x84 │ │ │ │ - add.w ip, sp, #56 @ 0x38 │ │ │ │ - ldr r7, [sp, #160] @ 0xa0 │ │ │ │ - add r6, sp, #28 │ │ │ │ - ldmia r4!, {r0, r1, r2, r3} │ │ │ │ - str.w sp, [sp, #120] @ 0x78 │ │ │ │ - stmia.w r9!, {r0, r1, r2, r3} │ │ │ │ - mov r5, r8 │ │ │ │ - ldmia.w r4, {r0, r1, r2} │ │ │ │ - stmia.w r9, {r0, r1, r2} │ │ │ │ - ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ - stmia.w ip, {r0, r1, r2} │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia r6!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w r6, {r0, r1, r2} │ │ │ │ - ldmia r5!, {r0, r1, r2, r3} │ │ │ │ - ldr r4, [sp, #120] @ 0x78 │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - mov.w r3, #900 @ 0x384 │ │ │ │ - ldmia.w r5, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldrd r1, r2, [sp, #144] @ 0x90 │ │ │ │ - ldr r0, [sp, #136] @ 0x88 │ │ │ │ - blx 59030 │ │ │ │ - ldr.w r5, [fp] │ │ │ │ - cmp r5, #210 @ 0xd2 │ │ │ │ - beq.n 73e30 │ │ │ │ - cmp r5, #211 @ 0xd3 │ │ │ │ - bne.n 73dfa │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp.w r3, #400 @ 0x190 │ │ │ │ - beq.n 73ed8 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - blx 5bb30 │ │ │ │ - ldr r0, [sp, #152] @ 0x98 │ │ │ │ - blx 5bb30 │ │ │ │ - ldr r0, [sp, #172] @ 0xac │ │ │ │ - blx 5bb30 │ │ │ │ - b.n 73c66 │ │ │ │ - movs r3, #1 │ │ │ │ - movs r1, #200 @ 0xc8 │ │ │ │ - strd r3, r1, [sp, #20] │ │ │ │ - add r3, sp, #392 @ 0x188 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - add r3, sp, #240 @ 0xf0 │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 60d00 │ │ │ │ - b.n 73b2a │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp.w r3, #402 @ 0x192 │ │ │ │ - bne.n 73dfa │ │ │ │ - mov r6, sl │ │ │ │ - ldr r4, [sp, #168] @ 0xa8 │ │ │ │ - add.w ip, sp, #512 @ 0x200 │ │ │ │ - mov r7, sp │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov r0, r5 │ │ │ │ - mov.w r1, #450 @ 0x1c2 │ │ │ │ - ldr.w r3, [ip] │ │ │ │ - str r3, [r7, #0] │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ - blx 66e58 │ │ │ │ - b.n 73dfa │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - cmp.w r3, #400 @ 0x190 │ │ │ │ - bne.n 73d86 │ │ │ │ - mov r5, sl │ │ │ │ - ldr r4, [sp, #168] @ 0xa8 │ │ │ │ - add r6, sp, #512 @ 0x200 │ │ │ │ - mov r7, sp │ │ │ │ - ldmia r5!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r5, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - movw r1, #451 @ 0x1c3 │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ - ldr r0, [sp, #136] @ 0x88 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - str r3, [r2, #0] │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ - blx 66e58 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - b.n 73d86 │ │ │ │ - mov r5, sl │ │ │ │ - ldr r4, [sp, #168] @ 0xa8 │ │ │ │ - add r6, sp, #512 @ 0x200 │ │ │ │ - mov r7, sp │ │ │ │ - ldmia r5!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r5, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov.w r1, #450 @ 0x1c2 │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ - ldr r0, [sp, #136] @ 0x88 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - str r3, [r2, #0] │ │ │ │ - b.n 73e9c │ │ │ │ - mov r6, sl │ │ │ │ - ldr r4, [sp, #168] @ 0xa8 │ │ │ │ - add.w ip, sp, #512 @ 0x200 │ │ │ │ - mov r7, sp │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov r0, r5 │ │ │ │ - movw r1, #451 @ 0x1c3 │ │ │ │ - ldr.w r3, [ip] │ │ │ │ - str r3, [r7, #0] │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ - blx 66e58 │ │ │ │ - b.n 73dfa │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - movs r7, #212 @ 0xd4 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - movs r7, #180 @ 0xb4 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - movs r6, #184 @ 0xb8 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ - movs r0, r0 │ │ │ │ - subs r4, #94 @ 0x5e │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -00073f28 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3520] @ 0xdc0 │ │ │ │ - ldr.w r5, [pc, #1500] @ 74518 │ │ │ │ - sub.w sp, sp, #540 @ 0x21c │ │ │ │ - ldr.w r4, [pc, #1496] @ 7451c │ │ │ │ - add r5, pc │ │ │ │ - ldrb.w ip, [r1] │ │ │ │ - ldrd sl, r6, [sp, #576] @ 0x240 │ │ │ │ - cmp.w ip, #85 @ 0x55 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - ldr.w r5, [pc, #1480] @ 74520 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #532] @ 0x214 │ │ │ │ - mov.w r4, #0 │ │ │ │ - strd r0, r2, [sp, #124] @ 0x7c │ │ │ │ - add r5, pc │ │ │ │ - str r5, [sp, #136] @ 0x88 │ │ │ │ - ldrd r7, r5, [sp, #584] @ 0x248 │ │ │ │ - str r5, [sp, #120] @ 0x78 │ │ │ │ - ldr r5, [sp, #608] @ 0x260 │ │ │ │ - ldrd r8, r9, [sp, #592] @ 0x250 │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - ldrd lr, fp, [sp, #600] @ 0x258 │ │ │ │ - str r5, [sp, #116] @ 0x74 │ │ │ │ - beq.n 7407a │ │ │ │ - str r5, [sp, #32] │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r5, [sp, #120] @ 0x78 │ │ │ │ - strd lr, fp, [sp, #24] │ │ │ │ - strd r8, r9, [sp, #16] │ │ │ │ - strd r7, r5, [sp, #8] │ │ │ │ - strd sl, r6, [sp] │ │ │ │ - blx 5b9b4 │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 74056 │ │ │ │ - cmp.w r0, #312 @ 0x138 │ │ │ │ - it eq │ │ │ │ - mvneq.w r0, #1 │ │ │ │ - beq.n 74058 │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 74056 │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.w 74296 │ │ │ │ - add r3, sp, #192 @ 0xc0 │ │ │ │ - add.w fp, sp, #180 @ 0xb4 │ │ │ │ - mov r0, r3 │ │ │ │ - str r3, [sp, #140] @ 0x8c │ │ │ │ - blx 67538 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - mov r1, fp │ │ │ │ - blx 58d80 │ │ │ │ - add r3, sp, #184 @ 0xb8 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r3 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - blx 6677c │ │ │ │ - add r3, sp, #188 @ 0xbc │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - mov r1, r3 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - blx 581bc │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - cmp r3, #210 @ 0xd2 │ │ │ │ - iteet eq │ │ │ │ - ldreq r3, [sp, #132] @ 0x84 │ │ │ │ - ldrne r3, [sp, #132] @ 0x84 │ │ │ │ - ldrne.w r4, [sl] │ │ │ │ - ldreq r4, [r3, #0] │ │ │ │ - it eq │ │ │ │ - ldreq.w r2, [sl] │ │ │ │ - add.w sl, sp, #224 @ 0xe0 │ │ │ │ - itet ne │ │ │ │ - ldrne r1, [r3, #0] │ │ │ │ - moveq r1, r4 │ │ │ │ - movne r2, r4 │ │ │ │ - mov r3, sl │ │ │ │ - subs r5, r4, #1 │ │ │ │ - str r5, [sp, #124] @ 0x7c │ │ │ │ - blx 59070 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - mov r3, sl │ │ │ │ - mov r0, r8 │ │ │ │ - movs r1, #1 │ │ │ │ - add.w r8, sp, #196 @ 0xc4 │ │ │ │ - blx 65bf8 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r2, r4 │ │ │ │ - mov r1, r4 │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - mov r3, r8 │ │ │ │ - mov r0, r6 │ │ │ │ - movs r1, #1 │ │ │ │ - blx 65bf8 │ │ │ │ - cbnz r5, 74096 │ │ │ │ - mov r0, r8 │ │ │ │ - blx 67768 │ │ │ │ - mov r0, sl │ │ │ │ - blx 67768 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - blx 64a28 │ │ │ │ - ldr r2, [sp, #116] @ 0x74 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - movs r0, #0 │ │ │ │ - ldr.w r2, [pc, #1224] @ 74524 │ │ │ │ - ldr.w r3, [pc, #1212] @ 7451c │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #532] @ 0x214 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 74512 │ │ │ │ - add.w sp, sp, #540 @ 0x21c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r4, [sp, #120] @ 0x78 │ │ │ │ - strd fp, r5, [sp, #28] │ │ │ │ - strd r9, lr, [sp, #20] │ │ │ │ - str.w r8, [sp, #16] │ │ │ │ - strd r7, r4, [sp, #8] │ │ │ │ - strd sl, r6, [sp] │ │ │ │ - blx 5a3f4 │ │ │ │ - b.n 74056 │ │ │ │ - ldr r6, [sp, #124] @ 0x7c │ │ │ │ - add r3, sp, #420 @ 0x1a4 │ │ │ │ - mov r5, r3 │ │ │ │ - movs r2, #1 │ │ │ │ - mov r1, r6 │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - str r3, [sp, #160] @ 0xa0 │ │ │ │ - blx 59070 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r6 │ │ │ │ - movs r1, #1 │ │ │ │ - ldr r0, [sp, #120] @ 0x78 │ │ │ │ - blx 65bf8 │ │ │ │ - add r2, sp, #436 @ 0x1b4 │ │ │ │ - str r2, [sp, #164] @ 0xa4 │ │ │ │ - ldmia r2, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 5e504 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp.w r3, #300 @ 0x12c │ │ │ │ - beq.w 742a6 │ │ │ │ - add r2, sp, #212 @ 0xd4 │ │ │ │ - str.w r8, [sp, #16] │ │ │ │ - movs r3, #1 │ │ │ │ - strd r3, r3, [sp, #28] │ │ │ │ - movs r3, #21 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - add r3, sp, #336 @ 0x150 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r3, sp, #308 @ 0x134 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - add r3, sp, #252 @ 0xfc │ │ │ │ - str r3, [sp, #12] │ │ │ │ - str r2, [sp, #156] @ 0x9c │ │ │ │ - ldmia r2, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r8, {r0, r1, r2, r3} │ │ │ │ - blx 65074 │ │ │ │ - movw r3, #801 @ 0x321 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - str.w sl, [sp, #16] │ │ │ │ - cmp r3, #210 @ 0xd2 │ │ │ │ - beq.w 74416 │ │ │ │ - movs r3, #1 │ │ │ │ - movs r2, #210 @ 0xd2 │ │ │ │ - strd r3, r2, [sp, #20] │ │ │ │ - add r3, sp, #392 @ 0x188 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - add r3, sp, #240 @ 0xf0 │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 661e4 │ │ │ │ - ldr r3, [sp, #156] @ 0x9c │ │ │ │ - add r5, sp, #364 @ 0x16c │ │ │ │ - str r5, [sp, #12] │ │ │ │ - mov r6, r5 │ │ │ │ - str r5, [sp, #152] @ 0x98 │ │ │ │ - add.w r9, sp, #204 @ 0xcc │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r8, {r0, r1, r2, r3} │ │ │ │ - blx 60520 │ │ │ │ - ldr r3, [pc, #980] @ (74528 ) │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ - ldr.w ip, [r2, r3] │ │ │ │ - add r2, sp, #12 │ │ │ │ - mov r7, r2 │ │ │ │ - str r2, [sp, #136] @ 0x88 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - add.w lr, ip, #16 │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - add r7, sp, #16 │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - mov ip, sl │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #376 @ 0x178 │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r5, {r1, r2, r3} │ │ │ │ - ldr.w r0, [fp] │ │ │ │ - blx 60ba4 │ │ │ │ - add.w lr, sp, #48 @ 0x30 │ │ │ │ - add r2, sp, #20 │ │ │ │ - str r2, [sp, #168] @ 0xa8 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr.w ip, [sp, #160] @ 0xa0 │ │ │ │ - ldmia r5!, {r0, r1, r2, r3} │ │ │ │ - str.w sp, [sp, #120] @ 0x78 │ │ │ │ - stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w lr, {r0, r1, r2} │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ - ldr r5, [sp, #120] @ 0x78 │ │ │ │ - stmia r5!, {r0, r1, r2, r3} │ │ │ │ - mov.w r1, #900 @ 0x384 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - str r5, [sp, #120] @ 0x78 │ │ │ │ - str r3, [r5, #0] │ │ │ │ - ldr r0, [sp, #148] @ 0x94 │ │ │ │ - ldmia.w r8, {r2, r3} │ │ │ │ - blx 6486c │ │ │ │ - ldr r3, [sp, #156] @ 0x9c │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r8, {r0, r1, r2, r3} │ │ │ │ - blx 5d394 │ │ │ │ - mov r7, r0 │ │ │ │ - cmp r0, #1 │ │ │ │ - beq.n 742da │ │ │ │ - mov r9, sl │ │ │ │ - add.w lr, sp, #84 @ 0x54 │ │ │ │ - ldr.w ip, [sp, #132] @ 0x84 │ │ │ │ - add r7, sp, #56 @ 0x38 │ │ │ │ - ldr r6, [sp, #152] @ 0x98 │ │ │ │ - add r5, sp, #28 │ │ │ │ - ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ - str.w sp, [sp, #124] @ 0x7c │ │ │ │ - stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - mov r4, r8 │ │ │ │ - ldmia.w r9, {r0, r1, r2} │ │ │ │ - stmia.w lr, {r0, r1, r2} │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r5!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r5, {r0, r1, r2} │ │ │ │ - ldmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldr r5, [sp, #124] @ 0x7c │ │ │ │ - stmia r5!, {r0, r1, r2, r3} │ │ │ │ - mov.w r3, #900 @ 0x384 │ │ │ │ - ldmia.w r4, {r0, r1, r2} │ │ │ │ - ldr r4, [sp, #120] @ 0x78 │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - ldr.w r0, [fp] │ │ │ │ - ldr r1, [r2, #0] │ │ │ │ - ldr r2, [sp, #148] @ 0x94 │ │ │ │ - blx 59030 │ │ │ │ - ldr r0, [sp, #132] @ 0x84 │ │ │ │ - blx 5bb30 │ │ │ │ - ldr r0, [sp, #152] @ 0x98 │ │ │ │ - blx 5bb30 │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - ldr r4, [sp, #160] @ 0xa0 │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ - blx 5e504 │ │ │ │ - mov r0, r4 │ │ │ │ - blx 67768 │ │ │ │ - b.n 7403c │ │ │ │ - ldr r1, [pc, #660] @ (7452c ) │ │ │ │ - movs r2, #207 @ 0xcf │ │ │ │ - mvn.w r0, #107 @ 0x6b │ │ │ │ - add r1, pc │ │ │ │ - blx 61d64 │ │ │ │ - b.n 73fb2 │ │ │ │ - add r2, sp, #212 @ 0xd4 │ │ │ │ - str.w r8, [sp, #20] │ │ │ │ - movs r3, #1 │ │ │ │ - strd r3, r3, [sp, #28] │ │ │ │ - movs r3, #12 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - add r3, sp, #336 @ 0x150 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r3, sp, #280 @ 0x118 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r3, sp, #252 @ 0xfc │ │ │ │ - str r3, [sp, #12] │ │ │ │ - str r2, [sp, #156] @ 0x9c │ │ │ │ - ldmia r2, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r8, {r0, r1, r2, r3} │ │ │ │ - blx 65074 │ │ │ │ - mov.w r3, #800 @ 0x320 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - b.n 74104 │ │ │ │ - movs r6, #0 │ │ │ │ - add r5, sp, #448 @ 0x1c0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r0 │ │ │ │ - mov r1, r4 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - str r5, [sp, #4] │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - str r5, [sp, #172] @ 0xac │ │ │ │ - blx 59a3c │ │ │ │ - add r3, sp, #476 @ 0x1dc │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r1, [sp, #124] @ 0x7c │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - str r3, [sp, #156] @ 0x9c │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, r6 │ │ │ │ - blx 59a3c │ │ │ │ - mov r2, r7 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r3, r6 │ │ │ │ - add r0, sp, #504 @ 0x1f8 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - str r0, [sp, #124] @ 0x7c │ │ │ │ - add r6, sp, #44 @ 0x2c │ │ │ │ - str r0, [sp, #4] │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - blx 59a3c │ │ │ │ - ldr.w r9, [sp, #156] @ 0x9c │ │ │ │ - ldr r4, [sp, #120] @ 0x78 │ │ │ │ - mov r7, r9 │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia r6!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w r6, {r0, r1, r2} │ │ │ │ - ldmia r5!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #208 @ 0xd0 │ │ │ │ - ldmia.w r5, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ - ldmia.w r8, {r1, r2, r3} │ │ │ │ - blx 5d744 │ │ │ │ - ldr r5, [sp, #124] @ 0x7c │ │ │ │ - ldr r4, [sp, #136] @ 0x88 │ │ │ │ - ldmia r5!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #492 @ 0x1ec │ │ │ │ - ldmia.w r5, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r9, {r0, r1, r2, r3} │ │ │ │ - blx 64ea0 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ - cmp r3, #210 @ 0xd2 │ │ │ │ - beq.n 74474 │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - cmp r2, #211 @ 0xd3 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - bne.n 7438e │ │ │ │ - cmp.w r3, #402 @ 0x192 │ │ │ │ - beq.w 744ba │ │ │ │ - mov r4, sl │ │ │ │ - add.w r9, sp, #84 @ 0x54 │ │ │ │ - ldr.w lr, [sp, #132] @ 0x84 │ │ │ │ - add.w ip, sp, #56 @ 0x38 │ │ │ │ - ldr r7, [sp, #152] @ 0x98 │ │ │ │ - add r6, sp, #28 │ │ │ │ - ldmia r4!, {r0, r1, r2, r3} │ │ │ │ - str.w sp, [sp, #120] @ 0x78 │ │ │ │ - stmia.w r9!, {r0, r1, r2, r3} │ │ │ │ - mov r5, r8 │ │ │ │ - ldmia.w r4, {r0, r1, r2} │ │ │ │ - stmia.w r9, {r0, r1, r2} │ │ │ │ - ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ - stmia.w ip, {r0, r1, r2} │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia r6!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w r6, {r0, r1, r2} │ │ │ │ - ldmia r5!, {r0, r1, r2, r3} │ │ │ │ - ldr r4, [sp, #120] @ 0x78 │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - mov.w r3, #900 @ 0x384 │ │ │ │ - ldmia.w r5, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldrd r1, r2, [sp, #144] @ 0x90 │ │ │ │ - ldr r0, [sp, #136] @ 0x88 │ │ │ │ - blx 59030 │ │ │ │ - ldr.w r5, [fp] │ │ │ │ - cmp r5, #210 @ 0xd2 │ │ │ │ - beq.n 74438 │ │ │ │ - cmp r5, #211 @ 0xd3 │ │ │ │ - bne.n 74402 │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp.w r3, #400 @ 0x190 │ │ │ │ - beq.n 744e0 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - blx 5bb30 │ │ │ │ - ldr r0, [sp, #156] @ 0x9c │ │ │ │ - blx 5bb30 │ │ │ │ - ldr r0, [sp, #172] @ 0xac │ │ │ │ - blx 5bb30 │ │ │ │ - b.n 7426e │ │ │ │ - movs r3, #1 │ │ │ │ - movs r1, #200 @ 0xc8 │ │ │ │ - strd r3, r1, [sp, #20] │ │ │ │ - add r3, sp, #392 @ 0x188 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - add r3, sp, #240 @ 0xf0 │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 60d00 │ │ │ │ - b.n 74132 │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp.w r3, #402 @ 0x192 │ │ │ │ - bne.n 74402 │ │ │ │ - mov r6, sl │ │ │ │ - ldr r4, [sp, #168] @ 0xa8 │ │ │ │ - add.w ip, sp, #512 @ 0x200 │ │ │ │ - mov r7, sp │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov r0, r5 │ │ │ │ - mov.w r1, #450 @ 0x1c2 │ │ │ │ - ldr.w r3, [ip] │ │ │ │ - str r3, [r7, #0] │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ - blx 66e58 │ │ │ │ - b.n 74402 │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - cmp.w r3, #400 @ 0x190 │ │ │ │ - bne.n 7438e │ │ │ │ - mov r5, sl │ │ │ │ - ldr r4, [sp, #168] @ 0xa8 │ │ │ │ - add r6, sp, #512 @ 0x200 │ │ │ │ - mov r7, sp │ │ │ │ - ldmia r5!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r5, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - movw r1, #451 @ 0x1c3 │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ - ldr r0, [sp, #136] @ 0x88 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - str r3, [r2, #0] │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ - blx 66e58 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - b.n 7438e │ │ │ │ - mov r5, sl │ │ │ │ - ldr r4, [sp, #168] @ 0xa8 │ │ │ │ - add r6, sp, #512 @ 0x200 │ │ │ │ - mov r7, sp │ │ │ │ - ldmia r5!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r5, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov.w r1, #450 @ 0x1c2 │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ - ldr r0, [sp, #136] @ 0x88 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - str r3, [r2, #0] │ │ │ │ - b.n 744a4 │ │ │ │ - mov r6, sl │ │ │ │ - ldr r4, [sp, #168] @ 0xa8 │ │ │ │ - add.w ip, sp, #512 @ 0x200 │ │ │ │ - mov r7, sp │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov r0, r5 │ │ │ │ - movw r1, #451 @ 0x1c3 │ │ │ │ - ldr.w r3, [ip] │ │ │ │ - str r3, [r7, #0] │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ - blx 66e58 │ │ │ │ - b.n 74402 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - movs r1, #204 @ 0xcc │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - movs r1, #172 @ 0xac │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - movs r0, #176 @ 0xb0 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ - movs r0, r0 │ │ │ │ - adds r6, #86 @ 0x56 │ │ │ │ + ands r6, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00074530 : │ │ │ │ +00073920 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3616] @ 0xe20 │ │ │ │ - ldr.w r5, [pc, #2608] @ 74f74 │ │ │ │ + ldr.w r5, [pc, #2608] @ 74364 │ │ │ │ sub sp, #444 @ 0x1bc │ │ │ │ - ldr.w r4, [pc, #2608] @ 74f78 │ │ │ │ + ldr.w r4, [pc, #2608] @ 74368 │ │ │ │ add r5, pc │ │ │ │ - ldr.w r7, [pc, #2604] @ 74f7c │ │ │ │ + ldr.w r7, [pc, #2604] @ 7436c │ │ │ │ ldr r6, [sp, #480] @ 0x1e0 │ │ │ │ ldr.w fp, [sp, #484] @ 0x1e4 │ │ │ │ add r7, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ ldr.w r9, [sp, #488] @ 0x1e8 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -18744,23 +17632,23 @@ │ │ │ │ str r0, [sp, #112] @ 0x70 │ │ │ │ str.w sl, [sp, #12] │ │ │ │ str.w r8, [sp, #16] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ str r7, [sp, #132] @ 0x84 │ │ │ │ blx 5ae3c │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 7471a │ │ │ │ + beq.w 73b0a │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.w 7471c │ │ │ │ + beq.w 73b0c │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 7471a │ │ │ │ + beq.w 73b0a │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 74b62 │ │ │ │ + ble.w 73f52 │ │ │ │ add r3, sp, #180 @ 0xb4 │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ mov r0, r3 │ │ │ │ blx 67538 │ │ │ │ add r3, sp, #172 @ 0xac │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ @@ -18843,32 +17731,32 @@ │ │ │ │ blx 65bf8 │ │ │ │ ldmia.w sl, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 5d394 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #1 │ │ │ │ - beq.w 74b74 │ │ │ │ + beq.w 73f64 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #81 @ 0x51 │ │ │ │ - beq.w 74976 │ │ │ │ + beq.w 73d66 │ │ │ │ cmp r4, r5 │ │ │ │ - bcs.w 7492e │ │ │ │ + bcs.w 73d1e │ │ │ │ ldmia.w sl, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 5d454 │ │ │ │ - cbnz r0, 7473c │ │ │ │ + cbnz r0, 73b2c │ │ │ │ ldmia.w sl, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 5d394 │ │ │ │ cmp r0, #1 │ │ │ │ - beq.w 74c5a │ │ │ │ + beq.w 7404a │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r9, {r0, r1, r2, r3} │ │ │ │ blx 5d238 │ │ │ │ mov r0, r9 │ │ │ │ blx 67768 │ │ │ │ @@ -18879,23 +17767,23 @@ │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 64a28 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr.w r2, [pc, #2144] @ 74f80 │ │ │ │ - ldr.w r3, [pc, #2132] @ 74f78 │ │ │ │ + ldr.w r2, [pc, #2144] @ 74370 │ │ │ │ + ldr.w r3, [pc, #2132] @ 74368 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #436] @ 0x1b4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 74f6e │ │ │ │ + bne.w 7435e │ │ │ │ add sp, #444 @ 0x1bc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldmia.w sl, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ add r5, sp, #268 @ 0x10c │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 5d454 │ │ │ │ @@ -18925,15 +17813,15 @@ │ │ │ │ mov r4, r2 │ │ │ │ str r2, [sp, #120] @ 0x78 │ │ │ │ ldmia.w sl, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ mov r5, r4 │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 57f64 │ │ │ │ - ldr.w r3, [pc, #2004] @ 74f84 │ │ │ │ + ldr.w r3, [pc, #2004] @ 74374 │ │ │ │ mov r8, r4 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ add r4, sp, #12 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ ldmia r5!, {r0, r1, r2, r3} │ │ │ │ stmia r4!, {r0, r1, r2, r3} │ │ │ │ add.w r7, r6, #16 │ │ │ │ @@ -18982,27 +17870,27 @@ │ │ │ │ ldmia.w fp, {r2, r3} │ │ │ │ blx 6486c │ │ │ │ ldmia.w sl, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 5d394 │ │ │ │ cmp r0, #1 │ │ │ │ - bne.w 74c74 │ │ │ │ + bne.w 74064 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r3, #210 @ 0xd2 │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ str r2, [sp, #156] @ 0x9c │ │ │ │ - beq.w 74de8 │ │ │ │ + beq.w 741d8 │ │ │ │ cmp r3, #211 @ 0xd3 │ │ │ │ - bne.n 74880 │ │ │ │ + bne.n 73c70 │ │ │ │ cmp.w r2, #402 @ 0x192 │ │ │ │ - beq.w 74ee8 │ │ │ │ + beq.w 742d8 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ add.w r8, sp, #84 @ 0x54 │ │ │ │ ldr.w lr, [sp, #112] @ 0x70 │ │ │ │ add.w ip, sp, #56 @ 0x38 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ add r6, sp, #28 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ @@ -19028,21 +17916,21 @@ │ │ │ │ movw r2, #801 @ 0x321 │ │ │ │ ldr r1, [sp, #156] @ 0x9c │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ blx 59030 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr r5, [r3, #0] │ │ │ │ cmp r5, #210 @ 0xd2 │ │ │ │ - beq.w 74e2a │ │ │ │ + beq.w 7421a │ │ │ │ cmp r5, #211 @ 0xd3 │ │ │ │ - bne.w 74b54 │ │ │ │ + bne.w 73f44 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp.w r3, #400 @ 0x190 │ │ │ │ - bne.w 74b54 │ │ │ │ + bne.w 73f44 │ │ │ │ ldr r6, [sp, #116] @ 0x74 │ │ │ │ add.w ip, sp, #416 @ 0x1a0 │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ mov r7, sp │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia r4!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ @@ -19052,47 +17940,47 @@ │ │ │ │ mov r0, r5 │ │ │ │ movw r1, #451 @ 0x1c3 │ │ │ │ ldr.w r3, [ip] │ │ │ │ str r3, [r7, #0] │ │ │ │ add r3, sp, #408 @ 0x198 │ │ │ │ ldmia r3, {r2, r3} │ │ │ │ blx 66e58 │ │ │ │ - b.n 74b54 │ │ │ │ + b.n 73f44 │ │ │ │ str.w fp, [sp, #16] │ │ │ │ movs r6, #210 @ 0xd2 │ │ │ │ movs r5, #1 │ │ │ │ add r4, sp, #268 @ 0x10c │ │ │ │ strd r5, r6, [sp, #20] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldmia.w sl, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 661e4 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r6 │ │ │ │ - beq.w 74cfe │ │ │ │ + beq.w 740ee │ │ │ │ str r4, [sp, #12] │ │ │ │ add r3, sp, #228 @ 0xe4 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ strd r5, r6, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 661e4 │ │ │ │ - b.n 746c0 │ │ │ │ + b.n 73ab0 │ │ │ │ cmp r4, r5 │ │ │ │ - bcc.w 74d1e │ │ │ │ + bcc.w 7410e │ │ │ │ ldmia.w sl, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 5d454 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w 746d2 │ │ │ │ + beq.w 73ac2 │ │ │ │ ldmia.w sl, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ add r4, sp, #268 @ 0x10c │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 5d454 │ │ │ │ str r4, [sp, #16] │ │ │ │ movs r3, #210 @ 0xd2 │ │ │ │ @@ -19122,15 +18010,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r2, [sp, #120] @ 0x78 │ │ │ │ ldmia.w sl, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ mov r4, r5 │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 60520 │ │ │ │ - ldr.w r3, [pc, #1404] @ 74f84 │ │ │ │ + ldr.w r3, [pc, #1404] @ 74374 │ │ │ │ mov r8, r5 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ add r5, sp, #12 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r5!, {r0, r1, r2, r3} │ │ │ │ add.w r7, r6, #16 │ │ │ │ @@ -19180,27 +18068,27 @@ │ │ │ │ ldmia.w fp, {r2, r3} │ │ │ │ blx 6486c │ │ │ │ ldmia.w sl, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 5d394 │ │ │ │ cmp r0, #1 │ │ │ │ - bne.w 74d66 │ │ │ │ + bne.w 74156 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r3, #210 @ 0xd2 │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ str r2, [sp, #156] @ 0x9c │ │ │ │ - beq.w 74e68 │ │ │ │ + beq.w 74258 │ │ │ │ cmp r3, #211 @ 0xd3 │ │ │ │ - bne.n 74ada │ │ │ │ + bne.n 73eca │ │ │ │ cmp.w r2, #402 @ 0x192 │ │ │ │ - beq.w 74f12 │ │ │ │ + beq.w 74302 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ add.w r8, sp, #84 @ 0x54 │ │ │ │ ldr.w lr, [sp, #112] @ 0x70 │ │ │ │ add.w ip, sp, #56 @ 0x38 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ add r6, sp, #28 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ @@ -19226,32 +18114,32 @@ │ │ │ │ mov.w r2, #800 @ 0x320 │ │ │ │ ldr r1, [sp, #156] @ 0x9c │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ blx 59030 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #210 @ 0xd2 │ │ │ │ - beq.w 74eaa │ │ │ │ + beq.w 7429a │ │ │ │ cmp r4, #211 @ 0xd3 │ │ │ │ - bne.n 74b54 │ │ │ │ + bne.n 73f44 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp.w r3, #400 @ 0x190 │ │ │ │ - beq.w 74f3c │ │ │ │ + beq.w 7432c │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ blx 5bb30 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ blx 5bb30 │ │ │ │ - b.n 746d2 │ │ │ │ - ldr.w r1, [pc, #1060] @ 74f88 │ │ │ │ + b.n 73ac2 │ │ │ │ + ldr.w r1, [pc, #1060] @ 74378 │ │ │ │ movs r2, #225 @ 0xe1 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 745c8 │ │ │ │ + b.n 739b8 │ │ │ │ ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ movs r6, #0 │ │ │ │ add r3, sp, #324 @ 0x144 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -19259,15 +18147,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 59a3c │ │ │ │ mov r3, r8 │ │ │ │ cmp r3, #1 │ │ │ │ it ls │ │ │ │ addls.w r8, sp, #352 @ 0x160 │ │ │ │ - bhi.w 74ce4 │ │ │ │ + bhi.w 740d4 │ │ │ │ ldr r7, [sp, #148] @ 0x94 │ │ │ │ movs r6, #0 │ │ │ │ add r3, sp, #380 @ 0x17c │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -19325,25 +18213,25 @@ │ │ │ │ stmia.w r8, {r0, r1, r2} │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ stmia.w sp, {r0, r1, r2, r3} │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ ldmia r3, {r1, r2, r3} │ │ │ │ blx 65c04 │ │ │ │ - b.n 746b0 │ │ │ │ + b.n 73aa0 │ │ │ │ add r0, sp, #408 @ 0x198 │ │ │ │ blx 5bb30 │ │ │ │ add r0, sp, #380 @ 0x17c │ │ │ │ blx 5bb30 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ cmp r3, #1 │ │ │ │ - bhi.n 74cdc │ │ │ │ + bhi.n 740cc │ │ │ │ add r0, sp, #324 @ 0x144 │ │ │ │ blx 5bb30 │ │ │ │ - b.n 746e8 │ │ │ │ + b.n 73ad8 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ add.w r8, sp, #84 @ 0x54 │ │ │ │ ldr.w lr, [sp, #112] @ 0x70 │ │ │ │ add.w ip, sp, #56 @ 0x38 │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ str.w sp, [sp, #124] @ 0x7c │ │ │ │ @@ -19369,66 +18257,66 @@ │ │ │ │ stmia.w r4, {r0, r1, r2} │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ ldr r0, [r2, #0] │ │ │ │ movw r2, #801 @ 0x321 │ │ │ │ blx 59030 │ │ │ │ - b.n 74b54 │ │ │ │ + b.n 73f44 │ │ │ │ add r0, sp, #352 @ 0x160 │ │ │ │ blx 5bb30 │ │ │ │ - b.n 74c6c │ │ │ │ + b.n 7405c │ │ │ │ ldr r1, [sp, #148] @ 0x94 │ │ │ │ add.w r8, sp, #352 @ 0x160 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ subs r1, #1 │ │ │ │ str r6, [sp, #0] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ blx 59a3c │ │ │ │ - b.n 74b9c │ │ │ │ + b.n 73f8c │ │ │ │ str r4, [sp, #12] │ │ │ │ movs r3, #200 @ 0xc8 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #228 @ 0xe4 │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 60d00 │ │ │ │ - b.n 746c0 │ │ │ │ + b.n 73ab0 │ │ │ │ str.w fp, [sp, #16] │ │ │ │ movs r5, #1 │ │ │ │ movs r6, #200 @ 0xc8 │ │ │ │ add r4, sp, #268 @ 0x10c │ │ │ │ strd r5, r6, [sp, #20] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldmia.w sl, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 60d00 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #210 @ 0xd2 │ │ │ │ - beq.n 74dca │ │ │ │ + beq.n 741ba │ │ │ │ str r4, [sp, #12] │ │ │ │ movs r3, #210 @ 0xd2 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #228 @ 0xe4 │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 661e4 │ │ │ │ - b.n 7497c │ │ │ │ + b.n 73d6c │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ add.w lr, sp, #84 @ 0x54 │ │ │ │ ldr.w ip, [sp, #112] @ 0x70 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ mov r4, r3 │ │ │ │ ldr r6, [sp, #120] @ 0x78 │ │ │ │ str.w sp, [sp, #124] @ 0x7c │ │ │ │ @@ -19454,27 +18342,27 @@ │ │ │ │ stmia.w r8, {r0, r1, r2} │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov.w r2, #800 @ 0x320 │ │ │ │ blx 59030 │ │ │ │ - b.n 74b54 │ │ │ │ + b.n 73f44 │ │ │ │ str r4, [sp, #12] │ │ │ │ add r3, sp, #228 @ 0xe4 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ strd r5, r6, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 60d00 │ │ │ │ - b.n 7497c │ │ │ │ + b.n 73d6c │ │ │ │ cmp.w r2, #400 @ 0x190 │ │ │ │ - bne.w 74880 │ │ │ │ + bne.w 73c70 │ │ │ │ ldr r6, [sp, #116] @ 0x74 │ │ │ │ add r7, sp, #416 @ 0x1a0 │ │ │ │ ldr r5, [sp, #124] @ 0x7c │ │ │ │ mov ip, sp │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia r5!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ @@ -19490,19 +18378,19 @@ │ │ │ │ blx 66e58 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ - b.n 74880 │ │ │ │ + b.n 73c70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp.w r3, #402 @ 0x192 │ │ │ │ - bne.w 74b54 │ │ │ │ + bne.w 73f44 │ │ │ │ ldr r6, [sp, #116] @ 0x74 │ │ │ │ add.w ip, sp, #416 @ 0x1a0 │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ mov r7, sp │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia r4!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ @@ -19512,17 +18400,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ mov.w r1, #450 @ 0x1c2 │ │ │ │ ldr.w r3, [ip] │ │ │ │ str r3, [r7, #0] │ │ │ │ add r3, sp, #408 @ 0x198 │ │ │ │ ldmia r3, {r2, r3} │ │ │ │ blx 66e58 │ │ │ │ - b.n 74b54 │ │ │ │ + b.n 73f44 │ │ │ │ cmp.w r2, #400 @ 0x190 │ │ │ │ - bne.w 74ada │ │ │ │ + bne.w 73eca │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ add r6, sp, #388 @ 0x184 │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ mov r7, sp │ │ │ │ ldmia r5!, {r0, r1, r2, r3} │ │ │ │ stmia r4!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r5, {r0, r1, r2} │ │ │ │ @@ -19538,19 +18426,19 @@ │ │ │ │ blx 66e58 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ - b.n 74ada │ │ │ │ + b.n 73eca │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp.w r3, #402 @ 0x192 │ │ │ │ - bne.w 74b54 │ │ │ │ + bne.w 73f44 │ │ │ │ ldr r6, [sp, #116] @ 0x74 │ │ │ │ add.w ip, sp, #388 @ 0x184 │ │ │ │ ldr r5, [sp, #124] @ 0x7c │ │ │ │ mov r7, sp │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia r5!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ @@ -19560,15 +18448,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov.w r1, #450 @ 0x1c2 │ │ │ │ ldr.w r3, [ip] │ │ │ │ str r3, [r7, #0] │ │ │ │ add r3, sp, #380 @ 0x17c │ │ │ │ ldmia r3, {r2, r3} │ │ │ │ blx 66e58 │ │ │ │ - b.n 74b54 │ │ │ │ + b.n 73f44 │ │ │ │ ldr r6, [sp, #116] @ 0x74 │ │ │ │ add r7, sp, #416 @ 0x1a0 │ │ │ │ ldr r5, [sp, #124] @ 0x7c │ │ │ │ mov ip, sp │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia r5!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ @@ -19577,15 +18465,15 @@ │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ mov.w r1, #450 @ 0x1c2 │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ str r3, [r4, #0] │ │ │ │ add r3, sp, #408 @ 0x198 │ │ │ │ ldmia r3, {r2, r3} │ │ │ │ - b.n 74e18 │ │ │ │ + b.n 74208 │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ add r6, sp, #388 @ 0x184 │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ mov r7, sp │ │ │ │ ldmia r5!, {r0, r1, r2, r3} │ │ │ │ stmia r4!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r5, {r0, r1, r2} │ │ │ │ @@ -19594,15 +18482,15 @@ │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ mov.w r1, #450 @ 0x1c2 │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ str.w r3, [r8] │ │ │ │ add r3, sp, #380 @ 0x17c │ │ │ │ ldmia r3, {r2, r3} │ │ │ │ - b.n 74e98 │ │ │ │ + b.n 74288 │ │ │ │ ldr r6, [sp, #116] @ 0x74 │ │ │ │ add.w ip, sp, #388 @ 0x184 │ │ │ │ ldr r5, [sp, #124] @ 0x7c │ │ │ │ mov r7, sp │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia r5!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ @@ -19612,40 +18500,40 @@ │ │ │ │ mov r0, r4 │ │ │ │ movw r1, #451 @ 0x1c3 │ │ │ │ ldr.w r3, [ip] │ │ │ │ str r3, [r7, #0] │ │ │ │ add r3, sp, #380 @ 0x17c │ │ │ │ ldmia r3, {r2, r3} │ │ │ │ blx 66e58 │ │ │ │ - b.n 74b54 │ │ │ │ + b.n 73f44 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r6, r0, r7 │ │ │ │ + movs r7, #214 @ 0xd6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r7, r6 │ │ │ │ + movs r7, #202 @ 0xca │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r4, r5, r7 │ │ │ │ + movs r5, #252 @ 0xfc │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #172 @ 0xac │ │ │ │ + subs r1, #208 @ 0xd0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00074f8c : │ │ │ │ +0007437c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3616] @ 0xe20 │ │ │ │ - ldr.w r5, [pc, #2608] @ 759d0 │ │ │ │ + ldr.w r5, [pc, #2608] @ 74dc0 │ │ │ │ sub sp, #444 @ 0x1bc │ │ │ │ - ldr.w r4, [pc, #2608] @ 759d4 │ │ │ │ + ldr.w r4, [pc, #2608] @ 74dc4 │ │ │ │ add r5, pc │ │ │ │ - ldr.w r7, [pc, #2604] @ 759d8 │ │ │ │ + ldr.w r7, [pc, #2604] @ 74dc8 │ │ │ │ ldr r6, [sp, #480] @ 0x1e0 │ │ │ │ ldr.w fp, [sp, #484] @ 0x1e4 │ │ │ │ add r7, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ ldr.w r9, [sp, #488] @ 0x1e8 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -19673,23 +18561,23 @@ │ │ │ │ str r0, [sp, #112] @ 0x70 │ │ │ │ str.w sl, [sp, #12] │ │ │ │ str.w r8, [sp, #16] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ str r7, [sp, #132] @ 0x84 │ │ │ │ blx 5f8f0 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 75176 │ │ │ │ + beq.w 74566 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.w 75178 │ │ │ │ + beq.w 74568 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 75176 │ │ │ │ + beq.w 74566 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 755be │ │ │ │ + ble.w 749ae │ │ │ │ add r3, sp, #180 @ 0xb4 │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ mov r0, r3 │ │ │ │ blx 67538 │ │ │ │ add r3, sp, #172 @ 0xac │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ @@ -19772,32 +18660,32 @@ │ │ │ │ blx 65bf8 │ │ │ │ ldmia.w sl, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 5d394 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #1 │ │ │ │ - beq.w 755d0 │ │ │ │ + beq.w 749c0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #81 @ 0x51 │ │ │ │ - beq.w 753d2 │ │ │ │ + beq.w 747c2 │ │ │ │ cmp r4, r5 │ │ │ │ - bcs.w 7538a │ │ │ │ + bcs.w 7477a │ │ │ │ ldmia.w sl, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 5d454 │ │ │ │ - cbnz r0, 75198 │ │ │ │ + cbnz r0, 74588 │ │ │ │ ldmia.w sl, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 5d394 │ │ │ │ cmp r0, #1 │ │ │ │ - beq.w 756b6 │ │ │ │ + beq.w 74aa6 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r9, {r0, r1, r2, r3} │ │ │ │ blx 5e504 │ │ │ │ mov r0, r9 │ │ │ │ blx 67768 │ │ │ │ @@ -19808,23 +18696,23 @@ │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 64a28 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr.w r2, [pc, #2144] @ 759dc │ │ │ │ - ldr.w r3, [pc, #2132] @ 759d4 │ │ │ │ + ldr.w r2, [pc, #2144] @ 74dcc │ │ │ │ + ldr.w r3, [pc, #2132] @ 74dc4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #436] @ 0x1b4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 759ca │ │ │ │ + bne.w 74dba │ │ │ │ add sp, #444 @ 0x1bc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldmia.w sl, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ add r5, sp, #268 @ 0x10c │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 5d454 │ │ │ │ @@ -19854,15 +18742,15 @@ │ │ │ │ mov r4, r2 │ │ │ │ str r2, [sp, #120] @ 0x78 │ │ │ │ ldmia.w sl, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ mov r5, r4 │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 57f64 │ │ │ │ - ldr.w r3, [pc, #2004] @ 759e0 │ │ │ │ + ldr.w r3, [pc, #2004] @ 74dd0 │ │ │ │ mov r8, r4 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ add r4, sp, #12 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ ldmia r5!, {r0, r1, r2, r3} │ │ │ │ stmia r4!, {r0, r1, r2, r3} │ │ │ │ add.w r7, r6, #16 │ │ │ │ @@ -19911,27 +18799,27 @@ │ │ │ │ ldmia.w fp, {r2, r3} │ │ │ │ blx 6486c │ │ │ │ ldmia.w sl, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 5d394 │ │ │ │ cmp r0, #1 │ │ │ │ - bne.w 756d0 │ │ │ │ + bne.w 74ac0 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r3, #210 @ 0xd2 │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ str r2, [sp, #156] @ 0x9c │ │ │ │ - beq.w 75844 │ │ │ │ + beq.w 74c34 │ │ │ │ cmp r3, #211 @ 0xd3 │ │ │ │ - bne.n 752dc │ │ │ │ + bne.n 746cc │ │ │ │ cmp.w r2, #402 @ 0x192 │ │ │ │ - beq.w 75944 │ │ │ │ + beq.w 74d34 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ add.w r8, sp, #84 @ 0x54 │ │ │ │ ldr.w lr, [sp, #112] @ 0x70 │ │ │ │ add.w ip, sp, #56 @ 0x38 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ add r6, sp, #28 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ @@ -19957,21 +18845,21 @@ │ │ │ │ movw r2, #801 @ 0x321 │ │ │ │ ldr r1, [sp, #156] @ 0x9c │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ blx 59030 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr r5, [r3, #0] │ │ │ │ cmp r5, #210 @ 0xd2 │ │ │ │ - beq.w 75886 │ │ │ │ + beq.w 74c76 │ │ │ │ cmp r5, #211 @ 0xd3 │ │ │ │ - bne.w 755b0 │ │ │ │ + bne.w 749a0 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp.w r3, #400 @ 0x190 │ │ │ │ - bne.w 755b0 │ │ │ │ + bne.w 749a0 │ │ │ │ ldr r6, [sp, #116] @ 0x74 │ │ │ │ add.w ip, sp, #416 @ 0x1a0 │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ mov r7, sp │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia r4!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ @@ -19981,47 +18869,47 @@ │ │ │ │ mov r0, r5 │ │ │ │ movw r1, #451 @ 0x1c3 │ │ │ │ ldr.w r3, [ip] │ │ │ │ str r3, [r7, #0] │ │ │ │ add r3, sp, #408 @ 0x198 │ │ │ │ ldmia r3, {r2, r3} │ │ │ │ blx 66e58 │ │ │ │ - b.n 755b0 │ │ │ │ + b.n 749a0 │ │ │ │ str.w fp, [sp, #16] │ │ │ │ movs r6, #210 @ 0xd2 │ │ │ │ movs r5, #1 │ │ │ │ add r4, sp, #268 @ 0x10c │ │ │ │ strd r5, r6, [sp, #20] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldmia.w sl, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 661e4 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r6 │ │ │ │ - beq.w 7575a │ │ │ │ + beq.w 74b4a │ │ │ │ str r4, [sp, #12] │ │ │ │ add r3, sp, #228 @ 0xe4 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ strd r5, r6, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 661e4 │ │ │ │ - b.n 7511c │ │ │ │ + b.n 7450c │ │ │ │ cmp r4, r5 │ │ │ │ - bcc.w 7577a │ │ │ │ + bcc.w 74b6a │ │ │ │ ldmia.w sl, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 5d454 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w 7512e │ │ │ │ + beq.w 7451e │ │ │ │ ldmia.w sl, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ add r4, sp, #268 @ 0x10c │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 5d454 │ │ │ │ str r4, [sp, #16] │ │ │ │ movs r3, #210 @ 0xd2 │ │ │ │ @@ -20051,15 +18939,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r2, [sp, #120] @ 0x78 │ │ │ │ ldmia.w sl, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ mov r4, r5 │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 60520 │ │ │ │ - ldr.w r3, [pc, #1404] @ 759e0 │ │ │ │ + ldr.w r3, [pc, #1404] @ 74dd0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ add r5, sp, #12 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r5!, {r0, r1, r2, r3} │ │ │ │ add.w r7, r6, #16 │ │ │ │ @@ -20109,27 +18997,27 @@ │ │ │ │ ldmia.w fp, {r2, r3} │ │ │ │ blx 6486c │ │ │ │ ldmia.w sl, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 5d394 │ │ │ │ cmp r0, #1 │ │ │ │ - bne.w 757c2 │ │ │ │ + bne.w 74bb2 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r3, #210 @ 0xd2 │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ str r2, [sp, #156] @ 0x9c │ │ │ │ - beq.w 758c4 │ │ │ │ + beq.w 74cb4 │ │ │ │ cmp r3, #211 @ 0xd3 │ │ │ │ - bne.n 75536 │ │ │ │ + bne.n 74926 │ │ │ │ cmp.w r2, #402 @ 0x192 │ │ │ │ - beq.w 7596e │ │ │ │ + beq.w 74d5e │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ add.w r8, sp, #84 @ 0x54 │ │ │ │ ldr.w lr, [sp, #112] @ 0x70 │ │ │ │ add.w ip, sp, #56 @ 0x38 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ add r6, sp, #28 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ @@ -20155,32 +19043,32 @@ │ │ │ │ mov.w r2, #800 @ 0x320 │ │ │ │ ldr r1, [sp, #156] @ 0x9c │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ blx 59030 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #210 @ 0xd2 │ │ │ │ - beq.w 75906 │ │ │ │ + beq.w 74cf6 │ │ │ │ cmp r4, #211 @ 0xd3 │ │ │ │ - bne.n 755b0 │ │ │ │ + bne.n 749a0 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp.w r3, #400 @ 0x190 │ │ │ │ - beq.w 75998 │ │ │ │ + beq.w 74d88 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ blx 5bb30 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ blx 5bb30 │ │ │ │ - b.n 7512e │ │ │ │ - ldr.w r1, [pc, #1060] @ 759e4 │ │ │ │ + b.n 7451e │ │ │ │ + ldr.w r1, [pc, #1060] @ 74dd4 │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 75024 │ │ │ │ + b.n 74414 │ │ │ │ ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ movs r6, #0 │ │ │ │ add r3, sp, #324 @ 0x144 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -20188,15 +19076,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 59a3c │ │ │ │ mov r3, r8 │ │ │ │ cmp r3, #1 │ │ │ │ it ls │ │ │ │ addls.w r8, sp, #352 @ 0x160 │ │ │ │ - bhi.w 75740 │ │ │ │ + bhi.w 74b30 │ │ │ │ ldr r7, [sp, #148] @ 0x94 │ │ │ │ movs r6, #0 │ │ │ │ add r3, sp, #380 @ 0x17c │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -20254,25 +19142,25 @@ │ │ │ │ stmia.w r8, {r0, r1, r2} │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ stmia.w sp, {r0, r1, r2, r3} │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ ldmia r3, {r1, r2, r3} │ │ │ │ blx 65c04 │ │ │ │ - b.n 7510c │ │ │ │ + b.n 744fc │ │ │ │ add r0, sp, #408 @ 0x198 │ │ │ │ blx 5bb30 │ │ │ │ add r0, sp, #380 @ 0x17c │ │ │ │ blx 5bb30 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ cmp r3, #1 │ │ │ │ - bhi.n 75738 │ │ │ │ + bhi.n 74b28 │ │ │ │ add r0, sp, #324 @ 0x144 │ │ │ │ blx 5bb30 │ │ │ │ - b.n 75144 │ │ │ │ + b.n 74534 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ add.w r8, sp, #84 @ 0x54 │ │ │ │ ldr.w lr, [sp, #112] @ 0x70 │ │ │ │ add.w ip, sp, #56 @ 0x38 │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ str.w sp, [sp, #124] @ 0x7c │ │ │ │ @@ -20298,66 +19186,66 @@ │ │ │ │ stmia.w r4, {r0, r1, r2} │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ ldr r0, [r2, #0] │ │ │ │ movw r2, #801 @ 0x321 │ │ │ │ blx 59030 │ │ │ │ - b.n 755b0 │ │ │ │ + b.n 749a0 │ │ │ │ add r0, sp, #352 @ 0x160 │ │ │ │ blx 5bb30 │ │ │ │ - b.n 756c8 │ │ │ │ + b.n 74ab8 │ │ │ │ ldr r1, [sp, #148] @ 0x94 │ │ │ │ add.w r8, sp, #352 @ 0x160 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ subs r1, #1 │ │ │ │ str r6, [sp, #0] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ movs r0, #101 @ 0x65 │ │ │ │ blx 59a3c │ │ │ │ - b.n 755f8 │ │ │ │ + b.n 749e8 │ │ │ │ str r4, [sp, #12] │ │ │ │ movs r3, #200 @ 0xc8 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #228 @ 0xe4 │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 60d00 │ │ │ │ - b.n 7511c │ │ │ │ + b.n 7450c │ │ │ │ str.w fp, [sp, #16] │ │ │ │ movs r5, #1 │ │ │ │ movs r6, #200 @ 0xc8 │ │ │ │ add r4, sp, #268 @ 0x10c │ │ │ │ strd r5, r6, [sp, #20] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldmia.w sl, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 60d00 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #210 @ 0xd2 │ │ │ │ - beq.n 75826 │ │ │ │ + beq.n 74c16 │ │ │ │ str r4, [sp, #12] │ │ │ │ movs r3, #210 @ 0xd2 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #228 @ 0xe4 │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 661e4 │ │ │ │ - b.n 753d8 │ │ │ │ + b.n 747c8 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ add.w lr, sp, #84 @ 0x54 │ │ │ │ ldr.w ip, [sp, #112] @ 0x70 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ mov r4, r3 │ │ │ │ ldr r6, [sp, #120] @ 0x78 │ │ │ │ str.w sp, [sp, #124] @ 0x7c │ │ │ │ @@ -20383,27 +19271,27 @@ │ │ │ │ stmia.w r8, {r0, r1, r2} │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov.w r2, #800 @ 0x320 │ │ │ │ blx 59030 │ │ │ │ - b.n 755b0 │ │ │ │ + b.n 749a0 │ │ │ │ str r4, [sp, #12] │ │ │ │ add r3, sp, #228 @ 0xe4 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ strd r5, r6, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 60d00 │ │ │ │ - b.n 753d8 │ │ │ │ + b.n 747c8 │ │ │ │ cmp.w r2, #400 @ 0x190 │ │ │ │ - bne.w 752dc │ │ │ │ + bne.w 746cc │ │ │ │ ldr r6, [sp, #116] @ 0x74 │ │ │ │ add r7, sp, #416 @ 0x1a0 │ │ │ │ ldr r5, [sp, #124] @ 0x7c │ │ │ │ mov ip, sp │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia r5!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ @@ -20419,19 +19307,19 @@ │ │ │ │ blx 66e58 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ - b.n 752dc │ │ │ │ + b.n 746cc │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp.w r3, #402 @ 0x192 │ │ │ │ - bne.w 755b0 │ │ │ │ + bne.w 749a0 │ │ │ │ ldr r6, [sp, #116] @ 0x74 │ │ │ │ add.w ip, sp, #416 @ 0x1a0 │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ mov r7, sp │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia r4!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ @@ -20441,17 +19329,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ mov.w r1, #450 @ 0x1c2 │ │ │ │ ldr.w r3, [ip] │ │ │ │ str r3, [r7, #0] │ │ │ │ add r3, sp, #408 @ 0x198 │ │ │ │ ldmia r3, {r2, r3} │ │ │ │ blx 66e58 │ │ │ │ - b.n 755b0 │ │ │ │ + b.n 749a0 │ │ │ │ cmp.w r2, #400 @ 0x190 │ │ │ │ - bne.w 75536 │ │ │ │ + bne.w 74926 │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ add r6, sp, #388 @ 0x184 │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ mov r7, sp │ │ │ │ ldmia r5!, {r0, r1, r2, r3} │ │ │ │ stmia r4!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r5, {r0, r1, r2} │ │ │ │ @@ -20467,19 +19355,19 @@ │ │ │ │ blx 66e58 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ - b.n 75536 │ │ │ │ + b.n 74926 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp.w r3, #402 @ 0x192 │ │ │ │ - bne.w 755b0 │ │ │ │ + bne.w 749a0 │ │ │ │ ldr r6, [sp, #116] @ 0x74 │ │ │ │ add.w ip, sp, #388 @ 0x184 │ │ │ │ ldr r5, [sp, #124] @ 0x7c │ │ │ │ mov r7, sp │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia r5!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ @@ -20489,15 +19377,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov.w r1, #450 @ 0x1c2 │ │ │ │ ldr.w r3, [ip] │ │ │ │ str r3, [r7, #0] │ │ │ │ add r3, sp, #380 @ 0x17c │ │ │ │ ldmia r3, {r2, r3} │ │ │ │ blx 66e58 │ │ │ │ - b.n 755b0 │ │ │ │ + b.n 749a0 │ │ │ │ ldr r6, [sp, #116] @ 0x74 │ │ │ │ add r7, sp, #416 @ 0x1a0 │ │ │ │ ldr r5, [sp, #124] @ 0x7c │ │ │ │ mov ip, sp │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia r5!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ @@ -20506,15 +19394,15 @@ │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ mov.w r1, #450 @ 0x1c2 │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ str r3, [r4, #0] │ │ │ │ add r3, sp, #408 @ 0x198 │ │ │ │ ldmia r3, {r2, r3} │ │ │ │ - b.n 75874 │ │ │ │ + b.n 74c64 │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ add r6, sp, #388 @ 0x184 │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ mov r7, sp │ │ │ │ ldmia r5!, {r0, r1, r2, r3} │ │ │ │ stmia r4!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r5, {r0, r1, r2} │ │ │ │ @@ -20523,15 +19411,15 @@ │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ mov.w r1, #450 @ 0x1c2 │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ str.w r3, [r8] │ │ │ │ add r3, sp, #380 @ 0x17c │ │ │ │ ldmia r3, {r2, r3} │ │ │ │ - b.n 758f4 │ │ │ │ + b.n 74ce4 │ │ │ │ ldr r6, [sp, #116] @ 0x74 │ │ │ │ add.w ip, sp, #388 @ 0x184 │ │ │ │ ldr r5, [sp, #124] @ 0x7c │ │ │ │ mov r7, sp │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia r5!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ @@ -20541,28 +19429,1140 @@ │ │ │ │ mov r0, r4 │ │ │ │ movw r1, #451 @ 0x1c3 │ │ │ │ ldr.w r3, [ip] │ │ │ │ str r3, [r7, #0] │ │ │ │ add r3, sp, #380 @ 0x17c │ │ │ │ ldmia r3, {r2, r3} │ │ │ │ blx 66e58 │ │ │ │ - b.n 755b0 │ │ │ │ + b.n 749a0 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r5, #5 │ │ │ │ + adds r2, r7, #5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #5 │ │ │ │ + adds r6, r5, #5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r0, r2, #30 │ │ │ │ + subs r0, r4, r6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #80 @ 0x50 │ │ │ │ + cmp r7, #116 @ 0x74 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +00074dd8 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3520] @ 0xdc0 │ │ │ │ + ldr.w r5, [pc, #1500] @ 753c8 │ │ │ │ + sub.w sp, sp, #540 @ 0x21c │ │ │ │ + ldr.w r4, [pc, #1496] @ 753cc │ │ │ │ + add r5, pc │ │ │ │ + ldrb.w ip, [r1] │ │ │ │ + ldrd sl, r6, [sp, #576] @ 0x240 │ │ │ │ + cmp.w ip, #85 @ 0x55 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + ldr.w r5, [pc, #1480] @ 753d0 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #532] @ 0x214 │ │ │ │ + mov.w r4, #0 │ │ │ │ + strd r0, r2, [sp, #124] @ 0x7c │ │ │ │ + add r5, pc │ │ │ │ + str r5, [sp, #136] @ 0x88 │ │ │ │ + ldrd r7, r5, [sp, #584] @ 0x248 │ │ │ │ + str r5, [sp, #120] @ 0x78 │ │ │ │ + ldr r5, [sp, #608] @ 0x260 │ │ │ │ + ldrd r8, r9, [sp, #592] @ 0x250 │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + ldrd lr, fp, [sp, #600] @ 0x258 │ │ │ │ + str r5, [sp, #116] @ 0x74 │ │ │ │ + beq.n 74f2a │ │ │ │ + str r5, [sp, #32] │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r5, [sp, #120] @ 0x78 │ │ │ │ + strd lr, fp, [sp, #24] │ │ │ │ + strd r8, r9, [sp, #16] │ │ │ │ + strd r7, r5, [sp, #8] │ │ │ │ + strd sl, r6, [sp] │ │ │ │ + blx 66a40 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ + beq.n 74f06 │ │ │ │ + cmp.w r0, #312 @ 0x138 │ │ │ │ + it eq │ │ │ │ + mvneq.w r0, #1 │ │ │ │ + beq.n 74f08 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ + beq.n 74f06 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.w 75146 │ │ │ │ + add r3, sp, #192 @ 0xc0 │ │ │ │ + add.w fp, sp, #180 @ 0xb4 │ │ │ │ + mov r0, r3 │ │ │ │ + str r3, [sp, #140] @ 0x8c │ │ │ │ + blx 67538 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + mov r1, fp │ │ │ │ + blx 58d80 │ │ │ │ + add r3, sp, #184 @ 0xb8 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + blx 6677c │ │ │ │ + add r3, sp, #188 @ 0xbc │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + blx 581bc │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ + cmp r3, #210 @ 0xd2 │ │ │ │ + iteet eq │ │ │ │ + ldreq r3, [sp, #132] @ 0x84 │ │ │ │ + ldrne r3, [sp, #132] @ 0x84 │ │ │ │ + ldrne.w r4, [sl] │ │ │ │ + ldreq r4, [r3, #0] │ │ │ │ + it eq │ │ │ │ + ldreq.w r2, [sl] │ │ │ │ + add.w sl, sp, #224 @ 0xe0 │ │ │ │ + itet ne │ │ │ │ + ldrne r1, [r3, #0] │ │ │ │ + moveq r1, r4 │ │ │ │ + movne r2, r4 │ │ │ │ + mov r3, sl │ │ │ │ + subs r5, r4, #1 │ │ │ │ + str r5, [sp, #124] @ 0x7c │ │ │ │ + blx 59070 │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + mov r3, sl │ │ │ │ + mov r0, r8 │ │ │ │ + movs r1, #1 │ │ │ │ + add.w r8, sp, #196 @ 0xc4 │ │ │ │ + blx 65bf8 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r2, r4 │ │ │ │ + mov r1, r4 │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + mov r3, r8 │ │ │ │ + mov r0, r6 │ │ │ │ + movs r1, #1 │ │ │ │ + blx 65bf8 │ │ │ │ + cbnz r5, 74f46 │ │ │ │ + mov r0, r8 │ │ │ │ + blx 67768 │ │ │ │ + mov r0, sl │ │ │ │ + blx 67768 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + blx 64a28 │ │ │ │ + ldr r2, [sp, #116] @ 0x74 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + movs r0, #0 │ │ │ │ + ldr.w r2, [pc, #1224] @ 753d4 │ │ │ │ + ldr.w r3, [pc, #1212] @ 753cc │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #532] @ 0x214 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w 753c2 │ │ │ │ + add.w sp, sp, #540 @ 0x21c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r4, [sp, #120] @ 0x78 │ │ │ │ + strd fp, r5, [sp, #28] │ │ │ │ + strd r9, lr, [sp, #20] │ │ │ │ + str.w r8, [sp, #16] │ │ │ │ + strd r7, r4, [sp, #8] │ │ │ │ + strd sl, r6, [sp] │ │ │ │ + blx 5dbdc │ │ │ │ + b.n 74f06 │ │ │ │ + ldr r6, [sp, #124] @ 0x7c │ │ │ │ + add r3, sp, #420 @ 0x1a4 │ │ │ │ + mov r5, r3 │ │ │ │ + movs r2, #1 │ │ │ │ + mov r1, r6 │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ + str r3, [sp, #156] @ 0x9c │ │ │ │ + blx 59070 │ │ │ │ + mov r3, r5 │ │ │ │ + mov r2, r6 │ │ │ │ + movs r1, #1 │ │ │ │ + ldr r0, [sp, #120] @ 0x78 │ │ │ │ + blx 65bf8 │ │ │ │ + add r2, sp, #436 @ 0x1b4 │ │ │ │ + str r2, [sp, #164] @ 0xa4 │ │ │ │ + ldmia r2, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 5d238 │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp.w r3, #300 @ 0x12c │ │ │ │ + beq.w 75156 │ │ │ │ + add r2, sp, #212 @ 0xd4 │ │ │ │ + str.w r8, [sp, #16] │ │ │ │ + movs r3, #1 │ │ │ │ + strd r3, r3, [sp, #28] │ │ │ │ + movs r3, #21 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + add r3, sp, #336 @ 0x150 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r3, sp, #308 @ 0x134 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + add r3, sp, #252 @ 0xfc │ │ │ │ + str r3, [sp, #12] │ │ │ │ + str r2, [sp, #152] @ 0x98 │ │ │ │ + ldmia r2, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r8, {r0, r1, r2, r3} │ │ │ │ + blx 65074 │ │ │ │ + movw r3, #801 @ 0x321 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + str.w sl, [sp, #16] │ │ │ │ + cmp r3, #210 @ 0xd2 │ │ │ │ + beq.w 752c6 │ │ │ │ + movs r3, #1 │ │ │ │ + movs r2, #210 @ 0xd2 │ │ │ │ + strd r3, r2, [sp, #20] │ │ │ │ + add r3, sp, #392 @ 0x188 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + add r3, sp, #240 @ 0xf0 │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 661e4 │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + add r5, sp, #364 @ 0x16c │ │ │ │ + str r5, [sp, #12] │ │ │ │ + mov r6, r5 │ │ │ │ + str r5, [sp, #160] @ 0xa0 │ │ │ │ + add.w r9, sp, #204 @ 0xcc │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r8, {r0, r1, r2, r3} │ │ │ │ + blx 60520 │ │ │ │ + ldr r3, [pc, #980] @ (753d8 ) │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ + ldr.w ip, [r2, r3] │ │ │ │ + add r2, sp, #12 │ │ │ │ + mov r7, r2 │ │ │ │ + str r2, [sp, #136] @ 0x88 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + add.w lr, ip, #16 │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + add r7, sp, #16 │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + mov ip, sl │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #376 @ 0x178 │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r5, {r1, r2, r3} │ │ │ │ + ldr.w r0, [fp] │ │ │ │ + blx 60ba4 │ │ │ │ + add.w lr, sp, #48 @ 0x30 │ │ │ │ + add r2, sp, #20 │ │ │ │ + str r2, [sp, #168] @ 0xa8 │ │ │ │ + mov r7, r2 │ │ │ │ + ldr.w ip, [sp, #156] @ 0x9c │ │ │ │ + ldmia r5!, {r0, r1, r2, r3} │ │ │ │ + str.w sp, [sp, #120] @ 0x78 │ │ │ │ + stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w lr, {r0, r1, r2} │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ + ldr r5, [sp, #120] @ 0x78 │ │ │ │ + stmia r5!, {r0, r1, r2, r3} │ │ │ │ + mov.w r1, #900 @ 0x384 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + str r5, [sp, #120] @ 0x78 │ │ │ │ + str r3, [r5, #0] │ │ │ │ + ldr r0, [sp, #148] @ 0x94 │ │ │ │ + ldmia.w r8, {r2, r3} │ │ │ │ + blx 6486c │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r8, {r0, r1, r2, r3} │ │ │ │ + blx 5d394 │ │ │ │ + mov r7, r0 │ │ │ │ + cmp r0, #1 │ │ │ │ + beq.n 7518a │ │ │ │ + mov r9, sl │ │ │ │ + add.w lr, sp, #84 @ 0x54 │ │ │ │ + ldr.w ip, [sp, #132] @ 0x84 │ │ │ │ + add r7, sp, #56 @ 0x38 │ │ │ │ + ldr r6, [sp, #160] @ 0xa0 │ │ │ │ + add r5, sp, #28 │ │ │ │ + ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ + str.w sp, [sp, #124] @ 0x7c │ │ │ │ + stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + mov r4, r8 │ │ │ │ + ldmia.w r9, {r0, r1, r2} │ │ │ │ + stmia.w lr, {r0, r1, r2} │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r5!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r5, {r0, r1, r2} │ │ │ │ + ldmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldr r5, [sp, #124] @ 0x7c │ │ │ │ + stmia r5!, {r0, r1, r2, r3} │ │ │ │ + mov.w r3, #900 @ 0x384 │ │ │ │ + ldmia.w r4, {r0, r1, r2} │ │ │ │ + ldr r4, [sp, #120] @ 0x78 │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + ldr.w r0, [fp] │ │ │ │ + ldr r1, [r2, #0] │ │ │ │ + ldr r2, [sp, #148] @ 0x94 │ │ │ │ + blx 59030 │ │ │ │ + ldr r0, [sp, #132] @ 0x84 │ │ │ │ + blx 5bb30 │ │ │ │ + ldr r0, [sp, #160] @ 0xa0 │ │ │ │ + blx 5bb30 │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + ldr r4, [sp, #156] @ 0x9c │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ + blx 5d238 │ │ │ │ + mov r0, r4 │ │ │ │ + blx 67768 │ │ │ │ + b.n 74eec │ │ │ │ + ldr r1, [pc, #660] @ (753dc ) │ │ │ │ + movs r2, #179 @ 0xb3 │ │ │ │ + mvn.w r0, #107 @ 0x6b │ │ │ │ + add r1, pc │ │ │ │ + blx 61d64 │ │ │ │ + b.n 74e62 │ │ │ │ + add r2, sp, #212 @ 0xd4 │ │ │ │ + str.w r8, [sp, #20] │ │ │ │ + movs r3, #1 │ │ │ │ + strd r3, r3, [sp, #28] │ │ │ │ + movs r3, #12 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + add r3, sp, #336 @ 0x150 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r3, sp, #280 @ 0x118 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r3, sp, #252 @ 0xfc │ │ │ │ + str r3, [sp, #12] │ │ │ │ + str r2, [sp, #152] @ 0x98 │ │ │ │ + ldmia r2, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r8, {r0, r1, r2, r3} │ │ │ │ + blx 65074 │ │ │ │ + mov.w r3, #800 @ 0x320 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + b.n 74fb4 │ │ │ │ + movs r6, #0 │ │ │ │ + add r5, sp, #448 @ 0x1c0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r0 │ │ │ │ + mov r1, r4 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + str r5, [sp, #4] │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ + str r5, [sp, #172] @ 0xac │ │ │ │ + blx 59a3c │ │ │ │ + add r3, sp, #476 @ 0x1dc │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r1, [sp, #124] @ 0x7c │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, r6 │ │ │ │ + blx 59a3c │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r3, r6 │ │ │ │ + add r0, sp, #504 @ 0x1f8 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + str r0, [sp, #124] @ 0x7c │ │ │ │ + add r6, sp, #44 @ 0x2c │ │ │ │ + str r0, [sp, #4] │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ + blx 59a3c │ │ │ │ + ldr.w r9, [sp, #152] @ 0x98 │ │ │ │ + ldr r4, [sp, #120] @ 0x78 │ │ │ │ + mov r7, r9 │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia r6!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w r6, {r0, r1, r2} │ │ │ │ + ldmia r5!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #208 @ 0xd0 │ │ │ │ + ldmia.w r5, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + ldr r2, [sp, #144] @ 0x90 │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ + ldmia.w r8, {r1, r2, r3} │ │ │ │ + blx 5d744 │ │ │ │ + ldr r5, [sp, #124] @ 0x7c │ │ │ │ + ldr r4, [sp, #136] @ 0x88 │ │ │ │ + ldmia r5!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #492 @ 0x1ec │ │ │ │ + ldmia.w r5, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r9, {r0, r1, r2, r3} │ │ │ │ + blx 64ea0 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ + cmp r3, #210 @ 0xd2 │ │ │ │ + beq.n 75324 │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + cmp r2, #211 @ 0xd3 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + bne.n 7523e │ │ │ │ + cmp.w r3, #402 @ 0x192 │ │ │ │ + beq.w 7536a │ │ │ │ + mov r4, sl │ │ │ │ + add.w r9, sp, #84 @ 0x54 │ │ │ │ + ldr.w lr, [sp, #132] @ 0x84 │ │ │ │ + add.w ip, sp, #56 @ 0x38 │ │ │ │ + ldr r7, [sp, #160] @ 0xa0 │ │ │ │ + add r6, sp, #28 │ │ │ │ + ldmia r4!, {r0, r1, r2, r3} │ │ │ │ + str.w sp, [sp, #120] @ 0x78 │ │ │ │ + stmia.w r9!, {r0, r1, r2, r3} │ │ │ │ + mov r5, r8 │ │ │ │ + ldmia.w r4, {r0, r1, r2} │ │ │ │ + stmia.w r9, {r0, r1, r2} │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ + stmia.w ip, {r0, r1, r2} │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia r6!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w r6, {r0, r1, r2} │ │ │ │ + ldmia r5!, {r0, r1, r2, r3} │ │ │ │ + ldr r4, [sp, #120] @ 0x78 │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + mov.w r3, #900 @ 0x384 │ │ │ │ + ldmia.w r5, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldrd r1, r2, [sp, #144] @ 0x90 │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ + blx 59030 │ │ │ │ + ldr.w r5, [fp] │ │ │ │ + cmp r5, #210 @ 0xd2 │ │ │ │ + beq.n 752e8 │ │ │ │ + cmp r5, #211 @ 0xd3 │ │ │ │ + bne.n 752b2 │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp.w r3, #400 @ 0x190 │ │ │ │ + beq.n 75390 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + blx 5bb30 │ │ │ │ + ldr r0, [sp, #152] @ 0x98 │ │ │ │ + blx 5bb30 │ │ │ │ + ldr r0, [sp, #172] @ 0xac │ │ │ │ + blx 5bb30 │ │ │ │ + b.n 7511e │ │ │ │ + movs r3, #1 │ │ │ │ + movs r1, #200 @ 0xc8 │ │ │ │ + strd r3, r1, [sp, #20] │ │ │ │ + add r3, sp, #392 @ 0x188 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + add r3, sp, #240 @ 0xf0 │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 60d00 │ │ │ │ + b.n 74fe2 │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp.w r3, #402 @ 0x192 │ │ │ │ + bne.n 752b2 │ │ │ │ + mov r6, sl │ │ │ │ + ldr r4, [sp, #168] @ 0xa8 │ │ │ │ + add.w ip, sp, #512 @ 0x200 │ │ │ │ + mov r7, sp │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov r0, r5 │ │ │ │ + mov.w r1, #450 @ 0x1c2 │ │ │ │ + ldr.w r3, [ip] │ │ │ │ + str r3, [r7, #0] │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ + blx 66e58 │ │ │ │ + b.n 752b2 │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + cmp.w r3, #400 @ 0x190 │ │ │ │ + bne.n 7523e │ │ │ │ + mov r5, sl │ │ │ │ + ldr r4, [sp, #168] @ 0xa8 │ │ │ │ + add r6, sp, #512 @ 0x200 │ │ │ │ + mov r7, sp │ │ │ │ + ldmia r5!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r5, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + movw r1, #451 @ 0x1c3 │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + str r3, [r2, #0] │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ + blx 66e58 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + b.n 7523e │ │ │ │ + mov r5, sl │ │ │ │ + ldr r4, [sp, #168] @ 0xa8 │ │ │ │ + add r6, sp, #512 @ 0x200 │ │ │ │ + mov r7, sp │ │ │ │ + ldmia r5!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r5, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov.w r1, #450 @ 0x1c2 │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + str r3, [r2, #0] │ │ │ │ + b.n 75354 │ │ │ │ + mov r6, sl │ │ │ │ + ldr r4, [sp, #168] @ 0xa8 │ │ │ │ + add.w ip, sp, #512 @ 0x200 │ │ │ │ + mov r7, sp │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov r0, r5 │ │ │ │ + movw r1, #451 @ 0x1c3 │ │ │ │ + ldr.w r3, [ip] │ │ │ │ + str r3, [r7, #0] │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ + blx 66e58 │ │ │ │ + b.n 752b2 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + asrs r4, r3, #12 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + asrs r4, r7, #11 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + asrs r0, r0, #8 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ + movs r0, r0 │ │ │ │ + cmp r0, #2 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +000753e0 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3520] @ 0xdc0 │ │ │ │ + ldr.w r5, [pc, #1500] @ 759d0 │ │ │ │ + sub.w sp, sp, #540 @ 0x21c │ │ │ │ + ldr.w r4, [pc, #1496] @ 759d4 │ │ │ │ + add r5, pc │ │ │ │ + ldrb.w ip, [r1] │ │ │ │ + ldrd sl, r6, [sp, #576] @ 0x240 │ │ │ │ + cmp.w ip, #85 @ 0x55 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + ldr.w r5, [pc, #1480] @ 759d8 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #532] @ 0x214 │ │ │ │ + mov.w r4, #0 │ │ │ │ + strd r0, r2, [sp, #124] @ 0x7c │ │ │ │ + add r5, pc │ │ │ │ + str r5, [sp, #136] @ 0x88 │ │ │ │ + ldrd r7, r5, [sp, #584] @ 0x248 │ │ │ │ + str r5, [sp, #120] @ 0x78 │ │ │ │ + ldr r5, [sp, #608] @ 0x260 │ │ │ │ + ldrd r8, r9, [sp, #592] @ 0x250 │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + ldrd lr, fp, [sp, #600] @ 0x258 │ │ │ │ + str r5, [sp, #116] @ 0x74 │ │ │ │ + beq.n 75532 │ │ │ │ + str r5, [sp, #32] │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r5, [sp, #120] @ 0x78 │ │ │ │ + strd lr, fp, [sp, #24] │ │ │ │ + strd r8, r9, [sp, #16] │ │ │ │ + strd r7, r5, [sp, #8] │ │ │ │ + strd sl, r6, [sp] │ │ │ │ + blx 5b9b4 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ + beq.n 7550e │ │ │ │ + cmp.w r0, #312 @ 0x138 │ │ │ │ + it eq │ │ │ │ + mvneq.w r0, #1 │ │ │ │ + beq.n 75510 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ + beq.n 7550e │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.w 7574e │ │ │ │ + add r3, sp, #192 @ 0xc0 │ │ │ │ + add.w fp, sp, #180 @ 0xb4 │ │ │ │ + mov r0, r3 │ │ │ │ + str r3, [sp, #140] @ 0x8c │ │ │ │ + blx 67538 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + mov r1, fp │ │ │ │ + blx 58d80 │ │ │ │ + add r3, sp, #184 @ 0xb8 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + blx 6677c │ │ │ │ + add r3, sp, #188 @ 0xbc │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + blx 581bc │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + cmp r3, #210 @ 0xd2 │ │ │ │ + iteet eq │ │ │ │ + ldreq r3, [sp, #132] @ 0x84 │ │ │ │ + ldrne r3, [sp, #132] @ 0x84 │ │ │ │ + ldrne.w r4, [sl] │ │ │ │ + ldreq r4, [r3, #0] │ │ │ │ + it eq │ │ │ │ + ldreq.w r2, [sl] │ │ │ │ + add.w sl, sp, #224 @ 0xe0 │ │ │ │ + itet ne │ │ │ │ + ldrne r1, [r3, #0] │ │ │ │ + moveq r1, r4 │ │ │ │ + movne r2, r4 │ │ │ │ + mov r3, sl │ │ │ │ + subs r5, r4, #1 │ │ │ │ + str r5, [sp, #124] @ 0x7c │ │ │ │ + blx 59070 │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + mov r3, sl │ │ │ │ + mov r0, r8 │ │ │ │ + movs r1, #1 │ │ │ │ + add.w r8, sp, #196 @ 0xc4 │ │ │ │ + blx 65bf8 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r2, r4 │ │ │ │ + mov r1, r4 │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + mov r3, r8 │ │ │ │ + mov r0, r6 │ │ │ │ + movs r1, #1 │ │ │ │ + blx 65bf8 │ │ │ │ + cbnz r5, 7554e │ │ │ │ + mov r0, r8 │ │ │ │ + blx 67768 │ │ │ │ + mov r0, sl │ │ │ │ + blx 67768 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + blx 64a28 │ │ │ │ + ldr r2, [sp, #116] @ 0x74 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + movs r0, #0 │ │ │ │ + ldr.w r2, [pc, #1224] @ 759dc │ │ │ │ + ldr.w r3, [pc, #1212] @ 759d4 │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #532] @ 0x214 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w 759ca │ │ │ │ + add.w sp, sp, #540 @ 0x21c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r4, [sp, #120] @ 0x78 │ │ │ │ + strd fp, r5, [sp, #28] │ │ │ │ + strd r9, lr, [sp, #20] │ │ │ │ + str.w r8, [sp, #16] │ │ │ │ + strd r7, r4, [sp, #8] │ │ │ │ + strd sl, r6, [sp] │ │ │ │ + blx 5a3f4 │ │ │ │ + b.n 7550e │ │ │ │ + ldr r6, [sp, #124] @ 0x7c │ │ │ │ + add r3, sp, #420 @ 0x1a4 │ │ │ │ + mov r5, r3 │ │ │ │ + movs r2, #1 │ │ │ │ + mov r1, r6 │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + str r3, [sp, #160] @ 0xa0 │ │ │ │ + blx 59070 │ │ │ │ + mov r3, r5 │ │ │ │ + mov r2, r6 │ │ │ │ + movs r1, #1 │ │ │ │ + ldr r0, [sp, #120] @ 0x78 │ │ │ │ + blx 65bf8 │ │ │ │ + add r2, sp, #436 @ 0x1b4 │ │ │ │ + str r2, [sp, #164] @ 0xa4 │ │ │ │ + ldmia r2, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 5e504 │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp.w r3, #300 @ 0x12c │ │ │ │ + beq.w 7575e │ │ │ │ + add r2, sp, #212 @ 0xd4 │ │ │ │ + str.w r8, [sp, #16] │ │ │ │ + movs r3, #1 │ │ │ │ + strd r3, r3, [sp, #28] │ │ │ │ + movs r3, #21 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + add r3, sp, #336 @ 0x150 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r3, sp, #308 @ 0x134 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + add r3, sp, #252 @ 0xfc │ │ │ │ + str r3, [sp, #12] │ │ │ │ + str r2, [sp, #156] @ 0x9c │ │ │ │ + ldmia r2, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r8, {r0, r1, r2, r3} │ │ │ │ + blx 65074 │ │ │ │ + movw r3, #801 @ 0x321 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + str.w sl, [sp, #16] │ │ │ │ + cmp r3, #210 @ 0xd2 │ │ │ │ + beq.w 758ce │ │ │ │ + movs r3, #1 │ │ │ │ + movs r2, #210 @ 0xd2 │ │ │ │ + strd r3, r2, [sp, #20] │ │ │ │ + add r3, sp, #392 @ 0x188 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + add r3, sp, #240 @ 0xf0 │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 661e4 │ │ │ │ + ldr r3, [sp, #156] @ 0x9c │ │ │ │ + add r5, sp, #364 @ 0x16c │ │ │ │ + str r5, [sp, #12] │ │ │ │ + mov r6, r5 │ │ │ │ + str r5, [sp, #152] @ 0x98 │ │ │ │ + add.w r9, sp, #204 @ 0xcc │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r8, {r0, r1, r2, r3} │ │ │ │ + blx 60520 │ │ │ │ + ldr r3, [pc, #980] @ (759e0 ) │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ + ldr.w ip, [r2, r3] │ │ │ │ + add r2, sp, #12 │ │ │ │ + mov r7, r2 │ │ │ │ + str r2, [sp, #136] @ 0x88 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + add.w lr, ip, #16 │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + add r7, sp, #16 │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + mov ip, sl │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #376 @ 0x178 │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r5, {r1, r2, r3} │ │ │ │ + ldr.w r0, [fp] │ │ │ │ + blx 60ba4 │ │ │ │ + add.w lr, sp, #48 @ 0x30 │ │ │ │ + add r2, sp, #20 │ │ │ │ + str r2, [sp, #168] @ 0xa8 │ │ │ │ + mov r7, r2 │ │ │ │ + ldr.w ip, [sp, #160] @ 0xa0 │ │ │ │ + ldmia r5!, {r0, r1, r2, r3} │ │ │ │ + str.w sp, [sp, #120] @ 0x78 │ │ │ │ + stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w lr, {r0, r1, r2} │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ + ldr r5, [sp, #120] @ 0x78 │ │ │ │ + stmia r5!, {r0, r1, r2, r3} │ │ │ │ + mov.w r1, #900 @ 0x384 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + str r5, [sp, #120] @ 0x78 │ │ │ │ + str r3, [r5, #0] │ │ │ │ + ldr r0, [sp, #148] @ 0x94 │ │ │ │ + ldmia.w r8, {r2, r3} │ │ │ │ + blx 6486c │ │ │ │ + ldr r3, [sp, #156] @ 0x9c │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r8, {r0, r1, r2, r3} │ │ │ │ + blx 5d394 │ │ │ │ + mov r7, r0 │ │ │ │ + cmp r0, #1 │ │ │ │ + beq.n 75792 │ │ │ │ + mov r9, sl │ │ │ │ + add.w lr, sp, #84 @ 0x54 │ │ │ │ + ldr.w ip, [sp, #132] @ 0x84 │ │ │ │ + add r7, sp, #56 @ 0x38 │ │ │ │ + ldr r6, [sp, #152] @ 0x98 │ │ │ │ + add r5, sp, #28 │ │ │ │ + ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ + str.w sp, [sp, #124] @ 0x7c │ │ │ │ + stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + mov r4, r8 │ │ │ │ + ldmia.w r9, {r0, r1, r2} │ │ │ │ + stmia.w lr, {r0, r1, r2} │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r5!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r5, {r0, r1, r2} │ │ │ │ + ldmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldr r5, [sp, #124] @ 0x7c │ │ │ │ + stmia r5!, {r0, r1, r2, r3} │ │ │ │ + mov.w r3, #900 @ 0x384 │ │ │ │ + ldmia.w r4, {r0, r1, r2} │ │ │ │ + ldr r4, [sp, #120] @ 0x78 │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + ldr.w r0, [fp] │ │ │ │ + ldr r1, [r2, #0] │ │ │ │ + ldr r2, [sp, #148] @ 0x94 │ │ │ │ + blx 59030 │ │ │ │ + ldr r0, [sp, #132] @ 0x84 │ │ │ │ + blx 5bb30 │ │ │ │ + ldr r0, [sp, #152] @ 0x98 │ │ │ │ + blx 5bb30 │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + ldr r4, [sp, #160] @ 0xa0 │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ + blx 5e504 │ │ │ │ + mov r0, r4 │ │ │ │ + blx 67768 │ │ │ │ + b.n 754f4 │ │ │ │ + ldr r1, [pc, #660] @ (759e4 ) │ │ │ │ + movs r2, #207 @ 0xcf │ │ │ │ + mvn.w r0, #107 @ 0x6b │ │ │ │ + add r1, pc │ │ │ │ + blx 61d64 │ │ │ │ + b.n 7546a │ │ │ │ + add r2, sp, #212 @ 0xd4 │ │ │ │ + str.w r8, [sp, #20] │ │ │ │ + movs r3, #1 │ │ │ │ + strd r3, r3, [sp, #28] │ │ │ │ + movs r3, #12 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + add r3, sp, #336 @ 0x150 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r3, sp, #280 @ 0x118 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r3, sp, #252 @ 0xfc │ │ │ │ + str r3, [sp, #12] │ │ │ │ + str r2, [sp, #156] @ 0x9c │ │ │ │ + ldmia r2, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r8, {r0, r1, r2, r3} │ │ │ │ + blx 65074 │ │ │ │ + mov.w r3, #800 @ 0x320 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + b.n 755bc │ │ │ │ + movs r6, #0 │ │ │ │ + add r5, sp, #448 @ 0x1c0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r0 │ │ │ │ + mov r1, r4 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + str r5, [sp, #4] │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + str r5, [sp, #172] @ 0xac │ │ │ │ + blx 59a3c │ │ │ │ + add r3, sp, #476 @ 0x1dc │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r1, [sp, #124] @ 0x7c │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + str r3, [sp, #156] @ 0x9c │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, r6 │ │ │ │ + blx 59a3c │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r3, r6 │ │ │ │ + add r0, sp, #504 @ 0x1f8 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + str r0, [sp, #124] @ 0x7c │ │ │ │ + add r6, sp, #44 @ 0x2c │ │ │ │ + str r0, [sp, #4] │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + blx 59a3c │ │ │ │ + ldr.w r9, [sp, #156] @ 0x9c │ │ │ │ + ldr r4, [sp, #120] @ 0x78 │ │ │ │ + mov r7, r9 │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia r6!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w r6, {r0, r1, r2} │ │ │ │ + ldmia r5!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #208 @ 0xd0 │ │ │ │ + ldmia.w r5, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + ldr r2, [sp, #144] @ 0x90 │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ + ldmia.w r8, {r1, r2, r3} │ │ │ │ + blx 5d744 │ │ │ │ + ldr r5, [sp, #124] @ 0x7c │ │ │ │ + ldr r4, [sp, #136] @ 0x88 │ │ │ │ + ldmia r5!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #492 @ 0x1ec │ │ │ │ + ldmia.w r5, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r9, {r0, r1, r2, r3} │ │ │ │ + blx 64ea0 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ + cmp r3, #210 @ 0xd2 │ │ │ │ + beq.n 7592c │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + cmp r2, #211 @ 0xd3 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + bne.n 75846 │ │ │ │ + cmp.w r3, #402 @ 0x192 │ │ │ │ + beq.w 75972 │ │ │ │ + mov r4, sl │ │ │ │ + add.w r9, sp, #84 @ 0x54 │ │ │ │ + ldr.w lr, [sp, #132] @ 0x84 │ │ │ │ + add.w ip, sp, #56 @ 0x38 │ │ │ │ + ldr r7, [sp, #152] @ 0x98 │ │ │ │ + add r6, sp, #28 │ │ │ │ + ldmia r4!, {r0, r1, r2, r3} │ │ │ │ + str.w sp, [sp, #120] @ 0x78 │ │ │ │ + stmia.w r9!, {r0, r1, r2, r3} │ │ │ │ + mov r5, r8 │ │ │ │ + ldmia.w r4, {r0, r1, r2} │ │ │ │ + stmia.w r9, {r0, r1, r2} │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ + stmia.w ip, {r0, r1, r2} │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia r6!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w r6, {r0, r1, r2} │ │ │ │ + ldmia r5!, {r0, r1, r2, r3} │ │ │ │ + ldr r4, [sp, #120] @ 0x78 │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + mov.w r3, #900 @ 0x384 │ │ │ │ + ldmia.w r5, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldrd r1, r2, [sp, #144] @ 0x90 │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ + blx 59030 │ │ │ │ + ldr.w r5, [fp] │ │ │ │ + cmp r5, #210 @ 0xd2 │ │ │ │ + beq.n 758f0 │ │ │ │ + cmp r5, #211 @ 0xd3 │ │ │ │ + bne.n 758ba │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp.w r3, #400 @ 0x190 │ │ │ │ + beq.n 75998 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + blx 5bb30 │ │ │ │ + ldr r0, [sp, #156] @ 0x9c │ │ │ │ + blx 5bb30 │ │ │ │ + ldr r0, [sp, #172] @ 0xac │ │ │ │ + blx 5bb30 │ │ │ │ + b.n 75726 │ │ │ │ + movs r3, #1 │ │ │ │ + movs r1, #200 @ 0xc8 │ │ │ │ + strd r3, r1, [sp, #20] │ │ │ │ + add r3, sp, #392 @ 0x188 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + add r3, sp, #240 @ 0xf0 │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 60d00 │ │ │ │ + b.n 755ea │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp.w r3, #402 @ 0x192 │ │ │ │ + bne.n 758ba │ │ │ │ + mov r6, sl │ │ │ │ + ldr r4, [sp, #168] @ 0xa8 │ │ │ │ + add.w ip, sp, #512 @ 0x200 │ │ │ │ + mov r7, sp │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov r0, r5 │ │ │ │ + mov.w r1, #450 @ 0x1c2 │ │ │ │ + ldr.w r3, [ip] │ │ │ │ + str r3, [r7, #0] │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ + blx 66e58 │ │ │ │ + b.n 758ba │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + cmp.w r3, #400 @ 0x190 │ │ │ │ + bne.n 75846 │ │ │ │ + mov r5, sl │ │ │ │ + ldr r4, [sp, #168] @ 0xa8 │ │ │ │ + add r6, sp, #512 @ 0x200 │ │ │ │ + mov r7, sp │ │ │ │ + ldmia r5!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r5, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + movw r1, #451 @ 0x1c3 │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + str r3, [r2, #0] │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ + blx 66e58 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + b.n 75846 │ │ │ │ + mov r5, sl │ │ │ │ + ldr r4, [sp, #168] @ 0xa8 │ │ │ │ + add r6, sp, #512 @ 0x200 │ │ │ │ + mov r7, sp │ │ │ │ + ldmia r5!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r5, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov.w r1, #450 @ 0x1c2 │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + str r3, [r2, #0] │ │ │ │ + b.n 7595c │ │ │ │ + mov r6, sl │ │ │ │ + ldr r4, [sp, #168] @ 0xa8 │ │ │ │ + add.w ip, sp, #512 @ 0x200 │ │ │ │ + mov r7, sp │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov r0, r5 │ │ │ │ + movw r1, #451 @ 0x1c3 │ │ │ │ + ldr.w r3, [ip] │ │ │ │ + str r3, [r7, #0] │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ + blx 66e58 │ │ │ │ + b.n 758ba │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + lsrs r4, r2, #20 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + lsrs r4, r6, #19 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + lsrs r0, r7, #15 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ + movs r0, r0 │ │ │ │ + movs r1, #250 @ 0xfa │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 000759e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -20656,15 +20656,15 @@ │ │ │ │ nop │ │ │ │ lsls r0, r2, #28 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r7, #25 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r2, r1, #2 │ │ │ │ + subs r2, r0, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00075ae8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -20758,15 +20758,15 @@ │ │ │ │ nop │ │ │ │ lsls r0, r2, #24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r7, #21 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r2, r1, #6 │ │ │ │ + adds r2, r0, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00075be8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -20860,15 +20860,15 @@ │ │ │ │ nop │ │ │ │ lsls r0, r2, #20 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r7, #17 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r2, r1, #2 │ │ │ │ + adds r2, r0, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00075ce8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -20962,47 +20962,188 @@ │ │ │ │ nop │ │ │ │ lsls r0, r2, #16 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r7, #13 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r2, r1, r6 │ │ │ │ + subs r2, r0, r7 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +00075de8 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ + ldr r5, [pc, #296] @ (75f24 ) │ │ │ │ + sub sp, #20 │ │ │ │ + ldr r4, [pc, #296] @ (75f28 ) │ │ │ │ + mov r6, r2 │ │ │ │ + add r5, pc │ │ │ │ + movs r2, #0 │ │ │ │ + ldr.w fp, [sp, #96] @ 0x60 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r1, [pc, #280] @ (75f2c ) │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + mov.w r4, #0 │ │ │ │ + str.w r2, [fp] │ │ │ │ + add r1, pc │ │ │ │ + mov r4, r0 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ + ldr.w r9, [sp, #72] @ 0x48 │ │ │ │ + ldr.w sl, [sp, #80] @ 0x50 │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #248] @ (75f30 ) │ │ │ │ + mov r2, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r4, r2 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + orrs r0, r4 │ │ │ │ + beq.n 75eca │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 75e96 │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 75eda │ │ │ │ + ldr r0, [r7, #0] │ │ │ │ + cmp r0, #0 │ │ │ │ + blt.n 75ed2 │ │ │ │ + ldr.w r4, [r8] │ │ │ │ + cmp r4, #0 │ │ │ │ + blt.n 75ee2 │ │ │ │ + ldr.w r5, [r9] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne.n 75eea │ │ │ │ + cmp r5, #0 │ │ │ │ + ble.n 75ef6 │ │ │ │ + cmp r0, #1 │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + it lt │ │ │ │ + movlt r0, #1 │ │ │ │ + cmp r1, r0 │ │ │ │ + blt.n 75f14 │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + cmp r4, #0 │ │ │ │ + beq.n 75efe │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r0, r2 │ │ │ │ + it lt │ │ │ │ + movlt r0, #1 │ │ │ │ + cmp r0, r1 │ │ │ │ + ble.n 75f02 │ │ │ │ + mvn.w r1, #12 │ │ │ │ + movs r3, #13 │ │ │ │ + b.n 75e9c │ │ │ │ + mvn.w r1, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str.w r1, [fp] │ │ │ │ + ldr r0, [pc, #144] @ (75f34 ) │ │ │ │ + add r1, sp, #8 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #132] @ (75f38 ) │ │ │ │ + ldr r3, [pc, #116] @ (75f28 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 75f1c │ │ │ │ + add sp, #20 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 75e9c │ │ │ │ + mvn.w r1, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 75e9c │ │ │ │ + mvn.w r1, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 75e9c │ │ │ │ + mvn.w r1, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 75e9c │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r1, r2 │ │ │ │ + it lt │ │ │ │ + movlt r1, #1 │ │ │ │ + cmp r1, r5 │ │ │ │ + ble.n 75e6c │ │ │ │ + mvn.w r1, #8 │ │ │ │ + movs r3, #9 │ │ │ │ + b.n 75e9c │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.n 75e8e │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + cbnz r3, 75f20 │ │ │ │ + cmp r2, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 75eb0 │ │ │ │ + mvn.w r1, #10 │ │ │ │ + movs r3, #11 │ │ │ │ + b.n 75e9c │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 75ea0 │ │ │ │ + lsls r0, r2, #12 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + subs r2, r7, r5 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + stmia r7!, {r3, r5} │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + subs r6, r6, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ + lsls r4, r3, #9 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ │ │ │ │ -00075de8 : │ │ │ │ +00075f3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r5, [pc, #184] @ (75eb4 ) │ │ │ │ + ldr r5, [pc, #184] @ (76008 ) │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ - ldr r4, [pc, #184] @ (75eb8 ) │ │ │ │ + ldr r4, [pc, #184] @ (7600c ) │ │ │ │ mov r8, r0 │ │ │ │ add r5, pc │ │ │ │ mov r7, r3 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r2 │ │ │ │ blx 65a7c │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 75e84 │ │ │ │ + beq.n 75fd8 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 75e86 │ │ │ │ + beq.n 75fda │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 75e84 │ │ │ │ + beq.n 75fd8 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 75ea0 │ │ │ │ + ble.n 75ff4 │ │ │ │ add r0, sp, #20 │ │ │ │ blx 67538 │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #16 │ │ │ │ blx 6677c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r5, sp, #24 │ │ │ │ @@ -21028,71 +21169,71 @@ │ │ │ │ blx 64a28 │ │ │ │ adds r3, r4, #1 │ │ │ │ ite ne │ │ │ │ addne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ str r4, [r6, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (75ebc ) │ │ │ │ - ldr r3, [pc, #44] @ (75eb8 ) │ │ │ │ + ldr r2, [pc, #52] @ (76010 ) │ │ │ │ + ldr r3, [pc, #44] @ (7600c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 75eb0 │ │ │ │ + bne.n 76004 │ │ │ │ add sp, #56 @ 0x38 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r1, [pc, #28] @ (75ec0 ) │ │ │ │ + ldr r1, [pc, #28] @ (76014 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 75e32 │ │ │ │ + b.n 75f86 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - lsls r0, r2, #12 │ │ │ │ + lsls r4, r7, #6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #10 │ │ │ │ + lsls r2, r6, #4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r0, r7, r2 │ │ │ │ + adds r0, r5, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00075ec4 : │ │ │ │ +00076018 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r5, [pc, #184] @ (75f90 ) │ │ │ │ + ldr r5, [pc, #184] @ (760e4 ) │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ - ldr r4, [pc, #184] @ (75f94 ) │ │ │ │ + ldr r4, [pc, #184] @ (760e8 ) │ │ │ │ mov r8, r0 │ │ │ │ add r5, pc │ │ │ │ mov r7, r3 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r2 │ │ │ │ blx 632ec │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 75f60 │ │ │ │ + beq.n 760b4 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 75f62 │ │ │ │ + beq.n 760b6 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 75f60 │ │ │ │ + beq.n 760b4 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 75f7c │ │ │ │ + ble.n 760d0 │ │ │ │ add r0, sp, #20 │ │ │ │ blx 67538 │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #16 │ │ │ │ blx 6677c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r5, sp, #24 │ │ │ │ @@ -21118,71 +21259,71 @@ │ │ │ │ blx 64a28 │ │ │ │ adds r3, r4, #1 │ │ │ │ ite ne │ │ │ │ addne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ str r4, [r6, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (75f98 ) │ │ │ │ - ldr r3, [pc, #44] @ (75f94 ) │ │ │ │ + ldr r2, [pc, #52] @ (760ec ) │ │ │ │ + ldr r3, [pc, #44] @ (760e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 75f8c │ │ │ │ + bne.n 760e0 │ │ │ │ add sp, #56 @ 0x38 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r1, [pc, #28] @ (75f9c ) │ │ │ │ + ldr r1, [pc, #28] @ (760f0 ) │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 75f0e │ │ │ │ + b.n 76062 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - lsls r4, r6, #8 │ │ │ │ + lsls r0, r4, #3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #6 │ │ │ │ + lsls r6, r2, #1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r4, r3, r7 │ │ │ │ + adds r4, r1, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00075fa0 : │ │ │ │ +000760f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r5, [pc, #184] @ (7606c ) │ │ │ │ + ldr r5, [pc, #184] @ (761c0 ) │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ - ldr r4, [pc, #184] @ (76070 ) │ │ │ │ + ldr r4, [pc, #184] @ (761c4 ) │ │ │ │ mov r8, r0 │ │ │ │ add r5, pc │ │ │ │ mov r7, r3 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r2 │ │ │ │ blx 62470 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 7603c │ │ │ │ + beq.n 76190 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 7603e │ │ │ │ + beq.n 76192 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 7603c │ │ │ │ + beq.n 76190 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 76058 │ │ │ │ + ble.n 761ac │ │ │ │ add r0, sp, #20 │ │ │ │ blx 67538 │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #16 │ │ │ │ blx 6677c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r5, sp, #24 │ │ │ │ @@ -21208,71 +21349,70 @@ │ │ │ │ blx 64a28 │ │ │ │ adds r3, r4, #1 │ │ │ │ ite ne │ │ │ │ addne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ str r4, [r6, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (76074 ) │ │ │ │ - ldr r3, [pc, #44] @ (76070 ) │ │ │ │ + ldr r2, [pc, #52] @ (761c8 ) │ │ │ │ + ldr r3, [pc, #44] @ (761c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 76068 │ │ │ │ + bne.n 761bc │ │ │ │ add sp, #56 @ 0x38 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r1, [pc, #28] @ (76078 ) │ │ │ │ + ldr r1, [pc, #28] @ (761cc ) │ │ │ │ movs r2, #87 @ 0x57 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 75fea │ │ │ │ + b.n 7613e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - lsls r0, r3, #5 │ │ │ │ + movs r4, r0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #3 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - adds r0, r0, r4 │ │ │ │ + vhadd.u q8, q5, q8 │ │ │ │ + asrs r0, r6, #31 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007607c : │ │ │ │ +000761d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r5, [pc, #184] @ (76148 ) │ │ │ │ + ldr r5, [pc, #184] @ (7629c ) │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ - ldr r4, [pc, #184] @ (7614c ) │ │ │ │ + ldr r4, [pc, #184] @ (762a0 ) │ │ │ │ mov r8, r0 │ │ │ │ add r5, pc │ │ │ │ mov r7, r3 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r2 │ │ │ │ blx 623f8 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 76118 │ │ │ │ + beq.n 7626c │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 7611a │ │ │ │ + beq.n 7626e │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 76118 │ │ │ │ + beq.n 7626c │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 76134 │ │ │ │ + ble.n 76288 │ │ │ │ add r0, sp, #20 │ │ │ │ blx 67538 │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #16 │ │ │ │ blx 6677c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r5, sp, #24 │ │ │ │ @@ -21298,70 +21438,69 @@ │ │ │ │ blx 64a28 │ │ │ │ adds r3, r4, #1 │ │ │ │ ite ne │ │ │ │ addne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ str r4, [r6, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (76150 ) │ │ │ │ - ldr r3, [pc, #44] @ (7614c ) │ │ │ │ + ldr r2, [pc, #52] @ (762a4 ) │ │ │ │ + ldr r3, [pc, #44] @ (762a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 76144 │ │ │ │ + bne.n 76298 │ │ │ │ add sp, #56 @ 0x38 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r1, [pc, #28] @ (76154 ) │ │ │ │ + ldr r1, [pc, #28] @ (762a8 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 760c6 │ │ │ │ + b.n 7621a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - lsls r4, r7, #1 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ + vhadd.u32 q0, q4, q8 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vswp q8, q8 │ │ │ │ - adds r4, r4, r0 │ │ │ │ + cdp2 0, 9, cr0, cr14, cr0, {3} │ │ │ │ + asrs r4, r2, #28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00076158 : │ │ │ │ +000762ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r5, [pc, #184] @ (76224 ) │ │ │ │ + ldr r5, [pc, #184] @ (76378 ) │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ - ldr r4, [pc, #184] @ (76228 ) │ │ │ │ + ldr r4, [pc, #184] @ (7637c ) │ │ │ │ mov r8, r0 │ │ │ │ add r5, pc │ │ │ │ mov r7, r3 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r2 │ │ │ │ blx 58b40 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 761f4 │ │ │ │ + beq.n 76348 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 761f6 │ │ │ │ + beq.n 7634a │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 761f4 │ │ │ │ + beq.n 76348 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 76210 │ │ │ │ + ble.n 76364 │ │ │ │ add r0, sp, #20 │ │ │ │ blx 67538 │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #16 │ │ │ │ blx 6677c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r5, sp, #24 │ │ │ │ @@ -21387,69 +21526,69 @@ │ │ │ │ blx 64a28 │ │ │ │ adds r3, r4, #1 │ │ │ │ ite ne │ │ │ │ addne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ str r4, [r6, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (7622c ) │ │ │ │ - ldr r3, [pc, #44] @ (76228 ) │ │ │ │ + ldr r2, [pc, #52] @ (76380 ) │ │ │ │ + ldr r3, [pc, #44] @ (7637c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 76220 │ │ │ │ + bne.n 76374 │ │ │ │ add sp, #56 @ 0x38 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r1, [pc, #28] @ (76230 ) │ │ │ │ + ldr r1, [pc, #28] @ (76384 ) │ │ │ │ movs r2, #117 @ 0x75 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 761a2 │ │ │ │ + b.n 762f6 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - vmla.i32 q0, q0, d0[1] │ │ │ │ + cdp2 0, 4, cr0, cr12, cr0, {3} │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u16 q0, q3, q8 │ │ │ │ - asrs r0, r1, #29 │ │ │ │ + stc2l 0, cr0, [r2, #384] @ 0x180 │ │ │ │ + asrs r0, r7, #24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00076234 : │ │ │ │ +00076388 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r5, [pc, #184] @ (76300 ) │ │ │ │ + ldr r5, [pc, #184] @ (76454 ) │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ - ldr r4, [pc, #184] @ (76304 ) │ │ │ │ + ldr r4, [pc, #184] @ (76458 ) │ │ │ │ mov r8, r0 │ │ │ │ add r5, pc │ │ │ │ mov r7, r3 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r2 │ │ │ │ blx 5af18 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 762d0 │ │ │ │ + beq.n 76424 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 762d2 │ │ │ │ + beq.n 76426 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 762d0 │ │ │ │ + beq.n 76424 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 762ec │ │ │ │ + ble.n 76440 │ │ │ │ add r0, sp, #20 │ │ │ │ blx 67538 │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #16 │ │ │ │ blx 6677c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r5, sp, #24 │ │ │ │ @@ -21475,69 +21614,69 @@ │ │ │ │ blx 64a28 │ │ │ │ adds r3, r4, #1 │ │ │ │ ite ne │ │ │ │ addne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ str r4, [r6, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (76308 ) │ │ │ │ - ldr r3, [pc, #44] @ (76304 ) │ │ │ │ + ldr r2, [pc, #52] @ (7645c ) │ │ │ │ + ldr r3, [pc, #44] @ (76458 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 762fc │ │ │ │ + bne.n 76450 │ │ │ │ add sp, #56 @ 0x38 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r1, [pc, #28] @ (7630c ) │ │ │ │ + ldr r1, [pc, #28] @ (76460 ) │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 7627e │ │ │ │ + b.n 763d2 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - cdp2 0, 12, cr0, cr4, cr0, {3} │ │ │ │ + ldc2l 0, cr0, [r0, #-384]! @ 0xfffffe80 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 3, cr0, cr10, cr0, {3} │ │ │ │ - asrs r4, r5, #25 │ │ │ │ + stc2l 0, cr0, [r6], #384 @ 0x180 │ │ │ │ + asrs r4, r3, #21 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00076310 : │ │ │ │ +00076464 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r5, [pc, #184] @ (763dc ) │ │ │ │ + ldr r5, [pc, #184] @ (76530 ) │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ - ldr r4, [pc, #184] @ (763e0 ) │ │ │ │ + ldr r4, [pc, #184] @ (76534 ) │ │ │ │ mov r8, r0 │ │ │ │ add r5, pc │ │ │ │ mov r7, r3 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r2 │ │ │ │ blx 5f0ec │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 763ac │ │ │ │ + beq.n 76500 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 763ae │ │ │ │ + beq.n 76502 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 763ac │ │ │ │ + beq.n 76500 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 763c8 │ │ │ │ + ble.n 7651c │ │ │ │ add r0, sp, #20 │ │ │ │ blx 67538 │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #16 │ │ │ │ blx 6677c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r5, sp, #24 │ │ │ │ @@ -21563,69 +21702,69 @@ │ │ │ │ blx 64a28 │ │ │ │ adds r3, r4, #1 │ │ │ │ ite ne │ │ │ │ addne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ str r4, [r6, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (763e4 ) │ │ │ │ - ldr r3, [pc, #44] @ (763e0 ) │ │ │ │ + ldr r2, [pc, #52] @ (76538 ) │ │ │ │ + ldr r3, [pc, #44] @ (76534 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 763d8 │ │ │ │ + bne.n 7652c │ │ │ │ add sp, #56 @ 0x38 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r1, [pc, #28] @ (763e8 ) │ │ │ │ + ldr r1, [pc, #28] @ (7653c ) │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 7635a │ │ │ │ + b.n 764ae │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - stc2l 0, cr0, [r8, #384]! @ 0x180 │ │ │ │ + ldc2 0, cr0, [r4], {96} @ 0x60 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [lr, #-384] @ 0xfffffe80 │ │ │ │ - asrs r0, r2, #22 │ │ │ │ + stc2 0, cr0, [sl], {96} @ 0x60 │ │ │ │ + asrs r0, r0, #18 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -000763ec : │ │ │ │ +00076540 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r5, [pc, #184] @ (764b8 ) │ │ │ │ + ldr r5, [pc, #184] @ (7660c ) │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ - ldr r4, [pc, #184] @ (764bc ) │ │ │ │ + ldr r4, [pc, #184] @ (76610 ) │ │ │ │ mov r8, r0 │ │ │ │ add r5, pc │ │ │ │ mov r7, r3 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r2 │ │ │ │ blx 5eabc │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 76488 │ │ │ │ + beq.n 765dc │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 7648a │ │ │ │ + beq.n 765de │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 76488 │ │ │ │ + beq.n 765dc │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 764a4 │ │ │ │ + ble.n 765f8 │ │ │ │ add r0, sp, #20 │ │ │ │ blx 67538 │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #16 │ │ │ │ blx 6677c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r5, sp, #24 │ │ │ │ @@ -21651,186 +21790,548 @@ │ │ │ │ blx 64a28 │ │ │ │ adds r3, r4, #1 │ │ │ │ ite ne │ │ │ │ addne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ str r4, [r6, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (764c0 ) │ │ │ │ - ldr r3, [pc, #44] @ (764bc ) │ │ │ │ + ldr r2, [pc, #52] @ (76614 ) │ │ │ │ + ldr r3, [pc, #44] @ (76610 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 764b4 │ │ │ │ + bne.n 76608 │ │ │ │ add sp, #56 @ 0x38 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r1, [pc, #28] @ (764c4 ) │ │ │ │ + ldr r1, [pc, #28] @ (76618 ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 76436 │ │ │ │ + b.n 7658a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - stc2 0, cr0, [ip, #-384] @ 0xfffffe80 │ │ │ │ + @ instruction: 0xfbb80060 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r2], {96} @ 0x60 │ │ │ │ - asrs r4, r6, #18 │ │ │ │ + @ instruction: 0xfb2e0060 │ │ │ │ + asrs r4, r4, #14 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -000764c8 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ +0007661c : │ │ │ │ + push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r5, [pc, #296] @ (76604 ) │ │ │ │ - sub sp, #20 │ │ │ │ - ldr r4, [pc, #296] @ (76608 ) │ │ │ │ - mov r6, r2 │ │ │ │ + str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ + ldr r5, [pc, #152] @ (766c4 ) │ │ │ │ + sub sp, #12 │ │ │ │ + ldr r3, [pc, #152] @ (766c8 ) │ │ │ │ add r5, pc │ │ │ │ - movs r2, #0 │ │ │ │ - ldr.w fp, [sp, #96] @ 0x60 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r1, [pc, #280] @ (7660c ) │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - mov.w r4, #0 │ │ │ │ - str.w r2, [fp] │ │ │ │ - add r1, pc │ │ │ │ - mov r4, r0 │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + ldr r5, [sp, #24] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - ldr.w r9, [sp, #72] @ 0x48 │ │ │ │ - ldr.w sl, [sp, #80] @ 0x50 │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #248] @ (76610 ) │ │ │ │ - mov r2, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r4, r2 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - orrs r0, r4 │ │ │ │ - beq.n 765aa │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 76576 │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 765ba │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ - cmp r0, #0 │ │ │ │ - blt.n 765b2 │ │ │ │ - ldr.w r4, [r8] │ │ │ │ - cmp r4, #0 │ │ │ │ - blt.n 765c2 │ │ │ │ - ldr.w r5, [r9] │ │ │ │ + mov.w r3, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r4, #0] │ │ │ │ + ldr r3, [r0, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 7668c │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 765ca │ │ │ │ - cmp r5, #0 │ │ │ │ - ble.n 765d6 │ │ │ │ - cmp r0, #1 │ │ │ │ - ldr.w r1, [sl] │ │ │ │ + ble.n 7665c │ │ │ │ + cmp r3, #1 │ │ │ │ + mov r0, r3 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r1, r0 │ │ │ │ - blt.n 765f4 │ │ │ │ + ble.n 76694 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #104] @ (766cc ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #88] @ (766d0 ) │ │ │ │ + ldr r3, [pc, #80] @ (766c8 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 766c0 │ │ │ │ + add sp, #12 │ │ │ │ + pop {r4, r5, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 76662 │ │ │ │ + cmp r1, r3 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + it ge │ │ │ │ + movge r1, r3 │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + cmpge r2, r1 │ │ │ │ + itt lt │ │ │ │ + mvnlt.w r2, #2 │ │ │ │ + movlt r3, #3 │ │ │ │ + blt.n 76662 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r0, r3 │ │ │ │ + it le │ │ │ │ + movle.w r0, #512 @ 0x200 │ │ │ │ + ble.n 76674 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 76662 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + @ instruction: 0xfae00060 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + asrs r0, r4, #13 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + @ instruction: 0xfa980060 │ │ │ │ + │ │ │ │ +000766d4 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ + mov r8, r1 │ │ │ │ + ldr r1, [pc, #268] @ (767f4 ) │ │ │ │ + ldr r2, [pc, #268] @ (767f8 ) │ │ │ │ + sub sp, #24 │ │ │ │ + add r1, pc │ │ │ │ + mov sl, r0 │ │ │ │ + ldr r0, [pc, #264] @ (767fc ) │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ + add r0, pc │ │ │ │ + ldr r1, [pc, #256] @ (76800 ) │ │ │ │ + movs r4, #1 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #20] │ │ │ │ + mov.w r2, #0 │ │ │ │ + ldr r2, [pc, #248] @ (76804 ) │ │ │ │ + add r1, pc │ │ │ │ + str.w r8, [sp] │ │ │ │ + add r2, pc │ │ │ │ + str r3, [r7, #0] │ │ │ │ + adds r3, r0, #4 │ │ │ │ + strd r3, r3, [sp, #4] │ │ │ │ + mov r3, sl │ │ │ │ + str r4, [sp, #16] │ │ │ │ + ldrd r6, r9, [sp, #72] @ 0x48 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + cmp r0, r1 │ │ │ │ + it lt │ │ │ │ + movlt r0, r1 │ │ │ │ + ldr.w ip, [r9] │ │ │ │ + adds r1, r2, r3 │ │ │ │ + cmp r2, #0 │ │ │ │ + mul.w r0, r1, r0 │ │ │ │ + mov.w r1, #0 │ │ │ │ + vmov s15, r0 │ │ │ │ + str r1, [r6, #4] │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r6] │ │ │ │ + blt.n 767c2 │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 767a8 │ │ │ │ + cmp r2, r4 │ │ │ │ + ldr r0, [r5, #0] │ │ │ │ + mov r1, r2 │ │ │ │ + it lt │ │ │ │ + movlt r1, r4 │ │ │ │ + cmp r0, r1 │ │ │ │ + blt.n 767c8 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r1, [sp, #16] │ │ │ │ + it lt │ │ │ │ + movlt r1, r3 │ │ │ │ + cmp ip, r1 │ │ │ │ + blt.n 767d0 │ │ │ │ + ldr r4, [r7, #0] │ │ │ │ + cmp r4, #0 │ │ │ │ + blt.n 767ea │ │ │ │ + cmp r2, r3 │ │ │ │ + mov.w r0, #512 @ 0x200 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + cbnz r2, 7678e │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + str r3, [r6, #0] │ │ │ │ + ldr r2, [pc, #120] @ (76808 ) │ │ │ │ + ldr r3, [pc, #100] @ (767f8 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 767ee │ │ │ │ + add sp, #24 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + mvn.w r3, #1 │ │ │ │ + movs r4, #2 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + ldr r0, [pc, #88] @ (7680c ) │ │ │ │ + add r1, sp, #16 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + b.n 7678e │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + b.n 767ae │ │ │ │ + mvn.w r3, #3 │ │ │ │ + movs r4, #4 │ │ │ │ + b.n 767ae │ │ │ │ + cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ + beq.n 767e0 │ │ │ │ + mvn.w r3, #9 │ │ │ │ + movs r4, #10 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + b.n 767b0 │ │ │ │ + ldr r4, [r7, #0] │ │ │ │ cmp r4, #0 │ │ │ │ - beq.n 765de │ │ │ │ + it ge │ │ │ │ + movge r0, #112 @ 0x70 │ │ │ │ + bge.n 7678e │ │ │ │ + negs r4, r4 │ │ │ │ + b.n 767b0 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + @ instruction: 0xfa240060 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldr r6, [r0, r4] │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + asrs r2, r1, #11 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + asrs r0, r0, #11 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldr??.w r0, [lr, r0, lsl #2] │ │ │ │ + asrs r6, r3, #8 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +00076810 : │ │ │ │ + push {r4, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ + ldr.w ip, [pc, #128] @ 768a0 │ │ │ │ + sub sp, #8 │ │ │ │ + ldr r2, [pc, #124] @ (768a4 ) │ │ │ │ + add ip, pc │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + ldr.w r2, [ip, r2] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r4, #0] │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 7688a │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 76870 │ │ │ │ cmp r2, #1 │ │ │ │ - mov r0, r2 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ it lt │ │ │ │ - movlt r0, #1 │ │ │ │ - cmp r0, r1 │ │ │ │ - ble.n 765e2 │ │ │ │ - mvn.w r1, #12 │ │ │ │ - movs r3, #13 │ │ │ │ - b.n 7657c │ │ │ │ - mvn.w r1, #1 │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge.w r0, #512 @ 0x200 │ │ │ │ + blt.n 76892 │ │ │ │ + ldr r2, [pc, #76] @ (768a8 ) │ │ │ │ + ldr r3, [pc, #72] @ (768a4 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 7689a │ │ │ │ + add sp, #8 │ │ │ │ + pop {r4, pc} │ │ │ │ + mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - str.w r1, [fp] │ │ │ │ - ldr r0, [pc, #144] @ (76614 ) │ │ │ │ - add r1, sp, #8 │ │ │ │ - str r3, [sp, #8] │ │ │ │ + ldr r0, [pc, #52] @ (768ac ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + b.n 76858 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 76876 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 76876 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + str??.w r0, [sl, #96] @ 0x60 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldrh.w r0, [r4, #96] @ 0x60 │ │ │ │ + asrs r0, r4, #5 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +000768b0 : │ │ │ │ + push {r4, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ + ldr.w ip, [pc, #124] @ 7693c │ │ │ │ + sub sp, #8 │ │ │ │ + ldr r2, [pc, #120] @ (76940 ) │ │ │ │ + add ip, pc │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr.w r2, [ip, r2] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r4, #0] │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 76930 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 76900 │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge.w r0, #512 @ 0x200 │ │ │ │ + bge.n 76918 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 76906 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #60] @ (76944 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #132] @ (76618 ) │ │ │ │ - ldr r3, [pc, #116] @ (76608 ) │ │ │ │ + ldr r2, [pc, #44] @ (76948 ) │ │ │ │ + ldr r3, [pc, #36] @ (76940 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 765fc │ │ │ │ - add sp, #20 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ + bne.n 76938 │ │ │ │ + add sp, #8 │ │ │ │ + pop {r4, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7657c │ │ │ │ - mvn.w r1, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 7657c │ │ │ │ - mvn.w r1, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 7657c │ │ │ │ - mvn.w r1, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 7657c │ │ │ │ + b.n 76906 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + str.w r0, [sl, r0, lsl #2] │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + asrs r0, r3, #3 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + @ instruction: 0xf7f40060 │ │ │ │ + │ │ │ │ +0007694c : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ + mov r7, r2 │ │ │ │ + ldr r2, [pc, #360] @ (76ac8 ) │ │ │ │ + ldr r3, [pc, #360] @ (76acc ) │ │ │ │ + sub sp, #28 │ │ │ │ + add r2, pc │ │ │ │ + mov fp, r0 │ │ │ │ + ldr r0, [pc, #356] @ (76ad0 ) │ │ │ │ + mov r6, r1 │ │ │ │ + ldr.w r8, [sp, #80] @ 0x50 │ │ │ │ + movs r5, #64 @ 0x40 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + add r0, pc │ │ │ │ + ldr r2, [pc, #348] @ (76ad4 ) │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #20] │ │ │ │ + mov.w r3, #0 │ │ │ │ + strd r1, r7, [sp] │ │ │ │ + ldr r1, [pc, #336] @ (76ad8 ) │ │ │ │ + movs r3, #0 │ │ │ │ + add r2, pc │ │ │ │ + str.w r3, [r8] │ │ │ │ + add r1, pc │ │ │ │ + adds r3, r0, #4 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, fp │ │ │ │ + str r5, [sp, #16] │ │ │ │ + ldrd r9, r4, [sp, #64] @ 0x40 │ │ │ │ + ldrd r5, sl, [sp, #72] @ 0x48 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + cmp r0, r1 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + it ge │ │ │ │ + movge r0, r1 │ │ │ │ + cmp r2, #0 │ │ │ │ + mul.w r0, r2, r0 │ │ │ │ + vmov s15, r0 │ │ │ │ + mov.w r0, #0 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r5] │ │ │ │ + blt.n 76a14 │ │ │ │ + ldr r6, [r6, #0] │ │ │ │ + cmp r6, #0 │ │ │ │ + ble.n 769e0 │ │ │ │ cmp r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ - cmp r1, r5 │ │ │ │ - ble.n 7654c │ │ │ │ - mvn.w r1, #8 │ │ │ │ - movs r3, #9 │ │ │ │ - b.n 7657c │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.n 7656e │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - cbnz r3, 76600 │ │ │ │ - cmp r2, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 76590 │ │ │ │ - mvn.w r1, #10 │ │ │ │ - movs r3, #11 │ │ │ │ - b.n 7657c │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ + cmp r6, r1 │ │ │ │ + ble.n 76a1c │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str.w r2, [r8] │ │ │ │ + ldr r0, [pc, #240] @ (76adc ) │ │ │ │ + add r1, sp, #16 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #228] @ (76ae0 ) │ │ │ │ + ldr r3, [pc, #204] @ (76acc ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 76ac2 │ │ │ │ + add sp, #28 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 769e6 │ │ │ │ + cmp r2, r6 │ │ │ │ + ldr r7, [r7, #0] │ │ │ │ + mov ip, r2 │ │ │ │ + it ge │ │ │ │ + movge ip, r6 │ │ │ │ + cmp r2, r7 │ │ │ │ + it ge │ │ │ │ + cmpge r7, ip │ │ │ │ + itt lt │ │ │ │ + mvnlt.w r2, #2 │ │ │ │ + movlt r3, #3 │ │ │ │ + blt.n 769e6 │ │ │ │ + ldr.w ip, [r9] │ │ │ │ + cmp r1, ip │ │ │ │ + bgt.n 76a9c │ │ │ │ + cmp r3, r1 │ │ │ │ + blt.n 76aa4 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 76abe │ │ │ │ + cmp r6, #1 │ │ │ │ + ittt ne │ │ │ │ + addne.w r1, r4, r6, lsl #3 │ │ │ │ + movne r3, r4 │ │ │ │ + subne r1, #8 │ │ │ │ + beq.n 76a64 │ │ │ │ + str r0, [r3, #0] │ │ │ │ + adds r3, #8 │ │ │ │ + str.w r0, [r3, #-4] │ │ │ │ + cmp r1, r3 │ │ │ │ + bne.n 76a58 │ │ │ │ + cmp r7, #1 │ │ │ │ + mov r3, r7 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + ble.n 76a88 │ │ │ │ + add.w r1, r4, r2, lsl #3 │ │ │ │ + add.w r3, r4, r3, lsl #3 │ │ │ │ + movs r2, #0 │ │ │ │ + str.w r2, [r3, #-8] │ │ │ │ + adds r3, #8 │ │ │ │ + str.w r2, [r3, #-12] │ │ │ │ + cmp r1, r3 │ │ │ │ + bne.n 76a7a │ │ │ │ + cmp r7, r6 │ │ │ │ + it gt │ │ │ │ + movgt.w r0, #512 @ 0x200 │ │ │ │ + bgt.n 769fa │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + str r3, [r5, #0] │ │ │ │ + b.n 769fa │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 769e6 │ │ │ │ + adds r3, #1 │ │ │ │ + beq.n 76ab4 │ │ │ │ + mvn.w r2, #7 │ │ │ │ + movs r3, #8 │ │ │ │ + str.w r2, [r8] │ │ │ │ + b.n 769ea │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + movs r0, #112 @ 0x70 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n 769fa │ │ │ │ negs r3, r3 │ │ │ │ - b.n 76580 │ │ │ │ - ldc2 0, cr0, [r0], #-384 @ 0xfffffe80 │ │ │ │ + b.n 769ea │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + @ instruction: 0xf7ac0060 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #18 │ │ │ │ + ldrsb r4, [r2, r2] │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + asrs r0, r1, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r0!, {r3, r4} │ │ │ │ + asrs r6, r3, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r0, #16 │ │ │ │ + lsrs r4, r7, #31 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xfb7c0060 │ │ │ │ + @ instruction: 0xf7120060 │ │ │ │ │ │ │ │ -0007661c : │ │ │ │ +00076ae4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ - ldr r5, [pc, #208] @ (76700 ) │ │ │ │ + ldr r5, [pc, #208] @ (76bc8 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ - ldr r4, [pc, #208] @ (76704 ) │ │ │ │ + ldr r4, [pc, #208] @ (76bcc ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r9, [sp, #104] @ 0x68 │ │ │ │ ldr.w r8, [sp, #108] @ 0x6c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -21838,23 +22339,23 @@ │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov.w r4, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov r4, r3 │ │ │ │ blx 5bb48 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 766ce │ │ │ │ + beq.n 76b96 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 766d0 │ │ │ │ + beq.n 76b98 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 766ce │ │ │ │ + beq.n 76b96 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 766ea │ │ │ │ + ble.n 76bb2 │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #28 │ │ │ │ blx 6677c │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #32 │ │ │ │ @@ -21883,48 +22384,48 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (76708 ) │ │ │ │ - ldr r3, [pc, #48] @ (76704 ) │ │ │ │ + ldr r2, [pc, #52] @ (76bd0 ) │ │ │ │ + ldr r3, [pc, #48] @ (76bcc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 766fa │ │ │ │ + bne.n 76bc2 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #32] @ (7670c ) │ │ │ │ + ldr r1, [pc, #32] @ (76bd4 ) │ │ │ │ movs r2, #71 @ 0x47 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 76672 │ │ │ │ + b.n 76b3a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xfadc0060 │ │ │ │ + @ instruction: 0xf6140060 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa3c0060 │ │ │ │ - asrs r6, r3, #10 │ │ │ │ + sbcs.w r0, r4, #14680064 @ 0xe00000 │ │ │ │ + lsrs r2, r7, #24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00076710 : │ │ │ │ +00076bd8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ - ldr r5, [pc, #208] @ (767f4 ) │ │ │ │ + ldr r5, [pc, #208] @ (76cbc ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ - ldr r4, [pc, #208] @ (767f8 ) │ │ │ │ + ldr r4, [pc, #208] @ (76cc0 ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r9, [sp, #104] @ 0x68 │ │ │ │ ldr.w r8, [sp, #108] @ 0x6c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -21932,23 +22433,23 @@ │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov.w r4, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov r4, r3 │ │ │ │ blx 5f05c │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 767c2 │ │ │ │ + beq.n 76c8a │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 767c4 │ │ │ │ + beq.n 76c8c │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 767c2 │ │ │ │ + beq.n 76c8a │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 767de │ │ │ │ + ble.n 76ca6 │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #28 │ │ │ │ blx 6677c │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #32 │ │ │ │ @@ -21977,48 +22478,48 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (767fc ) │ │ │ │ - ldr r3, [pc, #48] @ (767f8 ) │ │ │ │ + ldr r2, [pc, #52] @ (76cc4 ) │ │ │ │ + ldr r3, [pc, #48] @ (76cc0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 767ee │ │ │ │ + bne.n 76cb6 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #32] @ (76800 ) │ │ │ │ + ldr r1, [pc, #32] @ (76cc8 ) │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 76766 │ │ │ │ + b.n 76c2e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - vld1.8 {d16[3]}, [r8], r0 │ │ │ │ + @ instruction: 0xf5200060 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vst4.16 {d16-d19}, [r8 :128], r0 │ │ │ │ - asrs r2, r5, #6 │ │ │ │ + eor.w r0, r0, #14680064 @ 0xe00000 │ │ │ │ + lsrs r6, r0, #21 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00076804 : │ │ │ │ +00076ccc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ - ldr r5, [pc, #208] @ (768e8 ) │ │ │ │ + ldr r5, [pc, #208] @ (76db0 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ - ldr r4, [pc, #208] @ (768ec ) │ │ │ │ + ldr r4, [pc, #208] @ (76db4 ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r9, [sp, #104] @ 0x68 │ │ │ │ ldr.w r8, [sp, #108] @ 0x6c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -22026,23 +22527,23 @@ │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov.w r4, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov r4, r3 │ │ │ │ blx 670c4 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 768b6 │ │ │ │ + beq.n 76d7e │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 768b8 │ │ │ │ + beq.n 76d80 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 768b6 │ │ │ │ + beq.n 76d7e │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 768d2 │ │ │ │ + ble.n 76d9a │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #28 │ │ │ │ blx 6677c │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #32 │ │ │ │ @@ -22071,48 +22572,48 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (768f0 ) │ │ │ │ - ldr r3, [pc, #48] @ (768ec ) │ │ │ │ + ldr r2, [pc, #52] @ (76db8 ) │ │ │ │ + ldr r3, [pc, #48] @ (76db4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 768e2 │ │ │ │ + bne.n 76daa │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #32] @ (768f4 ) │ │ │ │ + ldr r1, [pc, #32] @ (76dbc ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 7685a │ │ │ │ + b.n 76d22 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr??.w r0, [r4, #96] @ 0x60 │ │ │ │ + bic.w r0, ip, #14680064 @ 0xe00000 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr.w r0, [r4, r0, lsl #2] │ │ │ │ - asrs r6, r6, #2 │ │ │ │ + @ instruction: 0xf38c0060 │ │ │ │ + lsrs r2, r2, #17 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -000768f8 : │ │ │ │ +00076dc0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ - ldr r5, [pc, #208] @ (769dc ) │ │ │ │ + ldr r5, [pc, #208] @ (76ea4 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ - ldr r4, [pc, #208] @ (769e0 ) │ │ │ │ + ldr r4, [pc, #208] @ (76ea8 ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r9, [sp, #104] @ 0x68 │ │ │ │ ldr.w r8, [sp, #108] @ 0x6c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -22120,23 +22621,23 @@ │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov.w r4, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov r4, r3 │ │ │ │ blx 63198 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 769aa │ │ │ │ + beq.n 76e72 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 769ac │ │ │ │ + beq.n 76e74 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 769aa │ │ │ │ + beq.n 76e72 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 769c6 │ │ │ │ + ble.n 76e8e │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #28 │ │ │ │ blx 6677c │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #32 │ │ │ │ @@ -22165,48 +22666,48 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (769e4 ) │ │ │ │ - ldr r3, [pc, #48] @ (769e0 ) │ │ │ │ + ldr r2, [pc, #52] @ (76eac ) │ │ │ │ + ldr r3, [pc, #48] @ (76ea8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 769d6 │ │ │ │ + bne.n 76e9e │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #32] @ (769e8 ) │ │ │ │ + ldr r1, [pc, #32] @ (76eb0 ) │ │ │ │ movs r2, #104 @ 0x68 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 7694e │ │ │ │ + b.n 76e16 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strb.w r0, [r0, r0, lsl #2] │ │ │ │ + @ instruction: 0xf3380060 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7600060 │ │ │ │ - lsrs r2, r0, #31 │ │ │ │ + @ instruction: 0xf2980060 │ │ │ │ + lsrs r6, r3, #13 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -000769ec : │ │ │ │ +00076eb4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ - ldr r5, [pc, #208] @ (76ad0 ) │ │ │ │ + ldr r5, [pc, #208] @ (76f98 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ - ldr r4, [pc, #208] @ (76ad4 ) │ │ │ │ + ldr r4, [pc, #208] @ (76f9c ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r9, [sp, #104] @ 0x68 │ │ │ │ ldr.w r8, [sp, #108] @ 0x6c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -22214,23 +22715,23 @@ │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov.w r4, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov r4, r3 │ │ │ │ blx 5e988 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 76a9e │ │ │ │ + beq.n 76f66 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 76aa0 │ │ │ │ + beq.n 76f68 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 76a9e │ │ │ │ + beq.n 76f66 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 76aba │ │ │ │ + ble.n 76f82 │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #28 │ │ │ │ blx 6677c │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #32 │ │ │ │ @@ -22259,48 +22760,48 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (76ad8 ) │ │ │ │ - ldr r3, [pc, #48] @ (76ad4 ) │ │ │ │ + ldr r2, [pc, #52] @ (76fa0 ) │ │ │ │ + ldr r3, [pc, #48] @ (76f9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 76aca │ │ │ │ + bne.n 76f92 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #32] @ (76adc ) │ │ │ │ + ldr r1, [pc, #32] @ (76fa4 ) │ │ │ │ movs r2, #125 @ 0x7d │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 76a42 │ │ │ │ + b.n 76f0a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf70c0060 │ │ │ │ + movw r0, #16480 @ 0x4060 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf66c0060 │ │ │ │ - lsrs r6, r1, #27 │ │ │ │ + sub.w r0, r4, #96 @ 0x60 │ │ │ │ + lsrs r2, r5, #9 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00076ae0 : │ │ │ │ +00076fa8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ - ldr r5, [pc, #208] @ (76bc4 ) │ │ │ │ + ldr r5, [pc, #208] @ (7708c ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ - ldr r4, [pc, #208] @ (76bc8 ) │ │ │ │ + ldr r4, [pc, #208] @ (77090 ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r9, [sp, #104] @ 0x68 │ │ │ │ ldr.w r8, [sp, #108] @ 0x6c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -22308,23 +22809,23 @@ │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov.w r4, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov r4, r3 │ │ │ │ blx 596f8 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 76b92 │ │ │ │ + beq.n 7705a │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 76b94 │ │ │ │ + beq.n 7705c │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 76b92 │ │ │ │ + beq.n 7705a │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 76bae │ │ │ │ + ble.n 77076 │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #28 │ │ │ │ blx 6677c │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #32 │ │ │ │ @@ -22353,48 +22854,48 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (76bcc ) │ │ │ │ - ldr r3, [pc, #48] @ (76bc8 ) │ │ │ │ + ldr r2, [pc, #52] @ (77094 ) │ │ │ │ + ldr r3, [pc, #48] @ (77090 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 76bbe │ │ │ │ + bne.n 77086 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #32] @ (76bd0 ) │ │ │ │ + ldr r1, [pc, #32] @ (77098 ) │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 76b36 │ │ │ │ + b.n 76ffe │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf6180060 │ │ │ │ + adcs.w r0, r0, #96 @ 0x60 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, r8, #14680064 @ 0xe00000 │ │ │ │ - lsrs r2, r3, #23 │ │ │ │ + @ instruction: 0xf0b00060 │ │ │ │ + lsrs r6, r6, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00076bd4 : │ │ │ │ +0007709c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ - ldr r5, [pc, #208] @ (76cb8 ) │ │ │ │ + ldr r5, [pc, #208] @ (77180 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ - ldr r4, [pc, #208] @ (76cbc ) │ │ │ │ + ldr r4, [pc, #208] @ (77184 ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r9, [sp, #104] @ 0x68 │ │ │ │ ldr.w r8, [sp, #108] @ 0x6c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -22402,23 +22903,23 @@ │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov.w r4, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov r4, r3 │ │ │ │ blx 63b88 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 76c86 │ │ │ │ + beq.n 7714e │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 76c88 │ │ │ │ + beq.n 77150 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 76c86 │ │ │ │ + beq.n 7714e │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 76ca2 │ │ │ │ + ble.n 7716a │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #28 │ │ │ │ blx 6677c │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #32 │ │ │ │ @@ -22447,48 +22948,48 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (76cc0 ) │ │ │ │ - ldr r3, [pc, #48] @ (76cbc ) │ │ │ │ + ldr r2, [pc, #52] @ (77188 ) │ │ │ │ + ldr r3, [pc, #48] @ (77184 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 76cb2 │ │ │ │ + bne.n 7717a │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #32] @ (76cc4 ) │ │ │ │ + ldr r1, [pc, #32] @ (7718c ) │ │ │ │ movs r2, #147 @ 0x93 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 76c2a │ │ │ │ + b.n 770f2 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf5240060 │ │ │ │ + orrs.w r0, ip, #96 @ 0x60 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, r4, #14680064 @ 0xe00000 │ │ │ │ - lsrs r6, r4, #19 │ │ │ │ + vext.8 q0, q6, q8, #0 │ │ │ │ + lsrs r2, r0, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00076cc8 : │ │ │ │ +00077190 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ - ldr r5, [pc, #208] @ (76dac ) │ │ │ │ + ldr r5, [pc, #208] @ (77274 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ - ldr r4, [pc, #208] @ (76db0 ) │ │ │ │ + ldr r4, [pc, #208] @ (77278 ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r9, [sp, #104] @ 0x68 │ │ │ │ ldr.w r8, [sp, #108] @ 0x6c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -22496,23 +22997,23 @@ │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov.w r4, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov r4, r3 │ │ │ │ blx 644e0 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 76d7a │ │ │ │ + beq.n 77242 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 76d7c │ │ │ │ + beq.n 77244 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 76d7a │ │ │ │ + beq.n 77242 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 76d96 │ │ │ │ + ble.n 7725e │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #28 │ │ │ │ blx 6677c │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #32 │ │ │ │ @@ -22541,540 +23042,39 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (76db4 ) │ │ │ │ - ldr r3, [pc, #48] @ (76db0 ) │ │ │ │ + ldr r2, [pc, #52] @ (7727c ) │ │ │ │ + ldr r3, [pc, #48] @ (77278 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 76da6 │ │ │ │ + bne.n 7726e │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #32] @ (76db8 ) │ │ │ │ + ldr r1, [pc, #32] @ (77280 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 76d1e │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - bics.w r0, r0, #14680064 @ 0xe00000 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - @ instruction: 0xf3900060 │ │ │ │ - lsrs r2, r6, #15 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -00076dbc : │ │ │ │ - push {r4, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #128] @ 76e4c │ │ │ │ - sub sp, #8 │ │ │ │ - ldr r2, [pc, #124] @ (76e50 ) │ │ │ │ - add ip, pc │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r2, [ip, r2] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r4, #0] │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 76e36 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 76e1c │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge.w r0, #512 @ 0x200 │ │ │ │ - blt.n 76e3e │ │ │ │ - ldr r2, [pc, #76] @ (76e54 ) │ │ │ │ - ldr r3, [pc, #72] @ (76e50 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 76e46 │ │ │ │ - add sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #52] @ (76e58 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - b.n 76e04 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 76e22 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 76e22 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - @ instruction: 0xf33e0060 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - @ instruction: 0xf3080060 │ │ │ │ - lsrs r4, r1, #14 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -00076e5c : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - mov r8, r1 │ │ │ │ - ldr r1, [pc, #268] @ (76f7c ) │ │ │ │ - ldr r2, [pc, #268] @ (76f80 ) │ │ │ │ - sub sp, #24 │ │ │ │ - add r1, pc │ │ │ │ - mov sl, r0 │ │ │ │ - ldr r0, [pc, #264] @ (76f84 ) │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [sp, #80] @ 0x50 │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ - add r0, pc │ │ │ │ - ldr r1, [pc, #256] @ (76f88 ) │ │ │ │ - movs r4, #1 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - mov.w r2, #0 │ │ │ │ - ldr r2, [pc, #248] @ (76f8c ) │ │ │ │ - add r1, pc │ │ │ │ - str.w r8, [sp] │ │ │ │ - add r2, pc │ │ │ │ - str r3, [r7, #0] │ │ │ │ - adds r3, r0, #4 │ │ │ │ - strd r3, r3, [sp, #4] │ │ │ │ - mov r3, sl │ │ │ │ - str r4, [sp, #16] │ │ │ │ - ldrd r6, r9, [sp, #72] @ 0x48 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - cmp r0, r1 │ │ │ │ - it lt │ │ │ │ - movlt r0, r1 │ │ │ │ - ldr.w ip, [r9] │ │ │ │ - adds r1, r2, r3 │ │ │ │ - cmp r2, #0 │ │ │ │ - mul.w r0, r1, r0 │ │ │ │ - mov.w r1, #0 │ │ │ │ - vmov s15, r0 │ │ │ │ - str r1, [r6, #4] │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r6] │ │ │ │ - blt.n 76f4a │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 76f30 │ │ │ │ - cmp r2, r4 │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ - mov r1, r2 │ │ │ │ - it lt │ │ │ │ - movlt r1, r4 │ │ │ │ - cmp r0, r1 │ │ │ │ - blt.n 76f50 │ │ │ │ - cmp r1, r3 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - it lt │ │ │ │ - movlt r1, r3 │ │ │ │ - cmp ip, r1 │ │ │ │ - blt.n 76f58 │ │ │ │ - ldr r4, [r7, #0] │ │ │ │ - cmp r4, #0 │ │ │ │ - blt.n 76f72 │ │ │ │ - cmp r2, r3 │ │ │ │ - mov.w r0, #512 @ 0x200 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - cbnz r2, 76f16 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - str r3, [r6, #0] │ │ │ │ - ldr r2, [pc, #120] @ (76f90 ) │ │ │ │ - ldr r3, [pc, #100] @ (76f80 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 76f76 │ │ │ │ - add sp, #24 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - mvn.w r3, #1 │ │ │ │ - movs r4, #2 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #88] @ (76f94 ) │ │ │ │ - add r1, sp, #16 │ │ │ │ - str r4, [sp, #16] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - b.n 76f16 │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - b.n 76f36 │ │ │ │ - mvn.w r3, #3 │ │ │ │ - movs r4, #4 │ │ │ │ - b.n 76f36 │ │ │ │ - cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ - beq.n 76f68 │ │ │ │ - mvn.w r3, #9 │ │ │ │ - movs r4, #10 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - b.n 76f38 │ │ │ │ - ldr r4, [r7, #0] │ │ │ │ - cmp r4, #0 │ │ │ │ - it ge │ │ │ │ - movge r0, #112 @ 0x70 │ │ │ │ - bge.n 76f16 │ │ │ │ - negs r4, r4 │ │ │ │ - b.n 76f38 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - @ instruction: 0xf29c0060 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - str r6, [r7, r5] │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - lsrs r6, r5, #12 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - lsrs r4, r4, #12 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf1f60060 │ │ │ │ - lsrs r2, r0, #10 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -00076f98 : │ │ │ │ - push {r4, r5, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #152] @ (77040 ) │ │ │ │ - sub sp, #12 │ │ │ │ - ldr r3, [pc, #152] @ (77044 ) │ │ │ │ - add r5, pc │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov.w r3, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r4, #0] │ │ │ │ - ldr r3, [r0, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 77008 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.n 76fd8 │ │ │ │ - cmp r3, #1 │ │ │ │ - mov r0, r3 │ │ │ │ - it lt │ │ │ │ - movlt r0, #1 │ │ │ │ - cmp r1, r0 │ │ │ │ - ble.n 77010 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #104] @ (77048 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #88] @ (7704c ) │ │ │ │ - ldr r3, [pc, #80] @ (77044 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 7703c │ │ │ │ - add sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 76fde │ │ │ │ - cmp r1, r3 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - it ge │ │ │ │ - movge r1, r3 │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - cmpge r2, r1 │ │ │ │ - itt lt │ │ │ │ - mvnlt.w r2, #2 │ │ │ │ - movlt r3, #3 │ │ │ │ - blt.n 76fde │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r0, r3 │ │ │ │ - it le │ │ │ │ - movle.w r0, #512 @ 0x200 │ │ │ │ - ble.n 76ff0 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 76fde │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - sbc.w r0, r4, #96 @ 0x60 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - lsrs r4, r4, #7 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - adds.w r0, ip, #96 @ 0x60 │ │ │ │ - │ │ │ │ -00077050 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr r2, [pc, #360] @ (771cc ) │ │ │ │ - ldr r3, [pc, #360] @ (771d0 ) │ │ │ │ - sub sp, #28 │ │ │ │ - add r2, pc │ │ │ │ - mov fp, r0 │ │ │ │ - ldr r0, [pc, #356] @ (771d4 ) │ │ │ │ - mov r6, r1 │ │ │ │ - ldr.w r8, [sp, #80] @ 0x50 │ │ │ │ - movs r5, #64 @ 0x40 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - add r0, pc │ │ │ │ - ldr r2, [pc, #348] @ (771d8 ) │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mov.w r3, #0 │ │ │ │ - strd r1, r7, [sp] │ │ │ │ - ldr r1, [pc, #336] @ (771dc ) │ │ │ │ - movs r3, #0 │ │ │ │ - add r2, pc │ │ │ │ - str.w r3, [r8] │ │ │ │ - add r1, pc │ │ │ │ - adds r3, r0, #4 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r3, fp │ │ │ │ - str r5, [sp, #16] │ │ │ │ - ldrd r9, r4, [sp, #64] @ 0x40 │ │ │ │ - ldrd r5, sl, [sp, #72] @ 0x48 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - cmp r0, r1 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - it ge │ │ │ │ - movge r0, r1 │ │ │ │ - cmp r2, #0 │ │ │ │ - mul.w r0, r2, r0 │ │ │ │ - vmov s15, r0 │ │ │ │ - mov.w r0, #0 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r5] │ │ │ │ - blt.n 77118 │ │ │ │ - ldr r6, [r6, #0] │ │ │ │ - cmp r6, #0 │ │ │ │ - ble.n 770e4 │ │ │ │ - cmp r2, #1 │ │ │ │ - mov r1, r2 │ │ │ │ - it lt │ │ │ │ - movlt r1, #1 │ │ │ │ - cmp r6, r1 │ │ │ │ - ble.n 77120 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #240] @ (771e0 ) │ │ │ │ - add r1, sp, #16 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #228] @ (771e4 ) │ │ │ │ - ldr r3, [pc, #204] @ (771d0 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 771c6 │ │ │ │ - add sp, #28 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 770ea │ │ │ │ - cmp r2, r6 │ │ │ │ - ldr r7, [r7, #0] │ │ │ │ - mov ip, r2 │ │ │ │ - it ge │ │ │ │ - movge ip, r6 │ │ │ │ - cmp r2, r7 │ │ │ │ - it ge │ │ │ │ - cmpge r7, ip │ │ │ │ - itt lt │ │ │ │ - mvnlt.w r2, #2 │ │ │ │ - movlt r3, #3 │ │ │ │ - blt.n 770ea │ │ │ │ - ldr.w ip, [r9] │ │ │ │ - cmp r1, ip │ │ │ │ - bgt.n 771a0 │ │ │ │ - cmp r3, r1 │ │ │ │ - blt.n 771a8 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 771c2 │ │ │ │ - cmp r6, #1 │ │ │ │ - ittt ne │ │ │ │ - addne.w r1, r4, r6, lsl #3 │ │ │ │ - movne r3, r4 │ │ │ │ - subne r1, #8 │ │ │ │ - beq.n 77168 │ │ │ │ - str r0, [r3, #0] │ │ │ │ - adds r3, #8 │ │ │ │ - str.w r0, [r3, #-4] │ │ │ │ - cmp r1, r3 │ │ │ │ - bne.n 7715c │ │ │ │ - cmp r7, #1 │ │ │ │ - mov r3, r7 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - ble.n 7718c │ │ │ │ - add.w r1, r4, r2, lsl #3 │ │ │ │ - add.w r3, r4, r3, lsl #3 │ │ │ │ - movs r2, #0 │ │ │ │ - str.w r2, [r3, #-8] │ │ │ │ - adds r3, #8 │ │ │ │ - str.w r2, [r3, #-12] │ │ │ │ - cmp r1, r3 │ │ │ │ - bne.n 7717e │ │ │ │ - cmp r7, r6 │ │ │ │ - it gt │ │ │ │ - movgt.w r0, #512 @ 0x200 │ │ │ │ - bgt.n 770fe │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - str r3, [r5, #0] │ │ │ │ - b.n 770fe │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 770ea │ │ │ │ - adds r3, #1 │ │ │ │ - beq.n 771b8 │ │ │ │ - mvn.w r2, #7 │ │ │ │ - movs r3, #8 │ │ │ │ - str.w r2, [r8] │ │ │ │ - b.n 770ee │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - movs r0, #112 @ 0x70 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n 770fe │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 770ee │ │ │ │ + b.n 771e6 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf0a80060 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldr r7, [pc, #576] @ (77418 ) │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - lsrs r0, r6, #4 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - lsrs r6, r7, #4 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - lsrs r4, r3, #3 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - and.w r0, lr, #96 @ 0x60 │ │ │ │ - │ │ │ │ -000771e8 : │ │ │ │ - push {r4, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #124] @ 77274 │ │ │ │ - sub sp, #8 │ │ │ │ - ldr r2, [pc, #120] @ (77278 ) │ │ │ │ - add ip, pc │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr.w r2, [ip, r2] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r4, #0] │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 77268 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 77238 │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge.w r0, #512 @ 0x200 │ │ │ │ - bge.n 77250 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 7723e │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #60] @ (7727c ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #44] @ (77280 ) │ │ │ │ - ldr r3, [pc, #36] @ (77278 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 77270 │ │ │ │ - add sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 7723e │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - vhadd.s16 q0, q1, q8 │ │ │ │ + vhadd.s32 q8, q4, q8 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r2, #30 │ │ │ │ + cdp 0, 12, cr0, cr8, cr0, {3} │ │ │ │ + lsls r6, r1, #30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cdp 0, 11, cr0, cr12, cr0, {3} │ │ │ │ │ │ │ │ 00077284 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -23178,369 +23178,107 @@ │ │ │ │ negs r3, r1 │ │ │ │ b.n 77332 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cdp 0, 7, cr0, cr4, cr0, {3} │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #400] @ (77530 ) │ │ │ │ + ldr r5, [pc, #400] @ (77530 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsls r6, r4, #28 │ │ │ │ + lsls r6, r3, #29 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r6, r7, #27 │ │ │ │ + lsls r2, r2, #28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r0, r5, #26 │ │ │ │ + lsls r0, r4, #27 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stcl 0, cr0, [sl, #384] @ 0x180 │ │ │ │ │ │ │ │ -000773b0 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ +000773b0 : │ │ │ │ + push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r4, [pc, #268] @ (774d0 ) │ │ │ │ - sub sp, #24 │ │ │ │ - ldr r2, [pc, #268] @ (774d4 ) │ │ │ │ - add r4, pc │ │ │ │ - ldr r5, [sp, #76] @ 0x4c │ │ │ │ - ldr r6, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ + str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ + ldr.w ip, [pc, #140] @ 7744c │ │ │ │ + sub sp, #8 │ │ │ │ + ldr r2, [pc, #136] @ (77450 ) │ │ │ │ + add ip, pc │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #20] │ │ │ │ + str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ - str r2, [r5, #0] │ │ │ │ + str r2, [r4, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ - ldr.w r8, [r6] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 77484 │ │ │ │ - mov r4, r1 │ │ │ │ + blt.n 77432 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 7743a │ │ │ │ - ldr.w ip, [r3] │ │ │ │ - cmp r2, #1 │ │ │ │ - mov r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp ip, r3 │ │ │ │ - blt.n 7748c │ │ │ │ - cmp r2, r1 │ │ │ │ - mov r3, r8 │ │ │ │ - it ge │ │ │ │ - movge r2, r1 │ │ │ │ - mov.w sl, #1 │ │ │ │ - mov r9, r2 │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.n 77494 │ │ │ │ - movs r2, #0 │ │ │ │ - cmp sl, r3 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - vstr s15, [r7] │ │ │ │ - ble.n 7746c │ │ │ │ - cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ - ittt ne │ │ │ │ - mvnne.w r2, #7 │ │ │ │ - movne r3, #8 │ │ │ │ - strne r2, [r5, #0] │ │ │ │ - bne.n 77442 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 774c6 │ │ │ │ - movs r0, #112 @ 0x70 │ │ │ │ - b.n 77452 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - ldr r0, [pc, #148] @ (774d8 ) │ │ │ │ - add r1, sp, #16 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #136] @ (774dc ) │ │ │ │ - ldr r3, [pc, #124] @ (774d4 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 774ca │ │ │ │ - add sp, #24 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cbnz r3, 774c6 │ │ │ │ - cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ - beq.n 77436 │ │ │ │ - cmp.w r9, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 77452 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 77440 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 77440 │ │ │ │ - mov r3, r0 │ │ │ │ - ldr r0, [pc, #72] @ (774e0 ) │ │ │ │ - ldr r2, [pc, #72] @ (774e4 ) │ │ │ │ - add.w sl, r1, #1 │ │ │ │ - ldr r1, [pc, #72] @ (774e8 ) │ │ │ │ - add r0, pc │ │ │ │ - add.w ip, r0, #4 │ │ │ │ - add r2, pc │ │ │ │ - add r1, pc │ │ │ │ - str r4, [sp, #0] │ │ │ │ - strd ip, ip, [sp, #4] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - mla r0, r3, r0, r0 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - vmov s15, r0 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 77414 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 77442 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - stcl 0, cr0, [sl, #-384] @ 0xfffffe80 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - lsls r0, r5, #22 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldc 0, cr0, [sl], #384 @ 0x180 │ │ │ │ - ldr r3, [pc, #480] @ (776c4 ) │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - lsls r6, r2, #20 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - lsls r0, r0, #21 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -000774ec : │ │ │ │ - push {r4, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #140] @ 77588 │ │ │ │ - sub sp, #8 │ │ │ │ - ldr r2, [pc, #136] @ (7758c ) │ │ │ │ - add ip, pc │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ - ldr.w r2, [ip, r2] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r4, #0] │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 7756e │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 7753e │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - cmp r2, #1 │ │ │ │ - mov r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - blt.n 7757a │ │ │ │ - cbz r2, 77576 │ │ │ │ - cmp r1, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 77556 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #72] @ (77590 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #60] @ (77594 ) │ │ │ │ - ldr r3, [pc, #48] @ (7758c ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 77582 │ │ │ │ - add sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 77544 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - b.n 77556 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 77544 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - stc 0, cr0, [lr], {96} @ 0x60 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - lsls r6, r5, #18 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - subs.w r0, r6, r0, asr #1 │ │ │ │ - │ │ │ │ -00077598 : │ │ │ │ - push {r4, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #140] @ 77634 │ │ │ │ - sub sp, #8 │ │ │ │ - ldr r2, [pc, #136] @ (77638 ) │ │ │ │ - add ip, pc │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr.w r2, [ip, r2] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r4, #0] │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 7761a │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 775ea │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ + blt.n 77402 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ cmp r2, #1 │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 77626 │ │ │ │ - cbz r2, 77622 │ │ │ │ + blt.n 7743e │ │ │ │ + cbz r2, 7743a │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 77602 │ │ │ │ + b.n 7741a │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #72] @ (7763c ) │ │ │ │ + ldr r0, [pc, #72] @ (77454 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #60] @ (77640 ) │ │ │ │ - ldr r3, [pc, #48] @ (77638 ) │ │ │ │ + ldr r2, [pc, #60] @ (77458 ) │ │ │ │ + ldr r3, [pc, #48] @ (77450 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7762e │ │ │ │ + bne.n 77446 │ │ │ │ add sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 775f0 │ │ │ │ + b.n 77408 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 77602 │ │ │ │ + b.n 7741a │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 775f0 │ │ │ │ + b.n 77408 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - sbc.w r0, r2, r0, asr #1 │ │ │ │ + stcl 0, cr0, [sl, #-384] @ 0xfffffe80 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #16 │ │ │ │ + lsls r2, r2, #24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add.w r0, sl, r0, asr #1 │ │ │ │ - │ │ │ │ -00077644 : │ │ │ │ - push {r4, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #124] @ 776d0 │ │ │ │ - sub sp, #8 │ │ │ │ - ldr r2, [pc, #120] @ (776d4 ) │ │ │ │ - add ip, pc │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr.w r2, [ip, r2] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r4, #0] │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 776c4 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 77694 │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge.w r0, #512 @ 0x200 │ │ │ │ - bge.n 776ac │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 7769a │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #60] @ (776d8 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #44] @ (776dc ) │ │ │ │ - ldr r3, [pc, #36] @ (776d4 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 776cc │ │ │ │ - add sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 7769a │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0xeab60060 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ + ldcl 0, cr0, [r2], #384 @ 0x180 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #13 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - orn r0, r0, r0, asr #1 │ │ │ │ + ... │ │ │ │ │ │ │ │ -000776e0 : │ │ │ │ +00077460 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ - ldr r4, [pc, #904] @ (77a80 ) │ │ │ │ + ldr r4, [pc, #904] @ (77800 ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ - ldr r3, [pc, #904] @ (77a84 ) │ │ │ │ + ldr r3, [pc, #904] @ (77804 ) │ │ │ │ mov r5, r1 │ │ │ │ add r4, pc │ │ │ │ mov r9, r2 │ │ │ │ ldr.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr.w fp, [sp, #156] @ 0x9c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r4, r0 │ │ │ │ @@ -23564,71 +23302,71 @@ │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r6, [r5, #0] │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ str r2, [sp, #16] │ │ │ │ it lt │ │ │ │ strlt.w r3, [sl] │ │ │ │ - blt.w 77c64 │ │ │ │ + blt.w 779e4 │ │ │ │ cmp r6, #0 │ │ │ │ itt lt │ │ │ │ mvnlt.w r3, #1 │ │ │ │ strlt.w r3, [sl] │ │ │ │ - blt.w 77c64 │ │ │ │ + blt.w 779e4 │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.w 77a6c │ │ │ │ + blt.w 777ec │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - blt.n 777b8 │ │ │ │ + blt.n 77538 │ │ │ │ cmp r2, r6 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ it lt │ │ │ │ movlt r2, r6 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 777c0 │ │ │ │ + bge.n 77540 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ str.w r2, [sl] │ │ │ │ - ldr r0, [pc, #764] @ (77a88 ) │ │ │ │ + ldr r0, [pc, #764] @ (77808 ) │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #752] @ (77a8c ) │ │ │ │ - ldr r3, [pc, #744] @ (77a84 ) │ │ │ │ + ldr r2, [pc, #752] @ (7780c ) │ │ │ │ + ldr r3, [pc, #744] @ (77804 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 77cd6 │ │ │ │ + bne.w 77a56 │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 77784 │ │ │ │ + b.n 77504 │ │ │ │ cmp r6, r3 │ │ │ │ it ge │ │ │ │ movge r6, r3 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ cmp r6, #0 │ │ │ │ - beq.w 77cc8 │ │ │ │ - ldr r2, [pc, #704] @ (77a90 ) │ │ │ │ - ldr r7, [pc, #704] @ (77a94 ) │ │ │ │ - ldr r6, [pc, #708] @ (77a98 ) │ │ │ │ + beq.w 77a48 │ │ │ │ + ldr r2, [pc, #704] @ (77810 ) │ │ │ │ + ldr r7, [pc, #704] @ (77814 ) │ │ │ │ + ldr r6, [pc, #708] @ (77818 ) │ │ │ │ add r2, pc │ │ │ │ - ldr r3, [pc, #708] @ (77a9c ) │ │ │ │ + ldr r3, [pc, #708] @ (7781c ) │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ mov r8, r2 │ │ │ │ add r3, pc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ @@ -23653,15 +23391,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ vcvt.f32.s32 s14, s15 │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vdiv.f32 s0, s14, s15 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ blx 5e2f4 │ │ │ │ - vldr d6, [pc, #580] @ 77a78 │ │ │ │ + vldr d6, [pc, #580] @ 777f8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ movs r1, #11 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ vdiv.f64 d7, d0, d6 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ ldr.w r8, [r4] │ │ │ │ cmp r2, r7 │ │ │ │ @@ -23676,21 +23414,21 @@ │ │ │ │ add.w r3, r3, #1 │ │ │ │ bic.w r3, r3, r3, asr #31 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mul.w r3, r3, r0 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ mla r3, r1, r0, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bge.w 77c68 │ │ │ │ + bge.w 779e8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r8, r7 │ │ │ │ ldr.w r1, [r9] │ │ │ │ mul.w r3, r3, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bge.w 77ac0 │ │ │ │ + bge.w 77840 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ movs r6, #10 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r0, r8, lsl #3 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, r8, lsl #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ @@ -23707,72 +23445,72 @@ │ │ │ │ cmp r2, r1 │ │ │ │ ite ge │ │ │ │ addge r3, r3, r2 │ │ │ │ addlt r3, r3, r1 │ │ │ │ vmov s16, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r7 │ │ │ │ - bgt.w 77bc8 │ │ │ │ - ldr r6, [pc, #460] @ (77aa0 ) │ │ │ │ + bgt.w 77948 │ │ │ │ + ldr r6, [pc, #460] @ (77820 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r7, [pc, #460] @ (77aa4 ) │ │ │ │ - ldr r1, [pc, #460] @ (77aa8 ) │ │ │ │ + ldr r7, [pc, #460] @ (77824 ) │ │ │ │ + ldr r1, [pc, #460] @ (77828 ) │ │ │ │ add r6, pc │ │ │ │ add r7, pc │ │ │ │ add.w r0, r6, #12 │ │ │ │ mov r2, r7 │ │ │ │ adds r6, #8 │ │ │ │ add r1, pc │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ blx 5fe70 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ mla r0, r8, r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ - ldr r1, [pc, #424] @ (77aac ) │ │ │ │ + ldr r1, [pc, #424] @ (7782c ) │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r8, [r4] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov.w r7, r8, lsl #2 │ │ │ │ blx 5fe70 │ │ │ │ strd r4, r6, [sp, #4] │ │ │ │ str.w r9, [sp] │ │ │ │ mla r7, r8, r8, r7 │ │ │ │ mov.w r8, r8, lsl #1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mla r7, r0, r8, r7 │ │ │ │ - ldr r1, [pc, #384] @ (77ab0 ) │ │ │ │ + ldr r1, [pc, #384] @ (77830 ) │ │ │ │ ldr.w r8, [r9] │ │ │ │ cmp r7, r2 │ │ │ │ add r1, pc │ │ │ │ it lt │ │ │ │ movlt r7, r2 │ │ │ │ lsls r2, r3, #2 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mla r7, r3, r3, r2 │ │ │ │ - ldr r2, [pc, #364] @ (77ab4 ) │ │ │ │ + ldr r2, [pc, #364] @ (77834 ) │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r9, r4, [sp] │ │ │ │ mla r3, r0, r8, r7 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - ldr r1, [pc, #340] @ (77ab8 ) │ │ │ │ + ldr r1, [pc, #340] @ (77838 ) │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #340] @ (77abc ) │ │ │ │ + ldr r2, [pc, #340] @ (7783c ) │ │ │ │ lsls r6, r7, #2 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, r5 │ │ │ │ mla r6, r7, r7, r6 │ │ │ │ @@ -23837,95 +23575,95 @@ │ │ │ │ vstr s14, [r1] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [r3, #0] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ vstr s15, [r3] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, r2 │ │ │ │ - bge.n 77a34 │ │ │ │ + bge.n 777b4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 77a5e │ │ │ │ + beq.n 777de │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ str.w r2, [sl] │ │ │ │ - b.n 77788 │ │ │ │ + b.n 77508 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 77c64 │ │ │ │ + bne.w 779e4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 77a68 │ │ │ │ + beq.n 777e8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 77a54 │ │ │ │ + cbz r3, 777d4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 77798 │ │ │ │ + bne.w 77518 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n 77798 │ │ │ │ + b.n 77518 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 77c64 │ │ │ │ + bne.w 779e4 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 77798 │ │ │ │ + b.n 77518 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 77784 │ │ │ │ + b.n 77504 │ │ │ │ nop.w │ │ │ │ subs r1, #239 @ 0xef │ │ │ │ cdp2 14, 15, cr2, cr10, cr2, {2} │ │ │ │ subs r7, #230 @ 0xe6 │ │ │ │ - ands.w r0, r4, r0, asr #1 │ │ │ │ + ldc 0, cr0, [r4], {96} @ 0x60 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #10 │ │ │ │ + lsls r2, r3, #20 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrd r0, r0, [r4, #-384]! @ 0x180 │ │ │ │ - lsls r0, r5, #7 │ │ │ │ + @ instruction: 0xebf40060 │ │ │ │ + lsls r4, r7, #17 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r0, r7, #8 │ │ │ │ + lsls r0, r2, #19 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [pc, #280] @ (77bb4 ) │ │ │ │ + ldr r2, [pc, #760] @ (77b14 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh r2, [r2, #34] @ 0x22 │ │ │ │ + strh r2, [r5, #52] @ 0x34 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bx r8 │ │ │ │ + ldr r1, [pc, #760] @ (77b1c ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsls r0, r4, #3 │ │ │ │ + lsls r4, r6, #13 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r7, #3 │ │ │ │ + lsls r2, r6, #14 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r0, r7, #2 │ │ │ │ + lsls r4, r1, #13 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r6, #3 │ │ │ │ + lsls r2, r2, #14 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r3, #3 │ │ │ │ + lsls r2, r7, #13 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r1, #3 │ │ │ │ + lsls r2, r5, #13 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r4, r5, #2 │ │ │ │ + lsls r4, r1, #13 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r3, r7, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r7, #3 │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ movs r6, #10 │ │ │ │ str r5, [sp, #0] │ │ │ │ mul.w r3, r1, r2 │ │ │ │ add.w ip, r3, r3, lsl #1 │ │ │ │ lsls r3, r7, #1 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mla r3, r6, r7, r3 │ │ │ │ - ldr r6, [pc, #504] @ (77cdc ) │ │ │ │ + ldr r6, [pc, #504] @ (77a5c ) │ │ │ │ add r6, pc │ │ │ │ mla r3, r2, r0, r3 │ │ │ │ add.w r8, r6, #12 │ │ │ │ mla r2, r1, r7, r7 │ │ │ │ adds r6, #8 │ │ │ │ add r3, ip │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ @@ -23935,47 +23673,47 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r7, r3 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ cmp r2, r1 │ │ │ │ ite ge │ │ │ │ addge r0, r0, r2 │ │ │ │ addlt r0, r0, r1 │ │ │ │ - ldr r2, [pc, #460] @ (77ce0 ) │ │ │ │ - ldr r1, [pc, #464] @ (77ce4 ) │ │ │ │ + ldr r2, [pc, #460] @ (77a60 ) │ │ │ │ + ldr r1, [pc, #464] @ (77a64 ) │ │ │ │ vmov s16, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str.w r9, [sp] │ │ │ │ - ldr r1, [pc, #440] @ (77ce8 ) │ │ │ │ + ldr r1, [pc, #440] @ (77a68 ) │ │ │ │ mla r0, r0, r7, r3 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ lsls r2, r7, #1 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr.w r7, [r9] │ │ │ │ cmp r0, r2 │ │ │ │ it lt │ │ │ │ movlt r0, r2 │ │ │ │ - ldr r2, [pc, #412] @ (77cec ) │ │ │ │ + ldr r2, [pc, #412] @ (77a6c ) │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r9, r5, [sp] │ │ │ │ - ldr r2, [pc, #396] @ (77cf0 ) │ │ │ │ + ldr r2, [pc, #396] @ (77a70 ) │ │ │ │ mla r7, r0, r7, r3 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ mov r0, r8 │ │ │ │ cmp r7, r3 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ it lt │ │ │ │ @@ -24000,57 +23738,57 @@ │ │ │ │ cmp r3, r6 │ │ │ │ it lt │ │ │ │ movlt r3, r6 │ │ │ │ cmp r2, r0 │ │ │ │ it lt │ │ │ │ movlt r2, r0 │ │ │ │ cmp r7, r8 │ │ │ │ - bgt.w 7788a │ │ │ │ + bgt.w 7760a │ │ │ │ vmov s14, r2 │ │ │ │ cmp r2, r3 │ │ │ │ vcvt.f32.s32 s15, s16 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ vcvt.f32.s32 s14, s14 │ │ │ │ - b.n 77a04 │ │ │ │ - ldr r6, [pc, #296] @ (77cf4 ) │ │ │ │ + b.n 77784 │ │ │ │ + ldr r6, [pc, #296] @ (77a74 ) │ │ │ │ add r7, r8 │ │ │ │ - ldr r2, [pc, #296] @ (77cf8 ) │ │ │ │ + ldr r2, [pc, #296] @ (77a78 ) │ │ │ │ mov r3, r4 │ │ │ │ add r6, pc │ │ │ │ - ldr r1, [pc, #296] @ (77cfc ) │ │ │ │ + ldr r1, [pc, #296] @ (77a7c ) │ │ │ │ add.w r8, r6, #12 │ │ │ │ add r2, pc │ │ │ │ adds r6, #8 │ │ │ │ add r1, pc │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r4, r6, [sp, #4] │ │ │ │ str.w r9, [sp] │ │ │ │ - ldr r1, [pc, #264] @ (77d00 ) │ │ │ │ + ldr r1, [pc, #264] @ (77a80 ) │ │ │ │ mla r0, r0, r7, r3 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ - ldr r2, [pc, #260] @ (77d04 ) │ │ │ │ + ldr r2, [pc, #260] @ (77a84 ) │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ mov r0, r8 │ │ │ │ lsls r3, r7, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r7, [r9] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r9, r4, [sp] │ │ │ │ - ldr r2, [pc, #232] @ (77d08 ) │ │ │ │ + ldr r2, [pc, #232] @ (77a88 ) │ │ │ │ mla r7, r0, r7, r3 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ cmp r7, r3 │ │ │ │ @@ -24069,18 +23807,18 @@ │ │ │ │ mla r0, r7, r0, r3 │ │ │ │ cmp r1, r0 │ │ │ │ it lt │ │ │ │ movlt r1, r0 │ │ │ │ cmp r2, r1 │ │ │ │ it lt │ │ │ │ movlt r2, r1 │ │ │ │ - b.n 779ea │ │ │ │ + b.n 7776a │ │ │ │ negs r3, r3 │ │ │ │ - b.n 77788 │ │ │ │ - ldr r1, [pc, #160] @ (77d0c ) │ │ │ │ + b.n 77508 │ │ │ │ + ldr r1, [pc, #160] @ (77a8c ) │ │ │ │ adds r6, #12 │ │ │ │ ldrd r3, r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ @@ -24091,79 +23829,357 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ mul.w r3, r0, r7 │ │ │ │ strd r9, r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ cmp r3, r2 │ │ │ │ - ldr r1, [pc, #112] @ (77d10 ) │ │ │ │ + ldr r1, [pc, #112] @ (77a90 ) │ │ │ │ ldr.w r6, [r9] │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #108] @ (77d14 ) │ │ │ │ + ldr r2, [pc, #108] @ (77a94 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mul.w r6, r0, r6 │ │ │ │ ldr.w r8, [r4] │ │ │ │ ldr r7, [r5, #0] │ │ │ │ cmp r6, r3 │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ - b.n 77878 │ │ │ │ + b.n 775f8 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ vmov.f32 s14, s15 │ │ │ │ - b.n 77a04 │ │ │ │ + b.n 77784 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r4, r7 │ │ │ │ + blxns r6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - mcr2 0, 5, r0, cr4, cr15, {2} │ │ │ │ - mcr2 0, 5, r0, cr4, cr15, {2} │ │ │ │ - mrc2 0, 7, r0, cr0, cr15, {2} │ │ │ │ - mrc2 0, 6, r0, cr2, cr15, {2} │ │ │ │ - mrc2 0, 5, r0, cr12, cr15, {2} │ │ │ │ - add r0, sl │ │ │ │ + lsls r0, r7, #4 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + lsls r0, r7, #4 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + lsls r0, r2, #6 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + lsls r2, r6, #5 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + lsls r4, r3, #5 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + mov r8, r9 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + lsls r0, r7, #1 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + lsls r0, r7, #1 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + lsls r2, r1, #3 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + lsls r6, r7, #2 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + lsls r0, r5, #2 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + lsls r0, r0, #1 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + movs r4, r2 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + movs r2, r1 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +00077a98 : │ │ │ │ + push {r4, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ + ldr.w ip, [pc, #124] @ 77b24 │ │ │ │ + sub sp, #8 │ │ │ │ + ldr r2, [pc, #120] @ (77b28 ) │ │ │ │ + add ip, pc │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr.w r2, [ip, r2] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r4, #0] │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 77b18 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 77ae8 │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge.w r0, #512 @ 0x200 │ │ │ │ + bge.n 77b00 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 77aee │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #60] @ (77b2c ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #44] @ (77b30 ) │ │ │ │ + ldr r3, [pc, #36] @ (77b28 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 77b20 │ │ │ │ + add sp, #8 │ │ │ │ + pop {r4, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 77aee │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + b.n 777ec │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + vqadd.u32 q8, q4, │ │ │ │ + b.n 7774c │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +00077b34 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ + ldr r4, [pc, #268] @ (77c54 ) │ │ │ │ + sub sp, #24 │ │ │ │ + ldr r2, [pc, #268] @ (77c58 ) │ │ │ │ + add r4, pc │ │ │ │ + ldr r5, [sp, #76] @ 0x4c │ │ │ │ + ldr r6, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #20] │ │ │ │ + mov.w r2, #0 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ + ldr.w r8, [r6] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 77c08 │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 77bbe │ │ │ │ + ldr.w ip, [r3] │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp ip, r3 │ │ │ │ + blt.n 77c10 │ │ │ │ + cmp r2, r1 │ │ │ │ + mov r3, r8 │ │ │ │ + it ge │ │ │ │ + movge r2, r1 │ │ │ │ + mov.w sl, #1 │ │ │ │ + mov r9, r2 │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.n 77c18 │ │ │ │ + movs r2, #0 │ │ │ │ + cmp sl, r3 │ │ │ │ + str r2, [r7, #4] │ │ │ │ + vstr s15, [r7] │ │ │ │ + ble.n 77bf0 │ │ │ │ + cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ + ittt ne │ │ │ │ + mvnne.w r2, #7 │ │ │ │ + movne r3, #8 │ │ │ │ + strne r2, [r5, #0] │ │ │ │ + bne.n 77bc6 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 77c4a │ │ │ │ + movs r0, #112 @ 0x70 │ │ │ │ + b.n 77bd6 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + ldr r0, [pc, #148] @ (77c5c ) │ │ │ │ + add r1, sp, #16 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #136] @ (77c60 ) │ │ │ │ + ldr r3, [pc, #124] @ (77c58 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 77c4e │ │ │ │ + add sp, #24 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cbnz r3, 77c4a │ │ │ │ + cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ + beq.n 77bba │ │ │ │ + cmp.w r9, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 77bd6 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 77bc4 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 77bc4 │ │ │ │ + mov r3, r0 │ │ │ │ + ldr r0, [pc, #72] @ (77c64 ) │ │ │ │ + ldr r2, [pc, #72] @ (77c68 ) │ │ │ │ + add.w sl, r1, #1 │ │ │ │ + ldr r1, [pc, #72] @ (77c6c ) │ │ │ │ + add r0, pc │ │ │ │ + add.w ip, r0, #4 │ │ │ │ + add r2, pc │ │ │ │ + add r1, pc │ │ │ │ + str r4, [sp, #0] │ │ │ │ + strd ip, ip, [sp, #4] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + mla r0, r3, r0, r0 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + vmov s15, r0 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + b.n 77b98 │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 77bc6 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + b.n 777e4 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + mrc2 0, 4, r0, cr8, cr15, {2} │ │ │ │ + b.n 776d0 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + add r4, r0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stc2l 0, cr0, [r4, #380]! @ 0x17c │ │ │ │ - stc2l 0, cr0, [r4, #380]! @ 0x17c │ │ │ │ - mcr2 0, 1, r0, cr10, cr15, {2} │ │ │ │ - mrc2 0, 0, r0, cr14, cr15, {2} │ │ │ │ - mcr2 0, 0, r0, cr8, cr15, {2} │ │ │ │ - ldc2l 0, cr0, [r8, #-380]! @ 0xfffffe84 │ │ │ │ - ldc2l 0, cr0, [r4, #-380]! @ 0xfffffe84 │ │ │ │ - stc2l 0, cr0, [sl, #-380]! @ 0xfffffe84 │ │ │ │ + stc2 0, cr0, [r6, #380]! @ 0x17c │ │ │ │ + mcr2 0, 0, r0, cr4, cr15, {2} │ │ │ │ + │ │ │ │ +00077c70 : │ │ │ │ + push {r4, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ + ldr.w ip, [pc, #140] @ 77d0c │ │ │ │ + sub sp, #8 │ │ │ │ + ldr r2, [pc, #136] @ (77d10 ) │ │ │ │ + add ip, pc │ │ │ │ + ldr r4, [sp, #32] │ │ │ │ + ldr.w r2, [ip, r2] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r4, #0] │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 77cf2 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 77cc2 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r0, r3 │ │ │ │ + blt.n 77cfe │ │ │ │ + cbz r2, 77cfa │ │ │ │ + cmp r1, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 77cda │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #72] @ (77d14 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #60] @ (77d18 ) │ │ │ │ + ldr r3, [pc, #48] @ (77d10 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 77d06 │ │ │ │ + add sp, #8 │ │ │ │ + pop {r4, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 77cc8 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + b.n 77cda │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 77cc8 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + b.n 77624 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldc2 0, cr0, [lr, #380] @ 0x17c │ │ │ │ + b.n 77580 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00077d18 : │ │ │ │ +00077d1c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #260] @ (77e30 ) │ │ │ │ - ldr r2, [pc, #260] @ (77e34 ) │ │ │ │ + ldr r1, [pc, #260] @ (77e34 ) │ │ │ │ + ldr r2, [pc, #260] @ (77e38 ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #256] @ (77e38 ) │ │ │ │ + ldr r0, [pc, #256] @ (77e3c ) │ │ │ │ mov r6, r3 │ │ │ │ ldr.w r8, [sp, #68] @ 0x44 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r0, pc │ │ │ │ - ldr r1, [pc, #248] @ (77e3c ) │ │ │ │ + ldr r1, [pc, #248] @ (77e40 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ - ldr r2, [pc, #240] @ (77e40 ) │ │ │ │ + ldr r2, [pc, #240] @ (77e44 ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r8] │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -24175,118 +24191,118 @@ │ │ │ │ ldr.w r4, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ str r1, [r7, #4] │ │ │ │ mul.w r0, r3, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r7] │ │ │ │ - blt.n 77df8 │ │ │ │ + blt.n 77dfc │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 77dc4 │ │ │ │ + blt.n 77dc8 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ mov r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ cmp r0, r1 │ │ │ │ - blt.n 77e00 │ │ │ │ + blt.n 77e04 │ │ │ │ cmp r3, #1 │ │ │ │ mov r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ cmp r4, r1 │ │ │ │ - blt.n 77e08 │ │ │ │ + blt.n 77e0c │ │ │ │ ldr.w r1, [r8] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 77e26 │ │ │ │ + bne.n 77e2a │ │ │ │ cmp r3, r2 │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ - cbnz r3, 77dde │ │ │ │ + cbnz r3, 77de2 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - b.n 77dde │ │ │ │ + b.n 77de2 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #116] @ (77e44 ) │ │ │ │ + ldr r0, [pc, #116] @ (77e48 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #104] @ (77e48 ) │ │ │ │ - ldr r3, [pc, #80] @ (77e34 ) │ │ │ │ + ldr r2, [pc, #104] @ (77e4c ) │ │ │ │ + ldr r3, [pc, #80] @ (77e38 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 77e2a │ │ │ │ + bne.n 77e2e │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 77dca │ │ │ │ + b.n 77dce │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 77dca │ │ │ │ + b.n 77dce │ │ │ │ adds r4, #1 │ │ │ │ - beq.n 77e18 │ │ │ │ + beq.n 77e1c │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ str.w r2, [r8] │ │ │ │ - b.n 77dce │ │ │ │ + b.n 77dd2 │ │ │ │ ldr.w r3, [r8] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 77dde │ │ │ │ + beq.n 77de2 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 77dce │ │ │ │ + b.n 77dd2 │ │ │ │ negs r3, r1 │ │ │ │ - b.n 77dce │ │ │ │ + b.n 77dd2 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 785f4 │ │ │ │ + b.n 785f0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmn r0, r6 │ │ │ │ + cmn r4, r5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldc2 0, cr0, [sl], {95} @ 0x5f │ │ │ │ - stc2l 0, cr0, [sl], #-380 @ 0xfffffe84 │ │ │ │ - ldc2 0, cr0, [r4], {95} @ 0x5f │ │ │ │ - b.n 784a8 │ │ │ │ + ldc2l 0, cr0, [lr], {95} @ 0x5f │ │ │ │ + ldc2l 0, cr0, [sl], #-380 @ 0xfffffe84 │ │ │ │ + mrrc2 0, 5, r0, r8, cr15 │ │ │ │ + b.n 784a4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00077e4c : │ │ │ │ +00077e50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #260] @ (77f64 ) │ │ │ │ - ldr r2, [pc, #260] @ (77f68 ) │ │ │ │ + ldr r1, [pc, #260] @ (77f68 ) │ │ │ │ + ldr r2, [pc, #260] @ (77f6c ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #256] @ (77f6c ) │ │ │ │ + ldr r0, [pc, #256] @ (77f70 ) │ │ │ │ mov r6, r3 │ │ │ │ ldr.w r8, [sp, #68] @ 0x44 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r0, pc │ │ │ │ - ldr r1, [pc, #248] @ (77f70 ) │ │ │ │ + ldr r1, [pc, #248] @ (77f74 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ - ldr r2, [pc, #240] @ (77f74 ) │ │ │ │ + ldr r2, [pc, #240] @ (77f78 ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r8] │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -24298,1741 +24314,542 @@ │ │ │ │ ldr.w r4, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ str r1, [r7, #4] │ │ │ │ mul.w r0, r3, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r7] │ │ │ │ - blt.n 77f2c │ │ │ │ + blt.n 77f30 │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 77ef8 │ │ │ │ + blt.n 77efc │ │ │ │ cmp r2, #1 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ mov r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ cmp r0, r1 │ │ │ │ - blt.n 77f34 │ │ │ │ + blt.n 77f38 │ │ │ │ cmp r3, #1 │ │ │ │ mov r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ cmp r4, r1 │ │ │ │ - blt.n 77f3c │ │ │ │ + blt.n 77f40 │ │ │ │ ldr.w r1, [r8] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 77f5a │ │ │ │ + bne.n 77f5e │ │ │ │ cmp r3, r2 │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ - cbnz r3, 77f12 │ │ │ │ + cbnz r3, 77f16 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - b.n 77f12 │ │ │ │ + b.n 77f16 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #116] @ (77f78 ) │ │ │ │ + ldr r0, [pc, #116] @ (77f7c ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #104] @ (77f7c ) │ │ │ │ - ldr r3, [pc, #80] @ (77f68 ) │ │ │ │ + ldr r2, [pc, #104] @ (77f80 ) │ │ │ │ + ldr r3, [pc, #80] @ (77f6c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 77f5e │ │ │ │ + bne.n 77f62 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 77efe │ │ │ │ + b.n 77f02 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 77efe │ │ │ │ + b.n 77f02 │ │ │ │ adds r4, #1 │ │ │ │ - beq.n 77f4c │ │ │ │ + beq.n 77f50 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ str.w r2, [r8] │ │ │ │ - b.n 77f02 │ │ │ │ + b.n 77f06 │ │ │ │ ldr.w r3, [r8] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 77f12 │ │ │ │ + beq.n 77f16 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 77f02 │ │ │ │ + b.n 77f06 │ │ │ │ negs r3, r1 │ │ │ │ - b.n 77f02 │ │ │ │ + b.n 77f06 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 784c0 │ │ │ │ + b.n 784bc │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - rors r4, r0 │ │ │ │ + rors r0, r0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xfb66005f │ │ │ │ - @ instruction: 0xfb36005f │ │ │ │ - @ instruction: 0xfb34005f │ │ │ │ - b.n 78374 │ │ │ │ + @ instruction: 0xfbaa005f │ │ │ │ + @ instruction: 0xfb46005f │ │ │ │ + @ instruction: 0xfb68005f │ │ │ │ + b.n 78370 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00077f80 : │ │ │ │ +00077f84 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #140] @ 7801c │ │ │ │ + ldr.w ip, [pc, #140] @ 78020 │ │ │ │ sub sp, #8 │ │ │ │ - ldr r2, [pc, #136] @ (78020 ) │ │ │ │ + ldr r2, [pc, #136] @ (78024 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 78002 │ │ │ │ + blt.n 78006 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 77fd2 │ │ │ │ + blt.n 77fd6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r2, #1 │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 7800e │ │ │ │ - cbz r2, 7800a │ │ │ │ + blt.n 78012 │ │ │ │ + cbz r2, 7800e │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 77fea │ │ │ │ + b.n 77fee │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #72] @ (78024 ) │ │ │ │ + ldr r0, [pc, #72] @ (78028 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #60] @ (78028 ) │ │ │ │ - ldr r3, [pc, #48] @ (78020 ) │ │ │ │ + ldr r2, [pc, #60] @ (7802c ) │ │ │ │ + ldr r3, [pc, #48] @ (78024 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 78016 │ │ │ │ + bne.n 7801a │ │ │ │ add sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 77fd8 │ │ │ │ + b.n 77fdc │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 77fea │ │ │ │ + b.n 77fee │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 77fd8 │ │ │ │ + b.n 77fdc │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 78314 │ │ │ │ + b.n 78310 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa66005f │ │ │ │ - b.n 78270 │ │ │ │ + @ instruction: 0xfa9a005f │ │ │ │ + b.n 7826c │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007802c : │ │ │ │ +00078030 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #140] @ 780c8 │ │ │ │ + ldr.w ip, [pc, #140] @ 780cc │ │ │ │ sub sp, #8 │ │ │ │ - ldr r2, [pc, #136] @ (780cc ) │ │ │ │ + ldr r2, [pc, #136] @ (780d0 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 780ae │ │ │ │ + blt.n 780b2 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 7807e │ │ │ │ + blt.n 78082 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r2, #1 │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 780ba │ │ │ │ - cbz r2, 780b6 │ │ │ │ + blt.n 780be │ │ │ │ + cbz r2, 780ba │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 78096 │ │ │ │ + b.n 7809a │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #72] @ (780d0 ) │ │ │ │ + ldr r0, [pc, #72] @ (780d4 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #60] @ (780d4 ) │ │ │ │ - ldr r3, [pc, #48] @ (780cc ) │ │ │ │ + ldr r2, [pc, #60] @ (780d8 ) │ │ │ │ + ldr r3, [pc, #48] @ (780d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 780c2 │ │ │ │ + bne.n 780c6 │ │ │ │ add sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 78084 │ │ │ │ + b.n 78088 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 78096 │ │ │ │ + b.n 7809a │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 78084 │ │ │ │ + b.n 78088 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 78268 │ │ │ │ + b.n 78264 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vst1.8 @ instruction: 0xf9c2005f │ │ │ │ - b.n 781c4 │ │ │ │ + ldr??.w r0, [r6, #95] @ 0x5f │ │ │ │ + b.n 781c0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -000780d8 : │ │ │ │ +000780dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #200] @ (781b4 ) │ │ │ │ + ldr r1, [pc, #200] @ (781b8 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r3, [pc, #200] @ (781b8 ) │ │ │ │ + ldr r3, [pc, #200] @ (781bc ) │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r8, r2 │ │ │ │ ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ - ldr r1, [pc, #188] @ (781bc ) │ │ │ │ + ldr r1, [pc, #188] @ (781c0 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r9] │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ blx 57998 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi.n 78144 │ │ │ │ - cbz r0, 78178 │ │ │ │ + bhi.n 78148 │ │ │ │ + cbz r0, 7817c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 781a6 │ │ │ │ + blt.n 781aa │ │ │ │ cmp r3, #1 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 7818e │ │ │ │ + blt.n 78192 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - ble.n 78196 │ │ │ │ + ble.n 7819a │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 7814a │ │ │ │ + b.n 7814e │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str.w r2, [r9] │ │ │ │ - ldr r0, [pc, #112] @ (781c0 ) │ │ │ │ + ldr r0, [pc, #112] @ (781c4 ) │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #100] @ (781c4 ) │ │ │ │ - ldr r3, [pc, #84] @ (781b8 ) │ │ │ │ + ldr r2, [pc, #100] @ (781c8 ) │ │ │ │ + ldr r3, [pc, #84] @ (781bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 781ae │ │ │ │ + bne.n 781b2 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #76] @ (781c8 ) │ │ │ │ + ldr r1, [pc, #76] @ (781cc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 78122 │ │ │ │ + bne.n 78126 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 7814a │ │ │ │ + b.n 7814e │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7814a │ │ │ │ + b.n 7814e │ │ │ │ ldr.w r3, [r9] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7815e │ │ │ │ + beq.n 78162 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7814e │ │ │ │ + b.n 78152 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 7814a │ │ │ │ + b.n 7814e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 781f8 │ │ │ │ + b.n 781f4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #168 @ (adr r4, 78268 ) │ │ │ │ + add r4, pc, #344 @ (adr r4, 7831c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - vst4.16 {d0-d3}, [r0 :64] │ │ │ │ - svc 174 @ 0xae │ │ │ │ + ldrsh.w r0, [r4, pc, lsl #1] │ │ │ │ + svc 170 @ 0xaa │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb.w r0, [r8, pc, lsl #1] │ │ │ │ + ldrb.w r0, [r8, pc, lsl #1] │ │ │ │ │ │ │ │ -000781cc : │ │ │ │ +000781d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #208] @ (782b0 ) │ │ │ │ + ldr r1, [pc, #208] @ (782b4 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r3, [pc, #208] @ (782b4 ) │ │ │ │ + ldr r3, [pc, #208] @ (782b8 ) │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r8, r2 │ │ │ │ ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ - ldr r1, [pc, #196] @ (782b8 ) │ │ │ │ + ldr r1, [pc, #196] @ (782bc ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r9] │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ blx 57998 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi.n 7823a │ │ │ │ - cbz r0, 7826e │ │ │ │ + bhi.n 7823e │ │ │ │ + cbz r0, 78272 │ │ │ │ ldr.w r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7829e │ │ │ │ + blt.n 782a2 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ - blt.n 78284 │ │ │ │ + blt.n 78288 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r3, r1 │ │ │ │ - ble.n 7828c │ │ │ │ + ble.n 78290 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 78240 │ │ │ │ + b.n 78244 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str.w r2, [r9] │ │ │ │ - ldr r0, [pc, #116] @ (782bc ) │ │ │ │ + ldr r0, [pc, #116] @ (782c0 ) │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #104] @ (782c0 ) │ │ │ │ - ldr r3, [pc, #92] @ (782b4 ) │ │ │ │ + ldr r2, [pc, #104] @ (782c4 ) │ │ │ │ + ldr r3, [pc, #92] @ (782b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 782a6 │ │ │ │ + bne.n 782aa │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #84] @ (782c4 ) │ │ │ │ + ldr r1, [pc, #84] @ (782c8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 78216 │ │ │ │ + bne.n 7821a │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 78240 │ │ │ │ + b.n 78244 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 78240 │ │ │ │ + b.n 78244 │ │ │ │ ldr.w r3, [r9] │ │ │ │ - cbnz r3, 782aa │ │ │ │ + cbnz r3, 782ae │ │ │ │ cmp r2, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 78254 │ │ │ │ + b.n 78258 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 78240 │ │ │ │ + b.n 78244 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n 78244 │ │ │ │ + b.n 78248 │ │ │ │ nop │ │ │ │ - svc 44 @ 0x2c │ │ │ │ + svc 40 @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #216 @ (adr r3, 78394 ) │ │ │ │ + add r3, pc, #392 @ (adr r3, 78448 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb.w r0, [r2, pc, lsl #1] │ │ │ │ - udf #184 @ 0xb8 │ │ │ │ + str.w r0, [r6, pc, lsl #1] │ │ │ │ + udf #180 @ 0xb4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf712005f │ │ │ │ + @ instruction: 0xf722005f │ │ │ │ │ │ │ │ -000782c8 : │ │ │ │ +000782cc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (78378 ) │ │ │ │ + ldr r4, [pc, #160] @ (7837c ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (7837c ) │ │ │ │ + ldr r2, [pc, #160] @ (78380 ) │ │ │ │ mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (78380 ) │ │ │ │ + ldr r1, [pc, #148] @ (78384 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 7835a │ │ │ │ + cbz r0, 7835e │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 78342 │ │ │ │ + blt.n 78346 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 7834a │ │ │ │ + bge.n 7834e │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (78384 ) │ │ │ │ + ldr r0, [pc, #104] @ (78388 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (78388 ) │ │ │ │ - ldr r3, [pc, #76] @ (7837c ) │ │ │ │ + ldr r2, [pc, #92] @ (7838c ) │ │ │ │ + ldr r3, [pc, #76] @ (78380 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 78370 │ │ │ │ + bne.n 78374 │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n 78318 │ │ │ │ + b.n 7831c │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 78374 │ │ │ │ + cbnz r2, 78378 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7832a │ │ │ │ - ldr r1, [pc, #48] @ (7838c ) │ │ │ │ + b.n 7832e │ │ │ │ + ldr r1, [pc, #48] @ (78390 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 782fe │ │ │ │ + bne.n 78302 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n 78318 │ │ │ │ + b.n 7831c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.n 7831a │ │ │ │ - udf #50 @ 0x32 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - add r2, pc, #248 @ (adr r2, 7847c ) │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf744005f │ │ │ │ - ble.n 78350 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf626005f │ │ │ │ - │ │ │ │ -00078390 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r4, [pc, #320] @ (784e4 ) │ │ │ │ - sub sp, #24 │ │ │ │ - ldr r2, [pc, #320] @ (784e8 ) │ │ │ │ - mov r9, r3 │ │ │ │ - add r4, pc │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r6, [sp, #76] @ 0x4c │ │ │ │ - mov r5, r0 │ │ │ │ - ldr.w sl, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #304] @ (784ec ) │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - mov.w r2, #0 │ │ │ │ - str r3, [r6, #0] │ │ │ │ - add r1, pc │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r8, [sl] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n 78472 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 78440 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - blt.n 78488 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n 78490 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 784a4 │ │ │ │ - ldr r0, [pc, #248] @ (784f0 ) │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [pc, #248] @ (784f4 ) │ │ │ │ - mov r3, r4 │ │ │ │ - add r0, pc │ │ │ │ - adds r5, r0, #4 │ │ │ │ - add r1, pc │ │ │ │ - strd r5, r5, [sp, #4] │ │ │ │ - str r5, [sp, #0] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - movs r1, #0 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - mul.w r0, r2, r0 │ │ │ │ - vmov s15, r0 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 784a4 │ │ │ │ - cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ - beq.n 784dc │ │ │ │ - mov.w r0, #512 @ 0x200 │ │ │ │ - cbnz r2, 78458 │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - b.n 78458 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str r2, [r6, #0] │ │ │ │ - ldr r0, [pc, #172] @ (784f8 ) │ │ │ │ - add r1, sp, #16 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #160] @ (784fc ) │ │ │ │ - ldr r3, [pc, #140] @ (784e8 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 784e0 │ │ │ │ - add sp, #24 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r1, [pc, #140] @ (78500 ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 783d4 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 78446 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 78446 │ │ │ │ - cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ - ittt ne │ │ │ │ - mvnne.w r2, #8 │ │ │ │ - movne r3, #9 │ │ │ │ - strne r2, [r6, #0] │ │ │ │ - bne.n 78448 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cbz r3, 784a8 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 78448 │ │ │ │ - ldr r0, [pc, #88] @ (78504 ) │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [pc, #88] @ (78508 ) │ │ │ │ - mov r3, r4 │ │ │ │ - add r0, pc │ │ │ │ - adds r5, r0, #4 │ │ │ │ - add r1, pc │ │ │ │ - strd r5, r5, [sp, #4] │ │ │ │ - str r5, [sp, #0] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - mul.w r0, r1, r0 │ │ │ │ - vmov s15, r0 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 784a4 │ │ │ │ - movs r0, #112 @ 0x70 │ │ │ │ - b.n 78458 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - ble.n 785b8 │ │ │ │ + b.n 7831e │ │ │ │ + udf #46 @ 0x2e │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #448 @ (adr r1, 786b0 ) │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - subs r4, #66 @ 0x42 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xf66a005f │ │ │ │ - @ instruction: 0xf61e005f │ │ │ │ - bgt.n 78468 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - add.w r0, lr, #14614528 @ 0xdf0000 │ │ │ │ - subs r3, #144 @ 0x90 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - subs.w r0, r8, #14614528 @ 0xdf0000 │ │ │ │ - │ │ │ │ -0007850c : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d10} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ - mov r5, r2 │ │ │ │ - ldr.w r2, [pc, #2628] @ 78f68 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr.w r3, [pc, #2624] @ 78f6c │ │ │ │ - add r2, pc │ │ │ │ - sub sp, #140 @ 0x8c │ │ │ │ - mov r6, r1 │ │ │ │ - ldr.w r9, [pc, #2620] @ 78f70 │ │ │ │ - ldr.w r8, [pc, #2620] @ 78f74 │ │ │ │ - mov r7, r0 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - movs r2, #0 │ │ │ │ - ldr.w sl, [sp, #240] @ 0xf0 │ │ │ │ - add r9, pc │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldr.w r3, [pc, #2600] @ 78f78 │ │ │ │ - add r8, pc │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - mov r1, r3 │ │ │ │ - ldr r3, [sp, #200] @ 0xc8 │ │ │ │ - str.w r2, [sl] │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [sp, #208] @ 0xd0 │ │ │ │ - ldr r3, [sp, #204] @ 0xcc │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #224] @ 0xe0 │ │ │ │ - ldr r2, [sp, #216] @ 0xd8 │ │ │ │ - str r2, [sp, #84] @ 0x54 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r2, [sp, #228] @ 0xe4 │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - str r2, [sp, #92] @ 0x5c │ │ │ │ - blx 57998 │ │ │ │ - mov r1, r9 │ │ │ │ - mov fp, r0 │ │ │ │ - str r0, [sp, #80] @ 0x50 │ │ │ │ - mov r0, r7 │ │ │ │ - blx 57998 │ │ │ │ - mov r1, r8 │ │ │ │ - mov ip, r0 │ │ │ │ - str r0, [sp, #76] @ 0x4c │ │ │ │ - mov r0, r7 │ │ │ │ - orr.w r2, fp, ip │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - blx 57998 │ │ │ │ - mov fp, r0 │ │ │ │ - mov r0, r7 │ │ │ │ - ldr.w r7, [pc, #2512] @ 78f7c │ │ │ │ - add r7, pc │ │ │ │ - mov r1, r7 │ │ │ │ - blx 57998 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - str r0, [sp, #48] @ 0x30 │ │ │ │ - mov r0, r6 │ │ │ │ - mov r1, r3 │ │ │ │ - blx 57998 │ │ │ │ - mov r1, r9 │ │ │ │ - mov r9, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - blx 57998 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r8, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - blx 57998 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r3, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - mov r6, r3 │ │ │ │ - blx 57998 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - str r0, [sp, #72] @ 0x48 │ │ │ │ - ldr r7, [r2, #0] │ │ │ │ - orr.w r3, fp, r1 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - str r7, [sp, #44] @ 0x2c │ │ │ │ - orrs r3, r2 │ │ │ │ - beq.n 7860a │ │ │ │ - orr.w r7, r9, r8 │ │ │ │ - orr.w r3, r6, r0 │ │ │ │ - orrs r3, r7 │ │ │ │ - bne.n 7864a │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n 78610 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - str.w r2, [sl] │ │ │ │ - ldr.w r0, [pc, #2408] @ 78f80 │ │ │ │ - add r1, sp, #112 @ 0x70 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr.w r2, [pc, #2396] @ 78f84 │ │ │ │ - ldr.w r3, [pc, #2368] @ 78f6c │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 78f16 │ │ │ │ - add sp, #140 @ 0x8c │ │ │ │ - vpop {d8-d10} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subs r0, r6, #0 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - it ne │ │ │ │ - movne r0, #1 │ │ │ │ - subs.w ip, fp, #0 │ │ │ │ - it ne │ │ │ │ - movne.w ip, #1 │ │ │ │ - str r0, [sp, #100] @ 0x64 │ │ │ │ - tst.w r0, ip │ │ │ │ - str.w ip, [sp, #104] @ 0x68 │ │ │ │ - bne.n 78602 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 78752 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - cmp r0, #0 │ │ │ │ - blt.n 7875a │ │ │ │ - ldr r6, [sp, #52] @ 0x34 │ │ │ │ - cmp r1, #1 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - mov r6, r1 │ │ │ │ - it lt │ │ │ │ - movlt r6, #1 │ │ │ │ - cmp r3, r6 │ │ │ │ - blt.w 78c70 │ │ │ │ - ldr r6, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w 78d24 │ │ │ │ - subs.w ip, r2, #0 │ │ │ │ - it ne │ │ │ │ - movne.w ip, #1 │ │ │ │ - str.w ip, [sp, #84] @ 0x54 │ │ │ │ - mov r6, ip │ │ │ │ - cmp r1, r3 │ │ │ │ - ite le │ │ │ │ - movle r6, #0 │ │ │ │ - andgt.w r6, r6, #1 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne.w 78d24 │ │ │ │ - ldr r6, [sp, #88] @ 0x58 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w 78e2e │ │ │ │ - subs.w ip, r9, #0 │ │ │ │ - it ne │ │ │ │ - movne.w ip, #1 │ │ │ │ - str.w ip, [sp, #108] @ 0x6c │ │ │ │ - mov r6, ip │ │ │ │ - cmp r0, r3 │ │ │ │ - ite le │ │ │ │ - movle r6, #0 │ │ │ │ - andgt.w r6, r6, #1 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne.w 78e2e │ │ │ │ - ldrd r6, r2, [sp, #92] @ 0x5c │ │ │ │ - cmp r6, r2 │ │ │ │ - it ge │ │ │ │ - movge r6, r2 │ │ │ │ - subs.w ip, r8, #0 │ │ │ │ - it ne │ │ │ │ - movne.w ip, #1 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r6, ip │ │ │ │ - str.w ip, [sp, #88] @ 0x58 │ │ │ │ - cmp r3, r2 │ │ │ │ - ite ge │ │ │ │ - movge r6, #0 │ │ │ │ - andlt.w r6, r6, #1 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne.w 78e2e │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 78cdc │ │ │ │ - cmp r1, r0 │ │ │ │ - blt.n 78788 │ │ │ │ - cmp r2, #0 │ │ │ │ - bgt.w 788de │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - movs r1, #1 │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r0, [sp, #60] @ 0x3c │ │ │ │ - movs r3, #0 │ │ │ │ - cmp r1, r2 │ │ │ │ - str r3, [r0, #4] │ │ │ │ - vstr s15, [r0] │ │ │ │ - ble.n 78762 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - adds r3, #1 │ │ │ │ - ittt ne │ │ │ │ - mvnne.w r2, #12 │ │ │ │ - movne r3, #13 │ │ │ │ - strne.w r2, [sl] │ │ │ │ - bne.w 78614 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 78cdc │ │ │ │ - movs r0, #112 @ 0x70 │ │ │ │ - b.n 78626 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 78610 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 78610 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 78cdc │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - adds r3, #1 │ │ │ │ - beq.n 7874e │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 788da │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 78626 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n 7871a │ │ │ │ - ldr.w r7, [pc, #2040] @ 78f88 │ │ │ │ - add r2, sp, #128 @ 0x80 │ │ │ │ - ldr.w r3, [pc, #2040] @ 78f8c │ │ │ │ - add r6, sp, #120 @ 0x78 │ │ │ │ - ldr.w r1, [pc, #2036] @ 78f90 │ │ │ │ - add r7, pc │ │ │ │ - add r3, pc │ │ │ │ - mov r0, r7 │ │ │ │ - add r1, pc │ │ │ │ - strd r3, r3, [sp, #4] │ │ │ │ - str r4, [sp, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - blx 5fe70 │ │ │ │ - adds r7, #4 │ │ │ │ - add r3, sp, #116 @ 0x74 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - mov r1, r4 │ │ │ │ - str r0, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - mov r0, r5 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - strd r6, r6, [sp] │ │ │ │ - blx 64528 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - strd r7, r1, [sp, #12] │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r4 │ │ │ │ - strd r6, r6, [sp, #4] │ │ │ │ - str r4, [sp, #0] │ │ │ │ - vldr s18, [sp, #120] @ 0x78 │ │ │ │ - blx 5f434 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - mov r0, r5 │ │ │ │ - strd r7, r1, [sp, #12] │ │ │ │ - mov r1, r4 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - strd r6, r6, [sp, #4] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - vldr s21, [sp, #120] @ 0x78 │ │ │ │ - blx 5f434 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - strd r7, r1, [sp, #20] │ │ │ │ - mov r1, r5 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - strd r6, r6, [sp, #12] │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - strd r6, r6, [sp, #4] │ │ │ │ - vldr s19, [sp, #120] @ 0x78 │ │ │ │ - blx 667e8 │ │ │ │ - ldr.w ip, [pc, #1896] @ 78f94 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - add ip, pc │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - mov r0, ip │ │ │ │ - strd r7, r1, [sp, #16] │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mov r1, r5 │ │ │ │ - mov r2, r5 │ │ │ │ - strd r6, r6, [sp, #8] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - str.w ip, [sp, #80] @ 0x50 │ │ │ │ - vldr s16, [sp, #120] @ 0x78 │ │ │ │ - blx 65834 │ │ │ │ - ldr.w r0, [pc, #1860] @ 78f98 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - add r0, pc │ │ │ │ - strd r7, r1, [sp, #16] │ │ │ │ - mov r1, r5 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mov r2, r5 │ │ │ │ - strd r6, r6, [sp, #8] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - vldr s20, [sp, #120] @ 0x78 │ │ │ │ - blx 65834 │ │ │ │ - vldr s15, [sp, #120] @ 0x78 │ │ │ │ - ldr.w ip, [r4] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - vcvt.s32.f32 s17, s15 │ │ │ │ - cmp ip, r3 │ │ │ │ - blt.w 78b74 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - vcvt.s32.f32 s18, s18 │ │ │ │ - vcvt.s32.f32 s16, s16 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 78a42 │ │ │ │ - ldr r6, [r5, #0] │ │ │ │ - vmov r0, s18 │ │ │ │ - vmov r3, s16 │ │ │ │ - lsls r1, r6, #1 │ │ │ │ - add r0, r6 │ │ │ │ - add r3, r1 │ │ │ │ - cmp r3, r0 │ │ │ │ - it lt │ │ │ │ - movlt r3, r0 │ │ │ │ - ldr r0, [sp, #84] @ 0x54 │ │ │ │ - orrs.w r0, r0, fp │ │ │ │ - beq.n 788c8 │ │ │ │ - vmov r0, s17 │ │ │ │ - add r0, r1 │ │ │ │ - cmp r3, r0 │ │ │ │ - it lt │ │ │ │ - movlt r3, r0 │ │ │ │ - add r1, r6 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - vmov s15, r3 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 78722 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - b.n 78626 │ │ │ │ - ldr.w r0, [pc, #1724] @ 78f9c │ │ │ │ - add.w ip, sp, #128 @ 0x80 │ │ │ │ - ldr.w r1, [pc, #1720] @ 78fa0 │ │ │ │ - mov r2, ip │ │ │ │ - ldr.w r9, [pc, #1716] @ 78fa4 │ │ │ │ - add r0, pc │ │ │ │ - add r1, pc │ │ │ │ - mov r8, r0 │ │ │ │ - add r9, pc │ │ │ │ - mov r3, r5 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - add r6, sp, #120 @ 0x78 │ │ │ │ - strd r9, r9, [sp, #4] │ │ │ │ - str.w ip, [sp, #84] @ 0x54 │ │ │ │ - str r1, [sp, #88] @ 0x58 │ │ │ │ - blx 5fe70 │ │ │ │ - add.w lr, sp, #116 @ 0x74 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str.w lr, [sp, #12] │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - mov r0, r5 │ │ │ │ - str.w r8, [sp, #92] @ 0x5c │ │ │ │ - add.w r8, r8, #4 │ │ │ │ - strd r6, r6, [sp] │ │ │ │ - str.w r8, [sp, #8] │ │ │ │ - str.w lr, [sp, #56] @ 0x38 │ │ │ │ - blx 63a44 │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - mov r2, r4 │ │ │ │ - strd r8, r0, [sp, #12] │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - str r0, [sp, #0] │ │ │ │ - mov r0, r5 │ │ │ │ - strd r6, r6, [sp, #4] │ │ │ │ - vldr s18, [sp, #120] @ 0x78 │ │ │ │ - blx 626d8 │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - mov r2, r4 │ │ │ │ - strd r8, r0, [sp, #12] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - str r0, [sp, #0] │ │ │ │ - mov r0, r5 │ │ │ │ - strd r6, r6, [sp, #4] │ │ │ │ - vldr s19, [sp, #120] @ 0x78 │ │ │ │ - blx 626d8 │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - mov r1, r4 │ │ │ │ - strd r8, r0, [sp, #20] │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - str r0, [sp, #0] │ │ │ │ - mov r0, r4 │ │ │ │ - strd r6, r6, [sp, #12] │ │ │ │ - strd r6, r6, [sp, #4] │ │ │ │ - vldr s21, [sp, #120] @ 0x78 │ │ │ │ - blx 667e8 │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - mov r2, r4 │ │ │ │ - strd r8, r0, [sp, #16] │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr.w r0, [pc, #1540] @ 78fa8 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r0, pc │ │ │ │ - mov r3, r4 │ │ │ │ - strd r6, r6, [sp, #8] │ │ │ │ - vldr s16, [sp, #120] @ 0x78 │ │ │ │ - blx 65834 │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - mov r3, r4 │ │ │ │ - ldr.w lr, [pc, #1516] @ 78fac │ │ │ │ - mov r2, r4 │ │ │ │ - vldr s15, [sp, #120] @ 0x78 │ │ │ │ - mov r1, r4 │ │ │ │ - strd r8, r0, [sp, #16] │ │ │ │ - add lr, pc │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - vcvt.s32.f32 s17, s15 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - str r0, [sp, #0] │ │ │ │ - mov r0, lr │ │ │ │ - strd r6, r6, [sp, #8] │ │ │ │ - str.w lr, [sp, #96] @ 0x60 │ │ │ │ - blx 65834 │ │ │ │ - ldrd r2, r1, [sp, #84] @ 0x54 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [sp, #92] @ 0x5c │ │ │ │ - strd r9, r9, [sp, #4] │ │ │ │ - str r4, [sp, #0] │ │ │ │ - vldr s20, [sp, #120] @ 0x78 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr.w ip, [r5] │ │ │ │ - cmp ip, r0 │ │ │ │ - blt.w 78c10 │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - subs r0, r7, #0 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - vcvt.s32.f32 s18, s18 │ │ │ │ - vcvt.s32.f32 s16, s16 │ │ │ │ - it ne │ │ │ │ - movne r0, #1 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.n 78aaa │ │ │ │ - vmov r3, s18 │ │ │ │ - ldr r6, [r4, #0] │ │ │ │ - lsls r1, r6, #1 │ │ │ │ - add r3, r6 │ │ │ │ - mov r7, r3 │ │ │ │ - vmov r3, s16 │ │ │ │ - add r3, r1 │ │ │ │ - cmp r3, r7 │ │ │ │ - it lt │ │ │ │ - movlt r3, r7 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - orrs r0, r7 │ │ │ │ - beq.w 788c8 │ │ │ │ - b.n 788bc │ │ │ │ - vcvt.s32.f32 s15, s20 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - vcvt.s32.f32 s19, s19 │ │ │ │ - subs r1, r3, #0 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - it ne │ │ │ │ - movne r1, #1 │ │ │ │ - tst r3, r1 │ │ │ │ - vmov r7, s15 │ │ │ │ - beq.w 78c78 │ │ │ │ - ldr r6, [r5, #0] │ │ │ │ - vmov r3, s18 │ │ │ │ - vmov r0, s19 │ │ │ │ - lsls r1, r6, #1 │ │ │ │ - add r7, r1 │ │ │ │ - add r3, r6 │ │ │ │ - add r0, r6 │ │ │ │ - cmp r3, r0 │ │ │ │ - it lt │ │ │ │ - movlt r3, r0 │ │ │ │ - vmov r0, s16 │ │ │ │ - add r0, r1 │ │ │ │ - add r1, ip │ │ │ │ - cmp r0, r3 │ │ │ │ - it lt │ │ │ │ - movlt r0, r3 │ │ │ │ - mul.w r3, r6, r6 │ │ │ │ - mla r6, r6, ip, r3 │ │ │ │ - cmp r7, r0 │ │ │ │ - ite ge │ │ │ │ - addge r3, r3, r7 │ │ │ │ - addlt r3, r3, r0 │ │ │ │ - cmp r6, r1 │ │ │ │ - it lt │ │ │ │ - movlt r6, r1 │ │ │ │ - cmp r3, r6 │ │ │ │ - it lt │ │ │ │ - movlt r3, r6 │ │ │ │ - vmov s15, r3 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 78722 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - vcvt.s32.f32 s15, s20 │ │ │ │ - vcvt.s32.f32 s19, s19 │ │ │ │ - subs r1, r3, #0 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - it ne │ │ │ │ - movne r1, #1 │ │ │ │ - tst r3, r1 │ │ │ │ - vmov r7, s15 │ │ │ │ - it ne │ │ │ │ - ldrne r6, [r4, #0] │ │ │ │ - bne.n 78a60 │ │ │ │ - tst r0, r3 │ │ │ │ - it ne │ │ │ │ - ldrne r0, [r4, #0] │ │ │ │ - bne.w 78c84 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - subs r3, #0 │ │ │ │ - it ne │ │ │ │ - movne r3, #1 │ │ │ │ - tst r1, r3 │ │ │ │ - it ne │ │ │ │ - ldrne r6, [r4, #0] │ │ │ │ - bne.w 78dee │ │ │ │ - ldr r6, [sp, #100] @ 0x64 │ │ │ │ - tst r6, r3 │ │ │ │ - it ne │ │ │ │ - ldrne r0, [r4, #0] │ │ │ │ - bne.w 78e42 │ │ │ │ - tst r0, r3 │ │ │ │ - it ne │ │ │ │ - ldrne r0, [r4, #0] │ │ │ │ - bne.w 78e98 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - vcvt.s32.f32 s15, s21 │ │ │ │ - subs r6, r3, #0 │ │ │ │ - it ne │ │ │ │ - movne r6, #1 │ │ │ │ - tst r1, r6 │ │ │ │ - vmov r3, s15 │ │ │ │ - it ne │ │ │ │ - ldrne r0, [r4, #0] │ │ │ │ - bne.w 78ee0 │ │ │ │ - ldr r1, [sp, #100] @ 0x64 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.w 78f1a │ │ │ │ - cmp r6, #0 │ │ │ │ - beq.w 78f1a │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - vmov r1, s18 │ │ │ │ - add r3, r0 │ │ │ │ - add.w r6, r7, r0, lsl #1 │ │ │ │ - add r1, r0 │ │ │ │ - cmp r1, r3 │ │ │ │ - it lt │ │ │ │ - movlt r1, r3 │ │ │ │ - vmov r3, s16 │ │ │ │ - add.w r3, r3, r0, lsl #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - add.w r1, ip, r0, lsl #1 │ │ │ │ - cmp r6, r3 │ │ │ │ - it lt │ │ │ │ - movlt r6, r3 │ │ │ │ - lsls r3, r0, #1 │ │ │ │ - mul.w r3, r0, r3 │ │ │ │ - vmov r7, s17 │ │ │ │ - add.w r0, r7, r0, lsl #1 │ │ │ │ - cmp r0, r6 │ │ │ │ - ite ge │ │ │ │ - addge r3, r3, r0 │ │ │ │ - addlt r3, r3, r6 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - vmov s15, r3 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 78722 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - mov r1, r4 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r0, r5 │ │ │ │ - ldrd r3, r2, [sp, #52] @ 0x34 │ │ │ │ - strd r7, r2, [sp, #20] │ │ │ │ - strd r6, r6, [sp, #12] │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - strd r6, r6, [sp, #4] │ │ │ │ - blx 667e8 │ │ │ │ - vldr s15, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - vmov r2, s15 │ │ │ │ - add.w fp, r2, r3 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - orrs.w r2, r8, r2 │ │ │ │ - bne.n 78bd6 │ │ │ │ - cmp.w r9, #0 │ │ │ │ - bne.w 78d2c │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.w 78ce0 │ │ │ │ - mov r3, fp │ │ │ │ - movs r1, #1 │ │ │ │ - cmp r3, #1 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - vmov s15, r3 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 78722 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mov r2, r4 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [sp, #80] @ 0x50 │ │ │ │ - str r7, [sp, #16] │ │ │ │ - strd r6, r6, [sp, #8] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - blx 65834 │ │ │ │ - vldr s15, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - str.w fp, [sp, #112] @ 0x70 │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - vmov r2, s15 │ │ │ │ - add r2, r3 │ │ │ │ - cmp fp, r2 │ │ │ │ - it lt │ │ │ │ - movlt fp, r2 │ │ │ │ - b.n 78bae │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - mov r1, r4 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - strd r8, r3, [sp, #20] │ │ │ │ - strd r6, r6, [sp, #12] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - strd r6, r6, [sp, #4] │ │ │ │ - blx 667e8 │ │ │ │ - vldr s15, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - orrs.w r2, r2, fp │ │ │ │ - vmov r7, s15 │ │ │ │ - add r7, r3 │ │ │ │ - bne.w 78daa │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w 78d6a │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.n 78d02 │ │ │ │ - cmp r7, #1 │ │ │ │ - mov.w r1, #1 │ │ │ │ - it lt │ │ │ │ - movlt r7, #1 │ │ │ │ - vmov s15, r7 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 78722 │ │ │ │ - mvn.w r2, #5 │ │ │ │ - movs r3, #6 │ │ │ │ - b.n 78610 │ │ │ │ - mov r0, r3 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - tst r3, r0 │ │ │ │ - beq.w 78de6 │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ - vmov r3, s18 │ │ │ │ - vmov r1, s19 │ │ │ │ - lsls r6, r0, #1 │ │ │ │ - add r7, r6 │ │ │ │ - add r3, r0 │ │ │ │ - add r1, r0 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - vmov r1, s16 │ │ │ │ - add r1, r6 │ │ │ │ - cmp r1, r3 │ │ │ │ - it lt │ │ │ │ - movlt r1, r3 │ │ │ │ - mul.w r3, r0, r0 │ │ │ │ - cmp r7, r1 │ │ │ │ - mla r0, r0, ip, r3 │ │ │ │ - it lt │ │ │ │ - movlt r7, r1 │ │ │ │ - add.w r1, ip, r6 │ │ │ │ - vmov ip, s17 │ │ │ │ - add r6, ip │ │ │ │ - cmp r6, r7 │ │ │ │ - ite ge │ │ │ │ - addge r3, r3, r6 │ │ │ │ - addlt r3, r3, r7 │ │ │ │ - cmp r0, r1 │ │ │ │ - it lt │ │ │ │ - movlt r0, r1 │ │ │ │ - cmp r3, r0 │ │ │ │ - it lt │ │ │ │ - movlt r3, r0 │ │ │ │ - vmov s15, r3 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 78722 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 78614 │ │ │ │ - vmov r0, s17 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - add r1, r3 │ │ │ │ - add r0, r3 │ │ │ │ - cmp r0, r1 │ │ │ │ - mov r3, r0 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - cmp r3, fp │ │ │ │ - it lt │ │ │ │ - movlt r3, fp │ │ │ │ - vmov s15, r3 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 78722 │ │ │ │ - vmov r0, s17 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - add r1, r3 │ │ │ │ - add r0, r3 │ │ │ │ - cmp r0, r1 │ │ │ │ - mov r3, r0 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - cmp r3, r7 │ │ │ │ - it lt │ │ │ │ - movlt r3, r7 │ │ │ │ - vmov s15, r3 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 78722 │ │ │ │ - mvn.w r2, #8 │ │ │ │ - movs r3, #9 │ │ │ │ - b.n 78610 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mov r2, r4 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [pc, #628] @ (78fb0 ) │ │ │ │ - ldr r0, [pc, #632] @ (78fb4 ) │ │ │ │ - add r3, pc │ │ │ │ - strd r6, r6, [sp, #8] │ │ │ │ - adds r3, #4 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mov r3, r5 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - blx 65834 │ │ │ │ - vldr s15, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - vmov r2, s15 │ │ │ │ - add r2, r3 │ │ │ │ - cmp fp, r2 │ │ │ │ - it lt │ │ │ │ - movlt fp, r2 │ │ │ │ - b.n 78bb6 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [pc, #572] @ (78fb8 ) │ │ │ │ - ldr r0, [pc, #572] @ (78fbc ) │ │ │ │ - add r3, pc │ │ │ │ - strd r6, r6, [sp, #8] │ │ │ │ - adds r3, #4 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mov r3, r4 │ │ │ │ - blx 65834 │ │ │ │ - vldr s15, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - vmov r2, s15 │ │ │ │ - add r2, r3 │ │ │ │ - cmp r7, r2 │ │ │ │ - it lt │ │ │ │ - movlt r7, r2 │ │ │ │ - b.n 78c52 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mov r2, r4 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r4 │ │ │ │ - ldr r0, [sp, #96] @ 0x60 │ │ │ │ - str.w r8, [sp, #16] │ │ │ │ - strd r6, r6, [sp, #8] │ │ │ │ - blx 65834 │ │ │ │ - vldr s15, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - str r7, [sp, #112] @ 0x70 │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - vmov r2, s15 │ │ │ │ - add r2, r3 │ │ │ │ - cmp r7, r2 │ │ │ │ - it lt │ │ │ │ - movlt r7, r2 │ │ │ │ - b.n 78c4a │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - tst r1, r3 │ │ │ │ - beq.n 78e38 │ │ │ │ - ldr r6, [r5, #0] │ │ │ │ - vmov r3, s18 │ │ │ │ - vmov r0, s19 │ │ │ │ - lsls r1, r6, #1 │ │ │ │ - add r0, r6 │ │ │ │ - add r3, r6 │ │ │ │ - cmp r0, r3 │ │ │ │ - mul.w r6, r6, r6 │ │ │ │ - it lt │ │ │ │ - movlt r0, r3 │ │ │ │ - vmov r3, s16 │ │ │ │ - add r3, r1 │ │ │ │ - cmp r3, r0 │ │ │ │ - it lt │ │ │ │ - movlt r3, r0 │ │ │ │ - adds r0, r1, r7 │ │ │ │ - cmp r0, r3 │ │ │ │ - ite ge │ │ │ │ - addge r6, r6, r0 │ │ │ │ - addlt r6, r6, r3 │ │ │ │ - add r1, ip │ │ │ │ - cmp r6, r1 │ │ │ │ - it lt │ │ │ │ - movlt r6, r1 │ │ │ │ - vmov s15, r6 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 78722 │ │ │ │ - mvn.w r2, #10 │ │ │ │ - movs r3, #11 │ │ │ │ - b.w 78610 │ │ │ │ - mov r0, r3 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - tst r3, r0 │ │ │ │ - beq.n 78e90 │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ - vmov r3, s18 │ │ │ │ - vmov r1, s19 │ │ │ │ - lsls r6, r0, #1 │ │ │ │ - add r1, r0 │ │ │ │ - add r3, r0 │ │ │ │ - cmp r1, r3 │ │ │ │ - mul.w r0, r6, r0 │ │ │ │ - it lt │ │ │ │ - movlt r1, r3 │ │ │ │ - vmov r3, s16 │ │ │ │ - add r3, r6 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - adds r1, r6, r7 │ │ │ │ - vmov r7, s17 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - add.w r1, ip, r6 │ │ │ │ - add r6, r7 │ │ │ │ - cmp r6, r3 │ │ │ │ - ite ge │ │ │ │ - addge r0, r0, r6 │ │ │ │ - addlt r0, r0, r3 │ │ │ │ - cmp r0, r1 │ │ │ │ - it lt │ │ │ │ - movlt r0, r1 │ │ │ │ - vmov s15, r0 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 78722 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - tst r3, r0 │ │ │ │ - beq.n 78ed0 │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ - vmov r3, s18 │ │ │ │ - vmov r1, s19 │ │ │ │ - lsls r6, r0, #1 │ │ │ │ - add r1, r0 │ │ │ │ - add r3, r0 │ │ │ │ - cmp r1, r3 │ │ │ │ - mul.w r0, r0, r0 │ │ │ │ - it lt │ │ │ │ - movlt r1, r3 │ │ │ │ - vmov r3, s16 │ │ │ │ - add r3, r6 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - adds r1, r6, r7 │ │ │ │ - vmov r7, s17 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - add.w r1, ip, r6 │ │ │ │ - add r6, r7 │ │ │ │ - b.n 78e78 │ │ │ │ - vcvt.s32.f32 s15, s21 │ │ │ │ - ldr r0, [sp, #108] @ 0x6c │ │ │ │ - tst r1, r0 │ │ │ │ - vmov r3, s15 │ │ │ │ - beq.n 78f0a │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ - vmov r1, s18 │ │ │ │ - add r3, r0 │ │ │ │ - add.w r6, r7, r0, lsl #1 │ │ │ │ - add r1, r0 │ │ │ │ - cmp r1, r3 │ │ │ │ - it lt │ │ │ │ - movlt r1, r3 │ │ │ │ - vmov r3, s16 │ │ │ │ - add.w r3, r3, r0, lsl #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - add.w r1, ip, r0, lsl #1 │ │ │ │ - mul.w r0, r0, r0 │ │ │ │ - b.n 78e78 │ │ │ │ - ldr r1, [sp, #104] @ 0x68 │ │ │ │ - cbz r1, 78f50 │ │ │ │ - ldr r1, [sp, #108] @ 0x6c │ │ │ │ - cbz r1, 78f50 │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ - b.n 78b24 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - cbz r0, 78f5c │ │ │ │ - cbz r6, 78f5c │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - vmov r1, s18 │ │ │ │ - add r3, r0 │ │ │ │ - add.w r6, r7, r0, lsl #1 │ │ │ │ - add r1, r0 │ │ │ │ - cmp r1, r3 │ │ │ │ - it lt │ │ │ │ - movlt r1, r3 │ │ │ │ - vmov r3, s16 │ │ │ │ - add.w r3, r3, r0, lsl #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - add.w r1, ip, r0, lsl #1 │ │ │ │ - cmp r6, r3 │ │ │ │ - it lt │ │ │ │ - movlt r6, r3 │ │ │ │ - mul.w r3, r0, r0 │ │ │ │ - b.n 78b54 │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - cbz r1, 78f5c │ │ │ │ - ldr r1, [sp, #108] @ 0x6c │ │ │ │ - cbz r1, 78f5c │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ - b.n 78f20 │ │ │ │ - movs r1, #1 │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - b.w 78722 │ │ │ │ - nop │ │ │ │ - blt.n 78f34 │ │ │ │ + add r2, pc, #424 @ (adr r2, 78530 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - @ instruction: 0xf534005f │ │ │ │ - @ instruction: 0xf52a005f │ │ │ │ - @ instruction: 0xf520005f │ │ │ │ - @ instruction: 0xf4d4005f │ │ │ │ - orn r0, r8, #14614528 @ 0xdf0000 │ │ │ │ - bge.n 78f4c │ │ │ │ + @ instruction: 0xf778005f │ │ │ │ + ble.n 7834c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, #172 @ 0xac │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - strb r6, [r2, #18] │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xf2e2005f │ │ │ │ - @ instruction: 0xf25c005f │ │ │ │ - @ instruction: 0xf234005f │ │ │ │ - adds r7, #88 @ 0x58 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xf192005f │ │ │ │ - strb r6, [r7, #12] │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xf0e4005f │ │ │ │ - @ instruction: 0xf0c4005f │ │ │ │ - adds r3, #12 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - stcl 0, cr0, [r8, #-380] @ 0xfffffe84 │ │ │ │ - adds r2, #202 @ 0xca │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - stc 0, cr0, [sl, #-380] @ 0xfffffe84 │ │ │ │ + @ instruction: 0xf636005f │ │ │ │ │ │ │ │ -00078fc0 : │ │ │ │ +00078394 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ - ldr r2, [pc, #968] @ (7939c ) │ │ │ │ - ldr r3, [pc, #968] @ (793a0 ) │ │ │ │ + ldr r2, [pc, #968] @ (78770 ) │ │ │ │ + ldr r3, [pc, #968] @ (78774 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #964] @ (793a4 ) │ │ │ │ + ldr r1, [pc, #964] @ (78778 ) │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r8, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ @@ -26049,102 +24866,102 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #912] @ (793a8 ) │ │ │ │ + ldr r1, [pc, #912] @ (7877c ) │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #904] @ (793ac ) │ │ │ │ + ldr r1, [pc, #904] @ (78780 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ orr.w fp, sl, r7 │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #892] @ (793b0 ) │ │ │ │ + ldr r1, [pc, #892] @ (78784 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ orr.w r2, r6, r0 │ │ │ │ orrs.w r2, r2, fp │ │ │ │ - beq.w 79164 │ │ │ │ + beq.w 78538 │ │ │ │ ldr.w r9, [r4] │ │ │ │ cmp.w r9, #0 │ │ │ │ - blt.w 7919a │ │ │ │ + blt.w 7856e │ │ │ │ ldr r1, [r5, #0] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ cmp r1, #0 │ │ │ │ - blt.w 791a2 │ │ │ │ + blt.w 78576 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r3, r9 │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ - blt.w 791aa │ │ │ │ + blt.w 7857e │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r2, [r1, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w 791b2 │ │ │ │ + ble.w 78586 │ │ │ │ ldrd r3, r1, [sp, #32] │ │ │ │ cmp r3, r1 │ │ │ │ it ge │ │ │ │ movge r3, r1 │ │ │ │ vmov s15, r3 │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.w 791ba │ │ │ │ - cbz r6, 790a2 │ │ │ │ + bne.w 7858e │ │ │ │ + cbz r6, 78476 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r9, r3 │ │ │ │ - bge.w 79bce │ │ │ │ + bge.w 78fa2 │ │ │ │ cmp r9, r2 │ │ │ │ - bgt.w 791b2 │ │ │ │ + bgt.w 78586 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 791e0 │ │ │ │ + ble.w 785b4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 79326 │ │ │ │ + bne.w 786fa │ │ │ │ cmp.w r9, #0 │ │ │ │ - beq.w 791fe │ │ │ │ + beq.w 785d2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 791fe │ │ │ │ + beq.w 785d2 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmov.f32 s14, #20 @ 0x40a00000 5.0 │ │ │ │ vmov.f32 s13, #49 @ 0x41880000 17.0 │ │ │ │ vmov.f32 s11, #34 @ 0x41100000 9.0 │ │ │ │ vmov.f32 s12, #8 @ 0x40400000 3.0 │ │ │ │ cmp r9, r3 │ │ │ │ vmul.f32 s13, s15, s13 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vdiv.f32 s14, s13, s11 │ │ │ │ vdiv.f32 s13, s15, s12 │ │ │ │ vcvt.s32.f32 s14, s14 │ │ │ │ vcvt.s32.f32 s13, s13 │ │ │ │ - blt.w 79210 │ │ │ │ + blt.w 785e4 │ │ │ │ vmov r3, s14 │ │ │ │ cmp r9, r3 │ │ │ │ - blt.w 793e8 │ │ │ │ + blt.w 787bc │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w 79618 │ │ │ │ + bne.w 789ec │ │ │ │ cmp r6, #0 │ │ │ │ - bne.w 797bc │ │ │ │ + bne.w 78b90 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 79a02 │ │ │ │ + bne.w 78dd6 │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.w 79ce8 │ │ │ │ - vldr s15, [pc, #632] @ 79398 │ │ │ │ + bne.w 790bc │ │ │ │ + vldr s15, [pc, #632] @ 7876c │ │ │ │ vmov r9, s15 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r2, [r1, #4] │ │ │ │ @@ -26152,156 +24969,156 @@ │ │ │ │ it ne │ │ │ │ cmpne r3, r9 │ │ │ │ vstr s15, [r1] │ │ │ │ ittt lt │ │ │ │ mvnlt.w r2, #12 │ │ │ │ movlt r3, #13 │ │ │ │ strlt.w r2, [r8] │ │ │ │ - blt.n 7916e │ │ │ │ + blt.n 78542 │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7920c │ │ │ │ + beq.n 785e0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 79208 │ │ │ │ + beq.n 785dc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7917e │ │ │ │ + b.n 78552 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #580] @ (793b4 ) │ │ │ │ + ldr r0, [pc, #580] @ (78788 ) │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #568] @ (793b8 ) │ │ │ │ - ldr r3, [pc, #540] @ (793a0 ) │ │ │ │ + ldr r2, [pc, #568] @ (7878c ) │ │ │ │ + ldr r3, [pc, #540] @ (78774 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 79e22 │ │ │ │ + bne.w 791f6 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 7916a │ │ │ │ + b.n 7853e │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 7916a │ │ │ │ + b.n 7853e │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7916a │ │ │ │ + b.n 7853e │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ - b.n 7916a │ │ │ │ + b.n 7853e │ │ │ │ cmp r9, r2 │ │ │ │ - bgt.n 791b2 │ │ │ │ + bgt.n 78586 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 791e0 │ │ │ │ + ble.n 785b4 │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.n 791e8 │ │ │ │ - cbnz r7, 791f4 │ │ │ │ + bne.n 785bc │ │ │ │ + cbnz r7, 785c8 │ │ │ │ cmp r6, #0 │ │ │ │ - beq.w 790ac │ │ │ │ + beq.w 78480 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r9, r2 │ │ │ │ it ge │ │ │ │ cmpge r2, r3 │ │ │ │ - ble.w 790ac │ │ │ │ + ble.w 78480 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 7916a │ │ │ │ + b.n 7853e │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ - bgt.n 791e0 │ │ │ │ + bgt.n 785b4 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.w 790ac │ │ │ │ + beq.w 78480 │ │ │ │ vmov r2, s15 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.n 791e0 │ │ │ │ - b.n 791ce │ │ │ │ + blt.n 785b4 │ │ │ │ + b.n 785a2 │ │ │ │ mov.w r9, #1 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - b.n 79128 │ │ │ │ + b.n 784fc │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 7917e │ │ │ │ + b.n 78552 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 7917e │ │ │ │ + b.n 78552 │ │ │ │ vmov r2, s14 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w 7932a │ │ │ │ + blt.w 786fe │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w 7966a │ │ │ │ + bne.w 78a3e │ │ │ │ cmp r6, #0 │ │ │ │ - bne.w 796b6 │ │ │ │ + bne.w 78a8a │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 79b00 │ │ │ │ + bne.w 78ed4 │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.w 7911c │ │ │ │ - ldr r3, [pc, #388] @ (793bc ) │ │ │ │ - ldr r2, [pc, #392] @ (793c0 ) │ │ │ │ + beq.w 784f0 │ │ │ │ + ldr r3, [pc, #388] @ (78790 ) │ │ │ │ + ldr r2, [pc, #392] @ (78794 ) │ │ │ │ add r3, pc │ │ │ │ - ldr r1, [pc, #392] @ (793c4 ) │ │ │ │ + ldr r1, [pc, #392] @ (78798 ) │ │ │ │ mov sl, r3 │ │ │ │ adds r6, r3, #4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ mov fp, r2 │ │ │ │ blx 5fe70 │ │ │ │ - ldr r1, [pc, #368] @ (793c8 ) │ │ │ │ + ldr r1, [pc, #368] @ (7879c ) │ │ │ │ mla r0, r0, r9, r9 │ │ │ │ strd r4, r6, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r2, fp │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r9, [r5] │ │ │ │ ldr r7, [r4, #0] │ │ │ │ blx 5fe70 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ mov r2, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr r1, [pc, #332] @ (793cc ) │ │ │ │ + ldr r1, [pc, #332] @ (787a0 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mla r7, r0, r9, r7 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ mov.w r9, r3, lsl #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r7, r3 │ │ │ │ it lt │ │ │ │ movlt r7, r3 │ │ │ │ mov r3, r4 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ - ldr.w r9, [pc, #300] @ 793d0 │ │ │ │ + ldr.w r9, [pc, #300] @ 787a4 │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ strd r4, r6, [sp, #4] │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr r2, [pc, #284] @ (793d4 ) │ │ │ │ + ldr r2, [pc, #284] @ (787a8 ) │ │ │ │ add r9, pc │ │ │ │ ldr r7, [r4, #0] │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ @@ -26313,15 +25130,15 @@ │ │ │ │ mul.w r3, r7, r3 │ │ │ │ strd r4, r4, [sp] │ │ │ │ add.w r3, r3, r7, lsl #1 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #240] @ (793d8 ) │ │ │ │ + ldr r2, [pc, #240] @ (787ac ) │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mul.w r6, r0, r7 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -26336,26 +25153,26 @@ │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add.w r9, r7, r1 │ │ │ │ cmp r2, r9 │ │ │ │ it lt │ │ │ │ movlt r2, r9 │ │ │ │ vmov s15, r2 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 79124 │ │ │ │ + beq.w 784f8 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7916e │ │ │ │ + b.n 78542 │ │ │ │ vmov r2, s13 │ │ │ │ mov.w fp, r9, lsl #1 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r9, r3 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w 794ba │ │ │ │ - ldr r0, [pc, #156] @ (793dc ) │ │ │ │ - ldr r2, [pc, #160] @ (793e0 ) │ │ │ │ - ldr r1, [pc, #160] @ (793e4 ) │ │ │ │ + blt.w 7888e │ │ │ │ + ldr r0, [pc, #156] @ (787b0 ) │ │ │ │ + ldr r2, [pc, #160] @ (787b4 ) │ │ │ │ + ldr r1, [pc, #160] @ (787b8 ) │ │ │ │ add r0, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -26365,73 +25182,65 @@ │ │ │ │ mla r0, r9, r0, fp │ │ │ │ ldr.w fp, [r5] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ add.w r9, r3, fp │ │ │ │ cmp r6, #0 │ │ │ │ - bne.w 7995a │ │ │ │ + bne.w 78d2e │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 79ca6 │ │ │ │ + bne.w 7907a │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.w 79de0 │ │ │ │ + bne.w 791b4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r0, r9 │ │ │ │ it lt │ │ │ │ movlt r0, r9 │ │ │ │ vmov s15, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 79124 │ │ │ │ - b.n 79326 │ │ │ │ + beq.w 784f8 │ │ │ │ + b.n 786fa │ │ │ │ nop │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 79410 │ │ │ │ + ble.n 7883c │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, lr, pc, lsr #1 │ │ │ │ - orrs.w r0, ip, pc, lsr #1 │ │ │ │ - orrs.w r0, r4, pc, lsr #1 │ │ │ │ - orr.w r0, r8, pc, lsr #1 │ │ │ │ - strd r0, r0, [r0, #-380] @ 0x17c │ │ │ │ - ldmia r7, {r1, r2, r3, r7} │ │ │ │ + @ instruction: 0xf6ea005f │ │ │ │ + @ instruction: 0xf6b8005f │ │ │ │ + @ instruction: 0xf6b0005f │ │ │ │ + subw r0, r4, #2143 @ 0x85f │ │ │ │ + @ instruction: 0xf594005f │ │ │ │ + blt.n 78704 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r6, #24 │ │ │ │ + subs r2, #52 @ 0x34 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 792bc │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 79304 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - strex r0, r0, [sl, #380] @ 0x17c │ │ │ │ - b.n 79248 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 792b8 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 793a0 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 79340 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - cmp r5, #14 │ │ │ │ + @ instruction: 0xf3bc005f │ │ │ │ + and.w r0, r2, #14614528 @ 0xdf0000 │ │ │ │ + eors.w r0, lr, #14614528 @ 0xdf0000 │ │ │ │ + @ instruction: 0xf37c005f │ │ │ │ + @ instruction: 0xf3be005f │ │ │ │ + bics.w r0, r0, #14614528 @ 0xdf0000 │ │ │ │ + @ instruction: 0xf3fe005f │ │ │ │ + subs r1, #42 @ 0x2a │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 790d0 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 790d4 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ + @ instruction: 0xf2b6005f │ │ │ │ + @ instruction: 0xf2b6005f │ │ │ │ vmov r2, s13 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #0] │ │ │ │ mov.w fp, r3, lsl #1 │ │ │ │ add r3, r9 │ │ │ │ cmp r9, r2 │ │ │ │ str r3, [sp, #24] │ │ │ │ - blt.w 79576 │ │ │ │ - ldr.w r0, [pc, #2600] @ 79e28 │ │ │ │ - ldr.w r2, [pc, #2600] @ 79e2c │ │ │ │ - ldr.w r1, [pc, #2600] @ 79e30 │ │ │ │ + blt.w 7894a │ │ │ │ + ldr.w r0, [pc, #2600] @ 791fc │ │ │ │ + ldr.w r2, [pc, #2600] @ 79200 │ │ │ │ + ldr.w r1, [pc, #2600] @ 79204 │ │ │ │ add r0, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -26442,23 +25251,23 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov.w fp, r2, lsl #1 │ │ │ │ add.w r9, fp, r3 │ │ │ │ cmp r6, #0 │ │ │ │ - bne.w 79894 │ │ │ │ + bne.w 78c68 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 79c20 │ │ │ │ + bne.w 78ff4 │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.n 79380 │ │ │ │ - ldr.w r6, [pc, #2536] @ 79e34 │ │ │ │ + beq.n 78754 │ │ │ │ + ldr.w r6, [pc, #2536] @ 79208 │ │ │ │ mov r3, r5 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr.w r2, [pc, #2532] @ 79e38 │ │ │ │ + ldr.w r2, [pc, #2532] @ 7920c │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -26473,15 +25282,15 @@ │ │ │ │ ldr r6, [r5, #0] │ │ │ │ ldr r7, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr.w r2, [pc, #2480] @ 79e3c │ │ │ │ + ldr.w r2, [pc, #2480] @ 79210 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ mla r6, r0, r7, r6 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -26489,19 +25298,19 @@ │ │ │ │ movlt r3, r9 │ │ │ │ cmp r6, r3 │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ vmov s15, r6 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 79124 │ │ │ │ - b.n 79326 │ │ │ │ - ldr.w r0, [pc, #2436] @ 79e40 │ │ │ │ - ldr.w r2, [pc, #2436] @ 79e44 │ │ │ │ - ldr.w r1, [pc, #2436] @ 79e48 │ │ │ │ + beq.w 784f8 │ │ │ │ + b.n 786fa │ │ │ │ + ldr.w r0, [pc, #2436] @ 79214 │ │ │ │ + ldr.w r2, [pc, #2436] @ 79218 │ │ │ │ + ldr.w r1, [pc, #2436] @ 7921c │ │ │ │ add r0, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -26511,23 +25320,23 @@ │ │ │ │ mla r0, r9, r0, fp │ │ │ │ ldr.w fp, [r5] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ add.w r9, r3, fp │ │ │ │ cmp r6, #0 │ │ │ │ - bne.w 799ba │ │ │ │ + bne.w 78d8e │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 79c64 │ │ │ │ + bne.w 79038 │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.w 79380 │ │ │ │ - ldr.w r6, [pc, #2372] @ 79e4c │ │ │ │ + beq.w 78754 │ │ │ │ + ldr.w r6, [pc, #2372] @ 79220 │ │ │ │ mov r3, r5 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr.w r2, [pc, #2368] @ 79e50 │ │ │ │ + ldr.w r2, [pc, #2368] @ 79224 │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -26539,15 +25348,15 @@ │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r4, r5, [sp] │ │ │ │ mla r3, r0, fp, r3 │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #2320] @ 79e54 │ │ │ │ + ldr.w r2, [pc, #2320] @ 79228 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mul.w r3, r0, r6 │ │ │ │ @@ -26557,19 +25366,19 @@ │ │ │ │ add.w r3, r3, r6, lsl #1 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ vmov s15, r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 79124 │ │ │ │ - b.n 79326 │ │ │ │ - ldr.w r0, [pc, #2272] @ 79e58 │ │ │ │ - ldr.w r2, [pc, #2272] @ 79e5c │ │ │ │ - ldr.w r1, [pc, #2272] @ 79e60 │ │ │ │ + beq.w 784f8 │ │ │ │ + b.n 786fa │ │ │ │ + ldr.w r0, [pc, #2272] @ 7922c │ │ │ │ + ldr.w r2, [pc, #2272] @ 79230 │ │ │ │ + ldr.w r1, [pc, #2272] @ 79234 │ │ │ │ add r0, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -26580,23 +25389,23 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov.w fp, r2, lsl #1 │ │ │ │ add.w r9, fp, r3 │ │ │ │ cmp r6, #0 │ │ │ │ - bne.w 79914 │ │ │ │ + bne.w 78ce8 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 79bdc │ │ │ │ + bne.w 78fb0 │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.w 79380 │ │ │ │ - ldr.w r6, [pc, #2208] @ 79e64 │ │ │ │ + beq.w 78754 │ │ │ │ + ldr.w r6, [pc, #2208] @ 79238 │ │ │ │ mov r3, r5 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr.w r2, [pc, #2200] @ 79e68 │ │ │ │ + ldr.w r2, [pc, #2200] @ 7923c │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -26611,55 +25420,55 @@ │ │ │ │ ldr r6, [r5, #0] │ │ │ │ ldr r7, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr.w r2, [pc, #2148] @ 79e6c │ │ │ │ + ldr.w r2, [pc, #2148] @ 79240 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ mla r6, r0, r7, r6 │ │ │ │ - b.n 7949c │ │ │ │ - ldr.w r6, [pc, #2132] @ 79e70 │ │ │ │ + b.n 78870 │ │ │ │ + ldr.w r6, [pc, #2132] @ 79244 │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r9, [pc, #2132] @ 79e74 │ │ │ │ - ldr.w r1, [pc, #2132] @ 79e78 │ │ │ │ + ldr.w r9, [pc, #2132] @ 79248 │ │ │ │ + ldr.w r1, [pc, #2132] @ 7924c │ │ │ │ add r6, pc │ │ │ │ add r9, pc │ │ │ │ adds r7, r6, #4 │ │ │ │ add r1, pc │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w r1, [pc, #2100] @ 79e7c │ │ │ │ + ldr.w r1, [pc, #2100] @ 79250 │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ add.w r9, r3, r3, lsl #1 │ │ │ │ - b.n 7949c │ │ │ │ - ldr.w r6, [pc, #2068] @ 79e80 │ │ │ │ + b.n 78870 │ │ │ │ + ldr.w r6, [pc, #2068] @ 79254 │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w sl, [pc, #2064] @ 79e84 │ │ │ │ - ldr.w r1, [pc, #2064] @ 79e88 │ │ │ │ + ldr.w sl, [pc, #2064] @ 79258 │ │ │ │ + ldr.w r1, [pc, #2064] @ 7925c │ │ │ │ add r6, pc │ │ │ │ add sl, pc │ │ │ │ adds r7, r6, #4 │ │ │ │ add r1, pc │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -26668,74 +25477,74 @@ │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mla r0, r0, r9, r9 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r1, [pc, #2024] @ 79e8c │ │ │ │ + ldr.w r1, [pc, #2024] @ 79260 │ │ │ │ mov r2, sl │ │ │ │ lsls r6, r6, #1 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ - b.n 79664 │ │ │ │ - ldr.w r6, [pc, #2008] @ 79e90 │ │ │ │ + b.n 78a38 │ │ │ │ + ldr.w r6, [pc, #2008] @ 79264 │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w sl, [pc, #2004] @ 79e94 │ │ │ │ - ldr.w r1, [pc, #2004] @ 79e98 │ │ │ │ + ldr.w sl, [pc, #2004] @ 79268 │ │ │ │ + ldr.w r1, [pc, #2004] @ 7926c │ │ │ │ add r6, pc │ │ │ │ add sl, pc │ │ │ │ adds r7, r6, #4 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ - ldr.w r1, [pc, #1984] @ 79e9c │ │ │ │ + ldr.w r1, [pc, #1984] @ 79270 │ │ │ │ mla r0, r0, r9, r9 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r9, [r4] │ │ │ │ blx 5fe70 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr.w sl, [pc, #1948] @ 79ea0 │ │ │ │ + ldr.w sl, [pc, #1948] @ 79274 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ mov r0, r6 │ │ │ │ add sl, pc │ │ │ │ mov.w r9, r1, lsl #1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ - ldr.w r1, [pc, #1924] @ 79ea4 │ │ │ │ + ldr.w r1, [pc, #1924] @ 79278 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ cmp r3, r2 │ │ │ │ mov r0, r6 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1892] @ 79ea8 │ │ │ │ + ldr.w r2, [pc, #1892] @ 7927c │ │ │ │ ldr.w r9, [r4] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ @@ -26745,15 +25554,15 @@ │ │ │ │ mul.w r3, r3, r9 │ │ │ │ strd r4, r4, [sp] │ │ │ │ ldr r6, [r4, #0] │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1848] @ 79eac │ │ │ │ + ldr.w r2, [pc, #1848] @ 79280 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ mul.w r7, r0, r6 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ add.w r7, r7, r6, lsl #1 │ │ │ │ @@ -26770,69 +25579,69 @@ │ │ │ │ addge r2, r2, r7 │ │ │ │ addlt r2, r2, r1 │ │ │ │ cmp r2, r9 │ │ │ │ it lt │ │ │ │ movlt r2, r9 │ │ │ │ vmov s15, r2 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 79124 │ │ │ │ - b.n 79326 │ │ │ │ - ldr.w r6, [pc, #1776] @ 79eb0 │ │ │ │ + beq.w 784f8 │ │ │ │ + b.n 786fa │ │ │ │ + ldr.w r6, [pc, #1776] @ 79284 │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r2, [pc, #1776] @ 79eb4 │ │ │ │ - ldr.w r1, [pc, #1776] @ 79eb8 │ │ │ │ + ldr.w r2, [pc, #1776] @ 79288 │ │ │ │ + ldr.w r1, [pc, #1776] @ 7928c │ │ │ │ add r6, pc │ │ │ │ adds r7, r6, #4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ mov sl, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr.w r1, [pc, #1752] @ 79ebc │ │ │ │ + ldr.w r1, [pc, #1752] @ 79290 │ │ │ │ mov r2, sl │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r9, [r5] │ │ │ │ blx 5fe70 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w sl, [pc, #1716] @ 79ec0 │ │ │ │ + ldr.w sl, [pc, #1716] @ 79294 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ mov r0, r6 │ │ │ │ add sl, pc │ │ │ │ mov.w r9, r1, lsl #1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ - ldr.w r1, [pc, #1692] @ 79ec4 │ │ │ │ + ldr.w r1, [pc, #1692] @ 79298 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ cmp r3, r2 │ │ │ │ mov r0, r6 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1660] @ 79ec8 │ │ │ │ + ldr.w r2, [pc, #1660] @ 7929c │ │ │ │ ldr.w r9, [r5] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ blx 5fe70 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ @@ -26842,28 +25651,28 @@ │ │ │ │ mul.w r3, r3, r9 │ │ │ │ strd r5, r5, [sp] │ │ │ │ ldr r6, [r5, #0] │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1616] @ 79ecc │ │ │ │ + ldr.w r2, [pc, #1616] @ 792a0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ mul.w r7, r0, r6 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add.w r7, r7, r6, lsl #1 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ - b.n 7978a │ │ │ │ - ldr.w r6, [pc, #1592] @ 79ed0 │ │ │ │ + b.n 78b5e │ │ │ │ + ldr.w r6, [pc, #1592] @ 792a4 │ │ │ │ mov r3, r5 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr.w r2, [pc, #1588] @ 79ed4 │ │ │ │ + ldr.w r2, [pc, #1588] @ 792a8 │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -26875,15 +25684,15 @@ │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r5, r5, [sp] │ │ │ │ mla r3, r0, r3, fp │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1540] @ 79ed8 │ │ │ │ + ldr.w r2, [pc, #1540] @ 792ac │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [r5, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r1, [r4, #0] │ │ │ │ @@ -26898,20 +25707,20 @@ │ │ │ │ addlt r3, r3, r1 │ │ │ │ cmp r3, r9 │ │ │ │ it lt │ │ │ │ movlt r3, r9 │ │ │ │ vmov s15, r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 79124 │ │ │ │ - b.n 79326 │ │ │ │ - ldr.w r6, [pc, #1476] @ 79edc │ │ │ │ + beq.w 784f8 │ │ │ │ + b.n 786fa │ │ │ │ + ldr.w r6, [pc, #1476] @ 792b0 │ │ │ │ mov r3, r5 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr.w r2, [pc, #1472] @ 79ee0 │ │ │ │ + ldr.w r2, [pc, #1472] @ 792b4 │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -26923,22 +25732,22 @@ │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r5, r5, [sp] │ │ │ │ mla r3, r0, r3, fp │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1424] @ 79ee4 │ │ │ │ + ldr.w r2, [pc, #1424] @ 792b8 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ - b.n 798d8 │ │ │ │ - ldr.w r6, [pc, #1420] @ 79ee8 │ │ │ │ + b.n 78cac │ │ │ │ + ldr.w r6, [pc, #1420] @ 792bc │ │ │ │ mov r3, r4 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr.w r2, [pc, #1412] @ 79eec │ │ │ │ + ldr.w r2, [pc, #1412] @ 792c0 │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -26951,30 +25760,30 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ mla r3, r0, r2, r3 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1364] @ 79ef0 │ │ │ │ + ldr.w r2, [pc, #1364] @ 792c4 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mul.w r2, r0, r6 │ │ │ │ mla r9, r3, r3, r9 │ │ │ │ add.w r2, r2, r6, lsl #1 │ │ │ │ - b.n 798f0 │ │ │ │ - ldr.w r6, [pc, #1336] @ 79ef4 │ │ │ │ + b.n 78cc4 │ │ │ │ + ldr.w r6, [pc, #1336] @ 792c8 │ │ │ │ mov r3, r4 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr.w r2, [pc, #1328] @ 79ef8 │ │ │ │ + ldr.w r2, [pc, #1328] @ 792cc │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -26987,71 +25796,71 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ mla r3, r0, r2, r3 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1280] @ 79efc │ │ │ │ + ldr.w r2, [pc, #1280] @ 792d0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ - b.n 799a0 │ │ │ │ - ldr.w r6, [pc, #1276] @ 79f00 │ │ │ │ + b.n 78d74 │ │ │ │ + ldr.w r6, [pc, #1276] @ 792d4 │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r2, [pc, #1272] @ 79f04 │ │ │ │ - ldr.w r1, [pc, #1272] @ 79f08 │ │ │ │ + ldr.w r2, [pc, #1272] @ 792d8 │ │ │ │ + ldr.w r1, [pc, #1272] @ 792dc │ │ │ │ add r6, pc │ │ │ │ adds r7, r6, #4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ mov sl, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr.w r1, [pc, #1248] @ 79f0c │ │ │ │ + ldr.w r1, [pc, #1248] @ 792e0 │ │ │ │ mov r2, sl │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r9, [r5] │ │ │ │ blx 5fe70 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w sl, [pc, #1212] @ 79f10 │ │ │ │ + ldr.w sl, [pc, #1212] @ 792e4 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ mov r0, r6 │ │ │ │ add sl, pc │ │ │ │ mov.w r9, r1, lsl #1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ - ldr.w r1, [pc, #1192] @ 79f14 │ │ │ │ + ldr.w r1, [pc, #1192] @ 792e8 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ cmp r3, r2 │ │ │ │ mov r0, r6 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1160] @ 79f18 │ │ │ │ + ldr.w r2, [pc, #1160] @ 792ec │ │ │ │ ldr.w r9, [r5] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ blx 5fe70 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ @@ -27061,15 +25870,15 @@ │ │ │ │ mul.w r3, r3, r9 │ │ │ │ strd r5, r5, [sp] │ │ │ │ ldr r7, [r5, #0] │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1116] @ 79f1c │ │ │ │ + ldr.w r2, [pc, #1116] @ 792f0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ mul.w r6, r0, r7 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ add.w r6, r6, r7, lsl #1 │ │ │ │ @@ -27083,68 +25892,68 @@ │ │ │ │ addlt r2, r0, r1 │ │ │ │ add r9, r0 │ │ │ │ cmp r2, r9 │ │ │ │ it lt │ │ │ │ movlt r2, r9 │ │ │ │ vmov s15, r2 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 79124 │ │ │ │ - b.n 79326 │ │ │ │ - ldr.w r6, [pc, #1052] @ 79f20 │ │ │ │ + beq.w 784f8 │ │ │ │ + b.n 786fa │ │ │ │ + ldr.w r6, [pc, #1052] @ 792f4 │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w sl, [pc, #1052] @ 79f24 │ │ │ │ - ldr.w r1, [pc, #1052] @ 79f28 │ │ │ │ + ldr.w sl, [pc, #1052] @ 792f8 │ │ │ │ + ldr.w r1, [pc, #1052] @ 792fc │ │ │ │ add r6, pc │ │ │ │ add sl, pc │ │ │ │ adds r7, r6, #4 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ - ldr.w r1, [pc, #1028] @ 79f2c │ │ │ │ + ldr.w r1, [pc, #1028] @ 79300 │ │ │ │ mla r0, r0, r9, r9 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r9, [r4] │ │ │ │ blx 5fe70 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr.w sl, [pc, #992] @ 79f30 │ │ │ │ + ldr.w sl, [pc, #992] @ 79304 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ mov r0, r6 │ │ │ │ add sl, pc │ │ │ │ mov.w r9, r1, lsl #1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ - ldr r1, [pc, #972] @ (79f34 ) │ │ │ │ + ldr r1, [pc, #972] @ (79308 ) │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ cmp r3, r2 │ │ │ │ mov r0, r6 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #940] @ (79f38 ) │ │ │ │ + ldr r2, [pc, #940] @ (7930c ) │ │ │ │ ldr.w r9, [r4] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ @@ -27154,32 +25963,32 @@ │ │ │ │ mul.w r3, r3, r9 │ │ │ │ strd r4, r4, [sp] │ │ │ │ ldr r7, [r4, #0] │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #900] @ (79f3c ) │ │ │ │ + ldr r2, [pc, #900] @ (79310 ) │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ mul.w r6, r0, r7 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add.w r6, r6, r7, lsl #1 │ │ │ │ - b.n 79ad6 │ │ │ │ + b.n 78eaa │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.w 791d4 │ │ │ │ - b.w 791e0 │ │ │ │ - ldr r6, [pc, #864] @ (79f40 ) │ │ │ │ + bgt.w 785a8 │ │ │ │ + b.w 785b4 │ │ │ │ + ldr r6, [pc, #864] @ (79314 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr r2, [pc, #860] @ (79f44 ) │ │ │ │ + ldr r2, [pc, #860] @ (79318 ) │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -27192,23 +26001,23 @@ │ │ │ │ strd r5, r5, [sp] │ │ │ │ mla r3, r0, r3, fp │ │ │ │ mov r0, sl │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #816] @ (79f48 ) │ │ │ │ + ldr r2, [pc, #816] @ (7931c ) │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ - b.n 7954c │ │ │ │ - ldr r6, [pc, #808] @ (79f4c ) │ │ │ │ + b.n 78920 │ │ │ │ + ldr r6, [pc, #808] @ (79320 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr r2, [pc, #804] @ (79f50 ) │ │ │ │ + ldr r2, [pc, #804] @ (79324 ) │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -27221,23 +26030,23 @@ │ │ │ │ strd r5, r5, [sp] │ │ │ │ mla r3, r0, r3, fp │ │ │ │ mov r0, sl │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #760] @ (79f54 ) │ │ │ │ + ldr r2, [pc, #760] @ (79328 ) │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ - b.n 7954c │ │ │ │ - ldr r6, [pc, #752] @ (79f58 ) │ │ │ │ + b.n 78920 │ │ │ │ + ldr r6, [pc, #752] @ (7932c ) │ │ │ │ mov r3, r4 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr r2, [pc, #748] @ (79f5c ) │ │ │ │ + ldr r2, [pc, #748] @ (79330 ) │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -27250,22 +26059,22 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ mla r3, r0, r2, r3 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #704] @ (79f60 ) │ │ │ │ + ldr r2, [pc, #704] @ (79334 ) │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ - b.n 79548 │ │ │ │ - ldr r6, [pc, #700] @ (79f64 ) │ │ │ │ + b.n 7891c │ │ │ │ + ldr r6, [pc, #700] @ (79338 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr r2, [pc, #696] @ (79f68 ) │ │ │ │ + ldr r2, [pc, #696] @ (7933c ) │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -27278,71 +26087,71 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ mla r3, r0, r2, r3 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #648] @ (79f6c ) │ │ │ │ + ldr r2, [pc, #648] @ (79340 ) │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ - b.n 79548 │ │ │ │ - ldr r3, [pc, #644] @ (79f70 ) │ │ │ │ - ldr r2, [pc, #648] @ (79f74 ) │ │ │ │ + b.n 7891c │ │ │ │ + ldr r3, [pc, #644] @ (79344 ) │ │ │ │ + ldr r2, [pc, #648] @ (79348 ) │ │ │ │ add r3, pc │ │ │ │ - ldr r1, [pc, #648] @ (79f78 ) │ │ │ │ + ldr r1, [pc, #648] @ (7934c ) │ │ │ │ mov sl, r3 │ │ │ │ adds r6, r3, #4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r9, r2 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, r9 │ │ │ │ - ldr r1, [pc, #620] @ (79f7c ) │ │ │ │ + ldr r1, [pc, #620] @ (79350 ) │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ ldr r7, [r5, #0] │ │ │ │ ldr.w fp, [r4] │ │ │ │ blx 5fe70 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr r1, [pc, #588] @ (79f80 ) │ │ │ │ + ldr r1, [pc, #588] @ (79354 ) │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mla r7, r0, fp, r7 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ mov.w r9, r3, lsl #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r7, r3 │ │ │ │ it lt │ │ │ │ movlt r7, r3 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ - ldr.w r9, [pc, #552] @ 79f84 │ │ │ │ + ldr.w r9, [pc, #552] @ 79358 │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr r2, [pc, #540] @ (79f88 ) │ │ │ │ + ldr r2, [pc, #540] @ (7935c ) │ │ │ │ add r9, pc │ │ │ │ ldr r7, [r5, #0] │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ blx 5fe70 │ │ │ │ @@ -27354,15 +26163,15 @@ │ │ │ │ mul.w r3, r7, r3 │ │ │ │ strd r5, r5, [sp] │ │ │ │ add.w r3, r3, r7, lsl #1 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #496] @ (79f8c ) │ │ │ │ + ldr r2, [pc, #496] @ (79360 ) │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mul.w r6, r0, r7 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -27377,20 +26186,20 @@ │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add.w r9, r7, r1 │ │ │ │ cmp r2, r9 │ │ │ │ it lt │ │ │ │ movlt r2, r9 │ │ │ │ vmov s15, r2 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 79124 │ │ │ │ - b.w 79326 │ │ │ │ - ldr r6, [pc, #428] @ (79f90 ) │ │ │ │ + beq.w 784f8 │ │ │ │ + b.w 786fa │ │ │ │ + ldr r6, [pc, #428] @ (79364 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr r2, [pc, #424] @ (79f94 ) │ │ │ │ + ldr r2, [pc, #424] @ (79368 ) │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -27402,991 +26211,2204 @@ │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r4, r5, [sp] │ │ │ │ mla r3, r0, fp, r3 │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #380] @ (79f98 ) │ │ │ │ + ldr r2, [pc, #380] @ (7936c ) │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ - b.w 79548 │ │ │ │ + b.w 7891c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r4, #70 @ 0x46 │ │ │ │ + subs r0, #98 @ 0x62 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 7998c │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 79990 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 79ad4 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 79a9c │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 79a3c │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - cmp r3, #138 @ 0x8a │ │ │ │ + @ instruction: 0xf1ee005f │ │ │ │ + @ instruction: 0xf1ee005f │ │ │ │ + @ instruction: 0xf29e005f │ │ │ │ + @ instruction: 0xf294005f │ │ │ │ + @ instruction: 0xf26a005f │ │ │ │ + adds r7, #166 @ 0xa6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 7982c │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 79830 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 79974 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 79964 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 79904 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - cmp r2, #206 @ 0xce │ │ │ │ + @ instruction: 0xf132005f │ │ │ │ + @ instruction: 0xf132005f │ │ │ │ + @ instruction: 0xf1e2005f │ │ │ │ + rsbs r0, r4, #95 @ 0x5f │ │ │ │ + sub.w r0, r2, #95 @ 0x5f │ │ │ │ + adds r6, #234 @ 0xea │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 796cc │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 796d0 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 79810 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 79800 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 79790 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - cmp r2, #42 @ 0x2a │ │ │ │ + orns r0, r6, #95 @ 0x5f │ │ │ │ + orns r0, r6, #95 @ 0x5f │ │ │ │ + @ instruction: 0xf124005f │ │ │ │ + adds.w r0, r6, #95 @ 0x5f │ │ │ │ + @ instruction: 0xf0dc005f │ │ │ │ + adds r6, #70 @ 0x46 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 7a5a0 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 7a5f4 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 7a554 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - cmp r1, #216 @ 0xd8 │ │ │ │ + vshr.s16 q8, , #12 │ │ │ │ + bics.w r0, r0, #95 @ 0x5f │ │ │ │ + vshr.s32 q0, , #22 │ │ │ │ + adds r5, #244 @ 0xf4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 7a50c │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 7a550 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 7a4c0 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - cmp r1, #140 @ 0x8c │ │ │ │ + vmov.i32 q0, #47 @ 0x0000002f │ │ │ │ + vmov.i32 q8, #111 @ 0x0000006f │ │ │ │ + vqadd.s16 q8, q4, │ │ │ │ + adds r5, #168 @ 0xa8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 7a484 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 7a4c4 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 7a624 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 7a4d8 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 7a3e0 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 7a55c │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 7a4f8 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - cmp r0, #134 @ 0x86 │ │ │ │ + vqadd.s64 q0, q3, │ │ │ │ + vqadd.s64 q8, q4, │ │ │ │ + ands.w r0, r6, #95 @ 0x5f │ │ │ │ + vqadd.s32 q8, q3, │ │ │ │ + mrc 0, 6, r0, cr12, cr15, {2} │ │ │ │ + vshr.s32 q0, , #28 │ │ │ │ + vqadd.s64 q8, q0, │ │ │ │ + adds r4, #162 @ 0xa2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 7a294 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 7a2ec │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 7a40c │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 7a2e8 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 7a1f0 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 7a364 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 7a310 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 7a2d8 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 7a2a0 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 7a250 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 7a0ec │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 7a1d4 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 7a174 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 7a164 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 7a12c │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 7a0d8 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 79fb8 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 7a0a0 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 7a03c │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - movs r6, #64 @ 0x40 │ │ │ │ + mcr 0, 1, r0, cr14, cr15, {2} │ │ │ │ + mcr 0, 4, r0, cr12, cr15, {2} │ │ │ │ + mrc 0, 7, r0, cr2, cr15, {2} │ │ │ │ + mrc 0, 2, r0, cr14, cr15, {2} │ │ │ │ + ldcl 0, cr0, [r4, #380] @ 0x17c │ │ │ │ + mrc 0, 4, r0, cr8, cr15, {2} │ │ │ │ + mcr 0, 3, r0, cr12, cr15, {2} │ │ │ │ + mrc 0, 2, r0, cr2, cr15, {2} │ │ │ │ + mcr 0, 2, r0, cr8, cr15, {2} │ │ │ │ + mcr 0, 1, r0, cr6, cr15, {2} │ │ │ │ + ldcl 0, cr0, [r2, #-380] @ 0xfffffe84 │ │ │ │ + stcl 0, cr0, [r4, #380] @ 0x17c │ │ │ │ + ldc 0, cr0, [r2, #380] @ 0x17c │ │ │ │ + stc 0, cr0, [ip, #380] @ 0x17c │ │ │ │ + stc 0, cr0, [r2, #380] @ 0x17c │ │ │ │ + ldcl 0, cr0, [lr, #-380] @ 0xfffffe84 │ │ │ │ + stc 0, cr0, [ip], #380 @ 0x17c │ │ │ │ + ldc 0, cr0, [lr, #-380] @ 0xfffffe84 │ │ │ │ + stcl 0, cr0, [sl], #380 @ 0x17c │ │ │ │ + adds r2, #92 @ 0x5c │ │ │ │ lsls r1, r4, #1 │ │ │ │ - svc 168 @ 0xa8 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - svc 210 @ 0xd2 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 79fd0 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - svc 204 @ 0xcc │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - svc 78 @ 0x4e │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 79f28 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - svc 218 @ 0xda │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - movs r5, #66 @ 0x42 │ │ │ │ + @ instruction: 0xebe8005f │ │ │ │ + mcrr 0, 5, r0, r6, cr15 │ │ │ │ + stc 0, cr0, [ip], #380 @ 0x17c │ │ │ │ + ldc 0, cr0, [r8], {95} @ 0x5f │ │ │ │ + @ instruction: 0xeb8e005f │ │ │ │ + mrrc 0, 5, r0, r2, cr15 │ │ │ │ + stc 0, cr0, [r6], #-380 @ 0xfffffe84 │ │ │ │ + adds r1, #94 @ 0x5e │ │ │ │ lsls r1, r4, #1 │ │ │ │ - udf #172 @ 0xac │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - udf #202 @ 0xca │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - svc 120 @ 0x78 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - udf #208 @ 0xd0 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - udf #84 @ 0x54 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - svc 18 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - udf #224 @ 0xe0 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - udf #66 @ 0x42 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - udf #180 @ 0xb4 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - udf #128 @ 0x80 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - udf #122 @ 0x7a │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - udf #92 @ 0x5c │ │ │ │ + @ instruction: 0xeaec005f │ │ │ │ + @ instruction: 0xeb2e005f │ │ │ │ + rsb r0, ip, pc, lsr #1 │ │ │ │ + adds.w r0, ip, pc, lsr #1 │ │ │ │ + eors.w r0, r4, pc, lsr #1 │ │ │ │ + adcs.w r0, lr, pc, lsr #1 │ │ │ │ + @ instruction: 0xeb2c005f │ │ │ │ + eor.w r0, lr, pc, lsr #1 │ │ │ │ + add.w r0, r0, pc, lsr #1 │ │ │ │ + @ instruction: 0xeacc005f │ │ │ │ + @ instruction: 0xeaca005f │ │ │ │ + @ instruction: 0xeac0005f │ │ │ │ + eors.w r0, ip, pc, lsr #1 │ │ │ │ + eor.w r0, r6, pc, lsr #1 │ │ │ │ + orns r0, r8, pc, lsr #1 │ │ │ │ + orr.w r0, r6, pc, lsr #1 │ │ │ │ + orr.w r0, r4, pc, lsr #1 │ │ │ │ + bics.w r0, sl, pc, lsr #1 │ │ │ │ + ands.w r0, r8, pc, lsr #1 │ │ │ │ + cmp r7, #128 @ 0x80 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + stmdb r8, {r0, r1, r2, r3, r4, r6} │ │ │ │ + strd r0, r0, [r6, #-380]! @ 0x17c │ │ │ │ + strd r0, r0, [ip, #380] @ 0x17c │ │ │ │ + @ instruction: 0xe8c6005f │ │ │ │ + stmdb r8, {r0, r1, r2, r3, r4, r6} │ │ │ │ + ldrd r0, r0, [r6, #-380]! @ 0x17c │ │ │ │ + strd r0, r0, [ip, #-380] @ 0x17c │ │ │ │ + stmdb sl, {r0, r1, r2, r3, r4, r6} │ │ │ │ + stmdb r0, {r0, r1, r2, r3, r4, r6} │ │ │ │ + strd r0, r0, [r0], #380 @ 0x17c │ │ │ │ + │ │ │ │ +00079370 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d10} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr.w r2, [pc, #2628] @ 79dcc │ │ │ │ + mov r4, r3 │ │ │ │ + ldr.w r3, [pc, #2624] @ 79dd0 │ │ │ │ + add r2, pc │ │ │ │ + sub sp, #140 @ 0x8c │ │ │ │ + mov r6, r1 │ │ │ │ + ldr.w r9, [pc, #2620] @ 79dd4 │ │ │ │ + ldr.w r8, [pc, #2620] @ 79dd8 │ │ │ │ + mov r7, r0 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + movs r2, #0 │ │ │ │ + ldr.w sl, [sp, #240] @ 0xf0 │ │ │ │ + add r9, pc │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldr.w r3, [pc, #2600] @ 79ddc │ │ │ │ + add r8, pc │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + mov r1, r3 │ │ │ │ + ldr r3, [sp, #200] @ 0xc8 │ │ │ │ + str.w r2, [sl] │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [sp, #208] @ 0xd0 │ │ │ │ + ldr r3, [sp, #204] @ 0xcc │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #224] @ 0xe0 │ │ │ │ + ldr r2, [sp, #216] @ 0xd8 │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [sp, #228] @ 0xe4 │ │ │ │ + ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + blx 57998 │ │ │ │ + mov r1, r9 │ │ │ │ + mov fp, r0 │ │ │ │ + str r0, [sp, #80] @ 0x50 │ │ │ │ + mov r0, r7 │ │ │ │ + blx 57998 │ │ │ │ + mov r1, r8 │ │ │ │ + mov ip, r0 │ │ │ │ + str r0, [sp, #76] @ 0x4c │ │ │ │ + mov r0, r7 │ │ │ │ + orr.w r2, fp, ip │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + blx 57998 │ │ │ │ + mov fp, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + ldr.w r7, [pc, #2512] @ 79de0 │ │ │ │ + add r7, pc │ │ │ │ + mov r1, r7 │ │ │ │ + blx 57998 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + str r0, [sp, #48] @ 0x30 │ │ │ │ + mov r0, r6 │ │ │ │ + mov r1, r3 │ │ │ │ + blx 57998 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r9, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + blx 57998 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r8, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + blx 57998 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r3, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + mov r6, r3 │ │ │ │ + blx 57998 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + str r0, [sp, #72] @ 0x48 │ │ │ │ + ldr r7, [r2, #0] │ │ │ │ + orr.w r3, fp, r1 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + str r7, [sp, #44] @ 0x2c │ │ │ │ + orrs r3, r2 │ │ │ │ + beq.n 7946e │ │ │ │ + orr.w r7, r9, r8 │ │ │ │ + orr.w r3, r6, r0 │ │ │ │ + orrs r3, r7 │ │ │ │ + bne.n 794ae │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n 79474 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + str.w r2, [sl] │ │ │ │ + ldr.w r0, [pc, #2408] @ 79de4 │ │ │ │ + add r1, sp, #112 @ 0x70 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr.w r2, [pc, #2396] @ 79de8 │ │ │ │ + ldr.w r3, [pc, #2368] @ 79dd0 │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w 79d7a │ │ │ │ + add sp, #140 @ 0x8c │ │ │ │ + vpop {d8-d10} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + subs r0, r6, #0 │ │ │ │ + str r6, [sp, #64] @ 0x40 │ │ │ │ + it ne │ │ │ │ + movne r0, #1 │ │ │ │ + subs.w ip, fp, #0 │ │ │ │ + it ne │ │ │ │ + movne.w ip, #1 │ │ │ │ + str r0, [sp, #100] @ 0x64 │ │ │ │ + tst.w r0, ip │ │ │ │ + str.w ip, [sp, #104] @ 0x68 │ │ │ │ + bne.n 79466 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 795b6 │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + cmp r0, #0 │ │ │ │ + blt.n 795be │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + cmp r1, #1 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + mov r6, r1 │ │ │ │ + it lt │ │ │ │ + movlt r6, #1 │ │ │ │ + cmp r3, r6 │ │ │ │ + blt.w 79ad4 │ │ │ │ + ldr r6, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w 79b88 │ │ │ │ + subs.w ip, r2, #0 │ │ │ │ + it ne │ │ │ │ + movne.w ip, #1 │ │ │ │ + str.w ip, [sp, #84] @ 0x54 │ │ │ │ + mov r6, ip │ │ │ │ + cmp r1, r3 │ │ │ │ + ite le │ │ │ │ + movle r6, #0 │ │ │ │ + andgt.w r6, r6, #1 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne.w 79b88 │ │ │ │ + ldr r6, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w 79c92 │ │ │ │ + subs.w ip, r9, #0 │ │ │ │ + it ne │ │ │ │ + movne.w ip, #1 │ │ │ │ + str.w ip, [sp, #108] @ 0x6c │ │ │ │ + mov r6, ip │ │ │ │ + cmp r0, r3 │ │ │ │ + ite le │ │ │ │ + movle r6, #0 │ │ │ │ + andgt.w r6, r6, #1 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne.w 79c92 │ │ │ │ + ldrd r6, r2, [sp, #92] @ 0x5c │ │ │ │ + cmp r6, r2 │ │ │ │ + it ge │ │ │ │ + movge r6, r2 │ │ │ │ + subs.w ip, r8, #0 │ │ │ │ + it ne │ │ │ │ + movne.w ip, #1 │ │ │ │ + mov r2, r6 │ │ │ │ + mov r6, ip │ │ │ │ + str.w ip, [sp, #88] @ 0x58 │ │ │ │ + cmp r3, r2 │ │ │ │ + ite ge │ │ │ │ + movge r6, #0 │ │ │ │ + andlt.w r6, r6, #1 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne.w 79c92 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 79b40 │ │ │ │ + cmp r1, r0 │ │ │ │ + blt.n 795ec │ │ │ │ + cmp r2, #0 │ │ │ │ + bgt.w 79742 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + movs r1, #1 │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r0, [sp, #60] @ 0x3c │ │ │ │ + movs r3, #0 │ │ │ │ + cmp r1, r2 │ │ │ │ + str r3, [r0, #4] │ │ │ │ + vstr s15, [r0] │ │ │ │ + ble.n 795c6 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + adds r3, #1 │ │ │ │ + ittt ne │ │ │ │ + mvnne.w r2, #12 │ │ │ │ + movne r3, #13 │ │ │ │ + strne.w r2, [sl] │ │ │ │ + bne.w 79478 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 79b40 │ │ │ │ + movs r0, #112 @ 0x70 │ │ │ │ + b.n 7948a │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 79474 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 79474 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 79b40 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + adds r3, #1 │ │ │ │ + beq.n 795b2 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 7973e │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 7948a │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.n 7957e │ │ │ │ + ldr.w r7, [pc, #2040] @ 79dec │ │ │ │ + add r2, sp, #128 @ 0x80 │ │ │ │ + ldr.w r3, [pc, #2040] @ 79df0 │ │ │ │ + add r6, sp, #120 @ 0x78 │ │ │ │ + ldr.w r1, [pc, #2036] @ 79df4 │ │ │ │ + add r7, pc │ │ │ │ + add r3, pc │ │ │ │ + mov r0, r7 │ │ │ │ + add r1, pc │ │ │ │ + strd r3, r3, [sp, #4] │ │ │ │ + str r4, [sp, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + blx 5fe70 │ │ │ │ + adds r7, #4 │ │ │ │ + add r3, sp, #116 @ 0x74 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + mov r1, r4 │ │ │ │ + str r0, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + mov r0, r5 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + str r7, [sp, #8] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + strd r6, r6, [sp] │ │ │ │ + blx 64528 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + strd r7, r1, [sp, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r4 │ │ │ │ + strd r6, r6, [sp, #4] │ │ │ │ + str r4, [sp, #0] │ │ │ │ + vldr s18, [sp, #120] @ 0x78 │ │ │ │ + blx 5f434 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + mov r0, r5 │ │ │ │ + strd r7, r1, [sp, #12] │ │ │ │ + mov r1, r4 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + strd r6, r6, [sp, #4] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + vldr s21, [sp, #120] @ 0x78 │ │ │ │ + blx 5f434 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + strd r7, r1, [sp, #20] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + strd r6, r6, [sp, #12] │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + strd r6, r6, [sp, #4] │ │ │ │ + vldr s19, [sp, #120] @ 0x78 │ │ │ │ + blx 667e8 │ │ │ │ + ldr.w ip, [pc, #1896] @ 79df8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + add ip, pc │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + mov r0, ip │ │ │ │ + strd r7, r1, [sp, #16] │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mov r1, r5 │ │ │ │ + mov r2, r5 │ │ │ │ + strd r6, r6, [sp, #8] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + str.w ip, [sp, #80] @ 0x50 │ │ │ │ + vldr s16, [sp, #120] @ 0x78 │ │ │ │ + blx 65834 │ │ │ │ + ldr.w r0, [pc, #1860] @ 79dfc │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + add r0, pc │ │ │ │ + strd r7, r1, [sp, #16] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mov r2, r5 │ │ │ │ + strd r6, r6, [sp, #8] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + vldr s20, [sp, #120] @ 0x78 │ │ │ │ + blx 65834 │ │ │ │ + vldr s15, [sp, #120] @ 0x78 │ │ │ │ + ldr.w ip, [r4] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + vcvt.s32.f32 s17, s15 │ │ │ │ + cmp ip, r3 │ │ │ │ + blt.w 799d8 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + vcvt.s32.f32 s18, s18 │ │ │ │ + vcvt.s32.f32 s16, s16 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 798a6 │ │ │ │ + ldr r6, [r5, #0] │ │ │ │ + vmov r0, s18 │ │ │ │ + vmov r3, s16 │ │ │ │ + lsls r1, r6, #1 │ │ │ │ + add r0, r6 │ │ │ │ + add r3, r1 │ │ │ │ + cmp r3, r0 │ │ │ │ + it lt │ │ │ │ + movlt r3, r0 │ │ │ │ + ldr r0, [sp, #84] @ 0x54 │ │ │ │ + orrs.w r0, r0, fp │ │ │ │ + beq.n 7972c │ │ │ │ + vmov r0, s17 │ │ │ │ + add r0, r1 │ │ │ │ + cmp r3, r0 │ │ │ │ + it lt │ │ │ │ + movlt r3, r0 │ │ │ │ + add r1, r6 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + b.n 79586 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + b.n 7948a │ │ │ │ + ldr.w r0, [pc, #1724] @ 79e00 │ │ │ │ + add.w ip, sp, #128 @ 0x80 │ │ │ │ + ldr.w r1, [pc, #1720] @ 79e04 │ │ │ │ + mov r2, ip │ │ │ │ + ldr.w r9, [pc, #1716] @ 79e08 │ │ │ │ + add r0, pc │ │ │ │ + add r1, pc │ │ │ │ + mov r8, r0 │ │ │ │ + add r9, pc │ │ │ │ + mov r3, r5 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + add r6, sp, #120 @ 0x78 │ │ │ │ + strd r9, r9, [sp, #4] │ │ │ │ + str.w ip, [sp, #84] @ 0x54 │ │ │ │ + str r1, [sp, #88] @ 0x58 │ │ │ │ + blx 5fe70 │ │ │ │ + add.w lr, sp, #116 @ 0x74 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str.w lr, [sp, #12] │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + mov r0, r5 │ │ │ │ + str.w r8, [sp, #92] @ 0x5c │ │ │ │ + add.w r8, r8, #4 │ │ │ │ + strd r6, r6, [sp] │ │ │ │ + str.w r8, [sp, #8] │ │ │ │ + str.w lr, [sp, #56] @ 0x38 │ │ │ │ + blx 63a44 │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + mov r2, r4 │ │ │ │ + strd r8, r0, [sp, #12] │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str r0, [sp, #0] │ │ │ │ + mov r0, r5 │ │ │ │ + strd r6, r6, [sp, #4] │ │ │ │ + vldr s18, [sp, #120] @ 0x78 │ │ │ │ + blx 626d8 │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + mov r2, r4 │ │ │ │ + strd r8, r0, [sp, #12] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str r0, [sp, #0] │ │ │ │ + mov r0, r5 │ │ │ │ + strd r6, r6, [sp, #4] │ │ │ │ + vldr s19, [sp, #120] @ 0x78 │ │ │ │ + blx 626d8 │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + mov r1, r4 │ │ │ │ + strd r8, r0, [sp, #20] │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + str r0, [sp, #0] │ │ │ │ + mov r0, r4 │ │ │ │ + strd r6, r6, [sp, #12] │ │ │ │ + strd r6, r6, [sp, #4] │ │ │ │ + vldr s21, [sp, #120] @ 0x78 │ │ │ │ + blx 667e8 │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + mov r2, r4 │ │ │ │ + strd r8, r0, [sp, #16] │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr.w r0, [pc, #1540] @ 79e0c │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r0, pc │ │ │ │ + mov r3, r4 │ │ │ │ + strd r6, r6, [sp, #8] │ │ │ │ + vldr s16, [sp, #120] @ 0x78 │ │ │ │ + blx 65834 │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + mov r3, r4 │ │ │ │ + ldr.w lr, [pc, #1516] @ 79e10 │ │ │ │ + mov r2, r4 │ │ │ │ + vldr s15, [sp, #120] @ 0x78 │ │ │ │ + mov r1, r4 │ │ │ │ + strd r8, r0, [sp, #16] │ │ │ │ + add lr, pc │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + vcvt.s32.f32 s17, s15 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + str r0, [sp, #0] │ │ │ │ + mov r0, lr │ │ │ │ + strd r6, r6, [sp, #8] │ │ │ │ + str.w lr, [sp, #96] @ 0x60 │ │ │ │ + blx 65834 │ │ │ │ + ldrd r2, r1, [sp, #84] @ 0x54 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [sp, #92] @ 0x5c │ │ │ │ + strd r9, r9, [sp, #4] │ │ │ │ + str r4, [sp, #0] │ │ │ │ + vldr s20, [sp, #120] @ 0x78 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr.w ip, [r5] │ │ │ │ + cmp ip, r0 │ │ │ │ + blt.w 79a74 │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + subs r0, r7, #0 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + vcvt.s32.f32 s18, s18 │ │ │ │ + vcvt.s32.f32 s16, s16 │ │ │ │ + it ne │ │ │ │ + movne r0, #1 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.n 7990e │ │ │ │ + vmov r3, s18 │ │ │ │ + ldr r6, [r4, #0] │ │ │ │ + lsls r1, r6, #1 │ │ │ │ + add r3, r6 │ │ │ │ + mov r7, r3 │ │ │ │ + vmov r3, s16 │ │ │ │ + add r3, r1 │ │ │ │ + cmp r3, r7 │ │ │ │ + it lt │ │ │ │ + movlt r3, r7 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + orrs r0, r7 │ │ │ │ + beq.w 7972c │ │ │ │ + b.n 79720 │ │ │ │ + vcvt.s32.f32 s15, s20 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + vcvt.s32.f32 s19, s19 │ │ │ │ + subs r1, r3, #0 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + it ne │ │ │ │ + movne r1, #1 │ │ │ │ + tst r3, r1 │ │ │ │ + vmov r7, s15 │ │ │ │ + beq.w 79adc │ │ │ │ + ldr r6, [r5, #0] │ │ │ │ + vmov r3, s18 │ │ │ │ + vmov r0, s19 │ │ │ │ + lsls r1, r6, #1 │ │ │ │ + add r7, r1 │ │ │ │ + add r3, r6 │ │ │ │ + add r0, r6 │ │ │ │ + cmp r3, r0 │ │ │ │ + it lt │ │ │ │ + movlt r3, r0 │ │ │ │ + vmov r0, s16 │ │ │ │ + add r0, r1 │ │ │ │ + add r1, ip │ │ │ │ + cmp r0, r3 │ │ │ │ + it lt │ │ │ │ + movlt r0, r3 │ │ │ │ + mul.w r3, r6, r6 │ │ │ │ + mla r6, r6, ip, r3 │ │ │ │ + cmp r7, r0 │ │ │ │ + ite ge │ │ │ │ + addge r3, r3, r7 │ │ │ │ + addlt r3, r3, r0 │ │ │ │ + cmp r6, r1 │ │ │ │ + it lt │ │ │ │ + movlt r6, r1 │ │ │ │ + cmp r3, r6 │ │ │ │ + it lt │ │ │ │ + movlt r3, r6 │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + b.n 79586 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + vcvt.s32.f32 s15, s20 │ │ │ │ + vcvt.s32.f32 s19, s19 │ │ │ │ + subs r1, r3, #0 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + it ne │ │ │ │ + movne r1, #1 │ │ │ │ + tst r3, r1 │ │ │ │ + vmov r7, s15 │ │ │ │ + it ne │ │ │ │ + ldrne r6, [r4, #0] │ │ │ │ + bne.n 798c4 │ │ │ │ + tst r0, r3 │ │ │ │ + it ne │ │ │ │ + ldrne r0, [r4, #0] │ │ │ │ + bne.w 79ae8 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + subs r3, #0 │ │ │ │ + it ne │ │ │ │ + movne r3, #1 │ │ │ │ + tst r1, r3 │ │ │ │ + it ne │ │ │ │ + ldrne r6, [r4, #0] │ │ │ │ + bne.w 79c52 │ │ │ │ + ldr r6, [sp, #100] @ 0x64 │ │ │ │ + tst r6, r3 │ │ │ │ + it ne │ │ │ │ + ldrne r0, [r4, #0] │ │ │ │ + bne.w 79ca6 │ │ │ │ + tst r0, r3 │ │ │ │ + it ne │ │ │ │ + ldrne r0, [r4, #0] │ │ │ │ + bne.w 79cfc │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + vcvt.s32.f32 s15, s21 │ │ │ │ + subs r6, r3, #0 │ │ │ │ + it ne │ │ │ │ + movne r6, #1 │ │ │ │ + tst r1, r6 │ │ │ │ + vmov r3, s15 │ │ │ │ + it ne │ │ │ │ + ldrne r0, [r4, #0] │ │ │ │ + bne.w 79d44 │ │ │ │ + ldr r1, [sp, #100] @ 0x64 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.w 79d7e │ │ │ │ + cmp r6, #0 │ │ │ │ + beq.w 79d7e │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + vmov r1, s18 │ │ │ │ + add r3, r0 │ │ │ │ + add.w r6, r7, r0, lsl #1 │ │ │ │ + add r1, r0 │ │ │ │ + cmp r1, r3 │ │ │ │ + it lt │ │ │ │ + movlt r1, r3 │ │ │ │ + vmov r3, s16 │ │ │ │ + add.w r3, r3, r0, lsl #1 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + add.w r1, ip, r0, lsl #1 │ │ │ │ + cmp r6, r3 │ │ │ │ + it lt │ │ │ │ + movlt r6, r3 │ │ │ │ + lsls r3, r0, #1 │ │ │ │ + mul.w r3, r0, r3 │ │ │ │ + vmov r7, s17 │ │ │ │ + add.w r0, r7, r0, lsl #1 │ │ │ │ + cmp r0, r6 │ │ │ │ + ite ge │ │ │ │ + addge r3, r3, r0 │ │ │ │ + addlt r3, r3, r6 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + b.n 79586 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + mov r1, r4 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r0, r5 │ │ │ │ + ldrd r3, r2, [sp, #52] @ 0x34 │ │ │ │ + strd r7, r2, [sp, #20] │ │ │ │ + strd r6, r6, [sp, #12] │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + strd r6, r6, [sp, #4] │ │ │ │ + blx 667e8 │ │ │ │ + vldr s15, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + vmov r2, s15 │ │ │ │ + add.w fp, r2, r3 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + orrs.w r2, r8, r2 │ │ │ │ + bne.n 79a3a │ │ │ │ + cmp.w r9, #0 │ │ │ │ + bne.w 79b90 │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.w 79b44 │ │ │ │ + mov r3, fp │ │ │ │ + movs r1, #1 │ │ │ │ + cmp r3, #1 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + b.n 79586 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + mov r2, r4 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [sp, #80] @ 0x50 │ │ │ │ + str r7, [sp, #16] │ │ │ │ + strd r6, r6, [sp, #8] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + blx 65834 │ │ │ │ + vldr s15, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + str.w fp, [sp, #112] @ 0x70 │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + vmov r2, s15 │ │ │ │ + add r2, r3 │ │ │ │ + cmp fp, r2 │ │ │ │ + it lt │ │ │ │ + movlt fp, r2 │ │ │ │ + b.n 79a12 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + mov r1, r4 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + strd r8, r3, [sp, #20] │ │ │ │ + strd r6, r6, [sp, #12] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + strd r6, r6, [sp, #4] │ │ │ │ + blx 667e8 │ │ │ │ + vldr s15, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + orrs.w r2, r2, fp │ │ │ │ + vmov r7, s15 │ │ │ │ + add r7, r3 │ │ │ │ + bne.w 79c0e │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.w 79bce │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.n 79b66 │ │ │ │ + cmp r7, #1 │ │ │ │ + mov.w r1, #1 │ │ │ │ + it lt │ │ │ │ + movlt r7, #1 │ │ │ │ + vmov s15, r7 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + b.n 79586 │ │ │ │ + mvn.w r2, #5 │ │ │ │ + movs r3, #6 │ │ │ │ + b.n 79474 │ │ │ │ + mov r0, r3 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + tst r3, r0 │ │ │ │ + beq.w 79c4a │ │ │ │ + ldr r0, [r5, #0] │ │ │ │ + vmov r3, s18 │ │ │ │ + vmov r1, s19 │ │ │ │ + lsls r6, r0, #1 │ │ │ │ + add r7, r6 │ │ │ │ + add r3, r0 │ │ │ │ + add r1, r0 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + vmov r1, s16 │ │ │ │ + add r1, r6 │ │ │ │ + cmp r1, r3 │ │ │ │ + it lt │ │ │ │ + movlt r1, r3 │ │ │ │ + mul.w r3, r0, r0 │ │ │ │ + cmp r7, r1 │ │ │ │ + mla r0, r0, ip, r3 │ │ │ │ + it lt │ │ │ │ + movlt r7, r1 │ │ │ │ + add.w r1, ip, r6 │ │ │ │ + vmov ip, s17 │ │ │ │ + add r6, ip │ │ │ │ + cmp r6, r7 │ │ │ │ + ite ge │ │ │ │ + addge r3, r3, r6 │ │ │ │ + addlt r3, r3, r7 │ │ │ │ + cmp r0, r1 │ │ │ │ + it lt │ │ │ │ + movlt r0, r1 │ │ │ │ + cmp r3, r0 │ │ │ │ + it lt │ │ │ │ + movlt r3, r0 │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + b.n 79586 │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 79478 │ │ │ │ + vmov r0, s17 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + add r1, r3 │ │ │ │ + add r0, r3 │ │ │ │ + cmp r0, r1 │ │ │ │ + mov r3, r0 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + cmp r3, fp │ │ │ │ + it lt │ │ │ │ + movlt r3, fp │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + b.n 79586 │ │ │ │ + vmov r0, s17 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + add r1, r3 │ │ │ │ + add r0, r3 │ │ │ │ + cmp r0, r1 │ │ │ │ + mov r3, r0 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + cmp r3, r7 │ │ │ │ + it lt │ │ │ │ + movlt r3, r7 │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + b.n 79586 │ │ │ │ + mvn.w r2, #8 │ │ │ │ + movs r3, #9 │ │ │ │ + b.n 79474 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + mov r2, r4 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [pc, #628] @ (79e14 ) │ │ │ │ + ldr r0, [pc, #632] @ (79e18 ) │ │ │ │ + add r3, pc │ │ │ │ + strd r6, r6, [sp, #8] │ │ │ │ + adds r3, #4 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #16] │ │ │ │ + mov r3, r5 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + blx 65834 │ │ │ │ + vldr s15, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + vmov r2, s15 │ │ │ │ + add r2, r3 │ │ │ │ + cmp fp, r2 │ │ │ │ + it lt │ │ │ │ + movlt fp, r2 │ │ │ │ + b.n 79a1a │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [pc, #572] @ (79e1c ) │ │ │ │ + ldr r0, [pc, #572] @ (79e20 ) │ │ │ │ + add r3, pc │ │ │ │ + strd r6, r6, [sp, #8] │ │ │ │ + adds r3, #4 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #16] │ │ │ │ + mov r3, r4 │ │ │ │ + blx 65834 │ │ │ │ + vldr s15, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + vmov r2, s15 │ │ │ │ + add r2, r3 │ │ │ │ + cmp r7, r2 │ │ │ │ + it lt │ │ │ │ + movlt r7, r2 │ │ │ │ + b.n 79ab6 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + mov r2, r4 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r4 │ │ │ │ + ldr r0, [sp, #96] @ 0x60 │ │ │ │ + str.w r8, [sp, #16] │ │ │ │ + strd r6, r6, [sp, #8] │ │ │ │ + blx 65834 │ │ │ │ + vldr s15, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + str r7, [sp, #112] @ 0x70 │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + vmov r2, s15 │ │ │ │ + add r2, r3 │ │ │ │ + cmp r7, r2 │ │ │ │ + it lt │ │ │ │ + movlt r7, r2 │ │ │ │ + b.n 79aae │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + tst r1, r3 │ │ │ │ + beq.n 79c9c │ │ │ │ + ldr r6, [r5, #0] │ │ │ │ + vmov r3, s18 │ │ │ │ + vmov r0, s19 │ │ │ │ + lsls r1, r6, #1 │ │ │ │ + add r0, r6 │ │ │ │ + add r3, r6 │ │ │ │ + cmp r0, r3 │ │ │ │ + mul.w r6, r6, r6 │ │ │ │ + it lt │ │ │ │ + movlt r0, r3 │ │ │ │ + vmov r3, s16 │ │ │ │ + add r3, r1 │ │ │ │ + cmp r3, r0 │ │ │ │ + it lt │ │ │ │ + movlt r3, r0 │ │ │ │ + adds r0, r1, r7 │ │ │ │ + cmp r0, r3 │ │ │ │ + ite ge │ │ │ │ + addge r6, r6, r0 │ │ │ │ + addlt r6, r6, r3 │ │ │ │ + add r1, ip │ │ │ │ + cmp r6, r1 │ │ │ │ + it lt │ │ │ │ + movlt r6, r1 │ │ │ │ + vmov s15, r6 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + b.n 79586 │ │ │ │ + mvn.w r2, #10 │ │ │ │ + movs r3, #11 │ │ │ │ + b.w 79474 │ │ │ │ + mov r0, r3 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + tst r3, r0 │ │ │ │ + beq.n 79cf4 │ │ │ │ + ldr r0, [r5, #0] │ │ │ │ + vmov r3, s18 │ │ │ │ + vmov r1, s19 │ │ │ │ + lsls r6, r0, #1 │ │ │ │ + add r1, r0 │ │ │ │ + add r3, r0 │ │ │ │ + cmp r1, r3 │ │ │ │ + mul.w r0, r6, r0 │ │ │ │ + it lt │ │ │ │ + movlt r1, r3 │ │ │ │ + vmov r3, s16 │ │ │ │ + add r3, r6 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + adds r1, r6, r7 │ │ │ │ + vmov r7, s17 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + add.w r1, ip, r6 │ │ │ │ + add r6, r7 │ │ │ │ + cmp r6, r3 │ │ │ │ + ite ge │ │ │ │ + addge r0, r0, r6 │ │ │ │ + addlt r0, r0, r3 │ │ │ │ + cmp r0, r1 │ │ │ │ + it lt │ │ │ │ + movlt r0, r1 │ │ │ │ + vmov s15, r0 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + b.n 79586 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + tst r3, r0 │ │ │ │ + beq.n 79d34 │ │ │ │ + ldr r0, [r5, #0] │ │ │ │ + vmov r3, s18 │ │ │ │ + vmov r1, s19 │ │ │ │ + lsls r6, r0, #1 │ │ │ │ + add r1, r0 │ │ │ │ + add r3, r0 │ │ │ │ + cmp r1, r3 │ │ │ │ + mul.w r0, r0, r0 │ │ │ │ + it lt │ │ │ │ + movlt r1, r3 │ │ │ │ + vmov r3, s16 │ │ │ │ + add r3, r6 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + adds r1, r6, r7 │ │ │ │ + vmov r7, s17 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + add.w r1, ip, r6 │ │ │ │ + add r6, r7 │ │ │ │ + b.n 79cdc │ │ │ │ + vcvt.s32.f32 s15, s21 │ │ │ │ + ldr r0, [sp, #108] @ 0x6c │ │ │ │ + tst r1, r0 │ │ │ │ + vmov r3, s15 │ │ │ │ + beq.n 79d6e │ │ │ │ + ldr r0, [r5, #0] │ │ │ │ + vmov r1, s18 │ │ │ │ + add r3, r0 │ │ │ │ + add.w r6, r7, r0, lsl #1 │ │ │ │ + add r1, r0 │ │ │ │ + cmp r1, r3 │ │ │ │ + it lt │ │ │ │ + movlt r1, r3 │ │ │ │ + vmov r3, s16 │ │ │ │ + add.w r3, r3, r0, lsl #1 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + add.w r1, ip, r0, lsl #1 │ │ │ │ + mul.w r0, r0, r0 │ │ │ │ + b.n 79cdc │ │ │ │ + ldr r1, [sp, #104] @ 0x68 │ │ │ │ + cbz r1, 79db4 │ │ │ │ + ldr r1, [sp, #108] @ 0x6c │ │ │ │ + cbz r1, 79db4 │ │ │ │ + ldr r0, [r5, #0] │ │ │ │ + b.n 79988 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + cbz r0, 79dc0 │ │ │ │ + cbz r6, 79dc0 │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + vmov r1, s18 │ │ │ │ + add r3, r0 │ │ │ │ + add.w r6, r7, r0, lsl #1 │ │ │ │ + add r1, r0 │ │ │ │ + cmp r1, r3 │ │ │ │ + it lt │ │ │ │ + movlt r1, r3 │ │ │ │ + vmov r3, s16 │ │ │ │ + add.w r3, r3, r0, lsl #1 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + add.w r1, ip, r0, lsl #1 │ │ │ │ + cmp r6, r3 │ │ │ │ + it lt │ │ │ │ + movlt r6, r3 │ │ │ │ + mul.w r3, r0, r0 │ │ │ │ + b.n 799b8 │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + cbz r1, 79dc0 │ │ │ │ + ldr r1, [sp, #108] @ 0x6c │ │ │ │ + cbz r1, 79dc0 │ │ │ │ + ldr r0, [r5, #0] │ │ │ │ + b.n 79d84 │ │ │ │ + movs r1, #1 │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + b.w 79586 │ │ │ │ + nop │ │ │ │ + ldmia r5!, {r7} │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + b.n 79bd8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - udf #48 @ 0x30 │ │ │ │ + b.n 79bc8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - udf #54 @ 0x36 │ │ │ │ + b.n 79bb8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - udf #44 @ 0x2c │ │ │ │ + b.n 79b24 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ble.n 79f58 │ │ │ │ + b.n 79ab0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ble.n 79f50 │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r6} │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + cmp r2, #72 @ 0x48 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + str r2, [r1, #96] @ 0x60 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + b.n 797b4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ble.n 79f18 │ │ │ │ + b.n 7965c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ble.n 79ec8 │ │ │ │ + b.n 79620 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r3, #100 @ 0x64 │ │ │ │ + cmp r0, #244 @ 0xf4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bgt.n 79f08 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - bgt.n 79f60 │ │ │ │ + b.n 7a524 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ble.n 79e80 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + b.n 7a380 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bgt.n 79e90 │ │ │ │ + b.n 7a354 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bgt.n 79f00 │ │ │ │ + movs r4, #168 @ 0xa8 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + svc 28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ble.n 79fe0 │ │ │ │ + movs r4, #102 @ 0x66 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + udf #230 @ 0xe6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ble.n 79f90 │ │ │ │ + │ │ │ │ +00079e24 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ + ldr r4, [pc, #320] @ (79f78 ) │ │ │ │ + sub sp, #24 │ │ │ │ + ldr r2, [pc, #320] @ (79f7c ) │ │ │ │ + mov r9, r3 │ │ │ │ + add r4, pc │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r6, [sp, #76] @ 0x4c │ │ │ │ + mov r5, r0 │ │ │ │ + ldr.w sl, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #304] @ (79f80 ) │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #20] │ │ │ │ + mov.w r2, #0 │ │ │ │ + str r3, [r6, #0] │ │ │ │ + add r1, pc │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r8, [sl] │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n 79f06 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 79ed4 │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + blt.n 79f1c │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n 79f24 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 79f38 │ │ │ │ + ldr r0, [pc, #248] @ (79f84 ) │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [pc, #248] @ (79f88 ) │ │ │ │ + mov r3, r4 │ │ │ │ + add r0, pc │ │ │ │ + adds r5, r0, #4 │ │ │ │ + add r1, pc │ │ │ │ + strd r5, r5, [sp, #4] │ │ │ │ + str r5, [sp, #0] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + movs r1, #0 │ │ │ │ + str r1, [r7, #4] │ │ │ │ + mul.w r0, r2, r0 │ │ │ │ + vmov s15, r0 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r7] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 79f38 │ │ │ │ + cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ + beq.n 79f70 │ │ │ │ + mov.w r0, #512 @ 0x200 │ │ │ │ + cbnz r2, 79eec │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + b.n 79eec │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str r2, [r6, #0] │ │ │ │ + ldr r0, [pc, #172] @ (79f8c ) │ │ │ │ + add r1, sp, #16 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #160] @ (79f90 ) │ │ │ │ + ldr r3, [pc, #140] @ (79f7c ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 79f74 │ │ │ │ + add sp, #24 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + ldr r1, [pc, #140] @ (79f94 ) │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 79e68 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 79eda │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 79eda │ │ │ │ + cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ + ittt ne │ │ │ │ + mvnne.w r2, #8 │ │ │ │ + movne r3, #9 │ │ │ │ + strne r2, [r6, #0] │ │ │ │ + bne.n 79edc │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cbz r3, 79f3c │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 79edc │ │ │ │ + ldr r0, [pc, #88] @ (79f98 ) │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [pc, #88] @ (79f9c ) │ │ │ │ + mov r3, r4 │ │ │ │ + add r0, pc │ │ │ │ + adds r5, r0, #4 │ │ │ │ + add r1, pc │ │ │ │ + strd r5, r5, [sp, #4] │ │ │ │ + str r5, [sp, #0] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r7, #4] │ │ │ │ + mul.w r0, r1, r0 │ │ │ │ + vmov s15, r0 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r7] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 79f38 │ │ │ │ + movs r0, #112 @ 0x70 │ │ │ │ + b.n 79eec │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + stmia r2!, {r2, r4, r6, r7} │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + strh r4, [r1, #56] @ 0x38 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + movs r1, #190 @ 0xbe │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + bgt.n 7a038 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bgt.n 79f08 │ │ │ │ + bgt.n 79fa4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bgt.n 79ed0 │ │ │ │ + stmia r2!, {r5} │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + bge.n 79eb4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bgt.n 7a084 │ │ │ │ + movs r1, #12 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + blt.n 79ee8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00079f9c : │ │ │ │ +00079fa0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (7a04c ) │ │ │ │ + ldr r4, [pc, #160] @ (7a050 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (7a050 ) │ │ │ │ + ldr r2, [pc, #160] @ (7a054 ) │ │ │ │ mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (7a054 ) │ │ │ │ + ldr r1, [pc, #148] @ (7a058 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 7a02e │ │ │ │ + cbz r0, 7a032 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7a016 │ │ │ │ + blt.n 7a01a │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 7a01e │ │ │ │ + bge.n 7a022 │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (7a058 ) │ │ │ │ + ldr r0, [pc, #104] @ (7a05c ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (7a05c ) │ │ │ │ - ldr r3, [pc, #76] @ (7a050 ) │ │ │ │ + ldr r2, [pc, #92] @ (7a060 ) │ │ │ │ + ldr r3, [pc, #76] @ (7a054 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7a044 │ │ │ │ + bne.n 7a048 │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n 79fec │ │ │ │ + b.n 79ff0 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 7a048 │ │ │ │ + cbnz r2, 7a04c │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 79ffe │ │ │ │ - ldr r1, [pc, #48] @ (7a060 ) │ │ │ │ + b.n 7a002 │ │ │ │ + ldr r1, [pc, #48] @ (7a064 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 79fd2 │ │ │ │ + bne.n 79fd6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n 79fec │ │ │ │ + b.n 79ff0 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.n 79fee │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r6} │ │ │ │ + b.n 79ff2 │ │ │ │ + stmia r1!, {r1, r3, r4, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #42] @ 0x2a │ │ │ │ + strh r6, [r2, #44] @ 0x2c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bge.n 79fec │ │ │ │ + bge.n 7a058 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r3} │ │ │ │ + stmia r1!, {r1, r3} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bls.n 7a108 │ │ │ │ + bls.n 7a12c │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007a064 : │ │ │ │ +0007a068 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (7a114 ) │ │ │ │ + ldr r4, [pc, #160] @ (7a118 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (7a118 ) │ │ │ │ + ldr r2, [pc, #160] @ (7a11c ) │ │ │ │ mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (7a11c ) │ │ │ │ + ldr r1, [pc, #148] @ (7a120 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 7a0f6 │ │ │ │ + cbz r0, 7a0fa │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7a0de │ │ │ │ + blt.n 7a0e2 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 7a0e6 │ │ │ │ + bge.n 7a0ea │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (7a120 ) │ │ │ │ + ldr r0, [pc, #104] @ (7a124 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (7a124 ) │ │ │ │ - ldr r3, [pc, #76] @ (7a118 ) │ │ │ │ + ldr r2, [pc, #92] @ (7a128 ) │ │ │ │ + ldr r3, [pc, #76] @ (7a11c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7a10c │ │ │ │ + bne.n 7a110 │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n 7a0b4 │ │ │ │ + b.n 7a0b8 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 7a110 │ │ │ │ + cbnz r2, 7a114 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7a0c6 │ │ │ │ - ldr r1, [pc, #48] @ (7a128 ) │ │ │ │ + b.n 7a0ca │ │ │ │ + ldr r1, [pc, #48] @ (7a12c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7a09a │ │ │ │ + bne.n 7a09e │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n 7a0b4 │ │ │ │ + b.n 7a0b8 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.n 7a0b6 │ │ │ │ - stmia r0!, {r1, r2, r4, r7} │ │ │ │ + b.n 7a0ba │ │ │ │ + stmia r0!, {r1, r4, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #36] @ 0x24 │ │ │ │ + strh r6, [r1, #38] @ 0x26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bge.n 7a134 │ │ │ │ + bge.n 7a1a0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r6} │ │ │ │ + stmia r0!, {r1, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bhi.n 7a040 │ │ │ │ + bhi.n 7a064 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007a12c : │ │ │ │ +0007a130 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (7a1dc ) │ │ │ │ + ldr r4, [pc, #160] @ (7a1e0 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (7a1e0 ) │ │ │ │ + ldr r2, [pc, #160] @ (7a1e4 ) │ │ │ │ mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (7a1e4 ) │ │ │ │ + ldr r1, [pc, #148] @ (7a1e8 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 7a1be │ │ │ │ + cbz r0, 7a1c2 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7a1a6 │ │ │ │ + blt.n 7a1aa │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 7a1ae │ │ │ │ + bge.n 7a1b2 │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (7a1e8 ) │ │ │ │ + ldr r0, [pc, #104] @ (7a1ec ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (7a1ec ) │ │ │ │ - ldr r3, [pc, #76] @ (7a1e0 ) │ │ │ │ + ldr r2, [pc, #92] @ (7a1f0 ) │ │ │ │ + ldr r3, [pc, #76] @ (7a1e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7a1d4 │ │ │ │ + bne.n 7a1d8 │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n 7a17c │ │ │ │ + b.n 7a180 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 7a1d8 │ │ │ │ + cbnz r2, 7a1dc │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7a18e │ │ │ │ - ldr r1, [pc, #48] @ (7a1f0 ) │ │ │ │ + b.n 7a192 │ │ │ │ + ldr r1, [pc, #48] @ (7a1f4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7a162 │ │ │ │ + bne.n 7a166 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n 7a17c │ │ │ │ + b.n 7a180 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.n 7a17e │ │ │ │ - itee gt │ │ │ │ + b.n 7a182 │ │ │ │ + itet gt │ │ │ │ lslgt r0, r4, #1 │ │ │ │ ldrhle r0, [r7, r4] │ │ │ │ - movle r0, r0 │ │ │ │ - strh r2, [r3, #30] │ │ │ │ + movgt r0, r0 │ │ │ │ + strh r6, [r0, #32] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bls.n 7a27c │ │ │ │ + bls.n 7a2e8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ittt vc │ │ │ │ + itte vc │ │ │ │ lslvc r0, r4, #1 │ │ │ │ - bvc.n 7a178 @ unpredictable │ │ │ │ - lslvc r7, r3, #1 │ │ │ │ + bvc.n 7a19c @ unpredictable │ │ │ │ + lslvs r7, r3, #1 │ │ │ │ │ │ │ │ -0007a1f4 : │ │ │ │ +0007a1f8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (7a2a4 ) │ │ │ │ + ldr r4, [pc, #160] @ (7a2a8 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (7a2a8 ) │ │ │ │ + ldr r2, [pc, #160] @ (7a2ac ) │ │ │ │ mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (7a2ac ) │ │ │ │ + ldr r1, [pc, #148] @ (7a2b0 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 7a286 │ │ │ │ + cbz r0, 7a28a │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7a26e │ │ │ │ + blt.n 7a272 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 7a276 │ │ │ │ + bge.n 7a27a │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (7a2b0 ) │ │ │ │ + ldr r0, [pc, #104] @ (7a2b4 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (7a2b4 ) │ │ │ │ - ldr r3, [pc, #76] @ (7a2a8 ) │ │ │ │ + ldr r2, [pc, #92] @ (7a2b8 ) │ │ │ │ + ldr r3, [pc, #76] @ (7a2ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7a29c │ │ │ │ + bne.n 7a2a0 │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n 7a244 │ │ │ │ + b.n 7a248 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 7a2a0 │ │ │ │ + cbnz r2, 7a2a4 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7a256 │ │ │ │ - ldr r1, [pc, #48] @ (7a2b8 ) │ │ │ │ + b.n 7a25a │ │ │ │ + ldr r1, [pc, #48] @ (7a2bc ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7a22a │ │ │ │ + bne.n 7a22e │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n 7a244 │ │ │ │ + b.n 7a248 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.n 7a246 │ │ │ │ - itte eq │ │ │ │ + b.n 7a24a │ │ │ │ + ittt eq │ │ │ │ lsleq r0, r4, #1 │ │ │ │ ldrheq r0, [r7, r4] │ │ │ │ - movne r0, r0 │ │ │ │ - strh r2, [r2, #24] │ │ │ │ + moveq r0, r0 │ │ │ │ + strh r6, [r7, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bhi.n 7a1c4 │ │ │ │ + bhi.n 7a230 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bkpt 0x00b6 │ │ │ │ + bkpt 0x00b2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bvs.n 7a2b0 │ │ │ │ + bvc.n 7a2d4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007a2bc : │ │ │ │ +0007a2c0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (7a36c ) │ │ │ │ + ldr r4, [pc, #160] @ (7a370 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (7a370 ) │ │ │ │ + ldr r2, [pc, #160] @ (7a374 ) │ │ │ │ mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (7a374 ) │ │ │ │ + ldr r1, [pc, #148] @ (7a378 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 7a34e │ │ │ │ + cbz r0, 7a352 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7a336 │ │ │ │ + blt.n 7a33a │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 7a33e │ │ │ │ + bge.n 7a342 │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (7a378 ) │ │ │ │ + ldr r0, [pc, #104] @ (7a37c ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (7a37c ) │ │ │ │ - ldr r3, [pc, #76] @ (7a370 ) │ │ │ │ + ldr r2, [pc, #92] @ (7a380 ) │ │ │ │ + ldr r3, [pc, #76] @ (7a374 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7a364 │ │ │ │ + bne.n 7a368 │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n 7a30c │ │ │ │ + b.n 7a310 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 7a368 │ │ │ │ + cbnz r2, 7a36c │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7a31e │ │ │ │ - ldr r1, [pc, #48] @ (7a380 ) │ │ │ │ + b.n 7a322 │ │ │ │ + ldr r1, [pc, #48] @ (7a384 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7a2f2 │ │ │ │ + bne.n 7a2f6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n 7a30c │ │ │ │ + b.n 7a310 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.n 7a30e │ │ │ │ - bkpt 0x003e │ │ │ │ + b.n 7a312 │ │ │ │ + bkpt 0x003a │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #18] │ │ │ │ + strh r6, [r6, #18] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bvc.n 7a30c │ │ │ │ + bvc.n 7a378 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - pop {r1, r2, r3, r5, r6, r7, pc} │ │ │ │ + pop {r1, r3, r5, r6, r7, pc} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bvs.n 7a3e8 │ │ │ │ + bvs.n 7a40c │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007a384 : │ │ │ │ +0007a388 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r4, [pc, #208] @ (7a468 ) │ │ │ │ + ldr r4, [pc, #208] @ (7a46c ) │ │ │ │ sub sp, #8 │ │ │ │ - ldr r3, [pc, #208] @ (7a46c ) │ │ │ │ + ldr r3, [pc, #208] @ (7a470 ) │ │ │ │ mov r6, r2 │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ ldr.w r9, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #192] @ (7a470 ) │ │ │ │ + ldr r1, [pc, #192] @ (7a474 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r8] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #176] @ (7a474 ) │ │ │ │ + ldr r1, [pc, #176] @ (7a478 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov sl, r0 │ │ │ │ - cbz r5, 7a420 │ │ │ │ + cbz r5, 7a424 │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.n 7a44e │ │ │ │ + beq.n 7a452 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7a436 │ │ │ │ + blt.n 7a43a │ │ │ │ cmp r3, #1 │ │ │ │ ldr.w r2, [r9] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - bge.n 7a43e │ │ │ │ + bge.n 7a442 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #128] @ (7a478 ) │ │ │ │ + ldr r0, [pc, #128] @ (7a47c ) │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #116] @ (7a47c ) │ │ │ │ - ldr r3, [pc, #96] @ (7a46c ) │ │ │ │ + ldr r2, [pc, #116] @ (7a480 ) │ │ │ │ + ldr r3, [pc, #96] @ (7a470 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7a464 │ │ │ │ + bne.n 7a468 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r1, [pc, #92] @ (7a480 ) │ │ │ │ + ldr r1, [pc, #92] @ (7a484 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7a3d2 │ │ │ │ + bne.n 7a3d6 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7a3f2 │ │ │ │ + b.n 7a3f6 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 7a3f2 │ │ │ │ + b.n 7a3f6 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7a406 │ │ │ │ + beq.n 7a40a │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7a3f6 │ │ │ │ - ldr r1, [pc, #52] @ (7a484 ) │ │ │ │ + b.n 7a3fa │ │ │ │ + ldr r1, [pc, #52] @ (7a488 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7a3d8 │ │ │ │ + bne.n 7a3dc │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 7a3f2 │ │ │ │ + b.n 7a3f6 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - pop {r2, r4, r5, r6, pc} │ │ │ │ + pop {r4, r5, r6, pc} │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #10] │ │ │ │ + strh r0, [r5, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bvs.n 7a3e8 │ │ │ │ + bvs.n 7a444 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bvs.n 7a44c │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - pop {r1, r2, pc} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - bpl.n 7a544 │ │ │ │ + bvc.n 7a4b8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r2, [r4, #6] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0007a488 : │ │ │ │ - push {r4, r5, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #160] @ (7a538 ) │ │ │ │ - sub sp, #12 │ │ │ │ - ldr r3, [pc, #160] @ (7a53c ) │ │ │ │ - add r5, pc │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov.w r3, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r4, #0] │ │ │ │ - ldr r3, [r0, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 7a4f4 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - lsrs r0, r1, #31 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - orrlt.w r0, r0, #1 │ │ │ │ - cbz r0, 7a4fc │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #116] @ (7a540 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #100] @ (7a544 ) │ │ │ │ - ldr r3, [pc, #92] @ (7a53c ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 7a532 │ │ │ │ - add sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 7a4ca │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ - lsrs r2, r0, #31 │ │ │ │ - cmp r1, r0 │ │ │ │ - it lt │ │ │ │ - orrlt.w r2, r2, #1 │ │ │ │ - cbz r2, 7a512 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 7a4ca │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - bge.n 7a526 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 7a4ca │ │ │ │ - cmp r1, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7a4dc │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - pop {r2, r4, r5, r6} │ │ │ │ + pop {r1, pc} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - bvs.n 7a57c │ │ │ │ + bpl.n 7a568 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - pop {r4, r5} │ │ │ │ + strh r6, [r1, #8] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007a548 : │ │ │ │ +0007a48c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r5, [pc, #272] @ (7a66c ) │ │ │ │ + ldr r5, [pc, #272] @ (7a5b0 ) │ │ │ │ sub sp, #20 │ │ │ │ - ldr r4, [pc, #272] @ (7a670 ) │ │ │ │ + ldr r4, [pc, #272] @ (7a5b4 ) │ │ │ │ mov r8, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r1, [pc, #272] @ (7a674 ) │ │ │ │ + ldr r1, [pc, #272] @ (7a5b8 ) │ │ │ │ mov r9, r2 │ │ │ │ mov fp, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldrd sl, r5, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r6, [sl] │ │ │ │ str r3, [r5, #0] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #240] @ (7a678 ) │ │ │ │ + ldr r1, [pc, #240] @ (7a5bc ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r7, r0 │ │ │ │ - cbz r4, 7a5e4 │ │ │ │ + cbz r4, 7a528 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.n 7a64a │ │ │ │ + beq.n 7a58e │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 7a5fa │ │ │ │ + blt.n 7a53e │ │ │ │ cmp r1, #1 │ │ │ │ ldr.w r2, [sl] │ │ │ │ mov r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - bge.n 7a602 │ │ │ │ + bge.n 7a546 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ str r2, [r5, #0] │ │ │ │ - ldr r0, [pc, #192] @ (7a67c ) │ │ │ │ + ldr r0, [pc, #192] @ (7a5c0 ) │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #180] @ (7a680 ) │ │ │ │ - ldr r3, [pc, #160] @ (7a670 ) │ │ │ │ + ldr r2, [pc, #180] @ (7a5c4 ) │ │ │ │ + ldr r3, [pc, #160] @ (7a5b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7a662 │ │ │ │ + bne.n 7a5a6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #156] @ (7a684 ) │ │ │ │ + ldr r1, [pc, #156] @ (7a5c8 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7a596 │ │ │ │ + bne.n 7a4da │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7a5b8 │ │ │ │ + b.n 7a4fc │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 7a5b8 │ │ │ │ + b.n 7a4fc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbnz r3, 7a666 │ │ │ │ + cbnz r3, 7a5aa │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.n 7a5ca │ │ │ │ - cbz r7, 7a644 │ │ │ │ + beq.n 7a50e │ │ │ │ + cbz r7, 7a588 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r0, r6, #1 │ │ │ │ movs r2, #1 │ │ │ │ str r2, [r5, #0] │ │ │ │ adds r3, #4 │ │ │ │ lsls r0, r0, #3 │ │ │ │ vldr s15, [r3, #-4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 7a636 │ │ │ │ + bne.n 7a57a │ │ │ │ vldr s15, [r3] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 7a5c6 │ │ │ │ + beq.n 7a50a │ │ │ │ adds r2, #1 │ │ │ │ add r3, r0 │ │ │ │ cmp r1, r2 │ │ │ │ str r2, [r5, #0] │ │ │ │ - bge.n 7a61a │ │ │ │ + bge.n 7a55e │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #0] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ - b.n 7a5ca │ │ │ │ - ldr r1, [pc, #60] @ (7a688 ) │ │ │ │ + b.n 7a50e │ │ │ │ + ldr r1, [pc, #60] @ (7a5cc ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7a59a │ │ │ │ + bne.n 7a4de │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r5, #0] │ │ │ │ - b.n 7a5ba │ │ │ │ + b.n 7a4fe │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7a5ba │ │ │ │ + b.n 7a4fe │ │ │ │ nop │ │ │ │ - cbnz r0, 7a6dc │ │ │ │ + pop {r2, r3, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #31] │ │ │ │ + strh r0, [r7, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bmi.n 7a664 │ │ │ │ + bpl.n 7a580 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bpl.n 7a6e8 │ │ │ │ + bvs.n 7a604 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbnz r2, 7a6d4 │ │ │ │ + cbnz r6, 7a646 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bcc.n 7a5c0 │ │ │ │ + bmi.n 7a6a4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r4, #27] │ │ │ │ + ldrb r2, [r2, #31] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +0007a5d0 : │ │ │ │ + push {r4, r5, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ + ldr r5, [pc, #160] @ (7a680 ) │ │ │ │ + sub sp, #12 │ │ │ │ + ldr r3, [pc, #160] @ (7a684 ) │ │ │ │ + add r5, pc │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + ldr r5, [sp, #24] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov.w r3, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r4, #0] │ │ │ │ + ldr r3, [r0, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 7a63c │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + lsrs r0, r1, #31 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + orrlt.w r0, r0, #1 │ │ │ │ + cbz r0, 7a644 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #116] @ (7a688 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #100] @ (7a68c ) │ │ │ │ + ldr r3, [pc, #92] @ (7a684 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 7a67a │ │ │ │ + add sp, #12 │ │ │ │ + pop {r4, r5, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 7a612 │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ + lsrs r2, r0, #31 │ │ │ │ + cmp r1, r0 │ │ │ │ + it lt │ │ │ │ + orrlt.w r2, r2, #1 │ │ │ │ + cbz r2, 7a65a │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 7a612 │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + bge.n 7a66e │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 7a612 │ │ │ │ + cmp r1, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 7a624 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + cbnz r4, 7a6ce │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + bpl.n 7a6b4 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + revsh r0, r5 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +0007a690 : │ │ │ │ + push {r4, r5, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ + ldr r5, [pc, #152] @ (7a738 ) │ │ │ │ + sub sp, #12 │ │ │ │ + ldr r3, [pc, #152] @ (7a73c ) │ │ │ │ + add r5, pc │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + ldr r5, [sp, #24] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov.w r3, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r4, #0] │ │ │ │ + ldr r3, [r0, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 7a70a │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r3, r1 │ │ │ │ + bgt.n 7a702 │ │ │ │ + ldr r1, [r2, #0] │ │ │ │ + lsrs r2, r1, #31 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + orrlt.w r2, r2, #1 │ │ │ │ + cbz r2, 7a712 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + ldr r0, [pc, #100] @ (7a740 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #88] @ (7a744 ) │ │ │ │ + ldr r3, [pc, #76] @ (7a73c ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 7a734 │ │ │ │ + add sp, #12 │ │ │ │ + pop {r4, r5, pc} │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n 7a6d8 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 7a6d8 │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + mov r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bge.n 7a728 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 7a6d8 │ │ │ │ + cmp r3, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 7a6ea │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + rev16 r4, r5 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + bmi.n 7a7f0 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + rev r2, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007a68c : │ │ │ │ +0007a748 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ - ldr r5, [pc, #640] @ (7a920 ) │ │ │ │ + ldr r5, [pc, #640] @ (7a9dc ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ - ldr r4, [pc, #640] @ (7a924 ) │ │ │ │ + ldr r4, [pc, #640] @ (7a9e0 ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ ldr.w sl, [sp, #124] @ 0x7c │ │ │ │ ldr.w r8, [sp, #140] @ 0x8c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r2 │ │ │ │ ldrd r9, fp, [sp, #132] @ 0x84 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ mov.w r4, #0 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #612] @ (7a928 ) │ │ │ │ + ldr r1, [pc, #612] @ (7a9e4 ) │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #32] │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str.w r3, [r8] │ │ │ │ @@ -28395,156 +28417,156 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ blx 57998 │ │ │ │ ldr.w r1, [fp] │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r1, [sp, #28] │ │ │ │ - cbz r0, 7a73a │ │ │ │ + cbz r0, 7a7f6 │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7a704 │ │ │ │ + blt.n 7a7c0 │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7a7b4 │ │ │ │ + blt.n 7a870 │ │ │ │ cmp r2, r3 │ │ │ │ - ble.n 7a7c6 │ │ │ │ + ble.n 7a882 │ │ │ │ mvn.w r3, #2 │ │ │ │ str.w r3, [r8] │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7a70e │ │ │ │ + b.n 7a7ca │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #540] @ (7a92c ) │ │ │ │ + ldr r0, [pc, #540] @ (7a9e8 ) │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #528] @ (7a930 ) │ │ │ │ - ldr r3, [pc, #512] @ (7a924 ) │ │ │ │ + ldr r2, [pc, #528] @ (7a9ec ) │ │ │ │ + ldr r3, [pc, #512] @ (7a9e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 7a91a │ │ │ │ + bne.w 7a9d6 │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #504] @ (7a934 ) │ │ │ │ + ldr r1, [pc, #504] @ (7a9f0 ) │ │ │ │ mov r0, r7 │ │ │ │ strd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ - cbz r0, 7a7bc │ │ │ │ + cbz r0, 7a878 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 7a704 │ │ │ │ + blt.n 7a7c0 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ cmp r7, #0 │ │ │ │ - blt.n 7a7b4 │ │ │ │ + blt.n 7a870 │ │ │ │ cmp r1, r7 │ │ │ │ - bgt.n 7a6f8 │ │ │ │ + bgt.n 7a7b4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr.w lr, [r0] │ │ │ │ cmp lr, r7 │ │ │ │ mov r0, lr │ │ │ │ it ge │ │ │ │ movge r0, r7 │ │ │ │ cmp r0, r1 │ │ │ │ - bgt.n 7a6f8 │ │ │ │ + bgt.n 7a7b4 │ │ │ │ cmp.w lr, #0 │ │ │ │ - blt.n 7a7e0 │ │ │ │ + blt.n 7a89c │ │ │ │ cmp r1, #1 │ │ │ │ ldr.w r0, [sl] │ │ │ │ mov ip, r1 │ │ │ │ it lt │ │ │ │ movlt.w ip, #1 │ │ │ │ cmp r0, ip │ │ │ │ - blt.w 7a912 │ │ │ │ + blt.w 7a9ce │ │ │ │ cmp r2, r3 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r2, #1 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ mov r0, r2 │ │ │ │ cmp r3, r2 │ │ │ │ - bge.n 7a7e8 │ │ │ │ + bge.n 7a8a4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7a7e8 │ │ │ │ + beq.n 7a8a4 │ │ │ │ mvn.w r2, #8 │ │ │ │ movs r3, #9 │ │ │ │ str.w r2, [r8] │ │ │ │ - b.n 7a70e │ │ │ │ + b.n 7a7ca │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 7a70a │ │ │ │ + b.n 7a7c6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r8] │ │ │ │ - b.n 7a700 │ │ │ │ + b.n 7a7bc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr.w lr, [r1] │ │ │ │ mov r1, r3 │ │ │ │ cmp r3, lr │ │ │ │ it ge │ │ │ │ movge r1, lr │ │ │ │ cmp r2, r1 │ │ │ │ itt ge │ │ │ │ movge r7, r2 │ │ │ │ movge r1, r3 │ │ │ │ - bge.n 7a770 │ │ │ │ - b.n 7a6f8 │ │ │ │ + bge.n 7a82c │ │ │ │ + b.n 7a7b4 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7a70a │ │ │ │ + b.n 7a7c6 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7a700 │ │ │ │ + bne.n 7a7bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r9, #4] │ │ │ │ mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ str.w r2, [r9] │ │ │ │ adds r3, #1 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ sub.w r2, r2, r3, lsl #3 │ │ │ │ - cbz r6, 7a83a │ │ │ │ + cbz r6, 7a8f6 │ │ │ │ cmp lr, r1 │ │ │ │ - ble.n 7a8a6 │ │ │ │ + ble.n 7a962 │ │ │ │ cmp r1, #1 │ │ │ │ - bgt.n 7a8e6 │ │ │ │ + bgt.n 7a9a2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7a890 │ │ │ │ + beq.n 7a94c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 7a828 │ │ │ │ + cbz r3, 7a8e4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 7a71e │ │ │ │ + bne.w 7a7da │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str.w r2, [r9] │ │ │ │ str.w r3, [r9, #4] │ │ │ │ - b.n 7a71e │ │ │ │ + b.n 7a7da │ │ │ │ cmp r7, lr │ │ │ │ - bgt.n 7a8c8 │ │ │ │ + bgt.n 7a984 │ │ │ │ cmp r7, #1 │ │ │ │ - ble.n 7a812 │ │ │ │ + ble.n 7a8ce │ │ │ │ add.w r3, r2, r3, lsl #4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ strd sl, r2, [sp] │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ - ldr r2, [pc, #232] @ (7a938 ) │ │ │ │ + ldr r2, [pc, #232] @ (7a9f4 ) │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ subs r7, #1 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -28557,197 +28579,117 @@ │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ vmov r0, s15 │ │ │ │ cmp r0, r2 │ │ │ │ it lt │ │ │ │ movlt r0, r2 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 7a700 │ │ │ │ + bne.w 7a7bc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adds r3, #1 │ │ │ │ - bne.n 7a818 │ │ │ │ + bne.n 7a8d4 │ │ │ │ vmov s15, r0 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ str.w r3, [r9, #4] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r9] │ │ │ │ - b.n 7a71e │ │ │ │ - ldr r1, [pc, #148] @ (7a93c ) │ │ │ │ + b.n 7a7da │ │ │ │ + ldr r1, [pc, #148] @ (7a9f8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ strd sl, r3, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ blx 5d580 │ │ │ │ - b.n 7a86c │ │ │ │ - ldr r1, [pc, #116] @ (7a940 ) │ │ │ │ + b.n 7a928 │ │ │ │ + ldr r1, [pc, #116] @ (7a9fc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ strd sl, r3, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ - b.n 7a868 │ │ │ │ + b.n 7a924 │ │ │ │ add.w r3, r2, r3, lsl #4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ strd sl, r2, [sp] │ │ │ │ subs r1, #1 │ │ │ │ - ldr r2, [pc, #80] @ (7a944 ) │ │ │ │ + ldr r2, [pc, #80] @ (7aa00 ) │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ strd r1, r1, [sp, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ str r2, [sp, #16] │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ blx 5d580 │ │ │ │ - b.n 7a86c │ │ │ │ + b.n 7a928 │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n 7a70a │ │ │ │ + b.n 7a7c6 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - rev16 r4, r5 │ │ │ │ + cbnz r0, 7aa0c │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 7a8c4 │ │ │ │ + bcc.n 7aa88 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bcc.n 7a850 │ │ │ │ + bcs.n 7a9dc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbnz r6, 7a96e │ │ │ │ + cbnz r2, 7a9fc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bcc.n 7a9cc │ │ │ │ + bcs.n 7a980 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r0, r0, r0 │ │ │ │ + asrs r4, r0, #29 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r4, r5, #30 │ │ │ │ + asrs r0, r6, #27 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r2, r1, #30 │ │ │ │ + asrs r6, r1, #27 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r6, r3, #29 │ │ │ │ + asrs r2, r4, #26 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ -0007a948 : │ │ │ │ - push {r4, r5, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #152] @ (7a9f0 ) │ │ │ │ - sub sp, #12 │ │ │ │ - ldr r3, [pc, #152] @ (7a9f4 ) │ │ │ │ - add r5, pc │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov.w r3, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r4, #0] │ │ │ │ - ldr r3, [r0, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 7a9c2 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r3, r1 │ │ │ │ - bgt.n 7a9ba │ │ │ │ - ldr r1, [r2, #0] │ │ │ │ - lsrs r2, r1, #31 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - orrlt.w r2, r2, #1 │ │ │ │ - cbz r2, 7a9ca │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - ldr r0, [pc, #100] @ (7a9f8 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #88] @ (7a9fc ) │ │ │ │ - ldr r3, [pc, #76] @ (7a9f4 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 7a9ec │ │ │ │ - add sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n 7a990 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 7a990 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - mov r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bge.n 7a9e0 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 7a990 │ │ │ │ - cmp r3, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7a9a2 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0xb7b4 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - bne.n 7aac8 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xb76a │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0007aa00 : │ │ │ │ +0007aa04 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ - ldr r2, [pc, #276] @ (7ab28 ) │ │ │ │ - ldr r3, [pc, #276] @ (7ab2c ) │ │ │ │ + ldr r2, [pc, #276] @ (7ab2c ) │ │ │ │ + ldr r3, [pc, #276] @ (7ab30 ) │ │ │ │ sub sp, #24 │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #272] @ (7ab30 ) │ │ │ │ + ldr r0, [pc, #272] @ (7ab34 ) │ │ │ │ mov r5, r1 │ │ │ │ ldr.w r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ - ldr r2, [pc, #264] @ (7ab34 ) │ │ │ │ + ldr r2, [pc, #264] @ (7ab38 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ strd r1, r6, [sp] │ │ │ │ - ldr r1, [pc, #256] @ (7ab38 ) │ │ │ │ + ldr r1, [pc, #256] @ (7ab3c ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r8] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ @@ -28764,120 +28706,120 @@ │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ mul.w r0, r2, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r7] │ │ │ │ - blt.n 7aacc │ │ │ │ + blt.n 7aad0 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ cmp r3, r1 │ │ │ │ - bgt.n 7aac4 │ │ │ │ + bgt.n 7aac8 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ lsrs r1, r0, #31 │ │ │ │ cmp r3, r0 │ │ │ │ it lt │ │ │ │ orrlt.w r1, r1, #1 │ │ │ │ - cbz r1, 7aad4 │ │ │ │ + cbz r1, 7aad8 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #160] @ (7ab3c ) │ │ │ │ + ldr r0, [pc, #160] @ (7ab40 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #148] @ (7ab40 ) │ │ │ │ - ldr r3, [pc, #124] @ (7ab2c ) │ │ │ │ + ldr r2, [pc, #148] @ (7ab44 ) │ │ │ │ + ldr r3, [pc, #124] @ (7ab30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7ab22 │ │ │ │ + bne.n 7ab26 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 7aa96 │ │ │ │ + b.n 7aa9a │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7aa96 │ │ │ │ + b.n 7aa9a │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r2, r1 │ │ │ │ - bgt.n 7aaf8 │ │ │ │ + bgt.n 7aafc │ │ │ │ cmp r2, r4 │ │ │ │ - bgt.n 7ab00 │ │ │ │ + bgt.n 7ab04 │ │ │ │ ldr.w r2, [r8] │ │ │ │ - cbnz r2, 7ab1e │ │ │ │ + cbnz r2, 7ab22 │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7aaaa │ │ │ │ + bne.n 7aaae │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - b.n 7aaaa │ │ │ │ + b.n 7aaae │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7aa96 │ │ │ │ + b.n 7aa9a │ │ │ │ adds r4, #1 │ │ │ │ - beq.n 7ab10 │ │ │ │ + beq.n 7ab14 │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ str.w r2, [r8] │ │ │ │ - b.n 7aa9a │ │ │ │ + b.n 7aa9e │ │ │ │ ldr.w r3, [r8] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7aaaa │ │ │ │ + beq.n 7aaae │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7aa9a │ │ │ │ + b.n 7aa9e │ │ │ │ negs r3, r2 │ │ │ │ - b.n 7aa9a │ │ │ │ + b.n 7aa9e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb6f8 │ │ │ │ + @ instruction: 0xb6f4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #24 │ │ │ │ + asrs r2, r6, #24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldmia r7, {r1, r7} │ │ │ │ + ldmia r7, {r1, r4, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - beq.n 7ac14 │ │ │ │ + beq.n 7aa60 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - beq.n 7ab58 │ │ │ │ + beq.n 7aba4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cpsie i │ │ │ │ + @ instruction: 0xb65e │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007ab44 : │ │ │ │ +0007ab48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ - ldr r2, [pc, #288] @ (7ac78 ) │ │ │ │ - ldr r3, [pc, #288] @ (7ac7c ) │ │ │ │ + ldr r2, [pc, #288] @ (7ac7c ) │ │ │ │ + ldr r3, [pc, #288] @ (7ac80 ) │ │ │ │ sub sp, #24 │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #284] @ (7ac80 ) │ │ │ │ + ldr r0, [pc, #284] @ (7ac84 ) │ │ │ │ mov r5, r1 │ │ │ │ ldr.w r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ - ldr r2, [pc, #276] @ (7ac84 ) │ │ │ │ + ldr r2, [pc, #276] @ (7ac88 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ strd r1, r6, [sp] │ │ │ │ - ldr r1, [pc, #268] @ (7ac88 ) │ │ │ │ + ldr r1, [pc, #268] @ (7ac8c ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r8] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ @@ -28895,204 +28837,204 @@ │ │ │ │ ldr.w r5, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ str r1, [r7, #4] │ │ │ │ mul.w r0, r4, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r7] │ │ │ │ - blt.n 7ac02 │ │ │ │ + blt.n 7ac06 │ │ │ │ lsrs r1, r3, #31 │ │ │ │ cmp r3, r2 │ │ │ │ it gt │ │ │ │ orrgt.w r1, r1, #1 │ │ │ │ - cbz r1, 7ac0a │ │ │ │ + cbz r1, 7ac0e │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #176] @ (7ac8c ) │ │ │ │ + ldr r0, [pc, #176] @ (7ac90 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #164] @ (7ac90 ) │ │ │ │ - ldr r3, [pc, #144] @ (7ac7c ) │ │ │ │ + ldr r2, [pc, #164] @ (7ac94 ) │ │ │ │ + ldr r3, [pc, #144] @ (7ac80 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7ac74 │ │ │ │ + bne.n 7ac78 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7abd4 │ │ │ │ + b.n 7abd8 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ lsrs r1, r0, #31 │ │ │ │ cmp r3, r0 │ │ │ │ it lt │ │ │ │ orrlt.w r1, r1, #1 │ │ │ │ - cbz r1, 7ac20 │ │ │ │ + cbz r1, 7ac24 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 7abd4 │ │ │ │ + b.n 7abd8 │ │ │ │ cmp r2, #1 │ │ │ │ ldr.w r1, [r9] │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - blt.n 7ac4a │ │ │ │ + blt.n 7ac4e │ │ │ │ cmp r4, r5 │ │ │ │ - bgt.n 7ac52 │ │ │ │ + bgt.n 7ac56 │ │ │ │ ldr.w r2, [r8] │ │ │ │ - cbnz r2, 7ac70 │ │ │ │ + cbnz r2, 7ac74 │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7abe8 │ │ │ │ + bne.n 7abec │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - b.n 7abe8 │ │ │ │ + b.n 7abec │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7abd4 │ │ │ │ + b.n 7abd8 │ │ │ │ adds r5, #1 │ │ │ │ - beq.n 7ac62 │ │ │ │ + beq.n 7ac66 │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ str.w r2, [r8] │ │ │ │ - b.n 7abd8 │ │ │ │ + b.n 7abdc │ │ │ │ ldr.w r3, [r8] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7abe8 │ │ │ │ + beq.n 7abec │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7abd8 │ │ │ │ + b.n 7abdc │ │ │ │ negs r3, r2 │ │ │ │ - b.n 7abd8 │ │ │ │ + b.n 7abdc │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - push {r2, r4, r5, r7, lr} │ │ │ │ + push {r4, r5, r7, lr} │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #19 │ │ │ │ + asrs r6, r6, #19 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r6, {r1, r2, r3, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r7!, {r4} │ │ │ │ + ldmia r7!, {r2, r3, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r6, {r1, r4, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - push {r2, r5, lr} │ │ │ │ + push {r5, lr} │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007ac94 : │ │ │ │ +0007ac98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ - ldr r4, [pc, #368] @ (7ae18 ) │ │ │ │ + ldr r4, [pc, #368] @ (7ae1c ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ - ldr r2, [pc, #368] @ (7ae1c ) │ │ │ │ + ldr r2, [pc, #368] @ (7ae20 ) │ │ │ │ mov sl, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldrd r9, r8, [sp, #80] @ 0x50 │ │ │ │ mov fp, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #356] @ (7ae20 ) │ │ │ │ + ldr r1, [pc, #356] @ (7ae24 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ ldr.w r7, [r9] │ │ │ │ blx 57998 │ │ │ │ mov r5, r0 │ │ │ │ - cbz r0, 7ad34 │ │ │ │ + cbz r0, 7ad38 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7ad24 │ │ │ │ + blt.n 7ad28 │ │ │ │ cmp r2, #1 │ │ │ │ ldr.w r1, [sl] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ - bge.n 7ad50 │ │ │ │ + bge.n 7ad54 │ │ │ │ movs r3, #4 │ │ │ │ add r5, sp, #16 │ │ │ │ mvn.w r2, #3 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #296] @ (7ae24 ) │ │ │ │ + ldr r0, [pc, #296] @ (7ae28 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #284] @ (7ae28 ) │ │ │ │ - ldr r3, [pc, #268] @ (7ae1c ) │ │ │ │ + ldr r2, [pc, #284] @ (7ae2c ) │ │ │ │ + ldr r3, [pc, #268] @ (7ae20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7ae14 │ │ │ │ + bne.n 7ae18 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ add r5, sp, #16 │ │ │ │ mov r1, r3 │ │ │ │ str.w r3, [r8] │ │ │ │ negs r3, r1 │ │ │ │ - b.n 7acfa │ │ │ │ - ldr r1, [pc, #244] @ (7ae2c ) │ │ │ │ + b.n 7acfe │ │ │ │ + ldr r1, [pc, #244] @ (7ae30 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7acd8 │ │ │ │ + bne.n 7acdc │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add r5, sp, #16 │ │ │ │ mov r1, r3 │ │ │ │ str.w r3, [r8] │ │ │ │ - b.n 7ad30 │ │ │ │ + b.n 7ad34 │ │ │ │ subs r2, #1 │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r2, #1 │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ str r2, [sp, #20] │ │ │ │ cmp r1, r3 │ │ │ │ - bge.n 7ad76 │ │ │ │ + bge.n 7ad7a │ │ │ │ adds r3, r7, #1 │ │ │ │ - beq.n 7ad76 │ │ │ │ + beq.n 7ad7a │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ add r5, sp, #16 │ │ │ │ str.w r2, [r8] │ │ │ │ - b.n 7acfa │ │ │ │ + b.n 7acfe │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7ae0e │ │ │ │ + bne.n 7ae12 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #24] │ │ │ │ cmp r5, #0 │ │ │ │ - bne.n 7adec │ │ │ │ - ldr r0, [pc, #168] @ (7ae30 ) │ │ │ │ + bne.n 7adf0 │ │ │ │ + ldr r0, [pc, #168] @ (7ae34 ) │ │ │ │ add r5, sp, #16 │ │ │ │ - ldr r2, [pc, #168] @ (7ae34 ) │ │ │ │ + ldr r2, [pc, #168] @ (7ae38 ) │ │ │ │ add r3, sp, #24 │ │ │ │ - ldr r1, [pc, #168] @ (7ae38 ) │ │ │ │ + ldr r1, [pc, #168] @ (7ae3c ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #20 │ │ │ │ @@ -29111,382 +29053,382 @@ │ │ │ │ mul.w r2, r0, r2 │ │ │ │ vmov s15, r2 │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #16] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r6] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 7ad30 │ │ │ │ + bne.n 7ad34 │ │ │ │ adds r7, #1 │ │ │ │ it eq │ │ │ │ moveq r0, #112 @ 0x70 │ │ │ │ - beq.n 7ad0a │ │ │ │ + beq.n 7ad0e │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7ad0a │ │ │ │ + bne.n 7ad0e │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str r3, [r6, #0] │ │ │ │ - b.n 7ad0a │ │ │ │ - ldr r0, [pc, #76] @ (7ae3c ) │ │ │ │ + b.n 7ad0e │ │ │ │ + ldr r0, [pc, #76] @ (7ae40 ) │ │ │ │ add r5, sp, #16 │ │ │ │ - ldr r2, [pc, #76] @ (7ae40 ) │ │ │ │ + ldr r2, [pc, #76] @ (7ae44 ) │ │ │ │ add r3, sp, #24 │ │ │ │ - ldr r1, [pc, #76] @ (7ae44 ) │ │ │ │ + ldr r1, [pc, #76] @ (7ae48 ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ blx 5fe70 │ │ │ │ - b.n 7ada6 │ │ │ │ + b.n 7adaa │ │ │ │ negs r3, r3 │ │ │ │ add r5, sp, #16 │ │ │ │ - b.n 7acfa │ │ │ │ + b.n 7acfe │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - push {r2, r5, r6} │ │ │ │ + push {r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, #1] │ │ │ │ + ldrb r0, [r3, #2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r6!, {r2, r3} │ │ │ │ + ldmia r6, {r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - push {r1} │ │ │ │ + cbz r6, 7aeae │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r4!, {r2, r3, r6} │ │ │ │ + ldmia r4, {r2, r3, r4, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r4, r3, #11 │ │ │ │ + asrs r0, r3, #11 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldmia r4!, {r3, r5} │ │ │ │ + ldmia r4, {r3, r4, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r3, r4} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r6, r6, #9 │ │ │ │ + asrs r2, r6, #9 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldmia r3!, {r1, r6, r7} │ │ │ │ + ldmia r3!, {r1, r4, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r5!, {r1, r2} │ │ │ │ + ldmia r5, {r1, r3, r4, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007ae48 : │ │ │ │ +0007ae4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r5, [pc, #308] @ (7af90 ) │ │ │ │ + ldr r5, [pc, #308] @ (7af94 ) │ │ │ │ sub sp, #20 │ │ │ │ - ldr r4, [pc, #308] @ (7af94 ) │ │ │ │ + ldr r4, [pc, #308] @ (7af98 ) │ │ │ │ mov r6, r3 │ │ │ │ add r5, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r2 │ │ │ │ ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #276] @ (7af98 ) │ │ │ │ + ldr r1, [pc, #276] @ (7af9c ) │ │ │ │ str.w r3, [r8] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #264] @ (7af9c ) │ │ │ │ + ldr r1, [pc, #264] @ (7afa0 ) │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r2, r0 │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.n 7af2a │ │ │ │ + beq.n 7af2e │ │ │ │ ldr r7, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 7af46 │ │ │ │ + beq.n 7af4a │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7aef6 │ │ │ │ + blt.n 7aefa │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 7af5c │ │ │ │ + blt.n 7af60 │ │ │ │ ldr.w r0, [r9] │ │ │ │ cmp r0, r7 │ │ │ │ ite le │ │ │ │ movle r3, #0 │ │ │ │ movgt r3, #1 │ │ │ │ orrs.w r3, r3, r0, lsr #31 │ │ │ │ itt ne │ │ │ │ mvnne.w r2, #4 │ │ │ │ movne r3, #5 │ │ │ │ - bne.n 7aefc │ │ │ │ + bne.n 7af00 │ │ │ │ cmp r7, #1 │ │ │ │ ldr.w r3, [sl] │ │ │ │ it lt │ │ │ │ movlt r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ - blt.n 7af64 │ │ │ │ + blt.n 7af68 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r2, #1 │ │ │ │ ldr r4, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ - bge.n 7af6c │ │ │ │ + bge.n 7af70 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 7aefc │ │ │ │ + b.n 7af00 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #156] @ (7afa0 ) │ │ │ │ + ldr r0, [pc, #156] @ (7afa4 ) │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #144] @ (7afa4 ) │ │ │ │ - ldr r3, [pc, #128] @ (7af94 ) │ │ │ │ + ldr r2, [pc, #144] @ (7afa8 ) │ │ │ │ + ldr r3, [pc, #128] @ (7af98 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7af86 │ │ │ │ + bne.n 7af8a │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #124] @ (7afa8 ) │ │ │ │ + ldr r1, [pc, #124] @ (7afac ) │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [r6, #0] │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7aea6 │ │ │ │ + bne.n 7aeaa │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7aefc │ │ │ │ - ldr r1, [pc, #100] @ (7afac ) │ │ │ │ + b.n 7af00 │ │ │ │ + ldr r1, [pc, #100] @ (7afb0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7aeaa │ │ │ │ + bne.n 7aeae │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 7aefc │ │ │ │ + b.n 7af00 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7aefc │ │ │ │ + b.n 7af00 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 7aefc │ │ │ │ + b.n 7af00 │ │ │ │ ldr.w r3, [r8] │ │ │ │ - cbnz r3, 7af8a │ │ │ │ - cbz r2, 7af82 │ │ │ │ - cbz r1, 7af82 │ │ │ │ + cbnz r3, 7af8e │ │ │ │ + cbz r2, 7af86 │ │ │ │ + cbz r1, 7af86 │ │ │ │ cmp r0, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7af10 │ │ │ │ + b.n 7af14 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 7af10 │ │ │ │ + b.n 7af14 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7af00 │ │ │ │ + b.n 7af04 │ │ │ │ nop │ │ │ │ - uxth r0, r6 │ │ │ │ + uxth r4, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldmia r3, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3} │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldmia r4, {r1, r2, r4} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbz r4, 7afe6 │ │ │ │ + ldmia r4!, {r1, r3, r6} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + cbz r0, 7afea │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r3!, {r2, r5, r6, r7} │ │ │ │ + ldmia r4, {r3, r4} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r4!, {r1} │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007afb0 : │ │ │ │ +0007afb4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r5, [pc, #308] @ (7b0f8 ) │ │ │ │ + ldr r5, [pc, #308] @ (7b0fc ) │ │ │ │ sub sp, #20 │ │ │ │ - ldr r4, [pc, #308] @ (7b0fc ) │ │ │ │ + ldr r4, [pc, #308] @ (7b100 ) │ │ │ │ mov r6, r3 │ │ │ │ add r5, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r2 │ │ │ │ ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #276] @ (7b100 ) │ │ │ │ + ldr r1, [pc, #276] @ (7b104 ) │ │ │ │ str.w r3, [r8] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #264] @ (7b104 ) │ │ │ │ + ldr r1, [pc, #264] @ (7b108 ) │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r2, r0 │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.n 7b094 │ │ │ │ + beq.n 7b098 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 7b0b0 │ │ │ │ + beq.n 7b0b4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7b060 │ │ │ │ + blt.n 7b064 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 7b0c6 │ │ │ │ + blt.n 7b0ca │ │ │ │ ldr.w r0, [r9] │ │ │ │ cmp r0, r7 │ │ │ │ ite le │ │ │ │ movle r7, #0 │ │ │ │ movgt r7, #1 │ │ │ │ orrs.w r7, r7, r0, lsr #31 │ │ │ │ itt ne │ │ │ │ mvnne.w r2, #4 │ │ │ │ movne r3, #5 │ │ │ │ - bne.n 7b066 │ │ │ │ + bne.n 7b06a │ │ │ │ cmp r0, #1 │ │ │ │ ldr.w r4, [sl] │ │ │ │ mov r3, r0 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ - blt.n 7b0ce │ │ │ │ + blt.n 7b0d2 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r2, #1 │ │ │ │ ldr r4, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ - bge.n 7b0d6 │ │ │ │ + bge.n 7b0da │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 7b066 │ │ │ │ + b.n 7b06a │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #156] @ (7b108 ) │ │ │ │ + ldr r0, [pc, #156] @ (7b10c ) │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #144] @ (7b10c ) │ │ │ │ - ldr r3, [pc, #124] @ (7b0fc ) │ │ │ │ + ldr r2, [pc, #144] @ (7b110 ) │ │ │ │ + ldr r3, [pc, #124] @ (7b100 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7b0f0 │ │ │ │ + bne.n 7b0f4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #120] @ (7b110 ) │ │ │ │ + ldr r1, [pc, #120] @ (7b114 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [r6, #0] │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7b00e │ │ │ │ + bne.n 7b012 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7b066 │ │ │ │ - ldr r1, [pc, #96] @ (7b114 ) │ │ │ │ + b.n 7b06a │ │ │ │ + ldr r1, [pc, #96] @ (7b118 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7b012 │ │ │ │ + bne.n 7b016 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 7b066 │ │ │ │ + b.n 7b06a │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7b066 │ │ │ │ + b.n 7b06a │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 7b066 │ │ │ │ + b.n 7b06a │ │ │ │ ldr.w r3, [r8] │ │ │ │ - cbnz r3, 7b0f4 │ │ │ │ - cbz r2, 7b0ec │ │ │ │ - cbz r1, 7b0ec │ │ │ │ + cbnz r3, 7b0f8 │ │ │ │ + cbz r2, 7b0f0 │ │ │ │ + cbz r1, 7b0f0 │ │ │ │ cmp r0, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7b07a │ │ │ │ + b.n 7b07e │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 7b07a │ │ │ │ + b.n 7b07e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7b06a │ │ │ │ - cbz r0, 7b10e │ │ │ │ + b.n 7b06e │ │ │ │ + cbz r4, 7b110 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r4, r7} │ │ │ │ + ldmia r1, {r1, r2, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r2!, {r1, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r2, {r2, r4, r5, r7} │ │ │ │ + ldmia r2!, {r3, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - sub sp, #72 @ 0x48 │ │ │ │ + sub sp, #56 @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r2, {r2, r5, r6} │ │ │ │ + ldmia r2!, {r3, r4, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007b118 : │ │ │ │ +0007b11c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ - ldr r5, [pc, #756] @ (7b420 ) │ │ │ │ + ldr r5, [pc, #756] @ (7b424 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ - ldr r4, [pc, #756] @ (7b424 ) │ │ │ │ + ldr r4, [pc, #756] @ (7b428 ) │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r1, [pc, #756] @ (7b428 ) │ │ │ │ + ldr r1, [pc, #756] @ (7b42c ) │ │ │ │ ldr.w r9, [sp, #148] @ 0x94 │ │ │ │ mov sl, r2 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov.w r4, #0 │ │ │ │ @@ -29501,190 +29443,190 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r0, [sp, #32] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #704] @ (7b42c ) │ │ │ │ + ldr r1, [pc, #704] @ (7b430 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #696] @ (7b430 ) │ │ │ │ + ldr r1, [pc, #696] @ (7b434 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #24] │ │ │ │ cmp r5, #0 │ │ │ │ - beq.n 7b28a │ │ │ │ + beq.n 7b28e │ │ │ │ ldr.w r8, [fp] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r8 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ - cbz r2, 7b1f4 │ │ │ │ + cbz r2, 7b1f8 │ │ │ │ cmp r1, #0 │ │ │ │ it eq │ │ │ │ moveq.w r8, #0 │ │ │ │ - cbz r7, 7b1fa │ │ │ │ + cbz r7, 7b1fe │ │ │ │ cmp r5, #0 │ │ │ │ - beq.n 7b21c │ │ │ │ + beq.n 7b220 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7b274 │ │ │ │ + beq.n 7b278 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7b23c │ │ │ │ + blt.n 7b240 │ │ │ │ ldr.w r1, [fp] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.w 7b2e0 │ │ │ │ + blt.w 7b2e4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7b298 │ │ │ │ + blt.n 7b29c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r0 │ │ │ │ it ge │ │ │ │ movge r3, r0 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [r6, #0] │ │ │ │ movs r6, #1 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.n 7b2a0 │ │ │ │ + beq.n 7b2a4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ it lt │ │ │ │ movlt r3, r6 │ │ │ │ cmp r3, r0 │ │ │ │ - ble.n 7b2aa │ │ │ │ + ble.n 7b2ae │ │ │ │ mvn.w r2, #7 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [r9] │ │ │ │ - b.n 7b218 │ │ │ │ + b.n 7b21c │ │ │ │ mov r8, r2 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.n 7b1a4 │ │ │ │ - ldr r1, [pc, #568] @ (7b434 ) │ │ │ │ + bne.n 7b1a8 │ │ │ │ + ldr r1, [pc, #568] @ (7b438 ) │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7b1a4 │ │ │ │ + bne.n 7b1a8 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [r9] │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7b248 │ │ │ │ - ldr r1, [pc, #536] @ (7b438 ) │ │ │ │ + b.n 7b24c │ │ │ │ + ldr r1, [pc, #536] @ (7b43c ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7b1a8 │ │ │ │ + bne.n 7b1ac │ │ │ │ mvn.w r2, #1 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [r9] │ │ │ │ - b.n 7b218 │ │ │ │ + b.n 7b21c │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ str.w r2, [r9] │ │ │ │ - ldr r0, [pc, #496] @ (7b43c ) │ │ │ │ + ldr r0, [pc, #496] @ (7b440 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #484] @ (7b440 ) │ │ │ │ - ldr r3, [pc, #456] @ (7b424 ) │ │ │ │ + ldr r2, [pc, #484] @ (7b444 ) │ │ │ │ + ldr r3, [pc, #456] @ (7b428 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 7b41a │ │ │ │ + bne.w 7b41e │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #460] @ (7b444 ) │ │ │ │ + ldr r1, [pc, #460] @ (7b448 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7b1ac │ │ │ │ + bne.n 7b1b0 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 7b242 │ │ │ │ + b.n 7b246 │ │ │ │ ldr.w r8, [r4] │ │ │ │ ldr.w r1, [fp] │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - b.n 7b198 │ │ │ │ + b.n 7b19c │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n 7b242 │ │ │ │ + b.n 7b246 │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ - bgt.n 7b1e6 │ │ │ │ + bgt.n 7b1ea │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 7b2e8 │ │ │ │ + blt.n 7b2ec │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r3, r8 │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - bge.n 7b2f0 │ │ │ │ + bge.n 7b2f4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ - beq.w 7b3f8 │ │ │ │ + beq.w 7b3fc │ │ │ │ mvn.w r2, #12 │ │ │ │ movs r3, #13 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ str.w r2, [r9] │ │ │ │ - b.n 7b248 │ │ │ │ + b.n 7b24c │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7b242 │ │ │ │ + b.n 7b246 │ │ │ │ mvn.w r2, #10 │ │ │ │ movs r3, #11 │ │ │ │ - b.n 7b242 │ │ │ │ + b.n 7b246 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 7b414 │ │ │ │ + bne.w 7b418 │ │ │ │ cmp.w r8, #0 │ │ │ │ - ble.n 7b36e │ │ │ │ + ble.n 7b372 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.n 7b388 │ │ │ │ + beq.n 7b38c │ │ │ │ cmp r5, #0 │ │ │ │ - beq.n 7b3b0 │ │ │ │ - ldr r0, [pc, #316] @ (7b448 ) │ │ │ │ + beq.n 7b3b4 │ │ │ │ + ldr r0, [pc, #316] @ (7b44c ) │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ - ldr r1, [pc, #316] @ (7b44c ) │ │ │ │ + ldr r1, [pc, #316] @ (7b450 ) │ │ │ │ subs r2, #1 │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ strd r2, r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ @@ -29702,150 +29644,150 @@ │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ str r2, [r1, #4] │ │ │ │ vstr s15, [r1] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 7b218 │ │ │ │ + bne.w 7b21c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7b380 │ │ │ │ + beq.n 7b384 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 7b384 │ │ │ │ + cbz r3, 7b388 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7b258 │ │ │ │ + b.n 7b25c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ - bne.n 7b35a │ │ │ │ + bne.n 7b35e │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 7b258 │ │ │ │ + b.n 7b25c │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 7b258 │ │ │ │ - cbz r5, 7b3d4 │ │ │ │ - ldr r0, [pc, #196] @ (7b450 ) │ │ │ │ + b.n 7b25c │ │ │ │ + cbz r5, 7b3d8 │ │ │ │ + ldr r0, [pc, #196] @ (7b454 ) │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ - ldr r1, [pc, #196] @ (7b454 ) │ │ │ │ + ldr r1, [pc, #196] @ (7b458 ) │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ subs r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r2, r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ mov r3, r5 │ │ │ │ str.w fp, [sp] │ │ │ │ blx 5fe70 │ │ │ │ - b.n 7b32c │ │ │ │ - ldr r0, [pc, #164] @ (7b458 ) │ │ │ │ + b.n 7b330 │ │ │ │ + ldr r0, [pc, #164] @ (7b45c ) │ │ │ │ subs r1, #1 │ │ │ │ strd r1, r1, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ - ldr r1, [pc, #160] @ (7b45c ) │ │ │ │ + ldr r1, [pc, #160] @ (7b460 ) │ │ │ │ add r0, pc │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ - b.n 7b32c │ │ │ │ - ldr r0, [pc, #136] @ (7b460 ) │ │ │ │ + b.n 7b330 │ │ │ │ + ldr r0, [pc, #136] @ (7b464 ) │ │ │ │ subs r1, #1 │ │ │ │ strd r1, r1, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ - ldr r1, [pc, #132] @ (7b464 ) │ │ │ │ + ldr r1, [pc, #132] @ (7b468 ) │ │ │ │ add r0, pc │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ - b.n 7b32c │ │ │ │ + b.n 7b330 │ │ │ │ ldr.w r3, [r9] │ │ │ │ - cbnz r3, 7b414 │ │ │ │ + cbnz r3, 7b418 │ │ │ │ cmp.w r8, #0 │ │ │ │ - bgt.w 7b300 │ │ │ │ + bgt.w 7b304 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ str r3, [r1, #4] │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n 7b380 │ │ │ │ + b.n 7b384 │ │ │ │ negs r3, r3 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ - b.n 7b248 │ │ │ │ + b.n 7b24c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r7, sp, #896 @ 0x380 │ │ │ │ + add r7, sp, #880 @ 0x370 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r4, r6} │ │ │ │ + ldmia r1, {r1, r4, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r0!, {r2, r4} │ │ │ │ + ldmia r0!, {r2, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r1!, {r2} │ │ │ │ + ldmia r1!, {r4, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r7} │ │ │ │ + ldmia r0!, {r1, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r7!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r6, sp, #720 @ 0x2d0 │ │ │ │ + add r6, sp, #704 @ 0x2c0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r0!, {r5, r7} │ │ │ │ + ldmia r0!, {r2, r4, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r4, r4, #21 │ │ │ │ + lsrs r0, r4, #21 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r7!, {r2} │ │ │ │ + stmia r7!, {r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r4, #19 │ │ │ │ + lsrs r6, r3, #19 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r6!, {r2, r3, r4, r7} │ │ │ │ + stmia r6!, {r3, r4, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r0, r7, #18 │ │ │ │ + lsrs r4, r6, #18 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r6} │ │ │ │ + stmia r6!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r4, r2, #18 │ │ │ │ + lsrs r0, r2, #18 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r6} │ │ │ │ + stmia r6!, {r1, r3, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007b468 : │ │ │ │ +0007b46c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr r5, [pc, #520] @ (7b684 ) │ │ │ │ + ldr r5, [pc, #520] @ (7b688 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ - ldr r4, [pc, #520] @ (7b688 ) │ │ │ │ + ldr r4, [pc, #520] @ (7b68c ) │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r1, [pc, #520] @ (7b68c ) │ │ │ │ + ldr r1, [pc, #520] @ (7b690 ) │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ ldrd r9, fp, [sp, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w sl, [sp, #96] @ 0x60 │ │ │ │ @@ -29856,128 +29798,128 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #476] @ (7b690 ) │ │ │ │ + ldr r1, [pc, #476] @ (7b694 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #20] │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.n 7b530 │ │ │ │ + beq.n 7b534 │ │ │ │ ldr.w r8, [r4] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 7b552 │ │ │ │ + beq.n 7b556 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7b4fc │ │ │ │ + blt.n 7b500 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7b5a4 │ │ │ │ + blt.n 7b5a8 │ │ │ │ ldr.w r1, [sl] │ │ │ │ lsrs r2, r1, #31 │ │ │ │ cmp r1, r8 │ │ │ │ it gt │ │ │ │ orrgt.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 7b568 │ │ │ │ + beq.n 7b56c │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7b502 │ │ │ │ + b.n 7b506 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #396] @ (7b694 ) │ │ │ │ + ldr r0, [pc, #396] @ (7b698 ) │ │ │ │ add r1, sp, #44 @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #384] @ (7b698 ) │ │ │ │ - ldr r3, [pc, #368] @ (7b688 ) │ │ │ │ + ldr r2, [pc, #384] @ (7b69c ) │ │ │ │ + ldr r3, [pc, #368] @ (7b68c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 7b680 │ │ │ │ + bne.w 7b684 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #360] @ (7b69c ) │ │ │ │ + ldr r1, [pc, #360] @ (7b6a0 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr.w r8, [r5] │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7b4d2 │ │ │ │ + bne.n 7b4d6 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7b502 │ │ │ │ - ldr r1, [pc, #332] @ (7b6a0 ) │ │ │ │ + b.n 7b506 │ │ │ │ + ldr r1, [pc, #332] @ (7b6a4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7b4d6 │ │ │ │ + bne.n 7b4da │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 7b502 │ │ │ │ + b.n 7b506 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r1 │ │ │ │ - blt.n 7b5ac │ │ │ │ + blt.n 7b5b0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 7b66e │ │ │ │ + blt.n 7b672 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r6, #1 │ │ │ │ it lt │ │ │ │ movlt r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ - bge.n 7b5b4 │ │ │ │ + bge.n 7b5b8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7b676 │ │ │ │ + beq.n 7b67a │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n 7b504 │ │ │ │ + b.n 7b508 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7b502 │ │ │ │ + b.n 7b506 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 7b502 │ │ │ │ + b.n 7b506 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7b67c │ │ │ │ - ldr r0, [pc, #232] @ (7b6a4 ) │ │ │ │ + bne.n 7b680 │ │ │ │ + ldr r0, [pc, #232] @ (7b6a8 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #232] @ (7b6a8 ) │ │ │ │ + ldr r1, [pc, #232] @ (7b6ac ) │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ strd r5, sl, [sp] │ │ │ │ add.w ip, r0, #4 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ @@ -29991,33 +29933,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r9, #4] │ │ │ │ mul.w r0, r6, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7b67c │ │ │ │ + bne.n 7b680 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7b66a │ │ │ │ + beq.n 7b66e │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 7b61e │ │ │ │ + cbz r3, 7b622 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbz r3, 7b61e │ │ │ │ + cbz r3, 7b622 │ │ │ │ ldr.w r3, [sl] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 7b514 │ │ │ │ + bne.w 7b518 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str.w r3, [r9] │ │ │ │ - b.n 7b514 │ │ │ │ - ldr r0, [pc, #128] @ (7b6ac ) │ │ │ │ + b.n 7b518 │ │ │ │ + ldr r0, [pc, #128] @ (7b6b0 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #128] @ (7b6b0 ) │ │ │ │ + ldr r1, [pc, #128] @ (7b6b4 ) │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str.w sl, [sp, #4] │ │ │ │ adds r4, r0, #4 │ │ │ │ @@ -30031,62 +29973,62 @@ │ │ │ │ str.w r1, [r9, #4] │ │ │ │ it ge │ │ │ │ movge r2, r0 │ │ │ │ mul.w r2, r6, r2 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r9] │ │ │ │ - cbnz r3, 7b67c │ │ │ │ + cbnz r3, 7b680 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 7b514 │ │ │ │ + b.n 7b518 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 7b502 │ │ │ │ + b.n 7b506 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7b62a │ │ │ │ + beq.n 7b62e │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7b504 │ │ │ │ + b.n 7b508 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r4, sp, #576 @ 0x240 │ │ │ │ + add r4, sp, #560 @ 0x230 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r3} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r5!, {r1, r3, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r5!, {r1, r3, r5} │ │ │ │ + stmia r5!, {r1, r2, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r3, sp, #992 @ 0x3e0 │ │ │ │ + add r3, sp, #976 @ 0x3d0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r4} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r5!, {r1, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r7, #10 │ │ │ │ + lsrs r6, r6, #10 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r4!, {r3, r5, r6} │ │ │ │ + stmia r4!, {r2, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r1, #9 │ │ │ │ + lsrs r6, r0, #9 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r4} │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007b6b4 : │ │ │ │ +0007b6b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr r5, [pc, #524] @ (7b8d4 ) │ │ │ │ + ldr r5, [pc, #524] @ (7b8d8 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ - ldr r4, [pc, #524] @ (7b8d8 ) │ │ │ │ + ldr r4, [pc, #524] @ (7b8dc ) │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r1, [pc, #524] @ (7b8dc ) │ │ │ │ + ldr r1, [pc, #524] @ (7b8e0 ) │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ ldrd r9, fp, [sp, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w sl, [sp, #96] @ 0x60 │ │ │ │ @@ -30097,128 +30039,128 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #480] @ (7b8e0 ) │ │ │ │ + ldr r1, [pc, #480] @ (7b8e4 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #20] │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.n 7b77c │ │ │ │ + beq.n 7b780 │ │ │ │ ldr.w r8, [r4] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 7b79e │ │ │ │ + beq.n 7b7a2 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7b748 │ │ │ │ + blt.n 7b74c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7b7f4 │ │ │ │ + blt.n 7b7f8 │ │ │ │ ldr.w r1, [sl] │ │ │ │ lsrs r2, r1, #31 │ │ │ │ cmp r1, r8 │ │ │ │ it gt │ │ │ │ orrgt.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 7b7b4 │ │ │ │ + beq.n 7b7b8 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7b74e │ │ │ │ + b.n 7b752 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #400] @ (7b8e4 ) │ │ │ │ + ldr r0, [pc, #400] @ (7b8e8 ) │ │ │ │ add r1, sp, #44 @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #388] @ (7b8e8 ) │ │ │ │ - ldr r3, [pc, #372] @ (7b8d8 ) │ │ │ │ + ldr r2, [pc, #388] @ (7b8ec ) │ │ │ │ + ldr r3, [pc, #372] @ (7b8dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 7b8d0 │ │ │ │ + bne.w 7b8d4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #364] @ (7b8ec ) │ │ │ │ + ldr r1, [pc, #364] @ (7b8f0 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr.w r8, [r5] │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7b71e │ │ │ │ + bne.n 7b722 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7b74e │ │ │ │ - ldr r1, [pc, #336] @ (7b8f0 ) │ │ │ │ + b.n 7b752 │ │ │ │ + ldr r1, [pc, #336] @ (7b8f4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7b722 │ │ │ │ + bne.n 7b726 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 7b74e │ │ │ │ + b.n 7b752 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp.w r8, #1 │ │ │ │ it lt │ │ │ │ movlt.w r8, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r8 │ │ │ │ - blt.n 7b7fc │ │ │ │ + blt.n 7b800 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 7b8be │ │ │ │ + blt.n 7b8c2 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r6, #1 │ │ │ │ it lt │ │ │ │ movlt r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ - bge.n 7b804 │ │ │ │ + bge.n 7b808 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7b8c6 │ │ │ │ + beq.n 7b8ca │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n 7b750 │ │ │ │ + b.n 7b754 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7b74e │ │ │ │ + b.n 7b752 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 7b74e │ │ │ │ + b.n 7b752 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7b8cc │ │ │ │ - ldr r0, [pc, #232] @ (7b8f4 ) │ │ │ │ + bne.n 7b8d0 │ │ │ │ + ldr r0, [pc, #232] @ (7b8f8 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #232] @ (7b8f8 ) │ │ │ │ + ldr r1, [pc, #232] @ (7b8fc ) │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ strd r5, sl, [sp] │ │ │ │ add.w ip, r0, #4 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ @@ -30232,33 +30174,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r9, #4] │ │ │ │ mul.w r0, r6, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7b8cc │ │ │ │ + bne.n 7b8d0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7b8ba │ │ │ │ + beq.n 7b8be │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 7b86e │ │ │ │ + cbz r3, 7b872 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbz r3, 7b86e │ │ │ │ + cbz r3, 7b872 │ │ │ │ ldr.w r3, [sl] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 7b760 │ │ │ │ + bne.w 7b764 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str.w r3, [r9] │ │ │ │ - b.n 7b760 │ │ │ │ - ldr r0, [pc, #128] @ (7b8fc ) │ │ │ │ + b.n 7b764 │ │ │ │ + ldr r0, [pc, #128] @ (7b900 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #128] @ (7b900 ) │ │ │ │ + ldr r1, [pc, #128] @ (7b904 ) │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str.w sl, [sp, #4] │ │ │ │ adds r4, r0, #4 │ │ │ │ @@ -30272,207 +30214,66 @@ │ │ │ │ str.w r1, [r9, #4] │ │ │ │ it ge │ │ │ │ movge r2, r0 │ │ │ │ mul.w r2, r6, r2 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r9] │ │ │ │ - cbnz r3, 7b8cc │ │ │ │ + cbnz r3, 7b8d0 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 7b760 │ │ │ │ + b.n 7b764 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 7b74e │ │ │ │ + b.n 7b752 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7b87a │ │ │ │ + beq.n 7b87e │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7b750 │ │ │ │ + b.n 7b754 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r2, sp, #272 @ 0x110 │ │ │ │ + add r2, sp, #256 @ 0x100 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r3, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r6, r7} │ │ │ │ + stmia r2!, {r1, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r1, sp, #688 @ 0x2b0 │ │ │ │ + add r1, sp, #672 @ 0x2a0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r3!, {r1, r4, r7} │ │ │ │ + stmia r3!, {r1, r2, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r3, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r6, #1 │ │ │ │ + lsrs r6, r5, #1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r2!, {} │ │ │ │ + stmia r2!, {r2, r3, r4} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r0, #32 │ │ │ │ + lsls r6, r7, #31 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r7} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - │ │ │ │ -0007b904 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r5, [pc, #296] @ (7ba40 ) │ │ │ │ - sub sp, #20 │ │ │ │ - ldr r4, [pc, #296] @ (7ba44 ) │ │ │ │ - mov r6, r2 │ │ │ │ - add r5, pc │ │ │ │ - movs r2, #0 │ │ │ │ - ldr.w fp, [sp, #96] @ 0x60 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r1, [pc, #280] @ (7ba48 ) │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - mov.w r4, #0 │ │ │ │ - str.w r2, [fp] │ │ │ │ - add r1, pc │ │ │ │ - mov r4, r0 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - ldr.w r9, [sp, #72] @ 0x48 │ │ │ │ - ldr.w sl, [sp, #80] @ 0x50 │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #248] @ (7ba4c ) │ │ │ │ - mov r2, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r4, r2 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - orrs r0, r4 │ │ │ │ - beq.n 7b9e6 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 7b9b2 │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 7b9f6 │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ - cmp r0, #0 │ │ │ │ - blt.n 7b9ee │ │ │ │ - ldr.w r4, [r8] │ │ │ │ - cmp r4, #0 │ │ │ │ - blt.n 7b9fe │ │ │ │ - ldr.w r5, [r9] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne.n 7ba06 │ │ │ │ - cmp r5, #0 │ │ │ │ - ble.n 7ba12 │ │ │ │ - cmp r0, #1 │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - it lt │ │ │ │ - movlt r0, #1 │ │ │ │ - cmp r1, r0 │ │ │ │ - blt.n 7ba30 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq.n 7ba1a │ │ │ │ - cmp r2, #1 │ │ │ │ - mov r0, r2 │ │ │ │ - it lt │ │ │ │ - movlt r0, #1 │ │ │ │ - cmp r0, r1 │ │ │ │ - ble.n 7ba1e │ │ │ │ - mvn.w r1, #12 │ │ │ │ - movs r3, #13 │ │ │ │ - b.n 7b9b8 │ │ │ │ - mvn.w r1, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str.w r1, [fp] │ │ │ │ - ldr r0, [pc, #144] @ (7ba50 ) │ │ │ │ - add r1, sp, #8 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #132] @ (7ba54 ) │ │ │ │ - ldr r3, [pc, #116] @ (7ba44 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 7ba38 │ │ │ │ - add sp, #20 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 7b9b8 │ │ │ │ - mvn.w r1, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 7b9b8 │ │ │ │ - mvn.w r1, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 7b9b8 │ │ │ │ - mvn.w r1, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 7b9b8 │ │ │ │ - cmp r2, #1 │ │ │ │ - mov r1, r2 │ │ │ │ - it lt │ │ │ │ - movlt r1, #1 │ │ │ │ - cmp r1, r5 │ │ │ │ - ble.n 7b988 │ │ │ │ - mvn.w r1, #8 │ │ │ │ - movs r3, #9 │ │ │ │ - b.n 7b9b8 │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.n 7b9aa │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - cbnz r3, 7ba3c │ │ │ │ - cmp r2, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7b9cc │ │ │ │ - mvn.w r1, #10 │ │ │ │ - movs r3, #11 │ │ │ │ - b.n 7b9b8 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 7b9bc │ │ │ │ - add r7, pc, #976 @ (adr r7, 7be14 ) │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - stmia r0!, {r1, r3, r6} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldr r4, [r3, #60] @ 0x3c │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - stmia r1!, {r1, r3, r5, r6} │ │ │ │ + stmia r1!, {r1, r4, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r7, pc, #256 @ (adr r7, 7bb58 ) │ │ │ │ - lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007ba58 : │ │ │ │ +0007b908 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr r5, [pc, #616] @ (7bcd4 ) │ │ │ │ + ldr r5, [pc, #616] @ (7bb84 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ - ldr r4, [pc, #616] @ (7bcd8 ) │ │ │ │ + ldr r4, [pc, #616] @ (7bb88 ) │ │ │ │ mov r8, r0 │ │ │ │ add r5, pc │ │ │ │ ldr.w r9, [sp, #128] @ 0x80 │ │ │ │ ldr.w sl, [sp, #96] @ 0x60 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #604] @ (7bcdc ) │ │ │ │ + ldr r1, [pc, #604] @ (7bb8c ) │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ mov r4, r3 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r9] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ @@ -30480,147 +30281,147 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldrd fp, r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #568] @ (7bce0 ) │ │ │ │ + ldr r1, [pc, #568] @ (7bb90 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ - beq.n 7bb46 │ │ │ │ + beq.n 7b9f6 │ │ │ │ ldr.w r8, [r4] │ │ │ │ ldr.w r3, [sl] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - cbnz r7, 7bae6 │ │ │ │ - ldr r1, [pc, #536] @ (7bce4 ) │ │ │ │ + cbnz r7, 7b996 │ │ │ │ + ldr r1, [pc, #536] @ (7bb94 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbnz r0, 7bae6 │ │ │ │ + cbnz r0, 7b996 │ │ │ │ mvn.w r2, #1 │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [r9] │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7bb76 │ │ │ │ - ldr r1, [pc, #512] @ (7bce8 ) │ │ │ │ + b.n 7ba26 │ │ │ │ + ldr r1, [pc, #512] @ (7bb98 ) │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n 7bba2 │ │ │ │ + beq.n 7ba52 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7bb6a │ │ │ │ + blt.n 7ba1a │ │ │ │ ldr.w r1, [sl] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 7bbb8 │ │ │ │ + blt.n 7ba68 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r3, r8 │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 7bbc0 │ │ │ │ + blt.n 7ba70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r2, #1 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 7bbc8 │ │ │ │ + blt.n 7ba78 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r5, #1 │ │ │ │ it lt │ │ │ │ movlt r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ - bge.n 7bbd0 │ │ │ │ + bge.n 7ba80 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7bbd0 │ │ │ │ + beq.n 7ba80 │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ str.w r2, [r9] │ │ │ │ - b.n 7bb76 │ │ │ │ - ldr r1, [pc, #420] @ (7bcec ) │ │ │ │ + b.n 7ba26 │ │ │ │ + ldr r1, [pc, #420] @ (7bb9c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [sl] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7bac8 │ │ │ │ + bne.n 7b978 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [r9] │ │ │ │ - b.n 7bae2 │ │ │ │ + b.n 7b992 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ str.w r2, [r9] │ │ │ │ - ldr r0, [pc, #376] @ (7bcf0 ) │ │ │ │ + ldr r0, [pc, #376] @ (7bba0 ) │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #364] @ (7bcf4 ) │ │ │ │ - ldr r3, [pc, #332] @ (7bcd8 ) │ │ │ │ + ldr r2, [pc, #364] @ (7bba4 ) │ │ │ │ + ldr r3, [pc, #332] @ (7bb88 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 7bcce │ │ │ │ + bne.w 7bb7e │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #340] @ (7bcf8 ) │ │ │ │ + ldr r1, [pc, #340] @ (7bba8 ) │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7baf4 │ │ │ │ + bne.n 7b9a4 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 7bb70 │ │ │ │ + b.n 7ba20 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7bb70 │ │ │ │ + b.n 7ba20 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 7bb70 │ │ │ │ + b.n 7ba20 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 7bb70 │ │ │ │ + b.n 7ba20 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7bcc8 │ │ │ │ + bne.n 7bb78 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.n 7bc58 │ │ │ │ + beq.n 7bb08 │ │ │ │ cmp r6, #0 │ │ │ │ - beq.n 7bc80 │ │ │ │ - ldr r0, [pc, #280] @ (7bcfc ) │ │ │ │ + beq.n 7bb30 │ │ │ │ + ldr r0, [pc, #280] @ (7bbac ) │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ - ldr r1, [pc, #280] @ (7bd00 ) │ │ │ │ + ldr r1, [pc, #280] @ (7bbb0 ) │ │ │ │ subs r2, #1 │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ strd r2, r2, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ @@ -30633,217 +30434,358 @@ │ │ │ │ ldr.w r3, [r9] │ │ │ │ vmov s15, r5 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [fp, #4] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 7bae2 │ │ │ │ + bne.w 7b992 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ it eq │ │ │ │ moveq r0, #112 @ 0x70 │ │ │ │ - beq.n 7bb86 │ │ │ │ + beq.n 7ba36 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 7bc46 │ │ │ │ + cbz r3, 7baf6 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp.w r8, #1 │ │ │ │ it ne │ │ │ │ cmpne r3, #0 │ │ │ │ it ne │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - bne.n 7bb86 │ │ │ │ + bne.n 7ba36 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str.w r2, [fp] │ │ │ │ str.w r3, [fp, #4] │ │ │ │ - b.n 7bb86 │ │ │ │ - cbz r6, 7bca4 │ │ │ │ - ldr r0, [pc, #168] @ (7bd04 ) │ │ │ │ + b.n 7ba36 │ │ │ │ + cbz r6, 7bb54 │ │ │ │ + ldr r0, [pc, #168] @ (7bbb4 ) │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ - ldr r1, [pc, #168] @ (7bd08 ) │ │ │ │ + ldr r1, [pc, #168] @ (7bbb8 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ subs r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r2, r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r3, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ blx 5fe70 │ │ │ │ - b.n 7bc04 │ │ │ │ - ldr r0, [pc, #136] @ (7bd0c ) │ │ │ │ + b.n 7bab4 │ │ │ │ + ldr r0, [pc, #136] @ (7bbbc ) │ │ │ │ subs r1, #1 │ │ │ │ strd r1, r1, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [pc, #132] @ (7bd10 ) │ │ │ │ + ldr r1, [pc, #132] @ (7bbc0 ) │ │ │ │ add r0, pc │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ - b.n 7bc04 │ │ │ │ - ldr r0, [pc, #108] @ (7bd14 ) │ │ │ │ + b.n 7bab4 │ │ │ │ + ldr r0, [pc, #108] @ (7bbc4 ) │ │ │ │ subs r1, #1 │ │ │ │ strd r1, r1, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [pc, #104] @ (7bd18 ) │ │ │ │ + ldr r1, [pc, #104] @ (7bbc8 ) │ │ │ │ add r0, pc │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ - b.n 7bc04 │ │ │ │ + b.n 7bab4 │ │ │ │ negs r3, r3 │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ - b.n 7bb76 │ │ │ │ + b.n 7ba26 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r6, pc, #640 @ (adr r6, 7bf58 ) │ │ │ │ + add r7, pc, #960 @ (adr r7, 7bf48 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00f2 │ │ │ │ + stmia r0!, {r1, r2, r4, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [r1, #40] @ 0x28 │ │ │ │ + ldr r0, [r1, #64] @ 0x40 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bkpt 0x00b6 │ │ │ │ + stmia r0!, {r1, r3, r4} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - itet ls │ │ │ │ - lslls r7, r3, #1 │ │ │ │ - it gt @ unpredictable │ │ │ │ - lslgt r7, r3, #1 │ │ │ │ - nop {12} │ │ │ │ + stmia r1!, {r1, r2, r4} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + stmia r1!, {r4, r6} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + stmia r1!, {r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r5, pc, #536 @ (adr r5, 7bf10 ) │ │ │ │ + add r6, pc, #856 @ (adr r6, 7bf00 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - itee vc │ │ │ │ - lslvc r7, r3, #1 │ │ │ │ - lslvs r4, r4, #18 │ │ │ │ - lslvs r1, r4, #1 │ │ │ │ - itt mi │ │ │ │ - lslmi r7, r3, #1 │ │ │ │ - lslmi r2, r5, #16 │ │ │ │ + stmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r4, r6, #23 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - pop {r2, r4, r5, r7, pc} │ │ │ │ + stmia r0!, {r2, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r0, r0, #16 │ │ │ │ + lsls r2, r7, #21 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bkpt 0x00a2 │ │ │ │ + itt cs │ │ │ │ + lslcs r7, r3, #1 │ │ │ │ + lslcs r0, r2, #21 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + stmia r0!, {r1, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r4, r3, #15 │ │ │ │ + lsls r4, r5, #20 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - pop {r1, r2, r5, r6, pc} │ │ │ │ + bkpt 0x00d6 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + │ │ │ │ +0007bbcc : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ + ldr r5, [pc, #296] @ (7bd08 ) │ │ │ │ + sub sp, #20 │ │ │ │ + ldr r4, [pc, #296] @ (7bd0c ) │ │ │ │ + mov r6, r2 │ │ │ │ + add r5, pc │ │ │ │ + movs r2, #0 │ │ │ │ + ldr.w fp, [sp, #96] @ 0x60 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r1, [pc, #280] @ (7bd10 ) │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + mov.w r4, #0 │ │ │ │ + str.w r2, [fp] │ │ │ │ + add r1, pc │ │ │ │ + mov r4, r0 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ + ldr.w r9, [sp, #72] @ 0x48 │ │ │ │ + ldr.w sl, [sp, #80] @ 0x50 │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #248] @ (7bd14 ) │ │ │ │ + mov r2, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r4, r2 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + orrs r0, r4 │ │ │ │ + beq.n 7bcae │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 7bc7a │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 7bcbe │ │ │ │ + ldr r0, [r7, #0] │ │ │ │ + cmp r0, #0 │ │ │ │ + blt.n 7bcb6 │ │ │ │ + ldr.w r4, [r8] │ │ │ │ + cmp r4, #0 │ │ │ │ + blt.n 7bcc6 │ │ │ │ + ldr.w r5, [r9] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne.n 7bcce │ │ │ │ + cmp r5, #0 │ │ │ │ + ble.n 7bcda │ │ │ │ + cmp r0, #1 │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + it lt │ │ │ │ + movlt r0, #1 │ │ │ │ + cmp r1, r0 │ │ │ │ + blt.n 7bcf8 │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + cmp r4, #0 │ │ │ │ + beq.n 7bce2 │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r0, r2 │ │ │ │ + it lt │ │ │ │ + movlt r0, #1 │ │ │ │ + cmp r0, r1 │ │ │ │ + ble.n 7bce6 │ │ │ │ + mvn.w r1, #12 │ │ │ │ + movs r3, #13 │ │ │ │ + b.n 7bc80 │ │ │ │ + mvn.w r1, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str.w r1, [fp] │ │ │ │ + ldr r0, [pc, #144] @ (7bd18 ) │ │ │ │ + add r1, sp, #8 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #132] @ (7bd1c ) │ │ │ │ + ldr r3, [pc, #116] @ (7bd0c ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 7bd00 │ │ │ │ + add sp, #20 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 7bc80 │ │ │ │ + mvn.w r1, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 7bc80 │ │ │ │ + mvn.w r1, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 7bc80 │ │ │ │ + mvn.w r1, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 7bc80 │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r1, r2 │ │ │ │ + it lt │ │ │ │ + movlt r1, #1 │ │ │ │ + cmp r1, r5 │ │ │ │ + ble.n 7bc50 │ │ │ │ + mvn.w r1, #8 │ │ │ │ + movs r3, #9 │ │ │ │ + b.n 7bc80 │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.n 7bc72 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + cbnz r3, 7bd04 │ │ │ │ + cmp r2, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 7bc94 │ │ │ │ + mvn.w r1, #10 │ │ │ │ + movs r3, #11 │ │ │ │ + b.n 7bc80 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 7bc84 │ │ │ │ + add r5, pc, #176 @ (adr r5, 7bdbc ) │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + pop {r1, r2, r4, r7, pc} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r4, [r0, #20] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + bkpt 0x00ea │ │ │ │ lsls r7, r3, #1 │ │ │ │ + add r4, pc, #480 @ (adr r4, 7bf00 ) │ │ │ │ + lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007bd1c : │ │ │ │ +0007bd20 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #128] @ 7bdac │ │ │ │ + ldr.w ip, [pc, #128] @ 7bdb0 │ │ │ │ sub sp, #8 │ │ │ │ - ldr r2, [pc, #124] @ (7bdb0 ) │ │ │ │ + ldr r2, [pc, #124] @ (7bdb4 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7bd96 │ │ │ │ + blt.n 7bd9a │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 7bd7c │ │ │ │ + blt.n 7bd80 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ movge.w r0, #512 @ 0x200 │ │ │ │ - blt.n 7bd9e │ │ │ │ - ldr r2, [pc, #76] @ (7bdb4 ) │ │ │ │ - ldr r3, [pc, #72] @ (7bdb0 ) │ │ │ │ + blt.n 7bda2 │ │ │ │ + ldr r2, [pc, #76] @ (7bdb8 ) │ │ │ │ + ldr r3, [pc, #72] @ (7bdb4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7bda6 │ │ │ │ + bne.n 7bdaa │ │ │ │ add sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #52] @ (7bdb8 ) │ │ │ │ + ldr r0, [pc, #52] @ (7bdbc ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - b.n 7bd64 │ │ │ │ + b.n 7bd68 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7bd82 │ │ │ │ + b.n 7bd86 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7bd82 │ │ │ │ + b.n 7bd86 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, pc, #888 @ (adr r3, 7c128 ) │ │ │ │ + add r3, pc, #872 @ (adr r3, 7c11c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #672 @ (adr r3, 7c058 ) │ │ │ │ + add r3, pc, #656 @ (adr r3, 7c04c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r2, r3, r4, r5, r7, pc} │ │ │ │ + pop {r4, r5, r6, r7, pc} │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007bdbc : │ │ │ │ +0007bdc0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r8, r1 │ │ │ │ - ldr r1, [pc, #264] @ (7bed8 ) │ │ │ │ - ldr r2, [pc, #264] @ (7bedc ) │ │ │ │ + ldr r1, [pc, #264] @ (7bedc ) │ │ │ │ + ldr r2, [pc, #264] @ (7bee0 ) │ │ │ │ sub sp, #24 │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ - ldr r0, [pc, #260] @ (7bee0 ) │ │ │ │ + ldr r0, [pc, #260] @ (7bee4 ) │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r0, pc │ │ │ │ - ldr r1, [pc, #252] @ (7bee4 ) │ │ │ │ + ldr r1, [pc, #252] @ (7bee8 ) │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ - ldr r2, [pc, #244] @ (7bee8 ) │ │ │ │ + ldr r2, [pc, #244] @ (7beec ) │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r2, pc │ │ │ │ str r3, [r7, #0] │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ @@ -30859,201 +30801,201 @@ │ │ │ │ ldr.w ip, [r9] │ │ │ │ adds r1, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ mul.w r0, r1, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r6] │ │ │ │ - blt.n 7bea8 │ │ │ │ + blt.n 7beac │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7be8e │ │ │ │ + blt.n 7be92 │ │ │ │ cmp r2, r4 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r4 │ │ │ │ cmp r0, r1 │ │ │ │ - blt.n 7beae │ │ │ │ + blt.n 7beb2 │ │ │ │ cmp r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ cmp ip, r1 │ │ │ │ - blt.n 7beb6 │ │ │ │ + blt.n 7beba │ │ │ │ ldr r4, [r7, #0] │ │ │ │ cmp r4, #0 │ │ │ │ - blt.n 7bed0 │ │ │ │ + blt.n 7bed4 │ │ │ │ cmp r2, r3 │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ - cbnz r2, 7be74 │ │ │ │ + cbnz r2, 7be78 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ strd r2, r3, [r6] │ │ │ │ - ldr r2, [pc, #116] @ (7beec ) │ │ │ │ - ldr r3, [pc, #100] @ (7bedc ) │ │ │ │ + ldr r2, [pc, #116] @ (7bef0 ) │ │ │ │ + ldr r3, [pc, #100] @ (7bee0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7bed4 │ │ │ │ + bne.n 7bed8 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r4, #2 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #88] @ (7bef0 ) │ │ │ │ + ldr r0, [pc, #88] @ (7bef4 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - b.n 7be74 │ │ │ │ + b.n 7be78 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - b.n 7be94 │ │ │ │ + b.n 7be98 │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r4, #4 │ │ │ │ - b.n 7be94 │ │ │ │ + b.n 7be98 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ - beq.n 7bec6 │ │ │ │ + beq.n 7beca │ │ │ │ mvn.w r3, #9 │ │ │ │ movs r4, #10 │ │ │ │ str r3, [r7, #0] │ │ │ │ - b.n 7be96 │ │ │ │ + b.n 7be9a │ │ │ │ ldr r4, [r7, #0] │ │ │ │ cmp r4, #0 │ │ │ │ it ge │ │ │ │ movge r0, #112 @ 0x70 │ │ │ │ - bge.n 7be74 │ │ │ │ + bge.n 7be78 │ │ │ │ negs r4, r4 │ │ │ │ - b.n 7be96 │ │ │ │ + b.n 7be9a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r3, pc, #240 @ (adr r3, 7bfcc ) │ │ │ │ + add r3, pc, #224 @ (adr r3, 7bfc0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #10 │ │ │ │ + lsls r6, r5, #10 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - pop {r1, r3, r4, r6, pc} │ │ │ │ + pop {r1, r2, r3, r7, pc} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbnz r4, 7bf5c │ │ │ │ + cbnz r4, 7bf64 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r2, pc, #608 @ (adr r2, 7c150 ) │ │ │ │ + add r2, pc, #592 @ (adr r2, 7c144 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r4, r5, r7} │ │ │ │ + pop {r2, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007bef4 : │ │ │ │ +0007bef8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #152] @ (7bf9c ) │ │ │ │ + ldr r5, [pc, #152] @ (7bfa0 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r3, [pc, #152] @ (7bfa0 ) │ │ │ │ + ldr r3, [pc, #152] @ (7bfa4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7bf64 │ │ │ │ + blt.n 7bf68 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n 7bf34 │ │ │ │ + ble.n 7bf38 │ │ │ │ cmp r3, #1 │ │ │ │ mov r0, r3 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r1, r0 │ │ │ │ - ble.n 7bf6c │ │ │ │ + ble.n 7bf70 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #104] @ (7bfa4 ) │ │ │ │ + ldr r0, [pc, #104] @ (7bfa8 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #88] @ (7bfa8 ) │ │ │ │ - ldr r3, [pc, #80] @ (7bfa0 ) │ │ │ │ + ldr r2, [pc, #88] @ (7bfac ) │ │ │ │ + ldr r3, [pc, #80] @ (7bfa4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7bf98 │ │ │ │ + bne.n 7bf9c │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7bf3a │ │ │ │ + b.n 7bf3e │ │ │ │ cmp r1, r3 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ it ge │ │ │ │ movge r1, r3 │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ cmpge r2, r1 │ │ │ │ itt lt │ │ │ │ mvnlt.w r2, #2 │ │ │ │ movlt r3, #3 │ │ │ │ - blt.n 7bf3a │ │ │ │ + blt.n 7bf3e │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r0, r3 │ │ │ │ it le │ │ │ │ movle.w r0, #512 @ 0x200 │ │ │ │ - ble.n 7bf4c │ │ │ │ + ble.n 7bf50 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7bf3a │ │ │ │ + b.n 7bf3e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r2, pc, #32 @ (adr r2, 7bfc0 ) │ │ │ │ + add r2, pc, #16 @ (adr r2, 7bfb4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4} │ │ │ │ + pop {r3, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r1, pc, #768 @ (adr r1, 7c2ac ) │ │ │ │ + add r1, pc, #752 @ (adr r1, 7c2a0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007bfac : │ │ │ │ +0007bfb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ - ldr r2, [pc, #336] @ (7c110 ) │ │ │ │ - ldr r3, [pc, #336] @ (7c114 ) │ │ │ │ + ldr r2, [pc, #336] @ (7c114 ) │ │ │ │ + ldr r3, [pc, #336] @ (7c118 ) │ │ │ │ sub sp, #28 │ │ │ │ add r2, pc │ │ │ │ mov fp, r0 │ │ │ │ - ldr r0, [pc, #332] @ (7c118 ) │ │ │ │ + ldr r0, [pc, #332] @ (7c11c ) │ │ │ │ mov r4, r1 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ - ldr r2, [pc, #324] @ (7c11c ) │ │ │ │ + ldr r2, [pc, #324] @ (7c120 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ strd r1, r5, [sp] │ │ │ │ - ldr r1, [pc, #312] @ (7c120 ) │ │ │ │ + ldr r1, [pc, #312] @ (7c124 ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, fp │ │ │ │ @@ -31068,215 +31010,149 @@ │ │ │ │ it ge │ │ │ │ movge r0, r3 │ │ │ │ cmp.w fp, #0 │ │ │ │ mul.w r0, fp, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r8] │ │ │ │ - blt.n 7c06e │ │ │ │ + blt.n 7c072 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ - ble.n 7c03c │ │ │ │ + ble.n 7c040 │ │ │ │ mov r3, fp │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ - ble.n 7c076 │ │ │ │ + ble.n 7c07a │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #220] @ (7c124 ) │ │ │ │ + ldr r0, [pc, #220] @ (7c128 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #208] @ (7c128 ) │ │ │ │ - ldr r3, [pc, #188] @ (7c114 ) │ │ │ │ + ldr r2, [pc, #208] @ (7c12c ) │ │ │ │ + ldr r3, [pc, #188] @ (7c118 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7c10c │ │ │ │ + bne.n 7c110 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7c042 │ │ │ │ + b.n 7c046 │ │ │ │ cmp fp, r4 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ mov r1, fp │ │ │ │ it ge │ │ │ │ movge r1, r4 │ │ │ │ cmp fp, r5 │ │ │ │ it ge │ │ │ │ cmpge r5, r1 │ │ │ │ itt lt │ │ │ │ mvnlt.w r2, #2 │ │ │ │ movlt r3, #3 │ │ │ │ - blt.n 7c042 │ │ │ │ + blt.n 7c046 │ │ │ │ ldr.w r1, [sl] │ │ │ │ cmp r3, r1 │ │ │ │ - bgt.n 7c0ea │ │ │ │ + bgt.n 7c0ee │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 7c0f2 │ │ │ │ + blt.n 7c0f6 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ negs r3, r1 │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 7c044 │ │ │ │ + bne.n 7c048 │ │ │ │ cmp r4, #1 │ │ │ │ - beq.n 7c0b2 │ │ │ │ + beq.n 7c0b6 │ │ │ │ subs r2, r4, #1 │ │ │ │ mov r0, r6 │ │ │ │ lsls r2, r2, #3 │ │ │ │ blx 5ae88 │ │ │ │ cmp r5, #1 │ │ │ │ mov r3, r5 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp fp, r3 │ │ │ │ - ble.n 7c0d0 │ │ │ │ + ble.n 7c0d4 │ │ │ │ sub.w r2, fp, r3 │ │ │ │ add.w r0, r6, r3, lsl #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r1, #0 │ │ │ │ lsls r2, r2, #3 │ │ │ │ blx 5ae88 │ │ │ │ cmp r5, r4 │ │ │ │ it gt │ │ │ │ movgt.w r0, #512 @ 0x200 │ │ │ │ - bgt.n 7c054 │ │ │ │ + bgt.n 7c058 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [r8] │ │ │ │ - b.n 7c054 │ │ │ │ + b.n 7c058 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7c042 │ │ │ │ + b.n 7c046 │ │ │ │ adds r2, #1 │ │ │ │ - beq.n 7c100 │ │ │ │ + beq.n 7c104 │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n 7c044 │ │ │ │ + b.n 7c048 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7c054 │ │ │ │ + beq.n 7c058 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7c044 │ │ │ │ + b.n 7c048 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r1, pc, #304 @ (adr r1, 7c244 ) │ │ │ │ + add r1, pc, #288 @ (adr r1, 7c238 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r1, #3 │ │ │ │ + lsls r4, r0, #3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cbnz r4, 7c154 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - cbnz r0, 7c180 │ │ │ │ + cbnz r4, 7c15c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbnz r2, 7c16c │ │ │ │ + cbnz r4, 7c190 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r0, pc, #736 @ (adr r0, 7c40c ) │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0007c12c : │ │ │ │ - push {r4, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #124] @ 7c1b8 │ │ │ │ - sub sp, #8 │ │ │ │ - ldr r2, [pc, #120] @ (7c1bc ) │ │ │ │ - add ip, pc │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr.w r2, [ip, r2] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r4, #0] │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 7c1ac │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 7c17c │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge.w r0, #512 @ 0x200 │ │ │ │ - bge.n 7c194 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 7c182 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #60] @ (7c1c0 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #44] @ (7c1c4 ) │ │ │ │ - ldr r3, [pc, #36] @ (7c1bc ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 7c1b4 │ │ │ │ - add sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 7c182 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - ldr r7, [sp, #824] @ 0x338 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - cbnz r4, 7c1fa │ │ │ │ + cbnz r6, 7c17c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [sp, #480] @ 0x1e0 │ │ │ │ + add r0, pc, #720 @ (adr r0, 7c400 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007c1c8 : │ │ │ │ +0007c130 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #252] @ (7c2d8 ) │ │ │ │ - ldr r2, [pc, #252] @ (7c2dc ) │ │ │ │ + ldr r1, [pc, #252] @ (7c240 ) │ │ │ │ + ldr r2, [pc, #252] @ (7c244 ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #248] @ (7c2e0 ) │ │ │ │ + ldr r0, [pc, #248] @ (7c248 ) │ │ │ │ mov r6, r3 │ │ │ │ ldr.w r8, [sp, #68] @ 0x44 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r0, pc │ │ │ │ - ldr r1, [pc, #240] @ (7c2e4 ) │ │ │ │ + ldr r1, [pc, #240] @ (7c24c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ - ldr r2, [pc, #232] @ (7c2e8 ) │ │ │ │ + ldr r2, [pc, #232] @ (7c250 ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r8] │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -31285,310 +31161,450 @@ │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ mul.w r0, r2, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r7] │ │ │ │ - blt.n 7c2a2 │ │ │ │ + blt.n 7c20a │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7c26e │ │ │ │ + blt.n 7c1d6 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r4, [r6, #0] │ │ │ │ mov r0, r2 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r4, r0 │ │ │ │ - blt.n 7c2aa │ │ │ │ + blt.n 7c212 │ │ │ │ cmp r1, r0 │ │ │ │ - blt.n 7c2b2 │ │ │ │ + blt.n 7c21a │ │ │ │ ldr.w r1, [r8] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 7c2d0 │ │ │ │ + bne.n 7c238 │ │ │ │ cmp r2, r3 │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ - cbnz r2, 7c288 │ │ │ │ + cbnz r2, 7c1f0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [r7] │ │ │ │ - b.n 7c288 │ │ │ │ + b.n 7c1f0 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #112] @ (7c2ec ) │ │ │ │ + ldr r0, [pc, #112] @ (7c254 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #100] @ (7c2f0 ) │ │ │ │ - ldr r3, [pc, #80] @ (7c2dc ) │ │ │ │ + ldr r2, [pc, #100] @ (7c258 ) │ │ │ │ + ldr r3, [pc, #80] @ (7c244 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7c2d4 │ │ │ │ + bne.n 7c23c │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7c274 │ │ │ │ + b.n 7c1dc │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7c274 │ │ │ │ + b.n 7c1dc │ │ │ │ adds r1, #1 │ │ │ │ - beq.n 7c2c2 │ │ │ │ + beq.n 7c22a │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ str.w r2, [r8] │ │ │ │ - b.n 7c278 │ │ │ │ + b.n 7c1e0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7c288 │ │ │ │ + beq.n 7c1f0 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7c278 │ │ │ │ + b.n 7c1e0 │ │ │ │ negs r3, r1 │ │ │ │ - b.n 7c278 │ │ │ │ + b.n 7c1e0 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - ldr r7, [sp, #192] @ 0xc0 │ │ │ │ + ldr r7, [sp, #800] @ 0x320 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 11, cr0, cr4, cr0, {3} │ │ │ │ - cbnz r6, 7c302 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xb7ba │ │ │ │ + vhadd.u8 q8, q6, q8 │ │ │ │ + rev r6, r6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xb8ee │ │ │ │ + @ instruction: 0xb866 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [sp, #528] @ 0x210 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0007c2f4 : │ │ │ │ - push {r4, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #140] @ 7c390 │ │ │ │ - sub sp, #8 │ │ │ │ - ldr r2, [pc, #136] @ (7c394 ) │ │ │ │ - add ip, pc │ │ │ │ - ldr r4, [sp, #28] │ │ │ │ - ldr.w r2, [ip, r2] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r4, #0] │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 7c376 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 7c346 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - cmp r2, #1 │ │ │ │ - mov r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - blt.n 7c382 │ │ │ │ - cbz r2, 7c37e │ │ │ │ - cmp r1, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7c35e │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #72] @ (7c398 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #60] @ (7c39c ) │ │ │ │ - ldr r3, [pc, #48] @ (7c394 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 7c38a │ │ │ │ - add sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 7c34c │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - b.n 7c35e │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 7c34c │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - ldr r6, [sp, #24] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - @ instruction: 0xb822 │ │ │ │ + cbnz r6, 7c284 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r7, [sp, #112] @ 0x70 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007c3a0 : │ │ │ │ +0007c25c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r4, [pc, #272] @ (7c4c4 ) │ │ │ │ + ldr r4, [pc, #272] @ (7c380 ) │ │ │ │ sub sp, #24 │ │ │ │ - ldr r2, [pc, #272] @ (7c4c8 ) │ │ │ │ + ldr r2, [pc, #272] @ (7c384 ) │ │ │ │ add r4, pc │ │ │ │ ldrd r6, r5, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r5, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr.w r8, [r6] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7c470 │ │ │ │ + blt.n 7c32c │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 7c426 │ │ │ │ + blt.n 7c2e2 │ │ │ │ ldr.w ip, [r3] │ │ │ │ cmp r2, #1 │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp ip, r3 │ │ │ │ - blt.n 7c478 │ │ │ │ + blt.n 7c334 │ │ │ │ cmp r2, r1 │ │ │ │ mov r3, r8 │ │ │ │ it ge │ │ │ │ movge r2, r1 │ │ │ │ mov.w sl, #1 │ │ │ │ mov r9, r2 │ │ │ │ vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.n 7c480 │ │ │ │ + bne.n 7c33c │ │ │ │ cmp sl, r3 │ │ │ │ vstr d7, [r7] │ │ │ │ - ble.n 7c458 │ │ │ │ + ble.n 7c314 │ │ │ │ cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ ittt ne │ │ │ │ mvnne.w r2, #7 │ │ │ │ movne r3, #8 │ │ │ │ strne r2, [r5, #0] │ │ │ │ - bne.n 7c42e │ │ │ │ + bne.n 7c2ea │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7c4ba │ │ │ │ + bne.n 7c376 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 7c43e │ │ │ │ + b.n 7c2fa │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r5, #0] │ │ │ │ - ldr r0, [pc, #156] @ (7c4cc ) │ │ │ │ + ldr r0, [pc, #156] @ (7c388 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #144] @ (7c4d0 ) │ │ │ │ - ldr r3, [pc, #132] @ (7c4c8 ) │ │ │ │ + ldr r2, [pc, #144] @ (7c38c ) │ │ │ │ + ldr r3, [pc, #132] @ (7c384 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7c4be │ │ │ │ + bne.n 7c37a │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbnz r3, 7c4ba │ │ │ │ + cbnz r3, 7c376 │ │ │ │ cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ - beq.n 7c422 │ │ │ │ + beq.n 7c2de │ │ │ │ cmp.w r9, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7c43e │ │ │ │ + b.n 7c2fa │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7c42c │ │ │ │ + b.n 7c2e8 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7c42c │ │ │ │ + b.n 7c2e8 │ │ │ │ mov r3, r0 │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ - ldr r0, [pc, #76] @ (7c4d4 ) │ │ │ │ + ldr r0, [pc, #76] @ (7c390 ) │ │ │ │ add.w sl, r1, #1 │ │ │ │ - ldr r2, [pc, #72] @ (7c4d8 ) │ │ │ │ - ldr r1, [pc, #76] @ (7c4dc ) │ │ │ │ + ldr r2, [pc, #72] @ (7c394 ) │ │ │ │ + ldr r1, [pc, #76] @ (7c398 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, r0, #4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mla r0, r2, r0, r0 │ │ │ │ add.w r0, r0, r2, lsl #1 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 7c404 │ │ │ │ + b.n 7c2c0 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7c42e │ │ │ │ + b.n 7c2ea │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #360] @ 0x168 │ │ │ │ + ldr r6, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb750 │ │ │ │ + @ instruction: 0xb8bc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [sp, #824] @ 0x338 │ │ │ │ + ldr r6, [sp, #72] @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldc2 0, cr0, [ip], {96} @ 0x60 │ │ │ │ - push {r1, r3, r5, lr} │ │ │ │ + stc2l 0, cr0, [r0, #-384]! @ 0xfffffe80 │ │ │ │ + @ instruction: 0xb682 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xb6e4 │ │ │ │ + @ instruction: 0xb850 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + │ │ │ │ +0007c39c : │ │ │ │ + push {r4, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ + ldr.w ip, [pc, #124] @ 7c428 │ │ │ │ + sub sp, #8 │ │ │ │ + ldr r2, [pc, #120] @ (7c42c ) │ │ │ │ + add ip, pc │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr.w r2, [ip, r2] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r4, #0] │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 7c41c │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 7c3ec │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge.w r0, #512 @ 0x200 │ │ │ │ + bge.n 7c404 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 7c3f2 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #60] @ (7c430 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #44] @ (7c434 ) │ │ │ │ + ldr r3, [pc, #36] @ (7c42c ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 7c424 │ │ │ │ + add sp, #8 │ │ │ │ + pop {r4, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 7c3f2 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + ldr r5, [sp, #376] @ 0x178 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + @ instruction: 0xb7bc │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r5, [sp, #32] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +0007c438 : │ │ │ │ + push {r4, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ + ldr.w ip, [pc, #140] @ 7c4d4 │ │ │ │ + sub sp, #8 │ │ │ │ + ldr r2, [pc, #136] @ (7c4d8 ) │ │ │ │ + add ip, pc │ │ │ │ + ldr r4, [sp, #28] │ │ │ │ + ldr.w r2, [ip, r2] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r4, #0] │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 7c4ba │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 7c48a │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r0, r3 │ │ │ │ + blt.n 7c4c6 │ │ │ │ + cbz r2, 7c4c2 │ │ │ │ + cmp r1, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 7c4a2 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #72] @ (7c4dc ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #60] @ (7c4e0 ) │ │ │ │ + ldr r3, [pc, #48] @ (7c4d8 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 7c4ce │ │ │ │ + add sp, #8 │ │ │ │ + pop {r4, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 7c490 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + b.n 7c4a2 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 7c490 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + ldr r4, [sp, #776] @ 0x308 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + @ instruction: 0xb726 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r4, [sp, #424] @ 0x1a8 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +0007c4e4 : │ │ │ │ + push {r4, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ + ldr.w ip, [pc, #140] @ 7c580 │ │ │ │ + sub sp, #8 │ │ │ │ + ldr r2, [pc, #136] @ (7c584 ) │ │ │ │ + add ip, pc │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr.w r2, [ip, r2] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r4, #0] │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 7c566 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 7c536 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r0, r3 │ │ │ │ + blt.n 7c572 │ │ │ │ + cbz r2, 7c56e │ │ │ │ + cmp r1, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 7c54e │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #72] @ (7c588 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #60] @ (7c58c ) │ │ │ │ + ldr r3, [pc, #48] @ (7c584 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 7c57a │ │ │ │ + add sp, #8 │ │ │ │ + pop {r4, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 7c53c │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + b.n 7c54e │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 7c53c │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + ldr r4, [sp, #88] @ 0x58 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + @ instruction: 0xb682 │ │ │ │ lsls r7, r3, #1 │ │ │ │ + ldr r3, [sp, #760] @ 0x2f8 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007c4e0 : │ │ │ │ +0007c590 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #980] @ (7c8c8 ) │ │ │ │ - ldr r3, [pc, #980] @ (7c8cc ) │ │ │ │ + ldr r1, [pc, #980] @ (7c978 ) │ │ │ │ + ldr r3, [pc, #980] @ (7c97c ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #976] @ (7c8d0 ) │ │ │ │ + ldr r0, [pc, #976] @ (7c980 ) │ │ │ │ mov r6, r2 │ │ │ │ ldr.w fp, [sp, #156] @ 0x9c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r7, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ @@ -31599,17 +31615,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [fp] │ │ │ │ adds r3, r0, #4 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ ldr.w r9, [r5] │ │ │ │ ldr.w r8, [r4] │ │ │ │ ldr r7, [sp, #144] @ 0x90 │ │ │ │ - ldr r2, [pc, #932] @ (7c8d4 ) │ │ │ │ + ldr r2, [pc, #932] @ (7c984 ) │ │ │ │ cmp r9, r8 │ │ │ │ - ldr r1, [pc, #932] @ (7c8d8 ) │ │ │ │ + ldr r1, [pc, #932] @ (7c988 ) │ │ │ │ str r7, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ ldr r7, [sp, #148] @ 0x94 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -31626,41 +31642,41 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r3, #0 │ │ │ │ it lt │ │ │ │ movlt.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r2, [sp, #20] │ │ │ │ it lt │ │ │ │ strlt.w r3, [fp] │ │ │ │ - blt.n 7c5a8 │ │ │ │ + blt.n 7c658 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ itt lt │ │ │ │ mvnlt.w r3, #1 │ │ │ │ strlt.w r3, [fp] │ │ │ │ - blt.n 7c5a8 │ │ │ │ + blt.n 7c658 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ itt lt │ │ │ │ mvnlt.w r3, #2 │ │ │ │ strlt.w r3, [fp] │ │ │ │ - blt.n 7c5a8 │ │ │ │ + blt.n 7c658 │ │ │ │ cmp r3, #1 │ │ │ │ ldr.w r2, [sl] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ itt lt │ │ │ │ mvnlt.w r3, #4 │ │ │ │ strlt.w r3, [fp] │ │ │ │ - bge.w 7ca7c │ │ │ │ - ldr.w sl, [pc, #816] @ 7c8dc │ │ │ │ - ldr r3, [pc, #816] @ (7c8e0 ) │ │ │ │ - ldr r2, [pc, #820] @ (7c8e4 ) │ │ │ │ + bge.w 7cb2c │ │ │ │ + ldr.w sl, [pc, #816] @ 7c98c │ │ │ │ + ldr r3, [pc, #816] @ (7c990 ) │ │ │ │ + ldr r2, [pc, #820] @ (7c994 ) │ │ │ │ add sl, pc │ │ │ │ - ldr r1, [pc, #820] @ (7c8e8 ) │ │ │ │ + ldr r1, [pc, #820] @ (7c998 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r0, sl, #8 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -31674,37 +31690,37 @@ │ │ │ │ adds r3, #1 │ │ │ │ vcvt.f64.s32 d0, s15 │ │ │ │ vmov s15, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vdiv.f64 d0, d0, d7 │ │ │ │ blx 5e2f4 │ │ │ │ - vldr d6, [pc, #716] @ 7c8c0 │ │ │ │ + vldr d6, [pc, #716] @ 7c970 │ │ │ │ ldr.w r0, [fp] │ │ │ │ vdiv.f64 d7, d0, d6 │ │ │ │ vcvt.s32.f64 s14, d7 │ │ │ │ vmov r3, s14 │ │ │ │ adds r3, #1 │ │ │ │ - cbz r0, 7c636 │ │ │ │ + cbz r0, 7c6e6 │ │ │ │ negs r7, r0 │ │ │ │ - ldr r0, [pc, #736] @ (7c8ec ) │ │ │ │ + ldr r0, [pc, #736] @ (7c99c ) │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #724] @ (7c8f0 ) │ │ │ │ - ldr r3, [pc, #684] @ (7c8cc ) │ │ │ │ + ldr r2, [pc, #724] @ (7c9a0 ) │ │ │ │ + ldr r3, [pc, #684] @ (7c97c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 7cb04 │ │ │ │ + bne.w 7cbb4 │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bic.w r3, r3, r3, asr #31 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov.w ip, #11 │ │ │ │ ldr.w r9, [r5] │ │ │ │ @@ -31715,20 +31731,20 @@ │ │ │ │ it lt │ │ │ │ movlt r1, r9 │ │ │ │ str.w r8, [sp, #72] @ 0x48 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ cmp r8, r1 │ │ │ │ mla r3, ip, r7, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bge.w 7ca9e │ │ │ │ + bge.w 7cb4e │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r8, r9 │ │ │ │ mul.w r3, r3, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bge.n 7c75c │ │ │ │ + bge.n 7c80c │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov.w r2, r8, lsl #3 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov.w sl, r8, lsl #1 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add.w r3, r2, r8 │ │ │ │ @@ -31738,51 +31754,51 @@ │ │ │ │ mla r3, r0, r2, r3 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mla r3, r1, r8, r3 │ │ │ │ add r2, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ cmp r3, r9 │ │ │ │ - ble.w 7c924 │ │ │ │ + ble.w 7c9d4 │ │ │ │ add.w r7, r9, r8 │ │ │ │ - ldr.w r9, [pc, #580] @ 7c8f4 │ │ │ │ - ldr r2, [pc, #580] @ (7c8f8 ) │ │ │ │ + ldr.w r9, [pc, #580] @ 7c9a4 │ │ │ │ + ldr r2, [pc, #580] @ (7c9a8 ) │ │ │ │ add sl, r8 │ │ │ │ - ldr r1, [pc, #580] @ (7c8fc ) │ │ │ │ + ldr r1, [pc, #580] @ (7c9ac ) │ │ │ │ add r9, pc │ │ │ │ add.w r0, r9, #12 │ │ │ │ add r2, pc │ │ │ │ add.w r9, r9, #4 │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ str r0, [sp, #28] │ │ │ │ blx 5fe70 │ │ │ │ str r6, [sp, #0] │ │ │ │ mla r0, r0, r7, sl │ │ │ │ strd r5, r9, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w sl, [pc, #544] @ 7c900 │ │ │ │ + ldr.w sl, [pc, #544] @ 7c9b0 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ ldr.w r8, [r6] │ │ │ │ add sl, pc │ │ │ │ - ldr r2, [pc, #536] @ (7c904 ) │ │ │ │ + ldr r2, [pc, #536] @ (7c9b4 ) │ │ │ │ mov r1, sl │ │ │ │ add.w r7, r7, r7, lsl #1 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mla r7, r0, r8, r7 │ │ │ │ strd r6, r4, [sp] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ cmp r7, r3 │ │ │ │ - ldr r2, [pc, #504] @ (7c908 ) │ │ │ │ + ldr r2, [pc, #504] @ (7c9b8 ) │ │ │ │ it lt │ │ │ │ movlt r7, r3 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ add r2, pc │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ @@ -31808,20 +31824,20 @@ │ │ │ │ it lt │ │ │ │ movlt r2, ip │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ cmp r2, r8 │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r8 │ │ │ │ - b.n 7c844 │ │ │ │ - ldr r7, [pc, #428] @ (7c90c ) │ │ │ │ + b.n 7c8f4 │ │ │ │ + ldr r7, [pc, #428] @ (7c9bc ) │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add r7, pc │ │ │ │ - ldr r2, [pc, #428] @ (7c910 ) │ │ │ │ - ldr r1, [pc, #428] @ (7c914 ) │ │ │ │ + ldr r2, [pc, #428] @ (7c9c0 ) │ │ │ │ + ldr r1, [pc, #428] @ (7c9c4 ) │ │ │ │ add.w sl, r7, #12 │ │ │ │ add.w r8, r9, r3 │ │ │ │ adds r7, #4 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ @@ -31830,36 +31846,36 @@ │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r9, r9, r9, lsl #1 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ blx 5fe70 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ mla r9, r0, r8, r9 │ │ │ │ - ldr r1, [pc, #384] @ (7c918 ) │ │ │ │ + ldr r1, [pc, #384] @ (7c9c8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ add.w r8, r2, r2, lsl #1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ cmp r9, r2 │ │ │ │ it lt │ │ │ │ movlt r9, r2 │ │ │ │ - ldr r2, [pc, #364] @ (7c91c ) │ │ │ │ + ldr r2, [pc, #364] @ (7c9cc ) │ │ │ │ str.w r9, [sp, #68] @ 0x44 │ │ │ │ ldr.w r9, [r6] │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r6, r5, [sp] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mla r8, r0, r9, r8 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ - ldr r2, [pc, #340] @ (7c920 ) │ │ │ │ + ldr r2, [pc, #340] @ (7c9d0 ) │ │ │ │ mov r0, sl │ │ │ │ cmp r8, r3 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ it lt │ │ │ │ movlt r8, r3 │ │ │ │ add r2, pc │ │ │ │ mov r3, r5 │ │ │ │ @@ -31898,179 +31914,179 @@ │ │ │ │ cmp r2, r7 │ │ │ │ it lt │ │ │ │ movlt r2, r7 │ │ │ │ cmp ip, r2 │ │ │ │ it lt │ │ │ │ movlt r0, r2 │ │ │ │ cmp r9, r8 │ │ │ │ - bgt.w 7c678 │ │ │ │ + bgt.w 7c728 │ │ │ │ cmp r3, r0 │ │ │ │ vmov s15, r0 │ │ │ │ it ge │ │ │ │ movge r3, r0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r8, r3 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vstr d7, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [r3, #0] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r8 │ │ │ │ - bge.n 7c896 │ │ │ │ + bge.n 7c946 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ ittt ne │ │ │ │ mvnne.w r3, #11 │ │ │ │ movne r7, #12 │ │ │ │ strne.w r3, [fp] │ │ │ │ - bne.w 7c60a │ │ │ │ + bne.w 7c6ba │ │ │ │ ldr.w r7, [fp] │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 7cb00 │ │ │ │ + bne.w 7cbb0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ vstr d7, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [r3, #0] │ │ │ │ - b.n 7c61a │ │ │ │ + b.n 7c6ca │ │ │ │ ldr.w r7, [fp] │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 7cb00 │ │ │ │ + bne.w 7cbb0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7c886 │ │ │ │ + beq.n 7c936 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 7c8b6 │ │ │ │ + cbz r3, 7c966 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 7c61a │ │ │ │ + bne.w 7c6ca │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n 7c61a │ │ │ │ + b.n 7c6ca │ │ │ │ subs r1, #239 @ 0xef │ │ │ │ cdp2 14, 15, cr2, cr10, cr2, {2} │ │ │ │ subs r7, #230 @ 0xe6 │ │ │ │ - ldr r4, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [sp, #416] @ 0x1a0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbae0060 │ │ │ │ - push {r1, r2, r7} │ │ │ │ + @ instruction: 0xfafe0060 │ │ │ │ + cbz r2, 7ca02 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xb652 │ │ │ │ + push {r1, r5, r6, r7, lr} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xfb040060 │ │ │ │ - adds r6, #132 @ 0x84 │ │ │ │ + @ instruction: 0xfa540060 │ │ │ │ + adds r5, #172 @ 0xac │ │ │ │ lsls r1, r4, #1 │ │ │ │ - push {r1, r2} │ │ │ │ + cbz r2, 7c9f2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - push {r4, r6, r7, lr} │ │ │ │ + push {r5, r6, lr} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - push {r2, r3, r4, r5, r6, lr} │ │ │ │ + push {r2, r3, lr} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r2, [sp, #264] @ 0x108 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr??.w r0, [lr, #96] @ 0x60 │ │ │ │ - cbz r0, 7c93c │ │ │ │ + vst4.16 {d16-d19}, [lr :128], r0 │ │ │ │ + sxtb r4, r4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - push {r1, r3, r7} │ │ │ │ + push {r1, r4} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r7} │ │ │ │ + push {r1, r2, r3, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - push {r1, r2, r3, r5, r7} │ │ │ │ + push {r1, r2, r3, r4, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbz r2, 7c952 │ │ │ │ + uxth r2, r1 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr??.w r0, [r4, r0, lsl #2] │ │ │ │ - sxtb r2, r1 │ │ │ │ + strh.w r0, [r4, #96] @ 0x60 │ │ │ │ + cbz r6, 7c9ee │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbz r0, 7c98e │ │ │ │ + cbz r0, 7ca20 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - push {r3} │ │ │ │ + cbz r0, 7ca32 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbz r2, 7c99a │ │ │ │ + cbz r2, 7ca2e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - sxtb r2, r3 │ │ │ │ + cbz r2, 7ca06 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [pc, #480] @ (7cb08 ) │ │ │ │ + ldr r7, [pc, #480] @ (7cbb8 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w sl, [pc, #480] @ 7cb0c │ │ │ │ + ldr.w sl, [pc, #480] @ 7cbbc │ │ │ │ add r7, pc │ │ │ │ - ldr r1, [pc, #480] @ (7cb10 ) │ │ │ │ + ldr r1, [pc, #480] @ (7cbc0 ) │ │ │ │ add.w r9, r7, #12 │ │ │ │ add sl, pc │ │ │ │ adds r7, #4 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ mla r0, r8, r0, r8 │ │ │ │ - ldr r1, [pc, #448] @ (7cb14 ) │ │ │ │ + ldr r1, [pc, #448] @ (7cbc4 ) │ │ │ │ ldr.w sl, [r4] │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ mov r0, r9 │ │ │ │ mov.w r8, sl, lsl #2 │ │ │ │ blx 5fe70 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ mla r8, sl, sl, r8 │ │ │ │ mov.w sl, sl, lsl #1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mla r0, r0, sl, r8 │ │ │ │ - ldr r1, [pc, #408] @ (7cb18 ) │ │ │ │ + ldr r1, [pc, #408] @ (7cbc8 ) │ │ │ │ ldr.w sl, [r6] │ │ │ │ cmp r0, r2 │ │ │ │ add r1, pc │ │ │ │ it lt │ │ │ │ movlt r0, r2 │ │ │ │ lsls r2, r3, #2 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #28] │ │ │ │ mla r8, r3, r3, r2 │ │ │ │ - ldr r2, [pc, #384] @ (7cb1c ) │ │ │ │ + ldr r2, [pc, #384] @ (7cbcc ) │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r6, r4, [sp] │ │ │ │ mla r8, r0, sl, r8 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w r9, [r4] │ │ │ │ - ldr r2, [pc, #360] @ (7cb20 ) │ │ │ │ + ldr r2, [pc, #360] @ (7cbd0 ) │ │ │ │ cmp r8, r3 │ │ │ │ it lt │ │ │ │ movlt r8, r3 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov.w r7, r9, lsl #2 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ str.w r8, [sp, #68] @ 0x44 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mla r7, r9, r9, r7 │ │ │ │ add.w r9, r9, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r8, [r6] │ │ │ │ - ldr r1, [pc, #324] @ (7cb24 ) │ │ │ │ + ldr r1, [pc, #324] @ (7cbd4 ) │ │ │ │ mla r7, r0, r9, r7 │ │ │ │ - ldr r0, [pc, #324] @ (7cb28 ) │ │ │ │ + ldr r0, [pc, #324] @ (7cbd8 ) │ │ │ │ add r1, pc │ │ │ │ cmp r3, r7 │ │ │ │ add r0, pc │ │ │ │ it lt │ │ │ │ movlt r3, r7 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ cmp.w r8, #1 │ │ │ │ @@ -32079,15 +32095,15 @@ │ │ │ │ lslle r2, r7, #1 │ │ │ │ mlagt r2, r7, r7, r7 │ │ │ │ mlale r2, r7, r7, r2 │ │ │ │ mlagt r2, r7, r8, r2 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #284] @ (7cb2c ) │ │ │ │ + ldr r2, [pc, #284] @ (7cbdc ) │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ adds r0, #12 │ │ │ │ mov r3, r5 │ │ │ │ blx 5fe70 │ │ │ │ @@ -32122,29 +32138,29 @@ │ │ │ │ cmp r3, r1 │ │ │ │ rsb r2, r2, #0 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ cmp r0, r3 │ │ │ │ it lt │ │ │ │ movlt r0, r3 │ │ │ │ - b.n 7c748 │ │ │ │ + b.n 7c7f8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp.w r8, #1 │ │ │ │ it lt │ │ │ │ movlt.w r8, #1 │ │ │ │ cmp r8, r9 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ it lt │ │ │ │ movlt r8, r9 │ │ │ │ cmp r3, r8 │ │ │ │ itt lt │ │ │ │ mvnlt.w r3, #6 │ │ │ │ strlt.w r3, [fp] │ │ │ │ - b.n 7c5a8 │ │ │ │ - ldr r1, [pc, #144] @ (7cb30 ) │ │ │ │ + b.n 7c658 │ │ │ │ + ldr r1, [pc, #144] @ (7cbe0 ) │ │ │ │ add.w r7, sl, #12 │ │ │ │ mov r3, r4 │ │ │ │ add.w sl, sl, #4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ @@ -32155,221 +32171,147 @@ │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ strd r6, r5, [sp] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r1, [pc, #92] @ (7cb34 ) │ │ │ │ + ldr r1, [pc, #92] @ (7cbe4 ) │ │ │ │ ldr.w r8, [r6] │ │ │ │ ldr r7, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ - ldr r2, [pc, #88] @ (7cb38 ) │ │ │ │ + ldr r2, [pc, #88] @ (7cbe8 ) │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mla r0, r0, r8, r7 │ │ │ │ ldr.w r9, [r5] │ │ │ │ ldr.w r8, [r4] │ │ │ │ cmp r0, r3 │ │ │ │ it lt │ │ │ │ movlt r0, r3 │ │ │ │ - b.n 7c66a │ │ │ │ + b.n 7c71a │ │ │ │ negs r7, r7 │ │ │ │ - b.n 7c60a │ │ │ │ + b.n 7c6ba │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0xf7880060 │ │ │ │ - sub sp, #32 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - sxth r2, r6 │ │ │ │ + @ instruction: 0xf6d80060 │ │ │ │ + add r7, sp, #944 @ 0x3b0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbz r2, 7cb54 │ │ │ │ + cbz r2, 7cbf0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - sxth r6, r3 │ │ │ │ + cbz r2, 7cbe6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - sxth r4, r0 │ │ │ │ + cbz r6, 7cbf6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add sp, #440 @ 0x1b8 │ │ │ │ + cbz r4, 7cbf4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbz r0, 7cb5a │ │ │ │ + add r7, sp, #888 @ 0x378 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movt r0, #51296 @ 0xc860 │ │ │ │ - cbz r0, 7cb50 │ │ │ │ + cbz r0, 7cbee │ │ │ │ lsls r7, r3, #1 │ │ │ │ - sub sp, #328 @ 0x148 │ │ │ │ + @ instruction: 0xf61c0060 │ │ │ │ + cbz r0, 7cbe4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - sub sp, #240 @ 0xf0 │ │ │ │ + add sp, #296 @ 0x128 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - sub sp, #192 @ 0xc0 │ │ │ │ + add sp, #304 @ 0x130 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - │ │ │ │ -0007cb3c : │ │ │ │ - push {r4, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #140] @ 7cbd8 │ │ │ │ - sub sp, #8 │ │ │ │ - ldr r2, [pc, #136] @ (7cbdc ) │ │ │ │ - add ip, pc │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr.w r2, [ip, r2] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r4, #0] │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 7cbbe │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 7cb8e │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - cmp r2, #1 │ │ │ │ - mov r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - blt.n 7cbca │ │ │ │ - cbz r2, 7cbc6 │ │ │ │ - cmp r1, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7cba6 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #72] @ (7cbe0 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #60] @ (7cbe4 ) │ │ │ │ - ldr r3, [pc, #48] @ (7cbdc ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 7cbd2 │ │ │ │ - add sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 7cb94 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - b.n 7cba6 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 7cb94 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - str r5, [sp, #760] @ 0x2f8 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - add sp, #104 @ 0x68 │ │ │ │ + add sp, #256 @ 0x100 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r5, [sp, #408] @ 0x198 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007cbe8 : │ │ │ │ +0007cbec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #124] @ 7cc74 │ │ │ │ + ldr.w ip, [pc, #124] @ 7cc78 │ │ │ │ sub sp, #8 │ │ │ │ - ldr r2, [pc, #120] @ (7cc78 ) │ │ │ │ + ldr r2, [pc, #120] @ (7cc7c ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7cc68 │ │ │ │ + blt.n 7cc6c │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 7cc38 │ │ │ │ + blt.n 7cc3c │ │ │ │ cmp r2, #1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ movge.w r0, #512 @ 0x200 │ │ │ │ - bge.n 7cc50 │ │ │ │ + bge.n 7cc54 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7cc3e │ │ │ │ + b.n 7cc42 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #60] @ (7cc7c ) │ │ │ │ + ldr r0, [pc, #60] @ (7cc80 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #44] @ (7cc80 ) │ │ │ │ - ldr r3, [pc, #36] @ (7cc78 ) │ │ │ │ + ldr r2, [pc, #44] @ (7cc84 ) │ │ │ │ + ldr r3, [pc, #36] @ (7cc7c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7cc70 │ │ │ │ + bne.n 7cc74 │ │ │ │ add sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7cc3e │ │ │ │ + b.n 7cc42 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - str r5, [sp, #72] @ 0x48 │ │ │ │ + str r5, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #480 @ 0x1e0 │ │ │ │ + add r7, sp, #688 @ 0x2b0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [sp, #752] @ 0x2f0 │ │ │ │ + str r4, [sp, #736] @ 0x2e0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007cc84 : │ │ │ │ +0007cc88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #248] @ (7cd90 ) │ │ │ │ - ldr r2, [pc, #248] @ (7cd94 ) │ │ │ │ + ldr r1, [pc, #248] @ (7cd94 ) │ │ │ │ + ldr r2, [pc, #248] @ (7cd98 ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #244] @ (7cd98 ) │ │ │ │ + ldr r0, [pc, #244] @ (7cd9c ) │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r0, pc │ │ │ │ - ldr r1, [pc, #236] @ (7cd9c ) │ │ │ │ + ldr r1, [pc, #236] @ (7cda0 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ - ldr r2, [pc, #232] @ (7cda0 ) │ │ │ │ + ldr r2, [pc, #232] @ (7cda4 ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ str r3, [r7, #0] │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -32379,121 +32321,121 @@ │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r8] │ │ │ │ - blt.n 7cd5e │ │ │ │ + blt.n 7cd62 │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7cd2c │ │ │ │ + blt.n 7cd30 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r4, [r6, #0] │ │ │ │ mov r0, r2 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r4, r0 │ │ │ │ - blt.n 7cd66 │ │ │ │ + blt.n 7cd6a │ │ │ │ cmp r3, #1 │ │ │ │ mov r0, r3 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r1, r0 │ │ │ │ - blt.n 7cd6e │ │ │ │ + blt.n 7cd72 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 7cd88 │ │ │ │ + bne.n 7cd8c │ │ │ │ cmp r3, r2 │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ - cbnz r3, 7cd44 │ │ │ │ + cbnz r3, 7cd48 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [r8] │ │ │ │ - b.n 7cd44 │ │ │ │ + b.n 7cd48 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #108] @ (7cda4 ) │ │ │ │ + ldr r0, [pc, #108] @ (7cda8 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #96] @ (7cda8 ) │ │ │ │ - ldr r3, [pc, #76] @ (7cd94 ) │ │ │ │ + ldr r2, [pc, #96] @ (7cdac ) │ │ │ │ + ldr r3, [pc, #76] @ (7cd98 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7cd8c │ │ │ │ + bne.n 7cd90 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7cd32 │ │ │ │ + b.n 7cd36 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7cd32 │ │ │ │ + b.n 7cd36 │ │ │ │ adds r1, #1 │ │ │ │ - beq.n 7cd7c │ │ │ │ + beq.n 7cd80 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n 7cd34 │ │ │ │ + b.n 7cd38 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7cd44 │ │ │ │ + beq.n 7cd48 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7cd34 │ │ │ │ + b.n 7cd38 │ │ │ │ negs r3, r1 │ │ │ │ - b.n 7cd34 │ │ │ │ + b.n 7cd38 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - str r4, [sp, #464] @ 0x1d0 │ │ │ │ + str r4, [sp, #448] @ 0x1c0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, sl, #14680064 @ 0xe00000 │ │ │ │ - add r6, sp, #784 @ 0x310 │ │ │ │ + ands.w r0, r6, #14680064 @ 0xe00000 │ │ │ │ + add r6, sp, #928 @ 0x3a0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r5, sp, #0 │ │ │ │ + add r5, sp, #64 @ 0x40 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r6, sp, #264 @ 0x108 │ │ │ │ + add r6, sp, #408 @ 0x198 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r3, [sp, #800] @ 0x320 │ │ │ │ + str r3, [sp, #784] @ 0x310 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007cdac : │ │ │ │ +0007cdb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #248] @ (7ceb8 ) │ │ │ │ - ldr r2, [pc, #248] @ (7cebc ) │ │ │ │ + ldr r1, [pc, #248] @ (7cebc ) │ │ │ │ + ldr r2, [pc, #248] @ (7cec0 ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #244] @ (7cec0 ) │ │ │ │ + ldr r0, [pc, #244] @ (7cec4 ) │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r0, pc │ │ │ │ - ldr r1, [pc, #236] @ (7cec4 ) │ │ │ │ + ldr r1, [pc, #236] @ (7cec8 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ - ldr r2, [pc, #232] @ (7cec8 ) │ │ │ │ + ldr r2, [pc, #232] @ (7cecc ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ str r3, [r7, #0] │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -32503,518 +32445,518 @@ │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r8] │ │ │ │ - blt.n 7ce86 │ │ │ │ + blt.n 7ce8a │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7ce54 │ │ │ │ + blt.n 7ce58 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r4, [r6, #0] │ │ │ │ mov r0, r2 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r4, r0 │ │ │ │ - blt.n 7ce8e │ │ │ │ + blt.n 7ce92 │ │ │ │ cmp r3, #1 │ │ │ │ mov r0, r3 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r1, r0 │ │ │ │ - blt.n 7ce96 │ │ │ │ + blt.n 7ce9a │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 7ceb0 │ │ │ │ + bne.n 7ceb4 │ │ │ │ cmp r3, r2 │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ - cbnz r3, 7ce6c │ │ │ │ + cbnz r3, 7ce70 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [r8] │ │ │ │ - b.n 7ce6c │ │ │ │ + b.n 7ce70 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #108] @ (7cecc ) │ │ │ │ + ldr r0, [pc, #108] @ (7ced0 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #96] @ (7ced0 ) │ │ │ │ - ldr r3, [pc, #76] @ (7cebc ) │ │ │ │ + ldr r2, [pc, #96] @ (7ced4 ) │ │ │ │ + ldr r3, [pc, #76] @ (7cec0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7ceb4 │ │ │ │ + bne.n 7ceb8 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7ce5a │ │ │ │ + b.n 7ce5e │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7ce5a │ │ │ │ + b.n 7ce5e │ │ │ │ adds r1, #1 │ │ │ │ - beq.n 7cea4 │ │ │ │ + beq.n 7cea8 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n 7ce5c │ │ │ │ + b.n 7ce60 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7ce6c │ │ │ │ + beq.n 7ce70 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7ce5c │ │ │ │ + b.n 7ce60 │ │ │ │ negs r3, r1 │ │ │ │ - b.n 7ce5c │ │ │ │ + b.n 7ce60 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - str r3, [sp, #304] @ 0x130 │ │ │ │ + str r3, [sp, #288] @ 0x120 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2fa0060 │ │ │ │ - add r5, sp, #624 @ 0x270 │ │ │ │ + @ instruction: 0xf2f60060 │ │ │ │ + add r5, sp, #768 @ 0x300 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r3, sp, #864 @ 0x360 │ │ │ │ + add r3, sp, #928 @ 0x3a0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r5, sp, #392 @ 0x188 │ │ │ │ + add r5, sp, #600 @ 0x258 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r2, [sp, #640] @ 0x280 │ │ │ │ + str r2, [sp, #624] @ 0x270 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007ced4 : │ │ │ │ +0007ced8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #140] @ 7cf70 │ │ │ │ + ldr.w ip, [pc, #140] @ 7cf74 │ │ │ │ sub sp, #8 │ │ │ │ - ldr r2, [pc, #136] @ (7cf74 ) │ │ │ │ + ldr r2, [pc, #136] @ (7cf78 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7cf56 │ │ │ │ + blt.n 7cf5a │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 7cf26 │ │ │ │ + blt.n 7cf2a │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r2, #1 │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 7cf62 │ │ │ │ - cbz r2, 7cf5e │ │ │ │ + blt.n 7cf66 │ │ │ │ + cbz r2, 7cf62 │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7cf3e │ │ │ │ + b.n 7cf42 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #72] @ (7cf78 ) │ │ │ │ + ldr r0, [pc, #72] @ (7cf7c ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #60] @ (7cf7c ) │ │ │ │ - ldr r3, [pc, #48] @ (7cf74 ) │ │ │ │ + ldr r2, [pc, #60] @ (7cf80 ) │ │ │ │ + ldr r3, [pc, #48] @ (7cf78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7cf6a │ │ │ │ + bne.n 7cf6e │ │ │ │ add sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7cf2c │ │ │ │ + b.n 7cf30 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 7cf3e │ │ │ │ + b.n 7cf42 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7cf2c │ │ │ │ + b.n 7cf30 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [sp, #152] @ 0x98 │ │ │ │ + str r2, [sp, #136] @ 0x88 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #616 @ 0x268 │ │ │ │ + add r4, sp, #824 @ 0x338 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r1, [sp, #824] @ 0x338 │ │ │ │ + str r1, [sp, #808] @ 0x328 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007cf80 : │ │ │ │ +0007cf84 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #140] @ 7d01c │ │ │ │ + ldr.w ip, [pc, #140] @ 7d020 │ │ │ │ sub sp, #8 │ │ │ │ - ldr r2, [pc, #136] @ (7d020 ) │ │ │ │ + ldr r2, [pc, #136] @ (7d024 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7d002 │ │ │ │ + blt.n 7d006 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 7cfd2 │ │ │ │ + blt.n 7cfd6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r2, #1 │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 7d00e │ │ │ │ - cbz r2, 7d00a │ │ │ │ + blt.n 7d012 │ │ │ │ + cbz r2, 7d00e │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7cfea │ │ │ │ + b.n 7cfee │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #72] @ (7d024 ) │ │ │ │ + ldr r0, [pc, #72] @ (7d028 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #60] @ (7d028 ) │ │ │ │ - ldr r3, [pc, #48] @ (7d020 ) │ │ │ │ + ldr r2, [pc, #60] @ (7d02c ) │ │ │ │ + ldr r3, [pc, #48] @ (7d024 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7d016 │ │ │ │ + bne.n 7d01a │ │ │ │ add sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7cfd8 │ │ │ │ + b.n 7cfdc │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 7cfea │ │ │ │ + b.n 7cfee │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7cfd8 │ │ │ │ + b.n 7cfdc │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r1, [sp, #488] @ 0x1e8 │ │ │ │ + str r1, [sp, #472] @ 0x1d8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #984 @ 0x3d8 │ │ │ │ + add r4, sp, #168 @ 0xa8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r1, [sp, #136] @ 0x88 │ │ │ │ + str r1, [sp, #120] @ 0x78 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007d02c : │ │ │ │ +0007d030 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (7d0dc ) │ │ │ │ + ldr r4, [pc, #160] @ (7d0e0 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (7d0e0 ) │ │ │ │ + ldr r2, [pc, #160] @ (7d0e4 ) │ │ │ │ mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (7d0e4 ) │ │ │ │ + ldr r1, [pc, #148] @ (7d0e8 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 7d0be │ │ │ │ + cbz r0, 7d0c2 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7d0a6 │ │ │ │ + blt.n 7d0aa │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 7d0ae │ │ │ │ + bge.n 7d0b2 │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (7d0e8 ) │ │ │ │ + ldr r0, [pc, #104] @ (7d0ec ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (7d0ec ) │ │ │ │ - ldr r3, [pc, #76] @ (7d0e0 ) │ │ │ │ + ldr r2, [pc, #92] @ (7d0f0 ) │ │ │ │ + ldr r3, [pc, #76] @ (7d0e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7d0d4 │ │ │ │ + bne.n 7d0d8 │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n 7d07c │ │ │ │ + b.n 7d080 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 7d0d8 │ │ │ │ + cbnz r2, 7d0dc │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7d08e │ │ │ │ - ldr r1, [pc, #48] @ (7d0f0 ) │ │ │ │ + b.n 7d092 │ │ │ │ + ldr r1, [pc, #48] @ (7d0f4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7d062 │ │ │ │ + bne.n 7d066 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n 7d07c │ │ │ │ + b.n 7d080 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.n 7d07e │ │ │ │ - str r0, [sp, #824] @ 0x338 │ │ │ │ + b.n 7d082 │ │ │ │ + str r0, [sp, #808] @ 0x328 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, r3] │ │ │ │ + strb r6, [r0, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, sp, #352 @ 0x160 │ │ │ │ + add r3, sp, #560 @ 0x230 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [sp, #504] @ 0x1f8 │ │ │ │ + str r0, [sp, #488] @ 0x1e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, sp, #776 @ 0x308 │ │ │ │ + add r0, sp, #840 @ 0x348 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007d0f4 : │ │ │ │ +0007d0f8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (7d1a4 ) │ │ │ │ + ldr r4, [pc, #160] @ (7d1a8 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (7d1a8 ) │ │ │ │ + ldr r2, [pc, #160] @ (7d1ac ) │ │ │ │ mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (7d1ac ) │ │ │ │ + ldr r1, [pc, #148] @ (7d1b0 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 7d186 │ │ │ │ + cbz r0, 7d18a │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7d16e │ │ │ │ + blt.n 7d172 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 7d176 │ │ │ │ + bge.n 7d17a │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (7d1b0 ) │ │ │ │ + ldr r0, [pc, #104] @ (7d1b4 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (7d1b4 ) │ │ │ │ - ldr r3, [pc, #76] @ (7d1a8 ) │ │ │ │ + ldr r2, [pc, #92] @ (7d1b8 ) │ │ │ │ + ldr r3, [pc, #76] @ (7d1ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7d19c │ │ │ │ + bne.n 7d1a0 │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n 7d144 │ │ │ │ + b.n 7d148 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 7d1a0 │ │ │ │ + cbnz r2, 7d1a4 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7d156 │ │ │ │ - ldr r1, [pc, #48] @ (7d1b8 ) │ │ │ │ + b.n 7d15a │ │ │ │ + ldr r1, [pc, #48] @ (7d1bc ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7d12a │ │ │ │ + bne.n 7d12e │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n 7d144 │ │ │ │ + b.n 7d148 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.n 7d146 │ │ │ │ - str r0, [sp, #24] │ │ │ │ + b.n 7d14a │ │ │ │ + str r0, [sp, #8] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, r0] │ │ │ │ + strb r6, [r7, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, sp, #608 @ 0x260 │ │ │ │ + add r2, sp, #816 @ 0x330 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r6, [r6, #60] @ 0x3c │ │ │ │ + ldrh r2, [r6, #60] @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, pc, #1000 @ (adr r7, 7d5a4 ) │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007d1bc : │ │ │ │ +0007d1c0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #160] @ (7d26c ) │ │ │ │ + ldr r5, [pc, #160] @ (7d270 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r3, [pc, #160] @ (7d270 ) │ │ │ │ + ldr r3, [pc, #160] @ (7d274 ) │ │ │ │ add r5, pc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7d228 │ │ │ │ + blt.n 7d22c │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsrs r0, r1, #31 │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ orrlt.w r0, r0, #1 │ │ │ │ - cbz r0, 7d230 │ │ │ │ + cbz r0, 7d234 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #116] @ (7d274 ) │ │ │ │ + ldr r0, [pc, #116] @ (7d278 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #100] @ (7d278 ) │ │ │ │ - ldr r3, [pc, #92] @ (7d270 ) │ │ │ │ + ldr r2, [pc, #100] @ (7d27c ) │ │ │ │ + ldr r3, [pc, #92] @ (7d274 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7d266 │ │ │ │ + bne.n 7d26a │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7d1fe │ │ │ │ + b.n 7d202 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ lsrs r2, r0, #31 │ │ │ │ cmp r1, r0 │ │ │ │ it lt │ │ │ │ orrlt.w r2, r2, #1 │ │ │ │ - cbz r2, 7d246 │ │ │ │ + cbz r2, 7d24a │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 7d1fe │ │ │ │ + b.n 7d202 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - bge.n 7d25a │ │ │ │ + bge.n 7d25e │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7d1fe │ │ │ │ + b.n 7d202 │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7d210 │ │ │ │ + b.n 7d214 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r0, [r0, #58] @ 0x3a │ │ │ │ + ldrh r4, [r7, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #928 @ 0x3a0 │ │ │ │ + add r2, sp, #112 @ 0x70 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r4, [r7, #54] @ 0x36 │ │ │ │ + ldrh r0, [r7, #54] @ 0x36 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007d27c : │ │ │ │ +0007d280 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r5, r2 │ │ │ │ - ldr.w r2, [pc, #3220] @ 7df24 │ │ │ │ - ldr.w r3, [pc, #3220] @ 7df28 │ │ │ │ + ldr.w r2, [pc, #3220] @ 7df28 │ │ │ │ + ldr.w r3, [pc, #3220] @ 7df2c │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ mov r4, r1 │ │ │ │ - ldr.w r1, [pc, #3212] @ 7df2c │ │ │ │ + ldr.w r1, [pc, #3212] @ 7df30 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r8, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ @@ -33031,110 +32973,110 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #3156] @ 7df30 │ │ │ │ + ldr.w r1, [pc, #3156] @ 7df34 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #3148] @ 7df34 │ │ │ │ + ldr.w r1, [pc, #3148] @ 7df38 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ orr.w r9, sl, fp │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #3132] @ 7df38 │ │ │ │ + ldr.w r1, [pc, #3132] @ 7df3c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ orr.w r2, r7, r0 │ │ │ │ orrs.w r2, r2, r9 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #24] │ │ │ │ - beq.w 7d474 │ │ │ │ + beq.w 7d478 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ cmp r6, #0 │ │ │ │ - blt.w 7d480 │ │ │ │ + blt.w 7d484 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ str r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.w 7d488 │ │ │ │ + blt.w 7d48c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r6, #1 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r3, r6 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ - blt.w 7d490 │ │ │ │ + blt.w 7d494 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.w 7d498 │ │ │ │ + ble.w 7d49c │ │ │ │ ldrd r2, r3, [sp, #44] @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ cmp.w r9, #0 │ │ │ │ - bne.w 7d4a0 │ │ │ │ - cbz r7, 7d368 │ │ │ │ + bne.w 7d4a4 │ │ │ │ + cbz r7, 7d36c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r6, r3 │ │ │ │ - bge.w 7de8a │ │ │ │ + bge.w 7de8e │ │ │ │ cmp r6, r1 │ │ │ │ - bgt.w 7d498 │ │ │ │ + bgt.w 7d49c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 7d4ca │ │ │ │ + ble.w 7d4ce │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 7d5aa │ │ │ │ + bne.w 7d5ae │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r6, r3 │ │ │ │ - blt.w 7d508 │ │ │ │ + blt.w 7d50c │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w 7d590 │ │ │ │ + ble.w 7d594 │ │ │ │ vmov s15, r2 │ │ │ │ vmov.f64 d6, #38 @ 0x41300000 11.0 │ │ │ │ vmov.f64 d5, #24 @ 0x40c00000 6.0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vmul.f64 d7, d7, d6 │ │ │ │ vdiv.f64 d6, d7, d5 │ │ │ │ vcvt.s32.f64 s12, d6 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w 7d6e8 │ │ │ │ + beq.w 7d6ec │ │ │ │ rsb r7, r3, r3, lsl #3 │ │ │ │ vmov r3, s12 │ │ │ │ cmp r6, r3 │ │ │ │ - blt.w 7d884 │ │ │ │ - ldr.w r6, [pc, #2944] @ 7df3c │ │ │ │ + blt.w 7d888 │ │ │ │ + ldr.w r6, [pc, #2944] @ 7df40 │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r2, [pc, #2940] @ 7df40 │ │ │ │ - ldr.w r1, [pc, #2940] @ 7df44 │ │ │ │ + ldr.w r2, [pc, #2940] @ 7df44 │ │ │ │ + ldr.w r1, [pc, #2940] @ 7df48 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w sl, r6, #4 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r9, r2 │ │ │ │ strd sl, sl, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd sl, sl, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w r1, [pc, #2908] @ 7df48 │ │ │ │ + ldr.w r1, [pc, #2908] @ 7df4c │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ @@ -33153,116 +33095,116 @@ │ │ │ │ it lt │ │ │ │ movlt r6, r1 │ │ │ │ vmov s15, r6 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cmp r2, r3 │ │ │ │ vstr d7, [r1] │ │ │ │ - ble.n 7d4e6 │ │ │ │ + ble.n 7d4ea │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ - beq.w 7d5a2 │ │ │ │ + beq.w 7d5a6 │ │ │ │ movs r3, #12 │ │ │ │ mvn.w r2, #11 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr.w r0, [pc, #2824] @ 7df4c │ │ │ │ + ldr.w r0, [pc, #2824] @ 7df50 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr.w r2, [pc, #2808] @ 7df50 │ │ │ │ - ldr.w r3, [pc, #2764] @ 7df28 │ │ │ │ + ldr.w r2, [pc, #2808] @ 7df54 │ │ │ │ + ldr.w r3, [pc, #2764] @ 7df2c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 7e12e │ │ │ │ + bne.w 7e132 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str.w r2, [r8] │ │ │ │ - b.n 7d442 │ │ │ │ + b.n 7d446 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 7d47a │ │ │ │ + b.n 7d47e │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 7d47a │ │ │ │ + b.n 7d47e │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7d47a │ │ │ │ + b.n 7d47e │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ - b.n 7d47a │ │ │ │ + b.n 7d47e │ │ │ │ cmp r6, r1 │ │ │ │ - bgt.n 7d498 │ │ │ │ + bgt.n 7d49c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 7d4ca │ │ │ │ + ble.n 7d4ce │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.n 7d4d2 │ │ │ │ + bne.n 7d4d6 │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.n 7d4e0 │ │ │ │ + bne.n 7d4e4 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.w 7d372 │ │ │ │ + beq.w 7d376 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r6, r1 │ │ │ │ it ge │ │ │ │ cmpge r1, r3 │ │ │ │ - ble.w 7d372 │ │ │ │ + ble.w 7d376 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 7d47a │ │ │ │ + b.n 7d47e │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, r3 │ │ │ │ - bgt.n 7d4ca │ │ │ │ + bgt.n 7d4ce │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.w 7d372 │ │ │ │ + beq.w 7d376 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.n 7d4ca │ │ │ │ - b.n 7d4b8 │ │ │ │ + blt.n 7d4ce │ │ │ │ + b.n 7d4bc │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7d5aa │ │ │ │ + bne.n 7d5ae │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7d59e │ │ │ │ + beq.n 7d5a2 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7d59a │ │ │ │ + beq.n 7d59e │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7d454 │ │ │ │ + b.n 7d458 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n 7d590 │ │ │ │ + ble.n 7d594 │ │ │ │ vmov s15, r2 │ │ │ │ vmov.f64 d6, #38 @ 0x41300000 11.0 │ │ │ │ vmov.f64 d5, #24 @ 0x40c00000 6.0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vmul.f64 d7, d7, d6 │ │ │ │ vdiv.f64 d6, d7, d5 │ │ │ │ vcvt.s32.f64 s12, d6 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n 7d5ae │ │ │ │ + beq.n 7d5b2 │ │ │ │ vmov r2, s12 │ │ │ │ rsb sl, r6, r6, lsl #3 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w 7d82a │ │ │ │ - ldr.w r7, [pc, #2584] @ 7df54 │ │ │ │ + blt.w 7d82e │ │ │ │ + ldr.w r7, [pc, #2584] @ 7df58 │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r2, [pc, #2580] @ 7df58 │ │ │ │ - ldr.w r1, [pc, #2580] @ 7df5c │ │ │ │ + ldr.w r2, [pc, #2580] @ 7df5c │ │ │ │ + ldr.w r1, [pc, #2580] @ 7df60 │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add.w r9, r7, #4 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov fp, r2 │ │ │ │ @@ -33271,57 +33213,57 @@ │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r1, [pc, #2540] @ 7df60 │ │ │ │ + ldr.w r1, [pc, #2540] @ 7df64 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r6, r2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mla r6, r0, r2, r6 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r2, sl │ │ │ │ - b.n 7d410 │ │ │ │ + b.n 7d414 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movs r2, #1 │ │ │ │ vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ - b.n 7d426 │ │ │ │ + b.n 7d42a │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 7d454 │ │ │ │ + b.n 7d458 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 7d454 │ │ │ │ + b.n 7d458 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7d59e │ │ │ │ + beq.n 7d5a2 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7d442 │ │ │ │ + b.n 7d446 │ │ │ │ mul.w r3, r6, r6 │ │ │ │ vmov r2, s12 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ add.w r3, r3, r6, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w 7d8e0 │ │ │ │ + blt.w 7d8e4 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 7d9f8 │ │ │ │ + bne.w 7d9fc │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.w 7dce0 │ │ │ │ + bne.w 7dce4 │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.n 7d590 │ │ │ │ - ldr.w r3, [pc, #2436] @ 7df64 │ │ │ │ - ldr.w r2, [pc, #2436] @ 7df68 │ │ │ │ + beq.n 7d594 │ │ │ │ + ldr.w r3, [pc, #2436] @ 7df68 │ │ │ │ + ldr.w r2, [pc, #2436] @ 7df6c │ │ │ │ add r3, pc │ │ │ │ - ldr.w r1, [pc, #2436] @ 7df6c │ │ │ │ + ldr.w r1, [pc, #2436] @ 7df70 │ │ │ │ mov sl, r3 │ │ │ │ add.w r9, r3, #4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -33333,38 +33275,38 @@ │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ mov r2, fp │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ - ldr.w r1, [pc, #2388] @ 7df70 │ │ │ │ + ldr.w r1, [pc, #2388] @ 7df74 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mla r6, r0, r7, r6 │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, fp │ │ │ │ cmp r6, r3 │ │ │ │ - ldr.w r1, [pc, #2364] @ 7df74 │ │ │ │ + ldr.w r1, [pc, #2364] @ 7df78 │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, sl │ │ │ │ blx 5fe70 │ │ │ │ strd r4, r9, [sp, #4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, r3 │ │ │ │ - ldr.w r7, [pc, #2336] @ 7df78 │ │ │ │ - ldr.w r2, [pc, #2336] @ 7df7c │ │ │ │ + ldr.w r7, [pc, #2336] @ 7df7c │ │ │ │ + ldr.w r2, [pc, #2336] @ 7df80 │ │ │ │ add r7, pc │ │ │ │ mla r6, r0, r3, r6 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ cmp r6, r3 │ │ │ │ mov r0, sl │ │ │ │ @@ -33381,15 +33323,15 @@ │ │ │ │ str.w r9, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ mla r3, r2, r6, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #2276] @ 7df80 │ │ │ │ + ldr.w r2, [pc, #2276] @ 7df84 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ @@ -33412,77 +33354,77 @@ │ │ │ │ add r2, r0 │ │ │ │ add r2, r6 │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 7d426 │ │ │ │ + b.n 7d42a │ │ │ │ mov r2, r3 │ │ │ │ mul.w r3, r3, r3 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ vmov r3, s12 │ │ │ │ cmp r6, r3 │ │ │ │ - blt.w 7d934 │ │ │ │ + blt.w 7d938 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 7db00 │ │ │ │ + bne.w 7db04 │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.w 7dc00 │ │ │ │ + bne.w 7dc04 │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.w 7d590 │ │ │ │ - ldr.w r3, [pc, #2152] @ 7df84 │ │ │ │ - ldr.w r2, [pc, #2152] @ 7df88 │ │ │ │ + beq.w 7d594 │ │ │ │ + ldr.w r3, [pc, #2152] @ 7df88 │ │ │ │ + ldr.w r2, [pc, #2152] @ 7df8c │ │ │ │ add r3, pc │ │ │ │ - ldr.w r1, [pc, #2152] @ 7df8c │ │ │ │ + ldr.w r1, [pc, #2152] @ 7df90 │ │ │ │ mov fp, r3 │ │ │ │ add.w sl, r3, #4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r7, r2 │ │ │ │ strd sl, sl, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r5, sl, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr.w r1, [pc, #2116] @ 7df90 │ │ │ │ + ldr.w r1, [pc, #2116] @ 7df94 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ ldr.w r9, [r4] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, fp │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mla r6, r0, r9, r6 │ │ │ │ strd sl, sl, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ cmp r6, r3 │ │ │ │ - ldr.w r1, [pc, #2076] @ 7df94 │ │ │ │ + ldr.w r1, [pc, #2076] @ 7df98 │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, fp │ │ │ │ blx 5fe70 │ │ │ │ strd r5, sl, [sp, #4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r6, r3 │ │ │ │ - ldr.w r7, [pc, #2048] @ 7df98 │ │ │ │ - ldr.w r2, [pc, #2048] @ 7df9c │ │ │ │ + ldr.w r7, [pc, #2048] @ 7df9c │ │ │ │ + ldr.w r2, [pc, #2048] @ 7dfa0 │ │ │ │ add r7, pc │ │ │ │ mla r6, r0, r3, r6 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ cmp r6, r3 │ │ │ │ mov r0, fp │ │ │ │ @@ -33500,15 +33442,15 @@ │ │ │ │ mov r0, fp │ │ │ │ mla r3, r2, r6, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1988] @ 7dfa0 │ │ │ │ + ldr.w r2, [pc, #1988] @ 7dfa4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r7, r6, r6, lsl #1 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -33532,20 +33474,20 @@ │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add r2, r0 │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 7d426 │ │ │ │ + b.n 7d42a │ │ │ │ add r3, r6 │ │ │ │ - ldr.w r0, [pc, #1908] @ 7dfa4 │ │ │ │ + ldr.w r0, [pc, #1908] @ 7dfa8 │ │ │ │ mov r9, r3 │ │ │ │ - ldr.w r2, [pc, #1908] @ 7dfa8 │ │ │ │ - ldr.w r1, [pc, #1908] @ 7dfac │ │ │ │ + ldr.w r2, [pc, #1908] @ 7dfac │ │ │ │ + ldr.w r1, [pc, #1908] @ 7dfb0 │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ adds r7, r0, #4 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -33566,20 +33508,20 @@ │ │ │ │ it lt │ │ │ │ movlt r0, r2 │ │ │ │ cmp r6, r0 │ │ │ │ it lt │ │ │ │ movlt r6, r0 │ │ │ │ vmov s15, r6 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 7d426 │ │ │ │ - ldr.w r0, [pc, #1832] @ 7dfb0 │ │ │ │ + b.n 7d42a │ │ │ │ + ldr.w r0, [pc, #1832] @ 7dfb4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - ldr.w r2, [pc, #1832] @ 7dfb4 │ │ │ │ + ldr.w r2, [pc, #1832] @ 7dfb8 │ │ │ │ add r0, pc │ │ │ │ - ldr.w r1, [pc, #1828] @ 7dfb8 │ │ │ │ + ldr.w r1, [pc, #1828] @ 7dfbc │ │ │ │ add r6, r3 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add.w ip, r0, #4 │ │ │ │ str r5, [sp, #0] │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ @@ -33601,85 +33543,85 @@ │ │ │ │ it lt │ │ │ │ movlt r6, r2 │ │ │ │ cmp r0, r6 │ │ │ │ it lt │ │ │ │ movlt r0, r6 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 7d426 │ │ │ │ - ldr.w r0, [pc, #1752] @ 7dfbc │ │ │ │ + b.n 7d42a │ │ │ │ + ldr.w r0, [pc, #1752] @ 7dfc0 │ │ │ │ add r3, r6 │ │ │ │ - ldr.w r2, [pc, #1752] @ 7dfc0 │ │ │ │ + ldr.w r2, [pc, #1752] @ 7dfc4 │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ - ldr.w r1, [pc, #1748] @ 7dfc4 │ │ │ │ + ldr.w r1, [pc, #1748] @ 7dfc8 │ │ │ │ add r0, pc │ │ │ │ add.w r9, r0, #4 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mla r6, r0, r3, r6 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 7dd96 │ │ │ │ + bne.w 7dd9a │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.w 7e084 │ │ │ │ + bne.w 7e088 │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.w 7e0e6 │ │ │ │ + bne.w 7e0ea │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r2, #1 │ │ │ │ vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - b.n 7d426 │ │ │ │ - ldr.w r0, [pc, #1680] @ 7dfc8 │ │ │ │ + b.n 7d42a │ │ │ │ + ldr.w r0, [pc, #1680] @ 7dfcc │ │ │ │ adds r2, r6, r2 │ │ │ │ - ldr.w r1, [pc, #1680] @ 7dfcc │ │ │ │ + ldr.w r1, [pc, #1680] @ 7dfd0 │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - ldr.w r2, [pc, #1672] @ 7dfd0 │ │ │ │ + ldr.w r2, [pc, #1672] @ 7dfd4 │ │ │ │ adds r6, r0, #4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add.w r9, r3, r3, lsl #1 │ │ │ │ mla r0, r0, r2, r9 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 7de32 │ │ │ │ + bne.w 7de36 │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.w 7de98 │ │ │ │ + bne.w 7de9c │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.n 7d928 │ │ │ │ + beq.n 7d92c │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr.w fp, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r7, [r4, #0] │ │ │ │ - ldr.w r1, [pc, #1608] @ 7dfd4 │ │ │ │ + ldr.w r1, [pc, #1608] @ 7dfd8 │ │ │ │ add.w r9, r3, r3, lsl #1 │ │ │ │ - ldr.w r2, [pc, #1604] @ 7dfd8 │ │ │ │ + ldr.w r2, [pc, #1604] @ 7dfdc │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, fp │ │ │ │ mov sl, r1 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mla r9, r0, r7, r9 │ │ │ │ - ldr.w r2, [pc, #1584] @ 7dfdc │ │ │ │ + ldr.w r2, [pc, #1584] @ 7dfe0 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #8] │ │ │ │ cmp r9, r3 │ │ │ │ add r2, pc │ │ │ │ it lt │ │ │ │ movlt r9, r3 │ │ │ │ mov r0, fp │ │ │ │ @@ -33702,19 +33644,19 @@ │ │ │ │ movlt r1, #1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 7d426 │ │ │ │ - ldr.w r7, [pc, #1508] @ 7dfe0 │ │ │ │ + b.n 7d42a │ │ │ │ + ldr.w r7, [pc, #1508] @ 7dfe4 │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w sl, [pc, #1508] @ 7dfe4 │ │ │ │ - ldr.w r1, [pc, #1508] @ 7dfe8 │ │ │ │ + ldr.w sl, [pc, #1508] @ 7dfe8 │ │ │ │ + ldr.w r1, [pc, #1508] @ 7dfec │ │ │ │ add r7, pc │ │ │ │ add sl, pc │ │ │ │ add.w r9, r7, #4 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -33723,39 +33665,39 @@ │ │ │ │ strd r4, r9, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r1, [pc, #1464] @ 7dfec │ │ │ │ + ldr.w r1, [pc, #1464] @ 7dff0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ cmp r6, r3 │ │ │ │ - ldr.w r1, [pc, #1440] @ 7dff0 │ │ │ │ + ldr.w r1, [pc, #1440] @ 7dff4 │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ blx 5fe70 │ │ │ │ strd r4, r9, [sp, #4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, r3 │ │ │ │ - ldr.w sl, [pc, #1412] @ 7dff4 │ │ │ │ - ldr.w r2, [pc, #1412] @ 7dff8 │ │ │ │ + ldr.w sl, [pc, #1412] @ 7dff8 │ │ │ │ + ldr.w r2, [pc, #1412] @ 7dffc │ │ │ │ add sl, pc │ │ │ │ mla r6, r0, r3, r6 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ mov r1, sl │ │ │ │ cmp r6, r3 │ │ │ │ mov r0, r7 │ │ │ │ @@ -33773,15 +33715,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ mla r3, r2, r6, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1352] @ 7dffc │ │ │ │ + ldr.w r2, [pc, #1352] @ 7e000 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add.w r2, r6, r6, lsl #1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -33804,70 +33746,70 @@ │ │ │ │ add r2, r6 │ │ │ │ add r2, r7 │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 7d426 │ │ │ │ - ldr.w r6, [pc, #1276] @ 7e000 │ │ │ │ + b.n 7d42a │ │ │ │ + ldr.w r6, [pc, #1276] @ 7e004 │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w sl, [pc, #1276] @ 7e004 │ │ │ │ - ldr.w r1, [pc, #1276] @ 7e008 │ │ │ │ + ldr.w sl, [pc, #1276] @ 7e008 │ │ │ │ + ldr.w r1, [pc, #1276] @ 7e00c │ │ │ │ add r6, pc │ │ │ │ add sl, pc │ │ │ │ adds r7, r6, #4 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w r1, [pc, #1244] @ 7e00c │ │ │ │ + ldr.w r1, [pc, #1244] @ 7e010 │ │ │ │ ldr.w r9, [r5] │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mla r9, r0, r9, r9 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ cmp r9, r3 │ │ │ │ - ldr.w r1, [pc, #1208] @ 7e010 │ │ │ │ + ldr.w r1, [pc, #1208] @ 7e014 │ │ │ │ it lt │ │ │ │ movlt r9, r3 │ │ │ │ str.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr.w r9, [r5] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov.w r3, r9, lsl #1 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ add r9, r3 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w sl, [pc, #1172] @ 7e014 │ │ │ │ + ldr.w sl, [pc, #1172] @ 7e018 │ │ │ │ mla r3, r0, r3, r9 │ │ │ │ ldr.w r9, [r5] │ │ │ │ add sl, pc │ │ │ │ mov r0, r6 │ │ │ │ cmp r3, r2 │ │ │ │ mov r1, sl │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1152] @ 7e018 │ │ │ │ + ldr.w r2, [pc, #1152] @ 7e01c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ add.w r3, r9, r9, lsl #1 │ │ │ │ mov r2, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ @@ -33876,15 +33818,15 @@ │ │ │ │ mov r1, sl │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1112] @ 7e01c │ │ │ │ + ldr.w r2, [pc, #1112] @ 7e020 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add.w r2, r6, r6, lsl #1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -33901,70 +33843,70 @@ │ │ │ │ movlt r7, r1 │ │ │ │ cmp r7, r0 │ │ │ │ ite ge │ │ │ │ addge r1, r2, r7 │ │ │ │ addlt r1, r2, r0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ add r2, r7 │ │ │ │ - b.n 7d6d6 │ │ │ │ - ldr.w r6, [pc, #1052] @ 7e020 │ │ │ │ + b.n 7d6da │ │ │ │ + ldr.w r6, [pc, #1052] @ 7e024 │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w sl, [pc, #1052] @ 7e024 │ │ │ │ - ldr.w r1, [pc, #1052] @ 7e028 │ │ │ │ + ldr.w sl, [pc, #1052] @ 7e028 │ │ │ │ + ldr.w r1, [pc, #1052] @ 7e02c │ │ │ │ add r6, pc │ │ │ │ add sl, pc │ │ │ │ adds r7, r6, #4 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr r1, [pc, #1020] @ (7e02c ) │ │ │ │ + ldr r1, [pc, #1020] @ (7e030 ) │ │ │ │ ldr.w r9, [r5] │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mla r9, r0, r9, r9 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ cmp r9, r3 │ │ │ │ - ldr r1, [pc, #984] @ (7e030 ) │ │ │ │ + ldr r1, [pc, #984] @ (7e034 ) │ │ │ │ it lt │ │ │ │ movlt r9, r3 │ │ │ │ str.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr.w r9, [r5] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov.w r3, r9, lsl #1 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ add r9, r3 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w sl, [pc, #952] @ 7e034 │ │ │ │ + ldr.w sl, [pc, #952] @ 7e038 │ │ │ │ mla r3, r0, r3, r9 │ │ │ │ ldr.w r9, [r5] │ │ │ │ add sl, pc │ │ │ │ mov r0, r6 │ │ │ │ cmp r3, r2 │ │ │ │ mov r1, sl │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #932] @ (7e038 ) │ │ │ │ + ldr r2, [pc, #932] @ (7e03c ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ add.w r3, r9, r9, lsl #1 │ │ │ │ mov r2, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ @@ -33973,31 +33915,31 @@ │ │ │ │ mov r1, sl │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #892] @ (7e03c ) │ │ │ │ + ldr r2, [pc, #892] @ (7e040 ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add.w r1, r6, r6, lsl #1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mla r0, r0, r6, r1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r6, r2, r2, lsl #1 │ │ │ │ mul.w r2, r2, r2 │ │ │ │ - b.n 7dbe6 │ │ │ │ - ldr r7, [pc, #860] @ (7e040 ) │ │ │ │ + b.n 7dbea │ │ │ │ + ldr r7, [pc, #860] @ (7e044 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w sl, [pc, #860] @ 7e044 │ │ │ │ - ldr r1, [pc, #860] @ (7e048 ) │ │ │ │ + ldr.w sl, [pc, #860] @ 7e048 │ │ │ │ + ldr r1, [pc, #860] @ (7e04c ) │ │ │ │ add r7, pc │ │ │ │ add sl, pc │ │ │ │ add.w r9, r7, #4 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -34006,39 +33948,39 @@ │ │ │ │ strd r4, r9, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #820] @ (7e04c ) │ │ │ │ + ldr r1, [pc, #820] @ (7e050 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ cmp r6, r3 │ │ │ │ - ldr r1, [pc, #800] @ (7e050 ) │ │ │ │ + ldr r1, [pc, #800] @ (7e054 ) │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ blx 5fe70 │ │ │ │ strd r4, r9, [sp, #4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, r3 │ │ │ │ - ldr.w sl, [pc, #772] @ 7e054 │ │ │ │ - ldr r2, [pc, #772] @ (7e058 ) │ │ │ │ + ldr.w sl, [pc, #772] @ 7e058 │ │ │ │ + ldr r2, [pc, #772] @ (7e05c ) │ │ │ │ add sl, pc │ │ │ │ mla r6, r0, r3, r6 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ mov r1, sl │ │ │ │ cmp r6, r3 │ │ │ │ mov r0, r7 │ │ │ │ @@ -34055,28 +33997,28 @@ │ │ │ │ str.w r9, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ mla r3, r2, r6, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #716] @ (7e05c ) │ │ │ │ + ldr r2, [pc, #716] @ (7e060 ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ - b.n 7d6a0 │ │ │ │ + b.n 7d6a4 │ │ │ │ strd r5, r9, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr r7, [pc, #704] @ (7e060 ) │ │ │ │ + ldr r7, [pc, #704] @ (7e064 ) │ │ │ │ ldr.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ add r7, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r1, r7 │ │ │ │ - ldr r2, [pc, #692] @ (7e064 ) │ │ │ │ + ldr r2, [pc, #692] @ (7e068 ) │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ add.w r3, r6, r6, lsl #1 │ │ │ │ mov r2, r0 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ strd r5, r4, [sp] │ │ │ │ @@ -34084,15 +34026,15 @@ │ │ │ │ mov r0, sl │ │ │ │ mla r3, r2, r6, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #656] @ (7e068 ) │ │ │ │ + ldr r2, [pc, #656] @ (7e06c ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr.w ip, [r5] │ │ │ │ @@ -34117,23 +34059,23 @@ │ │ │ │ addge r1, r1, r7 │ │ │ │ addlt r1, r1, r6 │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.w 7d426 │ │ │ │ + b.w 7d42a │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w r9, [pc, #560] @ 7e06c │ │ │ │ + ldr.w r9, [pc, #560] @ 7e070 │ │ │ │ ldr.w sl, [sp, #44] @ 0x2c │ │ │ │ ldr r7, [r5, #0] │ │ │ │ add r9, pc │ │ │ │ - ldr r2, [pc, #552] @ (7e070 ) │ │ │ │ + ldr r2, [pc, #552] @ (7e074 ) │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ add.w r3, r7, r7, lsl #1 │ │ │ │ mov r2, r0 │ │ │ │ @@ -34143,37 +34085,37 @@ │ │ │ │ mov r0, sl │ │ │ │ mla r3, r2, r7, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #512] @ (7e074 ) │ │ │ │ + ldr r2, [pc, #512] @ (7e078 ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr.w ip, [r4] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - b.n 7ddec │ │ │ │ + b.n 7ddf0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.w 7d4be │ │ │ │ - b.w 7d4ca │ │ │ │ + bgt.w 7d4c2 │ │ │ │ + b.w 7d4ce │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w r9, [pc, #468] @ 7e078 │ │ │ │ + ldr.w r9, [pc, #468] @ 7e07c │ │ │ │ ldr.w sl, [sp, #44] @ 0x2c │ │ │ │ ldr r7, [r5, #0] │ │ │ │ add r9, pc │ │ │ │ - ldr r2, [pc, #460] @ (7e07c ) │ │ │ │ + ldr r2, [pc, #460] @ (7e080 ) │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ add.w r3, r7, r7, lsl #1 │ │ │ │ mov r2, r0 │ │ │ │ @@ -34183,15 +34125,15 @@ │ │ │ │ mov r0, sl │ │ │ │ mla r3, r2, r7, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #420] @ (7e080 ) │ │ │ │ + ldr r2, [pc, #420] @ (7e084 ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r6, r6, lsl #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ @@ -34213,291 +34155,291 @@ │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ cmp r1, r6 │ │ │ │ it lt │ │ │ │ movlt r1, r6 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.w 7d426 │ │ │ │ - ldrh r0, [r7, #50] @ 0x32 │ │ │ │ + b.w 7d42a │ │ │ │ + ldrh r4, [r6, #50] @ 0x32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #816 @ (adr r7, 7e260 ) │ │ │ │ + add r7, pc, #992 @ (adr r7, 7e314 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r7, pc, #608 @ (adr r7, 7e194 ) │ │ │ │ + add r7, pc, #784 @ (adr r7, 7e248 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r7, pc, #568 @ (adr r7, 7e170 ) │ │ │ │ + add r7, pc, #744 @ (adr r7, 7e224 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r7, pc, #512 @ (adr r7, 7e13c ) │ │ │ │ + add r7, pc, #688 @ (adr r7, 7e1f0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stc 0, cr0, [ip, #-384] @ 0xfffffe80 │ │ │ │ - add r5, pc, #968 @ (adr r5, 7e30c ) │ │ │ │ + stc 0, cr0, [r8, #-384] @ 0xfffffe80 │ │ │ │ + add r6, pc, #8 @ (adr r6, 7df50 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r7, pc, #688 @ (adr r7, 7e1f8 ) │ │ │ │ + add r7, pc, #832 @ (adr r7, 7e28c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r7, pc, #328 @ (adr r7, 7e094 ) │ │ │ │ + add r7, pc, #536 @ (adr r7, 7e168 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r7, pc, #760 @ (adr r7, 7e248 ) │ │ │ │ + add r7, pc, #968 @ (adr r7, 7e31c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r4, [r6, #36] @ 0x24 │ │ │ │ + ldrh r0, [r6, #36] @ 0x24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xeb8c0060 │ │ │ │ - add r4, pc, #456 @ (adr r4, 7e124 ) │ │ │ │ + @ instruction: 0xeb880060 │ │ │ │ + add r4, pc, #520 @ (adr r4, 7e168 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r6, pc, #112 @ (adr r6, 7dfd0 ) │ │ │ │ + add r6, pc, #288 @ (adr r6, 7e084 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r5, pc, #848 @ (adr r5, 7e2b4 ) │ │ │ │ + add r6, pc, #32 @ (adr r6, 7df88 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xeaf00060 │ │ │ │ - add r3, pc, #816 @ (adr r3, 7e29c ) │ │ │ │ + @ instruction: 0xeaec0060 │ │ │ │ + add r3, pc, #880 @ (adr r3, 7e2e0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r5, pc, #488 @ (adr r5, 7e158 ) │ │ │ │ + add r5, pc, #664 @ (adr r5, 7e20c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r5, pc, #904 @ (adr r5, 7e2fc ) │ │ │ │ + add r6, pc, #88 @ (adr r6, 7dfd0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r5, pc, #48 @ (adr r5, 7dfa8 ) │ │ │ │ + add r5, pc, #256 @ (adr r5, 7e07c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r5, pc, #288 @ (adr r5, 7e09c ) │ │ │ │ + add r5, pc, #528 @ (adr r5, 7e190 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r4, pc, #224 @ (adr r4, 7e060 ) │ │ │ │ + add r4, pc, #336 @ (adr r4, 7e0d4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r5, pc, #376 @ (adr r5, 7e0fc ) │ │ │ │ + add r5, pc, #584 @ (adr r5, 7e1d0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xe9b40060 │ │ │ │ - add r2, pc, #576 @ (adr r2, 7e1cc ) │ │ │ │ + @ instruction: 0xe9b00060 │ │ │ │ + add r2, pc, #640 @ (adr r2, 7e210 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r4, pc, #312 @ (adr r4, 7e0c8 ) │ │ │ │ + add r4, pc, #456 @ (adr r4, 7e15c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r4, pc, #624 @ (adr r4, 7e204 ) │ │ │ │ + add r4, pc, #832 @ (adr r4, 7e2d8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r3, pc, #816 @ (adr r3, 7e2c8 ) │ │ │ │ + add r4, pc, #0 @ (adr r4, 7df9c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r4, pc, #32 @ (adr r4, 7dfbc ) │ │ │ │ + add r4, pc, #272 @ (adr r4, 7e0b0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r2, pc, #984 @ (adr r2, 7e378 ) │ │ │ │ + add r3, pc, #72 @ (adr r3, 7dfec ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r4, pc, #104 @ (adr r4, 7e00c ) │ │ │ │ + add r4, pc, #312 @ (adr r4, 7e0e0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia.w r6, {r5, r6} │ │ │ │ - add r1, pc, #496 @ (adr r1, 7e19c ) │ │ │ │ + ldmia.w r2, {r5, r6} │ │ │ │ + add r1, pc, #560 @ (adr r1, 7e1e0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r3, pc, #40 @ (adr r3, 7dfd8 ) │ │ │ │ + add r3, pc, #248 @ (adr r3, 7e0ac ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strex r0, r0, [r6, #384] @ 0x180 │ │ │ │ - add r1, pc, #152 @ (adr r1, 7e050 ) │ │ │ │ + strex r0, r0, [r2, #384] @ 0x180 │ │ │ │ + add r1, pc, #216 @ (adr r1, 7e094 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r2, pc, #712 @ (adr r2, 7e284 ) │ │ │ │ + add r2, pc, #920 @ (adr r2, 7e358 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7df84 │ │ │ │ + b.n 7df80 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #776 @ (adr r0, 7e2cc ) │ │ │ │ + add r0, pc, #840 @ (adr r0, 7e310 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r2, pc, #312 @ (adr r2, 7e100 ) │ │ │ │ + add r2, pc, #520 @ (adr r2, 7e1d4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7def0 │ │ │ │ + b.n 7deec │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, pc, #8 @ (adr r2, 7dfd8 ) │ │ │ │ + add r2, pc, #216 @ (adr r2, 7e0ac ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r0, pc, #440 @ (adr r0, 7e18c ) │ │ │ │ + add r0, pc, #504 @ (adr r0, 7e1d0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r2, pc, #64 @ (adr r2, 7e018 ) │ │ │ │ + add r2, pc, #304 @ (adr r2, 7e10c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r1, pc, #16 @ (adr r1, 7dfec ) │ │ │ │ + add r1, pc, #128 @ (adr r1, 7e060 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r2, pc, #288 @ (adr r2, 7e100 ) │ │ │ │ + add r2, pc, #496 @ (adr r2, 7e1d4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7dd80 │ │ │ │ + b.n 7dd7c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r7, [sp, #784] @ 0x310 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r1, pc, #368 @ (adr r1, 7e15c ) │ │ │ │ + add r1, pc, #544 @ (adr r1, 7e210 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r1, pc, #808 @ (adr r1, 7e318 ) │ │ │ │ + add r1, pc, #1016 @ (adr r1, 7e3ec ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r0, pc, #976 @ (adr r0, 7e3c4 ) │ │ │ │ + add r1, pc, #160 @ (adr r1, 7e098 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r1, pc, #192 @ (adr r1, 7e0b8 ) │ │ │ │ + add r1, pc, #432 @ (adr r1, 7e1ac ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r0, pc, #128 @ (adr r0, 7e07c ) │ │ │ │ + add r0, pc, #240 @ (adr r0, 7e0f0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r1, pc, #264 @ (adr r1, 7e108 ) │ │ │ │ + add r1, pc, #472 @ (adr r1, 7e1dc ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7db90 │ │ │ │ + b.n 7db8c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r6, [sp, #752] @ 0x2f0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r0, pc, #408 @ (adr r0, 7e1a4 ) │ │ │ │ + add r0, pc, #552 @ (adr r0, 7e238 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r0, pc, #744 @ (adr r0, 7e2f8 ) │ │ │ │ + add r0, pc, #952 @ (adr r0, 7e3cc ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [sp, #920] @ 0x398 │ │ │ │ + add r0, pc, #104 @ (adr r0, 7e080 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r0, pc, #104 @ (adr r0, 7e080 ) │ │ │ │ + add r0, pc, #344 @ (adr r0, 7e174 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r7, [sp, #104] @ 0x68 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r0, pc, #200 @ (adr r0, 7e0e8 ) │ │ │ │ + add r0, pc, #408 @ (adr r0, 7e1bc ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7d9b0 │ │ │ │ + b.n 7d9ac │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #688] @ 0x2b0 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldr r7, [sp, #408] @ 0x198 │ │ │ │ + ldr r5, [sp, #752] @ 0x2f0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r7, [sp, #552] @ 0x228 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r7, [sp, #960] @ 0x3c0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ + ldr r7, [sp, #360] @ 0x168 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [sp, #232] @ 0xe8 │ │ │ │ + ldr r6, [sp, #128] @ 0x80 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r7, [sp, #440] @ 0x1b8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7e818 │ │ │ │ + b.n 7e814 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #832] @ 0x340 │ │ │ │ + ldr r4, [sp, #896] @ 0x380 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r6, [sp, #656] @ 0x290 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r7, [sp, #112] @ 0x70 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [sp, #80] @ 0x50 │ │ │ │ + ldr r6, [sp, #288] @ 0x120 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [sp, #328] @ 0x148 │ │ │ │ + ldr r6, [sp, #568] @ 0x238 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [sp, #264] @ 0x108 │ │ │ │ + ldr r5, [sp, #376] @ 0x178 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r6, [sp, #632] @ 0x278 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r6, [sp, #232] @ 0xe8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r5, [sp, #32] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [sp, #128] @ 0x80 │ │ │ │ + ldr r6, [sp, #336] @ 0x150 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [sp, #384] @ 0x180 │ │ │ │ + ldr r5, [sp, #624] @ 0x270 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [sp, #312] @ 0x138 │ │ │ │ + ldr r4, [sp, #424] @ 0x1a8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [sp, #528] @ 0x210 │ │ │ │ + ldr r5, [sp, #736] @ 0x2e0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r5, [sp, #216] @ 0xd8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r3, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [sp, #120] @ 0x78 │ │ │ │ + ldr r5, [sp, #328] @ 0x148 │ │ │ │ lsls r7, r3, #1 │ │ │ │ strd r5, r9, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr r7, [pc, #164] @ (7e134 ) │ │ │ │ + ldr r7, [pc, #164] @ (7e138 ) │ │ │ │ ldr.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ add r7, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r1, r7 │ │ │ │ - ldr r2, [pc, #156] @ (7e138 ) │ │ │ │ + ldr r2, [pc, #156] @ (7e13c ) │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ add.w r3, r6, r6, lsl #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str.w r9, [sp, #8] │ │ │ │ strd r5, r4, [sp] │ │ │ │ mla r3, r2, r6, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #120] @ (7e13c ) │ │ │ │ + ldr r2, [pc, #120] @ (7e140 ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add.w r2, r6, r6, lsl #1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ mla r6, r0, r6, r2 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - b.n 7def8 │ │ │ │ + b.n 7defc │ │ │ │ strd r5, r9, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr r7, [pc, #80] @ (7e140 ) │ │ │ │ + ldr r7, [pc, #80] @ (7e144 ) │ │ │ │ ldr.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ add r7, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r1, r7 │ │ │ │ - ldr r2, [pc, #68] @ (7e144 ) │ │ │ │ + ldr r2, [pc, #68] @ (7e148 ) │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ add.w r3, r6, r6, lsl #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str.w r9, [sp, #8] │ │ │ │ strd r5, r4, [sp] │ │ │ │ mla r3, r2, r6, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #32] @ (7e148 ) │ │ │ │ + ldr r2, [pc, #32] @ (7e14c ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ - b.n 7e0ca │ │ │ │ + b.n 7e0ce │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #304] @ 0x130 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r1, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + ldr r3, [sp, #416] @ 0x1a0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r2, [sp, #936] @ 0x3a8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r1, [sp, #624] @ 0x270 │ │ │ │ + ldr r1, [sp, #736] @ 0x2e0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [sp, #840] @ 0x348 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007e14c : │ │ │ │ +0007e150 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d13} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ mov r5, r2 │ │ │ │ - ldr.w r2, [pc, #3208] @ 7edec │ │ │ │ + ldr.w r2, [pc, #3208] @ 7edf0 │ │ │ │ mov r4, r3 │ │ │ │ - ldr.w r3, [pc, #3204] @ 7edf0 │ │ │ │ + ldr.w r3, [pc, #3204] @ 7edf4 │ │ │ │ add r2, pc │ │ │ │ sub sp, #148 @ 0x94 │ │ │ │ mov r6, r1 │ │ │ │ - ldr.w r9, [pc, #3200] @ 7edf4 │ │ │ │ - ldr.w r8, [pc, #3200] @ 7edf8 │ │ │ │ + ldr.w r9, [pc, #3200] @ 7edf8 │ │ │ │ + ldr.w r8, [pc, #3200] @ 7edfc │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movs r2, #0 │ │ │ │ ldr.w sl, [sp, #268] @ 0x10c │ │ │ │ add r9, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov.w r3, #0 │ │ │ │ - ldr.w r3, [pc, #3180] @ 7edfc │ │ │ │ + ldr.w r3, [pc, #3180] @ 7ee00 │ │ │ │ add r8, pc │ │ │ │ str r5, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ str.w r2, [sl] │ │ │ │ @@ -34529,15 +34471,15 @@ │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ mov r0, r7 │ │ │ │ orr.w r2, fp, r5 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ blx 57998 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r7 │ │ │ │ - ldr.w r7, [pc, #3092] @ 7ee00 │ │ │ │ + ldr.w r7, [pc, #3092] @ 7ee04 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r3 │ │ │ │ @@ -34556,102 +34498,102 @@ │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ orr.w r3, fp, r5 │ │ │ │ strd r5, r0, [sp, #68] @ 0x44 │ │ │ │ ldr.w r9, [r2] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ orrs r3, r2 │ │ │ │ - beq.n 7e24e │ │ │ │ + beq.n 7e252 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ orr.w r3, r8, r0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r6, r5 │ │ │ │ orrs r6, r1 │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ orrs r3, r6 │ │ │ │ - bne.n 7e28e │ │ │ │ + bne.n 7e292 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 7e254 │ │ │ │ + b.n 7e258 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str.w r2, [sl] │ │ │ │ - ldr.w r0, [pc, #2984] @ 7ee04 │ │ │ │ + ldr.w r0, [pc, #2984] @ 7ee08 │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr.w r2, [pc, #2972] @ 7ee08 │ │ │ │ - ldr.w r3, [pc, #2944] @ 7edf0 │ │ │ │ + ldr.w r2, [pc, #2972] @ 7ee0c │ │ │ │ + ldr.w r3, [pc, #2944] @ 7edf4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 7ede6 │ │ │ │ + bne.w 7edea │ │ │ │ add sp, #148 @ 0x94 │ │ │ │ vpop {d8-d13} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ subs.w r0, r8, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ subs.w ip, fp, #0 │ │ │ │ it ne │ │ │ │ movne.w ip, #1 │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ tst.w r0, ip │ │ │ │ str.w ip, [sp, #108] @ 0x6c │ │ │ │ - bne.n 7e246 │ │ │ │ + bne.n 7e24a │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 7e396 │ │ │ │ + blt.n 7e39a │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ - blt.n 7e39e │ │ │ │ + blt.n 7e3a2 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ cmp r1, #1 │ │ │ │ mov r7, r1 │ │ │ │ it lt │ │ │ │ movlt r7, #1 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, r7 │ │ │ │ - blt.w 7e85a │ │ │ │ + blt.w 7e85e │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 7e93c │ │ │ │ + ble.w 7e940 │ │ │ │ subs.w ip, r2, #0 │ │ │ │ it ne │ │ │ │ movne.w ip, #1 │ │ │ │ str.w ip, [sp, #112] @ 0x70 │ │ │ │ mov r7, ip │ │ │ │ cmp r1, r3 │ │ │ │ ite le │ │ │ │ movle r7, #0 │ │ │ │ andgt.w r7, r7, #1 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 7e93c │ │ │ │ + bne.w 7e940 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 7eae4 │ │ │ │ + ble.w 7eae8 │ │ │ │ subs.w ip, r5, #0 │ │ │ │ it ne │ │ │ │ movne.w ip, #1 │ │ │ │ str.w ip, [sp, #116] @ 0x74 │ │ │ │ mov r7, ip │ │ │ │ cmp r0, r3 │ │ │ │ ite le │ │ │ │ movle r7, #0 │ │ │ │ andgt.w r7, r7, #1 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 7eae4 │ │ │ │ + bne.w 7eae8 │ │ │ │ ldrd r7, r6, [sp, #92] @ 0x5c │ │ │ │ cmp r7, r6 │ │ │ │ it ge │ │ │ │ movge r7, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ subs.w ip, r7, #0 │ │ │ │ @@ -34660,70 +34602,70 @@ │ │ │ │ str.w ip, [sp, #88] @ 0x58 │ │ │ │ mov r7, ip │ │ │ │ cmp r3, r2 │ │ │ │ ite ge │ │ │ │ movge r7, #0 │ │ │ │ andlt.w r7, r7, #1 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 7eae4 │ │ │ │ + bne.w 7eae8 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 7e938 │ │ │ │ + bne.w 7e93c │ │ │ │ cmp r1, r0 │ │ │ │ - blt.n 7e3ce │ │ │ │ + blt.n 7e3d2 │ │ │ │ cmp r2, #0 │ │ │ │ - bgt.w 7e53e │ │ │ │ + bgt.w 7e542 │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #1 │ │ │ │ vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r3, r1 │ │ │ │ vstr d7, [r2] │ │ │ │ - ble.n 7e3a6 │ │ │ │ + ble.n 7e3aa │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ ittt ne │ │ │ │ mvnne.w r2, #12 │ │ │ │ movne r3, #13 │ │ │ │ strne.w r2, [sl] │ │ │ │ - bne.w 7e258 │ │ │ │ + bne.w 7e25c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 7e938 │ │ │ │ + bne.w 7e93c │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 7e26a │ │ │ │ + b.n 7e26e │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 7e254 │ │ │ │ + b.n 7e258 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7e254 │ │ │ │ + b.n 7e258 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 7e938 │ │ │ │ + bne.w 7e93c │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ - beq.n 7e392 │ │ │ │ + beq.n 7e396 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 7e53a │ │ │ │ + beq.w 7e53e │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7e26a │ │ │ │ + b.n 7e26e │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n 7e362 │ │ │ │ - ldr.w r7, [pc, #2616] @ 7ee0c │ │ │ │ + ble.n 7e366 │ │ │ │ + ldr.w r7, [pc, #2616] @ 7ee10 │ │ │ │ add r2, sp, #136 @ 0x88 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add r6, sp, #128 @ 0x80 │ │ │ │ - ldr.w r3, [pc, #2608] @ 7ee10 │ │ │ │ + ldr.w r3, [pc, #2608] @ 7ee14 │ │ │ │ add r7, pc │ │ │ │ - ldr.w r1, [pc, #2608] @ 7ee14 │ │ │ │ + ldr.w r1, [pc, #2608] @ 7ee18 │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ blx 5fe70 │ │ │ │ @@ -34775,30 +34717,30 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r6, r6, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ vldr d11, [sp, #128] @ 0x80 │ │ │ │ blx 5e4f8 │ │ │ │ - ldr.w ip, [pc, #2456] @ 7ee18 │ │ │ │ + ldr.w ip, [pc, #2456] @ 7ee1c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r0, ip │ │ │ │ mov r3, r2 │ │ │ │ strd r6, r1, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r7, [sp, #20] │ │ │ │ strd r4, r6, [sp, #4] │ │ │ │ str.w ip, [sp, #84] @ 0x54 │ │ │ │ vldr d9, [sp, #128] @ 0x80 │ │ │ │ blx 5e8a4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ - ldr.w r0, [pc, #2420] @ 7ee1c │ │ │ │ + ldr.w r0, [pc, #2420] @ 7ee20 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, r2 │ │ │ │ strd r6, r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ str r7, [sp, #20] │ │ │ │ @@ -34807,34 +34749,34 @@ │ │ │ │ vldr d10, [sp, #128] @ 0x80 │ │ │ │ blx 5e8a4 │ │ │ │ vldr d13, [sp, #128] @ 0x80 │ │ │ │ ldr.w ip, [r4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ vcvt.s32.f64 s26, d13 │ │ │ │ cmp ip, r3 │ │ │ │ - blt.w 7e764 │ │ │ │ + blt.w 7e768 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ vcvt.s32.f64 s16, d8 │ │ │ │ vcvt.s32.f64 s18, d9 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 7e712 │ │ │ │ + beq.w 7e716 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ vmov r0, s16 │ │ │ │ vmov r6, s18 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ add.w r7, r3, r3, lsl #1 │ │ │ │ add r0, r3 │ │ │ │ add r6, r7 │ │ │ │ cmp r6, r0 │ │ │ │ it lt │ │ │ │ movlt r6, r0 │ │ │ │ orrs.w r2, r2, fp │ │ │ │ - beq.n 7e51c │ │ │ │ + beq.n 7e520 │ │ │ │ vmov r2, s26 │ │ │ │ add r7, r2 │ │ │ │ cmp r6, r7 │ │ │ │ it lt │ │ │ │ movlt r6, r7 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ lsls r3, r3, #2 │ │ │ │ @@ -34844,22 +34786,22 @@ │ │ │ │ movlt r0, r3 │ │ │ │ cmp r0, r6 │ │ │ │ mov r3, r0 │ │ │ │ it lt │ │ │ │ movlt r0, r6 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 7e36a │ │ │ │ + b.n 7e36e │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 7e26a │ │ │ │ - ldr.w r7, [pc, #2272] @ 7ee20 │ │ │ │ + b.n 7e26e │ │ │ │ + ldr.w r7, [pc, #2272] @ 7ee24 │ │ │ │ add r2, sp, #136 @ 0x88 │ │ │ │ - ldr.w r3, [pc, #2268] @ 7ee24 │ │ │ │ + ldr.w r3, [pc, #2268] @ 7ee28 │ │ │ │ add r6, sp, #128 @ 0x80 │ │ │ │ - ldr.w r1, [pc, #2268] @ 7ee28 │ │ │ │ + ldr.w r1, [pc, #2268] @ 7ee2c │ │ │ │ add r7, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -34917,15 +34859,15 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ vldr d11, [sp, #128] @ 0x80 │ │ │ │ blx 5e4f8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, r4 │ │ │ │ - ldr.w r0, [pc, #2104] @ 7ee2c │ │ │ │ + ldr.w r0, [pc, #2104] @ 7ee30 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ strd r6, r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #8] │ │ │ │ @@ -34933,15 +34875,15 @@ │ │ │ │ blx 5e8a4 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, r4 │ │ │ │ strd r6, r1, [sp, #12] │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr.w r1, [pc, #2068] @ 7ee30 │ │ │ │ + ldr.w r1, [pc, #2068] @ 7ee34 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ mov r0, r1 │ │ │ │ mov r5, r1 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ @@ -34949,54 +34891,54 @@ │ │ │ │ blx 5e8a4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ vcvt.s32.f64 s24, d12 │ │ │ │ vldr d7, [sp, #128] @ 0x80 │ │ │ │ ldr.w ip, [r3] │ │ │ │ cmp ip, r1 │ │ │ │ - blt.w 7e7e0 │ │ │ │ + blt.w 7e7e4 │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ vcvt.s32.f64 s16, d8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ vcvt.s32.f64 s18, d9 │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ subs r3, r6, #0 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ - cbz r7, 7e692 │ │ │ │ + cbz r7, 7e696 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ vmov r0, s16 │ │ │ │ vmov r6, s18 │ │ │ │ add.w ip, r7, r7, lsl #1 │ │ │ │ add r0, r7 │ │ │ │ add r6, ip │ │ │ │ cmp r6, r0 │ │ │ │ it lt │ │ │ │ movlt r6, r0 │ │ │ │ orrs.w r3, r3, r8 │ │ │ │ - beq.n 7e68c │ │ │ │ + beq.n 7e690 │ │ │ │ vmov r3, s24 │ │ │ │ add ip, r3 │ │ │ │ cmp r6, ip │ │ │ │ it lt │ │ │ │ movlt r6, ip │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ lsls r3, r7, #2 │ │ │ │ - b.n 7e520 │ │ │ │ + b.n 7e524 │ │ │ │ vcvt.s32.f64 s15, d7 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ vcvt.s32.f64 s20, d10 │ │ │ │ subs.w lr, r2, #0 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ it ne │ │ │ │ movne.w lr, #1 │ │ │ │ tst.w r2, lr │ │ │ │ vmov r7, s15 │ │ │ │ - beq.w 7e862 │ │ │ │ + beq.w 7e866 │ │ │ │ vmov lr, s16 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ vmov r6, s18 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ vmov r5, s20 │ │ │ │ add.w r3, r0, r0, lsl #1 │ │ │ │ add lr, r0 │ │ │ │ @@ -35027,25 +34969,25 @@ │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ cmp r2, r8 │ │ │ │ it lt │ │ │ │ movlt r2, r8 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 7e36a │ │ │ │ + b.n 7e36e │ │ │ │ vcvt.s32.f64 s15, d10 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ vcvt.s32.f64 s22, d11 │ │ │ │ subs r3, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ tst r2, r3 │ │ │ │ vmov r7, s15 │ │ │ │ - beq.w 7e8d8 │ │ │ │ + beq.w 7e8dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vmov lr, s16 │ │ │ │ vmov r6, s18 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ vmov r5, s22 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add lr, r0 │ │ │ │ @@ -35058,15 +35000,15 @@ │ │ │ │ movlt lr, r2 │ │ │ │ mul.w r8, r0, r0 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ mla r2, r0, ip, r8 │ │ │ │ add r2, r0 │ │ │ │ - b.n 7e6e6 │ │ │ │ + b.n 7e6ea │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ strd r6, r2, [sp, #16] │ │ │ │ @@ -35080,20 +35022,20 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ vcvt.s32.f64 s15, d7 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ vmov r2, s15 │ │ │ │ add.w fp, r2, r3 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ orrs.w r2, r2, r8 │ │ │ │ - bne.w 7ea0a │ │ │ │ + bne.w 7ea0e │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 7e9c6 │ │ │ │ + bne.w 7e9ca │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ - cbnz r2, 7e7bc │ │ │ │ + cbnz r2, 7e7c0 │ │ │ │ vmov r2, s26 │ │ │ │ add r2, r3 │ │ │ │ cmp fp, r2 │ │ │ │ it lt │ │ │ │ movlt fp, r2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ @@ -35106,15 +35048,15 @@ │ │ │ │ movlt r2, r3 │ │ │ │ cmp r2, fp │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r2, fp │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 7e36a │ │ │ │ + b.n 7e36e │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ strd r6, r3, [sp, #16] │ │ │ │ @@ -35127,20 +35069,20 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ vcvt.s32.f64 s14, d7 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ orrs.w r2, r2, fp │ │ │ │ vmov r8, s14 │ │ │ │ add r8, r3 │ │ │ │ - bne.w 7e944 │ │ │ │ + bne.w 7e948 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 7e982 │ │ │ │ + bne.w 7e986 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ - cbnz r2, 7e834 │ │ │ │ + cbnz r2, 7e838 │ │ │ │ vmov r2, s24 │ │ │ │ add r2, r3 │ │ │ │ cmp r8, r2 │ │ │ │ it lt │ │ │ │ movlt r8, r2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ @@ -35154,20 +35096,20 @@ │ │ │ │ movlt r2, r3 │ │ │ │ cmp r2, r8 │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r2, r8 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 7e36a │ │ │ │ + b.n 7e36e │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n 7e254 │ │ │ │ + b.n 7e258 │ │ │ │ tst r3, r2 │ │ │ │ - beq.w 7eaa6 │ │ │ │ + beq.w 7eaaa │ │ │ │ vmov r3, s16 │ │ │ │ ldr.w r8, [r4] │ │ │ │ vmov r6, s20 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ vmov r2, s18 │ │ │ │ add.w lr, r8, r8, lsl #1 │ │ │ │ add r3, r8 │ │ │ │ @@ -35204,19 +35146,19 @@ │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ cmp r2, r7 │ │ │ │ it lt │ │ │ │ movlt r2, r7 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 7e36a │ │ │ │ + b.n 7e36e │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ tst r2, r0 │ │ │ │ - beq.w 7ea48 │ │ │ │ + beq.w 7ea4c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vmov r5, s22 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ ldr.w r8, [r3] │ │ │ │ vmov r3, s16 │ │ │ │ add r5, r8 │ │ │ │ @@ -35241,20 +35183,20 @@ │ │ │ │ it lt │ │ │ │ movlt r0, r3 │ │ │ │ add.w r3, ip, lr │ │ │ │ cmp r3, r6 │ │ │ │ add r2, r8 │ │ │ │ it lt │ │ │ │ movlt r3, r6 │ │ │ │ - b.n 7e8b8 │ │ │ │ + b.n 7e8bc │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7e258 │ │ │ │ + b.n 7e25c │ │ │ │ mvn.w r2, #8 │ │ │ │ movs r3, #9 │ │ │ │ - b.n 7e254 │ │ │ │ + b.n 7e258 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -35270,22 +35212,22 @@ │ │ │ │ vcvt.s32.f64 s15, d7 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ cmp r8, r2 │ │ │ │ it lt │ │ │ │ movlt r8, r2 │ │ │ │ - b.n 7e81c │ │ │ │ + b.n 7e820 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr.w r3, [pc, #1192] @ 7ee34 │ │ │ │ + ldr.w r3, [pc, #1192] @ 7ee38 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ - ldr.w r0, [pc, #1188] @ 7ee38 │ │ │ │ + ldr.w r0, [pc, #1188] @ 7ee3c │ │ │ │ add r3, pc │ │ │ │ adds r3, #4 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ str r7, [sp, #20] │ │ │ │ @@ -35296,22 +35238,22 @@ │ │ │ │ vcvt.s32.f64 s15, d7 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ cmp r8, r2 │ │ │ │ it lt │ │ │ │ movlt r8, r2 │ │ │ │ - b.n 7e824 │ │ │ │ + b.n 7e828 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - ldr.w r3, [pc, #1132] @ 7ee3c │ │ │ │ + ldr.w r3, [pc, #1132] @ 7ee40 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ - ldr.w r0, [pc, #1128] @ 7ee40 │ │ │ │ + ldr.w r0, [pc, #1128] @ 7ee44 │ │ │ │ add r3, pc │ │ │ │ adds r3, #4 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ strd r6, r6, [sp, #8] │ │ │ │ @@ -35322,15 +35264,15 @@ │ │ │ │ vcvt.s32.f64 s15, d7 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ cmp fp, r2 │ │ │ │ it lt │ │ │ │ movlt fp, r2 │ │ │ │ - b.n 7e7ac │ │ │ │ + b.n 7e7b0 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -35346,18 +35288,18 @@ │ │ │ │ vcvt.s32.f64 s15, d7 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ cmp fp, r2 │ │ │ │ it lt │ │ │ │ movlt fp, r2 │ │ │ │ - b.n 7e7a4 │ │ │ │ + b.n 7e7a8 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ tst r3, r2 │ │ │ │ - beq.w 7eb5c │ │ │ │ + beq.w 7eb60 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vmov r8, s16 │ │ │ │ vmov r2, s18 │ │ │ │ ldr r5, [sp, #76] @ 0x4c │ │ │ │ ldr r6, [r3, #0] │ │ │ │ add r8, r6 │ │ │ │ add.w r0, r6, r6, lsl #1 │ │ │ │ @@ -35384,21 +35326,21 @@ │ │ │ │ addge lr, r7 │ │ │ │ addlt lr, r8 │ │ │ │ cmp lr, r3 │ │ │ │ it lt │ │ │ │ movlt lr, r3 │ │ │ │ vmov s15, lr │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 7e36a │ │ │ │ + b.n 7e36e │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ subs.w r8, r2, #0 │ │ │ │ it ne │ │ │ │ movne.w r8, #1 │ │ │ │ tst.w lr, r8 │ │ │ │ - beq.n 7eaee │ │ │ │ + beq.n 7eaf2 │ │ │ │ vmov r8, s16 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ vmov r2, s18 │ │ │ │ add.w r3, r6, r6, lsl #1 │ │ │ │ add r8, r6 │ │ │ │ add ip, r3 │ │ │ │ @@ -35408,21 +35350,21 @@ │ │ │ │ movlt r8, r0 │ │ │ │ cmp r0, ip │ │ │ │ add r7, r3 │ │ │ │ mov r3, r0 │ │ │ │ vmov r0, s20 │ │ │ │ it lt │ │ │ │ movlt r3, ip │ │ │ │ - b.n 7ea7c │ │ │ │ + b.n 7ea80 │ │ │ │ mvn.w r2, #10 │ │ │ │ movs r3, #11 │ │ │ │ - b.w 7e254 │ │ │ │ + b.w 7e258 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ tst.w r2, r8 │ │ │ │ - beq.n 7eba0 │ │ │ │ + beq.n 7eba4 │ │ │ │ ldr.w lr, [r4] │ │ │ │ vmov r3, s16 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ vmov r6, s18 │ │ │ │ mov.w r8, lr, lsl #1 │ │ │ │ mov r0, r5 │ │ │ │ add.w r2, r8, lr │ │ │ │ @@ -35455,19 +35397,19 @@ │ │ │ │ movlt r2, r0 │ │ │ │ mla r2, lr, r8, r2 │ │ │ │ cmp r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 7e36a │ │ │ │ + b.n 7e36e │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ tst r2, r0 │ │ │ │ - beq.n 7ec10 │ │ │ │ + beq.n 7ec14 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vmov r6, s18 │ │ │ │ ldr r5, [sp, #76] @ 0x4c │ │ │ │ ldr.w lr, [r3] │ │ │ │ vmov r3, s16 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r8, lr, lsl #1 │ │ │ │ @@ -35481,17 +35423,17 @@ │ │ │ │ cmp r3, r5 │ │ │ │ add r7, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r5 │ │ │ │ vmov r5, s26 │ │ │ │ vmov ip, s22 │ │ │ │ add r2, r5 │ │ │ │ - b.n 7eb2e │ │ │ │ + b.n 7eb32 │ │ │ │ tst.w r3, r8 │ │ │ │ - beq.n 7ec4e │ │ │ │ + beq.n 7ec52 │ │ │ │ vmov r3, s16 │ │ │ │ ldr.w lr, [r4] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ vmov r2, s18 │ │ │ │ add.w r8, lr, lr, lsl #1 │ │ │ │ mov r6, r0 │ │ │ │ add r3, lr │ │ │ │ @@ -35524,18 +35466,18 @@ │ │ │ │ addge.w r2, lr, r0 │ │ │ │ addlt.w r2, lr, r6 │ │ │ │ cmp r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.w 7e36a │ │ │ │ + b.w 7e36e │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ tst r2, r0 │ │ │ │ - beq.n 7ecbc │ │ │ │ + beq.n 7ecc0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vmov r2, s18 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ ldr.w lr, [r3] │ │ │ │ vmov r3, s16 │ │ │ │ mov r6, r0 │ │ │ │ add.w r8, lr, lr, lsl #1 │ │ │ │ @@ -35548,23 +35490,23 @@ │ │ │ │ add.w r3, ip, r8 │ │ │ │ cmp r3, r0 │ │ │ │ vmov ip, s22 │ │ │ │ it lt │ │ │ │ movlt r3, r0 │ │ │ │ vmov r0, s26 │ │ │ │ add r0, r8 │ │ │ │ - b.n 7ebda │ │ │ │ + b.n 7ebde │ │ │ │ vcvt.s32.f64 s15, d11 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ subs r0, r2, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ tst.w lr, r0 │ │ │ │ vmov r2, s15 │ │ │ │ - beq.n 7ed24 │ │ │ │ + beq.n 7ed28 │ │ │ │ vmov r3, s16 │ │ │ │ ldr.w lr, [r4] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r2, lr │ │ │ │ add.w r6, lr, lr, lsl #1 │ │ │ │ add r3, lr │ │ │ │ mul.w lr, lr, lr │ │ │ │ @@ -35590,20 +35532,20 @@ │ │ │ │ it lt │ │ │ │ movlt r3, ip │ │ │ │ cmp r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.w 7e36a │ │ │ │ + b.w 7e36e │ │ │ │ vcvt.s32.f64 s15, d12 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ tst r3, r2 │ │ │ │ vmov r8, s15 │ │ │ │ - beq.n 7ed92 │ │ │ │ + beq.n 7ed96 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vmov r6, s18 │ │ │ │ ldr r5, [sp, #76] @ 0x4c │ │ │ │ ldr.w lr, [r3] │ │ │ │ vmov r3, s16 │ │ │ │ add r8, lr │ │ │ │ add.w r2, lr, lr, lsl #1 │ │ │ │ @@ -35629,20 +35571,20 @@ │ │ │ │ it lt │ │ │ │ movlt r3, r5 │ │ │ │ cmp r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.w 7e36a │ │ │ │ + b.w 7e36e │ │ │ │ ldr r5, [sp, #104] @ 0x68 │ │ │ │ cmp r5, #0 │ │ │ │ - beq.w 7ee44 │ │ │ │ + beq.w 7ee48 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w 7ee44 │ │ │ │ + beq.w 7ee48 │ │ │ │ vmov r3, s16 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ add r2, r6 │ │ │ │ add.w lr, r6, r6, lsl #1 │ │ │ │ add r3, r6 │ │ │ │ add r7, lr │ │ │ │ @@ -35674,21 +35616,21 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ mla r2, r6, r0, r2 │ │ │ │ cmp r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.w 7e36a │ │ │ │ + b.w 7e36e │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 7eeb2 │ │ │ │ + beq.w 7eeb6 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 7eeb2 │ │ │ │ + beq.w 7eeb6 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vmov r2, s18 │ │ │ │ ldr r5, [sp, #76] @ 0x4c │ │ │ │ ldr r6, [r3, #0] │ │ │ │ vmov r3, s16 │ │ │ │ add r8, r6 │ │ │ │ add.w lr, r6, r6, lsl #1 │ │ │ │ @@ -35709,65 +35651,65 @@ │ │ │ │ it lt │ │ │ │ movlt r3, r7 │ │ │ │ mov r0, r3 │ │ │ │ add.w r3, ip, lr │ │ │ │ cmp r3, r5 │ │ │ │ it lt │ │ │ │ movlt r3, r5 │ │ │ │ - b.n 7ed72 │ │ │ │ + b.n 7ed76 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r4, #30] │ │ │ │ + ldrb r0, [r4, #30] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r1, [sp, #128] @ 0x80 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [sp, #888] @ 0x378 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [sp, #584] @ 0x248 │ │ │ │ + ldr r0, [sp, #760] @ 0x2f8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r1, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r1, [sp, #912] @ 0x390 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r3, #26] │ │ │ │ + ldrb r2, [r3, #26] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bgt.n 7ee08 │ │ │ │ + bgt.n 7ee04 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, r2, r1 │ │ │ │ + adds r0, r5, r0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r0, [sp, #144] @ 0x90 │ │ │ │ + ldr r0, [sp, #352] @ 0x160 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ + str r6, [sp, #248] @ 0xf8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r5, [sp, #888] @ 0x378 │ │ │ │ + str r6, [sp, #104] @ 0x68 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - blt.n 7ed40 │ │ │ │ + blt.n 7ed3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r4, r5, #27 │ │ │ │ + asrs r0, r0, #27 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r6, [sp, #752] @ 0x2f0 │ │ │ │ + str r6, [sp, #960] @ 0x3c0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [sp, #584] @ 0x248 │ │ │ │ + str r4, [sp, #792] @ 0x318 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [sp, #448] @ 0x1c0 │ │ │ │ + str r4, [sp, #688] @ 0x2b0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bvc.n 7eec8 │ │ │ │ + bvc.n 7eec4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [sp, #976] @ 0x3d0 │ │ │ │ + str r1, [sp, #192] @ 0xc0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bvc.n 7ee48 │ │ │ │ + bvc.n 7ee44 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [sp, #688] @ 0x2b0 │ │ │ │ + str r0, [sp, #896] @ 0x380 │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7ef04 │ │ │ │ + beq.n 7ef08 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n 7ef04 │ │ │ │ + beq.n 7ef08 │ │ │ │ vmov r3, s16 │ │ │ │ ldr.w lr, [r4] │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ add r2, lr │ │ │ │ add.w r8, lr, lr, lsl #1 │ │ │ │ add r3, lr │ │ │ │ add r7, r8 │ │ │ │ @@ -35799,19 +35741,19 @@ │ │ │ │ addge.w r2, lr, r8 │ │ │ │ addlt.w r2, lr, r0 │ │ │ │ cmp r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.w 7e36a │ │ │ │ + b.w 7e36e │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ - cbz r3, 7ef04 │ │ │ │ + cbz r3, 7ef08 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ - cbz r3, 7ef04 │ │ │ │ + cbz r3, 7ef08 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vmov r2, s18 │ │ │ │ ldr r5, [sp, #76] @ 0x4c │ │ │ │ ldr.w lr, [r3] │ │ │ │ vmov r3, s16 │ │ │ │ add r8, lr │ │ │ │ add r3, lr │ │ │ │ @@ -35834,40 +35776,40 @@ │ │ │ │ it lt │ │ │ │ movlt r3, r7 │ │ │ │ cmp r5, ip │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ it lt │ │ │ │ movlt r3, ip │ │ │ │ - b.n 7ee92 │ │ │ │ + b.n 7ee96 │ │ │ │ movs r3, #1 │ │ │ │ vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ - b.w 7e36a │ │ │ │ + b.w 7e36e │ │ │ │ nop │ │ │ │ │ │ │ │ -0007ef10 : │ │ │ │ +0007ef14 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ - ldr r5, [pc, #624] @ (7f194 ) │ │ │ │ + ldr r5, [pc, #624] @ (7f198 ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ - ldr r4, [pc, #624] @ (7f198 ) │ │ │ │ + ldr r4, [pc, #624] @ (7f19c ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ ldr.w sl, [sp, #124] @ 0x7c │ │ │ │ ldr.w r8, [sp, #140] @ 0x8c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r2 │ │ │ │ ldrd r9, fp, [sp, #132] @ 0x84 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ mov.w r4, #0 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #596] @ (7f19c ) │ │ │ │ + ldr r1, [pc, #596] @ (7f1a0 ) │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #32] │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str.w r3, [r8] │ │ │ │ @@ -35876,154 +35818,154 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ blx 57998 │ │ │ │ ldr.w r1, [fp] │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r1, [sp, #28] │ │ │ │ - cbz r0, 7efbe │ │ │ │ + cbz r0, 7efc2 │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7ef88 │ │ │ │ + blt.n 7ef8c │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7f038 │ │ │ │ + blt.n 7f03c │ │ │ │ cmp r2, r3 │ │ │ │ - ble.n 7f04a │ │ │ │ + ble.n 7f04e │ │ │ │ mvn.w r3, #2 │ │ │ │ str.w r3, [r8] │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7ef92 │ │ │ │ + b.n 7ef96 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #524] @ (7f1a0 ) │ │ │ │ + ldr r0, [pc, #524] @ (7f1a4 ) │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #512] @ (7f1a4 ) │ │ │ │ - ldr r3, [pc, #496] @ (7f198 ) │ │ │ │ + ldr r2, [pc, #512] @ (7f1a8 ) │ │ │ │ + ldr r3, [pc, #496] @ (7f19c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 7f190 │ │ │ │ + bne.w 7f194 │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #488] @ (7f1a8 ) │ │ │ │ + ldr r1, [pc, #488] @ (7f1ac ) │ │ │ │ mov r0, r7 │ │ │ │ strd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ - cbz r0, 7f040 │ │ │ │ + cbz r0, 7f044 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 7ef88 │ │ │ │ + blt.n 7ef8c │ │ │ │ ldr r7, [r5, #0] │ │ │ │ cmp r7, #0 │ │ │ │ - blt.n 7f038 │ │ │ │ + blt.n 7f03c │ │ │ │ cmp r1, r7 │ │ │ │ - bgt.n 7ef7c │ │ │ │ + bgt.n 7ef80 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr.w lr, [r0] │ │ │ │ cmp lr, r7 │ │ │ │ mov r0, lr │ │ │ │ it ge │ │ │ │ movge r0, r7 │ │ │ │ cmp r0, r1 │ │ │ │ - bgt.n 7ef7c │ │ │ │ + bgt.n 7ef80 │ │ │ │ cmp.w lr, #0 │ │ │ │ - blt.n 7f064 │ │ │ │ + blt.n 7f068 │ │ │ │ cmp r1, #1 │ │ │ │ ldr.w r0, [sl] │ │ │ │ mov ip, r1 │ │ │ │ it lt │ │ │ │ movlt.w ip, #1 │ │ │ │ cmp r0, ip │ │ │ │ - blt.w 7f188 │ │ │ │ + blt.w 7f18c │ │ │ │ cmp r2, r3 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r2, #1 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ mov r0, r2 │ │ │ │ cmp r3, r2 │ │ │ │ - bge.n 7f06c │ │ │ │ + bge.n 7f070 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7f06c │ │ │ │ + beq.n 7f070 │ │ │ │ mvn.w r2, #8 │ │ │ │ movs r3, #9 │ │ │ │ str.w r2, [r8] │ │ │ │ - b.n 7ef92 │ │ │ │ + b.n 7ef96 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 7ef8e │ │ │ │ + b.n 7ef92 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r8] │ │ │ │ - b.n 7ef84 │ │ │ │ + b.n 7ef88 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr.w lr, [r1] │ │ │ │ mov r1, r3 │ │ │ │ cmp r3, lr │ │ │ │ it ge │ │ │ │ movge r1, lr │ │ │ │ cmp r2, r1 │ │ │ │ itt ge │ │ │ │ movge r7, r2 │ │ │ │ movge r1, r3 │ │ │ │ - bge.n 7eff4 │ │ │ │ - b.n 7ef7c │ │ │ │ + bge.n 7eff8 │ │ │ │ + b.n 7ef80 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7ef8e │ │ │ │ + b.n 7ef92 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7ef84 │ │ │ │ + bne.n 7ef88 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ adds r3, #1 │ │ │ │ vstr d7, [r9] │ │ │ │ sub.w r2, r2, r3, lsl #3 │ │ │ │ - cbz r6, 7f0b6 │ │ │ │ + cbz r6, 7f0ba │ │ │ │ cmp lr, r1 │ │ │ │ - ble.n 7f11c │ │ │ │ + ble.n 7f120 │ │ │ │ cmp r1, #1 │ │ │ │ - bgt.n 7f15c │ │ │ │ + bgt.n 7f160 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7f10c │ │ │ │ + beq.n 7f110 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 7f0a6 │ │ │ │ + cbz r3, 7f0aa │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 7efa2 │ │ │ │ + bne.w 7efa6 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [r9] │ │ │ │ - b.n 7efa2 │ │ │ │ + b.n 7efa6 │ │ │ │ cmp r7, lr │ │ │ │ - bgt.n 7f13e │ │ │ │ + bgt.n 7f142 │ │ │ │ cmp r7, #1 │ │ │ │ - ble.n 7f090 │ │ │ │ + ble.n 7f094 │ │ │ │ add.w r3, r2, r3, lsl #4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ strd sl, r2, [sp] │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ - ldr r2, [pc, #224] @ (7f1ac ) │ │ │ │ + ldr r2, [pc, #224] @ (7f1b0 ) │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ subs r7, #1 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -36036,194 +35978,194 @@ │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ vcvt.s32.f64 s14, d7 │ │ │ │ vmov r0, s14 │ │ │ │ cmp r0, r2 │ │ │ │ it lt │ │ │ │ movlt r0, r2 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 7ef84 │ │ │ │ + bne.w 7ef88 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adds r3, #1 │ │ │ │ - bne.n 7f096 │ │ │ │ + bne.n 7f09a │ │ │ │ vmov s15, r0 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r9] │ │ │ │ - b.n 7efa2 │ │ │ │ - ldr r1, [pc, #144] @ (7f1b0 ) │ │ │ │ + b.n 7efa6 │ │ │ │ + ldr r1, [pc, #144] @ (7f1b4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ strd sl, r3, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ blx 67710 │ │ │ │ - b.n 7f0e8 │ │ │ │ - ldr r1, [pc, #116] @ (7f1b4 ) │ │ │ │ + b.n 7f0ec │ │ │ │ + ldr r1, [pc, #116] @ (7f1b8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ strd sl, r3, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ - b.n 7f0e4 │ │ │ │ + b.n 7f0e8 │ │ │ │ add.w r3, r2, r3, lsl #4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ strd sl, r2, [sp] │ │ │ │ subs r1, #1 │ │ │ │ - ldr r2, [pc, #76] @ (7f1b8 ) │ │ │ │ + ldr r2, [pc, #76] @ (7f1bc ) │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ strd r1, r1, [sp, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ str r2, [sp, #16] │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ blx 67710 │ │ │ │ - b.n 7f0e8 │ │ │ │ + b.n 7f0ec │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n 7ef8e │ │ │ │ + b.n 7ef92 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - strb r0, [r5, #7] │ │ │ │ + strb r4, [r4, #7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #26] │ │ │ │ + ldrh r4, [r0, #28] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r0, #36] @ 0x24 │ │ │ │ + ldrh r4, [r6, #36] @ 0x24 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r2, [r5, #5] │ │ │ │ + strb r6, [r4, #5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r0, #22] │ │ │ │ + ldrh r2, [r7, #22] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - beq.n 7f1d0 │ │ │ │ + beq.n 7f1cc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r7, {r1, r6, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r7, {r5, r7} │ │ │ │ + ldmia r7, {r2, r3, r4, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r7!, {r2, r4, r5, r6} │ │ │ │ + ldmia r7!, {r4, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007f1bc : │ │ │ │ +0007f1c0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #152] @ (7f264 ) │ │ │ │ + ldr r5, [pc, #152] @ (7f268 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r3, [pc, #152] @ (7f268 ) │ │ │ │ + ldr r3, [pc, #152] @ (7f26c ) │ │ │ │ add r5, pc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7f236 │ │ │ │ + blt.n 7f23a │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r3, r1 │ │ │ │ - bgt.n 7f22e │ │ │ │ + bgt.n 7f232 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ lsrs r2, r1, #31 │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ orrlt.w r2, r2, #1 │ │ │ │ - cbz r2, 7f23e │ │ │ │ + cbz r2, 7f242 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - ldr r0, [pc, #100] @ (7f26c ) │ │ │ │ + ldr r0, [pc, #100] @ (7f270 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #88] @ (7f270 ) │ │ │ │ - ldr r3, [pc, #76] @ (7f268 ) │ │ │ │ + ldr r2, [pc, #88] @ (7f274 ) │ │ │ │ + ldr r3, [pc, #76] @ (7f26c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7f260 │ │ │ │ + bne.n 7f264 │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 7f204 │ │ │ │ + b.n 7f208 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7f204 │ │ │ │ + b.n 7f208 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 7f254 │ │ │ │ + bge.n 7f258 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7f204 │ │ │ │ + b.n 7f208 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7f216 │ │ │ │ + b.n 7f21a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - ldr r0, [r0, #116] @ 0x74 │ │ │ │ + ldr r4, [r7, #112] @ 0x70 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #16] │ │ │ │ + ldrh r2, [r1, #18] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r6, #108] @ 0x6c │ │ │ │ + ldr r2, [r6, #108] @ 0x6c │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007f274 : │ │ │ │ +0007f278 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ - ldr r2, [pc, #268] @ (7f394 ) │ │ │ │ - ldr r3, [pc, #268] @ (7f398 ) │ │ │ │ + ldr r2, [pc, #268] @ (7f398 ) │ │ │ │ + ldr r3, [pc, #268] @ (7f39c ) │ │ │ │ sub sp, #24 │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #264] @ (7f39c ) │ │ │ │ + ldr r0, [pc, #264] @ (7f3a0 ) │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ - ldr r2, [pc, #260] @ (7f3a0 ) │ │ │ │ + ldr r2, [pc, #260] @ (7f3a4 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ strd r1, r6, [sp] │ │ │ │ - ldr r1, [pc, #248] @ (7f3a4 ) │ │ │ │ + ldr r1, [pc, #248] @ (7f3a8 ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ @@ -36238,122 +36180,122 @@ │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ mul.w r0, r2, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r8] │ │ │ │ - blt.n 7f338 │ │ │ │ + blt.n 7f33c │ │ │ │ ldr r1, [r5, #0] │ │ │ │ cmp r3, r1 │ │ │ │ - bgt.n 7f330 │ │ │ │ + bgt.n 7f334 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ lsrs r1, r0, #31 │ │ │ │ cmp r3, r0 │ │ │ │ it lt │ │ │ │ orrlt.w r1, r1, #1 │ │ │ │ - cbz r1, 7f340 │ │ │ │ + cbz r1, 7f344 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #160] @ (7f3a8 ) │ │ │ │ + ldr r0, [pc, #160] @ (7f3ac ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #148] @ (7f3ac ) │ │ │ │ - ldr r3, [pc, #124] @ (7f398 ) │ │ │ │ + ldr r2, [pc, #148] @ (7f3b0 ) │ │ │ │ + ldr r3, [pc, #124] @ (7f39c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7f38e │ │ │ │ + bne.n 7f392 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 7f304 │ │ │ │ + b.n 7f308 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7f304 │ │ │ │ + b.n 7f308 │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r2, r1 │ │ │ │ - bgt.n 7f368 │ │ │ │ + bgt.n 7f36c │ │ │ │ cmp r2, r4 │ │ │ │ - bgt.n 7f370 │ │ │ │ + bgt.n 7f374 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 7f38a │ │ │ │ + cbnz r2, 7f38e │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7f316 │ │ │ │ + bne.n 7f31a │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [r8] │ │ │ │ - b.n 7f316 │ │ │ │ + b.n 7f31a │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7f304 │ │ │ │ + b.n 7f308 │ │ │ │ adds r4, #1 │ │ │ │ - beq.n 7f37e │ │ │ │ + beq.n 7f382 │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n 7f306 │ │ │ │ + b.n 7f30a │ │ │ │ ldr r3, [r7, #0] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7f316 │ │ │ │ + beq.n 7f31a │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7f306 │ │ │ │ + b.n 7f30a │ │ │ │ negs r3, r2 │ │ │ │ - b.n 7f306 │ │ │ │ + b.n 7f30a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r0, #104] @ 0x68 │ │ │ │ + ldr r0, [r0, #104] @ 0x68 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r4, r6} │ │ │ │ + ldmia r6, {r2, r3, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r2, #56] @ 0x38 │ │ │ │ + strh r0, [r4, #56] @ 0x38 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r2, #10] │ │ │ │ + ldrh r4, [r0, #12] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r4, [r6, #6] │ │ │ │ + ldrh r0, [r5, #8] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r6, #92] @ 0x5c │ │ │ │ + ldr r2, [r6, #92] @ 0x5c │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007f3b0 : │ │ │ │ +0007f3b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ - ldr r2, [pc, #280] @ (7f4dc ) │ │ │ │ - ldr r3, [pc, #280] @ (7f4e0 ) │ │ │ │ + ldr r2, [pc, #280] @ (7f4e0 ) │ │ │ │ + ldr r3, [pc, #280] @ (7f4e4 ) │ │ │ │ sub sp, #24 │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #276] @ (7f4e4 ) │ │ │ │ + ldr r0, [pc, #276] @ (7f4e8 ) │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ - ldr r2, [pc, #272] @ (7f4e8 ) │ │ │ │ + ldr r2, [pc, #272] @ (7f4ec ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ strd r1, r6, [sp] │ │ │ │ - ldr r1, [pc, #260] @ (7f4ec ) │ │ │ │ + ldr r1, [pc, #260] @ (7f4f0 ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ @@ -36369,206 +36311,356 @@ │ │ │ │ movlt r4, #1 │ │ │ │ ldr.w r5, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ mul.w r0, r4, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r8] │ │ │ │ - blt.n 7f466 │ │ │ │ + blt.n 7f46a │ │ │ │ lsrs r1, r3, #31 │ │ │ │ cmp r3, r2 │ │ │ │ it gt │ │ │ │ orrgt.w r1, r1, #1 │ │ │ │ - cbz r1, 7f46e │ │ │ │ + cbz r1, 7f472 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #176] @ (7f4f0 ) │ │ │ │ + ldr r0, [pc, #176] @ (7f4f4 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #164] @ (7f4f4 ) │ │ │ │ - ldr r3, [pc, #144] @ (7f4e0 ) │ │ │ │ + ldr r2, [pc, #164] @ (7f4f8 ) │ │ │ │ + ldr r3, [pc, #144] @ (7f4e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7f4d8 │ │ │ │ + bne.n 7f4dc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7f43a │ │ │ │ + b.n 7f43e │ │ │ │ ldr r0, [r6, #0] │ │ │ │ lsrs r1, r0, #31 │ │ │ │ cmp r3, r0 │ │ │ │ it lt │ │ │ │ orrlt.w r1, r1, #1 │ │ │ │ - cbz r1, 7f484 │ │ │ │ + cbz r1, 7f488 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 7f43a │ │ │ │ + b.n 7f43e │ │ │ │ cmp r2, #1 │ │ │ │ ldr.w r1, [r9] │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - blt.n 7f4b2 │ │ │ │ + blt.n 7f4b6 │ │ │ │ cmp r4, r5 │ │ │ │ - bgt.n 7f4ba │ │ │ │ + bgt.n 7f4be │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 7f4d4 │ │ │ │ + cbnz r2, 7f4d8 │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7f44c │ │ │ │ + bne.n 7f450 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [r8] │ │ │ │ - b.n 7f44c │ │ │ │ + b.n 7f450 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7f43a │ │ │ │ + b.n 7f43e │ │ │ │ adds r5, #1 │ │ │ │ - beq.n 7f4c8 │ │ │ │ + beq.n 7f4cc │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n 7f43c │ │ │ │ + b.n 7f440 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7f44c │ │ │ │ + beq.n 7f450 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7f43c │ │ │ │ + b.n 7f440 │ │ │ │ negs r3, r2 │ │ │ │ - b.n 7f43c │ │ │ │ + b.n 7f440 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - ldr r0, [r1, #84] @ 0x54 │ │ │ │ + ldr r4, [r0, #84] @ 0x54 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r2, r3, r4} │ │ │ │ + ldmia r5!, {r3, r4} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r2, #46] @ 0x2e │ │ │ │ + strh r4, [r4, #46] @ 0x2e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r1, #0] │ │ │ │ + ldrh r4, [r7, #0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r2, [r6, #60] @ 0x3c │ │ │ │ + strh r6, [r4, #62] @ 0x3e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [r0, #76] @ 0x4c │ │ │ │ + ldr r4, [r7, #72] @ 0x48 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +0007f4fc : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ + ldr r5, [pc, #308] @ (7f644 ) │ │ │ │ + sub sp, #20 │ │ │ │ + ldr r4, [pc, #308] @ (7f648 ) │ │ │ │ + mov r6, r3 │ │ │ │ + add r5, pc │ │ │ │ + movs r3, #0 │ │ │ │ + ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ + mov r7, r0 │ │ │ │ + ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r2 │ │ │ │ + ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + mov.w r4, #0 │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #276] @ (7f64c ) │ │ │ │ + str.w r3, [r8] │ │ │ │ + add r1, pc │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #264] @ (7f650 ) │ │ │ │ + mov fp, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + mov r2, r0 │ │ │ │ + cmp.w fp, #0 │ │ │ │ + beq.n 7f5de │ │ │ │ + ldr r7, [r5, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n 7f5fa │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 7f5aa │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 7f610 │ │ │ │ + ldr.w r0, [r9] │ │ │ │ + cmp r0, r7 │ │ │ │ + ite le │ │ │ │ + movle r3, #0 │ │ │ │ + movgt r3, #1 │ │ │ │ + orrs.w r3, r3, r0, lsr #31 │ │ │ │ + itt ne │ │ │ │ + mvnne.w r2, #4 │ │ │ │ + movne r3, #5 │ │ │ │ + bne.n 7f5b0 │ │ │ │ + cmp r7, #1 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + it lt │ │ │ │ + movlt r7, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + blt.n 7f618 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ + mov r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r4, r3 │ │ │ │ + bge.n 7f620 │ │ │ │ + mvn.w r2, #9 │ │ │ │ + movs r3, #10 │ │ │ │ + b.n 7f5b0 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + str.w r2, [r8] │ │ │ │ + ldr r0, [pc, #156] @ (7f654 ) │ │ │ │ + add r1, sp, #8 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #144] @ (7f658 ) │ │ │ │ + ldr r3, [pc, #128] @ (7f648 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 7f63a │ │ │ │ + add sp, #20 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #124] @ (7f65c ) │ │ │ │ + str r0, [sp, #4] │ │ │ │ + mov r0, r7 │ │ │ │ + add r1, pc │ │ │ │ + ldr r7, [r6, #0] │ │ │ │ + blx 57998 │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 7f55a │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 7f5b0 │ │ │ │ + ldr r1, [pc, #100] @ (7f660 ) │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 7f55e │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n 7f5b0 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 7f5b0 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n 7f5b0 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + cbnz r3, 7f63e │ │ │ │ + cbz r2, 7f636 │ │ │ │ + cbz r1, 7f636 │ │ │ │ + cmp r0, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 7f5c4 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + b.n 7f5c4 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 7f5b4 │ │ │ │ + nop │ │ │ │ + ldr r4, [r7, #60] @ 0x3c │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + strh r6, [r3, #34] @ 0x22 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + strh r6, [r4, #42] @ 0x2a │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + strh r6, [r4, #52] @ 0x34 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r0, [r1, #52] @ 0x34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ + strh r0, [r5, #42] @ 0x2a │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r2, [r1, #58] @ 0x3a │ │ │ │ + lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007f4f8 : │ │ │ │ +0007f664 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ - ldr r4, [pc, #368] @ (7f67c ) │ │ │ │ + ldr r4, [pc, #368] @ (7f7e8 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ - ldr r2, [pc, #368] @ (7f680 ) │ │ │ │ + ldr r2, [pc, #368] @ (7f7ec ) │ │ │ │ mov sl, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldrd r9, r8, [sp, #80] @ 0x50 │ │ │ │ mov fp, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #356] @ (7f684 ) │ │ │ │ + ldr r1, [pc, #356] @ (7f7f0 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ add r1, pc │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ ldr.w r6, [r9] │ │ │ │ blx 57998 │ │ │ │ mov r5, r0 │ │ │ │ - cbz r0, 7f598 │ │ │ │ + cbz r0, 7f704 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7f588 │ │ │ │ + blt.n 7f6f4 │ │ │ │ cmp r2, #1 │ │ │ │ ldr.w r1, [sl] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ - bge.n 7f5b4 │ │ │ │ + bge.n 7f720 │ │ │ │ movs r3, #4 │ │ │ │ add r5, sp, #16 │ │ │ │ mvn.w r2, #3 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #296] @ (7f688 ) │ │ │ │ + ldr r0, [pc, #296] @ (7f7f4 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #284] @ (7f68c ) │ │ │ │ - ldr r3, [pc, #268] @ (7f680 ) │ │ │ │ + ldr r2, [pc, #284] @ (7f7f8 ) │ │ │ │ + ldr r3, [pc, #268] @ (7f7ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7f676 │ │ │ │ + bne.n 7f7e2 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ add r5, sp, #16 │ │ │ │ mov r1, r3 │ │ │ │ str.w r3, [r8] │ │ │ │ negs r3, r1 │ │ │ │ - b.n 7f55e │ │ │ │ - ldr r1, [pc, #244] @ (7f690 ) │ │ │ │ + b.n 7f6ca │ │ │ │ + ldr r1, [pc, #244] @ (7f7fc ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7f53c │ │ │ │ + bne.n 7f6a8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add r5, sp, #16 │ │ │ │ mov r1, r3 │ │ │ │ str.w r3, [r8] │ │ │ │ - b.n 7f594 │ │ │ │ + b.n 7f700 │ │ │ │ subs r2, #1 │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r2, #1 │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ str r2, [sp, #20] │ │ │ │ cmp r1, r3 │ │ │ │ - bge.n 7f5da │ │ │ │ + bge.n 7f746 │ │ │ │ adds r3, r6, #1 │ │ │ │ - beq.n 7f5da │ │ │ │ + beq.n 7f746 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ add r5, sp, #16 │ │ │ │ str.w r2, [r8] │ │ │ │ - b.n 7f55e │ │ │ │ + b.n 7f6ca │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7f670 │ │ │ │ + bne.n 7f7dc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #24] │ │ │ │ cmp r5, #0 │ │ │ │ - bne.n 7f64e │ │ │ │ - ldr r0, [pc, #168] @ (7f694 ) │ │ │ │ + bne.n 7f7ba │ │ │ │ + ldr r0, [pc, #168] @ (7f800 ) │ │ │ │ add r5, sp, #16 │ │ │ │ - ldr r2, [pc, #168] @ (7f698 ) │ │ │ │ + ldr r2, [pc, #168] @ (7f804 ) │ │ │ │ add r3, sp, #24 │ │ │ │ - ldr r1, [pc, #168] @ (7f69c ) │ │ │ │ + ldr r1, [pc, #168] @ (7f808 ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #20 │ │ │ │ @@ -36583,579 +36675,279 @@ │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ mul.w r2, r0, r2 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r7] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 7f594 │ │ │ │ + bne.n 7f700 │ │ │ │ adds r6, #1 │ │ │ │ it eq │ │ │ │ moveq r0, #112 @ 0x70 │ │ │ │ - beq.n 7f56e │ │ │ │ + beq.n 7f6da │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7f56e │ │ │ │ + bne.n 7f6da │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [r7] │ │ │ │ - b.n 7f56e │ │ │ │ - ldr r0, [pc, #80] @ (7f6a0 ) │ │ │ │ + b.n 7f6da │ │ │ │ + ldr r0, [pc, #80] @ (7f80c ) │ │ │ │ add r5, sp, #16 │ │ │ │ - ldr r2, [pc, #80] @ (7f6a4 ) │ │ │ │ + ldr r2, [pc, #80] @ (7f810 ) │ │ │ │ add r3, sp, #24 │ │ │ │ - ldr r1, [pc, #80] @ (7f6a8 ) │ │ │ │ + ldr r1, [pc, #80] @ (7f814 ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ blx 5fe70 │ │ │ │ - b.n 7f60a │ │ │ │ + b.n 7f776 │ │ │ │ negs r3, r3 │ │ │ │ add r5, sp, #16 │ │ │ │ - b.n 7f55e │ │ │ │ + b.n 7f6ca │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [r0, #64] @ 0x40 │ │ │ │ + ldr r4, [r2, #40] @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #8 │ │ │ │ + cmp r6, #204 @ 0xcc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r1, #54] @ 0x36 │ │ │ │ + strh r0, [r4, #44] @ 0x2c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r3, #56] @ 0x38 │ │ │ │ + ldr r2, [r6, #32] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r5, #30] │ │ │ │ + strh r0, [r2, #20] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r3!, {r2} │ │ │ │ + ldmia r1!, {r3, r4, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r0, #30] │ │ │ │ + strh r4, [r5, #18] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r0, [r7, #46] @ 0x2e │ │ │ │ + strh r4, [r0, #38] @ 0x26 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r2!, {r5, r7} │ │ │ │ + ldmia r1!, {r2, r4, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r4, #26] │ │ │ │ + strh r0, [r1, #16] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r0, [r1, #46] @ 0x2e │ │ │ │ + strh r4, [r3, #36] @ 0x24 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007f6ac : │ │ │ │ +0007f818 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r5, [pc, #308] @ (7f7f4 ) │ │ │ │ - sub sp, #20 │ │ │ │ - ldr r4, [pc, #308] @ (7f7f8 ) │ │ │ │ - mov r6, r3 │ │ │ │ + str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ + ldr r5, [pc, #692] @ (7fae0 ) │ │ │ │ + sub sp, #76 @ 0x4c │ │ │ │ + ldr r4, [pc, #692] @ (7fae4 ) │ │ │ │ + mov r7, r1 │ │ │ │ add r5, pc │ │ │ │ - movs r3, #0 │ │ │ │ - ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ - mov r7, r0 │ │ │ │ - ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [pc, #692] @ (7fae8 ) │ │ │ │ + ldr.w r9, [sp, #148] @ 0x94 │ │ │ │ + mov r8, r2 │ │ │ │ + add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ - mov r5, r2 │ │ │ │ - ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #12] │ │ │ │ + str r4, [sp, #68] @ 0x44 │ │ │ │ mov.w r4, #0 │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #276] @ (7f7fc ) │ │ │ │ - str.w r3, [r8] │ │ │ │ + mov r4, r3 │ │ │ │ + movs r3, #0 │ │ │ │ + str.w r3, [r9] │ │ │ │ + ldrd fp, r3, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + ldrd sl, r3, [sp, #140] @ 0x8c │ │ │ │ + str r3, [sp, #20] │ │ │ │ + str r0, [sp, #28] │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #640] @ (7faec ) │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #0] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #264] @ (7f800 ) │ │ │ │ - mov fp, r0 │ │ │ │ - mov r0, r4 │ │ │ │ + ldr r1, [pc, #632] @ (7faf0 ) │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - mov r2, r0 │ │ │ │ - cmp.w fp, #0 │ │ │ │ - beq.n 7f78e │ │ │ │ - ldr r7, [r5, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n 7f7aa │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + mov r3, r0 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #24] │ │ │ │ + cmp r6, #0 │ │ │ │ + beq.n 7f930 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + cmp r5, #0 │ │ │ │ + beq.n 7f960 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n 7f91a │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7f75a │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ + blt.n 7f8e2 │ │ │ │ + ldr.w r1, [fp] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 7f7c0 │ │ │ │ - ldr.w r0, [r9] │ │ │ │ - cmp r0, r7 │ │ │ │ - ite le │ │ │ │ - movle r3, #0 │ │ │ │ - movgt r3, #1 │ │ │ │ - orrs.w r3, r3, r0, lsr #31 │ │ │ │ - itt ne │ │ │ │ - mvnne.w r2, #4 │ │ │ │ - movne r3, #5 │ │ │ │ - bne.n 7f760 │ │ │ │ - cmp r7, #1 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - it lt │ │ │ │ - movlt r7, #1 │ │ │ │ + blt.w 7f9da │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 7f980 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r7 │ │ │ │ - blt.n 7f7c8 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ - mov r3, r2 │ │ │ │ + it ge │ │ │ │ + movge r3, r7 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + cmp r5, #0 │ │ │ │ + beq.n 7f988 │ │ │ │ + cmp r7, #1 │ │ │ │ + mov r3, r7 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ - bge.n 7f7d0 │ │ │ │ - mvn.w r2, #9 │ │ │ │ - movs r3, #10 │ │ │ │ - b.n 7f760 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #156] @ (7f804 ) │ │ │ │ - add r1, sp, #8 │ │ │ │ - str r3, [sp, #8] │ │ │ │ + cmp r3, r0 │ │ │ │ + ble.n 7f992 │ │ │ │ + mvn.w r2, #7 │ │ │ │ + add r5, sp, #56 @ 0x38 │ │ │ │ + mov r3, r2 │ │ │ │ + str.w r2, [r9] │ │ │ │ + b.n 7f95c │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + add r5, sp, #56 @ 0x38 │ │ │ │ + str.w r2, [r9] │ │ │ │ + ldr r0, [pc, #516] @ (7faf4 ) │ │ │ │ + mov r1, r5 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #144] @ (7f808 ) │ │ │ │ - ldr r3, [pc, #128] @ (7f7f8 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 7f7ea │ │ │ │ - add sp, #20 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #124] @ (7f80c ) │ │ │ │ - str r0, [sp, #4] │ │ │ │ - mov r0, r7 │ │ │ │ - add r1, pc │ │ │ │ - ldr r7, [r6, #0] │ │ │ │ - blx 57998 │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 7f70a │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 7f760 │ │ │ │ - ldr r1, [pc, #100] @ (7f810 ) │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 7f70e │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n 7f760 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 7f760 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n 7f760 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - cbnz r3, 7f7ee │ │ │ │ - cbz r2, 7f7e6 │ │ │ │ - cbz r1, 7f7e6 │ │ │ │ - cmp r0, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7f774 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - b.n 7f774 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 7f764 │ │ │ │ - nop │ │ │ │ - ldr r4, [r1, #36] @ 0x24 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - strh r2, [r3, #20] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - strh r6, [r0, #28] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - strh r6, [r1, #38] @ 0x26 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldr r0, [r3, #24] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - strh r0, [r0, #28] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldrh r2, [r4, #42] @ 0x2a │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - │ │ │ │ -0007f814 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r5, [pc, #308] @ (7f95c ) │ │ │ │ - sub sp, #20 │ │ │ │ - ldr r4, [pc, #308] @ (7f960 ) │ │ │ │ - mov r6, r3 │ │ │ │ - add r5, pc │ │ │ │ - movs r3, #0 │ │ │ │ - ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ - mov r7, r0 │ │ │ │ - ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r2 │ │ │ │ - ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - mov.w r4, #0 │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #276] @ (7f964 ) │ │ │ │ - str.w r3, [r8] │ │ │ │ - add r1, pc │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #264] @ (7f968 ) │ │ │ │ - mov fp, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - mov r2, r0 │ │ │ │ - cmp.w fp, #0 │ │ │ │ - beq.n 7f8f8 │ │ │ │ - ldr r7, [r5, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n 7f914 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 7f8c4 │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 7f92a │ │ │ │ - ldr.w r0, [r9] │ │ │ │ - cmp r0, r7 │ │ │ │ - ite le │ │ │ │ - movle r7, #0 │ │ │ │ - movgt r7, #1 │ │ │ │ - orrs.w r7, r7, r0, lsr #31 │ │ │ │ - itt ne │ │ │ │ - mvnne.w r2, #4 │ │ │ │ - movne r3, #5 │ │ │ │ - bne.n 7f8ca │ │ │ │ - cmp r0, #1 │ │ │ │ - ldr.w r4, [sl] │ │ │ │ - mov r3, r0 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ - blt.n 7f932 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ - mov r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ - bge.n 7f93a │ │ │ │ - mvn.w r2, #9 │ │ │ │ - movs r3, #10 │ │ │ │ - b.n 7f8ca │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #156] @ (7f96c ) │ │ │ │ - add r1, sp, #8 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #144] @ (7f970 ) │ │ │ │ - ldr r3, [pc, #124] @ (7f960 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 7f954 │ │ │ │ - add sp, #20 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #120] @ (7f974 ) │ │ │ │ - str r0, [sp, #4] │ │ │ │ - mov r0, r7 │ │ │ │ - add r1, pc │ │ │ │ - ldr r7, [r6, #0] │ │ │ │ - blx 57998 │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 7f872 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 7f8ca │ │ │ │ - ldr r1, [pc, #96] @ (7f978 ) │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 7f876 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n 7f8ca │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 7f8ca │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n 7f8ca │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - cbnz r3, 7f958 │ │ │ │ - cbz r2, 7f950 │ │ │ │ - cbz r1, 7f950 │ │ │ │ - cmp r0, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7f8de │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - b.n 7f8de │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 7f8ce │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - strh r2, [r6, #8] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - strh r6, [r3, #16] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - strh r4, [r5, #26] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldr r6, [r5, #0] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - strh r6, [r2, #16] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r7, #30] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - │ │ │ │ -0007f97c : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ - ldr r5, [pc, #692] @ (7fc44 ) │ │ │ │ - sub sp, #76 @ 0x4c │ │ │ │ - ldr r4, [pc, #692] @ (7fc48 ) │ │ │ │ - mov r7, r1 │ │ │ │ - add r5, pc │ │ │ │ - ldr r1, [pc, #692] @ (7fc4c ) │ │ │ │ - ldr.w r9, [sp, #148] @ 0x94 │ │ │ │ - mov r8, r2 │ │ │ │ - add r1, pc │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #68] @ 0x44 │ │ │ │ - mov.w r4, #0 │ │ │ │ - mov r4, r3 │ │ │ │ - movs r3, #0 │ │ │ │ - str.w r3, [r9] │ │ │ │ - ldrd fp, r3, [sp, #112] @ 0x70 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldrd sl, r3, [sp, #140] @ 0x8c │ │ │ │ - str r3, [sp, #20] │ │ │ │ - str r0, [sp, #28] │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #640] @ (7fc50 ) │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r7 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #632] @ (7fc54 ) │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - mov r3, r0 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #24] │ │ │ │ - cmp r6, #0 │ │ │ │ - beq.n 7fa94 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - cmp r5, #0 │ │ │ │ - beq.n 7fac4 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n 7fa7e │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 7fa46 │ │ │ │ - ldr.w r1, [fp] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.w 7fb3e │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 7fae4 │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - cmp r3, r7 │ │ │ │ - it ge │ │ │ │ - movge r3, r7 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - cmp r5, #0 │ │ │ │ - beq.n 7faec │ │ │ │ - cmp r7, #1 │ │ │ │ - mov r3, r7 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r3, r0 │ │ │ │ - ble.n 7faf6 │ │ │ │ - mvn.w r2, #7 │ │ │ │ - add r5, sp, #56 @ 0x38 │ │ │ │ - mov r3, r2 │ │ │ │ - str.w r2, [r9] │ │ │ │ - b.n 7fac0 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - add r5, sp, #56 @ 0x38 │ │ │ │ - str.w r2, [r9] │ │ │ │ - ldr r0, [pc, #516] @ (7fc58 ) │ │ │ │ - mov r1, r5 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #504] @ (7fc5c ) │ │ │ │ - ldr r3, [pc, #480] @ (7fc48 ) │ │ │ │ + ldr r2, [pc, #504] @ (7faf8 ) │ │ │ │ + ldr r3, [pc, #480] @ (7fae4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 7fc40 │ │ │ │ + bne.w 7fadc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #480] @ (7fc60 ) │ │ │ │ + ldr r1, [pc, #480] @ (7fafc ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7fa02 │ │ │ │ + bne.n 7f89e │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 7fa4c │ │ │ │ + b.n 7f8e8 │ │ │ │ ldr.w r2, [fp] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ cmp r5, #0 │ │ │ │ - beq.n 7fb2a │ │ │ │ - ldr r1, [pc, #448] @ (7fc64 ) │ │ │ │ + beq.n 7f9c6 │ │ │ │ + ldr r1, [pc, #448] @ (7fb00 ) │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7f9fe │ │ │ │ + bne.n 7f89a │ │ │ │ mvn.w r2, #1 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [r9] │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7fa52 │ │ │ │ - ldr r1, [pc, #416] @ (7fc68 ) │ │ │ │ + b.n 7f8ee │ │ │ │ + ldr r1, [pc, #416] @ (7fb04 ) │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7f9fe │ │ │ │ + bne.n 7f89a │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [r9] │ │ │ │ - b.n 7fac0 │ │ │ │ + b.n 7f95c │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n 7fa4c │ │ │ │ + b.n 7f8e8 │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ - bgt.n 7fa38 │ │ │ │ + bgt.n 7f8d4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #1 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 7fb46 │ │ │ │ + blt.n 7f9e2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r7, #1 │ │ │ │ it lt │ │ │ │ movlt r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ - bge.n 7fb4e │ │ │ │ + bge.n 7f9ea │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7fb4e │ │ │ │ + beq.n 7f9ea │ │ │ │ mvn.w r2, #12 │ │ │ │ movs r3, #13 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ str.w r2, [r9] │ │ │ │ - b.n 7fa52 │ │ │ │ - ldr r1, [pc, #320] @ (7fc6c ) │ │ │ │ + b.n 7f8ee │ │ │ │ + ldr r1, [pc, #320] @ (7fb08 ) │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n 7fad6 │ │ │ │ - b.n 7faa2 │ │ │ │ + beq.n 7f972 │ │ │ │ + b.n 7f93e │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7fa4c │ │ │ │ + b.n 7f8e8 │ │ │ │ mvn.w r2, #10 │ │ │ │ movs r3, #11 │ │ │ │ - b.n 7fa4c │ │ │ │ + b.n 7f8e8 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7fc3a │ │ │ │ + bne.n 7fad6 │ │ │ │ cmp r5, #0 │ │ │ │ - beq.n 7fbc6 │ │ │ │ + beq.n 7fa62 │ │ │ │ cmp r6, #0 │ │ │ │ - beq.n 7fbf2 │ │ │ │ - ldr r0, [pc, #272] @ (7fc70 ) │ │ │ │ + beq.n 7fa8e │ │ │ │ + ldr r0, [pc, #272] @ (7fb0c ) │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ - ldr r1, [pc, #272] @ (7fc74 ) │ │ │ │ + ldr r1, [pc, #272] @ (7fb10 ) │ │ │ │ subs r2, #1 │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ strd r2, r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ @@ -37166,137 +36958,137 @@ │ │ │ │ blx 5fe70 │ │ │ │ mul.w r7, r0, r7 │ │ │ │ ldr.w r3, [r9] │ │ │ │ vmov s15, r7 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7fac0 │ │ │ │ + bne.n 7f95c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ it eq │ │ │ │ moveq r0, #112 @ 0x70 │ │ │ │ - beq.w 7fa62 │ │ │ │ + beq.w 7f8fe │ │ │ │ ldr r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movt r1, #16368 @ 0x3ff0 │ │ │ │ strd r0, r1, [sl] │ │ │ │ - cbz r3, 7fbee │ │ │ │ + cbz r3, 7fa8a │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7fa62 │ │ │ │ - cbz r6, 7fc16 │ │ │ │ - ldr r0, [pc, #172] @ (7fc78 ) │ │ │ │ + b.n 7f8fe │ │ │ │ + cbz r6, 7fab2 │ │ │ │ + ldr r0, [pc, #172] @ (7fb14 ) │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ - ldr r1, [pc, #172] @ (7fc7c ) │ │ │ │ + ldr r1, [pc, #172] @ (7fb18 ) │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ subs r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r2, r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ mov r3, r5 │ │ │ │ str.w fp, [sp] │ │ │ │ blx 5fe70 │ │ │ │ - b.n 7fb82 │ │ │ │ + b.n 7fa1e │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 7fa62 │ │ │ │ - ldr r0, [pc, #140] @ (7fc80 ) │ │ │ │ + b.n 7f8fe │ │ │ │ + ldr r0, [pc, #140] @ (7fb1c ) │ │ │ │ subs r1, #1 │ │ │ │ strd r1, r1, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ - ldr r1, [pc, #132] @ (7fc84 ) │ │ │ │ + ldr r1, [pc, #132] @ (7fb20 ) │ │ │ │ add r0, pc │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ - b.n 7fb82 │ │ │ │ - ldr r0, [pc, #112] @ (7fc88 ) │ │ │ │ + b.n 7fa1e │ │ │ │ + ldr r0, [pc, #112] @ (7fb24 ) │ │ │ │ subs r1, #1 │ │ │ │ strd r1, r1, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ - ldr r1, [pc, #104] @ (7fc8c ) │ │ │ │ + ldr r1, [pc, #104] @ (7fb28 ) │ │ │ │ add r0, pc │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ - b.n 7fb82 │ │ │ │ + b.n 7fa1e │ │ │ │ negs r3, r3 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ - b.n 7fa52 │ │ │ │ + b.n 7f8ee │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - str r4, [r7, #116] @ 0x74 │ │ │ │ + ldr r0, [r4, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #6] │ │ │ │ + strh r6, [r2, #20] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r2, [r6, #30] │ │ │ │ + strh r2, [r5, #8] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r2, [r4, #4] │ │ │ │ + strh r6, [r6, #16] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r4, [r1, #10] │ │ │ │ + strh r0, [r6, #22] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r2, [r5, #104] @ 0x68 │ │ │ │ + ldr r6, [r1, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r1, #20] │ │ │ │ + ldrh r2, [r5, #32] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r4, [r5, #2] │ │ │ │ + strh r0, [r1, #16] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r4, [r0, #31] │ │ │ │ + strh r0, [r4, #10] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r3, #29] │ │ │ │ + strh r2, [r7, #6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r5!, {r1, r3, r4, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r5, #0] │ │ │ │ + strh r6, [r1, #14] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r5!, {r4, r5} │ │ │ │ + stmia r6!, {r2, r4, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r2, #31] │ │ │ │ + strh r2, [r7, #10] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r5!, {r1} │ │ │ │ + stmia r6!, {r1, r2, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r2, #30] │ │ │ │ + strh r0, [r7, #8] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r0, #30] │ │ │ │ + strh r0, [r5, #8] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007fc90 : │ │ │ │ +0007fb2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr r5, [pc, #512] @ (7fea4 ) │ │ │ │ + ldr r5, [pc, #516] @ (7fd44 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ - ldr r4, [pc, #512] @ (7fea8 ) │ │ │ │ + ldr r4, [pc, #516] @ (7fd48 ) │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r1, [pc, #512] @ (7feac ) │ │ │ │ + ldr r1, [pc, #516] @ (7fd4c ) │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ ldrd sl, fp, [sp, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r9, [sp, #96] @ 0x60 │ │ │ │ @@ -37307,128 +37099,128 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #468] @ (7feb0 ) │ │ │ │ + ldr r1, [pc, #472] @ (7fd50 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #20] │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.n 7fd58 │ │ │ │ + beq.n 7fbf4 │ │ │ │ ldr.w r8, [r4] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 7fd7a │ │ │ │ + beq.n 7fc16 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7fd24 │ │ │ │ + blt.n 7fbc0 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7fdcc │ │ │ │ + blt.n 7fc6c │ │ │ │ ldr.w r1, [r9] │ │ │ │ lsrs r2, r1, #31 │ │ │ │ cmp r1, r8 │ │ │ │ it gt │ │ │ │ orrgt.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 7fd90 │ │ │ │ + beq.n 7fc2c │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7fd2a │ │ │ │ + b.n 7fbc6 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #388] @ (7feb4 ) │ │ │ │ + ldr r0, [pc, #392] @ (7fd54 ) │ │ │ │ add r1, sp, #44 @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #376] @ (7feb8 ) │ │ │ │ - ldr r3, [pc, #360] @ (7fea8 ) │ │ │ │ + ldr r2, [pc, #380] @ (7fd58 ) │ │ │ │ + ldr r3, [pc, #364] @ (7fd48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 7fea0 │ │ │ │ + bne.w 7fd40 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #352] @ (7febc ) │ │ │ │ + ldr r1, [pc, #356] @ (7fd5c ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr.w r8, [r5] │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7fcfa │ │ │ │ + bne.n 7fb96 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7fd2a │ │ │ │ - ldr r1, [pc, #324] @ (7fec0 ) │ │ │ │ + b.n 7fbc6 │ │ │ │ + ldr r1, [pc, #328] @ (7fd60 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7fcfe │ │ │ │ + bne.n 7fb9a │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 7fd2a │ │ │ │ + b.n 7fbc6 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - cmp r1, #1 │ │ │ │ + cmp.w r8, #1 │ │ │ │ it lt │ │ │ │ - movlt r1, #1 │ │ │ │ + movlt.w r8, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ - cmp r2, r1 │ │ │ │ - blt.n 7fdd4 │ │ │ │ + cmp r2, r8 │ │ │ │ + blt.n 7fc74 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 7fe8e │ │ │ │ + blt.n 7fd2e │ │ │ │ ldr r6, [sp, #24] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r6, #1 │ │ │ │ it lt │ │ │ │ movlt r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ - bge.n 7fddc │ │ │ │ + bge.n 7fc7c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7fe96 │ │ │ │ + beq.n 7fd36 │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n 7fd2c │ │ │ │ + b.n 7fbc8 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7fd2a │ │ │ │ + b.n 7fbc6 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 7fd2a │ │ │ │ + b.n 7fbc6 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7fe9c │ │ │ │ - ldr r0, [pc, #224] @ (7fec4 ) │ │ │ │ + bne.n 7fd3c │ │ │ │ + ldr r0, [pc, #224] @ (7fd64 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #224] @ (7fec8 ) │ │ │ │ + ldr r1, [pc, #224] @ (7fd68 ) │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ add.w ip, r0, #4 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ @@ -37440,35 +37232,35 @@ │ │ │ │ it ge │ │ │ │ movge r0, r2 │ │ │ │ mul.w r0, r6, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7fe9c │ │ │ │ + bne.n 7fd3c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7fe8a │ │ │ │ + beq.n 7fd2a │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 7fe40 │ │ │ │ + cbz r3, 7fce0 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbz r3, 7fe40 │ │ │ │ + cbz r3, 7fce0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 7fd3c │ │ │ │ + bne.w 7fbd8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [sl] │ │ │ │ - b.n 7fd3c │ │ │ │ - ldr r0, [pc, #120] @ (7fecc ) │ │ │ │ + b.n 7fbd8 │ │ │ │ + ldr r0, [pc, #120] @ (7fd6c ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #120] @ (7fed0 ) │ │ │ │ + ldr r1, [pc, #120] @ (7fd70 ) │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str.w r9, [sp, #4] │ │ │ │ adds r4, r0, #4 │ │ │ │ @@ -37480,62 +37272,150 @@ │ │ │ │ cmp r2, r0 │ │ │ │ it ge │ │ │ │ movge r2, r0 │ │ │ │ mul.w r2, r6, r2 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [sl] │ │ │ │ - cbnz r3, 7fe9c │ │ │ │ + cbnz r3, 7fd3c │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 7fd3c │ │ │ │ + b.n 7fbd8 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 7fd2a │ │ │ │ + b.n 7fbc6 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7fe50 │ │ │ │ + beq.n 7fcf0 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7fd2c │ │ │ │ + b.n 7fbc8 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - str r0, [r5, #68] @ 0x44 │ │ │ │ + str r4, [r1, #92] @ 0x5c │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #19] │ │ │ │ + ldrb r2, [r1, #25] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r2, [r4, #22] │ │ │ │ + ldrb r6, [r6, #28] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r2, [r7, #25] │ │ │ │ + strh r2, [r1, #0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r2, #60] @ 0x3c │ │ │ │ + str r4, [r6, #80] @ 0x50 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r6, #22] │ │ │ │ + ldrb r2, [r2, #29] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r2, [r2, #60] @ 0x3c │ │ │ │ + ldrh r6, [r5, #8] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r7, #22] │ │ │ │ + ldrb r4, [r0, #29] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r2!, {r4, r5, r7} │ │ │ │ + stmia r4!, {r4} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r2, #21] │ │ │ │ + ldrb r4, [r3, #27] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + │ │ │ │ +0007fd74 : │ │ │ │ + push {r4, r5, r6, r7, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ + ldr r4, [pc, #160] @ (7fe24 ) │ │ │ │ + sub sp, #12 │ │ │ │ + ldr r2, [pc, #160] @ (7fe28 ) │ │ │ │ + mov r5, r3 │ │ │ │ + add r4, pc │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #148] @ (7fe2c ) │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbz r0, 7fe06 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 7fdee │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + mov r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bge.n 7fdf6 │ │ │ │ + mvn.w r3, #3 │ │ │ │ + movs r2, #4 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + ldr r0, [pc, #104] @ (7fe30 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #92] @ (7fe34 ) │ │ │ │ + ldr r3, [pc, #76] @ (7fe28 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 7fe1c │ │ │ │ + add sp, #12 │ │ │ │ + pop {r4, r5, r6, r7, pc} │ │ │ │ + mvn.w r3, #1 │ │ │ │ + movs r2, #2 │ │ │ │ + b.n 7fdc4 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cbnz r2, 7fe20 │ │ │ │ + cmp r3, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 7fdd6 │ │ │ │ + ldr r1, [pc, #48] @ (7fe38 ) │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 7fdaa │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + movs r2, #1 │ │ │ │ + b.n 7fdc4 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r2, r2 │ │ │ │ + b.n 7fdc6 │ │ │ │ + str r6, [r0, #56] @ 0x38 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + movs r7, #194 @ 0xc2 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrb r4, [r5, #26] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrb r6, [r1, #14] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007fed4 : │ │ │ │ +0007fe3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr r5, [pc, #516] @ (800ec ) │ │ │ │ + ldr r5, [pc, #512] @ (80050 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ - ldr r4, [pc, #516] @ (800f0 ) │ │ │ │ + ldr r4, [pc, #512] @ (80054 ) │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r1, [pc, #516] @ (800f4 ) │ │ │ │ + ldr r1, [pc, #512] @ (80058 ) │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ ldrd sl, fp, [sp, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r9, [sp, #96] @ 0x60 │ │ │ │ @@ -37546,128 +37426,128 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #472] @ (800f8 ) │ │ │ │ + ldr r1, [pc, #468] @ (8005c ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #20] │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.n 7ff9c │ │ │ │ + beq.n 7ff04 │ │ │ │ ldr.w r8, [r4] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 7ffbe │ │ │ │ + beq.n 7ff26 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7ff68 │ │ │ │ + blt.n 7fed0 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 80014 │ │ │ │ + blt.n 7ff78 │ │ │ │ ldr.w r1, [r9] │ │ │ │ lsrs r2, r1, #31 │ │ │ │ cmp r1, r8 │ │ │ │ it gt │ │ │ │ orrgt.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 7ffd4 │ │ │ │ + beq.n 7ff3c │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7ff6e │ │ │ │ + b.n 7fed6 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #392] @ (800fc ) │ │ │ │ + ldr r0, [pc, #388] @ (80060 ) │ │ │ │ add r1, sp, #44 @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #380] @ (80100 ) │ │ │ │ - ldr r3, [pc, #364] @ (800f0 ) │ │ │ │ + ldr r2, [pc, #376] @ (80064 ) │ │ │ │ + ldr r3, [pc, #360] @ (80054 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 800e8 │ │ │ │ + bne.w 8004c │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #356] @ (80104 ) │ │ │ │ + ldr r1, [pc, #352] @ (80068 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr.w r8, [r5] │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7ff3e │ │ │ │ + bne.n 7fea6 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7ff6e │ │ │ │ - ldr r1, [pc, #328] @ (80108 ) │ │ │ │ + b.n 7fed6 │ │ │ │ + ldr r1, [pc, #324] @ (8006c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7ff42 │ │ │ │ + bne.n 7feaa │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 7ff6e │ │ │ │ + b.n 7fed6 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - cmp.w r8, #1 │ │ │ │ + cmp r1, #1 │ │ │ │ it lt │ │ │ │ - movlt.w r8, #1 │ │ │ │ + movlt r1, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ - cmp r2, r8 │ │ │ │ - blt.n 8001c │ │ │ │ + cmp r2, r1 │ │ │ │ + blt.n 7ff80 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 800d6 │ │ │ │ + blt.n 8003a │ │ │ │ ldr r6, [sp, #24] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r6, #1 │ │ │ │ it lt │ │ │ │ movlt r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ - bge.n 80024 │ │ │ │ + bge.n 7ff88 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 800de │ │ │ │ + beq.n 80042 │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n 7ff70 │ │ │ │ + b.n 7fed8 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7ff6e │ │ │ │ + b.n 7fed6 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 7ff6e │ │ │ │ + b.n 7fed6 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 800e4 │ │ │ │ - ldr r0, [pc, #224] @ (8010c ) │ │ │ │ + bne.n 80048 │ │ │ │ + ldr r0, [pc, #224] @ (80070 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #224] @ (80110 ) │ │ │ │ + ldr r1, [pc, #224] @ (80074 ) │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ add.w ip, r0, #4 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ @@ -37679,35 +37559,35 @@ │ │ │ │ it ge │ │ │ │ movge r0, r2 │ │ │ │ mul.w r0, r6, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 800e4 │ │ │ │ + bne.n 80048 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 800d2 │ │ │ │ + beq.n 80036 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 80088 │ │ │ │ + cbz r3, 7ffec │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbz r3, 80088 │ │ │ │ + cbz r3, 7ffec │ │ │ │ ldr.w r3, [r9] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 7ff80 │ │ │ │ + bne.w 7fee8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [sl] │ │ │ │ - b.n 7ff80 │ │ │ │ - ldr r0, [pc, #120] @ (80114 ) │ │ │ │ + b.n 7fee8 │ │ │ │ + ldr r0, [pc, #120] @ (80078 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #120] @ (80118 ) │ │ │ │ + ldr r1, [pc, #120] @ (8007c ) │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str.w r9, [sp, #4] │ │ │ │ adds r4, r0, #4 │ │ │ │ @@ -37719,66 +37599,66 @@ │ │ │ │ cmp r2, r0 │ │ │ │ it ge │ │ │ │ movge r2, r0 │ │ │ │ mul.w r2, r6, r2 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [sl] │ │ │ │ - cbnz r3, 800e4 │ │ │ │ + cbnz r3, 80048 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 7ff80 │ │ │ │ + b.n 7fee8 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 7ff6e │ │ │ │ + b.n 7fed6 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 80098 │ │ │ │ + beq.n 7fffc │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7ff70 │ │ │ │ + b.n 7fed8 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - str r4, [r4, #32] │ │ │ │ + str r4, [r7, #40] @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #10] │ │ │ │ + ldrb r2, [r7, #12] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r3, #13] │ │ │ │ + ldrb r6, [r4, #16] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r2, [r4, #16] │ │ │ │ + ldrb r6, [r1, #20] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r1, #24] │ │ │ │ + str r4, [r4, #32] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r6, #13] │ │ │ │ + ldrb r2, [r0, #17] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r1, #42] @ 0x2a │ │ │ │ + strh r6, [r3, #48] @ 0x30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r3, #13] │ │ │ │ + ldrb r4, [r1, #17] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r0!, {r4, r5, r6} │ │ │ │ + stmia r1!, {r2, r3} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r6, #11] │ │ │ │ + ldrb r4, [r4, #15] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0008011c : │ │ │ │ +00080080 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr r5, [pc, #612] @ (80394 ) │ │ │ │ + ldr r5, [pc, #612] @ (802f8 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ - ldr r4, [pc, #612] @ (80398 ) │ │ │ │ + ldr r4, [pc, #612] @ (802fc ) │ │ │ │ mov r9, r0 │ │ │ │ add r5, pc │ │ │ │ ldr.w sl, [sp, #128] @ 0x80 │ │ │ │ ldr.w r8, [sp, #124] @ 0x7c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #600] @ (8039c ) │ │ │ │ + ldr r1, [pc, #600] @ (80300 ) │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ mov r4, r3 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [sl] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ @@ -37787,145 +37667,145 @@ │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr.w fp, [sp, #96] @ 0x60 │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #560] @ (803a0 ) │ │ │ │ + ldr r1, [pc, #560] @ (80304 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ - beq.n 8020c │ │ │ │ + beq.n 80170 │ │ │ │ ldr.w r9, [r4] │ │ │ │ ldr.w r3, [fp] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - cbnz r7, 801ac │ │ │ │ - ldr r1, [pc, #528] @ (803a4 ) │ │ │ │ + cbnz r7, 80110 │ │ │ │ + ldr r1, [pc, #528] @ (80308 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbnz r0, 801ac │ │ │ │ + cbnz r0, 80110 │ │ │ │ mvn.w r2, #1 │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [sl] │ │ │ │ negs r3, r3 │ │ │ │ - b.n 8023c │ │ │ │ - ldr r1, [pc, #504] @ (803a8 ) │ │ │ │ + b.n 801a0 │ │ │ │ + ldr r1, [pc, #504] @ (8030c ) │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n 80268 │ │ │ │ + beq.n 801cc │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 80230 │ │ │ │ + blt.n 80194 │ │ │ │ ldr.w r1, [fp] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 8027e │ │ │ │ + blt.n 801e2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r3, r9 │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 80286 │ │ │ │ + blt.n 801ea │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r2, #1 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 8028e │ │ │ │ + blt.n 801f2 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r5, #1 │ │ │ │ it lt │ │ │ │ movlt r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ - bge.n 80296 │ │ │ │ + bge.n 801fa │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 80296 │ │ │ │ + beq.n 801fa │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ str.w r2, [sl] │ │ │ │ - b.n 8023c │ │ │ │ - ldr r1, [pc, #412] @ (803ac ) │ │ │ │ + b.n 801a0 │ │ │ │ + ldr r1, [pc, #412] @ (80310 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ ldr.w r9, [fp] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8018e │ │ │ │ + bne.n 800f2 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [sl] │ │ │ │ - b.n 801a8 │ │ │ │ + b.n 8010c │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ str.w r2, [sl] │ │ │ │ - ldr r0, [pc, #368] @ (803b0 ) │ │ │ │ + ldr r0, [pc, #368] @ (80314 ) │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #356] @ (803b4 ) │ │ │ │ - ldr r3, [pc, #328] @ (80398 ) │ │ │ │ + ldr r2, [pc, #356] @ (80318 ) │ │ │ │ + ldr r3, [pc, #328] @ (802fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 80390 │ │ │ │ + bne.w 802f4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #332] @ (803b8 ) │ │ │ │ + ldr r1, [pc, #332] @ (8031c ) │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 801ba │ │ │ │ + bne.n 8011e │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 80236 │ │ │ │ + b.n 8019a │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 80236 │ │ │ │ + b.n 8019a │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 80236 │ │ │ │ + b.n 8019a │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 80236 │ │ │ │ + b.n 8019a │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 8038a │ │ │ │ + bne.n 802ee │ │ │ │ cmp r7, #0 │ │ │ │ - beq.n 8031a │ │ │ │ + beq.n 8027e │ │ │ │ cmp r6, #0 │ │ │ │ - beq.n 80342 │ │ │ │ - ldr r0, [pc, #276] @ (803bc ) │ │ │ │ + beq.n 802a6 │ │ │ │ + ldr r0, [pc, #276] @ (80320 ) │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ - ldr r1, [pc, #276] @ (803c0 ) │ │ │ │ + ldr r1, [pc, #276] @ (80324 ) │ │ │ │ subs r2, #1 │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ strd r2, r2, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ @@ -37937,1306 +37817,1368 @@ │ │ │ │ mul.w r5, r0, r5 │ │ │ │ ldr.w r3, [sl] │ │ │ │ vmov s15, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 801a8 │ │ │ │ + bne.w 8010c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ it eq │ │ │ │ moveq r0, #112 @ 0x70 │ │ │ │ - beq.n 8024c │ │ │ │ + beq.n 801b0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 80308 │ │ │ │ + cbz r3, 8026c │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp.w r9, #1 │ │ │ │ it ne │ │ │ │ cmpne r3, #0 │ │ │ │ it ne │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - bne.n 8024c │ │ │ │ + bne.n 801b0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [r1] │ │ │ │ - b.n 8024c │ │ │ │ - cbz r6, 80366 │ │ │ │ - ldr r0, [pc, #164] @ (803c4 ) │ │ │ │ + b.n 801b0 │ │ │ │ + cbz r6, 802ca │ │ │ │ + ldr r0, [pc, #164] @ (80328 ) │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ - ldr r1, [pc, #164] @ (803c8 ) │ │ │ │ + ldr r1, [pc, #164] @ (8032c ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ subs r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r2, r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r3, r6 │ │ │ │ str.w fp, [sp] │ │ │ │ blx 5fe70 │ │ │ │ - b.n 802ca │ │ │ │ - ldr r0, [pc, #136] @ (803cc ) │ │ │ │ + b.n 8022e │ │ │ │ + ldr r0, [pc, #136] @ (80330 ) │ │ │ │ subs r1, #1 │ │ │ │ strd r1, r1, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [pc, #128] @ (803d0 ) │ │ │ │ + ldr r1, [pc, #128] @ (80334 ) │ │ │ │ add r0, pc │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ - b.n 802ca │ │ │ │ - ldr r0, [pc, #108] @ (803d4 ) │ │ │ │ + b.n 8022e │ │ │ │ + ldr r0, [pc, #108] @ (80338 ) │ │ │ │ subs r1, #1 │ │ │ │ strd r1, r1, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [pc, #100] @ (803d8 ) │ │ │ │ + ldr r1, [pc, #100] @ (8033c ) │ │ │ │ add r0, pc │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ - b.n 802ca │ │ │ │ + b.n 8022e │ │ │ │ negs r3, r3 │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ - b.n 8023c │ │ │ │ + b.n 801a0 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - ldrsh r4, [r3, r7] │ │ │ │ + str r0, [r7, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #0] │ │ │ │ + ldrb r6, [r3, #3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r3, #194 @ 0xc2 │ │ │ │ + movs r4, #142 @ 0x8e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r6, #31] │ │ │ │ + ldrb r0, [r4, #2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r0, [r2, #3] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldrb r2, [r0, #4] │ │ │ │ + ldrb r4, [r3, #6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r1, #8] │ │ │ │ + ldrb r6, [r2, #7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh r0, [r0, r3] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - strh r4, [r4, #20] │ │ │ │ + ldrb r2, [r4, #11] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bkpt 0x006a │ │ │ │ + ldrsh r4, [r3, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r2, #6] │ │ │ │ + strh r0, [r7, #26] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - pop {r2, r4, r5, r6, r7, pc} │ │ │ │ + itte eq │ │ │ │ + lsleq r0, r4, #1 │ │ │ │ + ldrbeq r6, [r4, #9] │ │ │ │ + lslne r7, r3, #1 │ │ │ │ + bkpt 0x0090 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r5, #1] │ │ │ │ + ldrb r2, [r1, #5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - pop {r1, r3, r6, r7, pc} │ │ │ │ + bkpt 0x0066 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r6, #3] │ │ │ │ + ldrb r0, [r1, #7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - pop {r1, r2, r5, r7, pc} │ │ │ │ + bkpt 0x0042 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r4, #0] │ │ │ │ + ldrb r4, [r7, #3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -000803dc : │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ +00080340 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (8048c ) │ │ │ │ - sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (80490 ) │ │ │ │ - mov r5, r3 │ │ │ │ - add r4, pc │ │ │ │ + str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ + ldr r5, [pc, #308] @ (80488 ) │ │ │ │ + sub sp, #20 │ │ │ │ + ldr r4, [pc, #308] @ (8048c ) │ │ │ │ + mov r6, r3 │ │ │ │ + add r5, pc │ │ │ │ movs r3, #0 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ + ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ + mov r7, r0 │ │ │ │ + ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r2 │ │ │ │ + ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + mov.w r4, #0 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (80494 ) │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - str r3, [r7, #0] │ │ │ │ + ldr r1, [pc, #276] @ (80490 ) │ │ │ │ + str.w r3, [r8] │ │ │ │ + add r1, pc │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #264] @ (80494 ) │ │ │ │ + mov fp, r0 │ │ │ │ + mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 8046e │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 80456 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - mov r2, r3 │ │ │ │ + mov r2, r0 │ │ │ │ + cmp.w fp, #0 │ │ │ │ + beq.n 80424 │ │ │ │ + ldr r7, [r5, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n 80440 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 803f0 │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 80456 │ │ │ │ + ldr.w r0, [r9] │ │ │ │ + cmp r0, r7 │ │ │ │ + ite le │ │ │ │ + movle r7, #0 │ │ │ │ + movgt r7, #1 │ │ │ │ + orrs.w r7, r7, r0, lsr #31 │ │ │ │ + itt ne │ │ │ │ + mvnne.w r2, #4 │ │ │ │ + movne r3, #5 │ │ │ │ + bne.n 803f6 │ │ │ │ + cmp r0, #1 │ │ │ │ + ldr.w r4, [sl] │ │ │ │ + mov r3, r0 │ │ │ │ it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bge.n 8045e │ │ │ │ - mvn.w r3, #3 │ │ │ │ - movs r2, #4 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (80498 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [sp, #0] │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r4, r3 │ │ │ │ + blt.n 8045e │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ + mov r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r4, r3 │ │ │ │ + bge.n 80466 │ │ │ │ + mvn.w r2, #9 │ │ │ │ + movs r3, #10 │ │ │ │ + b.n 803f6 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + str.w r2, [r8] │ │ │ │ + ldr r0, [pc, #156] @ (80498 ) │ │ │ │ + add r1, sp, #8 │ │ │ │ + str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (8049c ) │ │ │ │ - ldr r3, [pc, #76] @ (80490 ) │ │ │ │ + ldr r2, [pc, #144] @ (8049c ) │ │ │ │ + ldr r3, [pc, #124] @ (8048c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 80484 │ │ │ │ - add sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - mvn.w r3, #1 │ │ │ │ - movs r2, #2 │ │ │ │ - b.n 8042c │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 80488 │ │ │ │ - cmp r3, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 8043e │ │ │ │ - ldr r1, [pc, #48] @ (804a0 ) │ │ │ │ - mov r0, r6 │ │ │ │ + bne.n 80480 │ │ │ │ + add sp, #20 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #120] @ (804a0 ) │ │ │ │ + str r0, [sp, #4] │ │ │ │ + mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ + ldr r7, [r6, #0] │ │ │ │ blx 57998 │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 80412 │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - movs r2, #1 │ │ │ │ - b.n 8042c │ │ │ │ + bne.n 8039e │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 803f6 │ │ │ │ + ldr r1, [pc, #96] @ (804a4 ) │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 803a2 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n 803f6 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 803f6 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n 803f6 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + cbnz r3, 80484 │ │ │ │ + cbz r2, 8047c │ │ │ │ + cbz r1, 8047c │ │ │ │ + cmp r0, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 8040a │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + b.n 8040a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r2, r2 │ │ │ │ - b.n 8042e │ │ │ │ - ldrb r6, [r3, r4] │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 803fa │ │ │ │ + ldrb r0, [r7, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #42 @ 0x2a │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r4, #0] │ │ │ │ + strb r2, [r3, #24] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r1, r3] │ │ │ │ + strb r2, [r4, #28] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrb r0, [r2, #2] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrb r2, [r0, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r2, #20] │ │ │ │ + strb r2, [r4, #28] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + strh r4, [r0, #8] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -000804a4 : │ │ │ │ +000804a8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (80554 ) │ │ │ │ + ldr r4, [pc, #160] @ (80558 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (80558 ) │ │ │ │ + ldr r2, [pc, #160] @ (8055c ) │ │ │ │ mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (8055c ) │ │ │ │ + ldr r1, [pc, #148] @ (80560 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 80536 │ │ │ │ + cbz r0, 8053a │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 8051e │ │ │ │ + blt.n 80522 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 80526 │ │ │ │ + bge.n 8052a │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (80560 ) │ │ │ │ + ldr r0, [pc, #104] @ (80564 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (80564 ) │ │ │ │ - ldr r3, [pc, #76] @ (80558 ) │ │ │ │ + ldr r2, [pc, #92] @ (80568 ) │ │ │ │ + ldr r3, [pc, #76] @ (8055c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 8054c │ │ │ │ + bne.n 80550 │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n 804f4 │ │ │ │ + b.n 804f8 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 80550 │ │ │ │ + cbnz r2, 80554 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 80506 │ │ │ │ - ldr r1, [pc, #48] @ (80568 ) │ │ │ │ + b.n 8050a │ │ │ │ + ldr r1, [pc, #48] @ (8056c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 804da │ │ │ │ + bne.n 804de │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n 804f4 │ │ │ │ + b.n 804f8 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.n 804f6 │ │ │ │ - ldrb r6, [r2, r1] │ │ │ │ + b.n 804fa │ │ │ │ + ldrb r2, [r2, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #98 @ 0x62 │ │ │ │ + movs r0, #142 @ 0x8e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r4, #29] │ │ │ │ + strb r0, [r3, #30] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r0, r0] │ │ │ │ + ldrb r2, [r0, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r1, #17] │ │ │ │ + strb r2, [r3, #17] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0008056c : │ │ │ │ +00080570 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (8061c ) │ │ │ │ + ldr r4, [pc, #160] @ (80620 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (80620 ) │ │ │ │ + ldr r2, [pc, #160] @ (80624 ) │ │ │ │ mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (80624 ) │ │ │ │ + ldr r1, [pc, #148] @ (80628 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 805fe │ │ │ │ + cbz r0, 80602 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 805e6 │ │ │ │ + blt.n 805ea │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 805ee │ │ │ │ + bge.n 805f2 │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (80628 ) │ │ │ │ + ldr r0, [pc, #104] @ (8062c ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (8062c ) │ │ │ │ - ldr r3, [pc, #76] @ (80620 ) │ │ │ │ + ldr r2, [pc, #92] @ (80630 ) │ │ │ │ + ldr r3, [pc, #76] @ (80624 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 80614 │ │ │ │ + bne.n 80618 │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n 805bc │ │ │ │ + b.n 805c0 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 80618 │ │ │ │ + cbnz r2, 8061c │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 805ce │ │ │ │ - ldr r1, [pc, #48] @ (80630 ) │ │ │ │ + b.n 805d2 │ │ │ │ + ldr r1, [pc, #48] @ (80634 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 805a2 │ │ │ │ + bne.n 805a6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n 805bc │ │ │ │ + b.n 805c0 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.n 805be │ │ │ │ - ldrh r6, [r1, r6] │ │ │ │ + b.n 805c2 │ │ │ │ + ldrh r2, [r1, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r3, #6 │ │ │ │ + subs r6, r0, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r4, #26] │ │ │ │ + strb r0, [r3, #27] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r6, [r7, r4] │ │ │ │ + ldrh r2, [r7, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r0, #14] │ │ │ │ + strb r2, [r2, #14] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00080634 : │ │ │ │ +00080638 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #200] @ (80710 ) │ │ │ │ + ldr r1, [pc, #200] @ (80714 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r3, [pc, #200] @ (80714 ) │ │ │ │ + ldr r3, [pc, #200] @ (80718 ) │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r8, r2 │ │ │ │ ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ - ldr r1, [pc, #188] @ (80718 ) │ │ │ │ + ldr r1, [pc, #188] @ (8071c ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r9] │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ blx 57998 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi.n 806a0 │ │ │ │ - cbz r0, 806d4 │ │ │ │ + bhi.n 806a4 │ │ │ │ + cbz r0, 806d8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 80702 │ │ │ │ + blt.n 80706 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 806ea │ │ │ │ + blt.n 806ee │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - ble.n 806f2 │ │ │ │ + ble.n 806f6 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 806a6 │ │ │ │ + b.n 806aa │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str.w r2, [r9] │ │ │ │ - ldr r0, [pc, #112] @ (8071c ) │ │ │ │ + ldr r0, [pc, #112] @ (80720 ) │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #100] @ (80720 ) │ │ │ │ - ldr r3, [pc, #84] @ (80714 ) │ │ │ │ + ldr r2, [pc, #100] @ (80724 ) │ │ │ │ + ldr r3, [pc, #84] @ (80718 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 8070a │ │ │ │ + bne.n 8070e │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #76] @ (80724 ) │ │ │ │ + ldr r1, [pc, #76] @ (80728 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8067e │ │ │ │ + bne.n 80682 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 806a6 │ │ │ │ + b.n 806aa │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 806a6 │ │ │ │ + b.n 806aa │ │ │ │ ldr.w r3, [r9] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 806ba │ │ │ │ + beq.n 806be │ │ │ │ negs r3, r3 │ │ │ │ - b.n 806aa │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 806a6 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - ldrh r4, [r0, r3] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - subs r6, r1, #3 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - strb r0, [r0, #23] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldrh r2, [r2, r1] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - strb r4, [r5, #10] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - │ │ │ │ -00080728 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #208] @ (8080c ) │ │ │ │ - sub sp, #12 │ │ │ │ - ldr r3, [pc, #208] @ (80810 ) │ │ │ │ - add r1, pc │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r8, r2 │ │ │ │ - ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [r1, r3] │ │ │ │ - ldr r1, [pc, #196] @ (80814 ) │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov.w r3, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - add r1, pc │ │ │ │ - str.w r3, [r9] │ │ │ │ - ldr r6, [sp, #40] @ 0x28 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - blx 57998 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - subs r3, #1 │ │ │ │ - cmp r3, #2 │ │ │ │ - bhi.n 80796 │ │ │ │ - cbz r0, 807ca │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 807fa │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - mov r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - blt.n 807e0 │ │ │ │ - ldr r1, [r7, #0] │ │ │ │ - cmp r3, r1 │ │ │ │ - ble.n 807e8 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n 8079c │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - str.w r2, [r9] │ │ │ │ - ldr r0, [pc, #116] @ (80818 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #104] @ (8081c ) │ │ │ │ - ldr r3, [pc, #92] @ (80810 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 80802 │ │ │ │ - add sp, #12 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #84] @ (80820 ) │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 80772 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n 8079c │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 8079c │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - cbnz r3, 80806 │ │ │ │ - cmp r2, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 807b0 │ │ │ │ + b.n 806ae │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 8079c │ │ │ │ + b.n 806aa │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 807a0 │ │ │ │ nop │ │ │ │ - ldr r0, [r2, r7] │ │ │ │ + ldrh r0, [r0, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r3, #7 │ │ │ │ + subs r2, r7, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r2, #19] │ │ │ │ + strb r4, [r6, #23] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [r3, r5] │ │ │ │ + ldrh r6, [r1, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r6, #6] │ │ │ │ + strb r4, [r7, #10] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00080824 : │ │ │ │ +0008072c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (808d4 ) │ │ │ │ + ldr r4, [pc, #160] @ (807dc ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (808d8 ) │ │ │ │ + ldr r2, [pc, #160] @ (807e0 ) │ │ │ │ mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (808dc ) │ │ │ │ + ldr r1, [pc, #148] @ (807e4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 808b6 │ │ │ │ + cbz r0, 807be │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 8089e │ │ │ │ + blt.n 807a6 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 808a6 │ │ │ │ + bge.n 807ae │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (808e0 ) │ │ │ │ + ldr r0, [pc, #104] @ (807e8 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (808e4 ) │ │ │ │ - ldr r3, [pc, #76] @ (808d8 ) │ │ │ │ + ldr r2, [pc, #92] @ (807ec ) │ │ │ │ + ldr r3, [pc, #76] @ (807e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 808cc │ │ │ │ + bne.n 807d4 │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n 80874 │ │ │ │ + b.n 8077c │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 808d0 │ │ │ │ + cbnz r2, 807d8 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 80886 │ │ │ │ - ldr r1, [pc, #48] @ (808e8 ) │ │ │ │ + b.n 8078e │ │ │ │ + ldr r1, [pc, #48] @ (807f0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8085a │ │ │ │ + bne.n 80762 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n 80874 │ │ │ │ + b.n 8077c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.n 80876 │ │ │ │ - ldr r6, [r2, r3] │ │ │ │ + b.n 8077e │ │ │ │ + ldr r6, [r1, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r4, #3 │ │ │ │ + subs r2, r1, #0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r0, #16] │ │ │ │ + strb r4, [r5, #20] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r0, r2] │ │ │ │ + ldr r6, [r7, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r1, #3] │ │ │ │ + strb r6, [r2, #7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -000808ec : │ │ │ │ +000807f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r4, [pc, #320] @ (80a40 ) │ │ │ │ + ldr r4, [pc, #320] @ (80948 ) │ │ │ │ sub sp, #24 │ │ │ │ - ldr r2, [pc, #320] @ (80a44 ) │ │ │ │ + ldr r2, [pc, #320] @ (8094c ) │ │ │ │ mov r9, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r5, r0 │ │ │ │ ldr.w sl, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #304] @ (80a48 ) │ │ │ │ + ldr r1, [pc, #304] @ (80950 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [r6, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ blx 57998 │ │ │ │ ldr.w r8, [sl] │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n 809d0 │ │ │ │ + beq.n 808d8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 8099e │ │ │ │ + blt.n 808a6 │ │ │ │ cmp r3, #1 │ │ │ │ ldr.w r2, [r9] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 809e6 │ │ │ │ + blt.n 808ee │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 809ee │ │ │ │ + ble.n 808f6 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 80a02 │ │ │ │ - ldr r0, [pc, #248] @ (80a4c ) │ │ │ │ + bne.n 8090a │ │ │ │ + ldr r0, [pc, #248] @ (80954 ) │ │ │ │ mov r2, r5 │ │ │ │ - ldr r1, [pc, #248] @ (80a50 ) │ │ │ │ + ldr r1, [pc, #248] @ (80958 ) │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ adds r5, r0, #4 │ │ │ │ add r1, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mul.w r0, r2, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 80a02 │ │ │ │ + bne.n 8090a │ │ │ │ cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ - beq.n 80a36 │ │ │ │ + beq.n 8093e │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ - cbnz r2, 809b6 │ │ │ │ + cbnz r2, 808be │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [r7] │ │ │ │ - b.n 809b6 │ │ │ │ + b.n 808be │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r6, #0] │ │ │ │ - ldr r0, [pc, #172] @ (80a54 ) │ │ │ │ + ldr r0, [pc, #172] @ (8095c ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #160] @ (80a58 ) │ │ │ │ - ldr r3, [pc, #136] @ (80a44 ) │ │ │ │ + ldr r2, [pc, #160] @ (80960 ) │ │ │ │ + ldr r3, [pc, #136] @ (8094c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 80a3a │ │ │ │ + bne.n 80942 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r1, [pc, #136] @ (80a5c ) │ │ │ │ + ldr r1, [pc, #136] @ (80964 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 80930 │ │ │ │ + bne.n 80838 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 809a4 │ │ │ │ + b.n 808ac │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 809a4 │ │ │ │ + b.n 808ac │ │ │ │ cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ ittt ne │ │ │ │ mvnne.w r2, #8 │ │ │ │ movne r3, #9 │ │ │ │ strne r2, [r6, #0] │ │ │ │ - bne.n 809a6 │ │ │ │ + bne.n 808ae │ │ │ │ ldr r3, [r6, #0] │ │ │ │ - cbz r3, 80a06 │ │ │ │ + cbz r3, 8090e │ │ │ │ negs r3, r3 │ │ │ │ - b.n 809a6 │ │ │ │ - ldr r0, [pc, #88] @ (80a60 ) │ │ │ │ + b.n 808ae │ │ │ │ + ldr r0, [pc, #88] @ (80968 ) │ │ │ │ mov r2, r5 │ │ │ │ - ldr r1, [pc, #88] @ (80a64 ) │ │ │ │ + ldr r1, [pc, #88] @ (8096c ) │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ adds r5, r0, #4 │ │ │ │ add r1, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mul.w r0, r2, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 80a02 │ │ │ │ + bne.n 8090a │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 809b6 │ │ │ │ + b.n 808be │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r1, r0] │ │ │ │ + ldr r4, [r0, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r2, #0 │ │ │ │ + adds r4, r7, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb7c6 │ │ │ │ + @ instruction: 0xb8be │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r5, #12] │ │ │ │ + strb r2, [r2, #17] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r4, [r3, #11] │ │ │ │ + strb r4, [r0, #16] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsb r6, [r2, r5] │ │ │ │ + ldr r6, [r1, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [r6, #120] @ 0x78 │ │ │ │ + strb r4, [r7, #2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xb712 │ │ │ │ + @ instruction: 0xb80a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r6, #9] │ │ │ │ + strb r6, [r3, #14] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00080a68 : │ │ │ │ +00080970 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r4, [pc, #208] @ (80b4c ) │ │ │ │ + ldr r4, [pc, #208] @ (80a54 ) │ │ │ │ sub sp, #8 │ │ │ │ - ldr r3, [pc, #208] @ (80b50 ) │ │ │ │ + ldr r3, [pc, #208] @ (80a58 ) │ │ │ │ mov r6, r2 │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ ldr.w r9, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #192] @ (80b54 ) │ │ │ │ + ldr r1, [pc, #192] @ (80a5c ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r8] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #176] @ (80b58 ) │ │ │ │ + ldr r1, [pc, #176] @ (80a60 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov sl, r0 │ │ │ │ - cbz r5, 80b04 │ │ │ │ + cbz r5, 80a0c │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.n 80b32 │ │ │ │ + beq.n 80a3a │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 80b1a │ │ │ │ + blt.n 80a22 │ │ │ │ cmp r3, #1 │ │ │ │ ldr.w r2, [r9] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - bge.n 80b22 │ │ │ │ + bge.n 80a2a │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #128] @ (80b5c ) │ │ │ │ + ldr r0, [pc, #128] @ (80a64 ) │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #116] @ (80b60 ) │ │ │ │ - ldr r3, [pc, #96] @ (80b50 ) │ │ │ │ + ldr r2, [pc, #116] @ (80a68 ) │ │ │ │ + ldr r3, [pc, #96] @ (80a58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 80b48 │ │ │ │ + bne.n 80a50 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r1, [pc, #92] @ (80b64 ) │ │ │ │ + ldr r1, [pc, #92] @ (80a6c ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 80ab6 │ │ │ │ + bne.n 809be │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 80ad6 │ │ │ │ + b.n 809de │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 80ad6 │ │ │ │ + b.n 809de │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 80aea │ │ │ │ + beq.n 809f2 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 80ada │ │ │ │ - ldr r1, [pc, #52] @ (80b68 ) │ │ │ │ + b.n 809e2 │ │ │ │ + ldr r1, [pc, #52] @ (80a70 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 80abc │ │ │ │ + bne.n 809c4 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 80ad6 │ │ │ │ + b.n 809de │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - ldrsb r0, [r2, r2] │ │ │ │ + ldrsb r0, [r1, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, r2 │ │ │ │ + subs r0, r0, r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [r2, #124] @ 0x7c │ │ │ │ + strb r4, [r7, #3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r0, [r6, #6] │ │ │ │ + strb r0, [r3, #11] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsb r2, [r4, r0] │ │ │ │ + ldrsb r2, [r3, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [r7, #100] @ 0x64 │ │ │ │ + ldr r0, [r1, #120] @ 0x78 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r6, r7, r7 │ │ │ │ + subs r6, r4, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00080b6c : │ │ │ │ +00080a74 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r5, [pc, #256] @ (80c80 ) │ │ │ │ + ldr r5, [pc, #256] @ (80b88 ) │ │ │ │ sub sp, #20 │ │ │ │ - ldr r4, [pc, #256] @ (80c84 ) │ │ │ │ + ldr r4, [pc, #256] @ (80b8c ) │ │ │ │ mov r7, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r1, [pc, #256] @ (80c88 ) │ │ │ │ + ldr r1, [pc, #256] @ (80b90 ) │ │ │ │ mov r9, r2 │ │ │ │ mov fp, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldrd sl, r5, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r8, [sl] │ │ │ │ str r3, [r5, #0] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #224] @ (80c8c ) │ │ │ │ + ldr r1, [pc, #224] @ (80b94 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r6, r0 │ │ │ │ - cbz r4, 80c08 │ │ │ │ + cbz r4, 80b10 │ │ │ │ cmp r6, #0 │ │ │ │ - beq.n 80c60 │ │ │ │ + beq.n 80b68 │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 80c1e │ │ │ │ + blt.n 80b26 │ │ │ │ cmp r1, #1 │ │ │ │ ldr.w r2, [sl] │ │ │ │ mov r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - bge.n 80c26 │ │ │ │ + bge.n 80b2e │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ str r2, [r5, #0] │ │ │ │ - ldr r0, [pc, #176] @ (80c90 ) │ │ │ │ + ldr r0, [pc, #176] @ (80b98 ) │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #164] @ (80c94 ) │ │ │ │ - ldr r3, [pc, #144] @ (80c84 ) │ │ │ │ + ldr r2, [pc, #164] @ (80b9c ) │ │ │ │ + ldr r3, [pc, #144] @ (80b8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 80c78 │ │ │ │ + bne.n 80b80 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #140] @ (80c98 ) │ │ │ │ + ldr r1, [pc, #140] @ (80ba0 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 80bba │ │ │ │ + bne.n 80ac2 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 80bdc │ │ │ │ + b.n 80ae4 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 80bdc │ │ │ │ + b.n 80ae4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbnz r3, 80c7c │ │ │ │ + cbnz r3, 80b84 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.n 80bee │ │ │ │ - cbz r6, 80c5a │ │ │ │ + beq.n 80af6 │ │ │ │ + cbz r6, 80b62 │ │ │ │ add.w r0, r8, #1 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #1 │ │ │ │ str r2, [r5, #0] │ │ │ │ lsls r0, r0, #3 │ │ │ │ vldr d7, [r3] │ │ │ │ vcmp.f64 d7, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 80bea │ │ │ │ + beq.n 80af2 │ │ │ │ adds r2, #1 │ │ │ │ add r3, r0 │ │ │ │ cmp r1, r2 │ │ │ │ str r2, [r5, #0] │ │ │ │ - bge.n 80c3e │ │ │ │ + bge.n 80b46 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #0] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ - b.n 80bee │ │ │ │ - ldr r1, [pc, #56] @ (80c9c ) │ │ │ │ + b.n 80af6 │ │ │ │ + ldr r1, [pc, #56] @ (80ba4 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 80bbe │ │ │ │ + bne.n 80ac6 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r5, #0] │ │ │ │ - b.n 80bde │ │ │ │ + b.n 80ae6 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n 80bde │ │ │ │ - strb r4, [r1, r6] │ │ │ │ + b.n 80ae6 │ │ │ │ + ldrsb r4, [r0, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, r6 │ │ │ │ + subs r0, r2, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [r2, #108] @ 0x6c │ │ │ │ + ldr r0, [r7, #124] @ 0x7c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r4, [r6, #2] │ │ │ │ + strb r4, [r3, #7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r6, [r3, r4] │ │ │ │ + ldrsb r6, [r2, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [r7, #84] @ 0x54 │ │ │ │ + ldr r4, [r0, #104] @ 0x68 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r0, r2, r3 │ │ │ │ + adds r0, r7, r7 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +00080ba8 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #208] @ (80c8c ) │ │ │ │ + sub sp, #12 │ │ │ │ + ldr r3, [pc, #208] @ (80c90 ) │ │ │ │ + add r1, pc │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r8, r2 │ │ │ │ + ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [r1, r3] │ │ │ │ + ldr r1, [pc, #196] @ (80c94 ) │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov.w r3, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + add r1, pc │ │ │ │ + str.w r3, [r9] │ │ │ │ + ldr r6, [sp, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + blx 57998 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + subs r3, #1 │ │ │ │ + cmp r3, #2 │ │ │ │ + bhi.n 80c16 │ │ │ │ + cbz r0, 80c4a │ │ │ │ + ldr.w r2, [r8] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 80c7a │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + mov r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r1, r3 │ │ │ │ + blt.n 80c60 │ │ │ │ + ldr r1, [r7, #0] │ │ │ │ + cmp r3, r1 │ │ │ │ + ble.n 80c68 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n 80c1c │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + str.w r2, [r9] │ │ │ │ + ldr r0, [pc, #116] @ (80c98 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #104] @ (80c9c ) │ │ │ │ + ldr r3, [pc, #92] @ (80c90 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 80c82 │ │ │ │ + add sp, #12 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ + ldr r1, [pc, #84] @ (80ca0 ) │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 80bf2 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n 80c1c │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 80c1c │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + cbnz r3, 80c86 │ │ │ │ + cmp r2, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 80c30 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 80c1c │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 80c20 │ │ │ │ + nop │ │ │ │ + strb r0, [r2, r5] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + adds r2, r1, r6 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + strb r2, [r5, #2] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + strb r4, [r3, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ + ldr r2, [r1, #84] @ 0x54 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00080ca0 : │ │ │ │ +00080ca4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r5, [pc, #296] @ (80ddc ) │ │ │ │ + ldr r5, [pc, #296] @ (80de0 ) │ │ │ │ sub sp, #20 │ │ │ │ - ldr r4, [pc, #296] @ (80de0 ) │ │ │ │ + ldr r4, [pc, #296] @ (80de4 ) │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ movs r2, #0 │ │ │ │ ldr.w fp, [sp, #96] @ 0x60 │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #280] @ (80de4 ) │ │ │ │ + ldr r1, [pc, #280] @ (80de8 ) │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ str.w r2, [fp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ ldr.w r9, [sp, #72] @ 0x48 │ │ │ │ ldr.w sl, [sp, #80] @ 0x50 │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #248] @ (80de8 ) │ │ │ │ + ldr r1, [pc, #248] @ (80dec ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, r2 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ orrs r0, r4 │ │ │ │ - beq.n 80d82 │ │ │ │ + beq.n 80d86 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 80d4e │ │ │ │ + blt.n 80d52 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 80d92 │ │ │ │ + blt.n 80d96 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ cmp r0, #0 │ │ │ │ - blt.n 80d8a │ │ │ │ + blt.n 80d8e │ │ │ │ ldr.w r4, [r8] │ │ │ │ cmp r4, #0 │ │ │ │ - blt.n 80d9a │ │ │ │ + blt.n 80d9e │ │ │ │ ldr.w r5, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 80da2 │ │ │ │ + bne.n 80da6 │ │ │ │ cmp r5, #0 │ │ │ │ - ble.n 80dae │ │ │ │ + ble.n 80db2 │ │ │ │ cmp r0, #1 │ │ │ │ ldr.w r1, [sl] │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r1, r0 │ │ │ │ - blt.n 80dcc │ │ │ │ + blt.n 80dd0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ - beq.n 80db6 │ │ │ │ + beq.n 80dba │ │ │ │ cmp r2, #1 │ │ │ │ mov r0, r2 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r0, r1 │ │ │ │ - ble.n 80dba │ │ │ │ + ble.n 80dbe │ │ │ │ mvn.w r1, #12 │ │ │ │ movs r3, #13 │ │ │ │ - b.n 80d54 │ │ │ │ + b.n 80d58 │ │ │ │ mvn.w r1, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r1, [fp] │ │ │ │ - ldr r0, [pc, #144] @ (80dec ) │ │ │ │ + ldr r0, [pc, #144] @ (80df0 ) │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #132] @ (80df0 ) │ │ │ │ - ldr r3, [pc, #116] @ (80de0 ) │ │ │ │ + ldr r2, [pc, #132] @ (80df4 ) │ │ │ │ + ldr r3, [pc, #116] @ (80de4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 80dd4 │ │ │ │ + bne.n 80dd8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 80d54 │ │ │ │ + b.n 80d58 │ │ │ │ mvn.w r1, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 80d54 │ │ │ │ + b.n 80d58 │ │ │ │ mvn.w r1, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 80d54 │ │ │ │ + b.n 80d58 │ │ │ │ mvn.w r1, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 80d54 │ │ │ │ + b.n 80d58 │ │ │ │ cmp r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ cmp r1, r5 │ │ │ │ - ble.n 80d24 │ │ │ │ + ble.n 80d28 │ │ │ │ mvn.w r1, #8 │ │ │ │ movs r3, #9 │ │ │ │ - b.n 80d54 │ │ │ │ + b.n 80d58 │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n 80d46 │ │ │ │ + ble.n 80d4a │ │ │ │ ldr.w r3, [fp] │ │ │ │ - cbnz r3, 80dd8 │ │ │ │ + cbnz r3, 80ddc │ │ │ │ cmp r2, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 80d68 │ │ │ │ + b.n 80d6c │ │ │ │ mvn.w r1, #10 │ │ │ │ movs r3, #11 │ │ │ │ - b.n 80d54 │ │ │ │ + b.n 80d58 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n 80d58 │ │ │ │ - strb r0, [r3, r1] │ │ │ │ + b.n 80d5c │ │ │ │ + strb r4, [r2, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #72] @ 0x48 │ │ │ │ + ldr r6, [r7, #72] @ 0x48 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r0, r0, r1 │ │ │ │ + adds r4, r5, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [r0, #116] @ 0x74 │ │ │ │ + ldr r6, [r6, #116] @ 0x74 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r4, [r4, r6] │ │ │ │ + strh r0, [r4, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00080df4 : │ │ │ │ +00080df8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #128] @ 80e84 │ │ │ │ + ldr.w ip, [pc, #128] @ 80e88 │ │ │ │ sub sp, #8 │ │ │ │ - ldr r2, [pc, #124] @ (80e88 ) │ │ │ │ + ldr r2, [pc, #124] @ (80e8c ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 80e6e │ │ │ │ + blt.n 80e72 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 80e54 │ │ │ │ + blt.n 80e58 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ movge.w r0, #512 @ 0x200 │ │ │ │ - blt.n 80e76 │ │ │ │ - ldr r2, [pc, #76] @ (80e8c ) │ │ │ │ - ldr r3, [pc, #72] @ (80e88 ) │ │ │ │ + blt.n 80e7a │ │ │ │ + ldr r2, [pc, #76] @ (80e90 ) │ │ │ │ + ldr r3, [pc, #72] @ (80e8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 80e7e │ │ │ │ + bne.n 80e82 │ │ │ │ add sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #52] @ (80e90 ) │ │ │ │ + ldr r0, [pc, #52] @ (80e94 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - b.n 80e3c │ │ │ │ + b.n 80e40 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 80e5a │ │ │ │ + b.n 80e5e │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 80e5a │ │ │ │ + b.n 80e5e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r0, r4] │ │ │ │ + strh r2, [r0, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, r3] │ │ │ │ + strh r4, [r1, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [r1, #100] @ 0x64 │ │ │ │ + ldr r4, [r7, #100] @ 0x64 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00080e94 : │ │ │ │ +00080e98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r8, r1 │ │ │ │ - ldr r1, [pc, #260] @ (80fac ) │ │ │ │ - ldr r2, [pc, #260] @ (80fb0 ) │ │ │ │ + ldr r1, [pc, #260] @ (80fb0 ) │ │ │ │ + ldr r2, [pc, #260] @ (80fb4 ) │ │ │ │ sub sp, #24 │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ - ldr r0, [pc, #256] @ (80fb4 ) │ │ │ │ + ldr r0, [pc, #256] @ (80fb8 ) │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r0, pc │ │ │ │ - ldr r1, [pc, #248] @ (80fb8 ) │ │ │ │ + ldr r1, [pc, #248] @ (80fbc ) │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ - ldr r2, [pc, #240] @ (80fbc ) │ │ │ │ + ldr r2, [pc, #240] @ (80fc0 ) │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r2, pc │ │ │ │ str r3, [r7, #0] │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ @@ -39252,200 +39194,200 @@ │ │ │ │ ldr.w ip, [r9] │ │ │ │ adds r1, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ mul.w r0, r1, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r6] │ │ │ │ - blt.n 80f7a │ │ │ │ + blt.n 80f7e │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 80f60 │ │ │ │ + blt.n 80f64 │ │ │ │ cmp r2, r4 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r4 │ │ │ │ cmp r0, r1 │ │ │ │ - blt.n 80f80 │ │ │ │ + blt.n 80f84 │ │ │ │ cmp r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ cmp ip, r1 │ │ │ │ - blt.n 80f88 │ │ │ │ + blt.n 80f8c │ │ │ │ ldr r4, [r7, #0] │ │ │ │ cmp r4, #0 │ │ │ │ - blt.n 80fa2 │ │ │ │ + blt.n 80fa6 │ │ │ │ cmp r2, r3 │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ - cbnz r2, 80f46 │ │ │ │ + cbnz r2, 80f4a │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ str r3, [r6, #0] │ │ │ │ - ldr r2, [pc, #120] @ (80fc0 ) │ │ │ │ - ldr r3, [pc, #100] @ (80fb0 ) │ │ │ │ + ldr r2, [pc, #120] @ (80fc4 ) │ │ │ │ + ldr r3, [pc, #100] @ (80fb4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 80fa6 │ │ │ │ + bne.n 80faa │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r4, #2 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #88] @ (80fc4 ) │ │ │ │ + ldr r0, [pc, #88] @ (80fc8 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - b.n 80f46 │ │ │ │ + b.n 80f4a │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - b.n 80f66 │ │ │ │ + b.n 80f6a │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r4, #4 │ │ │ │ - b.n 80f66 │ │ │ │ + b.n 80f6a │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ - beq.n 80f98 │ │ │ │ + beq.n 80f9c │ │ │ │ mvn.w r3, #9 │ │ │ │ movs r4, #10 │ │ │ │ str r3, [r7, #0] │ │ │ │ - b.n 80f68 │ │ │ │ + b.n 80f6c │ │ │ │ ldr r4, [r7, #0] │ │ │ │ cmp r4, #0 │ │ │ │ it ge │ │ │ │ movge r0, #112 @ 0x70 │ │ │ │ - bge.n 80f46 │ │ │ │ + bge.n 80f4a │ │ │ │ negs r4, r4 │ │ │ │ - b.n 80f68 │ │ │ │ + b.n 80f6c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r4, r1] │ │ │ │ + strh r0, [r4, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r6, r5 │ │ │ │ + sxtb r2, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [r4, #92] @ 0x5c │ │ │ │ + ldr r2, [r3, #96] @ 0x60 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [r5, #44] @ 0x2c │ │ │ │ + ldr r4, [r7, #44] @ 0x2c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [r0, r7] │ │ │ │ + str r2, [r0, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [r0, #84] @ 0x54 │ │ │ │ + ldr r6, [r6, #84] @ 0x54 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00080fc8 : │ │ │ │ +00080fcc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #152] @ (81070 ) │ │ │ │ + ldr r5, [pc, #152] @ (81074 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r3, [pc, #152] @ (81074 ) │ │ │ │ + ldr r3, [pc, #152] @ (81078 ) │ │ │ │ add r5, pc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 81038 │ │ │ │ + blt.n 8103c │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n 81008 │ │ │ │ + ble.n 8100c │ │ │ │ cmp r3, #1 │ │ │ │ mov r0, r3 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r1, r0 │ │ │ │ - ble.n 81040 │ │ │ │ + ble.n 81044 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #104] @ (81078 ) │ │ │ │ + ldr r0, [pc, #104] @ (8107c ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #88] @ (8107c ) │ │ │ │ - ldr r3, [pc, #80] @ (81074 ) │ │ │ │ + ldr r2, [pc, #88] @ (81080 ) │ │ │ │ + ldr r3, [pc, #80] @ (81078 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 8106c │ │ │ │ + bne.n 81070 │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 8100e │ │ │ │ + b.n 81012 │ │ │ │ cmp r1, r3 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ it ge │ │ │ │ movge r1, r3 │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ cmpge r2, r1 │ │ │ │ itt lt │ │ │ │ mvnlt.w r2, #2 │ │ │ │ movlt r3, #3 │ │ │ │ - blt.n 8100e │ │ │ │ + blt.n 81012 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r0, r3 │ │ │ │ it le │ │ │ │ movle.w r0, #512 @ 0x200 │ │ │ │ - ble.n 81020 │ │ │ │ + ble.n 81024 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 8100e │ │ │ │ + b.n 81012 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - str r4, [r6, r4] │ │ │ │ + str r0, [r6, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #72] @ 0x48 │ │ │ │ + ldr r0, [r3, #76] @ 0x4c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r5, r3] │ │ │ │ + str r0, [r5, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00081080 : │ │ │ │ +00081084 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ - ldr r2, [pc, #332] @ (811e0 ) │ │ │ │ - ldr r3, [pc, #332] @ (811e4 ) │ │ │ │ + ldr r2, [pc, #332] @ (811e4 ) │ │ │ │ + ldr r3, [pc, #332] @ (811e8 ) │ │ │ │ sub sp, #28 │ │ │ │ add r2, pc │ │ │ │ mov fp, r0 │ │ │ │ - ldr r0, [pc, #328] @ (811e8 ) │ │ │ │ + ldr r0, [pc, #328] @ (811ec ) │ │ │ │ mov r4, r1 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ - ldr r2, [pc, #320] @ (811ec ) │ │ │ │ + ldr r2, [pc, #320] @ (811f0 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ strd r1, r5, [sp] │ │ │ │ - ldr r1, [pc, #308] @ (811f0 ) │ │ │ │ + ldr r1, [pc, #308] @ (811f4 ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, fp │ │ │ │ @@ -39460,213 +39402,147 @@ │ │ │ │ it ge │ │ │ │ movge r0, r3 │ │ │ │ cmp.w fp, #0 │ │ │ │ mul.w r0, fp, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r8] │ │ │ │ - blt.n 81142 │ │ │ │ + blt.n 81146 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ - ble.n 81110 │ │ │ │ + ble.n 81114 │ │ │ │ mov r3, fp │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ - ble.n 8114a │ │ │ │ + ble.n 8114e │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #216] @ (811f4 ) │ │ │ │ + ldr r0, [pc, #216] @ (811f8 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #204] @ (811f8 ) │ │ │ │ - ldr r3, [pc, #184] @ (811e4 ) │ │ │ │ + ldr r2, [pc, #204] @ (811fc ) │ │ │ │ + ldr r3, [pc, #184] @ (811e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 811dc │ │ │ │ + bne.n 811e0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 81116 │ │ │ │ + b.n 8111a │ │ │ │ cmp fp, r4 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ mov r1, fp │ │ │ │ it ge │ │ │ │ movge r1, r4 │ │ │ │ cmp fp, r5 │ │ │ │ it ge │ │ │ │ cmpge r5, r1 │ │ │ │ itt lt │ │ │ │ mvnlt.w r2, #2 │ │ │ │ movlt r3, #3 │ │ │ │ - blt.n 81116 │ │ │ │ + blt.n 8111a │ │ │ │ ldr.w r1, [sl] │ │ │ │ cmp r3, r1 │ │ │ │ - bgt.n 811ba │ │ │ │ + bgt.n 811be │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 811c2 │ │ │ │ + blt.n 811c6 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ negs r3, r1 │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 81118 │ │ │ │ + bne.n 8111c │ │ │ │ cmp r4, #1 │ │ │ │ - beq.n 81186 │ │ │ │ + beq.n 8118a │ │ │ │ subs r2, r4, #1 │ │ │ │ mov r0, r6 │ │ │ │ lsls r2, r2, #2 │ │ │ │ blx 5ae88 │ │ │ │ cmp r5, #1 │ │ │ │ mov r3, r5 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp fp, r3 │ │ │ │ - ble.n 811a4 │ │ │ │ + ble.n 811a8 │ │ │ │ sub.w r2, fp, r3 │ │ │ │ add.w r0, r6, r3, lsl #2 │ │ │ │ subs r0, #4 │ │ │ │ movs r1, #0 │ │ │ │ lsls r2, r2, #2 │ │ │ │ blx 5ae88 │ │ │ │ cmp r5, r4 │ │ │ │ it gt │ │ │ │ movgt.w r0, #512 @ 0x200 │ │ │ │ - bgt.n 81128 │ │ │ │ + bgt.n 8112c │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str.w r3, [r8] │ │ │ │ - b.n 81128 │ │ │ │ + b.n 8112c │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 81116 │ │ │ │ + b.n 8111a │ │ │ │ adds r2, #1 │ │ │ │ - beq.n 811d0 │ │ │ │ + beq.n 811d4 │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n 81118 │ │ │ │ + b.n 8111c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 81128 │ │ │ │ + beq.n 8112c │ │ │ │ negs r3, r3 │ │ │ │ - b.n 81118 │ │ │ │ + b.n 8111c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - str r0, [r7, r1] │ │ │ │ + str r4, [r6, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #32 │ │ │ │ + sub sp, #16 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [r0, #16] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldr r0, [r0, #64] @ 0x40 │ │ │ │ + ldr r0, [r2, #16] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [r4, #56] @ 0x38 │ │ │ │ + ldr r4, [r6, #64] @ 0x40 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [pc, #912] @ (8158c ) │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -000811fc : │ │ │ │ - push {r4, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #124] @ 81288 │ │ │ │ - sub sp, #8 │ │ │ │ - ldr r2, [pc, #120] @ (8128c ) │ │ │ │ - add ip, pc │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr.w r2, [ip, r2] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r4, #0] │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 8127c │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 8124c │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge.w r0, #512 @ 0x200 │ │ │ │ - bge.n 81264 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 81252 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #60] @ (81290 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #44] @ (81294 ) │ │ │ │ - ldr r3, [pc, #36] @ (8128c ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 81284 │ │ │ │ - add sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 81252 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - ldr r6, [pc, #1016] @ (81684 ) │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldr r0, [r6, #36] @ 0x24 │ │ │ │ + ldr r6, [r2, #60] @ 0x3c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [pc, #672] @ (81538 ) │ │ │ │ + ldr r7, [pc, #896] @ (81580 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00081298 : │ │ │ │ +00081200 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #248] @ (813a4 ) │ │ │ │ - ldr r2, [pc, #248] @ (813a8 ) │ │ │ │ + ldr r1, [pc, #248] @ (8130c ) │ │ │ │ + ldr r2, [pc, #248] @ (81310 ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #244] @ (813ac ) │ │ │ │ + ldr r0, [pc, #244] @ (81314 ) │ │ │ │ mov r6, r3 │ │ │ │ ldr.w r8, [sp, #68] @ 0x44 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r0, pc │ │ │ │ - ldr r1, [pc, #236] @ (813b0 ) │ │ │ │ + ldr r1, [pc, #236] @ (81318 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ - ldr r2, [pc, #228] @ (813b4 ) │ │ │ │ + ldr r2, [pc, #228] @ (8131c ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r8] │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -39675,300 +39551,364 @@ │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ mul.w r0, r2, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r7] │ │ │ │ - blt.n 8136c │ │ │ │ + blt.n 812d4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 81338 │ │ │ │ + blt.n 812a0 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r4, [r6, #0] │ │ │ │ mov r0, r2 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r4, r0 │ │ │ │ - blt.n 81374 │ │ │ │ + blt.n 812dc │ │ │ │ cmp r1, r0 │ │ │ │ - blt.n 8137c │ │ │ │ + blt.n 812e4 │ │ │ │ ldr.w r1, [r8] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 8139a │ │ │ │ + bne.n 81302 │ │ │ │ cmp r2, r3 │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ - cbnz r2, 81352 │ │ │ │ + cbnz r2, 812ba │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - b.n 81352 │ │ │ │ + b.n 812ba │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #116] @ (813b8 ) │ │ │ │ + ldr r0, [pc, #116] @ (81320 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #104] @ (813bc ) │ │ │ │ - ldr r3, [pc, #80] @ (813a8 ) │ │ │ │ + ldr r2, [pc, #104] @ (81324 ) │ │ │ │ + ldr r3, [pc, #80] @ (81310 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 8139e │ │ │ │ + bne.n 81306 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 8133e │ │ │ │ + b.n 812a6 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 8133e │ │ │ │ + b.n 812a6 │ │ │ │ adds r1, #1 │ │ │ │ - beq.n 8138c │ │ │ │ + beq.n 812f4 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ str.w r2, [r8] │ │ │ │ - b.n 81342 │ │ │ │ + b.n 812aa │ │ │ │ ldr.w r3, [r8] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 81352 │ │ │ │ + beq.n 812ba │ │ │ │ negs r3, r3 │ │ │ │ - b.n 81342 │ │ │ │ + b.n 812aa │ │ │ │ negs r3, r1 │ │ │ │ - b.n 81342 │ │ │ │ + b.n 812aa │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #384] @ (81528 ) │ │ │ │ + ldr r6, [pc, #992] @ (816f0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #480 @ 0x1e0 │ │ │ │ + add r7, sp, #64 @ 0x40 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [r0, #32] │ │ │ │ + ldr r2, [r1, #44] @ 0x2c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r2, [r5, #108] @ 0x6c │ │ │ │ + str r6, [r2, #120] @ 0x78 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [r1, #24] │ │ │ │ + ldr r0, [r2, #36] @ 0x24 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [pc, #744] @ (816a8 ) │ │ │ │ + ldr r6, [pc, #328] @ (81470 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -000813c0 : │ │ │ │ +00081328 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r4, [pc, #272] @ (814e4 ) │ │ │ │ + ldr r4, [pc, #272] @ (8144c ) │ │ │ │ sub sp, #24 │ │ │ │ - ldr r2, [pc, #272] @ (814e8 ) │ │ │ │ + ldr r2, [pc, #272] @ (81450 ) │ │ │ │ add r4, pc │ │ │ │ ldrd r6, r5, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r5, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr.w r8, [r6] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 81490 │ │ │ │ + blt.n 813f8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 81446 │ │ │ │ + blt.n 813ae │ │ │ │ ldr.w ip, [r3] │ │ │ │ cmp r2, #1 │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp ip, r3 │ │ │ │ - blt.n 81498 │ │ │ │ + blt.n 81400 │ │ │ │ cmp r2, r1 │ │ │ │ mov r3, r8 │ │ │ │ it ge │ │ │ │ movge r2, r1 │ │ │ │ mov.w sl, #1 │ │ │ │ mov r9, r2 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.n 814a0 │ │ │ │ + bne.n 81408 │ │ │ │ cmp sl, r3 │ │ │ │ vstr s15, [r7] │ │ │ │ - ble.n 81478 │ │ │ │ + ble.n 813e0 │ │ │ │ cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ ittt ne │ │ │ │ mvnne.w r2, #7 │ │ │ │ movne r3, #8 │ │ │ │ strne r2, [r5, #0] │ │ │ │ - bne.n 8144e │ │ │ │ + bne.n 813b6 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 814da │ │ │ │ + bne.n 81442 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 8145e │ │ │ │ + b.n 813c6 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r5, #0] │ │ │ │ - ldr r0, [pc, #156] @ (814ec ) │ │ │ │ + ldr r0, [pc, #156] @ (81454 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #144] @ (814f0 ) │ │ │ │ - ldr r3, [pc, #132] @ (814e8 ) │ │ │ │ + ldr r2, [pc, #144] @ (81458 ) │ │ │ │ + ldr r3, [pc, #132] @ (81450 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 814de │ │ │ │ + bne.n 81446 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbnz r3, 814da │ │ │ │ + cbnz r3, 81442 │ │ │ │ cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ - beq.n 81442 │ │ │ │ + beq.n 813aa │ │ │ │ cmp.w r9, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 8145e │ │ │ │ + b.n 813c6 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 8144c │ │ │ │ + b.n 813b4 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 8144c │ │ │ │ + b.n 813b4 │ │ │ │ mov r3, r0 │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ - ldr r0, [pc, #76] @ (814f4 ) │ │ │ │ + ldr r0, [pc, #76] @ (8145c ) │ │ │ │ add.w sl, r1, #1 │ │ │ │ - ldr r2, [pc, #72] @ (814f8 ) │ │ │ │ - ldr r1, [pc, #76] @ (814fc ) │ │ │ │ + ldr r2, [pc, #72] @ (81460 ) │ │ │ │ + ldr r1, [pc, #76] @ (81464 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, r0, #4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mla r0, r2, r0, r0 │ │ │ │ add.w r0, r0, r2, lsl #1 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 81424 │ │ │ │ + b.n 8138c │ │ │ │ negs r3, r3 │ │ │ │ - b.n 8144e │ │ │ │ + b.n 813b6 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #232] @ (815d0 ) │ │ │ │ + ldr r5, [pc, #840] @ (81798 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #8] │ │ │ │ + ldr r4, [r2, #20] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [pc, #696] @ (817ac ) │ │ │ │ + ldr r5, [pc, #280] @ (81574 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, sp, #576 @ 0x240 │ │ │ │ + add r5, sp, #160 @ 0xa0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [r1, #80] @ 0x50 │ │ │ │ + str r6, [r6, #88] @ 0x58 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00081500 : │ │ │ │ +00081468 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #140] @ 8159c │ │ │ │ + ldr.w ip, [pc, #140] @ 81504 │ │ │ │ sub sp, #8 │ │ │ │ - ldr r2, [pc, #136] @ (815a0 ) │ │ │ │ + ldr r2, [pc, #136] @ (81508 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 81582 │ │ │ │ + blt.n 814ea │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 81552 │ │ │ │ + blt.n 814ba │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r2, #1 │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 8158e │ │ │ │ - cbz r2, 8158a │ │ │ │ + blt.n 814f6 │ │ │ │ + cbz r2, 814f2 │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 8156a │ │ │ │ + b.n 814d2 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #72] @ (815a4 ) │ │ │ │ + ldr r0, [pc, #72] @ (8150c ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #60] @ (815a8 ) │ │ │ │ - ldr r3, [pc, #48] @ (815a0 ) │ │ │ │ + ldr r2, [pc, #60] @ (81510 ) │ │ │ │ + ldr r3, [pc, #48] @ (81508 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 81596 │ │ │ │ + bne.n 814fe │ │ │ │ add sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 81558 │ │ │ │ + b.n 814c0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 8156a │ │ │ │ + b.n 814d2 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 81558 │ │ │ │ + b.n 814c0 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #1000] @ (81988 ) │ │ │ │ + ldr r4, [pc, #584] @ (81750 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #120] @ 0x78 │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r3, [pc, #648] @ (81834 ) │ │ │ │ + ldr r4, [pc, #232] @ (815fc ) │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +00081514 : │ │ │ │ + push {r4, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ + ldr.w ip, [pc, #124] @ 815a0 │ │ │ │ + sub sp, #8 │ │ │ │ + ldr r2, [pc, #120] @ (815a4 ) │ │ │ │ + add ip, pc │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr.w r2, [ip, r2] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r4, #0] │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 81594 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 81564 │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge.w r0, #512 @ 0x200 │ │ │ │ + bge.n 8157c │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 8156a │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #60] @ (815a8 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #44] @ (815ac ) │ │ │ │ + ldr r3, [pc, #36] @ (815a4 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 8159c │ │ │ │ + add sp, #8 │ │ │ │ + pop {r4, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 8156a │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + ldr r3, [pc, #920] @ (8193c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ... │ │ │ │ + str r0, [r6, #120] @ 0x78 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r3, [pc, #576] @ (817f0 ) │ │ │ │ + lsls r0, r4, #1 │ │ │ │ │ │ │ │ 000815b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r4, [pc, #924] @ (81960 ) │ │ │ │ @@ -40324,45 +40264,45 @@ │ │ │ │ subs r1, #239 @ 0xef │ │ │ │ cdp2 14, 15, cr2, cr10, cr2, {2} │ │ │ │ subs r7, #230 @ 0xe6 │ │ │ │ ldr r3, [pc, #288] @ (81a84 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #104] @ 0x68 │ │ │ │ + str r4, [r3, #108] @ 0x6c │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r2, [pc, #728] @ (81c48 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [r5, #48] @ 0x30 │ │ │ │ + str r0, [r0, #52] @ 0x34 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r3, #100] @ 0x64 │ │ │ │ + str r4, [r2, #104] @ 0x68 │ │ │ │ lsls r7, r3, #1 │ │ │ │ add r2, sp, #712 @ 0x2c8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 814cc │ │ │ │ + b.n 8147c │ │ │ │ lsls r0, r4, #1 │ │ │ │ add r1, sp, #784 @ 0x310 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [r6, #32] │ │ │ │ + str r2, [r1, #36] @ 0x24 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r0, #84] @ 0x54 │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r0, #80] @ 0x50 │ │ │ │ + str r0, [r7, #80] @ 0x50 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r4, #80] @ 0x50 │ │ │ │ + str r4, [r3, #84] @ 0x54 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r5, #56] @ 0x38 │ │ │ │ + str r4, [r5, #60] @ 0x3c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r3, #32] │ │ │ │ + str r0, [r7, #32] │ │ │ │ lsls r7, r3, #1 │ │ │ │ add r0, sp, #1008 @ 0x3f0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [r7, #72] @ 0x48 │ │ │ │ + str r2, [r6, #76] @ 0x4c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r4, #48] @ 0x30 │ │ │ │ + str r4, [r4, #52] @ 0x34 │ │ │ │ lsls r7, r3, #1 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [pc, #536] @ (81bc4 ) │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [pc, #536] @ (81bc8 ) │ │ │ │ add r7, pc │ │ │ │ ldr r1, [pc, #536] @ (81bcc ) │ │ │ │ @@ -40560,43 +40500,43 @@ │ │ │ │ movlt r7, r3 │ │ │ │ b.n 81736 │ │ │ │ movs r0, #1 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ str r0, [sp, #32] │ │ │ │ b.n 818f4 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r7, pc, #608 @ (adr r7, 81e28 ) │ │ │ │ + add r7, pc, #608 @ (adr r7, 81e28 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrsh r4, [r7, r7] │ │ │ │ + str r0, [r2, #0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [r5, #44] @ 0x2c │ │ │ │ + str r6, [r4, #48] @ 0x30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r2, #52] @ 0x34 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r3, #24] │ │ │ │ + str r4, [r3, #28] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r2, #0] │ │ │ │ + str r0, [r6, #0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r6, pc, #632 @ (adr r6, 81e58 ) │ │ │ │ + add r6, pc, #632 @ (adr r6, 81e58 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrsh r2, [r1, r4] │ │ │ │ + ldrsh r6, [r3, r4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r2, [r7, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r3, #32] │ │ │ │ + str r0, [r2, #36] @ 0x24 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r6, #8] │ │ │ │ + str r4, [r6, #12] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh r4, [r3, r4] │ │ │ │ + ldrsh r4, [r7, r4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r0, #24] │ │ │ │ + str r0, [r6, #24] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [r4, #20] │ │ │ │ + str r6, [r3, #24] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh r2, [r7, r7] │ │ │ │ + str r2, [r7, #0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 00081c00 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -40660,107 +40600,41 @@ │ │ │ │ b.n 81c58 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add sl, pc │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ lsls r7, r3, #1 │ │ │ │ add sl, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00081cac : │ │ │ │ - push {r4, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #124] @ 81d38 │ │ │ │ - sub sp, #8 │ │ │ │ - ldr r2, [pc, #120] @ (81d3c ) │ │ │ │ - add ip, pc │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr.w r2, [ip, r2] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r4, #0] │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 81d2c │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 81cfc │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge.w r0, #512 @ 0x200 │ │ │ │ - bge.n 81d14 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 81d02 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #60] @ (81d40 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #44] @ (81d44 ) │ │ │ │ - ldr r3, [pc, #36] @ (81d3c ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 81d34 │ │ │ │ - add sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 81d02 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r6, r9 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - str r0, [r2, #0] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - mvns r0, r7 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -00081d48 : │ │ │ │ +00081cac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #244] @ (81e50 ) │ │ │ │ - ldr r2, [pc, #244] @ (81e54 ) │ │ │ │ + ldr r1, [pc, #244] @ (81db4 ) │ │ │ │ + ldr r2, [pc, #244] @ (81db8 ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #240] @ (81e58 ) │ │ │ │ + ldr r0, [pc, #240] @ (81dbc ) │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r0, pc │ │ │ │ - ldr r1, [pc, #232] @ (81e5c ) │ │ │ │ + ldr r1, [pc, #232] @ (81dc0 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ - ldr r2, [pc, #228] @ (81e60 ) │ │ │ │ + ldr r2, [pc, #228] @ (81dc4 ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ str r3, [r7, #0] │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -40770,120 +40644,120 @@ │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r8] │ │ │ │ - blt.n 81e1e │ │ │ │ + blt.n 81d82 │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 81dec │ │ │ │ + blt.n 81d50 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r4, [r6, #0] │ │ │ │ mov r0, r2 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r4, r0 │ │ │ │ - blt.n 81e26 │ │ │ │ + blt.n 81d8a │ │ │ │ cmp r3, #1 │ │ │ │ mov r0, r3 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r1, r0 │ │ │ │ - blt.n 81e2e │ │ │ │ + blt.n 81d92 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 81e48 │ │ │ │ + bne.n 81dac │ │ │ │ cmp r3, r2 │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ - cbnz r3, 81e04 │ │ │ │ + cbnz r3, 81d68 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str.w r3, [r8] │ │ │ │ - b.n 81e04 │ │ │ │ + b.n 81d68 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #108] @ (81e64 ) │ │ │ │ + ldr r0, [pc, #108] @ (81dc8 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #96] @ (81e68 ) │ │ │ │ - ldr r3, [pc, #76] @ (81e54 ) │ │ │ │ + ldr r2, [pc, #96] @ (81dcc ) │ │ │ │ + ldr r3, [pc, #76] @ (81db8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 81e4c │ │ │ │ + bne.n 81db0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 81df2 │ │ │ │ + b.n 81d56 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 81df2 │ │ │ │ + b.n 81d56 │ │ │ │ adds r1, #1 │ │ │ │ - beq.n 81e3c │ │ │ │ + beq.n 81da0 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n 81df4 │ │ │ │ + b.n 81d58 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 81e04 │ │ │ │ + beq.n 81d68 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 81df4 │ │ │ │ + b.n 81d58 │ │ │ │ negs r3, r1 │ │ │ │ - b.n 81df4 │ │ │ │ + b.n 81d58 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - bics r0, r6 │ │ │ │ + add r4, r9 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #936 @ (adr r3, 82204 ) │ │ │ │ + add r4, pc, #536 @ (adr r4, 81fd8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrsh r4, [r3, r5] │ │ │ │ + str r0, [r5, #0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r4, [r7, r0] │ │ │ │ + ldrb r4, [r5, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh r6, [r3, r3] │ │ │ │ + ldrsh r2, [r5, r6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - orrs r0, r1 │ │ │ │ + bics r4, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00081e6c : │ │ │ │ +00081dd0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #244] @ (81f74 ) │ │ │ │ - ldr r2, [pc, #244] @ (81f78 ) │ │ │ │ + ldr r1, [pc, #244] @ (81ed8 ) │ │ │ │ + ldr r2, [pc, #244] @ (81edc ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #240] @ (81f7c ) │ │ │ │ + ldr r0, [pc, #240] @ (81ee0 ) │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r0, pc │ │ │ │ - ldr r1, [pc, #232] @ (81f80 ) │ │ │ │ + ldr r1, [pc, #232] @ (81ee4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ - ldr r2, [pc, #228] @ (81f84 ) │ │ │ │ + ldr r2, [pc, #228] @ (81ee8 ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ str r3, [r7, #0] │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -40893,96 +40767,162 @@ │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r8] │ │ │ │ - blt.n 81f42 │ │ │ │ + blt.n 81ea6 │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 81f10 │ │ │ │ + blt.n 81e74 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r4, [r6, #0] │ │ │ │ mov r0, r2 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r4, r0 │ │ │ │ - blt.n 81f4a │ │ │ │ + blt.n 81eae │ │ │ │ cmp r3, #1 │ │ │ │ mov r0, r3 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r1, r0 │ │ │ │ - blt.n 81f52 │ │ │ │ + blt.n 81eb6 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 81f6c │ │ │ │ + bne.n 81ed0 │ │ │ │ cmp r3, r2 │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ - cbnz r3, 81f28 │ │ │ │ + cbnz r3, 81e8c │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str.w r3, [r8] │ │ │ │ - b.n 81f28 │ │ │ │ + b.n 81e8c │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #108] @ (81f88 ) │ │ │ │ + ldr r0, [pc, #108] @ (81eec ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #96] @ (81f8c ) │ │ │ │ - ldr r3, [pc, #76] @ (81f78 ) │ │ │ │ + ldr r2, [pc, #96] @ (81ef0 ) │ │ │ │ + ldr r3, [pc, #76] @ (81edc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 81f70 │ │ │ │ + bne.n 81ed4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 81f16 │ │ │ │ + b.n 81e7a │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 81f16 │ │ │ │ + b.n 81e7a │ │ │ │ adds r1, #1 │ │ │ │ - beq.n 81f60 │ │ │ │ + beq.n 81ec4 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n 81f18 │ │ │ │ + b.n 81e7c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 81f28 │ │ │ │ + beq.n 81e8c │ │ │ │ negs r3, r3 │ │ │ │ - b.n 81f18 │ │ │ │ + b.n 81e7c │ │ │ │ negs r3, r1 │ │ │ │ - b.n 81f18 │ │ │ │ + b.n 81e7c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - cmp r4, r1 │ │ │ │ + orrs r0, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #824 @ (adr r2, 822b8 ) │ │ │ │ + add r3, pc, #424 @ (adr r3, 8208c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrsh r0, [r7, r0] │ │ │ │ + ldrsh r4, [r0, r4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r3, r4] │ │ │ │ + ldrh r0, [r1, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh r2, [r0, r0] │ │ │ │ + ldrsh r6, [r1, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - rors r4, r4 │ │ │ │ + cmp r0, r0 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +00081ef4 : │ │ │ │ + push {r4, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ + ldr.w ip, [pc, #124] @ 81f80 │ │ │ │ + sub sp, #8 │ │ │ │ + ldr r2, [pc, #120] @ (81f84 ) │ │ │ │ + add ip, pc │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr.w r2, [ip, r2] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r4, #0] │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 81f74 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 81f44 │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge.w r0, #512 @ 0x200 │ │ │ │ + bge.n 81f5c │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 81f4a │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #60] @ (81f88 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #44] @ (81f8c ) │ │ │ │ + ldr r3, [pc, #36] @ (81f84 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 81f7c │ │ │ │ + add sp, #8 │ │ │ │ + pop {r4, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 81f4a │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + tst r6, r0 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldrsh r0, [r1, r0] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + sbcs r0, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00081f90 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -41046,15 +40986,15 @@ │ │ │ │ b.n 81fe8 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adcs r2, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, r4] │ │ │ │ + ldrb r2, [r6, r5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ asrs r2, r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0008203c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -41120,15 +41060,15 @@ │ │ │ │ b.n 82094 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, r2] │ │ │ │ + ldrb r6, [r1, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ eors r6, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 000820e8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -41204,21 +41144,21 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ b.n 8213a │ │ │ │ ands r2, r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #16 │ │ │ │ + lsls r6, r1, #17 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r7] │ │ │ │ + ldrb r0, [r6, r0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ subs r7, #194 @ 0xc2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [r0, r0] │ │ │ │ + ldr r2, [r3, r0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 000821b0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -41292,21 +41232,21 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ b.n 82202 │ │ │ │ subs r7, #74 @ 0x4a │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #13 │ │ │ │ + lsls r6, r0, #14 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ + ldrh r0, [r6, r5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ subs r6, #250 @ 0xfa │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrsb r6, [r7, r4] │ │ │ │ + ldrsb r2, [r2, r5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 00082278 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -41379,303 +41319,31 @@ │ │ │ │ b.n 822cc │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, #132 @ 0x84 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, r2] │ │ │ │ + ldrh r0, [r0, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ subs r6, #64 @ 0x40 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00082338 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ - ldr r5, [pc, #620] @ (825b8 ) │ │ │ │ - sub sp, #84 @ 0x54 │ │ │ │ - ldr r4, [pc, #620] @ (825bc ) │ │ │ │ - mov r7, r0 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w sl, [sp, #124] @ 0x7c │ │ │ │ - ldr.w r8, [sp, #140] @ 0x8c │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r2 │ │ │ │ - ldrd r9, fp, [sp, #132] @ 0x84 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #76] @ 0x4c │ │ │ │ - mov.w r4, #0 │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #592] @ (825c0 ) │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #32] │ │ │ │ - movs r3, #0 │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - str.w r3, [r8] │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r1, [fp] │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - str r1, [sp, #28] │ │ │ │ - cbz r0, 823e6 │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 823b0 │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 82460 │ │ │ │ - cmp r2, r3 │ │ │ │ - ble.n 82472 │ │ │ │ - mvn.w r3, #2 │ │ │ │ - str.w r3, [r8] │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 823ba │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #520] @ (825c4 ) │ │ │ │ - add r1, sp, #60 @ 0x3c │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #508] @ (825c8 ) │ │ │ │ - ldr r3, [pc, #492] @ (825bc ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 825b4 │ │ │ │ - add sp, #84 @ 0x54 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #484] @ (825cc ) │ │ │ │ - mov r0, r7 │ │ │ │ - strd r2, r3, [sp, #48] @ 0x30 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ - cbz r0, 82468 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 823b0 │ │ │ │ - ldr r7, [r5, #0] │ │ │ │ - cmp r7, #0 │ │ │ │ - blt.n 82460 │ │ │ │ - cmp r1, r7 │ │ │ │ - bgt.n 823a4 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - ldr.w lr, [r0] │ │ │ │ - cmp lr, r7 │ │ │ │ - mov r0, lr │ │ │ │ - it ge │ │ │ │ - movge r0, r7 │ │ │ │ - cmp r0, r1 │ │ │ │ - bgt.n 823a4 │ │ │ │ - cmp.w lr, #0 │ │ │ │ - blt.n 8248c │ │ │ │ - cmp r1, #1 │ │ │ │ - ldr.w r0, [sl] │ │ │ │ - mov ip, r1 │ │ │ │ - it lt │ │ │ │ - movlt.w ip, #1 │ │ │ │ - cmp r0, ip │ │ │ │ - blt.w 825ac │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - cmp r2, #1 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - mov r0, r2 │ │ │ │ - cmp r3, r2 │ │ │ │ - bge.n 82494 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - adds r3, #1 │ │ │ │ - beq.n 82494 │ │ │ │ - mvn.w r2, #8 │ │ │ │ - movs r3, #9 │ │ │ │ - str.w r2, [r8] │ │ │ │ - b.n 823ba │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 823b6 │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - str.w r3, [r8] │ │ │ │ - b.n 823ac │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - ldr.w lr, [r1] │ │ │ │ - mov r1, r3 │ │ │ │ - cmp r3, lr │ │ │ │ - it ge │ │ │ │ - movge r1, lr │ │ │ │ - cmp r2, r1 │ │ │ │ - itt ge │ │ │ │ - movge r7, r2 │ │ │ │ - movge r1, r3 │ │ │ │ - bge.n 8241c │ │ │ │ - b.n 823a4 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 823b6 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 823ac │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ - str.w r2, [r9] │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - adds r3, #1 │ │ │ │ - sub.w r2, r2, r3, lsl #2 │ │ │ │ - cbz r6, 824da │ │ │ │ - cmp lr, r1 │ │ │ │ - ble.n 82540 │ │ │ │ - cmp r1, #1 │ │ │ │ - bgt.n 82580 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - adds r3, #1 │ │ │ │ - beq.n 82530 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cbz r3, 824ce │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - mov.w r0, #512 @ 0x200 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 823ca │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - str.w r3, [r9] │ │ │ │ - b.n 823ca │ │ │ │ - cmp r7, lr │ │ │ │ - bgt.n 82562 │ │ │ │ - cmp r7, #1 │ │ │ │ - ble.n 824b8 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - strd sl, r2, [sp] │ │ │ │ - add r1, sp, #64 @ 0x40 │ │ │ │ - ldr r2, [pc, #224] @ (825d0 ) │ │ │ │ - add r0, sp, #60 @ 0x3c │ │ │ │ - subs r7, #1 │ │ │ │ - str.w r9, [sp, #8] │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #12] │ │ │ │ - add r2, sp, #72 @ 0x48 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - add r2, sp, #68 @ 0x44 │ │ │ │ - strd r7, r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [sp, #68] @ 0x44 │ │ │ │ - blx 64808 │ │ │ │ - vldr s15, [r9] │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r0, s15 │ │ │ │ - cmp r0, r2 │ │ │ │ - it lt │ │ │ │ - movlt r0, r2 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 823ac │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - adds r3, #1 │ │ │ │ - bne.n 824be │ │ │ │ - vmov s15, r0 │ │ │ │ - movs r0, #112 @ 0x70 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r9] │ │ │ │ - b.n 823ca │ │ │ │ - ldr r1, [pc, #144] @ (825d4 ) │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - add r1, pc │ │ │ │ - strd sl, r3, [sp] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - add r1, sp, #72 @ 0x48 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - str r1, [sp, #16] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - str.w r9, [sp, #8] │ │ │ │ - blx 5e790 │ │ │ │ - b.n 8250c │ │ │ │ - ldr r1, [pc, #116] @ (825d8 ) │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - add r1, pc │ │ │ │ - strd sl, r3, [sp] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - add r1, sp, #72 @ 0x48 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - str r1, [sp, #16] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - str.w r9, [sp, #8] │ │ │ │ - b.n 82508 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - strd sl, r2, [sp] │ │ │ │ - subs r1, #1 │ │ │ │ - ldr r2, [pc, #76] @ (825dc ) │ │ │ │ - add r0, sp, #60 @ 0x3c │ │ │ │ - strd r1, r1, [sp, #60] @ 0x3c │ │ │ │ - add r2, pc │ │ │ │ - str r1, [sp, #68] @ 0x44 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - add r1, sp, #64 @ 0x40 │ │ │ │ - add r2, sp, #72 @ 0x48 │ │ │ │ - str.w r9, [sp, #8] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - add r2, sp, #68 @ 0x44 │ │ │ │ - blx 5e790 │ │ │ │ - b.n 8250c │ │ │ │ - mvn.w r2, #5 │ │ │ │ - movs r3, #6 │ │ │ │ - b.n 823b6 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - subs r5, #192 @ 0xc0 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldrsb r0, [r4, r4] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldr r0, [r2, r6] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - subs r5, #66 @ 0x42 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrsb r6, [r3, r2] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldr r4, [sp, #448] @ 0x1c0 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #136] @ 0x88 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #0] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldr r3, [sp, #848] @ 0x350 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -000825e0 : │ │ │ │ +00082338 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r5, r2 │ │ │ │ - ldr.w r2, [pc, #3220] @ 83288 │ │ │ │ - ldr.w r3, [pc, #3220] @ 8328c │ │ │ │ + ldr.w r2, [pc, #3220] @ 82fe0 │ │ │ │ + ldr.w r3, [pc, #3220] @ 82fe4 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ mov r4, r1 │ │ │ │ - ldr.w r1, [pc, #3212] @ 83290 │ │ │ │ + ldr.w r1, [pc, #3212] @ 82fe8 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r8, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ @@ -41692,110 +41360,110 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #3156] @ 83294 │ │ │ │ + ldr.w r1, [pc, #3156] @ 82fec │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #3148] @ 83298 │ │ │ │ + ldr.w r1, [pc, #3148] @ 82ff0 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ orr.w r9, sl, fp │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #3132] @ 8329c │ │ │ │ + ldr.w r1, [pc, #3132] @ 82ff4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ orr.w r2, r7, r0 │ │ │ │ orrs.w r2, r2, r9 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #24] │ │ │ │ - beq.w 827d8 │ │ │ │ + beq.w 82530 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ cmp r6, #0 │ │ │ │ - blt.w 827e4 │ │ │ │ + blt.w 8253c │ │ │ │ ldr r1, [r5, #0] │ │ │ │ str r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.w 827ec │ │ │ │ + blt.w 82544 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r6, #1 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r3, r6 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ - blt.w 827f4 │ │ │ │ + blt.w 8254c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.w 827fc │ │ │ │ + ble.w 82554 │ │ │ │ ldrd r2, r3, [sp, #44] @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ cmp.w r9, #0 │ │ │ │ - bne.w 82804 │ │ │ │ - cbz r7, 826cc │ │ │ │ + bne.w 8255c │ │ │ │ + cbz r7, 82424 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r6, r3 │ │ │ │ - bge.w 831ee │ │ │ │ + bge.w 82f46 │ │ │ │ cmp r6, r1 │ │ │ │ - bgt.w 827fc │ │ │ │ + bgt.w 82554 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 8282e │ │ │ │ + ble.w 82586 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 8290e │ │ │ │ + bne.w 82666 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r6, r3 │ │ │ │ - blt.w 8286c │ │ │ │ + blt.w 825c4 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w 828f4 │ │ │ │ + ble.w 8264c │ │ │ │ vmov s15, r2 │ │ │ │ vmov.f32 s14, #38 @ 0x41300000 11.0 │ │ │ │ vmov.f32 s13, #24 @ 0x40c00000 6.0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vdiv.f32 s14, s15, s13 │ │ │ │ vcvt.s32.f32 s14, s14 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w 82a4c │ │ │ │ + beq.w 827a4 │ │ │ │ rsb r7, r3, r3, lsl #3 │ │ │ │ vmov r3, s14 │ │ │ │ cmp r6, r3 │ │ │ │ - blt.w 82be8 │ │ │ │ - ldr.w r6, [pc, #2944] @ 832a0 │ │ │ │ + blt.w 82940 │ │ │ │ + ldr.w r6, [pc, #2944] @ 82ff8 │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r2, [pc, #2940] @ 832a4 │ │ │ │ - ldr.w r1, [pc, #2940] @ 832a8 │ │ │ │ + ldr.w r2, [pc, #2940] @ 82ffc │ │ │ │ + ldr.w r1, [pc, #2940] @ 83000 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w sl, r6, #4 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r9, r2 │ │ │ │ strd sl, sl, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd sl, sl, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w r1, [pc, #2908] @ 832ac │ │ │ │ + ldr.w r1, [pc, #2908] @ 83004 │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ @@ -41814,116 +41482,116 @@ │ │ │ │ it lt │ │ │ │ movlt r6, r1 │ │ │ │ vmov s15, r6 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cmp r2, r3 │ │ │ │ vstr s15, [r1] │ │ │ │ - ble.n 8284a │ │ │ │ + ble.n 825a2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ - beq.w 82906 │ │ │ │ + beq.w 8265e │ │ │ │ movs r3, #12 │ │ │ │ mvn.w r2, #11 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr.w r0, [pc, #2824] @ 832b0 │ │ │ │ + ldr.w r0, [pc, #2824] @ 83008 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr.w r2, [pc, #2808] @ 832b4 │ │ │ │ - ldr.w r3, [pc, #2764] @ 8328c │ │ │ │ + ldr.w r2, [pc, #2808] @ 8300c │ │ │ │ + ldr.w r3, [pc, #2764] @ 82fe4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 83492 │ │ │ │ + bne.w 831ea │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str.w r2, [r8] │ │ │ │ - b.n 827a6 │ │ │ │ + b.n 824fe │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 827de │ │ │ │ + b.n 82536 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 827de │ │ │ │ + b.n 82536 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 827de │ │ │ │ + b.n 82536 │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ - b.n 827de │ │ │ │ + b.n 82536 │ │ │ │ cmp r6, r1 │ │ │ │ - bgt.n 827fc │ │ │ │ + bgt.n 82554 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 8282e │ │ │ │ + ble.n 82586 │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.n 82836 │ │ │ │ + bne.n 8258e │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.n 82844 │ │ │ │ + bne.n 8259c │ │ │ │ cmp r7, #0 │ │ │ │ - beq.w 826d6 │ │ │ │ + beq.w 8242e │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r6, r1 │ │ │ │ it ge │ │ │ │ cmpge r1, r3 │ │ │ │ - ble.w 826d6 │ │ │ │ + ble.w 8242e │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 827de │ │ │ │ + b.n 82536 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, r3 │ │ │ │ - bgt.n 8282e │ │ │ │ + bgt.n 82586 │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.w 826d6 │ │ │ │ + beq.w 8242e │ │ │ │ cmp r3, r2 │ │ │ │ - blt.n 8282e │ │ │ │ - b.n 8281c │ │ │ │ + blt.n 82586 │ │ │ │ + b.n 82574 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 8290e │ │ │ │ + bne.n 82666 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 82902 │ │ │ │ + beq.n 8265a │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 828fe │ │ │ │ + beq.n 82656 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 827b8 │ │ │ │ + b.n 82510 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n 828f4 │ │ │ │ + ble.n 8264c │ │ │ │ vmov s15, r2 │ │ │ │ vmov.f32 s14, #38 @ 0x41300000 11.0 │ │ │ │ vmov.f32 s13, #24 @ 0x40c00000 6.0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vdiv.f32 s14, s15, s13 │ │ │ │ vcvt.s32.f32 s14, s14 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n 82912 │ │ │ │ + beq.n 8266a │ │ │ │ vmov r2, s14 │ │ │ │ rsb sl, r6, r6, lsl #3 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w 82b8e │ │ │ │ - ldr.w r7, [pc, #2584] @ 832b8 │ │ │ │ + blt.w 828e6 │ │ │ │ + ldr.w r7, [pc, #2584] @ 83010 │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r2, [pc, #2580] @ 832bc │ │ │ │ - ldr.w r1, [pc, #2580] @ 832c0 │ │ │ │ + ldr.w r2, [pc, #2580] @ 83014 │ │ │ │ + ldr.w r1, [pc, #2580] @ 83018 │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add.w r9, r7, #4 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov fp, r2 │ │ │ │ @@ -41932,57 +41600,57 @@ │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r1, [pc, #2540] @ 832c4 │ │ │ │ + ldr.w r1, [pc, #2540] @ 8301c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r6, r2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mla r6, r0, r2, r6 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r2, sl │ │ │ │ - b.n 82774 │ │ │ │ + b.n 824cc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movs r2, #1 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - b.n 8278a │ │ │ │ + b.n 824e2 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 827b8 │ │ │ │ + b.n 82510 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 827b8 │ │ │ │ + b.n 82510 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 82902 │ │ │ │ + beq.n 8265a │ │ │ │ negs r3, r3 │ │ │ │ - b.n 827a6 │ │ │ │ + b.n 824fe │ │ │ │ mul.w r3, r6, r6 │ │ │ │ vmov r2, s14 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ add.w r3, r3, r6, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w 82c44 │ │ │ │ + blt.w 8299c │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 82d5c │ │ │ │ + bne.w 82ab4 │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.w 83044 │ │ │ │ + bne.w 82d9c │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.n 828f4 │ │ │ │ - ldr.w r3, [pc, #2436] @ 832c8 │ │ │ │ - ldr.w r2, [pc, #2436] @ 832cc │ │ │ │ + beq.n 8264c │ │ │ │ + ldr.w r3, [pc, #2436] @ 83020 │ │ │ │ + ldr.w r2, [pc, #2436] @ 83024 │ │ │ │ add r3, pc │ │ │ │ - ldr.w r1, [pc, #2436] @ 832d0 │ │ │ │ + ldr.w r1, [pc, #2436] @ 83028 │ │ │ │ mov sl, r3 │ │ │ │ add.w r9, r3, #4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -41994,38 +41662,38 @@ │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ mov r2, fp │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ - ldr.w r1, [pc, #2388] @ 832d4 │ │ │ │ + ldr.w r1, [pc, #2388] @ 8302c │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mla r6, r0, r7, r6 │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, fp │ │ │ │ cmp r6, r3 │ │ │ │ - ldr.w r1, [pc, #2364] @ 832d8 │ │ │ │ + ldr.w r1, [pc, #2364] @ 83030 │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, sl │ │ │ │ blx 5fe70 │ │ │ │ strd r4, r9, [sp, #4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, r3 │ │ │ │ - ldr.w r7, [pc, #2336] @ 832dc │ │ │ │ - ldr.w r2, [pc, #2336] @ 832e0 │ │ │ │ + ldr.w r7, [pc, #2336] @ 83034 │ │ │ │ + ldr.w r2, [pc, #2336] @ 83038 │ │ │ │ add r7, pc │ │ │ │ mla r6, r0, r3, r6 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ cmp r6, r3 │ │ │ │ mov r0, sl │ │ │ │ @@ -42042,15 +41710,15 @@ │ │ │ │ str.w r9, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ mla r3, r2, r6, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #2276] @ 832e4 │ │ │ │ + ldr.w r2, [pc, #2276] @ 8303c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ @@ -42073,77 +41741,77 @@ │ │ │ │ add r2, r0 │ │ │ │ add r2, r6 │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 8278a │ │ │ │ + b.n 824e2 │ │ │ │ mov r2, r3 │ │ │ │ mul.w r3, r3, r3 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ vmov r3, s14 │ │ │ │ cmp r6, r3 │ │ │ │ - blt.w 82c98 │ │ │ │ + blt.w 829f0 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 82e64 │ │ │ │ + bne.w 82bbc │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.w 82f64 │ │ │ │ + bne.w 82cbc │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.w 828f4 │ │ │ │ - ldr.w r3, [pc, #2152] @ 832e8 │ │ │ │ - ldr.w r2, [pc, #2152] @ 832ec │ │ │ │ + beq.w 8264c │ │ │ │ + ldr.w r3, [pc, #2152] @ 83040 │ │ │ │ + ldr.w r2, [pc, #2152] @ 83044 │ │ │ │ add r3, pc │ │ │ │ - ldr.w r1, [pc, #2152] @ 832f0 │ │ │ │ + ldr.w r1, [pc, #2152] @ 83048 │ │ │ │ mov fp, r3 │ │ │ │ add.w sl, r3, #4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r7, r2 │ │ │ │ strd sl, sl, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r5, sl, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr.w r1, [pc, #2116] @ 832f4 │ │ │ │ + ldr.w r1, [pc, #2116] @ 8304c │ │ │ │ ldr r6, [r5, #0] │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ ldr.w r9, [r4] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, fp │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mla r6, r0, r9, r6 │ │ │ │ strd sl, sl, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ cmp r6, r3 │ │ │ │ - ldr.w r1, [pc, #2076] @ 832f8 │ │ │ │ + ldr.w r1, [pc, #2076] @ 83050 │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, fp │ │ │ │ blx 5fe70 │ │ │ │ strd r5, sl, [sp, #4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r6, r3 │ │ │ │ - ldr.w r7, [pc, #2048] @ 832fc │ │ │ │ - ldr.w r2, [pc, #2048] @ 83300 │ │ │ │ + ldr.w r7, [pc, #2048] @ 83054 │ │ │ │ + ldr.w r2, [pc, #2048] @ 83058 │ │ │ │ add r7, pc │ │ │ │ mla r6, r0, r3, r6 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ cmp r6, r3 │ │ │ │ mov r0, fp │ │ │ │ @@ -42161,15 +41829,15 @@ │ │ │ │ mov r0, fp │ │ │ │ mla r3, r2, r6, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1988] @ 83304 │ │ │ │ + ldr.w r2, [pc, #1988] @ 8305c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r7, r6, r6, lsl #1 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -42193,20 +41861,20 @@ │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add r2, r0 │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 8278a │ │ │ │ + b.n 824e2 │ │ │ │ add r3, r6 │ │ │ │ - ldr.w r0, [pc, #1908] @ 83308 │ │ │ │ + ldr.w r0, [pc, #1908] @ 83060 │ │ │ │ mov r9, r3 │ │ │ │ - ldr.w r2, [pc, #1908] @ 8330c │ │ │ │ - ldr.w r1, [pc, #1908] @ 83310 │ │ │ │ + ldr.w r2, [pc, #1908] @ 83064 │ │ │ │ + ldr.w r1, [pc, #1908] @ 83068 │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ adds r7, r0, #4 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -42227,20 +41895,20 @@ │ │ │ │ it lt │ │ │ │ movlt r0, r2 │ │ │ │ cmp r6, r0 │ │ │ │ it lt │ │ │ │ movlt r6, r0 │ │ │ │ vmov s15, r6 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 8278a │ │ │ │ - ldr.w r0, [pc, #1832] @ 83314 │ │ │ │ + b.n 824e2 │ │ │ │ + ldr.w r0, [pc, #1832] @ 8306c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - ldr.w r2, [pc, #1832] @ 83318 │ │ │ │ + ldr.w r2, [pc, #1832] @ 83070 │ │ │ │ add r0, pc │ │ │ │ - ldr.w r1, [pc, #1828] @ 8331c │ │ │ │ + ldr.w r1, [pc, #1828] @ 83074 │ │ │ │ add r6, r3 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add.w ip, r0, #4 │ │ │ │ str r5, [sp, #0] │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ @@ -42262,85 +41930,85 @@ │ │ │ │ it lt │ │ │ │ movlt r6, r2 │ │ │ │ cmp r0, r6 │ │ │ │ it lt │ │ │ │ movlt r0, r6 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 8278a │ │ │ │ - ldr.w r0, [pc, #1752] @ 83320 │ │ │ │ + b.n 824e2 │ │ │ │ + ldr.w r0, [pc, #1752] @ 83078 │ │ │ │ add r3, r6 │ │ │ │ - ldr.w r2, [pc, #1752] @ 83324 │ │ │ │ + ldr.w r2, [pc, #1752] @ 8307c │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ - ldr.w r1, [pc, #1748] @ 83328 │ │ │ │ + ldr.w r1, [pc, #1748] @ 83080 │ │ │ │ add r0, pc │ │ │ │ add.w r9, r0, #4 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mla r6, r0, r3, r6 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 830fa │ │ │ │ + bne.w 82e52 │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.w 833e8 │ │ │ │ + bne.w 83140 │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.w 8344a │ │ │ │ + bne.w 831a2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r2, #1 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - b.n 8278a │ │ │ │ - ldr.w r0, [pc, #1680] @ 8332c │ │ │ │ + b.n 824e2 │ │ │ │ + ldr.w r0, [pc, #1680] @ 83084 │ │ │ │ adds r2, r6, r2 │ │ │ │ - ldr.w r1, [pc, #1680] @ 83330 │ │ │ │ + ldr.w r1, [pc, #1680] @ 83088 │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - ldr.w r2, [pc, #1672] @ 83334 │ │ │ │ + ldr.w r2, [pc, #1672] @ 8308c │ │ │ │ adds r6, r0, #4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add.w r9, r3, r3, lsl #1 │ │ │ │ mla r0, r0, r2, r9 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 83196 │ │ │ │ + bne.w 82eee │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.w 831fc │ │ │ │ + bne.w 82f54 │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.n 82c8c │ │ │ │ + beq.n 829e4 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr.w fp, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r7, [r4, #0] │ │ │ │ - ldr.w r1, [pc, #1608] @ 83338 │ │ │ │ + ldr.w r1, [pc, #1608] @ 83090 │ │ │ │ add.w r9, r3, r3, lsl #1 │ │ │ │ - ldr.w r2, [pc, #1604] @ 8333c │ │ │ │ + ldr.w r2, [pc, #1604] @ 83094 │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, fp │ │ │ │ mov sl, r1 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mla r9, r0, r7, r9 │ │ │ │ - ldr.w r2, [pc, #1584] @ 83340 │ │ │ │ + ldr.w r2, [pc, #1584] @ 83098 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #8] │ │ │ │ cmp r9, r3 │ │ │ │ add r2, pc │ │ │ │ it lt │ │ │ │ movlt r9, r3 │ │ │ │ mov r0, fp │ │ │ │ @@ -42363,19 +42031,19 @@ │ │ │ │ movlt r1, #1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 8278a │ │ │ │ - ldr.w r7, [pc, #1508] @ 83344 │ │ │ │ + b.n 824e2 │ │ │ │ + ldr.w r7, [pc, #1508] @ 8309c │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w sl, [pc, #1508] @ 83348 │ │ │ │ - ldr.w r1, [pc, #1508] @ 8334c │ │ │ │ + ldr.w sl, [pc, #1508] @ 830a0 │ │ │ │ + ldr.w r1, [pc, #1508] @ 830a4 │ │ │ │ add r7, pc │ │ │ │ add sl, pc │ │ │ │ add.w r9, r7, #4 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -42384,39 +42052,39 @@ │ │ │ │ strd r4, r9, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r1, [pc, #1464] @ 83350 │ │ │ │ + ldr.w r1, [pc, #1464] @ 830a8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ cmp r6, r3 │ │ │ │ - ldr.w r1, [pc, #1440] @ 83354 │ │ │ │ + ldr.w r1, [pc, #1440] @ 830ac │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ blx 5fe70 │ │ │ │ strd r4, r9, [sp, #4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, r3 │ │ │ │ - ldr.w sl, [pc, #1412] @ 83358 │ │ │ │ - ldr.w r2, [pc, #1412] @ 8335c │ │ │ │ + ldr.w sl, [pc, #1412] @ 830b0 │ │ │ │ + ldr.w r2, [pc, #1412] @ 830b4 │ │ │ │ add sl, pc │ │ │ │ mla r6, r0, r3, r6 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ mov r1, sl │ │ │ │ cmp r6, r3 │ │ │ │ mov r0, r7 │ │ │ │ @@ -42434,15 +42102,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ mla r3, r2, r6, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1352] @ 83360 │ │ │ │ + ldr.w r2, [pc, #1352] @ 830b8 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add.w r2, r6, r6, lsl #1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -42465,70 +42133,70 @@ │ │ │ │ add r2, r6 │ │ │ │ add r2, r7 │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 8278a │ │ │ │ - ldr.w r6, [pc, #1276] @ 83364 │ │ │ │ + b.n 824e2 │ │ │ │ + ldr.w r6, [pc, #1276] @ 830bc │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w sl, [pc, #1276] @ 83368 │ │ │ │ - ldr.w r1, [pc, #1276] @ 8336c │ │ │ │ + ldr.w sl, [pc, #1276] @ 830c0 │ │ │ │ + ldr.w r1, [pc, #1276] @ 830c4 │ │ │ │ add r6, pc │ │ │ │ add sl, pc │ │ │ │ adds r7, r6, #4 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w r1, [pc, #1244] @ 83370 │ │ │ │ + ldr.w r1, [pc, #1244] @ 830c8 │ │ │ │ ldr.w r9, [r5] │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mla r9, r0, r9, r9 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ cmp r9, r3 │ │ │ │ - ldr.w r1, [pc, #1208] @ 83374 │ │ │ │ + ldr.w r1, [pc, #1208] @ 830cc │ │ │ │ it lt │ │ │ │ movlt r9, r3 │ │ │ │ str.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr.w r9, [r5] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov.w r3, r9, lsl #1 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ add r9, r3 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w sl, [pc, #1172] @ 83378 │ │ │ │ + ldr.w sl, [pc, #1172] @ 830d0 │ │ │ │ mla r3, r0, r3, r9 │ │ │ │ ldr.w r9, [r5] │ │ │ │ add sl, pc │ │ │ │ mov r0, r6 │ │ │ │ cmp r3, r2 │ │ │ │ mov r1, sl │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1152] @ 8337c │ │ │ │ + ldr.w r2, [pc, #1152] @ 830d4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ add.w r3, r9, r9, lsl #1 │ │ │ │ mov r2, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ @@ -42537,15 +42205,15 @@ │ │ │ │ mov r1, sl │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1112] @ 83380 │ │ │ │ + ldr.w r2, [pc, #1112] @ 830d8 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add.w r2, r6, r6, lsl #1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -42562,70 +42230,70 @@ │ │ │ │ movlt r7, r1 │ │ │ │ cmp r7, r0 │ │ │ │ ite ge │ │ │ │ addge r1, r2, r7 │ │ │ │ addlt r1, r2, r0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ add r2, r7 │ │ │ │ - b.n 82a3a │ │ │ │ - ldr.w r6, [pc, #1052] @ 83384 │ │ │ │ + b.n 82792 │ │ │ │ + ldr.w r6, [pc, #1052] @ 830dc │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w sl, [pc, #1052] @ 83388 │ │ │ │ - ldr.w r1, [pc, #1052] @ 8338c │ │ │ │ + ldr.w sl, [pc, #1052] @ 830e0 │ │ │ │ + ldr.w r1, [pc, #1052] @ 830e4 │ │ │ │ add r6, pc │ │ │ │ add sl, pc │ │ │ │ adds r7, r6, #4 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr r1, [pc, #1020] @ (83390 ) │ │ │ │ + ldr r1, [pc, #1020] @ (830e8 ) │ │ │ │ ldr.w r9, [r5] │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mla r9, r0, r9, r9 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ cmp r9, r3 │ │ │ │ - ldr r1, [pc, #984] @ (83394 ) │ │ │ │ + ldr r1, [pc, #984] @ (830ec ) │ │ │ │ it lt │ │ │ │ movlt r9, r3 │ │ │ │ str.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr.w r9, [r5] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov.w r3, r9, lsl #1 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ add r9, r3 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w sl, [pc, #952] @ 83398 │ │ │ │ + ldr.w sl, [pc, #952] @ 830f0 │ │ │ │ mla r3, r0, r3, r9 │ │ │ │ ldr.w r9, [r5] │ │ │ │ add sl, pc │ │ │ │ mov r0, r6 │ │ │ │ cmp r3, r2 │ │ │ │ mov r1, sl │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #932] @ (8339c ) │ │ │ │ + ldr r2, [pc, #932] @ (830f4 ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ add.w r3, r9, r9, lsl #1 │ │ │ │ mov r2, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ @@ -42634,31 +42302,31 @@ │ │ │ │ mov r1, sl │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #892] @ (833a0 ) │ │ │ │ + ldr r2, [pc, #892] @ (830f8 ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add.w r1, r6, r6, lsl #1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mla r0, r0, r6, r1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r6, r2, r2, lsl #1 │ │ │ │ mul.w r2, r2, r2 │ │ │ │ - b.n 82f4a │ │ │ │ - ldr r7, [pc, #860] @ (833a4 ) │ │ │ │ + b.n 82ca2 │ │ │ │ + ldr r7, [pc, #860] @ (830fc ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w sl, [pc, #860] @ 833a8 │ │ │ │ - ldr r1, [pc, #860] @ (833ac ) │ │ │ │ + ldr.w sl, [pc, #860] @ 83100 │ │ │ │ + ldr r1, [pc, #860] @ (83104 ) │ │ │ │ add r7, pc │ │ │ │ add sl, pc │ │ │ │ add.w r9, r7, #4 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -42667,39 +42335,39 @@ │ │ │ │ strd r4, r9, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #820] @ (833b0 ) │ │ │ │ + ldr r1, [pc, #820] @ (83108 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ cmp r6, r3 │ │ │ │ - ldr r1, [pc, #800] @ (833b4 ) │ │ │ │ + ldr r1, [pc, #800] @ (8310c ) │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ blx 5fe70 │ │ │ │ strd r4, r9, [sp, #4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, r3 │ │ │ │ - ldr.w sl, [pc, #772] @ 833b8 │ │ │ │ - ldr r2, [pc, #772] @ (833bc ) │ │ │ │ + ldr.w sl, [pc, #772] @ 83110 │ │ │ │ + ldr r2, [pc, #772] @ (83114 ) │ │ │ │ add sl, pc │ │ │ │ mla r6, r0, r3, r6 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ mov r1, sl │ │ │ │ cmp r6, r3 │ │ │ │ mov r0, r7 │ │ │ │ @@ -42716,28 +42384,28 @@ │ │ │ │ str.w r9, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ mla r3, r2, r6, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #716] @ (833c0 ) │ │ │ │ + ldr r2, [pc, #716] @ (83118 ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ - b.n 82a04 │ │ │ │ + b.n 8275c │ │ │ │ strd r5, r9, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr r7, [pc, #704] @ (833c4 ) │ │ │ │ + ldr r7, [pc, #704] @ (8311c ) │ │ │ │ ldr.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ add r7, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r1, r7 │ │ │ │ - ldr r2, [pc, #692] @ (833c8 ) │ │ │ │ + ldr r2, [pc, #692] @ (83120 ) │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ add.w r3, r6, r6, lsl #1 │ │ │ │ mov r2, r0 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ strd r5, r4, [sp] │ │ │ │ @@ -42745,15 +42413,15 @@ │ │ │ │ mov r0, sl │ │ │ │ mla r3, r2, r6, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #656] @ (833cc ) │ │ │ │ + ldr r2, [pc, #656] @ (83124 ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr.w ip, [r5] │ │ │ │ @@ -42778,23 +42446,23 @@ │ │ │ │ addge r1, r1, r7 │ │ │ │ addlt r1, r1, r6 │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.w 8278a │ │ │ │ + b.w 824e2 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w r9, [pc, #560] @ 833d0 │ │ │ │ + ldr.w r9, [pc, #560] @ 83128 │ │ │ │ ldr.w sl, [sp, #44] @ 0x2c │ │ │ │ ldr r7, [r5, #0] │ │ │ │ add r9, pc │ │ │ │ - ldr r2, [pc, #552] @ (833d4 ) │ │ │ │ + ldr r2, [pc, #552] @ (8312c ) │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ add.w r3, r7, r7, lsl #1 │ │ │ │ mov r2, r0 │ │ │ │ @@ -42804,37 +42472,37 @@ │ │ │ │ mov r0, sl │ │ │ │ mla r3, r2, r7, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #512] @ (833d8 ) │ │ │ │ + ldr r2, [pc, #512] @ (83130 ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr.w ip, [r4] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - b.n 83150 │ │ │ │ + b.n 82ea8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.w 82822 │ │ │ │ - b.w 8282e │ │ │ │ + bgt.w 8257a │ │ │ │ + b.w 82586 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w r9, [pc, #468] @ 833dc │ │ │ │ + ldr.w r9, [pc, #468] @ 83134 │ │ │ │ ldr.w sl, [sp, #44] @ 0x2c │ │ │ │ ldr r7, [r5, #0] │ │ │ │ add r9, pc │ │ │ │ - ldr r2, [pc, #460] @ (833e0 ) │ │ │ │ + ldr r2, [pc, #460] @ (83138 ) │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ add.w r3, r7, r7, lsl #1 │ │ │ │ mov r2, r0 │ │ │ │ @@ -42844,15 +42512,15 @@ │ │ │ │ mov r0, sl │ │ │ │ mla r3, r2, r7, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #420] @ (833e4 ) │ │ │ │ + ldr r2, [pc, #420] @ (8313c ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r6, r6, lsl #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ @@ -42874,297 +42542,777 @@ │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ cmp r1, r6 │ │ │ │ it lt │ │ │ │ movlt r1, r6 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.w 8278a │ │ │ │ - subs r3, #20 │ │ │ │ + b.w 824e2 │ │ │ │ + subs r5, #188 @ 0xbc │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, r1] │ │ │ │ + ldrsb r0, [r0, r5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r4, [r6, r0] │ │ │ │ + ldrsb r4, [r1, r4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r2, [r5, r0] │ │ │ │ + ldrsb r2, [r0, r4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r4, [r3, r0] │ │ │ │ + ldrsb r4, [r6, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [sp, #256] @ 0x100 │ │ │ │ + ldr r4, [sp, #912] @ 0x390 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r1, r2] │ │ │ │ + strb r2, [r1, r5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r4, [r4, r6] │ │ │ │ + ldr r4, [r7, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r2, [r2, r5] │ │ │ │ + ldr r2, [r6, r0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r2, [r7, r6] │ │ │ │ + ldr r2, [r2, r2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r1, #80 @ 0x50 │ │ │ │ + subs r3, #248 @ 0xf8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [sp, #768] @ 0x300 │ │ │ │ + ldr r3, [sp, #400] @ 0x190 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [r1, r4] │ │ │ │ + strh r2, [r1, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r4, [r3, r0] │ │ │ │ + ldrsb r4, [r6, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r4, [r2, r7] │ │ │ │ + ldrsb r4, [r6, r2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [sp, #144] @ 0x90 │ │ │ │ + ldr r2, [sp, #800] @ 0x320 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [r5, r1] │ │ │ │ + strh r4, [r4, r4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r2, [r7, r5] │ │ │ │ + ldrsb r2, [r2, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r3, r7] │ │ │ │ + ldrsb r6, [r6, r2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r4, [r1, r4] │ │ │ │ + strb r4, [r5, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r0, [r0, r5] │ │ │ │ + ldrsb r0, [r4, r0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r2, r3] │ │ │ │ + strh r4, [r3, r6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r2, [r7, r7] │ │ │ │ + strb r2, [r3, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r1, [sp, #560] @ 0x230 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [pc, #176] @ (833a0 ) │ │ │ │ + str r0, [r5, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r0, r1] │ │ │ │ + strb r6, [r3, r4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r4, [r3, r2] │ │ │ │ + strb r4, [r6, r5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r1, r7] │ │ │ │ + strb r4, [r5, r2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r0, [r0, r0] │ │ │ │ + strb r0, [r4, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [pc, #584] @ (8354c ) │ │ │ │ + strh r2, [r3, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [r6, r2] │ │ │ │ + strh r6, [r2, r6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r5, [sp, #808] @ 0x328 │ │ │ │ + ldr r0, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [pc, #96] @ (83370 ) │ │ │ │ + str r4, [r2, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r2, [r1, r4] │ │ │ │ + strh r2, [r5, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r5, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r0, [sp, #120] @ 0x78 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [pc, #776] @ (83624 ) │ │ │ │ + str r6, [r7, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r2, [r6, r2] │ │ │ │ + strh r2, [r2, r6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r5, [sp, #88] @ 0x58 │ │ │ │ + str r7, [sp, #744] @ 0x2e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [pc, #376] @ (834a0 ) │ │ │ │ + str r2, [r3, r0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [r1, r1] │ │ │ │ + strh r6, [r5, r4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [sp, #792] @ 0x318 │ │ │ │ + str r7, [sp, #424] @ 0x1a8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [r0, r0] │ │ │ │ + strh r2, [r4, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [pc, #40] @ (83360 ) │ │ │ │ + ldr r7, [pc, #792] @ (833a8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r1, r0] │ │ │ │ + strh r0, [r5, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [pc, #640] @ (835c0 ) │ │ │ │ + str r0, [r5, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [pc, #912] @ (836d4 ) │ │ │ │ + str r4, [r0, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [sp, #8] │ │ │ │ + str r6, [sp, #664] @ 0x298 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [pc, #320] @ (8348c ) │ │ │ │ + ldr r7, [pc, #48] @ (830d4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [pc, #368] @ (834c0 ) │ │ │ │ + strh r4, [r6, r0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [pc, #792] @ (8366c ) │ │ │ │ + strh r6, [r3, r2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [pc, #976] @ (83728 ) │ │ │ │ + str r4, [r2, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [pc, #160] @ (833fc ) │ │ │ │ + strh r0, [r1, r0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [pc, #752] @ (83650 ) │ │ │ │ + ldr r7, [pc, #528] @ (832c8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [pc, #888] @ (836dc ) │ │ │ │ + str r6, [r7, r2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r2, [sp, #1000] @ 0x3e8 │ │ │ │ + str r5, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [pc, #288] @ (8348c ) │ │ │ │ + ldr r6, [pc, #16] @ (830d4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [pc, #376] @ (834e8 ) │ │ │ │ + str r6, [r6, r4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [pc, #744] @ (8365c ) │ │ │ │ + str r2, [r2, r6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [pc, #920] @ (83710 ) │ │ │ │ + str r6, [r0, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [pc, #72] @ (833c4 ) │ │ │ │ + str r2, [r6, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r3, [pc, #616] @ (835e8 ) │ │ │ │ + ldr r6, [pc, #392] @ (83260 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [pc, #824] @ (836bc ) │ │ │ │ + ldr r7, [pc, #696] @ (83394 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r1, [sp, #1000] @ 0x3e8 │ │ │ │ + str r4, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [pc, #288] @ (834ac ) │ │ │ │ + ldr r5, [pc, #16] @ (830f4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [pc, #376] @ (83508 ) │ │ │ │ + str r6, [r6, r0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [pc, #752] @ (83684 ) │ │ │ │ + str r4, [r2, r2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [pc, #936] @ (83740 ) │ │ │ │ + ldr r7, [pc, #808] @ (83418 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [pc, #88] @ (833f4 ) │ │ │ │ + ldr r7, [pc, #984] @ (834cc ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [pc, #640] @ (83620 ) │ │ │ │ + ldr r5, [pc, #416] @ (83298 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r3, [pc, #856] @ (836fc ) │ │ │ │ + ldr r6, [pc, #728] @ (833d4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r1, [sp, #120] @ 0x78 │ │ │ │ + str r3, [sp, #776] @ 0x308 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [pc, #432] @ (8355c ) │ │ │ │ + ldr r4, [pc, #160] @ (831a4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [pc, #480] @ (83590 ) │ │ │ │ + ldr r7, [pc, #320] @ (83248 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [pc, #912] @ (83744 ) │ │ │ │ + ldr r7, [pc, #752] @ (833fc ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [pc, #80] @ (83408 ) │ │ │ │ + ldr r6, [pc, #976] @ (834e0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [pc, #296] @ (834e4 ) │ │ │ │ + ldr r7, [pc, #168] @ (831bc ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r1, [pc, #888] @ (83738 ) │ │ │ │ + ldr r4, [pc, #664] @ (833b0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r3, [pc, #24] @ (833dc ) │ │ │ │ + ldr r5, [pc, #920] @ (834b4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r3, [pc, #984] @ (837a0 ) │ │ │ │ + ldr r6, [pc, #856] @ (83478 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r1, [pc, #544] @ (835ec ) │ │ │ │ + ldr r4, [pc, #320] @ (83264 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [pc, #752] @ (836c0 ) │ │ │ │ + ldr r5, [pc, #624] @ (83398 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r3, [pc, #352] @ (83534 ) │ │ │ │ + ldr r6, [pc, #224] @ (8320c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [pc, #936] @ (83780 ) │ │ │ │ + ldr r3, [pc, #712] @ (833f8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [pc, #128] @ (8345c ) │ │ │ │ + ldr r5, [pc, #0] @ (83134 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [pc, #968] @ (837a8 ) │ │ │ │ + ldr r5, [pc, #840] @ (83480 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [pc, #528] @ (835f4 ) │ │ │ │ + ldr r3, [pc, #304] @ (8326c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r1, [pc, #744] @ (836d0 ) │ │ │ │ + ldr r4, [pc, #616] @ (833a8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ strd r5, r9, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr r7, [pc, #164] @ (83498 ) │ │ │ │ + ldr r7, [pc, #164] @ (831f0 ) │ │ │ │ ldr.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ add r7, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r1, r7 │ │ │ │ - ldr r2, [pc, #156] @ (8349c ) │ │ │ │ + ldr r2, [pc, #156] @ (831f4 ) │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ add.w r3, r6, r6, lsl #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str.w r9, [sp, #8] │ │ │ │ strd r5, r4, [sp] │ │ │ │ mla r3, r2, r6, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #120] @ (834a0 ) │ │ │ │ + ldr r2, [pc, #120] @ (831f8 ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add.w r2, r6, r6, lsl #1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ mla r6, r0, r6, r2 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - b.n 8325c │ │ │ │ + b.n 82fb4 │ │ │ │ strd r5, r9, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr r7, [pc, #80] @ (834a4 ) │ │ │ │ + ldr r7, [pc, #80] @ (831fc ) │ │ │ │ ldr.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ add r7, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r1, r7 │ │ │ │ - ldr r2, [pc, #68] @ (834a8 ) │ │ │ │ + ldr r2, [pc, #68] @ (83200 ) │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ add.w r3, r6, r6, lsl #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str.w r9, [sp, #8] │ │ │ │ strd r5, r4, [sp] │ │ │ │ mla r3, r2, r6, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #32] @ (834ac ) │ │ │ │ + ldr r2, [pc, #32] @ (83204 ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ - b.n 8342e │ │ │ │ + b.n 83186 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #32] @ (834bc ) │ │ │ │ + ldr r3, [pc, #928] @ (83594 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - mov sl, r3 │ │ │ │ + ldr r1, [pc, #392] @ (83380 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - blx sl │ │ │ │ + ldr r2, [pc, #704] @ (834bc ) │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r3, [pc, #536] @ (83418 ) │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r1, [pc, #0] @ (83204 ) │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r2, [pc, #312] @ (83340 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [pc, #664] @ (83740 ) │ │ │ │ + │ │ │ │ +00083208 : │ │ │ │ + push {r4, r5, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ + ldr r5, [pc, #152] @ (832b0 ) │ │ │ │ + sub sp, #12 │ │ │ │ + ldr r3, [pc, #152] @ (832b4 ) │ │ │ │ + add r5, pc │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + ldr r5, [sp, #24] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov.w r3, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r4, #0] │ │ │ │ + ldr r3, [r0, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 83282 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r3, r1 │ │ │ │ + bgt.n 8327a │ │ │ │ + ldr r1, [r2, #0] │ │ │ │ + lsrs r2, r1, #31 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + orrlt.w r2, r2, #1 │ │ │ │ + cbz r2, 8328a │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + ldr r0, [pc, #100] @ (832b8 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #88] @ (832bc ) │ │ │ │ + ldr r3, [pc, #76] @ (832b4 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 832ac │ │ │ │ + add sp, #12 │ │ │ │ + pop {r4, r5, pc} │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n 83250 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 83250 │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + mov r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bge.n 832a0 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 83250 │ │ │ │ + cmp r3, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 83262 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + cmp r6, #244 @ 0xf4 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldr r3, [pc, #296] @ (833e4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ + cmp r6, #170 @ 0xaa │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +000832c0 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ + ldr r5, [pc, #620] @ (83540 ) │ │ │ │ + sub sp, #84 @ 0x54 │ │ │ │ + ldr r4, [pc, #620] @ (83544 ) │ │ │ │ + mov r7, r0 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w sl, [sp, #124] @ 0x7c │ │ │ │ + ldr.w r8, [sp, #140] @ 0x8c │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r2 │ │ │ │ + ldrd r9, fp, [sp, #132] @ 0x84 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #76] @ 0x4c │ │ │ │ + mov.w r4, #0 │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #592] @ (83548 ) │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + movs r3, #0 │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + str.w r3, [r8] │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r1, [fp] │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + str r1, [sp, #28] │ │ │ │ + cbz r0, 8336e │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 83338 │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 833e8 │ │ │ │ + cmp r2, r3 │ │ │ │ + ble.n 833fa │ │ │ │ + mvn.w r3, #2 │ │ │ │ + str.w r3, [r8] │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 83342 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str.w r2, [r8] │ │ │ │ + ldr r0, [pc, #520] @ (8354c ) │ │ │ │ + add r1, sp, #60 @ 0x3c │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #508] @ (83550 ) │ │ │ │ + ldr r3, [pc, #492] @ (83544 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w 8353c │ │ │ │ + add sp, #84 @ 0x54 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #484] @ (83554 ) │ │ │ │ mov r0, r7 │ │ │ │ + strd r2, r3, [sp, #48] @ 0x30 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ + cbz r0, 833f0 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 83338 │ │ │ │ + ldr r7, [r5, #0] │ │ │ │ + cmp r7, #0 │ │ │ │ + blt.n 833e8 │ │ │ │ + cmp r1, r7 │ │ │ │ + bgt.n 8332c │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + ldr.w lr, [r0] │ │ │ │ + cmp lr, r7 │ │ │ │ + mov r0, lr │ │ │ │ + it ge │ │ │ │ + movge r0, r7 │ │ │ │ + cmp r0, r1 │ │ │ │ + bgt.n 8332c │ │ │ │ + cmp.w lr, #0 │ │ │ │ + blt.n 83414 │ │ │ │ + cmp r1, #1 │ │ │ │ + ldr.w r0, [sl] │ │ │ │ + mov ip, r1 │ │ │ │ + it lt │ │ │ │ + movlt.w ip, #1 │ │ │ │ + cmp r0, ip │ │ │ │ + blt.w 83534 │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + cmp r2, #1 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + mov r0, r2 │ │ │ │ + cmp r3, r2 │ │ │ │ + bge.n 8341c │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + adds r3, #1 │ │ │ │ + beq.n 8341c │ │ │ │ + mvn.w r2, #8 │ │ │ │ + movs r3, #9 │ │ │ │ + str.w r2, [r8] │ │ │ │ + b.n 83342 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 8333e │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + str.w r3, [r8] │ │ │ │ + b.n 83334 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr.w lr, [r1] │ │ │ │ + mov r1, r3 │ │ │ │ + cmp r3, lr │ │ │ │ + it ge │ │ │ │ + movge r1, lr │ │ │ │ + cmp r2, r1 │ │ │ │ + itt ge │ │ │ │ + movge r7, r2 │ │ │ │ + movge r1, r3 │ │ │ │ + bge.n 833a4 │ │ │ │ + b.n 8332c │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 8333e │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 83334 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ + str.w r2, [r9] │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + adds r3, #1 │ │ │ │ + sub.w r2, r2, r3, lsl #2 │ │ │ │ + cbz r6, 83462 │ │ │ │ + cmp lr, r1 │ │ │ │ + ble.n 834c8 │ │ │ │ + cmp r1, #1 │ │ │ │ + bgt.n 83508 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + adds r3, #1 │ │ │ │ + beq.n 834b8 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cbz r3, 83456 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + mov.w r0, #512 @ 0x200 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 83352 │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + str.w r3, [r9] │ │ │ │ + b.n 83352 │ │ │ │ + cmp r7, lr │ │ │ │ + bgt.n 834ea │ │ │ │ + cmp r7, #1 │ │ │ │ + ble.n 83440 │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + strd sl, r2, [sp] │ │ │ │ + add r1, sp, #64 @ 0x40 │ │ │ │ + ldr r2, [pc, #224] @ (83558 ) │ │ │ │ + add r0, sp, #60 @ 0x3c │ │ │ │ + subs r7, #1 │ │ │ │ + str.w r9, [sp, #8] │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #12] │ │ │ │ + add r2, sp, #72 @ 0x48 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + add r2, sp, #68 @ 0x44 │ │ │ │ + strd r7, r7, [sp, #60] @ 0x3c │ │ │ │ + str r7, [sp, #68] @ 0x44 │ │ │ │ + blx 64808 │ │ │ │ + vldr s15, [r9] │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r0, s15 │ │ │ │ + cmp r0, r2 │ │ │ │ + it lt │ │ │ │ + movlt r0, r2 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 83334 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + adds r3, #1 │ │ │ │ + bne.n 83446 │ │ │ │ + vmov s15, r0 │ │ │ │ + movs r0, #112 @ 0x70 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r9] │ │ │ │ + b.n 83352 │ │ │ │ + ldr r1, [pc, #144] @ (8355c ) │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + add r1, pc │ │ │ │ + strd sl, r3, [sp] │ │ │ │ + str r1, [sp, #12] │ │ │ │ + add r1, sp, #72 @ 0x48 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + str r1, [sp, #16] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + str.w r9, [sp, #8] │ │ │ │ + blx 5e790 │ │ │ │ + b.n 83494 │ │ │ │ + ldr r1, [pc, #116] @ (83560 ) │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + add r1, pc │ │ │ │ + strd sl, r3, [sp] │ │ │ │ + str r1, [sp, #12] │ │ │ │ + add r1, sp, #72 @ 0x48 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + str r1, [sp, #16] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + str.w r9, [sp, #8] │ │ │ │ + b.n 83490 │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + strd sl, r2, [sp] │ │ │ │ + subs r1, #1 │ │ │ │ + ldr r2, [pc, #76] @ (83564 ) │ │ │ │ + add r0, sp, #60 @ 0x3c │ │ │ │ + strd r1, r1, [sp, #60] @ 0x3c │ │ │ │ + add r2, pc │ │ │ │ + str r1, [sp, #68] @ 0x44 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + add r1, sp, #64 @ 0x40 │ │ │ │ + add r2, sp, #72 @ 0x48 │ │ │ │ + str.w r9, [sp, #8] │ │ │ │ + str r2, [sp, #16] │ │ │ │ + add r2, sp, #68 @ 0x44 │ │ │ │ + blx 5e790 │ │ │ │ + b.n 83494 │ │ │ │ + mvn.w r2, #5 │ │ │ │ + movs r3, #6 │ │ │ │ + b.n 8333e │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + cmp r6, #56 @ 0x38 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + blx fp │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bx sp │ │ │ │ + ldr r2, [pc, #384] @ (836d0 ) │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + cmp r5, #186 @ 0xba │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + bx r9 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r0, [r6, #38] @ 0x26 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r2, [r4, #36] @ 0x24 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r0, #36] @ 0x24 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r4, [r2, #34] @ 0x22 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +00083568 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r2, [pc, #264] @ (83684 ) │ │ │ │ + ldr r3, [pc, #264] @ (83688 ) │ │ │ │ + sub sp, #24 │ │ │ │ + add r2, pc │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r0, [pc, #260] @ (8368c ) │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + add r0, pc │ │ │ │ + ldr r2, [pc, #256] @ (83690 ) │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #20] │ │ │ │ + mov.w r3, #0 │ │ │ │ + strd r1, r6, [sp] │ │ │ │ + ldr r1, [pc, #244] @ (83694 ) │ │ │ │ + movs r3, #0 │ │ │ │ + add r2, pc │ │ │ │ + str r3, [r7, #0] │ │ │ │ + add r1, pc │ │ │ │ + adds r3, r0, #4 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, r4 │ │ │ │ + ldr.w r8, [sp, #64] @ 0x40 │ │ │ │ + ldr.w sl, [sp, #68] @ 0x44 │ │ │ │ + ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + ldr.w r4, [sl] │ │ │ │ + cmp r3, #1 │ │ │ │ + mov r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + mul.w r0, r2, r0 │ │ │ │ + vmov s15, r0 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r8] │ │ │ │ + blt.n 8362c │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + cmp r3, r1 │ │ │ │ + bgt.n 83624 │ │ │ │ + ldr r0, [r6, #0] │ │ │ │ + lsrs r1, r0, #31 │ │ │ │ + cmp r3, r0 │ │ │ │ + it lt │ │ │ │ + orrlt.w r1, r1, #1 │ │ │ │ + cbz r1, 83634 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + str r2, [r7, #0] │ │ │ │ + ldr r0, [pc, #156] @ (83698 ) │ │ │ │ + add r1, sp, #16 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #144] @ (8369c ) │ │ │ │ + ldr r3, [pc, #120] @ (83688 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 8367e │ │ │ │ + add sp, #24 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n 835f8 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 835f8 │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + cmp r2, r1 │ │ │ │ + bgt.n 83658 │ │ │ │ + cmp r2, r4 │ │ │ │ + bgt.n 83660 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cbnz r2, 8367a │ │ │ │ + mov.w r0, #512 @ 0x200 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 8360a │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + str.w r3, [r8] │ │ │ │ + b.n 8360a │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 835f8 │ │ │ │ + adds r4, #1 │ │ │ │ + beq.n 8366e │ │ │ │ + mvn.w r2, #7 │ │ │ │ + movs r3, #8 │ │ │ │ + str r2, [r7, #0] │ │ │ │ + b.n 835fa │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + movs r0, #112 @ 0x70 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n 8360a │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 835fa │ │ │ │ + negs r3, r2 │ │ │ │ + b.n 835fa │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + cmp r3, #144 @ 0x90 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldrh r0, [r5, #30] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + add r0, r6 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + blxns sp │ │ │ │ lsls r7, r3, #1 │ │ │ │ + blx r2 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + cmp r3, #2 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ │ │ │ │ -000834b0 : │ │ │ │ +000836a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d10} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ mov r5, r2 │ │ │ │ - ldr.w r2, [pc, #3284] @ 8419c │ │ │ │ + ldr.w r2, [pc, #3284] @ 8438c │ │ │ │ mov r4, r3 │ │ │ │ - ldr.w r3, [pc, #3280] @ 841a0 │ │ │ │ + ldr.w r3, [pc, #3280] @ 84390 │ │ │ │ add r2, pc │ │ │ │ sub sp, #148 @ 0x94 │ │ │ │ mov r6, r1 │ │ │ │ - ldr.w r9, [pc, #3276] @ 841a4 │ │ │ │ - ldr.w r8, [pc, #3276] @ 841a8 │ │ │ │ + ldr.w r9, [pc, #3276] @ 84394 │ │ │ │ + ldr.w r8, [pc, #3276] @ 84398 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movs r2, #0 │ │ │ │ ldr.w sl, [sp, #244] @ 0xf4 │ │ │ │ add r9, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov.w r3, #0 │ │ │ │ - ldr.w r3, [pc, #3256] @ 841ac │ │ │ │ + ldr.w r3, [pc, #3256] @ 8439c │ │ │ │ add r8, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #208] @ 0xd0 │ │ │ │ str.w r2, [sl] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -43195,15 +43343,15 @@ │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ mov r0, r7 │ │ │ │ orr.w r2, fp, ip │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ blx 57998 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r7 │ │ │ │ - ldr.w r7, [pc, #3168] @ 841b0 │ │ │ │ + ldr.w r7, [pc, #3168] @ 843a0 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r3 │ │ │ │ @@ -43223,100 +43371,100 @@ │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ ldr.w r9, [r2] │ │ │ │ orr.w r3, fp, r7 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ orrs r3, r2 │ │ │ │ - beq.n 835ae │ │ │ │ + beq.n 8379e │ │ │ │ ldrd r6, r1, [sp, #56] @ 0x38 │ │ │ │ orr.w r3, r8, r0 │ │ │ │ orrs r6, r1 │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ orrs r3, r6 │ │ │ │ - bne.n 835ee │ │ │ │ + bne.n 837de │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 835b4 │ │ │ │ + b.n 837a4 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str.w r2, [sl] │ │ │ │ - ldr.w r0, [pc, #3064] @ 841b4 │ │ │ │ + ldr.w r0, [pc, #3064] @ 843a4 │ │ │ │ add r1, sp, #124 @ 0x7c │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr.w r2, [pc, #3052] @ 841b8 │ │ │ │ - ldr.w r3, [pc, #3024] @ 841a0 │ │ │ │ + ldr.w r2, [pc, #3052] @ 843a8 │ │ │ │ + ldr.w r3, [pc, #3024] @ 84390 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 84126 │ │ │ │ + bne.w 84316 │ │ │ │ add sp, #148 @ 0x94 │ │ │ │ vpop {d8-d10} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ subs.w r0, r8, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ subs.w ip, fp, #0 │ │ │ │ it ne │ │ │ │ movne.w ip, #1 │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ tst.w r0, ip │ │ │ │ str.w ip, [sp, #108] @ 0x6c │ │ │ │ - bne.n 835a6 │ │ │ │ + bne.n 83796 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 836f6 │ │ │ │ + blt.n 838e6 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ - blt.n 836fe │ │ │ │ + blt.n 838ee │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ cmp r1, #1 │ │ │ │ mov r7, r1 │ │ │ │ it lt │ │ │ │ movlt r7, #1 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, r7 │ │ │ │ - blt.w 83bac │ │ │ │ + blt.w 83d9c │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 83c84 │ │ │ │ + ble.w 83e74 │ │ │ │ subs.w ip, r2, #0 │ │ │ │ it ne │ │ │ │ movne.w ip, #1 │ │ │ │ str.w ip, [sp, #112] @ 0x70 │ │ │ │ mov r7, ip │ │ │ │ cmp r1, r3 │ │ │ │ ite le │ │ │ │ movle r7, #0 │ │ │ │ andgt.w r7, r7, #1 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 83c84 │ │ │ │ + bne.w 83e74 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 83e28 │ │ │ │ + ble.w 84018 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ subs.w ip, r7, #0 │ │ │ │ it ne │ │ │ │ movne.w ip, #1 │ │ │ │ str.w ip, [sp, #116] @ 0x74 │ │ │ │ mov r7, ip │ │ │ │ cmp r0, r3 │ │ │ │ ite le │ │ │ │ movle r7, #0 │ │ │ │ andgt.w r7, r7, #1 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 83e28 │ │ │ │ + bne.w 84018 │ │ │ │ ldrd r7, r6, [sp, #92] @ 0x5c │ │ │ │ cmp r7, r6 │ │ │ │ it ge │ │ │ │ movge r7, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ subs.w ip, r7, #0 │ │ │ │ @@ -43325,67 +43473,67 @@ │ │ │ │ str.w ip, [sp, #88] @ 0x58 │ │ │ │ mov r7, ip │ │ │ │ cmp r3, r2 │ │ │ │ ite ge │ │ │ │ movge r7, #0 │ │ │ │ andlt.w r7, r7, #1 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 83e28 │ │ │ │ + bne.w 84018 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 83c80 │ │ │ │ + bne.w 83e70 │ │ │ │ cmp r1, r0 │ │ │ │ - blt.n 8372c │ │ │ │ + blt.n 8391c │ │ │ │ cmp r2, #0 │ │ │ │ - bgt.w 83896 │ │ │ │ + bgt.w 83a86 │ │ │ │ mov r2, r9 │ │ │ │ movs r3, #1 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ cmp r3, r2 │ │ │ │ vstr s15, [r1] │ │ │ │ - ble.n 83706 │ │ │ │ + ble.n 838f6 │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ ittt ne │ │ │ │ mvnne.w r2, #12 │ │ │ │ movne r3, #13 │ │ │ │ strne.w r2, [sl] │ │ │ │ - bne.w 835b8 │ │ │ │ + bne.w 837a8 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 83c80 │ │ │ │ + bne.w 83e70 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 835ca │ │ │ │ + b.n 837ba │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 835b4 │ │ │ │ + b.n 837a4 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 835b4 │ │ │ │ + b.n 837a4 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 83c80 │ │ │ │ + bne.w 83e70 │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ - beq.n 836f2 │ │ │ │ + beq.n 838e2 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 83892 │ │ │ │ + beq.w 83a82 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 835ca │ │ │ │ + b.n 837ba │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n 836c2 │ │ │ │ - ldr.w r7, [pc, #2696] @ 841bc │ │ │ │ + ble.n 838b2 │ │ │ │ + ldr.w r7, [pc, #2696] @ 843ac │ │ │ │ add r2, sp, #136 @ 0x88 │ │ │ │ - ldr.w r3, [pc, #2696] @ 841c0 │ │ │ │ + ldr.w r3, [pc, #2696] @ 843b0 │ │ │ │ add r6, sp, #132 @ 0x84 │ │ │ │ - ldr.w r1, [pc, #2692] @ 841c4 │ │ │ │ + ldr.w r1, [pc, #2692] @ 843b4 │ │ │ │ add r7, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ @@ -43436,30 +43584,30 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ str r7, [sp, #24] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strd r6, r6, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ vldr s20, [sp, #132] @ 0x84 │ │ │ │ blx 5d2c8 │ │ │ │ - ldr.w ip, [pc, #2544] @ 841c8 │ │ │ │ + ldr.w ip, [pc, #2544] @ 843b8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, ip │ │ │ │ strd r6, r1, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r5 │ │ │ │ str r7, [sp, #20] │ │ │ │ strd r4, r6, [sp, #4] │ │ │ │ str.w ip, [sp, #84] @ 0x54 │ │ │ │ vldr s17, [sp, #132] @ 0x84 │ │ │ │ blx 5752c │ │ │ │ - ldr.w r0, [pc, #2508] @ 841cc │ │ │ │ + ldr.w r0, [pc, #2508] @ 843bc │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ strd r6, r1, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ @@ -43469,34 +43617,34 @@ │ │ │ │ vldr s19, [sp, #132] @ 0x84 │ │ │ │ blx 5752c │ │ │ │ vldr s15, [sp, #132] @ 0x84 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ vcvt.s32.f32 s18, s15 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.w 83aba │ │ │ │ + blt.w 83caa │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ vcvt.s32.f32 s16, s16 │ │ │ │ vcvt.s32.f32 s17, s17 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 83a68 │ │ │ │ + beq.w 83c58 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ vmov r3, s16 │ │ │ │ vmov r6, s17 │ │ │ │ add.w r7, r0, r0, lsl #1 │ │ │ │ add r3, r0 │ │ │ │ add r6, r7 │ │ │ │ cmp r6, r3 │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ orrs.w r3, r3, fp │ │ │ │ - beq.n 83874 │ │ │ │ + beq.n 83a64 │ │ │ │ vmov r3, s18 │ │ │ │ add r7, r3 │ │ │ │ cmp r6, r7 │ │ │ │ it lt │ │ │ │ movlt r6, r7 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ lsls r3, r0, #2 │ │ │ │ @@ -43506,22 +43654,22 @@ │ │ │ │ movlt r0, r3 │ │ │ │ cmp r0, r6 │ │ │ │ mov r3, r0 │ │ │ │ it lt │ │ │ │ movlt r0, r6 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 836ca │ │ │ │ + b.n 838ba │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 835ca │ │ │ │ - ldr.w r7, [pc, #2360] @ 841d0 │ │ │ │ + b.n 837ba │ │ │ │ + ldr.w r7, [pc, #2360] @ 843c0 │ │ │ │ add r2, sp, #136 @ 0x88 │ │ │ │ - ldr.w r3, [pc, #2356] @ 841d4 │ │ │ │ + ldr.w r3, [pc, #2356] @ 843c4 │ │ │ │ add r6, sp, #132 @ 0x84 │ │ │ │ - ldr.w r1, [pc, #2356] @ 841d8 │ │ │ │ + ldr.w r1, [pc, #2356] @ 843c8 │ │ │ │ add r7, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ @@ -43580,15 +43728,15 @@ │ │ │ │ blx 5d2c8 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ - ldr.w r0, [pc, #2192] @ 841dc │ │ │ │ + ldr.w r0, [pc, #2192] @ 843cc │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ strd r6, r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #8] │ │ │ │ vldr s17, [sp, #132] @ 0x84 │ │ │ │ @@ -43597,68 +43745,68 @@ │ │ │ │ mov r3, r4 │ │ │ │ strd r6, r1, [sp, #12] │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ - ldr.w r1, [pc, #2152] @ 841e0 │ │ │ │ + ldr.w r1, [pc, #2152] @ 843d0 │ │ │ │ vldr s15, [sp, #132] @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ mov r0, r1 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ vcvt.s32.f32 s18, s15 │ │ │ │ blx 5752c │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ vldr s15, [sp, #132] @ 0x84 │ │ │ │ cmp r0, r1 │ │ │ │ - blt.w 83b34 │ │ │ │ + blt.w 83d24 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ vcvt.s32.f32 s16, s16 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ vcvt.s32.f32 s17, s17 │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ subs.w ip, r6, #0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ it ne │ │ │ │ movne.w ip, #1 │ │ │ │ - cbz r7, 839ec │ │ │ │ + cbz r7, 83bdc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ vmov r3, s16 │ │ │ │ vmov r6, s17 │ │ │ │ add.w r7, r0, r0, lsl #1 │ │ │ │ add r3, r0 │ │ │ │ add r6, r7 │ │ │ │ cmp r6, r3 │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ orrs.w ip, ip, r8 │ │ │ │ - beq.n 839e6 │ │ │ │ + beq.n 83bd6 │ │ │ │ vmov r3, s18 │ │ │ │ add r7, r3 │ │ │ │ cmp r6, r7 │ │ │ │ it lt │ │ │ │ movlt r6, r7 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - b.n 83878 │ │ │ │ + b.n 83a68 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ vcvt.s32.f32 s19, s19 │ │ │ │ subs r3, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ tst r1, r3 │ │ │ │ vmov fp, s15 │ │ │ │ - beq.w 83bb4 │ │ │ │ + beq.w 83da4 │ │ │ │ vmov ip, s16 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ vmov lr, s17 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add.w r3, r7, r7, lsl #1 │ │ │ │ add ip, r7 │ │ │ │ add.w r6, r3, fp │ │ │ │ @@ -43689,25 +43837,25 @@ │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ cmp r1, r8 │ │ │ │ it lt │ │ │ │ movlt r1, r8 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 836ca │ │ │ │ + b.n 838ba │ │ │ │ vcvt.s32.f32 s15, s19 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ vcvt.s32.f32 s20, s20 │ │ │ │ subs r3, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ tst r1, r3 │ │ │ │ vmov fp, s15 │ │ │ │ - beq.w 83c2c │ │ │ │ + beq.w 83e1c │ │ │ │ vmov ip, s16 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ vmov lr, s17 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ add.w r3, r7, r7, lsl #1 │ │ │ │ add ip, r7 │ │ │ │ add.w r6, r3, fp │ │ │ │ @@ -43719,15 +43867,15 @@ │ │ │ │ mul.w r8, r7, r7 │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ mla r1, r7, r0, r8 │ │ │ │ vmov r0, s20 │ │ │ │ add r1, r7 │ │ │ │ - b.n 83a3c │ │ │ │ + b.n 83c2c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ strd r6, r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ @@ -43740,20 +43888,20 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ vmov r2, s15 │ │ │ │ add.w fp, r2, r3 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ orrs.w r2, r2, r8 │ │ │ │ - bne.w 83d50 │ │ │ │ + bne.w 83f40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 83d0e │ │ │ │ + bne.w 83efe │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - cbnz r2, 83b10 │ │ │ │ + cbnz r2, 83d00 │ │ │ │ vmov r2, s18 │ │ │ │ add r2, r3 │ │ │ │ cmp fp, r2 │ │ │ │ it lt │ │ │ │ movlt fp, r2 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ @@ -43766,15 +43914,15 @@ │ │ │ │ cmp r1, fp │ │ │ │ mov r3, r1 │ │ │ │ it lt │ │ │ │ movlt r1, fp │ │ │ │ vmov s15, r1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 836ca │ │ │ │ + b.n 838ba │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strd r6, r3, [sp, #16] │ │ │ │ @@ -43787,20 +43935,20 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ orrs.w r2, r2, fp │ │ │ │ vmov r8, s15 │ │ │ │ add r8, r3 │ │ │ │ - bne.w 83c8c │ │ │ │ + bne.w 83e7c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 83cca │ │ │ │ + bne.w 83eba │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ - cbnz r2, 83b88 │ │ │ │ + cbnz r2, 83d78 │ │ │ │ vmov r2, s18 │ │ │ │ add r2, r3 │ │ │ │ cmp r8, r2 │ │ │ │ it lt │ │ │ │ movlt r8, r2 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ @@ -43813,20 +43961,20 @@ │ │ │ │ cmp r1, r8 │ │ │ │ mov r3, r1 │ │ │ │ it lt │ │ │ │ movlt r1, r8 │ │ │ │ vmov s15, r1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 836ca │ │ │ │ + b.n 838ba │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n 835b4 │ │ │ │ + b.n 837a4 │ │ │ │ tst.w ip, r1 │ │ │ │ - beq.w 83de8 │ │ │ │ + beq.w 83fd8 │ │ │ │ vmov r3, s16 │ │ │ │ ldr.w r8, [r4] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ vmov r7, s19 │ │ │ │ add.w ip, r8, r8, lsl #1 │ │ │ │ add r3, r8 │ │ │ │ add.w r6, ip, fp │ │ │ │ @@ -43863,19 +44011,19 @@ │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ cmp r1, lr │ │ │ │ it lt │ │ │ │ movlt r1, lr │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 836ca │ │ │ │ + b.n 838ba │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ tst r1, r6 │ │ │ │ - beq.w 83d8c │ │ │ │ + beq.w 83f7c │ │ │ │ vmov r3, s16 │ │ │ │ ldr.w r8, [r5] │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ vmov r7, s20 │ │ │ │ add.w ip, r8, r8, lsl #1 │ │ │ │ add r3, r8 │ │ │ │ mul.w lr, r8, r8 │ │ │ │ @@ -43895,20 +44043,20 @@ │ │ │ │ mla r1, r8, r0, lr │ │ │ │ cmp r6, r3 │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ add r1, r8 │ │ │ │ add.w r3, r0, ip │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ - b.n 83c02 │ │ │ │ + b.n 83df2 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 835b8 │ │ │ │ + b.n 837a8 │ │ │ │ mvn.w r2, #8 │ │ │ │ movs r3, #9 │ │ │ │ - b.n 835b4 │ │ │ │ + b.n 837a4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -43924,23 +44072,23 @@ │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ cmp r8, r2 │ │ │ │ it lt │ │ │ │ movlt r8, r2 │ │ │ │ - b.n 83b70 │ │ │ │ + b.n 83d60 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr.w r3, [pc, #1292] @ 841e4 │ │ │ │ - ldr.w r0, [pc, #1292] @ 841e8 │ │ │ │ + ldr.w r3, [pc, #1292] @ 843d4 │ │ │ │ + ldr.w r0, [pc, #1292] @ 843d8 │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ adds r3, #4 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r3, r4 │ │ │ │ strd r6, r6, [sp, #8] │ │ │ │ @@ -43950,21 +44098,21 @@ │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ cmp r8, r2 │ │ │ │ it lt │ │ │ │ movlt r8, r2 │ │ │ │ - b.n 83b78 │ │ │ │ + b.n 83d68 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - ldr.w r3, [pc, #1236] @ 841ec │ │ │ │ - ldr.w r0, [pc, #1236] @ 841f0 │ │ │ │ + ldr.w r3, [pc, #1236] @ 843dc │ │ │ │ + ldr.w r0, [pc, #1236] @ 843e0 │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ adds r3, #4 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r3, r5 │ │ │ │ strd r6, r6, [sp, #8] │ │ │ │ @@ -43975,15 +44123,15 @@ │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ cmp fp, r2 │ │ │ │ it lt │ │ │ │ movlt fp, r2 │ │ │ │ - b.n 83b00 │ │ │ │ + b.n 83cf0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ @@ -43998,18 +44146,18 @@ │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ cmp fp, r2 │ │ │ │ it lt │ │ │ │ movlt fp, r2 │ │ │ │ - b.n 83af8 │ │ │ │ + b.n 83ce8 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ tst r3, r1 │ │ │ │ - beq.w 83ea0 │ │ │ │ + beq.w 84090 │ │ │ │ vmov lr, s16 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ vmov r1, s17 │ │ │ │ add.w r6, r7, r7, lsl #1 │ │ │ │ add lr, r7 │ │ │ │ cmp lr, r3 │ │ │ │ @@ -44036,21 +44184,21 @@ │ │ │ │ addge ip, r6 │ │ │ │ addlt ip, lr │ │ │ │ cmp ip, r3 │ │ │ │ it lt │ │ │ │ movlt ip, r3 │ │ │ │ vmov s15, ip │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 836ca │ │ │ │ + b.n 838ba │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ subs.w lr, r1, #0 │ │ │ │ it ne │ │ │ │ movne.w lr, #1 │ │ │ │ tst.w r3, lr │ │ │ │ - beq.n 83e32 │ │ │ │ + beq.n 84022 │ │ │ │ vmov lr, s16 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ vmov r1, s17 │ │ │ │ add lr, r7 │ │ │ │ cmp lr, r3 │ │ │ │ it lt │ │ │ │ @@ -44060,21 +44208,21 @@ │ │ │ │ add r1, r3 │ │ │ │ add.w r6, r3, fp │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, r0 │ │ │ │ it lt │ │ │ │ movlt r3, r0 │ │ │ │ vmov r0, s19 │ │ │ │ - b.n 83dbe │ │ │ │ + b.n 83fae │ │ │ │ mvn.w r2, #10 │ │ │ │ movs r3, #11 │ │ │ │ - b.w 835b4 │ │ │ │ + b.w 837a4 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ tst.w r1, lr │ │ │ │ - beq.n 83ee4 │ │ │ │ + beq.n 840d4 │ │ │ │ vmov r3, s16 │ │ │ │ ldr.w ip, [r4] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ vmov r6, s17 │ │ │ │ mov.w r8, ip, lsl #1 │ │ │ │ add r3, ip │ │ │ │ add.w lr, r8, ip │ │ │ │ @@ -44106,19 +44254,19 @@ │ │ │ │ movlt r1, r0 │ │ │ │ mla r1, ip, r8, r1 │ │ │ │ cmp r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 836ca │ │ │ │ + b.n 838ba │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ tst r1, r6 │ │ │ │ - beq.n 83f58 │ │ │ │ + beq.n 84148 │ │ │ │ vmov r3, s16 │ │ │ │ ldr.w ip, [r5] │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ vmov r6, s17 │ │ │ │ mov.w r8, ip, lsl #1 │ │ │ │ add r3, ip │ │ │ │ add.w lr, r8, ip │ │ │ │ @@ -44131,17 +44279,17 @@ │ │ │ │ add.w r7, lr, fp │ │ │ │ cmp r3, r0 │ │ │ │ it lt │ │ │ │ movlt r3, r0 │ │ │ │ vmov r0, s18 │ │ │ │ add r0, lr │ │ │ │ vmov lr, s20 │ │ │ │ - b.n 83e72 │ │ │ │ + b.n 84062 │ │ │ │ tst.w ip, lr │ │ │ │ - beq.n 83f98 │ │ │ │ + beq.n 84188 │ │ │ │ vmov r3, s16 │ │ │ │ ldr.w ip, [r4] │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ add.w r8, ip, ip, lsl #1 │ │ │ │ mov r1, r7 │ │ │ │ add r3, ip │ │ │ │ add r0, r8 │ │ │ │ @@ -44175,18 +44323,18 @@ │ │ │ │ addge.w r1, ip, r0 │ │ │ │ addlt.w r1, ip, r6 │ │ │ │ cmp r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.w 836ca │ │ │ │ + b.w 838ba │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ tst r1, r6 │ │ │ │ - beq.n 84004 │ │ │ │ + beq.n 841f4 │ │ │ │ vmov r3, s16 │ │ │ │ ldr.w ip, [r5] │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ add.w r8, ip, ip, lsl #1 │ │ │ │ mov r1, r7 │ │ │ │ add r3, ip │ │ │ │ add.w r6, r8, fp │ │ │ │ @@ -44199,23 +44347,23 @@ │ │ │ │ vmov r1, s17 │ │ │ │ cmp r3, r7 │ │ │ │ it lt │ │ │ │ movlt r3, r7 │ │ │ │ vmov r7, s20 │ │ │ │ add r0, r8 │ │ │ │ add r1, r8 │ │ │ │ - b.n 83f22 │ │ │ │ + b.n 84112 │ │ │ │ vcvt.s32.f32 s15, s20 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ tst r3, r1 │ │ │ │ vmov r8, s15 │ │ │ │ - beq.n 8406c │ │ │ │ + beq.n 8425c │ │ │ │ vmov r3, s16 │ │ │ │ ldr.w ip, [r4] │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ vmov r1, s17 │ │ │ │ add r8, ip │ │ │ │ add.w lr, ip, ip, lsl #1 │ │ │ │ add r3, ip │ │ │ │ @@ -44241,20 +44389,20 @@ │ │ │ │ it lt │ │ │ │ movlt r3, r0 │ │ │ │ cmp r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.w 836ca │ │ │ │ + b.w 838ba │ │ │ │ vcvt.s32.f32 s15, s21 │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ tst r3, r1 │ │ │ │ vmov lr, s15 │ │ │ │ - beq.n 840d6 │ │ │ │ + beq.n 842c6 │ │ │ │ vmov r3, s16 │ │ │ │ ldr.w ip, [r5] │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ vmov r1, s17 │ │ │ │ add lr, ip │ │ │ │ add.w r8, ip, ip, lsl #1 │ │ │ │ add r3, ip │ │ │ │ @@ -44280,20 +44428,20 @@ │ │ │ │ it lt │ │ │ │ movlt r3, r6 │ │ │ │ cmp r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.w 836ca │ │ │ │ + b.w 838ba │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 8412a │ │ │ │ + beq.n 8431a │ │ │ │ cmp r1, #0 │ │ │ │ - beq.n 8412a │ │ │ │ + beq.n 8431a │ │ │ │ vmov r3, s16 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r8, r7 │ │ │ │ add.w ip, r7, r7, lsl #1 │ │ │ │ add r3, r7 │ │ │ │ add.w r6, ip, fp │ │ │ │ @@ -44324,21 +44472,21 @@ │ │ │ │ movlt r1, r6 │ │ │ │ mla r1, r7, r0, r1 │ │ │ │ cmp r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.w 836ca │ │ │ │ + b.w 838ba │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 841f4 │ │ │ │ + beq.w 843e4 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 841f4 │ │ │ │ + beq.w 843e4 │ │ │ │ vmov r3, s16 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ vmov r6, s17 │ │ │ │ add lr, r7 │ │ │ │ add.w ip, r7, r7, lsl #1 │ │ │ │ add r3, r7 │ │ │ │ @@ -44357,20 +44505,20 @@ │ │ │ │ cmp r6, r3 │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ add.w r3, r0, ip │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ - b.n 840b2 │ │ │ │ + b.n 842a2 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ cmp.w ip, #0 │ │ │ │ - beq.n 84218 │ │ │ │ + beq.n 84408 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.n 84218 │ │ │ │ + beq.n 84408 │ │ │ │ vmov r3, s16 │ │ │ │ ldr.w ip, [r4] │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ add r8, ip │ │ │ │ add r3, ip │ │ │ │ cmp r3, r7 │ │ │ │ it lt │ │ │ │ @@ -44401,288 +44549,80 @@ │ │ │ │ addge.w r1, ip, lr │ │ │ │ addlt.w r1, ip, r6 │ │ │ │ cmp r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.w 836ca │ │ │ │ + b.w 838ba │ │ │ │ nop │ │ │ │ - cmp r4, #64 @ 0x40 │ │ │ │ + cmp r2, #80 @ 0x50 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r8, r2 │ │ │ │ + mvns r0, r2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp lr, r0 │ │ │ │ + mvns r6, r0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r4, pc │ │ │ │ + bics r4, r7 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r0, r6 │ │ │ │ + muls r0, r6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - blx r6 │ │ │ │ + mov r0, r0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r3, #62 @ 0x3e │ │ │ │ + cmp r1, #78 @ 0x4e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r4, [r6, #16] │ │ │ │ + ldrh r4, [r1, #2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r5!, {r1} │ │ │ │ + stmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mov r2, r5 │ │ │ │ + add r2, pc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r0, r6 │ │ │ │ + lsrs r0, r7 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r0, r1 │ │ │ │ + lsrs r0, r3 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r6, [r1, #6] │ │ │ │ + strh r6, [r4, #54] @ 0x36 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r7} │ │ │ │ + stmia r1!, {r2, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add ip, r8 │ │ │ │ + orrs r4, r2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r0, r7 │ │ │ │ + subs r7, #128 @ 0x80 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r2, r2 │ │ │ │ + subs r7, #98 @ 0x62 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r2, #36] @ 0x24 │ │ │ │ + strh r6, [r5, #20] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r5, #172 @ 0xac │ │ │ │ + subs r3, #252 @ 0xfc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r2, #34] @ 0x22 │ │ │ │ + strh r6, [r5, #18] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r5, #104 @ 0x68 │ │ │ │ + subs r3, #176 @ 0xb0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ - cbz r3, 84218 │ │ │ │ + cbz r3, 84408 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ - cbz r3, 84218 │ │ │ │ + cbz r3, 84408 │ │ │ │ vmov r3, s16 │ │ │ │ ldr.w ip, [r5] │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ add lr, ip │ │ │ │ add r3, ip │ │ │ │ cmp r3, r7 │ │ │ │ it lt │ │ │ │ movlt r3, r7 │ │ │ │ cmp r3, lr │ │ │ │ it lt │ │ │ │ movlt r3, lr │ │ │ │ - b.n 8414e │ │ │ │ + b.n 8433e │ │ │ │ movs r3, #1 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - b.w 836ca │ │ │ │ - nop │ │ │ │ - │ │ │ │ -00084224 : │ │ │ │ - push {r4, r5, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #152] @ (842cc ) │ │ │ │ - sub sp, #12 │ │ │ │ - ldr r3, [pc, #152] @ (842d0 ) │ │ │ │ - add r5, pc │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov.w r3, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r4, #0] │ │ │ │ - ldr r3, [r0, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 8429e │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r3, r1 │ │ │ │ - bgt.n 84296 │ │ │ │ - ldr r1, [r2, #0] │ │ │ │ - lsrs r2, r1, #31 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - orrlt.w r2, r2, #1 │ │ │ │ - cbz r2, 842a6 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - ldr r0, [pc, #100] @ (842d4 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #88] @ (842d8 ) │ │ │ │ - ldr r3, [pc, #76] @ (842d0 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 842c8 │ │ │ │ - add sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n 8426c │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 8426c │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - mov r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bge.n 842bc │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 8426c │ │ │ │ - cmp r3, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 8427e │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - subs r0, r3, #3 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - subs r3, #6 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - subs r6, r1, #2 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -000842dc : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r2, [pc, #264] @ (843f8 ) │ │ │ │ - ldr r3, [pc, #264] @ (843fc ) │ │ │ │ - sub sp, #24 │ │ │ │ - add r2, pc │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r0, [pc, #260] @ (84400 ) │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - add r0, pc │ │ │ │ - ldr r2, [pc, #256] @ (84404 ) │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mov.w r3, #0 │ │ │ │ - strd r1, r6, [sp] │ │ │ │ - ldr r1, [pc, #244] @ (84408 ) │ │ │ │ - movs r3, #0 │ │ │ │ - add r2, pc │ │ │ │ - str r3, [r7, #0] │ │ │ │ - add r1, pc │ │ │ │ - adds r3, r0, #4 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r3, r4 │ │ │ │ - ldr.w r8, [sp, #64] @ 0x40 │ │ │ │ - ldr.w sl, [sp, #68] @ 0x44 │ │ │ │ - ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - ldr.w r4, [sl] │ │ │ │ - cmp r3, #1 │ │ │ │ - mov r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - mul.w r0, r2, r0 │ │ │ │ - vmov s15, r0 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r8] │ │ │ │ - blt.n 843a0 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - cmp r3, r1 │ │ │ │ - bgt.n 84398 │ │ │ │ - ldr r0, [r6, #0] │ │ │ │ - lsrs r1, r0, #31 │ │ │ │ - cmp r3, r0 │ │ │ │ - it lt │ │ │ │ - orrlt.w r1, r1, #1 │ │ │ │ - cbz r1, 843a8 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #156] @ (8440c ) │ │ │ │ - add r1, sp, #16 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #144] @ (84410 ) │ │ │ │ - ldr r3, [pc, #120] @ (843fc ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 843f2 │ │ │ │ - add sp, #24 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n 8436c │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 8436c │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - cmp r2, r1 │ │ │ │ - bgt.n 843cc │ │ │ │ - cmp r2, r4 │ │ │ │ - bgt.n 843d4 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 843ee │ │ │ │ - mov.w r0, #512 @ 0x200 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 8437e │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - str.w r3, [r8] │ │ │ │ - b.n 8437e │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 8436c │ │ │ │ - adds r4, #1 │ │ │ │ - beq.n 843e2 │ │ │ │ - mvn.w r2, #7 │ │ │ │ - movs r3, #8 │ │ │ │ - str r2, [r7, #0] │ │ │ │ - b.n 8436e │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - movs r0, #112 @ 0x70 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n 8437e │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 8436e │ │ │ │ - negs r3, r2 │ │ │ │ - b.n 8436e │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ + b.w 838ba │ │ │ │ nop │ │ │ │ - subs r4, r3, #0 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldrb r4, [r7, #25] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - adds r6, #168 @ 0xa8 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - subs r2, #72 @ 0x48 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - subs r1, #236 @ 0xec │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - adds r6, r1, #6 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00084414 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -44800,19 +44740,19 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ adds r4, r4, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r1, #21] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r5, #112 @ 0x70 │ │ │ │ + adds r5, #132 @ 0x84 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r1, #8 │ │ │ │ + subs r1, #56 @ 0x38 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r0, #178 @ 0xb2 │ │ │ │ + subs r0, #226 @ 0xe2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ adds r4, r3, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00084558 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -44969,346 +44909,196 @@ │ │ │ │ add r5, sp, #16 │ │ │ │ b.n 845be │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ subs r0, r4, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - svc 168 @ 0xa8 │ │ │ │ + svc 216 @ 0xd8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r7, #196 @ 0xc4 │ │ │ │ + adds r7, #252 @ 0xfc │ │ │ │ lsls r7, r3, #1 │ │ │ │ subs r6, r7, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #136 @ 0x88 │ │ │ │ + adds r3, #156 @ 0x9c │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrb r0, [r7, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #100 @ 0x64 │ │ │ │ + adds r3, #120 @ 0x78 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r6, #252 @ 0xfc │ │ │ │ + adds r7, #44 @ 0x2c │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrb r2, [r3, #11] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #6 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - adds r6, #198 @ 0xc6 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - │ │ │ │ -00084704 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r5, [pc, #308] @ (8484c ) │ │ │ │ - sub sp, #20 │ │ │ │ - ldr r4, [pc, #308] @ (84850 ) │ │ │ │ - mov r6, r3 │ │ │ │ - add r5, pc │ │ │ │ - movs r3, #0 │ │ │ │ - ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ - mov r7, r0 │ │ │ │ - ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r2 │ │ │ │ - ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - mov.w r4, #0 │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #276] @ (84854 ) │ │ │ │ - str.w r3, [r8] │ │ │ │ - add r1, pc │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #264] @ (84858 ) │ │ │ │ - mov fp, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - mov r2, r0 │ │ │ │ - cmp.w fp, #0 │ │ │ │ - beq.n 847e6 │ │ │ │ - ldr r7, [r5, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n 84802 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 847b2 │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 84818 │ │ │ │ - ldr.w r0, [r9] │ │ │ │ - cmp r0, r7 │ │ │ │ - ite le │ │ │ │ - movle r3, #0 │ │ │ │ - movgt r3, #1 │ │ │ │ - orrs.w r3, r3, r0, lsr #31 │ │ │ │ - itt ne │ │ │ │ - mvnne.w r2, #4 │ │ │ │ - movne r3, #5 │ │ │ │ - bne.n 847b8 │ │ │ │ - cmp r7, #1 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - it lt │ │ │ │ - movlt r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - blt.n 84820 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ - mov r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ - bge.n 84828 │ │ │ │ - mvn.w r2, #9 │ │ │ │ - movs r3, #10 │ │ │ │ - b.n 847b8 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #156] @ (8485c ) │ │ │ │ - add r1, sp, #8 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #144] @ (84860 ) │ │ │ │ - ldr r3, [pc, #128] @ (84850 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 84842 │ │ │ │ - add sp, #20 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #124] @ (84864 ) │ │ │ │ - str r0, [sp, #4] │ │ │ │ - mov r0, r7 │ │ │ │ - add r1, pc │ │ │ │ - ldr r7, [r6, #0] │ │ │ │ - blx 57998 │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 84762 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 847b8 │ │ │ │ - ldr r1, [pc, #100] @ (84868 ) │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 84766 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n 847b8 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 847b8 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n 847b8 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - cbnz r3, 84846 │ │ │ │ - cbz r2, 8483e │ │ │ │ - cbz r1, 8483e │ │ │ │ - cmp r0, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 847cc │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - b.n 847cc │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 847bc │ │ │ │ - nop │ │ │ │ - adds r4, r6, r7 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - adds r2, #66 @ 0x42 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - adds r3, #46 @ 0x2e │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - adds r5, #206 @ 0xce │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - adds r0, r0, r5 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - adds r3, #40 @ 0x28 │ │ │ │ + adds r3, #26 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r5, #10 │ │ │ │ + adds r6, #254 @ 0xfe │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0008486c : │ │ │ │ +00084704 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r5, [pc, #308] @ (849b4 ) │ │ │ │ + ldr r5, [pc, #308] @ (8484c ) │ │ │ │ sub sp, #20 │ │ │ │ - ldr r4, [pc, #308] @ (849b8 ) │ │ │ │ + ldr r4, [pc, #308] @ (84850 ) │ │ │ │ mov r6, r3 │ │ │ │ add r5, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r2 │ │ │ │ ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #276] @ (849bc ) │ │ │ │ + ldr r1, [pc, #276] @ (84854 ) │ │ │ │ str.w r3, [r8] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #264] @ (849c0 ) │ │ │ │ + ldr r1, [pc, #264] @ (84858 ) │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r2, r0 │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.n 84950 │ │ │ │ + beq.n 847e8 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 8496c │ │ │ │ + beq.n 84804 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 8491c │ │ │ │ + blt.n 847b4 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 84982 │ │ │ │ + blt.n 8481a │ │ │ │ ldr.w r0, [r9] │ │ │ │ cmp r0, r7 │ │ │ │ ite le │ │ │ │ movle r7, #0 │ │ │ │ movgt r7, #1 │ │ │ │ orrs.w r7, r7, r0, lsr #31 │ │ │ │ itt ne │ │ │ │ mvnne.w r2, #4 │ │ │ │ movne r3, #5 │ │ │ │ - bne.n 84922 │ │ │ │ + bne.n 847ba │ │ │ │ cmp r0, #1 │ │ │ │ ldr.w r4, [sl] │ │ │ │ mov r3, r0 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ - blt.n 8498a │ │ │ │ + blt.n 84822 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r2, #1 │ │ │ │ ldr r4, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ - bge.n 84992 │ │ │ │ + bge.n 8482a │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 84922 │ │ │ │ + b.n 847ba │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #156] @ (849c4 ) │ │ │ │ + ldr r0, [pc, #156] @ (8485c ) │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #144] @ (849c8 ) │ │ │ │ - ldr r3, [pc, #124] @ (849b8 ) │ │ │ │ + ldr r2, [pc, #144] @ (84860 ) │ │ │ │ + ldr r3, [pc, #124] @ (84850 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 849ac │ │ │ │ + bne.n 84844 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #120] @ (849cc ) │ │ │ │ + ldr r1, [pc, #120] @ (84864 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [r6, #0] │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 848ca │ │ │ │ + bne.n 84762 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 84922 │ │ │ │ - ldr r1, [pc, #96] @ (849d0 ) │ │ │ │ + b.n 847ba │ │ │ │ + ldr r1, [pc, #96] @ (84868 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 848ce │ │ │ │ + bne.n 84766 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 84922 │ │ │ │ + b.n 847ba │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 84922 │ │ │ │ + b.n 847ba │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 84922 │ │ │ │ + b.n 847ba │ │ │ │ ldr.w r3, [r8] │ │ │ │ - cbnz r3, 849b0 │ │ │ │ - cbz r2, 849a8 │ │ │ │ - cbz r1, 849a8 │ │ │ │ + cbnz r3, 84848 │ │ │ │ + cbz r2, 84840 │ │ │ │ + cbz r1, 84840 │ │ │ │ cmp r0, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 84936 │ │ │ │ + b.n 847ce │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 84936 │ │ │ │ + b.n 847ce │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n 84926 │ │ │ │ - adds r4, r1, r2 │ │ │ │ + b.n 847be │ │ │ │ + adds r4, r6, r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #218 @ 0xda │ │ │ │ + adds r2, #86 @ 0x56 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r1, #198 @ 0xc6 │ │ │ │ + adds r3, #94 @ 0x5e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r4, #108 @ 0x6c │ │ │ │ + adds r6, #4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r6, r2, #31 │ │ │ │ + adds r6, r7, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r1, #190 @ 0xbe │ │ │ │ + adds r3, #94 @ 0x5e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r3, #160 @ 0xa0 │ │ │ │ + subs r5, #64 @ 0x40 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -000849d4 : │ │ │ │ +0008486c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ - ldr r5, [pc, #688] @ (84c98 ) │ │ │ │ + ldr r5, [pc, #688] @ (84b30 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ - ldr r4, [pc, #688] @ (84c9c ) │ │ │ │ + ldr r4, [pc, #688] @ (84b34 ) │ │ │ │ mov r7, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r1, [pc, #688] @ (84ca0 ) │ │ │ │ + ldr r1, [pc, #688] @ (84b38 ) │ │ │ │ ldr.w r9, [sp, #148] @ 0x94 │ │ │ │ mov r8, r2 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov.w r4, #0 │ │ │ │ @@ -45321,188 +45111,188 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldrd sl, r3, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #20] │ │ │ │ str r0, [sp, #28] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #636] @ (84ca4 ) │ │ │ │ + ldr r1, [pc, #636] @ (84b3c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #628] @ (84ca8 ) │ │ │ │ + ldr r1, [pc, #628] @ (84b40 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ - beq.n 84aec │ │ │ │ + beq.n 84984 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr.w r2, [fp] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ cmp r5, #0 │ │ │ │ - beq.n 84b1c │ │ │ │ + beq.n 849b4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 84ad6 │ │ │ │ + beq.n 8496e │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 84a9e │ │ │ │ + blt.n 84936 │ │ │ │ ldr.w r1, [fp] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.w 84b96 │ │ │ │ + blt.w 84a2e │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 84b3c │ │ │ │ + blt.n 849d4 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r7 │ │ │ │ it ge │ │ │ │ movge r3, r7 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r5, #0 │ │ │ │ - beq.n 84b44 │ │ │ │ + beq.n 849dc │ │ │ │ cmp r7, #1 │ │ │ │ mov r3, r7 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ - ble.n 84b4e │ │ │ │ + ble.n 849e6 │ │ │ │ mvn.w r2, #7 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [r9] │ │ │ │ - b.n 84b18 │ │ │ │ + b.n 849b0 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ str.w r2, [r9] │ │ │ │ - ldr r0, [pc, #512] @ (84cac ) │ │ │ │ + ldr r0, [pc, #512] @ (84b44 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #500] @ (84cb0 ) │ │ │ │ - ldr r3, [pc, #476] @ (84c9c ) │ │ │ │ + ldr r2, [pc, #500] @ (84b48 ) │ │ │ │ + ldr r3, [pc, #476] @ (84b34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 84c94 │ │ │ │ + bne.w 84b2c │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #476] @ (84cb4 ) │ │ │ │ + ldr r1, [pc, #476] @ (84b4c ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 84a5a │ │ │ │ + bne.n 848f2 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 84aa4 │ │ │ │ + b.n 8493c │ │ │ │ ldr.w r2, [fp] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ cmp r5, #0 │ │ │ │ - beq.n 84b82 │ │ │ │ - ldr r1, [pc, #444] @ (84cb8 ) │ │ │ │ + beq.n 84a1a │ │ │ │ + ldr r1, [pc, #444] @ (84b50 ) │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 84a56 │ │ │ │ + bne.n 848ee │ │ │ │ mvn.w r2, #1 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [r9] │ │ │ │ negs r3, r3 │ │ │ │ - b.n 84aaa │ │ │ │ - ldr r1, [pc, #412] @ (84cbc ) │ │ │ │ + b.n 84942 │ │ │ │ + ldr r1, [pc, #412] @ (84b54 ) │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 84a56 │ │ │ │ + bne.n 848ee │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [r9] │ │ │ │ - b.n 84b18 │ │ │ │ + b.n 849b0 │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n 84aa4 │ │ │ │ + b.n 8493c │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ - bgt.n 84a90 │ │ │ │ + bgt.n 84928 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #1 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 84b9e │ │ │ │ + blt.n 84a36 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r7, #1 │ │ │ │ it lt │ │ │ │ movlt r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ - bge.n 84ba6 │ │ │ │ + bge.n 84a3e │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 84ba6 │ │ │ │ + beq.n 84a3e │ │ │ │ mvn.w r2, #12 │ │ │ │ movs r3, #13 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ str.w r2, [r9] │ │ │ │ - b.n 84aaa │ │ │ │ - ldr r1, [pc, #316] @ (84cc0 ) │ │ │ │ + b.n 84942 │ │ │ │ + ldr r1, [pc, #316] @ (84b58 ) │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n 84b2e │ │ │ │ - b.n 84afa │ │ │ │ + beq.n 849c6 │ │ │ │ + b.n 84992 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 84aa4 │ │ │ │ + b.n 8493c │ │ │ │ mvn.w r2, #10 │ │ │ │ movs r3, #11 │ │ │ │ - b.n 84aa4 │ │ │ │ + b.n 8493c │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 84c8e │ │ │ │ + bne.n 84b26 │ │ │ │ cmp r5, #0 │ │ │ │ - beq.n 84c1a │ │ │ │ + beq.n 84ab2 │ │ │ │ cmp r6, #0 │ │ │ │ - beq.n 84c46 │ │ │ │ - ldr r0, [pc, #268] @ (84cc4 ) │ │ │ │ + beq.n 84ade │ │ │ │ + ldr r0, [pc, #268] @ (84b5c ) │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ - ldr r1, [pc, #268] @ (84cc8 ) │ │ │ │ + ldr r1, [pc, #268] @ (84b60 ) │ │ │ │ subs r2, #1 │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ strd r2, r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ @@ -45513,122 +45303,272 @@ │ │ │ │ blx 5fe70 │ │ │ │ mul.w r7, r0, r7 │ │ │ │ ldr.w r3, [r9] │ │ │ │ vmov s15, r7 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 84b18 │ │ │ │ + bne.n 849b0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ it eq │ │ │ │ moveq r0, #112 @ 0x70 │ │ │ │ - beq.w 84aba │ │ │ │ + beq.w 84952 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ str.w r2, [sl] │ │ │ │ - cbz r3, 84c42 │ │ │ │ + cbz r3, 84ada │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 84aba │ │ │ │ - cbz r6, 84c6a │ │ │ │ - ldr r0, [pc, #172] @ (84ccc ) │ │ │ │ + b.n 84952 │ │ │ │ + cbz r6, 84b02 │ │ │ │ + ldr r0, [pc, #172] @ (84b64 ) │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ - ldr r1, [pc, #172] @ (84cd0 ) │ │ │ │ + ldr r1, [pc, #172] @ (84b68 ) │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ subs r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r2, r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ mov r3, r5 │ │ │ │ str.w fp, [sp] │ │ │ │ blx 5fe70 │ │ │ │ - b.n 84bda │ │ │ │ + b.n 84a72 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 84aba │ │ │ │ - ldr r0, [pc, #140] @ (84cd4 ) │ │ │ │ + b.n 84952 │ │ │ │ + ldr r0, [pc, #140] @ (84b6c ) │ │ │ │ subs r1, #1 │ │ │ │ strd r1, r1, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ - ldr r1, [pc, #132] @ (84cd8 ) │ │ │ │ + ldr r1, [pc, #132] @ (84b70 ) │ │ │ │ add r0, pc │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ - b.n 84bda │ │ │ │ - ldr r0, [pc, #112] @ (84cdc ) │ │ │ │ + b.n 84a72 │ │ │ │ + ldr r0, [pc, #112] @ (84b74 ) │ │ │ │ subs r1, #1 │ │ │ │ strd r1, r1, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ - ldr r1, [pc, #104] @ (84ce0 ) │ │ │ │ + ldr r1, [pc, #104] @ (84b78 ) │ │ │ │ add r0, pc │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ - b.n 84bda │ │ │ │ + b.n 84a72 │ │ │ │ negs r3, r3 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ - b.n 84aaa │ │ │ │ + b.n 84942 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - asrs r4, r4, #28 │ │ │ │ + adds r4, r1, r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #154 @ 0x9a │ │ │ │ + adds r2, #66 @ 0x42 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r7, #90 @ 0x5a │ │ │ │ + adds r0, #214 @ 0xd6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r0, #74 @ 0x4a │ │ │ │ + adds r1, #226 @ 0xe2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r2, #80 @ 0x50 │ │ │ │ + adds r3, #240 @ 0xf0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r2, r2, #25 │ │ │ │ + asrs r2, r7, #30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, #54 @ 0x36 │ │ │ │ + subs r3, #214 @ 0xd6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r0, #20 │ │ │ │ + adds r1, #180 @ 0xb4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r7, #108 @ 0x6c │ │ │ │ + adds r1, #12 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r7, #6 │ │ │ │ + adds r0, #166 @ 0xa6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r6, [r2, #23] │ │ │ │ + strb r6, [r7, #28] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r1, #50 @ 0x32 │ │ │ │ + adds r2, #210 @ 0xd2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r0, [r6, #21] │ │ │ │ + strb r0, [r3, #27] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #222 @ 0xde │ │ │ │ + adds r2, #126 @ 0x7e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r2, [r0, #21] │ │ │ │ + strb r2, [r5, #26] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #160 @ 0xa0 │ │ │ │ + adds r2, #64 @ 0x40 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + strb r6, [r0, #26] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + adds r2, #44 @ 0x2c │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + │ │ │ │ +00084b7c : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ + ldr r5, [pc, #308] @ (84cc4 ) │ │ │ │ + sub sp, #20 │ │ │ │ + ldr r4, [pc, #308] @ (84cc8 ) │ │ │ │ + mov r6, r3 │ │ │ │ + add r5, pc │ │ │ │ + movs r3, #0 │ │ │ │ + ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ + mov r7, r0 │ │ │ │ + ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r2 │ │ │ │ + ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + mov.w r4, #0 │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #276] @ (84ccc ) │ │ │ │ + str.w r3, [r8] │ │ │ │ + add r1, pc │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #264] @ (84cd0 ) │ │ │ │ + mov fp, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + mov r2, r0 │ │ │ │ + cmp.w fp, #0 │ │ │ │ + beq.n 84c5e │ │ │ │ + ldr r7, [r5, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n 84c7a │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 84c2a │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 84c90 │ │ │ │ + ldr.w r0, [r9] │ │ │ │ + cmp r0, r7 │ │ │ │ + ite le │ │ │ │ + movle r3, #0 │ │ │ │ + movgt r3, #1 │ │ │ │ + orrs.w r3, r3, r0, lsr #31 │ │ │ │ + itt ne │ │ │ │ + mvnne.w r2, #4 │ │ │ │ + movne r3, #5 │ │ │ │ + bne.n 84c30 │ │ │ │ + cmp r7, #1 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + it lt │ │ │ │ + movlt r7, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + blt.n 84c98 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ + mov r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r4, r3 │ │ │ │ + bge.n 84ca0 │ │ │ │ + mvn.w r2, #9 │ │ │ │ + movs r3, #10 │ │ │ │ + b.n 84c30 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + str.w r2, [r8] │ │ │ │ + ldr r0, [pc, #156] @ (84cd4 ) │ │ │ │ + add r1, sp, #8 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #144] @ (84cd8 ) │ │ │ │ + ldr r3, [pc, #128] @ (84cc8 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 84cba │ │ │ │ + add sp, #20 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #124] @ (84cdc ) │ │ │ │ + str r0, [sp, #4] │ │ │ │ + mov r0, r7 │ │ │ │ + add r1, pc │ │ │ │ + ldr r7, [r6, #0] │ │ │ │ + blx 57998 │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 84bda │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 84c30 │ │ │ │ + ldr r1, [pc, #100] @ (84ce0 ) │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 84bde │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n 84c30 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 84c30 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n 84c30 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + cbnz r3, 84cbe │ │ │ │ + cbz r2, 84cb6 │ │ │ │ + cbz r1, 84cb6 │ │ │ │ + cmp r0, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 84c44 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + b.n 84c44 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 84c34 │ │ │ │ + nop │ │ │ │ + asrs r4, r7, #21 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + cmp r5, #222 @ 0xde │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + cmp r6, #230 @ 0xe6 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + adds r1, #150 @ 0x96 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r6, [r3, #20] │ │ │ │ + asrs r0, r1, #19 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #140 @ 0x8c │ │ │ │ + cmp r6, #232 @ 0xe8 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + subs r0, #202 @ 0xca │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 00084ce4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -45839,33 +45779,33 @@ │ │ │ │ negs r3, r3 │ │ │ │ b.n 84d80 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ asrs r4, r2, #16 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #126 @ 0x7e │ │ │ │ + cmp r4, #146 @ 0x92 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r5, #78 @ 0x4e │ │ │ │ + cmp r5, #126 @ 0x7e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r7, #130 @ 0x82 │ │ │ │ + cmp r7, #186 @ 0xba │ │ │ │ lsls r7, r3, #1 │ │ │ │ asrs r4, r7, #13 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r5, #98 @ 0x62 │ │ │ │ + cmp r5, #154 @ 0x9a │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r7, #62 @ 0x3e │ │ │ │ + adds r7, #118 @ 0x76 │ │ │ │ lsls r7, r3, #1 │ │ │ │ strb r6, [r3, #13] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r6, #192 @ 0xc0 │ │ │ │ + cmp r6, #248 @ 0xf8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ strb r4, [r6, #11] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r6, #92 @ 0x5c │ │ │ │ + cmp r6, #148 @ 0x94 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 00084f24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -46076,50 +46016,138 @@ │ │ │ │ negs r3, r3 │ │ │ │ b.n 84fc0 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ asrs r4, r2, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #62 @ 0x3e │ │ │ │ + cmp r2, #82 @ 0x52 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r3, #14 │ │ │ │ + cmp r3, #62 @ 0x3e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r5, #50 @ 0x32 │ │ │ │ + cmp r5, #106 @ 0x6a │ │ │ │ lsls r7, r3, #1 │ │ │ │ asrs r4, r7, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r3, #34 @ 0x22 │ │ │ │ + cmp r3, #90 @ 0x5a │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r4, #254 @ 0xfe │ │ │ │ + adds r5, #54 @ 0x36 │ │ │ │ lsls r7, r3, #1 │ │ │ │ strb r2, [r4, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r4, #108 @ 0x6c │ │ │ │ + cmp r4, #164 @ 0xa4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ strb r0, [r7, #2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r4, #8 │ │ │ │ + cmp r4, #64 @ 0x40 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + │ │ │ │ +00085168 : │ │ │ │ + push {r4, r5, r6, r7, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ + ldr r4, [pc, #160] @ (85218 ) │ │ │ │ + sub sp, #12 │ │ │ │ + ldr r2, [pc, #160] @ (8521c ) │ │ │ │ + mov r5, r3 │ │ │ │ + add r4, pc │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #148] @ (85220 ) │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbz r0, 851fa │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 851e2 │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + mov r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bge.n 851ea │ │ │ │ + mvn.w r3, #3 │ │ │ │ + movs r2, #4 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + ldr r0, [pc, #104] @ (85224 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #92] @ (85228 ) │ │ │ │ + ldr r3, [pc, #76] @ (8521c ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 85210 │ │ │ │ + add sp, #12 │ │ │ │ + pop {r4, r5, r6, r7, pc} │ │ │ │ + mvn.w r3, #1 │ │ │ │ + movs r2, #2 │ │ │ │ + b.n 851b8 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cbnz r2, 85214 │ │ │ │ + cmp r3, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 851ca │ │ │ │ + ldr r1, [pc, #48] @ (8522c ) │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 8519e │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + movs r2, #1 │ │ │ │ + b.n 851b8 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r2, r2 │ │ │ │ + b.n 851ba │ │ │ │ + lsrs r2, r2, #30 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + bcc.n 851c0 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + cmp r4, #24 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsrs r2, r0, #29 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + movs r7, #154 @ 0x9a │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00085168 : │ │ │ │ +00085230 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr r5, [pc, #608] @ (853dc ) │ │ │ │ + ldr r5, [pc, #608] @ (854a4 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ - ldr r4, [pc, #608] @ (853e0 ) │ │ │ │ + ldr r4, [pc, #608] @ (854a8 ) │ │ │ │ mov r9, r0 │ │ │ │ add r5, pc │ │ │ │ ldr.w sl, [sp, #128] @ 0x80 │ │ │ │ ldr.w r8, [sp, #124] @ 0x7c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #596] @ (853e4 ) │ │ │ │ + ldr r1, [pc, #596] @ (854ac ) │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ mov r4, r3 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [sl] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ @@ -46128,145 +46156,145 @@ │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr.w fp, [sp, #96] @ 0x60 │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #556] @ (853e8 ) │ │ │ │ + ldr r1, [pc, #556] @ (854b0 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ - beq.n 85258 │ │ │ │ + beq.n 85320 │ │ │ │ ldr.w r9, [r4] │ │ │ │ ldr.w r3, [fp] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - cbnz r7, 851f8 │ │ │ │ - ldr r1, [pc, #524] @ (853ec ) │ │ │ │ + cbnz r7, 852c0 │ │ │ │ + ldr r1, [pc, #524] @ (854b4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbnz r0, 851f8 │ │ │ │ + cbnz r0, 852c0 │ │ │ │ mvn.w r2, #1 │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [sl] │ │ │ │ negs r3, r3 │ │ │ │ - b.n 85288 │ │ │ │ - ldr r1, [pc, #500] @ (853f0 ) │ │ │ │ + b.n 85350 │ │ │ │ + ldr r1, [pc, #500] @ (854b8 ) │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n 852b4 │ │ │ │ + beq.n 8537c │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 8527c │ │ │ │ + blt.n 85344 │ │ │ │ ldr.w r1, [fp] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 852ca │ │ │ │ + blt.n 85392 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r3, r9 │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 852d2 │ │ │ │ + blt.n 8539a │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r2, #1 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 852da │ │ │ │ + blt.n 853a2 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r5, #1 │ │ │ │ it lt │ │ │ │ movlt r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ - bge.n 852e2 │ │ │ │ + bge.n 853aa │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 852e2 │ │ │ │ + beq.n 853aa │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ str.w r2, [sl] │ │ │ │ - b.n 85288 │ │ │ │ - ldr r1, [pc, #408] @ (853f4 ) │ │ │ │ + b.n 85350 │ │ │ │ + ldr r1, [pc, #408] @ (854bc ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ ldr.w r9, [fp] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 851da │ │ │ │ + bne.n 852a2 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [sl] │ │ │ │ - b.n 851f4 │ │ │ │ + b.n 852bc │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ str.w r2, [sl] │ │ │ │ - ldr r0, [pc, #364] @ (853f8 ) │ │ │ │ + ldr r0, [pc, #364] @ (854c0 ) │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #352] @ (853fc ) │ │ │ │ - ldr r3, [pc, #324] @ (853e0 ) │ │ │ │ + ldr r2, [pc, #352] @ (854c4 ) │ │ │ │ + ldr r3, [pc, #324] @ (854a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 853d6 │ │ │ │ + bne.w 8549e │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #328] @ (85400 ) │ │ │ │ + ldr r1, [pc, #328] @ (854c8 ) │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 85206 │ │ │ │ + bne.n 852ce │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 85282 │ │ │ │ + b.n 8534a │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 85282 │ │ │ │ + b.n 8534a │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 85282 │ │ │ │ + b.n 8534a │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 85282 │ │ │ │ + b.n 8534a │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 853d0 │ │ │ │ + bne.n 85498 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.n 85360 │ │ │ │ + beq.n 85428 │ │ │ │ cmp r6, #0 │ │ │ │ - beq.n 85388 │ │ │ │ - ldr r0, [pc, #272] @ (85404 ) │ │ │ │ + beq.n 85450 │ │ │ │ + ldr r0, [pc, #272] @ (854cc ) │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ - ldr r1, [pc, #272] @ (85408 ) │ │ │ │ + ldr r1, [pc, #272] @ (854d0 ) │ │ │ │ subs r2, #1 │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ strd r2, r2, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ @@ -46278,211 +46306,123 @@ │ │ │ │ mul.w r5, r0, r5 │ │ │ │ ldr.w r3, [sl] │ │ │ │ vmov s15, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 851f4 │ │ │ │ + bne.w 852bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ it eq │ │ │ │ moveq r0, #112 @ 0x70 │ │ │ │ - beq.n 85298 │ │ │ │ + beq.n 85360 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 85354 │ │ │ │ + cbz r3, 8541c │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp.w r9, #1 │ │ │ │ it ne │ │ │ │ cmpne r3, #0 │ │ │ │ it ne │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - bne.n 85298 │ │ │ │ + bne.n 85360 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n 85298 │ │ │ │ - cbz r6, 853ac │ │ │ │ - ldr r0, [pc, #168] @ (8540c ) │ │ │ │ + b.n 85360 │ │ │ │ + cbz r6, 85474 │ │ │ │ + ldr r0, [pc, #168] @ (854d4 ) │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ - ldr r1, [pc, #168] @ (85410 ) │ │ │ │ + ldr r1, [pc, #168] @ (854d8 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ subs r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r2, r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r3, r6 │ │ │ │ str.w fp, [sp] │ │ │ │ blx 5fe70 │ │ │ │ - b.n 85316 │ │ │ │ - ldr r0, [pc, #136] @ (85414 ) │ │ │ │ + b.n 853de │ │ │ │ + ldr r0, [pc, #136] @ (854dc ) │ │ │ │ subs r1, #1 │ │ │ │ strd r1, r1, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [pc, #132] @ (85418 ) │ │ │ │ + ldr r1, [pc, #132] @ (854e0 ) │ │ │ │ add r0, pc │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ - b.n 85316 │ │ │ │ - ldr r0, [pc, #108] @ (8541c ) │ │ │ │ + b.n 853de │ │ │ │ + ldr r0, [pc, #108] @ (854e4 ) │ │ │ │ subs r1, #1 │ │ │ │ strd r1, r1, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [pc, #104] @ (85420 ) │ │ │ │ + ldr r1, [pc, #104] @ (854e8 ) │ │ │ │ add r0, pc │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ - b.n 85316 │ │ │ │ + b.n 853de │ │ │ │ negs r3, r3 │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ - b.n 85288 │ │ │ │ + b.n 85350 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r0, r2, #30 │ │ │ │ + lsrs r0, r1, #27 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #226 @ 0xe2 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - bcc.n 854d8 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - movs r7, #164 @ 0xa4 │ │ │ │ + movs r7, #46 @ 0x2e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r0, #132 @ 0x84 │ │ │ │ + bcs.n 85470 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r0, #182 @ 0xb6 │ │ │ │ + movs r6, #240 @ 0xf0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r3, #26 │ │ │ │ + movs r7, #236 @ 0xec │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r4, r6, #25 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - adds r2, #88 @ 0x58 │ │ │ │ + cmp r0, #38 @ 0x26 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [r6, #104] @ 0x68 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - cmp r2, #158 @ 0x9e │ │ │ │ + cmp r2, #146 @ 0x92 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [r0, #100] @ 0x64 │ │ │ │ + lsrs r4, r5, #22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #136 @ 0x88 │ │ │ │ + adds r1, #200 @ 0xc8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [r3, #96] @ 0x60 │ │ │ │ + ldr r2, [r5, #92] @ 0x5c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r2, #6 │ │ │ │ + cmp r2, #22 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [r6, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #84] @ 0x54 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #58 @ 0x3a │ │ │ │ + cmp r0, #248 @ 0xf8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - │ │ │ │ -00085424 : │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (854d4 ) │ │ │ │ - sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (854d8 ) │ │ │ │ - mov r5, r3 │ │ │ │ - add r4, pc │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (854dc ) │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbz r0, 854b6 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 8549e │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - mov r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bge.n 854a6 │ │ │ │ - mvn.w r3, #3 │ │ │ │ - movs r2, #4 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (854e0 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (854e4 ) │ │ │ │ - ldr r3, [pc, #76] @ (854d8 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 854cc │ │ │ │ - add sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - mvn.w r3, #1 │ │ │ │ - movs r2, #2 │ │ │ │ - b.n 85474 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 854d0 │ │ │ │ - cmp r3, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 85486 │ │ │ │ - ldr r1, [pc, #48] @ (854e8 ) │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 8545a │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - movs r2, #1 │ │ │ │ - b.n 85474 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r2, r2 │ │ │ │ - b.n 85476 │ │ │ │ - lsrs r6, r2, #19 │ │ │ │ + ldr r0, [r2, #84] @ 0x54 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - beq.n 854a4 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - cmp r1, #52 @ 0x34 │ │ │ │ + cmp r1, #126 @ 0x7e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r6, r0, #18 │ │ │ │ + ldr r4, [r5, #80] @ 0x50 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r4, #202 @ 0xca │ │ │ │ + cmp r0, #170 @ 0xaa │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 000854ec : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -46556,1105 +46496,1024 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ b.n 8553e │ │ │ │ lsrs r6, r1, #16 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 855dc │ │ │ │ + beq.n 8563c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r0, #116 @ 0x74 │ │ │ │ + cmp r0, #172 @ 0xac │ │ │ │ lsls r7, r3, #1 │ │ │ │ lsrs r6, r7, #14 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r4, #2 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - │ │ │ │ -000855b4 : │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (85664 ) │ │ │ │ - sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (85668 ) │ │ │ │ - mov r5, r3 │ │ │ │ - add r4, pc │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (8566c ) │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbz r0, 85646 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 8562e │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - mov r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bge.n 85636 │ │ │ │ - mvn.w r3, #3 │ │ │ │ - movs r2, #4 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (85670 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (85674 ) │ │ │ │ - ldr r3, [pc, #76] @ (85668 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 8565c │ │ │ │ - add sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - mvn.w r3, #1 │ │ │ │ - movs r2, #2 │ │ │ │ - b.n 85604 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 85660 │ │ │ │ - cmp r3, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 85616 │ │ │ │ - ldr r1, [pc, #48] @ (85678 ) │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 855ea │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - movs r2, #1 │ │ │ │ - b.n 85604 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r2, r2 │ │ │ │ - b.n 85606 │ │ │ │ - lsrs r6, r0, #13 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r4, r6} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - movs r7, #180 @ 0xb4 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - lsrs r6, r6, #11 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - movs r3, #58 @ 0x3a │ │ │ │ + movs r4, #22 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0008567c : │ │ │ │ +000855b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #200] @ (85758 ) │ │ │ │ + ldr r1, [pc, #200] @ (85690 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r3, [pc, #200] @ (8575c ) │ │ │ │ + ldr r3, [pc, #200] @ (85694 ) │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r8, r2 │ │ │ │ ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ - ldr r1, [pc, #188] @ (85760 ) │ │ │ │ + ldr r1, [pc, #188] @ (85698 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r9] │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ blx 57998 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi.n 856e8 │ │ │ │ - cbz r0, 8571c │ │ │ │ + bhi.n 85620 │ │ │ │ + cbz r0, 85654 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 8574a │ │ │ │ + blt.n 85682 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 85732 │ │ │ │ + blt.n 8566a │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - ble.n 8573a │ │ │ │ + ble.n 85672 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 856ee │ │ │ │ + b.n 85626 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str.w r2, [r9] │ │ │ │ - ldr r0, [pc, #112] @ (85764 ) │ │ │ │ + ldr r0, [pc, #112] @ (8569c ) │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #100] @ (85768 ) │ │ │ │ - ldr r3, [pc, #84] @ (8575c ) │ │ │ │ + ldr r2, [pc, #100] @ (856a0 ) │ │ │ │ + ldr r3, [pc, #84] @ (85694 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 85752 │ │ │ │ + bne.n 8568a │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #76] @ (8576c ) │ │ │ │ + ldr r1, [pc, #76] @ (856a4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 856c6 │ │ │ │ + bne.n 855fe │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 856ee │ │ │ │ + b.n 85626 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 856ee │ │ │ │ + b.n 85626 │ │ │ │ ldr.w r3, [r9] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 85702 │ │ │ │ + beq.n 8563a │ │ │ │ negs r3, r3 │ │ │ │ - b.n 856f2 │ │ │ │ + b.n 8562a │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 856ee │ │ │ │ + b.n 85626 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r4, r7, #9 │ │ │ │ + lsrs r4, r0, #13 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r2, r7} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r6, #208 @ 0xd0 │ │ │ │ + movs r7, #200 @ 0xc8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r1, #8 │ │ │ │ + lsrs r2, r2, #11 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r2, #100 @ 0x64 │ │ │ │ + movs r3, #64 @ 0x40 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00085770 : │ │ │ │ +000856a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #208] @ (85854 ) │ │ │ │ + ldr r1, [pc, #208] @ (8578c ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r3, [pc, #208] @ (85858 ) │ │ │ │ + ldr r3, [pc, #208] @ (85790 ) │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r8, r2 │ │ │ │ ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ - ldr r1, [pc, #196] @ (8585c ) │ │ │ │ + ldr r1, [pc, #196] @ (85794 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r9] │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ blx 57998 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi.n 857de │ │ │ │ - cbz r0, 85812 │ │ │ │ + bhi.n 85716 │ │ │ │ + cbz r0, 8574a │ │ │ │ ldr.w r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 85842 │ │ │ │ + blt.n 8577a │ │ │ │ cmp r2, #1 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ - blt.n 85828 │ │ │ │ + blt.n 85760 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r3, r1 │ │ │ │ - ble.n 85830 │ │ │ │ + ble.n 85768 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 857e4 │ │ │ │ + b.n 8571c │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str.w r2, [r9] │ │ │ │ - ldr r0, [pc, #116] @ (85860 ) │ │ │ │ + ldr r0, [pc, #116] @ (85798 ) │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #104] @ (85864 ) │ │ │ │ - ldr r3, [pc, #92] @ (85858 ) │ │ │ │ + ldr r2, [pc, #104] @ (8579c ) │ │ │ │ + ldr r3, [pc, #92] @ (85790 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 8584a │ │ │ │ + bne.n 85782 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #84] @ (85868 ) │ │ │ │ + ldr r1, [pc, #84] @ (857a0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 857ba │ │ │ │ + bne.n 856f2 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 857e4 │ │ │ │ + b.n 8571c │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 857e4 │ │ │ │ + b.n 8571c │ │ │ │ ldr.w r3, [r9] │ │ │ │ - cbnz r3, 8584e │ │ │ │ + cbnz r3, 85786 │ │ │ │ cmp r2, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 857f8 │ │ │ │ + b.n 85730 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 857e4 │ │ │ │ + b.n 8571c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n 857e8 │ │ │ │ + b.n 85720 │ │ │ │ nop │ │ │ │ - lsrs r0, r1, #6 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r4, r7} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - movs r5, #226 @ 0xe2 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - lsrs r4, r2, #4 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - movs r1, #110 @ 0x6e │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - │ │ │ │ -0008586c : │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (8591c ) │ │ │ │ - sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (85920 ) │ │ │ │ - mov r5, r3 │ │ │ │ - add r4, pc │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (85924 ) │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbz r0, 858fe │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 858e6 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - mov r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bge.n 858ee │ │ │ │ - mvn.w r3, #3 │ │ │ │ - movs r2, #4 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (85928 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (8592c ) │ │ │ │ - ldr r3, [pc, #76] @ (85920 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 85914 │ │ │ │ - add sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - mvn.w r3, #1 │ │ │ │ - movs r2, #2 │ │ │ │ - b.n 858bc │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 85918 │ │ │ │ - cmp r3, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 858ce │ │ │ │ - ldr r1, [pc, #48] @ (85930 ) │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 858a2 │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - movs r2, #1 │ │ │ │ - b.n 858bc │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r2, r2 │ │ │ │ - b.n 858be │ │ │ │ - lsrs r6, r1, #2 │ │ │ │ + lsrs r0, r2, #9 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r3, r4, r7} │ │ │ │ + ldmia r6!, {r1, r3, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r5, #20 │ │ │ │ + movs r6, #218 @ 0xda │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r6, r7, #32 │ │ │ │ + lsrs r4, r3, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r0, #130 @ 0x82 │ │ │ │ + movs r2, #74 @ 0x4a │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00085934 : │ │ │ │ +000857a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r4, [pc, #312] @ (85a80 ) │ │ │ │ + ldr r4, [pc, #312] @ (858f0 ) │ │ │ │ sub sp, #24 │ │ │ │ - ldr r2, [pc, #312] @ (85a84 ) │ │ │ │ + ldr r2, [pc, #312] @ (858f4 ) │ │ │ │ mov r9, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r5, r0 │ │ │ │ ldr.w sl, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #296] @ (85a88 ) │ │ │ │ + ldr r1, [pc, #296] @ (858f8 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [r6, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ blx 57998 │ │ │ │ ldr.w r8, [sl] │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n 85a12 │ │ │ │ + beq.n 85882 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 859e0 │ │ │ │ + blt.n 85850 │ │ │ │ cmp r3, #1 │ │ │ │ ldr.w r2, [r9] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 85a28 │ │ │ │ + blt.n 85898 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 85a30 │ │ │ │ + ble.n 858a0 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 85a44 │ │ │ │ - ldr r0, [pc, #240] @ (85a8c ) │ │ │ │ + bne.n 858b4 │ │ │ │ + ldr r0, [pc, #240] @ (858fc ) │ │ │ │ mov r2, r5 │ │ │ │ - ldr r1, [pc, #240] @ (85a90 ) │ │ │ │ + ldr r1, [pc, #240] @ (85900 ) │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ adds r5, r0, #4 │ │ │ │ add r1, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mul.w r0, r2, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 85a44 │ │ │ │ + bne.n 858b4 │ │ │ │ cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ - beq.n 85a78 │ │ │ │ + beq.n 858e8 │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ - cbnz r2, 859f8 │ │ │ │ + cbnz r2, 85868 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - b.n 859f8 │ │ │ │ + b.n 85868 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r6, #0] │ │ │ │ - ldr r0, [pc, #168] @ (85a94 ) │ │ │ │ + ldr r0, [pc, #168] @ (85904 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #156] @ (85a98 ) │ │ │ │ - ldr r3, [pc, #136] @ (85a84 ) │ │ │ │ + ldr r2, [pc, #156] @ (85908 ) │ │ │ │ + ldr r3, [pc, #136] @ (858f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 85a7c │ │ │ │ + bne.n 858ec │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r1, [pc, #136] @ (85a9c ) │ │ │ │ + ldr r1, [pc, #136] @ (8590c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 85978 │ │ │ │ + bne.n 857e8 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 859e6 │ │ │ │ + b.n 85856 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 859e6 │ │ │ │ + b.n 85856 │ │ │ │ cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ ittt ne │ │ │ │ mvnne.w r2, #8 │ │ │ │ movne r3, #9 │ │ │ │ strne r2, [r6, #0] │ │ │ │ - bne.n 859e8 │ │ │ │ + bne.n 85858 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ - cbz r3, 85a48 │ │ │ │ + cbz r3, 858b8 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 859e8 │ │ │ │ - ldr r0, [pc, #84] @ (85aa0 ) │ │ │ │ + b.n 85858 │ │ │ │ + ldr r0, [pc, #84] @ (85910 ) │ │ │ │ mov r2, r5 │ │ │ │ - ldr r1, [pc, #84] @ (85aa4 ) │ │ │ │ + ldr r1, [pc, #84] @ (85914 ) │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ adds r5, r0, #4 │ │ │ │ add r1, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mul.w r0, r2, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 85a44 │ │ │ │ + bne.n 858b4 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 859f8 │ │ │ │ + b.n 85868 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - lsls r4, r0, #31 │ │ │ │ + lsrs r4, r2, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r2, r3, r6, r7} │ │ │ │ + ldmia r5!, {r2, r3, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ + ldr r2, [r4, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r4, #58 @ 0x3a │ │ │ │ + movs r5, #242 @ 0xf2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r3, #242 @ 0xf2 │ │ │ │ + movs r5, #170 @ 0xaa │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r4, r2, #28 │ │ │ │ + lsrs r4, r4, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, r5, #5 │ │ │ │ + movs r1, #18 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r4, #116] @ 0x74 │ │ │ │ + ldr r4, [r6, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r3, #140 @ 0x8c │ │ │ │ + movs r5, #68 @ 0x44 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00085aa8 : │ │ │ │ +00085918 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r4, [pc, #208] @ (85b8c ) │ │ │ │ + ldr r4, [pc, #208] @ (859fc ) │ │ │ │ sub sp, #8 │ │ │ │ - ldr r3, [pc, #208] @ (85b90 ) │ │ │ │ + ldr r3, [pc, #208] @ (85a00 ) │ │ │ │ mov r6, r2 │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ ldr.w r9, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #192] @ (85b94 ) │ │ │ │ + ldr r1, [pc, #192] @ (85a04 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r8] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #176] @ (85b98 ) │ │ │ │ + ldr r1, [pc, #176] @ (85a08 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov sl, r0 │ │ │ │ - cbz r5, 85b44 │ │ │ │ + cbz r5, 859b4 │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.n 85b72 │ │ │ │ + beq.n 859e2 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 85b5a │ │ │ │ + blt.n 859ca │ │ │ │ cmp r3, #1 │ │ │ │ ldr.w r2, [r9] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - bge.n 85b62 │ │ │ │ + bge.n 859d2 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #128] @ (85b9c ) │ │ │ │ + ldr r0, [pc, #128] @ (85a0c ) │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #116] @ (85ba0 ) │ │ │ │ - ldr r3, [pc, #96] @ (85b90 ) │ │ │ │ + ldr r2, [pc, #116] @ (85a10 ) │ │ │ │ + ldr r3, [pc, #96] @ (85a00 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 85b88 │ │ │ │ + bne.n 859f8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r1, [pc, #92] @ (85ba4 ) │ │ │ │ + ldr r1, [pc, #92] @ (85a14 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 85af6 │ │ │ │ + bne.n 85966 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 85b16 │ │ │ │ + b.n 85986 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 85b16 │ │ │ │ + b.n 85986 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 85b2a │ │ │ │ + beq.n 8599a │ │ │ │ negs r3, r3 │ │ │ │ - b.n 85b1a │ │ │ │ - ldr r1, [pc, #52] @ (85ba8 ) │ │ │ │ + b.n 8598a │ │ │ │ + ldr r1, [pc, #52] @ (85a18 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 85afc │ │ │ │ + bne.n 8596c │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 85b16 │ │ │ │ + b.n 85986 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - lsls r0, r2, #25 │ │ │ │ + lsls r0, r4, #31 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r3, r4, r6} │ │ │ │ + ldmia r4, {r3, r4} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r4, r2, #6 │ │ │ │ + movs r1, #84 @ 0x54 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r2, #200 @ 0xc8 │ │ │ │ + movs r4, #128 @ 0x80 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r2, r4, #23 │ │ │ │ + lsls r2, r6, #29 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, r7, #0 │ │ │ │ + subs r0, r4, #7 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + │ │ │ │ +00085a1c : │ │ │ │ + push {r4, r5, r6, r7, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ + ldr r4, [pc, #160] @ (85acc ) │ │ │ │ + sub sp, #12 │ │ │ │ + ldr r2, [pc, #160] @ (85ad0 ) │ │ │ │ + mov r5, r3 │ │ │ │ + add r4, pc │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #148] @ (85ad4 ) │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbz r0, 85aae │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 85a96 │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + mov r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bge.n 85a9e │ │ │ │ + mvn.w r3, #3 │ │ │ │ + movs r2, #4 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + ldr r0, [pc, #104] @ (85ad8 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #92] @ (85adc ) │ │ │ │ + ldr r3, [pc, #76] @ (85ad0 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 85ac4 │ │ │ │ + add sp, #12 │ │ │ │ + pop {r4, r5, r6, r7, pc} │ │ │ │ + mvn.w r3, #1 │ │ │ │ + movs r2, #2 │ │ │ │ + b.n 85a6c │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cbnz r2, 85ac8 │ │ │ │ + cmp r3, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 85a7e │ │ │ │ + ldr r1, [pc, #48] @ (85ae0 ) │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 85a52 │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + movs r2, #1 │ │ │ │ + b.n 85a6c │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r2, r2 │ │ │ │ + b.n 85a6e │ │ │ │ + lsls r6, r3, #27 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldmia r3, {r1, r3, r4} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + movs r3, #164 @ 0xa4 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r6, r1, #26 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + subs r6, r4, #3 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00085bac : │ │ │ │ +00085ae4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r5, [pc, #256] @ (85cc0 ) │ │ │ │ + ldr r5, [pc, #256] @ (85bf8 ) │ │ │ │ sub sp, #20 │ │ │ │ - ldr r4, [pc, #256] @ (85cc4 ) │ │ │ │ + ldr r4, [pc, #256] @ (85bfc ) │ │ │ │ mov r7, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r1, [pc, #256] @ (85cc8 ) │ │ │ │ + ldr r1, [pc, #256] @ (85c00 ) │ │ │ │ mov r9, r2 │ │ │ │ mov fp, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldrd sl, r5, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r8, [sl] │ │ │ │ str r3, [r5, #0] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #224] @ (85ccc ) │ │ │ │ + ldr r1, [pc, #224] @ (85c04 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r6, r0 │ │ │ │ - cbz r4, 85c48 │ │ │ │ + cbz r4, 85b80 │ │ │ │ cmp r6, #0 │ │ │ │ - beq.n 85ca0 │ │ │ │ + beq.n 85bd8 │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 85c5e │ │ │ │ + blt.n 85b96 │ │ │ │ cmp r1, #1 │ │ │ │ ldr.w r2, [sl] │ │ │ │ mov r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - bge.n 85c66 │ │ │ │ + bge.n 85b9e │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ str r2, [r5, #0] │ │ │ │ - ldr r0, [pc, #176] @ (85cd0 ) │ │ │ │ + ldr r0, [pc, #176] @ (85c08 ) │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #164] @ (85cd4 ) │ │ │ │ - ldr r3, [pc, #144] @ (85cc4 ) │ │ │ │ + ldr r2, [pc, #164] @ (85c0c ) │ │ │ │ + ldr r3, [pc, #144] @ (85bfc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 85cb8 │ │ │ │ + bne.n 85bf0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #140] @ (85cd8 ) │ │ │ │ + ldr r1, [pc, #140] @ (85c10 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 85bfa │ │ │ │ + bne.n 85b32 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 85c1c │ │ │ │ + b.n 85b54 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 85c1c │ │ │ │ + b.n 85b54 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbnz r3, 85cbc │ │ │ │ + cbnz r3, 85bf4 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.n 85c2e │ │ │ │ - cbz r6, 85c9a │ │ │ │ + beq.n 85b66 │ │ │ │ + cbz r6, 85bd2 │ │ │ │ add.w r0, r8, #1 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #1 │ │ │ │ str r2, [r5, #0] │ │ │ │ lsls r0, r0, #2 │ │ │ │ vldr s15, [r3] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 85c2a │ │ │ │ + beq.n 85b62 │ │ │ │ adds r2, #1 │ │ │ │ add r3, r0 │ │ │ │ cmp r1, r2 │ │ │ │ str r2, [r5, #0] │ │ │ │ - bge.n 85c7e │ │ │ │ + bge.n 85bb6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #0] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ - b.n 85c2e │ │ │ │ - ldr r1, [pc, #56] @ (85cdc ) │ │ │ │ + b.n 85b66 │ │ │ │ + ldr r1, [pc, #56] @ (85c14 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 85bfe │ │ │ │ + bne.n 85b36 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r5, #0] │ │ │ │ - b.n 85c1e │ │ │ │ + b.n 85b56 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n 85c1e │ │ │ │ - lsls r4, r1, #21 │ │ │ │ + b.n 85b56 │ │ │ │ + lsls r4, r2, #24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3, r5, r6} │ │ │ │ + ldmia r2!, {r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r0, r2, #2 │ │ │ │ + subs r0, r1, #6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r1, #204 @ 0xcc │ │ │ │ + movs r2, #196 @ 0xc4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r6, r3, #19 │ │ │ │ + lsls r6, r4, #22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, r7, #4 │ │ │ │ + subs r4, r2, #0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r0!, {r4, r7} │ │ │ │ + ldmia r1!, {r3, r7} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + │ │ │ │ +00085c18 : │ │ │ │ + push {r4, r5, r6, r7, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ + ldr r4, [pc, #160] @ (85cc8 ) │ │ │ │ + sub sp, #12 │ │ │ │ + ldr r2, [pc, #160] @ (85ccc ) │ │ │ │ + mov r5, r3 │ │ │ │ + add r4, pc │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #148] @ (85cd0 ) │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbz r0, 85caa │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 85c92 │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + mov r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bge.n 85c9a │ │ │ │ + mvn.w r3, #3 │ │ │ │ + movs r2, #4 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + ldr r0, [pc, #104] @ (85cd4 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #92] @ (85cd8 ) │ │ │ │ + ldr r3, [pc, #76] @ (85ccc ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 85cc0 │ │ │ │ + add sp, #12 │ │ │ │ + pop {r4, r5, r6, r7, pc} │ │ │ │ + mvn.w r3, #1 │ │ │ │ + movs r2, #2 │ │ │ │ + b.n 85c68 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cbnz r2, 85cc4 │ │ │ │ + cmp r3, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 85c7a │ │ │ │ + ldr r1, [pc, #48] @ (85cdc ) │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 85c4e │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + movs r2, #1 │ │ │ │ + b.n 85c68 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r2, r2 │ │ │ │ + b.n 85c6a │ │ │ │ + lsls r2, r4, #19 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldmia r1, {r1, r2, r3, r4} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + movs r1, #184 @ 0xb8 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r2, r2, #18 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + adds r2, r5, #3 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + │ │ │ │ +00085ce0 : │ │ │ │ + push {r4, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ + ldr.w ip, [pc, #128] @ 85d70 │ │ │ │ + sub sp, #8 │ │ │ │ + ldr r2, [pc, #124] @ (85d74 ) │ │ │ │ + add ip, pc │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + ldr.w r2, [ip, r2] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r4, #0] │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 85d5a │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 85d40 │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge.w r0, #512 @ 0x200 │ │ │ │ + blt.n 85d62 │ │ │ │ + ldr r2, [pc, #76] @ (85d78 ) │ │ │ │ + ldr r3, [pc, #72] @ (85d74 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 85d6a │ │ │ │ + add sp, #8 │ │ │ │ + pop {r4, pc} │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #52] @ (85d7c ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + b.n 85d28 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 85d46 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 85d46 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + lsls r2, r3, #16 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + lsls r4, r4, #15 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + movs r0, #228 @ 0xe4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00085ce0 : │ │ │ │ +00085d80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r5, [pc, #296] @ (85e1c ) │ │ │ │ + ldr r5, [pc, #296] @ (85ebc ) │ │ │ │ sub sp, #20 │ │ │ │ - ldr r4, [pc, #296] @ (85e20 ) │ │ │ │ + ldr r4, [pc, #296] @ (85ec0 ) │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ movs r2, #0 │ │ │ │ ldr.w fp, [sp, #96] @ 0x60 │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #280] @ (85e24 ) │ │ │ │ + ldr r1, [pc, #280] @ (85ec4 ) │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ str.w r2, [fp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ ldr.w r9, [sp, #72] @ 0x48 │ │ │ │ ldr.w sl, [sp, #80] @ 0x50 │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #248] @ (85e28 ) │ │ │ │ + ldr r1, [pc, #248] @ (85ec8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, r2 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ orrs r0, r4 │ │ │ │ - beq.n 85dc2 │ │ │ │ + beq.n 85e62 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 85d8e │ │ │ │ + blt.n 85e2e │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 85dd2 │ │ │ │ + blt.n 85e72 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ cmp r0, #0 │ │ │ │ - blt.n 85dca │ │ │ │ + blt.n 85e6a │ │ │ │ ldr.w r4, [r8] │ │ │ │ cmp r4, #0 │ │ │ │ - blt.n 85dda │ │ │ │ + blt.n 85e7a │ │ │ │ ldr.w r5, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 85de2 │ │ │ │ + bne.n 85e82 │ │ │ │ cmp r5, #0 │ │ │ │ - ble.n 85dee │ │ │ │ + ble.n 85e8e │ │ │ │ cmp r0, #1 │ │ │ │ ldr.w r1, [sl] │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r1, r0 │ │ │ │ - blt.n 85e0c │ │ │ │ + blt.n 85eac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ - beq.n 85df6 │ │ │ │ + beq.n 85e96 │ │ │ │ cmp r2, #1 │ │ │ │ mov r0, r2 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r0, r1 │ │ │ │ - ble.n 85dfa │ │ │ │ + ble.n 85e9a │ │ │ │ mvn.w r1, #12 │ │ │ │ movs r3, #13 │ │ │ │ - b.n 85d94 │ │ │ │ + b.n 85e34 │ │ │ │ mvn.w r1, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r1, [fp] │ │ │ │ - ldr r0, [pc, #144] @ (85e2c ) │ │ │ │ + ldr r0, [pc, #144] @ (85ecc ) │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #132] @ (85e30 ) │ │ │ │ - ldr r3, [pc, #116] @ (85e20 ) │ │ │ │ + ldr r2, [pc, #132] @ (85ed0 ) │ │ │ │ + ldr r3, [pc, #116] @ (85ec0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 85e14 │ │ │ │ + bne.n 85eb4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 85d94 │ │ │ │ + b.n 85e34 │ │ │ │ mvn.w r1, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 85d94 │ │ │ │ + b.n 85e34 │ │ │ │ mvn.w r1, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 85d94 │ │ │ │ + b.n 85e34 │ │ │ │ mvn.w r1, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 85d94 │ │ │ │ + b.n 85e34 │ │ │ │ cmp r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ cmp r1, r5 │ │ │ │ - ble.n 85d64 │ │ │ │ + ble.n 85e04 │ │ │ │ mvn.w r1, #8 │ │ │ │ movs r3, #9 │ │ │ │ - b.n 85d94 │ │ │ │ + b.n 85e34 │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n 85d86 │ │ │ │ + ble.n 85e26 │ │ │ │ ldr.w r3, [fp] │ │ │ │ - cbnz r3, 85e18 │ │ │ │ + cbnz r3, 85eb8 │ │ │ │ cmp r2, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 85da8 │ │ │ │ + b.n 85e48 │ │ │ │ mvn.w r1, #10 │ │ │ │ movs r3, #11 │ │ │ │ - b.n 85d94 │ │ │ │ + b.n 85e34 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n 85d98 │ │ │ │ - lsls r0, r3, #16 │ │ │ │ + b.n 85e38 │ │ │ │ + lsls r0, r7, #13 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r5, #1 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldmia r0!, {} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - movs r0, #90 @ 0x5a │ │ │ │ + subs r2, r4, r7 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r4, r4, #13 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -00085e34 : │ │ │ │ - push {r4, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #128] @ 85ec4 │ │ │ │ - sub sp, #8 │ │ │ │ - ldr r2, [pc, #124] @ (85ec8 ) │ │ │ │ - add ip, pc │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r2, [ip, r2] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r4, #0] │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 85eae │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 85e94 │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge.w r0, #512 @ 0x200 │ │ │ │ - blt.n 85eb6 │ │ │ │ - ldr r2, [pc, #76] @ (85ecc ) │ │ │ │ - ldr r3, [pc, #72] @ (85ec8 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 85ebe │ │ │ │ - add sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #52] @ (85ed0 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - b.n 85e7c │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 85e9a │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 85e9a │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - lsls r6, r0, #11 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - lsls r0, r2, #10 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - subs r0, r4, #5 │ │ │ │ + stmia r7!, {r4, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - │ │ │ │ -00085ed4 : │ │ │ │ - push {r4, r5, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #152] @ (85f7c ) │ │ │ │ - sub sp, #12 │ │ │ │ - ldr r3, [pc, #152] @ (85f80 ) │ │ │ │ - add r5, pc │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov.w r3, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r4, #0] │ │ │ │ - ldr r3, [r0, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 85f44 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.n 85f14 │ │ │ │ - cmp r3, #1 │ │ │ │ - mov r0, r3 │ │ │ │ - it lt │ │ │ │ - movlt r0, #1 │ │ │ │ - cmp r1, r0 │ │ │ │ - ble.n 85f4c │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #104] @ (85f84 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #88] @ (85f88 ) │ │ │ │ - ldr r3, [pc, #80] @ (85f80 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 85f78 │ │ │ │ - add sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 85f1a │ │ │ │ - cmp r1, r3 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - it ge │ │ │ │ - movge r1, r3 │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - cmpge r2, r1 │ │ │ │ - itt lt │ │ │ │ - mvnlt.w r2, #2 │ │ │ │ - movlt r3, #3 │ │ │ │ - blt.n 85f1a │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r0, r3 │ │ │ │ - it le │ │ │ │ - movle.w r0, #512 @ 0x200 │ │ │ │ - ble.n 85f2c │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 85f1a │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - lsls r0, r5, #8 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - subs r0, r5, #3 │ │ │ │ + subs r2, r7, #7 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r0, r4, #7 │ │ │ │ + lsls r4, r0, #11 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00085f8c : │ │ │ │ +00085ed4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r8, r1 │ │ │ │ - ldr r1, [pc, #280] @ (860b8 ) │ │ │ │ - ldr r2, [pc, #280] @ (860bc ) │ │ │ │ + ldr r1, [pc, #280] @ (86000 ) │ │ │ │ + ldr r2, [pc, #280] @ (86004 ) │ │ │ │ sub sp, #24 │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ - ldr r0, [pc, #276] @ (860c0 ) │ │ │ │ + ldr r0, [pc, #276] @ (86008 ) │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r0, pc │ │ │ │ - ldr r1, [pc, #268] @ (860c4 ) │ │ │ │ + ldr r1, [pc, #268] @ (8600c ) │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ - ldr r2, [pc, #260] @ (860c8 ) │ │ │ │ + ldr r2, [pc, #260] @ (86010 ) │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r2, pc │ │ │ │ str r3, [r7, #0] │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ @@ -47673,122 +47532,268 @@ │ │ │ │ mul.w r0, r1, r0 │ │ │ │ mov.w r1, #0 │ │ │ │ vmov s15, r0 │ │ │ │ mov.w r0, #0 │ │ │ │ strd r0, r1, [r6, #8] │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r6] │ │ │ │ - blt.n 86086 │ │ │ │ + blt.n 85fce │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 8606c │ │ │ │ + blt.n 85fb4 │ │ │ │ cmp r2, r4 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r4 │ │ │ │ cmp r0, r1 │ │ │ │ - blt.n 8608c │ │ │ │ + blt.n 85fd4 │ │ │ │ cmp r1, r3 │ │ │ │ str r1, [sp, #16] │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ cmp ip, r1 │ │ │ │ - blt.n 86094 │ │ │ │ + blt.n 85fdc │ │ │ │ ldr r4, [r7, #0] │ │ │ │ cmp r4, #0 │ │ │ │ - blt.n 860ae │ │ │ │ + blt.n 85ff6 │ │ │ │ cmp r2, r3 │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ - cbnz r2, 86052 │ │ │ │ + cbnz r2, 85f9a │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ strd r2, r3, [r6] │ │ │ │ - ldr r2, [pc, #120] @ (860cc ) │ │ │ │ - ldr r3, [pc, #100] @ (860bc ) │ │ │ │ + ldr r2, [pc, #120] @ (86014 ) │ │ │ │ + ldr r3, [pc, #100] @ (86004 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 860b2 │ │ │ │ + bne.n 85ffa │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r4, #2 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #88] @ (860d0 ) │ │ │ │ + ldr r0, [pc, #88] @ (86018 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - b.n 86052 │ │ │ │ + b.n 85f9a │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - b.n 86072 │ │ │ │ + b.n 85fba │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r4, #4 │ │ │ │ - b.n 86072 │ │ │ │ + b.n 85fba │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ - beq.n 860a4 │ │ │ │ + beq.n 85fec │ │ │ │ mvn.w r3, #9 │ │ │ │ movs r4, #10 │ │ │ │ str r3, [r7, #0] │ │ │ │ - b.n 86074 │ │ │ │ + b.n 85fbc │ │ │ │ ldr r4, [r7, #0] │ │ │ │ cmp r4, #0 │ │ │ │ it ge │ │ │ │ movge r0, #112 @ 0x70 │ │ │ │ - bge.n 86052 │ │ │ │ + bge.n 85f9a │ │ │ │ negs r4, r4 │ │ │ │ - b.n 86074 │ │ │ │ + b.n 85fbc │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r4, r5, #5 │ │ │ │ + lsls r4, r4, #8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #32] │ │ │ │ + str r2, [r0, #44] @ 0x2c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, r1, #1 │ │ │ │ + subs r6, r6, #4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r4, r6, r7 │ │ │ │ + subs r0, r0, r3 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r2, r7, #2 │ │ │ │ + lsls r2, r6, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, r2, #6 │ │ │ │ + subs r6, r7, #1 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + │ │ │ │ +0008601c : │ │ │ │ + push {r4, r5, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ + ldr r5, [pc, #152] @ (860c4 ) │ │ │ │ + sub sp, #12 │ │ │ │ + ldr r3, [pc, #152] @ (860c8 ) │ │ │ │ + add r5, pc │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + ldr r5, [sp, #24] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov.w r3, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r4, #0] │ │ │ │ + ldr r3, [r0, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 8608c │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.n 8605c │ │ │ │ + cmp r3, #1 │ │ │ │ + mov r0, r3 │ │ │ │ + it lt │ │ │ │ + movlt r0, #1 │ │ │ │ + cmp r1, r0 │ │ │ │ + ble.n 86094 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #104] @ (860cc ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #88] @ (860d0 ) │ │ │ │ + ldr r3, [pc, #80] @ (860c8 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 860c0 │ │ │ │ + add sp, #12 │ │ │ │ + pop {r4, r5, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 86062 │ │ │ │ + cmp r1, r3 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + it ge │ │ │ │ + movge r1, r3 │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + cmpge r2, r1 │ │ │ │ + itt lt │ │ │ │ + mvnlt.w r2, #2 │ │ │ │ + movlt r3, #3 │ │ │ │ + blt.n 86062 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r0, r3 │ │ │ │ + it le │ │ │ │ + movle.w r0, #512 @ 0x200 │ │ │ │ + ble.n 86074 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 86062 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + lsls r0, r4, #3 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + adds r0, r4, #7 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r0, r3, #2 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +000860d4 : │ │ │ │ + push {r4, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ + ldr.w ip, [pc, #124] @ 86160 │ │ │ │ + sub sp, #8 │ │ │ │ + ldr r2, [pc, #120] @ (86164 ) │ │ │ │ + add ip, pc │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr.w r2, [ip, r2] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r4, #0] │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 86154 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 86124 │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge.w r0, #512 @ 0x200 │ │ │ │ + bge.n 8613c │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 8612a │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #60] @ (86168 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #44] @ (8616c ) │ │ │ │ + ldr r3, [pc, #36] @ (86164 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 8615c │ │ │ │ + add sp, #8 │ │ │ │ + pop {r4, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 8612a │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + movs r6, r4 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + adds r0, r4, #4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ + vshr.u16 q8, , #16 │ │ │ │ │ │ │ │ -000860d4 : │ │ │ │ +00086170 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r2 │ │ │ │ - ldr r2, [pc, #376] @ (86260 ) │ │ │ │ - ldr r3, [pc, #376] @ (86264 ) │ │ │ │ + ldr r2, [pc, #376] @ (862fc ) │ │ │ │ + ldr r3, [pc, #376] @ (86300 ) │ │ │ │ sub sp, #28 │ │ │ │ add r2, pc │ │ │ │ mov fp, r0 │ │ │ │ - ldr r0, [pc, #372] @ (86268 ) │ │ │ │ + ldr r0, [pc, #372] @ (86304 ) │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r8, [sp, #80] @ 0x50 │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ - ldr r2, [pc, #364] @ (8626c ) │ │ │ │ + ldr r2, [pc, #364] @ (86308 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ strd r1, r7, [sp] │ │ │ │ - ldr r1, [pc, #352] @ (86270 ) │ │ │ │ + ldr r1, [pc, #352] @ (8630c ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r8] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, fp │ │ │ │ @@ -47806,196 +47811,131 @@ │ │ │ │ cmp r2, #0 │ │ │ │ mul.w r0, r2, r0 │ │ │ │ vmov s15, r0 │ │ │ │ mov.w r0, #0 │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r4] │ │ │ │ - blt.n 861a2 │ │ │ │ + blt.n 8623e │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ - ble.n 8616e │ │ │ │ + ble.n 8620a │ │ │ │ cmp r2, #1 │ │ │ │ mov ip, r2 │ │ │ │ it lt │ │ │ │ movlt.w ip, #1 │ │ │ │ cmp r6, ip │ │ │ │ - ble.n 861aa │ │ │ │ + ble.n 86246 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #248] @ (86274 ) │ │ │ │ + ldr r0, [pc, #248] @ (86310 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #236] @ (86278 ) │ │ │ │ - ldr r3, [pc, #216] @ (86264 ) │ │ │ │ + ldr r2, [pc, #236] @ (86314 ) │ │ │ │ + ldr r3, [pc, #216] @ (86300 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 8625c │ │ │ │ + bne.n 862f8 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 86174 │ │ │ │ + b.n 86210 │ │ │ │ cmp r2, r6 │ │ │ │ ldr r7, [r7, #0] │ │ │ │ mov lr, r2 │ │ │ │ it ge │ │ │ │ movge lr, r6 │ │ │ │ cmp r2, r7 │ │ │ │ it ge │ │ │ │ cmpge r7, lr │ │ │ │ itt lt │ │ │ │ mvnlt.w r2, #2 │ │ │ │ movlt r3, #3 │ │ │ │ - blt.n 86174 │ │ │ │ + blt.n 86210 │ │ │ │ ldr.w lr, [r9] │ │ │ │ cmp ip, lr │ │ │ │ - bgt.n 86236 │ │ │ │ + bgt.n 862d2 │ │ │ │ cmp r3, ip │ │ │ │ - blt.n 8623e │ │ │ │ + blt.n 862da │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 86258 │ │ │ │ + bne.n 862f4 │ │ │ │ cmp r6, #1 │ │ │ │ ittt ne │ │ │ │ addne.w ip, r5, r6, lsl #4 │ │ │ │ movne r3, r5 │ │ │ │ subne.w ip, ip, #16 │ │ │ │ - beq.n 861f6 │ │ │ │ + beq.n 86292 │ │ │ │ strd r0, r1, [r3] │ │ │ │ adds r3, #16 │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ cmp ip, r3 │ │ │ │ - bne.n 861e8 │ │ │ │ + bne.n 86284 │ │ │ │ cmp r7, #1 │ │ │ │ mov r3, r7 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - ble.n 8621c │ │ │ │ + ble.n 862b8 │ │ │ │ add.w r3, r5, r3, lsl #4 │ │ │ │ add.w r2, r5, r2, lsl #4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [r3, #-16] │ │ │ │ adds r3, #16 │ │ │ │ strd r0, r1, [r3, #-24] │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n 8620e │ │ │ │ + bne.n 862aa │ │ │ │ cmp r7, r6 │ │ │ │ it gt │ │ │ │ movgt.w r0, #512 @ 0x200 │ │ │ │ - bgt.n 86188 │ │ │ │ + bgt.n 86224 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [r4] │ │ │ │ - b.n 86188 │ │ │ │ + b.n 86224 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 86174 │ │ │ │ + b.n 86210 │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 8624e │ │ │ │ + beq.n 862ea │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ str.w r2, [r8] │ │ │ │ - b.n 86178 │ │ │ │ + b.n 86214 │ │ │ │ ldr.w r3, [r8] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 86188 │ │ │ │ + beq.n 86224 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 86178 │ │ │ │ + b.n 86214 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - movs r4, r4 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ + vshr.u8 q0, , #8 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #12] │ │ │ │ + str r4, [r5, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, r5, r2 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - adds r2, r0, #4 │ │ │ │ + adds r4, r4, r0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r2, r3, #2 │ │ │ │ + adds r6, r4, #2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - vmov.i32 q0, #207 @ 0x000000cf │ │ │ │ - │ │ │ │ -0008627c : │ │ │ │ - push {r4, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #124] @ 86308 │ │ │ │ - sub sp, #8 │ │ │ │ - ldr r2, [pc, #120] @ (8630c ) │ │ │ │ - add ip, pc │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr.w r2, [ip, r2] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r4, #0] │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 862fc │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 862cc │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge.w r0, #512 @ 0x200 │ │ │ │ - bge.n 862e4 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 862d2 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #60] @ (86310 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #44] @ (86314 ) │ │ │ │ - ldr r3, [pc, #36] @ (8630c ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 86304 │ │ │ │ - add sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 862d2 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - mrc2 0, 3, r0, cr14, cr15, {2} │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - subs r0, r1, r5 │ │ │ │ + adds r6, r7, #0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - mcr2 0, 1, r0, cr8, cr15, {2} │ │ │ │ + mcr2 0, 7, r0, cr8, cr15, {2} │ │ │ │ │ │ │ │ 00086318 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -48104,234 +48044,31 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc2l 0, cr0, [r0, #380]! @ 0x17c │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r1, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r3, r3 │ │ │ │ + subs r2, r2, r4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r2, r5, #25 │ │ │ │ + asrs r6, r7, #25 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r0, r2, r1 │ │ │ │ + subs r0, r1, r2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ stc2 0, cr0, [sl, #-380]! @ 0xfffffe84 │ │ │ │ │ │ │ │ -00086450 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r4, [pc, #272] @ (86574 ) │ │ │ │ - sub sp, #24 │ │ │ │ - ldr r2, [pc, #272] @ (86578 ) │ │ │ │ - add r4, pc │ │ │ │ - ldr r5, [sp, #76] @ 0x4c │ │ │ │ - ldr r6, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - mov.w r2, #0 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - ldr.w r8, [r6] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 86528 │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 864de │ │ │ │ - ldr.w ip, [r3] │ │ │ │ - cmp r2, #1 │ │ │ │ - mov r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp ip, r3 │ │ │ │ - blt.n 86530 │ │ │ │ - cmp r2, r1 │ │ │ │ - mov r3, r8 │ │ │ │ - it ge │ │ │ │ - movge r2, r1 │ │ │ │ - mov.w sl, #1 │ │ │ │ - mov r9, r2 │ │ │ │ - vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.n 86538 │ │ │ │ - movs r0, #0 │ │ │ │ - movs r1, #0 │ │ │ │ - cmp sl, r3 │ │ │ │ - strd r0, r1, [r7, #8] │ │ │ │ - vstr d7, [r7] │ │ │ │ - ble.n 86510 │ │ │ │ - cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ - ittt ne │ │ │ │ - mvnne.w r2, #7 │ │ │ │ - movne r3, #8 │ │ │ │ - strne r2, [r5, #0] │ │ │ │ - bne.n 864e6 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 8656a │ │ │ │ - movs r0, #112 @ 0x70 │ │ │ │ - b.n 864f6 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - ldr r0, [pc, #148] @ (8657c ) │ │ │ │ - add r1, sp, #16 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #136] @ (86580 ) │ │ │ │ - ldr r3, [pc, #124] @ (86578 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 8656e │ │ │ │ - add sp, #24 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cbnz r3, 8656a │ │ │ │ - cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ - beq.n 864da │ │ │ │ - cmp.w r9, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 864f6 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 864e4 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 864e4 │ │ │ │ - mov r3, r0 │ │ │ │ - ldr r0, [pc, #72] @ (86584 ) │ │ │ │ - ldr r2, [pc, #72] @ (86588 ) │ │ │ │ - add.w sl, r1, #1 │ │ │ │ - ldr r1, [pc, #72] @ (8658c ) │ │ │ │ - add r0, pc │ │ │ │ - add.w ip, r0, #4 │ │ │ │ - add r2, pc │ │ │ │ - add r1, pc │ │ │ │ - str r4, [sp, #0] │ │ │ │ - strd ip, ip, [sp, #4] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - mla r0, r3, r0, r0 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - vmov s15, r0 │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 864b4 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 864e6 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - stc2 0, cr0, [sl], #380 @ 0x17c │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - adds r4, r1, r5 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldc2 0, cr0, [r6], {95} @ 0x5f │ │ │ │ - ldrb r0, [r2, r2] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - asrs r2, r6, #17 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - adds r4, r4, r3 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - │ │ │ │ -00086590 : │ │ │ │ - push {r4, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #140] @ 8662c │ │ │ │ - sub sp, #8 │ │ │ │ - ldr r2, [pc, #136] @ (86630 ) │ │ │ │ - add ip, pc │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ - ldr.w r2, [ip, r2] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r4, #0] │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 86612 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 865e2 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - cmp r2, #1 │ │ │ │ - mov r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - blt.n 8661e │ │ │ │ - cbz r2, 8661a │ │ │ │ - cmp r1, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 865fa │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #72] @ (86634 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #60] @ (86638 ) │ │ │ │ - ldr r3, [pc, #48] @ (86630 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 86626 │ │ │ │ - add sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 865e8 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - b.n 865fa │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 865e8 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - @ instruction: 0xfb6a005f │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - adds r2, r2, r1 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xfb12005f │ │ │ │ - movs r0, r0 │ │ │ │ - ... │ │ │ │ - │ │ │ │ -00086640 : │ │ │ │ +00086450 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ - ldr r4, [pc, #904] @ (869e0 ) │ │ │ │ + ldr r4, [pc, #904] @ (867f0 ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ - ldr r3, [pc, #904] @ (869e4 ) │ │ │ │ + ldr r3, [pc, #904] @ (867f4 ) │ │ │ │ mov r5, r1 │ │ │ │ add r4, pc │ │ │ │ mov r9, r2 │ │ │ │ ldr.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr.w fp, [sp, #156] @ 0x9c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r4, r0 │ │ │ │ @@ -48355,71 +48092,71 @@ │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r6, [r5, #0] │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ str r2, [sp, #16] │ │ │ │ it lt │ │ │ │ strlt.w r3, [sl] │ │ │ │ - blt.w 86bc4 │ │ │ │ + blt.w 869d4 │ │ │ │ cmp r6, #0 │ │ │ │ itt lt │ │ │ │ mvnlt.w r3, #1 │ │ │ │ strlt.w r3, [sl] │ │ │ │ - blt.w 86bc4 │ │ │ │ + blt.w 869d4 │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.w 869cc │ │ │ │ + blt.w 867dc │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - blt.n 86718 │ │ │ │ + blt.n 86528 │ │ │ │ cmp r2, r6 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ it lt │ │ │ │ movlt r2, r6 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 86720 │ │ │ │ + bge.n 86530 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ str.w r2, [sl] │ │ │ │ - ldr r0, [pc, #764] @ (869e8 ) │ │ │ │ + ldr r0, [pc, #764] @ (867f8 ) │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #752] @ (869ec ) │ │ │ │ - ldr r3, [pc, #744] @ (869e4 ) │ │ │ │ + ldr r2, [pc, #752] @ (867fc ) │ │ │ │ + ldr r3, [pc, #744] @ (867f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 86c36 │ │ │ │ + bne.w 86a46 │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 866e4 │ │ │ │ + b.n 864f4 │ │ │ │ cmp r6, r3 │ │ │ │ it ge │ │ │ │ movge r6, r3 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ cmp r6, #0 │ │ │ │ - beq.w 86c28 │ │ │ │ - ldr r2, [pc, #704] @ (869f0 ) │ │ │ │ - ldr r7, [pc, #704] @ (869f4 ) │ │ │ │ - ldr r6, [pc, #708] @ (869f8 ) │ │ │ │ + beq.w 86a38 │ │ │ │ + ldr r2, [pc, #704] @ (86800 ) │ │ │ │ + ldr r7, [pc, #704] @ (86804 ) │ │ │ │ + ldr r6, [pc, #708] @ (86808 ) │ │ │ │ add r2, pc │ │ │ │ - ldr r3, [pc, #708] @ (869fc ) │ │ │ │ + ldr r3, [pc, #708] @ (8680c ) │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ mov r8, r2 │ │ │ │ add r3, pc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ @@ -48443,15 +48180,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ vcvt.f64.s32 d0, s15 │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vdiv.f64 d0, d0, d7 │ │ │ │ blx 5e2f4 │ │ │ │ - vldr d6, [pc, #584] @ 869d8 │ │ │ │ + vldr d6, [pc, #584] @ 867e8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ movs r1, #11 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ vdiv.f64 d7, d0, d6 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ ldr.w r8, [r4] │ │ │ │ cmp r2, r7 │ │ │ │ @@ -48466,21 +48203,21 @@ │ │ │ │ add.w r3, r3, #1 │ │ │ │ bic.w r3, r3, r3, asr #31 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mul.w r3, r3, r0 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ mla r3, r1, r0, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bge.w 86bc8 │ │ │ │ + bge.w 869d8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r8, r7 │ │ │ │ ldr.w r1, [r9] │ │ │ │ mul.w r3, r3, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bge.w 86a20 │ │ │ │ + bge.w 86830 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ movs r6, #10 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r0, r8, lsl #3 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, r8, lsl #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ @@ -48497,72 +48234,72 @@ │ │ │ │ cmp r2, r1 │ │ │ │ ite ge │ │ │ │ addge r3, r3, r2 │ │ │ │ addlt r3, r3, r1 │ │ │ │ vmov s16, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r7 │ │ │ │ - bgt.w 86b28 │ │ │ │ - ldr r6, [pc, #464] @ (86a00 ) │ │ │ │ + bgt.w 86938 │ │ │ │ + ldr r6, [pc, #464] @ (86810 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r7, [pc, #464] @ (86a04 ) │ │ │ │ - ldr r1, [pc, #464] @ (86a08 ) │ │ │ │ + ldr r7, [pc, #464] @ (86814 ) │ │ │ │ + ldr r1, [pc, #464] @ (86818 ) │ │ │ │ add r6, pc │ │ │ │ add r7, pc │ │ │ │ add.w r0, r6, #12 │ │ │ │ mov r2, r7 │ │ │ │ adds r6, #8 │ │ │ │ add r1, pc │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ blx 5fe70 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ mla r0, r8, r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ - ldr r1, [pc, #428] @ (86a0c ) │ │ │ │ + ldr r1, [pc, #428] @ (8681c ) │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r8, [r4] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov.w r7, r8, lsl #2 │ │ │ │ blx 5fe70 │ │ │ │ strd r4, r6, [sp, #4] │ │ │ │ str.w r9, [sp] │ │ │ │ mla r7, r8, r8, r7 │ │ │ │ mov.w r8, r8, lsl #1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mla r7, r0, r8, r7 │ │ │ │ - ldr r1, [pc, #388] @ (86a10 ) │ │ │ │ + ldr r1, [pc, #388] @ (86820 ) │ │ │ │ ldr.w r8, [r9] │ │ │ │ cmp r7, r2 │ │ │ │ add r1, pc │ │ │ │ it lt │ │ │ │ movlt r7, r2 │ │ │ │ lsls r2, r3, #2 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mla r7, r3, r3, r2 │ │ │ │ - ldr r2, [pc, #368] @ (86a14 ) │ │ │ │ + ldr r2, [pc, #368] @ (86824 ) │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r9, r4, [sp] │ │ │ │ mla r3, r0, r8, r7 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - ldr r1, [pc, #344] @ (86a18 ) │ │ │ │ + ldr r1, [pc, #344] @ (86828 ) │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #344] @ (86a1c ) │ │ │ │ + ldr r2, [pc, #344] @ (8682c ) │ │ │ │ lsls r6, r7, #2 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, r5 │ │ │ │ mla r6, r7, r7, r6 │ │ │ │ @@ -48628,95 +48365,95 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [r3, #0] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ vstr d8, [r3] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, r2 │ │ │ │ - bge.n 86994 │ │ │ │ + bge.n 867a4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 869be │ │ │ │ + beq.n 867ce │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ str.w r2, [sl] │ │ │ │ - b.n 866e8 │ │ │ │ + b.n 864f8 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 86bc4 │ │ │ │ + bne.w 869d4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 869c8 │ │ │ │ + beq.n 867d8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 869b4 │ │ │ │ + cbz r3, 867c4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 866f8 │ │ │ │ + bne.w 86508 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n 866f8 │ │ │ │ + b.n 86508 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 86bc4 │ │ │ │ + bne.w 869d4 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 866f8 │ │ │ │ + b.n 86508 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 866e4 │ │ │ │ + b.n 864f4 │ │ │ │ nop.w │ │ │ │ subs r1, #239 @ 0xef │ │ │ │ cdp2 14, 15, cr2, cr10, cr2, {2} │ │ │ │ subs r7, #230 @ 0xe6 │ │ │ │ - @ instruction: 0xfab4005f │ │ │ │ + stc2 0, cr0, [r4], #380 @ 0x17c │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #29 │ │ │ │ + adds r2, r5, r5 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xfa14005f │ │ │ │ - asrs r0, r1, #10 │ │ │ │ + stc2 0, cr0, [r4], {95} @ 0x5f │ │ │ │ + asrs r4, r1, #18 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r0, r2, #28 │ │ │ │ + adds r0, r4, r4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r2, [r4, r2] │ │ │ │ + ldrb r2, [r1, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r5, [sp, #40] @ 0x28 │ │ │ │ + str r6, [sp, #840] @ 0x348 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [r4, r6] │ │ │ │ + ldrh r6, [r1, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r4, r0, #6 │ │ │ │ + asrs r0, r1, #14 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r6, r4, #23 │ │ │ │ + adds r6, r1, r0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r4, r5, #22 │ │ │ │ + asrs r4, r1, #31 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r6, r0, #23 │ │ │ │ + asrs r6, r3, #31 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r6, r7, #5 │ │ │ │ + asrs r6, r1, #14 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r2, r3, #22 │ │ │ │ + asrs r2, r6, #30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r0, r2, #5 │ │ │ │ + asrs r0, r4, #13 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r3, r7, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r7, #3 │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ movs r6, #10 │ │ │ │ str r5, [sp, #0] │ │ │ │ mul.w r3, r1, r2 │ │ │ │ add.w ip, r3, r3, lsl #1 │ │ │ │ lsls r3, r7, #1 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mla r3, r6, r7, r3 │ │ │ │ - ldr r6, [pc, #504] @ (86c3c ) │ │ │ │ + ldr r6, [pc, #504] @ (86a4c ) │ │ │ │ add r6, pc │ │ │ │ mla r3, r2, r0, r3 │ │ │ │ add.w r8, r6, #12 │ │ │ │ mla r2, r1, r7, r7 │ │ │ │ adds r6, #8 │ │ │ │ add r3, ip │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ @@ -48726,47 +48463,47 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r7, r3 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ cmp r2, r1 │ │ │ │ ite ge │ │ │ │ addge r0, r0, r2 │ │ │ │ addlt r0, r0, r1 │ │ │ │ - ldr r2, [pc, #460] @ (86c40 ) │ │ │ │ - ldr r1, [pc, #464] @ (86c44 ) │ │ │ │ + ldr r2, [pc, #460] @ (86a50 ) │ │ │ │ + ldr r1, [pc, #464] @ (86a54 ) │ │ │ │ vmov s16, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str.w r9, [sp] │ │ │ │ - ldr r1, [pc, #440] @ (86c48 ) │ │ │ │ + ldr r1, [pc, #440] @ (86a58 ) │ │ │ │ mla r0, r0, r7, r3 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ lsls r2, r7, #1 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr.w r7, [r9] │ │ │ │ cmp r0, r2 │ │ │ │ it lt │ │ │ │ movlt r0, r2 │ │ │ │ - ldr r2, [pc, #412] @ (86c4c ) │ │ │ │ + ldr r2, [pc, #412] @ (86a5c ) │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r9, r5, [sp] │ │ │ │ - ldr r2, [pc, #396] @ (86c50 ) │ │ │ │ + ldr r2, [pc, #396] @ (86a60 ) │ │ │ │ mla r7, r0, r7, r3 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ mov r0, r8 │ │ │ │ cmp r7, r3 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ it lt │ │ │ │ @@ -48791,57 +48528,57 @@ │ │ │ │ cmp r3, r6 │ │ │ │ it lt │ │ │ │ movlt r3, r6 │ │ │ │ cmp r2, r0 │ │ │ │ it lt │ │ │ │ movlt r2, r0 │ │ │ │ cmp r7, r8 │ │ │ │ - bgt.w 867e6 │ │ │ │ + bgt.w 865f6 │ │ │ │ vmov s15, r2 │ │ │ │ cmp r2, r3 │ │ │ │ vcvt.f64.s32 d8, s16 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ vcvt.f64.s32 d6, s15 │ │ │ │ - b.n 86960 │ │ │ │ - ldr r6, [pc, #296] @ (86c54 ) │ │ │ │ + b.n 86770 │ │ │ │ + ldr r6, [pc, #296] @ (86a64 ) │ │ │ │ add r7, r8 │ │ │ │ - ldr r2, [pc, #296] @ (86c58 ) │ │ │ │ + ldr r2, [pc, #296] @ (86a68 ) │ │ │ │ mov r3, r4 │ │ │ │ add r6, pc │ │ │ │ - ldr r1, [pc, #296] @ (86c5c ) │ │ │ │ + ldr r1, [pc, #296] @ (86a6c ) │ │ │ │ add.w r8, r6, #12 │ │ │ │ add r2, pc │ │ │ │ adds r6, #8 │ │ │ │ add r1, pc │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r4, r6, [sp, #4] │ │ │ │ str.w r9, [sp] │ │ │ │ - ldr r1, [pc, #264] @ (86c60 ) │ │ │ │ + ldr r1, [pc, #264] @ (86a70 ) │ │ │ │ mla r0, r0, r7, r3 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ - ldr r2, [pc, #260] @ (86c64 ) │ │ │ │ + ldr r2, [pc, #260] @ (86a74 ) │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ mov r0, r8 │ │ │ │ lsls r3, r7, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r7, [r9] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r9, r4, [sp] │ │ │ │ - ldr r2, [pc, #232] @ (86c68 ) │ │ │ │ + ldr r2, [pc, #232] @ (86a78 ) │ │ │ │ mla r7, r0, r7, r3 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ cmp r7, r3 │ │ │ │ @@ -48860,18 +48597,18 @@ │ │ │ │ mla r0, r7, r0, r3 │ │ │ │ cmp r1, r0 │ │ │ │ it lt │ │ │ │ movlt r1, r0 │ │ │ │ cmp r2, r1 │ │ │ │ it lt │ │ │ │ movlt r2, r1 │ │ │ │ - b.n 86946 │ │ │ │ + b.n 86756 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 866e8 │ │ │ │ - ldr r1, [pc, #160] @ (86c6c ) │ │ │ │ + b.n 864f8 │ │ │ │ + ldr r1, [pc, #160] @ (86a7c ) │ │ │ │ adds r6, #12 │ │ │ │ ldrd r3, r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ @@ -48882,228 +48619,429 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ mul.w r3, r0, r7 │ │ │ │ strd r9, r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ cmp r3, r2 │ │ │ │ - ldr r1, [pc, #112] @ (86c70 ) │ │ │ │ + ldr r1, [pc, #112] @ (86a80 ) │ │ │ │ ldr.w r6, [r9] │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #108] @ (86c74 ) │ │ │ │ + ldr r2, [pc, #108] @ (86a84 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mul.w r6, r0, r6 │ │ │ │ ldr.w r8, [r4] │ │ │ │ ldr r7, [r5, #0] │ │ │ │ cmp r6, r3 │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ - b.n 867d4 │ │ │ │ + b.n 865e4 │ │ │ │ vmov.f64 d8, #112 @ 0x3f800000 1.0 │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ vmov.f64 d6, d8 │ │ │ │ - b.n 86960 │ │ │ │ + b.n 86770 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r0, [r3, r6] │ │ │ │ + ldr r0, [r0, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r4, r0, #29 │ │ │ │ + asrs r0, r1, #5 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r4, r2, #14 │ │ │ │ + asrs r4, r6, #22 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r0, r0, #15 │ │ │ │ + asrs r0, r3, #23 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r6, #29 │ │ │ │ + asrs r2, r0, #6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r4, r3, #29 │ │ │ │ + asrs r4, r5, #5 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsb r4, [r5, r2] │ │ │ │ + ldr r4, [r2, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r4, r0, #26 │ │ │ │ + asrs r0, r1, #2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r4, r2, #11 │ │ │ │ + asrs r4, r6, #19 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r2, r7, #11 │ │ │ │ + asrs r2, r2, #20 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r6, r7, #26 │ │ │ │ + asrs r6, r1, #3 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r0, r5, #26 │ │ │ │ + asrs r0, r7, #2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r0, r4, #9 │ │ │ │ + asrs r0, r2, #18 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r0, r1, #9 │ │ │ │ + asrs r0, r4, #17 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + asrs r2, r3, #32 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + │ │ │ │ +00086a88 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ + ldr r4, [pc, #272] @ (86bac ) │ │ │ │ + sub sp, #24 │ │ │ │ + ldr r2, [pc, #272] @ (86bb0 ) │ │ │ │ + add r4, pc │ │ │ │ + ldr r5, [sp, #76] @ 0x4c │ │ │ │ + ldr r6, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #20] │ │ │ │ + mov.w r2, #0 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ + ldr.w r8, [r6] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 86b60 │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 86b16 │ │ │ │ + ldr.w ip, [r3] │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp ip, r3 │ │ │ │ + blt.n 86b68 │ │ │ │ + cmp r2, r1 │ │ │ │ + mov r3, r8 │ │ │ │ + it ge │ │ │ │ + movge r2, r1 │ │ │ │ + mov.w sl, #1 │ │ │ │ + mov r9, r2 │ │ │ │ + vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.n 86b70 │ │ │ │ + movs r0, #0 │ │ │ │ + movs r1, #0 │ │ │ │ + cmp sl, r3 │ │ │ │ + strd r0, r1, [r7, #8] │ │ │ │ + vstr d7, [r7] │ │ │ │ + ble.n 86b48 │ │ │ │ + cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ + ittt ne │ │ │ │ + mvnne.w r2, #7 │ │ │ │ + movne r3, #8 │ │ │ │ + strne r2, [r5, #0] │ │ │ │ + bne.n 86b1e │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 86ba2 │ │ │ │ + movs r0, #112 @ 0x70 │ │ │ │ + b.n 86b2e │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + ldr r0, [pc, #148] @ (86bb4 ) │ │ │ │ + add r1, sp, #16 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #136] @ (86bb8 ) │ │ │ │ + ldr r3, [pc, #124] @ (86bb0 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 86ba6 │ │ │ │ + add sp, #24 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cbnz r3, 86ba2 │ │ │ │ + cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ + beq.n 86b12 │ │ │ │ + cmp.w r9, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 86b2e │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 86b1c │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 86b1c │ │ │ │ + mov r3, r0 │ │ │ │ + ldr r0, [pc, #72] @ (86bbc ) │ │ │ │ + ldr r2, [pc, #72] @ (86bc0 ) │ │ │ │ + add.w sl, r1, #1 │ │ │ │ + ldr r1, [pc, #72] @ (86bc4 ) │ │ │ │ + add r0, pc │ │ │ │ + add.w ip, r0, #4 │ │ │ │ + add r2, pc │ │ │ │ + add r1, pc │ │ │ │ + str r4, [sp, #0] │ │ │ │ + strd ip, ip, [sp, #4] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + mla r0, r3, r0, r0 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + vmov s15, r0 │ │ │ │ + vcvt.f64.s32 d7, s15 │ │ │ │ + b.n 86aec │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 86b1e │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + @ instruction: 0xf672005f │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + asrs r4, r5, #13 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + rsbs r0, lr, #14614528 @ 0xdf0000 │ │ │ │ + ldrsb r0, [r5, r1] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + lsrs r6, r1, #25 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + asrs r4, r5, #11 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r1, #24 │ │ │ │ + │ │ │ │ +00086bc8 : │ │ │ │ + push {r4, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ + ldr.w ip, [pc, #140] @ 86c64 │ │ │ │ + sub sp, #8 │ │ │ │ + ldr r2, [pc, #136] @ (86c68 ) │ │ │ │ + add ip, pc │ │ │ │ + ldr r4, [sp, #32] │ │ │ │ + ldr.w r2, [ip, r2] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r4, #0] │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 86c4a │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 86c1a │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r0, r3 │ │ │ │ + blt.n 86c56 │ │ │ │ + cbz r2, 86c52 │ │ │ │ + cmp r1, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 86c32 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #72] @ (86c6c ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #60] @ (86c70 ) │ │ │ │ + ldr r3, [pc, #48] @ (86c68 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 86c5e │ │ │ │ + add sp, #8 │ │ │ │ + pop {r4, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 86c20 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + b.n 86c32 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 86c20 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + @ instruction: 0xf532005f │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + asrs r2, r6, #9 │ │ │ │ lsls r7, r3, #1 │ │ │ │ + @ instruction: 0xf4da005f │ │ │ │ │ │ │ │ -00086c78 : │ │ │ │ +00086c74 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #124] @ 86d04 │ │ │ │ + ldr.w ip, [pc, #124] @ 86d00 │ │ │ │ sub sp, #8 │ │ │ │ - ldr r2, [pc, #120] @ (86d08 ) │ │ │ │ + ldr r2, [pc, #120] @ (86d04 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 86cf8 │ │ │ │ + blt.n 86cf4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 86cc8 │ │ │ │ + blt.n 86cc4 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ movge.w r0, #512 @ 0x200 │ │ │ │ - bge.n 86ce0 │ │ │ │ + bge.n 86cdc │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 86cce │ │ │ │ + b.n 86cca │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #60] @ (86d0c ) │ │ │ │ + ldr r0, [pc, #60] @ (86d08 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #44] @ (86d10 ) │ │ │ │ - ldr r3, [pc, #36] @ (86d08 ) │ │ │ │ + ldr r2, [pc, #44] @ (86d0c ) │ │ │ │ + ldr r3, [pc, #36] @ (86d04 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 86d00 │ │ │ │ + bne.n 86cfc │ │ │ │ add sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 86cce │ │ │ │ + b.n 86cca │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - eor.w r0, r2, #14614528 @ 0xdf0000 │ │ │ │ + eor.w r0, r6, #14614528 @ 0xdf0000 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #6 │ │ │ │ + asrs r0, r2, #7 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bic.w r0, ip, #14614528 @ 0xdf0000 │ │ │ │ + bics.w r0, r0, #14614528 @ 0xdf0000 │ │ │ │ │ │ │ │ -00086d14 : │ │ │ │ +00086d10 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #140] @ 86db0 │ │ │ │ + ldr.w ip, [pc, #140] @ 86dac │ │ │ │ sub sp, #8 │ │ │ │ - ldr r2, [pc, #136] @ (86db4 ) │ │ │ │ + ldr r2, [pc, #136] @ (86db0 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 86d96 │ │ │ │ + blt.n 86d92 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 86d66 │ │ │ │ + blt.n 86d62 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r2, #1 │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 86da2 │ │ │ │ - cbz r2, 86d9e │ │ │ │ + blt.n 86d9e │ │ │ │ + cbz r2, 86d9a │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 86d7e │ │ │ │ + b.n 86d7a │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #72] @ (86db8 ) │ │ │ │ + ldr r0, [pc, #72] @ (86db4 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #60] @ (86dbc ) │ │ │ │ - ldr r3, [pc, #48] @ (86db4 ) │ │ │ │ + ldr r2, [pc, #60] @ (86db8 ) │ │ │ │ + ldr r3, [pc, #48] @ (86db0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 86daa │ │ │ │ + bne.n 86da6 │ │ │ │ add sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 86d6c │ │ │ │ + b.n 86d68 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 86d7e │ │ │ │ + b.n 86d7a │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 86d6c │ │ │ │ + b.n 86d68 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf3e6005f │ │ │ │ + @ instruction: 0xf3ea005f │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #3 │ │ │ │ + asrs r2, r7, #4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - usat r0, #31, lr, lsl #1 │ │ │ │ + @ instruction: 0xf392005f │ │ │ │ │ │ │ │ -00086dc0 : │ │ │ │ +00086dbc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #272] @ (86ee4 ) │ │ │ │ - ldr r2, [pc, #272] @ (86ee8 ) │ │ │ │ + ldr r1, [pc, #272] @ (86ee0 ) │ │ │ │ + ldr r2, [pc, #272] @ (86ee4 ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #268] @ (86eec ) │ │ │ │ + ldr r0, [pc, #268] @ (86ee8 ) │ │ │ │ mov r6, r3 │ │ │ │ ldr.w r8, [sp, #68] @ 0x44 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r0, pc │ │ │ │ - ldr r1, [pc, #260] @ (86ef0 ) │ │ │ │ + ldr r1, [pc, #260] @ (86eec ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ - ldr r2, [pc, #252] @ (86ef4 ) │ │ │ │ + ldr r2, [pc, #252] @ (86ef0 ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r8] │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -49116,121 +49054,121 @@ │ │ │ │ cmp r2, #0 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ vmov s15, r0 │ │ │ │ mov.w r0, #0 │ │ │ │ strd r0, r1, [r7, #8] │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r7] │ │ │ │ - blt.n 86eac │ │ │ │ + blt.n 86ea8 │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 86e78 │ │ │ │ + blt.n 86e74 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ mov r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ cmp r0, r1 │ │ │ │ - blt.n 86eb4 │ │ │ │ + blt.n 86eb0 │ │ │ │ cmp r3, #1 │ │ │ │ mov r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ cmp r4, r1 │ │ │ │ - blt.n 86ebc │ │ │ │ + blt.n 86eb8 │ │ │ │ ldr.w r1, [r8] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 86eda │ │ │ │ + bne.n 86ed6 │ │ │ │ cmp r3, r2 │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ - cbnz r3, 86e92 │ │ │ │ + cbnz r3, 86e8e │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [r7] │ │ │ │ - b.n 86e92 │ │ │ │ + b.n 86e8e │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #116] @ (86ef8 ) │ │ │ │ + ldr r0, [pc, #116] @ (86ef4 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #104] @ (86efc ) │ │ │ │ - ldr r3, [pc, #80] @ (86ee8 ) │ │ │ │ + ldr r2, [pc, #104] @ (86ef8 ) │ │ │ │ + ldr r3, [pc, #80] @ (86ee4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 86ede │ │ │ │ + bne.n 86eda │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 86e7e │ │ │ │ + b.n 86e7a │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 86e7e │ │ │ │ + b.n 86e7a │ │ │ │ adds r4, #1 │ │ │ │ - beq.n 86ecc │ │ │ │ + beq.n 86ec8 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ str.w r2, [r8] │ │ │ │ - b.n 86e82 │ │ │ │ + b.n 86e7e │ │ │ │ ldr.w r3, [r8] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 86e92 │ │ │ │ + beq.n 86e8e │ │ │ │ negs r3, r3 │ │ │ │ - b.n 86e82 │ │ │ │ + b.n 86e7e │ │ │ │ negs r3, r1 │ │ │ │ - b.n 86e82 │ │ │ │ + b.n 86e7e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf338005f │ │ │ │ + @ instruction: 0xf33c005f │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, r0] │ │ │ │ + strb r0, [r1, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r7, #32 │ │ │ │ + asrs r6, r7, #1 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r0, #15 │ │ │ │ + lsrs r2, r3, #15 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r0, r5, #30 │ │ │ │ + lsrs r4, r5, #31 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xf27a005f │ │ │ │ + @ instruction: 0xf27e005f │ │ │ │ │ │ │ │ -00086f00 : │ │ │ │ +00086efc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #272] @ (87024 ) │ │ │ │ - ldr r2, [pc, #272] @ (87028 ) │ │ │ │ + ldr r1, [pc, #272] @ (87020 ) │ │ │ │ + ldr r2, [pc, #272] @ (87024 ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #268] @ (8702c ) │ │ │ │ + ldr r0, [pc, #268] @ (87028 ) │ │ │ │ mov r6, r3 │ │ │ │ ldr.w r8, [sp, #68] @ 0x44 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r0, pc │ │ │ │ - ldr r1, [pc, #260] @ (87030 ) │ │ │ │ + ldr r1, [pc, #260] @ (8702c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ - ldr r2, [pc, #252] @ (87034 ) │ │ │ │ + ldr r2, [pc, #252] @ (87030 ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r8] │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -49243,2296 +49181,758 @@ │ │ │ │ cmp r2, #0 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ vmov s15, r0 │ │ │ │ mov.w r0, #0 │ │ │ │ strd r0, r1, [r7, #8] │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r7] │ │ │ │ - blt.n 86fec │ │ │ │ + blt.n 86fe8 │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 86fb8 │ │ │ │ + blt.n 86fb4 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ mov r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ cmp r0, r1 │ │ │ │ - blt.n 86ff4 │ │ │ │ + blt.n 86ff0 │ │ │ │ cmp r3, #1 │ │ │ │ mov r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ cmp r4, r1 │ │ │ │ - blt.n 86ffc │ │ │ │ + blt.n 86ff8 │ │ │ │ ldr.w r1, [r8] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 8701a │ │ │ │ + bne.n 87016 │ │ │ │ cmp r3, r2 │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ - cbnz r3, 86fd2 │ │ │ │ + cbnz r3, 86fce │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [r7] │ │ │ │ - b.n 86fd2 │ │ │ │ + b.n 86fce │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #116] @ (87038 ) │ │ │ │ + ldr r0, [pc, #116] @ (87034 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #104] @ (8703c ) │ │ │ │ - ldr r3, [pc, #80] @ (87028 ) │ │ │ │ + ldr r2, [pc, #104] @ (87038 ) │ │ │ │ + ldr r3, [pc, #80] @ (87024 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 8701e │ │ │ │ + bne.n 8701a │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 86fbe │ │ │ │ + b.n 86fba │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 86fbe │ │ │ │ + b.n 86fba │ │ │ │ adds r4, #1 │ │ │ │ - beq.n 8700c │ │ │ │ + beq.n 87008 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ str.w r2, [r8] │ │ │ │ - b.n 86fc2 │ │ │ │ + b.n 86fbe │ │ │ │ ldr.w r3, [r8] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 86fd2 │ │ │ │ + beq.n 86fce │ │ │ │ negs r3, r3 │ │ │ │ - b.n 86fc2 │ │ │ │ + b.n 86fbe │ │ │ │ negs r3, r1 │ │ │ │ - b.n 86fc2 │ │ │ │ + b.n 86fbe │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf1f8005f │ │ │ │ + @ instruction: 0xf1fc005f │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, r3] │ │ │ │ + strh r0, [r2, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r7, #27 │ │ │ │ + lsrs r6, r7, #28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r0, #10 │ │ │ │ + lsrs r2, r3, #10 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r0, r6, #26 │ │ │ │ + lsrs r4, r5, #27 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xf13a005f │ │ │ │ + @ instruction: 0xf13e005f │ │ │ │ │ │ │ │ -00087040 : │ │ │ │ +0008703c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #140] @ 870dc │ │ │ │ + ldr.w ip, [pc, #140] @ 870d8 │ │ │ │ sub sp, #8 │ │ │ │ - ldr r2, [pc, #136] @ (870e0 ) │ │ │ │ + ldr r2, [pc, #136] @ (870dc ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 870c2 │ │ │ │ + blt.n 870be │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 87092 │ │ │ │ + blt.n 8708e │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r2, #1 │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 870ce │ │ │ │ - cbz r2, 870ca │ │ │ │ + blt.n 870ca │ │ │ │ + cbz r2, 870c6 │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 870aa │ │ │ │ + b.n 870a6 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #72] @ (870e4 ) │ │ │ │ + ldr r0, [pc, #72] @ (870e0 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #60] @ (870e8 ) │ │ │ │ - ldr r3, [pc, #48] @ (870e0 ) │ │ │ │ + ldr r2, [pc, #60] @ (870e4 ) │ │ │ │ + ldr r3, [pc, #48] @ (870dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 870d6 │ │ │ │ + bne.n 870d2 │ │ │ │ add sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 87098 │ │ │ │ + b.n 87094 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 870aa │ │ │ │ + b.n 870a6 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 87098 │ │ │ │ + b.n 87094 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf0ba005f │ │ │ │ + @ instruction: 0xf0be005f │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #23 │ │ │ │ + lsrs r6, r3, #24 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - orn r0, r2, #95 @ 0x5f │ │ │ │ + orn r0, r6, #95 @ 0x5f │ │ │ │ │ │ │ │ -000870ec : │ │ │ │ +000870e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #140] @ 87188 │ │ │ │ + ldr.w ip, [pc, #140] @ 87184 │ │ │ │ sub sp, #8 │ │ │ │ - ldr r2, [pc, #136] @ (8718c ) │ │ │ │ + ldr r2, [pc, #136] @ (87188 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 8716e │ │ │ │ + blt.n 8716a │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 8713e │ │ │ │ + blt.n 8713a │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r2, #1 │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 8717a │ │ │ │ - cbz r2, 87176 │ │ │ │ + blt.n 87176 │ │ │ │ + cbz r2, 87172 │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 87156 │ │ │ │ + b.n 87152 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #72] @ (87190 ) │ │ │ │ + ldr r0, [pc, #72] @ (8718c ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #60] @ (87194 ) │ │ │ │ - ldr r3, [pc, #48] @ (8718c ) │ │ │ │ + ldr r2, [pc, #60] @ (87190 ) │ │ │ │ + ldr r3, [pc, #48] @ (87188 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 87182 │ │ │ │ + bne.n 8717e │ │ │ │ add sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 87144 │ │ │ │ + b.n 87140 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 87156 │ │ │ │ + b.n 87152 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 87144 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - and.w r0, lr, #95 @ 0x5f │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - lsrs r6, r7, #20 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - vshr.s32 q0, , #10 │ │ │ │ - │ │ │ │ -00087198 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #208] @ (8727c ) │ │ │ │ - sub sp, #12 │ │ │ │ - ldr r3, [pc, #208] @ (87280 ) │ │ │ │ - add r1, pc │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r8, r2 │ │ │ │ - ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [r1, r3] │ │ │ │ - ldr r1, [pc, #196] @ (87284 ) │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov.w r3, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - add r1, pc │ │ │ │ - str.w r3, [r9] │ │ │ │ - ldr r6, [sp, #40] @ 0x28 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - blx 57998 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - subs r3, #1 │ │ │ │ - cmp r3, #2 │ │ │ │ - bhi.n 87206 │ │ │ │ - cbz r0, 8723a │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 8726a │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - mov r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - blt.n 87250 │ │ │ │ - ldr r1, [r7, #0] │ │ │ │ - cmp r3, r1 │ │ │ │ - ble.n 87258 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n 8720c │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - str.w r2, [r9] │ │ │ │ - ldr r0, [pc, #116] @ (87288 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #104] @ (8728c ) │ │ │ │ - ldr r3, [pc, #92] @ (87280 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 87272 │ │ │ │ - add sp, #12 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #84] @ (87290 ) │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 871e2 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n 8720c │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 8720c │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - cbnz r3, 87276 │ │ │ │ - cmp r2, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 87220 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 8720c │ │ │ │ + b.n 87140 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 87210 │ │ │ │ nop │ │ │ │ - vqadd.s32 q8, q0, │ │ │ │ + ands.w r0, r2, #95 @ 0x5f │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 872e2 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - lsrs r2, r7, #17 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - mcr 0, 7, r0, cr12, cr15, {2} │ │ │ │ - lsls r6, r0, #29 │ │ │ │ + lsrs r2, r7, #21 │ │ │ │ lsls r7, r3, #1 │ │ │ │ + vshr.s32 q0, , #6 │ │ │ │ │ │ │ │ -00087294 : │ │ │ │ +00087194 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #200] @ (87370 ) │ │ │ │ + ldr r1, [pc, #200] @ (87270 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r3, [pc, #200] @ (87374 ) │ │ │ │ + ldr r3, [pc, #200] @ (87274 ) │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r8, r2 │ │ │ │ ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ - ldr r1, [pc, #188] @ (87378 ) │ │ │ │ + ldr r1, [pc, #188] @ (87278 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r9] │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ blx 57998 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi.n 87300 │ │ │ │ - cbz r0, 87334 │ │ │ │ + bhi.n 87200 │ │ │ │ + cbz r0, 87234 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 87362 │ │ │ │ + blt.n 87262 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 8734a │ │ │ │ + blt.n 8724a │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - ble.n 87352 │ │ │ │ + ble.n 87252 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 87306 │ │ │ │ + b.n 87206 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str.w r2, [r9] │ │ │ │ - ldr r0, [pc, #112] @ (8737c ) │ │ │ │ + ldr r0, [pc, #112] @ (8727c ) │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #100] @ (87380 ) │ │ │ │ - ldr r3, [pc, #84] @ (87374 ) │ │ │ │ + ldr r2, [pc, #100] @ (87280 ) │ │ │ │ + ldr r3, [pc, #84] @ (87274 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 8736a │ │ │ │ + bne.n 8726a │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #76] @ (87384 ) │ │ │ │ + ldr r1, [pc, #76] @ (87284 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 872de │ │ │ │ + bne.n 871de │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 87306 │ │ │ │ + b.n 87206 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 87306 │ │ │ │ + b.n 87206 │ │ │ │ ldr.w r3, [r9] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 8731a │ │ │ │ + beq.n 8721a │ │ │ │ negs r3, r3 │ │ │ │ - b.n 8730a │ │ │ │ + b.n 8720a │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 87306 │ │ │ │ + b.n 87206 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - mcr 0, 3, r0, cr4, cr15, {2} │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - sxtb r6, r5 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - lsrs r0, r1, #14 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldcl 0, cr0, [r2, #380]! @ 0x17c │ │ │ │ - lsls r4, r1, #25 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - │ │ │ │ -00087388 : │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (87438 ) │ │ │ │ - sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (8743c ) │ │ │ │ - mov r5, r3 │ │ │ │ - add r4, pc │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (87440 ) │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbz r0, 8741a │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 87402 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - mov r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bge.n 8740a │ │ │ │ - mvn.w r3, #3 │ │ │ │ - movs r2, #4 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (87444 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (87448 ) │ │ │ │ - ldr r3, [pc, #76] @ (8743c ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 87430 │ │ │ │ - add sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - mvn.w r3, #1 │ │ │ │ - movs r2, #2 │ │ │ │ - b.n 873d8 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 87434 │ │ │ │ - cmp r3, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 873ea │ │ │ │ - ldr r1, [pc, #48] @ (8744c ) │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 873be │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - movs r2, #1 │ │ │ │ - b.n 873d8 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r2, r2 │ │ │ │ - b.n 873da │ │ │ │ - ldcl 0, cr0, [r2, #-380]! @ 0xfffffe84 │ │ │ │ + vqadd.s32 q8, q2, │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 87462 │ │ │ │ + cbz r6, 872e2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r0, r0, #11 │ │ │ │ + lsrs r0, r7, #18 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stc 0, cr0, [r2, #-380]! @ 0xfffffe84 │ │ │ │ - lsls r6, r4, #21 │ │ │ │ + mrc 0, 7, r0, cr2, cr15, {2} │ │ │ │ + lsls r0, r4, #29 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00087450 : │ │ │ │ +00087288 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d13} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr.w r2, [pc, #2996] @ 8801c │ │ │ │ - mov r4, r3 │ │ │ │ - ldr.w r3, [pc, #2992] @ 88020 │ │ │ │ + str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r2, [pc, #972] @ (87668 ) │ │ │ │ + ldr r3, [pc, #972] @ (8766c ) │ │ │ │ + sub sp, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ - sub sp, #148 @ 0x94 │ │ │ │ - mov r5, r1 │ │ │ │ - ldr.w r9, [pc, #2988] @ 88024 │ │ │ │ - ldr.w r8, [pc, #2988] @ 88028 │ │ │ │ - mov r7, r0 │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #968] @ (87670 ) │ │ │ │ + mov r9, r0 │ │ │ │ + ldr.w r8, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - movs r2, #0 │ │ │ │ - ldr.w fp, [sp, #272] @ 0x110 │ │ │ │ - add r9, pc │ │ │ │ + add r1, pc │ │ │ │ + ldr r2, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #140] @ 0x8c │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldr.w r3, [pc, #2968] @ 8802c │ │ │ │ - add r8, pc │ │ │ │ - str r6, [sp, #32] │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - mov r1, r3 │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ - str.w r2, [fp] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [sp, #240] @ 0xf0 │ │ │ │ - ldr r3, [sp, #236] @ 0xec │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + movs r3, #0 │ │ │ │ + str.w r3, [r8] │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #256] @ 0x100 │ │ │ │ - ldr r2, [sp, #248] @ 0xf8 │ │ │ │ - str r2, [sp, #80] @ 0x50 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r2, [sp, #260] @ 0x104 │ │ │ │ - ldr r3, [sp, #264] @ 0x108 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r6, [r4, #0] │ │ │ │ + str r2, [sp, #28] │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + str r2, [sp, #32] │ │ │ │ + str r3, [sp, #20] │ │ │ │ + str r6, [sp, #36] @ 0x24 │ │ │ │ blx 57998 │ │ │ │ - mov r1, r9 │ │ │ │ + ldr r1, [pc, #916] @ (87674 ) │ │ │ │ mov sl, r0 │ │ │ │ - str r0, [sp, #76] @ 0x4c │ │ │ │ - mov r0, r7 │ │ │ │ - blx 57998 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r6, r0 │ │ │ │ - str r0, [sp, #72] @ 0x48 │ │ │ │ - mov r0, r7 │ │ │ │ - orr.w r2, sl, r6 │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ + mov r0, r9 │ │ │ │ + add r1, pc │ │ │ │ blx 57998 │ │ │ │ - mov sl, r0 │ │ │ │ - mov r0, r7 │ │ │ │ - ldr.w r7, [pc, #2880] @ 88030 │ │ │ │ - add r7, pc │ │ │ │ - mov r1, r7 │ │ │ │ + ldr r1, [pc, #908] @ (87678 ) │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r9 │ │ │ │ + add r1, pc │ │ │ │ + orr.w fp, sl, r7 │ │ │ │ blx 57998 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r1, [pc, #896] @ (8767c ) │ │ │ │ mov r6, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - mov r1, r3 │ │ │ │ - blx 57998 │ │ │ │ - mov r1, r9 │ │ │ │ - str r0, [sp, #48] @ 0x30 │ │ │ │ - mov r0, r5 │ │ │ │ - blx 57998 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r8, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx 57998 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r9, r0 │ │ │ │ - mov r0, r5 │ │ │ │ + mov r0, r9 │ │ │ │ + add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - orr.w r3, sl, r6 │ │ │ │ - strd r6, r0, [sp, #64] @ 0x40 │ │ │ │ - ldr r7, [r2, #0] │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - orrs r3, r2 │ │ │ │ - beq.n 8754e │ │ │ │ - ldr r6, [sp, #48] @ 0x30 │ │ │ │ - orr.w r3, r9, r0 │ │ │ │ - orr.w r5, r6, r8 │ │ │ │ - str r5, [sp, #96] @ 0x60 │ │ │ │ - orrs r3, r5 │ │ │ │ - bne.n 8758e │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n 87554 │ │ │ │ + orr.w r2, r6, r0 │ │ │ │ + orrs.w r2, r2, fp │ │ │ │ + beq.w 87430 │ │ │ │ + ldr.w r9, [r4] │ │ │ │ + cmp.w r9, #0 │ │ │ │ + blt.w 87466 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + str r1, [sp, #44] @ 0x2c │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.w 8746e │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + mov r3, r9 │ │ │ │ + cmp r3, #1 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r1, r3 │ │ │ │ + blt.w 87476 │ │ │ │ + ldr r1, [sp, #28] │ │ │ │ + ldr r2, [r1, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.w 8747e │ │ │ │ + ldrd r3, r1, [sp, #32] │ │ │ │ + cmp r3, r1 │ │ │ │ + it ge │ │ │ │ + movge r3, r1 │ │ │ │ + vmov s14, r3 │ │ │ │ + cmp.w fp, #0 │ │ │ │ + bne.w 87486 │ │ │ │ + cbz r6, 8736a │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + cmp r9, r3 │ │ │ │ + bge.w 87e9a │ │ │ │ + cmp r9, r2 │ │ │ │ + bgt.w 8747e │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w 874ac │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 875f2 │ │ │ │ + cmp.w r9, #0 │ │ │ │ + beq.w 874ca │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 874ca │ │ │ │ + vcvt.f64.s32 d7, s14 │ │ │ │ + vmov.f64 d6, #20 @ 0x40a00000 5.0 │ │ │ │ + vmov.f64 d5, #49 @ 0x41880000 17.0 │ │ │ │ + vmov.f64 d3, #34 @ 0x41100000 9.0 │ │ │ │ + vmov.f64 d4, #8 @ 0x40400000 3.0 │ │ │ │ + cmp r9, r3 │ │ │ │ + vmul.f64 d5, d7, d5 │ │ │ │ + vmul.f64 d7, d7, d6 │ │ │ │ + vdiv.f64 d6, d5, d3 │ │ │ │ + vdiv.f64 d5, d7, d4 │ │ │ │ + vcvt.s32.f64 s12, d6 │ │ │ │ + vcvt.s32.f64 s10, d5 │ │ │ │ + blt.w 874dc │ │ │ │ + vmov r3, s12 │ │ │ │ + cmp r9, r3 │ │ │ │ + blt.w 876b4 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w 878e4 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne.w 87a88 │ │ │ │ + cmp r7, #0 │ │ │ │ + bne.w 87cce │ │ │ │ + cmp.w sl, #0 │ │ │ │ + bne.w 87fb4 │ │ │ │ + vldr s14, [pc, #636] @ 87664 │ │ │ │ + vmov r9, s14 │ │ │ │ + vcvt.f64.s32 d7, s14 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + movs r0, #0 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + movs r1, #0 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + strd r0, r1, [r2, #8] │ │ │ │ + cmp.w r3, #4294967295 @ 0xffffffff │ │ │ │ + it ne │ │ │ │ + cmpne r3, r9 │ │ │ │ + vstr d7, [r2] │ │ │ │ + ittt lt │ │ │ │ + movlt r3, #13 │ │ │ │ + mvnlt.w r2, #12 │ │ │ │ + strlt.w r2, [r8] │ │ │ │ + blt.n 8743a │ │ │ │ + adds r3, #1 │ │ │ │ + beq.n 874d8 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n 874d4 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 8744a │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - str.w r2, [fp] │ │ │ │ - ldr.w r0, [pc, #2776] @ 88034 │ │ │ │ - add r1, sp, #112 @ 0x70 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ + str.w r2, [r8] │ │ │ │ + ldr r0, [pc, #580] @ (87680 ) │ │ │ │ + add r1, sp, #48 @ 0x30 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr.w r2, [pc, #2764] @ 88038 │ │ │ │ - ldr.w r3, [pc, #2736] @ 88020 │ │ │ │ + ldr r2, [pc, #568] @ (87684 ) │ │ │ │ + ldr r3, [pc, #540] @ (8766c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 87f98 │ │ │ │ - add sp, #148 @ 0x94 │ │ │ │ - vpop {d8-d13} │ │ │ │ + bne.w 880ee │ │ │ │ + add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subs.w r0, r9, #0 │ │ │ │ - it ne │ │ │ │ - movne r0, #1 │ │ │ │ - subs.w r1, sl, #0 │ │ │ │ - it ne │ │ │ │ - movne r1, #1 │ │ │ │ - str r0, [sp, #100] @ 0x64 │ │ │ │ - tst r0, r1 │ │ │ │ - str r1, [sp, #104] @ 0x68 │ │ │ │ - bne.n 87546 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 87698 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - cmp r0, #0 │ │ │ │ - blt.n 876a0 │ │ │ │ - ldr r5, [sp, #40] @ 0x28 │ │ │ │ - cmp r1, #1 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - mov r5, r1 │ │ │ │ - it lt │ │ │ │ - movlt r5, #1 │ │ │ │ - cmp r3, r5 │ │ │ │ - blt.w 87b20 │ │ │ │ - ldr r5, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w 87c06 │ │ │ │ - subs.w ip, r2, #0 │ │ │ │ - it ne │ │ │ │ - movne.w ip, #1 │ │ │ │ - str.w ip, [sp, #80] @ 0x50 │ │ │ │ - mov r5, ip │ │ │ │ - cmp r1, r3 │ │ │ │ - ite le │ │ │ │ - movle r5, #0 │ │ │ │ - andgt.w r5, r5, #1 │ │ │ │ - cmp r5, #0 │ │ │ │ - bne.w 87c06 │ │ │ │ - ldr r5, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n 87436 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 87436 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 87436 │ │ │ │ + mvn.w r2, #7 │ │ │ │ + movs r3, #8 │ │ │ │ + b.n 87436 │ │ │ │ + cmp r9, r2 │ │ │ │ + bgt.n 8747e │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 87d7a │ │ │ │ - subs.w ip, r6, #0 │ │ │ │ - it ne │ │ │ │ - movne.w ip, #1 │ │ │ │ - str.w ip, [sp, #108] @ 0x6c │ │ │ │ - mov r5, ip │ │ │ │ - cmp r0, r3 │ │ │ │ - ite le │ │ │ │ - movle r5, #0 │ │ │ │ - andgt.w r5, r5, #1 │ │ │ │ - cmp r5, #0 │ │ │ │ - bne.w 87d7a │ │ │ │ - ldrd r5, r2, [sp, #88] @ 0x58 │ │ │ │ - cmp r5, r2 │ │ │ │ + ble.n 874ac │ │ │ │ + cmp.w sl, #0 │ │ │ │ + bne.n 874b4 │ │ │ │ + cbnz r7, 874c0 │ │ │ │ + cmp r6, #0 │ │ │ │ + beq.w 87374 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + cmp r9, r2 │ │ │ │ it ge │ │ │ │ - movge r5, r2 │ │ │ │ - subs.w ip, r8, #0 │ │ │ │ - it ne │ │ │ │ - movne.w ip, #1 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r5, ip │ │ │ │ - str.w ip, [sp, #84] @ 0x54 │ │ │ │ + cmpge r2, r3 │ │ │ │ + ble.w 87374 │ │ │ │ + mvn.w r2, #9 │ │ │ │ + movs r3, #10 │ │ │ │ + b.n 87436 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + cmp r2, r3 │ │ │ │ + bgt.n 874ac │ │ │ │ + cmp r7, #0 │ │ │ │ + beq.w 87374 │ │ │ │ + vmov r2, s14 │ │ │ │ cmp r3, r2 │ │ │ │ - ite ge │ │ │ │ - movge r5, #0 │ │ │ │ - andlt.w r5, r5, #1 │ │ │ │ - cmp r5, #0 │ │ │ │ - bne.w 87d7a │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 87bbc │ │ │ │ - cmp r1, r0 │ │ │ │ - blt.n 876ce │ │ │ │ - cmp r2, #0 │ │ │ │ - bgt.w 87830 │ │ │ │ - mov r2, r7 │ │ │ │ - movs r1, #1 │ │ │ │ + blt.n 874ac │ │ │ │ + b.n 8749a │ │ │ │ + mov.w r9, #1 │ │ │ │ vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mov.w r8, #0 │ │ │ │ - mov.w r9, #0 │ │ │ │ - cmp r1, r2 │ │ │ │ - strd r8, r9, [r3, #8] │ │ │ │ - vstr d7, [r3] │ │ │ │ - ble.n 876a8 │ │ │ │ - adds r7, #1 │ │ │ │ - ittt ne │ │ │ │ - mvnne.w r2, #12 │ │ │ │ - movne r3, #13 │ │ │ │ - strne.w r2, [fp] │ │ │ │ - bne.w 87558 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 87bbc │ │ │ │ + b.n 873f0 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + b.n 8744a │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 8756a │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 87554 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 87554 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 87bbc │ │ │ │ - adds r7, #1 │ │ │ │ - beq.n 87694 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 8782c │ │ │ │ + b.n 8744a │ │ │ │ + vmov r2, s12 │ │ │ │ + cmp r3, r2 │ │ │ │ + blt.w 875f6 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w 87936 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne.w 87982 │ │ │ │ + cmp r7, #0 │ │ │ │ + bne.w 87dcc │ │ │ │ + cmp.w sl, #0 │ │ │ │ + beq.w 873e4 │ │ │ │ + ldr r3, [pc, #388] @ (87688 ) │ │ │ │ + ldr r2, [pc, #392] @ (8768c ) │ │ │ │ + add r3, pc │ │ │ │ + ldr r1, [pc, #392] @ (87690 ) │ │ │ │ + mov sl, r3 │ │ │ │ + adds r6, r3, #4 │ │ │ │ + add r2, pc │ │ │ │ + add r1, pc │ │ │ │ + mov r3, r4 │ │ │ │ + strd r6, r6, [sp, #4] │ │ │ │ + mov r0, sl │ │ │ │ + str r5, [sp, #0] │ │ │ │ + mov fp, r2 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r1, [pc, #368] @ (87694 ) │ │ │ │ + mla r0, r0, r9, r9 │ │ │ │ + strd r4, r6, [sp, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r5, [sp, #0] │ │ │ │ + add r1, pc │ │ │ │ + mov r2, fp │ │ │ │ + str r0, [sp, #48] @ 0x30 │ │ │ │ + mov r0, sl │ │ │ │ + ldr.w r9, [r5] │ │ │ │ + ldr r7, [r4, #0] │ │ │ │ + blx 5fe70 │ │ │ │ + strd r6, r6, [sp, #4] │ │ │ │ + mov r2, fp │ │ │ │ + str r4, [sp, #0] │ │ │ │ + ldr r1, [pc, #332] @ (87698 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ + mla r7, r0, r9, r7 │ │ │ │ + add r1, pc │ │ │ │ + mov r0, sl │ │ │ │ + mov.w r9, r3, lsl #1 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + cmp r7, r3 │ │ │ │ + it lt │ │ │ │ + movlt r7, r3 │ │ │ │ + mov r3, r4 │ │ │ │ + str r7, [sp, #48] @ 0x30 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + mla r3, r0, r9, r9 │ │ │ │ + ldr.w r9, [pc, #300] @ 8769c │ │ │ │ + mov r0, sl │ │ │ │ + cmp r3, r2 │ │ │ │ + strd r4, r6, [sp, #4] │ │ │ │ + it lt │ │ │ │ + movlt r3, r2 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + ldr r2, [pc, #284] @ (876a0 ) │ │ │ │ + add r9, pc │ │ │ │ + ldr r7, [r4, #0] │ │ │ │ + mov r1, r9 │ │ │ │ + add r2, pc │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + mov r3, r4 │ │ │ │ + blx 5fe70 │ │ │ │ + mov r3, r0 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + mov r1, r9 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + mov r0, sl │ │ │ │ + mul.w r3, r7, r3 │ │ │ │ + strd r4, r4, [sp] │ │ │ │ + add.w r3, r3, r7, lsl #1 │ │ │ │ + ldr r7, [r4, #0] │ │ │ │ + cmp r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, r2 │ │ │ │ + ldr r2, [pc, #240] @ (876a4 ) │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + mov r3, r4 │ │ │ │ + add r2, pc │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mul.w r6, r0, r7 │ │ │ │ + ldr r0, [sp, #48] @ 0x30 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + add.w r6, r6, r7, lsl #1 │ │ │ │ + mul.w r7, r1, r1 │ │ │ │ + cmp r6, r0 │ │ │ │ + ite ge │ │ │ │ + addge r2, r7, r6 │ │ │ │ + addlt r2, r7, r0 │ │ │ │ + add.w r7, r7, r1, lsl #1 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + add.w r9, r7, r1 │ │ │ │ + cmp r2, r9 │ │ │ │ + it lt │ │ │ │ + movlt r2, r9 │ │ │ │ + vmov s14, r2 │ │ │ │ cmp r3, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 8756a │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n 8765a │ │ │ │ - ldr.w r5, [pc, #2408] @ 8803c │ │ │ │ - add r2, sp, #136 @ 0x88 │ │ │ │ - ldr.w r3, [pc, #2404] @ 88040 │ │ │ │ - ldr.w r1, [pc, #2404] @ 88044 │ │ │ │ - add r5, pc │ │ │ │ - add r3, pc │ │ │ │ - mov r0, r5 │ │ │ │ + beq.w 873ec │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 8743a │ │ │ │ + vmov r2, s10 │ │ │ │ + mov.w fp, r9, lsl #1 │ │ │ │ + str r5, [sp, #0] │ │ │ │ + add r9, r3 │ │ │ │ + cmp r3, r2 │ │ │ │ + blt.w 87786 │ │ │ │ + ldr r0, [pc, #156] @ (876a8 ) │ │ │ │ + ldr r2, [pc, #160] @ (876ac ) │ │ │ │ + ldr r1, [pc, #160] @ (876b0 ) │ │ │ │ + add r0, pc │ │ │ │ + adds r3, r0, #4 │ │ │ │ + add r2, pc │ │ │ │ + str r3, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ - str r4, [sp, #0] │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r6, [sp, #52] @ 0x34 │ │ │ │ - adds r3, r5, #4 │ │ │ │ - add r2, sp, #116 @ 0x74 │ │ │ │ - add r5, sp, #120 @ 0x78 │ │ │ │ - mov r1, r4 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - str r0, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - str r2, [sp, #12] │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - strd r5, r5, [sp] │ │ │ │ - blx 61cdc │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - strd r5, r1, [sp, #8] │ │ │ │ - mov r1, r4 │ │ │ │ - strd r4, r5, [sp] │ │ │ │ - vldr d12, [sp, #120] @ 0x78 │ │ │ │ - blx 5c6f0 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - mov r0, r2 │ │ │ │ - strd r5, r1, [sp, #8] │ │ │ │ - mov r1, r4 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r6 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - vldr d10, [sp, #120] @ 0x78 │ │ │ │ - blx 5c6f0 │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - strd r5, r1, [sp, #16] │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r0, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - mov r2, r6 │ │ │ │ - str r0, [sp, #0] │ │ │ │ - mov r0, r1 │ │ │ │ - strd r5, r5, [sp, #8] │ │ │ │ - str r5, [sp, #4] │ │ │ │ - vldr d11, [sp, #120] @ 0x78 │ │ │ │ - blx 57078 │ │ │ │ - str r6, [sp, #52] @ 0x34 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - ldr.w r6, [pc, #2248] @ 88048 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - add r6, pc │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mov r3, r2 │ │ │ │ - strd r5, r1, [sp, #12] │ │ │ │ - mov r1, r2 │ │ │ │ - strd r4, r5, [sp, #4] │ │ │ │ - vldr d8, [sp, #120] @ 0x78 │ │ │ │ - blx 673c8 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - str r2, [sp, #20] │ │ │ │ - ldr.w r0, [pc, #2212] @ 8804c │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - add r0, pc │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - strd r5, r1, [sp, #12] │ │ │ │ - mov r1, r2 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r2 │ │ │ │ - strd r4, r5, [sp, #4] │ │ │ │ - vldr d9, [sp, #120] @ 0x78 │ │ │ │ - blx 673c8 │ │ │ │ - vldr d13, [sp, #120] @ 0x78 │ │ │ │ - ldr.w ip, [r4] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - vcvt.s32.f64 s26, d13 │ │ │ │ - cmp ip, r3 │ │ │ │ - blt.w 87a64 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - vcvt.s32.f64 s15, d12 │ │ │ │ - vcvt.s32.f64 s16, d8 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - vmov r1, s15 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 879fe │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - vmov r3, s16 │ │ │ │ - add r1, r0 │ │ │ │ - lsls r5, r0, #1 │ │ │ │ - add r3, r5 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - orrs.w r1, r1, sl │ │ │ │ - beq.n 8781a │ │ │ │ - vmov r1, s26 │ │ │ │ - add r1, r5 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - adds r1, r5, r0 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - vmov s15, r3 │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 87662 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - b.n 8756a │ │ │ │ - ldr.w r5, [pc, #2076] @ 88050 │ │ │ │ - add r2, sp, #136 @ 0x88 │ │ │ │ - ldr.w r3, [pc, #2076] @ 88054 │ │ │ │ - ldr.w r1, [pc, #2076] @ 88058 │ │ │ │ - add r5, pc │ │ │ │ - add r3, pc │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - strd r3, r3, [sp, #4] │ │ │ │ - str r4, [sp, #0] │ │ │ │ - add.w r8, r5, #4 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - add r5, sp, #120 @ 0x78 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r6, [sp, #52] @ 0x34 │ │ │ │ - add.w ip, sp, #116 @ 0x74 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str.w ip, [sp, #12] │ │ │ │ - mov r2, r6 │ │ │ │ - mov r1, r4 │ │ │ │ - str r0, [sp, #48] @ 0x30 │ │ │ │ - str.w r8, [sp, #8] │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - strd r5, r5, [sp] │ │ │ │ - str.w ip, [sp, #44] @ 0x2c │ │ │ │ - blx 66eac │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - mov r2, r4 │ │ │ │ - strd r8, r1, [sp, #12] │ │ │ │ - mov r1, r4 │ │ │ │ - str r0, [sp, #0] │ │ │ │ - strd r5, r5, [sp, #4] │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - vldr d11, [sp, #120] @ 0x78 │ │ │ │ - blx 5e54c │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - mov r3, r6 │ │ │ │ - strd r8, r1, [sp, #12] │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - str r0, [sp, #0] │ │ │ │ - mov r0, r1 │ │ │ │ - strd r5, r5, [sp, #4] │ │ │ │ - vldr d10, [sp, #120] @ 0x78 │ │ │ │ - blx 5e54c │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - mov r2, r6 │ │ │ │ - strd r8, r1, [sp, #20] │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str r1, [sp, #0] │ │ │ │ - mov r1, r4 │ │ │ │ - strd r5, r5, [sp, #12] │ │ │ │ - strd r5, r5, [sp, #4] │ │ │ │ - vldr d9, [sp, #120] @ 0x78 │ │ │ │ - blx 57078 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - mov r3, r4 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - mov r2, r4 │ │ │ │ - ldr.w r0, [pc, #1912] @ 8805c │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - strd r8, r1, [sp, #16] │ │ │ │ - add r0, pc │ │ │ │ - mov r1, r4 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - strd r5, r5, [sp, #8] │ │ │ │ - vldr d8, [sp, #120] @ 0x78 │ │ │ │ - blx 673c8 │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - mov r3, r4 │ │ │ │ - strd r8, r1, [sp, #16] │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr.w r1, [pc, #1872] @ 88060 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - add r1, pc │ │ │ │ - strd r5, r5, [sp, #8] │ │ │ │ - mov r0, r1 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r1, r4 │ │ │ │ - vldr d12, [sp, #120] @ 0x78 │ │ │ │ - blx 673c8 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - vcvt.s32.f64 s24, d12 │ │ │ │ - vldr d6, [sp, #120] @ 0x78 │ │ │ │ - ldr.w ip, [r3] │ │ │ │ - cmp ip, r1 │ │ │ │ - blt.w 87ad0 │ │ │ │ - vcvt.s32.f64 s15, d11 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r5, [sp, #96] @ 0x60 │ │ │ │ - vcvt.s32.f64 s16, d8 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - subs r0, r5, #0 │ │ │ │ - it ne │ │ │ │ - movne r0, #1 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - vmov r5, s15 │ │ │ │ - cbz r3, 87992 │ │ │ │ - ldr.w ip, [r4] │ │ │ │ - vmov r3, s16 │ │ │ │ - add r5, ip │ │ │ │ - mov.w r1, ip, lsl #1 │ │ │ │ - add r3, r1 │ │ │ │ - cmp r3, r5 │ │ │ │ - it lt │ │ │ │ - movlt r3, r5 │ │ │ │ - orrs.w r0, r0, r9 │ │ │ │ - beq.n 87980 │ │ │ │ - vmov r0, s24 │ │ │ │ - add r0, r1 │ │ │ │ - cmp r3, r0 │ │ │ │ - it lt │ │ │ │ - movlt r3, r0 │ │ │ │ - add r1, ip │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - vmov s15, r3 │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 87662 │ │ │ │ - vcvt.s32.f64 s14, d6 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - vcvt.s32.f64 s15, d10 │ │ │ │ - subs r1, r3, #0 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - it ne │ │ │ │ - movne r1, #1 │ │ │ │ - tst r3, r1 │ │ │ │ - vmov lr, s14 │ │ │ │ - beq.w 87b7a │ │ │ │ - vmov r3, s15 │ │ │ │ - ldr.w r8, [r4] │ │ │ │ - vmov r0, s16 │ │ │ │ - add r5, r8 │ │ │ │ - mov.w r1, r8, lsl #1 │ │ │ │ - add r3, r8 │ │ │ │ - cmp r3, r5 │ │ │ │ - add r0, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r5 │ │ │ │ - add.w r5, r1, lr │ │ │ │ - cmp r0, r3 │ │ │ │ - add r1, ip │ │ │ │ - it lt │ │ │ │ - movlt r0, r3 │ │ │ │ - mul.w r3, r8, r8 │ │ │ │ - mla ip, r8, ip, r3 │ │ │ │ - cmp r5, r0 │ │ │ │ - ite ge │ │ │ │ - addge r3, r3, r5 │ │ │ │ - addlt r3, r3, r0 │ │ │ │ - mov r0, ip │ │ │ │ - cmp r0, r1 │ │ │ │ - it lt │ │ │ │ - movlt r0, r1 │ │ │ │ - cmp r3, r0 │ │ │ │ - it lt │ │ │ │ - movlt r3, r0 │ │ │ │ - vmov s15, r3 │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 87662 │ │ │ │ - vcvt.s32.f64 s14, d9 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - vcvt.s32.f64 s15, d11 │ │ │ │ - subs r0, r3, #0 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - it ne │ │ │ │ - movne r0, #1 │ │ │ │ - tst r3, r0 │ │ │ │ - vmov lr, s14 │ │ │ │ - beq.w 87b28 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - vmov r0, s16 │ │ │ │ - ldr r5, [r3, #0] │ │ │ │ - vmov r3, s15 │ │ │ │ - add r1, r5 │ │ │ │ - add r3, r5 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - lsls r1, r5, #1 │ │ │ │ - add r0, r1 │ │ │ │ - add lr, r1 │ │ │ │ - cmp r0, r3 │ │ │ │ - add r1, ip │ │ │ │ - it lt │ │ │ │ - movlt r0, r3 │ │ │ │ - mul.w r3, r5, r5 │ │ │ │ - mla r5, r5, ip, r3 │ │ │ │ - cmp lr, r0 │ │ │ │ - ite ge │ │ │ │ - addge r3, lr │ │ │ │ - addlt r3, r3, r0 │ │ │ │ - cmp r5, r1 │ │ │ │ - it lt │ │ │ │ - movlt r5, r1 │ │ │ │ - cmp r3, r5 │ │ │ │ - it lt │ │ │ │ - movlt r3, r5 │ │ │ │ - vmov s15, r3 │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 87662 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - mov r1, r4 │ │ │ │ - ldr.w sl, [sp, #32] │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - mov r0, sl │ │ │ │ - strd r5, r2, [sp, #16] │ │ │ │ - strd r5, r5, [sp, #8] │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - blx 57078 │ │ │ │ - vldr d7, [sp, #120] @ 0x78 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - vcvt.s32.f64 s15, d7 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - vmov r2, s15 │ │ │ │ - add.w sl, r2, r3 │ │ │ │ - orrs.w r2, r8, r9 │ │ │ │ - bne.w 87cd0 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w 87c90 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.w 87be4 │ │ │ │ - mov r3, sl │ │ │ │ - cmp r3, #1 │ │ │ │ - mov.w r1, #1 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - vmov s15, r3 │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 87662 │ │ │ │ - mov r0, r3 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - strd r8, r3, [sp, #20] │ │ │ │ - strd r5, r5, [sp, #12] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - strd r5, r5, [sp, #4] │ │ │ │ - blx 57078 │ │ │ │ - vldr d7, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - vcvt.s32.f64 s15, d7 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - vmov r2, s15 │ │ │ │ - add.w r9, r2, r3 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - orrs.w r2, r2, sl │ │ │ │ - bne.w 87c52 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.n 87c0e │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.n 87bc0 │ │ │ │ - mov r3, r9 │ │ │ │ - b.n 87abc │ │ │ │ - mvn.w r2, #5 │ │ │ │ - movs r3, #6 │ │ │ │ - b.n 87554 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - tst r3, r5 │ │ │ │ - beq.w 87d0e │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - vmov r6, s26 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - vmov r3, s15 │ │ │ │ - add r1, r0 │ │ │ │ - lsls r5, r0, #1 │ │ │ │ - add r3, r0 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - vmov r1, s16 │ │ │ │ - add r1, r5 │ │ │ │ - cmp r1, r3 │ │ │ │ - it lt │ │ │ │ - movlt r1, r3 │ │ │ │ - add.w r3, r5, lr │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - add.w r1, ip, r5 │ │ │ │ - mov lr, r3 │ │ │ │ - mul.w r3, r0, r0 │ │ │ │ - mla r0, r0, ip, r3 │ │ │ │ - add r5, r6 │ │ │ │ - cmp r5, lr │ │ │ │ - ite ge │ │ │ │ - addge r3, r3, r5 │ │ │ │ - addlt r3, lr │ │ │ │ - b.n 879e8 │ │ │ │ - tst r0, r3 │ │ │ │ - beq.w 87d56 │ │ │ │ - vmov r3, s15 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - vmov r1, s16 │ │ │ │ - vmov r6, s24 │ │ │ │ - add r5, r0 │ │ │ │ - add r3, r0 │ │ │ │ - cmp r3, r5 │ │ │ │ - it lt │ │ │ │ - movlt r3, r5 │ │ │ │ - lsls r5, r0, #1 │ │ │ │ - add r1, r5 │ │ │ │ - cmp r1, r3 │ │ │ │ - it lt │ │ │ │ - movlt r1, r3 │ │ │ │ - add.w r3, r5, lr │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - add.w r1, ip, r5 │ │ │ │ - mov lr, r3 │ │ │ │ - mul.w r3, r0, r0 │ │ │ │ - mla r0, r0, ip, r3 │ │ │ │ - b.n 87b6e │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 87558 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - vmov r0, s24 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - add r0, r3 │ │ │ │ - add r1, r3 │ │ │ │ - mov r3, r0 │ │ │ │ - cmp r0, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - cmp r3, r9 │ │ │ │ - it lt │ │ │ │ - movlt r3, r9 │ │ │ │ - vmov s15, r3 │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 87662 │ │ │ │ - vmov r0, s26 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - add r1, r3 │ │ │ │ - add r0, r3 │ │ │ │ - cmp r0, r1 │ │ │ │ - mov r3, r0 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - cmp r3, sl │ │ │ │ - it lt │ │ │ │ - movlt r3, sl │ │ │ │ - vmov s15, r3 │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 87662 │ │ │ │ - mvn.w r2, #8 │ │ │ │ - movs r3, #9 │ │ │ │ - b.n 87554 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr.w r3, [pc, #1096] @ 88064 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - ldr.w r0, [pc, #1092] @ 88068 │ │ │ │ - add r3, pc │ │ │ │ - adds r3, #4 │ │ │ │ - mov r1, r2 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r0, pc │ │ │ │ - mov r3, r4 │ │ │ │ - strd r5, r5, [sp, #8] │ │ │ │ - blx 673c8 │ │ │ │ - vldr d7, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - vcvt.s32.f64 s15, d7 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - vmov r2, s15 │ │ │ │ - add r2, r3 │ │ │ │ - cmp r9, r2 │ │ │ │ - it lt │ │ │ │ - movlt r9, r2 │ │ │ │ - b.n 87b12 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r2, r4 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r4 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - str.w r8, [sp, #16] │ │ │ │ - strd r5, r5, [sp, #8] │ │ │ │ - blx 673c8 │ │ │ │ - vldr d7, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - str.w r9, [sp, #112] @ 0x70 │ │ │ │ - vcvt.s32.f64 s15, d7 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - vmov r2, s15 │ │ │ │ - add r2, r3 │ │ │ │ - cmp r9, r2 │ │ │ │ - it lt │ │ │ │ - movlt r9, r2 │ │ │ │ - b.n 87b0c │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r2, r4 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [pc, #972] @ (8806c ) │ │ │ │ - strd r5, r5, [sp, #8] │ │ │ │ - ldr r0, [pc, #972] @ (88070 ) │ │ │ │ - add r3, pc │ │ │ │ - ldr r5, [sp, #32] │ │ │ │ - adds r3, #4 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #16] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - blx 673c8 │ │ │ │ - vldr d7, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - vcvt.s32.f64 s15, d7 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - vmov r2, s15 │ │ │ │ - add r2, r3 │ │ │ │ - cmp sl, r2 │ │ │ │ - it lt │ │ │ │ - movlt sl, r2 │ │ │ │ - b.n 87aae │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r6, [sp, #32] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r6 │ │ │ │ - strd r5, r5, [sp, #8] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - blx 673c8 │ │ │ │ - vldr d7, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - str.w sl, [sp, #112] @ 0x70 │ │ │ │ - vcvt.s32.f64 s15, d7 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - vmov r2, s15 │ │ │ │ - add r2, r3 │ │ │ │ - cmp sl, r2 │ │ │ │ - it lt │ │ │ │ - movlt sl, r2 │ │ │ │ - b.n 87aa6 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - tst r0, r3 │ │ │ │ - beq.n 87d84 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - vmov r0, s15 │ │ │ │ - ldr r5, [r3, #0] │ │ │ │ - add r1, r5 │ │ │ │ - add r0, r5 │ │ │ │ - cmp r0, r1 │ │ │ │ - it lt │ │ │ │ - movlt r0, r1 │ │ │ │ - lsls r1, r5, #1 │ │ │ │ - mul.w r5, r5, r5 │ │ │ │ - vmov r3, s16 │ │ │ │ - add r3, r1 │ │ │ │ - cmp r3, r0 │ │ │ │ - it lt │ │ │ │ - movlt r3, r0 │ │ │ │ - add.w r0, r1, lr │ │ │ │ - cmp r0, r3 │ │ │ │ - ite ge │ │ │ │ - addge r5, r5, r0 │ │ │ │ - addlt r5, r5, r3 │ │ │ │ - add r1, ip │ │ │ │ - cmp r5, r1 │ │ │ │ - it lt │ │ │ │ - movlt r5, r1 │ │ │ │ - vmov s15, r5 │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 87662 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - subs r3, #0 │ │ │ │ - it ne │ │ │ │ - movne r3, #1 │ │ │ │ - tst r1, r3 │ │ │ │ - beq.n 87ddc │ │ │ │ - vmov r0, s15 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - add r5, r3 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - add r0, r3 │ │ │ │ - cmp r0, r5 │ │ │ │ - it lt │ │ │ │ - movlt r0, r5 │ │ │ │ - mul.w r5, r3, r3 │ │ │ │ - b.n 87d2c │ │ │ │ - mvn.w r2, #10 │ │ │ │ - movs r3, #11 │ │ │ │ - b.w 87554 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - tst r3, r5 │ │ │ │ - beq.n 87e1a │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - vmov r6, s26 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - vmov r3, s15 │ │ │ │ - add r1, r0 │ │ │ │ - lsls r5, r0, #1 │ │ │ │ - add r3, r0 │ │ │ │ - cmp r1, r3 │ │ │ │ - it lt │ │ │ │ - movlt r1, r3 │ │ │ │ - vmov r3, s16 │ │ │ │ - mul.w r0, r5, r0 │ │ │ │ - add r3, r5 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - add.w r1, r5, lr │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - add.w r1, ip, r5 │ │ │ │ - add r5, r6 │ │ │ │ - cmp r5, r3 │ │ │ │ - ite ge │ │ │ │ - addge r0, r0, r5 │ │ │ │ - addlt r0, r0, r3 │ │ │ │ - cmp r0, r1 │ │ │ │ - it lt │ │ │ │ - movlt r0, r1 │ │ │ │ - vmov s15, r0 │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 87662 │ │ │ │ - ldr r6, [sp, #100] @ 0x64 │ │ │ │ - tst r6, r3 │ │ │ │ - beq.n 87e5a │ │ │ │ - vmov r1, s15 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - vmov r3, s16 │ │ │ │ - vmov r6, s24 │ │ │ │ - add r5, r0 │ │ │ │ - add r1, r0 │ │ │ │ - cmp r1, r5 │ │ │ │ - it lt │ │ │ │ - movlt r1, r5 │ │ │ │ - lsls r5, r0, #1 │ │ │ │ - add r3, r5 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - add.w r1, r5, lr │ │ │ │ - cmp r3, r1 │ │ │ │ - mul.w r0, r5, r0 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - add.w r1, ip, r5 │ │ │ │ - add r5, r6 │ │ │ │ - b.n 87dc4 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - tst r3, r5 │ │ │ │ - beq.n 87e96 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - vmov r6, s26 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - vmov r3, s15 │ │ │ │ - add r1, r0 │ │ │ │ - lsls r5, r0, #1 │ │ │ │ - add r3, r0 │ │ │ │ - mul.w r0, r0, r0 │ │ │ │ - cmp r1, r3 │ │ │ │ - it lt │ │ │ │ - movlt r1, r3 │ │ │ │ - vmov r3, s16 │ │ │ │ - add r3, r5 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - add.w r1, r5, lr │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - add.w r1, ip, r5 │ │ │ │ - add r5, r6 │ │ │ │ - b.n 87dc4 │ │ │ │ - tst r0, r3 │ │ │ │ - beq.n 87ece │ │ │ │ - vmov r1, s15 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - vmov r3, s16 │ │ │ │ - vmov r6, s24 │ │ │ │ - add r5, r0 │ │ │ │ - add r1, r0 │ │ │ │ - cmp r1, r5 │ │ │ │ - it lt │ │ │ │ - movlt r1, r5 │ │ │ │ - lsls r5, r0, #1 │ │ │ │ - add r3, r5 │ │ │ │ - mul.w r0, r0, r0 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - add.w r1, r5, lr │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - add.w r1, ip, r5 │ │ │ │ - add r5, r6 │ │ │ │ - b.n 87dc4 │ │ │ │ - vcvt.s32.f64 s15, d10 │ │ │ │ - ldr r5, [sp, #108] @ 0x6c │ │ │ │ - tst r0, r5 │ │ │ │ - vmov r3, s15 │ │ │ │ - beq.n 87ef8 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - add r1, r0 │ │ │ │ - add r3, r0 │ │ │ │ - cmp r1, r3 │ │ │ │ - it lt │ │ │ │ - movlt r1, r3 │ │ │ │ - vmov r3, s16 │ │ │ │ - add.w r5, lr, r0, lsl #1 │ │ │ │ - add.w r3, r3, r0, lsl #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - add.w r1, ip, r0, lsl #1 │ │ │ │ - mul.w r0, r0, r0 │ │ │ │ - b.n 87dc4 │ │ │ │ - vcvt.s32.f64 s15, d9 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - subs.w r8, r3, #0 │ │ │ │ - it ne │ │ │ │ - movne.w r8, #1 │ │ │ │ - tst.w r1, r8 │ │ │ │ - vmov r3, s15 │ │ │ │ - beq.n 87f56 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - add r3, r0 │ │ │ │ - add r5, r0 │ │ │ │ - cmp r3, r5 │ │ │ │ - it lt │ │ │ │ - movlt r3, r5 │ │ │ │ - mov r1, r3 │ │ │ │ - b.n 87eb2 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n 87f9c │ │ │ │ - ldr r0, [sp, #108] @ 0x6c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n 87f9c │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - add r1, r0 │ │ │ │ - add r3, r0 │ │ │ │ - cmp r1, r3 │ │ │ │ - add.w r5, lr, r0, lsl #1 │ │ │ │ - it lt │ │ │ │ - movlt r1, r3 │ │ │ │ - vmov r3, s16 │ │ │ │ - add.w r3, r3, r0, lsl #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - add.w r1, ip, r0, lsl #1 │ │ │ │ - cmp r5, r3 │ │ │ │ - it lt │ │ │ │ - movlt r5, r3 │ │ │ │ - lsls r3, r0, #1 │ │ │ │ - mul.w r3, r0, r3 │ │ │ │ - vmov r6, s26 │ │ │ │ - add.w r0, r6, r0, lsl #1 │ │ │ │ - cmp r0, r5 │ │ │ │ - ite ge │ │ │ │ - addge r3, r3, r0 │ │ │ │ - addlt r3, r3, r5 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - vmov s15, r3 │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - b.w 87662 │ │ │ │ - ldr r1, [sp, #100] @ 0x64 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.n 87fd4 │ │ │ │ - cmp.w r8, #0 │ │ │ │ - beq.n 87fd4 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - vmov r6, s24 │ │ │ │ - add r3, r0 │ │ │ │ - add r5, r0 │ │ │ │ - cmp r3, r5 │ │ │ │ - it lt │ │ │ │ - movlt r3, r5 │ │ │ │ - add.w r5, lr, r0, lsl #1 │ │ │ │ - mov r1, r3 │ │ │ │ - vmov r3, s16 │ │ │ │ - add.w r3, r3, r0, lsl #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - add.w r1, ip, r0, lsl #1 │ │ │ │ - cmp r5, r3 │ │ │ │ - it lt │ │ │ │ - movlt r5, r3 │ │ │ │ - lsls r3, r0, #1 │ │ │ │ - mul.w r3, r0, r3 │ │ │ │ - b.n 87f38 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - ldr r0, [sp, #80] @ 0x50 │ │ │ │ - cbz r0, 88010 │ │ │ │ - ldr r0, [sp, #108] @ 0x6c │ │ │ │ - cbz r0, 88010 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - add r1, r0 │ │ │ │ - add r3, r0 │ │ │ │ - cmp r1, r3 │ │ │ │ - add.w r5, lr, r0, lsl #1 │ │ │ │ - it lt │ │ │ │ - movlt r1, r3 │ │ │ │ - vmov r3, s16 │ │ │ │ - add.w r3, r3, r0, lsl #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - add.w r1, ip, r0, lsl #1 │ │ │ │ - cmp r5, r3 │ │ │ │ - it lt │ │ │ │ - movlt r5, r3 │ │ │ │ - mul.w r3, r0, r0 │ │ │ │ - b.n 87f34 │ │ │ │ - cbz r0, 88010 │ │ │ │ - cmp.w r8, #0 │ │ │ │ - beq.n 88010 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - vmov r6, s24 │ │ │ │ - add r3, r0 │ │ │ │ - add r5, r0 │ │ │ │ - cmp r3, r5 │ │ │ │ - it lt │ │ │ │ - movlt r3, r5 │ │ │ │ - add.w r5, lr, r0, lsl #1 │ │ │ │ - mov r1, r3 │ │ │ │ - vmov r3, s16 │ │ │ │ - add.w r3, r3, r0, lsl #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - add.w r1, ip, r0, lsl #1 │ │ │ │ - cmp r5, r3 │ │ │ │ - it lt │ │ │ │ - movlt r5, r3 │ │ │ │ - mul.w r3, r0, r0 │ │ │ │ - b.n 87f38 │ │ │ │ - movs r1, #1 │ │ │ │ - vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ - b.w 87662 │ │ │ │ - nop │ │ │ │ - stc 0, cr0, [r0], #380 @ 0x17c │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - lsls r0, r6, #23 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - lsls r6, r4, #23 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - lsls r2, r3, #23 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - lsls r6, r1, #22 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - lsrs r0, r1, #5 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xeb9e005f │ │ │ │ - ldr r3, [pc, #112] @ (880b0 ) │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - strh r2, [r5, #42] @ 0x2a │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - lsls r2, r0, #31 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - lsls r0, r1, #12 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - lsls r4, r4, #11 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldr r1, [pc, #760] @ (8834c ) │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - strh r4, [r1, #32] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - lsls r4, r4, #25 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - lsls r0, r4, #6 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - lsls r6, r7, #5 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - cmp r8, fp │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - mcr2 0, 3, r0, cr4, cr14, {2} │ │ │ │ - cmp r0, fp │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - stc2l 0, cr0, [r2, #376]! @ 0x178 │ │ │ │ - │ │ │ │ -00088074 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r4, [pc, #336] @ (881d8 ) │ │ │ │ - sub sp, #24 │ │ │ │ - ldr r2, [pc, #336] @ (881dc ) │ │ │ │ - mov r9, r3 │ │ │ │ - add r4, pc │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r6, [sp, #76] @ 0x4c │ │ │ │ - mov r5, r0 │ │ │ │ - ldr.w sl, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #320] @ (881e0 ) │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - mov.w r2, #0 │ │ │ │ - str r3, [r6, #0] │ │ │ │ - add r1, pc │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r8, [sl] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n 88160 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 8812e │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - blt.n 88176 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n 8817e │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 88192 │ │ │ │ - ldr r0, [pc, #264] @ (881e4 ) │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [pc, #264] @ (881e8 ) │ │ │ │ - mov r3, r4 │ │ │ │ - add r0, pc │ │ │ │ - adds r5, r0, #4 │ │ │ │ - add r1, pc │ │ │ │ - strd r5, r5, [sp, #4] │ │ │ │ - str r5, [sp, #0] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - movs r1, #0 │ │ │ │ - mul.w r0, r2, r0 │ │ │ │ - vmov s15, r0 │ │ │ │ - movs r0, #0 │ │ │ │ - strd r0, r1, [r7, #8] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vstr d7, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 88192 │ │ │ │ - cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ - beq.n 881ce │ │ │ │ - mov.w r0, #512 @ 0x200 │ │ │ │ - cbnz r2, 88146 │ │ │ │ - movs r2, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - movt r3, #16368 @ 0x3ff0 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - strd r2, r3, [r7] │ │ │ │ - b.n 88146 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str r2, [r6, #0] │ │ │ │ - ldr r0, [pc, #180] @ (881ec ) │ │ │ │ - add r1, sp, #16 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #168] @ (881f0 ) │ │ │ │ - ldr r3, [pc, #144] @ (881dc ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 881d2 │ │ │ │ - add sp, #24 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r1, [pc, #144] @ (881f4 ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 880b8 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 88134 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 88134 │ │ │ │ - cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ - ittt ne │ │ │ │ - mvnne.w r2, #8 │ │ │ │ - movne r3, #9 │ │ │ │ - strne r2, [r6, #0] │ │ │ │ - bne.n 88136 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cbz r3, 88196 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 88136 │ │ │ │ - ldr r0, [pc, #96] @ (881f8 ) │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [pc, #96] @ (881fc ) │ │ │ │ - mov r3, r4 │ │ │ │ - add r0, pc │ │ │ │ - adds r5, r0, #4 │ │ │ │ - add r1, pc │ │ │ │ - strd r5, r5, [sp, #4] │ │ │ │ - str r5, [sp, #0] │ │ │ │ - movs r5, #0 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - movs r4, #0 │ │ │ │ - strd r4, r5, [r7, #8] │ │ │ │ - mul.w r0, r2, r0 │ │ │ │ - vmov s15, r0 │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vstr d7, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 88192 │ │ │ │ - movs r0, #112 @ 0x70 │ │ │ │ - b.n 88146 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - b.n 882e4 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - add r4, pc, #560 @ (adr r4, 88414 ) │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - asrs r2, r4 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - stc2l 0, cr0, [sl, #376] @ 0x178 │ │ │ │ - ldc2l 0, cr0, [r4, #-376]! @ 0xfffffe88 │ │ │ │ - svc 198 @ 0xc6 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - strh.w r0, [r0, lr, lsl #1] │ │ │ │ - eors r6, r4 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - stc2 0, cr0, [lr, #-376] @ 0xfffffe88 │ │ │ │ - │ │ │ │ -00088200 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r2, [pc, #972] @ (885e0 ) │ │ │ │ - ldr r3, [pc, #972] @ (885e4 ) │ │ │ │ - sub sp, #60 @ 0x3c │ │ │ │ - add r2, pc │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #968] @ (885e8 ) │ │ │ │ - mov r9, r0 │ │ │ │ - ldr.w r8, [sp, #136] @ 0x88 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - add r1, pc │ │ │ │ - ldr r2, [sp, #108] @ 0x6c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - movs r3, #0 │ │ │ │ - str.w r3, [r8] │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r6, [r4, #0] │ │ │ │ - str r2, [sp, #28] │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - str r2, [sp, #32] │ │ │ │ - str r3, [sp, #20] │ │ │ │ - str r6, [sp, #36] @ 0x24 │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #916] @ (885ec ) │ │ │ │ - mov sl, r0 │ │ │ │ - mov r0, r9 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #908] @ (885f0 ) │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r9 │ │ │ │ - add r1, pc │ │ │ │ - orr.w fp, sl, r7 │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #896] @ (885f4 ) │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r9 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - orr.w r2, r6, r0 │ │ │ │ - orrs.w r2, r2, fp │ │ │ │ - beq.w 883a8 │ │ │ │ - ldr.w r9, [r4] │ │ │ │ - cmp.w r9, #0 │ │ │ │ - blt.w 883de │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - str r1, [sp, #44] @ 0x2c │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.w 883e6 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - mov r3, r9 │ │ │ │ - cmp r3, #1 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - blt.w 883ee │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ - ldr r2, [r1, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.w 883f6 │ │ │ │ - ldrd r3, r1, [sp, #32] │ │ │ │ - cmp r3, r1 │ │ │ │ - it ge │ │ │ │ - movge r3, r1 │ │ │ │ - vmov s14, r3 │ │ │ │ - cmp.w fp, #0 │ │ │ │ - bne.w 883fe │ │ │ │ - cbz r6, 882e2 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - cmp r9, r3 │ │ │ │ - bge.w 88e12 │ │ │ │ - cmp r9, r2 │ │ │ │ - bgt.w 883f6 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w 88424 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 8856a │ │ │ │ - cmp.w r9, #0 │ │ │ │ - beq.w 88442 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 88442 │ │ │ │ - vcvt.f64.s32 d7, s14 │ │ │ │ - vmov.f64 d6, #20 @ 0x40a00000 5.0 │ │ │ │ - vmov.f64 d5, #49 @ 0x41880000 17.0 │ │ │ │ - vmov.f64 d3, #34 @ 0x41100000 9.0 │ │ │ │ - vmov.f64 d4, #8 @ 0x40400000 3.0 │ │ │ │ - cmp r9, r3 │ │ │ │ - vmul.f64 d5, d7, d5 │ │ │ │ - vmul.f64 d7, d7, d6 │ │ │ │ - vdiv.f64 d6, d5, d3 │ │ │ │ - vdiv.f64 d5, d7, d4 │ │ │ │ - vcvt.s32.f64 s12, d6 │ │ │ │ - vcvt.s32.f64 s10, d5 │ │ │ │ - blt.w 88454 │ │ │ │ - vmov r3, s12 │ │ │ │ - cmp r9, r3 │ │ │ │ - blt.w 8862c │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w 8885c │ │ │ │ - cmp r6, #0 │ │ │ │ - bne.w 88a00 │ │ │ │ - cmp r7, #0 │ │ │ │ - bne.w 88c46 │ │ │ │ - cmp.w sl, #0 │ │ │ │ - bne.w 88f2c │ │ │ │ - vldr s14, [pc, #636] @ 885dc │ │ │ │ - vmov r9, s14 │ │ │ │ - vcvt.f64.s32 d7, s14 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - movs r0, #0 │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - movs r1, #0 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - strd r0, r1, [r2, #8] │ │ │ │ - cmp.w r3, #4294967295 @ 0xffffffff │ │ │ │ - it ne │ │ │ │ - cmpne r3, r9 │ │ │ │ - vstr d7, [r2] │ │ │ │ - ittt lt │ │ │ │ - movlt r3, #13 │ │ │ │ - mvnlt.w r2, #12 │ │ │ │ - strlt.w r2, [r8] │ │ │ │ - blt.n 883b2 │ │ │ │ - adds r3, #1 │ │ │ │ - beq.n 88450 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n 8844c │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 883c2 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #580] @ (885f8 ) │ │ │ │ - add r1, sp, #48 @ 0x30 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #568] @ (885fc ) │ │ │ │ - ldr r3, [pc, #540] @ (885e4 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 89066 │ │ │ │ - add sp, #60 @ 0x3c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n 883ae │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 883ae │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 883ae │ │ │ │ - mvn.w r2, #7 │ │ │ │ - movs r3, #8 │ │ │ │ - b.n 883ae │ │ │ │ - cmp r9, r2 │ │ │ │ - bgt.n 883f6 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n 88424 │ │ │ │ - cmp.w sl, #0 │ │ │ │ - bne.n 8842c │ │ │ │ - cbnz r7, 88438 │ │ │ │ - cmp r6, #0 │ │ │ │ - beq.w 882ec │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - cmp r9, r2 │ │ │ │ - it ge │ │ │ │ - cmpge r2, r3 │ │ │ │ - ble.w 882ec │ │ │ │ - mvn.w r2, #9 │ │ │ │ - movs r3, #10 │ │ │ │ - b.n 883ae │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bgt.n 88424 │ │ │ │ - cmp r7, #0 │ │ │ │ - beq.w 882ec │ │ │ │ - vmov r2, s14 │ │ │ │ - cmp r3, r2 │ │ │ │ - blt.n 88424 │ │ │ │ - b.n 88412 │ │ │ │ - mov.w r9, #1 │ │ │ │ - vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ - b.n 88368 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - b.n 883c2 │ │ │ │ - movs r0, #112 @ 0x70 │ │ │ │ - b.n 883c2 │ │ │ │ - vmov r2, s12 │ │ │ │ - cmp r3, r2 │ │ │ │ - blt.w 8856e │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w 888ae │ │ │ │ - cmp r6, #0 │ │ │ │ - bne.w 888fa │ │ │ │ - cmp r7, #0 │ │ │ │ - bne.w 88d44 │ │ │ │ - cmp.w sl, #0 │ │ │ │ - beq.w 8835c │ │ │ │ - ldr r3, [pc, #388] @ (88600 ) │ │ │ │ - ldr r2, [pc, #392] @ (88604 ) │ │ │ │ - add r3, pc │ │ │ │ - ldr r1, [pc, #392] @ (88608 ) │ │ │ │ - mov sl, r3 │ │ │ │ - adds r6, r3, #4 │ │ │ │ - add r2, pc │ │ │ │ - add r1, pc │ │ │ │ - mov r3, r4 │ │ │ │ - strd r6, r6, [sp, #4] │ │ │ │ - mov r0, sl │ │ │ │ - str r5, [sp, #0] │ │ │ │ - mov fp, r2 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r1, [pc, #368] @ (8860c ) │ │ │ │ - mla r0, r0, r9, r9 │ │ │ │ - strd r4, r6, [sp, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r5, [sp, #0] │ │ │ │ - add r1, pc │ │ │ │ - mov r2, fp │ │ │ │ - str r0, [sp, #48] @ 0x30 │ │ │ │ - mov r0, sl │ │ │ │ - ldr.w r9, [r5] │ │ │ │ - ldr r7, [r4, #0] │ │ │ │ - blx 5fe70 │ │ │ │ - strd r6, r6, [sp, #4] │ │ │ │ - mov r2, fp │ │ │ │ - str r4, [sp, #0] │ │ │ │ - ldr r1, [pc, #332] @ (88610 ) │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - mla r7, r0, r9, r7 │ │ │ │ - add r1, pc │ │ │ │ - mov r0, sl │ │ │ │ - mov.w r9, r3, lsl #1 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - cmp r7, r3 │ │ │ │ - it lt │ │ │ │ - movlt r7, r3 │ │ │ │ - mov r3, r4 │ │ │ │ - str r7, [sp, #48] @ 0x30 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - mla r3, r0, r9, r9 │ │ │ │ - ldr.w r9, [pc, #300] @ 88614 │ │ │ │ - mov r0, sl │ │ │ │ - cmp r3, r2 │ │ │ │ - strd r4, r6, [sp, #4] │ │ │ │ - it lt │ │ │ │ - movlt r3, r2 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - ldr r2, [pc, #284] @ (88618 ) │ │ │ │ - add r9, pc │ │ │ │ - ldr r7, [r4, #0] │ │ │ │ - mov r1, r9 │ │ │ │ - add r2, pc │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - mov r3, r4 │ │ │ │ - blx 5fe70 │ │ │ │ - mov r3, r0 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - mov r1, r9 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - mov r0, sl │ │ │ │ - mul.w r3, r7, r3 │ │ │ │ - strd r4, r4, [sp] │ │ │ │ - add.w r3, r3, r7, lsl #1 │ │ │ │ - ldr r7, [r4, #0] │ │ │ │ - cmp r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, r2 │ │ │ │ - ldr r2, [pc, #240] @ (8861c ) │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - mov r3, r4 │ │ │ │ - add r2, pc │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mul.w r6, r0, r7 │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - add.w r6, r6, r7, lsl #1 │ │ │ │ - mul.w r7, r1, r1 │ │ │ │ - cmp r6, r0 │ │ │ │ - ite ge │ │ │ │ - addge r2, r7, r6 │ │ │ │ - addlt r2, r7, r0 │ │ │ │ - add.w r7, r7, r1, lsl #1 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - add.w r9, r7, r1 │ │ │ │ - cmp r2, r9 │ │ │ │ - it lt │ │ │ │ - movlt r2, r9 │ │ │ │ - vmov s14, r2 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 88364 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 883b2 │ │ │ │ - vmov r2, s10 │ │ │ │ - mov.w fp, r9, lsl #1 │ │ │ │ - str r5, [sp, #0] │ │ │ │ - add r9, r3 │ │ │ │ - cmp r3, r2 │ │ │ │ - blt.w 886fe │ │ │ │ - ldr r0, [pc, #156] @ (88620 ) │ │ │ │ - ldr r2, [pc, #160] @ (88624 ) │ │ │ │ - ldr r1, [pc, #160] @ (88628 ) │ │ │ │ - add r0, pc │ │ │ │ - adds r3, r0, #4 │ │ │ │ - add r2, pc │ │ │ │ - str r3, [sp, #32] │ │ │ │ - add r1, pc │ │ │ │ - strd r3, r3, [sp, #4] │ │ │ │ - mov r3, r4 │ │ │ │ - str r0, [sp, #28] │ │ │ │ + mov r3, r4 │ │ │ │ + str r0, [sp, #28] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mla r0, r9, r0, fp │ │ │ │ ldr.w fp, [r5] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ add.w r9, r3, fp │ │ │ │ cmp r6, #0 │ │ │ │ - bne.w 88b9e │ │ │ │ + bne.w 87c26 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 88eea │ │ │ │ + bne.w 87f72 │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.w 89024 │ │ │ │ + bne.w 880ac │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r0, r9 │ │ │ │ it lt │ │ │ │ movlt r0, r9 │ │ │ │ vmov s14, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 88364 │ │ │ │ - b.n 8856a │ │ │ │ + beq.w 873ec │ │ │ │ + b.n 875f2 │ │ │ │ nop │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - udf #248 @ 0xf8 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ + mrc 0, 3, r0, cr0, cr15, {2} │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str.w r0, [lr, lr, lsl #1] │ │ │ │ - ldrb.w r0, [ip, lr, lsl #1] │ │ │ │ - ldrb.w r0, [r4, lr, lsl #1] │ │ │ │ - strb.w r0, [r8, lr, lsl #1] │ │ │ │ - @ instruction: 0xfb18005e │ │ │ │ - ble.n 88694 │ │ │ │ + lsls r6, r6, #31 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r5, #144 @ 0x90 │ │ │ │ + lsls r4, r0, #31 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r4, r7, #30 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r0, r6, #30 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsrs r0, r5, #10 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + stcl 0, cr0, [r2], {95} @ 0x5f │ │ │ │ + ldr r4, [pc, #992] @ (87a6c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf538005e │ │ │ │ - vld1.8 @ instruction: 0xf9a2005e │ │ │ │ - @ instruction: 0xfa22005e │ │ │ │ - vst4.16 {d16-d19}, [r8 :64], lr │ │ │ │ - ldr??.w r0, [lr, lr, lsl #1] │ │ │ │ - sub.w r0, r0, #14548992 @ 0xde0000 │ │ │ │ - sbc.w r0, lr, #14548992 @ 0xde0000 │ │ │ │ - subs r4, #134 @ 0x86 │ │ │ │ + lsls r4, r0, #19 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsrs r2, r2, #5 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsrs r2, r6, #6 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsrs r0, r6, #3 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsrs r6, r7, #3 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r0, r7, #20 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r6, r0, #20 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r3, [pc, #952] @ (87a64 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bics.w r0, r2, #14548992 @ 0xde0000 │ │ │ │ - strb.w r0, [r2, #94] @ 0x5e │ │ │ │ + lsls r6, r7, #14 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsrs r2, r5, #32 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ vmov r2, s10 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #0] │ │ │ │ mov.w fp, r3, lsl #1 │ │ │ │ add r3, r9 │ │ │ │ cmp r9, r2 │ │ │ │ str r3, [sp, #24] │ │ │ │ - blt.w 887ba │ │ │ │ - ldr.w r0, [pc, #2600] @ 8906c │ │ │ │ - ldr.w r2, [pc, #2600] @ 89070 │ │ │ │ - ldr.w r1, [pc, #2600] @ 89074 │ │ │ │ + blt.w 87842 │ │ │ │ + ldr.w r0, [pc, #2600] @ 880f4 │ │ │ │ + ldr.w r2, [pc, #2600] @ 880f8 │ │ │ │ + ldr.w r1, [pc, #2600] @ 880fc │ │ │ │ add r0, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -51543,23 +49943,23 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov.w fp, r2, lsl #1 │ │ │ │ add.w r9, fp, r3 │ │ │ │ cmp r6, #0 │ │ │ │ - bne.w 88ad8 │ │ │ │ + bne.w 87b60 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 88e64 │ │ │ │ + bne.w 87eec │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.n 885c4 │ │ │ │ - ldr.w r6, [pc, #2536] @ 89078 │ │ │ │ + beq.n 8764c │ │ │ │ + ldr.w r6, [pc, #2536] @ 88100 │ │ │ │ mov r3, r5 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr.w r2, [pc, #2532] @ 8907c │ │ │ │ + ldr.w r2, [pc, #2532] @ 88104 │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -51574,15 +49974,15 @@ │ │ │ │ ldr r6, [r5, #0] │ │ │ │ ldr r7, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr.w r2, [pc, #2480] @ 89080 │ │ │ │ + ldr.w r2, [pc, #2480] @ 88108 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ mla r6, r0, r7, r6 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -51590,19 +49990,19 @@ │ │ │ │ movlt r3, r9 │ │ │ │ cmp r6, r3 │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ vmov s14, r6 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 88364 │ │ │ │ - b.n 8856a │ │ │ │ - ldr.w r0, [pc, #2436] @ 89084 │ │ │ │ - ldr.w r2, [pc, #2436] @ 89088 │ │ │ │ - ldr.w r1, [pc, #2436] @ 8908c │ │ │ │ + beq.w 873ec │ │ │ │ + b.n 875f2 │ │ │ │ + ldr.w r0, [pc, #2436] @ 8810c │ │ │ │ + ldr.w r2, [pc, #2436] @ 88110 │ │ │ │ + ldr.w r1, [pc, #2436] @ 88114 │ │ │ │ add r0, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -51612,23 +50012,23 @@ │ │ │ │ mla r0, r9, r0, fp │ │ │ │ ldr.w fp, [r5] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ add.w r9, r3, fp │ │ │ │ cmp r6, #0 │ │ │ │ - bne.w 88bfe │ │ │ │ + bne.w 87c86 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 88ea8 │ │ │ │ + bne.w 87f30 │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.w 885c4 │ │ │ │ - ldr.w r6, [pc, #2372] @ 89090 │ │ │ │ + beq.w 8764c │ │ │ │ + ldr.w r6, [pc, #2372] @ 88118 │ │ │ │ mov r3, r5 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr.w r2, [pc, #2368] @ 89094 │ │ │ │ + ldr.w r2, [pc, #2368] @ 8811c │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -51640,15 +50040,15 @@ │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r4, r5, [sp] │ │ │ │ mla r3, r0, fp, r3 │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #2320] @ 89098 │ │ │ │ + ldr.w r2, [pc, #2320] @ 88120 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mul.w r3, r0, r6 │ │ │ │ @@ -51658,19 +50058,19 @@ │ │ │ │ add.w r3, r3, r6, lsl #1 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ vmov s14, r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 88364 │ │ │ │ - b.n 8856a │ │ │ │ - ldr.w r0, [pc, #2272] @ 8909c │ │ │ │ - ldr.w r2, [pc, #2272] @ 890a0 │ │ │ │ - ldr.w r1, [pc, #2272] @ 890a4 │ │ │ │ + beq.w 873ec │ │ │ │ + b.n 875f2 │ │ │ │ + ldr.w r0, [pc, #2272] @ 88124 │ │ │ │ + ldr.w r2, [pc, #2272] @ 88128 │ │ │ │ + ldr.w r1, [pc, #2272] @ 8812c │ │ │ │ add r0, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -51681,23 +50081,23 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov.w fp, r2, lsl #1 │ │ │ │ add.w r9, fp, r3 │ │ │ │ cmp r6, #0 │ │ │ │ - bne.w 88b58 │ │ │ │ + bne.w 87be0 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 88e20 │ │ │ │ + bne.w 87ea8 │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.w 885c4 │ │ │ │ - ldr.w r6, [pc, #2208] @ 890a8 │ │ │ │ + beq.w 8764c │ │ │ │ + ldr.w r6, [pc, #2208] @ 88130 │ │ │ │ mov r3, r5 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr.w r2, [pc, #2200] @ 890ac │ │ │ │ + ldr.w r2, [pc, #2200] @ 88134 │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -51712,55 +50112,55 @@ │ │ │ │ ldr r6, [r5, #0] │ │ │ │ ldr r7, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr.w r2, [pc, #2148] @ 890b0 │ │ │ │ + ldr.w r2, [pc, #2148] @ 88138 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ mla r6, r0, r7, r6 │ │ │ │ - b.n 886e0 │ │ │ │ - ldr.w r6, [pc, #2132] @ 890b4 │ │ │ │ + b.n 87768 │ │ │ │ + ldr.w r6, [pc, #2132] @ 8813c │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r9, [pc, #2132] @ 890b8 │ │ │ │ - ldr.w r1, [pc, #2132] @ 890bc │ │ │ │ + ldr.w r9, [pc, #2132] @ 88140 │ │ │ │ + ldr.w r1, [pc, #2132] @ 88144 │ │ │ │ add r6, pc │ │ │ │ add r9, pc │ │ │ │ adds r7, r6, #4 │ │ │ │ add r1, pc │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w r1, [pc, #2100] @ 890c0 │ │ │ │ + ldr.w r1, [pc, #2100] @ 88148 │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ add.w r9, r3, r3, lsl #1 │ │ │ │ - b.n 886e0 │ │ │ │ - ldr.w r6, [pc, #2068] @ 890c4 │ │ │ │ + b.n 87768 │ │ │ │ + ldr.w r6, [pc, #2068] @ 8814c │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w sl, [pc, #2064] @ 890c8 │ │ │ │ - ldr.w r1, [pc, #2064] @ 890cc │ │ │ │ + ldr.w sl, [pc, #2064] @ 88150 │ │ │ │ + ldr.w r1, [pc, #2064] @ 88154 │ │ │ │ add r6, pc │ │ │ │ add sl, pc │ │ │ │ adds r7, r6, #4 │ │ │ │ add r1, pc │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -51769,74 +50169,74 @@ │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mla r0, r0, r9, r9 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r1, [pc, #2024] @ 890d0 │ │ │ │ + ldr.w r1, [pc, #2024] @ 88158 │ │ │ │ mov r2, sl │ │ │ │ lsls r6, r6, #1 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ - b.n 888a8 │ │ │ │ - ldr.w r6, [pc, #2008] @ 890d4 │ │ │ │ + b.n 87930 │ │ │ │ + ldr.w r6, [pc, #2008] @ 8815c │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w sl, [pc, #2004] @ 890d8 │ │ │ │ - ldr.w r1, [pc, #2004] @ 890dc │ │ │ │ + ldr.w sl, [pc, #2004] @ 88160 │ │ │ │ + ldr.w r1, [pc, #2004] @ 88164 │ │ │ │ add r6, pc │ │ │ │ add sl, pc │ │ │ │ adds r7, r6, #4 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ - ldr.w r1, [pc, #1984] @ 890e0 │ │ │ │ + ldr.w r1, [pc, #1984] @ 88168 │ │ │ │ mla r0, r0, r9, r9 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r9, [r4] │ │ │ │ blx 5fe70 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr.w sl, [pc, #1948] @ 890e4 │ │ │ │ + ldr.w sl, [pc, #1948] @ 8816c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ mov r0, r6 │ │ │ │ add sl, pc │ │ │ │ mov.w r9, r1, lsl #1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ - ldr.w r1, [pc, #1924] @ 890e8 │ │ │ │ + ldr.w r1, [pc, #1924] @ 88170 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ cmp r3, r2 │ │ │ │ mov r0, r6 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1892] @ 890ec │ │ │ │ + ldr.w r2, [pc, #1892] @ 88174 │ │ │ │ ldr.w r9, [r4] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ @@ -51846,15 +50246,15 @@ │ │ │ │ mul.w r3, r3, r9 │ │ │ │ strd r4, r4, [sp] │ │ │ │ ldr r6, [r4, #0] │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1848] @ 890f0 │ │ │ │ + ldr.w r2, [pc, #1848] @ 88178 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ mul.w r7, r0, r6 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ add.w r7, r7, r6, lsl #1 │ │ │ │ @@ -51871,69 +50271,69 @@ │ │ │ │ addge r2, r2, r7 │ │ │ │ addlt r2, r2, r1 │ │ │ │ cmp r2, r9 │ │ │ │ it lt │ │ │ │ movlt r2, r9 │ │ │ │ vmov s14, r2 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 88364 │ │ │ │ - b.n 8856a │ │ │ │ - ldr.w r6, [pc, #1776] @ 890f4 │ │ │ │ + beq.w 873ec │ │ │ │ + b.n 875f2 │ │ │ │ + ldr.w r6, [pc, #1776] @ 8817c │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r2, [pc, #1776] @ 890f8 │ │ │ │ - ldr.w r1, [pc, #1776] @ 890fc │ │ │ │ + ldr.w r2, [pc, #1776] @ 88180 │ │ │ │ + ldr.w r1, [pc, #1776] @ 88184 │ │ │ │ add r6, pc │ │ │ │ adds r7, r6, #4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ mov sl, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr.w r1, [pc, #1752] @ 89100 │ │ │ │ + ldr.w r1, [pc, #1752] @ 88188 │ │ │ │ mov r2, sl │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r9, [r5] │ │ │ │ blx 5fe70 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w sl, [pc, #1716] @ 89104 │ │ │ │ + ldr.w sl, [pc, #1716] @ 8818c │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ mov r0, r6 │ │ │ │ add sl, pc │ │ │ │ mov.w r9, r1, lsl #1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ - ldr.w r1, [pc, #1692] @ 89108 │ │ │ │ + ldr.w r1, [pc, #1692] @ 88190 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ cmp r3, r2 │ │ │ │ mov r0, r6 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1660] @ 8910c │ │ │ │ + ldr.w r2, [pc, #1660] @ 88194 │ │ │ │ ldr.w r9, [r5] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ blx 5fe70 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ @@ -51943,28 +50343,28 @@ │ │ │ │ mul.w r3, r3, r9 │ │ │ │ strd r5, r5, [sp] │ │ │ │ ldr r6, [r5, #0] │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1616] @ 89110 │ │ │ │ + ldr.w r2, [pc, #1616] @ 88198 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ mul.w r7, r0, r6 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add.w r7, r7, r6, lsl #1 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ - b.n 889ce │ │ │ │ - ldr.w r6, [pc, #1592] @ 89114 │ │ │ │ + b.n 87a56 │ │ │ │ + ldr.w r6, [pc, #1592] @ 8819c │ │ │ │ mov r3, r5 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr.w r2, [pc, #1588] @ 89118 │ │ │ │ + ldr.w r2, [pc, #1588] @ 881a0 │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -51976,15 +50376,15 @@ │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r5, r5, [sp] │ │ │ │ mla r3, r0, r3, fp │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1540] @ 8911c │ │ │ │ + ldr.w r2, [pc, #1540] @ 881a4 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [r5, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r1, [r4, #0] │ │ │ │ @@ -51999,20 +50399,20 @@ │ │ │ │ addlt r3, r3, r1 │ │ │ │ cmp r3, r9 │ │ │ │ it lt │ │ │ │ movlt r3, r9 │ │ │ │ vmov s14, r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 88364 │ │ │ │ - b.n 8856a │ │ │ │ - ldr.w r6, [pc, #1476] @ 89120 │ │ │ │ + beq.w 873ec │ │ │ │ + b.n 875f2 │ │ │ │ + ldr.w r6, [pc, #1476] @ 881a8 │ │ │ │ mov r3, r5 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr.w r2, [pc, #1472] @ 89124 │ │ │ │ + ldr.w r2, [pc, #1472] @ 881ac │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -52024,22 +50424,22 @@ │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r5, r5, [sp] │ │ │ │ mla r3, r0, r3, fp │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1424] @ 89128 │ │ │ │ + ldr.w r2, [pc, #1424] @ 881b0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ - b.n 88b1c │ │ │ │ - ldr.w r6, [pc, #1420] @ 8912c │ │ │ │ + b.n 87ba4 │ │ │ │ + ldr.w r6, [pc, #1420] @ 881b4 │ │ │ │ mov r3, r4 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr.w r2, [pc, #1412] @ 89130 │ │ │ │ + ldr.w r2, [pc, #1412] @ 881b8 │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -52052,30 +50452,30 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ mla r3, r0, r2, r3 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1364] @ 89134 │ │ │ │ + ldr.w r2, [pc, #1364] @ 881bc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mul.w r2, r0, r6 │ │ │ │ mla r9, r3, r3, r9 │ │ │ │ add.w r2, r2, r6, lsl #1 │ │ │ │ - b.n 88b34 │ │ │ │ - ldr.w r6, [pc, #1336] @ 89138 │ │ │ │ + b.n 87bbc │ │ │ │ + ldr.w r6, [pc, #1336] @ 881c0 │ │ │ │ mov r3, r4 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr.w r2, [pc, #1328] @ 8913c │ │ │ │ + ldr.w r2, [pc, #1328] @ 881c4 │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -52088,71 +50488,71 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ mla r3, r0, r2, r3 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1280] @ 89140 │ │ │ │ + ldr.w r2, [pc, #1280] @ 881c8 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ - b.n 88be4 │ │ │ │ - ldr.w r6, [pc, #1276] @ 89144 │ │ │ │ + b.n 87c6c │ │ │ │ + ldr.w r6, [pc, #1276] @ 881cc │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r2, [pc, #1272] @ 89148 │ │ │ │ - ldr.w r1, [pc, #1272] @ 8914c │ │ │ │ + ldr.w r2, [pc, #1272] @ 881d0 │ │ │ │ + ldr.w r1, [pc, #1272] @ 881d4 │ │ │ │ add r6, pc │ │ │ │ adds r7, r6, #4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ mov sl, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr.w r1, [pc, #1248] @ 89150 │ │ │ │ + ldr.w r1, [pc, #1248] @ 881d8 │ │ │ │ mov r2, sl │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r9, [r5] │ │ │ │ blx 5fe70 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w sl, [pc, #1212] @ 89154 │ │ │ │ + ldr.w sl, [pc, #1212] @ 881dc │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ mov r0, r6 │ │ │ │ add sl, pc │ │ │ │ mov.w r9, r1, lsl #1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ - ldr.w r1, [pc, #1192] @ 89158 │ │ │ │ + ldr.w r1, [pc, #1192] @ 881e0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ cmp r3, r2 │ │ │ │ mov r0, r6 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1160] @ 8915c │ │ │ │ + ldr.w r2, [pc, #1160] @ 881e4 │ │ │ │ ldr.w r9, [r5] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ blx 5fe70 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ @@ -52162,15 +50562,15 @@ │ │ │ │ mul.w r3, r3, r9 │ │ │ │ strd r5, r5, [sp] │ │ │ │ ldr r7, [r5, #0] │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1116] @ 89160 │ │ │ │ + ldr.w r2, [pc, #1116] @ 881e8 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ mul.w r6, r0, r7 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ add.w r6, r6, r7, lsl #1 │ │ │ │ @@ -52184,68 +50584,68 @@ │ │ │ │ addlt r2, r0, r1 │ │ │ │ add r9, r0 │ │ │ │ cmp r2, r9 │ │ │ │ it lt │ │ │ │ movlt r2, r9 │ │ │ │ vmov s14, r2 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 88364 │ │ │ │ - b.n 8856a │ │ │ │ - ldr.w r6, [pc, #1052] @ 89164 │ │ │ │ + beq.w 873ec │ │ │ │ + b.n 875f2 │ │ │ │ + ldr.w r6, [pc, #1052] @ 881ec │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w sl, [pc, #1052] @ 89168 │ │ │ │ - ldr.w r1, [pc, #1052] @ 8916c │ │ │ │ + ldr.w sl, [pc, #1052] @ 881f0 │ │ │ │ + ldr.w r1, [pc, #1052] @ 881f4 │ │ │ │ add r6, pc │ │ │ │ add sl, pc │ │ │ │ adds r7, r6, #4 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ - ldr.w r1, [pc, #1028] @ 89170 │ │ │ │ + ldr.w r1, [pc, #1028] @ 881f8 │ │ │ │ mla r0, r0, r9, r9 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r9, [r4] │ │ │ │ blx 5fe70 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr.w sl, [pc, #992] @ 89174 │ │ │ │ + ldr.w sl, [pc, #992] @ 881fc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ mov r0, r6 │ │ │ │ add sl, pc │ │ │ │ mov.w r9, r1, lsl #1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ - ldr r1, [pc, #972] @ (89178 ) │ │ │ │ + ldr r1, [pc, #972] @ (88200 ) │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ cmp r3, r2 │ │ │ │ mov r0, r6 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #940] @ (8917c ) │ │ │ │ + ldr r2, [pc, #940] @ (88204 ) │ │ │ │ ldr.w r9, [r4] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ @@ -52255,32 +50655,32 @@ │ │ │ │ mul.w r3, r3, r9 │ │ │ │ strd r4, r4, [sp] │ │ │ │ ldr r7, [r4, #0] │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #900] @ (89180 ) │ │ │ │ + ldr r2, [pc, #900] @ (88208 ) │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ mul.w r6, r0, r7 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add.w r6, r6, r7, lsl #1 │ │ │ │ - b.n 88d1a │ │ │ │ + b.n 87da2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.w 88418 │ │ │ │ - b.w 88424 │ │ │ │ - ldr r6, [pc, #864] @ (89184 ) │ │ │ │ + bgt.w 874a0 │ │ │ │ + b.w 874ac │ │ │ │ + ldr r6, [pc, #864] @ (8820c ) │ │ │ │ mov r3, r5 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr r2, [pc, #860] @ (89188 ) │ │ │ │ + ldr r2, [pc, #860] @ (88210 ) │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -52293,23 +50693,23 @@ │ │ │ │ strd r5, r5, [sp] │ │ │ │ mla r3, r0, r3, fp │ │ │ │ mov r0, sl │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #816] @ (8918c ) │ │ │ │ + ldr r2, [pc, #816] @ (88214 ) │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ - b.n 88790 │ │ │ │ - ldr r6, [pc, #808] @ (89190 ) │ │ │ │ + b.n 87818 │ │ │ │ + ldr r6, [pc, #808] @ (88218 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr r2, [pc, #804] @ (89194 ) │ │ │ │ + ldr r2, [pc, #804] @ (8821c ) │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -52322,23 +50722,23 @@ │ │ │ │ strd r5, r5, [sp] │ │ │ │ mla r3, r0, r3, fp │ │ │ │ mov r0, sl │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #760] @ (89198 ) │ │ │ │ + ldr r2, [pc, #760] @ (88220 ) │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ - b.n 88790 │ │ │ │ - ldr r6, [pc, #752] @ (8919c ) │ │ │ │ + b.n 87818 │ │ │ │ + ldr r6, [pc, #752] @ (88224 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr r2, [pc, #748] @ (891a0 ) │ │ │ │ + ldr r2, [pc, #748] @ (88228 ) │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -52351,22 +50751,22 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ mla r3, r0, r2, r3 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #704] @ (891a4 ) │ │ │ │ + ldr r2, [pc, #704] @ (8822c ) │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ - b.n 8878c │ │ │ │ - ldr r6, [pc, #700] @ (891a8 ) │ │ │ │ + b.n 87814 │ │ │ │ + ldr r6, [pc, #700] @ (88230 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr r2, [pc, #696] @ (891ac ) │ │ │ │ + ldr r2, [pc, #696] @ (88234 ) │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -52379,71 +50779,71 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ mla r3, r0, r2, r3 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #648] @ (891b0 ) │ │ │ │ + ldr r2, [pc, #648] @ (88238 ) │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ - b.n 8878c │ │ │ │ - ldr r3, [pc, #644] @ (891b4 ) │ │ │ │ - ldr r2, [pc, #648] @ (891b8 ) │ │ │ │ + b.n 87814 │ │ │ │ + ldr r3, [pc, #644] @ (8823c ) │ │ │ │ + ldr r2, [pc, #648] @ (88240 ) │ │ │ │ add r3, pc │ │ │ │ - ldr r1, [pc, #648] @ (891bc ) │ │ │ │ + ldr r1, [pc, #648] @ (88244 ) │ │ │ │ mov sl, r3 │ │ │ │ adds r6, r3, #4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r9, r2 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, r9 │ │ │ │ - ldr r1, [pc, #620] @ (891c0 ) │ │ │ │ + ldr r1, [pc, #620] @ (88248 ) │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ ldr r7, [r5, #0] │ │ │ │ ldr.w fp, [r4] │ │ │ │ blx 5fe70 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr r1, [pc, #588] @ (891c4 ) │ │ │ │ + ldr r1, [pc, #588] @ (8824c ) │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mla r7, r0, fp, r7 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ mov.w r9, r3, lsl #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r7, r3 │ │ │ │ it lt │ │ │ │ movlt r7, r3 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ - ldr.w r9, [pc, #552] @ 891c8 │ │ │ │ + ldr.w r9, [pc, #552] @ 88250 │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr r2, [pc, #540] @ (891cc ) │ │ │ │ + ldr r2, [pc, #540] @ (88254 ) │ │ │ │ add r9, pc │ │ │ │ ldr r7, [r5, #0] │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ blx 5fe70 │ │ │ │ @@ -52455,15 +50855,15 @@ │ │ │ │ mul.w r3, r7, r3 │ │ │ │ strd r5, r5, [sp] │ │ │ │ add.w r3, r3, r7, lsl #1 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #496] @ (891d0 ) │ │ │ │ + ldr r2, [pc, #496] @ (88258 ) │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mul.w r6, r0, r7 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -52478,20 +50878,20 @@ │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add.w r9, r7, r1 │ │ │ │ cmp r2, r9 │ │ │ │ it lt │ │ │ │ movlt r2, r9 │ │ │ │ vmov s14, r2 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 88364 │ │ │ │ - b.w 8856a │ │ │ │ - ldr r6, [pc, #428] @ (891d4 ) │ │ │ │ + beq.w 873ec │ │ │ │ + b.w 875f2 │ │ │ │ + ldr r6, [pc, #428] @ (8825c ) │ │ │ │ mov r3, r5 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr r2, [pc, #424] @ (891d8 ) │ │ │ │ + ldr r2, [pc, #424] @ (88260 ) │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -52503,902 +50903,2775 @@ │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r4, r5, [sp] │ │ │ │ mla r3, r0, fp, r3 │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #380] @ (891dc ) │ │ │ │ + ldr r2, [pc, #380] @ (88264 ) │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ - b.w 8878c │ │ │ │ + b.w 87814 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r3, #190 @ 0xbe │ │ │ │ + ldr r3, [pc, #152] @ (88190 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bfi r0, sl, #1, #30 │ │ │ │ - @ instruction: 0xf7ba005e │ │ │ │ - strh.w r0, [r6, lr, lsl #1] │ │ │ │ - @ instruction: 0xf3ec005e │ │ │ │ - @ instruction: 0xf3ba005e │ │ │ │ - subs r3, #2 │ │ │ │ + lsls r6, r6, #11 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r2, r4, #29 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r6, r6, #30 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r4, r3, #14 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r2, r6, #13 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r2, [pc, #424] @ (882b8 ) │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + lsls r2, r7, #8 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r6, r4, #26 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r2, r7, #27 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r4, r3, #11 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r2, r5, #10 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r1, [pc, #696] @ (883e0 ) │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + lsls r6, r7, #5 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r2, r5, #23 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r4, r7, #24 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r6, r3, #8 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r4, r4, #7 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r1, [pc, #40] @ (88168 ) │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + lsls r4, r3, #3 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r0, r7, #21 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r6, r3, #20 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r0, [pc, #736] @ (88430 ) │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + lsls r2, r1, #2 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r6, r2, #20 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r4, r1, #19 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r0, [pc, #432] @ (88310 ) │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + movs r6, r7 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r0, r1, #19 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r2, r5, #20 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r6, r4, #18 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r0, r2, #17 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r4, r5, #2 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r0, r7, #1 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + bx ip │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + vqadd.u64 q0, q3, q7 │ │ │ │ + lsls r4, r2, #15 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r6, r2, #16 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r6, r3, #14 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r0, r1, #13 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + vshr.u32 q0, q7, #32 │ │ │ │ + vqadd.u64 q8, q2, q7 │ │ │ │ + lsls r2, r5, #13 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + vqadd.u16 q8, q0, q7 │ │ │ │ + vqadd.u32 q0, q7, q7 │ │ │ │ + lsls r2, r2, #10 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + mcr2 0, 6, r0, cr12, cr14, {2} │ │ │ │ + mrc2 0, 4, r0, cr10, cr14, {2} │ │ │ │ + lsls r4, r4, #10 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + mcr2 0, 4, r0, cr10, cr14, {2} │ │ │ │ + mcr2 0, 3, r0, cr6, cr14, {2} │ │ │ │ + lsls r4, r5, #7 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + mcr2 0, 1, r0, cr6, cr14, {2} │ │ │ │ + ldc2l 0, cr0, [r2, #376]! @ 0x178 │ │ │ │ + cmp r0, r4 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldc2l 0, cr0, [r0], #376 @ 0x178 │ │ │ │ + lsls r6, r1, #6 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r0, r2, #7 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r0, r3, #5 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r2, r0, #4 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldc2l 0, cr0, [sl, #-376] @ 0xfffffe88 │ │ │ │ + stc2 0, cr0, [lr, #-376]! @ 0xfffffe88 │ │ │ │ + add r2, r4 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + @ instruction: 0xfbf4005e │ │ │ │ + lsls r6, r7, #1 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r0, r4, #3 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + movs r0, r1 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + stc2l 0, cr0, [r6], #-376 @ 0xfffffe88 │ │ │ │ + ldc2 0, cr0, [r4], #-376 @ 0xfffffe88 │ │ │ │ + vshr.u8 q8, q7, #2 │ │ │ │ + stc2 0, cr0, [r8], {94} @ 0x5e │ │ │ │ + @ instruction: 0xfbd4005e │ │ │ │ + vshr.u32 q8, q7, #30 │ │ │ │ + @ instruction: 0xfbc8005e │ │ │ │ + @ instruction: 0xfba4005e │ │ │ │ + vshr.u16 q0, q7, #2 │ │ │ │ + @ instruction: 0xfb80005e │ │ │ │ + @ instruction: 0xfb4e005e │ │ │ │ + vqadd.u16 q8, q6, q7 │ │ │ │ + @ instruction: 0xfb42005e │ │ │ │ + @ instruction: 0xfb20005e │ │ │ │ + negs r4, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subw r0, lr, #94 @ 0x5e │ │ │ │ - @ instruction: 0xf6fe005e │ │ │ │ - @ instruction: 0xf76a005e │ │ │ │ - sbfx r0, r4, #1, #31 │ │ │ │ - @ instruction: 0xf312005e │ │ │ │ - subs r2, #70 @ 0x46 │ │ │ │ + @ instruction: 0xfa10005e │ │ │ │ + mcr2 0, 5, r0, cr14, cr14, {2} │ │ │ │ + mrc2 0, 7, r0, cr0, cr14, {2} │ │ │ │ + mrc2 0, 1, r0, cr10, cr14, {2} │ │ │ │ + mcr2 0, 2, r0, cr8, cr14, {2} │ │ │ │ + @ instruction: 0xfa7e005e │ │ │ │ + @ instruction: 0xfa54005e │ │ │ │ + mcr2 0, 1, r0, cr2, cr14, {2} │ │ │ │ + @ instruction: 0xfa08005e │ │ │ │ + vld1.8 @ instruction: 0xf9e8005e │ │ │ │ + │ │ │ │ +00088268 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ + ldr r4, [pc, #336] @ (883cc ) │ │ │ │ + sub sp, #24 │ │ │ │ + ldr r2, [pc, #336] @ (883d0 ) │ │ │ │ + mov r9, r3 │ │ │ │ + add r4, pc │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r6, [sp, #76] @ 0x4c │ │ │ │ + mov r5, r0 │ │ │ │ + ldr.w sl, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #320] @ (883d4 ) │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #20] │ │ │ │ + mov.w r2, #0 │ │ │ │ + str r3, [r6, #0] │ │ │ │ + add r1, pc │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r8, [sl] │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n 88354 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 88322 │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + blt.n 8836a │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n 88372 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 88386 │ │ │ │ + ldr r0, [pc, #264] @ (883d8 ) │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [pc, #264] @ (883dc ) │ │ │ │ + mov r3, r4 │ │ │ │ + add r0, pc │ │ │ │ + adds r5, r0, #4 │ │ │ │ + add r1, pc │ │ │ │ + strd r5, r5, [sp, #4] │ │ │ │ + str r5, [sp, #0] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + movs r1, #0 │ │ │ │ + mul.w r0, r2, r0 │ │ │ │ + vmov s15, r0 │ │ │ │ + movs r0, #0 │ │ │ │ + strd r0, r1, [r7, #8] │ │ │ │ + vcvt.f64.s32 d7, s15 │ │ │ │ + vstr d7, [r7] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 88386 │ │ │ │ + cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ + beq.n 883c2 │ │ │ │ + mov.w r0, #512 @ 0x200 │ │ │ │ + cbnz r2, 8833a │ │ │ │ + movs r2, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + movt r3, #16368 @ 0x3ff0 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + strd r2, r3, [r7] │ │ │ │ + b.n 8833a │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str r2, [r6, #0] │ │ │ │ + ldr r0, [pc, #180] @ (883e0 ) │ │ │ │ + add r1, sp, #16 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #168] @ (883e4 ) │ │ │ │ + ldr r3, [pc, #144] @ (883d0 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 883c6 │ │ │ │ + add sp, #24 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + ldr r1, [pc, #144] @ (883e8 ) │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 882ac │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 88328 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 88328 │ │ │ │ + cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ + ittt ne │ │ │ │ + mvnne.w r2, #8 │ │ │ │ + movne r3, #9 │ │ │ │ + strne r2, [r6, #0] │ │ │ │ + bne.n 8832a │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cbz r3, 8838a │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 8832a │ │ │ │ + ldr r0, [pc, #96] @ (883ec ) │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [pc, #96] @ (883f0 ) │ │ │ │ + mov r3, r4 │ │ │ │ + add r0, pc │ │ │ │ + adds r5, r0, #4 │ │ │ │ + add r1, pc │ │ │ │ + strd r5, r5, [sp, #4] │ │ │ │ + str r5, [sp, #0] │ │ │ │ + movs r5, #0 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + movs r4, #0 │ │ │ │ + strd r4, r5, [r7, #8] │ │ │ │ + mul.w r0, r2, r0 │ │ │ │ + vmov s15, r0 │ │ │ │ + vcvt.f64.s32 d7, s15 │ │ │ │ + vstr d7, [r7] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 88386 │ │ │ │ + movs r0, #112 @ 0x70 │ │ │ │ + b.n 8833a │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + udf #144 @ 0x90 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + add r2, pc, #800 @ (adr r2, 886f8 ) │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + subs r7, #46 @ 0x2e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf1f2005e │ │ │ │ - movw r0, #10334 @ 0x285e │ │ │ │ - subw r0, ip, #2142 @ 0x85e │ │ │ │ - @ instruction: 0xf286005e │ │ │ │ - movw r0, #49246 @ 0xc05e │ │ │ │ - subs r1, #162 @ 0xa2 │ │ │ │ + ldc2 0, cr0, [r6], {94} @ 0x5e │ │ │ │ + @ instruction: 0xfbc0005e │ │ │ │ + ble.n 8838c │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + movw r0, #2142 @ 0x85e │ │ │ │ + subs r6, #114 @ 0x72 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adcs.w r0, r0, #94 @ 0x5e │ │ │ │ - rsb r0, r0, #14548992 @ 0xde0000 │ │ │ │ + @ instruction: 0xfb5a005e │ │ │ │ + │ │ │ │ +000883f4 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #208] @ (884d8 ) │ │ │ │ + sub sp, #12 │ │ │ │ + ldr r3, [pc, #208] @ (884dc ) │ │ │ │ + add r1, pc │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r8, r2 │ │ │ │ + ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [r1, r3] │ │ │ │ + ldr r1, [pc, #196] @ (884e0 ) │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov.w r3, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + add r1, pc │ │ │ │ + str.w r3, [r9] │ │ │ │ + ldr r6, [sp, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + blx 57998 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + subs r3, #1 │ │ │ │ + cmp r3, #2 │ │ │ │ + bhi.n 88462 │ │ │ │ + cbz r0, 88496 │ │ │ │ + ldr.w r2, [r8] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 884c6 │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + mov r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r1, r3 │ │ │ │ + blt.n 884ac │ │ │ │ + ldr r1, [r7, #0] │ │ │ │ + cmp r3, r1 │ │ │ │ + ble.n 884b4 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n 88468 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + str.w r2, [r9] │ │ │ │ + ldr r0, [pc, #116] @ (884e4 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #104] @ (884e8 ) │ │ │ │ + ldr r3, [pc, #92] @ (884dc ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 884ce │ │ │ │ + add sp, #12 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ + ldr r1, [pc, #84] @ (884ec ) │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 8843e │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n 88468 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 88468 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + cbnz r3, 884d2 │ │ │ │ + cmp r2, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 8847c │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 88468 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 8846c │ │ │ │ + nop │ │ │ │ + ble.n 884e4 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + add r1, pc, #248 @ (adr r1, 885dc ) │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + @ instruction: 0xfa86005e │ │ │ │ + bgt.n 8840c │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + @ instruction: 0xf4fe005e │ │ │ │ + │ │ │ │ +000884f0 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d13} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr.w r2, [pc, #2996] @ 890bc │ │ │ │ + mov r4, r3 │ │ │ │ + ldr.w r3, [pc, #2992] @ 890c0 │ │ │ │ + add r2, pc │ │ │ │ + sub sp, #148 @ 0x94 │ │ │ │ + mov r5, r1 │ │ │ │ + ldr.w r9, [pc, #2988] @ 890c4 │ │ │ │ + ldr.w r8, [pc, #2988] @ 890c8 │ │ │ │ + mov r7, r0 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + movs r2, #0 │ │ │ │ + ldr.w fp, [sp, #272] @ 0x110 │ │ │ │ + add r9, pc │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #140] @ 0x8c │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldr.w r3, [pc, #2968] @ 890cc │ │ │ │ + add r8, pc │ │ │ │ + str r6, [sp, #32] │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + mov r1, r3 │ │ │ │ + ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + str.w r2, [fp] │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #240] @ 0xf0 │ │ │ │ + ldr r3, [sp, #236] @ 0xec │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #256] @ 0x100 │ │ │ │ + ldr r2, [sp, #248] @ 0xf8 │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [sp, #260] @ 0x104 │ │ │ │ + ldr r3, [sp, #264] @ 0x108 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + blx 57998 │ │ │ │ + mov r1, r9 │ │ │ │ + mov sl, r0 │ │ │ │ + str r0, [sp, #76] @ 0x4c │ │ │ │ + mov r0, r7 │ │ │ │ + blx 57998 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r6, r0 │ │ │ │ + str r0, [sp, #72] @ 0x48 │ │ │ │ + mov r0, r7 │ │ │ │ + orr.w r2, sl, r6 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + blx 57998 │ │ │ │ + mov sl, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + ldr.w r7, [pc, #2880] @ 890d0 │ │ │ │ + add r7, pc │ │ │ │ + mov r1, r7 │ │ │ │ + blx 57998 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + mov r1, r3 │ │ │ │ + blx 57998 │ │ │ │ + mov r1, r9 │ │ │ │ + str r0, [sp, #48] @ 0x30 │ │ │ │ + mov r0, r5 │ │ │ │ + blx 57998 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r8, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + blx 57998 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r9, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + blx 57998 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + orr.w r3, sl, r6 │ │ │ │ + strd r6, r0, [sp, #64] @ 0x40 │ │ │ │ + ldr r7, [r2, #0] │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + orrs r3, r2 │ │ │ │ + beq.n 885ee │ │ │ │ + ldr r6, [sp, #48] @ 0x30 │ │ │ │ + orr.w r3, r9, r0 │ │ │ │ + orr.w r5, r6, r8 │ │ │ │ + str r5, [sp, #96] @ 0x60 │ │ │ │ + orrs r3, r5 │ │ │ │ + bne.n 8862e │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n 885f4 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + str.w r2, [fp] │ │ │ │ + ldr.w r0, [pc, #2776] @ 890d4 │ │ │ │ + add r1, sp, #112 @ 0x70 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr.w r2, [pc, #2764] @ 890d8 │ │ │ │ + ldr.w r3, [pc, #2736] @ 890c0 │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w 89038 │ │ │ │ + add sp, #148 @ 0x94 │ │ │ │ + vpop {d8-d13} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + subs.w r0, r9, #0 │ │ │ │ + it ne │ │ │ │ + movne r0, #1 │ │ │ │ + subs.w r1, sl, #0 │ │ │ │ + it ne │ │ │ │ + movne r1, #1 │ │ │ │ + str r0, [sp, #100] @ 0x64 │ │ │ │ + tst r0, r1 │ │ │ │ + str r1, [sp, #104] @ 0x68 │ │ │ │ + bne.n 885e6 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 88738 │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + cmp r0, #0 │ │ │ │ + blt.n 88740 │ │ │ │ + ldr r5, [sp, #40] @ 0x28 │ │ │ │ + cmp r1, #1 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + mov r5, r1 │ │ │ │ + it lt │ │ │ │ + movlt r5, #1 │ │ │ │ + cmp r3, r5 │ │ │ │ + blt.w 88bc0 │ │ │ │ + ldr r5, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w 88ca6 │ │ │ │ + subs.w ip, r2, #0 │ │ │ │ + it ne │ │ │ │ + movne.w ip, #1 │ │ │ │ + str.w ip, [sp, #80] @ 0x50 │ │ │ │ + mov r5, ip │ │ │ │ + cmp r1, r3 │ │ │ │ + ite le │ │ │ │ + movle r5, #0 │ │ │ │ + andgt.w r5, r5, #1 │ │ │ │ + cmp r5, #0 │ │ │ │ + bne.w 88ca6 │ │ │ │ + ldr r5, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w 88e1a │ │ │ │ + subs.w ip, r6, #0 │ │ │ │ + it ne │ │ │ │ + movne.w ip, #1 │ │ │ │ + str.w ip, [sp, #108] @ 0x6c │ │ │ │ + mov r5, ip │ │ │ │ + cmp r0, r3 │ │ │ │ + ite le │ │ │ │ + movle r5, #0 │ │ │ │ + andgt.w r5, r5, #1 │ │ │ │ + cmp r5, #0 │ │ │ │ + bne.w 88e1a │ │ │ │ + ldrd r5, r2, [sp, #88] @ 0x58 │ │ │ │ + cmp r5, r2 │ │ │ │ + it ge │ │ │ │ + movge r5, r2 │ │ │ │ + subs.w ip, r8, #0 │ │ │ │ + it ne │ │ │ │ + movne.w ip, #1 │ │ │ │ + mov r2, r5 │ │ │ │ + mov r5, ip │ │ │ │ + str.w ip, [sp, #84] @ 0x54 │ │ │ │ + cmp r3, r2 │ │ │ │ + ite ge │ │ │ │ + movge r5, #0 │ │ │ │ + andlt.w r5, r5, #1 │ │ │ │ + cmp r5, #0 │ │ │ │ + bne.w 88e1a │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 88c5c │ │ │ │ + cmp r1, r0 │ │ │ │ + blt.n 8876e │ │ │ │ + cmp r2, #0 │ │ │ │ + bgt.w 888d0 │ │ │ │ + mov r2, r7 │ │ │ │ + movs r1, #1 │ │ │ │ + vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + mov.w r8, #0 │ │ │ │ + mov.w r9, #0 │ │ │ │ + cmp r1, r2 │ │ │ │ + strd r8, r9, [r3, #8] │ │ │ │ + vstr d7, [r3] │ │ │ │ + ble.n 88748 │ │ │ │ + adds r7, #1 │ │ │ │ + ittt ne │ │ │ │ + mvnne.w r2, #12 │ │ │ │ + movne r3, #13 │ │ │ │ + strne.w r2, [fp] │ │ │ │ + bne.w 885f8 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 88c5c │ │ │ │ + movs r0, #112 @ 0x70 │ │ │ │ + b.n 8860a │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 885f4 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 885f4 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 88c5c │ │ │ │ + adds r7, #1 │ │ │ │ + beq.n 88734 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 888cc │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 8860a │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.n 886fa │ │ │ │ + ldr.w r5, [pc, #2408] @ 890dc │ │ │ │ + add r2, sp, #136 @ 0x88 │ │ │ │ + ldr.w r3, [pc, #2404] @ 890e0 │ │ │ │ + ldr.w r1, [pc, #2404] @ 890e4 │ │ │ │ + add r5, pc │ │ │ │ + add r3, pc │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + strd r3, r3, [sp, #4] │ │ │ │ + str r4, [sp, #0] │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + adds r3, r5, #4 │ │ │ │ + add r2, sp, #116 @ 0x74 │ │ │ │ + add r5, sp, #120 @ 0x78 │ │ │ │ + mov r1, r4 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + str r0, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + str r2, [sp, #12] │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + strd r5, r5, [sp] │ │ │ │ + blx 61cdc │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + strd r5, r1, [sp, #8] │ │ │ │ + mov r1, r4 │ │ │ │ + strd r4, r5, [sp] │ │ │ │ + vldr d12, [sp, #120] @ 0x78 │ │ │ │ + blx 5c6f0 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + mov r0, r2 │ │ │ │ + strd r5, r1, [sp, #8] │ │ │ │ + mov r1, r4 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r6 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + vldr d10, [sp, #120] @ 0x78 │ │ │ │ + blx 5c6f0 │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + strd r5, r1, [sp, #16] │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r0, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + mov r2, r6 │ │ │ │ + str r0, [sp, #0] │ │ │ │ + mov r0, r1 │ │ │ │ + strd r5, r5, [sp, #8] │ │ │ │ + str r5, [sp, #4] │ │ │ │ + vldr d11, [sp, #120] @ 0x78 │ │ │ │ + blx 57078 │ │ │ │ + str r6, [sp, #52] @ 0x34 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + ldr.w r6, [pc, #2248] @ 890e8 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + add r6, pc │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + mov r0, r6 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + mov r3, r2 │ │ │ │ + strd r5, r1, [sp, #12] │ │ │ │ + mov r1, r2 │ │ │ │ + strd r4, r5, [sp, #4] │ │ │ │ + vldr d8, [sp, #120] @ 0x78 │ │ │ │ + blx 673c8 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr.w r0, [pc, #2212] @ 890ec │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + add r0, pc │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + strd r5, r1, [sp, #12] │ │ │ │ + mov r1, r2 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r2 │ │ │ │ + strd r4, r5, [sp, #4] │ │ │ │ + vldr d9, [sp, #120] @ 0x78 │ │ │ │ + blx 673c8 │ │ │ │ + vldr d13, [sp, #120] @ 0x78 │ │ │ │ + ldr.w ip, [r4] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + vcvt.s32.f64 s26, d13 │ │ │ │ + cmp ip, r3 │ │ │ │ + blt.w 88b04 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + vcvt.s32.f64 s15, d12 │ │ │ │ + vcvt.s32.f64 s16, d8 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + vmov r1, s15 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 88a9e │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + vmov r3, s16 │ │ │ │ + add r1, r0 │ │ │ │ + lsls r5, r0, #1 │ │ │ │ + add r3, r5 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + orrs.w r1, r1, sl │ │ │ │ + beq.n 888ba │ │ │ │ + vmov r1, s26 │ │ │ │ + add r1, r5 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + adds r1, r5, r0 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f64.s32 d7, s15 │ │ │ │ + b.n 88702 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + b.n 8860a │ │ │ │ + ldr.w r5, [pc, #2076] @ 890f0 │ │ │ │ + add r2, sp, #136 @ 0x88 │ │ │ │ + ldr.w r3, [pc, #2076] @ 890f4 │ │ │ │ + ldr.w r1, [pc, #2076] @ 890f8 │ │ │ │ + add r5, pc │ │ │ │ + add r3, pc │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + strd r3, r3, [sp, #4] │ │ │ │ + str r4, [sp, #0] │ │ │ │ + add.w r8, r5, #4 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + add r5, sp, #120 @ 0x78 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + add.w ip, sp, #116 @ 0x74 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + str.w ip, [sp, #12] │ │ │ │ + mov r2, r6 │ │ │ │ + mov r1, r4 │ │ │ │ + str r0, [sp, #48] @ 0x30 │ │ │ │ + str.w r8, [sp, #8] │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + strd r5, r5, [sp] │ │ │ │ + str.w ip, [sp, #44] @ 0x2c │ │ │ │ + blx 66eac │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + mov r2, r4 │ │ │ │ + strd r8, r1, [sp, #12] │ │ │ │ + mov r1, r4 │ │ │ │ + str r0, [sp, #0] │ │ │ │ + strd r5, r5, [sp, #4] │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + vldr d11, [sp, #120] @ 0x78 │ │ │ │ + blx 5e54c │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + mov r3, r6 │ │ │ │ + strd r8, r1, [sp, #12] │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + str r0, [sp, #0] │ │ │ │ + mov r0, r1 │ │ │ │ + strd r5, r5, [sp, #4] │ │ │ │ + vldr d10, [sp, #120] @ 0x78 │ │ │ │ + blx 5e54c │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + mov r2, r6 │ │ │ │ + strd r8, r1, [sp, #20] │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + str r1, [sp, #0] │ │ │ │ + mov r1, r4 │ │ │ │ + strd r5, r5, [sp, #12] │ │ │ │ + strd r5, r5, [sp, #4] │ │ │ │ + vldr d9, [sp, #120] @ 0x78 │ │ │ │ + blx 57078 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + mov r3, r4 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + mov r2, r4 │ │ │ │ + ldr.w r0, [pc, #1912] @ 890fc │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + strd r8, r1, [sp, #16] │ │ │ │ + add r0, pc │ │ │ │ + mov r1, r4 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + strd r5, r5, [sp, #8] │ │ │ │ + vldr d8, [sp, #120] @ 0x78 │ │ │ │ + blx 673c8 │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + mov r3, r4 │ │ │ │ + strd r8, r1, [sp, #16] │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr.w r1, [pc, #1872] @ 89100 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + add r1, pc │ │ │ │ + strd r5, r5, [sp, #8] │ │ │ │ + mov r0, r1 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r1, r4 │ │ │ │ + vldr d12, [sp, #120] @ 0x78 │ │ │ │ + blx 673c8 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + vcvt.s32.f64 s24, d12 │ │ │ │ + vldr d6, [sp, #120] @ 0x78 │ │ │ │ + ldr.w ip, [r3] │ │ │ │ + cmp ip, r1 │ │ │ │ + blt.w 88b70 │ │ │ │ + vcvt.s32.f64 s15, d11 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r5, [sp, #96] @ 0x60 │ │ │ │ + vcvt.s32.f64 s16, d8 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + subs r0, r5, #0 │ │ │ │ + it ne │ │ │ │ + movne r0, #1 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + vmov r5, s15 │ │ │ │ + cbz r3, 88a32 │ │ │ │ + ldr.w ip, [r4] │ │ │ │ + vmov r3, s16 │ │ │ │ + add r5, ip │ │ │ │ + mov.w r1, ip, lsl #1 │ │ │ │ + add r3, r1 │ │ │ │ + cmp r3, r5 │ │ │ │ + it lt │ │ │ │ + movlt r3, r5 │ │ │ │ + orrs.w r0, r0, r9 │ │ │ │ + beq.n 88a20 │ │ │ │ + vmov r0, s24 │ │ │ │ + add r0, r1 │ │ │ │ + cmp r3, r0 │ │ │ │ + it lt │ │ │ │ + movlt r3, r0 │ │ │ │ + add r1, ip │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f64.s32 d7, s15 │ │ │ │ + b.n 88702 │ │ │ │ + vcvt.s32.f64 s14, d6 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + vcvt.s32.f64 s15, d10 │ │ │ │ + subs r1, r3, #0 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + it ne │ │ │ │ + movne r1, #1 │ │ │ │ + tst r3, r1 │ │ │ │ + vmov lr, s14 │ │ │ │ + beq.w 88c1a │ │ │ │ + vmov r3, s15 │ │ │ │ + ldr.w r8, [r4] │ │ │ │ + vmov r0, s16 │ │ │ │ + add r5, r8 │ │ │ │ + mov.w r1, r8, lsl #1 │ │ │ │ + add r3, r8 │ │ │ │ + cmp r3, r5 │ │ │ │ + add r0, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r5 │ │ │ │ + add.w r5, r1, lr │ │ │ │ + cmp r0, r3 │ │ │ │ + add r1, ip │ │ │ │ + it lt │ │ │ │ + movlt r0, r3 │ │ │ │ + mul.w r3, r8, r8 │ │ │ │ + mla ip, r8, ip, r3 │ │ │ │ + cmp r5, r0 │ │ │ │ + ite ge │ │ │ │ + addge r3, r3, r5 │ │ │ │ + addlt r3, r3, r0 │ │ │ │ + mov r0, ip │ │ │ │ + cmp r0, r1 │ │ │ │ + it lt │ │ │ │ + movlt r0, r1 │ │ │ │ + cmp r3, r0 │ │ │ │ + it lt │ │ │ │ + movlt r3, r0 │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f64.s32 d7, s15 │ │ │ │ + b.n 88702 │ │ │ │ + vcvt.s32.f64 s14, d9 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + vcvt.s32.f64 s15, d11 │ │ │ │ + subs r0, r3, #0 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + it ne │ │ │ │ + movne r0, #1 │ │ │ │ + tst r3, r0 │ │ │ │ + vmov lr, s14 │ │ │ │ + beq.w 88bc8 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + vmov r0, s16 │ │ │ │ + ldr r5, [r3, #0] │ │ │ │ + vmov r3, s15 │ │ │ │ + add r1, r5 │ │ │ │ + add r3, r5 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + lsls r1, r5, #1 │ │ │ │ + add r0, r1 │ │ │ │ + add lr, r1 │ │ │ │ + cmp r0, r3 │ │ │ │ + add r1, ip │ │ │ │ + it lt │ │ │ │ + movlt r0, r3 │ │ │ │ + mul.w r3, r5, r5 │ │ │ │ + mla r5, r5, ip, r3 │ │ │ │ + cmp lr, r0 │ │ │ │ + ite ge │ │ │ │ + addge r3, lr │ │ │ │ + addlt r3, r3, r0 │ │ │ │ + cmp r5, r1 │ │ │ │ + it lt │ │ │ │ + movlt r5, r1 │ │ │ │ + cmp r3, r5 │ │ │ │ + it lt │ │ │ │ + movlt r3, r5 │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f64.s32 d7, s15 │ │ │ │ + b.n 88702 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + mov r1, r4 │ │ │ │ + ldr.w sl, [sp, #32] │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + mov r0, sl │ │ │ │ + strd r5, r2, [sp, #16] │ │ │ │ + strd r5, r5, [sp, #8] │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + blx 57078 │ │ │ │ + vldr d7, [sp, #120] @ 0x78 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + vcvt.s32.f64 s15, d7 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + vmov r2, s15 │ │ │ │ + add.w sl, r2, r3 │ │ │ │ + orrs.w r2, r8, r9 │ │ │ │ + bne.w 88d70 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.w 88d30 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.w 88c84 │ │ │ │ + mov r3, sl │ │ │ │ + cmp r3, #1 │ │ │ │ + mov.w r1, #1 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f64.s32 d7, s15 │ │ │ │ + b.n 88702 │ │ │ │ + mov r0, r3 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + strd r8, r3, [sp, #20] │ │ │ │ + strd r5, r5, [sp, #12] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + strd r5, r5, [sp, #4] │ │ │ │ + blx 57078 │ │ │ │ + vldr d7, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + vcvt.s32.f64 s15, d7 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + vmov r2, s15 │ │ │ │ + add.w r9, r2, r3 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + orrs.w r2, r2, sl │ │ │ │ + bne.w 88cf2 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.n 88cae │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.n 88c60 │ │ │ │ + mov r3, r9 │ │ │ │ + b.n 88b5c │ │ │ │ + mvn.w r2, #5 │ │ │ │ + movs r3, #6 │ │ │ │ + b.n 885f4 │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + tst r3, r5 │ │ │ │ + beq.w 88dae │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + vmov r6, s26 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + vmov r3, s15 │ │ │ │ + add r1, r0 │ │ │ │ + lsls r5, r0, #1 │ │ │ │ + add r3, r0 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + vmov r1, s16 │ │ │ │ + add r1, r5 │ │ │ │ + cmp r1, r3 │ │ │ │ + it lt │ │ │ │ + movlt r1, r3 │ │ │ │ + add.w r3, r5, lr │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + add.w r1, ip, r5 │ │ │ │ + mov lr, r3 │ │ │ │ + mul.w r3, r0, r0 │ │ │ │ + mla r0, r0, ip, r3 │ │ │ │ + add r5, r6 │ │ │ │ + cmp r5, lr │ │ │ │ + ite ge │ │ │ │ + addge r3, r3, r5 │ │ │ │ + addlt r3, lr │ │ │ │ + b.n 88a88 │ │ │ │ + tst r0, r3 │ │ │ │ + beq.w 88df6 │ │ │ │ + vmov r3, s15 │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + vmov r1, s16 │ │ │ │ + vmov r6, s24 │ │ │ │ + add r5, r0 │ │ │ │ + add r3, r0 │ │ │ │ + cmp r3, r5 │ │ │ │ + it lt │ │ │ │ + movlt r3, r5 │ │ │ │ + lsls r5, r0, #1 │ │ │ │ + add r1, r5 │ │ │ │ + cmp r1, r3 │ │ │ │ + it lt │ │ │ │ + movlt r1, r3 │ │ │ │ + add.w r3, r5, lr │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + add.w r1, ip, r5 │ │ │ │ + mov lr, r3 │ │ │ │ + mul.w r3, r0, r0 │ │ │ │ + mla r0, r0, ip, r3 │ │ │ │ + b.n 88c0e │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 885f8 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + vmov r0, s24 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + add r0, r3 │ │ │ │ + add r1, r3 │ │ │ │ + mov r3, r0 │ │ │ │ + cmp r0, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + cmp r3, r9 │ │ │ │ + it lt │ │ │ │ + movlt r3, r9 │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f64.s32 d7, s15 │ │ │ │ + b.n 88702 │ │ │ │ + vmov r0, s26 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + add r1, r3 │ │ │ │ + add r0, r3 │ │ │ │ + cmp r0, r1 │ │ │ │ + mov r3, r0 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + cmp r3, sl │ │ │ │ + it lt │ │ │ │ + movlt r3, sl │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f64.s32 d7, s15 │ │ │ │ + b.n 88702 │ │ │ │ + mvn.w r2, #8 │ │ │ │ + movs r3, #9 │ │ │ │ + b.n 885f4 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr.w r3, [pc, #1096] @ 89104 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + ldr.w r0, [pc, #1092] @ 89108 │ │ │ │ + add r3, pc │ │ │ │ + adds r3, #4 │ │ │ │ + mov r1, r2 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r0, pc │ │ │ │ + mov r3, r4 │ │ │ │ + strd r5, r5, [sp, #8] │ │ │ │ + blx 673c8 │ │ │ │ + vldr d7, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + vcvt.s32.f64 s15, d7 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + vmov r2, s15 │ │ │ │ + add r2, r3 │ │ │ │ + cmp r9, r2 │ │ │ │ + it lt │ │ │ │ + movlt r9, r2 │ │ │ │ + b.n 88bb2 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov r2, r4 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r4 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + str.w r8, [sp, #16] │ │ │ │ + strd r5, r5, [sp, #8] │ │ │ │ + blx 673c8 │ │ │ │ + vldr d7, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + str.w r9, [sp, #112] @ 0x70 │ │ │ │ + vcvt.s32.f64 s15, d7 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + vmov r2, s15 │ │ │ │ + add r2, r3 │ │ │ │ + cmp r9, r2 │ │ │ │ + it lt │ │ │ │ + movlt r9, r2 │ │ │ │ + b.n 88bac │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov r2, r4 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [pc, #972] @ (8910c ) │ │ │ │ + strd r5, r5, [sp, #8] │ │ │ │ + ldr r0, [pc, #972] @ (89110 ) │ │ │ │ + add r3, pc │ │ │ │ + ldr r5, [sp, #32] │ │ │ │ + adds r3, #4 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #16] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + blx 673c8 │ │ │ │ + vldr d7, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + vcvt.s32.f64 s15, d7 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + vmov r2, s15 │ │ │ │ + add r2, r3 │ │ │ │ + cmp sl, r2 │ │ │ │ + it lt │ │ │ │ + movlt sl, r2 │ │ │ │ + b.n 88b4e │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + mov r0, r6 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r6, [sp, #32] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #20] │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r6 │ │ │ │ + strd r5, r5, [sp, #8] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + blx 673c8 │ │ │ │ + vldr d7, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + str.w sl, [sp, #112] @ 0x70 │ │ │ │ + vcvt.s32.f64 s15, d7 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + vmov r2, s15 │ │ │ │ + add r2, r3 │ │ │ │ + cmp sl, r2 │ │ │ │ + it lt │ │ │ │ + movlt sl, r2 │ │ │ │ + b.n 88b46 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + tst r0, r3 │ │ │ │ + beq.n 88e24 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + vmov r0, s15 │ │ │ │ + ldr r5, [r3, #0] │ │ │ │ + add r1, r5 │ │ │ │ + add r0, r5 │ │ │ │ + cmp r0, r1 │ │ │ │ + it lt │ │ │ │ + movlt r0, r1 │ │ │ │ + lsls r1, r5, #1 │ │ │ │ + mul.w r5, r5, r5 │ │ │ │ + vmov r3, s16 │ │ │ │ + add r3, r1 │ │ │ │ + cmp r3, r0 │ │ │ │ + it lt │ │ │ │ + movlt r3, r0 │ │ │ │ + add.w r0, r1, lr │ │ │ │ + cmp r0, r3 │ │ │ │ + ite ge │ │ │ │ + addge r5, r5, r0 │ │ │ │ + addlt r5, r5, r3 │ │ │ │ + add r1, ip │ │ │ │ + cmp r5, r1 │ │ │ │ + it lt │ │ │ │ + movlt r5, r1 │ │ │ │ + vmov s15, r5 │ │ │ │ + vcvt.f64.s32 d7, s15 │ │ │ │ + b.n 88702 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + subs r3, #0 │ │ │ │ + it ne │ │ │ │ + movne r3, #1 │ │ │ │ + tst r1, r3 │ │ │ │ + beq.n 88e7c │ │ │ │ + vmov r0, s15 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + add r5, r3 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + add r0, r3 │ │ │ │ + cmp r0, r5 │ │ │ │ + it lt │ │ │ │ + movlt r0, r5 │ │ │ │ + mul.w r5, r3, r3 │ │ │ │ + b.n 88dcc │ │ │ │ + mvn.w r2, #10 │ │ │ │ + movs r3, #11 │ │ │ │ + b.w 885f4 │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + tst r3, r5 │ │ │ │ + beq.n 88eba │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + vmov r6, s26 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + vmov r3, s15 │ │ │ │ + add r1, r0 │ │ │ │ + lsls r5, r0, #1 │ │ │ │ + add r3, r0 │ │ │ │ + cmp r1, r3 │ │ │ │ + it lt │ │ │ │ + movlt r1, r3 │ │ │ │ + vmov r3, s16 │ │ │ │ + mul.w r0, r5, r0 │ │ │ │ + add r3, r5 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + add.w r1, r5, lr │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + add.w r1, ip, r5 │ │ │ │ + add r5, r6 │ │ │ │ + cmp r5, r3 │ │ │ │ + ite ge │ │ │ │ + addge r0, r0, r5 │ │ │ │ + addlt r0, r0, r3 │ │ │ │ + cmp r0, r1 │ │ │ │ + it lt │ │ │ │ + movlt r0, r1 │ │ │ │ + vmov s15, r0 │ │ │ │ + vcvt.f64.s32 d7, s15 │ │ │ │ + b.n 88702 │ │ │ │ + ldr r6, [sp, #100] @ 0x64 │ │ │ │ + tst r6, r3 │ │ │ │ + beq.n 88efa │ │ │ │ + vmov r1, s15 │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + vmov r3, s16 │ │ │ │ + vmov r6, s24 │ │ │ │ + add r5, r0 │ │ │ │ + add r1, r0 │ │ │ │ + cmp r1, r5 │ │ │ │ + it lt │ │ │ │ + movlt r1, r5 │ │ │ │ + lsls r5, r0, #1 │ │ │ │ + add r3, r5 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + add.w r1, r5, lr │ │ │ │ + cmp r3, r1 │ │ │ │ + mul.w r0, r5, r0 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + add.w r1, ip, r5 │ │ │ │ + add r5, r6 │ │ │ │ + b.n 88e64 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + tst r3, r5 │ │ │ │ + beq.n 88f36 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + vmov r6, s26 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + vmov r3, s15 │ │ │ │ + add r1, r0 │ │ │ │ + lsls r5, r0, #1 │ │ │ │ + add r3, r0 │ │ │ │ + mul.w r0, r0, r0 │ │ │ │ + cmp r1, r3 │ │ │ │ + it lt │ │ │ │ + movlt r1, r3 │ │ │ │ + vmov r3, s16 │ │ │ │ + add r3, r5 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + add.w r1, r5, lr │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + add.w r1, ip, r5 │ │ │ │ + add r5, r6 │ │ │ │ + b.n 88e64 │ │ │ │ + tst r0, r3 │ │ │ │ + beq.n 88f6e │ │ │ │ + vmov r1, s15 │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + vmov r3, s16 │ │ │ │ + vmov r6, s24 │ │ │ │ + add r5, r0 │ │ │ │ + add r1, r0 │ │ │ │ + cmp r1, r5 │ │ │ │ + it lt │ │ │ │ + movlt r1, r5 │ │ │ │ + lsls r5, r0, #1 │ │ │ │ + add r3, r5 │ │ │ │ + mul.w r0, r0, r0 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + add.w r1, r5, lr │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + add.w r1, ip, r5 │ │ │ │ + add r5, r6 │ │ │ │ + b.n 88e64 │ │ │ │ + vcvt.s32.f64 s15, d10 │ │ │ │ + ldr r5, [sp, #108] @ 0x6c │ │ │ │ + tst r0, r5 │ │ │ │ + vmov r3, s15 │ │ │ │ + beq.n 88f98 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + add r1, r0 │ │ │ │ + add r3, r0 │ │ │ │ + cmp r1, r3 │ │ │ │ + it lt │ │ │ │ + movlt r1, r3 │ │ │ │ + vmov r3, s16 │ │ │ │ + add.w r5, lr, r0, lsl #1 │ │ │ │ + add.w r3, r3, r0, lsl #1 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + add.w r1, ip, r0, lsl #1 │ │ │ │ + mul.w r0, r0, r0 │ │ │ │ + b.n 88e64 │ │ │ │ + vcvt.s32.f64 s15, d9 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + subs.w r8, r3, #0 │ │ │ │ + it ne │ │ │ │ + movne.w r8, #1 │ │ │ │ + tst.w r1, r8 │ │ │ │ + vmov r3, s15 │ │ │ │ + beq.n 88ff6 │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + add r3, r0 │ │ │ │ + add r5, r0 │ │ │ │ + cmp r3, r5 │ │ │ │ + it lt │ │ │ │ + movlt r3, r5 │ │ │ │ + mov r1, r3 │ │ │ │ + b.n 88f52 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n 8903c │ │ │ │ + ldr r0, [sp, #108] @ 0x6c │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n 8903c │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + add r1, r0 │ │ │ │ + add r3, r0 │ │ │ │ + cmp r1, r3 │ │ │ │ + add.w r5, lr, r0, lsl #1 │ │ │ │ + it lt │ │ │ │ + movlt r1, r3 │ │ │ │ + vmov r3, s16 │ │ │ │ + add.w r3, r3, r0, lsl #1 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + add.w r1, ip, r0, lsl #1 │ │ │ │ + cmp r5, r3 │ │ │ │ + it lt │ │ │ │ + movlt r5, r3 │ │ │ │ + lsls r3, r0, #1 │ │ │ │ + mul.w r3, r0, r3 │ │ │ │ + vmov r6, s26 │ │ │ │ + add.w r0, r6, r0, lsl #1 │ │ │ │ + cmp r0, r5 │ │ │ │ + ite ge │ │ │ │ + addge r3, r3, r0 │ │ │ │ + addlt r3, r3, r5 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f64.s32 d7, s15 │ │ │ │ + b.w 88702 │ │ │ │ + ldr r1, [sp, #100] @ 0x64 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.n 89074 │ │ │ │ + cmp.w r8, #0 │ │ │ │ + beq.n 89074 │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + vmov r6, s24 │ │ │ │ + add r3, r0 │ │ │ │ + add r5, r0 │ │ │ │ + cmp r3, r5 │ │ │ │ + it lt │ │ │ │ + movlt r3, r5 │ │ │ │ + add.w r5, lr, r0, lsl #1 │ │ │ │ + mov r1, r3 │ │ │ │ + vmov r3, s16 │ │ │ │ + add.w r3, r3, r0, lsl #1 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + add.w r1, ip, r0, lsl #1 │ │ │ │ + cmp r5, r3 │ │ │ │ + it lt │ │ │ │ + movlt r5, r3 │ │ │ │ + lsls r3, r0, #1 │ │ │ │ + mul.w r3, r0, r3 │ │ │ │ + b.n 88fd8 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + ldr r0, [sp, #80] @ 0x50 │ │ │ │ + cbz r0, 890b0 │ │ │ │ + ldr r0, [sp, #108] @ 0x6c │ │ │ │ + cbz r0, 890b0 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + add r1, r0 │ │ │ │ + add r3, r0 │ │ │ │ + cmp r1, r3 │ │ │ │ + add.w r5, lr, r0, lsl #1 │ │ │ │ + it lt │ │ │ │ + movlt r1, r3 │ │ │ │ + vmov r3, s16 │ │ │ │ + add.w r3, r3, r0, lsl #1 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + add.w r1, ip, r0, lsl #1 │ │ │ │ + cmp r5, r3 │ │ │ │ + it lt │ │ │ │ + movlt r5, r3 │ │ │ │ + mul.w r3, r0, r0 │ │ │ │ + b.n 88fd4 │ │ │ │ + cbz r0, 890b0 │ │ │ │ + cmp.w r8, #0 │ │ │ │ + beq.n 890b0 │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + vmov r6, s24 │ │ │ │ + add r3, r0 │ │ │ │ + add r5, r0 │ │ │ │ + cmp r3, r5 │ │ │ │ + it lt │ │ │ │ + movlt r3, r5 │ │ │ │ + add.w r5, lr, r0, lsl #1 │ │ │ │ + mov r1, r3 │ │ │ │ + vmov r3, s16 │ │ │ │ + add.w r3, r3, r0, lsl #1 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + add.w r1, ip, r0, lsl #1 │ │ │ │ + cmp r5, r3 │ │ │ │ + it lt │ │ │ │ + movlt r5, r3 │ │ │ │ + mul.w r3, r0, r0 │ │ │ │ + b.n 88fd8 │ │ │ │ + movs r1, #1 │ │ │ │ + vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ + b.w 88702 │ │ │ │ + nop │ │ │ │ + bgt.n 890c0 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + @ instruction: 0xf580005e │ │ │ │ sbcs.w r0, r6, #14548992 @ 0xde0000 │ │ │ │ - subs r1, #80 @ 0x50 │ │ │ │ + sbc.w r0, sl, #14548992 @ 0xde0000 │ │ │ │ + adds.w r0, lr, #14548992 @ 0xde0000 │ │ │ │ + vst4.16 {d0-d3}, [r0 :64], lr │ │ │ │ + bge.n 890d8 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + subs r2, #140 @ 0x8c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf0fe005e │ │ │ │ - sbc.w r0, r6, #14548992 @ 0xde0000 │ │ │ │ - @ instruction: 0xf524005e │ │ │ │ - subs r1, #4 │ │ │ │ + strb r2, [r4, #18] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf0b2005e │ │ │ │ - adds.w r0, r8, #14548992 @ 0xde0000 │ │ │ │ - @ instruction: 0xf59a005e │ │ │ │ - add.w r0, r6, #14548992 @ 0xde0000 │ │ │ │ - @ instruction: 0xf4a8005e │ │ │ │ - adds.w r0, r4, #94 @ 0x5e │ │ │ │ - @ instruction: 0xf0e0005e │ │ │ │ - adds r7, #254 @ 0xfe │ │ │ │ + @ instruction: 0xf77a005e │ │ │ │ + subw r0, r0, #94 @ 0x5e │ │ │ │ + @ instruction: 0xf284005e │ │ │ │ + subs r1, #46 @ 0x2e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - vshr.s32 q0, q7, #22 │ │ │ │ - ands.w r0, ip, #14548992 @ 0xde0000 │ │ │ │ - eor.w r0, r6, #14548992 @ 0xde0000 │ │ │ │ - @ instruction: 0xf3fe005e │ │ │ │ - usat r0, #30, r0, asr #1 │ │ │ │ - and.w r0, r8, #94 @ 0x5e │ │ │ │ - vshr.s16 q8, q7, #4 │ │ │ │ - @ instruction: 0xf3da005e │ │ │ │ - vshr.s32 q0, q7, #32 │ │ │ │ - vqadd.s64 q8, q3, q7 │ │ │ │ - @ instruction: 0xf2f2005e │ │ │ │ - vqadd.s64 q0, q2, q7 │ │ │ │ - vqadd.s8 q0, q1, q7 │ │ │ │ - @ instruction: 0xf314005e │ │ │ │ - mrc 0, 6, r0, cr10, cr14, {2} │ │ │ │ - mcr 0, 5, r0, cr14, cr14, {2} │ │ │ │ - movw r0, #49246 @ 0xc05e │ │ │ │ - mcr 0, 4, r0, cr14, cr14, {2} │ │ │ │ - mrc 0, 2, r0, cr10, cr14, {2} │ │ │ │ - adds r5, #184 @ 0xb8 │ │ │ │ + strb r4, [r0, #13] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stcl 0, cr0, [r4, #-376]! @ 0xfffffe88 │ │ │ │ - rsbs r0, r6, #94 @ 0x5e │ │ │ │ - movw r0, #94 @ 0x5e │ │ │ │ - subs.w r0, r8, #94 @ 0x5e │ │ │ │ - adcs.w r0, sl, #94 @ 0x5e │ │ │ │ - stcl 0, cr0, [r2, #376] @ 0x178 │ │ │ │ - ldc 0, cr0, [r6, #376] @ 0x178 │ │ │ │ - adds r4, #186 @ 0xba │ │ │ │ + @ instruction: 0xf61c005e │ │ │ │ + @ instruction: 0xf138005e │ │ │ │ + adds.w r0, lr, #94 @ 0x5e │ │ │ │ + adds r5, #72 @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stcl 0, cr0, [r8], #-376 @ 0xfffffe88 │ │ │ │ - @ instruction: 0xf0ce005e │ │ │ │ - adcs.w r0, r0, #94 @ 0x5e │ │ │ │ - @ instruction: 0xf0bc005e │ │ │ │ - orn r0, r0, #94 @ 0x5e │ │ │ │ - stcl 0, cr0, [lr], {94} @ 0x5e │ │ │ │ - ldc 0, cr0, [ip], {94} @ 0x5e │ │ │ │ - bic.w r0, lr, #94 @ 0x5e │ │ │ │ - ldcl 0, cr0, [r0], #-376 @ 0xfffffe88 │ │ │ │ - ldc 0, cr0, [ip], #-376 @ 0xfffffe88 │ │ │ │ - orrs.w r0, r2, #94 @ 0x5e │ │ │ │ - ldc 0, cr0, [r8], {94} @ 0x5e │ │ │ │ - @ instruction: 0xebec005e │ │ │ │ - and.w r0, lr, #94 @ 0x5e │ │ │ │ - @ instruction: 0xebe8005e │ │ │ │ - subs.w r0, r6, lr, lsr #1 │ │ │ │ - vshr.s8 q8, q7, #4 │ │ │ │ - @ instruction: 0xeb92005e │ │ │ │ - sbc.w r0, r8, lr, lsr #1 │ │ │ │ - adds r2, #220 @ 0xdc │ │ │ │ + mcr 0, 0, r0, cr4, cr14, {2} │ │ │ │ + adds r4, #200 @ 0xc8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - eor.w r0, r4, lr, lsr #1 │ │ │ │ - mrc 0, 7, r0, cr6, cr14, {2} │ │ │ │ - vqadd.s32 q8, q0, q7 │ │ │ │ - mrc 0, 4, r0, cr2, cr14, {2} │ │ │ │ - mcr 0, 5, r0, cr8, cr14, {2} │ │ │ │ - @ instruction: 0xeae6005e │ │ │ │ - @ instruction: 0xeabc005e │ │ │ │ - mrc 0, 4, r0, cr2, cr14, {2} │ │ │ │ - orrs.w r0, r8, lr, lsr #1 │ │ │ │ - bics.w r0, r0, lr, lsr #1 │ │ │ │ + ldcl 0, cr0, [sl, #-376]! @ 0xfffffe88 │ │ │ │ + │ │ │ │ +00089114 : │ │ │ │ + push {r4, r5, r6, r7, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ + ldr r4, [pc, #160] @ (891c4 ) │ │ │ │ + sub sp, #12 │ │ │ │ + ldr r2, [pc, #160] @ (891c8 ) │ │ │ │ + mov r5, r3 │ │ │ │ + add r4, pc │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #148] @ (891cc ) │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbz r0, 891a6 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 8918e │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + mov r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bge.n 89196 │ │ │ │ + mvn.w r3, #3 │ │ │ │ + movs r2, #4 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + ldr r0, [pc, #104] @ (891d0 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #92] @ (891d4 ) │ │ │ │ + ldr r3, [pc, #76] @ (891c8 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 891bc │ │ │ │ + add sp, #12 │ │ │ │ + pop {r4, r5, r6, r7, pc} │ │ │ │ + mvn.w r3, #1 │ │ │ │ + movs r2, #2 │ │ │ │ + b.n 89164 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cbnz r2, 891c0 │ │ │ │ + cmp r3, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 89176 │ │ │ │ + ldr r1, [pc, #48] @ (891d8 ) │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 8914a │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + movs r2, #1 │ │ │ │ + b.n 89164 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r2, r2 │ │ │ │ + b.n 89166 │ │ │ │ + ldmia r7, {r1, r2, r5, r6, r7} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + str r4, [sp, #136] @ 0x88 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldc 0, cr0, [ip, #376] @ 0x178 │ │ │ │ + ldmia r7, {r1, r2, r4, r7} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + b.n 891b8 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ │ │ │ │ -000891e0 : │ │ │ │ +000891dc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (89290 ) │ │ │ │ + ldr r4, [pc, #160] @ (8928c ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (89294 ) │ │ │ │ + ldr r2, [pc, #160] @ (89290 ) │ │ │ │ mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (89298 ) │ │ │ │ + ldr r1, [pc, #148] @ (89294 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 89272 │ │ │ │ + cbz r0, 8926e │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 8925a │ │ │ │ + blt.n 89256 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 89262 │ │ │ │ + bge.n 8925e │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (8929c ) │ │ │ │ + ldr r0, [pc, #104] @ (89298 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (892a0 ) │ │ │ │ - ldr r3, [pc, #76] @ (89294 ) │ │ │ │ + ldr r2, [pc, #92] @ (8929c ) │ │ │ │ + ldr r3, [pc, #76] @ (89290 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 89288 │ │ │ │ + bne.n 89284 │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n 89230 │ │ │ │ + b.n 8922c │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 8928c │ │ │ │ + cbnz r2, 89288 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 89242 │ │ │ │ - ldr r1, [pc, #48] @ (892a4 ) │ │ │ │ + b.n 8923e │ │ │ │ + ldr r1, [pc, #48] @ (892a0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 89216 │ │ │ │ + bne.n 89212 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n 89230 │ │ │ │ + b.n 8922c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.n 89232 │ │ │ │ - ldmia r7!, {r1, r3, r4} │ │ │ │ + b.n 8922e │ │ │ │ + ldmia r7!, {r1, r2, r3, r4} │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ + str r3, [sp, #360] @ 0x168 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stc 0, cr0, [r0], #376 @ 0x178 │ │ │ │ - ldmia r6, {r1, r3, r6, r7} │ │ │ │ + ldcl 0, cr0, [ip], {94} @ 0x5e │ │ │ │ + ldmia r6, {r1, r2, r3, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 890c4 │ │ │ │ + b.n 890f0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -000892a8 : │ │ │ │ +000892a4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (89358 ) │ │ │ │ + ldr r4, [pc, #160] @ (89354 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (8935c ) │ │ │ │ + ldr r2, [pc, #160] @ (89358 ) │ │ │ │ mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (89360 ) │ │ │ │ + ldr r1, [pc, #148] @ (8935c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 8933a │ │ │ │ + cbz r0, 89336 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 89322 │ │ │ │ + blt.n 8931e │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 8932a │ │ │ │ + bge.n 89326 │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (89364 ) │ │ │ │ + ldr r0, [pc, #104] @ (89360 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (89368 ) │ │ │ │ - ldr r3, [pc, #76] @ (8935c ) │ │ │ │ + ldr r2, [pc, #92] @ (89364 ) │ │ │ │ + ldr r3, [pc, #76] @ (89358 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 89350 │ │ │ │ + bne.n 8934c │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n 892f8 │ │ │ │ + b.n 892f4 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 89354 │ │ │ │ + cbnz r2, 89350 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 8930a │ │ │ │ - ldr r1, [pc, #48] @ (8936c ) │ │ │ │ + b.n 89306 │ │ │ │ + ldr r1, [pc, #48] @ (89368 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 892de │ │ │ │ + bne.n 892da │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n 892f8 │ │ │ │ + b.n 892f4 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.n 892fa │ │ │ │ - ldmia r6, {r1, r4, r6} │ │ │ │ + b.n 892f6 │ │ │ │ + ldmia r6, {r1, r2, r4, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #376] @ 0x178 │ │ │ │ + str r2, [sp, #584] @ 0x248 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xebe0005e │ │ │ │ - ldmia r6!, {r1} │ │ │ │ + ldc 0, cr0, [ip], {94} @ 0x5e │ │ │ │ + ldmia r6!, {r1, r2} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 88ffc │ │ │ │ + b.n 89028 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -00089370 : │ │ │ │ +0008936c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (89420 ) │ │ │ │ + ldr r4, [pc, #160] @ (8941c ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (89424 ) │ │ │ │ + ldr r2, [pc, #160] @ (89420 ) │ │ │ │ mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (89428 ) │ │ │ │ + ldr r1, [pc, #148] @ (89424 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 89402 │ │ │ │ + cbz r0, 893fe │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 893ea │ │ │ │ + blt.n 893e6 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 893f2 │ │ │ │ + bge.n 893ee │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (8942c ) │ │ │ │ + ldr r0, [pc, #104] @ (89428 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (89430 ) │ │ │ │ - ldr r3, [pc, #76] @ (89424 ) │ │ │ │ + ldr r2, [pc, #92] @ (8942c ) │ │ │ │ + ldr r3, [pc, #76] @ (89420 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 89418 │ │ │ │ + bne.n 89414 │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n 893c0 │ │ │ │ + b.n 893bc │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 8941c │ │ │ │ + cbnz r2, 89418 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 893d2 │ │ │ │ - ldr r1, [pc, #48] @ (89434 ) │ │ │ │ + b.n 893ce │ │ │ │ + ldr r1, [pc, #48] @ (89430 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 893a6 │ │ │ │ + bne.n 893a2 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n 893c0 │ │ │ │ + b.n 893bc │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.n 893c2 │ │ │ │ - ldmia r5!, {r1, r3, r7} │ │ │ │ + b.n 893be │ │ │ │ + ldmia r5!, {r1, r2, r3, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #600] @ 0x258 │ │ │ │ + str r1, [sp, #808] @ 0x328 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xeb20005e │ │ │ │ - ldmia r5, {r1, r3, r4, r5} │ │ │ │ + adcs.w r0, ip, lr, lsr #1 │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 88f34 │ │ │ │ + b.n 88f60 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -00089438 : │ │ │ │ +00089434 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (894e8 ) │ │ │ │ + ldr r4, [pc, #160] @ (894e4 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (894ec ) │ │ │ │ + ldr r2, [pc, #160] @ (894e8 ) │ │ │ │ mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (894f0 ) │ │ │ │ + ldr r1, [pc, #148] @ (894ec ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 894ca │ │ │ │ + cbz r0, 894c6 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 894b2 │ │ │ │ + blt.n 894ae │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 894ba │ │ │ │ + bge.n 894b6 │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (894f4 ) │ │ │ │ + ldr r0, [pc, #104] @ (894f0 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (894f8 ) │ │ │ │ - ldr r3, [pc, #76] @ (894ec ) │ │ │ │ + ldr r2, [pc, #92] @ (894f4 ) │ │ │ │ + ldr r3, [pc, #76] @ (894e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 894e0 │ │ │ │ + bne.n 894dc │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n 89488 │ │ │ │ + b.n 89484 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 894e4 │ │ │ │ + cbnz r2, 894e0 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 8949a │ │ │ │ - ldr r1, [pc, #48] @ (894fc ) │ │ │ │ + b.n 89496 │ │ │ │ + ldr r1, [pc, #48] @ (894f8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8946e │ │ │ │ + bne.n 8946a │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n 89488 │ │ │ │ + b.n 89484 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.n 8948a │ │ │ │ - ldmia r4!, {r1, r6, r7} │ │ │ │ + b.n 89486 │ │ │ │ + ldmia r4!, {r1, r2, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #824] @ 0x338 │ │ │ │ + str r1, [sp, #8] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - orn r0, r0, lr, lsr #1 │ │ │ │ - ldmia r4, {r1, r4, r5, r6} │ │ │ │ + eors.w r0, ip, lr, lsr #1 │ │ │ │ + ldmia r4, {r1, r2, r4, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 88e6c │ │ │ │ + b.n 88e98 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -00089500 : │ │ │ │ +000894fc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (895b0 ) │ │ │ │ + ldr r4, [pc, #160] @ (895ac ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (895b4 ) │ │ │ │ + ldr r2, [pc, #160] @ (895b0 ) │ │ │ │ mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (895b8 ) │ │ │ │ + ldr r1, [pc, #148] @ (895b4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 89592 │ │ │ │ + cbz r0, 8958e │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 8957a │ │ │ │ + blt.n 89576 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 89582 │ │ │ │ + bge.n 8957e │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (895bc ) │ │ │ │ + ldr r0, [pc, #104] @ (895b8 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (895c0 ) │ │ │ │ - ldr r3, [pc, #76] @ (895b4 ) │ │ │ │ + ldr r2, [pc, #92] @ (895bc ) │ │ │ │ + ldr r3, [pc, #76] @ (895b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 895a8 │ │ │ │ + bne.n 895a4 │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n 89550 │ │ │ │ + b.n 8954c │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 895ac │ │ │ │ + cbnz r2, 895a8 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 89562 │ │ │ │ - ldr r1, [pc, #48] @ (895c4 ) │ │ │ │ + b.n 8955e │ │ │ │ + ldr r1, [pc, #48] @ (895c0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 89536 │ │ │ │ + bne.n 89532 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n 89550 │ │ │ │ + b.n 8954c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.n 89552 │ │ │ │ - ldmia r3, {r1, r3, r4, r5, r6, r7} │ │ │ │ + b.n 8954e │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #24] │ │ │ │ + str r0, [sp, #232] @ 0xe8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xe9a0005e │ │ │ │ - ldmia r3, {r1, r3, r5, r7} │ │ │ │ + ldrd r0, r0, [ip, #376] @ 0x178 │ │ │ │ + ldmia r3, {r1, r2, r3, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 89da4 │ │ │ │ + b.n 88dd0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -000895c8 : │ │ │ │ +000895c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r4, [pc, #208] @ (896ac ) │ │ │ │ + ldr r4, [pc, #208] @ (896a8 ) │ │ │ │ sub sp, #8 │ │ │ │ - ldr r3, [pc, #208] @ (896b0 ) │ │ │ │ + ldr r3, [pc, #208] @ (896ac ) │ │ │ │ mov r6, r2 │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ ldr.w r9, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #192] @ (896b4 ) │ │ │ │ + ldr r1, [pc, #192] @ (896b0 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r8] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #176] @ (896b8 ) │ │ │ │ + ldr r1, [pc, #176] @ (896b4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov sl, r0 │ │ │ │ - cbz r5, 89664 │ │ │ │ + cbz r5, 89660 │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.n 89692 │ │ │ │ + beq.n 8968e │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 8967a │ │ │ │ + blt.n 89676 │ │ │ │ cmp r3, #1 │ │ │ │ ldr.w r2, [r9] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - bge.n 89682 │ │ │ │ + bge.n 8967e │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #128] @ (896bc ) │ │ │ │ + ldr r0, [pc, #128] @ (896b8 ) │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #116] @ (896c0 ) │ │ │ │ - ldr r3, [pc, #96] @ (896b0 ) │ │ │ │ + ldr r2, [pc, #116] @ (896bc ) │ │ │ │ + ldr r3, [pc, #96] @ (896ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 896a8 │ │ │ │ + bne.n 896a4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r1, [pc, #92] @ (896c4 ) │ │ │ │ + ldr r1, [pc, #92] @ (896c0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 89616 │ │ │ │ + bne.n 89612 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 89636 │ │ │ │ + b.n 89632 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 89636 │ │ │ │ + b.n 89632 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 8964a │ │ │ │ + beq.n 89646 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 8963a │ │ │ │ - ldr r1, [pc, #52] @ (896c8 ) │ │ │ │ + b.n 89636 │ │ │ │ + ldr r1, [pc, #52] @ (896c4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8961c │ │ │ │ + bne.n 89618 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 89636 │ │ │ │ + b.n 89632 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - ldmia r3!, {r4, r5} │ │ │ │ + ldmia r3!, {r2, r4, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #56] @ 0x38 │ │ │ │ + ldrh r4, [r5, #58] @ 0x3a │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 88fa4 │ │ │ │ + b.n 89008 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xe8c0005e │ │ │ │ - ldmia r2!, {r1, r6, r7} │ │ │ │ + ldrd r0, r0, [ip], #376 @ 0x178 │ │ │ │ + ldmia r2, {r1, r2, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 89d00 │ │ │ │ + b.n 89d2c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r6, [r3, #52] @ 0x34 │ │ │ │ + ldrh r2, [r2, #54] @ 0x36 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + │ │ │ │ +000896c8 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ + ldr r5, [pc, #272] @ (897ec ) │ │ │ │ + sub sp, #20 │ │ │ │ + ldr r4, [pc, #272] @ (897f0 ) │ │ │ │ + mov r8, r1 │ │ │ │ + add r5, pc │ │ │ │ + ldr r1, [pc, #272] @ (897f4 ) │ │ │ │ + mov r9, r2 │ │ │ │ + mov fp, r0 │ │ │ │ + add r1, pc │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + ldrd sl, r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + mov.w r4, #0 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + movs r3, #0 │ │ │ │ + ldr.w r6, [sl] │ │ │ │ + str r3, [r5, #0] │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #240] @ (897f8 ) │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + mov r7, r0 │ │ │ │ + cbz r4, 89764 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq.n 897ca │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 8977a │ │ │ │ + cmp r1, #1 │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + mov r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + bge.n 89782 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + ldr r0, [pc, #192] @ (897fc ) │ │ │ │ + add r1, sp, #8 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #180] @ (89800 ) │ │ │ │ + ldr r3, [pc, #160] @ (897f0 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 897e2 │ │ │ │ + add sp, #20 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #156] @ (89804 ) │ │ │ │ + mov r0, fp │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 89716 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 89738 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 89738 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cbnz r3, 897e6 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.n 8974a │ │ │ │ + cbz r7, 897c4 │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + adds r0, r6, #1 │ │ │ │ + movs r2, #1 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + adds r3, #8 │ │ │ │ + lsls r0, r0, #4 │ │ │ │ + vldr d7, [r3, #-8] │ │ │ │ + vcmp.f64 d7, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n 897b6 │ │ │ │ + vldr d7, [r3] │ │ │ │ + vcmp.f64 d7, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n 89746 │ │ │ │ + adds r2, #1 │ │ │ │ + add r3, r0 │ │ │ │ + cmp r1, r2 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + bge.n 8979a │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r5, #0] │ │ │ │ + mov.w r0, #512 @ 0x200 │ │ │ │ + b.n 8974a │ │ │ │ + ldr r1, [pc, #60] @ (89808 ) │ │ │ │ + mov r0, r8 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 8971a │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + b.n 8973a │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 8973a │ │ │ │ + nop │ │ │ │ + ldmia r2!, {r4, r5} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldrh r4, [r7, #50] @ 0x32 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + b.n 89f44 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + @ instruction: 0xe800005e │ │ │ │ + ldmia r1, {r1, r6, r7} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + b.n 89c68 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r6, [r2, #44] @ 0x2c │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -000896cc : │ │ │ │ +0008980c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #160] @ (8977c ) │ │ │ │ + ldr r5, [pc, #160] @ (898bc ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r3, [pc, #160] @ (89780 ) │ │ │ │ + ldr r3, [pc, #160] @ (898c0 ) │ │ │ │ add r5, pc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 89738 │ │ │ │ + blt.n 89878 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsrs r0, r1, #31 │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ orrlt.w r0, r0, #1 │ │ │ │ - cbz r0, 89740 │ │ │ │ + cbz r0, 89880 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #116] @ (89784 ) │ │ │ │ + ldr r0, [pc, #116] @ (898c4 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #100] @ (89788 ) │ │ │ │ - ldr r3, [pc, #92] @ (89780 ) │ │ │ │ + ldr r2, [pc, #100] @ (898c8 ) │ │ │ │ + ldr r3, [pc, #92] @ (898c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 89776 │ │ │ │ + bne.n 898b6 │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 8970e │ │ │ │ + b.n 8984e │ │ │ │ ldr r0, [r2, #0] │ │ │ │ lsrs r2, r0, #31 │ │ │ │ cmp r1, r0 │ │ │ │ it lt │ │ │ │ orrlt.w r2, r2, #1 │ │ │ │ - cbz r2, 89756 │ │ │ │ + cbz r2, 89896 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 8970e │ │ │ │ + b.n 8984e │ │ │ │ cmp r3, #1 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - bge.n 8976a │ │ │ │ + bge.n 898aa │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 8970e │ │ │ │ + b.n 8984e │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 89720 │ │ │ │ + b.n 89860 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r2!, {r4, r5} │ │ │ │ + ldmia r0!, {r4, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 89770 │ │ │ │ + b.n 896b0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r2, r3, r5, r7} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + │ │ │ │ +000898cc : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r2, [pc, #300] @ (89a0c ) │ │ │ │ + ldr r3, [pc, #300] @ (89a10 ) │ │ │ │ + sub sp, #24 │ │ │ │ + add r2, pc │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r0, [pc, #296] @ (89a14 ) │ │ │ │ + mov r5, r1 │ │ │ │ + ldr.w r8, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + add r0, pc │ │ │ │ + ldr r2, [pc, #288] @ (89a18 ) │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #20] │ │ │ │ + mov.w r3, #0 │ │ │ │ + strd r1, r6, [sp] │ │ │ │ + ldr r1, [pc, #280] @ (89a1c ) │ │ │ │ + movs r3, #0 │ │ │ │ + add r2, pc │ │ │ │ + str.w r3, [r8] │ │ │ │ + add r1, pc │ │ │ │ + adds r3, r0, #4 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, r4 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + ldr.w sl, [sp, #68] @ 0x44 │ │ │ │ + ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + movs r1, #0 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + cmp r3, #1 │ │ │ │ + mov r4, r3 │ │ │ │ + it lt │ │ │ │ + movlt r4, #1 │ │ │ │ + ldr.w r5, [sl] │ │ │ │ + cmp r2, #0 │ │ │ │ + mul.w r0, r4, r0 │ │ │ │ + vmov s15, r0 │ │ │ │ + mov.w r0, #0 │ │ │ │ + strd r0, r1, [r7, #8] │ │ │ │ + vcvt.f64.s32 d7, s15 │ │ │ │ + vstr d7, [r7] │ │ │ │ + blt.n 89990 │ │ │ │ + lsrs r1, r3, #31 │ │ │ │ + cmp r3, r2 │ │ │ │ + it gt │ │ │ │ + orrgt.w r1, r1, #1 │ │ │ │ + cbz r1, 89998 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str.w r2, [r8] │ │ │ │ + ldr r0, [pc, #184] @ (89a20 ) │ │ │ │ + add r1, sp, #16 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #172] @ (89a24 ) │ │ │ │ + ldr r3, [pc, #148] @ (89a10 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 89a08 │ │ │ │ + add sp, #24 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 89962 │ │ │ │ + ldr r0, [r6, #0] │ │ │ │ + lsrs r1, r0, #31 │ │ │ │ + cmp r3, r0 │ │ │ │ + it lt │ │ │ │ + orrlt.w r1, r1, #1 │ │ │ │ + cbz r1, 899ae │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 89962 │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + blt.n 899de │ │ │ │ + cmp r4, r5 │ │ │ │ + bgt.n 899e6 │ │ │ │ + ldr.w r2, [r8] │ │ │ │ + cbnz r2, 89a04 │ │ │ │ + mov.w r0, #512 @ 0x200 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 89976 │ │ │ │ + movs r2, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + movt r3, #16368 @ 0x3ff0 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + strd r2, r3, [r7] │ │ │ │ + b.n 89976 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 89962 │ │ │ │ + adds r5, #1 │ │ │ │ + beq.n 899f6 │ │ │ │ + mvn.w r2, #7 │ │ │ │ + movs r3, #8 │ │ │ │ + str.w r2, [r8] │ │ │ │ + b.n 89966 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + movs r0, #112 @ 0x70 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n 89976 │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 89966 │ │ │ │ + negs r3, r2 │ │ │ │ + b.n 89966 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + ldmia r0!, {r2, r3, r5} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + cmp r1, #34 @ 0x22 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + b.n 89bb0 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + b.n 895a8 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + b.n 894ec │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + stmia r7!, {r1, r2, r4, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0008978c : │ │ │ │ +00089a28 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r5, [pc, #272] @ (898b0 ) │ │ │ │ + ldr r5, [pc, #308] @ (89b70 ) │ │ │ │ sub sp, #20 │ │ │ │ - ldr r4, [pc, #272] @ (898b4 ) │ │ │ │ - mov r8, r1 │ │ │ │ + ldr r4, [pc, #308] @ (89b74 ) │ │ │ │ + mov r6, r3 │ │ │ │ add r5, pc │ │ │ │ - ldr r1, [pc, #272] @ (898b8 ) │ │ │ │ - mov r9, r2 │ │ │ │ - mov fp, r0 │ │ │ │ - add r1, pc │ │ │ │ + movs r3, #0 │ │ │ │ + ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ + mov r7, r0 │ │ │ │ + ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ - ldrd sl, r5, [sp, #56] @ 0x38 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - movs r3, #0 │ │ │ │ - ldr.w r6, [sl] │ │ │ │ - str r3, [r5, #0] │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #276] @ (89b78 ) │ │ │ │ + str.w r3, [r8] │ │ │ │ + add r1, pc │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #0] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #240] @ (898bc ) │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r8 │ │ │ │ + ldr r1, [pc, #264] @ (89b7c ) │ │ │ │ + mov fp, r0 │ │ │ │ + mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - mov r7, r0 │ │ │ │ - cbz r4, 89828 │ │ │ │ - cmp r7, #0 │ │ │ │ - beq.n 8988e │ │ │ │ - ldr.w r1, [r9] │ │ │ │ + mov r2, r0 │ │ │ │ + cmp.w fp, #0 │ │ │ │ + beq.n 89b0a │ │ │ │ + ldr r7, [r5, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n 89b26 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 89ad6 │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 8983e │ │ │ │ - cmp r1, #1 │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - mov r3, r1 │ │ │ │ + blt.n 89b3c │ │ │ │ + ldr.w r0, [r9] │ │ │ │ + cmp r0, r7 │ │ │ │ + ite le │ │ │ │ + movle r3, #0 │ │ │ │ + movgt r3, #1 │ │ │ │ + orrs.w r3, r3, r0, lsr #31 │ │ │ │ + itt ne │ │ │ │ + mvnne.w r2, #4 │ │ │ │ + movne r3, #5 │ │ │ │ + bne.n 89adc │ │ │ │ + cmp r7, #1 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + it lt │ │ │ │ + movlt r7, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + blt.n 89b44 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ + mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - bge.n 89846 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - ldr r0, [pc, #192] @ (898c0 ) │ │ │ │ + cmp r4, r3 │ │ │ │ + bge.n 89b4c │ │ │ │ + mvn.w r2, #9 │ │ │ │ + movs r3, #10 │ │ │ │ + b.n 89adc │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + str.w r2, [r8] │ │ │ │ + ldr r0, [pc, #156] @ (89b80 ) │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #180] @ (898c4 ) │ │ │ │ - ldr r3, [pc, #160] @ (898b4 ) │ │ │ │ + ldr r2, [pc, #144] @ (89b84 ) │ │ │ │ + ldr r3, [pc, #128] @ (89b74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 898a6 │ │ │ │ + bne.n 89b66 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #156] @ (898c8 ) │ │ │ │ - mov r0, fp │ │ │ │ + ldr r1, [pc, #124] @ (89b88 ) │ │ │ │ + str r0, [sp, #4] │ │ │ │ + mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ + ldr r7, [r6, #0] │ │ │ │ blx 57998 │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 897da │ │ │ │ + bne.n 89a86 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 897fc │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 897fc │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cbnz r3, 898aa │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.n 8980e │ │ │ │ - cbz r7, 89888 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - adds r0, r6, #1 │ │ │ │ - movs r2, #1 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - adds r3, #8 │ │ │ │ - lsls r0, r0, #4 │ │ │ │ - vldr d7, [r3, #-8] │ │ │ │ - vcmp.f64 d7, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 8987a │ │ │ │ - vldr d7, [r3] │ │ │ │ - vcmp.f64 d7, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 8980a │ │ │ │ - adds r2, #1 │ │ │ │ - add r3, r0 │ │ │ │ - cmp r1, r2 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - bge.n 8985e │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r5, #0] │ │ │ │ - mov.w r0, #512 @ 0x200 │ │ │ │ - b.n 8980e │ │ │ │ - ldr r1, [pc, #60] @ (898cc ) │ │ │ │ - mov r0, r8 │ │ │ │ + b.n 89adc │ │ │ │ + ldr r1, [pc, #100] @ (89b8c ) │ │ │ │ + mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 897de │ │ │ │ + bne.n 89a8a │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - b.n 897fe │ │ │ │ + b.n 89adc │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 89adc │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n 89adc │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + cbnz r3, 89b6a │ │ │ │ + cbz r2, 89b62 │ │ │ │ + cbz r1, 89b62 │ │ │ │ + cmp r0, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 89af0 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + b.n 89af0 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n 897fe │ │ │ │ + b.n 89ae0 │ │ │ │ nop │ │ │ │ - ldmia r1!, {r2, r3, r5, r6} │ │ │ │ + stmia r6!, {r4, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #44] @ 0x2c │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 89e20 │ │ │ │ + svc 50 @ 0x32 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 896dc │ │ │ │ + b.n 89bf4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 89b7c │ │ │ │ + b.n 89458 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r2, [r4, #36] @ 0x24 │ │ │ │ + stmia r6!, {r2, r3, r4} │ │ │ │ lsls r7, r3, #1 │ │ │ │ + b.n 89c04 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + b.n 89bdc │ │ │ │ + lsls r6, r3, #1 │ │ │ │ │ │ │ │ -000898d0 : │ │ │ │ +00089b90 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ - ldr r5, [pc, #652] @ (89b70 ) │ │ │ │ + ldr r5, [pc, #652] @ (89e30 ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ - ldr r4, [pc, #652] @ (89b74 ) │ │ │ │ + ldr r4, [pc, #652] @ (89e34 ) │ │ │ │ mov r8, r0 │ │ │ │ add r5, pc │ │ │ │ ldr.w sl, [sp, #124] @ 0x7c │ │ │ │ ldr.w r9, [sp, #140] @ 0x8c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r2 │ │ │ │ ldrd r7, fp, [sp, #132] @ 0x84 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ mov.w r4, #0 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #624] @ (89b78 ) │ │ │ │ + ldr r1, [pc, #624] @ (89e38 ) │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #32] │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str.w r3, [r9] │ │ │ │ @@ -53407,160 +53680,160 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ blx 57998 │ │ │ │ ldr.w r1, [fp] │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r1, [sp, #28] │ │ │ │ - cbz r0, 89980 │ │ │ │ + cbz r0, 89c40 │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 89978 │ │ │ │ + blt.n 89c38 │ │ │ │ cmp r2, r3 │ │ │ │ ite le │ │ │ │ movle r1, #0 │ │ │ │ movgt r1, #1 │ │ │ │ orrs.w r1, r1, r2, lsr #31 │ │ │ │ - beq.n 89a04 │ │ │ │ + beq.n 89cc4 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ str.w r2, [r9] │ │ │ │ - ldr r0, [pc, #556] @ (89b7c ) │ │ │ │ + ldr r0, [pc, #556] @ (89e3c ) │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #544] @ (89b80 ) │ │ │ │ - ldr r3, [pc, #532] @ (89b74 ) │ │ │ │ + ldr r2, [pc, #544] @ (89e40 ) │ │ │ │ + ldr r3, [pc, #532] @ (89e34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 89b5e │ │ │ │ + bne.w 89e1e │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 89948 │ │ │ │ - ldr r1, [pc, #512] @ (89b84 ) │ │ │ │ + b.n 89c08 │ │ │ │ + ldr r1, [pc, #512] @ (89e44 ) │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ - cbnz r0, 899a0 │ │ │ │ + cbnz r0, 89c60 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r9] │ │ │ │ negs r3, r3 │ │ │ │ - b.n 8994c │ │ │ │ + b.n 89c0c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 89978 │ │ │ │ + blt.n 89c38 │ │ │ │ ldr.w r8, [r5] │ │ │ │ cmp r1, r8 │ │ │ │ - bgt.n 89942 │ │ │ │ + bgt.n 89c02 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [r0] │ │ │ │ cmp ip, r8 │ │ │ │ mov r0, ip │ │ │ │ it ge │ │ │ │ movge r0, r8 │ │ │ │ cmp r0, r1 │ │ │ │ - bgt.n 89942 │ │ │ │ + bgt.n 89c02 │ │ │ │ cmp.w ip, #0 │ │ │ │ - blt.n 89a1e │ │ │ │ + blt.n 89cde │ │ │ │ cmp r1, #1 │ │ │ │ ldr.w r0, [sl] │ │ │ │ mov lr, r1 │ │ │ │ it lt │ │ │ │ movlt.w lr, #1 │ │ │ │ cmp r0, lr │ │ │ │ - blt.w 89b56 │ │ │ │ + blt.w 89e16 │ │ │ │ cmp r2, r3 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r2, #1 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ mov r0, r2 │ │ │ │ cmp r3, r2 │ │ │ │ - bge.n 89a26 │ │ │ │ + bge.n 89ce6 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 89a26 │ │ │ │ + beq.n 89ce6 │ │ │ │ mvn.w r2, #8 │ │ │ │ movs r3, #9 │ │ │ │ str.w r2, [r9] │ │ │ │ - b.n 8994c │ │ │ │ + b.n 89c0c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [r1] │ │ │ │ mov r1, r3 │ │ │ │ cmp r3, ip │ │ │ │ it ge │ │ │ │ movge r1, ip │ │ │ │ cmp r2, r1 │ │ │ │ itt ge │ │ │ │ movge r8, r2 │ │ │ │ movge r1, r3 │ │ │ │ - bge.n 899c0 │ │ │ │ - b.n 89942 │ │ │ │ + bge.n 89c80 │ │ │ │ + b.n 89c02 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 89948 │ │ │ │ + b.n 89c08 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 8999c │ │ │ │ - vldr d7, [pc, #312] @ 89b68 │ │ │ │ + bne.n 89c5c │ │ │ │ + vldr d7, [pc, #312] @ 89e28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ adds r3, #1 │ │ │ │ vstr d7, [r7, #8] │ │ │ │ vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ sub.w r2, r2, r3, lsl #4 │ │ │ │ vstr d7, [r7] │ │ │ │ - cbz r6, 89a80 │ │ │ │ + cbz r6, 89d40 │ │ │ │ cmp r1, ip │ │ │ │ - bge.n 89af0 │ │ │ │ + bge.n 89db0 │ │ │ │ cmp r1, #1 │ │ │ │ - bgt.n 89b2c │ │ │ │ + bgt.n 89dec │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 89ad8 │ │ │ │ + beq.n 89d98 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 89a68 │ │ │ │ + cbz r3, 89d28 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 8995c │ │ │ │ + bne.w 89c1c │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ movt r1, #16368 @ 0x3ff0 │ │ │ │ strd r2, r3, [r7, #8] │ │ │ │ strd r0, r1, [r7] │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 8995c │ │ │ │ + b.n 89c1c │ │ │ │ cmp r8, ip │ │ │ │ - bgt.n 89b10 │ │ │ │ + bgt.n 89dd0 │ │ │ │ cmp.w r8, #1 │ │ │ │ - ble.n 89a52 │ │ │ │ + ble.n 89d12 │ │ │ │ add.w r3, r2, r3, lsl #5 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ strd sl, r2, [sp] │ │ │ │ add.w r2, r8, #4294967295 @ 0xffffffff │ │ │ │ strd r2, r2, [sp, #60] @ 0x3c │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ - ldr r2, [pc, #228] @ (89b88 ) │ │ │ │ + ldr r2, [pc, #228] @ (89e48 ) │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ blx 57d78 │ │ │ │ @@ -53569,551 +53842,200 @@ │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ vcvt.s32.f64 s14, d7 │ │ │ │ vmov r0, s14 │ │ │ │ cmp r0, r2 │ │ │ │ it lt │ │ │ │ movlt r0, r2 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 8999c │ │ │ │ + bne.w 89c5c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adds r3, #1 │ │ │ │ - bne.n 89a58 │ │ │ │ + bne.n 89d18 │ │ │ │ vmov s15, r0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ strd r2, r3, [r7, #8] │ │ │ │ vstr d7, [r7] │ │ │ │ - b.n 8995c │ │ │ │ - ldr r1, [pc, #152] @ (89b8c ) │ │ │ │ + b.n 89c1c │ │ │ │ + ldr r1, [pc, #152] @ (89e4c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ strd sl, r3, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #8] │ │ │ │ blx 601a0 │ │ │ │ - b.n 89ab4 │ │ │ │ - ldr r1, [pc, #124] @ (89b90 ) │ │ │ │ + b.n 89d74 │ │ │ │ + ldr r1, [pc, #124] @ (89e50 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ strd sl, r3, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #8] │ │ │ │ - b.n 89ab0 │ │ │ │ + b.n 89d70 │ │ │ │ add.w r3, r2, r3, lsl #5 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ strd sl, r2, [sp] │ │ │ │ subs r1, #1 │ │ │ │ - ldr r2, [pc, #88] @ (89b94 ) │ │ │ │ + ldr r2, [pc, #88] @ (89e54 ) │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ strd r1, r1, [sp, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r2, [sp, #16] │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ blx 601a0 │ │ │ │ - b.n 89ab4 │ │ │ │ + b.n 89d74 │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n 89948 │ │ │ │ + b.n 89c08 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldmia r0!, {r3, r5} │ │ │ │ + stmia r5!, {r3, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 89e8c │ │ │ │ + svc 8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 8965c │ │ │ │ + b.n 8a3cc │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r7!, {r4, r5, r7} │ │ │ │ + stmia r4!, {r4, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 89d90 │ │ │ │ + udf #124 @ 0x7c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r7, #110 @ 0x6e │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - movs r7, #30 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - movs r6, #254 @ 0xfe │ │ │ │ + movs r4, #182 @ 0xb6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r6, #212 @ 0xd4 │ │ │ │ + movs r4, #102 @ 0x66 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -00089b98 : │ │ │ │ - push {r4, r5, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #152] @ (89c40 ) │ │ │ │ - sub sp, #12 │ │ │ │ - ldr r3, [pc, #152] @ (89c44 ) │ │ │ │ - add r5, pc │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov.w r3, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r4, #0] │ │ │ │ - ldr r3, [r0, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 89c12 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r3, r1 │ │ │ │ - bgt.n 89c0a │ │ │ │ - ldr r1, [r2, #0] │ │ │ │ - lsrs r2, r1, #31 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - orrlt.w r2, r2, #1 │ │ │ │ - cbz r2, 89c1a │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - ldr r0, [pc, #100] @ (89c48 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #88] @ (89c4c ) │ │ │ │ - ldr r3, [pc, #76] @ (89c44 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 89c3c │ │ │ │ - add sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n 89be0 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 89be0 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - mov r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bge.n 89c30 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 89be0 │ │ │ │ - cmp r3, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 89bf2 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - stmia r5!, {r2, r5, r6} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - b.n 8a2b0 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - stmia r5!, {r1, r3, r4} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - │ │ │ │ -00089c50 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r2, [pc, #288] @ (89d84 ) │ │ │ │ - ldr r3, [pc, #288] @ (89d88 ) │ │ │ │ - sub sp, #24 │ │ │ │ - add r2, pc │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r0, [pc, #284] @ (89d8c ) │ │ │ │ - mov r5, r1 │ │ │ │ - ldr.w r8, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - add r0, pc │ │ │ │ - ldr r2, [pc, #276] @ (89d90 ) │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mov.w r3, #0 │ │ │ │ - strd r1, r6, [sp] │ │ │ │ - ldr r1, [pc, #268] @ (89d94 ) │ │ │ │ - movs r3, #0 │ │ │ │ - add r2, pc │ │ │ │ - str.w r3, [r8] │ │ │ │ - add r1, pc │ │ │ │ - adds r3, r0, #4 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r3, r4 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - ldr.w sl, [sp, #68] @ 0x44 │ │ │ │ - ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - movs r1, #0 │ │ │ │ - ldr.w r4, [sl] │ │ │ │ - cmp r3, #1 │ │ │ │ - mov r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - mul.w r0, r2, r0 │ │ │ │ - vmov s15, r0 │ │ │ │ - mov.w r0, #0 │ │ │ │ - strd r0, r1, [r7, #8] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vstr d7, [r7] │ │ │ │ - blt.n 89d22 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - cmp r3, r1 │ │ │ │ - bgt.n 89d1a │ │ │ │ - ldr r0, [r6, #0] │ │ │ │ - lsrs r1, r0, #31 │ │ │ │ - cmp r3, r0 │ │ │ │ - it lt │ │ │ │ - orrlt.w r1, r1, #1 │ │ │ │ - cbz r1, 89d2a │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #164] @ (89d98 ) │ │ │ │ - add r1, sp, #16 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #152] @ (89d9c ) │ │ │ │ - ldr r3, [pc, #132] @ (89d88 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 89d7e │ │ │ │ - add sp, #24 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n 89cec │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 89cec │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - cmp r2, r1 │ │ │ │ - bgt.n 89d54 │ │ │ │ - cmp r2, r4 │ │ │ │ - bgt.n 89d5c │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - cbnz r2, 89d7a │ │ │ │ - mov.w r0, #512 @ 0x200 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 89d00 │ │ │ │ - movs r2, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - movt r3, #16368 @ 0x3ff0 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - strd r2, r3, [r7] │ │ │ │ - b.n 89d00 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 89cec │ │ │ │ - adds r4, #1 │ │ │ │ - beq.n 89d6c │ │ │ │ - mvn.w r2, #7 │ │ │ │ - movs r3, #8 │ │ │ │ - str.w r2, [r8] │ │ │ │ - b.n 89cf0 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - movs r0, #112 @ 0x70 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n 89d00 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 89cf0 │ │ │ │ - negs r3, r2 │ │ │ │ - b.n 89cf0 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - stmia r4!, {r3, r5, r7} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - movs r5, #162 @ 0xa2 │ │ │ │ + movs r4, #70 @ 0x46 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ble.n 89df8 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - b.n 8a208 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - b.n 8a140 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - stmia r4!, {r2, r3} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - │ │ │ │ -00089da0 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r2, [pc, #300] @ (89ee0 ) │ │ │ │ - ldr r3, [pc, #300] @ (89ee4 ) │ │ │ │ - sub sp, #24 │ │ │ │ - add r2, pc │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r0, [pc, #296] @ (89ee8 ) │ │ │ │ - mov r5, r1 │ │ │ │ - ldr.w r8, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - add r0, pc │ │ │ │ - ldr r2, [pc, #288] @ (89eec ) │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mov.w r3, #0 │ │ │ │ - strd r1, r6, [sp] │ │ │ │ - ldr r1, [pc, #280] @ (89ef0 ) │ │ │ │ - movs r3, #0 │ │ │ │ - add r2, pc │ │ │ │ - str.w r3, [r8] │ │ │ │ - add r1, pc │ │ │ │ - adds r3, r0, #4 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r3, r4 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - ldr.w sl, [sp, #68] @ 0x44 │ │ │ │ - ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - movs r1, #0 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - cmp r3, #1 │ │ │ │ - mov r4, r3 │ │ │ │ - it lt │ │ │ │ - movlt r4, #1 │ │ │ │ - ldr.w r5, [sl] │ │ │ │ - cmp r2, #0 │ │ │ │ - mul.w r0, r4, r0 │ │ │ │ - vmov s15, r0 │ │ │ │ - mov.w r0, #0 │ │ │ │ - strd r0, r1, [r7, #8] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vstr d7, [r7] │ │ │ │ - blt.n 89e64 │ │ │ │ - lsrs r1, r3, #31 │ │ │ │ - cmp r3, r2 │ │ │ │ - it gt │ │ │ │ - orrgt.w r1, r1, #1 │ │ │ │ - cbz r1, 89e6c │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #184] @ (89ef4 ) │ │ │ │ - add r1, sp, #16 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #172] @ (89ef8 ) │ │ │ │ - ldr r3, [pc, #148] @ (89ee4 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 89edc │ │ │ │ - add sp, #24 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 89e36 │ │ │ │ - ldr r0, [r6, #0] │ │ │ │ - lsrs r1, r0, #31 │ │ │ │ - cmp r3, r0 │ │ │ │ - it lt │ │ │ │ - orrlt.w r1, r1, #1 │ │ │ │ - cbz r1, 89e82 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 89e36 │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - blt.n 89eb2 │ │ │ │ - cmp r4, r5 │ │ │ │ - bgt.n 89eba │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - cbnz r2, 89ed8 │ │ │ │ - mov.w r0, #512 @ 0x200 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 89e4a │ │ │ │ - movs r2, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - movt r3, #16368 @ 0x3ff0 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - strd r2, r3, [r7] │ │ │ │ - b.n 89e4a │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 89e36 │ │ │ │ - adds r5, #1 │ │ │ │ - beq.n 89eca │ │ │ │ - mvn.w r2, #7 │ │ │ │ - movs r3, #8 │ │ │ │ - str.w r2, [r8] │ │ │ │ - b.n 89e3a │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - movs r0, #112 @ 0x70 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n 89e4a │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 89e3a │ │ │ │ - negs r3, r2 │ │ │ │ - b.n 89e3a │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - stmia r3!, {r3, r4, r6} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - movs r4, #90 @ 0x5a │ │ │ │ + movs r4, #28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - blt.n 89eb4 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - b.n 8a0a4 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - b.n 89fe8 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - stmia r2!, {r1, r6, r7} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00089efc : │ │ │ │ +00089e58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ - ldr r4, [pc, #384] @ (8a090 ) │ │ │ │ + ldr r4, [pc, #384] @ (89fec ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ - ldr r2, [pc, #384] @ (8a094 ) │ │ │ │ + ldr r2, [pc, #384] @ (89ff0 ) │ │ │ │ mov sl, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldrd r9, r8, [sp, #80] @ 0x50 │ │ │ │ mov fp, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #372] @ (8a098 ) │ │ │ │ + ldr r1, [pc, #372] @ (89ff4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ ldr.w r7, [r9] │ │ │ │ blx 57998 │ │ │ │ mov r5, r0 │ │ │ │ - cbz r0, 89f9e │ │ │ │ + cbz r0, 89efa │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 89f8e │ │ │ │ + blt.n 89eea │ │ │ │ cmp r2, #1 │ │ │ │ ldr.w r1, [sl] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ - bge.n 89fba │ │ │ │ + bge.n 89f16 │ │ │ │ movs r3, #4 │ │ │ │ add r5, sp, #16 │ │ │ │ mvn.w r2, #3 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #312] @ (8a09c ) │ │ │ │ + ldr r0, [pc, #312] @ (89ff8 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #300] @ (8a0a0 ) │ │ │ │ - ldr r3, [pc, #284] @ (8a094 ) │ │ │ │ + ldr r2, [pc, #300] @ (89ffc ) │ │ │ │ + ldr r3, [pc, #284] @ (89ff0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 8a08c │ │ │ │ + bne.w 89fe8 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ add r5, sp, #16 │ │ │ │ mov r1, r3 │ │ │ │ str.w r3, [r8] │ │ │ │ negs r3, r1 │ │ │ │ - b.n 89f62 │ │ │ │ - ldr r1, [pc, #260] @ (8a0a4 ) │ │ │ │ + b.n 89ebe │ │ │ │ + ldr r1, [pc, #260] @ (8a000 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 89f40 │ │ │ │ + bne.n 89e9c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add r5, sp, #16 │ │ │ │ mov r1, r3 │ │ │ │ str.w r3, [r8] │ │ │ │ - b.n 89f9a │ │ │ │ + b.n 89ef6 │ │ │ │ subs r2, #1 │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r2, #1 │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ str r2, [sp, #20] │ │ │ │ cmp r1, r3 │ │ │ │ - bge.n 89fe0 │ │ │ │ + bge.n 89f3c │ │ │ │ adds r3, r7, #1 │ │ │ │ - beq.n 89fe0 │ │ │ │ + beq.n 89f3c │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ add r5, sp, #16 │ │ │ │ str.w r2, [r8] │ │ │ │ - b.n 89f62 │ │ │ │ + b.n 89ebe │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 8a086 │ │ │ │ + bne.n 89fe2 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #24] │ │ │ │ cmp r5, #0 │ │ │ │ - bne.n 8a064 │ │ │ │ - ldr r0, [pc, #180] @ (8a0a8 ) │ │ │ │ + bne.n 89fc0 │ │ │ │ + ldr r0, [pc, #180] @ (8a004 ) │ │ │ │ add r5, sp, #16 │ │ │ │ - ldr r2, [pc, #180] @ (8a0ac ) │ │ │ │ + ldr r2, [pc, #180] @ (8a008 ) │ │ │ │ add r3, sp, #24 │ │ │ │ - ldr r1, [pc, #180] @ (8a0b0 ) │ │ │ │ + ldr r1, [pc, #180] @ (8a00c ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #20 │ │ │ │ @@ -54133,384 +54055,234 @@ │ │ │ │ mov.w r8, #0 │ │ │ │ strd r8, r9, [r6, #8] │ │ │ │ mul.w r2, r0, r2 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r6] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 89f9a │ │ │ │ + bne.n 89ef6 │ │ │ │ adds r7, #1 │ │ │ │ it eq │ │ │ │ moveq r0, #112 @ 0x70 │ │ │ │ - beq.n 89f72 │ │ │ │ + beq.n 89ece │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 89f72 │ │ │ │ + bne.n 89ece │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [r6] │ │ │ │ - b.n 89f72 │ │ │ │ - ldr r0, [pc, #76] @ (8a0b4 ) │ │ │ │ + b.n 89ece │ │ │ │ + ldr r0, [pc, #76] @ (8a010 ) │ │ │ │ add r5, sp, #16 │ │ │ │ - ldr r2, [pc, #76] @ (8a0b8 ) │ │ │ │ + ldr r2, [pc, #76] @ (8a014 ) │ │ │ │ add r3, sp, #24 │ │ │ │ - ldr r1, [pc, #76] @ (8a0bc ) │ │ │ │ + ldr r1, [pc, #76] @ (8a018 ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ blx 5fe70 │ │ │ │ - b.n 8a010 │ │ │ │ + b.n 89f6c │ │ │ │ negs r3, r3 │ │ │ │ add r5, sp, #16 │ │ │ │ - b.n 89f62 │ │ │ │ + b.n 89ebe │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - stmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #48] @ 0x30 │ │ │ │ + strh r0, [r3, #54] @ 0x36 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - svc 192 @ 0xc0 │ │ │ │ + b.n 8a134 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r1!, {r1, r3, r4, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bls.n 8a06c │ │ │ │ + bge.n 89f38 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r2, #46 @ 0x2e │ │ │ │ + movs r2, #202 @ 0xca │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bls.n 8a02c │ │ │ │ + bge.n 8a0f8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - udf #182 @ 0xb6 │ │ │ │ + svc 114 @ 0x72 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r1, #186 @ 0xba │ │ │ │ + movs r2, #86 @ 0x56 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bls.n 8a150 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - udf #170 @ 0xaa │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - │ │ │ │ -0008a0c0 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r5, [pc, #308] @ (8a208 ) │ │ │ │ - sub sp, #20 │ │ │ │ - ldr r4, [pc, #308] @ (8a20c ) │ │ │ │ - mov r6, r3 │ │ │ │ - add r5, pc │ │ │ │ - movs r3, #0 │ │ │ │ - ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ - mov r7, r0 │ │ │ │ - ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r2 │ │ │ │ - ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - mov.w r4, #0 │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #276] @ (8a210 ) │ │ │ │ - str.w r3, [r8] │ │ │ │ - add r1, pc │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #264] @ (8a214 ) │ │ │ │ - mov fp, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - mov r2, r0 │ │ │ │ - cmp.w fp, #0 │ │ │ │ - beq.n 8a1a2 │ │ │ │ - ldr r7, [r5, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n 8a1be │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 8a16e │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 8a1d4 │ │ │ │ - ldr.w r0, [r9] │ │ │ │ - cmp r0, r7 │ │ │ │ - ite le │ │ │ │ - movle r3, #0 │ │ │ │ - movgt r3, #1 │ │ │ │ - orrs.w r3, r3, r0, lsr #31 │ │ │ │ - itt ne │ │ │ │ - mvnne.w r2, #4 │ │ │ │ - movne r3, #5 │ │ │ │ - bne.n 8a174 │ │ │ │ - cmp r7, #1 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - it lt │ │ │ │ - movlt r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - blt.n 8a1dc │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ - mov r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ - bge.n 8a1e4 │ │ │ │ - mvn.w r2, #9 │ │ │ │ - movs r3, #10 │ │ │ │ - b.n 8a174 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #156] @ (8a218 ) │ │ │ │ - add r1, sp, #8 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #144] @ (8a21c ) │ │ │ │ - ldr r3, [pc, #128] @ (8a20c ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 8a1fe │ │ │ │ - add sp, #20 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #124] @ (8a220 ) │ │ │ │ - str r0, [sp, #4] │ │ │ │ - mov r0, r7 │ │ │ │ - add r1, pc │ │ │ │ - ldr r7, [r6, #0] │ │ │ │ - blx 57998 │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 8a11e │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 8a174 │ │ │ │ - ldr r1, [pc, #100] @ (8a224 ) │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 8a122 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n 8a174 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 8a174 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n 8a174 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - cbnz r3, 8a202 │ │ │ │ - cbz r2, 8a1fa │ │ │ │ - cbz r1, 8a1fa │ │ │ │ - cmp r0, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 8a188 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - b.n 8a188 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 8a178 │ │ │ │ - nop │ │ │ │ - stmia r0!, {r3, r4, r5} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - bhi.n 8a120 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - bls.n 8a2fc │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ble.n 8a180 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - itt hi │ │ │ │ - lslhi r7, r3, #1 │ │ │ │ - bls.n 8a2fc @ unpredictable │ │ │ │ + bge.n 8a01c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bls.n 8a2d4 │ │ │ │ + svc 134 @ 0x86 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -0008a228 : │ │ │ │ +0008a01c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r5, [pc, #308] @ (8a370 ) │ │ │ │ + ldr r5, [pc, #308] @ (8a164 ) │ │ │ │ sub sp, #20 │ │ │ │ - ldr r4, [pc, #308] @ (8a374 ) │ │ │ │ + ldr r4, [pc, #308] @ (8a168 ) │ │ │ │ mov r6, r3 │ │ │ │ add r5, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r2 │ │ │ │ ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #276] @ (8a378 ) │ │ │ │ + ldr r1, [pc, #276] @ (8a16c ) │ │ │ │ str.w r3, [r8] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #264] @ (8a37c ) │ │ │ │ + ldr r1, [pc, #264] @ (8a170 ) │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r2, r0 │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.n 8a30c │ │ │ │ + beq.n 8a100 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 8a328 │ │ │ │ + beq.n 8a11c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 8a2d8 │ │ │ │ + blt.n 8a0cc │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 8a33e │ │ │ │ + blt.n 8a132 │ │ │ │ ldr.w r0, [r9] │ │ │ │ cmp r0, r7 │ │ │ │ ite le │ │ │ │ movle r7, #0 │ │ │ │ movgt r7, #1 │ │ │ │ orrs.w r7, r7, r0, lsr #31 │ │ │ │ itt ne │ │ │ │ mvnne.w r2, #4 │ │ │ │ movne r3, #5 │ │ │ │ - bne.n 8a2de │ │ │ │ + bne.n 8a0d2 │ │ │ │ cmp r0, #1 │ │ │ │ ldr.w r4, [sl] │ │ │ │ mov r3, r0 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ - blt.n 8a346 │ │ │ │ + blt.n 8a13a │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r2, #1 │ │ │ │ ldr r4, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ - bge.n 8a34e │ │ │ │ + bge.n 8a142 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 8a2de │ │ │ │ + b.n 8a0d2 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #156] @ (8a380 ) │ │ │ │ + ldr r0, [pc, #156] @ (8a174 ) │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #144] @ (8a384 ) │ │ │ │ - ldr r3, [pc, #124] @ (8a374 ) │ │ │ │ + ldr r2, [pc, #144] @ (8a178 ) │ │ │ │ + ldr r3, [pc, #124] @ (8a168 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 8a368 │ │ │ │ + bne.n 8a15c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #120] @ (8a388 ) │ │ │ │ + ldr r1, [pc, #120] @ (8a17c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [r6, #0] │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8a286 │ │ │ │ + bne.n 8a07a │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 8a2de │ │ │ │ - ldr r1, [pc, #96] @ (8a38c ) │ │ │ │ + b.n 8a0d2 │ │ │ │ + ldr r1, [pc, #96] @ (8a180 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8a28a │ │ │ │ + bne.n 8a07e │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 8a2de │ │ │ │ + b.n 8a0d2 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 8a2de │ │ │ │ + b.n 8a0d2 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 8a2de │ │ │ │ + b.n 8a0d2 │ │ │ │ ldr.w r3, [r8] │ │ │ │ - cbnz r3, 8a36c │ │ │ │ - cbz r2, 8a364 │ │ │ │ - cbz r1, 8a364 │ │ │ │ + cbnz r3, 8a160 │ │ │ │ + cbz r2, 8a158 │ │ │ │ + cbz r1, 8a158 │ │ │ │ cmp r0, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 8a2f2 │ │ │ │ + b.n 8a0e6 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 8a2f2 │ │ │ │ + b.n 8a0e6 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n 8a2e2 │ │ │ │ - bkpt 0x00d0 │ │ │ │ + b.n 8a0d6 │ │ │ │ + stmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 8a3b8 │ │ │ │ + bls.n 8a1ec │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bhi.n 8a394 │ │ │ │ + bge.n 8a200 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bgt.n 8a424 │ │ │ │ + udf #140 @ 0x8c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bkpt 0x001a │ │ │ │ + stmia r0!, {r1, r2, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bhi.n 8a390 │ │ │ │ + bge.n 8a20c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bvc.n 8a368 │ │ │ │ + bge.n 8a1e4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -0008a390 : │ │ │ │ +0008a184 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ - ldr r5, [pc, #780] @ (8a6b0 ) │ │ │ │ + ldr r5, [pc, #780] @ (8a4a4 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ - ldr r4, [pc, #780] @ (8a6b4 ) │ │ │ │ + ldr r4, [pc, #780] @ (8a4a8 ) │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r1, [pc, #780] @ (8a6b8 ) │ │ │ │ + ldr r1, [pc, #780] @ (8a4ac ) │ │ │ │ ldr.w r9, [sp, #148] @ 0x94 │ │ │ │ mov sl, r2 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov.w r4, #0 │ │ │ │ @@ -54525,190 +54297,190 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r0, [sp, #32] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #728] @ (8a6bc ) │ │ │ │ + ldr r1, [pc, #728] @ (8a4b0 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #720] @ (8a6c0 ) │ │ │ │ + ldr r1, [pc, #720] @ (8a4b4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #24] │ │ │ │ cmp r5, #0 │ │ │ │ - beq.n 8a502 │ │ │ │ + beq.n 8a2f6 │ │ │ │ ldr.w r8, [fp] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r8 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ - cbz r2, 8a46c │ │ │ │ + cbz r2, 8a260 │ │ │ │ cmp r1, #0 │ │ │ │ it eq │ │ │ │ moveq.w r8, #0 │ │ │ │ - cbz r7, 8a472 │ │ │ │ + cbz r7, 8a266 │ │ │ │ cmp r5, #0 │ │ │ │ - beq.n 8a494 │ │ │ │ + beq.n 8a288 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 8a4ec │ │ │ │ + beq.n 8a2e0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 8a4b4 │ │ │ │ + blt.n 8a2a8 │ │ │ │ ldr.w r1, [fp] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.w 8a558 │ │ │ │ + blt.w 8a34c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 8a510 │ │ │ │ + blt.n 8a304 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r0 │ │ │ │ it ge │ │ │ │ movge r3, r0 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [r6, #0] │ │ │ │ movs r6, #1 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.n 8a518 │ │ │ │ + beq.n 8a30c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ it lt │ │ │ │ movlt r3, r6 │ │ │ │ cmp r3, r0 │ │ │ │ - ble.n 8a522 │ │ │ │ + ble.n 8a316 │ │ │ │ mvn.w r2, #7 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [r9] │ │ │ │ - b.n 8a490 │ │ │ │ + b.n 8a284 │ │ │ │ mov r8, r2 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.n 8a41c │ │ │ │ - ldr r1, [pc, #592] @ (8a6c4 ) │ │ │ │ + bne.n 8a210 │ │ │ │ + ldr r1, [pc, #592] @ (8a4b8 ) │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8a41c │ │ │ │ + bne.n 8a210 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [r9] │ │ │ │ negs r3, r3 │ │ │ │ - b.n 8a4c0 │ │ │ │ - ldr r1, [pc, #560] @ (8a6c8 ) │ │ │ │ + b.n 8a2b4 │ │ │ │ + ldr r1, [pc, #560] @ (8a4bc ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8a420 │ │ │ │ + bne.n 8a214 │ │ │ │ mvn.w r2, #1 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [r9] │ │ │ │ - b.n 8a490 │ │ │ │ + b.n 8a284 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ str.w r2, [r9] │ │ │ │ - ldr r0, [pc, #520] @ (8a6cc ) │ │ │ │ + ldr r0, [pc, #520] @ (8a4c0 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #508] @ (8a6d0 ) │ │ │ │ - ldr r3, [pc, #480] @ (8a6b4 ) │ │ │ │ + ldr r2, [pc, #508] @ (8a4c4 ) │ │ │ │ + ldr r3, [pc, #480] @ (8a4a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 8a6aa │ │ │ │ + bne.w 8a49e │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #484] @ (8a6d4 ) │ │ │ │ + ldr r1, [pc, #484] @ (8a4c8 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8a424 │ │ │ │ + bne.n 8a218 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 8a4ba │ │ │ │ + b.n 8a2ae │ │ │ │ ldr.w r8, [r4] │ │ │ │ ldr.w r1, [fp] │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - b.n 8a410 │ │ │ │ + b.n 8a204 │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n 8a4ba │ │ │ │ + b.n 8a2ae │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ - bgt.n 8a45e │ │ │ │ + bgt.n 8a252 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 8a560 │ │ │ │ + blt.n 8a354 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r3, r8 │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - bge.n 8a568 │ │ │ │ + bge.n 8a35c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ - beq.w 8a67e │ │ │ │ + beq.w 8a472 │ │ │ │ mvn.w r2, #12 │ │ │ │ movs r3, #13 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ str.w r2, [r9] │ │ │ │ - b.n 8a4c0 │ │ │ │ + b.n 8a2b4 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 8a4ba │ │ │ │ + b.n 8a2ae │ │ │ │ mvn.w r2, #10 │ │ │ │ movs r3, #11 │ │ │ │ - b.n 8a4ba │ │ │ │ + b.n 8a2ae │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 8a6a4 │ │ │ │ + bne.w 8a498 │ │ │ │ cmp.w r8, #0 │ │ │ │ - ble.n 8a5ea │ │ │ │ + ble.n 8a3de │ │ │ │ cmp r7, #0 │ │ │ │ - beq.n 8a60e │ │ │ │ + beq.n 8a402 │ │ │ │ cmp r5, #0 │ │ │ │ - beq.n 8a636 │ │ │ │ - ldr r0, [pc, #340] @ (8a6d8 ) │ │ │ │ + beq.n 8a42a │ │ │ │ + ldr r0, [pc, #340] @ (8a4cc ) │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ - ldr r1, [pc, #340] @ (8a6dc ) │ │ │ │ + ldr r1, [pc, #340] @ (8a4d0 ) │ │ │ │ subs r2, #1 │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ strd r2, r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ @@ -54727,156 +54499,369 @@ │ │ │ │ movlt r0, #1 │ │ │ │ vmov s15, r0 │ │ │ │ movs r0, #0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ strd r0, r1, [r2, #8] │ │ │ │ vstr d7, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 8a490 │ │ │ │ + bne.w 8a284 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 8a606 │ │ │ │ + beq.n 8a3fa │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 8a60a │ │ │ │ + cbz r3, 8a3fe │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 8a4d0 │ │ │ │ + b.n 8a2c4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ strd r2, r3, [r1] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r3, [r1, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ - bne.n 8a5d6 │ │ │ │ + bne.n 8a3ca │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 8a4d0 │ │ │ │ + b.n 8a2c4 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 8a4d0 │ │ │ │ - cbz r5, 8a65a │ │ │ │ - ldr r0, [pc, #204] @ (8a6e0 ) │ │ │ │ + b.n 8a2c4 │ │ │ │ + cbz r5, 8a44e │ │ │ │ + ldr r0, [pc, #204] @ (8a4d4 ) │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ - ldr r1, [pc, #204] @ (8a6e4 ) │ │ │ │ + ldr r1, [pc, #204] @ (8a4d8 ) │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ subs r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r2, r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ mov r3, r5 │ │ │ │ str.w fp, [sp] │ │ │ │ blx 5fe70 │ │ │ │ - b.n 8a5a4 │ │ │ │ - ldr r0, [pc, #176] @ (8a6e8 ) │ │ │ │ + b.n 8a398 │ │ │ │ + ldr r0, [pc, #176] @ (8a4dc ) │ │ │ │ subs r1, #1 │ │ │ │ strd r1, r1, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ - ldr r1, [pc, #168] @ (8a6ec ) │ │ │ │ + ldr r1, [pc, #168] @ (8a4e0 ) │ │ │ │ add r0, pc │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ - b.n 8a5a4 │ │ │ │ - ldr r0, [pc, #148] @ (8a6f0 ) │ │ │ │ + b.n 8a398 │ │ │ │ + ldr r0, [pc, #148] @ (8a4e4 ) │ │ │ │ subs r1, #1 │ │ │ │ strd r1, r1, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ - ldr r1, [pc, #140] @ (8a6f4 ) │ │ │ │ + ldr r1, [pc, #140] @ (8a4e8 ) │ │ │ │ add r0, pc │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ - b.n 8a5a4 │ │ │ │ + b.n 8a398 │ │ │ │ ldr.w r3, [r9] │ │ │ │ - cbnz r3, 8a6a4 │ │ │ │ + cbnz r3, 8a498 │ │ │ │ cmp.w r8, #0 │ │ │ │ - bgt.w 8a578 │ │ │ │ + bgt.w 8a36c │ │ │ │ ldr r4, [sp, #28] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movt r1, #16368 @ 0x3ff0 │ │ │ │ strd r2, r3, [r4, #8] │ │ │ │ strd r0, r1, [r4] │ │ │ │ - b.n 8a606 │ │ │ │ + b.n 8a3fa │ │ │ │ negs r3, r3 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ - b.n 8a4c0 │ │ │ │ + b.n 8a2b4 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - pop {r3, r5, r6, pc} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ + ite vc │ │ │ │ + lslvc r7, r3, #1 │ │ │ │ + ldrhvs r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 8a678 │ │ │ │ + bls.n 8a504 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bpl.n 8a5f8 │ │ │ │ + bvc.n 8a42c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bvs.n 8a5dc │ │ │ │ + bhi.n 8a448 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bvs.n 8a6f4 │ │ │ │ + bhi.n 8a570 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bvs.n 8a7c0 │ │ │ │ + bhi.n 8a43c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bls.n 8a5f4 │ │ │ │ + blt.n 8a450 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - pop {r2, r3, r4, r5} │ │ │ │ + bkpt 0x0048 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bvs.n 8a728 │ │ │ │ + bhi.n 8a5a4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, r5, #2 │ │ │ │ + subs r4, r5, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bhi.n 8a660 │ │ │ │ + bge.n 8a4bc │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, r3, #0 │ │ │ │ + subs r4, r3, #0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bhi.n 8a76c │ │ │ │ + bge.n 8a5c8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r6, r5, r7 │ │ │ │ + adds r2, r6, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bhi.n 8a700 │ │ │ │ + bge.n 8a55c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, r1, r7 │ │ │ │ + adds r6, r1, #7 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + bge.n 8a53c │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + │ │ │ │ +0008a4ec : │ │ │ │ + push {r4, r5, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ + ldr r5, [pc, #152] @ (8a594 ) │ │ │ │ + sub sp, #12 │ │ │ │ + ldr r3, [pc, #152] @ (8a598 ) │ │ │ │ + add r5, pc │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + ldr r5, [sp, #24] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov.w r3, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r4, #0] │ │ │ │ + ldr r3, [r0, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 8a566 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r3, r1 │ │ │ │ + bgt.n 8a55e │ │ │ │ + ldr r1, [r2, #0] │ │ │ │ + lsrs r2, r1, #31 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + orrlt.w r2, r2, #1 │ │ │ │ + cbz r2, 8a56e │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + ldr r0, [pc, #100] @ (8a59c ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #88] @ (8a5a0 ) │ │ │ │ + ldr r3, [pc, #76] @ (8a598 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 8a590 │ │ │ │ + add sp, #12 │ │ │ │ + pop {r4, r5, pc} │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n 8a534 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 8a534 │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + mov r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bge.n 8a584 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 8a534 │ │ │ │ + cmp r3, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 8a546 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + pop {r4} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + bge.n 8a60c │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + cbnz r6, 8a614 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + │ │ │ │ +0008a5a4 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r2, [pc, #288] @ (8a6d8 ) │ │ │ │ + ldr r3, [pc, #288] @ (8a6dc ) │ │ │ │ + sub sp, #24 │ │ │ │ + add r2, pc │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r0, [pc, #284] @ (8a6e0 ) │ │ │ │ + mov r5, r1 │ │ │ │ + ldr.w r8, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + add r0, pc │ │ │ │ + ldr r2, [pc, #276] @ (8a6e4 ) │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #20] │ │ │ │ + mov.w r3, #0 │ │ │ │ + strd r1, r6, [sp] │ │ │ │ + ldr r1, [pc, #268] @ (8a6e8 ) │ │ │ │ + movs r3, #0 │ │ │ │ + add r2, pc │ │ │ │ + str.w r3, [r8] │ │ │ │ + add r1, pc │ │ │ │ + adds r3, r0, #4 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, r4 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + ldr.w sl, [sp, #68] @ 0x44 │ │ │ │ + ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + movs r1, #0 │ │ │ │ + ldr.w r4, [sl] │ │ │ │ + cmp r3, #1 │ │ │ │ + mov r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + mul.w r0, r2, r0 │ │ │ │ + vmov s15, r0 │ │ │ │ + mov.w r0, #0 │ │ │ │ + strd r0, r1, [r7, #8] │ │ │ │ + vcvt.f64.s32 d7, s15 │ │ │ │ + vstr d7, [r7] │ │ │ │ + blt.n 8a676 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + cmp r3, r1 │ │ │ │ + bgt.n 8a66e │ │ │ │ + ldr r0, [r6, #0] │ │ │ │ + lsrs r1, r0, #31 │ │ │ │ + cmp r3, r0 │ │ │ │ + it lt │ │ │ │ + orrlt.w r1, r1, #1 │ │ │ │ + cbz r1, 8a67e │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + str.w r2, [r8] │ │ │ │ + ldr r0, [pc, #164] @ (8a6ec ) │ │ │ │ + add r1, sp, #16 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #152] @ (8a6f0 ) │ │ │ │ + ldr r3, [pc, #132] @ (8a6dc ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 8a6d2 │ │ │ │ + add sp, #24 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n 8a640 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 8a640 │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + cmp r2, r1 │ │ │ │ + bgt.n 8a6a8 │ │ │ │ + cmp r2, r4 │ │ │ │ + bgt.n 8a6b0 │ │ │ │ + ldr.w r2, [r8] │ │ │ │ + cbnz r2, 8a6ce │ │ │ │ + mov.w r0, #512 @ 0x200 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 8a654 │ │ │ │ + movs r2, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + movt r3, #16368 @ 0x3ff0 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + strd r2, r3, [r7] │ │ │ │ + b.n 8a654 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 8a640 │ │ │ │ + adds r4, #1 │ │ │ │ + beq.n 8a6c0 │ │ │ │ + mvn.w r2, #7 │ │ │ │ + movs r3, #8 │ │ │ │ + str.w r2, [r8] │ │ │ │ + b.n 8a644 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + movs r0, #112 @ 0x70 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n 8a654 │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 8a644 │ │ │ │ + negs r3, r2 │ │ │ │ + b.n 8a644 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + cbnz r4, 8a730 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + adds r6, r4, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bvc.n 8a6e0 │ │ │ │ + bcc.n 8a6cc │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + bhi.n 8a6e4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ + bhi.n 8a61c │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + hlt 0x0038 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0008a6f8 : │ │ │ │ +0008a6f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr r5, [pc, #528] @ (8a91c ) │ │ │ │ + ldr r5, [pc, #528] @ (8a918 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ - ldr r4, [pc, #528] @ (8a920 ) │ │ │ │ + ldr r4, [pc, #528] @ (8a91c ) │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r1, [pc, #528] @ (8a924 ) │ │ │ │ + ldr r1, [pc, #528] @ (8a920 ) │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ ldrd r9, fp, [sp, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w sl, [sp, #96] @ 0x60 │ │ │ │ @@ -54887,128 +54872,128 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #484] @ (8a928 ) │ │ │ │ + ldr r1, [pc, #484] @ (8a924 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #20] │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.n 8a7c0 │ │ │ │ + beq.n 8a7bc │ │ │ │ ldr.w r8, [r4] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 8a7e2 │ │ │ │ + beq.n 8a7de │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 8a78c │ │ │ │ + blt.n 8a788 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 8a834 │ │ │ │ + blt.n 8a830 │ │ │ │ ldr.w r1, [sl] │ │ │ │ lsrs r2, r1, #31 │ │ │ │ cmp r1, r8 │ │ │ │ it gt │ │ │ │ orrgt.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 8a7f8 │ │ │ │ + beq.n 8a7f4 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 8a792 │ │ │ │ + b.n 8a78e │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #404] @ (8a92c ) │ │ │ │ + ldr r0, [pc, #404] @ (8a928 ) │ │ │ │ add r1, sp, #44 @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #392] @ (8a930 ) │ │ │ │ - ldr r3, [pc, #376] @ (8a920 ) │ │ │ │ + ldr r2, [pc, #392] @ (8a92c ) │ │ │ │ + ldr r3, [pc, #376] @ (8a91c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 8a918 │ │ │ │ + bne.w 8a914 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #368] @ (8a934 ) │ │ │ │ + ldr r1, [pc, #368] @ (8a930 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr.w r8, [r5] │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8a762 │ │ │ │ + bne.n 8a75e │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 8a792 │ │ │ │ - ldr r1, [pc, #340] @ (8a938 ) │ │ │ │ + b.n 8a78e │ │ │ │ + ldr r1, [pc, #340] @ (8a934 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8a766 │ │ │ │ + bne.n 8a762 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 8a792 │ │ │ │ + b.n 8a78e │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r1 │ │ │ │ - blt.n 8a83c │ │ │ │ + blt.n 8a838 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 8a906 │ │ │ │ + blt.n 8a902 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r6, #1 │ │ │ │ it lt │ │ │ │ movlt r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ - bge.n 8a844 │ │ │ │ + bge.n 8a840 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 8a90e │ │ │ │ + beq.n 8a90a │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n 8a794 │ │ │ │ + b.n 8a790 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 8a792 │ │ │ │ + b.n 8a78e │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 8a792 │ │ │ │ + b.n 8a78e │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 8a914 │ │ │ │ - ldr r0, [pc, #240] @ (8a93c ) │ │ │ │ + bne.n 8a910 │ │ │ │ + ldr r0, [pc, #240] @ (8a938 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #240] @ (8a940 ) │ │ │ │ + ldr r1, [pc, #240] @ (8a93c ) │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ strd r5, sl, [sp] │ │ │ │ add.w ip, r0, #4 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ @@ -55023,35 +55008,35 @@ │ │ │ │ mul.w r0, r6, r0 │ │ │ │ vmov s15, r0 │ │ │ │ movs r0, #0 │ │ │ │ strd r0, r1, [r9, #8] │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 8a914 │ │ │ │ + bne.n 8a910 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 8a902 │ │ │ │ + beq.n 8a8fe │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 8a8b0 │ │ │ │ + cbz r3, 8a8ac │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbz r3, 8a8b0 │ │ │ │ + cbz r3, 8a8ac │ │ │ │ ldr.w r3, [sl] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 8a7a4 │ │ │ │ + bne.w 8a7a0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [r9] │ │ │ │ - b.n 8a7a4 │ │ │ │ - ldr r0, [pc, #128] @ (8a944 ) │ │ │ │ + b.n 8a7a0 │ │ │ │ + ldr r0, [pc, #128] @ (8a940 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #128] @ (8a948 ) │ │ │ │ + ldr r1, [pc, #128] @ (8a944 ) │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str.w sl, [sp, #4] │ │ │ │ adds r4, r0, #4 │ │ │ │ @@ -55066,62 +55051,62 @@ │ │ │ │ movge r2, r0 │ │ │ │ movs r0, #0 │ │ │ │ strd r0, r1, [r9, #8] │ │ │ │ mul.w r2, r6, r2 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r9] │ │ │ │ - cbnz r3, 8a914 │ │ │ │ + cbnz r3, 8a910 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 8a7a4 │ │ │ │ + b.n 8a7a0 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 8a792 │ │ │ │ + b.n 8a78e │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 8a8c0 │ │ │ │ + beq.n 8a8bc │ │ │ │ negs r3, r3 │ │ │ │ - b.n 8a794 │ │ │ │ + b.n 8a790 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - rev r0, r0 │ │ │ │ + rev r4, r0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 8a9fc │ │ │ │ + bcs.n 8a828 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bcc.n 8a9a0 │ │ │ │ + bcc.n 8aa04 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bvs.n 8a8bc │ │ │ │ + bvs.n 8a910 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cbnz r0, 8a94e │ │ │ │ + cbnz r4, 8a94a │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bcc.n 8a9d4 │ │ │ │ + bcc.n 8a848 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bcc.n 8a9a0 │ │ │ │ + bcc.n 8aa14 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r6, r4, r7 │ │ │ │ + adds r2, r5, r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bvs.n 8a94c │ │ │ │ + bvs.n 8a9a0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, r6, r5 │ │ │ │ + adds r4, r6, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bpl.n 8a874 │ │ │ │ + bpl.n 8a8c8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -0008a94c : │ │ │ │ +0008a948 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr r5, [pc, #532] @ (8ab74 ) │ │ │ │ + ldr r5, [pc, #532] @ (8ab70 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ - ldr r4, [pc, #532] @ (8ab78 ) │ │ │ │ + ldr r4, [pc, #532] @ (8ab74 ) │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r1, [pc, #532] @ (8ab7c ) │ │ │ │ + ldr r1, [pc, #532] @ (8ab78 ) │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ ldrd r9, fp, [sp, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w sl, [sp, #96] @ 0x60 │ │ │ │ @@ -55132,128 +55117,128 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #488] @ (8ab80 ) │ │ │ │ + ldr r1, [pc, #488] @ (8ab7c ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #20] │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.n 8aa14 │ │ │ │ + beq.n 8aa10 │ │ │ │ ldr.w r8, [r4] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 8aa36 │ │ │ │ + beq.n 8aa32 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 8a9e0 │ │ │ │ + blt.n 8a9dc │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 8aa8c │ │ │ │ + blt.n 8aa88 │ │ │ │ ldr.w r1, [sl] │ │ │ │ lsrs r2, r1, #31 │ │ │ │ cmp r1, r8 │ │ │ │ it gt │ │ │ │ orrgt.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 8aa4c │ │ │ │ + beq.n 8aa48 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 8a9e6 │ │ │ │ + b.n 8a9e2 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #408] @ (8ab84 ) │ │ │ │ + ldr r0, [pc, #408] @ (8ab80 ) │ │ │ │ add r1, sp, #44 @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #396] @ (8ab88 ) │ │ │ │ - ldr r3, [pc, #380] @ (8ab78 ) │ │ │ │ + ldr r2, [pc, #396] @ (8ab84 ) │ │ │ │ + ldr r3, [pc, #380] @ (8ab74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 8ab70 │ │ │ │ + bne.w 8ab6c │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #372] @ (8ab8c ) │ │ │ │ + ldr r1, [pc, #372] @ (8ab88 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr.w r8, [r5] │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8a9b6 │ │ │ │ + bne.n 8a9b2 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 8a9e6 │ │ │ │ - ldr r1, [pc, #344] @ (8ab90 ) │ │ │ │ + b.n 8a9e2 │ │ │ │ + ldr r1, [pc, #344] @ (8ab8c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8a9ba │ │ │ │ + bne.n 8a9b6 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 8a9e6 │ │ │ │ + b.n 8a9e2 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp.w r8, #1 │ │ │ │ it lt │ │ │ │ movlt.w r8, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r8 │ │ │ │ - blt.n 8aa94 │ │ │ │ + blt.n 8aa90 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 8ab5e │ │ │ │ + blt.n 8ab5a │ │ │ │ ldr r6, [sp, #24] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r6, #1 │ │ │ │ it lt │ │ │ │ movlt r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ - bge.n 8aa9c │ │ │ │ + bge.n 8aa98 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 8ab66 │ │ │ │ + beq.n 8ab62 │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n 8a9e8 │ │ │ │ + b.n 8a9e4 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 8a9e6 │ │ │ │ + b.n 8a9e2 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 8a9e6 │ │ │ │ + b.n 8a9e2 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 8ab6c │ │ │ │ - ldr r0, [pc, #240] @ (8ab94 ) │ │ │ │ + bne.n 8ab68 │ │ │ │ + ldr r0, [pc, #240] @ (8ab90 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #240] @ (8ab98 ) │ │ │ │ + ldr r1, [pc, #240] @ (8ab94 ) │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ strd r5, sl, [sp] │ │ │ │ add.w ip, r0, #4 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ @@ -55268,35 +55253,35 @@ │ │ │ │ mul.w r0, r6, r0 │ │ │ │ vmov s15, r0 │ │ │ │ movs r0, #0 │ │ │ │ strd r0, r1, [r9, #8] │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 8ab6c │ │ │ │ + bne.n 8ab68 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 8ab5a │ │ │ │ + beq.n 8ab56 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 8ab08 │ │ │ │ + cbz r3, 8ab04 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbz r3, 8ab08 │ │ │ │ + cbz r3, 8ab04 │ │ │ │ ldr.w r3, [sl] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 8a9f8 │ │ │ │ + bne.w 8a9f4 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [r9] │ │ │ │ - b.n 8a9f8 │ │ │ │ - ldr r0, [pc, #128] @ (8ab9c ) │ │ │ │ + b.n 8a9f4 │ │ │ │ + ldr r0, [pc, #128] @ (8ab98 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #128] @ (8aba0 ) │ │ │ │ + ldr r1, [pc, #128] @ (8ab9c ) │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str.w sl, [sp, #4] │ │ │ │ adds r4, r0, #4 │ │ │ │ @@ -55311,534 +55296,695 @@ │ │ │ │ movge r2, r0 │ │ │ │ movs r0, #0 │ │ │ │ strd r0, r1, [r9, #8] │ │ │ │ mul.w r2, r6, r2 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r9] │ │ │ │ - cbnz r3, 8ab6c │ │ │ │ + cbnz r3, 8ab68 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 8a9f8 │ │ │ │ + b.n 8a9f4 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 8a9e6 │ │ │ │ + b.n 8a9e2 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 8ab18 │ │ │ │ + beq.n 8ab14 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 8a9e8 │ │ │ │ + b.n 8a9e4 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0xb7ac │ │ │ │ + @ instruction: 0xb7b0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 8abac │ │ │ │ + beq.n 8abd8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - beq.n 8ab50 │ │ │ │ + bne.n 8abb4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bmi.n 8ac4c │ │ │ │ + bmi.n 8aaa0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xb714 │ │ │ │ + @ instruction: 0xb718 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - beq.n 8ab84 │ │ │ │ + bne.n 8abf8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - beq.n 8ab50 │ │ │ │ + bne.n 8abc4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r6, r2, #30 │ │ │ │ + asrs r2, r3, #30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bcc.n 8aad4 │ │ │ │ + bcc.n 8ab28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r4, #28 │ │ │ │ + asrs r4, r4, #28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bcc.n 8abfc │ │ │ │ + bcc.n 8ac50 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -0008aba4 : │ │ │ │ +0008aba0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr r5, [pc, #624] @ (8ae28 ) │ │ │ │ + str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ + ldr.w r5, [pc, #1236] @ 8b08c │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ - ldr r4, [pc, #624] @ (8ae2c ) │ │ │ │ - mov r8, r0 │ │ │ │ + ldr.w r4, [pc, #1236] @ 8b090 │ │ │ │ + mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ - ldr.w r9, [sp, #128] @ 0x80 │ │ │ │ - ldr.w sl, [sp, #96] @ 0x60 │ │ │ │ + mov sl, r2 │ │ │ │ + ldr r0, [sp, #120] @ 0x78 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r2, [sp, #140] @ 0x8c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #612] @ (8ae30 ) │ │ │ │ + ldr.w fp, [sp, #112] @ 0x70 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ - mov r4, r3 │ │ │ │ - movs r3, #0 │ │ │ │ - str.w r3, [r9] │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldrd fp, r3, [sp, #120] @ 0x78 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #576] @ (8ae34 ) │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - mov r7, r0 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #24] │ │ │ │ - cmp r6, #0 │ │ │ │ - beq.n 8ac92 │ │ │ │ - ldr.w r8, [r4] │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - cbnz r7, 8ac32 │ │ │ │ - ldr r1, [pc, #544] @ (8ae38 ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbnz r0, 8ac32 │ │ │ │ + str r1, [sp, #32] │ │ │ │ + ldr r1, [sp, #116] @ 0x74 │ │ │ │ + movs r4, #0 │ │ │ │ + str r0, [sp, #8] │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + str r0, [sp, #24] │ │ │ │ + ldr r0, [r1, #0] │ │ │ │ + str r4, [r2, #0] │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + cmp r2, r4 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + blt.n 8ac66 │ │ │ │ + ldr r0, [r5, #0] │ │ │ │ + cmp r0, r4 │ │ │ │ + blt.n 8ac28 │ │ │ │ + ldr.w r5, [sl] │ │ │ │ + cmp r5, r4 │ │ │ │ + blt.w 8b018 │ │ │ │ + ldr r7, [r7, #0] │ │ │ │ + cmp r7, r4 │ │ │ │ + blt.n 8ac6e │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + add.w ip, r5, r7 │ │ │ │ + cmp ip, r1 │ │ │ │ + blt.n 8ac76 │ │ │ │ + mvn.w r2, #5 │ │ │ │ + movs r3, #6 │ │ │ │ + b.n 8ac2e │ │ │ │ mvn.w r2, #1 │ │ │ │ - add r6, sp, #40 @ 0x28 │ │ │ │ - mov r3, r2 │ │ │ │ - str.w r2, [r9] │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 8acc2 │ │ │ │ - ldr r1, [pc, #520] @ (8ae3c ) │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n 8acee │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 8acb6 │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 8ad04 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - mov r3, r8 │ │ │ │ - cmp r3, #1 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - blt.n 8ad0c │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - mov r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - blt.n 8ad14 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r5, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r5, #1 │ │ │ │ - it lt │ │ │ │ - movlt r5, #1 │ │ │ │ - cmp r3, r5 │ │ │ │ - bge.n 8ad1c │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - adds r3, #1 │ │ │ │ - beq.n 8ad1c │ │ │ │ - mvn.w r2, #11 │ │ │ │ - movs r3, #12 │ │ │ │ - add r6, sp, #40 @ 0x28 │ │ │ │ - str.w r2, [r9] │ │ │ │ - b.n 8acc2 │ │ │ │ - ldr r1, [pc, #428] @ (8ae40 ) │ │ │ │ - mov r0, r8 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - add r1, pc │ │ │ │ - ldr.w r8, [sl] │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 8ac14 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - add r6, sp, #40 @ 0x28 │ │ │ │ - mov r3, r2 │ │ │ │ - str.w r2, [r9] │ │ │ │ - b.n 8ac2e │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - add r6, sp, #40 @ 0x28 │ │ │ │ - str.w r2, [r9] │ │ │ │ - ldr r0, [pc, #384] @ (8ae44 ) │ │ │ │ - mov r1, r6 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + add r1, sp, #48 @ 0x30 │ │ │ │ + ldr.w r0, [pc, #1120] @ 8b094 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ + str r2, [r4, #0] │ │ │ │ blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #372] @ (8ae48 ) │ │ │ │ - ldr r3, [pc, #340] @ (8ae2c ) │ │ │ │ + ldr.w r2, [pc, #1108] @ 8b098 │ │ │ │ + ldr.w r3, [pc, #1096] @ 8b090 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 8ae22 │ │ │ │ + bne.w 8b082 │ │ │ │ + movs r0, #0 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ + vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #348] @ (8ae4c ) │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 8ac40 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 8acbc │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 8acbc │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n 8acbc │ │ │ │ - mvn.w r2, #9 │ │ │ │ - movs r3, #10 │ │ │ │ - b.n 8acbc │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 8ae1c │ │ │ │ - cmp r7, #0 │ │ │ │ - beq.n 8adac │ │ │ │ - cmp r6, #0 │ │ │ │ - beq.n 8add4 │ │ │ │ - ldr r0, [pc, #288] @ (8ae50 ) │ │ │ │ - add r6, sp, #40 @ 0x28 │ │ │ │ - ldr r1, [pc, #288] @ (8ae54 ) │ │ │ │ - subs r2, #1 │ │ │ │ - add r0, pc │ │ │ │ - add r3, sp, #44 @ 0x2c │ │ │ │ - strd r2, r2, [sp, #40] @ 0x28 │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #4] │ │ │ │ - add r2, sp, #48 @ 0x30 │ │ │ │ - adds r3, r0, #4 │ │ │ │ - str.w sl, [sp] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r3, r6 │ │ │ │ - blx 5fe70 │ │ │ │ - mul.w r5, r0, r5 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - vmov s15, r5 │ │ │ │ - movs r0, #0 │ │ │ │ - movs r1, #0 │ │ │ │ - strd r0, r1, [fp, #8] │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vstr d7, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 8ac2e │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - adds r3, #1 │ │ │ │ - it eq │ │ │ │ - moveq r0, #112 @ 0x70 │ │ │ │ - beq.n 8acd2 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cbz r3, 8ad94 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - cmp.w r8, #1 │ │ │ │ - it ne │ │ │ │ - cmpne r3, #0 │ │ │ │ - it ne │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - bne.n 8acd2 │ │ │ │ - movs r0, #0 │ │ │ │ - movs r2, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - movs r1, #0 │ │ │ │ - movt r1, #16368 @ 0x3ff0 │ │ │ │ - strd r2, r3, [fp, #8] │ │ │ │ - strd r0, r1, [fp] │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - b.n 8acd2 │ │ │ │ - cbz r6, 8adf8 │ │ │ │ - ldr r0, [pc, #168] @ (8ae58 ) │ │ │ │ - add r6, sp, #40 @ 0x28 │ │ │ │ - ldr r1, [pc, #168] @ (8ae5c ) │ │ │ │ - add r3, sp, #44 @ 0x2c │ │ │ │ - add r0, pc │ │ │ │ - subs r2, #1 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - add r1, pc │ │ │ │ - adds r3, r0, #4 │ │ │ │ - strd r2, r2, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r2, sp, #48 @ 0x30 │ │ │ │ - mov r3, r6 │ │ │ │ - str.w sl, [sp] │ │ │ │ - blx 5fe70 │ │ │ │ - b.n 8ad50 │ │ │ │ - ldr r0, [pc, #136] @ (8ae60 ) │ │ │ │ - subs r1, #1 │ │ │ │ - strd r1, r1, [sp, #40] @ 0x28 │ │ │ │ - add r3, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [pc, #132] @ (8ae64 ) │ │ │ │ - add r0, pc │ │ │ │ - add r6, sp, #40 @ 0x28 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - add r1, pc │ │ │ │ - adds r3, r0, #4 │ │ │ │ - add r2, sp, #48 @ 0x30 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - str r6, [sp, #0] │ │ │ │ - mov r3, r4 │ │ │ │ - blx 5fe70 │ │ │ │ - b.n 8ad50 │ │ │ │ - ldr r0, [pc, #108] @ (8ae68 ) │ │ │ │ - subs r1, #1 │ │ │ │ - strd r1, r1, [sp, #40] @ 0x28 │ │ │ │ - add r3, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [pc, #104] @ (8ae6c ) │ │ │ │ - add r0, pc │ │ │ │ - add r6, sp, #40 @ 0x28 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - add r1, pc │ │ │ │ - adds r3, r0, #4 │ │ │ │ - add r2, sp, #48 @ 0x30 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - str r6, [sp, #0] │ │ │ │ - mov r3, r4 │ │ │ │ - blx 5fe70 │ │ │ │ - b.n 8ad50 │ │ │ │ - negs r3, r3 │ │ │ │ - add r6, sp, #40 @ 0x28 │ │ │ │ - b.n 8acc2 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - push {r2, r4, r6, lr} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldmia r5, {r1, r2, r5, r7} │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrb r4, [r7, #4] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldmia r5, {r1, r3, r5, r6} │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldmia r6, {r1, r3, r6} │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldmia r6, {r2, r3, r4, r5, r6} │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - bcs.n 8ad48 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - push {r1, r3, r4, r5} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldmia r6!, {r1, r2, r5} │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - asrs r4, r2, #20 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - bcs.n 8ae60 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - asrs r2, r2, #18 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - beq.n 8ad88 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - asrs r0, r5, #17 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - bne.n 8af1c │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - asrs r4, r0, #17 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - beq.n 8aefc │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - │ │ │ │ -0008ae70 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ - ldr.w r5, [pc, #1216] @ 8b348 │ │ │ │ - sub sp, #196 @ 0xc4 │ │ │ │ - ldr.w r4, [pc, #1216] @ 8b34c │ │ │ │ - mov r7, r1 │ │ │ │ - add r5, pc │ │ │ │ - mov r8, r2 │ │ │ │ - ldr r1, [sp, #268] @ 0x10c │ │ │ │ - ldr r2, [sp, #244] @ 0xf4 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - ldr r5, [sp, #240] @ 0xf0 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #188] @ 0xbc │ │ │ │ - mov.w r4, #0 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r3, [r1, #0] │ │ │ │ - ldr r3, [sp, #260] @ 0x104 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldrb r3, [r0, #0] │ │ │ │ - str r5, [sp, #60] @ 0x3c │ │ │ │ - str r2, [sp, #92] @ 0x5c │ │ │ │ - cmp r3, #49 @ 0x31 │ │ │ │ - ldr r5, [sp, #248] @ 0xf8 │ │ │ │ - ldr r2, [sp, #264] @ 0x108 │ │ │ │ - str r5, [sp, #104] @ 0x68 │ │ │ │ - str r1, [sp, #48] @ 0x30 │ │ │ │ - ldrd r5, r9, [sp, #252] @ 0xfc │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - bne.w 8b1ea │ │ │ │ - movs r1, #1 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 8ac2e │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 8ac2e │ │ │ │ cmp r2, #0 │ │ │ │ - blt.w 8b214 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.w 8b1b2 │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ + beq.w 8ad88 │ │ │ │ cmp r0, #0 │ │ │ │ - blt.w 8b21c │ │ │ │ - add.w r0, r0, r3, lsl #1 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r0, r3 │ │ │ │ - bge.w 8b32e │ │ │ │ - vldr s15, [r5] │ │ │ │ - movs r6, #0 │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 8b336 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne.w 8b342 │ │ │ │ - str.w r6, [r9] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w 8b2fa │ │ │ │ - vldr s15, [r5] │ │ │ │ - str r1, [sp, #36] @ 0x24 │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w 8b1c8 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - adds r3, #1 │ │ │ │ - ldr.w r0, [pc, #1044] @ 8b350 │ │ │ │ - lsls r2, r3, #3 │ │ │ │ - str r2, [sp, #112] @ 0x70 │ │ │ │ - subs r2, r1, r2 │ │ │ │ - str r2, [sp, #108] @ 0x6c │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ + beq.w 8ad88 │ │ │ │ + ldr.w r0, [pc, #1048] @ 8b09c │ │ │ │ + str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - subs r2, #4 │ │ │ │ - str r2, [sp, #116] @ 0x74 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - sub.w fp, r2, #8 │ │ │ │ blx 57478 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - vmov.f32 s17, s0 │ │ │ │ - ldr.w ip, [r8] │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [r2, #0] │ │ │ │ - ldr r2, [pc, #1004] @ (8b354 ) │ │ │ │ - add r3, ip │ │ │ │ - str r6, [sp, #152] @ 0x98 │ │ │ │ - add.w lr, r3, #2 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - add r2, pc │ │ │ │ - mov r6, fp │ │ │ │ - add r3, lr │ │ │ │ - str r4, [sp, #144] @ 0x90 │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ - lsls r3, r3, #3 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [pc, #984] @ (8b358 ) │ │ │ │ - str.w ip, [sp, #88] @ 0x58 │ │ │ │ - add r3, pc │ │ │ │ - str r1, [sp, #84] @ 0x54 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - add r3, sp, #152 @ 0x98 │ │ │ │ - strd r5, r9, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - add r3, sp, #172 @ 0xac │ │ │ │ - str.w lr, [sp, #124] @ 0x7c │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - add r3, sp, #144 @ 0x90 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - movs r3, #78 @ 0x4e │ │ │ │ - strb.w r3, [sp, #184] @ 0xb8 │ │ │ │ - b.n 8b06a │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - cmp r3, #0 │ │ │ │ - bgt.w 8b224 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #24] │ │ │ │ + ldr r5, [r6, #0] │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + vmov.f32 s16, s0 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + cmp r5, #0 │ │ │ │ + vdiv.f32 s18, s15, s0 │ │ │ │ + ble.w 8b026 │ │ │ │ + mov r1, r4 │ │ │ │ + lsls r4, r5, #2 │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + str r3, [sp, #20] │ │ │ │ + blx 5ae88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ + ldr.w lr, [r3] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + cmp.w lr, #0 │ │ │ │ + str.w lr, [sp, #48] @ 0x30 │ │ │ │ + add.w r2, r3, #1 │ │ │ │ + sub.w r3, fp, r2, lsl #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - ldr r2, [pc, #916] @ (8b35c ) │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr r0, [pc, #916] @ (8b360 ) │ │ │ │ - add r2, pc │ │ │ │ - add r3, r1 │ │ │ │ - ldr r1, [pc, #912] @ (8b364 ) │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ - add r0, pc │ │ │ │ - add r3, sp, #148 @ 0x94 │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - add r3, sp, #136 @ 0x88 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - add r3, sp, #184 @ 0xb8 │ │ │ │ - blx 6669c │ │ │ │ - vldr s15, [sp, #148] @ 0x94 │ │ │ │ - mov.w r3, #89 @ 0x59 │ │ │ │ - strb.w r3, [sp, #184] @ 0xb8 │ │ │ │ - vcmp.f32 s15, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 8b06e │ │ │ │ - ldr r2, [pc, #872] @ (8b368 ) │ │ │ │ - mov r0, r7 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - add r2, pc │ │ │ │ - blx 66e34 │ │ │ │ - str r0, [sp, #136] @ 0x88 │ │ │ │ - add.w r0, r6, r0, lsl #3 │ │ │ │ - vldr s16, [r0] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + ble.w 8b062 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + movs r7, #1 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + mov fp, sl │ │ │ │ + mov r3, lr │ │ │ │ + adds r1, r2, r7 │ │ │ │ + str r1, [sp, #20] │ │ │ │ + sub.w r8, r7, r2 │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + cmp.w r8, #1 │ │ │ │ + add r2, r7 │ │ │ │ + it lt │ │ │ │ + movlt.w r8, #1 │ │ │ │ + cmp r2, r5 │ │ │ │ + it ge │ │ │ │ + movge r2, r5 │ │ │ │ + mov r9, r2 │ │ │ │ + cmp r2, r8 │ │ │ │ + blt.n 8ad78 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + vmov.f32 s19, s16 │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + adds r5, r3, r4 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + add r5, r8 │ │ │ │ + subs r5, r5, r7 │ │ │ │ + add.w r5, r3, r5, lsl #3 │ │ │ │ + add.w r3, r8, #1073741824 @ 0x40000000 │ │ │ │ + subs r3, #1 │ │ │ │ + add.w sl, r2, r3, lsl #2 │ │ │ │ + vldr s16, [r5] │ │ │ │ + mov r0, r5 │ │ │ │ + vldmia sl!, {s17} │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s15, [sp, #148] @ 0x94 │ │ │ │ + add.w r8, r8, #1 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + adds r5, #8 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s15, s16, s0 │ │ │ │ + vcmp.f32 s17, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s15, s17 │ │ │ │ + cmp r9, r8 │ │ │ │ + vstr s15, [sl, #-4] │ │ │ │ + bge.n 8ad22 │ │ │ │ + vmov.f32 s16, s19 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r5, [r6, #0] │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + adds r7, #1 │ │ │ │ + cmp r7, r3 │ │ │ │ + add r4, r2 │ │ │ │ + bgt.n 8ad9a │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + b.n 8ace4 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ + movs r1, #0 │ │ │ │ + str r2, [r0, #0] │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + str r2, [r0, #0] │ │ │ │ + str r1, [r3, #0] │ │ │ │ + b.n 8ac40 │ │ │ │ + cmp r5, #0 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov sl, fp │ │ │ │ + str r5, [sp, #48] @ 0x30 │ │ │ │ + itt le │ │ │ │ + ldrle r2, [sp, #32] │ │ │ │ + ldrle r1, [r2, #0] │ │ │ │ + ble.w 8b044 │ │ │ │ + lsls r4, r5, #2 │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ + vmov.f32 s13, s18 │ │ │ │ + vldr s14, [pc, #720] @ 8b088 │ │ │ │ + mov r2, r1 │ │ │ │ + add r4, r1 │ │ │ │ + vldmia r1!, {s15} │ │ │ │ + vcmpe.f32 s15, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s15, s13 │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s14, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s13, s15 │ │ │ │ + cmp r4, r1 │ │ │ │ + bne.n 8adbc │ │ │ │ + vcmp.f32 s13, #0.0 │ │ │ │ + vstr s14, [r3] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ne │ │ │ │ + vmovne.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ + bne.n 8ae14 │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 8ae00 │ │ │ │ + adds r3, #1 │ │ │ │ + cmp r3, r5 │ │ │ │ + bgt.w 8b020 │ │ │ │ + vldmia r2!, {s15} │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n 8adf8 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + b.n 8ac40 │ │ │ │ + vldr s15, [r2] │ │ │ │ + vcmpe.f32 s16, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s15, s16 │ │ │ │ + vcmpe.f32 s18, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s15, s18 │ │ │ │ + vdiv.f32 s12, s11, s15 │ │ │ │ + vstmia r2!, {s12} │ │ │ │ + cmp r4, r2 │ │ │ │ + bne.n 8ae14 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + vcmpe.f32 s13, s16 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s14, s18 │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s13, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s14, s18 │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ + vstr s15, [r3] │ │ │ │ + mov fp, r1 │ │ │ │ + cmp r1, #0 │ │ │ │ + str r1, [sp, #48] @ 0x30 │ │ │ │ + ble.w 8b066 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + lsls r2, r1, #2 │ │ │ │ + movs r1, #0 │ │ │ │ + mov r4, fp │ │ │ │ + mov r0, r7 │ │ │ │ + mov fp, sl │ │ │ │ + blx 5ae88 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + ldr.w ip, [sp, #4] │ │ │ │ + movs r2, #1 │ │ │ │ + mov sl, r7 │ │ │ │ + str r7, [sp, #44] @ 0x2c │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + mov r7, r2 │ │ │ │ + str r6, [sp, #20] │ │ │ │ + adds r3, r1, r2 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + mov r3, r1 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r5, ip │ │ │ │ + sub.w r8, r7, r3 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + cmp.w r8, #1 │ │ │ │ + add r3, r7 │ │ │ │ + it lt │ │ │ │ + movlt.w r8, #1 │ │ │ │ + cmp r3, r1 │ │ │ │ + it ge │ │ │ │ + movge r3, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + cmp r3, r8 │ │ │ │ + blt.n 8af3a │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + vmov.f32 s19, s16 │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + adds r4, r3, r5 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + add r4, r8 │ │ │ │ + vldr s17, [sl] │ │ │ │ + subs r4, r4, r7 │ │ │ │ + add.w r4, r3, r4, lsl #3 │ │ │ │ + add.w r3, r8, #1073741824 @ 0x40000000 │ │ │ │ + subs r3, #1 │ │ │ │ + add.w r9, r2, r3, lsl #2 │ │ │ │ + vldr s16, [r4] │ │ │ │ + mov r0, r4 │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldmia r9!, {s15} │ │ │ │ + add.w r8, r8, #1 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + adds r4, #8 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vmul.f32 s16, s16, s15 │ │ │ │ + vcmpe.f32 s16, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s17, s16 │ │ │ │ + cmp r6, r8 │ │ │ │ + vstr s17, [sl] │ │ │ │ + bge.n 8aee2 │ │ │ │ + vmov.f32 s16, s19 │ │ │ │ + ldr r4, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + adds r7, #1 │ │ │ │ + add.w sl, sl, #4 │ │ │ │ + cmp r7, r4 │ │ │ │ + add r5, r3 │ │ │ │ + bgt.n 8af52 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + ldr r1, [r2, #0] │ │ │ │ + b.n 8aea0 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r4, [sp, #44] @ 0x2c │ │ │ │ + ldr r6, [sp, #20] │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + str r1, [sp, #48] @ 0x30 │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.w 8b066 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + vmov.f32 s14, s18 │ │ │ │ + vldr s13, [pc, #284] @ 8b088 │ │ │ │ + add.w r2, r3, r1, lsl #2 │ │ │ │ + vldmia r3!, {s15} │ │ │ │ + vcmpe.f32 s15, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s15, s13 │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s14, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s13, s15 │ │ │ │ + cmp r2, r3 │ │ │ │ + bne.n 8af70 │ │ │ │ + vcmp.f32 s14, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ne │ │ │ │ + vmovne.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ + bne.n 8afc4 │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 8afb0 │ │ │ │ + adds r3, #1 │ │ │ │ + cmp r1, r3 │ │ │ │ + blt.w 8ac40 │ │ │ │ + vldmia r4!, {s15} │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n 8afa8 │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + add r3, r2 │ │ │ │ + b.n 8ae0e │ │ │ │ + vldr s15, [r4] │ │ │ │ + vcmpe.f32 s16, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s15, s16 │ │ │ │ + vcmpe.f32 s18, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s15, s18 │ │ │ │ + vdiv.f32 s12, s11, s15 │ │ │ │ + vstmia r4!, {s12} │ │ │ │ + cmp r2, r4 │ │ │ │ + bne.n 8afc4 │ │ │ │ + vcmpe.f32 s14, s16 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmp.f32 s13, s18 │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s14, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ls │ │ │ │ + vmovls.f32 s18, s13 │ │ │ │ + vdiv.f32 s15, s14, s18 │ │ │ │ + vstr s15, [r3] │ │ │ │ + b.n 8ac40 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 8ac2e │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + b.n 8ae6a │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + ldr r1, [r2, #0] │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + mov lr, r1 │ │ │ │ + cmp r1, #0 │ │ │ │ + add.w r2, r2, #1 │ │ │ │ + str r1, [sp, #48] @ 0x30 │ │ │ │ + sub.w r2, fp, r2, lsl #3 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + bgt.w 8acd6 │ │ │ │ + vldr s14, [pc, #64] @ 8b088 │ │ │ │ + vcmp.f32 s18, s14 │ │ │ │ + vstr s14, [r3] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n 8b07c │ │ │ │ + mov fp, r1 │ │ │ │ + cmp r1, #0 │ │ │ │ + str r1, [sp, #48] @ 0x30 │ │ │ │ + bgt.w 8ae74 │ │ │ │ + b.n 8ac40 │ │ │ │ + str r5, [sp, #48] @ 0x30 │ │ │ │ + b.n 8adae │ │ │ │ + vcmp.f32 s18, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.w 8ac40 │ │ │ │ + vmov.f32 s14, s18 │ │ │ │ + vldr s13, [pc, #16] @ 8b088 │ │ │ │ + b.n 8aff0 │ │ │ │ + vmov.f32 s13, s18 │ │ │ │ + b.n 8ae44 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + push {r4, r6, lr} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + bcc.n 8b118 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + push {r3, r6, r7} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldmia r6!, {r5} │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + │ │ │ │ +0008b0a0 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ + ldr.w r5, [pc, #1216] @ 8b578 │ │ │ │ + sub sp, #196 @ 0xc4 │ │ │ │ + ldr.w r4, [pc, #1216] @ 8b57c │ │ │ │ + mov r7, r1 │ │ │ │ + add r5, pc │ │ │ │ + mov r8, r2 │ │ │ │ + ldr r1, [sp, #268] @ 0x10c │ │ │ │ + ldr r2, [sp, #244] @ 0xf4 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + ldr r5, [sp, #240] @ 0xf0 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #188] @ 0xbc │ │ │ │ + mov.w r4, #0 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r3, [r1, #0] │ │ │ │ + ldr r3, [sp, #260] @ 0x104 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldrb r3, [r0, #0] │ │ │ │ + str r5, [sp, #60] @ 0x3c │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + cmp r3, #49 @ 0x31 │ │ │ │ + ldr r5, [sp, #248] @ 0xf8 │ │ │ │ + ldr r2, [sp, #264] @ 0x108 │ │ │ │ + str r5, [sp, #104] @ 0x68 │ │ │ │ + str r1, [sp, #48] @ 0x30 │ │ │ │ + ldrd r5, r9, [sp, #252] @ 0xfc │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + bne.w 8b41a │ │ │ │ + movs r1, #1 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.w 8b444 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.w 8b3e2 │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + cmp r0, #0 │ │ │ │ + blt.w 8b44c │ │ │ │ + add.w r0, r0, r3, lsl #1 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r0, r3 │ │ │ │ + bge.w 8b55e │ │ │ │ + vldr s15, [r5] │ │ │ │ + movs r6, #0 │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w 8b566 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ + cmp r4, #0 │ │ │ │ + bne.w 8b572 │ │ │ │ + str.w r6, [r9] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.w 8b52a │ │ │ │ + vldr s15, [r5] │ │ │ │ + str r1, [sp, #36] @ 0x24 │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.w 8b3f8 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + adds r3, #1 │ │ │ │ + ldr.w r0, [pc, #1044] @ 8b580 │ │ │ │ + lsls r2, r3, #3 │ │ │ │ + str r2, [sp, #112] @ 0x70 │ │ │ │ + subs r2, r1, r2 │ │ │ │ + str r2, [sp, #108] @ 0x6c │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + add r0, pc │ │ │ │ + subs r2, #4 │ │ │ │ + str r2, [sp, #116] @ 0x74 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + sub.w fp, r2, #8 │ │ │ │ + blx 57478 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + vmov.f32 s17, s0 │ │ │ │ + ldr.w ip, [r8] │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [r2, #0] │ │ │ │ + ldr r2, [pc, #1004] @ (8b584 ) │ │ │ │ + add r3, ip │ │ │ │ + str r6, [sp, #152] @ 0x98 │ │ │ │ + add.w lr, r3, #2 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + add r2, pc │ │ │ │ + mov r6, fp │ │ │ │ + add r3, lr │ │ │ │ + str r4, [sp, #144] @ 0x90 │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ + lsls r3, r3, #3 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [pc, #984] @ (8b588 ) │ │ │ │ + str.w ip, [sp, #88] @ 0x58 │ │ │ │ + add r3, pc │ │ │ │ + str r1, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + add r3, sp, #152 @ 0x98 │ │ │ │ + strd r5, r9, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + add r3, sp, #172 @ 0xac │ │ │ │ + str.w lr, [sp, #124] @ 0x7c │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + add r3, sp, #144 @ 0x90 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + movs r3, #78 @ 0x4e │ │ │ │ + strb.w r3, [sp, #184] @ 0xb8 │ │ │ │ + b.n 8b29a │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + cmp r3, #0 │ │ │ │ + bgt.w 8b454 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r7, [sp, #0] │ │ │ │ + ldr r2, [pc, #916] @ (8b58c ) │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + ldr r0, [pc, #916] @ (8b590 ) │ │ │ │ + add r2, pc │ │ │ │ + add r3, r1 │ │ │ │ + ldr r1, [pc, #912] @ (8b594 ) │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ + add r0, pc │ │ │ │ + add r3, sp, #148 @ 0x94 │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + add r3, sp, #136 @ 0x88 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add r3, sp, #184 @ 0xb8 │ │ │ │ + blx 6669c │ │ │ │ + vldr s15, [sp, #148] @ 0x94 │ │ │ │ + mov.w r3, #89 @ 0x59 │ │ │ │ + strb.w r3, [sp, #184] @ 0xb8 │ │ │ │ + vcmp.f32 s15, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n 8b29e │ │ │ │ + ldr r2, [pc, #872] @ (8b598 ) │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + add r2, pc │ │ │ │ + blx 66e34 │ │ │ │ + str r0, [sp, #136] @ 0x88 │ │ │ │ + add.w r0, r6, r0, lsl #3 │ │ │ │ + vldr s16, [r0] │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s15, [sp, #148] @ 0x94 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ it lt │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vmul.f32 s16, s16, s17 │ │ │ │ vcmpe.f32 s16, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w 8b1c8 │ │ │ │ + bgt.w 8b3f8 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w 8b1c8 │ │ │ │ - ldr r3, [pc, #780] @ (8b36c ) │ │ │ │ + beq.w 8b3f8 │ │ │ │ + ldr r3, [pc, #780] @ (8b59c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ blx 5cf1c │ │ │ │ vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ @@ -55850,92 +55996,92 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ adds r1, #1 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r1, r6, r1, lsl #3 │ │ │ │ blx 660b8 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 8b304 │ │ │ │ + beq.w 8b534 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr.w r1, [sl] │ │ │ │ cmp r3, r2 │ │ │ │ - beq.n 8afa6 │ │ │ │ + beq.n 8b1d6 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #0] │ │ │ │ - ldr r0, [pc, #700] @ (8b370 ) │ │ │ │ + ldr r0, [pc, #700] @ (8b5a0 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ add r3, r1 │ │ │ │ - ldr r1, [pc, #692] @ (8b374 ) │ │ │ │ + ldr r1, [pc, #692] @ (8b5a4 ) │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r3, sp, #148 @ 0x94 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, sp, #136 @ 0x88 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #184 @ 0xb8 │ │ │ │ blx 6669c │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 8afe8 │ │ │ │ + ble.n 8b218 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ subs r5, r1, #1 │ │ │ │ cmp r5, #0 │ │ │ │ - ble.n 8afe8 │ │ │ │ + ble.n 8b218 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ add.w r4, r1, #536870912 @ 0x20000000 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ subs r4, #1 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ add.w r9, r1, #1073741824 @ 0x40000000 │ │ │ │ add.w r9, r9, #4294967295 @ 0xffffffff │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ add.w r8, sp, #140 @ 0x8c │ │ │ │ mla r2, r5, r3, r2 │ │ │ │ lsls r3, r3, #3 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #624] @ (8b378 ) │ │ │ │ + ldr r3, [pc, #624] @ (8b5a8 ) │ │ │ │ add.w fp, r0, r2, lsl #3 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ mov r7, r3 │ │ │ │ add.w r4, r2, r4, lsl #3 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ add.w r9, r2, r9, lsl #2 │ │ │ │ add r2, sp, #164 @ 0xa4 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - b.n 8b14e │ │ │ │ + b.n 8b37e │ │ │ │ add.w r1, r6, r1, lsl #3 │ │ │ │ ldr.w r0, [r4, #-8] │ │ │ │ subs r4, #8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #136] @ 0x88 │ │ │ │ subs r5, #1 │ │ │ │ ldr.w ip, [r1] │ │ │ │ add fp, r3 │ │ │ │ str r0, [r1, #0] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ ldr.w lr, [r4, #4] │ │ │ │ str.w lr, [r1, #4] │ │ │ │ str.w ip, [r4] │ │ │ │ str r0, [r4, #4] │ │ │ │ - beq.n 8b1ae │ │ │ │ + beq.n 8b3de │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r3, #0] │ │ │ │ strd r4, r7, [sp] │ │ │ │ subs r1, r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, fp │ │ │ │ ldr.w r0, [sl] │ │ │ │ @@ -55957,89 +56103,89 @@ │ │ │ │ add.w r1, r6, r1, lsl #3 │ │ │ │ vstr s14, [sp, #156] @ 0x9c │ │ │ │ vstr s14, [r1] │ │ │ │ vstr s15, [r1, #4] │ │ │ │ ldr.w r1, [r9, #-4]! │ │ │ │ vstr s15, [sp, #160] @ 0xa0 │ │ │ │ cmp r1, r5 │ │ │ │ - bne.n 8b120 │ │ │ │ + bne.n 8b350 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r4, #8 │ │ │ │ subs r5, #1 │ │ │ │ add fp, r3 │ │ │ │ - bne.n 8b14a │ │ │ │ + bne.n 8b37a │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ - b.n 8afe8 │ │ │ │ + b.n 8b218 │ │ │ │ mvn.w r3, #2 │ │ │ │ movs r4, #3 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [r2, #0] │ │ │ │ - ldr r0, [pc, #444] @ (8b37c ) │ │ │ │ + ldr r0, [pc, #444] @ (8b5ac ) │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ str r4, [sp, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #436] @ (8b380 ) │ │ │ │ - ldr r3, [pc, #384] @ (8b34c ) │ │ │ │ + ldr r2, [pc, #436] @ (8b5b0 ) │ │ │ │ + ldr r3, [pc, #384] @ (8b57c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 8b33e │ │ │ │ + bne.w 8b56e │ │ │ │ movs r0, #0 │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #408] @ (8b384 ) │ │ │ │ + ldr r1, [pc, #408] @ (8b5b4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w 8aecc │ │ │ │ - ldr r1, [pc, #396] @ (8b388 ) │ │ │ │ + bne.w 8b0fc │ │ │ │ + ldr r1, [pc, #396] @ (8b5b8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ movs r1, #2 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w 8aece │ │ │ │ + bne.w 8b0fe │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r4, #1 │ │ │ │ - b.n 8b1b8 │ │ │ │ + b.n 8b3e8 │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r4, #2 │ │ │ │ - b.n 8b1b8 │ │ │ │ + b.n 8b3e8 │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r4, #4 │ │ │ │ - b.n 8b1b8 │ │ │ │ + b.n 8b3e8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ subs r2, r3, #1 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w 8afae │ │ │ │ + ble.w 8b1de │ │ │ │ ldrd r0, r9, [sp, #112] @ 0x70 │ │ │ │ add.w r8, sp, #140 @ 0x8c │ │ │ │ ldr r4, [sp, #120] @ 0x78 │ │ │ │ movs r5, #1 │ │ │ │ subs r0, #8 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ - ldr r2, [pc, #328] @ (8b38c ) │ │ │ │ + ldr r2, [pc, #328] @ (8b5bc ) │ │ │ │ add.w fp, r0, r4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp, #44] @ 0x2c │ │ │ │ add.w r4, r0, #8 │ │ │ │ mov r8, r6 │ │ │ │ add r0, sp, #156 @ 0x9c │ │ │ │ mov r6, r2 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - b.n 8b2a6 │ │ │ │ + b.n 8b4d6 │ │ │ │ ldr.w r1, [r4, #-8] │ │ │ │ vneg.f32 s12, s14 │ │ │ │ str r1, [r3, #0] │ │ │ │ vneg.f32 s13, s15 │ │ │ │ mov r2, fp │ │ │ │ adds r5, #1 │ │ │ │ ldr.w r1, [r4, #-4] │ │ │ │ @@ -56053,28 +56199,28 @@ │ │ │ │ adds r4, #8 │ │ │ │ vstr s13, [sp, #160] @ 0xa0 │ │ │ │ blx 599e4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add fp, r3 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r5, r3 │ │ │ │ - bgt.n 8b2f2 │ │ │ │ + bgt.n 8b522 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr.w r1, [sl] │ │ │ │ subs r3, r3, r5 │ │ │ │ cmp r3, r1 │ │ │ │ it ge │ │ │ │ movge r3, r1 │ │ │ │ ldr.w r1, [r9, #4]! │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ cmp r1, r5 │ │ │ │ add.w r3, r8, r1, lsl #3 │ │ │ │ vldr s14, [r3] │ │ │ │ vldr s15, [r3, #4] │ │ │ │ - bne.n 8b25e │ │ │ │ + bne.n 8b48e │ │ │ │ vneg.f32 s14, s14 │ │ │ │ vneg.f32 s15, s15 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ mov r2, fp │ │ │ │ strd r4, r3, [sp] │ │ │ │ adds r5, #1 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ @@ -56082,547 +56228,386 @@ │ │ │ │ vstr s15, [sp, #160] @ 0xa0 │ │ │ │ blx 599e4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adds r4, #8 │ │ │ │ add fp, r3 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r3, r5 │ │ │ │ - bge.n 8b2a0 │ │ │ │ + bge.n 8b4d0 │ │ │ │ ldr.w r1, [sl] │ │ │ │ mov r6, r8 │ │ │ │ - b.n 8afae │ │ │ │ + b.n 8b1de │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ str.w r3, [r9] │ │ │ │ - b.n 8b1c8 │ │ │ │ + b.n 8b3f8 │ │ │ │ vldr s15, [sp, #152] @ 0x98 │ │ │ │ ldrd r5, r9, [sp, #128] @ 0x80 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w 8b1c8 │ │ │ │ + beq.w 8b3f8 │ │ │ │ vmov.f32 s12, #112 @ 0x3f800000 1.0 │ │ │ │ vldr s14, [r5] │ │ │ │ vdiv.f32 s13, s12, s15 │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ vstr s15, [r9] │ │ │ │ - b.n 8b1c8 │ │ │ │ + b.n 8b3f8 │ │ │ │ mvn.w r3, #5 │ │ │ │ movs r4, #6 │ │ │ │ - b.n 8b1b8 │ │ │ │ + b.n 8b3e8 │ │ │ │ mvn.w r3, #7 │ │ │ │ movs r4, #8 │ │ │ │ - b.n 8b1b8 │ │ │ │ + b.n 8b3e8 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r4, r4 │ │ │ │ - b.n 8b1bc │ │ │ │ + b.n 8b3ec │ │ │ │ nop │ │ │ │ - uxth r0, r0 │ │ │ │ + add sp, #320 @ 0x140 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 8b380 │ │ │ │ + ldmia r6!, {r1, r2, r4} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r7, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r1, #11 │ │ │ │ + asrs r4, r2, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r7, {r5, r7} │ │ │ │ + ldmia r5, {r5, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r7, {r2, r4, r5, r7} │ │ │ │ + ldmia r5, {r2, r4, r5, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r7, {r5, r7} │ │ │ │ + ldmia r5, {r5, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r1, #9 │ │ │ │ + asrs r4, r2, #32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r4, r5, #7 │ │ │ │ + lsrs r4, r6, #30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r6, {r4, r6, r7} │ │ │ │ + ldmia r4, {r4, r6, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r0, #5 │ │ │ │ + lsrs r4, r1, #28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r5!, {r1, r4, r7} │ │ │ │ + ldmia r3!, {r1, r4, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r7, sp, #272 @ 0x110 │ │ │ │ + add r5, sp, #80 @ 0x50 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r5!, {r1, r4, r6} │ │ │ │ + ldmia r3!, {r1, r4, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r6, r0, #32 │ │ │ │ + lsrs r6, r1, #23 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0008b390 : │ │ │ │ +0008b5c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ - ldr.w r5, [pc, #1236] @ 8b87c │ │ │ │ + str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ + ldr r5, [pc, #624] @ (8b844 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ - ldr.w r4, [pc, #1236] @ 8b880 │ │ │ │ - mov r6, r0 │ │ │ │ + ldr r4, [pc, #624] @ (8b848 ) │ │ │ │ + mov r8, r0 │ │ │ │ add r5, pc │ │ │ │ - mov sl, r2 │ │ │ │ - ldr r0, [sp, #120] @ 0x78 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r2, [sp, #140] @ 0x8c │ │ │ │ + ldr.w r9, [sp, #128] @ 0x80 │ │ │ │ + ldr.w sl, [sp, #96] @ 0x60 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ - ldr.w fp, [sp, #112] @ 0x70 │ │ │ │ + ldr r1, [pc, #612] @ (8b84c ) │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ - str r1, [sp, #32] │ │ │ │ - ldr r1, [sp, #116] @ 0x74 │ │ │ │ - movs r4, #0 │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - str r0, [sp, #36] @ 0x24 │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - str r0, [sp, #24] │ │ │ │ - ldr r0, [r1, #0] │ │ │ │ - str r4, [r2, #0] │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - str r2, [sp, #28] │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - cmp r2, r4 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - blt.n 8b456 │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ - cmp r0, r4 │ │ │ │ - blt.n 8b418 │ │ │ │ - ldr.w r5, [sl] │ │ │ │ - cmp r5, r4 │ │ │ │ - blt.w 8b808 │ │ │ │ - ldr r7, [r7, #0] │ │ │ │ - cmp r7, r4 │ │ │ │ - blt.n 8b45e │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - add.w ip, r5, r7 │ │ │ │ - cmp ip, r1 │ │ │ │ - blt.n 8b466 │ │ │ │ - mvn.w r2, #5 │ │ │ │ - movs r3, #6 │ │ │ │ - b.n 8b41e │ │ │ │ + mov r4, r3 │ │ │ │ + movs r3, #0 │ │ │ │ + str.w r3, [r9] │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldrd fp, r3, [sp, #120] @ 0x78 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + str r2, [sp, #20] │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #576] @ (8b850 ) │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + mov r7, r0 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #24] │ │ │ │ + cmp r6, #0 │ │ │ │ + beq.n 8b6ae │ │ │ │ + ldr.w r8, [r4] │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + cbnz r7, 8b64e │ │ │ │ + ldr r1, [pc, #544] @ (8b854 ) │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbnz r0, 8b64e │ │ │ │ mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r4, [sp, #40] @ 0x28 │ │ │ │ - add r1, sp, #48 @ 0x30 │ │ │ │ - ldr.w r0, [pc, #1120] @ 8b884 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ + add r6, sp, #40 @ 0x28 │ │ │ │ + mov r3, r2 │ │ │ │ + str.w r2, [r9] │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 8b6de │ │ │ │ + ldr r1, [pc, #520] @ (8b858 ) │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n 8b70a │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 8b6d2 │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 8b720 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + mov r3, r8 │ │ │ │ + cmp r3, #1 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r0, r3 │ │ │ │ + blt.n 8b728 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + mov r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r0, r3 │ │ │ │ + blt.n 8b730 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r5, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r5, #1 │ │ │ │ + it lt │ │ │ │ + movlt r5, #1 │ │ │ │ + cmp r3, r5 │ │ │ │ + bge.n 8b738 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + adds r3, #1 │ │ │ │ + beq.n 8b738 │ │ │ │ + mvn.w r2, #11 │ │ │ │ + movs r3, #12 │ │ │ │ + add r6, sp, #40 @ 0x28 │ │ │ │ + str.w r2, [r9] │ │ │ │ + b.n 8b6de │ │ │ │ + ldr r1, [pc, #428] @ (8b85c ) │ │ │ │ + mov r0, r8 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + add r1, pc │ │ │ │ + ldr.w r8, [sl] │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 8b630 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + add r6, sp, #40 @ 0x28 │ │ │ │ + mov r3, r2 │ │ │ │ + str.w r2, [r9] │ │ │ │ + b.n 8b64a │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + add r6, sp, #40 @ 0x28 │ │ │ │ + str.w r2, [r9] │ │ │ │ + ldr r0, [pc, #384] @ (8b860 ) │ │ │ │ + mov r1, r6 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - str r2, [r4, #0] │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1108] @ 8b888 │ │ │ │ - ldr.w r3, [pc, #1096] @ 8b880 │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #372] @ (8b864 ) │ │ │ │ + ldr r3, [pc, #340] @ (8b848 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 8b872 │ │ │ │ - movs r0, #0 │ │ │ │ + bne.w 8b83e │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ - vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 8b41e │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 8b41e │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w 8b578 │ │ │ │ + ldr r1, [pc, #348] @ (8b868 ) │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w 8b578 │ │ │ │ - ldr.w r0, [pc, #1048] @ 8b88c │ │ │ │ - str r3, [sp, #16] │ │ │ │ + bne.n 8b65c │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 8b6d8 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 8b6d8 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n 8b6d8 │ │ │ │ + mvn.w r2, #9 │ │ │ │ + movs r3, #10 │ │ │ │ + b.n 8b6d8 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 8b838 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq.n 8b7c8 │ │ │ │ + cmp r6, #0 │ │ │ │ + beq.n 8b7f0 │ │ │ │ + ldr r0, [pc, #288] @ (8b86c ) │ │ │ │ + add r6, sp, #40 @ 0x28 │ │ │ │ + ldr r1, [pc, #288] @ (8b870 ) │ │ │ │ + subs r2, #1 │ │ │ │ add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - ldr r5, [r6, #0] │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - vmov.f32 s16, s0 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - cmp r5, #0 │ │ │ │ - vdiv.f32 s18, s15, s0 │ │ │ │ - ble.w 8b816 │ │ │ │ - mov r1, r4 │ │ │ │ - lsls r4, r5, #2 │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - str r3, [sp, #20] │ │ │ │ - blx 5ae88 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr.w lr, [r3] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp.w lr, #0 │ │ │ │ - str.w lr, [sp, #48] @ 0x30 │ │ │ │ - add.w r2, r3, #1 │ │ │ │ - sub.w r3, fp, r2, lsl #3 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ble.w 8b852 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - movs r7, #1 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - mov fp, sl │ │ │ │ - mov r3, lr │ │ │ │ - adds r1, r2, r7 │ │ │ │ - str r1, [sp, #20] │ │ │ │ - sub.w r8, r7, r2 │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - cmp.w r8, #1 │ │ │ │ - add r2, r7 │ │ │ │ - it lt │ │ │ │ - movlt.w r8, #1 │ │ │ │ - cmp r2, r5 │ │ │ │ - it ge │ │ │ │ - movge r2, r5 │ │ │ │ - mov r9, r2 │ │ │ │ - cmp r2, r8 │ │ │ │ - blt.n 8b568 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - vmov.f32 s19, s16 │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - adds r5, r3, r4 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - add r5, r8 │ │ │ │ - subs r5, r5, r7 │ │ │ │ - add.w r5, r3, r5, lsl #3 │ │ │ │ - add.w r3, r8, #1073741824 @ 0x40000000 │ │ │ │ - subs r3, #1 │ │ │ │ - add.w sl, r2, r3, lsl #2 │ │ │ │ - vldr s16, [r5] │ │ │ │ - mov r0, r5 │ │ │ │ - vldmia sl!, {s17} │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - adds r5, #8 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s15, s16, s0 │ │ │ │ - vcmp.f32 s17, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s15, s17 │ │ │ │ - cmp r9, r8 │ │ │ │ - vstr s15, [sl, #-4] │ │ │ │ - bge.n 8b512 │ │ │ │ - vmov.f32 s16, s19 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r5, [r6, #0] │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - adds r7, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - add r4, r2 │ │ │ │ - bgt.n 8b58a │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - b.n 8b4d4 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ + add r3, sp, #44 @ 0x2c │ │ │ │ + strd r2, r2, [sp, #40] @ 0x28 │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add r2, sp, #48 @ 0x30 │ │ │ │ + adds r3, r0, #4 │ │ │ │ + str.w sl, [sp] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, r6 │ │ │ │ + blx 5fe70 │ │ │ │ + mul.w r5, r0, r5 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + vmov s15, r5 │ │ │ │ + movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ - str r2, [r0, #0] │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - str r2, [r0, #0] │ │ │ │ - str r1, [r3, #0] │ │ │ │ - b.n 8b430 │ │ │ │ - cmp r5, #0 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov sl, fp │ │ │ │ - str r5, [sp, #48] @ 0x30 │ │ │ │ - itt le │ │ │ │ - ldrle r2, [sp, #32] │ │ │ │ - ldrle r1, [r2, #0] │ │ │ │ - ble.w 8b834 │ │ │ │ - lsls r4, r5, #2 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - vmov.f32 s13, s18 │ │ │ │ - vldr s14, [pc, #720] @ 8b878 │ │ │ │ - mov r2, r1 │ │ │ │ - add r4, r1 │ │ │ │ - vldmia r1!, {s15} │ │ │ │ - vcmpe.f32 s15, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s15, s13 │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s14, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vmovlt.f32 s13, s15 │ │ │ │ - cmp r4, r1 │ │ │ │ - bne.n 8b5ac │ │ │ │ - vcmp.f32 s13, #0.0 │ │ │ │ - vstr s14, [r3] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ne │ │ │ │ - vmovne.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ - bne.n 8b604 │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 8b5f0 │ │ │ │ - adds r3, #1 │ │ │ │ - cmp r3, r5 │ │ │ │ - bgt.w 8b810 │ │ │ │ - vldmia r2!, {s15} │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 8b5e8 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - b.n 8b430 │ │ │ │ - vldr s15, [r2] │ │ │ │ - vcmpe.f32 s16, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s15, s16 │ │ │ │ - vcmpe.f32 s18, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vmovlt.f32 s15, s18 │ │ │ │ - vdiv.f32 s12, s11, s15 │ │ │ │ - vstmia r2!, {s12} │ │ │ │ - cmp r4, r2 │ │ │ │ - bne.n 8b604 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - vcmpe.f32 s13, s16 │ │ │ │ + strd r0, r1, [fp, #8] │ │ │ │ + vcvt.f64.s32 d7, s15 │ │ │ │ + vstr d7, [fp] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 8b64a │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s14, s18 │ │ │ │ - it lt │ │ │ │ - vmovlt.f32 s13, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s14, s18 │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - vstr s15, [r3] │ │ │ │ - mov fp, r1 │ │ │ │ - cmp r1, #0 │ │ │ │ - str r1, [sp, #48] @ 0x30 │ │ │ │ - ble.w 8b856 │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ - lsls r2, r1, #2 │ │ │ │ - movs r1, #0 │ │ │ │ - mov r4, fp │ │ │ │ - mov r0, r7 │ │ │ │ - mov fp, sl │ │ │ │ - blx 5ae88 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr.w ip, [sp, #4] │ │ │ │ - movs r2, #1 │ │ │ │ - mov sl, r7 │ │ │ │ - str r7, [sp, #44] @ 0x2c │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - mov r7, r2 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - adds r3, r1, r2 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - mov r3, r1 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r5, ip │ │ │ │ - sub.w r8, r7, r3 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ + adds r3, #1 │ │ │ │ + it eq │ │ │ │ + moveq r0, #112 @ 0x70 │ │ │ │ + beq.n 8b6ee │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cbz r3, 8b7b0 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ cmp.w r8, #1 │ │ │ │ - add r3, r7 │ │ │ │ - it lt │ │ │ │ - movlt.w r8, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - it ge │ │ │ │ - movge r3, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - cmp r3, r8 │ │ │ │ - blt.n 8b72a │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - vmov.f32 s19, s16 │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - adds r4, r3, r5 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - add r4, r8 │ │ │ │ - vldr s17, [sl] │ │ │ │ - subs r4, r4, r7 │ │ │ │ - add.w r4, r3, r4, lsl #3 │ │ │ │ - add.w r3, r8, #1073741824 @ 0x40000000 │ │ │ │ - subs r3, #1 │ │ │ │ - add.w r9, r2, r3, lsl #2 │ │ │ │ - vldr s16, [r4] │ │ │ │ - mov r0, r4 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldmia r9!, {s15} │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - adds r4, #8 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vmul.f32 s16, s16, s15 │ │ │ │ - vcmpe.f32 s16, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s17, s16 │ │ │ │ - cmp r6, r8 │ │ │ │ - vstr s17, [sl] │ │ │ │ - bge.n 8b6d2 │ │ │ │ - vmov.f32 s16, s19 │ │ │ │ - ldr r4, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - adds r7, #1 │ │ │ │ - add.w sl, sl, #4 │ │ │ │ - cmp r7, r4 │ │ │ │ - add r5, r3 │ │ │ │ - bgt.n 8b742 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr r1, [r2, #0] │ │ │ │ - b.n 8b690 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r4, [sp, #44] @ 0x2c │ │ │ │ - ldr r6, [sp, #20] │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - str r1, [sp, #48] @ 0x30 │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.w 8b856 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - vmov.f32 s14, s18 │ │ │ │ - vldr s13, [pc, #284] @ 8b878 │ │ │ │ - add.w r2, r3, r1, lsl #2 │ │ │ │ - vldmia r3!, {s15} │ │ │ │ - vcmpe.f32 s15, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s15, s13 │ │ │ │ - it lt │ │ │ │ - vmovlt.f32 s14, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s13, s15 │ │ │ │ - cmp r2, r3 │ │ │ │ - bne.n 8b760 │ │ │ │ - vcmp.f32 s14, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ it ne │ │ │ │ - vmovne.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ - bne.n 8b7b4 │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 8b7a0 │ │ │ │ - adds r3, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - blt.w 8b430 │ │ │ │ - vldmia r4!, {s15} │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 8b798 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - add r3, r2 │ │ │ │ - b.n 8b5fe │ │ │ │ - vldr s15, [r4] │ │ │ │ - vcmpe.f32 s16, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s15, s16 │ │ │ │ - vcmpe.f32 s18, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vmovlt.f32 s15, s18 │ │ │ │ - vdiv.f32 s12, s11, s15 │ │ │ │ - vstmia r4!, {s12} │ │ │ │ - cmp r2, r4 │ │ │ │ - bne.n 8b7b4 │ │ │ │ - vcmpe.f32 s14, s16 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmp.f32 s13, s18 │ │ │ │ - it lt │ │ │ │ - vmovlt.f32 s14, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ls │ │ │ │ - vmovls.f32 s18, s13 │ │ │ │ - vdiv.f32 s15, s14, s18 │ │ │ │ - vstr s15, [r3] │ │ │ │ - b.n 8b430 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 8b41e │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - b.n 8b65a │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - ldr r1, [r2, #0] │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - mov lr, r1 │ │ │ │ - cmp r1, #0 │ │ │ │ - add.w r2, r2, #1 │ │ │ │ - str r1, [sp, #48] @ 0x30 │ │ │ │ - sub.w r2, fp, r2, lsl #3 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - bgt.w 8b4c6 │ │ │ │ - vldr s14, [pc, #64] @ 8b878 │ │ │ │ - vcmp.f32 s18, s14 │ │ │ │ - vstr s14, [r3] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 8b86c │ │ │ │ - mov fp, r1 │ │ │ │ - cmp r1, #0 │ │ │ │ - str r1, [sp, #48] @ 0x30 │ │ │ │ - bgt.w 8b664 │ │ │ │ - b.n 8b430 │ │ │ │ - str r5, [sp, #48] @ 0x30 │ │ │ │ - b.n 8b59e │ │ │ │ - vcmp.f32 s18, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w 8b430 │ │ │ │ - vmov.f32 s14, s18 │ │ │ │ - vldr s13, [pc, #16] @ 8b878 │ │ │ │ - b.n 8b7e0 │ │ │ │ - vmov.f32 s13, s18 │ │ │ │ - b.n 8b634 │ │ │ │ + cmpne r3, #0 │ │ │ │ + it ne │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + bne.n 8b6ee │ │ │ │ + movs r0, #0 │ │ │ │ + movs r2, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + movs r1, #0 │ │ │ │ + movt r1, #16368 @ 0x3ff0 │ │ │ │ + strd r2, r3, [fp, #8] │ │ │ │ + strd r0, r1, [fp] │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + b.n 8b6ee │ │ │ │ + cbz r6, 8b814 │ │ │ │ + ldr r0, [pc, #168] @ (8b874 ) │ │ │ │ + add r6, sp, #40 @ 0x28 │ │ │ │ + ldr r1, [pc, #168] @ (8b878 ) │ │ │ │ + add r3, sp, #44 @ 0x2c │ │ │ │ + add r0, pc │ │ │ │ + subs r2, #1 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add r1, pc │ │ │ │ + adds r3, r0, #4 │ │ │ │ + strd r2, r2, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add r2, sp, #48 @ 0x30 │ │ │ │ + mov r3, r6 │ │ │ │ + str.w sl, [sp] │ │ │ │ + blx 5fe70 │ │ │ │ + b.n 8b76c │ │ │ │ + ldr r0, [pc, #136] @ (8b87c ) │ │ │ │ + subs r1, #1 │ │ │ │ + strd r1, r1, [sp, #40] @ 0x28 │ │ │ │ + add r3, sp, #44 @ 0x2c │ │ │ │ + ldr r1, [pc, #132] @ (8b880 ) │ │ │ │ + add r0, pc │ │ │ │ + add r6, sp, #40 @ 0x28 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add r1, pc │ │ │ │ + adds r3, r0, #4 │ │ │ │ + add r2, sp, #48 @ 0x30 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + str r6, [sp, #0] │ │ │ │ + mov r3, r4 │ │ │ │ + blx 5fe70 │ │ │ │ + b.n 8b76c │ │ │ │ + ldr r0, [pc, #108] @ (8b884 ) │ │ │ │ + subs r1, #1 │ │ │ │ + strd r1, r1, [sp, #40] @ 0x28 │ │ │ │ + add r3, sp, #44 @ 0x2c │ │ │ │ + ldr r1, [pc, #104] @ (8b888 ) │ │ │ │ + add r0, pc │ │ │ │ + add r6, sp, #40 @ 0x28 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add r1, pc │ │ │ │ + adds r3, r0, #4 │ │ │ │ + add r2, sp, #48 @ 0x30 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + str r6, [sp, #0] │ │ │ │ + mov r3, r4 │ │ │ │ + blx 5fe70 │ │ │ │ + b.n 8b76c │ │ │ │ + negs r3, r3 │ │ │ │ + add r6, sp, #40 @ 0x28 │ │ │ │ + b.n 8b6de │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - add r5, sp, #384 @ 0x180 │ │ │ │ + add r3, sp, #224 @ 0xe0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r4, sp, #864 @ 0x360 │ │ │ │ + ldr r0, [r2, #116] @ 0x74 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r6!, {} │ │ │ │ + stmia r3!, {r1, r5, r6} │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r6} │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + stmia r4!, {r3, r4, r7} │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + add r2, sp, #120 @ 0x78 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + stmia r4!, {r1, r6} │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsrs r4, r7, #11 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsrs r2, r7, #9 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + stmia r6!, {r5, r7} │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsrs r0, r2, #9 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + stmia r7!, {r1, r4, r6, r7} │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsrs r4, r5, #8 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + stmia r6!, {r1, r4, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -0008b890 : │ │ │ │ +0008b88c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ - ldr r5, [pc, #252] @ (8b9a0 ) │ │ │ │ + ldr r5, [pc, #252] @ (8b99c ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ - ldr r4, [pc, #252] @ (8b9a4 ) │ │ │ │ + ldr r4, [pc, #252] @ (8b9a0 ) │ │ │ │ mov fp, r2 │ │ │ │ add r5, pc │ │ │ │ movs r2, #0 │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ @@ -56634,116 +56619,452 @@ │ │ │ │ str r2, [r6, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr.w sl, [sp, #96] @ 0x60 │ │ │ │ cmp r1, r2 │ │ │ │ str r3, [sp, #32] │ │ │ │ - blt.n 8b972 │ │ │ │ + blt.n 8b96e │ │ │ │ ldr.w ip, [r5] │ │ │ │ cmp ip, r2 │ │ │ │ - blt.n 8b942 │ │ │ │ + blt.n 8b93e │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, r2 │ │ │ │ - blt.n 8b982 │ │ │ │ + blt.n 8b97e │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 8b97a │ │ │ │ + blt.n 8b976 │ │ │ │ ldr.w r2, [r8] │ │ │ │ add.w lr, r3, ip, lsl #1 │ │ │ │ cmp lr, r2 │ │ │ │ - bge.n 8b98a │ │ │ │ + bge.n 8b986 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, r1 │ │ │ │ - blt.n 8b992 │ │ │ │ + blt.n 8b98e │ │ │ │ mov r2, r5 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r0 │ │ │ │ strd sl, r6, [sp, #8] │ │ │ │ strd r9, r8, [sp] │ │ │ │ mov r4, r0 │ │ │ │ blx 5ff00 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ - cbnz r2, 8b956 │ │ │ │ + cbnz r2, 8b952 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ - ldr r0, [pc, #132] @ (8b9a8 ) │ │ │ │ + ldr r0, [pc, #132] @ (8b9a4 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ strd sl, r3, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #24] │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r7, [sp, #0] │ │ │ │ blx 5aabc │ │ │ │ - b.n 8b956 │ │ │ │ + b.n 8b952 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #96] @ (8b9ac ) │ │ │ │ + ldr r0, [pc, #96] @ (8b9a8 ) │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r2, [r6, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #88] @ (8b9b0 ) │ │ │ │ - ldr r3, [pc, #72] @ (8b9a4 ) │ │ │ │ + ldr r2, [pc, #88] @ (8b9ac ) │ │ │ │ + ldr r3, [pc, #72] @ (8b9a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 8b99a │ │ │ │ + bne.n 8b996 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 8b948 │ │ │ │ + b.n 8b944 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 8b948 │ │ │ │ + b.n 8b944 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 8b948 │ │ │ │ + b.n 8b944 │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n 8b948 │ │ │ │ + b.n 8b944 │ │ │ │ mvn.w r2, #8 │ │ │ │ movs r3, #9 │ │ │ │ - b.n 8b948 │ │ │ │ + b.n 8b944 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, sp, #416 @ 0x1a0 │ │ │ │ + add r0, sp, #432 @ 0x1b0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r4, r6} │ │ │ │ + stmia r6!, {r2, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r6!, {r1, r3, r4, r7} │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + add r7, pc, #744 @ (adr r7, 8bc98 ) │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + │ │ │ │ +0008b9b0 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ + mov ip, r2 │ │ │ │ + ldr r2, [pc, #772] @ (8bccc ) │ │ │ │ + mov lr, r3 │ │ │ │ + ldr r3, [pc, #772] @ (8bcd0 ) │ │ │ │ + add r2, pc │ │ │ │ + sub sp, #124 @ 0x7c │ │ │ │ + ldr.w r4, [ip] │ │ │ │ + mov r8, r1 │ │ │ │ + ldr.w r7, [lr] │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + movs r2, #0 │ │ │ │ + ldr r6, [sp, #180] @ 0xb4 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldr r3, [sp, #172] @ 0xac │ │ │ │ + str r1, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [sp, #176] @ 0xb0 │ │ │ │ + ldr.w fp, [r3] │ │ │ │ + str r2, [r6, #0] │ │ │ │ + str r1, [sp, #32] │ │ │ │ + ldr r1, [r0, #0] │ │ │ │ + ldr r5, [sp, #168] @ 0xa8 │ │ │ │ + cmp r1, #0 │ │ │ │ + str r0, [sp, #44] @ 0x2c │ │ │ │ + str r6, [sp, #64] @ 0x40 │ │ │ │ + blt.n 8ba6e │ │ │ │ + ldr.w r2, [r8] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 8ba36 │ │ │ │ + ldr.w r0, [ip] │ │ │ │ + str r0, [sp, #52] @ 0x34 │ │ │ │ + cmp r0, #0 │ │ │ │ + blt.w 8bcba │ │ │ │ + ldr.w r6, [lr] │ │ │ │ + cmp r6, #0 │ │ │ │ + blt.n 8ba78 │ │ │ │ + adds r0, r7, r4 │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ + add r7, r0 │ │ │ │ + str r0, [sp, #28] │ │ │ │ + cmp r7, r4 │ │ │ │ + blt.n 8ba82 │ │ │ │ + ldr r4, [sp, #64] @ 0x40 │ │ │ │ + mvn.w r2, #5 │ │ │ │ + movs r3, #6 │ │ │ │ + b.n 8ba3e │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + mov r4, r6 │ │ │ │ + ldr r0, [pc, #660] @ (8bcd4 ) │ │ │ │ + add r1, sp, #88 @ 0x58 │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #648] @ (8bcd8 ) │ │ │ │ + ldr r3, [pc, #640] @ (8bcd0 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w 8bcc4 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #124 @ 0x7c │ │ │ │ + vpop {d8} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + mov r4, r6 │ │ │ │ + b.n 8ba3e │ │ │ │ + ldr r4, [sp, #64] @ 0x40 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 8ba3e │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.n 8ba4c │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n 8ba4c │ │ │ │ + add.w r4, fp, #1 │ │ │ │ + adds r7, r6, #2 │ │ │ │ + lsls r4, r4, #3 │ │ │ │ + subs r0, r5, r4 │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + cmp r0, r2 │ │ │ │ + it ge │ │ │ │ + movge r0, r2 │ │ │ │ + mov r9, r0 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + cmp r9, r7 │ │ │ │ + itt lt │ │ │ │ + addlt r0, #1 │ │ │ │ + strlt r0, [sp, #40] @ 0x28 │ │ │ │ + blt.n 8bb06 │ │ │ │ + mul.w r5, fp, r7 │ │ │ │ + subs r6, r0, r6 │ │ │ │ + subs r7, r0, r7 │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + add r7, r5 │ │ │ │ + add.w sl, fp, #4294967295 @ 0xffffffff │ │ │ │ + add r5, r0 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + mov.w sl, sl, lsl #3 │ │ │ │ + mov.w r8, fp, lsl #3 │ │ │ │ + vldr s15, [pc, #508] @ 8bcc8 │ │ │ │ + add.w r5, r0, r5, lsl #3 │ │ │ │ + add.w r7, r0, r7, lsl #3 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + subs r5, #8 │ │ │ │ + str r4, [sp, #48] @ 0x30 │ │ │ │ + adds r0, #1 │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ + sub.w r9, r0, r9 │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + cmp r0, r6 │ │ │ │ + blt.n 8baf8 │ │ │ │ + mov r4, r7 │ │ │ │ + vstr s15, [r4, #16] │ │ │ │ + adds r4, #8 │ │ │ │ + vstr s15, [r4, #12] │ │ │ │ + cmp r4, r5 │ │ │ │ + bne.n 8baea │ │ │ │ + subs r6, #1 │ │ │ │ + add r7, sl │ │ │ │ + add r5, r8 │ │ │ │ + cmp r6, r9 │ │ │ │ + bne.n 8bae4 │ │ │ │ + ldr r4, [sp, #48] @ 0x30 │ │ │ │ + str r0, [sp, #52] @ 0x34 │ │ │ │ + sub.w r0, r4, #8 │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + ldr r6, [sp, #28] │ │ │ │ + cmp r1, r2 │ │ │ │ + str r0, [sp, #48] @ 0x30 │ │ │ │ + add.w r5, fp, r4 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + mov sl, r1 │ │ │ │ + mul.w r8, fp, r4 │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + sub.w r0, r0, #4 │ │ │ │ + add.w r9, r6, fp, lsl #1 │ │ │ │ + str r0, [sp, #32] │ │ │ │ + it ge │ │ │ │ + movge sl, r2 │ │ │ │ + ldr r0, [pc, #428] @ (8bcdc ) │ │ │ │ + add.w r5, r4, r5, lsl #3 │ │ │ │ + add.w r9, r4, r9, lsl #3 │ │ │ │ + str r5, [sp, #60] @ 0x3c │ │ │ │ + add r0, pc │ │ │ │ + movs r4, #1 │ │ │ │ + add r5, sp, #92 @ 0x5c │ │ │ │ + str r0, [sp, #76] @ 0x4c │ │ │ │ + str r5, [sp, #40] @ 0x28 │ │ │ │ + adds r0, #4 │ │ │ │ + str.w sl, [sp, #88] @ 0x58 │ │ │ │ + mov r7, fp │ │ │ │ + str r0, [sp, #80] @ 0x50 │ │ │ │ + mov r6, r4 │ │ │ │ + ldrd r0, sl, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r5, [sp, #60] @ 0x3c │ │ │ │ + vldr s16, [pc, #364] @ 8bcc8 │ │ │ │ + strd ip, lr, [sp, #52] @ 0x34 │ │ │ │ + b.n 8bb98 │ │ │ │ + vldr s15, [r1, #4] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n 8bbe4 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [r2, #0] │ │ │ │ + cbnz r3, 8bb78 │ │ │ │ + str r4, [r2, #0] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + adds r4, #1 │ │ │ │ + add r7, fp │ │ │ │ + add r8, fp │ │ │ │ + add r5, r3 │ │ │ │ + add r9, r3 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + cmp r3, r4 │ │ │ │ + blt.w 8ba4c │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + add r3, r4 │ │ │ │ + cmp r3, r2 │ │ │ │ + ble.n 8bc98 │ │ │ │ + subs r3, r1, r4 │ │ │ │ + ldr r2, [pc, #316] @ (8bce0 ) │ │ │ │ + cmp r3, r0 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + add r2, pc │ │ │ │ + it ge │ │ │ │ + movge r3, r0 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + blx 66e34 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + adds r1, r3, r0 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + add r1, r7 │ │ │ │ + str r1, [sp, #92] @ 0x5c │ │ │ │ + add.w r1, r3, r1, lsl #3 │ │ │ │ + adds r3, r0, r4 │ │ │ │ + subs r3, #1 │ │ │ │ + vldr s15, [r1] │ │ │ │ + str.w r3, [r2, #4]! │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n 8bb62 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + str r6, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + add r3, r4 │ │ │ │ + add r3, r0 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge r3, r2 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + cmp r6, r3 │ │ │ │ + it lt │ │ │ │ + movlt r6, r3 │ │ │ │ + cmp r0, #1 │ │ │ │ + beq.n 8bc26 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + add r2, sp, #96 @ 0x60 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + subs r3, #1 │ │ │ │ + strd r3, r3, [sp, #96] @ 0x60 │ │ │ │ + subs r3, r6, r4 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + add r3, sp, #100 @ 0x64 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + blx 58120 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n 8bb78 │ │ │ │ + add r3, sp, #108 @ 0x6c │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + mov r0, r3 │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + blx 6522c │ │ │ │ + add r3, sp, #104 @ 0x68 │ │ │ │ + add.w r2, r5, #8 │ │ │ │ + mov r0, r3 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + blx 574e4 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + cmp r6, r4 │ │ │ │ + ble.n 8bb78 │ │ │ │ + ldr r1, [sp, #76] @ 0x4c │ │ │ │ + mov r3, r2 │ │ │ │ + str r1, [sp, #0] │ │ │ │ + mov.w r1, #2147483648 @ 0x80000000 │ │ │ │ + str r1, [sp, #112] @ 0x70 │ │ │ │ + sub.w ip, r6, r4 │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + str.w r9, [sp, #4] │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + ldr r0, [sp, #84] @ 0x54 │ │ │ │ + subs r1, #1 │ │ │ │ + strd r1, r1, [sp, #96] @ 0x60 │ │ │ │ + movs r1, #0 │ │ │ │ + movt r1, #49024 @ 0xbf80 │ │ │ │ + str r1, [sp, #108] @ 0x6c │ │ │ │ + add r1, sp, #100 @ 0x64 │ │ │ │ + str r1, [sp, #16] │ │ │ │ + add.w r1, r9, #8 │ │ │ │ + str r1, [sp, #12] │ │ │ │ + add r1, sp, #96 @ 0x60 │ │ │ │ + str r1, [sp, #8] │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + str.w ip, [sp, #92] @ 0x5c │ │ │ │ + blx 5f068 │ │ │ │ + b.n 8bb78 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.n 8bba0 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + add.w r2, r0, r8 │ │ │ │ + add.w r2, r3, r2, lsl #3 │ │ │ │ + add.w r3, r3, r8, lsl #3 │ │ │ │ + vstr s16, [r3, #8] │ │ │ │ + adds r3, #8 │ │ │ │ + vstr s16, [r3, #4] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne.n 8bcaa │ │ │ │ + b.n 8bba0 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + mov r4, r6 │ │ │ │ + b.n 8ba3e │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + add r7, pc, #272 @ (adr r7, 8bde0 ) │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + stmia r5!, {r3, r5, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r7, pc, #728 @ (adr r7, 8bc8c ) │ │ │ │ + add r6, pc, #768 @ (adr r6, 8bfdc ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ + lsls r2, r3, #28 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + lsls r4, r5, #26 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0008b9b4 : │ │ │ │ +0008bce4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d10} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ - ldr.w r5, [pc, #1404] @ 8bf48 │ │ │ │ + ldr.w r5, [pc, #1404] @ 8c278 │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ - ldr.w r4, [pc, #1404] @ 8bf4c │ │ │ │ + ldr.w r4, [pc, #1404] @ 8c27c │ │ │ │ mov r8, r2 │ │ │ │ add r5, pc │ │ │ │ movs r6, #0 │ │ │ │ ldr r7, [sp, #152] @ 0x98 │ │ │ │ mov ip, r3 │ │ │ │ ldr r2, [sp, #148] @ 0x94 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ @@ -56766,81 +57087,81 @@ │ │ │ │ cmp r3, r6 │ │ │ │ ldr r5, [sp, #168] @ 0xa8 │ │ │ │ ldr r4, [sp, #144] @ 0x90 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #0] │ │ │ │ str r5, [sp, #28] │ │ │ │ - blt.n 8ba78 │ │ │ │ + blt.n 8bda8 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, r6 │ │ │ │ - blt.n 8ba3a │ │ │ │ + blt.n 8bd6a │ │ │ │ ldr.w r0, [r8] │ │ │ │ cmp r0, r6 │ │ │ │ - blt.w 8befa │ │ │ │ + blt.w 8c22a │ │ │ │ ldr.w r5, [ip] │ │ │ │ cmp r5, r6 │ │ │ │ - blt.n 8ba80 │ │ │ │ + blt.n 8bdb0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r5, r0 │ │ │ │ cmp r5, r2 │ │ │ │ - blt.n 8ba88 │ │ │ │ + blt.n 8bdb8 │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n 8ba40 │ │ │ │ + b.n 8bd70 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ - ldr.w r0, [pc, #1288] @ 8bf50 │ │ │ │ + ldr.w r0, [pc, #1288] @ 8c280 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r2, [r4, #0] │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1280] @ 8bf54 │ │ │ │ - ldr.w r3, [pc, #1268] @ 8bf4c │ │ │ │ + ldr.w r2, [pc, #1280] @ 8c284 │ │ │ │ + ldr.w r3, [pc, #1268] @ 8c27c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 8bf40 │ │ │ │ + bne.w 8c270 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ vpop {d8-d10} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 8ba40 │ │ │ │ + b.n 8bd70 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 8ba40 │ │ │ │ + b.n 8bd70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 8bbc6 │ │ │ │ + beq.w 8bef6 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.w 8bbc6 │ │ │ │ - ldr.w r0, [pc, #1216] @ 8bf58 │ │ │ │ + beq.w 8bef6 │ │ │ │ + ldr.w r0, [pc, #1216] @ 8c288 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ - ldr.w r0, [pc, #1212] @ 8bf5c │ │ │ │ + ldr.w r0, [pc, #1212] @ 8c28c │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ vmov.f32 s18, s0 │ │ │ │ add r0, pc │ │ │ │ vdiv.f32 s19, s15, s0 │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s15, s0 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vstr s15, [sp, #72] @ 0x48 │ │ │ │ blx 5e2f4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ vcvt.f32.f64 s16, d0 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ cmp r5, #0 │ │ │ │ - ble.n 8bada │ │ │ │ + ble.n 8be0a │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ lsls r2, r5, #2 │ │ │ │ blx 5ae88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r6, [r3, #0] │ │ │ │ @@ -56848,15 +57169,15 @@ │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ sub.w r3, r4, r3, lsl #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r6, #0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - ble.n 8bbdc │ │ │ │ + ble.n 8bf0c │ │ │ │ mov.w sl, #1 │ │ │ │ subs r1, r3, #1 │ │ │ │ mov r4, r3 │ │ │ │ add r3, sl │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ mov fp, sl │ │ │ │ @@ -56873,15 +57194,15 @@ │ │ │ │ it lt │ │ │ │ movlt r4, #1 │ │ │ │ cmp r3, r5 │ │ │ │ it ge │ │ │ │ movge r3, r5 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, r4 │ │ │ │ - blt.n 8bbb0 │ │ │ │ + blt.n 8bee0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add.w r6, r4, #1073741824 @ 0x40000000 │ │ │ │ subs r6, #1 │ │ │ │ vmov.f32 s20, s16 │ │ │ │ add.w r5, r3, r8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r5, r4 │ │ │ │ @@ -56911,106 +57232,106 @@ │ │ │ │ vadd.f32 s15, s16, s0 │ │ │ │ vcmp.f32 s17, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s15, s17 │ │ │ │ cmp r3, r4 │ │ │ │ vstr s15, [r6, #-4] │ │ │ │ - bge.n 8bb54 │ │ │ │ + bge.n 8be84 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ vmov.f32 s16, s20 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w fp, fp, #1 │ │ │ │ cmp fp, r6 │ │ │ │ add r9, r3 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ add r8, r3 │ │ │ │ - bgt.n 8bbda │ │ │ │ + bgt.n 8bf0a │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ - b.n 8bb10 │ │ │ │ + b.n 8be40 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [r1, #0] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [r1, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [r3, #0] │ │ │ │ - b.n 8ba52 │ │ │ │ + b.n 8bd82 │ │ │ │ mov r8, sl │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ - ble.w 8bf02 │ │ │ │ + ble.w 8c232 │ │ │ │ ldr.w r9, [sp, #4] │ │ │ │ movs r7, #1 │ │ │ │ add r6, sp, #68 @ 0x44 │ │ │ │ add r4, sp, #72 @ 0x48 │ │ │ │ mov sl, r9 │ │ │ │ vldmia r9!, {s0} │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w 8bdc8 │ │ │ │ + bgt.w 8c0f8 │ │ │ │ adds r7, #1 │ │ │ │ cmp r7, r5 │ │ │ │ - ble.n 8bbf0 │ │ │ │ + ble.n 8bf20 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r5, [r3, #0] │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ cmp r5, #0 │ │ │ │ - ble.w 8bf02 │ │ │ │ + ble.w 8c232 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ vmov.f32 s13, s19 │ │ │ │ - vldr s14, [pc, #808] @ 8bf44 │ │ │ │ + vldr s14, [pc, #808] @ 8c274 │ │ │ │ add.w r2, r3, r5, lsl #2 │ │ │ │ vldmia r3!, {s15} │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s15, s13 │ │ │ │ it hi │ │ │ │ vmovhi.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vmovlt.f32 s13, s15 │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n 8bc20 │ │ │ │ + bne.n 8bf50 │ │ │ │ vcmp.f32 s13, #0.0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vstr s14, [r3] │ │ │ │ it ne │ │ │ │ vmovne.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ - bne.n 8bc78 │ │ │ │ + bne.n 8bfa8 │ │ │ │ movs r3, #1 │ │ │ │ - b.n 8bc64 │ │ │ │ + b.n 8bf94 │ │ │ │ adds r3, #1 │ │ │ │ cmp r5, r3 │ │ │ │ - blt.n 8bcca │ │ │ │ + blt.n 8bffa │ │ │ │ vldmia sl!, {s15} │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 8bc5e │ │ │ │ + bne.n 8bf8e │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n 8ba52 │ │ │ │ + b.n 8bd82 │ │ │ │ vldr s15, [sl] │ │ │ │ vcmpe.f32 s18, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s15, s18 │ │ │ │ vcmpe.f32 s19, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vmovlt.f32 s15, s19 │ │ │ │ vdiv.f32 s12, s11, s15 │ │ │ │ vstmia sl!, {s12} │ │ │ │ cmp r2, sl │ │ │ │ - bne.n 8bc78 │ │ │ │ + bne.n 8bfa8 │ │ │ │ vcmpe.f32 s18, s13 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s14, s19 │ │ │ │ it hi │ │ │ │ vmovhi.f32 s13, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -57018,15 +57339,15 @@ │ │ │ │ vmovhi.f32 s14, s19 │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ vstr s15, [r3] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w 8bf24 │ │ │ │ + ble.w 8c254 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ lsls r2, r2, #2 │ │ │ │ movs r1, #0 │ │ │ │ vmov.f32 s20, s16 │ │ │ │ mov r0, r6 │ │ │ │ movs r7, #1 │ │ │ │ blx 5ae88 │ │ │ │ @@ -57057,15 +57378,15 @@ │ │ │ │ movlt r4, #1 │ │ │ │ add r1, r7 │ │ │ │ cmp r1, r5 │ │ │ │ it ge │ │ │ │ movge r1, r5 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ cmp r1, r4 │ │ │ │ - blt.n 8bda8 │ │ │ │ + blt.n 8c0d8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r5, r4, #1073741824 @ 0x40000000 │ │ │ │ subs r5, #1 │ │ │ │ add.w sl, fp, #1 │ │ │ │ add.w r0, r3, r9 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, r4 │ │ │ │ @@ -57095,45 +57416,45 @@ │ │ │ │ vmul.f32 s16, s16, s15 │ │ │ │ vcmpe.f32 s16, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s17, s16 │ │ │ │ cmp r3, r4 │ │ │ │ vstr s17, [r6, #-4] │ │ │ │ - bge.n 8bd4e │ │ │ │ + bge.n 8c07e │ │ │ │ vcmpe.f32 s17, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n 8bdfc │ │ │ │ + bgt.n 8c12c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r7, #1 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add fp, r3 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r1, r7 │ │ │ │ add r9, r3 │ │ │ │ - blt.n 8be34 │ │ │ │ + blt.n 8c164 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r5, [r3, #0] │ │ │ │ - b.n 8bd0a │ │ │ │ + b.n 8c03a │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ adds r7, #1 │ │ │ │ blx 5e2f4 │ │ │ │ vcvt.f64.f32 d6, s16 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ vdiv.f64 d7, d0, d6 │ │ │ │ vcvt.s32.f64 s14, d7 │ │ │ │ vstr s14, [sp, #68] @ 0x44 │ │ │ │ blx 58e40 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ cmp r7, r5 │ │ │ │ vstr s0, [r9, #-4] │ │ │ │ - ble.w 8bbf0 │ │ │ │ - b.n 8bc06 │ │ │ │ + ble.w 8bf20 │ │ │ │ + b.n 8bf36 │ │ │ │ vcvt.f64.f32 d0, s17 │ │ │ │ adds r7, #1 │ │ │ │ blx 5e2f4 │ │ │ │ vcvt.f64.f32 d6, s20 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vdiv.f64 d7, d0, d6 │ │ │ │ @@ -57144,469 +57465,133 @@ │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add fp, r3 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r1, r7 │ │ │ │ add r9, r3 │ │ │ │ vstr s0, [r6, #-4] │ │ │ │ - bge.n 8bdc2 │ │ │ │ + bge.n 8c0f2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w fp, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n 8bf24 │ │ │ │ + ble.n 8c254 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ vmov.f32 s14, s19 │ │ │ │ - vldr s13, [pc, #248] @ 8bf44 │ │ │ │ + vldr s13, [pc, #248] @ 8c274 │ │ │ │ add.w r2, r3, r1, lsl #2 │ │ │ │ vldmia r3!, {s15} │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s15, s13 │ │ │ │ it lt │ │ │ │ vmovlt.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s13, s15 │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n 8be50 │ │ │ │ + bne.n 8c180 │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ne │ │ │ │ vmovne.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ - bne.n 8bea6 │ │ │ │ + bne.n 8c1d6 │ │ │ │ movs r3, #1 │ │ │ │ - b.n 8be90 │ │ │ │ + b.n 8c1c0 │ │ │ │ adds r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ - blt.w 8ba52 │ │ │ │ + blt.w 8bd82 │ │ │ │ vldmia fp!, {s15} │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 8be88 │ │ │ │ + bne.n 8c1b8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, r2 │ │ │ │ - b.n 8bc72 │ │ │ │ + b.n 8bfa2 │ │ │ │ vldr s15, [fp] │ │ │ │ vcmpe.f32 s18, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s15, s18 │ │ │ │ vcmpe.f32 s19, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vmovlt.f32 s15, s19 │ │ │ │ vdiv.f32 s12, s11, s15 │ │ │ │ vstmia fp!, {s12} │ │ │ │ cmp r2, fp │ │ │ │ - bne.n 8bea6 │ │ │ │ + bne.n 8c1d6 │ │ │ │ vcmpe.f32 s14, s18 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmp.f32 s13, s19 │ │ │ │ it lt │ │ │ │ vmovlt.f32 s14, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ls │ │ │ │ vmovls.f32 s19, s13 │ │ │ │ vdiv.f32 s15, s14, s19 │ │ │ │ vstr s15, [r3] │ │ │ │ - b.n 8ba52 │ │ │ │ + b.n 8bd82 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 8ba40 │ │ │ │ - vldr s14, [pc, #64] @ 8bf44 │ │ │ │ + b.n 8bd70 │ │ │ │ + vldr s14, [pc, #64] @ 8c274 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ vcmp.f32 s19, s14 │ │ │ │ vstr s14, [r3] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 8bf3a │ │ │ │ + bne.n 8c26a │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ cmp r2, #0 │ │ │ │ - bgt.w 8bcd6 │ │ │ │ - b.n 8ba52 │ │ │ │ + bgt.w 8c006 │ │ │ │ + b.n 8bd82 │ │ │ │ vcmp.f32 s19, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w 8ba52 │ │ │ │ + beq.w 8bd82 │ │ │ │ vmov.f32 s14, s19 │ │ │ │ - vldr s13, [pc, #12] @ 8bf44 │ │ │ │ - b.n 8bed2 │ │ │ │ + vldr s13, [pc, #12] @ 8c274 │ │ │ │ + b.n 8c202 │ │ │ │ vmov.f32 s13, s19 │ │ │ │ - b.n 8bca4 │ │ │ │ + b.n 8bfd4 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #240 @ (adr r7, 8c03c ) │ │ │ │ + add r4, pc, #48 @ (adr r4, 8c2ac ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r6, pc, #728 @ (adr r6, 8c230 ) │ │ │ │ + add r3, pc, #536 @ (adr r3, 8c4a0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - nop {14} │ │ │ │ + pop {r5, r6, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r5!, {r1, r3} │ │ │ │ + stmia r2!, {r1, r3, r4} │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -0008bf60 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ - mov ip, r2 │ │ │ │ - ldr r2, [pc, #772] @ (8c27c ) │ │ │ │ - mov lr, r3 │ │ │ │ - ldr r3, [pc, #772] @ (8c280 ) │ │ │ │ - add r2, pc │ │ │ │ - sub sp, #124 @ 0x7c │ │ │ │ - ldr.w r4, [ip] │ │ │ │ - mov r8, r1 │ │ │ │ - ldr.w r7, [lr] │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - movs r2, #0 │ │ │ │ - ldr r6, [sp, #180] @ 0xb4 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldr r3, [sp, #172] @ 0xac │ │ │ │ - str r1, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [sp, #176] @ 0xb0 │ │ │ │ - ldr.w fp, [r3] │ │ │ │ - str r2, [r6, #0] │ │ │ │ - str r1, [sp, #32] │ │ │ │ - ldr r1, [r0, #0] │ │ │ │ - ldr r5, [sp, #168] @ 0xa8 │ │ │ │ - cmp r1, #0 │ │ │ │ - str r0, [sp, #44] @ 0x2c │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - blt.n 8c01e │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 8bfe6 │ │ │ │ - ldr.w r0, [ip] │ │ │ │ - str r0, [sp, #52] @ 0x34 │ │ │ │ - cmp r0, #0 │ │ │ │ - blt.w 8c26a │ │ │ │ - ldr.w r6, [lr] │ │ │ │ - cmp r6, #0 │ │ │ │ - blt.n 8c028 │ │ │ │ - adds r0, r7, r4 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ - add r7, r0 │ │ │ │ - str r0, [sp, #28] │ │ │ │ - cmp r7, r4 │ │ │ │ - blt.n 8c032 │ │ │ │ - ldr r4, [sp, #64] @ 0x40 │ │ │ │ - mvn.w r2, #5 │ │ │ │ - movs r3, #6 │ │ │ │ - b.n 8bfee │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - mov r4, r6 │ │ │ │ - ldr r0, [pc, #660] @ (8c284 ) │ │ │ │ - add r1, sp, #88 @ 0x58 │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #648] @ (8c288 ) │ │ │ │ - ldr r3, [pc, #640] @ (8c280 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 8c274 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #124 @ 0x7c │ │ │ │ - vpop {d8} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - mov r4, r6 │ │ │ │ - b.n 8bfee │ │ │ │ - ldr r4, [sp, #64] @ 0x40 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 8bfee │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.n 8bffc │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n 8bffc │ │ │ │ - add.w r4, fp, #1 │ │ │ │ - adds r7, r6, #2 │ │ │ │ - lsls r4, r4, #3 │ │ │ │ - subs r0, r5, r4 │ │ │ │ - str r0, [sp, #36] @ 0x24 │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - cmp r0, r2 │ │ │ │ - it ge │ │ │ │ - movge r0, r2 │ │ │ │ - mov r9, r0 │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - cmp r9, r7 │ │ │ │ - itt lt │ │ │ │ - addlt r0, #1 │ │ │ │ - strlt r0, [sp, #40] @ 0x28 │ │ │ │ - blt.n 8c0b6 │ │ │ │ - mul.w r5, fp, r7 │ │ │ │ - subs r6, r0, r6 │ │ │ │ - subs r7, r0, r7 │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - add r7, r5 │ │ │ │ - add.w sl, fp, #4294967295 @ 0xffffffff │ │ │ │ - add r5, r0 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - mov.w sl, sl, lsl #3 │ │ │ │ - mov.w r8, fp, lsl #3 │ │ │ │ - vldr s15, [pc, #508] @ 8c278 │ │ │ │ - add.w r5, r0, r5, lsl #3 │ │ │ │ - add.w r7, r0, r7, lsl #3 │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - subs r5, #8 │ │ │ │ - str r4, [sp, #48] @ 0x30 │ │ │ │ - adds r0, #1 │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ - sub.w r9, r0, r9 │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - cmp r0, r6 │ │ │ │ - blt.n 8c0a8 │ │ │ │ - mov r4, r7 │ │ │ │ - vstr s15, [r4, #16] │ │ │ │ - adds r4, #8 │ │ │ │ - vstr s15, [r4, #12] │ │ │ │ - cmp r4, r5 │ │ │ │ - bne.n 8c09a │ │ │ │ - subs r6, #1 │ │ │ │ - add r7, sl │ │ │ │ - add r5, r8 │ │ │ │ - cmp r6, r9 │ │ │ │ - bne.n 8c094 │ │ │ │ - ldr r4, [sp, #48] @ 0x30 │ │ │ │ - str r0, [sp, #52] @ 0x34 │ │ │ │ - sub.w r0, r4, #8 │ │ │ │ - ldr r4, [sp, #40] @ 0x28 │ │ │ │ - ldr r6, [sp, #28] │ │ │ │ - cmp r1, r2 │ │ │ │ - str r0, [sp, #48] @ 0x30 │ │ │ │ - add.w r5, fp, r4 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - mov sl, r1 │ │ │ │ - mul.w r8, fp, r4 │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - sub.w r0, r0, #4 │ │ │ │ - add.w r9, r6, fp, lsl #1 │ │ │ │ - str r0, [sp, #32] │ │ │ │ - it ge │ │ │ │ - movge sl, r2 │ │ │ │ - ldr r0, [pc, #428] @ (8c28c ) │ │ │ │ - add.w r5, r4, r5, lsl #3 │ │ │ │ - add.w r9, r4, r9, lsl #3 │ │ │ │ - str r5, [sp, #60] @ 0x3c │ │ │ │ - add r0, pc │ │ │ │ - movs r4, #1 │ │ │ │ - add r5, sp, #92 @ 0x5c │ │ │ │ - str r0, [sp, #76] @ 0x4c │ │ │ │ - str r5, [sp, #40] @ 0x28 │ │ │ │ - adds r0, #4 │ │ │ │ - str.w sl, [sp, #88] @ 0x58 │ │ │ │ - mov r7, fp │ │ │ │ - str r0, [sp, #80] @ 0x50 │ │ │ │ - mov r6, r4 │ │ │ │ - ldrd r0, sl, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r5, [sp, #60] @ 0x3c │ │ │ │ - vldr s16, [pc, #364] @ 8c278 │ │ │ │ - strd ip, lr, [sp, #52] @ 0x34 │ │ │ │ - b.n 8c148 │ │ │ │ - vldr s15, [r1, #4] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 8c194 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [r2, #0] │ │ │ │ - cbnz r3, 8c128 │ │ │ │ - str r4, [r2, #0] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - adds r4, #1 │ │ │ │ - add r7, fp │ │ │ │ - add r8, fp │ │ │ │ - add r5, r3 │ │ │ │ - add r9, r3 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - cmp r3, r4 │ │ │ │ - blt.w 8bffc │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - add r3, r4 │ │ │ │ - cmp r3, r2 │ │ │ │ - ble.n 8c248 │ │ │ │ - subs r3, r1, r4 │ │ │ │ - ldr r2, [pc, #316] @ (8c290 ) │ │ │ │ - cmp r3, r0 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - add r2, pc │ │ │ │ - it ge │ │ │ │ - movge r3, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - blx 66e34 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - adds r1, r3, r0 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - add r1, r7 │ │ │ │ - str r1, [sp, #92] @ 0x5c │ │ │ │ - add.w r1, r3, r1, lsl #3 │ │ │ │ - adds r3, r0, r4 │ │ │ │ - subs r3, #1 │ │ │ │ - vldr s15, [r1] │ │ │ │ - str.w r3, [r2, #4]! │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - str r2, [sp, #32] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 8c112 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - str r6, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - add r3, r4 │ │ │ │ - add r3, r0 │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge r3, r2 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - cmp r6, r3 │ │ │ │ - it lt │ │ │ │ - movlt r6, r3 │ │ │ │ - cmp r0, #1 │ │ │ │ - beq.n 8c1d6 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - add r2, sp, #96 @ 0x60 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - subs r3, #1 │ │ │ │ - strd r3, r3, [sp, #96] @ 0x60 │ │ │ │ - subs r3, r6, r4 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - add r3, sp, #100 @ 0x64 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - blx 58120 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n 8c128 │ │ │ │ - add r3, sp, #108 @ 0x6c │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - mov r0, r3 │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - blx 6522c │ │ │ │ - add r3, sp, #104 @ 0x68 │ │ │ │ - add.w r2, r5, #8 │ │ │ │ - mov r0, r3 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - blx 574e4 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - cmp r6, r4 │ │ │ │ - ble.n 8c128 │ │ │ │ - ldr r1, [sp, #76] @ 0x4c │ │ │ │ - mov r3, r2 │ │ │ │ - str r1, [sp, #0] │ │ │ │ - mov.w r1, #2147483648 @ 0x80000000 │ │ │ │ - str r1, [sp, #112] @ 0x70 │ │ │ │ - sub.w ip, r6, r4 │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - str.w r9, [sp, #4] │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - ldr r0, [sp, #84] @ 0x54 │ │ │ │ - subs r1, #1 │ │ │ │ - strd r1, r1, [sp, #96] @ 0x60 │ │ │ │ - movs r1, #0 │ │ │ │ - movt r1, #49024 @ 0xbf80 │ │ │ │ - str r1, [sp, #108] @ 0x6c │ │ │ │ - add r1, sp, #100 @ 0x64 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - add.w r1, r9, #8 │ │ │ │ - str r1, [sp, #12] │ │ │ │ - add r1, sp, #96 @ 0x60 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - str.w ip, [sp, #92] @ 0x5c │ │ │ │ - blx 5f068 │ │ │ │ - b.n 8c128 │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.n 8c150 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - add.w r2, r0, r8 │ │ │ │ - add.w r2, r3, r2, lsl #3 │ │ │ │ - add.w r3, r3, r8, lsl #3 │ │ │ │ - vstr s16, [r3, #8] │ │ │ │ - adds r3, #8 │ │ │ │ - vstr s16, [r3, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne.n 8c25a │ │ │ │ - b.n 8c150 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - mov r4, r6 │ │ │ │ - b.n 8bfee │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - add r1, pc, #592 @ (adr r1, 8c4d0 ) │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ite gt │ │ │ │ - lslgt r6, r3, #1 │ │ │ │ - addle r1, pc, #64 @ (adr r1, 8c2cc ) │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - lsls r2, r5, #5 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - lsls r4, r7, #3 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0008c294 : │ │ │ │ +0008c290 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d13} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3768] @ 0xeb8 │ │ │ │ - ldr.w r5, [pc, #1044] @ 8c6c0 │ │ │ │ + ldr.w r5, [pc, #1044] @ 8c6bc │ │ │ │ sub sp, #244 @ 0xf4 │ │ │ │ - ldr.w r4, [pc, #1044] @ 8c6c4 │ │ │ │ + ldr.w r4, [pc, #1044] @ 8c6c0 │ │ │ │ mov r9, r3 │ │ │ │ add r5, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r6, [sp, #364] @ 0x16c │ │ │ │ mov fp, r1 │ │ │ │ - ldr.w r1, [pc, #1032] @ 8c6c8 │ │ │ │ + ldr.w r1, [pc, #1032] @ 8c6c4 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r5, [sp, #356] @ 0x164 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #236] @ 0xec │ │ │ │ mov.w r4, #0 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ @@ -57637,117 +57622,117 @@ │ │ │ │ ldr r3, [sp, #376] @ 0x178 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #380] @ 0x17c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ blx 57998 │ │ │ │ str r0, [sp, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n 8c3b6 │ │ │ │ + beq.n 8c3b2 │ │ │ │ ldr.w r2, [fp] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 8c3ae │ │ │ │ + blt.n 8c3aa │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w lr, [r3] │ │ │ │ cmp.w lr, #0 │ │ │ │ - blt.n 8c376 │ │ │ │ + blt.n 8c372 │ │ │ │ ldr.w ip, [r9] │ │ │ │ cmp.w ip, #0 │ │ │ │ - blt.n 8c3da │ │ │ │ + blt.n 8c3d6 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 8c3e2 │ │ │ │ + blt.n 8c3de │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, lr, ip │ │ │ │ cmp r0, r3 │ │ │ │ - bge.n 8c3ea │ │ │ │ + bge.n 8c3e6 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add.w ip, ip, lr, lsl #1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp ip, r3 │ │ │ │ - bge.n 8c3f2 │ │ │ │ + bge.n 8c3ee │ │ │ │ cmp r2, #1 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r5, r3 │ │ │ │ - blt.w 8cbd0 │ │ │ │ + blt.w 8cbcc │ │ │ │ ldr r5, [r6, #0] │ │ │ │ cmp r3, r5 │ │ │ │ - ble.n 8c3fa │ │ │ │ + ble.n 8c3f6 │ │ │ │ mvn.w r2, #13 │ │ │ │ movs r3, #14 │ │ │ │ - b.n 8c37c │ │ │ │ + b.n 8c378 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ str r2, [r1, #0] │ │ │ │ - ldr r0, [pc, #840] @ (8c6cc ) │ │ │ │ + ldr r0, [pc, #840] @ (8c6c8 ) │ │ │ │ add r1, sp, #200 @ 0xc8 │ │ │ │ str r3, [sp, #200] @ 0xc8 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #832] @ (8c6d0 ) │ │ │ │ - ldr r3, [pc, #820] @ (8c6c4 ) │ │ │ │ + ldr r2, [pc, #832] @ (8c6cc ) │ │ │ │ + ldr r3, [pc, #820] @ (8c6c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 8cbcc │ │ │ │ + bne.w 8cbc8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #244 @ 0xf4 │ │ │ │ vpop {d8-d13} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 8c37c │ │ │ │ - ldr r1, [pc, #796] @ (8c6d4 ) │ │ │ │ + b.n 8c378 │ │ │ │ + ldr r1, [pc, #796] @ (8c6d0 ) │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8c31a │ │ │ │ - ldr r1, [pc, #784] @ (8c6d8 ) │ │ │ │ + bne.n 8c316 │ │ │ │ + ldr r1, [pc, #784] @ (8c6d4 ) │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8c31a │ │ │ │ + bne.n 8c316 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 8c37c │ │ │ │ + b.n 8c378 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 8c37c │ │ │ │ + b.n 8c378 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 8c37c │ │ │ │ + b.n 8c378 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 8c37c │ │ │ │ + b.n 8c378 │ │ │ │ mvn.w r2, #8 │ │ │ │ movs r3, #9 │ │ │ │ - b.n 8c37c │ │ │ │ + b.n 8c378 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 8cbc6 │ │ │ │ + bne.w 8cbc2 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w 8cb82 │ │ │ │ + beq.w 8cb7e │ │ │ │ cmp r1, #0 │ │ │ │ - beq.n 8c38c │ │ │ │ + beq.n 8c388 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ adds r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ add.w r3, r0, #2 │ │ │ │ - ldr r0, [pc, #704] @ (8c6dc ) │ │ │ │ + ldr r0, [pc, #704] @ (8c6d8 ) │ │ │ │ ite eq │ │ │ │ moveq r1, #78 @ 0x4e │ │ │ │ movne r1, #67 @ 0x43 │ │ │ │ strb.w r1, [sp, #232] @ 0xe8 │ │ │ │ add r0, pc │ │ │ │ ite eq │ │ │ │ moveq r1, #67 @ 0x43 │ │ │ │ @@ -57755,34 +57740,34 @@ │ │ │ │ cmp r2, r3 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ str r3, [sp, #200] @ 0xc8 │ │ │ │ vmov s24, r2 │ │ │ │ strb.w r1, [sp, #228] @ 0xe4 │ │ │ │ blx 57478 │ │ │ │ - ldr r0, [pc, #668] @ (8c6e0 ) │ │ │ │ + ldr r0, [pc, #668] @ (8c6dc ) │ │ │ │ vmov.f32 s20, s0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vcvt.f32.s32 s24, s24 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ str r3, [sp, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ vmul.f32 s17, s24, s0 │ │ │ │ vdiv.f32 s16, s17, s20 │ │ │ │ - ble.n 8c38c │ │ │ │ + ble.n 8c388 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ mov r7, r9 │ │ │ │ ldr r1, [sp, #184] @ 0xb8 │ │ │ │ adds r3, r2, #1 │ │ │ │ ldr r6, [sp, #124] @ 0x7c │ │ │ │ - ldr.w lr, [pc, #632] @ 8c6e4 │ │ │ │ + ldr.w lr, [pc, #632] @ 8c6e0 │ │ │ │ sub.w r8, r8, r3, lsl #3 │ │ │ │ adds r3, r1, #1 │ │ │ │ - ldr r5, [pc, #624] @ (8c6e8 ) │ │ │ │ + ldr r5, [pc, #624] @ (8c6e4 ) │ │ │ │ add lr, pc │ │ │ │ sub.w r0, sl, r3, lsl #3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add.w sl, sp, #216 @ 0xd8 │ │ │ │ str.w r8, [sp, #196] @ 0xc4 │ │ │ │ adds r3, #1 │ │ │ │ str.w sl, [sp, #96] @ 0x60 │ │ │ │ @@ -57794,15 +57779,15 @@ │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ add r3, sp, #208 @ 0xd0 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r3, sp, #204 @ 0xcc │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ add.w r3, r8, #8 │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - vldr s22, [pc, #524] @ 8c6bc │ │ │ │ + vldr s22, [pc, #524] @ 8c6b8 │ │ │ │ mov r6, fp │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ add.w r3, r0, #8 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #192] @ 0xc0 │ │ │ │ add.w r3, lr, #4 │ │ │ │ str r5, [sp, #156] @ 0x9c │ │ │ │ @@ -57863,15 +57848,15 @@ │ │ │ │ str r4, [sp, #32] │ │ │ │ str r5, [sp, #28] │ │ │ │ vstr s21, [sp, #208] @ 0xd0 │ │ │ │ vstr s22, [sp, #212] @ 0xd4 │ │ │ │ blx 5bb9c │ │ │ │ ldr.w r9, [r6] │ │ │ │ cmp.w r9, #0 │ │ │ │ - ble.w 8cb7c │ │ │ │ + ble.w 8cb78 │ │ │ │ ldr.w fp, [sp, #52] @ 0x34 │ │ │ │ mov.w r8, #1 │ │ │ │ ldr r4, [sp, #120] @ 0x78 │ │ │ │ mov r5, fp │ │ │ │ vldr s18, [r4, #8] │ │ │ │ adds r4, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -57885,21 +57870,21 @@ │ │ │ │ vneglt.f32 s18, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r9, r8 │ │ │ │ vadd.f32 s18, s18, s0 │ │ │ │ vstmia fp!, {s18} │ │ │ │ - bge.n 8c566 │ │ │ │ + bge.n 8c562 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr.w ip, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 8c816 │ │ │ │ + beq.w 8c812 │ │ │ │ cmp.w ip, #0 │ │ │ │ - ble.w 8cb7c │ │ │ │ + ble.w 8cb78 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ mov.w fp, #1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r9, r3 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, fp │ │ │ │ @@ -57936,15 +57921,15 @@ │ │ │ │ movlt r5, #1 │ │ │ │ cmp r3, ip │ │ │ │ it ge │ │ │ │ movge r3, ip │ │ │ │ mov sl, r3 │ │ │ │ cmp r3, r5 │ │ │ │ vadd.f32 s23, s23, s0 │ │ │ │ - blt.n 8c68c │ │ │ │ + blt.n 8c688 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w r0, r4, r8 │ │ │ │ add r0, r5 │ │ │ │ add.w r4, r5, #1073741824 @ 0x40000000 │ │ │ │ subs r4, #1 │ │ │ │ add.w r6, r3, r0, lsl #3 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -57964,55 +57949,55 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp sl, r5 │ │ │ │ vadd.f32 s18, s18, s0 │ │ │ │ vmla.f32 s15, s18, s23 │ │ │ │ vstmia r4!, {s15} │ │ │ │ - bge.n 8c64a │ │ │ │ + bge.n 8c646 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adds r7, #1 │ │ │ │ add r8, r3 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r7, r3 │ │ │ │ - ble.n 8c5d4 │ │ │ │ + ble.n 8c5d0 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ mov r7, fp │ │ │ │ ldr r5, [sp, #148] @ 0x94 │ │ │ │ ldr.w sl, [sp, #56] @ 0x38 │ │ │ │ ldr.w r8, [r6] │ │ │ │ cmp.w r8, #0 │ │ │ │ - ble.w 8cb7c │ │ │ │ + ble.w 8cb78 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ mov.w fp, #1 │ │ │ │ - vldr s23, [pc, #52] @ 8c6ec │ │ │ │ - b.n 8c738 │ │ │ │ + vldr s23, [pc, #52] @ 8c6e8 │ │ │ │ + b.n 8c734 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - ldr r6, [sp, #368] @ 0x170 │ │ │ │ + ldr r6, [sp, #384] @ 0x180 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7bc │ │ │ │ + @ instruction: 0xb7f0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - pop {r1, r6} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r5, [sp, #512] @ 0x200 │ │ │ │ + ldr r5, [sp, #528] @ 0x210 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r6} │ │ │ │ + stmia r1!, {r1, r4, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xb750 │ │ │ │ + @ instruction: 0xb78c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cbnz r4, 8c74a │ │ │ │ + cbnz r0, 8c756 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cbnz r6, 8c728 │ │ │ │ + cbnz r2, 8c732 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stc2l 0, cr0, [sl, #380]! @ 0x17c │ │ │ │ - ldc2l 0, cr0, [r0, #380] @ 0x17c │ │ │ │ + stc2l 0, cr0, [lr, #380]! @ 0x17c │ │ │ │ + ldc2l 0, cr0, [r4, #380] @ 0x17c │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ blx 65794 │ │ │ │ vcmpe.f32 s18, #0.0 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vldr s14, [r5, #-4] │ │ │ │ add.w fp, fp, #1 │ │ │ │ @@ -58027,21 +58012,21 @@ │ │ │ │ vadd.f32 s18, s18, s0 │ │ │ │ vdiv.f32 s15, s18, s14 │ │ │ │ vcmpe.f32 s15, s23 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s23, s15 │ │ │ │ cmp fp, r8 │ │ │ │ - bgt.n 8c79c │ │ │ │ + bgt.n 8c798 │ │ │ │ vldmia r5!, {s15} │ │ │ │ mov r0, r4 │ │ │ │ vldr s18, [r4] │ │ │ │ vcmpe.f32 s15, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n 8c6f0 │ │ │ │ + bgt.n 8c6ec │ │ │ │ blx 65794 │ │ │ │ vcmpe.f32 s18, #0.0 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vldr s15, [r5, #-4] │ │ │ │ add.w fp, fp, #1 │ │ │ │ adds r4, #8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -58056,33 +58041,33 @@ │ │ │ │ vadd.f32 s18, s18, s17 │ │ │ │ vdiv.f32 s14, s18, s15 │ │ │ │ vcmpe.f32 s14, s23 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s23, s14 │ │ │ │ cmp fp, r8 │ │ │ │ - ble.n 8c738 │ │ │ │ + ble.n 8c734 │ │ │ │ vcmpe.f32 s20, s23 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vstr s23, [r3, #-4] │ │ │ │ - bpl.w 8c930 │ │ │ │ + bpl.w 8c92c │ │ │ │ vadd.f32 s23, s23, s23 │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ vcmpe.f32 s23, s19 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite ls │ │ │ │ movls r3, #1 │ │ │ │ movhi r3, #0 │ │ │ │ cmp r4, #6 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 8c930 │ │ │ │ + beq.w 8c92c │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ adds r4, #1 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ ldr r5, [sp, #156] @ 0x9c │ │ │ │ @@ -58104,17 +58089,17 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ str r5, [sp, #4] │ │ │ │ blx 599e4 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ vldr s19, [r3, #-4] │ │ │ │ - b.n 8c50c │ │ │ │ + b.n 8c508 │ │ │ │ cmp.w ip, #0 │ │ │ │ - ble.w 8cb7c │ │ │ │ + ble.w 8cb78 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov lr, r7 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ mov r7, sl │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ @@ -58132,25 +58117,25 @@ │ │ │ │ movge fp, r5 │ │ │ │ cmp.w r9, #1 │ │ │ │ add.w r4, r4, #1 │ │ │ │ it lt │ │ │ │ movlt.w r9, #1 │ │ │ │ sub.w r4, r4, r8 │ │ │ │ cmp fp, r9 │ │ │ │ - blt.n 8c92a │ │ │ │ + blt.n 8c926 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r4, r6 │ │ │ │ add r4, r9 │ │ │ │ vmov.f32 s25, s17 │ │ │ │ vmov.f32 s26, s16 │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ add.w r4, r3, r4, lsl #3 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r6, r9 │ │ │ │ - vldr s23, [pc, #-400] @ 8c6ec │ │ │ │ + vldr s23, [pc, #-400] @ 8c6e8 │ │ │ │ add.w r5, r3, r9 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r9, lr │ │ │ │ add.w r5, r3, r5, lsl #3 │ │ │ │ vldr s16, [r4] │ │ │ │ mov r0, r4 │ │ │ │ blx 65794 │ │ │ │ @@ -58178,51 +58163,51 @@ │ │ │ │ vneglt.f32 s17, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp fp, r6 │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ vmla.f32 s23, s17, s16 │ │ │ │ - bge.n 8c88a │ │ │ │ + bge.n 8c886 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ vmov.f32 s17, s25 │ │ │ │ vmov.f32 s16, s26 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ mov lr, r9 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ vldr s15, [sl] │ │ │ │ add.w r8, r8, #1 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ vadd.f32 s15, s15, s23 │ │ │ │ add r6, r3 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r8, r3 │ │ │ │ vstmia sl!, {s15} │ │ │ │ - ble.n 8c838 │ │ │ │ + ble.n 8c834 │ │ │ │ mov r8, r5 │ │ │ │ mov sl, r7 │ │ │ │ ldr r5, [sp, #148] @ 0x94 │ │ │ │ mov r7, lr │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ - b.n 8c6a6 │ │ │ │ - vldr s23, [pc, #-576] @ 8c6ec │ │ │ │ - b.n 8c904 │ │ │ │ + b.n 8c6a2 │ │ │ │ + vldr s23, [pc, #-576] @ 8c6e8 │ │ │ │ + b.n 8c900 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldr r4, [sp, #172] @ 0xac │ │ │ │ ldr.w r8, [sp, #68] @ 0x44 │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n 8c9e8 │ │ │ │ + ble.n 8c9e4 │ │ │ │ mov.w r9, #1 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ vmul.f32 s19, s24, s20 │ │ │ │ mov r4, r9 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ mov fp, r8 │ │ │ │ mov r9, r1 │ │ │ │ - b.n 8c98e │ │ │ │ + b.n 8c98a │ │ │ │ blx 65794 │ │ │ │ vcmpe.f32 s18, #0.0 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vldr s15, [r5, #-4] │ │ │ │ adds r4, #1 │ │ │ │ add.w fp, fp, #8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -58232,21 +58217,21 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r9, r4 │ │ │ │ vadd.f32 s18, s18, s0 │ │ │ │ vmla.f32 s18, s19, s15 │ │ │ │ vstr s18, [r5, #-4] │ │ │ │ - blt.n 8c9e4 │ │ │ │ + blt.n 8c9e0 │ │ │ │ vldmia r5!, {s15} │ │ │ │ mov r0, fp │ │ │ │ vldr s18, [fp] │ │ │ │ vcmpe.f32 s15, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n 8c950 │ │ │ │ + bgt.n 8c94c │ │ │ │ blx 65794 │ │ │ │ vcmpe.f32 s18, #0.0 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vldr s15, [r5, #-4] │ │ │ │ adds r4, #1 │ │ │ │ add.w fp, fp, #8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -58257,58 +58242,58 @@ │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r9, r4 │ │ │ │ vadd.f32 s18, s18, s0 │ │ │ │ vmla.f32 s18, s19, s15 │ │ │ │ vadd.f32 s18, s18, s17 │ │ │ │ vstr s18, [r5, #-4] │ │ │ │ - bge.n 8c98e │ │ │ │ + bge.n 8c98a │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ - ldr r5, [pc, #500] @ (8cbe0 ) │ │ │ │ + ldr r5, [pc, #500] @ (8cbdc ) │ │ │ │ movs r3, #0 │ │ │ │ ldr.w fp, [sp, #52] @ 0x34 │ │ │ │ add.w r9, sp, #228 @ 0xe4 │ │ │ │ str r3, [sp, #204] @ 0xcc │ │ │ │ add r5, pc │ │ │ │ - ldr r3, [pc, #488] @ (8cbe4 ) │ │ │ │ + ldr r3, [pc, #488] @ (8cbe0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 660b8 │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 8caea │ │ │ │ + beq.n 8cae6 │ │ │ │ cmp r3, #1 │ │ │ │ - beq.n 8ca84 │ │ │ │ + beq.n 8ca80 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 8ca5c │ │ │ │ + ble.n 8ca58 │ │ │ │ add.w r0, fp, r0, lsl #2 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r8, #4 │ │ │ │ vldmia r1!, {s15} │ │ │ │ adds r3, #8 │ │ │ │ vldr s13, [r2, #4] │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r3, #-12] │ │ │ │ cmp r0, r1 │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - bne.n 8ca30 │ │ │ │ + bne.n 8ca2c │ │ │ │ vstr s14, [sp, #208] @ 0xd0 │ │ │ │ vstr s15, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r6 │ │ │ │ strd r6, r3, [sp, #20] │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ @@ -58318,15 +58303,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ strd r5, r3, [sp] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ blx 5aabc │ │ │ │ ldr r1, [r6, #0] │ │ │ │ - b.n 8c9fe │ │ │ │ + b.n 8c9fa │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r6 │ │ │ │ strd r6, r3, [sp, #20] │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -58337,39 +58322,39 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ blx 5aabc │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n 8c9fe │ │ │ │ + ble.n 8c9fa │ │ │ │ mov r0, fp │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r8, #4 │ │ │ │ add.w ip, fp, r1, lsl #2 │ │ │ │ vldmia r0!, {s15} │ │ │ │ adds r3, #8 │ │ │ │ vldr s13, [r2, #4] │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r3, #-12] │ │ │ │ cmp r0, ip │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - bne.n 8cabc │ │ │ │ + bne.n 8cab8 │ │ │ │ vstr s14, [sp, #208] @ 0xd0 │ │ │ │ vstr s15, [sp, #212] @ 0xd4 │ │ │ │ - b.n 8c9fe │ │ │ │ + b.n 8c9fa │ │ │ │ ldr.w r9, [r6] │ │ │ │ cmp.w r9, #0 │ │ │ │ - ble.n 8cb5a │ │ │ │ + ble.n 8cb56 │ │ │ │ ldr.w fp, [sp, #152] @ 0x98 │ │ │ │ movs r5, #1 │ │ │ │ - vldr s19, [pc, #224] @ 8cbdc │ │ │ │ + vldr s19, [pc, #224] @ 8cbd8 │ │ │ │ vldr s18, [fp, #8] │ │ │ │ add.w fp, fp, #8 │ │ │ │ mov r0, fp │ │ │ │ adds r5, #1 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vcmpe.f32 s18, #0.0 │ │ │ │ @@ -58382,15 +58367,15 @@ │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s18, s18, s0 │ │ │ │ vcmpe.f32 s18, s19 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s19, s18 │ │ │ │ cmp r9, r5 │ │ │ │ - bge.n 8cafe │ │ │ │ + bge.n 8cafa │ │ │ │ vcmp.f32 s19, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ittt ne │ │ │ │ vldrne s14, [r4] │ │ │ │ vdivne.f32 s15, s14, s19 │ │ │ │ vstrne s15, [r4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ @@ -58403,66 +58388,2582 @@ │ │ │ │ adds r2, #1 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ add r3, r1 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ cmp r3, r2 │ │ │ │ - bge.w 8c4d0 │ │ │ │ - b.n 8c38c │ │ │ │ - vldr s23, [pc, #92] @ 8cbdc │ │ │ │ - b.n 8c79c │ │ │ │ + bge.w 8c4cc │ │ │ │ + b.n 8c388 │ │ │ │ + vldr s23, [pc, #92] @ 8cbd8 │ │ │ │ + b.n 8c798 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.w 8c38c │ │ │ │ + beq.w 8c388 │ │ │ │ ldr r6, [sp, #176] @ 0xb0 │ │ │ │ lsls r5, r1, #2 │ │ │ │ adds r0, r4, r5 │ │ │ │ adds r3, r6, r5 │ │ │ │ cmp r6, r0 │ │ │ │ it cc │ │ │ │ cmpcc r4, r3 │ │ │ │ - bcc.n 8cbb0 │ │ │ │ + bcc.n 8cbac │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ blx 5ae88 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 5ae88 │ │ │ │ - b.w 8c38c │ │ │ │ + b.w 8c388 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r3], #4 │ │ │ │ str.w r2, [r1], #4 │ │ │ │ cmp r3, r0 │ │ │ │ - bne.n 8cbb6 │ │ │ │ - b.w 8c38c │ │ │ │ + bne.n 8cbb2 │ │ │ │ + b.w 8c388 │ │ │ │ negs r3, r3 │ │ │ │ - b.w 8c380 │ │ │ │ + b.w 8c37c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ - b.w 8c37c │ │ │ │ + b.w 8c378 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ + str??.w r0, [lr, pc, lsl #1] │ │ │ │ str??.w r0, [sl, pc, lsl #1] │ │ │ │ - str??.w r0, [r6, pc, lsl #1] │ │ │ │ │ │ │ │ -0008cbe8 : │ │ │ │ +0008cbe4 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ + sub sp, #68 @ 0x44 │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r3, [pc, #828] @ (8cf3c ) │ │ │ │ + mov r6, r1 │ │ │ │ + ldr r1, [pc, #828] @ (8cf40 ) │ │ │ │ + mov r4, r0 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r2, [pc, #824] @ (8cf44 ) │ │ │ │ + add r1, pc │ │ │ │ + ldr r7, [sp, #128] @ 0x80 │ │ │ │ + add r2, pc │ │ │ │ + ldr.w r8, [sp, #132] @ 0x84 │ │ │ │ + ldr.w sl, [sp, #112] @ 0x70 │ │ │ │ + ldr.w fp, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr.w r9, [r7] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #784] @ (8cf48 ) │ │ │ │ + mov r3, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #772] @ (8cf4c ) │ │ │ │ + movs r3, #0 │ │ │ │ + str r0, [sp, #12] │ │ │ │ + add r1, pc │ │ │ │ + mov r0, r4 │ │ │ │ + str.w r3, [r8] │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n 8ccec │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + orrs r3, r6 │ │ │ │ + bne.n 8cc98 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str.w r2, [r8] │ │ │ │ + ldr r0, [pc, #740] @ (8cf50 ) │ │ │ │ + add r1, sp, #52 @ 0x34 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #732] @ (8cf54 ) │ │ │ │ + ldr r3, [pc, #704] @ (8cf3c ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w 8cf34 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #68 @ 0x44 │ │ │ │ + vpop {d8} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 8cd1e │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n 8cce4 │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r0, r2 │ │ │ │ + it lt │ │ │ │ + movlt r0, #1 │ │ │ │ + cmp r3, r0 │ │ │ │ + bgt.n 8cce4 │ │ │ │ + cmp r3, r2 │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + it ge │ │ │ │ + movge r3, r2 │ │ │ │ + cmp r2, r1 │ │ │ │ + it ge │ │ │ │ + cmpge r1, r3 │ │ │ │ + itt lt │ │ │ │ + mvnlt.w r2, #4 │ │ │ │ + movlt r3, #5 │ │ │ │ + blt.n 8cc66 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.w 8cf2c │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + cmp r0, r3 │ │ │ │ + ble.n 8cd26 │ │ │ │ + mvn.w r2, #8 │ │ │ │ + movs r3, #9 │ │ │ │ + b.n 8cc66 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 8cc66 │ │ │ │ + ldr r1, [pc, #616] @ (8cf58 ) │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 8cc5a │ │ │ │ + ldr r1, [pc, #608] @ (8cf5c ) │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 8cc5a │ │ │ │ + ldr r1, [pc, #596] @ (8cf60 ) │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 8cc5a │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 8cc66 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 8cc66 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 8cf38 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n 8cc76 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.n 8cc76 │ │ │ │ + ldr r1, [pc, #552] @ (8cf64 ) │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 8cc76 │ │ │ │ + add.w r3, r9, #1 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + sub.w r3, fp, r3, lsl #3 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + subs r1, #4 │ │ │ │ + str r1, [sp, #32] │ │ │ │ + cmp r2, r3 │ │ │ │ + beq.n 8ce32 │ │ │ │ + ldr r1, [pc, #516] @ (8cf68 ) │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w 8ceb0 │ │ │ │ + cbz r6, 8cdc8 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + ldr.w r8, [r5] │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + cmp r3, r8 │ │ │ │ + blt.n 8cdc8 │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + add.w r3, r8, #1073741824 @ 0x40000000 │ │ │ │ + subs r3, #1 │ │ │ │ + str r5, [sp, #44] @ 0x2c │ │ │ │ + ldr r5, [sp, #24] │ │ │ │ + add.w fp, r2, r3, lsl #2 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + add.w r2, r9, r8 │ │ │ │ + strd r9, r4, [sp, #36] @ 0x24 │ │ │ │ + add.w r2, r3, r2, lsl #3 │ │ │ │ + add r3, sp, #56 @ 0x38 │ │ │ │ + mov r4, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + ldr.w r3, [fp], #4 │ │ │ │ + mov r2, r4 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r0, r5 │ │ │ │ + blx 61414 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + add.w r8, r8, #1 │ │ │ │ + adds r4, #8 │ │ │ │ + cmp r3, r8 │ │ │ │ + bge.n 8cda4 │ │ │ │ + ldrd r9, r4, [sp, #36] @ 0x24 │ │ │ │ + ldr r5, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cbz r3, 8ce32 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + ldr.w r8, [r5] │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + cmp r3, r8 │ │ │ │ + blt.n 8ce32 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + add.w fp, r8, #1073741824 @ 0x40000000 │ │ │ │ + add.w fp, fp, #4294967295 @ 0xffffffff │ │ │ │ + add.w r2, r9, r8 │ │ │ │ + str r5, [sp, #40] @ 0x28 │ │ │ │ + vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ + add.w fp, r3, fp, lsl #2 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r5, [sp, #24] │ │ │ │ + str.w r9, [sp, #20] │ │ │ │ + add.w r2, r3, r2, lsl #3 │ │ │ │ + add r3, sp, #56 @ 0x38 │ │ │ │ + str r4, [sp, #36] @ 0x24 │ │ │ │ + mov r9, r3 │ │ │ │ + mov r4, r2 │ │ │ │ + vldmia fp!, {s14} │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r4 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r0, r5 │ │ │ │ + add.w r8, r8, #1 │ │ │ │ + vdiv.f32 s15, s16, s14 │ │ │ │ + adds r4, #8 │ │ │ │ + vstr s15, [sp, #56] @ 0x38 │ │ │ │ + blx 61414 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + cmp r3, r8 │ │ │ │ + bge.n 8ce06 │ │ │ │ + ldr.w r9, [sp, #20] │ │ │ │ + ldrd r4, r5, [sp, #36] @ 0x24 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r1, [pc, #308] @ (8cf6c ) │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbz r0, 8cea0 │ │ │ │ + cmp r6, #0 │ │ │ │ + beq.n 8cec2 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.n 8cec2 │ │ │ │ + ldrd r6, r8, [sp, #28] │ │ │ │ + movs r4, #1 │ │ │ │ + ldr.w fp, [sp, #24] │ │ │ │ + b.n 8ce8c │ │ │ │ + subs r1, r1, r4 │ │ │ │ + add.w r3, r8, r1, lsl #2 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r3, s15 │ │ │ │ + cmp r1, r3 │ │ │ │ + beq.n 8ce86 │ │ │ │ + add r3, r9 │ │ │ │ + add r1, r9 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r0, fp │ │ │ │ + add.w r3, r6, r3, lsl #3 │ │ │ │ + add.w r1, r6, r1, lsl #3 │ │ │ │ + str r7, [sp, #0] │ │ │ │ + blx 58120 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + adds r4, #1 │ │ │ │ + cmp r4, r2 │ │ │ │ + bgt.n 8cec2 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + cmp r1, r4 │ │ │ │ + bgt.n 8ce58 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + cmp r3, r4 │ │ │ │ + it lt │ │ │ │ + movlt r1, r4 │ │ │ │ + blt.n 8ce5a │ │ │ │ + b.n 8ce86 │ │ │ │ + ldr r1, [pc, #204] @ (8cf70 ) │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 8ce3e │ │ │ │ + b.n 8cc76 │ │ │ │ + ldr r1, [pc, #192] @ (8cf74 ) │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w 8cd70 │ │ │ │ + b.n 8ce32 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 8cc76 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.w 8cc76 │ │ │ │ + ldrd r6, r8, [sp, #28] │ │ │ │ + movs r4, #1 │ │ │ │ + ldr.w fp, [sp, #24] │ │ │ │ + b.n 8cf18 │ │ │ │ + subs r1, r1, r4 │ │ │ │ + add.w r3, r8, r1, lsl #2 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r3, s15 │ │ │ │ + cmp r1, r3 │ │ │ │ + beq.n 8cf10 │ │ │ │ + add r3, r9 │ │ │ │ + add r1, r9 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r0, fp │ │ │ │ + add.w r3, r6, r3, lsl #3 │ │ │ │ + add.w r1, r6, r1, lsl #3 │ │ │ │ + str r7, [sp, #0] │ │ │ │ + blx 58120 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + adds r4, #1 │ │ │ │ + cmp r4, r2 │ │ │ │ + bgt.w 8cc76 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + cmp r1, r4 │ │ │ │ + bgt.n 8cee2 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + cmp r3, r4 │ │ │ │ + it lt │ │ │ │ + movlt r1, r4 │ │ │ │ + blt.n 8cee4 │ │ │ │ + b.n 8cf10 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n 8cc66 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 8cc6a │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + add r7, sp, #264 @ 0x108 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r5, sp, #360 @ 0x168 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + add r6, sp, #408 @ 0x198 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + cbz r0, 8cfbc │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + str r4, [sp, #600] @ 0x258 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r5, sp, #848 @ 0x350 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + add r5, sp, #680 @ 0x2a8 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + uxtb r0, r5 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + add r5, sp, #464 @ 0x1d0 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + add r5, sp, #272 @ 0x110 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + add r4, sp, #568 @ 0x238 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + cbz r0, 8cf88 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + cbz r0, 8cf88 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + │ │ │ │ +0008cf78 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3696] @ 0xe70 │ │ │ │ + sub sp, #356 @ 0x164 │ │ │ │ + mov r8, r3 │ │ │ │ + mov r4, r0 │ │ │ │ + strd r1, r2, [sp, #28] │ │ │ │ + ldr.w r2, [pc, #2932] @ 8db0c │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + ldr.w r3, [pc, #2928] @ 8db10 │ │ │ │ + add r2, pc │ │ │ │ + ldr r5, [sp, #400] @ 0x190 │ │ │ │ + ldr r7, [sp, #436] @ 0x1b4 │ │ │ │ + ldr r6, [sp, #428] @ 0x1ac │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [sp, #412] @ 0x19c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #348] @ 0x15c │ │ │ │ + mov.w r3, #0 │ │ │ │ + str r5, [sp, #176] @ 0xb0 │ │ │ │ + ldr r5, [sp, #404] @ 0x194 │ │ │ │ + str r5, [sp, #152] @ 0x98 │ │ │ │ + ldr r5, [sp, #416] @ 0x1a0 │ │ │ │ + str r5, [sp, #228] @ 0xe4 │ │ │ │ + ldr r5, [sp, #420] @ 0x1a4 │ │ │ │ + str r5, [sp, #232] @ 0xe8 │ │ │ │ + ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ + str r5, [sp, #216] @ 0xd8 │ │ │ │ + ldr r5, [sp, #432] @ 0x1b0 │ │ │ │ + str r5, [sp, #212] @ 0xd4 │ │ │ │ + ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r3, [sp, #444] @ 0x1bc │ │ │ │ + str r5, [sp, #220] @ 0xdc │ │ │ │ + ldr r5, [sp, #448] @ 0x1c0 │ │ │ │ + str r5, [sp, #128] @ 0x80 │ │ │ │ + ldr.w r1, [pc, #2880] @ 8db18 │ │ │ │ + ldr r5, [sp, #452] @ 0x1c4 │ │ │ │ + str r2, [sp, #208] @ 0xd0 │ │ │ │ + add r1, pc │ │ │ │ + str r7, [sp, #96] @ 0x60 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + ldr.w sl, [sp, #408] @ 0x198 │ │ │ │ + str r5, [sp, #132] @ 0x84 │ │ │ │ + ldr r5, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + ldr r7, [r7, #0] │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + str r7, [sp, #100] @ 0x64 │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + ldr r7, [r3, #0] │ │ │ │ + str r7, [sp, #84] @ 0x54 │ │ │ │ + str r2, [sp, #104] @ 0x68 │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r1, [pc, #2844] @ 8db1c │ │ │ │ + mov r7, r0 │ │ │ │ + str r0, [sp, #148] @ 0x94 │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w 8d116 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq.n 8d0cc │ │ │ │ + ldr.w r1, [pc, #2820] @ 8db20 │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + ldr r2, [sp, #176] @ 0xb0 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + add r3, r2 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #140] @ 0x8c │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r5, #0] │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 8d130 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 8d13a │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 8d14c │ │ │ │ + ldr r1, [sp, #176] @ 0xb0 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 8d154 │ │ │ │ + ldr r1, [sp, #152] @ 0x98 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 8d164 │ │ │ │ + ldr r1, [sp, #208] @ 0xd0 │ │ │ │ + ldr r0, [sp, #92] @ 0x5c │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, r0 │ │ │ │ + blt.n 8d15c │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.w 8e5f4 │ │ │ │ + ldr r0, [sp, #148] @ 0x94 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n 8d16c │ │ │ │ + cmp r3, #1 │ │ │ │ + mov r0, r3 │ │ │ │ + it lt │ │ │ │ + movlt r0, #1 │ │ │ │ + cmp r1, r0 │ │ │ │ + bge.n 8d16c │ │ │ │ + movs r3, #12 │ │ │ │ + mvn.w r2, #11 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + ldr.w r0, [pc, #2696] @ 8db24 │ │ │ │ + add r1, sp, #252 @ 0xfc │ │ │ │ + str r3, [sp, #252] @ 0xfc │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr.w r2, [pc, #2688] @ 8db28 │ │ │ │ + ldr.w r3, [pc, #2660] @ 8db10 │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #348] @ 0x15c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w 8e604 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #356 @ 0x164 │ │ │ │ + vpop {d8} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr.w r1, [pc, #2652] @ 8db2c │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr r2, [sp, #176] @ 0xb0 │ │ │ │ + str r0, [sp, #144] @ 0x90 │ │ │ │ + ldr r3, [r2, #0] │ │ │ │ + ldr r2, [sp, #152] @ 0x98 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + add r3, r2 │ │ │ │ + adds r2, r3, #1 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + str r3, [sp, #140] @ 0x8c │ │ │ │ + str r7, [r5, #0] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w 8e608 │ │ │ │ + ldr.w r1, [pc, #2616] @ 8db30 │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbz r0, 8d142 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bge.n 8d04c │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + b.n 8d098 │ │ │ │ + ldr.w r1, [pc, #2588] @ 8db34 │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + orrs r0, r3 │ │ │ │ + ite ne │ │ │ │ + movne r3, #1 │ │ │ │ + moveq r3, #0 │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + b.n 8d028 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + b.n 8d098 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 8d136 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + b.n 8d098 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 8d136 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 8d136 │ │ │ │ + mvn.w r2, #7 │ │ │ │ + movs r3, #8 │ │ │ │ + b.n 8d136 │ │ │ │ + mvn.w r2, #5 │ │ │ │ + movs r3, #6 │ │ │ │ + b.n 8d136 │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.w 8e5e8 │ │ │ │ + ldr r0, [sp, #144] @ 0x90 │ │ │ │ + cbz r0, 8d186 │ │ │ │ + cmp r2, #1 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r2, r1 │ │ │ │ + bgt.w 8e5e8 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.n 8d19e │ │ │ │ + ldr r1, [sp, #140] @ 0x8c │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.n 8d1a6 │ │ │ │ + cmp r3, #1 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + bge.n 8d1a6 │ │ │ │ + mvn.w r2, #15 │ │ │ │ + movs r3, #16 │ │ │ │ + b.n 8d136 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 8e5fe │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + cbz r3, 8d1d4 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr.w r3, [pc, #2432] @ 8db38 │ │ │ │ + ldr.w r0, [pc, #2432] @ 8db3c │ │ │ │ + add r3, pc │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r0, pc │ │ │ │ + ldr.w r3, [pc, #2424] @ 8db40 │ │ │ │ + mov r1, r2 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + add r3, pc │ │ │ │ + blx 60918 │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + cbz r3, 8d1fc │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr.w r3, [pc, #2400] @ 8db44 │ │ │ │ + ldr.w r0, [pc, #2400] @ 8db48 │ │ │ │ + add r3, pc │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r0, pc │ │ │ │ + ldr.w r3, [pc, #2392] @ 8db4c │ │ │ │ + mov r1, r2 │ │ │ │ + add r3, pc │ │ │ │ + blx 60918 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr.w lr, [r3] │ │ │ │ + cmp.w lr, #0 │ │ │ │ + beq.w 8d0a6 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 8d0a6 │ │ │ │ + ldr r0, [sp, #84] @ 0x54 │ │ │ │ + cmp lr, r3 │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + add.w r0, r0, #1 │ │ │ │ + ldr r2, [sp, #152] @ 0x98 │ │ │ │ + ldr r4, [sp, #100] @ 0x64 │ │ │ │ + mov.w r5, r0, lsl #3 │ │ │ │ + add.w r0, r6, #1 │ │ │ │ + ldr r1, [r2, #0] │ │ │ │ + sub.w r0, sl, r0, lsl #3 │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [sp, #176] @ 0xb0 │ │ │ │ + add.w r0, r0, #1 │ │ │ │ + ldr r7, [sp, #220] @ 0xdc │ │ │ │ + str r5, [sp, #240] @ 0xf0 │ │ │ │ + mov.w r0, r0, lsl #3 │ │ │ │ + str r0, [sp, #236] @ 0xec │ │ │ │ + add.w r0, r4, #1 │ │ │ │ + ldr r4, [sp, #212] @ 0xd4 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + sub.w r5, r7, r5 │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ + mov r5, lr │ │ │ │ + sub.w r4, r4, r0, lsl #3 │ │ │ │ + str r4, [sp, #108] @ 0x6c │ │ │ │ + add.w r4, r2, r1 │ │ │ │ + it ge │ │ │ │ + movge r5, r3 │ │ │ │ + mov r0, r1 │ │ │ │ + cmp r4, #1 │ │ │ │ + str r5, [sp, #184] @ 0xb8 │ │ │ │ + ble.w 8d6d0 │ │ │ │ + add.w r4, lr, #4294967295 @ 0xffffffff │ │ │ │ + cmp r1, #0 │ │ │ │ + ite le │ │ │ │ + movle r7, #1 │ │ │ │ + movgt r7, #2 │ │ │ │ + add.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ + str r7, [sp, #156] @ 0x9c │ │ │ │ + ite le │ │ │ │ + movle r7, #2 │ │ │ │ + movgt r7, #1 │ │ │ │ + cmp r4, r2 │ │ │ │ + str r7, [sp, #76] @ 0x4c │ │ │ │ + it ge │ │ │ │ + movge r4, r2 │ │ │ │ + mov r2, r3 │ │ │ │ + cmp r3, r1 │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + it ge │ │ │ │ + movge r2, r1 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + mov r7, r2 │ │ │ │ + adds r2, r4, r2 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + add.w r8, r4, #2 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + adds r2, #1 │ │ │ │ + cmp r5, #0 │ │ │ │ + str r2, [sp, #280] @ 0x118 │ │ │ │ + str r5, [sp, #252] @ 0xfc │ │ │ │ + mul.w r3, r2, r3 │ │ │ │ + str r4, [sp, #124] @ 0x7c │ │ │ │ + mov r2, r7 │ │ │ │ + str r3, [sp, #288] @ 0x120 │ │ │ │ + rsb r7, r7, #1 │ │ │ │ + mov.w r3, #0 │ │ │ │ + str r3, [sp, #276] @ 0x114 │ │ │ │ + mov r3, r4 │ │ │ │ + ble.w 8d6d0 │ │ │ │ + ldr r4, [sp, #128] @ 0x80 │ │ │ │ + adds r5, r3, #1 │ │ │ │ + adds r3, r2, #1 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + sub.w r9, r4, #8 │ │ │ │ + ldr r4, [sp, #132] @ 0x84 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r3, [sp, #168] @ 0xa8 │ │ │ │ + sub.w r4, r4, #4 │ │ │ │ + str r4, [sp, #20] │ │ │ │ + ble.w 8d6ce │ │ │ │ + ldr.w r3, [pc, #2156] @ 8db50 │ │ │ │ + add.w fp, sp, #288 @ 0x120 │ │ │ │ + ldr r0, [sp, #236] @ 0xec │ │ │ │ + movs r4, #1 │ │ │ │ + add r3, pc │ │ │ │ + str r6, [sp, #172] @ 0xac │ │ │ │ + adds r3, #8 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + subs r3, r6, #1 │ │ │ │ + str.w sl, [sp, #244] @ 0xf4 │ │ │ │ + mov sl, r7 │ │ │ │ + mov r7, fp │ │ │ │ + lsls r3, r3, #3 │ │ │ │ + str r3, [sp, #160] @ 0xa0 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + mov fp, r8 │ │ │ │ + str.w r9, [sp, #24] │ │ │ │ + subs r3, r3, r0 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + lsls r3, r6, #3 │ │ │ │ + mov r6, r4 │ │ │ │ + str r3, [sp, #164] @ 0xa4 │ │ │ │ + add r3, sp, #280 @ 0x118 │ │ │ │ + str r5, [sp, #224] @ 0xe0 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ + mov r4, sl │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r3, [sp, #224] @ 0xe0 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [sp, #172] @ 0xac │ │ │ │ + str r6, [sp, #136] @ 0x88 │ │ │ │ + adds r6, #1 │ │ │ │ + add r3, r2 │ │ │ │ + str r6, [sp, #188] @ 0xbc │ │ │ │ + str r3, [sp, #180] @ 0xb4 │ │ │ │ + add r3, sp, #284 @ 0x11c │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [sp, #276] @ 0x114 │ │ │ │ + add fp, r3 │ │ │ │ + add r4, r3 │ │ │ │ + cmp r2, #0 │ │ │ │ + mov r3, r2 │ │ │ │ + bgt.w 8da48 │ │ │ │ + ldr r1, [sp, #124] @ 0x7c │ │ │ │ + mov.w r7, fp, lsl #3 │ │ │ │ + mov.w r8, fp, lsl #2 │ │ │ │ + sub.w r5, fp, r1 │ │ │ │ + ldr r1, [sp, #92] @ 0x5c │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + str r4, [sp, #60] @ 0x3c │ │ │ │ + mla r5, r0, r5, r1 │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + ldr r0, [sp, #48] @ 0x30 │ │ │ │ + add r8, r1 │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + mov ip, r0 │ │ │ │ + str r0, [sp, #256] @ 0x100 │ │ │ │ + add r7, r1 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + add.w r9, r1, r5, lsl #3 │ │ │ │ + ldr r1, [sp, #124] @ 0x7c │ │ │ │ + movs r5, #1 │ │ │ │ + subs r6, r4, r1 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + mov r4, r8 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [sp, #160] @ 0xa0 │ │ │ │ + subs r6, #1 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + mov lr, r1 │ │ │ │ + mov r1, r2 │ │ │ │ + adds r0, r6, r5 │ │ │ │ + cmp lr, r0 │ │ │ │ + it lt │ │ │ │ + addlt.w r3, r1, #4294967295 @ 0xffffffff │ │ │ │ + str r3, [sp, #284] @ 0x11c │ │ │ │ + cmp r3, #0 │ │ │ │ + bgt.w 8d55c │ │ │ │ + adds r5, #1 │ │ │ │ + add r9, r7 │ │ │ │ + cmp r5, ip │ │ │ │ + bgt.n 8d3ae │ │ │ │ + mov r3, r1 │ │ │ │ + b.n 8d390 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r4, [sp, #60] @ 0x3c │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + ldrge r3, [sp, #280] @ 0x118 │ │ │ │ + bge.n 8d3da │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + subs r1, r1, r3 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + adds r1, #1 │ │ │ │ + cmp r1, r3 │ │ │ │ + bge.w 8dcb6 │ │ │ │ + ldr r3, [sp, #280] @ 0x118 │ │ │ │ + ldr r2, [sp, #276] @ 0x114 │ │ │ │ + sub.w fp, fp, r3 │ │ │ │ + adds r2, #1 │ │ │ │ + str r2, [sp, #276] @ 0x114 │ │ │ │ + ldr r2, [sp, #148] @ 0x94 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.w 8dc4c │ │ │ │ + ldr r2, [sp, #140] @ 0x8c │ │ │ │ + cmp r2, #0 │ │ │ │ + bgt.w 8dbea │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + ldr r1, [r2, #0] │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + adds r0, r2, r4 │ │ │ │ + ldr r2, [sp, #276] @ 0x114 │ │ │ │ + cmp r0, r1 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + itt gt │ │ │ │ + subgt r4, r4, r3 │ │ │ │ + addgt.w r2, r2, #4294967295 @ 0xffffffff │ │ │ │ + strd r4, r3, [sp, #256] @ 0x100 │ │ │ │ + it gt │ │ │ │ + strgt r2, [sp, #276] @ 0x114 │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.w 8da84 │ │ │ │ + cmp r3, #1 │ │ │ │ + it eq │ │ │ │ + cmpeq r1, #1 │ │ │ │ + bne.w 8de00 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + cmp fp, r4 │ │ │ │ + add.w r5, r3, fp │ │ │ │ + bgt.n 8d4a6 │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + add.w ip, fp, #1073741824 @ 0x40000000 │ │ │ │ + add.w ip, ip, #4294967295 @ 0xffffffff │ │ │ │ + ldr r1, [sp, #128] @ 0x80 │ │ │ │ + lsls r0, r5, #3 │ │ │ │ + add.w lr, r4, #1 │ │ │ │ + add.w ip, r3, ip, lsl #2 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + add.w r6, r1, fp, lsl #3 │ │ │ │ + mov r7, fp │ │ │ │ + add r3, r0 │ │ │ │ + add r0, r1 │ │ │ │ + vldr s11, [r6, #-4] │ │ │ │ + mov r1, r7 │ │ │ │ + vldr s15, [r3, #12] │ │ │ │ + adds r7, #1 │ │ │ │ + vldr s13, [r6, #-8] │ │ │ │ + adds r0, #8 │ │ │ │ + vldr s12, [r3, #8] │ │ │ │ + adds r6, #8 │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + adds r3, #8 │ │ │ │ + vmul.f32 s15, s13, s15 │ │ │ │ + cmp r7, lr │ │ │ │ + vmla.f32 s15, s12, s11 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + vstr s15, [r0, #-12] │ │ │ │ + vstr s14, [r0, #-16] │ │ │ │ + vldmia ip!, {s15} │ │ │ │ + vldr s14, [r3] │ │ │ │ + vldr s13, [r3, #4] │ │ │ │ + vmul.f32 s14, s15, s14 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vstr s14, [r3] │ │ │ │ + vstr s15, [r3, #4] │ │ │ │ + bne.n 8d444 │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ + add r3, r1 │ │ │ │ + strd r1, r3, [sp, #264] @ 0x108 │ │ │ │ + vstr s15, [sp, #296] @ 0x128 │ │ │ │ + vstr s14, [sp, #292] @ 0x124 │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.n 8d4d8 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + subs r1, r5, #1 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r2, sl │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r0, sp, #276 @ 0x114 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + mul.w r1, r3, r1 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + adds r1, #1 │ │ │ │ + add.w r1, r3, r1, lsl #3 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + add.w r3, r3, r5, lsl #2 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + add.w r3, r3, r5, lsl #3 │ │ │ │ + blx 629f0 │ │ │ │ + ldr r2, [sp, #276] @ 0x114 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + subs r7, r5, #1 │ │ │ │ + ldr r0, [sp, #48] @ 0x30 │ │ │ │ + add.w r8, r4, #4294967295 @ 0xffffffff │ │ │ │ + movs r6, #1 │ │ │ │ + str r0, [sp, #260] @ 0x104 │ │ │ │ + mul.w r7, r3, r7 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + adds r7, #2 │ │ │ │ + add.w r7, r3, r7, lsl #3 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + add.w r3, r3, r5, lsl #2 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + add.w r5, r3, r5, lsl #3 │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + sub.w r9, r3, #8 │ │ │ │ + mov r3, r2 │ │ │ │ + mov r2, sl │ │ │ │ + mov sl, r4 │ │ │ │ + mov r4, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + mov r5, r2 │ │ │ │ + b.n 8d520 │ │ │ │ + adds r4, #8 │ │ │ │ + cmp r0, r6 │ │ │ │ + blt.n 8d58e │ │ │ │ + ldr r3, [sp, #276] @ 0x114 │ │ │ │ + add.w ip, r8, r6 │ │ │ │ + adds r6, #1 │ │ │ │ + cmp r1, ip │ │ │ │ + it lt │ │ │ │ + addlt.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ + str r3, [sp, #284] @ 0x11c │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n 8d518 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + mov r1, r4 │ │ │ │ + strd r7, r3, [sp, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + strd r5, r3, [sp] │ │ │ │ + add.w r3, r9, r4 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + adds r4, #8 │ │ │ │ + blx 626fc │ │ │ │ + ldr r0, [sp, #260] @ 0x104 │ │ │ │ + cmp r0, r6 │ │ │ │ + blt.n 8d58e │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + b.n 8d51e │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + sub.w r1, r9, #8 │ │ │ │ + strd r8, r3, [sp, #8] │ │ │ │ + mov r2, sl │ │ │ │ + mov r3, r9 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + strd sl, r4, [sp] │ │ │ │ + adds r5, #1 │ │ │ │ + blx 626fc │ │ │ │ + ldr.w ip, [sp, #256] @ 0x100 │ │ │ │ + add r9, r7 │ │ │ │ + cmp ip, r5 │ │ │ │ + blt.w 8d3ae │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r1, [sp, #276] @ 0x114 │ │ │ │ + ldr.w lr, [r3] │ │ │ │ + mov r3, r1 │ │ │ │ + b.n 8d390 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + mov r4, sl │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + mov sl, r5 │ │ │ │ + ldr r1, [sp, #156] @ 0x9c │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + subs r3, r2, r3 │ │ │ │ + clz r3, r3 │ │ │ │ + cmp r1, r0 │ │ │ │ + mov.w r3, r3, lsr #5 │ │ │ │ + it ge │ │ │ │ + movge r3, #0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 8d9ba │ │ │ │ + ldr r2, [sp, #144] @ 0x90 │ │ │ │ + ldr r3, [sp, #280] @ 0x118 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.w 8d9e0 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + ldr r1, [r2, #0] │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + adds r2, r4, r2 │ │ │ │ + cmp r2, r1 │ │ │ │ + it gt │ │ │ │ + subgt r4, r4, r3 │ │ │ │ + strd r4, r3, [sp, #256] @ 0x100 │ │ │ │ + ittt gt │ │ │ │ + ldrgt r2, [sp, #276] @ 0x114 │ │ │ │ + addgt.w r2, r2, #4294967295 @ 0xffffffff │ │ │ │ + strgt r2, [sp, #276] @ 0x114 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.w 8db54 │ │ │ │ + cmp r2, #1 │ │ │ │ + it eq │ │ │ │ + cmpeq r3, #1 │ │ │ │ + bne.w 8dec2 │ │ │ │ + cmp fp, r4 │ │ │ │ + bgt.n 8d68c │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov ip, fp │ │ │ │ + ldr r0, [sp, #132] @ 0x84 │ │ │ │ + add.w r6, fp, r3 │ │ │ │ + ldr r2, [sp, #92] @ 0x5c │ │ │ │ + add.w lr, r6, #1073741824 @ 0x40000000 │ │ │ │ + add.w lr, lr, #4294967295 @ 0xffffffff │ │ │ │ + adds r5, r3, r2 │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + add.w r3, r5, fp │ │ │ │ + add.w lr, r0, lr, lsl #2 │ │ │ │ + ldr r0, [sp, #48] @ 0x30 │ │ │ │ + lsls r3, r3, #3 │ │ │ │ + add.w r7, r0, fp │ │ │ │ + add.w r6, r2, r6, lsl #3 │ │ │ │ + adds r0, r3, #4 │ │ │ │ + add.w r7, r2, r7, lsl #3 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + add r3, r2 │ │ │ │ + add r0, r2 │ │ │ │ + vldr s11, [r6, #-4] │ │ │ │ + mov r2, ip │ │ │ │ + vldr s15, [r3, #4] │ │ │ │ + add.w ip, ip, #1 │ │ │ │ + vldr s13, [r6, #-8] │ │ │ │ + adds r7, #8 │ │ │ │ + vldr s12, [r0, #-4] │ │ │ │ + adds r6, #8 │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + adds r0, #8 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + adds r3, #8 │ │ │ │ + vmla.f32 s15, s11, s12 │ │ │ │ + cmp r4, ip │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + vstr s15, [r7, #-12] │ │ │ │ + vstr s14, [r7, #-16] │ │ │ │ + vldmia lr!, {s15} │ │ │ │ + vldr s14, [r0, #-12] │ │ │ │ + vldr s13, [r3, #-4] │ │ │ │ + vmul.f32 s14, s15, s14 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vstr s14, [r0, #-12] │ │ │ │ + vstr s15, [r3, #-4] │ │ │ │ + bge.n 8d624 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + add r5, r2 │ │ │ │ + add r2, r3 │ │ │ │ + strd r2, r5, [sp, #264] @ 0x108 │ │ │ │ + vstr s15, [sp, #296] @ 0x128 │ │ │ │ + vstr s14, [sp, #292] @ 0x124 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + cmp r2, r3 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + ittee lt │ │ │ │ + addlt.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ + strlt r3, [sp, #64] @ 0x40 │ │ │ │ + ldrge r3, [sp, #68] @ 0x44 │ │ │ │ + addge.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ + it ge │ │ │ │ + strge r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + cmp r2, r3 │ │ │ │ + bge.w 8d33e │ │ │ │ + ldr r3, [sp, #180] @ 0xb4 │ │ │ │ + mov r7, sl │ │ │ │ + ldr r6, [sp, #188] @ 0xbc │ │ │ │ + mov sl, r4 │ │ │ │ + str r3, [sp, #172] @ 0xac │ │ │ │ + ldr r3, [sp, #252] @ 0xfc │ │ │ │ + cmp r3, r6 │ │ │ │ + bge.w 8d31c │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + mov lr, r1 │ │ │ │ + ldr.w sl, [sp, #244] @ 0xf4 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + mov r0, r1 │ │ │ │ + cmp r1, #0 │ │ │ │ + bne.w 8e156 │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w 8e4d4 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + add.w r3, lr, #4294967295 @ 0xffffffff │ │ │ │ + ldr r2, [r1, #0] │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge r3, r2 │ │ │ │ + str r3, [sp, #252] @ 0xfc │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w 8e4d4 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + sub.w r4, sl, #8 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 8e4da │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + add.w fp, sp, #324 @ 0x144 │ │ │ │ + mov.w r8, #1 │ │ │ │ + str.w fp, [sp, #36] @ 0x24 │ │ │ │ + add r6, sp, #340 @ 0x154 │ │ │ │ + add.w sl, sp, #272 @ 0x110 │ │ │ │ + lsls r3, r2, #3 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + adds r7, r4, r3 │ │ │ │ + adds r2, #1 │ │ │ │ + mov r5, r7 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + mov r9, r3 │ │ │ │ + ldr r2, [sp, #220] @ 0xdc │ │ │ │ + mov fp, r1 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + mov r2, sl │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add.w r1, r4, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + add.w r0, r4, #8 │ │ │ │ + blx 5af24 │ │ │ │ + ldr r3, [sp, #324] @ 0x144 │ │ │ │ + str r3, [r4, #8] │ │ │ │ + ldr r3, [sp, #328] @ 0x148 │ │ │ │ + str r3, [r4, #12] │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + cmp r3, r8 │ │ │ │ + ble.n 8d79e │ │ │ │ + vldr s15, [r5, #12] │ │ │ │ + vldr s10, [sp, #344] @ 0x158 │ │ │ │ + vldr s12, [sp, #340] @ 0x154 │ │ │ │ + vldr s11, [r5, #8] │ │ │ │ + vmul.f32 s13, s15, s10 │ │ │ │ + vldr s14, [sp, #272] @ 0x110 │ │ │ │ + vmul.f32 s15, s15, s12 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + vmla.f32 s15, s10, s11 │ │ │ │ + str r3, [sp, #260] @ 0x104 │ │ │ │ + vnmls.f32 s13, s11, s12 │ │ │ │ + vstr s15, [r4, #20] │ │ │ │ + vstr s13, [r4, #16] │ │ │ │ + vldr s13, [r5, #8] │ │ │ │ + vldr s15, [r5, #12] │ │ │ │ + vmul.f32 s13, s14, s13 │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ + vstr s13, [sp, #292] @ 0x124 │ │ │ │ + vstr s13, [r5, #8] │ │ │ │ + vstr s15, [sp, #296] @ 0x128 │ │ │ │ + vstr s15, [r5, #12] │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + cmp r3, #0 │ │ │ │ + bgt.n 8d7c4 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + add.w r8, r8, #1 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + add r5, r9 │ │ │ │ + adds r3, #8 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + mov r4, r7 │ │ │ │ + add r3, r2 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #252] @ 0xfc │ │ │ │ + cmp r3, r8 │ │ │ │ + blt.n 8d7f0 │ │ │ │ + add r7, r9 │ │ │ │ + b.n 8d72a │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + add.w r8, r8, #1 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + add r5, r9 │ │ │ │ + mov r1, r3 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + adds r3, #8 │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + strd sl, r6, [sp, #4] │ │ │ │ + mov r4, r7 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + blx 5a198 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + add r3, r2 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #252] @ 0xfc │ │ │ │ + cmp r8, r3 │ │ │ │ + ble.n 8d7c0 │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + adds r0, #1 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + ldr r5, [sp, #56] @ 0x38 │ │ │ │ + add r0, r1 │ │ │ │ + ldr r4, [sp, #184] @ 0xb8 │ │ │ │ + str r4, [sp, #252] @ 0xfc │ │ │ │ + add.w r3, r5, r0, lsl #3 │ │ │ │ + cmp r4, #0 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + str r2, [sp, #316] @ 0x13c │ │ │ │ + str r3, [sp, #320] @ 0x140 │ │ │ │ + ble.w 8d0a6 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 8e16a │ │ │ │ + ldr r3, [sp, #228] @ 0xe4 │ │ │ │ + add.w sl, sp, #316 @ 0x13c │ │ │ │ + str r3, [sp, #24] │ │ │ │ + movs r4, #1 │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + ldr r2, [sp, #220] @ 0xdc │ │ │ │ + add.w fp, r3, #8 │ │ │ │ + mov r3, r1 │ │ │ │ + lsls r1, r1, #3 │ │ │ │ + str.w sl, [sp, #20] │ │ │ │ + add.w r0, r5, r3, lsl #4 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r6, [sp, #232] @ 0xe8 │ │ │ │ + add r3, sp, #292 @ 0x124 │ │ │ │ + vldr s16, [pc, #724] @ 8db14 │ │ │ │ + subs r5, r0, r1 │ │ │ │ + mov r9, r1 │ │ │ │ + mov r8, r0 │ │ │ │ + mov sl, r2 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + b.n 8d92e │ │ │ │ + add r3, r7 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + add r3, sp, #300 @ 0x12c │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + mov r0, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + blx 62524 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + vldr s15, [sp, #304] @ 0x130 │ │ │ │ + vldr s12, [sp, #300] @ 0x12c │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + vldr s11, [r3, #4] │ │ │ │ + vldr s13, [r3] │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vmla.f32 s15, s11, s12 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + vstr s14, [sp, #292] @ 0x124 │ │ │ │ + vstr s15, [sp, #296] @ 0x128 │ │ │ │ + vstr s14, [sp, #316] @ 0x13c │ │ │ │ + vstr s15, [sp, #320] @ 0x140 │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vcmp.f32 s0, #0.0 │ │ │ │ + vstr s0, [r6] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.w 8e0ee │ │ │ │ + vmov.f32 s15, s16 │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + vstr s14, [sp, #316] @ 0x13c │ │ │ │ + vstr s15, [sp, #320] @ 0x140 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 8e116 │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + adds r3, #1 │ │ │ │ + add r3, r7 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + blx 62524 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + vldr s15, [sp, #304] @ 0x130 │ │ │ │ + vldr s12, [sp, #300] @ 0x12c │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + vldr s11, [r3, #4] │ │ │ │ + vldr s13, [r3] │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vmla.f32 s15, s11, s12 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + vstr s15, [sp, #296] @ 0x128 │ │ │ │ + vstr s15, [sp, #320] @ 0x140 │ │ │ │ + vstr s14, [sp, #292] @ 0x124 │ │ │ │ + vstr s14, [sp, #316] @ 0x13c │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + adds r4, #1 │ │ │ │ + adds r6, #4 │ │ │ │ + add r8, r9 │ │ │ │ + add r7, r3 │ │ │ │ + ldr r3, [sp, #252] @ 0xfc │ │ │ │ + add.w sl, sl, #8 │ │ │ │ + add.w fp, fp, #8 │ │ │ │ + add r5, r9 │ │ │ │ + cmp r3, r4 │ │ │ │ + blt.w 8d0a6 │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + vcmp.f32 s0, #0.0 │ │ │ │ + vstmia r3!, {s0} │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + itete ne │ │ │ │ + vldrne s14, [sp, #316] @ 0x13c │ │ │ │ + vmoveq.f32 s14, s16 │ │ │ │ + vldrne s13, [sp, #320] @ 0x140 │ │ │ │ + vmoveq.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + itttt ne │ │ │ │ + vdivne.f32 s15, s14, s0 │ │ │ │ + vdivne.f32 s14, s13, s0 │ │ │ │ + vstrne s15, [sp, #292] @ 0x124 │ │ │ │ + vstrne s14, [sp, #296] @ 0x128 │ │ │ │ + cmp r3, #0 │ │ │ │ + vstr s14, [sp, #320] @ 0x140 │ │ │ │ + vstr s15, [sp, #316] @ 0x13c │ │ │ │ + ble.n 8d98e │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + blx 62524 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r1, [sp, #28] │ │ │ │ + mov r2, sl │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + blx 574e4 │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + cmp r3, r4 │ │ │ │ + ble.n 8d912 │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 8d84e │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 8e126 │ │ │ │ + vstr s16, [r6] │ │ │ │ + ldr.w r3, [r8, #8] │ │ │ │ + str r3, [sp, #316] @ 0x13c │ │ │ │ + ldr.w r3, [r8, #12] │ │ │ │ + str r3, [sp, #320] @ 0x140 │ │ │ │ + b.n 8d912 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + subs r1, r1, r3 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + adds r1, #1 │ │ │ │ + cmp r1, r3 │ │ │ │ + bge.w 8dd5a │ │ │ │ + ldr r2, [sp, #276] @ 0x114 │ │ │ │ + ldr r3, [sp, #280] @ 0x118 │ │ │ │ + adds r2, #1 │ │ │ │ + str r2, [sp, #276] @ 0x114 │ │ │ │ + ldr r2, [sp, #144] @ 0x90 │ │ │ │ + sub.w fp, fp, r3 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.w 8d5ba │ │ │ │ + mov r2, r4 │ │ │ │ + mov r5, fp │ │ │ │ + add r6, sp, #292 @ 0x124 │ │ │ │ + cmp r3, #0 │ │ │ │ + strd r3, r4, [sp, #256] @ 0x100 │ │ │ │ + blt.n 8da3e │ │ │ │ + cmp r5, r2 │ │ │ │ + ite gt │ │ │ │ + movgt r2, #0 │ │ │ │ + movle r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.w 8dc48 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov r0, r6 │ │ │ │ + adds r7, r5, r3 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + add.w r1, r3, r7, lsl #3 │ │ │ │ + blx 62524 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + subs r1, r7, #1 │ │ │ │ + ldr r0, [sp, #108] @ 0x6c │ │ │ │ + add.w ip, r7, r3 │ │ │ │ + add r1, r3 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ + add.w r1, r0, r1, lsl #3 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add.w r7, r3, r7, lsl #2 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + add.w r3, r0, ip, lsl #3 │ │ │ │ + str r7, [sp, #4] │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + blx 5a198 │ │ │ │ + ldr r3, [sp, #256] @ 0x100 │ │ │ │ + ldr r2, [sp, #260] @ 0x104 │ │ │ │ + add r5, r3 │ │ │ │ + cmp r3, #0 │ │ │ │ + bge.n 8d9ee │ │ │ │ + cmp r5, r2 │ │ │ │ + ite lt │ │ │ │ + movlt r2, #0 │ │ │ │ + movge r2, #1 │ │ │ │ + b.n 8d9f6 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + mov.w r8, fp, lsl #2 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov.w r7, fp, lsl #3 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r0, sp, #276 @ 0x114 │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + sub.w r5, fp, r3 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + subs r1, r5, #1 │ │ │ │ + mla r1, r2, r1, r3 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + mov r2, sl │ │ │ │ + add.w r1, r3, r1, lsl #3 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + add r3, r8 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + add r3, r7 │ │ │ │ + blx 629f0 │ │ │ │ + ldr r2, [sp, #276] @ 0x114 │ │ │ │ + mov r3, r2 │ │ │ │ + b.n 8d35c │ │ │ │ + cmp r1, #1 │ │ │ │ + bne.w 8e034 │ │ │ │ + cmp fp, r4 │ │ │ │ + blt.w 8e0e4 │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + mov.w r8, r3, lsl #3 │ │ │ │ + ldr r0, [sp, #132] @ 0x84 │ │ │ │ + mov.w r9, r3, lsl #2 │ │ │ │ + add.w r5, r1, fp │ │ │ │ + ldr r1, [sp, #128] @ 0x80 │ │ │ │ + mov ip, fp │ │ │ │ + add.w lr, r0, fp, lsl #2 │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + lsls r6, r5, #3 │ │ │ │ + add.w r7, r1, fp, lsl #3 │ │ │ │ + add r0, r6 │ │ │ │ + add r6, r1 │ │ │ │ + vldr s15, [r7, #-4] │ │ │ │ + mov r1, ip │ │ │ │ + vldr s11, [r0, #12] │ │ │ │ + add ip, r3 │ │ │ │ + vldr s13, [r0, #8] │ │ │ │ + cmp r4, ip │ │ │ │ + vldr s12, [r7, #-8] │ │ │ │ + add r7, r8 │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + vmul.f32 s15, s13, s15 │ │ │ │ + vmla.f32 s15, s12, s11 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + vstr s15, [r6, #-4] │ │ │ │ + vstr s14, [r6, #-8] │ │ │ │ + add r6, r8 │ │ │ │ + vldr s15, [lr, #-4] │ │ │ │ + add lr, r9 │ │ │ │ + vldr s14, [r0, #8] │ │ │ │ + vldr s13, [r0, #12] │ │ │ │ + vmul.f32 s14, s15, s14 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vstr s14, [r0, #8] │ │ │ │ + vstr s15, [r0, #12] │ │ │ │ + add r0, r8 │ │ │ │ + ble.n 8dab4 │ │ │ │ + b.n 8d496 │ │ │ │ + nop │ │ │ │ + str r1, [sp, #448] @ 0x1c0 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + add sp, #96 @ 0x60 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + add r2, sp, #800 @ 0x320 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + add r2, sp, #664 @ 0x298 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + add r7, sp, #480 @ 0x1e0 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + str r0, [sp, #392] @ 0x188 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r1, sp, #968 @ 0x3c8 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + add r1, sp, #720 @ 0x2d0 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + add r1, sp, #672 @ 0x2a0 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + @ instruction: 0xf0ae005f │ │ │ │ + add r6, sp, #368 @ 0x170 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + cmp r2, #90 @ 0x5a │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + eor.w r0, r4, #95 @ 0x5f │ │ │ │ + add r6, sp, #200 @ 0xc8 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + cmp r2, #50 @ 0x32 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + vqadd.s64 q8, q7, │ │ │ │ + cmp r2, #1 │ │ │ │ + bne.w 8df7c │ │ │ │ + cmp fp, r4 │ │ │ │ + blt.w 8d68c │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + mov.w lr, r3, lsl #3 │ │ │ │ + ldr r0, [sp, #92] @ 0x5c │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + add.w ip, fp, r2 │ │ │ │ + adds r5, r2, r0 │ │ │ │ + ldr r6, [sp, #128] @ 0x80 │ │ │ │ + add.w r0, r5, fp │ │ │ │ + ldr.w r9, [sp, #132] @ 0x84 │ │ │ │ + mov r8, r2 │ │ │ │ + add.w r0, r7, r0, lsl #3 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + add.w ip, r6, ip, lsl #3 │ │ │ │ + add r7, fp │ │ │ │ + add.w r7, r6, r7, lsl #3 │ │ │ │ + mov r6, fp │ │ │ │ + vldr s15, [ip, #-4] │ │ │ │ + add.w r2, r6, r8 │ │ │ │ + vldr s11, [r0, #4] │ │ │ │ + vldr s13, [r0] │ │ │ │ + add.w r2, r9, r2, lsl #2 │ │ │ │ + vldr s12, [ip, #-8] │ │ │ │ + add ip, lr │ │ │ │ + vmul.f32 s14, s11, s15 │ │ │ │ + vmul.f32 s15, s13, s15 │ │ │ │ + vmla.f32 s15, s12, s11 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + vstr s15, [r7, #-4] │ │ │ │ + vstr s14, [r7, #-8] │ │ │ │ + add r7, lr │ │ │ │ + vldr s15, [r2, #-4] │ │ │ │ + mov r2, r6 │ │ │ │ + vldr s14, [r0] │ │ │ │ + add r6, r3 │ │ │ │ + vldr s13, [r0, #4] │ │ │ │ + cmp r4, r6 │ │ │ │ + vmul.f32 s14, s15, s14 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vstr s14, [r0] │ │ │ │ + vstr s15, [r0, #4] │ │ │ │ + add r0, lr │ │ │ │ + ble.n 8db8e │ │ │ │ + b.n 8d67a │ │ │ │ + mov r2, r4 │ │ │ │ + mov r5, fp │ │ │ │ + cmp r3, #0 │ │ │ │ + strd r3, r4, [sp, #256] @ 0x100 │ │ │ │ + blt.n 8dc38 │ │ │ │ + cmp r5, r2 │ │ │ │ + ite gt │ │ │ │ + movgt r2, #0 │ │ │ │ + movle r2, #1 │ │ │ │ + cbz r2, 8dc42 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + subs r1, r5, #1 │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + add r1, r3 │ │ │ │ + adds r3, r5, r3 │ │ │ │ + ldr r0, [sp, #80] @ 0x50 │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + add.w r1, r2, r1, lsl #3 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + str r0, [sp, #0] │ │ │ │ + add.w r2, r2, r5, lsl #3 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + add.w r2, r2, r5, lsl #2 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov r2, r0 │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + blx 5a198 │ │ │ │ + ldr r3, [sp, #256] @ 0x100 │ │ │ │ + ldr r2, [sp, #260] @ 0x104 │ │ │ │ + add r5, r3 │ │ │ │ + cmp r3, #0 │ │ │ │ + bge.n 8dbf6 │ │ │ │ + cmp r5, r2 │ │ │ │ + ite lt │ │ │ │ + movlt r2, #0 │ │ │ │ + movge r2, #1 │ │ │ │ + b.n 8dbfe │ │ │ │ + ldr r3, [sp, #280] @ 0x118 │ │ │ │ + b.w 8d3ea │ │ │ │ + ldr r3, [sp, #280] @ 0x118 │ │ │ │ + b.n 8d5ba │ │ │ │ + mov r2, r4 │ │ │ │ + mov r5, fp │ │ │ │ + add r6, sp, #292 @ 0x124 │ │ │ │ + cmp r3, #0 │ │ │ │ + strd r4, r3, [sp, #256] @ 0x100 │ │ │ │ + blt.n 8dca6 │ │ │ │ + cmp r5, r2 │ │ │ │ + ite gt │ │ │ │ + movgt r2, #0 │ │ │ │ + movle r2, #1 │ │ │ │ + cbz r2, 8dcb0 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + mov r0, r6 │ │ │ │ + add.w r1, r3, r5, lsl #3 │ │ │ │ + blx 62524 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + subs r1, r5, #1 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + ldr r2, [sp, #116] @ 0x74 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mul.w r1, r0, r1 │ │ │ │ + add.w r3, r3, r5, lsl #2 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + adds r3, r1, r0 │ │ │ │ + ldr r0, [sp, #112] @ 0x70 │ │ │ │ + adds r1, #1 │ │ │ │ + adds r3, #1 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + add.w r3, r0, r3, lsl #3 │ │ │ │ + add.w r1, r0, r1, lsl #3 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + blx 5a198 │ │ │ │ + ldr r3, [sp, #260] @ 0x104 │ │ │ │ + ldr r2, [sp, #256] @ 0x100 │ │ │ │ + add r5, r3 │ │ │ │ + cmp r3, #0 │ │ │ │ + bge.n 8dc5a │ │ │ │ + cmp r5, r2 │ │ │ │ + ite lt │ │ │ │ + movlt r2, #0 │ │ │ │ + movge r2, #1 │ │ │ │ + b.n 8dc62 │ │ │ │ + ldr r3, [sp, #280] @ 0x118 │ │ │ │ + b.w 8d3e2 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + adds r5, r2, r7 │ │ │ │ + add.w r6, r5, #1073741824 @ 0x40000000 │ │ │ │ + add.w r5, r5, #536870912 @ 0x20000000 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + subs r6, #1 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + subs r5, #1 │ │ │ │ + add r1, r7 │ │ │ │ + subs r0, r1, #1 │ │ │ │ + add.w r6, r3, r6, lsl #2 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + mov r2, r6 │ │ │ │ + add.w r8, r3, r5, lsl #3 │ │ │ │ + ldr r3, [sp, #172] @ 0xac │ │ │ │ + ldr r5, [sp, #56] @ 0x38 │ │ │ │ + add r1, r3 │ │ │ │ + add r0, r3 │ │ │ │ + add r3, sp, #324 @ 0x144 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + mov r3, r8 │ │ │ │ + add.w r0, r5, r0, lsl #3 │ │ │ │ + blx 5af24 │ │ │ │ + ldr r0, [sp, #152] @ 0x98 │ │ │ │ + ldr r1, [sp, #172] @ 0xac │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ + ldr r0, [sp, #328] @ 0x148 │ │ │ │ + add r2, r7 │ │ │ │ + ldr r7, [sp, #324] @ 0x144 │ │ │ │ + subs r3, r2, #1 │ │ │ │ + add r1, r3 │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + str r7, [r1, #0] │ │ │ │ + str r0, [r1, #4] │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, r0 │ │ │ │ + ble.w 8d3ce │ │ │ │ + mov r5, r0 │ │ │ │ + subs r2, #2 │ │ │ │ + subs r1, r1, r5 │ │ │ │ + ldr r0, [sp, #180] @ 0xb4 │ │ │ │ + cmp r1, r2 │ │ │ │ + ldr r5, [sp, #56] @ 0x38 │ │ │ │ + it ge │ │ │ │ + movge r1, r2 │ │ │ │ + str r2, [sp, #260] @ 0x104 │ │ │ │ + add r2, r0 │ │ │ │ + str r1, [sp, #256] @ 0x100 │ │ │ │ + strd r6, r8, [sp, #4] │ │ │ │ + add r3, r0 │ │ │ │ + add.w r1, r5, r2, lsl #3 │ │ │ │ + ldr r2, [sp, #208] @ 0xd0 │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ + add r0, sp, #256 @ 0x100 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + subs r2, #1 │ │ │ │ + strd r2, r2, [sp, #264] @ 0x108 │ │ │ │ + add r2, sp, #268 @ 0x10c │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add r2, sp, #264 @ 0x108 │ │ │ │ + blx 5a198 │ │ │ │ + b.w 8d3ce │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + ldr r1, [sp, #152] @ 0x98 │ │ │ │ + adds r7, r3, r2 │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + ldr r6, [sp, #20] │ │ │ │ + add.w r8, r7, #1073741824 @ 0x40000000 │ │ │ │ + subs r5, r7, #2 │ │ │ │ + add.w r8, r8, #4294967295 @ 0xffffffff │ │ │ │ + ldr r3, [r1, #0] │ │ │ │ + add.w r7, r7, #536870912 @ 0x20000000 │ │ │ │ + add.w r8, r6, r8, lsl #2 │ │ │ │ + ldr r6, [sp, #24] │ │ │ │ + mul.w r5, r0, r5 │ │ │ │ + subs r3, r3, r2 │ │ │ │ + subs r7, #1 │ │ │ │ + adds r1, r3, #2 │ │ │ │ + adds r3, #3 │ │ │ │ + mov r2, r8 │ │ │ │ + add.w r7, r6, r7, lsl #3 │ │ │ │ + adds r6, r5, r0 │ │ │ │ + adds r0, r3, r5 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + add r1, r6 │ │ │ │ + add.w r0, r3, r0, lsl #3 │ │ │ │ + add.w r1, r3, r1, lsl #3 │ │ │ │ + add r3, sp, #324 @ 0x144 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r7 │ │ │ │ + blx 5af24 │ │ │ │ + ldr r1, [sp, #152] @ 0x98 │ │ │ │ + strd r8, r7, [sp, #4] │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [r1, #0] │ │ │ │ + ldr r0, [sp, #324] @ 0x144 │ │ │ │ + subs r3, r3, r7 │ │ │ │ + adds r2, r3, #3 │ │ │ │ + adds r1, r3, #4 │ │ │ │ + add r1, r5 │ │ │ │ + adds r3, r6, r2 │ │ │ │ + add r2, r5 │ │ │ │ + ldr r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r6, [sp, #136] @ 0x88 │ │ │ │ + add.w r2, r5, r2, lsl #3 │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + str r0, [r2, #0] │ │ │ │ + ldr r0, [sp, #328] @ 0x148 │ │ │ │ + str r0, [r2, #4] │ │ │ │ + ldr r2, [sp, #176] @ 0xb0 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + ldr r5, [r2, #0] │ │ │ │ + ldr.w r2, [pc, #1696] @ 8e480 │ │ │ │ + add r5, r7 │ │ │ │ + add r2, pc │ │ │ │ + subs r5, #2 │ │ │ │ + adds r2, #8 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + str r5, [sp, #256] @ 0x100 │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + subs r0, r0, r6 │ │ │ │ + cmp r0, r5 │ │ │ │ + it ge │ │ │ │ + movge r0, r5 │ │ │ │ + str r0, [sp, #260] @ 0x104 │ │ │ │ + add r0, sp, #260 @ 0x104 │ │ │ │ + blx 5a198 │ │ │ │ + b.n 8d9cc │ │ │ │ + cmp fp, r4 │ │ │ │ + bgt.w 8e0e4 │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + mov.w r9, r3, lsl #3 │ │ │ │ + ldr r6, [sp, #128] @ 0x80 │ │ │ │ + mov lr, fp │ │ │ │ + add.w r5, fp, r1 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + strd fp, r2, [sp, #200] @ 0xc8 │ │ │ │ + mul.w r0, r3, r1 │ │ │ │ + mov r7, r0 │ │ │ │ + add.w r0, r6, fp, lsl #3 │ │ │ │ + str r0, [sp, #60] @ 0x3c │ │ │ │ + lsls r0, r3, #2 │ │ │ │ + str r0, [sp, #196] @ 0xc4 │ │ │ │ + mul.w r0, r1, r5 │ │ │ │ + mov r1, r7 │ │ │ │ + lsls r7, r7, #3 │ │ │ │ + str r7, [sp, #192] @ 0xc0 │ │ │ │ + add.w r6, r6, r5, lsl #3 │ │ │ │ + ldr r7, [sp, #132] @ 0x84 │ │ │ │ + add.w ip, r0, #1 │ │ │ │ + mov r2, r1 │ │ │ │ + add.w r8, r7, fp, lsl #2 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + add.w r0, r7, r0, lsl #3 │ │ │ │ + ldr r7, [sp, #60] @ 0x3c │ │ │ │ + str r5, [sp, #60] @ 0x3c │ │ │ │ + ldr r5, [sp, #192] @ 0xc0 │ │ │ │ + str.w sl, [sp, #192] @ 0xc0 │ │ │ │ + ldr.w sl, [sp, #196] @ 0xc4 │ │ │ │ + vldr s11, [r7, #-4] │ │ │ │ + mov r1, lr │ │ │ │ + vldr s15, [r0, #12] │ │ │ │ + add lr, r3 │ │ │ │ + vldr s13, [r7, #-8] │ │ │ │ + mov fp, ip │ │ │ │ + vldr s12, [r0, #8] │ │ │ │ + add r7, r9 │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + add ip, r2 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + cmp r4, lr │ │ │ │ + vmla.f32 s15, s11, s12 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + vstr s15, [r6, #-4] │ │ │ │ + vstr s14, [r6, #-8] │ │ │ │ + add r6, r9 │ │ │ │ + vldr s15, [r8, #-4] │ │ │ │ + add r8, sl │ │ │ │ + vldr s14, [r0, #8] │ │ │ │ + vldr s13, [r0, #12] │ │ │ │ + vmul.f32 s14, s15, s14 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vstr s14, [r0, #8] │ │ │ │ + vstr s15, [r0, #12] │ │ │ │ + add r0, r5 │ │ │ │ + bge.n 8de58 │ │ │ │ + mov r3, fp │ │ │ │ + ldr r2, [sp, #204] @ 0xcc │ │ │ │ + ldr.w fp, [sp, #200] @ 0xc8 │ │ │ │ + ldr r5, [sp, #60] @ 0x3c │ │ │ │ + ldr.w sl, [sp, #192] @ 0xc0 │ │ │ │ + b.w 8d49a │ │ │ │ + cmp fp, r4 │ │ │ │ + bgt.w 8d68c │ │ │ │ + mov r0, r2 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + mov.w r9, r3, lsl #3 │ │ │ │ + add.w lr, fp, r2 │ │ │ │ + ldr r5, [sp, #48] @ 0x30 │ │ │ │ + mul.w r2, r3, r0 │ │ │ │ + str.w sl, [sp, #200] @ 0xc8 │ │ │ │ + add.w r6, r5, fp │ │ │ │ + ldr r5, [sp, #128] @ 0x80 │ │ │ │ + mla r8, lr, r0, r7 │ │ │ │ + ldr r0, [sp, #132] @ 0x84 │ │ │ │ + lsls r7, r3, #2 │ │ │ │ + str r7, [sp, #60] @ 0x3c │ │ │ │ + add.w ip, r5, lr, lsl #3 │ │ │ │ + add.w r6, r5, r6, lsl #3 │ │ │ │ + add.w lr, r0, lr, lsl #2 │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + lsls r5, r2, #3 │ │ │ │ + ldr.w sl, [sp, #60] @ 0x3c │ │ │ │ + strd fp, r1, [sp, #192] @ 0xc0 │ │ │ │ + mov r7, fp │ │ │ │ + add.w r0, r0, r8, lsl #3 │ │ │ │ + mov r1, r5 │ │ │ │ + vldr s11, [ip, #-4] │ │ │ │ + mov fp, r7 │ │ │ │ + vldr s15, [r0, #4] │ │ │ │ + add r7, r3 │ │ │ │ + vldr s13, [ip, #-8] │ │ │ │ + mov r5, r8 │ │ │ │ + vldr s12, [r0] │ │ │ │ + add ip, r9 │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + add r8, r2 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + cmp r4, r7 │ │ │ │ + vmla.f32 s15, s11, s12 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + vstr s15, [r6, #-4] │ │ │ │ + vstr s14, [r6, #-8] │ │ │ │ + add r6, r9 │ │ │ │ + vldr s15, [lr, #-4] │ │ │ │ + add lr, sl │ │ │ │ + vldr s14, [r0] │ │ │ │ + vldr s13, [r0, #4] │ │ │ │ + vmul.f32 s14, s15, s14 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vstr s14, [r0] │ │ │ │ + vstr s15, [r0, #4] │ │ │ │ + add r0, r1 │ │ │ │ + bge.n 8df10 │ │ │ │ + mov r3, fp │ │ │ │ + ldr.w sl, [sp, #200] @ 0xc8 │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldrd fp, r1, [sp, #192] @ 0xc0 │ │ │ │ + add r2, r3 │ │ │ │ + b.w 8d680 │ │ │ │ + cmp fp, r4 │ │ │ │ + blt.w 8d68c │ │ │ │ + mov r0, r2 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + mov.w r9, r3, lsl #3 │ │ │ │ + add.w lr, fp, r2 │ │ │ │ + ldr r5, [sp, #48] @ 0x30 │ │ │ │ + mul.w r2, r3, r0 │ │ │ │ + str.w sl, [sp, #200] @ 0xc8 │ │ │ │ + add.w r6, r5, fp │ │ │ │ + ldr r5, [sp, #128] @ 0x80 │ │ │ │ + mla r8, lr, r0, r7 │ │ │ │ + ldr r0, [sp, #132] @ 0x84 │ │ │ │ + lsls r7, r3, #2 │ │ │ │ + str r7, [sp, #60] @ 0x3c │ │ │ │ + add.w ip, r5, lr, lsl #3 │ │ │ │ + add.w r6, r5, r6, lsl #3 │ │ │ │ + add.w lr, r0, lr, lsl #2 │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + lsls r5, r2, #3 │ │ │ │ + ldr.w sl, [sp, #60] @ 0x3c │ │ │ │ + strd fp, r1, [sp, #192] @ 0xc0 │ │ │ │ + mov r7, fp │ │ │ │ + add.w r0, r0, r8, lsl #3 │ │ │ │ + mov r1, r5 │ │ │ │ + vldr s15, [ip, #-4] │ │ │ │ + mov fp, r7 │ │ │ │ + vldr s11, [r0, #4] │ │ │ │ + add r7, r3 │ │ │ │ + vldr s13, [r0] │ │ │ │ + mov r5, r8 │ │ │ │ + vldr s12, [ip, #-8] │ │ │ │ + add r8, r2 │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + add ip, r9 │ │ │ │ + vmul.f32 s15, s13, s15 │ │ │ │ + cmp r4, r7 │ │ │ │ + vmla.f32 s15, s12, s11 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + vstr s15, [r6, #-4] │ │ │ │ + vstr s14, [r6, #-8] │ │ │ │ + add r6, r9 │ │ │ │ + vldr s15, [lr, #-4] │ │ │ │ + add lr, sl │ │ │ │ + vldr s14, [r0] │ │ │ │ + vldr s13, [r0, #4] │ │ │ │ + vmul.f32 s14, s15, s14 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vstr s14, [r0] │ │ │ │ + vstr s15, [r0, #4] │ │ │ │ + add r0, r1 │ │ │ │ + ble.n 8dfca │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov r2, fp │ │ │ │ + ldr.w sl, [sp, #200] @ 0xc8 │ │ │ │ + ldrd fp, r1, [sp, #192] @ 0xc0 │ │ │ │ + add r2, r3 │ │ │ │ + b.w 8d680 │ │ │ │ + cmp fp, r4 │ │ │ │ + blt.n 8e0e4 │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + mov.w r9, r3, lsl #3 │ │ │ │ + ldr r6, [sp, #128] @ 0x80 │ │ │ │ + mov lr, fp │ │ │ │ + add.w r5, fp, r1 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + strd fp, r2, [sp, #200] @ 0xc8 │ │ │ │ + mul.w r0, r3, r1 │ │ │ │ + mov r7, r0 │ │ │ │ + add.w r0, r6, fp, lsl #3 │ │ │ │ + str r0, [sp, #60] @ 0x3c │ │ │ │ + lsls r0, r3, #2 │ │ │ │ + str r0, [sp, #196] @ 0xc4 │ │ │ │ + mul.w r0, r1, r5 │ │ │ │ + mov r1, r7 │ │ │ │ + lsls r7, r7, #3 │ │ │ │ + str r7, [sp, #192] @ 0xc0 │ │ │ │ + add.w r6, r6, r5, lsl #3 │ │ │ │ + ldr r7, [sp, #132] @ 0x84 │ │ │ │ + add.w ip, r0, #1 │ │ │ │ + mov r2, r1 │ │ │ │ + add.w r8, r7, fp, lsl #2 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + add.w r0, r7, r0, lsl #3 │ │ │ │ + ldr r7, [sp, #60] @ 0x3c │ │ │ │ + str r5, [sp, #60] @ 0x3c │ │ │ │ + ldr r5, [sp, #192] @ 0xc0 │ │ │ │ + str.w sl, [sp, #192] @ 0xc0 │ │ │ │ + ldr.w sl, [sp, #196] @ 0xc4 │ │ │ │ + vldr s15, [r7, #-4] │ │ │ │ + mov r1, lr │ │ │ │ + vldr s11, [r0, #12] │ │ │ │ + add lr, r3 │ │ │ │ + vldr s13, [r0, #8] │ │ │ │ + mov fp, ip │ │ │ │ + vldr s12, [r7, #-8] │ │ │ │ + add ip, r2 │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + add r7, r9 │ │ │ │ + vmul.f32 s15, s13, s15 │ │ │ │ + cmp r4, lr │ │ │ │ + vmla.f32 s15, s12, s11 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + vstr s15, [r6, #-4] │ │ │ │ + vstr s14, [r6, #-8] │ │ │ │ + add r6, r9 │ │ │ │ + vldr s15, [r8, #-4] │ │ │ │ + add r8, sl │ │ │ │ + vldr s14, [r0, #8] │ │ │ │ + vldr s13, [r0, #12] │ │ │ │ + vmul.f32 s14, s15, s14 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vstr s14, [r0, #8] │ │ │ │ + vstr s15, [r0, #12] │ │ │ │ + add r0, r5 │ │ │ │ + ble.n 8e08a │ │ │ │ + b.n 8deb0 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + add.w r5, fp, r3 │ │ │ │ + b.w 8d4a6 │ │ │ │ + vldr s15, [sp, #316] @ 0x13c │ │ │ │ + vldr s13, [sp, #320] @ 0x140 │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + vdiv.f32 s14, s15, s0 │ │ │ │ + vdiv.f32 s15, s13, s0 │ │ │ │ + vstr s14, [sp, #292] @ 0x124 │ │ │ │ + vstr s15, [sp, #296] @ 0x128 │ │ │ │ + vstr s15, [sp, #320] @ 0x140 │ │ │ │ + vstr s14, [sp, #316] @ 0x13c │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 8d8c8 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + mov r2, fp │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + blx 574e4 │ │ │ │ + b.w 8d8c8 │ │ │ │ + add r3, sp, #300 @ 0x12c │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + mov r0, r3 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + blx 62524 │ │ │ │ + vldr s15, [sp, #304] @ 0x130 │ │ │ │ + vldr s11, [r5, #20] │ │ │ │ + vldr s13, [r5, #16] │ │ │ │ + vldr s12, [sp, #300] @ 0x12c │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vmla.f32 s15, s11, s12 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + b.w 8d886 │ │ │ │ + ble.n 8e164 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + mov r5, lr │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp lr, r3 │ │ │ │ + blt.w 8e388 │ │ │ │ + adds r0, r1, #1 │ │ │ │ + b.w 8d7f6 │ │ │ │ + ldr r3, [sp, #240] @ 0xf0 │ │ │ │ + movs r4, #1 │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + add.w sl, sp, #316 @ 0x13c │ │ │ │ + subs r3, #8 │ │ │ │ + ldr.w fp, [sp, #232] @ 0xe8 │ │ │ │ + add r2, r3 │ │ │ │ + ldr r3, [sp, #228] @ 0xe4 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + add.w r8, r3, #8 │ │ │ │ + ldr r3, [sp, #236] @ 0xec │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + subs r3, #8 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [pc, #752] @ (8e484 ) │ │ │ │ + lsls r1, r2, #3 │ │ │ │ + mov.w r9, r2, lsl #1 │ │ │ │ + add r3, pc │ │ │ │ + ldr r6, [sp, #216] @ 0xd8 │ │ │ │ + adds r3, #8 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + mov r7, r1 │ │ │ │ + vldr s16, [pc, #724] @ 8e47c │ │ │ │ + add.w r3, r3, r2, lsl #4 │ │ │ │ + subs r2, r3, r1 │ │ │ │ + mov r5, r3 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + b.n 8e2b2 │ │ │ │ + add r3, r9 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + add r3, sp, #300 @ 0x12c │ │ │ │ + mov r1, sl │ │ │ │ + mov r0, r3 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + blx 62524 │ │ │ │ + vldr s11, [sp, #304] @ 0x130 │ │ │ │ + ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ + vldr s13, [sp, #300] @ 0x12c │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + vldr s15, [r3, #4] │ │ │ │ + vldr s12, [r3] │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + vmul.f32 s15, s13, s15 │ │ │ │ + vmla.f32 s15, s12, s11 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + mov r0, sl │ │ │ │ + vstr s14, [sp, #292] @ 0x124 │ │ │ │ + vstr s14, [sp, #316] @ 0x13c │ │ │ │ + vstr s15, [sp, #296] @ 0x128 │ │ │ │ + vstr s15, [sp, #320] @ 0x140 │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + vcmp.f32 s0, #0.0 │ │ │ │ + vstr s0, [fp] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + itete ne │ │ │ │ + vldrne s14, [sp, #316] @ 0x13c │ │ │ │ + vmoveq.f32 s14, s16 │ │ │ │ + vldrne s13, [sp, #320] @ 0x140 │ │ │ │ + vmoveq.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + itttt ne │ │ │ │ + vdivne.f32 s15, s14, s0 │ │ │ │ + vdivne.f32 s14, s13, s0 │ │ │ │ + vstrne s15, [sp, #292] @ 0x124 │ │ │ │ + vstrne s14, [sp, #296] @ 0x128 │ │ │ │ + vstr s14, [sp, #320] @ 0x140 │ │ │ │ + vstr s15, [sp, #316] @ 0x13c │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 8e37a │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + mov r1, sl │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + adds r3, #1 │ │ │ │ + add r3, r9 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + blx 62524 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + vldr s11, [sp, #304] @ 0x130 │ │ │ │ + vldr s13, [sp, #300] @ 0x12c │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + vldr s15, [r3, #4] │ │ │ │ + vldr s12, [r3] │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + vmul.f32 s15, s13, s15 │ │ │ │ + vmla.f32 s15, s12, s11 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + vstr s15, [sp, #296] @ 0x128 │ │ │ │ + vstr s15, [sp, #320] @ 0x140 │ │ │ │ + vstr s14, [sp, #292] @ 0x124 │ │ │ │ + vstr s14, [sp, #316] @ 0x13c │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + adds r4, #1 │ │ │ │ + add.w fp, fp, #4 │ │ │ │ + add r5, r7 │ │ │ │ + add r9, r3 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + add.w r8, r8, #8 │ │ │ │ + add r3, r7 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + add r6, r3 │ │ │ │ + ldr r3, [sp, #252] @ 0xfc │ │ │ │ + cmp r3, r4 │ │ │ │ + blt.w 8d0a6 │ │ │ │ + mov r0, sl │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + mov r1, sl │ │ │ │ + vcmp.f32 s0, #0.0 │ │ │ │ + vstmia r3!, {s0} │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + itete ne │ │ │ │ + vldrne s14, [sp, #316] @ 0x13c │ │ │ │ + vmoveq.f32 s14, s16 │ │ │ │ + vldrne s13, [sp, #320] @ 0x140 │ │ │ │ + vmoveq.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + itttt ne │ │ │ │ + vdivne.f32 s15, s14, s0 │ │ │ │ + vdivne.f32 s14, s13, s0 │ │ │ │ + vstrne s15, [sp, #292] @ 0x124 │ │ │ │ + vstrne s14, [sp, #296] @ 0x128 │ │ │ │ + vstr s14, [sp, #320] @ 0x140 │ │ │ │ + vstr s15, [sp, #316] @ 0x13c │ │ │ │ + blx 574e4 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n 8e326 │ │ │ │ + add r0, sp, #292 @ 0x124 │ │ │ │ + mov r1, sl │ │ │ │ + str r0, [sp, #44] @ 0x2c │ │ │ │ + blx 62524 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + mov r1, r0 │ │ │ │ + add.w r2, r2, r4, lsl #3 │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + blx 574e4 │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + cmp r3, r4 │ │ │ │ + ble.n 8e290 │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 8e1b4 │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cbnz r3, 8e34a │ │ │ │ + vstr s16, [fp] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r3, [sp, #316] @ 0x13c │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r3, [sp, #320] @ 0x140 │ │ │ │ + b.n 8e290 │ │ │ │ + add r3, sp, #300 @ 0x12c │ │ │ │ + mov r1, sl │ │ │ │ + mov r0, r3 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + blx 62524 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + vldr s11, [sp, #304] @ 0x130 │ │ │ │ + vldr s13, [sp, #300] @ 0x12c │ │ │ │ + vldr s15, [r3, #20] │ │ │ │ + vldr s12, [r3, #16] │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + vmul.f32 s15, s13, s15 │ │ │ │ + vmla.f32 s15, s12, s11 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + b.n 8e1ec │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + mov r1, sl │ │ │ │ + blx 574e4 │ │ │ │ + b.n 8e246 │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + cmp r5, #0 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + mla r4, lr, r6, r6 │ │ │ │ + add.w r3, r4, r1 │ │ │ │ + str r3, [sp, #252] @ 0xfc │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + str r2, [sp, #332] @ 0x14c │ │ │ │ + str r3, [sp, #336] @ 0x150 │ │ │ │ + ble.w 8e164 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + subs r4, r4, r6 │ │ │ │ + ldr r2, [sp, #108] @ 0x6c │ │ │ │ + add.w fp, sp, #324 @ 0x144 │ │ │ │ + adds r3, r5, r3 │ │ │ │ + add r6, sp, #340 @ 0x154 │ │ │ │ + add.w sl, sp, #272 @ 0x110 │ │ │ │ + add.w r8, sp, #332 @ 0x14c │ │ │ │ + add r7, sp, #308 @ 0x134 │ │ │ │ + add.w r9, r2, r3, lsl #3 │ │ │ │ + add r3, sp, #292 @ 0x124 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + adds r0, #1 │ │ │ │ + add r0, r4 │ │ │ │ + mov r2, sl │ │ │ │ + mov r1, r8 │ │ │ │ + str.w fp, [sp] │ │ │ │ + add.w r0, r3, r0, lsl #3 │ │ │ │ + mov r3, r6 │ │ │ │ + blx 5af24 │ │ │ │ + ldr r2, [sp, #152] @ 0x98 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + cmp r5, #1 │ │ │ │ + ldr r3, [r2, #0] │ │ │ │ + ldr r2, [sp, #324] @ 0x144 │ │ │ │ + add.w r0, r3, #1 │ │ │ │ + add.w r3, r4, r0 │ │ │ │ + str r3, [sp, #252] @ 0xfc │ │ │ │ + add.w r3, r1, r3, lsl #3 │ │ │ │ + str r2, [r3, #0] │ │ │ │ + ldr r2, [sp, #328] @ 0x148 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + beq.n 8e488 │ │ │ │ + mov r0, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + blx 62524 │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + vldr s15, [sp, #312] @ 0x138 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + vldr s13, [sp, #308] @ 0x134 │ │ │ │ + adds r3, r4, r0 │ │ │ │ + str r3, [sp, #252] @ 0xfc │ │ │ │ + vneg.f32 s15, s15 │ │ │ │ + vldr s9, [sp, #272] @ 0x110 │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + vneg.f32 s13, s13 │ │ │ │ + vldr s14, [r3, #4] │ │ │ │ + vldr s11, [r3] │ │ │ │ + vstr s15, [sp, #304] @ 0x130 │ │ │ │ + vmul.f32 s12, s15, s14 │ │ │ │ + vstr s13, [sp, #300] @ 0x12c │ │ │ │ + vmul.f32 s15, s15, s11 │ │ │ │ + vmul.f32 s10, s11, s9 │ │ │ │ + vmla.f32 s15, s13, s14 │ │ │ │ + vmul.f32 s14, s14, s9 │ │ │ │ + vnmls.f32 s12, s13, s11 │ │ │ │ + vstr s10, [r3] │ │ │ │ + vstr s14, [r3, #4] │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + vstr s10, [sp, #292] @ 0x124 │ │ │ │ + vstr s14, [sp, #296] @ 0x128 │ │ │ │ + vstr s15, [sp, #336] @ 0x150 │ │ │ │ + vstr s12, [sp, #332] @ 0x14c │ │ │ │ + cbnz r3, 8e490 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + subs r5, #1 │ │ │ │ + sub.w r9, r9, #8 │ │ │ │ + subs r4, r4, r3 │ │ │ │ + b.n 8e3c8 │ │ │ │ + nop │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + b.n 8dd98 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + b.n 8e630 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 8d7f6 │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + mov r1, r6 │ │ │ │ + blx 62524 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + strd sl, r3, [sp, #4] │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + str r2, [sp, #0] │ │ │ │ + ldr r1, [sp, #100] @ 0x64 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + adds r3, #1 │ │ │ │ + add r3, r1 │ │ │ │ + ldr r1, [sp, #108] @ 0x6c │ │ │ │ + add.w r3, r1, r3, lsl #3 │ │ │ │ + mov r1, r9 │ │ │ │ + blx 5a198 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + sub.w r9, r9, #8 │ │ │ │ + subs r5, #1 │ │ │ │ + sub.w r4, r4, r3 │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + bne.w 8e3c8 │ │ │ │ + adds r0, #1 │ │ │ │ + b.w 8d7f6 │ │ │ │ + movs r0, #1 │ │ │ │ + b.w 8d7f6 │ │ │ │ + ldr r3, [pc, #308] @ (8e610 ) │ │ │ │ + add.w fp, sp, #324 @ 0x144 │ │ │ │ + ldr r1, [sp, #236] @ 0xec │ │ │ │ + movs r7, #1 │ │ │ │ + add r3, pc │ │ │ │ + str.w fp, [sp, #48] @ 0x30 │ │ │ │ + adds r3, #8 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + subs r1, #8 │ │ │ │ + str r1, [sp, #36] @ 0x24 │ │ │ │ + add r6, sp, #340 @ 0x154 │ │ │ │ + ldrd r8, r1, [sp, #216] @ 0xd8 │ │ │ │ + lsls r2, r3, #3 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + str r1, [sp, #24] │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + adds r3, r4, r2 │ │ │ │ + add r1, sp, #292 @ 0x124 │ │ │ │ + mov r5, r3 │ │ │ │ + add.w sl, sp, #272 @ 0x110 │ │ │ │ + mov r9, r3 │ │ │ │ + mov fp, r2 │ │ │ │ + str r1, [sp, #44] @ 0x2c │ │ │ │ + b.n 8e534 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + adds r7, #1 │ │ │ │ + adds r3, #8 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + add r5, fp │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + mov r4, r9 │ │ │ │ + add r3, r2 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #252] @ 0xfc │ │ │ │ + cmp r3, r7 │ │ │ │ + blt.w 8d7f0 │ │ │ │ + add r9, fp │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + mov r2, sl │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add.w r1, r4, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + add.w r0, r4, #8 │ │ │ │ + blx 5af24 │ │ │ │ + ldr r3, [sp, #324] @ 0x144 │ │ │ │ + str r3, [r4, #8] │ │ │ │ + ldr r3, [sp, #328] @ 0x148 │ │ │ │ + str r3, [r4, #12] │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, r7 │ │ │ │ + ble.n 8e5a8 │ │ │ │ + vldr s10, [r5, #12] │ │ │ │ + vldr s15, [sp, #344] @ 0x158 │ │ │ │ + vldr s12, [r5, #8] │ │ │ │ + vldr s11, [sp, #340] @ 0x154 │ │ │ │ + vmul.f32 s13, s15, s10 │ │ │ │ + vldr s14, [sp, #272] @ 0x110 │ │ │ │ + vmul.f32 s15, s12, s15 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + vmla.f32 s15, s11, s10 │ │ │ │ + str r3, [sp, #260] @ 0x104 │ │ │ │ + vnmls.f32 s13, s11, s12 │ │ │ │ + vstr s15, [r4, #20] │ │ │ │ + vstr s13, [r4, #16] │ │ │ │ + vldr s13, [r5, #8] │ │ │ │ + vldr s15, [r5, #12] │ │ │ │ + vmul.f32 s13, s14, s13 │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ + vstr s13, [sp, #292] @ 0x124 │ │ │ │ + vstr s13, [r5, #8] │ │ │ │ + vstr s15, [sp, #296] @ 0x128 │ │ │ │ + vstr s15, [r5, #12] │ │ │ │ + ldr r4, [sp, #44] @ 0x2c │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, r4 │ │ │ │ + blx 62524 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + mov r1, r8 │ │ │ │ + add r8, r3 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + mov r3, r8 │ │ │ │ + strd sl, r4, [sp, #4] │ │ │ │ + str r2, [sp, #0] │ │ │ │ + blx 5a198 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n 8e516 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + adds r7, #1 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + mov r1, r3 │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + adds r3, #8 │ │ │ │ + strd sl, r6, [sp, #4] │ │ │ │ + str r2, [sp, #0] │ │ │ │ + str r3, [sp, #24] │ │ │ │ + blx 5a198 │ │ │ │ + b.n 8e51e │ │ │ │ + mvn.w r2, #13 │ │ │ │ + movs r3, #14 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + b.w 8d098 │ │ │ │ + mvn.w r2, #11 │ │ │ │ + movs r3, #12 │ │ │ │ + b.w 8d136 │ │ │ │ + negs r3, r3 │ │ │ │ + b.w 8d098 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + b.w 8d044 │ │ │ │ + ble.n 8e524 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + │ │ │ │ +0008e614 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ - ldr r5, [pc, #1000] @ (8cfe8 ) │ │ │ │ - ldr r4, [pc, #1000] @ (8cfec ) │ │ │ │ + ldr r5, [pc, #1000] @ (8ea14 ) │ │ │ │ + ldr r4, [pc, #1000] @ (8ea18 ) │ │ │ │ mov sl, r3 │ │ │ │ add r5, pc │ │ │ │ mov fp, r2 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldrd r9, r7, [sp, #180] @ 0xb4 │ │ │ │ mov r2, r3 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ @@ -58470,15 +60971,15 @@ │ │ │ │ ldr r6, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ mov.w r4, #0 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r1, [pc, #968] @ (8cff0 ) │ │ │ │ + ldr r1, [pc, #968] @ (8ea1c ) │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r9] │ │ │ │ str r3, [r7, #0] │ │ │ │ @@ -58486,51 +60987,51 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ blx 57998 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w 8cddc │ │ │ │ + beq.w 8e808 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.w 8cdd4 │ │ │ │ + blt.w 8e800 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov ip, r3 │ │ │ │ cmp r3, #0 │ │ │ │ - blt.w 8cd9e │ │ │ │ + blt.w 8e7ca │ │ │ │ ldr.w r1, [sl] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ - blt.w 8ce04 │ │ │ │ + blt.w 8e830 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr.w lr, [r1] │ │ │ │ cmp.w lr, #0 │ │ │ │ - blt.w 8cfd4 │ │ │ │ + blt.w 8ea00 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add.w r8, r1, r3, lsl #1 │ │ │ │ cmp r8, r0 │ │ │ │ - bge.w 8cfdc │ │ │ │ + bge.w 8ea08 │ │ │ │ cmp r2, #1 │ │ │ │ ldr.w r0, [r9] │ │ │ │ mov r8, r2 │ │ │ │ it lt │ │ │ │ movlt.w r8, #1 │ │ │ │ cmp r0, r8 │ │ │ │ - blt.w 8d18c │ │ │ │ + blt.w 8ebb8 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w 8d198 │ │ │ │ + bne.w 8ebc4 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w 8cdb2 │ │ │ │ + beq.w 8e7de │ │ │ │ cmp.w lr, #0 │ │ │ │ - beq.n 8cdb2 │ │ │ │ + beq.n 8e7de │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ adds r7, r1, #1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r0, #1 │ │ │ │ lsls r7, r7, #3 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ @@ -58539,49 +61040,49 @@ │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ lsls r0, r0, #3 │ │ │ │ subs r1, r1, r0 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ adds r7, r3, r7 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ cmp r4, #0 │ │ │ │ - beq.w 8ce7a │ │ │ │ + beq.w 8e8a6 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 8cfce │ │ │ │ + beq.w 8e9fa │ │ │ │ subs r4, r2, #1 │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ cmp r4, #0 │ │ │ │ - beq.w 8cfce │ │ │ │ + beq.w 8e9fa │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ adds r7, #2 │ │ │ │ mov r5, r6 │ │ │ │ str.w sl, [sp, #80] @ 0x50 │ │ │ │ add r7, r3 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ movs r4, #1 │ │ │ │ sub.w r8, r3, #4 │ │ │ │ sub.w r3, r0, #8 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ add.w r7, r1, r7, lsl #3 │ │ │ │ - ldr r3, [pc, #744] @ (8cff4 ) │ │ │ │ + ldr r3, [pc, #744] @ (8ea20 ) │ │ │ │ mov r6, r9 │ │ │ │ ldr.w sl, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [pc, #736] @ (8cff8 ) │ │ │ │ - vldr s16, [pc, #716] @ 8cfe4 │ │ │ │ + ldr r3, [pc, #736] @ (8ea24 ) │ │ │ │ + vldr s16, [pc, #716] @ 8ea10 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r3, sp, #100 @ 0x64 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, ip │ │ │ │ - b.n 8cd7c │ │ │ │ + b.n 8e7a8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, r3 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add.w r1, r3, r1, lsl #3 │ │ │ │ @@ -58603,144 +61104,144 @@ │ │ │ │ vstr s16, [sp, #104] @ 0x68 │ │ │ │ blx 5f068 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ adds r4, #1 │ │ │ │ add r7, r3 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ cmp r4, r3 │ │ │ │ - bgt.n 8ce0c │ │ │ │ + bgt.n 8e838 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ cmp r3, r2 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ cmp r1, r4 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bne.n 8cd2c │ │ │ │ + bne.n 8e758 │ │ │ │ str r5, [sp, #4] │ │ │ │ adds r5, #8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ strd r5, r6, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - b.n 8cd4e │ │ │ │ + b.n 8e77a │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #596] @ (8cffc ) │ │ │ │ + ldr r0, [pc, #596] @ (8ea28 ) │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #588] @ (8d000 ) │ │ │ │ - ldr r3, [pc, #564] @ (8cfec ) │ │ │ │ + ldr r2, [pc, #588] @ (8ea2c ) │ │ │ │ + ldr r3, [pc, #564] @ (8ea18 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 8d194 │ │ │ │ + bne.w 8ebc0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #116 @ 0x74 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 8cda4 │ │ │ │ - ldr r1, [pc, #548] @ (8d004 ) │ │ │ │ + b.n 8e7d0 │ │ │ │ + ldr r1, [pc, #548] @ (8ea30 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w 8cc4c │ │ │ │ - ldr r1, [pc, #536] @ (8d008 ) │ │ │ │ + bne.w 8e678 │ │ │ │ + ldr r1, [pc, #536] @ (8ea34 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w 8cc4c │ │ │ │ + bne.w 8e678 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 8cda4 │ │ │ │ + b.n 8e7d0 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 8cda4 │ │ │ │ + b.n 8e7d0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrd sl, r6, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 8cdb2 │ │ │ │ + ble.n 8e7de │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr.w r2, [sl] │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r5, r6 │ │ │ │ - ldr.w r9, [pc, #480] @ 8d00c │ │ │ │ + ldr.w r9, [pc, #480] @ 8ea38 │ │ │ │ movs r4, #1 │ │ │ │ - ldr r6, [pc, #480] @ (8d010 ) │ │ │ │ + ldr r6, [pc, #480] @ (8ea3c ) │ │ │ │ sub.w r8, r2, #8 │ │ │ │ - ldr r2, [pc, #476] @ (8d014 ) │ │ │ │ + ldr r2, [pc, #476] @ (8ea40 ) │ │ │ │ add r9, pc │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add r7, sp, #92 @ 0x5c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - b.n 8ce4c │ │ │ │ + b.n 8e878 │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr.w r1, [sl] │ │ │ │ add r3, r1 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adds r4, #1 │ │ │ │ strd r7, r3, [sp] │ │ │ │ - ldr r3, [pc, #436] @ (8d018 ) │ │ │ │ + ldr r3, [pc, #436] @ (8ea44 ) │ │ │ │ str r5, [sp, #12] │ │ │ │ add r5, r8 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ blx 58b94 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ cmp r3, r4 │ │ │ │ - bge.n 8ce44 │ │ │ │ - b.n 8cdb2 │ │ │ │ - ldr r1, [pc, #416] @ (8d01c ) │ │ │ │ + bge.n 8e870 │ │ │ │ + b.n 8e7de │ │ │ │ + ldr r1, [pc, #416] @ (8ea48 ) │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w 8d038 │ │ │ │ + beq.w 8ea64 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n 8cef6 │ │ │ │ + ble.n 8e922 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r5, r6 │ │ │ │ - ldr r6, [pc, #384] @ (8d020 ) │ │ │ │ + ldr r6, [pc, #384] @ (8ea4c ) │ │ │ │ movs r4, #1 │ │ │ │ sub.w r8, r2, #8 │ │ │ │ - ldr r2, [pc, #380] @ (8d024 ) │ │ │ │ + ldr r2, [pc, #380] @ (8ea50 ) │ │ │ │ add r6, pc │ │ │ │ add r7, sp, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r2, [pc, #376] @ (8d028 ) │ │ │ │ + ldr r2, [pc, #376] @ (8ea54 ) │ │ │ │ str.w r9, [sp, #76] @ 0x4c │ │ │ │ mov r9, r6 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -58750,41 +61251,41 @@ │ │ │ │ strd r7, r3, [sp] │ │ │ │ add r5, r8 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr.w r3, [fp] │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [pc, #332] @ (8d02c ) │ │ │ │ + ldr r3, [pc, #332] @ (8ea58 ) │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ blx 58b94 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ cmp r3, r4 │ │ │ │ - bge.n 8cebe │ │ │ │ + bge.n 8e8ea │ │ │ │ ldr.w r9, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 8cdb2 │ │ │ │ + beq.w 8e7de │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ subs r4, r2, #1 │ │ │ │ cmp r4, #0 │ │ │ │ - ble.w 8cdb2 │ │ │ │ + ble.w 8e7de │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ add.w r7, r2, #1073741824 @ 0x40000000 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ subs r7, #1 │ │ │ │ adds r6, #2 │ │ │ │ - ldr.w r8, [pc, #280] @ 8d030 │ │ │ │ + ldr.w r8, [pc, #280] @ 8ea5c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r8, pc │ │ │ │ - vldr s16, [pc, #196] @ 8cfe4 │ │ │ │ + vldr s16, [pc, #196] @ 8ea10 │ │ │ │ mla r6, r4, r3, r6 │ │ │ │ lsls r3, r3, #3 │ │ │ │ rsb sl, r3, #0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str.w r8, [sp, #40] @ 0x28 │ │ │ │ add.w r6, r1, r6, lsl #3 │ │ │ │ add.w r7, r3, r7, lsl #2 │ │ │ │ @@ -58798,37 +61299,37 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add.w r3, r8, #4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r3 │ │ │ │ - b.n 8cf7e │ │ │ │ + b.n 8e9aa │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, r3 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r6, sl │ │ │ │ add.w r1, r3, r1, lsl #3 │ │ │ │ mov r3, r5 │ │ │ │ blx 58120 │ │ │ │ subs r4, #1 │ │ │ │ - beq.w 8cdb2 │ │ │ │ + beq.w 8e7de │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r2, r2, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r6, r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - ldr r0, [pc, #164] @ (8d034 ) │ │ │ │ + ldr r0, [pc, #164] @ (8ea60 ) │ │ │ │ ldr.w r3, [fp] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ cmp r3, r2 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ @@ -58842,77 +61343,82 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r5, [sp, #20] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ vstr s16, [sp, #104] @ 0x68 │ │ │ │ blx 5749c │ │ │ │ ldr.w r1, [r9, #-4]! │ │ │ │ cmp r1, r4 │ │ │ │ - bne.n 8cf5c │ │ │ │ + bne.n 8e988 │ │ │ │ add r6, sl │ │ │ │ subs r4, #1 │ │ │ │ - bne.n 8cf7a │ │ │ │ - b.n 8cdb2 │ │ │ │ + bne.n 8e9a6 │ │ │ │ + b.n 8e7de │ │ │ │ str.w lr, [sp, #88] @ 0x58 │ │ │ │ - b.n 8ce24 │ │ │ │ + b.n 8e850 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 8cda4 │ │ │ │ + b.n 8e7d0 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 8cda4 │ │ │ │ + b.n 8e7d0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - str r5, [sp, #48] @ 0x30 │ │ │ │ + ldrb r0, [r4, #11] │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #328 @ 0x148 │ │ │ │ + str r4, [sp, #344] @ 0x158 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adcs.w r0, ip, #14614528 @ 0xdf0000 │ │ │ │ - adcs.w r0, r2, #14614528 @ 0xdf0000 │ │ │ │ - sxth r4, r5 │ │ │ │ + blt.n 8ea9c │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + blt.n 8ea8c │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r0, [sp, #320] @ 0x140 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r3, [sp, #360] @ 0x168 │ │ │ │ + ldrb r6, [r5, #4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xb730 │ │ │ │ + ldr r5, [sp, #240] @ 0xf0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r5, sp, #160 @ 0xa0 │ │ │ │ + str r3, [sp, #208] @ 0xd0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cbz r2, 8d020 │ │ │ │ + str r7, [sp, #280] @ 0x118 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cbz r6, 8d026 │ │ │ │ + str r7, [sp, #328] @ 0x148 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cbz r0, 8d024 │ │ │ │ + str r7, [sp, #208] @ 0xd0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - and.w r0, r6, #14614528 @ 0xdf0000 │ │ │ │ - @ instruction: 0xb690 │ │ │ │ + bls.n 8ea14 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r4, [sp, #624] @ 0x270 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - sub sp, #392 @ 0x188 │ │ │ │ + str r6, [sp, #920] @ 0x398 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - sub sp, #264 @ 0x108 │ │ │ │ + str r6, [sp, #792] @ 0x318 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cbz r2, 8d036 │ │ │ │ + str r7, [sp, #312] @ 0x138 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - usat r0, #31, ip, lsl #1 │ │ │ │ - @ instruction: 0xf352005f │ │ │ │ - add sp, #296 @ 0x128 │ │ │ │ + bls.n 8eb34 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + bls.n 8eac4 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + str r6, [sp, #440] @ 0x1b8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n 8d09a │ │ │ │ + ble.n 8eac6 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r4, r6 │ │ │ │ - ldr r6, [pc, #348] @ (8d1a0 ) │ │ │ │ + ldr r6, [pc, #348] @ (8ebcc ) │ │ │ │ movs r5, #1 │ │ │ │ sub.w r8, r2, #8 │ │ │ │ - ldr r2, [pc, #344] @ (8d1a4 ) │ │ │ │ + ldr r2, [pc, #344] @ (8ebd0 ) │ │ │ │ add r6, pc │ │ │ │ add r7, sp, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r2, [pc, #340] @ (8d1a8 ) │ │ │ │ + ldr r2, [pc, #340] @ (8ebd4 ) │ │ │ │ str.w r9, [sp, #76] @ 0x4c │ │ │ │ mov r9, r6 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -58922,38 +61428,38 @@ │ │ │ │ strd r7, r3, [sp] │ │ │ │ add r4, r8 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr.w r3, [fp] │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [pc, #296] @ (8d1ac ) │ │ │ │ + ldr r3, [pc, #296] @ (8ebd8 ) │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ blx 58b94 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ cmp r3, r5 │ │ │ │ - bge.n 8d062 │ │ │ │ + bge.n 8ea8e │ │ │ │ ldr.w r9, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 8cdb2 │ │ │ │ + beq.w 8e7de │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ subs r5, r2, #1 │ │ │ │ cmp r5, #0 │ │ │ │ - ble.w 8cdb2 │ │ │ │ + ble.w 8e7de │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ adds r4, #2 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ - ldr r0, [pc, #248] @ (8d1b0 ) │ │ │ │ - vldr s16, [pc, #228] @ 8d19c │ │ │ │ + ldr r0, [pc, #248] @ (8ebdc ) │ │ │ │ + vldr s16, [pc, #228] @ 8ebc8 │ │ │ │ mla r4, r5, r3, r4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ rsb r8, r3, #0 │ │ │ │ add.w r3, r2, #1073741824 @ 0x40000000 │ │ │ │ subs r3, #1 │ │ │ │ add r0, pc │ │ │ │ add.w r4, r1, r4, lsl #3 │ │ │ │ @@ -58971,28 +61477,28 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r4 │ │ │ │ mov r4, r3 │ │ │ │ - b.n 8d124 │ │ │ │ + b.n 8eb50 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, r3 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r7, sl │ │ │ │ add.w r1, r3, r1, lsl #3 │ │ │ │ mov r3, r6 │ │ │ │ blx 58120 │ │ │ │ subs r6, #8 │ │ │ │ subs r5, #1 │ │ │ │ - beq.w 8cdb2 │ │ │ │ + beq.w 8e7de │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr.w r3, [fp] │ │ │ │ subs r2, r2, r5 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -59000,15 +61506,15 @@ │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ blx 62578 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #112] @ (8d1b4 ) │ │ │ │ + ldr r0, [pc, #112] @ (8ebe0 ) │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r7, r3, [sp, #8] │ │ │ │ movs r3, #0 │ │ │ │ @@ -59023,48 +61529,50 @@ │ │ │ │ blx 5749c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ blx 62578 │ │ │ │ ldr.w r1, [r9, #-4]! │ │ │ │ cmp r1, r5 │ │ │ │ - bne.n 8d100 │ │ │ │ + bne.n 8eb2c │ │ │ │ subs r6, #8 │ │ │ │ add r7, sl │ │ │ │ subs r5, #1 │ │ │ │ - bne.n 8d120 │ │ │ │ - b.n 8cdb2 │ │ │ │ + bne.n 8eb4c │ │ │ │ + b.n 8e7de │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 8cda4 │ │ │ │ + b.n 8e7d0 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r0 │ │ │ │ - b.n 8cda6 │ │ │ │ + b.n 8e7d2 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - add r7, sp, #248 @ 0xf8 │ │ │ │ + str r5, [sp, #264] @ 0x108 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r7, sp, #120 @ 0x78 │ │ │ │ + str r5, [sp, #136] @ 0x88 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r7, sp, #216 @ 0xd8 │ │ │ │ + str r5, [sp, #232] @ 0xe8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf1e8005f │ │ │ │ - sub.w r0, r2, #95 @ 0x5f │ │ │ │ - add r6, sp, #280 @ 0x118 │ │ │ │ + bvc.n 8eb6c │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + bvc.n 8eae4 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + str r4, [sp, #296] @ 0x128 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -0008d1b8 : │ │ │ │ +0008ebe4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3816] @ 0xee8 │ │ │ │ - ldr r5, [pc, #908] @ (8d55c ) │ │ │ │ + ldr r5, [pc, #908] @ (8ef88 ) │ │ │ │ sub sp, #236 @ 0xec │ │ │ │ - ldr r4, [pc, #908] @ (8d560 ) │ │ │ │ + ldr r4, [pc, #908] @ (8ef8c ) │ │ │ │ mov r8, r2 │ │ │ │ add r5, pc │ │ │ │ mov.w sl, #0 │ │ │ │ ldr r6, [sp, #356] @ 0x164 │ │ │ │ ldr r2, [sp, #300] @ 0x12c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ @@ -59104,221 +61612,221 @@ │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [sp, #320] @ 0x140 │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #328] @ 0x148 │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ ldr r3, [sp, #336] @ 0x150 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ - ldr r6, [pc, #804] @ (8d564 ) │ │ │ │ + ldr r6, [pc, #804] @ (8ef90 ) │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [sp, #344] @ 0x158 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #348] @ 0x15c │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ ldr r3, [sp, #352] @ 0x160 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #784] @ (8d568 ) │ │ │ │ + ldr r1, [pc, #784] @ (8ef94 ) │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r1, r6 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ orrs r3, r6 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - beq.n 8d302 │ │ │ │ + beq.n 8ed2e │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ strb r3, [r7, #0] │ │ │ │ mov r3, r0 │ │ │ │ str.w sl, [sp, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 8d34a │ │ │ │ + beq.n 8ed76 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 8d2ca │ │ │ │ + blt.n 8ecf6 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 8d38a │ │ │ │ + blt.n 8edb6 │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 8d37e │ │ │ │ + blt.n 8edaa │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.w 8d3c0 │ │ │ │ + blt.w 8edec │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ adds r0, r3, r2 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r0, r1 │ │ │ │ - bge.w 8d3cc │ │ │ │ + bge.w 8edf8 │ │ │ │ add.w r2, r2, r3, lsl #1 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, r3 │ │ │ │ - blt.w 8d3d8 │ │ │ │ + blt.w 8ee04 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n 8d2d4 │ │ │ │ + b.n 8ed00 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ movs r3, #3 │ │ │ │ mvn.w r2, #2 │ │ │ │ str r2, [r1, #0] │ │ │ │ - ldr r0, [pc, #660] @ (8d56c ) │ │ │ │ + ldr r0, [pc, #660] @ (8ef98 ) │ │ │ │ add r1, sp, #196 @ 0xc4 │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #652] @ (8d570 ) │ │ │ │ - ldr r3, [pc, #636] @ (8d560 ) │ │ │ │ + ldr r2, [pc, #652] @ (8ef9c ) │ │ │ │ + ldr r3, [pc, #636] @ (8ef8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 8dc3c │ │ │ │ + bne.w 8f668 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #236 @ 0xec │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #624] @ (8d574 ) │ │ │ │ + ldr r1, [pc, #624] @ (8efa0 ) │ │ │ │ mov r0, r7 │ │ │ │ mov.w sl, #1 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n 8d396 │ │ │ │ - ldr r1, [pc, #608] @ (8d578 ) │ │ │ │ + beq.n 8edc2 │ │ │ │ + ldr r1, [pc, #608] @ (8efa4 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n 8d3ac │ │ │ │ + beq.n 8edd8 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ - ldr r0, [pc, #596] @ (8d57c ) │ │ │ │ + ldr r0, [pc, #596] @ (8efa8 ) │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ - ldr r1, [pc, #592] @ (8d580 ) │ │ │ │ + ldr r1, [pc, #592] @ (8efac ) │ │ │ │ mov r0, r4 │ │ │ │ vmov.f32 s16, s0 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbnz r0, 8d372 │ │ │ │ + cbnz r0, 8ed9e │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n 8d2d4 │ │ │ │ - ldr r1, [pc, #568] @ (8d584 ) │ │ │ │ + b.n 8ed00 │ │ │ │ + ldr r1, [pc, #568] @ (8efb0 ) │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8d284 │ │ │ │ - ldr r1, [pc, #556] @ (8d588 ) │ │ │ │ + bne.n 8ecb0 │ │ │ │ + ldr r1, [pc, #556] @ (8efb4 ) │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8d284 │ │ │ │ + bne.n 8ecb0 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n 8d2d4 │ │ │ │ + b.n 8ed00 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ vdiv.f32 s17, s15, s16 │ │ │ │ - b.n 8d280 │ │ │ │ + b.n 8ecac │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n 8d2d4 │ │ │ │ + b.n 8ed00 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n 8d2d4 │ │ │ │ - ldr r1, [pc, #500] @ (8d58c ) │ │ │ │ + b.n 8ed00 │ │ │ │ + ldr r1, [pc, #500] @ (8efb8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ subs.w sl, r0, #0 │ │ │ │ it ne │ │ │ │ movne.w sl, #1 │ │ │ │ - b.n 8d314 │ │ │ │ - ldr r1, [pc, #480] @ (8d590 ) │ │ │ │ + b.n 8ed40 │ │ │ │ + ldr r1, [pc, #480] @ (8efbc ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ subs r3, r0, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ - b.n 8d326 │ │ │ │ + b.n 8ed52 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n 8d2d4 │ │ │ │ + b.n 8ed00 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n 8d2d4 │ │ │ │ - ldr r1, [pc, #440] @ (8d594 ) │ │ │ │ + b.n 8ed00 │ │ │ │ + ldr r1, [pc, #440] @ (8efc0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w 8d50e │ │ │ │ + beq.w 8ef3a │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ orrs.w r3, r3, sl │ │ │ │ - beq.w 8d526 │ │ │ │ + beq.w 8ef52 │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.n 8d48e │ │ │ │ + bne.n 8eeba │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 8d522 │ │ │ │ + bne.w 8ef4e │ │ │ │ ldr.w r3, [r8] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 8dc2c │ │ │ │ + ble.w 8f658 │ │ │ │ ldr r1, [sp, #168] @ 0xa8 │ │ │ │ vmov.f32 s15, s17 │ │ │ │ - vldr s13, [pc, #320] @ 8d558 │ │ │ │ + vldr s13, [pc, #320] @ 8ef84 │ │ │ │ mov r2, r1 │ │ │ │ add.w r1, r1, r3, lsl #2 │ │ │ │ vldmia r2!, {s14} │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s14, s13 │ │ │ │ it lt │ │ │ │ vmovlt.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s13, s14 │ │ │ │ cmp r1, r2 │ │ │ │ - bne.n 8d41e │ │ │ │ + bne.n 8ee4a │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w 8dc04 │ │ │ │ + bls.w 8f630 │ │ │ │ vcmpe.f32 s16, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmp.f32 s17, s13 │ │ │ │ it hi │ │ │ │ vmovhi.f32 s15, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ @@ -59328,138 +61836,138 @@ │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 8d542 │ │ │ │ + bge.n 8ef6e │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mvn.w r2, #15 │ │ │ │ movs r3, #16 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n 8d2d4 │ │ │ │ + b.n 8ed00 │ │ │ │ ldr.w r2, [r8] │ │ │ │ str r2, [sp, #196] @ 0xc4 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w 8dc12 │ │ │ │ + ble.w 8f63e │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ vmov.f32 s14, s17 │ │ │ │ - vldr s13, [pc, #180] @ 8d558 │ │ │ │ + vldr s13, [pc, #180] @ 8ef84 │ │ │ │ add.w r2, r3, r2, lsl #2 │ │ │ │ vldmia r3!, {s15} │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s15, s13 │ │ │ │ it lt │ │ │ │ vmovlt.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s13, s15 │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n 8d4a8 │ │ │ │ + bne.n 8eed4 │ │ │ │ vcmpe.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.n 8d51a │ │ │ │ + bls.n 8ef46 │ │ │ │ vcmpe.f32 s16, s14 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s17, s13 │ │ │ │ it hi │ │ │ │ vmovhi.f32 s14, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vmovlt.f32 s13, s17 │ │ │ │ vdiv.f32 s15, s14, s13 │ │ │ │ vstr s15, [sp, #220] @ 0xdc │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 8d3fc │ │ │ │ - cbnz r3, 8d522 │ │ │ │ + bne.w 8ee28 │ │ │ │ + cbnz r3, 8ef4e │ │ │ │ ldr.w r3, [r8] │ │ │ │ - b.n 8d472 │ │ │ │ + b.n 8ee9e │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.n 8d48e │ │ │ │ + bne.n 8eeba │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - b.n 8d4fe │ │ │ │ + b.n 8ef2a │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mvn.w r3, #12 │ │ │ │ str r3, [r2, #0] │ │ │ │ negs r3, r3 │ │ │ │ - b.n 8d2d4 │ │ │ │ - ldr r1, [pc, #112] @ (8d598 ) │ │ │ │ + b.n 8ed00 │ │ │ │ + ldr r1, [pc, #112] @ (8efc4 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w 8dc26 │ │ │ │ + bne.w 8f652 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n 8d2d4 │ │ │ │ + b.n 8ed00 │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r2, r1 │ │ │ │ - ble.n 8d59c │ │ │ │ + ble.n 8efc8 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mvn.w r2, #17 │ │ │ │ movs r3, #18 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n 8d2d4 │ │ │ │ + b.n 8ed00 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #56] @ 0x38 │ │ │ │ + strb r0, [r2, #20] │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #248 @ 0xf8 │ │ │ │ + ldrh r2, [r0, #50] @ 0x32 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bvs.n 8d504 │ │ │ │ + pop {r3, r4, r6, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r5, sp, #88 @ 0x58 │ │ │ │ + str r3, [sp, #232] @ 0xe8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r5, #48] @ 0x30 │ │ │ │ + strb r0, [r0, #16] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r0, sp, #40 @ 0x28 │ │ │ │ + ldrh r6, [r2, #48] @ 0x30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r0, sp, #0 │ │ │ │ + ldrh r4, [r1, #48] @ 0x30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r4, sp, #208 @ 0xd0 │ │ │ │ + str r2, [sp, #224] @ 0xe0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r4, sp, #728 @ 0x2d8 │ │ │ │ + str r2, [sp, #872] @ 0x368 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cbz r2, 8d5b8 │ │ │ │ + str r7, [sp, #824] @ 0x338 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r7, pc, #752 @ (adr r7, 8d87c ) │ │ │ │ + ldrh r0, [r1, #46] @ 0x2e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r4, sp, #104 @ 0x68 │ │ │ │ + str r2, [sp, #184] @ 0xb8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r4, sp, #16 │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r4, sp, #64 @ 0x40 │ │ │ │ + str r2, [sp, #208] @ 0xd0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r5, pc, #344 @ (adr r5, 8d6f4 ) │ │ │ │ + ldrh r2, [r3, #26] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add.w r4, fp, #1 │ │ │ │ sub.w r4, r2, r4, lsl #3 │ │ │ │ cmp r6, #0 │ │ │ │ - bne.w 8d97e │ │ │ │ + bne.w 8f3aa │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w 8d96e │ │ │ │ + beq.w 8f39a │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.w 8d7ae │ │ │ │ + bne.w 8f1da │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 8d80c │ │ │ │ + bne.w 8f238 │ │ │ │ movs r3, #49 @ 0x31 │ │ │ │ strb.w r3, [sp, #224] @ 0xe0 │ │ │ │ add r4, sp, #224 @ 0xe0 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r2, r5 │ │ │ │ ldr r6, [sp, #88] @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ @@ -59471,36 +61979,36 @@ │ │ │ │ mov r3, r9 │ │ │ │ blx 5a390 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr.w r6, [pc, #1616] @ 8dc40 │ │ │ │ + ldr.w r6, [pc, #1616] @ 8f66c │ │ │ │ ldr.w r2, [r9] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add r6, pc │ │ │ │ - ldr.w r1, [pc, #1608] @ 8dc44 │ │ │ │ + ldr.w r1, [pc, #1608] @ 8f670 │ │ │ │ mov r0, r6 │ │ │ │ add r3, r2 │ │ │ │ - ldr.w r2, [pc, #1604] @ 8dc48 │ │ │ │ + ldr.w r2, [pc, #1604] @ 8f674 │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ add r3, sp, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ vstr s0, [sp, #208] @ 0xd0 │ │ │ │ blx 5c1ec │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vmov.f32 s16, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it eq │ │ │ │ vmoveq.f32 s17, #112 @ 0x3f800000 1.0 │ │ │ │ - bne.w 8d9cc │ │ │ │ + bne.w 8f3f8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #148] @ 0x94 │ │ │ │ mov r1, r8 │ │ │ │ ldr r4, [sp, #140] @ 0x8c │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ ldr r6, [sp, #156] @ 0x9c │ │ │ │ @@ -59522,15 +62030,15 @@ │ │ │ │ ldr r6, [sp, #172] @ 0xac │ │ │ │ blx 58e28 │ │ │ │ ldr r0, [sp, #144] @ 0x90 │ │ │ │ mov r1, r8 │ │ │ │ ldr.w fp, [sp, #104] @ 0x68 │ │ │ │ str r0, [sp, #0] │ │ │ │ sub.w r4, r6, r4, lsl #3 │ │ │ │ - ldr.w r0, [pc, #1496] @ 8dc4c │ │ │ │ + ldr.w r0, [pc, #1496] @ 8f678 │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ strd r6, r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ blx 5e9dc │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ @@ -59580,86 +62088,86 @@ │ │ │ │ ldr r5, [sp, #160] @ 0xa0 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ blx 58f58 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 8d8e6 │ │ │ │ + beq.w 8f312 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 8d782 │ │ │ │ + beq.n 8f1ae │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 8d782 │ │ │ │ + ble.n 8f1ae │ │ │ │ ldr.w r5, [r8] │ │ │ │ adds r6, r3, #1 │ │ │ │ ldr r1, [sp, #168] @ 0xa8 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w lr, [sp, #156] @ 0x9c │ │ │ │ ldr r7, [sp, #184] @ 0xb8 │ │ │ │ ldr.w ip, [sp, #152] @ 0x98 │ │ │ │ mov r0, lr │ │ │ │ ldr.w r9, [sp, #168] @ 0xa8 │ │ │ │ add.w r1, r1, r5, lsl #2 │ │ │ │ cmp r5, #0 │ │ │ │ - ble.n 8d75a │ │ │ │ + ble.n 8f186 │ │ │ │ add.w r2, r4, r0, lsl #3 │ │ │ │ mov r7, r9 │ │ │ │ vldmia r7!, {s13} │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r2, #4] │ │ │ │ vldr s15, [r2] │ │ │ │ cmp r1, r7 │ │ │ │ vmul.f32 s14, s13, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r2, #4] │ │ │ │ vstr s15, [r2] │ │ │ │ - bne.n 8d734 │ │ │ │ + bne.n 8f160 │ │ │ │ adds r7, r0, r5 │ │ │ │ movs r2, #1 │ │ │ │ add.w ip, ip, #1 │ │ │ │ add r0, lr │ │ │ │ cmp ip, r6 │ │ │ │ - bne.n 8d72a │ │ │ │ - cbz r2, 8d768 │ │ │ │ + bne.n 8f156 │ │ │ │ + cbz r2, 8f194 │ │ │ │ str r7, [sp, #200] @ 0xc8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ vldr s13, [sp, #212] @ 0xd4 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ vldr s14, [r2] │ │ │ │ vdiv.f32 s15, s14, s13 │ │ │ │ vstmia r2!, {s15} │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n 8d772 │ │ │ │ + bne.n 8f19e │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ - ldr.w r0, [pc, #1224] @ 8dc50 │ │ │ │ + ldr.w r0, [pc, #1224] @ 8f67c │ │ │ │ add r0, pc │ │ │ │ vldr s16, [r3] │ │ │ │ blx 57478 │ │ │ │ vcmpe.f32 s16, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n 8d7a6 │ │ │ │ + bpl.n 8f1d2 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr.w r3, [r8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ vstr s17, [r3] │ │ │ │ - b.n 8d2e0 │ │ │ │ + b.n 8ed0c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r7, [r3, #0] │ │ │ │ str r7, [sp, #196] @ 0xc4 │ │ │ │ cmp r7, #0 │ │ │ │ - ble.w 8dbe2 │ │ │ │ + ble.w 8f60e │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 8d800 │ │ │ │ + ble.n 8f22c │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ adds r7, #1 │ │ │ │ mov r6, fp │ │ │ │ movs r0, #1 │ │ │ │ mov lr, r2 │ │ │ │ add.w r1, r2, r3, lsl #2 │ │ │ │ add.w r2, r4, r6, lsl #3 │ │ │ │ @@ -59669,49 +62177,49 @@ │ │ │ │ vldr s14, [r2, #4] │ │ │ │ vldr s15, [r2] │ │ │ │ cmp r1, ip │ │ │ │ vmul.f32 s14, s13, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r2, #4] │ │ │ │ vstr s15, [r2] │ │ │ │ - bne.n 8d7d6 │ │ │ │ + bne.n 8f202 │ │ │ │ adds r0, #1 │ │ │ │ add r6, fp │ │ │ │ cmp r0, r7 │ │ │ │ - bne.n 8d7d0 │ │ │ │ + bne.n 8f1fc │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #200] @ 0xc8 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 8d8da │ │ │ │ + beq.n 8f306 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ mov lr, r3 │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ cmp.w lr, #0 │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ add.w r3, r2, #1 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ sub.w r3, r1, r3, lsl #3 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add.w r3, r7, #1 │ │ │ │ sub.w r3, r1, r3, lsl #3 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - ble.n 8d8b6 │ │ │ │ - ldr.w fp, [pc, #1056] @ 8dc54 │ │ │ │ + ble.n 8f2e2 │ │ │ │ + ldr.w fp, [pc, #1056] @ 8f680 │ │ │ │ add r3, sp, #200 @ 0xc8 │ │ │ │ str.w sl, [sp, #180] @ 0xb4 │ │ │ │ mov r6, r2 │ │ │ │ add fp, pc │ │ │ │ movs r4, #1 │ │ │ │ mov sl, fp │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov fp, r2 │ │ │ │ str r5, [sp, #92] @ 0x5c │ │ │ │ - b.n 8d850 │ │ │ │ + b.n 8f27c │ │ │ │ ldr.w lr, [r8] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ mov r2, sl │ │ │ │ str.w sl, [sp] │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ ldr.w r1, [r9] │ │ │ │ ldr.w ip, [r3] │ │ │ │ @@ -59742,15 +62250,15 @@ │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ blx 5d9c8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add r6, fp │ │ │ │ add r7, r3 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ cmp r3, r4 │ │ │ │ - bge.n 8d84c │ │ │ │ + bge.n 8f278 │ │ │ │ ldr.w sl, [sp, #180] @ 0xb4 │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r8 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -59760,74 +62268,74 @@ │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r9 │ │ │ │ str r4, [sp, #12] │ │ │ │ blx 5ff00 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - bgt.w 8d9ea │ │ │ │ + bgt.w 8f416 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 8d5c4 │ │ │ │ + bne.w 8eff0 │ │ │ │ movs r3, #73 @ 0x49 │ │ │ │ - b.n 8d5c6 │ │ │ │ + b.n 8eff2 │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.w 8d782 │ │ │ │ + beq.w 8f1ae │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 8d782 │ │ │ │ + ble.w 8f1ae │ │ │ │ ldr.w r5, [r8] │ │ │ │ adds r6, r3, #1 │ │ │ │ ldr r1, [sp, #164] @ 0xa4 │ │ │ │ ldr.w ip, [sp, #156] @ 0x9c │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr r7, [sp, #188] @ 0xbc │ │ │ │ mov r0, ip │ │ │ │ ldr.w lr, [sp, #164] @ 0xa4 │ │ │ │ add.w r1, r1, r5, lsl #2 │ │ │ │ cmp r5, #0 │ │ │ │ - ble.n 8d944 │ │ │ │ + ble.n 8f370 │ │ │ │ add.w r2, r4, r0, lsl #3 │ │ │ │ mov r7, lr │ │ │ │ vldmia r7!, {s13} │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r2, #4] │ │ │ │ vldr s15, [r2] │ │ │ │ cmp r1, r7 │ │ │ │ vmul.f32 s14, s13, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r2, #4] │ │ │ │ vstr s15, [r2] │ │ │ │ - bne.n 8d91e │ │ │ │ + bne.n 8f34a │ │ │ │ adds r7, r0, r5 │ │ │ │ movs r2, #1 │ │ │ │ add.w sl, sl, #1 │ │ │ │ add r0, ip │ │ │ │ cmp sl, r6 │ │ │ │ - bne.n 8d914 │ │ │ │ - cbz r2, 8d952 │ │ │ │ + bne.n 8f340 │ │ │ │ + cbz r2, 8f37e │ │ │ │ str r7, [sp, #200] @ 0xc8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ vldr s13, [sp, #220] @ 0xdc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ vldr s14, [r2] │ │ │ │ vdiv.f32 s15, s14, s13 │ │ │ │ vstmia r2!, {s15} │ │ │ │ cmp r3, r2 │ │ │ │ - bne.n 8d95c │ │ │ │ - b.n 8d782 │ │ │ │ + bne.n 8f388 │ │ │ │ + b.n 8f1ae │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 8daea │ │ │ │ + bne.w 8f516 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 8d8e2 │ │ │ │ - b.n 8d80c │ │ │ │ + beq.n 8f30e │ │ │ │ + b.n 8f238 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ add r6, sp, #220 @ 0xdc │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -59845,35 +62353,35 @@ │ │ │ │ add r3, sp, #212 @ 0xd4 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, r9 │ │ │ │ blx 646f0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 8db3e │ │ │ │ + beq.w 8f56a │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 8dae2 │ │ │ │ + beq.w 8f50e │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.w 8d7ae │ │ │ │ + bne.w 8f1da │ │ │ │ ldr.w r3, [r8] │ │ │ │ - b.n 8d80c │ │ │ │ + b.n 8f238 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r9 │ │ │ │ blx 5a390 │ │ │ │ vdiv.f32 s17, s0, s16 │ │ │ │ - b.n 8d630 │ │ │ │ + b.n 8f05c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #124] @ 0x7c │ │ │ │ movs r6, #1 │ │ │ │ ldr.w r0, [r9] │ │ │ │ str r3, [sp, #208] @ 0xd0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -59894,15 +62402,15 @@ │ │ │ │ sub.w fp, fp, r8 │ │ │ │ it lt │ │ │ │ movlt r4, #1 │ │ │ │ cmp fp, r3 │ │ │ │ it ge │ │ │ │ movge fp, r3 │ │ │ │ cmp fp, r4 │ │ │ │ - blt.n 8da6e │ │ │ │ + blt.n 8f49a │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add.w sl, r6, r4 │ │ │ │ vldr s16, [sp, #208] @ 0xd0 │ │ │ │ add.w sl, r3, sl, lsl #3 │ │ │ │ mov r0, sl │ │ │ │ adds r4, #1 │ │ │ │ blx 65ce8 │ │ │ │ @@ -59910,24 +62418,24 @@ │ │ │ │ add.w sl, sl, #8 │ │ │ │ vcmpe.f32 s0, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s16, s0 │ │ │ │ cmp fp, r4 │ │ │ │ vstr s16, [sp, #208] @ 0xd0 │ │ │ │ - bge.n 8da3e │ │ │ │ + bge.n 8f46a │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr.w r0, [r9] │ │ │ │ ldr r1, [sp, #196] @ 0xc4 │ │ │ │ add r2, r0 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ add.w r8, r8, #1 │ │ │ │ cmp r8, r1 │ │ │ │ add r6, r3 │ │ │ │ - ble.n 8da06 │ │ │ │ + ble.n 8f432 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adds r1, r2, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ @@ -59943,17 +62451,17 @@ │ │ │ │ cmp r0, r2 │ │ │ │ it ge │ │ │ │ movge r0, r2 │ │ │ │ add r2, sp, #196 @ 0xc4 │ │ │ │ add.w r4, r1, r4, lsl #3 │ │ │ │ str r2, [sp, #0] │ │ │ │ str r0, [sp, #196] @ 0xc4 │ │ │ │ - ldr r2, [pc, #428] @ (8dc58 ) │ │ │ │ - ldr r1, [pc, #428] @ (8dc5c ) │ │ │ │ - ldr r0, [pc, #432] @ (8dc60 ) │ │ │ │ + ldr r2, [pc, #428] @ (8f684 ) │ │ │ │ + ldr r1, [pc, #428] @ (8f688 ) │ │ │ │ + ldr r0, [pc, #432] @ (8f68c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ blx 5c1ec │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ @@ -59962,26 +62470,26 @@ │ │ │ │ itet ne │ │ │ │ vldrne s14, [sp, #208] @ 0xd0 │ │ │ │ vmoveq.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ vdivne.f32 s15, s14, s0 │ │ │ │ vstr s15, [r2] │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.w 8d2e0 │ │ │ │ + b.w 8ed0c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 8d9c6 │ │ │ │ + beq.w 8f3f2 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r7, [r3, #0] │ │ │ │ str r7, [sp, #196] @ 0xc4 │ │ │ │ cmp r7, #0 │ │ │ │ - ble.n 8dbee │ │ │ │ + ble.n 8f61a │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 8db38 │ │ │ │ + ble.n 8f564 │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ mov r6, fp │ │ │ │ movs r0, #1 │ │ │ │ mov lr, r2 │ │ │ │ add.w r1, r2, r3, lsl #2 │ │ │ │ add.w r2, r4, r6, lsl #3 │ │ │ │ mov ip, lr │ │ │ │ @@ -59990,22 +62498,22 @@ │ │ │ │ vldr s14, [r2, #4] │ │ │ │ vldr s15, [r2] │ │ │ │ cmp r1, ip │ │ │ │ vmul.f32 s14, s13, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r2, #4] │ │ │ │ vstr s15, [r2] │ │ │ │ - bne.n 8db0e │ │ │ │ + bne.n 8f53a │ │ │ │ adds r0, #1 │ │ │ │ add r6, fp │ │ │ │ cmp r0, r7 │ │ │ │ - ble.n 8db08 │ │ │ │ + ble.n 8f534 │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #152] @ 0x98 │ │ │ │ - b.n 8d804 │ │ │ │ + b.n 8f230 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, r3, [sp, #16] │ │ │ │ @@ -60017,640 +62525,276 @@ │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r9 │ │ │ │ str r7, [sp, #28] │ │ │ │ blx 67514 │ │ │ │ - ldr r1, [pc, #248] @ (8dc64 ) │ │ │ │ + ldr r1, [pc, #248] @ (8f690 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 8dbcc │ │ │ │ - ldr r1, [pc, #240] @ (8dc68 ) │ │ │ │ + cbz r0, 8f5f8 │ │ │ │ + ldr r1, [pc, #240] @ (8f694 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 8dbb4 │ │ │ │ + cbz r0, 8f5e0 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ - cbz r3, 8dba0 │ │ │ │ + cbz r3, 8f5cc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.w 8d9c6 │ │ │ │ + beq.w 8f3f2 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r7, [r3, #0] │ │ │ │ str r7, [sp, #196] @ 0xc4 │ │ │ │ cmp r7, #0 │ │ │ │ - bgt.w 8d7ba │ │ │ │ - b.n 8d9c6 │ │ │ │ + bgt.w 8f1e6 │ │ │ │ + b.n 8f3f2 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r7, [r3, #0] │ │ │ │ str r7, [sp, #196] @ 0xc4 │ │ │ │ cmp r7, #0 │ │ │ │ - bgt.n 8daf4 │ │ │ │ + bgt.n 8f520 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str r2, [sp, #152] @ 0x98 │ │ │ │ - b.n 8d80c │ │ │ │ - ldr r1, [pc, #180] @ (8dc6c ) │ │ │ │ + b.n 8f238 │ │ │ │ + ldr r1, [pc, #180] @ (8f698 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ str r0, [sp, #152] @ 0x98 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8db82 │ │ │ │ + bne.n 8f5ae │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 8db8a │ │ │ │ - b.n 8d9c6 │ │ │ │ - ldr r1, [pc, #160] @ (8dc70 ) │ │ │ │ + bne.n 8f5b6 │ │ │ │ + b.n 8f3f2 │ │ │ │ + ldr r1, [pc, #160] @ (8f69c ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ subs.w sl, r0, #0 │ │ │ │ it ne │ │ │ │ movne.w sl, #1 │ │ │ │ - b.n 8db76 │ │ │ │ + b.n 8f5a2 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ - cbnz r3, 8dbfa │ │ │ │ + cbnz r3, 8f626 │ │ │ │ movs r3, #49 @ 0x31 │ │ │ │ mov.w sl, #1 │ │ │ │ - b.n 8d5c6 │ │ │ │ + b.n 8eff2 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 8dbaa │ │ │ │ + bne.n 8f5d6 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ - b.n 8d8e2 │ │ │ │ + b.n 8f30e │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w sl, #1 │ │ │ │ - b.n 8d80c │ │ │ │ + b.n 8f238 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mvn.w r2, #13 │ │ │ │ movs r3, #14 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.w 8d2d4 │ │ │ │ + b.w 8ed00 │ │ │ │ vcmpe.f32 s17, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w 8d51a │ │ │ │ + bls.w 8ef46 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ - b.n 8d514 │ │ │ │ + b.n 8ef40 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - b.n 8d506 │ │ │ │ + b.n 8ef32 │ │ │ │ vcmpe.f32 s17, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.n 8dc04 │ │ │ │ + bls.n 8f630 │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - b.n 8d46e │ │ │ │ + b.n 8ee9a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r2, sp, #0 │ │ │ │ + str r0, [sp, #144] @ 0x90 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r7, [pc, #176] @ (8dcf8 ) │ │ │ │ + adds r5, #48 @ 0x30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r4, pc, #464 @ (adr r4, 8de1c ) │ │ │ │ + ldrh r0, [r7, #18] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r1, sp, #512 @ 0x200 │ │ │ │ + ldrh r0, [r7, #58] @ 0x3a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r0, sp, #288 @ 0x120 │ │ │ │ + ldrh r4, [r2, #50] @ 0x32 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bics.w r0, sl, pc, lsr #1 │ │ │ │ - ldr r7, [sp, #832] @ 0x340 │ │ │ │ + beq.n 8f6b8 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + strh r4, [r2, #46] @ 0x2e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [pc, #520] @ (8de68 ) │ │ │ │ + adds r0, #134 @ 0x86 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r5, pc, #264 @ (adr r5, 8dd6c ) │ │ │ │ + ldrh r6, [r4, #26] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r7, [sp, #664] @ 0x298 │ │ │ │ + strh r2, [r6, #44] @ 0x2c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r7, [sp, #632] @ 0x278 │ │ │ │ + strh r2, [r5, #44] @ 0x2c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r3, pc, #1008 @ (adr r3, 8e060 ) │ │ │ │ + ldrh r0, [r2, #16] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r3, pc, #912 @ (adr r3, 8e004 ) │ │ │ │ + ldrh r0, [r7, #14] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -0008dc74 : │ │ │ │ +0008f6a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ + vpush {d8-d12} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ - sub sp, #68 @ 0x44 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r3, [pc, #828] @ (8dfcc ) │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r1, [pc, #828] @ (8dfd0 ) │ │ │ │ - mov r4, r0 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r2, [pc, #824] @ (8dfd4 ) │ │ │ │ - add r1, pc │ │ │ │ - ldr r7, [sp, #128] @ 0x80 │ │ │ │ - add r2, pc │ │ │ │ - ldr.w r8, [sp, #132] @ 0x84 │ │ │ │ - ldr.w sl, [sp, #112] @ 0x70 │ │ │ │ - ldr.w fp, [sp, #124] @ 0x7c │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr.w r9, [r7] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #784] @ (8dfd8 ) │ │ │ │ - mov r3, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - mov r6, r3 │ │ │ │ + str.w r0, [ip, #3744] @ 0xea0 │ │ │ │ + ldr.w r5, [pc, #1536] @ 8fcb8 │ │ │ │ + sub sp, #276 @ 0x114 │ │ │ │ + ldr.w r4, [pc, #1536] @ 8fcbc │ │ │ │ + mov r8, r1 │ │ │ │ + add r5, pc │ │ │ │ + mov sl, r2 │ │ │ │ + ldr r7, [sp, #384] @ 0x180 │ │ │ │ + mov fp, r3 │ │ │ │ + ldr r6, [sp, #368] @ 0x170 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r0 │ │ │ │ + ldr.w r9, [sp, #380] @ 0x17c │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #268] @ 0x10c │ │ │ │ + mov.w r4, #0 │ │ │ │ + ldr r4, [sp, #376] @ 0x178 │ │ │ │ + str r4, [sp, #172] @ 0xac │ │ │ │ + str r1, [sp, #84] @ 0x54 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #120] @ 0x78 │ │ │ │ + ldr r4, [r7, #0] │ │ │ │ + str r4, [sp, #124] @ 0x7c │ │ │ │ + ldr r4, [sp, #356] @ 0x164 │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + str r2, [sp, #108] @ 0x6c │ │ │ │ + str r4, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [sp, #392] @ 0x188 │ │ │ │ + ldr r4, [sp, #360] @ 0x168 │ │ │ │ + str r1, [sp, #116] @ 0x74 │ │ │ │ + str r4, [sp, #48] @ 0x30 │ │ │ │ + ldr.w r1, [pc, #1476] @ 8fcc0 │ │ │ │ + ldr r4, [sp, #364] @ 0x16c │ │ │ │ + str r7, [sp, #132] @ 0x84 │ │ │ │ add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #772] @ (8dfdc ) │ │ │ │ + ldr r7, [sp, #352] @ 0x160 │ │ │ │ + str r4, [sp, #168] @ 0xa8 │ │ │ │ + ldr r4, [sp, #372] @ 0x174 │ │ │ │ + str r2, [sp, #136] @ 0x88 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ movs r3, #0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ + str r6, [sp, #128] @ 0x80 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + str r7, [sp, #104] @ 0x68 │ │ │ │ + str r4, [sp, #32] │ │ │ │ + ldr r4, [sp, #388] @ 0x184 │ │ │ │ + str r4, [sp, #92] @ 0x5c │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r1, [pc, #1444] @ 8fcc4 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - mov r0, r4 │ │ │ │ - str.w r3, [r8] │ │ │ │ blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n 8dd7c │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - orrs r3, r6 │ │ │ │ - bne.n 8dd28 │ │ │ │ + orrs r0, r4 │ │ │ │ + beq.n 8f7c6 │ │ │ │ + ldr.w r1, [r8] │ │ │ │ + str r1, [sp, #100] @ 0x64 │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 8f788 │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 8f7d6 │ │ │ │ + ldr.w r1, [fp] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 8f7ce │ │ │ │ + ldr r5, [r7, #0] │ │ │ │ + cmp r5, #0 │ │ │ │ + blt.n 8f7de │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.n 8f7e6 │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n 8f7f2 │ │ │ │ + ldr r3, [sp, #172] @ 0xac │ │ │ │ + cmp r1, #1 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + mov r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r0, r3 │ │ │ │ + blt.w 90ea0 │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r5, #0 │ │ │ │ + beq.n 8f7fa │ │ │ │ + ldr r0, [sp, #100] @ 0x64 │ │ │ │ + cmp r0, #1 │ │ │ │ + it lt │ │ │ │ + movlt r0, #1 │ │ │ │ + cmp r0, r3 │ │ │ │ + ble.n 8f7fe │ │ │ │ + mvn.w r2, #12 │ │ │ │ + movs r3, #13 │ │ │ │ + b.n 8f78e │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #740] @ (8dfe0 ) │ │ │ │ - add r1, sp, #52 @ 0x34 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r1, [sp, #136] @ 0x88 │ │ │ │ + str r2, [r1, #0] │ │ │ │ + ldr.w r0, [pc, #1332] @ 8fcc8 │ │ │ │ + add r1, sp, #188 @ 0xbc │ │ │ │ + str r3, [sp, #188] @ 0xbc │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #732] @ (8dfe4 ) │ │ │ │ - ldr r3, [pc, #704] @ (8dfcc ) │ │ │ │ + ldr.w r2, [pc, #1320] @ 8fccc │ │ │ │ + ldr.w r3, [pc, #1300] @ 8fcbc │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #268] @ 0x10c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 8dfc4 │ │ │ │ + bne.w 90f0a │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #68 @ 0x44 │ │ │ │ - vpop {d8} │ │ │ │ + add sp, #276 @ 0x114 │ │ │ │ + vpop {d8-d12} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 8ddae │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n 8dd74 │ │ │ │ - cmp r2, #1 │ │ │ │ - mov r0, r2 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 8f78e │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 8f78e │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 8f78e │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 8f78e │ │ │ │ + ldr r0, [sp, #100] @ 0x64 │ │ │ │ + cmp r0, #1 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ - cmp r3, r0 │ │ │ │ - bgt.n 8dd74 │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - it ge │ │ │ │ - movge r3, r2 │ │ │ │ - cmp r2, r1 │ │ │ │ - it ge │ │ │ │ - cmpge r1, r3 │ │ │ │ - itt lt │ │ │ │ - mvnlt.w r2, #4 │ │ │ │ - movlt r3, #5 │ │ │ │ - blt.n 8dcf6 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.w 8dfbc │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ cmp r0, r3 │ │ │ │ - ble.n 8ddb6 │ │ │ │ + ble.n 8f75a │ │ │ │ mvn.w r2, #8 │ │ │ │ movs r3, #9 │ │ │ │ - b.n 8dcf6 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 8dcf6 │ │ │ │ - ldr r1, [pc, #616] @ (8dfe8 ) │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 8dcea │ │ │ │ - ldr r1, [pc, #608] @ (8dfec ) │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 8dcea │ │ │ │ - ldr r1, [pc, #596] @ (8dff0 ) │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 8dcea │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 8dcf6 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 8dcf6 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 8dfc8 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n 8dd06 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.n 8dd06 │ │ │ │ - ldr r1, [pc, #552] @ (8dff4 ) │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 8dd06 │ │ │ │ - add.w r3, r9, #1 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - sub.w r3, fp, r3, lsl #3 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - subs r1, #4 │ │ │ │ - str r1, [sp, #32] │ │ │ │ - cmp r2, r3 │ │ │ │ - beq.n 8dec2 │ │ │ │ - ldr r1, [pc, #516] @ (8dff8 ) │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w 8df40 │ │ │ │ - cbz r6, 8de58 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - ldr.w r8, [r5] │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - cmp r3, r8 │ │ │ │ - blt.n 8de58 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - add.w r3, r8, #1073741824 @ 0x40000000 │ │ │ │ - subs r3, #1 │ │ │ │ - str r5, [sp, #44] @ 0x2c │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ - add.w fp, r2, r3, lsl #2 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - add.w r2, r9, r8 │ │ │ │ - strd r9, r4, [sp, #36] @ 0x24 │ │ │ │ - add.w r2, r3, r2, lsl #3 │ │ │ │ - add r3, sp, #56 @ 0x38 │ │ │ │ - mov r4, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - ldr.w r3, [fp], #4 │ │ │ │ - mov r2, r4 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - mov r1, r9 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r0, r5 │ │ │ │ - blx 61414 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - adds r4, #8 │ │ │ │ - cmp r3, r8 │ │ │ │ - bge.n 8de34 │ │ │ │ - ldrd r9, r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r5, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cbz r3, 8dec2 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - ldr.w r8, [r5] │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - cmp r3, r8 │ │ │ │ - blt.n 8dec2 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - add.w fp, r8, #1073741824 @ 0x40000000 │ │ │ │ - add.w fp, fp, #4294967295 @ 0xffffffff │ │ │ │ - add.w r2, r9, r8 │ │ │ │ - str r5, [sp, #40] @ 0x28 │ │ │ │ - vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ - add.w fp, r3, fp, lsl #2 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ - str.w r9, [sp, #20] │ │ │ │ - add.w r2, r3, r2, lsl #3 │ │ │ │ - add r3, sp, #56 @ 0x38 │ │ │ │ - str r4, [sp, #36] @ 0x24 │ │ │ │ - mov r9, r3 │ │ │ │ - mov r4, r2 │ │ │ │ - vldmia fp!, {s14} │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r4 │ │ │ │ - mov r1, r9 │ │ │ │ - mov r0, r5 │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - vdiv.f32 s15, s16, s14 │ │ │ │ - adds r4, #8 │ │ │ │ - vstr s15, [sp, #56] @ 0x38 │ │ │ │ - blx 61414 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - cmp r3, r8 │ │ │ │ - bge.n 8de96 │ │ │ │ - ldr.w r9, [sp, #20] │ │ │ │ - ldrd r4, r5, [sp, #36] @ 0x24 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r1, [pc, #308] @ (8dffc ) │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbz r0, 8df30 │ │ │ │ - cmp r6, #0 │ │ │ │ - beq.n 8df52 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n 8df52 │ │ │ │ - ldrd r6, r8, [sp, #28] │ │ │ │ - movs r4, #1 │ │ │ │ - ldr.w fp, [sp, #24] │ │ │ │ - b.n 8df1c │ │ │ │ - subs r1, r1, r4 │ │ │ │ - add.w r3, r8, r1, lsl #2 │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - cmp r1, r3 │ │ │ │ - beq.n 8df16 │ │ │ │ - add r3, r9 │ │ │ │ - add r1, r9 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r0, fp │ │ │ │ - add.w r3, r6, r3, lsl #3 │ │ │ │ - add.w r1, r6, r1, lsl #3 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - blx 58120 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - adds r4, #1 │ │ │ │ - cmp r4, r2 │ │ │ │ - bgt.n 8df52 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - cmp r1, r4 │ │ │ │ - bgt.n 8dee8 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - cmp r3, r4 │ │ │ │ - it lt │ │ │ │ - movlt r1, r4 │ │ │ │ - blt.n 8deea │ │ │ │ - b.n 8df16 │ │ │ │ - ldr r1, [pc, #204] @ (8e000 ) │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 8dece │ │ │ │ - b.n 8dd06 │ │ │ │ - ldr r1, [pc, #192] @ (8e004 ) │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w 8de00 │ │ │ │ - b.n 8dec2 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 8dd06 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.w 8dd06 │ │ │ │ - ldrd r6, r8, [sp, #28] │ │ │ │ - movs r4, #1 │ │ │ │ - ldr.w fp, [sp, #24] │ │ │ │ - b.n 8dfa8 │ │ │ │ - subs r1, r1, r4 │ │ │ │ - add.w r3, r8, r1, lsl #2 │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - cmp r1, r3 │ │ │ │ - beq.n 8dfa0 │ │ │ │ - add r3, r9 │ │ │ │ - add r1, r9 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r0, fp │ │ │ │ - add.w r3, r6, r3, lsl #3 │ │ │ │ - add.w r1, r6, r1, lsl #3 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - blx 58120 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - adds r4, #1 │ │ │ │ - cmp r4, r2 │ │ │ │ - bgt.w 8dd06 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - cmp r1, r4 │ │ │ │ - bgt.n 8df72 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - cmp r3, r4 │ │ │ │ - it lt │ │ │ │ - movlt r1, r4 │ │ │ │ - blt.n 8df74 │ │ │ │ - b.n 8dfa0 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n 8dcf6 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 8dcfa │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldr r6, [sp, #488] @ 0x1e8 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - strh r2, [r6, #34] @ 0x22 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldr r5, [sp, #664] @ 0x298 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - add r3, pc, #16 @ (adr r3, 8dff4 ) │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - strh r6, [r0, #32] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldr r5, [sp, #48] @ 0x30 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldr r4, [sp, #936] @ 0x3a8 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - add r2, pc, #96 @ (adr r2, 8e054 ) │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldr r4, [sp, #720] @ 0x2d0 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldr r4, [sp, #528] @ 0x210 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldr r3, [sp, #792] @ 0x318 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - add r0, pc, #512 @ (adr r0, 8e204 ) │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - add r0, pc, #448 @ (adr r0, 8e1c8 ) │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - │ │ │ │ -0008e008 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d12} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3744] @ 0xea0 │ │ │ │ - ldr.w r5, [pc, #1536] @ 8e620 │ │ │ │ - sub sp, #276 @ 0x114 │ │ │ │ - ldr.w r4, [pc, #1536] @ 8e624 │ │ │ │ - mov r8, r1 │ │ │ │ - add r5, pc │ │ │ │ - mov sl, r2 │ │ │ │ - ldr r7, [sp, #384] @ 0x180 │ │ │ │ - mov fp, r3 │ │ │ │ - ldr r6, [sp, #368] @ 0x170 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r0 │ │ │ │ - ldr.w r9, [sp, #380] @ 0x17c │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #268] @ 0x10c │ │ │ │ - mov.w r4, #0 │ │ │ │ - ldr r4, [sp, #376] @ 0x178 │ │ │ │ - str r4, [sp, #172] @ 0xac │ │ │ │ - str r1, [sp, #84] @ 0x54 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #120] @ 0x78 │ │ │ │ - ldr r4, [r7, #0] │ │ │ │ - str r4, [sp, #124] @ 0x7c │ │ │ │ - ldr r4, [sp, #356] @ 0x164 │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - str r2, [sp, #108] @ 0x6c │ │ │ │ - str r4, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [sp, #392] @ 0x188 │ │ │ │ - ldr r4, [sp, #360] @ 0x168 │ │ │ │ - str r1, [sp, #116] @ 0x74 │ │ │ │ - str r4, [sp, #48] @ 0x30 │ │ │ │ - ldr.w r1, [pc, #1476] @ 8e628 │ │ │ │ - ldr r4, [sp, #364] @ 0x16c │ │ │ │ - str r7, [sp, #132] @ 0x84 │ │ │ │ - add r1, pc │ │ │ │ - ldr r7, [sp, #352] @ 0x160 │ │ │ │ - str r4, [sp, #168] @ 0xa8 │ │ │ │ - ldr r4, [sp, #372] @ 0x174 │ │ │ │ - str r2, [sp, #136] @ 0x88 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - movs r3, #0 │ │ │ │ - str r6, [sp, #128] @ 0x80 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - str r7, [sp, #104] @ 0x68 │ │ │ │ - str r4, [sp, #32] │ │ │ │ - ldr r4, [sp, #388] @ 0x184 │ │ │ │ - str r4, [sp, #92] @ 0x5c │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r1, [pc, #1444] @ 8e62c │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - orrs r0, r4 │ │ │ │ - beq.n 8e12e │ │ │ │ - ldr.w r1, [r8] │ │ │ │ - str r1, [sp, #100] @ 0x64 │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 8e0f0 │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 8e13e │ │ │ │ - ldr.w r1, [fp] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 8e136 │ │ │ │ - ldr r5, [r7, #0] │ │ │ │ - cmp r5, #0 │ │ │ │ - blt.n 8e146 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.n 8e14e │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n 8e15a │ │ │ │ - ldr r3, [sp, #172] @ 0xac │ │ │ │ - cmp r1, #1 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - mov r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - blt.w 8f808 │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r5, #0 │ │ │ │ - beq.n 8e162 │ │ │ │ - ldr r0, [sp, #100] @ 0x64 │ │ │ │ - cmp r0, #1 │ │ │ │ - it lt │ │ │ │ - movlt r0, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - ble.n 8e166 │ │ │ │ - mvn.w r2, #12 │ │ │ │ - movs r3, #13 │ │ │ │ - b.n 8e0f6 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r1, [sp, #136] @ 0x88 │ │ │ │ - str r2, [r1, #0] │ │ │ │ - ldr.w r0, [pc, #1332] @ 8e630 │ │ │ │ - add r1, sp, #188 @ 0xbc │ │ │ │ - str r3, [sp, #188] @ 0xbc │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr.w r2, [pc, #1320] @ 8e634 │ │ │ │ - ldr.w r3, [pc, #1300] @ 8e624 │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #268] @ 0x10c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 8f872 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #276 @ 0x114 │ │ │ │ - vpop {d8-d12} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 8e0f6 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 8e0f6 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 8e0f6 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 8e0f6 │ │ │ │ - ldr r0, [sp, #100] @ 0x64 │ │ │ │ - cmp r0, #1 │ │ │ │ - it lt │ │ │ │ - movlt r0, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - ble.n 8e0c2 │ │ │ │ - mvn.w r2, #8 │ │ │ │ - movs r3, #9 │ │ │ │ - b.n 8e0f6 │ │ │ │ + b.n 8f78e │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 8e0e8 │ │ │ │ + ble.n 8f780 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 8f86c │ │ │ │ + bne.w 90f04 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n 8e108 │ │ │ │ + beq.n 8f7a0 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ cmp r0, #1 │ │ │ │ ldr r6, [sp, #168] @ 0xa8 │ │ │ │ add.w r3, r3, #1 │ │ │ │ sub.w r3, r6, r3, lsl #3 │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ @@ -60661,47 +62805,47 @@ │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ add.w r3, r3, #1 │ │ │ │ sub.w r3, r9, r3, lsl #3 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ sub.w r3, r3, #4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - beq.w 8f7c2 │ │ │ │ - cbnz r2, 8e1b4 │ │ │ │ + beq.w 90e5a │ │ │ │ + cbnz r2, 8f84c │ │ │ │ cmp r1, #0 │ │ │ │ - beq.w 8f7c8 │ │ │ │ + beq.w 90e60 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ subs r3, #1 │ │ │ │ - ldr.w r0, [pc, #1148] @ 8e638 │ │ │ │ + ldr.w r0, [pc, #1148] @ 8fcd0 │ │ │ │ subs r2, #4 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ subs r2, #4 │ │ │ │ str r2, [sp, #152] @ 0x98 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r2, [sp, #140] @ 0x8c │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ blx 57478 │ │ │ │ - ldr.w r0, [pc, #1120] @ 8e63c │ │ │ │ + ldr.w r0, [pc, #1120] @ 8fcd4 │ │ │ │ vmov.f32 s20, s0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s16, s0 │ │ │ │ cmp r4, #0 │ │ │ │ - beq.n 8e2da │ │ │ │ + beq.n 8f972 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 8e272 │ │ │ │ + ble.n 8f90a │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ movs r5, #1 │ │ │ │ ldr.w sl, [sp, #48] @ 0x30 │ │ │ │ add.w fp, sp, #216 @ 0xd8 │ │ │ │ add.w r7, r3, #1073741824 @ 0x40000000 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ subs r7, #1 │ │ │ │ @@ -60734,76 +62878,76 @@ │ │ │ │ cmp r3, r5 │ │ │ │ vstmia r9!, {s15} │ │ │ │ vldmia r4!, {s15} │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s15, [r4, #-4] │ │ │ │ vstmia r8!, {s13} │ │ │ │ vstmia r7!, {s14} │ │ │ │ - bge.n 8e228 │ │ │ │ + bge.n 8f8c0 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 8e2a6 │ │ │ │ + ble.n 8f93e │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr r1, [pc, #944] @ (8e640 ) │ │ │ │ - ldr r0, [pc, #944] @ (8e644 ) │ │ │ │ + ldr r1, [pc, #944] @ (8fcd8 ) │ │ │ │ + ldr r0, [pc, #944] @ (8fcdc ) │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ - ldr r2, [pc, #944] @ (8e648 ) │ │ │ │ + ldr r2, [pc, #944] @ (8fce0 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ blx 6654c │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 8e2da │ │ │ │ + ble.n 8f972 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ strd r2, r3, [sp] │ │ │ │ str.w r9, [sp, #12] │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - ldr r1, [pc, #904] @ (8e64c ) │ │ │ │ - ldr r0, [pc, #904] @ (8e650 ) │ │ │ │ + ldr r1, [pc, #904] @ (8fce4 ) │ │ │ │ + ldr r0, [pc, #904] @ (8fce8 ) │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ - ldr r2, [pc, #904] @ (8e654 ) │ │ │ │ + ldr r2, [pc, #904] @ (8fcec ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ blx 6654c │ │ │ │ vcvt.f64.f32 d7, s20 │ │ │ │ - ldr r1, [pc, #888] @ (8e658 ) │ │ │ │ + ldr r1, [pc, #888] @ (8fcf0 ) │ │ │ │ add r0, sp, #256 @ 0x100 │ │ │ │ add r1, pc │ │ │ │ vstr d7, [sp, #256] @ 0x100 │ │ │ │ blx 63fb4 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s15, [pc, #804] @ 8e618 │ │ │ │ + vldr s15, [pc, #804] @ 8fcb0 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ itt ge │ │ │ │ vmovge.f32 s0, s15 │ │ │ │ vmovge.f32 s22, s0 │ │ │ │ - bge.n 8e31a │ │ │ │ + bge.n 8f9b2 │ │ │ │ vmov.f32 s22, #36 @ 0x41200000 10.0 │ │ │ │ vcmpe.f32 s0, s22 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s22, s0 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ vmul.f32 s22, s22, s20 │ │ │ │ @@ -60812,77 +62956,77 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16672 @ 0x4120 │ │ │ │ subs r0, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [sp, #192] @ 0xc0 │ │ │ │ - ble.w 8f7f2 │ │ │ │ + ble.w 90e8a │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ lsls r2, r2, #2 │ │ │ │ - vldr s13, [pc, #732] @ 8e61c │ │ │ │ + vldr s13, [pc, #732] @ 8fcb4 │ │ │ │ mov r3, r1 │ │ │ │ adds r1, r2, r1 │ │ │ │ - b.n 8e34c │ │ │ │ + b.n 8f9e4 │ │ │ │ vmov.f32 s13, s15 │ │ │ │ vldmia r3!, {s14} │ │ │ │ vcmpe.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite lt │ │ │ │ vneglt.f32 s15, s14 │ │ │ │ vmovge.f32 s15, s14 │ │ │ │ vcmp.f32 s15, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ls │ │ │ │ vmovls.f32 s15, s13 │ │ │ │ cmp r1, r3 │ │ │ │ - bne.n 8e348 │ │ │ │ + bne.n 8f9e0 │ │ │ │ str r0, [sp, #188] @ 0xbc │ │ │ │ vstr s13, [sp, #196] @ 0xc4 │ │ │ │ vstr s14, [sp, #192] @ 0xc0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w 8f852 │ │ │ │ + beq.w 90eea │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ subs r2, #4 │ │ │ │ add r2, r3 │ │ │ │ - b.n 8e390 │ │ │ │ + b.n 8fa28 │ │ │ │ vmov.f32 s15, s14 │ │ │ │ vldmia r3!, {s13} │ │ │ │ vcmpe.f32 s13, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite lt │ │ │ │ vneglt.f32 s14, s13 │ │ │ │ vmovge.f32 s14, s13 │ │ │ │ vcmp.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ls │ │ │ │ vmovls.f32 s14, s15 │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n 8e38c │ │ │ │ + bne.n 8fa24 │ │ │ │ vstr s15, [sp, #196] @ 0xc4 │ │ │ │ vstr s13, [sp, #192] @ 0xc0 │ │ │ │ vcmpe.f32 s22, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w 8f718 │ │ │ │ + blt.w 90db0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ vldr s19, [r3] │ │ │ │ vcmpe.f32 s19, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s14, s19 │ │ │ │ - blt.w 8f750 │ │ │ │ + blt.w 90de8 │ │ │ │ vcmp.f32 s19, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w 8f74c │ │ │ │ + bne.w 90de4 │ │ │ │ vldr s15, [sp, #28] │ │ │ │ vcvt.f32.s32 s0, s15 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 8f85a │ │ │ │ + bmi.w 90ef2 │ │ │ │ vsqrt.f64 d5, d0 │ │ │ │ vmov r3, s15 │ │ │ │ vcvt.f64.f32 d6, s19 │ │ │ │ mul.w r3, r3, r3 │ │ │ │ movs r2, #6 │ │ │ │ vdiv.f64 d7, d6, d5 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ @@ -60897,18 +63041,18 @@ │ │ │ │ ite lt │ │ │ │ vmovlt.f32 s16, s13 │ │ │ │ vmovge.f32 s16, s14 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ vstr s14, [sp, #192] @ 0xc0 │ │ │ │ cmp r3, #1 │ │ │ │ vstr s13, [sp, #196] @ 0xc4 │ │ │ │ - ble.w 8f828 │ │ │ │ + ble.w 90ec0 │ │ │ │ vcmpe.f32 s22, #0.0 │ │ │ │ vneg.f32 s23, s22 │ │ │ │ - vldr s19, [pc, #440] @ 8e61c │ │ │ │ + vldr s19, [pc, #440] @ 8fcb4 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r8, #4294967295 @ 0xffffffff │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ strd r8, r8, [sp, #32] │ │ │ │ ite lt │ │ │ │ @@ -60918,38 +63062,38 @@ │ │ │ │ vcmpe.f32 s22, #0.0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ lsls r4, r3, #2 │ │ │ │ add.w r9, r2, r4 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vldr s14, [r9] │ │ │ │ vcmpe.f32 s14, #0.0 │ │ │ │ - bmi.w 8ea62 │ │ │ │ + bmi.w 900fa │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ add.w sl, r3, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ sub.w r5, r4, #4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r2, r5 │ │ │ │ str.w sl, [sp, #188] @ 0xbc │ │ │ │ add.w r1, r3, r5 │ │ │ │ mov r3, sl │ │ │ │ it lt │ │ │ │ vneglt.f32 s14, s14 │ │ │ │ - b.n 8e4ea │ │ │ │ + b.n 8fb82 │ │ │ │ vcmp.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s15, s14 │ │ │ │ vcmpe.f32 s12, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite hi │ │ │ │ vmovhi.f32 s14, s12 │ │ │ │ vmovls.f32 s14, s15 │ │ │ │ subs r3, #1 │ │ │ │ - beq.w 8e80c │ │ │ │ + beq.w 8fea4 │ │ │ │ vldmdb r1!, {s15} │ │ │ │ subs r2, #4 │ │ │ │ vldr s13, [r2] │ │ │ │ mov r0, r2 │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s13, #0.0 │ │ │ │ @@ -60957,30 +63101,30 @@ │ │ │ │ vneglt.f32 s15, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite lt │ │ │ │ vneglt.f32 s12, s13 │ │ │ │ vmovge.f32 s12, s13 │ │ │ │ vcmpe.f32 s16, s12 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.n 8e4c4 │ │ │ │ + blt.n 8fb5c │ │ │ │ cmp r3, sl │ │ │ │ mov r8, r3 │ │ │ │ it ne │ │ │ │ addne.w fp, r3, #1 │ │ │ │ vstr s19, [r0] │ │ │ │ vstr s13, [sp, #192] @ 0xc0 │ │ │ │ - beq.w 8f1f8 │ │ │ │ + beq.w 90890 │ │ │ │ cmp sl, fp │ │ │ │ - beq.w 8e820 │ │ │ │ + beq.w 8feb8 │ │ │ │ ldrd r1, r0, [sp, #28] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r1, r0 │ │ │ │ it ge │ │ │ │ cmpge r2, fp │ │ │ │ - bge.w 8e70e │ │ │ │ + bge.w 8fda6 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov.w r2, fp, lsl #2 │ │ │ │ vldr s24, [r9] │ │ │ │ adds r0, r1, r2 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ vldr s15, [r0] │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ @@ -60994,90 +63138,90 @@ │ │ │ │ vneglt.f32 s13, s24 │ │ │ │ vmovge.f32 s13, s24 │ │ │ │ vcmpe.f32 s12, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ itt lt │ │ │ │ movlt r2, #2 │ │ │ │ strlt r2, [sp, #80] @ 0x50 │ │ │ │ - blt.w 8e724 │ │ │ │ + blt.w 8fdbc │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ vstr s24, [sp, #192] @ 0xc0 │ │ │ │ adds r1, r2, r5 │ │ │ │ vldr s15, [r1] │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vstr s15, [sp, #196] @ 0xc4 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s22, #0.0 │ │ │ │ it lt │ │ │ │ vneglt.f32 s15, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s24, #0.0 │ │ │ │ - blt.w 8f0fe │ │ │ │ + blt.w 90796 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w 8f1fe │ │ │ │ + blt.w 90896 │ │ │ │ vmul.f32 s13, s22, s24 │ │ │ │ vcmpe.f32 s15, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w 8f0f6 │ │ │ │ + bls.w 9078e │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov.w r2, fp, lsl #2 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ adds r0, r1, r2 │ │ │ │ vldr s15, [r0] │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s15, s15 │ │ │ │ cmp sl, fp │ │ │ │ - blt.w 8f838 │ │ │ │ + blt.w 90ed0 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ vmov.f32 s13, s15 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ movs r7, #0 │ │ │ │ subs r2, r1, #4 │ │ │ │ ldr.w lr, [sp, #28] │ │ │ │ add r2, r6 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ add r6, r1 │ │ │ │ mov r1, fp │ │ │ │ - b.n 8e696 │ │ │ │ + b.n 8fd2e │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ cmn r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #6] │ │ │ │ + ldr r0, [r2, #36] @ 0x24 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #112] @ 0x70 │ │ │ │ + strh r0, [r3, #20] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add lr, r4 │ │ │ │ + cmp r6, #62 @ 0x3e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [sp, #536] @ 0x218 │ │ │ │ + strh r2, [r0, #16] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r0, [r0, #0] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [sp, #48] @ 0x30 │ │ │ │ + strh r4, [r5, #60] @ 0x3c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r5, [sp, #496] @ 0x1f0 │ │ │ │ + strh r4, [r2, #56] @ 0x38 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r5, [sp, #456] @ 0x1c8 │ │ │ │ + strh r2, [r3, #56] @ 0x38 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [sp, #464] @ 0x1d0 │ │ │ │ + strh r4, [r2, #16] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r5, [sp, #312] @ 0x138 │ │ │ │ + strh r6, [r0, #56] @ 0x38 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r5, [sp, #248] @ 0xf8 │ │ │ │ + strh r6, [r4, #54] @ 0x36 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [sp, #712] @ 0x2c8 │ │ │ │ + strh r6, [r5, #0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r5, [sp, #112] @ 0x70 │ │ │ │ + strh r4, [r2, #54] @ 0x36 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - svc 154 @ 0x9a │ │ │ │ + ldmia r1, {r1, r4} │ │ │ │ lsls r7, r3, #1 │ │ │ │ vadd.f32 s12, s12, s15 │ │ │ │ vldmia r6!, {s18} │ │ │ │ adds r1, #1 │ │ │ │ movs r7, #1 │ │ │ │ vcmpe.f32 s18, #0.0 │ │ │ │ vdiv.f32 s11, s15, s12 │ │ │ │ @@ -61087,61 +63231,61 @@ │ │ │ │ vmovge.f32 s10, s18 │ │ │ │ vmul.f32 s15, s11, s10 │ │ │ │ vcmpe.f32 s15, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vmovlt.f32 s13, s15 │ │ │ │ cmp r1, lr │ │ │ │ - beq.w 8f192 │ │ │ │ + beq.w 9082a │ │ │ │ mov ip, r2 │ │ │ │ vldmia r2!, {s11} │ │ │ │ vmul.f32 s10, s22, s15 │ │ │ │ vcmpe.f32 s11, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite lt │ │ │ │ vneglt.f32 s12, s11 │ │ │ │ vmovge.f32 s12, s11 │ │ │ │ vcmpe.f32 s10, s12 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.n 8e65c │ │ │ │ + blt.n 8fcf4 │ │ │ │ vstr s11, [sp, #192] @ 0xc0 │ │ │ │ - cbz r7, 8e6c6 │ │ │ │ + cbz r7, 8fd5e │ │ │ │ vstr s18, [sp, #196] @ 0xc4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [ip] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ cmp r3, r2 │ │ │ │ - ble.w 8e482 │ │ │ │ + ble.w 8fb1a │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #1 │ │ │ │ - ble.w 8e108 │ │ │ │ + ble.w 8f7a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ add.w r2, r3, r2, lsl #2 │ │ │ │ subs r1, r2, #4 │ │ │ │ vldmia r3!, {s15} │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ittt ne │ │ │ │ ldrne r2, [r0, #0] │ │ │ │ addne r2, #1 │ │ │ │ strne r2, [r0, #0] │ │ │ │ cmp r3, r1 │ │ │ │ - bne.n 8e6f4 │ │ │ │ - b.n 8e108 │ │ │ │ + bne.n 8fd8c │ │ │ │ + b.n 8f7a0 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ cmp r2, #1 │ │ │ │ - beq.w 8f16c │ │ │ │ + beq.w 90804 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov.w r2, fp, lsl #2 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ adds r0, r1, r2 │ │ │ │ vldr s15, [r0] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ @@ -61152,38 +63296,38 @@ │ │ │ │ vstr s13, [sp, #196] @ 0xc4 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s22, #0.0 │ │ │ │ it lt │ │ │ │ vneglt.f32 s13, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ - blt.w 8eb1c │ │ │ │ + blt.w 901b4 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w 8f174 │ │ │ │ + blt.w 9080c │ │ │ │ vmul.f32 s15, s22, s15 │ │ │ │ vcmpe.f32 s15, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.w 8eb00 │ │ │ │ + bge.w 90198 │ │ │ │ vldr s24, [r9] │ │ │ │ str.w fp, [sp, #188] @ 0xbc │ │ │ │ vcmpe.f32 s24, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite lt │ │ │ │ vneglt.f32 s15, s24 │ │ │ │ vmovge.f32 s15, s24 │ │ │ │ cmp sl, fp │ │ │ │ - blt.w 8f812 │ │ │ │ + blt.w 90eaa │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ vmov.f32 s13, s15 │ │ │ │ movs r7, #0 │ │ │ │ adds r1, r2, r5 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ adds r6, r2, r5 │ │ │ │ mov r2, sl │ │ │ │ - b.n 8e7d8 │ │ │ │ + b.n 8fe70 │ │ │ │ vadd.f32 s12, s12, s15 │ │ │ │ vldmdb r6!, {s17} │ │ │ │ subs r2, #1 │ │ │ │ movs r7, #1 │ │ │ │ vcmpe.f32 s17, #0.0 │ │ │ │ vdiv.f32 s10, s15, s12 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -61192,37 +63336,37 @@ │ │ │ │ vmovge.f32 s11, s17 │ │ │ │ vmul.f32 s15, s10, s11 │ │ │ │ vcmpe.f32 s15, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vmovlt.f32 s13, s15 │ │ │ │ cmp r2, fp │ │ │ │ - blt.w 8f194 │ │ │ │ + blt.w 9082c │ │ │ │ vldmdb r1!, {s11} │ │ │ │ vmul.f32 s10, s22, s15 │ │ │ │ vcmpe.f32 s11, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite lt │ │ │ │ vneglt.f32 s12, s11 │ │ │ │ vmovge.f32 s12, s11 │ │ │ │ vcmpe.f32 s10, s12 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.n 8e79e │ │ │ │ + blt.n 8fe36 │ │ │ │ vstr s11, [sp, #192] @ 0xc0 │ │ │ │ - cbz r7, 8e806 │ │ │ │ + cbz r7, 8fe9e │ │ │ │ vstr s17, [sp, #196] @ 0xc4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r1, #0] │ │ │ │ - b.n 8e6d0 │ │ │ │ + b.n 8fd68 │ │ │ │ mov.w r8, #0 │ │ │ │ mov.w fp, #1 │ │ │ │ mov r3, r8 │ │ │ │ cmp sl, fp │ │ │ │ vstr s15, [sp, #192] @ 0xc0 │ │ │ │ - bne.w 8e53c │ │ │ │ + bne.w 8fbd4 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ add r2, sp, #220 @ 0xdc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ add r7, sp, #228 @ 0xe4 │ │ │ │ add.w r3, r6, #1073741824 @ 0x40000000 │ │ │ │ str r2, [sp, #16] │ │ │ │ subs r3, #1 │ │ │ │ @@ -61250,51 +63394,51 @@ │ │ │ │ movs r2, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [sp, #244] @ 0xf4 │ │ │ │ str r2, [r5, #0] │ │ │ │ str.w r3, [r9] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 8e88c │ │ │ │ + ble.n 8ff24 │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #156] @ 0x9c │ │ │ │ strd r7, r3, [sp, #4] │ │ │ │ adds r3, r1, r6 │ │ │ │ add r1, sl │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add.w r3, r4, r3, lsl #3 │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r1, r4, r1, lsl #3 │ │ │ │ blx 5df04 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 8e8be │ │ │ │ + ble.n 8ff56 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r4, [sp, #160] @ 0xa0 │ │ │ │ - ldr r2, [pc, #616] @ (8eb0c ) │ │ │ │ + ldr r2, [pc, #616] @ (901a4 ) │ │ │ │ mul.w r1, sl, r3 │ │ │ │ add r2, pc │ │ │ │ adds r2, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, r1, r3 │ │ │ │ adds r1, #1 │ │ │ │ adds r3, #1 │ │ │ │ add.w r1, r4, r1, lsl #3 │ │ │ │ add.w r3, r4, r3, lsl #3 │ │ │ │ blx 5df04 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 8e8ea │ │ │ │ + ble.n 8ff82 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r5, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ ldr r4, [sp, #164] @ 0xa4 │ │ │ │ @@ -61305,112 +63449,112 @@ │ │ │ │ add.w r3, r4, r3, lsl #3 │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 5df04 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r3, #2 │ │ │ │ str r3, [sp, #28] │ │ │ │ cmp r3, #1 │ │ │ │ - bgt.w 8e6d0 │ │ │ │ + bgt.w 8fd68 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ - ble.w 8e108 │ │ │ │ - ldr r6, [pc, #520] @ (8eb10 ) │ │ │ │ + ble.w 8f7a0 │ │ │ │ + ldr r6, [pc, #520] @ (901a8 ) │ │ │ │ movs r4, #1 │ │ │ │ ldr r7, [sp, #168] @ 0xa8 │ │ │ │ add r6, pc │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ adds r6, #16 │ │ │ │ ldr.w r8, [sp, #108] @ 0x6c │ │ │ │ - b.n 8e920 │ │ │ │ + b.n 8ffb8 │ │ │ │ adds r4, #1 │ │ │ │ adds r7, #8 │ │ │ │ cmp r4, r3 │ │ │ │ - bgt.n 8e954 │ │ │ │ + bgt.n 8ffec │ │ │ │ vldmia r5!, {s15} │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n 8e918 │ │ │ │ + bpl.n 8ffb0 │ │ │ │ vneg.f32 s15, s15 │ │ │ │ ldr.w r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ vstr s15, [r5, #-4] │ │ │ │ - ble.n 8e918 │ │ │ │ + ble.n 8ffb0 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ blx 61414 │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ adds r4, #1 │ │ │ │ adds r7, #8 │ │ │ │ cmp r4, r3 │ │ │ │ - ble.n 8e920 │ │ │ │ + ble.n 8ffb8 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r7, r3, #1 │ │ │ │ str r7, [sp, #188] @ 0xbc │ │ │ │ cmp r7, #0 │ │ │ │ - ble.w 8e108 │ │ │ │ + ble.w 8f7a0 │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ movs r5, #1 │ │ │ │ - ldr r6, [pc, #424] @ (8eb14 ) │ │ │ │ + ldr r6, [pc, #424] @ (901ac ) │ │ │ │ adds r3, #1 │ │ │ │ subs r3, r3, r5 │ │ │ │ mov ip, r7 │ │ │ │ add r6, pc │ │ │ │ ldr.w sl, [sp, #40] @ 0x28 │ │ │ │ adds r6, #8 │ │ │ │ mov r9, r2 │ │ │ │ str r6, [sp, #28] │ │ │ │ cmp r3, #1 │ │ │ │ ldrd r7, fp, [sp, #108] @ 0x6c │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ vldr s15, [r8] │ │ │ │ - ble.n 8ea5e │ │ │ │ + ble.n 900f6 │ │ │ │ add.w r1, r8, #4 │ │ │ │ adds r0, r3, #1 │ │ │ │ movs r4, #1 │ │ │ │ movs r2, #2 │ │ │ │ vldmia r1!, {s14} │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ls │ │ │ │ movls r4, r2 │ │ │ │ add.w r2, r2, #1 │ │ │ │ it ls │ │ │ │ vmovls.f32 s15, s14 │ │ │ │ cmp r0, r2 │ │ │ │ - bne.n 8e994 │ │ │ │ + bne.n 9002c │ │ │ │ cmp r3, r4 │ │ │ │ - beq.n 8ea46 │ │ │ │ + beq.n 900de │ │ │ │ add.w r1, sl, r3, lsl #2 │ │ │ │ add.w r2, sl, r4, lsl #2 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldr.w ip, [r1] │ │ │ │ cmp r0, #0 │ │ │ │ str.w ip, [r2] │ │ │ │ vstr s15, [r1] │ │ │ │ - ble.n 8e9ea │ │ │ │ + ble.n 90082 │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ add r3, r1 │ │ │ │ add r1, r4 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add.w r3, r0, r3, lsl #3 │ │ │ │ add.w r1, r0, r1, lsl #3 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ blx 58120 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 8ea1a │ │ │ │ + ble.n 900b2 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ subs r3, r3, r5 │ │ │ │ mla r3, r3, r1, r1 │ │ │ │ @@ -61419,15 +63563,15 @@ │ │ │ │ adds r1, #1 │ │ │ │ add.w r3, r0, r3, lsl #3 │ │ │ │ add.w r1, r0, r1, lsl #3 │ │ │ │ mov r0, fp │ │ │ │ blx 58120 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 8ea42 │ │ │ │ + ble.n 900da │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ ldr.w r3, [r9] │ │ │ │ adds r1, r0, r4 │ │ │ │ ldr r4, [sp, #164] @ 0xa4 │ │ │ │ adds r3, #1 │ │ │ │ @@ -61436,51 +63580,51 @@ │ │ │ │ add.w r1, r4, r1, lsl #3 │ │ │ │ mov r0, r6 │ │ │ │ add.w r3, r4, r3, lsl #3 │ │ │ │ blx 58120 │ │ │ │ ldr.w ip, [sp, #188] @ 0xbc │ │ │ │ adds r5, #1 │ │ │ │ cmp r5, ip │ │ │ │ - bgt.w 8e108 │ │ │ │ + bgt.w 8f7a0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ vldr s15, [r8] │ │ │ │ adds r3, #1 │ │ │ │ subs r3, r3, r5 │ │ │ │ cmp r3, #1 │ │ │ │ - bgt.n 8e98a │ │ │ │ + bgt.n 90022 │ │ │ │ movs r4, #1 │ │ │ │ - b.n 8e9b2 │ │ │ │ + b.n 9004a │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w 8f0e4 │ │ │ │ + blt.w 9077c │ │ │ │ vcmpe.f32 s16, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.n 8ea7e │ │ │ │ - vldr s14, [pc, #144] @ 8eb08 │ │ │ │ + blt.n 90116 │ │ │ │ + vldr s14, [pc, #144] @ 901a0 │ │ │ │ vstr s19, [r9] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w sl, r3, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r5, r4, #4 │ │ │ │ add r2, r5 │ │ │ │ str.w sl, [sp, #188] @ 0xbc │ │ │ │ adds r1, r3, r5 │ │ │ │ mov r3, sl │ │ │ │ - b.n 8eaba │ │ │ │ + b.n 90152 │ │ │ │ vcmp.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ls │ │ │ │ vmovls.f32 s15, s14 │ │ │ │ vcmpe.f32 s12, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite hi │ │ │ │ vmovhi.f32 s14, s12 │ │ │ │ vmovls.f32 s14, s15 │ │ │ │ subs r3, #1 │ │ │ │ - beq.w 8e80c │ │ │ │ + beq.w 8fea4 │ │ │ │ vldmdb r1!, {s15} │ │ │ │ subs r2, #4 │ │ │ │ vldr s13, [r2] │ │ │ │ mov r0, r2 │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s13, #0.0 │ │ │ │ @@ -61492,42 +63636,42 @@ │ │ │ │ vneglt.f32 s12, s13 │ │ │ │ vmovge.f32 s12, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s16, s12 │ │ │ │ it ge │ │ │ │ vstrge s19, [r1] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.n 8ea94 │ │ │ │ - b.n 8e520 │ │ │ │ + blt.n 9012c │ │ │ │ + b.n 8fbb8 │ │ │ │ vstr s19, [r1] │ │ │ │ - b.n 8e6d0 │ │ │ │ + b.n 8fd68 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 8eabc │ │ │ │ + stmia r3!, {r1, r2, r3, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bls.n 8ebf8 │ │ │ │ + stmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bls.n 8eb30 │ │ │ │ + stmia r2!, {r2, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bvc.n 8eb30 │ │ │ │ + bvc.n 901c8 │ │ │ │ subs r4, #35 @ 0x23 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w 8f21c │ │ │ │ + blt.w 908b4 │ │ │ │ vmul.f32 s15, s23, s15 │ │ │ │ vcmpe.f32 s13, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.n 8eb00 │ │ │ │ + bls.n 90198 │ │ │ │ vcmpe.f32 s22, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n 8eb46 │ │ │ │ + bpl.n 901de │ │ │ │ vcmpe.f32 s16, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n 8eb00 │ │ │ │ - vldr s15, [pc, #-48] @ 8eb18 │ │ │ │ + bge.n 90198 │ │ │ │ + vldr s15, [pc, #-48] @ 901b0 │ │ │ │ vldr s24, [r9] │ │ │ │ vmul.f32 s15, s22, s15 │ │ │ │ vstr s15, [sp, #196] @ 0xc4 │ │ │ │ vcmpe.f32 s24, #0.0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ adds r3, #2 │ │ │ │ vstr s24, [sp, #192] @ 0xc0 │ │ │ │ @@ -61539,35 +63683,35 @@ │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ it lt │ │ │ │ vneglt.f32 s24, s24 │ │ │ │ blx 5996c │ │ │ │ vcmpe.f32 s24, #0.0 │ │ │ │ vldr s14, [sp, #240] @ 0xf0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n 8eba2 │ │ │ │ + ble.n 9023a │ │ │ │ vdiv.f32 s15, s14, s24 │ │ │ │ vmul.f32 s13, s15, s15 │ │ │ │ vstr s15, [sp, #192] @ 0xc0 │ │ │ │ vcmpe.f32 s13, s20 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 8ee98 │ │ │ │ + bmi.w 90530 │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, r2 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ sub.w r3, r3, fp │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - beq.w 8eea8 │ │ │ │ + beq.w 90540 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w 8f264 │ │ │ │ + beq.w 908fc │ │ │ │ vldr s15, [r9] │ │ │ │ mov r1, r9 │ │ │ │ - ldr r0, [pc, #676] @ (8ee70 ) │ │ │ │ + ldr r0, [pc, #676] @ (90508 ) │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vstr s15, [sp, #192] @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ adds r0, #12 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s15, s15 │ │ │ │ @@ -61586,15 +63730,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r2, r3 │ │ │ │ vcvt.f64.f32 d7, s14 │ │ │ │ vadd.f64 d7, d7, d0 │ │ │ │ vmul.f64 d7, d7, d12 │ │ │ │ vcvt.f32.f64 s14, d7 │ │ │ │ vstr s14, [sp, #200] @ 0xc8 │ │ │ │ - bgt.w 8ed4e │ │ │ │ + bgt.w 903e6 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ sub.w r8, r3, fp │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ add r5, r1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r3, r8 │ │ │ │ @@ -61667,15 +63811,15 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ vmul.f32 s14, s11, s15 │ │ │ │ vmla.f32 s14, s10, s13 │ │ │ │ cmp r3, r6 │ │ │ │ vnmls.f32 s12, s13, s11 │ │ │ │ vstr s14, [sp, #200] @ 0xc8 │ │ │ │ vstr s12, [r5] │ │ │ │ - bge.n 8ed22 │ │ │ │ + bge.n 903ba │ │ │ │ vldr s12, [r4, #-12] │ │ │ │ vmul.f32 s11, s15, s12 │ │ │ │ vmul.f32 s12, s13, s12 │ │ │ │ vstr s11, [sp, #204] @ 0xcc │ │ │ │ vstr s12, [r4, #-12] │ │ │ │ vldr s12, [sp, #232] @ 0xe8 │ │ │ │ vneg.f32 s15, s15 │ │ │ │ @@ -61685,173 +63829,173 @@ │ │ │ │ subs r4, #4 │ │ │ │ vneg.f32 s12, s12 │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ cmp r3, r6 │ │ │ │ vstmdb r7!, {s12} │ │ │ │ vstmdb sl!, {s13} │ │ │ │ vstmdb r9!, {s15} │ │ │ │ - ble.n 8ec72 │ │ │ │ + ble.n 9030a │ │ │ │ ldr.w fp, [sp, #148] @ 0x94 │ │ │ │ vcmpe.f32 s14, #0.0 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ vstr s14, [sp, #192] @ 0xc0 │ │ │ │ add r3, r2 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite lt │ │ │ │ vneglt.f32 s15, s14 │ │ │ │ vmovge.f32 s15, s14 │ │ │ │ vcmp.f32 s16, s15 │ │ │ │ - vldr s15, [pc, #248] @ 8ee6c │ │ │ │ + vldr s15, [pc, #248] @ 90504 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s14, s15 │ │ │ │ vstr s14, [r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 8edcc │ │ │ │ + ble.n 90464 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [sp, #156] @ 0x9c │ │ │ │ add r3, fp │ │ │ │ - ldr r1, [pc, #220] @ (8ee74 ) │ │ │ │ - ldr r0, [pc, #224] @ (8ee78 ) │ │ │ │ + ldr r1, [pc, #220] @ (9050c ) │ │ │ │ + ldr r0, [pc, #224] @ (90510 ) │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ add r0, pc │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ - ldr r2, [pc, #192] @ (8ee7c ) │ │ │ │ + ldr r2, [pc, #192] @ (90514 ) │ │ │ │ sub.w r3, r3, fp │ │ │ │ adds r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ add r3, sp, #188 @ 0xbc │ │ │ │ blx 6654c │ │ │ │ ldr r4, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 8ee18 │ │ │ │ + ble.n 904b0 │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ - ldr r1, [pc, #156] @ (8ee80 ) │ │ │ │ - ldr r0, [pc, #160] @ (8ee84 ) │ │ │ │ + ldr r1, [pc, #156] @ (90518 ) │ │ │ │ + ldr r0, [pc, #160] @ (9051c ) │ │ │ │ mul.w r3, fp, r3 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ - ldr r2, [pc, #132] @ (8ee88 ) │ │ │ │ + ldr r2, [pc, #132] @ (90520 ) │ │ │ │ sub.w r3, r3, fp │ │ │ │ adds r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ add r3, sp, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 6654c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 8ee60 │ │ │ │ + ble.n 904f8 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ - ldr r1, [pc, #88] @ (8ee8c ) │ │ │ │ + ldr r1, [pc, #88] @ (90524 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr r0, [pc, #88] @ (8ee90 ) │ │ │ │ + ldr r0, [pc, #88] @ (90528 ) │ │ │ │ add r1, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ add r3, fp │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ - ldr r2, [pc, #68] @ (8ee94 ) │ │ │ │ + ldr r2, [pc, #68] @ (9052c ) │ │ │ │ sub.w r3, r3, fp │ │ │ │ adds r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ add r3, sp, #188 @ 0xbc │ │ │ │ blx 6654c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str.w fp, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - b.n 8e6d0 │ │ │ │ + b.n 8fd68 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 8edc8 │ │ │ │ + stmia r0!, {r1, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r2, [sp, #432] @ 0x1b0 │ │ │ │ + ldrb r4, [r2, #16] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r4, #30] │ │ │ │ + strb r4, [r3, #21] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r1, [sp, #968] @ 0x3c8 │ │ │ │ + ldrb r2, [r3, #14] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [sp, #144] @ 0x90 │ │ │ │ + ldrb r4, [r1, #15] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r2, [r5, #40] @ 0x28 │ │ │ │ + strb r2, [r1, #27] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r1, [sp, #680] @ 0x2a8 │ │ │ │ + ldrb r2, [r2, #13] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r1, [sp, #856] @ 0x358 │ │ │ │ + ldrb r6, [r7, #13] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r0, #26] │ │ │ │ + strb r0, [r0, #19] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r1, [sp, #376] @ 0x178 │ │ │ │ + ldrb r6, [r0, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ vstr s19, [sp, #240] @ 0xf0 │ │ │ │ add r3, r2 │ │ │ │ sub.w r3, r3, fp │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w 8f4ec │ │ │ │ + beq.w 90b84 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ add.w r3, r8, #2 │ │ │ │ vstr s15, [sp, #212] @ 0xd4 │ │ │ │ cmp r3, r5 │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ vstr s15, [sp, #236] @ 0xec │ │ │ │ - bgt.w 8f7fc │ │ │ │ + bgt.w 90e94 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w r6, r5, #1073741824 @ 0x40000000 │ │ │ │ subs r6, #2 │ │ │ │ sub.w r8, r5, fp │ │ │ │ add r4, r3 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ @@ -61924,15 +64068,15 @@ │ │ │ │ vneg.f32 s11, s12 │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ vstmdb r8!, {s15} │ │ │ │ cmp r3, r5 │ │ │ │ vstmdb r7!, {s14} │ │ │ │ vstmdb sl!, {s13} │ │ │ │ vstmdb r9!, {s11} │ │ │ │ - ble.n 8ef22 │ │ │ │ + ble.n 905ba │ │ │ │ ldr.w fp, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r3, r2 │ │ │ │ adds r4, r1, r2 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ @@ -61940,101 +64084,101 @@ │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vmul.f32 s13, s15, s13 │ │ │ │ vmul.f32 s15, s15, s12 │ │ │ │ vstr s13, [r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ vstr s15, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 8f02c │ │ │ │ + ble.n 906c4 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [sp, #156] @ 0x9c │ │ │ │ add r3, fp │ │ │ │ - ldr r1, [pc, #584] @ (8f240 ) │ │ │ │ - ldr r0, [pc, #588] @ (8f244 ) │ │ │ │ + ldr r1, [pc, #584] @ (908d8 ) │ │ │ │ + ldr r0, [pc, #588] @ (908dc ) │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ add r0, pc │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ - ldr r2, [pc, #556] @ (8f248 ) │ │ │ │ + ldr r2, [pc, #556] @ (908e0 ) │ │ │ │ sub.w r3, r3, fp │ │ │ │ adds r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ add r3, sp, #188 @ 0xbc │ │ │ │ blx 6654c │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 8f078 │ │ │ │ + ble.n 90710 │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ - ldr r1, [pc, #520] @ (8f24c ) │ │ │ │ - ldr r0, [pc, #524] @ (8f250 ) │ │ │ │ + ldr r1, [pc, #520] @ (908e4 ) │ │ │ │ + ldr r0, [pc, #524] @ (908e8 ) │ │ │ │ mul.w r3, fp, r3 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ - ldr r2, [pc, #496] @ (8f254 ) │ │ │ │ + ldr r2, [pc, #496] @ (908ec ) │ │ │ │ sub.w r3, r3, fp │ │ │ │ adds r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ add r3, sp, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ blx 6654c │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 8f0be │ │ │ │ + ble.n 90756 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ - ldr r1, [pc, #456] @ (8f258 ) │ │ │ │ + ldr r1, [pc, #456] @ (908f0 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr r0, [pc, #456] @ (8f25c ) │ │ │ │ + ldr r0, [pc, #456] @ (908f4 ) │ │ │ │ add r1, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ add r3, fp │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ - ldr r2, [pc, #432] @ (8f260 ) │ │ │ │ + ldr r2, [pc, #432] @ (908f8 ) │ │ │ │ sub.w r3, r3, fp │ │ │ │ adds r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ add r3, sp, #188 @ 0xbc │ │ │ │ blx 6654c │ │ │ │ vldr s15, [r4] │ │ │ │ @@ -62044,35 +64188,35 @@ │ │ │ │ it lt │ │ │ │ vneglt.f32 s15, s15 │ │ │ │ vcmpe.f32 s16, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ itt ge │ │ │ │ movge r3, #0 │ │ │ │ strge r3, [r4, #0] │ │ │ │ - b.n 8ee60 │ │ │ │ + b.n 904f8 │ │ │ │ vneg.f32 s14, s14 │ │ │ │ vcmpe.f32 s16, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w 8ea7c │ │ │ │ - b.n 8ea74 │ │ │ │ + blt.w 90114 │ │ │ │ + b.n 9010c │ │ │ │ vstr s19, [r1] │ │ │ │ - b.w 8e6cc │ │ │ │ + b.w 8fd64 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w 8f6fa │ │ │ │ + blt.w 90d92 │ │ │ │ vmul.f32 s24, s23, s24 │ │ │ │ vcmpe.f32 s15, s24 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.n 8f0f6 │ │ │ │ + bls.n 9078e │ │ │ │ vcmpe.f32 s22, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n 8f128 │ │ │ │ + bpl.n 907c0 │ │ │ │ vcmpe.f32 s16, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n 8f0f6 │ │ │ │ - vldr s15, [pc, #272] @ 8f23c │ │ │ │ + bge.n 9078e │ │ │ │ + vldr s15, [pc, #272] @ 908d4 │ │ │ │ mov.w r3, fp, lsl #2 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ vmul.f32 s15, s22, s15 │ │ │ │ adds r0, r2, r3 │ │ │ │ vstr s15, [sp, #196] @ 0xc4 │ │ │ │ vldr s24, [r0] │ │ │ │ @@ -62087,100 +64231,100 @@ │ │ │ │ vstr s24, [sp, #192] @ 0xc0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s24, s24 │ │ │ │ blx 5996c │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ - b.n 8eb7c │ │ │ │ + b.n 90214 │ │ │ │ vldr s24, [r9] │ │ │ │ - b.w 8e594 │ │ │ │ + b.w 8fc2c │ │ │ │ vnmul.f32 s15, s15, s21 │ │ │ │ vcmpe.f32 s13, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w 8eb00 │ │ │ │ + bls.w 90198 │ │ │ │ vcmpe.f32 s22, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.w 8e76c │ │ │ │ - b.n 8eb46 │ │ │ │ + bge.w 8fe04 │ │ │ │ + b.n 901de │ │ │ │ str r7, [sp, #80] @ 0x50 │ │ │ │ vcmpe.f32 s22, #0.0 │ │ │ │ - vldr s12, [pc, #160] @ 8f23c │ │ │ │ + vldr s12, [pc, #160] @ 908d4 │ │ │ │ vstr s20, [sp, #192] @ 0xc0 │ │ │ │ vmul.f32 s12, s22, s12 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vstr s12, [sp, #196] @ 0xc4 │ │ │ │ - blt.n 8f1e8 │ │ │ │ + blt.n 90880 │ │ │ │ vdiv.f32 s11, s13, s14 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ vcmp.f32 s12, s20 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ vmov s15, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s22 │ │ │ │ it ls │ │ │ │ vmovls.f32 s12, s20 │ │ │ │ vmul.f32 s15, s15, s11 │ │ │ │ vcmpe.f32 s15, s12 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w 8ee98 │ │ │ │ + bls.w 90530 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ adds r0, r2, r1 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ cmp r2, #1 │ │ │ │ - beq.w 8f7bc │ │ │ │ + beq.w 90e54 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ adds r1, r2, r1 │ │ │ │ - b.n 8eb56 │ │ │ │ + b.n 901ee │ │ │ │ str r3, [sp, #28] │ │ │ │ - b.w 8e8f0 │ │ │ │ + b.w 8ff88 │ │ │ │ vnmul.f32 s13, s24, s21 │ │ │ │ vcmpe.f32 s15, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w 8f0f6 │ │ │ │ + bls.w 9078e │ │ │ │ vcmpe.f32 s22, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.w 8e5da │ │ │ │ - b.n 8f128 │ │ │ │ + bge.w 8fc72 │ │ │ │ + b.n 907c0 │ │ │ │ vnmul.f32 s15, s15, s21 │ │ │ │ vcmpe.f32 s15, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.w 8eb00 │ │ │ │ + bge.w 90198 │ │ │ │ vcmpe.f32 s22, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 8eb3c │ │ │ │ - b.n 8f184 │ │ │ │ + bmi.w 901d4 │ │ │ │ + b.n 9081c │ │ │ │ nop │ │ │ │ - bvc.n 8f254 │ │ │ │ + bvc.n 908ec │ │ │ │ subs r4, #35 @ 0x23 │ │ │ │ - str r0, [sp, #48] @ 0x30 │ │ │ │ + ldrb r4, [r6, #6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r0, #12] │ │ │ │ + strb r4, [r7, #11] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r2, [r2, #60] @ 0x3c │ │ │ │ + ldrb r2, [r7, #4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r0, #62] @ 0x3e │ │ │ │ + ldrb r4, [r5, #5] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r2, [r1, #22] │ │ │ │ + strb r2, [r5, #17] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r2, [r1, #58] @ 0x3a │ │ │ │ + ldrb r2, [r6, #3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r7, #58] @ 0x3a │ │ │ │ + ldrb r0, [r4, #4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r6, [r4, #6] │ │ │ │ + strb r2, [r4, #9] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r0, #56] @ 0x38 │ │ │ │ + ldrb r0, [r5, #2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ - ldr.w r0, [pc, #1556] @ 8f880 │ │ │ │ + ldr.w r0, [pc, #1556] @ 90f18 │ │ │ │ adds r4, r3, r2 │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ adds r0, #12 │ │ │ │ vldr s15, [r4] │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vstr s15, [sp, #192] @ 0xc0 │ │ │ │ @@ -62201,15 +64345,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #204] @ 0xcc │ │ │ │ vcvt.f64.f32 d7, s14 │ │ │ │ vadd.f64 d7, d7, d0 │ │ │ │ vmul.f64 d7, d7, d12 │ │ │ │ vcvt.f32.f64 s14, d7 │ │ │ │ vstr s14, [sp, #200] @ 0xc8 │ │ │ │ - blt.w 8f3e8 │ │ │ │ + blt.w 90a80 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ mov r6, fp │ │ │ │ ldr r1, [sp, #140] @ 0x8c │ │ │ │ add.w r8, r3, #1073741824 @ 0x40000000 │ │ │ │ ldr r0, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ add.w r8, r8, #4294967295 @ 0xffffffff │ │ │ │ @@ -62280,15 +64424,15 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ vmul.f32 s14, s11, s15 │ │ │ │ vmla.f32 s14, s10, s13 │ │ │ │ cmp r6, r3 │ │ │ │ vnmls.f32 s12, s13, s11 │ │ │ │ vstr s14, [sp, #200] @ 0xc8 │ │ │ │ vstr s12, [r4, #-4] │ │ │ │ - bge.n 8f3c6 │ │ │ │ + bge.n 90a5e │ │ │ │ vldr s12, [r5] │ │ │ │ vmul.f32 s11, s15, s12 │ │ │ │ vmul.f32 s12, s13, s12 │ │ │ │ vstr s11, [sp, #204] @ 0xcc │ │ │ │ vstr s12, [r5] │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ adds r6, #1 │ │ │ │ @@ -62296,61 +64440,61 @@ │ │ │ │ adds r5, #4 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ str.w r3, [r8], #4 │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ vstmia sl!, {s13} │ │ │ │ cmp r3, r6 │ │ │ │ vstmia r7!, {s15} │ │ │ │ - bge.n 8f314 │ │ │ │ + bge.n 909ac │ │ │ │ ldr.w fp, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add.w r4, r2, #1073741824 @ 0x40000000 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ subs r4, #1 │ │ │ │ add.w r4, r3, r4, lsl #2 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r3, #0 │ │ │ │ vstr s14, [r4] │ │ │ │ - ble.n 8f444 │ │ │ │ + ble.n 90adc │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ strd r1, r3, [sp] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #152] @ 0x98 │ │ │ │ - ldr.w r0, [pc, #1136] @ 8f884 │ │ │ │ + ldr.w r0, [pc, #1136] @ 90f1c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ add.w r3, r1, r3, lsl #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r1, [sp, #156] @ 0x9c │ │ │ │ add r3, fp │ │ │ │ add.w r3, r1, r3, lsl #3 │ │ │ │ - ldr.w r1, [pc, #1116] @ 8f888 │ │ │ │ + ldr.w r1, [pc, #1116] @ 90f20 │ │ │ │ str r3, [sp, #12] │ │ │ │ sub.w r3, r2, fp │ │ │ │ - ldr.w r2, [pc, #1112] @ 8f88c │ │ │ │ + ldr.w r2, [pc, #1112] @ 90f24 │ │ │ │ adds r3, #1 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ add r2, pc │ │ │ │ add r3, sp, #188 @ 0xbc │ │ │ │ blx 6654c │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 8f49c │ │ │ │ + ble.n 90b34 │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ - ldr.w r1, [pc, #1080] @ 8f890 │ │ │ │ - ldr.w r0, [pc, #1080] @ 8f894 │ │ │ │ + ldr.w r1, [pc, #1080] @ 90f28 │ │ │ │ + ldr.w r0, [pc, #1080] @ 90f2c │ │ │ │ mul.w r3, fp, r3 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ @@ -62359,62 +64503,62 @@ │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ - ldr.w r2, [pc, #1040] @ 8f898 │ │ │ │ + ldr.w r2, [pc, #1040] @ 90f30 │ │ │ │ sub.w r3, r3, fp │ │ │ │ adds r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ add r3, sp, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ blx 6654c │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 8f0be │ │ │ │ + ble.w 90756 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ add r3, fp │ │ │ │ - ldr r1, [pc, #1000] @ (8f89c ) │ │ │ │ - ldr r0, [pc, #1000] @ (8f8a0 ) │ │ │ │ + ldr r1, [pc, #1000] @ (90f34 ) │ │ │ │ + ldr r0, [pc, #1000] @ (90f38 ) │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ add r0, pc │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ - ldr r2, [pc, #968] @ (8f8a4 ) │ │ │ │ + ldr r2, [pc, #968] @ (90f3c ) │ │ │ │ sub.w r3, r3, fp │ │ │ │ adds r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ add r3, sp, #188 @ 0xbc │ │ │ │ blx 6654c │ │ │ │ - b.n 8f0be │ │ │ │ + b.n 90756 │ │ │ │ cmp sl, fp │ │ │ │ str.w sl, [sp, #188] @ 0xbc │ │ │ │ vstr s15, [sp, #212] @ 0xd4 │ │ │ │ vstr s15, [sp, #236] @ 0xec │ │ │ │ - blt.w 8f82e │ │ │ │ + blt.w 90ec6 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ mov r5, fp │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ add.w r3, r3, #1073741824 @ 0x40000000 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ subs r3, #1 │ │ │ │ str.w r9, [sp, #180] @ 0xb4 │ │ │ │ @@ -62490,15 +64634,15 @@ │ │ │ │ vstmia r9!, {s15} │ │ │ │ str.w r3, [r2], #4 │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ vstmia sl!, {s14} │ │ │ │ cmp r3, r5 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ vstmia r8!, {s13} │ │ │ │ - bge.n 8f550 │ │ │ │ + bge.n 90be8 │ │ │ │ ldr.w fp, [sp, #148] @ 0x94 │ │ │ │ ldr.w r9, [sp, #180] @ 0xb4 │ │ │ │ vldr s12, [r9] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ vmul.f32 s15, s15, s12 │ │ │ │ add.w r4, r2, #1073741824 @ 0x40000000 │ │ │ │ @@ -62507,50 +64651,50 @@ │ │ │ │ add.w r4, r3, r4, lsl #2 │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r3, #0 │ │ │ │ vstr s14, [r9] │ │ │ │ vstr s15, [r4] │ │ │ │ - ble.n 8f658 │ │ │ │ + ble.n 90cf0 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ strd r1, r3, [sp] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #152] @ 0x98 │ │ │ │ - ldr r0, [pc, #636] @ (8f8a8 ) │ │ │ │ + ldr r0, [pc, #636] @ (90f40 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ add.w r3, r1, r3, lsl #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r1, [sp, #156] @ 0x9c │ │ │ │ add r3, fp │ │ │ │ add.w r3, r1, r3, lsl #3 │ │ │ │ - ldr r1, [pc, #616] @ (8f8ac ) │ │ │ │ + ldr r1, [pc, #616] @ (90f44 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ sub.w r3, r2, fp │ │ │ │ - ldr r2, [pc, #612] @ (8f8b0 ) │ │ │ │ + ldr r2, [pc, #612] @ (90f48 ) │ │ │ │ adds r3, #1 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ add r2, pc │ │ │ │ add r3, sp, #188 @ 0xbc │ │ │ │ blx 6654c │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 8f6aa │ │ │ │ + ble.n 90d42 │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ - ldr r1, [pc, #584] @ (8f8b4 ) │ │ │ │ - ldr r0, [pc, #588] @ (8f8b8 ) │ │ │ │ + ldr r1, [pc, #584] @ (90f4c ) │ │ │ │ + ldr r0, [pc, #588] @ (90f50 ) │ │ │ │ mul.w r3, fp, r3 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ @@ -62559,94 +64703,94 @@ │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ - ldr r2, [pc, #548] @ (8f8bc ) │ │ │ │ + ldr r2, [pc, #548] @ (90f54 ) │ │ │ │ sub.w r3, r3, fp │ │ │ │ adds r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ add r3, sp, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ blx 6654c │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 8f0be │ │ │ │ + ble.w 90756 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ add r3, fp │ │ │ │ - ldr r1, [pc, #508] @ (8f8c0 ) │ │ │ │ - ldr r0, [pc, #512] @ (8f8c4 ) │ │ │ │ + ldr r1, [pc, #508] @ (90f58 ) │ │ │ │ + ldr r0, [pc, #512] @ (90f5c ) │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ add r0, pc │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ - ldr r2, [pc, #480] @ (8f8c8 ) │ │ │ │ + ldr r2, [pc, #480] @ (90f60 ) │ │ │ │ sub.w r3, r3, fp │ │ │ │ adds r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ add r3, sp, #188 @ 0xbc │ │ │ │ blx 6654c │ │ │ │ - b.n 8f0be │ │ │ │ + b.n 90756 │ │ │ │ vnmul.f32 s13, s24, s21 │ │ │ │ vcmpe.f32 s13, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.w 8f0f6 │ │ │ │ + bge.w 9078e │ │ │ │ vcmpe.f32 s22, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 8f11e │ │ │ │ - b.n 8f20e │ │ │ │ + bmi.w 907b6 │ │ │ │ + b.n 908a6 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ movs r2, #6 │ │ │ │ vnmul.f32 s14, s22, s14 │ │ │ │ mul.w r3, r3, r3 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ vmov s15, r3 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s13, s15, s16 │ │ │ │ vcmpe.f32 s14, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite lt │ │ │ │ vmovlt.f32 s16, s13 │ │ │ │ vmovge.f32 s16, s14 │ │ │ │ - b.w 8e44a │ │ │ │ + b.w 8fae2 │ │ │ │ vmov.f32 s14, s19 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ vmov.f32 s19, s14 │ │ │ │ str r0, [sp, #188] @ 0xbc │ │ │ │ cmp r0, #1 │ │ │ │ - ble.w 8e3f0 │ │ │ │ + ble.w 8fa88 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ adds r1, r3, #4 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 8f770 │ │ │ │ + b.n 90e08 │ │ │ │ adds r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.w 8e3f0 │ │ │ │ + blt.w 8fa88 │ │ │ │ vldmia r1!, {s13} │ │ │ │ vldmia r2!, {s15} │ │ │ │ vcmpe.f32 s13, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ it lt │ │ │ │ vneglt.f32 s13, s13 │ │ │ │ @@ -62658,2967 +64802,129 @@ │ │ │ │ vmul.f32 s14, s12, s13 │ │ │ │ vcmpe.f32 s14, s19 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vmovlt.f32 s19, s14 │ │ │ │ vcmp.f32 s19, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 8f768 │ │ │ │ - b.w 8e3f0 │ │ │ │ + bne.n 90e00 │ │ │ │ + b.w 8fa88 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ adds r1, r3, r5 │ │ │ │ - b.n 8f13e │ │ │ │ + b.n 907d6 │ │ │ │ str r0, [sp, #188] @ 0xbc │ │ │ │ - b.w 8e904 │ │ │ │ + b.w 8ff9c │ │ │ │ cmp r5, #0 │ │ │ │ - bne.w 8e1b4 │ │ │ │ + bne.w 8f84c │ │ │ │ ldr r6, [sp, #136] @ 0x88 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldrd r1, r2, [sp, #44] @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 62fa4 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #2 │ │ │ │ - bne.w 8e108 │ │ │ │ + bne.w 8f7a0 │ │ │ │ str r5, [r6, #0] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ - b.w 8e1b4 │ │ │ │ - vldr s14, [pc, #132] @ 8f878 │ │ │ │ + b.w 8f84c │ │ │ │ + vldr s14, [pc, #132] @ 90f10 │ │ │ │ str r0, [sp, #188] @ 0xbc │ │ │ │ - b.w 8e3c0 │ │ │ │ + b.w 8fa58 │ │ │ │ vmov.f32 s13, s15 │ │ │ │ vldr s12, [sp, #248] @ 0xf8 │ │ │ │ - b.w 8efbe │ │ │ │ + b.w 90656 │ │ │ │ mvn.w r2, #10 │ │ │ │ movs r3, #11 │ │ │ │ - b.w 8e0f6 │ │ │ │ - vldr s12, [pc, #104] @ 8f87c │ │ │ │ + b.w 8f78e │ │ │ │ + vldr s12, [pc, #104] @ 90f14 │ │ │ │ vmov.f32 s13, s15 │ │ │ │ vstr s20, [sp, #192] @ 0xc0 │ │ │ │ vmul.f32 s12, s22, s12 │ │ │ │ vstr s12, [sp, #196] @ 0xc4 │ │ │ │ - b.n 8f1ae │ │ │ │ + b.n 90846 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ - b.w 8e8fc │ │ │ │ + b.w 8ff94 │ │ │ │ vmov.f32 s14, s15 │ │ │ │ vldr s13, [sp, #248] @ 0xf8 │ │ │ │ - b.n 8f5ee │ │ │ │ - vldr s12, [pc, #64] @ 8f87c │ │ │ │ + b.n 90c86 │ │ │ │ + vldr s12, [pc, #64] @ 90f14 │ │ │ │ movs r2, #1 │ │ │ │ vmov.f32 s13, s15 │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ vstr s20, [sp, #192] @ 0xc0 │ │ │ │ vmul.f32 s12, s22, s12 │ │ │ │ vstr s12, [sp, #196] @ 0xc4 │ │ │ │ - b.n 8f1ae │ │ │ │ + b.n 90846 │ │ │ │ vmov.f32 s14, s15 │ │ │ │ - b.w 8e3c0 │ │ │ │ + b.w 8fa58 │ │ │ │ blx 57d18 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ vmov.f64 d5, d0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ - b.w 8e410 │ │ │ │ + b.w 8faa8 │ │ │ │ negs r3, r3 │ │ │ │ - b.w 8e0fa │ │ │ │ + b.w 8f792 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 8f894 │ │ │ │ + bvc.n 90f2c │ │ │ │ subs r4, #35 @ 0x23 │ │ │ │ - beq.n 8f8a0 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - strh r6, [r5, #42] @ 0x2a │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r2, #30] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r6, #28] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r5, #28] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - strh r2, [r6, #52] @ 0x34 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r6, [r3, #26] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r6, [r1, #26] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - strh r2, [r0, #38] @ 0x26 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r1, #24] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - strh r6, [r2, #26] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r0, #14] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r3, #12] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r3, #12] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - strh r2, [r4, #36] @ 0x24 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r2, #10] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r0, #10] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - strh r4, [r6, #20] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r6, [r7, #6] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - │ │ │ │ -0008f8cc : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d13} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ - ldr.w r4, [pc, #1704] @ 8ff8c │ │ │ │ - mov r9, r3 │ │ │ │ - ldr.w r3, [pc, #1704] @ 8ff90 │ │ │ │ - sub sp, #116 @ 0x74 │ │ │ │ - add r4, pc │ │ │ │ - mov r6, r0 │ │ │ │ - ldr.w fp, [r9] │ │ │ │ - ldr.w r8, [sp, #212] @ 0xd4 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - mov r4, r2 │ │ │ │ - ldr r5, [sp, #208] @ 0xd0 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - mov.w r3, #0 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr.w r1, [pc, #1672] @ 8ff94 │ │ │ │ - movs r3, #0 │ │ │ │ - str.w r3, [r8] │ │ │ │ - add r1, pc │ │ │ │ - ldrd r7, r3, [sp, #200] @ 0xc8 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n 8f9c6 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - cmp r0, #0 │ │ │ │ - blt.n 8f9be │ │ │ │ - cmp r0, #1 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - mov r3, r0 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - bge.n 8f954 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - str.w r2, [r8] │ │ │ │ - ldr.w r0, [pc, #1616] @ 8ff98 │ │ │ │ - add r1, sp, #84 @ 0x54 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - b.n 8f96c │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 9004c │ │ │ │ - str r0, [sp, #104] @ 0x68 │ │ │ │ - cbnz r0, 8f992 │ │ │ │ - movs r3, #1 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - str r3, [r7, #0] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r0, [r3, #0] │ │ │ │ - ldr.w r2, [pc, #1580] @ 8ff9c │ │ │ │ - ldr.w r3, [pc, #1564] @ 8ff90 │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 90048 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #116 @ 0x74 │ │ │ │ - vpop {d8-d13} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr.w r1, [pc, #1548] @ 8ffa0 │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbz r0, 8f9fe │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n 8f962 │ │ │ │ - mov r3, r5 │ │ │ │ - add.w r2, r5, r2, lsl #2 │ │ │ │ - mov.w r1, #1065353216 @ 0x3f800000 │ │ │ │ - str.w r1, [r3], #4 │ │ │ │ - cmp r3, r2 │ │ │ │ - bne.n 8f9b4 │ │ │ │ - b.n 8f962 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n 8f940 │ │ │ │ - ldr.w r1, [pc, #1500] @ 8ffa4 │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 8f922 │ │ │ │ - ldr.w r1, [pc, #1488] @ 8ffa8 │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 8f922 │ │ │ │ - ldr.w r1, [pc, #1476] @ 8ffac │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 8f922 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 8f940 │ │ │ │ - ldr.w r1, [pc, #1456] @ 8ffb0 │ │ │ │ - add.w r3, fp, #1 │ │ │ │ - mov r0, r6 │ │ │ │ - lsls r3, r3, #3 │ │ │ │ - add r1, pc │ │ │ │ - subs r4, r4, r3 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - str r4, [sp, #28] │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w 8fb3a │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr.w r2, [pc, #1428] @ 8ffb4 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - subs r2, r5, #4 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - sub.w r2, r3, #8 │ │ │ │ - strd r7, r6, [sp, #48] @ 0x30 │ │ │ │ - movs r3, #1 │ │ │ │ - str r5, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r7, r4 │ │ │ │ - add r3, sp, #104 @ 0x68 │ │ │ │ - mov r5, r2 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - mov r3, r0 │ │ │ │ - str.w r8, [sp, #60] @ 0x3c │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w 90024 │ │ │ │ - mov r4, r7 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r7, r5 │ │ │ │ - add.w r2, r3, fp │ │ │ │ - str r4, [sp, #20] │ │ │ │ - add.w r9, r4, r2, lsl #3 │ │ │ │ - mov r4, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - ble.w 8ffea │ │ │ │ - add.w r5, r4, fp │ │ │ │ - mov r9, r8 │ │ │ │ - movs r6, #1 │ │ │ │ - cmp r6, r4 │ │ │ │ - beq.n 8fa98 │ │ │ │ - vldr s15, [r9] │ │ │ │ - str r5, [sp, #88] @ 0x58 │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 8fb26 │ │ │ │ - mov r0, r9 │ │ │ │ - blx 65794 │ │ │ │ - vcmp.f64 d0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 8fb26 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - adds r6, #1 │ │ │ │ - add r9, r7 │ │ │ │ - add r5, fp │ │ │ │ - cmp r6, r3 │ │ │ │ - ble.n 8fa72 │ │ │ │ - ldr r6, [sp, #104] @ 0x68 │ │ │ │ - mov r5, r4 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - vmov s15, r5 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - cmp r5, r6 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - add.w r3, r3, r6, lsl #2 │ │ │ │ - vstr s15, [r3] │ │ │ │ - beq.n 8fb7c │ │ │ │ - mov r3, r7 │ │ │ │ - mul.w r2, fp, r6 │ │ │ │ - mov r7, r4 │ │ │ │ - mov r9, sl │ │ │ │ - mov r4, r5 │ │ │ │ - mov.w sl, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mul.w r1, fp, r4 │ │ │ │ - adds r3, r2, #1 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - adds r1, #1 │ │ │ │ - add.w r3, r7, r3, lsl #3 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add.w r1, r7, r1, lsl #3 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - blx 58120 │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - str.w r9, [sp] │ │ │ │ - mul.w r1, fp, r0 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - adds r3, r1, r6 │ │ │ │ - add r1, r4 │ │ │ │ - subs r2, r2, r0 │ │ │ │ - add r0, sp, #84 @ 0x54 │ │ │ │ - add.w r3, r7, r3, lsl #3 │ │ │ │ - adds r2, #1 │ │ │ │ - add.w r1, r7, r1, lsl #3 │ │ │ │ - str r2, [sp, #84] @ 0x54 │ │ │ │ - mov r2, r9 │ │ │ │ - blx 58120 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - cmp.w sl, #2 │ │ │ │ - beq.n 8fbb0 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.w 90028 │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - b.n 8fa48 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - sub.w r8, r8, #8 │ │ │ │ - subs r4, #1 │ │ │ │ - bne.n 8fa62 │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - mov r9, sl │ │ │ │ - b.n 8fbb4 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - mov.w sl, #1 │ │ │ │ - cmp sl, r0 │ │ │ │ - str r0, [sp, #84] @ 0x54 │ │ │ │ - bgt.n 8fb60 │ │ │ │ - add.w r3, sl, #1073741824 @ 0x40000000 │ │ │ │ - add.w r0, r5, r0, lsl #2 │ │ │ │ - subs r3, #1 │ │ │ │ - mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ - add.w r3, r5, r3, lsl #2 │ │ │ │ - str.w r2, [r3], #4 │ │ │ │ - cmp r0, r3 │ │ │ │ - bne.n 8fb58 │ │ │ │ - str.w sl, [sp, #12] │ │ │ │ - ldr.w r4, [pc, #1104] @ 8ffb8 │ │ │ │ - mov r0, r6 │ │ │ │ - add r4, pc │ │ │ │ - mov r1, r4 │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n 8fc30 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - b.n 8f966 │ │ │ │ - cmp r5, #1 │ │ │ │ - beq.w 90030 │ │ │ │ - subs r3, r5, #1 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - b.n 8fa54 │ │ │ │ - mov r6, r4 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - mov r4, r5 │ │ │ │ - vmov s15, r4 │ │ │ │ - cmp r6, r4 │ │ │ │ - ldr r5, [sp, #20] │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - add.w r3, r3, r6, lsl #2 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - mov.w sl, #2 │ │ │ │ - str r6, [sp, #12] │ │ │ │ - vstr s15, [r3] │ │ │ │ - it eq │ │ │ │ - ldreq r3, [sp, #104] @ 0x68 │ │ │ │ - bne.n 8fad0 │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - adds r6, #1 │ │ │ │ - cmp r6, r3 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - bgt.w 90038 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - mul.w r2, r6, fp │ │ │ │ - mov r4, r6 │ │ │ │ - str r5, [sp, #20] │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - mla r8, r6, r1, r7 │ │ │ │ - mls r1, r6, r5, r8 │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r2 │ │ │ │ - str r1, [sp, #12] │ │ │ │ - cmp r4, r3 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - bgt.n 8fb88 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - mov sl, r4 │ │ │ │ - add.w r8, r2, r6, lsl #3 │ │ │ │ - cmp sl, r5 │ │ │ │ - beq.n 8fc08 │ │ │ │ - vldr s15, [r8] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 8fc16 │ │ │ │ - mov r0, r8 │ │ │ │ - blx 65794 │ │ │ │ - vcmp.f64 d0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 8fc16 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - add.w sl, sl, #1 │ │ │ │ - add.w r8, r8, #8 │ │ │ │ - cmp sl, r3 │ │ │ │ - ble.n 8fbe4 │ │ │ │ - b.n 8fb88 │ │ │ │ - ldr r0, [sp, #84] @ 0x54 │ │ │ │ - adds r5, #1 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - add r6, fp │ │ │ │ - cmp r0, r5 │ │ │ │ - bge.n 8fbd6 │ │ │ │ - ldrd r7, r6, [sp, #48] @ 0x30 │ │ │ │ - mov sl, r4 │ │ │ │ - ldrd r5, r8, [sp, #56] @ 0x38 │ │ │ │ - mov r0, r3 │ │ │ │ - b.n 8fb40 │ │ │ │ - ldr r0, [pc, #904] @ (8ffbc ) │ │ │ │ - mul.w r6, fp, sl │ │ │ │ - vldr s20, [pc, #848] @ 8ff88 │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s16, s0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - add.w r3, sl, #1073741824 @ 0x40000000 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - vdiv.f32 s25, s16, s0 │ │ │ │ - subs r3, #1 │ │ │ │ - ldr r1, [pc, #868] @ (8ffc0 ) │ │ │ │ - add.w ip, r5, r3, lsl #2 │ │ │ │ - add.w r3, r6, sl │ │ │ │ - add r1, pc │ │ │ │ - ldr r4, [sp, #104] @ 0x68 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - str r1, [sp, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #852] @ (8ffc4 ) │ │ │ │ - mov lr, r3 │ │ │ │ - mov r3, ip │ │ │ │ - mov ip, r6 │ │ │ │ - add r1, pc │ │ │ │ - add.w r2, r2, sl, lsl #3 │ │ │ │ - str r1, [sp, #56] @ 0x38 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - str.w fp, [sp, #24] │ │ │ │ - str.w r9, [sp, #20] │ │ │ │ - str r7, [sp, #76] @ 0x4c │ │ │ │ - str.w r8, [sp, #60] @ 0x3c │ │ │ │ - vdiv.f32 s21, s15, s25 │ │ │ │ - vadd.f32 s19, s25, s25 │ │ │ │ - vdiv.f32 s18, s15, s19 │ │ │ │ - mov r0, r4 │ │ │ │ - cmp r4, sl │ │ │ │ - str r4, [sp, #84] @ 0x54 │ │ │ │ - blt.w 9001e │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - add r2, sp, #104 @ 0x68 │ │ │ │ - str r2, [sp, #32] │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - mov r9, r3 │ │ │ │ - mov r8, ip │ │ │ │ - mov r5, lr │ │ │ │ - adds r2, #8 │ │ │ │ - mov r6, sl │ │ │ │ - add.w fp, sp, #88 @ 0x58 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - strd ip, r3, [sp, #64] @ 0x40 │ │ │ │ - str.w lr, [sp, #72] @ 0x48 │ │ │ │ - b.n 8fce0 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - adds r6, #1 │ │ │ │ - ldr r4, [sp, #104] @ 0x68 │ │ │ │ - adds r5, #8 │ │ │ │ - add r8, r3 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - add.w r9, r9, #4 │ │ │ │ - mov r0, r4 │ │ │ │ - cmp r3, r6 │ │ │ │ - blt.w 9000e │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - sub.w r4, r4, sl │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - adds r4, #1 │ │ │ │ - str r4, [sp, #88] @ 0x58 │ │ │ │ - mov.w r4, r8, lsl #3 │ │ │ │ - adds r1, r4, r3 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r0, fp │ │ │ │ - blx 5e904 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, fp │ │ │ │ - sub.w r3, r3, sl │ │ │ │ - adds r3, #1 │ │ │ │ - vmov.f32 s16, s0 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - blx 5e904 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - vmov.f32 s17, s0 │ │ │ │ - add r4, r3 │ │ │ │ - mov r1, r4 │ │ │ │ - blx 66e34 │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - add r0, r8 │ │ │ │ - add.w r0, r7, r0, lsl #3 │ │ │ │ - blx 65ce8 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, fp │ │ │ │ - vmov.f64 d11, d0 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - sub.w r3, r3, sl │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - blx 66e34 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add r0, sl │ │ │ │ - subs r0, #1 │ │ │ │ - mla r0, r3, r0, r6 │ │ │ │ - add.w r0, r7, r0, lsl #3 │ │ │ │ - blx 65ce8 │ │ │ │ - vcmp.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmp.f32 s17, #0.0 │ │ │ │ - ite eq │ │ │ │ - moveq r3, #1 │ │ │ │ - movne r3, #0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it eq │ │ │ │ - orreq.w r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 8fcc8 │ │ │ │ - vmov.f32 s24, #96 @ 0x3f000000 0.5 │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - vcvt.f32.f64 s22, d11 │ │ │ │ - vadd.f32 s26, s16, s17 │ │ │ │ - vmul.f32 s14, s17, s24 │ │ │ │ - vcvt.f32.f64 s23, d0 │ │ │ │ - add r7, sp, #92 @ 0x5c │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - vstr s15, [sp, #96] @ 0x60 │ │ │ │ - vstr s14, [sp, #100] @ 0x64 │ │ │ │ - b.n 8fe1e │ │ │ │ - vcmpe.f32 s22, s13 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s13, s22 │ │ │ │ - vcmpe.f32 s13, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n 8fe4c │ │ │ │ - vcmpe.f32 s23, s12 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vmovlt.f32 s12, s23 │ │ │ │ - vcmpe.f32 s12, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bls.n 8fe4c │ │ │ │ - vadd.f32 s15, s16, s15 │ │ │ │ - mov r0, r7 │ │ │ │ - vadd.f32 s15, s15, s22 │ │ │ │ - vadd.f32 s15, s15, s17 │ │ │ │ - vadd.f32 s15, s15, s14 │ │ │ │ - vadd.f32 s15, s15, s23 │ │ │ │ - vstr s15, [sp, #92] @ 0x5c │ │ │ │ - blx 5724c │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w 8ff6a │ │ │ │ - vldr s15, [sp, #96] @ 0x60 │ │ │ │ - vadd.f32 s16, s16, s16 │ │ │ │ - vldr s14, [sp, #100] @ 0x64 │ │ │ │ - vadd.f32 s22, s22, s22 │ │ │ │ - vmul.f32 s17, s17, s24 │ │ │ │ - vmul.f32 s23, s23, s24 │ │ │ │ - vadd.f32 s15, s15, s15 │ │ │ │ - vmul.f32 s14, s14, s24 │ │ │ │ - vstr s15, [sp, #96] @ 0x60 │ │ │ │ - vstr s14, [sp, #100] @ 0x64 │ │ │ │ - vcmpe.f32 s16, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s17, s14 │ │ │ │ - ite hi │ │ │ │ - vmovhi.f32 s13, s16 │ │ │ │ - vmovls.f32 s13, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s16, s14 │ │ │ │ - ite hi │ │ │ │ - vmovhi.f32 s12, s14 │ │ │ │ - vmovls.f32 s12, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - blt.n 8fda2 │ │ │ │ - vmov.f32 s12, #96 @ 0x3f000000 0.5 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - vmul.f32 s13, s16, s12 │ │ │ │ - vstr s13, [sp, #100] @ 0x64 │ │ │ │ - b.n 8feae │ │ │ │ - vcmpe.f32 s17, s23 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ite lt │ │ │ │ - vmovlt.f32 s11, s23 │ │ │ │ - vmovge.f32 s11, s17 │ │ │ │ - vcmpe.f32 s11, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n 8fed8 │ │ │ │ - vcmpe.f32 s22, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ite lt │ │ │ │ - vmovlt.f32 s11, s22 │ │ │ │ - vmovge.f32 s11, s14 │ │ │ │ - vcmpe.f32 s11, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bls.n 8fed8 │ │ │ │ - vmul.f32 s15, s15, s12 │ │ │ │ - vmul.f32 s16, s16, s12 │ │ │ │ - vmul.f32 s13, s13, s12 │ │ │ │ - vmul.f32 s22, s22, s12 │ │ │ │ - vadd.f32 s17, s17, s17 │ │ │ │ - vadd.f32 s23, s23, s23 │ │ │ │ - movs r3, #1 │ │ │ │ - vcmpe.f32 s16, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ite lt │ │ │ │ - vmovlt.f32 s14, s16 │ │ │ │ - vmovge.f32 s14, s15 │ │ │ │ - vcmpe.f32 s13, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s13, s17 │ │ │ │ - it lt │ │ │ │ - vmovlt.f32 s14, s13 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n 8fe5c │ │ │ │ - vstr s14, [sp, #92] @ 0x5c │ │ │ │ - cbz r3, 8fee6 │ │ │ │ - vstr s13, [sp, #100] @ 0x64 │ │ │ │ - vstr s15, [sp, #96] @ 0x60 │ │ │ │ - vadd.f32 s0, s16, s17 │ │ │ │ - vmul.f32 s26, s26, s20 │ │ │ │ - vcmpe.f32 s0, s26 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bge.w 8fcc8 │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - vcmpe.f32 s15, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n 8ffcc │ │ │ │ - ble.n 8ff28 │ │ │ │ - vldr s13, [r9] │ │ │ │ - vcmpe.f32 s13, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n 8ff28 │ │ │ │ - vdiv.f32 s14, s21, s15 │ │ │ │ - vcmpe.f32 s13, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bge.w 8fcc8 │ │ │ │ - vmov.f32 s12, #112 @ 0x3f800000 1.0 │ │ │ │ - vldr s14, [r9] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - vdiv.f32 s13, s12, s15 │ │ │ │ - add r1, sp, #100 @ 0x64 │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - mov r0, fp │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - sub.w r3, r3, sl │ │ │ │ - vstr s15, [r9] │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - vstr s13, [sp, #100] @ 0x64 │ │ │ │ - blx 61414 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - add r1, sp, #96 @ 0x60 │ │ │ │ - blx 61414 │ │ │ │ - movs r3, #1 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - b.n 8fcc8 │ │ │ │ - ldr.w r8, [sp, #60] @ 0x3c │ │ │ │ - mvn.w r3, #2 │ │ │ │ - ldr r0, [pc, #84] @ (8ffc8 ) │ │ │ │ - mov r1, fp │ │ │ │ - str.w r3, [r8] │ │ │ │ - add r0, pc │ │ │ │ - movs r3, #3 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - blx 6423c │ │ │ │ - b.n 8f96c │ │ │ │ - nop │ │ │ │ - adds r3, #51 @ 0x33 │ │ │ │ - subs r7, #115 @ 0x73 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ + cbnz r6, 90f3c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - strh r6, [r5, #10] │ │ │ │ + ldr r2, [r5, #108] @ 0x6c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r4, [r0, #54] @ 0x36 │ │ │ │ + strb r4, [r7, #21] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [r3, #120] @ 0x78 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - strh r0, [r5, #6] │ │ │ │ + strb r0, [r5, #21] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r0, [r0, #6] │ │ │ │ + strb r4, [r2, #21] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r4, [r3, #4] │ │ │ │ + strb r2, [r2, #1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r0, [r1, #46] @ 0x2e │ │ │ │ + strb r6, [r2, #20] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r6, [r5, #2] │ │ │ │ + strb r6, [r6, #19] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r0!, {r2, r3, r5, r6} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldrb r2, [r4, #28] │ │ │ │ + ldr r6, [r7, #96] @ 0x60 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r6, [r7, #24] │ │ │ │ + strb r4, [r0, #19] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r6!, {r2, r3, r5} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - stmia r6!, {r1, r3, r4} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - strh r6, [r2, #4] │ │ │ │ + ldr r2, [r2, #76] @ 0x4c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - vldr s13, [r9] │ │ │ │ - vcmpe.f32 s13, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n 8ff28 │ │ │ │ - vmul.f32 s13, s13, s15 │ │ │ │ - vcmpe.f32 s13, s25 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.n 8ff28 │ │ │ │ - b.n 8fcc8 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - vmov s15, r4 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r9, sl │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - add.w r2, r2, r3, lsl #2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov.w sl, #1 │ │ │ │ - vstr s15, [r2] │ │ │ │ - mul.w r2, fp, r3 │ │ │ │ - b.n 8fad0 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - ldrd ip, r3, [sp, #64] @ 0x40 │ │ │ │ - ldr.w lr, [sp, #72] @ 0x48 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w 8fc9a │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - b.n 8f966 │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - b.n 8fbb4 │ │ │ │ - mov r0, r3 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - b.n 8f966 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - b.n 8f966 │ │ │ │ - mov sl, r6 │ │ │ │ - str.w sl, [sp, #12] │ │ │ │ - ldrd r7, r6, [sp, #48] @ 0x30 │ │ │ │ - ldrd r5, r8, [sp, #56] @ 0x38 │ │ │ │ - b.n 8fb64 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 8f944 │ │ │ │ - │ │ │ │ -00090050 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3696] @ 0xe70 │ │ │ │ - sub sp, #356 @ 0x164 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r4, r0 │ │ │ │ - strd r1, r2, [sp, #28] │ │ │ │ - ldr.w r2, [pc, #2932] @ 90be4 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr.w r3, [pc, #2928] @ 90be8 │ │ │ │ - add r2, pc │ │ │ │ - ldr r5, [sp, #400] @ 0x190 │ │ │ │ - ldr r7, [sp, #436] @ 0x1b4 │ │ │ │ - ldr r6, [sp, #428] @ 0x1ac │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [sp, #412] @ 0x19c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #348] @ 0x15c │ │ │ │ - mov.w r3, #0 │ │ │ │ - str r5, [sp, #176] @ 0xb0 │ │ │ │ - ldr r5, [sp, #404] @ 0x194 │ │ │ │ - str r5, [sp, #152] @ 0x98 │ │ │ │ - ldr r5, [sp, #416] @ 0x1a0 │ │ │ │ - str r5, [sp, #228] @ 0xe4 │ │ │ │ - ldr r5, [sp, #420] @ 0x1a4 │ │ │ │ - str r5, [sp, #232] @ 0xe8 │ │ │ │ - ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ - str r5, [sp, #216] @ 0xd8 │ │ │ │ - ldr r5, [sp, #432] @ 0x1b0 │ │ │ │ - str r5, [sp, #212] @ 0xd4 │ │ │ │ - ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ - ldr r3, [sp, #444] @ 0x1bc │ │ │ │ - str r5, [sp, #220] @ 0xdc │ │ │ │ - ldr r5, [sp, #448] @ 0x1c0 │ │ │ │ - str r5, [sp, #128] @ 0x80 │ │ │ │ - ldr.w r1, [pc, #2880] @ 90bf0 │ │ │ │ - ldr r5, [sp, #452] @ 0x1c4 │ │ │ │ - str r2, [sp, #208] @ 0xd0 │ │ │ │ - add r1, pc │ │ │ │ - str r7, [sp, #96] @ 0x60 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - ldr.w sl, [sp, #408] @ 0x198 │ │ │ │ - str r5, [sp, #132] @ 0x84 │ │ │ │ - ldr r5, [sp, #456] @ 0x1c8 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - ldr r7, [r7, #0] │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - str r7, [sp, #100] @ 0x64 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - ldr r7, [r3, #0] │ │ │ │ - str r7, [sp, #84] @ 0x54 │ │ │ │ - str r2, [sp, #104] @ 0x68 │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r1, [pc, #2844] @ 90bf4 │ │ │ │ - mov r7, r0 │ │ │ │ - str r0, [sp, #148] @ 0x94 │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w 901ee │ │ │ │ - cmp r7, #0 │ │ │ │ - beq.n 901a4 │ │ │ │ - ldr.w r1, [pc, #2820] @ 90bf8 │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - movs r3, #1 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - ldr r2, [sp, #176] @ 0xb0 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - add r3, r2 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #140] @ 0x8c │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r5, #0] │ │ │ │ - movs r3, #1 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 90208 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 90212 │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 90224 │ │ │ │ - ldr r1, [sp, #176] @ 0xb0 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 9022c │ │ │ │ - ldr r1, [sp, #152] @ 0x98 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 9023c │ │ │ │ - ldr r1, [sp, #208] @ 0xd0 │ │ │ │ - ldr r0, [sp, #92] @ 0x5c │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, r0 │ │ │ │ - blt.n 90234 │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.w 916cc │ │ │ │ - ldr r0, [sp, #148] @ 0x94 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n 90244 │ │ │ │ - cmp r3, #1 │ │ │ │ - mov r0, r3 │ │ │ │ - it lt │ │ │ │ - movlt r0, #1 │ │ │ │ - cmp r1, r0 │ │ │ │ - bge.n 90244 │ │ │ │ - movs r3, #12 │ │ │ │ - mvn.w r2, #11 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - ldr.w r0, [pc, #2696] @ 90bfc │ │ │ │ - add r1, sp, #252 @ 0xfc │ │ │ │ - str r3, [sp, #252] @ 0xfc │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr.w r2, [pc, #2688] @ 90c00 │ │ │ │ - ldr.w r3, [pc, #2660] @ 90be8 │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #348] @ 0x15c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 916dc │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #356 @ 0x164 │ │ │ │ - vpop {d8} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr.w r1, [pc, #2652] @ 90c04 │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr r2, [sp, #176] @ 0xb0 │ │ │ │ - str r0, [sp, #144] @ 0x90 │ │ │ │ - ldr r3, [r2, #0] │ │ │ │ - ldr r2, [sp, #152] @ 0x98 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - add r3, r2 │ │ │ │ - adds r2, r3, #1 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - str r2, [sp, #92] @ 0x5c │ │ │ │ - str r3, [sp, #140] @ 0x8c │ │ │ │ - str r7, [r5, #0] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w 916e0 │ │ │ │ - ldr.w r1, [pc, #2616] @ 90c08 │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbz r0, 9021a │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bge.n 90124 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - b.n 90170 │ │ │ │ - ldr.w r1, [pc, #2588] @ 90c0c │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - orrs r0, r3 │ │ │ │ - ite ne │ │ │ │ - movne r3, #1 │ │ │ │ - moveq r3, #0 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - b.n 90100 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - b.n 90170 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 9020e │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - b.n 90170 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 9020e │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 9020e │ │ │ │ - mvn.w r2, #7 │ │ │ │ - movs r3, #8 │ │ │ │ - b.n 9020e │ │ │ │ - mvn.w r2, #5 │ │ │ │ - movs r3, #6 │ │ │ │ - b.n 9020e │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.w 916c0 │ │ │ │ - ldr r0, [sp, #144] @ 0x90 │ │ │ │ - cbz r0, 9025e │ │ │ │ - cmp r2, #1 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r2, r1 │ │ │ │ - bgt.w 916c0 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n 90276 │ │ │ │ - ldr r1, [sp, #140] @ 0x8c │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.n 9027e │ │ │ │ - cmp r3, #1 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - bge.n 9027e │ │ │ │ - mvn.w r2, #15 │ │ │ │ - movs r3, #16 │ │ │ │ - b.n 9020e │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 916d6 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - cbz r3, 902ac │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr.w r3, [pc, #2432] @ 90c10 │ │ │ │ - ldr.w r0, [pc, #2432] @ 90c14 │ │ │ │ - add r3, pc │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r0, pc │ │ │ │ - ldr.w r3, [pc, #2424] @ 90c18 │ │ │ │ - mov r1, r2 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - add r3, pc │ │ │ │ - blx 60918 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - cbz r3, 902d4 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr.w r3, [pc, #2400] @ 90c1c │ │ │ │ - ldr.w r0, [pc, #2400] @ 90c20 │ │ │ │ - add r3, pc │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r0, pc │ │ │ │ - ldr.w r3, [pc, #2392] @ 90c24 │ │ │ │ - mov r1, r2 │ │ │ │ - add r3, pc │ │ │ │ - blx 60918 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr.w lr, [r3] │ │ │ │ - cmp.w lr, #0 │ │ │ │ - beq.w 9017e │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 9017e │ │ │ │ - ldr r0, [sp, #84] @ 0x54 │ │ │ │ - cmp lr, r3 │ │ │ │ - ldr r6, [sp, #52] @ 0x34 │ │ │ │ - add.w r0, r0, #1 │ │ │ │ - ldr r2, [sp, #152] @ 0x98 │ │ │ │ - ldr r4, [sp, #100] @ 0x64 │ │ │ │ - mov.w r5, r0, lsl #3 │ │ │ │ - add.w r0, r6, #1 │ │ │ │ - ldr r1, [r2, #0] │ │ │ │ - sub.w r0, sl, r0, lsl #3 │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - ldr r2, [sp, #176] @ 0xb0 │ │ │ │ - add.w r0, r0, #1 │ │ │ │ - ldr r7, [sp, #220] @ 0xdc │ │ │ │ - str r5, [sp, #240] @ 0xf0 │ │ │ │ - mov.w r0, r0, lsl #3 │ │ │ │ - str r0, [sp, #236] @ 0xec │ │ │ │ - add.w r0, r4, #1 │ │ │ │ - ldr r4, [sp, #212] @ 0xd4 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - sub.w r5, r7, r5 │ │ │ │ - str r5, [sp, #88] @ 0x58 │ │ │ │ - mov r5, lr │ │ │ │ - sub.w r4, r4, r0, lsl #3 │ │ │ │ - str r4, [sp, #108] @ 0x6c │ │ │ │ - add.w r4, r2, r1 │ │ │ │ - it ge │ │ │ │ - movge r5, r3 │ │ │ │ - mov r0, r1 │ │ │ │ - cmp r4, #1 │ │ │ │ - str r5, [sp, #184] @ 0xb8 │ │ │ │ - ble.w 907a8 │ │ │ │ - add.w r4, lr, #4294967295 @ 0xffffffff │ │ │ │ - cmp r1, #0 │ │ │ │ - ite le │ │ │ │ - movle r7, #1 │ │ │ │ - movgt r7, #2 │ │ │ │ - add.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ - str r7, [sp, #156] @ 0x9c │ │ │ │ - ite le │ │ │ │ - movle r7, #2 │ │ │ │ - movgt r7, #1 │ │ │ │ - cmp r4, r2 │ │ │ │ - str r7, [sp, #76] @ 0x4c │ │ │ │ - it ge │ │ │ │ - movge r4, r2 │ │ │ │ - mov r2, r3 │ │ │ │ - cmp r3, r1 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - it ge │ │ │ │ - movge r2, r1 │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - mov r7, r2 │ │ │ │ - adds r2, r4, r2 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - add.w r8, r4, #2 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - adds r2, #1 │ │ │ │ - cmp r5, #0 │ │ │ │ - str r2, [sp, #280] @ 0x118 │ │ │ │ - str r5, [sp, #252] @ 0xfc │ │ │ │ - mul.w r3, r2, r3 │ │ │ │ - str r4, [sp, #124] @ 0x7c │ │ │ │ - mov r2, r7 │ │ │ │ - str r3, [sp, #288] @ 0x120 │ │ │ │ - rsb r7, r7, #1 │ │ │ │ - mov.w r3, #0 │ │ │ │ - str r3, [sp, #276] @ 0x114 │ │ │ │ - mov r3, r4 │ │ │ │ - ble.w 907a8 │ │ │ │ - ldr r4, [sp, #128] @ 0x80 │ │ │ │ - adds r5, r3, #1 │ │ │ │ - adds r3, r2, #1 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - sub.w r9, r4, #8 │ │ │ │ - ldr r4, [sp, #132] @ 0x84 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ - sub.w r4, r4, #4 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - ble.w 907a6 │ │ │ │ - ldr.w r3, [pc, #2156] @ 90c28 │ │ │ │ - add.w fp, sp, #288 @ 0x120 │ │ │ │ - ldr r0, [sp, #236] @ 0xec │ │ │ │ - movs r4, #1 │ │ │ │ - add r3, pc │ │ │ │ - str r6, [sp, #172] @ 0xac │ │ │ │ - adds r3, #8 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - subs r3, r6, #1 │ │ │ │ - str.w sl, [sp, #244] @ 0xf4 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, fp │ │ │ │ - lsls r3, r3, #3 │ │ │ │ - str r3, [sp, #160] @ 0xa0 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - mov fp, r8 │ │ │ │ - str.w r9, [sp, #24] │ │ │ │ - subs r3, r3, r0 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - lsls r3, r6, #3 │ │ │ │ - mov r6, r4 │ │ │ │ - str r3, [sp, #164] @ 0xa4 │ │ │ │ - add r3, sp, #280 @ 0x118 │ │ │ │ - str r5, [sp, #224] @ 0xe0 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #168] @ 0xa8 │ │ │ │ - mov r4, sl │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r3, [sp, #224] @ 0xe0 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - movs r3, #1 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [sp, #172] @ 0xac │ │ │ │ - str r6, [sp, #136] @ 0x88 │ │ │ │ - adds r6, #1 │ │ │ │ - add r3, r2 │ │ │ │ - str r6, [sp, #188] @ 0xbc │ │ │ │ - str r3, [sp, #180] @ 0xb4 │ │ │ │ - add r3, sp, #284 @ 0x11c │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r2, [sp, #276] @ 0x114 │ │ │ │ - add fp, r3 │ │ │ │ - add r4, r3 │ │ │ │ - cmp r2, #0 │ │ │ │ - mov r3, r2 │ │ │ │ - bgt.w 90b20 │ │ │ │ - ldr r1, [sp, #124] @ 0x7c │ │ │ │ - mov.w r7, fp, lsl #3 │ │ │ │ - mov.w r8, fp, lsl #2 │ │ │ │ - sub.w r5, fp, r1 │ │ │ │ - ldr r1, [sp, #92] @ 0x5c │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - str r4, [sp, #60] @ 0x3c │ │ │ │ - mla r5, r0, r5, r1 │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ - add r8, r1 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - mov ip, r0 │ │ │ │ - str r0, [sp, #256] @ 0x100 │ │ │ │ - add r7, r1 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - add.w r9, r1, r5, lsl #3 │ │ │ │ - ldr r1, [sp, #124] @ 0x7c │ │ │ │ - movs r5, #1 │ │ │ │ - subs r6, r4, r1 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - mov r4, r8 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [sp, #160] @ 0xa0 │ │ │ │ - subs r6, #1 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - mov lr, r1 │ │ │ │ - mov r1, r2 │ │ │ │ - adds r0, r6, r5 │ │ │ │ - cmp lr, r0 │ │ │ │ - it lt │ │ │ │ - addlt.w r3, r1, #4294967295 @ 0xffffffff │ │ │ │ - str r3, [sp, #284] @ 0x11c │ │ │ │ - cmp r3, #0 │ │ │ │ - bgt.w 90634 │ │ │ │ - adds r5, #1 │ │ │ │ - add r9, r7 │ │ │ │ - cmp r5, ip │ │ │ │ - bgt.n 90486 │ │ │ │ - mov r3, r1 │ │ │ │ - b.n 90468 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r4, [sp, #60] @ 0x3c │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - ldrge r3, [sp, #280] @ 0x118 │ │ │ │ - bge.n 904b2 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - subs r1, r1, r3 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - adds r1, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge.w 90d8e │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ - ldr r2, [sp, #276] @ 0x114 │ │ │ │ - sub.w fp, fp, r3 │ │ │ │ - adds r2, #1 │ │ │ │ - str r2, [sp, #276] @ 0x114 │ │ │ │ - ldr r2, [sp, #148] @ 0x94 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w 90d24 │ │ │ │ - ldr r2, [sp, #140] @ 0x8c │ │ │ │ - cmp r2, #0 │ │ │ │ - bgt.w 90cc2 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - ldr r1, [r2, #0] │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - adds r0, r2, r4 │ │ │ │ - ldr r2, [sp, #276] @ 0x114 │ │ │ │ - cmp r0, r1 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - itt gt │ │ │ │ - subgt r4, r4, r3 │ │ │ │ - addgt.w r2, r2, #4294967295 @ 0xffffffff │ │ │ │ - strd r4, r3, [sp, #256] @ 0x100 │ │ │ │ - it gt │ │ │ │ - strgt r2, [sp, #276] @ 0x114 │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.w 90b5c │ │ │ │ - cmp r3, #1 │ │ │ │ - it eq │ │ │ │ - cmpeq r1, #1 │ │ │ │ - bne.w 90ed8 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - cmp fp, r4 │ │ │ │ - add.w r5, r3, fp │ │ │ │ - bgt.n 9057e │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - add.w ip, fp, #1073741824 @ 0x40000000 │ │ │ │ - add.w ip, ip, #4294967295 @ 0xffffffff │ │ │ │ - ldr r1, [sp, #128] @ 0x80 │ │ │ │ - lsls r0, r5, #3 │ │ │ │ - add.w lr, r4, #1 │ │ │ │ - add.w ip, r3, ip, lsl #2 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - add.w r6, r1, fp, lsl #3 │ │ │ │ - mov r7, fp │ │ │ │ - add r3, r0 │ │ │ │ - add r0, r1 │ │ │ │ - vldr s11, [r6, #-4] │ │ │ │ - mov r1, r7 │ │ │ │ - vldr s15, [r3, #12] │ │ │ │ - adds r7, #1 │ │ │ │ - vldr s13, [r6, #-8] │ │ │ │ - adds r0, #8 │ │ │ │ - vldr s12, [r3, #8] │ │ │ │ - adds r6, #8 │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - adds r3, #8 │ │ │ │ - vmul.f32 s15, s13, s15 │ │ │ │ - cmp r7, lr │ │ │ │ - vmla.f32 s15, s12, s11 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - vstr s15, [r0, #-12] │ │ │ │ - vstr s14, [r0, #-16] │ │ │ │ - vldmia ip!, {s15} │ │ │ │ - vldr s14, [r3] │ │ │ │ - vldr s13, [r3, #4] │ │ │ │ - vmul.f32 s14, s15, s14 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vstr s14, [r3] │ │ │ │ - vstr s15, [r3, #4] │ │ │ │ - bne.n 9051c │ │ │ │ - ldr r3, [sp, #168] @ 0xa8 │ │ │ │ - add r3, r1 │ │ │ │ - strd r1, r3, [sp, #264] @ 0x108 │ │ │ │ - vstr s15, [sp, #296] @ 0x128 │ │ │ │ - vstr s14, [sp, #292] @ 0x124 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n 905b0 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - subs r1, r5, #1 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r2, sl │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r0, sp, #276 @ 0x114 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - mul.w r1, r3, r1 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - adds r1, #1 │ │ │ │ - add.w r1, r3, r1, lsl #3 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - add.w r3, r3, r5, lsl #2 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add.w r3, r3, r5, lsl #3 │ │ │ │ - blx 629f0 │ │ │ │ - ldr r2, [sp, #276] @ 0x114 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - subs r7, r5, #1 │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ - add.w r8, r4, #4294967295 @ 0xffffffff │ │ │ │ - movs r6, #1 │ │ │ │ - str r0, [sp, #260] @ 0x104 │ │ │ │ - mul.w r7, r3, r7 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - adds r7, #2 │ │ │ │ - add.w r7, r3, r7, lsl #3 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - add.w r3, r3, r5, lsl #2 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add.w r5, r3, r5, lsl #3 │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - sub.w r9, r3, #8 │ │ │ │ - mov r3, r2 │ │ │ │ - mov r2, sl │ │ │ │ - mov sl, r4 │ │ │ │ - mov r4, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - mov r5, r2 │ │ │ │ - b.n 905f8 │ │ │ │ - adds r4, #8 │ │ │ │ - cmp r0, r6 │ │ │ │ - blt.n 90666 │ │ │ │ - ldr r3, [sp, #276] @ 0x114 │ │ │ │ - add.w ip, r8, r6 │ │ │ │ - adds r6, #1 │ │ │ │ - cmp r1, ip │ │ │ │ - it lt │ │ │ │ - addlt.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ - str r3, [sp, #284] @ 0x11c │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n 905f0 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - mov r1, r4 │ │ │ │ - strd r7, r3, [sp, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - strd r5, r3, [sp] │ │ │ │ - add.w r3, r9, r4 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - adds r4, #8 │ │ │ │ - blx 626fc │ │ │ │ - ldr r0, [sp, #260] @ 0x104 │ │ │ │ - cmp r0, r6 │ │ │ │ - blt.n 90666 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - b.n 905f6 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - sub.w r1, r9, #8 │ │ │ │ - strd r8, r3, [sp, #8] │ │ │ │ - mov r2, sl │ │ │ │ - mov r3, r9 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - strd sl, r4, [sp] │ │ │ │ - adds r5, #1 │ │ │ │ - blx 626fc │ │ │ │ - ldr.w ip, [sp, #256] @ 0x100 │ │ │ │ - add r9, r7 │ │ │ │ - cmp ip, r5 │ │ │ │ - blt.w 90486 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r1, [sp, #276] @ 0x114 │ │ │ │ - ldr.w lr, [r3] │ │ │ │ - mov r3, r1 │ │ │ │ - b.n 90468 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - mov r4, sl │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - mov sl, r5 │ │ │ │ - ldr r1, [sp, #156] @ 0x9c │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ - subs r3, r2, r3 │ │ │ │ - clz r3, r3 │ │ │ │ - cmp r1, r0 │ │ │ │ - mov.w r3, r3, lsr #5 │ │ │ │ - it ge │ │ │ │ - movge r3, #0 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 90a92 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w 90ab8 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - ldr r1, [r2, #0] │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - adds r2, r4, r2 │ │ │ │ - cmp r2, r1 │ │ │ │ - it gt │ │ │ │ - subgt r4, r4, r3 │ │ │ │ - strd r4, r3, [sp, #256] @ 0x100 │ │ │ │ - ittt gt │ │ │ │ - ldrgt r2, [sp, #276] @ 0x114 │ │ │ │ - addgt.w r2, r2, #4294967295 @ 0xffffffff │ │ │ │ - strgt r2, [sp, #276] @ 0x114 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.w 90c2c │ │ │ │ - cmp r2, #1 │ │ │ │ - it eq │ │ │ │ - cmpeq r3, #1 │ │ │ │ - bne.w 90f9a │ │ │ │ - cmp fp, r4 │ │ │ │ - bgt.n 90764 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov ip, fp │ │ │ │ - ldr r0, [sp, #132] @ 0x84 │ │ │ │ - add.w r6, fp, r3 │ │ │ │ - ldr r2, [sp, #92] @ 0x5c │ │ │ │ - add.w lr, r6, #1073741824 @ 0x40000000 │ │ │ │ - add.w lr, lr, #4294967295 @ 0xffffffff │ │ │ │ - adds r5, r3, r2 │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - add.w r3, r5, fp │ │ │ │ - add.w lr, r0, lr, lsl #2 │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ - lsls r3, r3, #3 │ │ │ │ - add.w r7, r0, fp │ │ │ │ - add.w r6, r2, r6, lsl #3 │ │ │ │ - adds r0, r3, #4 │ │ │ │ - add.w r7, r2, r7, lsl #3 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - add r3, r2 │ │ │ │ - add r0, r2 │ │ │ │ - vldr s11, [r6, #-4] │ │ │ │ - mov r2, ip │ │ │ │ - vldr s15, [r3, #4] │ │ │ │ - add.w ip, ip, #1 │ │ │ │ - vldr s13, [r6, #-8] │ │ │ │ - adds r7, #8 │ │ │ │ - vldr s12, [r0, #-4] │ │ │ │ - adds r6, #8 │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - adds r0, #8 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - adds r3, #8 │ │ │ │ - vmla.f32 s15, s11, s12 │ │ │ │ - cmp r4, ip │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - vstr s15, [r7, #-12] │ │ │ │ - vstr s14, [r7, #-16] │ │ │ │ - vldmia lr!, {s15} │ │ │ │ - vldr s14, [r0, #-12] │ │ │ │ - vldr s13, [r3, #-4] │ │ │ │ - vmul.f32 s14, s15, s14 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vstr s14, [r0, #-12] │ │ │ │ - vstr s15, [r3, #-4] │ │ │ │ - bge.n 906fc │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - add r5, r2 │ │ │ │ - add r2, r3 │ │ │ │ - strd r2, r5, [sp, #264] @ 0x108 │ │ │ │ - vstr s15, [sp, #296] @ 0x128 │ │ │ │ - vstr s14, [sp, #292] @ 0x124 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - cmp r2, r3 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - ittee lt │ │ │ │ - addlt.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ - strlt r3, [sp, #64] @ 0x40 │ │ │ │ - ldrge r3, [sp, #68] @ 0x44 │ │ │ │ - addge.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ - it ge │ │ │ │ - strge r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - cmp r2, r3 │ │ │ │ - bge.w 90416 │ │ │ │ - ldr r3, [sp, #180] @ 0xb4 │ │ │ │ - mov r7, sl │ │ │ │ - ldr r6, [sp, #188] @ 0xbc │ │ │ │ - mov sl, r4 │ │ │ │ - str r3, [sp, #172] @ 0xac │ │ │ │ - ldr r3, [sp, #252] @ 0xfc │ │ │ │ - cmp r3, r6 │ │ │ │ - bge.w 903f4 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - mov lr, r1 │ │ │ │ - ldr.w sl, [sp, #244] @ 0xf4 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - mov r0, r1 │ │ │ │ - cmp r1, #0 │ │ │ │ - bne.w 9122e │ │ │ │ - ldr r3, [sp, #176] @ 0xb0 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w 915ac │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - add.w r3, lr, #4294967295 @ 0xffffffff │ │ │ │ - ldr r2, [r1, #0] │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge r3, r2 │ │ │ │ - str r3, [sp, #252] @ 0xfc │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w 915ac │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - sub.w r4, sl, #8 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 915b2 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - add.w fp, sp, #324 @ 0x144 │ │ │ │ - mov.w r8, #1 │ │ │ │ - str.w fp, [sp, #36] @ 0x24 │ │ │ │ - add r6, sp, #340 @ 0x154 │ │ │ │ - add.w sl, sp, #272 @ 0x110 │ │ │ │ - lsls r3, r2, #3 │ │ │ │ - lsls r2, r2, #1 │ │ │ │ - adds r7, r4, r3 │ │ │ │ - adds r2, #1 │ │ │ │ - mov r5, r7 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r2, [sp, #220] @ 0xdc │ │ │ │ - mov fp, r1 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - mov r2, sl │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add.w r1, r4, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - add.w r0, r4, #8 │ │ │ │ - blx 5af24 │ │ │ │ - ldr r3, [sp, #324] @ 0x144 │ │ │ │ - str r3, [r4, #8] │ │ │ │ - ldr r3, [sp, #328] @ 0x148 │ │ │ │ - str r3, [r4, #12] │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - cmp r3, r8 │ │ │ │ - ble.n 90876 │ │ │ │ - vldr s15, [r5, #12] │ │ │ │ - vldr s10, [sp, #344] @ 0x158 │ │ │ │ - vldr s12, [sp, #340] @ 0x154 │ │ │ │ - vldr s11, [r5, #8] │ │ │ │ - vmul.f32 s13, s15, s10 │ │ │ │ - vldr s14, [sp, #272] @ 0x110 │ │ │ │ - vmul.f32 s15, s15, s12 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - vmla.f32 s15, s10, s11 │ │ │ │ - str r3, [sp, #260] @ 0x104 │ │ │ │ - vnmls.f32 s13, s11, s12 │ │ │ │ - vstr s15, [r4, #20] │ │ │ │ - vstr s13, [r4, #16] │ │ │ │ - vldr s13, [r5, #8] │ │ │ │ - vldr s15, [r5, #12] │ │ │ │ - vmul.f32 s13, s14, s13 │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - vstr s13, [sp, #292] @ 0x124 │ │ │ │ - vstr s13, [r5, #8] │ │ │ │ - vstr s15, [sp, #296] @ 0x128 │ │ │ │ - vstr s15, [r5, #12] │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - cmp r3, #0 │ │ │ │ - bgt.n 9089c │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - add r5, r9 │ │ │ │ - adds r3, #8 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - mov r4, r7 │ │ │ │ - add r3, r2 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #252] @ 0xfc │ │ │ │ - cmp r3, r8 │ │ │ │ - blt.n 908c8 │ │ │ │ - add r7, r9 │ │ │ │ - b.n 90802 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - add r5, r9 │ │ │ │ - mov r1, r3 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - adds r3, #8 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - strd sl, r6, [sp, #4] │ │ │ │ - mov r4, r7 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - blx 5a198 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - add r3, r2 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #252] @ 0xfc │ │ │ │ - cmp r8, r3 │ │ │ │ - ble.n 90898 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - adds r0, #1 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ - add r0, r1 │ │ │ │ - ldr r4, [sp, #184] @ 0xb8 │ │ │ │ - str r4, [sp, #252] @ 0xfc │ │ │ │ - add.w r3, r5, r0, lsl #3 │ │ │ │ - cmp r4, #0 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - str r2, [sp, #316] @ 0x13c │ │ │ │ - str r3, [sp, #320] @ 0x140 │ │ │ │ - ble.w 9017e │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 91242 │ │ │ │ - ldr r3, [sp, #228] @ 0xe4 │ │ │ │ - add.w sl, sp, #316 @ 0x13c │ │ │ │ - str r3, [sp, #24] │ │ │ │ - movs r4, #1 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - ldr r2, [sp, #220] @ 0xdc │ │ │ │ - add.w fp, r3, #8 │ │ │ │ - mov r3, r1 │ │ │ │ - lsls r1, r1, #3 │ │ │ │ - str.w sl, [sp, #20] │ │ │ │ - add.w r0, r5, r3, lsl #4 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldr r6, [sp, #232] @ 0xe8 │ │ │ │ - add r3, sp, #292 @ 0x124 │ │ │ │ - vldr s16, [pc, #724] @ 90bec │ │ │ │ - subs r5, r0, r1 │ │ │ │ - mov r9, r1 │ │ │ │ - mov r8, r0 │ │ │ │ - mov sl, r2 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - b.n 90a06 │ │ │ │ - add r3, r7 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - add r3, sp, #300 @ 0x12c │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - mov r0, r3 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - blx 62524 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - vldr s15, [sp, #304] @ 0x130 │ │ │ │ - vldr s12, [sp, #300] @ 0x12c │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - vldr s11, [r3, #4] │ │ │ │ - vldr s13, [r3] │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vmla.f32 s15, s11, s12 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - vstr s14, [sp, #292] @ 0x124 │ │ │ │ - vstr s15, [sp, #296] @ 0x128 │ │ │ │ - vstr s14, [sp, #316] @ 0x13c │ │ │ │ - vstr s15, [sp, #320] @ 0x140 │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vcmp.f32 s0, #0.0 │ │ │ │ - vstr s0, [r6] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w 911c6 │ │ │ │ - vmov.f32 s15, s16 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - vstr s14, [sp, #316] @ 0x13c │ │ │ │ - vstr s15, [sp, #320] @ 0x140 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 911ee │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - adds r3, #1 │ │ │ │ - add r3, r7 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - blx 62524 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - vldr s15, [sp, #304] @ 0x130 │ │ │ │ - vldr s12, [sp, #300] @ 0x12c │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - vldr s11, [r3, #4] │ │ │ │ - vldr s13, [r3] │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vmla.f32 s15, s11, s12 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - vstr s15, [sp, #296] @ 0x128 │ │ │ │ - vstr s15, [sp, #320] @ 0x140 │ │ │ │ - vstr s14, [sp, #292] @ 0x124 │ │ │ │ - vstr s14, [sp, #316] @ 0x13c │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - adds r4, #1 │ │ │ │ - adds r6, #4 │ │ │ │ - add r8, r9 │ │ │ │ - add r7, r3 │ │ │ │ - ldr r3, [sp, #252] @ 0xfc │ │ │ │ - add.w sl, sl, #8 │ │ │ │ - add.w fp, fp, #8 │ │ │ │ - add r5, r9 │ │ │ │ - cmp r3, r4 │ │ │ │ - blt.w 9017e │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - vcmp.f32 s0, #0.0 │ │ │ │ - vstmia r3!, {s0} │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - itete ne │ │ │ │ - vldrne s14, [sp, #316] @ 0x13c │ │ │ │ - vmoveq.f32 s14, s16 │ │ │ │ - vldrne s13, [sp, #320] @ 0x140 │ │ │ │ - vmoveq.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - itttt ne │ │ │ │ - vdivne.f32 s15, s14, s0 │ │ │ │ - vdivne.f32 s14, s13, s0 │ │ │ │ - vstrne s15, [sp, #292] @ 0x124 │ │ │ │ - vstrne s14, [sp, #296] @ 0x128 │ │ │ │ - cmp r3, #0 │ │ │ │ - vstr s14, [sp, #320] @ 0x140 │ │ │ │ - vstr s15, [sp, #316] @ 0x13c │ │ │ │ - ble.n 90a66 │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - blx 62524 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ - mov r2, sl │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - blx 574e4 │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - cmp r3, r4 │ │ │ │ - ble.n 909ea │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 90926 │ │ │ │ - ldr r3, [sp, #176] @ 0xb0 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 911fe │ │ │ │ - vstr s16, [r6] │ │ │ │ - ldr.w r3, [r8, #8] │ │ │ │ - str r3, [sp, #316] @ 0x13c │ │ │ │ - ldr.w r3, [r8, #12] │ │ │ │ - str r3, [sp, #320] @ 0x140 │ │ │ │ - b.n 909ea │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - subs r1, r1, r3 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - adds r1, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge.w 90e32 │ │ │ │ - ldr r2, [sp, #276] @ 0x114 │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ - adds r2, #1 │ │ │ │ - str r2, [sp, #276] @ 0x114 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ - sub.w fp, fp, r3 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w 90692 │ │ │ │ - mov r2, r4 │ │ │ │ - mov r5, fp │ │ │ │ - add r6, sp, #292 @ 0x124 │ │ │ │ - cmp r3, #0 │ │ │ │ - strd r3, r4, [sp, #256] @ 0x100 │ │ │ │ - blt.n 90b16 │ │ │ │ - cmp r5, r2 │ │ │ │ - ite gt │ │ │ │ - movgt r2, #0 │ │ │ │ - movle r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w 90d20 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r0, r6 │ │ │ │ - adds r7, r5, r3 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add.w r1, r3, r7, lsl #3 │ │ │ │ - blx 62524 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - subs r1, r7, #1 │ │ │ │ - ldr r0, [sp, #108] @ 0x6c │ │ │ │ - add.w ip, r7, r3 │ │ │ │ - add r1, r3 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ - add.w r1, r0, r1, lsl #3 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add.w r7, r3, r7, lsl #2 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - add.w r3, r0, ip, lsl #3 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - blx 5a198 │ │ │ │ - ldr r3, [sp, #256] @ 0x100 │ │ │ │ - ldr r2, [sp, #260] @ 0x104 │ │ │ │ - add r5, r3 │ │ │ │ - cmp r3, #0 │ │ │ │ - bge.n 90ac6 │ │ │ │ - cmp r5, r2 │ │ │ │ - ite lt │ │ │ │ - movlt r2, #0 │ │ │ │ - movge r2, #1 │ │ │ │ - b.n 90ace │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - mov.w r8, fp, lsl #2 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov.w r7, fp, lsl #3 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r0, sp, #276 @ 0x114 │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - sub.w r5, fp, r3 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - subs r1, r5, #1 │ │ │ │ - mla r1, r2, r1, r3 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mov r2, sl │ │ │ │ - add.w r1, r3, r1, lsl #3 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - add r3, r8 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add r3, r7 │ │ │ │ - blx 629f0 │ │ │ │ - ldr r2, [sp, #276] @ 0x114 │ │ │ │ - mov r3, r2 │ │ │ │ - b.n 90434 │ │ │ │ - cmp r1, #1 │ │ │ │ - bne.w 9110c │ │ │ │ - cmp fp, r4 │ │ │ │ - blt.w 911bc │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - mov.w r8, r3, lsl #3 │ │ │ │ - ldr r0, [sp, #132] @ 0x84 │ │ │ │ - mov.w r9, r3, lsl #2 │ │ │ │ - add.w r5, r1, fp │ │ │ │ - ldr r1, [sp, #128] @ 0x80 │ │ │ │ - mov ip, fp │ │ │ │ - add.w lr, r0, fp, lsl #2 │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - lsls r6, r5, #3 │ │ │ │ - add.w r7, r1, fp, lsl #3 │ │ │ │ - add r0, r6 │ │ │ │ - add r6, r1 │ │ │ │ - vldr s15, [r7, #-4] │ │ │ │ - mov r1, ip │ │ │ │ - vldr s11, [r0, #12] │ │ │ │ - add ip, r3 │ │ │ │ - vldr s13, [r0, #8] │ │ │ │ - cmp r4, ip │ │ │ │ - vldr s12, [r7, #-8] │ │ │ │ - add r7, r8 │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - vmul.f32 s15, s13, s15 │ │ │ │ - vmla.f32 s15, s12, s11 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - vstr s15, [r6, #-4] │ │ │ │ - vstr s14, [r6, #-8] │ │ │ │ - add r6, r8 │ │ │ │ - vldr s15, [lr, #-4] │ │ │ │ - add lr, r9 │ │ │ │ - vldr s14, [r0, #8] │ │ │ │ - vldr s13, [r0, #12] │ │ │ │ - vmul.f32 s14, s15, s14 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vstr s14, [r0, #8] │ │ │ │ - vstr s15, [r0, #12] │ │ │ │ - add r0, r8 │ │ │ │ - ble.n 90b8c │ │ │ │ - b.n 9056e │ │ │ │ - nop │ │ │ │ - str r0, [r3, #8] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - ldrb r0, [r0, #28] │ │ │ │ + strb r0, [r5, #13] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r0, [r6, #6] │ │ │ │ + strb r4, [r2, #13] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r6, [r2, #6] │ │ │ │ + strb r4, [r0, #13] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r0, [r4, #26] │ │ │ │ + ldr r2, [r0, #100] @ 0x64 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrsh r2, [r1, r6] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldrb r2, [r4, #3] │ │ │ │ + strb r0, [r1, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r4, [r5, #2] │ │ │ │ + strb r0, [r5, #11] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r0, [r3, #2] │ │ │ │ + ldr r0, [r6, #64] @ 0x40 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ittt │ │ │ │ - lsl r7, r3, #1 │ │ │ │ - ldrb r0, [r4, #21] │ │ │ │ - lsl r6, r3, #1 │ │ │ │ - vld1.8 @ instruction: 0xf9aa005f │ │ │ │ - ite le │ │ │ │ - lslle r7, r3, #1 │ │ │ │ - ldrbgt r6, [r6, #20] │ │ │ │ + strb r6, [r6, #10] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - vst1.8 @ instruction: 0xf982005f │ │ │ │ - bkpt 0x00ce │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - cmp r2, #1 │ │ │ │ - bne.w 91054 │ │ │ │ - cmp fp, r4 │ │ │ │ - blt.w 90764 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - mov.w lr, r3, lsl #3 │ │ │ │ - ldr r0, [sp, #92] @ 0x5c │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - add.w ip, fp, r2 │ │ │ │ - adds r5, r2, r0 │ │ │ │ - ldr r6, [sp, #128] @ 0x80 │ │ │ │ - add.w r0, r5, fp │ │ │ │ - ldr.w r9, [sp, #132] @ 0x84 │ │ │ │ - mov r8, r2 │ │ │ │ - add.w r0, r7, r0, lsl #3 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - add.w ip, r6, ip, lsl #3 │ │ │ │ - add r7, fp │ │ │ │ - add.w r7, r6, r7, lsl #3 │ │ │ │ - mov r6, fp │ │ │ │ - vldr s15, [ip, #-4] │ │ │ │ - add.w r2, r6, r8 │ │ │ │ - vldr s11, [r0, #4] │ │ │ │ - vldr s13, [r0] │ │ │ │ - add.w r2, r9, r2, lsl #2 │ │ │ │ - vldr s12, [ip, #-8] │ │ │ │ - add ip, lr │ │ │ │ - vmul.f32 s14, s11, s15 │ │ │ │ - vmul.f32 s15, s13, s15 │ │ │ │ - vmla.f32 s15, s12, s11 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - vstr s15, [r7, #-4] │ │ │ │ - vstr s14, [r7, #-8] │ │ │ │ - add r7, lr │ │ │ │ - vldr s15, [r2, #-4] │ │ │ │ - mov r2, r6 │ │ │ │ - vldr s14, [r0] │ │ │ │ - add r6, r3 │ │ │ │ - vldr s13, [r0, #4] │ │ │ │ - cmp r4, r6 │ │ │ │ - vmul.f32 s14, s15, s14 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vstr s14, [r0] │ │ │ │ - vstr s15, [r0, #4] │ │ │ │ - add r0, lr │ │ │ │ - ble.n 90c66 │ │ │ │ - b.n 90752 │ │ │ │ - mov r2, r4 │ │ │ │ - mov r5, fp │ │ │ │ - cmp r3, #0 │ │ │ │ - strd r3, r4, [sp, #256] @ 0x100 │ │ │ │ - blt.n 90d10 │ │ │ │ - cmp r5, r2 │ │ │ │ - ite gt │ │ │ │ - movgt r2, #0 │ │ │ │ - movle r2, #1 │ │ │ │ - cbz r2, 90d1a │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - subs r1, r5, #1 │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - add r1, r3 │ │ │ │ - adds r3, r5, r3 │ │ │ │ - ldr r0, [sp, #80] @ 0x50 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - add.w r1, r2, r1, lsl #3 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - str r0, [sp, #0] │ │ │ │ - add.w r2, r2, r5, lsl #3 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - add.w r2, r2, r5, lsl #2 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - blx 5a198 │ │ │ │ - ldr r3, [sp, #256] @ 0x100 │ │ │ │ - ldr r2, [sp, #260] @ 0x104 │ │ │ │ - add r5, r3 │ │ │ │ - cmp r3, #0 │ │ │ │ - bge.n 90cce │ │ │ │ - cmp r5, r2 │ │ │ │ - ite lt │ │ │ │ - movlt r2, #0 │ │ │ │ - movge r2, #1 │ │ │ │ - b.n 90cd6 │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ - b.w 904c2 │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ - b.n 90692 │ │ │ │ - mov r2, r4 │ │ │ │ - mov r5, fp │ │ │ │ - add r6, sp, #292 @ 0x124 │ │ │ │ - cmp r3, #0 │ │ │ │ - strd r4, r3, [sp, #256] @ 0x100 │ │ │ │ - blt.n 90d7e │ │ │ │ - cmp r5, r2 │ │ │ │ - ite gt │ │ │ │ - movgt r2, #0 │ │ │ │ - movle r2, #1 │ │ │ │ - cbz r2, 90d88 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - mov r0, r6 │ │ │ │ - add.w r1, r3, r5, lsl #3 │ │ │ │ - blx 62524 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - subs r1, r5, #1 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr r2, [sp, #116] @ 0x74 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mul.w r1, r0, r1 │ │ │ │ - add.w r3, r3, r5, lsl #2 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - adds r3, r1, r0 │ │ │ │ - ldr r0, [sp, #112] @ 0x70 │ │ │ │ - adds r1, #1 │ │ │ │ - adds r3, #1 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - add.w r3, r0, r3, lsl #3 │ │ │ │ - add.w r1, r0, r1, lsl #3 │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - blx 5a198 │ │ │ │ - ldr r3, [sp, #260] @ 0x104 │ │ │ │ - ldr r2, [sp, #256] @ 0x100 │ │ │ │ - add r5, r3 │ │ │ │ - cmp r3, #0 │ │ │ │ - bge.n 90d32 │ │ │ │ - cmp r5, r2 │ │ │ │ - ite lt │ │ │ │ - movlt r2, #0 │ │ │ │ - movge r2, #1 │ │ │ │ - b.n 90d3a │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ - b.w 904ba │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - adds r5, r2, r7 │ │ │ │ - add.w r6, r5, #1073741824 @ 0x40000000 │ │ │ │ - add.w r5, r5, #536870912 @ 0x20000000 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - subs r6, #1 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - subs r5, #1 │ │ │ │ - add r1, r7 │ │ │ │ - subs r0, r1, #1 │ │ │ │ - add.w r6, r3, r6, lsl #2 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - mov r2, r6 │ │ │ │ - add.w r8, r3, r5, lsl #3 │ │ │ │ - ldr r3, [sp, #172] @ 0xac │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ - add r1, r3 │ │ │ │ - add r0, r3 │ │ │ │ - add r3, sp, #324 @ 0x144 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - mov r3, r8 │ │ │ │ - add.w r0, r5, r0, lsl #3 │ │ │ │ - blx 5af24 │ │ │ │ - ldr r0, [sp, #152] @ 0x98 │ │ │ │ - ldr r1, [sp, #172] @ 0xac │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - ldr r0, [sp, #328] @ 0x148 │ │ │ │ - add r2, r7 │ │ │ │ - ldr r7, [sp, #324] @ 0x144 │ │ │ │ - subs r3, r2, #1 │ │ │ │ - add r1, r3 │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - str r7, [r1, #0] │ │ │ │ - str r0, [r1, #4] │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - ldr r0, [sp, #136] @ 0x88 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, r0 │ │ │ │ - ble.w 904a6 │ │ │ │ - mov r5, r0 │ │ │ │ - subs r2, #2 │ │ │ │ - subs r1, r1, r5 │ │ │ │ - ldr r0, [sp, #180] @ 0xb4 │ │ │ │ - cmp r1, r2 │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ - it ge │ │ │ │ - movge r1, r2 │ │ │ │ - str r2, [sp, #260] @ 0x104 │ │ │ │ - add r2, r0 │ │ │ │ - str r1, [sp, #256] @ 0x100 │ │ │ │ - strd r6, r8, [sp, #4] │ │ │ │ - add r3, r0 │ │ │ │ - add.w r1, r5, r2, lsl #3 │ │ │ │ - ldr r2, [sp, #208] @ 0xd0 │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - add r0, sp, #256 @ 0x100 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - subs r2, #1 │ │ │ │ - strd r2, r2, [sp, #264] @ 0x108 │ │ │ │ - add r2, sp, #268 @ 0x10c │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add r2, sp, #264 @ 0x108 │ │ │ │ - blx 5a198 │ │ │ │ - b.w 904a6 │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - ldr r1, [sp, #152] @ 0x98 │ │ │ │ - adds r7, r3, r2 │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - ldr r6, [sp, #20] │ │ │ │ - add.w r8, r7, #1073741824 @ 0x40000000 │ │ │ │ - subs r5, r7, #2 │ │ │ │ - add.w r8, r8, #4294967295 @ 0xffffffff │ │ │ │ - ldr r3, [r1, #0] │ │ │ │ - add.w r7, r7, #536870912 @ 0x20000000 │ │ │ │ - add.w r8, r6, r8, lsl #2 │ │ │ │ - ldr r6, [sp, #24] │ │ │ │ - mul.w r5, r0, r5 │ │ │ │ - subs r3, r3, r2 │ │ │ │ - subs r7, #1 │ │ │ │ - adds r1, r3, #2 │ │ │ │ - adds r3, #3 │ │ │ │ - mov r2, r8 │ │ │ │ - add.w r7, r6, r7, lsl #3 │ │ │ │ - adds r6, r5, r0 │ │ │ │ - adds r0, r3, r5 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - add r1, r6 │ │ │ │ - add.w r0, r3, r0, lsl #3 │ │ │ │ - add.w r1, r3, r1, lsl #3 │ │ │ │ - add r3, sp, #324 @ 0x144 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r7 │ │ │ │ - blx 5af24 │ │ │ │ - ldr r1, [sp, #152] @ 0x98 │ │ │ │ - strd r8, r7, [sp, #4] │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [r1, #0] │ │ │ │ - ldr r0, [sp, #324] @ 0x144 │ │ │ │ - subs r3, r3, r7 │ │ │ │ - adds r2, r3, #3 │ │ │ │ - adds r1, r3, #4 │ │ │ │ - add r1, r5 │ │ │ │ - adds r3, r6, r2 │ │ │ │ - add r2, r5 │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [sp, #136] @ 0x88 │ │ │ │ - add.w r2, r5, r2, lsl #3 │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - str r0, [r2, #0] │ │ │ │ - ldr r0, [sp, #328] @ 0x148 │ │ │ │ - str r0, [r2, #4] │ │ │ │ - ldr r2, [sp, #176] @ 0xb0 │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - ldr r5, [r2, #0] │ │ │ │ - ldr.w r2, [pc, #1696] @ 91558 │ │ │ │ - add r5, r7 │ │ │ │ - add r2, pc │ │ │ │ - subs r5, #2 │ │ │ │ - adds r2, #8 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - str r5, [sp, #256] @ 0x100 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - subs r0, r0, r6 │ │ │ │ - cmp r0, r5 │ │ │ │ - it ge │ │ │ │ - movge r0, r5 │ │ │ │ - str r0, [sp, #260] @ 0x104 │ │ │ │ - add r0, sp, #260 @ 0x104 │ │ │ │ - blx 5a198 │ │ │ │ - b.n 90aa4 │ │ │ │ - cmp fp, r4 │ │ │ │ - bgt.w 911bc │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - mov.w r9, r3, lsl #3 │ │ │ │ - ldr r6, [sp, #128] @ 0x80 │ │ │ │ - mov lr, fp │ │ │ │ - add.w r5, fp, r1 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - strd fp, r2, [sp, #200] @ 0xc8 │ │ │ │ - mul.w r0, r3, r1 │ │ │ │ - mov r7, r0 │ │ │ │ - add.w r0, r6, fp, lsl #3 │ │ │ │ - str r0, [sp, #60] @ 0x3c │ │ │ │ - lsls r0, r3, #2 │ │ │ │ - str r0, [sp, #196] @ 0xc4 │ │ │ │ - mul.w r0, r1, r5 │ │ │ │ - mov r1, r7 │ │ │ │ - lsls r7, r7, #3 │ │ │ │ - str r7, [sp, #192] @ 0xc0 │ │ │ │ - add.w r6, r6, r5, lsl #3 │ │ │ │ - ldr r7, [sp, #132] @ 0x84 │ │ │ │ - add.w ip, r0, #1 │ │ │ │ - mov r2, r1 │ │ │ │ - add.w r8, r7, fp, lsl #2 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - add.w r0, r7, r0, lsl #3 │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r5, [sp, #60] @ 0x3c │ │ │ │ - ldr r5, [sp, #192] @ 0xc0 │ │ │ │ - str.w sl, [sp, #192] @ 0xc0 │ │ │ │ - ldr.w sl, [sp, #196] @ 0xc4 │ │ │ │ - vldr s11, [r7, #-4] │ │ │ │ - mov r1, lr │ │ │ │ - vldr s15, [r0, #12] │ │ │ │ - add lr, r3 │ │ │ │ - vldr s13, [r7, #-8] │ │ │ │ - mov fp, ip │ │ │ │ - vldr s12, [r0, #8] │ │ │ │ - add r7, r9 │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - add ip, r2 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - cmp r4, lr │ │ │ │ - vmla.f32 s15, s11, s12 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - vstr s15, [r6, #-4] │ │ │ │ - vstr s14, [r6, #-8] │ │ │ │ - add r6, r9 │ │ │ │ - vldr s15, [r8, #-4] │ │ │ │ - add r8, sl │ │ │ │ - vldr s14, [r0, #8] │ │ │ │ - vldr s13, [r0, #12] │ │ │ │ - vmul.f32 s14, s15, s14 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vstr s14, [r0, #8] │ │ │ │ - vstr s15, [r0, #12] │ │ │ │ - add r0, r5 │ │ │ │ - bge.n 90f30 │ │ │ │ - mov r3, fp │ │ │ │ - ldr r2, [sp, #204] @ 0xcc │ │ │ │ - ldr.w fp, [sp, #200] @ 0xc8 │ │ │ │ - ldr r5, [sp, #60] @ 0x3c │ │ │ │ - ldr.w sl, [sp, #192] @ 0xc0 │ │ │ │ - b.w 90572 │ │ │ │ - cmp fp, r4 │ │ │ │ - bgt.w 90764 │ │ │ │ - mov r0, r2 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r7, [sp, #92] @ 0x5c │ │ │ │ - mov.w r9, r3, lsl #3 │ │ │ │ - add.w lr, fp, r2 │ │ │ │ - ldr r5, [sp, #48] @ 0x30 │ │ │ │ - mul.w r2, r3, r0 │ │ │ │ - str.w sl, [sp, #200] @ 0xc8 │ │ │ │ - add.w r6, r5, fp │ │ │ │ - ldr r5, [sp, #128] @ 0x80 │ │ │ │ - mla r8, lr, r0, r7 │ │ │ │ - ldr r0, [sp, #132] @ 0x84 │ │ │ │ - lsls r7, r3, #2 │ │ │ │ - str r7, [sp, #60] @ 0x3c │ │ │ │ - add.w ip, r5, lr, lsl #3 │ │ │ │ - add.w r6, r5, r6, lsl #3 │ │ │ │ - add.w lr, r0, lr, lsl #2 │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - lsls r5, r2, #3 │ │ │ │ - ldr.w sl, [sp, #60] @ 0x3c │ │ │ │ - strd fp, r1, [sp, #192] @ 0xc0 │ │ │ │ - mov r7, fp │ │ │ │ - add.w r0, r0, r8, lsl #3 │ │ │ │ - mov r1, r5 │ │ │ │ - vldr s11, [ip, #-4] │ │ │ │ - mov fp, r7 │ │ │ │ - vldr s15, [r0, #4] │ │ │ │ - add r7, r3 │ │ │ │ - vldr s13, [ip, #-8] │ │ │ │ - mov r5, r8 │ │ │ │ - vldr s12, [r0] │ │ │ │ - add ip, r9 │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - add r8, r2 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - cmp r4, r7 │ │ │ │ - vmla.f32 s15, s11, s12 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - vstr s15, [r6, #-4] │ │ │ │ - vstr s14, [r6, #-8] │ │ │ │ - add r6, r9 │ │ │ │ - vldr s15, [lr, #-4] │ │ │ │ - add lr, sl │ │ │ │ - vldr s14, [r0] │ │ │ │ - vldr s13, [r0, #4] │ │ │ │ - vmul.f32 s14, s15, s14 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vstr s14, [r0] │ │ │ │ - vstr s15, [r0, #4] │ │ │ │ - add r0, r1 │ │ │ │ - bge.n 90fe8 │ │ │ │ - mov r3, fp │ │ │ │ - ldr.w sl, [sp, #200] @ 0xc8 │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldrd fp, r1, [sp, #192] @ 0xc0 │ │ │ │ - add r2, r3 │ │ │ │ - b.w 90758 │ │ │ │ - cmp fp, r4 │ │ │ │ - blt.w 90764 │ │ │ │ - mov r0, r2 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r7, [sp, #92] @ 0x5c │ │ │ │ - mov.w r9, r3, lsl #3 │ │ │ │ - add.w lr, fp, r2 │ │ │ │ - ldr r5, [sp, #48] @ 0x30 │ │ │ │ - mul.w r2, r3, r0 │ │ │ │ - str.w sl, [sp, #200] @ 0xc8 │ │ │ │ - add.w r6, r5, fp │ │ │ │ - ldr r5, [sp, #128] @ 0x80 │ │ │ │ - mla r8, lr, r0, r7 │ │ │ │ - ldr r0, [sp, #132] @ 0x84 │ │ │ │ - lsls r7, r3, #2 │ │ │ │ - str r7, [sp, #60] @ 0x3c │ │ │ │ - add.w ip, r5, lr, lsl #3 │ │ │ │ - add.w r6, r5, r6, lsl #3 │ │ │ │ - add.w lr, r0, lr, lsl #2 │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - lsls r5, r2, #3 │ │ │ │ - ldr.w sl, [sp, #60] @ 0x3c │ │ │ │ - strd fp, r1, [sp, #192] @ 0xc0 │ │ │ │ - mov r7, fp │ │ │ │ - add.w r0, r0, r8, lsl #3 │ │ │ │ - mov r1, r5 │ │ │ │ - vldr s15, [ip, #-4] │ │ │ │ - mov fp, r7 │ │ │ │ - vldr s11, [r0, #4] │ │ │ │ - add r7, r3 │ │ │ │ - vldr s13, [r0] │ │ │ │ - mov r5, r8 │ │ │ │ - vldr s12, [ip, #-8] │ │ │ │ - add r8, r2 │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - add ip, r9 │ │ │ │ - vmul.f32 s15, s13, s15 │ │ │ │ - cmp r4, r7 │ │ │ │ - vmla.f32 s15, s12, s11 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - vstr s15, [r6, #-4] │ │ │ │ - vstr s14, [r6, #-8] │ │ │ │ - add r6, r9 │ │ │ │ - vldr s15, [lr, #-4] │ │ │ │ - add lr, sl │ │ │ │ - vldr s14, [r0] │ │ │ │ - vldr s13, [r0, #4] │ │ │ │ - vmul.f32 s14, s15, s14 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vstr s14, [r0] │ │ │ │ - vstr s15, [r0, #4] │ │ │ │ - add r0, r1 │ │ │ │ - ble.n 910a2 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r2, fp │ │ │ │ - ldr.w sl, [sp, #200] @ 0xc8 │ │ │ │ - ldrd fp, r1, [sp, #192] @ 0xc0 │ │ │ │ - add r2, r3 │ │ │ │ - b.w 90758 │ │ │ │ - cmp fp, r4 │ │ │ │ - blt.n 911bc │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - mov.w r9, r3, lsl #3 │ │ │ │ - ldr r6, [sp, #128] @ 0x80 │ │ │ │ - mov lr, fp │ │ │ │ - add.w r5, fp, r1 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - strd fp, r2, [sp, #200] @ 0xc8 │ │ │ │ - mul.w r0, r3, r1 │ │ │ │ - mov r7, r0 │ │ │ │ - add.w r0, r6, fp, lsl #3 │ │ │ │ - str r0, [sp, #60] @ 0x3c │ │ │ │ - lsls r0, r3, #2 │ │ │ │ - str r0, [sp, #196] @ 0xc4 │ │ │ │ - mul.w r0, r1, r5 │ │ │ │ - mov r1, r7 │ │ │ │ - lsls r7, r7, #3 │ │ │ │ - str r7, [sp, #192] @ 0xc0 │ │ │ │ - add.w r6, r6, r5, lsl #3 │ │ │ │ - ldr r7, [sp, #132] @ 0x84 │ │ │ │ - add.w ip, r0, #1 │ │ │ │ - mov r2, r1 │ │ │ │ - add.w r8, r7, fp, lsl #2 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - add.w r0, r7, r0, lsl #3 │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r5, [sp, #60] @ 0x3c │ │ │ │ - ldr r5, [sp, #192] @ 0xc0 │ │ │ │ - str.w sl, [sp, #192] @ 0xc0 │ │ │ │ - ldr.w sl, [sp, #196] @ 0xc4 │ │ │ │ - vldr s15, [r7, #-4] │ │ │ │ - mov r1, lr │ │ │ │ - vldr s11, [r0, #12] │ │ │ │ - add lr, r3 │ │ │ │ - vldr s13, [r0, #8] │ │ │ │ - mov fp, ip │ │ │ │ - vldr s12, [r7, #-8] │ │ │ │ - add ip, r2 │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - add r7, r9 │ │ │ │ - vmul.f32 s15, s13, s15 │ │ │ │ - cmp r4, lr │ │ │ │ - vmla.f32 s15, s12, s11 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - vstr s15, [r6, #-4] │ │ │ │ - vstr s14, [r6, #-8] │ │ │ │ - add r6, r9 │ │ │ │ - vldr s15, [r8, #-4] │ │ │ │ - add r8, sl │ │ │ │ - vldr s14, [r0, #8] │ │ │ │ - vldr s13, [r0, #12] │ │ │ │ - vmul.f32 s14, s15, s14 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vstr s14, [r0, #8] │ │ │ │ - vstr s15, [r0, #12] │ │ │ │ - add r0, r5 │ │ │ │ - ble.n 91162 │ │ │ │ - b.n 90f88 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - add.w r5, fp, r3 │ │ │ │ - b.w 9057e │ │ │ │ - vldr s15, [sp, #316] @ 0x13c │ │ │ │ - vldr s13, [sp, #320] @ 0x140 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - vdiv.f32 s14, s15, s0 │ │ │ │ - vdiv.f32 s15, s13, s0 │ │ │ │ - vstr s14, [sp, #292] @ 0x124 │ │ │ │ - vstr s15, [sp, #296] @ 0x128 │ │ │ │ - vstr s15, [sp, #320] @ 0x140 │ │ │ │ - vstr s14, [sp, #316] @ 0x13c │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 909a0 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - mov r2, fp │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - blx 574e4 │ │ │ │ - b.w 909a0 │ │ │ │ - add r3, sp, #300 @ 0x12c │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - mov r0, r3 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - blx 62524 │ │ │ │ - vldr s15, [sp, #304] @ 0x130 │ │ │ │ - vldr s11, [r5, #20] │ │ │ │ - vldr s13, [r5, #16] │ │ │ │ - vldr s12, [sp, #300] @ 0x12c │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vmla.f32 s15, s11, s12 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - b.w 9095e │ │ │ │ - ble.n 9123c │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - mov r5, lr │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp lr, r3 │ │ │ │ - blt.w 91460 │ │ │ │ - adds r0, r1, #1 │ │ │ │ - b.w 908ce │ │ │ │ - ldr r3, [sp, #240] @ 0xf0 │ │ │ │ - movs r4, #1 │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - add.w sl, sp, #316 @ 0x13c │ │ │ │ - subs r3, #8 │ │ │ │ - ldr.w fp, [sp, #232] @ 0xe8 │ │ │ │ - add r2, r3 │ │ │ │ - ldr r3, [sp, #228] @ 0xe4 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - add.w r8, r3, #8 │ │ │ │ - ldr r3, [sp, #236] @ 0xec │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - subs r3, #8 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #752] @ (9155c ) │ │ │ │ - lsls r1, r2, #3 │ │ │ │ - mov.w r9, r2, lsl #1 │ │ │ │ - add r3, pc │ │ │ │ - ldr r6, [sp, #216] @ 0xd8 │ │ │ │ - adds r3, #8 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mov r7, r1 │ │ │ │ - vldr s16, [pc, #724] @ 91554 │ │ │ │ - add.w r3, r3, r2, lsl #4 │ │ │ │ - subs r2, r3, r1 │ │ │ │ - mov r5, r3 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - b.n 9138a │ │ │ │ - add r3, r9 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - add r3, sp, #300 @ 0x12c │ │ │ │ - mov r1, sl │ │ │ │ - mov r0, r3 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - blx 62524 │ │ │ │ - vldr s11, [sp, #304] @ 0x130 │ │ │ │ - ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ - vldr s13, [sp, #300] @ 0x12c │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - vldr s15, [r3, #4] │ │ │ │ - vldr s12, [r3] │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - vmul.f32 s15, s13, s15 │ │ │ │ - vmla.f32 s15, s12, s11 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - mov r0, sl │ │ │ │ - vstr s14, [sp, #292] @ 0x124 │ │ │ │ - vstr s14, [sp, #316] @ 0x13c │ │ │ │ - vstr s15, [sp, #296] @ 0x128 │ │ │ │ - vstr s15, [sp, #320] @ 0x140 │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - vcmp.f32 s0, #0.0 │ │ │ │ - vstr s0, [fp] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - itete ne │ │ │ │ - vldrne s14, [sp, #316] @ 0x13c │ │ │ │ - vmoveq.f32 s14, s16 │ │ │ │ - vldrne s13, [sp, #320] @ 0x140 │ │ │ │ - vmoveq.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - itttt ne │ │ │ │ - vdivne.f32 s15, s14, s0 │ │ │ │ - vdivne.f32 s14, s13, s0 │ │ │ │ - vstrne s15, [sp, #292] @ 0x124 │ │ │ │ - vstrne s14, [sp, #296] @ 0x128 │ │ │ │ - vstr s14, [sp, #320] @ 0x140 │ │ │ │ - vstr s15, [sp, #316] @ 0x13c │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 91452 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - mov r1, sl │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - adds r3, #1 │ │ │ │ - add r3, r9 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - blx 62524 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - vldr s11, [sp, #304] @ 0x130 │ │ │ │ - vldr s13, [sp, #300] @ 0x12c │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - vldr s15, [r3, #4] │ │ │ │ - vldr s12, [r3] │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - vmul.f32 s15, s13, s15 │ │ │ │ - vmla.f32 s15, s12, s11 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - vstr s15, [sp, #296] @ 0x128 │ │ │ │ - vstr s15, [sp, #320] @ 0x140 │ │ │ │ - vstr s14, [sp, #292] @ 0x124 │ │ │ │ - vstr s14, [sp, #316] @ 0x13c │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - adds r4, #1 │ │ │ │ - add.w fp, fp, #4 │ │ │ │ - add r5, r7 │ │ │ │ - add r9, r3 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - add.w r8, r8, #8 │ │ │ │ - add r3, r7 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - add r6, r3 │ │ │ │ - ldr r3, [sp, #252] @ 0xfc │ │ │ │ - cmp r3, r4 │ │ │ │ - blt.w 9017e │ │ │ │ - mov r0, sl │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - mov r1, sl │ │ │ │ - vcmp.f32 s0, #0.0 │ │ │ │ - vstmia r3!, {s0} │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - itete ne │ │ │ │ - vldrne s14, [sp, #316] @ 0x13c │ │ │ │ - vmoveq.f32 s14, s16 │ │ │ │ - vldrne s13, [sp, #320] @ 0x140 │ │ │ │ - vmoveq.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - itttt ne │ │ │ │ - vdivne.f32 s15, s14, s0 │ │ │ │ - vdivne.f32 s14, s13, s0 │ │ │ │ - vstrne s15, [sp, #292] @ 0x124 │ │ │ │ - vstrne s14, [sp, #296] @ 0x128 │ │ │ │ - vstr s14, [sp, #320] @ 0x140 │ │ │ │ - vstr s15, [sp, #316] @ 0x13c │ │ │ │ - blx 574e4 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n 913fe │ │ │ │ - add r0, sp, #292 @ 0x124 │ │ │ │ - mov r1, sl │ │ │ │ - str r0, [sp, #44] @ 0x2c │ │ │ │ - blx 62524 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - mov r1, r0 │ │ │ │ - add.w r2, r2, r4, lsl #3 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - blx 574e4 │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - cmp r3, r4 │ │ │ │ - ble.n 91368 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 9128c │ │ │ │ - ldr r3, [sp, #176] @ 0xb0 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cbnz r3, 91422 │ │ │ │ - vstr s16, [fp] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r3, [sp, #316] @ 0x13c │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r3, [sp, #320] @ 0x140 │ │ │ │ - b.n 91368 │ │ │ │ - add r3, sp, #300 @ 0x12c │ │ │ │ - mov r1, sl │ │ │ │ - mov r0, r3 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - blx 62524 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - vldr s11, [sp, #304] @ 0x130 │ │ │ │ - vldr s13, [sp, #300] @ 0x12c │ │ │ │ - vldr s15, [r3, #20] │ │ │ │ - vldr s12, [r3, #16] │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - vmul.f32 s15, s13, s15 │ │ │ │ - vmla.f32 s15, s12, s11 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - b.n 912c4 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - mov r2, r8 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - mov r1, sl │ │ │ │ - blx 574e4 │ │ │ │ - b.n 9131e │ │ │ │ - ldr r6, [sp, #52] @ 0x34 │ │ │ │ - cmp r5, #0 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - mla r4, lr, r6, r6 │ │ │ │ - add.w r3, r4, r1 │ │ │ │ - str r3, [sp, #252] @ 0xfc │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - str r2, [sp, #332] @ 0x14c │ │ │ │ - str r3, [sp, #336] @ 0x150 │ │ │ │ - ble.w 9123c │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - subs r4, r4, r6 │ │ │ │ - ldr r2, [sp, #108] @ 0x6c │ │ │ │ - add.w fp, sp, #324 @ 0x144 │ │ │ │ - adds r3, r5, r3 │ │ │ │ - add r6, sp, #340 @ 0x154 │ │ │ │ - add.w sl, sp, #272 @ 0x110 │ │ │ │ - add.w r8, sp, #332 @ 0x14c │ │ │ │ - add r7, sp, #308 @ 0x134 │ │ │ │ - add.w r9, r2, r3, lsl #3 │ │ │ │ - add r3, sp, #292 @ 0x124 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - adds r0, #1 │ │ │ │ - add r0, r4 │ │ │ │ - mov r2, sl │ │ │ │ - mov r1, r8 │ │ │ │ - str.w fp, [sp] │ │ │ │ - add.w r0, r3, r0, lsl #3 │ │ │ │ - mov r3, r6 │ │ │ │ - blx 5af24 │ │ │ │ - ldr r2, [sp, #152] @ 0x98 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - cmp r5, #1 │ │ │ │ - ldr r3, [r2, #0] │ │ │ │ - ldr r2, [sp, #324] @ 0x144 │ │ │ │ - add.w r0, r3, #1 │ │ │ │ - add.w r3, r4, r0 │ │ │ │ - str r3, [sp, #252] @ 0xfc │ │ │ │ - add.w r3, r1, r3, lsl #3 │ │ │ │ - str r2, [r3, #0] │ │ │ │ - ldr r2, [sp, #328] @ 0x148 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - beq.n 91560 │ │ │ │ - mov r0, r7 │ │ │ │ - mov r1, r6 │ │ │ │ - blx 62524 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - vldr s15, [sp, #312] @ 0x138 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - vldr s13, [sp, #308] @ 0x134 │ │ │ │ - adds r3, r4, r0 │ │ │ │ - str r3, [sp, #252] @ 0xfc │ │ │ │ - vneg.f32 s15, s15 │ │ │ │ - vldr s9, [sp, #272] @ 0x110 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - vneg.f32 s13, s13 │ │ │ │ - vldr s14, [r3, #4] │ │ │ │ - vldr s11, [r3] │ │ │ │ - vstr s15, [sp, #304] @ 0x130 │ │ │ │ - vmul.f32 s12, s15, s14 │ │ │ │ - vstr s13, [sp, #300] @ 0x12c │ │ │ │ - vmul.f32 s15, s15, s11 │ │ │ │ - vmul.f32 s10, s11, s9 │ │ │ │ - vmla.f32 s15, s13, s14 │ │ │ │ - vmul.f32 s14, s14, s9 │ │ │ │ - vnmls.f32 s12, s13, s11 │ │ │ │ - vstr s10, [r3] │ │ │ │ - vstr s14, [r3, #4] │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - vstr s10, [sp, #292] @ 0x124 │ │ │ │ - vstr s14, [sp, #296] @ 0x128 │ │ │ │ - vstr s15, [sp, #336] @ 0x150 │ │ │ │ - vstr s12, [sp, #332] @ 0x14c │ │ │ │ - cbnz r3, 91568 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - subs r5, #1 │ │ │ │ - sub.w r9, r9, #8 │ │ │ │ - subs r4, r4, r3 │ │ │ │ - b.n 914a0 │ │ │ │ - nop │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - cbz r2, 915d2 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - add sp, #144 @ 0x90 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 908ce │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - mov r1, r6 │ │ │ │ - blx 62524 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - strd sl, r3, [sp, #4] │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - str r2, [sp, #0] │ │ │ │ - ldr r1, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - adds r3, #1 │ │ │ │ - add r3, r1 │ │ │ │ - ldr r1, [sp, #108] @ 0x6c │ │ │ │ - add.w r3, r1, r3, lsl #3 │ │ │ │ - mov r1, r9 │ │ │ │ - blx 5a198 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - sub.w r9, r9, #8 │ │ │ │ - subs r5, #1 │ │ │ │ - sub.w r4, r4, r3 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - bne.w 914a0 │ │ │ │ - adds r0, #1 │ │ │ │ - b.w 908ce │ │ │ │ - movs r0, #1 │ │ │ │ - b.w 908ce │ │ │ │ - ldr r3, [pc, #308] @ (916e8 ) │ │ │ │ - add.w fp, sp, #324 @ 0x144 │ │ │ │ - ldr r1, [sp, #236] @ 0xec │ │ │ │ - movs r7, #1 │ │ │ │ - add r3, pc │ │ │ │ - str.w fp, [sp, #48] @ 0x30 │ │ │ │ - adds r3, #8 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - subs r1, #8 │ │ │ │ - str r1, [sp, #36] @ 0x24 │ │ │ │ - add r6, sp, #340 @ 0x154 │ │ │ │ - ldrd r8, r1, [sp, #216] @ 0xd8 │ │ │ │ - lsls r2, r3, #3 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - str r1, [sp, #24] │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - adds r3, r4, r2 │ │ │ │ - add r1, sp, #292 @ 0x124 │ │ │ │ - mov r5, r3 │ │ │ │ - add.w sl, sp, #272 @ 0x110 │ │ │ │ - mov r9, r3 │ │ │ │ - mov fp, r2 │ │ │ │ - str r1, [sp, #44] @ 0x2c │ │ │ │ - b.n 9160c │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - adds r7, #1 │ │ │ │ - adds r3, #8 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - add r5, fp │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - mov r4, r9 │ │ │ │ - add r3, r2 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #252] @ 0xfc │ │ │ │ - cmp r3, r7 │ │ │ │ - blt.w 908c8 │ │ │ │ - add r9, fp │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - mov r2, sl │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add.w r1, r4, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - add.w r0, r4, #8 │ │ │ │ - blx 5af24 │ │ │ │ - ldr r3, [sp, #324] @ 0x144 │ │ │ │ - str r3, [r4, #8] │ │ │ │ - ldr r3, [sp, #328] @ 0x148 │ │ │ │ - str r3, [r4, #12] │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, r7 │ │ │ │ - ble.n 91680 │ │ │ │ - vldr s10, [r5, #12] │ │ │ │ - vldr s15, [sp, #344] @ 0x158 │ │ │ │ - vldr s12, [r5, #8] │ │ │ │ - vldr s11, [sp, #340] @ 0x154 │ │ │ │ - vmul.f32 s13, s15, s10 │ │ │ │ - vldr s14, [sp, #272] @ 0x110 │ │ │ │ - vmul.f32 s15, s12, s15 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - vmla.f32 s15, s11, s10 │ │ │ │ - str r3, [sp, #260] @ 0x104 │ │ │ │ - vnmls.f32 s13, s11, s12 │ │ │ │ - vstr s15, [r4, #20] │ │ │ │ - vstr s13, [r4, #16] │ │ │ │ - vldr s13, [r5, #8] │ │ │ │ - vldr s15, [r5, #12] │ │ │ │ - vmul.f32 s13, s14, s13 │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - vstr s13, [sp, #292] @ 0x124 │ │ │ │ - vstr s13, [r5, #8] │ │ │ │ - vstr s15, [sp, #296] @ 0x128 │ │ │ │ - vstr s15, [r5, #12] │ │ │ │ - ldr r4, [sp, #44] @ 0x2c │ │ │ │ - mov r1, r6 │ │ │ │ - mov r0, r4 │ │ │ │ - blx 62524 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - mov r1, r8 │ │ │ │ - add r8, r3 │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - mov r3, r8 │ │ │ │ - strd sl, r4, [sp, #4] │ │ │ │ - str r2, [sp, #0] │ │ │ │ - blx 5a198 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n 915ee │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - adds r7, #1 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - mov r1, r3 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - adds r3, #8 │ │ │ │ - strd sl, r6, [sp, #4] │ │ │ │ - str r2, [sp, #0] │ │ │ │ - str r3, [sp, #24] │ │ │ │ - blx 5a198 │ │ │ │ - b.n 915f6 │ │ │ │ - mvn.w r2, #13 │ │ │ │ - movs r3, #14 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - b.w 90170 │ │ │ │ - mvn.w r2, #11 │ │ │ │ - movs r3, #12 │ │ │ │ - b.w 9020e │ │ │ │ - negs r3, r3 │ │ │ │ - b.w 90170 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - movs r3, #1 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - b.w 9011c │ │ │ │ - add r4, sp, #864 @ 0x360 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ │ │ │ │ -000916ec : │ │ │ │ +00090f64 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ - ldr r5, [pc, #720] @ (919d4 ) │ │ │ │ + ldr r5, [pc, #720] @ (9124c ) │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ - ldr r4, [pc, #720] @ (919d8 ) │ │ │ │ + ldr r4, [pc, #720] @ (91250 ) │ │ │ │ mov r6, r3 │ │ │ │ add r5, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #192] @ 0xc0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [sp, #188] @ 0xbc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ @@ -65631,82 +64937,82 @@ │ │ │ │ mov r4, r1 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ str r2, [sp, #32] │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ - bne.w 91958 │ │ │ │ + bne.w 911d0 │ │ │ │ mov.w fp, #1 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.w 91984 │ │ │ │ + blt.w 911fc │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 91784 │ │ │ │ + bge.n 90ffc │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #644] @ (919dc ) │ │ │ │ + ldr r0, [pc, #644] @ (91254 ) │ │ │ │ add r1, sp, #84 @ 0x54 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #636] @ (919e0 ) │ │ │ │ - ldr r3, [pc, #624] @ (919d8 ) │ │ │ │ + ldr r2, [pc, #636] @ (91258 ) │ │ │ │ + ldr r3, [pc, #624] @ (91250 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 919c6 │ │ │ │ + bne.w 9123e │ │ │ │ movs r0, #0 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ - vldr s16, [pc, #584] @ 919d0 │ │ │ │ + vldr s16, [pc, #584] @ 91248 │ │ │ │ vldr s15, [r2] │ │ │ │ vcmpe.f32 s15, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 91994 │ │ │ │ + bmi.w 9120c │ │ │ │ ldr.w sl, [r7] │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.w 919ca │ │ │ │ + bne.w 91242 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ vstr s16, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 9198c │ │ │ │ + beq.w 91204 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ vldr s15, [r3] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 91762 │ │ │ │ - ldr r0, [pc, #544] @ (919e4 ) │ │ │ │ + beq.n 90fda │ │ │ │ + ldr r0, [pc, #544] @ (9125c ) │ │ │ │ sub.w r9, r5, #8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ subs r3, #4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ blx 57478 │ │ │ │ - ldr r3, [pc, #528] @ (919e8 ) │ │ │ │ + ldr r3, [pc, #528] @ (91260 ) │ │ │ │ str.w sl, [sp, #96] @ 0x60 │ │ │ │ vmov.f32 s17, s0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [pc, #520] @ (919ec ) │ │ │ │ - ldr.w sl, [pc, #520] @ 919f0 │ │ │ │ + ldr r3, [pc, #520] @ (91264 ) │ │ │ │ + ldr.w sl, [pc, #520] @ 91268 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [pc, #516] @ (919f4 ) │ │ │ │ + ldr r3, [pc, #516] @ (9126c ) │ │ │ │ add sl, pc │ │ │ │ vstr s16, [sp, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ @@ -65724,18 +65030,18 @@ │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ adds r1, #1 │ │ │ │ add.w r1, r9, r1, lsl #3 │ │ │ │ blx 660b8 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 9199c │ │ │ │ + beq.w 91214 │ │ │ │ cmp r3, fp │ │ │ │ str r7, [sp, #24] │ │ │ │ - beq.n 9190a │ │ │ │ + beq.n 91182 │ │ │ │ strd r6, r5, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ strd r4, r8, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ adds r3, #1 │ │ │ │ @@ -65745,15 +65051,15 @@ │ │ │ │ add r3, sp, #92 @ 0x5c │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ blx 62840 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, sl │ │ │ │ - ldr r0, [pc, #408] @ (919f8 ) │ │ │ │ + ldr r0, [pc, #408] @ (91270 ) │ │ │ │ str r2, [sp, #20] │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #24] │ │ │ │ @@ -65765,16 +65071,16 @@ │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ strb.w r3, [sp, #120] @ 0x78 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vcmp.f32 s15, s14 │ │ │ │ vstr s15, [sp, #100] @ 0x64 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 9180a │ │ │ │ - ldr r2, [pc, #348] @ (919fc ) │ │ │ │ + beq.n 91082 │ │ │ │ + ldr r2, [pc, #348] @ (91274 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ blx 66e34 │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ add.w r0, r9, r0, lsl #3 │ │ │ │ vldr s16, [r0] │ │ │ │ @@ -65789,28 +65095,28 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vmul.f32 s16, s16, s17 │ │ │ │ vcmpe.f32 s16, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w 91762 │ │ │ │ + bgt.w 90fda │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w 91762 │ │ │ │ - ldr r3, [pc, #260] @ (91a00 ) │ │ │ │ + beq.w 90fda │ │ │ │ + ldr r3, [pc, #260] @ (91278 ) │ │ │ │ mov r2, r5 │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ blx 5cf1c │ │ │ │ - b.n 9180a │ │ │ │ - ldr r1, [pc, #248] @ (91a04 ) │ │ │ │ - ldr r2, [pc, #248] @ (91a08 ) │ │ │ │ - ldr r0, [pc, #252] @ (91a0c ) │ │ │ │ + b.n 91082 │ │ │ │ + ldr r1, [pc, #248] @ (9127c ) │ │ │ │ + ldr r2, [pc, #248] @ (91280 ) │ │ │ │ + ldr r0, [pc, #252] @ (91284 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ strd r6, r5, [sp, #8] │ │ │ │ @@ -65825,118 +65131,118 @@ │ │ │ │ strd r4, r8, [sp] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ adds r2, #1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add.w r2, r0, r2, lsl #2 │ │ │ │ - ldr r0, [pc, #196] @ (91a10 ) │ │ │ │ + ldr r0, [pc, #196] @ (91288 ) │ │ │ │ str r2, [sp, #20] │ │ │ │ add r2, sp, #92 @ 0x5c │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - ldr r2, [pc, #192] @ (91a14 ) │ │ │ │ + ldr r2, [pc, #192] @ (9128c ) │ │ │ │ add r2, pc │ │ │ │ - b.n 91874 │ │ │ │ - ldr r1, [pc, #188] @ (91a18 ) │ │ │ │ + b.n 910ec │ │ │ │ + ldr r1, [pc, #188] @ (91290 ) │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w 91734 │ │ │ │ - ldr r1, [pc, #176] @ (91a1c ) │ │ │ │ + bne.w 90fac │ │ │ │ + ldr r1, [pc, #176] @ (91294 ) │ │ │ │ mov r0, r9 │ │ │ │ mov.w fp, #2 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w 91738 │ │ │ │ + bne.w 90fb0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 91754 │ │ │ │ + b.n 90fcc │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 91754 │ │ │ │ + b.n 90fcc │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n 91762 │ │ │ │ + b.n 90fda │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 91754 │ │ │ │ + b.n 90fcc │ │ │ │ vldr s15, [sp, #104] @ 0x68 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w 91762 │ │ │ │ + beq.w 90fda │ │ │ │ vmov.f32 s12, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ vdiv.f32 s13, s12, s15 │ │ │ │ vldr s14, [r3] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ vstr s15, [r3] │ │ │ │ - b.n 91762 │ │ │ │ + b.n 90fda │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ rsb r3, sl, #0 │ │ │ │ - b.n 91756 │ │ │ │ + b.n 90fce │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #32] @ (919f8 ) │ │ │ │ + str r0, [r2, r6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #12] │ │ │ │ + strb r4, [r7, #1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r1, [pc, #680] @ (91c8c ) │ │ │ │ + str r2, [r6, r4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r2, [r2, #120] @ 0x78 │ │ │ │ + ldr r2, [r1, #116] @ 0x74 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [r1, #120] @ 0x78 │ │ │ │ + ldr r6, [r0, #116] @ 0x74 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r0, [r4, #120] @ 0x78 │ │ │ │ + ldr r0, [r3, #116] @ 0x74 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [r4, #120] @ 0x78 │ │ │ │ + ldr r2, [r3, #116] @ 0x74 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r4, [r6, #0] │ │ │ │ + ldr r4, [r5, #124] @ 0x7c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [r1, #124] @ 0x7c │ │ │ │ + ldr r4, [r0, #120] @ 0x78 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r1, sp, #1016 @ 0x3f8 │ │ │ │ + cbz r6, 91298 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r1, sp, #632 @ 0x278 │ │ │ │ + cbz r6, 91284 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r5, #100] @ 0x64 │ │ │ │ + ldr r0, [r4, #96] @ 0x60 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [r2, #112] @ 0x70 │ │ │ │ + ldr r4, [r1, #108] @ 0x6c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r0, [r3, #112] @ 0x70 │ │ │ │ + ldr r0, [r2, #108] @ 0x6c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r0, [r7, #96] @ 0x60 │ │ │ │ + ldr r0, [r6, #92] @ 0x5c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r0, [r3, #96] @ 0x60 │ │ │ │ + ldr r0, [r2, #92] @ 0x5c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r0, [r4, #16] │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r0, [r4, #92] @ 0x5c │ │ │ │ + ldr r0, [r3, #88] @ 0x58 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -00091a20 : │ │ │ │ +00091298 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ - ldr r4, [pc, #708] @ (91cfc ) │ │ │ │ + ldr r4, [pc, #708] @ (91574 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr.w ip, [r3] │ │ │ │ add r4, pc │ │ │ │ mov lr, r2 │ │ │ │ str r0, [sp, #32] │ │ │ │ movs r2, #0 │ │ │ │ - ldr r0, [pc, #696] @ (91d00 ) │ │ │ │ + ldr r0, [pc, #696] @ (91578 ) │ │ │ │ mov fp, r1 │ │ │ │ add.w r1, ip, #1 │ │ │ │ ldr r6, [sp, #176] @ 0xb0 │ │ │ │ ldrd sl, r9, [sp, #180] @ 0xb4 │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r4, [sp, #196] @ 0xc4 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -65947,52 +65253,52 @@ │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ sub.w r2, lr, r2 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldrd r7, r5, [sp, #188] @ 0xbc │ │ │ │ cmp r0, #0 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - blt.w 91ee2 │ │ │ │ + blt.w 9175a │ │ │ │ ldr.w r2, [fp] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.w 91c74 │ │ │ │ + blt.w 914ec │ │ │ │ cmp r0, #1 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ mov r8, r0 │ │ │ │ it lt │ │ │ │ movlt.w r8, #1 │ │ │ │ cmp r5, r8 │ │ │ │ - blt.w 91eea │ │ │ │ + blt.w 91762 │ │ │ │ cmp r0, r2 │ │ │ │ - blt.w 91caa │ │ │ │ + blt.w 91522 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w 91c88 │ │ │ │ + beq.w 91500 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ sub.w r4, lr, #8 │ │ │ │ strd r9, sl, [sp, #36] @ 0x24 │ │ │ │ movs r5, #1 │ │ │ │ sub.w r8, r2, #8 │ │ │ │ - ldr r2, [pc, #588] @ (91d04 ) │ │ │ │ + ldr r2, [pc, #588] @ (9157c ) │ │ │ │ add r8, r4 │ │ │ │ mov sl, ip │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [pc, #584] @ (91d08 ) │ │ │ │ + ldr r2, [pc, #584] @ (91580 ) │ │ │ │ mov r9, r6 │ │ │ │ - vldr s16, [pc, #564] @ 91cf8 │ │ │ │ + vldr s16, [pc, #564] @ 91570 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ add r2, sp, #116 @ 0x74 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ add r2, sp, #100 @ 0x64 │ │ │ │ str r2, [sp, #28] │ │ │ │ - b.n 91b10 │ │ │ │ + b.n 91388 │ │ │ │ ldr.w r3, [r9, #-4] │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ adds r7, #8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r4, r3 │ │ │ │ @@ -66004,15 +65310,15 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ adds r2, #8 │ │ │ │ vstr s16, [r7, #-8] │ │ │ │ vstr s16, [r7, #-4] │ │ │ │ cmp r6, r3 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bgt.w 91c88 │ │ │ │ + bgt.w 91500 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r5, r6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ adds r6, r5, #1 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ cmp r6, r0 │ │ │ │ @@ -66036,15 +65342,15 @@ │ │ │ │ blx 668cc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str.w r3, [r9], #4 │ │ │ │ ldr.w r3, [fp] │ │ │ │ vstr s16, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ vstr s17, [r4, #8] │ │ │ │ - ble.n 91ada │ │ │ │ + ble.n 91352 │ │ │ │ subs r3, r3, r5 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -66072,15 +65378,15 @@ │ │ │ │ blx 5b480 │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr.w r2, [r9, #-4] │ │ │ │ cmp r5, r3 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r2, [r4, #8] │ │ │ │ vstr s16, [r4, #12] │ │ │ │ - bge.n 91ae2 │ │ │ │ + bge.n 9135a │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ subs r3, r3, r5 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ blx 62578 │ │ │ │ ldr.w r3, [fp] │ │ │ │ @@ -66111,15 +65417,15 @@ │ │ │ │ vstr s17, [r8, #8] │ │ │ │ vstr s16, [r8, #12] │ │ │ │ strd r3, r7, [sp] │ │ │ │ adds r7, #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #16] │ │ │ │ - ldr r0, [pc, #244] @ (91d0c ) │ │ │ │ + ldr r0, [pc, #244] @ (91584 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r5 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ @@ -66148,88 +65454,88 @@ │ │ │ │ str.w r3, [r8, #8] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ vstr s16, [r8, #12] │ │ │ │ add r8, r2 │ │ │ │ cmp r6, r3 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - ble.w 91b0a │ │ │ │ - b.n 91c88 │ │ │ │ + ble.w 91382 │ │ │ │ + b.n 91500 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #148] @ (91d10 ) │ │ │ │ + ldr r0, [pc, #148] @ (91588 ) │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #136] @ (91d14 ) │ │ │ │ - ldr r3, [pc, #116] @ (91d00 ) │ │ │ │ + ldr r2, [pc, #136] @ (9158c ) │ │ │ │ + ldr r3, [pc, #116] @ (91578 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 91ef2 │ │ │ │ + bne.w 9176a │ │ │ │ movs r0, #0 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n 91c88 │ │ │ │ + beq.n 91500 │ │ │ │ sub.w r0, r7, #8 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ - ldr r0, [pc, #96] @ (91d18 ) │ │ │ │ + ldr r0, [pc, #96] @ (91590 ) │ │ │ │ sub.w r4, lr, #8 │ │ │ │ str.w sl, [sp, #56] @ 0x38 │ │ │ │ mov r8, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ - ldr r0, [pc, #84] @ (91d1c ) │ │ │ │ + ldr r0, [pc, #84] @ (91594 ) │ │ │ │ movs r5, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov sl, r9 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r2 │ │ │ │ - vldr s16, [pc, #32] @ 91cf8 │ │ │ │ + vldr s16, [pc, #32] @ 91570 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ add.w r0, r0, r1, lsl #4 │ │ │ │ str.w ip, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #116 @ 0x74 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r0, sp, #100 @ 0x64 │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #28] │ │ │ │ - b.n 91d86 │ │ │ │ + b.n 915fe │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - mov sl, sl │ │ │ │ + ldr r6, [pc, #360] @ (916e0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #936 @ (adr r7, 920b0 ) │ │ │ │ + add r7, sp, #456 @ 0x1c8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r2, [r6, #84] @ 0x54 │ │ │ │ + ldr r2, [r5, #80] @ 0x50 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [r4, #64] @ 0x40 │ │ │ │ + ldr r6, [r3, #60] @ 0x3c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r4, [r6, r4] │ │ │ │ + str r4, [r4, #76] @ 0x4c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add ip, r0 │ │ │ │ + ldr r4, [pc, #48] @ (915c0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [r7, #52] @ 0x34 │ │ │ │ + ldr r6, [r6, #48] @ 0x30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r5, pc, #856 @ (adr r5, 92078 ) │ │ │ │ + add r5, sp, #376 @ 0x178 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ subs r3, r3, r5 │ │ │ │ adds r3, #1 │ │ │ │ @@ -66239,15 +65545,15 @@ │ │ │ │ strd r3, r5, [sp, #100] @ 0x64 │ │ │ │ ldr.w r3, [r6, #-4] │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vstr s16, [r4, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r5 │ │ │ │ - bgt.n 91e20 │ │ │ │ + bgt.n 91698 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add.w sl, sl, #8 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r2, r1 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -66262,15 +65568,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ cmp r7, r3 │ │ │ │ - bgt.n 91c88 │ │ │ │ + bgt.n 91500 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r5, r7 │ │ │ │ add.w r9, r4, #8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ subs r3, r3, r5 │ │ │ │ @@ -66307,15 +65613,15 @@ │ │ │ │ str.w r3, [r6], #4 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vstr s16, [r4, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r5 │ │ │ │ - ble.n 91d20 │ │ │ │ + ble.n 91598 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ subs r3, r3, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -66328,15 +65634,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ add.w r3, r8, #16 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ blx 5b480 │ │ │ │ - b.n 91d20 │ │ │ │ + b.n 91598 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r1, r5, #2 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add.w r9, sp, #108 @ 0x6c │ │ │ │ cmp r3, r1 │ │ │ │ ite le │ │ │ │ addle r2, r2, r3 │ │ │ │ @@ -66373,15 +65679,15 @@ │ │ │ │ blx 62524 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r2, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #100] @ (91ef8 ) │ │ │ │ + ldr r0, [pc, #100] @ (91770 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r8, #16 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ @@ -66405,58 +65711,744 @@ │ │ │ │ ldr.w r3, [r1], #4 │ │ │ │ str.w r3, [r8, #16] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ vstr s16, [r8, #20] │ │ │ │ add r8, r2 │ │ │ │ cmp r3, r7 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bge.w 91d80 │ │ │ │ - b.n 91c88 │ │ │ │ + bge.w 915f8 │ │ │ │ + b.n 91500 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 91c7a │ │ │ │ + b.n 914f2 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 91c7a │ │ │ │ + b.n 914f2 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [r4, #24] │ │ │ │ + ldr r2, [r3, #20] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + │ │ │ │ +00091774 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d13} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ + ldr.w r4, [pc, #1704] @ 91e34 │ │ │ │ + mov r9, r3 │ │ │ │ + ldr.w r3, [pc, #1704] @ 91e38 │ │ │ │ + sub sp, #116 @ 0x74 │ │ │ │ + add r4, pc │ │ │ │ + mov r6, r0 │ │ │ │ + ldr.w fp, [r9] │ │ │ │ + ldr.w r8, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r4, r2 │ │ │ │ + ldr r5, [sp, #208] @ 0xd0 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + mov.w r3, #0 │ │ │ │ + str r1, [sp, #8] │ │ │ │ + ldr.w r1, [pc, #1672] @ 91e3c │ │ │ │ + movs r3, #0 │ │ │ │ + str.w r3, [r8] │ │ │ │ + add r1, pc │ │ │ │ + ldrd r7, r3, [sp, #200] @ 0xc8 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n 9186e │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + cmp r0, #0 │ │ │ │ + blt.n 91866 │ │ │ │ + cmp r0, #1 │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + mov r3, r0 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + bge.n 917fc │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + str.w r2, [r8] │ │ │ │ + ldr.w r0, [pc, #1616] @ 91e40 │ │ │ │ + add r1, sp, #84 @ 0x54 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + b.n 91814 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 91ef4 │ │ │ │ + str r0, [sp, #104] @ 0x68 │ │ │ │ + cbnz r0, 9183a │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + str r3, [r7, #0] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + str r0, [r3, #0] │ │ │ │ + ldr.w r2, [pc, #1580] @ 91e44 │ │ │ │ + ldr.w r3, [pc, #1564] @ 91e38 │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w 91ef0 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #116 @ 0x74 │ │ │ │ + vpop {d8-d13} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr.w r1, [pc, #1548] @ 91e48 │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbz r0, 918a6 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.n 9180a │ │ │ │ + mov r3, r5 │ │ │ │ + add.w r2, r5, r2, lsl #2 │ │ │ │ + mov.w r1, #1065353216 @ 0x3f800000 │ │ │ │ + str.w r1, [r3], #4 │ │ │ │ + cmp r3, r2 │ │ │ │ + bne.n 9185c │ │ │ │ + b.n 9180a │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n 917e8 │ │ │ │ + ldr.w r1, [pc, #1500] @ 91e4c │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 917ca │ │ │ │ + ldr.w r1, [pc, #1488] @ 91e50 │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 917ca │ │ │ │ + ldr.w r1, [pc, #1476] @ 91e54 │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 917ca │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 917e8 │ │ │ │ + ldr.w r1, [pc, #1456] @ 91e58 │ │ │ │ + add.w r3, fp, #1 │ │ │ │ + mov r0, r6 │ │ │ │ + lsls r3, r3, #3 │ │ │ │ + add r1, pc │ │ │ │ + subs r4, r4, r3 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + str r4, [sp, #28] │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w 919e2 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr.w r2, [pc, #1428] @ 91e5c │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + subs r2, r5, #4 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + sub.w r2, r3, #8 │ │ │ │ + strd r7, r6, [sp, #48] @ 0x30 │ │ │ │ + movs r3, #1 │ │ │ │ + str r5, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r7, r4 │ │ │ │ + add r3, sp, #104 @ 0x68 │ │ │ │ + mov r5, r2 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + mov r3, r0 │ │ │ │ + str.w r8, [sp, #60] @ 0x3c │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w 91ecc │ │ │ │ + mov r4, r7 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r7, r5 │ │ │ │ + add.w r2, r3, fp │ │ │ │ + str r4, [sp, #20] │ │ │ │ + add.w r9, r4, r2, lsl #3 │ │ │ │ + mov r4, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + ble.w 91e92 │ │ │ │ + add.w r5, r4, fp │ │ │ │ + mov r9, r8 │ │ │ │ + movs r6, #1 │ │ │ │ + cmp r6, r4 │ │ │ │ + beq.n 91940 │ │ │ │ + vldr s15, [r9] │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n 919ce │ │ │ │ + mov r0, r9 │ │ │ │ + blx 65794 │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n 919ce │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + adds r6, #1 │ │ │ │ + add r9, r7 │ │ │ │ + add r5, fp │ │ │ │ + cmp r6, r3 │ │ │ │ + ble.n 9191a │ │ │ │ + ldr r6, [sp, #104] @ 0x68 │ │ │ │ + mov r5, r4 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + vmov s15, r5 │ │ │ │ + ldr r4, [sp, #20] │ │ │ │ + cmp r5, r6 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + add.w r3, r3, r6, lsl #2 │ │ │ │ + vstr s15, [r3] │ │ │ │ + beq.n 91a24 │ │ │ │ + mov r3, r7 │ │ │ │ + mul.w r2, fp, r6 │ │ │ │ + mov r7, r4 │ │ │ │ + mov r9, sl │ │ │ │ + mov r4, r5 │ │ │ │ + mov.w sl, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mul.w r1, fp, r4 │ │ │ │ + adds r3, r2, #1 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + adds r1, #1 │ │ │ │ + add.w r3, r7, r3, lsl #3 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add.w r1, r7, r1, lsl #3 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + blx 58120 │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + str.w r9, [sp] │ │ │ │ + mul.w r1, fp, r0 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + adds r3, r1, r6 │ │ │ │ + add r1, r4 │ │ │ │ + subs r2, r2, r0 │ │ │ │ + add r0, sp, #84 @ 0x54 │ │ │ │ + add.w r3, r7, r3, lsl #3 │ │ │ │ + adds r2, #1 │ │ │ │ + add.w r1, r7, r1, lsl #3 │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + mov r2, r9 │ │ │ │ + blx 58120 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + cmp.w sl, #2 │ │ │ │ + beq.n 91a58 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.w 91ed0 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + b.n 918f0 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + sub.w r8, r8, #8 │ │ │ │ + subs r4, #1 │ │ │ │ + bne.n 9190a │ │ │ │ + mov r5, r7 │ │ │ │ + ldr r6, [sp, #12] │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + mov r9, sl │ │ │ │ + b.n 91a5c │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + mov.w sl, #1 │ │ │ │ + cmp sl, r0 │ │ │ │ + str r0, [sp, #84] @ 0x54 │ │ │ │ + bgt.n 91a08 │ │ │ │ + add.w r3, sl, #1073741824 @ 0x40000000 │ │ │ │ + add.w r0, r5, r0, lsl #2 │ │ │ │ + subs r3, #1 │ │ │ │ + mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ + add.w r3, r5, r3, lsl #2 │ │ │ │ + str.w r2, [r3], #4 │ │ │ │ + cmp r0, r3 │ │ │ │ + bne.n 91a00 │ │ │ │ + str.w sl, [sp, #12] │ │ │ │ + ldr.w r4, [pc, #1104] @ 91e60 │ │ │ │ + mov r0, r6 │ │ │ │ + add r4, pc │ │ │ │ + mov r1, r4 │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n 91ad8 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + b.n 9180e │ │ │ │ + cmp r5, #1 │ │ │ │ + beq.w 91ed8 │ │ │ │ + subs r3, r5, #1 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + b.n 918fc │ │ │ │ + mov r6, r4 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + mov r4, r5 │ │ │ │ + vmov s15, r4 │ │ │ │ + cmp r6, r4 │ │ │ │ + ldr r5, [sp, #20] │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + add.w r3, r3, r6, lsl #2 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + mov.w sl, #2 │ │ │ │ + str r6, [sp, #12] │ │ │ │ + vstr s15, [r3] │ │ │ │ + it eq │ │ │ │ + ldreq r3, [sp, #104] @ 0x68 │ │ │ │ + bne.n 91978 │ │ │ │ + ldr r6, [sp, #12] │ │ │ │ + adds r6, #1 │ │ │ │ + cmp r6, r3 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + bgt.w 91ee0 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + mul.w r2, r6, fp │ │ │ │ + mov r4, r6 │ │ │ │ + str r5, [sp, #20] │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + mla r8, r6, r1, r7 │ │ │ │ + mls r1, r6, r5, r8 │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + str r1, [sp, #12] │ │ │ │ + cmp r4, r3 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + bgt.n 91a30 │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + mov sl, r4 │ │ │ │ + add.w r8, r2, r6, lsl #3 │ │ │ │ + cmp sl, r5 │ │ │ │ + beq.n 91ab0 │ │ │ │ + vldr s15, [r8] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n 91abe │ │ │ │ + mov r0, r8 │ │ │ │ + blx 65794 │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n 91abe │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + add.w sl, sl, #1 │ │ │ │ + add.w r8, r8, #8 │ │ │ │ + cmp sl, r3 │ │ │ │ + ble.n 91a8c │ │ │ │ + b.n 91a30 │ │ │ │ + ldr r0, [sp, #84] @ 0x54 │ │ │ │ + adds r5, #1 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + add r6, fp │ │ │ │ + cmp r0, r5 │ │ │ │ + bge.n 91a7e │ │ │ │ + ldrd r7, r6, [sp, #48] @ 0x30 │ │ │ │ + mov sl, r4 │ │ │ │ + ldrd r5, r8, [sp, #56] @ 0x38 │ │ │ │ + mov r0, r3 │ │ │ │ + b.n 919e8 │ │ │ │ + ldr r0, [pc, #904] @ (91e64 ) │ │ │ │ + mul.w r6, fp, sl │ │ │ │ + vldr s20, [pc, #848] @ 91e30 │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s16, s0 │ │ │ │ + mov r0, r4 │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + add.w r3, sl, #1073741824 @ 0x40000000 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + vdiv.f32 s25, s16, s0 │ │ │ │ + subs r3, #1 │ │ │ │ + ldr r1, [pc, #868] @ (91e68 ) │ │ │ │ + add.w ip, r5, r3, lsl #2 │ │ │ │ + add.w r3, r6, sl │ │ │ │ + add r1, pc │ │ │ │ + ldr r4, [sp, #104] @ 0x68 │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + str r1, [sp, #44] @ 0x2c │ │ │ │ + ldr r1, [pc, #852] @ (91e6c ) │ │ │ │ + mov lr, r3 │ │ │ │ + mov r3, ip │ │ │ │ + mov ip, r6 │ │ │ │ + add r1, pc │ │ │ │ + add.w r2, r2, sl, lsl #3 │ │ │ │ + str r1, [sp, #56] @ 0x38 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + str.w fp, [sp, #24] │ │ │ │ + str.w r9, [sp, #20] │ │ │ │ + str r7, [sp, #76] @ 0x4c │ │ │ │ + str.w r8, [sp, #60] @ 0x3c │ │ │ │ + vdiv.f32 s21, s15, s25 │ │ │ │ + vadd.f32 s19, s25, s25 │ │ │ │ + vdiv.f32 s18, s15, s19 │ │ │ │ + mov r0, r4 │ │ │ │ + cmp r4, sl │ │ │ │ + str r4, [sp, #84] @ 0x54 │ │ │ │ + blt.w 91ec6 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + add r2, sp, #104 @ 0x68 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + mov r9, r3 │ │ │ │ + mov r8, ip │ │ │ │ + mov r5, lr │ │ │ │ + adds r2, #8 │ │ │ │ + mov r6, sl │ │ │ │ + add.w fp, sp, #88 @ 0x58 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + strd ip, r3, [sp, #64] @ 0x40 │ │ │ │ + str.w lr, [sp, #72] @ 0x48 │ │ │ │ + b.n 91b88 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + adds r6, #1 │ │ │ │ + ldr r4, [sp, #104] @ 0x68 │ │ │ │ + adds r5, #8 │ │ │ │ + add r8, r3 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + add.w r9, r9, #4 │ │ │ │ + mov r0, r4 │ │ │ │ + cmp r3, r6 │ │ │ │ + blt.w 91eb6 │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + sub.w r4, r4, sl │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + adds r4, #1 │ │ │ │ + str r4, [sp, #88] @ 0x58 │ │ │ │ + mov.w r4, r8, lsl #3 │ │ │ │ + adds r1, r4, r3 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r0, fp │ │ │ │ + blx 5e904 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, fp │ │ │ │ + sub.w r3, r3, sl │ │ │ │ + adds r3, #1 │ │ │ │ + vmov.f32 s16, s0 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + blx 5e904 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + vmov.f32 s17, s0 │ │ │ │ + add r4, r3 │ │ │ │ + mov r1, r4 │ │ │ │ + blx 66e34 │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + add r0, r8 │ │ │ │ + add.w r0, r7, r0, lsl #3 │ │ │ │ + blx 65ce8 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, fp │ │ │ │ + vmov.f64 d11, d0 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + sub.w r3, r3, sl │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + blx 66e34 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + add r0, sl │ │ │ │ + subs r0, #1 │ │ │ │ + mla r0, r3, r0, r6 │ │ │ │ + add.w r0, r7, r0, lsl #3 │ │ │ │ + blx 65ce8 │ │ │ │ + vcmp.f32 s16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmp.f32 s17, #0.0 │ │ │ │ + ite eq │ │ │ │ + moveq r3, #1 │ │ │ │ + movne r3, #0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it eq │ │ │ │ + orreq.w r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 91b70 │ │ │ │ + vmov.f32 s24, #96 @ 0x3f000000 0.5 │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + vcvt.f32.f64 s22, d11 │ │ │ │ + vadd.f32 s26, s16, s17 │ │ │ │ + vmul.f32 s14, s17, s24 │ │ │ │ + vcvt.f32.f64 s23, d0 │ │ │ │ + add r7, sp, #92 @ 0x5c │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + vstr s15, [sp, #96] @ 0x60 │ │ │ │ + vstr s14, [sp, #100] @ 0x64 │ │ │ │ + b.n 91cc6 │ │ │ │ + vcmpe.f32 s22, s13 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s13, s22 │ │ │ │ + vcmpe.f32 s13, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge.n 91cf4 │ │ │ │ + vcmpe.f32 s23, s12 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s12, s23 │ │ │ │ + vcmpe.f32 s12, s19 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls.n 91cf4 │ │ │ │ + vadd.f32 s15, s16, s15 │ │ │ │ + mov r0, r7 │ │ │ │ + vadd.f32 s15, s15, s22 │ │ │ │ + vadd.f32 s15, s15, s17 │ │ │ │ + vadd.f32 s15, s15, s14 │ │ │ │ + vadd.f32 s15, s15, s23 │ │ │ │ + vstr s15, [sp, #92] @ 0x5c │ │ │ │ + blx 5724c │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w 91e12 │ │ │ │ + vldr s15, [sp, #96] @ 0x60 │ │ │ │ + vadd.f32 s16, s16, s16 │ │ │ │ + vldr s14, [sp, #100] @ 0x64 │ │ │ │ + vadd.f32 s22, s22, s22 │ │ │ │ + vmul.f32 s17, s17, s24 │ │ │ │ + vmul.f32 s23, s23, s24 │ │ │ │ + vadd.f32 s15, s15, s15 │ │ │ │ + vmul.f32 s14, s14, s24 │ │ │ │ + vstr s15, [sp, #96] @ 0x60 │ │ │ │ + vstr s14, [sp, #100] @ 0x64 │ │ │ │ + vcmpe.f32 s16, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s17, s14 │ │ │ │ + ite hi │ │ │ │ + vmovhi.f32 s13, s16 │ │ │ │ + vmovls.f32 s13, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s16, s14 │ │ │ │ + ite hi │ │ │ │ + vmovhi.f32 s12, s14 │ │ │ │ + vmovls.f32 s12, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + blt.n 91c4a │ │ │ │ + vmov.f32 s12, #96 @ 0x3f000000 0.5 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + vmul.f32 s13, s16, s12 │ │ │ │ + vstr s13, [sp, #100] @ 0x64 │ │ │ │ + b.n 91d56 │ │ │ │ + vcmpe.f32 s17, s23 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ite lt │ │ │ │ + vmovlt.f32 s11, s23 │ │ │ │ + vmovge.f32 s11, s17 │ │ │ │ + vcmpe.f32 s11, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge.n 91d80 │ │ │ │ + vcmpe.f32 s22, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ite lt │ │ │ │ + vmovlt.f32 s11, s22 │ │ │ │ + vmovge.f32 s11, s14 │ │ │ │ + vcmpe.f32 s11, s19 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls.n 91d80 │ │ │ │ + vmul.f32 s15, s15, s12 │ │ │ │ + vmul.f32 s16, s16, s12 │ │ │ │ + vmul.f32 s13, s13, s12 │ │ │ │ + vmul.f32 s22, s22, s12 │ │ │ │ + vadd.f32 s17, s17, s17 │ │ │ │ + vadd.f32 s23, s23, s23 │ │ │ │ + movs r3, #1 │ │ │ │ + vcmpe.f32 s16, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ite lt │ │ │ │ + vmovlt.f32 s14, s16 │ │ │ │ + vmovge.f32 s14, s15 │ │ │ │ + vcmpe.f32 s13, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s13, s17 │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s14, s13 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl.n 91d04 │ │ │ │ + vstr s14, [sp, #92] @ 0x5c │ │ │ │ + cbz r3, 91d8e │ │ │ │ + vstr s13, [sp, #100] @ 0x64 │ │ │ │ + vstr s15, [sp, #96] @ 0x60 │ │ │ │ + vadd.f32 s0, s16, s17 │ │ │ │ + vmul.f32 s26, s26, s20 │ │ │ │ + vcmpe.f32 s0, s26 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge.w 91b70 │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + vcmpe.f32 s15, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.n 91e74 │ │ │ │ + ble.n 91dd0 │ │ │ │ + vldr s13, [r9] │ │ │ │ + vcmpe.f32 s13, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.n 91dd0 │ │ │ │ + vdiv.f32 s14, s21, s15 │ │ │ │ + vcmpe.f32 s13, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge.w 91b70 │ │ │ │ + vmov.f32 s12, #112 @ 0x3f800000 1.0 │ │ │ │ + vldr s14, [r9] │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + vdiv.f32 s13, s12, s15 │ │ │ │ + add r1, sp, #100 @ 0x64 │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ + mov r0, fp │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + sub.w r3, r3, sl │ │ │ │ + vstr s15, [r9] │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + vstr s13, [sp, #100] @ 0x64 │ │ │ │ + blx 61414 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + add r1, sp, #96 @ 0x60 │ │ │ │ + blx 61414 │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + b.n 91b70 │ │ │ │ + ldr.w r8, [sp, #60] @ 0x3c │ │ │ │ + mvn.w r3, #2 │ │ │ │ + ldr r0, [pc, #84] @ (91e70 ) │ │ │ │ + mov r1, fp │ │ │ │ + str.w r3, [r8] │ │ │ │ + add r0, pc │ │ │ │ + movs r3, #3 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + blx 6423c │ │ │ │ + b.n 91814 │ │ │ │ + nop │ │ │ │ + adds r3, #51 @ 0x33 │ │ │ │ + subs r7, #115 @ 0x73 │ │ │ │ + ldr r1, [pc, #496] @ (92028 ) │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldr r4, [r0, #8] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldr r0, [pc, #976] @ (92218 ) │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + str r0, [r2, #36] @ 0x24 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + str r4, [r4, #32] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + str r0, [r4, #116] @ 0x74 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + str r6, [r6, #28] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + add r1, sp, #880 @ 0x370 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrsh r6, [r0, r7] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + add r7, pc, #624 @ (adr r7, 920dc ) │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r7, pc, #552 @ (adr r7, 92098 ) │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + str r6, [r2, #36] @ 0x24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ + vldr s13, [r9] │ │ │ │ + vcmpe.f32 s13, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl.n 91dd0 │ │ │ │ + vmul.f32 s13, s13, s15 │ │ │ │ + vcmpe.f32 s13, s25 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bhi.n 91dd0 │ │ │ │ + b.n 91b70 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + vmov s15, r4 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r9, sl │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + add.w r2, r2, r3, lsl #2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov.w sl, #1 │ │ │ │ + vstr s15, [r2] │ │ │ │ + mul.w r2, fp, r3 │ │ │ │ + b.n 91978 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + ldrd ip, r3, [sp, #64] @ 0x40 │ │ │ │ + ldr.w lr, [sp, #72] @ 0x48 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.w 91b42 │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + b.n 9180e │ │ │ │ + ldr r6, [sp, #12] │ │ │ │ + b.n 91a5c │ │ │ │ + mov r0, r3 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + b.n 9180e │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + b.n 9180e │ │ │ │ + mov sl, r6 │ │ │ │ + str.w sl, [sp, #12] │ │ │ │ + ldrd r7, r6, [sp, #48] @ 0x30 │ │ │ │ + ldrd r5, r8, [sp, #56] @ 0x38 │ │ │ │ + b.n 91a0c │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 917ec │ │ │ │ │ │ │ │ -00091efc : │ │ │ │ +00091ef8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, #172 @ 0xac │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r3, [pc, #976] @ (922e8 ) │ │ │ │ + ldr r3, [pc, #976] @ (922e4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r2 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - ldr r1, [pc, #972] @ (922ec ) │ │ │ │ + ldr r1, [pc, #972] @ (922e8 ) │ │ │ │ ldr r5, [sp, #248] @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ - ldr r0, [pc, #968] @ (922f0 ) │ │ │ │ + ldr r0, [pc, #968] @ (922ec ) │ │ │ │ ldr.w r8, [sp, #244] @ 0xf4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [sp, #224] @ 0xe0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov.w r3, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r1, [pc, #944] @ (922f4 ) │ │ │ │ - ldr r2, [pc, #944] @ (922f8 ) │ │ │ │ + ldr r1, [pc, #944] @ (922f0 ) │ │ │ │ + ldr r2, [pc, #944] @ (922f4 ) │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ ldr r6, [sp, #228] @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [r5, #0] │ │ │ │ adds r3, r0, #4 │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ @@ -66485,87 +66477,87 @@ │ │ │ │ mul.w r3, r1, r3 │ │ │ │ vmov s15, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r2] │ │ │ │ ldr.w r2, [r8] │ │ │ │ - blt.w 922d4 │ │ │ │ + blt.w 922d0 │ │ │ │ cmp r7, #0 │ │ │ │ - blt.w 9229e │ │ │ │ + blt.w 9229a │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r6, r4 │ │ │ │ mov r0, r6 │ │ │ │ it lt │ │ │ │ movlt r0, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r0 │ │ │ │ - blt.w 922da │ │ │ │ + blt.w 922d6 │ │ │ │ cmp r0, r7 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ it lt │ │ │ │ movlt r0, r7 │ │ │ │ cmp r2, r0 │ │ │ │ - blt.w 923b2 │ │ │ │ + blt.w 923ae │ │ │ │ ldr r4, [r5, #0] │ │ │ │ cmp r4, #0 │ │ │ │ - blt.w 92430 │ │ │ │ + blt.w 9242c │ │ │ │ cmp r6, r7 │ │ │ │ mov r4, r6 │ │ │ │ it ge │ │ │ │ movge r4, r7 │ │ │ │ cmp r4, #0 │ │ │ │ - beq.w 92362 │ │ │ │ + beq.w 9235e │ │ │ │ cmp r6, r7 │ │ │ │ ite ge │ │ │ │ vmovge s15, r6 │ │ │ │ vmovlt s15, r7 │ │ │ │ cmp r1, #1 │ │ │ │ ite le │ │ │ │ movle r3, #0 │ │ │ │ movgt r3, #1 │ │ │ │ cmp r1, r4 │ │ │ │ vcvt.f32.s32 s18, s15 │ │ │ │ it ge │ │ │ │ movge r3, #0 │ │ │ │ strd r6, r7, [sp, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9236c │ │ │ │ + bne.w 92368 │ │ │ │ sub.w r2, fp, #8 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ sub.w r2, sl, #8 │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov.w sl, #1 │ │ │ │ ldr.w r8, [sp, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ add.w r0, r2, #1 │ │ │ │ str r0, [sp, #112] @ 0x70 │ │ │ │ - ldr r2, [pc, #724] @ (922fc ) │ │ │ │ + ldr r2, [pc, #724] @ (922f8 ) │ │ │ │ mov.w fp, r0, lsl #3 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ - vldr s17, [pc, #688] @ 922e4 │ │ │ │ + vldr s17, [pc, #688] @ 922e0 │ │ │ │ sub.w r0, r0, #4 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ add.w r2, r2, #16 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ sub.w r2, r9, fp │ │ │ │ sub.w r0, r0, #4 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ mov r9, r2 │ │ │ │ strd r3, r1, [sp, #124] @ 0x7c │ │ │ │ sub.w r0, r0, #8 │ │ │ │ str r2, [sp, #116] @ 0x74 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ - blt.w 92240 │ │ │ │ + blt.w 9223c │ │ │ │ cmp sl, r3 │ │ │ │ - bgt.w 92246 │ │ │ │ + bgt.w 92242 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov.w r4, sl, lsl #2 │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ sub.w r6, r6, sl │ │ │ │ str r3, [sp, #20] │ │ │ │ adds r6, #1 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -66628,29 +66620,29 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ adds r3, #1 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [sp, #76] @ 0x4c │ │ │ │ add.w r3, r7, r3, lsl #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ add.w r3, r1, sl │ │ │ │ - ldr r7, [pc, #492] @ (92300 ) │ │ │ │ + ldr r7, [pc, #492] @ (922fc ) │ │ │ │ ldr.w r2, [r8] │ │ │ │ add r7, pc │ │ │ │ vstr s17, [sp, #160] @ 0xa0 │ │ │ │ sub.w r2, r2, sl │ │ │ │ vstr s16, [sp, #156] @ 0x9c │ │ │ │ subs r2, r2, r1 │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #132] @ 0x84 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ sub.w r2, r2, sl │ │ │ │ str.w ip, [sp, #4] │ │ │ │ subs r2, r2, r1 │ │ │ │ - ldr r1, [pc, #456] @ (92304 ) │ │ │ │ + ldr r1, [pc, #456] @ (92300 ) │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ mla r2, r0, r3, r3 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ add r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -66701,21 +66693,21 @@ │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ blx 5bf1c │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ ldr.w r6, [r8] │ │ │ │ ldr r7, [r5, #0] │ │ │ │ cmp r6, r7 │ │ │ │ - blt.w 92310 │ │ │ │ + blt.w 9230c │ │ │ │ ldr r4, [sp, #140] @ 0x8c │ │ │ │ add.w r5, r4, sl │ │ │ │ subs r3, r5, #1 │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ cmp r3, sl │ │ │ │ - blt.n 92234 │ │ │ │ + blt.n 92230 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov.w lr, #0 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r1, r0 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov ip, r1 │ │ │ │ @@ -66733,26 +66725,26 @@ │ │ │ │ vstr s15, [r2] │ │ │ │ cmp r5, r1 │ │ │ │ vldmia r0!, {s15} │ │ │ │ add r2, fp │ │ │ │ str.w lr, [r3, #4] │ │ │ │ vstr s15, [r3] │ │ │ │ add r3, fp │ │ │ │ - bne.n 9220a │ │ │ │ + bne.n 92206 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ subs r4, #1 │ │ │ │ mla r4, r3, r4, ip │ │ │ │ str r4, [sp, #136] @ 0x88 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ add sl, r1 │ │ │ │ cmp r1, #0 │ │ │ │ - bge.w 92060 │ │ │ │ + bge.w 9205c │ │ │ │ cmp sl, r3 │ │ │ │ - bge.w 92066 │ │ │ │ + bge.w 92062 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ sub.w r6, r6, sl │ │ │ │ ldr r4, [sp, #100] @ 0x64 │ │ │ │ adds r6, #1 │ │ │ │ str r6, [sp, #128] @ 0x80 │ │ │ │ mov.w r0, sl, lsl #2 │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ @@ -66779,70 +66771,70 @@ │ │ │ │ adds r7, #1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp, #124] @ 0x7c │ │ │ │ blx 63900 │ │ │ │ movs r3, #0 │ │ │ │ vstr s18, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b.n 922b2 │ │ │ │ + b.n 922ae │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r4, #2 │ │ │ │ str r3, [r5, #0] │ │ │ │ - ldr r0, [pc, #96] @ (92308 ) │ │ │ │ + ldr r0, [pc, #96] @ (92304 ) │ │ │ │ add r1, sp, #124 @ 0x7c │ │ │ │ str r4, [sp, #124] @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #88] @ (9230c ) │ │ │ │ - ldr r3, [pc, #48] @ (922e8 ) │ │ │ │ + ldr r2, [pc, #88] @ (92308 ) │ │ │ │ + ldr r3, [pc, #48] @ (922e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 9243c │ │ │ │ + bne.w 92438 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #172 @ 0xac │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - b.n 922a4 │ │ │ │ + b.n 922a0 │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r4, #4 │ │ │ │ - b.n 922a4 │ │ │ │ + b.n 922a0 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - rors r6, r5 │ │ │ │ + rors r2, r6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r3, pc, #504 @ (adr r3, 924ec ) │ │ │ │ + add r3, pc, #536 @ (adr r3, 92508 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r7, r1] │ │ │ │ + ldrh r0, [r2, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r6, r1] │ │ │ │ + ldrh r0, [r1, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r2, pc, #488 @ (adr r2, 924e8 ) │ │ │ │ + add r2, pc, #520 @ (adr r2, 92504 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh r2, [r4, r1] │ │ │ │ + ldrsh r6, [r2, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrsh r4, [r1, r1] │ │ │ │ + ldrsh r0, [r0, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrsb r4, [r2, r4] │ │ │ │ + ldrsb r4, [r5, r4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r6, #90 @ 0x5a │ │ │ │ + subs r6, #94 @ 0x5e │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r0, [sp, #140] @ 0x8c │ │ │ │ add.w r4, r0, sl │ │ │ │ subs r3, r4, #1 │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ cmp r3, sl │ │ │ │ - blt.n 92234 │ │ │ │ + blt.n 92230 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ add.w r4, r2, r4, lsl #2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ subs r1, r3, #4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ @@ -66853,34 +66845,34 @@ │ │ │ │ str.w ip, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ cmp r4, r2 │ │ │ │ ldr.w ip, [r1], #4 │ │ │ │ str.w ip, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ add r3, fp │ │ │ │ - bne.n 92334 │ │ │ │ + bne.n 92330 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add.w r3, sl, #1 │ │ │ │ subs r0, #1 │ │ │ │ add r3, r2 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mla r3, r2, r0, r3 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ - b.n 92234 │ │ │ │ + b.n 92230 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n 922b2 │ │ │ │ - ldr r0, [pc, #208] @ (92440 ) │ │ │ │ + b.n 922ae │ │ │ │ + ldr r0, [pc, #208] @ (9243c ) │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ add r0, pc │ │ │ │ - ldr r2, [pc, #204] @ (92444 ) │ │ │ │ + ldr r2, [pc, #204] @ (92440 ) │ │ │ │ mov r3, r6 │ │ │ │ - ldr r1, [pc, #204] @ (92448 ) │ │ │ │ + ldr r1, [pc, #204] @ (92444 ) │ │ │ │ adds r5, r0, #4 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r0, #8 │ │ │ │ @@ -66893,105 +66885,500 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r0, r3 │ │ │ │ str r0, [sp, #128] @ 0x80 │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ cmp r4, r1 │ │ │ │ - bgt.n 923c0 │ │ │ │ + bgt.n 923bc │ │ │ │ subs r3, r4, r1 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ ldr r1, [sp, #140] @ 0x8c │ │ │ │ ldr r7, [r7, #0] │ │ │ │ - b.n 92008 │ │ │ │ + b.n 92004 │ │ │ │ adds r2, #1 │ │ │ │ - beq.n 92428 │ │ │ │ + beq.n 92424 │ │ │ │ mvn.w r3, #9 │ │ │ │ movs r4, #10 │ │ │ │ str r3, [r5, #0] │ │ │ │ - b.n 922a6 │ │ │ │ + b.n 922a2 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #140] @ 0x8c │ │ │ │ vldr s15, [r8] │ │ │ │ ldr r6, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ ldr r7, [r3, #0] │ │ │ │ adds r3, r6, r7 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ vmov s14, r3 │ │ │ │ vcvt.f32.s32 s18, s14 │ │ │ │ vcmpe.f32 s15, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n 923f0 │ │ │ │ + bmi.n 923ec │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ subs r3, r4, r3 │ │ │ │ - b.n 92008 │ │ │ │ + b.n 92004 │ │ │ │ ldrd r1, r0, [sp, #68] @ 0x44 │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ adds r0, #12 │ │ │ │ mov r3, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ ldr r7, [r5, #0] │ │ │ │ ldr.w r2, [r8] │ │ │ │ adds r1, r6, r7 │ │ │ │ mul.w r3, r0, r1 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 92434 │ │ │ │ + blt.n 92430 │ │ │ │ mov r0, r2 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 676910 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ subs r3, r4, r3 │ │ │ │ - b.n 92008 │ │ │ │ + b.n 92004 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ cmp r4, #0 │ │ │ │ - bge.w 922b2 │ │ │ │ + bge.w 922ae │ │ │ │ negs r4, r4 │ │ │ │ - b.n 922a6 │ │ │ │ + b.n 922a2 │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ - b.n 92008 │ │ │ │ + b.n 92004 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - ldr r7, [sp, #216] @ 0xd8 │ │ │ │ + ldr r7, [sp, #248] @ 0xf8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsb r6, [r7, r0] │ │ │ │ + ldrsb r6, [r2, r1] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrsb r0, [r3, r1] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + │ │ │ │ +00092448 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d9} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ + ldr.w r4, [pc, #1128] @ 928c8 │ │ │ │ + mov r6, r0 │ │ │ │ + ldr.w r0, [pc, #1128] @ 928cc │ │ │ │ + sub sp, #44 @ 0x2c │ │ │ │ + add r4, pc │ │ │ │ + mov sl, r1 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + ldr.w r8, [sp, #96] @ 0x60 │ │ │ │ + ldr r0, [r4, r0] │ │ │ │ + ldr.w r9, [sp, #112] @ 0x70 │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ + mov.w r0, #0 │ │ │ │ + ldr r0, [sp, #116] @ 0x74 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + str r1, [sp, #0] │ │ │ │ + movs r1, #0 │ │ │ │ + str r1, [r0, #0] │ │ │ │ + ldr r0, [sp, #100] @ 0x64 │ │ │ │ + str r0, [sp, #16] │ │ │ │ + ldrd r4, r0, [sp, #104] @ 0x68 │ │ │ │ + str r0, [sp, #8] │ │ │ │ + ldr r0, [r6, #0] │ │ │ │ + cmp r0, r1 │ │ │ │ + blt.w 92668 │ │ │ │ + ldr.w r5, [sl] │ │ │ │ + cmp r5, r1 │ │ │ │ + blt.w 9261e │ │ │ │ + ldr r7, [r3, #0] │ │ │ │ + cmp r0, #1 │ │ │ │ + mov r3, r0 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r7, r3 │ │ │ │ + blt.w 92786 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w 92656 │ │ │ │ + cmp r5, #0 │ │ │ │ + beq.w 92656 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ + ldr.w r0, [pc, #1032] @ 928d0 │ │ │ │ + adds r3, #1 │ │ │ │ + add r0, pc │ │ │ │ + sub.w r3, r2, r3, lsl #3 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + blx 57478 │ │ │ │ + ldr r5, [r6, #0] │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + vmov.f32 s16, s0 │ │ │ │ + cmp r5, #0 │ │ │ │ + vdiv.f32 s18, s15, s0 │ │ │ │ + ble.w 9287e │ │ │ │ + lsls r2, r5, #2 │ │ │ │ + movs r1, #0 │ │ │ │ + mov r0, r8 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + blx 5ae88 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ble.w 928a6 │ │ │ │ + ldr r7, [sp, #0] │ │ │ │ + mov.w fp, #1 │ │ │ │ + str r4, [sp, #24] │ │ │ │ + mov r4, r5 │ │ │ │ + str.w r9, [sp, #28] │ │ │ │ + mov r5, fp │ │ │ │ + mov r9, r7 │ │ │ │ + cmp r4, #0 │ │ │ │ + str.w sl, [sp, #12] │ │ │ │ + ble.n 92594 │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + vmov.f32 s19, s16 │ │ │ │ + mov fp, r8 │ │ │ │ + mov.w sl, #1 │ │ │ │ + add.w r7, r3, r9, lsl #3 │ │ │ │ + vldr s16, [r7, #8] │ │ │ │ + adds r7, #8 │ │ │ │ + mov r0, r7 │ │ │ │ + vldmia fp!, {s17} │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + add.w sl, sl, #1 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s15, s16, s0 │ │ │ │ + vcmp.f32 s17, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s15, s17 │ │ │ │ + cmp sl, r4 │ │ │ │ + vstr s15, [fp, #-4] │ │ │ │ + ble.n 9252e │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + adds r5, #1 │ │ │ │ + vmov.f32 s16, s19 │ │ │ │ + ldr r4, [r6, #0] │ │ │ │ + cmp r3, r5 │ │ │ │ + blt.w 9277a │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ + cmp r4, #0 │ │ │ │ + add r9, r3 │ │ │ │ + bgt.n 9251e │ │ │ │ + mov fp, r5 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + add.w r2, fp, #1 │ │ │ │ + mov r5, r4 │ │ │ │ + ldr.w sl, [sp, #12] │ │ │ │ + cmp r3, r2 │ │ │ │ + ldrd r4, r9, [sp, #24] │ │ │ │ + blt.w 9285e │ │ │ │ + cmp r5, #0 │ │ │ │ + str r5, [sp, #32] │ │ │ │ + ble.w 9285e │ │ │ │ + lsls r2, r5, #2 │ │ │ │ + vmov.f32 s13, s18 │ │ │ │ + add.w r1, r8, r2 │ │ │ │ + vldr s14, [pc, #772] @ 928c4 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r2, r8 │ │ │ │ + vldmia r2!, {s15} │ │ │ │ + vcmpe.f32 s15, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s15, s13 │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s14, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s13, s15 │ │ │ │ + cmp r2, r1 │ │ │ │ + bne.n 925c6 │ │ │ │ + vcmp.f32 s13, #0.0 │ │ │ │ + vstr s14, [r9] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ne │ │ │ │ + vmovne.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ + bne.n 92670 │ │ │ │ + movs r2, #1 │ │ │ │ + b.n 9260a │ │ │ │ + adds r2, #1 │ │ │ │ + cmp r5, r2 │ │ │ │ + blt.w 92858 │ │ │ │ + vldmia r3!, {s15} │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n 92602 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + str r2, [r3, #0] │ │ │ │ + b.n 92634 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r4, [sp, #20] │ │ │ │ + add r1, sp, #32 │ │ │ │ + ldr r0, [pc, #680] @ (928d4 ) │ │ │ │ + str r3, [sp, #32] │ │ │ │ + add r0, pc │ │ │ │ + str r2, [r4, #0] │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #672] @ (928d8 ) │ │ │ │ + ldr r3, [pc, #660] @ (928cc ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w 928c0 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #44 @ 0x2c │ │ │ │ + vpop {d8-d9} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + movs r2, #0 │ │ │ │ + str r3, [r4, #0] │ │ │ │ + str r3, [r1, #0] │ │ │ │ + str.w r2, [r9] │ │ │ │ + b.n 92634 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 92624 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcmpe.f32 s16, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s15, s16 │ │ │ │ + vcmpe.f32 s18, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s15, s18 │ │ │ │ + vdiv.f32 s12, s11, s15 │ │ │ │ + vstmia r3!, {s12} │ │ │ │ + cmp r1, r3 │ │ │ │ + bne.n 92670 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + vcmpe.f32 s16, s13 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s14, s18 │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s13, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s14, s18 │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ + vstr s15, [r4] │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ble.w 928aa │ │ │ │ + ldr.w fp, [sp, #16] │ │ │ │ + lsls r2, r3, #2 │ │ │ │ + movs r1, #0 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r0, fp │ │ │ │ + blx 5ae88 │ │ │ │ + ldr r0, [sp, #0] │ │ │ │ + movs r1, #1 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + str.w sl, [sp, #28] │ │ │ │ + mov r4, r0 │ │ │ │ + str.w r8, [sp, #12] │ │ │ │ + mov sl, fp │ │ │ │ + mov r8, r1 │ │ │ │ + str.w fp, [sp, #24] │ │ │ │ + cmp r5, #0 │ │ │ │ + ble.n 92766 │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + vmov.f32 s19, s16 │ │ │ │ + ldr.w fp, [sp, #12] │ │ │ │ + mov.w r9, #1 │ │ │ │ + vldr s17, [sl] │ │ │ │ + add.w r7, r3, r4, lsl #3 │ │ │ │ + vldr s16, [r7, #8] │ │ │ │ + adds r7, #8 │ │ │ │ + mov r0, r7 │ │ │ │ + add.w r9, r9, #1 │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vldmia fp!, {s15} │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vmul.f32 s16, s16, s15 │ │ │ │ + vcmpe.f32 s16, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s17, s16 │ │ │ │ + cmp r9, r5 │ │ │ │ + vstr s17, [sl] │ │ │ │ + ble.n 9270e │ │ │ │ + vmov.f32 s16, s19 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r2, [sp, #0] │ │ │ │ + add.w r8, r8, #1 │ │ │ │ + add.w sl, sl, #4 │ │ │ │ + cmp r8, r3 │ │ │ │ + add r4, r2 │ │ │ │ + bgt.n 9278e │ │ │ │ + ldr r5, [r6, #0] │ │ │ │ + b.n 926f4 │ │ │ │ + mov r5, r4 │ │ │ │ + ldr.w sl, [sp, #12] │ │ │ │ + ldrd r4, r9, [sp, #24] │ │ │ │ + b.n 925ac │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 92624 │ │ │ │ + ldrd r4, sl, [sp, #24] │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + str r1, [sp, #32] │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.w 928aa │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + vmov.f32 s14, s18 │ │ │ │ + vldr s13, [pc, #284] @ 928c4 │ │ │ │ + add.w r2, r3, r1, lsl #2 │ │ │ │ + vldmia r3!, {s15} │ │ │ │ + vcmpe.f32 s14, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s13, s15 │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s14, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s13, s15 │ │ │ │ + cmp r2, r3 │ │ │ │ + bne.n 927ac │ │ │ │ + vcmp.f32 s14, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ne │ │ │ │ + vmovne.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ + bne.n 92804 │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 927ec │ │ │ │ + adds r3, #1 │ │ │ │ + cmp r1, r3 │ │ │ │ + blt.w 92634 │ │ │ │ + vldmia r4!, {s15} │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n 927e4 │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + add r3, r2 │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + str r3, [r2, #0] │ │ │ │ + b.n 92634 │ │ │ │ + vldr s15, [r4] │ │ │ │ + vcmpe.f32 s16, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s15, s16 │ │ │ │ + vcmpe.f32 s18, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s15, s18 │ │ │ │ + vdiv.f32 s12, s11, s15 │ │ │ │ + vstmia r4!, {s12} │ │ │ │ + cmp r2, r4 │ │ │ │ + bne.n 92804 │ │ │ │ + vcmpe.f32 s14, s16 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmp.f32 s13, s18 │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s14, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ls │ │ │ │ + vmovls.f32 s18, s13 │ │ │ │ + vdiv.f32 s15, s14, s18 │ │ │ │ + vstr s15, [r3] │ │ │ │ + b.n 92634 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + b.n 926c4 │ │ │ │ + vldr s14, [pc, #100] @ 928c4 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + vcmp.f32 s18, s14 │ │ │ │ + vstr s14, [r9] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n 928a0 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + bgt.w 926cc │ │ │ │ + b.n 92634 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + str r3, [sp, #32] │ │ │ │ + cmp r3, #0 │ │ │ │ + bgt.w 92504 │ │ │ │ + vldr s14, [pc, #56] @ 928c4 │ │ │ │ + str r5, [sp, #32] │ │ │ │ + vcmp.f32 s18, s14 │ │ │ │ + vstr s14, [r9] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.w 92634 │ │ │ │ + vmov.f32 s13, s18 │ │ │ │ + b.n 926a0 │ │ │ │ + str r5, [sp, #32] │ │ │ │ + b.n 925b6 │ │ │ │ + vcmp.f32 s18, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.w 92634 │ │ │ │ + vmov.f32 s14, s18 │ │ │ │ + vldr s13, [pc, #8] @ 928c4 │ │ │ │ + b.n 92830 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + subs r4, #168 @ 0xa8 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + strb r6, [r3, r7] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrsb r0, [r0, r1] │ │ │ │ + ldrh r4, [r2, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ + subs r2, #216 @ 0xd8 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0009244c : │ │ │ │ +000928dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #65536 @ 0x10000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ cmp ip, lr │ │ │ │ - bne.n 92464 │ │ │ │ + bne.n 928f4 │ │ │ │ sub.w lr, lr, #4096 @ 0x1000 │ │ │ │ str.w r0, [lr, #2720] @ 0xaa0 │ │ │ │ sub.w sp, sp, #66560 @ 0x10400 │ │ │ │ mov lr, r2 │ │ │ │ sub sp, #308 @ 0x134 │ │ │ │ mov r9, r3 │ │ │ │ - ldr.w r3, [pc, #1584] @ 92ab4 │ │ │ │ + ldr.w r3, [pc, #1584] @ 92f44 │ │ │ │ add.w r5, sp, #66560 @ 0x10400 │ │ │ │ add.w r5, r5, #300 @ 0x12c │ │ │ │ mov r8, r1 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - ldr.w r2, [pc, #1572] @ 92ab8 │ │ │ │ + ldr.w r2, [pc, #1572] @ 92f48 │ │ │ │ ldr.w r4, [r9] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add.w r2, sp, #66560 @ 0x10400 │ │ │ │ add.w r2, r2, #360 @ 0x168 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r5, #0] │ │ │ │ @@ -67015,90 +67402,90 @@ │ │ │ │ ldr r2, [r7, #0] │ │ │ │ str r6, [sp, #156] @ 0x9c │ │ │ │ str r3, [r6, #0] │ │ │ │ str.w r9, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 92566 │ │ │ │ + blt.n 929f6 │ │ │ │ ldr.w r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 9251c │ │ │ │ + blt.n 929ac │ │ │ │ ldr.w r6, [lr] │ │ │ │ cmp r6, #0 │ │ │ │ - blt.w 9263a │ │ │ │ + blt.w 92aca │ │ │ │ ldr.w r0, [r9] │ │ │ │ cmp r0, #0 │ │ │ │ - blt.n 9256e │ │ │ │ + blt.n 929fe │ │ │ │ adds r1, r4, r1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ add r6, r1 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r6, r1 │ │ │ │ - blt.n 92576 │ │ │ │ + blt.n 92a06 │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n 92522 │ │ │ │ + b.n 929b2 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ ldr r4, [sp, #156] @ 0x9c │ │ │ │ add r1, sp, #244 @ 0xf4 │ │ │ │ - ldr.w r0, [pc, #1428] @ 92abc │ │ │ │ + ldr.w r0, [pc, #1428] @ 92f4c │ │ │ │ str r3, [r1, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [r4, #0] │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1416] @ 92ac0 │ │ │ │ + ldr.w r2, [pc, #1416] @ 92f50 │ │ │ │ add.w r1, sp, #66560 @ 0x10400 │ │ │ │ - ldr.w r3, [pc, #1396] @ 92ab4 │ │ │ │ + ldr.w r3, [pc, #1396] @ 92f44 │ │ │ │ add.w r1, r1, #300 @ 0x12c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 93310 │ │ │ │ + bne.w 937a0 │ │ │ │ movs r0, #0 │ │ │ │ add.w sp, sp, #66560 @ 0x10400 │ │ │ │ add sp, #308 @ 0x134 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 92522 │ │ │ │ + b.n 929b2 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 92522 │ │ │ │ + b.n 929b2 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 92534 │ │ │ │ + beq.n 929c4 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 92534 │ │ │ │ - ldr.w r2, [pc, #1348] @ 92ac4 │ │ │ │ + beq.n 929c4 │ │ │ │ + ldr.w r2, [pc, #1348] @ 92f54 │ │ │ │ mov r4, lr │ │ │ │ - ldr.w r1, [pc, #1344] @ 92ac8 │ │ │ │ - ldr.w r0, [pc, #1344] @ 92acc │ │ │ │ + ldr.w r1, [pc, #1344] @ 92f58 │ │ │ │ + ldr.w r0, [pc, #1344] @ 92f5c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ strd lr, r9, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ cmp r0, #1 │ │ │ │ - ble.n 9261e │ │ │ │ + ble.n 92aae │ │ │ │ cmp r0, #64 @ 0x40 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r1, r0 │ │ │ │ it ge │ │ │ │ movge r1, #64 @ 0x40 │ │ │ │ cmp r3, r1 │ │ │ │ str r1, [sp, #180] @ 0xb4 │ │ │ │ - blt.n 9261e │ │ │ │ + blt.n 92aae │ │ │ │ add.w sl, sp, #1328 @ 0x530 │ │ │ │ add r4, sp, #820 @ 0x334 │ │ │ │ subw r2, sl, #1084 @ 0x43c │ │ │ │ adds r6, r1, #1 │ │ │ │ movs r7, #0 │ │ │ │ add r0, sp, #304 @ 0x130 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ @@ -67107,19 +67494,19 @@ │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #1 │ │ │ │ adds r0, #1 │ │ │ │ str r7, [r1, #0] │ │ │ │ str r7, [r1, #4] │ │ │ │ cmp r0, r2 │ │ │ │ add.w r1, r1, #8 │ │ │ │ - blt.n 925ce │ │ │ │ + blt.n 92a5e │ │ │ │ adds r2, #1 │ │ │ │ add.w r4, r4, #520 @ 0x208 │ │ │ │ cmp r6, r2 │ │ │ │ - bne.n 925ca │ │ │ │ + bne.n 92a5a │ │ │ │ add.w r2, sp, #33536 @ 0x8300 │ │ │ │ ldr.w ip, [sp, #180] @ 0xb4 │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ movs r6, #65 @ 0x41 │ │ │ │ adds r4, r2, #4 │ │ │ │ movs r0, #2 │ │ │ │ movs r7, #0 │ │ │ │ @@ -67127,38 +67514,38 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ adds r1, #1 │ │ │ │ str r7, [r2, #0] │ │ │ │ str r7, [r2, #4] │ │ │ │ cmp ip, r1 │ │ │ │ add.w r2, r2, #8 │ │ │ │ - bge.n 925fe │ │ │ │ + bge.n 92a8e │ │ │ │ adds r0, #1 │ │ │ │ add.w r4, r4, #528 @ 0x210 │ │ │ │ add.w r2, r6, #65 @ 0x41 │ │ │ │ cmp ip, r0 │ │ │ │ - blt.n 92642 │ │ │ │ + blt.n 92ad2 │ │ │ │ mov r6, r2 │ │ │ │ - b.n 925fa │ │ │ │ + b.n 92a8a │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 66c28 │ │ │ │ - b.n 92534 │ │ │ │ + b.n 929c4 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 92522 │ │ │ │ + b.n 929b2 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ sub.w r0, sl, #1080 @ 0x438 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ mov r9, r1 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ @@ -67172,15 +67559,15 @@ │ │ │ │ add r2, r6 │ │ │ │ str r2, [r0, #0] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r2, r1 │ │ │ │ it ge │ │ │ │ movge r2, r1 │ │ │ │ cmp r2, r5 │ │ │ │ - blt.n 926c8 │ │ │ │ + blt.n 92b58 │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ subs r4, r6, r4 │ │ │ │ mul.w r0, r7, r5 │ │ │ │ subs r5, r6, r5 │ │ │ │ @@ -67196,37 +67583,37 @@ │ │ │ │ subs r0, #8 │ │ │ │ mov.w ip, r1, lsl #3 │ │ │ │ lsls r7, r7, #3 │ │ │ │ mov r1, r9 │ │ │ │ cmp r3, r4 │ │ │ │ it ge │ │ │ │ movge r2, r5 │ │ │ │ - blt.n 926bc │ │ │ │ + blt.n 92b4c │ │ │ │ str.w r8, [r2, #16] │ │ │ │ adds r2, #8 │ │ │ │ str.w r8, [r2, #12] │ │ │ │ cmp r2, r0 │ │ │ │ - bne.n 926ae │ │ │ │ + bne.n 92b3e │ │ │ │ subs r4, #1 │ │ │ │ add r5, r7 │ │ │ │ add r0, ip │ │ │ │ cmp r6, r4 │ │ │ │ - bne.n 926a6 │ │ │ │ + bne.n 92b36 │ │ │ │ mov r9, r1 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ subw r0, sl, #1084 @ 0x43c │ │ │ │ mov r1, r9 │ │ │ │ mov r8, r9 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r9, r2 │ │ │ │ it ge │ │ │ │ movge r1, r2 │ │ │ │ str r1, [r0, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.w 92534 │ │ │ │ + ble.w 929c4 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ sub.w r0, lr, #8 │ │ │ │ ldr r4, [sp, #180] @ 0xb4 │ │ │ │ mov.w fp, #1 │ │ │ │ subs r7, r5, #1 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #220] @ 0xdc │ │ │ │ @@ -67236,17 +67623,17 @@ │ │ │ │ adds r0, r6, r5 │ │ │ │ mul.w r4, r4, r7 │ │ │ │ str r1, [sp, #200] @ 0xc8 │ │ │ │ mla r1, r6, r5, r5 │ │ │ │ lsls r0, r0, #3 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ lsls r7, r4, #3 │ │ │ │ - ldr r4, [pc, #956] @ (92ad0 ) │ │ │ │ + ldr r4, [pc, #956] @ (92f60 ) │ │ │ │ str r7, [sp, #196] @ 0xc4 │ │ │ │ - ldr r7, [pc, #956] @ (92ad4 ) │ │ │ │ + ldr r7, [pc, #956] @ (92f64 ) │ │ │ │ add r4, pc │ │ │ │ adds r1, r4, #4 │ │ │ │ add.w r4, r6, r5, lsl #1 │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #128] @ 0x80 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #184] @ 0xb8 │ │ │ │ @@ -67309,15 +67696,15 @@ │ │ │ │ cmp r5, lr │ │ │ │ it ge │ │ │ │ movge r5, lr │ │ │ │ str.w r5, [ip] │ │ │ │ subs r5, r4, #1 │ │ │ │ str r5, [r7, #0] │ │ │ │ cmp r5, r9 │ │ │ │ - blt.w 92af0 │ │ │ │ + blt.w 92f80 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr r0, [sp, #188] @ 0xbc │ │ │ │ add.w r5, r4, #8 │ │ │ │ str.w r9, [sp, #52] @ 0x34 │ │ │ │ subs r0, #4 │ │ │ │ str r0, [sp, #144] @ 0x90 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ @@ -67331,39 +67718,39 @@ │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ add r0, sp, #252 @ 0xfc │ │ │ │ ldr.w fp, [sp, #208] @ 0xd0 │ │ │ │ - vldr s16, [pc, #684] @ 92ab0 │ │ │ │ + vldr s16, [pc, #684] @ 92f40 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ - b.n 9288a │ │ │ │ + b.n 92d1a │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ vldr s15, [r2, #4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 928ec │ │ │ │ + bne.n 92d7c │ │ │ │ ldr r2, [sp, #156] @ 0x9c │ │ │ │ ldr r3, [r2, #0] │ │ │ │ - cbnz r3, 92824 │ │ │ │ + cbnz r3, 92cb4 │ │ │ │ str r4, [r2, #0] │ │ │ │ subw r3, sl, #1060 @ 0x424 │ │ │ │ sub.w r2, sl, #1040 @ 0x410 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ adds r3, r7, r3 │ │ │ │ str r3, [r6, #0] │ │ │ │ cmp r3, r1 │ │ │ │ it ge │ │ │ │ movge r3, r1 │ │ │ │ str r3, [r2, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.w 929fa │ │ │ │ + bgt.w 92e8a │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ add.w r3, r3, #520 @ 0x208 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ @@ -67380,40 +67767,40 @@ │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ add r3, fp │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ sub.w r3, sl, #1080 @ 0x438 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r7 │ │ │ │ - blt.w 92ae0 │ │ │ │ + blt.w 92f70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r4, r7 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ add r3, fp │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r0, r4 │ │ │ │ cmp r0, r1 │ │ │ │ - ble.w 92a30 │ │ │ │ + ble.w 92ec0 │ │ │ │ sub.w r1, sl, #1072 @ 0x430 │ │ │ │ subs r2, r2, r4 │ │ │ │ cmp r3, r2 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ adds r7, r4, #1 │ │ │ │ str r2, [r1, #0] │ │ │ │ subw r2, sl, #1044 @ 0x414 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [r2, #0] │ │ │ │ adds r3, #1 │ │ │ │ - ldr r2, [pc, #548] @ (92ad8 ) │ │ │ │ + ldr r2, [pc, #548] @ (92f68 ) │ │ │ │ str r3, [r6, #0] │ │ │ │ add r2, pc │ │ │ │ blx 66e34 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ add.w ip, r0, r4 │ │ │ │ adds r2, r3, r0 │ │ │ │ @@ -67426,15 +67813,15 @@ │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ vldr s15, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ sub.w r3, ip, r3 │ │ │ │ str.w r3, [r1, r4, lsl #2] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 9280c │ │ │ │ + beq.n 92c9c │ │ │ │ ldr r1, [sp, #140] @ 0x8c │ │ │ │ sub.w r8, sl, #1072 @ 0x430 │ │ │ │ ldr r5, [sp, #84] @ 0x54 │ │ │ │ str r5, [r6, #0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ add r1, r4 │ │ │ │ add r1, r0 │ │ │ │ @@ -67451,28 +67838,28 @@ │ │ │ │ it lt │ │ │ │ movlt r1, lr │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ subw r1, sl, #1068 @ 0x42c │ │ │ │ cmp r0, #1 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r2, [r1, #0] │ │ │ │ - beq.n 9296c │ │ │ │ + beq.n 92dfc │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ ldr.w lr, [r1] │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ add.w r2, lr, r5 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ add.w r1, r2, r7, lsl #3 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ subs r0, #1 │ │ │ │ cmp ip, r2 │ │ │ │ - bgt.w 92a54 │ │ │ │ + bgt.w 92ee4 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r2, r4 │ │ │ │ str.w r0, [r8] │ │ │ │ subs r2, r2, r5 │ │ │ │ str r0, [r6, #0] │ │ │ │ adds r3, r2, r3 │ │ │ │ @@ -67502,15 +67889,15 @@ │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r1, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ cmp r3, r4 │ │ │ │ - ble.w 92824 │ │ │ │ + ble.w 92cb4 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #4] │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ subw ip, sl, #1068 @ 0x42c │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -67533,53 +67920,53 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ add.w r3, r5, #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ sub.w r3, r9, #48 @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ blx 5f068 │ │ │ │ - b.n 92824 │ │ │ │ + b.n 92cb4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ sub.w r0, r9, #16 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ adds r1, r2, r3 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r1, #1 │ │ │ │ - ldr r2, [pc, #204] @ (92adc ) │ │ │ │ + ldr r2, [pc, #204] @ (92f6c ) │ │ │ │ subs r1, r1, r4 │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ add r1, r3 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r1, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r1, r3, r1, lsl #3 │ │ │ │ mov r3, r5 │ │ │ │ blx 5d9c8 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ adds r1, r4, r2 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - b.n 9284c │ │ │ │ + b.n 92cdc │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6, #0] │ │ │ │ - ble.w 92894 │ │ │ │ + ble.w 92d24 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ adds r0, r3, r1 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add.w r0, r1, r0, lsl #3 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ vstr s16, [r1, #8] │ │ │ │ adds r1, #8 │ │ │ │ vstr s16, [r1, #4] │ │ │ │ cmp r0, r1 │ │ │ │ - bne.n 92a44 │ │ │ │ - b.n 92894 │ │ │ │ + bne.n 92ed4 │ │ │ │ + b.n 92d24 │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ sub.w r3, r3, lr │ │ │ │ str.w r0, [r8] │ │ │ │ subs r3, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r5, [sp, #108] @ 0x6c │ │ │ │ @@ -67605,60 +67992,60 @@ │ │ │ │ subs r1, #1 │ │ │ │ str.w r1, [r8] │ │ │ │ str r1, [r5, #0] │ │ │ │ sub.w r1, r9, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ blx 58120 │ │ │ │ - b.n 9296c │ │ │ │ + b.n 92dfc │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #118 @ 0x76 │ │ │ │ + adds r7, #230 @ 0xe6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r4, [r3, r4] │ │ │ │ + ldrsb r4, [r1, r3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r3, #204 @ 0xcc │ │ │ │ + adds r7, #60 @ 0x3c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r0, [r6, r0] │ │ │ │ + ldr r7, [pc, #720] @ (93228 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r7, r2] │ │ │ │ + ldrsb r0, [r5, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r5, [sp, #176] @ 0xb0 │ │ │ │ + ldr r0, [sp, #640] @ 0x280 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r3, [sp, #680] @ 0x2a8 │ │ │ │ + str r7, [sp, #120] @ 0x78 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r3, [sp, #648] @ 0x288 │ │ │ │ + str r7, [sp, #88] @ 0x58 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ + str r5, [sp, #512] @ 0x200 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [sp, #672] @ 0x2a0 │ │ │ │ + str r4, [sp, #112] @ 0x70 │ │ │ │ lsls r7, r3, #1 │ │ │ │ sub.w r3, sl, #1048 @ 0x418 │ │ │ │ mov fp, r9 │ │ │ │ ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add.w r4, r9, r0 │ │ │ │ cmp r4, r1 │ │ │ │ - ble.w 92cbe │ │ │ │ + ble.w 9314e │ │ │ │ subs r6, r4, #1 │ │ │ │ cmp r6, r9 │ │ │ │ - blt.w 92c68 │ │ │ │ + blt.w 930f8 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ sub.w r2, r3, #8 │ │ │ │ add.w r4, r2, r4, lsl #2 │ │ │ │ add.w r2, r2, r9, lsl #2 │ │ │ │ ldr.w r3, [r2, #4]! │ │ │ │ add r3, r9 │ │ │ │ cmp r4, r2 │ │ │ │ add.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r2, #0] │ │ │ │ - bne.n 92b0c │ │ │ │ + bne.n 92f9c │ │ │ │ sub.w r3, sl, #1080 @ 0x438 │ │ │ │ str.w r9, [r3] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ sub.w r5, r6, r9 │ │ │ │ mov.w r8, #520 @ 0x208 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ subs r3, #4 │ │ │ │ @@ -67668,50 +68055,50 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ adds r7, r3, r2 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ sub.w r7, r7, r9 │ │ │ │ add r7, r6 │ │ │ │ add.w r7, r3, r7, lsl #3 │ │ │ │ - ldr.w r3, [pc, #1988] @ 93314 │ │ │ │ + ldr.w r3, [pc, #1988] @ 937a4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mul.w r8, r3, r6 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ add.w r6, r3, r6, lsl #2 │ │ │ │ subw r3, sl, #1076 @ 0x434 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - b.n 92b8c │ │ │ │ + b.n 9301c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ subs r5, #1 │ │ │ │ sub.w r8, r8, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ sub.w r3, r3, #520 @ 0x208 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ sub.w r3, sl, #1080 @ 0x438 │ │ │ │ add.w r4, r9, r5 │ │ │ │ subs r7, #8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ - bgt.n 92c70 │ │ │ │ + bgt.n 93100 │ │ │ │ ldr.w r3, [r6, #-4]! │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r2, r3, #1 │ │ │ │ - cbz r3, 92be4 │ │ │ │ + cbz r3, 93074 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ add.w ip, r0, r9 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ adds r3, r2, r4 │ │ │ │ cmp r3, ip │ │ │ │ add.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ - bgt.n 92c3c │ │ │ │ + bgt.n 930cc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ sub.w r0, fp, #52 @ 0x34 │ │ │ │ add r3, r2 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r3, r4 │ │ │ │ sub.w r3, r3, r9 │ │ │ │ str r5, [r2, #0] │ │ │ │ @@ -67737,37 +68124,37 @@ │ │ │ │ sub.w r2, sl, #1040 @ 0x410 │ │ │ │ cmp r3, r0 │ │ │ │ str r0, [r1, #0] │ │ │ │ it ge │ │ │ │ movge r3, r0 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ - ble.n 92b6c │ │ │ │ + ble.n 92ffc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ sub.w r0, fp, #16 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ subs r5, #1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r3, r2 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ adds r3, #1 │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r3, r9 │ │ │ │ add r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr.w r2, [pc, #1776] @ 93318 │ │ │ │ + ldr.w r2, [pc, #1776] @ 937a8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 5d9c8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ sub.w r8, r8, r3 │ │ │ │ mov r3, r4 │ │ │ │ - b.n 92b76 │ │ │ │ + b.n 93006 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ sub.w r3, r3, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ subs r3, r3, r0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ subs r3, #1 │ │ │ │ sub.w r0, fp, #52 @ 0x34 │ │ │ │ @@ -67775,15 +68162,15 @@ │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ sub.w r2, sl, #1072 @ 0x430 │ │ │ │ str r1, [r2, #0] │ │ │ │ sub.w r2, fp, #48 @ 0x30 │ │ │ │ mov r1, r7 │ │ │ │ blx 58120 │ │ │ │ - b.n 92be4 │ │ │ │ + b.n 93074 │ │ │ │ sub.w r3, sl, #1080 @ 0x438 │ │ │ │ str.w r9, [r3] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #204] @ 0xcc │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ add r2, r1 │ │ │ │ str r2, [sp, #120] @ 0x78 │ │ │ │ @@ -67807,33 +68194,33 @@ │ │ │ │ str r2, [sp, #172] @ 0xac │ │ │ │ ldr r2, [sp, #196] @ 0xc4 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ subw r3, sl, #1084 @ 0x43c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r9 │ │ │ │ - blt.w 92534 │ │ │ │ + blt.w 929c4 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - b.n 9276e │ │ │ │ + b.n 92bfe │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ sub.w r5, sl, #1056 @ 0x420 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ subs r1, r3, r0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mla r1, r4, r3, r1 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add.w r1, r3, r1, lsl #3 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ sub.w r4, r3, r9 │ │ │ │ - ldr.w r3, [pc, #1600] @ 9331c │ │ │ │ + ldr.w r3, [pc, #1600] @ 937ac │ │ │ │ subs r2, r4, r6 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ ite le │ │ │ │ rsble r0, r0, r4 │ │ │ │ rsbgt r0, r0, r6 │ │ │ │ add r3, pc │ │ │ │ @@ -67864,39 +68251,39 @@ │ │ │ │ mov r2, r4 │ │ │ │ blx 634ac │ │ │ │ sub.w r3, sl, #1048 @ 0x418 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add.w r0, r2, r9 │ │ │ │ subs r4, r0, #1 │ │ │ │ cmp r4, r9 │ │ │ │ - blt.n 92d62 │ │ │ │ + blt.n 931f2 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ sub.w r6, r3, #8 │ │ │ │ adds r1, r5, r6 │ │ │ │ add.w r6, r6, r0, lsl #2 │ │ │ │ ldr.w r3, [r1, #4]! │ │ │ │ add r3, r9 │ │ │ │ cmp r6, r1 │ │ │ │ add.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r1, #0] │ │ │ │ - bne.n 92d52 │ │ │ │ + bne.n 931e2 │ │ │ │ sub.w r3, sl, #1056 @ 0x420 │ │ │ │ sub.w r1, sl, #1080 @ 0x438 │ │ │ │ add.w r8, r9, #4294967295 @ 0xffffffff │ │ │ │ add.w r6, r8, r2 │ │ │ │ ldr r7, [r3, #0] │ │ │ │ subw r3, sl, #1052 @ 0x41c │ │ │ │ str r7, [sp, #132] @ 0x84 │ │ │ │ add r6, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 93128 │ │ │ │ + ble.w 935b8 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w 932f8 │ │ │ │ + ble.w 93788 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ mov.w ip, #1 │ │ │ │ add r1, r9 │ │ │ │ strd r2, r3, [sp, #76] @ 0x4c │ │ │ │ sub.w r1, r1, r6 │ │ │ │ @@ -67925,15 +68312,15 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r8, lr │ │ │ │ add.w r0, ip, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add.w r1, r3, r5, lsl #3 │ │ │ │ ldr.w r3, [r8, #4]! │ │ │ │ cmp r3, r0 │ │ │ │ - beq.n 92ef2 │ │ │ │ + beq.n 93382 │ │ │ │ add r3, sl │ │ │ │ ldr.w fp, [r1] │ │ │ │ subs r3, r3, r6 │ │ │ │ ldr r7, [r1, #4] │ │ │ │ adds r2, r3, r5 │ │ │ │ adds r1, #8 │ │ │ │ adds r0, #1 │ │ │ │ @@ -67943,47 +68330,47 @@ │ │ │ │ vstr s15, [r1, #-8] │ │ │ │ vldr s15, [r3, #4] │ │ │ │ vstr s15, [r1, #-4] │ │ │ │ str.w fp, [r3] │ │ │ │ mov fp, r2 │ │ │ │ str r7, [r3, #4] │ │ │ │ mov.w r7, #1 │ │ │ │ - ble.n 92df2 │ │ │ │ + ble.n 93282 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add.w ip, ip, #1 │ │ │ │ adds r6, #1 │ │ │ │ add.w lr, lr, #4 │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp ip, r3 │ │ │ │ - ble.n 92de4 │ │ │ │ + ble.n 93274 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ strd fp, r2, [sp, #212] @ 0xd4 │ │ │ │ ldrd r9, sl, [sp, #88] @ 0x58 │ │ │ │ cmp r3, ip │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr.w fp, [sp, #104] @ 0x68 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ - blt.w 932d0 │ │ │ │ + blt.w 93760 │ │ │ │ subw r1, sl, #1076 @ 0x434 │ │ │ │ str r4, [r1, #0] │ │ │ │ - cbz r7, 92e72 │ │ │ │ + cbz r7, 93302 │ │ │ │ subw r1, sl, #1068 @ 0x42c │ │ │ │ ldr r4, [sp, #212] @ 0xd4 │ │ │ │ str r4, [r1, #0] │ │ │ │ sub.w r1, sl, #1072 @ 0x430 │ │ │ │ ldr r4, [sp, #216] @ 0xd8 │ │ │ │ str r4, [r1, #0] │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ cmp r1, #0 │ │ │ │ - bgt.w 9312e │ │ │ │ + bgt.w 935be │ │ │ │ ldr r1, [sp, #168] @ 0xa8 │ │ │ │ add.w r8, r1, #8 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w 93304 │ │ │ │ + ble.w 93794 │ │ │ │ ldr r5, [sp, #164] @ 0xa4 │ │ │ │ cmp r3, r2 │ │ │ │ strd r3, r9, [sp, #52] @ 0x34 │ │ │ │ mov lr, r3 │ │ │ │ str.w sl, [sp, #76] @ 0x4c │ │ │ │ it ge │ │ │ │ movge lr, r2 │ │ │ │ @@ -68003,80 +68390,80 @@ │ │ │ │ adds r0, #1 │ │ │ │ adds r1, #8 │ │ │ │ adds r3, #8 │ │ │ │ cmp r0, r2 │ │ │ │ vstr s15, [r3, #-8] │ │ │ │ vldr s15, [r1, #4] │ │ │ │ vstr s15, [r3, #-4] │ │ │ │ - ble.n 92ebe │ │ │ │ + ble.n 9334e │ │ │ │ adds r4, #1 │ │ │ │ add.w r6, r6, #528 @ 0x210 │ │ │ │ add r5, r8 │ │ │ │ add.w r1, ip, #65 @ 0x41 │ │ │ │ add.w r3, sl, r7 │ │ │ │ cmp r4, lr │ │ │ │ - bgt.n 92efe │ │ │ │ + bgt.n 9338e │ │ │ │ mov r7, r3 │ │ │ │ mov ip, r1 │ │ │ │ - b.n 92eb6 │ │ │ │ + b.n 93346 │ │ │ │ adds r0, #1 │ │ │ │ adds r1, #8 │ │ │ │ cmp r4, r0 │ │ │ │ - bge.w 92df2 │ │ │ │ - b.n 92e2e │ │ │ │ + bge.w 93282 │ │ │ │ + b.n 932be │ │ │ │ ldrd r3, r9, [sp, #52] @ 0x34 │ │ │ │ strd r7, ip, [sp, #224] @ 0xe0 │ │ │ │ ldrd sl, r8, [sp, #76] @ 0x4c │ │ │ │ cmp r4, r3 │ │ │ │ it le │ │ │ │ movle r3, #1 │ │ │ │ - bgt.w 932fc │ │ │ │ + bgt.w 9378c │ │ │ │ subw r1, sl, #1076 @ 0x434 │ │ │ │ str r2, [r1, #0] │ │ │ │ - cbz r3, 92f2c │ │ │ │ + cbz r3, 933bc │ │ │ │ subw r3, sl, #1068 @ 0x42c │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r2, [r3, #0] │ │ │ │ sub.w r3, sl, #1072 @ 0x430 │ │ │ │ ldr r2, [sp, #228] @ 0xe4 │ │ │ │ str r2, [r3, #0] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ sub.w r7, sl, #1080 @ 0x438 │ │ │ │ str r3, [sp, #20] │ │ │ │ sub.w r6, fp, #28 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [pc, #992] @ (93320 ) │ │ │ │ + ldr r3, [pc, #992] @ (937b0 ) │ │ │ │ str.w r8, [sp, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ adds r5, r3, #4 │ │ │ │ - ldr.w r8, [pc, #980] @ 93324 │ │ │ │ + ldr.w r8, [pc, #980] @ 937b4 │ │ │ │ add.w r4, r3, #8 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ - ldr r3, [pc, #976] @ (93328 ) │ │ │ │ + ldr r3, [pc, #976] @ (937b8 ) │ │ │ │ add r8, pc │ │ │ │ - ldr r1, [pc, #976] @ (9332c ) │ │ │ │ + ldr r1, [pc, #976] @ (937bc ) │ │ │ │ subs r2, #1 │ │ │ │ - ldr r0, [pc, #976] @ (93330 ) │ │ │ │ + ldr r0, [pc, #976] @ (937c0 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ blx 5e348 │ │ │ │ sub.w r3, sl, #1064 @ 0x428 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 92fea │ │ │ │ + ble.n 9347a │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ sub.w r3, sl, #1048 @ 0x418 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ strd r5, r4, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -68114,15 +68501,15 @@ │ │ │ │ sub.w r3, fp, #12 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ blx 5bf1c │ │ │ │ subw r3, sl, #1060 @ 0x424 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 9305a │ │ │ │ + ble.n 934ea │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ subw r4, sl, #1036 @ 0x40c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov.w r0, #2147483648 @ 0x80000000 │ │ │ │ str r3, [sp, #32] │ │ │ │ sub.w r5, sl, #1080 @ 0x438 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -68135,16 +68522,16 @@ │ │ │ │ adds r2, #1 │ │ │ │ add r2, r1 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add.w r2, r1, r2, lsl #3 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ - ldr r2, [pc, #780] @ (93334 ) │ │ │ │ - ldr r1, [pc, #784] @ (93338 ) │ │ │ │ + ldr r2, [pc, #780] @ (937c4 ) │ │ │ │ + ldr r1, [pc, #784] @ (937c8 ) │ │ │ │ ldr r0, [r0, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ subs r0, #1 │ │ │ │ str r0, [r5, #0] │ │ │ │ movs r0, #0 │ │ │ │ movt r0, #49024 @ 0xbf80 │ │ │ │ @@ -68164,17 +68551,17 @@ │ │ │ │ subw r3, sl, #1052 @ 0x41c │ │ │ │ sub.w r2, sl, #1080 @ 0x438 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r2, #0] │ │ │ │ sub.w r2, sl, #1048 @ 0x418 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - ble.w 932c8 │ │ │ │ + ble.w 93758 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 9330c │ │ │ │ + ble.w 9379c │ │ │ │ ldr r6, [sp, #164] @ 0xa4 │ │ │ │ mov lr, r3 │ │ │ │ cmp r3, r0 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ str.w r9, [sp, #52] @ 0x34 │ │ │ │ it ge │ │ │ │ movge lr, r0 │ │ │ │ @@ -68193,53 +68580,53 @@ │ │ │ │ add.w r8, r8, #1 │ │ │ │ adds r2, #8 │ │ │ │ adds r1, #8 │ │ │ │ cmp r8, r0 │ │ │ │ vstr s15, [r1] │ │ │ │ vldr s15, [r2, #-4] │ │ │ │ vstr s15, [r1, #4] │ │ │ │ - ble.n 930a8 │ │ │ │ + ble.n 93538 │ │ │ │ adds r4, #1 │ │ │ │ add.w r5, r5, #528 @ 0x210 │ │ │ │ add r6, r3 │ │ │ │ add.w r1, r7, #65 @ 0x41 │ │ │ │ add.w r2, sl, ip │ │ │ │ cmp r4, lr │ │ │ │ - bgt.n 930de │ │ │ │ + bgt.n 9356e │ │ │ │ mov ip, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b.n 930a0 │ │ │ │ + b.n 93530 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldrd r9, sl, [sp, #52] @ 0x34 │ │ │ │ cmp r3, r4 │ │ │ │ strd r7, ip, [sp, #232] @ 0xe8 │ │ │ │ itt lt │ │ │ │ subwlt r3, sl, #1076 @ 0x434 │ │ │ │ strlt r0, [r3, #0] │ │ │ │ - blt.n 93102 │ │ │ │ + blt.n 93592 │ │ │ │ movs r3, #1 │ │ │ │ subw r2, sl, #1076 @ 0x434 │ │ │ │ str r0, [r2, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 932c8 │ │ │ │ + beq.w 93758 │ │ │ │ subw r3, sl, #1068 @ 0x42c │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ add.w r6, r9, r0 │ │ │ │ subs r6, #1 │ │ │ │ str r2, [r3, #0] │ │ │ │ sub.w r3, sl, #1072 @ 0x430 │ │ │ │ ldr r2, [sp, #236] @ 0xec │ │ │ │ str r2, [r3, #0] │ │ │ │ sub.w r3, sl, #1080 @ 0x438 │ │ │ │ cmp r9, r6 │ │ │ │ str.w r9, [r3] │ │ │ │ - ble.w 92b24 │ │ │ │ - b.n 92c70 │ │ │ │ + ble.w 92fb4 │ │ │ │ + b.n 93100 │ │ │ │ cmp r7, #0 │ │ │ │ - ble.w 932c4 │ │ │ │ + ble.w 93754 │ │ │ │ ldr r4, [sp, #192] @ 0xc0 │ │ │ │ sub.w ip, fp, #52 @ 0x34 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ subs r3, r4, r2 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r5, [sp, #136] @ 0x88 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ @@ -68248,42 +68635,42 @@ │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #4] │ │ │ │ sub.w r5, sl, #1080 @ 0x438 │ │ │ │ str r6, [sp, #0] │ │ │ │ subw r6, sl, #1076 @ 0x434 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r3, [pc, #480] @ (9333c ) │ │ │ │ + ldr r3, [pc, #480] @ (937cc ) │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ add r3, pc │ │ │ │ - ldr r7, [pc, #480] @ (93340 ) │ │ │ │ + ldr r7, [pc, #480] @ (937d0 ) │ │ │ │ add.w r4, r3, #8 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #8] │ │ │ │ add.w r8, r0, #8 │ │ │ │ - ldr r1, [pc, #468] @ (93344 ) │ │ │ │ + ldr r1, [pc, #468] @ (937d4 ) │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mov r2, r7 │ │ │ │ - ldr r0, [pc, #464] @ (93348 ) │ │ │ │ + ldr r0, [pc, #464] @ (937d8 ) │ │ │ │ add r1, pc │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r5, #0] │ │ │ │ str r3, [r6, #0] │ │ │ │ add r0, pc │ │ │ │ - ldr r3, [pc, #456] @ (9334c ) │ │ │ │ + ldr r3, [pc, #456] @ (937dc ) │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp, #12] │ │ │ │ str.w ip, [sp, #88] @ 0x58 │ │ │ │ blx 5e348 │ │ │ │ sub.w r3, sl, #1064 @ 0x428 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 9321a │ │ │ │ + ble.n 936aa │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ sub.w r3, sl, #1048 @ 0x418 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -68329,27 +68716,27 @@ │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ blx 5bf1c │ │ │ │ subw r3, sl, #1060 @ 0x424 │ │ │ │ sub.w r4, sl, #1048 @ 0x418 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 932b4 │ │ │ │ + ble.n 93744 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add.w r5, r9, r2 │ │ │ │ str r1, [sp, #20] │ │ │ │ subw r6, sl, #1076 @ 0x434 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r1, #0] │ │ │ │ - ldr r7, [pc, #264] @ (93350 ) │ │ │ │ + ldr r7, [pc, #264] @ (937e0 ) │ │ │ │ add r1, r0 │ │ │ │ ldr r0, [sp, #192] @ 0xc0 │ │ │ │ adds r1, #1 │ │ │ │ add r7, pc │ │ │ │ subs r1, r1, r2 │ │ │ │ subs r0, r0, r2 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ @@ -68361,15 +68748,15 @@ │ │ │ │ sub.w r5, sl, #1080 @ 0x438 │ │ │ │ add.w r1, r0, r1, lsl #3 │ │ │ │ str r1, [sp, #16] │ │ │ │ subw r1, sl, #1036 @ 0x40c │ │ │ │ add.w r2, r0, r2, lsl #3 │ │ │ │ mov.w r0, #2147483648 @ 0x80000000 │ │ │ │ str r2, [sp, #28] │ │ │ │ - ldr r2, [pc, #216] @ (93354 ) │ │ │ │ + ldr r2, [pc, #216] @ (937e4 ) │ │ │ │ str r0, [r1, #4] │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #0] │ │ │ │ subs r0, #1 │ │ │ │ str r0, [r5, #0] │ │ │ │ str r0, [r6, #0] │ │ │ │ @@ -68389,95 +68776,95 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ sub.w r2, fp, #36 @ 0x24 │ │ │ │ blx 5bf1c │ │ │ │ ldr r2, [r4, #0] │ │ │ │ subw r3, sl, #1052 @ 0x41c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.w 92e80 │ │ │ │ + bgt.w 93310 │ │ │ │ add.w r0, r2, r9 │ │ │ │ subs r6, r0, #1 │ │ │ │ - b.n 93118 │ │ │ │ + b.n 935a8 │ │ │ │ add.w r6, r9, r0 │ │ │ │ subs r6, #1 │ │ │ │ - b.n 93118 │ │ │ │ + b.n 935a8 │ │ │ │ subw r1, sl, #1076 @ 0x434 │ │ │ │ str r4, [r1, #0] │ │ │ │ - cbz r7, 932e8 │ │ │ │ + cbz r7, 93778 │ │ │ │ subw r1, sl, #1068 @ 0x42c │ │ │ │ ldr r4, [sp, #212] @ 0xd4 │ │ │ │ str r4, [r1, #0] │ │ │ │ sub.w r1, sl, #1072 @ 0x430 │ │ │ │ ldr r4, [sp, #216] @ 0xd8 │ │ │ │ str r4, [r1, #0] │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ cmp r1, #0 │ │ │ │ - bgt.w 9312e │ │ │ │ + bgt.w 935be │ │ │ │ ldr r1, [sp, #168] @ 0xa8 │ │ │ │ add.w r8, r1, #8 │ │ │ │ - b.n 92e86 │ │ │ │ + b.n 93316 │ │ │ │ movs r7, #0 │ │ │ │ - b.n 92e5a │ │ │ │ + b.n 932ea │ │ │ │ subw r3, sl, #1076 @ 0x434 │ │ │ │ str r2, [r3, #0] │ │ │ │ - b.n 92f1c │ │ │ │ + b.n 933ac │ │ │ │ add r1, sp, #300 @ 0x12c │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - b.n 92f14 │ │ │ │ + b.n 933a4 │ │ │ │ movs r3, #0 │ │ │ │ - b.n 930f6 │ │ │ │ + b.n 93586 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - str r7, [sp, #440] @ 0x1b8 │ │ │ │ + str r2, [sp, #904] @ 0x388 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [sp, #600] @ 0x258 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r5, [sp, #840] @ 0x348 │ │ │ │ + str r1, [sp, #280] @ 0x118 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r3, [sp, #488] @ 0x1e8 │ │ │ │ + ldrh r6, [r5, #54] @ 0x36 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r4, r0] │ │ │ │ + ldr r3, [pc, #768] @ (93ab8 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r0, [r1, r3] │ │ │ │ + ldr r4, [pc, #416] @ (9395c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [r1, r3] │ │ │ │ + ldr r4, [pc, #432] @ (93970 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [r2, r3] │ │ │ │ + ldr r4, [pc, #456] @ (9398c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [sp, #600] @ 0x258 │ │ │ │ + ldrh r2, [r1, #48] @ 0x30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [pc, #304] @ (9346c ) │ │ │ │ + ldr r2, [pc, #944] @ (93b7c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r1, [sp, #400] @ 0x190 │ │ │ │ + ldrh r0, [r3, #38] @ 0x26 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [pc, #40] @ (9336c ) │ │ │ │ + ldr r1, [pc, #680] @ (93a7c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [pc, #744] @ (93630 ) │ │ │ │ + ldr r2, [pc, #360] @ (93940 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [pc, #744] @ (93634 ) │ │ │ │ + ldr r2, [pc, #360] @ (93944 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [pc, #648] @ (935d8 ) │ │ │ │ + ldr r2, [pc, #264] @ (938e8 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r5, [pc, #176] @ (93404 ) │ │ │ │ + ldr r0, [pc, #816] @ (93b14 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r0, [sp, #264] @ 0x108 │ │ │ │ + ldrh r6, [r6, #28] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00093358 : │ │ │ │ +000937e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3880] @ 0xf28 │ │ │ │ - ldr.w r5, [pc, #1300] @ 93884 │ │ │ │ + ldr.w r5, [pc, #1300] @ 93d14 │ │ │ │ sub sp, #172 @ 0xac │ │ │ │ - ldr.w r4, [pc, #1300] @ 93888 │ │ │ │ + ldr.w r4, [pc, #1300] @ 93d18 │ │ │ │ mov r7, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr.w r1, [pc, #1296] @ 9388c │ │ │ │ + ldr.w r1, [pc, #1296] @ 93d1c │ │ │ │ ldr.w fp, [sp, #240] @ 0xf0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r5, [sp, #256] @ 0x100 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #164] @ 0xa4 │ │ │ │ mov.w r4, #0 │ │ │ │ @@ -68500,146 +68887,146 @@ │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ ldr.w r8, [r2] │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #1224] @ 93890 │ │ │ │ + ldr.w r1, [pc, #1224] @ 93d20 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r9, r0 │ │ │ │ cmp r6, #0 │ │ │ │ - beq.n 93442 │ │ │ │ + beq.n 938d2 │ │ │ │ cmp.w r9, #0 │ │ │ │ - beq.n 93496 │ │ │ │ + beq.n 93926 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ cmp r7, #0 │ │ │ │ - blt.n 9345a │ │ │ │ + blt.n 938ea │ │ │ │ cmp r7, #1 │ │ │ │ ldr.w r2, [sl] │ │ │ │ mov r3, r7 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 934ae │ │ │ │ + blt.n 9393e │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 934b6 │ │ │ │ + ble.n 93946 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ cmpne r7, r3 │ │ │ │ - bgt.n 934b6 │ │ │ │ + bgt.n 93946 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbnz r3, 9343e │ │ │ │ + cbnz r3, 938ce │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 93666 │ │ │ │ + bne.w 93af6 │ │ │ │ movs r7, #1 │ │ │ │ vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [fp, #4] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ vstr s16, [fp] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r7 │ │ │ │ - bge.n 934be │ │ │ │ + bge.n 9394e │ │ │ │ cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ ittt ne │ │ │ │ mvnne.w r2, #11 │ │ │ │ movne r3, #12 │ │ │ │ strne r2, [r5, #0] │ │ │ │ - bne.n 93462 │ │ │ │ + bne.n 938f2 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbz r3, 93470 │ │ │ │ + cbz r3, 93900 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 93462 │ │ │ │ - ldr.w r1, [pc, #1104] @ 93894 │ │ │ │ + b.n 938f2 │ │ │ │ + ldr.w r1, [pc, #1104] @ 93d24 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 933da │ │ │ │ + bne.n 9386a │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 93460 │ │ │ │ + b.n 938f0 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ str r2, [r5, #0] │ │ │ │ - ldr.w r0, [pc, #1076] @ 93898 │ │ │ │ + ldr.w r0, [pc, #1076] @ 93d28 │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1064] @ 9389c │ │ │ │ - ldr.w r3, [pc, #1040] @ 93888 │ │ │ │ + ldr.w r2, [pc, #1064] @ 93d2c │ │ │ │ + ldr.w r3, [pc, #1040] @ 93d18 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 93874 │ │ │ │ + bne.w 93d04 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #172 @ 0xac │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr.w r1, [pc, #1032] @ 938a0 │ │ │ │ + ldr.w r1, [pc, #1032] @ 93d30 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 933e0 │ │ │ │ + bne.n 93870 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 93460 │ │ │ │ + b.n 938f0 │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n 93460 │ │ │ │ + b.n 938f0 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 93460 │ │ │ │ + b.n 938f0 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 9343e │ │ │ │ + bne.n 938ce │ │ │ │ cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ - beq.n 93470 │ │ │ │ + beq.n 93900 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbnz r3, 934d6 │ │ │ │ + cbnz r3, 93966 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n 93470 │ │ │ │ - ldr r0, [pc, #972] @ (938a4 ) │ │ │ │ + b.n 93900 │ │ │ │ + ldr r0, [pc, #972] @ (93d34 ) │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ - ldr r0, [pc, #968] @ (938a8 ) │ │ │ │ + ldr r0, [pc, #968] @ (93d38 ) │ │ │ │ vmov.f32 s17, s0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ add r0, sp, #156 @ 0x9c │ │ │ │ vdiv.f32 s15, s14, s0 │ │ │ │ vstr s0, [sp, #156] @ 0x9c │ │ │ │ vstr s15, [sp, #152] @ 0x98 │ │ │ │ blx 639fc │ │ │ │ vldr s0, [sp, #156] @ 0x9c │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 93878 │ │ │ │ + bmi.w 93d08 │ │ │ │ vsqrt.f64 d6, d0 │ │ │ │ vcvt.f64.f32 d0, s17 │ │ │ │ vmov.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r0, [pc, #904] @ (938ac ) │ │ │ │ + ldr r0, [pc, #904] @ (93d3c ) │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ vdiv.f64 d7, d6, d0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -68648,28 +69035,28 @@ │ │ │ │ vdiv.f32 s15, s11, s14 │ │ │ │ vstr s14, [sp, #156] @ 0x9c │ │ │ │ vstr s15, [sp, #152] @ 0x98 │ │ │ │ blx 5792c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vstr s0, [sp, #132] @ 0x84 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n 93568 │ │ │ │ + ble.n 939f8 │ │ │ │ vldr s15, [sp, #156] @ 0x9c │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n 9357c │ │ │ │ + bmi.n 93a0c │ │ │ │ vldr s15, [sp, #152] @ 0x98 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it le │ │ │ │ addle.w r8, sp, #136 @ 0x88 │ │ │ │ - ble.n 935ac │ │ │ │ - ldr r2, [pc, #816] @ (938b0 ) │ │ │ │ + ble.n 93a3c │ │ │ │ + ldr r2, [pc, #816] @ (93d40 ) │ │ │ │ add.w r8, sp, #136 @ 0x88 │ │ │ │ - ldr r0, [pc, #816] @ (938b4 ) │ │ │ │ + ldr r0, [pc, #816] @ (93d44 ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #148 @ 0x94 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -68679,15 +69066,15 @@ │ │ │ │ str.w r8, [sp, #20] │ │ │ │ vstr s15, [sp, #148] @ 0x94 │ │ │ │ blx 57dfc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #124 @ 0x7c │ │ │ │ - ldr r0, [pc, #772] @ (938b8 ) │ │ │ │ + ldr r0, [pc, #772] @ (93d48 ) │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ @@ -68713,15 +69100,15 @@ │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ blx 5b2c8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ adds r7, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 937ca │ │ │ │ + bne.w 93c5a │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd fp, r3, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ @@ -68733,43 +69120,43 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ add r3, sp, #144 @ 0x90 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #648] @ (938bc ) │ │ │ │ + ldr r0, [pc, #648] @ (93d4c ) │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ blx 61fc0 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ it gt │ │ │ │ strgt r3, [r5, #0] │ │ │ │ - ble.n 936e8 │ │ │ │ + ble.n 93b78 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 937a2 │ │ │ │ + bne.w 93c32 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 93766 │ │ │ │ + bne.w 93bf6 │ │ │ │ movs r3, #0 │ │ │ │ vstr s16, [fp] │ │ │ │ str.w r3, [fp, #4] │ │ │ │ - b.n 93470 │ │ │ │ - ldr r3, [pc, #600] @ (938c0 ) │ │ │ │ - ldr r0, [pc, #600] @ (938c4 ) │ │ │ │ + b.n 93900 │ │ │ │ + ldr r3, [pc, #600] @ (93d50 ) │ │ │ │ + ldr r0, [pc, #600] @ (93d54 ) │ │ │ │ add r3, pc │ │ │ │ - ldr r1, [pc, #600] @ (938c8 ) │ │ │ │ + ldr r1, [pc, #600] @ (93d58 ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [pc, #600] @ (938cc ) │ │ │ │ + ldr r3, [pc, #600] @ (93d5c ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ @@ -68784,70 +69171,70 @@ │ │ │ │ strd sl, r2, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd r4, r2, [sp] │ │ │ │ adds r2, r6, #4 │ │ │ │ str.w fp, [sp, #24] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - ldr r0, [pc, #548] @ (938d0 ) │ │ │ │ + ldr r0, [pc, #548] @ (93d60 ) │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #28] │ │ │ │ lsls r7, r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ add r3, sp, #144 @ 0x90 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r3, r6 │ │ │ │ blx 61fc0 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ vldr s16, [fp] │ │ │ │ vcvt.s32.f32 s16, s16 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 9380e │ │ │ │ + bne.w 93c9e │ │ │ │ vmov r2, s16 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ vmov s16, r3 │ │ │ │ vcvt.f32.s32 s16, s16 │ │ │ │ - b.n 93418 │ │ │ │ + b.n 938a8 │ │ │ │ cmp.w r9, #0 │ │ │ │ - beq.n 9364a │ │ │ │ + beq.n 93ada │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 9364a │ │ │ │ + bne.n 93ada │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9384e │ │ │ │ + bne.w 93cde │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 93728 │ │ │ │ + ble.n 93bb8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ movs r5, #1 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ sub.w r9, r3, #4 │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r4 │ │ │ │ ldr r4, [sp, #100] @ 0x64 │ │ │ │ mov r0, r7 │ │ │ │ adds r5, #1 │ │ │ │ blx r4 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ adds r7, #8 │ │ │ │ str.w r0, [r6, #4]! │ │ │ │ cmp r2, r5 │ │ │ │ - bge.n 93714 │ │ │ │ + bge.n 93ba4 │ │ │ │ mov r4, r9 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #420] @ (938d4 ) │ │ │ │ + ldr r0, [pc, #420] @ (93d64 ) │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd fp, r3, [sp, #32] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ @@ -68863,59 +69250,59 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r3, sp, #116 @ 0x74 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, r4 │ │ │ │ blx 638a0 │ │ │ │ - b.n 9364a │ │ │ │ - ldr r2, [pc, #368] @ (938d8 ) │ │ │ │ + b.n 93ada │ │ │ │ + ldr r2, [pc, #368] @ (93d68 ) │ │ │ │ add r3, sp, #132 @ 0x84 │ │ │ │ - ldr r0, [pc, #368] @ (938dc ) │ │ │ │ + ldr r0, [pc, #368] @ (93d6c ) │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ mov r1, r2 │ │ │ │ strd r4, r6, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #148 @ 0x94 │ │ │ │ strd sl, r8, [sp, #16] │ │ │ │ blx 57dfc │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #340] @ (938e0 ) │ │ │ │ + ldr r4, [pc, #340] @ (93d70 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r5, [sl] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ adds r5, #1 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ blx 5d9c8 │ │ │ │ - b.n 9365a │ │ │ │ + b.n 93aea │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r1, [pc, #308] @ (938e4 ) │ │ │ │ + ldr r1, [pc, #308] @ (93d74 ) │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r0, [pc, #308] @ (938e8 ) │ │ │ │ + ldr r0, [pc, #308] @ (93d78 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r8, [sp, #20] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #8] │ │ │ │ blx 5c3a0 │ │ │ │ - b.n 93652 │ │ │ │ - ldr r0, [pc, #288] @ (938ec ) │ │ │ │ + b.n 93ae2 │ │ │ │ + ldr r0, [pc, #288] @ (93d7c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, r6, [sp] │ │ │ │ @@ -68934,21 +69321,21 @@ │ │ │ │ ldrd r2, r1, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ subs r3, r3, r7 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ mov r3, r6 │ │ │ │ blx 5d088 │ │ │ │ - b.n 93606 │ │ │ │ + b.n 93a96 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ - ldr r1, [pc, #212] @ (938f0 ) │ │ │ │ + ldr r1, [pc, #212] @ (93d80 ) │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ @@ -68961,509 +69348,570 @@ │ │ │ │ movlt r1, r3 │ │ │ │ cmp r1, r2 │ │ │ │ mov r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ - b.n 93418 │ │ │ │ + b.n 938a8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [pc, #160] @ (938f4 ) │ │ │ │ + ldr r2, [pc, #160] @ (93d84 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r0, [pc, #160] @ (938f8 ) │ │ │ │ + ldr r0, [pc, #160] @ (93d88 ) │ │ │ │ add r2, pc │ │ │ │ - ldr r3, [pc, #160] @ (938fc ) │ │ │ │ + ldr r3, [pc, #160] @ (93d8c ) │ │ │ │ mov r1, r2 │ │ │ │ strd r4, r8, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #132 @ 0x84 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #148 @ 0x94 │ │ │ │ blx 57dfc │ │ │ │ - b.n 936fc │ │ │ │ + b.n 93b8c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d6, d0 │ │ │ │ - b.n 9351a │ │ │ │ + b.n 939aa │ │ │ │ nop │ │ │ │ - cmp r5, #152 @ 0x98 │ │ │ │ + cmp r1, #8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #552] @ (93ab8 ) │ │ │ │ + ldr r0, [pc, #232] @ (93e08 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - mov sl, r5 │ │ │ │ + negs r2, r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - mov r0, r7 │ │ │ │ + rors r0, r3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r3, [pc, #952] @ (93c54 ) │ │ │ │ + @ instruction: 0x479e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r4, #152 @ 0x98 │ │ │ │ + cmp r0, #8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp ip, ip │ │ │ │ + sbcs r4, r0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp ip, r6 │ │ │ │ + adcs r4, r3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp ip, r2 │ │ │ │ + asrs r4, r6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [pc, #824] @ (93be8 ) │ │ │ │ + mov lr, r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r6!, {r1, r4, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r4} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [pc, #848] @ (93c08 ) │ │ │ │ + mov ip, r0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add ip, sl │ │ │ │ + eors r4, r7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r2, r8 │ │ │ │ + subs r7, #226 @ 0xe2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - muls r2, r2 │ │ │ │ + subs r6, #214 @ 0xd6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r3, #34] @ 0x22 │ │ │ │ + strh r0, [r2, #62] @ 0x3e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - muls r2, r3 │ │ │ │ + subs r6, #230 @ 0xe6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - mvns r0, r0 │ │ │ │ + subs r7, #96 @ 0x60 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - muls r4, r1 │ │ │ │ + subs r6, #236 @ 0xec │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r0!, {r1, r4, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldc 0, cr0, [ip, #376]! @ 0x178 │ │ │ │ - ldrh r0, [r0, #26] │ │ │ │ + ldrd r0, r0, [ip, #-376] @ 0x178 │ │ │ │ + strh r4, [r6, #52] @ 0x34 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - muls r2, r4 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - cmn r4, r2 │ │ │ │ + subs r7, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - sbcs r0, r6 │ │ │ │ + subs r6, #124 @ 0x7c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [pc, #200] @ (939bc ) │ │ │ │ + subs r5, #52 @ 0x34 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r4!, {r1} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldr r0, [pc, #0] @ (938fc ) │ │ │ │ + mvns r2, r4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r6, [r5, #18] │ │ │ │ + itet mi │ │ │ │ + lslmi r7, r3, #1 │ │ │ │ + bicpl r0, r6 │ │ │ │ + lslmi r6, r3, #1 │ │ │ │ + strh r2, [r4, #46] @ 0x2e │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00093900 : │ │ │ │ +00093d90 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ + vpush {d8-d10} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr.w r4, [pc, #1128] @ 93d80 │ │ │ │ - mov r6, r0 │ │ │ │ - ldr.w r0, [pc, #1128] @ 93d84 │ │ │ │ - sub sp, #44 @ 0x2c │ │ │ │ + str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ + ldr.w r4, [pc, #1204] @ 9425c │ │ │ │ + sub sp, #60 @ 0x3c │ │ │ │ + mov r5, r0 │ │ │ │ + ldr.w r0, [pc, #1200] @ 94260 │ │ │ │ add r4, pc │ │ │ │ - mov sl, r1 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - ldr.w r8, [sp, #96] @ 0x60 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r2, [sp, #140] @ 0x8c │ │ │ │ + mov.w sl, #0 │ │ │ │ + ldr r7, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [r4, r0] │ │ │ │ - ldr.w r9, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - str r0, [sp, #36] @ 0x24 │ │ │ │ + str r0, [sp, #52] @ 0x34 │ │ │ │ mov.w r0, #0 │ │ │ │ - ldr r0, [sp, #116] @ 0x74 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - str r1, [sp, #0] │ │ │ │ - movs r1, #0 │ │ │ │ - str r1, [r0, #0] │ │ │ │ - ldr r0, [sp, #100] @ 0x64 │ │ │ │ - str r0, [sp, #16] │ │ │ │ - ldrd r4, r0, [sp, #104] @ 0x68 │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldr r0, [r6, #0] │ │ │ │ - cmp r0, r1 │ │ │ │ - blt.w 93b20 │ │ │ │ - ldr.w r5, [sl] │ │ │ │ - cmp r5, r1 │ │ │ │ - blt.w 93ad6 │ │ │ │ - ldr r7, [r3, #0] │ │ │ │ - cmp r0, #1 │ │ │ │ - mov r3, r0 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + str r2, [sp, #32] │ │ │ │ + str.w sl, [r2] │ │ │ │ + ldr r2, [sp, #124] @ 0x7c │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ + cmp r2, sl │ │ │ │ + str r1, [sp, #16] │ │ │ │ + str r0, [sp, #12] │ │ │ │ + blt.w 93fe6 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, sl │ │ │ │ + blt.w 93f9a │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - blt.w 93c3e │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w 93b0e │ │ │ │ - cmp r5, #0 │ │ │ │ - beq.w 93b0e │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ - ldr.w r0, [pc, #1032] @ 93d88 │ │ │ │ - adds r3, #1 │ │ │ │ + cmp r0, r3 │ │ │ │ + blt.w 94130 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.w 93fd2 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.w 93fd2 │ │ │ │ + ldr.w r0, [pc, #1108] @ 94264 │ │ │ │ add r0, pc │ │ │ │ - sub.w r3, r2, r3, lsl #3 │ │ │ │ - str r3, [sp, #4] │ │ │ │ blx 57478 │ │ │ │ - ldr r5, [r6, #0] │ │ │ │ + ldr.w r0, [pc, #1100] @ 94268 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - vmov.f32 s16, s0 │ │ │ │ - cmp r5, #0 │ │ │ │ - vdiv.f32 s18, s15, s0 │ │ │ │ - ble.w 93d36 │ │ │ │ - lsls r2, r5, #2 │ │ │ │ - movs r1, #0 │ │ │ │ - mov r0, r8 │ │ │ │ - str r2, [sp, #12] │ │ │ │ + vmov.f32 s18, s0 │ │ │ │ + add r0, pc │ │ │ │ + vdiv.f32 s19, s15, s0 │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s15, s0 │ │ │ │ + vcvt.f64.f32 d0, s0 │ │ │ │ + vstr s15, [sp, #48] @ 0x30 │ │ │ │ + blx 5e2f4 │ │ │ │ + ldr r4, [r5, #0] │ │ │ │ + vcvt.f32.f64 s16, d0 │ │ │ │ + cmp r4, #0 │ │ │ │ + ble.w 94278 │ │ │ │ + lsls r2, r4, #2 │ │ │ │ + mov r1, sl │ │ │ │ + mov r0, r7 │ │ │ │ blx 5ae88 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + adds r2, #1 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + sub.w r2, r6, r2, lsl #3 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ble.w 93d5e │ │ │ │ - ldr r7, [sp, #0] │ │ │ │ - mov.w fp, #1 │ │ │ │ - str r4, [sp, #24] │ │ │ │ - mov r4, r5 │ │ │ │ - str.w r9, [sp, #28] │ │ │ │ - mov r5, fp │ │ │ │ - mov r9, r7 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ble.w 94294 │ │ │ │ + ldr.w fp, [sp, #4] │ │ │ │ + mov.w r9, #1 │ │ │ │ + ldr.w sl, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ - str.w sl, [sp, #12] │ │ │ │ - ble.n 93a4c │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - vmov.f32 s19, s16 │ │ │ │ - mov fp, r8 │ │ │ │ - mov.w sl, #1 │ │ │ │ - add.w r7, r3, r9, lsl #3 │ │ │ │ - vldr s16, [r7, #8] │ │ │ │ - adds r7, #8 │ │ │ │ - mov r0, r7 │ │ │ │ - vldmia fp!, {s17} │ │ │ │ + str r4, [sp, #44] @ 0x2c │ │ │ │ + ble.n 93ef0 │ │ │ │ + vmov.f32 s20, s16 │ │ │ │ + mov r8, r7 │ │ │ │ + add.w r4, sl, fp, lsl #3 │ │ │ │ + movs r6, #1 │ │ │ │ + vldr s16, [r4, #8] │ │ │ │ + adds r4, #8 │ │ │ │ + mov r0, r4 │ │ │ │ + vldmia r8!, {s17} │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ - add.w sl, sl, #1 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + adds r6, #1 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ it lt │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s15, s16, s0 │ │ │ │ vcmp.f32 s17, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s15, s17 │ │ │ │ - cmp sl, r4 │ │ │ │ - vstr s15, [fp, #-4] │ │ │ │ - ble.n 939e6 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - adds r5, #1 │ │ │ │ - vmov.f32 s16, s19 │ │ │ │ - ldr r4, [r6, #0] │ │ │ │ - cmp r3, r5 │ │ │ │ - blt.w 93c32 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ + cmp r3, r6 │ │ │ │ + vstr s15, [r8, #-4] │ │ │ │ + bge.n 93e88 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + add.w r9, r9, #1 │ │ │ │ + vmov.f32 s16, s20 │ │ │ │ + ldr r4, [r5, #0] │ │ │ │ + cmp r9, r3 │ │ │ │ + bgt.n 93efa │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ cmp r4, #0 │ │ │ │ - add r9, r3 │ │ │ │ - bgt.n 939d6 │ │ │ │ - mov fp, r5 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - add.w r2, fp, #1 │ │ │ │ - mov r5, r4 │ │ │ │ - ldr.w sl, [sp, #12] │ │ │ │ + str r4, [sp, #44] @ 0x2c │ │ │ │ + add fp, r2 │ │ │ │ + bgt.n 93e7c │ │ │ │ + add.w r2, r9, #1 │ │ │ │ cmp r3, r2 │ │ │ │ - ldrd r4, r9, [sp, #24] │ │ │ │ - blt.w 93d16 │ │ │ │ - cmp r5, #0 │ │ │ │ - str r5, [sp, #32] │ │ │ │ - ble.w 93d16 │ │ │ │ - lsls r2, r5, #2 │ │ │ │ - vmov.f32 s13, s18 │ │ │ │ - add.w r1, r8, r2 │ │ │ │ - vldr s14, [pc, #772] @ 93d7c │ │ │ │ - mov r3, r8 │ │ │ │ - mov r2, r8 │ │ │ │ - vldmia r2!, {s15} │ │ │ │ + blt.w 94236 │ │ │ │ + cmp r4, #0 │ │ │ │ + str r4, [sp, #40] @ 0x28 │ │ │ │ + ble.w 94236 │ │ │ │ + mov sl, r7 │ │ │ │ + mov r9, r7 │ │ │ │ + mov.w fp, #1 │ │ │ │ + add.w r8, sp, #44 @ 0x2c │ │ │ │ + add r6, sp, #48 @ 0x30 │ │ │ │ + vldmia r9!, {s0} │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.w 940fa │ │ │ │ + add.w fp, fp, #1 │ │ │ │ + cmp fp, r4 │ │ │ │ + ble.n 93f10 │ │ │ │ + ldr r4, [r5, #0] │ │ │ │ + str r4, [sp, #40] @ 0x28 │ │ │ │ + cmp r4, #0 │ │ │ │ + ble.w 94236 │ │ │ │ + vmov.f32 s13, s19 │ │ │ │ + vldr s14, [pc, #800] @ 94258 │ │ │ │ + add.w r2, r7, r4, lsl #2 │ │ │ │ + mov r3, r7 │ │ │ │ + vldmia r3!, {s15} │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s15, s13 │ │ │ │ it hi │ │ │ │ vmovhi.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vmovlt.f32 s13, s15 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne.n 93a7e │ │ │ │ + cmp r2, r3 │ │ │ │ + bne.n 93f40 │ │ │ │ vcmp.f32 s13, #0.0 │ │ │ │ - vstr s14, [r9] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ + vstr s14, [r3] │ │ │ │ it ne │ │ │ │ vmovne.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ - bne.n 93b28 │ │ │ │ - movs r2, #1 │ │ │ │ - b.n 93ac2 │ │ │ │ - adds r2, #1 │ │ │ │ - cmp r5, r2 │ │ │ │ - blt.w 93d10 │ │ │ │ - vldmia r3!, {s15} │ │ │ │ + bne.n 93fee │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 93f86 │ │ │ │ + adds r3, #1 │ │ │ │ + cmp r4, r3 │ │ │ │ + blt.w 94230 │ │ │ │ + vldmia sl!, {s15} │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 93aba │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - str r2, [r3, #0] │ │ │ │ - b.n 93aec │ │ │ │ + bne.n 93f7e │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + str r3, [r2, #0] │ │ │ │ + b.n 93fb0 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - add r1, sp, #32 │ │ │ │ - ldr r0, [pc, #680] @ (93d8c ) │ │ │ │ - str r3, [sp, #32] │ │ │ │ + ldr r4, [sp, #32] │ │ │ │ + add r1, sp, #40 @ 0x28 │ │ │ │ + ldr r0, [pc, #708] @ (9426c ) │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str r2, [r4, #0] │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #672] @ (93d90 ) │ │ │ │ - ldr r3, [pc, #660] @ (93d84 ) │ │ │ │ + ldr r2, [pc, #700] @ (94270 ) │ │ │ │ + ldr r3, [pc, #684] @ (94260 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 93d78 │ │ │ │ + bne.w 942b4 │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #44 @ 0x2c │ │ │ │ - vpop {d8-d9} │ │ │ │ + add sp, #60 @ 0x3c │ │ │ │ + vpop {d8-d10} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ movs r2, #0 │ │ │ │ - str r3, [r4, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ - str.w r2, [r9] │ │ │ │ - b.n 93aec │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + str r3, [r1, #0] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + str r2, [r3, #0] │ │ │ │ + b.n 93fb0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 93adc │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcmpe.f32 s16, s15 │ │ │ │ + b.n 93fa0 │ │ │ │ + vldr s15, [sl] │ │ │ │ + vcmpe.f32 s18, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ - vmovhi.f32 s15, s16 │ │ │ │ - vcmpe.f32 s18, s15 │ │ │ │ + vmovhi.f32 s15, s18 │ │ │ │ + vcmpe.f32 s19, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ - vmovlt.f32 s15, s18 │ │ │ │ + vmovlt.f32 s15, s19 │ │ │ │ vdiv.f32 s12, s11, s15 │ │ │ │ - vstmia r3!, {s12} │ │ │ │ - cmp r1, r3 │ │ │ │ - bne.n 93b28 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - vcmpe.f32 s16, s13 │ │ │ │ + vstmia sl!, {s12} │ │ │ │ + cmp r2, sl │ │ │ │ + bne.n 93fee │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + vcmpe.f32 s18, s13 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s14, s18 │ │ │ │ + vcmpe.f32 s14, s19 │ │ │ │ it hi │ │ │ │ - vmovhi.f32 s13, s16 │ │ │ │ + vmovhi.f32 s13, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ - vmovhi.f32 s14, s18 │ │ │ │ + vmovhi.f32 s14, s19 │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ - vstr s15, [r4] │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ble.w 93d62 │ │ │ │ - ldr.w fp, [sp, #16] │ │ │ │ - lsls r2, r3, #2 │ │ │ │ + vstr s15, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ble.w 94298 │ │ │ │ + ldr.w r9, [sp, #28] │ │ │ │ + lsls r2, r2, #2 │ │ │ │ movs r1, #0 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r0, fp │ │ │ │ + mov.w sl, #1 │ │ │ │ + mov r0, r9 │ │ │ │ + vmov.f32 s20, s16 │ │ │ │ blx 5ae88 │ │ │ │ - ldr r0, [sp, #0] │ │ │ │ - movs r1, #1 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str.w sl, [sp, #28] │ │ │ │ - mov r4, r0 │ │ │ │ - str.w r8, [sp, #12] │ │ │ │ - mov sl, fp │ │ │ │ - mov r8, r1 │ │ │ │ - str.w fp, [sp, #24] │ │ │ │ - cmp r5, #0 │ │ │ │ - ble.n 93c1e │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - vmov.f32 s19, s16 │ │ │ │ - ldr.w fp, [sp, #12] │ │ │ │ - mov.w r9, #1 │ │ │ │ - vldr s17, [sl] │ │ │ │ - add.w r7, r3, r4, lsl #3 │ │ │ │ - vldr s16, [r7, #8] │ │ │ │ - adds r7, #8 │ │ │ │ - mov r0, r7 │ │ │ │ - add.w r9, r9, #1 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr.w fp, [sp, #4] │ │ │ │ + mov r7, sl │ │ │ │ + mov sl, r3 │ │ │ │ + add r2, sp, #44 @ 0x2c │ │ │ │ + str.w r9, [sp, #36] @ 0x24 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + add r2, sp, #48 @ 0x30 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + vldmia r9!, {s17} │ │ │ │ + cmp r4, #0 │ │ │ │ + str r4, [sp, #44] @ 0x2c │ │ │ │ + ble.n 940e0 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + mov r6, sl │ │ │ │ + movs r4, #1 │ │ │ │ + add.w r8, r3, fp, lsl #3 │ │ │ │ + vldr s16, [r8, #8] │ │ │ │ + add.w r8, r8, #8 │ │ │ │ + mov r0, r8 │ │ │ │ + adds r4, #1 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ - vldmia fp!, {s15} │ │ │ │ + vldmia r6!, {s15} │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ it lt │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vmul.f32 s16, s16, s15 │ │ │ │ vcmpe.f32 s16, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s17, s16 │ │ │ │ - cmp r9, r5 │ │ │ │ - vstr s17, [sl] │ │ │ │ - ble.n 93bc6 │ │ │ │ - vmov.f32 s16, s19 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r2, [sp, #0] │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - add.w sl, sl, #4 │ │ │ │ - cmp r8, r3 │ │ │ │ - add r4, r2 │ │ │ │ - bgt.n 93c46 │ │ │ │ - ldr r5, [r6, #0] │ │ │ │ - b.n 93bac │ │ │ │ - mov r5, r4 │ │ │ │ - ldr.w sl, [sp, #12] │ │ │ │ - ldrd r4, r9, [sp, #24] │ │ │ │ - b.n 93a64 │ │ │ │ + cmp r3, r4 │ │ │ │ + vstr s17, [r9, #-4] │ │ │ │ + bge.n 9408c │ │ │ │ + vcmpe.f32 s17, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.n 94138 │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + adds r7, #1 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + add fp, r3 │ │ │ │ + cmp r1, r7 │ │ │ │ + blt.n 9416c │ │ │ │ + ldr r4, [r5, #0] │ │ │ │ + b.n 94078 │ │ │ │ + vcvt.f64.f32 d0, s0 │ │ │ │ + add.w fp, fp, #1 │ │ │ │ + blx 5e2f4 │ │ │ │ + vcvt.f64.f32 d6, s16 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r0, r6 │ │ │ │ + vdiv.f64 d7, d0, d6 │ │ │ │ + vcvt.s32.f64 s14, d7 │ │ │ │ + vstr s14, [sp, #44] @ 0x2c │ │ │ │ + blx 58e40 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + cmp fp, r4 │ │ │ │ + vstr s0, [r9, #-4] │ │ │ │ + ble.w 93f10 │ │ │ │ + b.n 93f28 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 93adc │ │ │ │ - ldrd r4, sl, [sp, #24] │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - str r1, [sp, #32] │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.w 93d62 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - vmov.f32 s14, s18 │ │ │ │ - vldr s13, [pc, #284] @ 93d7c │ │ │ │ - add.w r2, r3, r1, lsl #2 │ │ │ │ - vldmia r3!, {s15} │ │ │ │ + b.n 93fa0 │ │ │ │ + vcvt.f64.f32 d0, s17 │ │ │ │ + adds r7, #1 │ │ │ │ + blx 5e2f4 │ │ │ │ + vcvt.f64.f32 d6, s20 │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + vdiv.f64 d7, d0, d6 │ │ │ │ + vcvt.s32.f64 s14, d7 │ │ │ │ + vstr s14, [sp, #44] @ 0x2c │ │ │ │ + blx 58e40 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + add fp, r3 │ │ │ │ + cmp r7, r1 │ │ │ │ + vstr s0, [r9, #-4] │ │ │ │ + ble.n 940f6 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.w 94298 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + vmov.f32 s14, s19 │ │ │ │ + vldr s13, [pc, #212] @ 94258 │ │ │ │ + add.w r1, r2, r0, lsl #2 │ │ │ │ + vldmia r2!, {s15} │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s13, s15 │ │ │ │ it hi │ │ │ │ vmovhi.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vmovlt.f32 s13, s15 │ │ │ │ - cmp r2, r3 │ │ │ │ - bne.n 93c64 │ │ │ │ + cmp r1, r2 │ │ │ │ + bne.n 94188 │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ne │ │ │ │ vmovne.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ - bne.n 93cbc │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 93ca4 │ │ │ │ - adds r3, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - blt.w 93aec │ │ │ │ - vldmia r4!, {s15} │ │ │ │ + bne.n 941dc │ │ │ │ + movs r2, #1 │ │ │ │ + b.n 941c8 │ │ │ │ + adds r2, #1 │ │ │ │ + cmp r0, r2 │ │ │ │ + blt.w 93fb0 │ │ │ │ + vldmia r3!, {s15} │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 93c9c │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ + bne.n 941c0 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ add r3, r2 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - str r3, [r2, #0] │ │ │ │ - b.n 93aec │ │ │ │ - vldr s15, [r4] │ │ │ │ - vcmpe.f32 s16, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s15, s16 │ │ │ │ - vcmpe.f32 s18, s15 │ │ │ │ + b.n 93f94 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcmpe.f32 s15, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vmovlt.f32 s15, s18 │ │ │ │ + vcmpe.f32 s15, s19 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s15, s19 │ │ │ │ vdiv.f32 s12, s11, s15 │ │ │ │ - vstmia r4!, {s12} │ │ │ │ - cmp r2, r4 │ │ │ │ - bne.n 93cbc │ │ │ │ - vcmpe.f32 s14, s16 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ + vstmia r3!, {s12} │ │ │ │ + cmp r1, r3 │ │ │ │ + bne.n 941dc │ │ │ │ + vcmpe.f32 s14, s18 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vcmp.f32 s13, s18 │ │ │ │ + vcmp.f32 s13, s19 │ │ │ │ it lt │ │ │ │ - vmovlt.f32 s14, s16 │ │ │ │ + vmovlt.f32 s14, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ls │ │ │ │ - vmovls.f32 s18, s13 │ │ │ │ - vdiv.f32 s15, s14, s18 │ │ │ │ + vmovls.f32 s19, s13 │ │ │ │ + vdiv.f32 s15, s14, s19 │ │ │ │ vstr s15, [r3] │ │ │ │ - b.n 93aec │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - b.n 93b7c │ │ │ │ - vldr s14, [pc, #100] @ 93d7c │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - vcmp.f32 s18, s14 │ │ │ │ - vstr s14, [r9] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 93d58 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - bgt.w 93b84 │ │ │ │ - b.n 93aec │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - str r3, [sp, #32] │ │ │ │ - cmp r3, #0 │ │ │ │ - bgt.w 939bc │ │ │ │ - vldr s14, [pc, #56] @ 93d7c │ │ │ │ - str r5, [sp, #32] │ │ │ │ - vcmp.f32 s18, s14 │ │ │ │ - vstr s14, [r9] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w 93aec │ │ │ │ - vmov.f32 s13, s18 │ │ │ │ - b.n 93b58 │ │ │ │ - str r5, [sp, #32] │ │ │ │ - b.n 93a6e │ │ │ │ - vcmp.f32 s18, #0.0 │ │ │ │ + b.n 93fb0 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + b.n 94044 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + vldr s14, [pc, #28] @ 94258 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + vcmp.f32 s19, s14 │ │ │ │ + vstr s14, [r3] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w 93aec │ │ │ │ - vmov.f32 s14, s18 │ │ │ │ - vldr s13, [pc, #8] @ 93d7c │ │ │ │ - b.n 93ce8 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ + bne.n 942ae │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + bgt.w 9404c │ │ │ │ + b.n 93fb0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #240 @ 0xf0 │ │ │ │ + movs r3, #96 @ 0x60 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6 │ │ │ │ + subs r4, #150 @ 0x96 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r8, r0 │ │ │ │ + rors r0, r2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r6, #32 │ │ │ │ + lsrs r4, r7 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + movs r1, #92 @ 0x5c │ │ │ │ lsls r7, r3, #1 │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + add.w r3, r3, #1 │ │ │ │ + sub.w r3, r6, r3, lsl #3 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, r2 │ │ │ │ + bgt.w 93e6a │ │ │ │ + b.n 9423a │ │ │ │ + str r4, [sp, #40] @ 0x28 │ │ │ │ + b.n 93f02 │ │ │ │ + vcmp.f32 s19, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.w 93fb0 │ │ │ │ + vmov.f32 s14, s19 │ │ │ │ + vldr s13, [pc, #-56] @ 94274 │ │ │ │ + b.n 94208 │ │ │ │ + vmov.f32 s13, s19 │ │ │ │ + b.n 9401e │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ │ │ │ │ -00093d94 : │ │ │ │ +000942b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ - ldr.w r5, [pc, #1632] @ 9440c │ │ │ │ + ldr.w r5, [pc, #1632] @ 94930 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ - ldr.w r4, [pc, #1632] @ 94410 │ │ │ │ + ldr.w r4, [pc, #1632] @ 94934 │ │ │ │ mov r9, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr.w r8, [pc, #1628] @ 94414 │ │ │ │ + ldr.w r8, [pc, #1628] @ 94938 │ │ │ │ ldr.w fp, [sp, #292] @ 0x124 │ │ │ │ add r8, pc │ │ │ │ - ldr.w sl, [pc, #1620] @ 94418 │ │ │ │ + ldr.w sl, [pc, #1620] @ 9493c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r1, r8 │ │ │ │ add sl, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #188] @ 0xbc │ │ │ │ mov.w r4, #0 │ │ │ │ mov r4, r3 │ │ │ │ @@ -69490,181 +69938,181 @@ │ │ │ │ ldrd r6, r3, [sp, #280] @ 0x118 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ str r2, [sp, #128] @ 0x80 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #1544] @ 9441c │ │ │ │ + ldr.w r1, [pc, #1544] @ 94940 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #1524] @ 94420 │ │ │ │ + ldr.w r1, [pc, #1524] @ 94944 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #1504] @ 94424 │ │ │ │ + ldr.w r1, [pc, #1504] @ 94948 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr.w r8, [r6] │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 93f36 │ │ │ │ + beq.n 9445a │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ - cbz r3, 93eac │ │ │ │ + cbz r3, 943d0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ orrs r3, r7 │ │ │ │ orrs r3, r2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ orrs r3, r2 │ │ │ │ - bne.n 93ed2 │ │ │ │ + bne.n 943f6 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ str.w r2, [fp] │ │ │ │ - ldr.w r0, [pc, #1452] @ 94428 │ │ │ │ + ldr.w r0, [pc, #1452] @ 9494c │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1444] @ 9442c │ │ │ │ - ldr.w r3, [pc, #1412] @ 94410 │ │ │ │ + ldr.w r2, [pc, #1444] @ 94950 │ │ │ │ + ldr.w r3, [pc, #1412] @ 94934 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 943f6 │ │ │ │ + bne.w 9491a │ │ │ │ movs r0, #0 │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr.w r1, [pc, #1408] @ 94430 │ │ │ │ + ldr.w r1, [pc, #1408] @ 94954 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n 93f4a │ │ │ │ + beq.n 9446e │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ orr.w r3, r2, r7 │ │ │ │ orrs r3, r1 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ orrs r3, r1 │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r2, #0 │ │ │ │ - beq.n 93e6e │ │ │ │ + beq.n 94392 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ cmp r7, #0 │ │ │ │ - blt.n 93f52 │ │ │ │ + blt.n 94476 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r7, #1 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r7 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 93f5a │ │ │ │ + blt.n 9447e │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 93f62 │ │ │ │ + ble.n 94486 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ cmpne r7, r3 │ │ │ │ - bgt.n 93f62 │ │ │ │ + bgt.n 94486 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 94372 │ │ │ │ + bne.w 94896 │ │ │ │ mov.w r9, #1 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 941d4 │ │ │ │ + bne.w 946f8 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ vstr s15, [r2] │ │ │ │ cmp r3, r9 │ │ │ │ - bge.n 93f6a │ │ │ │ + bge.n 9448e │ │ │ │ cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ - beq.w 94368 │ │ │ │ + beq.w 9488c │ │ │ │ mvn.w r2, #14 │ │ │ │ movs r3, #15 │ │ │ │ str.w r2, [fp] │ │ │ │ - b.n 93e78 │ │ │ │ + b.n 9439c │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ mov r1, sl │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 93e5c │ │ │ │ + bne.n 94380 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 93e74 │ │ │ │ + b.n 94398 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 93e74 │ │ │ │ + b.n 94398 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 93e74 │ │ │ │ + b.n 94398 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 93e74 │ │ │ │ + b.n 94398 │ │ │ │ mvn.w r2, #10 │ │ │ │ movs r3, #11 │ │ │ │ - b.n 93e74 │ │ │ │ + b.n 94398 │ │ │ │ ldr.w sl, [fp] │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.w 94404 │ │ │ │ + bne.w 94928 │ │ │ │ cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ - beq.n 93e86 │ │ │ │ + beq.n 943aa │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbnz r3, 93f86 │ │ │ │ + cbnz r3, 944aa │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n 93e86 │ │ │ │ - ldr.w r0, [pc, #1196] @ 94434 │ │ │ │ + b.n 943aa │ │ │ │ + ldr.w r0, [pc, #1196] @ 94958 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ - ldr.w r0, [pc, #1188] @ 94438 │ │ │ │ + ldr.w r0, [pc, #1188] @ 9495c │ │ │ │ vmov.f32 s16, s0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ add r0, sp, #180 @ 0xb4 │ │ │ │ vdiv.f32 s15, s14, s0 │ │ │ │ vstr s0, [sp, #180] @ 0xb4 │ │ │ │ vstr s15, [sp, #176] @ 0xb0 │ │ │ │ blx 639fc │ │ │ │ vldr s0, [sp, #180] @ 0xb4 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 943fa │ │ │ │ + bmi.w 9491e │ │ │ │ vsqrt.f64 d6, d0 │ │ │ │ vcvt.f64.f32 d0, s16 │ │ │ │ vmov.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr.w r0, [pc, #1124] @ 9443c │ │ │ │ + ldr.w r0, [pc, #1124] @ 94960 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ vdiv.f64 d7, d6, d0 │ │ │ │ add r3, sp, #184 @ 0xb8 │ │ │ │ @@ -69675,30 +70123,30 @@ │ │ │ │ vdiv.f32 s15, s11, s14 │ │ │ │ vstr s14, [sp, #180] @ 0xb4 │ │ │ │ vstr s15, [sp, #176] @ 0xb0 │ │ │ │ blx 5792c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vstr s0, [sp, #156] @ 0x9c │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n 94020 │ │ │ │ + ble.n 94544 │ │ │ │ vldr s15, [sp, #180] @ 0xb4 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n 94034 │ │ │ │ + bmi.n 94558 │ │ │ │ vldr s15, [sp, #176] @ 0xb0 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ itt le │ │ │ │ addle r3, sp, #160 @ 0xa0 │ │ │ │ strle r3, [sp, #132] @ 0x84 │ │ │ │ - ble.n 94066 │ │ │ │ - ldr.w r2, [pc, #1032] @ 94440 │ │ │ │ + ble.n 9458a │ │ │ │ + ldr.w r2, [pc, #1032] @ 94964 │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ - ldr.w r0, [pc, #1028] @ 94444 │ │ │ │ + ldr.w r0, [pc, #1028] @ 94968 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ @@ -69709,15 +70157,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #156 @ 0x9c │ │ │ │ vstr s15, [sp, #172] @ 0xac │ │ │ │ blx 57dfc │ │ │ │ ldr.w r9, [sp, #60] @ 0x3c │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ ldr.w r8, [sp, #64] @ 0x40 │ │ │ │ - ldr r0, [pc, #980] @ (94448 ) │ │ │ │ + ldr r0, [pc, #980] @ (9496c ) │ │ │ │ ldr r7, [sp, #132] @ 0x84 │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #148 @ 0x94 │ │ │ │ @@ -69744,15 +70192,15 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ adds r7, #1 │ │ │ │ blx 5b2c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 94324 │ │ │ │ + bne.w 94848 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -69767,60 +70215,60 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ add r3, sp, #168 @ 0xa8 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ - ldr r0, [pc, #856] @ (9444c ) │ │ │ │ + ldr r0, [pc, #856] @ (94970 ) │ │ │ │ ldr r3, [r6, #0] │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ blx 61fc0 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 94268 │ │ │ │ + ble.w 9478c │ │ │ │ str.w r3, [fp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ - cbnz r3, 94128 │ │ │ │ + cbnz r3, 9464c │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.n 94154 │ │ │ │ + bne.n 94678 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ vcvt.f32.s32 s17, s17 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ vstr s17, [r2] │ │ │ │ - b.n 93e86 │ │ │ │ + b.n 943aa │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r1, [pc, #800] @ (94450 ) │ │ │ │ - ldr r0, [pc, #800] @ (94454 ) │ │ │ │ + ldr r1, [pc, #800] @ (94974 ) │ │ │ │ + ldr r0, [pc, #800] @ (94978 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r5, [sp, #8] │ │ │ │ blx 5c3a0 │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.n 94118 │ │ │ │ - ldr r4, [pc, #768] @ (94458 ) │ │ │ │ + beq.n 9463c │ │ │ │ + ldr r4, [pc, #768] @ (9497c ) │ │ │ │ add r6, sp, #172 @ 0xac │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ add r7, sp, #156 @ 0x9c │ │ │ │ - ldr r0, [pc, #764] @ (9445c ) │ │ │ │ + ldr r0, [pc, #764] @ (94980 ) │ │ │ │ add r4, pc │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ strd r5, r2, [sp, #8] │ │ │ │ @@ -69834,50 +70282,50 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr.w ip, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ add.w r5, ip, #1 │ │ │ │ str r5, [sp, #144] @ 0x90 │ │ │ │ - ldr r5, [pc, #716] @ (94460 ) │ │ │ │ + ldr r5, [pc, #716] @ (94984 ) │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5d9c8 │ │ │ │ ldrd r3, r2, [sp, #88] @ 0x58 │ │ │ │ orrs r3, r2 │ │ │ │ - beq.n 94118 │ │ │ │ + beq.n 9463c │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 94118 │ │ │ │ + bne.n 9463c │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ ldr r5, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ - ldr r0, [pc, #672] @ (94464 ) │ │ │ │ + ldr r0, [pc, #672] @ (94988 ) │ │ │ │ ldr r2, [r5, #0] │ │ │ │ str r2, [sp, #184] @ 0xb8 │ │ │ │ add r0, pc │ │ │ │ mov r2, r4 │ │ │ │ blx 66adc │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ str r3, [r5, #0] │ │ │ │ - b.n 94118 │ │ │ │ - ldr r3, [pc, #656] @ (94468 ) │ │ │ │ - ldr.w sl, [pc, #660] @ 9446c │ │ │ │ + b.n 9463c │ │ │ │ + ldr r3, [pc, #656] @ (9498c ) │ │ │ │ + ldr.w sl, [pc, #660] @ 94990 │ │ │ │ add r3, pc │ │ │ │ - ldr r1, [pc, #656] @ (94470 ) │ │ │ │ + ldr r1, [pc, #656] @ (94994 ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r3, [pc, #656] @ (94474 ) │ │ │ │ + ldr r3, [pc, #656] @ (94998 ) │ │ │ │ add sl, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ @@ -69896,52 +70344,52 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r2, r5 │ │ │ │ strd r5, r1, [sp] │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - ldr r0, [pc, #596] @ (94478 ) │ │ │ │ + ldr r0, [pc, #596] @ (9499c ) │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov.w r9, r3, lsl #1 │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #168 @ 0xa8 │ │ │ │ str r7, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r3, sl │ │ │ │ blx 61fc0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ vldr s15, [r2] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ vcvt.s32.f32 s17, s15 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 94396 │ │ │ │ + bne.w 948ba │ │ │ │ vmov r2, s17 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ vmov s17, r3 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 94376 │ │ │ │ + beq.w 9489a │ │ │ │ vcvt.f32.s32 s15, s17 │ │ │ │ - b.n 93f12 │ │ │ │ + b.n 94436 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 9410e │ │ │ │ + beq.w 94632 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9410e │ │ │ │ + bne.w 94632 │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.w 943ce │ │ │ │ + bne.w 948f2 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 942b6 │ │ │ │ + ble.n 947da │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov.w r9, #1 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ sub.w r8, r3, #4 │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r4 │ │ │ │ @@ -69949,15 +70397,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ add.w r9, r9, #1 │ │ │ │ blx r4 │ │ │ │ str.w r0, [r5, #4]! │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ adds r7, #8 │ │ │ │ cmp r2, r9 │ │ │ │ - bge.n 9429e │ │ │ │ + bge.n 947c2 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ mov r4, r8 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -69982,36 +70430,36 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r3, r5 │ │ │ │ blx 638a0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ - cbnz r3, 94316 │ │ │ │ + cbnz r3, 9483a │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ vstr s17, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ subs r3, r3, r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ vmov r2, s17 │ │ │ │ cmp r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ vmov s17, r2 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ adds r3, #14 │ │ │ │ - bne.w 9410e │ │ │ │ + bne.w 94632 │ │ │ │ mvn.w r3, #14 │ │ │ │ - b.n 9410a │ │ │ │ + b.n 9462e │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ - ldr r0, [pc, #336] @ (9447c ) │ │ │ │ + ldr r0, [pc, #336] @ (949a0 ) │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ @@ -70029,35 +70477,35 @@ │ │ │ │ ldrd r2, r1, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ subs r3, r3, r7 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ blx 5d088 │ │ │ │ - b.n 940c6 │ │ │ │ + b.n 945ea │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 93e86 │ │ │ │ + beq.w 943aa │ │ │ │ negs r3, r3 │ │ │ │ - b.n 93e78 │ │ │ │ + b.n 9439c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ vmov r2, s17 │ │ │ │ vstr s17, [sp, #144] @ 0x90 │ │ │ │ mul.w r3, r3, r3 │ │ │ │ asrs r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 93f12 │ │ │ │ + b.n 94436 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r0, sl │ │ │ │ strd sl, r5, [sp] │ │ │ │ - ldr r1, [pc, #224] @ (94480 ) │ │ │ │ + ldr r1, [pc, #224] @ (949a4 ) │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ mov r3, r5 │ │ │ │ blx 5fe70 │ │ │ │ @@ -70068,116 +70516,116 @@ │ │ │ │ cmp r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ cmp r7, r2 │ │ │ │ it lt │ │ │ │ movlt r7, r2 │ │ │ │ vmov s17, r7 │ │ │ │ - b.n 9425a │ │ │ │ + b.n 9477e │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ strd r5, r3, [sp, #16] │ │ │ │ - ldr r2, [pc, #172] @ (94484 ) │ │ │ │ + ldr r2, [pc, #172] @ (949a8 ) │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - ldr r3, [pc, #168] @ (94488 ) │ │ │ │ + ldr r3, [pc, #168] @ (949ac ) │ │ │ │ mov r1, r2 │ │ │ │ - ldr r0, [pc, #168] @ (9448c ) │ │ │ │ + ldr r0, [pc, #168] @ (949b0 ) │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #156 @ 0x9c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #172 @ 0xac │ │ │ │ blx 57dfc │ │ │ │ - b.n 94282 │ │ │ │ + b.n 947a6 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d6, d0 │ │ │ │ - b.n 93fce │ │ │ │ + b.n 944f2 │ │ │ │ rsb r3, sl, #0 │ │ │ │ - b.n 93e78 │ │ │ │ + b.n 9439c │ │ │ │ nop │ │ │ │ - movs r3, #92 @ 0x5c │ │ │ │ + subs r0, r7, #0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - negs r6, r1 │ │ │ │ + subs r5, #106 @ 0x6a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r4, #184 @ 0xb8 │ │ │ │ + adds r7, #196 @ 0xc4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r4, #94 @ 0x5e │ │ │ │ + adds r7, #106 @ 0x6a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r1, #96] @ 0x60 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adcs r2, r5 │ │ │ │ + subs r4, #134 @ 0x86 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - rors r4, r5 │ │ │ │ + subs r5, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r2, #130 @ 0x82 │ │ │ │ + adds r6, r3, #5 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r3, #206 @ 0xce │ │ │ │ + adds r6, #218 @ 0xda │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r3, #2 │ │ │ │ + adds r6, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, #224 @ 0xe0 │ │ │ │ + adds r5, #236 @ 0xec │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ands r6, r2 │ │ │ │ + subs r3, #66 @ 0x42 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - pop {r1, r3, r4} │ │ │ │ + @ instruction: 0xb6ce │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ands r6, r2 │ │ │ │ + subs r3, #50 @ 0x32 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, #20 │ │ │ │ + adds r5, #40 @ 0x28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r1, #128 @ 0x80 │ │ │ │ + adds r4, #140 @ 0x8c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r1, #224 @ 0xe0 │ │ │ │ + adds r4, #244 @ 0xf4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r1, #84 @ 0x54 │ │ │ │ + adds r4, #104 @ 0x68 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - revsh r6, r7 │ │ │ │ + push {r1, r4, r5, r7, lr} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 94bfc │ │ │ │ + udf #218 @ 0xda │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r6, [r0, #10] │ │ │ │ + ldrb r6, [r4, #16] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r6, #154 @ 0x9a │ │ │ │ + subs r1, #182 @ 0xb6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r7, #226 @ 0xe2 │ │ │ │ + adds r2, #210 @ 0xd2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r4, [r6, #6] │ │ │ │ + ldrb r4, [r2, #15] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r7, #234 @ 0xea │ │ │ │ + adds r2, #226 @ 0xe2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - rev16 r2, r6 │ │ │ │ + push {r1, r2, r5, lr} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r0, #78 @ 0x4e │ │ │ │ + adds r3, #90 @ 0x5a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r6, #84 @ 0x54 │ │ │ │ + adds r1, #68 @ 0x44 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r4, #172 @ 0xac │ │ │ │ + adds r7, #200 @ 0xc8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xb882 │ │ │ │ + cbz r6, 949f8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r6, #27] │ │ │ │ + ldrb r6, [r2, #7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r4, #120 @ 0x78 │ │ │ │ + adds r7, #148 @ 0x94 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -00094490 : │ │ │ │ +000949b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d14} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3456] @ 0xd80 │ │ │ │ - ldr r5, [pc, #908] @ (94834 ) │ │ │ │ + ldr r5, [pc, #908] @ (94d58 ) │ │ │ │ sub.w sp, sp, #548 @ 0x224 │ │ │ │ - ldr r4, [pc, #908] @ (94838 ) │ │ │ │ + ldr r4, [pc, #908] @ (94d5c ) │ │ │ │ mov r9, r2 │ │ │ │ add r5, pc │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [sp, #676] @ 0x2a4 │ │ │ │ ldr r1, [sp, #684] @ 0x2ac │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ @@ -70227,15 +70675,15 @@ │ │ │ │ str r2, [sp, #268] @ 0x10c │ │ │ │ ldr r2, [sp, #704] @ 0x2c0 │ │ │ │ str r2, [sp, #272] @ 0x110 │ │ │ │ ldr r2, [sp, #708] @ 0x2c4 │ │ │ │ str r2, [sp, #276] @ 0x114 │ │ │ │ ldr r2, [sp, #712] @ 0x2c8 │ │ │ │ str r2, [sp, #280] @ 0x118 │ │ │ │ - ldr r4, [pc, #788] @ (9483c ) │ │ │ │ + ldr r4, [pc, #788] @ (94d60 ) │ │ │ │ ldr r2, [sp, #716] @ 0x2cc │ │ │ │ str r2, [sp, #284] @ 0x11c │ │ │ │ add r4, pc │ │ │ │ ldr r2, [sp, #720] @ 0x2d0 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #288] @ 0x120 │ │ │ │ ldr r2, [sp, #724] @ 0x2d4 │ │ │ │ @@ -70255,118 +70703,118 @@ │ │ │ │ str r3, [sp, #256] @ 0x100 │ │ │ │ blx 57998 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #260] @ 0x104 │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #724] @ (94840 ) │ │ │ │ + ldr r1, [pc, #724] @ (94d64 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #228] @ 0xe4 │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ str r0, [sp, #248] @ 0xf8 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 945ce │ │ │ │ + blt.n 94af2 │ │ │ │ ldr r2, [sp, #304] @ 0x130 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ cmp r1, r4 │ │ │ │ ite ge │ │ │ │ movge r3, #0 │ │ │ │ movlt r3, #1 │ │ │ │ orrs.w r3, r3, r4, lsr #31 │ │ │ │ itt ne │ │ │ │ mvnne.w r2, #6 │ │ │ │ movne r3, #7 │ │ │ │ - beq.n 945d6 │ │ │ │ + beq.n 94afa │ │ │ │ str.w r2, [fp] │ │ │ │ - ldr r0, [pc, #676] @ (94844 ) │ │ │ │ + ldr r0, [pc, #676] @ (94d68 ) │ │ │ │ add r1, sp, #464 @ 0x1d0 │ │ │ │ str r3, [sp, #464] @ 0x1d0 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #668] @ (94848 ) │ │ │ │ - ldr r3, [pc, #648] @ (94838 ) │ │ │ │ + ldr r2, [pc, #668] @ (94d6c ) │ │ │ │ + ldr r3, [pc, #648] @ (94d5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #540] @ 0x21c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 964a6 │ │ │ │ + bne.w 969ca │ │ │ │ movs r0, #0 │ │ │ │ add.w sp, sp, #548 @ 0x224 │ │ │ │ vpop {d8-d14} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n 9459a │ │ │ │ + b.n 94abe │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r1, r3 │ │ │ │ ite ge │ │ │ │ movge r2, #0 │ │ │ │ movlt r2, #1 │ │ │ │ orrs.w r2, r2, r3, lsr #31 │ │ │ │ - beq.n 945f0 │ │ │ │ + beq.n 94b14 │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ - b.n 9459a │ │ │ │ + b.n 94abe │ │ │ │ cmp r4, r3 │ │ │ │ - blt.n 945e8 │ │ │ │ + blt.n 94b0c │ │ │ │ subs r0, r1, r4 │ │ │ │ cmp r3, r0 │ │ │ │ - bgt.n 945e8 │ │ │ │ + bgt.n 94b0c │ │ │ │ subs r1, r1, r3 │ │ │ │ cmp r3, r1 │ │ │ │ - bgt.n 945e8 │ │ │ │ + bgt.n 94b0c │ │ │ │ ldr r2, [sp, #312] @ 0x138 │ │ │ │ - cbz r2, 94614 │ │ │ │ + cbz r2, 94b38 │ │ │ │ ldr r2, [sp, #380] @ 0x17c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r4, r2 │ │ │ │ - ble.n 94614 │ │ │ │ + ble.n 94b38 │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ - b.n 9459a │ │ │ │ + b.n 94abe │ │ │ │ ldr r2, [sp, #256] @ 0x100 │ │ │ │ - cbz r2, 94628 │ │ │ │ + cbz r2, 94b4c │ │ │ │ ldr r2, [sp, #372] @ 0x174 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r0, r2 │ │ │ │ - ble.n 94628 │ │ │ │ + ble.n 94b4c │ │ │ │ mvn.w r2, #13 │ │ │ │ movs r3, #14 │ │ │ │ - b.n 9459a │ │ │ │ + b.n 94abe │ │ │ │ ldr r2, [sp, #260] @ 0x104 │ │ │ │ - cbz r2, 9463c │ │ │ │ + cbz r2, 94b60 │ │ │ │ ldr r2, [sp, #376] @ 0x178 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - ble.n 9463c │ │ │ │ + ble.n 94b60 │ │ │ │ mvn.w r2, #15 │ │ │ │ movs r3, #16 │ │ │ │ - b.n 9459a │ │ │ │ + b.n 94abe │ │ │ │ ldr r2, [sp, #228] @ 0xe4 │ │ │ │ - cbz r2, 94650 │ │ │ │ + cbz r2, 94b74 │ │ │ │ ldr r2, [sp, #348] @ 0x15c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r1, r2 │ │ │ │ - ble.n 94650 │ │ │ │ + ble.n 94b74 │ │ │ │ mvn.w r2, #17 │ │ │ │ movs r3, #18 │ │ │ │ - b.n 9459a │ │ │ │ + b.n 94abe │ │ │ │ ldr.w r2, [fp] │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 964a0 │ │ │ │ + bne.w 969c4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 96410 │ │ │ │ + beq.w 96934 │ │ │ │ adds r1, r3, #1 │ │ │ │ str r1, [sp, #316] @ 0x13c │ │ │ │ adds r1, r3, r1 │ │ │ │ str r1, [sp, #320] @ 0x140 │ │ │ │ adds r1, r3, r1 │ │ │ │ str r1, [sp, #324] @ 0x144 │ │ │ │ adds r1, r3, r1 │ │ │ │ @@ -70388,38 +70836,38 @@ │ │ │ │ cmpne r2, r3 │ │ │ │ itt lt │ │ │ │ mvnlt.w r2, #27 │ │ │ │ movlt r3, #28 │ │ │ │ vstr s15, [r1] │ │ │ │ it lt │ │ │ │ strlt.w r2, [fp] │ │ │ │ - blt.w 9459e │ │ │ │ + blt.w 94ac2 │ │ │ │ cmp.w sl, #4294967295 @ 0xffffffff │ │ │ │ - beq.w 945aa │ │ │ │ - ldr r0, [pc, #408] @ (9484c ) │ │ │ │ + beq.w 94ace │ │ │ │ + ldr r0, [pc, #408] @ (94d70 ) │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s16, s0 │ │ │ │ - ldr r0, [pc, #400] @ (94850 ) │ │ │ │ + ldr r0, [pc, #400] @ (94d74 ) │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vcvt.f64.f32 d7, s16 │ │ │ │ - ldr r1, [pc, #392] @ (94854 ) │ │ │ │ + ldr r1, [pc, #392] @ (94d78 ) │ │ │ │ add r0, sp, #528 @ 0x210 │ │ │ │ vmov.f32 s17, s0 │ │ │ │ add r1, pc │ │ │ │ vstr d7, [sp, #528] @ 0x210 │ │ │ │ blx 63fb4 │ │ │ │ vcvt.f32.f64 s15, d0 │ │ │ │ - vldr s14, [pc, #328] @ 9482c │ │ │ │ + vldr s14, [pc, #328] @ 94d50 │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s15, s14 │ │ │ │ - bge.n 94706 │ │ │ │ + bge.n 94c2a │ │ │ │ vmov.f32 s14, #36 @ 0x41200000 10.0 │ │ │ │ vcmp.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ls │ │ │ │ vmovls.f32 s15, s14 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ movs r2, #6 │ │ │ │ @@ -70459,117 +70907,117 @@ │ │ │ │ str r3, [sp, #368] @ 0x170 │ │ │ │ ldr r3, [sp, #420] @ 0x1a4 │ │ │ │ it ge │ │ │ │ vmovge.f32 s20, s15 │ │ │ │ cmp r1, #0 │ │ │ │ sub.w r3, r3, r8 │ │ │ │ str r3, [sp, #388] @ 0x184 │ │ │ │ - ble.w 945aa │ │ │ │ + ble.w 94ace │ │ │ │ lsls r3, r1, #2 │ │ │ │ - vldr s13, [pc, #176] @ 94830 │ │ │ │ + vldr s13, [pc, #176] @ 94d54 │ │ │ │ adds r0, r3, r2 │ │ │ │ movs r5, #0 │ │ │ │ str r2, [sp, #444] @ 0x1bc │ │ │ │ vldmia r2!, {s15} │ │ │ │ vcmpe.f32 s15, s20 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it mi │ │ │ │ strmi.w r5, [r2, #-4] │ │ │ │ - bmi.n 947ae │ │ │ │ + bmi.n 94cd2 │ │ │ │ vsub.f32 s14, s13, s20 │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it gt │ │ │ │ vstrgt s13, [r2, #-4] │ │ │ │ cmp r0, r2 │ │ │ │ - bne.n 94788 │ │ │ │ + bne.n 94cac │ │ │ │ cmp r1, #1 │ │ │ │ - beq.w 96474 │ │ │ │ + beq.w 96998 │ │ │ │ subs r2, r3, #4 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ - vldr s13, [pc, #112] @ 94830 │ │ │ │ + vldr s13, [pc, #112] @ 94d54 │ │ │ │ movs r0, #0 │ │ │ │ add r2, r3 │ │ │ │ mov r5, r3 │ │ │ │ vldmia r3!, {s15} │ │ │ │ vcmpe.f32 s15, s20 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it mi │ │ │ │ strmi.w r0, [r3, #-4] │ │ │ │ - bmi.n 947ec │ │ │ │ + bmi.n 94d10 │ │ │ │ vsub.f32 s14, s13, s20 │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it gt │ │ │ │ vstrgt s13, [r3, #-4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n 947c6 │ │ │ │ + bne.n 94cea │ │ │ │ mov r3, r1 │ │ │ │ - b.n 947fa │ │ │ │ + b.n 94d1e │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w 96474 │ │ │ │ + beq.w 96998 │ │ │ │ vldmdb r2!, {s15} │ │ │ │ mov r0, r3 │ │ │ │ subs r3, #1 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 947f4 │ │ │ │ + beq.n 94d18 │ │ │ │ cmp r3, #1 │ │ │ │ strd r3, r0, [sp, #96] @ 0x60 │ │ │ │ itt eq │ │ │ │ moveq r3, #2 │ │ │ │ streq r3, [sp, #100] @ 0x64 │ │ │ │ - beq.n 9486e │ │ │ │ + beq.n 94d92 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ add.w r3, r0, #1073741824 @ 0x40000000 │ │ │ │ subs r3, #2 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ - b.n 9485e │ │ │ │ + b.n 94d82 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ cmn r0, r1 │ │ │ │ lsrs r3, r3, #31 │ │ │ │ subs r7, #201 @ 0xc9 │ │ │ │ - adds r2, r4, #1 │ │ │ │ + asrs r6, r7, #28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #72 @ 0x48 │ │ │ │ + adds r6, #100 @ 0x64 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r7, #162 @ 0xa2 │ │ │ │ + subs r2, #182 @ 0xb6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, #212 @ 0xd4 │ │ │ │ + adds r5, #240 @ 0xf0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, r4, r5 │ │ │ │ + asrs r6, r7, #24 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r1, #28 │ │ │ │ + adds r4, #48 @ 0x30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r0, #156 @ 0x9c │ │ │ │ + adds r3, #168 @ 0xa8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r2, [r2, #16] │ │ │ │ + strb r6, [r5, #27] │ │ │ │ lsls r7, r3, #1 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #1 │ │ │ │ - beq.n 9486c │ │ │ │ + beq.n 94d90 │ │ │ │ vldmdb r3!, {s15} │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 94858 │ │ │ │ + bne.n 94d7c │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ - ldr r3, [pc, #808] @ (94b98 ) │ │ │ │ + ldr r3, [pc, #808] @ (950bc ) │ │ │ │ vmov.f32 s27, s20 │ │ │ │ - ldr r2, [pc, #804] @ (94b9c ) │ │ │ │ + ldr r2, [pc, #804] @ (950c0 ) │ │ │ │ add r3, pc │ │ │ │ - vldr s23, [pc, #788] @ 94b90 │ │ │ │ + vldr s23, [pc, #788] @ 950b4 │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #432] @ 0x1b0 │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ add r2, pc │ │ │ │ - vldr s26, [pc, #780] @ 94b94 │ │ │ │ + vldr s26, [pc, #780] @ 950b8 │ │ │ │ subs r3, #4 │ │ │ │ str r3, [sp, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ str r2, [sp, #424] @ 0x1a8 │ │ │ │ subs r3, #4 │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ @@ -70626,15 +71074,15 @@ │ │ │ │ vneg.f32 s0, s0 │ │ │ │ vstr s0, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [sp, #464] @ 0x1d0 │ │ │ │ - blt.w 96240 │ │ │ │ + blt.w 96764 │ │ │ │ ldr r6, [sp, #268] @ 0x10c │ │ │ │ subs r2, r5, #4 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ add r6, r2 │ │ │ │ str r6, [sp, #32] │ │ │ │ ldr r6, [sp, #264] @ 0x108 │ │ │ │ @@ -70748,15 +71196,15 @@ │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ blx 637bc │ │ │ │ vnmul.f64 d8, d8, d0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ vcvt.f32.f64 s16, d8 │ │ │ │ vstmia r5!, {s16} │ │ │ │ - bne.w 94972 │ │ │ │ + bne.w 94e96 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ ldr r5, [sp, #120] @ 0x78 │ │ │ │ adds r4, r3, r5 │ │ │ │ str r4, [sp, #308] @ 0x134 │ │ │ │ vldr s0, [r4] │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ blx 637bc │ │ │ │ @@ -70772,42 +71220,42 @@ │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ ldr r2, [sp, #204] @ 0xcc │ │ │ │ add r3, r5 │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ vstr s0, [r3] │ │ │ │ ldr r3, [sp, #352] @ 0x160 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w 962c0 │ │ │ │ + blt.w 967e4 │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ add r3, r2 │ │ │ │ str r2, [sp, #464] @ 0x1d0 │ │ │ │ subs r3, r3, r1 │ │ │ │ str r3, [sp, #204] @ 0xcc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add.w r8, r1, #1 │ │ │ │ cmp r8, r2 │ │ │ │ vldr s14, [r3] │ │ │ │ - bgt.w 9624a │ │ │ │ + bgt.w 9676e │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ vmov.f32 s13, s14 │ │ │ │ add.w r3, r2, r1, lsl #2 │ │ │ │ add r2, r5 │ │ │ │ vldmia r3!, {s15} │ │ │ │ vcmp.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmp.f32 s15, s13 │ │ │ │ it gt │ │ │ │ vmovgt.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it mi │ │ │ │ vmovmi.f32 s13, s15 │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n 94b3c │ │ │ │ + bne.n 95060 │ │ │ │ vsub.f32 s25, s23, s27 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #220] @ 0xdc │ │ │ │ subs r2, r3, #4 │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ add r1, r2 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ @@ -70818,23 +71266,23 @@ │ │ │ │ ldr r1, [sp, #224] @ 0xe0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ add r2, r1 │ │ │ │ str r2, [sp, #212] @ 0xd4 │ │ │ │ ldr r2, [sp, #196] @ 0xc4 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #200] @ 0xc8 │ │ │ │ - bpl.w 95ddc │ │ │ │ - b.n 94ba0 │ │ │ │ + bpl.w 96300 │ │ │ │ + b.n 950c4 │ │ │ │ lsrs r3, r3, #31 │ │ │ │ subs r7, #201 @ 0xc9 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #9] │ │ │ │ + strb r2, [r1, #21] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r2, [r4, #9] │ │ │ │ + strb r6, [r7, #20] │ │ │ │ lsls r7, r3, #1 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ str r3, [sp, #496] @ 0x1f0 │ │ │ │ vstr s26, [sp, #492] @ 0x1ec │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mvn.w r2, #3221225472 @ 0xc0000000 │ │ │ │ ldr r3, [sp, #328] @ 0x148 │ │ │ │ @@ -70906,23 +71354,23 @@ │ │ │ │ vldr s14, [r0] │ │ │ │ vldr s17, [r1] │ │ │ │ vstr s15, [sp, #520] @ 0x208 │ │ │ │ vmla.f32 s0, s14, s14 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 96494 │ │ │ │ + bmi.w 969b8 │ │ │ │ vsqrt.f64 d9, d0 │ │ │ │ vmul.f32 s16, s16, s16 │ │ │ │ vmov.f32 s0, s16 │ │ │ │ vmla.f32 s0, s17, s17 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 96488 │ │ │ │ + bmi.w 969ac │ │ │ │ vsqrt.f64 d1, d0 │ │ │ │ vmov.f64 d0, d9 │ │ │ │ blx 64b74 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vmul.f32 s18, s27, s27 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ @@ -70944,15 +71392,15 @@ │ │ │ │ vcmpe.f32 s16, s18 │ │ │ │ ldr r1, [sp, #296] @ 0x128 │ │ │ │ add r1, r3 │ │ │ │ adds r3, r2, r3 │ │ │ │ str r1, [sp, #32] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ - bgt.w 95f78 │ │ │ │ + bgt.w 9649c │ │ │ │ vldr s14, [sp, #492] @ 0x1ec │ │ │ │ vldr s15, [sp, #496] @ 0x1f0 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r3, [sp, #0] │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -70985,15 +71433,15 @@ │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ add.w r9, r2, r3 │ │ │ │ ldr r2, [sp, #300] @ 0x12c │ │ │ │ add.w sl, r2, r3 │ │ │ │ - bmi.w 95f52 │ │ │ │ + bmi.w 96476 │ │ │ │ vldr s14, [sp, #496] @ 0x1f0 │ │ │ │ vldr s15, [sp, #492] @ 0x1ec │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #0] │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -71024,15 +71472,15 @@ │ │ │ │ vldr s15, [r3] │ │ │ │ vmul.f32 s14, s11, s15 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vmla.f32 s15, s12, s11 │ │ │ │ vnmls.f32 s14, s12, s13 │ │ │ │ vstr s14, [r6] │ │ │ │ vstr s15, [r4] │ │ │ │ - bge.n 94e28 │ │ │ │ + bge.n 9534c │ │ │ │ vldr s15, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ vldr s14, [r2] │ │ │ │ add r3, fp │ │ │ │ vldr s13, [r3] │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vmul.f32 s14, s14, s13 │ │ │ │ @@ -71071,15 +71519,15 @@ │ │ │ │ vstr s16, [sp, #516] @ 0x204 │ │ │ │ vmul.f32 s14, s11, s15 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vmla.f32 s15, s12, s11 │ │ │ │ vnmls.f32 s14, s12, s13 │ │ │ │ vstr s14, [r5] │ │ │ │ vstr s15, [r7] │ │ │ │ - bge.n 94eca │ │ │ │ + bge.n 953ee │ │ │ │ vldr s15, [r3] │ │ │ │ ldr r3, [sp, #224] @ 0xe0 │ │ │ │ vldr s14, [r2] │ │ │ │ add r3, fp │ │ │ │ vldr s13, [r3] │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vmul.f32 s14, s14, s13 │ │ │ │ @@ -71110,15 +71558,15 @@ │ │ │ │ vstr s17, [sp, #524] @ 0x20c │ │ │ │ vstr s15, [r3] │ │ │ │ itttt lt │ │ │ │ addlt r3, sp, #456 @ 0x1c8 │ │ │ │ strlt r3, [sp, #88] @ 0x58 │ │ │ │ addlt r3, sp, #448 @ 0x1c0 │ │ │ │ strlt r3, [sp, #84] @ 0x54 │ │ │ │ - blt.w 957a6 │ │ │ │ + blt.w 95cca │ │ │ │ ldr r3, [sp, #316] @ 0x13c │ │ │ │ vmov.f32 s28, s25 │ │ │ │ ldr r1, [sp, #336] @ 0x150 │ │ │ │ add r3, r8 │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ add.w r3, r3, #1073741824 @ 0x40000000 │ │ │ │ subs r3, #2 │ │ │ │ @@ -71194,15 +71642,15 @@ │ │ │ │ add r3, sp, #492 @ 0x1ec │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ add r3, sp, #520 @ 0x208 │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b.n 95118 │ │ │ │ + b.n 9563c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ vldr s13, [r7, #4] │ │ │ │ vldr s14, [r1] │ │ │ │ vldr s15, [r3] │ │ │ │ vmul.f32 s14, s14, s13 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ @@ -71276,15 +71724,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ str r2, [sp, #32] │ │ │ │ vstr s17, [sp, #524] @ 0x20c │ │ │ │ vstr s15, [sl] │ │ │ │ ldr r3, [sp, #464] @ 0x1d0 │ │ │ │ cmp r3, r0 │ │ │ │ - blt.w 957a2 │ │ │ │ + blt.w 95cc6 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrd r1, r0, [sp, #84] @ 0x54 │ │ │ │ vldr s0, [r3, #-4] │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ blx 5746c │ │ │ │ vldr s10, [fp, #-4] │ │ │ │ vldr s2, [r7, #-4] │ │ │ │ @@ -71320,22 +71768,22 @@ │ │ │ │ vstr s11, [sp, #480] @ 0x1e0 │ │ │ │ vmla.f32 s0, s24, s24 │ │ │ │ vcvt.f32.f64 s12, d6 │ │ │ │ vstr s12, [sp, #484] @ 0x1e4 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 96458 │ │ │ │ + bmi.w 9697c │ │ │ │ vsqrt.f64 d12, d0 │ │ │ │ vmul.f32 s14, s14, s14 │ │ │ │ vmla.f32 s14, s12, s12 │ │ │ │ vcvt.f64.f32 d7, s14 │ │ │ │ vcmp.f64 d7, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 96448 │ │ │ │ + bmi.w 9696c │ │ │ │ vsqrt.f64 d1, d7 │ │ │ │ vmov.f64 d0, d12 │ │ │ │ blx 64b74 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vmul.f32 s22, s22, s22 │ │ │ │ vmul.f32 s19, s19, s19 │ │ │ │ @@ -71372,21 +71820,21 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ ite ge │ │ │ │ movge r1, #1 │ │ │ │ movlt r1, #0 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ - beq.w 956e0 │ │ │ │ + beq.w 95c04 │ │ │ │ eor.w r1, r2, #1 │ │ │ │ tst r3, r1 │ │ │ │ - bne.w 956f2 │ │ │ │ + bne.w 95c16 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ tst r2, r3 │ │ │ │ - bne.w 95778 │ │ │ │ + bne.w 95c9c │ │ │ │ vldr s14, [sp, #492] @ 0x1ec │ │ │ │ vldr s15, [sp, #496] @ 0x1f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str.w r9, [sp] │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ittte ls │ │ │ │ @@ -71407,23 +71855,23 @@ │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ subs r3, r6, #4 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ vneg.f32 s15, s15 │ │ │ │ ldrd r3, r2, [sp, #64] @ 0x40 │ │ │ │ vstr s15, [r9] │ │ │ │ orrs r3, r2 │ │ │ │ - beq.w 956ce │ │ │ │ + beq.w 95bf2 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ tst r2, r3 │ │ │ │ - bne.w 9572c │ │ │ │ + bne.w 95c50 │ │ │ │ eor.w r3, r2, #1 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ tst r2, r3 │ │ │ │ - bne.w 95752 │ │ │ │ + bne.w 95c76 │ │ │ │ vldr s14, [sp, #496] @ 0x1f0 │ │ │ │ vldr s15, [sp, #492] @ 0x1ec │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -71554,22 +72002,22 @@ │ │ │ │ vmla.f32 s0, s13, s13 │ │ │ │ vstr s13, [sp, #484] @ 0x1e4 │ │ │ │ vcvt.f32.f64 s14, d7 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vstr s14, [sp, #476] @ 0x1dc │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9642c │ │ │ │ + bmi.w 96950 │ │ │ │ vsqrt.f64 d12, d0 │ │ │ │ vmul.f32 s6, s6, s6 │ │ │ │ vmla.f32 s6, s14, s14 │ │ │ │ vcvt.f64.f32 d3, s6 │ │ │ │ vcmp.f64 d3, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9641c │ │ │ │ + bmi.w 96940 │ │ │ │ vsqrt.f64 d1, d3 │ │ │ │ vmov.f64 d0, d12 │ │ │ │ blx 64b74 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vmul.f32 s19, s19, s19 │ │ │ │ vmul.f32 s21, s21, s21 │ │ │ │ @@ -71604,21 +72052,21 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ ite ge │ │ │ │ movge r1, #1 │ │ │ │ movlt r1, #0 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ - beq.w 956bc │ │ │ │ + beq.w 95be0 │ │ │ │ eor.w r1, r2, #1 │ │ │ │ tst r3, r1 │ │ │ │ - bne.w 95704 │ │ │ │ + bne.w 95c28 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ tst r2, r3 │ │ │ │ - bne.w 95766 │ │ │ │ + bne.w 95c8a │ │ │ │ vldr s14, [sp, #492] @ 0x1ec │ │ │ │ vldr s15, [sp, #496] @ 0x1f0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #0] │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -71629,30 +72077,30 @@ │ │ │ │ movhi r1, r5 │ │ │ │ itt hi │ │ │ │ ldrhi r2, [sp, #124] @ 0x7c │ │ │ │ movhi r0, r8 │ │ │ │ blx 62340 │ │ │ │ ldrd r3, r2, [sp, #64] @ 0x40 │ │ │ │ orrs r3, r2 │ │ │ │ - beq.n 956a6 │ │ │ │ + beq.n 95bca │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ tst r2, r3 │ │ │ │ - bne.w 95716 │ │ │ │ + bne.w 95c3a │ │ │ │ eor.w r3, r2, #1 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ tst r2, r3 │ │ │ │ - bne.w 9578c │ │ │ │ + bne.w 95cb0 │ │ │ │ vldr s14, [sp, #496] @ 0x1f0 │ │ │ │ vldr s15, [sp, #492] @ 0x1ec │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.w 95740 │ │ │ │ + bpl.w 95c64 │ │ │ │ add.w ip, fp, #4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, ip │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ mov r0, fp │ │ │ │ str.w ip, [sp, #64] @ 0x40 │ │ │ │ blx 62340 │ │ │ │ @@ -71677,128 +72125,128 @@ │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vmla.f32 s15, s12, s11 │ │ │ │ vnmls.f32 s14, s12, s13 │ │ │ │ vstr s14, [r0, #4] │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ vstr s15, [r7] │ │ │ │ cmp r0, r3 │ │ │ │ - bgt.w 94ffa │ │ │ │ + bgt.w 9551e │ │ │ │ vldr s11, [fp] │ │ │ │ vldr s15, [r2] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vldr s13, [r4, #4] │ │ │ │ vmul.f32 s14, s15, s11 │ │ │ │ vldr s12, [r3] │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ mov r3, r1 │ │ │ │ vmla.f32 s15, s11, s12 │ │ │ │ vnmls.f32 s14, s12, s13 │ │ │ │ vstr s14, [r4, #4] │ │ │ │ vstr s15, [fp] │ │ │ │ - b.n 95060 │ │ │ │ + b.n 95584 │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ add r1, sp, #484 @ 0x1e4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, sp, #488 @ 0x1e8 │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ blx 6151c │ │ │ │ add.w ip, fp, #4 │ │ │ │ - b.n 95624 │ │ │ │ + b.n 95b48 │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, sp, #476 @ 0x1dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #480 @ 0x1e0 │ │ │ │ blx 6151c │ │ │ │ - b.n 955d4 │ │ │ │ + b.n 95af8 │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ add r1, sp, #484 @ 0x1e4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, sp, #488 @ 0x1e8 │ │ │ │ ldrd r2, r3, [sp, #76] @ 0x4c │ │ │ │ blx 6151c │ │ │ │ - b.n 9531e │ │ │ │ + b.n 95842 │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, sp, #476 @ 0x1dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, sp, #480 @ 0x1e0 │ │ │ │ blx 6151c │ │ │ │ - b.n 952b0 │ │ │ │ + b.n 957d4 │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ subs r1, r7, #4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, sp, #512 @ 0x200 │ │ │ │ blx 6151c │ │ │ │ - b.n 952b0 │ │ │ │ + b.n 957d4 │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, sp, #512 @ 0x200 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ blx 6151c │ │ │ │ - b.n 955d4 │ │ │ │ + b.n 95af8 │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ blx 6151c │ │ │ │ add.w ip, fp, #4 │ │ │ │ - b.n 95624 │ │ │ │ + b.n 95b48 │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ sub.w r1, r8, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, sp, #516 @ 0x204 │ │ │ │ ldrd r2, r3, [sp, #76] @ 0x4c │ │ │ │ blx 6151c │ │ │ │ - b.n 9531e │ │ │ │ + b.n 95842 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r0, sl │ │ │ │ blx 62340 │ │ │ │ add.w ip, fp, #4 │ │ │ │ - b.n 95624 │ │ │ │ + b.n 95b48 │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ sub.w r1, sl, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, sp, #524 @ 0x20c │ │ │ │ ldrd r2, r3, [sp, #76] @ 0x4c │ │ │ │ blx 6151c │ │ │ │ - b.n 9531e │ │ │ │ + b.n 95842 │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, sp, #516 @ 0x204 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ blx 6151c │ │ │ │ - b.n 955d4 │ │ │ │ + b.n 95af8 │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ sub.w r1, fp, #4 │ │ │ │ blx 6151c │ │ │ │ - b.n 952b0 │ │ │ │ + b.n 957d4 │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, sp, #524 @ 0x20c │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ blx 6151c │ │ │ │ add.w ip, fp, #4 │ │ │ │ - b.n 95624 │ │ │ │ + b.n 95b48 │ │ │ │ vmov.f32 s25, s28 │ │ │ │ ldr r4, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ ldrd r1, r0, [sp, #84] @ 0x54 │ │ │ │ add r3, r4 │ │ │ │ vldr s0, [r3] │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ @@ -71839,15 +72287,15 @@ │ │ │ │ vcvt.f32.f64 s12, d6 │ │ │ │ vcvt.f64.f32 d14, s28 │ │ │ │ vmla.f32 s14, s12, s12 │ │ │ │ vstr s12, [sp, #484] @ 0x1e4 │ │ │ │ vcvt.f64.f32 d7, s14 │ │ │ │ vcmp.f64 d7, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 96478 │ │ │ │ + bmi.w 9699c │ │ │ │ vsqrt.f64 d1, d7 │ │ │ │ vmov.f64 d0, d14 │ │ │ │ blx 64b74 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ subs r3, #8 │ │ │ │ @@ -71885,21 +72333,21 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ iteet ge │ │ │ │ movge r2, #1 │ │ │ │ movlt r2, #0 │ │ │ │ movlt r1, r3 │ │ │ │ orrge.w r1, r3, #1 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.w 95f66 │ │ │ │ + beq.w 9648a │ │ │ │ eor.w r1, r3, #1 │ │ │ │ tst r2, r1 │ │ │ │ - bne.w 960f6 │ │ │ │ + bne.w 9661a │ │ │ │ eor.w r2, r2, #1 │ │ │ │ tst r3, r2 │ │ │ │ - bne.w 961c8 │ │ │ │ + bne.w 966ec │ │ │ │ vldr s14, [sp, #496] @ 0x1f0 │ │ │ │ mov r3, r7 │ │ │ │ vldr s15, [sp, #492] @ 0x1ec │ │ │ │ str r6, [sp, #0] │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ittet mi │ │ │ │ @@ -71931,75 +72379,75 @@ │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vmla.f32 s15, s12, s11 │ │ │ │ vnmls.f32 s14, s12, s13 │ │ │ │ vstr s14, [r3] │ │ │ │ ldr r3, [sp, #312] @ 0x138 │ │ │ │ vstr s15, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 95d64 │ │ │ │ + beq.w 96288 │ │ │ │ ldrd r3, r2, [sp, #96] @ 0x60 │ │ │ │ subs r6, r2, r3 │ │ │ │ ldr r2, [sp, #248] @ 0xf8 │ │ │ │ adds r6, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 960ac │ │ │ │ + bne.w 965d0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ add r7, sp, #464 @ 0x1d0 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #148] @ 0x94 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #380] @ 0x17c │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #356] @ 0x164 │ │ │ │ - ldr.w r1, [pc, #2856] @ 964c0 │ │ │ │ - ldr.w r0, [pc, #2856] @ 964c4 │ │ │ │ + ldr.w r1, [pc, #2856] @ 969e4 │ │ │ │ + ldr.w r0, [pc, #2856] @ 969e8 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mul.w r3, r3, r2 │ │ │ │ ldr r2, [sp, #384] @ 0x180 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #464] @ 0x1d0 │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr.w r2, [pc, #2836] @ 964c8 │ │ │ │ + ldr.w r2, [pc, #2836] @ 969ec │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #304] @ 0x130 │ │ │ │ blx 6654c │ │ │ │ ldr r3, [sp, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 95d7e │ │ │ │ + bne.w 962a2 │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ - cbz r3, 95a04 │ │ │ │ + cbz r3, 95f28 │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #376] @ 0x178 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #344] @ 0x158 │ │ │ │ - ldr.w r1, [pc, #2792] @ 964cc │ │ │ │ + ldr.w r1, [pc, #2792] @ 969f0 │ │ │ │ add r3, r2 │ │ │ │ ldr r2, [sp, #368] @ 0x170 │ │ │ │ - ldr.w r0, [pc, #2788] @ 964d0 │ │ │ │ + ldr.w r0, [pc, #2788] @ 969f4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #464] @ 0x1d0 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr.w r2, [pc, #2780] @ 964d4 │ │ │ │ + ldr.w r2, [pc, #2780] @ 969f8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ mov r3, r7 │ │ │ │ blx 6654c │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ add.w r8, sp, #468 @ 0x1d4 │ │ │ │ - cbz r3, 95a66 │ │ │ │ + cbz r3, 95f8a │ │ │ │ ldr r2, [sp, #348] @ 0x15c │ │ │ │ mvn.w r1, #3221225472 @ 0xc0000000 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #244] @ 0xf4 │ │ │ │ str r6, [sp, #464] @ 0x1d0 │ │ │ │ @@ -72013,50 +72461,50 @@ │ │ │ │ add r2, r0 │ │ │ │ add r2, r1 │ │ │ │ ldr r1, [sp, #388] @ 0x184 │ │ │ │ add.w r2, r6, r2, lsl #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #360] @ 0x168 │ │ │ │ add r2, r0 │ │ │ │ - ldr.w r0, [pc, #2712] @ 964d8 │ │ │ │ + ldr.w r0, [pc, #2712] @ 969fc │ │ │ │ add.w r2, r1, r2, lsl #3 │ │ │ │ ldr r1, [sp, #216] @ 0xd8 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #252] @ 0xfc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ subs r2, r2, r1 │ │ │ │ - ldr.w r1, [pc, #2692] @ 964dc │ │ │ │ + ldr.w r1, [pc, #2692] @ 96a00 │ │ │ │ str r2, [sp, #468] @ 0x1d4 │ │ │ │ - ldr.w r2, [pc, #2692] @ 964e0 │ │ │ │ + ldr.w r2, [pc, #2692] @ 96a04 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ blx 6654c │ │ │ │ ldr r3, [sp, #208] @ 0xd0 │ │ │ │ vldr s15, [r3] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ vldr s14, [r3] │ │ │ │ vadd.f32 s15, s15, s14 │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w 95d5c │ │ │ │ + ble.w 96280 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r6, [sp, #200] @ 0xc8 │ │ │ │ vldr s15, [r3] │ │ │ │ vneg.f32 s15, s15 │ │ │ │ vstr s15, [r3] │ │ │ │ vldr s0, [r6] │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ vneg.f32 s16, s0 │ │ │ │ vstr s16, [r6] │ │ │ │ - cbz r3, 95ac4 │ │ │ │ + cbz r3, 95fe8 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 95d40 │ │ │ │ + bne.w 96264 │ │ │ │ ldr r3, [sp, #344] @ 0x158 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [sp, #432] @ 0x1b0 │ │ │ │ adds r2, r3, r2 │ │ │ │ ldr r3, [sp, #368] @ 0x170 │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ add.w r2, r3, r2, lsl #3 │ │ │ │ @@ -72101,47 +72549,47 @@ │ │ │ │ vstr s0, [r3] │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ vldr s14, [r5] │ │ │ │ vldr s15, [r3] │ │ │ │ vadd.f32 s15, s15, s14 │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 95f10 │ │ │ │ + bmi.w 96434 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ vldr s13, [r4] │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ vldr s14, [r3] │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ vldr s15, [r5] │ │ │ │ vadd.f32 s14, s14, s13 │ │ │ │ subs r4, r3, #0 │ │ │ │ it ne │ │ │ │ movne r4, #1 │ │ │ │ vcmpe.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w 95ce6 │ │ │ │ + ble.w 9620a │ │ │ │ vneg.f32 s15, s15 │ │ │ │ ldr r3, [sp, #256] @ 0x100 │ │ │ │ vstr s15, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 95ce6 │ │ │ │ + beq.w 9620a │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ ldr r2, [sp, #304] @ 0x130 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ subs r3, r3, r2 │ │ │ │ ldr r2, [sp, #248] @ 0xf8 │ │ │ │ str r3, [sp, #464] @ 0x1d0 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 961dc │ │ │ │ + bne.w 96700 │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ add r7, sp, #464 @ 0x1d0 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ mov r0, r7 │ │ │ │ - ldr.w r1, [pc, #2344] @ 964e4 │ │ │ │ + ldr.w r1, [pc, #2344] @ 96a08 │ │ │ │ and.w r4, r4, #1 │ │ │ │ add r1, pc │ │ │ │ mul.w r2, r2, r3 │ │ │ │ ldr r3, [sp, #364] @ 0x16c │ │ │ │ adds r2, #1 │ │ │ │ add.w r2, r3, r2, lsl #3 │ │ │ │ add.w r3, r1, #16 │ │ │ │ @@ -72152,197 +72600,197 @@ │ │ │ │ vldr s15, [r3] │ │ │ │ vadd.f32 s15, s15, s14 │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it pl │ │ │ │ movpl r4, #0 │ │ │ │ cmp r4, #0 │ │ │ │ - bne.w 96252 │ │ │ │ + bne.w 96776 │ │ │ │ ldrd r3, r2, [sp, #96] @ 0x60 │ │ │ │ cmp r3, r2 │ │ │ │ - bgt.n 95c38 │ │ │ │ + bgt.n 9615c │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ add.w r3, r3, #1073741824 @ 0x40000000 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ subs r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ add r2, r1 │ │ │ │ vldmia r3!, {s15} │ │ │ │ vcmpe.f32 s15, s27 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it mi │ │ │ │ vstrmi s26, [r3, #-4] │ │ │ │ - bmi.n 95c34 │ │ │ │ + bmi.n 96158 │ │ │ │ vcmpe.f32 s25, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it mi │ │ │ │ vstrmi s23, [r3, #-4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n 95c12 │ │ │ │ + bne.n 96136 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.n 95c78 │ │ │ │ + blt.n 9619c │ │ │ │ add.w r3, r2, #1073741824 @ 0x40000000 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ subs r3, #1 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ subs r2, #4 │ │ │ │ add r2, r1 │ │ │ │ vldmia r3!, {s15} │ │ │ │ vcmpe.f32 s15, s27 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it mi │ │ │ │ vstrmi s26, [r3, #-4] │ │ │ │ - bmi.n 95c74 │ │ │ │ + bmi.n 96198 │ │ │ │ vcmpe.f32 s25, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it mi │ │ │ │ vstrmi s23, [r3, #-4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n 95c52 │ │ │ │ + bne.n 96176 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ add r3, r2 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ - b.n 95c8a │ │ │ │ + b.n 961ae │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #1 │ │ │ │ - beq.w 95e2e │ │ │ │ + beq.w 96352 │ │ │ │ vldmdb r3!, {s15} │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 95c82 │ │ │ │ + beq.n 961a6 │ │ │ │ mov r3, r2 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ cmp r3, r2 │ │ │ │ - bgt.w 95f8c │ │ │ │ + bgt.w 964b0 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ - beq.w 96402 │ │ │ │ + beq.w 96926 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ add.w r3, r2, #1073741824 @ 0x40000000 │ │ │ │ subs r3, #1 │ │ │ │ add.w r3, r1, r3, lsl #2 │ │ │ │ - b.n 95cc4 │ │ │ │ + b.n 961e8 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #1 │ │ │ │ - beq.n 95cd2 │ │ │ │ + beq.n 961f6 │ │ │ │ vldmdb r3!, {s15} │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 95cbe │ │ │ │ + bne.n 961e2 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w 95e2e │ │ │ │ + beq.w 96352 │ │ │ │ lsls r3, r2, #2 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov r5, r3 │ │ │ │ - b.w 948dc │ │ │ │ + b.w 94e00 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ and.w r4, r4, #1 │ │ │ │ vldr s14, [r3] │ │ │ │ vadd.f32 s15, s15, s14 │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it pl │ │ │ │ movpl r4, #0 │ │ │ │ cmp r4, #0 │ │ │ │ - beq.w 95bfa │ │ │ │ + beq.w 9611e │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ add r7, sp, #464 @ 0x1d0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 96252 │ │ │ │ + beq.w 96776 │ │ │ │ ldr r3, [sp, #360] @ 0x168 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr r4, [sp, #216] @ 0xd8 │ │ │ │ - ldr.w r1, [pc, #1996] @ 964e8 │ │ │ │ + ldr.w r1, [pc, #1996] @ 96a0c │ │ │ │ mul.w r2, r2, r3 │ │ │ │ ldr r3, [sp, #388] @ 0x184 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ adds r2, #1 │ │ │ │ add.w r2, r3, r2, lsl #3 │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ subs r3, r3, r4 │ │ │ │ str r3, [sp, #464] @ 0x1d0 │ │ │ │ add.w r3, r1, #16 │ │ │ │ adds r1, #8 │ │ │ │ blx 574e4 │ │ │ │ - b.n 95bfa │ │ │ │ + b.n 9611e │ │ │ │ ldr r3, [sp, #344] @ 0x158 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mul.w r2, r2, r3 │ │ │ │ ldr r3, [sp, #368] @ 0x170 │ │ │ │ adds r2, #1 │ │ │ │ add.w r2, r3, r2, lsl #3 │ │ │ │ ldrd r1, r3, [sp, #424] @ 0x1a8 │ │ │ │ adds r1, #8 │ │ │ │ blx 574e4 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ vldr s16, [r3] │ │ │ │ - b.n 95ac4 │ │ │ │ + b.n 95fe8 │ │ │ │ ldr r3, [sp, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 9604c │ │ │ │ + beq.w 96570 │ │ │ │ ldrd r2, r3, [sp, #96] @ 0x60 │ │ │ │ add r7, sp, #464 @ 0x1d0 │ │ │ │ subs r6, r3, r2 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ adds r6, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 95f96 │ │ │ │ + bne.w 964ba │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ add.w r8, sp, #468 @ 0x1d4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #372] @ 0x174 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ - ldr.w r1, [pc, #1880] @ 964ec │ │ │ │ - ldr.w r0, [pc, #1880] @ 964f0 │ │ │ │ + ldr.w r1, [pc, #1880] @ 96a10 │ │ │ │ + ldr.w r0, [pc, #1880] @ 96a14 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #468] @ 0x1d4 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ ldr r2, [sp, #364] @ 0x16c │ │ │ │ add r0, pc │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ ldr r2, [sp, #304] @ 0x130 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str.w r8, [sp] │ │ │ │ subs r3, r3, r2 │ │ │ │ - ldr.w r2, [pc, #1844] @ 964f4 │ │ │ │ + ldr.w r2, [pc, #1844] @ 96a18 │ │ │ │ str r3, [sp, #464] @ 0x1d0 │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc │ │ │ │ blx 6654c │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 959cc │ │ │ │ + bne.w 95ef0 │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 95a0c │ │ │ │ - b.n 95a66 │ │ │ │ + bne.w 95f30 │ │ │ │ + b.n 95f8a │ │ │ │ vcmpe.f32 s27, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w 96108 │ │ │ │ + ble.w 9662c │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ str r3, [sp, #492] @ 0x1ec │ │ │ │ vstr s26, [sp, #496] @ 0x1f0 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mvn.w r2, #3221225472 @ 0xc0000000 │ │ │ │ ldr r3, [sp, #328] @ 0x148 │ │ │ │ ldr r0, [sp, #144] @ 0x90 │ │ │ │ @@ -72362,22 +72810,22 @@ │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ adds r7, r3, r5 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ blx 62340 │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ adds r4, r3, r5 │ │ │ │ - b.w 94be2 │ │ │ │ + b.w 95106 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldrd r4, r9, [sp, #392] @ 0x188 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrd sl, r8, [sp, #400] @ 0x190 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [sp, #464] @ 0x1d0 │ │ │ │ - ble.w 945aa │ │ │ │ + ble.w 94ace │ │ │ │ sub.w r3, r8, #8 │ │ │ │ ldr r6, [sp, #420] @ 0x1a4 │ │ │ │ ldr r7, [sp, #412] @ 0x19c │ │ │ │ mov ip, r1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ sub.w r3, sl, #8 │ │ │ │ ldr.w sl, [sp, #408] @ 0x198 │ │ │ │ @@ -72392,152 +72840,152 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ sub.w r3, r4, #8 │ │ │ │ str r3, [sp, #32] │ │ │ │ adds r5, r0, #1 │ │ │ │ vldmia sl!, {s13} │ │ │ │ cmp r5, r1 │ │ │ │ str r1, [sp, #468] @ 0x1d4 │ │ │ │ - bgt.n 95eea │ │ │ │ + bgt.n 9640e │ │ │ │ vmov.f32 s15, s13 │ │ │ │ adds r1, #1 │ │ │ │ mov r2, sl │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ vldmia r2!, {s14} │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it gt │ │ │ │ movgt r4, r3 │ │ │ │ add.w r3, r3, #1 │ │ │ │ it gt │ │ │ │ vmovgt.f32 s15, s14 │ │ │ │ cmp r1, r3 │ │ │ │ - bne.n 95e8e │ │ │ │ + bne.n 963b2 │ │ │ │ cmp r0, r4 │ │ │ │ - beq.n 95eea │ │ │ │ + beq.n 9640e │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ add.w r3, r3, r4, lsl #2 │ │ │ │ vstr s13, [r3] │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ vstr s15, [sl, #-4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9617c │ │ │ │ + bne.w 966a0 │ │ │ │ ldr r3, [sp, #312] @ 0x138 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 963e2 │ │ │ │ + bne.w 96906 │ │ │ │ ldr r3, [sp, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 963b6 │ │ │ │ + bne.w 968da │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 96366 │ │ │ │ + bne.w 9688a │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9638c │ │ │ │ + bne.w 968b0 │ │ │ │ ldr.w ip, [sp, #464] @ 0x1d0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ adds r6, #8 │ │ │ │ adds r7, #8 │ │ │ │ cmp r5, ip │ │ │ │ add r8, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add fp, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r9, r3 │ │ │ │ ldrd r3, r2, [sp, #28] │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bgt.w 945aa │ │ │ │ + bgt.w 94ace │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - b.n 95e76 │ │ │ │ + b.n 9639a │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ vldr s15, [r3] │ │ │ │ vneg.f32 s15, s15 │ │ │ │ vstr s15, [r3] │ │ │ │ ldr r3, [sp, #312] @ 0x138 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 95b66 │ │ │ │ + beq.w 9608a │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9627a │ │ │ │ + bne.w 9679e │ │ │ │ ldr r3, [sp, #356] @ 0x164 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ - ldr.w r1, [pc, #1476] @ 964f8 │ │ │ │ + ldr.w r1, [pc, #1476] @ 96a1c │ │ │ │ ldr r0, [sp, #304] @ 0x130 │ │ │ │ add r1, pc │ │ │ │ mul.w r2, r2, r3 │ │ │ │ ldr r3, [sp, #384] @ 0x180 │ │ │ │ adds r2, #1 │ │ │ │ add.w r2, r3, r2, lsl #3 │ │ │ │ add.w r3, r1, #16 │ │ │ │ adds r1, #8 │ │ │ │ blx 574e4 │ │ │ │ - b.n 95b66 │ │ │ │ + b.n 9608a │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, sp, #520 @ 0x208 │ │ │ │ ldrd r3, r2, [sp, #136] @ 0x88 │ │ │ │ blx 6151c │ │ │ │ - b.w 94dba │ │ │ │ + b.w 952de │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, sp, #484 @ 0x1e4 │ │ │ │ mov r3, r7 │ │ │ │ add r0, sp, #488 @ 0x1e8 │ │ │ │ blx 6151c │ │ │ │ - b.n 9591a │ │ │ │ + b.n 95e3e │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, sp, #512 @ 0x200 │ │ │ │ ldrd r3, r2, [sp, #148] @ 0x94 │ │ │ │ blx 6151c │ │ │ │ - b.w 94d44 │ │ │ │ + b.w 95268 │ │ │ │ cmp r2, #1 │ │ │ │ - bgt.w 95cae │ │ │ │ - b.w 948da │ │ │ │ + bgt.w 961d2 │ │ │ │ + b.w 94dfe │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ add.w r8, sp, #468 @ 0x1d4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #372] @ 0x174 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ - ldr.w r1, [pc, #1360] @ 964fc │ │ │ │ + ldr.w r1, [pc, #1360] @ 96a20 │ │ │ │ add r3, r2 │ │ │ │ ldr r2, [sp, #364] @ 0x16c │ │ │ │ - ldr.w r0, [pc, #1356] @ 96500 │ │ │ │ + ldr.w r0, [pc, #1356] @ 96a24 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #464] @ 0x1d0 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ ldr r2, [sp, #304] @ 0x130 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str.w r8, [sp] │ │ │ │ subs r3, r3, r2 │ │ │ │ - ldr.w r2, [pc, #1328] @ 96504 │ │ │ │ + ldr.w r2, [pc, #1328] @ 96a28 │ │ │ │ str r3, [sp, #468] @ 0x1d4 │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc │ │ │ │ blx 6654c │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 96066 │ │ │ │ + bne.n 9658a │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 95a66 │ │ │ │ + beq.w 95f8a │ │ │ │ ldr r2, [sp, #348] @ 0x15c │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #360] @ 0x168 │ │ │ │ ldr r1, [sp, #388] @ 0x184 │ │ │ │ str r6, [sp, #468] @ 0x1d4 │ │ │ │ @@ -72551,108 +72999,108 @@ │ │ │ │ mvn.w r1, #3221225472 @ 0xc0000000 │ │ │ │ add r2, r0 │ │ │ │ add r2, r1 │ │ │ │ add.w r2, r6, r2, lsl #2 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ add r2, r0 │ │ │ │ - ldr.w r0, [pc, #1252] @ 96508 │ │ │ │ + ldr.w r0, [pc, #1252] @ 96a2c │ │ │ │ add r2, r1 │ │ │ │ ldr r1, [sp, #216] @ 0xd8 │ │ │ │ add r0, pc │ │ │ │ add.w r2, r6, r2, lsl #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #252] @ 0xfc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ subs r2, r2, r1 │ │ │ │ - ldr.w r1, [pc, #1232] @ 9650c │ │ │ │ + ldr.w r1, [pc, #1232] @ 96a30 │ │ │ │ str r2, [sp, #464] @ 0x1d0 │ │ │ │ - ldr.w r2, [pc, #1232] @ 96510 │ │ │ │ + ldr.w r2, [pc, #1232] @ 96a34 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ blx 6654c │ │ │ │ - b.n 95a66 │ │ │ │ + b.n 95f8a │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 96220 │ │ │ │ + beq.w 96744 │ │ │ │ ldrd r2, r3, [sp, #96] @ 0x60 │ │ │ │ add r7, sp, #464 @ 0x1d0 │ │ │ │ subs r6, r3, r2 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ adds r6, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 959cc │ │ │ │ + beq.w 95ef0 │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #376] @ 0x178 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #344] @ 0x158 │ │ │ │ - ldr.w r1, [pc, #1180] @ 96514 │ │ │ │ - ldr.w r0, [pc, #1180] @ 96518 │ │ │ │ + ldr.w r1, [pc, #1180] @ 96a38 │ │ │ │ + ldr.w r0, [pc, #1180] @ 96a3c │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mul.w r3, r2, r3 │ │ │ │ ldr r2, [sp, #368] @ 0x170 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #464] @ 0x1d0 │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr.w r2, [pc, #1160] @ 9651c │ │ │ │ + ldr.w r2, [pc, #1160] @ 96a40 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ blx 6654c │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ add.w r8, sp, #468 @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 95fec │ │ │ │ - b.n 95a66 │ │ │ │ + bne.n 96510 │ │ │ │ + b.n 95f8a │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r7, sp, #464 @ 0x1d0 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #380] @ 0x17c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #304] @ 0x130 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #356] @ 0x164 │ │ │ │ - ldr.w r1, [pc, #1116] @ 96520 │ │ │ │ + ldr.w r1, [pc, #1116] @ 96a44 │ │ │ │ add r3, r2 │ │ │ │ ldr r2, [sp, #384] @ 0x180 │ │ │ │ - ldr.w r0, [pc, #1112] @ 96524 │ │ │ │ + ldr.w r0, [pc, #1112] @ 96a48 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #464] @ 0x1d0 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr.w r2, [pc, #1104] @ 96528 │ │ │ │ + ldr.w r2, [pc, #1104] @ 96a4c │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc │ │ │ │ blx 6654c │ │ │ │ ldr r3, [sp, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 95f96 │ │ │ │ + bne.w 964ba │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 96066 │ │ │ │ - b.n 960a0 │ │ │ │ + bne.n 9658a │ │ │ │ + b.n 965c4 │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, sp, #516 @ 0x204 │ │ │ │ blx 6151c │ │ │ │ - b.n 9591a │ │ │ │ + b.n 95e3e │ │ │ │ ldr r5, [sp, #164] @ 0xa4 │ │ │ │ add r4, sp, #500 @ 0x1f4 │ │ │ │ ldr r0, [sp, #192] @ 0xc0 │ │ │ │ add r3, sp, #504 @ 0x1f8 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [sp, #208] @ 0xd0 │ │ │ │ add r0, r5 │ │ │ │ @@ -72666,73 +73114,73 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 5996c │ │ │ │ vldr s17, [sp, #504] @ 0x1f8 │ │ │ │ vldr s16, [sp, #508] @ 0x1fc │ │ │ │ vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ vcmpe.f32 s17, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w 96296 │ │ │ │ + bhi.w 967ba │ │ │ │ vmls.f32 s0, s17, s17 │ │ │ │ vstr s17, [sp, #492] @ 0x1ec │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 964aa │ │ │ │ + bmi.w 969ce │ │ │ │ vsqrt.f32 s16, s0 │ │ │ │ vcmpe.f32 s17, s27 │ │ │ │ vstr s16, [sp, #496] @ 0x1f0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 94ba0 │ │ │ │ + bmi.w 950c4 │ │ │ │ vcmpe.f32 s17, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w 95df2 │ │ │ │ - b.w 94baa │ │ │ │ + bhi.w 96316 │ │ │ │ + b.w 950ce │ │ │ │ ldr r3, [sp, #312] @ 0x138 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 96346 │ │ │ │ + bne.w 9686a │ │ │ │ ldr r3, [sp, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 962fa │ │ │ │ + bne.w 9681e │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 96326 │ │ │ │ + bne.w 9684a │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 95ee6 │ │ │ │ + beq.w 9640a │ │ │ │ ldr r3, [sp, #360] @ 0x168 │ │ │ │ ldr r2, [sp, #388] @ 0x184 │ │ │ │ ldr r1, [sp, #252] @ 0xfc │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mul.w r3, r4, r3 │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr r2, [pc, #892] @ (9652c ) │ │ │ │ + ldr r2, [pc, #892] @ (96a50 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ subs r1, r1, r0 │ │ │ │ add r0, sp, #468 @ 0x1d4 │ │ │ │ str r1, [sp, #468] @ 0x1d4 │ │ │ │ mov r1, r8 │ │ │ │ blx 58120 │ │ │ │ - b.n 95ee6 │ │ │ │ + b.n 9640a │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, sp, #524 @ 0x20c │ │ │ │ blx 6151c │ │ │ │ - b.w 9591a │ │ │ │ + b.w 95e3e │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ add r7, sp, #464 @ 0x1d0 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ mov r0, r7 │ │ │ │ - ldr r1, [pc, #840] @ (96530 ) │ │ │ │ + ldr r1, [pc, #840] @ (96a54 ) │ │ │ │ and.w r4, r4, #1 │ │ │ │ adds r2, r3, r2 │ │ │ │ ldr r3, [sp, #364] @ 0x16c │ │ │ │ add r1, pc │ │ │ │ adds r1, #8 │ │ │ │ add.w r2, r3, r2, lsl #3 │ │ │ │ ldr r3, [sp, #372] @ 0x174 │ │ │ │ @@ -72743,94 +73191,94 @@ │ │ │ │ vldr s14, [r3] │ │ │ │ vadd.f32 s15, s15, s14 │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it pl │ │ │ │ movpl r4, #0 │ │ │ │ cmp r4, #0 │ │ │ │ - beq.w 95bfa │ │ │ │ - b.n 95d10 │ │ │ │ + beq.w 9611e │ │ │ │ + b.n 96234 │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 95a66 │ │ │ │ + beq.w 95f8a │ │ │ │ ldrd r2, r3, [sp, #96] @ 0x60 │ │ │ │ add r7, sp, #464 @ 0x1d0 │ │ │ │ add.w r8, sp, #468 @ 0x1d4 │ │ │ │ subs r6, r3, r2 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ adds r6, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 95a0c │ │ │ │ - b.n 95fec │ │ │ │ + beq.w 95f30 │ │ │ │ + b.n 96510 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ lsls r3, r3, #2 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ - b.w 94acc │ │ │ │ + b.w 94ff0 │ │ │ │ vmov.f32 s13, s14 │ │ │ │ - b.w 94b60 │ │ │ │ + b.w 95084 │ │ │ │ ldr r3, [sp, #360] @ 0x168 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr r4, [sp, #216] @ 0xd8 │ │ │ │ adds r2, r3, r2 │ │ │ │ ldr r3, [sp, #388] @ 0x184 │ │ │ │ - ldr r1, [pc, #724] @ (96534 ) │ │ │ │ + ldr r1, [pc, #724] @ (96a58 ) │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add.w r2, r3, r2, lsl #3 │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ add r1, pc │ │ │ │ adds r1, #8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ subs r3, r3, r4 │ │ │ │ str r3, [sp, #464] @ 0x1d0 │ │ │ │ ldr r3, [sp, #348] @ 0x15c │ │ │ │ blx 574e4 │ │ │ │ - b.n 95bfa │ │ │ │ + b.n 9611e │ │ │ │ ldr r3, [sp, #356] @ 0x164 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ - ldr r1, [pc, #696] @ (96538 ) │ │ │ │ + ldr r1, [pc, #696] @ (96a5c ) │ │ │ │ adds r2, r3, r2 │ │ │ │ ldr r3, [sp, #384] @ 0x180 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #304] @ 0x130 │ │ │ │ adds r1, #8 │ │ │ │ add.w r2, r3, r2, lsl #3 │ │ │ │ ldr r3, [sp, #380] @ 0x17c │ │ │ │ blx 574e4 │ │ │ │ - b.n 95b66 │ │ │ │ + b.n 9608a │ │ │ │ vmls.f32 s0, s16, s16 │ │ │ │ vstr s16, [sp, #496] @ 0x1f0 │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 964b4 │ │ │ │ + bmi.w 969d8 │ │ │ │ vsqrt.f32 s17, s0 │ │ │ │ vcmpe.f32 s16, s27 │ │ │ │ vstr s17, [sp, #492] @ 0x1ec │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 95de8 │ │ │ │ - b.n 9616c │ │ │ │ + bmi.w 9630c │ │ │ │ + b.n 96690 │ │ │ │ ldrd r5, fp, [sp, #436] @ 0x1b4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [fp] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w 945aa │ │ │ │ + ble.w 94ace │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ add.w r2, r3, r2, lsl #2 │ │ │ │ vldmia r5!, {s15} │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ittt ne │ │ │ │ ldrne.w r3, [fp] │ │ │ │ addne r3, #1 │ │ │ │ strne.w r3, [fp] │ │ │ │ cmp r5, r2 │ │ │ │ - bne.n 962da │ │ │ │ - b.w 945aa │ │ │ │ + bne.n 967fe │ │ │ │ + b.w 94ace │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ ldr r2, [sp, #364] @ 0x16c │ │ │ │ add r3, r4 │ │ │ │ ldr r0, [sp, #372] @ 0x174 │ │ │ │ ldr r1, [sp, #304] @ 0x130 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ ldr r2, [sp, #252] @ 0xfc │ │ │ │ @@ -72841,56 +73289,56 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #468] @ 0x1d4 │ │ │ │ mov r2, r0 │ │ │ │ add r0, sp, #468 @ 0x1d4 │ │ │ │ blx 58120 │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 96194 │ │ │ │ + beq.w 966b8 │ │ │ │ ldr r3, [sp, #344] @ 0x158 │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [sp, #368] @ 0x170 │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mul.w r3, r4, r3 │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr r2, [pc, #512] @ (9653c ) │ │ │ │ + ldr r2, [pc, #512] @ (96a60 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ - b.n 96194 │ │ │ │ + b.n 966b8 │ │ │ │ ldr r2, [sp, #356] @ 0x164 │ │ │ │ ldr r1, [sp, #384] @ 0x180 │ │ │ │ adds r3, r2, r4 │ │ │ │ ldr r0, [sp, #380] @ 0x17c │ │ │ │ add r2, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r3, r1, r3, lsl #3 │ │ │ │ subs r1, #8 │ │ │ │ add.w r1, r1, r2, lsl #3 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #304] @ 0x130 │ │ │ │ blx 58120 │ │ │ │ - b.n 96184 │ │ │ │ + b.n 966a8 │ │ │ │ ldr r2, [sp, #344] @ 0x158 │ │ │ │ ldr r1, [sp, #368] @ 0x170 │ │ │ │ adds r3, r2, r4 │ │ │ │ ldr r0, [sp, #376] @ 0x178 │ │ │ │ adds r2, r5, r2 │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r3, r1, r3, lsl #3 │ │ │ │ subs r1, #8 │ │ │ │ add.w r1, r1, r2, lsl #3 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ blx 58120 │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 95ee6 │ │ │ │ + beq.w 9640a │ │ │ │ ldr r3, [sp, #360] @ 0x168 │ │ │ │ ldr r2, [sp, #388] @ 0x184 │ │ │ │ add r3, r4 │ │ │ │ ldr r0, [sp, #348] @ 0x15c │ │ │ │ ldr r1, [sp, #216] @ 0xd8 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ ldr r2, [sp, #252] @ 0xfc │ │ │ │ @@ -72900,636 +73348,1230 @@ │ │ │ │ subs r2, r2, r1 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #468] @ 0x1d4 │ │ │ │ mov r2, r0 │ │ │ │ add r0, sp, #468 @ 0x1d4 │ │ │ │ blx 58120 │ │ │ │ ldr.w ip, [sp, #464] @ 0x1d0 │ │ │ │ - b.n 95eea │ │ │ │ + b.n 9640e │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ ldr r2, [sp, #364] @ 0x16c │ │ │ │ ldr r1, [sp, #252] @ 0xfc │ │ │ │ ldr r0, [sp, #304] @ 0x130 │ │ │ │ mul.w r3, r4, r3 │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr r2, [pc, #372] @ (96540 ) │ │ │ │ + ldr r2, [pc, #372] @ (96a64 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ subs r1, r1, r0 │ │ │ │ add r0, sp, #468 @ 0x1d4 │ │ │ │ str r1, [sp, #468] @ 0x1d4 │ │ │ │ mov r1, r9 │ │ │ │ blx 58120 │ │ │ │ - b.n 95ed6 │ │ │ │ + b.n 963fa │ │ │ │ ldr r3, [sp, #356] @ 0x164 │ │ │ │ ldr r2, [sp, #384] @ 0x180 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #304] @ 0x130 │ │ │ │ mul.w r3, r4, r3 │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr r2, [pc, #332] @ (96544 ) │ │ │ │ + ldr r2, [pc, #332] @ (96a68 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ - b.n 95ece │ │ │ │ + b.n 963f2 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ movs r3, #4 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov r5, r3 │ │ │ │ - b.w 948dc │ │ │ │ + b.w 94e00 │ │ │ │ ldr r2, [sp, #336] @ 0x150 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.w 945aa │ │ │ │ + b.w 94ace │ │ │ │ vmov.f64 d0, d3 │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d1, d0 │ │ │ │ - b.w 9550e │ │ │ │ + b.w 95a32 │ │ │ │ vstr s6, [sp, #68] @ 0x44 │ │ │ │ vstr s14, [sp, #64] @ 0x40 │ │ │ │ blx 57d18 │ │ │ │ vldr s6, [sp, #68] @ 0x44 │ │ │ │ vmov.f64 d12, d0 │ │ │ │ vldr s14, [sp, #64] @ 0x40 │ │ │ │ - b.w 954f2 │ │ │ │ + b.w 95a16 │ │ │ │ vmov.f64 d0, d7 │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d1, d0 │ │ │ │ - b.w 951e6 │ │ │ │ + b.w 9570a │ │ │ │ vstr s14, [sp, #64] @ 0x40 │ │ │ │ vstr s12, [sp, #28] │ │ │ │ blx 57d18 │ │ │ │ vldr s14, [sp, #64] @ 0x40 │ │ │ │ vmov.f64 d12, d0 │ │ │ │ vldr s12, [sp, #28] │ │ │ │ - b.w 951ca │ │ │ │ + b.w 956ee │ │ │ │ str r1, [sp, #464] @ 0x1d0 │ │ │ │ - b.n 95e42 │ │ │ │ + b.n 96366 │ │ │ │ vmov.f64 d0, d7 │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d1, d0 │ │ │ │ - b.w 9585a │ │ │ │ + b.w 95d7e │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d1, d0 │ │ │ │ - b.w 94cca │ │ │ │ + b.w 951ee │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d9, d0 │ │ │ │ - b.w 94caa │ │ │ │ + b.w 951ce │ │ │ │ negs r3, r2 │ │ │ │ - b.w 9459e │ │ │ │ + b.w 94ac2 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ blx 5bfe8 │ │ │ │ vmov.f32 s16, s0 │ │ │ │ - b.n 9615c │ │ │ │ + b.n 96680 │ │ │ │ blx 5bfe8 │ │ │ │ vmov.f32 s17, s0 │ │ │ │ - b.n 962ae │ │ │ │ + b.n 967d2 │ │ │ │ nop │ │ │ │ - movs r6, #110 @ 0x6e │ │ │ │ + movs r1, #138 @ 0x8a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r1, #108 @ 0x6c │ │ │ │ + adds r0, r0, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r6, #52 @ 0x34 │ │ │ │ + movs r1, #96 @ 0x60 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r6, #32 │ │ │ │ + movs r1, #60 @ 0x3c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, r1, #6 │ │ │ │ + subs r2, r7, r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r5, #240 @ 0xf0 │ │ │ │ + movs r1, #28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, r7, #4 │ │ │ │ + subs r2, r5, r0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r5, #174 @ 0xae │ │ │ │ + movs r0, #202 @ 0xca │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r5, #140 @ 0x8c │ │ │ │ + movs r0, #184 @ 0xb8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [r4, #112] @ 0x70 │ │ │ │ + str r6, [r7, #28] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r0, #92] @ 0x5c │ │ │ │ + str r4, [r3, #8] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r2, #114 @ 0x72 │ │ │ │ + adds r6, r1, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, r6, #5 │ │ │ │ + adds r4, r0, r2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r2, #40 @ 0x28 │ │ │ │ + adds r4, r2, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [r5, #56] @ 0x38 │ │ │ │ + ldrsh r0, [r1, r2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r0, #86 @ 0x56 │ │ │ │ + subs r2, r6, r5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r2, r0, r7 │ │ │ │ + asrs r2, r6, #18 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r0, #20 │ │ │ │ + subs r0, r0, r5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r4, r5, r3 │ │ │ │ + asrs r0, r0, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, r1, #7 │ │ │ │ + subs r6, r4, r3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r0, r5, #6 │ │ │ │ + subs r4, r2, r3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r6, r1, #6 │ │ │ │ + subs r2, r5, r2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r4, r1, r2 │ │ │ │ + asrs r0, r4, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r4, r2, #5 │ │ │ │ + subs r0, r0, r2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r6, r7, #4 │ │ │ │ + subs r2, r3, r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, r5, r2 │ │ │ │ + asrs r0, r3, #14 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r4, r1, #4 │ │ │ │ + subs r0, r7, r0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [r6, #16] │ │ │ │ + ldrb r0, [r2, r0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [r6, #12] │ │ │ │ + ldrh r2, [r2, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r7, #4] │ │ │ │ + ldrh r0, [r3, r5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r4, #4] │ │ │ │ + ldrh r4, [r7, r4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh r2, [r5, r6] │ │ │ │ + ldrh r6, [r0, r2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh r2, [r3, r4] │ │ │ │ + ldr r6, [r6, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh r6, [r5, r3] │ │ │ │ + ldr r2, [r1, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00096548 : │ │ │ │ +00096a6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d10} │ │ │ │ + vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ - ldr.w r4, [pc, #1204] @ 96a14 │ │ │ │ - sub sp, #60 @ 0x3c │ │ │ │ - mov r5, r0 │ │ │ │ - ldr.w r0, [pc, #1200] @ 96a18 │ │ │ │ - add r4, pc │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r2, [sp, #140] @ 0x8c │ │ │ │ - mov.w sl, #0 │ │ │ │ - ldr r7, [sp, #120] @ 0x78 │ │ │ │ - ldr r0, [r4, r0] │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - str r0, [sp, #52] @ 0x34 │ │ │ │ - mov.w r0, #0 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - str r2, [sp, #32] │ │ │ │ - str.w sl, [r2] │ │ │ │ - ldr r2, [sp, #124] @ 0x7c │ │ │ │ - str r2, [sp, #28] │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [sp, #136] @ 0x88 │ │ │ │ - cmp r2, sl │ │ │ │ - str r1, [sp, #16] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - blt.w 9679e │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, sl │ │ │ │ - blt.w 96752 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - cmp r2, #1 │ │ │ │ - mov r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - blt.w 968e8 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w 9678a │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.w 9678a │ │ │ │ - ldr.w r0, [pc, #1108] @ 96a1c │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - ldr.w r0, [pc, #1100] @ 96a20 │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - vmov.f32 s18, s0 │ │ │ │ - add r0, pc │ │ │ │ - vdiv.f32 s19, s15, s0 │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s15, s0 │ │ │ │ - vcvt.f64.f32 d0, s0 │ │ │ │ - vstr s15, [sp, #48] @ 0x30 │ │ │ │ - blx 5e2f4 │ │ │ │ - ldr r4, [r5, #0] │ │ │ │ - vcvt.f32.f64 s16, d0 │ │ │ │ - cmp r4, #0 │ │ │ │ - ble.w 96a30 │ │ │ │ - lsls r2, r4, #2 │ │ │ │ - mov r1, sl │ │ │ │ - mov r0, r7 │ │ │ │ - blx 5ae88 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ + str.w r0, [ip, #3808] @ 0xee0 │ │ │ │ + sub sp, #236 @ 0xec │ │ │ │ + mov r4, r2 │ │ │ │ + ldr.w r2, [pc, #2472] @ 97430 │ │ │ │ + ldr.w r5, [pc, #2472] @ 97434 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + add r2, pc │ │ │ │ + ldr.w r3, [pc, #2468] @ 97438 │ │ │ │ + add r5, pc │ │ │ │ + str r1, [sp, #64] @ 0x40 │ │ │ │ + mov r1, r5 │ │ │ │ + str r0, [sp, #92] @ 0x5c │ │ │ │ + ldr.w sl, [sp, #288] @ 0x120 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [sp, #292] @ 0x124 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - adds r2, #1 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - sub.w r2, r6, r2, lsl #3 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ble.w 96a4c │ │ │ │ - ldr.w fp, [sp, #4] │ │ │ │ - mov.w r9, #1 │ │ │ │ - ldr.w sl, [sp, #8] │ │ │ │ - cmp r4, #0 │ │ │ │ - str r4, [sp, #44] @ 0x2c │ │ │ │ - ble.n 966a8 │ │ │ │ - vmov.f32 s20, s16 │ │ │ │ - mov r8, r7 │ │ │ │ - add.w r4, sl, fp, lsl #3 │ │ │ │ + str r3, [sp, #228] @ 0xe4 │ │ │ │ + mov.w r3, #0 │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [sp, #300] @ 0x12c │ │ │ │ + str r2, [sp, #128] @ 0x80 │ │ │ │ + ldr r2, [sp, #304] @ 0x130 │ │ │ │ + str r2, [sp, #132] @ 0x84 │ │ │ │ + ldr r2, [sp, #308] @ 0x134 │ │ │ │ + str r2, [sp, #108] @ 0x6c │ │ │ │ + ldr r2, [sp, #316] @ 0x13c │ │ │ │ + str r2, [sp, #112] @ 0x70 │ │ │ │ + ldr r2, [sp, #320] @ 0x140 │ │ │ │ + ldr.w fp, [sp, #296] @ 0x128 │ │ │ │ + str r2, [sp, #104] @ 0x68 │ │ │ │ + ldrd r7, r2, [sp, #324] @ 0x144 │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #312] @ 0x138 │ │ │ │ + ldr r2, [sp, #332] @ 0x14c │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + str r2, [sp, #116] @ 0x74 │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + ldr.w r9, [sp, #336] @ 0x150 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w 96c26 │ │ │ │ movs r6, #1 │ │ │ │ - vldr s16, [r4, #8] │ │ │ │ - adds r4, #8 │ │ │ │ - mov r0, r4 │ │ │ │ - vldmia r8!, {s17} │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - adds r6, #1 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s15, s16, s0 │ │ │ │ - vcmp.f32 s17, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s15, s17 │ │ │ │ - cmp r3, r6 │ │ │ │ - vstr s15, [r8, #-4] │ │ │ │ - bge.n 96640 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - vmov.f32 s16, s20 │ │ │ │ - ldr r4, [r5, #0] │ │ │ │ - cmp r9, r3 │ │ │ │ - bgt.n 966b2 │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - cmp r4, #0 │ │ │ │ - str r4, [sp, #44] @ 0x2c │ │ │ │ - add fp, r2 │ │ │ │ - bgt.n 96634 │ │ │ │ - add.w r2, r9, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - blt.w 969ee │ │ │ │ - cmp r4, #0 │ │ │ │ - str r4, [sp, #40] @ 0x28 │ │ │ │ - ble.w 969ee │ │ │ │ - mov sl, r7 │ │ │ │ - mov r9, r7 │ │ │ │ - mov.w fp, #1 │ │ │ │ - add.w r8, sp, #44 @ 0x2c │ │ │ │ - add r6, sp, #48 @ 0x30 │ │ │ │ - vldmia r9!, {s0} │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w 968b2 │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - cmp fp, r4 │ │ │ │ - ble.n 966c8 │ │ │ │ - ldr r4, [r5, #0] │ │ │ │ - str r4, [sp, #40] @ 0x28 │ │ │ │ - cmp r4, #0 │ │ │ │ - ble.w 969ee │ │ │ │ - vmov.f32 s13, s19 │ │ │ │ - vldr s14, [pc, #800] @ 96a10 │ │ │ │ - add.w r2, r7, r4, lsl #2 │ │ │ │ - mov r3, r7 │ │ │ │ - vldmia r3!, {s15} │ │ │ │ - vcmpe.f32 s15, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s15, s13 │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s14, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ + movs r5, #0 │ │ │ │ + str r5, [sp, #120] @ 0x78 │ │ │ │ + ldr.w r1, [pc, #2368] @ 9743c │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 96b8c │ │ │ │ + ldr.w r1, [pc, #2356] @ 97440 │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w 96c6e │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + str r3, [sp, #184] @ 0xb8 │ │ │ │ + cmp r3, #1 │ │ │ │ it lt │ │ │ │ - vmovlt.f32 s13, s15 │ │ │ │ - cmp r2, r3 │ │ │ │ - bne.n 966f8 │ │ │ │ - vcmp.f32 s13, #0.0 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vstr s14, [r3] │ │ │ │ - it ne │ │ │ │ - vmovne.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ - bne.n 967a6 │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 9673e │ │ │ │ - adds r3, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ - blt.w 969e8 │ │ │ │ - vldmia sl!, {s15} │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 96736 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - str r3, [r2, #0] │ │ │ │ - b.n 96768 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ - add r1, sp, #40 @ 0x28 │ │ │ │ - ldr r0, [pc, #708] @ (96a24 ) │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ + movlt r3, #1 │ │ │ │ + vmov s16, r3 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + vcvt.f32.s32 s18, s16 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + movs r3, #0 │ │ │ │ + cmp r6, r3 │ │ │ │ + vstr s18, [r7] │ │ │ │ + str.w r3, [r9] │ │ │ │ + ittt gt │ │ │ │ + movgt r3, #1 │ │ │ │ + movgt r0, r3 │ │ │ │ + strgt r3, [sp, #136] @ 0x88 │ │ │ │ + bgt.n 96bb8 │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + movs r5, #1 │ │ │ │ + str.w r3, [r9] │ │ │ │ + ldr.w r0, [pc, #2280] @ 97444 │ │ │ │ + add r1, sp, #184 @ 0xb8 │ │ │ │ + str r5, [sp, #184] @ 0xb8 │ │ │ │ add r0, pc │ │ │ │ - str r2, [r4, #0] │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #700] @ (96a28 ) │ │ │ │ - ldr r3, [pc, #684] @ (96a18 ) │ │ │ │ + ldr.w r2, [pc, #2272] @ 97448 │ │ │ │ + ldr.w r3, [pc, #2252] @ 97438 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [sp, #228] @ 0xe4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 96a6c │ │ │ │ + bne.w 9742c │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #60 @ 0x3c │ │ │ │ - vpop {d8-d10} │ │ │ │ + add sp, #236 @ 0xec │ │ │ │ + vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - movs r2, #0 │ │ │ │ - str r3, [r1, #0] │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - str r3, [r1, #0] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r2, [r3, #0] │ │ │ │ - b.n 96768 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 96758 │ │ │ │ - vldr s15, [sl] │ │ │ │ - vcmpe.f32 s18, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s15, s18 │ │ │ │ - vcmpe.f32 s19, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + str r3, [sp, #184] @ 0xb8 │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ it lt │ │ │ │ - vmovlt.f32 s15, s19 │ │ │ │ - vdiv.f32 s12, s11, s15 │ │ │ │ - vstmia sl!, {s12} │ │ │ │ - cmp r2, sl │ │ │ │ - bne.n 967a6 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - vcmpe.f32 s18, s13 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s14, s19 │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s13, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s14, s19 │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - vstr s15, [r3] │ │ │ │ + movlt r3, #1 │ │ │ │ + vmov s16, r3 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + vcvt.f32.s32 s18, s16 │ │ │ │ + movs r3, #0 │ │ │ │ + mov r0, r3 │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + vstr s18, [r7] │ │ │ │ + str.w r3, [r9] │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 96c9e │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + mov r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + blt.n 96c96 │ │ │ │ + ldr.w r1, [fp] │ │ │ │ + cmp r2, r1 │ │ │ │ + bgt.n 96ca6 │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - ble.w 96a50 │ │ │ │ - ldr.w r9, [sp, #28] │ │ │ │ - lsls r2, r2, #2 │ │ │ │ - movs r1, #0 │ │ │ │ - mov.w sl, #1 │ │ │ │ - mov r0, r9 │ │ │ │ - vmov.f32 s20, s16 │ │ │ │ - blx 5ae88 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr.w fp, [sp, #4] │ │ │ │ - mov r7, sl │ │ │ │ - mov sl, r3 │ │ │ │ - add r2, sp, #44 @ 0x2c │ │ │ │ - str.w r9, [sp, #36] @ 0x24 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - add r2, sp, #48 @ 0x30 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - vldmia r9!, {s17} │ │ │ │ - cmp r4, #0 │ │ │ │ - str r4, [sp, #44] @ 0x2c │ │ │ │ - ble.n 96898 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - mov r6, sl │ │ │ │ - movs r4, #1 │ │ │ │ - add.w r8, r3, fp, lsl #3 │ │ │ │ - vldr s16, [r8, #8] │ │ │ │ - add.w r8, r8, #8 │ │ │ │ - mov r0, r8 │ │ │ │ - adds r4, #1 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vldmia r6!, {s15} │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ + ble.n 96cae │ │ │ │ + cmp r3, r2 │ │ │ │ + ite le │ │ │ │ + movle r5, #0 │ │ │ │ + andgt.w r5, r5, #1 │ │ │ │ + cmp r5, #0 │ │ │ │ + bne.n 96cae │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.w 97178 │ │ │ │ + cmp r3, r2 │ │ │ │ + ite le │ │ │ │ + movle r0, #0 │ │ │ │ + andgt.w r0, r0, #1 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w 97178 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + vmov r2, s16 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, r2 │ │ │ │ + bge.n 96cb6 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + adds r3, #1 │ │ │ │ + beq.w 97388 │ │ │ │ + mvn.w r3, #14 │ │ │ │ + movs r5, #15 │ │ │ │ + str.w r3, [r9] │ │ │ │ + b.n 96b58 │ │ │ │ + ldr.w r1, [pc, #2084] @ 9744c │ │ │ │ + ldr r0, [sp, #92] @ 0x5c │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbnz r0, 96c66 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ + blx 57998 │ │ │ │ + mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ + mov r5, r0 │ │ │ │ + str r0, [sp, #120] @ 0x78 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w 96b08 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r7, #4] │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + cmp r3, #1 │ │ │ │ it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ + movlt r3, #1 │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r7] │ │ │ │ + b.n 96b4e │ │ │ │ + movs r5, #1 │ │ │ │ + movs r6, #2 │ │ │ │ + str r5, [sp, #120] @ 0x78 │ │ │ │ + b.n 96af8 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r7, #4] │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + cmp r3, #1 │ │ │ │ it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vmul.f32 s16, s16, s15 │ │ │ │ - vcmpe.f32 s16, s17 │ │ │ │ + movlt r3, #1 │ │ │ │ + vmov s15, r3 │ │ │ │ + cmp r6, #0 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r7] │ │ │ │ + ble.w 96b4e │ │ │ │ + mvn.w r3, #1 │ │ │ │ + movs r5, #2 │ │ │ │ + b.n 96b54 │ │ │ │ + mvn.w r3, #4 │ │ │ │ + movs r5, #5 │ │ │ │ + b.n 96b54 │ │ │ │ + mvn.w r3, #2 │ │ │ │ + movs r5, #3 │ │ │ │ + b.n 96b54 │ │ │ │ + mvn.w r3, #6 │ │ │ │ + movs r5, #7 │ │ │ │ + b.n 96b54 │ │ │ │ + mvn.w r3, #10 │ │ │ │ + movs r5, #11 │ │ │ │ + b.n 96b54 │ │ │ │ + ldr.w r6, [pc, #1944] @ 97450 │ │ │ │ + mov r3, r4 │ │ │ │ + ldr.w r2, [pc, #1940] @ 97454 │ │ │ │ + ldr.w r1, [pc, #1940] @ 97458 │ │ │ │ + add r6, pc │ │ │ │ + add.w r8, r6, #4 │ │ │ │ + add r2, pc │ │ │ │ + add r1, pc │ │ │ │ + mov r0, r6 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + mov r5, r2 │ │ │ │ + strd r8, r8, [sp, #4] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr.w r1, [pc, #1916] @ 9745c │ │ │ │ + mov r2, r5 │ │ │ │ + mov r3, r4 │ │ │ │ + add r1, pc │ │ │ │ + str r0, [sp, #84] @ 0x54 │ │ │ │ + strd r4, r8, [sp, #4] │ │ │ │ + mov r0, r6 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr.w r1, [pc, #1896] @ 97460 │ │ │ │ + mov r3, r0 │ │ │ │ + mov r2, r5 │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + mov r6, r3 │ │ │ │ + str.w r8, [sp, #8] │ │ │ │ + mov r3, r4 │ │ │ │ + strd r4, r4, [sp] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r5, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r5, r6 │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + it lt │ │ │ │ + movlt r5, r6 │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + cmp r0, r5 │ │ │ │ + mov r1, r2 │ │ │ │ + it lt │ │ │ │ + movlt r0, r5 │ │ │ │ + movs r2, #0 │ │ │ │ + str r5, [sp, #184] @ 0xb8 │ │ │ │ + str r2, [r7, #4] │ │ │ │ + mla r0, r0, r3, r3 │ │ │ │ + vmov s15, r0 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r7] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne.w 9740c │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + adds r2, #1 │ │ │ │ + beq.w 96b66 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 96b66 │ │ │ │ + ldr.w r0, [pc, #1808] @ 97464 │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + ldr.w r0, [pc, #1800] @ 97468 │ │ │ │ + vmov.f32 s17, s0 │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + ldr.w r0, [pc, #1792] @ 9746c │ │ │ │ + add r0, pc │ │ │ │ + vmul.f32 s17, s17, s0 │ │ │ │ + blx 57478 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + strd sl, r3, [sp] │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr.w r0, [pc, #1772] @ 97470 │ │ │ │ + mov r2, r4 │ │ │ │ + vldr s15, [r4] │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + add r0, pc │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vmul.f32 s15, s15, s0 │ │ │ │ + vdiv.f32 s19, s15, s17 │ │ │ │ + vdiv.f32 s17, s14, s19 │ │ │ │ + blx 5792c │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vstr s0, [sp, #200] @ 0xc8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s17, s16 │ │ │ │ - cmp r3, r4 │ │ │ │ - vstr s17, [r9, #-4] │ │ │ │ - bge.n 96844 │ │ │ │ - vcmpe.f32 s17, #0.0 │ │ │ │ + ble.w 96ec6 │ │ │ │ + vcmpe.f32 s0, s19 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n 968f0 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - adds r7, #1 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - add fp, r3 │ │ │ │ - cmp r1, r7 │ │ │ │ - blt.n 96924 │ │ │ │ - ldr r4, [r5, #0] │ │ │ │ - b.n 96830 │ │ │ │ - vcvt.f64.f32 d0, s0 │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - blx 5e2f4 │ │ │ │ - vcvt.f64.f32 d6, s16 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r0, r6 │ │ │ │ - vdiv.f64 d7, d0, d6 │ │ │ │ - vcvt.s32.f64 s14, d7 │ │ │ │ - vstr s14, [sp, #44] @ 0x2c │ │ │ │ - blx 58e40 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - ldr r4, [sp, #40] @ 0x28 │ │ │ │ - cmp fp, r4 │ │ │ │ - vstr s0, [r9, #-4] │ │ │ │ - ble.w 966c8 │ │ │ │ - b.n 966e0 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 96758 │ │ │ │ - vcvt.f64.f32 d0, s17 │ │ │ │ - adds r7, #1 │ │ │ │ - blx 5e2f4 │ │ │ │ - vcvt.f64.f32 d6, s20 │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - vdiv.f64 d7, d0, d6 │ │ │ │ - vcvt.s32.f64 s14, d7 │ │ │ │ - vstr s14, [sp, #44] @ 0x2c │ │ │ │ - blx 58e40 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - add fp, r3 │ │ │ │ - cmp r7, r1 │ │ │ │ - vstr s0, [r9, #-4] │ │ │ │ - ble.n 968ae │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.w 96a50 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - vmov.f32 s14, s19 │ │ │ │ - vldr s13, [pc, #212] @ 96a10 │ │ │ │ - add.w r1, r2, r0, lsl #2 │ │ │ │ - vldmia r2!, {s15} │ │ │ │ - vcmpe.f32 s14, s15 │ │ │ │ + bpl.w 96ec6 │ │ │ │ + vmov.f32 s15, s19 │ │ │ │ + ldr.w r2, [pc, #1708] @ 97474 │ │ │ │ + add.w r8, sp, #208 @ 0xd0 │ │ │ │ + ldr.w r0, [pc, #1704] @ 97478 │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + adds r2, #4 │ │ │ │ + strd r4, r3, [sp, #8] │ │ │ │ + add r0, pc │ │ │ │ + add r3, sp, #220 @ 0xdc │ │ │ │ + mov r1, r2 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + str.w sl, [sp, #16] │ │ │ │ + add r3, sp, #200 @ 0xc8 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + str.w r8, [sp, #20] │ │ │ │ + vstr s15, [sp, #220] @ 0xdc │ │ │ │ + blx 57dfc │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 96f4c │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + ldr.w r0, [pc, #1652] @ 9747c │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + mov r1, r4 │ │ │ │ + strd fp, r3, [sp] │ │ │ │ + add r0, pc │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + blx 5792c │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vstr s0, [sp, #204] @ 0xcc │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s13, s15 │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s14, s15 │ │ │ │ + ble.n 96ee2 │ │ │ │ + vcmpe.f32 s0, s19 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vmovlt.f32 s13, s15 │ │ │ │ - cmp r1, r2 │ │ │ │ - bne.n 96940 │ │ │ │ - vcmp.f32 s14, #0.0 │ │ │ │ + bpl.n 96ee2 │ │ │ │ + vmov.f32 s17, s19 │ │ │ │ + ldr.w r2, [pc, #1608] @ 97480 │ │ │ │ + ldr.w r0, [pc, #1608] @ 97484 │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + adds r2, #4 │ │ │ │ + strd r4, r3, [sp, #8] │ │ │ │ + add r0, pc │ │ │ │ + add r3, sp, #224 @ 0xe0 │ │ │ │ + mov r1, r2 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + strd fp, r8, [sp, #16] │ │ │ │ + add r3, sp, #204 @ 0xcc │ │ │ │ + str r4, [sp, #4] │ │ │ │ + vstr s17, [sp, #224] @ 0xe0 │ │ │ │ + blx 57dfc │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 96f4c │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + add r1, sp, #192 @ 0xc0 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + subs r3, #4 │ │ │ │ + str.w r8, [sp, #28] │ │ │ │ + str.w fp, [sp, #4] │ │ │ │ + str r2, [sp, #0] │ │ │ │ + str r1, [sp, #144] @ 0x90 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + str r1, [sp, #12] │ │ │ │ + adds r1, r2, #1 │ │ │ │ + ldr.w r0, [pc, #1536] @ 97488 │ │ │ │ + add r2, r1 │ │ │ │ + add r0, pc │ │ │ │ + add.w r1, r3, r1, lsl #2 │ │ │ │ + add.w r3, r3, r2, lsl #2 │ │ │ │ + str r1, [sp, #156] @ 0x9c │ │ │ │ + strd r1, r3, [sp, #20] │ │ │ │ + mov r1, r4 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ + add r3, sp, #196 @ 0xc4 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, sl │ │ │ │ + blx 5cc20 │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n 96f56 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + adds r3, #1 │ │ │ │ + str.w r3, [r9] │ │ │ │ + movs r3, #0 │ │ │ │ + vstr s18, [r7] │ │ │ │ + str r3, [r7, #4] │ │ │ │ + b.n 96b66 │ │ │ │ + vcmpe.f32 s0, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - it ne │ │ │ │ - vmovne.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ - bne.n 96994 │ │ │ │ - movs r2, #1 │ │ │ │ - b.n 96980 │ │ │ │ - adds r2, #1 │ │ │ │ - cmp r0, r2 │ │ │ │ - blt.w 96768 │ │ │ │ - vldmia r3!, {s15} │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ + it gt │ │ │ │ + vmovgt.f32 s15, s17 │ │ │ │ + bgt.w 96dc6 │ │ │ │ + movs r3, #0 │ │ │ │ + add.w r8, sp, #208 @ 0xd0 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + b.n 96e04 │ │ │ │ + vcmpe.f32 s0, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 96978 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - add r3, r2 │ │ │ │ - b.n 9674c │ │ │ │ + bgt.n 96e36 │ │ │ │ + b.n 96e6a │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + add r6, sp, #200 @ 0xc8 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr.w r3, [pc, #1428] @ 9748c │ │ │ │ + ldr.w r0, [pc, #1428] @ 97490 │ │ │ │ + add r3, pc │ │ │ │ + str.w sl, [sp, #16] │ │ │ │ + mov r2, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + add.w sl, r2, #4 │ │ │ │ + add r3, sp, #220 @ 0xdc │ │ │ │ + mov r2, sl │ │ │ │ + add r0, pc │ │ │ │ + mov r1, sl │ │ │ │ + str.w r8, [sp, #20] │ │ │ │ + strd r4, r4, [sp, #4] │ │ │ │ + str r6, [sp, #0] │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + blx 57dfc │ │ │ │ + ldr r2, [sp, #208] @ 0xd0 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + cbnz r2, 96f4c │ │ │ │ + ldr.w r0, [pc, #1384] @ 97494 │ │ │ │ + mov r1, sl │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + add r0, pc │ │ │ │ + mov r2, sl │ │ │ │ + str r5, [sp, #8] │ │ │ │ + str r6, [sp, #0] │ │ │ │ + strd r4, r8, [sp, #16] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + blx 57dfc │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 97166 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + adds r3, #9 │ │ │ │ + str.w r3, [r9] │ │ │ │ + b.n 96b66 │ │ │ │ + ldrd r6, r1, [sp, #192] @ 0xc0 │ │ │ │ + str.w r8, [sp, #12] │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + add r5, sp, #184 @ 0xb8 │ │ │ │ + ldr r0, [sp, #80] @ 0x50 │ │ │ │ + adds r6, #1 │ │ │ │ + str r7, [sp, #0] │ │ │ │ + subs r6, r6, r1 │ │ │ │ + str r5, [sp, #164] @ 0xa4 │ │ │ │ + mla r2, r3, r1, r1 │ │ │ │ + adds r3, #1 │ │ │ │ + str r6, [sp, #216] @ 0xd8 │ │ │ │ + sub.w r3, r0, r3, lsl #3 │ │ │ │ + str r3, [sp, #172] @ 0xac │ │ │ │ + add.w r2, r3, r2, lsl #3 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + add r0, sp, #216 @ 0xd8 │ │ │ │ + str r0, [sp, #176] @ 0xb0 │ │ │ │ + adds r3, #1 │ │ │ │ + subs r3, r3, r1 │ │ │ │ + str r3, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + add r1, sp, #212 @ 0xd4 │ │ │ │ + str r1, [sp, #168] @ 0xa8 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r5, [sp, #8] │ │ │ │ + adds r5, r6, #1 │ │ │ │ + subs r3, r3, r6 │ │ │ │ + str r3, [sp, #184] @ 0xb8 │ │ │ │ + add.w r3, r7, r6, lsl #3 │ │ │ │ + str r3, [sp, #140] @ 0x8c │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, fp │ │ │ │ + str r5, [sp, #180] @ 0xb4 │ │ │ │ + blx 63a44 │ │ │ │ + ldr r2, [sp, #208] @ 0xd0 │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.w 970ba │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + vmov r1, s16 │ │ │ │ vldr s15, [r3] │ │ │ │ - vcmpe.f32 s15, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r3, s15 │ │ │ │ + add r3, r5 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #188] @ 0xbc │ │ │ │ + cmp r1, r3 │ │ │ │ it lt │ │ │ │ - vmovlt.f32 s15, s18 │ │ │ │ - vcmpe.f32 s15, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s15, s19 │ │ │ │ - vdiv.f32 s12, s11, s15 │ │ │ │ - vstmia r3!, {s12} │ │ │ │ + movlt r1, r3 │ │ │ │ + str r1, [sp, #160] @ 0xa0 │ │ │ │ + mov r3, r1 │ │ │ │ + ldr r1, [sp, #168] @ 0xa8 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.n 970b2 │ │ │ │ + ldr r2, [sp, #164] @ 0xa4 │ │ │ │ + mov r3, r1 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [sp, #140] @ 0x8c │ │ │ │ + ldr r1, [sp, #116] @ 0x74 │ │ │ │ + strd sl, r2, [sp, #20] │ │ │ │ + ldr r2, [sp, #196] @ 0xc4 │ │ │ │ + adds r0, r1, #1 │ │ │ │ + ldr r5, [sp, #176] @ 0xb0 │ │ │ │ + str.w r8, [sp, #32] │ │ │ │ + strd fp, r7, [sp, #8] │ │ │ │ + mla r1, r1, r2, r2 │ │ │ │ + str r5, [sp, #0] │ │ │ │ + subs r1, r1, r0 │ │ │ │ + ldr r0, [sp, #96] @ 0x60 │ │ │ │ + mla r2, r0, r2, r2 │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + add.w r1, r0, r1, lsl #3 │ │ │ │ + str r1, [sp, #16] │ │ │ │ + ldr r1, [sp, #172] @ 0xac │ │ │ │ + ldr.w r0, [pc, #1160] @ 97498 │ │ │ │ + add.w r2, r1, r2, lsl #3 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + add r0, pc │ │ │ │ + str r0, [sp, #116] @ 0x74 │ │ │ │ + ldr r2, [r1, #0] │ │ │ │ + ldr.w r1, [pc, #1144] @ 9749c │ │ │ │ + subs r2, r2, r6 │ │ │ │ + str r2, [sp, #184] @ 0xb8 │ │ │ │ + add r1, pc │ │ │ │ + mov r2, r5 │ │ │ │ + blx 5c50c │ │ │ │ + ldr r2, [sp, #208] @ 0xd0 │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 970c4 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + ldr r0, [sp, #180] @ 0xb4 │ │ │ │ + ldr r1, [sp, #160] @ 0xa0 │ │ │ │ + str r1, [sp, #184] @ 0xb8 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r3, s15 │ │ │ │ + add r3, r0 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #188] @ 0xbc │ │ │ │ cmp r1, r3 │ │ │ │ - bne.n 96994 │ │ │ │ - vcmpe.f32 s14, s18 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmp.f32 s13, s19 │ │ │ │ it lt │ │ │ │ - vmovlt.f32 s14, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ls │ │ │ │ - vmovls.f32 s19, s13 │ │ │ │ - vdiv.f32 s15, s14, s19 │ │ │ │ - vstr s15, [r3] │ │ │ │ - b.n 96768 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - b.n 967fc │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - vldr s14, [pc, #28] @ 96a10 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - vcmp.f32 s19, s14 │ │ │ │ - vstr s14, [r3] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 96a66 │ │ │ │ + movlt r1, r3 │ │ │ │ + str r1, [sp, #160] @ 0xa0 │ │ │ │ cmp r2, #0 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - bgt.w 96804 │ │ │ │ - b.n 96768 │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - @ instruction: 0xfba8005e │ │ │ │ + bne.n 970c4 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 97180 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 97254 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + mov r2, r4 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + strd fp, r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + strd sl, r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + ldr r0, [sp, #92] @ 0x5c │ │ │ │ + str.w r8, [sp, #36] @ 0x24 │ │ │ │ + blx 5f558 │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + cbz r3, 970d6 │ │ │ │ + vldr s15, [sp, #160] @ 0xa0 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + vcvt.f32.s32 s18, s15 │ │ │ │ + adds r3, #5 │ │ │ │ + str.w r3, [r9] │ │ │ │ + b.n 96ebc │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f32.s32 s18, s15 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + adds r3, #2 │ │ │ │ + str.w r3, [r9] │ │ │ │ + b.n 96ebc │ │ │ │ + vldr s15, [sp, #160] @ 0xa0 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + vcvt.f32.s32 s18, s15 │ │ │ │ + adds r3, #3 │ │ │ │ + str.w r3, [r9] │ │ │ │ + b.n 96ebc │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r0, [pc, #956] @ (974a0 ) │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #184] @ 0xb8 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + strd fp, r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + strd sl, r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + ldr r1, [sp, #92] @ 0x5c │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r4 │ │ │ │ + str r7, [sp, #48] @ 0x30 │ │ │ │ + str.w r8, [sp, #60] @ 0x3c │ │ │ │ + blx 629a8 │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.w 97314 │ │ │ │ + vldr s15, [r7] │ │ │ │ + ldr r1, [sp, #160] @ 0xa0 │ │ │ │ + str r1, [sp, #184] @ 0xb8 │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r2, s15 │ │ │ │ + vstr s15, [sp, #188] @ 0xbc │ │ │ │ + cmp r1, r2 │ │ │ │ + it lt │ │ │ │ + movlt r1, r2 │ │ │ │ + str r1, [sp, #160] @ 0xa0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 972ba │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 97276 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 972d0 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 96eee │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 9732a │ │ │ │ + vldr s15, [sp, #160] @ 0xa0 │ │ │ │ + vcvt.f32.s32 s18, s15 │ │ │ │ + b.n 96ebc │ │ │ │ + mvn.w r3, #12 │ │ │ │ + movs r5, #13 │ │ │ │ + b.n 96b54 │ │ │ │ + ldr r3, [pc, #800] @ (974a4 ) │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r2, [sp, #108] @ 0x6c │ │ │ │ + add r3, pc │ │ │ │ + str r2, [sp, #4] │ │ │ │ + adds r3, #8 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + ldr r0, [pc, #788] @ (974a8 ) │ │ │ │ + adds r3, #1 │ │ │ │ + ldr r5, [sp, #100] @ 0x64 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + add r0, pc │ │ │ │ + sub.w r2, r2, r3, lsl #3 │ │ │ │ + ldr r3, [pc, #780] @ (974ac ) │ │ │ │ + str r2, [sp, #168] @ 0xa8 │ │ │ │ + mov r2, r4 │ │ │ │ + add r3, pc │ │ │ │ + blx 60918 │ │ │ │ + ldr r1, [sp, #196] @ 0xc4 │ │ │ │ + str r5, [sp, #100] @ 0x64 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + adds r2, r1, #1 │ │ │ │ + ldr r5, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + ldr r0, [sp, #116] @ 0x74 │ │ │ │ + subs r3, #1 │ │ │ │ + strd r3, r3, [sp, #184] @ 0xb8 │ │ │ │ + mla r3, r5, r1, r2 │ │ │ │ + ldr r5, [sp, #124] @ 0x7c │ │ │ │ + str.w fp, [sp] │ │ │ │ + mla r2, r5, r1, r2 │ │ │ │ + ldr r1, [sp, #172] @ 0xac │ │ │ │ + ldr r5, [sp, #164] @ 0xa4 │ │ │ │ + add.w r3, r1, r3, lsl #3 │ │ │ │ + ldr r1, [sp, #168] @ 0xa8 │ │ │ │ + add.w r2, r1, r2, lsl #3 │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + add r2, sp, #188 @ 0xbc │ │ │ │ + blx 5e9dc │ │ │ │ + str r5, [sp, #12] │ │ │ │ + ldr r5, [sp, #100] @ 0x64 │ │ │ │ + ldr r0, [sp, #140] @ 0x8c │ │ │ │ + str r5, [sp, #0] │ │ │ │ + ldr r3, [sp, #196] @ 0xc4 │ │ │ │ + ldr r5, [sp, #124] @ 0x7c │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + strd r7, r0, [sp, #4] │ │ │ │ + str.w r8, [sp, #16] │ │ │ │ + ldr r1, [sp, #168] @ 0xa8 │ │ │ │ + mla r3, r5, r3, r3 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + subs r2, r2, r6 │ │ │ │ + str r2, [sp, #184] @ 0xb8 │ │ │ │ + ldr r2, [sp, #176] @ 0xb0 │ │ │ │ + add.w r3, r1, r3, lsl #3 │ │ │ │ + mov r0, r2 │ │ │ │ + mov r1, r2 │ │ │ │ + blx 626d8 │ │ │ │ + ldr r2, [sp, #208] @ 0xd0 │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 97242 │ │ │ │ + ldr r0, [sp, #140] @ 0x8c │ │ │ │ + ldr r1, [sp, #160] @ 0xa0 │ │ │ │ + str r1, [sp, #184] @ 0xb8 │ │ │ │ + vldr s15, [r0] │ │ │ │ + ldr r0, [sp, #180] @ 0xb4 │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r3, s15 │ │ │ │ + add r3, r0 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #188] @ 0xbc │ │ │ │ + cmp r1, r3 │ │ │ │ + it lt │ │ │ │ + movlt r1, r3 │ │ │ │ + str r1, [sp, #160] @ 0xa0 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.w 97064 │ │ │ │ + vldr s15, [sp, #160] @ 0xa0 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + vcvt.f32.s32 s18, s15 │ │ │ │ + adds r3, #4 │ │ │ │ + str.w r3, [r9] │ │ │ │ + b.n 96ebc │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + mov r2, r4 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #588] @ (974b0 ) │ │ │ │ + ldr r0, [pc, #592] @ (974b4 ) │ │ │ │ + add r3, pc │ │ │ │ + adds r3, #8 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [pc, #588] @ (974b8 ) │ │ │ │ + add r0, pc │ │ │ │ + add r3, pc │ │ │ │ + blx 60918 │ │ │ │ + b.n 9706c │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + mov r2, r4 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #156] @ 0x9c │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r1, [pc, #564] @ (974bc ) │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r0, [pc, #564] @ (974c0 ) │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + str.w r8, [sp, #24] │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + blx 5a028 │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 97156 │ │ │ │ + vldr s15, [sp, #160] @ 0xa0 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + vcvt.f32.s32 s18, s15 │ │ │ │ + adds r3, #7 │ │ │ │ + str.w r3, [r9] │ │ │ │ + b.n 96ebc │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + cmp r3, r2 │ │ │ │ + bgt.w 97414 │ │ │ │ + vmov s15, r1 │ │ │ │ + str.w r3, [r9] │ │ │ │ + vcvt.f32.s32 s18, s15 │ │ │ │ + b.n 96ebc │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + mov r2, r4 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #156] @ 0x9c │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r1, [pc, #484] @ (974c4 ) │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r0, [pc, #484] @ (974c8 ) │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + str.w r8, [sp, #24] │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + blx 5a028 │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 9715e │ │ │ │ + vldr s15, [sp, #160] @ 0xa0 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + vcvt.f32.s32 s18, s15 │ │ │ │ + adds r3, #8 │ │ │ │ + str.w r3, [r9] │ │ │ │ + b.n 96ebc │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + cmp r3, r2 │ │ │ │ + bgt.n 97414 │ │ │ │ + vldr s15, [sp, #160] @ 0xa0 │ │ │ │ + adds r2, #6 │ │ │ │ + str.w r2, [r9] │ │ │ │ + vcvt.f32.s32 s18, s15 │ │ │ │ + b.n 96ebc │ │ │ │ + ldr r6, [pc, #416] @ (974cc ) │ │ │ │ + add.w sl, sp, #224 @ 0xe0 │ │ │ │ + ldr r0, [pc, #412] @ (974d0 ) │ │ │ │ + add r5, sp, #204 @ 0xcc │ │ │ │ + add r6, pc │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + str.w fp, [sp, #16] │ │ │ │ + add.w fp, r6, #4 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r0, pc │ │ │ │ + mov r3, sl │ │ │ │ + mov r2, fp │ │ │ │ + mov r1, fp │ │ │ │ + str.w r8, [sp, #20] │ │ │ │ + strd r4, r4, [sp, #4] │ │ │ │ + str r5, [sp, #0] │ │ │ │ + blx 57dfc │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 96f4c │ │ │ │ + ldr r0, [pc, #368] @ (974d4 ) │ │ │ │ + mov r2, fp │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + mov r1, fp │ │ │ │ + strd r6, r3, [sp, #8] │ │ │ │ + add r0, pc │ │ │ │ + mov r3, sl │ │ │ │ + str.w r8, [sp, #20] │ │ │ │ + str r5, [sp, #0] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + blx 57dfc │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 9716e │ │ │ │ + b.n 96f4c │ │ │ │ + ldr r6, [pc, #332] @ (974d8 ) │ │ │ │ + mov r3, r4 │ │ │ │ + ldr.w r8, [pc, #332] @ 974dc │ │ │ │ + ldr r1, [pc, #332] @ (974e0 ) │ │ │ │ + add r6, pc │ │ │ │ + add r8, pc │ │ │ │ + add.w fp, r6, #4 │ │ │ │ + add r1, pc │ │ │ │ + mov r2, r8 │ │ │ │ + mov r0, r6 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + strd fp, fp, [sp, #4] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r1, [pc, #312] @ (974e4 ) │ │ │ │ + mov sl, r0 │ │ │ │ + mov r3, r4 │ │ │ │ + add r1, pc │ │ │ │ + mov r2, r8 │ │ │ │ + mov r0, r6 │ │ │ │ + strd r4, fp, [sp, #4] │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r1, [pc, #292] @ (974e8 ) │ │ │ │ + mov r5, r0 │ │ │ │ + mov r2, r8 │ │ │ │ + add r1, pc │ │ │ │ + mov r3, r4 │ │ │ │ + mov r0, r6 │ │ │ │ + str.w fp, [sp, #8] │ │ │ │ + strd r4, r4, [sp] │ │ │ │ + blx 5fe70 │ │ │ │ + cmp r5, sl │ │ │ │ + mov r2, r5 │ │ │ │ + it lt │ │ │ │ + movlt r2, sl │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r0, r2 │ │ │ │ + mov r1, r0 │ │ │ │ + it lt │ │ │ │ + movlt r1, r2 │ │ │ │ + ldr.w r0, [r9] │ │ │ │ + str r2, [sp, #184] @ 0xb8 │ │ │ │ + movs r2, #0 │ │ │ │ + mla r3, r1, r3, r3 │ │ │ │ + str r0, [sp, #84] @ 0x54 │ │ │ │ + vmov s15, r3 │ │ │ │ + str r2, [r7, #4] │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r7] │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w 96b66 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + negs r5, r3 │ │ │ │ + b.w 96b58 │ │ │ │ + cmp.w r3, r2, lsl #1 │ │ │ │ + bgt.w 9731a │ │ │ │ + vldr s15, [sp, #160] @ 0xa0 │ │ │ │ + subs r3, r3, r2 │ │ │ │ + str.w r3, [r9] │ │ │ │ + vcvt.f32.s32 s18, s15 │ │ │ │ + b.n 96ebc │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + @ instruction: 0xf682005e │ │ │ │ + asrs r4, r3, #32 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #18 │ │ │ │ + lsrs r2, r6, #30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, r3, r7 │ │ │ │ + asrs r6, r7, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, r4, r4 │ │ │ │ + asrs r0, r4, #21 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + sub.w r0, r2, #14548992 @ 0xde0000 │ │ │ │ + asrs r0, r4, #16 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrsb r4, [r6, r0] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsrs r6, r0, #20 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsrs r4, r4, #21 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsrs r0, r3, #21 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsrs r6, r6, #22 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + subs r4, #10 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + asrs r0, r2, #10 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsrs r2, r7, #20 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + asrs r0, r7, #10 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + strb r6, [r4, r4] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + asrs r4, r0, #11 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + asrs r6, r6, #8 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + strb r2, [r7, r2] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + asrs r0, r3, #9 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsrs r0, r7, #16 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + strh r4, [r7, r7] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + @ instruction: 0xb656 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + asrs r6, r5, #5 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsrs r6, r7, #5 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsrs r0, r5, #12 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsrs r2, r0, #7 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + str r2, [r6, r5] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsrs r0, r1, #26 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r4, [r2, #20] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + str r4, [r2, r2] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsrs r4, r6, #22 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r2, [r1, #14] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r6, r1, #28 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsrs r4, r6, #32 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsrs r0, r5, #1 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsls r2, r3, #31 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldr r7, [pc, #784] @ (977e0 ) │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + sxth r2, r4 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsrs r4, r6, #20 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldr r7, [pc, #408] @ (97674 ) │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r4, r7, #24 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsls r6, r2, #26 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsls r4, r1, #26 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsls r6, r5, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - vld1.8 @ instruction: 0xf9a4005e │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - add.w r3, r3, #1 │ │ │ │ - sub.w r3, r6, r3, lsl #3 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r3, r2 │ │ │ │ - bgt.w 96622 │ │ │ │ - b.n 969f2 │ │ │ │ - str r4, [sp, #40] @ 0x28 │ │ │ │ - b.n 966ba │ │ │ │ - vcmp.f32 s19, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w 96768 │ │ │ │ - vmov.f32 s14, s19 │ │ │ │ - vldr s13, [pc, #-56] @ 96a2c │ │ │ │ - b.n 969c0 │ │ │ │ - vmov.f32 s13, s19 │ │ │ │ - b.n 967d6 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ │ │ │ │ -00096a70 : │ │ │ │ +000974ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3816] @ 0xee8 │ │ │ │ - ldr.w r5, [pc, #1656] @ 97100 │ │ │ │ + ldr.w r5, [pc, #1656] @ 97b7c │ │ │ │ sub sp, #228 @ 0xe4 │ │ │ │ - ldr.w r4, [pc, #1656] @ 97104 │ │ │ │ + ldr.w r4, [pc, #1656] @ 97b80 │ │ │ │ mov r8, r3 │ │ │ │ add r5, pc │ │ │ │ - ldr.w sl, [pc, #1652] @ 97108 │ │ │ │ + ldr.w sl, [pc, #1652] @ 97b84 │ │ │ │ ldr r3, [sp, #292] @ 0x124 │ │ │ │ mov r9, r0 │ │ │ │ ldr r6, [sp, #308] @ 0x134 │ │ │ │ add sl, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [sp, #316] @ 0x13c │ │ │ │ @@ -73563,153 +74605,153 @@ │ │ │ │ blx 57998 │ │ │ │ mov r1, sl │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 57998 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.n 96bae │ │ │ │ + beq.n 9762a │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 96bc6 │ │ │ │ + beq.n 97642 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ cmp r5, #0 │ │ │ │ - blt.n 96b70 │ │ │ │ + blt.n 975ec │ │ │ │ cmp r5, #1 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ mov r3, r5 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 96bde │ │ │ │ + blt.n 9765a │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 96be6 │ │ │ │ + ble.n 97662 │ │ │ │ cmp.w sl, #0 │ │ │ │ it ne │ │ │ │ cmpne r5, r3 │ │ │ │ - bgt.n 96be6 │ │ │ │ + bgt.n 97662 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 96bee │ │ │ │ + ble.n 9766a │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ cmpne r5, r3 │ │ │ │ - bgt.n 96bee │ │ │ │ + bgt.n 9766a │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 973b2 │ │ │ │ + bne.w 97e2e │ │ │ │ cmp r5, #0 │ │ │ │ - bne.w 96f78 │ │ │ │ + bne.w 979f4 │ │ │ │ movs r3, #1 │ │ │ │ vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ vstr s16, [r2] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ cmp r3, r2 │ │ │ │ - bge.n 96bf6 │ │ │ │ + bge.n 97672 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ adds r3, #1 │ │ │ │ - beq.w 973a8 │ │ │ │ + beq.w 97e24 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n 96b7a │ │ │ │ + b.n 975f6 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r2, [r1, #0] │ │ │ │ - ldr.w r0, [pc, #1424] @ 9710c │ │ │ │ + ldr.w r0, [pc, #1424] @ 97b88 │ │ │ │ add r1, sp, #148 @ 0x94 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1412] @ 97110 │ │ │ │ - ldr.w r3, [pc, #1396] @ 97104 │ │ │ │ + ldr.w r2, [pc, #1412] @ 97b8c │ │ │ │ + ldr.w r3, [pc, #1396] @ 97b80 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 97472 │ │ │ │ + bne.w 97eee │ │ │ │ movs r0, #0 │ │ │ │ add sp, #228 @ 0xe4 │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr.w r1, [pc, #1380] @ 97114 │ │ │ │ + ldr.w r1, [pc, #1380] @ 97b90 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 96af4 │ │ │ │ + bne.n 97570 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 96b76 │ │ │ │ - ldr.w r1, [pc, #1360] @ 97118 │ │ │ │ + b.n 975f2 │ │ │ │ + ldr.w r1, [pc, #1360] @ 97b94 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 96afa │ │ │ │ + bne.n 97576 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 96b76 │ │ │ │ + b.n 975f2 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 96b76 │ │ │ │ + b.n 975f2 │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ - b.n 96b76 │ │ │ │ + b.n 975f2 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 96b76 │ │ │ │ + b.n 975f2 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 973b2 │ │ │ │ + bne.w 97e2e │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 96b88 │ │ │ │ + beq.n 97604 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 96b88 │ │ │ │ - ldr.w r0, [pc, #1292] @ 9711c │ │ │ │ + beq.n 97604 │ │ │ │ + ldr.w r0, [pc, #1292] @ 97b98 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ - ldr.w r0, [pc, #1284] @ 97120 │ │ │ │ + ldr.w r0, [pc, #1284] @ 97b9c │ │ │ │ vmov.f32 s17, s0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ add r1, sp, #184 @ 0xb8 │ │ │ │ add r0, sp, #188 @ 0xbc │ │ │ │ vdiv.f32 s15, s14, s0 │ │ │ │ vstr s0, [sp, #188] @ 0xbc │ │ │ │ vstr s15, [sp, #184] @ 0xb8 │ │ │ │ blx 639fc │ │ │ │ vldr s0, [sp, #188] @ 0xbc │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 974fa │ │ │ │ + bmi.w 97f76 │ │ │ │ vsqrt.f64 d6, d0 │ │ │ │ vcvt.f64.f32 d0, s17 │ │ │ │ vmov.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr.w r0, [pc, #1220] @ 97124 │ │ │ │ + ldr.w r0, [pc, #1220] @ 97ba0 │ │ │ │ add r3, sp, #208 @ 0xd0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r3, r8 │ │ │ │ vdiv.f64 d7, d6, d0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -73718,44 +74760,44 @@ │ │ │ │ vdiv.f32 s15, s11, s14 │ │ │ │ vstr s14, [sp, #188] @ 0xbc │ │ │ │ vstr s15, [sp, #184] @ 0xb8 │ │ │ │ blx 5792c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vstr s0, [sp, #168] @ 0xa8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n 96ca4 │ │ │ │ + ble.n 97720 │ │ │ │ vldr s15, [sp, #188] @ 0xbc │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n 96cb8 │ │ │ │ + bmi.n 97734 │ │ │ │ vldr s15, [sp, #184] @ 0xb8 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ itt le │ │ │ │ addle r3, sp, #172 @ 0xac │ │ │ │ strle r3, [sp, #64] @ 0x40 │ │ │ │ - ble.n 96ce6 │ │ │ │ - ldr.w r2, [pc, #1132] @ 97128 │ │ │ │ + ble.n 97762 │ │ │ │ + ldr.w r2, [pc, #1132] @ 97ba4 │ │ │ │ add r3, sp, #172 @ 0xac │ │ │ │ - ldr.w r0, [pc, #1132] @ 9712c │ │ │ │ + ldr.w r0, [pc, #1132] @ 97ba8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #180 @ 0xb4 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #168 @ 0xa8 │ │ │ │ strd r8, r7, [sp, #12] │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ vstr s15, [sp, #180] @ 0xb4 │ │ │ │ blx 57dfc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ - ldr.w r9, [pc, #1096] @ 97130 │ │ │ │ + ldr.w r9, [pc, #1096] @ 97bac │ │ │ │ add r3, sp, #156 @ 0x9c │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #164 @ 0xa4 │ │ │ │ str r5, [sp, #12] │ │ │ │ add r9, pc │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ mov r2, r8 │ │ │ │ @@ -73785,19 +74827,19 @@ │ │ │ │ mov r3, r8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ str.w fp, [sp, #8] │ │ │ │ adds r5, #1 │ │ │ │ blx 5b2c8 │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.w 97184 │ │ │ │ + bne.w 97c00 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 97046 │ │ │ │ - ldr r0, [pc, #996] @ (97134 ) │ │ │ │ + beq.w 97ac2 │ │ │ │ + ldr r0, [pc, #996] @ (97bb0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov.w ip, #82 @ 0x52 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ @@ -73831,30 +74873,30 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ strd r7, r0, [sp, #8] │ │ │ │ - ldr r1, [pc, #896] @ (97138 ) │ │ │ │ - ldr r0, [pc, #900] @ (9713c ) │ │ │ │ + ldr r1, [pc, #896] @ (97bb4 ) │ │ │ │ + ldr r0, [pc, #900] @ (97bb8 ) │ │ │ │ str r5, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, sl │ │ │ │ str r6, [sp, #32] │ │ │ │ str r5, [sp, #24] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ blx 61fc0 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.w 96f64 │ │ │ │ + bgt.w 979e0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ strd r7, r3, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -73876,16 +74918,16 @@ │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #128] @ 0x80 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #216 @ 0xd8 │ │ │ │ add r2, sp, #212 @ 0xd4 │ │ │ │ blx 5f808 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r1, [pc, #800] @ (97140 ) │ │ │ │ - ldr r0, [pc, #800] @ (97144 ) │ │ │ │ + ldr r1, [pc, #800] @ (97bbc ) │ │ │ │ + ldr r0, [pc, #800] @ (97bc0 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ ldr r7, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ @@ -73895,23 +74937,23 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ strd r4, r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ blx 5c3a0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 96f64 │ │ │ │ + ble.w 979e0 │ │ │ │ ldr r5, [sp, #84] @ 0x54 │ │ │ │ vmov.f32 s18, s16 │ │ │ │ mov.w r8, #1 │ │ │ │ - vldr s17, [pc, #676] @ 970fc │ │ │ │ + vldr s17, [pc, #676] @ 97b78 │ │ │ │ adds r3, r5, #1 │ │ │ │ sub.w r2, r6, r3, lsl #3 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r6, [pc, #740] @ (97148 ) │ │ │ │ + ldr r6, [pc, #740] @ (97bc4 ) │ │ │ │ add.w r3, r3, #1073741824 @ 0x40000000 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ subs r3, #1 │ │ │ │ add r6, pc │ │ │ │ add.w r3, r7, r3, lsl #2 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ @@ -73936,15 +74978,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ vstr s15, [sp, #160] @ 0xa0 │ │ │ │ blx 61414 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 96eea │ │ │ │ + ble.n 97966 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov.w fp, #1 │ │ │ │ ldr.w sl, [sp, #76] @ 0x4c │ │ │ │ add r7, r3 │ │ │ │ vldr s16, [r7, #8] │ │ │ │ adds r7, #8 │ │ │ │ mov r0, r7 │ │ │ │ @@ -73952,15 +74994,15 @@ │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ cmp r3, fp │ │ │ │ vmul.f32 s0, s0, s0 │ │ │ │ vmla.f32 s0, s16, s16 │ │ │ │ vstmia sl!, {s0} │ │ │ │ - bge.n 96ec4 │ │ │ │ + bge.n 97940 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ mov r0, r4 │ │ │ │ blx 602a0 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ @@ -73971,15 +75013,15 @@ │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ add r3, sl │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ vldr s0, [r3, #-4] │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 97476 │ │ │ │ + bmi.w 97ef2 │ │ │ │ vsqrt.f32 s15, s0 │ │ │ │ vldr s14, [sp, #196] @ 0xc4 │ │ │ │ vldr s12, [sp, #192] @ 0xc0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ @@ -73991,29 +75033,29 @@ │ │ │ │ blx 574e4 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str.w fp, [sp, #152] @ 0x98 │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ vstr s17, [r7, #4] │ │ │ │ cmp r3, r8 │ │ │ │ - bge.n 96e86 │ │ │ │ + bge.n 97902 │ │ │ │ vmov.f32 s16, s18 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 97082 │ │ │ │ + bne.w 97afe │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ vstr s16, [r2] │ │ │ │ - b.n 96b88 │ │ │ │ - ldr.w r9, [pc, #464] @ 9714c │ │ │ │ - ldr r2, [pc, #464] @ (97150 ) │ │ │ │ - ldr r3, [pc, #468] @ (97154 ) │ │ │ │ + b.n 97604 │ │ │ │ + ldr.w r9, [pc, #464] @ 97bc8 │ │ │ │ + ldr r2, [pc, #464] @ (97bcc ) │ │ │ │ + ldr r3, [pc, #468] @ (97bd0 ) │ │ │ │ add r9, pc │ │ │ │ - ldr r1, [pc, #468] @ (97158 ) │ │ │ │ + ldr r1, [pc, #468] @ (97bd4 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -74022,23 +75064,23 @@ │ │ │ │ blx 5fe70 │ │ │ │ ldr.w fp, [r4] │ │ │ │ mla r5, r0, r5, r5 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ mov.w r3, fp, lsl #1 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.w 973ee │ │ │ │ + bne.w 97e6a │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 973b8 │ │ │ │ + beq.w 97e34 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ mov r3, r4 │ │ │ │ - ldr r5, [pc, #408] @ (9715c ) │ │ │ │ - ldr r2, [pc, #412] @ (97160 ) │ │ │ │ - ldr r1, [pc, #412] @ (97164 ) │ │ │ │ + ldr r5, [pc, #408] @ (97bd8 ) │ │ │ │ + ldr r2, [pc, #412] @ (97bdc ) │ │ │ │ + ldr r1, [pc, #412] @ (97be0 ) │ │ │ │ add r5, pc │ │ │ │ add.w r9, r5, #4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -74053,17 +75095,17 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ strd r7, r2, [sp, #8] │ │ │ │ add.w r2, fp, #4294967295 @ 0xffffffff │ │ │ │ ldr r5, [sp, #148] @ 0x94 │ │ │ │ - ldr r1, [pc, #360] @ (97168 ) │ │ │ │ + ldr r1, [pc, #360] @ (97be4 ) │ │ │ │ mla r2, r0, r2, fp │ │ │ │ - ldr r0, [pc, #360] @ (9716c ) │ │ │ │ + ldr r0, [pc, #360] @ (97be8 ) │ │ │ │ str r2, [sp, #152] @ 0x98 │ │ │ │ add r1, pc │ │ │ │ cmp r5, r2 │ │ │ │ add r0, pc │ │ │ │ it lt │ │ │ │ movlt r5, r2 │ │ │ │ str.w r9, [sp, #28] │ │ │ │ @@ -74080,56 +75122,56 @@ │ │ │ │ movlt r3, r5 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ vmov s16, r3 │ │ │ │ vcvt.f32.s32 s16, s16 │ │ │ │ - b.n 96b4a │ │ │ │ + b.n 975c6 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ strd r8, r7, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ str r2, [sp, #28] │ │ │ │ - ldr r1, [pc, #268] @ (97170 ) │ │ │ │ + ldr r1, [pc, #268] @ (97bec ) │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r0, [pc, #268] @ (97174 ) │ │ │ │ + ldr r0, [pc, #268] @ (97bf0 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ blx 61fc0 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 96f6c │ │ │ │ + beq.w 979e8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add.w r9, sp, #180 @ 0xb4 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r5, sp, #168 @ 0xa8 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - ldr.w r8, [pc, #220] @ 97178 │ │ │ │ - ldr r6, [pc, #220] @ (9717c ) │ │ │ │ + ldr.w r8, [pc, #220] @ 97bf4 │ │ │ │ + ldr r6, [pc, #220] @ (97bf8 ) │ │ │ │ subs r3, r3, r2 │ │ │ │ - ldr r7, [pc, #220] @ (97180 ) │ │ │ │ + ldr r7, [pc, #220] @ (97bfc ) │ │ │ │ cmp r3, #1 │ │ │ │ add r8, pc │ │ │ │ add r6, pc │ │ │ │ add.w r2, r1, r2, lsl #3 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ str r2, [sp, #12] │ │ │ │ it lt │ │ │ │ @@ -74144,15 +75186,15 @@ │ │ │ │ mov r3, r9 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 57dfc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 96f6c │ │ │ │ + ble.w 979e8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ strd r4, r3, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ ldr r4, [sp, #164] @ 0xa4 │ │ │ │ @@ -74160,82 +75202,78 @@ │ │ │ │ mov r1, r8 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ subs r4, #1 │ │ │ │ str r4, [sp, #148] @ 0x94 │ │ │ │ blx 57dfc │ │ │ │ - b.n 96f6c │ │ │ │ + b.n 979e8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf680005e │ │ │ │ + stc 0, cr0, [r4], {94} @ 0x5e │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #21 │ │ │ │ + lsrs r4, r6, #12 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r6, r0, #20 │ │ │ │ + lsrs r2, r1, #11 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf580005e │ │ │ │ - lsrs r4, r1, #27 │ │ │ │ + add.w r0, r4, lr, lsr #1 │ │ │ │ + lsls r0, r0, #18 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r4, r6, #26 │ │ │ │ + lsls r0, r5, #17 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r7, #25 │ │ │ │ + lsls r6, r6, #16 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r3, #25 │ │ │ │ + lsls r4, r1, #16 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r2, #14 │ │ │ │ + lsrs r4, r4, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r6, [r3, #60] @ 0x3c │ │ │ │ + strh r2, [r0, #40] @ 0x28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r0, r3, #14 │ │ │ │ + lsrs r4, r3, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r2, r0, #11 │ │ │ │ + lsrs r6, r0, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r5, #16 │ │ │ │ + lsls r2, r0, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r2, r2, #9 │ │ │ │ + lsrs r6, r2, #32 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r7, #18 │ │ │ │ + lsls r6, r5, #9 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r6, #19 │ │ │ │ + lsls r4, r5, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r1, #6 │ │ │ │ + lsls r0, r2, #29 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r4, [r1, r2] │ │ │ │ + ldr r2, [pc, #128] @ (97c48 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r0, [r7, r5] │ │ │ │ + ldr r1, [pc, #48] @ (97bfc ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r0, r7, #8 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r2, [r3, #38] @ 0x26 │ │ │ │ + vshr.u16 q8, , #16 │ │ │ │ + strh r6, [r7, #16] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r4, r0, #9 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - strh r2, [r6, r4] │ │ │ │ + vshr.u32 q8, , #28 │ │ │ │ + ldr r0, [pc, #792] @ (97ef4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r0, r6, #7 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - asrs r2, r0, #2 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - asrs r6, r0, #32 │ │ │ │ + vshr.u8 q0, , #8 │ │ │ │ + lsls r6, r0, #25 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r5, #9 │ │ │ │ + lsls r2, r1, #23 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r3, #8 │ │ │ │ + movs r2, r4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r0, #188 @ 0xbc │ │ │ │ + vshr.u8 q8, , #2 │ │ │ │ + cmp r6, #120 @ 0x78 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r7, #28] │ │ │ │ + strh r0, [r4, #8] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r7, #30 │ │ │ │ + lsls r6, r7, #21 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r4, [r0, r1] │ │ │ │ + blx fp │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [pc, #900] @ (9750c ) │ │ │ │ + ldr r0, [pc, #900] @ (97f88 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov.w ip, #76 @ 0x4c │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ @@ -74267,16 +75305,16 @@ │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mov r2, r4 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ strd r7, r0, [sp, #8] │ │ │ │ - ldr r1, [pc, #804] @ (97510 ) │ │ │ │ - ldr r0, [pc, #808] @ (97514 ) │ │ │ │ + ldr r1, [pc, #804] @ (97f8c ) │ │ │ │ + ldr r0, [pc, #808] @ (97f90 ) │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ ldr r5, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, r9 │ │ │ │ @@ -74284,18 +75322,18 @@ │ │ │ │ str r5, [sp, #24] │ │ │ │ str.w fp, [sp, #16] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ blx 61fc0 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 97446 │ │ │ │ + bne.w 97ec2 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.w 96f64 │ │ │ │ + bgt.w 979e0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, sp, #216 @ 0xd8 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ @@ -74304,15 +75342,15 @@ │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r2, sp, #212 @ 0xd4 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r6, [pc, #724] @ (97518 ) │ │ │ │ + ldr r6, [pc, #724] @ (97f94 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add r6, pc │ │ │ │ adds r1, r3, #1 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ str r3, [sp, #28] │ │ │ │ lsls r5, r1, #2 │ │ │ │ @@ -74323,41 +75361,41 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ blx 5f808 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r1, [pc, #688] @ (9751c ) │ │ │ │ + ldr r1, [pc, #688] @ (97f98 ) │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ strd r4, r2, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r7, [sp, #20] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ blx 5c3a0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 9739e │ │ │ │ + ble.w 97e1a │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ subs r5, #4 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ vmov.f32 s18, s16 │ │ │ │ add r3, r5 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ - ldr r6, [pc, #644] @ (97520 ) │ │ │ │ + ldr r6, [pc, #644] @ (97f9c ) │ │ │ │ mov.w r8, #1 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ adds r3, r5, #1 │ │ │ │ add r6, pc │ │ │ │ - vldr s17, [pc, #608] @ 97508 │ │ │ │ + vldr s17, [pc, #608] @ 97f84 │ │ │ │ sub.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ @@ -74378,15 +75416,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ vstr s15, [sp, #160] @ 0xa0 │ │ │ │ blx 61414 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 97324 │ │ │ │ + ble.n 97da0 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ mov.w fp, #1 │ │ │ │ ldr.w sl, [sp, #140] @ 0x8c │ │ │ │ add r7, r3 │ │ │ │ vldr s16, [r7, #8] │ │ │ │ adds r7, #8 │ │ │ │ mov r0, r7 │ │ │ │ @@ -74394,15 +75432,15 @@ │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ cmp r3, fp │ │ │ │ vmul.f32 s0, s0, s0 │ │ │ │ vmla.f32 s0, s16, s16 │ │ │ │ vstmia sl!, {s0} │ │ │ │ - bge.n 972fe │ │ │ │ + bge.n 97d7a │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ mov r0, r4 │ │ │ │ blx 602a0 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ @@ -74413,15 +75451,15 @@ │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ add r3, sl │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ vldr s0, [r3, #-4] │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 974b8 │ │ │ │ + bmi.w 97f34 │ │ │ │ vsqrt.f32 s15, s0 │ │ │ │ vldr s14, [sp, #196] @ 0xc4 │ │ │ │ vldr s12, [sp, #192] @ 0xc0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ @@ -74433,49 +75471,49 @@ │ │ │ │ blx 574e4 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str.w fp, [sp, #152] @ 0x98 │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ vstr s17, [r7, #4] │ │ │ │ cmp r3, r8 │ │ │ │ - bge.n 972c0 │ │ │ │ + bge.n 97d3c │ │ │ │ vmov.f32 s16, s18 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 96f64 │ │ │ │ - b.n 96e1c │ │ │ │ + beq.w 979e0 │ │ │ │ + b.n 97898 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 96b88 │ │ │ │ + beq.w 97604 │ │ │ │ negs r3, r3 │ │ │ │ - b.w 96b7a │ │ │ │ + b.w 975f6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ strd r7, r3, [sp, #8] │ │ │ │ - ldr r3, [pc, #336] @ (97524 ) │ │ │ │ - ldr r1, [pc, #340] @ (97528 ) │ │ │ │ - ldr r0, [pc, #340] @ (9752c ) │ │ │ │ + ldr r3, [pc, #336] @ (97fa0 ) │ │ │ │ + ldr r1, [pc, #340] @ (97fa4 ) │ │ │ │ + ldr r0, [pc, #340] @ (97fa8 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, #4 │ │ │ │ add r1, pc │ │ │ │ strd r4, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #28] │ │ │ │ blx 61fc0 │ │ │ │ - b.n 9701e │ │ │ │ - ldr r1, [pc, #320] @ (97530 ) │ │ │ │ + b.n 97a9a │ │ │ │ + ldr r1, [pc, #320] @ (97fac ) │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ mov r0, r9 │ │ │ │ add.w r5, r9, #4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r9, r4, [sp] │ │ │ │ @@ -74491,45 +75529,45 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mla r5, r0, r5, fp │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ strd r7, r2, [sp, #8] │ │ │ │ ldr r2, [sp, #148] @ 0x94 │ │ │ │ - ldr r1, [pc, #264] @ (97534 ) │ │ │ │ - ldr r0, [pc, #264] @ (97538 ) │ │ │ │ + ldr r1, [pc, #264] @ (97fb0 ) │ │ │ │ + ldr r0, [pc, #264] @ (97fb4 ) │ │ │ │ cmp r5, r2 │ │ │ │ str r5, [sp, #152] @ 0x98 │ │ │ │ add r1, pc │ │ │ │ it lt │ │ │ │ movlt r5, r2 │ │ │ │ strd r4, r8, [sp] │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ blx 61fc0 │ │ │ │ - b.n 9701e │ │ │ │ + b.n 97a9a │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ movs r5, #66 @ 0x42 │ │ │ │ - ldr r0, [pc, #232] @ (9753c ) │ │ │ │ + ldr r0, [pc, #232] @ (97fb8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ strb.w r5, [sp, #216] @ 0xd8 │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 9721e │ │ │ │ - b.n 96f64 │ │ │ │ + ble.w 97c9a │ │ │ │ + b.n 979e0 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ blx 5bfe8 │ │ │ │ vldr s14, [sp, #196] @ 0xc4 │ │ │ │ vldr s12, [sp, #192] @ 0xc0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r2, r9 │ │ │ │ @@ -74542,16 +75580,16 @@ │ │ │ │ blx 574e4 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str.w fp, [sp, #152] @ 0x98 │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ vstr s17, [r7, #4] │ │ │ │ cmp r8, r3 │ │ │ │ - ble.w 96e86 │ │ │ │ - b.n 96f60 │ │ │ │ + ble.w 97902 │ │ │ │ + b.n 979dc │ │ │ │ blx 5bfe8 │ │ │ │ vldr s14, [sp, #196] @ 0xc4 │ │ │ │ vldr s12, [sp, #192] @ 0xc0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r2, r9 │ │ │ │ vdiv.f32 s13, s14, s0 │ │ │ │ @@ -74563,275 +75601,54 @@ │ │ │ │ blx 574e4 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str.w fp, [sp, #152] @ 0x98 │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ vstr s17, [r7, #4] │ │ │ │ cmp r8, r3 │ │ │ │ - ble.w 972c0 │ │ │ │ - b.n 9739a │ │ │ │ + ble.w 97d3c │ │ │ │ + b.n 97e16 │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d6, d0 │ │ │ │ - b.w 96c56 │ │ │ │ + b.w 976d2 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6, #31 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - lsrs r6, r3, #24 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - lsrs r6, r0, #2 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - lsrs r0, r6, #21 │ │ │ │ + stc2 0, cr0, [ip, #372] @ 0x174 │ │ │ │ + lsls r2, r4, #15 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r6, r2, #28 │ │ │ │ + mrc2 0, 1, r0, cr10, cr13, {2} │ │ │ │ + lsls r4, r6, #12 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [r2, r1] │ │ │ │ + stc2 0, cr0, [lr], #372 @ 0x174 │ │ │ │ + cmp r8, sp │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [pc, #136] @ (975b0 ) │ │ │ │ + add lr, r6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r4, r4, #26 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - adds r5, #70 @ 0x46 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - lsrs r6, r2, #17 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - lsrs r2, r3, #15 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - lsls r2, r7, #24 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - lsrs r4, r2, #14 │ │ │ │ + mrrc2 0, 5, r0, r8, cr13 │ │ │ │ + cmp r3, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - │ │ │ │ -00097540 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ - ldr r5, [pc, #480] @ (97738 ) │ │ │ │ - sub sp, #116 @ 0x74 │ │ │ │ - ldr r4, [pc, #480] @ (9773c ) │ │ │ │ - mov sl, r0 │ │ │ │ - add r5, pc │ │ │ │ - mov r8, r2 │ │ │ │ - ldr.w lr, [sp, #160] @ 0xa0 │ │ │ │ - movs r2, #0 │ │ │ │ - ldr r7, [sp, #172] @ 0xac │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - ldr.w ip, [lr] │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #108] @ 0x6c │ │ │ │ - mov.w r4, #0 │ │ │ │ - str r2, [r7, #0] │ │ │ │ - ldrd r6, r0, [sp, #164] @ 0xa4 │ │ │ │ - ldr.w r9, [sl] │ │ │ │ - cmp r9, r2 │ │ │ │ - blt.n 975cc │ │ │ │ - ldr r4, [r1, #0] │ │ │ │ - cmp r4, r2 │ │ │ │ - ble.n 97596 │ │ │ │ - mov r1, r9 │ │ │ │ - cmp r1, #1 │ │ │ │ - it lt │ │ │ │ - movlt r1, #1 │ │ │ │ - cmp r4, r1 │ │ │ │ - ble.n 975d4 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #416] @ (97740 ) │ │ │ │ - add r1, sp, #80 @ 0x50 │ │ │ │ - str r2, [r7, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #408] @ (97744 ) │ │ │ │ - ldr r3, [pc, #396] @ (9773c ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 9772e │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #116 @ 0x74 │ │ │ │ - vpop {d8} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 9759c │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - cmp r9, r4 │ │ │ │ - mov r5, r9 │ │ │ │ - it ge │ │ │ │ - movge r5, r4 │ │ │ │ - cmp r9, r2 │ │ │ │ - it ge │ │ │ │ - cmpge r2, r5 │ │ │ │ - itt lt │ │ │ │ - mvnlt.w r2, #2 │ │ │ │ - movlt r3, #3 │ │ │ │ - blt.n 9759c │ │ │ │ - ldr.w r5, [lr] │ │ │ │ - cmp r1, r5 │ │ │ │ - ble.n 97600 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 9759c │ │ │ │ - subs r5, r2, #1 │ │ │ │ - str r5, [sp, #80] @ 0x50 │ │ │ │ - cmp r4, r5 │ │ │ │ - bgt.n 975aa │ │ │ │ - add.w r5, ip, #1 │ │ │ │ - mul.w r7, ip, r4 │ │ │ │ - vldr s16, [pc, #288] @ 97734 │ │ │ │ - lsls r1, r5, #3 │ │ │ │ - str r1, [sp, #52] @ 0x34 │ │ │ │ - subs r1, r3, r1 │ │ │ │ - add.w r3, r4, #536870912 @ 0x20000000 │ │ │ │ - subs r3, #1 │ │ │ │ - adds r5, r4, r7 │ │ │ │ - strd ip, r1, [sp, #72] @ 0x48 │ │ │ │ - add.w r6, r6, r3, lsl #3 │ │ │ │ - add.w r3, r1, ip, lsl #3 │ │ │ │ - adds r3, #8 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [pc, #276] @ (97748 ) │ │ │ │ - add.w r5, r1, r5, lsl #3 │ │ │ │ - str r7, [sp, #24] │ │ │ │ - mov r1, r9 │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [pc, #264] @ (9774c ) │ │ │ │ - strd lr, r0, [sp, #40] @ 0x28 │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - add r3, sp, #100 @ 0x64 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - add r3, sp, #84 @ 0x54 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - add r3, sp, #92 @ 0x5c │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - add r3, sp, #88 @ 0x58 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - b.n 97666 │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - mov r4, fp │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - subs r2, r2, r4 │ │ │ │ - str r2, [sp, #84] @ 0x54 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - adds r3, r4, #2 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - add.w r7, r5, #8 │ │ │ │ - cmp r3, r1 │ │ │ │ - ite le │ │ │ │ - addle r2, r2, r3 │ │ │ │ - addgt r2, r2, r1 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - add.w fp, r4, #1 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - mov r9, r5 │ │ │ │ - add.w r2, r3, r2, lsl #3 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - blx 668cc │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - vstr s16, [r5, #12] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - mov r1, r8 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - subs r3, r3, r4 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r7, [sp, #48] @ 0x30 │ │ │ │ - add.w r3, r3, r2, lsl #3 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r3, r7 │ │ │ │ - blx 5b480 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - subs r3, r3, r4 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - adds r6, #8 │ │ │ │ - subs r3, r3, r4 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - blx 62524 │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - ldrd r4, r3, [sp, #44] @ 0x2c │ │ │ │ - str r4, [sp, #16] │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - ldr r4, [sp, #40] @ 0x28 │ │ │ │ - str r0, [sp, #0] │ │ │ │ - add r5, r7 │ │ │ │ - ldr r0, [pc, #80] @ (97750 ) │ │ │ │ - strd r5, r4, [sp, #8] │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - add r0, pc │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - blx 5b480 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - add r2, r3 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - str.w r3, [r9, #8] │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - str.w r3, [r9, #12] │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - cmp fp, r3 │ │ │ │ - ble.n 9765c │ │ │ │ - b.n 975aa │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - subs.w r0, r4, lr, lsr #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - lsls r6, r4, #16 │ │ │ │ + lsls r2, r3, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - sbc.w r0, r2, lr, lsr #1 │ │ │ │ - ldr r4, [pc, #784] @ (97a5c ) │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - lsrs r2, r7, #7 │ │ │ │ + lsls r6, r3, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r6, #4 │ │ │ │ + @ instruction: 0xfbee005d │ │ │ │ + lsls r0, r5, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -00097754 : │ │ │ │ +00097fbc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ - ldr r4, [pc, #412] @ (97908 ) │ │ │ │ + ldr r4, [pc, #412] @ (98170 ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ mov lr, r0 │ │ │ │ - ldr r0, [pc, #412] @ (9790c ) │ │ │ │ + ldr r0, [pc, #412] @ (98174 ) │ │ │ │ add r4, pc │ │ │ │ mov r8, r3 │ │ │ │ ldr r5, [sp, #136] @ 0x88 │ │ │ │ mov ip, r2 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r4, r0] │ │ │ │ @@ -74840,39 +75657,39 @@ │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ mov.w r0, #0 │ │ │ │ str r2, [r5, #0] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr.w r4, [lr] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ cmp r4, r2 │ │ │ │ - blt.w 978f0 │ │ │ │ + blt.w 98158 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ mov sl, r1 │ │ │ │ cmp r2, #0 │ │ │ │ - blt.w 978bc │ │ │ │ + blt.w 98124 │ │ │ │ cmp r4, #1 │ │ │ │ ldr.w r0, [r8] │ │ │ │ mov r6, r4 │ │ │ │ it lt │ │ │ │ movlt r6, #1 │ │ │ │ cmp r0, r6 │ │ │ │ - blt.w 978f8 │ │ │ │ + blt.w 98160 │ │ │ │ cmp r4, r2 │ │ │ │ it ge │ │ │ │ movge r4, r2 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ - beq.w 978d0 │ │ │ │ + beq.w 98138 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ sub.w r5, ip, #8 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ movs r4, #1 │ │ │ │ add.w r9, r1, #1 │ │ │ │ - ldr r1, [pc, #316] @ (97910 ) │ │ │ │ - vldr s17, [pc, #304] @ 97904 │ │ │ │ + ldr r1, [pc, #316] @ (98178 ) │ │ │ │ + vldr s17, [pc, #304] @ 9816c │ │ │ │ mov r3, r2 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ add.w r1, ip, #8 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ str r1, [sp, #24] │ │ │ │ @@ -74880,15 +75697,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov.w r9, r9, lsl #3 │ │ │ │ mov r8, r7 │ │ │ │ vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ mov r7, r1 │ │ │ │ strd lr, ip, [sp, #40] @ 0x28 │ │ │ │ - b.n 97832 │ │ │ │ + b.n 9809a │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r1, fp │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add.w r8, r8, #8 │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -74900,15 +75717,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ blx 62578 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r3, r9 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bgt.n 978d0 │ │ │ │ + bgt.n 98138 │ │ │ │ ldr.w r3, [sl] │ │ │ │ mov r4, r6 │ │ │ │ add.w fp, r5, #8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [sp, #24] │ │ │ │ subs r3, r3, r4 │ │ │ │ @@ -74938,15 +75755,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ blx 668cc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ - ble.n 977fe │ │ │ │ + ble.n 98066 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ subs r3, r3, r4 │ │ │ │ vstr s16, [r5, #8] │ │ │ │ vstr s17, [r5, #12] │ │ │ │ strd r7, r2, [sp, #12] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ strd r8, r2, [sp, #4] │ │ │ │ @@ -74957,422 +75774,64 @@ │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ mov r3, fp │ │ │ │ blx 5b480 │ │ │ │ - b.n 977fe │ │ │ │ + b.n 98066 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #80] @ (97914 ) │ │ │ │ + ldr r0, [pc, #80] @ (9817c ) │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r2, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #68] @ (97918 ) │ │ │ │ - ldr r3, [pc, #56] @ (9790c ) │ │ │ │ + ldr r2, [pc, #68] @ (98180 ) │ │ │ │ + ldr r3, [pc, #56] @ (98174 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 97900 │ │ │ │ + bne.n 98168 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 978c2 │ │ │ │ + b.n 9812a │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 978c2 │ │ │ │ + b.n 9812a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe9a0005e │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - lsrs r0, r5, #1 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - lsls r0, r2, #4 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xe83c005e │ │ │ │ - │ │ │ │ -0009791c : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ - mov sl, r3 │ │ │ │ - mov r3, r0 │ │ │ │ - ldr r0, [pc, #840] @ (97c7c ) │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r1, [pc, #840] @ (97c80 ) │ │ │ │ - sub sp, #132 @ 0x84 │ │ │ │ - add r0, pc │ │ │ │ - ldr.w r8, [pc, #840] @ 97c84 │ │ │ │ - ldr.w r9, [sp, #180] @ 0xb4 │ │ │ │ - add r8, pc │ │ │ │ - ldr r1, [r0, r1] │ │ │ │ - add.w r7, r8, #4 │ │ │ │ - ldr r0, [pc, #828] @ (97c88 ) │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - str r1, [sp, #124] @ 0x7c │ │ │ │ - mov.w r1, #0 │ │ │ │ - str r5, [sp, #0] │ │ │ │ - ldr r1, [pc, #820] @ (97c8c ) │ │ │ │ - add r0, pc │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - add r1, pc │ │ │ │ - ldrd r6, r4, [sp, #172] @ 0xac │ │ │ │ - str r0, [sp, #68] @ 0x44 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - movs r2, #0 │ │ │ │ - strd r7, r7, [sp, #4] │ │ │ │ - str.w r2, [r9] │ │ │ │ - mov r2, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - str r1, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr.w fp, [sp, #168] @ 0xa8 │ │ │ │ - str r4, [sp, #80] @ 0x50 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - movs r2, #0 │ │ │ │ - str r0, [sp, #52] @ 0x34 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - cmp r1, #0 │ │ │ │ - str r1, [sp, #60] @ 0x3c │ │ │ │ - mul.w r2, r0, r1 │ │ │ │ - vmov s15, r2 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r6] │ │ │ │ - blt.n 97a82 │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ - cmp r0, #0 │ │ │ │ - blt.n 97a4e │ │ │ │ - cmp r1, #1 │ │ │ │ - mov r4, r1 │ │ │ │ - it lt │ │ │ │ - movlt r4, #1 │ │ │ │ - mov lr, r4 │ │ │ │ - ldr.w r4, [sl] │ │ │ │ - cmp r4, lr │ │ │ │ - blt.n 97a8a │ │ │ │ - cmp r2, lr │ │ │ │ - blt.w 97c52 │ │ │ │ - ldr.w lr, [r9] │ │ │ │ - cmp.w lr, #0 │ │ │ │ - bne.w 97c70 │ │ │ │ - cmp r1, r0 │ │ │ │ - mov r4, r1 │ │ │ │ - it ge │ │ │ │ - movge r4, r0 │ │ │ │ - mov r9, r4 │ │ │ │ - cmp r4, #0 │ │ │ │ - beq.n 97a92 │ │ │ │ - sub.w r2, fp, #8 │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - add.w ip, r2, #1 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - sub.w r2, r2, ip, lsl #3 │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - cmp r2, #1 │ │ │ │ - mov r4, r2 │ │ │ │ - ite le │ │ │ │ - movle r4, #0 │ │ │ │ - movgt r4, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ - it ge │ │ │ │ - movge r4, #0 │ │ │ │ - cmp r4, #0 │ │ │ │ - bne.n 97a9a │ │ │ │ - movs r4, #1 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - subs r1, r1, r4 │ │ │ │ - subs r0, r0, r4 │ │ │ │ - adds r1, #1 │ │ │ │ - adds r0, #1 │ │ │ │ - str r1, [sp, #100] @ 0x64 │ │ │ │ - str r0, [sp, #96] @ 0x60 │ │ │ │ - add r1, sp, #116 @ 0x74 │ │ │ │ - mla r2, r4, r3, r4 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - add r0, sp, #100 @ 0x64 │ │ │ │ - add r1, sp, #96 @ 0x60 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - add.w r2, r3, r2, lsl #3 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - add.w r4, r3, r4, lsl #3 │ │ │ │ - mov r3, sl │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 5a1a4 │ │ │ │ - vldr s15, [sp, #60] @ 0x3c │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r6] │ │ │ │ - b.n 97a64 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str.w r2, [r9] │ │ │ │ - ldr r0, [pc, #564] @ (97c90 ) │ │ │ │ - add r1, sp, #96 @ 0x60 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #556] @ (97c94 ) │ │ │ │ - ldr r3, [pc, #536] @ (97c80 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 97c76 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #132 @ 0x84 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 97a54 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 97a54 │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - str r3, [r6, #0] │ │ │ │ - b.n 97a64 │ │ │ │ - ldrd r2, r1, [sp, #68] @ 0x44 │ │ │ │ - add.w r0, r8, #8 │ │ │ │ - strd r7, r7, [sp, #4] │ │ │ │ - str r5, [sp, #0] │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - str.w lr, [sp, #96] @ 0x60 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ - str r0, [sp, #100] @ 0x64 │ │ │ │ - cmp r0, r2 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - it lt │ │ │ │ - movlt r0, r2 │ │ │ │ - mov r4, r0 │ │ │ │ - cmp r9, r0 │ │ │ │ - ble.w 97c4c │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - str r1, [sp, #120] @ 0x78 │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - mul.w r2, r2, r1 │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - cmp r0, r2 │ │ │ │ - blt.w 97c0e │ │ │ │ - ldr r0, [pc, #440] @ (97c98 ) │ │ │ │ - sub.w r1, r9, r4 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - movs r4, #1 │ │ │ │ - add r0, pc │ │ │ │ - str r0, [sp, #84] @ 0x54 │ │ │ │ - ldr r0, [pc, #432] @ (97c9c ) │ │ │ │ - mov fp, r5 │ │ │ │ - str.w sl, [sp, #68] @ 0x44 │ │ │ │ - mov sl, r3 │ │ │ │ - add r0, pc │ │ │ │ - str r0, [sp, #88] @ 0x58 │ │ │ │ - ldr r0, [pc, #420] @ (97ca0 ) │ │ │ │ - strd r1, r2, [sp, #96] @ 0x60 │ │ │ │ - add r0, pc │ │ │ │ - str.w r9, [sp, #80] @ 0x50 │ │ │ │ - str r0, [sp, #92] @ 0x5c │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ - b.n 97b6c │ │ │ │ - cmp r4, r1 │ │ │ │ - bgt.n 97b74 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - add r5, sp, #104 @ 0x68 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - add r6, sp, #112 @ 0x70 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - mov r0, r6 │ │ │ │ - mul.w r8, r3, r4 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - subs r3, r3, r4 │ │ │ │ - add.w r7, r8, r4 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - add.w r7, r3, r7, lsl #3 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - subs r3, r3, r4 │ │ │ │ - adds r3, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge r3, r2 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - mov r2, r7 │ │ │ │ - add.w r9, r3, r4, lsl #3 │ │ │ │ - add r3, sp, #116 @ 0x74 │ │ │ │ - str.w r9, [sp] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - blx 5a1a4 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - add r3, r4 │ │ │ │ - cmp r3, r2 │ │ │ │ - ble.n 97b8c │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ - add r4, r2 │ │ │ │ - cmp r2, #0 │ │ │ │ - bge.n 97b0a │ │ │ │ - cmp r4, r1 │ │ │ │ - bge.n 97b0e │ │ │ │ - ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ - mov r3, sl │ │ │ │ - ldrd sl, r6, [sp, #68] @ 0x44 │ │ │ │ - cmp r4, r9 │ │ │ │ - bgt.w 97a3c │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - ldr.w r0, [fp] │ │ │ │ - b.n 97a0c │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - str.w r9, [sp, #8] │ │ │ │ - add.w r9, sp, #120 @ 0x78 │ │ │ │ - strd r7, r2, [sp] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldrd r1, r0, [sp, #84] @ 0x54 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - str.w r9, [sp, #16] │ │ │ │ - subs r3, r3, r4 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - mov r3, r6 │ │ │ │ - blx 607c8 │ │ │ │ - strd r6, r7, [sp, #8] │ │ │ │ - str r5, [sp, #0] │ │ │ │ - ldr r6, [sp, #68] @ 0x44 │ │ │ │ - ldr r5, [sp, #72] @ 0x48 │ │ │ │ - strd r6, r5, [sp, #16] │ │ │ │ - str.w r9, [sp, #40] @ 0x28 │ │ │ │ - str.w r9, [sp, #24] │ │ │ │ - str r6, [sp, #32] │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - ldr r0, [pc, #204] @ (97ca4 ) │ │ │ │ - subs r3, r3, r4 │ │ │ │ - ldr r1, [sp, #92] @ 0x5c │ │ │ │ - subs r3, r3, r2 │ │ │ │ - add r0, pc │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - adds r3, r2, r4 │ │ │ │ - add.w r2, r5, r2, lsl #3 │ │ │ │ - ldr r5, [sp, #64] @ 0x40 │ │ │ │ - add r3, r8 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - subs r3, r3, r4 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - add r3, sp, #108 @ 0x6c │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldrd r3, r2, [sp, #84] @ 0x54 │ │ │ │ - blx 675b0 │ │ │ │ - b.n 97b66 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - bl 6768d8 │ │ │ │ - ldrd r2, r1, [sp, #68] @ 0x44 │ │ │ │ - mov ip, r0 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - add.w r0, r8, #12 │ │ │ │ - strd r7, r7, [sp, #4] │ │ │ │ - mov r8, ip │ │ │ │ - str r5, [sp, #0] │ │ │ │ - movs r7, #2 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - str.w ip, [sp, #52] @ 0x34 │ │ │ │ - str r7, [sp, #96] @ 0x60 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ - mov r3, r8 │ │ │ │ - cmp r0, r2 │ │ │ │ - it lt │ │ │ │ - movlt r0, r2 │ │ │ │ - cmp r3, r0 │ │ │ │ - it ge │ │ │ │ - cmpge r9, r8 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - bgt.w 97adc │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ - b.n 97a0a │ │ │ │ - adds r2, #1 │ │ │ │ - beq.n 97c62 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - str.w r2, [r9] │ │ │ │ - b.n 97a58 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 97a64 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 97a58 │ │ │ │ - rsb r3, lr, #0 │ │ │ │ - b.n 97a58 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - b.n 97c30 │ │ │ │ + b.n 983e4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #776] @ (97f90 ) │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - lsls r4, r4, #1 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - lsls r0, r0, #2 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - vmov.i32 q0, #173 @ 0x000000ad │ │ │ │ - b.n 979e8 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - lsls r2, r5, #22 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - lsls r4, r4, #22 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - lsls r2, r7, #17 │ │ │ │ + movs r0, r6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r4, #17 │ │ │ │ + ldrh.w r0, [r4, #93] @ 0x5d │ │ │ │ + svc 212 @ 0xd4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -00097ca8 : │ │ │ │ +00098184 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ - ldr.w r5, [pc, #2056] @ 984c8 │ │ │ │ + ldr.w r5, [pc, #2056] @ 989a4 │ │ │ │ sub sp, #244 @ 0xf4 │ │ │ │ - ldr.w r4, [pc, #2056] @ 984cc │ │ │ │ + ldr.w r4, [pc, #2056] @ 989a8 │ │ │ │ mov fp, r3 │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ ldr r3, [sp, #364] @ 0x16c │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [sp, #316] @ 0x13c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ @@ -75410,15 +75869,15 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ ldr r4, [sp, #296] @ 0x128 │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #344] @ 0x158 │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ - ldr.w r5, [pc, #1960] @ 984d0 │ │ │ │ + ldr.w r5, [pc, #1960] @ 989ac │ │ │ │ ldr r3, [sp, #348] @ 0x15c │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [sp, #352] @ 0x160 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #360] @ 0x168 │ │ │ │ @@ -75426,216 +75885,216 @@ │ │ │ │ ldr.w r3, [r8] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ blx 57998 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ mov r0, r7 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r3, [pc, #1924] @ 984d4 │ │ │ │ + ldr.w r3, [pc, #1924] @ 989b0 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ mov r0, fp │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r1, r3 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #1912] @ 984d8 │ │ │ │ + ldr.w r1, [pc, #1912] @ 989b4 │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 57998 │ │ │ │ - ldr.w r3, [pc, #1892] @ 984dc │ │ │ │ + ldr.w r3, [pc, #1892] @ 989b8 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ mov r1, r3 │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ mov r1, r3 │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n 97e82 │ │ │ │ + beq.n 9835e │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 97eba │ │ │ │ + beq.w 98396 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 97ed4 │ │ │ │ + beq.w 983b0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ orr.w r3, sl, r5 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ orr.w r6, r2, r9 │ │ │ │ orrs r3, r6 │ │ │ │ - bne.n 97df6 │ │ │ │ + bne.n 982d2 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [r1, #0] │ │ │ │ - ldr.w r0, [pc, #1820] @ 984e0 │ │ │ │ + ldr.w r0, [pc, #1820] @ 989bc │ │ │ │ add r1, sp, #164 @ 0xa4 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1808] @ 984e4 │ │ │ │ - ldr.w r3, [pc, #1780] @ 984cc │ │ │ │ + ldr.w r2, [pc, #1808] @ 989c0 │ │ │ │ + ldr.w r3, [pc, #1780] @ 989a8 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 98a34 │ │ │ │ + bne.w 98f10 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #244 @ 0xf4 │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ orrs.w r5, r9, r5 │ │ │ │ - beq.n 97e08 │ │ │ │ + beq.n 982e4 │ │ │ │ ldrd r3, r2, [sp, #84] @ 0x54 │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ cmpne r3, #0 │ │ │ │ - beq.n 97db8 │ │ │ │ + beq.n 98294 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ cmp r5, #0 │ │ │ │ - blt.n 97eee │ │ │ │ + blt.n 983ca │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ cmp r5, #1 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r5 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 97ef6 │ │ │ │ + blt.n 983d2 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 97efe │ │ │ │ + ble.n 983da │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ cmpne r5, r3 │ │ │ │ - bgt.n 97efe │ │ │ │ + bgt.n 983da │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 989e8 │ │ │ │ + ble.w 98ec4 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ cmpne r5, r3 │ │ │ │ - bgt.w 989e8 │ │ │ │ + bgt.w 98ec4 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 98780 │ │ │ │ + bne.w 98c5c │ │ │ │ movs r7, #1 │ │ │ │ vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ cmp r5, #0 │ │ │ │ - bne.w 9842c │ │ │ │ + bne.w 98908 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ ldr.w r3, [r8] │ │ │ │ vstr s16, [r2] │ │ │ │ cmp r3, r7 │ │ │ │ - bge.n 97f06 │ │ │ │ + bge.n 983e2 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ adds r3, #1 │ │ │ │ - beq.w 98776 │ │ │ │ + beq.w 98c52 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mvn.w r2, #19 │ │ │ │ movs r3, #20 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n 97dc2 │ │ │ │ - ldr.w r1, [pc, #1636] @ 984e8 │ │ │ │ + b.n 9829e │ │ │ │ + ldr.w r1, [pc, #1636] @ 989c4 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 97d98 │ │ │ │ - ldr.w r1, [pc, #1624] @ 984ec │ │ │ │ + bne.n 98274 │ │ │ │ + ldr.w r1, [pc, #1624] @ 989c8 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w 97d98 │ │ │ │ + bne.w 98274 │ │ │ │ ldr r1, [sp, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w 97d98 │ │ │ │ + bne.w 98274 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 97dbe │ │ │ │ - ldr.w r1, [pc, #1588] @ 984f0 │ │ │ │ + b.n 9829a │ │ │ │ + ldr.w r1, [pc, #1588] @ 989cc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w 97da0 │ │ │ │ + bne.w 9827c │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 97dbe │ │ │ │ - ldr.w r1, [pc, #1564] @ 984f4 │ │ │ │ + b.n 9829a │ │ │ │ + ldr.w r1, [pc, #1564] @ 989d0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w 97da8 │ │ │ │ + bne.w 98284 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 97dbe │ │ │ │ + b.n 9829a │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 97dbe │ │ │ │ + b.n 9829a │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 97dbe │ │ │ │ + b.n 9829a │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 97dbe │ │ │ │ + b.n 9829a │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r9, [r3] │ │ │ │ cmp.w r9, #0 │ │ │ │ - bne.w 98a9a │ │ │ │ + bne.w 98f76 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ adds r3, #1 │ │ │ │ - beq.w 97dd0 │ │ │ │ + beq.w 982ac │ │ │ │ cmp r5, #0 │ │ │ │ - beq.w 97dd0 │ │ │ │ - ldr.w r0, [pc, #1492] @ 984f8 │ │ │ │ + beq.w 982ac │ │ │ │ + ldr.w r0, [pc, #1492] @ 989d4 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ - ldr.w r0, [pc, #1484] @ 984fc │ │ │ │ + ldr.w r0, [pc, #1484] @ 989d8 │ │ │ │ vmov.f32 s17, s0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ add r1, sp, #196 @ 0xc4 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ vdiv.f32 s15, s14, s0 │ │ │ │ vstr s0, [sp, #200] @ 0xc8 │ │ │ │ vstr s15, [sp, #196] @ 0xc4 │ │ │ │ blx 639fc │ │ │ │ vldr s0, [sp, #200] @ 0xc8 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 98a8e │ │ │ │ + bmi.w 98f6a │ │ │ │ vsqrt.f64 d6, d0 │ │ │ │ vcvt.f64.f32 d0, s17 │ │ │ │ vmov.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr.w r0, [pc, #1420] @ 98500 │ │ │ │ + ldr.w r0, [pc, #1420] @ 989dc │ │ │ │ add r6, sp, #220 @ 0xdc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ vdiv.f64 d7, d6, d0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ @@ -75647,23 +76106,23 @@ │ │ │ │ vdiv.f32 s15, s11, s14 │ │ │ │ vstr s14, [sp, #200] @ 0xc8 │ │ │ │ vstr s15, [sp, #196] @ 0xc4 │ │ │ │ blx 5792c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vstr s0, [sp, #176] @ 0xb0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n 97fc0 │ │ │ │ + ble.n 9849c │ │ │ │ vldr s15, [sp, #200] @ 0xc8 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 98392 │ │ │ │ + bmi.w 9886e │ │ │ │ vldr s15, [sp, #196] @ 0xc4 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w 98392 │ │ │ │ + bgt.w 9886e │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ mov r2, r5 │ │ │ │ @@ -75672,15 +76131,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #180 @ 0xb4 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r7 │ │ │ │ blx 5b2ec │ │ │ │ - ldr.w r0, [pc, #1296] @ 98504 │ │ │ │ + ldr.w r0, [pc, #1296] @ 989e0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp, #0] │ │ │ │ blx 5792c │ │ │ │ @@ -75707,22 +76166,22 @@ │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ adds r5, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ blx 5b2c8 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 98560 │ │ │ │ + bne.w 98a3c │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 980b8 │ │ │ │ + bne.n 98594 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 98786 │ │ │ │ + bne.w 98c62 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ add r0, sp, #228 @ 0xe4 │ │ │ │ str r3, [sp, #28] │ │ │ │ movs r5, #83 @ 0x53 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ @@ -75732,38 +76191,38 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr.w r1, [pc, #1160] @ 98508 │ │ │ │ + ldr.w r1, [pc, #1160] @ 989e4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #0] │ │ │ │ str r6, [sp, #32] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ strb.w r5, [sp, #228] @ 0xe4 │ │ │ │ blx 61fc0 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ itt le │ │ │ │ addle r2, sp, #224 @ 0xe0 │ │ │ │ addle r5, sp, #184 @ 0xb8 │ │ │ │ - ble.n 98182 │ │ │ │ + ble.n 9865e │ │ │ │ cmp.w r9, #0 │ │ │ │ - bne.w 98310 │ │ │ │ + bne.w 987ec │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ vstr s16, [r2] │ │ │ │ - b.n 97dd0 │ │ │ │ - ldr.w r0, [pc, #1104] @ 9850c │ │ │ │ + b.n 982ac │ │ │ │ + ldr.w r0, [pc, #1104] @ 989e8 │ │ │ │ movs r7, #82 @ 0x52 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -75797,31 +76256,31 @@ │ │ │ │ strd r7, r0, [sp, #28] │ │ │ │ strd r6, r5, [sp, #20] │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ - ldr r1, [pc, #1008] @ (98510 ) │ │ │ │ - ldr r0, [pc, #1008] @ (98514 ) │ │ │ │ + ldr r1, [pc, #1008] @ (989ec ) │ │ │ │ + ldr r0, [pc, #1008] @ (989f0 ) │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, sl │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ blx 61fc0 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.n 980a4 │ │ │ │ + bgt.n 98580 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ add r2, sp, #224 @ 0xe0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r5, sp, #184 @ 0xb8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -75831,28 +76290,28 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r1, [pc, #944] @ (98518 ) │ │ │ │ + ldr r1, [pc, #944] @ (989f4 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ blx 5f808 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ - cbnz r3, 981c8 │ │ │ │ + cbnz r3, 986a4 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -75861,59 +76320,59 @@ │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ strd r4, r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ - ldr r1, [pc, #884] @ (9851c ) │ │ │ │ + ldr r1, [pc, #884] @ (989f8 ) │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #188 @ 0xbc │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #32] │ │ │ │ blx 5f1ac │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 980a4 │ │ │ │ + beq.w 98580 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r1, [pc, #844] @ (98520 ) │ │ │ │ + ldr r1, [pc, #844] @ (989fc ) │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r6, [sp, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ strd r4, r6, [sp, #8] │ │ │ │ blx 5c3a0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 980a4 │ │ │ │ + ble.w 98580 │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ vmov.f32 s18, s16 │ │ │ │ mov.w r8, #1 │ │ │ │ - vldr s17, [pc, #704] @ 984c4 │ │ │ │ + vldr s17, [pc, #704] @ 989a0 │ │ │ │ add.w fp, r5, #1 │ │ │ │ add r2, sp, #172 @ 0xac │ │ │ │ str.w r9, [sp, #92] @ 0x5c │ │ │ │ sub.w r3, r6, fp, lsl #3 │ │ │ │ - ldr r6, [pc, #784] @ (98524 ) │ │ │ │ + ldr r6, [pc, #784] @ (98a00 ) │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ adds r3, #8 │ │ │ │ add r6, pc │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ add r2, sp, #204 @ 0xcc │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ @@ -75933,15 +76392,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ vstr s15, [sp, #172] @ 0xac │ │ │ │ blx 61414 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 9828e │ │ │ │ + ble.n 9876a │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov.w fp, #1 │ │ │ │ ldr.w r9, [sp, #68] @ 0x44 │ │ │ │ add sl, r3 │ │ │ │ vldr s16, [sl, #8] │ │ │ │ add.w sl, sl, #8 │ │ │ │ mov r0, sl │ │ │ │ @@ -75949,15 +76408,15 @@ │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ cmp r3, fp │ │ │ │ vmul.f32 s0, s0, s0 │ │ │ │ vmla.f32 s0, s16, s16 │ │ │ │ vstmia r9!, {s0} │ │ │ │ - bge.n 98266 │ │ │ │ + bge.n 98742 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ blx 602a0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ @@ -75966,15 +76425,15 @@ │ │ │ │ mov r1, sl │ │ │ │ blx 62524 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add.w r3, r3, r9, lsl #2 │ │ │ │ vldr s0, [r3] │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 989f2 │ │ │ │ + bmi.w 98ece │ │ │ │ vsqrt.f32 s15, s0 │ │ │ │ vldr s14, [sp, #208] @ 0xd0 │ │ │ │ vldr s12, [sp, #204] @ 0xcc │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ @@ -75986,34 +76445,34 @@ │ │ │ │ blx 574e4 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str.w fp, [sp, #168] @ 0xa8 │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ vstr s17, [sl, #4] │ │ │ │ cmp r3, r8 │ │ │ │ - bge.n 98226 │ │ │ │ + bge.n 98702 │ │ │ │ ldr.w r9, [sp, #92] @ 0x5c │ │ │ │ vmov.f32 s16, s18 │ │ │ │ cmp.w r9, #0 │ │ │ │ - beq.w 980ac │ │ │ │ + beq.w 98588 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ add.w r8, sp, #192 @ 0xc0 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r6, sp, #176 @ 0xb0 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ - ldr.w r9, [pc, #516] @ 98528 │ │ │ │ + ldr.w r9, [pc, #516] @ 98a04 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add r9, pc │ │ │ │ - ldr r5, [pc, #508] @ (9852c ) │ │ │ │ + ldr r5, [pc, #508] @ (98a08 ) │ │ │ │ subs r3, r3, r2 │ │ │ │ - ldr r7, [pc, #508] @ (98530 ) │ │ │ │ + ldr r7, [pc, #508] @ (98a0c ) │ │ │ │ cmp r3, #1 │ │ │ │ add r5, pc │ │ │ │ add.w r2, r1, r2, lsl #3 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ str r2, [sp, #12] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ @@ -76027,37 +76486,37 @@ │ │ │ │ mov r3, r8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 57dfc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 989be │ │ │ │ + bne.w 98e9a │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 980ac │ │ │ │ + beq.w 98588 │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 980ac │ │ │ │ + bne.w 98588 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ mov r1, r9 │ │ │ │ strd r7, r3, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 66adc │ │ │ │ - b.n 980ac │ │ │ │ - ldr r5, [pc, #416] @ (98534 ) │ │ │ │ + b.n 98588 │ │ │ │ + ldr r5, [pc, #416] @ (98a10 ) │ │ │ │ add.w sl, sp, #176 @ 0xb0 │ │ │ │ - ldr r7, [pc, #412] @ (98538 ) │ │ │ │ + ldr r7, [pc, #412] @ (98a14 ) │ │ │ │ add.w r9, sp, #192 @ 0xc0 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r7, pc │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -76081,15 +76540,15 @@ │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ blx 5b2ec │ │ │ │ - ldr r0, [pc, #340] @ (9853c ) │ │ │ │ + ldr r0, [pc, #340] @ (98a18 ) │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -76101,63 +76560,63 @@ │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ mov.w r9, #1 │ │ │ │ vstr s0, [sp, #220] @ 0xdc │ │ │ │ vstr s0, [r2] │ │ │ │ - ldr r2, [pc, #296] @ (98540 ) │ │ │ │ + ldr r2, [pc, #296] @ (98a1c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ strd r2, r2, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ blx 66adc │ │ │ │ vldr s0, [sp, #220] @ 0xdc │ │ │ │ - b.n 98006 │ │ │ │ - ldr r7, [pc, #276] @ (98544 ) │ │ │ │ - ldr r3, [pc, #280] @ (98548 ) │ │ │ │ - ldr r2, [pc, #280] @ (9854c ) │ │ │ │ + b.n 984e2 │ │ │ │ + ldr r7, [pc, #276] @ (98a20 ) │ │ │ │ + ldr r3, [pc, #280] @ (98a24 ) │ │ │ │ + ldr r2, [pc, #280] @ (98a28 ) │ │ │ │ add r7, pc │ │ │ │ - ldr r1, [pc, #280] @ (98550 ) │ │ │ │ + ldr r1, [pc, #280] @ (98a2c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mla sl, r0, r5, r5 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 987c2 │ │ │ │ + bne.w 98c9e │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 988fa │ │ │ │ + bne.w 98dd6 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 98864 │ │ │ │ + beq.w 98d40 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ strd r4, r3, [sp] │ │ │ │ - ldr r3, [pc, #204] @ (98554 ) │ │ │ │ - ldr r1, [pc, #208] @ (98558 ) │ │ │ │ - ldr r0, [pc, #208] @ (9855c ) │ │ │ │ + ldr r3, [pc, #204] @ (98a30 ) │ │ │ │ + ldr r1, [pc, #208] @ (98a34 ) │ │ │ │ + ldr r0, [pc, #208] @ (98a38 ) │ │ │ │ add r3, pc │ │ │ │ adds r5, r3, #4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #24] │ │ │ │ blx 61fc0 │ │ │ │ @@ -76171,76 +76630,72 @@ │ │ │ │ it lt │ │ │ │ movlt r9, r3 │ │ │ │ cmp r9, r7 │ │ │ │ it lt │ │ │ │ movlt r9, r7 │ │ │ │ vmov s15, r9 │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ - b.n 97e5c │ │ │ │ + b.n 98338 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 97d5c │ │ │ │ + svc 108 @ 0x6c │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #11 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - stc2 0, cr0, [ip, #-372]! @ 0xfffffe8c │ │ │ │ - cmp r3, #194 @ 0xc2 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - lsls r6, r6, #8 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - lsls r6, r2, #11 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - b.n 98b58 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xfbf0005d │ │ │ │ - @ instruction: 0xfbf4005d │ │ │ │ - @ instruction: 0xfbc0005d │ │ │ │ - @ instruction: 0xfba6005d │ │ │ │ - @ instruction: 0xfb66005d │ │ │ │ - @ instruction: 0xfb44005d │ │ │ │ - lsls r2, r7, #1 │ │ │ │ + mcr2 0, 2, r0, cr4, cr13, {2} │ │ │ │ + strb.w r0, [r0, #93] @ 0x5d │ │ │ │ + movs r7, #30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r7, pc, #488 @ (adr r7, 986f0 ) │ │ │ │ + ldc2 0, cr0, [sl, #372] @ 0x174 │ │ │ │ + mcr2 0, 1, r0, cr10, cr13, {2} │ │ │ │ + udf #92 @ 0x5c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr??.w r0, [sl, #93] @ 0x5d │ │ │ │ - str.w r0, [r2, #93] @ 0x5d │ │ │ │ - mcr2 0, 7, r0, cr8, cr13, {2} │ │ │ │ - ldr??.w r0, [r0, sp, lsl #1] │ │ │ │ - mcr2 0, 2, r0, cr10, cr13, {2} │ │ │ │ - str.w r0, [sl, #93] @ 0x5d │ │ │ │ - ldrsh.w r0, [ip, sp, lsl #1] │ │ │ │ - lsrs r4, r7 │ │ │ │ + @ instruction: 0xf744005d │ │ │ │ + @ instruction: 0xf750005d │ │ │ │ + @ instruction: 0xf714005d │ │ │ │ + @ instruction: 0xf6fa005d │ │ │ │ + movt r0, #10333 @ 0x285d │ │ │ │ + @ instruction: 0xf698005d │ │ │ │ + @ instruction: 0xfbee005d │ │ │ │ + add r2, pc, #936 @ (adr r2, 98d8c ) │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + adc.w r0, lr, #14483456 @ 0xdd0000 │ │ │ │ + @ instruction: 0xf3fa005d │ │ │ │ + @ instruction: 0xfa4c005d │ │ │ │ + @ instruction: 0xf4a4005d │ │ │ │ + vld1.8 @ instruction: 0xf9ae005d │ │ │ │ + ands.w r0, lr, #14483456 @ 0xdd0000 │ │ │ │ + eors.w r0, r8, #14483456 @ 0xdd0000 │ │ │ │ + subs r4, #28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r2, [r7, #4] │ │ │ │ + strb r6, [r7, #16] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stc2 0, cr0, [ip, #-372]! @ 0xfffffe8c │ │ │ │ - subs r7, #210 @ 0xd2 │ │ │ │ + ldrb.w r0, [r0, #93] @ 0x5d │ │ │ │ + subs r2, #242 @ 0xf2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r0, #3] │ │ │ │ + strb r2, [r1, #15] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldc2 0, cr0, [ip], #372 @ 0x174 │ │ │ │ - add r3, pc, #544 @ (adr r3, 98760 ) │ │ │ │ + strh.w r0, [r0, sp, lsl #1] │ │ │ │ + ldr r6, [sp, #992] @ 0x3e0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r6, #252 @ 0xfc │ │ │ │ + subs r2, #28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r6, #226 @ 0xe2 │ │ │ │ + subs r2, #2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r5, #0] │ │ │ │ + strb r2, [r6, #12] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xf584005d │ │ │ │ - @ instruction: 0xf594005d │ │ │ │ - subs r6, #138 @ 0x8a │ │ │ │ + @ instruction: 0xf0bc005d │ │ │ │ + @ instruction: 0xf0d4005d │ │ │ │ + subs r1, #170 @ 0xaa │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xf5f2005d │ │ │ │ - movs r4, #150 @ 0x96 │ │ │ │ + adc.w r0, r6, #93 @ 0x5d │ │ │ │ + subs r2, r6, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [pc, #984] @ (9893c ) │ │ │ │ + ldr r0, [pc, #984] @ (98e18 ) │ │ │ │ movs r7, #76 @ 0x4c │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -76274,34 +76729,34 @@ │ │ │ │ strd r7, r0, [sp, #28] │ │ │ │ strd r6, r5, [sp, #20] │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ ldr r5, [sp, #132] @ 0x84 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ - ldr r1, [pc, #888] @ (98940 ) │ │ │ │ - ldr r0, [pc, #892] @ (98944 ) │ │ │ │ + ldr r1, [pc, #888] @ (98e1c ) │ │ │ │ + ldr r0, [pc, #892] @ (98e20 ) │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, sl │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ blx 61fc0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 98990 │ │ │ │ + bne.w 98e6c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.w 980a4 │ │ │ │ + bgt.w 98580 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ add r6, sp, #224 @ 0xe0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r5, sp, #184 @ 0xb8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -76312,55 +76767,55 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r1, [pc, #816] @ (98948 ) │ │ │ │ + ldr r1, [pc, #816] @ (98e24 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ blx 5f808 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 98a4c │ │ │ │ + beq.w 98f28 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r1, [pc, #780] @ (9894c ) │ │ │ │ + ldr r1, [pc, #780] @ (98e28 ) │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r6, [sp, #132] @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ strd r4, r6, [sp, #8] │ │ │ │ blx 5c3a0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 981c0 │ │ │ │ + ble.w 9869c │ │ │ │ ldr r5, [sp, #124] @ 0x7c │ │ │ │ vmov.f32 s18, s16 │ │ │ │ mov.w r8, #1 │ │ │ │ - vldr s17, [pc, #712] @ 98938 │ │ │ │ + vldr s17, [pc, #712] @ 98e14 │ │ │ │ add.w fp, r5, #1 │ │ │ │ str.w r9, [sp, #140] @ 0x8c │ │ │ │ sub.w r3, r6, fp, lsl #3 │ │ │ │ - ldr r6, [pc, #720] @ (98950 ) │ │ │ │ + ldr r6, [pc, #720] @ (98e2c ) │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ adds r3, #8 │ │ │ │ add r6, pc │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ add r3, sp, #172 @ 0xac │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #204 @ 0xcc │ │ │ │ @@ -76381,15 +76836,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ vstr s15, [sp, #172] @ 0xac │ │ │ │ blx 61414 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 986fa │ │ │ │ + ble.n 98bd6 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov.w fp, #1 │ │ │ │ ldr.w r9, [sp, #68] @ 0x44 │ │ │ │ add sl, r3 │ │ │ │ vldr s16, [sl, #8] │ │ │ │ add.w sl, sl, #8 │ │ │ │ mov r0, sl │ │ │ │ @@ -76397,15 +76852,15 @@ │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ cmp r3, fp │ │ │ │ vmul.f32 s0, s0, s0 │ │ │ │ vmla.f32 s0, s16, s16 │ │ │ │ vstmia r9!, {s0} │ │ │ │ - bge.n 986d2 │ │ │ │ + bge.n 98bae │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ blx 602a0 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ @@ -76414,15 +76869,15 @@ │ │ │ │ mov r1, sl │ │ │ │ blx 62524 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add.w r3, r3, r9, lsl #2 │ │ │ │ vldr s0, [r3] │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 98a38 │ │ │ │ + bmi.w 98f14 │ │ │ │ vsqrt.f32 s15, s0 │ │ │ │ vldr s14, [sp, #208] @ 0xd0 │ │ │ │ vldr s12, [sp, #204] @ 0xcc │ │ │ │ mov r2, r7 │ │ │ │ vdiv.f32 s13, s14, s15 │ │ │ │ mov r3, r6 │ │ │ │ vdiv.f32 s14, s12, s15 │ │ │ │ @@ -76434,24 +76889,24 @@ │ │ │ │ blx 574e4 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str.w fp, [sp, #168] @ 0xa8 │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ vstr s17, [sl, #4] │ │ │ │ cmp r3, r8 │ │ │ │ - bge.n 98692 │ │ │ │ + bge.n 98b6e │ │ │ │ ldr.w r9, [sp, #140] @ 0x8c │ │ │ │ vmov.f32 s16, s18 │ │ │ │ - b.n 981c0 │ │ │ │ + b.n 9869c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 97dd0 │ │ │ │ + beq.w 982ac │ │ │ │ negs r3, r3 │ │ │ │ - b.w 97dc2 │ │ │ │ + b.w 9829e │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ add r0, sp, #228 @ 0xe4 │ │ │ │ str r2, [sp, #20] │ │ │ │ movs r5, #69 @ 0x45 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -76459,40 +76914,40 @@ │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r1, [pc, #428] @ (98954 ) │ │ │ │ + ldr r1, [pc, #428] @ (98e30 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ strb.w r5, [sp, #228] @ 0xe4 │ │ │ │ blx 61fc0 │ │ │ │ - b.n 980a4 │ │ │ │ + b.n 98580 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ ldr r5, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r1, [pc, #384] @ (98958 ) │ │ │ │ + ldr r1, [pc, #384] @ (98e34 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r0, [pc, #384] @ (9895c ) │ │ │ │ + ldr r0, [pc, #384] @ (98e38 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ strd r4, r3, [sp] │ │ │ │ adds r3, r7, #4 │ │ │ │ str r5, [sp, #24] │ │ │ │ @@ -76507,19 +76962,19 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r9, sl │ │ │ │ it lt │ │ │ │ movlt r9, sl │ │ │ │ add.w sl, r5, #4294967295 @ 0xffffffff │ │ │ │ str.w r9, [sp, #164] @ 0xa4 │ │ │ │ cmp r6, #0 │ │ │ │ - bne.n 988d0 │ │ │ │ + bne.n 98dac │ │ │ │ mla r3, r5, r5, r7 │ │ │ │ - ldr r0, [pc, #320] @ (98960 ) │ │ │ │ - ldr r2, [pc, #324] @ (98964 ) │ │ │ │ - ldr r1, [pc, #324] @ (98968 ) │ │ │ │ + ldr r0, [pc, #320] @ (98e3c ) │ │ │ │ + ldr r2, [pc, #324] @ (98e40 ) │ │ │ │ + ldr r1, [pc, #324] @ (98e44 ) │ │ │ │ cmp r7, r3 │ │ │ │ add r0, pc │ │ │ │ it lt │ │ │ │ movlt r7, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ @@ -76541,63 +76996,63 @@ │ │ │ │ movlt r3, r9 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ str r2, [sp, #168] @ 0xa8 │ │ │ │ mov r9, r3 │ │ │ │ - b.n 984b2 │ │ │ │ + b.n 9898e │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ strd r4, r3, [sp] │ │ │ │ - ldr r3, [pc, #232] @ (9896c ) │ │ │ │ - ldr r1, [pc, #232] @ (98970 ) │ │ │ │ - ldr r0, [pc, #236] @ (98974 ) │ │ │ │ + ldr r3, [pc, #232] @ (98e48 ) │ │ │ │ + ldr r1, [pc, #232] @ (98e4c ) │ │ │ │ + ldr r0, [pc, #236] @ (98e50 ) │ │ │ │ add r3, pc │ │ │ │ adds r5, r3, #4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #24] │ │ │ │ blx 61fc0 │ │ │ │ vldr s15, [r6] │ │ │ │ ldr r5, [r4, #0] │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ lsls r7, r5, #1 │ │ │ │ vmov r3, s15 │ │ │ │ cmp.w r9, #0 │ │ │ │ - bne.w 984aa │ │ │ │ + bne.w 98986 │ │ │ │ cmp sl, r3 │ │ │ │ mov r9, sl │ │ │ │ it lt │ │ │ │ movlt r9, r3 │ │ │ │ mla r3, r5, r5, r7 │ │ │ │ str.w r9, [sp, #164] @ 0xa4 │ │ │ │ cmp r7, r3 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ it lt │ │ │ │ movlt r7, r3 │ │ │ │ cmp r9, r3 │ │ │ │ it lt │ │ │ │ movlt r9, r3 │ │ │ │ - b.n 984b2 │ │ │ │ - ldr r0, [pc, #164] @ (98978 ) │ │ │ │ - ldr r2, [pc, #168] @ (9897c ) │ │ │ │ - ldr r1, [pc, #168] @ (98980 ) │ │ │ │ + b.n 9898e │ │ │ │ + ldr r0, [pc, #164] @ (98e54 ) │ │ │ │ + ldr r2, [pc, #168] @ (98e58 ) │ │ │ │ + ldr r1, [pc, #168] @ (98e5c ) │ │ │ │ add r0, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -76605,89 +77060,89 @@ │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ mla r9, sl, r0, r5 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ cmp r3, r9 │ │ │ │ it lt │ │ │ │ movlt r3, r9 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - b.n 98856 │ │ │ │ + b.n 98d32 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ strd r4, r3, [sp] │ │ │ │ - ldr r3, [pc, #104] @ (98984 ) │ │ │ │ - ldr r1, [pc, #108] @ (98988 ) │ │ │ │ - ldr r0, [pc, #108] @ (9898c ) │ │ │ │ + ldr r3, [pc, #104] @ (98e60 ) │ │ │ │ + ldr r1, [pc, #108] @ (98e64 ) │ │ │ │ + ldr r0, [pc, #108] @ (98e68 ) │ │ │ │ add r3, pc │ │ │ │ adds r5, r3, #4 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ blx 61fc0 │ │ │ │ vldr s15, [r7] │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ - b.n 987fc │ │ │ │ + b.n 98cd8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, ip, #14483456 @ 0xdd0000 │ │ │ │ - @ instruction: 0xfa42005d │ │ │ │ - @ instruction: 0xf4aa005d │ │ │ │ - ldrsb.w r0, [r8, #93] @ 0x5d │ │ │ │ - sbfx r0, r0, #1, #30 │ │ │ │ - subs r4, #146 @ 0x92 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xf2d6005d │ │ │ │ - ldrh.w r0, [r0, sp, lsl #1] │ │ │ │ - @ instruction: 0xf296005d │ │ │ │ - subs r2, #240 @ 0xf0 │ │ │ │ + vqadd.s16 q8, q2, │ │ │ │ + sub.w r0, r6, #14483456 @ 0xdd0000 │ │ │ │ + vshr.s32 q8, , #2 │ │ │ │ + @ instruction: 0xf4fc005d │ │ │ │ + mrc 0, 3, r0, cr8, cr13, {2} │ │ │ │ + adds r7, #178 @ 0xb2 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + mcr 0, 1, r0, cr10, cr13, {2} │ │ │ │ + @ instruction: 0xf394005d │ │ │ │ + stcl 0, cr0, [sl, #372]! @ 0x174 │ │ │ │ + adds r6, #16 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xf192005d │ │ │ │ - strh.w r0, [r4, sp, lsl #1] │ │ │ │ - subs r2, #140 @ 0x8c │ │ │ │ + stcl 0, cr0, [sl], {93} @ 0x5d │ │ │ │ + usat r0, #29, r8, lsl #1 │ │ │ │ + adds r5, #172 @ 0xac │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xf1f4005d │ │ │ │ - @ instruction: 0xf1e8005d │ │ │ │ - subs r2, #62 @ 0x3e │ │ │ │ + stcl 0, cr0, [r8, #-372] @ 0xfffffe8c │ │ │ │ + ldc 0, cr0, [ip, #-372]! @ 0xfffffe8c │ │ │ │ + adds r5, #94 @ 0x5e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xf0e2005d │ │ │ │ - @ instruction: 0xf772005d │ │ │ │ - subs r1, #246 @ 0xf6 │ │ │ │ + ldc 0, cr0, [sl], {93} @ 0x5d │ │ │ │ + @ instruction: 0xf2d6005d │ │ │ │ + adds r5, #22 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xf6ea005d │ │ │ │ - adcs.w r0, r4, #93 @ 0x5d │ │ │ │ + movw r0, #57437 @ 0xe05d │ │ │ │ + stc 0, cr0, [r8], #372 @ 0x174 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ movs r5, #66 @ 0x42 │ │ │ │ - ldr r0, [pc, #260] @ (98aa4 ) │ │ │ │ + ldr r0, [pc, #260] @ (98f80 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ strb.w r5, [sp, #232] @ 0xe8 │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 985f2 │ │ │ │ - b.w 980a4 │ │ │ │ + ble.w 98ace │ │ │ │ + b.w 98580 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ strd r7, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ @@ -76695,18 +77150,18 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r8 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ mov r2, r9 │ │ │ │ blx 57dfc │ │ │ │ - b.w 980ac │ │ │ │ + b.w 98588 │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ - b.w 97dbe │ │ │ │ + b.w 9829a │ │ │ │ blx 5bfe8 │ │ │ │ vldr s14, [sp, #208] @ 0xd0 │ │ │ │ vldr s12, [sp, #204] @ 0xcc │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ mov r2, r7 │ │ │ │ vdiv.f32 s13, s14, s0 │ │ │ │ @@ -76718,23 +77173,23 @@ │ │ │ │ blx 574e4 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str.w fp, [sp, #168] @ 0xa8 │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ vstr s17, [sl, #4] │ │ │ │ cmp r8, r3 │ │ │ │ - ble.w 98226 │ │ │ │ - b.n 98300 │ │ │ │ + ble.w 98702 │ │ │ │ + b.n 987dc │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ blx 5bfe8 │ │ │ │ vldr s14, [sp, #208] @ 0xd0 │ │ │ │ vmov.f32 s15, s0 │ │ │ │ vldr s12, [sp, #204] @ 0xcc │ │ │ │ mov r2, r7 │ │ │ │ - b.n 9873c │ │ │ │ + b.n 98c18 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ @@ -76745,1109 +77200,297 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ - ldr r1, [pc, #52] @ (98aa8 ) │ │ │ │ + ldr r1, [pc, #52] @ (98f84 ) │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #188 @ 0xbc │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #32] │ │ │ │ blx 5f1ac │ │ │ │ - b.n 98634 │ │ │ │ + b.n 98b10 │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d6, d0 │ │ │ │ - b.w 97f6a │ │ │ │ + b.w 98446 │ │ │ │ rsb r3, r9, #0 │ │ │ │ - b.w 97dc2 │ │ │ │ + b.w 9829e │ │ │ │ nop │ │ │ │ - movw r0, #43101 @ 0xa85d │ │ │ │ - vshr.s32 q8, , #4 │ │ │ │ + subs.w r0, lr, #93 @ 0x5d │ │ │ │ + adcs.w r0, r0, sp, lsr #1 │ │ │ │ │ │ │ │ -00098aac : │ │ │ │ +00098f88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ + vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3808] @ 0xee0 │ │ │ │ - sub sp, #236 @ 0xec │ │ │ │ - mov r4, r2 │ │ │ │ - ldr.w r2, [pc, #2472] @ 99470 │ │ │ │ - ldr.w r5, [pc, #2472] @ 99474 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - add r2, pc │ │ │ │ - ldr.w r3, [pc, #2468] @ 99478 │ │ │ │ + str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ + ldr r5, [pc, #480] @ (99180 ) │ │ │ │ + sub sp, #116 @ 0x74 │ │ │ │ + ldr r4, [pc, #480] @ (99184 ) │ │ │ │ + mov sl, r0 │ │ │ │ add r5, pc │ │ │ │ - str r1, [sp, #64] @ 0x40 │ │ │ │ - mov r1, r5 │ │ │ │ - str r0, [sp, #92] @ 0x5c │ │ │ │ - ldr.w sl, [sp, #288] @ 0x120 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [sp, #292] @ 0x124 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #228] @ 0xe4 │ │ │ │ - mov.w r3, #0 │ │ │ │ - str r2, [sp, #80] @ 0x50 │ │ │ │ - ldr r2, [sp, #300] @ 0x12c │ │ │ │ - str r2, [sp, #128] @ 0x80 │ │ │ │ - ldr r2, [sp, #304] @ 0x130 │ │ │ │ - str r2, [sp, #132] @ 0x84 │ │ │ │ - ldr r2, [sp, #308] @ 0x134 │ │ │ │ - str r2, [sp, #108] @ 0x6c │ │ │ │ - ldr r2, [sp, #316] @ 0x13c │ │ │ │ - str r2, [sp, #112] @ 0x70 │ │ │ │ - ldr r2, [sp, #320] @ 0x140 │ │ │ │ - ldr.w fp, [sp, #296] @ 0x128 │ │ │ │ - str r2, [sp, #104] @ 0x68 │ │ │ │ - ldrd r7, r2, [sp, #324] @ 0x144 │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #312] @ 0x138 │ │ │ │ - ldr r2, [sp, #332] @ 0x14c │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - str r2, [sp, #116] @ 0x74 │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - ldr.w r9, [sp, #336] @ 0x150 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w 98c66 │ │ │ │ - movs r6, #1 │ │ │ │ - movs r5, #0 │ │ │ │ - str r5, [sp, #120] @ 0x78 │ │ │ │ - ldr.w r1, [pc, #2368] @ 9947c │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 98bcc │ │ │ │ - ldr.w r1, [pc, #2356] @ 99480 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w 98cae │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - str r3, [sp, #184] @ 0xb8 │ │ │ │ - cmp r3, #1 │ │ │ │ + mov r8, r2 │ │ │ │ + ldr.w lr, [sp, #160] @ 0xa0 │ │ │ │ + movs r2, #0 │ │ │ │ + ldr r7, [sp, #172] @ 0xac │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + ldr.w ip, [lr] │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #108] @ 0x6c │ │ │ │ + mov.w r4, #0 │ │ │ │ + str r2, [r7, #0] │ │ │ │ + ldrd r6, r0, [sp, #164] @ 0xa4 │ │ │ │ + ldr.w r9, [sl] │ │ │ │ + cmp r9, r2 │ │ │ │ + blt.n 99014 │ │ │ │ + ldr r4, [r1, #0] │ │ │ │ + cmp r4, r2 │ │ │ │ + ble.n 98fde │ │ │ │ + mov r1, r9 │ │ │ │ + cmp r1, #1 │ │ │ │ it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - vmov s16, r3 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r7, #4] │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - vcvt.f32.s32 s18, s16 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - movs r3, #0 │ │ │ │ - cmp r6, r3 │ │ │ │ - vstr s18, [r7] │ │ │ │ - str.w r3, [r9] │ │ │ │ - ittt gt │ │ │ │ - movgt r3, #1 │ │ │ │ - movgt r0, r3 │ │ │ │ - strgt r3, [sp, #136] @ 0x88 │ │ │ │ - bgt.n 98bf8 │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - movs r5, #1 │ │ │ │ - str.w r3, [r9] │ │ │ │ - ldr.w r0, [pc, #2280] @ 99484 │ │ │ │ - add r1, sp, #184 @ 0xb8 │ │ │ │ - str r5, [sp, #184] @ 0xb8 │ │ │ │ + movlt r1, #1 │ │ │ │ + cmp r4, r1 │ │ │ │ + ble.n 9901c │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #416] @ (99188 ) │ │ │ │ + add r1, sp, #80 @ 0x50 │ │ │ │ + str r2, [r7, #0] │ │ │ │ add r0, pc │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #2272] @ 99488 │ │ │ │ - ldr.w r3, [pc, #2252] @ 99478 │ │ │ │ + ldr r2, [pc, #408] @ (9918c ) │ │ │ │ + ldr r3, [pc, #396] @ (99184 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #228] @ 0xe4 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 9946c │ │ │ │ + bne.w 99176 │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #236 @ 0xec │ │ │ │ - vpop {d8-d9} │ │ │ │ + add sp, #116 @ 0x74 │ │ │ │ + vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - str r3, [sp, #184] @ 0xb8 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - vmov s16, r3 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r7, #4] │ │ │ │ - vcvt.f32.s32 s18, s16 │ │ │ │ - movs r3, #0 │ │ │ │ - mov r0, r3 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ - vstr s18, [r7] │ │ │ │ - str.w r3, [r9] │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 98cde │ │ │ │ - cmp r3, #1 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 98fe4 │ │ │ │ + ldr.w r2, [r8] │ │ │ │ + cmp r9, r4 │ │ │ │ + mov r5, r9 │ │ │ │ + it ge │ │ │ │ + movge r5, r4 │ │ │ │ + cmp r9, r2 │ │ │ │ + it ge │ │ │ │ + cmpge r2, r5 │ │ │ │ + itt lt │ │ │ │ + mvnlt.w r2, #2 │ │ │ │ + movlt r3, #3 │ │ │ │ + blt.n 98fe4 │ │ │ │ + ldr.w r5, [lr] │ │ │ │ + cmp r1, r5 │ │ │ │ + ble.n 99048 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 98fe4 │ │ │ │ + subs r5, r2, #1 │ │ │ │ + str r5, [sp, #80] @ 0x50 │ │ │ │ + cmp r4, r5 │ │ │ │ + bgt.n 98ff2 │ │ │ │ + add.w r5, ip, #1 │ │ │ │ + mul.w r7, ip, r4 │ │ │ │ + vldr s16, [pc, #288] @ 9917c │ │ │ │ + lsls r1, r5, #3 │ │ │ │ + str r1, [sp, #52] @ 0x34 │ │ │ │ + subs r1, r3, r1 │ │ │ │ + add.w r3, r4, #536870912 @ 0x20000000 │ │ │ │ + subs r3, #1 │ │ │ │ + adds r5, r4, r7 │ │ │ │ + strd ip, r1, [sp, #72] @ 0x48 │ │ │ │ + add.w r6, r6, r3, lsl #3 │ │ │ │ + add.w r3, r1, ip, lsl #3 │ │ │ │ + adds r3, #8 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [pc, #276] @ (99190 ) │ │ │ │ + add.w r5, r1, r5, lsl #3 │ │ │ │ + str r7, [sp, #24] │ │ │ │ + mov r1, r9 │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [pc, #264] @ (99194 ) │ │ │ │ + strd lr, r0, [sp, #40] @ 0x28 │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + add r3, sp, #100 @ 0x64 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + add r3, sp, #84 @ 0x54 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + add r3, sp, #92 @ 0x5c │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + add r3, sp, #88 @ 0x58 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + b.n 990ae │ │ │ │ + ldr.w r2, [r8] │ │ │ │ + mov r4, fp │ │ │ │ ldr.w r1, [sl] │ │ │ │ - mov r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - blt.n 98cd6 │ │ │ │ - ldr.w r1, [fp] │ │ │ │ - cmp r2, r1 │ │ │ │ - bgt.n 98ce6 │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n 98cee │ │ │ │ - cmp r3, r2 │ │ │ │ - ite le │ │ │ │ - movle r5, #0 │ │ │ │ - andgt.w r5, r5, #1 │ │ │ │ - cmp r5, #0 │ │ │ │ - bne.n 98cee │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.w 991b8 │ │ │ │ - cmp r3, r2 │ │ │ │ - ite le │ │ │ │ - movle r0, #0 │ │ │ │ - andgt.w r0, r0, #1 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w 991b8 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - vmov r2, s16 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, r2 │ │ │ │ - bge.n 98cf6 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - adds r3, #1 │ │ │ │ - beq.w 993c8 │ │ │ │ - mvn.w r3, #14 │ │ │ │ - movs r5, #15 │ │ │ │ - str.w r3, [r9] │ │ │ │ - b.n 98b98 │ │ │ │ - ldr.w r1, [pc, #2084] @ 9948c │ │ │ │ - ldr r0, [sp, #92] @ 0x5c │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbnz r0, 98ca6 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - blx 57998 │ │ │ │ - mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ - mov r5, r0 │ │ │ │ - str r0, [sp, #120] @ 0x78 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w 98b48 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - cmp r3, #1 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - vmov s15, r3 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r7] │ │ │ │ - b.n 98b8e │ │ │ │ - movs r5, #1 │ │ │ │ - movs r6, #2 │ │ │ │ - str r5, [sp, #120] @ 0x78 │ │ │ │ - b.n 98b38 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - cmp r3, #1 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - vmov s15, r3 │ │ │ │ - cmp r6, #0 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r7] │ │ │ │ - ble.w 98b8e │ │ │ │ - mvn.w r3, #1 │ │ │ │ - movs r5, #2 │ │ │ │ - b.n 98b94 │ │ │ │ - mvn.w r3, #4 │ │ │ │ - movs r5, #5 │ │ │ │ - b.n 98b94 │ │ │ │ - mvn.w r3, #2 │ │ │ │ - movs r5, #3 │ │ │ │ - b.n 98b94 │ │ │ │ - mvn.w r3, #6 │ │ │ │ - movs r5, #7 │ │ │ │ - b.n 98b94 │ │ │ │ - mvn.w r3, #10 │ │ │ │ - movs r5, #11 │ │ │ │ - b.n 98b94 │ │ │ │ - ldr.w r6, [pc, #1944] @ 99490 │ │ │ │ - mov r3, r4 │ │ │ │ - ldr.w r2, [pc, #1940] @ 99494 │ │ │ │ - ldr.w r1, [pc, #1940] @ 99498 │ │ │ │ - add r6, pc │ │ │ │ - add.w r8, r6, #4 │ │ │ │ - add r2, pc │ │ │ │ - add r1, pc │ │ │ │ - mov r0, r6 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - mov r5, r2 │ │ │ │ - strd r8, r8, [sp, #4] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr.w r1, [pc, #1916] @ 9949c │ │ │ │ - mov r2, r5 │ │ │ │ - mov r3, r4 │ │ │ │ - add r1, pc │ │ │ │ - str r0, [sp, #84] @ 0x54 │ │ │ │ - strd r4, r8, [sp, #4] │ │ │ │ - mov r0, r6 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr.w r1, [pc, #1896] @ 994a0 │ │ │ │ - mov r3, r0 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - mov r6, r3 │ │ │ │ - str.w r8, [sp, #8] │ │ │ │ - mov r3, r4 │ │ │ │ - strd r4, r4, [sp] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r5, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r5, r6 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - it lt │ │ │ │ - movlt r5, r6 │ │ │ │ + subs r2, r2, r4 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ - cmp r0, r5 │ │ │ │ - mov r1, r2 │ │ │ │ - it lt │ │ │ │ - movlt r0, r5 │ │ │ │ - movs r2, #0 │ │ │ │ - str r5, [sp, #184] @ 0xb8 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - mla r0, r0, r3, r3 │ │ │ │ - vmov s15, r0 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r7] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne.w 9944c │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - adds r2, #1 │ │ │ │ - beq.w 98ba6 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 98ba6 │ │ │ │ - ldr.w r0, [pc, #1808] @ 994a4 │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - ldr.w r0, [pc, #1800] @ 994a8 │ │ │ │ - vmov.f32 s17, s0 │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - ldr.w r0, [pc, #1792] @ 994ac │ │ │ │ - add r0, pc │ │ │ │ - vmul.f32 s17, s17, s0 │ │ │ │ - blx 57478 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - strd sl, r3, [sp] │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr.w r0, [pc, #1772] @ 994b0 │ │ │ │ - mov r2, r4 │ │ │ │ - vldr s15, [r4] │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - add r0, pc │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vmul.f32 s15, s15, s0 │ │ │ │ - vdiv.f32 s19, s15, s17 │ │ │ │ - vdiv.f32 s17, s14, s19 │ │ │ │ - blx 5792c │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vstr s0, [sp, #200] @ 0xc8 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w 98f06 │ │ │ │ - vcmpe.f32 s0, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.w 98f06 │ │ │ │ - vmov.f32 s15, s19 │ │ │ │ - ldr.w r2, [pc, #1708] @ 994b4 │ │ │ │ - add.w r8, sp, #208 @ 0xd0 │ │ │ │ - ldr.w r0, [pc, #1704] @ 994b8 │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - adds r2, #4 │ │ │ │ - strd r4, r3, [sp, #8] │ │ │ │ - add r0, pc │ │ │ │ - add r3, sp, #220 @ 0xdc │ │ │ │ - mov r1, r2 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - str.w sl, [sp, #16] │ │ │ │ - add r3, sp, #200 @ 0xc8 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - str.w r8, [sp, #20] │ │ │ │ - vstr s15, [sp, #220] @ 0xdc │ │ │ │ - blx 57dfc │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 98f8c │ │ │ │ - movs r3, #1 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + adds r3, r4, #2 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ - ldr.w r0, [pc, #1652] @ 994bc │ │ │ │ - mov r2, r4 │ │ │ │ + add.w r7, r5, #8 │ │ │ │ + cmp r3, r1 │ │ │ │ + ite le │ │ │ │ + addle r2, r2, r3 │ │ │ │ + addgt r2, r2, r1 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ - mov r1, r4 │ │ │ │ - strd fp, r3, [sp] │ │ │ │ - add r0, pc │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - blx 5792c │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vstr s0, [sp, #204] @ 0xcc │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n 98f22 │ │ │ │ - vcmpe.f32 s0, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n 98f22 │ │ │ │ - vmov.f32 s17, s19 │ │ │ │ - ldr.w r2, [pc, #1608] @ 994c0 │ │ │ │ - ldr.w r0, [pc, #1608] @ 994c4 │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - adds r2, #4 │ │ │ │ - strd r4, r3, [sp, #8] │ │ │ │ - add r0, pc │ │ │ │ - add r3, sp, #224 @ 0xe0 │ │ │ │ - mov r1, r2 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + add.w fp, r4, #1 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + mov r9, r5 │ │ │ │ + add.w r2, r3, r2, lsl #3 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + blx 668cc │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + vstr s16, [r5, #12] │ │ │ │ + str r2, [sp, #16] │ │ │ │ + str r1, [sp, #12] │ │ │ │ + mov r1, r8 │ │ │ │ + str r6, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - strd fp, r8, [sp, #16] │ │ │ │ - add r3, sp, #204 @ 0xcc │ │ │ │ - str r4, [sp, #4] │ │ │ │ - vstr s17, [sp, #224] @ 0xe0 │ │ │ │ - blx 57dfc │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 98f8c │ │ │ │ - movs r3, #1 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + subs r3, r3, r4 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - add r1, sp, #192 @ 0xc0 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - subs r3, #4 │ │ │ │ - str.w r8, [sp, #28] │ │ │ │ - str.w fp, [sp, #4] │ │ │ │ - str r2, [sp, #0] │ │ │ │ - str r1, [sp, #144] @ 0x90 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - adds r1, r2, #1 │ │ │ │ - ldr.w r0, [pc, #1536] @ 994c8 │ │ │ │ - add r2, r1 │ │ │ │ - add r0, pc │ │ │ │ - add.w r1, r3, r1, lsl #2 │ │ │ │ - add.w r3, r3, r2, lsl #2 │ │ │ │ - str r1, [sp, #156] @ 0x9c │ │ │ │ - strd r1, r3, [sp, #20] │ │ │ │ - mov r1, r4 │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - add r3, sp, #196 @ 0xc4 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r7, [sp, #48] @ 0x30 │ │ │ │ + add.w r3, r3, r2, lsl #3 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ - mov r3, sl │ │ │ │ - blx 5cc20 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n 98f96 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - adds r3, #1 │ │ │ │ - str.w r3, [r9] │ │ │ │ - movs r3, #0 │ │ │ │ - vstr s18, [r7] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - b.n 98ba6 │ │ │ │ - vcmpe.f32 s0, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it gt │ │ │ │ - vmovgt.f32 s15, s17 │ │ │ │ - bgt.w 98e06 │ │ │ │ - movs r3, #0 │ │ │ │ - add.w r8, sp, #208 @ 0xd0 │ │ │ │ + mov r3, r7 │ │ │ │ + blx 5b480 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + subs r3, r3, r4 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + adds r6, #8 │ │ │ │ + subs r3, r3, r4 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ - b.n 98e44 │ │ │ │ - vcmpe.f32 s0, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n 98e76 │ │ │ │ - b.n 98eaa │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - add r6, sp, #200 @ 0xc8 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr.w r3, [pc, #1428] @ 994cc │ │ │ │ - ldr.w r0, [pc, #1428] @ 994d0 │ │ │ │ - add r3, pc │ │ │ │ - str.w sl, [sp, #16] │ │ │ │ - mov r2, r3 │ │ │ │ - mov r5, r3 │ │ │ │ - add.w sl, r2, #4 │ │ │ │ - add r3, sp, #220 @ 0xdc │ │ │ │ - mov r2, sl │ │ │ │ - add r0, pc │ │ │ │ - mov r1, sl │ │ │ │ - str.w r8, [sp, #20] │ │ │ │ - strd r4, r4, [sp, #4] │ │ │ │ - str r6, [sp, #0] │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - blx 57dfc │ │ │ │ - ldr r2, [sp, #208] @ 0xd0 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - cbnz r2, 98f8c │ │ │ │ - ldr.w r0, [pc, #1384] @ 994d4 │ │ │ │ - mov r1, sl │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - str r2, [sp, #12] │ │ │ │ + blx 62524 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + ldrd r4, r3, [sp, #44] @ 0x2c │ │ │ │ + str r4, [sp, #16] │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + str r0, [sp, #0] │ │ │ │ + add r5, r7 │ │ │ │ + ldr r0, [pc, #80] @ (99198 ) │ │ │ │ + strd r5, r4, [sp, #8] │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - mov r2, sl │ │ │ │ - str r5, [sp, #8] │ │ │ │ - str r6, [sp, #0] │ │ │ │ - strd r4, r8, [sp, #16] │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ - blx 57dfc │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 991a6 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - adds r3, #9 │ │ │ │ - str.w r3, [r9] │ │ │ │ - b.n 98ba6 │ │ │ │ - ldrd r6, r1, [sp, #192] @ 0xc0 │ │ │ │ - str.w r8, [sp, #12] │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - add r5, sp, #184 @ 0xb8 │ │ │ │ - ldr r0, [sp, #80] @ 0x50 │ │ │ │ - adds r6, #1 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - subs r6, r6, r1 │ │ │ │ - str r5, [sp, #164] @ 0xa4 │ │ │ │ - mla r2, r3, r1, r1 │ │ │ │ - adds r3, #1 │ │ │ │ - str r6, [sp, #216] @ 0xd8 │ │ │ │ - sub.w r3, r0, r3, lsl #3 │ │ │ │ - str r3, [sp, #172] @ 0xac │ │ │ │ - add.w r2, r3, r2, lsl #3 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - add r0, sp, #216 @ 0xd8 │ │ │ │ - str r0, [sp, #176] @ 0xb0 │ │ │ │ - adds r3, #1 │ │ │ │ - subs r3, r3, r1 │ │ │ │ - str r3, [sp, #212] @ 0xd4 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - add r1, sp, #212 @ 0xd4 │ │ │ │ - str r1, [sp, #168] @ 0xa8 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r5, [sp, #8] │ │ │ │ - adds r5, r6, #1 │ │ │ │ - subs r3, r3, r6 │ │ │ │ - str r3, [sp, #184] @ 0xb8 │ │ │ │ - add.w r3, r7, r6, lsl #3 │ │ │ │ - str r3, [sp, #140] @ 0x8c │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, fp │ │ │ │ - str r5, [sp, #180] @ 0xb4 │ │ │ │ - blx 63a44 │ │ │ │ - ldr r2, [sp, #208] @ 0xd0 │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.w 990fa │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - vmov r1, s16 │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - add r3, r5 │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #188] @ 0xbc │ │ │ │ - cmp r1, r3 │ │ │ │ - it lt │ │ │ │ - movlt r1, r3 │ │ │ │ - str r1, [sp, #160] @ 0xa0 │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r1, [sp, #168] @ 0xa8 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.n 990f2 │ │ │ │ - ldr r2, [sp, #164] @ 0xa4 │ │ │ │ - mov r3, r1 │ │ │ │ - str r2, [sp, #28] │ │ │ │ - ldr r2, [sp, #140] @ 0x8c │ │ │ │ - ldr r1, [sp, #116] @ 0x74 │ │ │ │ - strd sl, r2, [sp, #20] │ │ │ │ - ldr r2, [sp, #196] @ 0xc4 │ │ │ │ - adds r0, r1, #1 │ │ │ │ - ldr r5, [sp, #176] @ 0xb0 │ │ │ │ - str.w r8, [sp, #32] │ │ │ │ - strd fp, r7, [sp, #8] │ │ │ │ - mla r1, r1, r2, r2 │ │ │ │ - str r5, [sp, #0] │ │ │ │ - subs r1, r1, r0 │ │ │ │ - ldr r0, [sp, #96] @ 0x60 │ │ │ │ - mla r2, r0, r2, r2 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - add.w r1, r0, r1, lsl #3 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - ldr r1, [sp, #172] @ 0xac │ │ │ │ - ldr.w r0, [pc, #1160] @ 994d8 │ │ │ │ - add.w r2, r1, r2, lsl #3 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - add r0, pc │ │ │ │ - str r0, [sp, #116] @ 0x74 │ │ │ │ - ldr r2, [r1, #0] │ │ │ │ - ldr.w r1, [pc, #1144] @ 994dc │ │ │ │ - subs r2, r2, r6 │ │ │ │ - str r2, [sp, #184] @ 0xb8 │ │ │ │ - add r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - blx 5c50c │ │ │ │ - ldr r2, [sp, #208] @ 0xd0 │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 99104 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - ldr r0, [sp, #180] @ 0xb4 │ │ │ │ - ldr r1, [sp, #160] @ 0xa0 │ │ │ │ - str r1, [sp, #184] @ 0xb8 │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - add r3, r0 │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #188] @ 0xbc │ │ │ │ - cmp r1, r3 │ │ │ │ - it lt │ │ │ │ - movlt r1, r3 │ │ │ │ - str r1, [sp, #160] @ 0xa0 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.n 99104 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 991c0 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 99294 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - mov r2, r4 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - strd fp, r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - strd sl, r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - ldr r0, [sp, #92] @ 0x5c │ │ │ │ - str.w r8, [sp, #36] @ 0x24 │ │ │ │ - blx 5f558 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - cbz r3, 99116 │ │ │ │ - vldr s15, [sp, #160] @ 0xa0 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - vcvt.f32.s32 s18, s15 │ │ │ │ - adds r3, #5 │ │ │ │ - str.w r3, [r9] │ │ │ │ - b.n 98efc │ │ │ │ - vmov s15, r3 │ │ │ │ - vcvt.f32.s32 s18, s15 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - adds r3, #2 │ │ │ │ - str.w r3, [r9] │ │ │ │ - b.n 98efc │ │ │ │ - vldr s15, [sp, #160] @ 0xa0 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - vcvt.f32.s32 s18, s15 │ │ │ │ - adds r3, #3 │ │ │ │ - str.w r3, [r9] │ │ │ │ - b.n 98efc │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r0, [pc, #956] @ (994e0 ) │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #184] @ 0xb8 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - strd fp, r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - strd sl, r3, [sp, #12] │ │ │ │ + blx 5b480 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - ldr r1, [sp, #92] @ 0x5c │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r4 │ │ │ │ - str r7, [sp, #48] @ 0x30 │ │ │ │ - str.w r8, [sp, #60] @ 0x3c │ │ │ │ - blx 629a8 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.w 99354 │ │ │ │ - vldr s15, [r7] │ │ │ │ - ldr r1, [sp, #160] @ 0xa0 │ │ │ │ - str r1, [sp, #184] @ 0xb8 │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r2, s15 │ │ │ │ - vstr s15, [sp, #188] @ 0xbc │ │ │ │ - cmp r1, r2 │ │ │ │ - it lt │ │ │ │ - movlt r1, r2 │ │ │ │ - str r1, [sp, #160] @ 0xa0 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 992fa │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 992b6 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 99310 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 98f2e │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 9936a │ │ │ │ - vldr s15, [sp, #160] @ 0xa0 │ │ │ │ - vcvt.f32.s32 s18, s15 │ │ │ │ - b.n 98efc │ │ │ │ - mvn.w r3, #12 │ │ │ │ - movs r5, #13 │ │ │ │ - b.n 98b94 │ │ │ │ - ldr r3, [pc, #800] @ (994e4 ) │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r2, [sp, #108] @ 0x6c │ │ │ │ - add r3, pc │ │ │ │ - str r2, [sp, #4] │ │ │ │ - adds r3, #8 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - ldr r0, [pc, #788] @ (994e8 ) │ │ │ │ - adds r3, #1 │ │ │ │ - ldr r5, [sp, #100] @ 0x64 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - add r0, pc │ │ │ │ - sub.w r2, r2, r3, lsl #3 │ │ │ │ - ldr r3, [pc, #780] @ (994ec ) │ │ │ │ - str r2, [sp, #168] @ 0xa8 │ │ │ │ - mov r2, r4 │ │ │ │ - add r3, pc │ │ │ │ - blx 60918 │ │ │ │ - ldr r1, [sp, #196] @ 0xc4 │ │ │ │ - str r5, [sp, #100] @ 0x64 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - adds r2, r1, #1 │ │ │ │ - ldr r5, [sp, #96] @ 0x60 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - ldr r0, [sp, #116] @ 0x74 │ │ │ │ - subs r3, #1 │ │ │ │ - strd r3, r3, [sp, #184] @ 0xb8 │ │ │ │ - mla r3, r5, r1, r2 │ │ │ │ - ldr r5, [sp, #124] @ 0x7c │ │ │ │ - str.w fp, [sp] │ │ │ │ - mla r2, r5, r1, r2 │ │ │ │ - ldr r1, [sp, #172] @ 0xac │ │ │ │ - ldr r5, [sp, #164] @ 0xa4 │ │ │ │ - add.w r3, r1, r3, lsl #3 │ │ │ │ - ldr r1, [sp, #168] @ 0xa8 │ │ │ │ - add.w r2, r1, r2, lsl #3 │ │ │ │ - mov r1, r5 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - add r2, sp, #188 @ 0xbc │ │ │ │ - blx 5e9dc │ │ │ │ - str r5, [sp, #12] │ │ │ │ - ldr r5, [sp, #100] @ 0x64 │ │ │ │ - ldr r0, [sp, #140] @ 0x8c │ │ │ │ - str r5, [sp, #0] │ │ │ │ - ldr r3, [sp, #196] @ 0xc4 │ │ │ │ - ldr r5, [sp, #124] @ 0x7c │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - strd r7, r0, [sp, #4] │ │ │ │ - str.w r8, [sp, #16] │ │ │ │ - ldr r1, [sp, #168] @ 0xa8 │ │ │ │ - mla r3, r5, r3, r3 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - subs r2, r2, r6 │ │ │ │ - str r2, [sp, #184] @ 0xb8 │ │ │ │ - ldr r2, [sp, #176] @ 0xb0 │ │ │ │ - add.w r3, r1, r3, lsl #3 │ │ │ │ - mov r0, r2 │ │ │ │ - mov r1, r2 │ │ │ │ - blx 626d8 │ │ │ │ - ldr r2, [sp, #208] @ 0xd0 │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 99282 │ │ │ │ - ldr r0, [sp, #140] @ 0x8c │ │ │ │ - ldr r1, [sp, #160] @ 0xa0 │ │ │ │ - str r1, [sp, #184] @ 0xb8 │ │ │ │ - vldr s15, [r0] │ │ │ │ - ldr r0, [sp, #180] @ 0xb4 │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - add r3, r0 │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #188] @ 0xbc │ │ │ │ - cmp r1, r3 │ │ │ │ - it lt │ │ │ │ - movlt r1, r3 │ │ │ │ - str r1, [sp, #160] @ 0xa0 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w 990a4 │ │ │ │ - vldr s15, [sp, #160] @ 0xa0 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - vcvt.f32.s32 s18, s15 │ │ │ │ - adds r3, #4 │ │ │ │ - str.w r3, [r9] │ │ │ │ - b.n 98efc │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - mov r2, r4 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #588] @ (994f0 ) │ │ │ │ - ldr r0, [pc, #592] @ (994f4 ) │ │ │ │ - add r3, pc │ │ │ │ - adds r3, #8 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [pc, #588] @ (994f8 ) │ │ │ │ - add r0, pc │ │ │ │ - add r3, pc │ │ │ │ - blx 60918 │ │ │ │ - b.n 990ac │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + add r2, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ - mov r2, r4 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #156] @ 0x9c │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r1, [pc, #564] @ (994fc ) │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r0, [pc, #564] @ (99500 ) │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - str.w r8, [sp, #24] │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - str r4, [sp, #12] │ │ │ │ - blx 5a028 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 99196 │ │ │ │ - vldr s15, [sp, #160] @ 0xa0 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - vcvt.f32.s32 s18, s15 │ │ │ │ - adds r3, #7 │ │ │ │ - str.w r3, [r9] │ │ │ │ - b.n 98efc │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - cmp r3, r2 │ │ │ │ - bgt.w 99454 │ │ │ │ - vmov s15, r1 │ │ │ │ - str.w r3, [r9] │ │ │ │ - vcvt.f32.s32 s18, s15 │ │ │ │ - b.n 98efc │ │ │ │ + str.w r3, [r9, #8] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ - mov r2, r4 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #156] @ 0x9c │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r1, [pc, #484] @ (99504 ) │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r0, [pc, #484] @ (99508 ) │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - str.w r8, [sp, #24] │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - str r4, [sp, #12] │ │ │ │ - blx 5a028 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 9919e │ │ │ │ - vldr s15, [sp, #160] @ 0xa0 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - vcvt.f32.s32 s18, s15 │ │ │ │ - adds r3, #8 │ │ │ │ - str.w r3, [r9] │ │ │ │ - b.n 98efc │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - cmp r3, r2 │ │ │ │ - bgt.n 99454 │ │ │ │ - vldr s15, [sp, #160] @ 0xa0 │ │ │ │ - adds r2, #6 │ │ │ │ - str.w r2, [r9] │ │ │ │ - vcvt.f32.s32 s18, s15 │ │ │ │ - b.n 98efc │ │ │ │ - ldr r6, [pc, #416] @ (9950c ) │ │ │ │ - add.w sl, sp, #224 @ 0xe0 │ │ │ │ - ldr r0, [pc, #412] @ (99510 ) │ │ │ │ - add r5, sp, #204 @ 0xcc │ │ │ │ - add r6, pc │ │ │ │ + str.w r3, [r9, #12] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ - str.w fp, [sp, #16] │ │ │ │ - add.w fp, r6, #4 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r0, pc │ │ │ │ - mov r3, sl │ │ │ │ - mov r2, fp │ │ │ │ - mov r1, fp │ │ │ │ - str.w r8, [sp, #20] │ │ │ │ - strd r4, r4, [sp, #4] │ │ │ │ - str r5, [sp, #0] │ │ │ │ - blx 57dfc │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 98f8c │ │ │ │ - ldr r0, [pc, #368] @ (99514 ) │ │ │ │ - mov r2, fp │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - mov r1, fp │ │ │ │ - strd r6, r3, [sp, #8] │ │ │ │ - add r0, pc │ │ │ │ - mov r3, sl │ │ │ │ - str.w r8, [sp, #20] │ │ │ │ - str r5, [sp, #0] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - blx 57dfc │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 991ae │ │ │ │ - b.n 98f8c │ │ │ │ - ldr r6, [pc, #332] @ (99518 ) │ │ │ │ - mov r3, r4 │ │ │ │ - ldr.w r8, [pc, #332] @ 9951c │ │ │ │ - ldr r1, [pc, #332] @ (99520 ) │ │ │ │ - add r6, pc │ │ │ │ - add r8, pc │ │ │ │ - add.w fp, r6, #4 │ │ │ │ - add r1, pc │ │ │ │ - mov r2, r8 │ │ │ │ - mov r0, r6 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - strd fp, fp, [sp, #4] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r1, [pc, #312] @ (99524 ) │ │ │ │ - mov sl, r0 │ │ │ │ - mov r3, r4 │ │ │ │ - add r1, pc │ │ │ │ - mov r2, r8 │ │ │ │ - mov r0, r6 │ │ │ │ - strd r4, fp, [sp, #4] │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r1, [pc, #292] @ (99528 ) │ │ │ │ - mov r5, r0 │ │ │ │ - mov r2, r8 │ │ │ │ - add r1, pc │ │ │ │ - mov r3, r4 │ │ │ │ - mov r0, r6 │ │ │ │ - str.w fp, [sp, #8] │ │ │ │ - strd r4, r4, [sp] │ │ │ │ - blx 5fe70 │ │ │ │ - cmp r5, sl │ │ │ │ - mov r2, r5 │ │ │ │ - it lt │ │ │ │ - movlt r2, sl │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r0, r2 │ │ │ │ - mov r1, r0 │ │ │ │ - it lt │ │ │ │ - movlt r1, r2 │ │ │ │ - ldr.w r0, [r9] │ │ │ │ - str r2, [sp, #184] @ 0xb8 │ │ │ │ - movs r2, #0 │ │ │ │ - mla r3, r1, r3, r3 │ │ │ │ - str r0, [sp, #84] @ 0x54 │ │ │ │ - vmov s15, r3 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w 98ba6 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - negs r5, r3 │ │ │ │ - b.w 98b98 │ │ │ │ - cmp.w r3, r2, lsl #1 │ │ │ │ - bgt.w 9935a │ │ │ │ - vldr s15, [sp, #160] @ 0xa0 │ │ │ │ - subs r3, r3, r2 │ │ │ │ - str.w r3, [r9] │ │ │ │ - vcvt.f32.s32 s18, s15 │ │ │ │ - b.n 98efc │ │ │ │ + str r2, [sp, #24] │ │ │ │ + cmp fp, r3 │ │ │ │ + ble.n 990a4 │ │ │ │ + b.n 98ff2 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - bvs.n 994f8 │ │ │ │ + nop │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + bne.n 9925c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - vshr.s32 q0, , #20 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s8 q8, q1, │ │ │ │ - @ instruction: 0xf4be005d │ │ │ │ - add.w r0, r8, #14483456 @ 0xdd0000 │ │ │ │ - bpl.n 99550 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - usat r0, #29, r0, asr #1 │ │ │ │ - adds r6, #24 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldc 0, cr0, [r2], #372 @ 0x174 │ │ │ │ - ldcl 0, cr0, [ip], {93} @ 0x5d │ │ │ │ - ldcl 0, cr0, [r8], #372 @ 0x174 │ │ │ │ - ldcl 0, cr0, [r6, #-372] @ 0xfffffe8c │ │ │ │ - subs r2, r2, r6 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf210005d │ │ │ │ - stcl 0, cr0, [sl], {93} @ 0x5d │ │ │ │ - @ instruction: 0xf228005d │ │ │ │ - adds r5, #10 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - movw r0, #16477 @ 0x405d │ │ │ │ - sub.w r0, r6, #93 @ 0x5d │ │ │ │ - adds r4, #158 @ 0x9e │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - rsbs r0, r8, #93 @ 0x5d │ │ │ │ - rsb r0, r0, sp, lsr #1 │ │ │ │ - adds r3, #224 @ 0xe0 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - str r5, [sp, #920] @ 0x398 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf0ee005d │ │ │ │ - stmdb sl!, {r0, r2, r3, r4, r6} │ │ │ │ - @ instruction: 0xeab0005d │ │ │ │ - ldrd r0, r0, [r2, #-372] @ 0x174 │ │ │ │ - adds r1, #86 @ 0x56 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - mcr 0, 1, r0, cr4, cr13, {2} │ │ │ │ - ldr r4, [r0, #40] @ 0x28 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - adds r0, #120 @ 0x78 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldcl 0, cr0, [r0, #-372] @ 0xfffffe8c │ │ │ │ - ldr r2, [r7, #24] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 99274 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - b.n 9947c │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - b.n 994e8 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - b.n 993d0 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cmp r7, #168 @ 0xa8 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - str r1, [sp, #712] @ 0x2c8 │ │ │ │ + ldrd r0, r0, [lr, #372] @ 0x174 │ │ │ │ + bne.n 991c4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldc 0, cr0, [r4], #372 @ 0x174 │ │ │ │ - cmp r7, #74 @ 0x4a │ │ │ │ + adds r2, #148 @ 0x94 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 990f0 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - b.n 99140 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - b.n 99180 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - b.n 99248 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ + vshr.s32 q8, , #30 │ │ │ │ + vqadd.s16 q0, q5, │ │ │ │ │ │ │ │ -0009952c : │ │ │ │ +0009919c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #32768 @ 0x8000 │ │ │ │ vpush {d8-d10} │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ cmp ip, lr │ │ │ │ - bne.n 99544 │ │ │ │ + bne.n 991b4 │ │ │ │ sub.w lr, lr, #4096 @ 0x1000 │ │ │ │ str.w r0, [lr, #3360] @ 0xd20 │ │ │ │ sub.w sp, sp, #33280 @ 0x8200 │ │ │ │ mov r7, r1 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ - ldr r1, [pc, #592] @ (997b4 ) │ │ │ │ + ldr r1, [pc, #592] @ (99424 ) │ │ │ │ add.w r4, sp, #33280 @ 0x8200 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r2 │ │ │ │ - ldr r2, [pc, #588] @ (997b8 ) │ │ │ │ + ldr r2, [pc, #588] @ (99428 ) │ │ │ │ add r1, pc │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ add.w r4, sp, #33280 @ 0x8200 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ add.w sl, sp, #672 @ 0x2a0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ - ldr r1, [pc, #568] @ (997bc ) │ │ │ │ + ldr r1, [pc, #568] @ (9942c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [r4, #0] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ add.w r3, sp, #33280 @ 0x8200 │ │ │ │ strd r7, r0, [sp] │ │ │ │ sub.w r4, sl, #552 @ 0x228 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ - ldr r0, [pc, #548] @ (997c0 ) │ │ │ │ + ldr r0, [pc, #548] @ (99430 ) │ │ │ │ adds r3, #240 @ 0xf0 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r9, [r6] │ │ │ │ movs r6, #64 @ 0x40 │ │ │ │ - ldr r2, [pc, #536] @ (997c4 ) │ │ │ │ + ldr r2, [pc, #536] @ (99434 ) │ │ │ │ str r3, [r5, #0] │ │ │ │ adds r3, r0, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r6, [r4, #0] │ │ │ │ add.w r6, sp, #33280 @ 0x8200 │ │ │ │ adds r6, #228 @ 0xe4 │ │ │ │ @@ -77873,118 +77516,118 @@ │ │ │ │ str.w ip, [fp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ mul.w r0, r2, r0 │ │ │ │ vmov s15, r0 │ │ │ │ ldr.w r0, [r8] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [fp] │ │ │ │ - blt.n 99662 │ │ │ │ + blt.n 992d2 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n 9961e │ │ │ │ + ble.n 9928e │ │ │ │ cmp r2, #1 │ │ │ │ mov r6, r2 │ │ │ │ it lt │ │ │ │ movlt r6, #1 │ │ │ │ cmp r1, r6 │ │ │ │ - ble.n 9966a │ │ │ │ + ble.n 992da │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r5, #0] │ │ │ │ - ldr r0, [pc, #416] @ (997c8 ) │ │ │ │ + ldr r0, [pc, #416] @ (99438 ) │ │ │ │ sub.w r2, sl, #552 @ 0x228 │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #0] │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #404] @ (997cc ) │ │ │ │ + ldr r2, [pc, #404] @ (9943c ) │ │ │ │ add.w r1, sp, #33280 @ 0x8200 │ │ │ │ - ldr r3, [pc, #376] @ (997b8 ) │ │ │ │ + ldr r3, [pc, #376] @ (99428 ) │ │ │ │ adds r1, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 99b6c │ │ │ │ + bne.w 997dc │ │ │ │ movs r0, #0 │ │ │ │ add.w sp, sp, #33280 @ 0x8200 │ │ │ │ add sp, #164 @ 0xa4 │ │ │ │ vpop {d8-d10} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 99624 │ │ │ │ + b.n 99294 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r2, r1 │ │ │ │ ldr r4, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ it ge │ │ │ │ movge r3, r1 │ │ │ │ cmp r2, r4 │ │ │ │ it ge │ │ │ │ cmpge r4, r3 │ │ │ │ itt lt │ │ │ │ mvnlt.w r2, #2 │ │ │ │ movlt r3, #3 │ │ │ │ - blt.n 99624 │ │ │ │ + blt.n 99294 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r6, r3 │ │ │ │ - bgt.w 99b4a │ │ │ │ + bgt.w 997ba │ │ │ │ cmp r0, r6 │ │ │ │ - blt.w 99b52 │ │ │ │ + blt.w 997c2 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 99b68 │ │ │ │ + bne.w 997d8 │ │ │ │ cmp r1, #1 │ │ │ │ - beq.n 996b8 │ │ │ │ + beq.n 99328 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ add.w r0, r3, r1, lsl #3 │ │ │ │ subs r0, #8 │ │ │ │ str.w ip, [r3] │ │ │ │ adds r3, #8 │ │ │ │ str.w ip, [r3, #-4] │ │ │ │ cmp r3, r0 │ │ │ │ - bne.n 996aa │ │ │ │ + bne.n 9931a │ │ │ │ sub.w r3, sl, #552 @ 0x228 │ │ │ │ sub.w r0, sl, #540 @ 0x21c │ │ │ │ cmp r4, #1 │ │ │ │ add.w r5, r2, #4294967295 @ 0xffffffff │ │ │ │ str r5, [r3, #0] │ │ │ │ mov r3, r4 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ str r3, [r0, #0] │ │ │ │ cmp r5, r3 │ │ │ │ - blt.n 996f4 │ │ │ │ + blt.n 99364 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add.w r3, r0, r3, lsl #3 │ │ │ │ add.w r5, r0, r2, lsl #3 │ │ │ │ movs r0, #0 │ │ │ │ str.w r0, [r3, #-8] │ │ │ │ adds r3, #8 │ │ │ │ str.w r0, [r3, #-12] │ │ │ │ cmp r3, r5 │ │ │ │ - bne.n 996e0 │ │ │ │ + bne.n 99350 │ │ │ │ sub.w r3, sl, #540 @ 0x21c │ │ │ │ str r2, [r3, #0] │ │ │ │ subs r4, r4, r1 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #1 │ │ │ │ itt le │ │ │ │ movle.w r3, #1065353216 @ 0x3f800000 │ │ │ │ strle.w r3, [fp] │ │ │ │ - ble.n 99636 │ │ │ │ + ble.n 992a6 │ │ │ │ sub.w r5, sl, #552 @ 0x228 │ │ │ │ - ldr r6, [pc, #196] @ (997d0 ) │ │ │ │ - ldr r2, [pc, #196] @ (997d4 ) │ │ │ │ + ldr r6, [pc, #196] @ (99440 ) │ │ │ │ + ldr r2, [pc, #196] @ (99444 ) │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ - ldr r1, [pc, #196] @ (997d8 ) │ │ │ │ + ldr r1, [pc, #196] @ (99448 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ strd r7, r3, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, r6, #4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -78000,32 +77643,32 @@ │ │ │ │ cmp r0, r3 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ cmp r2, #1 │ │ │ │ it gt │ │ │ │ cmpgt r4, r2 │ │ │ │ - bgt.w 99aac │ │ │ │ + bgt.w 9971c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ movs r5, #2 │ │ │ │ - vldr s17, [pc, #92] @ 997b0 │ │ │ │ + vldr s17, [pc, #92] @ 99420 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [r7, #0] │ │ │ │ cmp r3, r4 │ │ │ │ ite lt │ │ │ │ movlt r4, #0 │ │ │ │ movge r4, #1 │ │ │ │ cmp r3, r5 │ │ │ │ it lt │ │ │ │ orrlt.w r4, r4, #1 │ │ │ │ sub.w r3, sl, #528 @ 0x210 │ │ │ │ str r1, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ - beq.n 997dc │ │ │ │ + beq.n 9944c │ │ │ │ sub.w r3, sl, #540 @ 0x21c │ │ │ │ add r7, sp, #132 @ 0x84 │ │ │ │ str r0, [r3, #0] │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ mov r1, r7 │ │ │ │ @@ -78040,69 +77683,69 @@ │ │ │ │ str.w fp, [sp, #8] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ blx 5f920 │ │ │ │ vcvt.f32.s32 s17, s17 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [fp, #4] │ │ │ │ vstr s17, [fp] │ │ │ │ - b.n 99636 │ │ │ │ + b.n 992a6 │ │ │ │ nop │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r2, r5, r7} │ │ │ │ + ldmia r7!, {r2, r4, r5} │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 98fe4 │ │ │ │ + b.n 993ac │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r5, #138 @ 0x8a │ │ │ │ + adds r1, #10 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 98fdc │ │ │ │ + b.n 99394 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 99f10 │ │ │ │ + b.n 992d8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r2!, {r4, r6, r7} │ │ │ │ + ldmia r6, {r5, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r4, #24 │ │ │ │ + cmp r7, #152 @ 0x98 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 99d20 │ │ │ │ + b.n 990d8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 99d40 │ │ │ │ + b.n 99108 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r7, sp, #132 @ 0x84 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r6, r7 │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr.w ip, [pc, #656] @ 99a7c │ │ │ │ + ldr.w ip, [pc, #656] @ 996ec │ │ │ │ subs r3, #1 │ │ │ │ - vldr s19, [pc, #644] @ 99a74 │ │ │ │ + vldr s19, [pc, #644] @ 996e4 │ │ │ │ subs r3, r3, r2 │ │ │ │ sub.w r2, sl, #552 @ 0x228 │ │ │ │ add ip, pc │ │ │ │ - vldr s16, [pc, #636] @ 99a78 │ │ │ │ + vldr s16, [pc, #636] @ 996e8 │ │ │ │ str.w ip, [sp, #112] @ 0x70 │ │ │ │ str r3, [r2, #0] │ │ │ │ sub.w r2, sl, #540 @ 0x21c │ │ │ │ str r0, [r2, #0] │ │ │ │ add.w r2, r9, #1 │ │ │ │ sub.w r8, r1, r2, lsl #3 │ │ │ │ - ldr r2, [pc, #620] @ (99a80 ) │ │ │ │ + ldr r2, [pc, #620] @ (996f0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ add r2, sp, #160 @ 0xa0 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ add.w r2, ip, #16 │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ cmp r2, #0 │ │ │ │ - blt.w 99a6a │ │ │ │ + blt.w 996da │ │ │ │ cmp r0, r3 │ │ │ │ - bgt.w 99a70 │ │ │ │ + bgt.w 996e0 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ sub.w r1, sl, #544 @ 0x220 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ sub.w r7, sl, #536 @ 0x218 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #12] │ │ │ │ mul.w r3, r0, r9 │ │ │ │ @@ -78182,15 +77825,15 @@ │ │ │ │ vstr s19, [r3, #4] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add.w ip, r3, #20 │ │ │ │ str.w ip, [sp, #88] @ 0x58 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ sub.w ip, r0, #12 │ │ │ │ - ldr r0, [pc, #356] @ (99a84 ) │ │ │ │ + ldr r0, [pc, #356] @ (996f4 ) │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ blx 5bf1c │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -78207,32 +77850,32 @@ │ │ │ │ ldr r0, [r7, #0] │ │ │ │ mla r1, r9, r3, r2 │ │ │ │ add r3, r0 │ │ │ │ subs r0, #1 │ │ │ │ subs r2, r3, #1 │ │ │ │ str r0, [r4, #0] │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ - ldr r0, [pc, #296] @ (99a88 ) │ │ │ │ + ldr r0, [pc, #296] @ (996f8 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ mla r3, r9, r2, r3 │ │ │ │ - ldr r1, [pc, #292] @ (99a8c ) │ │ │ │ + ldr r1, [pc, #292] @ (996fc ) │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ vstr s20, [r3] │ │ │ │ vstr s18, [r3, #4] │ │ │ │ - ldr r3, [pc, #276] @ (99a90 ) │ │ │ │ + ldr r3, [pc, #276] @ (99700 ) │ │ │ │ add r3, pc │ │ │ │ blx 5cc38 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ subs r2, r3, #2 │ │ │ │ str r2, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 999e0 │ │ │ │ + blt.n 99650 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ movs r7, #0 │ │ │ │ sub.w r4, r0, #20 │ │ │ │ sub.w r2, sl, #540 @ 0x21c │ │ │ │ str r4, [sp, #4] │ │ │ │ vstr s16, [r5, #4] │ │ │ │ movs r1, #0 │ │ │ │ @@ -78252,30 +77895,30 @@ │ │ │ │ mul.w r2, r7, r2 │ │ │ │ adds r7, #1 │ │ │ │ add.w r2, fp, r2, lsl #3 │ │ │ │ blx 599e4 │ │ │ │ sub.w r2, sl, #548 @ 0x224 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r7 │ │ │ │ - bge.n 99994 │ │ │ │ + bge.n 99604 │ │ │ │ sub.w r3, sl, #536 @ 0x218 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ sub.w r4, sl, #540 @ 0x21c │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r2, [sp, #16] │ │ │ │ - ldr r1, [pc, #152] @ (99a94 ) │ │ │ │ + ldr r1, [pc, #152] @ (99704 ) │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #16 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ @@ -78290,67 +77933,58 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ sub.w r3, sl, #544 @ 0x220 │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ str r1, [sp, #12] │ │ │ │ sub.w r1, sl, #548 @ 0x224 │ │ │ │ str r2, [r3, #0] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [pc, #96] @ (99a98 ) │ │ │ │ + ldr r2, [pc, #96] @ (99708 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r2, pc │ │ │ │ subs r3, r3, r0 │ │ │ │ str r3, [r1, #0] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r1, [pc, #88] @ (99a9c ) │ │ │ │ + ldr r1, [pc, #88] @ (9970c ) │ │ │ │ subs r3, #32 │ │ │ │ - ldr r0, [pc, #88] @ (99aa0 ) │ │ │ │ + ldr r0, [pc, #88] @ (99710 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - ldr r3, [pc, #84] @ (99aa4 ) │ │ │ │ + ldr r3, [pc, #84] @ (99714 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ blx 675b0 │ │ │ │ sub.w r3, sl, #552 @ 0x228 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, r2 │ │ │ │ cmp r2, #0 │ │ │ │ str r0, [r4, #0] │ │ │ │ - bge.w 9982a │ │ │ │ + bge.w 9949a │ │ │ │ cmp r0, r3 │ │ │ │ - bge.w 99830 │ │ │ │ + bge.w 994a0 │ │ │ │ mov r7, r6 │ │ │ │ - b.n 99780 │ │ │ │ + b.n 993f0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - cmp r3, #52 @ 0x34 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 9997c │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - b.n 99730 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - b.n 99838 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - b.n 99818 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - b.n 997ec │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cmp r1, #42 @ 0x2a │ │ │ │ + cmp r6, #180 @ 0xb4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 99758 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - b.n 9952c │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - b.n 99678 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - b.n 99768 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ + @ instruction: 0xeb3c005d │ │ │ │ + ands.w r0, r4, sp, lsr #1 │ │ │ │ + eors.w r0, r6, sp, lsr #1 │ │ │ │ + eor.w r0, r4, sp, lsr #1 │ │ │ │ + orn r0, ip, sp, lsr #1 │ │ │ │ + cmp r4, #170 @ 0xaa │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + bics.w r0, sl, sp, lsr #1 │ │ │ │ + stmdb r6, {r0, r2, r3, r4, r6} │ │ │ │ + @ instruction: 0xe9aa005d │ │ │ │ + ands.w r0, r8, sp, lsr #1 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add.w r0, r6, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r7, r3, [sp] │ │ │ │ @@ -78368,24 +78002,24 @@ │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r4, r2 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ it le │ │ │ │ movle r5, #2 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ it le │ │ │ │ - vldrle s17, [pc, #-60] @ 99aa8 │ │ │ │ - ble.w 99756 │ │ │ │ + vldrle s17, [pc, #-60] @ 99718 │ │ │ │ + ble.w 993c6 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr.w r3, [r8] │ │ │ │ mul.w r2, r2, r1 │ │ │ │ vmov s17, r2 │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ movge r5, #2 │ │ │ │ - bge.w 99756 │ │ │ │ + bge.w 993c6 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add.w r0, r6, #12 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r6, #2 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r7, r3, [sp] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ @@ -78402,449 +78036,2199 @@ │ │ │ │ ldr.w r0, [r8] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mul.w r3, r5, r1 │ │ │ │ cmp r0, r3 │ │ │ │ itt lt │ │ │ │ movlt r3, #1 │ │ │ │ strlt r3, [sp, #76] @ 0x4c │ │ │ │ - blt.w 99756 │ │ │ │ + blt.w 993c6 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 676910 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ - b.n 99756 │ │ │ │ + b.n 993c6 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 99624 │ │ │ │ + b.n 99294 │ │ │ │ adds r0, #1 │ │ │ │ - beq.n 99b60 │ │ │ │ + beq.n 997d0 │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ str r2, [r5, #0] │ │ │ │ - b.n 99626 │ │ │ │ + b.n 99296 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 99636 │ │ │ │ + beq.w 992a6 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 99626 │ │ │ │ + b.n 99296 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ │ │ │ │ -00099b70 : │ │ │ │ +000997e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ - sub sp, #92 @ 0x5c │ │ │ │ - mov fp, r0 │ │ │ │ - ldr r0, [pc, #424] @ (99d34 ) │ │ │ │ - mov r4, r3 │ │ │ │ - mov r9, r1 │ │ │ │ - mov r1, r2 │ │ │ │ - str r3, [sp, #32] │ │ │ │ + str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ + mov sl, r3 │ │ │ │ + mov r3, r0 │ │ │ │ + ldr r0, [pc, #840] @ (99b40 ) │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r1, [pc, #840] @ (99b44 ) │ │ │ │ + sub sp, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ - ldr r3, [pc, #416] @ (99d38 ) │ │ │ │ - ldr r5, [sp, #144] @ 0x90 │ │ │ │ - ldr.w r8, [r4] │ │ │ │ - ldr r6, [sp, #136] @ 0x88 │ │ │ │ - ldr r3, [r0, r3] │ │ │ │ - ldr r0, [sp, #140] @ 0x8c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - mov.w r3, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r5, #0] │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - cmp r2, r3 │ │ │ │ - blt.w 99d1c │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.w 99ce8 │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr.w r8, [pc, #840] @ 99b48 │ │ │ │ + ldr.w r9, [sp, #180] @ 0xb4 │ │ │ │ + add r8, pc │ │ │ │ + ldr r1, [r0, r1] │ │ │ │ + add.w r7, r8, #4 │ │ │ │ + ldr r0, [pc, #828] @ (99b4c ) │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + str r1, [sp, #124] @ 0x7c │ │ │ │ + mov.w r1, #0 │ │ │ │ + str r5, [sp, #0] │ │ │ │ + ldr r1, [pc, #820] @ (99b50 ) │ │ │ │ + add r0, pc │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + add r1, pc │ │ │ │ + ldrd r6, r4, [sp, #172] @ 0xac │ │ │ │ + str r0, [sp, #68] @ 0x44 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + movs r2, #0 │ │ │ │ + strd r7, r7, [sp, #4] │ │ │ │ + str.w r2, [r9] │ │ │ │ + mov r2, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + str r1, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + ldr.w fp, [sp, #168] @ 0xa8 │ │ │ │ + str r4, [sp, #80] @ 0x50 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + movs r2, #0 │ │ │ │ + str r0, [sp, #52] @ 0x34 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + cmp r1, #0 │ │ │ │ + str r1, [sp, #60] @ 0x3c │ │ │ │ + mul.w r2, r0, r1 │ │ │ │ + vmov s15, r2 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r6] │ │ │ │ + blt.n 99946 │ │ │ │ + ldr r0, [r5, #0] │ │ │ │ + cmp r0, #0 │ │ │ │ + blt.n 99912 │ │ │ │ + cmp r1, #1 │ │ │ │ + mov r4, r1 │ │ │ │ it lt │ │ │ │ - movlt r7, #1 │ │ │ │ - cmp r4, r7 │ │ │ │ - blt.w 99d24 │ │ │ │ - cmp r2, r3 │ │ │ │ - mov sl, r2 │ │ │ │ + movlt r4, #1 │ │ │ │ + mov lr, r4 │ │ │ │ + ldr.w r4, [sl] │ │ │ │ + cmp r4, lr │ │ │ │ + blt.n 9994e │ │ │ │ + cmp r2, lr │ │ │ │ + blt.w 99b16 │ │ │ │ + ldr.w lr, [r9] │ │ │ │ + cmp.w lr, #0 │ │ │ │ + bne.w 99b34 │ │ │ │ + cmp r1, r0 │ │ │ │ + mov r4, r1 │ │ │ │ it ge │ │ │ │ - movge sl, r3 │ │ │ │ - cmp.w sl, #0 │ │ │ │ - beq.w 99cfc │ │ │ │ - sub.w ip, r2, sl │ │ │ │ - add.w r2, sl, #536870912 @ 0x20000000 │ │ │ │ - subs r2, #1 │ │ │ │ - add.w r5, r8, #1 │ │ │ │ - sub.w r3, r3, sl │ │ │ │ - mov r4, sl │ │ │ │ - add.w r6, r6, r2, lsl #3 │ │ │ │ - ldr r2, [pc, #320] @ (99d3c ) │ │ │ │ - sub.w r5, r1, r5, lsl #3 │ │ │ │ - add r7, sp, #68 @ 0x44 │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #24] │ │ │ │ - ldr r2, [pc, #312] @ (99d40 ) │ │ │ │ - vldr s16, [pc, #292] @ 99d30 │ │ │ │ - add r2, pc │ │ │ │ - strd r1, r0, [sp, #48] @ 0x30 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - add r2, sp, #76 @ 0x4c │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - add r2, sp, #60 @ 0x3c │ │ │ │ - str r2, [sp, #28] │ │ │ │ - add r2, sp, #64 @ 0x40 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - add r3, r4 │ │ │ │ - add.w r2, ip, r4 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - mul.w r3, r8, r3 │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - add.w ip, r2, r3 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w ip, r5, ip, lsl #3 │ │ │ │ - add.w r2, r5, r3, lsl #3 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - ldr.w lr, [ip] │ │ │ │ - ldr.w ip, [ip, #4] │ │ │ │ - str.w ip, [sp, #80] @ 0x50 │ │ │ │ - str.w lr, [sp, #76] @ 0x4c │ │ │ │ - blx 668cc │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - mov r1, r6 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - mov r0, r7 │ │ │ │ - sub.w r3, r3, sl │ │ │ │ - subs r6, #8 │ │ │ │ - sub.w r2, r2, sl │ │ │ │ - add r3, r4 │ │ │ │ - add r2, r4 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - mla r3, r8, r2, r3 │ │ │ │ - subs r2, #1 │ │ │ │ + movge r4, r0 │ │ │ │ + mov r9, r4 │ │ │ │ + cmp r4, #0 │ │ │ │ + beq.n 99956 │ │ │ │ + sub.w r2, fp, #8 │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + add.w ip, r2, #1 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + sub.w r2, r2, ip, lsl #3 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ - mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - str r2, [r3, #0] │ │ │ │ - vstr s16, [r3, #4] │ │ │ │ - blx 62524 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - strd r7, r2, [sp, #4] │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ - sub.w r3, r3, sl │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - add r3, r4 │ │ │ │ - mul.w r3, r8, r3 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - blx 5b480 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - sub.w ip, r3, sl │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - add.w r2, ip, r4 │ │ │ │ - sub.w r3, r3, sl │ │ │ │ - adds r1, r3, r4 │ │ │ │ - subs r4, #1 │ │ │ │ - mla r2, r8, r1, r2 │ │ │ │ - ldr r1, [sp, #76] @ 0x4c │ │ │ │ - add.w r2, r5, r2, lsl #3 │ │ │ │ - str r1, [r2, #0] │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - bne.n 99c20 │ │ │ │ - b.n 99cfc │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r4, r2 │ │ │ │ + ite le │ │ │ │ + movle r4, #0 │ │ │ │ + movgt r4, #1 │ │ │ │ + cmp r2, r9 │ │ │ │ + it ge │ │ │ │ + movge r4, #0 │ │ │ │ + cmp r4, #0 │ │ │ │ + bne.n 9995e │ │ │ │ + movs r4, #1 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + subs r1, r1, r4 │ │ │ │ + subs r0, r0, r4 │ │ │ │ + adds r1, #1 │ │ │ │ + adds r0, #1 │ │ │ │ + str r1, [sp, #100] @ 0x64 │ │ │ │ + str r0, [sp, #96] @ 0x60 │ │ │ │ + add r1, sp, #116 @ 0x74 │ │ │ │ + mla r2, r4, r3, r4 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r1, [sp, #8] │ │ │ │ + add r0, sp, #100 @ 0x64 │ │ │ │ + add r1, sp, #96 @ 0x60 │ │ │ │ + str r6, [sp, #4] │ │ │ │ + add.w r2, r3, r2, lsl #3 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + add.w r4, r3, r4, lsl #3 │ │ │ │ + mov r3, sl │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 5a1a4 │ │ │ │ + vldr s15, [sp, #60] @ 0x3c │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r6, #4] │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r6] │ │ │ │ + b.n 99928 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #84] @ (99d44 ) │ │ │ │ - add r1, sp, #60 @ 0x3c │ │ │ │ - str r2, [r5, #0] │ │ │ │ + str.w r2, [r9] │ │ │ │ + ldr r0, [pc, #564] @ (99b54 ) │ │ │ │ + add r1, sp, #96 @ 0x60 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #72] @ (99d48 ) │ │ │ │ - ldr r3, [pc, #56] @ (99d38 ) │ │ │ │ + ldr r2, [pc, #556] @ (99b58 ) │ │ │ │ + ldr r3, [pc, #536] @ (99b44 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 99d2c │ │ │ │ + bne.w 99b3a │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #92 @ 0x5c │ │ │ │ - vpop {d8} │ │ │ │ + add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 99cee │ │ │ │ + b.n 99918 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 99cee │ │ │ │ + b.n 99918 │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + str r3, [r6, #0] │ │ │ │ + b.n 99928 │ │ │ │ + ldrd r2, r1, [sp, #68] @ 0x44 │ │ │ │ + add.w r0, r8, #8 │ │ │ │ + strd r7, r7, [sp, #4] │ │ │ │ + str r5, [sp, #0] │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + str.w lr, [sp, #96] @ 0x60 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ + str r0, [sp, #100] @ 0x64 │ │ │ │ + cmp r0, r2 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + it lt │ │ │ │ + movlt r0, r2 │ │ │ │ + mov r4, r0 │ │ │ │ + cmp r9, r0 │ │ │ │ + ble.w 99b10 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + str r1, [sp, #120] @ 0x78 │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + mul.w r2, r2, r1 │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + cmp r0, r2 │ │ │ │ + blt.w 99ad2 │ │ │ │ + ldr r0, [pc, #440] @ (99b5c ) │ │ │ │ + sub.w r1, r9, r4 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + movs r4, #1 │ │ │ │ + add r0, pc │ │ │ │ + str r0, [sp, #84] @ 0x54 │ │ │ │ + ldr r0, [pc, #432] @ (99b60 ) │ │ │ │ + mov fp, r5 │ │ │ │ + str.w sl, [sp, #68] @ 0x44 │ │ │ │ + mov sl, r3 │ │ │ │ + add r0, pc │ │ │ │ + str r0, [sp, #88] @ 0x58 │ │ │ │ + ldr r0, [pc, #420] @ (99b64 ) │ │ │ │ + strd r1, r2, [sp, #96] @ 0x60 │ │ │ │ + add r0, pc │ │ │ │ + str.w r9, [sp, #80] @ 0x50 │ │ │ │ + str r0, [sp, #92] @ 0x5c │ │ │ │ + str r6, [sp, #72] @ 0x48 │ │ │ │ + b.n 99a30 │ │ │ │ + cmp r4, r1 │ │ │ │ + bgt.n 99a38 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + add r5, sp, #104 @ 0x68 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add r6, sp, #112 @ 0x70 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + mov r0, r6 │ │ │ │ + mul.w r8, r3, r4 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + subs r3, r3, r4 │ │ │ │ + add.w r7, r8, r4 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + add.w r7, r3, r7, lsl #3 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + subs r3, r3, r4 │ │ │ │ + adds r3, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge r3, r2 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + mov r2, r7 │ │ │ │ + add.w r9, r3, r4, lsl #3 │ │ │ │ + add r3, sp, #116 @ 0x74 │ │ │ │ + str.w r9, [sp] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + blx 5a1a4 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + add r3, r4 │ │ │ │ + cmp r3, r2 │ │ │ │ + ble.n 99a50 │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ + add r4, r2 │ │ │ │ + cmp r2, #0 │ │ │ │ + bge.n 999ce │ │ │ │ + cmp r4, r1 │ │ │ │ + bge.n 999d2 │ │ │ │ + ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ + mov r3, sl │ │ │ │ + ldrd sl, r6, [sp, #68] @ 0x44 │ │ │ │ + cmp r4, r9 │ │ │ │ + bgt.w 99900 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + ldr.w r0, [fp] │ │ │ │ + b.n 998d0 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + str.w r9, [sp, #8] │ │ │ │ + add.w r9, sp, #120 @ 0x78 │ │ │ │ + strd r7, r2, [sp] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldrd r1, r0, [sp, #84] @ 0x54 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + str.w r9, [sp, #16] │ │ │ │ + subs r3, r3, r4 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + mov r3, r6 │ │ │ │ + blx 607c8 │ │ │ │ + strd r6, r7, [sp, #8] │ │ │ │ + str r5, [sp, #0] │ │ │ │ + ldr r6, [sp, #68] @ 0x44 │ │ │ │ + ldr r5, [sp, #72] @ 0x48 │ │ │ │ + strd r6, r5, [sp, #16] │ │ │ │ + str.w r9, [sp, #40] @ 0x28 │ │ │ │ + str.w r9, [sp, #24] │ │ │ │ + str r6, [sp, #32] │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + ldr r0, [pc, #204] @ (99b68 ) │ │ │ │ + subs r3, r3, r4 │ │ │ │ + ldr r1, [sp, #92] @ 0x5c │ │ │ │ + subs r3, r3, r2 │ │ │ │ + add r0, pc │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + adds r3, r2, r4 │ │ │ │ + add.w r2, r5, r2, lsl #3 │ │ │ │ + ldr r5, [sp, #64] @ 0x40 │ │ │ │ + add r3, r8 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + subs r3, r3, r4 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + add r3, sp, #108 @ 0x6c │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldrd r3, r2, [sp, #84] @ 0x54 │ │ │ │ + blx 675b0 │ │ │ │ + b.n 99a2a │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + bl 676910 │ │ │ │ + ldrd r2, r1, [sp, #68] @ 0x44 │ │ │ │ + mov ip, r0 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + add.w r0, r8, #12 │ │ │ │ + strd r7, r7, [sp, #4] │ │ │ │ + mov r8, ip │ │ │ │ + str r5, [sp, #0] │ │ │ │ + movs r7, #2 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + str.w ip, [sp, #52] @ 0x34 │ │ │ │ + str r7, [sp, #96] @ 0x60 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp r0, r2 │ │ │ │ + it lt │ │ │ │ + movlt r0, r2 │ │ │ │ + cmp r3, r0 │ │ │ │ + it ge │ │ │ │ + cmpge r9, r8 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + bgt.w 999a0 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + ldr r0, [r5, #0] │ │ │ │ + b.n 998ce │ │ │ │ + adds r2, #1 │ │ │ │ + beq.n 99b26 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + str.w r2, [r9] │ │ │ │ + b.n 9991c │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 99928 │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 9991c │ │ │ │ + rsb r3, lr, #0 │ │ │ │ + b.n 9991c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + nop │ │ │ │ + ldmia r1!, {r2, r4} │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #70 @ 0x46 │ │ │ │ + cmp r3, #50 @ 0x32 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 9959c │ │ │ │ + b.n 99eb8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 9a4d8 │ │ │ │ + b.n 99f3c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r4!, {r4} │ │ │ │ + b.n 99d44 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + stmia r7!, {r2, r5, r6, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ + b.n 999e4 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + b.n 999bc │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + b.n 99734 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + b.n 99708 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ │ │ │ │ -00099d4c : │ │ │ │ +00099b6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ + vpush {d8-d14} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ - mov r4, r1 │ │ │ │ - ldr.w r1, [pc, #2012] @ 9a540 │ │ │ │ - mov r5, r2 │ │ │ │ - ldr.w r2, [pc, #2008] @ 9a544 │ │ │ │ - add r1, pc │ │ │ │ - sub sp, #140 @ 0x8c │ │ │ │ - mov fp, r3 │ │ │ │ + str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ + sub sp, #252 @ 0xfc │ │ │ │ + mov r4, r2 │ │ │ │ + ldr.w r2, [pc, #2964] @ 9a71c │ │ │ │ + ldr.w r5, [pc, #2964] @ 9a720 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + add r2, pc │ │ │ │ + ldr.w r3, [pc, #2960] @ 9a724 │ │ │ │ + add r5, pc │ │ │ │ + str r1, [sp, #64] @ 0x40 │ │ │ │ + str r0, [sp, #96] @ 0x60 │ │ │ │ + ldr r6, [sp, #360] @ 0x168 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr.w r9, [sp, #344] @ 0x158 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #244] @ 0xf4 │ │ │ │ + mov.w r3, #0 │ │ │ │ + str r6, [sp, #132] @ 0x84 │ │ │ │ + ldr r6, [sp, #364] @ 0x16c │ │ │ │ + str r6, [sp, #108] @ 0x6c │ │ │ │ + ldr r6, [sp, #372] @ 0x174 │ │ │ │ + ldr.w sl, [sp, #352] @ 0x160 │ │ │ │ + str r6, [sp, #116] @ 0x74 │ │ │ │ + ldrd r7, r6, [sp, #380] @ 0x17c │ │ │ │ + str r6, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #368] @ 0x170 │ │ │ │ + ldr r6, [sp, #388] @ 0x184 │ │ │ │ + ldr r2, [sp, #376] @ 0x178 │ │ │ │ + ldr r1, [sp, #348] @ 0x15c │ │ │ │ + str r6, [sp, #80] @ 0x50 │ │ │ │ + ldr.w r6, [r9] │ │ │ │ + str r1, [sp, #76] @ 0x4c │ │ │ │ + str r6, [sp, #120] @ 0x78 │ │ │ │ + ldr r1, [sp, #356] @ 0x164 │ │ │ │ + ldr.w r6, [sl] │ │ │ │ + str r1, [sp, #128] @ 0x80 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr.w fp, [sp, #392] @ 0x188 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + str r2, [sp, #112] @ 0x70 │ │ │ │ + str r6, [sp, #100] @ 0x64 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [r2, #0] │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w 99d30 │ │ │ │ + movs r5, #1 │ │ │ │ movs r3, #0 │ │ │ │ - mov r8, r0 │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ - ldr.w r9, [sp, #196] @ 0xc4 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #132] @ 0x84 │ │ │ │ - mov.w r2, #0 │ │ │ │ - ldr.w r1, [pc, #1984] @ 9a548 │ │ │ │ - ldrd r2, r6, [sp, #204] @ 0xcc │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + ldr.w r1, [pc, #2856] @ 9a728 │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 99c92 │ │ │ │ + ldr.w r1, [pc, #2844] @ 9a72c │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ - ldr.w r7, [r9] │ │ │ │ - str r7, [sp, #68] @ 0x44 │ │ │ │ - str r3, [r6, #0] │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [sp, #188] @ 0xbc │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #192] @ 0xc0 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [r2, #0] │ │ │ │ - ldr r7, [sp, #200] @ 0xc8 │ │ │ │ - ldr.w sl, [r5] │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w 9a0fc │ │ │ │ + beq.w 99d76 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.w 9a0c0 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.w 9a116 │ │ │ │ - ldr.w r1, [fp] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.w 9a11e │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + str r3, [sp, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ + vmov s16, r3 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + vcvt.f32.s32 s17, s16 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + movs r3, #0 │ │ │ │ + cmp r5, r3 │ │ │ │ + vstr s17, [r7] │ │ │ │ + it gt │ │ │ │ + movgt r2, #1 │ │ │ │ + str.w r3, [fp] │ │ │ │ + it gt │ │ │ │ + strdgt r2, r2, [sp, #140] @ 0x8c │ │ │ │ + bgt.n 99cc2 │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + movs r2, #1 │ │ │ │ + str.w r3, [fp] │ │ │ │ + ldr.w r0, [pc, #2768] @ 9a730 │ │ │ │ + add r1, sp, #196 @ 0xc4 │ │ │ │ + str r2, [sp, #196] @ 0xc4 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr.w r2, [pc, #2756] @ 9a734 │ │ │ │ + ldr.w r3, [pc, #2736] @ 9a724 │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #244] @ 0xf4 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w 9aa3e │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #252 @ 0xfc │ │ │ │ + vpop {d8-d14} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + str r3, [sp, #196] @ 0xc4 │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + vmov s16, r3 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + vcvt.f32.s32 s17, s16 │ │ │ │ + movs r3, #0 │ │ │ │ + mov r2, r3 │ │ │ │ + str r1, [sp, #88] @ 0x58 │ │ │ │ + vstr s17, [r7] │ │ │ │ + str.w r3, [fp] │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + strd r3, r2, [sp, #140] @ 0x8c │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + cmp r0, #0 │ │ │ │ + blt.n 99da6 │ │ │ │ + cmp r0, #1 │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + mov r3, r0 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r1, r3 │ │ │ │ + blt.n 99d9e │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + cmp r3, r1 │ │ │ │ + bgt.n 99dae │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n 99db6 │ │ │ │ + ldr r1, [sp, #92] @ 0x5c │ │ │ │ + cmp r0, r3 │ │ │ │ + ite le │ │ │ │ + movle r1, #0 │ │ │ │ + andgt.w r1, r1, #1 │ │ │ │ + cmp r1, #0 │ │ │ │ + bne.n 99db6 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w 9a3cc │ │ │ │ cmp r0, r3 │ │ │ │ - blt.w 9a126 │ │ │ │ + ite le │ │ │ │ + movle r2, #0 │ │ │ │ + andgt.w r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.w 9a3cc │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + vmov r2, s16 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ cmp r3, r2 │ │ │ │ + bge.n 99dbe │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + adds r3, #1 │ │ │ │ + beq.n 99dbe │ │ │ │ + mvn.w r3, #14 │ │ │ │ + movs r2, #15 │ │ │ │ + str.w r3, [fp] │ │ │ │ + b.n 99c5e │ │ │ │ + ldr.w r1, [pc, #2564] @ 9a738 │ │ │ │ + ldr r0, [sp, #96] @ 0x60 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbnz r0, 99d6e │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ + blx 57998 │ │ │ │ + mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ + str r0, [sp, #92] @ 0x5c │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w 99c0c │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r7, #4] │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + cmp r3, #1 │ │ │ │ it lt │ │ │ │ - movlt r3, r2 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - cmp r2, r3 │ │ │ │ - blt.w 9a12e │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - cmp r3, sl │ │ │ │ - it ge │ │ │ │ - movge r3, sl │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - cmp r1, r3 │ │ │ │ - ite ge │ │ │ │ - addge r3, r3, r1 │ │ │ │ - addlt r3, r3, r3 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ + movlt r3, #1 │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r7] │ │ │ │ + b.n 99c54 │ │ │ │ + movs r3, #1 │ │ │ │ + movs r5, #2 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + b.n 99bfc │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r7, #4] │ │ │ │ + lsls r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ - mov.w r1, #1 │ │ │ │ - str r1, [sp, #100] @ 0x64 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ - it ne │ │ │ │ - cmpne r2, r3 │ │ │ │ - itt lt │ │ │ │ - mvnlt.w r3, #9 │ │ │ │ - strlt r3, [r6, #0] │ │ │ │ - blt.n 99e3a │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmn.w r3, #10 │ │ │ │ - it ne │ │ │ │ - cmpne r3, #0 │ │ │ │ - bne.w 9a536 │ │ │ │ - ldr.w r1, [pc, #1808] @ 9a54c │ │ │ │ - mov r0, r8 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - str r0, [sp, #72] @ 0x48 │ │ │ │ - cmp r2, r3 │ │ │ │ - str r5, [sp, #0] │ │ │ │ - blt.w 9a270 │ │ │ │ - ldr.w r8, [pc, #1784] @ 9a550 │ │ │ │ + vmov s15, r3 │ │ │ │ + cmp r5, #0 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r7] │ │ │ │ + ble.w 99c54 │ │ │ │ + mvn.w r3, #1 │ │ │ │ + movs r2, #2 │ │ │ │ + b.n 99c5a │ │ │ │ + mvn.w r3, #4 │ │ │ │ + movs r2, #5 │ │ │ │ + b.n 99c5a │ │ │ │ + mvn.w r3, #2 │ │ │ │ + movs r2, #3 │ │ │ │ + b.n 99c5a │ │ │ │ + mvn.w r3, #6 │ │ │ │ + movs r2, #7 │ │ │ │ + b.n 99c5a │ │ │ │ + mvn.w r3, #10 │ │ │ │ + movs r2, #11 │ │ │ │ + b.n 99c5a │ │ │ │ + ldr.w r6, [pc, #2428] @ 9a73c │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r2, [pc, #1784] @ 9a554 │ │ │ │ - ldr.w r1, [pc, #1784] @ 9a558 │ │ │ │ - add r8, pc │ │ │ │ - add.w sl, r8, #4 │ │ │ │ + ldr.w r2, [pc, #2424] @ 9a740 │ │ │ │ + ldr.w r1, [pc, #2424] @ 9a744 │ │ │ │ + add r6, pc │ │ │ │ + add.w r8, r6, #4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - mov r0, r8 │ │ │ │ - strd sl, sl, [sp, #4] │ │ │ │ + mov r0, r6 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + mov r5, r2 │ │ │ │ + strd r8, r8, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r0, [sp, #100] @ 0x64 │ │ │ │ - mov r0, r8 │ │ │ │ - str.w sl, [sp, #8] │ │ │ │ - strd fp, r5, [sp] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 9a430 │ │ │ │ - ldr.w r2, [pc, #1744] @ 9a55c │ │ │ │ - ldr.w r1, [pc, #1744] @ 9a560 │ │ │ │ - add r2, pc │ │ │ │ + ldr.w r1, [pc, #2400] @ 9a748 │ │ │ │ + mov r2, r5 │ │ │ │ + mov r3, r4 │ │ │ │ + add r1, pc │ │ │ │ + str r0, [sp, #84] @ 0x54 │ │ │ │ + strd r4, r8, [sp, #4] │ │ │ │ + mov r0, r6 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr.w r1, [pc, #2380] @ 9a74c │ │ │ │ + mov r3, r0 │ │ │ │ + mov r2, r5 │ │ │ │ + mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ + mov r6, r3 │ │ │ │ + str.w r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ + strd r4, r4, [sp] │ │ │ │ blx 5fe70 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - cmp r0, r3 │ │ │ │ + ldr r5, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + movs r1, #0 │ │ │ │ + cmp r5, r6 │ │ │ │ it lt │ │ │ │ - movlt r0, r3 │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - ldr.w sl, [r6] │ │ │ │ - cmp r1, r2 │ │ │ │ - str r3, [r7, #4] │ │ │ │ - mov r3, r1 │ │ │ │ + movlt r5, r6 │ │ │ │ + cmp r5, r0 │ │ │ │ + mov.w r2, r3, lsl #1 │ │ │ │ it lt │ │ │ │ - movlt r3, r2 │ │ │ │ - mla r3, r0, r3, r1 │ │ │ │ - cmp r3, #1 │ │ │ │ + movlt r5, r0 │ │ │ │ + str r2, [sp, #196] @ 0xc4 │ │ │ │ + mla r0, r5, r3, r3 │ │ │ │ + str r0, [sp, #200] @ 0xc8 │ │ │ │ + cmp r0, r2 │ │ │ │ it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - vmov s15, r3 │ │ │ │ - vcvt.f32.s32 s16, s15 │ │ │ │ - vstr s16, [r7] │ │ │ │ - cmp.w sl, #0 │ │ │ │ - bne.w 9a53a │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - adds r3, #1 │ │ │ │ - beq.w 9a0d6 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ - mov r1, r3 │ │ │ │ - cmp r3, r0 │ │ │ │ - it ge │ │ │ │ - movge r1, r0 │ │ │ │ - str r1, [sp, #100] @ 0x64 │ │ │ │ - cmp r2, r1 │ │ │ │ - it ge │ │ │ │ - movge r2, r1 │ │ │ │ + movlt r0, r2 │ │ │ │ + vmov s15, r0 │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + str r1, [r7, #4] │ │ │ │ + vstr s15, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w 9a136 │ │ │ │ - ldr.w r0, [pc, #1640] @ 9a564 │ │ │ │ - add.w r8, sp, #128 @ 0x80 │ │ │ │ + bne.w 9aa42 │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + adds r2, #1 │ │ │ │ + beq.w 99c6c │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 99c6c │ │ │ │ + ldr.w r0, [pc, #2284] @ 9a750 │ │ │ │ + vmov.f32 s19, #112 @ 0x3f800000 1.0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ - vmov.f32 s17, s0 │ │ │ │ - ldr.w r0, [pc, #1624] @ 9a568 │ │ │ │ + ldr.w r0, [pc, #2272] @ 9a754 │ │ │ │ + vmov.f32 s20, s0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - vdiv.f32 s15, s17, s0 │ │ │ │ - add r3, sp, #124 @ 0x7c │ │ │ │ - add r1, sp, #120 @ 0x78 │ │ │ │ - mov r0, r3 │ │ │ │ - str r1, [sp, #84] @ 0x54 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - vdiv.f32 s14, s13, s15 │ │ │ │ - vstr s15, [sp, #124] @ 0x7c │ │ │ │ - vstr s14, [sp, #120] @ 0x78 │ │ │ │ - blx 639fc │ │ │ │ - ldr.w r0, [pc, #1584] @ 9a56c │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r1, r4 │ │ │ │ - str r3, [sp, #0] │ │ │ │ + ldr.w r0, [pc, #2264] @ 9a758 │ │ │ │ + vmov.f32 s21, s0 │ │ │ │ add r0, pc │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str.w r8, [sp, #4] │ │ │ │ + blx 57478 │ │ │ │ + ldr.w r0, [pc, #2252] @ 9a75c │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + mov r2, r4 │ │ │ │ + strd r9, r3, [sp] │ │ │ │ + add r0, pc │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + mov r1, r4 │ │ │ │ + vadd.f32 s18, s0, s0 │ │ │ │ blx 5792c │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vstr s0, [sp, #104] @ 0x68 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w 9a22e │ │ │ │ - vldr s15, [sp, #124] @ 0x7c │ │ │ │ - vcmpe.f32 s0, s15 │ │ │ │ + vcmpe.f32 s0, s19 │ │ │ │ + vmov.f32 s15, s0 │ │ │ │ + vstr s0, [sp, #216] @ 0xd8 │ │ │ │ + vdiv.f32 s24, s19, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9a43a │ │ │ │ - vldr s15, [sp, #120] @ 0x78 │ │ │ │ - vcmpe.f32 s0, s15 │ │ │ │ + bmi.w 9a254 │ │ │ │ + vmov.f32 s23, s15 │ │ │ │ + vmov.f32 s22, s19 │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w 9a2ba │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - str.w sl, [sp, #80] @ 0x50 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ + it le │ │ │ │ + addle.w r8, sp, #224 @ 0xe0 │ │ │ │ + ble.n 99f0c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ - cbnz r3, 99f90 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - ldr.w r0, [pc, #1500] @ 9a570 │ │ │ │ - mov r2, fp │ │ │ │ - strd r9, r8, [sp] │ │ │ │ - add.w r8, sp, #112 @ 0x70 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ + add.w r8, sp, #224 @ 0xe0 │ │ │ │ + strd r4, r3, [sp, #8] │ │ │ │ + ldr.w r3, [pc, #2172] @ 9a760 │ │ │ │ + ldr.w r0, [pc, #2172] @ 9a764 │ │ │ │ + add r3, pc │ │ │ │ + str.w r9, [sp, #16] │ │ │ │ + adds r2, r3, #4 │ │ │ │ add r0, pc │ │ │ │ - mov r1, r8 │ │ │ │ + adds r3, #8 │ │ │ │ + mov r1, r2 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r3, sp, #216 @ 0xd8 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + str.w r8, [sp, #20] │ │ │ │ + blx 57dfc │ │ │ │ + ldr r3, [sp, #224] @ 0xe0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 9a26c │ │ │ │ + ldr.w r0, [pc, #2136] @ 9a768 │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + mov r1, r4 │ │ │ │ + strd sl, r3, [sp] │ │ │ │ + add r0, pc │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ blx 5792c │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vstr s0, [sp, #108] @ 0x6c │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n 99fc6 │ │ │ │ - vldr s15, [sp, #124] @ 0x7c │ │ │ │ - vcmpe.f32 s0, s15 │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + vmov.f32 s15, s0 │ │ │ │ + vstr s0, [sp, #220] @ 0xdc │ │ │ │ + vcmpe.f32 s0, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9a466 │ │ │ │ - vldr s15, [sp, #120] @ 0x78 │ │ │ │ - vcmpe.f32 s0, s15 │ │ │ │ + bmi.w 9a276 │ │ │ │ + vmov.f32 s24, s15 │ │ │ │ + vmov.f32 s19, s14 │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w 9a2e6 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add.w r8, r3, #1 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ble.n 99f7a │ │ │ │ + ldr.w r1, [pc, #2076] @ 9a76c │ │ │ │ + ldr.w r0, [pc, #2076] @ 9a770 │ │ │ │ + add r1, pc │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + adds r2, r1, #4 │ │ │ │ + strd r4, r3, [sp, #8] │ │ │ │ + adds r1, #8 │ │ │ │ + add r3, sp, #220 @ 0xdc │ │ │ │ + str r1, [sp, #0] │ │ │ │ + add r0, pc │ │ │ │ + mov r1, r2 │ │ │ │ + strd sl, r8, [sp, #16] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + blx 57dfc │ │ │ │ + ldr r3, [sp, #224] @ 0xe0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 9a26c │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + add r1, sp, #208 @ 0xd0 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #16] │ │ │ │ + subs r3, #4 │ │ │ │ + str.w r8, [sp, #28] │ │ │ │ + str.w sl, [sp, #4] │ │ │ │ + str r2, [sp, #0] │ │ │ │ + str r1, [sp, #152] @ 0x98 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + str r1, [sp, #12] │ │ │ │ + adds r1, r2, #1 │ │ │ │ + ldr.w r0, [pc, #2012] @ 9a774 │ │ │ │ + add r2, r1 │ │ │ │ + add r0, pc │ │ │ │ + add.w r1, r3, r1, lsl #2 │ │ │ │ + add.w r3, r3, r2, lsl #2 │ │ │ │ + str r1, [sp, #176] @ 0xb0 │ │ │ │ + strd r1, r3, [sp, #20] │ │ │ │ + mov r1, r4 │ │ │ │ + str r3, [sp, #164] @ 0xa4 │ │ │ │ + add r3, sp, #212 @ 0xd4 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #156] @ 0x9c │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, r9 │ │ │ │ + blx 5cc20 │ │ │ │ + ldr r3, [sp, #224] @ 0xe0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 9a28e │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + ldr r5, [sp, #208] @ 0xd0 │ │ │ │ + ldr r2, [sp, #212] @ 0xd4 │ │ │ │ + adds r5, #1 │ │ │ │ + subs r5, r5, r2 │ │ │ │ + str r5, [sp, #232] @ 0xe8 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 9a2aa │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + adds r3, #1 │ │ │ │ + subs r3, r3, r2 │ │ │ │ + str r3, [sp, #228] @ 0xe4 │ │ │ │ + add r0, sp, #232 @ 0xe8 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + adds r6, r5, #1 │ │ │ │ + ldr r1, [sp, #76] @ 0x4c │ │ │ │ + str.w r8, [sp, #12] │ │ │ │ + str r7, [sp, #0] │ │ │ │ + mla r2, r3, r2, r2 │ │ │ │ + adds r3, #1 │ │ │ │ + str r0, [sp, #88] @ 0x58 │ │ │ │ + sub.w r3, r1, r3, lsl #3 │ │ │ │ + str r3, [sp, #168] @ 0xa8 │ │ │ │ + add.w r2, r3, r2, lsl #3 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + add r1, sp, #228 @ 0xe4 │ │ │ │ + str r6, [sp, #180] @ 0xb4 │ │ │ │ + str r1, [sp, #172] @ 0xac │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + subs r3, r3, r5 │ │ │ │ + str r3, [sp, #196] @ 0xc4 │ │ │ │ + add.w r3, r7, r5, lsl #3 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add r3, sp, #196 @ 0xc4 │ │ │ │ + str r3, [sp, #160] @ 0xa0 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, sl │ │ │ │ + blx 63a44 │ │ │ │ + ldr r2, [sp, #224] @ 0xe0 │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.w 9a2a0 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + vmov r1, s16 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r3, s15 │ │ │ │ + add r3, r6 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #200] @ 0xc8 │ │ │ │ + cmp r1, r3 │ │ │ │ + it lt │ │ │ │ + movlt r1, r3 │ │ │ │ + str r1, [sp, #148] @ 0x94 │ │ │ │ + mov r3, r1 │ │ │ │ + ldr r1, [sp, #172] @ 0xac │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.w 9a298 │ │ │ │ + ldr r0, [sp, #120] @ 0x78 │ │ │ │ + mov r3, r1 │ │ │ │ + ldr r6, [sp, #88] @ 0x58 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + adds r1, r0, #1 │ │ │ │ + ldr r6, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [sp, #160] @ 0xa0 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + sub.w r1, r6, r1, lsl #3 │ │ │ │ + ldr r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r6, [sp, #68] @ 0x44 │ │ │ │ + strd r9, r2, [sp, #20] │ │ │ │ + str r1, [sp, #172] @ 0xac │ │ │ │ + ldr r2, [sp, #212] @ 0xd4 │ │ │ │ + str.w r8, [sp, #32] │ │ │ │ + strd sl, r7, [sp, #8] │ │ │ │ + ldr.w r1, [pc, #1784] @ 9a778 │ │ │ │ + add r1, pc │ │ │ │ + str r1, [sp, #184] @ 0xb8 │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + ldr r6, [sp, #100] @ 0x64 │ │ │ │ + subs r1, r1, r5 │ │ │ │ + str r1, [sp, #196] @ 0xc4 │ │ │ │ + mla r1, r0, r2, r2 │ │ │ │ + ldr r0, [sp, #172] @ 0xac │ │ │ │ + mla r2, r6, r2, r2 │ │ │ │ + ldr r6, [sp, #168] @ 0xa8 │ │ │ │ + add.w r1, r0, r1, lsl #3 │ │ │ │ + str r1, [sp, #16] │ │ │ │ + ldr.w r1, [pc, #1756] @ 9a77c │ │ │ │ + add.w r2, r6, r2, lsl #3 │ │ │ │ + ldr r0, [sp, #184] @ 0xb8 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + add r1, pc │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + blx 5c50c │ │ │ │ + ldr r2, [sp, #224] @ 0xe0 │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.w 9a2ae │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r0, [sp, #180] @ 0xb4 │ │ │ │ + ldr r1, [sp, #148] @ 0x94 │ │ │ │ + str r1, [sp, #196] @ 0xc4 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r3, s15 │ │ │ │ + add r3, r0 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #200] @ 0xc8 │ │ │ │ + cmp r1, r3 │ │ │ │ + it lt │ │ │ │ + movlt r1, r3 │ │ │ │ + str r1, [sp, #148] @ 0x94 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.w 9a2ae │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + ldr r2, [sp, #108] @ 0x6c │ │ │ │ + adds r3, #1 │ │ │ │ + sub.w r3, r2, r3, lsl #3 │ │ │ │ + str r3, [sp, #188] @ 0xbc │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 9a2c0 │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 9a3d4 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + strd sl, r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r1, [sp, #212] @ 0xd4 │ │ │ │ + mov r2, r3 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + str.w r8, [sp, #36] @ 0x24 │ │ │ │ + str.w r9, [sp, #8] │ │ │ │ + mla r0, r3, r1, r1 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + mla r1, r3, r1, r1 │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ + add.w r0, r3, r0, lsl #3 │ │ │ │ + ldr r3, [sp, #172] @ 0xac │ │ │ │ + str r0, [sp, #12] │ │ │ │ + add.w r1, r3, r1, lsl #3 │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr.w r1, [pc, #1600] @ 9a780 │ │ │ │ + ldr.w r3, [pc, #1600] @ 9a784 │ │ │ │ + add r1, pc │ │ │ │ + add r3, pc │ │ │ │ + mov r0, r1 │ │ │ │ + blx 5f558 │ │ │ │ + ldr r3, [sp, #224] @ 0xe0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 9a3ba │ │ │ │ + movs r3, #69 @ 0x45 │ │ │ │ + strb.w r3, [sp, #240] @ 0xf0 │ │ │ │ + add r5, sp, #240 @ 0xf0 │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + mov r0, r5 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #196] @ 0xc4 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + strd sl, r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + strd r9, r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #156] @ 0x9c │ │ │ │ + str r7, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + str.w r8, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + mov r3, r4 │ │ │ │ + blx 629a8 │ │ │ │ + ldr r3, [sp, #224] @ 0xe0 │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.w 9a8f0 │ │ │ │ + vldr s15, [r7] │ │ │ │ + ldr r1, [sp, #148] @ 0x94 │ │ │ │ + str r1, [sp, #196] @ 0xc4 │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r2, s15 │ │ │ │ + vstr s15, [sp, #200] @ 0xc8 │ │ │ │ + cmp r1, r2 │ │ │ │ + it lt │ │ │ │ + movlt r1, r2 │ │ │ │ + str r1, [sp, #148] @ 0x94 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 9a6f4 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 9a406 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 9a7a4 │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + mov r0, r5 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + add r2, sp, #236 @ 0xec │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + strd r9, r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + ldr.w r1, [pc, #1420] @ 9a788 │ │ │ │ + cmp r3, #0 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + add r1, pc │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + it ne │ │ │ │ + movne r5, #66 @ 0x42 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + it eq │ │ │ │ + moveq r5, #76 @ 0x4c │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r3, sp, #204 @ 0xcc │ │ │ │ + str.w sl, [sp, #12] │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov r3, r4 │ │ │ │ + str r4, [sp, #32] │ │ │ │ + str.w r8, [sp, #48] @ 0x30 │ │ │ │ + str r7, [sp, #40] @ 0x28 │ │ │ │ + strb.w r5, [sp, #240] @ 0xf0 │ │ │ │ + blx 5f7cc │ │ │ │ + ldr r3, [sp, #224] @ 0xe0 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 9a91c │ │ │ │ + vldr s15, [sp, #148] @ 0x94 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + vcvt.f32.s32 s17, s15 │ │ │ │ + adds r3, #7 │ │ │ │ + str.w r3, [fp] │ │ │ │ + movs r3, #0 │ │ │ │ + vstr s17, [r7] │ │ │ │ + str r3, [r7, #4] │ │ │ │ + b.n 99c6c │ │ │ │ + vmul.f32 s22, s0, s24 │ │ │ │ + vcmpe.f32 s22, s19 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it mi │ │ │ │ + vmovmi.f32 s23, s18 │ │ │ │ + bpl.w 99ebe │ │ │ │ + b.n 99ec6 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + adds r3, #10 │ │ │ │ + str.w r3, [fp] │ │ │ │ + b.n 99c6c │ │ │ │ + vmul.f32 s19, s0, s24 │ │ │ │ + vcmpe.f32 s19, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it mi │ │ │ │ + vmovmi.f32 s24, s18 │ │ │ │ + bpl.w 99f3a │ │ │ │ + b.n 99f42 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + adds r3, #1 │ │ │ │ + str.w r3, [fp] │ │ │ │ + b.n 9a24a │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f32.s32 s17, s15 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + adds r3, #2 │ │ │ │ + str.w r3, [fp] │ │ │ │ + b.n 9a24a │ │ │ │ + mov r3, r5 │ │ │ │ + b.n 99fde │ │ │ │ + vldr s15, [sp, #148] @ 0x94 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + vcvt.f32.s32 s17, s15 │ │ │ │ + adds r3, #3 │ │ │ │ + str.w r3, [fp] │ │ │ │ + b.n 9a24a │ │ │ │ + ldr.w r3, [pc, #1224] @ 9a78c │ │ │ │ + mov r1, r4 │ │ │ │ + ldr.w r0, [pc, #1224] @ 9a790 │ │ │ │ + add r3, pc │ │ │ │ + ldr r6, [sp, #104] @ 0x68 │ │ │ │ + adds r3, #12 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr.w r3, [pc, #1216] @ 9a794 │ │ │ │ + add r0, pc │ │ │ │ + str r6, [sp, #8] │ │ │ │ + add r3, pc │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov r2, r4 │ │ │ │ + blx 60918 │ │ │ │ + ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + ldr r1, [sp, #212] @ 0xd4 │ │ │ │ + subs r3, #1 │ │ │ │ + str r6, [sp, #104] @ 0x68 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + adds r2, r1, #1 │ │ │ │ + ldr r6, [sp, #124] @ 0x7c │ │ │ │ + strd r3, r3, [sp, #196] @ 0xc4 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + ldr r0, [sp, #184] @ 0xb8 │ │ │ │ + str.w sl, [sp] │ │ │ │ + mla r3, r3, r1, r2 │ │ │ │ + mla r2, r6, r1, r2 │ │ │ │ + ldr r1, [sp, #168] @ 0xa8 │ │ │ │ + ldr r6, [sp, #160] @ 0xa0 │ │ │ │ + add.w r3, r1, r3, lsl #3 │ │ │ │ + ldr r1, [sp, #188] @ 0xbc │ │ │ │ + add.w r2, r1, r2, lsl #3 │ │ │ │ + mov r1, r6 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + add r2, sp, #200 @ 0xc8 │ │ │ │ + blx 5e9dc │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + str r6, [sp, #12] │ │ │ │ + ldr r6, [sp, #104] @ 0x68 │ │ │ │ + strd r7, r3, [sp, #4] │ │ │ │ + str r6, [sp, #0] │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + ldr r6, [sp, #124] @ 0x7c │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + str.w r8, [sp, #16] │ │ │ │ + ldr r1, [sp, #188] @ 0xbc │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + mla r3, r6, r3, r3 │ │ │ │ + subs r2, r2, r5 │ │ │ │ + str r2, [sp, #196] @ 0xc4 │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + add.w r3, r1, r3, lsl #3 │ │ │ │ + mov r0, r2 │ │ │ │ + mov r1, r2 │ │ │ │ + blx 626d8 │ │ │ │ + ldr r2, [sp, #224] @ 0xe0 │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.w 9a70a │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r0, [sp, #180] @ 0xb4 │ │ │ │ + ldr r1, [sp, #148] @ 0x94 │ │ │ │ + str r1, [sp, #196] @ 0xc4 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r3, s15 │ │ │ │ + add r3, r0 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #200] @ 0xc8 │ │ │ │ + cmp r1, r3 │ │ │ │ + it lt │ │ │ │ + movlt r1, r3 │ │ │ │ + str r1, [sp, #148] @ 0x94 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.w 9a70a │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + cbnz r3, 9a3d4 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + mov r2, r4 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + strd sl, r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + strd r9, r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #156] @ 0x9c │ │ │ │ + ldr r0, [sp, #96] @ 0x60 │ │ │ │ + str.w r8, [sp, #36] @ 0x24 │ │ │ │ + blx 5f558 │ │ │ │ + ldr r3, [sp, #224] @ 0xe0 │ │ │ │ + cbnz r3, 9a3ba │ │ │ │ + movs r3, #83 @ 0x53 │ │ │ │ + b.n 9a158 │ │ │ │ + vldr s15, [sp, #148] @ 0x94 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + vcvt.f32.s32 s17, s15 │ │ │ │ + adds r3, #5 │ │ │ │ + str.w r3, [fp] │ │ │ │ + b.n 9a24a │ │ │ │ + mvn.w r3, #12 │ │ │ │ + movs r2, #13 │ │ │ │ + b.n 99c5a │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + mov r2, r4 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #948] @ (9a798 ) │ │ │ │ + ldr r0, [pc, #952] @ (9a79c ) │ │ │ │ + add r3, pc │ │ │ │ + adds r3, #12 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [pc, #948] @ (9a7a0 ) │ │ │ │ + add r0, pc │ │ │ │ + add r3, pc │ │ │ │ + blx 60918 │ │ │ │ + b.n 9a382 │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + ldrd r7, fp, [sp, #64] @ 0x40 │ │ │ │ + ldr.w r8, [sp, #72] @ 0x48 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 9a7ec │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [sp, #196] @ 0xc4 │ │ │ │ + ble.w 9a6c2 │ │ │ │ + ldr r5, [sp, #128] @ 0x80 │ │ │ │ + vmul.f32 s17, s20, s21 │ │ │ │ + ldr r6, [sp, #132] @ 0x84 │ │ │ │ + movs r4, #1 │ │ │ │ + add.w r8, r5, #4 │ │ │ │ + mov.w r9, #0 │ │ │ │ + adds r6, #4 │ │ │ │ + b.n 9a5d6 │ │ │ │ + vcmpe.f32 s14, s13 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ite lt │ │ │ │ + vmovlt.f32 s15, s13 │ │ │ │ + vmovge.f32 s15, s14 │ │ │ │ + vcmpe.f32 s16, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + blt.w 9a676 │ │ │ │ + vmul.f32 s10, s22, s16 │ │ │ │ + movs r3, #1 │ │ │ │ + vdiv.f32 s15, s18, s23 │ │ │ │ + vcmp.f32 s18, s10 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s10, s18 │ │ │ │ + vdiv.f32 s28, s15, s10 │ │ │ │ + vmul.f32 s15, s16, s17 │ │ │ │ + vcmpe.f32 s18, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s25, #0.0 │ │ │ │ + ite lt │ │ │ │ + vmovlt.f32 s9, s15 │ │ │ │ + vmovge.f32 s9, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ite lt │ │ │ │ + vneglt.f32 s10, s25 │ │ │ │ + vmovge.f32 s10, s25 │ │ │ │ + vcmpe.f32 s10, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl.w 9a67e │ │ │ │ + vcmp.f32 s9, s13 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s13, s9 │ │ │ │ + vcmpe.f32 s26, s13 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + blt.w 9a67e │ │ │ │ + vdiv.f32 s8, s18, s23 │ │ │ │ + vmul.f32 s13, s22, s26 │ │ │ │ + vcmp.f32 s18, s13 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s13, s18 │ │ │ │ + vdiv.f32 s9, s8, s13 │ │ │ │ + vcmpe.f32 s28, s9 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s11, #0.0 │ │ │ │ + bge.w 9a6a2 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + blt.w 9a6cc │ │ │ │ + vcmpe.f32 s18, s11 │ │ │ │ + vmov.f32 s13, s11 │ │ │ │ + vmov.f32 s28, s9 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.n 9a536 │ │ │ │ + movs r3, #1 │ │ │ │ + vcmp.f32 s14, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s15, s14 │ │ │ │ + vcmpe.f32 s27, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + blt.w 9a69c │ │ │ │ + vdiv.f32 s14, s18, s24 │ │ │ │ + vmul.f32 s15, s19, s27 │ │ │ │ + vcmp.f32 s18, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s15, s18 │ │ │ │ + vdiv.f32 s9, s14, s15 │ │ │ │ + vcmpe.f32 s9, s28 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s28, s9 │ │ │ │ + vcmp.f32 s12, s10 │ │ │ │ + vmul.f32 s14, s28, s18 │ │ │ │ + vmov.f32 s9, #112 @ 0x3f800000 1.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ls │ │ │ │ + vmovls.f32 s12, s10 │ │ │ │ + vcmp.f32 s12, s13 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s13, s12 │ │ │ │ + vmul.f32 s14, s14, s13 │ │ │ │ + vcmpe.f32 s14, s9 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it gt │ │ │ │ + vdivgt.f32 s28, s28, s14 │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + vcmpe.f32 s28, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.n 9a5b8 │ │ │ │ + vldr s25, [r8, #-4] │ │ │ │ + vcvt.f64.f32 d10, s28 │ │ │ │ + vldr s15, [sp, #216] @ 0xd8 │ │ │ │ + mov r0, r5 │ │ │ │ + vmul.f32 s25, s28, s25 │ │ │ │ + vmul.f32 s25, s25, s15 │ │ │ │ + blx 65794 │ │ │ │ + vldr s12, [sp, #216] @ 0xd8 │ │ │ │ + vmul.f64 d10, d10, d0 │ │ │ │ + vldr s15, [r6, #-4] │ │ │ │ + vldr s11, [sp, #220] @ 0xdc │ │ │ │ + vcvt.f64.f32 d6, s12 │ │ │ │ + vmul.f32 s15, s28, s15 │ │ │ │ + vmul.f64 d10, d10, d6 │ │ │ │ + vmul.f32 s11, s15, s11 │ │ │ │ + vcvt.f32.f64 s20, d10 │ │ │ │ + ldr r3, [sp, #196] @ 0xc4 │ │ │ │ + adds r4, #1 │ │ │ │ + vstr s25, [r8, #-4] │ │ │ │ + adds r5, #8 │ │ │ │ + vstr s20, [r5, #-4] │ │ │ │ + add.w r8, r8, #8 │ │ │ │ + vstr s11, [r6, #-4] │ │ │ │ + cmp r3, r4 │ │ │ │ + str.w r9, [r6], #8 │ │ │ │ + blt.n 9a6c2 │ │ │ │ + vldr s26, [r8, #-4] │ │ │ │ + mov r0, r5 │ │ │ │ + str r4, [sp, #200] @ 0xc8 │ │ │ │ + vcmpe.f32 s26, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s26, s26 │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s16, d0 │ │ │ │ + vldr s27, [r6, #-4] │ │ │ │ + vldr s25, [sp, #216] @ 0xd8 │ │ │ │ + mov r0, r5 │ │ │ │ + vldr s15, [r8, #-4] │ │ │ │ + str r4, [sp, #200] @ 0xc8 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vcvt.f64.f32 d10, s25 │ │ │ │ + vmul.f32 s25, s25, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s27, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s27, s27 │ │ │ │ + blx 65794 │ │ │ │ + vmul.f32 s14, s26, s17 │ │ │ │ + vmul.f64 d10, d10, d0 │ │ │ │ + vldr s13, [sp, #220] @ 0xdc │ │ │ │ + vldr s11, [r6, #-4] │ │ │ │ + str r4, [sp, #200] @ 0xc8 │ │ │ │ + vcmp.f32 s18, s14 │ │ │ │ + vcvt.f32.f64 s20, d10 │ │ │ │ + vmul.f32 s11, s11, s13 │ │ │ │ + vmul.f32 s13, s27, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s20, #0.0 │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s14, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ite lt │ │ │ │ + vneglt.f32 s12, s20 │ │ │ │ + vmovge.f32 s12, s20 │ │ │ │ + vcmpe.f32 s12, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w 9a426 │ │ │ │ + movs r3, #0 │ │ │ │ + vmov.f32 s28, #112 @ 0x3f800000 1.0 │ │ │ │ + b.n 9a460 │ │ │ │ + vcmpe.f32 s11, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ite lt │ │ │ │ + vneglt.f32 s13, s11 │ │ │ │ + vmovge.f32 s13, s11 │ │ │ │ + vcmpe.f32 s13, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w 9a4f4 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n 9a5b8 │ │ │ │ + b.n 9a536 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + blt.n 9a6e2 │ │ │ │ + vcmpe.f32 s18, s11 │ │ │ │ + vmov.f32 s13, s11 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.w 9a4f2 │ │ │ │ + b.n 9a536 │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 9a7ec │ │ │ │ + vldr s15, [sp, #148] @ 0x94 │ │ │ │ + vcvt.f32.s32 s17, s15 │ │ │ │ + b.n 9a24a │ │ │ │ + vneg.f32 s13, s11 │ │ │ │ + vmov.f32 s28, s9 │ │ │ │ + vcmpe.f32 s18, s13 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.w 9a4f2 │ │ │ │ + b.n 9a536 │ │ │ │ + vneg.f32 s13, s11 │ │ │ │ + vcmpe.f32 s18, s13 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.w 9a4f2 │ │ │ │ + b.n 9a536 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + cmp r3, r2 │ │ │ │ + bgt.w 9a906 │ │ │ │ + vmov s15, r1 │ │ │ │ + str.w r3, [fp] │ │ │ │ + vcvt.f32.s32 s17, s15 │ │ │ │ + b.n 9a24a │ │ │ │ + vldr s15, [sp, #148] @ 0x94 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + vcvt.f32.s32 s17, s15 │ │ │ │ + adds r3, #4 │ │ │ │ + str.w r3, [fp] │ │ │ │ + b.n 9a24a │ │ │ │ + stmia r5!, {r1, r7} │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + svc 28 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + udf #174 @ 0xae │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + b.n 99fa4 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + b.n 9a050 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + stmia r4!, {r2, r3, r4, r7} │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + b.n 9ad68 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + movs r5, #124 @ 0x7c │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + blt.n 9a740 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + bgt.n 9a800 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + bgt.n 9a7ec │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + bgt.n 9a6ac │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + lsrs r6, r6, #11 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + b.n 9aa50 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + bgt.n 9a7a0 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + b.n 9aac0 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + movs r4, #96 @ 0x60 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + b.n 9aac8 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + b.n 9a9c8 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + movs r3, #244 @ 0xf4 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + b.n 9a9ec │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + blt.n 9a7c8 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + bls.n 9a7ac │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + bge.n 9a6cc │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + bls.n 9a85c │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + movs r2, #2 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ble.n 9a770 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + movs r0, #126 @ 0x7e │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ble.n 9a828 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r6, [r5, r5] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + subs r4, r4, #5 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + bgt.n 9a808 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r2, [r3, r1] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + mov r0, r5 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + add r2, sp, #236 @ 0xec │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + movs r5, #82 @ 0x52 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + strd sl, r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + strd r9, r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r1, [pc, #648] @ (9aa4c ) │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + add r1, pc │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r3, sp, #204 @ 0xcc │ │ │ │ + str r7, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov r3, r4 │ │ │ │ + str r4, [sp, #32] │ │ │ │ + str.w r8, [sp, #48] @ 0x30 │ │ │ │ + strb.w r5, [sp, #240] @ 0xf0 │ │ │ │ + blx 5f7cc │ │ │ │ + ldr r3, [sp, #224] @ 0xe0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 9a23a │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r1, [pc, #600] @ (9aa50 ) │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r0, [pc, #600] @ (9aa54 ) │ │ │ │ + add r1, pc │ │ │ │ + ldr r2, [sp, #116] @ 0x74 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add r0, pc │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + strd r4, r2, [sp, #12] │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r3, [sp, #156] @ 0x9c │ │ │ │ + str.w r8, [sp, #24] │ │ │ │ + blx 5a028 │ │ │ │ + ldr r3, [sp, #224] @ 0xe0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 9aa2c │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + str r2, [sp, #196] @ 0xc4 │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.w 9a6c2 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + vmov.f32 s25, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r1, [sp, #116] @ 0x74 │ │ │ │ + add.w sl, r3, #1 │ │ │ │ + mov fp, r3 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + mov r9, fp │ │ │ │ + sub.w sl, r1, sl, lsl #3 │ │ │ │ + str r7, [sp, #64] @ 0x40 │ │ │ │ + mov r8, sl │ │ │ │ + mov r7, r4 │ │ │ │ + mov sl, r3 │ │ │ │ + mov r4, r3 │ │ │ │ + vldr s17, [pc, #508] @ 9aa48 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [sp, #200] @ 0xc8 │ │ │ │ + ble.n 9a8a0 │ │ │ │ + add.w r5, r8, r9, lsl #3 │ │ │ │ + mov r6, r4 │ │ │ │ + vldr s16, [r5, #8] │ │ │ │ + adds r5, #8 │ │ │ │ + mov r0, r5 │ │ │ │ + adds r6, #1 │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + ldr r3, [sp, #200] @ 0xc8 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vcmpe.f32 s17, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s17, s16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bge.n 9a858 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + vcmpe.f32 s17, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl.n 9a8ba │ │ │ │ + ldr r3, [sp, #196] @ 0xc4 │ │ │ │ + add.w sl, sl, #1 │ │ │ │ + add r9, fp │ │ │ │ + cmp r3, sl │ │ │ │ + bge.n 9a848 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + b.n 9a408 │ │ │ │ + vdiv.f32 s13, s25, s17 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [sp, #200] @ 0xc8 │ │ │ │ + ble.n 9a8aa │ │ │ │ + add.w r1, r2, r9 │ │ │ │ + add.w r3, r8, r9, lsl #3 │ │ │ │ + add.w r1, r8, r1, lsl #3 │ │ │ │ + vldr s14, [r3, #12] │ │ │ │ + adds r3, #8 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vmul.f32 s14, s13, s14 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vstr s14, [r3, #4] │ │ │ │ + vstr s15, [r3] │ │ │ │ + cmp r1, r3 │ │ │ │ + bne.n 9a8d0 │ │ │ │ + b.n 9a8aa │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + cmp r3, r2 │ │ │ │ + bgt.n 9a906 │ │ │ │ + vldr s15, [sp, #148] @ 0x94 │ │ │ │ + adds r2, #6 │ │ │ │ + str.w r2, [fp] │ │ │ │ + vcvt.f32.s32 s17, s15 │ │ │ │ + b.n 9a24a │ │ │ │ + cmp.w r3, r2, lsl #1 │ │ │ │ + bgt.n 9a8f6 │ │ │ │ + vldr s15, [sp, #148] @ 0x94 │ │ │ │ + subs r3, r3, r2 │ │ │ │ + str.w r3, [fp] │ │ │ │ + vcvt.f32.s32 s17, s15 │ │ │ │ + b.n 9a24a │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + mov r2, r4 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r1, [pc, #300] @ (9aa58 ) │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r0, [pc, #300] @ (9aa5c ) │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + str.w r8, [sp, #24] │ │ │ │ + ldr r3, [sp, #156] @ 0x9c │ │ │ │ + str r4, [sp, #12] │ │ │ │ + blx 5a028 │ │ │ │ + ldr r3, [sp, #224] @ 0xe0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 9aa1a │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + str r2, [sp, #196] @ 0xc4 │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.w 9a6ba │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + mov r1, r2 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + vmov.f32 s25, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r6, [sp, #188] @ 0xbc │ │ │ │ + mov sl, r0 │ │ │ │ + str r7, [sp, #64] @ 0x40 │ │ │ │ + mov r9, r3 │ │ │ │ + strd fp, r8, [sp, #68] @ 0x44 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r8, r3 │ │ │ │ + vldr s17, [pc, #212] @ 9aa48 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [sp, #200] @ 0xc8 │ │ │ │ + ble.n 9a9ca │ │ │ │ + add.w r5, r6, sl, lsl #3 │ │ │ │ + mov fp, r8 │ │ │ │ + vldr s16, [r5, #8] │ │ │ │ + adds r5, #8 │ │ │ │ + mov r0, r5 │ │ │ │ + add.w fp, fp, #1 │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + ldr r3, [sp, #200] @ 0xc8 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vcmpe.f32 s16, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s17, s16 │ │ │ │ + cmp r3, fp │ │ │ │ + bge.n 9a980 │ │ │ │ + ldr r1, [sp, #196] @ 0xc4 │ │ │ │ + vcmpe.f32 s18, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.n 9a9e4 │ │ │ │ + add.w r9, r9, #1 │ │ │ │ + add sl, r7 │ │ │ │ + cmp r9, r1 │ │ │ │ + bgt.w 9a3f6 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + b.n 9a970 │ │ │ │ + vdiv.f32 s13, s25, s17 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + str r2, [sp, #200] @ 0xc8 │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.n 9a9d4 │ │ │ │ + add r2, sl │ │ │ │ + add.w r3, r6, sl, lsl #3 │ │ │ │ + add.w r2, r6, r2, lsl #3 │ │ │ │ + vldr s14, [r3, #12] │ │ │ │ + adds r3, #8 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vmul.f32 s14, s13, s14 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vstr s14, [r3, #4] │ │ │ │ + vstr s15, [r3] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne.n 9a9fa │ │ │ │ + b.n 9a9d4 │ │ │ │ + vldr s15, [sp, #148] @ 0x94 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + vcvt.f32.s32 s17, s15 │ │ │ │ + adds r3, #8 │ │ │ │ + str.w r3, [fp] │ │ │ │ + b.n 9a24a │ │ │ │ + vldr s15, [sp, #148] @ 0x94 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + vcvt.f32.s32 s17, s15 │ │ │ │ + adds r3, #9 │ │ │ │ + str.w r3, [fp] │ │ │ │ + b.n 9a24a │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r2, r2 │ │ │ │ + b.w 99c5e │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + bhi.n 9aaa8 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + bcc.n 9aaf8 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + bcs.n 9a9e0 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + beq.n 9ab2c │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + bne.n 9a97c │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + │ │ │ │ +0009aa60 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ + sub sp, #92 @ 0x5c │ │ │ │ + mov fp, r0 │ │ │ │ + ldr r0, [pc, #424] @ (9ac24 ) │ │ │ │ + mov r4, r3 │ │ │ │ + mov r9, r1 │ │ │ │ + mov r1, r2 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + add r0, pc │ │ │ │ + ldr r3, [pc, #416] @ (9ac28 ) │ │ │ │ + ldr r5, [sp, #144] @ 0x90 │ │ │ │ + ldr.w r8, [r4] │ │ │ │ + ldr r6, [sp, #136] @ 0x88 │ │ │ │ + ldr r3, [r0, r3] │ │ │ │ + ldr r0, [sp, #140] @ 0x8c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + mov.w r3, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r5, #0] │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + cmp r2, r3 │ │ │ │ + blt.w 9ac0c │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.w 9abd8 │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + mov r7, r2 │ │ │ │ + it lt │ │ │ │ + movlt r7, #1 │ │ │ │ + cmp r4, r7 │ │ │ │ + blt.w 9ac14 │ │ │ │ + cmp r2, r3 │ │ │ │ + mov sl, r2 │ │ │ │ + it ge │ │ │ │ + movge sl, r3 │ │ │ │ + cmp.w sl, #0 │ │ │ │ + beq.w 9abec │ │ │ │ + sub.w ip, r2, sl │ │ │ │ + add.w r2, sl, #536870912 @ 0x20000000 │ │ │ │ + subs r2, #1 │ │ │ │ + add.w r5, r8, #1 │ │ │ │ + sub.w r3, r3, sl │ │ │ │ + mov r4, sl │ │ │ │ + add.w r6, r6, r2, lsl #3 │ │ │ │ + ldr r2, [pc, #320] @ (9ac2c ) │ │ │ │ + sub.w r5, r1, r5, lsl #3 │ │ │ │ + add r7, sp, #68 @ 0x44 │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [pc, #312] @ (9ac30 ) │ │ │ │ + vldr s16, [pc, #292] @ 9ac20 │ │ │ │ + add r2, pc │ │ │ │ + strd r1, r0, [sp, #48] @ 0x30 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + add r2, sp, #76 @ 0x4c │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + add r2, sp, #60 @ 0x3c │ │ │ │ + str r2, [sp, #28] │ │ │ │ + add r2, sp, #64 @ 0x40 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + add r3, r4 │ │ │ │ + add.w r2, ip, r4 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + mul.w r3, r8, r3 │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + add.w ip, r2, r3 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w ip, r5, ip, lsl #3 │ │ │ │ + add.w r2, r5, r3, lsl #3 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + ldr.w lr, [ip] │ │ │ │ + ldr.w ip, [ip, #4] │ │ │ │ + str.w ip, [sp, #80] @ 0x50 │ │ │ │ + str.w lr, [sp, #76] @ 0x4c │ │ │ │ + blx 668cc │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + mov r1, r6 │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + mov r0, r7 │ │ │ │ + sub.w r3, r3, sl │ │ │ │ + subs r6, #8 │ │ │ │ + sub.w r2, r2, sl │ │ │ │ + add r3, r4 │ │ │ │ + add r2, r4 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + mla r3, r8, r2, r3 │ │ │ │ + subs r2, #1 │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ + str r2, [r3, #0] │ │ │ │ + vstr s16, [r3, #4] │ │ │ │ + blx 62524 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + strd r7, r2, [sp, #4] │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + ldr r1, [sp, #28] │ │ │ │ + sub.w r3, r3, sl │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + add r3, r4 │ │ │ │ + mul.w r3, r8, r3 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ + blx 5b480 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + sub.w ip, r3, sl │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + add.w r2, ip, r4 │ │ │ │ + sub.w r3, r3, sl │ │ │ │ + adds r1, r3, r4 │ │ │ │ + subs r4, #1 │ │ │ │ + mla r2, r8, r1, r2 │ │ │ │ + ldr r1, [sp, #76] @ 0x4c │ │ │ │ + add.w r2, r5, r2, lsl #3 │ │ │ │ + str r1, [r2, #0] │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + str r1, [r2, #4] │ │ │ │ + bne.n 9ab10 │ │ │ │ + b.n 9abec │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #84] @ (9ac34 ) │ │ │ │ + add r1, sp, #60 @ 0x3c │ │ │ │ + str r2, [r5, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #72] @ (9ac38 ) │ │ │ │ + ldr r3, [pc, #56] @ (9ac28 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 9ac1c │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #92 @ 0x5c │ │ │ │ + vpop {d8} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 9abde │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 9abde │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + @ instruction: 0xb68e │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + adds r2, r5, r1 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + bpl.n 9ad0c │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + bpl.n 9ac68 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + push {r5, lr} │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + │ │ │ │ +0009ac3c : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ + mov r4, r1 │ │ │ │ + ldr.w r1, [pc, #2012] @ 9b430 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr.w r2, [pc, #2008] @ 9b434 │ │ │ │ + add r1, pc │ │ │ │ + sub sp, #140 @ 0x8c │ │ │ │ + mov fp, r3 │ │ │ │ + movs r3, #0 │ │ │ │ + mov r8, r0 │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ + ldr.w r9, [sp, #196] @ 0xc4 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #132] @ 0x84 │ │ │ │ + mov.w r2, #0 │ │ │ │ + ldr.w r1, [pc, #1984] @ 9b438 │ │ │ │ + ldrd r2, r6, [sp, #204] @ 0xcc │ │ │ │ + add r1, pc │ │ │ │ + ldr.w r7, [r9] │ │ │ │ + str r7, [sp, #68] @ 0x44 │ │ │ │ + str r3, [r6, #0] │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [sp, #188] @ 0xbc │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #192] @ 0xc0 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [r2, #0] │ │ │ │ + ldr r7, [sp, #200] @ 0xc8 │ │ │ │ + ldr.w sl, [r5] │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w 9afec │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.w 9afb0 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.w 9b006 │ │ │ │ + ldr.w r1, [fp] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.w 9b00e │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + cmp r3, #1 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + cmp r0, r3 │ │ │ │ + blt.w 9b016 │ │ │ │ + cmp r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, r2 │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + cmp r2, r3 │ │ │ │ + blt.w 9b01e │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + cmp r3, sl │ │ │ │ + it ge │ │ │ │ + movge r3, sl │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + cmp r1, r3 │ │ │ │ + ite ge │ │ │ │ + addge r3, r3, r1 │ │ │ │ + addlt r3, r3, r3 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r3, #1 │ │ │ │ + mov.w r1, #1 │ │ │ │ + str r1, [sp, #100] @ 0x64 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ + it ne │ │ │ │ + cmpne r2, r3 │ │ │ │ + itt lt │ │ │ │ + mvnlt.w r3, #9 │ │ │ │ + strlt r3, [r6, #0] │ │ │ │ + blt.n 9ad2a │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmn.w r3, #10 │ │ │ │ + it ne │ │ │ │ + cmpne r3, #0 │ │ │ │ + bne.w 9b426 │ │ │ │ + ldr.w r1, [pc, #1808] @ 9b43c │ │ │ │ + mov r0, r8 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + str r0, [sp, #72] @ 0x48 │ │ │ │ + cmp r2, r3 │ │ │ │ + str r5, [sp, #0] │ │ │ │ + blt.w 9b160 │ │ │ │ + ldr.w r8, [pc, #1784] @ 9b440 │ │ │ │ + mov r3, r4 │ │ │ │ + ldr.w r2, [pc, #1784] @ 9b444 │ │ │ │ + ldr.w r1, [pc, #1784] @ 9b448 │ │ │ │ + add r8, pc │ │ │ │ + add.w sl, r8, #4 │ │ │ │ + add r2, pc │ │ │ │ + add r1, pc │ │ │ │ + mov r0, r8 │ │ │ │ + strd sl, sl, [sp, #4] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + str r0, [sp, #100] @ 0x64 │ │ │ │ + mov r0, r8 │ │ │ │ + str.w sl, [sp, #8] │ │ │ │ + strd fp, r5, [sp] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 9b320 │ │ │ │ + ldr.w r2, [pc, #1744] @ 9b44c │ │ │ │ + ldr.w r1, [pc, #1744] @ 9b450 │ │ │ │ + add r2, pc │ │ │ │ + add r1, pc │ │ │ │ + mov r3, r4 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + cmp r0, r3 │ │ │ │ + it lt │ │ │ │ + movlt r0, r3 │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + ldr.w sl, [r6] │ │ │ │ + cmp r1, r2 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + mov r3, r1 │ │ │ │ + it lt │ │ │ │ + movlt r3, r2 │ │ │ │ + mla r3, r0, r3, r1 │ │ │ │ + cmp r3, #1 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f32.s32 s16, s15 │ │ │ │ + vstr s16, [r7] │ │ │ │ + cmp.w sl, #0 │ │ │ │ + bne.w 9b42a │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + adds r3, #1 │ │ │ │ + beq.w 9afc6 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + ldr r0, [r5, #0] │ │ │ │ + mov r1, r3 │ │ │ │ + cmp r3, r0 │ │ │ │ + it ge │ │ │ │ + movge r1, r0 │ │ │ │ + str r1, [sp, #100] @ 0x64 │ │ │ │ + cmp r2, r1 │ │ │ │ + it ge │ │ │ │ + movge r2, r1 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.w 9b026 │ │ │ │ + ldr.w r0, [pc, #1640] @ 9b454 │ │ │ │ + add.w r8, sp, #128 @ 0x80 │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s17, s0 │ │ │ │ + ldr.w r0, [pc, #1624] @ 9b458 │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + vdiv.f32 s15, s17, s0 │ │ │ │ + add r3, sp, #124 @ 0x7c │ │ │ │ + add r1, sp, #120 @ 0x78 │ │ │ │ + mov r0, r3 │ │ │ │ + str r1, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + vdiv.f32 s14, s13, s15 │ │ │ │ + vstr s15, [sp, #124] @ 0x7c │ │ │ │ + vstr s14, [sp, #120] @ 0x78 │ │ │ │ + blx 639fc │ │ │ │ + ldr.w r0, [pc, #1584] @ 9b45c │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov r1, r4 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r0, pc │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str.w r8, [sp, #4] │ │ │ │ + blx 5792c │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vstr s0, [sp, #104] @ 0x68 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.w 9b11e │ │ │ │ + vldr s15, [sp, #124] @ 0x7c │ │ │ │ + vcmpe.f32 s0, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w 9b32a │ │ │ │ + vldr s15, [sp, #120] @ 0x78 │ │ │ │ + vcmpe.f32 s0, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.w 9b1aa │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + str.w sl, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + cbnz r3, 9ae80 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + ldr.w r0, [pc, #1500] @ 9b460 │ │ │ │ + mov r2, fp │ │ │ │ + strd r9, r8, [sp] │ │ │ │ + add.w r8, sp, #112 @ 0x70 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + add r0, pc │ │ │ │ + mov r1, r8 │ │ │ │ + blx 5792c │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vstr s0, [sp, #108] @ 0x6c │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.n 9aeb6 │ │ │ │ + vldr s15, [sp, #124] @ 0x7c │ │ │ │ + vcmpe.f32 s0, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w 9b356 │ │ │ │ + vldr s15, [sp, #120] @ 0x78 │ │ │ │ + vcmpe.f32 s0, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.w 9b1d6 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add.w r8, r3, #1 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov.w r8, r8, lsl #3 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ sub.w r2, r2, r8 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ @@ -78852,181 +80236,181 @@ │ │ │ │ subs r3, r3, r0 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ add.w ip, r7, r0, lsl #3 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ cmp r1, r2 │ │ │ │ str.w ip, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #12] │ │ │ │ - blt.w 9a15e │ │ │ │ + blt.w 9b04e │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strd r7, ip, [sp] │ │ │ │ blx 63a44 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w 9a378 │ │ │ │ + beq.w 9b268 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #28] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ subs r3, r3, r0 │ │ │ │ strd r5, r1, [sp] │ │ │ │ - ldr.w r0, [pc, #1328] @ 9a574 │ │ │ │ - ldr.w r1, [pc, #1328] @ 9a578 │ │ │ │ + ldr.w r0, [pc, #1328] @ 9b464 │ │ │ │ + ldr.w r1, [pc, #1328] @ 9b468 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #32] │ │ │ │ str.w r9, [sp, #20] │ │ │ │ strd r7, r4, [sp, #12] │ │ │ │ blx 5c50c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr.w r2, [pc, #1296] @ 9a57c │ │ │ │ - ldr.w r1, [pc, #1296] @ 9a580 │ │ │ │ - ldr.w r0, [pc, #1296] @ 9a584 │ │ │ │ + ldr.w r2, [pc, #1296] @ 9b46c │ │ │ │ + ldr.w r1, [pc, #1296] @ 9b470 │ │ │ │ + ldr.w r0, [pc, #1296] @ 9b474 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ strd r9, r6, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str.w fp, [sp] │ │ │ │ blx 62a8c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.n 9a0d6 │ │ │ │ + bgt.n 9afc6 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w 9a496 │ │ │ │ + beq.w 9b386 │ │ │ │ cmp r3, #2 │ │ │ │ - beq.w 9a4e4 │ │ │ │ + beq.w 9b3d4 │ │ │ │ cmp.w sl, #1 │ │ │ │ - beq.w 9a4bc │ │ │ │ + beq.w 9b3ac │ │ │ │ cmp.w sl, #2 │ │ │ │ - beq.w 9a50a │ │ │ │ + beq.w 9b3fa │ │ │ │ movs r3, #0 │ │ │ │ vstr s16, [r7] │ │ │ │ str r3, [r7, #4] │ │ │ │ - b.n 9a0d6 │ │ │ │ + b.n 9afc6 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r6, #0] │ │ │ │ - ldr.w r0, [pc, #1212] @ 9a588 │ │ │ │ + ldr.w r0, [pc, #1212] @ 9b478 │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1204] @ 9a58c │ │ │ │ - ldr.w r3, [pc, #1128] @ 9a544 │ │ │ │ + ldr.w r2, [pc, #1204] @ 9b47c │ │ │ │ + ldr.w r3, [pc, #1128] @ 9b434 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 9a532 │ │ │ │ + bne.w 9b422 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr.w r1, [pc, #1168] @ 9a590 │ │ │ │ + ldr.w r1, [pc, #1168] @ 9b480 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w 99dbc │ │ │ │ + bne.w 9acac │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 9a0c6 │ │ │ │ + b.n 9afb6 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 9a0c6 │ │ │ │ + b.n 9afb6 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 9a0c6 │ │ │ │ + b.n 9afb6 │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n 9a0c6 │ │ │ │ + b.n 9afb6 │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ - b.n 9a0c6 │ │ │ │ + b.n 9afb6 │ │ │ │ cmp r0, r3 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ it lt │ │ │ │ movlt r0, r3 │ │ │ │ - ldr.w r3, [pc, #1108] @ 9a594 │ │ │ │ + ldr.w r3, [pc, #1108] @ 9b484 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ mov r2, fp │ │ │ │ - ldr.w r0, [pc, #1104] @ 9a598 │ │ │ │ + ldr.w r0, [pc, #1104] @ 9b488 │ │ │ │ add r3, pc │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 60918 │ │ │ │ - b.n 9a0d6 │ │ │ │ + b.n 9afc6 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r1, r5 │ │ │ │ strd r7, r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ add r3, sp, #100 @ 0x64 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ blx 64528 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.w 9a310 │ │ │ │ + beq.w 9b200 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #12] │ │ │ │ - ldr.w r2, [pc, #1044] @ 9a59c │ │ │ │ - ldr.w r1, [pc, #1044] @ 9a5a0 │ │ │ │ - ldr.w r0, [pc, #1044] @ 9a5a4 │ │ │ │ + ldr.w r2, [pc, #1044] @ 9b48c │ │ │ │ + ldr.w r1, [pc, #1044] @ 9b490 │ │ │ │ + ldr.w r0, [pc, #1044] @ 9b494 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ strd fp, r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ strd r9, r6, [sp, #16] │ │ │ │ blx 62a8c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.n 9a0d6 │ │ │ │ + bgt.n 9afc6 │ │ │ │ ldr.w r1, [fp] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n 9a1f4 │ │ │ │ + ble.n 9b0e4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r2, r3, #1 │ │ │ │ cmp r0, r2 │ │ │ │ - blt.n 9a1f4 │ │ │ │ + blt.n 9b0e4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ subs r3, r3, r0 │ │ │ │ add.w ip, r1, #1 │ │ │ │ sub.w r8, r8, #8 │ │ │ │ add r2, r0 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ movs r1, #1 │ │ │ │ @@ -79034,203 +80418,203 @@ │ │ │ │ add.w r2, r0, r2, lsl #3 │ │ │ │ lsls r0, r3, #3 │ │ │ │ adds r3, r0, r2 │ │ │ │ str.w lr, [r3, #8] │ │ │ │ adds r3, #8 │ │ │ │ str.w lr, [r3, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n 9a1de │ │ │ │ + bne.n 9b0ce │ │ │ │ adds r1, #1 │ │ │ │ add r2, r8 │ │ │ │ cmp r1, ip │ │ │ │ - bne.n 9a1dc │ │ │ │ + bne.n 9b0cc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ strd r4, r3, [sp] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [pc, #924] @ (9a5a8 ) │ │ │ │ + ldr r1, [pc, #924] @ (9b498 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr r0, [pc, #924] @ (9a5ac ) │ │ │ │ + ldr r0, [pc, #924] @ (9b49c ) │ │ │ │ add r1, pc │ │ │ │ subs r3, r3, r2 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r7, r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #32] │ │ │ │ str.w r9, [sp, #20] │ │ │ │ blx 5fcf8 │ │ │ │ - b.n 9a094 │ │ │ │ + b.n 9af84 │ │ │ │ vldr s15, [sp, #120] @ 0x78 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n 9a2ba │ │ │ │ + bgt.n 9b1aa │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w 9a490 │ │ │ │ + bne.w 9b380 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ cmp r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ - ldr r3, [pc, #852] @ (9a5b0 ) │ │ │ │ + ldr r3, [pc, #852] @ (9b4a0 ) │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ add r3, pc │ │ │ │ strd r3, r0, [sp] │ │ │ │ - ldr r0, [pc, #844] @ (9a5b4 ) │ │ │ │ + ldr r0, [pc, #844] @ (9b4a4 ) │ │ │ │ add r0, pc │ │ │ │ blx 60918 │ │ │ │ - b.n 9a0b6 │ │ │ │ - ldr.w r8, [pc, #836] @ 9a5b8 │ │ │ │ + b.n 9afa6 │ │ │ │ + ldr.w r8, [pc, #836] @ 9b4a8 │ │ │ │ mov r3, r4 │ │ │ │ - ldr r2, [pc, #836] @ (9a5bc ) │ │ │ │ - ldr r1, [pc, #836] @ (9a5c0 ) │ │ │ │ + ldr r2, [pc, #836] @ (9b4ac ) │ │ │ │ + ldr r1, [pc, #836] @ (9b4b0 ) │ │ │ │ add r8, pc │ │ │ │ add.w sl, r8, #4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ strd sl, sl, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ mov r0, r8 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ strd fp, r4, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9a426 │ │ │ │ - ldr r2, [pc, #800] @ (9a5c4 ) │ │ │ │ - ldr r1, [pc, #800] @ (9a5c8 ) │ │ │ │ + bne.w 9b316 │ │ │ │ + ldr r2, [pc, #800] @ (9b4b4 ) │ │ │ │ + ldr r1, [pc, #800] @ (9b4b8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ cmp r0, r3 │ │ │ │ it lt │ │ │ │ movlt r0, r3 │ │ │ │ - b.n 99ea4 │ │ │ │ - ldr r2, [pc, #784] @ (9a5cc ) │ │ │ │ + b.n 9ad94 │ │ │ │ + ldr r2, [pc, #784] @ (9b4bc ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r2, #8 │ │ │ │ - ldr r0, [pc, #776] @ (9a5d0 ) │ │ │ │ + ldr r0, [pc, #776] @ (9b4c0 ) │ │ │ │ mov r1, r2 │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - b.n 99f86 │ │ │ │ - ldr r2, [pc, #748] @ (9a5d4 ) │ │ │ │ + b.n 9ae76 │ │ │ │ + ldr r2, [pc, #748] @ (9b4c4 ) │ │ │ │ mov.w sl, #2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #744] @ (9a5d8 ) │ │ │ │ + ldr r0, [pc, #744] @ (9b4c8 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #8 │ │ │ │ strd fp, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ str.w r8, [sp, #4] │ │ │ │ strd r9, r6, [sp, #16] │ │ │ │ blx 57dfc │ │ │ │ - b.n 99fd6 │ │ │ │ + b.n 9aec6 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr r0, [pc, #696] @ (9a5dc ) │ │ │ │ + ldr r0, [pc, #696] @ (9b4cc ) │ │ │ │ strd r4, r1, [sp] │ │ │ │ subs r3, r3, r2 │ │ │ │ - ldr r1, [pc, #692] @ (9a5e0 ) │ │ │ │ + ldr r1, [pc, #692] @ (9b4d0 ) │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #32] │ │ │ │ str.w r9, [sp, #20] │ │ │ │ strd r7, r5, [sp, #12] │ │ │ │ blx 5fcf8 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r2, [pc, #660] @ (9a5e4 ) │ │ │ │ - ldr r1, [pc, #664] @ (9a5e8 ) │ │ │ │ - ldr r0, [pc, #664] @ (9a5ec ) │ │ │ │ + ldr r2, [pc, #660] @ (9b4d4 ) │ │ │ │ + ldr r1, [pc, #664] @ (9b4d8 ) │ │ │ │ + ldr r0, [pc, #664] @ (9b4dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r9, r6, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w fp, [sp] │ │ │ │ blx 62a8c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.w 9a0d6 │ │ │ │ + bgt.w 9afc6 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - b.n 9a096 │ │ │ │ + b.n 9af86 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r2, [pc, #624] @ (9a5f0 ) │ │ │ │ + ldr r2, [pc, #624] @ (9b4e0 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #624] @ (9a5f4 ) │ │ │ │ + ldr r1, [pc, #624] @ (9b4e4 ) │ │ │ │ add r2, pc │ │ │ │ - ldr r0, [pc, #624] @ (9a5f8 ) │ │ │ │ + ldr r0, [pc, #624] @ (9b4e8 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ strd fp, r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ strd r9, r6, [sp, #16] │ │ │ │ blx 62a8c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.w 9a0d6 │ │ │ │ + bgt.w 9afc6 │ │ │ │ ldr.w r0, [fp] │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 9a3ea │ │ │ │ + ble.n 9b2da │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r1, [r4, #0] │ │ │ │ adds r2, r3, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - blt.n 9a3ea │ │ │ │ + blt.n 9b2da │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ subs r3, r3, r1 │ │ │ │ add.w ip, r0, #1 │ │ │ │ sub.w r8, r8, #8 │ │ │ │ add r2, r1 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ lsls r0, r3, #3 │ │ │ │ @@ -79238,303 +80622,303 @@ │ │ │ │ add.w r2, r1, r2, lsl #3 │ │ │ │ movs r1, #1 │ │ │ │ adds r3, r0, r2 │ │ │ │ str.w lr, [r3, #8] │ │ │ │ adds r3, #8 │ │ │ │ str.w lr, [r3, #4] │ │ │ │ cmp r3, r2 │ │ │ │ - bne.n 9a3d4 │ │ │ │ + bne.n 9b2c4 │ │ │ │ adds r1, #1 │ │ │ │ add r2, r8 │ │ │ │ cmp r1, ip │ │ │ │ - bne.n 9a3d2 │ │ │ │ + bne.n 9b2c2 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ strd r5, r3, [sp] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [pc, #504] @ (9a5fc ) │ │ │ │ + ldr r1, [pc, #504] @ (9b4ec ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr r0, [pc, #504] @ (9a600 ) │ │ │ │ + ldr r0, [pc, #504] @ (9b4f0 ) │ │ │ │ add r1, pc │ │ │ │ subs r3, r3, r2 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ strd r7, r3, [sp, #12] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #32] │ │ │ │ str.w r9, [sp, #20] │ │ │ │ blx 5c50c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - b.n 9a096 │ │ │ │ - ldr r2, [pc, #476] @ (9a604 ) │ │ │ │ - ldr r1, [pc, #476] @ (9a608 ) │ │ │ │ + b.n 9af86 │ │ │ │ + ldr r2, [pc, #476] @ (9b4f4 ) │ │ │ │ + ldr r1, [pc, #476] @ (9b4f8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.n 9a2aa │ │ │ │ - ldr r2, [pc, #472] @ (9a60c ) │ │ │ │ - ldr r1, [pc, #476] @ (9a610 ) │ │ │ │ + b.n 9b19a │ │ │ │ + ldr r2, [pc, #472] @ (9b4fc ) │ │ │ │ + ldr r1, [pc, #476] @ (9b500 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.n 99e96 │ │ │ │ - ldr r2, [pc, #472] @ (9a614 ) │ │ │ │ + b.n 9ad86 │ │ │ │ + ldr r2, [pc, #472] @ (9b504 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r2, #8 │ │ │ │ - ldr r0, [pc, #464] @ (9a618 ) │ │ │ │ + ldr r0, [pc, #464] @ (9b508 ) │ │ │ │ mov r1, r2 │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - b.n 99f86 │ │ │ │ - ldr r2, [pc, #436] @ (9a61c ) │ │ │ │ + b.n 9ae76 │ │ │ │ + ldr r2, [pc, #436] @ (9b50c ) │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #432] @ (9a620 ) │ │ │ │ + ldr r0, [pc, #432] @ (9b510 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #8 │ │ │ │ strd fp, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ str.w r8, [sp, #4] │ │ │ │ strd r9, r6, [sp, #16] │ │ │ │ blx 57dfc │ │ │ │ - b.n 99fd6 │ │ │ │ + b.n 9aec6 │ │ │ │ str.w sl, [sp, #80] @ 0x50 │ │ │ │ - b.n 99f86 │ │ │ │ - ldr r2, [pc, #396] @ (9a624 ) │ │ │ │ + b.n 9ae76 │ │ │ │ + ldr r2, [pc, #396] @ (9b514 ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #396] @ (9a628 ) │ │ │ │ + ldr r0, [pc, #396] @ (9b518 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #8 │ │ │ │ strd fp, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #116 @ 0x74 │ │ │ │ strd r9, r6, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ blx 57dfc │ │ │ │ - b.n 9a0a6 │ │ │ │ + b.n 9af96 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd fp, r2, [sp, #8] │ │ │ │ add r2, sp, #116 @ 0x74 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, sp, #108 @ 0x6c │ │ │ │ str r2, [sp, #0] │ │ │ │ - ldr r2, [pc, #352] @ (9a62c ) │ │ │ │ - ldr r0, [pc, #352] @ (9a630 ) │ │ │ │ + ldr r2, [pc, #352] @ (9b51c ) │ │ │ │ + ldr r0, [pc, #352] @ (9b520 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ adds r2, #8 │ │ │ │ str r6, [sp, #20] │ │ │ │ mov r1, r2 │ │ │ │ str.w r9, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 57dfc │ │ │ │ - b.n 9a0b6 │ │ │ │ - ldr r2, [pc, #332] @ (9a634 ) │ │ │ │ + b.n 9afa6 │ │ │ │ + ldr r2, [pc, #332] @ (9b524 ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #332] @ (9a638 ) │ │ │ │ + ldr r0, [pc, #332] @ (9b528 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #8 │ │ │ │ strd fp, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #116 @ 0x74 │ │ │ │ strd r9, r6, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ blx 57dfc │ │ │ │ - b.n 9a0a6 │ │ │ │ + b.n 9af96 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd fp, r2, [sp, #8] │ │ │ │ add r2, sp, #116 @ 0x74 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, sp, #108 @ 0x6c │ │ │ │ str r2, [sp, #0] │ │ │ │ - ldr r2, [pc, #288] @ (9a63c ) │ │ │ │ - ldr r0, [pc, #292] @ (9a640 ) │ │ │ │ + ldr r2, [pc, #288] @ (9b52c ) │ │ │ │ + ldr r0, [pc, #292] @ (9b530 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adds r2, #8 │ │ │ │ str r6, [sp, #20] │ │ │ │ mov r1, r2 │ │ │ │ str.w r9, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 57dfc │ │ │ │ - b.n 9a0b6 │ │ │ │ + b.n 9afa6 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n 9a0c8 │ │ │ │ + b.n 9afb8 │ │ │ │ rsb r3, sl, #0 │ │ │ │ - b.n 9a0c8 │ │ │ │ - stmia r3!, {r2, r5, r7} │ │ │ │ + b.n 9afb8 │ │ │ │ + push {r2, r4, r5, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 9a534 │ │ │ │ + ldmia r6!, {r2, r4, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bgt.n 9a5d0 │ │ │ │ + ldmia r5!, {r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r4, #234 @ 0xea │ │ │ │ + asrs r6, r1, #24 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - blt.n 9a600 │ │ │ │ + ldmia r4, {r3, r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blt.n 9a658 │ │ │ │ + ldmia r4, {r1, r2, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 9a9c4 │ │ │ │ + bcc.n 9b354 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blt.n 9a474 │ │ │ │ + ldmia r4, {r3, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blt.n 9a654 │ │ │ │ + ldmia r4, {r1, r2, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blt.n 9a664 │ │ │ │ + ldmia r4!, {r2, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 9a6d8 │ │ │ │ + bcs.n 9b488 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 9a624 │ │ │ │ + bne.n 9b3d4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - svc 236 @ 0xec │ │ │ │ + bne.n 9b4c0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - svc 64 @ 0x40 │ │ │ │ + beq.n 9b36c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - udf #248 @ 0xf8 │ │ │ │ + beq.n 9b4e0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - svc 0 │ │ │ │ + beq.n 9b4f4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - svc 12 │ │ │ │ + beq.n 9b510 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - svc 248 @ 0xf8 │ │ │ │ + bne.n 9b50c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r0!, {r1, r4, r5} │ │ │ │ + cbz r2, 9b490 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bge.n 9a5c0 │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r4, r4] │ │ │ │ + ldr r4, [pc, #88] @ (9b4e0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - udf #168 @ 0xa8 │ │ │ │ + ldmia r7, {r2, r3, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ble.n 9a558 │ │ │ │ + ldmia r7!, {r2, r3, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ble.n 9a56c │ │ │ │ + ldmia r7!, {r2, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - udf #152 @ 0x98 │ │ │ │ + ldmia r7, {r3, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ble.n 9a4ac │ │ │ │ + ldmia r6, {r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - udf #26 │ │ │ │ + ldmia r7!, {r1, r3, r4, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r2, r0] │ │ │ │ + ldr r3, [pc, #0] @ (9b4a4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ble.n 9a4c0 │ │ │ │ + ldmia r6, {r2, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r0, #210 @ 0xd2 │ │ │ │ + asrs r6, r6, #7 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bvc.n 9a638 │ │ │ │ + ldmia r0!, {r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvc.n 9a680 │ │ │ │ + ldmia r0!, {r1, r2, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvc.n 9a6ac │ │ │ │ + ldmia r0!, {r1, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvc.n 9a4e4 │ │ │ │ + ldmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r6, r6] │ │ │ │ + ldr r2, [pc, #640] @ (9b740 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ble.n 9a4f4 │ │ │ │ + ldmia r6, {r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r0, r6] │ │ │ │ + ldr r2, [pc, #448] @ (9b688 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ble.n 9a6a8 │ │ │ │ + ldmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ble.n 9a5f4 │ │ │ │ + ldmia r6, {r1, r3, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bgt.n 9a670 │ │ │ │ + ldmia r5!, {r1, r2, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bgt.n 9a61c │ │ │ │ + ldmia r5!, {r1, r3, r4, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bgt.n 9a660 │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bgt.n 9a59c │ │ │ │ + ldmia r6!, {r1, r2, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blt.n 9a5c8 │ │ │ │ + ldmia r5, {r1, r3, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bgt.n 9a608 │ │ │ │ + ldmia r5!, {r3, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blt.n 9a5f4 │ │ │ │ + ldmia r5, {r2, r3, r4, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blt.n 9a6e4 │ │ │ │ + ldmia r4, {r1, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bgt.n 9a658 │ │ │ │ + ldmia r5, {r1, r3, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bgt.n 9a53c │ │ │ │ + ldmia r5, {r1, r3, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvs.n 9a61c │ │ │ │ + stmia r7!, {r3, r4, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n 9a5d8 │ │ │ │ + stmia r7!, {r2, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n 9a5e0 │ │ │ │ + stmia r7!, {r1, r2, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r6, r0] │ │ │ │ + ldr r1, [pc, #128] @ (9b588 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bgt.n 9a63c │ │ │ │ + ldmia r5, {r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r0, r0] │ │ │ │ + ldr r0, [pc, #960] @ (9b8d0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - blt.n 9a5f0 │ │ │ │ + ldmia r5, {r1, r2, r4, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r4, [r2, r7] │ │ │ │ + ldr r0, [pc, #784] @ (9b828 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - blt.n 9a598 │ │ │ │ + ldmia r5!, {r1, r2} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r2, [r4, r6] │ │ │ │ + ldr r0, [pc, #584] @ (9b768 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - blt.n 9a53c │ │ │ │ + ldmia r4, {r2, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r6, [r0, r6] │ │ │ │ + ldr r0, [pc, #472] @ (9b700 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - blt.n 9a70c │ │ │ │ + ldmia r4, {r3, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r4, [r2, r5] │ │ │ │ + ldr r0, [pc, #272] @ (9b640 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - blt.n 9a6b0 │ │ │ │ + ldmia r4!, {r1, r2, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ -0009a644 : │ │ │ │ +0009b534 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ - ldr.w r5, [pc, #1252] @ 9ab3c │ │ │ │ + ldr.w r5, [pc, #1252] @ 9ba2c │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ - ldr.w r4, [pc, #1252] @ 9ab40 │ │ │ │ + ldr.w r4, [pc, #1252] @ 9ba30 │ │ │ │ mov fp, r2 │ │ │ │ add r5, pc │ │ │ │ mov r9, r3 │ │ │ │ ldr r2, [sp, #172] @ 0xac │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #188] @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ @@ -79550,147 +80934,147 @@ │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ - ldr.w r1, [pc, #1200] @ 9ab44 │ │ │ │ + ldr.w r1, [pc, #1200] @ 9ba34 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ ldrd sl, r7, [sp, #160] @ 0xa0 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #1172] @ 9ab48 │ │ │ │ + ldr.w r1, [pc, #1172] @ 9ba38 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #1160] @ 9ab4c │ │ │ │ + ldr.w r1, [pc, #1160] @ 9ba3c │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #1152] @ 9ab50 │ │ │ │ + ldr.w r1, [pc, #1152] @ 9ba40 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r5, 9a700 │ │ │ │ + cbz r5, 9b5f0 │ │ │ │ ldr.w ip, [r9] │ │ │ │ ldr.w r2, [fp] │ │ │ │ mov r3, ip │ │ │ │ cmp r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ orrs.w r3, r6, r0 │ │ │ │ - bne.n 9a758 │ │ │ │ + bne.n 9b648 │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n 9a70a │ │ │ │ + b.n 9b5fa │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ - cbnz r3, 9a73e │ │ │ │ + cbnz r3, 9b62e │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r8] │ │ │ │ - ldr.w r0, [pc, #1092] @ 9ab54 │ │ │ │ + ldr.w r0, [pc, #1092] @ 9ba44 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1080] @ 9ab58 │ │ │ │ - ldr.w r3, [pc, #1052] @ 9ab40 │ │ │ │ + ldr.w r2, [pc, #1080] @ 9ba48 │ │ │ │ + ldr.w r3, [pc, #1052] @ 9ba30 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 9ab32 │ │ │ │ + bne.w 9ba22 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w r1, [fp] │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r1, #1 │ │ │ │ mov r3, r1 │ │ │ │ mov ip, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ orrs.w r3, r6, r0 │ │ │ │ - beq.n 9a6f8 │ │ │ │ + beq.n 9b5e8 │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 9a7c4 │ │ │ │ + blt.n 9b6b4 │ │ │ │ cmp.w ip, #0 │ │ │ │ - blt.n 9a7cc │ │ │ │ + blt.n 9b6bc │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, r2 │ │ │ │ ite le │ │ │ │ movle r4, #0 │ │ │ │ movgt r4, #1 │ │ │ │ orrs.w r4, r4, r3, lsr #31 │ │ │ │ itt ne │ │ │ │ mvnne.w r3, #4 │ │ │ │ movne r2, #5 │ │ │ │ - bne.n 9a70a │ │ │ │ + bne.n 9b5fa │ │ │ │ ldr r4, [r7, #0] │ │ │ │ cmp r4, #0 │ │ │ │ - ble.w 9ab1a │ │ │ │ + ble.w 9ba0a │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r3, r4 │ │ │ │ - blt.w 9ab1a │ │ │ │ + blt.w 9ba0a │ │ │ │ cmp r2, #1 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ mov lr, r2 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, lr │ │ │ │ - blt.w 9ab22 │ │ │ │ + blt.w 9ba12 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r4, r2 │ │ │ │ - bgt.w 9ab2a │ │ │ │ + bgt.w 9ba1a │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ cmp r1, #1 │ │ │ │ mov lr, r1 │ │ │ │ it lt │ │ │ │ movlt.w lr, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, lr │ │ │ │ - bge.n 9a7d4 │ │ │ │ + bge.n 9b6c4 │ │ │ │ mvn.w r3, #11 │ │ │ │ movs r2, #12 │ │ │ │ - b.n 9a70a │ │ │ │ + b.n 9b5fa │ │ │ │ mvn.w r3, #2 │ │ │ │ movs r2, #3 │ │ │ │ - b.n 9a70a │ │ │ │ + b.n 9b5fa │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ - b.n 9a70a │ │ │ │ + b.n 9b5fa │ │ │ │ ldr.w r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 9ab36 │ │ │ │ + bne.w 9ba26 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.n 9a71c │ │ │ │ + beq.n 9b60c │ │ │ │ cmp.w ip, #0 │ │ │ │ - beq.n 9a71c │ │ │ │ + beq.n 9b60c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 9a71c │ │ │ │ + beq.n 9b60c │ │ │ │ subs r5, #0 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ it ne │ │ │ │ movne r5, #1 │ │ │ │ subs.w ip, r6, #0 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ add.w r2, r1, #1 │ │ │ │ @@ -79704,36 +81088,36 @@ │ │ │ │ sub.w r2, r6, r2, lsl #3 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ add.w r2, r2, #1 │ │ │ │ sub.w r2, r6, r2, lsl #3 │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ - beq.n 9a8d8 │ │ │ │ - ldr r2, [pc, #816] @ (9ab5c ) │ │ │ │ + beq.n 9b7c8 │ │ │ │ + ldr r2, [pc, #816] @ (9ba4c ) │ │ │ │ movs r5, #1 │ │ │ │ - ldr r6, [pc, #816] @ (9ab60 ) │ │ │ │ + ldr r6, [pc, #816] @ (9ba50 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ - ldr r2, [pc, #812] @ (9ab64 ) │ │ │ │ + ldr r2, [pc, #812] @ (9ba54 ) │ │ │ │ add r6, pc │ │ │ │ strd r3, r4, [sp, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r4, r9 │ │ │ │ cmp r2, #0 │ │ │ │ mov r9, r1 │ │ │ │ - blt.n 9a8ce │ │ │ │ + blt.n 9b7be │ │ │ │ cmp r5, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 9a71c │ │ │ │ + beq.w 9b60c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -79776,58 +81160,58 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ blx 675b0 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ add r5, r2 │ │ │ │ cmp r2, #0 │ │ │ │ - bge.n 9a84a │ │ │ │ + bge.n 9b73a │ │ │ │ cmp r5, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n 9a852 │ │ │ │ + b.n 9b742 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ subs r2, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ tst r2, r0 │ │ │ │ - beq.n 9a992 │ │ │ │ - ldr r2, [pc, #636] @ (9ab68 ) │ │ │ │ + beq.n 9b882 │ │ │ │ + ldr r2, [pc, #636] @ (9ba58 ) │ │ │ │ movs r5, #1 │ │ │ │ - ldr r6, [pc, #636] @ (9ab6c ) │ │ │ │ + ldr r6, [pc, #636] @ (9ba5c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ - ldr r2, [pc, #632] @ (9ab70 ) │ │ │ │ + ldr r2, [pc, #632] @ (9ba60 ) │ │ │ │ add r6, pc │ │ │ │ strd r4, r3, [sp, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ mov r2, r4 │ │ │ │ mov r4, fp │ │ │ │ mov fp, r6 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ - b.n 9a988 │ │ │ │ + b.n 9b878 │ │ │ │ cmp r5, r3 │ │ │ │ - bgt.w 9a71c │ │ │ │ + bgt.w 9b60c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mul.w r3, r3, r5 │ │ │ │ - ldr r0, [pc, #584] @ (9ab74 ) │ │ │ │ + ldr r0, [pc, #584] @ (9ba64 ) │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mul.w r3, r3, r5 │ │ │ │ @@ -79859,61 +81243,61 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #88] @ 0x58 │ │ │ │ blx 675b0 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ add r5, r2 │ │ │ │ cmp r2, #0 │ │ │ │ - bge.n 9a90a │ │ │ │ + bge.n 9b7fa │ │ │ │ cmp r5, r3 │ │ │ │ - bge.n 9a910 │ │ │ │ - b.n 9a71c │ │ │ │ + bge.n 9b800 │ │ │ │ + b.n 9b60c │ │ │ │ tst r5, r0 │ │ │ │ - beq.n 9aa54 │ │ │ │ + beq.n 9b944 │ │ │ │ subs r5, r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - ldr r6, [pc, #472] @ (9ab78 ) │ │ │ │ - bl 676b6c │ │ │ │ - ldr r3, [pc, #472] @ (9ab7c ) │ │ │ │ + ldr r6, [pc, #472] @ (9ba68 ) │ │ │ │ + bl 676ba4 │ │ │ │ + ldr r3, [pc, #472] @ (9ba6c ) │ │ │ │ negs r4, r4 │ │ │ │ add r6, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r3, [pc, #464] @ (9ab80 ) │ │ │ │ + ldr r3, [pc, #464] @ (9ba70 ) │ │ │ │ subs r5, r5, r1 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ adds r5, #1 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r3, r4 │ │ │ │ mov r4, r9 │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ - blt.n 9aa4a │ │ │ │ + blt.n 9b93a │ │ │ │ cmp r5, #1 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 9a71c │ │ │ │ + beq.w 9b60c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #4] │ │ │ │ mul.w r3, r3, r5 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ - ldr r0, [pc, #404] @ (9ab84 ) │ │ │ │ + ldr r0, [pc, #404] @ (9ba74 ) │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r3, [sl] │ │ │ │ mla r2, r2, r5, r5 │ │ │ │ @@ -79944,49 +81328,49 @@ │ │ │ │ add r3, sp, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ blx 675b0 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ add r5, r3 │ │ │ │ cmp r3, #0 │ │ │ │ - bge.n 9a9c4 │ │ │ │ + bge.n 9b8b4 │ │ │ │ cmp r5, #0 │ │ │ │ ite le │ │ │ │ movle r3, #0 │ │ │ │ movgt r3, #1 │ │ │ │ - b.n 9a9cc │ │ │ │ + b.n 9b8bc │ │ │ │ tst.w ip, r2 │ │ │ │ - beq.w 9a71c │ │ │ │ + beq.w 9b60c │ │ │ │ subs r5, r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ negs r4, r4 │ │ │ │ - bl 676b6c │ │ │ │ - ldr r3, [pc, #284] @ (9ab88 ) │ │ │ │ - ldr r6, [pc, #288] @ (9ab8c ) │ │ │ │ + bl 676ba4 │ │ │ │ + ldr r3, [pc, #284] @ (9ba78 ) │ │ │ │ + ldr r6, [pc, #288] @ (9ba7c ) │ │ │ │ subs r5, r5, r1 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r3, [pc, #284] @ (9ab90 ) │ │ │ │ + ldr r3, [pc, #284] @ (9ba80 ) │ │ │ │ adds r5, #1 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ add r6, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r3, r4 │ │ │ │ mov r4, fp │ │ │ │ ldr.w fp, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 9ab10 │ │ │ │ + blt.n 9ba00 │ │ │ │ cmp r5, #1 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 9a71c │ │ │ │ + beq.w 9b60c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -80029,1481 +81413,92 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #100 @ 0x64 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ blx 675b0 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ add r5, r3 │ │ │ │ - b.n 9aa86 │ │ │ │ + b.n 9b976 │ │ │ │ cmp r5, #0 │ │ │ │ ite le │ │ │ │ movle r3, #0 │ │ │ │ movgt r3, #1 │ │ │ │ - b.n 9aa92 │ │ │ │ + b.n 9b982 │ │ │ │ mvn.w r3, #5 │ │ │ │ movs r2, #6 │ │ │ │ - b.n 9a70a │ │ │ │ + b.n 9b5fa │ │ │ │ mvn.w r3, #7 │ │ │ │ movs r2, #8 │ │ │ │ - b.n 9a70a │ │ │ │ + b.n 9b5fa │ │ │ │ mvn.w r3, #9 │ │ │ │ movs r2, #10 │ │ │ │ - b.n 9a70a │ │ │ │ + b.n 9b5fa │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.n 9a70e │ │ │ │ + b.n 9b5fe │ │ │ │ nop │ │ │ │ - hlt 0x0030 │ │ │ │ + add r3, sp, #768 @ 0x300 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 9ab1c │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bmi.n 9ac00 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bmi.n 9abf0 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bcc.n 9aaa8 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bls.n 9aacc │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cbnz r4, 9ab96 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - bvc.n 9aad8 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bcs.n 9ab28 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bne.n 9abf8 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bcs.n 9abbc │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bne.n 9aa84 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bvs.n 9ab54 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bne.n 9ab48 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bvs.n 9ac08 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bne.n 9ac60 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - beq.n 9ab1c │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldmia r7, {r2, r4, r7} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bpl.n 9ac88 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - beq.n 9aad0 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - beq.n 9aac8 │ │ │ │ + stmia r4!, {r1, r2, r3} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - │ │ │ │ -0009ab94 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d14} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ - sub sp, #252 @ 0xfc │ │ │ │ - mov r4, r2 │ │ │ │ - ldr.w r2, [pc, #2964] @ 9b744 │ │ │ │ - ldr.w r5, [pc, #2964] @ 9b748 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - add r2, pc │ │ │ │ - ldr.w r3, [pc, #2960] @ 9b74c │ │ │ │ - add r5, pc │ │ │ │ - str r1, [sp, #64] @ 0x40 │ │ │ │ - str r0, [sp, #96] @ 0x60 │ │ │ │ - ldr r6, [sp, #360] @ 0x168 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr.w r9, [sp, #344] @ 0x158 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #244] @ 0xf4 │ │ │ │ - mov.w r3, #0 │ │ │ │ - str r6, [sp, #132] @ 0x84 │ │ │ │ - ldr r6, [sp, #364] @ 0x16c │ │ │ │ - str r6, [sp, #108] @ 0x6c │ │ │ │ - ldr r6, [sp, #372] @ 0x174 │ │ │ │ - ldr.w sl, [sp, #352] @ 0x160 │ │ │ │ - str r6, [sp, #116] @ 0x74 │ │ │ │ - ldrd r7, r6, [sp, #380] @ 0x17c │ │ │ │ - str r6, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #368] @ 0x170 │ │ │ │ - ldr r6, [sp, #388] @ 0x184 │ │ │ │ - ldr r2, [sp, #376] @ 0x178 │ │ │ │ - ldr r1, [sp, #348] @ 0x15c │ │ │ │ - str r6, [sp, #80] @ 0x50 │ │ │ │ - ldr.w r6, [r9] │ │ │ │ - str r1, [sp, #76] @ 0x4c │ │ │ │ - str r6, [sp, #120] @ 0x78 │ │ │ │ - ldr r1, [sp, #356] @ 0x164 │ │ │ │ - ldr.w r6, [sl] │ │ │ │ - str r1, [sp, #128] @ 0x80 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr.w fp, [sp, #392] @ 0x188 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - str r2, [sp, #112] @ 0x70 │ │ │ │ - str r6, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - ldr r3, [r2, #0] │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w 9ad58 │ │ │ │ - movs r5, #1 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - ldr.w r1, [pc, #2856] @ 9b750 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 9acba │ │ │ │ - ldr.w r1, [pc, #2844] @ 9b754 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w 9ad9e │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - str r3, [sp, #196] @ 0xc4 │ │ │ │ - cmp r3, #1 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - vmov s16, r3 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r7, #4] │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - vcvt.f32.s32 s17, s16 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - movs r3, #0 │ │ │ │ - cmp r5, r3 │ │ │ │ - vstr s17, [r7] │ │ │ │ - it gt │ │ │ │ - movgt r2, #1 │ │ │ │ - str.w r3, [fp] │ │ │ │ - it gt │ │ │ │ - strdgt r2, r2, [sp, #140] @ 0x8c │ │ │ │ - bgt.n 9acea │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - movs r2, #1 │ │ │ │ - str.w r3, [fp] │ │ │ │ - ldr.w r0, [pc, #2768] @ 9b758 │ │ │ │ - add r1, sp, #196 @ 0xc4 │ │ │ │ - str r2, [sp, #196] @ 0xc4 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr.w r2, [pc, #2756] @ 9b75c │ │ │ │ - ldr.w r3, [pc, #2736] @ 9b74c │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #244] @ 0xf4 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 9ba66 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #252 @ 0xfc │ │ │ │ - vpop {d8-d14} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - str r3, [sp, #196] @ 0xc4 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - vmov s16, r3 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r7, #4] │ │ │ │ - vcvt.f32.s32 s17, s16 │ │ │ │ - movs r3, #0 │ │ │ │ - mov r2, r3 │ │ │ │ - str r1, [sp, #88] @ 0x58 │ │ │ │ - vstr s17, [r7] │ │ │ │ - str.w r3, [fp] │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - strd r3, r2, [sp, #140] @ 0x8c │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - cmp r0, #0 │ │ │ │ - blt.n 9adce │ │ │ │ - cmp r0, #1 │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - mov r3, r0 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - blt.n 9adc6 │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - cmp r3, r1 │ │ │ │ - bgt.n 9add6 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n 9adde │ │ │ │ - ldr r1, [sp, #92] @ 0x5c │ │ │ │ - cmp r0, r3 │ │ │ │ - ite le │ │ │ │ - movle r1, #0 │ │ │ │ - andgt.w r1, r1, #1 │ │ │ │ - cmp r1, #0 │ │ │ │ - bne.n 9adde │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w 9b3f4 │ │ │ │ - cmp r0, r3 │ │ │ │ - ite le │ │ │ │ - movle r2, #0 │ │ │ │ - andgt.w r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w 9b3f4 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - vmov r2, s16 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, r2 │ │ │ │ - bge.n 9ade6 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - adds r3, #1 │ │ │ │ - beq.n 9ade6 │ │ │ │ - mvn.w r3, #14 │ │ │ │ - movs r2, #15 │ │ │ │ - str.w r3, [fp] │ │ │ │ - b.n 9ac86 │ │ │ │ - ldr.w r1, [pc, #2564] @ 9b760 │ │ │ │ - ldr r0, [sp, #96] @ 0x60 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbnz r0, 9ad96 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - blx 57998 │ │ │ │ - mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ - str r0, [sp, #92] @ 0x5c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w 9ac34 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - cmp r3, #1 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - vmov s15, r3 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r7] │ │ │ │ - b.n 9ac7c │ │ │ │ - movs r3, #1 │ │ │ │ - movs r5, #2 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - b.n 9ac24 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - cmp r3, #1 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - vmov s15, r3 │ │ │ │ - cmp r5, #0 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r7] │ │ │ │ - ble.w 9ac7c │ │ │ │ - mvn.w r3, #1 │ │ │ │ - movs r2, #2 │ │ │ │ - b.n 9ac82 │ │ │ │ - mvn.w r3, #4 │ │ │ │ - movs r2, #5 │ │ │ │ - b.n 9ac82 │ │ │ │ - mvn.w r3, #2 │ │ │ │ - movs r2, #3 │ │ │ │ - b.n 9ac82 │ │ │ │ - mvn.w r3, #6 │ │ │ │ - movs r2, #7 │ │ │ │ - b.n 9ac82 │ │ │ │ - mvn.w r3, #10 │ │ │ │ - movs r2, #11 │ │ │ │ - b.n 9ac82 │ │ │ │ - ldr.w r6, [pc, #2428] @ 9b764 │ │ │ │ - mov r3, r4 │ │ │ │ - ldr.w r2, [pc, #2424] @ 9b768 │ │ │ │ - ldr.w r1, [pc, #2424] @ 9b76c │ │ │ │ - add r6, pc │ │ │ │ - add.w r8, r6, #4 │ │ │ │ - add r2, pc │ │ │ │ - add r1, pc │ │ │ │ - mov r0, r6 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - mov r5, r2 │ │ │ │ - strd r8, r8, [sp, #4] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr.w r1, [pc, #2400] @ 9b770 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r3, r4 │ │ │ │ - add r1, pc │ │ │ │ - str r0, [sp, #84] @ 0x54 │ │ │ │ - strd r4, r8, [sp, #4] │ │ │ │ - mov r0, r6 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr.w r1, [pc, #2380] @ 9b774 │ │ │ │ - mov r3, r0 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - mov r6, r3 │ │ │ │ - str.w r8, [sp, #8] │ │ │ │ - mov r3, r4 │ │ │ │ - strd r4, r4, [sp] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r5, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - movs r1, #0 │ │ │ │ - cmp r5, r6 │ │ │ │ - it lt │ │ │ │ - movlt r5, r6 │ │ │ │ - cmp r5, r0 │ │ │ │ - mov.w r2, r3, lsl #1 │ │ │ │ - it lt │ │ │ │ - movlt r5, r0 │ │ │ │ - str r2, [sp, #196] @ 0xc4 │ │ │ │ - mla r0, r5, r3, r3 │ │ │ │ - str r0, [sp, #200] @ 0xc8 │ │ │ │ - cmp r0, r2 │ │ │ │ - it lt │ │ │ │ - movlt r0, r2 │ │ │ │ - vmov s15, r0 │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - vstr s15, [r7] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w 9ba6a │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - adds r2, #1 │ │ │ │ - beq.w 9ac94 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 9ac94 │ │ │ │ - ldr.w r0, [pc, #2284] @ 9b778 │ │ │ │ - vmov.f32 s19, #112 @ 0x3f800000 1.0 │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - ldr.w r0, [pc, #2272] @ 9b77c │ │ │ │ - vmov.f32 s20, s0 │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - ldr.w r0, [pc, #2264] @ 9b780 │ │ │ │ - vmov.f32 s21, s0 │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - ldr.w r0, [pc, #2252] @ 9b784 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - mov r2, r4 │ │ │ │ - strd r9, r3, [sp] │ │ │ │ - add r0, pc │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - mov r1, r4 │ │ │ │ - vadd.f32 s18, s0, s0 │ │ │ │ - blx 5792c │ │ │ │ - vcmpe.f32 s0, s19 │ │ │ │ - vmov.f32 s15, s0 │ │ │ │ - vstr s0, [sp, #216] @ 0xd8 │ │ │ │ - vdiv.f32 s24, s19, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9b27c │ │ │ │ - vmov.f32 s23, s15 │ │ │ │ - vmov.f32 s22, s19 │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it le │ │ │ │ - addle.w r8, sp, #224 @ 0xe0 │ │ │ │ - ble.n 9af34 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - add.w r8, sp, #224 @ 0xe0 │ │ │ │ - strd r4, r3, [sp, #8] │ │ │ │ - ldr.w r3, [pc, #2172] @ 9b788 │ │ │ │ - ldr.w r0, [pc, #2172] @ 9b78c │ │ │ │ - add r3, pc │ │ │ │ - str.w r9, [sp, #16] │ │ │ │ - adds r2, r3, #4 │ │ │ │ - add r0, pc │ │ │ │ - adds r3, #8 │ │ │ │ - mov r1, r2 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r3, sp, #216 @ 0xd8 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - str.w r8, [sp, #20] │ │ │ │ - blx 57dfc │ │ │ │ - ldr r3, [sp, #224] @ 0xe0 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 9b294 │ │ │ │ - ldr.w r0, [pc, #2136] @ 9b790 │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - mov r1, r4 │ │ │ │ - strd sl, r3, [sp] │ │ │ │ - add r0, pc │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - blx 5792c │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - vmov.f32 s15, s0 │ │ │ │ - vstr s0, [sp, #220] @ 0xdc │ │ │ │ - vcmpe.f32 s0, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9b29e │ │ │ │ - vmov.f32 s24, s15 │ │ │ │ - vmov.f32 s19, s14 │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n 9afa2 │ │ │ │ - ldr.w r1, [pc, #2076] @ 9b794 │ │ │ │ - ldr.w r0, [pc, #2076] @ 9b798 │ │ │ │ - add r1, pc │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - adds r2, r1, #4 │ │ │ │ - strd r4, r3, [sp, #8] │ │ │ │ - adds r1, #8 │ │ │ │ - add r3, sp, #220 @ 0xdc │ │ │ │ - str r1, [sp, #0] │ │ │ │ - add r0, pc │ │ │ │ - mov r1, r2 │ │ │ │ - strd sl, r8, [sp, #16] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - blx 57dfc │ │ │ │ - ldr r3, [sp, #224] @ 0xe0 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 9b294 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - add r1, sp, #208 @ 0xd0 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - subs r3, #4 │ │ │ │ - str.w r8, [sp, #28] │ │ │ │ - str.w sl, [sp, #4] │ │ │ │ - str r2, [sp, #0] │ │ │ │ - str r1, [sp, #152] @ 0x98 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - adds r1, r2, #1 │ │ │ │ - ldr.w r0, [pc, #2012] @ 9b79c │ │ │ │ - add r2, r1 │ │ │ │ - add r0, pc │ │ │ │ - add.w r1, r3, r1, lsl #2 │ │ │ │ - add.w r3, r3, r2, lsl #2 │ │ │ │ - str r1, [sp, #176] @ 0xb0 │ │ │ │ - strd r1, r3, [sp, #20] │ │ │ │ - mov r1, r4 │ │ │ │ - str r3, [sp, #164] @ 0xa4 │ │ │ │ - add r3, sp, #212 @ 0xd4 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #156] @ 0x9c │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r3, r9 │ │ │ │ - blx 5cc20 │ │ │ │ - ldr r3, [sp, #224] @ 0xe0 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 9b2b6 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - ldr r5, [sp, #208] @ 0xd0 │ │ │ │ - ldr r2, [sp, #212] @ 0xd4 │ │ │ │ - adds r5, #1 │ │ │ │ - subs r5, r5, r2 │ │ │ │ - str r5, [sp, #232] @ 0xe8 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 9b2d2 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - adds r3, #1 │ │ │ │ - subs r3, r3, r2 │ │ │ │ - str r3, [sp, #228] @ 0xe4 │ │ │ │ - add r0, sp, #232 @ 0xe8 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - adds r6, r5, #1 │ │ │ │ - ldr r1, [sp, #76] @ 0x4c │ │ │ │ - str.w r8, [sp, #12] │ │ │ │ - str r7, [sp, #0] │ │ │ │ - mla r2, r3, r2, r2 │ │ │ │ - adds r3, #1 │ │ │ │ - str r0, [sp, #88] @ 0x58 │ │ │ │ - sub.w r3, r1, r3, lsl #3 │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ - add.w r2, r3, r2, lsl #3 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - add r1, sp, #228 @ 0xe4 │ │ │ │ - str r6, [sp, #180] @ 0xb4 │ │ │ │ - str r1, [sp, #172] @ 0xac │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - subs r3, r3, r5 │ │ │ │ - str r3, [sp, #196] @ 0xc4 │ │ │ │ - add.w r3, r7, r5, lsl #3 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - add r3, sp, #196 @ 0xc4 │ │ │ │ - str r3, [sp, #160] @ 0xa0 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r3, sl │ │ │ │ - blx 63a44 │ │ │ │ - ldr r2, [sp, #224] @ 0xe0 │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.w 9b2c8 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - vmov r1, s16 │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - add r3, r6 │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #200] @ 0xc8 │ │ │ │ - cmp r1, r3 │ │ │ │ - it lt │ │ │ │ - movlt r1, r3 │ │ │ │ - str r1, [sp, #148] @ 0x94 │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r1, [sp, #172] @ 0xac │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w 9b2c0 │ │ │ │ - ldr r0, [sp, #120] @ 0x78 │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r6, [sp, #88] @ 0x58 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - adds r1, r0, #1 │ │ │ │ - ldr r6, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [sp, #160] @ 0xa0 │ │ │ │ - str r2, [sp, #28] │ │ │ │ - sub.w r1, r6, r1, lsl #3 │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ - ldr r6, [sp, #68] @ 0x44 │ │ │ │ - strd r9, r2, [sp, #20] │ │ │ │ - str r1, [sp, #172] @ 0xac │ │ │ │ - ldr r2, [sp, #212] @ 0xd4 │ │ │ │ - str.w r8, [sp, #32] │ │ │ │ - strd sl, r7, [sp, #8] │ │ │ │ - ldr.w r1, [pc, #1784] @ 9b7a0 │ │ │ │ - add r1, pc │ │ │ │ - str r1, [sp, #184] @ 0xb8 │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - ldr r6, [sp, #100] @ 0x64 │ │ │ │ - subs r1, r1, r5 │ │ │ │ - str r1, [sp, #196] @ 0xc4 │ │ │ │ - mla r1, r0, r2, r2 │ │ │ │ - ldr r0, [sp, #172] @ 0xac │ │ │ │ - mla r2, r6, r2, r2 │ │ │ │ - ldr r6, [sp, #168] @ 0xa8 │ │ │ │ - add.w r1, r0, r1, lsl #3 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - ldr.w r1, [pc, #1756] @ 9b7a4 │ │ │ │ - add.w r2, r6, r2, lsl #3 │ │ │ │ - ldr r0, [sp, #184] @ 0xb8 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - add r1, pc │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - blx 5c50c │ │ │ │ - ldr r2, [sp, #224] @ 0xe0 │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.w 9b2d6 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r0, [sp, #180] @ 0xb4 │ │ │ │ - ldr r1, [sp, #148] @ 0x94 │ │ │ │ - str r1, [sp, #196] @ 0xc4 │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - add r3, r0 │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #200] @ 0xc8 │ │ │ │ - cmp r1, r3 │ │ │ │ - it lt │ │ │ │ - movlt r1, r3 │ │ │ │ - str r1, [sp, #148] @ 0x94 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w 9b2d6 │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - ldr r2, [sp, #108] @ 0x6c │ │ │ │ - adds r3, #1 │ │ │ │ - sub.w r3, r2, r3, lsl #3 │ │ │ │ - str r3, [sp, #188] @ 0xbc │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 9b2e8 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 9b3fc │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - strd sl, r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r1, [sp, #212] @ 0xd4 │ │ │ │ - mov r2, r3 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - str.w r8, [sp, #36] @ 0x24 │ │ │ │ - str.w r9, [sp, #8] │ │ │ │ - mla r0, r3, r1, r1 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - mla r1, r3, r1, r1 │ │ │ │ - ldr r3, [sp, #168] @ 0xa8 │ │ │ │ - add.w r0, r3, r0, lsl #3 │ │ │ │ - ldr r3, [sp, #172] @ 0xac │ │ │ │ - str r0, [sp, #12] │ │ │ │ - add.w r1, r3, r1, lsl #3 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr.w r1, [pc, #1600] @ 9b7a8 │ │ │ │ - ldr.w r3, [pc, #1600] @ 9b7ac │ │ │ │ - add r1, pc │ │ │ │ - add r3, pc │ │ │ │ - mov r0, r1 │ │ │ │ - blx 5f558 │ │ │ │ - ldr r3, [sp, #224] @ 0xe0 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 9b3e2 │ │ │ │ - movs r3, #69 @ 0x45 │ │ │ │ - strb.w r3, [sp, #240] @ 0xf0 │ │ │ │ - add r5, sp, #240 @ 0xf0 │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ - mov r0, r5 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #196] @ 0xc4 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - strd sl, r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - strd r9, r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #156] @ 0x9c │ │ │ │ - str r7, [sp, #48] @ 0x30 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - str.w r8, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - mov r3, r4 │ │ │ │ - blx 629a8 │ │ │ │ - ldr r3, [sp, #224] @ 0xe0 │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.w 9b918 │ │ │ │ - vldr s15, [r7] │ │ │ │ - ldr r1, [sp, #148] @ 0x94 │ │ │ │ - str r1, [sp, #196] @ 0xc4 │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r2, s15 │ │ │ │ - vstr s15, [sp, #200] @ 0xc8 │ │ │ │ - cmp r1, r2 │ │ │ │ - it lt │ │ │ │ - movlt r1, r2 │ │ │ │ - str r1, [sp, #148] @ 0x94 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 9b71c │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 9b42e │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 9b7cc │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - mov r0, r5 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - add r2, sp, #236 @ 0xec │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - strd r9, r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - ldr.w r1, [pc, #1420] @ 9b7b0 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - add r1, pc │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - it ne │ │ │ │ - movne r5, #66 @ 0x42 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - it eq │ │ │ │ - moveq r5, #76 @ 0x4c │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r3, sp, #204 @ 0xcc │ │ │ │ - str.w sl, [sp, #12] │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - mov r3, r4 │ │ │ │ - str r4, [sp, #32] │ │ │ │ - str.w r8, [sp, #48] @ 0x30 │ │ │ │ - str r7, [sp, #40] @ 0x28 │ │ │ │ - strb.w r5, [sp, #240] @ 0xf0 │ │ │ │ - blx 5f7cc │ │ │ │ - ldr r3, [sp, #224] @ 0xe0 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 9b944 │ │ │ │ - vldr s15, [sp, #148] @ 0x94 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - vcvt.f32.s32 s17, s15 │ │ │ │ - adds r3, #7 │ │ │ │ - str.w r3, [fp] │ │ │ │ - movs r3, #0 │ │ │ │ - vstr s17, [r7] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - b.n 9ac94 │ │ │ │ - vmul.f32 s22, s0, s24 │ │ │ │ - vcmpe.f32 s22, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it mi │ │ │ │ - vmovmi.f32 s23, s18 │ │ │ │ - bpl.w 9aee6 │ │ │ │ - b.n 9aeee │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - adds r3, #10 │ │ │ │ - str.w r3, [fp] │ │ │ │ - b.n 9ac94 │ │ │ │ - vmul.f32 s19, s0, s24 │ │ │ │ - vcmpe.f32 s19, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it mi │ │ │ │ - vmovmi.f32 s24, s18 │ │ │ │ - bpl.w 9af62 │ │ │ │ - b.n 9af6a │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - adds r3, #1 │ │ │ │ - str.w r3, [fp] │ │ │ │ - b.n 9b272 │ │ │ │ - vmov s15, r3 │ │ │ │ - vcvt.f32.s32 s17, s15 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - adds r3, #2 │ │ │ │ - str.w r3, [fp] │ │ │ │ - b.n 9b272 │ │ │ │ - mov r3, r5 │ │ │ │ - b.n 9b006 │ │ │ │ - vldr s15, [sp, #148] @ 0x94 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - vcvt.f32.s32 s17, s15 │ │ │ │ - adds r3, #3 │ │ │ │ - str.w r3, [fp] │ │ │ │ - b.n 9b272 │ │ │ │ - ldr.w r3, [pc, #1224] @ 9b7b4 │ │ │ │ - mov r1, r4 │ │ │ │ - ldr.w r0, [pc, #1224] @ 9b7b8 │ │ │ │ - add r3, pc │ │ │ │ - ldr r6, [sp, #104] @ 0x68 │ │ │ │ - adds r3, #12 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr.w r3, [pc, #1216] @ 9b7bc │ │ │ │ - add r0, pc │ │ │ │ - str r6, [sp, #8] │ │ │ │ - add r3, pc │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov r2, r4 │ │ │ │ - blx 60918 │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ - ldr r1, [sp, #212] @ 0xd4 │ │ │ │ - subs r3, #1 │ │ │ │ - str r6, [sp, #104] @ 0x68 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - adds r2, r1, #1 │ │ │ │ - ldr r6, [sp, #124] @ 0x7c │ │ │ │ - strd r3, r3, [sp, #196] @ 0xc4 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - ldr r0, [sp, #184] @ 0xb8 │ │ │ │ - str.w sl, [sp] │ │ │ │ - mla r3, r3, r1, r2 │ │ │ │ - mla r2, r6, r1, r2 │ │ │ │ - ldr r1, [sp, #168] @ 0xa8 │ │ │ │ - ldr r6, [sp, #160] @ 0xa0 │ │ │ │ - add.w r3, r1, r3, lsl #3 │ │ │ │ - ldr r1, [sp, #188] @ 0xbc │ │ │ │ - add.w r2, r1, r2, lsl #3 │ │ │ │ - mov r1, r6 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - add r2, sp, #200 @ 0xc8 │ │ │ │ - blx 5e9dc │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - str r6, [sp, #12] │ │ │ │ - ldr r6, [sp, #104] @ 0x68 │ │ │ │ - strd r7, r3, [sp, #4] │ │ │ │ - str r6, [sp, #0] │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - ldr r6, [sp, #124] @ 0x7c │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - str.w r8, [sp, #16] │ │ │ │ - ldr r1, [sp, #188] @ 0xbc │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - mla r3, r6, r3, r3 │ │ │ │ - subs r2, r2, r5 │ │ │ │ - str r2, [sp, #196] @ 0xc4 │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - add.w r3, r1, r3, lsl #3 │ │ │ │ - mov r0, r2 │ │ │ │ - mov r1, r2 │ │ │ │ - blx 626d8 │ │ │ │ - ldr r2, [sp, #224] @ 0xe0 │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.w 9b732 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r0, [sp, #180] @ 0xb4 │ │ │ │ - ldr r1, [sp, #148] @ 0x94 │ │ │ │ - str r1, [sp, #196] @ 0xc4 │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - add r3, r0 │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #200] @ 0xc8 │ │ │ │ - cmp r1, r3 │ │ │ │ - it lt │ │ │ │ - movlt r1, r3 │ │ │ │ - str r1, [sp, #148] @ 0x94 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w 9b732 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - cbnz r3, 9b3fc │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - mov r2, r4 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - strd sl, r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - strd r9, r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #156] @ 0x9c │ │ │ │ - ldr r0, [sp, #96] @ 0x60 │ │ │ │ - str.w r8, [sp, #36] @ 0x24 │ │ │ │ - blx 5f558 │ │ │ │ - ldr r3, [sp, #224] @ 0xe0 │ │ │ │ - cbnz r3, 9b3e2 │ │ │ │ - movs r3, #83 @ 0x53 │ │ │ │ - b.n 9b180 │ │ │ │ - vldr s15, [sp, #148] @ 0x94 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - vcvt.f32.s32 s17, s15 │ │ │ │ - adds r3, #5 │ │ │ │ - str.w r3, [fp] │ │ │ │ - b.n 9b272 │ │ │ │ - mvn.w r3, #12 │ │ │ │ - movs r2, #13 │ │ │ │ - b.n 9ac82 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - mov r2, r4 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #948] @ (9b7c0 ) │ │ │ │ - ldr r0, [pc, #952] @ (9b7c4 ) │ │ │ │ - add r3, pc │ │ │ │ - adds r3, #12 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [pc, #948] @ (9b7c8 ) │ │ │ │ - add r0, pc │ │ │ │ - add r3, pc │ │ │ │ - blx 60918 │ │ │ │ - b.n 9b3aa │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - ldrd r7, fp, [sp, #64] @ 0x40 │ │ │ │ - ldr.w r8, [sp, #72] @ 0x48 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 9b814 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [sp, #196] @ 0xc4 │ │ │ │ - ble.w 9b6ea │ │ │ │ - ldr r5, [sp, #128] @ 0x80 │ │ │ │ - vmul.f32 s17, s20, s21 │ │ │ │ - ldr r6, [sp, #132] @ 0x84 │ │ │ │ - movs r4, #1 │ │ │ │ - add.w r8, r5, #4 │ │ │ │ - mov.w r9, #0 │ │ │ │ - adds r6, #4 │ │ │ │ - b.n 9b5fe │ │ │ │ - vcmpe.f32 s14, s13 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ite lt │ │ │ │ - vmovlt.f32 s15, s13 │ │ │ │ - vmovge.f32 s15, s14 │ │ │ │ - vcmpe.f32 s16, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w 9b69e │ │ │ │ - vmul.f32 s10, s22, s16 │ │ │ │ - movs r3, #1 │ │ │ │ - vdiv.f32 s15, s18, s23 │ │ │ │ - vcmp.f32 s18, s10 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s10, s18 │ │ │ │ - vdiv.f32 s28, s15, s10 │ │ │ │ - vmul.f32 s15, s16, s17 │ │ │ │ - vcmpe.f32 s18, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s25, #0.0 │ │ │ │ - ite lt │ │ │ │ - vmovlt.f32 s9, s15 │ │ │ │ - vmovge.f32 s9, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ite lt │ │ │ │ - vneglt.f32 s10, s25 │ │ │ │ - vmovge.f32 s10, s25 │ │ │ │ - vcmpe.f32 s10, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.w 9b6a6 │ │ │ │ - vcmp.f32 s9, s13 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s13, s9 │ │ │ │ - vcmpe.f32 s26, s13 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w 9b6a6 │ │ │ │ - vdiv.f32 s8, s18, s23 │ │ │ │ - vmul.f32 s13, s22, s26 │ │ │ │ - vcmp.f32 s18, s13 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s13, s18 │ │ │ │ - vdiv.f32 s9, s8, s13 │ │ │ │ - vcmpe.f32 s28, s9 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s11, #0.0 │ │ │ │ - bge.w 9b6ca │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w 9b6f4 │ │ │ │ - vcmpe.f32 s18, s11 │ │ │ │ - vmov.f32 s13, s11 │ │ │ │ - vmov.f32 s28, s9 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n 9b55e │ │ │ │ - movs r3, #1 │ │ │ │ - vcmp.f32 s14, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s15, s14 │ │ │ │ - vcmpe.f32 s27, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w 9b6c4 │ │ │ │ - vdiv.f32 s14, s18, s24 │ │ │ │ - vmul.f32 s15, s19, s27 │ │ │ │ - vcmp.f32 s18, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s15, s18 │ │ │ │ - vdiv.f32 s9, s14, s15 │ │ │ │ - vcmpe.f32 s9, s28 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s28, s9 │ │ │ │ - vcmp.f32 s12, s10 │ │ │ │ - vmul.f32 s14, s28, s18 │ │ │ │ - vmov.f32 s9, #112 @ 0x3f800000 1.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ls │ │ │ │ - vmovls.f32 s12, s10 │ │ │ │ - vcmp.f32 s12, s13 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s13, s12 │ │ │ │ - vmul.f32 s14, s14, s13 │ │ │ │ - vcmpe.f32 s14, s9 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it gt │ │ │ │ - vdivgt.f32 s28, s28, s14 │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - vcmpe.f32 s28, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n 9b5e0 │ │ │ │ - vldr s25, [r8, #-4] │ │ │ │ - vcvt.f64.f32 d10, s28 │ │ │ │ - vldr s15, [sp, #216] @ 0xd8 │ │ │ │ - mov r0, r5 │ │ │ │ - vmul.f32 s25, s28, s25 │ │ │ │ - vmul.f32 s25, s25, s15 │ │ │ │ - blx 65794 │ │ │ │ - vldr s12, [sp, #216] @ 0xd8 │ │ │ │ - vmul.f64 d10, d10, d0 │ │ │ │ - vldr s15, [r6, #-4] │ │ │ │ - vldr s11, [sp, #220] @ 0xdc │ │ │ │ - vcvt.f64.f32 d6, s12 │ │ │ │ - vmul.f32 s15, s28, s15 │ │ │ │ - vmul.f64 d10, d10, d6 │ │ │ │ - vmul.f32 s11, s15, s11 │ │ │ │ - vcvt.f32.f64 s20, d10 │ │ │ │ - ldr r3, [sp, #196] @ 0xc4 │ │ │ │ - adds r4, #1 │ │ │ │ - vstr s25, [r8, #-4] │ │ │ │ - adds r5, #8 │ │ │ │ - vstr s20, [r5, #-4] │ │ │ │ - add.w r8, r8, #8 │ │ │ │ - vstr s11, [r6, #-4] │ │ │ │ - cmp r3, r4 │ │ │ │ - str.w r9, [r6], #8 │ │ │ │ - blt.n 9b6ea │ │ │ │ - vldr s26, [r8, #-4] │ │ │ │ - mov r0, r5 │ │ │ │ - str r4, [sp, #200] @ 0xc8 │ │ │ │ - vcmpe.f32 s26, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s26, s26 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s16, d0 │ │ │ │ - vldr s27, [r6, #-4] │ │ │ │ - vldr s25, [sp, #216] @ 0xd8 │ │ │ │ - mov r0, r5 │ │ │ │ - vldr s15, [r8, #-4] │ │ │ │ - str r4, [sp, #200] @ 0xc8 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vcvt.f64.f32 d10, s25 │ │ │ │ - vmul.f32 s25, s25, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s27, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s27, s27 │ │ │ │ - blx 65794 │ │ │ │ - vmul.f32 s14, s26, s17 │ │ │ │ - vmul.f64 d10, d10, d0 │ │ │ │ - vldr s13, [sp, #220] @ 0xdc │ │ │ │ - vldr s11, [r6, #-4] │ │ │ │ - str r4, [sp, #200] @ 0xc8 │ │ │ │ - vcmp.f32 s18, s14 │ │ │ │ - vcvt.f32.f64 s20, d10 │ │ │ │ - vmul.f32 s11, s11, s13 │ │ │ │ - vmul.f32 s13, s27, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s20, #0.0 │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s14, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ite lt │ │ │ │ - vneglt.f32 s12, s20 │ │ │ │ - vmovge.f32 s12, s20 │ │ │ │ - vcmpe.f32 s12, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9b44e │ │ │ │ - movs r3, #0 │ │ │ │ - vmov.f32 s28, #112 @ 0x3f800000 1.0 │ │ │ │ - b.n 9b488 │ │ │ │ - vcmpe.f32 s11, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ite lt │ │ │ │ - vneglt.f32 s13, s11 │ │ │ │ - vmovge.f32 s13, s11 │ │ │ │ - vcmpe.f32 s13, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9b51c │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n 9b5e0 │ │ │ │ - b.n 9b55e │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - blt.n 9b70a │ │ │ │ - vcmpe.f32 s18, s11 │ │ │ │ - vmov.f32 s13, s11 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w 9b51a │ │ │ │ - b.n 9b55e │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 9b814 │ │ │ │ - vldr s15, [sp, #148] @ 0x94 │ │ │ │ - vcvt.f32.s32 s17, s15 │ │ │ │ - b.n 9b272 │ │ │ │ - vneg.f32 s13, s11 │ │ │ │ - vmov.f32 s28, s9 │ │ │ │ - vcmpe.f32 s18, s13 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w 9b51a │ │ │ │ - b.n 9b55e │ │ │ │ - vneg.f32 s13, s11 │ │ │ │ - vcmpe.f32 s18, s13 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w 9b51a │ │ │ │ - b.n 9b55e │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - cmp r3, r2 │ │ │ │ - bgt.w 9b92e │ │ │ │ - vmov s15, r1 │ │ │ │ - str.w r3, [fp] │ │ │ │ - vcvt.f32.s32 s17, s15 │ │ │ │ - b.n 9b272 │ │ │ │ - vldr s15, [sp, #148] @ 0x94 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - vcvt.f32.s32 s17, s15 │ │ │ │ - adds r3, #4 │ │ │ │ - str.w r3, [fp] │ │ │ │ - b.n 9b272 │ │ │ │ - push {r1, r3, r4, r6, lr} │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldmia r6, {r2, r6, r7} │ │ │ │ + stmia r5!, {r1, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldmia r6, {r1, r2, r4, r6} │ │ │ │ + stmia r5!, {r3, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bcc.n 9b6fc │ │ │ │ + stmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bmi.n 9b7f0 │ │ │ │ + ldmia r3, {r1, r3} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - push {r2, r4, r5, r6} │ │ │ │ + add r2, sp, #1008 @ 0x3f0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bcs.n 9b6c0 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - asrs r0, r4, #21 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldmia r3!, {r1, r6, r7} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldmia r3, {r2, r3, r5, r6, r7} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldmia r4!, {r3} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldmia r4!, {r1, r2, r5, r6} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xfa96005d │ │ │ │ - bne.n 9b7a8 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldmia r3, {r1, r3, r6, r7} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bne.n 9b7f8 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - asrs r4, r0, #17 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - bne.n 9b820 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - beq.n 9b700 │ │ │ │ + ldmia r1!, {r2, r3, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r0, r3, #15 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - beq.n 9b744 │ │ │ │ + stmia r4!, {r1, r3, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r2!, {r3, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r2, {r1, r2, r6} │ │ │ │ + stmia r2!, {r1, r3, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r1!, {r2, r4} │ │ │ │ + ldmia r0!, {r4, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r6, r4, #7 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldmia r5!, {r1, r3, r7} │ │ │ │ + stmia r3!, {r4, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r4, #1 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [pc, #488] @ (9b9a8 ) │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - lsrs r0, r1, #29 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldmia r3, {r3, r5, r6, r7} │ │ │ │ + stmia r2!, {r3, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [pc, #408] @ (9b964 ) │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - mov r0, r5 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - add r2, sp, #236 @ 0xec │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - movs r5, #82 @ 0x52 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - strd sl, r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - strd r9, r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r1, [pc, #648] @ (9ba74 ) │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - add r1, pc │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r3, sp, #204 @ 0xcc │ │ │ │ - str r7, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - mov r3, r4 │ │ │ │ - str r4, [sp, #32] │ │ │ │ - str.w r8, [sp, #48] @ 0x30 │ │ │ │ - strb.w r5, [sp, #240] @ 0xf0 │ │ │ │ - blx 5f7cc │ │ │ │ - ldr r3, [sp, #224] @ 0xe0 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 9b262 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #176] @ 0xb0 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r1, [pc, #600] @ (9ba78 ) │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r0, [pc, #600] @ (9ba7c ) │ │ │ │ - add r1, pc │ │ │ │ - ldr r2, [sp, #116] @ 0x74 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - add r0, pc │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - strd r4, r2, [sp, #12] │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r3, [sp, #156] @ 0x9c │ │ │ │ - str.w r8, [sp, #24] │ │ │ │ - blx 5a028 │ │ │ │ - ldr r3, [sp, #224] @ 0xe0 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 9ba54 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - str r2, [sp, #196] @ 0xc4 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.w 9b6ea │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - vmov.f32 s25, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r1, [sp, #116] @ 0x74 │ │ │ │ - add.w sl, r3, #1 │ │ │ │ - mov fp, r3 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - mov r9, fp │ │ │ │ - sub.w sl, r1, sl, lsl #3 │ │ │ │ - str r7, [sp, #64] @ 0x40 │ │ │ │ - mov r8, sl │ │ │ │ - mov r7, r4 │ │ │ │ - mov sl, r3 │ │ │ │ - mov r4, r3 │ │ │ │ - vldr s17, [pc, #508] @ 9ba70 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [sp, #200] @ 0xc8 │ │ │ │ - ble.n 9b8c8 │ │ │ │ - add.w r5, r8, r9, lsl #3 │ │ │ │ - mov r6, r4 │ │ │ │ - vldr s16, [r5, #8] │ │ │ │ - adds r5, #8 │ │ │ │ - mov r0, r5 │ │ │ │ - adds r6, #1 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - ldr r3, [sp, #200] @ 0xc8 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vcmpe.f32 s17, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vmovlt.f32 s17, s16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bge.n 9b880 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - vcmpe.f32 s17, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n 9b8e2 │ │ │ │ - ldr r3, [sp, #196] @ 0xc4 │ │ │ │ - add.w sl, sl, #1 │ │ │ │ - add r9, fp │ │ │ │ - cmp r3, sl │ │ │ │ - bge.n 9b870 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - b.n 9b430 │ │ │ │ - vdiv.f32 s13, s25, s17 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [sp, #200] @ 0xc8 │ │ │ │ - ble.n 9b8d2 │ │ │ │ - add.w r1, r2, r9 │ │ │ │ - add.w r3, r8, r9, lsl #3 │ │ │ │ - add.w r1, r8, r1, lsl #3 │ │ │ │ - vldr s14, [r3, #12] │ │ │ │ - adds r3, #8 │ │ │ │ - vldr s15, [r3] │ │ │ │ - vmul.f32 s14, s13, s14 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vstr s14, [r3, #4] │ │ │ │ - vstr s15, [r3] │ │ │ │ - cmp r1, r3 │ │ │ │ - bne.n 9b8f8 │ │ │ │ - b.n 9b8d2 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - cmp r3, r2 │ │ │ │ - bgt.n 9b92e │ │ │ │ - vldr s15, [sp, #148] @ 0x94 │ │ │ │ - adds r2, #6 │ │ │ │ - str.w r2, [fp] │ │ │ │ - vcvt.f32.s32 s17, s15 │ │ │ │ - b.n 9b272 │ │ │ │ - cmp.w r3, r2, lsl #1 │ │ │ │ - bgt.n 9b91e │ │ │ │ - vldr s15, [sp, #148] @ 0x94 │ │ │ │ - subs r3, r3, r2 │ │ │ │ - str.w r3, [fp] │ │ │ │ - vcvt.f32.s32 s17, s15 │ │ │ │ - b.n 9b272 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - mov r2, r4 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #176] @ 0xb0 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r1, [pc, #300] @ (9ba80 ) │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r0, [pc, #300] @ (9ba84 ) │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - str.w r8, [sp, #24] │ │ │ │ - ldr r3, [sp, #156] @ 0x9c │ │ │ │ - str r4, [sp, #12] │ │ │ │ - blx 5a028 │ │ │ │ - ldr r3, [sp, #224] @ 0xe0 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 9ba42 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - str r2, [sp, #196] @ 0xc4 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.w 9b6e2 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - vmov.f32 s25, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r6, [sp, #188] @ 0xbc │ │ │ │ - mov sl, r0 │ │ │ │ - str r7, [sp, #64] @ 0x40 │ │ │ │ - mov r9, r3 │ │ │ │ - strd fp, r8, [sp, #68] @ 0x44 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r8, r3 │ │ │ │ - vldr s17, [pc, #212] @ 9ba70 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [sp, #200] @ 0xc8 │ │ │ │ - ble.n 9b9f2 │ │ │ │ - add.w r5, r6, sl, lsl #3 │ │ │ │ - mov fp, r8 │ │ │ │ - vldr s16, [r5, #8] │ │ │ │ - adds r5, #8 │ │ │ │ - mov r0, r5 │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - ldr r3, [sp, #200] @ 0xc8 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vcmpe.f32 s16, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s17, s16 │ │ │ │ - cmp r3, fp │ │ │ │ - bge.n 9b9a8 │ │ │ │ - ldr r1, [sp, #196] @ 0xc4 │ │ │ │ - vcmpe.f32 s18, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n 9ba0c │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - add sl, r7 │ │ │ │ - cmp r9, r1 │ │ │ │ - bgt.w 9b41e │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - b.n 9b998 │ │ │ │ - vdiv.f32 s13, s25, s17 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - str r2, [sp, #200] @ 0xc8 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n 9b9fc │ │ │ │ - add r2, sl │ │ │ │ - add.w r3, r6, sl, lsl #3 │ │ │ │ - add.w r2, r6, r2, lsl #3 │ │ │ │ - vldr s14, [r3, #12] │ │ │ │ - adds r3, #8 │ │ │ │ - vldr s15, [r3] │ │ │ │ - vmul.f32 s14, s13, s14 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vstr s14, [r3, #4] │ │ │ │ - vstr s15, [r3] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne.n 9ba22 │ │ │ │ - b.n 9b9fc │ │ │ │ - vldr s15, [sp, #148] @ 0x94 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - vcvt.f32.s32 s17, s15 │ │ │ │ - adds r3, #8 │ │ │ │ - str.w r3, [fp] │ │ │ │ - b.n 9b272 │ │ │ │ - vldr s15, [sp, #148] @ 0x94 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - vcvt.f32.s32 s17, s15 │ │ │ │ - adds r3, #9 │ │ │ │ - str.w r3, [fp] │ │ │ │ - b.n 9b272 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r2, r2 │ │ │ │ - b.w 9ac86 │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - stmia r7!, {r2, r6, r7} │ │ │ │ + stmia r2!, {r2, r3} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r0!, {r3, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r2!, {r2, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r0!, {r2, r3, r5} │ │ │ │ + stmia r1!, {r3, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r5} │ │ │ │ + stmia r1!, {r1, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ -0009ba88 : │ │ │ │ +0009ba84 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3792] @ 0xed0 │ │ │ │ sub sp, #260 @ 0x104 │ │ │ │ mov r4, r0 │ │ │ │ - ldr.w r0, [pc, #2052] @ 9c2a8 │ │ │ │ + ldr.w r0, [pc, #2052] @ 9c2a4 │ │ │ │ mov ip, r1 │ │ │ │ mov lr, r2 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - ldr.w r1, [pc, #2044] @ 9c2ac │ │ │ │ + ldr.w r1, [pc, #2044] @ 9c2a8 │ │ │ │ ldr r5, [sp, #304] @ 0x130 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ ldr r6, [sp, #312] @ 0x138 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [sp, #336] @ 0x150 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -81533,141 +81528,141 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #328] @ 0x148 │ │ │ │ cmp r3, r5 │ │ │ │ ldr r6, [sp, #332] @ 0x14c │ │ │ │ str.w r8, [sp, #176] @ 0xb0 │ │ │ │ str r7, [sp, #32] │ │ │ │ - blt.n 9bb78 │ │ │ │ + blt.n 9bb74 │ │ │ │ ldr.w r1, [ip] │ │ │ │ cmp r1, r5 │ │ │ │ - blt.n 9bb3a │ │ │ │ + blt.n 9bb36 │ │ │ │ ldr.w r2, [lr] │ │ │ │ cmp r2, r5 │ │ │ │ - blt.w 9c18a │ │ │ │ + blt.w 9c186 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ mov r7, r3 │ │ │ │ it lt │ │ │ │ movlt r7, #1 │ │ │ │ cmp r0, r7 │ │ │ │ - blt.n 9bb80 │ │ │ │ + blt.n 9bb7c │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ cmp r7, r1 │ │ │ │ it lt │ │ │ │ movlt r7, r1 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r0, r7 │ │ │ │ - bge.n 9bb88 │ │ │ │ + bge.n 9bb84 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 9bb40 │ │ │ │ + b.n 9bb3c │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ - ldr.w r0, [pc, #1896] @ 9c2b0 │ │ │ │ + ldr.w r0, [pc, #1896] @ 9c2ac │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ str r2, [r4, #0] │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1888] @ 9c2b4 │ │ │ │ - ldr.w r3, [pc, #1876] @ 9c2ac │ │ │ │ + ldr.w r2, [pc, #1888] @ 9c2b0 │ │ │ │ + ldr.w r3, [pc, #1876] @ 9c2a8 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 9c3ea │ │ │ │ + bne.w 9c3e6 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #260 @ 0x104 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 9bb40 │ │ │ │ + b.n 9bb3c │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 9bb40 │ │ │ │ + b.n 9bb3c │ │ │ │ cmp r3, r1 │ │ │ │ it ge │ │ │ │ movge r3, r1 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ - cbnz r3, 9bb9e │ │ │ │ + cbnz r3, 9bb9a │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n 9bb52 │ │ │ │ - ldr.w r0, [pc, #1816] @ 9c2b8 │ │ │ │ + b.n 9bb4e │ │ │ │ + ldr.w r0, [pc, #1816] @ 9c2b4 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s16, s0 │ │ │ │ - ldr.w r0, [pc, #1804] @ 9c2bc │ │ │ │ + ldr.w r0, [pc, #1804] @ 9c2b8 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ vdiv.f32 s15, s16, s0 │ │ │ │ add r3, sp, #208 @ 0xd0 │ │ │ │ add r1, sp, #196 @ 0xc4 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ vdiv.f32 s14, s13, s15 │ │ │ │ vstr s15, [sp, #208] @ 0xd0 │ │ │ │ vstr s14, [sp, #196] @ 0xc4 │ │ │ │ blx 639fc │ │ │ │ - ldr.w r0, [pc, #1764] @ 9c2c0 │ │ │ │ + ldr.w r0, [pc, #1764] @ 9c2bc │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #4] │ │ │ │ blx 5792c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vstr s0, [sp, #180] @ 0xb4 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w 9c140 │ │ │ │ + ble.w 9c13c │ │ │ │ vldr s15, [sp, #208] @ 0xd0 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9c218 │ │ │ │ + bmi.w 9c214 │ │ │ │ vldr s15, [sp, #196] @ 0xc4 │ │ │ │ vcmpe.f32 s15, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9c1a4 │ │ │ │ + bmi.w 9c1a0 │ │ │ │ str r5, [sp, #152] @ 0x98 │ │ │ │ - ldr.w r0, [pc, #1696] @ 9c2c4 │ │ │ │ + ldr.w r0, [pc, #1696] @ 9c2c0 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #4] │ │ │ │ blx 5792c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vstr s0, [sp, #184] @ 0xb8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n 9bc54 │ │ │ │ + ble.n 9bc50 │ │ │ │ vldr s15, [sp, #208] @ 0xd0 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9c276 │ │ │ │ + bmi.w 9c272 │ │ │ │ vldr s15, [sp, #196] @ 0xc4 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ itt le │ │ │ │ movle r3, #0 │ │ │ │ strle r3, [sp, #148] @ 0x94 │ │ │ │ - bgt.w 9c1d0 │ │ │ │ + bgt.w 9c1cc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ add.w r7, r8, #1 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -81708,23 +81703,23 @@ │ │ │ │ mov r0, sl │ │ │ │ vstr s0, [sp, #192] @ 0xc0 │ │ │ │ vstr s0, [sp, #188] @ 0xbc │ │ │ │ blx 65ce8 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w 9c244 │ │ │ │ + beq.w 9c240 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ movs r1, #1 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ str r1, [r0, #0] │ │ │ │ cmp r3, r1 │ │ │ │ - ble.w 9c3e6 │ │ │ │ + ble.w 9c3e2 │ │ │ │ sub.w r3, r5, #8 │ │ │ │ - ldr.w r0, [pc, #1476] @ 9c2c8 │ │ │ │ + ldr.w r0, [pc, #1476] @ 9c2c4 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ subs r7, #8 │ │ │ │ add r0, pc │ │ │ │ add.w sl, sp, #236 @ 0xec │ │ │ │ adds r7, r5, r7 │ │ │ │ str.w r8, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #124] @ 0x7c │ │ │ │ @@ -81785,19 +81780,19 @@ │ │ │ │ blx 60318 │ │ │ │ vldr s12, [sp, #204] @ 0xcc │ │ │ │ vldr s15, [r9] │ │ │ │ vldr s7, [sp, #200] @ 0xc8 │ │ │ │ vmul.f32 s15, s12, s15 │ │ │ │ vcmpe.f32 s15, s7 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w 9c19a │ │ │ │ + bhi.w 9c196 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ str r4, [sp, #168] @ 0xa8 │ │ │ │ cmp r4, #0 │ │ │ │ - ble.n 9be32 │ │ │ │ + ble.n 9be2e │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ vldr s8, [sp, #236] @ 0xec │ │ │ │ adds r0, r4, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vldr s9, [sp, #240] @ 0xf0 │ │ │ │ vldr s10, [sp, #244] @ 0xf4 │ │ │ │ add.w r0, r3, r0, lsl #3 │ │ │ │ @@ -81818,15 +81813,15 @@ │ │ │ │ vldr s13, [r2, #-8] │ │ │ │ vmul.f32 s14, s11, s6 │ │ │ │ vmul.f32 s15, s13, s11 │ │ │ │ vmla.f32 s15, s10, s6 │ │ │ │ vnmls.f32 s14, s10, s13 │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ vstr s14, [r2, #-8] │ │ │ │ - bne.n 9bddc │ │ │ │ + bne.n 9bdd8 │ │ │ │ subs r3, r4, #1 │ │ │ │ vstr s14, [sp, #212] @ 0xd4 │ │ │ │ add r3, r6 │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ vstr s15, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ adds r3, r4, r6 │ │ │ │ @@ -81844,79 +81839,79 @@ │ │ │ │ ldr r2, [sp, #228] @ 0xe4 │ │ │ │ str r2, [r3, #0] │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ str r4, [r7, #0] │ │ │ │ cmp r3, r4 │ │ │ │ - bgt.w 9bd50 │ │ │ │ + bgt.w 9bd4c │ │ │ │ mov r5, r4 │ │ │ │ ldr r4, [sp, #164] @ 0xa4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r5 │ │ │ │ - bgt.w 9c1fc │ │ │ │ + bgt.w 9c1f8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r2, r4 │ │ │ │ ldr r7, [sp, #132] @ 0x84 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r1, r3, lsl #4 │ │ │ │ strd r1, r7, [sp, #12] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ adds r1, r4, #1 │ │ │ │ - ldr.w r6, [pc, #1088] @ 9c2cc │ │ │ │ + ldr.w r6, [pc, #1088] @ 9c2c8 │ │ │ │ ldr.w r8, [sp, #60] @ 0x3c │ │ │ │ lsls r4, r1, #3 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ subs r5, r7, r4 │ │ │ │ - ldr.w r1, [pc, #1072] @ 9c2d0 │ │ │ │ + ldr.w r1, [pc, #1072] @ 9c2cc │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ blx 60dcc │ │ │ │ - ldr.w r3, [pc, #1048] @ 9c2d4 │ │ │ │ + ldr.w r3, [pc, #1048] @ 9c2d0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ strd r7, r2, [sp, #20] │ │ │ │ adds r3, #8 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr.w r2, [pc, #1028] @ 9c2d8 │ │ │ │ - ldr.w r3, [pc, #1028] @ 9c2dc │ │ │ │ - ldr.w r1, [pc, #1028] @ 9c2e0 │ │ │ │ + ldr.w r2, [pc, #1028] @ 9c2d4 │ │ │ │ + ldr.w r3, [pc, #1028] @ 9c2d8 │ │ │ │ + ldr.w r1, [pc, #1028] @ 9c2dc │ │ │ │ add r2, pc │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ blx 5e348 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r6, ip, #1 │ │ │ │ cmp r3, r6 │ │ │ │ - blt.w 9c192 │ │ │ │ + blt.w 9c18e │ │ │ │ ldr.w r7, [r8] │ │ │ │ cmp r7, #0 │ │ │ │ - ble.n 9bf42 │ │ │ │ + ble.n 9bf3e │ │ │ │ sub.w r1, r4, #8 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ add.w lr, r3, #1 │ │ │ │ adds r0, r7, #1 │ │ │ │ add r4, ip │ │ │ │ mov.w r8, #0 │ │ │ │ add.w r4, r5, r4, lsl #3 │ │ │ │ @@ -81924,34 +81919,34 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov.w r9, #1 │ │ │ │ add.w r9, r9, #1 │ │ │ │ str.w r8, [r2, #-4] │ │ │ │ str.w r8, [r2] │ │ │ │ cmp r9, r0 │ │ │ │ add r2, r1 │ │ │ │ - bne.n 9bf28 │ │ │ │ + bne.n 9bf24 │ │ │ │ adds r6, #1 │ │ │ │ adds r4, #8 │ │ │ │ cmp r6, lr │ │ │ │ - bne.n 9bf22 │ │ │ │ + bne.n 9bf1e │ │ │ │ str r7, [sp, #172] @ 0xac │ │ │ │ cmp.w ip, #0 │ │ │ │ str.w ip, [sp, #168] @ 0xa8 │ │ │ │ - ble.n 9bfd0 │ │ │ │ - ldr.w r9, [pc, #916] @ 9c2e4 │ │ │ │ + ble.n 9bfcc │ │ │ │ + ldr.w r9, [pc, #916] @ 9c2e0 │ │ │ │ movs r4, #1 │ │ │ │ ldr r6, [sp, #132] @ 0x84 │ │ │ │ add r7, sp, #212 @ 0xd4 │ │ │ │ add r9, pc │ │ │ │ ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ str.w r9, [sp, #44] @ 0x2c │ │ │ │ add.w r8, sp, #172 @ 0xac │ │ │ │ ldr.w r9, [sp, #140] @ 0x8c │ │ │ │ mov r2, ip │ │ │ │ - b.n 9bf76 │ │ │ │ + b.n 9bf72 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ subs r3, r3, r2 │ │ │ │ mov r0, r7 │ │ │ │ adds r3, #1 │ │ │ │ @@ -81982,106 +81977,106 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ blx 62834 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ cmp r3, r4 │ │ │ │ - bge.n 9bf6e │ │ │ │ + bge.n 9bf6a │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 9c080 │ │ │ │ + ble.n 9c07c │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ add.w sl, r3, #1 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov.w lr, #1 │ │ │ │ subs r7, r2, #4 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsl.w r8, r2, lr │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ add.w r1, r3, r8 │ │ │ │ add.w r2, r0, r2, lsl #4 │ │ │ │ add.w r1, r0, r1, lsl #3 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 9c130 │ │ │ │ + ble.w 9c12c │ │ │ │ add.w r9, r3, #1 │ │ │ │ - vldr s15, [pc, #664] @ 9c2a4 │ │ │ │ + vldr s15, [pc, #664] @ 9c2a0 │ │ │ │ mov r0, sl │ │ │ │ vmov.f32 s12, #112 @ 0x3f800000 1.0 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, r2 │ │ │ │ vstr s12, [r3] │ │ │ │ adds r3, #8 │ │ │ │ vstr s15, [r3, #-4] │ │ │ │ cmp r1, r3 │ │ │ │ - bne.n 9c018 │ │ │ │ + bne.n 9c014 │ │ │ │ add.w sl, r5, r6, lsl #3 │ │ │ │ mov ip, r2 │ │ │ │ movs r4, #1 │ │ │ │ str.w lr, [sp, #32] │ │ │ │ strd r0, r1, [sp, #44] @ 0x2c │ │ │ │ vldr s14, [ip] │ │ │ │ vcmp.f32 s14, s12 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 9c05a │ │ │ │ + bne.n 9c056 │ │ │ │ vldr s14, [ip, #4] │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 9c05a │ │ │ │ + bne.n 9c056 │ │ │ │ ldr.w r0, [r7, r4, lsl #2] │ │ │ │ cmp r0, r4 │ │ │ │ - bne.n 9c0c6 │ │ │ │ + bne.n 9c0c2 │ │ │ │ adds r4, #1 │ │ │ │ add.w ip, ip, #8 │ │ │ │ add.w sl, sl, #8 │ │ │ │ cmp r4, r9 │ │ │ │ - bne.n 9c036 │ │ │ │ + bne.n 9c032 │ │ │ │ ldr.w lr, [sp, #32] │ │ │ │ ldrd r0, r1, [sp, #44] @ 0x2c │ │ │ │ add.w lr, lr, #1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r0, lr │ │ │ │ add r6, r3 │ │ │ │ - bne.n 9c016 │ │ │ │ + bne.n 9c012 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w 9c34a │ │ │ │ + beq.w 9c346 │ │ │ │ cmp r3, #2 │ │ │ │ - beq.w 9c398 │ │ │ │ + beq.w 9c394 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w 9c320 │ │ │ │ + beq.w 9c31c │ │ │ │ cmp r3, #2 │ │ │ │ - bne.w 9bb52 │ │ │ │ + bne.w 9bb4e │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, sp, #184 @ 0xb8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - ldr r2, [pc, #564] @ (9c2e8 ) │ │ │ │ - ldr r0, [pc, #568] @ (9c2ec ) │ │ │ │ + ldr r2, [pc, #564] @ (9c2e4 ) │ │ │ │ + ldr r0, [pc, #568] @ (9c2e8 ) │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 57dfc │ │ │ │ - b.n 9bb52 │ │ │ │ + b.n 9bb4e │ │ │ │ adds r1, r0, r6 │ │ │ │ vldr s13, [sl, #8] │ │ │ │ vldr s14, [sl, #12] │ │ │ │ mov r3, r4 │ │ │ │ add.w lr, r5, r1, lsl #3 │ │ │ │ vldr s11, [lr] │ │ │ │ ldr.w lr, [lr, #4] │ │ │ │ @@ -82097,278 +82092,278 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r7, r0, lsl #2] │ │ │ │ adds r1, r6, r0 │ │ │ │ cmp r0, r4 │ │ │ │ add.w lr, r5, r1, lsl #3 │ │ │ │ vldr s11, [lr] │ │ │ │ ldr.w lr, [lr, #4] │ │ │ │ - bne.n 9c0de │ │ │ │ + bne.n 9c0da │ │ │ │ add r3, r8 │ │ │ │ vstr s13, [sl, #8] │ │ │ │ vstr s14, [sl, #12] │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ vstr s15, [r3] │ │ │ │ vstr s15, [r3, #4] │ │ │ │ - b.n 9c05a │ │ │ │ + b.n 9c056 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add.w lr, lr, #1 │ │ │ │ cmp lr, sl │ │ │ │ add r6, r0 │ │ │ │ - bne.w 9c000 │ │ │ │ - b.n 9c07e │ │ │ │ + bne.w 9bffc │ │ │ │ + b.n 9c07a │ │ │ │ vldr s15, [sp, #196] @ 0xc4 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n 9c1a4 │ │ │ │ + bgt.n 9c1a0 │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w 9bc1e │ │ │ │ + bne.w 9bc1a │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ - ldr r0, [pc, #392] @ (9c2f0 ) │ │ │ │ + ldr r0, [pc, #392] @ (9c2ec ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ cmp r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ - ldr r3, [pc, #380] @ (9c2f4 ) │ │ │ │ + ldr r3, [pc, #380] @ (9c2f0 ) │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ add r3, pc │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 60918 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r5, [r3, #0] │ │ │ │ - b.n 9bb52 │ │ │ │ + b.n 9bb4e │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 9bb40 │ │ │ │ + b.n 9bb3c │ │ │ │ cmp r3, ip │ │ │ │ - ble.w 9bfd0 │ │ │ │ - b.n 9bf44 │ │ │ │ + ble.w 9bfcc │ │ │ │ + b.n 9bf40 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r4, [sp, #164] @ 0xa4 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ - b.n 9be6a │ │ │ │ + b.n 9be66 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #16] │ │ │ │ - ldr r2, [pc, #328] @ (9c2f8 ) │ │ │ │ + ldr r2, [pc, #328] @ (9c2f4 ) │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r2 │ │ │ │ - ldr r0, [pc, #320] @ (9c2fc ) │ │ │ │ + ldr r0, [pc, #320] @ (9c2f8 ) │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #180 @ 0xb4 │ │ │ │ blx 57dfc │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ - b.n 9bc20 │ │ │ │ + b.n 9bc1c │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #16] │ │ │ │ - ldr r2, [pc, #292] @ (9c300 ) │ │ │ │ + ldr r2, [pc, #292] @ (9c2fc ) │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ - ldr r0, [pc, #284] @ (9c304 ) │ │ │ │ + ldr r0, [pc, #284] @ (9c300 ) │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #184 @ 0xb8 │ │ │ │ blx 57dfc │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ - b.n 9bc6a │ │ │ │ + b.n 9bc66 │ │ │ │ adds r3, #1 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ blx 595c0 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ - b.n 9be74 │ │ │ │ + b.n 9be70 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #16] │ │ │ │ - ldr r2, [pc, #228] @ (9c308 ) │ │ │ │ + ldr r2, [pc, #228] @ (9c304 ) │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r2 │ │ │ │ - ldr r0, [pc, #220] @ (9c30c ) │ │ │ │ + ldr r0, [pc, #220] @ (9c308 ) │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #180 @ 0xb4 │ │ │ │ blx 57dfc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ - b.n 9bc20 │ │ │ │ + b.n 9bc1c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [pc, #188] @ (9c310 ) │ │ │ │ + ldr r3, [pc, #188] @ (9c30c ) │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r1, [r0, #0] │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ - ldr r0, [pc, #176] @ (9c314 ) │ │ │ │ + ldr r0, [pc, #176] @ (9c310 ) │ │ │ │ ldr r4, [r4, #0] │ │ │ │ ldr r5, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ cmp r4, r5 │ │ │ │ it lt │ │ │ │ movlt r4, r5 │ │ │ │ str r4, [sp, #168] @ 0xa8 │ │ │ │ blx 60918 │ │ │ │ - b.n 9bb52 │ │ │ │ + b.n 9bb4e │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #16] │ │ │ │ - ldr r2, [pc, #152] @ (9c318 ) │ │ │ │ + ldr r2, [pc, #152] @ (9c314 ) │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ - ldr r0, [pc, #144] @ (9c31c ) │ │ │ │ + ldr r0, [pc, #144] @ (9c318 ) │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #184 @ 0xb8 │ │ │ │ blx 57dfc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ - b.n 9bc6a │ │ │ │ + b.n 9bc66 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #408 @ (adr r6, 9c444 ) │ │ │ │ + add r6, pc, #424 @ (adr r6, 9c450 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r4, r7} │ │ │ │ + stmia r5!, {r1, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, pc, #728 @ (adr r5, 9c590 ) │ │ │ │ + add r5, pc, #744 @ (adr r5, 9c59c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bkpt 0x00d6 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bkpt 0x00dc │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r4} │ │ │ │ + itet eq │ │ │ │ + lsleq r5, r3, #1 │ │ │ │ + it ne @ unpredictable │ │ │ │ + lslne r5, r3, #1 │ │ │ │ + stmia r4!, {r1, r3, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r4!, {r1, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r0, r4, #25 │ │ │ │ + lsls r4, r4, #25 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r1!, {r1, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r1!, {r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r6, r4, #18 │ │ │ │ + lsls r2, r5, #18 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r0!, {r1, r3, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r0!, {r1, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r0!, {r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r3, #206 @ 0xce │ │ │ │ + subs r3, #170 @ 0xaa │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ittt ge │ │ │ │ - lslge r5, r3, #1 │ │ │ │ - bkpt 0x0080 │ │ │ │ - lslge r5, r3, #1 │ │ │ │ - subs r3, #10 │ │ │ │ + itte al │ │ │ │ + lslal r5, r3, #1 │ │ │ │ + bkpt 0x00d4 │ │ │ │ + lsl r5, r3, #1 │ │ │ │ + subs r2, #230 @ 0xe6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r2, #210 @ 0xd2 │ │ │ │ + subs r2, #174 @ 0xae │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bkpt 0x00a0 │ │ │ │ + bkpt 0x00e4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r2, #166 @ 0xa6 │ │ │ │ + subs r2, #130 @ 0x82 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bkpt 0x0074 │ │ │ │ + bkpt 0x00b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r2, #94 @ 0x5e │ │ │ │ + subs r2, #58 @ 0x3a │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bkpt 0x002c │ │ │ │ + bkpt 0x0070 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r2, #48 @ 0x30 │ │ │ │ + subs r2, #12 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - pop {r1, r2, r7, pc} │ │ │ │ + pop {r1, r3, r4, r6, r7, pc} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r2, #0 │ │ │ │ + subs r1, #220 @ 0xdc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - pop {r1, r2, r3, r6, r7, pc} │ │ │ │ + bkpt 0x0012 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, sp, #184 @ 0xb8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - ldr r2, [pc, #184] @ (9c3f0 ) │ │ │ │ - ldr r0, [pc, #188] @ (9c3f4 ) │ │ │ │ + ldr r2, [pc, #184] @ (9c3ec ) │ │ │ │ + ldr r0, [pc, #188] @ (9c3f0 ) │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 57dfc │ │ │ │ - b.n 9bb52 │ │ │ │ + b.n 9bb4e │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r5, sp, #180 @ 0xb4 │ │ │ │ str r3, [sp, #16] │ │ │ │ - ldr r4, [pc, #164] @ (9c3f8 ) │ │ │ │ + ldr r4, [pc, #164] @ (9c3f4 ) │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, r4 │ │ │ │ - ldr r0, [pc, #156] @ (9c3fc ) │ │ │ │ + ldr r0, [pc, #156] @ (9c3f8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r6, [sp, #116] @ 0x74 │ │ │ │ ldr r7, [sp, #160] @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -82377,34 +82372,34 @@ │ │ │ │ str r7, [sp, #0] │ │ │ │ blx 57dfc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r4 │ │ │ │ - ldr r0, [pc, #124] @ (9c400 ) │ │ │ │ + ldr r0, [pc, #124] @ (9c3fc ) │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ blx 57dfc │ │ │ │ - b.n 9c08e │ │ │ │ + b.n 9c08a │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r5, sp, #180 @ 0xb4 │ │ │ │ str r3, [sp, #16] │ │ │ │ - ldr r4, [pc, #100] @ (9c404 ) │ │ │ │ + ldr r4, [pc, #100] @ (9c400 ) │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, r4 │ │ │ │ - ldr r0, [pc, #92] @ (9c408 ) │ │ │ │ + ldr r0, [pc, #92] @ (9c404 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r6, [sp, #116] @ 0x74 │ │ │ │ ldr r7, [sp, #156] @ 0x9c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -82413,1108 +82408,57 @@ │ │ │ │ str r7, [sp, #0] │ │ │ │ blx 57dfc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r4 │ │ │ │ - ldr r0, [pc, #60] @ (9c40c ) │ │ │ │ + ldr r0, [pc, #60] @ (9c408 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ blx 57dfc │ │ │ │ - b.n 9c08e │ │ │ │ + b.n 9c08a │ │ │ │ mov r5, r1 │ │ │ │ - b.n 9be6a │ │ │ │ + b.n 9be66 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r1, #74 @ 0x4a │ │ │ │ + subs r1, #38 @ 0x26 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - pop {r1, r2, r3, r4, pc} │ │ │ │ + pop {r1, r5, r6, pc} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r1, #46 @ 0x2e │ │ │ │ + subs r1, #10 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - pop {r2, r3, r4, r5, r6, r7} │ │ │ │ + pop {r6, pc} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r5, #24] │ │ │ │ + str r2, [r4, #28] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r0, #224 @ 0xe0 │ │ │ │ + subs r0, #188 @ 0xbc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - pop {r1, r2, r3, r5, r7} │ │ │ │ + pop {r1, r4, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [r4, #20] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - │ │ │ │ -0009c410 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3792] @ 0xed0 │ │ │ │ - mov r4, r0 │ │ │ │ - ldr.w r0, [pc, #2408] @ 9cd90 │ │ │ │ - mov r7, r1 │ │ │ │ - ldr.w r1, [pc, #2404] @ 9cd94 │ │ │ │ - add r0, pc │ │ │ │ - sub sp, #260 @ 0x104 │ │ │ │ - ldr.w r6, [pc, #2400] @ 9cd98 │ │ │ │ - ldr.w r8, [pc, #2400] @ 9cd9c │ │ │ │ - ldr r1, [r0, r1] │ │ │ │ - add r6, pc │ │ │ │ - ldr r5, [sp, #304] @ 0x130 │ │ │ │ - add.w r9, r6, #4 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - str r1, [sp, #252] @ 0xfc │ │ │ │ - mov.w r1, #0 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - add r8, pc │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - ldr r1, [sp, #312] @ 0x138 │ │ │ │ - strd r9, r9, [sp, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - str r7, [sp, #40] @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ - it ge │ │ │ │ - movge r7, r3 │ │ │ │ - str r7, [sp, #56] @ 0x38 │ │ │ │ - str r7, [sp, #184] @ 0xb8 │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r7, [r5, #0] │ │ │ │ - mov r2, r8 │ │ │ │ - str r7, [sp, #116] @ 0x74 │ │ │ │ - ldr r7, [r1, #0] │ │ │ │ - ldr r0, [sp, #340] @ 0x154 │ │ │ │ - str r7, [sp, #48] @ 0x30 │ │ │ │ - ldr r7, [sp, #308] @ 0x134 │ │ │ │ - str r1, [sp, #76] @ 0x4c │ │ │ │ - str r7, [sp, #128] @ 0x80 │ │ │ │ - ldr.w r1, [pc, #2332] @ 9cda0 │ │ │ │ - ldr r7, [sp, #316] @ 0x13c │ │ │ │ - str r7, [sp, #144] @ 0x90 │ │ │ │ - add r1, pc │ │ │ │ - ldr r7, [sp, #320] @ 0x140 │ │ │ │ - ldrd sl, fp, [sp, #324] @ 0x144 │ │ │ │ - str r3, [r0, #0] │ │ │ │ - str r0, [sp, #52] @ 0x34 │ │ │ │ - mov r3, r4 │ │ │ │ - mov r0, r6 │ │ │ │ - str r5, [sp, #64] @ 0x40 │ │ │ │ - str r7, [sp, #152] @ 0x98 │ │ │ │ - ldr r7, [sp, #332] @ 0x14c │ │ │ │ - ldr r5, [sp, #336] @ 0x150 │ │ │ │ - str r5, [sp, #72] @ 0x48 │ │ │ │ - str r7, [sp, #140] @ 0x8c │ │ │ │ - blx 5fe70 │ │ │ │ - ldr.w r1, [pc, #2296] @ 9cda4 │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - mov r2, r8 │ │ │ │ - add r1, pc │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r4 │ │ │ │ - strd r9, r9, [sp, #4] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr.w r1, [pc, #2272] @ 9cda8 │ │ │ │ - mov r2, r8 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r4 │ │ │ │ - str r0, [sp, #68] @ 0x44 │ │ │ │ - mov r0, r6 │ │ │ │ - str.w r9, [sp, #8] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - str r1, [sp, #4] │ │ │ │ - mov r3, r0 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - mov r2, r8 │ │ │ │ - str r1, [sp, #0] │ │ │ │ - mov r0, r6 │ │ │ │ - ldr.w r1, [pc, #2232] @ 9cdac │ │ │ │ - mov r6, r3 │ │ │ │ - str.w r9, [sp, #8] │ │ │ │ - mov r3, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - cmp r5, r3 │ │ │ │ - ldr r1, [sp, #184] @ 0xb8 │ │ │ │ - it lt │ │ │ │ - movlt r5, r3 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - cmp r5, r6 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - it lt │ │ │ │ - movlt r5, r6 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r0, r5 │ │ │ │ - it lt │ │ │ │ - movlt r0, r5 │ │ │ │ - movs r5, #0 │ │ │ │ - str.w r5, [fp, #4] │ │ │ │ - add.w r5, r1, r3, lsl #1 │ │ │ │ - mla ip, r3, r0, r0 │ │ │ │ - mla r0, r0, r2, r6 │ │ │ │ - add r5, ip │ │ │ │ - str r0, [sp, #180] @ 0xb4 │ │ │ │ - cmp r5, r0 │ │ │ │ - it lt │ │ │ │ - movlt r5, r0 │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ - cmp r5, #1 │ │ │ │ - it lt │ │ │ │ - movlt r5, #1 │ │ │ │ - vmov s15, r5 │ │ │ │ - ldr r5, [r4, #0] │ │ │ │ - vcvt.f32.s32 s16, s15 │ │ │ │ - cmp r5, #0 │ │ │ │ - vstr s16, [fp] │ │ │ │ - blt.n 9c60c │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 9c5ce │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.w 9cae8 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - cmp r5, #1 │ │ │ │ - mov r8, r5 │ │ │ │ - it lt │ │ │ │ - movlt.w r8, #1 │ │ │ │ - ldr r7, [r7, #0] │ │ │ │ - cmp r7, r8 │ │ │ │ - blt.n 9c614 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - cmp r8, r3 │ │ │ │ - str.w r8, [sp, #176] @ 0xb0 │ │ │ │ - it lt │ │ │ │ - movlt r8, r3 │ │ │ │ - ldr r7, [r7, #0] │ │ │ │ - cmp r7, r8 │ │ │ │ - blt.w 9cc5e │ │ │ │ - add.w ip, r1, r2 │ │ │ │ - add.w lr, r3, #1 │ │ │ │ - cmp r6, ip │ │ │ │ - str.w ip, [sp, #180] @ 0xb4 │ │ │ │ - it lt │ │ │ │ - movlt r6, ip │ │ │ │ - cmp r6, lr │ │ │ │ - ite ge │ │ │ │ - addge r1, r1, r6 │ │ │ │ - addlt r1, lr │ │ │ │ - cmp r0, r1 │ │ │ │ - blt.w 9cc66 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - str r1, [sp, #148] @ 0x94 │ │ │ │ - cmp r1, #0 │ │ │ │ - bne.w 9cd86 │ │ │ │ - adds r0, #1 │ │ │ │ - beq.n 9c5e6 │ │ │ │ - cmp r3, r5 │ │ │ │ - it ge │ │ │ │ - movge r3, r5 │ │ │ │ - str r3, [sp, #176] @ 0xb0 │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - cbnz r2, 9c61c │ │ │ │ - str.w r2, [sl] │ │ │ │ - b.n 9c5e6 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - str r2, [r1, #0] │ │ │ │ - ldr.w r0, [pc, #2004] @ 9cdb0 │ │ │ │ - add r1, sp, #176 @ 0xb0 │ │ │ │ - str r3, [sp, #176] @ 0xb0 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr.w r2, [pc, #1996] @ 9cdb4 │ │ │ │ - ldr.w r3, [pc, #1960] @ 9cd94 │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #252] @ 0xfc │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 9cd8a │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #260 @ 0x104 │ │ │ │ - vpop {d8} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 9c5d4 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 9c5d4 │ │ │ │ - ldr.w r0, [pc, #1944] @ 9cdb8 │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s17, s0 │ │ │ │ - ldr.w r0, [pc, #1936] @ 9cdbc │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - vdiv.f32 s15, s17, s0 │ │ │ │ - add r3, sp, #216 @ 0xd8 │ │ │ │ - add r1, sp, #204 @ 0xcc │ │ │ │ - mov r0, r3 │ │ │ │ - str r1, [sp, #164] @ 0xa4 │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ - vdiv.f32 s14, s13, s15 │ │ │ │ - vstr s15, [sp, #216] @ 0xd8 │ │ │ │ - vstr s14, [sp, #204] @ 0xcc │ │ │ │ - blx 639fc │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - mov r1, r4 │ │ │ │ - ldr.w r0, [pc, #1892] @ 9cdc0 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - blx 5792c │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vstr s0, [sp, #188] @ 0xbc │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w 9caf0 │ │ │ │ - vldr s15, [sp, #216] @ 0xd8 │ │ │ │ - vcmpe.f32 s0, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9cbd4 │ │ │ │ - vldr s15, [sp, #204] @ 0xcc │ │ │ │ - vcmpe.f32 s0, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w 9cb4c │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [sp, #160] @ 0xa0 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - mov r1, r4 │ │ │ │ - ldr.w r0, [pc, #1820] @ 9cdc4 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - blx 5792c │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vstr s0, [sp, #192] @ 0xc0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n 9c6d8 │ │ │ │ - vldr s15, [sp, #216] @ 0xd8 │ │ │ │ - vcmpe.f32 s0, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9cc32 │ │ │ │ - vldr s15, [sp, #204] @ 0xcc │ │ │ │ - vcmpe.f32 s0, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w 9cb78 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r2, [sp, #140] @ 0x8c │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - str.w fp, [sp, #4] │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ - subs r2, r2, r3 │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - mov.w r8, r5, lsl #1 │ │ │ │ - str r2, [sp, #176] @ 0xb0 │ │ │ │ - adds r5, #1 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - add.w r9, r3, #1 │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - mov r6, r5 │ │ │ │ - str r3, [sp, #156] @ 0x9c │ │ │ │ - sub.w r9, r2, r9, lsl #3 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - lsls r6, r6, #3 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r5, [sp, #120] @ 0x78 │ │ │ │ - blx 62858 │ │ │ │ - sub.w r5, fp, #8 │ │ │ │ - mov.w r2, r8, lsl #3 │ │ │ │ - adds r1, r5, r2 │ │ │ │ - adds r0, r5, r6 │ │ │ │ - mov r7, r1 │ │ │ │ - movs r3, #0 │ │ │ │ - str r1, [sp, #72] @ 0x48 │ │ │ │ - mov.w r1, #1065353216 @ 0x3f800000 │ │ │ │ - str r3, [r0, #4] │ │ │ │ - str r1, [r0, #0] │ │ │ │ - str r1, [r7, #0] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r0, [sp, #68] @ 0x44 │ │ │ │ - mov r0, r7 │ │ │ │ - str r2, [sp, #80] @ 0x50 │ │ │ │ - str.w r8, [sp, #176] @ 0xb0 │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - mov r0, r7 │ │ │ │ - vstr s0, [sp, #200] @ 0xc8 │ │ │ │ - vstr s0, [sp, #196] @ 0xc4 │ │ │ │ - blx 65ce8 │ │ │ │ - vcmp.f64 d0, #0.0 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w 9cc00 │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - movs r0, #1 │ │ │ │ - str.w r0, [sl] │ │ │ │ - cmp r3, r0 │ │ │ │ - ble.w 9cd74 │ │ │ │ - sub.w r1, r6, #8 │ │ │ │ - sub.w r3, r2, #8 │ │ │ │ - mov r6, r0 │ │ │ │ - ldr.w r0, [pc, #1576] @ 9cdc8 │ │ │ │ - add r3, fp │ │ │ │ - add.w r2, fp, r1 │ │ │ │ - str.w fp, [sp, #124] @ 0x7c │ │ │ │ - mov fp, sl │ │ │ │ - ldr.w sl, [sp, #152] @ 0x98 │ │ │ │ - add r0, pc │ │ │ │ - str r4, [sp, #172] @ 0xac │ │ │ │ - mov r4, r6 │ │ │ │ - ldr r7, [sp, #116] @ 0x74 │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - add r3, sp, #196 @ 0xc4 │ │ │ │ - str r2, [sp, #136] @ 0x88 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - add r3, sp, #220 @ 0xdc │ │ │ │ - str r0, [sp, #116] @ 0x74 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - add r3, sp, #236 @ 0xec │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - add r3, sp, #208 @ 0xd0 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - add r3, sp, #200 @ 0xc8 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - add r3, sp, #228 @ 0xe4 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - add r3, sp, #244 @ 0xf4 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - add r3, sp, #212 @ 0xd4 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - add.w r3, r0, #8 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - mov r1, fp │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mla r3, r4, r7, r7 │ │ │ │ - adds r4, #1 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - add r4, r3 │ │ │ │ - adds r3, #1 │ │ │ │ - ldr r0, [sp, #80] @ 0x50 │ │ │ │ - add.w r6, r9, r3, lsl #3 │ │ │ │ - add.w r4, r9, r4, lsl #3 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - strd r6, r4, [sp] │ │ │ │ - blx 60318 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mov r1, fp │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r0, [sp, #116] @ 0x74 │ │ │ │ - strd r6, r4, [sp] │ │ │ │ - blx 60318 │ │ │ │ - vldr s14, [sp, #212] @ 0xd4 │ │ │ │ - vldr s15, [sl] │ │ │ │ - vldr s13, [sp, #208] @ 0xd0 │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - vcmpe.f32 s15, s13 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w 9cb3c │ │ │ │ - ldr.w r0, [fp] │ │ │ │ - str r0, [sp, #176] @ 0xb0 │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.n 9c8c0 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - vldr s8, [sp, #236] @ 0xec │ │ │ │ - adds r4, r0, r3 │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - vldr s9, [sp, #240] @ 0xf0 │ │ │ │ - vldr s10, [sp, #244] @ 0xf4 │ │ │ │ - add.w r4, r3, r4, lsl #3 │ │ │ │ - vldr s11, [sp, #248] @ 0xf8 │ │ │ │ - ldrd r2, r3, [sp, #132] @ 0x84 │ │ │ │ - adds r3, #8 │ │ │ │ - vldr s12, [r3, #-4] │ │ │ │ - adds r2, #8 │ │ │ │ - vldr s7, [r3, #-8] │ │ │ │ - vmul.f32 s15, s9, s12 │ │ │ │ - vmul.f32 s6, s7, s9 │ │ │ │ - vmla.f32 s6, s8, s12 │ │ │ │ - vnmls.f32 s15, s8, s7 │ │ │ │ - vstr s6, [r3, #-4] │ │ │ │ - vstr s15, [r3, #-8] │ │ │ │ - cmp r4, r3 │ │ │ │ - vldr s12, [r2, #-4] │ │ │ │ - vldr s7, [r2, #-8] │ │ │ │ - vmul.f32 s15, s11, s12 │ │ │ │ - vmul.f32 s6, s7, s11 │ │ │ │ - vmla.f32 s6, s10, s12 │ │ │ │ - vnmls.f32 s15, s10, s7 │ │ │ │ - vstr s6, [r2, #-4] │ │ │ │ - vstr s15, [r2, #-8] │ │ │ │ - bne.n 9c872 │ │ │ │ - subs r3, r0, #1 │ │ │ │ - add r3, r8 │ │ │ │ - str r3, [sp, #180] @ 0xb4 │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ - add.w r3, r0, r8 │ │ │ │ - adds r4, r0, #1 │ │ │ │ - str r3, [sp, #176] @ 0xb0 │ │ │ │ - adds r2, r0, r2 │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - ldr r0, [sp, #220] @ 0xdc │ │ │ │ - add.w r2, r5, r2, lsl #3 │ │ │ │ - vstr s13, [sp, #196] @ 0xc4 │ │ │ │ - vstr s14, [sp, #200] @ 0xc8 │ │ │ │ - str r0, [r2, #0] │ │ │ │ - ldr r0, [sp, #224] @ 0xe0 │ │ │ │ - str r0, [r2, #4] │ │ │ │ - ldr r2, [sp, #228] @ 0xe4 │ │ │ │ - str r2, [r3, #0] │ │ │ │ - ldr r2, [sp, #232] @ 0xe8 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - str.w r4, [fp] │ │ │ │ - cmp r3, r4 │ │ │ │ - bgt.w 9c7e4 │ │ │ │ - mov r6, r4 │ │ │ │ - mov sl, fp │ │ │ │ - ldr r4, [sp, #172] @ 0xac │ │ │ │ - ldr.w fp, [sp, #124] @ 0x7c │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r2, r6 │ │ │ │ - bgt.w 9cba4 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - mov r2, r4 │ │ │ │ - str r1, [sp, #32] │ │ │ │ - ldr r1, [sp, #156] @ 0x9c │ │ │ │ - ldr r7, [sp, #128] @ 0x80 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - ldr r4, [sp, #60] @ 0x3c │ │ │ │ - ldr r6, [sp, #140] @ 0x8c │ │ │ │ - str r1, [sp, #28] │ │ │ │ - ldr r1, [sp, #76] @ 0x4c │ │ │ │ - str r0, [sp, #8] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - str r1, [sp, #20] │ │ │ │ - strd fp, r7, [sp, #12] │ │ │ │ - ldr.w r9, [sp, #44] @ 0x2c │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - ldr.w r6, [pc, #1176] @ 9cdcc │ │ │ │ - sub.w r1, r1, r3, lsl #1 │ │ │ │ - add.w r3, fp, r3, lsl #4 │ │ │ │ - str r1, [sp, #176] @ 0xb0 │ │ │ │ - add r6, pc │ │ │ │ - str r3, [sp, #24] │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr.w r1, [pc, #1160] @ 9cdd0 │ │ │ │ - adds r4, r3, #1 │ │ │ │ - add r3, sp, #184 @ 0xb8 │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r9 │ │ │ │ - lsls r4, r4, #3 │ │ │ │ - blx 5c50c │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r1, [sp, #76] @ 0x4c │ │ │ │ - sub.w r8, r7, r4 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #176] @ 0xb0 │ │ │ │ - ldr.w r3, [pc, #1124] @ 9cdd4 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - add r3, pc │ │ │ │ - strd r7, r1, [sp, #20] │ │ │ │ - adds r3, #12 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr.w r2, [pc, #1108] @ 9cdd8 │ │ │ │ - ldr.w r3, [pc, #1108] @ 9cddc │ │ │ │ - ldr.w r1, [pc, #1108] @ 9cde0 │ │ │ │ - add r2, pc │ │ │ │ - add r3, pc │ │ │ │ - strd sl, r9, [sp] │ │ │ │ - add r1, pc │ │ │ │ - blx 5e348 │ │ │ │ - ldr.w r0, [r9] │ │ │ │ - str r0, [sp, #176] @ 0xb0 │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.w 9cd64 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - ldr.w ip, [sl] │ │ │ │ - ldr r6, [r7, #0] │ │ │ │ - mov r3, r6 │ │ │ │ - cmp r6, ip │ │ │ │ - ble.n 9ca48 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - sub.w lr, ip, r6 │ │ │ │ - subs r4, #8 │ │ │ │ - adds r0, #1 │ │ │ │ - adds r2, r3, r6 │ │ │ │ - mov.w lr, lr, lsl #3 │ │ │ │ - movs r1, #1 │ │ │ │ - mov.w r9, #0 │ │ │ │ - add.w r2, r8, r2, lsl #3 │ │ │ │ - add.w r3, lr, r2 │ │ │ │ - str.w r9, [r3, #8] │ │ │ │ - adds r3, #8 │ │ │ │ - str.w r9, [r3, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne.n 9c9d2 │ │ │ │ - adds r1, #1 │ │ │ │ - add r2, r4 │ │ │ │ - cmp r1, r0 │ │ │ │ - bne.n 9c9ce │ │ │ │ - str r7, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #156] @ 0x9c │ │ │ │ - sub.w r6, r6, ip │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - ldr r4, [sp, #44] @ 0x2c │ │ │ │ - str r6, [sp, #176] @ 0xb0 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - ldr r6, [sp, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #976] @ (9cde4 ) │ │ │ │ - sub.w r2, r2, r3, lsl #1 │ │ │ │ - ldr r0, [pc, #972] @ (9cde8 ) │ │ │ │ - str r2, [sp, #180] @ 0xb4 │ │ │ │ - adds r2, r3, #1 │ │ │ │ - add r1, pc │ │ │ │ - add.w r3, fp, r3, lsl #4 │ │ │ │ - add.w r2, r5, r2, lsl #3 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - add r3, sp, #180 @ 0xb4 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #32] │ │ │ │ - mov r2, r6 │ │ │ │ - mov r3, r4 │ │ │ │ - str.w sl, [sp] │ │ │ │ - blx 5ebe4 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - str r3, [sp, #176] @ 0xb0 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n 9cac0 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - ldr.w r9, [pc, #928] @ 9cdec │ │ │ │ - add.w r2, r8, #8 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - movs r4, #1 │ │ │ │ - add r9, pc │ │ │ │ - str.w sl, [sp, #68] @ 0x44 │ │ │ │ - mov r2, r9 │ │ │ │ - ldr r6, [sp, #48] @ 0x30 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ - mov r8, r2 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [sp, #180] @ 0xb4 │ │ │ │ - ble.n 9cab6 │ │ │ │ - add.w lr, sl, r3, lsl #2 │ │ │ │ - lsls r3, r6, #3 │ │ │ │ - mov ip, sl │ │ │ │ - add.w r0, r9, r3 │ │ │ │ - ldr.w r2, [ip], #4 │ │ │ │ - adds r0, #8 │ │ │ │ - ldr r1, [r0, #0] │ │ │ │ - cmp lr, ip │ │ │ │ - add.w r2, r5, r2, lsl #3 │ │ │ │ - str r1, [r2, #0] │ │ │ │ - ldr r1, [r0, #4] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - bne.n 9ca7a │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - mov r1, fp │ │ │ │ - mov r0, r7 │ │ │ │ - str.w r8, [sp] │ │ │ │ - add r3, r2 │ │ │ │ - mov r2, r8 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - adds r4, #1 │ │ │ │ - add r6, r3 │ │ │ │ - ldr r3, [sp, #176] @ 0xb0 │ │ │ │ - cmp r3, r4 │ │ │ │ - blt.n 9caba │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - str r3, [sp, #180] @ 0xb4 │ │ │ │ - cmp r3, #0 │ │ │ │ - bgt.n 9ca6e │ │ │ │ - lsls r3, r6, #3 │ │ │ │ - b.n 9ca90 │ │ │ │ - ldr.w sl, [sp, #68] @ 0x44 │ │ │ │ - str r7, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.w 9cca2 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq.w 9ccee │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.w 9cc78 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq.w 9cd3a │ │ │ │ - movs r3, #0 │ │ │ │ - vstr s16, [fp] │ │ │ │ - str.w r3, [fp, #4] │ │ │ │ - b.n 9c5e6 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 9c5d4 │ │ │ │ - vldr s15, [sp, #204] @ 0xcc │ │ │ │ - vcmpe.f32 s0, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n 9cb4c │ │ │ │ - vcmp.f32 s0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w 9c69e │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - ldr r0, [pc, #728] @ (9cdf0 ) │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - add r0, pc │ │ │ │ - cmp r1, r3 │ │ │ │ - it lt │ │ │ │ - movlt r1, r3 │ │ │ │ - ldr r3, [pc, #716] @ (9cdf4 ) │ │ │ │ - str r1, [sp, #176] @ 0xb0 │ │ │ │ - add r1, sp, #176 @ 0xb0 │ │ │ │ - add r3, pc │ │ │ │ - adds r3, #4 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 60918 │ │ │ │ - movs r3, #0 │ │ │ │ - str.w r3, [sl] │ │ │ │ - b.n 9cadc │ │ │ │ - mov sl, fp │ │ │ │ - ldr r4, [sp, #172] @ 0xac │ │ │ │ - ldr.w fp, [sp, #124] @ 0x7c │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - ldr.w r6, [sl] │ │ │ │ - b.n 9c902 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r2, [pc, #672] @ (9cdf8 ) │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r0, [pc, #664] @ (9cdfc ) │ │ │ │ - strd r4, r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r3, sp, #188 @ 0xbc │ │ │ │ - blx 57dfc │ │ │ │ - movs r3, #2 │ │ │ │ - str r3, [sp, #160] @ 0xa0 │ │ │ │ - b.n 9c6a2 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r2, [pc, #636] @ (9ce00 ) │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r0, [pc, #628] @ (9ce04 ) │ │ │ │ - strd r4, r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r3, sp, #192 @ 0xc0 │ │ │ │ - blx 57dfc │ │ │ │ - movs r3, #2 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - b.n 9c6e8 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - mov r0, sl │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [sp, #156] @ 0x9c │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [sp, #140] @ 0x8c │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - sub.w r2, r2, r3, lsl #1 │ │ │ │ - str r2, [sp, #176] @ 0xb0 │ │ │ │ - adds r2, r3, #1 │ │ │ │ - add.w r3, fp, r3, lsl #4 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - add.w r2, r5, r2, lsl #3 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - ldrd r2, r3, [sp, #60] @ 0x3c │ │ │ │ - blx 63e90 │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - b.n 9c90c │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r2, [pc, #552] @ (9ce08 ) │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r0, [pc, #544] @ (9ce0c ) │ │ │ │ - strd r4, r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #168] @ 0xa8 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r3, sp, #188 @ 0xbc │ │ │ │ - blx 57dfc │ │ │ │ - movs r3, #1 │ │ │ │ - str r3, [sp, #160] @ 0xa0 │ │ │ │ - b.n 9c6a2 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - movs r0, #0 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #516] @ (9ce10 ) │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - add r3, pc │ │ │ │ - ldr r1, [sp, #156] @ 0x9c │ │ │ │ - adds r3, #4 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - str.w r0, [sl] │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - ldr r4, [sp, #40] @ 0x28 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - cmp r0, r4 │ │ │ │ - it lt │ │ │ │ - movlt r0, r4 │ │ │ │ - str r0, [sp, #176] @ 0xb0 │ │ │ │ - ldr r0, [pc, #488] @ (9ce14 ) │ │ │ │ - add r0, pc │ │ │ │ - blx 60918 │ │ │ │ - b.n 9cadc │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r2, [pc, #476] @ (9ce18 ) │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r0, [pc, #468] @ (9ce1c ) │ │ │ │ - strd r4, r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #168] @ 0xa8 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r3, sp, #192 @ 0xc0 │ │ │ │ - blx 57dfc │ │ │ │ - movs r3, #1 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - b.n 9c6e8 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n 9c5d4 │ │ │ │ - adds r0, #1 │ │ │ │ - beq.w 9cd78 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - mvn.w r2, #11 │ │ │ │ - movs r3, #12 │ │ │ │ - str r2, [r1, #0] │ │ │ │ - b.n 9c5d8 │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - add r2, sp, #192 @ 0xc0 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - ldr r2, [pc, #404] @ (9ce20 ) │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #404] @ (9ce24 ) │ │ │ │ - add r2, pc │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #168] @ 0xa8 │ │ │ │ - blx 57dfc │ │ │ │ - b.n 9cadc │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - add r4, sp, #188 @ 0xbc │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r5, [pc, #380] @ (9ce28 ) │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r5, pc │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [pc, #372] @ (9ce2c ) │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r6, [sp, #52] @ 0x34 │ │ │ │ - ldr r7, [sp, #168] @ 0xa8 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, r4 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - str r7, [sp, #0] │ │ │ │ - blx 57dfc │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r0, [pc, #348] @ (9ce30 ) │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r3, r7 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - str r6, [sp, #20] │ │ │ │ - strd sl, sl, [sp, #4] │ │ │ │ - blx 57dfc │ │ │ │ - b.n 9cace │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - add r4, sp, #188 @ 0xbc │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r5, [pc, #316] @ (9ce34 ) │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r5, pc │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [pc, #308] @ (9ce38 ) │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r6, [sp, #52] @ 0x34 │ │ │ │ - ldr r7, [sp, #164] @ 0xa4 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, r4 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - str r7, [sp, #0] │ │ │ │ - blx 57dfc │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r0, [pc, #284] @ (9ce3c ) │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r3, r7 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - str r6, [sp, #20] │ │ │ │ - strd sl, sl, [sp, #4] │ │ │ │ - blx 57dfc │ │ │ │ - b.n 9cace │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - add r2, sp, #192 @ 0xc0 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - ldr r2, [pc, #244] @ (9ce40 ) │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #244] @ (9ce44 ) │ │ │ │ - add r2, pc │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - blx 57dfc │ │ │ │ - b.n 9cadc │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr.w ip, [sl] │ │ │ │ - ldr r6, [r3, #0] │ │ │ │ - cmp ip, r6 │ │ │ │ - bge.w 9cac0 │ │ │ │ - b.n 9c9ea │ │ │ │ - mov r6, r0 │ │ │ │ - b.n 9c902 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 9c5e6 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 9c5d8 │ │ │ │ - mov r3, r1 │ │ │ │ - b.n 9cd82 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - ldr r4, [sp, #896] @ 0x380 │ │ │ │ + str r4, [r2, #24] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u64 q0, q5, q7 │ │ │ │ - push {r1, r3, r5, r6, lr} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - push {r1, r2, r3, r4, r6, lr} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - pop {r2, r4, r5} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - push {r2, r3, r6, lr} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cbnz r4, 9ce2c │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cbnz r0, 9cdfa │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - push {r3, r4, r6} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - push {r1, r2, r3, r4, r6} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cbnz r6, 9cde8 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cbnz r2, 9cdda │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xfbc8005e │ │ │ │ - @ instruction: 0xb6fa │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb642 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xfa04005e │ │ │ │ - push {r2, r3, r5, r6, r7, lr} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - push {r1, r2, r3, r4, r6, r7, lr} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - push {r2, r4, r5, r6, r7, lr} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - push {r1, r4, r5, r6, lr} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb60a │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - vld4.16 {d0-d3}, [r4 :64], lr │ │ │ │ - push {r4, r6, r7} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - adds r1, #102 @ 0x66 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - adds r1, #54 @ 0x36 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - push {r3, r4, r5, r6, r7} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - adds r1, #10 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - push {r2, r3, r6, r7} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - adds r0, #174 @ 0xae │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - push {r4, r5, r6} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - adds r0, #130 @ 0x82 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - cbz r2, 9ce88 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - adds r0, #80 @ 0x50 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - push {r1, r4} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - adds r0, #2 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - cbz r2, 9ce9a │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cmp r7, #226 @ 0xe2 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - cbz r4, 9ce98 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r2, [r3, r1] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - cmp r7, #150 @ 0x96 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - cbz r0, 9ce92 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r6, [r1, r0] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - cmp r7, #64 @ 0x40 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - cbz r0, 9ce8a │ │ │ │ - lsls r5, r3, #1 │ │ │ │ + ... │ │ │ │ │ │ │ │ -0009ce48 : │ │ │ │ +0009c410 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3832] @ 0xef8 │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #904] @ (9d1e8 ) │ │ │ │ + ldr r0, [pc, #904] @ (9c7b0 ) │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #904] @ (9d1ec ) │ │ │ │ + ldr r1, [pc, #904] @ (9c7b4 ) │ │ │ │ add r0, pc │ │ │ │ sub sp, #212 @ 0xd4 │ │ │ │ mov fp, r2 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r2, [sp, #272] @ 0x110 │ │ │ │ ldr r6, [sp, #304] @ 0x130 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -83550,80 +82494,80 @@ │ │ │ │ ldr r1, [sp, #300] @ 0x12c │ │ │ │ cmp r2, #0 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ ldr.w r1, [sl] │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #184] @ 0xb8 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ - blt.n 9cf3a │ │ │ │ + blt.n 9c502 │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 9cf2c │ │ │ │ + blt.n 9c4f4 │ │ │ │ ldr.w r1, [fp] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.w 9d43e │ │ │ │ + blt.w 9ca06 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ cmp r2, #1 │ │ │ │ mov r7, r2 │ │ │ │ it lt │ │ │ │ movlt r7, #1 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, r7 │ │ │ │ - blt.n 9cf44 │ │ │ │ + blt.n 9c50c │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r3 │ │ │ │ - bge.n 9cf4e │ │ │ │ + bge.n 9c516 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [r1, #0] │ │ │ │ - ldr r0, [pc, #752] @ (9d1f0 ) │ │ │ │ + ldr r0, [pc, #752] @ (9c7b8 ) │ │ │ │ add r1, sp, #164 @ 0xa4 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #744] @ (9d1f4 ) │ │ │ │ - ldr r3, [pc, #732] @ (9d1ec ) │ │ │ │ + ldr r2, [pc, #744] @ (9c7bc ) │ │ │ │ + ldr r3, [pc, #732] @ (9c7b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 9dd94 │ │ │ │ + bne.w 9d35c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #212 @ 0xd4 │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ str r3, [r6, #0] │ │ │ │ mov r9, r3 │ │ │ │ rsb r3, r9, #0 │ │ │ │ - b.n 9cefe │ │ │ │ + b.n 9c4c6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r6, #0] │ │ │ │ mov r9, r3 │ │ │ │ - b.n 9cf34 │ │ │ │ + b.n 9c4fc │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ mov r1, r6 │ │ │ │ - b.n 9cefc │ │ │ │ + b.n 9c4c4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w 9dd7c │ │ │ │ - ldr r2, [pc, #672] @ (9d1f8 ) │ │ │ │ - ldr r7, [pc, #676] @ (9d1fc ) │ │ │ │ - ldr.w r9, [pc, #676] @ 9d200 │ │ │ │ + beq.w 9d344 │ │ │ │ + ldr r2, [pc, #672] @ (9c7c0 ) │ │ │ │ + ldr r7, [pc, #676] @ (9c7c4 ) │ │ │ │ + ldr.w r9, [pc, #676] @ 9c7c8 │ │ │ │ add r2, pc │ │ │ │ - ldr r3, [pc, #676] @ (9d204 ) │ │ │ │ + ldr r3, [pc, #676] @ (9c7cc ) │ │ │ │ add r7, pc │ │ │ │ add r9, pc │ │ │ │ mov r6, r2 │ │ │ │ add r3, pc │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ @@ -83651,15 +82595,15 @@ │ │ │ │ vmov s15, r2 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vdiv.f32 s0, s14, s15 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ blx 5e2f4 │ │ │ │ - vldr d6, [pc, #540] @ 9d1e0 │ │ │ │ + vldr d6, [pc, #540] @ 9c7a8 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ mov.w lr, #11 │ │ │ │ vdiv.f64 d7, d0, d6 │ │ │ │ cmp r6, r7 │ │ │ │ it lt │ │ │ │ @@ -83677,18 +82621,18 @@ │ │ │ │ mul.w r1, r3, r0 │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ mla r3, lr, r0, r1 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ - bge.w 9dbbe │ │ │ │ + bge.w 9d186 │ │ │ │ ldr.w r1, [fp] │ │ │ │ cmp r8, r7 │ │ │ │ - bge.w 9d448 │ │ │ │ + bge.w 9ca10 │ │ │ │ mov.w r9, r8, lsl #1 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ mov.w lr, #10 │ │ │ │ mov.w ip, r8, lsl #3 │ │ │ │ mul.w r6, r3, r1 │ │ │ │ mul.w r3, r3, r9 │ │ │ │ mla r3, lr, r8, r3 │ │ │ │ @@ -83703,76 +82647,76 @@ │ │ │ │ cmp r2, r1 │ │ │ │ ite ge │ │ │ │ addge r3, r3, r2 │ │ │ │ addlt r3, r3, r1 │ │ │ │ vmov s16, r3 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, r7 │ │ │ │ - bgt.w 9da16 │ │ │ │ - ldr r7, [pc, #420] @ (9d208 ) │ │ │ │ + bgt.w 9cfde │ │ │ │ + ldr r7, [pc, #420] @ (9c7d0 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r2, [pc, #420] @ (9d20c ) │ │ │ │ + ldr r2, [pc, #420] @ (9c7d4 ) │ │ │ │ add r7, pc │ │ │ │ - ldr r1, [pc, #420] @ (9d210 ) │ │ │ │ + ldr r1, [pc, #420] @ (9c7d8 ) │ │ │ │ add.w r9, r7, #12 │ │ │ │ add r2, pc │ │ │ │ adds r7, #8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ blx 5fe70 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ mla r0, r8, r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #384] @ (9d214 ) │ │ │ │ + ldr r1, [pc, #384] @ (9c7dc ) │ │ │ │ ldr.w r8, [r4] │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #164] @ 0xa4 │ │ │ │ mov r0, r9 │ │ │ │ mov.w ip, r8, lsl #2 │ │ │ │ mla r6, r8, r8, ip │ │ │ │ blx 5fe70 │ │ │ │ mov.w r3, r8, lsl #1 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ mla r0, r0, r3, r6 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - ldr r1, [pc, #344] @ (9d218 ) │ │ │ │ + ldr r1, [pc, #344] @ (9c7e0 ) │ │ │ │ cmp r2, r0 │ │ │ │ ldr.w r6, [fp] │ │ │ │ it lt │ │ │ │ movlt r2, r0 │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ lsls r2, r3, #2 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #168] @ 0xa8 │ │ │ │ mov r0, r9 │ │ │ │ mla r8, r3, r3, r2 │ │ │ │ - ldr r2, [pc, #320] @ (9d21c ) │ │ │ │ + ldr r2, [pc, #320] @ (9c7e4 ) │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd fp, r4, [sp] │ │ │ │ mla r3, r0, r6, r8 │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ ldr.w r9, [r4] │ │ │ │ cmp r2, r3 │ │ │ │ - ldr r1, [pc, #296] @ (9d220 ) │ │ │ │ + ldr r1, [pc, #296] @ (9c7e8 ) │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ mov.w r7, r9, lsl #2 │ │ │ │ - ldr r2, [pc, #288] @ (9d224 ) │ │ │ │ + ldr r2, [pc, #288] @ (9c7ec ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ mov r3, r5 │ │ │ │ mla r7, r9, r9, r7 │ │ │ │ add.w r9, r9, #4294967295 @ 0xffffffff │ │ │ │ blx 5fe70 │ │ │ │ @@ -83838,75 +82782,75 @@ │ │ │ │ vstr s14, [r1] │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [r2, #0] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ vstr s15, [r2] │ │ │ │ ldr.w r2, [sl] │ │ │ │ cmp r2, r3 │ │ │ │ - bge.n 9d228 │ │ │ │ + bge.n 9c7f0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ adds r3, #1 │ │ │ │ - beq.w 9d96c │ │ │ │ + beq.w 9cf34 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n 9cefe │ │ │ │ + b.n 9c4c6 │ │ │ │ nop.w │ │ │ │ subs r1, #239 @ 0xef │ │ │ │ cdp2 14, 15, cr2, cr10, cr2, {2} │ │ │ │ subs r7, #230 @ 0xe6 │ │ │ │ - str r2, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r4, [sp, #912] @ 0x390 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #48 @ 0x30 │ │ │ │ + push {r2, r3, r4, r6, lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [sp, #8] │ │ │ │ + ldr r4, [sp, #232] @ 0xe8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r2, sp, #384 @ 0x180 │ │ │ │ + push {r2, r3, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, sp, #704 @ 0x2c0 │ │ │ │ + push {lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bic.w r0, sl, #14548992 @ 0xde0000 │ │ │ │ - cmp r5, #54 @ 0x36 │ │ │ │ + mcr2 0, 2, r0, cr14, cr14, {2} │ │ │ │ + adds r7, #58 @ 0x3a │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ssat r0, #31, r4, asr #1 │ │ │ │ - add r1, sp, #304 @ 0x130 │ │ │ │ + stc2l 0, cr0, [r8, #-376] @ 0xfffffe88 │ │ │ │ + cbz r0, 9c83e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, sp, #432 @ 0x1b0 │ │ │ │ + cbz r4, 9c852 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, sp, #160 @ 0xa0 │ │ │ │ + cbz r4, 9c83c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, sp, #360 @ 0x168 │ │ │ │ + cbz r2, 9c850 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, sp, #288 @ 0x120 │ │ │ │ + cbz r0, 9c850 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, sp, #192 @ 0xc0 │ │ │ │ + cbz r0, 9c84e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, sp, #64 @ 0x40 │ │ │ │ + cbz r0, 9c84a │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r9, [r3] │ │ │ │ cmp.w r9, #0 │ │ │ │ - bne.w 9cf34 │ │ │ │ + bne.w 9c4fc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ adds r3, #1 │ │ │ │ - beq.w 9cf0a │ │ │ │ + beq.w 9c4d2 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 9d436 │ │ │ │ + beq.w 9c9fe │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 9d436 │ │ │ │ - ldr.w r0, [pc, #2896] @ 9dda0 │ │ │ │ + beq.w 9c9fe │ │ │ │ + ldr.w r0, [pc, #2896] @ 9d368 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s18, s0 │ │ │ │ - ldr.w r0, [pc, #2884] @ 9dda4 │ │ │ │ + ldr.w r0, [pc, #2884] @ 9d36c │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ vdiv.f32 s15, s0, s18 │ │ │ │ add r3, sp, #196 @ 0xc4 │ │ │ │ add r1, sp, #188 @ 0xbc │ │ │ │ mov r0, r3 │ │ │ │ @@ -83914,73 +82858,73 @@ │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ vdiv.f32 s14, s13, s15 │ │ │ │ vstr s15, [sp, #196] @ 0xc4 │ │ │ │ vstr s14, [sp, #188] @ 0xbc │ │ │ │ blx 639fc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ - ldr.w r0, [pc, #2840] @ 9dda8 │ │ │ │ + ldr.w r0, [pc, #2840] @ 9d370 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ blx 5792c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vstr s0, [sp, #176] @ 0xb0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w 9d97c │ │ │ │ + ble.w 9cf44 │ │ │ │ vldr s15, [sp, #196] @ 0xc4 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9db66 │ │ │ │ + bmi.w 9d12e │ │ │ │ vldr s15, [sp, #188] @ 0xbc │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w 9d9e8 │ │ │ │ + bgt.w 9cfb0 │ │ │ │ str.w r9, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r2, fp │ │ │ │ - ldr.w r0, [pc, #2768] @ 9ddac │ │ │ │ + ldr.w r0, [pc, #2768] @ 9d374 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ blx 5792c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vstr s0, [sp, #180] @ 0xb4 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n 9d30a │ │ │ │ + ble.n 9c8d2 │ │ │ │ vldr s15, [sp, #196] @ 0xc4 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9db92 │ │ │ │ + bmi.w 9d15a │ │ │ │ vldr s15, [sp, #188] @ 0xbc │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w 9db3a │ │ │ │ + bgt.w 9d102 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ subs r3, #8 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r7, r2 │ │ │ │ sub.w r3, r3, #4 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ - blt.w 9d570 │ │ │ │ + blt.w 9cb38 │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #172] @ 0xac │ │ │ │ cmp r3, r7 │ │ │ │ - ble.w 9dc26 │ │ │ │ + ble.w 9d1ee │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w r8, sp, #172 @ 0xac │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -84020,23 +82964,23 @@ │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #24] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r2, [sp, #20] │ │ │ │ str.w fp, [sp] │ │ │ │ - ldr.w r8, [pc, #2560] @ 9ddb0 │ │ │ │ + ldr.w r8, [pc, #2560] @ 9d378 │ │ │ │ ldr.w r2, [sl] │ │ │ │ - ldr.w r0, [pc, #2556] @ 9ddb4 │ │ │ │ + ldr.w r0, [pc, #2556] @ 9d37c │ │ │ │ add r8, pc │ │ │ │ subs r2, r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ - ldr.w r2, [pc, #2548] @ 9ddb8 │ │ │ │ + ldr.w r2, [pc, #2548] @ 9d380 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ blx 59c80 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ add r1, sp, #200 @ 0xc8 │ │ │ │ @@ -84044,15 +82988,15 @@ │ │ │ │ add.w r7, r2, r7, lsl #2 │ │ │ │ str r7, [sp, #28] │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ - ldr.w r0, [pc, #2512] @ 9ddbc │ │ │ │ + ldr.w r0, [pc, #2512] @ 9d384 │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r7, [sp, #92] @ 0x5c │ │ │ │ @@ -84063,61 +83007,61 @@ │ │ │ │ mov r3, fp │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #8] │ │ │ │ blx 5e224 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 9dabe │ │ │ │ + beq.w 9d086 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ vcvt.f32.s32 s17, s17 │ │ │ │ movs r3, #0 │ │ │ │ vcvt.f32.s32 s16, s16 │ │ │ │ str r3, [r2, #4] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ vstr s17, [r2] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [r3, #0] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ vstr s16, [r3] │ │ │ │ - b.n 9cf0a │ │ │ │ + b.n 9c4d2 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n 9cf0a │ │ │ │ + b.n 9c4d2 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ mov r1, r6 │ │ │ │ - b.n 9cefc │ │ │ │ + b.n 9c4c4 │ │ │ │ mov.w r8, r7, lsl #1 │ │ │ │ mov.w lr, #10 │ │ │ │ mul.w r6, r2, r2 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, r7, lsl #3 │ │ │ │ str r0, [sp, #164] @ 0xa4 │ │ │ │ mul.w r0, r1, r3 │ │ │ │ str r5, [sp, #0] │ │ │ │ mul.w r3, r3, r8 │ │ │ │ mla r3, lr, r7, r3 │ │ │ │ mla r3, r2, ip, r3 │ │ │ │ add.w r0, r0, r0, lsl #1 │ │ │ │ mla ip, r1, r7, r7 │ │ │ │ - ldr.w r2, [pc, #2376] @ 9ddc0 │ │ │ │ + ldr.w r2, [pc, #2376] @ 9d388 │ │ │ │ add r3, r0 │ │ │ │ - ldr.w r0, [pc, #2372] @ 9ddc4 │ │ │ │ + ldr.w r0, [pc, #2372] @ 9d38c │ │ │ │ add r2, pc │ │ │ │ add.w r1, ip, r1, lsl #1 │ │ │ │ add r0, pc │ │ │ │ cmp r6, r1 │ │ │ │ ite ge │ │ │ │ addge r3, r3, r6 │ │ │ │ addlt r3, r3, r1 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ vmov s16, r3 │ │ │ │ - ldr.w r1, [pc, #2352] @ 9ddc8 │ │ │ │ + ldr.w r1, [pc, #2352] @ 9d390 │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ add.w r9, r0, #12 │ │ │ │ add.w r6, r0, #8 │ │ │ │ add r1, pc │ │ │ │ adds r3, r7, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ @@ -84126,26 +83070,26 @@ │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ blx 5fe70 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr.w r7, [fp] │ │ │ │ - ldr.w r1, [pc, #2304] @ 9ddcc │ │ │ │ + ldr.w r1, [pc, #2304] @ 9d394 │ │ │ │ mla r0, r0, r3, r8 │ │ │ │ mov.w r8, r2, lsl #1 │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ cmp r2, r0 │ │ │ │ str r0, [sp, #168] @ 0xa8 │ │ │ │ it lt │ │ │ │ movlt r2, r0 │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ - ldr.w r2, [pc, #2280] @ 9ddd0 │ │ │ │ + ldr.w r2, [pc, #2280] @ 9d398 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ mla r3, r0, r7, r8 │ │ │ │ str r6, [sp, #8] │ │ │ │ @@ -84153,15 +83097,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ ldr.w r8, [r5] │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ - ldr.w r2, [pc, #2244] @ 9ddd4 │ │ │ │ + ldr.w r2, [pc, #2244] @ 9d39c │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ add.w r3, r8, #4294967295 @ 0xffffffff │ │ │ │ mov.w r8, r8, lsl #1 │ │ │ │ @@ -84181,34 +83125,34 @@ │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ cmp r0, ip │ │ │ │ it lt │ │ │ │ movlt r0, ip │ │ │ │ cmp r7, r8 │ │ │ │ vmov s17, r0 │ │ │ │ - bgt.w 9dd98 │ │ │ │ + bgt.w 9d360 │ │ │ │ cmp r3, r0 │ │ │ │ vcvt.f32.s32 s14, s17 │ │ │ │ vcvt.f32.s32 s15, s16 │ │ │ │ it ge │ │ │ │ movge r3, r0 │ │ │ │ - b.n 9d1aa │ │ │ │ + b.n 9c772 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ subs r2, r2, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ adds r7, #1 │ │ │ │ - ldr.w r3, [pc, #2140] @ 9ddd8 │ │ │ │ + ldr.w r3, [pc, #2140] @ 9d3a0 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ add r7, r1 │ │ │ │ adds r2, r3, #4 │ │ │ │ adds r3, r1, #1 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ - ldr.w r0, [pc, #2128] @ 9dddc │ │ │ │ + ldr.w r0, [pc, #2128] @ 9d3a4 │ │ │ │ str r2, [sp, #128] @ 0x80 │ │ │ │ sub.w r3, r1, r3, lsl #3 │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ add.w r7, r3, r7, lsl #3 │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ mov r1, r3 │ │ │ │ @@ -84218,26 +83162,26 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, fp │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ blx 60918 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r7, r2 │ │ │ │ - bge.w 9d336 │ │ │ │ + bge.w 9c8fe │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ mov.w ip, r7, lsl #2 │ │ │ │ ldr.w r0, [sl] │ │ │ │ sub.w r3, r7, ip │ │ │ │ add r3, r2 │ │ │ │ cmp r2, r1 │ │ │ │ ldr.w r8, [fp] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ - blt.w 9d856 │ │ │ │ + blt.w 9ce1e │ │ │ │ cmp r7, r8 │ │ │ │ mov r1, r7 │ │ │ │ it lt │ │ │ │ movlt r1, r8 │ │ │ │ mov.w lr, r7, lsl #1 │ │ │ │ cmp r1, r3 │ │ │ │ sub.w lr, lr, #4 │ │ │ │ @@ -84245,15 +83189,15 @@ │ │ │ │ movlt r1, r3 │ │ │ │ mla r3, r7, r7, ip │ │ │ │ cmp lr, r1 │ │ │ │ it lt │ │ │ │ movlt lr, r1 │ │ │ │ add r3, lr │ │ │ │ cmp r3, r0 │ │ │ │ - bgt.w 9d856 │ │ │ │ + bgt.w 9ce1e │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r3, r7, #1 │ │ │ │ @@ -84285,15 +83229,15 @@ │ │ │ │ movgt r0, r7 │ │ │ │ mov lr, r0 │ │ │ │ subs r0, r6, r7 │ │ │ │ str r0, [sp, #164] @ 0xa4 │ │ │ │ mov r0, r4 │ │ │ │ str.w lr, [sp, #192] @ 0xc0 │ │ │ │ blx 64528 │ │ │ │ - ldr.w r0, [pc, #1920] @ 9dde0 │ │ │ │ + ldr.w r0, [pc, #1920] @ 9d3a8 │ │ │ │ add.w ip, sp, #192 @ 0xc0 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ mov r7, ip │ │ │ │ @@ -84311,15 +83255,15 @@ │ │ │ │ add r3, r7 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r1, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - ldr.w r0, [pc, #1860] @ 9dde4 │ │ │ │ + ldr.w r0, [pc, #1860] @ 9d3ac │ │ │ │ mov r1, r8 │ │ │ │ subs r3, #1 │ │ │ │ strd r3, r3, [sp, #164] @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ mov r3, r2 │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ str r0, [sp, #152] @ 0x98 │ │ │ │ @@ -84374,17 +83318,17 @@ │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #12] │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ str r6, [sp, #32] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r7, [sp, #104] @ 0x68 │ │ │ │ ldr.w r3, [sl] │ │ │ │ - ldr.w r0, [pc, #1688] @ 9dde8 │ │ │ │ + ldr.w r0, [pc, #1688] @ 9d3b0 │ │ │ │ subs r3, r3, r7 │ │ │ │ - ldr.w r7, [pc, #1688] @ 9ddec │ │ │ │ + ldr.w r7, [pc, #1688] @ 9d3b4 │ │ │ │ ldr r1, [sp, #148] @ 0x94 │ │ │ │ adds r3, #1 │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ @@ -84414,15 +83358,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ blx 5e224 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9d416 │ │ │ │ + bne.w 9c9de │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r0, [sp, #140] @ 0x8c │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [sp, #144] @ 0x90 │ │ │ │ str r2, [sp, #28] │ │ │ │ @@ -84433,16 +83377,16 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ strd fp, r4, [sp] │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ ldr.w r3, [sl] │ │ │ │ ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ subs r3, r3, r0 │ │ │ │ - ldr.w r2, [pc, #1560] @ 9ddf0 │ │ │ │ - ldr.w r0, [pc, #1560] @ 9ddf4 │ │ │ │ + ldr.w r2, [pc, #1560] @ 9d3b8 │ │ │ │ + ldr.w r0, [pc, #1560] @ 9d3bc │ │ │ │ mov r1, r8 │ │ │ │ adds r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ blx 59c80 │ │ │ │ @@ -84488,15 +83432,15 @@ │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, fp │ │ │ │ blx 5fcf8 │ │ │ │ - b.n 9daf6 │ │ │ │ + b.n 9d0be │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #20] │ │ │ │ adds r3, r7, #1 │ │ │ │ add.w r8, r7, r3 │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ @@ -84532,18 +83476,18 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ ldr.w r3, [sl] │ │ │ │ - ldr.w r6, [pc, #1332] @ 9ddf8 │ │ │ │ - ldr.w r2, [pc, #1332] @ 9ddfc │ │ │ │ + ldr.w r6, [pc, #1332] @ 9d3c0 │ │ │ │ + ldr.w r2, [pc, #1332] @ 9d3c4 │ │ │ │ sub.w r3, r3, r8 │ │ │ │ - ldr.w r0, [pc, #1328] @ 9de00 │ │ │ │ + ldr.w r0, [pc, #1328] @ 9d3c8 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ adds r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ @@ -84575,15 +83519,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ str r7, [sp, #24] │ │ │ │ blx 5e224 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9d416 │ │ │ │ + bne.w 9c9de │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ strd r7, r3, [sp, #28] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -84593,112 +83537,112 @@ │ │ │ │ ldr.w r3, [sl] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ sub.w r3, r3, r8 │ │ │ │ str r0, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ str r2, [sp, #20] │ │ │ │ - ldr.w r0, [pc, #1200] @ 9de04 │ │ │ │ - ldr.w r2, [pc, #1200] @ 9de08 │ │ │ │ + ldr.w r0, [pc, #1200] @ 9d3cc │ │ │ │ + ldr.w r2, [pc, #1200] @ 9d3d0 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ mov r3, r5 │ │ │ │ str.w fp, [sp] │ │ │ │ blx 59c80 │ │ │ │ - b.n 9daf6 │ │ │ │ + b.n 9d0be │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 9cf0a │ │ │ │ + beq.w 9c4d2 │ │ │ │ negs r3, r3 │ │ │ │ - b.w 9cefe │ │ │ │ + b.w 9c4c6 │ │ │ │ vldr s15, [sp, #188] @ 0xbc │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n 9d9e8 │ │ │ │ + bgt.n 9cfb0 │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w 9d2d0 │ │ │ │ + bne.w 9c898 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r1, sp, #164 @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r2, [r5, #0] │ │ │ │ - ldr.w r4, [pc, #1124] @ 9de0c │ │ │ │ - ldr.w r5, [pc, #1124] @ 9de10 │ │ │ │ + ldr.w r4, [pc, #1124] @ 9d3d4 │ │ │ │ + ldr.w r5, [pc, #1124] @ 9d3d8 │ │ │ │ cmp r3, r2 │ │ │ │ add r4, pc │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ add r5, pc │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r0, r5 │ │ │ │ adds r3, r4, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 60918 │ │ │ │ - ldr.w r2, [pc, #1100] @ 9de14 │ │ │ │ + ldr.w r2, [pc, #1100] @ 9d3dc │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ adds r2, #12 │ │ │ │ add.w r3, r4, #12 │ │ │ │ add r1, sp, #184 @ 0xb8 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #8] │ │ │ │ blx 67358 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str.w r9, [r3] │ │ │ │ - b.n 9d416 │ │ │ │ + b.n 9c9de │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr.w r2, [pc, #1064] @ 9de18 │ │ │ │ + ldr.w r2, [pc, #1064] @ 9d3e0 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r2 │ │ │ │ - ldr.w r0, [pc, #1056] @ 9de1c │ │ │ │ + ldr.w r0, [pc, #1056] @ 9d3e4 │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ - b.n 9d2d4 │ │ │ │ + b.n 9c89c │ │ │ │ add r7, r8 │ │ │ │ - ldr.w r8, [pc, #1028] @ 9de20 │ │ │ │ - ldr.w r2, [pc, #1028] @ 9de24 │ │ │ │ + ldr.w r8, [pc, #1028] @ 9d3e8 │ │ │ │ + ldr.w r2, [pc, #1028] @ 9d3ec │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r1, [pc, #1028] @ 9de28 │ │ │ │ + ldr.w r1, [pc, #1028] @ 9d3f0 │ │ │ │ add r8, pc │ │ │ │ add.w r0, r8, #12 │ │ │ │ add r2, pc │ │ │ │ add.w r8, r8, #8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ strd r8, r8, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ strd r4, r8, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ mla r0, r0, r7, r9 │ │ │ │ - ldr r1, [pc, #988] @ (9de2c ) │ │ │ │ + ldr r1, [pc, #988] @ (9d3f4 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ ldr.w r9, [fp] │ │ │ │ add r1, pc │ │ │ │ - ldr r2, [pc, #980] @ (9de30 ) │ │ │ │ + ldr r2, [pc, #980] @ (9d3f8 ) │ │ │ │ lsls r7, r7, #1 │ │ │ │ str r0, [sp, #164] @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ @@ -84707,15 +83651,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ strd fp, r4, [sp] │ │ │ │ cmp r3, r7 │ │ │ │ it lt │ │ │ │ movlt r3, r7 │ │ │ │ str r7, [sp, #168] @ 0xa8 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ - ldr r2, [pc, #944] @ (9de34 ) │ │ │ │ + ldr r2, [pc, #944] @ (9d3fc ) │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, r5 │ │ │ │ blx 5fe70 │ │ │ │ mul.w r2, r0, r7 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ @@ -84728,121 +83672,121 @@ │ │ │ │ cmp r0, r1 │ │ │ │ it lt │ │ │ │ movlt r0, r1 │ │ │ │ cmp r2, r0 │ │ │ │ it lt │ │ │ │ movlt r2, r0 │ │ │ │ vmov s17, r2 │ │ │ │ - b.w 9d18c │ │ │ │ + b.w 9c754 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ strd r7, r1, [sp, #28] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ ldr.w r3, [sl] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #24] │ │ │ │ subs r3, r3, r4 │ │ │ │ - ldr r2, [pc, #856] @ (9de38 ) │ │ │ │ + ldr r2, [pc, #856] @ (9d400 ) │ │ │ │ adds r3, #1 │ │ │ │ - ldr r0, [pc, #856] @ (9de3c ) │ │ │ │ + ldr r0, [pc, #856] @ (9d404 ) │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #20] │ │ │ │ strd fp, r5, [sp] │ │ │ │ blx 59c80 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w 9dce8 │ │ │ │ + beq.w 9d2b0 │ │ │ │ cmp r3, #2 │ │ │ │ - beq.w 9dd3c │ │ │ │ + beq.w 9d304 │ │ │ │ cmp.w r9, #1 │ │ │ │ - beq.w 9dcc0 │ │ │ │ + beq.w 9d288 │ │ │ │ cmp.w r9, #2 │ │ │ │ - bne.w 9d416 │ │ │ │ + bne.w 9c9de │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r1, sp, #180 @ 0xb4 │ │ │ │ - ldr r2, [pc, #804] @ (9de40 ) │ │ │ │ + ldr r2, [pc, #804] @ (9d408 ) │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r0, [pc, #804] @ (9de44 ) │ │ │ │ + ldr r0, [pc, #804] @ (9d40c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strd fp, r3, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ - b.n 9d416 │ │ │ │ + b.n 9c9de │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r9, #2 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r2, [pc, #772] @ (9de48 ) │ │ │ │ + ldr r2, [pc, #772] @ (9d410 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r2 │ │ │ │ - ldr r0, [pc, #764] @ (9de4c ) │ │ │ │ + ldr r0, [pc, #764] @ (9d414 ) │ │ │ │ strd fp, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #180 @ 0xb4 │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ - b.w 9d31a │ │ │ │ + b.w 9c8e2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r2, [pc, #740] @ (9de50 ) │ │ │ │ + ldr r2, [pc, #740] @ (9d418 ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r2 │ │ │ │ - ldr r0, [pc, #732] @ (9de54 ) │ │ │ │ + ldr r0, [pc, #732] @ (9d41c ) │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ - b.w 9d2d4 │ │ │ │ + b.w 9c89c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r9, #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r2, [pc, #700] @ (9de58 ) │ │ │ │ + ldr r2, [pc, #700] @ (9d420 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r2 │ │ │ │ - ldr r0, [pc, #692] @ (9de5c ) │ │ │ │ + ldr r0, [pc, #692] @ (9d424 ) │ │ │ │ strd fp, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #180 @ 0xb4 │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ - b.w 9d31a │ │ │ │ - ldr r1, [pc, #672] @ (9de60 ) │ │ │ │ + b.w 9c8e2 │ │ │ │ + ldr r1, [pc, #672] @ (9d428 ) │ │ │ │ add.w r9, r9, #12 │ │ │ │ ldrd r2, r6, [sp, #116] @ 0x74 │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r9 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -84858,29 +83802,29 @@ │ │ │ │ cmp r2, r7 │ │ │ │ it lt │ │ │ │ movlt r2, r7 │ │ │ │ str r7, [sp, #168] @ 0xa8 │ │ │ │ ldr.w r7, [fp] │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ - ldr r1, [pc, #608] @ (9de64 ) │ │ │ │ - ldr r2, [pc, #612] @ (9de68 ) │ │ │ │ + ldr r1, [pc, #608] @ (9d42c ) │ │ │ │ + ldr r2, [pc, #612] @ (9d430 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ mul.w r0, r7, r0 │ │ │ │ ldr.w r8, [r4] │ │ │ │ ldr r7, [r5, #0] │ │ │ │ cmp r0, r3 │ │ │ │ it lt │ │ │ │ movlt r0, r3 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ adds r2, r3, #1 │ │ │ │ - b.w 9d010 │ │ │ │ + b.w 9c5d8 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ adds r7, r2, #1 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ @@ -84908,65 +83852,65 @@ │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ str.w r8, [sp, #24] │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r5, r3, [sp] │ │ │ │ - ldr r1, [pc, #496] @ (9de6c ) │ │ │ │ + ldr r1, [pc, #496] @ (9d434 ) │ │ │ │ ldr.w r3, [sl] │ │ │ │ add r1, pc │ │ │ │ subs r3, r3, r7 │ │ │ │ - ldr r7, [pc, #492] @ (9de70 ) │ │ │ │ + ldr r7, [pc, #492] @ (9d438 ) │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ add r7, pc │ │ │ │ mov r3, fp │ │ │ │ mov r0, r7 │ │ │ │ blx 5c50c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #1 │ │ │ │ - ble.w 9d340 │ │ │ │ - ldr r3, [pc, #472] @ (9de74 ) │ │ │ │ + ble.w 9c908 │ │ │ │ + ldr r3, [pc, #472] @ (9d43c ) │ │ │ │ subs r2, #1 │ │ │ │ strd r2, r2, [sp, #164] @ 0xa4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ add r3, pc │ │ │ │ adds r3, #4 │ │ │ │ mov r1, r4 │ │ │ │ adds r2, #8 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 60918 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ - b.w 9d340 │ │ │ │ + b.w 9c908 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r1, sp, #180 @ 0xb4 │ │ │ │ - ldr r2, [pc, #432] @ (9de78 ) │ │ │ │ + ldr r2, [pc, #432] @ (9d440 ) │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r0, [pc, #432] @ (9de7c ) │ │ │ │ + ldr r0, [pc, #432] @ (9d444 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strd fp, r3, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r5, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ - b.w 9d416 │ │ │ │ + b.w 9c9de │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w r8, sp, #176 @ 0xb0 │ │ │ │ - ldr r7, [pc, #400] @ (9de80 ) │ │ │ │ - ldr r4, [pc, #400] @ (9de84 ) │ │ │ │ + ldr r7, [pc, #400] @ (9d448 ) │ │ │ │ + ldr r4, [pc, #400] @ (9d44c ) │ │ │ │ str r3, [sp, #20] │ │ │ │ add r7, pc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r4, pc │ │ │ │ ldr r6, [sp, #120] @ 0x78 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -84979,31 +83923,31 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 57dfc │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r3, [pc, #360] @ (9de88 ) │ │ │ │ + ldr r3, [pc, #360] @ (9d450 ) │ │ │ │ str.w r8, [sp] │ │ │ │ add r3, pc │ │ │ │ adds r3, #12 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r3, sp, #184 @ 0xb8 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ blx 66adc │ │ │ │ - b.n 9db04 │ │ │ │ + b.n 9d0cc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w r8, sp, #176 @ 0xb0 │ │ │ │ - ldr r7, [pc, #328] @ (9de8c ) │ │ │ │ - ldr r4, [pc, #328] @ (9de90 ) │ │ │ │ + ldr r7, [pc, #328] @ (9d454 ) │ │ │ │ + ldr r4, [pc, #328] @ (9d458 ) │ │ │ │ str r3, [sp, #20] │ │ │ │ add r7, pc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r4, pc │ │ │ │ ldr r6, [sp, #112] @ 0x70 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -85016,602 +83960,1480 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 57dfc │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r3, [pc, #288] @ (9de94 ) │ │ │ │ + ldr r3, [pc, #288] @ (9d45c ) │ │ │ │ str.w r8, [sp] │ │ │ │ add r3, pc │ │ │ │ - b.n 9dd26 │ │ │ │ + b.n 9d2ee │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ movs r3, #1 │ │ │ │ vmov s16, r3 │ │ │ │ vmov s17, r3 │ │ │ │ vmov.f32 s14, s15 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - b.w 9d1aa │ │ │ │ + b.w 9c772 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ adds r2, r3, #1 │ │ │ │ - b.w 9d01a │ │ │ │ - add r0, sp, #232 @ 0xe8 │ │ │ │ + b.w 9c5e2 │ │ │ │ + uxth r2, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, sp, #96 @ 0x60 │ │ │ │ + uxth r0, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, sp, #392 @ 0x188 │ │ │ │ + @ instruction: 0xb7ea │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, sp, #88 @ 0x58 │ │ │ │ + @ instruction: 0xb79e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, pc, #816 @ (adr r5, 9e0e4 ) │ │ │ │ + add sp, #96 @ 0x60 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r6, pc, #808 @ (adr r6, 9e0e0 ) │ │ │ │ + cbz r2, 9d390 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, pc, #312 @ (adr r7, 9def4 ) │ │ │ │ + cbz r6, 9d3b2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r0, r5] │ │ │ │ + ldrh r4, [r5, r6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r5, pc, #240 @ (adr r5, 9deb4 ) │ │ │ │ + add r7, sp, #544 @ 0x220 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - vqadd.s8 q0, q3, q7 │ │ │ │ - add r5, pc, #112 @ (adr r5, 9de3c ) │ │ │ │ + vld4.16 {d0-d3}, [sl :64], lr │ │ │ │ + add r7, sp, #416 @ 0x1a0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, pc, #328 @ (adr r5, 9df18 ) │ │ │ │ + add r7, sp, #680 @ 0x2a8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, pc, #224 @ (adr r5, 9deb4 ) │ │ │ │ + add r7, sp, #576 @ 0x240 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, pc, #104 @ (adr r5, 9de40 ) │ │ │ │ + add r7, sp, #456 @ 0x1c8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r7, #30 │ │ │ │ + adds r1, #34 @ 0x22 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r2, sp, #320 @ 0x140 │ │ │ │ + push {r3, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r3, pc, #96 @ (adr r3, 9de44 ) │ │ │ │ + add r5, sp, #400 @ 0x190 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [pc, #552] @ (9e010 ) │ │ │ │ + ldr r2, [r6, r3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r3, pc, #184 @ (adr r3, 9dea4 ) │ │ │ │ + add r5, sp, #664 @ 0x298 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r3, pc, #760 @ (adr r3, 9e0e8 ) │ │ │ │ + add r6, sp, #184 @ 0xb8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, pc, #632 @ (adr r2, 9e06c ) │ │ │ │ + add r5, sp, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, pc, #664 @ (adr r2, 9e090 ) │ │ │ │ + add r5, sp, #88 @ 0x58 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, pc, #720 @ (adr r0, 9e0cc ) │ │ │ │ + add r3, sp, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, pc, #264 @ (adr r2, 9df08 ) │ │ │ │ + add r4, sp, #712 @ 0x2c8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #728 @ (adr r1, 9e0dc ) │ │ │ │ + add r4, sp, #184 @ 0xb8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #192 @ (adr r1, 9dec8 ) │ │ │ │ + add r3, sp, #640 @ 0x280 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #136 @ (adr r1, 9de94 ) │ │ │ │ + add r3, sp, #552 @ 0x228 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r2, #238 @ 0xee │ │ │ │ + cmp r4, #242 @ 0xf2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r6, pc, #224 @ (adr r6, 9def4 ) │ │ │ │ + sub sp, #256 @ 0x100 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strd r0, r0, [r0, #376] @ 0x178 │ │ │ │ - movs r2, #168 @ 0xa8 │ │ │ │ + @ instruction: 0xf3e4005e │ │ │ │ + cmp r4, #172 @ 0xac │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r6, pc, #368 @ (adr r6, 9df90 ) │ │ │ │ + sub sp, #336 @ 0x150 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strd r0, r0, [r6, #-376]! @ 0x178 │ │ │ │ - ldr r7, [sp, #576] @ 0x240 │ │ │ │ + usat r0, #30, sl, lsl #1 │ │ │ │ + add r1, sp, #880 @ 0x370 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #568] @ 0x238 │ │ │ │ + add r1, sp, #872 @ 0x368 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #840] @ 0x348 │ │ │ │ + add r2, sp, #168 @ 0xa8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #792] @ 0x318 │ │ │ │ + add r2, sp, #120 @ 0x78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #680] @ 0x2a8 │ │ │ │ + add r2, sp, #8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #616] @ 0x268 │ │ │ │ + add r2, sp, #8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #656] @ 0x290 │ │ │ │ + add r2, sp, #80 @ 0x50 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r1, #126 @ 0x7e │ │ │ │ + cmp r3, #130 @ 0x82 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r5, pc, #240 @ (adr r5, 9df38 ) │ │ │ │ + add r7, sp, #720 @ 0x2d0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r1, #84 @ 0x54 │ │ │ │ + cmp r3, #88 @ 0x58 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r5, pc, #40 @ (adr r5, 9de78 ) │ │ │ │ + add r7, sp, #520 @ 0x208 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r1, #44 @ 0x2c │ │ │ │ + cmp r3, #48 @ 0x30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r4, pc, #904 @ (adr r4, 9e1e0 ) │ │ │ │ + add r7, sp, #360 @ 0x168 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r0, #252 @ 0xfc │ │ │ │ + cmp r3, #0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r4, pc, #712 @ (adr r4, 9e128 ) │ │ │ │ + add r7, sp, #168 @ 0xa8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [sp, #128] @ 0x80 │ │ │ │ + add r0, sp, #640 @ 0x280 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [sp, #96] @ 0x60 │ │ │ │ + add r0, sp, #448 @ 0x1c0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [sp, #72] @ 0x48 │ │ │ │ + add r0, sp, #424 @ 0x1a8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [sp, #616] @ 0x268 │ │ │ │ + add r1, sp, #40 @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [sp, #1008] @ 0x3f0 │ │ │ │ + add r7, pc, #288 @ (adr r7, 9d55c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, r6, #7 │ │ │ │ + cmp r1, #250 @ 0xfa │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r2, r2, #7 │ │ │ │ + cmp r1, #214 @ 0xd6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r3, pc, #576 @ (adr r3, 9e0c0 ) │ │ │ │ + add r6, sp, #32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, r5, #6 │ │ │ │ + cmp r1, #172 @ 0xac │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r3, pc, #416 @ (adr r3, 9e028 ) │ │ │ │ + add r5, sp, #896 @ 0x380 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 9db5c │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - subs r4, r2, #5 │ │ │ │ + eor.w r0, ip, #94 @ 0x5e │ │ │ │ + cmp r1, #88 @ 0x58 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r3, pc, #80 @ (adr r3, 9dee4 ) │ │ │ │ + add r5, sp, #560 @ 0x230 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 9dac0 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ + bics.w r0, r8, #94 @ 0x5e │ │ │ │ │ │ │ │ -0009de98 : │ │ │ │ +0009d460 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ + vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ - sub sp, #92 @ 0x5c │ │ │ │ + str.w r0, [ip, #3792] @ 0xed0 │ │ │ │ mov r4, r0 │ │ │ │ - mov ip, r3 │ │ │ │ - ldr r3, [pc, #368] @ (9e024 ) │ │ │ │ - mov r6, r1 │ │ │ │ - str r0, [sp, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #364] @ (9e028 ) │ │ │ │ - ldr r5, [sp, #152] @ 0x98 │ │ │ │ + ldr.w r0, [pc, #2408] @ 9dde0 │ │ │ │ + mov r7, r1 │ │ │ │ + ldr.w r1, [pc, #2404] @ 9dde4 │ │ │ │ add r0, pc │ │ │ │ - ldr r7, [sp, #144] @ 0x90 │ │ │ │ - ldr r3, [r0, r3] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - mov.w r3, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - str r1, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r1, [ip] │ │ │ │ - str r3, [r5, #0] │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - cmp r0, #0 │ │ │ │ - blt.w 9e00a │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 9dfd6 │ │ │ │ - cmp r0, #1 │ │ │ │ - ldr.w r4, [ip] │ │ │ │ - mov r6, r0 │ │ │ │ - it lt │ │ │ │ - movlt r6, #1 │ │ │ │ - cmp r4, r6 │ │ │ │ - blt.w 9e012 │ │ │ │ - cmp r3, r0 │ │ │ │ + sub sp, #260 @ 0x104 │ │ │ │ + ldr.w r6, [pc, #2400] @ 9dde8 │ │ │ │ + ldr.w r8, [pc, #2400] @ 9ddec │ │ │ │ + ldr r1, [r0, r1] │ │ │ │ + add r6, pc │ │ │ │ + ldr r5, [sp, #304] @ 0x130 │ │ │ │ + add.w r9, r6, #4 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + str r1, [sp, #252] @ 0xfc │ │ │ │ + mov.w r1, #0 │ │ │ │ + str r7, [sp, #0] │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + add r8, pc │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + ldr r1, [sp, #312] @ 0x138 │ │ │ │ + strd r9, r9, [sp, #4] │ │ │ │ + cmp r2, r3 │ │ │ │ + str r7, [sp, #40] @ 0x28 │ │ │ │ + mov r7, r2 │ │ │ │ it ge │ │ │ │ - movge r3, r0 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n 9dfea │ │ │ │ - adds r3, r1, #1 │ │ │ │ - sub.w r5, r2, #8 │ │ │ │ - mov r8, r1 │ │ │ │ - movs r4, #1 │ │ │ │ - mov.w fp, r3, lsl #3 │ │ │ │ - ldr r3, [pc, #280] @ (9e02c ) │ │ │ │ - vldr s18, [pc, #264] @ 9e020 │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #28] │ │ │ │ - sub.w r3, r2, fp │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - add.w r9, r3, r1, lsl #4 │ │ │ │ - ldr r3, [pc, #264] @ (9e030 ) │ │ │ │ - add.w r9, r9, #8 │ │ │ │ - str r1, [sp, #48] @ 0x30 │ │ │ │ - add r3, pc │ │ │ │ - str.w ip, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - add r3, sp, #68 @ 0x44 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - b.n 9df52 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - add r5, fp │ │ │ │ - adds r7, #8 │ │ │ │ - add r9, fp │ │ │ │ - add r8, r3 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - cmp r6, r3 │ │ │ │ - bgt.n 9dfea │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - mov r4, r6 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ + movge r7, r3 │ │ │ │ + str r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [sp, #184] @ 0xb8 │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r7, [r5, #0] │ │ │ │ + mov r2, r8 │ │ │ │ + str r7, [sp, #116] @ 0x74 │ │ │ │ + ldr r7, [r1, #0] │ │ │ │ + ldr r0, [sp, #340] @ 0x154 │ │ │ │ + str r7, [sp, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #308] @ 0x134 │ │ │ │ + str r1, [sp, #76] @ 0x4c │ │ │ │ + str r7, [sp, #128] @ 0x80 │ │ │ │ + ldr.w r1, [pc, #2332] @ 9ddf0 │ │ │ │ + ldr r7, [sp, #316] @ 0x13c │ │ │ │ + str r7, [sp, #144] @ 0x90 │ │ │ │ + add r1, pc │ │ │ │ + ldr r7, [sp, #320] @ 0x140 │ │ │ │ + ldrd sl, fp, [sp, #324] @ 0x144 │ │ │ │ + str r3, [r0, #0] │ │ │ │ + str r0, [sp, #52] @ 0x34 │ │ │ │ + mov r3, r4 │ │ │ │ + mov r0, r6 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + str r7, [sp, #152] @ 0x98 │ │ │ │ + ldr r7, [sp, #332] @ 0x14c │ │ │ │ + ldr r5, [sp, #336] @ 0x150 │ │ │ │ + str r5, [sp, #72] @ 0x48 │ │ │ │ + str r7, [sp, #140] @ 0x8c │ │ │ │ + blx 5fe70 │ │ │ │ + ldr.w r1, [pc, #2296] @ 9ddf4 │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + mov r2, r8 │ │ │ │ + add r1, pc │ │ │ │ + mov r0, r6 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r4 │ │ │ │ + strd r9, r9, [sp, #4] │ │ │ │ + blx 5fe70 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ - adds r6, r4, #1 │ │ │ │ - cmp r6, r0 │ │ │ │ - ite le │ │ │ │ - addle.w r2, r8, r6 │ │ │ │ - addgt.w r2, r8, r0 │ │ │ │ - add.w sl, r5, #8 │ │ │ │ - subs r0, r0, r4 │ │ │ │ - mov r1, sl │ │ │ │ - add.w r2, r3, r2, lsl #3 │ │ │ │ - adds r0, #1 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ + ldr.w r1, [pc, #2272] @ 9ddf8 │ │ │ │ + mov r2, r8 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r4 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ - blx 668cc │ │ │ │ + mov r0, r6 │ │ │ │ + str.w r9, [sp, #8] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + str r1, [sp, #4] │ │ │ │ + mov r3, r0 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + mov r2, r8 │ │ │ │ + str r1, [sp, #0] │ │ │ │ + mov r0, r6 │ │ │ │ + ldr.w r1, [pc, #2232] @ 9ddfc │ │ │ │ + mov r6, r3 │ │ │ │ + str.w r9, [sp, #8] │ │ │ │ + mov r3, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + cmp r5, r3 │ │ │ │ + ldr r1, [sp, #184] @ 0xb8 │ │ │ │ + it lt │ │ │ │ + movlt r5, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ + cmp r5, r6 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + it lt │ │ │ │ + movlt r5, r6 │ │ │ │ + lsls r6, r1, #1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - cmp r3, r4 │ │ │ │ - ble.n 9df3c │ │ │ │ - subs r3, r3, r4 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - mov r1, r7 │ │ │ │ - vldr s17, [r5, #8] │ │ │ │ - vldr s16, [r5, #12] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - vstr s18, [r5, #12] │ │ │ │ - subs r3, r3, r4 │ │ │ │ - add r4, sp, #76 @ 0x4c │ │ │ │ - adds r3, #1 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - blx 62524 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - mov r3, sl │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - strd r9, r2, [sp, #8] │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add r2, sp, #72 @ 0x48 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - blx 5b480 │ │ │ │ - vstr s17, [r5, #8] │ │ │ │ - vstr s16, [r5, #12] │ │ │ │ - b.n 9df3c │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #84] @ (9e034 ) │ │ │ │ - add r1, sp, #64 @ 0x40 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #76] @ (9e038 ) │ │ │ │ - ldr r3, [pc, #52] @ (9e024 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 9e01a │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #92 @ 0x5c │ │ │ │ - vpop {d8-d9} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 9dfdc │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 9dfdc │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - strh r4, [r2, #18] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - b.n 9d938 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - add r1, pc, #40 @ (adr r1, 9e05c ) │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - strh r2, [r4, #8] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - │ │ │ │ -0009e03c : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ - mov r6, r0 │ │ │ │ - ldr.w r0, [pc, #1264] @ 9e540 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr.w r3, [pc, #1260] @ 9e544 │ │ │ │ - add r0, pc │ │ │ │ - sub sp, #148 @ 0x94 │ │ │ │ - ldr r3, [r0, r3] │ │ │ │ - ldr.w r9, [sp, #196] @ 0xc4 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #140] @ 0x8c │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - strd r2, r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - movs r3, #0 │ │ │ │ - str.w r3, [r9] │ │ │ │ - ldrd r3, sl, [sp, #188] @ 0xbc │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r4, [r6, #0] │ │ │ │ - ldr.w fp, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - blt.n 9e16e │ │ │ │ - ldr r3, [r1, #0] │ │ │ │ - mov r7, r1 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ + cmp r0, r5 │ │ │ │ + it lt │ │ │ │ + movlt r0, r5 │ │ │ │ + movs r5, #0 │ │ │ │ + str.w r5, [fp, #4] │ │ │ │ + add.w r5, r1, r3, lsl #1 │ │ │ │ + mla ip, r3, r0, r0 │ │ │ │ + mla r0, r0, r2, r6 │ │ │ │ + add r5, ip │ │ │ │ + str r0, [sp, #180] @ 0xb4 │ │ │ │ + cmp r5, r0 │ │ │ │ + it lt │ │ │ │ + movlt r5, r0 │ │ │ │ + ldr r0, [r7, #0] │ │ │ │ + cmp r5, #1 │ │ │ │ + it lt │ │ │ │ + movlt r5, #1 │ │ │ │ + vmov s15, r5 │ │ │ │ + ldr r5, [r4, #0] │ │ │ │ + vcvt.f32.s32 s16, s15 │ │ │ │ + cmp r5, #0 │ │ │ │ + vstr s16, [fp] │ │ │ │ + blt.n 9d65c │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 9e0e6 │ │ │ │ - cmp r4, #1 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - mov r3, r4 │ │ │ │ + blt.n 9d61e │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.w 9db38 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + cmp r5, #1 │ │ │ │ + mov r8, r5 │ │ │ │ it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - blt.n 9e176 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - cmp r4, r3 │ │ │ │ - it ge │ │ │ │ - movge r4, r3 │ │ │ │ - mov r3, fp │ │ │ │ - cmp r4, #0 │ │ │ │ - bne.n 9e17e │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r1, #4] │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - vstr s15, [r1] │ │ │ │ - cmp r2, #1 │ │ │ │ + movlt.w r8, #1 │ │ │ │ + ldr r7, [r7, #0] │ │ │ │ + cmp r7, r8 │ │ │ │ + blt.n 9d664 │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + cmp r8, r3 │ │ │ │ + str.w r8, [sp, #176] @ 0xb0 │ │ │ │ it lt │ │ │ │ - movlt r2, #1 │ │ │ │ + movlt r8, r3 │ │ │ │ + ldr r7, [r7, #0] │ │ │ │ + cmp r7, r8 │ │ │ │ + blt.w 9dcae │ │ │ │ + add.w ip, r1, r2 │ │ │ │ + add.w lr, r3, #1 │ │ │ │ + cmp r6, ip │ │ │ │ + str.w ip, [sp, #180] @ 0xb4 │ │ │ │ + it lt │ │ │ │ + movlt r6, ip │ │ │ │ + cmp r6, lr │ │ │ │ + ite ge │ │ │ │ + addge r1, r1, r6 │ │ │ │ + addlt r1, lr │ │ │ │ + cmp r0, r1 │ │ │ │ + blt.w 9dcb6 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + str r1, [sp, #148] @ 0x94 │ │ │ │ + cmp r1, #0 │ │ │ │ + bne.w 9ddd6 │ │ │ │ + adds r0, #1 │ │ │ │ + beq.n 9d636 │ │ │ │ + cmp r3, r5 │ │ │ │ + it ge │ │ │ │ + movge r3, r5 │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ cmp r2, r3 │ │ │ │ - ble.n 9e120 │ │ │ │ - cmp.w fp, #4294967295 @ 0xffffffff │ │ │ │ - ittt ne │ │ │ │ - mvnne.w r2, #6 │ │ │ │ - movne r3, #7 │ │ │ │ - strne.w r2, [r9] │ │ │ │ - bne.n 9e0f0 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - cbz r3, 9e0fe │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 9e0f0 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + cbnz r2, 9d66c │ │ │ │ + str.w r2, [sl] │ │ │ │ + b.n 9d636 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - str.w r2, [r9] │ │ │ │ - ldr.w r0, [pc, #1108] @ 9e548 │ │ │ │ - add r1, sp, #108 @ 0x6c │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + str r2, [r1, #0] │ │ │ │ + ldr.w r0, [pc, #2004] @ 9de00 │ │ │ │ + add r1, sp, #176 @ 0xb0 │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1100] @ 9e54c │ │ │ │ - ldr.w r3, [pc, #1088] @ 9e544 │ │ │ │ + ldr.w r2, [pc, #1996] @ 9de04 │ │ │ │ + ldr.w r3, [pc, #1960] @ 9dde4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ + ldr r3, [sp, #252] @ 0xfc │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 9e53c │ │ │ │ + bne.w 9ddda │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #148 @ 0x94 │ │ │ │ + add sp, #260 @ 0x104 │ │ │ │ + vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 9e0e2 │ │ │ │ - cmp.w fp, #4294967295 @ 0xffffffff │ │ │ │ - beq.n 9e0fe │ │ │ │ - cmp r4, #0 │ │ │ │ - beq.n 9e0fe │ │ │ │ - cmp.w r8, #1 │ │ │ │ - ite le │ │ │ │ - movle r2, #0 │ │ │ │ - movgt r2, #1 │ │ │ │ - cmp r8, r4 │ │ │ │ - it ge │ │ │ │ - movge r2, #0 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.n 9e1cc │ │ │ │ - ldr.w sl, [sp, #60] @ 0x3c │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - it gt │ │ │ │ - cmpgt.w sl, #0 │ │ │ │ - strd r2, sl, [sp, #124] @ 0x7c │ │ │ │ - bgt.n 9e1b2 │ │ │ │ - vldr s15, [sp, #60] @ 0x3c │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - vstr s15, [r2] │ │ │ │ - b.n 9e0fe │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 9e0ec │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 9e0ec │ │ │ │ - ldr r0, [pc, #976] @ (9e550 ) │ │ │ │ - ldr r2, [pc, #976] @ (9e554 ) │ │ │ │ - ldr r1, [pc, #980] @ (9e558 ) │ │ │ │ + b.n 9d624 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 9d624 │ │ │ │ + ldr.w r0, [pc, #1944] @ 9de08 │ │ │ │ add r0, pc │ │ │ │ - adds r3, r0, #4 │ │ │ │ - add r2, pc │ │ │ │ - strd r3, r3, [sp, #4] │ │ │ │ - add r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - mov r8, r0 │ │ │ │ - mov r2, r3 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - mul.w r2, r0, r2 │ │ │ │ - vmov s15, r2 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 9e0b4 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - add r1, sp, #128 @ 0x80 │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - add r0, sp, #132 @ 0x84 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - str r0, [sp, #8] │ │ │ │ - add r0, sp, #124 @ 0x7c │ │ │ │ - blx 5ac58 │ │ │ │ - b.n 9e15a │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - ldr.w fp, [pc, #908] @ 9e55c │ │ │ │ - ldr r3, [pc, #908] @ (9e560 ) │ │ │ │ - ldr r2, [pc, #908] @ (9e564 ) │ │ │ │ - add fp, pc │ │ │ │ - add r3, pc │ │ │ │ - add.w r9, fp, #4 │ │ │ │ - add r2, pc │ │ │ │ - mov r1, r3 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - add.w r0, fp, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - strd r9, r9, [sp, #4] │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - cmp r0, r3 │ │ │ │ - it lt │ │ │ │ - movlt r0, r3 │ │ │ │ - str r0, [sp, #64] @ 0x40 │ │ │ │ - cmp r4, r0 │ │ │ │ - ble.w 9e3ba │ │ │ │ - ldr.w r0, [sl] │ │ │ │ - ldr.w sl, [r7] │ │ │ │ - str.w sl, [sp, #136] @ 0x88 │ │ │ │ - mul.w r3, r8, sl │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - cmp r0, r3 │ │ │ │ - blt.w 9e3c0 │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s17, s0 │ │ │ │ + ldr.w r0, [pc, #1936] @ 9de0c │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + vdiv.f32 s15, s17, s0 │ │ │ │ + add r3, sp, #216 @ 0xd8 │ │ │ │ + add r1, sp, #204 @ 0xcc │ │ │ │ + mov r0, r3 │ │ │ │ + str r1, [sp, #164] @ 0xa4 │ │ │ │ + str r3, [sp, #168] @ 0xa8 │ │ │ │ + vdiv.f32 s14, s13, s15 │ │ │ │ + vstr s15, [sp, #216] @ 0xd8 │ │ │ │ + vstr s14, [sp, #204] @ 0xcc │ │ │ │ + blx 639fc │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + mov r1, r4 │ │ │ │ + ldr.w r0, [pc, #1892] @ 9de10 │ │ │ │ + str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - mov r1, r8 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - sub.w fp, r4, r3 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - add.w fp, fp, #4294967295 @ 0xffffffff │ │ │ │ - adds r3, #1 │ │ │ │ - mov r0, fp │ │ │ │ - sub.w r3, r2, r3, lsl #3 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - bl 676b6c │ │ │ │ - sub.w r1, fp, r1 │ │ │ │ - add.w r3, r1, r8 │ │ │ │ - ldr r0, [r6, #0] │ │ │ │ - cmp r3, r4 │ │ │ │ - ite le │ │ │ │ - suble.w ip, r4, r3 │ │ │ │ - subgt.w ip, r4, r4 │ │ │ │ - add r1, ip │ │ │ │ - add.w r3, ip, #1 │ │ │ │ - add.w r9, r1, #1 │ │ │ │ - subs r0, r0, r4 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - sub.w r3, sl, r4 │ │ │ │ - add r3, r9 │ │ │ │ - add r0, r9 │ │ │ │ - cmp.w r8, #0 │ │ │ │ - ble.w 9e3fc │ │ │ │ - cmp ip, r1 │ │ │ │ - bgt.n 9e2fa │ │ │ │ - ldr r2, [pc, #752] @ (9e568 ) │ │ │ │ - sub.w fp, r4, r1 │ │ │ │ - mov sl, r6 │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #92] @ 0x5c │ │ │ │ - ldr r2, [pc, #744] @ (9e56c ) │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ - ldr r2, [pc, #744] @ (9e570 ) │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #100] @ 0x64 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - add.w r2, r2, r4, lsl #3 │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ - add r2, sp, #120 @ 0x78 │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ - add r2, sp, #112 @ 0x70 │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - add r2, sp, #132 @ 0x84 │ │ │ │ - str r2, [sp, #84] @ 0x54 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - cmp fp, r8 │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - mul.w r2, r3, r2 │ │ │ │ - mov r3, fp │ │ │ │ - it ge │ │ │ │ - movge r3, r8 │ │ │ │ - ldr r6, [sp, #52] @ 0x34 │ │ │ │ - add r0, r3 │ │ │ │ - adds r2, #1 │ │ │ │ - subs r0, #1 │ │ │ │ - str r0, [sp, #112] @ 0x70 │ │ │ │ - ldr r0, [sp, #88] @ 0x58 │ │ │ │ - add.w r2, r1, r2, lsl #3 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + blx 5792c │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vstr s0, [sp, #188] @ 0xbc │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.w 9db40 │ │ │ │ + vldr s15, [sp, #216] @ 0xd8 │ │ │ │ + vcmpe.f32 s0, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w 9dc24 │ │ │ │ + vldr s15, [sp, #204] @ 0xcc │ │ │ │ + vcmpe.f32 s0, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.w 9db9c │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [sp, #160] @ 0xa0 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + mov r1, r4 │ │ │ │ + ldr.w r0, [pc, #1820] @ 9de14 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + blx 5792c │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vstr s0, [sp, #192] @ 0xc0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.n 9d728 │ │ │ │ + vldr s15, [sp, #216] @ 0xd8 │ │ │ │ + vcmpe.f32 s0, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w 9dc82 │ │ │ │ + vldr s15, [sp, #204] @ 0xcc │ │ │ │ + vcmpe.f32 s0, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.w 9dbc8 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r2, [sp, #140] @ 0x8c │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + str.w fp, [sp, #4] │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + ldr r5, [sp, #56] @ 0x38 │ │ │ │ + subs r2, r2, r3 │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + mov.w r8, r5, lsl #1 │ │ │ │ + str r2, [sp, #176] @ 0xb0 │ │ │ │ + adds r5, #1 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + add.w r9, r3, #1 │ │ │ │ + add.w r8, r8, #1 │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + mov r6, r5 │ │ │ │ + str r3, [sp, #156] @ 0x9c │ │ │ │ + sub.w r9, r2, r9, lsl #3 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + lsls r6, r6, #3 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r5, [sp, #120] @ 0x78 │ │ │ │ + blx 62858 │ │ │ │ + sub.w r5, fp, #8 │ │ │ │ + mov.w r2, r8, lsl #3 │ │ │ │ + adds r1, r5, r2 │ │ │ │ + adds r0, r5, r6 │ │ │ │ + mov r7, r1 │ │ │ │ + movs r3, #0 │ │ │ │ + str r1, [sp, #72] @ 0x48 │ │ │ │ + mov.w r1, #1065353216 @ 0x3f800000 │ │ │ │ + str r3, [r0, #4] │ │ │ │ + str r1, [r0, #0] │ │ │ │ + str r1, [r7, #0] │ │ │ │ + str r3, [r7, #4] │ │ │ │ + ldr r7, [sp, #60] @ 0x3c │ │ │ │ + str r0, [sp, #68] @ 0x44 │ │ │ │ + mov r0, r7 │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + str.w r8, [sp, #176] @ 0xb0 │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + mov r0, r7 │ │ │ │ + vstr s0, [sp, #200] @ 0xc8 │ │ │ │ + vstr s0, [sp, #196] @ 0xc4 │ │ │ │ + blx 65ce8 │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.w 9dc50 │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + movs r0, #1 │ │ │ │ + str.w r0, [sl] │ │ │ │ + cmp r3, r0 │ │ │ │ + ble.w 9ddc4 │ │ │ │ + sub.w r1, r6, #8 │ │ │ │ + sub.w r3, r2, #8 │ │ │ │ + mov r6, r0 │ │ │ │ + ldr.w r0, [pc, #1576] @ 9de18 │ │ │ │ + add r3, fp │ │ │ │ + add.w r2, fp, r1 │ │ │ │ + str.w fp, [sp, #124] @ 0x7c │ │ │ │ + mov fp, sl │ │ │ │ + ldr.w sl, [sp, #152] @ 0x98 │ │ │ │ + add r0, pc │ │ │ │ + str r4, [sp, #172] @ 0xac │ │ │ │ + mov r4, r6 │ │ │ │ + ldr r7, [sp, #116] @ 0x74 │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + add r3, sp, #196 @ 0xc4 │ │ │ │ + str r2, [sp, #136] @ 0x88 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + add r3, sp, #220 @ 0xdc │ │ │ │ + str r0, [sp, #116] @ 0x74 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + add r3, sp, #236 @ 0xec │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + add r3, sp, #208 @ 0xd0 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + add r3, sp, #200 @ 0xc8 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + add r3, sp, #228 @ 0xe4 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + add r3, sp, #244 @ 0xf4 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + add r3, sp, #212 @ 0xd4 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + add.w r3, r0, #8 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + mov r1, fp │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mla r3, r4, r7, r7 │ │ │ │ + adds r4, #1 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + add r4, r3 │ │ │ │ + adds r3, #1 │ │ │ │ + ldr r0, [sp, #80] @ 0x50 │ │ │ │ + add.w r6, r9, r3, lsl #3 │ │ │ │ + add.w r4, r9, r4, lsl #3 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + strd r6, r4, [sp] │ │ │ │ + blx 60318 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + mov r1, fp │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r0, [sp, #116] @ 0x74 │ │ │ │ + strd r6, r4, [sp] │ │ │ │ + blx 60318 │ │ │ │ + vldr s14, [sp, #212] @ 0xd4 │ │ │ │ + vldr s15, [sl] │ │ │ │ + vldr s13, [sp, #208] @ 0xd0 │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ + vcmpe.f32 s15, s13 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bhi.w 9db8c │ │ │ │ + ldr.w r0, [fp] │ │ │ │ + str r0, [sp, #176] @ 0xb0 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.n 9d910 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + vldr s8, [sp, #236] @ 0xec │ │ │ │ + adds r4, r0, r3 │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + vldr s9, [sp, #240] @ 0xf0 │ │ │ │ + vldr s10, [sp, #244] @ 0xf4 │ │ │ │ + add.w r4, r3, r4, lsl #3 │ │ │ │ + vldr s11, [sp, #248] @ 0xf8 │ │ │ │ + ldrd r2, r3, [sp, #132] @ 0x84 │ │ │ │ + adds r3, #8 │ │ │ │ + vldr s12, [r3, #-4] │ │ │ │ + adds r2, #8 │ │ │ │ + vldr s7, [r3, #-8] │ │ │ │ + vmul.f32 s15, s9, s12 │ │ │ │ + vmul.f32 s6, s7, s9 │ │ │ │ + vmla.f32 s6, s8, s12 │ │ │ │ + vnmls.f32 s15, s8, s7 │ │ │ │ + vstr s6, [r3, #-4] │ │ │ │ + vstr s15, [r3, #-8] │ │ │ │ + cmp r4, r3 │ │ │ │ + vldr s12, [r2, #-4] │ │ │ │ + vldr s7, [r2, #-8] │ │ │ │ + vmul.f32 s15, s11, s12 │ │ │ │ + vmul.f32 s6, s7, s11 │ │ │ │ + vmla.f32 s6, s10, s12 │ │ │ │ + vnmls.f32 s15, s10, s7 │ │ │ │ + vstr s6, [r2, #-4] │ │ │ │ + vstr s15, [r2, #-8] │ │ │ │ + bne.n 9d8c2 │ │ │ │ + subs r3, r0, #1 │ │ │ │ + add r3, r8 │ │ │ │ + str r3, [sp, #180] @ 0xb4 │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ + add.w r3, r0, r8 │ │ │ │ + adds r4, r0, #1 │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ + adds r2, r0, r2 │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ + ldr r0, [sp, #220] @ 0xdc │ │ │ │ + add.w r2, r5, r2, lsl #3 │ │ │ │ + vstr s13, [sp, #196] @ 0xc4 │ │ │ │ + vstr s14, [sp, #200] @ 0xc8 │ │ │ │ + str r0, [r2, #0] │ │ │ │ + ldr r0, [sp, #224] @ 0xe0 │ │ │ │ + str r0, [r2, #4] │ │ │ │ + ldr r2, [sp, #228] @ 0xe4 │ │ │ │ + str r2, [r3, #0] │ │ │ │ + ldr r2, [sp, #232] @ 0xe8 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + str.w r4, [fp] │ │ │ │ + cmp r3, r4 │ │ │ │ + bgt.w 9d834 │ │ │ │ + mov r6, r4 │ │ │ │ + mov sl, fp │ │ │ │ + ldr r4, [sp, #172] @ 0xac │ │ │ │ + ldr.w fp, [sp, #124] @ 0x7c │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r2, r6 │ │ │ │ + bgt.w 9dbf4 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + mov r2, r4 │ │ │ │ + str r1, [sp, #32] │ │ │ │ + ldr r1, [sp, #156] @ 0x9c │ │ │ │ + ldr r7, [sp, #128] @ 0x80 │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ + ldr r4, [sp, #60] @ 0x3c │ │ │ │ + ldr r6, [sp, #140] @ 0x8c │ │ │ │ + str r1, [sp, #28] │ │ │ │ + ldr r1, [sp, #76] @ 0x4c │ │ │ │ + str r0, [sp, #8] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + str r1, [sp, #20] │ │ │ │ + strd fp, r7, [sp, #12] │ │ │ │ + ldr.w r9, [sp, #44] @ 0x2c │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + ldr.w r6, [pc, #1176] @ 9de1c │ │ │ │ + sub.w r1, r1, r3, lsl #1 │ │ │ │ + add.w r3, fp, r3, lsl #4 │ │ │ │ + str r1, [sp, #176] @ 0xb0 │ │ │ │ + add r6, pc │ │ │ │ + str r3, [sp, #24] │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr.w r1, [pc, #1160] @ 9de20 │ │ │ │ + adds r4, r3, #1 │ │ │ │ + add r3, sp, #184 @ 0xb8 │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r9 │ │ │ │ + lsls r4, r4, #3 │ │ │ │ + blx 5c50c │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r1, [sp, #76] @ 0x4c │ │ │ │ + sub.w r8, r7, r4 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ + ldr.w r3, [pc, #1124] @ 9de24 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + add r3, pc │ │ │ │ + strd r7, r1, [sp, #20] │ │ │ │ + adds r3, #12 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr.w r2, [pc, #1108] @ 9de28 │ │ │ │ + ldr.w r3, [pc, #1108] @ 9de2c │ │ │ │ + ldr.w r1, [pc, #1108] @ 9de30 │ │ │ │ + add r2, pc │ │ │ │ + add r3, pc │ │ │ │ + strd sl, r9, [sp] │ │ │ │ + add r1, pc │ │ │ │ + blx 5e348 │ │ │ │ + ldr.w r0, [r9] │ │ │ │ + str r0, [sp, #176] @ 0xb0 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.w 9ddb4 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + ldr.w ip, [sl] │ │ │ │ + ldr r6, [r7, #0] │ │ │ │ + mov r3, r6 │ │ │ │ + cmp r6, ip │ │ │ │ + ble.n 9da98 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + sub.w lr, ip, r6 │ │ │ │ + subs r4, #8 │ │ │ │ + adds r0, #1 │ │ │ │ + adds r2, r3, r6 │ │ │ │ + mov.w lr, lr, lsl #3 │ │ │ │ + movs r1, #1 │ │ │ │ + mov.w r9, #0 │ │ │ │ + add.w r2, r8, r2, lsl #3 │ │ │ │ + add.w r3, lr, r2 │ │ │ │ + str.w r9, [r3, #8] │ │ │ │ + adds r3, #8 │ │ │ │ + str.w r9, [r3, #4] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne.n 9da22 │ │ │ │ + adds r1, #1 │ │ │ │ + add r2, r4 │ │ │ │ + cmp r1, r0 │ │ │ │ + bne.n 9da1e │ │ │ │ + str r7, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #156] @ 0x9c │ │ │ │ + sub.w r6, r6, ip │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + ldr r4, [sp, #44] @ 0x2c │ │ │ │ + str r6, [sp, #176] @ 0xb0 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + ldr r6, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [pc, #976] @ (9de34 ) │ │ │ │ + sub.w r2, r2, r3, lsl #1 │ │ │ │ + ldr r0, [pc, #972] @ (9de38 ) │ │ │ │ + str r2, [sp, #180] @ 0xb4 │ │ │ │ + adds r2, r3, #1 │ │ │ │ + add r1, pc │ │ │ │ + add.w r3, fp, r3, lsl #4 │ │ │ │ + add.w r2, r5, r2, lsl #3 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + str r2, [sp, #16] │ │ │ │ + add r3, sp, #180 @ 0xb4 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #32] │ │ │ │ + mov r2, r6 │ │ │ │ + mov r3, r4 │ │ │ │ + str.w sl, [sp] │ │ │ │ + blx 5ebe4 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n 9db10 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + ldr.w r9, [pc, #928] @ 9de3c │ │ │ │ + add.w r2, r8, #8 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + movs r4, #1 │ │ │ │ + add r9, pc │ │ │ │ + str.w sl, [sp, #68] @ 0x44 │ │ │ │ + mov r2, r9 │ │ │ │ + ldr r6, [sp, #48] @ 0x30 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ + mov r8, r2 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [sp, #180] @ 0xb4 │ │ │ │ + ble.n 9db06 │ │ │ │ + add.w lr, sl, r3, lsl #2 │ │ │ │ + lsls r3, r6, #3 │ │ │ │ + mov ip, sl │ │ │ │ + add.w r0, r9, r3 │ │ │ │ + ldr.w r2, [ip], #4 │ │ │ │ + adds r0, #8 │ │ │ │ + ldr r1, [r0, #0] │ │ │ │ + cmp lr, ip │ │ │ │ + add.w r2, r5, r2, lsl #3 │ │ │ │ + str r1, [r2, #0] │ │ │ │ + ldr r1, [r0, #4] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + bne.n 9daca │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + mov r1, fp │ │ │ │ + mov r0, r7 │ │ │ │ + str.w r8, [sp] │ │ │ │ + add r3, r2 │ │ │ │ + mov r2, r8 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + adds r4, #1 │ │ │ │ + add r6, r3 │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ + cmp r3, r4 │ │ │ │ + blt.n 9db0a │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + str r3, [sp, #180] @ 0xb4 │ │ │ │ + cmp r3, #0 │ │ │ │ + bgt.n 9dabe │ │ │ │ + lsls r3, r6, #3 │ │ │ │ + b.n 9dae0 │ │ │ │ + ldr.w sl, [sp, #68] @ 0x44 │ │ │ │ + str r7, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.w 9dcf2 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq.w 9dd3e │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.w 9dcc8 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq.w 9dd8a │ │ │ │ + movs r3, #0 │ │ │ │ + vstr s16, [fp] │ │ │ │ + str.w r3, [fp, #4] │ │ │ │ + b.n 9d636 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 9d624 │ │ │ │ + vldr s15, [sp, #204] @ 0xcc │ │ │ │ + vcmpe.f32 s0, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.n 9db9c │ │ │ │ + vcmp.f32 s0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.w 9d6ee │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + ldr r0, [pc, #728] @ (9de40 ) │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + add r0, pc │ │ │ │ + cmp r1, r3 │ │ │ │ + it lt │ │ │ │ + movlt r1, r3 │ │ │ │ + ldr r3, [pc, #716] @ (9de44 ) │ │ │ │ + str r1, [sp, #176] @ 0xb0 │ │ │ │ + add r1, sp, #176 @ 0xb0 │ │ │ │ + add r3, pc │ │ │ │ + adds r3, #4 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 60918 │ │ │ │ + movs r3, #0 │ │ │ │ + str.w r3, [sl] │ │ │ │ + b.n 9db2c │ │ │ │ + mov sl, fp │ │ │ │ + ldr r4, [sp, #172] @ 0xac │ │ │ │ + ldr.w fp, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + ldr.w r6, [sl] │ │ │ │ + b.n 9d952 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r2, [pc, #672] @ (9de48 ) │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + mov r1, r2 │ │ │ │ + ldr r0, [pc, #664] @ (9de4c ) │ │ │ │ + strd r4, r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r3, sp, #188 @ 0xbc │ │ │ │ + blx 57dfc │ │ │ │ + movs r3, #2 │ │ │ │ + str r3, [sp, #160] @ 0xa0 │ │ │ │ + b.n 9d6f2 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r2, [pc, #636] @ (9de50 ) │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov r1, r2 │ │ │ │ + ldr r0, [pc, #628] @ (9de54 ) │ │ │ │ + strd r4, r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r3, sp, #192 @ 0xc0 │ │ │ │ + blx 57dfc │ │ │ │ + movs r3, #2 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + b.n 9d738 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + mov r0, sl │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [sp, #156] @ 0x9c │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [sp, #140] @ 0x8c │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + sub.w r2, r2, r3, lsl #1 │ │ │ │ + str r2, [sp, #176] @ 0xb0 │ │ │ │ + adds r2, r3, #1 │ │ │ │ + add.w r3, fp, r3, lsl #4 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add.w r2, r5, r2, lsl #3 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + ldrd r2, r3, [sp, #60] @ 0x3c │ │ │ │ + blx 63e90 │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + b.n 9d95c │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r2, [pc, #552] @ (9de58 ) │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + mov r1, r2 │ │ │ │ + ldr r0, [pc, #544] @ (9de5c ) │ │ │ │ + strd r4, r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r3, sp, #188 @ 0xbc │ │ │ │ + blx 57dfc │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #160] @ 0xa0 │ │ │ │ + b.n 9d6f2 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + movs r0, #0 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #516] @ (9de60 ) │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + add r3, pc │ │ │ │ + ldr r1, [sp, #156] @ 0x9c │ │ │ │ + adds r3, #4 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + str.w r0, [sl] │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + cmp r0, r4 │ │ │ │ + it lt │ │ │ │ + movlt r0, r4 │ │ │ │ + str r0, [sp, #176] @ 0xb0 │ │ │ │ + ldr r0, [pc, #488] @ (9de64 ) │ │ │ │ + add r0, pc │ │ │ │ + blx 60918 │ │ │ │ + b.n 9db2c │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r2, [pc, #476] @ (9de68 ) │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov r1, r2 │ │ │ │ + ldr r0, [pc, #468] @ (9de6c ) │ │ │ │ + strd r4, r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r3, sp, #192 @ 0xc0 │ │ │ │ + blx 57dfc │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + b.n 9d738 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n 9d624 │ │ │ │ + adds r0, #1 │ │ │ │ + beq.w 9ddc8 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + mvn.w r2, #11 │ │ │ │ + movs r3, #12 │ │ │ │ + str r2, [r1, #0] │ │ │ │ + b.n 9d628 │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + add r2, sp, #192 @ 0xc0 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + ldr r2, [pc, #404] @ (9de70 ) │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r0, [pc, #404] @ (9de74 ) │ │ │ │ + add r2, pc │ │ │ │ + str r3, [sp, #20] │ │ │ │ + mov r1, r2 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ + blx 57dfc │ │ │ │ + b.n 9db2c │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + add r4, sp, #188 @ 0xbc │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r5, [pc, #380] @ (9de78 ) │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r5, pc │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [pc, #372] @ (9de7c ) │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #168] @ 0xa8 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, r4 │ │ │ │ + str r6, [sp, #20] │ │ │ │ + str r7, [sp, #0] │ │ │ │ + blx 57dfc │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r0, [pc, #348] @ (9de80 ) │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r3, r7 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + str r6, [sp, #20] │ │ │ │ + strd sl, sl, [sp, #4] │ │ │ │ + blx 57dfc │ │ │ │ + b.n 9db1e │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + add r4, sp, #188 @ 0xbc │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r5, [pc, #316] @ (9de84 ) │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r5, pc │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [pc, #308] @ (9de88 ) │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #164] @ 0xa4 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, r4 │ │ │ │ + str r6, [sp, #20] │ │ │ │ + str r7, [sp, #0] │ │ │ │ + blx 57dfc │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r0, [pc, #284] @ (9de8c ) │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r3, r7 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + str r6, [sp, #20] │ │ │ │ + strd sl, sl, [sp, #4] │ │ │ │ + blx 57dfc │ │ │ │ + b.n 9db1e │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + add r2, sp, #192 @ 0xc0 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + ldr r2, [pc, #244] @ (9de90 ) │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r0, [pc, #244] @ (9de94 ) │ │ │ │ + add r2, pc │ │ │ │ + str r3, [sp, #20] │ │ │ │ + mov r1, r2 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + blx 57dfc │ │ │ │ + b.n 9db2c │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr.w ip, [sl] │ │ │ │ + ldr r6, [r3, #0] │ │ │ │ + cmp ip, r6 │ │ │ │ + bge.w 9db10 │ │ │ │ + b.n 9da3a │ │ │ │ + mov r6, r0 │ │ │ │ + b.n 9d952 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 9d636 │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 9d628 │ │ │ │ + mov r3, r1 │ │ │ │ + b.n 9ddd2 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + ldrh r0, [r2, #36] @ 0x24 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + mrc 0, 7, r0, cr10, cr14, {2} │ │ │ │ + add r5, pc, #184 @ (adr r5, 9dea8 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + add r5, pc, #344 @ (adr r5, 9df4c ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + add r4, sp, #112 @ 0x70 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + add r5, pc, #112 @ (adr r5, 9de6c ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + add r3, sp, #880 @ 0x370 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + add r3, sp, #0 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r2, [r2, #22] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + add r4, pc, #224 @ (adr r4, 9deec ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + add r4, pc, #280 @ (adr r4, 9df28 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + add r1, sp, #600 @ 0x258 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + add r1, sp, #296 @ 0x128 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + @ instruction: 0xeb88005e │ │ │ │ + add r6, pc, #872 @ (adr r6, 9e188 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + add r6, pc, #136 @ (adr r6, 9deac ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strd r0, r0, [r4, #376] @ 0x178 │ │ │ │ + add r5, pc, #816 @ (adr r5, 9e15c ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + add r5, pc, #760 @ (adr r5, 9e128 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + add r5, pc, #848 @ (adr r5, 9e184 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + add r5, pc, #328 @ (adr r5, 9df80 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + add r5, pc, #936 @ (adr r5, 9e1e4 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strd r0, r0, [r4], #376 @ 0x178 │ │ │ │ + add r4, pc, #832 @ (adr r4, 9e184 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + movs r0, #254 @ 0xfe │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + movs r0, #206 @ 0xce │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r4, pc, #928 @ (adr r4, 9e1f0 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + movs r0, #162 @ 0xa2 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r4, pc, #752 @ (adr r4, 9e148 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + movs r0, #70 @ 0x46 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r4, pc, #384 @ (adr r4, 9dfe0 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + movs r0, #26 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r3, pc, #776 @ (adr r3, 9e170 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + subs r0, r5, #7 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r4, pc, #8 @ (adr r4, 9de78 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + subs r2, r3, #6 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r3, pc, #744 @ (adr r3, 9e160 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + subs r2, r7, #5 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r3, pc, #592 @ (adr r3, 9e0d0 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r0, [pc, #232] @ (9df6c ) │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + subs r6, r5, #4 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r3, pc, #288 @ (adr r3, 9dfac ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + @ instruction: 0x47ee │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + subs r0, r3, #3 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r2, pc, #992 @ (adr r2, 9e278 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + │ │ │ │ +0009de98 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ + mov r6, r0 │ │ │ │ + ldr.w r0, [pc, #1264] @ 9e39c │ │ │ │ + mov r5, r3 │ │ │ │ + ldr.w r3, [pc, #1260] @ 9e3a0 │ │ │ │ + add r0, pc │ │ │ │ + sub sp, #148 @ 0x94 │ │ │ │ + ldr r3, [r0, r3] │ │ │ │ + ldr.w r9, [sp, #196] @ 0xc4 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #140] @ 0x8c │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + strd r2, r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + movs r3, #0 │ │ │ │ + str.w r3, [r9] │ │ │ │ + ldrd r3, sl, [sp, #188] @ 0xbc │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r4, [r6, #0] │ │ │ │ + ldr.w fp, [sl] │ │ │ │ + cmp r4, #0 │ │ │ │ + blt.n 9dfca │ │ │ │ + ldr r3, [r1, #0] │ │ │ │ + mov r7, r1 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 9df42 │ │ │ │ + cmp r4, #1 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + mov r3, r4 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + blt.n 9dfd2 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + cmp r4, r3 │ │ │ │ + it ge │ │ │ │ + movge r4, r3 │ │ │ │ + mov r3, fp │ │ │ │ + cmp r4, #0 │ │ │ │ + bne.n 9dfda │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r1, #4] │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + vstr s15, [r1] │ │ │ │ + cmp r2, #1 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + ble.n 9df7c │ │ │ │ + cmp.w fp, #4294967295 @ 0xffffffff │ │ │ │ + ittt ne │ │ │ │ + mvnne.w r2, #6 │ │ │ │ + movne r3, #7 │ │ │ │ + strne.w r2, [r9] │ │ │ │ + bne.n 9df4c │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + cbz r3, 9df5a │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 9df4c │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str.w r2, [r9] │ │ │ │ + ldr.w r0, [pc, #1108] @ 9e3a4 │ │ │ │ + add r1, sp, #108 @ 0x6c │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr.w r2, [pc, #1100] @ 9e3a8 │ │ │ │ + ldr.w r3, [pc, #1088] @ 9e3a0 │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w 9e398 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #148 @ 0x94 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 9df3e │ │ │ │ + cmp.w fp, #4294967295 @ 0xffffffff │ │ │ │ + beq.n 9df5a │ │ │ │ + cmp r4, #0 │ │ │ │ + beq.n 9df5a │ │ │ │ + cmp.w r8, #1 │ │ │ │ + ite le │ │ │ │ + movle r2, #0 │ │ │ │ + movgt r2, #1 │ │ │ │ + cmp r8, r4 │ │ │ │ + it ge │ │ │ │ + movge r2, #0 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.n 9e028 │ │ │ │ + ldr.w sl, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + it gt │ │ │ │ + cmpgt.w sl, #0 │ │ │ │ + strd r2, sl, [sp, #124] @ 0x7c │ │ │ │ + bgt.n 9e00e │ │ │ │ + vldr s15, [sp, #60] @ 0x3c │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + str r3, [r2, #4] │ │ │ │ + vstr s15, [r2] │ │ │ │ + b.n 9df5a │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 9df48 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 9df48 │ │ │ │ + ldr r0, [pc, #976] @ (9e3ac ) │ │ │ │ + ldr r2, [pc, #976] @ (9e3b0 ) │ │ │ │ + ldr r1, [pc, #980] @ (9e3b4 ) │ │ │ │ + add r0, pc │ │ │ │ + adds r3, r0, #4 │ │ │ │ + add r2, pc │ │ │ │ + strd r3, r3, [sp, #4] │ │ │ │ + add r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [sp, #0] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + mov r8, r0 │ │ │ │ + mov r2, r3 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + mul.w r2, r0, r2 │ │ │ │ + vmov s15, r2 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + b.n 9df10 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + add r1, sp, #128 @ 0x80 │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + add r0, sp, #132 @ 0x84 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + str r0, [sp, #8] │ │ │ │ + add r0, sp, #124 @ 0x7c │ │ │ │ + blx 5ac58 │ │ │ │ + b.n 9dfb6 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + ldr.w fp, [pc, #908] @ 9e3b8 │ │ │ │ + ldr r3, [pc, #908] @ (9e3bc ) │ │ │ │ + ldr r2, [pc, #908] @ (9e3c0 ) │ │ │ │ + add fp, pc │ │ │ │ + add r3, pc │ │ │ │ + add.w r9, fp, #4 │ │ │ │ + add r2, pc │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + add.w r0, fp, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [sp, #0] │ │ │ │ + strd r9, r9, [sp, #4] │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + cmp r0, r3 │ │ │ │ + it lt │ │ │ │ + movlt r0, r3 │ │ │ │ + str r0, [sp, #64] @ 0x40 │ │ │ │ + cmp r4, r0 │ │ │ │ + ble.w 9e216 │ │ │ │ + ldr.w r0, [sl] │ │ │ │ + ldr.w sl, [r7] │ │ │ │ + str.w sl, [sp, #136] @ 0x88 │ │ │ │ + mul.w r3, r8, sl │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + cmp r0, r3 │ │ │ │ + blt.w 9e21c │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + mov r1, r8 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + sub.w fp, r4, r3 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + add.w fp, fp, #4294967295 @ 0xffffffff │ │ │ │ + adds r3, #1 │ │ │ │ + mov r0, fp │ │ │ │ + sub.w r3, r2, r3, lsl #3 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + bl 676ba4 │ │ │ │ + sub.w r1, fp, r1 │ │ │ │ + add.w r3, r1, r8 │ │ │ │ + ldr r0, [r6, #0] │ │ │ │ + cmp r3, r4 │ │ │ │ + ite le │ │ │ │ + suble.w ip, r4, r3 │ │ │ │ + subgt.w ip, r4, r4 │ │ │ │ + add r1, ip │ │ │ │ + add.w r3, ip, #1 │ │ │ │ + add.w r9, r1, #1 │ │ │ │ + subs r0, r0, r4 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + sub.w r3, sl, r4 │ │ │ │ + add r3, r9 │ │ │ │ + add r0, r9 │ │ │ │ + cmp.w r8, #0 │ │ │ │ + ble.w 9e258 │ │ │ │ + cmp ip, r1 │ │ │ │ + bgt.n 9e156 │ │ │ │ + ldr r2, [pc, #752] @ (9e3c4 ) │ │ │ │ + sub.w fp, r4, r1 │ │ │ │ + mov sl, r6 │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [pc, #744] @ (9e3c8 ) │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [pc, #744] @ (9e3cc ) │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #100] @ 0x64 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + add.w r2, r2, r4, lsl #3 │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + add r2, sp, #120 @ 0x78 │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + add r2, sp, #112 @ 0x70 │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + add r2, sp, #132 @ 0x84 │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + cmp fp, r8 │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + str r1, [sp, #8] │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + mul.w r2, r3, r2 │ │ │ │ + mov r3, fp │ │ │ │ + it ge │ │ │ │ + movge r3, r8 │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + add r0, r3 │ │ │ │ + adds r2, #1 │ │ │ │ + subs r0, #1 │ │ │ │ + str r0, [sp, #112] @ 0x70 │ │ │ │ + ldr r0, [sp, #88] @ 0x58 │ │ │ │ + add.w r2, r1, r2, lsl #3 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ mov r3, r5 │ │ │ │ sub.w r6, r0, fp, lsl #3 │ │ │ │ str r6, [sp, #0] │ │ │ │ ldrd r0, r1, [sp, #68] @ 0x44 │ │ │ │ blx 5ac58 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ subs r3, r3, r4 │ │ │ │ add.w r2, r3, r9 │ │ │ │ cmp r2, #1 │ │ │ │ - bgt.n 9e308 │ │ │ │ + bgt.n 9e164 │ │ │ │ ldr.w r0, [sl] │ │ │ │ sub.w r9, r9, r8 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ add fp, r8 │ │ │ │ subs r0, r0, r4 │ │ │ │ add r3, r9 │ │ │ │ add r0, r9 │ │ │ │ cmp r9, r2 │ │ │ │ - bge.n 9e2a0 │ │ │ │ + bge.n 9e0fc │ │ │ │ add.w r2, r0, r8 │ │ │ │ add r3, r8 │ │ │ │ subs r2, #1 │ │ │ │ add.w sl, r3, #4294967295 @ 0xffffffff │ │ │ │ - b.n 9e14c │ │ │ │ + b.n 9dfa8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add fp, r8 │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #12] │ │ │ │ add r6, sp, #136 @ 0x88 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ @@ -85643,15 +85465,15 @@ │ │ │ │ str r5, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr.w r2, [sl] │ │ │ │ add r3, r9 │ │ │ │ - ldr r0, [pc, #524] @ (9e574 ) │ │ │ │ + ldr r0, [pc, #524] @ (9e3d0 ) │ │ │ │ subs r2, r2, r4 │ │ │ │ add r2, r9 │ │ │ │ add r0, pc │ │ │ │ mul.w r1, r1, r3 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ sub.w r9, r9, r8 │ │ │ │ @@ -85674,20 +85496,20 @@ │ │ │ │ ldr.w r0, [sl] │ │ │ │ subs r2, r2, r4 │ │ │ │ add.w r3, r2, r9 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ subs r0, r0, r4 │ │ │ │ add r0, r9 │ │ │ │ cmp r2, r9 │ │ │ │ - ble.w 9e2a0 │ │ │ │ - b.n 9e2fa │ │ │ │ + ble.w 9e0fc │ │ │ │ + b.n 9e156 │ │ │ │ ldr.w sl, [r7] │ │ │ │ - b.n 9e14a │ │ │ │ + b.n 9dfa6 │ │ │ │ mov r1, sl │ │ │ │ - bl 6768d8 │ │ │ │ + bl 676910 │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ ldrd r2, r1, [sp, #68] @ 0x44 │ │ │ │ add.w r0, fp, #12 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov.w ip, #2 │ │ │ │ @@ -85697,27 +85519,27 @@ │ │ │ │ ldr.w sl, [r7] │ │ │ │ cmp r0, r3 │ │ │ │ it lt │ │ │ │ movlt r0, r3 │ │ │ │ cmp r8, r0 │ │ │ │ it ge │ │ │ │ cmpge r4, r8 │ │ │ │ - ble.w 9e14a │ │ │ │ - b.n 9e21e │ │ │ │ + ble.w 9dfa6 │ │ │ │ + b.n 9e07a │ │ │ │ cmp ip, r1 │ │ │ │ - blt.w 9e2fa │ │ │ │ - ldr r2, [pc, #372] @ (9e578 ) │ │ │ │ + blt.w 9e156 │ │ │ │ + ldr r2, [pc, #372] @ (9e3d4 ) │ │ │ │ sub.w fp, r4, r1 │ │ │ │ mov sl, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ - ldr r2, [pc, #364] @ (9e57c ) │ │ │ │ + ldr r2, [pc, #364] @ (9e3d8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ - ldr r2, [pc, #360] @ (9e580 ) │ │ │ │ + ldr r2, [pc, #360] @ (9e3dc ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ add.w r2, r2, r4, lsl #3 │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ add r2, sp, #120 @ 0x78 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ @@ -85748,25 +85570,25 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ ldrd r0, r1, [sp, #68] @ 0x44 │ │ │ │ blx 5ac58 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ subs r3, r3, r4 │ │ │ │ add.w r2, r9, r3 │ │ │ │ cmp r2, #1 │ │ │ │ - bgt.n 9e48a │ │ │ │ + bgt.n 9e2e6 │ │ │ │ ldr.w r0, [sl] │ │ │ │ sub.w r9, r9, r8 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ add fp, r8 │ │ │ │ subs r0, r0, r4 │ │ │ │ add r3, r9 │ │ │ │ add r0, r9 │ │ │ │ cmp r2, r9 │ │ │ │ - bge.n 9e42e │ │ │ │ - b.n 9e2fa │ │ │ │ + bge.n 9e28a │ │ │ │ + b.n 9e156 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add fp, r8 │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #12] │ │ │ │ add r6, sp, #136 @ 0x88 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ @@ -85798,15 +85620,15 @@ │ │ │ │ str r5, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr.w r2, [sl] │ │ │ │ add r3, r9 │ │ │ │ - ldr r0, [pc, #152] @ (9e584 ) │ │ │ │ + ldr r0, [pc, #152] @ (9e3e0 ) │ │ │ │ subs r2, r2, r4 │ │ │ │ add r2, r9 │ │ │ │ add r0, pc │ │ │ │ mul.w r1, r3, r1 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ sub.w r9, r9, r8 │ │ │ │ @@ -85829,622 +85651,67 @@ │ │ │ │ ldr.w r0, [sl] │ │ │ │ subs r2, r2, r4 │ │ │ │ add.w r3, r2, r9 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ subs r0, r0, r4 │ │ │ │ add r0, r9 │ │ │ │ cmp r9, r2 │ │ │ │ - ble.w 9e42e │ │ │ │ - b.n 9e2fa │ │ │ │ + ble.w 9e28a │ │ │ │ + b.n 9e156 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - strh r0, [r7, #4] │ │ │ │ + strh r4, [r3, #18] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #32 @ (adr r0, 9e56c ) │ │ │ │ + add r1, pc, #912 @ (adr r1, 9e738 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r2, [r1, #0] │ │ │ │ + strh r6, [r5, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 9e98c │ │ │ │ + b.n 9eb28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [sp, #208] @ 0xd0 │ │ │ │ + ldr r1, [sp, #944] @ 0x3b0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #456] @ 0x1c8 │ │ │ │ + add r1, pc, #312 @ (adr r1, 9e4f0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 9e8f4 │ │ │ │ + b.n 9ea90 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r7, [sp, #160] @ 0xa0 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r7, [sp, #888] @ 0x378 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r6, [sp, #208] @ 0xd0 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r6, [sp, #536] @ 0x218 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r5, [sp, #32] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r4, [sp, #816] @ 0x330 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r4, [sp, #664] @ 0x298 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r4, [sp, #992] @ 0x3e0 │ │ │ │ + add r1, pc, #16 @ (adr r1, 9e3d0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r3, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r1, [sp, #600] @ 0x258 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r3, [sp, #296] @ 0x128 │ │ │ │ + add r0, pc, #0 @ (adr r0, 9e3c8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - │ │ │ │ -0009e588 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ - sub sp, #148 @ 0x94 │ │ │ │ - mov r8, r0 │ │ │ │ - ldr.w r0, [pc, #1292] @ 9eaac │ │ │ │ - mov r5, r3 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - add r0, pc │ │ │ │ - ldr.w r3, [pc, #1288] @ 9eab0 │ │ │ │ - ldr.w fp, [sp, #204] @ 0xcc │ │ │ │ - ldr r7, [sp, #184] @ 0xb8 │ │ │ │ - ldr.w r9, [sp, #192] @ 0xc0 │ │ │ │ - ldr r3, [r0, r3] │ │ │ │ - ldr r0, [sp, #200] @ 0xc8 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #140] @ 0x8c │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - movs r3, #0 │ │ │ │ - str.w r3, [fp] │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #196] @ 0xc4 │ │ │ │ - ldr r2, [sp, #188] @ 0xbc │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - str r1, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - str r0, [sp, #76] @ 0x4c │ │ │ │ - blt.w 9e85e │ │ │ │ - ldr r3, [r1, #0] │ │ │ │ - mov r0, r3 │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 9e63e │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - cmp r2, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - it lt │ │ │ │ - movlt r5, #1 │ │ │ │ - cmp r1, r5 │ │ │ │ - blt.w 9e8d0 │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w 9e8d8 │ │ │ │ - mov r1, r4 │ │ │ │ - movs r2, #1 │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - movs r2, #0 │ │ │ │ - str.w r2, [r9, #4] │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - vstr s15, [r9] │ │ │ │ - cmp r2, r1 │ │ │ │ - ble.n 9e678 │ │ │ │ - adds r4, #1 │ │ │ │ - ittt ne │ │ │ │ - mvnne.w r2, #7 │ │ │ │ - movne r3, #8 │ │ │ │ - strne.w r2, [fp] │ │ │ │ - bne.n 9e648 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - cbz r3, 9e656 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 9e648 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str.w r2, [fp] │ │ │ │ - ldr.w r0, [pc, #1128] @ 9eab4 │ │ │ │ - add r1, sp, #108 @ 0x6c │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr.w r2, [pc, #1120] @ 9eab8 │ │ │ │ - ldr.w r3, [pc, #1108] @ 9eab0 │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 9eaa4 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #148 @ 0x94 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - str r2, [sp, #80] @ 0x50 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w 9eaa8 │ │ │ │ - adds r4, #1 │ │ │ │ - beq.n 9e656 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n 9e656 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - subs r7, #4 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - cmp r3, #0 │ │ │ │ - add.w r2, r2, #1 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - mov.w r4, r2, lsl #3 │ │ │ │ - str r4, [sp, #92] @ 0x5c │ │ │ │ - sub.w r2, r1, r4 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - ble.w 9e96a │ │ │ │ - ldr.w r2, [pc, #1036] @ 9eabc │ │ │ │ - movs r5, #1 │ │ │ │ - sub.w sl, r4, #8 │ │ │ │ - str.w r9, [sp, #84] @ 0x54 │ │ │ │ - add r2, pc │ │ │ │ - str.w fp, [sp, #88] @ 0x58 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r4, r5 │ │ │ │ - mov r9, r1 │ │ │ │ - mov fp, r2 │ │ │ │ - b.n 9e704 │ │ │ │ - cmp r4, r5 │ │ │ │ - it eq │ │ │ │ - streq r4, [r6, #0] │ │ │ │ - beq.n 9e6fa │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - mov r1, r9 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - mov r0, r8 │ │ │ │ - str.w fp, [sp] │ │ │ │ - mul.w r3, r5, r3 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - mov r2, fp │ │ │ │ - blx 58120 │ │ │ │ - ldr r0, [sp, #108] @ 0x6c │ │ │ │ - ldr.w r3, [r7, r5, lsl #2] │ │ │ │ - str r3, [r6, #0] │ │ │ │ - str.w r4, [r7, r5, lsl #2] │ │ │ │ - adds r4, #1 │ │ │ │ - adds r5, #1 │ │ │ │ - add r9, sl │ │ │ │ - cmp r4, r0 │ │ │ │ - bgt.n 9e716 │ │ │ │ - ldr.w r3, [r6, #4]! │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 9e6ca │ │ │ │ - str r4, [r6, #0] │ │ │ │ - adds r4, #1 │ │ │ │ - add r9, sl │ │ │ │ - cmp r4, r0 │ │ │ │ - ble.n 9e704 │ │ │ │ - subs r4, r5, #1 │ │ │ │ - ldrd r9, fp, [sp, #84] @ 0x54 │ │ │ │ - cmp r4, #0 │ │ │ │ - bgt.w 9e866 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - subs r3, r3, r4 │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - add r2, sp, #128 @ 0x80 │ │ │ │ - ldr r6, [pc, #908] @ (9eac0 ) │ │ │ │ - add r1, sp, #132 @ 0x84 │ │ │ │ - ldr.w fp, [pc, #908] @ 9eac4 │ │ │ │ - subs r3, r3, r4 │ │ │ │ - ldr.w sl, [pc, #908] @ 9eac8 │ │ │ │ - add r6, pc │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - add fp, pc │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - add sl, pc │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ - mov r0, r6 │ │ │ │ - subs r3, r3, r4 │ │ │ │ - str r1, [sp, #100] @ 0x64 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - adds r4, r6, #4 │ │ │ │ - mov r3, r2 │ │ │ │ - str r1, [sp, #0] │ │ │ │ - mov r2, fp │ │ │ │ - mov r1, sl │ │ │ │ - strd r4, r4, [sp, #4] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r0, [sp, #84] @ 0x54 │ │ │ │ - cmp r0, #1 │ │ │ │ - it gt │ │ │ │ - cmpgt r3, r0 │ │ │ │ - ite gt │ │ │ │ - movgt r3, #1 │ │ │ │ - movle r3, #0 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - bgt.w 9e970 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - subs r6, r0, #4 │ │ │ │ - str r2, [sp, #108] @ 0x6c │ │ │ │ - cmp r2, r5 │ │ │ │ - blt.n 9e7f4 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - add.w fp, r5, #1073741824 @ 0x40000000 │ │ │ │ - ldr r4, [sp, #52] @ 0x34 │ │ │ │ - add.w fp, fp, #4294967295 @ 0xffffffff │ │ │ │ - ldr r2, [sp, #92] @ 0x5c │ │ │ │ - add.w fp, r0, fp, lsl #2 │ │ │ │ - str.w r9, [sp, #100] @ 0x64 │ │ │ │ - mla r1, r1, r5, r5 │ │ │ │ - subs r2, #8 │ │ │ │ - mov r9, fp │ │ │ │ - ldr.w fp, [sp, #88] @ 0x58 │ │ │ │ - str r5, [sp, #68] @ 0x44 │ │ │ │ - add.w sl, r4, r1, lsl #3 │ │ │ │ - ldr r1, [pc, #792] @ (9eacc ) │ │ │ │ - mov r4, r5 │ │ │ │ - str r7, [sp, #76] @ 0x4c │ │ │ │ - add r1, pc │ │ │ │ - str.w r8, [sp, #92] @ 0x5c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, sl │ │ │ │ - mov r7, r3 │ │ │ │ - mov sl, r1 │ │ │ │ - mov r2, sl │ │ │ │ - mov r1, r8 │ │ │ │ - mov r0, fp │ │ │ │ - add r8, r5 │ │ │ │ - blx 5e904 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - adds r0, r2, r4 │ │ │ │ - adds r4, #1 │ │ │ │ - vstmia r9!, {s0} │ │ │ │ - cmp r3, r4 │ │ │ │ - add.w r0, r6, r0, lsl #2 │ │ │ │ - vstr s0, [r0] │ │ │ │ - bge.n 9e7c4 │ │ │ │ - ldr r5, [sp, #68] @ 0x44 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - ldr.w r8, [sp, #92] @ 0x5c │ │ │ │ - ldr.w r9, [sp, #100] @ 0x64 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - ldr r0, [sp, #60] @ 0x3c │ │ │ │ - cmp r1, r0 │ │ │ │ - ite ge │ │ │ │ - movge r3, #0 │ │ │ │ - andlt.w r3, r3, #1 │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - sub.w sl, r1, #8 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 9ea02 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - cmp r5, r3 │ │ │ │ - bgt.n 9e8bc │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - add.w r1, sl, r5, lsl #3 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r0, r8 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - str.w r9, [sp, #20] │ │ │ │ - mul.w r3, r5, r3 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r3, r1, r3, lsl #3 │ │ │ │ - adds r1, r2, r5 │ │ │ │ - subs r2, r2, r5 │ │ │ │ - adds r2, #1 │ │ │ │ - str r2, [sp, #108] @ 0x6c │ │ │ │ - lsls r2, r5, #2 │ │ │ │ - add.w r1, r6, r1, lsl #2 │ │ │ │ - add r6, r2 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - add r2, r7 │ │ │ │ - add r1, sp, #108 @ 0x6c │ │ │ │ - str r2, [sp, #4] │ │ │ │ - add r2, sp, #112 @ 0x70 │ │ │ │ - str r6, [sp, #12] │ │ │ │ - subs r5, #1 │ │ │ │ - str r5, [sp, #112] @ 0x70 │ │ │ │ - blx 5e20c │ │ │ │ - b.n 9e8bc │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 9e644 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - add r6, sp, #124 @ 0x7c │ │ │ │ - strd r9, r3, [sp, #4] │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - mov r0, r8 │ │ │ │ - str.w fp, [sp, #12] │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - cmp r3, r4 │ │ │ │ - it ge │ │ │ │ - movge r3, r4 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - ldrd r2, r3, [sp, #60] @ 0x3c │ │ │ │ - blx 63a44 │ │ │ │ - vldr s15, [r9] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - ldr r1, [sp, #124] @ 0x7c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r0, [sp, #108] @ 0x6c │ │ │ │ - vmov r2, s15 │ │ │ │ - vstr s15, [sp, #112] @ 0x70 │ │ │ │ - cmp r0, r2 │ │ │ │ - it lt │ │ │ │ - movlt r0, r2 │ │ │ │ - cmp r3, r1 │ │ │ │ - str r0, [sp, #48] @ 0x30 │ │ │ │ - bgt.n 9e90e │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - cmp r3, r4 │ │ │ │ - bgt.w 9e722 │ │ │ │ - vldr s15, [sp, #48] @ 0x30 │ │ │ │ - movs r3, #0 │ │ │ │ - str.w r3, [r9, #4] │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r9] │ │ │ │ - b.n 9e656 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 9e644 │ │ │ │ - ldr r0, [pc, #500] @ (9ead0 ) │ │ │ │ - adds r3, #1 │ │ │ │ - ldr r6, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #500] @ (9ead4 ) │ │ │ │ - add r0, pc │ │ │ │ - ldr r1, [pc, #500] @ (9ead8 ) │ │ │ │ - adds r5, r0, #4 │ │ │ │ - add r2, pc │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - add r1, pc │ │ │ │ - mov r3, r8 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - strd r5, r5, [sp, #4] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - mla r0, r3, r0, r0 │ │ │ │ - ldr r1, [r2, #0] │ │ │ │ - vmov s15, r0 │ │ │ │ - mov r0, r3 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 9e614 │ │ │ │ - subs r3, r3, r1 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - strd r6, r2, [sp] │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - mla r3, r1, r3, r3 │ │ │ │ - strd r9, r2, [sp, #24] │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - adds r3, #1 │ │ │ │ - strd r2, r0, [sp, #8] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r1, [pc, #424] @ (9eadc ) │ │ │ │ - ldr r0, [pc, #424] @ (9eae0 ) │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - add r1, pc │ │ │ │ - mov r2, r8 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r0, pc │ │ │ │ - add r3, sp, #108 @ 0x6c │ │ │ │ - str.w fp, [sp, #32] │ │ │ │ - blx 5c50c │ │ │ │ - vldr s15, [r9] │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - str r2, [sp, #108] @ 0x6c │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - vstr s15, [sp, #112] @ 0x70 │ │ │ │ - cmp r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, r3 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - b.n 9e8b4 │ │ │ │ - ldr r4, [sp, #80] @ 0x50 │ │ │ │ - movs r5, #1 │ │ │ │ - b.n 9e726 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - mov r2, fp │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r1, sl │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - add.w r0, r6, #8 │ │ │ │ - strd r4, r4, [sp, #4] │ │ │ │ - mov.w ip, #0 │ │ │ │ - str.w ip, [sp, #108] @ 0x6c │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - cmp r0, r3 │ │ │ │ - str r0, [sp, #112] @ 0x70 │ │ │ │ - it lt │ │ │ │ - movlt r0, r3 │ │ │ │ - str r0, [sp, #80] @ 0x50 │ │ │ │ - cmp r2, r0 │ │ │ │ - ble.w 9e77a │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - adds r1, r3, #1 │ │ │ │ - mla r3, r3, r2, r2 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - cmp r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, r3 │ │ │ │ - cmp r0, r3 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - bge.w 9e77a │ │ │ │ - bl 6768d8 │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - mov r3, r0 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add.w r0, r6, #12 │ │ │ │ - mov r2, fp │ │ │ │ - mov r6, r3 │ │ │ │ - strd r4, r4, [sp, #4] │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - mov r1, sl │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - movs r4, #2 │ │ │ │ - str r4, [sp, #108] @ 0x6c │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - cmp r0, r3 │ │ │ │ - str r0, [sp, #112] @ 0x70 │ │ │ │ - it lt │ │ │ │ - movlt r0, r3 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp r6, r0 │ │ │ │ - it ge │ │ │ │ - cmpge r2, r6 │ │ │ │ - ite gt │ │ │ │ - movgt r3, #1 │ │ │ │ - movle r3, #0 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - b.n 9e77a │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - subs r4, r3, r1 │ │ │ │ - cmp r5, r4 │ │ │ │ - bgt.w 9e810 │ │ │ │ - add r3, sp, #108 @ 0x6c │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - add r3, sp, #120 @ 0x78 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - add r3, sp, #112 @ 0x70 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - add r3, sp, #116 @ 0x74 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - mov r3, r9 │ │ │ │ - add.w fp, sp, #136 @ 0x88 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - b.n 9ea2e │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - mov r0, r8 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - add.w ip, r5, #4294967295 @ 0xffffffff │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - str r7, [sp, #28] │ │ │ │ - str.w fp, [sp] │ │ │ │ - mul.w r3, r5, r3 │ │ │ │ - str.w ip, [sp, #112] @ 0x70 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r3, r1, r3, lsl #3 │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - subs r3, r4, r5 │ │ │ │ - adds r3, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - it ge │ │ │ │ - movge r3, r1 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - add.w r3, r7, r3, lsl #3 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - adds r3, r5, r2 │ │ │ │ - subs r2, r2, r5 │ │ │ │ - adds r2, #1 │ │ │ │ - str r2, [sp, #108] @ 0x6c │ │ │ │ - add.w r3, r6, r3, lsl #2 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - lsls r3, r5, #2 │ │ │ │ - str r2, [sp, #116] @ 0x74 │ │ │ │ - adds r2, r6, r3 │ │ │ │ - add r3, r9 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add.w r3, sl, r5, lsl #3 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - blx 65f84 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - add r5, r3 │ │ │ │ - cmp r4, r5 │ │ │ │ - bge.n 9ea2a │ │ │ │ - mov r3, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b.n 9e810 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - mov r3, r2 │ │ │ │ - b.n 9e63a │ │ │ │ - ldrb r4, [r5, #13] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - str r3, [sp, #640] @ 0x280 │ │ │ │ + add r0, pc, #392 @ (adr r0, 9e554 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r2, [r6, #10] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - bgt.n 9eaac │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - bgt.n 9eba8 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - str r2, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r6, [sp, #880] @ 0x370 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [sp, #648] @ 0x288 │ │ │ │ + ldr r6, [sp, #640] @ 0x280 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blt.n 9eac4 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - bge.n 9ea74 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - str r0, [sp, #856] @ 0x358 │ │ │ │ + ldr r6, [sp, #456] @ 0x1c8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r6, [sp, #848] @ 0x350 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r7, [sp, #872] @ 0x368 │ │ │ │ + ldr r5, [sp, #312] @ 0x138 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r5, [sp, #120] @ 0x78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ -0009eae4 : │ │ │ │ +0009e3e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ mov r4, r0 │ │ │ │ mov ip, r3 │ │ │ │ - ldr r3, [pc, #368] @ (9ec70 ) │ │ │ │ + ldr r3, [pc, #368] @ (9e570 ) │ │ │ │ mov r6, r1 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #364] @ (9ec74 ) │ │ │ │ + ldr r0, [pc, #364] @ (9e574 ) │ │ │ │ ldr r5, [sp, #152] @ 0x98 │ │ │ │ add r0, pc │ │ │ │ ldr r7, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -86452,60 +85719,60 @@ │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ - blt.w 9ec56 │ │ │ │ + blt.w 9e556 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 9ec22 │ │ │ │ + blt.n 9e522 │ │ │ │ cmp r0, #1 │ │ │ │ ldr.w r4, [ip] │ │ │ │ mov r6, r0 │ │ │ │ it lt │ │ │ │ movlt r6, #1 │ │ │ │ cmp r4, r6 │ │ │ │ - blt.w 9ec5e │ │ │ │ + blt.w 9e55e │ │ │ │ cmp r3, r0 │ │ │ │ it ge │ │ │ │ movge r3, r0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 9ec36 │ │ │ │ + beq.n 9e536 │ │ │ │ adds r3, r1, #1 │ │ │ │ sub.w r5, r2, #8 │ │ │ │ mov r8, r1 │ │ │ │ movs r4, #1 │ │ │ │ mov.w fp, r3, lsl #3 │ │ │ │ - ldr r3, [pc, #280] @ (9ec78 ) │ │ │ │ - vldr s18, [pc, #264] @ 9ec6c │ │ │ │ + ldr r3, [pc, #280] @ (9e578 ) │ │ │ │ + vldr s18, [pc, #264] @ 9e56c │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ sub.w r3, r2, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add.w r9, r3, r1, lsl #4 │ │ │ │ - ldr r3, [pc, #264] @ (9ec7c ) │ │ │ │ + ldr r3, [pc, #264] @ (9e57c ) │ │ │ │ add.w r9, r9, #8 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #68 @ 0x44 │ │ │ │ str r3, [sp, #32] │ │ │ │ - b.n 9eb9e │ │ │ │ + b.n 9e49e │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r5, fp │ │ │ │ adds r7, #8 │ │ │ │ add r9, fp │ │ │ │ add r8, r3 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bgt.n 9ec36 │ │ │ │ + bgt.n 9e536 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, r6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ adds r6, r4, #1 │ │ │ │ cmp r6, r0 │ │ │ │ ite le │ │ │ │ @@ -86517,19 +85784,19 @@ │ │ │ │ add.w r2, r3, r2, lsl #3 │ │ │ │ adds r0, #1 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r7, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ - blx 5bb78 │ │ │ │ + blx 668cc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ - ble.n 9eb88 │ │ │ │ + ble.n 9e488 │ │ │ │ subs r3, r3, r4 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ vldr s17, [r5, #8] │ │ │ │ vldr s16, [r5, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -86552,72 +85819,72 @@ │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 5b480 │ │ │ │ vstr s17, [r5, #8] │ │ │ │ vstr s16, [r5, #12] │ │ │ │ - b.n 9eb88 │ │ │ │ + b.n 9e488 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #84] @ (9ec80 ) │ │ │ │ + ldr r0, [pc, #84] @ (9e580 ) │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ str r2, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #76] @ (9ec84 ) │ │ │ │ - ldr r3, [pc, #52] @ (9ec70 ) │ │ │ │ + ldr r2, [pc, #76] @ (9e584 ) │ │ │ │ + ldr r3, [pc, #52] @ (9e570 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 9ec66 │ │ │ │ + bne.n 9e566 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #92 @ 0x5c │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 9ec28 │ │ │ │ + b.n 9e528 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 9ec28 │ │ │ │ + b.n 9e528 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #24] │ │ │ │ + ldrb r0, [r1, #20] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bhi.n 9ed34 │ │ │ │ + svc 72 @ 0x48 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r3, [sp, #952] @ 0x3b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r3, #46] @ 0x2e │ │ │ │ + str r4, [sp, #968] @ 0x3c8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r2, #19] │ │ │ │ + ldrb r6, [r2, #15] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -0009ec88 : │ │ │ │ +0009e588 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d10} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #172 @ 0xac │ │ │ │ mov fp, r0 │ │ │ │ - ldr.w r0, [pc, #1152] @ 9f124 │ │ │ │ + ldr.w r0, [pc, #1152] @ 9ea24 │ │ │ │ mov r5, r3 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ add r0, pc │ │ │ │ - ldr.w r3, [pc, #1148] @ 9f128 │ │ │ │ + ldr.w r3, [pc, #1148] @ 9ea28 │ │ │ │ ldr.w sl, [sp, #248] @ 0xf8 │ │ │ │ ldr r4, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ @@ -86628,70 +85895,70 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #244] @ 0xf4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.w 9f1a4 │ │ │ │ + blt.w 9eaa4 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ mov r9, r1 │ │ │ │ cmp r2, #0 │ │ │ │ - blt.w 9f07e │ │ │ │ + blt.w 9e97e │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r0, r3 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r1, r0 │ │ │ │ - blt.w 9f21a │ │ │ │ - ldr.w r0, [pc, #1072] @ 9f12c │ │ │ │ + blt.w 9eb1a │ │ │ │ + ldr.w r0, [pc, #1072] @ 9ea2c │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it pl │ │ │ │ vsqrtpl.f32 s18, s0 │ │ │ │ - bmi.w 9f242 │ │ │ │ + bmi.w 9eb42 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ subs r0, r4, #4 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ lsls r1, r2, #3 │ │ │ │ cmp r3, #0 │ │ │ │ sub.w r2, r8, r1 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ - ble.w 9f222 │ │ │ │ - ldr r2, [pc, #1004] @ (9f130 ) │ │ │ │ + ble.w 9eb22 │ │ │ │ + ldr r2, [pc, #1004] @ (9ea30 ) │ │ │ │ movs r5, #1 │ │ │ │ str.w r9, [sp, #36] @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ mov r9, r8 │ │ │ │ str.w r8, [sp, #40] @ 0x28 │ │ │ │ sub.w r7, r1, #8 │ │ │ │ str.w sl, [sp, #44] @ 0x2c │ │ │ │ mov r4, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov sl, r2 │ │ │ │ - b.n 9ed9c │ │ │ │ + b.n 9e69c │ │ │ │ cmp r4, r5 │ │ │ │ it eq │ │ │ │ streq r4, [r6, #0] │ │ │ │ - beq.n 9ed92 │ │ │ │ + beq.n 9e692 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r0, fp │ │ │ │ str.w sl, [sp] │ │ │ │ mul.w r3, r5, r3 │ │ │ │ adds r3, #1 │ │ │ │ @@ -86702,49 +85969,49 @@ │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str.w r4, [r8, r5, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ adds r5, #1 │ │ │ │ add r9, r7 │ │ │ │ cmp r4, r3 │ │ │ │ - bgt.n 9edae │ │ │ │ + bgt.n 9e6ae │ │ │ │ ldr.w r0, [r6, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 9ed62 │ │ │ │ + bne.n 9e662 │ │ │ │ str r4, [r6, #0] │ │ │ │ adds r4, #1 │ │ │ │ add r9, r7 │ │ │ │ cmp r4, r3 │ │ │ │ - ble.n 9ed9c │ │ │ │ + ble.n 9e69c │ │ │ │ subs r6, r5, #1 │ │ │ │ ldr.w sl, [sp, #44] @ 0x2c │ │ │ │ ldrd r9, r8, [sp, #36] @ 0x24 │ │ │ │ cmp r6, #0 │ │ │ │ - bgt.w 9f1ac │ │ │ │ + bgt.w 9eaac │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ - ble.w 9f094 │ │ │ │ + ble.w 9e994 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r3, r5 │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ sub.w r0, r2, #4 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - blt.n 9ee40 │ │ │ │ + blt.n 9e740 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w sl, r5, #1073741824 @ 0x40000000 │ │ │ │ add.w sl, sl, #4294967295 @ 0xffffffff │ │ │ │ mov r4, r5 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ add.w sl, r2, sl, lsl #2 │ │ │ │ mla r1, r3, r5, r5 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r5, r0 │ │ │ │ add.w r8, r3, r1, lsl #3 │ │ │ │ - ldr r3, [pc, #828] @ (9f134 ) │ │ │ │ + ldr r3, [pc, #828] @ (9ea34 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #136 @ 0x88 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r6 │ │ │ │ mov r6, r8 │ │ │ │ @@ -86762,28 +86029,28 @@ │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ adds r2, r3, r4 │ │ │ │ adds r4, #1 │ │ │ │ vstmia sl!, {s0} │ │ │ │ cmp r0, r4 │ │ │ │ add.w r2, r5, r2, lsl #2 │ │ │ │ vstr s0, [r2] │ │ │ │ - bge.n 9ee0a │ │ │ │ + bge.n 9e70a │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, fp │ │ │ │ mov fp, r8 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #132] @ 0x84 │ │ │ │ cmp r5, r2 │ │ │ │ - bgt.w 9f094 │ │ │ │ + bgt.w 9e994 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add.w r8, r5, #1 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r4, r6 │ │ │ │ - vldr s17, [pc, #712] @ 9f120 │ │ │ │ + vldr s17, [pc, #712] @ 9ea20 │ │ │ │ add.w r2, r2, r5, lsl #2 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ subs r2, #16 │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mul.w ip, r5, r2 │ │ │ │ @@ -86800,15 +86067,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ add.w r2, ip, #1 │ │ │ │ add.w r2, r1, r2, lsl #3 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ mla r2, r5, r2, r2 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #660] @ (9f138 ) │ │ │ │ + ldr r2, [pc, #660] @ (9ea38 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ add.w r2, r1, lr, lsl #3 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ add r2, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ add r2, sp, #156 @ 0x9c │ │ │ │ @@ -86822,15 +86089,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ subs r1, r6, #4 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ blx 602a0 │ │ │ │ add r4, r0 │ │ │ │ cmp r4, r8 │ │ │ │ - beq.n 9ef22 │ │ │ │ + beq.n 9e822 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #0] │ │ │ │ mul.w r1, r4, r3 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ adds r1, #1 │ │ │ │ @@ -86862,15 +86129,15 @@ │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ cmp r3, r5 │ │ │ │ ite le │ │ │ │ addle r2, r2, r3 │ │ │ │ addgt r2, r2, r5 │ │ │ │ sub.w r3, r3, r8 │ │ │ │ adds r3, #1 │ │ │ │ - ldr r4, [pc, #500] @ (9f13c ) │ │ │ │ + ldr r4, [pc, #500] @ (9ea3c ) │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add.w r2, r1, r2, lsl #3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r4, pc │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add.w r6, r3, r5, lsl #3 │ │ │ │ @@ -86881,41 +86148,41 @@ │ │ │ │ blx 668cc │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr.w r2, [r9] │ │ │ │ str.w r3, [sl] │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ cmp r2, r8 │ │ │ │ str.w r3, [sl, #4] │ │ │ │ - bgt.w 9f14c │ │ │ │ + bgt.w 9ea4c │ │ │ │ cmp r5, r2 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - bgt.n 9f02e │ │ │ │ + bgt.n 9e92e │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r4, r5 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ str.w sl, [sp, #96] @ 0x60 │ │ │ │ mov sl, r9 │ │ │ │ subs r6, r3, r1 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ mov r5, r8 │ │ │ │ lsls r3, r6, #3 │ │ │ │ mov r9, r1 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ mov r8, r3 │ │ │ │ - b.n 9efaa │ │ │ │ + b.n 9e8aa │ │ │ │ adds r4, #1 │ │ │ │ add r9, r7 │ │ │ │ cmp r4, r2 │ │ │ │ - bgt.n 9f028 │ │ │ │ + bgt.n 9e928 │ │ │ │ vldmia r6!, {s15} │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 9efa2 │ │ │ │ + beq.n 9e8a2 │ │ │ │ add.w r0, r8, r9 │ │ │ │ blx 65ce8 │ │ │ │ vldr s13, [r6, #-4] │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ vcvt.f64.f32 d10, s13 │ │ │ │ add r2, r4 │ │ │ │ @@ -86926,30 +86193,30 @@ │ │ │ │ vsub.f32 s14, s16, s14 │ │ │ │ vmul.f32 s0, s0, s14 │ │ │ │ vldr s14, [r2] │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vmul.f32 s15, s15, s15 │ │ │ │ - bls.n 9f0b6 │ │ │ │ + bls.n 9e9b6 │ │ │ │ vmul.f32 s15, s15, s0 │ │ │ │ vcmpe.f32 s15, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.n 9f0fe │ │ │ │ + bhi.n 9e9fe │ │ │ │ ldr.w r0, [fp] │ │ │ │ subs r0, r0, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - bgt.n 9f0d8 │ │ │ │ + bgt.n 9e9d8 │ │ │ │ vstr s17, [r6, #-4] │ │ │ │ adds r4, #1 │ │ │ │ vstr s17, [r2] │ │ │ │ add r9, r7 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ cmp r4, r2 │ │ │ │ - ble.n 9efaa │ │ │ │ + ble.n 9e8aa │ │ │ │ mov r9, sl │ │ │ │ ldrd sl, r5, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -86968,101 +86235,101 @@ │ │ │ │ add r2, r3 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ add r3, r7 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ cmp r5, r3 │ │ │ │ - bgt.n 9f094 │ │ │ │ + bgt.n 9e994 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r8, r5 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ adds r5, #1 │ │ │ │ add r3, r2 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ subs r4, r3, #1 │ │ │ │ ldr.w r3, [r9] │ │ │ │ - b.n 9eebc │ │ │ │ + b.n 9e7bc │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #184] @ (9f140 ) │ │ │ │ + ldr r0, [pc, #184] @ (9ea40 ) │ │ │ │ add r1, sp, #132 @ 0x84 │ │ │ │ str.w r2, [sl] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #172] @ (9f144 ) │ │ │ │ - ldr r3, [pc, #144] @ (9f128 ) │ │ │ │ + ldr r2, [pc, #172] @ (9ea44 ) │ │ │ │ + ldr r3, [pc, #144] @ (9ea28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 9f23e │ │ │ │ + bne.w 9eb3e │ │ │ │ movs r0, #0 │ │ │ │ add sp, #172 @ 0xac │ │ │ │ vpop {d8-d10} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ vmul.f32 s15, s15, s17 │ │ │ │ vcmpe.f32 s18, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n 9f00c │ │ │ │ - vldr d7, [pc, #80] @ 9f118 │ │ │ │ + bge.n 9e90c │ │ │ │ + vldr d7, [pc, #80] @ 9ea18 │ │ │ │ vmul.f64 d7, d10, d7 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ vcvt.f32.f64 s14, d7 │ │ │ │ vstr s14, [r6, #-4] │ │ │ │ - b.n 9efa2 │ │ │ │ - ldr r2, [pc, #108] @ (9f148 ) │ │ │ │ + b.n 9e8a2 │ │ │ │ + ldr r2, [pc, #108] @ (9ea48 ) │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ add r0, sp, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ blx 5e904 │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r2, r4 │ │ │ │ vstr s0, [r6, #-4] │ │ │ │ add.w r2, r3, r2, lsl #2 │ │ │ │ vstr s0, [r2] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ - b.n 9efa2 │ │ │ │ + b.n 9e8a2 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9f24c │ │ │ │ + bmi.w 9eb4c │ │ │ │ vsqrt.f64 d7, d0 │ │ │ │ - b.n 9f0c8 │ │ │ │ + b.n 9e9c8 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - strb r0, [r5, #17] │ │ │ │ + ldrb r0, [r5, #13] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #808] @ 0x328 │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvs.n 9f228 │ │ │ │ + ble.n 9eb00 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bpl.n 9f0d0 │ │ │ │ + bgt.n 9e9a8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bpl.n 9f17c │ │ │ │ + bgt.n 9ea54 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bmi.n 9f22c │ │ │ │ + blt.n 9eb04 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r5, #10] │ │ │ │ + str r0, [sp, #896] @ 0x380 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r7, #1] │ │ │ │ + strb r0, [r7, #29] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bcs.n 9f114 │ │ │ │ + bls.n 9e9ec │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r1, r6 │ │ │ │ add r6, sp, #148 @ 0x94 │ │ │ │ vstr s17, [sl, #4] │ │ │ │ sub.w r3, r3, r8 │ │ │ │ mov r0, r6 │ │ │ │ @@ -87073,32 +86340,32 @@ │ │ │ │ sub.w r2, r2, r8 │ │ │ │ str r2, [sp, #140] @ 0x8c │ │ │ │ blx 62524 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r2, sp, #140 @ 0x8c │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r0, [pc, #216] @ (9f258 ) │ │ │ │ + ldr r0, [pc, #216] @ (9eb58 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ strd r4, r6, [sp] │ │ │ │ blx 5b480 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ str.w r3, [sl] │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r2, [r9] │ │ │ │ str.w r3, [sl, #4] │ │ │ │ - b.n 9ef7a │ │ │ │ + b.n 9e87a │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 9f084 │ │ │ │ + b.n 9e984 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r4, sp, #144 @ 0x90 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ @@ -87110,67 +86377,795 @@ │ │ │ │ movge r3, r6 │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ blx 5bdcc │ │ │ │ ldr.w r2, [r9] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ cmp r2, r3 │ │ │ │ - ble.w 9edbe │ │ │ │ + ble.w 9e6be │ │ │ │ subs r2, r2, r3 │ │ │ │ str r2, [sp, #132] @ 0x84 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #24] │ │ │ │ mla r3, r3, r2, r2 │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ strd r1, r0, [sp, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r1, [sp, #20] │ │ │ │ - ldr r0, [pc, #96] @ (9f25c ) │ │ │ │ + ldr r0, [pc, #96] @ (9eb5c ) │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr r1, [pc, #92] @ (9f260 ) │ │ │ │ + ldr r1, [pc, #92] @ (9eb60 ) │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ add r3, sp, #132 @ 0x84 │ │ │ │ str.w sl, [sp, #28] │ │ │ │ strd r4, r8, [sp] │ │ │ │ blx 60dcc │ │ │ │ - b.n 9edbe │ │ │ │ + b.n 9e6be │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 9f084 │ │ │ │ + b.n 9e984 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w 9f094 │ │ │ │ + beq.w 9e994 │ │ │ │ str r2, [sp, #132] @ 0x84 │ │ │ │ movs r5, #1 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ movs r6, #0 │ │ │ │ subs r2, #4 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ sub.w r7, r2, #8 │ │ │ │ - b.n 9ee4a │ │ │ │ + b.n 9e74a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ blx 5bfe8 │ │ │ │ vmov.f32 s18, s0 │ │ │ │ - b.n 9ed1e │ │ │ │ + b.n 9e61e │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d7, d0 │ │ │ │ - b.n 9f0c8 │ │ │ │ + b.n 9e9c8 │ │ │ │ nop │ │ │ │ - ldrh r6, [r6, #52] @ 0x34 │ │ │ │ + str r5, [sp, #920] @ 0x398 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r6, #48] @ 0x30 │ │ │ │ + str r5, [sp, #392] @ 0x188 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r4, [sp, #736] @ 0x2e0 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + │ │ │ │ +0009eb64 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d9} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ + sub sp, #92 @ 0x5c │ │ │ │ + mov r4, r0 │ │ │ │ + mov ip, r3 │ │ │ │ + ldr r3, [pc, #368] @ (9ecf0 ) │ │ │ │ + mov r6, r1 │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ + ldr r0, [pc, #364] @ (9ecf4 ) │ │ │ │ + ldr r5, [sp, #152] @ 0x98 │ │ │ │ + add r0, pc │ │ │ │ + ldr r7, [sp, #144] @ 0x90 │ │ │ │ + ldr r3, [r0, r3] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + mov.w r3, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + str r1, [sp, #40] @ 0x28 │ │ │ │ + ldr.w r1, [ip] │ │ │ │ + str r3, [r5, #0] │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + cmp r0, #0 │ │ │ │ + blt.w 9ecd6 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 9eca2 │ │ │ │ + cmp r0, #1 │ │ │ │ + ldr.w r4, [ip] │ │ │ │ + mov r6, r0 │ │ │ │ + it lt │ │ │ │ + movlt r6, #1 │ │ │ │ + cmp r4, r6 │ │ │ │ + blt.w 9ecde │ │ │ │ + cmp r3, r0 │ │ │ │ + it ge │ │ │ │ + movge r3, r0 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n 9ecb6 │ │ │ │ + adds r3, r1, #1 │ │ │ │ + sub.w r5, r2, #8 │ │ │ │ + mov r8, r1 │ │ │ │ + movs r4, #1 │ │ │ │ + mov.w fp, r3, lsl #3 │ │ │ │ + ldr r3, [pc, #280] @ (9ecf8 ) │ │ │ │ + vldr s18, [pc, #264] @ 9ecec │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #28] │ │ │ │ + sub.w r3, r2, fp │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + add.w r9, r3, r1, lsl #4 │ │ │ │ + ldr r3, [pc, #264] @ (9ecfc ) │ │ │ │ + add.w r9, r9, #8 │ │ │ │ + str r1, [sp, #48] @ 0x30 │ │ │ │ + add r3, pc │ │ │ │ + str.w ip, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + add r3, sp, #68 @ 0x44 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + b.n 9ec1e │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + add r5, fp │ │ │ │ + adds r7, #8 │ │ │ │ + add r9, fp │ │ │ │ + add r8, r3 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + cmp r6, r3 │ │ │ │ + bgt.n 9ecb6 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + mov r4, r6 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + adds r6, r4, #1 │ │ │ │ + cmp r6, r0 │ │ │ │ + ite le │ │ │ │ + addle.w r2, r8, r6 │ │ │ │ + addgt.w r2, r8, r0 │ │ │ │ + add.w sl, r5, #8 │ │ │ │ + subs r0, r0, r4 │ │ │ │ + mov r1, sl │ │ │ │ + add.w r2, r3, r2, lsl #3 │ │ │ │ + adds r0, #1 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + str r0, [sp, #68] @ 0x44 │ │ │ │ + str r7, [sp, #0] │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + str r6, [sp, #72] @ 0x48 │ │ │ │ + blx 5bb78 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, r4 │ │ │ │ + ble.n 9ec08 │ │ │ │ + subs r3, r3, r4 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + mov r1, r7 │ │ │ │ + vldr s17, [r5, #8] │ │ │ │ + vldr s16, [r5, #12] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + vstr s18, [r5, #12] │ │ │ │ + subs r3, r3, r4 │ │ │ │ + add r4, sp, #76 @ 0x4c │ │ │ │ + adds r3, #1 │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + blx 62524 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + mov r3, sl │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + strd r9, r2, [sp, #8] │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add r2, sp, #72 @ 0x48 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + blx 5b480 │ │ │ │ + vstr s17, [r5, #8] │ │ │ │ + vstr s16, [r5, #12] │ │ │ │ + b.n 9ec08 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #84] @ (9ed00 ) │ │ │ │ + add r1, sp, #64 @ 0x40 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #76] @ (9ed04 ) │ │ │ │ + ldr r3, [pc, #52] @ (9ecf0 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 9ece6 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #92 @ 0x5c │ │ │ │ + vpop {d8-d9} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 9eca8 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 9eca8 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + strb r0, [r1, #22] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + bvc.n 9ec9c │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + str r4, [sp, #440] @ 0x1b8 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r6, [r5, #44] @ 0x2c │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strb r6, [r2, #17] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + │ │ │ │ +0009ed08 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ + sub sp, #148 @ 0x94 │ │ │ │ + mov r8, r0 │ │ │ │ + ldr.w r0, [pc, #1292] @ 9f22c │ │ │ │ + mov r5, r3 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + add r0, pc │ │ │ │ + ldr.w r3, [pc, #1288] @ 9f230 │ │ │ │ + ldr.w fp, [sp, #204] @ 0xcc │ │ │ │ + ldr r7, [sp, #184] @ 0xb8 │ │ │ │ + ldr.w r9, [sp, #192] @ 0xc0 │ │ │ │ + ldr r3, [r0, r3] │ │ │ │ + ldr r0, [sp, #200] @ 0xc8 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #140] @ 0x8c │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + movs r3, #0 │ │ │ │ + str.w r3, [fp] │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #196] @ 0xc4 │ │ │ │ + ldr r2, [sp, #188] @ 0xbc │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr.w r2, [r8] │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + str r1, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + str r0, [sp, #76] @ 0x4c │ │ │ │ + blt.w 9efde │ │ │ │ + ldr r3, [r1, #0] │ │ │ │ + mov r0, r3 │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 9edbe │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + it lt │ │ │ │ + movlt r5, #1 │ │ │ │ + cmp r1, r5 │ │ │ │ + blt.w 9f050 │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.w 9f058 │ │ │ │ + mov r1, r4 │ │ │ │ + movs r2, #1 │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + movs r2, #0 │ │ │ │ + str.w r2, [r9, #4] │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + vstr s15, [r9] │ │ │ │ + cmp r2, r1 │ │ │ │ + ble.n 9edf8 │ │ │ │ + adds r4, #1 │ │ │ │ + ittt ne │ │ │ │ + mvnne.w r2, #7 │ │ │ │ + movne r3, #8 │ │ │ │ + strne.w r2, [fp] │ │ │ │ + bne.n 9edc8 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + cbz r3, 9edd6 │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 9edc8 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str.w r2, [fp] │ │ │ │ + ldr.w r0, [pc, #1128] @ 9f234 │ │ │ │ + add r1, sp, #108 @ 0x6c │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr.w r2, [pc, #1120] @ 9f238 │ │ │ │ + ldr.w r3, [pc, #1108] @ 9f230 │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w 9f224 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #148 @ 0x94 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.w 9f228 │ │ │ │ + adds r4, #1 │ │ │ │ + beq.n 9edd6 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n 9edd6 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + subs r7, #4 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + cmp r3, #0 │ │ │ │ + add.w r2, r2, #1 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + mov.w r4, r2, lsl #3 │ │ │ │ + str r4, [sp, #92] @ 0x5c │ │ │ │ + sub.w r2, r1, r4 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ble.w 9f0ea │ │ │ │ + ldr.w r2, [pc, #1036] @ 9f23c │ │ │ │ + movs r5, #1 │ │ │ │ + sub.w sl, r4, #8 │ │ │ │ + str.w r9, [sp, #84] @ 0x54 │ │ │ │ + add r2, pc │ │ │ │ + str.w fp, [sp, #88] @ 0x58 │ │ │ │ + mov r6, r7 │ │ │ │ + mov r4, r5 │ │ │ │ + mov r9, r1 │ │ │ │ + mov fp, r2 │ │ │ │ + b.n 9ee84 │ │ │ │ + cmp r4, r5 │ │ │ │ + it eq │ │ │ │ + streq r4, [r6, #0] │ │ │ │ + beq.n 9ee7a │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + mov r1, r9 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + mov r0, r8 │ │ │ │ + str.w fp, [sp] │ │ │ │ + mul.w r3, r5, r3 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + mov r2, fp │ │ │ │ + blx 58120 │ │ │ │ + ldr r0, [sp, #108] @ 0x6c │ │ │ │ + ldr.w r3, [r7, r5, lsl #2] │ │ │ │ + str r3, [r6, #0] │ │ │ │ + str.w r4, [r7, r5, lsl #2] │ │ │ │ + adds r4, #1 │ │ │ │ + adds r5, #1 │ │ │ │ + add r9, sl │ │ │ │ + cmp r4, r0 │ │ │ │ + bgt.n 9ee96 │ │ │ │ + ldr.w r3, [r6, #4]! │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 9ee4a │ │ │ │ + str r4, [r6, #0] │ │ │ │ + adds r4, #1 │ │ │ │ + add r9, sl │ │ │ │ + cmp r4, r0 │ │ │ │ + ble.n 9ee84 │ │ │ │ + subs r4, r5, #1 │ │ │ │ + ldrd r9, fp, [sp, #84] @ 0x54 │ │ │ │ + cmp r4, #0 │ │ │ │ + bgt.w 9efe6 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + subs r3, r3, r4 │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + add r2, sp, #128 @ 0x80 │ │ │ │ + ldr r6, [pc, #908] @ (9f240 ) │ │ │ │ + add r1, sp, #132 @ 0x84 │ │ │ │ + ldr.w fp, [pc, #908] @ 9f244 │ │ │ │ + subs r3, r3, r4 │ │ │ │ + ldr.w sl, [pc, #908] @ 9f248 │ │ │ │ + add r6, pc │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + add fp, pc │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + add sl, pc │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + mov r0, r6 │ │ │ │ + subs r3, r3, r4 │ │ │ │ + str r1, [sp, #100] @ 0x64 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + adds r4, r6, #4 │ │ │ │ + mov r3, r2 │ │ │ │ + str r1, [sp, #0] │ │ │ │ + mov r2, fp │ │ │ │ + mov r1, sl │ │ │ │ + strd r4, r4, [sp, #4] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r0, [sp, #84] @ 0x54 │ │ │ │ + cmp r0, #1 │ │ │ │ + it gt │ │ │ │ + cmpgt r3, r0 │ │ │ │ + ite gt │ │ │ │ + movgt r3, #1 │ │ │ │ + movle r3, #0 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + bgt.w 9f0f0 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + subs r6, r0, #4 │ │ │ │ + str r2, [sp, #108] @ 0x6c │ │ │ │ + cmp r2, r5 │ │ │ │ + blt.n 9ef74 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + add.w fp, r5, #1073741824 @ 0x40000000 │ │ │ │ + ldr r4, [sp, #52] @ 0x34 │ │ │ │ + add.w fp, fp, #4294967295 @ 0xffffffff │ │ │ │ + ldr r2, [sp, #92] @ 0x5c │ │ │ │ + add.w fp, r0, fp, lsl #2 │ │ │ │ + str.w r9, [sp, #100] @ 0x64 │ │ │ │ + mla r1, r1, r5, r5 │ │ │ │ + subs r2, #8 │ │ │ │ + mov r9, fp │ │ │ │ + ldr.w fp, [sp, #88] @ 0x58 │ │ │ │ + str r5, [sp, #68] @ 0x44 │ │ │ │ + add.w sl, r4, r1, lsl #3 │ │ │ │ + ldr r1, [pc, #792] @ (9f24c ) │ │ │ │ + mov r4, r5 │ │ │ │ + str r7, [sp, #76] @ 0x4c │ │ │ │ + add r1, pc │ │ │ │ + str.w r8, [sp, #92] @ 0x5c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, sl │ │ │ │ + mov r7, r3 │ │ │ │ + mov sl, r1 │ │ │ │ + mov r2, sl │ │ │ │ + mov r1, r8 │ │ │ │ + mov r0, fp │ │ │ │ + add r8, r5 │ │ │ │ + blx 5e904 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + adds r0, r2, r4 │ │ │ │ + adds r4, #1 │ │ │ │ + vstmia r9!, {s0} │ │ │ │ + cmp r3, r4 │ │ │ │ + add.w r0, r6, r0, lsl #2 │ │ │ │ + vstr s0, [r0] │ │ │ │ + bge.n 9ef44 │ │ │ │ + ldr r5, [sp, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + ldr.w r8, [sp, #92] @ 0x5c │ │ │ │ + ldr.w r9, [sp, #100] @ 0x64 │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r0, [sp, #60] @ 0x3c │ │ │ │ + cmp r1, r0 │ │ │ │ + ite ge │ │ │ │ + movge r3, #0 │ │ │ │ + andlt.w r3, r3, #1 │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + sub.w sl, r1, #8 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 9f182 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + cmp r5, r3 │ │ │ │ + bgt.n 9f03c │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + add.w r1, sl, r5, lsl #3 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r0, r8 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + str r1, [sp, #8] │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + str.w r9, [sp, #20] │ │ │ │ + mul.w r3, r5, r3 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w r3, r1, r3, lsl #3 │ │ │ │ + adds r1, r2, r5 │ │ │ │ + subs r2, r2, r5 │ │ │ │ + adds r2, #1 │ │ │ │ + str r2, [sp, #108] @ 0x6c │ │ │ │ + lsls r2, r5, #2 │ │ │ │ + add.w r1, r6, r1, lsl #2 │ │ │ │ + add r6, r2 │ │ │ │ + str r1, [sp, #16] │ │ │ │ + add r2, r7 │ │ │ │ + add r1, sp, #108 @ 0x6c │ │ │ │ + str r2, [sp, #4] │ │ │ │ + add r2, sp, #112 @ 0x70 │ │ │ │ + str r6, [sp, #12] │ │ │ │ + subs r5, #1 │ │ │ │ + str r5, [sp, #112] @ 0x70 │ │ │ │ + blx 5e20c │ │ │ │ + b.n 9f03c │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 9edc4 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + add r6, sp, #124 @ 0x7c │ │ │ │ + strd r9, r3, [sp, #4] │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + mov r0, r8 │ │ │ │ + str.w fp, [sp, #12] │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + cmp r3, r4 │ │ │ │ + it ge │ │ │ │ + movge r3, r4 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + ldrd r2, r3, [sp, #60] @ 0x3c │ │ │ │ + blx 63a44 │ │ │ │ + vldr s15, [r9] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r0, [sp, #48] @ 0x30 │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + ldr r1, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r0, [sp, #108] @ 0x6c │ │ │ │ + vmov r2, s15 │ │ │ │ + vstr s15, [sp, #112] @ 0x70 │ │ │ │ + cmp r0, r2 │ │ │ │ + it lt │ │ │ │ + movlt r0, r2 │ │ │ │ + cmp r3, r1 │ │ │ │ + str r0, [sp, #48] @ 0x30 │ │ │ │ + bgt.n 9f08e │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + cmp r3, r4 │ │ │ │ + bgt.w 9eea2 │ │ │ │ + vldr s15, [sp, #48] @ 0x30 │ │ │ │ + movs r3, #0 │ │ │ │ + str.w r3, [r9, #4] │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r9] │ │ │ │ + b.n 9edd6 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 9edc4 │ │ │ │ + ldr r0, [pc, #500] @ (9f250 ) │ │ │ │ + adds r3, #1 │ │ │ │ + ldr r6, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [pc, #500] @ (9f254 ) │ │ │ │ + add r0, pc │ │ │ │ + ldr r1, [pc, #500] @ (9f258 ) │ │ │ │ + adds r5, r0, #4 │ │ │ │ + add r2, pc │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + add r1, pc │ │ │ │ + mov r3, r8 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + strd r5, r5, [sp, #4] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + mla r0, r3, r0, r0 │ │ │ │ + ldr r1, [r2, #0] │ │ │ │ + vmov s15, r0 │ │ │ │ + mov r0, r3 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + b.n 9ed94 │ │ │ │ + subs r3, r3, r1 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + strd r6, r2, [sp] │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + mla r3, r1, r3, r3 │ │ │ │ + strd r9, r2, [sp, #24] │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + adds r3, #1 │ │ │ │ + strd r2, r0, [sp, #8] │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r1, [pc, #424] @ (9f25c ) │ │ │ │ + ldr r0, [pc, #424] @ (9f260 ) │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + add r1, pc │ │ │ │ + mov r2, r8 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r0, pc │ │ │ │ + add r3, sp, #108 @ 0x6c │ │ │ │ + str.w fp, [sp, #32] │ │ │ │ + blx 5c50c │ │ │ │ + vldr s15, [r9] │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + str r2, [sp, #108] @ 0x6c │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r3, s15 │ │ │ │ + vstr s15, [sp, #112] @ 0x70 │ │ │ │ + cmp r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, r3 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + b.n 9f034 │ │ │ │ + ldr r4, [sp, #80] @ 0x50 │ │ │ │ + movs r5, #1 │ │ │ │ + b.n 9eea6 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + mov r2, fp │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r1, sl │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + add.w r0, r6, #8 │ │ │ │ + strd r4, r4, [sp, #4] │ │ │ │ + mov.w ip, #0 │ │ │ │ + str.w ip, [sp, #108] @ 0x6c │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + cmp r0, r3 │ │ │ │ + str r0, [sp, #112] @ 0x70 │ │ │ │ + it lt │ │ │ │ + movlt r0, r3 │ │ │ │ + str r0, [sp, #80] @ 0x50 │ │ │ │ + cmp r2, r0 │ │ │ │ + ble.w 9eefa │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + adds r1, r3, #1 │ │ │ │ + mla r3, r3, r2, r2 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, r3 │ │ │ │ + cmp r0, r3 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + bge.w 9eefa │ │ │ │ + bl 676910 │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + mov r3, r0 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add.w r0, r6, #12 │ │ │ │ + mov r2, fp │ │ │ │ + mov r6, r3 │ │ │ │ + strd r4, r4, [sp, #4] │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + mov r1, sl │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + movs r4, #2 │ │ │ │ + str r4, [sp, #108] @ 0x6c │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + cmp r0, r3 │ │ │ │ + str r0, [sp, #112] @ 0x70 │ │ │ │ + it lt │ │ │ │ + movlt r0, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp r6, r0 │ │ │ │ + it ge │ │ │ │ + cmpge r2, r6 │ │ │ │ + ite gt │ │ │ │ + movgt r3, #1 │ │ │ │ + movle r3, #0 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + b.n 9eefa │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + subs r4, r3, r1 │ │ │ │ + cmp r5, r4 │ │ │ │ + bgt.w 9ef90 │ │ │ │ + add r3, sp, #108 @ 0x6c │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + add r3, sp, #120 @ 0x78 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + add r3, sp, #112 @ 0x70 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + add r3, sp, #116 @ 0x74 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + mov r3, r9 │ │ │ │ + add.w fp, sp, #136 @ 0x88 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + b.n 9f1ae │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + mov r0, r8 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + add.w ip, r5, #4294967295 @ 0xffffffff │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + str r7, [sp, #28] │ │ │ │ + str.w fp, [sp] │ │ │ │ + mul.w r3, r5, r3 │ │ │ │ + str.w ip, [sp, #112] @ 0x70 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w r3, r1, r3, lsl #3 │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + subs r3, r4, r5 │ │ │ │ + adds r3, #1 │ │ │ │ + cmp r3, r1 │ │ │ │ + it ge │ │ │ │ + movge r3, r1 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + add.w r3, r7, r3, lsl #3 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + adds r3, r5, r2 │ │ │ │ + subs r2, r2, r5 │ │ │ │ + adds r2, #1 │ │ │ │ + str r2, [sp, #108] @ 0x6c │ │ │ │ + add.w r3, r6, r3, lsl #2 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + lsls r3, r5, #2 │ │ │ │ + str r2, [sp, #116] @ 0x74 │ │ │ │ + adds r2, r6, r3 │ │ │ │ + add r3, r9 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add.w r3, sl, r5, lsl #3 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + blx 65f84 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + add r5, r3 │ │ │ │ + cmp r4, r5 │ │ │ │ + bge.n 9f1aa │ │ │ │ + mov r3, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b.n 9ef90 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + mov r3, r2 │ │ │ │ + b.n 9edba │ │ │ │ + strb r4, [r5, #15] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldrh r4, [r2, #36] @ 0x24 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strb r2, [r6, #12] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + bpl.n 9f33c │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + bmi.n 9f238 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r6, [r1, #24] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r2, [r5, #26] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + bmi.n 9f154 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + bcc.n 9f304 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r2, [r5, #10] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r1, #44] @ 0x2c │ │ │ │ + ldrh r6, [r0, #14] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r0, [sp, #584] @ 0x248 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r0, [r5, #60] @ 0x3c │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 0009f264 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -87465,15 +87460,15 @@ │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ add r3, sp, #100 @ 0x64 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #76] @ 0x4c │ │ │ │ blx 675b0 │ │ │ │ b.n 9f4b2 │ │ │ │ mov r1, lr │ │ │ │ - bl 6768d8 │ │ │ │ + bl 676910 │ │ │ │ mov r3, r0 │ │ │ │ ldrd r2, r1, [sp, #76] @ 0x4c │ │ │ │ mov r6, r3 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ add.w r0, r8, #12 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ @@ -87510,43 +87505,616 @@ │ │ │ │ b.n 9f3a6 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r2, #104] @ 0x68 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 9f648 │ │ │ │ + bne.n 9f648 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r4, [r5, #56] @ 0x38 │ │ │ │ + strh r0, [r0, #58] @ 0x3a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r7, #56] @ 0x38 │ │ │ │ + strh r4, [r0, #60] @ 0x3c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r7, #48] @ 0x30 │ │ │ │ + strh r4, [r0, #52] @ 0x34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r7, #34] @ 0x22 │ │ │ │ + ldrh r4, [r4, #36] @ 0x24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r2, #34] @ 0x22 │ │ │ │ + ldrh r2, [r4, #36] @ 0x24 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r2, [r6, #26] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r4, [r6, #24] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + │ │ │ │ +0009f5f0 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ + ldr r5, [pc, #468] @ (9f7d8 ) │ │ │ │ + sub sp, #140 @ 0x8c │ │ │ │ + ldr r4, [pc, #468] @ (9f7dc ) │ │ │ │ + mov fp, r0 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w sl, [sp, #176] @ 0xb0 │ │ │ │ + ldr.w lr, [sp, #184] @ 0xb8 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + ldr r6, [sp, #180] @ 0xb4 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #132] @ 0x84 │ │ │ │ + mov.w r4, #0 │ │ │ │ + ldr r4, [sp, #192] @ 0xc0 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + ldr.w r7, [lr] │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r4, #0] │ │ │ │ + ldr.w ip, [sp, #188] @ 0xbc │ │ │ │ + ldr r3, [r0, #0] │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.w 9f7b2 │ │ │ │ + ldr r5, [r1, #0] │ │ │ │ + mov r0, r1 │ │ │ │ + cmp r5, #0 │ │ │ │ + blt.w 9f782 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + mov r8, r2 │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.w 9f7ba │ │ │ │ + cmp r5, r3 │ │ │ │ + it ge │ │ │ │ + movge r5, r3 │ │ │ │ + cmp r5, #0 │ │ │ │ + it ne │ │ │ │ + cmpne r2, r5 │ │ │ │ + bgt.w 9f7ba │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + mov r9, r3 │ │ │ │ + it lt │ │ │ │ + movlt.w r9, #1 │ │ │ │ + cmp r1, r9 │ │ │ │ + blt.w 9f7c2 │ │ │ │ + ldr.w r1, [lr] │ │ │ │ + cmp r2, r1 │ │ │ │ + bgt.w 9f7ca │ │ │ │ + cmp r5, #0 │ │ │ │ + beq.w 9f796 │ │ │ │ + ldr r4, [sp, #76] @ 0x4c │ │ │ │ + mul.w r7, r2, r7 │ │ │ │ + add.w r9, sp, #112 @ 0x70 │ │ │ │ + str r5, [sp, #108] @ 0x6c │ │ │ │ + str.w r9, [sp, #52] @ 0x34 │ │ │ │ + mov r9, lr │ │ │ │ + lsls r1, r7, #3 │ │ │ │ + str r1, [sp, #72] @ 0x48 │ │ │ │ + mla r1, r4, r2, r2 │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str.w ip, [sp, #100] @ 0x64 │ │ │ │ + lsls r1, r1, #3 │ │ │ │ + str r1, [sp, #68] @ 0x44 │ │ │ │ + ldr r1, [pc, #308] @ (9f7e0 ) │ │ │ │ + add r1, pc │ │ │ │ + str r1, [sp, #88] @ 0x58 │ │ │ │ + ldr r1, [pc, #304] @ (9f7e4 ) │ │ │ │ + add r1, pc │ │ │ │ + str r1, [sp, #92] @ 0x5c │ │ │ │ + ldr r1, [pc, #304] @ (9f7e8 ) │ │ │ │ + add r1, pc │ │ │ │ + str r1, [sp, #96] @ 0x60 │ │ │ │ + adds r1, r4, #1 │ │ │ │ + movs r4, #1 │ │ │ │ + str r1, [sp, #84] @ 0x54 │ │ │ │ + add r1, sp, #124 @ 0x7c │ │ │ │ + str r1, [sp, #48] @ 0x30 │ │ │ │ + add r1, sp, #128 @ 0x80 │ │ │ │ + strd r1, r0, [sp, #60] @ 0x3c │ │ │ │ + b.n 9f6ea │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + add r4, r8 │ │ │ │ + sub.w r5, r5, r8 │ │ │ │ + add r7, r3 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + add r6, r3 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + cmp r3, r4 │ │ │ │ + blt.n 9f796 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r2, r5 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + sub.w r3, r3, r4 │ │ │ │ + it ge │ │ │ │ + movge r2, r5 │ │ │ │ + adds r3, #1 │ │ │ │ + strd r9, r1, [sp, #4] │ │ │ │ + str r2, [sp, #124] @ 0x7c │ │ │ │ + mov r2, r7 │ │ │ │ + ldrd r1, r0, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + mov r3, sl │ │ │ │ + blx 5e474 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + adds r2, r1, r4 │ │ │ │ + cmp r2, r3 │ │ │ │ + bgt.n 9f6ce │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + subs r3, r3, r4 │ │ │ │ + subs r3, r3, r1 │ │ │ │ + ldr r1, [sp, #100] @ 0x64 │ │ │ │ + str r1, [sp, #36] @ 0x24 │ │ │ │ + adds r3, #1 │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + sub.w r5, r5, r8 │ │ │ │ + mla r2, r2, r0, r4 │ │ │ │ + strd r6, r9, [sp, #20] │ │ │ │ + strd r7, sl, [sp, #12] │ │ │ │ + subs r2, r2, r1 │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + str.w sl, [sp, #32] │ │ │ │ + strd r3, r3, [sp, #116] @ 0x74 │ │ │ │ + add.w r2, r1, r2, lsl #3 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + ldr r0, [sp, #96] @ 0x60 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + subs r3, r3, r4 │ │ │ │ + add r4, r8 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + add r3, sp, #120 @ 0x78 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + add r3, sp, #116 @ 0x74 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldrd r3, r2, [sp, #88] @ 0x58 │ │ │ │ + mov r1, r3 │ │ │ │ + blx 675b0 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + add r7, r3 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + add r6, r3 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + cmp r4, r3 │ │ │ │ + ble.n 9f6e2 │ │ │ │ + b.n 9f796 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #96] @ (9f7ec ) │ │ │ │ + add r1, sp, #108 @ 0x6c │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #88] @ (9f7f0 ) │ │ │ │ + ldr r3, [pc, #64] @ (9f7dc ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 9f7d2 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #140 @ 0x8c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 9f788 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 9f788 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 9f788 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n 9f788 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + ldr r0, [r1, #48] @ 0x30 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + strh r4, [r4, #36] @ 0x24 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r2, [r1, #12] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strh r0, [r4, #22] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r2, [r2, #14] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r6, [r6, #20] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + │ │ │ │ +0009f7f4 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ + mov r9, r1 │ │ │ │ + ldr r1, [pc, #844] @ (9fb54 ) │ │ │ │ + mov fp, r3 │ │ │ │ + ldr r3, [pc, #844] @ (9fb58 ) │ │ │ │ + add r1, pc │ │ │ │ + sub sp, #124 @ 0x7c │ │ │ │ + mov r4, r0 │ │ │ │ + ldr.w r8, [pc, #840] @ 9fb5c │ │ │ │ + mov sl, r2 │ │ │ │ + ldr r2, [pc, #836] @ (9fb60 ) │ │ │ │ + ldr r3, [r1, r3] │ │ │ │ + add r8, pc │ │ │ │ + ldr r0, [sp, #172] @ 0xac │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + mov.w r3, #0 │ │ │ │ + str.w r9, [sp] │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + add.w r7, r8, #4 │ │ │ │ + ldr r1, [pc, #812] @ (9fb64 ) │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + add r1, pc │ │ │ │ + ldrd r5, r6, [sp, #164] @ 0xa4 │ │ │ │ + str r0, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + movs r3, #0 │ │ │ │ + strd r7, r7, [sp, #4] │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ + str r3, [r0, #0] │ │ │ │ + mov r3, r4 │ │ │ │ + mov r0, r8 │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + str r1, [sp, #80] @ 0x50 │ │ │ │ + str r6, [sp, #84] @ 0x54 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + str r0, [sp, #52] @ 0x34 │ │ │ │ + mul.w r3, r0, r1 │ │ │ │ + str r1, [sp, #60] @ 0x3c │ │ │ │ + vmov s15, r3 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + cmp r3, #0 │ │ │ │ + vstr s15, [r5] │ │ │ │ + blt.n 9f960 │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 9f92c │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr.w r0, [fp] │ │ │ │ + mov ip, r3 │ │ │ │ + it lt │ │ │ │ + movlt.w ip, #1 │ │ │ │ + cmp r0, ip │ │ │ │ + blt.n 9f968 │ │ │ │ + cmp r1, #1 │ │ │ │ + mov lr, r1 │ │ │ │ + it lt │ │ │ │ + movlt r1, #1 │ │ │ │ + cmp r2, r1 │ │ │ │ + blt.w 9fb2c │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.w 9fb4a │ │ │ │ + ldr r0, [sp, #60] @ 0x3c │ │ │ │ + cmp r0, r3 │ │ │ │ + it ge │ │ │ │ + movge r0, r3 │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n 9f970 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + mov r6, r0 │ │ │ │ + subs r1, #8 │ │ │ │ + str r1, [sp, #72] @ 0x48 │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + adds r0, r1, #1 │ │ │ │ + sub.w r1, sl, r0, lsl #3 │ │ │ │ + str r1, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + cmp r1, #1 │ │ │ │ + mov r0, r1 │ │ │ │ + ite le │ │ │ │ + movle r0, #0 │ │ │ │ + movgt r0, #1 │ │ │ │ + cmp r1, r6 │ │ │ │ + it ge │ │ │ │ + movge r0, #0 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 9f978 │ │ │ │ + movs r6, #1 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + subs r0, r3, r6 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + adds r0, #1 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + str r0, [sp, #92] @ 0x5c │ │ │ │ + add r0, sp, #92 @ 0x5c │ │ │ │ + mla r2, r6, r2, r6 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + add.w r2, r1, r2, lsl #3 │ │ │ │ + sub.w r1, lr, r6 │ │ │ │ + adds r1, #1 │ │ │ │ + add.w r6, r3, r6, lsl #3 │ │ │ │ + str r1, [sp, #88] @ 0x58 │ │ │ │ + mov r3, fp │ │ │ │ + add r1, sp, #108 @ 0x6c │ │ │ │ + str r6, [sp, #0] │ │ │ │ + str r1, [sp, #8] │ │ │ │ + add r1, sp, #88 @ 0x58 │ │ │ │ + blx 5cccc │ │ │ │ + vldr s15, [sp, #60] @ 0x3c │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r5] │ │ │ │ + b.n 9f942 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + str r2, [r1, #0] │ │ │ │ + ldr r0, [pc, #560] @ (9fb68 ) │ │ │ │ + add r1, sp, #88 @ 0x58 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #552] @ (9fb6c ) │ │ │ │ + ldr r3, [pc, #528] @ (9fb58 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w 9fb4e │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #124 @ 0x7c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 9f932 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 9f932 │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + str r3, [r5, #0] │ │ │ │ + b.n 9f942 │ │ │ │ + mov r3, r4 │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + add.w r0, r8, #8 │ │ │ │ + strd r7, r7, [sp, #4] │ │ │ │ + ldrd r2, r1, [sp, #76] @ 0x4c │ │ │ │ + str.w r9, [sp] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + str r0, [sp, #92] @ 0x5c │ │ │ │ + cmp r0, r3 │ │ │ │ + it lt │ │ │ │ + movlt r0, r3 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + mov sl, r0 │ │ │ │ + cmp r3, r0 │ │ │ │ + ble.w 9fb24 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + ldr.w lr, [r9] │ │ │ │ + str.w lr, [sp, #112] @ 0x70 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + mul.w r3, r3, lr │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + cmp r0, r3 │ │ │ │ + blt.w 9faea │ │ │ │ + ldr r1, [pc, #432] @ (9fb70 ) │ │ │ │ + movs r6, #1 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + add r1, pc │ │ │ │ + str r1, [sp, #76] @ 0x4c │ │ │ │ + ldr r1, [pc, #424] @ (9fb74 ) │ │ │ │ + sub.w r2, r3, sl │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + mov sl, r4 │ │ │ │ + add r1, pc │ │ │ │ + str r1, [sp, #80] @ 0x50 │ │ │ │ + ldr r1, [pc, #416] @ (9fb78 ) │ │ │ │ + str.w fp, [sp, #68] @ 0x44 │ │ │ │ + mov fp, r9 │ │ │ │ + add r1, pc │ │ │ │ + mov r9, r5 │ │ │ │ + strd r2, r3, [sp, #88] @ 0x58 │ │ │ │ + str r1, [sp, #84] @ 0x54 │ │ │ │ + b.n 9fa48 │ │ │ │ + cmp r6, r2 │ │ │ │ + bgt.n 9fa50 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + add r5, sp, #104 @ 0x68 │ │ │ │ + str.w r9, [sp, #4] │ │ │ │ + add r4, sp, #96 @ 0x60 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r4 │ │ │ │ + mla r7, r3, r6, r6 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + add.w r7, r3, r7, lsl #3 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + subs r3, r3, r6 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + subs r3, r3, r6 │ │ │ │ + adds r3, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge r3, r2 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + mov r2, r7 │ │ │ │ + add.w r8, r3, r6, lsl #3 │ │ │ │ + add r3, sp, #108 @ 0x6c │ │ │ │ + str.w r8, [sp] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + blx 5cccc │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + add r3, r6 │ │ │ │ + cmp r3, r2 │ │ │ │ + ble.n 9fa6a │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + add r6, r3 │ │ │ │ + cmp r3, #0 │ │ │ │ + bge.n 9f9ea │ │ │ │ + cmp r6, r2 │ │ │ │ + bge.n 9f9ee │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + mov r5, r9 │ │ │ │ + mov r9, fp │ │ │ │ + ldr.w fp, [sp, #68] @ 0x44 │ │ │ │ + cmp r6, r3 │ │ │ │ + bgt.w 9f91a │ │ │ │ + ldr.w lr, [r9] │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + b.n 9f8e8 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + mov r2, r4 │ │ │ │ + strd r8, r9, [sp, #8] │ │ │ │ + add.w r8, sp, #112 @ 0x70 │ │ │ │ + strd r7, r3, [sp] │ │ │ │ + ldrd r1, r0, [sp, #76] @ 0x4c │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + str.w r8, [sp, #16] │ │ │ │ + subs r3, r3, r6 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + mov r3, r5 │ │ │ │ + blx 607c8 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + ldr r4, [sp, #68] @ 0x44 │ │ │ │ + str r4, [sp, #32] │ │ │ │ + strd r4, r9, [sp, #16] │ │ │ │ + strd r5, r7, [sp, #8] │ │ │ │ + str.w r8, [sp, #40] @ 0x28 │ │ │ │ + str.w r8, [sp, #24] │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + ldr r4, [sp, #48] @ 0x30 │ │ │ │ + subs r3, r3, r6 │ │ │ │ + ldr r0, [pc, #200] @ (9fb7c ) │ │ │ │ + subs r3, r3, r2 │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + adds r3, r2, r6 │ │ │ │ + add.w r2, r9, r2, lsl #3 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + add r0, pc │ │ │ │ + mla r3, r4, r3, r6 │ │ │ │ + ldr r4, [sp, #64] @ 0x40 │ │ │ │ + add.w r3, r4, r3, lsl #3 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + subs r3, r3, r6 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + add r3, sp, #100 @ 0x64 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldrd r3, r2, [sp, #76] @ 0x4c │ │ │ │ + blx 675b0 │ │ │ │ + b.n 9fa42 │ │ │ │ + mov r1, lr │ │ │ │ + bl 676910 │ │ │ │ + mov r3, r0 │ │ │ │ + ldrd r2, r1, [sp, #76] @ 0x4c │ │ │ │ + mov r6, r3 │ │ │ │ + strd r7, r7, [sp, #4] │ │ │ │ + add.w r0, r8, #12 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + mov r3, r4 │ │ │ │ + str.w r9, [sp] │ │ │ │ + movs r7, #2 │ │ │ │ + str r7, [sp, #88] @ 0x58 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + cmp r0, r3 │ │ │ │ + it lt │ │ │ │ + movlt r0, r3 │ │ │ │ + cmp r6, r0 │ │ │ │ + it ge │ │ │ │ + cmpge r2, r6 │ │ │ │ + bgt.w 9f9be │ │ │ │ + ldr.w lr, [r9] │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + b.n 9f8e6 │ │ │ │ + adds r2, #1 │ │ │ │ + beq.n 9fb3c │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + str r2, [r1, #0] │ │ │ │ + b.n 9f936 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 9f942 │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 9f936 │ │ │ │ + negs r3, r2 │ │ │ │ + b.n 9f936 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + ldr r4, [r0, #16] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldmia r3, {r2, r3, r4, r5, r7} │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + strh r0, [r6, #12] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strh r4, [r6, #14] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strh r0, [r7, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r0, #26] │ │ │ │ + str r2, [r1, #124] @ 0x7c │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + strh r4, [r2, #56] @ 0x38 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strh r2, [r2, #56] @ 0x38 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strh r2, [r4, #46] @ 0x2e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r0, #24] │ │ │ │ + strh r4, [r4, #44] @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ -0009f5f0 : │ │ │ │ +0009fb80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ - ldr.w r0, [pc, #2732] @ a00b4 │ │ │ │ + ldr.w r0, [pc, #2732] @ a0644 │ │ │ │ mov r4, r1 │ │ │ │ - ldr.w r1, [pc, #2728] @ a00b8 │ │ │ │ + ldr.w r1, [pc, #2728] @ a0648 │ │ │ │ sub sp, #220 @ 0xdc │ │ │ │ add r0, pc │ │ │ │ mov fp, r2 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr.w sl, [sp, #280] @ 0x118 │ │ │ │ ldr r0, [sp, #308] @ 0x134 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -87580,78 +88148,78 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ it ge │ │ │ │ movge r1, r2 │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ str r1, [sp, #188] @ 0xbc │ │ │ │ - blt.n 9f6e8 │ │ │ │ + blt.n 9fc78 │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 9f6da │ │ │ │ + blt.n 9fc6a │ │ │ │ ldr.w r0, [fp] │ │ │ │ cmp r0, #0 │ │ │ │ - blt.w 9f8be │ │ │ │ + blt.w 9fe4e │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ it lt │ │ │ │ movlt r6, #1 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r0, r6 │ │ │ │ - blt.n 9f6f2 │ │ │ │ + blt.n 9fc82 │ │ │ │ cmp r2, #1 │ │ │ │ ldr.w r0, [sl] │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ cmp r0, r2 │ │ │ │ - bge.n 9f6fa │ │ │ │ + bge.n 9fc8a │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r2, [r1, #0] │ │ │ │ - ldr.w r0, [pc, #2580] @ a00bc │ │ │ │ + ldr.w r0, [pc, #2580] @ a064c │ │ │ │ add r1, sp, #164 @ 0xa4 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #2568] @ a00c0 │ │ │ │ - ldr.w r3, [pc, #2556] @ a00b8 │ │ │ │ + ldr.w r2, [pc, #2568] @ a0650 │ │ │ │ + ldr.w r3, [pc, #2556] @ a0648 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w a0b50 │ │ │ │ + bne.w a10e0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #220 @ 0xdc │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ str r3, [r0, #0] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 9f6a6 │ │ │ │ + b.n 9fc36 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r0, #0] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - b.n 9f6e2 │ │ │ │ + b.n 9fc72 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 9f6a2 │ │ │ │ + b.n 9fc32 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.w a098e │ │ │ │ - ldr.w r8, [pc, #2496] @ a00c4 │ │ │ │ - ldr.w r2, [pc, #2496] @ a00c8 │ │ │ │ + beq.w a0f1e │ │ │ │ + ldr.w r8, [pc, #2496] @ a0654 │ │ │ │ + ldr.w r2, [pc, #2496] @ a0658 │ │ │ │ add r8, pc │ │ │ │ - ldr.w r1, [pc, #2496] @ a00cc │ │ │ │ + ldr.w r1, [pc, #2496] @ a065c │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add.w r3, r8, #4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r6, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ @@ -87667,31 +88235,31 @@ │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ cmp r2, r3 │ │ │ │ ittt lt │ │ │ │ movlt r3, #1 │ │ │ │ addlt r6, sp, #204 @ 0xcc │ │ │ │ strlt r3, [sp, #96] @ 0x60 │ │ │ │ - bge.w a06a8 │ │ │ │ + bge.w a0c38 │ │ │ │ cmp r2, r1 │ │ │ │ - bge.w 9f8c6 │ │ │ │ + bge.w 9fe56 │ │ │ │ ldr.w r0, [fp] │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r1, r0 │ │ │ │ ite ge │ │ │ │ addge.w r8, r3, r1 │ │ │ │ addlt.w r8, r3, r0 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, r1 │ │ │ │ - bgt.w a0412 │ │ │ │ + bgt.w a09a2 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - ldr.w r3, [pc, #2400] @ a00d0 │ │ │ │ + ldr.w r3, [pc, #2400] @ a0660 │ │ │ │ strd r6, r6, [sp] │ │ │ │ add r3, pc │ │ │ │ adds r2, r3, #4 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldrd r3, r9, [sp, #56] @ 0x38 │ │ │ │ mov r7, r2 │ │ │ │ mov r2, r9 │ │ │ │ @@ -87713,17 +88281,17 @@ │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ vcvt.s32.f32 s18, s18 │ │ │ │ strd r6, r0, [sp, #28] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r2, [pc, #2324] @ a00d4 │ │ │ │ - ldr.w r1, [pc, #2324] @ a00d8 │ │ │ │ - ldr.w r0, [pc, #2324] @ a00dc │ │ │ │ + ldr.w r2, [pc, #2324] @ a0664 │ │ │ │ + ldr.w r1, [pc, #2324] @ a0668 │ │ │ │ + ldr.w r0, [pc, #2324] @ a066c │ │ │ │ add r2, pc │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #12] │ │ │ │ strd r4, r9, [sp, #4] │ │ │ │ @@ -87734,15 +88302,15 @@ │ │ │ │ mov r9, r1 │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ blx 59c80 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ strd r6, r0, [sp, #12] │ │ │ │ vcvt.s32.f32 s17, s17 │ │ │ │ - ldr.w r0, [pc, #2268] @ a00e0 │ │ │ │ + ldr.w r0, [pc, #2268] @ a0670 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ strd r7, r6, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ @@ -87791,39 +88359,39 @@ │ │ │ │ cmp r2, r7 │ │ │ │ it lt │ │ │ │ movlt r2, r7 │ │ │ │ cmp r2, r0 │ │ │ │ it lt │ │ │ │ movlt r2, r0 │ │ │ │ cmp r1, #1 │ │ │ │ - ble.w a05c2 │ │ │ │ + ble.w a0b52 │ │ │ │ add ip, r3 │ │ │ │ mla ip, r1, r3, ip │ │ │ │ cmp r2, ip │ │ │ │ it lt │ │ │ │ movlt r2, ip │ │ │ │ vmov r1, s15 │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ add r1, r3 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ cmp r2, r1 │ │ │ │ it lt │ │ │ │ movlt r2, r1 │ │ │ │ mov ip, r2 │ │ │ │ - b.n 9f9b8 │ │ │ │ + b.n 9ff48 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 9f6a2 │ │ │ │ + b.n 9fc32 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add.w r9, sp, #176 @ 0xb0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r4 │ │ │ │ ldrd r3, r7, [sp, #56] @ 0x38 │ │ │ │ mov r0, r9 │ │ │ │ - ldr.w r8, [pc, #2060] @ a00e4 │ │ │ │ + ldr.w r8, [pc, #2060] @ a0674 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ add r8, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r8, r8, #4 │ │ │ │ mov r2, r7 │ │ │ │ str.w r8, [sp, #20] │ │ │ │ strd r6, r6, [sp, #12] │ │ │ │ @@ -87833,32 +88401,32 @@ │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, r0, [sp, #16] │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ vldr s15, [sp, #204] @ 0xcc │ │ │ │ strd r8, r1, [sp, #32] │ │ │ │ str r0, [sp, #12] │ │ │ │ - ldr.w r2, [pc, #2008] @ a00e8 │ │ │ │ + ldr.w r2, [pc, #2008] @ a0678 │ │ │ │ vcvt.s32.f32 s16, s15 │ │ │ │ - ldr.w r1, [pc, #2004] @ a00ec │ │ │ │ - ldr.w r0, [pc, #2004] @ a00f0 │ │ │ │ + ldr.w r1, [pc, #2004] @ a067c │ │ │ │ + ldr.w r0, [pc, #2004] @ a0680 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ strd sl, r6, [sp, #24] │ │ │ │ str.w fp, [sp] │ │ │ │ blx 59c80 │ │ │ │ vldr s15, [sp, #204] @ 0xcc │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, r4 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ - ldr.w r0, [pc, #1968] @ a00f4 │ │ │ │ + ldr.w r0, [pc, #1968] @ a0684 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ strd r6, r6, [sp, #8] │ │ │ │ @@ -87893,54 +88461,54 @@ │ │ │ │ addlt r8, r2 │ │ │ │ cmp ip, r3 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ it lt │ │ │ │ movlt ip, r3 │ │ │ │ mov r3, r2 │ │ │ │ cmp r1, r2 │ │ │ │ - bgt.w 9f750 │ │ │ │ + bgt.w 9fce0 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ cmp ip, r8 │ │ │ │ it lt │ │ │ │ movlt ip, r8 │ │ │ │ vmov s16, ip │ │ │ │ ldr r1, [r2, #0] │ │ │ │ vcvt.f32.s32 s15, s16 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ movs r2, #0 │ │ │ │ cmp r8, r1 │ │ │ │ str r2, [r0, #4] │ │ │ │ vstr s15, [r0] │ │ │ │ - ble.n 9f9ec │ │ │ │ + ble.n 9ff7c │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adds r3, #1 │ │ │ │ - beq.w a0368 │ │ │ │ + beq.w a08f8 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n 9f6a6 │ │ │ │ + b.n 9fc36 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 9f6e2 │ │ │ │ + bne.w 9fc72 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ adds r2, #1 │ │ │ │ - beq.w 9f6b4 │ │ │ │ + beq.w 9fc44 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 9fd44 │ │ │ │ + beq.w a02d4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 9fd44 │ │ │ │ - ldr.w r0, [pc, #1768] @ a00f8 │ │ │ │ + beq.w a02d4 │ │ │ │ + ldr.w r0, [pc, #1768] @ a0688 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s19, s0 │ │ │ │ - ldr.w r0, [pc, #1756] @ a00fc │ │ │ │ + ldr.w r0, [pc, #1756] @ a068c │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ vdiv.f32 s15, s0, s19 │ │ │ │ add r3, sp, #200 @ 0xc8 │ │ │ │ add r1, sp, #192 @ 0xc0 │ │ │ │ mov r0, r3 │ │ │ │ @@ -87949,57 +88517,57 @@ │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ vdiv.f32 s14, s13, s15 │ │ │ │ vstr s15, [sp, #200] @ 0xc8 │ │ │ │ vstr s14, [sp, #192] @ 0xc0 │ │ │ │ blx 639fc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, r4 │ │ │ │ - ldr.w r0, [pc, #1708] @ a0100 │ │ │ │ + ldr.w r0, [pc, #1708] @ a0690 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ blx 5792c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vstr s0, [sp, #180] @ 0xb4 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w a0376 │ │ │ │ + ble.w a0906 │ │ │ │ vldr s15, [sp, #200] @ 0xc8 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w a064a │ │ │ │ + bmi.w a0bda │ │ │ │ vldr s15, [sp, #192] @ 0xc0 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w a03e2 │ │ │ │ + bgt.w a0972 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ - ldr.w r0, [pc, #1640] @ a0104 │ │ │ │ + ldr.w r0, [pc, #1640] @ a0694 │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ strd sl, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ blx 5792c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vmov.f32 s15, s0 │ │ │ │ vstr s0, [sp, #184] @ 0xb8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n 9fad0 │ │ │ │ + ble.n a0060 │ │ │ │ vldr s14, [sp, #200] @ 0xc8 │ │ │ │ vcmpe.f32 s0, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w a067a │ │ │ │ + bmi.w a0c0a │ │ │ │ vldr s14, [sp, #192] @ 0xc0 │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w a061c │ │ │ │ + bgt.w a0bac │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ adds r3, #1 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ ldr r1, [r4, #0] │ │ │ │ sub.w r3, r2, r3, lsl #3 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ @@ -88008,18 +88576,18 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ sub.w r2, r2, #8 │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ sub.w r2, r2, #4 │ │ │ │ str r2, [sp, #120] @ 0x78 │ │ │ │ - blt.w 9fd72 │ │ │ │ + blt.w a0302 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ cmp r6, r2 │ │ │ │ - bge.w a0764 │ │ │ │ + bge.w a0cf4 │ │ │ │ add r2, sp, #164 @ 0xa4 │ │ │ │ str r6, [sp, #176] @ 0xb0 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ str r6, [sp, #0] │ │ │ │ @@ -88055,22 +88623,22 @@ │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #20] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str.w sl, [sp, #24] │ │ │ │ strd r4, r9, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ - ldr.w r1, [pc, #1420] @ a0108 │ │ │ │ + ldr.w r1, [pc, #1420] @ a0698 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ - ldr.w r0, [pc, #1416] @ a010c │ │ │ │ + ldr.w r0, [pc, #1416] @ a069c │ │ │ │ add r1, pc │ │ │ │ subs r2, r2, r5 │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ - ldr.w r2, [pc, #1408] @ a0110 │ │ │ │ + ldr.w r2, [pc, #1408] @ a06a0 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ blx 59c80 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ mov r2, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ @@ -88078,15 +88646,15 @@ │ │ │ │ strd r8, r1, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp, #20] │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r9, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ - ldr.w r0, [pc, #1372] @ a0114 │ │ │ │ + ldr.w r0, [pc, #1372] @ a06a4 │ │ │ │ subs r3, r3, r5 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, r4 │ │ │ │ blx 65834 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ @@ -88099,95 +88667,95 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str.w sl, [sp, #32] │ │ │ │ strd fp, r6, [sp] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - ldr.w r0, [pc, #1324] @ a0118 │ │ │ │ + ldr.w r0, [pc, #1324] @ a06a8 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r3, [pc, #1316] @ a011c │ │ │ │ + ldr.w r3, [pc, #1316] @ a06ac │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #204 @ 0xcc │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr.w r3, [pc, #1304] @ a0120 │ │ │ │ + ldr.w r3, [pc, #1304] @ a06b0 │ │ │ │ add r3, pc │ │ │ │ blx 61064 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9fd34 │ │ │ │ + bne.w a02c4 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ vldr s14, [r6] │ │ │ │ vldr s15, [r3] │ │ │ │ vmul.f32 s18, s15, s14 │ │ │ │ vcmpe.f32 s17, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ it hi │ │ │ │ vmovhi.f32 s18, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w a05ac │ │ │ │ + bmi.w a0b3c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 9fc92 │ │ │ │ - ldr.w r8, [pc, #1236] @ a0124 │ │ │ │ + ble.n a0222 │ │ │ │ + ldr.w r8, [pc, #1236] @ a06b4 │ │ │ │ movs r6, #1 │ │ │ │ - ldr.w r9, [pc, #1232] @ a0128 │ │ │ │ + ldr.w r9, [pc, #1232] @ a06b8 │ │ │ │ add r8, pc │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ add.w r8, r8, #4 │ │ │ │ add r9, pc │ │ │ │ mov r1, r5 │ │ │ │ adds r5, #4 │ │ │ │ vldr s15, [r1] │ │ │ │ vcmpe.f32 s15, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n 9fd4c │ │ │ │ + ble.n a02dc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, sl │ │ │ │ mov r0, fp │ │ │ │ adds r6, #1 │ │ │ │ blx 5cf1c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ adds r7, #8 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ cmp r6, r3 │ │ │ │ - ble.n 9fc64 │ │ │ │ + ble.n a01f4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr.w r5, [fp] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr.w r3, [sl] │ │ │ │ mul.w r3, r5, r3 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.w a04e8 │ │ │ │ + blt.w a0a78 │ │ │ │ cmp r5, #1 │ │ │ │ - bgt.w a09a0 │ │ │ │ + bgt.w a0f30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ - ldr.w r2, [pc, #1140] @ a012c │ │ │ │ + ldr.w r2, [pc, #1140] @ a06bc │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr.w r3, [pc, #1136] @ a0130 │ │ │ │ + ldr.w r3, [pc, #1136] @ a06c0 │ │ │ │ add r2, pc │ │ │ │ - ldr.w r0, [pc, #1136] @ a0134 │ │ │ │ + ldr.w r0, [pc, #1136] @ a06c4 │ │ │ │ adds r2, #4 │ │ │ │ add r3, pc │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ add.w r5, r3, #8 │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #16] │ │ │ │ adds r3, #12 │ │ │ │ @@ -88202,81 +88770,81 @@ │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5d9c8 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w a0836 │ │ │ │ + beq.w a0dc6 │ │ │ │ cmp r3, #2 │ │ │ │ - beq.w a093e │ │ │ │ + beq.w a0ece │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w a0810 │ │ │ │ + beq.w a0da0 │ │ │ │ cmp r3, #2 │ │ │ │ - bne.n 9fd34 │ │ │ │ + bne.n a02c4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ strd fp, r2, [sp, #8] │ │ │ │ add r2, sp, #184 @ 0xb8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - ldr.w r2, [pc, #1052] @ a0138 │ │ │ │ - ldr.w r0, [pc, #1052] @ a013c │ │ │ │ + ldr.w r2, [pc, #1052] @ a06c8 │ │ │ │ + ldr.w r0, [pc, #1052] @ a06cc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ strd sl, r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r1, r2 │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ vcvt.f32.s32 s16, s16 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ vstr s16, [r2] │ │ │ │ - b.n 9f6b4 │ │ │ │ + b.n 9fc44 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n 9f6b4 │ │ │ │ - ldr r0, [pc, #1008] @ (a0140 ) │ │ │ │ + b.n 9fc44 │ │ │ │ + ldr r0, [pc, #1008] @ (a06d0 ) │ │ │ │ mov r3, r8 │ │ │ │ strd r7, sl, [sp, #4] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ add.w r1, r9, #8 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r6, #1 │ │ │ │ blx 60918 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ adds r7, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bge.w 9fc64 │ │ │ │ - b.n 9fc92 │ │ │ │ + bge.w a01f4 │ │ │ │ + b.n a0222 │ │ │ │ ldr.w r2, [fp] │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r7, r1, r0 │ │ │ │ str r7, [sp, #164] @ 0xa4 │ │ │ │ cmp r2, r6 │ │ │ │ it lt │ │ │ │ movlt r2, r6 │ │ │ │ str r2, [sp, #168] @ 0xa8 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ cmp r1, r2 │ │ │ │ - blt.w a0180 │ │ │ │ + blt.w a0710 │ │ │ │ adds r1, r0, r6 │ │ │ │ cmp ip, r7 │ │ │ │ mov r2, ip │ │ │ │ it lt │ │ │ │ movlt r2, r7 │ │ │ │ mla r0, r6, r6, r1 │ │ │ │ add r0, r2 │ │ │ │ cmp r0, r3 │ │ │ │ - bgt.w a0180 │ │ │ │ + bgt.w a0710 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ add.w r8, sp, #168 @ 0xa8 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #12] │ │ │ │ ldr.w r9, [sp, #60] @ 0x3c │ │ │ │ @@ -88297,15 +88865,15 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #140] @ 0x8c │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ blx 64528 │ │ │ │ - ldr r0, [pc, #856] @ (a0144 ) │ │ │ │ + ldr r0, [pc, #856] @ (a06d4 ) │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -88318,17 +88886,17 @@ │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ add.w ip, sp, #164 @ 0xa4 │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ - ldr r0, [pc, #812] @ (a0148 ) │ │ │ │ + ldr r0, [pc, #812] @ (a06d8 ) │ │ │ │ add r3, r2 │ │ │ │ - ldr r2, [pc, #812] @ (a014c ) │ │ │ │ + ldr r2, [pc, #812] @ (a06dc ) │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #104] @ 0x68 │ │ │ │ add.w r3, r6, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ @@ -88384,17 +88952,17 @@ │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ strd r5, r0, [sp, #4] │ │ │ │ strd r8, r7, [sp, #32] │ │ │ │ str r3, [sp, #12] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ - ldr r0, [pc, #656] @ (a0150 ) │ │ │ │ + ldr r0, [pc, #656] @ (a06e0 ) │ │ │ │ subs r3, r3, r2 │ │ │ │ - ldr r2, [pc, #656] @ (a0154 ) │ │ │ │ + ldr r2, [pc, #656] @ (a06e4 ) │ │ │ │ ldr r1, [sp, #148] @ 0x94 │ │ │ │ adds r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ blx 59c80 │ │ │ │ @@ -88405,15 +88973,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ - ldr r0, [pc, #616] @ (a0158 ) │ │ │ │ + ldr r0, [pc, #616] @ (a06e8 ) │ │ │ │ subs r3, r3, r2 │ │ │ │ mov r2, r5 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ mov r3, r5 │ │ │ │ blx 65834 │ │ │ │ @@ -88440,90 +89008,90 @@ │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, r5 │ │ │ │ blx 61064 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9fd34 │ │ │ │ + bne.w a02c4 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ vldr s14, [r6] │ │ │ │ vldr s15, [r3] │ │ │ │ vmul.f32 s18, s15, s14 │ │ │ │ vcmpe.f32 s17, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ it hi │ │ │ │ vmovhi.f32 s18, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n 9ff7c │ │ │ │ + bpl.n a050c │ │ │ │ vmul.f32 s18, s14, s19 │ │ │ │ vcmpe.f32 s17, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s18, s17 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ cmp r1, r3 │ │ │ │ - ble.n 9ffd4 │ │ │ │ - ldr r3, [pc, #464] @ (a015c ) │ │ │ │ + ble.n a0564 │ │ │ │ + ldr r3, [pc, #464] @ (a06ec ) │ │ │ │ movs r6, #1 │ │ │ │ - ldr.w r9, [pc, #464] @ a0160 │ │ │ │ + ldr.w r9, [pc, #464] @ a06f0 │ │ │ │ ldr.w r8, [sp, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ add r9, pc │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r8 │ │ │ │ add.w r8, r8, #4 │ │ │ │ vldr s15, [r1] │ │ │ │ vcmpe.f32 s15, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w a05f6 │ │ │ │ + ble.w a0b86 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, sl │ │ │ │ mov r0, fp │ │ │ │ adds r6, #1 │ │ │ │ blx 5cf1c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ adds r7, #8 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ cmp r6, r3 │ │ │ │ - ble.n 9ffa0 │ │ │ │ + ble.n a0530 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr r2, [sp, #196] @ 0xc4 │ │ │ │ ldr.w r6, [fp] │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ ldr r7, [sp, #108] @ 0x6c │ │ │ │ mla r2, r2, r1, r3 │ │ │ │ ldr.w r3, [sl] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ add.w r8, r7, r2, lsl #3 │ │ │ │ mla r3, r3, r6, r2 │ │ │ │ subs r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.w a09f4 │ │ │ │ + blt.w a0f84 │ │ │ │ cmp r6, #1 │ │ │ │ - bgt.w a0b00 │ │ │ │ + bgt.w a1090 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr r2, [pc, #344] @ (a0164 ) │ │ │ │ - ldr r3, [pc, #344] @ (a0168 ) │ │ │ │ - ldr r0, [pc, #348] @ (a016c ) │ │ │ │ + ldr r2, [pc, #344] @ (a06f4 ) │ │ │ │ + ldr r3, [pc, #344] @ (a06f8 ) │ │ │ │ + ldr r0, [pc, #348] @ (a06fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ add r3, pc │ │ │ │ add.w r6, r3, #8 │ │ │ │ adds r2, #4 │ │ │ │ adds r3, #12 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -88539,158 +89107,156 @@ │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 5d9c8 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ - ldr r3, [pc, #292] @ (a0170 ) │ │ │ │ + ldr r3, [pc, #292] @ (a0700 ) │ │ │ │ adds r2, r1, #1 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ add r2, r0 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ add r3, pc │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r2, r0, r2, lsl #3 │ │ │ │ str r2, [sp, #4] │ │ │ │ - ldr r0, [pc, #276] @ (a0174 ) │ │ │ │ + ldr r0, [pc, #276] @ (a0704 ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ subs r2, r2, r1 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ mov r2, fp │ │ │ │ blx 60918 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r6, [sp, #28] │ │ │ │ - ldr r1, [pc, #248] @ (a0178 ) │ │ │ │ + ldr r1, [pc, #248] @ (a0708 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str.w sl, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr r0, [pc, #228] @ (a017c ) │ │ │ │ + ldr r0, [pc, #228] @ (a070c ) │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ subs r2, r2, r3 │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, fp │ │ │ │ blx 5fcf8 │ │ │ │ - b.n 9fcf4 │ │ │ │ + b.n a0284 │ │ │ │ nop │ │ │ │ - ldr r6, [r7, #44] @ 0x2c │ │ │ │ + str r6, [r5, #84] @ 0x54 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #18] │ │ │ │ + strh r2, [r5, #40] @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r2, #36] @ 0x24 │ │ │ │ + str r4, [r0, #76] @ 0x4c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r4, {r4, r6, r7} │ │ │ │ + stmia r7!, {r4, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r0, [r5, #20] │ │ │ │ + ldrb r4, [r5, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r2, #16] │ │ │ │ + strh r2, [r0, #38] @ 0x26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r4!, {r1, r5, r6} │ │ │ │ + stmia r6!, {r1, r5, r6, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r6, [r1, #26] │ │ │ │ + ldrb r6, [r6, #23] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r6, #12] │ │ │ │ + ldrb r0, [r7, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r7, #20] │ │ │ │ + ldrb r4, [r5, #21] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r0, #20] │ │ │ │ + ldrb r4, [r5, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r4, [r7, #14] │ │ │ │ + ldrb r4, [r4, #18] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r4, #2] │ │ │ │ + ldrb r2, [r5, #11] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r5, #10] │ │ │ │ + ldrb r4, [r3, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r0, #10] │ │ │ │ + ldrb r0, [r5, #15] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r2, [r7, #2] │ │ │ │ + ldrb r2, [r4, #12] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r3, #2] │ │ │ │ + ldrb r0, [r7, #11] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r3, #44] @ 0x2c │ │ │ │ + strh r6, [r3, #2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r2, [r2, #42] @ 0x2a │ │ │ │ + strh r2, [r2, #0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r0, [r0, #24] │ │ │ │ + ldrb r4, [r0, #2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r0, [r0, #28] │ │ │ │ + ldrb r0, [r6, #6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r0, #30] │ │ │ │ + ldrb r6, [r5, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r1, #27] │ │ │ │ + ldrb r6, [r6, #5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r1, #70 @ 0x46 │ │ │ │ + movs r3, #230 @ 0xe6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r4, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r4, #2 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ + @ instruction: 0xfaea005e │ │ │ │ + @ instruction: 0xfa9c005e │ │ │ │ + stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - vshr.u32 q8, q7, #20 │ │ │ │ - stmia r7!, {r4} │ │ │ │ + @ instruction: 0xfa34005e │ │ │ │ + stmia r1!, {r4, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r2, [r0, #25] │ │ │ │ + ldrb r2, [r5, #3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - vshr.u8 q0, q7, #6 │ │ │ │ - strh r0, [r7, #24] │ │ │ │ + ldr??.w r0, [r2, #94] @ 0x5e │ │ │ │ + ldrb r0, [r5, #23] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r2, #20] │ │ │ │ + ldrb r6, [r2, #21] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r4, [r2, #14] │ │ │ │ + strb r0, [r3, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r7, #22 │ │ │ │ + movs r1, #182 @ 0xb6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - mcr2 0, 4, r0, cr2, cr14, {2} │ │ │ │ - ldrb r4, [r0, #15] │ │ │ │ + str.w r0, [sl, #94] @ 0x5e │ │ │ │ + strb r4, [r6, #25] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r0, [r2, #17] │ │ │ │ + strb r0, [r7, #27] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r2, #14] │ │ │ │ + strb r6, [r7, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldc2 0, cr0, [r6, #-376] @ 0xfffffe88 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5} │ │ │ │ + @ instruction: 0xf75e005e │ │ │ │ + bkpt 0x00be │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldc2 0, cr0, [ip], {94} @ 0x5e │ │ │ │ - stmia r3!, {r2, r6, r7} │ │ │ │ + @ instruction: 0xf6e4005e │ │ │ │ + bkpt 0x0044 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r0, [r7, #11] │ │ │ │ + strb r0, [r4, #22] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - mrrc2 0, 5, r0, sl, cr14 │ │ │ │ - ldrb r2, [r1, #30] │ │ │ │ + subw r0, r2, #2142 @ 0x85e │ │ │ │ + ldrb r2, [r1, #9] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r2, #10] │ │ │ │ + strb r6, [r7, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r4, [r5, #3] │ │ │ │ + strb r0, [r6, #13] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #24] │ │ │ │ adds r7, r6, #1 │ │ │ │ add r6, r7 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ subs r3, r3, r6 │ │ │ │ @@ -88725,18 +89291,18 @@ │ │ │ │ str r1, [sp, #16] │ │ │ │ strd r4, r8, [sp, #4] │ │ │ │ str.w sl, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str.w fp, [sp] │ │ │ │ str.w r8, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, #0] │ │ │ │ - ldr.w r8, [pc, #2416] @ a0b58 │ │ │ │ - ldr.w r2, [pc, #2416] @ a0b5c │ │ │ │ + ldr.w r8, [pc, #2416] @ a10e8 │ │ │ │ + ldr.w r2, [pc, #2416] @ a10ec │ │ │ │ subs r3, r3, r6 │ │ │ │ - ldr.w r0, [pc, #2412] @ a0b60 │ │ │ │ + ldr.w r0, [pc, #2412] @ a10f0 │ │ │ │ add r8, pc │ │ │ │ adds r3, #1 │ │ │ │ add r2, pc │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ @@ -88749,15 +89315,15 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r7, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ - ldr.w r0, [pc, #2368] @ a0b64 │ │ │ │ + ldr.w r0, [pc, #2368] @ a10f4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r6 │ │ │ │ mov r6, r7 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, r5 │ │ │ │ @@ -88777,210 +89343,210 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ strd fp, r7, [sp] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r3, [pc, #2304] @ a0b68 │ │ │ │ + ldr.w r3, [pc, #2304] @ a10f8 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #204 @ 0xcc │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr.w r3, [pc, #2292] @ a0b6c │ │ │ │ + ldr.w r3, [pc, #2292] @ a10fc │ │ │ │ add r3, pc │ │ │ │ blx 61064 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9fd34 │ │ │ │ + bne.w a02c4 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ vldr s14, [r7] │ │ │ │ vldr s15, [r3] │ │ │ │ vmul.f32 s18, s15, s14 │ │ │ │ vcmpe.f32 s17, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ it hi │ │ │ │ vmovhi.f32 s18, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n a02be │ │ │ │ + bpl.n a084e │ │ │ │ vmul.f32 s18, s14, s19 │ │ │ │ vcmpe.f32 s17, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s18, s17 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n a0316 │ │ │ │ - ldr.w r3, [pc, #2208] @ a0b70 │ │ │ │ + ble.n a08a6 │ │ │ │ + ldr.w r3, [pc, #2208] @ a1100 │ │ │ │ movs r7, #1 │ │ │ │ - ldr.w r9, [pc, #2208] @ a0b74 │ │ │ │ + ldr.w r9, [pc, #2208] @ a1104 │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ ldr.w r8, [sp, #68] @ 0x44 │ │ │ │ add r9, pc │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ adds r6, #4 │ │ │ │ vldr s15, [r1] │ │ │ │ vcmpe.f32 s15, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w a05ce │ │ │ │ + ble.w a0b5e │ │ │ │ mov r2, r8 │ │ │ │ mov r3, sl │ │ │ │ mov r0, fp │ │ │ │ adds r7, #1 │ │ │ │ blx 5cf1c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add.w r8, r8, #8 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ cmp r7, r3 │ │ │ │ - ble.n a02e4 │ │ │ │ + ble.n a0874 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr.w r6, [fp] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr.w r3, [sl] │ │ │ │ mul.w r3, r6, r3 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.w a0886 │ │ │ │ + blt.w a0e16 │ │ │ │ cmp r6, #1 │ │ │ │ - bgt.w a0aac │ │ │ │ + bgt.w a103c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ - ldr.w r2, [pc, #2108] @ a0b78 │ │ │ │ + ldr.w r2, [pc, #2108] @ a1108 │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr.w r3, [pc, #2104] @ a0b7c │ │ │ │ + ldr.w r3, [pc, #2104] @ a110c │ │ │ │ add r2, pc │ │ │ │ - ldr.w r0, [pc, #2104] @ a0b80 │ │ │ │ + ldr.w r0, [pc, #2104] @ a1110 │ │ │ │ adds r2, #4 │ │ │ │ add r3, pc │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ add.w r5, r3, #8 │ │ │ │ str r2, [sp, #16] │ │ │ │ adds r3, #12 │ │ │ │ add r0, pc │ │ │ │ mov r2, r4 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ - b.n 9fce2 │ │ │ │ + b.n a0272 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 9f6b4 │ │ │ │ - b.w 9f6e4 │ │ │ │ + beq.w 9fc44 │ │ │ │ + b.w 9fc74 │ │ │ │ vldr s15, [sp, #192] @ 0xc0 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n a03e2 │ │ │ │ + bgt.n a0972 │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w 9fa94 │ │ │ │ + bne.w a0024 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, sp, #164 @ 0xa4 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - ldr.w r5, [pc, #2020] @ a0b84 │ │ │ │ - ldr.w r4, [pc, #2020] @ a0b88 │ │ │ │ + ldr.w r5, [pc, #2020] @ a1114 │ │ │ │ + ldr.w r4, [pc, #2020] @ a1118 │ │ │ │ cmp r3, r2 │ │ │ │ add r5, pc │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ add r4, pc │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r0, r5 │ │ │ │ adds r3, r4, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 60918 │ │ │ │ - ldr.w r2, [pc, #1996] @ a0b8c │ │ │ │ + ldr.w r2, [pc, #1996] @ a111c │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ add r1, sp, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ adds r2, #8 │ │ │ │ add.w r3, r4, #12 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ blx 67358 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [r3, #0] │ │ │ │ - b.n 9fd34 │ │ │ │ + b.n a02c4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr.w r2, [pc, #1960] @ a0b90 │ │ │ │ + ldr.w r2, [pc, #1960] @ a1120 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ - ldr.w r0, [pc, #1948] @ a0b94 │ │ │ │ + ldr.w r0, [pc, #1948] @ a1124 │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #180 @ 0xb4 │ │ │ │ str r5, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ - b.w 9fa98 │ │ │ │ + b.w a0028 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - ldr.w r3, [pc, #1916] @ a0b98 │ │ │ │ + ldr.w r3, [pc, #1916] @ a1128 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ strd r6, r6, [sp, #12] │ │ │ │ add.w r9, r3, #4 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #56] @ 0x38 │ │ │ │ str.w r9, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ blx 667e8 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ vldr s15, [sp, #204] @ 0xcc │ │ │ │ strd r6, r1, [sp, #16] │ │ │ │ strd r5, r2, [sp, #4] │ │ │ │ - ldr.w r1, [pc, #1868] @ a0b9c │ │ │ │ + ldr.w r1, [pc, #1868] @ a112c │ │ │ │ vcvt.s32.f32 s16, s15 │ │ │ │ - ldr.w r2, [pc, #1864] @ a0ba0 │ │ │ │ - ldr.w r0, [pc, #1864] @ a0ba4 │ │ │ │ + ldr.w r2, [pc, #1864] @ a1130 │ │ │ │ + ldr.w r0, [pc, #1864] @ a1134 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ strd r9, r7, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ strd sl, r6, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ str.w fp, [sp] │ │ │ │ blx 59c80 │ │ │ │ vldr s15, [sp, #204] @ 0xcc │ │ │ │ - ldr.w r0, [pc, #1832] @ a0ba8 │ │ │ │ + ldr.w r0, [pc, #1832] @ a1138 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str.w r9, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ strd r6, r6, [sp, #8] │ │ │ │ @@ -89011,45 +89577,45 @@ │ │ │ │ it lt │ │ │ │ movlt r1, r0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ cmp r2, r1 │ │ │ │ it lt │ │ │ │ movlt r2, r1 │ │ │ │ mov ip, r2 │ │ │ │ - b.w 9f9b8 │ │ │ │ + b.w 9ff48 │ │ │ │ cmp r5, #1 │ │ │ │ - ble.w 9fcae │ │ │ │ + ble.w a023e │ │ │ │ ldr r1, [r4, #0] │ │ │ │ movs r6, #1 │ │ │ │ - bl 6768d8 │ │ │ │ - ldr.w r3, [pc, #1716] @ a0bac │ │ │ │ - ldr.w r8, [pc, #1716] @ a0bb0 │ │ │ │ + bl 676910 │ │ │ │ + ldr.w r3, [pc, #1716] @ a113c │ │ │ │ + ldr.w r8, [pc, #1716] @ a1140 │ │ │ │ mov r9, r0 │ │ │ │ add r3, pc │ │ │ │ - ldr.w r7, [pc, #1712] @ a0bb4 │ │ │ │ + ldr.w r7, [pc, #1712] @ a1144 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r8, pc │ │ │ │ - ldr.w r3, [pc, #1708] @ a0bb8 │ │ │ │ + ldr.w r3, [pc, #1708] @ a1148 │ │ │ │ add.w r8, r8, #4 │ │ │ │ add r7, pc │ │ │ │ strd r5, r0, [sp, #164] @ 0xa4 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r0 │ │ │ │ adds r7, #12 │ │ │ │ cmp r3, #0 │ │ │ │ str r7, [sp, #80] @ 0x50 │ │ │ │ mov r7, r8 │ │ │ │ - blt.n a05a2 │ │ │ │ + blt.n a0b32 │ │ │ │ cmp r6, r5 │ │ │ │ ite gt │ │ │ │ movgt r5, #0 │ │ │ │ movle r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ - beq.w 9fcf4 │ │ │ │ + beq.w a0284 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add.w r8, sp, #172 @ 0xac │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ strd r4, r2, [sp] │ │ │ │ @@ -89070,125 +89636,125 @@ │ │ │ │ adds r3, #1 │ │ │ │ cmp r3, r9 │ │ │ │ it ge │ │ │ │ movge r3, r9 │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov r3, r8 │ │ │ │ blx 5bf1c │ │ │ │ - ldr.w r0, [pc, #1592] @ a0bbc │ │ │ │ + ldr.w r0, [pc, #1592] @ a114c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r5, [sp, #164] @ 0xa4 │ │ │ │ add r6, r3 │ │ │ │ cmp r3, #0 │ │ │ │ - bge.n a0528 │ │ │ │ + bge.n a0ab8 │ │ │ │ cmp r6, r5 │ │ │ │ ite lt │ │ │ │ movlt r5, #0 │ │ │ │ movge r5, #1 │ │ │ │ - b.n a0530 │ │ │ │ + b.n a0ac0 │ │ │ │ vmul.f32 s18, s14, s19 │ │ │ │ vcmpe.f32 s17, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s18, s17 │ │ │ │ - b.w 9fc40 │ │ │ │ + b.w a01d0 │ │ │ │ add lr, ip │ │ │ │ cmp r2, lr │ │ │ │ it lt │ │ │ │ movlt r2, lr │ │ │ │ - b.w 9f8aa │ │ │ │ - ldr.w r0, [pc, #1520] @ a0bc0 │ │ │ │ + b.w 9fe3a │ │ │ │ + ldr.w r0, [pc, #1520] @ a1150 │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add.w r1, r9, #8 │ │ │ │ strd r8, sl, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r7, #1 │ │ │ │ blx 60918 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ add.w r8, r8, #8 │ │ │ │ cmp r3, r7 │ │ │ │ - bge.w a02e4 │ │ │ │ - b.n a0316 │ │ │ │ - ldr.w r0, [pc, #1484] @ a0bc4 │ │ │ │ + bge.w a0874 │ │ │ │ + b.n a08a6 │ │ │ │ + ldr.w r0, [pc, #1484] @ a1154 │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add.w r1, r9, #8 │ │ │ │ strd r7, sl, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r6, #1 │ │ │ │ blx 60918 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ adds r7, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bge.w 9ffa0 │ │ │ │ - b.n 9ffd2 │ │ │ │ + bge.w a0530 │ │ │ │ + b.n a0562 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr.w r2, [pc, #1448] @ a0bc8 │ │ │ │ + ldr.w r2, [pc, #1448] @ a1158 │ │ │ │ strd sl, r3, [sp, #16] │ │ │ │ - ldr.w r0, [pc, #1444] @ a0bcc │ │ │ │ + ldr.w r0, [pc, #1444] @ a115c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r1, r2 │ │ │ │ strd fp, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #184 @ 0xb8 │ │ │ │ str r5, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - b.w 9fae0 │ │ │ │ + b.w a0070 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr.w r2, [pc, #1408] @ a0bd0 │ │ │ │ + ldr.w r2, [pc, #1408] @ a1160 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ - ldr.w r0, [pc, #1396] @ a0bd4 │ │ │ │ + ldr.w r0, [pc, #1396] @ a1164 │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #180 @ 0xb4 │ │ │ │ str r5, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ - b.w 9fa98 │ │ │ │ + b.w a0028 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr.w r2, [pc, #1368] @ a0bd8 │ │ │ │ + ldr.w r2, [pc, #1368] @ a1168 │ │ │ │ strd sl, r3, [sp, #16] │ │ │ │ - ldr.w r0, [pc, #1364] @ a0bdc │ │ │ │ + ldr.w r0, [pc, #1364] @ a116c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r1, r2 │ │ │ │ strd fp, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #184 @ 0xb8 │ │ │ │ str r5, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - b.w 9fae0 │ │ │ │ + b.w a0070 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r7, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldrd r3, r9, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ @@ -89197,29 +89763,29 @@ │ │ │ │ strd r6, r6, [sp] │ │ │ │ blx 63a44 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ strd r7, r1, [sp, #28] │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ strd r6, r1, [sp, #12] │ │ │ │ - ldr.w r0, [pc, #1292] @ a0be0 │ │ │ │ - ldr.w r1, [pc, #1292] @ a0be4 │ │ │ │ + ldr.w r0, [pc, #1292] @ a1170 │ │ │ │ + ldr.w r1, [pc, #1292] @ a1174 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, r9, [sp] │ │ │ │ mov r3, fp │ │ │ │ strd sl, r6, [sp, #20] │ │ │ │ add.w r9, r8, #8 │ │ │ │ blx 5c50c │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - ldr.w r1, [pc, #1256] @ a0be8 │ │ │ │ + ldr.w r1, [pc, #1256] @ a1178 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r8, [r4] │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #176] @ 0xb0 │ │ │ │ str.w ip, [sp, #164] @ 0xa4 │ │ │ │ @@ -89228,34 +89794,34 @@ │ │ │ │ mla r3, r0, r8, r8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ strd fp, r4, [sp] │ │ │ │ cmp r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ - ldr.w r1, [pc, #1212] @ a0bec │ │ │ │ + ldr.w r1, [pc, #1212] @ a117c │ │ │ │ ldr.w r9, [r4] │ │ │ │ ldr.w r8, [fp] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ - ldr.w r2, [pc, #1200] @ a0bf0 │ │ │ │ + ldr.w r2, [pc, #1200] @ a1180 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ mla r0, r0, r8, r9 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ str r0, [sp, #168] @ 0xa8 │ │ │ │ cmp r0, r3 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ it lt │ │ │ │ movlt r0, r3 │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ - b.w 9f746 │ │ │ │ + b.w 9fcd6 │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ adds r6, r1, #1 │ │ │ │ subs r3, r3, r6 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ adds r3, #1 │ │ │ │ @@ -89284,82 +89850,82 @@ │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ str.w sl, [sp, #20] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ strd r4, r8, [sp] │ │ │ │ - ldr.w r7, [pc, #1080] @ a0bf4 │ │ │ │ + ldr.w r7, [pc, #1080] @ a1184 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - ldr.w r1, [pc, #1076] @ a0bf8 │ │ │ │ + ldr.w r1, [pc, #1076] @ a1188 │ │ │ │ add r7, pc │ │ │ │ subs r3, r3, r6 │ │ │ │ mov r0, r7 │ │ │ │ adds r3, #1 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, fp │ │ │ │ blx 5c50c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cmp r1, #1 │ │ │ │ it le │ │ │ │ ldrle r3, [r5, #0] │ │ │ │ - ble.w 9fb18 │ │ │ │ + ble.w a00a8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ subs r1, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - ldr.w r3, [pc, #1040] @ a0bfc │ │ │ │ + ldr.w r3, [pc, #1040] @ a118c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ strd r1, r1, [sp, #164] @ 0xa4 │ │ │ │ adds r3, #4 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ adds r2, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ blx 60918 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - b.w 9fb18 │ │ │ │ + b.w a00a8 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ strd fp, r2, [sp, #8] │ │ │ │ add r2, sp, #184 @ 0xb8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - ldr r2, [pc, #996] @ (a0c00 ) │ │ │ │ - ldr r0, [pc, #996] @ (a0c04 ) │ │ │ │ + ldr r2, [pc, #996] @ (a1190 ) │ │ │ │ + ldr r0, [pc, #996] @ (a1194 ) │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ strd sl, r3, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ - b.w 9fd34 │ │ │ │ - ldr r6, [pc, #976] @ (a0c08 ) │ │ │ │ + b.w a02c4 │ │ │ │ + ldr r6, [pc, #976] @ (a1198 ) │ │ │ │ add r7, sp, #180 @ 0xb4 │ │ │ │ - ldr r5, [pc, #976] @ (a0c0c ) │ │ │ │ + ldr r5, [pc, #976] @ (a119c ) │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r5, pc │ │ │ │ strd fp, r1, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ strd sl, r3, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ - ldr r3, [pc, #944] @ (a0c10 ) │ │ │ │ + ldr r3, [pc, #944] @ (a11a0 ) │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -89368,43 +89934,43 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r3, sp, #188 @ 0xbc │ │ │ │ str r7, [sp, #0] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ blx 66adc │ │ │ │ - b.w 9fd02 │ │ │ │ + b.w a0292 │ │ │ │ cmp r6, #1 │ │ │ │ - ble.w a0332 │ │ │ │ + ble.w a08c2 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ movs r7, #1 │ │ │ │ - bl 6768d8 │ │ │ │ - ldr r3, [pc, #892] @ (a0c14 ) │ │ │ │ - ldr.w r8, [pc, #896] @ a0c18 │ │ │ │ + bl 676910 │ │ │ │ + ldr r3, [pc, #892] @ (a11a4 ) │ │ │ │ + ldr.w r8, [pc, #896] @ a11a8 │ │ │ │ mov r9, r0 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [pc, #884] @ (a0c1c ) │ │ │ │ + ldr r3, [pc, #884] @ (a11ac ) │ │ │ │ add r8, pc │ │ │ │ add.w r8, r8, #12 │ │ │ │ mov r5, sl │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [pc, #876] @ (a0c20 ) │ │ │ │ + ldr r3, [pc, #876] @ (a11b0 ) │ │ │ │ str.w r8, [sp, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ ldr.w r8, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r0 │ │ │ │ strd r6, r0, [sp, #164] @ 0xa4 │ │ │ │ - b.n a0930 │ │ │ │ + b.n a0ec0 │ │ │ │ cmp r7, r6 │ │ │ │ - bgt.n a0938 │ │ │ │ + bgt.n a0ec8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add.w sl, sp, #172 @ 0xac │ │ │ │ strd r5, r3, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -89426,50 +89992,50 @@ │ │ │ │ adds r3, #1 │ │ │ │ cmp r3, r9 │ │ │ │ it ge │ │ │ │ movge r3, r9 │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov r3, sl │ │ │ │ blx 5bf1c │ │ │ │ - ldr r0, [pc, #780] @ (a0c24 ) │ │ │ │ + ldr r0, [pc, #780] @ (a11b4 ) │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r6, [sp, #164] @ 0xa4 │ │ │ │ add r7, r3 │ │ │ │ cmp r3, #0 │ │ │ │ - bge.n a08c8 │ │ │ │ + bge.n a0e58 │ │ │ │ cmp r7, r6 │ │ │ │ - bge.n a08cc │ │ │ │ + bge.n a0e5c │ │ │ │ mov sl, r5 │ │ │ │ - b.w 9fcf4 │ │ │ │ - ldr r6, [pc, #744] @ (a0c28 ) │ │ │ │ + b.w a0284 │ │ │ │ + ldr r6, [pc, #744] @ (a11b8 ) │ │ │ │ add r7, sp, #180 @ 0xb4 │ │ │ │ - ldr r5, [pc, #744] @ (a0c2c ) │ │ │ │ + ldr r5, [pc, #744] @ (a11bc ) │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r5, pc │ │ │ │ strd fp, r1, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ mov r0, r5 │ │ │ │ strd sl, r3, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ - ldr r3, [pc, #712] @ (a0c30 ) │ │ │ │ + ldr r3, [pc, #712] @ (a11c0 ) │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -89478,86 +90044,86 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r3, sp, #188 @ 0xbc │ │ │ │ str r7, [sp, #0] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ blx 66adc │ │ │ │ - b.w 9fd02 │ │ │ │ - vldr s16, [pc, #452] @ a0b54 │ │ │ │ + b.w a0292 │ │ │ │ + vldr s16, [pc, #452] @ a10e4 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ vmov r8, s16 │ │ │ │ - b.w 9f9ca │ │ │ │ + b.w 9ff5a │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r3, [pc, #648] @ (a0c34 ) │ │ │ │ - ldr r1, [pc, #648] @ (a0c38 ) │ │ │ │ + ldr r3, [pc, #648] @ (a11c4 ) │ │ │ │ + ldr r1, [pc, #648] @ (a11c8 ) │ │ │ │ add r3, pc │ │ │ │ - ldr r0, [pc, #648] @ (a0c3c ) │ │ │ │ + ldr r0, [pc, #648] @ (a11cc ) │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #24] │ │ │ │ - ldr r3, [pc, #648] @ (a0c40 ) │ │ │ │ + ldr r3, [pc, #648] @ (a11d0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ add r3, pc │ │ │ │ adds r3, #12 │ │ │ │ str.w sl, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ str r5, [sp, #28] │ │ │ │ str.w sl, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 5bf1c │ │ │ │ - ldr r0, [pc, #616] @ (a0c44 ) │ │ │ │ + ldr r0, [pc, #616] @ (a11d4 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r4 │ │ │ │ strd r6, sl, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ blx 5e9dc │ │ │ │ - b.w 9fcf4 │ │ │ │ + b.w a0284 │ │ │ │ cmp r6, #1 │ │ │ │ - ble.w a0000 │ │ │ │ + ble.w a0590 │ │ │ │ subs r0, r0, r2 │ │ │ │ movs r7, #1 │ │ │ │ adds r0, #1 │ │ │ │ - bl 6768d8 │ │ │ │ - ldr r3, [pc, #576] @ (a0c48 ) │ │ │ │ + bl 676910 │ │ │ │ + ldr r3, [pc, #576] @ (a11d8 ) │ │ │ │ strd r0, r6, [sp, #164] @ 0xa4 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [pc, #568] @ (a0c4c ) │ │ │ │ + ldr r3, [pc, #568] @ (a11dc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #12 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [pc, #564] @ (a0c50 ) │ │ │ │ + ldr r3, [pc, #564] @ (a11e0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [pc, #560] @ (a0c54 ) │ │ │ │ + ldr r3, [pc, #560] @ (a11e4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ mov r3, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n a0aa2 │ │ │ │ + blt.n a1032 │ │ │ │ cmp r7, r6 │ │ │ │ ite gt │ │ │ │ movgt r6, #0 │ │ │ │ movle r6, #1 │ │ │ │ cmp r6, #0 │ │ │ │ - beq.w a0040 │ │ │ │ + beq.w a05d0 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ add.w r9, sp, #172 @ 0xac │ │ │ │ strd sl, r3, [sp, #20] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -89579,807 +90145,234 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov r3, r9 │ │ │ │ blx 5bf1c │ │ │ │ - ldr r0, [pc, #464] @ (a0c58 ) │ │ │ │ + ldr r0, [pc, #464] @ (a11e8 ) │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ ldr r6, [sp, #168] @ 0xa8 │ │ │ │ add r7, r3 │ │ │ │ - b.n a0a28 │ │ │ │ + b.n a0fb8 │ │ │ │ cmp r7, r6 │ │ │ │ ite lt │ │ │ │ movlt r6, #0 │ │ │ │ movge r6, #1 │ │ │ │ - b.n a0a34 │ │ │ │ + b.n a0fc4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r3, [pc, #420] @ (a0c5c ) │ │ │ │ - ldr r1, [pc, #420] @ (a0c60 ) │ │ │ │ + ldr r3, [pc, #420] @ (a11ec ) │ │ │ │ + ldr r1, [pc, #420] @ (a11f0 ) │ │ │ │ add r3, pc │ │ │ │ - ldr r0, [pc, #420] @ (a0c64 ) │ │ │ │ + ldr r0, [pc, #420] @ (a11f4 ) │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #24] │ │ │ │ - ldr r3, [pc, #420] @ (a0c68 ) │ │ │ │ + ldr r3, [pc, #420] @ (a11f8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ adds r3, #12 │ │ │ │ str.w sl, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ str r5, [sp, #28] │ │ │ │ str.w sl, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ blx 5bf1c │ │ │ │ - ldr r0, [pc, #388] @ (a0c6c ) │ │ │ │ + ldr r0, [pc, #388] @ (a11fc ) │ │ │ │ mov r3, r5 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r4 │ │ │ │ strd r6, sl, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ blx 5e9dc │ │ │ │ - b.w 9fcf4 │ │ │ │ + b.w a0284 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r3, [pc, #356] @ (a0c70 ) │ │ │ │ - ldr r1, [pc, #356] @ (a0c74 ) │ │ │ │ + ldr r3, [pc, #356] @ (a1200 ) │ │ │ │ + ldr r1, [pc, #356] @ (a1204 ) │ │ │ │ add r3, pc │ │ │ │ - ldr r0, [pc, #356] @ (a0c78 ) │ │ │ │ + ldr r0, [pc, #356] @ (a1208 ) │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #24] │ │ │ │ - ldr r3, [pc, #356] @ (a0c7c ) │ │ │ │ + ldr r3, [pc, #356] @ (a120c ) │ │ │ │ add r1, pc │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ strd r8, sl, [sp, #28] │ │ │ │ adds r3, #12 │ │ │ │ str.w sl, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5bf1c │ │ │ │ - ldr r0, [pc, #328] @ (a0c80 ) │ │ │ │ + ldr r0, [pc, #328] @ (a1210 ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ strd r6, sl, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ blx 5e9dc │ │ │ │ - b.w a0040 │ │ │ │ + b.w a05d0 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #30] │ │ │ │ + strb r4, [r2, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r0, [r4, #4] │ │ │ │ + strb r0, [r1, #15] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r2, [r2, #2] │ │ │ │ + strb r2, [r0, #13] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r4, [r4, #1] │ │ │ │ + strb r4, [r1, #12] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r5, r6} │ │ │ │ + cbnz r6, a1176 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xfa34005e │ │ │ │ - ldr??.w r0, [r4, #94] @ 0x5e │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + orns r0, ip, #14548992 @ 0xde0000 │ │ │ │ + ands.w r0, ip, #14548992 @ 0xde0000 │ │ │ │ + cbnz r2, a1166 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - vld4.16 {d16-d19}, [r8 :64], lr │ │ │ │ - stmia r0!, {r2, r3, r7} │ │ │ │ + @ instruction: 0xf3b0005e │ │ │ │ + cbnz r4, a1152 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r6, [r7, #30] │ │ │ │ + strb r6, [r4, #9] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r4, [r0, #17] │ │ │ │ + strb r4, [r0, #28] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr??.w r0, [lr, #94] @ 0x5e │ │ │ │ - stmia r0!, {r1, r4} │ │ │ │ + sbfx r0, r6, #1, #31 │ │ │ │ + hlt 0x0012 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh.w r0, [lr, #94] @ 0x5e │ │ │ │ - ldrb r2, [r4, #17] │ │ │ │ + ssat r0, #31, r6, lsl #1 │ │ │ │ + strb r2, [r2, #28] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - it lt │ │ │ │ - lsllt r6, r3, #1 │ │ │ │ - strb r0, [r5, #20] │ │ │ │ + rev r0, r7 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldr r4, [r5, #120] @ 0x78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r7, #26] │ │ │ │ + strb r0, [r4, #5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r5, #24] │ │ │ │ + strb r2, [r3, #3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r7, #23] │ │ │ │ + strb r6, [r4, #2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r0, #22] │ │ │ │ + strb r0, [r4, #0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf7a4005e │ │ │ │ - bkpt 0x00c6 │ │ │ │ + @ instruction: 0xf1ec005e │ │ │ │ + cbnz r6, a1158 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r0, [r0, #24] │ │ │ │ + strb r0, [r5, #2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r2, #11] │ │ │ │ + strb r6, [r0, #22] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r1, #8] │ │ │ │ + strb r6, [r1, #19] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r4, #7] │ │ │ │ + strb r6, [r4, #18] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf682005e │ │ │ │ - ldrb r4, [r5, #8] │ │ │ │ + @ instruction: 0xf0ca005e │ │ │ │ + strb r4, [r3, #19] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf656005e │ │ │ │ - ldrb r2, [r7, #7] │ │ │ │ + eors.w r0, lr, #94 @ 0x5e │ │ │ │ + strb r2, [r5, #18] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf624005e │ │ │ │ - ldrb r6, [r1, #7] │ │ │ │ + orn r0, ip, #94 @ 0x5e │ │ │ │ + strb r6, [r7, #17] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r5, #10] │ │ │ │ + ldr r4, [r5, #80] @ 0x50 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r7, #16] │ │ │ │ + ldr r2, [r4, #108] @ 0x6c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r3, #11] │ │ │ │ + ldr r4, [r2, #88] @ 0x58 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r4, #11] │ │ │ │ + ldr r2, [r6, #84] @ 0x54 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r2, #11] │ │ │ │ + ldr r2, [r4, #84] @ 0x54 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r0, #7] │ │ │ │ + ldr r4, [r0, #68] @ 0x44 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r1, #13] │ │ │ │ + ldr r4, [r6, #92] @ 0x5c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf4bc005e │ │ │ │ - eor.w r0, ip, #14548992 @ 0xde0000 │ │ │ │ - ldrb r6, [r6, #0] │ │ │ │ + vqadd.s8 q0, q2, q7 │ │ │ │ + mrc 0, 6, r0, cr4, cr14, {2} │ │ │ │ + strb r6, [r4, #11] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - orn r0, lr, #14548992 @ 0xde0000 │ │ │ │ - ldrb r6, [r3, #0] │ │ │ │ + mrc 0, 5, r0, cr6, cr14, {2} │ │ │ │ + strb r6, [r1, #11] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbnz r2, a0c70 │ │ │ │ + push {r1, r4, r5, r6, r7, lr} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ands.w r0, r0, #14548992 @ 0xde0000 │ │ │ │ - cbnz r2, a0c68 │ │ │ │ + mrc 0, 2, r0, cr8, cr14, {2} │ │ │ │ + push {r1, r4, r5, r7, lr} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r2, [r2, #7] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - strb r0, [r4, #9] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - strb r6, [r1, #27] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bfi r0, r6, #1, #30 │ │ │ │ - strb r6, [r2, #28] │ │ │ │ + ldr r2, [r6, #68] @ 0x44 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - rev16 r2, r5 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf2fe005e │ │ │ │ - strb r0, [r1, #3] │ │ │ │ + ldr r0, [r1, #80] @ 0x50 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r3, #5] │ │ │ │ + strb r6, [r1, #6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - rev r0, r3 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - strb r6, [r6, #25] │ │ │ │ + stc 0, cr0, [lr, #376]! @ 0x178 │ │ │ │ + strb r6, [r0, #7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subw r0, r2, #94 @ 0x5e │ │ │ │ - cbnz r4, a0c80 │ │ │ │ + push {r1, r3, r5, r6, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r4, [r4, #1] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - strb r6, [r6, #3] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - strb r4, [r2, #23] │ │ │ │ + stcl 0, cr0, [r6, #-376] @ 0xfffffe88 │ │ │ │ + ldr r0, [r5, #52] @ 0x34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf1f2005e │ │ │ │ - ldr r4, [r7, #120] @ 0x78 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - strb r0, [r2, #1] │ │ │ │ + ldr r4, [r0, #64] @ 0x40 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbnz r4, a0c6e │ │ │ │ + push {r3, r4, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r2, [r5, #21] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf19e005e │ │ │ │ - ldr r0, [r5, #116] @ 0x74 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r4, [r7, #124] @ 0x7c │ │ │ │ + strb r6, [r4, #4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb8ba │ │ │ │ + stcl 0, cr0, [sl], #376 @ 0x178 │ │ │ │ + push {r2, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r2, [r3, #20] │ │ │ │ + ldr r4, [r0, #48] @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - │ │ │ │ -000a0c84 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ - ldr r5, [pc, #468] @ (a0e6c ) │ │ │ │ - sub sp, #140 @ 0x8c │ │ │ │ - ldr r4, [pc, #468] @ (a0e70 ) │ │ │ │ - mov fp, r0 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w sl, [sp, #176] @ 0xb0 │ │ │ │ - ldr.w lr, [sp, #184] @ 0xb8 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - ldr r6, [sp, #180] @ 0xb4 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #132] @ 0x84 │ │ │ │ - mov.w r4, #0 │ │ │ │ - ldr r4, [sp, #192] @ 0xc0 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - ldr.w r7, [lr] │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r4, #0] │ │ │ │ - ldr.w ip, [sp, #188] @ 0xbc │ │ │ │ - ldr r3, [r0, #0] │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.w a0e46 │ │ │ │ - ldr r5, [r1, #0] │ │ │ │ - mov r0, r1 │ │ │ │ - cmp r5, #0 │ │ │ │ - blt.w a0e16 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - mov r8, r2 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.w a0e4e │ │ │ │ - cmp r5, r3 │ │ │ │ - it ge │ │ │ │ - movge r5, r3 │ │ │ │ - cmp r5, #0 │ │ │ │ - it ne │ │ │ │ - cmpne r2, r5 │ │ │ │ - bgt.w a0e4e │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - mov r9, r3 │ │ │ │ - it lt │ │ │ │ - movlt.w r9, #1 │ │ │ │ - cmp r1, r9 │ │ │ │ - blt.w a0e56 │ │ │ │ - ldr.w r1, [lr] │ │ │ │ - cmp r2, r1 │ │ │ │ - bgt.w a0e5e │ │ │ │ - cmp r5, #0 │ │ │ │ - beq.w a0e2a │ │ │ │ - ldr r4, [sp, #76] @ 0x4c │ │ │ │ - mul.w r7, r2, r7 │ │ │ │ - add.w r9, sp, #112 @ 0x70 │ │ │ │ - str r5, [sp, #108] @ 0x6c │ │ │ │ - str.w r9, [sp, #52] @ 0x34 │ │ │ │ - mov r9, lr │ │ │ │ - lsls r1, r7, #3 │ │ │ │ - str r1, [sp, #72] @ 0x48 │ │ │ │ - mla r1, r4, r2, r2 │ │ │ │ - ldr r7, [sp, #80] @ 0x50 │ │ │ │ - str.w ip, [sp, #100] @ 0x64 │ │ │ │ - lsls r1, r1, #3 │ │ │ │ - str r1, [sp, #68] @ 0x44 │ │ │ │ - ldr r1, [pc, #308] @ (a0e74 ) │ │ │ │ - add r1, pc │ │ │ │ - str r1, [sp, #88] @ 0x58 │ │ │ │ - ldr r1, [pc, #304] @ (a0e78 ) │ │ │ │ - add r1, pc │ │ │ │ - str r1, [sp, #92] @ 0x5c │ │ │ │ - ldr r1, [pc, #304] @ (a0e7c ) │ │ │ │ - add r1, pc │ │ │ │ - str r1, [sp, #96] @ 0x60 │ │ │ │ - adds r1, r4, #1 │ │ │ │ - movs r4, #1 │ │ │ │ - str r1, [sp, #84] @ 0x54 │ │ │ │ - add r1, sp, #124 @ 0x7c │ │ │ │ - str r1, [sp, #48] @ 0x30 │ │ │ │ - add r1, sp, #128 @ 0x80 │ │ │ │ - strd r1, r0, [sp, #60] @ 0x3c │ │ │ │ - b.n a0d7e │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - add r4, r8 │ │ │ │ - sub.w r5, r5, r8 │ │ │ │ - add r7, r3 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - add r6, r3 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - cmp r3, r4 │ │ │ │ - blt.n a0e2a │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r2, r5 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - sub.w r3, r3, r4 │ │ │ │ - it ge │ │ │ │ - movge r2, r5 │ │ │ │ - adds r3, #1 │ │ │ │ - strd r9, r1, [sp, #4] │ │ │ │ - str r2, [sp, #124] @ 0x7c │ │ │ │ - mov r2, r7 │ │ │ │ - ldrd r1, r0, [sp, #48] @ 0x30 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - mov r3, sl │ │ │ │ - blx 5e474 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r1, [sp, #124] @ 0x7c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - adds r2, r1, r4 │ │ │ │ - cmp r2, r3 │ │ │ │ - bgt.n a0d62 │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - subs r3, r3, r4 │ │ │ │ - subs r3, r3, r1 │ │ │ │ - ldr r1, [sp, #100] @ 0x64 │ │ │ │ - str r1, [sp, #36] @ 0x24 │ │ │ │ - adds r3, #1 │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - sub.w r5, r5, r8 │ │ │ │ - mla r2, r2, r0, r4 │ │ │ │ - strd r6, r9, [sp, #20] │ │ │ │ - strd r7, sl, [sp, #12] │ │ │ │ - subs r2, r2, r1 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - str.w sl, [sp, #32] │ │ │ │ - strd r3, r3, [sp, #116] @ 0x74 │ │ │ │ - add.w r2, r1, r2, lsl #3 │ │ │ │ - str r2, [sp, #28] │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - ldr r0, [sp, #96] @ 0x60 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - subs r3, r3, r4 │ │ │ │ - add r4, r8 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - add r3, sp, #120 @ 0x78 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - add r3, sp, #116 @ 0x74 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldrd r3, r2, [sp, #88] @ 0x58 │ │ │ │ - mov r1, r3 │ │ │ │ - blx 675b0 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - add r7, r3 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - add r6, r3 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - cmp r4, r3 │ │ │ │ - ble.n a0d76 │ │ │ │ - b.n a0e2a │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #96] @ (a0e80 ) │ │ │ │ - add r1, sp, #108 @ 0x6c │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #88] @ (a0e84 ) │ │ │ │ - ldr r3, [pc, #64] @ (a0e70 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n a0e66 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #140 @ 0x8c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n a0e1c │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n a0e1c │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n a0e1c │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n a0e1c │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - strb r4, [r6, r1] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldr r0, [r3, #92] @ 0x5c │ │ │ │ + ldr r6, [r3, #56] @ 0x38 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r4, #10] │ │ │ │ + strb r4, [r0, #2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r7, #64] @ 0x40 │ │ │ │ + ldc 0, cr0, [sl], #-376 @ 0xfffffe88 │ │ │ │ + ldr r4, [r3, #36] @ 0x24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r1, #12] │ │ │ │ + ldr r0, [r7, #44] @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r2, [r4, r3] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - │ │ │ │ -000a0e88 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ - mov r9, r1 │ │ │ │ - ldr r1, [pc, #844] @ (a11e8 ) │ │ │ │ - mov fp, r3 │ │ │ │ - ldr r3, [pc, #844] @ (a11ec ) │ │ │ │ - add r1, pc │ │ │ │ - sub sp, #124 @ 0x7c │ │ │ │ - mov r4, r0 │ │ │ │ - ldr.w r8, [pc, #840] @ a11f0 │ │ │ │ - mov sl, r2 │ │ │ │ - ldr r2, [pc, #836] @ (a11f4 ) │ │ │ │ - ldr r3, [r1, r3] │ │ │ │ - add r8, pc │ │ │ │ - ldr r0, [sp, #172] @ 0xac │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - mov.w r3, #0 │ │ │ │ - str.w r9, [sp] │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ - add.w r7, r8, #4 │ │ │ │ - ldr r1, [pc, #812] @ (a11f8 ) │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - add r1, pc │ │ │ │ - ldrd r5, r6, [sp, #164] @ 0xa4 │ │ │ │ - str r0, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - movs r3, #0 │ │ │ │ - strd r7, r7, [sp, #4] │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ - str r3, [r0, #0] │ │ │ │ - mov r3, r4 │ │ │ │ - mov r0, r8 │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - str r1, [sp, #80] @ 0x50 │ │ │ │ - str r6, [sp, #84] @ 0x54 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - str r0, [sp, #52] @ 0x34 │ │ │ │ - mul.w r3, r0, r1 │ │ │ │ - str r1, [sp, #60] @ 0x3c │ │ │ │ - vmov s15, r3 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - cmp r3, #0 │ │ │ │ - vstr s15, [r5] │ │ │ │ - blt.n a0ff4 │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n a0fc0 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr.w r0, [fp] │ │ │ │ - mov ip, r3 │ │ │ │ - it lt │ │ │ │ - movlt.w ip, #1 │ │ │ │ - cmp r0, ip │ │ │ │ - blt.n a0ffc │ │ │ │ - cmp r1, #1 │ │ │ │ - mov lr, r1 │ │ │ │ - it lt │ │ │ │ - movlt r1, #1 │ │ │ │ - cmp r2, r1 │ │ │ │ - blt.w a11c0 │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w a11de │ │ │ │ - ldr r0, [sp, #60] @ 0x3c │ │ │ │ - cmp r0, r3 │ │ │ │ - it ge │ │ │ │ - movge r0, r3 │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n a1004 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - mov r6, r0 │ │ │ │ - subs r1, #8 │ │ │ │ - str r1, [sp, #72] @ 0x48 │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - adds r0, r1, #1 │ │ │ │ - sub.w r1, sl, r0, lsl #3 │ │ │ │ - str r1, [sp, #64] @ 0x40 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - cmp r1, #1 │ │ │ │ - mov r0, r1 │ │ │ │ - ite le │ │ │ │ - movle r0, #0 │ │ │ │ - movgt r0, #1 │ │ │ │ - cmp r1, r6 │ │ │ │ - it ge │ │ │ │ - movge r0, #0 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n a100c │ │ │ │ - movs r6, #1 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - subs r0, r3, r6 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - adds r0, #1 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r0, [sp, #92] @ 0x5c │ │ │ │ - add r0, sp, #92 @ 0x5c │ │ │ │ - mla r2, r6, r2, r6 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - add.w r2, r1, r2, lsl #3 │ │ │ │ - sub.w r1, lr, r6 │ │ │ │ - adds r1, #1 │ │ │ │ - add.w r6, r3, r6, lsl #3 │ │ │ │ - str r1, [sp, #88] @ 0x58 │ │ │ │ - mov r3, fp │ │ │ │ - add r1, sp, #108 @ 0x6c │ │ │ │ - str r6, [sp, #0] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - add r1, sp, #88 @ 0x58 │ │ │ │ - blx 5cccc │ │ │ │ - vldr s15, [sp, #60] @ 0x3c │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r5] │ │ │ │ - b.n a0fd6 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - str r2, [r1, #0] │ │ │ │ - ldr r0, [pc, #560] @ (a11fc ) │ │ │ │ - add r1, sp, #88 @ 0x58 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #552] @ (a1200 ) │ │ │ │ - ldr r3, [pc, #528] @ (a11ec ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w a11e2 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #124 @ 0x7c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n a0fc6 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n a0fc6 │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - str r3, [r5, #0] │ │ │ │ - b.n a0fd6 │ │ │ │ - mov r3, r4 │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ - add.w r0, r8, #8 │ │ │ │ - strd r7, r7, [sp, #4] │ │ │ │ - ldrd r2, r1, [sp, #76] @ 0x4c │ │ │ │ - str.w r9, [sp] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - str r0, [sp, #92] @ 0x5c │ │ │ │ - cmp r0, r3 │ │ │ │ - it lt │ │ │ │ - movlt r0, r3 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mov sl, r0 │ │ │ │ - cmp r3, r0 │ │ │ │ - ble.w a11b8 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - ldr.w lr, [r9] │ │ │ │ - str.w lr, [sp, #112] @ 0x70 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - mul.w r3, r3, lr │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - cmp r0, r3 │ │ │ │ - blt.w a117e │ │ │ │ - ldr r1, [pc, #432] @ (a1204 ) │ │ │ │ - movs r6, #1 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - add r1, pc │ │ │ │ - str r1, [sp, #76] @ 0x4c │ │ │ │ - ldr r1, [pc, #424] @ (a1208 ) │ │ │ │ - sub.w r2, r3, sl │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - mov sl, r4 │ │ │ │ - add r1, pc │ │ │ │ - str r1, [sp, #80] @ 0x50 │ │ │ │ - ldr r1, [pc, #416] @ (a120c ) │ │ │ │ - str.w fp, [sp, #68] @ 0x44 │ │ │ │ - mov fp, r9 │ │ │ │ - add r1, pc │ │ │ │ - mov r9, r5 │ │ │ │ - strd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - str r1, [sp, #84] @ 0x54 │ │ │ │ - b.n a10dc │ │ │ │ - cmp r6, r2 │ │ │ │ - bgt.n a10e4 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - add r5, sp, #104 @ 0x68 │ │ │ │ - str.w r9, [sp, #4] │ │ │ │ - add r4, sp, #96 @ 0x60 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - mla r7, r3, r6, r6 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - add.w r7, r3, r7, lsl #3 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - subs r3, r3, r6 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - subs r3, r3, r6 │ │ │ │ - adds r3, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge r3, r2 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - mov r2, r7 │ │ │ │ - add.w r8, r3, r6, lsl #3 │ │ │ │ - add r3, sp, #108 @ 0x6c │ │ │ │ - str.w r8, [sp] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - blx 5cccc │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - add r3, r6 │ │ │ │ - cmp r3, r2 │ │ │ │ - ble.n a10fe │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - add r6, r3 │ │ │ │ - cmp r3, #0 │ │ │ │ - bge.n a107e │ │ │ │ - cmp r6, r2 │ │ │ │ - bge.n a1082 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mov r5, r9 │ │ │ │ - mov r9, fp │ │ │ │ - ldr.w fp, [sp, #68] @ 0x44 │ │ │ │ - cmp r6, r3 │ │ │ │ - bgt.w a0fae │ │ │ │ - ldr.w lr, [r9] │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - b.n a0f7c │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - mov r2, r4 │ │ │ │ - strd r8, r9, [sp, #8] │ │ │ │ - add.w r8, sp, #112 @ 0x70 │ │ │ │ - strd r7, r3, [sp] │ │ │ │ - ldrd r1, r0, [sp, #76] @ 0x4c │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - str.w r8, [sp, #16] │ │ │ │ - subs r3, r3, r6 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - mov r3, r5 │ │ │ │ - blx 607c8 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - ldr r4, [sp, #68] @ 0x44 │ │ │ │ - str r4, [sp, #32] │ │ │ │ - strd r4, r9, [sp, #16] │ │ │ │ - strd r5, r7, [sp, #8] │ │ │ │ - str.w r8, [sp, #40] @ 0x28 │ │ │ │ - str.w r8, [sp, #24] │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - ldr r4, [sp, #48] @ 0x30 │ │ │ │ - subs r3, r3, r6 │ │ │ │ - ldr r0, [pc, #200] @ (a1210 ) │ │ │ │ - subs r3, r3, r2 │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - adds r3, r2, r6 │ │ │ │ - add.w r2, r9, r2, lsl #3 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - add r0, pc │ │ │ │ - mla r3, r4, r3, r6 │ │ │ │ - ldr r4, [sp, #64] @ 0x40 │ │ │ │ - add.w r3, r4, r3, lsl #3 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - subs r3, r3, r6 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - add r3, sp, #100 @ 0x64 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldrd r3, r2, [sp, #76] @ 0x4c │ │ │ │ - blx 675b0 │ │ │ │ - b.n a10d6 │ │ │ │ - mov r1, lr │ │ │ │ - bl 6768d8 │ │ │ │ - mov r3, r0 │ │ │ │ - ldrd r2, r1, [sp, #76] @ 0x4c │ │ │ │ - mov r6, r3 │ │ │ │ - strd r7, r7, [sp, #4] │ │ │ │ - add.w r0, r8, #12 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - mov r3, r4 │ │ │ │ - str.w r9, [sp] │ │ │ │ - movs r7, #2 │ │ │ │ - str r7, [sp, #88] @ 0x58 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - cmp r0, r3 │ │ │ │ - it lt │ │ │ │ - movlt r0, r3 │ │ │ │ - cmp r6, r0 │ │ │ │ - it ge │ │ │ │ - cmpge r2, r6 │ │ │ │ - bgt.w a1052 │ │ │ │ - ldr.w lr, [r9] │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - b.n a0f7a │ │ │ │ - adds r2, #1 │ │ │ │ - beq.n a11d0 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - str r2, [r1, #0] │ │ │ │ - b.n a0fca │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w a0fd6 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n a0fca │ │ │ │ - negs r3, r2 │ │ │ │ - b.n a0fca │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - strh r0, [r6, r1] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - push {r2, r3, r4, r5, lr} │ │ │ │ + cbz r4, a125e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [r1, #48] @ 0x30 │ │ │ │ + strb r2, [r3, #0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r3, #48] @ 0x30 │ │ │ │ + @ instruction: 0xebe6005e │ │ │ │ + ldr r0, [r1, #32] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r5, #36] @ 0x24 │ │ │ │ + ldr r4, [r4, #40] @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r6, r4] │ │ │ │ + cbz r2, a125e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r0, [r3, #1] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - strb r2, [r6, #0] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r6, [r3, #112] @ 0x70 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r0, [r4, #108] @ 0x6c │ │ │ │ + ldr r2, [r1, #124] @ 0x7c │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 000a1214 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -90705,47 +90698,235 @@ │ │ │ │ ldrd r1, sl, [sp, #92] @ 0x5c │ │ │ │ ldr.w lr, [sp, #100] @ 0x64 │ │ │ │ b.n a1462 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #856] @ (a18dc ) │ │ │ │ + ldr r6, [pc, #856] @ (a18dc ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #104] @ 0x68 │ │ │ │ + ldr r2, [r7, #104] @ 0x68 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [pc, #312] @ (a16c8 ) │ │ │ │ + ldr r6, [pc, #312] @ (a16c8 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ sub sp, #432 @ 0x1b0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmdb r4, {r1, r2, r3, r4, r6} │ │ │ │ - str r4, [r2, #116] @ 0x74 │ │ │ │ + @ instruction: 0xe8dc005e │ │ │ │ + str r4, [r1, #120] @ 0x78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ add r7, sp, #480 @ 0x1e0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r0, [r7, #100] @ 0x64 │ │ │ │ + str r0, [r6, #104] @ 0x68 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n a1518 │ │ │ │ + b.n a14c8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r0, [r3, #84] @ 0x54 │ │ │ │ + str r0, [r1, #88] @ 0x58 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r0, #32 │ │ │ │ + asrs r2, r6, #32 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + │ │ │ │ +000a15b0 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ + mov r9, r0 │ │ │ │ + ldr r0, [pc, #460] @ (a1794 ) │ │ │ │ + sub sp, #76 @ 0x4c │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r3, [pc, #456] @ (a1798 ) │ │ │ │ + add r0, pc │ │ │ │ + ldr r4, [sp, #128] @ 0x80 │ │ │ │ + ldr.w sl, [r8] │ │ │ │ + ldr r3, [r0, r3] │ │ │ │ + ldr r7, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + mov.w r3, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r4, #0] │ │ │ │ + ldr.w lr, [sp, #124] @ 0x7c │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.w a177c │ │ │ │ + mov fp, r1 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.w a1748 │ │ │ │ + cmp r3, #1 │ │ │ │ + mov r0, r2 │ │ │ │ + ldr.w r2, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + it lt │ │ │ │ + movlt r5, #1 │ │ │ │ + cmp r2, r5 │ │ │ │ + blt.w a1784 │ │ │ │ + cmp r3, r1 │ │ │ │ + mov r5, r3 │ │ │ │ + it ge │ │ │ │ + movge r5, r1 │ │ │ │ + cmp r5, #0 │ │ │ │ + beq.w a175c │ │ │ │ + add.w r2, r5, #536870912 @ 0x20000000 │ │ │ │ + add.w r6, sl, #1 │ │ │ │ + subs r2, #1 │ │ │ │ + mov ip, r3 │ │ │ │ + sub.w r6, r0, r6, lsl #3 │ │ │ │ + mov r3, r1 │ │ │ │ + add.w r7, r7, r2, lsl #3 │ │ │ │ + ldr r2, [pc, #356] @ (a179c ) │ │ │ │ + mov r4, r5 │ │ │ │ + vldr s17, [pc, #340] @ a1790 │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #28] │ │ │ │ + add r2, sp, #52 @ 0x34 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + add r2, sp, #60 @ 0x3c │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + add r2, sp, #56 @ 0x38 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + mov r2, r8 │ │ │ │ + mov r1, ip │ │ │ │ + mov r8, r7 │ │ │ │ + vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ + mov r7, r2 │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ + str.w lr, [sp, #44] @ 0x2c │ │ │ │ + b.n a166a │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + subs r1, r1, r5 │ │ │ │ + mov r2, r7 │ │ │ │ + add r1, r4 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + add r1, sl │ │ │ │ + subs r3, r3, r5 │ │ │ │ + add r3, r4 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + add.w r1, r6, r1, lsl #3 │ │ │ │ + blx 62578 │ │ │ │ + str.w r8, [sp] │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + subs r2, r2, r5 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + subs r3, r3, r5 │ │ │ │ + add r2, r4 │ │ │ │ + add r3, r4 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + mla ip, sl, r3, r2 │ │ │ │ + add r2, sl │ │ │ │ + mov r3, r7 │ │ │ │ + add.w r2, r6, r2, lsl #3 │ │ │ │ + add.w ip, r6, ip, lsl #3 │ │ │ │ + ldr.w lr, [ip] │ │ │ │ + ldr.w ip, [ip, #4] │ │ │ │ + str.w lr, [sp, #60] @ 0x3c │ │ │ │ + str.w ip, [sp, #64] @ 0x40 │ │ │ │ + blx 668cc │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + strd r7, r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + strd r8, r3, [sp, #4] │ │ │ │ + sub.w r8, r8, #8 │ │ │ │ + str r7, [sp, #0] │ │ │ │ + ldrd r1, r0, [sp, #24] │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + subs r2, r2, r5 │ │ │ │ + subs r3, r3, r5 │ │ │ │ + add r2, r4 │ │ │ │ + add r3, r4 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + mla r3, sl, r3, r2 │ │ │ │ + add.w r3, r6, r3, lsl #3 │ │ │ │ + vstr s16, [r3] │ │ │ │ + vstr s17, [r3, #4] │ │ │ │ + add.w r3, r2, sl │ │ │ │ + subs r2, #1 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + add.w r3, r6, r3, lsl #3 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + blx 5b480 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + subs r3, r3, r5 │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ + subs r2, r2, r5 │ │ │ │ + add r3, r4 │ │ │ │ + add r2, r4 │ │ │ │ + add.w r1, r3, sl │ │ │ │ + ldr.w ip, [sp, #60] @ 0x3c │ │ │ │ + add.w r1, r6, r1, lsl #3 │ │ │ │ + mla r3, sl, r2, r3 │ │ │ │ + subs r2, #1 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + mov r2, r7 │ │ │ │ + add.w r3, r6, r3, lsl #3 │ │ │ │ + str r0, [r3, #4] │ │ │ │ + str.w ip, [r3] │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + blx 62578 │ │ │ │ + subs r4, #1 │ │ │ │ + bne.n a1662 │ │ │ │ + b.n a175c │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #80] @ (a17a0 ) │ │ │ │ + add r1, sp, #52 @ 0x34 │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #68] @ (a17a4 ) │ │ │ │ + ldr r3, [pc, #56] @ (a1798 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n a178c │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #76 @ 0x4c │ │ │ │ + vpop {d8} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n a174e │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n a174e │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + ldr r3, [pc, #264] @ (a18a0 ) │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldr r2, [r6, #32] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r4, [r4, #32] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r1, [pc, #704] @ (a1a68 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -000a15b0 : │ │ │ │ +000a17a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ - ldr.w r5, [pc, #1216] @ a1a88 │ │ │ │ + ldr.w r5, [pc, #1216] @ a1c80 │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ - ldr.w r4, [pc, #1216] @ a1a8c │ │ │ │ + ldr.w r4, [pc, #1216] @ a1c84 │ │ │ │ mov ip, r1 │ │ │ │ add r5, pc │ │ │ │ ldr r7, [sp, #204] @ 0xcc │ │ │ │ ldr r6, [sp, #208] @ 0xd0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -90763,65 +90944,65 @@ │ │ │ │ str r5, [sp, #92] @ 0x5c │ │ │ │ cmp.w ip, #0 │ │ │ │ sub.w r5, r2, r5 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ - blt.n a167a │ │ │ │ + blt.n a1872 │ │ │ │ ldr.w lr, [r0] │ │ │ │ cmp ip, lr │ │ │ │ - ble.n a164e │ │ │ │ + ble.n a1846 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - ldr.w r0, [pc, #1140] @ a1a90 │ │ │ │ + ldr.w r0, [pc, #1140] @ a1c88 │ │ │ │ add r1, sp, #124 @ 0x7c │ │ │ │ str r2, [r6, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1128] @ a1a94 │ │ │ │ - ldr.w r3, [pc, #1116] @ a1a8c │ │ │ │ + ldr.w r2, [pc, #1128] @ a1c8c │ │ │ │ + ldr.w r3, [pc, #1116] @ a1c84 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w a1a84 │ │ │ │ + bne.w a1c7c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #156 @ 0x9c │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp.w lr, #1 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r8, lr │ │ │ │ it lt │ │ │ │ movlt.w r8, #1 │ │ │ │ cmp r1, r8 │ │ │ │ - blt.n a1682 │ │ │ │ + blt.n a187a │ │ │ │ cmp.w ip, #1 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ mov r8, ip │ │ │ │ it lt │ │ │ │ movlt.w r8, #1 │ │ │ │ cmp r1, r8 │ │ │ │ - bge.n a168a │ │ │ │ + bge.n a1882 │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n a1618 │ │ │ │ + b.n a1810 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n a1618 │ │ │ │ + b.n a1810 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n a1618 │ │ │ │ + b.n a1810 │ │ │ │ mov fp, r2 │ │ │ │ cmp.w ip, #1 │ │ │ │ - beq.w a1a60 │ │ │ │ + beq.w a1c58 │ │ │ │ str r7, [sp, #4] │ │ │ │ adds r6, r4, #1 │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ mov.w r1, ip, asr #1 │ │ │ │ str r7, [sp, #0] │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ sub.w r6, r7, r6, lsl #3 │ │ │ │ @@ -90840,22 +91021,22 @@ │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #8] │ │ │ │ it ge │ │ │ │ movge lr, ip │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str.w lr, [sp, #84] @ 0x54 │ │ │ │ - bl a15b0 │ │ │ │ + bl a17a8 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n a172e │ │ │ │ + ble.n a1926 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n a172e │ │ │ │ + ble.n a1926 │ │ │ │ add.w r8, r2, #1 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mla lr, r3, r4, r4 │ │ │ │ mov.w ip, #1 │ │ │ │ mov sl, r2 │ │ │ │ mla r0, r3, r2, r2 │ │ │ │ add r3, r0 │ │ │ │ @@ -90867,35 +91048,35 @@ │ │ │ │ ldr r7, [r3, #8] │ │ │ │ adds r3, #8 │ │ │ │ str r7, [r2, #8] │ │ │ │ adds r2, #8 │ │ │ │ ldr r7, [r3, #4] │ │ │ │ cmp r1, r3 │ │ │ │ str r7, [r2, #4] │ │ │ │ - bne.n a1710 │ │ │ │ + bne.n a1908 │ │ │ │ add.w ip, ip, #1 │ │ │ │ add lr, r4 │ │ │ │ add r0, sl │ │ │ │ add r1, r9 │ │ │ │ cmp r8, ip │ │ │ │ - bne.n a1708 │ │ │ │ + bne.n a1900 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #24] │ │ │ │ mul.w r7, r0, r4 │ │ │ │ - ldr r1, [pc, #856] @ (a1a98 ) │ │ │ │ - ldr.w sl, [pc, #856] @ a1a9c │ │ │ │ - ldr.w r8, [pc, #856] @ a1aa0 │ │ │ │ + ldr r1, [pc, #856] @ (a1c90 ) │ │ │ │ + ldr.w sl, [pc, #856] @ a1c94 │ │ │ │ + ldr.w r8, [pc, #856] @ a1c98 │ │ │ │ adds r2, r7, #1 │ │ │ │ strd fp, r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - ldr r3, [pc, #848] @ (a1aa4 ) │ │ │ │ + ldr r3, [pc, #848] @ (a1c9c ) │ │ │ │ add sl, pc │ │ │ │ add r8, pc │ │ │ │ mov r0, r1 │ │ │ │ add.w r8, r8, #4 │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ add.w r7, r6, r2, lsl #3 │ │ │ │ @@ -90927,15 +91108,15 @@ │ │ │ │ strd r8, r0, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str.w ip, [sp, #44] @ 0x2c │ │ │ │ add.w ip, r5, r3, lsl #3 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - ldr.w r9, [pc, #748] @ a1aa8 │ │ │ │ + ldr.w r9, [pc, #748] @ a1ca0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ str.w ip, [sp, #80] @ 0x50 │ │ │ │ subs r3, r3, r2 │ │ │ │ add.w ip, sp, #124 @ 0x7c │ │ │ │ @@ -91005,51 +91186,51 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ strd r8, fp, [sp, #8] │ │ │ │ blx 5cc38 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w a1a80 │ │ │ │ + ble.w a1c78 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ add.w r9, r3, #1 │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ movs r3, #0 │ │ │ │ sub.w fp, r2, #8 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ movs r0, #1 │ │ │ │ mov r8, r2 │ │ │ │ mla lr, r7, r4, r4 │ │ │ │ mla ip, r7, r2, r2 │ │ │ │ add.w r1, r7, ip │ │ │ │ add.w r1, r5, r1, lsl #3 │ │ │ │ cmp r7, #0 │ │ │ │ - ble.n a18dc │ │ │ │ + ble.n a1ad4 │ │ │ │ add.w r3, r5, ip, lsl #3 │ │ │ │ add.w r2, r6, lr, lsl #3 │ │ │ │ vldr s14, [r2, #8] │ │ │ │ adds r3, #8 │ │ │ │ vldr s15, [r2, #12] │ │ │ │ adds r2, #8 │ │ │ │ vldr s17, [r3] │ │ │ │ vldr s16, [r3, #4] │ │ │ │ vsub.f32 s17, s17, s14 │ │ │ │ vsub.f32 s16, s16, s15 │ │ │ │ vstr s17, [r3] │ │ │ │ vstr s16, [r3, #4] │ │ │ │ cmp r1, r3 │ │ │ │ - bne.n a18b2 │ │ │ │ + bne.n a1aaa │ │ │ │ movs r3, #1 │ │ │ │ adds r0, #1 │ │ │ │ add ip, r8 │ │ │ │ add lr, r4 │ │ │ │ add r1, fp │ │ │ │ cmp r0, r9 │ │ │ │ - bne.n a18a6 │ │ │ │ - cbz r3, a18f2 │ │ │ │ + bne.n a1a9e │ │ │ │ + cbz r3, a1aea │ │ │ │ vstr s17, [sp, #140] @ 0x8c │ │ │ │ vstr s16, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r3, r2 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ @@ -91062,26 +91243,26 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ subs r3, r3, r7 │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - bl a15b0 │ │ │ │ + bl a17a8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ ittt gt │ │ │ │ movgt r7, #1 │ │ │ │ movgt sl, r7 │ │ │ │ ldrgt.w r8, [sp, #48] @ 0x30 │ │ │ │ - ble.n a197e │ │ │ │ + ble.n a1b76 │ │ │ │ ldr.w r9, [sp, #132] @ 0x84 │ │ │ │ cmp.w r9, #0 │ │ │ │ - ble.n a197e │ │ │ │ + ble.n a1b76 │ │ │ │ mov.w fp, #1 │ │ │ │ mov r7, fp │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, r7 │ │ │ │ adds r7, #1 │ │ │ │ add.w r1, r3, r8 │ │ │ │ @@ -91090,31 +91271,31 @@ │ │ │ │ blx 62524 │ │ │ │ ldr r1, [sp, #140] @ 0x8c │ │ │ │ cmp r9, r7 │ │ │ │ add.w r3, r6, fp, lsl #3 │ │ │ │ str r1, [r3, #0] │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [r3, #4] │ │ │ │ - bge.n a193e │ │ │ │ + bge.n a1b36 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ add.w sl, sl, #1 │ │ │ │ cmp sl, r3 │ │ │ │ - bgt.n a197e │ │ │ │ + bgt.n a1b76 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r9, [sp, #132] @ 0x84 │ │ │ │ add r8, r3 │ │ │ │ cmp.w r9, #0 │ │ │ │ - bgt.n a1938 │ │ │ │ - ldr.w r8, [pc, #300] @ a1aac │ │ │ │ - ldr r4, [pc, #300] @ (a1ab0 ) │ │ │ │ - ldr.w fp, [pc, #300] @ a1ab4 │ │ │ │ + bgt.n a1b30 │ │ │ │ + ldr.w r8, [pc, #300] @ a1ca4 │ │ │ │ + ldr r4, [pc, #300] @ (a1ca8 ) │ │ │ │ + ldr.w fp, [pc, #300] @ a1cac │ │ │ │ add r8, pc │ │ │ │ - ldr.w r9, [pc, #300] @ a1ab8 │ │ │ │ + ldr.w r9, [pc, #300] @ a1cb0 │ │ │ │ add r4, pc │ │ │ │ - ldr r6, [pc, #296] @ (a1abc ) │ │ │ │ + ldr r6, [pc, #296] @ (a1cb4 ) │ │ │ │ add fp, pc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r9, pc │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ add r6, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r6, #4 │ │ │ │ @@ -91146,15 +91327,15 @@ │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ add.w r2, r5, r2, lsl #3 │ │ │ │ add.w r3, r5, r3, lsl #3 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r2, [sp, #16] │ │ │ │ subs r1, r1, r0 │ │ │ │ - ldr r0, [pc, #212] @ (a1ac0 ) │ │ │ │ + ldr r0, [pc, #212] @ (a1cb8 ) │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ @@ -91194,366 +91375,80 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 5cc38 │ │ │ │ - b.n a1628 │ │ │ │ + b.n a1820 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp.w lr, #2 │ │ │ │ ite le │ │ │ │ addle r2, lr │ │ │ │ addgt r2, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr r3, [pc, #80] @ (a1ac4 ) │ │ │ │ + ldr r3, [pc, #80] @ (a1cbc ) │ │ │ │ add.w r2, r5, r2, lsl #3 │ │ │ │ add r3, pc │ │ │ │ blx 668cc │ │ │ │ - b.n a1628 │ │ │ │ + b.n a1820 │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ - b.n a18f2 │ │ │ │ + b.n a1aea │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #256] @ (a1b8c ) │ │ │ │ + ldr r1, [pc, #288] @ (a1da4 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #48] @ 0x30 │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [pc, #896] @ (a1e18 ) │ │ │ │ + ldr r0, [pc, #928] @ (a2030 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [r6, #32] │ │ │ │ + str r2, [r2, #4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r0, #60] @ 0x3c │ │ │ │ + str r6, [r0, #32] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r4, sp, #720 @ 0x2d0 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - lsrs r0, r3, #23 │ │ │ │ + add r2, sp, #752 @ 0x2f0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [r7, #40] @ 0x28 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - lsrs r4, r5, #14 │ │ │ │ + lsrs r0, r2, #16 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [r6, #12] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrsh r2, [r6, r7] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r6, [r7, #20] │ │ │ │ + str r6, [r6, #12] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, sp, #440 @ 0x1b8 │ │ │ │ + lsrs r4, r4, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r0, [r5, #16] │ │ │ │ + ldrsh r2, [r5, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, sp, #576 @ 0x240 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - │ │ │ │ -000a1ac8 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r5, [pc, #196] @ (a1ba0 ) │ │ │ │ - sub sp, #44 @ 0x2c │ │ │ │ - ldr r4, [pc, #196] @ (a1ba4 ) │ │ │ │ - mov r6, r1 │ │ │ │ - add r5, pc │ │ │ │ - movs r1, #0 │ │ │ │ - ldrd r9, fp, [sp, #80] @ 0x50 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - ldr r5, [sp, #92] @ 0x5c │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #36] @ 0x24 │ │ │ │ - mov.w r4, #0 │ │ │ │ - ldr.w sl, [sp, #88] @ 0x58 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - str r1, [r5, #0] │ │ │ │ - ldr r1, [r0, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n a1b56 │ │ │ │ - ldr r7, [r6, #0] │ │ │ │ - cmp r7, #0 │ │ │ │ - blt.n a1b26 │ │ │ │ - cmp r1, #1 │ │ │ │ - it lt │ │ │ │ - movlt r1, #1 │ │ │ │ - mov ip, r1 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - cmp r1, ip │ │ │ │ - blt.n a1b5e │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - cmp ip, r1 │ │ │ │ - ble.n a1b66 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n a1b2c │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #120] @ (a1ba8 ) │ │ │ │ - add r1, sp, #32 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #32] │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #112] @ (a1bac ) │ │ │ │ - ldr r3, [pc, #100] @ (a1ba4 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n a1b9a │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #44 @ 0x2c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n a1b2c │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n a1b2c │ │ │ │ - mov r1, r0 │ │ │ │ - strd r9, r5, [sp] │ │ │ │ - mov r4, r0 │ │ │ │ - mov r8, r2 │ │ │ │ - blx 5b58c │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n a1b3a │ │ │ │ - ldr r0, [pc, #52] @ (a1bb0 ) │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r4, [sp, #28] │ │ │ │ - mov r3, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - strd sl, r5, [sp, #12] │ │ │ │ - str.w fp, [sp, #8] │ │ │ │ - add r0, pc │ │ │ │ - str.w r9, [sp, #4] │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 63bf8 │ │ │ │ - b.n a1b3a │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - mov r0, r6 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - str r6, [r2, #96] @ 0x60 │ │ │ │ + ldrsh r6, [r1, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp sl, sl │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - str r4, [r5, #60] @ 0x3c │ │ │ │ + ldrsh r6, [r7, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - │ │ │ │ -000a1bb4 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ - mov r9, r0 │ │ │ │ - ldr r0, [pc, #460] @ (a1d98 ) │ │ │ │ - sub sp, #76 @ 0x4c │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r3, [pc, #456] @ (a1d9c ) │ │ │ │ - add r0, pc │ │ │ │ - ldr r4, [sp, #128] @ 0x80 │ │ │ │ - ldr.w sl, [r8] │ │ │ │ - ldr r3, [r0, r3] │ │ │ │ - ldr r7, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - mov.w r3, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r4, #0] │ │ │ │ - ldr.w lr, [sp, #124] @ 0x7c │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.w a1d80 │ │ │ │ - mov fp, r1 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.w a1d4c │ │ │ │ - cmp r3, #1 │ │ │ │ - mov r0, r2 │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - it lt │ │ │ │ - movlt r5, #1 │ │ │ │ - cmp r2, r5 │ │ │ │ - blt.w a1d88 │ │ │ │ - cmp r3, r1 │ │ │ │ - mov r5, r3 │ │ │ │ - it ge │ │ │ │ - movge r5, r1 │ │ │ │ - cmp r5, #0 │ │ │ │ - beq.w a1d60 │ │ │ │ - add.w r2, r5, #536870912 @ 0x20000000 │ │ │ │ - add.w r6, sl, #1 │ │ │ │ - subs r2, #1 │ │ │ │ - mov ip, r3 │ │ │ │ - sub.w r6, r0, r6, lsl #3 │ │ │ │ - mov r3, r1 │ │ │ │ - add.w r7, r7, r2, lsl #3 │ │ │ │ - ldr r2, [pc, #356] @ (a1da0 ) │ │ │ │ - mov r4, r5 │ │ │ │ - vldr s17, [pc, #340] @ a1d94 │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #28] │ │ │ │ - add r2, sp, #52 @ 0x34 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - add r2, sp, #60 @ 0x3c │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - add r2, sp, #56 @ 0x38 │ │ │ │ - str r2, [sp, #32] │ │ │ │ - mov r2, r8 │ │ │ │ - mov r1, ip │ │ │ │ - mov r8, r7 │ │ │ │ - vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ - mov r7, r2 │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ - str.w lr, [sp, #44] @ 0x2c │ │ │ │ - b.n a1c6e │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - subs r1, r1, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - add r1, r4 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - add r1, sl │ │ │ │ - subs r3, r3, r5 │ │ │ │ - add r3, r4 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - add.w r1, r6, r1, lsl #3 │ │ │ │ - blx 62578 │ │ │ │ - str.w r8, [sp] │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - subs r2, r2, r5 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - subs r3, r3, r5 │ │ │ │ - add r2, r4 │ │ │ │ - add r3, r4 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - mla ip, sl, r3, r2 │ │ │ │ - add r2, sl │ │ │ │ - mov r3, r7 │ │ │ │ - add.w r2, r6, r2, lsl #3 │ │ │ │ - add.w ip, r6, ip, lsl #3 │ │ │ │ - ldr.w lr, [ip] │ │ │ │ - ldr.w ip, [ip, #4] │ │ │ │ - str.w lr, [sp, #60] @ 0x3c │ │ │ │ - str.w ip, [sp, #64] @ 0x40 │ │ │ │ - blx 668cc │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - strd r7, r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - strd r8, r3, [sp, #4] │ │ │ │ - sub.w r8, r8, #8 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - ldrd r1, r0, [sp, #24] │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - subs r2, r2, r5 │ │ │ │ - subs r3, r3, r5 │ │ │ │ - add r2, r4 │ │ │ │ - add r3, r4 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - mla r3, sl, r3, r2 │ │ │ │ - add.w r3, r6, r3, lsl #3 │ │ │ │ - vstr s16, [r3] │ │ │ │ - vstr s17, [r3, #4] │ │ │ │ - add.w r3, r2, sl │ │ │ │ - subs r2, #1 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - add.w r3, r6, r3, lsl #3 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - blx 5b480 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - subs r3, r3, r5 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - subs r2, r2, r5 │ │ │ │ - add r3, r4 │ │ │ │ - add r2, r4 │ │ │ │ - add.w r1, r3, sl │ │ │ │ - ldr.w ip, [sp, #60] @ 0x3c │ │ │ │ - add.w r1, r6, r1, lsl #3 │ │ │ │ - mla r3, sl, r2, r3 │ │ │ │ - subs r2, #1 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - mov r2, r7 │ │ │ │ - add.w r3, r6, r3, lsl #3 │ │ │ │ - str r0, [r3, #4] │ │ │ │ - str.w ip, [r3] │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - blx 62578 │ │ │ │ - subs r4, #1 │ │ │ │ - bne.n a1c66 │ │ │ │ - b.n a1d60 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #80] @ (a1da4 ) │ │ │ │ - add r1, sp, #52 @ 0x34 │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #68] @ (a1da8 ) │ │ │ │ - ldr r3, [pc, #56] @ (a1d9c ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n a1d90 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #76 @ 0x4c │ │ │ │ - vpop {d8} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n a1d52 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n a1d52 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - cmp r6, r7 │ │ │ │ + add r0, sp, #472 @ 0x1d8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - str r6, [r7, #60] @ 0x3c │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r0, [r7, #60] @ 0x3c │ │ │ │ + ldrsh r0, [r5, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bics r4, r5 │ │ │ │ + add r7, pc, #608 @ (adr r7, a1f20 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -000a1dac : │ │ │ │ +000a1cc0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ mov r4, r2 │ │ │ │ - ldr r2, [pc, #852] @ (a2118 ) │ │ │ │ + ldr r2, [pc, #852] @ (a202c ) │ │ │ │ mov r7, r3 │ │ │ │ - ldr r3, [pc, #852] @ (a211c ) │ │ │ │ + ldr r3, [pc, #852] @ (a2030 ) │ │ │ │ add r2, pc │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r9, r0 │ │ │ │ - ldr r0, [pc, #844] @ (a2120 ) │ │ │ │ + ldr r0, [pc, #844] @ (a2034 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr.w sl, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ @@ -91563,26 +91458,26 @@ │ │ │ │ str r1, [sp, #20] │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r5, [sp, #144] @ 0x90 │ │ │ │ sub.w r1, r8, r6 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s16, s0 │ │ │ │ - ldr r0, [pc, #800] @ (a2124 ) │ │ │ │ + ldr r0, [pc, #800] @ (a2038 ) │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ vdiv.f32 s15, s0, s16 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ vdiv.f32 s14, s13, s15 │ │ │ │ vstr s15, [sp, #64] @ 0x40 │ │ │ │ vstr s14, [sp, #60] @ 0x3c │ │ │ │ blx 639fc │ │ │ │ - ldr r3, [pc, #768] @ (a2128 ) │ │ │ │ + ldr r3, [pc, #768] @ (a203c ) │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ ldr.w r2, [r9] │ │ │ │ @@ -91592,21 +91487,21 @@ │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ blx 634ac │ │ │ │ ldr.w r1, [r9] │ │ │ │ subs r3, r1, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n a1ebc │ │ │ │ + ble.n a1dd0 │ │ │ │ add.w r0, r7, #8 │ │ │ │ add.w ip, r7, r1, lsl #3 │ │ │ │ mov.w lr, #1 │ │ │ │ add.w lr, lr, #1 │ │ │ │ cmp r1, lr │ │ │ │ - blt.w a2072 │ │ │ │ + blt.w a1f86 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r8 │ │ │ │ vldr s15, [r2, #12] │ │ │ │ adds r3, #8 │ │ │ │ vldr s9, [r0, #-4] │ │ │ │ adds r2, #8 │ │ │ │ vldr s11, [r0, #-8] │ │ │ │ @@ -91618,22 +91513,22 @@ │ │ │ │ vmla.f32 s15, s10, s9 │ │ │ │ vnmls.f32 s12, s10, s11 │ │ │ │ vsub.f32 s13, s13, s15 │ │ │ │ vsub.f32 s15, s14, s12 │ │ │ │ vstr s13, [r3, #-4] │ │ │ │ vstr s15, [r3, #-8] │ │ │ │ cmp r3, ip │ │ │ │ - bne.n a1e6c │ │ │ │ + bne.n a1d80 │ │ │ │ add r8, r6 │ │ │ │ adds r0, #8 │ │ │ │ cmp r1, lr │ │ │ │ - bne.n a1e5e │ │ │ │ + bne.n a1d72 │ │ │ │ vstr s13, [sp, #72] @ 0x48 │ │ │ │ vstr s15, [sp, #68] @ 0x44 │ │ │ │ - ldr.w r8, [pc, #620] @ a212c │ │ │ │ + ldr.w r8, [pc, #620] @ a2040 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r5, #0] │ │ │ │ add r8, pc │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ blx 66e34 │ │ │ │ @@ -91649,31 +91544,31 @@ │ │ │ │ mla r0, r3, r0, r0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ vmul.f64 d8, d8, d0 │ │ │ │ add.w r0, r3, r0, lsl #3 │ │ │ │ blx 65ce8 │ │ │ │ vcmpe.f64 d8, d0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w a20ba │ │ │ │ + bgt.w a1fce │ │ │ │ ldr.w r5, [r9] │ │ │ │ cmp r5, #0 │ │ │ │ - ble.w a210a │ │ │ │ + ble.w a201e │ │ │ │ mul.w r2, r5, r4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add.w r8, r5, #1 │ │ │ │ add.w r4, r7, r5, lsl #3 │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ mov r7, r8 │ │ │ │ add.w sl, r1, r2, lsl #3 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r8, r6 │ │ │ │ mla r3, r5, r2, r2 │ │ │ │ add r3, r5 │ │ │ │ add.w fp, r1, r3, lsl #3 │ │ │ │ - ldr r1, [pc, #496] @ (a2130 ) │ │ │ │ + ldr r1, [pc, #496] @ (a2044 ) │ │ │ │ add r1, pc │ │ │ │ adds r3, r1, #4 │ │ │ │ mvns r1, r2 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ lsls r3, r1, #3 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -91699,18 +91594,18 @@ │ │ │ │ vstr s10, [sp, #76] @ 0x4c │ │ │ │ vnmls.f32 s12, s10, s15 │ │ │ │ vstr s9, [sp, #80] @ 0x50 │ │ │ │ vstr s14, [sp, #72] @ 0x48 │ │ │ │ vstr s14, [r4, #-4] │ │ │ │ vstr s12, [sp, #68] @ 0x44 │ │ │ │ vstr s12, [r4, #-8] │ │ │ │ - blt.n a200c │ │ │ │ + blt.n a1f20 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #1 │ │ │ │ - bne.n a201e │ │ │ │ + bne.n a1f32 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add.w r1, r3, r5, lsl #4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w ip, r3, r0, lsl #3 │ │ │ │ mov r3, r4 │ │ │ │ vldr s11, [r1, #8] │ │ │ │ adds r3, #8 │ │ │ │ @@ -91727,25 +91622,25 @@ │ │ │ │ vmul.f32 s15, s8, s15 │ │ │ │ vmla.f32 s15, s7, s13 │ │ │ │ vnmls.f32 s11, s8, s13 │ │ │ │ vsub.f32 s14, s14, s15 │ │ │ │ vsub.f32 s12, s12, s11 │ │ │ │ vstr s14, [r4, #-4] │ │ │ │ vstr s12, [r4, #-8] │ │ │ │ - bne.n a1fbc │ │ │ │ + bne.n a1ed0 │ │ │ │ vstr s12, [sp, #68] @ 0x44 │ │ │ │ vstr s14, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ sub.w r9, r9, r8 │ │ │ │ subs r4, #8 │ │ │ │ subs r5, #1 │ │ │ │ add fp, r3 │ │ │ │ - beq.n a2078 │ │ │ │ + beq.n a1f8c │ │ │ │ adds r7, r5, #1 │ │ │ │ - b.n a1f5c │ │ │ │ + b.n a1e70 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, fp │ │ │ │ add.w ip, r3, r0, lsl #3 │ │ │ │ mov r3, r4 │ │ │ │ vldr s15, [r1, #4] │ │ │ │ adds r3, #8 │ │ │ │ vldr s8, [r1] │ │ │ │ @@ -91761,51 +91656,51 @@ │ │ │ │ vmul.f32 s13, s11, s13 │ │ │ │ vnmls.f32 s8, s11, s7 │ │ │ │ vmla.f32 s13, s15, s7 │ │ │ │ vsub.f32 s12, s12, s8 │ │ │ │ vsub.f32 s14, s14, s13 │ │ │ │ vstr s12, [r4, #-8] │ │ │ │ vstr s14, [r4, #-4] │ │ │ │ - bne.n a2028 │ │ │ │ - b.n a2004 │ │ │ │ + bne.n a1f3c │ │ │ │ + b.n a1f18 │ │ │ │ add r8, r6 │ │ │ │ adds r0, #8 │ │ │ │ - b.n a1e5e │ │ │ │ + b.n a1d72 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ subs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr r3, [pc, #172] @ (a2134 ) │ │ │ │ + ldr r3, [pc, #172] @ (a2048 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ add.w r4, r3, #12 │ │ │ │ mov r0, r3 │ │ │ │ str r4, [sp, #8] │ │ │ │ blx 634ac │ │ │ │ - ldr r2, [pc, #156] @ (a2138 ) │ │ │ │ - ldr r3, [pc, #124] @ (a211c ) │ │ │ │ + ldr r2, [pc, #156] @ (a204c ) │ │ │ │ + ldr r3, [pc, #124] @ (a2030 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n a210e │ │ │ │ + bne.n a2022 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #92 @ 0x5c │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, sl │ │ │ │ blx 65ce8 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s13, [pc, #76] @ a2114 │ │ │ │ + vldr s13, [pc, #76] @ a2028 │ │ │ │ vmov.f32 s15, #96 @ 0x3f000000 0.5 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ mov r0, r9 │ │ │ │ vdiv.f32 s14, s15, s0 │ │ │ │ vdiv.f32 s15, s13, s0 │ │ │ │ @@ -91816,39 +91711,137 @@ │ │ │ │ blx 574e4 │ │ │ │ vldr s15, [r5] │ │ │ │ vldr s14, [sp, #76] @ 0x4c │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vstr s15, [r5] │ │ │ │ ldr.w r5, [r9] │ │ │ │ cmp r5, #0 │ │ │ │ - bgt.w a1f1a │ │ │ │ + bgt.w a1e2e │ │ │ │ mov r0, r5 │ │ │ │ - b.n a207a │ │ │ │ + b.n a1f8e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - muls r0, r1 │ │ │ │ + add r4, r6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, r2] │ │ │ │ + ldrb r2, [r3, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r6, r1] │ │ │ │ + ldrb r2, [r2, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, pc, #928 @ (adr r5, a24cc ) │ │ │ │ + add r6, pc, #848 @ (adr r6, a2390 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r5, pc, #304 @ (adr r5, a2260 ) │ │ │ │ + add r6, pc, #224 @ (adr r6, a2124 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r4, pc, #848 @ (adr r4, a2484 ) │ │ │ │ + add r5, pc, #768 @ (adr r5, a2348 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r3, pc, #552 @ (adr r3, a2360 ) │ │ │ │ + add r4, pc, #472 @ (adr r4, a2224 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - eors r2, r6 │ │ │ │ + adcs r6, r3 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + │ │ │ │ +000a2050 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ + ldr r5, [pc, #196] @ (a2128 ) │ │ │ │ + sub sp, #44 @ 0x2c │ │ │ │ + ldr r4, [pc, #196] @ (a212c ) │ │ │ │ + mov r6, r1 │ │ │ │ + add r5, pc │ │ │ │ + movs r1, #0 │ │ │ │ + ldrd r9, fp, [sp, #80] @ 0x50 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + ldr r5, [sp, #92] @ 0x5c │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #36] @ 0x24 │ │ │ │ + mov.w r4, #0 │ │ │ │ + ldr.w sl, [sp, #88] @ 0x58 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + str r1, [r5, #0] │ │ │ │ + ldr r1, [r0, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n a20de │ │ │ │ + ldr r7, [r6, #0] │ │ │ │ + cmp r7, #0 │ │ │ │ + blt.n a20ae │ │ │ │ + cmp r1, #1 │ │ │ │ + it lt │ │ │ │ + movlt r1, #1 │ │ │ │ + mov ip, r1 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + cmp r1, ip │ │ │ │ + blt.n a20e6 │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + cmp ip, r1 │ │ │ │ + ble.n a20ee │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n a20b4 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #120] @ (a2130 ) │ │ │ │ + add r1, sp, #32 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #32] │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #112] @ (a2134 ) │ │ │ │ + ldr r3, [pc, #100] @ (a212c ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n a2122 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #44 @ 0x2c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n a20b4 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n a20b4 │ │ │ │ + mov r1, r0 │ │ │ │ + strd r9, r5, [sp] │ │ │ │ + mov r4, r0 │ │ │ │ + mov r8, r2 │ │ │ │ + blx 5b58c │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n a20c2 │ │ │ │ + ldr r0, [pc, #52] @ (a2138 ) │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r4, [sp, #28] │ │ │ │ + mov r3, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + strd sl, r5, [sp, #12] │ │ │ │ + str.w fp, [sp, #8] │ │ │ │ + add r0, pc │ │ │ │ + str.w r9, [sp, #4] │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 63bf8 │ │ │ │ + b.n a20c2 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + lsls r0, r5 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + str r6, [r1, #12] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + eors r2, r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ + ldrsh r4, [r2, r2] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ │ │ │ │ 000a213c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ mov r7, r0 │ │ │ │ @@ -92037,15 +92030,15 @@ │ │ │ │ sub.w fp, r4, r3 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add.w fp, fp, #4294967295 @ 0xffffffff │ │ │ │ adds r3, #1 │ │ │ │ mov r0, fp │ │ │ │ sub.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ - bl 676b6c │ │ │ │ + bl 676ba4 │ │ │ │ sub.w r1, fp, r1 │ │ │ │ add.w r3, r1, r9 │ │ │ │ sub.w r2, sl, r4 │ │ │ │ cmp r3, r4 │ │ │ │ ite le │ │ │ │ suble r0, r4, r3 │ │ │ │ subgt r0, r4, r4 │ │ │ │ @@ -92192,15 +92185,15 @@ │ │ │ │ add r2, r5 │ │ │ │ cmp r1, r5 │ │ │ │ ble.w a2394 │ │ │ │ b.n a23ea │ │ │ │ ldr.w sl, [r7] │ │ │ │ b.n a2234 │ │ │ │ mov r1, sl │ │ │ │ - bl 6768d8 │ │ │ │ + bl 676910 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r0 │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ ldrd r2, r1, [sp, #68] @ 0x44 │ │ │ │ add.w r0, fp, #12 │ │ │ │ str.w r8, [sp] │ │ │ │ movs r5, #2 │ │ │ │ @@ -92346,775 +92339,224 @@ │ │ │ │ ble.w a2518 │ │ │ │ b.n a23ea │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ subs r7, #184 @ 0xb8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r0, r4] │ │ │ │ + ldrsh r4, [r7, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r7, #30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r1, pc, #712 @ (adr r1, a28fc ) │ │ │ │ + add r1, pc, #712 @ (adr r1, a28fc ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrsb r6, [r0, r5] │ │ │ │ + ldrsb r2, [r3, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsh r0, [r6, r1] │ │ │ │ + ldrsh r0, [r5, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #352 @ (adr r1, a27a0 ) │ │ │ │ + add r1, pc, #352 @ (adr r1, a27a0 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrsh r2, [r3, r0] │ │ │ │ + ldrsh r2, [r2, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r0, [r5, r3] │ │ │ │ + ldrsb r4, [r7, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r0, [r4, r4] │ │ │ │ + ldrb r4, [r7, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r2, [r2, r6] │ │ │ │ + ldrb r2, [r1, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r7, r7] │ │ │ │ + ldrb r4, [r5, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r1, r7] │ │ │ │ + ldrh r6, [r7, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r3, r6] │ │ │ │ + ldrh r0, [r7, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r1, r0] │ │ │ │ + ldrb r6, [r0, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r7, r1] │ │ │ │ + ldrh r0, [r5, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r3, r1] │ │ │ │ + ldrh r0, [r1, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ -000a2668 : │ │ │ │ +000a2668 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d13} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr r5, [pc, #448] @ (a283c ) │ │ │ │ - sub sp, #60 @ 0x3c │ │ │ │ - ldr r4, [pc, #448] @ (a2840 ) │ │ │ │ - mov r7, r0 │ │ │ │ + str.w r0, [ip, #3776] @ 0xec0 │ │ │ │ + ldr.w r5, [pc, #1200] @ a2b30 │ │ │ │ + sub sp, #236 @ 0xec │ │ │ │ + ldr.w r4, [pc, #1200] @ a2b34 │ │ │ │ + mov r7, r2 │ │ │ │ add r5, pc │ │ │ │ - ldr.w fp, [sp, #112] @ 0x70 │ │ │ │ - ldrd r9, r8, [sp, #104] @ 0x68 │ │ │ │ + mov r8, r1 │ │ │ │ + ldr r2, [sp, #320] @ 0x140 │ │ │ │ + ldr r6, [sp, #348] @ 0x15c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r5, [sp, #340] @ 0x154 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #52] @ 0x34 │ │ │ │ + str r4, [sp, #228] @ 0xe4 │ │ │ │ mov.w r4, #0 │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #424] @ (a2844 ) │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r4, [sp, #368] @ 0x170 │ │ │ │ + str r2, [sp, #116] @ 0x74 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ movs r3, #0 │ │ │ │ + str r2, [sp, #168] @ 0xa8 │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + str r3, [r4, #0] │ │ │ │ + ldr r3, [sp, #324] @ 0x144 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #328] @ 0x148 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #332] @ 0x14c │ │ │ │ + str r4, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + ldr.w r1, [pc, #1144] @ a2b38 │ │ │ │ + ldrd r4, r3, [sp, #352] @ 0x160 │ │ │ │ + str r3, [sp, #164] @ 0xa4 │ │ │ │ + ldr r3, [sp, #360] @ 0x168 │ │ │ │ add r1, pc │ │ │ │ - str.w r3, [fp] │ │ │ │ - ldrd sl, r3, [sp, #96] @ 0x60 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [sp, #364] @ 0x16c │ │ │ │ + str r0, [sp, #88] @ 0x58 │ │ │ │ + str r2, [sp, #172] @ 0xac │ │ │ │ + ldr.w r9, [sp, #336] @ 0x150 │ │ │ │ + ldr.w fp, [sp, #344] @ 0x158 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ blx 57998 │ │ │ │ - mov r6, r0 │ │ │ │ - cbz r0, a271c │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n a2714 │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ + str r0, [sp, #132] @ 0x84 │ │ │ │ cmp r0, #0 │ │ │ │ - blt.n a26e0 │ │ │ │ + beq.n a2768 │ │ │ │ + ldr.w sl, [r8] │ │ │ │ + cmp.w sl, #0 │ │ │ │ + blt.n a2760 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n a2724 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + mov r3, sl │ │ │ │ cmp r3, #1 │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - mov ip, r3 │ │ │ │ it lt │ │ │ │ - movlt.w ip, #1 │ │ │ │ - cmp r1, ip │ │ │ │ - blt.n a2740 │ │ │ │ - ldr.w r1, [r8] │ │ │ │ - cmp ip, r1 │ │ │ │ - ble.n a2748 │ │ │ │ - mvn.w r1, #7 │ │ │ │ - movs r2, #8 │ │ │ │ - b.n a26e6 │ │ │ │ - mvn.w r1, #2 │ │ │ │ - movs r2, #3 │ │ │ │ - str.w r1, [fp] │ │ │ │ - ldr r0, [pc, #348] @ (a2848 ) │ │ │ │ - add r1, sp, #48 @ 0x30 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r1, r3 │ │ │ │ + blt.n a278c │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r3, r1 │ │ │ │ + bgt.n a2794 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + cmp r3, r1 │ │ │ │ + bgt.n a279c │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + cmp r3, r1 │ │ │ │ + ble.n a27a4 │ │ │ │ + mvn.w r2, #11 │ │ │ │ + movs r3, #12 │ │ │ │ + b.n a272a │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + str r2, [r1, #0] │ │ │ │ + ldr.w r0, [pc, #1036] @ a2b3c │ │ │ │ + add r1, sp, #192 @ 0xc0 │ │ │ │ + str r3, [sp, #192] @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #340] @ (a284c ) │ │ │ │ - ldr r3, [pc, #324] @ (a2840 ) │ │ │ │ + ldr.w r2, [pc, #1024] @ a2b40 │ │ │ │ + ldr r3, [pc, #1008] @ (a2b34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [sp, #228] @ 0xe4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w a2832 │ │ │ │ + bne.w a2f14 │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #60 @ 0x3c │ │ │ │ + add sp, #236 @ 0xec │ │ │ │ + vpop {d8-d13} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mvn.w r1, #1 │ │ │ │ - movs r2, #2 │ │ │ │ - b.n a26e6 │ │ │ │ - ldr r1, [pc, #304] @ (a2850 ) │ │ │ │ - mov r0, r7 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n a272a │ │ │ │ + ldr r1, [pc, #984] @ (a2b44 ) │ │ │ │ + ldr r0, [sp, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n a26b2 │ │ │ │ - ldr r1, [pc, #296] @ (a2854 ) │ │ │ │ - mov r0, r7 │ │ │ │ + bne.n a26e8 │ │ │ │ + ldr r1, [pc, #976] @ (a2b48 ) │ │ │ │ + ldr r0, [sp, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n a26b2 │ │ │ │ - mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ - movs r2, #1 │ │ │ │ - b.n a26e6 │ │ │ │ - mvn.w r1, #4 │ │ │ │ - movs r2, #5 │ │ │ │ - b.n a26e6 │ │ │ │ - ldr.w r2, [fp] │ │ │ │ + bne.n a26e8 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n a272a │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n a272a │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n a272a │ │ │ │ + mvn.w r2, #9 │ │ │ │ + movs r3, #10 │ │ │ │ + b.n a272a │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w a2f10 │ │ │ │ + cmp.w sl, #0 │ │ │ │ + beq.w a2ed0 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.n a2836 │ │ │ │ + beq.n a273c │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + add.w sl, sl, #1 │ │ │ │ + ldr r0, [pc, #904] @ (a2b4c ) │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n a26f6 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n a26f6 │ │ │ │ - cmp r6, #0 │ │ │ │ - beq.n a27c6 │ │ │ │ - ldr r6, [pc, #248] @ (a2858 ) │ │ │ │ - mov r2, r8 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - mov r1, r9 │ │ │ │ - add r6, pc │ │ │ │ - strd r4, r3, [sp] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - mov r3, r6 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr.w fp, [pc, #232] @ a285c │ │ │ │ - blx 634ac │ │ │ │ - ldr r7, [pc, #228] @ (a2860 ) │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - adds r6, #4 │ │ │ │ - ldr r1, [pc, #228] @ (a2864 ) │ │ │ │ - add fp, pc │ │ │ │ - strd r6, r3, [sp, #8] │ │ │ │ - add r7, pc │ │ │ │ - ldr r3, [pc, #220] @ (a2868 ) │ │ │ │ - mov r2, fp │ │ │ │ - add r1, pc │ │ │ │ - mov r0, r7 │ │ │ │ - add r3, pc │ │ │ │ - strd r9, r8, [sp, #20] │ │ │ │ - str.w sl, [sp, #16] │ │ │ │ - strd r4, r5, [sp] │ │ │ │ - blx 5e348 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r2, fp │ │ │ │ - ldr r3, [pc, #192] @ (a286c ) │ │ │ │ - mov r0, r7 │ │ │ │ - ldr r1, [pc, #192] @ (a2870 ) │ │ │ │ - add r3, pc │ │ │ │ - strd r9, r8, [sp, #20] │ │ │ │ - add r1, pc │ │ │ │ - str.w sl, [sp, #16] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - strd r4, r5, [sp] │ │ │ │ - blx 5e348 │ │ │ │ - b.n a26f6 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #168] @ (a2874 ) │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r0, [pc, #168] @ (a2878 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [pc, #168] @ (a287c ) │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r1, [pc, #168] @ (a2880 ) │ │ │ │ - adds r2, #4 │ │ │ │ - add r0, pc │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - str r2, [sp, #8] │ │ │ │ - add r3, pc │ │ │ │ - mov r2, r7 │ │ │ │ - add r1, pc │ │ │ │ - strd r9, r8, [sp, #20] │ │ │ │ - mov fp, r0 │ │ │ │ - str.w sl, [sp, #16] │ │ │ │ - strd r4, r5, [sp] │ │ │ │ - blx 5e348 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r0, fp │ │ │ │ - ldr r3, [pc, #132] @ (a2884 ) │ │ │ │ - ldr r1, [pc, #136] @ (a2888 ) │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - add r3, pc │ │ │ │ - str r2, [sp, #8] │ │ │ │ - add r1, pc │ │ │ │ - mov r2, r7 │ │ │ │ - str.w sl, [sp, #16] │ │ │ │ - strd r9, r8, [sp, #20] │ │ │ │ - strd r4, r5, [sp] │ │ │ │ - blx 5e348 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r2, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r1, r9 │ │ │ │ - adds r6, #12 │ │ │ │ - mov r0, r5 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - blx 634ac │ │ │ │ - b.n a26f6 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r2, r2 │ │ │ │ - b.n a26ea │ │ │ │ - nop │ │ │ │ - subs r2, #144 @ 0x90 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - strh r2, [r4, r7] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r5, r1] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r2, #22 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrb r0, [r6, r7] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - strh r2, [r5, r7] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r4, [sp, #832] @ 0x340 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrsb r0, [r7, r7] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r2, [r6, r2] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r4, [r4, r2] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r0, [r3, r2] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrsb r6, [r7, r6] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrsb r4, [r2, r7] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r4, [sp, #408] @ 0x198 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldr r0, [r4, r1] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrsb r6, [r1, r6] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrsb r6, [r4, r6] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r6, [r4, r0] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r2, [r5, r0] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - │ │ │ │ -000a288c : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d10} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3880] @ 0xf28 │ │ │ │ - sub sp, #156 @ 0x9c │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r1, [pc, #768] @ (a2ba8 ) │ │ │ │ - mov ip, r2 │ │ │ │ - subs r3, #4 │ │ │ │ - mov r6, r0 │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - add r1, pc │ │ │ │ - ldr r2, [pc, #760] @ (a2bac ) │ │ │ │ - ldr r4, [sp, #216] @ 0xd8 │ │ │ │ - sub.w r9, r4, #4 │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #148] @ 0x94 │ │ │ │ - mov.w r2, #0 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [sp, #220] @ 0xdc │ │ │ │ - ldr.w r2, [ip] │ │ │ │ - mov r1, r3 │ │ │ │ - str r0, [sp, #28] │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r0, [pc, #732] @ (a2bb0 ) │ │ │ │ - str r3, [r1, #0] │ │ │ │ - adds r3, r2, #1 │ │ │ │ add r0, pc │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - lsls r3, r3, #3 │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - subs r3, r5, r3 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ + ite eq │ │ │ │ + moveq r3, #78 @ 0x4e │ │ │ │ + movne r3, #67 @ 0x43 │ │ │ │ + strb.w r3, [sp, #224] @ 0xe0 │ │ │ │ + ite eq │ │ │ │ + moveq r3, #67 @ 0x43 │ │ │ │ + movne r3, #78 @ 0x4e │ │ │ │ + strb.w r3, [sp, #220] @ 0xdc │ │ │ │ blx 57478 │ │ │ │ - vmov.f32 s21, s0 │ │ │ │ - ldr r0, [pc, #708] @ (a2bb4 ) │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - vdiv.f32 s15, s0, s21 │ │ │ │ - add r1, sp, #132 @ 0x84 │ │ │ │ - add r0, sp, #136 @ 0x88 │ │ │ │ - vdiv.f32 s14, s13, s15 │ │ │ │ - vstr s15, [sp, #136] @ 0x88 │ │ │ │ - vstr s14, [sp, #132] @ 0x84 │ │ │ │ - blx 639fc │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - cmp r1, #1 │ │ │ │ - itt le │ │ │ │ - vldrle s20, [pc, #648] @ a2ba4 │ │ │ │ - vcvtle.f64.f32 d9, s20 │ │ │ │ - ble.w a2b3e │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - sub.w r0, r5, #8 │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ - movs r6, #1 │ │ │ │ - sub.w r4, r3, #8 │ │ │ │ - ldr.w lr, [pc, #644] @ a2bb8 │ │ │ │ - adds r3, r0, r4 │ │ │ │ - strd r9, r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - add lr, pc │ │ │ │ - str.w r9, [sp, #116] @ 0x74 │ │ │ │ - mov r9, r2 │ │ │ │ - adds r3, #2 │ │ │ │ - vldr s17, [pc, #600] @ a2ba4 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - adds r3, r4, r2 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - mov r3, r1 │ │ │ │ - mov ip, r5 │ │ │ │ - str r5, [sp, #36] @ 0x24 │ │ │ │ - str.w ip, [sp, #48] @ 0x30 │ │ │ │ - add r5, sp, #128 @ 0x80 │ │ │ │ - str r0, [sp, #32] │ │ │ │ - str r5, [sp, #88] @ 0x58 │ │ │ │ - add r5, sp, #124 @ 0x7c │ │ │ │ - strd r1, lr, [sp, #96] @ 0x60 │ │ │ │ - str r5, [sp, #84] @ 0x54 │ │ │ │ - add.w r5, lr, #4 │ │ │ │ - str r5, [sp, #92] @ 0x5c │ │ │ │ - vmov.f32 s16, s17 │ │ │ │ - cmp r6, r3 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - bgt.n a29ec │ │ │ │ - ldr.w sl, [sp, #36] @ 0x24 │ │ │ │ - mov r2, r3 │ │ │ │ - mov r5, r6 │ │ │ │ - str.w r9, [sp, #44] @ 0x2c │ │ │ │ - cmp r6, r3 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - bgt.n a29b2 │ │ │ │ - vcvt.f64.f32 d9, s16 │ │ │ │ - mov fp, sl │ │ │ │ - mov r9, r6 │ │ │ │ - mov r0, fp │ │ │ │ - blx 65ce8 │ │ │ │ - vcmpe.f64 d0, d9 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n a29c2 │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - add fp, r4 │ │ │ │ - cmp r3, r9 │ │ │ │ - bge.n a2994 │ │ │ │ - ldr r2, [sp, #124] @ 0x7c │ │ │ │ - adds r5, #1 │ │ │ │ - add.w sl, sl, #8 │ │ │ │ - cmp r5, r2 │ │ │ │ - bgt.n a29e8 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - b.n a2986 │ │ │ │ - mov r0, fp │ │ │ │ - mov r7, r9 │ │ │ │ - blx 65ce8 │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - add.w r3, r9, #1 │ │ │ │ - vcvt.f32.f64 s16, d0 │ │ │ │ - add fp, r4 │ │ │ │ - cmp r3, r2 │ │ │ │ - bgt.n a29e4 │ │ │ │ - vcvt.f64.f32 d9, s16 │ │ │ │ - mov r9, r3 │ │ │ │ - mov r8, r5 │ │ │ │ - b.n a2994 │ │ │ │ - mov r8, r5 │ │ │ │ - b.n a29b0 │ │ │ │ - ldr.w r9, [sp, #44] @ 0x2c │ │ │ │ - cmp r6, #1 │ │ │ │ - beq.w a2b1e │ │ │ │ - cmp r6, r8 │ │ │ │ - beq.n a2a10 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - add.w r1, r3, r8 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - add.w r1, r9, r1, lsl #3 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add.w r3, r3, r6, lsl #3 │ │ │ │ - blx 58120 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - cmp r6, r7 │ │ │ │ - str.w r8, [r3, r6, lsl #2] │ │ │ │ - beq.n a2a34 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [pc, #412] @ (a2bbc ) │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mul.w r1, r7, r3 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - adds r1, #1 │ │ │ │ - add.w r1, r9, r1, lsl #3 │ │ │ │ - blx 58120 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r5, [sp, #32] │ │ │ │ - str.w r7, [r3, #4]! │ │ │ │ - add.w sl, r5, #8 │ │ │ │ - mov r0, sl │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f64.f32 d9, s20 │ │ │ │ - vcmpe.f64 d0, d9 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n a2a6a │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - vstr s20, [sp, #140] @ 0x8c │ │ │ │ - vstr s17, [sp, #144] @ 0x90 │ │ │ │ - str r6, [r3, #0] │ │ │ │ - vstr s20, [r5, #8] │ │ │ │ - vstr s17, [r5, #12] │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - adds r2, r6, #1 │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - cmp r3, r2 │ │ │ │ - blt.n a2ac0 │ │ │ │ - mov fp, r2 │ │ │ │ - add r3, sp, #140 @ 0x8c │ │ │ │ - mov r2, r8 │ │ │ │ - ldr r5, [sp, #40] @ 0x28 │ │ │ │ - mov r8, r6 │ │ │ │ - str r4, [sp, #60] @ 0x3c │ │ │ │ - mov r6, r9 │ │ │ │ - mov r4, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - add.w r1, r6, r5, lsl #3 │ │ │ │ - mov r2, sl │ │ │ │ - mov r0, r4 │ │ │ │ - str r5, [sp, #128] @ 0x80 │ │ │ │ - blx 6522c │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - ldr r1, [sp, #140] @ 0x8c │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - adds r5, #1 │ │ │ │ - add.w r2, r6, r2, lsl #3 │ │ │ │ - str r1, [r2, #0] │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - ldr r2, [sp, #124] @ 0x7c │ │ │ │ - cmp r2, fp │ │ │ │ - bge.n a2a8a │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr r4, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ - subs r3, r3, r6 │ │ │ │ - ldr r6, [sp, #32] │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - strd r3, r3, [sp, #124] @ 0x7c │ │ │ │ - add.w r3, r5, #16 │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add.w r3, r5, #8 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, r6 │ │ │ │ - adds r3, #16 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - ldr r0, [sp, #84] @ 0x54 │ │ │ │ - ldrd r1, r2, [sp, #88] @ 0x58 │ │ │ │ - blx 5f068 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - mov r2, r6 │ │ │ │ - add r2, r3 │ │ │ │ - str r2, [sp, #32] │ │ │ │ - adds r2, r5, r3 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - add r2, r4 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - add r2, r3 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - add r3, r2 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - cmp r3, r2 │ │ │ │ - beq.n a2b36 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - b.n a2970 │ │ │ │ - vmul.f32 s0, s21, s16 │ │ │ │ - vldr s20, [sp, #136] @ 0x88 │ │ │ │ - vcmp.f32 s20, s0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ls │ │ │ │ - vmovls.f32 s20, s0 │ │ │ │ - b.n a29f2 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr.w r9, [sp, #116] @ 0x74 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - ldr r4, [sp, #72] @ 0x48 │ │ │ │ - ldr r5, [sp, #112] @ 0x70 │ │ │ │ - mla r1, r1, r4, r1 │ │ │ │ - add.w r0, r5, r1, lsl #3 │ │ │ │ - blx 65ce8 │ │ │ │ - vcmpe.f64 d0, d9 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n a2b70 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [r2, #0] │ │ │ │ - movs r2, #0 │ │ │ │ - mla r3, r4, r3, r3 │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - vstr s20, [r3] │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str.w r3, [r2, r3, lsl #2] │ │ │ │ - ldr r2, [pc, #68] @ (a2bc0 ) │ │ │ │ - str.w r3, [r9, r3, lsl #2] │ │ │ │ - ldr r3, [pc, #40] @ (a2bac ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n a2b9e │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #156 @ 0x9c │ │ │ │ - vpop {d8-d10} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - subs r0, #98 @ 0x62 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - str r4, [r6, r6] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r0, [r1, r6] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - adds r5, #142 @ 0x8e │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - │ │ │ │ -000a2bc4 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d13} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3776] @ 0xec0 │ │ │ │ - ldr.w r5, [pc, #1200] @ a308c │ │ │ │ - sub sp, #236 @ 0xec │ │ │ │ - ldr.w r4, [pc, #1200] @ a3090 │ │ │ │ - mov r7, r2 │ │ │ │ - add r5, pc │ │ │ │ - mov r8, r1 │ │ │ │ - ldr r2, [sp, #320] @ 0x140 │ │ │ │ - ldr r6, [sp, #348] @ 0x15c │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - ldr r5, [sp, #340] @ 0x154 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #228] @ 0xe4 │ │ │ │ - mov.w r4, #0 │ │ │ │ - ldr r4, [sp, #368] @ 0x170 │ │ │ │ - str r2, [sp, #116] @ 0x74 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - movs r3, #0 │ │ │ │ - str r2, [sp, #168] @ 0xa8 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - str r3, [r4, #0] │ │ │ │ - ldr r3, [sp, #324] @ 0x144 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #328] @ 0x148 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #332] @ 0x14c │ │ │ │ - str r4, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - ldr.w r1, [pc, #1144] @ a3094 │ │ │ │ - ldrd r4, r3, [sp, #352] @ 0x160 │ │ │ │ - str r3, [sp, #164] @ 0xa4 │ │ │ │ - ldr r3, [sp, #360] @ 0x168 │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [sp, #364] @ 0x16c │ │ │ │ - str r0, [sp, #88] @ 0x58 │ │ │ │ - str r2, [sp, #172] @ 0xac │ │ │ │ - ldr.w r9, [sp, #336] @ 0x150 │ │ │ │ - ldr.w fp, [sp, #344] @ 0x158 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - blx 57998 │ │ │ │ - str r0, [sp, #132] @ 0x84 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n a2cc4 │ │ │ │ - ldr.w sl, [r8] │ │ │ │ - cmp.w sl, #0 │ │ │ │ - blt.n a2cbc │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n a2c80 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - mov r3, sl │ │ │ │ - cmp r3, #1 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - blt.n a2ce8 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r3, r1 │ │ │ │ - bgt.n a2cf0 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - cmp r3, r1 │ │ │ │ - bgt.n a2cf8 │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - cmp r3, r1 │ │ │ │ - ble.n a2d00 │ │ │ │ - mvn.w r2, #11 │ │ │ │ - movs r3, #12 │ │ │ │ - b.n a2c86 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - str r2, [r1, #0] │ │ │ │ - ldr.w r0, [pc, #1036] @ a3098 │ │ │ │ - add r1, sp, #192 @ 0xc0 │ │ │ │ - str r3, [sp, #192] @ 0xc0 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr.w r2, [pc, #1024] @ a309c │ │ │ │ - ldr r3, [pc, #1008] @ (a3090 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #228] @ 0xe4 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w a3470 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #236 @ 0xec │ │ │ │ - vpop {d8-d13} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n a2c86 │ │ │ │ - ldr r1, [pc, #984] @ (a30a0 ) │ │ │ │ - ldr r0, [sp, #88] @ 0x58 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n a2c44 │ │ │ │ - ldr r1, [pc, #976] @ (a30a4 ) │ │ │ │ - ldr r0, [sp, #88] @ 0x58 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n a2c44 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n a2c86 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n a2c86 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n a2c86 │ │ │ │ - mvn.w r2, #9 │ │ │ │ - movs r3, #10 │ │ │ │ - b.n a2c86 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w a346c │ │ │ │ - cmp.w sl, #0 │ │ │ │ - beq.w a342c │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n a2c98 │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - add.w sl, sl, #1 │ │ │ │ - ldr r0, [pc, #904] @ (a30a8 ) │ │ │ │ - cmp r3, #0 │ │ │ │ - add r0, pc │ │ │ │ - ite eq │ │ │ │ - moveq r3, #78 @ 0x4e │ │ │ │ - movne r3, #67 @ 0x43 │ │ │ │ - strb.w r3, [sp, #224] @ 0xe0 │ │ │ │ - ite eq │ │ │ │ - moveq r3, #67 @ 0x43 │ │ │ │ - movne r3, #78 @ 0x4e │ │ │ │ - strb.w r3, [sp, #220] @ 0xdc │ │ │ │ - blx 57478 │ │ │ │ - ldr r0, [pc, #880] @ (a30ac ) │ │ │ │ - vmov.f32 s20, s0 │ │ │ │ + ldr r0, [pc, #880] @ (a2b50 ) │ │ │ │ + vmov.f32 s20, s0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov s15, sl │ │ │ │ ldr r3, [r7, #0] │ │ │ │ vcvt.f32.s32 s24, s15 │ │ │ │ str r3, [sp, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ vmul.f32 s17, s24, s0 │ │ │ │ vdiv.f32 s16, s17, s20 │ │ │ │ - ble.n a2c98 │ │ │ │ + ble.n a273c │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ add.w sl, sp, #208 @ 0xd0 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov r7, r8 │ │ │ │ ldr r4, [sp, #172] @ 0xac │ │ │ │ adds r3, r0, #1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ sub.w r2, r9, r3, lsl #3 │ │ │ │ - ldr r5, [pc, #828] @ (a30b0 ) │ │ │ │ + ldr r5, [pc, #828] @ (a2b54 ) │ │ │ │ ldr r6, [sp, #112] @ 0x70 │ │ │ │ adds r3, r4, #1 │ │ │ │ adds r1, #1 │ │ │ │ add r5, pc │ │ │ │ lsls r3, r3, #3 │ │ │ │ - ldr.w lr, [pc, #820] @ a30b4 │ │ │ │ + ldr.w lr, [pc, #820] @ a2b58 │ │ │ │ sub.w r1, r6, r1, lsl #3 │ │ │ │ str r5, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ sub.w r1, fp, r3 │ │ │ │ subs r3, #8 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ sub.w r3, fp, #8 │ │ │ │ @@ -93126,15 +92568,15 @@ │ │ │ │ add r3, sp, #196 @ 0xc4 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add.w r3, r2, #8 │ │ │ │ str r3, [sp, #184] @ 0xb8 │ │ │ │ adds r3, r5, #4 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ add lr, pc │ │ │ │ - vldr s22, [pc, #724] @ a3088 │ │ │ │ + vldr s22, [pc, #724] @ a2b2c │ │ │ │ mov r9, sl │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #176] @ 0xb0 │ │ │ │ add.w r3, lr, #4 │ │ │ │ strd r4, r0, [sp, #144] @ 0x90 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ str r2, [sp, #188] @ 0xbc │ │ │ │ @@ -93187,15 +92629,15 @@ │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #24] │ │ │ │ vstr s21, [sp, #200] @ 0xc8 │ │ │ │ vstr s22, [sp, #204] @ 0xcc │ │ │ │ blx 5749c │ │ │ │ ldr r5, [r7, #0] │ │ │ │ cmp r5, #0 │ │ │ │ - ble.w a3426 │ │ │ │ + ble.w a2eca │ │ │ │ ldr.w fp, [sp, #44] @ 0x2c │ │ │ │ mov.w r8, #1 │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ mov r6, fp │ │ │ │ vldr s18, [r4, #8] │ │ │ │ adds r4, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -93209,21 +92651,21 @@ │ │ │ │ vneglt.f32 s18, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r5, r8 │ │ │ │ vadd.f32 s18, s18, s0 │ │ │ │ vstmia fp!, {s18} │ │ │ │ - bge.n a2e56 │ │ │ │ + bge.n a28fa │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a30bc │ │ │ │ + beq.w a2b60 │ │ │ │ cmp r4, #0 │ │ │ │ - ble.w a3426 │ │ │ │ + ble.w a2eca │ │ │ │ ldr.w sl, [sp, #156] @ 0x9c │ │ │ │ mov.w r8, #1 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ strd r9, r6, [sp, #92] @ 0x5c │ │ │ │ mov r6, sl │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ vldr s23, [r6, #8] │ │ │ │ @@ -93238,15 +92680,15 @@ │ │ │ │ it lt │ │ │ │ vneglt.f32 s23, s23 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r4, #0 │ │ │ │ vadd.f32 s23, s23, s0 │ │ │ │ - ble.n a2f3e │ │ │ │ + ble.n a29e2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov.w sl, #1 │ │ │ │ ldr.w fp, [sp, #44] @ 0x2c │ │ │ │ add.w r9, r3, r5, lsl #3 │ │ │ │ vldr s18, [r9, #8] │ │ │ │ add.w r9, r9, #8 │ │ │ │ mov r0, r9 │ │ │ │ @@ -93262,29 +92704,29 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r4, sl │ │ │ │ vadd.f32 s18, s18, s0 │ │ │ │ vmla.f32 s15, s18, s23 │ │ │ │ vstmia fp!, {s15} │ │ │ │ - bge.n a2ef8 │ │ │ │ + bge.n a299c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r8, r8, #1 │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r8, r3 │ │ │ │ - ble.n a2eb4 │ │ │ │ + ble.n a2958 │ │ │ │ ldrd r9, r6, [sp, #92] @ 0x5c │ │ │ │ ldr r5, [r7, #0] │ │ │ │ cmp r5, #0 │ │ │ │ - ble.w a3426 │ │ │ │ + ble.w a2eca │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ mov.w r8, #1 │ │ │ │ - vldr s23, [pc, #340] @ a30b8 │ │ │ │ - b.n a2fb0 │ │ │ │ + vldr s23, [pc, #340] @ a2b5c │ │ │ │ + b.n a2a54 │ │ │ │ blx 65794 │ │ │ │ vcmpe.f32 s18, #0.0 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vldr s14, [r6, #-4] │ │ │ │ add.w r8, r8, #1 │ │ │ │ add.w fp, fp, #8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -93297,21 +92739,21 @@ │ │ │ │ vadd.f32 s18, s18, s0 │ │ │ │ vdiv.f32 s15, s18, s14 │ │ │ │ vcmpe.f32 s15, s23 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s23, s15 │ │ │ │ cmp r8, r5 │ │ │ │ - bgt.n a3016 │ │ │ │ + bgt.n a2aba │ │ │ │ vldmia r6!, {s15} │ │ │ │ mov r0, fp │ │ │ │ vldr s18, [fp] │ │ │ │ vcmpe.f32 s15, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n a2f66 │ │ │ │ + bgt.n a2a0a │ │ │ │ blx 65794 │ │ │ │ vcmpe.f32 s18, #0.0 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vldr s15, [r6, #-4] │ │ │ │ add.w r8, r8, #1 │ │ │ │ add.w fp, fp, #8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -93326,32 +92768,32 @@ │ │ │ │ vadd.f32 s18, s18, s17 │ │ │ │ vdiv.f32 s14, s18, s15 │ │ │ │ vcmpe.f32 s14, s23 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s23, s14 │ │ │ │ cmp r8, r5 │ │ │ │ - ble.n a2fb0 │ │ │ │ + ble.n a2a54 │ │ │ │ vcmpe.f32 s20, s23 │ │ │ │ ldr r4, [sp, #104] @ 0x68 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vstr s23, [r4, #-4] │ │ │ │ - bpl.w a31e6 │ │ │ │ + bpl.w a2c8a │ │ │ │ vadd.f32 s23, s23, s23 │ │ │ │ vcmpe.f32 s23, s19 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite ls │ │ │ │ movls r3, #1 │ │ │ │ movhi r3, #0 │ │ │ │ cmp.w r9, #6 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a31e6 │ │ │ │ + beq.w a2c8a │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r1, r7 │ │ │ │ ldr r6, [sp, #140] @ 0x8c │ │ │ │ add.w r9, r9, #1 │ │ │ │ strd r7, r3, [sp, #12] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ @@ -93368,58 +92810,58 @@ │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #4] │ │ │ │ blx 599e4 │ │ │ │ vldr s19, [r4, #-4] │ │ │ │ - b.n a2e06 │ │ │ │ + b.n a28aa │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - adds r5, #44 @ 0x2c │ │ │ │ + subs r2, #136 @ 0x88 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #360] @ (a3200 ) │ │ │ │ + strh r6, [r4, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r1, r3] │ │ │ │ + ldrh r2, [r3, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r4, #114 @ 0x72 │ │ │ │ + subs r1, #206 @ 0xce │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [r1, r1] │ │ │ │ + ldrb r4, [r3, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [pc, #264] @ (a31b0 ) │ │ │ │ + strh r6, [r2, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r6, r2] │ │ │ │ + ldr r4, [r0, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r3, r0] │ │ │ │ + ldrsb r0, [r5, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [sp, #856] @ 0x358 │ │ │ │ + ldr r4, [sp, #88] @ 0x58 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [sp, #648] @ 0x288 │ │ │ │ + ldr r3, [sp, #904] @ 0x388 │ │ │ │ lsls r6, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #0 │ │ │ │ - ble.w a3426 │ │ │ │ + ble.w a2eca │ │ │ │ ldr.w fp, [sp, #36] @ 0x24 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w sl, [sp, #44] @ 0x2c │ │ │ │ str.w r9, [sp, #92] @ 0x5c │ │ │ │ mov r9, fp │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ mov fp, r3 │ │ │ │ mov r6, r4 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r4, sl │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ vmov.f32 s25, s17 │ │ │ │ ldr.w r8, [sp, #52] @ 0x34 │ │ │ │ vmov.f32 s26, s16 │ │ │ │ - vldr s23, [pc, #-52] @ a30b8 │ │ │ │ + vldr s23, [pc, #-52] @ a2b5c │ │ │ │ mov.w sl, #1 │ │ │ │ add.w r5, r3, r9, lsl #3 │ │ │ │ vldr s16, [r5, #8] │ │ │ │ adds r5, #8 │ │ │ │ mov r0, r5 │ │ │ │ add.w r8, r8, #8 │ │ │ │ blx 65794 │ │ │ │ @@ -93445,72 +92887,72 @@ │ │ │ │ vneglt.f32 s17, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp sl, r6 │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ vmla.f32 s23, s17, s16 │ │ │ │ - ble.n a30f6 │ │ │ │ + ble.n a2b9a │ │ │ │ vldr s15, [r4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add.w r2, fp, #1 │ │ │ │ ldr r6, [r7, #0] │ │ │ │ vmov.f32 s17, s25 │ │ │ │ vadd.f32 s15, s15, s23 │ │ │ │ cmp r2, r1 │ │ │ │ vmov.f32 s16, s26 │ │ │ │ vstmia r3!, {s15} │ │ │ │ - bgt.n a3194 │ │ │ │ + bgt.n a2c38 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp r6, #0 │ │ │ │ add r9, r1 │ │ │ │ - ble.n a319e │ │ │ │ + ble.n a2c42 │ │ │ │ mov r4, r3 │ │ │ │ mov fp, r2 │ │ │ │ - b.n a30dc │ │ │ │ + b.n a2b80 │ │ │ │ mov r5, r6 │ │ │ │ ldr.w r9, [sp, #92] @ 0x5c │ │ │ │ ldr r6, [sp, #96] @ 0x60 │ │ │ │ - b.n a2f52 │ │ │ │ + b.n a29f6 │ │ │ │ vldr s15, [r3] │ │ │ │ mov sl, r4 │ │ │ │ - vldr s14, [pc, #-240] @ a30b8 │ │ │ │ + vldr s14, [pc, #-240] @ a2b5c │ │ │ │ mov r2, fp │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ adds r0, r2, #2 │ │ │ │ mov r5, r6 │ │ │ │ ldr.w r9, [sp, #92] @ 0x5c │ │ │ │ vadd.f32 s15, s15, s14 │ │ │ │ ldr r6, [sp, #96] @ 0x60 │ │ │ │ mov r3, fp │ │ │ │ cmp r0, r4 │ │ │ │ vstr s15, [sl, #4] │ │ │ │ - bgt.w a3426 │ │ │ │ + bgt.w a2eca │ │ │ │ add.w r3, r2, #1073741824 @ 0x40000000 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ vldr s15, [r3] │ │ │ │ adds r0, #1 │ │ │ │ cmp r0, r4 │ │ │ │ vadd.f32 s15, s15, s14 │ │ │ │ vstmia r3!, {s15} │ │ │ │ - ble.n a31d2 │ │ │ │ - b.n a2f52 │ │ │ │ + ble.n a2c76 │ │ │ │ + b.n a29f6 │ │ │ │ ldr.w sl, [r7] │ │ │ │ ldr r5, [sp, #56] @ 0x38 │ │ │ │ ldr.w r9, [sp, #160] @ 0xa0 │ │ │ │ cmp.w sl, #0 │ │ │ │ - ble.n a329a │ │ │ │ + ble.n a2d3e │ │ │ │ vmul.f32 s19, s24, s20 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ mov fp, r5 │ │ │ │ movs r6, #1 │ │ │ │ - b.n a3240 │ │ │ │ + b.n a2ce4 │ │ │ │ blx 65794 │ │ │ │ vcmpe.f32 s18, #0.0 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vldr s15, [r4, #-4] │ │ │ │ adds r6, #1 │ │ │ │ add.w fp, fp, #8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -93520,21 +92962,21 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp sl, r6 │ │ │ │ vadd.f32 s18, s18, s0 │ │ │ │ vmla.f32 s18, s19, s15 │ │ │ │ vstr s18, [r4, #-4] │ │ │ │ - blt.n a3296 │ │ │ │ + blt.n a2d3a │ │ │ │ vldmia r4!, {s15} │ │ │ │ mov r0, fp │ │ │ │ vldr s18, [fp] │ │ │ │ vcmpe.f32 s15, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n a3202 │ │ │ │ + bgt.n a2ca6 │ │ │ │ blx 65794 │ │ │ │ vcmpe.f32 s18, #0.0 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vldr s15, [r4, #-4] │ │ │ │ adds r6, #1 │ │ │ │ add.w fp, fp, #8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -93545,19 +92987,19 @@ │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp sl, r6 │ │ │ │ vadd.f32 s18, s18, s0 │ │ │ │ vmla.f32 s18, s19, s15 │ │ │ │ vadd.f32 s18, s18, s17 │ │ │ │ vstr s18, [r4, #-4] │ │ │ │ - bge.n a3240 │ │ │ │ + bge.n a2ce4 │ │ │ │ ldr.w sl, [r7] │ │ │ │ - ldr r6, [pc, #476] @ (a3478 ) │ │ │ │ + ldr r6, [pc, #476] @ (a2f1c ) │ │ │ │ add r4, sp, #220 @ 0xdc │ │ │ │ - ldr.w r8, [pc, #476] @ a347c │ │ │ │ + ldr.w r8, [pc, #476] @ a2f20 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w fp, [sp, #44] @ 0x2c │ │ │ │ add r6, pc │ │ │ │ add r8, pc │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add.w r1, r5, sl, lsl #3 │ │ │ │ @@ -93565,35 +93007,35 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r0, r7 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ blx 660b8 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n a338a │ │ │ │ + beq.n a2e2e │ │ │ │ cmp r3, #1 │ │ │ │ - beq.n a332c │ │ │ │ + beq.n a2dd0 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n a330a │ │ │ │ + ble.n a2dae │ │ │ │ add.w r0, fp, r0, lsl #2 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ adds r3, r5, #4 │ │ │ │ vldmia r1!, {s15} │ │ │ │ adds r3, #8 │ │ │ │ vldr s13, [r2, #4] │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r3, #-12] │ │ │ │ cmp r0, r1 │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - bne.n a32de │ │ │ │ + bne.n a2d82 │ │ │ │ vstr s14, [sp, #200] @ 0xc8 │ │ │ │ vstr s15, [sp, #204] @ 0xcc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, r6 │ │ │ │ strd r7, r3, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -93601,54 +93043,54 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ blx 63bf8 │ │ │ │ ldr.w sl, [r7] │ │ │ │ - b.n a32ae │ │ │ │ + b.n a2d52 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, r8 │ │ │ │ strd r7, r3, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ blx 63bf8 │ │ │ │ ldr.w sl, [r7] │ │ │ │ cmp.w sl, #0 │ │ │ │ - ble.n a32ae │ │ │ │ + ble.n a2d52 │ │ │ │ mov r0, fp │ │ │ │ mov r2, r5 │ │ │ │ adds r3, r5, #4 │ │ │ │ add.w r1, fp, sl, lsl #2 │ │ │ │ vldmia r0!, {s15} │ │ │ │ adds r3, #8 │ │ │ │ vldr s13, [r2, #4] │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r3, #-12] │ │ │ │ cmp r0, r1 │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - bne.n a335c │ │ │ │ + bne.n a2e00 │ │ │ │ vstr s14, [sp, #200] @ 0xc8 │ │ │ │ vstr s15, [sp, #204] @ 0xcc │ │ │ │ - b.n a32ae │ │ │ │ + b.n a2d52 │ │ │ │ ldr.w sl, [r7] │ │ │ │ cmp.w sl, #0 │ │ │ │ - ble.n a33f8 │ │ │ │ + ble.n a2e9c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ movs r6, #1 │ │ │ │ - vldr s19, [pc, #216] @ a3474 │ │ │ │ + vldr s19, [pc, #216] @ a2f18 │ │ │ │ vldr s18, [r4, #8] │ │ │ │ adds r4, #8 │ │ │ │ mov r0, r4 │ │ │ │ adds r6, #1 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vcmpe.f32 s18, #0.0 │ │ │ │ @@ -93661,15 +93103,15 @@ │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s18, s18, s0 │ │ │ │ vcmpe.f32 s18, s19 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s19, s18 │ │ │ │ cmp sl, r6 │ │ │ │ - bge.n a339c │ │ │ │ + bge.n a2e40 │ │ │ │ vcmp.f32 s19, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ itttt ne │ │ │ │ ldrne r3, [sp, #68] @ 0x44 │ │ │ │ vldrne s14, [r3] │ │ │ │ vdivne.f32 s15, s14, s19 │ │ │ │ vstrne s15, [r3] │ │ │ │ @@ -93689,53 +93131,604 @@ │ │ │ │ ldr r1, [sp, #168] @ 0xa8 │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ add r3, r1 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ cmp r3, r2 │ │ │ │ - bge.w a2dca │ │ │ │ - b.n a2c98 │ │ │ │ - vldr s23, [pc, #76] @ a3474 │ │ │ │ - b.n a3016 │ │ │ │ + bge.w a286e │ │ │ │ + b.n a273c │ │ │ │ + vldr s23, [pc, #76] @ a2f18 │ │ │ │ + b.n a2aba │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w a2c98 │ │ │ │ + beq.w a273c │ │ │ │ ldr r6, [sp, #164] @ 0xa4 │ │ │ │ lsls r5, r2, #2 │ │ │ │ adds r0, r4, r5 │ │ │ │ adds r3, r6, r5 │ │ │ │ cmp r4, r3 │ │ │ │ it cc │ │ │ │ cmpcc r6, r0 │ │ │ │ - bcc.n a3458 │ │ │ │ + bcc.n a2efc │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ blx 5ae88 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 5ae88 │ │ │ │ - b.n a2c98 │ │ │ │ + b.n a273c │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r3], #4 │ │ │ │ str.w r2, [r1], #4 │ │ │ │ cmp r3, r0 │ │ │ │ - bne.n a345e │ │ │ │ - b.n a2c98 │ │ │ │ + bne.n a2f02 │ │ │ │ + b.n a273c │ │ │ │ negs r3, r3 │ │ │ │ - b.n a2c8a │ │ │ │ + b.n a272e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #672] @ 0x2a0 │ │ │ │ + str r6, [sp, #928] @ 0x3a0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r1, [sp, #664] @ 0x298 │ │ │ │ + str r6, [sp, #920] @ 0x398 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + │ │ │ │ +000a2f24 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ + ldr r5, [pc, #448] @ (a30f8 ) │ │ │ │ + sub sp, #60 @ 0x3c │ │ │ │ + ldr r4, [pc, #448] @ (a30fc ) │ │ │ │ + mov r7, r0 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w fp, [sp, #112] @ 0x70 │ │ │ │ + ldrd r9, r8, [sp, #104] @ 0x68 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #52] @ 0x34 │ │ │ │ + mov.w r4, #0 │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #424] @ (a3100 ) │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + movs r3, #0 │ │ │ │ + add r1, pc │ │ │ │ + str.w r3, [fp] │ │ │ │ + ldrd sl, r3, [sp, #96] @ 0x60 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + blx 57998 │ │ │ │ + mov r6, r0 │ │ │ │ + cbz r0, a2fd8 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n a2fd0 │ │ │ │ + ldr r0, [r5, #0] │ │ │ │ + cmp r0, #0 │ │ │ │ + blt.n a2f9c │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + mov ip, r3 │ │ │ │ + it lt │ │ │ │ + movlt.w ip, #1 │ │ │ │ + cmp r1, ip │ │ │ │ + blt.n a2ffc │ │ │ │ + ldr.w r1, [r8] │ │ │ │ + cmp ip, r1 │ │ │ │ + ble.n a3004 │ │ │ │ + mvn.w r1, #7 │ │ │ │ + movs r2, #8 │ │ │ │ + b.n a2fa2 │ │ │ │ + mvn.w r1, #2 │ │ │ │ + movs r2, #3 │ │ │ │ + str.w r1, [fp] │ │ │ │ + ldr r0, [pc, #348] @ (a3104 ) │ │ │ │ + add r1, sp, #48 @ 0x30 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #340] @ (a3108 ) │ │ │ │ + ldr r3, [pc, #324] @ (a30fc ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w a30ee │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #60 @ 0x3c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mvn.w r1, #1 │ │ │ │ + movs r2, #2 │ │ │ │ + b.n a2fa2 │ │ │ │ + ldr r1, [pc, #304] @ (a310c ) │ │ │ │ + mov r0, r7 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n a2f6e │ │ │ │ + ldr r1, [pc, #296] @ (a3110 ) │ │ │ │ + mov r0, r7 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n a2f6e │ │ │ │ + mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ + movs r2, #1 │ │ │ │ + b.n a2fa2 │ │ │ │ + mvn.w r1, #4 │ │ │ │ + movs r2, #5 │ │ │ │ + b.n a2fa2 │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.n a30f2 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n a2fb2 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n a2fb2 │ │ │ │ + cmp r6, #0 │ │ │ │ + beq.n a3082 │ │ │ │ + ldr r6, [pc, #248] @ (a3114 ) │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + mov r1, r9 │ │ │ │ + add r6, pc │ │ │ │ + strd r4, r3, [sp] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + mov r3, r6 │ │ │ │ + mov r0, r5 │ │ │ │ + ldr.w fp, [pc, #232] @ a3118 │ │ │ │ + blx 634ac │ │ │ │ + ldr r7, [pc, #228] @ (a311c ) │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + adds r6, #4 │ │ │ │ + ldr r1, [pc, #228] @ (a3120 ) │ │ │ │ + add fp, pc │ │ │ │ + strd r6, r3, [sp, #8] │ │ │ │ + add r7, pc │ │ │ │ + ldr r3, [pc, #220] @ (a3124 ) │ │ │ │ + mov r2, fp │ │ │ │ + add r1, pc │ │ │ │ + mov r0, r7 │ │ │ │ + add r3, pc │ │ │ │ + strd r9, r8, [sp, #20] │ │ │ │ + str.w sl, [sp, #16] │ │ │ │ + strd r4, r5, [sp] │ │ │ │ + blx 5e348 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r2, fp │ │ │ │ + ldr r3, [pc, #192] @ (a3128 ) │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r1, [pc, #192] @ (a312c ) │ │ │ │ + add r3, pc │ │ │ │ + strd r9, r8, [sp, #20] │ │ │ │ + add r1, pc │ │ │ │ + str.w sl, [sp, #16] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + strd r4, r5, [sp] │ │ │ │ + blx 5e348 │ │ │ │ + b.n a2fb2 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [pc, #168] @ (a3130 ) │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r0, [pc, #168] @ (a3134 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [pc, #168] @ (a3138 ) │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r1, [pc, #168] @ (a313c ) │ │ │ │ + adds r2, #4 │ │ │ │ + add r0, pc │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + str r2, [sp, #8] │ │ │ │ + add r3, pc │ │ │ │ + mov r2, r7 │ │ │ │ + add r1, pc │ │ │ │ + strd r9, r8, [sp, #20] │ │ │ │ + mov fp, r0 │ │ │ │ + str.w sl, [sp, #16] │ │ │ │ + strd r4, r5, [sp] │ │ │ │ + blx 5e348 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r0, fp │ │ │ │ + ldr r3, [pc, #132] @ (a3140 ) │ │ │ │ + ldr r1, [pc, #136] @ (a3144 ) │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + add r3, pc │ │ │ │ + str r2, [sp, #8] │ │ │ │ + add r1, pc │ │ │ │ + mov r2, r7 │ │ │ │ + str.w sl, [sp, #16] │ │ │ │ + strd r9, r8, [sp, #20] │ │ │ │ + strd r4, r5, [sp] │ │ │ │ + blx 5e348 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r2, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r1, r9 │ │ │ │ + adds r6, #12 │ │ │ │ + mov r0, r5 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + blx 634ac │ │ │ │ + b.n a2fb2 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r2, r2 │ │ │ │ + b.n a2fa6 │ │ │ │ + nop │ │ │ │ + adds r1, #212 @ 0xd4 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldr r3, [pc, #344] @ (a325c ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r4, [r5, r7] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + adds r1, #90 @ 0x5a │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + strb r4, [r5, r5] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r3, [pc, #408] @ (a32ac ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r4, [sp, #128] @ 0x80 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldr r7, [pc, #432] @ (a32cc ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r6, [r4, r0] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r0, [r3, r0] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r4, [r1, r0] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r7, [pc, #200] @ (a31f4 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r7, [pc, #288] @ (a3250 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r3, [sp, #728] @ 0x2d8 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldr r7, [pc, #848] @ (a3488 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r7, [pc, #8] @ (a3144 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r7, [pc, #104] @ (a31a8 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r7, [pc, #616] @ (a33ac ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r7, [pc, #632] @ (a33c0 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + │ │ │ │ +000a3148 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d10} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3880] @ 0xf28 │ │ │ │ + sub sp, #156 @ 0x9c │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r1, [pc, #768] @ (a3464 ) │ │ │ │ + mov ip, r2 │ │ │ │ + subs r3, #4 │ │ │ │ + mov r6, r0 │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + add r1, pc │ │ │ │ + ldr r2, [pc, #760] @ (a3468 ) │ │ │ │ + ldr r4, [sp, #216] @ 0xd8 │ │ │ │ + sub.w r9, r4, #4 │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #148] @ 0x94 │ │ │ │ + mov.w r2, #0 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [sp, #220] @ 0xdc │ │ │ │ + ldr.w r2, [ip] │ │ │ │ + mov r1, r3 │ │ │ │ + str r0, [sp, #28] │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r0, [pc, #732] @ (a346c ) │ │ │ │ + str r3, [r1, #0] │ │ │ │ + adds r3, r2, #1 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + lsls r3, r3, #3 │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + subs r3, r5, r3 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s21, s0 │ │ │ │ + ldr r0, [pc, #708] @ (a3470 ) │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + vdiv.f32 s15, s0, s21 │ │ │ │ + add r1, sp, #132 @ 0x84 │ │ │ │ + add r0, sp, #136 @ 0x88 │ │ │ │ + vdiv.f32 s14, s13, s15 │ │ │ │ + vstr s15, [sp, #136] @ 0x88 │ │ │ │ + vstr s14, [sp, #132] @ 0x84 │ │ │ │ + blx 639fc │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + cmp r1, #1 │ │ │ │ + itt le │ │ │ │ + vldrle s20, [pc, #648] @ a3460 │ │ │ │ + vcvtle.f64.f32 d9, s20 │ │ │ │ + ble.w a33fa │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + sub.w r0, r5, #8 │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ + movs r6, #1 │ │ │ │ + sub.w r4, r3, #8 │ │ │ │ + ldr.w lr, [pc, #644] @ a3474 │ │ │ │ + adds r3, r0, r4 │ │ │ │ + strd r9, r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + add lr, pc │ │ │ │ + str.w r9, [sp, #116] @ 0x74 │ │ │ │ + mov r9, r2 │ │ │ │ + adds r3, #2 │ │ │ │ + vldr s17, [pc, #600] @ a3460 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + adds r3, r4, r2 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + mov r3, r1 │ │ │ │ + mov ip, r5 │ │ │ │ + str r5, [sp, #36] @ 0x24 │ │ │ │ + str.w ip, [sp, #48] @ 0x30 │ │ │ │ + add r5, sp, #128 @ 0x80 │ │ │ │ + str r0, [sp, #32] │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ + add r5, sp, #124 @ 0x7c │ │ │ │ + strd r1, lr, [sp, #96] @ 0x60 │ │ │ │ + str r5, [sp, #84] @ 0x54 │ │ │ │ + add.w r5, lr, #4 │ │ │ │ + str r5, [sp, #92] @ 0x5c │ │ │ │ + vmov.f32 s16, s17 │ │ │ │ + cmp r6, r3 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + bgt.n a32a8 │ │ │ │ + ldr.w sl, [sp, #36] @ 0x24 │ │ │ │ + mov r2, r3 │ │ │ │ + mov r5, r6 │ │ │ │ + str.w r9, [sp, #44] @ 0x2c │ │ │ │ + cmp r6, r3 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + bgt.n a326e │ │ │ │ + vcvt.f64.f32 d9, s16 │ │ │ │ + mov fp, sl │ │ │ │ + mov r9, r6 │ │ │ │ + mov r0, fp │ │ │ │ + blx 65ce8 │ │ │ │ + vcmpe.f64 d0, d9 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge.n a327e │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + add.w r9, r9, #1 │ │ │ │ + add fp, r4 │ │ │ │ + cmp r3, r9 │ │ │ │ + bge.n a3250 │ │ │ │ + ldr r2, [sp, #124] @ 0x7c │ │ │ │ + adds r5, #1 │ │ │ │ + add.w sl, sl, #8 │ │ │ │ + cmp r5, r2 │ │ │ │ + bgt.n a32a4 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + b.n a3242 │ │ │ │ + mov r0, fp │ │ │ │ + mov r7, r9 │ │ │ │ + blx 65ce8 │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + add.w r3, r9, #1 │ │ │ │ + vcvt.f32.f64 s16, d0 │ │ │ │ + add fp, r4 │ │ │ │ + cmp r3, r2 │ │ │ │ + bgt.n a32a0 │ │ │ │ + vcvt.f64.f32 d9, s16 │ │ │ │ + mov r9, r3 │ │ │ │ + mov r8, r5 │ │ │ │ + b.n a3250 │ │ │ │ + mov r8, r5 │ │ │ │ + b.n a326c │ │ │ │ + ldr.w r9, [sp, #44] @ 0x2c │ │ │ │ + cmp r6, #1 │ │ │ │ + beq.w a33da │ │ │ │ + cmp r6, r8 │ │ │ │ + beq.n a32cc │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + add.w r1, r3, r8 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + add.w r1, r9, r1, lsl #3 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add.w r3, r3, r6, lsl #3 │ │ │ │ + blx 58120 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + cmp r6, r7 │ │ │ │ + str.w r8, [r3, r6, lsl #2] │ │ │ │ + beq.n a32f0 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [pc, #412] @ (a3478 ) │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mul.w r1, r7, r3 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + adds r1, #1 │ │ │ │ + add.w r1, r9, r1, lsl #3 │ │ │ │ + blx 58120 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r5, [sp, #32] │ │ │ │ + str.w r7, [r3, #4]! │ │ │ │ + add.w sl, r5, #8 │ │ │ │ + mov r0, sl │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f64.f32 d9, s20 │ │ │ │ + vcmpe.f64 d0, d9 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl.n a3326 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + vstr s20, [sp, #140] @ 0x8c │ │ │ │ + vstr s17, [sp, #144] @ 0x90 │ │ │ │ + str r6, [r3, #0] │ │ │ │ + vstr s20, [r5, #8] │ │ │ │ + vstr s17, [r5, #12] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + adds r2, r6, #1 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + cmp r3, r2 │ │ │ │ + blt.n a337c │ │ │ │ + mov fp, r2 │ │ │ │ + add r3, sp, #140 @ 0x8c │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r5, [sp, #40] @ 0x28 │ │ │ │ + mov r8, r6 │ │ │ │ + str r4, [sp, #60] @ 0x3c │ │ │ │ + mov r6, r9 │ │ │ │ + mov r4, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + add.w r1, r6, r5, lsl #3 │ │ │ │ + mov r2, sl │ │ │ │ + mov r0, r4 │ │ │ │ + str r5, [sp, #128] @ 0x80 │ │ │ │ + blx 6522c │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + ldr r1, [sp, #140] @ 0x8c │ │ │ │ + add.w fp, fp, #1 │ │ │ │ + adds r5, #1 │ │ │ │ + add.w r2, r6, r2, lsl #3 │ │ │ │ + str r1, [r2, #0] │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ + str r1, [r2, #4] │ │ │ │ + ldr r2, [sp, #124] @ 0x7c │ │ │ │ + cmp r2, fp │ │ │ │ + bge.n a3346 │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r4, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + ldr r5, [sp, #56] @ 0x38 │ │ │ │ + subs r3, r3, r6 │ │ │ │ + ldr r6, [sp, #32] │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + strd r3, r3, [sp, #124] @ 0x7c │ │ │ │ + add.w r3, r5, #16 │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add.w r3, r5, #8 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, r6 │ │ │ │ + adds r3, #16 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + ldr r0, [sp, #84] @ 0x54 │ │ │ │ + ldrd r1, r2, [sp, #88] @ 0x58 │ │ │ │ + blx 5f068 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + mov r2, r6 │ │ │ │ + add r2, r3 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + adds r2, r5, r3 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + add r2, r4 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + add r2, r3 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + add r3, r2 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + cmp r3, r2 │ │ │ │ + beq.n a33f2 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + b.n a322c │ │ │ │ + vmul.f32 s0, s21, s16 │ │ │ │ + vldr s20, [sp, #136] @ 0x88 │ │ │ │ + vcmp.f32 s20, s0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ls │ │ │ │ + vmovls.f32 s20, s0 │ │ │ │ + b.n a32ae │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr.w r9, [sp, #116] @ 0x74 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + ldr r4, [sp, #72] @ 0x48 │ │ │ │ + ldr r5, [sp, #112] @ 0x70 │ │ │ │ + mla r1, r1, r4, r1 │ │ │ │ + add.w r0, r5, r1, lsl #3 │ │ │ │ + blx 65ce8 │ │ │ │ + vcmpe.f64 d0, d9 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl.n a342c │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [r2, #0] │ │ │ │ + movs r2, #0 │ │ │ │ + mla r3, r4, r3, r3 │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + vstr s20, [r3] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str.w r3, [r2, r3, lsl #2] │ │ │ │ + ldr r2, [pc, #68] @ (a347c ) │ │ │ │ + str.w r3, [r9, r3, lsl #2] │ │ │ │ + ldr r3, [pc, #40] @ (a3468 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n a345a │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #156 @ 0x9c │ │ │ │ + vpop {d8-d10} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + cmp r7, #166 @ 0xa6 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldr r1, [pc, #192] @ (a3530 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r0, [pc, #1008] @ (a3864 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r2, [sp, #344] @ 0x158 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + str r1, [sp, #464] @ 0x1d0 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + cmp r4, #210 @ 0xd2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 000a3480 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -93856,15 +93849,15 @@ │ │ │ │ bgt.w a3868 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ subs r6, r4, #1 │ │ │ │ mov r0, r6 │ │ │ │ sub.w r3, r5, #8 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ - bl 676b6c │ │ │ │ + bl 676ba4 │ │ │ │ ldr r3, [pc, #772] @ (a38d8 ) │ │ │ │ ldr r2, [pc, #776] @ (a38dc ) │ │ │ │ subs r6, r6, r1 │ │ │ │ add r3, pc │ │ │ │ add.w fp, r6, #1 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ @@ -94108,15 +94101,15 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w a3538 │ │ │ │ negs r3, r3 │ │ │ │ b.n a352c │ │ │ │ mov r1, r4 │ │ │ │ movs r4, #2 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 676910 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, fp │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ @@ -94143,45 +94136,45 @@ │ │ │ │ strh r0, [r0, #0] │ │ │ │ cmp r4, #112 @ 0x70 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r5, #60] @ 0x3c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add lr, lr │ │ │ │ + cmp r2, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [pc, #632] @ (a3b40 ) │ │ │ │ + ldr r4, [pc, #856] @ (a3c20 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [pc, #216] @ (a39a4 ) │ │ │ │ + ldr r4, [pc, #440] @ (a3a84 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r1, [pc, #992] @ (a3cb4 ) │ │ │ │ + ldr r2, [pc, #160] @ (a3974 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [pc, #64] @ (a3918 ) │ │ │ │ + ldr r2, [pc, #256] @ (a39d8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r6, [r0, #52] @ 0x34 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r1, [pc, #624] @ (a3b50 ) │ │ │ │ + ldr r1, [pc, #816] @ (a3c10 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [pc, #472] @ (a3abc ) │ │ │ │ + ldr r1, [pc, #664] @ (a3b7c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r2, [r3, #44] @ 0x2c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [pc, #688] @ (a3b9c ) │ │ │ │ + ldr r0, [pc, #880] @ (a3c5c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [pc, #440] @ (a3aa8 ) │ │ │ │ + ldr r1, [pc, #632] @ (a3b68 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [pc, #336] @ (a3a44 ) │ │ │ │ + ldr r1, [pc, #528] @ (a3b04 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r6, [r4, #40] @ 0x28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r4, [r2, #36] @ 0x24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bxns r9 │ │ │ │ + bxns pc │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ add r4, sp, #112 @ 0x70 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ subs r3, r2, r3 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ adds r3, #1 │ │ │ │ @@ -94219,448 +94212,26 @@ │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ mul.w r2, r2, fp │ │ │ │ b.n a369a │ │ │ │ negs r3, r2 │ │ │ │ b.n a352c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ │ │ │ │ -000a396c : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ - sub sp, #52 @ 0x34 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - strd r3, r2, [sp, #12] │ │ │ │ - ldr r2, [pc, #968] @ (a3d54 ) │ │ │ │ - ldr r3, [pc, #972] @ (a3d58 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r1, [sp, #88] @ 0x58 │ │ │ │ - str r1, [sp, #20] │ │ │ │ - ldr r4, [sp, #108] @ 0x6c │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r1, [pc, #964] @ (a3d5c ) │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr.w r9, [sp, #112] @ 0x70 │ │ │ │ - ldrd r8, fp, [sp, #100] @ 0x64 │ │ │ │ - ldr.w sl, [r4] │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #932] @ (a3d60 ) │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #924] @ (a3d64 ) │ │ │ │ - mov r6, r0 │ │ │ │ - movs r3, #0 │ │ │ │ - add r1, pc │ │ │ │ - mov r0, r5 │ │ │ │ - str.w r3, [r9] │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n a3a46 │ │ │ │ - orrs.w r3, r7, r6 │ │ │ │ - bne.n a3a16 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str.w r2, [r9] │ │ │ │ - ldr r0, [pc, #888] @ (a3d68 ) │ │ │ │ - add r1, sp, #40 @ 0x28 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #880] @ (a3d6c ) │ │ │ │ - ldr r3, [pc, #860] @ (a3d58 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w a3d4c │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #52 @ 0x34 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n a3a78 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n a3a86 │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cbz r2, a3a80 │ │ │ │ - cmp r3, r1 │ │ │ │ - ite le │ │ │ │ - movle r3, #0 │ │ │ │ - movgt r3, #1 │ │ │ │ - cmp r2, r1 │ │ │ │ - it lt │ │ │ │ - orrlt.w r3, r3, #1 │ │ │ │ - cbz r3, a3a92 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n a39e8 │ │ │ │ - ldr r1, [pc, #808] @ (a3d70 ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n a39dc │ │ │ │ - ldr r1, [pc, #796] @ (a3d74 ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n a39dc │ │ │ │ - ldr r1, [pc, #788] @ (a3d78 ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n a39dc │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n a39e8 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n a39e8 │ │ │ │ - cbnz r1, a3a8e │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.n a3a92 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n a39e8 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.n a3a3e │ │ │ │ - ldr.w r1, [r8] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n a3ab0 │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - mov r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - bge.n a3ab8 │ │ │ │ - mvn.w r2, #9 │ │ │ │ - movs r3, #10 │ │ │ │ - b.n a39e8 │ │ │ │ - mvn.w r2, #7 │ │ │ │ - movs r3, #8 │ │ │ │ - b.n a39e8 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w a3d50 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n a39f8 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.n a39f8 │ │ │ │ - ldr r1, [pc, #688] @ (a3d7c ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n a39f8 │ │ │ │ - add.w r3, sl, #1 │ │ │ │ - sub.w r9, fp, r3, lsl #3 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - beq.n a3b94 │ │ │ │ - ldr r1, [pc, #656] @ (a3d80 ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w a3d18 │ │ │ │ - cbz r7, a3b48 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr.w fp, [r2] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - cmp r3, fp │ │ │ │ - blt.n a3b48 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - add.w r1, fp, #1073741824 @ 0x40000000 │ │ │ │ - subs r1, #1 │ │ │ │ - add.w r2, sl, fp │ │ │ │ - str r6, [sp, #32] │ │ │ │ - add.w r1, r3, r1, lsl #2 │ │ │ │ - add.w r2, r9, r2, lsl #3 │ │ │ │ - str r5, [sp, #36] @ 0x24 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r3, r4 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r0, r8 │ │ │ │ - blx 61414 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - adds r6, #4 │ │ │ │ - adds r5, #8 │ │ │ │ - cmp r3, fp │ │ │ │ - bge.n a3b2a │ │ │ │ - ldrd r6, r5, [sp, #32] │ │ │ │ - cbz r6, a3b94 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr.w fp, [r2] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - cmp r3, fp │ │ │ │ - blt.n a3b94 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add.w r1, fp, #1073741824 @ 0x40000000 │ │ │ │ - subs r1, #1 │ │ │ │ - add.w r2, sl, fp │ │ │ │ - str r6, [sp, #32] │ │ │ │ - add.w r1, r3, r1, lsl #2 │ │ │ │ - add.w r2, r9, r2, lsl #3 │ │ │ │ - str r5, [sp, #36] @ 0x24 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r3, r4 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r0, r8 │ │ │ │ - blx 61414 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - adds r6, #4 │ │ │ │ - adds r5, #8 │ │ │ │ - cmp r3, fp │ │ │ │ - bge.n a3b76 │ │ │ │ - ldrd r6, r5, [sp, #32] │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r1, [pc, #492] @ (a3d84 ) │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w a3d06 │ │ │ │ - cmp r7, #0 │ │ │ │ - beq.n a3c48 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r7, [r3, #0] │ │ │ │ - cmp r7, #1 │ │ │ │ - beq.n a3bf6 │ │ │ │ - subs r5, r7, #1 │ │ │ │ - cmp r5, #0 │ │ │ │ - ble.n a3bf6 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - add.w r7, r7, #1073741824 @ 0x40000000 │ │ │ │ - subs r7, #1 │ │ │ │ - add.w fp, r5, sl │ │ │ │ - add.w r7, r3, r7, lsl #2 │ │ │ │ - add.w fp, r9, fp, lsl #3 │ │ │ │ - vldmdb r7!, {s15} │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - cmp r3, r5 │ │ │ │ - beq.w a3d40 │ │ │ │ - add r3, sl │ │ │ │ - mov r1, fp │ │ │ │ - mov r2, r4 │ │ │ │ - mov r0, r8 │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 58120 │ │ │ │ - sub.w fp, fp, #8 │ │ │ │ - subs r5, #1 │ │ │ │ - bne.n a3bca │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr r7, [r3, #0] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - cmp r7, r2 │ │ │ │ - beq.n a3c48 │ │ │ │ - adds r5, r7, #1 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - cmp r2, r5 │ │ │ │ - blt.n a3c48 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - add.w fp, r5, sl │ │ │ │ - add.w fp, r9, fp, lsl #3 │ │ │ │ - add.w r7, r3, r7, lsl #2 │ │ │ │ - vldmia r7!, {s15} │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - cmp r3, r5 │ │ │ │ - beq.w a3d32 │ │ │ │ - add r3, sl │ │ │ │ - mov r2, r4 │ │ │ │ - mov r1, fp │ │ │ │ - mov r0, r8 │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 58120 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - adds r5, #1 │ │ │ │ - add.w fp, fp, #8 │ │ │ │ - cmp r5, r2 │ │ │ │ - ble.n a3c18 │ │ │ │ - cmp r6, #0 │ │ │ │ - beq.w a39f8 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r6, [r3, #0] │ │ │ │ - cmp r6, #1 │ │ │ │ - beq.n a3c98 │ │ │ │ - subs r5, r6, #1 │ │ │ │ - cmp r5, #0 │ │ │ │ - ble.n a3c98 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add.w r6, r6, #1073741824 @ 0x40000000 │ │ │ │ - subs r6, #1 │ │ │ │ - add.w r7, r5, sl │ │ │ │ - add.w r6, r3, r6, lsl #2 │ │ │ │ - add.w r7, r9, r7, lsl #3 │ │ │ │ - vldmdb r6!, {s15} │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - cmp r3, r5 │ │ │ │ - beq.n a3d2a │ │ │ │ - add r3, sl │ │ │ │ - mov r1, r7 │ │ │ │ - mov r2, r4 │ │ │ │ - mov r0, r8 │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 58120 │ │ │ │ - subs r7, #8 │ │ │ │ - subs r5, #1 │ │ │ │ - bne.n a3c70 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr r6, [r3, #0] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - cmp r6, r2 │ │ │ │ - beq.w a39f8 │ │ │ │ - adds r5, r6, #1 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - cmp r2, r5 │ │ │ │ - blt.w a39f8 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add.w r7, r5, sl │ │ │ │ - add.w r7, r9, r7, lsl #3 │ │ │ │ - add.w r6, r3, r6, lsl #2 │ │ │ │ - vldmia r6!, {s15} │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - cmp r3, r5 │ │ │ │ - beq.n a3cfc │ │ │ │ - add r3, sl │ │ │ │ - mov r2, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r8 │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 58120 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - adds r5, #1 │ │ │ │ - adds r7, #8 │ │ │ │ - cmp r5, r2 │ │ │ │ - bgt.w a39f8 │ │ │ │ - vldmia r6!, {s15} │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - cmp r3, r5 │ │ │ │ - bne.n a3cce │ │ │ │ - adds r5, #1 │ │ │ │ - adds r7, #8 │ │ │ │ - cmp r5, r2 │ │ │ │ - ble.n a3cbe │ │ │ │ - b.n a39f8 │ │ │ │ - ldr r1, [pc, #128] @ (a3d88 ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w a3ba4 │ │ │ │ - b.n a39f8 │ │ │ │ - ldr r1, [pc, #112] @ (a3d8c ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w a3afc │ │ │ │ - b.n a3b94 │ │ │ │ - subs r7, #8 │ │ │ │ - subs r5, #1 │ │ │ │ - bne.n a3c70 │ │ │ │ - b.n a3c98 │ │ │ │ - adds r5, #1 │ │ │ │ - add.w fp, fp, #8 │ │ │ │ - cmp r5, r2 │ │ │ │ - ble.w a3c18 │ │ │ │ - b.n a3c48 │ │ │ │ - sub.w fp, fp, #8 │ │ │ │ - subs r5, #1 │ │ │ │ - bne.w a3bca │ │ │ │ - b.n a3bf6 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n a39ec │ │ │ │ - movs r7, #132 @ 0x84 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - adcs r2, r6 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r7, #196 @ 0xc4 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - lsls r4, r6 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bx pc │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - movs r7, #20 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - eors r2, r0 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ands r0, r4 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cmp r6, r9 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r7, #178 @ 0xb2 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r7, #136 @ 0x88 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r6, #244 @ 0xf4 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cmp r2, r5 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - │ │ │ │ -000a3d90 : │ │ │ │ +000a396c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ - ldr.w r5, [pc, #1248] @ a4288 │ │ │ │ + ldr.w r5, [pc, #1248] @ a3e64 │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ - ldr.w r4, [pc, #1248] @ a428c │ │ │ │ + ldr.w r4, [pc, #1248] @ a3e68 │ │ │ │ mov r9, r3 │ │ │ │ add r5, pc │ │ │ │ - ldr.w sl, [pc, #1244] @ a4290 │ │ │ │ + ldr.w sl, [pc, #1244] @ a3e6c │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ mov r8, r0 │ │ │ │ ldr r6, [sp, #256] @ 0x100 │ │ │ │ add sl, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ movs r5, #0 │ │ │ │ ldr r7, [r3, #0] │ │ │ │ @@ -94703,184 +94274,184 @@ │ │ │ │ ldr r6, [sp, #288] @ 0x120 │ │ │ │ str r6, [sp, #124] @ 0x7c │ │ │ │ ldr r6, [sp, #292] @ 0x124 │ │ │ │ str r6, [sp, #108] @ 0x6c │ │ │ │ ldr r6, [sp, #296] @ 0x128 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #1136] @ a4294 │ │ │ │ + ldr.w r1, [pc, #1136] @ a3e70 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #132] @ 0x84 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ blx 57998 │ │ │ │ orrs.w r1, r6, sl │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ - beq.n a3ebe │ │ │ │ + beq.n a3a9a │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ mov r6, r5 │ │ │ │ strb r3, [r2, #0] │ │ │ │ mov r3, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n a3f02 │ │ │ │ + beq.n a3ade │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n a3e84 │ │ │ │ + blt.n a3a60 │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n a3f42 │ │ │ │ + blt.n a3b1e │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n a3f36 │ │ │ │ + blt.n a3b12 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - ble.n a3f72 │ │ │ │ + ble.n a3b4e │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ str.w r2, [fp] │ │ │ │ - b.n a3e8e │ │ │ │ + b.n a3a6a │ │ │ │ movs r3, #3 │ │ │ │ mvn.w r2, #2 │ │ │ │ str.w r2, [fp] │ │ │ │ - ldr.w r0, [pc, #1032] @ a4298 │ │ │ │ + ldr.w r0, [pc, #1032] @ a3e74 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #1020] @ (a429c ) │ │ │ │ - ldr r3, [pc, #1004] @ (a428c ) │ │ │ │ + ldr r2, [pc, #1020] @ (a3e78 ) │ │ │ │ + ldr r3, [pc, #1004] @ (a3e68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w a4896 │ │ │ │ + bne.w a4472 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #188 @ 0xbc │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #992] @ (a42a0 ) │ │ │ │ + ldr r1, [pc, #992] @ (a3e7c ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n a3f60 │ │ │ │ - ldr r1, [pc, #980] @ (a42a4 ) │ │ │ │ + beq.n a3b3c │ │ │ │ + ldr r1, [pc, #980] @ (a3e80 ) │ │ │ │ movs r6, #1 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n a3f4e │ │ │ │ - ldr r0, [pc, #968] @ (a42a8 ) │ │ │ │ + beq.n a3b2a │ │ │ │ + ldr r0, [pc, #968] @ (a3e84 ) │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ - ldr r1, [pc, #964] @ (a42ac ) │ │ │ │ + ldr r1, [pc, #964] @ (a3e88 ) │ │ │ │ mov r0, r8 │ │ │ │ vmov.f32 s16, s0 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbnz r0, a3f2a │ │ │ │ + cbnz r0, a3b06 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str.w r2, [fp] │ │ │ │ - b.n a3e8e │ │ │ │ - ldr r1, [pc, #940] @ (a42b0 ) │ │ │ │ + b.n a3a6a │ │ │ │ + ldr r1, [pc, #940] @ (a3e8c ) │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n a3e54 │ │ │ │ - ldr r1, [pc, #928] @ (a42b4 ) │ │ │ │ + bne.n a3a30 │ │ │ │ + ldr r1, [pc, #928] @ (a3e90 ) │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n a3e54 │ │ │ │ + bne.n a3a30 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r2, [fp] │ │ │ │ - b.n a3e8e │ │ │ │ + b.n a3a6a │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ vdiv.f32 s17, s15, s16 │ │ │ │ - b.n a3e50 │ │ │ │ + b.n a3a2c │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ str.w r2, [fp] │ │ │ │ - b.n a3e8e │ │ │ │ + b.n a3a6a │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ str.w r2, [fp] │ │ │ │ - b.n a3e8e │ │ │ │ - ldr r1, [pc, #872] @ (a42b8 ) │ │ │ │ + b.n a3a6a │ │ │ │ + ldr r1, [pc, #872] @ (a3e94 ) │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ subs r6, r0, #0 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ - b.n a3ede │ │ │ │ - ldr r1, [pc, #856] @ (a42bc ) │ │ │ │ + b.n a3aba │ │ │ │ + ldr r1, [pc, #856] @ (a3e98 ) │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ subs r5, r0, #0 │ │ │ │ it ne │ │ │ │ movne r5, #1 │ │ │ │ - b.n a3ece │ │ │ │ - ldr r1, [pc, #844] @ (a42c0 ) │ │ │ │ + b.n a3aaa │ │ │ │ + ldr r1, [pc, #844] @ (a3e9c ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n a401e │ │ │ │ + beq.n a3bfa │ │ │ │ orrs.w r3, r6, r5 │ │ │ │ - beq.w a4854 │ │ │ │ + beq.w a4430 │ │ │ │ cmp r5, #0 │ │ │ │ - bne.n a4030 │ │ │ │ + bne.n a3c0c │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a40bc │ │ │ │ + bne.w a3c98 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r2, [sp, #152] @ 0x98 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w a486e │ │ │ │ + ble.w a444a │ │ │ │ ldr r1, [sp, #140] @ 0x8c │ │ │ │ vmov.f32 s14, s17 │ │ │ │ - vldr s13, [pc, #732] @ a4284 │ │ │ │ + vldr s13, [pc, #732] @ a3e60 │ │ │ │ mov r3, r1 │ │ │ │ add.w r1, r1, r2, lsl #2 │ │ │ │ vldmia r3!, {s15} │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s15, s13 │ │ │ │ it lt │ │ │ │ vmovlt.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s13, s15 │ │ │ │ cmp r1, r3 │ │ │ │ - bne.n a3fb0 │ │ │ │ + bne.n a3b8c │ │ │ │ vcmpe.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w a4880 │ │ │ │ + bls.w a445c │ │ │ │ vcmpe.f32 s16, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmp.f32 s17, s13 │ │ │ │ it hi │ │ │ │ vmovhi.f32 s14, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ @@ -94889,130 +94460,130 @@ │ │ │ │ vstr s15, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ cmp r2, #1 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - bge.n a40c0 │ │ │ │ + bge.n a3c9c │ │ │ │ mvn.w r2, #13 │ │ │ │ movs r3, #14 │ │ │ │ str.w r2, [fp] │ │ │ │ - b.n a3e8e │ │ │ │ - cbnz r5, a4030 │ │ │ │ + b.n a3a6a │ │ │ │ + cbnz r5, a3c0c │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r6, #0 │ │ │ │ - bne.n a3f90 │ │ │ │ + bne.n a3b6c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n a40bc │ │ │ │ + bne.n a3c98 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - b.n a4004 │ │ │ │ + b.n a3be0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r2, [sp, #152] @ 0x98 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n a40a2 │ │ │ │ + ble.n a3c7e │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ vmov.f32 s14, s17 │ │ │ │ - vldr s13, [pc, #580] @ a4284 │ │ │ │ + vldr s13, [pc, #580] @ a3e60 │ │ │ │ add.w r2, r3, r2, lsl #2 │ │ │ │ vldmia r3!, {s15} │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s15, s13 │ │ │ │ it lt │ │ │ │ vmovlt.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s13, s15 │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n a4046 │ │ │ │ + bne.n a3c22 │ │ │ │ vcmpe.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.n a40b4 │ │ │ │ + bls.n a3c90 │ │ │ │ vcmpe.f32 s16, s14 │ │ │ │ ldr.w r3, [fp] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s17, s13 │ │ │ │ it hi │ │ │ │ vmovhi.f32 s14, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vmovlt.f32 s13, s17 │ │ │ │ vdiv.f32 s15, s14, s13 │ │ │ │ vstr s15, [sp, #172] @ 0xac │ │ │ │ cmp r6, #0 │ │ │ │ - beq.n a4028 │ │ │ │ - b.n a3f90 │ │ │ │ + beq.n a3c04 │ │ │ │ + b.n a3b6c │ │ │ │ vcmpe.f32 s17, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ itt hi │ │ │ │ movhi.w r3, #1065353216 @ 0x3f800000 │ │ │ │ strhi r3, [sp, #172] @ 0xac │ │ │ │ - bhi.n a4020 │ │ │ │ + bhi.n a3bfc │ │ │ │ mvn.w r3, #10 │ │ │ │ str.w r3, [fp] │ │ │ │ negs r3, r3 │ │ │ │ - b.n a3e8e │ │ │ │ + b.n a3a6a │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, r3 │ │ │ │ - ble.n a40d4 │ │ │ │ + ble.n a3cb0 │ │ │ │ mvn.w r2, #15 │ │ │ │ movs r3, #16 │ │ │ │ str.w r2, [fp] │ │ │ │ - b.n a3e8e │ │ │ │ + b.n a3a6a │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add.w r8, r7, #1 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ sub.w r8, r3, r8, lsl #3 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ adds r3, #1 │ │ │ │ sub.w sl, r2, r3, lsl #3 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a444c │ │ │ │ + bne.w a4028 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a42d8 │ │ │ │ + beq.w a3eb4 │ │ │ │ cmp r5, #0 │ │ │ │ - bne.w a460c │ │ │ │ + bne.w a41e8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a479e │ │ │ │ + bne.w a437a │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r7, sp, #176 @ 0xb0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov.w ip, #49 @ 0x31 │ │ │ │ strb.w ip, [sp, #176] @ 0xb0 │ │ │ │ blx 5792c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r2, [pc, #408] @ (a42c4 ) │ │ │ │ + ldr r2, [pc, #408] @ (a3ea0 ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r1, [pc, #408] @ (a42c8 ) │ │ │ │ + ldr r1, [pc, #408] @ (a3ea4 ) │ │ │ │ add r2, pc │ │ │ │ - ldr r0, [pc, #408] @ (a42cc ) │ │ │ │ + ldr r0, [pc, #408] @ (a3ea8 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ strd r4, r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ vstr s0, [sp, #160] @ 0xa0 │ │ │ │ blx 5d4a8 │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vmov.f32 s16, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w a454e │ │ │ │ + bne.w a412a │ │ │ │ ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ vmov.f32 s17, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ @@ -95024,15 +94595,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w fp, [sp, #16] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ blx 5ad30 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ - ldr r0, [pc, #328] @ (a42d0 ) │ │ │ │ + ldr r0, [pc, #328] @ (a3eac ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ @@ -95070,22 +94641,22 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #16] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str.w fp, [sp, #48] @ 0x30 │ │ │ │ blx 58624 │ │ │ │ - cbz r6, a425c │ │ │ │ + cbz r6, a3e38 │ │ │ │ ldr.w r0, [r9] │ │ │ │ str r0, [sp, #152] @ 0x98 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n a425c │ │ │ │ + ble.n a3e38 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n a4242 │ │ │ │ + ble.n a3e1e │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ adds r7, r0, #1 │ │ │ │ ldr.w ip, [sp, #120] @ 0x78 │ │ │ │ mov lr, r3 │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ mov r5, ip │ │ │ │ add.w r3, sl, r5, lsl #3 │ │ │ │ @@ -95095,119 +94666,118 @@ │ │ │ │ vldr s14, [r3, #4] │ │ │ │ vldr s15, [r3] │ │ │ │ cmp r1, r2 │ │ │ │ vmul.f32 s14, s13, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r3, #4] │ │ │ │ vstr s15, [r3] │ │ │ │ - bne.n a4218 │ │ │ │ + bne.n a3df4 │ │ │ │ adds r6, #1 │ │ │ │ add r5, ip │ │ │ │ cmp r6, r7 │ │ │ │ - bne.n a4212 │ │ │ │ + bne.n a3dee │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ vldr s13, [sp, #164] @ 0xa4 │ │ │ │ add.w r0, r3, r0, lsl #2 │ │ │ │ vldr s14, [r3] │ │ │ │ vdiv.f32 s15, s14, s13 │ │ │ │ vstmia r3!, {s15} │ │ │ │ cmp r0, r3 │ │ │ │ - bne.n a424c │ │ │ │ + bne.n a3e28 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ - ldr r0, [pc, #116] @ (a42d4 ) │ │ │ │ + ldr r0, [pc, #116] @ (a3eb0 ) │ │ │ │ add r0, pc │ │ │ │ vldr s16, [r3] │ │ │ │ blx 57478 │ │ │ │ vcmpe.f32 s16, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ittt mi │ │ │ │ ldrmi r3, [r4, #0] │ │ │ │ addmi r3, #1 │ │ │ │ strmi.w r3, [fp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ vstr s17, [r3] │ │ │ │ - b.n a3e9c │ │ │ │ + b.n a3a78 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #96 @ 0x60 │ │ │ │ + movs r7, #132 @ 0x84 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #196 @ 0xc4 │ │ │ │ + asrs r0, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [r7, #44] @ 0x2c │ │ │ │ + ldr r2, [r3, #116] @ 0x74 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmn r2, r4 │ │ │ │ + bx r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r2, #112 @ 0x70 │ │ │ │ + movs r6, #148 @ 0x94 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r4, #80 @ 0x50 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r4, #68 @ 0x44 │ │ │ │ + lsls r4, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - eors r4, r7 │ │ │ │ + lsls r0, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r6, r7 │ │ │ │ + add r8, sl │ │ │ │ lsls r5, r3, #1 │ │ │ │ - mov r2, r1 │ │ │ │ + cmp r2, lr │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, #4 │ │ │ │ + ldr r2, [pc, #408] @ (a4028 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - eors r2, r4 │ │ │ │ + eors r0, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - eors r0, r2 │ │ │ │ + add lr, r8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - eors r6, r6 │ │ │ │ + add ip, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r1, #82 @ 0x52 │ │ │ │ + add sl, sp │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n a3acc │ │ │ │ + subs r5, #166 @ 0xa6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #192 @ 0xc0 │ │ │ │ + @ instruction: 0xe854005d │ │ │ │ + orrs r4, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #110 @ 0x6e │ │ │ │ + cmp r6, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r5, #112 @ 0x70 │ │ │ │ + rors r4, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r6, #0 │ │ │ │ - bne.w a466a │ │ │ │ + bne.w a4246 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a448c │ │ │ │ + bne.w a4068 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r7, sp, #176 @ 0xb0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov.w ip, #73 @ 0x49 │ │ │ │ strb.w ip, [sp, #176] @ 0xb0 │ │ │ │ blx 5792c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr.w r2, [pc, #1424] @ a489c │ │ │ │ + ldr.w r2, [pc, #1424] @ a4478 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ - ldr.w r1, [pc, #1424] @ a48a0 │ │ │ │ + ldr.w r1, [pc, #1424] @ a447c │ │ │ │ add r2, pc │ │ │ │ - ldr.w r0, [pc, #1420] @ a48a4 │ │ │ │ + ldr.w r0, [pc, #1420] @ a4480 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ strd r4, r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ vstr s0, [sp, #160] @ 0xa0 │ │ │ │ blx 5d4a8 │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vmov.f32 s16, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w a454e │ │ │ │ + bne.w a412a │ │ │ │ ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ mov r2, r8 │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -95217,15 +94787,15 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w fp, [sp, #16] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ blx 5ad30 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ str r0, [sp, #0] │ │ │ │ - ldr.w r0, [pc, #1344] @ a48a8 │ │ │ │ + ldr.w r0, [pc, #1344] @ a4484 │ │ │ │ ldr r6, [sp, #112] @ 0x70 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, r9 │ │ │ │ @@ -95266,22 +94836,22 @@ │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #16] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str.w fp, [sp, #48] @ 0x30 │ │ │ │ blx 58624 │ │ │ │ cmp r5, #0 │ │ │ │ - beq.w a425c │ │ │ │ + beq.w a3e38 │ │ │ │ ldr.w r0, [r9] │ │ │ │ str r0, [sp, #152] @ 0x98 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w a425c │ │ │ │ + ble.w a3e38 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n a4430 │ │ │ │ + ble.n a400c │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ adds r7, r0, #1 │ │ │ │ ldr.w ip, [sp, #120] @ 0x78 │ │ │ │ mov lr, r3 │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ mov r6, ip │ │ │ │ add.w r3, sl, r6, lsl #3 │ │ │ │ @@ -95291,28 +94861,28 @@ │ │ │ │ vldr s14, [r3, #4] │ │ │ │ vldr s15, [r3] │ │ │ │ cmp r1, r2 │ │ │ │ vmul.f32 s14, s13, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r3, #4] │ │ │ │ vstr s15, [r3] │ │ │ │ - bne.n a4406 │ │ │ │ + bne.n a3fe2 │ │ │ │ adds r5, #1 │ │ │ │ add r6, ip │ │ │ │ cmp r5, r7 │ │ │ │ - bne.n a4400 │ │ │ │ + bne.n a3fdc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ vldr s13, [sp, #172] @ 0xac │ │ │ │ add.w r0, r3, r0, lsl #2 │ │ │ │ vldr s14, [r3] │ │ │ │ vdiv.f32 s15, s14, s13 │ │ │ │ vstmia r3!, {s15} │ │ │ │ cmp r0, r3 │ │ │ │ - bne.n a443a │ │ │ │ - b.n a425c │ │ │ │ + bne.n a4016 │ │ │ │ + b.n a3e38 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #168 @ 0xa8 │ │ │ │ @@ -95326,22 +94896,22 @@ │ │ │ │ add r3, sp, #172 @ 0xac │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrd r3, r2, [sp, #68] @ 0x44 │ │ │ │ blx 5aab0 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a4740 │ │ │ │ + beq.w a431c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a4798 │ │ │ │ + bne.w a4374 │ │ │ │ cmp r6, #0 │ │ │ │ - bne.w a466a │ │ │ │ + bne.w a4246 │ │ │ │ movs r6, #0 │ │ │ │ - ldr.w r0, [pc, #1052] @ a48ac │ │ │ │ + ldr.w r0, [pc, #1052] @ a4488 │ │ │ │ mov r2, r4 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -95355,46 +94925,46 @@ │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r4 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ blx 5b58c │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.w a46f8 │ │ │ │ + bgt.w a42d4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r7, sp, #176 @ 0xb0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov.w ip, #73 @ 0x49 │ │ │ │ strb.w ip, [sp, #176] @ 0xb0 │ │ │ │ blx 5792c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r2, [pc, #964] @ (a48b0 ) │ │ │ │ + ldr r2, [pc, #964] @ (a448c ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r1, [pc, #964] @ (a48b4 ) │ │ │ │ + ldr r1, [pc, #964] @ (a4490 ) │ │ │ │ add r2, pc │ │ │ │ - ldr r0, [pc, #964] @ (a48b8 ) │ │ │ │ + ldr r0, [pc, #964] @ (a4494 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ strd r4, r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ vstr s0, [sp, #160] @ 0xa0 │ │ │ │ blx 5d4a8 │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vmov.f32 s16, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n a454e │ │ │ │ + bne.n a412a │ │ │ │ ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ mov r2, r8 │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -95404,22 +94974,22 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w fp, [sp, #16] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ blx 5ad30 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ str r0, [sp, #0] │ │ │ │ - ldr r0, [pc, #888] @ (a48bc ) │ │ │ │ + ldr r0, [pc, #888] @ (a4498 ) │ │ │ │ ldr r6, [sp, #112] @ 0x70 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - b.n a4374 │ │ │ │ - ldr r0, [pc, #880] @ (a48c0 ) │ │ │ │ + b.n a3f50 │ │ │ │ + ldr r0, [pc, #880] @ (a449c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ @@ -95442,15 +95012,15 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ blx 5ad30 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ str r0, [sp, #0] │ │ │ │ - ldr r0, [pc, #812] @ (a48c4 ) │ │ │ │ + ldr r0, [pc, #812] @ (a44a0 ) │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ blx 5e9dc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ @@ -95492,23 +95062,23 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ strd r7, fp, [sp, #44] @ 0x2c │ │ │ │ blx 58624 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a43d8 │ │ │ │ - b.n a41f0 │ │ │ │ + beq.w a3fb4 │ │ │ │ + b.n a3dcc │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n a465a │ │ │ │ + ble.n a4236 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n a465a │ │ │ │ + ble.n a4236 │ │ │ │ adds r5, r3, #1 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov ip, r7 │ │ │ │ movs r0, #1 │ │ │ │ mov lr, r3 │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r8, ip, lsl #3 │ │ │ │ @@ -95518,33 +95088,33 @@ │ │ │ │ vldr s14, [r3, #4] │ │ │ │ vldr s15, [r3] │ │ │ │ cmp r1, r2 │ │ │ │ vmul.f32 s14, s13, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r3, #4] │ │ │ │ vstr s15, [r3] │ │ │ │ - bne.n a4630 │ │ │ │ + bne.n a420c │ │ │ │ adds r0, #1 │ │ │ │ add ip, r7 │ │ │ │ cmp r0, r5 │ │ │ │ - bne.n a462a │ │ │ │ + bne.n a4206 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ movs r5, #1 │ │ │ │ - cbnz r3, a46c2 │ │ │ │ + cbnz r3, a429e │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a4106 │ │ │ │ - b.n a44c8 │ │ │ │ + bne.w a3ce2 │ │ │ │ + b.n a40a4 │ │ │ │ ldr.w r6, [r9] │ │ │ │ str r6, [sp, #152] @ 0x98 │ │ │ │ cmp r6, #0 │ │ │ │ - ble.w a483c │ │ │ │ + ble.w a4418 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.w a4848 │ │ │ │ + ble.w a4424 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ mov ip, r7 │ │ │ │ movs r0, #1 │ │ │ │ mov lr, r3 │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r8, ip, lsl #3 │ │ │ │ mov r2, lr │ │ │ │ @@ -95553,24 +95123,24 @@ │ │ │ │ vldr s14, [r3, #4] │ │ │ │ vldr s15, [r3] │ │ │ │ cmp r1, r2 │ │ │ │ vmul.f32 s14, s13, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r3, #4] │ │ │ │ vstr s15, [r3] │ │ │ │ - bne.n a4690 │ │ │ │ + bne.n a426c │ │ │ │ adds r0, #1 │ │ │ │ add ip, r7 │ │ │ │ cmp r0, r6 │ │ │ │ - ble.n a468a │ │ │ │ + ble.n a4266 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ movs r6, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n a4660 │ │ │ │ - ldr r0, [pc, #516] @ (a48c8 ) │ │ │ │ + beq.n a423c │ │ │ │ + ldr r0, [pc, #516] @ (a44a4 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -95584,43 +95154,43 @@ │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r4 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ blx 5b58c │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n a4660 │ │ │ │ + ble.n a423c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r5, [pc, #464] @ (a48cc ) │ │ │ │ + ldr r5, [pc, #464] @ (a44a8 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r2, [pc, #464] @ (a48d0 ) │ │ │ │ + ldr r2, [pc, #464] @ (a44ac ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - ldr r1, [pc, #460] @ (a48d4 ) │ │ │ │ + ldr r1, [pc, #460] @ (a44b0 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ str.w fp, [sp] │ │ │ │ blx 5d4a8 │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vmov.f32 s16, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it eq │ │ │ │ vmoveq.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - bne.n a4822 │ │ │ │ + bne.n a43fe │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ vstr s15, [r2] │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.w a3e9c │ │ │ │ + b.w a3a78 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -95629,39 +95199,39 @@ │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [sp, #68] @ 0x44 │ │ │ │ blx 5bfd0 │ │ │ │ - ldr r1, [pc, #368] @ (a48d8 ) │ │ │ │ + ldr r1, [pc, #368] @ (a44b4 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #1 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n a4810 │ │ │ │ - ldr r1, [pc, #356] @ (a48dc ) │ │ │ │ + beq.n a43ec │ │ │ │ + ldr r1, [pc, #356] @ (a44b8 ) │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ - cbnz r0, a47dc │ │ │ │ - ldr r1, [pc, #348] @ (a48e0 ) │ │ │ │ + cbnz r0, a43b8 │ │ │ │ + ldr r1, [pc, #348] @ (a44bc ) │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r6, r0 │ │ │ │ - cbnz r0, a47dc │ │ │ │ + cbnz r0, a43b8 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a448e │ │ │ │ + beq.w a406a │ │ │ │ cmp r5, #0 │ │ │ │ - bne.w a460c │ │ │ │ - ldr r0, [pc, #324] @ (a48e4 ) │ │ │ │ + bne.w a41e8 │ │ │ │ + ldr r0, [pc, #324] @ (a44c0 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -95677,129 +95247,551 @@ │ │ │ │ mov r0, r4 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ blx 5b58c │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ it le │ │ │ │ movle r5, #0 │ │ │ │ - ble.w a4106 │ │ │ │ - b.n a46f8 │ │ │ │ - cbz r3, a47f4 │ │ │ │ + ble.w a3ce2 │ │ │ │ + b.n a42d4 │ │ │ │ + cbz r3, a43d0 │ │ │ │ movs r6, #1 │ │ │ │ cmp r5, #0 │ │ │ │ - beq.n a479e │ │ │ │ + beq.n a437a │ │ │ │ ldr.w r3, [r9] │ │ │ │ mov r6, r5 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.w a4616 │ │ │ │ - b.n a46c2 │ │ │ │ + bgt.w a41f2 │ │ │ │ + b.n a429e │ │ │ │ ldr.w r6, [r9] │ │ │ │ str r6, [sp, #152] @ 0x98 │ │ │ │ cmp r6, #0 │ │ │ │ it le │ │ │ │ movle r6, #1 │ │ │ │ - ble.w a448e │ │ │ │ + ble.w a406a │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - bgt.w a467e │ │ │ │ + bgt.w a425a │ │ │ │ movs r6, #1 │ │ │ │ - b.n a46c2 │ │ │ │ - ldr r1, [pc, #212] @ (a48e8 ) │ │ │ │ + b.n a429e │ │ │ │ + ldr r1, [pc, #212] @ (a44c4 ) │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ subs r5, r0, #0 │ │ │ │ it ne │ │ │ │ movne r5, #1 │ │ │ │ - b.n a4774 │ │ │ │ + b.n a4350 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 5792c │ │ │ │ vdiv.f32 s15, s0, s16 │ │ │ │ - b.n a4730 │ │ │ │ + b.n a430c │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ movs r6, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a44c8 │ │ │ │ - b.n a480c │ │ │ │ + beq.w a40a4 │ │ │ │ + b.n a43e8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ movs r6, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a44c8 │ │ │ │ - b.n a46c2 │ │ │ │ - ldr r1, [pc, #148] @ (a48ec ) │ │ │ │ + beq.w a40a4 │ │ │ │ + b.n a429e │ │ │ │ + ldr r1, [pc, #148] @ (a44c8 ) │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbnz r0, a488e │ │ │ │ + cbnz r0, a446a │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ str.w r2, [fp] │ │ │ │ - b.w a3e8e │ │ │ │ + b.w a3a6a │ │ │ │ vcmpe.f32 s17, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - bhi.w a4000 │ │ │ │ + bhi.w a3bdc │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ str.w r2, [fp] │ │ │ │ - b.w a3e8e │ │ │ │ + b.w a3a6a │ │ │ │ ldr.w r3, [fp] │ │ │ │ - b.w a4028 │ │ │ │ + b.w a3c04 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - adds r7, #110 @ 0x6e │ │ │ │ + subs r3, #194 @ 0xc2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n a4cd8 │ │ │ │ + b.n a415c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, #218 @ 0xda │ │ │ │ + adcs r6, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, #142 @ 0x8e │ │ │ │ + lsrs r6, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r3, #100 @ 0x64 │ │ │ │ + subs r7, #172 @ 0xac │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r5, #144 @ 0x90 │ │ │ │ + subs r1, #228 @ 0xe4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n a4934 │ │ │ │ + b.n a3db8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r2, #254 @ 0xfe │ │ │ │ + subs r7, #114 @ 0x72 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r2, #182 @ 0xb6 │ │ │ │ + subs r6, #254 @ 0xfe │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r2, #162 @ 0xa2 │ │ │ │ + subs r7, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r2, #96 @ 0x60 │ │ │ │ + subs r6, #168 @ 0xa8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r1, #50 @ 0x32 │ │ │ │ + subs r5, #122 @ 0x7a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, #248 @ 0xf8 │ │ │ │ + subs r5, #108 @ 0x6c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r3, #120 @ 0x78 │ │ │ │ + adds r7, #204 @ 0xcc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - udf #38 @ 0x26 │ │ │ │ + b.n a49a8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r3, #170 @ 0xaa │ │ │ │ + subs r0, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r3, #160 @ 0xa0 │ │ │ │ + adds r7, #252 @ 0xfc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, #46 @ 0x2e │ │ │ │ + subs r4, #146 @ 0x92 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, #84 @ 0x54 │ │ │ │ + subs r4, #156 @ 0x9c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r7, #160 @ 0xa0 │ │ │ │ + subs r4, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r2, #40 @ 0x28 │ │ │ │ + adds r6, #124 @ 0x7c │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + │ │ │ │ +000a44cc : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ + sub sp, #52 @ 0x34 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + strd r3, r2, [sp, #12] │ │ │ │ + ldr r2, [pc, #968] @ (a48b4 ) │ │ │ │ + ldr r3, [pc, #972] @ (a48b8 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ + str r1, [sp, #20] │ │ │ │ + ldr r4, [sp, #108] @ 0x6c │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r1, [pc, #964] @ (a48bc ) │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr.w r9, [sp, #112] @ 0x70 │ │ │ │ + ldrd r8, fp, [sp, #100] @ 0x64 │ │ │ │ + ldr.w sl, [r4] │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #932] @ (a48c0 ) │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #924] @ (a48c4 ) │ │ │ │ + mov r6, r0 │ │ │ │ + movs r3, #0 │ │ │ │ + add r1, pc │ │ │ │ + mov r0, r5 │ │ │ │ + str.w r3, [r9] │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n a45a6 │ │ │ │ + orrs.w r3, r7, r6 │ │ │ │ + bne.n a4576 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str.w r2, [r9] │ │ │ │ + ldr r0, [pc, #888] @ (a48c8 ) │ │ │ │ + add r1, sp, #40 @ 0x28 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #880] @ (a48cc ) │ │ │ │ + ldr r3, [pc, #860] @ (a48b8 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w a48ac │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #52 @ 0x34 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n a45d8 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n a45e6 │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cbz r2, a45e0 │ │ │ │ + cmp r3, r1 │ │ │ │ + ite le │ │ │ │ + movle r3, #0 │ │ │ │ + movgt r3, #1 │ │ │ │ + cmp r2, r1 │ │ │ │ + it lt │ │ │ │ + orrlt.w r3, r3, #1 │ │ │ │ + cbz r3, a45f2 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n a4548 │ │ │ │ + ldr r1, [pc, #808] @ (a48d0 ) │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n a453c │ │ │ │ + ldr r1, [pc, #796] @ (a48d4 ) │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n a453c │ │ │ │ + ldr r1, [pc, #788] @ (a48d8 ) │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n a453c │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n a4548 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n a4548 │ │ │ │ + cbnz r1, a45ee │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.n a45f2 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n a4548 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.n a459e │ │ │ │ + ldr.w r1, [r8] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n a4610 │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + mov r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r0, r3 │ │ │ │ + bge.n a4618 │ │ │ │ + mvn.w r2, #9 │ │ │ │ + movs r3, #10 │ │ │ │ + b.n a4548 │ │ │ │ + mvn.w r2, #7 │ │ │ │ + movs r3, #8 │ │ │ │ + b.n a4548 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w a48b0 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n a4558 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.n a4558 │ │ │ │ + ldr r1, [pc, #688] @ (a48dc ) │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n a4558 │ │ │ │ + add.w r3, sl, #1 │ │ │ │ + sub.w r9, fp, r3, lsl #3 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + beq.n a46f4 │ │ │ │ + ldr r1, [pc, #656] @ (a48e0 ) │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w a4878 │ │ │ │ + cbz r7, a46a8 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + ldr.w fp, [r2] │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + cmp r3, fp │ │ │ │ + blt.n a46a8 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + add.w r1, fp, #1073741824 @ 0x40000000 │ │ │ │ + subs r1, #1 │ │ │ │ + add.w r2, sl, fp │ │ │ │ + str r6, [sp, #32] │ │ │ │ + add.w r1, r3, r1, lsl #2 │ │ │ │ + add.w r2, r9, r2, lsl #3 │ │ │ │ + str r5, [sp, #36] @ 0x24 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r3, r4 │ │ │ │ + mov r2, r5 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, r8 │ │ │ │ + blx 61414 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + add.w fp, fp, #1 │ │ │ │ + adds r6, #4 │ │ │ │ + adds r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bge.n a468a │ │ │ │ + ldrd r6, r5, [sp, #32] │ │ │ │ + cbz r6, a46f4 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + ldr.w fp, [r2] │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + cmp r3, fp │ │ │ │ + blt.n a46f4 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + add.w r1, fp, #1073741824 @ 0x40000000 │ │ │ │ + subs r1, #1 │ │ │ │ + add.w r2, sl, fp │ │ │ │ + str r6, [sp, #32] │ │ │ │ + add.w r1, r3, r1, lsl #2 │ │ │ │ + add.w r2, r9, r2, lsl #3 │ │ │ │ + str r5, [sp, #36] @ 0x24 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r3, r4 │ │ │ │ + mov r2, r5 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, r8 │ │ │ │ + blx 61414 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + add.w fp, fp, #1 │ │ │ │ + adds r6, #4 │ │ │ │ + adds r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bge.n a46d6 │ │ │ │ + ldrd r6, r5, [sp, #32] │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r1, [pc, #492] @ (a48e4 ) │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w a4866 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq.n a47a8 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + ldr r7, [r3, #0] │ │ │ │ + cmp r7, #1 │ │ │ │ + beq.n a4756 │ │ │ │ + subs r5, r7, #1 │ │ │ │ + cmp r5, #0 │ │ │ │ + ble.n a4756 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + add.w r7, r7, #1073741824 @ 0x40000000 │ │ │ │ + subs r7, #1 │ │ │ │ + add.w fp, r5, sl │ │ │ │ + add.w r7, r3, r7, lsl #2 │ │ │ │ + add.w fp, r9, fp, lsl #3 │ │ │ │ + vldmdb r7!, {s15} │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r3, s15 │ │ │ │ + cmp r3, r5 │ │ │ │ + beq.w a48a0 │ │ │ │ + add r3, sl │ │ │ │ + mov r1, fp │ │ │ │ + mov r2, r4 │ │ │ │ + mov r0, r8 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 58120 │ │ │ │ + sub.w fp, fp, #8 │ │ │ │ + subs r5, #1 │ │ │ │ + bne.n a472a │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + ldr r7, [r3, #0] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + cmp r7, r2 │ │ │ │ + beq.n a47a8 │ │ │ │ + adds r5, r7, #1 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + cmp r2, r5 │ │ │ │ + blt.n a47a8 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + add.w fp, r5, sl │ │ │ │ + add.w fp, r9, fp, lsl #3 │ │ │ │ + add.w r7, r3, r7, lsl #2 │ │ │ │ + vldmia r7!, {s15} │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r3, s15 │ │ │ │ + cmp r3, r5 │ │ │ │ + beq.w a4892 │ │ │ │ + add r3, sl │ │ │ │ + mov r2, r4 │ │ │ │ + mov r1, fp │ │ │ │ + mov r0, r8 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 58120 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + adds r5, #1 │ │ │ │ + add.w fp, fp, #8 │ │ │ │ + cmp r5, r2 │ │ │ │ + ble.n a4778 │ │ │ │ + cmp r6, #0 │ │ │ │ + beq.w a4558 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + ldr r6, [r3, #0] │ │ │ │ + cmp r6, #1 │ │ │ │ + beq.n a47f8 │ │ │ │ + subs r5, r6, #1 │ │ │ │ + cmp r5, #0 │ │ │ │ + ble.n a47f8 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + add.w r6, r6, #1073741824 @ 0x40000000 │ │ │ │ + subs r6, #1 │ │ │ │ + add.w r7, r5, sl │ │ │ │ + add.w r6, r3, r6, lsl #2 │ │ │ │ + add.w r7, r9, r7, lsl #3 │ │ │ │ + vldmdb r6!, {s15} │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r3, s15 │ │ │ │ + cmp r3, r5 │ │ │ │ + beq.n a488a │ │ │ │ + add r3, sl │ │ │ │ + mov r1, r7 │ │ │ │ + mov r2, r4 │ │ │ │ + mov r0, r8 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 58120 │ │ │ │ + subs r7, #8 │ │ │ │ + subs r5, #1 │ │ │ │ + bne.n a47d0 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + ldr r6, [r3, #0] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + cmp r6, r2 │ │ │ │ + beq.w a4558 │ │ │ │ + adds r5, r6, #1 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + cmp r2, r5 │ │ │ │ + blt.w a4558 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + add.w r7, r5, sl │ │ │ │ + add.w r7, r9, r7, lsl #3 │ │ │ │ + add.w r6, r3, r6, lsl #2 │ │ │ │ + vldmia r6!, {s15} │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r3, s15 │ │ │ │ + cmp r3, r5 │ │ │ │ + beq.n a485c │ │ │ │ + add r3, sl │ │ │ │ + mov r2, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, r8 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 58120 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + adds r5, #1 │ │ │ │ + adds r7, #8 │ │ │ │ + cmp r5, r2 │ │ │ │ + bgt.w a4558 │ │ │ │ + vldmia r6!, {s15} │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r3, s15 │ │ │ │ + cmp r3, r5 │ │ │ │ + bne.n a482e │ │ │ │ + adds r5, #1 │ │ │ │ + adds r7, #8 │ │ │ │ + cmp r5, r2 │ │ │ │ + ble.n a481e │ │ │ │ + b.n a4558 │ │ │ │ + ldr r1, [pc, #128] @ (a48e8 ) │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w a4704 │ │ │ │ + b.n a4558 │ │ │ │ + ldr r1, [pc, #112] @ (a48ec ) │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w a465c │ │ │ │ + b.n a46f4 │ │ │ │ + subs r7, #8 │ │ │ │ + subs r5, #1 │ │ │ │ + bne.n a47d0 │ │ │ │ + b.n a47f8 │ │ │ │ + adds r5, #1 │ │ │ │ + add.w fp, fp, #8 │ │ │ │ + cmp r5, r2 │ │ │ │ + ble.w a4778 │ │ │ │ + b.n a47a8 │ │ │ │ + sub.w fp, fp, #8 │ │ │ │ + subs r5, #1 │ │ │ │ + bne.w a472a │ │ │ │ + b.n a4756 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n a454c │ │ │ │ + adds r4, r4, #0 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + adds r6, #74 @ 0x4a │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + adds r4, #120 @ 0x78 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + adds r5, #132 @ 0x84 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + subs r4, #94 @ 0x5e │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + subs r4, r6, r6 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + adds r5, #26 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + adds r4, #240 @ 0xf0 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + subs r2, #46 @ 0x2e │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + adds r4, #130 @ 0x82 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + adds r4, #88 @ 0x58 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + adds r3, #204 @ 0xcc │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + adds r7, #138 @ 0x8a │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + adds r7, #120 @ 0x78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 000a48f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -96771,139 +96763,686 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d6, d0 │ │ │ │ b.n a4c36 │ │ │ │ nop │ │ │ │ asrs r4, r7, #31 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r1, #102 @ 0x66 │ │ │ │ + adds r1, #150 @ 0x96 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #240 @ 0xf0 │ │ │ │ + adds r1, #32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r6, #108 @ 0x6c │ │ │ │ + adds r6, #172 @ 0xac │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r0, #192 @ 0xc0 │ │ │ │ + adds r0, #240 @ 0xf0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r7, #158 @ 0x9e │ │ │ │ + adds r7, #214 @ 0xd6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r0, r4, #28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, #96 @ 0x60 │ │ │ │ + adds r0, #144 @ 0x90 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - sxth r6, r5 │ │ │ │ + sxth r6, r0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrb r2, [r1, #7] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r7, #18 │ │ │ │ + cmp r7, #38 @ 0x26 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + cmp r7, #128 @ 0x80 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r7, #56 @ 0x38 │ │ │ │ + cmp r7, #82 @ 0x52 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r7, #50 @ 0x32 │ │ │ │ + adds r5, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r4, #192 @ 0xc0 │ │ │ │ + cmp r7, #52 @ 0x34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r7, #4 │ │ │ │ + cmp r7, #36 @ 0x24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r6, #244 @ 0xf4 │ │ │ │ + cmp r7, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r6, #210 @ 0xd2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r6, #154 @ 0x9a │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cmp r6, #120 @ 0x78 │ │ │ │ + cmp r6, #168 @ 0xa8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r3, #166 @ 0xa6 │ │ │ │ + adds r3, #246 @ 0xf6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r3, #76 @ 0x4c │ │ │ │ + adds r3, #156 @ 0x9c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, sp, #872 @ 0x368 │ │ │ │ + add r7, sp, #712 @ 0x2c8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r3, #110 @ 0x6e │ │ │ │ + adds r3, #174 @ 0xae │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r5, #90 @ 0x5a │ │ │ │ + cmp r5, #146 @ 0x92 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r3, #152 @ 0x98 │ │ │ │ + cmp r3, #172 @ 0xac │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r5, #38 @ 0x26 │ │ │ │ + cmp r5, #94 @ 0x5e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r3, #228 @ 0xe4 │ │ │ │ + cmp r4, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, sp, #776 @ 0x308 │ │ │ │ + add r5, sp, #616 @ 0x268 │ │ │ │ lsls r6, r3, #1 │ │ │ │ strb r2, [r7, #20] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r4, sp, #904 @ 0x388 │ │ │ │ + add r4, sp, #744 @ 0x2e8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, #118 @ 0x76 │ │ │ │ + adds r0, #182 @ 0xb6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r2, #120 @ 0x78 │ │ │ │ + cmp r2, #152 @ 0x98 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r4, [r2, #16] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r4, sp, #408 @ 0x198 │ │ │ │ + add r4, sp, #248 @ 0xf8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r7, #150 @ 0x96 │ │ │ │ + cmp r7, #186 @ 0xba │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r4, [r7, #15] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r4, sp, #280 @ 0x118 │ │ │ │ + add r4, sp, #120 @ 0x78 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r7, #114 @ 0x72 │ │ │ │ + cmp r7, #150 @ 0x96 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r0, #98 @ 0x62 │ │ │ │ + cmp r0, #118 @ 0x76 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r1, #100 @ 0x64 │ │ │ │ + cmp r1, #156 @ 0x9c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r3, sp, #512 @ 0x200 │ │ │ │ + add r3, sp, #352 @ 0x160 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bcc.n a52e8 │ │ │ │ + bmi.n a5348 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r4, [r0, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r6, #238 @ 0xee │ │ │ │ + cmp r7, #46 @ 0x2e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r3, sp, #216 @ 0xd8 │ │ │ │ + add r3, sp, #56 @ 0x38 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bcc.n a5264 │ │ │ │ + bcc.n a52c4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r2, [r7, #10] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r6, #164 @ 0xa4 │ │ │ │ + cmp r6, #228 @ 0xe4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r1, #52 @ 0x34 │ │ │ │ + cmp r1, #108 @ 0x6c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r0, #166 @ 0xa6 │ │ │ │ + cmp r0, #222 @ 0xde │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, sp, #736 @ 0x2e0 │ │ │ │ + add r2, sp, #576 @ 0x240 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r6, #74 @ 0x4a │ │ │ │ + cmp r6, #138 @ 0x8a │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r0, [r3, #9] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r2, sp, #584 @ 0x248 │ │ │ │ + add r2, sp, #424 @ 0x1a8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r6, #36 @ 0x24 │ │ │ │ + cmp r6, #100 @ 0x64 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r2, [r6, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -000a5358 : │ │ │ │ +000a5358 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ + sub sp, #124 @ 0x7c │ │ │ │ + mov r5, r0 │ │ │ │ + mov fp, r2 │ │ │ │ + ldr.w r2, [pc, #1208] @ a582c │ │ │ │ + mov r4, r1 │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ + ldr.w r0, [pc, #1204] @ a5830 │ │ │ │ + ldr r6, [sp, #200] @ 0xc8 │ │ │ │ + add r0, pc │ │ │ │ + ldr r1, [sp, #196] @ 0xc4 │ │ │ │ + ldr.w sl, [sp, #172] @ 0xac │ │ │ │ + ldr.w r9, [sp, #192] @ 0xc0 │ │ │ │ + ldr r2, [r0, r2] │ │ │ │ + ldr r0, [sp, #180] @ 0xb4 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #116] @ 0x74 │ │ │ │ + mov.w r2, #0 │ │ │ │ + ldr r2, [sp, #168] @ 0xa8 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #176] @ 0xb0 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + movs r3, #0 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r3, [r6, #0] │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #188] @ 0xbc │ │ │ │ + str r0, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + ldr.w r0, [fp] │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + cmp r3, r0 │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r7, [r1, #0] │ │ │ │ + it ge │ │ │ │ + movge r2, r0 │ │ │ │ + str r1, [sp, #68] @ 0x44 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r2, [sp, #104] @ 0x68 │ │ │ │ + blt.n a5416 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + lsrs r1, r2, #31 │ │ │ │ + cmp r3, r2 │ │ │ │ + it lt │ │ │ │ + orrlt.w r1, r1, #1 │ │ │ │ + cbz r1, a541e │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str r2, [r6, #0] │ │ │ │ + ldr.w r0, [pc, #1104] @ a5834 │ │ │ │ + add r1, sp, #88 @ 0x58 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr.w r2, [pc, #1092] @ a5838 │ │ │ │ + ldr.w r3, [pc, #1076] @ a582c │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w a5820 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #124 @ 0x7c │ │ │ │ + vpop {d8} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n a53e0 │ │ │ │ + cmp r0, #0 │ │ │ │ + blt.n a5448 │ │ │ │ + subs r1, r3, r2 │ │ │ │ + cmp r0, r1 │ │ │ │ + blt.n a5448 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r0, [r1, #0] │ │ │ │ + mov r1, r3 │ │ │ │ + it lt │ │ │ │ + movlt r1, #1 │ │ │ │ + cmp r0, r1 │ │ │ │ + blt.n a5450 │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + cmp r1, r0 │ │ │ │ + ble.n a5458 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n a53e0 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n a53e0 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n a53e0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w a56e0 │ │ │ │ + mov r0, r3 │ │ │ │ + mov r1, r7 │ │ │ │ + mov.w lr, #1 │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + mov.w ip, #0 │ │ │ │ + cmp lr, r1 │ │ │ │ + str.w ip, [r9, #4] │ │ │ │ + vstr s15, [r9] │ │ │ │ + ble.n a5492 │ │ │ │ + adds r7, #1 │ │ │ │ + ittt ne │ │ │ │ + mvnne.w r2, #11 │ │ │ │ + movne r3, #12 │ │ │ │ + strne r2, [r6, #0] │ │ │ │ + bne.n a53e2 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n a53f0 │ │ │ │ + negs r3, r3 │ │ │ │ + b.n a53e2 │ │ │ │ + ldr.w ip, [r6] │ │ │ │ + cmp.w ip, #0 │ │ │ │ + bne.w a5824 │ │ │ │ + adds r7, #1 │ │ │ │ + beq.n a53f0 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n a53f0 │ │ │ │ + subs r1, r1, r2 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + subs r1, r1, r0 │ │ │ │ + str r1, [sp, #88] @ 0x58 │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + add r0, r2 │ │ │ │ + strd sl, r3, [sp, #8] │ │ │ │ + add.w r2, r9, r2, lsl #3 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + add.w r0, r9, r0, lsl #3 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + adds r3, r1, #1 │ │ │ │ + ldr r5, [sp, #64] @ 0x40 │ │ │ │ + add r7, sp, #88 @ 0x58 │ │ │ │ + sub.w r8, sl, r3, lsl #3 │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + subs r5, #8 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + mov r2, fp │ │ │ │ + str r0, [sp, #20] │ │ │ │ + sub.w sl, r9, #8 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + str r6, [sp, #28] │ │ │ │ + str.w r9, [sp, #4] │ │ │ │ + str r7, [sp, #24] │ │ │ │ + str r5, [sp, #76] @ 0x4c │ │ │ │ + blx 5ca24 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + strd r9, r1, [sp, #12] │ │ │ │ + str r6, [sp, #32] │ │ │ │ + str r7, [sp, #20] │ │ │ │ + strd r4, r3, [sp] │ │ │ │ + ldr r1, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + ldr r0, [pc, #816] @ (a583c ) │ │ │ │ + subs r2, r2, r3 │ │ │ │ + add r3, r1 │ │ │ │ + adds r3, #1 │ │ │ │ + subs r2, r2, r1 │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + add r0, pc │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r2, [pc, #800] @ (a5840 ) │ │ │ │ + ldr r1, [pc, #804] @ (a5844 ) │ │ │ │ + vldr s17, [r3] │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + mov r5, r2 │ │ │ │ + add r1, pc │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #1 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + add r3, sp, #92 @ 0x5c │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + mov r3, r2 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + blx 5c50c │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + add r3, r0 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + vldr s16, [r3] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + vcvt.s32.f32 s16, s16 │ │ │ │ + ldr.w lr, [r3] │ │ │ │ + cmp r0, lr │ │ │ │ + vstr s16, [sp, #92] @ 0x5c │ │ │ │ + blt.w a5792 │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + add r2, r0 │ │ │ │ + sub.w r2, r2, lr │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.n a5594 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + ldr r5, [sp, #40] @ 0x28 │ │ │ │ + mov r3, r1 │ │ │ │ + add.w ip, r1, r2, lsl #3 │ │ │ │ + movs r1, #0 │ │ │ │ + str r1, [r3, #0] │ │ │ │ + adds r3, #8 │ │ │ │ + str.w r1, [r3, #-4] │ │ │ │ + cmp r3, ip │ │ │ │ + bne.n a5584 │ │ │ │ + str r5, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + sub.w r0, lr, r0 │ │ │ │ + str r0, [sp, #88] @ 0x58 │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + adds r3, r2, #1 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + ldr r7, [pc, #672] @ (a5848 ) │ │ │ │ + ldr r5, [sp, #60] @ 0x3c │ │ │ │ + add.w r1, r0, r3, lsl #3 │ │ │ │ + ldr r0, [sp, #48] @ 0x30 │ │ │ │ + add r7, pc │ │ │ │ + str r1, [sp, #8] │ │ │ │ + str r5, [sp, #20] │ │ │ │ + mov r1, r4 │ │ │ │ + str r7, [sp, #24] │ │ │ │ + mul.w r3, r0, r3 │ │ │ │ + ldr r0, [pc, #652] @ (a584c ) │ │ │ │ + str r7, [sp, #12] │ │ │ │ + adds r3, #1 │ │ │ │ + add r0, pc │ │ │ │ + add.w r3, r8, r3, lsl #3 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + movs r3, #0 │ │ │ │ + movt r3, #49024 @ 0xbf80 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + add.w r3, r7, #8 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r3, sp, #108 @ 0x6c │ │ │ │ + blx 5749c │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n a562a │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [pc, #608] @ (a5850 ) │ │ │ │ + ldr r1, [pc, #612] @ (a5854 ) │ │ │ │ + ldr r0, [pc, #612] @ (a5858 ) │ │ │ │ + add r2, pc │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add r1, pc │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, r4 │ │ │ │ + strd r4, r6, [sp, #16] │ │ │ │ + str r5, [sp, #12] │ │ │ │ + str r7, [sp, #0] │ │ │ │ + blx 62a8c │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + itt gt │ │ │ │ + movgt r3, #2 │ │ │ │ + strgt r3, [r6, #0] │ │ │ │ + bgt.w a53f0 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + mov r0, r4 │ │ │ │ + str r7, [sp, #0] │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + str r2, [sp, #8] │ │ │ │ + str r6, [sp, #32] │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + ldr.w r5, [fp] │ │ │ │ + ldr r1, [r2, #0] │ │ │ │ + cmp r5, #1 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + sub.w r1, r1, r5 │ │ │ │ + it lt │ │ │ │ + movlt r5, #1 │ │ │ │ + str r5, [sp, #96] @ 0x60 │ │ │ │ + adds r1, #1 │ │ │ │ + ldr r5, [sp, #48] @ 0x30 │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ + mov r2, fp │ │ │ │ + cmp r1, #1 │ │ │ │ + ite ge │ │ │ │ + addge r5, r5, r1 │ │ │ │ + addlt r5, #1 │ │ │ │ + str r1, [sp, #92] @ 0x5c │ │ │ │ + ldr r1, [sp, #104] @ 0x68 │ │ │ │ + subs r0, r0, r3 │ │ │ │ + add.w r5, r8, r5, lsl #3 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + subs r0, r0, r1 │ │ │ │ + add r1, r3 │ │ │ │ + adds r1, #1 │ │ │ │ + adds r3, #1 │ │ │ │ + str r0, [sp, #100] @ 0x64 │ │ │ │ + movs r5, #1 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r3, sp, #100 @ 0x64 │ │ │ │ + str r1, [sp, #24] │ │ │ │ + str r3, [sp, #28] │ │ │ │ + add r3, sp, #96 @ 0x60 │ │ │ │ + ldr r1, [pc, #468] @ (a585c ) │ │ │ │ + str r3, [sp, #20] │ │ │ │ + add r3, sp, #104 @ 0x68 │ │ │ │ + ldr r0, [pc, #468] @ (a5860 ) │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [pc, #464] @ (a5864 ) │ │ │ │ + add r0, pc │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ + add r3, pc │ │ │ │ + blx 595fc │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + vcvt.s32.f32 s17, s17 │ │ │ │ + vmov r1, s16 │ │ │ │ + add r3, r2 │ │ │ │ + add.w sl, sl, r3, lsl #3 │ │ │ │ + vmov r0, s17 │ │ │ │ + vldr s15, [sl, #8] │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r2, s15 │ │ │ │ + cmp r2, r1 │ │ │ │ + it lt │ │ │ │ + movlt r2, r1 │ │ │ │ + movs r1, #0 │ │ │ │ + cmp r2, r0 │ │ │ │ + ite ge │ │ │ │ + addge r3, r3, r2 │ │ │ │ + addlt r3, r3, r0 │ │ │ │ + vmov s15, r3 │ │ │ │ + str.w r1, [r9, #4] │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r9] │ │ │ │ + b.n a53f0 │ │ │ │ + ldr.w r8, [pc, #388] @ a5868 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #388] @ (a586c ) │ │ │ │ + ldr r1, [pc, #388] @ (a5870 ) │ │ │ │ + add r8, pc │ │ │ │ + mov r5, r8 │ │ │ │ + add r2, pc │ │ │ │ + add r1, pc │ │ │ │ + mov r0, r8 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + add.w r8, r8, #4 │ │ │ │ + strd r8, r8, [sp, #4] │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r1, [pc, #364] @ (a5874 ) │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + add r1, pc │ │ │ │ + strd r8, r8, [sp, #4] │ │ │ │ + str r0, [sp, #80] @ 0x50 │ │ │ │ + mov r0, r5 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r1, [pc, #348] @ (a5878 ) │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + add r1, pc │ │ │ │ + strd fp, r8, [sp, #4] │ │ │ │ + str r0, [sp, #84] @ 0x54 │ │ │ │ + mov r0, r5 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r1, [pc, #328] @ (a587c ) │ │ │ │ + mov r3, r0 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + mov r5, r3 │ │ │ │ + str.w r8, [sp, #8] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + strd r4, fp, [sp] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldrd r2, r1, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r2, r1 │ │ │ │ + ldr.w lr, [fp] │ │ │ │ + it lt │ │ │ │ + movlt r2, r1 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + cmp r2, r5 │ │ │ │ + mov r8, r2 │ │ │ │ + it lt │ │ │ │ + movlt r8, r5 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + cmp r8, r0 │ │ │ │ + mov r5, r3 │ │ │ │ + it lt │ │ │ │ + movlt r8, r0 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + cmp r3, lr │ │ │ │ + add.w ip, r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r5, lr │ │ │ │ + add lr, ip │ │ │ │ + add.w ip, r2, r0 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + mla ip, r5, r8, ip │ │ │ │ + vmov s15, ip │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + b.n a546a │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + sub.w r2, lr, r0 │ │ │ │ + strd r3, r6, [sp, #16] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #8] │ │ │ │ + str r5, [sp, #0] │ │ │ │ + strd r2, r2, [sp, #88] @ 0x58 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + add r3, r0 │ │ │ │ + adds r0, #1 │ │ │ │ + sub.w r3, r3, lr │ │ │ │ + ldr r1, [pc, #200] @ (a5880 ) │ │ │ │ + add r1, pc │ │ │ │ + mla r3, r3, r2, r2 │ │ │ │ + ldr r2, [pc, #196] @ (a5884 ) │ │ │ │ + add r3, r0 │ │ │ │ + add r2, pc │ │ │ │ + add.w r3, r8, r3, lsl #3 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + subs r3, #8 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + add.w r0, r3, r0, lsl #3 │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr r0, [pc, #176] @ (a5888 ) │ │ │ │ + mov r3, r7 │ │ │ │ + add r0, pc │ │ │ │ + blx 62a8c │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + itt gt │ │ │ │ + movgt r3, #1 │ │ │ │ + strgt r3, [r6, #0] │ │ │ │ + bgt.w a53f0 │ │ │ │ + str r5, [sp, #0] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + ldr r0, [r5, #0] │ │ │ │ + add r3, r1 │ │ │ │ + subs r3, r3, r0 │ │ │ │ + subs r0, r0, r1 │ │ │ │ + str r0, [sp, #88] @ 0x58 │ │ │ │ + adds r1, #1 │ │ │ │ + ldr r0, [sp, #80] @ 0x50 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w r1, r0, r1, lsl #3 │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + add.w r3, r0, r3, lsl #3 │ │ │ │ + mov r0, r7 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + ldr.w lr, [r5] │ │ │ │ + b.n a556a │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + rsb r3, ip, #0 │ │ │ │ + b.n a53e2 │ │ │ │ + nop │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + lsrs r0, r2, #22 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + cmp r5, #214 @ 0xd6 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + lsrs r0, r3, #20 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + cmp r3, #84 @ 0x54 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r4, [r3, #116] @ 0x74 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + cmp r2, #150 @ 0x96 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r2, [r2, #108] @ 0x6c │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + cmp r1, #230 @ 0xe6 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + cmp r3, #214 @ 0xd6 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + cmp r3, #222 @ 0xde │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + cmp r1, #190 @ 0xbe │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + cmp r1, #52 @ 0x34 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + cmp r1, #214 @ 0xd6 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r2, [r5, #92] @ 0x5c │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldr r6, [r2, #88] @ 0x58 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + movs r2, #226 @ 0xe2 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + movs r3, #64 @ 0x40 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + cmp r2, #22 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + movs r3, #28 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + cmp r1, #240 @ 0xf0 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + movs r7, #242 @ 0xf2 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + cmp r2, #8 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + movs r7, #224 @ 0xe0 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + │ │ │ │ +000a588c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3736] @ 0xe98 │ │ │ │ sub sp, #316 @ 0x13c │ │ │ │ mov r9, r2 │ │ │ │ - ldr.w r2, [pc, #2776] @ a5e4c │ │ │ │ + ldr.w r2, [pc, #2776] @ a6380 │ │ │ │ str r3, [sp, #184] @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ - ldr.w r3, [pc, #2772] @ a5e50 │ │ │ │ + ldr.w r3, [pc, #2772] @ a6384 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ ldr r5, [sp, #368] @ 0x170 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #400] @ 0x190 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #308] @ 0x134 │ │ │ │ @@ -96935,15 +97474,15 @@ │ │ │ │ str r5, [sp, #192] @ 0xc0 │ │ │ │ ldr r5, [sp, #420] @ 0x1a4 │ │ │ │ str r5, [sp, #84] @ 0x54 │ │ │ │ ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ ldr r5, [sp, #428] @ 0x1ac │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr.w r1, [pc, #2692] @ a5e54 │ │ │ │ + ldr.w r1, [pc, #2692] @ a6388 │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ ldr r5, [sp, #432] @ 0x1b0 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r5, [sp, #436] @ 0x1b4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -96952,48 +97491,48 @@ │ │ │ │ ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ ldr.w fp, [sp, #444] @ 0x1bc │ │ │ │ str r5, [sp, #180] @ 0xb4 │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w a55f8 │ │ │ │ + beq.w a5b2c │ │ │ │ movs r0, #0 │ │ │ │ mov.w sl, #1 │ │ │ │ - ldr.w r1, [pc, #2644] @ a5e58 │ │ │ │ + ldr.w r1, [pc, #2644] @ a638c │ │ │ │ str r0, [sp, #272] @ 0x110 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w a55da │ │ │ │ + beq.w a5b0e │ │ │ │ movs r3, #1 │ │ │ │ movs r0, #0 │ │ │ │ mov r5, r3 │ │ │ │ - ldr.w r1, [pc, #2624] @ a5e5c │ │ │ │ + ldr.w r1, [pc, #2624] @ a6390 │ │ │ │ str r0, [sp, #276] @ 0x114 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #2612] @ a5e60 │ │ │ │ + ldr.w r1, [pc, #2612] @ a6394 │ │ │ │ str r0, [sp, #132] @ 0x84 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #2604] @ a5e64 │ │ │ │ + ldr.w r1, [pc, #2604] @ a6398 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #2592] @ a5e68 │ │ │ │ + ldr.w r1, [pc, #2592] @ a639c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #2584] @ a5e6c │ │ │ │ + ldr.w r1, [pc, #2584] @ a63a0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ mov r7, r3 │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r3, r0 │ │ │ │ @@ -97005,238 +97544,238 @@ │ │ │ │ ldrne r2, [r2, #0] │ │ │ │ subne.w r2, r2, #4294967295 @ 0xffffffff │ │ │ │ itt ne │ │ │ │ clzne r2, r2 │ │ │ │ lsrne r2, r2, #5 │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.n a5558 │ │ │ │ + beq.n a5a8c │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #252] @ 0xfc │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [fp] │ │ │ │ cmp sl, r2 │ │ │ │ - ble.n a5568 │ │ │ │ + ble.n a5a9c │ │ │ │ cmp r5, #0 │ │ │ │ - ble.n a557e │ │ │ │ + ble.n a5ab2 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w a561a │ │ │ │ + beq.w a5b4e │ │ │ │ orr.w r6, r8, r6 │ │ │ │ orrs r6, r7 │ │ │ │ orrs r6, r3 │ │ │ │ - beq.w a55d2 │ │ │ │ + beq.w a5b06 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ cmp r6, #0 │ │ │ │ - blt.w a5634 │ │ │ │ + blt.w a5b68 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ cmp r6, #1 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r6 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.w a563c │ │ │ │ + blt.w a5b70 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - bgt.w a5e1a │ │ │ │ + bgt.w a634e │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w a5e28 │ │ │ │ + ble.w a635c │ │ │ │ ldr r2, [sp, #272] @ 0x110 │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ cmpne r6, r3 │ │ │ │ - bgt.w a5e28 │ │ │ │ + bgt.w a635c │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w a5e32 │ │ │ │ + ble.w a6366 │ │ │ │ ldr r2, [sp, #276] @ 0x114 │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ cmpne r6, r3 │ │ │ │ - bgt.w a5e32 │ │ │ │ + bgt.w a6366 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a5ba4 │ │ │ │ + bne.w a60d8 │ │ │ │ cmp r6, #0 │ │ │ │ - bne.w a5ae8 │ │ │ │ + bne.w a601c │ │ │ │ movs r3, #1 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ mov r9, r3 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ vstr s15, [r2] │ │ │ │ cmp.w r8, #0 │ │ │ │ - bne.w a5644 │ │ │ │ + bne.w a5b78 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a5644 │ │ │ │ + beq.w a5b78 │ │ │ │ adds r3, #2 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r2, [r3, #0] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r9 │ │ │ │ - bge.w a564c │ │ │ │ + bge.w a5b80 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a5b9a │ │ │ │ + bne.w a60ce │ │ │ │ mvn.w r2, #20 │ │ │ │ movs r3, #21 │ │ │ │ str.w r2, [fp] │ │ │ │ - b.n a5588 │ │ │ │ - cbz r6, a5570 │ │ │ │ + b.n a5abc │ │ │ │ + cbz r6, a5aa4 │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #252] @ 0xfc │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [fp] │ │ │ │ cmp sl, r2 │ │ │ │ - bgt.n a5494 │ │ │ │ + bgt.n a59c8 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n a5584 │ │ │ │ + b.n a5ab8 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.n a5614 │ │ │ │ + bne.n a5b48 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n a548a │ │ │ │ + beq.n a59be │ │ │ │ movs r2, #4 │ │ │ │ str r2, [sp, #252] @ 0xfc │ │ │ │ - b.n a548a │ │ │ │ + b.n a59be │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r2, [fp] │ │ │ │ - ldr.w r0, [pc, #2276] @ a5e70 │ │ │ │ + ldr.w r0, [pc, #2276] @ a63a4 │ │ │ │ add r1, sp, #228 @ 0xe4 │ │ │ │ str r3, [sp, #228] @ 0xe4 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #2268] @ a5e74 │ │ │ │ - ldr.w r3, [pc, #2228] @ a5e50 │ │ │ │ + ldr.w r2, [pc, #2268] @ a63a8 │ │ │ │ + ldr.w r3, [pc, #2228] @ a6384 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #308] @ 0x134 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w a5e3c │ │ │ │ + bne.w a6370 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #316 @ 0x13c │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ orr.w r6, r8, r6 │ │ │ │ orrs r6, r7 │ │ │ │ orrs r3, r6 │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne.w r8, #0 │ │ │ │ - bne.w a54ac │ │ │ │ + bne.w a59e0 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n a5584 │ │ │ │ - ldr.w r1, [pc, #2204] @ a5e78 │ │ │ │ + b.n a5ab8 │ │ │ │ + ldr.w r1, [pc, #2204] @ a63ac │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r3, #2 │ │ │ │ moveq.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r5, r3 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ - b.n a541a │ │ │ │ - ldr.w r1, [pc, #2176] @ a5e7c │ │ │ │ + b.n a594e │ │ │ │ + ldr.w r1, [pc, #2176] @ a63b0 │ │ │ │ ldr r0, [sp, #140] @ 0x8c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ itet ne │ │ │ │ movne.w sl, #2 │ │ │ │ moveq.w sl, #4294967295 @ 0xffffffff │ │ │ │ movne r0, #1 │ │ │ │ - b.n a5400 │ │ │ │ + b.n a5934 │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #252] @ 0xfc │ │ │ │ - b.n a548a │ │ │ │ - ldr.w r1, [pc, #2148] @ a5e80 │ │ │ │ + b.n a59be │ │ │ │ + ldr.w r1, [pc, #2148] @ a63b4 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n a55bc │ │ │ │ + bne.n a5af0 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n a5584 │ │ │ │ + b.n a5ab8 │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n a5584 │ │ │ │ + b.n a5ab8 │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ - b.n a5584 │ │ │ │ + b.n a5ab8 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ mov r2, r3 │ │ │ │ - b.n a5536 │ │ │ │ + b.n a5a6a │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - bge.n a5668 │ │ │ │ + bge.n a5b9c │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a5b9a │ │ │ │ + bne.w a60ce │ │ │ │ mvn.w r2, #23 │ │ │ │ movs r3, #24 │ │ │ │ str.w r2, [fp] │ │ │ │ - b.n a5588 │ │ │ │ + b.n a5abc │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a5ba4 │ │ │ │ + bne.w a60d8 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ cmp r2, #0 │ │ │ │ - bne.n a5596 │ │ │ │ + bne.n a5aca │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbnz r3, a5682 │ │ │ │ + cbnz r3, a5bb6 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r2, [r3, #0] │ │ │ │ - b.n a5596 │ │ │ │ - ldr.w r0, [pc, #2048] @ a5e84 │ │ │ │ + b.n a5aca │ │ │ │ + ldr.w r0, [pc, #2048] @ a63b8 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ - ldr.w r0, [pc, #2040] @ a5e88 │ │ │ │ + ldr.w r0, [pc, #2040] @ a63bc │ │ │ │ vmov.f32 s16, s0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ add r1, sp, #284 @ 0x11c │ │ │ │ add r0, sp, #296 @ 0x128 │ │ │ │ vdiv.f32 s15, s14, s0 │ │ │ │ vstr s0, [sp, #296] @ 0x128 │ │ │ │ vstr s15, [sp, #284] @ 0x11c │ │ │ │ blx 639fc │ │ │ │ vldr s0, [sp, #296] @ 0x128 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w a5e40 │ │ │ │ + bmi.w a6374 │ │ │ │ vsqrt.f64 d6, d0 │ │ │ │ vcvt.f64.f32 d8, s16 │ │ │ │ vmov.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r2, r4 │ │ │ │ - ldr.w r0, [pc, #1972] @ a5e8c │ │ │ │ + ldr.w r0, [pc, #1972] @ a63c0 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ vdiv.f64 d7, d6, d8 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ @@ -97244,51 +97783,51 @@ │ │ │ │ vdiv.f32 s15, s11, s14 │ │ │ │ vstr s14, [sp, #296] @ 0x128 │ │ │ │ vstr s15, [sp, #284] @ 0x11c │ │ │ │ blx 5792c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vstr s0, [sp, #256] @ 0x100 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n a571c │ │ │ │ + ble.n a5c50 │ │ │ │ vldr s15, [sp, #296] @ 0x128 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w a5b68 │ │ │ │ + bmi.w a609c │ │ │ │ vldr s15, [sp, #284] @ 0x11c │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w a5b68 │ │ │ │ + bgt.w a609c │ │ │ │ add.w sl, sp, #264 @ 0x108 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r2, r4 │ │ │ │ - ldr.w r0, [pc, #1876] @ a5e90 │ │ │ │ + ldr.w r0, [pc, #1876] @ a63c4 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ blx 5792c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vstr s0, [sp, #260] @ 0x104 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n a5768 │ │ │ │ + ble.n a5c9c │ │ │ │ vldr s15, [sp, #296] @ 0x128 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n a5776 │ │ │ │ + bmi.n a5caa │ │ │ │ vldr s15, [sp, #284] @ 0x11c │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n a57a6 │ │ │ │ - ldr.w r2, [pc, #1820] @ a5e94 │ │ │ │ + ble.n a5cda │ │ │ │ + ldr.w r2, [pc, #1820] @ a63c8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ - ldr.w r0, [pc, #1816] @ a5e98 │ │ │ │ + ldr.w r0, [pc, #1816] @ a63cc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ add r3, sp, #292 @ 0x124 │ │ │ │ @@ -97308,15 +97847,15 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ subs r3, #4 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r7, r5, #1 │ │ │ │ str.w sl, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ sub.w r7, r1, r7, lsl #3 │ │ │ │ - ldr.w r0, [pc, #1748] @ a5e9c │ │ │ │ + ldr.w r0, [pc, #1748] @ a63d0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, r2, #1 │ │ │ │ add r2, r1 │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ str r1, [sp, #220] @ 0xdc │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ @@ -97378,30 +97917,30 @@ │ │ │ │ subs r2, r2, r0 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ add.w r1, r7, r1, lsl #3 │ │ │ │ str r1, [sp, #4] │ │ │ │ add.w r2, r0, r2, lsl #3 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ - ldr.w r0, [pc, #1568] @ a5ea0 │ │ │ │ - ldr.w r1, [pc, #1568] @ a5ea4 │ │ │ │ + ldr.w r0, [pc, #1568] @ a63d4 │ │ │ │ + ldr.w r1, [pc, #1568] @ a63d8 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #168] @ 0xa8 │ │ │ │ subs r2, r2, r6 │ │ │ │ str r2, [sp, #228] @ 0xe4 │ │ │ │ mov r2, r8 │ │ │ │ blx 5c50c │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a5be8 │ │ │ │ + bne.w a611c │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a5bc4 │ │ │ │ + bne.w a60f8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldr.w r9, [sp, #100] @ 0x64 │ │ │ │ ldr.w r8, [sp, #140] @ 0x8c │ │ │ │ ldr r5, [sp, #156] @ 0x9c │ │ │ │ ldr r6, [sp, #160] @ 0xa0 │ │ │ │ @@ -97453,35 +97992,35 @@ │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r7, r6, [sp, #36] @ 0x24 │ │ │ │ str.w sl, [sp, #60] @ 0x3c │ │ │ │ str r3, [r0, #0] │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r0, [pc, #1400] @ a5ea8 │ │ │ │ + ldr.w r0, [pc, #1400] @ a63dc │ │ │ │ ldr r6, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #228] @ 0xe4 │ │ │ │ blx 629a8 │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a5ba8 │ │ │ │ + bne.w a60dc │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a5a60 │ │ │ │ + beq.w a5f94 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a5dce │ │ │ │ + bne.w a6302 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a5df4 │ │ │ │ + bne.w a6328 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #228] @ 0xe4 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n a598e │ │ │ │ + ble.n a5ec2 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ movs r6, #1 │ │ │ │ ldrd r7, r9, [sp, #144] @ 0x90 │ │ │ │ sub.w r8, r3, #4 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r4 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ @@ -97490,15 +98029,15 @@ │ │ │ │ blx r4 │ │ │ │ ldr r2, [sp, #228] @ 0xe4 │ │ │ │ adds r6, #1 │ │ │ │ adds r7, #8 │ │ │ │ add.w r9, r9, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str.w r0, [r5, #4]! │ │ │ │ - bge.n a5974 │ │ │ │ + bge.n a5ea8 │ │ │ │ mov r4, r8 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ add r5, sp, #300 @ 0x12c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #272 @ 0x110 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ add r0, sp, #252 @ 0xfc │ │ │ │ @@ -97539,15 +98078,15 @@ │ │ │ │ add r5, sp, #240 @ 0xf0 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ add r5, sp, #236 @ 0xec │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ blx 5d310 │ │ │ │ ldr r2, [sp, #252] @ 0xfc │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w a5dac │ │ │ │ + ble.w a62e0 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ str r0, [sp, #228] @ 0xe4 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ subs r3, r3, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ @@ -97555,104 +98094,104 @@ │ │ │ │ str r3, [sp, #232] @ 0xe8 │ │ │ │ cmp r0, r3 │ │ │ │ it lt │ │ │ │ movlt r0, r3 │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ cmn.w r3, #21 │ │ │ │ - beq.w a5db6 │ │ │ │ + beq.w a62ea │ │ │ │ sub.w r1, r2, #4 │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ cmp r2, #1 │ │ │ │ ite ne │ │ │ │ movne r0, r1 │ │ │ │ orreq.w r0, r1, #1 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w a5e24 │ │ │ │ + beq.w a6358 │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ ldr r0, [sp, #236] @ 0xec │ │ │ │ str r0, [r5, #0] │ │ │ │ ldr r0, [sp, #240] @ 0xf0 │ │ │ │ str r0, [r5, #4] │ │ │ │ cmp r2, #2 │ │ │ │ it eq │ │ │ │ orreq.w r1, r1, #1 │ │ │ │ - cbz r1, a5a54 │ │ │ │ + cbz r1, a5f88 │ │ │ │ ldr r1, [sp, #192] @ 0xc0 │ │ │ │ ldr r2, [sp, #300] @ 0x12c │ │ │ │ str r2, [r1, #0] │ │ │ │ ldr r2, [sp, #304] @ 0x130 │ │ │ │ str r2, [r1, #4] │ │ │ │ cmp r3, #1 │ │ │ │ ittt eq │ │ │ │ ldreq r3, [r4, #0] │ │ │ │ addeq r3, #3 │ │ │ │ streq.w r3, [fp] │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a5d2c │ │ │ │ + bne.w a6260 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a5d00 │ │ │ │ + bne.w a6234 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a5cb6 │ │ │ │ + bne.w a61ea │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a5d58 │ │ │ │ + bne.w a628c │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ - cbz r3, a5ace │ │ │ │ + cbz r3, a6002 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #228] @ 0xe4 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n a5ace │ │ │ │ + ble.n a6002 │ │ │ │ movs r0, #1 │ │ │ │ ldr r6, [sp, #184] @ 0xb8 │ │ │ │ ldrd r8, r7, [sp, #144] @ 0x90 │ │ │ │ mov r5, r0 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ blx r6 │ │ │ │ - cbz r0, a5ac0 │ │ │ │ + cbz r0, a5ff4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r9] │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.n a5ac0 │ │ │ │ + bne.n a5ff4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ adds r3, #2 │ │ │ │ str.w r3, [fp] │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ adds r5, #1 │ │ │ │ add.w r8, r8, #8 │ │ │ │ adds r7, #8 │ │ │ │ cmp r3, r5 │ │ │ │ - bge.n a5a9e │ │ │ │ + bge.n a5fd2 │ │ │ │ vldr s15, [sp, #176] @ 0xb0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ str r3, [r2, #4] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ vstr s15, [r2] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str r2, [r3, #0] │ │ │ │ - b.n a5596 │ │ │ │ - ldr r7, [pc, #960] @ (a5eac ) │ │ │ │ + b.n a5aca │ │ │ │ + ldr r7, [pc, #960] @ (a63e0 ) │ │ │ │ mov.w r9, r6, lsl #1 │ │ │ │ - ldr.w sl, [pc, #960] @ a5eb0 │ │ │ │ - ldr r3, [pc, #960] @ (a5eb4 ) │ │ │ │ + ldr.w sl, [pc, #960] @ a63e4 │ │ │ │ + ldr r3, [pc, #960] @ (a63e8 ) │ │ │ │ add r7, pc │ │ │ │ - ldr r1, [pc, #960] @ (a5eb8 ) │ │ │ │ + ldr r1, [pc, #960] @ (a63ec ) │ │ │ │ add sl, pc │ │ │ │ add r3, pc │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ @@ -97664,46 +98203,46 @@ │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ str r6, [sp, #228] @ 0xe4 │ │ │ │ mov r3, r4 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r0, r7 │ │ │ │ - ldr r1, [pc, #916] @ (a5ebc ) │ │ │ │ + ldr r1, [pc, #916] @ (a63f0 ) │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ ldr r2, [sp, #228] @ 0xe4 │ │ │ │ str r6, [sp, #232] @ 0xe8 │ │ │ │ cmp r6, r2 │ │ │ │ it lt │ │ │ │ movlt r6, r2 │ │ │ │ str r6, [sp, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a5c86 │ │ │ │ + bne.w a61ba │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n a5bba │ │ │ │ + ble.n a60ee │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ str r2, [sp, #228] @ 0xe4 │ │ │ │ mul.w r3, r3, r3 │ │ │ │ asrs r3, r3, #1 │ │ │ │ str r3, [sp, #232] @ 0xe8 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n a5516 │ │ │ │ - ldr r2, [pc, #852] @ (a5ec0 ) │ │ │ │ + b.n a5a4a │ │ │ │ + ldr r2, [pc, #852] @ (a63f4 ) │ │ │ │ add.w sl, sp, #264 @ 0x108 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r0, [pc, #848] @ (a5ec4 ) │ │ │ │ + ldr r0, [pc, #848] @ (a63f8 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ add r3, sp, #288 @ 0x120 │ │ │ │ @@ -97711,69 +98250,69 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #256 @ 0x100 │ │ │ │ str.w sl, [sp, #20] │ │ │ │ vstr s15, [sp, #288] @ 0x120 │ │ │ │ blx 57dfc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #216] @ 0xd8 │ │ │ │ - b.n a5734 │ │ │ │ + b.n a5c68 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a5596 │ │ │ │ + beq.w a5aca │ │ │ │ negs r3, r3 │ │ │ │ - b.n a5588 │ │ │ │ + b.n a5abc │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - ble.w a5da4 │ │ │ │ + ble.w a62d8 │ │ │ │ cmp r3, r2 │ │ │ │ - bgt.w a5dc0 │ │ │ │ + bgt.w a62f4 │ │ │ │ str.w r3, [fp] │ │ │ │ - b.n a5ace │ │ │ │ + b.n a6002 │ │ │ │ vldr s15, [sp, #176] @ 0xb0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n a5516 │ │ │ │ + b.n a5a4a │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r2, [pc, #760] @ (a5ec8 ) │ │ │ │ - ldr r3, [pc, #760] @ (a5ecc ) │ │ │ │ - ldr r0, [pc, #764] @ (a5ed0 ) │ │ │ │ + ldr r2, [pc, #760] @ (a63fc ) │ │ │ │ + ldr r3, [pc, #760] @ (a6400 ) │ │ │ │ + ldr r0, [pc, #764] @ (a6404 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ adds r2, #8 │ │ │ │ adds r3, #4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r2, r4 │ │ │ │ blx 60918 │ │ │ │ - b.n a58a8 │ │ │ │ - ldr r2, [pc, #744] @ (a5ed4 ) │ │ │ │ + b.n a5ddc │ │ │ │ + ldr r2, [pc, #744] @ (a6408 ) │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ add r2, pc │ │ │ │ - ldr r3, [pc, #744] @ (a5ed8 ) │ │ │ │ + ldr r3, [pc, #744] @ (a640c ) │ │ │ │ adds r2, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [sp, #172] @ 0xac │ │ │ │ add r3, pc │ │ │ │ - ldr r0, [pc, #736] @ (a5edc ) │ │ │ │ + ldr r0, [pc, #736] @ (a6410 ) │ │ │ │ adds r3, #4 │ │ │ │ adds r2, #1 │ │ │ │ ldr r5, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ sub.w r1, r1, r2, lsl #3 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp, #212] @ 0xd4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ blx 60918 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ cmp r3, #1 │ │ │ │ - ble.n a5c50 │ │ │ │ + ble.n a6184 │ │ │ │ ldr.w lr, [sp, #248] @ 0xf8 │ │ │ │ subs r3, #1 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r2, sp, #232 @ 0xe8 │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ add.w ip, lr, #1 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -97806,42 +98345,42 @@ │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ subs r2, r2, r6 │ │ │ │ str r2, [sp, #228] @ 0xe4 │ │ │ │ mov r2, r8 │ │ │ │ blx 626d8 │ │ │ │ - b.n a58a0 │ │ │ │ - ldr r0, [pc, #600] @ (a5ee0 ) │ │ │ │ + b.n a5dd4 │ │ │ │ + ldr r0, [pc, #600] @ (a6414 ) │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ adds r3, r0, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #228] @ 0xe4 │ │ │ │ mov r3, r4 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ - ldr r2, [pc, #584] @ (a5ee4 ) │ │ │ │ - ldr r1, [pc, #588] @ (a5ee8 ) │ │ │ │ + ldr r2, [pc, #584] @ (a6418 ) │ │ │ │ + ldr r1, [pc, #588] @ (a641c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ str r6, [sp, #232] @ 0xe8 │ │ │ │ cmp r6, r3 │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ str r6, [sp, #176] @ 0xb0 │ │ │ │ - b.n a5b44 │ │ │ │ - ldr r7, [pc, #564] @ (a5eec ) │ │ │ │ + b.n a6078 │ │ │ │ + ldr r7, [pc, #564] @ (a6420 ) │ │ │ │ add r6, sp, #288 @ 0x120 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ add r5, sp, #256 @ 0x100 │ │ │ │ - ldr r0, [pc, #560] @ (a5ef0 ) │ │ │ │ + ldr r0, [pc, #560] @ (a6424 ) │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ @@ -97849,71 +98388,71 @@ │ │ │ │ str.w sl, [sp, #20] │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 57dfc │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #524] @ (a5ef4 ) │ │ │ │ + ldr r2, [pc, #524] @ (a6428 ) │ │ │ │ mov r1, r7 │ │ │ │ - ldr r0, [pc, #524] @ (a5ef8 ) │ │ │ │ + ldr r0, [pc, #524] @ (a642c ) │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ strd r4, sl, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ - b.n a5a78 │ │ │ │ + b.n a5fac │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r1, [pc, #492] @ (a5efc ) │ │ │ │ + ldr r1, [pc, #492] @ (a6430 ) │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r0, [pc, #492] @ (a5f00 ) │ │ │ │ + ldr r0, [pc, #492] @ (a6434 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w sl, [sp, #24] │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ str r4, [sp, #12] │ │ │ │ blx 5a028 │ │ │ │ - b.n a5a70 │ │ │ │ + b.n a5fa4 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r1, [pc, #456] @ (a5f04 ) │ │ │ │ + ldr r1, [pc, #456] @ (a6438 ) │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r0, [pc, #456] @ (a5f08 ) │ │ │ │ + ldr r0, [pc, #456] @ (a643c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w sl, [sp, #24] │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ str r4, [sp, #12] │ │ │ │ blx 5a028 │ │ │ │ - b.n a5a68 │ │ │ │ - ldr r7, [pc, #432] @ (a5f0c ) │ │ │ │ + b.n a5f9c │ │ │ │ + ldr r7, [pc, #432] @ (a6440 ) │ │ │ │ add r6, sp, #292 @ 0x124 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ add r5, sp, #260 @ 0x104 │ │ │ │ - ldr r0, [pc, #428] @ (a5f10 ) │ │ │ │ + ldr r0, [pc, #428] @ (a6444 ) │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ @@ -97921,755 +98460,208 @@ │ │ │ │ str.w sl, [sp, #20] │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 57dfc │ │ │ │ ldr r2, [sp, #148] @ 0x94 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #396] @ (a5f14 ) │ │ │ │ + ldr r2, [pc, #396] @ (a6448 ) │ │ │ │ mov r1, r7 │ │ │ │ - ldr r0, [pc, #396] @ (a5f18 ) │ │ │ │ + ldr r0, [pc, #396] @ (a644c ) │ │ │ │ add r2, pc │ │ │ │ str.w sl, [sp, #20] │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ - b.n a5a80 │ │ │ │ + b.n a5fb4 │ │ │ │ cmp r3, r2 │ │ │ │ - bgt.n a5dc0 │ │ │ │ + bgt.n a62f4 │ │ │ │ adds r3, r2, #1 │ │ │ │ - b.n a5bb4 │ │ │ │ + b.n a60e8 │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ cmn.w r3, #21 │ │ │ │ - bne.w a5a54 │ │ │ │ + bne.w a5f88 │ │ │ │ mvn.w r3, #20 │ │ │ │ str.w r3, [fp] │ │ │ │ - b.n a5a60 │ │ │ │ + b.n a5f94 │ │ │ │ cmp.w r3, r2, lsl #1 │ │ │ │ it le │ │ │ │ suble r3, r3, r2 │ │ │ │ - ble.w a5bb4 │ │ │ │ - b.n a5da8 │ │ │ │ + ble.w a60e8 │ │ │ │ + b.n a62dc │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ - ldr r2, [pc, #328] @ (a5f1c ) │ │ │ │ + ldr r2, [pc, #328] @ (a6450 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r0, [pc, #328] @ (a5f20 ) │ │ │ │ + ldr r0, [pc, #328] @ (a6454 ) │ │ │ │ add r2, pc │ │ │ │ - ldr r3, [pc, #328] @ (a5f24 ) │ │ │ │ + ldr r3, [pc, #328] @ (a6458 ) │ │ │ │ mov r1, r2 │ │ │ │ strd r4, sl, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #256 @ 0x100 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #288 @ 0x120 │ │ │ │ blx 57dfc │ │ │ │ - b.n a5952 │ │ │ │ + b.n a5e86 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ - ldr r2, [pc, #304] @ (a5f28 ) │ │ │ │ + ldr r2, [pc, #304] @ (a645c ) │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r0, [pc, #304] @ (a5f2c ) │ │ │ │ + ldr r0, [pc, #304] @ (a6460 ) │ │ │ │ add r2, pc │ │ │ │ - ldr r3, [pc, #304] @ (a5f30 ) │ │ │ │ + ldr r3, [pc, #304] @ (a6464 ) │ │ │ │ mov r1, r2 │ │ │ │ strd r4, sl, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #260 @ 0x104 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #292 @ 0x124 │ │ │ │ blx 57dfc │ │ │ │ - b.n a595a │ │ │ │ + b.n a5e8e │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.w a5584 │ │ │ │ + b.w a5ab8 │ │ │ │ mov r1, r0 │ │ │ │ - b.n a5a40 │ │ │ │ + b.n a5f74 │ │ │ │ mvn.w r2, #14 │ │ │ │ movs r3, #15 │ │ │ │ - b.w a5584 │ │ │ │ + b.w a5ab8 │ │ │ │ mvn.w r2, #16 │ │ │ │ movs r3, #17 │ │ │ │ - b.w a5584 │ │ │ │ + b.w a5ab8 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d6, d0 │ │ │ │ - b.n a56ca │ │ │ │ + b.n a5bfe │ │ │ │ nop │ │ │ │ - lsrs r2, r3, #22 │ │ │ │ + lsrs r6, r4, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #170 @ 0xaa │ │ │ │ + movs r1, #166 @ 0xa6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r6, #122 @ 0x7a │ │ │ │ + movs r1, #118 @ 0x76 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r6, #86 @ 0x56 │ │ │ │ + movs r1, #82 @ 0x52 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r6, #80 @ 0x50 │ │ │ │ + movs r1, #76 @ 0x4c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r5, r3] │ │ │ │ + ldr r7, [pc, #952] @ (a6754 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r3, #192 @ 0xc0 │ │ │ │ + movs r6, #204 @ 0xcc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r3, #90 @ 0x5a │ │ │ │ + movs r6, #102 @ 0x66 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r3, #248 @ 0xf8 │ │ │ │ + movs r7, #32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r2, r6, #13 │ │ │ │ + lsls r6, r7, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r2, #44 @ 0x2c │ │ │ │ + movs r5, #56 @ 0x38 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r2, #14 │ │ │ │ + movs r5, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r4, #94 @ 0x5e │ │ │ │ + subs r2, r3, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r4, #6 │ │ │ │ + subs r2, r1, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r3, #228 @ 0xe4 │ │ │ │ + subs r0, r4, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r1, #18 │ │ │ │ + movs r4, #46 @ 0x2e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r0, #182 @ 0xb6 │ │ │ │ + movs r3, #210 @ 0xd2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, pc, #320 @ (adr r5, a5fd8 ) │ │ │ │ + ldr r7, [sp, #976] @ 0x3d0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r0, #216 @ 0xd8 │ │ │ │ + movs r3, #228 @ 0xe4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r2, #194 @ 0xc2 │ │ │ │ + adds r6, r0, #7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r0, #252 @ 0xfc │ │ │ │ + subs r4, r3, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r2, #142 @ 0x8e │ │ │ │ + adds r2, r2, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r1, #70 @ 0x46 │ │ │ │ + adds r2, r0, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r1, #24] │ │ │ │ + str r0, [r5, #68] @ 0x44 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r4, r0, #3 │ │ │ │ + adds r4, r4, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #856 @ (adr r1, a6210 ) │ │ │ │ + ldr r4, [sp, #488] @ 0x1e8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, r5, #3 │ │ │ │ + adds r6, r7, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, r6, #3 │ │ │ │ + adds r2, r4, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #376 @ (adr r1, a603c ) │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r4, #230 @ 0xe6 │ │ │ │ + subs r2, r6, #7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r5, #8] │ │ │ │ + str r0, [r1, #56] @ 0x38 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r0, pc, #1000 @ (adr r0, a62b8 ) │ │ │ │ + ldr r3, [sp, #632] @ 0x278 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r4, #30 │ │ │ │ + subs r6, r1, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r2, #8] │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r0, pc, #872 @ (adr r0, a6244 ) │ │ │ │ + ldr r3, [sp, #504] @ 0x1f8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r3, #250 @ 0xfa │ │ │ │ + subs r2, r5, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r6, #124] @ 0x7c │ │ │ │ + str r2, [r2, #44] @ 0x2c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, r4, #4 │ │ │ │ + adds r0, r0, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r6, r6, #7 │ │ │ │ + adds r2, r4, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, pc, #64 @ (adr r0, a5f30 ) │ │ │ │ + ldr r2, [sp, #720] @ 0x2d0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r0!, {r3, r5, r6} │ │ │ │ + stmia r3!, {r2, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r2, #120] @ 0x78 │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r3, #112 @ 0x70 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r0, r0, #0 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - adds r2, r6, #5 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - adds r4, r0, #1 │ │ │ │ + subs r4, r7, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r6, r0, #5 │ │ │ │ + adds r4, r0, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #440] @ 0x1b8 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r6, r7} │ │ │ │ + adds r6, r6, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r6, #108] @ 0x6c │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - movs r2, #204 @ 0xcc │ │ │ │ + asrs r4, r4, #28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [sp, #1000] @ 0x3e8 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - movs r2, #128 @ 0x80 │ │ │ │ + adds r2, r1, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r3, #104] @ 0x68 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldr r6, [sp, #848] @ 0x350 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r2, #90 @ 0x5a │ │ │ │ + stmia r2!, {r1, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [r7, #100] @ 0x64 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - │ │ │ │ -000a5f34 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ - sub sp, #124 @ 0x7c │ │ │ │ - mov r5, r0 │ │ │ │ - mov fp, r2 │ │ │ │ - ldr.w r2, [pc, #1208] @ a6408 │ │ │ │ - mov r4, r1 │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r0, [pc, #1204] @ a640c │ │ │ │ - ldr r6, [sp, #200] @ 0xc8 │ │ │ │ - add r0, pc │ │ │ │ - ldr r1, [sp, #196] @ 0xc4 │ │ │ │ - ldr.w sl, [sp, #172] @ 0xac │ │ │ │ - ldr.w r9, [sp, #192] @ 0xc0 │ │ │ │ - ldr r2, [r0, r2] │ │ │ │ - ldr r0, [sp, #180] @ 0xb4 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #116] @ 0x74 │ │ │ │ - mov.w r2, #0 │ │ │ │ - ldr r2, [sp, #168] @ 0xa8 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [sp, #176] @ 0xb0 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - movs r3, #0 │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r3, [r6, #0] │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #188] @ 0xbc │ │ │ │ - str r0, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr.w r0, [fp] │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - cmp r3, r0 │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r7, [r1, #0] │ │ │ │ - it ge │ │ │ │ - movge r2, r0 │ │ │ │ - str r1, [sp, #68] @ 0x44 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r2, [sp, #104] @ 0x68 │ │ │ │ - blt.n a5ff2 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - lsrs r1, r2, #31 │ │ │ │ - cmp r3, r2 │ │ │ │ - it lt │ │ │ │ - orrlt.w r1, r1, #1 │ │ │ │ - cbz r1, a5ffa │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str r2, [r6, #0] │ │ │ │ - ldr.w r0, [pc, #1104] @ a6410 │ │ │ │ - add r1, sp, #88 @ 0x58 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr.w r2, [pc, #1092] @ a6414 │ │ │ │ - ldr.w r3, [pc, #1076] @ a6408 │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w a63fc │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #124 @ 0x7c │ │ │ │ - vpop {d8} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n a5fbc │ │ │ │ - cmp r0, #0 │ │ │ │ - blt.n a6024 │ │ │ │ - subs r1, r3, r2 │ │ │ │ - cmp r0, r1 │ │ │ │ - blt.n a6024 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r0, [r1, #0] │ │ │ │ - mov r1, r3 │ │ │ │ - it lt │ │ │ │ - movlt r1, #1 │ │ │ │ - cmp r0, r1 │ │ │ │ - blt.n a602c │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - cmp r1, r0 │ │ │ │ - ble.n a6034 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n a5fbc │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n a5fbc │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n a5fbc │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w a62bc │ │ │ │ - mov r0, r3 │ │ │ │ - mov r1, r7 │ │ │ │ - mov.w lr, #1 │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - mov.w ip, #0 │ │ │ │ - cmp lr, r1 │ │ │ │ - str.w ip, [r9, #4] │ │ │ │ - vstr s15, [r9] │ │ │ │ - ble.n a606e │ │ │ │ - adds r7, #1 │ │ │ │ - ittt ne │ │ │ │ - mvnne.w r2, #11 │ │ │ │ - movne r3, #12 │ │ │ │ - strne r2, [r6, #0] │ │ │ │ - bne.n a5fbe │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n a5fcc │ │ │ │ - negs r3, r3 │ │ │ │ - b.n a5fbe │ │ │ │ - ldr.w ip, [r6] │ │ │ │ - cmp.w ip, #0 │ │ │ │ - bne.w a6400 │ │ │ │ - adds r7, #1 │ │ │ │ - beq.n a5fcc │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n a5fcc │ │ │ │ - subs r1, r1, r2 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - subs r1, r1, r0 │ │ │ │ - str r1, [sp, #88] @ 0x58 │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - add r0, r2 │ │ │ │ - strd sl, r3, [sp, #8] │ │ │ │ - add.w r2, r9, r2, lsl #3 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - add.w r0, r9, r0, lsl #3 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - adds r3, r1, #1 │ │ │ │ - ldr r5, [sp, #64] @ 0x40 │ │ │ │ - add r7, sp, #88 @ 0x58 │ │ │ │ - sub.w r8, sl, r3, lsl #3 │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - subs r5, #8 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - mov r2, fp │ │ │ │ - str r0, [sp, #20] │ │ │ │ - sub.w sl, r9, #8 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - str r6, [sp, #28] │ │ │ │ - str.w r9, [sp, #4] │ │ │ │ - str r7, [sp, #24] │ │ │ │ - str r5, [sp, #76] @ 0x4c │ │ │ │ - blx 5ca24 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - strd r9, r1, [sp, #12] │ │ │ │ - str r6, [sp, #32] │ │ │ │ - str r7, [sp, #20] │ │ │ │ - strd r4, r3, [sp] │ │ │ │ - ldr r1, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - ldr r0, [pc, #816] @ (a6418 ) │ │ │ │ - subs r2, r2, r3 │ │ │ │ - add r3, r1 │ │ │ │ - adds r3, #1 │ │ │ │ - subs r2, r2, r1 │ │ │ │ - str r2, [sp, #92] @ 0x5c │ │ │ │ - add r0, pc │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r2, [pc, #800] @ (a641c ) │ │ │ │ - ldr r1, [pc, #804] @ (a6420 ) │ │ │ │ - vldr s17, [r3] │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - mov r5, r2 │ │ │ │ - add r1, pc │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #1 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - add r3, sp, #92 @ 0x5c │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - mov r3, r2 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - blx 5c50c │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - add r3, r0 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - vldr s16, [r3] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - vcvt.s32.f32 s16, s16 │ │ │ │ - ldr.w lr, [r3] │ │ │ │ - cmp r0, lr │ │ │ │ - vstr s16, [sp, #92] @ 0x5c │ │ │ │ - blt.w a636e │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - add r2, r0 │ │ │ │ - sub.w r2, r2, lr │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n a6170 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - ldr r5, [sp, #40] @ 0x28 │ │ │ │ - mov r3, r1 │ │ │ │ - add.w ip, r1, r2, lsl #3 │ │ │ │ - movs r1, #0 │ │ │ │ - str r1, [r3, #0] │ │ │ │ - adds r3, #8 │ │ │ │ - str.w r1, [r3, #-4] │ │ │ │ - cmp r3, ip │ │ │ │ - bne.n a6160 │ │ │ │ - str r5, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #92] @ 0x5c │ │ │ │ - sub.w r0, lr, r0 │ │ │ │ - str r0, [sp, #88] @ 0x58 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - adds r3, r2, #1 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #672] @ (a6424 ) │ │ │ │ - ldr r5, [sp, #60] @ 0x3c │ │ │ │ - add.w r1, r0, r3, lsl #3 │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ - add r7, pc │ │ │ │ - str r1, [sp, #8] │ │ │ │ - str r5, [sp, #20] │ │ │ │ - mov r1, r4 │ │ │ │ - str r7, [sp, #24] │ │ │ │ - mul.w r3, r0, r3 │ │ │ │ - ldr r0, [pc, #652] @ (a6428 ) │ │ │ │ - str r7, [sp, #12] │ │ │ │ - adds r3, #1 │ │ │ │ - add r0, pc │ │ │ │ - add.w r3, r8, r3, lsl #3 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - movs r3, #0 │ │ │ │ - movt r3, #49024 @ 0xbf80 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - add.w r3, r7, #8 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r3, sp, #108 @ 0x6c │ │ │ │ - blx 5749c │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n a6206 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [pc, #608] @ (a642c ) │ │ │ │ - ldr r1, [pc, #612] @ (a6430 ) │ │ │ │ - ldr r0, [pc, #612] @ (a6434 ) │ │ │ │ - add r2, pc │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r1, pc │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, r4 │ │ │ │ - strd r4, r6, [sp, #16] │ │ │ │ - str r5, [sp, #12] │ │ │ │ - str r7, [sp, #0] │ │ │ │ - blx 62a8c │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - itt gt │ │ │ │ - movgt r3, #2 │ │ │ │ - strgt r3, [r6, #0] │ │ │ │ - bgt.w a5fcc │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - mov r0, r4 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - str r2, [sp, #8] │ │ │ │ - str r6, [sp, #32] │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r5, [fp] │ │ │ │ - ldr r1, [r2, #0] │ │ │ │ - cmp r5, #1 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - sub.w r1, r1, r5 │ │ │ │ - it lt │ │ │ │ - movlt r5, #1 │ │ │ │ - str r5, [sp, #96] @ 0x60 │ │ │ │ - adds r1, #1 │ │ │ │ - ldr r5, [sp, #48] @ 0x30 │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ - mov r2, fp │ │ │ │ - cmp r1, #1 │ │ │ │ - ite ge │ │ │ │ - addge r5, r5, r1 │ │ │ │ - addlt r5, #1 │ │ │ │ - str r1, [sp, #92] @ 0x5c │ │ │ │ - ldr r1, [sp, #104] @ 0x68 │ │ │ │ - subs r0, r0, r3 │ │ │ │ - add.w r5, r8, r5, lsl #3 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - subs r0, r0, r1 │ │ │ │ - add r1, r3 │ │ │ │ - adds r1, #1 │ │ │ │ - adds r3, #1 │ │ │ │ - str r0, [sp, #100] @ 0x64 │ │ │ │ - movs r5, #1 │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r3, sp, #100 @ 0x64 │ │ │ │ - str r1, [sp, #24] │ │ │ │ - str r3, [sp, #28] │ │ │ │ - add r3, sp, #96 @ 0x60 │ │ │ │ - ldr r1, [pc, #468] @ (a6438 ) │ │ │ │ - str r3, [sp, #20] │ │ │ │ - add r3, sp, #104 @ 0x68 │ │ │ │ - ldr r0, [pc, #468] @ (a643c ) │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [pc, #464] @ (a6440 ) │ │ │ │ - add r0, pc │ │ │ │ - str r5, [sp, #88] @ 0x58 │ │ │ │ - add r3, pc │ │ │ │ - blx 595fc │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - vcvt.s32.f32 s17, s17 │ │ │ │ - vmov r1, s16 │ │ │ │ - add r3, r2 │ │ │ │ - add.w sl, sl, r3, lsl #3 │ │ │ │ - vmov r0, s17 │ │ │ │ - vldr s15, [sl, #8] │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r2, s15 │ │ │ │ - cmp r2, r1 │ │ │ │ - it lt │ │ │ │ - movlt r2, r1 │ │ │ │ - movs r1, #0 │ │ │ │ - cmp r2, r0 │ │ │ │ - ite ge │ │ │ │ - addge r3, r3, r2 │ │ │ │ - addlt r3, r3, r0 │ │ │ │ - vmov s15, r3 │ │ │ │ - str.w r1, [r9, #4] │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r9] │ │ │ │ - b.n a5fcc │ │ │ │ - ldr.w r8, [pc, #388] @ a6444 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #388] @ (a6448 ) │ │ │ │ - ldr r1, [pc, #388] @ (a644c ) │ │ │ │ - add r8, pc │ │ │ │ - mov r5, r8 │ │ │ │ - add r2, pc │ │ │ │ - add r1, pc │ │ │ │ - mov r0, r8 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - add.w r8, r8, #4 │ │ │ │ - strd r8, r8, [sp, #4] │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r1, [pc, #364] @ (a6450 ) │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - add r1, pc │ │ │ │ - strd r8, r8, [sp, #4] │ │ │ │ - str r0, [sp, #80] @ 0x50 │ │ │ │ - mov r0, r5 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r1, [pc, #348] @ (a6454 ) │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - add r1, pc │ │ │ │ - strd fp, r8, [sp, #4] │ │ │ │ - str r0, [sp, #84] @ 0x54 │ │ │ │ - mov r0, r5 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r1, [pc, #328] @ (a6458 ) │ │ │ │ - mov r3, r0 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - mov r5, r3 │ │ │ │ - str.w r8, [sp, #8] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - strd r4, fp, [sp] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldrd r2, r1, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r2, r1 │ │ │ │ - ldr.w lr, [fp] │ │ │ │ - it lt │ │ │ │ - movlt r2, r1 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - cmp r2, r5 │ │ │ │ - mov r8, r2 │ │ │ │ - it lt │ │ │ │ - movlt r8, r5 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - cmp r8, r0 │ │ │ │ - mov r5, r3 │ │ │ │ - it lt │ │ │ │ - movlt r8, r0 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - cmp r3, lr │ │ │ │ - add.w ip, r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r5, lr │ │ │ │ - add lr, ip │ │ │ │ - add.w ip, r2, r0 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - mla ip, r5, r8, ip │ │ │ │ - vmov s15, ip │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - b.n a6046 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - sub.w r2, lr, r0 │ │ │ │ - strd r3, r6, [sp, #16] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #8] │ │ │ │ - str r5, [sp, #0] │ │ │ │ - strd r2, r2, [sp, #88] @ 0x58 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - add r3, r0 │ │ │ │ - adds r0, #1 │ │ │ │ - sub.w r3, r3, lr │ │ │ │ - ldr r1, [pc, #200] @ (a645c ) │ │ │ │ - add r1, pc │ │ │ │ - mla r3, r3, r2, r2 │ │ │ │ - ldr r2, [pc, #196] @ (a6460 ) │ │ │ │ - add r3, r0 │ │ │ │ - add r2, pc │ │ │ │ - add.w r3, r8, r3, lsl #3 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - subs r3, #8 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - add.w r0, r3, r0, lsl #3 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - ldr r0, [pc, #176] @ (a6464 ) │ │ │ │ - mov r3, r7 │ │ │ │ - add r0, pc │ │ │ │ - blx 62a8c │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - itt gt │ │ │ │ - movgt r3, #1 │ │ │ │ - strgt r3, [r6, #0] │ │ │ │ - bgt.w a5fcc │ │ │ │ - str r5, [sp, #0] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r5, [sp, #40] @ 0x28 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ - add r3, r1 │ │ │ │ - subs r3, r3, r0 │ │ │ │ - subs r0, r0, r1 │ │ │ │ - str r0, [sp, #88] @ 0x58 │ │ │ │ - adds r1, #1 │ │ │ │ - ldr r0, [sp, #80] @ 0x50 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r1, r0, r1, lsl #3 │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - add.w r3, r0, r3, lsl #3 │ │ │ │ - mov r0, r7 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - ldr.w lr, [r5] │ │ │ │ - b.n a6146 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - rsb r3, ip, #0 │ │ │ │ - b.n a5fbe │ │ │ │ - nop │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - lsls r4, r6, #6 │ │ │ │ + str r0, [r2, #28] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r1, #202 @ 0xca │ │ │ │ + adds r0, r3, #7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r4, r7, #4 │ │ │ │ + ldr r1, [sp, #632] @ 0x278 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r0, r1, #5 │ │ │ │ + adds r4, r1, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [r2, #56] @ 0x38 │ │ │ │ + str r2, [r7, #20] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, r1, #2 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r6, [r0, #48] @ 0x30 │ │ │ │ + ldr r1, [sp, #480] @ 0x1e0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r2, r3, #7 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r2, r1, #7 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r2, r2, #7 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - adds r2, r6, #6 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - adds r0, r5, #4 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - adds r2, r1, #7 │ │ │ │ + adds r6, r4, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r3, #32] │ │ │ │ + str r4, [r2, #20] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [r1, #28] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - asrs r2, r6, #27 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - asrs r4, r3, #28 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r2, r0, #0 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - asrs r0, r4, #28 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - adds r4, r3, #7 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r6, r4, r7 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - adds r4, r7, #7 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r4, r2, r7 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ │ │ │ │ 000a6468 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3776] @ 0xec0 │ │ │ │ @@ -99698,104 +99690,104 @@ │ │ │ │ vmov.f64 d5, d0 │ │ │ │ b.n a6726 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ mov r1, r6 │ │ │ │ blx 57998 │ │ │ │ b.w a65ca │ │ │ │ stc2 0, cr0, [r6], {93} @ 0x5d │ │ │ │ - asrs r0, r6, #23 │ │ │ │ + asrs r0, r4, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #22 │ │ │ │ + asrs r0, r7, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, r0, r4 │ │ │ │ + subs r4, r0, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r0, r2, #2 │ │ │ │ + adds r0, r1, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ @ instruction: 0xfbde005d │ │ │ │ - subs r2, r3, r1 │ │ │ │ + subs r2, r3, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r6, [r0, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r3, #14 │ │ │ │ + asrs r0, r6, #14 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [sp, #744] @ 0x2e8 │ │ │ │ + str r6, [sp, #584] @ 0x248 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r2, r0, #15 │ │ │ │ + asrs r2, r1, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r6, #14 │ │ │ │ + asrs r2, r2, #15 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - negs r4, r2 │ │ │ │ + cmp r4, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r2, r2, r3 │ │ │ │ + adds r2, r2, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r4, r1, #14 │ │ │ │ + asrs r4, r7, #14 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r4, r7, r2 │ │ │ │ + adds r4, r1, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r6, r3, r1 │ │ │ │ + adds r6, r5, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r5, [sp, #24] │ │ │ │ + str r4, [sp, #888] @ 0x378 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r4, r0, r2 │ │ │ │ + adds r4, r0, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r4, r6, #9 │ │ │ │ + asrs r4, r5, #10 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r5, #2 │ │ │ │ + asrs r6, r7, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r6, r3, #8 │ │ │ │ + asrs r6, r2, #9 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r4, r5, #4 │ │ │ │ + asrs r4, r3, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r6, [r0, r5] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [sp, #984] @ 0x3d8 │ │ │ │ + str r2, [sp, #824] @ 0x338 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r6, #25 │ │ │ │ + asrs r4, r6, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [sp, #784] @ 0x310 │ │ │ │ + str r2, [sp, #624] @ 0x270 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r4, [r0, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r2, #23 │ │ │ │ + asrs r0, r7, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r2, [r4, r7] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ + str r1, [sp, #952] @ 0x3b8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r6, #20 │ │ │ │ + asrs r4, r2, #21 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r6, #16 │ │ │ │ + asrs r2, r6, #17 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r0, r7, #26 │ │ │ │ + lsrs r0, r3, #27 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [sp, #808] @ 0x328 │ │ │ │ + str r0, [sp, #648] @ 0x288 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r1, #17 │ │ │ │ + asrs r0, r1, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r0, [sp, #640] @ 0x280 │ │ │ │ + str r0, [sp, #480] @ 0x1e0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [r4, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r3, #16 │ │ │ │ + asrs r4, r3, #17 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r3, #12 │ │ │ │ + asrs r2, r3, #13 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r6, r7, #24 │ │ │ │ + lsrs r6, r6, #25 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r0, r6, #22 │ │ │ │ + lsrs r0, r5, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r6, r4, #14 │ │ │ │ + lsrs r2, r7, #14 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r0, r5, #18 │ │ │ │ + lsrs r0, r4, #19 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 000a6fac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -100027,41 +100019,707 @@ │ │ │ │ b.n a70d8 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ adc.w r0, ip, #93 @ 0x5d │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r4, r3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r1, #7 │ │ │ │ + lsrs r6, r3, #7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r6, r5, #7 │ │ │ │ + lsrs r6, r6, #8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r0, #3 │ │ │ │ + asrs r2, r7, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r2, r2, #7 │ │ │ │ + lsrs r2, r6, #7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r6, r3, #3 │ │ │ │ + asrs r6, r2, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bic.w r0, r8, #93 @ 0x5d │ │ │ │ - lsrs r6, r0, #30 │ │ │ │ + lsrs r6, r7, #30 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + lsrs r4, r2, #27 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + │ │ │ │ +000a722c : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ + sub sp, #156 @ 0x9c │ │ │ │ + ldr.w r5, [pc, #1224] @ a770c │ │ │ │ + mov r6, r1 │ │ │ │ + add r5, pc │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr.w r2, [pc, #1216] @ a7710 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr.w r3, [pc, #1216] @ a7714 │ │ │ │ + add r2, pc │ │ │ │ + str r0, [sp, #32] │ │ │ │ + ldr.w sl, [sp, #224] @ 0xe0 │ │ │ │ + ldr r4, [sp, #220] @ 0xdc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [sp, #216] @ 0xd8 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + ldr r7, [sp, #232] @ 0xe8 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + ldr r1, [sp, #200] @ 0xc8 │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r4, [sp, #228] @ 0xe4 │ │ │ │ + ldr r3, [r2, #0] │ │ │ │ + str r1, [sp, #56] @ 0x38 │ │ │ │ + str r4, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [sp, #204] @ 0xcc │ │ │ │ + ldr r4, [sp, #236] @ 0xec │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + mov r9, r4 │ │ │ │ + str r1, [sp, #44] @ 0x2c │ │ │ │ + mov r1, r5 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + ldr.w fp, [sp, #212] @ 0xd4 │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n a7346 │ │ │ │ + movs r4, #1 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + ldr.w r1, [pc, #1128] @ a7718 │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + mov r5, r0 │ │ │ │ + cbnz r0, a72f0 │ │ │ │ + ldr.w r1, [pc, #1116] @ a771c │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n a735e │ │ │ │ + ldr.w r1, [pc, #1104] @ a7720 │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n a73b0 │ │ │ │ + movs r3, #0 │ │ │ │ + str.w r3, [r9] │ │ │ │ + cmp r4, #0 │ │ │ │ + bne.w a740a │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n a7376 │ │ │ │ + movs r5, #1 │ │ │ │ + movs r3, #0 │ │ │ │ + str.w r3, [r9] │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n a7370 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.n a73d4 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r3, r1 │ │ │ │ + blt.n a73a8 │ │ │ │ + subs r2, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + blt.n a73a8 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r1, [r2, #0] │ │ │ │ + mov r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + blt.n a7412 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r2, r1 │ │ │ │ + bgt.n a7430 │ │ │ │ + ldr r1, [sp, #108] @ 0x6c │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.n a741a │ │ │ │ + cmp r3, r2 │ │ │ │ + ble.n a741a │ │ │ │ + mvn.w r2, #10 │ │ │ │ + movs r3, #11 │ │ │ │ + b.n a7376 │ │ │ │ + ldr.w r8, [pc, #988] @ a7724 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + add r8, pc │ │ │ │ + mov r1, r8 │ │ │ │ + blx 57998 │ │ │ │ + cbz r0, a73bc │ │ │ │ + movs r3, #1 │ │ │ │ + movs r4, #2 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + b.n a72ac │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str.w r5, [r9] │ │ │ │ + movs r5, #2 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bge.n a7302 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + str.w r2, [r9] │ │ │ │ + ldr r0, [pc, #940] @ (a7728 ) │ │ │ │ + add r1, sp, #112 @ 0x70 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #932] @ (a772c ) │ │ │ │ + ldr r3, [pc, #904] @ (a7714 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w a78c6 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #156 @ 0x9c │ │ │ │ + vpop {d8} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n a7376 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str.w r2, [r9] │ │ │ │ + b.n a737a │ │ │ │ + ldr r3, [pc, #880] @ (a7730 ) │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #32] │ │ │ │ + mov r1, r3 │ │ │ │ + blx 57998 │ │ │ │ + cbz r0, a73dc │ │ │ │ + movs r3, #1 │ │ │ │ + movs r4, #3 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + b.n a72ac │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n a7376 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r6 │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w a72e8 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r0, r6 │ │ │ │ + blx 57998 │ │ │ │ + mov r4, r0 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w a72e8 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + mov r0, r6 │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w a72e8 │ │ │ │ + b.n a72dc │ │ │ │ + movs r3, #1 │ │ │ │ + movs r5, #3 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + b.n a72fa │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n a7376 │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.n a733e │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cbz r1, a7438 │ │ │ │ + cmp r3, r2 │ │ │ │ + ble.n a7438 │ │ │ │ + mvn.w r2, #12 │ │ │ │ + movs r3, #13 │ │ │ │ + b.n a7376 │ │ │ │ + mvn.w r2, #8 │ │ │ │ + movs r3, #9 │ │ │ │ + b.n a7376 │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.n a7428 │ │ │ │ + cmp r4, #3 │ │ │ │ + bne.n a745e │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #748] @ (a7734 ) │ │ │ │ + ldr r0, [pc, #752] @ (a7738 ) │ │ │ │ + add r3, pc │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r0, pc │ │ │ │ + ldr r3, [pc, #744] @ (a773c ) │ │ │ │ + mov r1, r2 │ │ │ │ + str.w sl, [sp, #8] │ │ │ │ + add r3, pc │ │ │ │ + blx 60918 │ │ │ │ + cmp r5, #3 │ │ │ │ + bne.n a747e │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #728] @ (a7740 ) │ │ │ │ + ldr r0, [pc, #728] @ (a7744 ) │ │ │ │ + add r3, pc │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r0, pc │ │ │ │ + ldr r3, [pc, #724] @ (a7748 ) │ │ │ │ + mov r1, r2 │ │ │ │ + str r7, [sp, #8] │ │ │ │ + add r3, pc │ │ │ │ + blx 60918 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ + cmp r4, #1 │ │ │ │ + ble.w a7386 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + movs r1, #1 │ │ │ │ + adds r1, #1 │ │ │ │ + mov r0, fp │ │ │ │ + adds r6, r3, #1 │ │ │ │ + adds r2, r3, r4 │ │ │ │ + mov r5, r3 │ │ │ │ + mov.w ip, #0 │ │ │ │ + lsls r6, r6, #3 │ │ │ │ + mov lr, r3 │ │ │ │ + sub.w r9, fp, r6 │ │ │ │ + sub.w r7, r6, #8 │ │ │ │ + add.w r2, r9, r2, lsl #3 │ │ │ │ + cmp r4, r1 │ │ │ │ + blt.n a74d2 │ │ │ │ + mov r3, r0 │ │ │ │ + str.w ip, [r3, #8] │ │ │ │ + adds r3, #8 │ │ │ │ + str.w ip, [r3, #4] │ │ │ │ + cmp r3, r2 │ │ │ │ + bne.n a74b0 │ │ │ │ + adds r2, r3, r7 │ │ │ │ + add r0, r6 │ │ │ │ + add.w r3, lr, r5 │ │ │ │ + cmp r4, r1 │ │ │ │ + beq.n a74de │ │ │ │ + mov r5, r3 │ │ │ │ + adds r1, #1 │ │ │ │ + cmp r4, r1 │ │ │ │ + bge.n a74ae │ │ │ │ + add.w r3, lr, r5 │ │ │ │ + add r0, r6 │ │ │ │ + add r2, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + b.n a74cc │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + add r5, r4 │ │ │ │ + str r5, [sp, #116] @ 0x74 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr.w r8, [r3] │ │ │ │ + sub.w r3, r8, #2 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + cmp r3, r2 │ │ │ │ + blt.w a7386 │ │ │ │ + ldr r1, [pc, #592] @ (a774c ) │ │ │ │ + add.w lr, r2, #2 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + add r5, sp, #132 @ 0x84 │ │ │ │ + add r1, pc │ │ │ │ + ldr r4, [sp, #44] @ 0x2c │ │ │ │ + adds r1, #8 │ │ │ │ + str r1, [sp, #72] @ 0x48 │ │ │ │ + ldr r1, [pc, #580] @ (a7750 ) │ │ │ │ + mov sl, r9 │ │ │ │ + vldr s16, [pc, #504] @ a7708 │ │ │ │ + cmp lr, r8 │ │ │ │ + add r1, pc │ │ │ │ + add.w r1, r1, #8 │ │ │ │ + str r1, [sp, #32] │ │ │ │ + add.w r1, r0, #1 │ │ │ │ + mul.w r0, r0, r2 │ │ │ │ + str r0, [sp, #48] @ 0x30 │ │ │ │ + sub.w r0, lr, #2 │ │ │ │ + sub.w fp, r4, r1, lsl #3 │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + ldr r4, [sp, #20] │ │ │ │ + add.w r1, r1, #1 │ │ │ │ + sub.w r1, r4, r1, lsl #3 │ │ │ │ + str r1, [sp, #100] @ 0x64 │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + add.w r1, r1, #1 │ │ │ │ + sub.w r1, r4, r1, lsl #3 │ │ │ │ + str r1, [sp, #104] @ 0x68 │ │ │ │ + bgt.w a76e6 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + add r4, sp, #120 @ 0x78 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + add r3, r2 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w a76f0 │ │ │ │ + add r3, sp, #140 @ 0x8c │ │ │ │ + strd lr, r0, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #20] │ │ │ │ + add r3, sp, #116 @ 0x74 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + b.n a7576 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + cmp r8, r3 │ │ │ │ + blt.w a76be │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + mov r6, r8 │ │ │ │ + add.w r8, r8, #4294967295 @ 0xffffffff │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + add.w r3, r2, r8 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + adds r7, r2, r6 │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add.w r7, fp, r7, lsl #3 │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + str r2, [sp, #140] @ 0x8c │ │ │ │ + mov r2, r4 │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + mov r3, r5 │ │ │ │ + blx 5af24 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r0, [sp, #60] @ 0x3c │ │ │ │ + adds r3, r2, r6 │ │ │ │ + add.w r1, r2, r8 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + str r0, [sp, #0] │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ + strd r4, r5, [sp, #4] │ │ │ │ + add.w r1, fp, r1, lsl #3 │ │ │ │ + vstr s16, [r7] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + vstr s16, [r7, #4] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + subs r2, r2, r7 │ │ │ │ + str r2, [sp, #116] @ 0x74 │ │ │ │ + mov r2, r0 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + blx 5a198 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + strd r4, r5, [sp, #4] │ │ │ │ + mul.w r7, r8, r1 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + add.w r1, r8, r7 │ │ │ │ + adds r3, #2 │ │ │ │ + subs r3, r3, r6 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + adds r3, r6, r7 │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + add.w r9, sl, r3, lsl #3 │ │ │ │ + mov r3, r9 │ │ │ │ + blx 5a198 │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + adds r2, r1, r7 │ │ │ │ + mov r1, r9 │ │ │ │ + adds r3, r6, r2 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + mov r2, r4 │ │ │ │ + add.w ip, sl, r3, lsl #3 │ │ │ │ + str.w ip, [sp] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr.w lr, [ip] │ │ │ │ + ldr.w ip, [ip, #4] │ │ │ │ + str.w lr, [sp, #140] @ 0x8c │ │ │ │ + str.w ip, [sp, #144] @ 0x90 │ │ │ │ + blx 5af24 │ │ │ │ + ldr r1, [sp, #28] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mul.w r1, r6, r1 │ │ │ │ + mov r2, r3 │ │ │ │ + strd r4, r5, [sp, #4] │ │ │ │ + vstr s16, [r9] │ │ │ │ + vstr s16, [r9, #4] │ │ │ │ + mov r9, r3 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + subs r3, r1, r3 │ │ │ │ + adds r1, #1 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w r1, fp, r1, lsl #3 │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ + blx 5a198 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + adds r3, r7, #1 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + adds r1, #1 │ │ │ │ + mov r2, r9 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + str.w r9, [sp] │ │ │ │ + str.w r8, [sp, #116] @ 0x74 │ │ │ │ + blx 5a198 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w a756e │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + strd r4, r5, [sp, #4] │ │ │ │ + mul.w r6, r3, r6 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + subs r3, r6, r3 │ │ │ │ + adds r6, #1 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w r1, r0, r6, lsl #3 │ │ │ │ + add.w r3, r0, r3, lsl #3 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + blx 5a198 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + cmp r8, r3 │ │ │ │ + bge.w a7576 │ │ │ │ + mov lr, r3 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + add.w r1, lr, #1 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + add.w r2, lr, #4294967295 @ 0xffffffff │ │ │ │ + cmp r2, r3 │ │ │ │ + bgt.w a7386 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + mov lr, r1 │ │ │ │ + sub.w r0, lr, #2 │ │ │ │ + ldr.w r8, [r2] │ │ │ │ + cmp lr, r8 │ │ │ │ + ble.w a754e │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r1, [sp, #28] │ │ │ │ + add r2, r1 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + b.n a76c2 │ │ │ │ + add r3, sp, #140 @ 0x8c │ │ │ │ + ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + add r3, sp, #116 @ 0x74 │ │ │ │ + str.w lr, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r3, sp, #124 @ 0x7c │ │ │ │ + strd r3, r0, [sp, #92] @ 0x5c │ │ │ │ + b.n a775a │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + lsrs r0, r5, #1 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + mrc 0, 5, r0, cr10, cr13, {2} │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + lsls r6, r7, #31 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + lsrs r2, r1, #22 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + lsrs r6, r5, #18 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + lsrs r0, r0, #20 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + lsrs r4, r7, #25 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + stc 0, cr0, [r6, #372] @ 0x174 │ │ │ │ + lsrs r0, r0, #15 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r0, [r6, r1] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsrs r2, r2, #15 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r4, r4, #26 │ │ │ │ + ldrh r0, [r5, #2] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + str r6, [r1, r1] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsrs r0, r6, #14 │ │ │ │ lsls r5, r3, #1 │ │ │ │ + ldrh r0, [r1, #2] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldr r7, [pc, #728] @ (a7a28 ) │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldr r7, [pc, #656] @ (a79e4 ) │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + cmp r8, r3 │ │ │ │ + blt.n a76be │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + mov r6, r8 │ │ │ │ + add.w r8, r8, #4294967295 @ 0xffffffff │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + add.w r3, r8, r2 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + adds r7, r2, r6 │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add.w r7, fp, r7, lsl #3 │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + str r2, [sp, #140] @ 0x8c │ │ │ │ + mov r2, r4 │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + mov r3, r5 │ │ │ │ + blx 5af24 │ │ │ │ + ldr r0, [sp, #60] @ 0x3c │ │ │ │ + str r0, [sp, #0] │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + strd r4, r5, [sp, #4] │ │ │ │ + adds r3, r2, r6 │ │ │ │ + add.w r1, r8, r2 │ │ │ │ + vstr s16, [r7] │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ + vstr s16, [r7, #4] │ │ │ │ + add.w r1, fp, r1, lsl #3 │ │ │ │ + ldr r7, [sp, #96] @ 0x60 │ │ │ │ + subs r2, r2, r7 │ │ │ │ + str r2, [sp, #116] @ 0x74 │ │ │ │ + mov r2, r0 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + blx 5a198 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + strd r4, r5, [sp, #4] │ │ │ │ + mul.w r1, r3, r8 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + str r1, [sp, #40] @ 0x28 │ │ │ │ + adds r3, #2 │ │ │ │ + subs r3, r3, r6 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + adds r3, r1, r6 │ │ │ │ + add r1, r8 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + add.w r7, sl, r3, lsl #3 │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + mov r3, r7 │ │ │ │ + str r7, [sp, #44] @ 0x2c │ │ │ │ + blx 5a198 │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r7 │ │ │ │ + blx 62524 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + strd r4, r7, [sp, #4] │ │ │ │ + mov r0, r9 │ │ │ │ + ldr r7, [sp, #100] @ 0x64 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + mul.w r1, r3, r8 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + adds r3, r1, r3 │ │ │ │ + adds r1, #1 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w r1, r7, r1, lsl #3 │ │ │ │ + add.w r3, r7, r3, lsl #3 │ │ │ │ + blx 5a198 │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + adds r7, r3, r1 │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + adds r3, r7, r6 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + add.w ip, sl, r3, lsl #3 │ │ │ │ + str.w ip, [sp] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr.w lr, [ip] │ │ │ │ + ldr.w ip, [ip, #4] │ │ │ │ + str.w lr, [sp, #140] @ 0x8c │ │ │ │ + str.w ip, [sp, #144] @ 0x90 │ │ │ │ + blx 5af24 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + str r2, [sp, #0] │ │ │ │ + strd r4, r5, [sp, #4] │ │ │ │ + vstr s16, [r3] │ │ │ │ + vstr s16, [r3, #4] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + mul.w r1, r6, r3 │ │ │ │ + subs r3, r1, r3 │ │ │ │ + adds r1, #1 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w r1, fp, r1, lsl #3 │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ + blx 5a198 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + adds r1, r7, #1 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + adds r3, #1 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + str r2, [sp, #0] │ │ │ │ + str.w r8, [sp, #116] @ 0x74 │ │ │ │ + blx 5a198 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w a7754 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + strd r4, r5, [sp, #4] │ │ │ │ + mul.w r6, r3, r6 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + subs r3, r6, r3 │ │ │ │ + adds r6, #1 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w r1, r0, r6, lsl #3 │ │ │ │ + add.w r3, r0, r3, lsl #3 │ │ │ │ + mov r0, r9 │ │ │ │ + blx 5a198 │ │ │ │ + b.n a7754 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ │ │ │ │ -000a722c : │ │ │ │ +000a78cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3736] @ 0xe98 │ │ │ │ sub sp, #308 @ 0x134 │ │ │ │ mov r7, r1 │ │ │ │ strd r2, r3, [sp, #108] @ 0x6c │ │ │ │ - ldr.w r2, [pc, #2060] @ a7a58 │ │ │ │ - ldr.w r3, [pc, #2060] @ a7a5c │ │ │ │ + ldr.w r2, [pc, #2060] @ a80f8 │ │ │ │ + ldr.w r3, [pc, #2060] @ a80fc │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ mov r0, r7 │ │ │ │ ldr r7, [sp, #364] @ 0x16c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #392] @ 0x188 │ │ │ │ @@ -100104,15 +100762,15 @@ │ │ │ │ ldr r7, [sp, #432] @ 0x1b0 │ │ │ │ str r7, [sp, #212] @ 0xd4 │ │ │ │ ldr r7, [sp, #436] @ 0x1b4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ ldrd sl, r7, [sp, #440] @ 0x1b8 │ │ │ │ str r7, [sp, #92] @ 0x5c │ │ │ │ - ldr.w r1, [pc, #1956] @ a7a60 │ │ │ │ + ldr.w r1, [pc, #1956] @ a8100 │ │ │ │ ldr r7, [sp, #448] @ 0x1c0 │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, #0] │ │ │ │ str r7, [sp, #168] @ 0xa8 │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ ldr r7, [sp, #452] @ 0x1c4 │ │ │ │ @@ -100121,236 +100779,236 @@ │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r7, [sp, #456] @ 0x1c8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #204] @ 0xcc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w a7472 │ │ │ │ + beq.w a7b12 │ │ │ │ movs r5, #1 │ │ │ │ mov.w fp, #0 │ │ │ │ str.w fp, [sp, #96] @ 0x60 │ │ │ │ - ldr.w r1, [pc, #1908] @ a7a64 │ │ │ │ + ldr.w r1, [pc, #1908] @ a8104 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w a744e │ │ │ │ + beq.w a7aee │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov.w r9, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ str r3, [sp, #200] @ 0xc8 │ │ │ │ str.w r8, [sp, #140] @ 0x8c │ │ │ │ - ldr.w r6, [pc, #1880] @ a7a68 │ │ │ │ + ldr.w r6, [pc, #1880] @ a8108 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n a73d0 │ │ │ │ + beq.n a7a70 │ │ │ │ mov r1, r6 │ │ │ │ ldr r6, [sp, #112] @ 0x70 │ │ │ │ mov r0, r6 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #1856] @ a7a6c │ │ │ │ + ldr.w r1, [pc, #1856] @ a810c │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #1844] @ a7a70 │ │ │ │ + ldr.w r1, [pc, #1844] @ a8110 │ │ │ │ str r0, [sp, #156] @ 0x9c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #1836] @ a7a74 │ │ │ │ + ldr.w r1, [pc, #1836] @ a8114 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #164] @ 0xa4 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr.w r6, [sl] │ │ │ │ cmp r5, #0 │ │ │ │ - ble.n a73c8 │ │ │ │ + ble.n a7a68 │ │ │ │ cmp.w r9, #0 │ │ │ │ - ble.n a738a │ │ │ │ + ble.n a7a2a │ │ │ │ ldr r2, [sp, #156] @ 0x9c │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ orrs r3, r2 │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ orrs r3, r7 │ │ │ │ orrs r3, r2 │ │ │ │ - bne.w a74a4 │ │ │ │ + bne.w a7b44 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mvn.w r3, #3 │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ - b.w a7e7c │ │ │ │ + b.w a851c │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ str r2, [r1, #0] │ │ │ │ - ldr.w r0, [pc, #1760] @ a7a78 │ │ │ │ + ldr.w r0, [pc, #1760] @ a8118 │ │ │ │ add r1, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #240] @ 0xf0 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1752] @ a7a7c │ │ │ │ - ldr.w r3, [pc, #1716] @ a7a5c │ │ │ │ + ldr.w r2, [pc, #1752] @ a811c │ │ │ │ + ldr.w r3, [pc, #1716] @ a80fc │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #300] @ 0x12c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w a8150 │ │ │ │ + bne.w a87f0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #308 @ 0x134 │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n a7390 │ │ │ │ - ldr.w r1, [pc, #1708] @ a7a80 │ │ │ │ + b.n a7a30 │ │ │ │ + ldr.w r1, [pc, #1708] @ a8120 │ │ │ │ str r0, [sp, #164] @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ blx 57998 │ │ │ │ mov r1, r6 │ │ │ │ ldr r6, [sp, #112] @ 0x70 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ mov r0, r6 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #1688] @ a7a84 │ │ │ │ + ldr.w r1, [pc, #1688] @ a8124 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #1676] @ a7a88 │ │ │ │ + ldr.w r1, [pc, #1676] @ a8128 │ │ │ │ str r0, [sp, #156] @ 0x9c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr.w r3, [pc, #1668] @ a7a8c │ │ │ │ + ldr.w r3, [pc, #1668] @ a812c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ mov r1, r3 │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ str r0, [sp, #164] @ 0xa4 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr.w r6, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ - bne.n a7360 │ │ │ │ - ldr.w r1, [pc, #1636] @ a7a90 │ │ │ │ + bne.n a7a00 │ │ │ │ + ldr.w r1, [pc, #1636] @ a8130 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n a7360 │ │ │ │ + bne.n a7a00 │ │ │ │ ldr r1, [sp, #196] @ 0xc4 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n a7360 │ │ │ │ + bne.n a7a00 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n a7390 │ │ │ │ - ldr.w r1, [pc, #1604] @ a7a94 │ │ │ │ + b.n a7a30 │ │ │ │ + ldr.w r1, [pc, #1604] @ a8134 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ - cbz r0, a7498 │ │ │ │ + cbz r0, a7b38 │ │ │ │ mov.w fp, #1 │ │ │ │ mov.w r9, #2 │ │ │ │ mov r8, fp │ │ │ │ str.w fp, [sp, #200] @ 0xc8 │ │ │ │ str.w fp, [sp, #140] @ 0x8c │ │ │ │ - b.n a730e │ │ │ │ - ldr.w r1, [pc, #1572] @ a7a98 │ │ │ │ + b.n a79ae │ │ │ │ + ldr.w r1, [pc, #1572] @ a8138 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov fp, r0 │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w a72ec │ │ │ │ + beq.w a798c │ │ │ │ mov.w fp, #1 │ │ │ │ movs r5, #2 │ │ │ │ str.w fp, [sp, #96] @ 0x60 │ │ │ │ - b.n a72ec │ │ │ │ + b.n a798c │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r8, r0 │ │ │ │ mov.w r9, #4294967295 @ 0xffffffff │ │ │ │ str r3, [sp, #200] @ 0xc8 │ │ │ │ - b.n a730e │ │ │ │ + b.n a79ae │ │ │ │ ldr r5, [r4, #0] │ │ │ │ cmp r5, #0 │ │ │ │ - blt.w a75be │ │ │ │ + blt.w a7c5e │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r5, #1 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r5 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.w a75c6 │ │ │ │ + blt.w a7c66 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - bgt.w a80e2 │ │ │ │ + bgt.w a8782 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w a80f6 │ │ │ │ + ble.w a8796 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ cmp r5, r3 │ │ │ │ ite le │ │ │ │ movle r2, #0 │ │ │ │ andgt.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w a80f6 │ │ │ │ + bne.w a8796 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w a8100 │ │ │ │ + ble.w a87a0 │ │ │ │ cmp r5, r3 │ │ │ │ ite le │ │ │ │ movle r2, #0 │ │ │ │ andgt.w r2, r8, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w a8100 │ │ │ │ + bne.w a87a0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a7e7c │ │ │ │ + bne.w a851c │ │ │ │ cmp r5, #0 │ │ │ │ - beq.w a791c │ │ │ │ + beq.w a7fbc │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r8, r5, lsl #2 │ │ │ │ - cbnz r3, a7524 │ │ │ │ + cbnz r3, a7bc4 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ mov.w r8, r5, lsl #1 │ │ │ │ orrs r7, r3 │ │ │ │ it ne │ │ │ │ mlane r8, r5, r8, r8 │ │ │ │ - ldr.w r7, [pc, #1396] @ a7a9c │ │ │ │ - ldr.w r9, [pc, #1396] @ a7aa0 │ │ │ │ - ldr.w r3, [pc, #1396] @ a7aa4 │ │ │ │ + ldr.w r7, [pc, #1396] @ a813c │ │ │ │ + ldr.w r9, [pc, #1396] @ a8140 │ │ │ │ + ldr.w r3, [pc, #1396] @ a8144 │ │ │ │ add r7, pc │ │ │ │ - ldr.w r1, [pc, #1396] @ a7aa8 │ │ │ │ + ldr.w r1, [pc, #1396] @ a8148 │ │ │ │ add r9, pc │ │ │ │ add r3, pc │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ @@ -100367,85 +101025,85 @@ │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp, #0] │ │ │ │ cmp r3, r5 │ │ │ │ str r5, [sp, #244] @ 0xf4 │ │ │ │ it lt │ │ │ │ movlt r3, r5 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ - ldr.w r1, [pc, #1340] @ a7aac │ │ │ │ + ldr.w r1, [pc, #1340] @ a814c │ │ │ │ str r3, [sp, #240] @ 0xf0 │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ mla r5, r0, r5, r5 │ │ │ │ str r5, [sp, #244] @ 0xf4 │ │ │ │ cmp r5, r3 │ │ │ │ it lt │ │ │ │ movlt r5, r3 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ vmov s16, r5 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a7e82 │ │ │ │ + bne.w a8522 │ │ │ │ vcvt.f32.s32 s15, s16 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ ldr.w r3, [sl] │ │ │ │ vstr s15, [r2] │ │ │ │ cmp r3, r8 │ │ │ │ - bge.n a75ce │ │ │ │ + bge.n a7c6e │ │ │ │ adds r6, #1 │ │ │ │ - beq.w a7e72 │ │ │ │ + beq.w a8512 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mvn.w r2, #24 │ │ │ │ movs r3, #25 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n a7394 │ │ │ │ + b.n a7a34 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n a7390 │ │ │ │ + b.n a7a30 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n a7390 │ │ │ │ + b.n a7a30 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a7384 │ │ │ │ + bne.w a7a24 │ │ │ │ adds r6, #1 │ │ │ │ - beq.w a73a2 │ │ │ │ + beq.w a7a42 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a73a2 │ │ │ │ - ldr.w r0, [pc, #1220] @ a7ab0 │ │ │ │ + beq.w a7a42 │ │ │ │ + ldr.w r0, [pc, #1220] @ a8150 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ - ldr.w r0, [pc, #1216] @ a7ab4 │ │ │ │ + ldr.w r0, [pc, #1216] @ a8154 │ │ │ │ vmov.f32 s17, s0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ add r1, sp, #276 @ 0x114 │ │ │ │ add r0, sp, #288 @ 0x120 │ │ │ │ vdiv.f32 s15, s14, s0 │ │ │ │ vstr s0, [sp, #288] @ 0x120 │ │ │ │ vstr s15, [sp, #276] @ 0x114 │ │ │ │ blx 639fc │ │ │ │ vldr s0, [sp, #288] @ 0x120 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w a8154 │ │ │ │ + bmi.w a87f4 │ │ │ │ vsqrt.f64 d6, d0 │ │ │ │ vcvt.f64.f32 d0, s17 │ │ │ │ vmov.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ mov r2, r4 │ │ │ │ - ldr.w r0, [pc, #1144] @ a7ab8 │ │ │ │ + ldr.w r0, [pc, #1144] @ a8158 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ vdiv.f64 d7, d6, d0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -100453,49 +101111,49 @@ │ │ │ │ vdiv.f32 s15, s11, s14 │ │ │ │ vstr s14, [sp, #288] @ 0x120 │ │ │ │ vstr s15, [sp, #276] @ 0x114 │ │ │ │ blx 5792c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vstr s0, [sp, #256] @ 0x100 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n a7682 │ │ │ │ + ble.n a7d22 │ │ │ │ vldr s15, [sp, #288] @ 0x120 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w a792a │ │ │ │ + bmi.w a7fca │ │ │ │ vldr s15, [sp, #276] @ 0x114 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w a792a │ │ │ │ + bgt.w a7fca │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ mov r2, r4 │ │ │ │ - ldr.w r0, [pc, #1052] @ a7abc │ │ │ │ + ldr.w r0, [pc, #1052] @ a815c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ blx 5792c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vstr s0, [sp, #260] @ 0x104 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n a76d0 │ │ │ │ + ble.n a7d70 │ │ │ │ vldr s15, [sp, #288] @ 0x120 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w a795a │ │ │ │ + bmi.w a7ffa │ │ │ │ vldr s15, [sp, #276] @ 0x114 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w a795a │ │ │ │ + bgt.w a7ffa │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -100512,27 +101170,27 @@ │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r5, [sp, #24] │ │ │ │ blx 5cc20 │ │ │ │ str r6, [sp, #0] │ │ │ │ - ldr r6, [pc, #940] @ (a7ac0 ) │ │ │ │ + ldr r6, [pc, #940] @ (a8160 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r6, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ blx 5792c │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ vstr s0, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a810a │ │ │ │ + bne.w a87aa │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -100552,15 +101210,15 @@ │ │ │ │ ldr r5, [r2, #0] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ adds r5, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ subs r5, r5, r2 │ │ │ │ str r5, [sp, #272] @ 0x110 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a7df0 │ │ │ │ + beq.w a8490 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ adds r3, #1 │ │ │ │ subs r3, r3, r2 │ │ │ │ str r3, [sp, #268] @ 0x10c │ │ │ │ add.w r8, sp, #272 @ 0x110 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ add.w fp, sp, #268 @ 0x10c │ │ │ │ @@ -100612,40 +101270,40 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr r7, [sp, #132] @ 0x84 │ │ │ │ ldr.w r1, [sl] │ │ │ │ - ldr.w fp, [pc, #696] @ a7ac4 │ │ │ │ + ldr.w fp, [pc, #696] @ a8164 │ │ │ │ subs r1, r1, r5 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ mla r1, r7, r2, r2 │ │ │ │ add fp, pc │ │ │ │ mla r2, r0, r2, r2 │ │ │ │ ldr r0, [sp, #224] @ 0xe0 │ │ │ │ add.w r1, r0, r1, lsl #3 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r1, [sp, #188] @ 0xbc │ │ │ │ mov r0, fp │ │ │ │ add.w r2, r1, r2, lsl #3 │ │ │ │ - ldr r1, [pc, #664] @ (a7ac8 ) │ │ │ │ + ldr r1, [pc, #664] @ (a8168 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ blx 5c50c │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a7af8 │ │ │ │ + bne.w a8198 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a7b98 │ │ │ │ + bne.w a8238 │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a7bc0 │ │ │ │ + bne.w a8260 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ ldr r2, [sp, #148] @ 0x94 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -100665,16 +101323,16 @@ │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ mla r3, r0, r3, r3 │ │ │ │ ldr r0, [sp, #188] @ 0xbc │ │ │ │ add.w r6, r0, r1, lsl #3 │ │ │ │ ldr r1, [sp, #224] @ 0xe0 │ │ │ │ str r6, [sp, #12] │ │ │ │ add.w r7, r1, r3, lsl #3 │ │ │ │ - ldr r1, [pc, #568] @ (a7acc ) │ │ │ │ - ldr r3, [pc, #572] @ (a7ad0 ) │ │ │ │ + ldr r1, [pc, #568] @ (a816c ) │ │ │ │ + ldr r3, [pc, #572] @ (a8170 ) │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ mov r0, r1 │ │ │ │ blx 5f558 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ @@ -100712,34 +101370,34 @@ │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ movs r5, #69 @ 0x45 │ │ │ │ strb.w r5, [sp, #296] @ 0x128 │ │ │ │ blx 629a8 │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a7df4 │ │ │ │ + bne.w a8494 │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a7e4a │ │ │ │ + bne.w a84ea │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a7e22 │ │ │ │ + bne.w a84c2 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ vcvt.f32.s32 s16, s16 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ vstr s16, [r2] │ │ │ │ - b.n a73a2 │ │ │ │ - vldr s16, [pc, #308] @ a7a54 │ │ │ │ + b.n a7a42 │ │ │ │ + vldr s16, [pc, #308] @ a80f4 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ vmov r8, s16 │ │ │ │ - b.n a759a │ │ │ │ - ldr r2, [pc, #424] @ (a7ad4 ) │ │ │ │ + b.n a7c3a │ │ │ │ + ldr r2, [pc, #424] @ (a8174 ) │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r0, [pc, #424] @ (a7ad8 ) │ │ │ │ + ldr r0, [pc, #424] @ (a8178 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ @@ -100749,18 +101407,18 @@ │ │ │ │ add r3, sp, #280 @ 0x118 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #256 @ 0x100 │ │ │ │ vstr s15, [sp, #280] @ 0x118 │ │ │ │ blx 57dfc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ - b.n a769a │ │ │ │ - ldr r6, [pc, #384] @ (a7adc ) │ │ │ │ + b.n a7d3a │ │ │ │ + ldr r6, [pc, #384] @ (a817c ) │ │ │ │ add.w r9, sp, #260 @ 0x104 │ │ │ │ - ldr.w r8, [pc, #380] @ a7ae0 │ │ │ │ + ldr.w r8, [pc, #380] @ a8180 │ │ │ │ add r5, sp, #284 @ 0x11c │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r8, pc │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ @@ -100791,37 +101449,37 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ blx 5cc20 │ │ │ │ str r7, [sp, #4] │ │ │ │ - ldr r7, [pc, #296] @ (a7ae4 ) │ │ │ │ + ldr r7, [pc, #296] @ (a8184 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ add r7, pc │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ blx 5792c │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ vstr s0, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a7e0c │ │ │ │ + beq.w a84ac │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ vstr s0, [r3] │ │ │ │ - ldr r3, [pc, #248] @ (a7ae8 ) │ │ │ │ + ldr r3, [pc, #248] @ (a8188 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ add r3, sp, #256 @ 0x100 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #280 @ 0x118 │ │ │ │ blx 66adc │ │ │ │ @@ -100836,133 +101494,124 @@ │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ blx 5792c │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ str.w r9, [sp] │ │ │ │ - ldr r1, [pc, #200] @ (a7aec ) │ │ │ │ + ldr r1, [pc, #200] @ (a818c ) │ │ │ │ vstr s0, [r3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - ldr r2, [pc, #188] @ (a7af0 ) │ │ │ │ - ldr r0, [pc, #192] @ (a7af4 ) │ │ │ │ + ldr r2, [pc, #188] @ (a8190 ) │ │ │ │ + ldr r0, [pc, #192] @ (a8194 ) │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ vstr s0, [r5] │ │ │ │ str r1, [sp, #16] │ │ │ │ strd r1, r1, [sp, #4] │ │ │ │ mov r1, r2 │ │ │ │ blx 66adc │ │ │ │ movs r3, #1 │ │ │ │ vldr s0, [r5] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ - b.n a774a │ │ │ │ + b.n a7dea │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 6, r0, cr0, cr13, {2} │ │ │ │ + @ instruction: 0xe820005d │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #31 │ │ │ │ + lsls r0, r2, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r6, r1, #30 │ │ │ │ + lsls r6, r3, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r4, r5, #29 │ │ │ │ + lsls r4, r7, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r5, #246 @ 0xf6 │ │ │ │ + cmp r7, #142 @ 0x8e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r4, r1, #19 │ │ │ │ + lsls r4, r5, #25 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r6, r4, #17 │ │ │ │ + lsls r6, r0, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r0, r5, #24 │ │ │ │ + lsls r0, r1, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stcl 0, cr0, [r6, #-372]! @ 0xfffffe8c │ │ │ │ - lsls r6, r6, #26 │ │ │ │ + b.n a7eac │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r5, #54 @ 0x36 │ │ │ │ + lsls r6, r1, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r4, r1, #16 │ │ │ │ + cmp r6, #206 @ 0xce │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r6, r4, #14 │ │ │ │ + lsls r4, r5, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r0, r1, #25 │ │ │ │ + lsls r6, r0, #21 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r0, r7, #14 │ │ │ │ + vshr.u16 q8, q6, #8 │ │ │ │ + lsls r0, r3, #21 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r0, r2, #14 │ │ │ │ + lsls r0, r6, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [pc, #544] @ (a7cc0 ) │ │ │ │ + ldr r0, [pc, #976] @ (a8510 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r6, r0, #18 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - strh r0, [r6, #60] @ 0x3c │ │ │ │ + ldc2l 0, cr0, [sl, #368]! @ 0x170 │ │ │ │ + strh r0, [r6, #6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r4, r5, #18 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - lsls r6, r4, #18 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - lsls r0, r4, #18 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - lsls r6, r7, #17 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - lsrs r4, r5, #6 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - lsrs r0, r2, #5 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - add sp, #360 @ 0x168 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - lsls r6, r5, #5 │ │ │ │ + mrc2 0, 2, r0, cr4, cr12, {2} │ │ │ │ + mcr2 0, 1, r0, cr6, cr12, {2} │ │ │ │ + mrc2 0, 1, r0, cr8, cr12, {2} │ │ │ │ + mcr2 0, 0, r0, cr14, cr12, {2} │ │ │ │ + lsls r4, r3, #13 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r6, r4, #11 │ │ │ │ + lsls r0, r0, #12 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r4, r5, #7 │ │ │ │ + add r2, sp, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [pc, #128] @ (a7b54 ) │ │ │ │ + @ instruction: 0xfae2005c │ │ │ │ + ldc2l 0, cr0, [lr], #-368 @ 0xfffffe90 │ │ │ │ + @ instruction: 0xfb7c005c │ │ │ │ + cmp ip, r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r0, [r7, #28] │ │ │ │ + ldrb r0, [r7, #19] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r0, r5, #28 │ │ │ │ + lsls r0, r1, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r0, #28] │ │ │ │ + ldrb r0, [r0, #19] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r4, r6, #27 │ │ │ │ + lsls r4, r2, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, sp, #728 @ 0x2d8 │ │ │ │ + add r7, pc, #392 @ (adr r7, a8310 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [pc, #808] @ (a7e14 ) │ │ │ │ + add r6, r6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [pc, #560] @ (a7d20 ) │ │ │ │ + mvns r0, r7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r4, [r6, #20] │ │ │ │ + ldrb r4, [r6, #15] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r0, r5, #24 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ + vshr.u8 q8, q6, #8 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr.w r2, [pc, #1636] @ a8164 │ │ │ │ - ldr.w r3, [pc, #1636] @ a8168 │ │ │ │ - ldr.w r0, [pc, #1636] @ a816c │ │ │ │ + ldr.w r2, [pc, #1636] @ a8804 │ │ │ │ + ldr.w r3, [pc, #1636] @ a8808 │ │ │ │ + ldr.w r0, [pc, #1636] @ a880c │ │ │ │ add r2, pc │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ add r3, pc │ │ │ │ adds r3, #4 │ │ │ │ adds r2, #4 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ blx 60918 │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ cmp r3, #1 │ │ │ │ - ble.n a7b60 │ │ │ │ + ble.n a8200 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ subs r3, #1 │ │ │ │ strd r3, r3, [sp, #240] @ 0xf0 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #8] │ │ │ │ @@ -100998,24 +101647,24 @@ │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ ldr.w r2, [sl] │ │ │ │ subs r2, r2, r5 │ │ │ │ str r2, [sp, #240] @ 0xf0 │ │ │ │ mov r2, r8 │ │ │ │ blx 626d8 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ - cbz r3, a7bc0 │ │ │ │ + cbz r3, a8260 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ - ldr.w r2, [pc, #1484] @ a8170 │ │ │ │ + ldr.w r2, [pc, #1484] @ a8810 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr.w r3, [pc, #1484] @ a8174 │ │ │ │ + ldr.w r3, [pc, #1484] @ a8814 │ │ │ │ add r2, pc │ │ │ │ - ldr.w r0, [pc, #1480] @ a8178 │ │ │ │ + ldr.w r0, [pc, #1480] @ a8818 │ │ │ │ adds r2, #4 │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #4 │ │ │ │ add r0, pc │ │ │ │ mov r2, r4 │ │ │ │ blx 60918 │ │ │ │ @@ -101081,21 +101730,21 @@ │ │ │ │ strb.w r5, [sp, #296] @ 0x128 │ │ │ │ ldr.w r3, [sl] │ │ │ │ str r3, [sp, #240] @ 0xf0 │ │ │ │ mov r3, r4 │ │ │ │ blx 629a8 │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a7df4 │ │ │ │ + bne.w a8494 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a7eca │ │ │ │ + beq.w a856a │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a80de │ │ │ │ + beq.w a877e │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ cmp r3, #0 │ │ │ │ ite ne │ │ │ │ movne r3, #66 @ 0x42 │ │ │ │ moveq r3, #76 @ 0x4c │ │ │ │ strb.w r3, [sp, #296] @ 0x128 │ │ │ │ mov r0, r6 │ │ │ │ @@ -101114,57 +101763,57 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr.w r1, [pc, #1244] @ a817c │ │ │ │ + ldr.w r1, [pc, #1244] @ a881c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #252 @ 0xfc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #32] │ │ │ │ blx 5f7cc │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a7eb4 │ │ │ │ + bne.w a8554 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a80ec │ │ │ │ + bne.w a878c │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r2, [sp, #240] @ 0xf0 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w a80ec │ │ │ │ + ble.w a878c │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [sp, #164] @ 0xa4 │ │ │ │ ldrd r9, r8, [sp, #208] @ 0xd0 │ │ │ │ orrs r3, r1 │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ - ldr.w r3, [pc, #1180] @ a8180 │ │ │ │ + ldr.w r3, [pc, #1180] @ a8820 │ │ │ │ str.w sl, [sp, #132] @ 0x84 │ │ │ │ mov sl, r4 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r3, [pc, #1172] @ a8184 │ │ │ │ + ldr.w r3, [pc, #1172] @ a8824 │ │ │ │ mov r4, r8 │ │ │ │ ldr.w fp, [sp, #216] @ 0xd8 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ - ldr.w r3, [pc, #1160] @ a8188 │ │ │ │ + ldr.w r3, [pc, #1160] @ a8828 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ add r3, sp, #248 @ 0xf8 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ - b.n a7dc0 │ │ │ │ + b.n a8460 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #156] @ 0x9c │ │ │ │ @@ -101187,15 +101836,15 @@ │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ strd sl, r7, [sp, #20] │ │ │ │ str.w r8, [sp, #40] @ 0x28 │ │ │ │ blx 5f7cc │ │ │ │ ldr r2, [sp, #264] @ 0x108 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w a7eb2 │ │ │ │ + bne.w a8552 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ @@ -101212,196 +101861,196 @@ │ │ │ │ strd r9, r4, [sp, #32] │ │ │ │ add.w r9, r9, #4 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ adds r4, #4 │ │ │ │ str r7, [sp, #24] │ │ │ │ str.w sl, [sp, #28] │ │ │ │ str.w sl, [sp, #20] │ │ │ │ - ldr r1, [pc, #1016] @ (a818c ) │ │ │ │ + ldr r1, [pc, #1016] @ (a882c ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, sl │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ subs r2, r2, r5 │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #244] @ 0xf4 │ │ │ │ - ldr r2, [pc, #1004] @ (a8190 ) │ │ │ │ + ldr r2, [pc, #1004] @ (a8830 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ add r2, sp, #244 @ 0xf4 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ blx 5fedc │ │ │ │ ldr r1, [sp, #240] @ 0xf0 │ │ │ │ adds r2, r6, #2 │ │ │ │ adds r6, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - blt.w a7ede │ │ │ │ + blt.w a857e │ │ │ │ ldr.w r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sp, #244] @ 0xf4 │ │ │ │ - ble.n a7dd0 │ │ │ │ + ble.n a8470 │ │ │ │ lsls r2, r2, #2 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, fp │ │ │ │ blx 5ae88 │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [fp, r6, lsl #2] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ ldr.w r5, [sl] │ │ │ │ adds r7, r5, r2 │ │ │ │ add r5, r7 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n a7d0a │ │ │ │ + bne.n a83aa │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ add.w r7, r3, r7, lsl #3 │ │ │ │ add.w r8, r3, r5, lsl #3 │ │ │ │ - b.n a7d56 │ │ │ │ + b.n a83f6 │ │ │ │ mov r3, r5 │ │ │ │ - b.n a7778 │ │ │ │ + b.n a7e18 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n a7ebe │ │ │ │ + ble.n a855e │ │ │ │ cmp r3, r2 │ │ │ │ - ble.n a7eb8 │ │ │ │ + ble.n a8558 │ │ │ │ cmp.w r3, r2, lsl #1 │ │ │ │ - bgt.n a7ec2 │ │ │ │ + bgt.n a8562 │ │ │ │ subs r3, r3, r2 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n a78fc │ │ │ │ + b.n a7f9c │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ blx 5792c │ │ │ │ - b.n a7a1a │ │ │ │ + b.n a80ba │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r3, [pc, #876] @ (a8194 ) │ │ │ │ + ldr r3, [pc, #876] @ (a8834 ) │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r2, sp, #260 @ 0x104 │ │ │ │ str r2, [sp, #0] │ │ │ │ - ldr r2, [pc, #864] @ (a8198 ) │ │ │ │ + ldr r2, [pc, #864] @ (a8838 ) │ │ │ │ add r3, sp, #284 @ 0x11c │ │ │ │ - ldr r0, [pc, #864] @ (a819c ) │ │ │ │ + ldr r0, [pc, #864] @ (a883c ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ blx 57dfc │ │ │ │ - b.n a790c │ │ │ │ + b.n a7fac │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r2, [pc, #848] @ (a81a0 ) │ │ │ │ + ldr r2, [pc, #848] @ (a8840 ) │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ strd r4, r3, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ - ldr r3, [pc, #840] @ (a81a4 ) │ │ │ │ + ldr r3, [pc, #840] @ (a8844 ) │ │ │ │ mov r1, r2 │ │ │ │ - ldr r0, [pc, #840] @ (a81a8 ) │ │ │ │ + ldr r0, [pc, #840] @ (a8848 ) │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #256 @ 0x100 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #280 @ 0x118 │ │ │ │ blx 57dfc │ │ │ │ - b.n a7904 │ │ │ │ + b.n a7fa4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a73a2 │ │ │ │ + beq.w a7a42 │ │ │ │ negs r3, r3 │ │ │ │ - b.w a7394 │ │ │ │ + b.w a7a34 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ strd r7, r4, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #240] @ 0xf0 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ - ldr r1, [pc, #788] @ (a81ac ) │ │ │ │ + ldr r1, [pc, #788] @ (a884c ) │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ mla r5, r0, r5, r5 │ │ │ │ str r5, [sp, #244] @ 0xf4 │ │ │ │ cmp r5, r3 │ │ │ │ it lt │ │ │ │ movlt r5, r3 │ │ │ │ vmov s16, r5 │ │ │ │ - b.w a7596 │ │ │ │ + b.w a7c36 │ │ │ │ mov r4, sl │ │ │ │ ldr r3, [r4, #0] │ │ │ │ adds r3, #2 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n a78fc │ │ │ │ + b.n a7f9c │ │ │ │ cmp r3, r2 │ │ │ │ - bgt.n a7dfe │ │ │ │ + bgt.n a849e │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ adds r2, #1 │ │ │ │ str r2, [r3, #0] │ │ │ │ - b.n a78fc │ │ │ │ + b.n a7f9c │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a78fc │ │ │ │ + bne.w a7f9c │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r2, [sp, #240] @ 0xf0 │ │ │ │ cmp r2, #0 │ │ │ │ - bgt.w a7cd2 │ │ │ │ - b.n a78fc │ │ │ │ + bgt.w a8372 │ │ │ │ + b.n a7f9c │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r4, sl │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n a7fda │ │ │ │ + beq.n a867a │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r1, [pc, #692] @ (a81b0 ) │ │ │ │ + ldr r1, [pc, #692] @ (a8850 ) │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #12] │ │ │ │ blx 5a028 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n a7fda │ │ │ │ + ble.n a867a │ │ │ │ ldr.w sl, [sp, #160] @ 0xa0 │ │ │ │ vmov fp, s16 │ │ │ │ ldr r7, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r3 │ │ │ │ mov r8, sl │ │ │ │ mov.w r9, #1 │ │ │ │ vmov.f32 s18, #112 @ 0x3f800000 1.0 │ │ │ │ - vldr s17, [pc, #560] @ a8160 │ │ │ │ + vldr s17, [pc, #560] @ a8800 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sp, #244] @ 0xf4 │ │ │ │ - ble.n a7f84 │ │ │ │ + ble.n a8624 │ │ │ │ add.w r5, r7, r8, lsl #3 │ │ │ │ movs r6, #1 │ │ │ │ vldr s16, [r5, #8] │ │ │ │ adds r5, #8 │ │ │ │ mov r0, r5 │ │ │ │ adds r6, #1 │ │ │ │ blx 65794 │ │ │ │ @@ -101417,53 +102066,53 @@ │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmpe.f32 s16, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s17, s16 │ │ │ │ cmp r3, r6 │ │ │ │ - bge.n a7f3c │ │ │ │ + bge.n a85dc │ │ │ │ ldr r1, [sp, #240] @ 0xf0 │ │ │ │ vldr s15, [sp, #288] @ 0x120 │ │ │ │ vcmpe.f32 s15, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n a7fa0 │ │ │ │ + ble.n a8640 │ │ │ │ add.w r9, r9, #1 │ │ │ │ add r8, sl │ │ │ │ cmp r9, r1 │ │ │ │ - bgt.n a7fd6 │ │ │ │ + bgt.n a8676 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - b.n a7f2c │ │ │ │ + b.n a85cc │ │ │ │ vdiv.f32 s13, s18, s17 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r2, [sp, #244] @ 0xf4 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n a7f92 │ │ │ │ + ble.n a8632 │ │ │ │ add r2, r8 │ │ │ │ add.w r3, r7, r8, lsl #3 │ │ │ │ add.w r2, r7, r2, lsl #3 │ │ │ │ vldr s14, [r3, #12] │ │ │ │ adds r3, #8 │ │ │ │ vldr s15, [r3] │ │ │ │ vmul.f32 s14, s13, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r3, #4] │ │ │ │ vstr s15, [r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n a7fb6 │ │ │ │ - b.n a7f92 │ │ │ │ + bne.n a8656 │ │ │ │ + b.n a8632 │ │ │ │ vmov s16, fp │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a78fc │ │ │ │ + beq.w a7f9c │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r1, [pc, #456] @ (a81b4 ) │ │ │ │ + ldr r1, [pc, #456] @ (a8854 ) │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [sp, #148] @ 0x94 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -101472,28 +102121,28 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ strd r4, r5, [sp, #12] │ │ │ │ blx 5a028 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w a78fc │ │ │ │ + ble.w a7f9c │ │ │ │ ldr r2, [sp, #204] @ 0xcc │ │ │ │ vmov fp, s16 │ │ │ │ mov r1, r3 │ │ │ │ mov.w sl, #1 │ │ │ │ adds r6, r2, #1 │ │ │ │ mov r9, r2 │ │ │ │ mov r8, r2 │ │ │ │ vmov.f32 s18, #112 @ 0x3f800000 1.0 │ │ │ │ sub.w r6, r5, r6, lsl #3 │ │ │ │ - vldr s17, [pc, #304] @ a8160 │ │ │ │ + vldr s17, [pc, #304] @ a8800 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sp, #244] @ 0xf4 │ │ │ │ - ble.n a8086 │ │ │ │ + ble.n a8726 │ │ │ │ add.w r5, r6, r9, lsl #3 │ │ │ │ movs r7, #1 │ │ │ │ vldr s16, [r5, #8] │ │ │ │ adds r5, #8 │ │ │ │ mov r0, r5 │ │ │ │ adds r7, #1 │ │ │ │ blx 65794 │ │ │ │ @@ -101509,68 +102158,68 @@ │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmpe.f32 s16, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s17, s16 │ │ │ │ cmp r3, r7 │ │ │ │ - bge.n a803e │ │ │ │ + bge.n a86de │ │ │ │ ldr r1, [sp, #240] @ 0xf0 │ │ │ │ vldr s15, [sp, #288] @ 0x120 │ │ │ │ vcmpe.f32 s15, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n a80a2 │ │ │ │ + ble.n a8742 │ │ │ │ add.w sl, sl, #1 │ │ │ │ add r9, r8 │ │ │ │ cmp sl, r1 │ │ │ │ - bgt.n a80d8 │ │ │ │ + bgt.n a8778 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - b.n a802e │ │ │ │ + b.n a86ce │ │ │ │ vdiv.f32 s13, s18, s17 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r2, [sp, #244] @ 0xf4 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n a8094 │ │ │ │ + ble.n a8734 │ │ │ │ add r2, r9 │ │ │ │ add.w r3, r6, r9, lsl #3 │ │ │ │ add.w r2, r6, r2, lsl #3 │ │ │ │ vldr s14, [r3, #12] │ │ │ │ adds r3, #8 │ │ │ │ vldr s15, [r3] │ │ │ │ vmul.f32 s14, s13, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r3, #4] │ │ │ │ vstr s15, [r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n a80b8 │ │ │ │ - b.n a8094 │ │ │ │ + bne.n a8758 │ │ │ │ + b.n a8734 │ │ │ │ vmov s16, fp │ │ │ │ - b.n a78fc │ │ │ │ + b.n a7f9c │ │ │ │ movs r3, #82 @ 0x52 │ │ │ │ - b.n a7c72 │ │ │ │ + b.n a8312 │ │ │ │ mvn.w r2, #8 │ │ │ │ movs r3, #9 │ │ │ │ - b.w a7390 │ │ │ │ + b.w a7a30 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a7fe2 │ │ │ │ - b.n a7ee6 │ │ │ │ + beq.w a8682 │ │ │ │ + b.n a8586 │ │ │ │ mvn.w r2, #12 │ │ │ │ movs r3, #13 │ │ │ │ - b.w a7390 │ │ │ │ + b.w a7a30 │ │ │ │ mvn.w r2, #14 │ │ │ │ movs r3, #15 │ │ │ │ - b.w a7390 │ │ │ │ + b.w a7a30 │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ - ldr r2, [pc, #168] @ (a81b8 ) │ │ │ │ + ldr r2, [pc, #168] @ (a8858 ) │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r0, [pc, #168] @ (a81bc ) │ │ │ │ + ldr r0, [pc, #168] @ (a885c ) │ │ │ │ add r2, pc │ │ │ │ - ldr r3, [pc, #168] @ (a81c0 ) │ │ │ │ + ldr r3, [pc, #168] @ (a8860 ) │ │ │ │ mov r1, r2 │ │ │ │ str r5, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ vstr s0, [r5] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ @@ -101585,331 +102234,69 @@ │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ blx 5792c │ │ │ │ - b.w a774a │ │ │ │ + b.w a7dea │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d6, d0 │ │ │ │ - b.w a7630 │ │ │ │ + b.w a7cd0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #696] @ (a8420 ) │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - strh r2, [r3, #14] │ │ │ │ + orrs r2, r3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r0, r5, #19 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r1, [pc, #56] @ (a81ac ) │ │ │ │ + ldrb r2, [r3, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r6, [r6, #8] │ │ │ │ + mcr2 0, 3, r0, cr12, cr12, {2} │ │ │ │ + negs r2, r7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r4, r0, #17 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - lsls r6, r1, #12 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - stc2 0, cr0, [lr, #368] @ 0x170 │ │ │ │ - lsls r4, r7, #10 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - blx r7 │ │ │ │ + ldrb r6, [r6, #9] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stc2l 0, cr0, [r2], #368 @ 0x170 │ │ │ │ - bx r2 │ │ │ │ + stc2l 0, cr0, [r8, #368] @ 0x170 │ │ │ │ + stc2 0, cr0, [lr], #368 @ 0x170 │ │ │ │ + @ instruction: 0xf71e005c │ │ │ │ + mrrc2 0, 5, r0, ip, cr12 │ │ │ │ + asrs r4, r4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - mov lr, r1 │ │ │ │ + @ instruction: 0xf672005c │ │ │ │ + lsls r2, r0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r6, [r5, #26] │ │ │ │ + subs r7, #250 @ 0xfa │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r6, r3, #8 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrb r2, [r2, #26] │ │ │ │ + strb r6, [r5, #31] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - mov r2, fp │ │ │ │ + @ instruction: 0xfbbe005c │ │ │ │ + strb r2, [r2, #31] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r4, r7, #7 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xfbfe005c │ │ │ │ - @ instruction: 0xfa86005c │ │ │ │ - @ instruction: 0xfb24005c │ │ │ │ - ldrb r4, [r2, #15] │ │ │ │ + subs r7, #198 @ 0xc6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - vqadd.u8 q8, q2, q6 │ │ │ │ - bics r6, r2 │ │ │ │ + @ instruction: 0xfb9c005c │ │ │ │ + sbcs.w r0, lr, #14417920 @ 0xdc0000 │ │ │ │ + @ instruction: 0xf3fa005c │ │ │ │ + @ instruction: 0xf4bc005c │ │ │ │ + strb r4, [r2, #20] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - │ │ │ │ -000a81c4 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ - mov r8, r0 │ │ │ │ - ldr r0, [pc, #592] @ (a8428 ) │ │ │ │ - mov r4, r2 │ │ │ │ - ldr r2, [pc, #592] @ (a842c ) │ │ │ │ - add r0, pc │ │ │ │ - sub sp, #84 @ 0x54 │ │ │ │ - ldr.w r9, [pc, #588] @ a8430 │ │ │ │ - ldr r2, [r0, r2] │ │ │ │ - add r9, pc │ │ │ │ - ldr r6, [sp, #124] @ 0x7c │ │ │ │ - add.w sl, r9, #4 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - mov.w r2, #0 │ │ │ │ - ldr.w fp, [sp, #148] @ 0x94 │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ - mov r0, r9 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - str r1, [sp, #40] @ 0x28 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #556] @ (a8434 ) │ │ │ │ - ldr r6, [sp, #128] @ 0x80 │ │ │ │ - ldr r1, [pc, #556] @ (a8438 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r7, [sp, #136] @ 0x88 │ │ │ │ - mov r5, r2 │ │ │ │ - str r6, [sp, #56] @ 0x38 │ │ │ │ - add r1, pc │ │ │ │ - ldr r6, [sp, #132] @ 0x84 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - movs r3, #0 │ │ │ │ - str r6, [sp, #52] @ 0x34 │ │ │ │ - str.w r3, [fp] │ │ │ │ - mov r3, r8 │ │ │ │ - str r7, [sp, #68] @ 0x44 │ │ │ │ - strd sl, sl, [sp, #4] │ │ │ │ - ldrd r6, r7, [sp, #140] @ 0x8c │ │ │ │ - str r7, [sp, #44] @ 0x2c │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r1, [pc, #516] @ (a843c ) │ │ │ │ - mov r7, r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - add r1, pc │ │ │ │ - mov r0, r9 │ │ │ │ - strd sl, sl, [sp, #4] │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - strd r4, r1, [sp] │ │ │ │ - mov r3, r0 │ │ │ │ - ldr r1, [pc, #492] @ (a8440 ) │ │ │ │ - mov r2, r5 │ │ │ │ - mov r0, r9 │ │ │ │ - str.w sl, [sp, #8] │ │ │ │ - mov r9, r3 │ │ │ │ - add r1, pc │ │ │ │ - mov r3, r8 │ │ │ │ - mov r5, r7 │ │ │ │ - blx 5fe70 │ │ │ │ - cmp r7, r9 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - it lt │ │ │ │ - movlt r5, r9 │ │ │ │ - cmp r5, r0 │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - it lt │ │ │ │ - movlt r5, r0 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - mov.w r9, #0 │ │ │ │ - mov r3, r0 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - cmp r0, r1 │ │ │ │ - str.w r9, [r6, #4] │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - cmp r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, r2 │ │ │ │ - cmp r2, #0 │ │ │ │ - mul.w r3, r5, r3 │ │ │ │ - vmov s15, r3 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r6] │ │ │ │ - blt.n a832c │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n a8320 │ │ │ │ - cmp r0, #0 │ │ │ │ - blt.n a833c │ │ │ │ - ldr r5, [sp, #48] @ 0x30 │ │ │ │ - cmp r2, #1 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - ldr r5, [r5, #0] │ │ │ │ - cmp r5, r2 │ │ │ │ - blt.n a8334 │ │ │ │ - ldr r5, [sp, #52] @ 0x34 │ │ │ │ - cmp r1, #1 │ │ │ │ - mov ip, r1 │ │ │ │ - it lt │ │ │ │ - movlt.w ip, #1 │ │ │ │ - ldr r5, [r5, #0] │ │ │ │ - cmp r5, ip │ │ │ │ - blt.n a8344 │ │ │ │ - cmp r2, r1 │ │ │ │ - it lt │ │ │ │ - movlt r2, r1 │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ - cmp r0, r2 │ │ │ │ - it lt │ │ │ │ - movlt r0, r2 │ │ │ │ - cmp r3, r0 │ │ │ │ - bge.n a834c │ │ │ │ - adds r3, #1 │ │ │ │ - beq.w a8416 │ │ │ │ - movs r3, #11 │ │ │ │ - mvn.w r2, #10 │ │ │ │ - str.w r2, [fp] │ │ │ │ - ldr r0, [pc, #332] @ (a8444 ) │ │ │ │ - add r1, sp, #72 @ 0x48 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #324] @ (a8448 ) │ │ │ │ - ldr r3, [pc, #292] @ (a842c ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w a8424 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #84 @ 0x54 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str.w r2, [fp] │ │ │ │ - b.n a82f6 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n a8326 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n a8326 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n a8326 │ │ │ │ - mvn.w r2, #7 │ │ │ │ - movs r3, #8 │ │ │ │ - b.n a8326 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n a8420 │ │ │ │ - ldr.w sl, [sp, #60] @ 0x3c │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r5, [sp, #64] @ 0x40 │ │ │ │ - mov r0, r8 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - mov r2, sl │ │ │ │ - str r5, [sp, #0] │ │ │ │ - strd r7, fp, [sp, #8] │ │ │ │ - str r6, [sp, #4] │ │ │ │ - blx 638e8 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - str r5, [sp, #12] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - vldr s15, [r6] │ │ │ │ - str r3, [sp, #20] │ │ │ │ - add r3, sp, #72 @ 0x48 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - strd r7, fp, [sp, #28] │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - str r6, [sp, #24] │ │ │ │ - ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - str r3, [sp, #0] │ │ │ │ - subs r3, r2, r0 │ │ │ │ - cmp r2, r0 │ │ │ │ - add.w r3, r3, #1 │ │ │ │ - it ge │ │ │ │ - movge r2, r0 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r1, [pc, #164] @ (a844c ) │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - ldr r0, [pc, #160] @ (a8450 ) │ │ │ │ - subs r3, #1 │ │ │ │ - add r1, pc │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ - add r0, pc │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - mov r2, r8 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, r4 │ │ │ │ - vmov r5, s15 │ │ │ │ - blx 595fc │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ - mov r1, r4 │ │ │ │ - str r0, [sp, #0] │ │ │ │ - mov r0, r8 │ │ │ │ - strd r7, fp, [sp, #8] │ │ │ │ - ldrd r3, r2, [sp, #52] @ 0x34 │ │ │ │ - str r5, [sp, #72] @ 0x48 │ │ │ │ - vldr s15, [r6] │ │ │ │ - str r6, [sp, #4] │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r4, s15 │ │ │ │ - cmp r4, r5 │ │ │ │ - it lt │ │ │ │ - movlt r4, r5 │ │ │ │ - blx 63a44 │ │ │ │ - vldr s15, [r6] │ │ │ │ - str.w r9, [r6, #4] │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - cmp r3, r4 │ │ │ │ - it lt │ │ │ │ - movlt r3, r4 │ │ │ │ - vmov s15, r3 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r6] │ │ │ │ - b.n a8302 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w a8302 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n a82f6 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - svc 52 @ 0x34 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - cmn r6, r3 │ │ │ │ + str??.w r0, [r4, #92] @ 0x5c │ │ │ │ + subs r5, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf7b2005c │ │ │ │ - mrc2 0, 6, r0, cr6, cr12, {2} │ │ │ │ - @ instruction: 0xf7ac005c │ │ │ │ - mrc2 0, 4, r0, cr2, cr12, {2} │ │ │ │ - mrc2 0, 6, r0, cr0, cr12, {2} │ │ │ │ - udf #10 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - stc2l 0, cr0, [r4, #-368]! @ 0xfffffe90 │ │ │ │ - stc2 0, cr0, [ip], {92} @ 0x5c │ │ │ │ │ │ │ │ -000a8454 : │ │ │ │ +000a8864 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ mov r5, r0 │ │ │ │ - ldr.w r0, [pc, #1348] @ a89b4 │ │ │ │ + ldr.w r0, [pc, #1348] @ a8dc4 │ │ │ │ mov r4, r1 │ │ │ │ - ldr.w r1, [pc, #1348] @ a89b8 │ │ │ │ + ldr.w r1, [pc, #1348] @ a8dc8 │ │ │ │ mov fp, r2 │ │ │ │ ldr r7, [sp, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r6, [sp, #208] @ 0xd0 │ │ │ │ @@ -101940,104 +102327,104 @@ │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ ldr.w r2, [sl] │ │ │ │ cmp r1, #0 │ │ │ │ ldr.w r9, [sp, #200] @ 0xc8 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - blt.n a8524 │ │ │ │ + blt.n a8934 │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n a851c │ │ │ │ + blt.n a892c │ │ │ │ ldr.w r2, [fp] │ │ │ │ lsrs r0, r2, #31 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ orrlt.w r0, r0, #1 │ │ │ │ - cbz r0, a852c │ │ │ │ + cbz r0, a893c │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r6, #0] │ │ │ │ - ldr.w r0, [pc, #1232] @ a89bc │ │ │ │ + ldr.w r0, [pc, #1232] @ a8dcc │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1224] @ a89c0 │ │ │ │ - ldr.w r3, [pc, #1212] @ a89b8 │ │ │ │ + ldr.w r2, [pc, #1224] @ a8dd0 │ │ │ │ + ldr.w r3, [pc, #1212] @ a8dc8 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w a89aa │ │ │ │ + bne.w a8dba │ │ │ │ movs r0, #0 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n a84e6 │ │ │ │ + b.n a88f6 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n a84e6 │ │ │ │ + b.n a88f6 │ │ │ │ subs r0, r3, r1 │ │ │ │ cmp r2, r0 │ │ │ │ - blt.n a84e0 │ │ │ │ + blt.n a88f0 │ │ │ │ cmp r1, #1 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ cmp r0, r1 │ │ │ │ - blt.n a8556 │ │ │ │ + blt.n a8966 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ mov r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ cmp r0, r1 │ │ │ │ - bge.n a855e │ │ │ │ + bge.n a896e │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n a84e6 │ │ │ │ + b.n a88f6 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n a84e6 │ │ │ │ + b.n a88f6 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a8720 │ │ │ │ + bne.w a8b30 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ mov.w ip, #1 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ mov.w lr, #0 │ │ │ │ cmp ip, r1 │ │ │ │ str.w lr, [r9, #4] │ │ │ │ vstr s15, [r9] │ │ │ │ - ble.n a859a │ │ │ │ + ble.n a89aa │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ adds r3, #1 │ │ │ │ ittt ne │ │ │ │ mvnne.w r2, #11 │ │ │ │ movne r3, #12 │ │ │ │ strne r2, [r6, #0] │ │ │ │ - bne.n a84e8 │ │ │ │ + bne.n a88f8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n a84f6 │ │ │ │ + beq.n a8906 │ │ │ │ negs r3, r3 │ │ │ │ - b.n a84e8 │ │ │ │ + b.n a88f8 │ │ │ │ ldr.w ip, [r6] │ │ │ │ cmp.w ip, #0 │ │ │ │ - bne.w a89ae │ │ │ │ + bne.w a8dbe │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ adds r7, #1 │ │ │ │ - beq.n a84f6 │ │ │ │ + beq.n a8906 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n a84f6 │ │ │ │ + beq.n a8906 │ │ │ │ subs r1, r1, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ subs r1, r1, r0 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r0, r2 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ @@ -102068,30 +102455,30 @@ │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd r7, r2, [sp, #4] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr.w r1, [sl] │ │ │ │ - ldr r7, [pc, #948] @ (a89c4 ) │ │ │ │ + ldr r7, [pc, #948] @ (a8dd4 ) │ │ │ │ subs r1, r1, r2 │ │ │ │ - ldr r0, [pc, #948] @ (a89c8 ) │ │ │ │ + ldr r0, [pc, #948] @ (a8dd8 ) │ │ │ │ subs r1, r1, r3 │ │ │ │ add r3, r2 │ │ │ │ adds r3, #1 │ │ │ │ adds r2, #1 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ add.w r2, r8, r2, lsl #3 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #104 @ 0x68 │ │ │ │ - ldr r1, [pc, #920] @ (a89cc ) │ │ │ │ + ldr r1, [pc, #920] @ (a8ddc ) │ │ │ │ vldr s17, [r3] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ cmp r3, #1 │ │ │ │ str r2, [sp, #28] │ │ │ │ it lt │ │ │ │ @@ -102108,28 +102495,28 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r2, r3 │ │ │ │ add.w r2, r8, r2, lsl #3 │ │ │ │ vstr s17, [sp, #100] @ 0x64 │ │ │ │ vldr s16, [r2, #8] │ │ │ │ vcvt.s32.f32 s16, s16 │ │ │ │ vstr s16, [sp, #104] @ 0x68 │ │ │ │ - bgt.w a87ce │ │ │ │ + bgt.w a8bde │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ - bgt.w a88f2 │ │ │ │ + bgt.w a8d02 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ cmp r1, r2 │ │ │ │ sub.w r7, r0, #8 │ │ │ │ - bge.w a887c │ │ │ │ + bge.w a8c8c │ │ │ │ adds r5, r1, r3 │ │ │ │ subs r5, r5, r2 │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ cmp r5, #0 │ │ │ │ - bgt.w a8950 │ │ │ │ + bgt.w a8d60 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -102139,21 +102526,21 @@ │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr.w r1, [sl] │ │ │ │ str r4, [sp, #20] │ │ │ │ subs r1, r1, r3 │ │ │ │ add r3, r0 │ │ │ │ adds r3, #1 │ │ │ │ subs r1, r1, r0 │ │ │ │ - ldr r0, [pc, #784] @ (a89d0 ) │ │ │ │ + ldr r0, [pc, #784] @ (a8de0 ) │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - ldr r3, [pc, #776] @ (a89d4 ) │ │ │ │ - ldr r1, [pc, #776] @ (a89d8 ) │ │ │ │ + ldr r3, [pc, #776] @ (a8de4 ) │ │ │ │ + ldr r1, [pc, #776] @ (a8de8 ) │ │ │ │ add r3, pc │ │ │ │ str.w r9, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp] │ │ │ │ blx 595fc │ │ │ │ vmov r3, s16 │ │ │ │ vmov r2, s17 │ │ │ │ @@ -102172,48 +102559,48 @@ │ │ │ │ cmp r1, r3 │ │ │ │ ite ge │ │ │ │ addge r2, r2, r1 │ │ │ │ addlt r2, r2, r3 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r9] │ │ │ │ - b.n a84f6 │ │ │ │ - ldr.w r8, [pc, #696] @ a89dc │ │ │ │ + b.n a8906 │ │ │ │ + ldr.w r8, [pc, #696] @ a8dec │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #696] @ (a89e0 ) │ │ │ │ - ldr r1, [pc, #696] @ (a89e4 ) │ │ │ │ + ldr r2, [pc, #696] @ (a8df0 ) │ │ │ │ + ldr r1, [pc, #696] @ (a8df4 ) │ │ │ │ add r8, pc │ │ │ │ mov r7, r8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r8, r8, #4 │ │ │ │ strd r8, r8, [sp, #4] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ blx 5fe70 │ │ │ │ - ldr r1, [pc, #672] @ (a89e8 ) │ │ │ │ + ldr r1, [pc, #672] @ (a8df8 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ strd r8, r8, [sp, #4] │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ - ldr r1, [pc, #656] @ (a89ec ) │ │ │ │ + ldr r1, [pc, #656] @ (a8dfc ) │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ strd fp, r8, [sp, #4] │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ - ldr r1, [pc, #636] @ (a89f0 ) │ │ │ │ + ldr r1, [pc, #636] @ (a8e00 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #8] │ │ │ │ mov r8, r3 │ │ │ │ strd r4, fp, [sp] │ │ │ │ @@ -102240,45 +102627,45 @@ │ │ │ │ it lt │ │ │ │ movlt r7, r3 │ │ │ │ add.w lr, r2, r0 │ │ │ │ add ip, r2 │ │ │ │ mla lr, r7, r8, lr │ │ │ │ vmov s15, lr │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n a8570 │ │ │ │ + b.n a8980 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #12] │ │ │ │ strd fp, r6, [sp, #16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ - ldr r0, [pc, #532] @ (a89f4 ) │ │ │ │ + ldr r0, [pc, #532] @ (a8e04 ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ subs r3, r2, r3 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mla r3, r3, r2, r2 │ │ │ │ subs r3, r3, r2 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #512] @ (a89f8 ) │ │ │ │ - ldr r2, [pc, #516] @ (a89fc ) │ │ │ │ + ldr r3, [pc, #512] @ (a8e08 ) │ │ │ │ + ldr r2, [pc, #516] @ (a8e0c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc │ │ │ │ mov r3, fp │ │ │ │ blx 62a8c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ itt gt │ │ │ │ movgt r3, #1 │ │ │ │ strgt r3, [r6, #0] │ │ │ │ - bgt.w a84f6 │ │ │ │ + bgt.w a8906 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ subs r3, r3, r2 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ @@ -102312,38 +102699,38 @@ │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #49024 @ 0xbf80 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ add r3, sp, #116 @ 0x74 │ │ │ │ blx 5749c │ │ │ │ ldr.w r3, [fp] │ │ │ │ - b.n a8678 │ │ │ │ + b.n a8a88 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w a869a │ │ │ │ + ble.w a8aaa │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - ldr r5, [pc, #364] @ (a8a00 ) │ │ │ │ + ldr r5, [pc, #364] @ (a8e10 ) │ │ │ │ subs r3, r2, r3 │ │ │ │ - ldr r0, [pc, #364] @ (a8a04 ) │ │ │ │ + ldr r0, [pc, #364] @ (a8e14 ) │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mla r2, r3, r1, r1 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adds r3, #1 │ │ │ │ add r3, r2 │ │ │ │ - ldr r2, [pc, #348] @ (a8a08 ) │ │ │ │ + ldr r2, [pc, #348] @ (a8e18 ) │ │ │ │ add.w r3, r1, r3, lsl #3 │ │ │ │ - ldr r1, [pc, #348] @ (a8a0c ) │ │ │ │ + ldr r1, [pc, #348] @ (a8e1c ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ blx 62180 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ @@ -102361,27 +102748,27 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ movs r1, #0 │ │ │ │ movt r1, #49024 @ 0xbf80 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ add r1, sp, #116 @ 0x74 │ │ │ │ blx 599e4 │ │ │ │ ldr.w r3, [fp] │ │ │ │ - b.n a869a │ │ │ │ + b.n a8aaa │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ subs r2, r2, r3 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #4] │ │ │ │ strd r2, r2, [sp, #100] @ 0x64 │ │ │ │ - ldr r7, [pc, #268] @ (a8a10 ) │ │ │ │ - ldr r2, [pc, #268] @ (a8a14 ) │ │ │ │ - ldr r1, [pc, #272] @ (a8a18 ) │ │ │ │ + ldr r7, [pc, #268] @ (a8e20 ) │ │ │ │ + ldr r2, [pc, #268] @ (a8e24 ) │ │ │ │ + ldr r1, [pc, #272] @ (a8e28 ) │ │ │ │ add r7, pc │ │ │ │ - ldr r0, [pc, #272] @ (a8a1c ) │ │ │ │ + ldr r0, [pc, #272] @ (a8e2c ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #20] │ │ │ │ @@ -102389,28 +102776,28 @@ │ │ │ │ str r7, [sp, #0] │ │ │ │ blx 62a8c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ itt gt │ │ │ │ movgt r3, #2 │ │ │ │ strgt r3, [r6, #0] │ │ │ │ - bgt.w a84f6 │ │ │ │ + bgt.w a8906 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [fp] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ subs r3, r3, r1 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ blx 5d9c8 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr.w r3, [fp] │ │ │ │ - b.n a8680 │ │ │ │ + b.n a8a90 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ subs r3, r2, r3 │ │ │ │ subs r2, r2, r1 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ add.w r5, r0, r5, lsl #3 │ │ │ │ adds r0, r3, #1 │ │ │ │ @@ -102421,16 +102808,16 @@ │ │ │ │ mla r3, r1, r3, r3 │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ add r3, r0 │ │ │ │ add.w r0, r7, r0, lsl #3 │ │ │ │ str r0, [sp, #20] │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr r3, [pc, #160] @ (a8a20 ) │ │ │ │ - ldr r0, [pc, #164] @ (a8a24 ) │ │ │ │ + ldr r3, [pc, #160] @ (a8e30 ) │ │ │ │ + ldr r0, [pc, #164] @ (a8e34 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -102439,724 +102826,746 @@ │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #49024 @ 0xbf80 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ add r3, sp, #116 @ 0x74 │ │ │ │ blx 5749c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr.w r3, [fp] │ │ │ │ - b.n a8880 │ │ │ │ + b.n a8c90 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ rsb r3, ip, #0 │ │ │ │ - b.n a84e8 │ │ │ │ - bgt.n a88e4 │ │ │ │ + b.n a88f8 │ │ │ │ + bhi.n a8cd4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r4], #368 @ 0x170 │ │ │ │ - bgt.n a89e8 │ │ │ │ + vst4.16 {d0-d3}, [ip :64], ip │ │ │ │ + bhi.n a8dd8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #174 @ 0xae │ │ │ │ + subs r2, #162 @ 0xa2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xfa0e005c │ │ │ │ - @ instruction: 0xfadc005c │ │ │ │ - ldr??.w r0, [r0, ip, lsl #1] │ │ │ │ - subs r5, #254 @ 0xfe │ │ │ │ + @ instruction: 0xf62e005c │ │ │ │ + @ instruction: 0xf704005c │ │ │ │ + @ instruction: 0xf590005c │ │ │ │ + subs r1, #242 @ 0xf2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xfa40005c │ │ │ │ - subs r5, #162 @ 0xa2 │ │ │ │ + @ instruction: 0xf668005c │ │ │ │ + subs r1, #150 @ 0x96 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + mrc 0, 4, r0, cr2, cr12, {2} │ │ │ │ + mrc 0, 7, r0, cr0, cr12, {2} │ │ │ │ + rsb r0, r6, #14417920 @ 0xdc0000 │ │ │ │ + mcr 0, 6, r0, cr12, cr12, {2} │ │ │ │ + sub.w r0, r0, #14417920 @ 0xdc0000 │ │ │ │ + ubfx r0, r8, #1, #29 │ │ │ │ + usat r0, #28, r0, asr #1 │ │ │ │ + usat r0, #28, lr, lsl #1 │ │ │ │ + subs r0, #40 @ 0x28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf28e005c │ │ │ │ - @ instruction: 0xf2b8005c │ │ │ │ - ldrsb.w r0, [lr, #92] @ 0x5c │ │ │ │ - @ instruction: 0xf2bc005c │ │ │ │ - ldr??.w r0, [r8, ip, lsl #1] │ │ │ │ - @ instruction: 0xf7a8005c │ │ │ │ - @ instruction: 0xf780005c │ │ │ │ - @ instruction: 0xf76e005c │ │ │ │ - subs r4, #52 @ 0x34 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf6ec005c │ │ │ │ - str??.w r0, [r8, #92] @ 0x5c │ │ │ │ - movt r0, #18524 @ 0x485c │ │ │ │ - subs r3, #196 @ 0xc4 │ │ │ │ + ssat r0, #29, ip, lsl #1 │ │ │ │ + add.w r0, r8, #14417920 @ 0xdc0000 │ │ │ │ + @ instruction: 0xf2e4005c │ │ │ │ + adds r7, #184 @ 0xb8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf660005c │ │ │ │ - @ instruction: 0xf668005c │ │ │ │ - @ instruction: 0xf674005c │ │ │ │ - subs r3, #76 @ 0x4c │ │ │ │ + @ instruction: 0xf280005c │ │ │ │ + @ instruction: 0xf288005c │ │ │ │ + @ instruction: 0xf294005c │ │ │ │ + adds r7, #64 @ 0x40 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf5f2005c │ │ │ │ + @ instruction: 0xf212005c │ │ │ │ │ │ │ │ -000a8a28 : │ │ │ │ +000a8e38 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ + vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ - sub sp, #156 @ 0x9c │ │ │ │ - ldr.w r5, [pc, #1224] @ a8f08 │ │ │ │ - mov r6, r1 │ │ │ │ - add r5, pc │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r2, [pc, #1216] @ a8f0c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr.w r3, [pc, #1216] @ a8f10 │ │ │ │ + str.w r0, [ip, #3848] @ 0xf08 │ │ │ │ + sub sp, #196 @ 0xc4 │ │ │ │ + mov r4, r3 │ │ │ │ + ldr r3, [pc, #1016] @ (a924c ) │ │ │ │ + mov fp, r1 │ │ │ │ + ldr r1, [pc, #1016] @ (a9250 ) │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [pc, #1016] @ (a9254 ) │ │ │ │ + add r1, pc │ │ │ │ + str r0, [sp, #124] @ 0x7c │ │ │ │ add r2, pc │ │ │ │ - str r0, [sp, #32] │ │ │ │ - ldr.w sl, [sp, #224] @ 0xe0 │ │ │ │ - ldr r4, [sp, #220] @ 0xdc │ │ │ │ + ldrd r6, sl, [sp, #248] @ 0xf8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr r2, [sp, #216] @ 0xd8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ + str r3, [sp, #188] @ 0xbc │ │ │ │ mov.w r3, #0 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - ldr r7, [sp, #232] @ 0xe8 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr r1, [sp, #200] @ 0xc8 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r4, [sp, #228] @ 0xe4 │ │ │ │ - ldr r3, [r2, #0] │ │ │ │ - str r1, [sp, #56] @ 0x38 │ │ │ │ - str r4, [sp, #40] @ 0x28 │ │ │ │ - ldr r1, [sp, #204] @ 0xcc │ │ │ │ - ldr r4, [sp, #236] @ 0xec │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - mov r9, r4 │ │ │ │ - str r1, [sp, #44] @ 0x2c │ │ │ │ - mov r1, r5 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - ldr.w fp, [sp, #212] @ 0xd4 │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n a8b42 │ │ │ │ - movs r4, #1 │ │ │ │ - movs r3, #0 │ │ │ │ + ldr r3, [sp, #256] @ 0x100 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [sp, #260] @ 0x104 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ - ldr.w r1, [pc, #1128] @ a8f14 │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ + ldr r3, [sp, #264] @ 0x108 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + ldr r3, [sp, #268] @ 0x10c │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + ldr r3, [sp, #272] @ 0x110 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r3, [sp, #276] @ 0x114 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #280] @ 0x118 │ │ │ │ + str r3, [sp, #140] @ 0x8c │ │ │ │ + ldr r3, [sp, #284] @ 0x11c │ │ │ │ + str r3, [sp, #160] @ 0xa0 │ │ │ │ + ldr r3, [sp, #288] @ 0x120 │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + ldr r3, [sp, #292] @ 0x124 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + ldr r3, [sp, #296] @ 0x128 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + ldr r3, [sp, #300] @ 0x12c │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + ldr r3, [sp, #304] @ 0x130 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ + ldr r3, [sp, #308] @ 0x134 │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ + ldr r3, [sp, #312] @ 0x138 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + ldrd r5, r3, [sp, #316] @ 0x13c │ │ │ │ + str r3, [sp, #156] @ 0x9c │ │ │ │ + ldr r7, [sp, #324] @ 0x144 │ │ │ │ blx 57998 │ │ │ │ - mov r5, r0 │ │ │ │ - cbnz r0, a8aec │ │ │ │ - ldr.w r1, [pc, #1116] @ a8f18 │ │ │ │ - mov r0, r6 │ │ │ │ + ldr r1, [pc, #928] @ (a9258 ) │ │ │ │ + mov r8, r0 │ │ │ │ + mov r0, fp │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n a8b5a │ │ │ │ - ldr.w r1, [pc, #1104] @ a8f1c │ │ │ │ - mov r0, r6 │ │ │ │ + ldr r1, [pc, #920] @ (a925c ) │ │ │ │ + mov r9, r0 │ │ │ │ + ldr r0, [sp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n a8bac │ │ │ │ - movs r3, #0 │ │ │ │ - str.w r3, [r9] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne.w a8c06 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n a8b72 │ │ │ │ - movs r5, #1 │ │ │ │ movs r3, #0 │ │ │ │ - str.w r3, [r9] │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n a8b6c │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ + mov r2, r0 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + cmp.w r8, #0 │ │ │ │ + beq.w a917c │ │ │ │ + cmp.w r9, #0 │ │ │ │ + beq.w a9198 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n a8bd0 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r3, r1 │ │ │ │ - blt.n a8ba4 │ │ │ │ - subs r2, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - blt.n a8ba4 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ + beq.w a91e8 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.w a91b4 │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.w a920c │ │ │ │ + ldr.w ip, [sl] │ │ │ │ + cmp.w ip, #0 │ │ │ │ + blt.w a9204 │ │ │ │ + ldr r0, [sp, #100] @ 0x64 │ │ │ │ cmp r3, #1 │ │ │ │ - ldr r1, [r2, #0] │ │ │ │ - mov r2, r3 │ │ │ │ + mov lr, r3 │ │ │ │ it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - blt.n a8c0e │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r2, r1 │ │ │ │ - bgt.n a8c2c │ │ │ │ - ldr r1, [sp, #108] @ 0x6c │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.n a8c16 │ │ │ │ - cmp r3, r2 │ │ │ │ - ble.n a8c16 │ │ │ │ - mvn.w r2, #10 │ │ │ │ - movs r3, #11 │ │ │ │ - b.n a8b72 │ │ │ │ - ldr.w r8, [pc, #988] @ a8f20 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ + movlt.w lr, #1 │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + cmp r0, lr │ │ │ │ + blt.w a9214 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + cmp.w ip, #1 │ │ │ │ + mov lr, ip │ │ │ │ + it lt │ │ │ │ + movlt.w lr, #1 │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + cmp r0, lr │ │ │ │ + blt.w a921c │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.w a922a │ │ │ │ + cmp.w r8, #0 │ │ │ │ + it ne │ │ │ │ + cmpne r3, r0 │ │ │ │ + bgt.w a922a │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w a9232 │ │ │ │ + cmp.w r9, #0 │ │ │ │ + it ne │ │ │ │ + cmpne ip, r3 │ │ │ │ + bgt.w a9232 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w a923a │ │ │ │ + cmp r2, #0 │ │ │ │ + it ne │ │ │ │ + cmpne r1, r3 │ │ │ │ + bgt.w a923a │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w a9246 │ │ │ │ + ldr.w r8, [pc, #740] @ a9260 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + mov r1, r4 │ │ │ │ add r8, pc │ │ │ │ - mov r1, r8 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r0, r8 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + add.w r9, sp, #180 @ 0xb4 │ │ │ │ + blx 5792c │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + mov r2, r6 │ │ │ │ + mov r1, sl │ │ │ │ + mov r0, r8 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + str r5, [sp, #4] │ │ │ │ + vmov.f32 s16, s0 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + add.w r8, sp, #176 @ 0xb0 │ │ │ │ + blx 5792c │ │ │ │ + ldr r0, [pc, #692] @ (a9264 ) │ │ │ │ + vmov.f32 s18, s0 │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + ldr r0, [pc, #684] @ (a9268 ) │ │ │ │ + vmov.f32 s17, s0 │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vcmpe.f32 s16, s0 │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + vmov.f32 s15, s0 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + cmp r3, r2 │ │ │ │ + ite ge │ │ │ │ + vmovge s14, r3 │ │ │ │ + vmovlt s14, r2 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmp.f32 s18, s0 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + vcvt.f32.s32 s14, s14 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + ldr r0, [sp, #116] @ 0x74 │ │ │ │ + str r0, [sp, #16] │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s16, s0 │ │ │ │ + cmp r2, r3 │ │ │ │ + ldr r0, [sp, #112] @ 0x70 │ │ │ │ + strd r6, r0, [sp, #4] │ │ │ │ + ldr r0, [sp, #120] @ 0x78 │ │ │ │ + vmul.f32 s14, s14, s16 │ │ │ │ + ldr r1, [sp, #92] @ 0x5c │ │ │ │ + str r1, [sp, #32] │ │ │ │ + strd r5, r0, [sp, #68] @ 0x44 │ │ │ │ + str.w sl, [sp] │ │ │ │ + vmul.f32 s14, s14, s17 │ │ │ │ + vstr s14, [sp, #176] @ 0xb0 │ │ │ │ + ite le │ │ │ │ + vmovle s14, r3 │ │ │ │ + vmovgt s14, r2 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + add.w r2, r0, r2, lsl #3 │ │ │ │ + strd r2, r7, [sp, #76] @ 0x4c │ │ │ │ + vcvt.f32.s32 s14, s14 │ │ │ │ + ldr r2, [sp, #156] @ 0x9c │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s15, s18 │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ + ldr r2, [sp, #152] @ 0x98 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + vmul.f32 s15, s15, s17 │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + mov r3, r4 │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + str r1, [sp, #40] @ 0x28 │ │ │ │ + mov r1, fp │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ + str.w r8, [sp, #24] │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + str.w r9, [sp, #28] │ │ │ │ + vstr s15, [sp, #180] @ 0xb4 │ │ │ │ + blx 5f28c │ │ │ │ + str r7, [sp, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #120] @ 0x78 │ │ │ │ + str r7, [sp, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #136] @ 0x88 │ │ │ │ + str r7, [sp, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #152] @ 0x98 │ │ │ │ + str r7, [sp, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #132] @ 0x84 │ │ │ │ + ldr r1, [sp, #104] @ 0x68 │ │ │ │ + str r7, [sp, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #148] @ 0x94 │ │ │ │ + str r1, [sp, #28] │ │ │ │ + str r7, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [sp, #116] @ 0x74 │ │ │ │ + ldr r7, [sp, #128] @ 0x80 │ │ │ │ + str r1, [sp, #24] │ │ │ │ + str r7, [sp, #52] @ 0x34 │ │ │ │ + ldr r1, [sp, #112] @ 0x70 │ │ │ │ + ldr r7, [sp, #160] @ 0xa0 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + str r1, [sp, #16] │ │ │ │ + str r7, [sp, #44] @ 0x2c │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ + ldr r7, [sp, #140] @ 0x8c │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + strd r8, r9, [sp, #32] │ │ │ │ + str r1, [sp, #48] @ 0x30 │ │ │ │ + mov r1, fp │ │ │ │ + str r7, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + str.w sl, [sp] │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r3, r4 │ │ │ │ + strd r6, r7, [sp, #4] │ │ │ │ + add r7, sp, #184 @ 0xb8 │ │ │ │ + str r7, [sp, #76] @ 0x4c │ │ │ │ + blx 608e8 │ │ │ │ + ldr r2, [pc, #400] @ (a926c ) │ │ │ │ + ldr r1, [sp, #140] @ 0x8c │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + blx 60e20 │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [sp, #108] @ 0x6c │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + ldr r1, [r7, #0] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + sub.w r8, r3, r1 │ │ │ │ + cmp r8, r2 │ │ │ │ + it ge │ │ │ │ + movge r8, r2 │ │ │ │ + str.w r8, [sp, #172] @ 0xac │ │ │ │ + cmp.w r8, #0 │ │ │ │ + ble.n a91c8 │ │ │ │ + ldr r2, [sp, #156] @ 0x9c │ │ │ │ + sub.w r9, r5, #4 │ │ │ │ + add.w ip, r8, #1 │ │ │ │ + movs r4, #1 │ │ │ │ + sub.w sl, r2, #4 │ │ │ │ + mvn.w fp, #3221225472 @ 0xc0000000 │ │ │ │ + adds r7, r4, r1 │ │ │ │ + adds r6, r4, #1 │ │ │ │ + cmp r8, r6 │ │ │ │ + add.w lr, r9, r7, lsl #2 │ │ │ │ + vldr s13, [lr] │ │ │ │ + blt.n a9224 │ │ │ │ + adds r2, r6, r1 │ │ │ │ + vmov.f32 s15, s13 │ │ │ │ + add r2, fp │ │ │ │ + mov r0, r4 │ │ │ │ + mov r3, r6 │ │ │ │ + add.w r2, r5, r2, lsl #2 │ │ │ │ + vldmia r2!, {s14} │ │ │ │ + vcmpe.f32 s15, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it mi │ │ │ │ + movmi r0, r3 │ │ │ │ + add.w r3, r3, #1 │ │ │ │ + it mi │ │ │ │ + vmovmi.f32 s15, s14 │ │ │ │ + cmp ip, r3 │ │ │ │ + bne.n a913c │ │ │ │ + cmp r4, r0 │ │ │ │ + beq.n a9224 │ │ │ │ + add r0, r1 │ │ │ │ + add.w r3, r9, r0, lsl #2 │ │ │ │ + vstr s13, [r3] │ │ │ │ + vstr s15, [lr] │ │ │ │ + str.w r0, [sl, r7, lsl #2] │ │ │ │ + cmp r6, ip │ │ │ │ + beq.n a91c8 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + mov r4, r6 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + b.n a911c │ │ │ │ + ldr r1, [pc, #240] @ (a9270 ) │ │ │ │ + str r0, [sp, #164] @ 0xa4 │ │ │ │ + add r1, pc │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ blx 57998 │ │ │ │ - cbz r0, a8bb8 │ │ │ │ - movs r3, #1 │ │ │ │ - movs r4, #2 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - b.n a8aa8 │ │ │ │ + ldr r2, [sp, #164] @ 0xa4 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w a8edc │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - str.w r5, [r9] │ │ │ │ - movs r5, #2 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bge.n a8afe │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - str.w r2, [r9] │ │ │ │ - ldr r0, [pc, #940] @ (a8f24 ) │ │ │ │ - add r1, sp, #112 @ 0x70 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ + b.n a91ba │ │ │ │ + ldr r1, [pc, #216] @ (a9274 ) │ │ │ │ + mov r0, fp │ │ │ │ + str r2, [sp, #164] @ 0xa4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr r2, [sp, #164] @ 0xa4 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w a8ee4 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n a91ba │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + str r2, [r7, #0] │ │ │ │ + ldr r0, [pc, #184] @ (a9278 ) │ │ │ │ + add r1, sp, #172 @ 0xac │ │ │ │ + str r3, [sp, #172] @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #932] @ (a8f28 ) │ │ │ │ - ldr r3, [pc, #904] @ (a8f10 ) │ │ │ │ + ldr r2, [pc, #176] @ (a927c ) │ │ │ │ + ldr r3, [pc, #128] @ (a924c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ + ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w a90c2 │ │ │ │ + bne.n a9242 │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #156 @ 0x9c │ │ │ │ - vpop {d8} │ │ │ │ + add sp, #196 @ 0xc4 │ │ │ │ + vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n a8b72 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str.w r2, [r9] │ │ │ │ - b.n a8b76 │ │ │ │ - ldr r3, [pc, #880] @ (a8f2c ) │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #32] │ │ │ │ - mov r1, r3 │ │ │ │ - blx 57998 │ │ │ │ - cbz r0, a8bd8 │ │ │ │ - movs r3, #1 │ │ │ │ - movs r4, #3 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - b.n a8aa8 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n a8b72 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r6 │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w a8ae4 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r0, r6 │ │ │ │ - blx 57998 │ │ │ │ - mov r4, r0 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w a8ae4 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - mov r0, r6 │ │ │ │ + ldr r1, [pc, #148] @ (a9280 ) │ │ │ │ + ldr r0, [sp, #96] @ 0x60 │ │ │ │ + add r1, pc │ │ │ │ + str r2, [sp, #164] @ 0xa4 │ │ │ │ blx 57998 │ │ │ │ + ldr r2, [sp, #164] @ 0xa4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w a8ae4 │ │ │ │ - b.n a8ad8 │ │ │ │ - movs r3, #1 │ │ │ │ - movs r5, #3 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - b.n a8af6 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n a8b72 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n a8b3a │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cbz r1, a8c34 │ │ │ │ - cmp r3, r2 │ │ │ │ - ble.n a8c34 │ │ │ │ - mvn.w r2, #12 │ │ │ │ - movs r3, #13 │ │ │ │ - b.n a8b72 │ │ │ │ - mvn.w r2, #8 │ │ │ │ - movs r3, #9 │ │ │ │ - b.n a8b72 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n a8c24 │ │ │ │ - cmp r4, #3 │ │ │ │ - bne.n a8c5a │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #748] @ (a8f30 ) │ │ │ │ - ldr r0, [pc, #752] @ (a8f34 ) │ │ │ │ - add r3, pc │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r0, pc │ │ │ │ - ldr r3, [pc, #744] @ (a8f38 ) │ │ │ │ - mov r1, r2 │ │ │ │ - str.w sl, [sp, #8] │ │ │ │ - add r3, pc │ │ │ │ - blx 60918 │ │ │ │ - cmp r5, #3 │ │ │ │ - bne.n a8c7a │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #728] @ (a8f3c ) │ │ │ │ - ldr r0, [pc, #728] @ (a8f40 ) │ │ │ │ - add r3, pc │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r0, pc │ │ │ │ - ldr r3, [pc, #724] @ (a8f44 ) │ │ │ │ - mov r1, r2 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - add r3, pc │ │ │ │ - blx 60918 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ - cmp r4, #1 │ │ │ │ - ble.w a8b82 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - movs r1, #1 │ │ │ │ - adds r1, #1 │ │ │ │ - mov r0, fp │ │ │ │ - adds r6, r3, #1 │ │ │ │ - adds r2, r3, r4 │ │ │ │ - mov r5, r3 │ │ │ │ - mov.w ip, #0 │ │ │ │ - lsls r6, r6, #3 │ │ │ │ - mov lr, r3 │ │ │ │ - sub.w r9, fp, r6 │ │ │ │ - sub.w r7, r6, #8 │ │ │ │ - add.w r2, r9, r2, lsl #3 │ │ │ │ - cmp r4, r1 │ │ │ │ - blt.n a8cce │ │ │ │ - mov r3, r0 │ │ │ │ - str.w ip, [r3, #8] │ │ │ │ - adds r3, #8 │ │ │ │ - str.w ip, [r3, #4] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne.n a8cac │ │ │ │ - adds r2, r3, r7 │ │ │ │ - add r0, r6 │ │ │ │ - add.w r3, lr, r5 │ │ │ │ - cmp r4, r1 │ │ │ │ - beq.n a8cda │ │ │ │ - mov r5, r3 │ │ │ │ - adds r1, #1 │ │ │ │ - cmp r4, r1 │ │ │ │ - bge.n a8caa │ │ │ │ - add.w r3, lr, r5 │ │ │ │ - add r0, r6 │ │ │ │ - add r2, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - b.n a8cc8 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - add r5, r4 │ │ │ │ - str r5, [sp, #116] @ 0x74 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr.w r8, [r3] │ │ │ │ - sub.w r3, r8, #2 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - cmp r3, r2 │ │ │ │ - blt.w a8b82 │ │ │ │ - ldr r1, [pc, #592] @ (a8f48 ) │ │ │ │ - add.w lr, r2, #2 │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - add r5, sp, #132 @ 0x84 │ │ │ │ - add r1, pc │ │ │ │ - ldr r4, [sp, #44] @ 0x2c │ │ │ │ - adds r1, #8 │ │ │ │ - str r1, [sp, #72] @ 0x48 │ │ │ │ - ldr r1, [pc, #580] @ (a8f4c ) │ │ │ │ - mov sl, r9 │ │ │ │ - vldr s16, [pc, #504] @ a8f04 │ │ │ │ - cmp lr, r8 │ │ │ │ - add r1, pc │ │ │ │ - add.w r1, r1, #8 │ │ │ │ - str r1, [sp, #32] │ │ │ │ - add.w r1, r0, #1 │ │ │ │ - mul.w r0, r0, r2 │ │ │ │ - str r0, [sp, #48] @ 0x30 │ │ │ │ - sub.w r0, lr, #2 │ │ │ │ - sub.w fp, r4, r1, lsl #3 │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - add.w r1, r1, #1 │ │ │ │ - sub.w r1, r4, r1, lsl #3 │ │ │ │ - str r1, [sp, #100] @ 0x64 │ │ │ │ - ldr r1, [sp, #88] @ 0x58 │ │ │ │ - ldr r4, [sp, #40] @ 0x28 │ │ │ │ - add.w r1, r1, #1 │ │ │ │ - sub.w r1, r4, r1, lsl #3 │ │ │ │ - str r1, [sp, #104] @ 0x68 │ │ │ │ - bgt.w a8ee2 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - add r4, sp, #120 @ 0x78 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - add r3, r2 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w a8eec │ │ │ │ - add r3, sp, #140 @ 0x8c │ │ │ │ - strd lr, r0, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #20] │ │ │ │ - add r3, sp, #116 @ 0x74 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - b.n a8d72 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - cmp r8, r3 │ │ │ │ - blt.w a8eba │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - mov r6, r8 │ │ │ │ - add.w r8, r8, #4294967295 @ 0xffffffff │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - add.w r3, r2, r8 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - adds r7, r2, r6 │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add.w r7, fp, r7, lsl #3 │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - str r2, [sp, #140] @ 0x8c │ │ │ │ - mov r2, r4 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - mov r3, r5 │ │ │ │ - blx 5af24 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r0, [sp, #60] @ 0x3c │ │ │ │ - adds r3, r2, r6 │ │ │ │ - add.w r1, r2, r8 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - str r0, [sp, #0] │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - strd r4, r5, [sp, #4] │ │ │ │ - add.w r1, fp, r1, lsl #3 │ │ │ │ - vstr s16, [r7] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - vstr s16, [r7, #4] │ │ │ │ - ldr r7, [sp, #80] @ 0x50 │ │ │ │ - subs r2, r2, r7 │ │ │ │ - str r2, [sp, #116] @ 0x74 │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - blx 5a198 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - strd r4, r5, [sp, #4] │ │ │ │ - mul.w r7, r8, r1 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - add.w r1, r8, r7 │ │ │ │ - adds r3, #2 │ │ │ │ - subs r3, r3, r6 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - adds r3, r6, r7 │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - add.w r9, sl, r3, lsl #3 │ │ │ │ - mov r3, r9 │ │ │ │ - blx 5a198 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - adds r2, r1, r7 │ │ │ │ - mov r1, r9 │ │ │ │ - adds r3, r6, r2 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - mov r2, r4 │ │ │ │ - add.w ip, sl, r3, lsl #3 │ │ │ │ - str.w ip, [sp] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr.w lr, [ip] │ │ │ │ - ldr.w ip, [ip, #4] │ │ │ │ - str.w lr, [sp, #140] @ 0x8c │ │ │ │ - str.w ip, [sp, #144] @ 0x90 │ │ │ │ - blx 5af24 │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mul.w r1, r6, r1 │ │ │ │ - mov r2, r3 │ │ │ │ - strd r4, r5, [sp, #4] │ │ │ │ - vstr s16, [r9] │ │ │ │ - vstr s16, [r9, #4] │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - subs r3, r1, r3 │ │ │ │ - adds r1, #1 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r1, fp, r1, lsl #3 │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - blx 5a198 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - adds r3, r7, #1 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - adds r1, #1 │ │ │ │ - mov r2, r9 │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - str.w r9, [sp] │ │ │ │ - str.w r8, [sp, #116] @ 0x74 │ │ │ │ - blx 5a198 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w a8d6a │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - strd r4, r5, [sp, #4] │ │ │ │ - mul.w r6, r3, r6 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - subs r3, r6, r3 │ │ │ │ - adds r6, #1 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r1, r0, r6, lsl #3 │ │ │ │ - add.w r3, r0, r3, lsl #3 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - blx 5a198 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - cmp r8, r3 │ │ │ │ - bge.w a8d72 │ │ │ │ - mov lr, r3 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - add.w r1, lr, #1 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - add.w r2, lr, #4294967295 @ 0xffffffff │ │ │ │ - cmp r2, r3 │ │ │ │ - bgt.w a8b82 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - mov lr, r1 │ │ │ │ - sub.w r0, lr, #2 │ │ │ │ - ldr.w r8, [r2] │ │ │ │ - cmp lr, r8 │ │ │ │ - ble.w a8d4a │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ - add r2, r1 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - b.n a8ebe │ │ │ │ - add r3, sp, #140 @ 0x8c │ │ │ │ - ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - add r3, sp, #116 @ 0x74 │ │ │ │ - str.w lr, [sp, #80] @ 0x50 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r3, sp, #124 @ 0x7c │ │ │ │ - strd r3, r0, [sp, #92] @ 0x5c │ │ │ │ - b.n a8f56 │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - bics.w r0, ip, #92 @ 0x5c │ │ │ │ - bvs.n a8e8c │ │ │ │ - lsls r5, r3, #1 │ │ │ │ + bne.w a8eea │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n a91ba │ │ │ │ + mvn.w r2, #5 │ │ │ │ + movs r3, #6 │ │ │ │ + b.n a91ba │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n a91ba │ │ │ │ + mvn.w r2, #9 │ │ │ │ + movs r3, #10 │ │ │ │ + b.n a91ba │ │ │ │ + mvn.w r2, #11 │ │ │ │ + movs r3, #12 │ │ │ │ + b.n a91ba │ │ │ │ + str.w r7, [sl, r7, lsl #2] │ │ │ │ + b.n a9170 │ │ │ │ + mvn.w r2, #15 │ │ │ │ + movs r3, #16 │ │ │ │ + b.n a91ba │ │ │ │ + mvn.w r2, #17 │ │ │ │ + movs r3, #18 │ │ │ │ + b.n a91ba │ │ │ │ + mvn.w r2, #19 │ │ │ │ + movs r3, #20 │ │ │ │ + b.n a91ba │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n a91bc │ │ │ │ + nop │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s16 q8, q6, #14 │ │ │ │ - adc.w r0, lr, #14417920 @ 0xdc0000 │ │ │ │ - eor.w r0, r2, #14417920 @ 0xdc0000 │ │ │ │ - @ instruction: 0xf4c4005c │ │ │ │ - @ instruction: 0xf660005c │ │ │ │ - bpl.n a8e40 │ │ │ │ + str r7, [sp, #40] @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf394005c │ │ │ │ - subs r0, #152 @ 0x98 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf3b2005c │ │ │ │ - strb r0, [r4, #2] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - subs r0, #118 @ 0x76 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf390005c │ │ │ │ - strb r0, [r0, #2] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - adds r7, #222 @ 0xde │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - adds r7, #204 @ 0xcc │ │ │ │ + bcs.n a91bc │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + @ instruction: 0xf190005c │ │ │ │ + stc 0, cr0, [r8], {92} @ 0x5c │ │ │ │ + ldr r0, [sp, #248] @ 0xf8 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + @ instruction: 0xf268005c │ │ │ │ + @ instruction: 0xf268005c │ │ │ │ + adds r4, #0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - cmp r8, r3 │ │ │ │ - blt.n a8eba │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - mov r6, r8 │ │ │ │ - add.w r8, r8, #4294967295 @ 0xffffffff │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - add.w r3, r8, r2 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - adds r7, r2, r6 │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add.w r7, fp, r7, lsl #3 │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - str r2, [sp, #140] @ 0x8c │ │ │ │ - mov r2, r4 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - mov r3, r5 │ │ │ │ - blx 5af24 │ │ │ │ - ldr r0, [sp, #60] @ 0x3c │ │ │ │ - str r0, [sp, #0] │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - strd r4, r5, [sp, #4] │ │ │ │ - adds r3, r2, r6 │ │ │ │ - add.w r1, r8, r2 │ │ │ │ - vstr s16, [r7] │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - vstr s16, [r7, #4] │ │ │ │ - add.w r1, fp, r1, lsl #3 │ │ │ │ - ldr r7, [sp, #96] @ 0x60 │ │ │ │ - subs r2, r2, r7 │ │ │ │ - str r2, [sp, #116] @ 0x74 │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - blx 5a198 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - strd r4, r5, [sp, #4] │ │ │ │ - mul.w r1, r3, r8 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - ldr.w r3, [r9] │ │ │ │ + ldmdb r0!, {r2, r3, r4, r6} │ │ │ │ + ldmdb r2, {r2, r3, r4, r6} │ │ │ │ + orrs.w r0, r2, #92 @ 0x5c │ │ │ │ + ldmia r7!, {r2, r6} │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + @ instruction: 0xe8c4005c │ │ │ │ + │ │ │ │ +000a9284 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ + mov r8, r0 │ │ │ │ + ldr r0, [pc, #592] @ (a94e8 ) │ │ │ │ + mov r4, r2 │ │ │ │ + ldr r2, [pc, #592] @ (a94ec ) │ │ │ │ + add r0, pc │ │ │ │ + sub sp, #84 @ 0x54 │ │ │ │ + ldr.w r9, [pc, #588] @ a94f0 │ │ │ │ + ldr r2, [r0, r2] │ │ │ │ + add r9, pc │ │ │ │ + ldr r6, [sp, #124] @ 0x7c │ │ │ │ + add.w sl, r9, #4 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + mov.w r2, #0 │ │ │ │ + ldr.w fp, [sp, #148] @ 0x94 │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ + mov r0, r9 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - adds r3, #2 │ │ │ │ - subs r3, r3, r6 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - adds r3, r1, r6 │ │ │ │ - add r1, r8 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - add.w r7, sl, r3, lsl #3 │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - mov r3, r7 │ │ │ │ + str r6, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [pc, #556] @ (a94f4 ) │ │ │ │ + ldr r6, [sp, #128] @ 0x80 │ │ │ │ + ldr r1, [pc, #556] @ (a94f8 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r7, [sp, #136] @ 0x88 │ │ │ │ + mov r5, r2 │ │ │ │ + str r6, [sp, #56] @ 0x38 │ │ │ │ + add r1, pc │ │ │ │ + ldr r6, [sp, #132] @ 0x84 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + movs r3, #0 │ │ │ │ + str r6, [sp, #52] @ 0x34 │ │ │ │ + str.w r3, [fp] │ │ │ │ + mov r3, r8 │ │ │ │ + str r7, [sp, #68] @ 0x44 │ │ │ │ + strd sl, sl, [sp, #4] │ │ │ │ + ldrd r6, r7, [sp, #140] @ 0x8c │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ - blx 5a198 │ │ │ │ - ldr r7, [sp, #92] @ 0x5c │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r7 │ │ │ │ - blx 62524 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - strd r4, r7, [sp, #4] │ │ │ │ - mov r0, r9 │ │ │ │ - ldr r7, [sp, #100] @ 0x64 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - mul.w r1, r3, r8 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - adds r3, r1, r3 │ │ │ │ - adds r1, #1 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r1, r7, r1, lsl #3 │ │ │ │ - add.w r3, r7, r3, lsl #3 │ │ │ │ - blx 5a198 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r1, [pc, #516] @ (a94fc ) │ │ │ │ + mov r7, r0 │ │ │ │ + mov r2, r5 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - adds r7, r3, r1 │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - adds r3, r7, r6 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - add.w ip, sl, r3, lsl #3 │ │ │ │ - str.w ip, [sp] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr.w lr, [ip] │ │ │ │ - ldr.w ip, [ip, #4] │ │ │ │ - str.w lr, [sp, #140] @ 0x8c │ │ │ │ - str.w ip, [sp, #144] @ 0x90 │ │ │ │ - blx 5af24 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - str r2, [sp, #0] │ │ │ │ - strd r4, r5, [sp, #4] │ │ │ │ - vstr s16, [r3] │ │ │ │ - vstr s16, [r3, #4] │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - mul.w r1, r6, r3 │ │ │ │ - subs r3, r1, r3 │ │ │ │ - adds r1, #1 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r1, fp, r1, lsl #3 │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - blx 5a198 │ │ │ │ + add r1, pc │ │ │ │ + mov r0, r9 │ │ │ │ + strd sl, sl, [sp, #4] │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + strd r4, r1, [sp] │ │ │ │ + mov r3, r0 │ │ │ │ + ldr r1, [pc, #492] @ (a9500 ) │ │ │ │ + mov r2, r5 │ │ │ │ + mov r0, r9 │ │ │ │ + str.w sl, [sp, #8] │ │ │ │ + mov r9, r3 │ │ │ │ + add r1, pc │ │ │ │ + mov r3, r8 │ │ │ │ + mov r5, r7 │ │ │ │ + blx 5fe70 │ │ │ │ + cmp r7, r9 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - adds r1, r7, #1 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ + it lt │ │ │ │ + movlt r5, r9 │ │ │ │ + cmp r5, r0 │ │ │ │ + ldr.w r2, [r8] │ │ │ │ + it lt │ │ │ │ + movlt r5, r0 │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + mov.w r9, #0 │ │ │ │ + mov r3, r0 │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + cmp r0, r1 │ │ │ │ + str.w r9, [r6, #4] │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + cmp r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, r2 │ │ │ │ + cmp r2, #0 │ │ │ │ + mul.w r3, r5, r3 │ │ │ │ + vmov s15, r3 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r6] │ │ │ │ + blt.n a93ec │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n a93e0 │ │ │ │ + cmp r0, #0 │ │ │ │ + blt.n a93fc │ │ │ │ + ldr r5, [sp, #48] @ 0x30 │ │ │ │ + cmp r2, #1 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + ldr r5, [r5, #0] │ │ │ │ + cmp r5, r2 │ │ │ │ + blt.n a93f4 │ │ │ │ + ldr r5, [sp, #52] @ 0x34 │ │ │ │ + cmp r1, #1 │ │ │ │ + mov ip, r1 │ │ │ │ + it lt │ │ │ │ + movlt.w ip, #1 │ │ │ │ + ldr r5, [r5, #0] │ │ │ │ + cmp r5, ip │ │ │ │ + blt.n a9404 │ │ │ │ + cmp r2, r1 │ │ │ │ + it lt │ │ │ │ + movlt r2, r1 │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + cmp r0, r2 │ │ │ │ + it lt │ │ │ │ + movlt r0, r2 │ │ │ │ + cmp r3, r0 │ │ │ │ + bge.n a940c │ │ │ │ adds r3, #1 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - str r5, [sp, #8] │ │ │ │ + beq.w a94d6 │ │ │ │ + movs r3, #11 │ │ │ │ + mvn.w r2, #10 │ │ │ │ + str.w r2, [fp] │ │ │ │ + ldr r0, [pc, #332] @ (a9504 ) │ │ │ │ + add r1, sp, #72 @ 0x48 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #324] @ (a9508 ) │ │ │ │ + ldr r3, [pc, #292] @ (a94ec ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w a94e4 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #84 @ 0x54 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str.w r2, [fp] │ │ │ │ + b.n a93b6 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n a93e6 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n a93e6 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n a93e6 │ │ │ │ + mvn.w r2, #7 │ │ │ │ + movs r3, #8 │ │ │ │ + b.n a93e6 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n a94e0 │ │ │ │ + ldr.w sl, [sp, #60] @ 0x3c │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r5, [sp, #64] @ 0x40 │ │ │ │ + mov r0, r8 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + mov r2, sl │ │ │ │ + str r5, [sp, #0] │ │ │ │ + strd r7, fp, [sp, #8] │ │ │ │ + str r6, [sp, #4] │ │ │ │ + blx 638e8 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + str r5, [sp, #12] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr.w r2, [r8] │ │ │ │ + vldr s15, [r6] │ │ │ │ + str r3, [sp, #20] │ │ │ │ + add r3, sp, #72 @ 0x48 │ │ │ │ + str r1, [sp, #16] │ │ │ │ + strd r7, fp, [sp, #28] │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + str r6, [sp, #24] │ │ │ │ + ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + str r3, [sp, #0] │ │ │ │ + subs r3, r2, r0 │ │ │ │ + cmp r2, r0 │ │ │ │ + add.w r3, r3, #1 │ │ │ │ + it ge │ │ │ │ + movge r2, r0 │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r1, [pc, #164] @ (a950c ) │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + ldr r0, [pc, #160] @ (a9510 ) │ │ │ │ + subs r3, #1 │ │ │ │ + add r1, pc │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + add r0, pc │ │ │ │ add.w r3, sl, r3, lsl #3 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - str r2, [sp, #0] │ │ │ │ - str.w r8, [sp, #116] @ 0x74 │ │ │ │ - blx 5a198 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ + mov r2, r8 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, r4 │ │ │ │ + vmov r5, s15 │ │ │ │ + blx 595fc │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + mov r1, r4 │ │ │ │ + str r0, [sp, #0] │ │ │ │ + mov r0, r8 │ │ │ │ + strd r7, fp, [sp, #8] │ │ │ │ + ldrd r3, r2, [sp, #52] @ 0x34 │ │ │ │ + str r5, [sp, #72] @ 0x48 │ │ │ │ + vldr s15, [r6] │ │ │ │ + str r6, [sp, #4] │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r4, s15 │ │ │ │ + cmp r4, r5 │ │ │ │ + it lt │ │ │ │ + movlt r4, r5 │ │ │ │ + blx 63a44 │ │ │ │ + vldr s15, [r6] │ │ │ │ + str.w r9, [r6, #4] │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r3, s15 │ │ │ │ + cmp r3, r4 │ │ │ │ + it lt │ │ │ │ + movlt r3, r4 │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r6] │ │ │ │ + b.n a93c2 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a8f50 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - strd r4, r5, [sp, #4] │ │ │ │ - mul.w r6, r3, r6 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - subs r3, r6, r3 │ │ │ │ - adds r6, #1 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r1, r0, r6, lsl #3 │ │ │ │ - add.w r3, r0, r3, lsl #3 │ │ │ │ - mov r0, r9 │ │ │ │ - blx 5a198 │ │ │ │ - b.n a8f50 │ │ │ │ + beq.w a93c2 │ │ │ │ + negs r3, r3 │ │ │ │ + b.n a93b6 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ + ldmia r6, {r2, r4, r5, r6} │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + adds r2, #62 @ 0x3e │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + b.n a9304 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + mcr 0, 2, r0, cr14, cr12, {2} │ │ │ │ + b.n a9368 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + mcr 0, 0, r0, cr10, cr12, {2} │ │ │ │ + mrc 0, 3, r0, cr12, cr12, {2} │ │ │ │ + ldmia r5!, {r1, r3, r6} │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldcl 0, cr0, [ip], {92} @ 0x5c │ │ │ │ + @ instruction: 0xebfc005c │ │ │ │ │ │ │ │ -000a90c8 : │ │ │ │ +000a9514 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ - ldr r5, [pc, #448] @ (a929c ) │ │ │ │ + ldr r5, [pc, #448] @ (a96e8 ) │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ - ldr r4, [pc, #448] @ (a92a0 ) │ │ │ │ + ldr r4, [pc, #448] @ (a96ec ) │ │ │ │ mov r8, r2 │ │ │ │ add r5, pc │ │ │ │ movs r2, #0 │ │ │ │ ldr r7, [sp, #168] @ 0xa8 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ @@ -103168,74 +103577,74 @@ │ │ │ │ mov r4, r1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ ldrd r2, r3, [sp, #156] @ 0x9c │ │ │ │ cmp r1, #49 @ 0x31 │ │ │ │ ldr r5, [sp, #164] @ 0xa4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bne.w a9232 │ │ │ │ + bne.w a967e │ │ │ │ mov.w fp, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.w a925a │ │ │ │ + blt.w a96a6 │ │ │ │ vldr s15, [r2] │ │ │ │ mov.w ip, #0 │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n a921c │ │ │ │ + bmi.n a9668 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w a9296 │ │ │ │ + bne.w a96e2 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ - beq.n a91f8 │ │ │ │ + beq.n a9644 │ │ │ │ vldr s15, [r2] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n a9200 │ │ │ │ + beq.n a964c │ │ │ │ mov r0, r6 │ │ │ │ mov.w ip, #1 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ vldr s15, [r0] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n a9170 │ │ │ │ + bne.n a95bc │ │ │ │ vldr s15, [r0, #4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n a9200 │ │ │ │ + beq.n a964c │ │ │ │ add.w ip, ip, #1 │ │ │ │ adds r0, #8 │ │ │ │ cmp r1, ip │ │ │ │ - bge.n a9154 │ │ │ │ - ldr r3, [pc, #296] @ (a92a4 ) │ │ │ │ + bge.n a95a0 │ │ │ │ + ldr r3, [pc, #296] @ (a96f0 ) │ │ │ │ movs r0, #0 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [pc, #288] @ (a92a8 ) │ │ │ │ + ldr r3, [pc, #288] @ (a96f4 ) │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [pc, #284] @ (a92ac ) │ │ │ │ + ldr r3, [pc, #284] @ (a96f8 ) │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #84 @ 0x54 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b.n a91b8 │ │ │ │ + b.n a9604 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ blx 582e0 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ @@ -103245,1299 +103654,121 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ blx 660b8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n a9262 │ │ │ │ + beq.n a96ae │ │ │ │ cmp r3, fp │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, r9, [sp, #20] │ │ │ │ strd sl, r5, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r6, r3, [sp] │ │ │ │ - bne.n a91aa │ │ │ │ - ldr r0, [pc, #196] @ (a92b0 ) │ │ │ │ + bne.n a95f6 │ │ │ │ + ldr r0, [pc, #196] @ (a96fc ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ blx 582e0 │ │ │ │ - b.n a91b6 │ │ │ │ + b.n a9602 │ │ │ │ mov r2, r3 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ str r3, [r2, #0] │ │ │ │ - ldr r2, [pc, #176] @ (a92b4 ) │ │ │ │ - ldr r3, [pc, #156] @ (a92a0 ) │ │ │ │ + ldr r2, [pc, #176] @ (a9700 ) │ │ │ │ + ldr r3, [pc, #156] @ (a96ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n a9292 │ │ │ │ + bne.n a96de │ │ │ │ movs r0, #0 │ │ │ │ add sp, #108 @ 0x6c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r1, #7 │ │ │ │ movs r2, #8 │ │ │ │ str r1, [r7, #0] │ │ │ │ - ldr r0, [pc, #144] @ (a92b8 ) │ │ │ │ + ldr r0, [pc, #144] @ (a9704 ) │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - b.n a9200 │ │ │ │ - ldr r1, [pc, #136] @ (a92bc ) │ │ │ │ + b.n a964c │ │ │ │ + ldr r1, [pc, #136] @ (a9708 ) │ │ │ │ mov fp, r0 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w a910e │ │ │ │ - ldr r1, [pc, #120] @ (a92c0 ) │ │ │ │ + bne.w a955a │ │ │ │ + ldr r1, [pc, #120] @ (a970c ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, a928a │ │ │ │ + cbz r0, a96d6 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov.w fp, #2 │ │ │ │ - b.n a9112 │ │ │ │ + b.n a955e │ │ │ │ mvn.w r1, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n a9222 │ │ │ │ + b.n a966e │ │ │ │ vldr s15, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n a9200 │ │ │ │ + beq.n a964c │ │ │ │ vmov.f32 s12, #112 @ 0x3f800000 1.0 │ │ │ │ vldr s14, [r2] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ vdiv.f32 s13, s12, s15 │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ vstr s15, [r3] │ │ │ │ - b.n a9200 │ │ │ │ + b.n a964c │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n a9222 │ │ │ │ + b.n a966e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r0 │ │ │ │ - b.n a9224 │ │ │ │ + b.n a9670 │ │ │ │ nop │ │ │ │ - beq.n a9300 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - adds r3, #104 @ 0x68 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - mcr 0, 0, r0, cr6, cr12, {2} │ │ │ │ - adds r3, #86 @ 0x56 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - stc 0, cr0, [r8, #368] @ 0x170 │ │ │ │ - ldmia r7!, {r2, r3} │ │ │ │ + ldmia r3!, {r2, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - vshr.s32 q0, q6, #6 │ │ │ │ - strex r0, r0, [r4, #368] @ 0x170 │ │ │ │ - stc 0, cr0, [r6, #-368] @ 0xfffffe90 │ │ │ │ - │ │ │ │ -000a92c4 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3848] @ 0xf08 │ │ │ │ - sub sp, #196 @ 0xc4 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r3, [pc, #1016] @ (a96d8 ) │ │ │ │ - mov fp, r1 │ │ │ │ - ldr r1, [pc, #1016] @ (a96dc ) │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ - ldr r2, [pc, #1016] @ (a96e0 ) │ │ │ │ - add r1, pc │ │ │ │ - str r0, [sp, #124] @ 0x7c │ │ │ │ - add r2, pc │ │ │ │ - ldrd r6, sl, [sp, #248] @ 0xf8 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #188] @ 0xbc │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldr r3, [sp, #256] @ 0x100 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [sp, #260] @ 0x104 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - ldr r3, [sp, #264] @ 0x108 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - ldr r3, [sp, #268] @ 0x10c │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [sp, #272] @ 0x110 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r3, [sp, #276] @ 0x114 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #140] @ 0x8c │ │ │ │ - ldr r3, [sp, #284] @ 0x11c │ │ │ │ - str r3, [sp, #160] @ 0xa0 │ │ │ │ - ldr r3, [sp, #288] @ 0x120 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - ldr r3, [sp, #292] @ 0x124 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - ldr r3, [sp, #296] @ 0x128 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - ldr r3, [sp, #300] @ 0x12c │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - ldr r3, [sp, #304] @ 0x130 │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - ldr r3, [sp, #308] @ 0x134 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ - ldr r3, [sp, #312] @ 0x138 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - ldrd r5, r3, [sp, #316] @ 0x13c │ │ │ │ - str r3, [sp, #156] @ 0x9c │ │ │ │ - ldr r7, [sp, #324] @ 0x144 │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #928] @ (a96e4 ) │ │ │ │ - mov r8, r0 │ │ │ │ - mov r0, fp │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #920] @ (a96e8 ) │ │ │ │ - mov r9, r0 │ │ │ │ - ldr r0, [sp, #96] @ 0x60 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - movs r3, #0 │ │ │ │ - mov r2, r0 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - cmp.w r8, #0 │ │ │ │ - beq.w a9608 │ │ │ │ - cmp.w r9, #0 │ │ │ │ - beq.w a9624 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w a9674 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.w a9640 │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.w a9698 │ │ │ │ - ldr.w ip, [sl] │ │ │ │ - cmp.w ip, #0 │ │ │ │ - blt.w a9690 │ │ │ │ - ldr r0, [sp, #100] @ 0x64 │ │ │ │ - cmp r3, #1 │ │ │ │ - mov lr, r3 │ │ │ │ - it lt │ │ │ │ - movlt.w lr, #1 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - cmp r0, lr │ │ │ │ - blt.w a96a0 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - cmp.w ip, #1 │ │ │ │ - mov lr, ip │ │ │ │ - it lt │ │ │ │ - movlt.w lr, #1 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - cmp r0, lr │ │ │ │ - blt.w a96a8 │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.w a96b6 │ │ │ │ - cmp.w r8, #0 │ │ │ │ - it ne │ │ │ │ - cmpne r3, r0 │ │ │ │ - bgt.w a96b6 │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w a96be │ │ │ │ - cmp.w r9, #0 │ │ │ │ - it ne │ │ │ │ - cmpne ip, r3 │ │ │ │ - bgt.w a96be │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w a96c6 │ │ │ │ - cmp r2, #0 │ │ │ │ - it ne │ │ │ │ - cmpne r1, r3 │ │ │ │ - bgt.w a96c6 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w a96d2 │ │ │ │ - ldr.w r8, [pc, #740] @ a96ec │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - mov r1, r4 │ │ │ │ - add r8, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r0, r8 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - add.w r9, sp, #180 @ 0xb4 │ │ │ │ - blx 5792c │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r1, sl │ │ │ │ - mov r0, r8 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - str r5, [sp, #4] │ │ │ │ - vmov.f32 s16, s0 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - add.w r8, sp, #176 @ 0xb0 │ │ │ │ - blx 5792c │ │ │ │ - ldr r0, [pc, #692] @ (a96f0 ) │ │ │ │ - vmov.f32 s18, s0 │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - ldr r0, [pc, #684] @ (a96f4 ) │ │ │ │ - vmov.f32 s17, s0 │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vcmpe.f32 s16, s0 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - vmov.f32 s15, s0 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - cmp r3, r2 │ │ │ │ - ite ge │ │ │ │ - vmovge s14, r3 │ │ │ │ - vmovlt s14, r2 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmp.f32 s18, s0 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - vcvt.f32.s32 s14, s14 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldr r0, [sp, #116] @ 0x74 │ │ │ │ - str r0, [sp, #16] │ │ │ │ - it lt │ │ │ │ - vmovlt.f32 s16, s0 │ │ │ │ - cmp r2, r3 │ │ │ │ - ldr r0, [sp, #112] @ 0x70 │ │ │ │ - strd r6, r0, [sp, #4] │ │ │ │ - ldr r0, [sp, #120] @ 0x78 │ │ │ │ - vmul.f32 s14, s14, s16 │ │ │ │ - ldr r1, [sp, #92] @ 0x5c │ │ │ │ - str r1, [sp, #32] │ │ │ │ - strd r5, r0, [sp, #68] @ 0x44 │ │ │ │ - str.w sl, [sp] │ │ │ │ - vmul.f32 s14, s14, s17 │ │ │ │ - vstr s14, [sp, #176] @ 0xb0 │ │ │ │ - ite le │ │ │ │ - vmovle s14, r3 │ │ │ │ - vmovgt s14, r2 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - add.w r2, r0, r2, lsl #3 │ │ │ │ - strd r2, r7, [sp, #76] @ 0x4c │ │ │ │ - vcvt.f32.s32 s14, s14 │ │ │ │ - ldr r2, [sp, #156] @ 0x9c │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s15, s18 │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - ldr r2, [sp, #152] @ 0x98 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - vmul.f32 s15, s15, s17 │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - mov r3, r4 │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - str r1, [sp, #40] @ 0x28 │ │ │ │ - mov r1, fp │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ - str.w r8, [sp, #24] │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - str.w r9, [sp, #28] │ │ │ │ - vstr s15, [sp, #180] @ 0xb4 │ │ │ │ - blx 5f28c │ │ │ │ - str r7, [sp, #80] @ 0x50 │ │ │ │ - ldr r7, [sp, #120] @ 0x78 │ │ │ │ - str r7, [sp, #72] @ 0x48 │ │ │ │ - ldr r7, [sp, #136] @ 0x88 │ │ │ │ - str r7, [sp, #68] @ 0x44 │ │ │ │ - ldr r7, [sp, #152] @ 0x98 │ │ │ │ - str r7, [sp, #64] @ 0x40 │ │ │ │ - ldr r7, [sp, #132] @ 0x84 │ │ │ │ - ldr r1, [sp, #104] @ 0x68 │ │ │ │ - str r7, [sp, #60] @ 0x3c │ │ │ │ - ldr r7, [sp, #148] @ 0x94 │ │ │ │ - str r1, [sp, #28] │ │ │ │ - str r7, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [sp, #116] @ 0x74 │ │ │ │ - ldr r7, [sp, #128] @ 0x80 │ │ │ │ - str r1, [sp, #24] │ │ │ │ - str r7, [sp, #52] @ 0x34 │ │ │ │ - ldr r1, [sp, #112] @ 0x70 │ │ │ │ - ldr r7, [sp, #160] @ 0xa0 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - str r7, [sp, #44] @ 0x2c │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ - ldr r7, [sp, #140] @ 0x8c │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - strd r8, r9, [sp, #32] │ │ │ │ - str r1, [sp, #48] @ 0x30 │ │ │ │ - mov r1, fp │ │ │ │ - str r7, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - str.w sl, [sp] │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - ldr r7, [sp, #92] @ 0x5c │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r3, r4 │ │ │ │ - strd r6, r7, [sp, #4] │ │ │ │ - add r7, sp, #184 @ 0xb8 │ │ │ │ - str r7, [sp, #76] @ 0x4c │ │ │ │ - blx 608e8 │ │ │ │ - ldr r2, [pc, #400] @ (a96f8 ) │ │ │ │ - ldr r1, [sp, #140] @ 0x8c │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc │ │ │ │ - mov r0, r6 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - blx 60e20 │ │ │ │ - ldr r7, [sp, #92] @ 0x5c │ │ │ │ - ldr r2, [sp, #108] @ 0x6c │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - ldr r1, [r7, #0] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - sub.w r8, r3, r1 │ │ │ │ - cmp r8, r2 │ │ │ │ - it ge │ │ │ │ - movge r8, r2 │ │ │ │ - str.w r8, [sp, #172] @ 0xac │ │ │ │ - cmp.w r8, #0 │ │ │ │ - ble.n a9654 │ │ │ │ - ldr r2, [sp, #156] @ 0x9c │ │ │ │ - sub.w r9, r5, #4 │ │ │ │ - add.w ip, r8, #1 │ │ │ │ - movs r4, #1 │ │ │ │ - sub.w sl, r2, #4 │ │ │ │ - mvn.w fp, #3221225472 @ 0xc0000000 │ │ │ │ - adds r7, r4, r1 │ │ │ │ - adds r6, r4, #1 │ │ │ │ - cmp r8, r6 │ │ │ │ - add.w lr, r9, r7, lsl #2 │ │ │ │ - vldr s13, [lr] │ │ │ │ - blt.n a96b0 │ │ │ │ - adds r2, r6, r1 │ │ │ │ - vmov.f32 s15, s13 │ │ │ │ - add r2, fp │ │ │ │ - mov r0, r4 │ │ │ │ - mov r3, r6 │ │ │ │ - add.w r2, r5, r2, lsl #2 │ │ │ │ - vldmia r2!, {s14} │ │ │ │ - vcmpe.f32 s15, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it mi │ │ │ │ - movmi r0, r3 │ │ │ │ - add.w r3, r3, #1 │ │ │ │ - it mi │ │ │ │ - vmovmi.f32 s15, s14 │ │ │ │ - cmp ip, r3 │ │ │ │ - bne.n a95c8 │ │ │ │ - cmp r4, r0 │ │ │ │ - beq.n a96b0 │ │ │ │ - add r0, r1 │ │ │ │ - add.w r3, r9, r0, lsl #2 │ │ │ │ - vstr s13, [r3] │ │ │ │ - vstr s15, [lr] │ │ │ │ - str.w r0, [sl, r7, lsl #2] │ │ │ │ - cmp r6, ip │ │ │ │ - beq.n a9654 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - mov r4, r6 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - b.n a95a8 │ │ │ │ - ldr r1, [pc, #240] @ (a96fc ) │ │ │ │ - str r0, [sp, #164] @ 0xa4 │ │ │ │ - add r1, pc │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - blx 57998 │ │ │ │ - ldr r2, [sp, #164] @ 0xa4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w a9368 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n a9646 │ │ │ │ - ldr r1, [pc, #216] @ (a9700 ) │ │ │ │ - mov r0, fp │ │ │ │ - str r2, [sp, #164] @ 0xa4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr r2, [sp, #164] @ 0xa4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w a9370 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n a9646 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #184] @ (a9704 ) │ │ │ │ - add r1, sp, #172 @ 0xac │ │ │ │ - str r3, [sp, #172] @ 0xac │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #176] @ (a9708 ) │ │ │ │ - ldr r3, [pc, #128] @ (a96d8 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #188] @ 0xbc │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n a96ce │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #196 @ 0xc4 │ │ │ │ - vpop {d8-d9} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #148] @ (a970c ) │ │ │ │ - ldr r0, [sp, #96] @ 0x60 │ │ │ │ - add r1, pc │ │ │ │ - str r2, [sp, #164] @ 0xa4 │ │ │ │ - blx 57998 │ │ │ │ - ldr r2, [sp, #164] @ 0xa4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w a9376 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n a9646 │ │ │ │ - mvn.w r2, #5 │ │ │ │ - movs r3, #6 │ │ │ │ - b.n a9646 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n a9646 │ │ │ │ - mvn.w r2, #9 │ │ │ │ - movs r3, #10 │ │ │ │ - b.n a9646 │ │ │ │ - mvn.w r2, #11 │ │ │ │ - movs r3, #12 │ │ │ │ - b.n a9646 │ │ │ │ - str.w r7, [sl, r7, lsl #2] │ │ │ │ - b.n a95fc │ │ │ │ - mvn.w r2, #15 │ │ │ │ - movs r3, #16 │ │ │ │ - b.n a9646 │ │ │ │ - mvn.w r2, #17 │ │ │ │ - movs r3, #18 │ │ │ │ - b.n a9646 │ │ │ │ - mvn.w r2, #19 │ │ │ │ - movs r3, #20 │ │ │ │ - b.n a9646 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n a9648 │ │ │ │ - nop │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #312] @ 0x138 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldmia r6!, {r1, r2, r5} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - stcl 0, cr0, [r4], {92} @ 0x5c │ │ │ │ - b.n a9564 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - str r3, [sp, #408] @ 0x198 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldc 0, cr0, [r4, #368]! @ 0x170 │ │ │ │ - ldc 0, cr0, [r4, #368]! @ 0x170 │ │ │ │ - cmp r7, #128 @ 0x80 │ │ │ │ + cmp r7, #32 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n a8fe8 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - b.n a8fb0 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xeb9e005c │ │ │ │ - ldmia r2!, {r3, r4, r5, r7} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - b.n a8f20 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - │ │ │ │ -000a9710 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ - ldr r5, [pc, #684] @ (a99d4 ) │ │ │ │ - sub sp, #148 @ 0x94 │ │ │ │ - ldr r4, [pc, #684] @ (a99d8 ) │ │ │ │ - mov r7, r3 │ │ │ │ - add r5, pc │ │ │ │ - movs r3, #0 │ │ │ │ - ldr.w r9, [pc, #680] @ a99dc │ │ │ │ - ldrd sl, fp, [sp, #204] @ 0xcc │ │ │ │ - add r9, pc │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - ldr r5, [sp, #260] @ 0x104 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #140] @ 0x8c │ │ │ │ - mov.w r4, #0 │ │ │ │ - str r0, [sp, #124] @ 0x7c │ │ │ │ - str r1, [sp, #76] @ 0x4c │ │ │ │ - mov r1, r9 │ │ │ │ - str r3, [r5, #0] │ │ │ │ - mov r4, r2 │ │ │ │ - ldr r3, [sp, #192] @ 0xc0 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - ldr r3, [sp, #196] @ 0xc4 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r3, [sp, #200] @ 0xc8 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - ldrd r6, r3, [sp, #212] @ 0xd4 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #220] @ 0xdc │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #224] @ 0xe0 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - ldr r3, [sp, #228] @ 0xe4 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [sp, #236] @ 0xec │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #240] @ 0xf0 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [sp, #244] @ 0xf4 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - ldr r3, [sp, #248] @ 0xf8 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r3, [sp, #252] @ 0xfc │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [sp, #256] @ 0x100 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - blx 57998 │ │ │ │ - mov r1, r9 │ │ │ │ - mov r8, r0 │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - blx 57998 │ │ │ │ - mov r9, r0 │ │ │ │ - cmp.w r8, #0 │ │ │ │ - beq.n a97d2 │ │ │ │ - cmp.w r9, #0 │ │ │ │ - beq.n a9820 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n a9816 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.w a99c4 │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ - cmp r3, #1 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - blt.n a9846 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r3, r2 │ │ │ │ - ble.n a984e │ │ │ │ - mvn.w r2, #15 │ │ │ │ - movs r3, #16 │ │ │ │ - b.n a981c │ │ │ │ - ldr r1, [pc, #524] @ (a99e0 ) │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n a97a0 │ │ │ │ - movs r3, #1 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - str r2, [r5, #0] │ │ │ │ - ldr r0, [pc, #504] @ (a99e4 ) │ │ │ │ - add r1, sp, #128 @ 0x80 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #496] @ (a99e8 ) │ │ │ │ - ldr r3, [pc, #480] @ (a99d8 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w a99cc │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #148 @ 0x94 │ │ │ │ - vpop {d8} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - b.n a97e8 │ │ │ │ - ldr r1, [pc, #456] @ (a99ec ) │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n a97a6 │ │ │ │ - ldr r1, [pc, #448] @ (a99f0 ) │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n a97a6 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - b.n a97e8 │ │ │ │ - mvn.w r2, #13 │ │ │ │ - movs r3, #14 │ │ │ │ - b.n a981c │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w a99d0 │ │ │ │ - cmp.w r8, #0 │ │ │ │ - bne.n a9956 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - add.w r8, sp, #136 @ 0x88 │ │ │ │ - cmp.w r9, #0 │ │ │ │ - mov r0, r8 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ - mov r1, r4 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - it eq │ │ │ │ - moveq.w ip, #73 @ 0x49 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - it ne │ │ │ │ - movne.w ip, #49 @ 0x31 │ │ │ │ - strb.w ip, [sp, #136] @ 0x88 │ │ │ │ - blx 661f0 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - mov r0, r8 │ │ │ │ - ldr r1, [sp, #92] @ 0x5c │ │ │ │ - add r3, sp, #132 @ 0x84 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - str r1, [sp, #16] │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - strd r6, r2, [sp] │ │ │ │ - mov r2, sl │ │ │ │ - str r1, [sp, #8] │ │ │ │ - mov r1, r4 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r3, fp │ │ │ │ - str r5, [sp, #24] │ │ │ │ - vstr s0, [sp, #132] @ 0x84 │ │ │ │ - blx 62a5c │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - mov r2, r7 │ │ │ │ - str r0, [sp, #8] │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r0, [sp, #84] @ 0x54 │ │ │ │ - ldr.w r9, [sp, #108] @ 0x6c │ │ │ │ - str r0, [sp, #0] │ │ │ │ - ldr r0, [pc, #308] @ (a99f4 ) │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - add r0, pc │ │ │ │ - mov r3, r9 │ │ │ │ - blx 5e9dc │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - mov r3, sl │ │ │ │ - ldr.w r8, [sp, #76] @ 0x4c │ │ │ │ - mov r2, r7 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - str r1, [sp, #16] │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - strd r6, r0, [sp, #4] │ │ │ │ - mov r0, r8 │ │ │ │ - str r1, [sp, #12] │ │ │ │ - mov r1, r4 │ │ │ │ - str r5, [sp, #24] │ │ │ │ - str.w fp, [sp] │ │ │ │ - blx 582e0 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - mov r0, r8 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - str r1, [sp, #24] │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - strd r6, r1, [sp, #16] │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r1, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - ldr r6, [sp, #88] @ 0x58 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - str r2, [sp, #32] │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - mov r1, r4 │ │ │ │ - strd sl, fp, [sp, #8] │ │ │ │ - str r6, [sp, #0] │ │ │ │ - str.w r9, [sp, #28] │ │ │ │ - str r5, [sp, #60] @ 0x3c │ │ │ │ - blx 63c70 │ │ │ │ - ldr r1, [sp, #92] @ 0x5c │ │ │ │ - ldr r0, [pc, #188] @ (a99f8 ) │ │ │ │ - add r0, pc │ │ │ │ - vldr s16, [r1] │ │ │ │ - blx 57478 │ │ │ │ - vcmpe.f32 s16, s0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ittt mi │ │ │ │ - ldrmi r3, [r4, #0] │ │ │ │ - addmi r3, #1 │ │ │ │ - strmi r3, [r5, #0] │ │ │ │ - b.n a97f4 │ │ │ │ - ldr.w r8, [pc, #164] @ a99fc │ │ │ │ - mov r3, fp │ │ │ │ - ldr r1, [sp, #88] @ 0x58 │ │ │ │ - mov r0, r4 │ │ │ │ - add r8, pc │ │ │ │ - str.w r8, [sp] │ │ │ │ - mov r2, r8 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #1 │ │ │ │ - ble.n a999e │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ - subs r3, #1 │ │ │ │ - mov r2, r8 │ │ │ │ - add r0, sp, #128 @ 0x80 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - mov r3, sl │ │ │ │ - str.w r8, [sp] │ │ │ │ - str r0, [sp, #124] @ 0x7c │ │ │ │ - blx 5d9c8 │ │ │ │ - str.w r8, [sp] │ │ │ │ - mov r2, r8 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - ldr r1, [sp, #100] @ 0x64 │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - mov r3, r6 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - mov r2, fp │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, sl │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r6 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - blx 5a164 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w a985c │ │ │ │ - ldr r2, [sp, #92] @ 0x5c │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - b.n a97f4 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n a981c │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n a97e8 │ │ │ │ - ldmia r1!, {r2, r5, r6, r7} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - b.n aa070 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xe816005c │ │ │ │ - bic.w r0, r2, ip, lsr #1 │ │ │ │ - ldmia r1!, {r3, r4} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - stcl 0, cr0, [ip], #368 @ 0x170 │ │ │ │ - b.n a9fc0 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - b.n a986c │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - b.n a9728 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - cmp r3, #144 @ 0x90 │ │ │ │ + strd r0, r0, [sl, #368]! @ 0x170 │ │ │ │ + cmp r7, #14 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - │ │ │ │ -000a9a00 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ - ldr r5, [pc, #956] @ (a9dd4 ) │ │ │ │ - sub sp, #68 @ 0x44 │ │ │ │ - ldr r4, [pc, #956] @ (a9dd8 ) │ │ │ │ - mov fp, r1 │ │ │ │ - add r5, pc │ │ │ │ - movs r1, #0 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #60] @ 0x3c │ │ │ │ - mov.w r4, #0 │ │ │ │ - strd r3, r2, [sp, #20] │ │ │ │ - ldrd r2, r9, [sp, #128] @ 0x80 │ │ │ │ - str r0, [sp, #0] │ │ │ │ - ldr r4, [sp, #120] @ 0x78 │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr r4, [r2, #0] │ │ │ │ - str.w r1, [r9] │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - ldr r1, [r0, #0] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.w a9f32 │ │ │ │ - ldr.w r0, [fp] │ │ │ │ - cmp r0, #0 │ │ │ │ - blt.w a9c2a │ │ │ │ - ldr r4, [r2, #0] │ │ │ │ - cmp r1, #1 │ │ │ │ - mov r2, r1 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r4, r2 │ │ │ │ - blt.w a9f3a │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.w a9c40 │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - add.w lr, r1, #4294967295 @ 0xffffffff │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - adds r2, #1 │ │ │ │ - str.w lr, [sp, #40] @ 0x28 │ │ │ │ - mov.w ip, r2, lsl #3 │ │ │ │ - sub.w r2, r4, #8 │ │ │ │ - str r2, [sp, #28] │ │ │ │ - cmp.w lr, #0 │ │ │ │ - beq.w a9f4e │ │ │ │ - mov.w sl, #1 │ │ │ │ - sub.w r6, ip, #8 │ │ │ │ - add r2, sp, #44 @ 0x2c │ │ │ │ - strd ip, r3, [sp, #32] │ │ │ │ - str.w r9, [sp, #8] │ │ │ │ - mov ip, r1 │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r9, sl │ │ │ │ - vldr s16, [pc, #808] @ a9dd0 │ │ │ │ - mov r1, lr │ │ │ │ - str r2, [sp, #4] │ │ │ │ - b.n a9ae0 │ │ │ │ - vcmp.f32 s17, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n a9aca │ │ │ │ - vldr s15, [r4, #4] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w a9f42 │ │ │ │ - add.w sl, r9, #1 │ │ │ │ - adds r5, #8 │ │ │ │ - adds r4, #8 │ │ │ │ - adds r7, #8 │ │ │ │ - add.w r8, r8, #8 │ │ │ │ - mov r9, sl │ │ │ │ - cmp r1, sl │ │ │ │ - blt.w a9d78 │ │ │ │ - vldr s15, [r5] │ │ │ │ - vldr s17, [r4] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n a9b00 │ │ │ │ - vldr s15, [r5, #4] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n a9ab0 │ │ │ │ - mov r0, r4 │ │ │ │ - add.w sl, r9, #1 │ │ │ │ - blx 65794 │ │ │ │ - mov r0, r5 │ │ │ │ - vcvt.f32.f64 s19, d0 │ │ │ │ - vldr s18, [r5] │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s17, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s19, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s17, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s18, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s19, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vadd.f32 s17, s17, s19 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s18, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s18, s18, s0 │ │ │ │ - vcmpe.f32 s17, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - blt.n a9c62 │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - mov r2, r4 │ │ │ │ - mov r1, r5 │ │ │ │ - blx 6522c │ │ │ │ - vldr s10, [r7, #4] │ │ │ │ - vldr s8, [sp, #48] @ 0x30 │ │ │ │ - vldr s11, [r7] │ │ │ │ - vldr s9, [sp, #44] @ 0x2c │ │ │ │ - vmul.f32 s13, s8, s10 │ │ │ │ - vldr s15, [r4, #8] │ │ │ │ - vmul.f32 s12, s8, s11 │ │ │ │ - vldr s14, [r4, #12] │ │ │ │ - vmla.f32 s12, s9, s10 │ │ │ │ - ldr.w r0, [fp] │ │ │ │ - vnmls.f32 s13, s9, s11 │ │ │ │ - cmp r0, #0 │ │ │ │ - vsub.f32 s14, s14, s12 │ │ │ │ - vstr s12, [sp, #56] @ 0x38 │ │ │ │ - vsub.f32 s15, s15, s13 │ │ │ │ - vstr s13, [sp, #52] @ 0x34 │ │ │ │ - vstr s14, [sp, #48] @ 0x30 │ │ │ │ - vstr s14, [r4, #12] │ │ │ │ - vstr s15, [sp, #44] @ 0x2c │ │ │ │ - vstr s15, [r4, #8] │ │ │ │ - ble.n a9c10 │ │ │ │ - add.w ip, r0, #1 │ │ │ │ - mov r2, r8 │ │ │ │ - movs r1, #1 │ │ │ │ - vldr s10, [r2, #4] │ │ │ │ - adds r1, #1 │ │ │ │ - vldr s11, [r2] │ │ │ │ - cmp r1, ip │ │ │ │ - vldr s14, [r2, #8] │ │ │ │ - vmul.f32 s12, s8, s10 │ │ │ │ - vldr s15, [r2, #12] │ │ │ │ - vmul.f32 s13, s8, s11 │ │ │ │ - vmla.f32 s13, s9, s10 │ │ │ │ - vnmls.f32 s12, s9, s11 │ │ │ │ - vsub.f32 s15, s15, s13 │ │ │ │ - vsub.f32 s14, s14, s12 │ │ │ │ - vstr s15, [r2, #12] │ │ │ │ - vstr s14, [r2, #8] │ │ │ │ - add r2, r6 │ │ │ │ - bne.n a9bc8 │ │ │ │ - vstr s12, [sp, #52] @ 0x34 │ │ │ │ - vstr s13, [sp, #56] @ 0x38 │ │ │ │ - vstr s14, [sp, #44] @ 0x2c │ │ │ │ - vstr s15, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - ldr.w ip, [r3] │ │ │ │ - add.w r2, ip, #4294967295 @ 0xffffffff │ │ │ │ - cmp r2, r9 │ │ │ │ - itt gt │ │ │ │ - vstrgt s16, [r5] │ │ │ │ - vstrgt s16, [r5, #4] │ │ │ │ - b.n a9ace │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #424] @ (a9ddc ) │ │ │ │ - add r1, sp, #40 @ 0x28 │ │ │ │ - str.w r2, [r9] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #412] @ (a9de0 ) │ │ │ │ - ldr r3, [pc, #404] @ (a9dd8 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w a9f52 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #68 @ 0x44 │ │ │ │ - vpop {d8-d9} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - mov r1, r4 │ │ │ │ - blx 6522c │ │ │ │ - vldr s8, [sp, #48] @ 0x30 │ │ │ │ - vldr s11, [r4, #12] │ │ │ │ - vldr s10, [r4, #8] │ │ │ │ - vldr s9, [sp, #44] @ 0x2c │ │ │ │ - vmul.f32 s12, s8, s11 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - vmul.f32 s13, s8, s10 │ │ │ │ - str r2, [r4, #0] │ │ │ │ - vmla.f32 s13, s9, s11 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - vnmls.f32 s12, s9, s10 │ │ │ │ - str r2, [r4, #4] │ │ │ │ - vldr s14, [r7] │ │ │ │ - vldr s15, [r7, #4] │ │ │ │ - ldr.w ip, [r3] │ │ │ │ - add.w r2, ip, #4294967295 @ 0xffffffff │ │ │ │ - vsub.f32 s15, s15, s13 │ │ │ │ - cmp r2, r9 │ │ │ │ - vstr s13, [sp, #56] @ 0x38 │ │ │ │ - vsub.f32 s14, s14, s12 │ │ │ │ - vstr s12, [sp, #52] @ 0x34 │ │ │ │ - vstr s15, [sp, #48] @ 0x30 │ │ │ │ - vstr s15, [r4, #12] │ │ │ │ - vstr s14, [sp, #44] @ 0x2c │ │ │ │ - vstr s14, [r4, #8] │ │ │ │ - ble.n a9d0a │ │ │ │ - vldr s12, [r7, #8] │ │ │ │ - vneg.f32 s15, s8 │ │ │ │ - vneg.f32 s14, s9 │ │ │ │ - vstr s12, [r5] │ │ │ │ - vldr s7, [r7, #12] │ │ │ │ - vmul.f32 s13, s12, s15 │ │ │ │ - vstr s15, [sp, #56] @ 0x38 │ │ │ │ - vstr s14, [sp, #52] @ 0x34 │ │ │ │ - vmul.f32 s15, s7, s15 │ │ │ │ - vmla.f32 s13, s7, s14 │ │ │ │ - vstr s7, [r5, #4] │ │ │ │ - vnmls.f32 s15, s12, s14 │ │ │ │ - vstr s13, [sp, #48] @ 0x30 │ │ │ │ - vstr s13, [r7, #12] │ │ │ │ - vstr s15, [sp, #44] @ 0x2c │ │ │ │ - vstr s15, [r7, #8] │ │ │ │ - ldr.w r0, [fp] │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - cmp r0, #0 │ │ │ │ - vstr s10, [r7] │ │ │ │ - vstr s11, [r7, #4] │ │ │ │ - ble.w a9ace │ │ │ │ - add.w lr, r0, #1 │ │ │ │ - mov r3, r8 │ │ │ │ - movs r2, #1 │ │ │ │ - vldr s10, [r3, #12] │ │ │ │ - adds r2, #1 │ │ │ │ - vldr s11, [r3, #8] │ │ │ │ - cmp r2, lr │ │ │ │ - vldr s14, [r3] │ │ │ │ - vmul.f32 s12, s8, s10 │ │ │ │ - vldr s15, [r3, #4] │ │ │ │ - vmul.f32 s13, s8, s11 │ │ │ │ - vstr s11, [r3] │ │ │ │ - vmla.f32 s13, s9, s10 │ │ │ │ - vstr s10, [r3, #4] │ │ │ │ - vnmls.f32 s12, s9, s11 │ │ │ │ - vsub.f32 s15, s15, s13 │ │ │ │ - vsub.f32 s14, s14, s12 │ │ │ │ - vstr s15, [r3, #12] │ │ │ │ - vstr s14, [r3, #8] │ │ │ │ - add r3, r6 │ │ │ │ - bne.n a9d26 │ │ │ │ - vstr s12, [sp, #52] @ 0x34 │ │ │ │ - vstr s13, [sp, #56] @ 0x38 │ │ │ │ - vstr s14, [sp, #44] @ 0x2c │ │ │ │ - vstr s15, [sp, #48] @ 0x30 │ │ │ │ - b.n a9ace │ │ │ │ - mov r1, ip │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r9, [sp, #8] │ │ │ │ - ldr.w ip, [sp, #32] │ │ │ │ - ldr r4, [sp, #28] │ │ │ │ - lsls r2, r1, #3 │ │ │ │ - add r4, r2 │ │ │ │ - vldr s15, [r4] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n a9dae │ │ │ │ - vldr s15, [r4, #4] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it eq │ │ │ │ - streq.w r1, [r9] │ │ │ │ - beq.w a9c40 │ │ │ │ - cmp r0, #0 │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ - ble.w a9c40 │ │ │ │ - sub.w r3, r3, ip │ │ │ │ - ldr.w fp, [sp, #16] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add.w r8, sp, #44 @ 0x2c │ │ │ │ - movs r3, #1 │ │ │ │ - add.w r9, sp, #52 @ 0x34 │ │ │ │ - mov r4, r1 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - b.n a9dfc │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - stmia r6!, {r2, r4, r5, r6, r7} │ │ │ │ + strd r0, r0, [ip, #-368]! @ 0x170 │ │ │ │ + ldmia r2!, {r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - b.n a99a0 │ │ │ │ + rsb r0, sl, ip, lsr #1 │ │ │ │ + b.n a8f5c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r4!, {r2, r3, r6, r7} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - add fp, r2 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - blt.w a9c40 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ - lsls r2, r4, #3 │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - add r4, fp │ │ │ │ - ldr r6, [sp, #28] │ │ │ │ - mov r0, r8 │ │ │ │ - add.w r4, r5, r4, lsl #3 │ │ │ │ - add r2, r6 │ │ │ │ - mov r1, r4 │ │ │ │ - blx 6522c │ │ │ │ - ldr r7, [sp, #0] │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - str r2, [r4, #0] │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - str r2, [r4, #4] │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cmp r2, #1 │ │ │ │ - ble.n a9de4 │ │ │ │ - add.w r1, fp, r2 │ │ │ │ - subs r4, r2, #1 │ │ │ │ - add.w r2, r2, #536870912 @ 0x20000000 │ │ │ │ - mov r0, r8 │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - subs r2, #1 │ │ │ │ - add.w r2, r6, r2, lsl #3 │ │ │ │ - vldr s9, [r1, #4] │ │ │ │ - vldr s11, [r1] │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - add.w r1, r1, r4, lsl #3 │ │ │ │ - add r4, fp │ │ │ │ - add.w r4, r5, r4, lsl #3 │ │ │ │ - vldr s15, [r1, #-4] │ │ │ │ - vldr s10, [r1, #-8] │ │ │ │ - mov r1, r9 │ │ │ │ - vldr s14, [r4] │ │ │ │ - vmul.f32 s12, s15, s9 │ │ │ │ - vmul.f32 s15, s11, s15 │ │ │ │ - vmla.f32 s15, s10, s9 │ │ │ │ - vldr s13, [r4, #4] │ │ │ │ - vnmls.f32 s12, s10, s11 │ │ │ │ - vsub.f32 s13, s13, s15 │ │ │ │ - vsub.f32 s15, s14, s12 │ │ │ │ - vstr s13, [sp, #56] @ 0x38 │ │ │ │ - vstr s15, [sp, #52] @ 0x34 │ │ │ │ - blx 6522c │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - str r2, [r4, #0] │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - str r2, [r4, #4] │ │ │ │ - ldr r4, [r7, #0] │ │ │ │ - subs r7, r4, #2 │ │ │ │ - cmp r7, #0 │ │ │ │ - ble.n a9de4 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - lsls r5, r4, #3 │ │ │ │ - add r4, fp │ │ │ │ - sub.w r2, r5, #24 │ │ │ │ - add.w r4, r3, r4, lsl #3 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - add.w sl, r3, r2 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - adds r6, r3, r5 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add r5, r3 │ │ │ │ - vldr s12, [r4, #-4] │ │ │ │ - mov r2, sl │ │ │ │ - vldr s14, [r6, #-20] @ 0xffffffec │ │ │ │ - mov r1, r9 │ │ │ │ - vldr s7, [r4, #-8] │ │ │ │ - mov r0, r8 │ │ │ │ - vldr s13, [r4, #4] │ │ │ │ - subs r6, #8 │ │ │ │ - vmul.f32 s10, s14, s12 │ │ │ │ - vldr s15, [r5, #-20] @ 0xffffffec │ │ │ │ - vldr s6, [r6, #-16] │ │ │ │ - vmul.f32 s14, s7, s14 │ │ │ │ - vldr s9, [r4] │ │ │ │ - subs r5, #8 │ │ │ │ - vmul.f32 s11, s15, s13 │ │ │ │ - vldr s8, [r5, #-16] │ │ │ │ - vmla.f32 s14, s6, s12 │ │ │ │ - vnmls.f32 s10, s6, s7 │ │ │ │ - vmul.f32 s15, s9, s15 │ │ │ │ - vldr s12, [r4, #-12] │ │ │ │ - vmla.f32 s15, s8, s13 │ │ │ │ - vldr s13, [r4, #-16] │ │ │ │ - vnmls.f32 s11, s8, s9 │ │ │ │ - sub.w sl, sl, #8 │ │ │ │ - subs r4, #8 │ │ │ │ - vsub.f32 s12, s12, s14 │ │ │ │ - vsub.f32 s14, s13, s10 │ │ │ │ - vsub.f32 s13, s12, s15 │ │ │ │ - vsub.f32 s15, s14, s11 │ │ │ │ - vstr s13, [sp, #56] @ 0x38 │ │ │ │ - vstr s15, [sp, #52] @ 0x34 │ │ │ │ - blx 6522c │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - subs r7, #1 │ │ │ │ - str.w r3, [r4, #-8] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - str.w r3, [r4, #-4] │ │ │ │ - bne.n a9eac │ │ │ │ - b.n a9de4 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n a9c30 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n a9c30 │ │ │ │ - mov sl, r9 │ │ │ │ - ldr.w r9, [sp, #8] │ │ │ │ - str.w sl, [r9] │ │ │ │ - b.n a9c40 │ │ │ │ - movs r1, #1 │ │ │ │ - b.n a9d84 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ + strd r0, r0, [sl], #368 @ 0x170 │ │ │ │ │ │ │ │ -000a9f58 : │ │ │ │ +000a9710 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d11} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3832] @ 0xef8 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ - ldr.w r5, [pc, #1836] @ aa69c │ │ │ │ + ldr.w r5, [pc, #1836] @ a9e54 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r0 │ │ │ │ add r5, pc │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr.w r3, [pc, #1828] @ aa6a0 │ │ │ │ + ldr.w r3, [pc, #1828] @ a9e58 │ │ │ │ ldr r7, [sp, #292] @ 0x124 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [sp, #268] @ 0x10c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -104548,129 +103779,129 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r3, [r7, #0] │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ - ldr.w r1, [pc, #1788] @ aa6a4 │ │ │ │ + ldr.w r1, [pc, #1788] @ a9e5c │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ ldr r6, [sp, #264] @ 0x108 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n aa076 │ │ │ │ + beq.n a982e │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n aa06e │ │ │ │ + blt.n a9826 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n aa016 │ │ │ │ + bge.n a97ce │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr.w r0, [pc, #1732] @ aa6a8 │ │ │ │ + ldr.w r0, [pc, #1732] @ a9e60 │ │ │ │ add r1, sp, #140 @ 0x8c │ │ │ │ str r2, [sp, #140] @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1720] @ aa6ac │ │ │ │ - ldr.w r3, [pc, #1704] @ aa6a0 │ │ │ │ + ldr.w r2, [pc, #1720] @ a9e64 │ │ │ │ + ldr.w r3, [pc, #1704] @ a9e58 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w ab560 │ │ │ │ + bne.w aad18 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ vpop {d8-d11} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r2, r1 │ │ │ │ - bgt.w aa68e │ │ │ │ + bgt.w a9e46 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w ab55a │ │ │ │ + bne.w aad12 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n aa0ae │ │ │ │ + beq.n a9866 │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w aac08 │ │ │ │ - ldr.w r1, [pc, #1660] @ aa6b0 │ │ │ │ + beq.w aa3c0 │ │ │ │ + ldr.w r1, [pc, #1660] @ a9e68 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n aa0be │ │ │ │ + beq.n a9876 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r3, #0] │ │ │ │ - ble.n a9ff0 │ │ │ │ + ble.n a97a8 │ │ │ │ ldrd r1, r3, [sp, #56] @ 0x38 │ │ │ │ mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ add.w r0, r3, r0, lsl #2 │ │ │ │ str.w r2, [r3], #4 │ │ │ │ str.w r2, [r1], #4 │ │ │ │ cmp r0, r3 │ │ │ │ - bne.n aa060 │ │ │ │ - b.n a9ff0 │ │ │ │ + bne.n a9818 │ │ │ │ + b.n a97a8 │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n a9fe0 │ │ │ │ - ldr.w r1, [pc, #1596] @ aa6b4 │ │ │ │ + b.n a9798 │ │ │ │ + ldr.w r1, [pc, #1596] @ a9e6c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n a9fc2 │ │ │ │ - ldr.w r1, [pc, #1584] @ aa6b8 │ │ │ │ + bne.n a977a │ │ │ │ + ldr.w r1, [pc, #1584] @ a9e70 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n a9fc2 │ │ │ │ - ldr.w r1, [pc, #1572] @ aa6bc │ │ │ │ + bne.n a977a │ │ │ │ + ldr.w r1, [pc, #1572] @ a9e74 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n a9fc2 │ │ │ │ + bne.n a977a │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n a9fe0 │ │ │ │ + b.n a9798 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n a9ff0 │ │ │ │ + b.n a97a8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r8 │ │ │ │ - ldr.w r1, [pc, #1532] @ aa6c0 │ │ │ │ + ldr.w r1, [pc, #1532] @ a9e78 │ │ │ │ adds r3, #1 │ │ │ │ add r1, pc │ │ │ │ lsls r3, r3, #3 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ subs r3, r5, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -104680,46 +103911,46 @@ │ │ │ │ subs r3, r6, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w aafb4 │ │ │ │ + beq.w aa76c │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [sp, #156] @ 0x9c │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r0, r8 │ │ │ │ str r2, [r3, #0] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r1, [r3, #0] │ │ │ │ - ldr.w r1, [pc, #1472] @ aa6c4 │ │ │ │ + ldr.w r1, [pc, #1472] @ a9e7c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ str r0, [sp, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w ab47c │ │ │ │ + bne.w aac34 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ cmp r2, r3 │ │ │ │ - beq.w a9ff0 │ │ │ │ + beq.w a97a8 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ sub.w r3, r3, r2 │ │ │ │ add.w r3, r3, #1 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub.w r3, r3, #4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bgt.w aa4fc │ │ │ │ + bgt.w a9cb4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r7, r2, #1073741824 @ 0x40000000 │ │ │ │ subs r7, #1 │ │ │ │ ldr r5, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ ldr.w r9, [r3] │ │ │ │ mov.w lr, r7, lsl #2 │ │ │ │ @@ -105069,15 +104300,15 @@ │ │ │ │ movhi r2, #0 │ │ │ │ movls r2, #1 │ │ │ │ cmp lr, r5 │ │ │ │ it cs │ │ │ │ orrcs.w r2, r2, #1 │ │ │ │ ands r3, r2 │ │ │ │ tst r3, r6 │ │ │ │ - beq.w ab4cc │ │ │ │ + beq.w aac84 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r6, [sp, #96] @ 0x60 │ │ │ │ adds r3, #1 │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ subs r3, r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ lsls r4, r3, #2 │ │ │ │ @@ -105116,63 +104347,63 @@ │ │ │ │ mov r2, r4 │ │ │ │ blx 5ae88 │ │ │ │ add.w r0, r5, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r7, r0, lsl #2 │ │ │ │ blx 5ae88 │ │ │ │ - ldr r0, [pc, #456] @ (aa6c8 ) │ │ │ │ + ldr r0, [pc, #456] @ (a9e80 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ blx 596ec │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ vcvt.f32.f64 s16, d0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r8, [r2] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ vcvt.f64.f32 d8, s16 │ │ │ │ cmp r3, r8 │ │ │ │ itt lt │ │ │ │ ldrlt r3, [sp, #88] @ 0x58 │ │ │ │ sublt.w sl, r3, #8 │ │ │ │ - blt.w aa6ce │ │ │ │ + blt.w a9e86 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ mov r9, r8 │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ add r6, sp, #152 @ 0x98 │ │ │ │ sub.w r7, r2, #8 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r7, r8 │ │ │ │ ldr.w r8, [sp, #8] │ │ │ │ sub.w sl, r2, #8 │ │ │ │ - vldr s19, [pc, #336] @ aa698 │ │ │ │ + vldr s19, [pc, #336] @ a9e50 │ │ │ │ mov r2, r3 │ │ │ │ cmp r3, r7 │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ - blt.w aa680 │ │ │ │ + blt.w a9e38 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mla r5, r7, r3, r9 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r5, r3, r5, lsl #3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mla r4, r7, r3, r9 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r4, r3, r4, lsl #3 │ │ │ │ vldr s15, [r5] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n aa58c │ │ │ │ + bne.n a9d44 │ │ │ │ vldr s14, [r5, #4] │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it eq │ │ │ │ vmoveq.f32 s18, s19 │ │ │ │ - beq.n aa5d0 │ │ │ │ + beq.n a9d88 │ │ │ │ mov r0, r5 │ │ │ │ vstr s15, [sp, #148] @ 0x94 │ │ │ │ blx 65794 │ │ │ │ vldr s15, [sp, #148] @ 0x94 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ mov r0, r6 │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ @@ -105187,21 +104418,21 @@ │ │ │ │ vstr s15, [sp, #152] @ 0x98 │ │ │ │ blx 596ec │ │ │ │ vdiv.f64 d7, d0, d8 │ │ │ │ vcvt.f32.f64 s18, d7 │ │ │ │ vldr s15, [r4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n aa5f2 │ │ │ │ + bne.n a9daa │ │ │ │ vldr s14, [r4, #4] │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it eq │ │ │ │ vmoveq.f32 s14, s19 │ │ │ │ - beq.n aa636 │ │ │ │ + beq.n a9dee │ │ │ │ mov r0, r4 │ │ │ │ vstr s15, [sp, #148] @ 0x94 │ │ │ │ blx 65794 │ │ │ │ vldr s15, [sp, #148] @ 0x94 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ mov r0, r6 │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ @@ -105234,63 +104465,62 @@ │ │ │ │ vsub.f32 s15, s15, s18 │ │ │ │ vsub.f32 s15, s15, s14 │ │ │ │ vstr s15, [r2] │ │ │ │ vldr s15, [r3] │ │ │ │ vsub.f32 s15, s15, s18 │ │ │ │ vsub.f32 s15, s15, s14 │ │ │ │ vstr s15, [r3] │ │ │ │ - bge.w aa56a │ │ │ │ + bge.w a9d22 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ ldr r7, [r3, #0] │ │ │ │ add.w r9, r9, #1 │ │ │ │ cmp r9, r2 │ │ │ │ - bgt.n aa6cc │ │ │ │ + bgt.n a9e84 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - b.n aa54a │ │ │ │ + b.n a9d02 │ │ │ │ mvn.w r3, #5 │ │ │ │ movs r2, #6 │ │ │ │ - b.n a9fe0 │ │ │ │ + b.n a9798 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3, r4, r7} │ │ │ │ + ldmia r1, {r1, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bge.n aa650 │ │ │ │ + b.n aa4f8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n aab18 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - stmia r1!, {r3, r4} │ │ │ │ + @ instruction: 0xeaa6005c │ │ │ │ + ldmia r1!, {r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bge.n aa744 │ │ │ │ + b.n aa3ec │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bge.n aa6d8 │ │ │ │ + b.n aa390 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bls.n aa694 │ │ │ │ + b.n aa33c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - svc 24 │ │ │ │ + b.n a9db8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bls.n aa624 │ │ │ │ + b.n aa2cc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bls.n aa5d8 │ │ │ │ + b.n aa290 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, r6, #7 │ │ │ │ + cmp r0, #58 @ 0x3a │ │ │ │ lsls r6, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r2, [pc, #832] @ (aaa10 ) │ │ │ │ + ldr r2, [pc, #832] @ (aa1c8 ) │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ vmov.f32 s19, #96 @ 0x3f000000 0.5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ - vldr s20, [pc, #808] @ aaa0c │ │ │ │ + vldr s20, [pc, #808] @ aa1c4 │ │ │ │ mov.w fp, r2, lsl #3 │ │ │ │ adds r2, r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ vmov s15, r3 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ @@ -105327,19 +104557,19 @@ │ │ │ │ mov r2, r1 │ │ │ │ add.w r3, r5, r3, lsl #2 │ │ │ │ mov r1, r3 │ │ │ │ blx 57620 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ vadd.f32 s12, s18, s0 │ │ │ │ - vldr s14, [pc, #684] @ aaa0c │ │ │ │ + vldr s14, [pc, #684] @ aa1c4 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ cmp r0, r2 │ │ │ │ - blt.w ab3c6 │ │ │ │ + blt.w aab7e │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mvn.w r4, #3221225472 @ 0xc0000000 │ │ │ │ vmov.f32 s15, s14 │ │ │ │ lsls r3, r1, #2 │ │ │ │ add r1, r3 │ │ │ │ add r0, r3 │ │ │ │ add r1, r2 │ │ │ │ @@ -105351,34 +104581,34 @@ │ │ │ │ add.w r3, r4, r3, lsl #2 │ │ │ │ add.w r1, r4, r1, lsl #2 │ │ │ │ vldmia r3!, {s11} │ │ │ │ vldmia r1!, {s13} │ │ │ │ vadd.f32 s15, s15, s11 │ │ │ │ cmp r3, r0 │ │ │ │ vadd.f32 s14, s14, s13 │ │ │ │ - bne.n aa790 │ │ │ │ + bne.n a9f48 │ │ │ │ vmul.f32 s18, s14, s14 │ │ │ │ vsub.f32 s13, s15, s14 │ │ │ │ vmla.f32 s18, s15, s15 │ │ │ │ vmul.f32 s10, s13, s13 │ │ │ │ vmul.f32 s18, s21, s18 │ │ │ │ vldr s11, [sp, #176] @ 0xb0 │ │ │ │ vstr s15, [sp, #148] @ 0x94 │ │ │ │ vstr s13, [sp, #152] @ 0x98 │ │ │ │ vnmls.f32 s18, s12, s11 │ │ │ │ vmls.f32 s18, s19, s10 │ │ │ │ vcmp.f32 s18, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w aac24 │ │ │ │ + beq.w aa3dc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ vmov.f32 s23, s14 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ add r4, sp, #172 @ 0xac │ │ │ │ cmp r3, #1 │ │ │ │ - ldr r5, [pc, #556] @ (aaa14 ) │ │ │ │ + ldr r5, [pc, #556] @ (aa1cc ) │ │ │ │ ldr.w r8, [sp, #64] @ 0x40 │ │ │ │ mov r1, r4 │ │ │ │ add r5, pc │ │ │ │ add.w r2, r6, r2, lsl #2 │ │ │ │ it ne │ │ │ │ vdivne.f32 s13, s18, s22 │ │ │ │ mov r3, r5 │ │ │ │ @@ -105429,15 +104659,15 @@ │ │ │ │ add.w r2, r6, r2, lsl #2 │ │ │ │ blx 5ca30 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r7, [r7, #0] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ cmp r1, r7 │ │ │ │ - blt.w ab3e4 │ │ │ │ + blt.w aab9c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mvn.w r3, #3221225472 @ 0xc0000000 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ adds r4, r7, r3 │ │ │ │ adds r6, r0, r7 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ add r3, r6 │ │ │ │ @@ -105449,15 +104679,15 @@ │ │ │ │ vldr s15, [r3] │ │ │ │ vadd.f32 s15, s15, s22 │ │ │ │ vstmia r3!, {s15} │ │ │ │ cmp r3, r2 │ │ │ │ vldr s15, [r5] │ │ │ │ vadd.f32 s15, s15, s23 │ │ │ │ vstmia r5!, {s15} │ │ │ │ - bne.n aa8a6 │ │ │ │ + bne.n aa05e │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r5, [sp, #88] @ 0x58 │ │ │ │ adds r5, r7, r5 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ mov r8, r7 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -105480,56 +104710,56 @@ │ │ │ │ add.w ip, r3, r7 │ │ │ │ mov r7, r2 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ add.w ip, r5, ip, lsl #3 │ │ │ │ adds r5, r1, #1 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ - vldr s15, [pc, #248] @ aaa0c │ │ │ │ + vldr s15, [pc, #248] @ aa1c4 │ │ │ │ mov r0, ip │ │ │ │ mov r1, lr │ │ │ │ movs r3, #0 │ │ │ │ vldr s14, [r1] │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n aa936 │ │ │ │ + bne.n aa0ee │ │ │ │ vldr s14, [r1, #4] │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n aa940 │ │ │ │ + beq.n aa0f8 │ │ │ │ vldr s14, [r2] │ │ │ │ adds r3, #1 │ │ │ │ vadd.f32 s15, s15, s14 │ │ │ │ vldr s14, [r0] │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n aa95c │ │ │ │ + bne.n aa114 │ │ │ │ vldr s14, [r0, #4] │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n aa966 │ │ │ │ + beq.n aa11e │ │ │ │ vldr s14, [r2] │ │ │ │ adds r3, #1 │ │ │ │ vadd.f32 s15, s15, s14 │ │ │ │ adds r4, #1 │ │ │ │ add r1, fp │ │ │ │ add r0, sl │ │ │ │ adds r2, #4 │ │ │ │ cmp r4, r5 │ │ │ │ - bne.n aa91a │ │ │ │ + bne.n aa0d2 │ │ │ │ vmov s14, r3 │ │ │ │ vldmia r9!, {s13} │ │ │ │ add.w r8, r8, #1 │ │ │ │ add.w lr, lr, #8 │ │ │ │ vcvt.f32.s32 s14, s14 │ │ │ │ add.w ip, ip, #8 │ │ │ │ cmp r8, r4 │ │ │ │ vmla.f32 s15, s14, s13 │ │ │ │ vstmia r7!, {s15} │ │ │ │ - bne.n aa90c │ │ │ │ + bne.n aa0c4 │ │ │ │ ldrd r1, r0, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ ldrd r3, r4, [sp, #100] @ 0x64 │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ add.w r9, r0, r4 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ @@ -105557,74 +104787,74 @@ │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #88] @ 0x58 │ │ │ │ add.w r0, r2, r0, lsl #2 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str.w sl, [sp, #84] @ 0x54 │ │ │ │ ldr.w sl, [sp, #24] │ │ │ │ vstr s15, [r0] │ │ │ │ - vldr s15, [pc, #16] @ aaa0c │ │ │ │ + vldr s15, [pc, #16] @ aa1c4 │ │ │ │ add.w r1, r8, ip │ │ │ │ add.w r5, r7, r3, lsl #3 │ │ │ │ mov r4, r9 │ │ │ │ movs r0, #0 │ │ │ │ - b.n aaa18 │ │ │ │ + b.n aa1d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r3, #0 │ │ │ │ + movs r6, #94 @ 0x5e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, r1, #4 │ │ │ │ + movs r5, #76 @ 0x4c │ │ │ │ lsls r6, r3, #1 │ │ │ │ vldr s14, [r1] │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n aaa34 │ │ │ │ + bne.n aa1ec │ │ │ │ vldr s14, [r1, #4] │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n aaa3e │ │ │ │ + beq.n aa1f6 │ │ │ │ vldr s14, [r4] │ │ │ │ adds r0, #1 │ │ │ │ vadd.f32 s15, s15, s14 │ │ │ │ vldr s14, [r5] │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n aaa5a │ │ │ │ + bne.n aa212 │ │ │ │ vldr s14, [r5, #4] │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n aaa64 │ │ │ │ + beq.n aa21c │ │ │ │ vldr s14, [r4] │ │ │ │ adds r0, #1 │ │ │ │ vadd.f32 s15, s15, s14 │ │ │ │ adds r1, #8 │ │ │ │ adds r5, #8 │ │ │ │ adds r4, #4 │ │ │ │ cmp ip, r1 │ │ │ │ - bne.n aaa18 │ │ │ │ + bne.n aa1d0 │ │ │ │ vmov s14, r0 │ │ │ │ vldmia r6!, {s13} │ │ │ │ add ip, fp │ │ │ │ add r3, sl │ │ │ │ vcvt.f32.s32 s14, s14 │ │ │ │ cmp r6, r2 │ │ │ │ vmla.f32 s15, s14, s13 │ │ │ │ vstmia lr!, {s15} │ │ │ │ - bne.n aa9fa │ │ │ │ + bne.n aa1b2 │ │ │ │ ldrd sl, r5, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ adds r3, r4, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ vstr s15, [r3] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r4, [pc, #568] @ (aace0 ) │ │ │ │ + ldr r4, [pc, #568] @ (aa498 ) │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ add.w r1, r5, r2, lsl #2 │ │ │ │ add r4, pc │ │ │ │ add.w r3, r5, r3, lsl #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -105645,27 +104875,27 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ vadd.f32 s22, s22, s0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ ldr r5, [r3, #0] │ │ │ │ str r5, [sp, #140] @ 0x8c │ │ │ │ vdiv.f32 s11, s18, s22 │ │ │ │ cmp r5, r4 │ │ │ │ - blt.w aac24 │ │ │ │ + blt.w aa3dc │ │ │ │ mvn.w r3, #3221225472 @ 0xc0000000 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ adds r1, r4, r3 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ lsls r1, r1, #2 │ │ │ │ adds r0, r6, r4 │ │ │ │ add r0, r3 │ │ │ │ add.w r5, r2, r5, lsl #2 │ │ │ │ adds r3, r2, r1 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ - vldr s14, [pc, #456] @ aacdc │ │ │ │ + vldr s14, [pc, #456] @ aa494 │ │ │ │ add.w r0, r7, r0, lsl #2 │ │ │ │ add r2, r1 │ │ │ │ add r1, r7 │ │ │ │ vldmia r0!, {s15} │ │ │ │ vldr s12, [r2] │ │ │ │ vmul.f32 s15, s15, s11 │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ @@ -105690,24 +104920,24 @@ │ │ │ │ vadd.f32 s15, s15, s12 │ │ │ │ vcmpe.f32 s13, s14 │ │ │ │ vstmia r3!, {s15} │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it pl │ │ │ │ vmovpl.f32 s14, s13 │ │ │ │ cmp r5, r3 │ │ │ │ - bne.n aab1e │ │ │ │ + bne.n aa2d6 │ │ │ │ vmov.f32 s15, #96 @ 0x3f000000 0.5 │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n aac24 │ │ │ │ + bmi.n aa3dc │ │ │ │ add.w r2, r4, r6, lsl #1 │ │ │ │ add.w r4, r4, r6, lsl #2 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ vneg.f32 s22, s11 │ │ │ │ - ldr r5, [pc, #316] @ (aace4 ) │ │ │ │ + ldr r5, [pc, #316] @ (aa49c ) │ │ │ │ ldr.w r8, [sp, #64] @ 0x40 │ │ │ │ add r5, pc │ │ │ │ add.w r4, r6, r4, lsl #2 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r4, sp, #148 @ 0x94 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ @@ -105734,31 +104964,31 @@ │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5ca30 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n aac24 │ │ │ │ + blt.n aa3dc │ │ │ │ vmov.f32 s22, s18 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ - b.n aa714 │ │ │ │ + b.n a9ecc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [r2, #0] │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [r1, #0] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.w a9ff0 │ │ │ │ - ldr r0, [pc, #192] @ (aace8 ) │ │ │ │ + b.w a97a8 │ │ │ │ + ldr r0, [pc, #192] @ (aa4a0 ) │ │ │ │ vmov.f64 d9, #112 @ 0x3f800000 1.0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ add r0, sp, #180 @ 0xb4 │ │ │ │ vstr s0, [sp, #180] @ 0xb4 │ │ │ │ vdiv.f32 s15, s14, s0 │ │ │ │ @@ -105775,20 +105005,20 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r8, [r1] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ cmp r3, r8 │ │ │ │ vcvt.s32.f64 s15, d7 │ │ │ │ vmov r4, s15 │ │ │ │ - blt.w a9ff0 │ │ │ │ + blt.w a97a8 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ add.w r3, r8, #1073741824 @ 0x40000000 │ │ │ │ subs r3, #1 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [pc, #100] @ (aacec ) │ │ │ │ + ldr r2, [pc, #100] @ (aa4a4 ) │ │ │ │ lsls r3, r3, #2 │ │ │ │ str.w fp, [sp, #96] @ 0x60 │ │ │ │ mul.w r6, r8, r5 │ │ │ │ ldr r5, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ mul.w r7, r8, r0 │ │ │ │ add r5, r3 │ │ │ │ @@ -105815,24 +105045,24 @@ │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ add.w r3, r2, #8 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ adds r3, r2, #4 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - b.n aacf2 │ │ │ │ + b.n aa4aa │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r0, r1 │ │ │ │ + movs r2, #138 @ 0x8a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, r1, r5 │ │ │ │ + movs r1, #140 @ 0x8c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r6} │ │ │ │ + bvs.n aa430 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, r4, r1 │ │ │ │ + movs r0, #166 @ 0xa6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mla r1, r0, fp, r8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r3, r1, lsl #3 │ │ │ │ ldr.w r3, [sl] │ │ │ │ @@ -105979,38 +105209,38 @@ │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ add r6, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ vstmia r3!, {s0} │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ cmp r3, r8 │ │ │ │ - bge.w aacf0 │ │ │ │ + bge.w aa4a8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr.w fp, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r4, [r2, #0] │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr.w sl, [sp, #100] @ 0x64 │ │ │ │ cmp r3, r4 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ - blt.w a9ff0 │ │ │ │ + blt.w a97a8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r6, r4, #1073741824 @ 0x40000000 │ │ │ │ subs r6, #1 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ str.w fp, [sp, #12] │ │ │ │ mov r8, r2 │ │ │ │ add.w r6, r3, r6, lsl #2 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ ldr.w sl, [sp, #32] │ │ │ │ - b.n aaf00 │ │ │ │ + b.n aa6b8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mla r2, r3, r9, r4 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ mov r1, r6 │ │ │ │ subs r3, r0, r3 │ │ │ │ mov r0, r5 │ │ │ │ add.w r2, sl, r2, lsl #3 │ │ │ │ @@ -106030,29 +105260,29 @@ │ │ │ │ adds r4, #1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r3, r2, lsl #3 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ blx 61414 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ cmp r3, r4 │ │ │ │ - bge.n aaefc │ │ │ │ + bge.n aa6b4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrd sl, fp, [sp, #8] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ cmp r3, r4 │ │ │ │ - blt.w a9ff0 │ │ │ │ + blt.w a97a8 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mul.w r6, r4, r6 │ │ │ │ - ldr.w r8, [pc, #1532] @ ab564 │ │ │ │ + ldr.w r8, [pc, #1532] @ aad1c │ │ │ │ mul.w r5, r4, r5 │ │ │ │ ldr.w r9, [sp, #16] │ │ │ │ adds r6, #1 │ │ │ │ add r8, pc │ │ │ │ adds r5, #1 │ │ │ │ add.w r6, r3, r6, lsl #3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -106072,16 +105302,16 @@ │ │ │ │ adds r4, #1 │ │ │ │ blx 61414 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ adds r7, #4 │ │ │ │ add r6, fp │ │ │ │ add r5, sl │ │ │ │ cmp r3, r4 │ │ │ │ - bge.n aaf8a │ │ │ │ - b.w a9ff0 │ │ │ │ + bge.n aa742 │ │ │ │ + b.w a97a8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ subs r2, #4 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ subs r1, r3, #1 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ @@ -106103,64 +105333,64 @@ │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r8, [sp, #80] @ 0x50 │ │ │ │ - ble.w ab208 │ │ │ │ + ble.w aa9c0 │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.w ab2cc │ │ │ │ + bne.w aaa84 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov.w r9, r5, lsl #3 │ │ │ │ mov r2, fp │ │ │ │ mov r7, r5 │ │ │ │ add.w sl, r3, r9 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r9, r3 │ │ │ │ mov r0, r9 │ │ │ │ mov ip, sl │ │ │ │ movs r3, #1 │ │ │ │ add.w lr, r7, #4294967295 @ 0xffffffff │ │ │ │ - b.n ab072 │ │ │ │ + b.n aa82a │ │ │ │ vldr s15, [r0, #8] │ │ │ │ adds r1, r3, #1 │ │ │ │ add.w r4, lr, r1 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w ab198 │ │ │ │ + bne.w aa950 │ │ │ │ vldr s15, [r0, #12] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w ab198 │ │ │ │ + bne.w aa950 │ │ │ │ vldr s15, [ip, #8] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w ab198 │ │ │ │ + bne.w aa950 │ │ │ │ vldr s15, [ip, #12] │ │ │ │ adds r0, #8 │ │ │ │ add.w ip, ip, #8 │ │ │ │ movs r2, #1 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w ab198 │ │ │ │ + bne.w aa950 │ │ │ │ mov r3, r1 │ │ │ │ cmp r5, r3 │ │ │ │ - bne.n ab022 │ │ │ │ + bne.n aa7da │ │ │ │ str.w r8, [sp, #140] @ 0x8c │ │ │ │ - cbz r2, ab07e │ │ │ │ + cbz r2, aa836 │ │ │ │ str r4, [sp, #144] @ 0x90 │ │ │ │ vmov s15, r7 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov.w sl, r5, lsl #2 │ │ │ │ cmp r7, r5 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ add r3, sl │ │ │ │ vstr s15, [r3] │ │ │ │ - beq.w ab3da │ │ │ │ + beq.w aab92 │ │ │ │ mov r9, r5 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -106200,19 +105430,19 @@ │ │ │ │ vldr s15, [sp, #12] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ add sl, r3 │ │ │ │ cmp r2, r9 │ │ │ │ vstr s15, [sl] │ │ │ │ - beq.n ab160 │ │ │ │ + beq.n aa918 │ │ │ │ mul.w r1, r2, r6 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mul.w r3, r9, r6 │ │ │ │ - ldr.w sl, [pc, #1100] @ ab568 │ │ │ │ + ldr.w sl, [pc, #1100] @ aad20 │ │ │ │ adds r1, #1 │ │ │ │ add r7, sp, #156 @ 0x9c │ │ │ │ adds r3, #1 │ │ │ │ add sl, pc │ │ │ │ add.w r1, r0, r1, lsl #3 │ │ │ │ mov r2, sl │ │ │ │ add.w r3, r0, r3, lsl #3 │ │ │ │ @@ -106230,119 +105460,119 @@ │ │ │ │ adds r3, #1 │ │ │ │ adds r1, #1 │ │ │ │ add.w r3, r7, r3, lsl #3 │ │ │ │ add.w r1, r7, r1, lsl #3 │ │ │ │ blx 58120 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ cmp r3, #2 │ │ │ │ - beq.w ab472 │ │ │ │ + beq.w aac2a │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ subs r5, #1 │ │ │ │ str.w r8, [sp, #156] @ 0x9c │ │ │ │ cmp r5, #1 │ │ │ │ sub.w r3, r3, #8 │ │ │ │ add.w r8, r8, #4294967295 @ 0xffffffff │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - bne.w aaff0 │ │ │ │ + bne.w aa7a8 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ ldr.w r8, [sp, #96] @ 0x60 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ - b.w aa0f6 │ │ │ │ + b.w a98ae │ │ │ │ cmp r5, r1 │ │ │ │ - blt.w ab2a4 │ │ │ │ + blt.w aaa5c │ │ │ │ adds r4, r1, r7 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ lsls r2, r4, #3 │ │ │ │ add.w ip, r0, r2 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r2, r0 │ │ │ │ mov r0, ip │ │ │ │ - b.n ab1e6 │ │ │ │ + b.n aa99e │ │ │ │ vldr s15, [r0, #4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ab1f4 │ │ │ │ + bne.n aa9ac │ │ │ │ vldr s15, [r2] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ab1f4 │ │ │ │ + bne.n aa9ac │ │ │ │ vldr s15, [r2, #4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ab1f4 │ │ │ │ + bne.n aa9ac │ │ │ │ adds r1, #1 │ │ │ │ adds r0, #8 │ │ │ │ adds r2, #8 │ │ │ │ cmp r5, r1 │ │ │ │ - blt.n ab2a4 │ │ │ │ + blt.n aaa5c │ │ │ │ adds r4, r1, r7 │ │ │ │ vldr s15, [r0] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n ab1b0 │ │ │ │ + beq.n aa968 │ │ │ │ sub.w sl, sl, #8 │ │ │ │ sub.w r9, r9, #8 │ │ │ │ movs r2, #1 │ │ │ │ mov r7, lr │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w ab016 │ │ │ │ + bne.w aa7ce │ │ │ │ str r4, [sp, #144] @ 0x90 │ │ │ │ mov r7, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #140] @ 0x8c │ │ │ │ cmp r2, r7 │ │ │ │ - bgt.w ab54e │ │ │ │ + bgt.w aad06 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ lsls r3, r2, #3 │ │ │ │ mul.w ip, r2, r6 │ │ │ │ str.w fp, [sp, #64] @ 0x40 │ │ │ │ mov fp, r2 │ │ │ │ mul.w lr, r1, r2 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r9, r1, r3 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add.w sl, r1, r3 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add.w r1, r9, lr, lsl #3 │ │ │ │ add.w r2, sl, ip, lsl #3 │ │ │ │ - b.n ab286 │ │ │ │ + b.n aaa3e │ │ │ │ vldr s15, [r2] │ │ │ │ adds r3, r0, #1 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w ab3f8 │ │ │ │ + bne.w aabb0 │ │ │ │ vldr s15, [r2, #4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w ab3f8 │ │ │ │ + bne.w aabb0 │ │ │ │ vldr s15, [r1] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w ab3f8 │ │ │ │ + bne.w aabb0 │ │ │ │ vldr s15, [r1, #4] │ │ │ │ adds r2, #8 │ │ │ │ adds r1, #8 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w ab3f8 │ │ │ │ + bne.w aabb0 │ │ │ │ mov r0, r3 │ │ │ │ cmp r0, r8 │ │ │ │ - ble.n ab23e │ │ │ │ + ble.n aa9f6 │ │ │ │ movs r3, #2 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ ldr.w r9, [sp, #40] @ 0x28 │ │ │ │ mov r4, r8 │ │ │ │ ldr.w fp, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ - b.n ab2ae │ │ │ │ + b.n aaa66 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr.w r8, [sp, #100] @ 0x64 │ │ │ │ mov r9, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r5, [sp, #140] @ 0x8c │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ @@ -106350,16 +105580,16 @@ │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov.w sl, r9, lsl #2 │ │ │ │ str r4, [sp, #144] @ 0x90 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ add r3, sl │ │ │ │ cmp r7, r9 │ │ │ │ vstr s15, [r3] │ │ │ │ - bne.w ab09e │ │ │ │ - b.n ab0fa │ │ │ │ + bne.w aa856 │ │ │ │ + b.n aa8b2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ adds r3, r5, r6 │ │ │ │ str.w r8, [sp, #100] @ 0x64 │ │ │ │ mov r8, r3 │ │ │ │ sub.w sl, r2, #8 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ sub.w r9, r2, #8 │ │ │ │ @@ -106369,177 +105599,177 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ sub.w r7, r8, r6 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ mov ip, r8 │ │ │ │ str r7, [sp, #84] @ 0x54 │ │ │ │ add.w r1, r3, r8, lsl #3 │ │ │ │ movs r3, #1 │ │ │ │ - b.n ab340 │ │ │ │ + b.n aaaf8 │ │ │ │ vldr s15, [r1] │ │ │ │ adds r2, r3, #1 │ │ │ │ mov r4, ip │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ab34c │ │ │ │ + bne.n aab04 │ │ │ │ vldr s15, [r1, #4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ab34c │ │ │ │ + bne.n aab04 │ │ │ │ vldr s15, [r0, #-4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ab34c │ │ │ │ + bne.n aab04 │ │ │ │ vldr s15, [r0] │ │ │ │ add ip, r6 │ │ │ │ add r1, sl │ │ │ │ add r0, r9 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ab34c │ │ │ │ + bne.n aab04 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, fp │ │ │ │ cmp r3, r5 │ │ │ │ - bne.n ab2fa │ │ │ │ + bne.n aaab2 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr.w r8, [sp, #100] @ 0x64 │ │ │ │ - b.n ab076 │ │ │ │ + b.n aa82e │ │ │ │ cmp r2, r5 │ │ │ │ - bgt.n ab29e │ │ │ │ + bgt.n aaa56 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mla r0, r2, r6, r7 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mla r1, r2, r1, r7 │ │ │ │ add.w r1, r4, r1, lsl #3 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add.w r7, r4, r0, lsl #3 │ │ │ │ - b.n ab3a0 │ │ │ │ + b.n aab58 │ │ │ │ vldr s15, [r7, #4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ab3b0 │ │ │ │ + bne.n aab68 │ │ │ │ vldr s15, [r1] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ab3b0 │ │ │ │ + bne.n aab68 │ │ │ │ vldr s15, [r1, #4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ab3b0 │ │ │ │ + bne.n aab68 │ │ │ │ adds r2, #1 │ │ │ │ add r0, r6 │ │ │ │ add r7, sl │ │ │ │ add r1, r9 │ │ │ │ cmp r2, r5 │ │ │ │ - bgt.w ab29e │ │ │ │ + bgt.w aaa56 │ │ │ │ vldr s15, [r7] │ │ │ │ mov r4, r0 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n ab368 │ │ │ │ + beq.n aab20 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add.w r8, r8, #4294967295 @ 0xffffffff │ │ │ │ cmp r8, r6 │ │ │ │ sub.w r3, r3, #8 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ - beq.w ab554 │ │ │ │ + beq.w aad0c │ │ │ │ mov r2, fp │ │ │ │ - b.n ab2e6 │ │ │ │ + b.n aaa9e │ │ │ │ vmov.f32 s10, s20 │ │ │ │ vmov.f32 s18, s20 │ │ │ │ vmov.f32 s13, s20 │ │ │ │ vmov.f32 s15, s14 │ │ │ │ - b.w aa7b4 │ │ │ │ + b.w a9f6c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add sl, r3 │ │ │ │ vstr s15, [sl] │ │ │ │ - b.n ab168 │ │ │ │ + b.n aa920 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ adds r3, r0, r7 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ add.w r3, r7, r0, lsl #1 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - b.w aaaa2 │ │ │ │ + b.w aa25a │ │ │ │ cmp r3, r7 │ │ │ │ - bgt.n ab4b6 │ │ │ │ + bgt.n aac6e │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add.w r2, r3, ip │ │ │ │ ldr r4, [sp, #20] │ │ │ │ add.w r2, r1, r2, lsl #3 │ │ │ │ add.w r1, r3, lr │ │ │ │ add.w r1, r4, r1, lsl #3 │ │ │ │ - b.n ab446 │ │ │ │ + b.n aabfe │ │ │ │ vldr s15, [r2, #4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ab454 │ │ │ │ + bne.n aac0c │ │ │ │ vldr s15, [r1] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ab454 │ │ │ │ + bne.n aac0c │ │ │ │ vldr s15, [r1, #4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ab454 │ │ │ │ + bne.n aac0c │ │ │ │ adds r3, #1 │ │ │ │ adds r2, #8 │ │ │ │ adds r1, #8 │ │ │ │ cmp r3, r7 │ │ │ │ - bgt.n ab4b6 │ │ │ │ + bgt.n aac6e │ │ │ │ vldr s15, [r2] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n ab412 │ │ │ │ + beq.n aabca │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add.w fp, fp, #1 │ │ │ │ add ip, r6 │ │ │ │ cmp fp, r7 │ │ │ │ add lr, r3 │ │ │ │ - ble.w ab232 │ │ │ │ + ble.w aa9ea │ │ │ │ ldr.w r8, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ - b.w aa0f6 │ │ │ │ + b.w a98ae │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r7, [sp, #156] @ 0x9c │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - b.n ab20a │ │ │ │ + b.n aa9c2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r0, r3 │ │ │ │ - blt.w a9ff0 │ │ │ │ + blt.w a97a8 │ │ │ │ add.w r3, r3, #1073741824 @ 0x40000000 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ subs r3, #1 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ lsls r3, r3, #2 │ │ │ │ add.w r0, r2, r0, lsl #2 │ │ │ │ add r1, r3 │ │ │ │ add r2, r3 │ │ │ │ mov r3, r1 │ │ │ │ mov.w r1, #1065353216 @ 0x3f800000 │ │ │ │ str.w r1, [r2], #4 │ │ │ │ str.w r1, [r3], #4 │ │ │ │ cmp r0, r2 │ │ │ │ - bne.n ab4a6 │ │ │ │ - b.w a9ff0 │ │ │ │ + bne.n aac5e │ │ │ │ + b.w a97a8 │ │ │ │ mov r4, r7 │ │ │ │ movs r3, #2 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ ldr.w fp, [sp, #64] @ 0x40 │ │ │ │ ldr.w r9, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ - b.n ab2ae │ │ │ │ + b.n aaa66 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r4, r7 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov.w lr, #0 │ │ │ │ add.w r2, r1, r9 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ add r3, r1 │ │ │ │ @@ -106571,37 +105801,352 @@ │ │ │ │ cmp r0, ip │ │ │ │ str.w lr, [r5], #4 │ │ │ │ str.w lr, [r2], #4 │ │ │ │ str.w lr, [r6], #4 │ │ │ │ str.w lr, [r3], #4 │ │ │ │ str.w lr, [r7], #4 │ │ │ │ str.w lr, [r1], #4 │ │ │ │ - bne.n ab526 │ │ │ │ - b.w aa4fc │ │ │ │ + bne.n aacde │ │ │ │ + b.w a9cb4 │ │ │ │ ldr.w r8, [sp, #96] @ 0x60 │ │ │ │ - b.n ab46a │ │ │ │ + b.n aac22 │ │ │ │ ldr.w r8, [sp, #100] @ 0x64 │ │ │ │ - b.n ab206 │ │ │ │ + b.n aa9be │ │ │ │ negs r2, r2 │ │ │ │ - b.w a9fe2 │ │ │ │ + b.w a979a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - asrs r2, r0, #22 │ │ │ │ + adds r6, r0, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r2, #15 │ │ │ │ + adds r4, r2, #0 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + │ │ │ │ +000aad24 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ + ldr r5, [pc, #684] @ (aafe8 ) │ │ │ │ + sub sp, #148 @ 0x94 │ │ │ │ + ldr r4, [pc, #684] @ (aafec ) │ │ │ │ + mov r7, r3 │ │ │ │ + add r5, pc │ │ │ │ + movs r3, #0 │ │ │ │ + ldr.w r9, [pc, #680] @ aaff0 │ │ │ │ + ldrd sl, fp, [sp, #204] @ 0xcc │ │ │ │ + add r9, pc │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + ldr r5, [sp, #260] @ 0x104 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #140] @ 0x8c │ │ │ │ + mov.w r4, #0 │ │ │ │ + str r0, [sp, #124] @ 0x7c │ │ │ │ + str r1, [sp, #76] @ 0x4c │ │ │ │ + mov r1, r9 │ │ │ │ + str r3, [r5, #0] │ │ │ │ + mov r4, r2 │ │ │ │ + ldr r3, [sp, #192] @ 0xc0 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [sp, #196] @ 0xc4 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [sp, #200] @ 0xc8 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + ldrd r6, r3, [sp, #212] @ 0xd4 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #220] @ 0xdc │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #224] @ 0xe0 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + ldr r3, [sp, #228] @ 0xe4 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [sp, #236] @ 0xec │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #240] @ 0xf0 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [sp, #244] @ 0xf4 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + ldr r3, [sp, #248] @ 0xf8 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r3, [sp, #252] @ 0xfc │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #256] @ 0x100 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + blx 57998 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r8, r0 │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + blx 57998 │ │ │ │ + mov r9, r0 │ │ │ │ + cmp.w r8, #0 │ │ │ │ + beq.n aade6 │ │ │ │ + cmp.w r9, #0 │ │ │ │ + beq.n aae34 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n aae2a │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.w aafd8 │ │ │ │ + ldr r2, [sp, #84] @ 0x54 │ │ │ │ + cmp r3, #1 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + blt.n aae5a │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r3, r2 │ │ │ │ + ble.n aae62 │ │ │ │ + mvn.w r2, #15 │ │ │ │ + movs r3, #16 │ │ │ │ + b.n aae30 │ │ │ │ + ldr r1, [pc, #524] @ (aaff4 ) │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n aadb4 │ │ │ │ + movs r3, #1 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + str r2, [r5, #0] │ │ │ │ + ldr r0, [pc, #504] @ (aaff8 ) │ │ │ │ + add r1, sp, #128 @ 0x80 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #496] @ (aaffc ) │ │ │ │ + ldr r3, [pc, #480] @ (aafec ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w aafe0 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #148 @ 0x94 │ │ │ │ + vpop {d8} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + b.n aadfc │ │ │ │ + ldr r1, [pc, #456] @ (ab000 ) │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n aadba │ │ │ │ + ldr r1, [pc, #448] @ (ab004 ) │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n aadba │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + b.n aadfc │ │ │ │ + mvn.w r2, #13 │ │ │ │ + movs r3, #14 │ │ │ │ + b.n aae30 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w aafe4 │ │ │ │ + cmp.w r8, #0 │ │ │ │ + bne.n aaf6a │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + add.w r8, sp, #136 @ 0x88 │ │ │ │ + cmp.w r9, #0 │ │ │ │ + mov r0, r8 │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ + mov r1, r4 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + it eq │ │ │ │ + moveq.w ip, #73 @ 0x49 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + it ne │ │ │ │ + movne.w ip, #49 @ 0x31 │ │ │ │ + strb.w ip, [sp, #136] @ 0x88 │ │ │ │ + blx 661f0 │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + mov r0, r8 │ │ │ │ + ldr r1, [sp, #92] @ 0x5c │ │ │ │ + add r3, sp, #132 @ 0x84 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + str r1, [sp, #16] │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + strd r6, r2, [sp] │ │ │ │ + mov r2, sl │ │ │ │ + str r1, [sp, #8] │ │ │ │ + mov r1, r4 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r3, fp │ │ │ │ + str r5, [sp, #24] │ │ │ │ + vstr s0, [sp, #132] @ 0x84 │ │ │ │ + blx 62a5c │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + mov r2, r7 │ │ │ │ + str r0, [sp, #8] │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r0, [sp, #84] @ 0x54 │ │ │ │ + ldr.w r9, [sp, #108] @ 0x6c │ │ │ │ + str r0, [sp, #0] │ │ │ │ + ldr r0, [pc, #308] @ (ab008 ) │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add r0, pc │ │ │ │ + mov r3, r9 │ │ │ │ + blx 5e9dc │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + mov r3, sl │ │ │ │ + ldr.w r8, [sp, #76] @ 0x4c │ │ │ │ + mov r2, r7 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + str r1, [sp, #16] │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + strd r6, r0, [sp, #4] │ │ │ │ + mov r0, r8 │ │ │ │ + str r1, [sp, #12] │ │ │ │ + mov r1, r4 │ │ │ │ + str r5, [sp, #24] │ │ │ │ + str.w fp, [sp] │ │ │ │ + blx 582e0 │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + mov r0, r8 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + str r1, [sp, #24] │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + strd r6, r1, [sp, #16] │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r1, [sp, #100] @ 0x64 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + ldr r6, [sp, #88] @ 0x58 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + str r2, [sp, #32] │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + str r1, [sp, #4] │ │ │ │ + mov r1, r4 │ │ │ │ + strd sl, fp, [sp, #8] │ │ │ │ + str r6, [sp, #0] │ │ │ │ + str.w r9, [sp, #28] │ │ │ │ + str r5, [sp, #60] @ 0x3c │ │ │ │ + blx 63c70 │ │ │ │ + ldr r1, [sp, #92] @ 0x5c │ │ │ │ + ldr r0, [pc, #188] @ (ab00c ) │ │ │ │ + add r0, pc │ │ │ │ + vldr s16, [r1] │ │ │ │ + blx 57478 │ │ │ │ + vcmpe.f32 s16, s0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ittt mi │ │ │ │ + ldrmi r3, [r4, #0] │ │ │ │ + addmi r3, #1 │ │ │ │ + strmi r3, [r5, #0] │ │ │ │ + b.n aae08 │ │ │ │ + ldr.w r8, [pc, #164] @ ab010 │ │ │ │ + mov r3, fp │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ + mov r0, r4 │ │ │ │ + add r8, pc │ │ │ │ + str.w r8, [sp] │ │ │ │ + mov r2, r8 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #1 │ │ │ │ + ble.n aafb2 │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ + subs r3, #1 │ │ │ │ + mov r2, r8 │ │ │ │ + add r0, sp, #128 @ 0x80 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + mov r3, sl │ │ │ │ + str.w r8, [sp] │ │ │ │ + str r0, [sp, #124] @ 0x7c │ │ │ │ + blx 5d9c8 │ │ │ │ + str.w r8, [sp] │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + ldr r1, [sp, #100] @ 0x64 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + mov r3, r6 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + mov r2, fp │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r1, sl │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r6 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + blx 5a164 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w aae70 │ │ │ │ + ldr r2, [sp, #92] @ 0x5c │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + b.n aae08 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n aae30 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n aadfc │ │ │ │ + cbz r0, ab060 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldmia r5, {r2, r5, r6} │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + bcs.n ab09c │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + bmi.n ab098 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + cbz r4, ab040 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + bvc.n ab024 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldmia r5!, {r1, r3} │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + bne.n ab0a0 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + beq.n aaf84 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + asrs r0, r1, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -000ab56c : │ │ │ │ +000ab014 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr.w r5, [pc, #1124] @ ab9e8 │ │ │ │ + ldr.w r5, [pc, #1124] @ ab490 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ - ldr.w r4, [pc, #1124] @ ab9ec │ │ │ │ + ldr.w r4, [pc, #1124] @ ab494 │ │ │ │ mov r8, r0 │ │ │ │ add r5, pc │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -106612,49 +106157,49 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r0, #0 │ │ │ │ str r0, [r4, #0] │ │ │ │ ldr.w r5, [r8] │ │ │ │ cmp r5, r0 │ │ │ │ - blt.w ab9ce │ │ │ │ - beq.w ab7b6 │ │ │ │ + blt.w ab476 │ │ │ │ + beq.w ab25e │ │ │ │ subs r0, r6, #4 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ str.w r0, [r4, #4]! │ │ │ │ adds r0, #1 │ │ │ │ cmp r5, r0 │ │ │ │ - bge.n ab5c2 │ │ │ │ + bge.n ab06a │ │ │ │ ldr.w r4, [r8] │ │ │ │ subs r0, r4, #2 │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w ab75c │ │ │ │ + ble.w ab204 │ │ │ │ add.w r4, r7, r4, lsl #3 │ │ │ │ mov fp, r7 │ │ │ │ subs r4, #16 │ │ │ │ mov r0, r7 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [r0, #0] │ │ │ │ adds r0, #8 │ │ │ │ str.w r5, [r0, #-4] │ │ │ │ cmp r0, r4 │ │ │ │ - bne.n ab5e6 │ │ │ │ + bne.n ab08e │ │ │ │ sub.w r9, r6, #8 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ mov r4, r3 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ movs r7, #1 │ │ │ │ add.w sl, sp, #28 │ │ │ │ mov r8, r1 │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ - b.n ab658 │ │ │ │ + b.n ab100 │ │ │ │ vldr s16, [r4] │ │ │ │ mov r0, r4 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ @@ -106662,22 +106207,22 @@ │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmp.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w ab8dc │ │ │ │ + bne.w ab384 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ adds r4, #8 │ │ │ │ adds r5, #8 │ │ │ │ adds r6, #8 │ │ │ │ add.w fp, fp, #8 │ │ │ │ cmp r2, r7 │ │ │ │ - blt.n ab750 │ │ │ │ + blt.n ab1f8 │ │ │ │ vldr s17, [r4] │ │ │ │ mov r0, r4 │ │ │ │ blx 65794 │ │ │ │ mov r0, r5 │ │ │ │ vcvt.f32.f64 s18, d0 │ │ │ │ vldr s16, [r5] │ │ │ │ blx 65794 │ │ │ │ @@ -106699,15 +106244,15 @@ │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmpe.f32 s17, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n ab60e │ │ │ │ + bge.n ab0b6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ blx 6522c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ str r2, [r4, #0] │ │ │ │ vldr s14, [sp, #28] │ │ │ │ @@ -106739,33 +106284,33 @@ │ │ │ │ vstr s11, [fp, #4] │ │ │ │ vnmla.f32 s15, s14, s12 │ │ │ │ vstr s13, [r6, #12] │ │ │ │ vstr s13, [sp, #32] │ │ │ │ vstr s15, [r6, #8] │ │ │ │ vstr s15, [sp, #28] │ │ │ │ str.w r7, [r9, r7, lsl #2] │ │ │ │ - b.n ab648 │ │ │ │ + b.n ab0f0 │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrd r8, r3, [sp, #8] │ │ │ │ ldr.w r4, [r8] │ │ │ │ cmp r4, #1 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bgt.n ab7d8 │ │ │ │ + bgt.n ab280 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [sp, #24] │ │ │ │ - ble.n ab7b6 │ │ │ │ + ble.n ab25e │ │ │ │ mov r4, r3 │ │ │ │ movs r5, #1 │ │ │ │ - b.n ab77a │ │ │ │ + b.n ab222 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #8 │ │ │ │ cmp r3, r5 │ │ │ │ - blt.n ab7b6 │ │ │ │ + blt.n ab25e │ │ │ │ vldr s16, [r4] │ │ │ │ mov r0, r4 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ @@ -106773,26 +106318,26 @@ │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmp.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ab770 │ │ │ │ + bne.n ab218 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r5, [r3, #0] │ │ │ │ - ldr r2, [pc, #568] @ (ab9f0 ) │ │ │ │ - ldr r3, [pc, #560] @ (ab9ec ) │ │ │ │ + ldr r2, [pc, #568] @ (ab498 ) │ │ │ │ + ldr r3, [pc, #560] @ (ab494 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w ab9e4 │ │ │ │ + bne.w ab48c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r9, r4, #4294967295 @ 0xffffffff │ │ │ │ sub.w r5, r3, #8 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -106829,15 +106374,15 @@ │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmpe.f32 s17, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n ab930 │ │ │ │ + bge.n ab3d8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #28 │ │ │ │ add r7, r6 │ │ │ │ blx 6522c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr.w r2, [sl] │ │ │ │ @@ -106864,15 +106409,15 @@ │ │ │ │ vsub.f32 s14, s13, s12 │ │ │ │ vstr s15, [r6, #4] │ │ │ │ vstr s14, [r6] │ │ │ │ str.w r4, [r2, r9, lsl #2] │ │ │ │ vstr s14, [sp, #28] │ │ │ │ vstr s15, [sp, #32] │ │ │ │ ldr.w r4, [r8] │ │ │ │ - b.n ab764 │ │ │ │ + b.n ab20c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ blx 6522c │ │ │ │ vldr s11, [sp, #28] │ │ │ │ vldr s15, [sp, #32] │ │ │ │ vstr s11, [r5] │ │ │ │ @@ -106887,15 +106432,15 @@ │ │ │ │ vnmls.f32 s12, s11, s10 │ │ │ │ vsub.f32 s13, s13, s15 │ │ │ │ vsub.f32 s15, s14, s12 │ │ │ │ vstr s13, [sp, #32] │ │ │ │ vstr s13, [r4, #12] │ │ │ │ vstr s15, [sp, #28] │ │ │ │ vstr s15, [r4, #8] │ │ │ │ - b.n ab648 │ │ │ │ + b.n ab0f0 │ │ │ │ vldr s16, [r5] │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp, #24] │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ @@ -106905,15 +106450,15 @@ │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmp.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n ab8d6 │ │ │ │ + beq.n ab37e │ │ │ │ mov r2, r5 │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #28 │ │ │ │ str r3, [sp, #8] │ │ │ │ blx 6522c │ │ │ │ vldr s15, [sp, #32] │ │ │ │ add r7, r6 │ │ │ │ @@ -106933,45 +106478,45 @@ │ │ │ │ vldr s13, [r6, #4] │ │ │ │ vsub.f32 s13, s13, s15 │ │ │ │ vsub.f32 s15, s14, s12 │ │ │ │ vstr s13, [sp, #32] │ │ │ │ vstr s13, [r6, #4] │ │ │ │ vstr s15, [sp, #28] │ │ │ │ vstr s15, [r6] │ │ │ │ - b.n ab764 │ │ │ │ - ldr r0, [pc, #36] @ (ab9f4 ) │ │ │ │ + b.n ab20c │ │ │ │ + ldr r0, [pc, #36] @ (ab49c ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add r1, sp, #24 │ │ │ │ str r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 6423c │ │ │ │ - b.n ab7b6 │ │ │ │ + b.n ab25e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r3, sp, #528 @ 0x210 │ │ │ │ + sub sp, #368 @ 0x170 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #344 @ 0x158 │ │ │ │ + add r6, sp, #696 @ 0x2b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r0!, {r4, r6} │ │ │ │ + ldmia r5!, {r3, r4, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ -000ab9f8 : │ │ │ │ +000ab4a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ - ldr.w r2, [pc, #2560] @ ac414 │ │ │ │ + ldr.w r2, [pc, #2560] @ abebc │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr.w r3, [pc, #2560] @ ac418 │ │ │ │ + ldr.w r3, [pc, #2560] @ abec0 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ ldr r4, [sp, #252] @ 0xfc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #276] @ 0x114 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -107022,106 +106567,106 @@ │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ ldr r4, [sp, #300] @ 0x12c │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ ldr r4, [sp, #304] @ 0x130 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ ldr r4, [sp, #308] @ 0x134 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ - ldr.w r1, [pc, #2436] @ ac41c │ │ │ │ + ldr.w r1, [pc, #2436] @ abec4 │ │ │ │ ldr r4, [sp, #312] @ 0x138 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ subs r3, r6, r4 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #2420] @ ac420 │ │ │ │ + ldr.w r1, [pc, #2420] @ abec8 │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #2408] @ ac424 │ │ │ │ + ldr.w r1, [pc, #2408] @ abecc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ str r2, [r1, #0] │ │ │ │ cmp r6, #0 │ │ │ │ - beq.w ac080 │ │ │ │ + beq.w abb28 │ │ │ │ cmp r4, #0 │ │ │ │ - beq.w ac0e8 │ │ │ │ + beq.w abb90 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ac0d0 │ │ │ │ + beq.w abb78 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.w ac098 │ │ │ │ + blt.w abb40 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.w ac108 │ │ │ │ + blt.w abbb0 │ │ │ │ ldr.w r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.w ac100 │ │ │ │ + blt.w abba8 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #1 │ │ │ │ mov ip, r3 │ │ │ │ it lt │ │ │ │ movlt.w ip, #1 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r0, ip │ │ │ │ - blt.w ac110 │ │ │ │ + blt.w abbb8 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ cmp r1, #1 │ │ │ │ mov ip, r1 │ │ │ │ it lt │ │ │ │ movlt.w ip, #1 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r0, ip │ │ │ │ - blt.w ac118 │ │ │ │ + blt.w abbc0 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w ac3f2 │ │ │ │ + ble.w abe9a │ │ │ │ ldr r6, [sp, #120] @ 0x78 │ │ │ │ cmp r6, #0 │ │ │ │ it ne │ │ │ │ cmpne r3, r0 │ │ │ │ - bgt.w ac3f2 │ │ │ │ + bgt.w abe9a │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w ac3fa │ │ │ │ + ble.w abea2 │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r1, r3 │ │ │ │ - bgt.w ac3fa │ │ │ │ + bgt.w abea2 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w ac402 │ │ │ │ + ble.w abeaa │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ cmp r1, #0 │ │ │ │ it ne │ │ │ │ cmpne r2, r3 │ │ │ │ - bgt.w ac402 │ │ │ │ + bgt.w abeaa │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w ac40e │ │ │ │ + bne.w abeb6 │ │ │ │ str r2, [sp, #168] @ 0xa8 │ │ │ │ - cbz r2, abb88 │ │ │ │ + cbz r2, ab630 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ mov r1, r3 │ │ │ │ lsls r2, r2, #2 │ │ │ │ blx 5ae88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -107154,15 +106699,15 @@ │ │ │ │ ldr.w r3, [sl] │ │ │ │ ldr.w lr, [r6] │ │ │ │ cmp r3, lr │ │ │ │ it ge │ │ │ │ movge r3, lr │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w ac3b4 │ │ │ │ + ble.w abe5c │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ movs r3, #1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #108] @ 0x6c │ │ │ │ mov r5, r3 │ │ │ │ str r4, [sp, #148] @ 0x94 │ │ │ │ @@ -107186,76 +106731,76 @@ │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmpe.f32 s16, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w ac120 │ │ │ │ + ble.w abbc8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r7, #0] │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ cmp r3, r5 │ │ │ │ - bge.n abbf2 │ │ │ │ + bge.n ab69a │ │ │ │ ldrd r4, r8, [sp, #148] @ 0x94 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ ldr r5, [sp, #108] @ 0x6c │ │ │ │ cmp r4, #0 │ │ │ │ - bne.w ac136 │ │ │ │ + bne.w abbde │ │ │ │ add r3, sp, #168 @ 0xa8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ ldr.w lr, [r3] │ │ │ │ subs r3, r4, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ - ble.n abca6 │ │ │ │ + ble.n ab74e │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ movs r1, #1 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ mov.w r9, #0 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ sub.w ip, r6, #8 │ │ │ │ add.w r2, r3, r2, lsl #3 │ │ │ │ adds r1, #1 │ │ │ │ cmp r4, r1 │ │ │ │ it ge │ │ │ │ movge r3, r0 │ │ │ │ - blt.w ac1bc │ │ │ │ + blt.w abc64 │ │ │ │ str.w r9, [r3, #8] │ │ │ │ adds r3, #8 │ │ │ │ str.w r9, [r3, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n abc8c │ │ │ │ + bne.n ab734 │ │ │ │ add r0, r6 │ │ │ │ add r2, ip │ │ │ │ cmp r4, r1 │ │ │ │ - bne.n abc80 │ │ │ │ + bne.n ab728 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #172] @ 0xac │ │ │ │ cmp r4, lr │ │ │ │ - blt.w ac238 │ │ │ │ + blt.w abce0 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w ac206 │ │ │ │ + bne.w abcae │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr.w r1, [sl] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r2, r3 │ │ │ │ itt lt │ │ │ │ sublt r3, r1, r3 │ │ │ │ strlt r3, [sp, #76] @ 0x4c │ │ │ │ - blt.n abda6 │ │ │ │ + blt.n ab84e │ │ │ │ cmp r3, r1 │ │ │ │ - beq.n abdc0 │ │ │ │ + beq.n ab868 │ │ │ │ ldr.w r9, [sp, #100] @ 0x64 │ │ │ │ mov r1, sl │ │ │ │ ldr r6, [sp, #88] @ 0x58 │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ @@ -107264,16 +106809,16 @@ │ │ │ │ mov r3, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ blx 5bc30 │ │ │ │ str r4, [sp, #28] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ mov r3, sl │ │ │ │ - ldr.w r9, [pc, #1844] @ ac428 │ │ │ │ - ldr.w r4, [pc, #1844] @ ac42c │ │ │ │ + ldr.w r9, [pc, #1844] @ abed0 │ │ │ │ + ldr.w r4, [pc, #1844] @ abed4 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ add r9, pc │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ add r4, pc │ │ │ │ str r1, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ @@ -107283,21 +106828,21 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ strd r7, r6, [sp] │ │ │ │ blx 61e54 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w ac3c6 │ │ │ │ + bne.w abe6e │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr.w r3, [pc, #1792] @ ac430 │ │ │ │ - ldr.w r0, [pc, #1792] @ ac434 │ │ │ │ + ldr.w r3, [pc, #1792] @ abed8 │ │ │ │ + ldr.w r0, [pc, #1792] @ abedc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [r7, #0] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [sl] │ │ │ │ subs r2, r2, r1 │ │ │ │ mov r1, r7 │ │ │ │ @@ -107306,15 +106851,15 @@ │ │ │ │ blx 60918 │ │ │ │ ldr.w r1, [sl] │ │ │ │ ldr r4, [r7, #0] │ │ │ │ subs r3, r1, r4 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ adds r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ - blt.n abda6 │ │ │ │ + blt.n ab84e │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ subs r1, r3, r1 │ │ │ │ add r1, r4 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ add.w ip, r4, #2 │ │ │ │ mov.w r9, #0 │ │ │ │ sub.w lr, r6, #8 │ │ │ │ @@ -107324,29 +106869,29 @@ │ │ │ │ add r2, r4 │ │ │ │ adds r1, #1 │ │ │ │ add.w r0, r3, r0, lsl #3 │ │ │ │ add.w r2, r3, r2, lsl #3 │ │ │ │ cmp r4, r1 │ │ │ │ it ge │ │ │ │ movge r3, r0 │ │ │ │ - blt.n abd9a │ │ │ │ + blt.n ab842 │ │ │ │ str.w r9, [r3, #8] │ │ │ │ adds r3, #8 │ │ │ │ str.w r9, [r3, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n abd8c │ │ │ │ + bne.n ab834 │ │ │ │ adds r1, #1 │ │ │ │ add r0, r6 │ │ │ │ add r2, lr │ │ │ │ cmp ip, r1 │ │ │ │ - bne.n abd84 │ │ │ │ + bne.n ab82c │ │ │ │ str r4, [sp, #172] @ 0xac │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n abdc0 │ │ │ │ + ble.n ab868 │ │ │ │ lsls r2, r3, #2 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ blx 5ae88 │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ subs r3, r2, r3 │ │ │ │ @@ -107377,15 +106922,15 @@ │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r1, r3 │ │ │ │ mov r2, r1 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ str r2, [sp, #168] @ 0xa8 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n abe7a │ │ │ │ + ble.n ab922 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ movs r6, #1 │ │ │ │ vldr s16, [r4] │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp, #172] @ 0xac │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ @@ -107401,120 +106946,120 @@ │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmpe.f32 s16, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w ac1b2 │ │ │ │ + ble.w abc5a │ │ │ │ ldr.w r3, [r8] │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ cmp r3, r6 │ │ │ │ - bge.n abe0c │ │ │ │ + bge.n ab8b4 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr.w r3, [sl] │ │ │ │ subs r3, r3, r2 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cmp r1, r3 │ │ │ │ mov r2, r1 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ strd r2, r1, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ - ldr.w r0, [pc, #1460] @ ac438 │ │ │ │ + ldr.w r0, [pc, #1460] @ abee0 │ │ │ │ mla r3, r3, r2, r2 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ adds r3, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ strd r2, r1, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ - ldr.w r1, [pc, #1428] @ ac43c │ │ │ │ + ldr.w r1, [pc, #1428] @ abee4 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ blx 60dcc │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w ac284 │ │ │ │ + bne.w abd2c │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w ac264 │ │ │ │ + bne.w abd0c │ │ │ │ ldr.w r6, [r8] │ │ │ │ subs r3, r6, #1 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n abf12 │ │ │ │ + ble.n ab9ba │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ sub.w r4, r5, #8 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ movs r1, #1 │ │ │ │ adds r2, r6, r3 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov.w ip, #0 │ │ │ │ add.w r2, r3, r2, lsl #3 │ │ │ │ adds r1, #1 │ │ │ │ cmp r6, r1 │ │ │ │ it ge │ │ │ │ movge r3, r0 │ │ │ │ - blt.w ac1c2 │ │ │ │ + blt.w abc6a │ │ │ │ str.w ip, [r3, #8] │ │ │ │ adds r3, #8 │ │ │ │ str.w ip, [r3, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n abefa │ │ │ │ + bne.n ab9a2 │ │ │ │ add r0, r5 │ │ │ │ add r2, r4 │ │ │ │ cmp r6, r1 │ │ │ │ - bne.n abeee │ │ │ │ + bne.n ab996 │ │ │ │ str r6, [sp, #172] @ 0xac │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr.w r4, [sl] │ │ │ │ subs r4, r4, r3 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r6, r3 │ │ │ │ - blt.w ac1c8 │ │ │ │ + blt.w abc70 │ │ │ │ cmp r6, r4 │ │ │ │ - bge.w ac0ae │ │ │ │ + bge.w abb56 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #168] @ 0xa8 │ │ │ │ blx 5bc30 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w ac37a │ │ │ │ + bne.w abe22 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr.w r3, [pc, #1256] @ ac440 │ │ │ │ - ldr.w r0, [pc, #1256] @ ac444 │ │ │ │ + ldr.w r3, [pc, #1256] @ abee8 │ │ │ │ + ldr.w r0, [pc, #1256] @ abeec │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [r7, #0] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [sl] │ │ │ │ subs r2, r2, r1 │ │ │ │ ldr.w r1, [r8] │ │ │ │ @@ -107527,15 +107072,15 @@ │ │ │ │ ldr.w ip, [r7] │ │ │ │ ldr.w r6, [r8] │ │ │ │ sub.w r4, r0, ip │ │ │ │ str r4, [sp, #168] @ 0xa8 │ │ │ │ subs r3, r4, r6 │ │ │ │ adds r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ - blt.n abfe6 │ │ │ │ + blt.n aba8e │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ subs r2, r3, r0 │ │ │ │ sub.w lr, r5, #8 │ │ │ │ mov.w r9, #0 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ add.w r1, r2, ip │ │ │ │ adds r2, r6, #2 │ │ │ │ @@ -107548,30 +107093,30 @@ │ │ │ │ add r3, r6 │ │ │ │ adds r1, #1 │ │ │ │ add.w r0, r2, r0, lsl #3 │ │ │ │ add.w r2, r2, r3, lsl #3 │ │ │ │ cmp r6, r1 │ │ │ │ it ge │ │ │ │ movge r3, r0 │ │ │ │ - blt.n abfda │ │ │ │ + blt.n aba82 │ │ │ │ str.w r9, [r3, #8] │ │ │ │ adds r3, #8 │ │ │ │ str.w r9, [r3, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n abfcc │ │ │ │ + bne.n aba74 │ │ │ │ adds r1, #1 │ │ │ │ add r0, r5 │ │ │ │ add r2, lr │ │ │ │ cmp ip, r1 │ │ │ │ - bne.n abfc4 │ │ │ │ + bne.n aba6c │ │ │ │ str r6, [sp, #172] @ 0xac │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r6 │ │ │ │ - ble.n ac0ae │ │ │ │ + ble.n abb56 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ subs r3, r3, r6 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ adds r6, #1 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mla r2, r4, r2, r2 │ │ │ │ @@ -107584,22 +107129,22 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ blx 5bdcc │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w ac30e │ │ │ │ + bne.w abdb6 │ │ │ │ ldr.w r0, [sl] │ │ │ │ ldr r7, [r7, #0] │ │ │ │ str r0, [sp, #168] @ 0xa8 │ │ │ │ subs r3, r0, r7 │ │ │ │ adds r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n ac0ae │ │ │ │ + blt.n abb56 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ subs r0, r3, r0 │ │ │ │ ldr.w r4, [r8] │ │ │ │ add r0, r4 │ │ │ │ adds r4, #2 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -107615,123 +107160,123 @@ │ │ │ │ sub.w ip, r6, #8 │ │ │ │ add.w r4, r2, r4, lsl #3 │ │ │ │ add.w r1, r2, r3, lsl #3 │ │ │ │ movs r2, #0 │ │ │ │ cmp r5, r0 │ │ │ │ it ge │ │ │ │ movge r3, r4 │ │ │ │ - blt.n ac074 │ │ │ │ + blt.n abb1c │ │ │ │ str r2, [r3, #8] │ │ │ │ adds r3, #8 │ │ │ │ str r2, [r3, #4] │ │ │ │ cmp r1, r3 │ │ │ │ - bne.n ac06a │ │ │ │ + bne.n abb12 │ │ │ │ adds r0, #1 │ │ │ │ add r4, r6 │ │ │ │ add r1, ip │ │ │ │ cmp r0, r7 │ │ │ │ - bne.n ac062 │ │ │ │ - b.n ac0ae │ │ │ │ - ldr r1, [pc, #964] @ (ac448 ) │ │ │ │ + bne.n abb0a │ │ │ │ + b.n abb56 │ │ │ │ + ldr r1, [pc, #964] @ (abef0 ) │ │ │ │ ldr r0, [sp, #148] @ 0x94 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ movs r3, #1 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w abada │ │ │ │ + bne.w ab582 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - b.n ac09e │ │ │ │ + b.n abb46 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r2, [r1, #0] │ │ │ │ - ldr r0, [pc, #936] @ (ac44c ) │ │ │ │ + ldr r0, [pc, #936] @ (abef4 ) │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #928] @ (ac450 ) │ │ │ │ - ldr r3, [pc, #868] @ (ac418 ) │ │ │ │ + ldr r2, [pc, #928] @ (abef8 ) │ │ │ │ + ldr r3, [pc, #868] @ (abec0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w ac40a │ │ │ │ + bne.w abeb2 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #188 @ 0xbc │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #896] @ (ac454 ) │ │ │ │ + ldr r1, [pc, #896] @ (abefc ) │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w abae8 │ │ │ │ + bne.w ab590 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n ac09e │ │ │ │ - ldr r1, [pc, #876] @ (ac458 ) │ │ │ │ + b.n abb46 │ │ │ │ + ldr r1, [pc, #876] @ (abf00 ) │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w abae0 │ │ │ │ + bne.w ab588 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n ac09e │ │ │ │ + b.n abb46 │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n ac09e │ │ │ │ + b.n abb46 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n ac09e │ │ │ │ + b.n abb46 │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ - b.n ac09e │ │ │ │ + b.n abb46 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n ac09e │ │ │ │ + b.n abb46 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ cmp r3, r5 │ │ │ │ - bge.w abbf2 │ │ │ │ + bge.w ab69a │ │ │ │ ldrd r4, r8, [sp, #148] @ 0x94 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ ldr r5, [sp, #108] @ 0x6c │ │ │ │ cmp r4, #0 │ │ │ │ - beq.w abc54 │ │ │ │ + beq.w ab6fc │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r0, [pc, #792] @ (ac45c ) │ │ │ │ + ldr r0, [pc, #792] @ (abf04 ) │ │ │ │ mov r1, r4 │ │ │ │ - ldr r3, [pc, #792] @ (ac460 ) │ │ │ │ + ldr r3, [pc, #792] @ (abf08 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 60918 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ cmp r1, #1 │ │ │ │ itt le │ │ │ │ addle r3, sp, #168 @ 0xa8 │ │ │ │ strle r3, [sp, #40] @ 0x28 │ │ │ │ - ble.n ac188 │ │ │ │ + ble.n abc30 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ subs r1, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ - ldr r0, [pc, #756] @ (ac464 ) │ │ │ │ + ldr r0, [pc, #756] @ (abf0c ) │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ adds r3, #8 │ │ │ │ @@ -107753,131 +107298,131 @@ │ │ │ │ it ge │ │ │ │ movge r2, r1 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #168] @ 0xa8 │ │ │ │ mov r0, r1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ blx 5885c │ │ │ │ - b.n abc58 │ │ │ │ + b.n ab700 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ cmp r3, r6 │ │ │ │ - bge.w abe0c │ │ │ │ - b.n abe66 │ │ │ │ + bge.w ab8b4 │ │ │ │ + b.n ab90e │ │ │ │ add r0, r6 │ │ │ │ add r2, ip │ │ │ │ - b.n abc80 │ │ │ │ + b.n ab728 │ │ │ │ add r0, r5 │ │ │ │ add r2, r4 │ │ │ │ - b.n abeee │ │ │ │ + b.n ab996 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ subs r3, r3, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ adds r3, r6, #1 │ │ │ │ add r3, r2 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ - ldr r0, [pc, #652] @ (ac468 ) │ │ │ │ + ldr r0, [pc, #652] @ (abf10 ) │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #648] @ (ac46c ) │ │ │ │ + ldr r3, [pc, #648] @ (abf14 ) │ │ │ │ add r0, pc │ │ │ │ add r2, sp, #172 @ 0xac │ │ │ │ str r4, [sp, #172] @ 0xac │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 60918 │ │ │ │ ldr.w r4, [sl] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr.w r6, [r8] │ │ │ │ subs r4, r4, r3 │ │ │ │ cmp r4, r6 │ │ │ │ - ble.w abfe6 │ │ │ │ - b.n abf2a │ │ │ │ - ldr r3, [pc, #616] @ (ac470 ) │ │ │ │ + ble.w aba8e │ │ │ │ + b.n ab9d2 │ │ │ │ + ldr r3, [pc, #616] @ (abf18 ) │ │ │ │ mov r2, sl │ │ │ │ - ldr r0, [pc, #616] @ (ac474 ) │ │ │ │ + ldr r0, [pc, #616] @ (abf1c ) │ │ │ │ mov r1, sl │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr r3, [pc, #612] @ (ac478 ) │ │ │ │ + ldr r3, [pc, #612] @ (abf20 ) │ │ │ │ add r0, pc │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ ldr r6, [sp, #136] @ 0x88 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ blx 60918 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ strd r4, r2, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ mov r2, sl │ │ │ │ mov r1, sl │ │ │ │ blx 60128 │ │ │ │ - b.n abcb4 │ │ │ │ + b.n ab75c │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #8] │ │ │ │ sub.w r3, lr, r4 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ adds r3, r4, #1 │ │ │ │ add r3, r2 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ - ldr r0, [pc, #560] @ (ac47c ) │ │ │ │ + ldr r0, [pc, #560] @ (abf24 ) │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #552] @ (ac480 ) │ │ │ │ + ldr r3, [pc, #552] @ (abf28 ) │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 60918 │ │ │ │ - b.n abcac │ │ │ │ + b.n ab754 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr.w r3, [sl] │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ subs r3, r3, r2 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ blx 60128 │ │ │ │ - b.n abecc │ │ │ │ + b.n ab974 │ │ │ │ ldr.w r9, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [pc, #504] @ (ac484 ) │ │ │ │ - ldr r0, [pc, #508] @ (ac488 ) │ │ │ │ + ldr r3, [pc, #504] @ (abf2c ) │ │ │ │ + ldr r0, [pc, #508] @ (abf30 ) │ │ │ │ mov r2, r9 │ │ │ │ ldr r4, [sp, #128] @ 0x80 │ │ │ │ add r3, pc │ │ │ │ ldr r6, [sp, #140] @ 0x8c │ │ │ │ add r0, pc │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 60918 │ │ │ │ ldr.w r2, [r9] │ │ │ │ str.w r9, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #1 │ │ │ │ - ble.n ac2de │ │ │ │ + ble.n abd86 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ subs r2, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #168] @ 0xa8 │ │ │ │ ldr.w r3, [sl] │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #460] @ (ac48c ) │ │ │ │ + ldr r0, [pc, #460] @ (abf34 ) │ │ │ │ subs r3, r3, r2 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ add r0, pc │ │ │ │ add.w r3, r6, #8 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -107901,15 +107446,15 @@ │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ mov r0, r1 │ │ │ │ blx 5885c │ │ │ │ - b.n abec4 │ │ │ │ + b.n ab96c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ @@ -107935,61 +107480,61 @@ │ │ │ │ add r2, r4 │ │ │ │ ldr r4, [sp, #96] @ 0x60 │ │ │ │ add.w r2, r4, r2, lsl #3 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ subs r2, r2, r1 │ │ │ │ - ldr r1, [pc, #304] @ (ac490 ) │ │ │ │ + ldr r1, [pc, #304] @ (abf38 ) │ │ │ │ cmp r2, r0 │ │ │ │ str r2, [sp, #168] @ 0xa8 │ │ │ │ it ge │ │ │ │ movge r2, r0 │ │ │ │ - ldr r0, [pc, #300] @ (ac494 ) │ │ │ │ + ldr r0, [pc, #300] @ (abf3c ) │ │ │ │ str r2, [sp, #172] @ 0xac │ │ │ │ add r1, pc │ │ │ │ add r2, sp, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ blx 60dcc │ │ │ │ - b.n ac020 │ │ │ │ + b.n abac8 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ strd r8, r3, [sp] │ │ │ │ - ldr r1, [pc, #252] @ (ac498 ) │ │ │ │ + ldr r1, [pc, #252] @ (abf40 ) │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr.w r3, [sl] │ │ │ │ add r1, pc │ │ │ │ - ldr r0, [pc, #248] @ (ac49c ) │ │ │ │ + ldr r0, [pc, #248] @ (abf44 ) │ │ │ │ subs r3, r3, r2 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ blx 61e54 │ │ │ │ - b.n abf4c │ │ │ │ + b.n ab9f4 │ │ │ │ cmp r4, #0 │ │ │ │ - bne.w ac136 │ │ │ │ + bne.w abbde │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ add r3, sp, #168 @ 0xa8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - b.n abca6 │ │ │ │ + b.n ab74e │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -108001,98 +107546,538 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ strd r7, r3, [sp] │ │ │ │ mov r3, sl │ │ │ │ blx 61e54 │ │ │ │ - b.n abd24 │ │ │ │ + b.n ab7cc │ │ │ │ mvn.w r2, #15 │ │ │ │ movs r3, #16 │ │ │ │ - b.n ac09e │ │ │ │ + b.n abb46 │ │ │ │ mvn.w r2, #17 │ │ │ │ movs r3, #18 │ │ │ │ - b.n ac09e │ │ │ │ + b.n abb46 │ │ │ │ mvn.w r2, #19 │ │ │ │ movs r3, #20 │ │ │ │ - b.n ac09e │ │ │ │ + b.n abb46 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n ac0a2 │ │ │ │ + b.n abb4a │ │ │ │ nop │ │ │ │ - add r6, pc, #984 @ (adr r6, ac7f0 ) │ │ │ │ + add r4, sp, #312 @ 0x138 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #40] @ 0x28 │ │ │ │ + strb r6, [r3, #0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r5!, {r1, r3, r4, r6} │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - itee gt │ │ │ │ - lslgt r4, r3, #1 │ │ │ │ - stmiale r2!, {r2, r4, r7} │ │ │ │ - lslle r4, r3, #1 │ │ │ │ - stmia r3!, {r6} │ │ │ │ + ldmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r7, #200 @ 0xc8 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - stmia r2!, {r1, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r1!, {r1, r3, r5, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r0!, {r5, r6, r7} │ │ │ │ + ldmia r0!, {r3, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r5, #160 @ 0xa0 │ │ │ │ + add r8, pc │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbnz r4, ac48a │ │ │ │ + stmia r7!, {r1, r4, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r1!, {r3, r7} │ │ │ │ + stmia r6!, {r3, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r0, pc, #376 @ (adr r0, ac5cc ) │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cbnz r4, ac482 │ │ │ │ + cmn r0, r2 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + stmia r6!, {r1, r2, r4} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbnz r4, ac480 │ │ │ │ + itt hi │ │ │ │ + lslhi r4, r3, #1 │ │ │ │ + stmiahi r7!, {r4} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bkpt 0x00b4 │ │ │ │ + add r5, pc, #728 @ (adr r5, ac1d4 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ite cc │ │ │ │ + lslcc r4, r3, #1 │ │ │ │ + itt ne @ unpredictable │ │ │ │ + lslne r4, r3, #1 │ │ │ │ + stmiane r4!, {r4, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r3, #178 @ 0xb2 │ │ │ │ + lsrs r2, r4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bkpt 0x00ba │ │ │ │ + stmia r4!, {r1, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bkpt 0x0018 │ │ │ │ + stmia r3!, {r2, r4, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r3, #18 │ │ │ │ + eors r2, r0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r6, #11 │ │ │ │ + lsrs r2, r1, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - pop {r3, r5, r6, r7, pc} │ │ │ │ + stmia r3!, {r2, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, #226 @ 0xe2 │ │ │ │ + ands r2, r2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - pop {r2, r5, r7, pc} │ │ │ │ + stmia r3!, {r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, #162 @ 0xa2 │ │ │ │ + subs r7, #210 @ 0xd2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, #108 @ 0x6c │ │ │ │ + subs r7, #156 @ 0x9c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - pop {r3, r5, r6, pc} │ │ │ │ + stmia r2!, {r2, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - pop {r1, r3, r5, r6, pc} │ │ │ │ + stmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - pop {r1, r2, r3} │ │ │ │ + stmia r1!, {r1, r2, r4, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - pop {r1, r4, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r4, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbnz r0, ac518 │ │ │ │ + stmia r1!, {r3, r4, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - pop {r1, r2, r4, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4} │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + │ │ │ │ +000abf48 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d9} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ + ldr r5, [pc, #956] @ (ac31c ) │ │ │ │ + sub sp, #68 @ 0x44 │ │ │ │ + ldr r4, [pc, #956] @ (ac320 ) │ │ │ │ + mov fp, r1 │ │ │ │ + add r5, pc │ │ │ │ + movs r1, #0 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #60] @ 0x3c │ │ │ │ + mov.w r4, #0 │ │ │ │ + strd r3, r2, [sp, #20] │ │ │ │ + ldrd r2, r9, [sp, #128] @ 0x80 │ │ │ │ + str r0, [sp, #0] │ │ │ │ + ldr r4, [sp, #120] @ 0x78 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + ldr r4, [r2, #0] │ │ │ │ + str.w r1, [r9] │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + ldr r1, [r0, #0] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.w ac47a │ │ │ │ + ldr.w r0, [fp] │ │ │ │ + cmp r0, #0 │ │ │ │ + blt.w ac172 │ │ │ │ + ldr r4, [r2, #0] │ │ │ │ + cmp r1, #1 │ │ │ │ + mov r2, r1 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r4, r2 │ │ │ │ + blt.w ac482 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.w ac188 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + add.w lr, r1, #4294967295 @ 0xffffffff │ │ │ │ + ldr r4, [sp, #20] │ │ │ │ + adds r2, #1 │ │ │ │ + str.w lr, [sp, #40] @ 0x28 │ │ │ │ + mov.w ip, r2, lsl #3 │ │ │ │ + sub.w r2, r4, #8 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + cmp.w lr, #0 │ │ │ │ + beq.w ac496 │ │ │ │ + mov.w sl, #1 │ │ │ │ + sub.w r6, ip, #8 │ │ │ │ + add r2, sp, #44 @ 0x2c │ │ │ │ + strd ip, r3, [sp, #32] │ │ │ │ + str.w r9, [sp, #8] │ │ │ │ + mov ip, r1 │ │ │ │ + ldr r5, [sp, #24] │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + mov r9, sl │ │ │ │ + vldr s16, [pc, #808] @ ac318 │ │ │ │ + mov r1, lr │ │ │ │ + str r2, [sp, #4] │ │ │ │ + b.n ac028 │ │ │ │ + vcmp.f32 s17, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n ac012 │ │ │ │ + vldr s15, [r4, #4] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.w ac48a │ │ │ │ + add.w sl, r9, #1 │ │ │ │ + adds r5, #8 │ │ │ │ + adds r4, #8 │ │ │ │ + adds r7, #8 │ │ │ │ + add.w r8, r8, #8 │ │ │ │ + mov r9, sl │ │ │ │ + cmp r1, sl │ │ │ │ + blt.w ac2c0 │ │ │ │ + vldr s15, [r5] │ │ │ │ + vldr s17, [r4] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n ac048 │ │ │ │ + vldr s15, [r5, #4] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n abff8 │ │ │ │ + mov r0, r4 │ │ │ │ + add.w sl, r9, #1 │ │ │ │ + blx 65794 │ │ │ │ + mov r0, r5 │ │ │ │ + vcvt.f32.f64 s19, d0 │ │ │ │ + vldr s18, [r5] │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s17, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s19, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s17, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s18, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s19, s19 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vadd.f32 s17, s17, s19 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s18, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s18, s18, s0 │ │ │ │ + vcmpe.f32 s17, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + blt.n ac1aa │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + mov r2, r4 │ │ │ │ + mov r1, r5 │ │ │ │ + blx 6522c │ │ │ │ + vldr s10, [r7, #4] │ │ │ │ + vldr s8, [sp, #48] @ 0x30 │ │ │ │ + vldr s11, [r7] │ │ │ │ + vldr s9, [sp, #44] @ 0x2c │ │ │ │ + vmul.f32 s13, s8, s10 │ │ │ │ + vldr s15, [r4, #8] │ │ │ │ + vmul.f32 s12, s8, s11 │ │ │ │ + vldr s14, [r4, #12] │ │ │ │ + vmla.f32 s12, s9, s10 │ │ │ │ + ldr.w r0, [fp] │ │ │ │ + vnmls.f32 s13, s9, s11 │ │ │ │ + cmp r0, #0 │ │ │ │ + vsub.f32 s14, s14, s12 │ │ │ │ + vstr s12, [sp, #56] @ 0x38 │ │ │ │ + vsub.f32 s15, s15, s13 │ │ │ │ + vstr s13, [sp, #52] @ 0x34 │ │ │ │ + vstr s14, [sp, #48] @ 0x30 │ │ │ │ + vstr s14, [r4, #12] │ │ │ │ + vstr s15, [sp, #44] @ 0x2c │ │ │ │ + vstr s15, [r4, #8] │ │ │ │ + ble.n ac158 │ │ │ │ + add.w ip, r0, #1 │ │ │ │ + mov r2, r8 │ │ │ │ + movs r1, #1 │ │ │ │ + vldr s10, [r2, #4] │ │ │ │ + adds r1, #1 │ │ │ │ + vldr s11, [r2] │ │ │ │ + cmp r1, ip │ │ │ │ + vldr s14, [r2, #8] │ │ │ │ + vmul.f32 s12, s8, s10 │ │ │ │ + vldr s15, [r2, #12] │ │ │ │ + vmul.f32 s13, s8, s11 │ │ │ │ + vmla.f32 s13, s9, s10 │ │ │ │ + vnmls.f32 s12, s9, s11 │ │ │ │ + vsub.f32 s15, s15, s13 │ │ │ │ + vsub.f32 s14, s14, s12 │ │ │ │ + vstr s15, [r2, #12] │ │ │ │ + vstr s14, [r2, #8] │ │ │ │ + add r2, r6 │ │ │ │ + bne.n ac110 │ │ │ │ + vstr s12, [sp, #52] @ 0x34 │ │ │ │ + vstr s13, [sp, #56] @ 0x38 │ │ │ │ + vstr s14, [sp, #44] @ 0x2c │ │ │ │ + vstr s15, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr.w ip, [r3] │ │ │ │ + add.w r2, ip, #4294967295 @ 0xffffffff │ │ │ │ + cmp r2, r9 │ │ │ │ + itt gt │ │ │ │ + vstrgt s16, [r5] │ │ │ │ + vstrgt s16, [r5, #4] │ │ │ │ + b.n ac016 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #424] @ (ac324 ) │ │ │ │ + add r1, sp, #40 @ 0x28 │ │ │ │ + str.w r2, [r9] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #412] @ (ac328 ) │ │ │ │ + ldr r3, [pc, #404] @ (ac320 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w ac49a │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #68 @ 0x44 │ │ │ │ + vpop {d8-d9} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + mov r1, r4 │ │ │ │ + blx 6522c │ │ │ │ + vldr s8, [sp, #48] @ 0x30 │ │ │ │ + vldr s11, [r4, #12] │ │ │ │ + vldr s10, [r4, #8] │ │ │ │ + vldr s9, [sp, #44] @ 0x2c │ │ │ │ + vmul.f32 s12, s8, s11 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + vmul.f32 s13, s8, s10 │ │ │ │ + str r2, [r4, #0] │ │ │ │ + vmla.f32 s13, s9, s11 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + vnmls.f32 s12, s9, s10 │ │ │ │ + str r2, [r4, #4] │ │ │ │ + vldr s14, [r7] │ │ │ │ + vldr s15, [r7, #4] │ │ │ │ + ldr.w ip, [r3] │ │ │ │ + add.w r2, ip, #4294967295 @ 0xffffffff │ │ │ │ + vsub.f32 s15, s15, s13 │ │ │ │ + cmp r2, r9 │ │ │ │ + vstr s13, [sp, #56] @ 0x38 │ │ │ │ + vsub.f32 s14, s14, s12 │ │ │ │ + vstr s12, [sp, #52] @ 0x34 │ │ │ │ + vstr s15, [sp, #48] @ 0x30 │ │ │ │ + vstr s15, [r4, #12] │ │ │ │ + vstr s14, [sp, #44] @ 0x2c │ │ │ │ + vstr s14, [r4, #8] │ │ │ │ + ble.n ac252 │ │ │ │ + vldr s12, [r7, #8] │ │ │ │ + vneg.f32 s15, s8 │ │ │ │ + vneg.f32 s14, s9 │ │ │ │ + vstr s12, [r5] │ │ │ │ + vldr s7, [r7, #12] │ │ │ │ + vmul.f32 s13, s12, s15 │ │ │ │ + vstr s15, [sp, #56] @ 0x38 │ │ │ │ + vstr s14, [sp, #52] @ 0x34 │ │ │ │ + vmul.f32 s15, s7, s15 │ │ │ │ + vmla.f32 s13, s7, s14 │ │ │ │ + vstr s7, [r5, #4] │ │ │ │ + vnmls.f32 s15, s12, s14 │ │ │ │ + vstr s13, [sp, #48] @ 0x30 │ │ │ │ + vstr s13, [r7, #12] │ │ │ │ + vstr s15, [sp, #44] @ 0x2c │ │ │ │ + vstr s15, [r7, #8] │ │ │ │ + ldr.w r0, [fp] │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + cmp r0, #0 │ │ │ │ + vstr s10, [r7] │ │ │ │ + vstr s11, [r7, #4] │ │ │ │ + ble.w ac016 │ │ │ │ + add.w lr, r0, #1 │ │ │ │ + mov r3, r8 │ │ │ │ + movs r2, #1 │ │ │ │ + vldr s10, [r3, #12] │ │ │ │ + adds r2, #1 │ │ │ │ + vldr s11, [r3, #8] │ │ │ │ + cmp r2, lr │ │ │ │ + vldr s14, [r3] │ │ │ │ + vmul.f32 s12, s8, s10 │ │ │ │ + vldr s15, [r3, #4] │ │ │ │ + vmul.f32 s13, s8, s11 │ │ │ │ + vstr s11, [r3] │ │ │ │ + vmla.f32 s13, s9, s10 │ │ │ │ + vstr s10, [r3, #4] │ │ │ │ + vnmls.f32 s12, s9, s11 │ │ │ │ + vsub.f32 s15, s15, s13 │ │ │ │ + vsub.f32 s14, s14, s12 │ │ │ │ + vstr s15, [r3, #12] │ │ │ │ + vstr s14, [r3, #8] │ │ │ │ + add r3, r6 │ │ │ │ + bne.n ac26e │ │ │ │ + vstr s12, [sp, #52] @ 0x34 │ │ │ │ + vstr s13, [sp, #56] @ 0x38 │ │ │ │ + vstr s14, [sp, #44] @ 0x2c │ │ │ │ + vstr s15, [sp, #48] @ 0x30 │ │ │ │ + b.n ac016 │ │ │ │ + mov r1, ip │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr.w r9, [sp, #8] │ │ │ │ + ldr.w ip, [sp, #32] │ │ │ │ + ldr r4, [sp, #28] │ │ │ │ + lsls r2, r1, #3 │ │ │ │ + add r4, r2 │ │ │ │ + vldr s15, [r4] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n ac2f6 │ │ │ │ + vldr s15, [r4, #4] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it eq │ │ │ │ + streq.w r1, [r9] │ │ │ │ + beq.w ac188 │ │ │ │ + cmp r0, #0 │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ + ble.w ac188 │ │ │ │ + sub.w r3, r3, ip │ │ │ │ + ldr.w fp, [sp, #16] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add.w r8, sp, #44 @ 0x2c │ │ │ │ + movs r3, #1 │ │ │ │ + add.w r9, sp, #52 @ 0x34 │ │ │ │ + mov r4, r1 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + b.n ac344 │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + add r1, pc, #688 @ (adr r1, ac5d0 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + stmia r0!, {r3, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ + ldr r7, [sp, #528] @ 0x210 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + add fp, r2 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + cmp r2, r3 │ │ │ │ + blt.w ac188 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ + lsls r2, r4, #3 │ │ │ │ + ldr r5, [sp, #8] │ │ │ │ + add r4, fp │ │ │ │ + ldr r6, [sp, #28] │ │ │ │ + mov r0, r8 │ │ │ │ + add.w r4, r5, r4, lsl #3 │ │ │ │ + add r2, r6 │ │ │ │ + mov r1, r4 │ │ │ │ + blx 6522c │ │ │ │ + ldr r7, [sp, #0] │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + str r2, [r4, #0] │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + str r2, [r4, #4] │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cmp r2, #1 │ │ │ │ + ble.n ac32c │ │ │ │ + add.w r1, fp, r2 │ │ │ │ + subs r4, r2, #1 │ │ │ │ + add.w r2, r2, #536870912 @ 0x20000000 │ │ │ │ + mov r0, r8 │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + subs r2, #1 │ │ │ │ + add.w r2, r6, r2, lsl #3 │ │ │ │ + vldr s9, [r1, #4] │ │ │ │ + vldr s11, [r1] │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + add.w r1, r1, r4, lsl #3 │ │ │ │ + add r4, fp │ │ │ │ + add.w r4, r5, r4, lsl #3 │ │ │ │ + vldr s15, [r1, #-4] │ │ │ │ + vldr s10, [r1, #-8] │ │ │ │ + mov r1, r9 │ │ │ │ + vldr s14, [r4] │ │ │ │ + vmul.f32 s12, s15, s9 │ │ │ │ + vmul.f32 s15, s11, s15 │ │ │ │ + vmla.f32 s15, s10, s9 │ │ │ │ + vldr s13, [r4, #4] │ │ │ │ + vnmls.f32 s12, s10, s11 │ │ │ │ + vsub.f32 s13, s13, s15 │ │ │ │ + vsub.f32 s15, s14, s12 │ │ │ │ + vstr s13, [sp, #56] @ 0x38 │ │ │ │ + vstr s15, [sp, #52] @ 0x34 │ │ │ │ + blx 6522c │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + str r2, [r4, #0] │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + str r2, [r4, #4] │ │ │ │ + ldr r4, [r7, #0] │ │ │ │ + subs r7, r4, #2 │ │ │ │ + cmp r7, #0 │ │ │ │ + ble.n ac32c │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + lsls r5, r4, #3 │ │ │ │ + add r4, fp │ │ │ │ + sub.w r2, r5, #24 │ │ │ │ + add.w r4, r3, r4, lsl #3 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + add.w sl, r3, r2 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + adds r6, r3, r5 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + add r5, r3 │ │ │ │ + vldr s12, [r4, #-4] │ │ │ │ + mov r2, sl │ │ │ │ + vldr s14, [r6, #-20] @ 0xffffffec │ │ │ │ + mov r1, r9 │ │ │ │ + vldr s7, [r4, #-8] │ │ │ │ + mov r0, r8 │ │ │ │ + vldr s13, [r4, #4] │ │ │ │ + subs r6, #8 │ │ │ │ + vmul.f32 s10, s14, s12 │ │ │ │ + vldr s15, [r5, #-20] @ 0xffffffec │ │ │ │ + vldr s6, [r6, #-16] │ │ │ │ + vmul.f32 s14, s7, s14 │ │ │ │ + vldr s9, [r4] │ │ │ │ + subs r5, #8 │ │ │ │ + vmul.f32 s11, s15, s13 │ │ │ │ + vldr s8, [r5, #-16] │ │ │ │ + vmla.f32 s14, s6, s12 │ │ │ │ + vnmls.f32 s10, s6, s7 │ │ │ │ + vmul.f32 s15, s9, s15 │ │ │ │ + vldr s12, [r4, #-12] │ │ │ │ + vmla.f32 s15, s8, s13 │ │ │ │ + vldr s13, [r4, #-16] │ │ │ │ + vnmls.f32 s11, s8, s9 │ │ │ │ + sub.w sl, sl, #8 │ │ │ │ + subs r4, #8 │ │ │ │ + vsub.f32 s12, s12, s14 │ │ │ │ + vsub.f32 s14, s13, s10 │ │ │ │ + vsub.f32 s13, s12, s15 │ │ │ │ + vsub.f32 s15, s14, s11 │ │ │ │ + vstr s13, [sp, #56] @ 0x38 │ │ │ │ + vstr s15, [sp, #52] @ 0x34 │ │ │ │ + blx 6522c │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + subs r7, #1 │ │ │ │ + str.w r3, [r4, #-8] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + str.w r3, [r4, #-4] │ │ │ │ + bne.n ac3f4 │ │ │ │ + b.n ac32c │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n ac178 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n ac178 │ │ │ │ + mov sl, r9 │ │ │ │ + ldr.w r9, [sp, #8] │ │ │ │ + str.w sl, [r9] │ │ │ │ + b.n ac188 │ │ │ │ + movs r1, #1 │ │ │ │ + b.n ac2cc │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ │ │ │ │ 000ac4a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r5, [pc, #516] @ (ac6b8 ) │ │ │ │ @@ -108316,20 +108301,20 @@ │ │ │ │ b.n ac51e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [sp, #352] @ 0x160 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r5, pc} │ │ │ │ + pop {r1, r3, r4, r6, pc} │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r3, [sp, #952] @ 0x3b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ vqadd.u32 q8, q3, │ │ │ │ - pop {r1, r2, r3, r7} │ │ │ │ + pop {r1, r2, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 000ac6d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -108599,38 +108584,38 @@ │ │ │ │ b.n ac7b8 │ │ │ │ negs r3, r1 │ │ │ │ b.n ac8bc │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, ac9bc │ │ │ │ + cbnz r2, ac9cc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - sxtb r6, r3 │ │ │ │ + sxtb r2, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xb7d2 │ │ │ │ + @ instruction: 0xb802 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - rev16 r6, r3 │ │ │ │ + hlt 0x0006 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xb826 │ │ │ │ + @ instruction: 0xb876 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldc2l 0, cr0, [r2], #372 @ 0x174 │ │ │ │ - @ instruction: 0xb794 │ │ │ │ + @ instruction: 0xb7d4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stc2 0, cr0, [r6], {93} @ 0x5d │ │ │ │ - cbz r2, aca10 │ │ │ │ + sxth r2, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbnz r6, ac9fa │ │ │ │ + cbnz r6, aca08 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [sp, #272] @ 0x110 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r0, [r1, r1] │ │ │ │ + ldrb r0, [r7, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ @ instruction: 0xfba6005d │ │ │ │ - cbz r4, ac9f4 │ │ │ │ + cbz r4, aca04 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 000ac9ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d10} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -109069,1505 +109054,59 @@ │ │ │ │ b.n acc42 │ │ │ │ negs r3, r1 │ │ │ │ b.n acb50 │ │ │ │ str r7, [sp, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb620 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r7, sp, #152 @ 0x98 │ │ │ │ + add r7, sp, #232 @ 0xe8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r7, sp, #344 @ 0x158 │ │ │ │ + add r7, sp, #536 @ 0x218 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xb6f2 │ │ │ │ + @ instruction: 0xb72a │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r5, [sp, #704] @ 0x2c0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r5, r6] │ │ │ │ + ldr r4, [r3, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbz r0, aced2 │ │ │ │ + cbz r0, acede │ │ │ │ lsls r4, r3, #1 │ │ │ │ - push {r2, r4, r6, r7, lr} │ │ │ │ + push {r2, r3, r4, r5, r6, r7, lr} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbz r2, aceee │ │ │ │ + cbz r2, acf02 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbz r4, aced0 │ │ │ │ + cbz r4, acee0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr??.w r0, [r0, sp, lsl #1] │ │ │ │ - cbz r4, acec6 │ │ │ │ + cbz r4, aced2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xf774005d │ │ │ │ - add r4, sp, #840 @ 0x348 │ │ │ │ + add r5, sp, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r7, #78 @ 0x4e │ │ │ │ + cmp r7, #38 @ 0x26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r4, sp, #648 @ 0x288 │ │ │ │ + add r4, sp, #840 @ 0x348 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xf718005d │ │ │ │ - add r4, sp, #448 @ 0x1c0 │ │ │ │ + add r4, sp, #704 @ 0x2c0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xf6f4005d │ │ │ │ │ │ │ │ -000aceb0 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ - mov r4, r2 │ │ │ │ - ldr r2, [pc, #552] @ (ad0ec ) │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r3, [pc, #552] @ (ad0f0 ) │ │ │ │ - add r2, pc │ │ │ │ - sub sp, #100 @ 0x64 │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r1, [pc, #548] @ (ad0f4 ) │ │ │ │ - mov fp, r0 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - add r1, pc │ │ │ │ - ldr r7, [sp, #176] @ 0xb0 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldrd r9, r3, [sp, #136] @ 0x88 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldrd sl, r3, [sp, #152] @ 0x98 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #168] @ 0xa8 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #172] @ 0xac │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #492] @ (ad0f8 ) │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - movs r3, #0 │ │ │ │ - mov r2, r0 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - cbz r6, acf48 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n acf94 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n acf62 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n acff8 │ │ │ │ - ldr.w r0, [r9] │ │ │ │ - lsrs r1, r0, #31 │ │ │ │ - cmp r3, r0 │ │ │ │ - it lt │ │ │ │ - orrlt.w r1, r1, #1 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.n acfaa │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n acf68 │ │ │ │ - ldr r1, [pc, #432] @ (ad0fc ) │ │ │ │ - str r0, [sp, #76] @ 0x4c │ │ │ │ - mov r0, fp │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n acf1c │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n acf68 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #404] @ (ad100 ) │ │ │ │ - add r1, sp, #84 @ 0x54 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #396] @ (ad104 ) │ │ │ │ - ldr r3, [pc, #372] @ (ad0f0 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w ad0e4 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #100 @ 0x64 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #368] @ (ad108 ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n acf20 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n acf68 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r3, r1 │ │ │ │ - bge.n ad000 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - cmp r0, r3 │ │ │ │ - bge.w ad0d4 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w ad0dc │ │ │ │ - cmp r6, #0 │ │ │ │ - it ne │ │ │ │ - cmpne r2, r3 │ │ │ │ - bgt.w ad0dc │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w ad0e8 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n acf76 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r2, r9 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - strd sl, r7, [sp] │ │ │ │ - blx 60414 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - cbz r3, ad008 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - add r3, r2 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - b.n acf76 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n acf68 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n acf68 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r1, r5 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r0, fp │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str.w sl, [sp, #16] │ │ │ │ - add.w sl, sp, #84 @ 0x54 │ │ │ │ - str.w r9, [sp] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - str.w sl, [sp, #36] @ 0x24 │ │ │ │ - add.w r9, r2, r3, lsl #2 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r2, r4 │ │ │ │ - str.w r9, [sp, #32] │ │ │ │ - blx 62f8c │ │ │ │ - cbz r6, ad094 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - mov r1, r5 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [sp, #60] @ 0x3c │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - ldr r5, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r8 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - mov r2, r4 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - add r0, sp, #88 @ 0x58 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - movs r5, #85 @ 0x55 │ │ │ │ - str.w sl, [sp, #28] │ │ │ │ - str r6, [sp, #20] │ │ │ │ - strb.w r5, [sp, #88] @ 0x58 │ │ │ │ - blx 651ec │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r4, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - mov r0, fp │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - strd r9, r7, [sp, #8] │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 65dac │ │ │ │ - b.n acf76 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - mov r1, r5 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r0, sp, #88 @ 0x58 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - movs r5, #78 @ 0x4e │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r8 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - mov r2, r4 │ │ │ │ - str.w sl, [sp, #28] │ │ │ │ - str r6, [sp, #12] │ │ │ │ - strb.w r5, [sp, #88] @ 0x58 │ │ │ │ - blx 651ec │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r0, r4 │ │ │ │ - blx 6074c │ │ │ │ - b.n acf76 │ │ │ │ - mvn.w r2, #8 │ │ │ │ - movs r3, #9 │ │ │ │ - b.n acf68 │ │ │ │ - mvn.w r2, #11 │ │ │ │ - movs r3, #12 │ │ │ │ - b.n acf68 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n acf6a │ │ │ │ - str r2, [sp, #288] @ 0x120 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - cbz r0, ad106 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldrsb r6, [r4, r0] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - add r3, sp, #200 @ 0xc8 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - uxtb r0, r4 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - str r1, [sp, #600] @ 0x258 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - add r1, sp, #944 @ 0x3b0 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - │ │ │ │ -000ad10c : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d15} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ - ldr.w r5, [pc, #1556] @ ad738 │ │ │ │ - sub sp, #244 @ 0xf4 │ │ │ │ - ldr.w r4, [pc, #1556] @ ad73c │ │ │ │ - mov r7, r2 │ │ │ │ - add r5, pc │ │ │ │ - mov sl, r1 │ │ │ │ - ldr r2, [sp, #384] @ 0x180 │ │ │ │ - ldr r6, [sp, #376] @ 0x178 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - ldr.w r1, [pc, #1544] @ ad740 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #236] @ 0xec │ │ │ │ - mov.w r4, #0 │ │ │ │ - ldr r4, [sp, #404] @ 0x194 │ │ │ │ - ldr r5, [r6, #0] │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - movs r3, #0 │ │ │ │ - str r2, [sp, #128] @ 0x80 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r3, [r4, #0] │ │ │ │ - ldr r3, [sp, #348] @ 0x15c │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [sp, #352] @ 0x160 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #356] @ 0x164 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [sp, #360] @ 0x168 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [sp, #364] @ 0x16c │ │ │ │ - str r5, [sp, #184] @ 0xb8 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r5, [sp, #344] @ 0x158 │ │ │ │ - ldr r3, [sp, #368] @ 0x170 │ │ │ │ - str r0, [sp, #92] @ 0x5c │ │ │ │ - str r2, [sp, #188] @ 0xbc │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr.w fp, [sp, #372] @ 0x174 │ │ │ │ - ldr.w r9, [sp, #380] @ 0x17c │ │ │ │ - str r4, [sp, #40] @ 0x28 │ │ │ │ - str r5, [sp, #68] @ 0x44 │ │ │ │ - ldrd r4, r5, [sp, #388] @ 0x184 │ │ │ │ - ldr r3, [sp, #396] @ 0x18c │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r3, [sp, #400] @ 0x190 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - blx 57998 │ │ │ │ - str r0, [sp, #124] @ 0x7c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n ad208 │ │ │ │ - ldr.w r8, [sl] │ │ │ │ - cmp.w r8, #0 │ │ │ │ - blt.n ad200 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n ad1c2 │ │ │ │ - mov r1, r8 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - cmp r1, #1 │ │ │ │ - it lt │ │ │ │ - movlt r1, #1 │ │ │ │ - cmp r2, r1 │ │ │ │ - blt.n ad230 │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r1, r2 │ │ │ │ - ble.n ad238 │ │ │ │ - mvn.w r3, #14 │ │ │ │ - movs r2, #15 │ │ │ │ - b.n ad1c8 │ │ │ │ - mvn.w r3, #2 │ │ │ │ - movs r2, #3 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - str r3, [r1, #0] │ │ │ │ - ldr.w r0, [pc, #1396] @ ad744 │ │ │ │ - add r1, sp, #208 @ 0xd0 │ │ │ │ - str r2, [sp, #208] @ 0xd0 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr.w r2, [pc, #1388] @ ad748 │ │ │ │ - ldr.w r3, [pc, #1372] @ ad73c │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #236] @ 0xec │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w adf16 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #244 @ 0xf4 │ │ │ │ - vpop {d8-d15} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mvn.w r3, #1 │ │ │ │ - movs r2, #2 │ │ │ │ - b.n ad1c8 │ │ │ │ - ldr.w r1, [pc, #1344] @ ad74c │ │ │ │ - ldr r0, [sp, #92] @ 0x5c │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n ad194 │ │ │ │ - ldr.w r1, [pc, #1332] @ ad750 │ │ │ │ - ldr r0, [sp, #92] @ 0x5c │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n ad194 │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - movs r2, #1 │ │ │ │ - b.n ad1c8 │ │ │ │ - mvn.w r3, #12 │ │ │ │ - movs r2, #13 │ │ │ │ - b.n ad1c8 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w adf10 │ │ │ │ - cmp.w r8, #0 │ │ │ │ - beq.w aded2 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n ad1da │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - ldr.w r0, [pc, #1280] @ ad754 │ │ │ │ - cmp r3, #0 │ │ │ │ - add r0, pc │ │ │ │ - ite eq │ │ │ │ - moveq r3, #78 @ 0x4e │ │ │ │ - movne r3, #67 @ 0x43 │ │ │ │ - strb.w r3, [sp, #232] @ 0xe8 │ │ │ │ - ite eq │ │ │ │ - moveq r3, #67 @ 0x43 │ │ │ │ - movne r3, #78 @ 0x4e │ │ │ │ - strb.w r3, [sp, #228] @ 0xe4 │ │ │ │ - blx 57478 │ │ │ │ - ldr.w r0, [pc, #1252] @ ad758 │ │ │ │ - vmov.f32 s20, s0 │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s15, #16 @ 0x40800000 4.0 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - vmul.f32 s19, s0, s15 │ │ │ │ - str r3, [sp, #208] @ 0xd0 │ │ │ │ - cmp r3, #0 │ │ │ │ - vdiv.f32 s18, s19, s20 │ │ │ │ - ble.n ad1da │ │ │ │ - mov r8, r4 │ │ │ │ - ldr.w r4, [pc, #1220] @ ad75c │ │ │ │ - ldr r1, [sp, #184] @ 0xb8 │ │ │ │ - add r6, sp, #212 @ 0xd4 │ │ │ │ - add r4, pc │ │ │ │ - str r4, [sp, #148] @ 0x94 │ │ │ │ - ldr.w r4, [pc, #1212] @ ad760 │ │ │ │ - adds r2, r1, #1 │ │ │ │ - ldr r0, [sp, #188] @ 0xbc │ │ │ │ - add r4, pc │ │ │ │ - str r4, [sp, #108] @ 0x6c │ │ │ │ - ldr.w r4, [pc, #1204] @ ad764 │ │ │ │ - adds r3, r0, #1 │ │ │ │ - lsls r2, r2, #3 │ │ │ │ - ldr.w ip, [pc, #1200] @ ad768 │ │ │ │ - add r4, pc │ │ │ │ - str r4, [sp, #172] @ 0xac │ │ │ │ - ldr r4, [sp, #100] @ 0x64 │ │ │ │ - lsls r3, r3, #3 │ │ │ │ - str r5, [sp, #112] @ 0x70 │ │ │ │ - add ip, pc │ │ │ │ - subs r4, #8 │ │ │ │ - str r4, [sp, #200] @ 0xc8 │ │ │ │ - ldr r4, [sp, #68] @ 0x44 │ │ │ │ - ldr r5, [sp, #32] │ │ │ │ - subs r4, #8 │ │ │ │ - str r4, [sp, #160] @ 0xa0 │ │ │ │ - ldr r4, [sp, #104] @ 0x68 │ │ │ │ - str r6, [sp, #76] @ 0x4c │ │ │ │ - subs r4, #8 │ │ │ │ - str r4, [sp, #204] @ 0xcc │ │ │ │ - sub.w r4, fp, r2 │ │ │ │ - subs r2, #8 │ │ │ │ - str r2, [sp, #192] @ 0xc0 │ │ │ │ - sub.w r2, fp, #8 │ │ │ │ - str r2, [sp, #80] @ 0x50 │ │ │ │ - sub.w r2, r9, r3 │ │ │ │ - subs r3, #8 │ │ │ │ - str r3, [sp, #196] @ 0xc4 │ │ │ │ - sub.w r3, r9, #8 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - str r4, [sp, #164] @ 0xa4 │ │ │ │ - mov r4, sl │ │ │ │ - mov r6, r3 │ │ │ │ - str r2, [sp, #120] @ 0x78 │ │ │ │ - strd r1, r0, [sp, #140] @ 0x8c │ │ │ │ - subs r2, r3, #4 │ │ │ │ - str.w ip, [sp, #136] @ 0x88 │ │ │ │ - str r2, [sp, #168] @ 0xa8 │ │ │ │ - movs r2, #1 │ │ │ │ - str r2, [sp, #152] @ 0x98 │ │ │ │ - add r2, sp, #216 @ 0xd8 │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ - add.w r2, ip, #4 │ │ │ │ - str r2, [sp, #132] @ 0x84 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - vmov.f32 s21, #8 @ 0x40400000 3.0 │ │ │ │ - vstr s20, [sp, #116] @ 0x74 │ │ │ │ - vmov.f32 s20, s18 │ │ │ │ - adds r3, #8 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r4, [sp, #32] │ │ │ │ - mov r4, r6 │ │ │ │ - adds r3, #8 │ │ │ │ - str.w r8, [sp, #156] @ 0x9c │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - movs r3, #1 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r6, [sp, #32] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr.w r9, [sp, #88] @ 0x58 │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ - mov r0, r6 │ │ │ │ - mov r1, r9 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mov r8, r2 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r7, [sp, #128] @ 0x80 │ │ │ │ - mov r2, r8 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - mov r1, r6 │ │ │ │ - str r7, [sp, #16] │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ - str r7, [sp, #12] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add.w r3, r8, #8 │ │ │ │ - ldr r0, [sp, #92] @ 0x5c │ │ │ │ - str r3, [sp, #20] │ │ │ │ - strd r5, r6, [sp, #24] │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - blx 57ec8 │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w ad568 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - vldr s16, [r3, #8] │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #1 │ │ │ │ - bne.w ad81a │ │ │ │ - mov r0, r9 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s17, d0 │ │ │ │ - vldr s22, [r7] │ │ │ │ - mov r0, r7 │ │ │ │ - blx 65794 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - vcvt.f32.f64 s24, d0 │ │ │ │ - vldr s23, [r3, #8] │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vcvt.f32.f64 s15, d0 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s17, #0.0 │ │ │ │ - ldr.w sl, [r3] │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s22, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s17, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s24, #0.0 │ │ │ │ - vadd.f32 s0, s16, s17 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s22, s22 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s23, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s24, s24 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vadd.f32 s22, s22, s24 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s23, s23 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s15, s15 │ │ │ │ - vadd.f32 s23, s23, s15 │ │ │ │ - vmla.f32 s0, s23, s22 │ │ │ │ - vstr s0, [r4] │ │ │ │ - vldr s17, [pc, #776] @ ad734 │ │ │ │ - cmp.w sl, #0 │ │ │ │ - ble.n ad4e8 │ │ │ │ - mov r9, r4 │ │ │ │ - mov r7, r5 │ │ │ │ - mov.w r8, #1 │ │ │ │ - b.n ad484 │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s14, [r9, #-4] │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - adds r7, #8 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vdiv.f32 s15, s16, s14 │ │ │ │ - vcmpe.f32 s15, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s17, s15 │ │ │ │ - cmp r8, sl │ │ │ │ - bgt.n ad4e8 │ │ │ │ - vldmia r9!, {s15} │ │ │ │ - mov r0, r7 │ │ │ │ - vldr s16, [r7] │ │ │ │ - vcmpe.f32 s15, s20 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n ad43c │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s15, [r9, #-4] │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - adds r7, #8 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vadd.f32 s15, s19, s15 │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vadd.f32 s16, s16, s19 │ │ │ │ - vdiv.f32 s14, s16, s15 │ │ │ │ - vcmpe.f32 s14, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s17, s14 │ │ │ │ - cmp r8, sl │ │ │ │ - ble.n ad484 │ │ │ │ - vldr s15, [sp, #116] @ 0x74 │ │ │ │ - ldr r7, [sp, #112] @ 0x70 │ │ │ │ - vcmpe.f32 s15, s17 │ │ │ │ - vstr s17, [r7] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n ad58a │ │ │ │ - vadd.f32 s17, s17, s17 │ │ │ │ - ldr r6, [sp, #84] @ 0x54 │ │ │ │ - vcmpe.f32 s17, s21 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ite ls │ │ │ │ - movls r3, #1 │ │ │ │ - movhi r3, #0 │ │ │ │ - cmp r6, #6 │ │ │ │ - ite eq │ │ │ │ - moveq r3, #0 │ │ │ │ - andne.w r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n ad58a │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - adds r6, #1 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr.w r9, [sp, #148] @ 0x94 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - mov r2, r9 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - mov r8, r1 │ │ │ │ - strd r5, r1, [sp, #16] │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r0, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - blx 582e0 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mov r3, r9 │ │ │ │ - mov r2, r5 │ │ │ │ - add.w r1, r9, #12 │ │ │ │ - mov r0, r8 │ │ │ │ - str.w r9, [sp, #4] │ │ │ │ - blx 599e4 │ │ │ │ - vldr s21, [r7] │ │ │ │ - str r6, [sp, #84] @ 0x54 │ │ │ │ - b.n ad33c │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r0, [sp, #88] @ 0x58 │ │ │ │ - vldr s16, [r3, #8] │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #1 │ │ │ │ - bne.w adc0c │ │ │ │ - blx 65794 │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ - vcvt.f32.f64 s17, d0 │ │ │ │ - vldr s22, [r0] │ │ │ │ - b.n ad3a2 │ │ │ │ - mov r6, r4 │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ - vmov.f32 s18, s20 │ │ │ │ - ldr.w r8, [sp, #156] @ 0x9c │ │ │ │ - vldr s20, [sp, #116] @ 0x74 │ │ │ │ - ldr.w r9, [r4] │ │ │ │ - cmp.w r9, #0 │ │ │ │ - ble.n ad656 │ │ │ │ - mov r7, r6 │ │ │ │ - mov sl, r5 │ │ │ │ - mov.w fp, #1 │ │ │ │ - vmov.f32 s17, #16 @ 0x40800000 4.0 │ │ │ │ - b.n ad5f6 │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vmul.f32 s15, s20, s17 │ │ │ │ - vldr s14, [r7, #-4] │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - add.w sl, sl, #8 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - cmp r9, fp │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vmla.f32 s16, s15, s14 │ │ │ │ - vstr s16, [r7, #-4] │ │ │ │ - blt.n ad652 │ │ │ │ - vldmia r7!, {s15} │ │ │ │ - mov r0, sl │ │ │ │ - vldr s16, [sl] │ │ │ │ - vcmpe.f32 s15, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n ad5b2 │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vmul.f32 s15, s20, s17 │ │ │ │ - vldr s14, [r7, #-4] │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - add.w sl, sl, #8 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - cmp r9, fp │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vmla.f32 s16, s15, s14 │ │ │ │ - vadd.f32 s16, s16, s19 │ │ │ │ - vstr s16, [r7, #-4] │ │ │ │ - bge.n ad5f6 │ │ │ │ - ldr.w r9, [r4] │ │ │ │ - add r7, sp, #228 @ 0xe4 │ │ │ │ - mov r1, r9 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [sp, #212] @ 0xd4 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r8 │ │ │ │ - blx 660b8 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n ad770 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.n ad6da │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.n ad6b2 │ │ │ │ - add.w r0, r6, r0, lsl #2 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - adds r3, r5, #4 │ │ │ │ - vldmia r1!, {s13} │ │ │ │ - adds r3, #8 │ │ │ │ - vldr s15, [r2, #4] │ │ │ │ - adds r2, #8 │ │ │ │ - vldr s14, [r3, #-12] │ │ │ │ - cmp r0, r1 │ │ │ │ - vmul.f32 s15, s13, s15 │ │ │ │ - vmul.f32 s14, s14, s13 │ │ │ │ - vstr s14, [r3, #-12] │ │ │ │ - vstr s15, [r2, #-4] │ │ │ │ - bne.n ad68e │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - mov r1, r4 │ │ │ │ - strd r4, r3, [sp, #20] │ │ │ │ - mov r0, r7 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r2, [sp, #108] @ 0x6c │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - str r5, [sp, #16] │ │ │ │ - blx 582e0 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - b.n ad65e │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - mov r1, r4 │ │ │ │ - strd r4, r3, [sp, #20] │ │ │ │ - add r0, sp, #232 @ 0xe8 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r2, [sp, #172] @ 0xac │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - str r5, [sp, #16] │ │ │ │ - blx 582e0 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.n ad65e │ │ │ │ - mov r0, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - adds r3, r5, #4 │ │ │ │ - add.w ip, r6, r1, lsl #2 │ │ │ │ - vldmia r0!, {s13} │ │ │ │ - adds r3, #8 │ │ │ │ - vldr s15, [r2, #4] │ │ │ │ - adds r2, #8 │ │ │ │ - vldr s14, [r3, #-12] │ │ │ │ - cmp r0, ip │ │ │ │ - vmul.f32 s15, s13, s15 │ │ │ │ - vmul.f32 s14, s14, s13 │ │ │ │ - vstr s14, [r3, #-12] │ │ │ │ - vstr s15, [r2, #-4] │ │ │ │ - bne.n ad70e │ │ │ │ - b.n ad65e │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - ldrh r4, [r4, #62] @ 0x3e │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - add r1, sp, #232 @ 0xe8 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - sub sp, #16 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r5, #56] @ 0x38 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cbz r2, ad790 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - add r0, sp, #1000 @ 0x3e8 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - add r5, sp, #488 @ 0x1e8 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - add r4, sp, #912 @ 0x390 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf28c005d │ │ │ │ - @ instruction: 0xf280005d │ │ │ │ - @ instruction: 0xf270005d │ │ │ │ - @ instruction: 0xf266005d │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - ldr.w fp, [r4] │ │ │ │ - cmp.w fp, #0 │ │ │ │ - ble.n ad7e0 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - mov.w r9, #1 │ │ │ │ - vldr s17, [pc, #-24] @ ad76c │ │ │ │ - vldr s16, [r7, #8] │ │ │ │ - adds r7, #8 │ │ │ │ - mov r0, r7 │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vcmpe.f32 s16, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s17, s16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bge.n ad784 │ │ │ │ - vcmp.f32 s17, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ittt ne │ │ │ │ - vldrne s14, [r8] │ │ │ │ - vdivne.f32 s15, s14, s17 │ │ │ │ - vstrne s15, [r8] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - add.w r8, r8, #4 │ │ │ │ - ldr r1, [sp, #196] @ 0xc4 │ │ │ │ - ldr r2, [sp, #152] @ 0x98 │ │ │ │ - add r3, r1 │ │ │ │ - ldr r1, [sp, #188] @ 0xbc │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - adds r2, #1 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - str r2, [sp, #152] @ 0x98 │ │ │ │ - add r3, r1 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - ldr r1, [sp, #192] @ 0xc0 │ │ │ │ - adds r3, #4 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - add r3, r1 │ │ │ │ - ldr r1, [sp, #184] @ 0xb8 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - add r3, r1 │ │ │ │ - str r3, [sp, #140] @ 0x8c │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - cmp r3, r2 │ │ │ │ - bge.w ad318 │ │ │ │ - b.n ad1da │ │ │ │ - ldr r0, [sp, #88] @ 0x58 │ │ │ │ - blx 65794 │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ - vcvt.f32.f64 s28, d0 │ │ │ │ - vldr s24, [r0] │ │ │ │ - blx 65794 │ │ │ │ - ldr r6, [sp, #64] @ 0x40 │ │ │ │ - vcvt.f32.f64 s27, d0 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - vldr s25, [r6, #8] │ │ │ │ - blx 65794 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - vcvt.f32.f64 s26, d0 │ │ │ │ - vldr s17, [r0] │ │ │ │ - blx 65794 │ │ │ │ - mov r0, r6 │ │ │ │ - vcvt.f32.f64 s23, d0 │ │ │ │ - adds r0, #16 │ │ │ │ - vldr s22, [r0] │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s28, #0.0 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - add.w r7, r1, #4294967295 @ 0xffffffff │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s24, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s28, s28 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s27, #0.0 │ │ │ │ - vadd.f32 s16, s16, s28 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s24, s24 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s25, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s27, s27 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s26, #0.0 │ │ │ │ - vadd.f32 s24, s24, s27 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s25, s25 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s17, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s26, s26 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s23, #0.0 │ │ │ │ - vadd.f32 s25, s25, s26 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s17, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s22, #0.0 │ │ │ │ - vmla.f32 s16, s25, s24 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s23, s23 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vadd.f32 s17, s17, s23 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s22, s22 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - cmp r7, #1 │ │ │ │ - vadd.f32 s22, s22, s0 │ │ │ │ - vmla.f32 s16, s22, s17 │ │ │ │ - vstr s16, [r4] │ │ │ │ - ble.w adac0 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - adds r2, r4, #4 │ │ │ │ - ldr r6, [sp, #80] @ 0x50 │ │ │ │ - mov.w fp, #2 │ │ │ │ - add.w r9, r3, #8 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - ldr.w sl, [sp, #100] @ 0x64 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - add.w r8, r3, #8 │ │ │ │ - str r5, [sp, #176] @ 0xb0 │ │ │ │ - mov r5, r2 │ │ │ │ - str r4, [sp, #180] @ 0xb4 │ │ │ │ - mov r4, fp │ │ │ │ - mov fp, r6 │ │ │ │ - str r1, [sp, #96] @ 0x60 │ │ │ │ - mov r0, fp │ │ │ │ - mov r6, r7 │ │ │ │ - adds r0, #16 │ │ │ │ - adds r7, #8 │ │ │ │ - adds r4, #1 │ │ │ │ - add.w fp, fp, #8 │ │ │ │ - vldr s16, [r0] │ │ │ │ - blx 65794 │ │ │ │ - mov r0, sl │ │ │ │ - vldr s28, [sl] │ │ │ │ - vcvt.f32.f64 s18, d0 │ │ │ │ - blx 65794 │ │ │ │ - mov r0, r7 │ │ │ │ - vcvt.f32.f64 s31, d0 │ │ │ │ - vldr s29, [r6, #8] │ │ │ │ - blx 65794 │ │ │ │ - mov r0, r9 │ │ │ │ - vldr s24, [r9] │ │ │ │ - vcvt.f32.f64 s30, d0 │ │ │ │ - blx 65794 │ │ │ │ - mov r0, r6 │ │ │ │ - vcvt.f32.f64 s27, d0 │ │ │ │ - adds r0, #16 │ │ │ │ - add.w sl, sl, #8 │ │ │ │ - add.w r9, r9, #8 │ │ │ │ - vldr s25, [r0] │ │ │ │ - blx 65794 │ │ │ │ - mov r0, r8 │ │ │ │ - vldr s17, [r8] │ │ │ │ - vcvt.f32.f64 s26, d0 │ │ │ │ - blx 65794 │ │ │ │ - mov r0, r6 │ │ │ │ - vcvt.f32.f64 s23, d0 │ │ │ │ - adds r0, #24 │ │ │ │ - add.w r8, r8, #8 │ │ │ │ - vldr s22, [r0] │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vcvt.f32.f64 s15, d0 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s18, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s28, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s18, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s31, #0.0 │ │ │ │ - vadd.f32 s16, s16, s18 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s28, s28 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s29, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s31, s31 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s30, #0.0 │ │ │ │ - vadd.f32 s28, s28, s31 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s29, s29 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s24, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s30, s30 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s27, #0.0 │ │ │ │ - vadd.f32 s29, s29, s30 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s24, s24 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s25, #0.0 │ │ │ │ - vmla.f32 s16, s29, s28 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s27, s27 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s26, #0.0 │ │ │ │ - vadd.f32 s24, s24, s27 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s25, s25 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s17, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s26, s26 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s23, #0.0 │ │ │ │ - vadd.f32 s25, s25, s26 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s17, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s22, #0.0 │ │ │ │ - vmla.f32 s16, s25, s24 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s23, s23 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vadd.f32 s17, s17, s23 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s22, s22 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s15, s15 │ │ │ │ - cmp r3, r4 │ │ │ │ - vadd.f32 s22, s22, s15 │ │ │ │ - vmla.f32 s16, s22, s17 │ │ │ │ - vstmia r5!, {s16} │ │ │ │ - bne.w ad940 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldrd r5, r4, [sp, #176] @ 0xb0 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - subs r7, r1, #1 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - ldr r6, [sp, #144] @ 0x90 │ │ │ │ - adds r0, r3, r1 │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - add.w r8, r6, r1 │ │ │ │ - str r1, [sp, #96] @ 0x60 │ │ │ │ - add.w r9, r6, r7 │ │ │ │ - add.w r0, r3, r0, lsl #3 │ │ │ │ - vldr s16, [r0] │ │ │ │ - blx 65794 │ │ │ │ - ldr r3, [sp, #200] @ 0xc8 │ │ │ │ - add.w r7, r3, r7, lsl #3 │ │ │ │ - vcvt.f32.f64 s28, d0 │ │ │ │ - vldr s24, [r7] │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ - add.w r0, r0, #536870912 @ 0x20000000 │ │ │ │ - subs r0, #1 │ │ │ │ - add.w r0, r3, r0, lsl #3 │ │ │ │ - blx 65794 │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - vcvt.f32.f64 s27, d0 │ │ │ │ - subs r3, #1 │ │ │ │ - add.w r9, r2, r9, lsl #3 │ │ │ │ - adds r0, r3, r6 │ │ │ │ - add.w r0, r2, r0, lsl #3 │ │ │ │ - vldr s25, [r9] │ │ │ │ - blx 65794 │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ - vcvt.f32.f64 s26, d0 │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ - add.w r1, r3, r1, lsl #3 │ │ │ │ - add.w r0, r3, r0, lsl #3 │ │ │ │ - vldr s17, [r1] │ │ │ │ - blx 65794 │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ - vcvt.f32.f64 s23, d0 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - add.w r8, r2, r8, lsl #3 │ │ │ │ - add r3, r6 │ │ │ │ - add.w r0, r2, r3, lsl #3 │ │ │ │ - vldr s22, [r8] │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s28, #0.0 │ │ │ │ - ldr.w sl, [r3] │ │ │ │ - ldr r3, [sp, #168] @ 0xa8 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s24, #0.0 │ │ │ │ - add.w r3, r3, sl, lsl #2 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s28, s28 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s27, #0.0 │ │ │ │ - vadd.f32 s16, s16, s28 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s24, s24 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s25, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s27, s27 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s26, #0.0 │ │ │ │ - vadd.f32 s24, s24, s27 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s25, s25 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s17, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s26, s26 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s23, #0.0 │ │ │ │ - vadd.f32 s25, s25, s26 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s17, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s22, #0.0 │ │ │ │ - vmla.f32 s16, s25, s24 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s23, s23 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vadd.f32 s17, s17, s23 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s22, s22 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s22, s22, s0 │ │ │ │ - vmla.f32 s16, s22, s17 │ │ │ │ - vstr s16, [r3] │ │ │ │ - b.n ad428 │ │ │ │ - blx 65794 │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ - vcvt.f32.f64 s28, d0 │ │ │ │ - vldr s24, [r0] │ │ │ │ - blx 65794 │ │ │ │ - ldr r6, [sp, #64] @ 0x40 │ │ │ │ - vcvt.f32.f64 s27, d0 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - vldr s25, [r6, #8] │ │ │ │ - blx 65794 │ │ │ │ - ldr r0, [sp, #100] @ 0x64 │ │ │ │ - vcvt.f32.f64 s26, d0 │ │ │ │ - vldr s17, [r0] │ │ │ │ - blx 65794 │ │ │ │ - mov r0, r6 │ │ │ │ - vcvt.f32.f64 s23, d0 │ │ │ │ - adds r0, #16 │ │ │ │ - vldr s22, [r0] │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s28, #0.0 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - add.w r7, r1, #4294967295 @ 0xffffffff │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s24, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s28, s28 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s27, #0.0 │ │ │ │ - vadd.f32 s16, s16, s28 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s24, s24 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s25, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s27, s27 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s26, #0.0 │ │ │ │ - vadd.f32 s24, s24, s27 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s25, s25 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s17, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s26, s26 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s23, #0.0 │ │ │ │ - vadd.f32 s25, s25, s26 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s17, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s22, #0.0 │ │ │ │ - vmla.f32 s16, s25, s24 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s23, s23 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vadd.f32 s17, s17, s23 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s22, s22 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - cmp r7, #1 │ │ │ │ - vadd.f32 s22, s22, s0 │ │ │ │ - vmla.f32 s16, s22, s17 │ │ │ │ - vstr s16, [r4] │ │ │ │ - ble.w adeb0 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - adds r2, r4, #4 │ │ │ │ - ldr r6, [sp, #80] @ 0x50 │ │ │ │ - mov.w fp, #2 │ │ │ │ - add.w r9, r3, #8 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - ldr.w sl, [sp, #104] @ 0x68 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - add.w r8, r3, #8 │ │ │ │ - str r5, [sp, #176] @ 0xb0 │ │ │ │ - mov r5, r2 │ │ │ │ - str r4, [sp, #180] @ 0xb4 │ │ │ │ - mov r4, fp │ │ │ │ - mov fp, r6 │ │ │ │ - str r1, [sp, #96] @ 0x60 │ │ │ │ - mov r0, fp │ │ │ │ - mov r6, r7 │ │ │ │ - adds r0, #16 │ │ │ │ - adds r7, #8 │ │ │ │ - adds r4, #1 │ │ │ │ - add.w fp, fp, #8 │ │ │ │ - vldr s16, [r0] │ │ │ │ - blx 65794 │ │ │ │ - mov r0, sl │ │ │ │ - vldr s28, [sl] │ │ │ │ - vcvt.f32.f64 s18, d0 │ │ │ │ - blx 65794 │ │ │ │ - mov r0, r7 │ │ │ │ - vcvt.f32.f64 s31, d0 │ │ │ │ - vldr s29, [r6, #8] │ │ │ │ - blx 65794 │ │ │ │ - mov r0, r9 │ │ │ │ - vldr s24, [r9] │ │ │ │ - vcvt.f32.f64 s30, d0 │ │ │ │ - blx 65794 │ │ │ │ - mov r0, r6 │ │ │ │ - vcvt.f32.f64 s27, d0 │ │ │ │ - adds r0, #16 │ │ │ │ - add.w sl, sl, #8 │ │ │ │ - add.w r9, r9, #8 │ │ │ │ - vldr s25, [r0] │ │ │ │ - blx 65794 │ │ │ │ - mov r0, r8 │ │ │ │ - vldr s17, [r8] │ │ │ │ - vcvt.f32.f64 s26, d0 │ │ │ │ - blx 65794 │ │ │ │ - mov r0, r6 │ │ │ │ - vcvt.f32.f64 s23, d0 │ │ │ │ - adds r0, #24 │ │ │ │ - add.w r8, r8, #8 │ │ │ │ - vldr s22, [r0] │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vcvt.f32.f64 s15, d0 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s18, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s28, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s18, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s31, #0.0 │ │ │ │ - vadd.f32 s16, s16, s18 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s28, s28 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s29, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s31, s31 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s30, #0.0 │ │ │ │ - vadd.f32 s28, s28, s31 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s29, s29 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s24, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s30, s30 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s27, #0.0 │ │ │ │ - vadd.f32 s29, s29, s30 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s24, s24 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s25, #0.0 │ │ │ │ - vmla.f32 s16, s29, s28 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s27, s27 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s26, #0.0 │ │ │ │ - vadd.f32 s24, s24, s27 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s25, s25 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s17, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s26, s26 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s23, #0.0 │ │ │ │ - vadd.f32 s25, s25, s26 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s17, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s22, #0.0 │ │ │ │ - vmla.f32 s16, s25, s24 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s23, s23 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vadd.f32 s17, s17, s23 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s22, s22 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s15, s15 │ │ │ │ - cmp r3, r4 │ │ │ │ - vadd.f32 s22, s22, s15 │ │ │ │ - vmla.f32 s16, s22, s17 │ │ │ │ - vstmia r5!, {s16} │ │ │ │ - bne.w add30 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldrd r5, r4, [sp, #176] @ 0xb0 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - subs r7, r1, #1 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - ldr r6, [sp, #144] @ 0x90 │ │ │ │ - adds r0, r3, r1 │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - add.w r8, r6, r1 │ │ │ │ - str r1, [sp, #96] @ 0x60 │ │ │ │ - add.w r9, r6, r7 │ │ │ │ - add.w r0, r3, r0, lsl #3 │ │ │ │ - vldr s16, [r0] │ │ │ │ - blx 65794 │ │ │ │ - ldr r3, [sp, #204] @ 0xcc │ │ │ │ - b.n adae0 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w ad1da │ │ │ │ - lsls r6, r3, #2 │ │ │ │ - adds r2, r5, r6 │ │ │ │ - adds r3, r4, r6 │ │ │ │ - cmp r5, r3 │ │ │ │ - it cc │ │ │ │ - cmpcc r4, r2 │ │ │ │ - bcc.n adefe │ │ │ │ - mov r2, r6 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r0, r4 │ │ │ │ - blx 5ae88 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r0, r5 │ │ │ │ - blx 5ae88 │ │ │ │ - b.w ad1da │ │ │ │ - movs r2, #0 │ │ │ │ - str.w r2, [r4], #4 │ │ │ │ - str.w r2, [r5], #4 │ │ │ │ - cmp r4, r3 │ │ │ │ - bne.n adf00 │ │ │ │ - b.w ad1da │ │ │ │ - negs r2, r2 │ │ │ │ - b.w ad1cc │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - │ │ │ │ -000adf1c : │ │ │ │ +000aceb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3840] @ 0xf00 │ │ │ │ mov r4, r1 │ │ │ │ - ldr.w r1, [pc, #1124] @ ae398 │ │ │ │ + ldr.w r1, [pc, #1124] @ ad32c │ │ │ │ mov r5, r2 │ │ │ │ - ldr.w r2, [pc, #1120] @ ae39c │ │ │ │ + ldr.w r2, [pc, #1120] @ ad330 │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr.w r9, [sp, #256] @ 0x100 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #196] @ 0xc4 │ │ │ │ @@ -110585,15 +109124,15 @@ │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldr r6, [r4, #0] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - ldr.w r1, [pc, #1064] @ ae3a0 │ │ │ │ + ldr.w r1, [pc, #1064] @ ad334 │ │ │ │ cmp r6, r3 │ │ │ │ str r7, [sp, #96] @ 0x60 │ │ │ │ it ge │ │ │ │ movge r6, r3 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ @@ -110604,137 +109143,137 @@ │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #292] @ 0x124 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #1024] @ ae3a4 │ │ │ │ + ldr.w r1, [pc, #1024] @ ad338 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #1016] @ (ae3a8 ) │ │ │ │ + ldr r1, [pc, #1016] @ (ad33c ) │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ orr.w r6, fp, r3 │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #1000] @ (ae3ac ) │ │ │ │ + ldr r1, [pc, #1000] @ (ad340 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ orr.w r3, r7, r0 │ │ │ │ orrs r3, r6 │ │ │ │ - beq.w ae4ca │ │ │ │ + beq.w ad45e │ │ │ │ ldr.w sl, [r4] │ │ │ │ cmp.w sl, #0 │ │ │ │ - blt.w ae508 │ │ │ │ + blt.w ad49c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ - blt.w ae510 │ │ │ │ + blt.w ad4a4 │ │ │ │ mov r3, sl │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ - blt.w ae518 │ │ │ │ + blt.w ad4ac │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w ae520 │ │ │ │ + ble.w ad4b4 │ │ │ │ mov r8, r0 │ │ │ │ cmp r6, #0 │ │ │ │ - bne.w ae528 │ │ │ │ - cbz r7, ae020 │ │ │ │ + bne.w ad4bc │ │ │ │ + cbz r7, acfb4 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ cmp sl, r2 │ │ │ │ - bge.w b0656 │ │ │ │ + bge.w af5ea │ │ │ │ cmp sl, r3 │ │ │ │ - bgt.w ae520 │ │ │ │ + bgt.w ad4b4 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w ae550 │ │ │ │ + ble.w ad4e4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b194e │ │ │ │ + bne.w b08e2 │ │ │ │ vldr s15, [sp, #64] @ 0x40 │ │ │ │ vmov.f32 s14, #49 @ 0x41880000 17.0 │ │ │ │ vmov.f32 s11, #20 @ 0x40a00000 5.0 │ │ │ │ vmov.f32 s12, #34 @ 0x41100000 9.0 │ │ │ │ vmov.f32 s13, #8 @ 0x40400000 3.0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s11 │ │ │ │ vdiv.f32 s17, s14, s12 │ │ │ │ vdiv.f32 s14, s15, s13 │ │ │ │ vcvt.s32.f32 s17, s17 │ │ │ │ vcvt.s32.f32 s19, s14 │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.w ae56e │ │ │ │ + beq.w ad502 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae56e │ │ │ │ + beq.w ad502 │ │ │ │ cmp sl, r3 │ │ │ │ - blt.w ae960 │ │ │ │ + blt.w ad8f4 │ │ │ │ vmov r3, s17 │ │ │ │ cmp sl, r3 │ │ │ │ - blt.w aeed2 │ │ │ │ + blt.w ade66 │ │ │ │ cmp.w r8, #0 │ │ │ │ - bne.w afcc4 │ │ │ │ + bne.w aec58 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w afdd8 │ │ │ │ + bne.w aed6c │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b047a │ │ │ │ + bne.w af40e │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.w b130e │ │ │ │ - vldr s16, [pc, #748] @ ae394 │ │ │ │ + bne.w b02a2 │ │ │ │ + vldr s16, [pc, #748] @ ad328 │ │ │ │ vmov sl, s16 │ │ │ │ vcvt.f32.s32 s16, s16 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ vstr s16, [r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp.w r3, #4294967295 @ 0xffffffff │ │ │ │ it ne │ │ │ │ cmpne r3, sl │ │ │ │ - blt.w ae658 │ │ │ │ + blt.w ad5ec │ │ │ │ adds r3, #1 │ │ │ │ - beq.w ae4e2 │ │ │ │ + beq.w ad476 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae4e2 │ │ │ │ + beq.w ad476 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae4e2 │ │ │ │ - ldr r0, [pc, #716] @ (ae3b0 ) │ │ │ │ + beq.w ad476 │ │ │ │ + ldr r0, [pc, #716] @ (ad344 ) │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ - ldr r0, [pc, #712] @ (ae3b4 ) │ │ │ │ + ldr r0, [pc, #712] @ (ad348 ) │ │ │ │ vmov.f32 s18, s0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b1942 │ │ │ │ + bmi.w b08d6 │ │ │ │ vsqrt.f64 d6, d0 │ │ │ │ vcvt.f64.f32 d0, s18 │ │ │ │ vmov.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r0, [pc, #676] @ (ae3b8 ) │ │ │ │ + ldr r0, [pc, #676] @ (ad34c ) │ │ │ │ add r3, sp, #188 @ 0xbc │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ vdiv.f64 d7, d6, d0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -110744,59 +109283,59 @@ │ │ │ │ vdiv.f32 s15, s11, s14 │ │ │ │ vstr s14, [sp, #184] @ 0xb8 │ │ │ │ vstr s15, [sp, #164] @ 0xa4 │ │ │ │ blx 5792c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vstr s0, [sp, #148] @ 0x94 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n ae15a │ │ │ │ + ble.n ad0ee │ │ │ │ vldr s15, [sp, #184] @ 0xb8 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w af0fa │ │ │ │ + bmi.w ae08e │ │ │ │ vldr s15, [sp, #164] @ 0xa4 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w aeb3a │ │ │ │ + bgt.w adace │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r3, #1 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ sub.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r6, r1 │ │ │ │ sub.w sl, r3, #8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ sub.w r3, r3, #4 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ vmov r3, s17 │ │ │ │ - blt.w ae664 │ │ │ │ + blt.w ad5f8 │ │ │ │ cmp r6, r3 │ │ │ │ - blt.w aed1a │ │ │ │ + blt.w adcae │ │ │ │ cmp.w r8, #0 │ │ │ │ - bne.w ae578 │ │ │ │ + bne.w ad50c │ │ │ │ cmp r7, #0 │ │ │ │ - beq.w af642 │ │ │ │ + beq.w ae5d6 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mul.w r3, r1, r1 │ │ │ │ mul.w ip, r1, r6 │ │ │ │ add.w r0, r1, r1, lsl #1 │ │ │ │ adds r7, r3, #1 │ │ │ │ str r1, [sp, #176] @ 0xb0 │ │ │ │ ldr.w r8, [r2] │ │ │ │ add.w r2, r3, ip │ │ │ │ add r2, r0 │ │ │ │ cmp r8, r2 │ │ │ │ - bge.n ae1da │ │ │ │ + bge.n ad16e │ │ │ │ sub.w r3, r8, r3 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ subs r0, r3, r0 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 676910 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r6, r0 │ │ │ │ mul.w ip, r0, r1 │ │ │ │ add.w fp, r7, ip │ │ │ │ str r6, [sp, #172] @ 0xac │ │ │ │ add.w r6, r1, fp │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -110815,38 +109354,38 @@ │ │ │ │ mov r3, r9 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ blx 63a44 │ │ │ │ - ldr r0, [pc, #416] @ (ae3bc ) │ │ │ │ + ldr r0, [pc, #416] @ (ad350 ) │ │ │ │ add.w ip, sl, r7 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ str.w ip, [sp, #96] @ 0x60 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ add.w ip, sp, #172 @ 0xac │ │ │ │ str.w r9, [sp] │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str.w ip, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ blx 5e9dc │ │ │ │ - ldr r3, [pc, #376] @ (ae3c0 ) │ │ │ │ + ldr r3, [pc, #376] @ (ad354 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ add r7, r2 │ │ │ │ adds r3, #4 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr r0, [pc, #364] @ (ae3c4 ) │ │ │ │ + ldr r0, [pc, #364] @ (ad358 ) │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ subs r2, #1 │ │ │ │ strd r2, r2, [sp, #136] @ 0x88 │ │ │ │ add r2, sp, #140 @ 0x8c │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ @@ -110903,15 +109442,15 @@ │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #0] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ - ldr r1, [pc, #208] @ (ae3c8 ) │ │ │ │ + ldr r1, [pc, #208] @ (ad35c ) │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r2, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ adds r6, r3, #1 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ mul.w r3, r3, r3 │ │ │ │ @@ -110927,15 +109466,15 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ blx 57d24 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ mov r2, r5 │ │ │ │ strd r5, r7, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - ldr r7, [pc, #152] @ (ae3cc ) │ │ │ │ + ldr r7, [pc, #152] @ (ad360 ) │ │ │ │ str.w fp, [sp, #8] │ │ │ │ add r7, pc │ │ │ │ mov r0, r7 │ │ │ │ blx 62268 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ @@ -110947,17 +109486,17 @@ │ │ │ │ strd r5, r3, [sp, #4] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ strd sl, r2, [sp, #28] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ str.w fp, [sp, #24] │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr r2, [pc, #108] @ (ae3d0 ) │ │ │ │ + ldr r2, [pc, #108] @ (ad364 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr r0, [pc, #108] @ (ae3d4 ) │ │ │ │ + ldr r0, [pc, #108] @ (ad368 ) │ │ │ │ add r2, pc │ │ │ │ sub.w r3, r3, r8 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ mov r3, r5 │ │ │ │ @@ -110967,104 +109506,104 @@ │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r5, r6, [sp] │ │ │ │ blx 62268 │ │ │ │ - b.n ae3d8 │ │ │ │ + b.n ad36c │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #14] │ │ │ │ + str r2, [sp, #248] @ 0xf8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ + add r3, sp, #552 @ 0x228 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [sp, #832] @ 0x340 │ │ │ │ + add r3, sp, #432 @ 0x1b0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [sp, #800] @ 0x320 │ │ │ │ + add r3, sp, #400 @ 0x190 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [sp, #744] @ 0x2e8 │ │ │ │ + add r3, sp, #344 @ 0x158 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [sp, #680] @ 0x2a8 │ │ │ │ + add r2, sp, #312 @ 0x138 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [sp, #552] @ 0x228 │ │ │ │ + add r2, sp, #152 @ 0x98 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [sp, #888] @ 0x378 │ │ │ │ + add r7, sp, #616 @ 0x268 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - orrs r4, r2 │ │ │ │ + strh r0, [r6, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r2, r0, r3 │ │ │ │ + cmp r3, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r7, [sp, #160] @ 0xa0 │ │ │ │ + add r7, pc, #672 @ (adr r7, ad5fc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [sp, #344] @ 0x158 │ │ │ │ + add r4, sp, #968 @ 0x3c8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ + add r5, sp, #456 @ 0x1c8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r7, [sp, #96] @ 0x60 │ │ │ │ + add r7, pc, #720 @ (adr r7, ad638 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r7, [sp, #120] @ 0x78 │ │ │ │ + add r7, pc, #808 @ (adr r7, ad694 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #20] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ strd sl, r2, [sp, #28] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ movs r6, #1 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr.w r2, [pc, #2896] @ aef44 │ │ │ │ + ldr.w r2, [pc, #2896] @ aded8 │ │ │ │ str r1, [sp, #12] │ │ │ │ sub.w r3, r3, r8 │ │ │ │ - ldr.w r1, [pc, #2888] @ aef48 │ │ │ │ + ldr.w r1, [pc, #2888] @ adedc │ │ │ │ adds r3, #1 │ │ │ │ - ldr.w r0, [pc, #2888] @ aef4c │ │ │ │ + ldr.w r0, [pc, #2888] @ adee0 │ │ │ │ add r2, pc │ │ │ │ - ldr.w sl, [pc, #2884] @ aef50 │ │ │ │ + ldr.w sl, [pc, #2884] @ adee4 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add sl, pc │ │ │ │ mov r3, r5 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 59c80 │ │ │ │ add.w r3, sl, #4 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - ldr.w r3, [pc, #2856] @ aef54 │ │ │ │ - ldr.w r8, [pc, #2856] @ aef58 │ │ │ │ - ldr.w r1, [pc, #2856] @ aef5c │ │ │ │ + ldr.w r3, [pc, #2856] @ adee8 │ │ │ │ + ldr.w r8, [pc, #2856] @ adeec │ │ │ │ + ldr.w r1, [pc, #2856] @ adef0 │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ ldr r2, [sp, #172] @ 0xac │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #80] @ 0x50 │ │ │ │ mov fp, r4 │ │ │ │ mov r4, r7 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ str r2, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ cmp r2, #0 │ │ │ │ - blt.w aeb26 │ │ │ │ + blt.w adaba │ │ │ │ cmp r6, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae644 │ │ │ │ + beq.w ad5d8 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add.w sl, sp, #156 @ 0x9c │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -111098,82 +109637,82 @@ │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #4] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ add r6, r2 │ │ │ │ - b.n ae450 │ │ │ │ + b.n ad3e4 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r2, [r1, #0] │ │ │ │ - ldr.w r0, [pc, #2696] @ aef60 │ │ │ │ + ldr.w r0, [pc, #2696] @ adef4 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #2688] @ aef64 │ │ │ │ - ldr.w r3, [pc, #2688] @ aef68 │ │ │ │ + ldr.w r2, [pc, #2688] @ adef8 │ │ │ │ + ldr.w r3, [pc, #2688] @ adefc │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w b193e │ │ │ │ + bne.w b08d2 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #204 @ 0xcc │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n ae4d0 │ │ │ │ + b.n ad464 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n ae4d0 │ │ │ │ + b.n ad464 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n ae4d0 │ │ │ │ + b.n ad464 │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ - b.n ae4d0 │ │ │ │ + b.n ad464 │ │ │ │ cmp sl, r3 │ │ │ │ - bgt.n ae520 │ │ │ │ + bgt.n ad4b4 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n ae550 │ │ │ │ + ble.n ad4e4 │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.n ae558 │ │ │ │ + bne.n ad4ec │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ - cbnz r2, ae566 │ │ │ │ + cbnz r2, ad4fa │ │ │ │ cmp r7, #0 │ │ │ │ - beq.w ae02a │ │ │ │ + beq.w acfbe │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ cmp sl, r2 │ │ │ │ it ge │ │ │ │ cmpge r2, r3 │ │ │ │ - ble.w ae02a │ │ │ │ + ble.w acfbe │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n ae4d0 │ │ │ │ + b.n ad464 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ cmp r2, r3 │ │ │ │ - bgt.n ae550 │ │ │ │ + bgt.n ad4e4 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w ae02a │ │ │ │ + beq.w acfbe │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.n ae550 │ │ │ │ - b.n ae53e │ │ │ │ + blt.n ad4e4 │ │ │ │ + b.n ad4d2 │ │ │ │ mov.w sl, #1 │ │ │ │ vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ - b.n ae0b0 │ │ │ │ + b.n ad044 │ │ │ │ adds r3, r1, #1 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r3, sl, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -111185,19 +109724,19 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r3, sp, #152 @ 0x98 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ blx 63a44 │ │ │ │ - ldr.w r3, [pc, #2504] @ aef6c │ │ │ │ + ldr.w r3, [pc, #2504] @ adf00 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ - ldr.w r0, [pc, #2496] @ aef70 │ │ │ │ + ldr.w r0, [pc, #2496] @ adf04 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r5, #0] │ │ │ │ subs r2, #1 │ │ │ │ strd r2, r2, [sp, #136] @ 0x88 │ │ │ │ mov r2, r8 │ │ │ │ @@ -111236,63 +109775,63 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - ldr.w r0, [pc, #2388] @ aef74 │ │ │ │ + ldr.w r0, [pc, #2388] @ adf08 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ add.w r3, r1, r3, lsl #2 │ │ │ │ - ldr.w r1, [pc, #2380] @ aef78 │ │ │ │ + ldr.w r1, [pc, #2380] @ adf0c │ │ │ │ str r3, [sp, #28] │ │ │ │ - ldr.w r3, [pc, #2380] @ aef7c │ │ │ │ + ldr.w r3, [pc, #2380] @ adf10 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ blx 57d24 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w aeaa4 │ │ │ │ + beq.w ada38 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ vstr s16, [r2] │ │ │ │ - b.n ae4e2 │ │ │ │ + b.n ad476 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mvn.w r2, #12 │ │ │ │ movs r3, #13 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n ae4d4 │ │ │ │ + b.n ad468 │ │ │ │ cmp r1, r3 │ │ │ │ - blt.w aeb6a │ │ │ │ + blt.w adafe │ │ │ │ cmp.w r8, #0 │ │ │ │ - bne.w afadc │ │ │ │ + bne.w aea70 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.w af89a │ │ │ │ + beq.w ae82e │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mul.w r3, r6, r6 │ │ │ │ mul.w ip, r1, r6 │ │ │ │ add.w r0, r6, r6, lsl #1 │ │ │ │ adds r7, r3, #1 │ │ │ │ str r6, [sp, #180] @ 0xb4 │ │ │ │ ldr.w r8, [r2] │ │ │ │ add.w r2, r3, ip │ │ │ │ add r2, r0 │ │ │ │ cmp r8, r2 │ │ │ │ - bge.n ae6aa │ │ │ │ + bge.n ad63e │ │ │ │ sub.w r3, r8, r3 │ │ │ │ mov r1, r6 │ │ │ │ subs r0, r3, r0 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 676910 │ │ │ │ mul.w ip, r0, r6 │ │ │ │ mov r1, r0 │ │ │ │ add.w r2, r7, ip │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ add r6, r2 │ │ │ │ add.w ip, sp, #152 @ 0x98 │ │ │ │ sub.w r8, r8, r6 │ │ │ │ @@ -111312,37 +109851,37 @@ │ │ │ │ mov r3, r9 │ │ │ │ str.w ip, [sp, #12] │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str.w ip, [sp, #100] @ 0x64 │ │ │ │ blx 64528 │ │ │ │ - ldr.w r0, [pc, #2188] @ aef80 │ │ │ │ + ldr.w r0, [pc, #2188] @ adf14 │ │ │ │ add.w ip, sl, r7, lsl #3 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, r4 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ str.w ip, [sp, #76] @ 0x4c │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ str.w fp, [sp, #8] │ │ │ │ add r7, r3 │ │ │ │ - ldr.w r3, [pc, #2144] @ aef84 │ │ │ │ + ldr.w r3, [pc, #2144] @ adf18 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r3, pc │ │ │ │ add.w r7, sl, r7, lsl #3 │ │ │ │ adds r3, #4 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr.w r7, [pc, #2132] @ aef88 │ │ │ │ + ldr.w r7, [pc, #2132] @ adf1c │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r7, pc │ │ │ │ subs r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, r2, [sp, #136] @ 0x88 │ │ │ │ add r2, sp, #136 @ 0x88 │ │ │ │ blx 60918 │ │ │ │ @@ -111400,15 +109939,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ str r7, [sp, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ - ldr.w r1, [pc, #1980] @ aef8c │ │ │ │ + ldr.w r1, [pc, #1980] @ adf20 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r2, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ adds r7, r3, #1 │ │ │ │ mul.w r3, r3, r3 │ │ │ │ add.w r8, r2, r7, lsl #2 │ │ │ │ @@ -111419,15 +109958,15 @@ │ │ │ │ str r7, [sp, #12] │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ blx 57d24 │ │ │ │ mov r3, r8 │ │ │ │ - ldr.w r8, [pc, #1932] @ aef90 │ │ │ │ + ldr.w r8, [pc, #1932] @ adf24 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r8, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r8 │ │ │ │ strd r4, r1, [sp] │ │ │ │ @@ -111444,17 +109983,17 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ strd sl, r0, [sp, #28] │ │ │ │ str r1, [sp, #16] │ │ │ │ str.w fp, [sp, #12] │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr.w r0, [pc, #1872] @ aef94 │ │ │ │ + ldr.w r0, [pc, #1872] @ adf28 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ - ldr.w r2, [pc, #1872] @ aef98 │ │ │ │ + ldr.w r2, [pc, #1872] @ adf2c │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r6 │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ adds r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, r4 │ │ │ │ @@ -111474,57 +110013,57 @@ │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r2, #0] │ │ │ │ - ldr.w r0, [pc, #1808] @ aef9c │ │ │ │ + ldr.w r0, [pc, #1808] @ adf30 │ │ │ │ strd r4, r1, [sp, #4] │ │ │ │ subs r3, r3, r6 │ │ │ │ - ldr.w r2, [pc, #1804] @ aefa0 │ │ │ │ + ldr.w r2, [pc, #1804] @ adf34 │ │ │ │ adds r3, #1 │ │ │ │ - ldr.w r1, [pc, #1800] @ aefa4 │ │ │ │ + ldr.w r1, [pc, #1800] @ adf38 │ │ │ │ add r0, pc │ │ │ │ - ldr.w sl, [pc, #1800] @ aefa8 │ │ │ │ + ldr.w sl, [pc, #1800] @ adf3c │ │ │ │ add r2, pc │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ add sl, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, r4 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ movs r7, #1 │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 59c80 │ │ │ │ add.w r3, sl, #4 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov sl, r5 │ │ │ │ - ldr.w r3, [pc, #1764] @ aefac │ │ │ │ - ldr.w r8, [pc, #1764] @ aefb0 │ │ │ │ - ldr.w r1, [pc, #1764] @ aefb4 │ │ │ │ + ldr.w r3, [pc, #1764] @ adf40 │ │ │ │ + ldr.w r8, [pc, #1764] @ adf44 │ │ │ │ + ldr.w r1, [pc, #1764] @ adf48 │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ ldr r2, [sp, #156] @ 0x9c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ cmp r2, #0 │ │ │ │ - blt.w aeb30 │ │ │ │ + blt.w adac4 │ │ │ │ cmp r7, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae644 │ │ │ │ + beq.w ad5d8 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r5, sp, #144 @ 0x90 │ │ │ │ strd r9, r2, [sp, #20] │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #8] │ │ │ │ @@ -111558,42 +110097,42 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ str.w fp, [sp] │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ add r7, r2 │ │ │ │ - b.n ae8e4 │ │ │ │ + b.n ad878 │ │ │ │ vmov r2, s17 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w af028 │ │ │ │ + blt.w adfbc │ │ │ │ cmp.w r8, #0 │ │ │ │ - bne.w afd38 │ │ │ │ + bne.w aeccc │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w afefa │ │ │ │ + bne.w aee8e │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b057c │ │ │ │ + bne.w af510 │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.w ae0a4 │ │ │ │ - ldr.w r3, [pc, #1580] @ aefb8 │ │ │ │ - ldr.w r2, [pc, #1580] @ aefbc │ │ │ │ - ldr.w r1, [pc, #1580] @ aefc0 │ │ │ │ + beq.w ad038 │ │ │ │ + ldr.w r3, [pc, #1580] @ adf4c │ │ │ │ + ldr.w r2, [pc, #1580] @ adf50 │ │ │ │ + ldr.w r1, [pc, #1580] @ adf54 │ │ │ │ add r3, pc │ │ │ │ adds r6, r3, #4 │ │ │ │ add r2, pc │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ blx 5fe70 │ │ │ │ - ldr.w r1, [pc, #1556] @ aefc4 │ │ │ │ + ldr.w r1, [pc, #1556] @ adf58 │ │ │ │ mla r0, r0, sl, sl │ │ │ │ strd r4, r6, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ @@ -111602,15 +110141,15 @@ │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mla r6, r0, sl, r6 │ │ │ │ - ldr.w r1, [pc, #1512] @ aefc8 │ │ │ │ + ldr.w r1, [pc, #1512] @ adf5c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r6, [sp, #140] @ 0x8c │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ mov.w sl, r3, lsl #1 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -111620,23 +110159,23 @@ │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mla r0, r0, sl, sl │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ - ldr.w sl, [pc, #1472] @ aefcc │ │ │ │ + ldr.w sl, [pc, #1472] @ adf60 │ │ │ │ cmp r2, r0 │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ it lt │ │ │ │ movlt r2, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ add sl, pc │ │ │ │ - ldr.w r2, [pc, #1456] @ aefd0 │ │ │ │ + ldr.w r2, [pc, #1456] @ adf64 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ @@ -111652,15 +110191,15 @@ │ │ │ │ add.w r3, r3, r6, lsl #1 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r2, [pc, #1400] @ aefd4 │ │ │ │ + ldr.w r2, [pc, #1400] @ adf68 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mul.w r2, r0, r6 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ @@ -111676,73 +110215,73 @@ │ │ │ │ add.w r6, r6, r1, lsl #1 │ │ │ │ add.w sl, r6, r2 │ │ │ │ cmp lr, sl │ │ │ │ it lt │ │ │ │ movlt lr, sl │ │ │ │ vmov s16, lr │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae0ac │ │ │ │ + beq.w ad040 │ │ │ │ negs r3, r3 │ │ │ │ - b.n ae4d4 │ │ │ │ + b.n ad468 │ │ │ │ vldr s15, [sp, #148] @ 0x94 │ │ │ │ vldr s14, [sp, #164] @ 0xa4 │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w af4b6 │ │ │ │ + bgt.w ae44a │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w af124 │ │ │ │ + beq.w ae0b8 │ │ │ │ vldr s14, [sp, #164] @ 0xa4 │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w afd88 │ │ │ │ + bmi.w aed1c │ │ │ │ vldr s14, [sp, #184] @ 0xb8 │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w af134 │ │ │ │ + bgt.w ae0c8 │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.w ae64c │ │ │ │ + bpl.w ad5e0 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - ldr.w r2, [pc, #1252] @ aefd8 │ │ │ │ + ldr.w r2, [pc, #1252] @ adf6c │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ - ldr.w r3, [pc, #1248] @ aefdc │ │ │ │ + ldr.w r3, [pc, #1248] @ adf70 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #148 @ 0x94 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ - ldr.w r0, [pc, #1236] @ aefe0 │ │ │ │ + ldr.w r0, [pc, #1236] @ adf74 │ │ │ │ subs r1, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #136 @ 0x88 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #184 @ 0xb8 │ │ │ │ blx 66adc │ │ │ │ - b.n ae64c │ │ │ │ + b.n ad5e0 │ │ │ │ cmp r6, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n ae45e │ │ │ │ + b.n ad3f2 │ │ │ │ cmp r7, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n ae8f2 │ │ │ │ - ldr.w r2, [pc, #1192] @ aefe4 │ │ │ │ - ldr.w r0, [pc, #1192] @ aefe8 │ │ │ │ + b.n ad886 │ │ │ │ + ldr.w r2, [pc, #1192] @ adf78 │ │ │ │ + ldr.w r0, [pc, #1192] @ adf7c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #152 @ 0x98 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -111750,15 +110289,15 @@ │ │ │ │ str.w r9, [sp, #16] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #148 @ 0x94 │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ - b.w ae16a │ │ │ │ + b.w ad0fe │ │ │ │ add.w fp, r6, #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add.w r2, r6, fp │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ add.w r0, sl, fp, lsl #3 │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -111767,15 +110306,15 @@ │ │ │ │ vmov r6, s19 │ │ │ │ subs r3, r3, r2 │ │ │ │ adds r3, #1 │ │ │ │ add.w r2, sl, r2, lsl #3 │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ str r2, [sp, #116] @ 0x74 │ │ │ │ cmp r1, r6 │ │ │ │ - blt.w af326 │ │ │ │ + blt.w ae2ba │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r6, sp, #136 @ 0x88 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -111787,25 +110326,25 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #20] │ │ │ │ blx 667e8 │ │ │ │ cmp.w r8, #0 │ │ │ │ - bne.w b028e │ │ │ │ + bne.w af222 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w b0a28 │ │ │ │ + bne.w af9bc │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b08d8 │ │ │ │ + beq.w af86c │ │ │ │ ldr.w r8, [sp, #52] @ 0x34 │ │ │ │ mov r2, r4 │ │ │ │ - ldr.w r0, [pc, #1032] @ aefec │ │ │ │ + ldr.w r0, [pc, #1032] @ adf80 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ strd r9, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ mov r3, r8 │ │ │ │ mov r7, r0 │ │ │ │ blx 5e9dc │ │ │ │ @@ -111818,26 +110357,26 @@ │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [r1, #0] │ │ │ │ mov r1, r4 │ │ │ │ - ldr r0, [pc, #988] @ (aeff0 ) │ │ │ │ + ldr r0, [pc, #988] @ (adf84 ) │ │ │ │ subs r3, r3, r2 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ add r6, sp, #140 @ 0x8c │ │ │ │ adds r3, #1 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ blx 65834 │ │ │ │ - ldr r0, [pc, #968] @ (aeff4 ) │ │ │ │ + ldr r0, [pc, #968] @ (adf88 ) │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ mov r3, r8 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ strd r9, r1, [sp] │ │ │ │ @@ -111851,15 +110390,15 @@ │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ subs r3, r3, r0 │ │ │ │ - ldr r0, [pc, #920] @ (aeff8 ) │ │ │ │ + ldr r0, [pc, #920] @ (adf8c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #1 │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r4 │ │ │ │ @@ -111876,15 +110415,15 @@ │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ strd r4, r7, [sp, #8] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - ldr r1, [pc, #872] @ (aeffc ) │ │ │ │ + ldr r1, [pc, #872] @ (adf90 ) │ │ │ │ add r1, pc │ │ │ │ mul.w r3, r3, r3 │ │ │ │ add fp, r3 │ │ │ │ add r3, fp │ │ │ │ add.w r7, r6, fp, lsl #2 │ │ │ │ str r7, [sp, #4] │ │ │ │ add.w r6, r6, r3, lsl #2 │ │ │ │ @@ -111900,15 +110439,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r8, [sp, #4] │ │ │ │ blx 5d3ac │ │ │ │ str r6, [sp, #8] │ │ │ │ - ldr r6, [pc, #812] @ (af000 ) │ │ │ │ + ldr r6, [pc, #812] @ (adf94 ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r6, pc │ │ │ │ strd r9, sl, [sp] │ │ │ │ mov r0, r6 │ │ │ │ blx 5e9dc │ │ │ │ @@ -111928,15 +110467,15 @@ │ │ │ │ strd r9, r1, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #8] │ │ │ │ blx 5e9dc │ │ │ │ - b.n ae644 │ │ │ │ + b.n ad5d8 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ add.w fp, r1, #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add.w r2, r1, fp │ │ │ │ add.w r1, sl, fp, lsl #3 │ │ │ │ str r2, [sp, #128] @ 0x80 │ │ │ │ add.w r0, r0, fp, lsl #2 │ │ │ │ @@ -111945,15 +110484,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ subs r3, r3, r2 │ │ │ │ add.w r2, sl, r2, lsl #3 │ │ │ │ adds r3, #1 │ │ │ │ str r2, [sp, #120] @ 0x78 │ │ │ │ cmp r6, r0 │ │ │ │ - blt.w af17a │ │ │ │ + blt.w ae10e │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ add r6, sp, #140 @ 0x8c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -111965,25 +110504,25 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #20] │ │ │ │ blx 667e8 │ │ │ │ cmp.w r8, #0 │ │ │ │ - bne.w b0250 │ │ │ │ + bne.w af1e4 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w b0bdc │ │ │ │ + bne.w afb70 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ str r6, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b0664 │ │ │ │ + beq.w af5f8 │ │ │ │ ldr.w r8, [sp, #52] @ 0x34 │ │ │ │ mov r2, r5 │ │ │ │ - ldr r0, [pc, #624] @ (af004 ) │ │ │ │ + ldr r0, [pc, #624] @ (adf98 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ strd r9, r3, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r7, r0 │ │ │ │ blx 5e9dc │ │ │ │ @@ -112000,25 +110539,25 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ add r6, sp, #136 @ 0x88 │ │ │ │ subs r3, r3, r0 │ │ │ │ - ldr r0, [pc, #572] @ (af008 ) │ │ │ │ + ldr r0, [pc, #572] @ (adf9c ) │ │ │ │ adds r3, #1 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ blx 65834 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ strd r9, r0, [sp] │ │ │ │ mov r3, r8 │ │ │ │ - ldr r0, [pc, #552] @ (af00c ) │ │ │ │ + ldr r0, [pc, #552] @ (adfa0 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ @@ -112027,15 +110566,15 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ str r0, [sp, #0] │ │ │ │ - ldr r0, [pc, #520] @ (af010 ) │ │ │ │ + ldr r0, [pc, #520] @ (adfa4 ) │ │ │ │ subs r3, r3, r2 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ adds r3, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -112054,15 +110593,15 @@ │ │ │ │ ldr r7, [sp, #116] @ 0x74 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - ldr r1, [pc, #468] @ (af014 ) │ │ │ │ + ldr r1, [pc, #468] @ (adfa8 ) │ │ │ │ add r1, pc │ │ │ │ mul.w r3, r3, r3 │ │ │ │ add fp, r3 │ │ │ │ add r3, fp │ │ │ │ add.w r7, r2, fp, lsl #2 │ │ │ │ str r7, [sp, #12] │ │ │ │ add.w r6, r2, r3, lsl #2 │ │ │ │ @@ -112081,15 +110620,15 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ blx 6325c │ │ │ │ str r6, [sp, #8] │ │ │ │ - ldr r6, [pc, #404] @ (af018 ) │ │ │ │ + ldr r6, [pc, #404] @ (adfac ) │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r6, pc │ │ │ │ strd r9, r3, [sp] │ │ │ │ mov r3, fp │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ @@ -112109,26 +110648,26 @@ │ │ │ │ mov r3, fp │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ strd r9, r8, [sp] │ │ │ │ blx 5e9dc │ │ │ │ - b.w ae644 │ │ │ │ + b.w ad5d8 │ │ │ │ vmov r2, s19 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r5, [sp, #0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ add r3, sl │ │ │ │ cmp sl, r2 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ - blt.w af57e │ │ │ │ - ldr r0, [pc, #308] @ (af01c ) │ │ │ │ - ldr r2, [pc, #308] @ (af020 ) │ │ │ │ - ldr r1, [pc, #312] @ (af024 ) │ │ │ │ + blt.w ae512 │ │ │ │ + ldr r0, [pc, #308] @ (adfb0 ) │ │ │ │ + ldr r2, [pc, #308] @ (adfb4 ) │ │ │ │ + ldr r1, [pc, #312] @ (adfb8 ) │ │ │ │ add r0, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -112139,153 +110678,148 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ add.w sl, r6, r3 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w b038e │ │ │ │ + bne.w af322 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b12c8 │ │ │ │ + bne.w b025c │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.w b1898 │ │ │ │ + bne.w b082c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r0, sl │ │ │ │ it lt │ │ │ │ movlt r0, sl │ │ │ │ vmov s16, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae0ac │ │ │ │ - b.n aeaa0 │ │ │ │ + beq.w ad040 │ │ │ │ + b.n ada34 │ │ │ │ nop │ │ │ │ - str r7, [sp, #72] @ 0x48 │ │ │ │ + add r7, pc, #728 @ (adr r7, ae1b4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r7, [sp, #32] │ │ │ │ + add r7, pc, #688 @ (adr r7, ae190 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [sp, #496] @ 0x1f0 │ │ │ │ + add r7, pc, #128 @ (adr r7, adf64 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, r7, r3 │ │ │ │ + cmp r1, #60 @ 0x3c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n af168 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r6, [sp, #272] @ 0x110 │ │ │ │ + sbc.w r0, r0, #93 @ 0x5d │ │ │ │ + add r6, pc, #896 @ (adr r6, ae270 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [sp, #688] @ 0x2b0 │ │ │ │ + add r4, sp, #416 @ 0x1a0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r5, [sp, #864] @ 0x360 │ │ │ │ + add r6, pc, #432 @ (adr r6, ae0a8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r4, #16] │ │ │ │ + ldrh r2, [r2, #36] @ 0x24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #29 │ │ │ │ + movs r7, #164 @ 0xa4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r3, [sp, #824] @ 0x338 │ │ │ │ + add r4, pc, #312 @ (adr r4, ae040 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r7, #18 │ │ │ │ + ldr r7, [pc, #696] @ (ae1c4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [sp, #312] @ 0x138 │ │ │ │ + add r4, pc, #936 @ (adr r4, ae2b8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - svc 8 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r2, [sp, #520] @ 0x208 │ │ │ │ + vqadd.s32 q8, q0, │ │ │ │ + add r3, pc, #8 @ (adr r3, adf20 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r4, #23 │ │ │ │ + movs r6, #42 @ 0x2a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r5, #252 @ 0xfc │ │ │ │ + ldr r6, [pc, #608] @ (ae180 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r7, [sp, #488] @ 0x1e8 │ │ │ │ + add r0, sp, #88 @ 0x58 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r7, [sp, #904] @ 0x388 │ │ │ │ + add r0, sp, #632 @ 0x278 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [sp, #280] @ 0x118 │ │ │ │ + add r2, pc, #968 @ (adr r2, ae2f4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [sp, #184] @ 0xb8 │ │ │ │ + add r2, pc, #808 @ (adr r2, ae258 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r1, [sp, #960] @ 0x3c0 │ │ │ │ + add r2, pc, #592 @ (adr r2, ae184 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [sp, #472] @ 0x1d8 │ │ │ │ + add r3, pc, #104 @ (adr r3, adfa0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [sp, #440] @ 0x1b8 │ │ │ │ + add r3, pc, #72 @ (adr r3, adf84 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r4, #17 │ │ │ │ + movs r4, #168 @ 0xa8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bgt.n af088 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r1, [sp, #672] @ 0x2a0 │ │ │ │ + stcl 0, cr0, [r4], {93} @ 0x5d │ │ │ │ + add r2, pc, #272 @ (adr r2, ae058 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r7, [sp, #64] @ 0x40 │ │ │ │ + add r7, pc, #816 @ (adr r7, ae27c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - blt.n aef0c │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r0, [sp, #144] @ 0x90 │ │ │ │ + stc 0, cr0, [r0], {93} @ 0x5d │ │ │ │ + add r0, pc, #656 @ (adr r0, ae1e4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [sp, #272] @ 0x110 │ │ │ │ + add r0, pc, #928 @ (adr r0, ae2f8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [sp, #952] @ 0x3b8 │ │ │ │ + add r1, pc, #520 @ (adr r1, ae164 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r3, #62] @ 0x3e │ │ │ │ + add r0, pc, #360 @ (adr r0, ae0c8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [sp, #48] @ 0x30 │ │ │ │ + add r0, pc, #608 @ (adr r0, ae1c4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [sp, #480] @ 0x1e0 │ │ │ │ + add r1, pc, #16 @ (adr r1, adf78 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [sp, #248] @ 0xf8 │ │ │ │ + add r0, pc, #808 @ (adr r0, ae294 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r1, #8 │ │ │ │ + movs r2, #82 @ 0x52 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bge.n af04c │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r5, [sp, #304] @ 0x130 │ │ │ │ + eor.w r0, lr, sp, lsr #1 │ │ │ │ + add r5, pc, #992 @ (adr r5, ae358 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r0, r1, #7 │ │ │ │ + movs r2, #12 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r5, [sp, #88] @ 0x58 │ │ │ │ + add r5, pc, #776 @ (adr r5, ae288 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r2, #44] @ 0x2c │ │ │ │ + ldr r6, [sp, #88] @ 0x58 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r5, #50] @ 0x32 │ │ │ │ + ldr r7, [sp, #104] @ 0x68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r1, #2 │ │ │ │ + ldr r1, [pc, #632] @ (ae204 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r4, #48] @ 0x30 │ │ │ │ + ldr r6, [sp, #784] @ 0x310 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [sp, #752] @ 0x2f0 │ │ │ │ + add r3, pc, #352 @ (adr r3, ae0f4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ + add r3, pc, #824 @ (adr r3, ae2d0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r7, #156 @ 0x9c │ │ │ │ + ldr r0, [pc, #224] @ (ae07c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r7, #36] @ 0x24 │ │ │ │ + ldr r5, [sp, #384] @ 0x180 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r3, #28] │ │ │ │ + ldr r4, [sp, #112] @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r0, #36] @ 0x24 │ │ │ │ + ldr r5, [sp, #176] @ 0xb0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r1, [sp, #64] @ 0x40 │ │ │ │ + add r1, pc, #688 @ (adr r1, ae25c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r1, [sp, #408] @ 0x198 │ │ │ │ + add r2, pc, #136 @ (adr r2, ae038 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bvs.n af0c0 │ │ │ │ + b.n add04 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r1, #22] │ │ │ │ + ldr r3, [sp, #304] @ 0x130 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r1, #22] │ │ │ │ + ldr r3, [sp, #304] @ 0x130 │ │ │ │ lsls r4, r3, #1 │ │ │ │ vmov r2, s19 │ │ │ │ mov.w r6, sl, lsl #1 │ │ │ │ str r5, [sp, #0] │ │ │ │ add sl, r3 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w af4ec │ │ │ │ - ldr.w r0, [pc, #2928] @ afbac │ │ │ │ - ldr.w r2, [pc, #2928] @ afbb0 │ │ │ │ - ldr.w r1, [pc, #2928] @ afbb4 │ │ │ │ + blt.w ae480 │ │ │ │ + ldr.w r0, [pc, #2928] @ aeb40 │ │ │ │ + ldr.w r2, [pc, #2928] @ aeb44 │ │ │ │ + ldr.w r1, [pc, #2928] @ aeb48 │ │ │ │ add r0, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -112295,22 +110829,22 @@ │ │ │ │ ldr r6, [r4, #0] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ lsls r2, r6, #1 │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ add.w sl, r2, r3 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w b030a │ │ │ │ + bne.w af29e │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b11fe │ │ │ │ + bne.w b0192 │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.w aef2c │ │ │ │ - ldr.w r6, [pc, #2864] @ afbb8 │ │ │ │ - ldr.w r2, [pc, #2864] @ afbbc │ │ │ │ + beq.w adec0 │ │ │ │ + ldr.w r6, [pc, #2864] @ aeb4c │ │ │ │ + ldr.w r2, [pc, #2864] @ aeb50 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ @@ -112326,15 +110860,15 @@ │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ cmp r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r2, [pc, #2808] @ afbc0 │ │ │ │ + ldr.w r2, [pc, #2808] @ aeb54 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mul.w r2, r0, r6 │ │ │ │ cmp r3, sl │ │ │ │ @@ -112345,45 +110879,45 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ vmov s16, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae0ac │ │ │ │ - b.n aeaa0 │ │ │ │ - ldr.w r2, [pc, #2760] @ afbc4 │ │ │ │ - ldr.w r0, [pc, #2760] @ afbc8 │ │ │ │ + beq.w ad040 │ │ │ │ + b.n ada34 │ │ │ │ + ldr.w r2, [pc, #2760] @ aeb58 │ │ │ │ + ldr.w r0, [pc, #2760] @ aeb5c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #152 @ 0x98 │ │ │ │ str.w r9, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #184 @ 0xb8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #148 @ 0x94 │ │ │ │ blx 57dfc │ │ │ │ - b.n aeb62 │ │ │ │ + b.n adaf6 │ │ │ │ vldr s14, [sp, #184] @ 0xb8 │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w ae64c │ │ │ │ + ble.w ad5e0 │ │ │ │ add r5, sp, #148 @ 0x94 │ │ │ │ add r4, sp, #160 @ 0xa0 │ │ │ │ add r3, sp, #152 @ 0x98 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ - ldr.w r2, [pc, #2700] @ afbcc │ │ │ │ + ldr.w r2, [pc, #2700] @ aeb60 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ - ldr.w r1, [pc, #2700] @ afbd0 │ │ │ │ + ldr.w r1, [pc, #2700] @ aeb64 │ │ │ │ add r2, pc │ │ │ │ - ldr.w r0, [pc, #2696] @ afbd4 │ │ │ │ + ldr.w r0, [pc, #2696] @ aeb68 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #184 @ 0xb8 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -112391,18 +110925,18 @@ │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 66adc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae64c │ │ │ │ + beq.w ad5e0 │ │ │ │ vldr s15, [sp, #148] @ 0x94 │ │ │ │ vldr s14, [sp, #184] @ 0xb8 │ │ │ │ - b.n aeae2 │ │ │ │ + b.n ada76 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -112418,54 +110952,54 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #136 @ 0x88 │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, r9 │ │ │ │ blx 667e8 │ │ │ │ cmp.w r8, #0 │ │ │ │ - bne.w b0212 │ │ │ │ + bne.w af1a6 │ │ │ │ ldr.w r8, [r5] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mul.w r6, r8, r8 │ │ │ │ add fp, r6 │ │ │ │ add r6, fp │ │ │ │ add.w fp, r3, fp, lsl #2 │ │ │ │ add.w r6, r3, r6, lsl #2 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.w affda │ │ │ │ + beq.w aef6e │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add.w r1, r8, r8, lsl #1 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mul.w r2, r8, r3 │ │ │ │ adds r7, r2, r1 │ │ │ │ cmp r0, r7 │ │ │ │ - bge.n af1ee │ │ │ │ + bge.n ae182 │ │ │ │ subs r0, r0, r1 │ │ │ │ mov r1, r8 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 676910 │ │ │ │ mul.w r2, r8, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ strd r6, r1, [sp, #28] │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #20] │ │ │ │ add r7, r2 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ - ldr.w r1, [pc, #2520] @ afbd8 │ │ │ │ + ldr.w r1, [pc, #2520] @ aeb6c │ │ │ │ add.w sl, sl, r7, lsl #3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r0, [pc, #2512] @ afbdc │ │ │ │ + ldr.w r0, [pc, #2512] @ aeb70 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldr.w r8, [pc, #2504] @ afbe0 │ │ │ │ + ldr.w r8, [pc, #2504] @ aeb74 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -112491,35 +111025,35 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ strd sl, r0, [sp, #28] │ │ │ │ strd r5, r2, [sp, #4] │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w r2, [pc, #2424] @ afbe4 │ │ │ │ + ldr.w r2, [pc, #2424] @ aeb78 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ - ldr.w r1, [pc, #2420] @ afbe8 │ │ │ │ + ldr.w r1, [pc, #2420] @ aeb7c │ │ │ │ add r2, pc │ │ │ │ - ldr.w r0, [pc, #2420] @ afbec │ │ │ │ + ldr.w r0, [pc, #2420] @ aeb80 │ │ │ │ subs r3, r3, r7 │ │ │ │ adds r3, #1 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ blx 59c80 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ add.w r2, r1, r1, lsl #1 │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ mla r2, r0, r1, r2 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w b1518 │ │ │ │ - ldr.w r3, [pc, #2380] @ afbf0 │ │ │ │ + blt.w b04ac │ │ │ │ + ldr.w r3, [pc, #2380] @ aeb84 │ │ │ │ add r6, sp, #176 @ 0xb0 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ adds r3, #4 │ │ │ │ mov r1, r4 │ │ │ │ @@ -112543,17 +111077,17 @@ │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #20] │ │ │ │ subs r3, r3, r7 │ │ │ │ strd r9, r0, [sp, #12] │ │ │ │ adds r3, #1 │ │ │ │ - ldr.w r2, [pc, #2308] @ afbf4 │ │ │ │ - ldr.w r1, [pc, #2308] @ afbf8 │ │ │ │ - ldr.w r0, [pc, #2308] @ afbfc │ │ │ │ + ldr.w r2, [pc, #2308] @ aeb88 │ │ │ │ + ldr.w r1, [pc, #2308] @ aeb8c │ │ │ │ + ldr.w r0, [pc, #2308] @ aeb90 │ │ │ │ add r2, pc │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #24] │ │ │ │ @@ -112563,15 +111097,15 @@ │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ strd r7, r9, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 5e9dc │ │ │ │ - b.w ae644 │ │ │ │ + b.w ad5d8 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -112587,29 +111121,29 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #140 @ 0x8c │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, r9 │ │ │ │ blx 667e8 │ │ │ │ cmp.w r8, #0 │ │ │ │ - bne.w b02cc │ │ │ │ + bne.w af260 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ cmp r7, #0 │ │ │ │ - beq.w b00ea │ │ │ │ + beq.w af07e │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add.w r2, r6, r6, lsl #1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #180] @ 0xb4 │ │ │ │ mla r3, r3, r6, r2 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ cmp r0, r3 │ │ │ │ - bge.w b18e0 │ │ │ │ + bge.w b0874 │ │ │ │ subs r0, r0, r2 │ │ │ │ mov r1, r6 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 676910 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r0, [sp, #156] @ 0x9c │ │ │ │ mla r7, r6, r0, r3 │ │ │ │ mul.w r6, r6, r6 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w sl, sl, r7, lsl #3 │ │ │ │ @@ -112618,25 +111152,25 @@ │ │ │ │ add r6, fp │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #32] │ │ │ │ add.w r6, r2, r6, lsl #2 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r6, [sp, #28] │ │ │ │ add.w fp, r2, fp, lsl #2 │ │ │ │ - ldr.w r6, [pc, #2128] @ afc00 │ │ │ │ + ldr.w r6, [pc, #2128] @ aeb94 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr.w r1, [pc, #2124] @ afc04 │ │ │ │ + ldr.w r1, [pc, #2124] @ aeb98 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ - ldr.w r8, [pc, #2112] @ afc08 │ │ │ │ + ldr.w r8, [pc, #2112] @ aeb9c │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r8, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -112662,32 +111196,32 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ strd r9, r6, [sp, #12] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ strd sl, r0, [sp, #28] │ │ │ │ strd r5, r2, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr.w r2, [pc, #2032] @ afc0c │ │ │ │ + ldr.w r2, [pc, #2032] @ aeba0 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ - ldr.w r0, [pc, #2032] @ afc10 │ │ │ │ + ldr.w r0, [pc, #2032] @ aeba4 │ │ │ │ add r2, pc │ │ │ │ subs r3, r3, r7 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, r4 │ │ │ │ blx 59c80 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ add.w r2, r1, r1, lsl #1 │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ mla r2, r0, r1, r2 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w b16e0 │ │ │ │ + blt.w b0674 │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ add r6, sp, #180 @ 0xb4 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r2, r4 │ │ │ │ strd r4, r1, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -112698,20 +111232,20 @@ │ │ │ │ strd sl, r0, [sp, #28] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr.w r2, [pc, #1952] @ afc14 │ │ │ │ + ldr.w r2, [pc, #1952] @ aeba8 │ │ │ │ str r1, [sp, #20] │ │ │ │ subs r3, r3, r7 │ │ │ │ - ldr.w r1, [pc, #1948] @ afc18 │ │ │ │ + ldr.w r1, [pc, #1948] @ aebac │ │ │ │ adds r3, #1 │ │ │ │ - ldr.w r0, [pc, #1944] @ afc1c │ │ │ │ + ldr.w r0, [pc, #1944] @ aebb0 │ │ │ │ add r2, pc │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #24] │ │ │ │ @@ -112722,39 +111256,39 @@ │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ strd r7, r9, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 5e9dc │ │ │ │ - b.w ae644 │ │ │ │ + b.w ad5d8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r4, sp, #160 @ 0xa0 │ │ │ │ - ldr.w r2, [pc, #1892] @ afc20 │ │ │ │ + ldr.w r2, [pc, #1892] @ aebb4 │ │ │ │ add r5, sp, #148 @ 0x94 │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr.w r0, [pc, #1888] @ afc24 │ │ │ │ + ldr.w r0, [pc, #1888] @ aebb8 │ │ │ │ add r2, pc │ │ │ │ - ldr.w r3, [pc, #1884] @ afc28 │ │ │ │ + ldr.w r3, [pc, #1884] @ aebbc │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #152 @ 0x98 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ blx 66adc │ │ │ │ vldr s15, [sp, #148] @ 0x94 │ │ │ │ - b.w aeab8 │ │ │ │ - ldr.w r0, [pc, #1852] @ afc2c │ │ │ │ - ldr.w r2, [pc, #1852] @ afc30 │ │ │ │ - ldr.w r1, [pc, #1852] @ afc34 │ │ │ │ + b.w ada4c │ │ │ │ + ldr.w r0, [pc, #1852] @ aebc0 │ │ │ │ + ldr.w r2, [pc, #1852] @ aebc4 │ │ │ │ + ldr.w r1, [pc, #1852] @ aebc8 │ │ │ │ add r0, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -112764,22 +111298,22 @@ │ │ │ │ ldr r6, [r4, #0] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ lsls r2, r6, #1 │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ add.w sl, r2, r3 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w b0434 │ │ │ │ + bne.w af3c8 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b1286 │ │ │ │ + bne.w b021a │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.w aef2c │ │ │ │ - ldr.w r6, [pc, #1792] @ afc38 │ │ │ │ - ldr.w r2, [pc, #1792] @ afc3c │ │ │ │ + beq.w adec0 │ │ │ │ + ldr.w r6, [pc, #1792] @ aebcc │ │ │ │ + ldr.w r2, [pc, #1792] @ aebd0 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ @@ -112795,20 +111329,20 @@ │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ cmp r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r2, [pc, #1736] @ afc40 │ │ │ │ + ldr.w r2, [pc, #1736] @ aebd4 │ │ │ │ add r2, pc │ │ │ │ - b.n af0ca │ │ │ │ - ldr.w r0, [pc, #1732] @ afc44 │ │ │ │ - ldr.w r2, [pc, #1732] @ afc48 │ │ │ │ - ldr.w r1, [pc, #1732] @ afc4c │ │ │ │ + b.n ae05e │ │ │ │ + ldr.w r0, [pc, #1732] @ aebd8 │ │ │ │ + ldr.w r2, [pc, #1732] @ aebdc │ │ │ │ + ldr.w r1, [pc, #1732] @ aebe0 │ │ │ │ add r0, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -112818,22 +111352,22 @@ │ │ │ │ mla r0, r3, r0, r6 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ lsls r2, r6, #1 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ add.w sl, r2, r3 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w b03ee │ │ │ │ + bne.w af382 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b1240 │ │ │ │ + bne.w b01d4 │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.w aef2c │ │ │ │ - ldr.w r1, [pc, #1668] @ afc50 │ │ │ │ - ldr.w r2, [pc, #1668] @ afc54 │ │ │ │ + beq.w adec0 │ │ │ │ + ldr.w r1, [pc, #1668] @ aebe4 │ │ │ │ + ldr.w r2, [pc, #1668] @ aebe8 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ strd r5, r3, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ @@ -112852,15 +111386,15 @@ │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ it lt │ │ │ │ movlt r2, r6 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r2, [pc, #1608] @ afc58 │ │ │ │ + ldr.w r2, [pc, #1608] @ aebec │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mla r0, r0, r6, r3 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ @@ -112871,21 +111405,21 @@ │ │ │ │ cmp r3, r0 │ │ │ │ it lt │ │ │ │ movlt r3, r0 │ │ │ │ vmov s16, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae0ac │ │ │ │ - b.w aeaa0 │ │ │ │ + beq.w ad040 │ │ │ │ + b.w ada34 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b0fd4 │ │ │ │ + bne.w aff68 │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.w ae644 │ │ │ │ + beq.w ad5d8 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ mul.w r3, r1, r1 │ │ │ │ add.w fp, sp, #140 @ 0x8c │ │ │ │ add r2, sp, #152 @ 0x98 │ │ │ │ add.w r8, r3, #1 │ │ │ │ str r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -112905,15 +111439,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r9 │ │ │ │ str.w fp, [sp, #8] │ │ │ │ blx 63a44 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ - ldr.w r0, [pc, #1472] @ afc5c │ │ │ │ + ldr.w r0, [pc, #1472] @ aebf0 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ strd r9, r1, [sp] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ blx 5e9dc │ │ │ │ @@ -112930,15 +111464,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ subs r3, r3, r7 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ blx 626d8 │ │ │ │ - ldr.w r3, [pc, #1416] @ afc60 │ │ │ │ + ldr.w r3, [pc, #1416] @ aebf4 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ add r3, pc │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ adds r2, r3, #4 │ │ │ │ str r2, [sp, #0] │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ @@ -112987,32 +111521,32 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r2, [sp, #24] │ │ │ │ adds r2, r3, #1 │ │ │ │ - ldr.w r0, [pc, #1284] @ afc64 │ │ │ │ + ldr.w r0, [pc, #1284] @ aebf8 │ │ │ │ mul.w r3, r3, r3 │ │ │ │ add.w r6, r1, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ add r2, r3 │ │ │ │ add r3, r2 │ │ │ │ add.w ip, r1, r2, lsl #2 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r1, r3, lsl #2 │ │ │ │ - ldr.w r1, [pc, #1260] @ afc68 │ │ │ │ + ldr.w r1, [pc, #1260] @ aebfc │ │ │ │ str r3, [sp, #28] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str.w ip, [sp, #92] @ 0x5c │ │ │ │ blx 57d24 │ │ │ │ - ldr.w r0, [pc, #1240] @ afc6c │ │ │ │ + ldr.w r0, [pc, #1240] @ aec00 │ │ │ │ add.w ip, sp, #176 @ 0xb0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, r6 │ │ │ │ str.w ip, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ strd r5, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ @@ -113030,17 +111564,17 @@ │ │ │ │ strd r5, r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #16] │ │ │ │ strd fp, r0, [sp, #32] │ │ │ │ str.w sl, [sp, #28] │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w r0, [pc, #1172] @ afc70 │ │ │ │ + ldr.w r0, [pc, #1172] @ aec04 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ - ldr.w r2, [pc, #1172] @ afc74 │ │ │ │ + ldr.w r2, [pc, #1172] @ aec08 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r7 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r2, pc │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, r5 │ │ │ │ @@ -113059,33 +111593,33 @@ │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ strd fp, r1, [sp, #32] │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ strd r8, r1, [sp, #16] │ │ │ │ str.w sl, [sp, #28] │ │ │ │ - ldr.w r2, [pc, #1108] @ afc78 │ │ │ │ + ldr.w r2, [pc, #1108] @ aec0c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ - ldr.w r1, [pc, #1104] @ afc7c │ │ │ │ + ldr.w r1, [pc, #1104] @ aec10 │ │ │ │ add r2, pc │ │ │ │ - ldr.w r0, [pc, #1104] @ afc80 │ │ │ │ + ldr.w r0, [pc, #1104] @ aec14 │ │ │ │ subs r3, r3, r7 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ adds r3, #1 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 59c80 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr.w r3, [pc, #1072] @ afc84 │ │ │ │ + ldr.w r3, [pc, #1072] @ aec18 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ adds r3, #8 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ @@ -113106,20 +111640,20 @@ │ │ │ │ strd r9, r1, [sp] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #8] │ │ │ │ blx 5e9dc │ │ │ │ - b.w ae644 │ │ │ │ + b.w ad5d8 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b0d8c │ │ │ │ + bne.w afd20 │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.w ae644 │ │ │ │ + beq.w ad5d8 │ │ │ │ mul.w r3, r6, r6 │ │ │ │ str r6, [sp, #180] @ 0xb4 │ │ │ │ add.w fp, sp, #136 @ 0x88 │ │ │ │ add r2, sp, #152 @ 0x98 │ │ │ │ adds r7, r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ add.w r8, r6, r7 │ │ │ │ @@ -113139,15 +111673,15 @@ │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r9 │ │ │ │ blx 64528 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ - ldr r0, [pc, #916] @ (afc88 ) │ │ │ │ + ldr r0, [pc, #916] @ (aec1c ) │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ strd r9, r1, [sp] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ blx 5e9dc │ │ │ │ @@ -113171,15 +111705,15 @@ │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ add r2, sp, #140 @ 0x8c │ │ │ │ add.w r3, r1, r0, lsl #4 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ adds r3, #8 │ │ │ │ strd r3, r9, [sp, #4] │ │ │ │ - ldr r3, [pc, #844] @ (afc8c ) │ │ │ │ + ldr r3, [pc, #844] @ (aec20 ) │ │ │ │ add r3, pc │ │ │ │ adds r1, r3, #4 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ subs r3, #1 │ │ │ │ strd r3, r3, [sp, #136] @ 0x88 │ │ │ │ @@ -113223,15 +111757,15 @@ │ │ │ │ str r7, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r7, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r2, [sp, #24] │ │ │ │ adds r2, r3, #1 │ │ │ │ - ldr r1, [pc, #724] @ (afc90 ) │ │ │ │ + ldr r1, [pc, #724] @ (aec24 ) │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ mul.w r3, r3, r3 │ │ │ │ add.w r6, r7, r2, lsl #2 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ add r2, r3 │ │ │ │ add r3, r2 │ │ │ │ @@ -113243,15 +111777,15 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str.w ip, [sp, #64] @ 0x40 │ │ │ │ blx 57d24 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r0, [sp] │ │ │ │ mov r2, r4 │ │ │ │ - ldr r0, [pc, #672] @ (afc94 ) │ │ │ │ + ldr r0, [pc, #672] @ (aec28 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r7, r0 │ │ │ │ blx 62268 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ @@ -113263,20 +111797,20 @@ │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ str r0, [sp, #20] │ │ │ │ strd fp, r1, [sp, #32] │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ str.w sl, [sp, #28] │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr r2, [pc, #628] @ (afc98 ) │ │ │ │ + ldr r2, [pc, #628] @ (aec2c ) │ │ │ │ ldr r3, [r6, #0] │ │ │ │ add r6, sp, #180 @ 0xb4 │ │ │ │ - ldr r1, [pc, #624] @ (afc9c ) │ │ │ │ + ldr r1, [pc, #624] @ (aec30 ) │ │ │ │ add r2, pc │ │ │ │ - ldr r0, [pc, #624] @ (afca0 ) │ │ │ │ + ldr r0, [pc, #624] @ (aec34 ) │ │ │ │ sub.w r3, r3, r8 │ │ │ │ adds r3, #1 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ @@ -113298,31 +111832,31 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #20] │ │ │ │ sub.w r3, r3, r8 │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ adds r3, #1 │ │ │ │ - ldr r2, [pc, #552] @ (afca4 ) │ │ │ │ - ldr r1, [pc, #556] @ (afca8 ) │ │ │ │ - ldr r0, [pc, #556] @ (afcac ) │ │ │ │ + ldr r2, [pc, #552] @ (aec38 ) │ │ │ │ + ldr r1, [pc, #556] @ (aec3c ) │ │ │ │ + ldr r0, [pc, #556] @ (aec40 ) │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 59c80 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #16] │ │ │ │ - ldr r3, [pc, #528] @ (afcb0 ) │ │ │ │ + ldr r3, [pc, #528] @ (aec44 ) │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ adds r3, #8 │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ @@ -113340,15 +111874,15 @@ │ │ │ │ strd r9, r1, [sp] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #8] │ │ │ │ blx 5e9dc │ │ │ │ - b.w ae644 │ │ │ │ + b.w ad5d8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ add r2, sp, #152 @ 0x98 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r3, r6, #1 │ │ │ │ mov r1, r5 │ │ │ │ @@ -113365,18 +111899,18 @@ │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #8] │ │ │ │ blx 64528 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, r5, r3, lsl #4 │ │ │ │ - ldr r5, [pc, #416] @ (afcb4 ) │ │ │ │ + ldr r5, [pc, #416] @ (aec48 ) │ │ │ │ adds r3, #8 │ │ │ │ strd r3, r9, [sp, #4] │ │ │ │ - ldr r3, [pc, #412] @ (afcb8 ) │ │ │ │ + ldr r3, [pc, #412] @ (aec4c ) │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ subs r2, #1 │ │ │ │ @@ -113418,183 +111952,183 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r1, r3, lsl #2 │ │ │ │ - ldr r1, [pc, #296] @ (afcbc ) │ │ │ │ + ldr r1, [pc, #296] @ (aec50 ) │ │ │ │ str r3, [sp, #28] │ │ │ │ - ldr r3, [pc, #296] @ (afcc0 ) │ │ │ │ + ldr r3, [pc, #296] @ (aec54 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ blx 57d24 │ │ │ │ - b.w ae644 │ │ │ │ - bmi.n afb9c │ │ │ │ + b.w ad5d8 │ │ │ │ + b.n ae5e0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r6, #10] │ │ │ │ + ldr r1, [sp, #968] @ 0x3c8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r6, #10] │ │ │ │ + ldr r1, [sp, #968] @ 0x3c8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r2, #16] │ │ │ │ + ldr r2, [sp, #664] @ 0x298 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r7, #14] │ │ │ │ + ldr r2, [sp, #640] @ 0x280 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r1, #14] │ │ │ │ + ldr r2, [sp, #464] @ 0x1d0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r0, r1, #16 │ │ │ │ + adds r4, r1, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r1, #58] @ 0x3a │ │ │ │ + ldr r7, [sp, #992] @ 0x3e0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r6, r0, #15 │ │ │ │ + adds r2, r1, #0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bcc.n afbb0 │ │ │ │ + b.n ae3f4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r1, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #744] @ 0x2e8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r0, #42] @ 0x2a │ │ │ │ + ldr r5, [sp, #896] @ 0x380 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r3, #34 @ 0x22 │ │ │ │ + bics r6, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r1, #46] @ 0x2e │ │ │ │ + ldr r6, [sp, #528] @ 0x210 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r4, #4] │ │ │ │ + ldr r1, [sp, #288] @ 0x120 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r2, #4] │ │ │ │ + ldr r1, [sp, #232] @ 0xe8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r1, #0] │ │ │ │ + ldr r0, [sp, #696] @ 0x2b8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r2, r4, #9 │ │ │ │ + subs r6, r4, r2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r0, [r1, #60] @ 0x3c │ │ │ │ + ldr r0, [sp, #144] @ 0x90 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r1, #52] @ 0x34 │ │ │ │ + str r7, [sp, #32] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r2, #60] @ 0x3c │ │ │ │ + ldr r0, [sp, #240] @ 0xf0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r1, #46] @ 0x2e │ │ │ │ + str r6, [sp, #304] @ 0x130 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r2, #28] │ │ │ │ + ldr r4, [sp, #176] @ 0xb0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r3, #32] │ │ │ │ + ldr r4, [sp, #872] @ 0x368 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r3, #50] @ 0x32 │ │ │ │ + str r6, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r5, #50] @ 0x32 │ │ │ │ + str r7, [sp, #80] @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r2, #52] @ 0x34 │ │ │ │ + str r7, [sp, #224] @ 0xe0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r1, #52] @ 0x34 │ │ │ │ + str r7, [sp, #192] @ 0xc0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r0, #48] @ 0x30 │ │ │ │ + str r6, [sp, #656] @ 0x290 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r6, r0, #1 │ │ │ │ + adds r2, r1, r2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r2, [r2, #28] │ │ │ │ + ldr r4, [sp, #248] @ 0xf8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - beq.n afd00 │ │ │ │ + b.n aed44 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - beq.n afcb8 │ │ │ │ + b.n aecfc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r0, #38] @ 0x26 │ │ │ │ + str r5, [sp, #256] @ 0x100 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r0, #38] @ 0x26 │ │ │ │ + str r5, [sp, #256] @ 0x100 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r4, #42] @ 0x2a │ │ │ │ + str r5, [sp, #976] @ 0x3d0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r3, #42] @ 0x2a │ │ │ │ + str r5, [sp, #936] @ 0x3a8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r4, #40] @ 0x28 │ │ │ │ + str r5, [sp, #696] @ 0x2b8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r7, {r1, r4, r5, r7} │ │ │ │ + b.n aebf0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r5, #32] │ │ │ │ + str r4, [sp, #696] @ 0x2b8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r5, #32] │ │ │ │ + str r4, [sp, #696] @ 0x2b8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r2, #38] @ 0x26 │ │ │ │ + str r5, [sp, #392] @ 0x188 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r1, #38] @ 0x26 │ │ │ │ + str r5, [sp, #352] @ 0x160 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r1, #36] @ 0x24 │ │ │ │ + str r5, [sp, #96] @ 0x60 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r4, #22] │ │ │ │ + str r3, [sp, #400] @ 0x190 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r5, #24 │ │ │ │ + asrs r2, r6, #25 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r5, #204 @ 0xcc │ │ │ │ + subs r6, #104 @ 0x68 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r1, #62] @ 0x3e │ │ │ │ + ldr r0, [sp, #416] @ 0x1a0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r0, #2] │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r5, #20] │ │ │ │ + str r3, [sp, #360] @ 0x168 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r3, #20] │ │ │ │ + str r3, [sp, #208] @ 0xd0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r5, #22] │ │ │ │ + str r3, [sp, #576] @ 0x240 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r3, #22] │ │ │ │ + str r3, [sp, #496] @ 0x1f0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r1, #18] │ │ │ │ + str r2, [sp, #960] @ 0x3c0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r4!, {r1, r5, r6, r7} │ │ │ │ + ble.n aec90 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r4, #62 @ 0x3e │ │ │ │ + subs r4, #218 @ 0xda │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r4, r1, #15 │ │ │ │ + asrs r0, r2, #16 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r4, [r1, #44] @ 0x2c │ │ │ │ + str r6, [sp, #160] @ 0xa0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r6, #46] @ 0x2e │ │ │ │ + str r6, [sp, #704] @ 0x2c0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r2, #2] │ │ │ │ + str r0, [sp, #968] @ 0x3c8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r2, #29] │ │ │ │ + ldrh r0, [r2, #62] @ 0x3e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r3, #2] │ │ │ │ + str r1, [sp, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r3, #4] │ │ │ │ + str r1, [sp, #248] @ 0xf8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r2, #4] │ │ │ │ + str r1, [sp, #216] @ 0xd8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r0, #0] │ │ │ │ + str r0, [sp, #680] @ 0x2a8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r7} │ │ │ │ + bge.n aec2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r2, #24 │ │ │ │ + subs r2, #180 @ 0xb4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r4, r5, #7 │ │ │ │ + asrs r0, r6, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r2, [r5, #27] │ │ │ │ + ldrh r6, [r0, #60] @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r1!, {r2, r5, r7} │ │ │ │ + bls.n aec50 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr.w r6, [pc, #2720] @ b0768 │ │ │ │ + ldr.w r6, [pc, #2720] @ af6fc │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r2, [pc, #2720] @ b076c │ │ │ │ - ldr.w r1, [pc, #2720] @ b0770 │ │ │ │ + ldr.w r2, [pc, #2720] @ af700 │ │ │ │ + ldr.w r1, [pc, #2720] @ af704 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w sl, r6, #4 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ strd sl, sl, [sp, #4] │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ strd sl, sl, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w r1, [pc, #2688] @ b0774 │ │ │ │ + ldr.w r1, [pc, #2688] @ af708 │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ @@ -113611,57 +112145,57 @@ │ │ │ │ cmp r3, r6 │ │ │ │ it lt │ │ │ │ movlt r3, r6 │ │ │ │ vmov s16, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae0ac │ │ │ │ - b.w aeaa0 │ │ │ │ - ldr.w r6, [pc, #2620] @ b0778 │ │ │ │ + beq.w ad040 │ │ │ │ + b.w ada34 │ │ │ │ + ldr.w r6, [pc, #2620] @ af70c │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r2, [pc, #2620] @ b077c │ │ │ │ - ldr.w r1, [pc, #2620] @ b0780 │ │ │ │ + ldr.w r2, [pc, #2620] @ af710 │ │ │ │ + ldr.w r1, [pc, #2620] @ af714 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r6, #4 │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ blx 5fe70 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ mla r0, r0, sl, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r1, [pc, #2584] @ b0784 │ │ │ │ + ldr.w r1, [pc, #2584] @ af718 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ lsls r6, r6, #1 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ str r6, [sp, #140] @ 0x8c │ │ │ │ - b.n afd14 │ │ │ │ + b.n aeca8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r4, sp, #160 @ 0xa0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ add r5, sp, #148 @ 0x94 │ │ │ │ str r2, [sp, #12] │ │ │ │ - ldr.w r2, [pc, #2548] @ b0788 │ │ │ │ + ldr.w r2, [pc, #2548] @ af71c │ │ │ │ subs r3, #1 │ │ │ │ - ldr.w r0, [pc, #2544] @ b078c │ │ │ │ + ldr.w r0, [pc, #2544] @ af720 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r2, pc │ │ │ │ - ldr.w r3, [pc, #2540] @ b0790 │ │ │ │ + ldr.w r3, [pc, #2540] @ af724 │ │ │ │ add r0, pc │ │ │ │ mov r1, r2 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #152 @ 0x98 │ │ │ │ @@ -113671,34 +112205,34 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ blx 66adc │ │ │ │ vldr s14, [sp, #148] @ 0x94 │ │ │ │ vldr s15, [sp, #184] @ 0xb8 │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.w af166 │ │ │ │ - b.w af13c │ │ │ │ - ldr.w r3, [pc, #2488] @ b0794 │ │ │ │ - ldr.w r2, [pc, #2488] @ b0798 │ │ │ │ - ldr.w r1, [pc, #2488] @ b079c │ │ │ │ + bpl.w ae0fa │ │ │ │ + b.w ae0d0 │ │ │ │ + ldr.w r3, [pc, #2488] @ af728 │ │ │ │ + ldr.w r2, [pc, #2488] @ af72c │ │ │ │ + ldr.w r1, [pc, #2488] @ af730 │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov sl, r2 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ - ldr.w r1, [pc, #2460] @ b07a0 │ │ │ │ + ldr.w r1, [pc, #2460] @ af734 │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strd r5, r3, [sp, #4] │ │ │ │ @@ -113718,30 +112252,30 @@ │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ mov.w sl, r1, lsl #1 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ cmp r1, r0 │ │ │ │ it lt │ │ │ │ movlt r1, r0 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r1, [pc, #2392] @ b07a4 │ │ │ │ + ldr.w r1, [pc, #2392] @ af738 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mla r0, r0, sl, sl │ │ │ │ strd r5, r2, [sp, #4] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ cmp r2, r0 │ │ │ │ - ldr.w r1, [pc, #2368] @ b07a8 │ │ │ │ + ldr.w r1, [pc, #2368] @ af73c │ │ │ │ it lt │ │ │ │ movlt r2, r0 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r2, [pc, #2360] @ b07ac │ │ │ │ + ldr.w r2, [pc, #2360] @ af740 │ │ │ │ add r1, pc │ │ │ │ ldr.w sl, [r5] │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ blx 5fe70 │ │ │ │ @@ -113756,15 +112290,15 @@ │ │ │ │ add.w r3, r3, sl, lsl #1 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r2, [pc, #2308] @ b07b0 │ │ │ │ + ldr.w r2, [pc, #2308] @ af744 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ mul.w r2, r0, r6 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add.w r2, r2, r6, lsl #1 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ @@ -113782,31 +112316,31 @@ │ │ │ │ addge r0, r0, r2 │ │ │ │ addlt r0, r0, r1 │ │ │ │ cmp r0, sl │ │ │ │ it lt │ │ │ │ movlt r0, sl │ │ │ │ vmov s16, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae0ac │ │ │ │ - b.w aeaa0 │ │ │ │ - ldr.w r3, [pc, #2232] @ b07b4 │ │ │ │ - ldr.w r2, [pc, #2232] @ b07b8 │ │ │ │ - ldr.w r1, [pc, #2232] @ b07bc │ │ │ │ + beq.w ad040 │ │ │ │ + b.w ada34 │ │ │ │ + ldr.w r3, [pc, #2232] @ af748 │ │ │ │ + ldr.w r2, [pc, #2232] @ af74c │ │ │ │ + ldr.w r1, [pc, #2232] @ af750 │ │ │ │ add r3, pc │ │ │ │ adds r6, r3, #4 │ │ │ │ add r2, pc │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ blx 5fe70 │ │ │ │ - ldr.w r1, [pc, #2204] @ b07c0 │ │ │ │ + ldr.w r1, [pc, #2204] @ af754 │ │ │ │ mla r0, r0, sl, sl │ │ │ │ strd r4, r6, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ @@ -113822,29 +112356,29 @@ │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ mov.w sl, r1, lsl #1 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ cmp r1, r0 │ │ │ │ it lt │ │ │ │ movlt r1, r0 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r1, [pc, #2144] @ b07c4 │ │ │ │ + ldr.w r1, [pc, #2144] @ af758 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mla r0, r0, sl, sl │ │ │ │ strd r4, r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ cmp r2, r0 │ │ │ │ - ldr.w r1, [pc, #2120] @ b07c8 │ │ │ │ + ldr.w r1, [pc, #2120] @ af75c │ │ │ │ it lt │ │ │ │ movlt r2, r0 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r2, [pc, #2116] @ b07cc │ │ │ │ + ldr.w r2, [pc, #2116] @ af760 │ │ │ │ add r1, pc │ │ │ │ ldr.w sl, [r4] │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ blx 5fe70 │ │ │ │ @@ -113858,50 +112392,50 @@ │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ add.w r3, r3, sl, lsl #1 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ cmp r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r2, [pc, #2064] @ b07d0 │ │ │ │ + ldr.w r2, [pc, #2064] @ af764 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ mul.w r2, r0, r6 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ add.w r2, r2, r6, lsl #1 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ str r2, [sp, #140] @ 0x8c │ │ │ │ - b.n afec4 │ │ │ │ + b.n aee58 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b15d6 │ │ │ │ + beq.w b056a │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ strd r6, r3, [sp, #28] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr.w r1, [pc, #2020] @ b07d4 │ │ │ │ + ldr.w r1, [pc, #2020] @ af768 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r0, [pc, #2020] @ b07d8 │ │ │ │ + ldr.w r0, [pc, #2020] @ af76c │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #24] │ │ │ │ strd fp, r5, [sp, #12] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #8] │ │ │ │ blx 57d24 │ │ │ │ - ldr.w r3, [pc, #1988] @ b07dc │ │ │ │ - ldr.w r0, [pc, #1988] @ b07e0 │ │ │ │ + ldr.w r3, [pc, #1988] @ af770 │ │ │ │ + ldr.w r0, [pc, #1988] @ af774 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ adds r3, #4 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ @@ -113930,20 +112464,20 @@ │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ strd r5, r1, [sp, #4] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r4, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ - ldr.w r1, [pc, #1904] @ b07e4 │ │ │ │ + ldr.w r1, [pc, #1904] @ af778 │ │ │ │ subs r2, r2, r4 │ │ │ │ - ldr.w r0, [pc, #1904] @ b07e8 │ │ │ │ + ldr.w r0, [pc, #1904] @ af77c │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #140] @ 0x8c │ │ │ │ - ldr.w r2, [pc, #1900] @ b07ec │ │ │ │ + ldr.w r2, [pc, #1900] @ af780 │ │ │ │ add r4, sp, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ blx 59c80 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ @@ -113964,42 +112498,42 @@ │ │ │ │ strd r4, r7, [sp, #32] │ │ │ │ strd r9, r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r4, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ - ldr.w r1, [pc, #1832] @ b07f0 │ │ │ │ + ldr.w r1, [pc, #1832] @ af784 │ │ │ │ subs r2, r2, r4 │ │ │ │ - ldr.w r0, [pc, #1828] @ b07f4 │ │ │ │ + ldr.w r0, [pc, #1828] @ af788 │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #140] @ 0x8c │ │ │ │ - ldr.w r2, [pc, #1824] @ b07f8 │ │ │ │ + ldr.w r2, [pc, #1824] @ af78c │ │ │ │ add r1, pc │ │ │ │ strd r5, r5, [sp] │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ blx 59c80 │ │ │ │ - b.w ae644 │ │ │ │ + b.w ad5d8 │ │ │ │ mul.w r6, r6, r6 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ add fp, r6 │ │ │ │ add.w r3, r6, fp │ │ │ │ add.w r6, r2, fp, lsl #2 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w b1798 │ │ │ │ + beq.w b072c │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ strd r3, r2, [sp, #28] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr.w r0, [pc, #1768] @ b07fc │ │ │ │ + ldr.w r0, [pc, #1768] @ af790 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r1, [pc, #1768] @ b0800 │ │ │ │ + ldr.w r1, [pc, #1768] @ af794 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ @@ -114007,15 +112541,15 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ blx 57d24 │ │ │ │ - ldr.w r0, [pc, #1732] @ b0804 │ │ │ │ + ldr.w r0, [pc, #1732] @ af798 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ strd r4, r1, [sp] │ │ │ │ @@ -114036,25 +112570,25 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #28] │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ add r7, sp, #136 @ 0x88 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr.w r0, [pc, #1668] @ b0808 │ │ │ │ + ldr.w r0, [pc, #1668] @ af79c │ │ │ │ subs r3, r3, r2 │ │ │ │ - ldr.w r2, [pc, #1668] @ b080c │ │ │ │ + ldr.w r2, [pc, #1668] @ af7a0 │ │ │ │ str r7, [sp, #32] │ │ │ │ adds r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ blx 59c80 │ │ │ │ - ldr.w r3, [pc, #1652] @ b0810 │ │ │ │ + ldr.w r3, [pc, #1652] @ af7a4 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ add r3, pc │ │ │ │ adds r3, #4 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -114079,135 +112613,135 @@ │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ strd r6, r0, [sp, #24] │ │ │ │ strd r9, r1, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w r1, [pc, #1576] @ b0814 │ │ │ │ + ldr.w r1, [pc, #1576] @ af7a8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ add r1, pc │ │ │ │ - ldr.w r0, [pc, #1568] @ b0818 │ │ │ │ + ldr.w r0, [pc, #1568] @ af7ac │ │ │ │ subs r2, r2, r3 │ │ │ │ str r4, [sp, #4] │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r2, [pc, #1560] @ b081c │ │ │ │ + ldr.w r2, [pc, #1560] @ af7b0 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ blx 59c80 │ │ │ │ - b.w ae644 │ │ │ │ + b.w ad5d8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr.w r1, [pc, #1520] @ b0820 │ │ │ │ - ldr.w r3, [pc, #1520] @ b0824 │ │ │ │ - ldr.w r0, [pc, #1520] @ b0828 │ │ │ │ + ldr.w r1, [pc, #1520] @ af7b4 │ │ │ │ + ldr.w r3, [pc, #1520] @ af7b8 │ │ │ │ + ldr.w r0, [pc, #1520] @ af7bc │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ blx 57d24 │ │ │ │ - b.w ae644 │ │ │ │ + b.w ad5d8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr.w r1, [pc, #1472] @ b082c │ │ │ │ - ldr.w r3, [pc, #1472] @ b0830 │ │ │ │ - ldr.w r0, [pc, #1472] @ b0834 │ │ │ │ + ldr.w r1, [pc, #1472] @ af7c0 │ │ │ │ + ldr.w r3, [pc, #1472] @ af7c4 │ │ │ │ + ldr.w r0, [pc, #1472] @ af7c8 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ blx 57d24 │ │ │ │ - b.w ae644 │ │ │ │ + b.w ad5d8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr.w r1, [pc, #1420] @ b0838 │ │ │ │ - ldr.w r3, [pc, #1420] @ b083c │ │ │ │ - ldr.w r0, [pc, #1420] @ b0840 │ │ │ │ + ldr.w r1, [pc, #1420] @ af7cc │ │ │ │ + ldr.w r3, [pc, #1420] @ af7d0 │ │ │ │ + ldr.w r0, [pc, #1420] @ af7d4 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ blx 57d24 │ │ │ │ - b.w ae644 │ │ │ │ + b.w ad5d8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr.w r1, [pc, #1372] @ b0844 │ │ │ │ - ldr.w r3, [pc, #1372] @ b0848 │ │ │ │ - ldr.w r0, [pc, #1372] @ b084c │ │ │ │ + ldr.w r1, [pc, #1372] @ af7d8 │ │ │ │ + ldr.w r3, [pc, #1372] @ af7dc │ │ │ │ + ldr.w r0, [pc, #1372] @ af7e0 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ blx 57d24 │ │ │ │ - b.w ae644 │ │ │ │ - ldr.w r1, [pc, #1348] @ b0850 │ │ │ │ - ldr.w r2, [pc, #1348] @ b0854 │ │ │ │ + b.w ad5d8 │ │ │ │ + ldr.w r1, [pc, #1348] @ af7e4 │ │ │ │ + ldr.w r2, [pc, #1348] @ af7e8 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ @@ -114222,15 +112756,15 @@ │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ it lt │ │ │ │ movlt r2, r6 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r2, [pc, #1296] @ b0858 │ │ │ │ + ldr.w r2, [pc, #1296] @ af7ec │ │ │ │ str r6, [sp, #140] @ 0x8c │ │ │ │ add r2, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ @@ -114247,18 +112781,18 @@ │ │ │ │ cmp r3, sl │ │ │ │ it lt │ │ │ │ movlt r3, sl │ │ │ │ vmov s16, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae0ac │ │ │ │ - b.w aeaa0 │ │ │ │ - ldr.w r1, [pc, #1228] @ b085c │ │ │ │ - ldr.w r2, [pc, #1228] @ b0860 │ │ │ │ + beq.w ad040 │ │ │ │ + b.w ada34 │ │ │ │ + ldr.w r1, [pc, #1228] @ af7f0 │ │ │ │ + ldr.w r2, [pc, #1228] @ af7f4 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ strd r5, r3, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ @@ -114273,29 +112807,29 @@ │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ cmp r2, r6 │ │ │ │ strd r5, r5, [sp] │ │ │ │ it lt │ │ │ │ movlt r2, r6 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r2, [pc, #1176] @ b0864 │ │ │ │ + ldr.w r2, [pc, #1176] @ af7f8 │ │ │ │ str r6, [sp, #140] @ 0x8c │ │ │ │ add r2, pc │ │ │ │ ldr r6, [r5, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mul.w r2, r0, r6 │ │ │ │ mla sl, r3, r3, sl │ │ │ │ add.w r2, r2, r6, lsl #1 │ │ │ │ str r2, [sp, #140] @ 0x8c │ │ │ │ - b.n b0368 │ │ │ │ - ldr.w r1, [pc, #1144] @ b0868 │ │ │ │ - ldr.w r2, [pc, #1144] @ b086c │ │ │ │ + b.n af2fc │ │ │ │ + ldr.w r1, [pc, #1144] @ af7fc │ │ │ │ + ldr.w r2, [pc, #1144] @ af800 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ strd r5, r3, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ @@ -114310,20 +112844,20 @@ │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ cmp r2, r6 │ │ │ │ strd r5, r5, [sp] │ │ │ │ it lt │ │ │ │ movlt r2, r6 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r2, [pc, #1092] @ b0870 │ │ │ │ + ldr.w r2, [pc, #1092] @ af804 │ │ │ │ str r6, [sp, #140] @ 0x8c │ │ │ │ add r2, pc │ │ │ │ - b.n b03d2 │ │ │ │ - ldr.w r1, [pc, #1084] @ b0874 │ │ │ │ - ldr.w r2, [pc, #1084] @ b0878 │ │ │ │ + b.n af366 │ │ │ │ + ldr.w r1, [pc, #1084] @ af808 │ │ │ │ + ldr.w r2, [pc, #1084] @ af80c │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ @@ -114338,36 +112872,36 @@ │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ it lt │ │ │ │ movlt r2, r6 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r2, [pc, #1032] @ b087c │ │ │ │ + ldr.w r2, [pc, #1032] @ af810 │ │ │ │ str r6, [sp, #140] @ 0x8c │ │ │ │ add r2, pc │ │ │ │ - b.n b034e │ │ │ │ - ldr.w r3, [pc, #1028] @ b0880 │ │ │ │ - ldr.w r2, [pc, #1028] @ b0884 │ │ │ │ - ldr.w r1, [pc, #1028] @ b0888 │ │ │ │ + b.n af2e2 │ │ │ │ + ldr.w r3, [pc, #1028] @ af814 │ │ │ │ + ldr.w r2, [pc, #1028] @ af818 │ │ │ │ + ldr.w r1, [pc, #1028] @ af81c │ │ │ │ add r3, pc │ │ │ │ add.w sl, r3, #4 │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ strd sl, sl, [sp, #4] │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ strd r5, sl, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr r1, [pc, #992] @ (b088c ) │ │ │ │ + ldr r1, [pc, #992] @ (af820 ) │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ mov r0, r6 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [r5, #0] │ │ │ │ @@ -114382,26 +112916,26 @@ │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r1, r0 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ it lt │ │ │ │ movlt r1, r0 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r1, [pc, #940] @ (b0890 ) │ │ │ │ + ldr r1, [pc, #940] @ (af824 ) │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ strd r5, sl, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr r1, [pc, #920] @ (b0894 ) │ │ │ │ + ldr r1, [pc, #920] @ (af828 ) │ │ │ │ cmp r3, r6 │ │ │ │ - ldr r2, [pc, #920] @ (b0898 ) │ │ │ │ + ldr r2, [pc, #920] @ (af82c ) │ │ │ │ it lt │ │ │ │ movlt r3, r6 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #140] @ 0x8c │ │ │ │ add r2, pc │ │ │ │ ldr r6, [r5, #0] │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ @@ -114419,15 +112953,15 @@ │ │ │ │ add.w r3, r3, r6, lsl #1 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr r2, [pc, #864] @ (b089c ) │ │ │ │ + ldr r2, [pc, #864] @ (af830 ) │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ mul.w r0, r6, r0 │ │ │ │ add.w r0, r0, r6, lsl #1 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ @@ -114442,19 +112976,19 @@ │ │ │ │ addlt r2, r6, r1 │ │ │ │ add sl, r6 │ │ │ │ cmp r2, sl │ │ │ │ it lt │ │ │ │ movlt r2, sl │ │ │ │ vmov s16, r2 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae0ac │ │ │ │ - b.w aeaa0 │ │ │ │ - ldr r3, [pc, #800] @ (b08a0 ) │ │ │ │ - ldr r2, [pc, #804] @ (b08a4 ) │ │ │ │ - ldr r1, [pc, #804] @ (b08a8 ) │ │ │ │ + beq.w ad040 │ │ │ │ + b.w ada34 │ │ │ │ + ldr r3, [pc, #800] @ (af834 ) │ │ │ │ + ldr r2, [pc, #804] @ (af838 ) │ │ │ │ + ldr r1, [pc, #804] @ (af83c ) │ │ │ │ add r3, pc │ │ │ │ adds r6, r3, #4 │ │ │ │ add r2, pc │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ @@ -114465,15 +112999,15 @@ │ │ │ │ strd r4, r6, [sp, #4] │ │ │ │ mla r0, r0, sl, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ - ldr r1, [pc, #760] @ (b08ac ) │ │ │ │ + ldr r1, [pc, #760] @ (af840 ) │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ mov r0, sl │ │ │ │ blx 5fe70 │ │ │ │ mla r0, r0, r6, r6 │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ @@ -114483,29 +113017,29 @@ │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ cmp r1, r0 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ it lt │ │ │ │ movlt r1, r0 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ - ldr r1, [pc, #724] @ (b08b0 ) │ │ │ │ + ldr r1, [pc, #724] @ (af844 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #64] @ 0x40 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ - ldr.w sl, [pc, #700] @ b08b4 │ │ │ │ + ldr.w sl, [pc, #700] @ af848 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r4, [sp, #0] │ │ │ │ add sl, pc │ │ │ │ - ldr r2, [pc, #692] @ (b08b8 ) │ │ │ │ + ldr r2, [pc, #692] @ (af84c ) │ │ │ │ cmp r3, r6 │ │ │ │ it lt │ │ │ │ movlt r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ @@ -114524,31 +113058,31 @@ │ │ │ │ add.w r3, r3, r6, lsl #1 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr r2, [pc, #636] @ (b08bc ) │ │ │ │ + ldr r2, [pc, #636] @ (af850 ) │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ mul.w r0, r6, r0 │ │ │ │ add.w r0, r0, r6, lsl #1 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ - b.n b0550 │ │ │ │ + b.n af4e4 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.w ae544 │ │ │ │ - b.w ae550 │ │ │ │ + bgt.w ad4d8 │ │ │ │ + b.w ad4e4 │ │ │ │ ldr.w r8, [sp, #52] @ 0x34 │ │ │ │ mov r2, r5 │ │ │ │ - ldr r0, [pc, #596] @ (b08c0 ) │ │ │ │ + ldr r0, [pc, #596] @ (af854 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ strd r9, r3, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r7, r0 │ │ │ │ blx 5e9dc │ │ │ │ @@ -114565,25 +113099,25 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ add r6, sp, #136 @ 0x88 │ │ │ │ subs r3, r3, r0 │ │ │ │ - ldr r0, [pc, #544] @ (b08c4 ) │ │ │ │ + ldr r0, [pc, #544] @ (af858 ) │ │ │ │ adds r3, #1 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ blx 65834 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ strd r9, r0, [sp] │ │ │ │ mov r3, r8 │ │ │ │ - ldr r0, [pc, #524] @ (b08c8 ) │ │ │ │ + ldr r0, [pc, #524] @ (af85c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ @@ -114592,15 +113126,15 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ str r0, [sp, #0] │ │ │ │ - ldr r0, [pc, #492] @ (b08cc ) │ │ │ │ + ldr r0, [pc, #492] @ (af860 ) │ │ │ │ subs r3, r3, r2 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ adds r3, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -114619,15 +113153,15 @@ │ │ │ │ ldr r7, [sp, #116] @ 0x74 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - ldr r1, [pc, #440] @ (b08d0 ) │ │ │ │ + ldr r1, [pc, #440] @ (af864 ) │ │ │ │ add r1, pc │ │ │ │ mul.w r3, r3, r3 │ │ │ │ add fp, r3 │ │ │ │ add r3, fp │ │ │ │ add.w r7, r2, fp, lsl #2 │ │ │ │ str r7, [sp, #12] │ │ │ │ add.w r6, r2, r3, lsl #2 │ │ │ │ @@ -114646,203 +113180,206 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ blx 6325c │ │ │ │ str r6, [sp, #8] │ │ │ │ - ldr r6, [pc, #376] @ (b08d4 ) │ │ │ │ + ldr r6, [pc, #376] @ (af868 ) │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r6, pc │ │ │ │ strd r9, r3, [sp] │ │ │ │ - b.w aee8c │ │ │ │ - ldmia r0!, {r1, r3, r5, r6} │ │ │ │ + b.w ade20 │ │ │ │ + bhi.n af684 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r0, [r5, #19] │ │ │ │ + ldrh r0, [r5, #42] @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r1, #20] │ │ │ │ + ldrh r2, [r0, #46] @ 0x2e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r7, #18] │ │ │ │ + ldrh r4, [r7, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + bhi.n af7ac │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r4, [r6, #17] │ │ │ │ + ldrh r4, [r6, #38] @ 0x26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r2, #18] │ │ │ │ + ldrh r0, [r7, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r1, #17] │ │ │ │ + ldrh r6, [r1, #38] @ 0x26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - vqadd.u32 q8, q7, │ │ │ │ - strh r4, [r7, #20] │ │ │ │ + lsrs r2, r6, #30 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + str r3, [sp, #416] @ 0x1a0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r7!, {r1, r4, r7} │ │ │ │ + bvc.n af6fc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r7!, {r3, r4, r6} │ │ │ │ + bvc.n af68c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r4, [r2, #15] │ │ │ │ + ldrh r4, [r2, #34] @ 0x22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r7, #15] │ │ │ │ + ldrh r2, [r6, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r1, #18] │ │ │ │ + ldrh r6, [r2, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r6, #13] │ │ │ │ + ldrh r2, [r6, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r6, #14] │ │ │ │ + ldrh r0, [r0, #34] @ 0x22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r4, #16] │ │ │ │ + ldrh r6, [r5, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r6, #15] │ │ │ │ + ldrh r4, [r7, #34] @ 0x22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r5} │ │ │ │ + bvs.n af668 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r2, [r6, #10] │ │ │ │ + ldrh r2, [r6, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r2, #11] │ │ │ │ + ldrh r6, [r6, #26] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r7, #13] │ │ │ │ + ldrh r0, [r2, #32] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r3, #9] │ │ │ │ + ldrh r2, [r3, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r3, #10] │ │ │ │ + ldrh r2, [r5, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r2, #12] │ │ │ │ + ldrh r4, [r3, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r3, #11] │ │ │ │ + ldrh r4, [r4, #26] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r3, #29] │ │ │ │ + ldrh r6, [r6, #62] @ 0x3e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r5, #56 @ 0x38 │ │ │ │ + adds r5, #212 @ 0xd4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stc2l 0, cr0, [sl], #372 @ 0x174 │ │ │ │ - ldrb r2, [r0, #31] │ │ │ │ + lsrs r6, r5, #20 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + str r0, [sp, #504] @ 0x1f8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r0, #4] │ │ │ │ + ldrh r0, [r0, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r0, #8] │ │ │ │ + ldrh r2, [r6, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r7, #7] │ │ │ │ + ldrh r4, [r2, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r7, #8] │ │ │ │ + ldrh r0, [r4, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r5, #6] │ │ │ │ + ldrh r2, [r2, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r7, #8] │ │ │ │ + ldrh r4, [r3, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r5, #1] │ │ │ │ + ldrh r2, [r5, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r5, #24] │ │ │ │ + ldrh r2, [r1, #54] @ 0x36 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r4, #26] │ │ │ │ + ldrh r2, [r4, #58] @ 0x3a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r7, #3] │ │ │ │ + ldrh r2, [r5, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r6, #3] │ │ │ │ + ldrh r6, [r1, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xfb68005d │ │ │ │ - ldrb r2, [r4, #4] │ │ │ │ + lsrs r4, r5, #14 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r6, [r0, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r0, #2] │ │ │ │ + ldrh r2, [r5, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r2, #4] │ │ │ │ + ldrh r4, [r6, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r1, #1] │ │ │ │ + ldrh r4, [r4, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r3!, {r1} │ │ │ │ + bcc.n af870 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r2, #244 @ 0xf4 │ │ │ │ + adds r3, #144 @ 0x90 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r2, [r1, #0] │ │ │ │ + ldrh r6, [r4, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r2!, {r2, r6, r7} │ │ │ │ + bcc.n af800 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r2, #182 @ 0xb6 │ │ │ │ + adds r3, #82 @ 0x52 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r1, #31] │ │ │ │ + ldrh r0, [r5, #2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r7} │ │ │ │ + bcs.n af790 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r1, #27] │ │ │ │ + strh r0, [r1, #58] @ 0x3a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r1, #30] │ │ │ │ + ldrh r2, [r5, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r2!, {r3, r6} │ │ │ │ + bcs.n af720 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r1, #26] │ │ │ │ + strh r2, [r1, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r2, #30] │ │ │ │ + ldrh r0, [r4, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r6, #29] │ │ │ │ + ldrh r2, [r3, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r0, #29] │ │ │ │ + strh r0, [r6, #62] @ 0x3e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r1, #28] │ │ │ │ + strh r4, [r3, #60] @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r6, #27] │ │ │ │ + strh r6, [r2, #60] @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r0, #27] │ │ │ │ + strh r4, [r5, #58] @ 0x3a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r6, #24] │ │ │ │ + strh r4, [r7, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r4, #26] │ │ │ │ + strh r2, [r6, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r5, #25] │ │ │ │ + strh r0, [r7, #54] @ 0x36 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r5, #23] │ │ │ │ + strh r6, [r6, #50] @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r4, #25] │ │ │ │ + strh r4, [r5, #54] @ 0x36 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r4, #24] │ │ │ │ + strh r2, [r6, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ + bne.n af834 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r5, #20] │ │ │ │ + strh r6, [r5, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r3, #21] │ │ │ │ + strh r4, [r1, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r3, #23] │ │ │ │ + strh r0, [r5, #50] @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r3, #19] │ │ │ │ + strh r4, [r3, #42] @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r4, #20] │ │ │ │ + strh r2, [r6, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r2, #22] │ │ │ │ + strh r2, [r4, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r4, #21] │ │ │ │ + strh r6, [r5, #46] @ 0x2e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - itte lt │ │ │ │ - lsllt r5, r3, #1 │ │ │ │ - strblt r6, [r6, #16] │ │ │ │ - lslge r4, r3, #1 │ │ │ │ - strb r6, [r2, #17] │ │ │ │ + beq.n af85c │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strh r6, [r6, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r7, #19] │ │ │ │ + strh r2, [r7, #38] @ 0x26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r3, #15] │ │ │ │ + strh r4, [r1, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r5, #16] │ │ │ │ + strh r6, [r3, #34] @ 0x22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r2, #18] │ │ │ │ + strh r6, [r6, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r3, #17] │ │ │ │ + strh r2, [r4, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, r0, #3 │ │ │ │ + strh r6, [r4, #38] @ 0x26 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + cmp r7, #96 @ 0x60 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r4, #15] │ │ │ │ + strh r0, [r1, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r0, #11] │ │ │ │ + strh r4, [r0, #26] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r5, #14] │ │ │ │ + strh r4, [r2, #34] @ 0x22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r7, #0] │ │ │ │ + ldrh r4, [r2, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r1, #2] │ │ │ │ + ldrh r2, [r1, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr.w r8, [sp, #52] @ 0x34 │ │ │ │ mov r2, r4 │ │ │ │ - ldr.w r0, [pc, #2880] @ b1420 │ │ │ │ + ldr.w r0, [pc, #2880] @ b03b4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ strd r9, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ mov r3, r8 │ │ │ │ mov r7, r0 │ │ │ │ blx 5e9dc │ │ │ │ @@ -114855,26 +113392,26 @@ │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [r1, #0] │ │ │ │ mov r1, r4 │ │ │ │ - ldr.w r0, [pc, #2836] @ b1424 │ │ │ │ + ldr.w r0, [pc, #2836] @ b03b8 │ │ │ │ subs r3, r3, r2 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ add r6, sp, #140 @ 0x8c │ │ │ │ adds r3, #1 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ blx 65834 │ │ │ │ - ldr.w r0, [pc, #2812] @ b1428 │ │ │ │ + ldr.w r0, [pc, #2812] @ b03bc │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ mov r3, r8 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ strd r9, r1, [sp] │ │ │ │ @@ -114889,15 +113426,15 @@ │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ subs r3, r3, r0 │ │ │ │ - ldr.w r0, [pc, #2764] @ b142c │ │ │ │ + ldr.w r0, [pc, #2764] @ b03c0 │ │ │ │ str r6, [sp, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, r4 │ │ │ │ @@ -114919,27 +113456,27 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mul.w r3, r3, r3 │ │ │ │ add.w r7, r3, fp │ │ │ │ add r3, r7 │ │ │ │ add.w r7, r1, r7, lsl #2 │ │ │ │ str r7, [sp, #4] │ │ │ │ add.w r6, r1, r3, lsl #2 │ │ │ │ - ldr.w r1, [pc, #2692] @ b1430 │ │ │ │ + ldr.w r1, [pc, #2692] @ b03c4 │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ str r6, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ blx 57d24 │ │ │ │ ldr.w fp, [sp, #72] @ 0x48 │ │ │ │ ldr.w sl, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ - ldr.w r7, [pc, #2664] @ b1434 │ │ │ │ + ldr.w r7, [pc, #2664] @ b03c8 │ │ │ │ mov r2, sl │ │ │ │ strd r9, r6, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc │ │ │ │ strd r4, r8, [sp, #4] │ │ │ │ blx 5d3ac │ │ │ │ mov r3, r8 │ │ │ │ @@ -114965,24 +113502,24 @@ │ │ │ │ strd r9, r1, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #8] │ │ │ │ blx 5e9dc │ │ │ │ - b.w ae644 │ │ │ │ + b.w ad5d8 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r9, r3, [sp] │ │ │ │ ldr.w sl, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - ldr.w r0, [pc, #2552] @ b1438 │ │ │ │ + ldr.w r0, [pc, #2552] @ b03cc │ │ │ │ add r0, pc │ │ │ │ mul.w r3, r3, r3 │ │ │ │ add fp, r3 │ │ │ │ add.w r8, r3, fp │ │ │ │ mov r3, sl │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -114993,15 +113530,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ - ldr.w r0, [pc, #2508] @ b143c │ │ │ │ + ldr.w r0, [pc, #2508] @ b03d0 │ │ │ │ subs r3, r3, r2 │ │ │ │ mov r2, r4 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ mov r3, r5 │ │ │ │ blx 65834 │ │ │ │ @@ -115012,45 +113549,45 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ str.w sl, [sp] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ - ldr.w r0, [pc, #2464] @ b1440 │ │ │ │ + ldr.w r0, [pc, #2464] @ b03d4 │ │ │ │ subs r3, r3, r2 │ │ │ │ mov r2, r5 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ mov r3, r4 │ │ │ │ blx 65834 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ add.w r2, r1, r1, lsl #1 │ │ │ │ str r1, [sp, #180] @ 0xb4 │ │ │ │ mla r6, r3, r1, r2 │ │ │ │ cmp r0, r6 │ │ │ │ - bge.n b0ace │ │ │ │ + bge.n afa62 │ │ │ │ subs r0, r0, r2 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 676910 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ - ldr.w r1, [pc, #2412] @ b1444 │ │ │ │ + ldr.w r1, [pc, #2412] @ b03d8 │ │ │ │ add.w fp, r3, fp, lsl #2 │ │ │ │ add.w r6, r3, r8, lsl #2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add.w r8, sp, #180 @ 0xb4 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ - ldr.w r0, [pc, #2392] @ b1448 │ │ │ │ + ldr.w r0, [pc, #2392] @ b03dc │ │ │ │ str r2, [sp, #32] │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ @@ -115070,42 +113607,42 @@ │ │ │ │ ldr r6, [sp, #116] @ 0x74 │ │ │ │ mov r2, r7 │ │ │ │ str.w fp, [sp] │ │ │ │ mov r0, r4 │ │ │ │ strd r4, r6, [sp, #4] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 5d3ac │ │ │ │ - ldr.w r0, [pc, #2324] @ b144c │ │ │ │ + ldr.w r0, [pc, #2324] @ b03e0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ strd r8, r7, [sp] │ │ │ │ add r0, pc │ │ │ │ blx 5e9dc │ │ │ │ - ldr.w r1, [pc, #2304] @ b1450 │ │ │ │ + ldr.w r1, [pc, #2304] @ b03e4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ movs r7, #1 │ │ │ │ ldr r2, [sp, #156] @ 0x9c │ │ │ │ add.w sl, sp, #144 @ 0x90 │ │ │ │ str.w fp, [sp, #52] @ 0x34 │ │ │ │ mov fp, r5 │ │ │ │ mov r5, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ str r2, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n b0bd2 │ │ │ │ + blt.n afb66 │ │ │ │ cmp r7, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae644 │ │ │ │ + beq.w ad5d8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r1, sl │ │ │ │ strd r8, r3, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r9, r5, [sp, #4] │ │ │ │ ldr r2, [sp, #156] @ 0x9c │ │ │ │ @@ -115130,29 +113667,29 @@ │ │ │ │ mov r1, r4 │ │ │ │ strd r6, r9, [sp, #4] │ │ │ │ str.w r8, [sp] │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ add r7, r2 │ │ │ │ - b.n b0b6c │ │ │ │ + b.n afb00 │ │ │ │ cmp r7, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n b0b78 │ │ │ │ + b.n afb0c │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r9, r3, [sp] │ │ │ │ ldr.w sl, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - ldr.w r0, [pc, #2144] @ b1454 │ │ │ │ + ldr.w r0, [pc, #2144] @ b03e8 │ │ │ │ add r0, pc │ │ │ │ mul.w r3, r3, r3 │ │ │ │ add fp, r3 │ │ │ │ add.w r8, r3, fp │ │ │ │ mov r3, sl │ │ │ │ blx 5e9dc │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ @@ -115164,15 +113701,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ - ldr.w r0, [pc, #2100] @ b1458 │ │ │ │ + ldr.w r0, [pc, #2100] @ b03ec │ │ │ │ subs r3, r3, r2 │ │ │ │ mov r2, r5 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, r5 │ │ │ │ blx 65834 │ │ │ │ @@ -115182,45 +113719,45 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ strd r9, r3, [sp, #4] │ │ │ │ str r0, [sp, #12] │ │ │ │ str.w sl, [sp] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ - ldr.w r0, [pc, #2056] @ b145c │ │ │ │ + ldr.w r0, [pc, #2056] @ b03f0 │ │ │ │ subs r3, r3, r2 │ │ │ │ mov r2, r5 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, r5 │ │ │ │ blx 65834 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ add.w r2, r1, r1, lsl #1 │ │ │ │ mla r6, r1, r3, r2 │ │ │ │ cmp r0, r6 │ │ │ │ - bge.n b0c7e │ │ │ │ + bge.n afc12 │ │ │ │ subs r0, r0, r2 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 676910 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov sl, r4 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ - ldr.w r1, [pc, #2008] @ b1460 │ │ │ │ + ldr.w r1, [pc, #2008] @ b03f4 │ │ │ │ add.w r7, r3, fp, lsl #2 │ │ │ │ add.w r6, r3, r8, lsl #2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add.w fp, sp, #176 @ 0xb0 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldr.w r0, [pc, #1988] @ b1464 │ │ │ │ + ldr.w r0, [pc, #1988] @ b03f8 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ @@ -115243,45 +113780,45 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ add r7, sp, #156 @ 0x9c │ │ │ │ blx 6325c │ │ │ │ - ldr.w r0, [pc, #1920] @ b1468 │ │ │ │ + ldr.w r0, [pc, #1920] @ b03fc │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r6 │ │ │ │ strd fp, r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ str r6, [sp, #120] @ 0x78 │ │ │ │ blx 5e9dc │ │ │ │ - ldr.w r8, [pc, #1896] @ b146c │ │ │ │ + ldr.w r8, [pc, #1896] @ b0400 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r7, r9 │ │ │ │ ldr r4, [sp, #120] @ 0x78 │ │ │ │ movs r6, #1 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ mov r9, r1 │ │ │ │ add r8, pc │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ str.w r8, [sp, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n b0d82 │ │ │ │ + blt.n afd16 │ │ │ │ cmp r6, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae644 │ │ │ │ + beq.w ad5d8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ strd fp, r3, [sp, #12] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ strd r5, r4, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -115306,20 +113843,20 @@ │ │ │ │ mov r1, r9 │ │ │ │ strd r8, r7, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ add r6, r2 │ │ │ │ - b.n b0d1e │ │ │ │ + b.n afcb2 │ │ │ │ cmp r6, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n b0d2a │ │ │ │ + b.n afcbe │ │ │ │ mul.w r3, r6, r6 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ adds r7, r3, #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r6, r7 │ │ │ │ @@ -115337,32 +113874,32 @@ │ │ │ │ mov r3, r9 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ blx 64528 │ │ │ │ - ldr.w r0, [pc, #1700] @ b1470 │ │ │ │ + ldr.w r0, [pc, #1700] @ b0404 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ strd r9, r3, [sp] │ │ │ │ str.w r8, [sp, #8] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ adds r3, #1 │ │ │ │ - ldr.w r0, [pc, #1668] @ b1474 │ │ │ │ + ldr.w r0, [pc, #1668] @ b0408 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add.w r3, sl, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr.w r3, [pc, #1660] @ b1478 │ │ │ │ + ldr.w r3, [pc, #1660] @ b040c │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ add r3, pc │ │ │ │ adds r2, r3, #4 │ │ │ │ str r2, [sp, #0] │ │ │ │ str r2, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -115426,15 +113963,15 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r7, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r2, [sp, #24] │ │ │ │ adds r2, r3, #1 │ │ │ │ - ldr.w r1, [pc, #1500] @ b147c │ │ │ │ + ldr.w r1, [pc, #1500] @ b0410 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ mul.w r3, r3, r3 │ │ │ │ add.w r6, r7, r2, lsl #2 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ add r2, r3 │ │ │ │ add r3, r2 │ │ │ │ @@ -115446,15 +113983,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r7, ip │ │ │ │ blx 57d24 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr.w r0, [pc, #1448] @ b1480 │ │ │ │ + ldr.w r0, [pc, #1448] @ b0414 │ │ │ │ mov r2, r4 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ mov r6, r0 │ │ │ │ blx 62268 │ │ │ │ @@ -115467,20 +114004,20 @@ │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd sl, r0, [sp, #28] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr.w r0, [pc, #1396] @ b1484 │ │ │ │ + ldr.w r0, [pc, #1396] @ b0418 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r2 │ │ │ │ - ldr.w r2, [pc, #1388] @ b1488 │ │ │ │ + ldr.w r2, [pc, #1388] @ b041c │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ mov fp, r2 │ │ │ │ blx 59c80 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ @@ -115500,18 +114037,18 @@ │ │ │ │ strd sl, r0, [sp, #28] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #24] │ │ │ │ subs r3, r3, r2 │ │ │ │ - ldr.w r1, [pc, #1324] @ b148c │ │ │ │ - ldr.w r2, [pc, #1324] @ b1490 │ │ │ │ + ldr.w r1, [pc, #1324] @ b0420 │ │ │ │ + ldr.w r2, [pc, #1324] @ b0424 │ │ │ │ adds r3, #1 │ │ │ │ - ldr.w r0, [pc, #1324] @ b1494 │ │ │ │ + ldr.w r0, [pc, #1324] @ b0428 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ @@ -115527,15 +114064,15 @@ │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ blx 5e9dc │ │ │ │ - ldr.w r1, [pc, #1264] @ b1498 │ │ │ │ + ldr.w r1, [pc, #1264] @ b042c │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r9, r2, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ strd r8, r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ @@ -115544,15 +114081,15 @@ │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r1, #8 │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, fp │ │ │ │ blx 5bf1c │ │ │ │ - b.w ae644 │ │ │ │ + b.w ad5d8 │ │ │ │ mul.w r3, r1, r1 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ add.w r8, sp, #172 @ 0xac │ │ │ │ adds r7, r3, #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ adds r6, r1, r7 │ │ │ │ @@ -115573,29 +114110,29 @@ │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ blx 63a44 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ strd r9, r0, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - ldr.w r0, [pc, #1152] @ b149c │ │ │ │ + ldr.w r0, [pc, #1152] @ b0430 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ blx 5e9dc │ │ │ │ - ldr.w r3, [pc, #1136] @ b14a0 │ │ │ │ + ldr.w r3, [pc, #1136] @ b0434 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ - ldr.w r0, [pc, #1120] @ b14a4 │ │ │ │ + ldr.w r0, [pc, #1120] @ b0438 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ subs r3, #1 │ │ │ │ strd r3, r3, [sp, #136] @ 0x88 │ │ │ │ add.w r3, r2, #8 │ │ │ │ add r2, sp, #136 @ 0x88 │ │ │ │ @@ -115659,15 +114196,15 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r7, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r2, [sp, #24] │ │ │ │ adds r2, r3, #1 │ │ │ │ - ldr r1, [pc, #960] @ (b14a8 ) │ │ │ │ + ldr r1, [pc, #960] @ (b043c ) │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ mul.w r3, r3, r3 │ │ │ │ add.w r6, r7, r2, lsl #2 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ add r2, r3 │ │ │ │ add r3, r2 │ │ │ │ @@ -115679,15 +114216,15 @@ │ │ │ │ add.w r3, r7, r3, lsl #2 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ blx 57d24 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r0, [pc, #908] @ (b14ac ) │ │ │ │ + ldr r0, [pc, #908] @ (b0440 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ blx 62268 │ │ │ │ @@ -115700,21 +114237,21 @@ │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str.w fp, [sp, #16] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r7, [sp, #20] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr r0, [pc, #860] @ (b14b0 ) │ │ │ │ + ldr r0, [pc, #860] @ (b0444 ) │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ subs r3, r3, r2 │ │ │ │ - ldr r2, [pc, #852] @ (b14b4 ) │ │ │ │ + ldr r2, [pc, #852] @ (b0448 ) │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ add r2, pc │ │ │ │ mov r3, r5 │ │ │ │ mov fp, r2 │ │ │ │ str r7, [sp, #80] @ 0x50 │ │ │ │ blx 59c80 │ │ │ │ @@ -115732,21 +114269,21 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd sl, r0, [sp, #28] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - ldr r0, [pc, #792] @ (b14b8 ) │ │ │ │ + ldr r0, [pc, #792] @ (b044c ) │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ - ldr r1, [pc, #788] @ (b14bc ) │ │ │ │ + ldr r1, [pc, #788] @ (b0450 ) │ │ │ │ subs r3, r3, r2 │ │ │ │ - ldr r2, [pc, #788] @ (b14c0 ) │ │ │ │ + ldr r2, [pc, #788] @ (b0454 ) │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ adds r3, #1 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, r5 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ @@ -115761,27 +114298,27 @@ │ │ │ │ mov r1, r5 │ │ │ │ strd r7, r8, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 5e9dc │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ strd r8, r1, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ - ldr r1, [pc, #732] @ (b14c4 ) │ │ │ │ + ldr r1, [pc, #732] @ (b0458 ) │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #32] │ │ │ │ str.w sl, [sp, #28] │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #0] │ │ │ │ - b.n b0fc4 │ │ │ │ - ldr r1, [pc, #712] @ (b14c8 ) │ │ │ │ - ldr r2, [pc, #712] @ (b14cc ) │ │ │ │ + b.n aff58 │ │ │ │ + ldr r1, [pc, #712] @ (b045c ) │ │ │ │ + ldr r2, [pc, #712] @ (b0460 ) │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ @@ -115789,27 +114326,27 @@ │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mla r6, r0, r6, r2 │ │ │ │ - ldr r2, [pc, #680] @ (b14d0 ) │ │ │ │ + ldr r2, [pc, #680] @ (b0464 ) │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ cmp r3, r6 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ it lt │ │ │ │ movlt r3, r6 │ │ │ │ add r2, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r6, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ - b.w af0ca │ │ │ │ - ldr r1, [pc, #656] @ (b14d4 ) │ │ │ │ - ldr r2, [pc, #660] @ (b14d8 ) │ │ │ │ + b.w ae05e │ │ │ │ + ldr r1, [pc, #656] @ (b0468 ) │ │ │ │ + ldr r2, [pc, #660] @ (b046c ) │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ strd r5, r3, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ @@ -115825,21 +114362,21 @@ │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str r6, [sp, #140] @ 0x8c │ │ │ │ cmp r2, r6 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ it lt │ │ │ │ movlt r2, r6 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr r2, [pc, #608] @ (b14dc ) │ │ │ │ + ldr r2, [pc, #608] @ (b0470 ) │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ add r2, pc │ │ │ │ - b.w af0ce │ │ │ │ - ldr r1, [pc, #600] @ (b14e0 ) │ │ │ │ - ldr r2, [pc, #600] @ (b14e4 ) │ │ │ │ + b.w ae062 │ │ │ │ + ldr r1, [pc, #600] @ (b0474 ) │ │ │ │ + ldr r2, [pc, #600] @ (b0478 ) │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ @@ -115847,27 +114384,27 @@ │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mla r6, r0, r6, r2 │ │ │ │ - ldr r2, [pc, #568] @ (b14e8 ) │ │ │ │ + ldr r2, [pc, #568] @ (b047c ) │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ cmp r3, r6 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ it lt │ │ │ │ movlt r3, r6 │ │ │ │ add r2, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r6, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ - b.w af0ca │ │ │ │ - ldr r1, [pc, #544] @ (b14ec ) │ │ │ │ - ldr r2, [pc, #548] @ (b14f0 ) │ │ │ │ + b.w ae05e │ │ │ │ + ldr r1, [pc, #544] @ (b0480 ) │ │ │ │ + ldr r2, [pc, #548] @ (b0484 ) │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ strd r5, r3, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ @@ -115883,22 +114420,22 @@ │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str r6, [sp, #140] @ 0x8c │ │ │ │ cmp r2, r6 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ it lt │ │ │ │ movlt r2, r6 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr r2, [pc, #496] @ (b14f4 ) │ │ │ │ + ldr r2, [pc, #496] @ (b0488 ) │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ add r2, pc │ │ │ │ - b.w af0ce │ │ │ │ - ldr r3, [pc, #488] @ (b14f8 ) │ │ │ │ - ldr r2, [pc, #488] @ (b14fc ) │ │ │ │ - ldr r1, [pc, #492] @ (b1500 ) │ │ │ │ + b.w ae062 │ │ │ │ + ldr r3, [pc, #488] @ (b048c ) │ │ │ │ + ldr r2, [pc, #488] @ (b0490 ) │ │ │ │ + ldr r1, [pc, #492] @ (b0494 ) │ │ │ │ add r3, pc │ │ │ │ adds r6, r3, #4 │ │ │ │ add r2, pc │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ @@ -115906,29 +114443,29 @@ │ │ │ │ mov sl, r2 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ mov r2, sl │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr r1, [pc, #456] @ (b1504 ) │ │ │ │ + ldr r1, [pc, #456] @ (b0498 ) │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [r5, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #108] @ 0x6c │ │ │ │ ldr r6, [r4, #0] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr r1, [pc, #428] @ (b1508 ) │ │ │ │ + ldr r1, [pc, #428] @ (b049c ) │ │ │ │ mla r6, r0, r6, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov.w sl, r3, lsl #1 │ │ │ │ @@ -115940,23 +114477,23 @@ │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mla r0, r0, sl, sl │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ - ldr.w sl, [pc, #384] @ b150c │ │ │ │ + ldr.w sl, [pc, #384] @ b04a0 │ │ │ │ cmp r2, r0 │ │ │ │ strd r5, r3, [sp, #4] │ │ │ │ it lt │ │ │ │ movlt r2, r0 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ add sl, pc │ │ │ │ - ldr r2, [pc, #368] @ (b1510 ) │ │ │ │ + ldr r2, [pc, #368] @ (b04a4 ) │ │ │ │ mov r1, sl │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ @@ -115972,15 +114509,15 @@ │ │ │ │ add.w r3, r3, r6, lsl #1 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr r2, [pc, #316] @ (b1514 ) │ │ │ │ + ldr r2, [pc, #316] @ (b04a8 ) │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mul.w r2, r0, r6 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ @@ -115996,179 +114533,179 @@ │ │ │ │ add.w r6, r6, r1, lsl #1 │ │ │ │ add.w sl, r6, r2 │ │ │ │ cmp lr, sl │ │ │ │ it lt │ │ │ │ movlt lr, sl │ │ │ │ vmov s16, lr │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae0ac │ │ │ │ - b.w aeaa0 │ │ │ │ - strb r2, [r3, #2] │ │ │ │ + beq.w ad040 │ │ │ │ + b.w ada34 │ │ │ │ + strh r2, [r3, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r6, #5] │ │ │ │ + strh r4, [r3, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, r0, #0 │ │ │ │ + cmp r4, #158 @ 0x9e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r4, #4] │ │ │ │ + strh r0, [r1, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r3, #22] │ │ │ │ + strh r2, [r7, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r3, #24] │ │ │ │ + strh r4, [r2, #54] @ 0x36 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r0, #116] @ 0x74 │ │ │ │ + ldrb r4, [r0, #31] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r3, #0] │ │ │ │ + strh r4, [r0, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r4, #124] @ 0x7c │ │ │ │ + strh r0, [r1, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r5, #17] │ │ │ │ + strh r2, [r1, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r1, #104] @ 0x68 │ │ │ │ + ldrb r6, [r1, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r4, #18] │ │ │ │ + strh r0, [r4, #42] @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r1, #18] │ │ │ │ + strh r4, [r0, #42] @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, r0, r5 │ │ │ │ + cmp r1, #220 @ 0xdc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r4, #100] @ 0x64 │ │ │ │ + ldrb r4, [r0, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r6, #96] @ 0x60 │ │ │ │ + ldrb r2, [r4, #27] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r7, #10] │ │ │ │ + strh r0, [r3, #26] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, r1, r2 │ │ │ │ + cmp r1, #42 @ 0x2a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r7, #11] │ │ │ │ + strh r0, [r7, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r3, #11] │ │ │ │ + strh r4, [r2, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r6, #56] @ 0x38 │ │ │ │ + ldrb r2, [r6, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r6, #28 │ │ │ │ + movs r7, #210 @ 0xd2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - vqadd.s8 q0, q5, │ │ │ │ - strb r4, [r4, #2] │ │ │ │ + vqadd.u8 q8, q7, │ │ │ │ + strh r0, [r0, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r1, #4] │ │ │ │ + strh r2, [r1, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r7, #52] @ 0x34 │ │ │ │ + ldrb r6, [r4, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r3, #52] @ 0x34 │ │ │ │ + ldrb r2, [r7, #15] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r5, #56] @ 0x38 │ │ │ │ + ldrb r6, [r1, #17] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r5, #56] @ 0x38 │ │ │ │ + ldrb r6, [r1, #17] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r3, #48] @ 0x30 │ │ │ │ + ldrb r6, [r7, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - push {r4, r7, lr} │ │ │ │ + stmia r5!, {r3, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r2, #20 │ │ │ │ + movs r5, #174 @ 0xae │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldcl 0, cr0, [r6], {93} @ 0x5d │ │ │ │ - ldr r6, [r7, #16] │ │ │ │ + ldc2 0, cr0, [sl, #-372] @ 0xfffffe8c │ │ │ │ + ldrb r6, [r7, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r3, #100] @ 0x64 │ │ │ │ + ldrb r2, [r7, #27] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r1, #108] @ 0x6c │ │ │ │ + ldrb r4, [r0, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ + ldrb r4, [r4, #7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r3, #16] │ │ │ │ + ldrb r0, [r7, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ + ldrb r6, [r1, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r4, #20] │ │ │ │ + ldrb r0, [r1, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ + ldrb r6, [r1, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbz r2, b151c │ │ │ │ + stmia r3!, {r1, r3, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r4, #8] │ │ │ │ + ldrb r0, [r6, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r0, #8] │ │ │ │ + ldrb r2, [r5, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r3, #4] │ │ │ │ + ldrb r2, [r1, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r4, #124] @ 0x7c │ │ │ │ + ldrb r6, [r5, #1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ + ldrb r4, [r4, #3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ + ldrb r0, [r5, #2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ + ldrb r0, [r5, #2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ + ldrb r6, [r3, #2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r4, #124] @ 0x7c │ │ │ │ + ldrb r6, [r5, #1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r2, #124] @ 0x7c │ │ │ │ + ldrb r6, [r4, #1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r7, #120] @ 0x78 │ │ │ │ + ldrb r0, [r4, #1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r1, #120] @ 0x78 │ │ │ │ + ldrb r4, [r6, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - sxth r0, r5 │ │ │ │ + stmia r2!, {r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r4, #104] @ 0x68 │ │ │ │ + strb r4, [r4, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r1, #108] @ 0x6c │ │ │ │ + strb r0, [r0, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r2, #116] @ 0x74 │ │ │ │ + strb r0, [r4, #31] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r3, #100] @ 0x64 │ │ │ │ + strb r4, [r3, #27] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r1, #104] @ 0x68 │ │ │ │ + strb r0, [r3, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r6, #108] @ 0x6c │ │ │ │ + strb r2, [r0, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r0, #108] @ 0x6c │ │ │ │ + strb r2, [r2, #29] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ subs r3, r3, r7 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ adds r3, #1 │ │ │ │ strd sl, r2, [sp, #12] │ │ │ │ add r7, sp, #176 @ 0xb0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov sl, r4 │ │ │ │ - ldr.w r0, [pc, #1064] @ b1958 │ │ │ │ + ldr.w r0, [pc, #1064] @ b08ec │ │ │ │ movs r6, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r8, sp, #156 @ 0x9c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ strd r9, r2, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ mov r3, r5 │ │ │ │ blx 65834 │ │ │ │ - ldr.w r1, [pc, #1036] @ b195c │ │ │ │ + ldr.w r1, [pc, #1036] @ b08f0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r1 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ str r2, [sp, #140] @ 0x8c │ │ │ │ str.w fp, [sp, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n b15cc │ │ │ │ + blt.n b0560 │ │ │ │ cmp r6, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae644 │ │ │ │ + beq.w ad5d8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r8 │ │ │ │ strd r9, r3, [sp, #12] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ strd r5, r4, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -116193,38 +114730,38 @@ │ │ │ │ mov r1, r8 │ │ │ │ strd fp, r7, [sp, #4] │ │ │ │ str.w r9, [sp] │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ add r6, r2 │ │ │ │ - b.n b1568 │ │ │ │ + b.n b04fc │ │ │ │ cmp r6, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n b1574 │ │ │ │ + b.n b0508 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, r3, [sp, #28] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #888] @ (b1960 ) │ │ │ │ + ldr r1, [pc, #888] @ (b08f4 ) │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r0, [pc, #888] @ (b1964 ) │ │ │ │ + ldr r0, [pc, #888] @ (b08f8 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r7, [pc, #884] @ (b1968 ) │ │ │ │ + ldr r7, [pc, #884] @ (b08fc ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ - ldr r6, [pc, #880] @ (b196c ) │ │ │ │ + ldr r6, [pc, #880] @ (b0900 ) │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ adds r7, #4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r6, pc │ │ │ │ strd fp, r5, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -116238,18 +114775,18 @@ │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r7 │ │ │ │ str r7, [sp, #0] │ │ │ │ blx 60918 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r2, r3 │ │ │ │ - bgt.w b190c │ │ │ │ + bgt.w b08a0 │ │ │ │ add r3, sp, #140 @ 0x8c │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ - ldr r0, [pc, #824] @ (b1970 ) │ │ │ │ + ldr r0, [pc, #824] @ (b0904 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r6, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ @@ -116270,20 +114807,20 @@ │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ strd r5, r1, [sp, #4] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - ldr r1, [pc, #764] @ (b1974 ) │ │ │ │ + ldr r1, [pc, #764] @ (b0908 ) │ │ │ │ subs r2, r2, r0 │ │ │ │ - ldr r0, [pc, #764] @ (b1978 ) │ │ │ │ + ldr r0, [pc, #764] @ (b090c ) │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #140] @ 0x8c │ │ │ │ - ldr r2, [pc, #760] @ (b197c ) │ │ │ │ + ldr r2, [pc, #760] @ (b0910 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ blx 59c80 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ @@ -116303,64 +114840,64 @@ │ │ │ │ strd r9, r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - ldr r1, [pc, #700] @ (b1980 ) │ │ │ │ + ldr r1, [pc, #700] @ (b0914 ) │ │ │ │ subs r2, r2, r0 │ │ │ │ - ldr r0, [pc, #700] @ (b1984 ) │ │ │ │ + ldr r0, [pc, #700] @ (b0918 ) │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #140] @ 0x8c │ │ │ │ - ldr r2, [pc, #696] @ (b1988 ) │ │ │ │ + ldr r2, [pc, #696] @ (b091c ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r5, [sp] │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ blx 59c80 │ │ │ │ - b.w ae644 │ │ │ │ + b.w ad5d8 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ subs r3, r3, r7 │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ mov r1, r4 │ │ │ │ strd sl, r2, [sp, #12] │ │ │ │ movs r7, #1 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ add.w sl, sp, #144 @ 0x90 │ │ │ │ - ldr r0, [pc, #656] @ (b198c ) │ │ │ │ + ldr r0, [pc, #656] @ (b0920 ) │ │ │ │ add.w r8, sp, #180 @ 0xb4 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ strd r2, r9, [sp] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, r4 │ │ │ │ blx 65834 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - ldr r1, [pc, #632] @ (b1990 ) │ │ │ │ + ldr r1, [pc, #632] @ (b0924 ) │ │ │ │ str.w fp, [sp, #52] @ 0x34 │ │ │ │ mov fp, r5 │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #156] @ 0x9c │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n b178e │ │ │ │ + blt.n b0722 │ │ │ │ cmp r7, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae644 │ │ │ │ + beq.w ad5d8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r1, sl │ │ │ │ strd r8, r3, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r9, r5, [sp, #4] │ │ │ │ ldr r2, [sp, #156] @ 0x9c │ │ │ │ @@ -116385,27 +114922,27 @@ │ │ │ │ mov r1, r4 │ │ │ │ strd r6, r9, [sp, #4] │ │ │ │ str.w r8, [sp] │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ add r7, r2 │ │ │ │ - b.n b1728 │ │ │ │ + b.n b06bc │ │ │ │ cmp r7, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n b1734 │ │ │ │ + b.n b06c8 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ strd r3, r2, [sp, #28] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r0, [pc, #496] @ (b1994 ) │ │ │ │ + ldr r0, [pc, #496] @ (b0928 ) │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #496] @ (b1998 ) │ │ │ │ + ldr r1, [pc, #496] @ (b092c ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ @@ -116413,15 +114950,15 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ blx 57d24 │ │ │ │ - ldr r0, [pc, #464] @ (b199c ) │ │ │ │ + ldr r0, [pc, #464] @ (b0930 ) │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ strd r4, r1, [sp] │ │ │ │ @@ -116442,29 +114979,29 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #28] │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ add r7, sp, #136 @ 0x88 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr r0, [pc, #400] @ (b19a0 ) │ │ │ │ + ldr r0, [pc, #400] @ (b0934 ) │ │ │ │ subs r3, r3, r2 │ │ │ │ - ldr r2, [pc, #400] @ (b19a4 ) │ │ │ │ + ldr r2, [pc, #400] @ (b0938 ) │ │ │ │ str r7, [sp, #32] │ │ │ │ adds r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ blx 59c80 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ - ldr r3, [pc, #380] @ (b19a8 ) │ │ │ │ - ldr r2, [pc, #384] @ (b19ac ) │ │ │ │ + ldr r3, [pc, #380] @ (b093c ) │ │ │ │ + ldr r2, [pc, #384] @ (b0940 ) │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ adds r3, #4 │ │ │ │ mov r1, r5 │ │ │ │ adds r2, #8 │ │ │ │ @@ -116487,31 +115024,31 @@ │ │ │ │ strd r7, r2, [sp, #32] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ strd r6, r0, [sp, #24] │ │ │ │ strd r9, r1, [sp, #12] │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ - ldr r1, [pc, #312] @ (b19b0 ) │ │ │ │ + ldr r1, [pc, #312] @ (b0944 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ add r1, pc │ │ │ │ - ldr r0, [pc, #308] @ (b19b4 ) │ │ │ │ + ldr r0, [pc, #308] @ (b0948 ) │ │ │ │ subs r2, r2, r3 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr r2, [pc, #300] @ (b19b8 ) │ │ │ │ + ldr r2, [pc, #300] @ (b094c ) │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ blx 59c80 │ │ │ │ - b.w ae644 │ │ │ │ - ldr r1, [pc, #288] @ (b19bc ) │ │ │ │ - ldr r2, [pc, #292] @ (b19c0 ) │ │ │ │ + b.w ad5d8 │ │ │ │ + ldr r1, [pc, #288] @ (b0950 ) │ │ │ │ + ldr r2, [pc, #292] @ (b0954 ) │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ strd r5, r3, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ @@ -116524,151 +115061,402 @@ │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ mla r6, r0, r2, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ - ldr r2, [pc, #244] @ (b19c4 ) │ │ │ │ + ldr r2, [pc, #244] @ (b0958 ) │ │ │ │ cmp r3, r6 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ it lt │ │ │ │ movlt r3, r6 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ - b.w af612 │ │ │ │ + b.w ae5a6 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ add r2, sp, #180 @ 0xb4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ - ldr r3, [pc, #220] @ (b19c8 ) │ │ │ │ - ldr r0, [pc, #224] @ (b19cc ) │ │ │ │ + ldr r3, [pc, #220] @ (b095c ) │ │ │ │ + ldr r0, [pc, #224] @ (b0960 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 60918 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mla r7, r2, r3, r1 │ │ │ │ - b.w af38a │ │ │ │ + b.w ae31e │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ sub.w ip, r2, r3 │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ mla r1, r3, r1, r3 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ mov r3, r7 │ │ │ │ strd ip, ip, [sp, #136] @ 0x88 │ │ │ │ add.w r1, r6, r1, lsl #3 │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r1, [pc, #160] @ (b19d0 ) │ │ │ │ + ldr r1, [pc, #160] @ (b0964 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #8 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r1, sp, #140 @ 0x8c │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ blx 60918 │ │ │ │ - b.n b1634 │ │ │ │ + b.n b05c8 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d6, d0 │ │ │ │ - b.w ae108 │ │ │ │ + b.w ad09c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ negs r3, r3 │ │ │ │ - b.w ae4d4 │ │ │ │ + b.w ad468 │ │ │ │ nop │ │ │ │ - str r4, [r2, #84] @ 0x54 │ │ │ │ + strb r0, [r0, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r3, #40] @ 0x28 │ │ │ │ + ldrb r6, [r2, #13] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r4, #20] │ │ │ │ + ldrb r0, [r0, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r2, r0, #29 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - b.n b178c │ │ │ │ + subs r6, r3, #7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ + @ instruction: 0xf754005d │ │ │ │ + ldrb r4, [r4, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r6, #24] │ │ │ │ + ldrb r4, [r5, #9] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r0, #48] @ 0x30 │ │ │ │ + strb r2, [r0, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r1, #64] @ 0x40 │ │ │ │ + strb r0, [r7, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r7, #60] @ 0x3c │ │ │ │ + strb r6, [r2, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r0, #68] @ 0x44 │ │ │ │ + strb r2, [r5, #19] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r7, #56] @ 0x38 │ │ │ │ + strb r4, [r3, #17] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r0, #68] @ 0x44 │ │ │ │ + strb r6, [r4, #19] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r1, #56] @ 0x38 │ │ │ │ + strb r6, [r5, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r1, #12] │ │ │ │ + ldrb r2, [r1, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r3, #28] │ │ │ │ + strb r4, [r3, #9] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r4, #120] @ 0x78 │ │ │ │ + ldrb r4, [r7, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ + ldrb r6, [r2, #3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ + strb r2, [r4, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ + strb r6, [r0, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n b1368 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - add r5, sp, #48 @ 0x30 │ │ │ │ + @ instruction: 0xf522005d │ │ │ │ + pop {r2, r5, r6, pc} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ + strb r4, [r7, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r0, #32] │ │ │ │ + strb r4, [r4, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r1, #40] @ 0x28 │ │ │ │ + strb r6, [r5, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r0, #32] │ │ │ │ + strb r6, [r2, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r5, #28] │ │ │ │ + strb r0, [r2, #10] │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + strb r6, [r4, #9] │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + orn r0, r4, #14483456 @ 0xdd0000 │ │ │ │ + strb r2, [r6, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r7, #24] │ │ │ │ + pop {r1, r2, r5, r6} │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + │ │ │ │ +000b0968 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ + mov r4, r2 │ │ │ │ + ldr r2, [pc, #552] @ (b0ba4 ) │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r3, [pc, #552] @ (b0ba8 ) │ │ │ │ + add r2, pc │ │ │ │ + sub sp, #100 @ 0x64 │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r1, [pc, #548] @ (b0bac ) │ │ │ │ + mov fp, r0 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + add r1, pc │ │ │ │ + ldr r7, [sp, #176] @ 0xb0 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldrd r9, r3, [sp, #136] @ 0x88 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + ldrd sl, r3, [sp, #152] @ 0x98 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #172] @ 0xac │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #492] @ (b0bb0 ) │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + movs r3, #0 │ │ │ │ + mov r2, r0 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + cbz r6, b0a00 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n b0a4c │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n b0a1a │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n b0ab0 │ │ │ │ + ldr.w r0, [r9] │ │ │ │ + lsrs r1, r0, #31 │ │ │ │ + cmp r3, r0 │ │ │ │ + it lt │ │ │ │ + orrlt.w r1, r1, #1 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.n b0a62 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n b0a20 │ │ │ │ + ldr r1, [pc, #432] @ (b0bb4 ) │ │ │ │ + str r0, [sp, #76] @ 0x4c │ │ │ │ + mov r0, fp │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n b09d4 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n b0a20 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + str r2, [r7, #0] │ │ │ │ + ldr r0, [pc, #404] @ (b0bb8 ) │ │ │ │ + add r1, sp, #84 @ 0x54 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #396] @ (b0bbc ) │ │ │ │ + ldr r3, [pc, #372] @ (b0ba8 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w b0b9c │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #100 @ 0x64 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #368] @ (b0bc0 ) │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n b09d8 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n b0a20 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r3, r1 │ │ │ │ + bge.n b0ab8 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + cmp r0, r3 │ │ │ │ + bge.w b0b8c │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w b0b94 │ │ │ │ + cmp r6, #0 │ │ │ │ + it ne │ │ │ │ + cmpne r2, r3 │ │ │ │ + bgt.w b0b94 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w b0ba0 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n b0a2e │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov r2, r9 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r0, r5 │ │ │ │ + strd sl, r7, [sp] │ │ │ │ + blx 60414 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + cbz r3, b0ac0 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + add r3, r2 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + b.n b0a2e │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n b0a20 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n b0a20 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov r1, r5 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r0, fp │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str.w sl, [sp, #16] │ │ │ │ + add.w sl, sp, #84 @ 0x54 │ │ │ │ + str.w r9, [sp] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + str.w sl, [sp, #36] @ 0x24 │ │ │ │ + add.w r9, r2, r3, lsl #2 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r2, r4 │ │ │ │ + str.w r9, [sp, #32] │ │ │ │ + blx 62f8c │ │ │ │ + cbz r6, b0b4c │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + mov r1, r5 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r6, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + ldr r5, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r8 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + mov r2, r4 │ │ │ │ + str r0, [sp, #12] │ │ │ │ + add r0, sp, #88 @ 0x58 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + movs r5, #85 @ 0x55 │ │ │ │ + str.w sl, [sp, #28] │ │ │ │ + str r6, [sp, #20] │ │ │ │ + strb.w r5, [sp, #88] @ 0x58 │ │ │ │ + blx 651ec │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r4, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + mov r0, fp │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + strd r9, r7, [sp, #8] │ │ │ │ + str r6, [sp, #4] │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 65dac │ │ │ │ + b.n b0a2e │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + mov r1, r5 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r0, sp, #88 @ 0x58 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + movs r5, #78 @ 0x4e │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r8 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + mov r2, r4 │ │ │ │ + str.w sl, [sp, #28] │ │ │ │ + str r6, [sp, #12] │ │ │ │ + strb.w r5, [sp, #88] @ 0x58 │ │ │ │ + blx 651ec │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + mov r0, r4 │ │ │ │ + blx 6074c │ │ │ │ + b.n b0a2e │ │ │ │ + mvn.w r2, #8 │ │ │ │ + movs r3, #9 │ │ │ │ + b.n b0a20 │ │ │ │ + mvn.w r2, #11 │ │ │ │ + movs r3, #12 │ │ │ │ + b.n b0a20 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n b0a22 │ │ │ │ + ldrsb r0, [r2, r6] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + strb r0, [r0, #27] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n b120c │ │ │ │ + subs r6, r3, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r6, #108] @ 0x6c │ │ │ │ + strb r2, [r5, #2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r4, sp, #56 @ 0x38 │ │ │ │ + ldrb r0, [r4, #1] │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldrsb r6, [r3, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ + ldr r0, [r1, #116] @ 0x74 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ │ │ │ │ -000b19d4 : │ │ │ │ +000b0bc4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3848] @ 0xf08 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r5, r2 │ │ │ │ - ldr.w r2, [pc, #2180] @ b2274 │ │ │ │ + ldr.w r2, [pc, #2180] @ b1464 │ │ │ │ mov sl, r3 │ │ │ │ - ldr.w r3, [pc, #2180] @ b2278 │ │ │ │ + ldr.w r3, [pc, #2180] @ b1468 │ │ │ │ mov r4, r1 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #108] @ 0x6c │ │ │ │ ldr r7, [sp, #256] @ 0x100 │ │ │ │ ldr.w r9, [sp, #300] @ 0x12c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr.w r6, [pc, #2164] @ b227c │ │ │ │ + ldr.w r6, [pc, #2164] @ b146c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ @@ -116704,268 +115492,268 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldr.w fp, [sp, #320] @ 0x140 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #2072] @ b2280 │ │ │ │ + ldr.w r1, [pc, #2072] @ b1470 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #2052] @ b2284 │ │ │ │ + ldr.w r1, [pc, #2052] @ b1474 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #2040] @ b2288 │ │ │ │ + ldr.w r1, [pc, #2040] @ b1478 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ str.w r3, [fp] │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.n b1b38 │ │ │ │ + beq.n b0d28 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ orrs r3, r6 │ │ │ │ orrs r3, r2 │ │ │ │ - bne.n b1af0 │ │ │ │ + bne.n b0ce0 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r2, [fp] │ │ │ │ - ldr.w r0, [pc, #1996] @ b228c │ │ │ │ + ldr.w r0, [pc, #1996] @ b147c │ │ │ │ add r1, sp, #148 @ 0x94 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1988] @ b2290 │ │ │ │ - ldr.w r3, [pc, #1960] @ b2278 │ │ │ │ + ldr.w r2, [pc, #1988] @ b1480 │ │ │ │ + ldr.w r3, [pc, #1960] @ b1468 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w b223e │ │ │ │ + bne.w b142e │ │ │ │ movs r0, #0 │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n b1b62 │ │ │ │ + beq.n b0d52 │ │ │ │ ldr.w r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n b1b5a │ │ │ │ + blt.n b0d4a │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n b1b52 │ │ │ │ + blt.n b0d42 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r3, r1 │ │ │ │ - bge.n b1b7a │ │ │ │ + bge.n b0d6a │ │ │ │ cmp.w r8, #0 │ │ │ │ - bne.n b1b82 │ │ │ │ + bne.n b0d72 │ │ │ │ cmp r6, #0 │ │ │ │ - beq.n b1b9a │ │ │ │ + beq.n b0d8a │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n b1bd2 │ │ │ │ + beq.n b0dc2 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ vldr s14, [r3] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ vldr s15, [r3] │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.n b1bd2 │ │ │ │ + bhi.n b0dc2 │ │ │ │ mvn.w r2, #10 │ │ │ │ movs r3, #11 │ │ │ │ - b.n b1ab8 │ │ │ │ - ldr.w r1, [pc, #1880] @ b2294 │ │ │ │ + b.n b0ca8 │ │ │ │ + ldr.w r1, [pc, #1880] @ b1484 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n b1aa8 │ │ │ │ + bne.n b0c98 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r2 │ │ │ │ negs r3, r3 │ │ │ │ - b.n b1ab8 │ │ │ │ + b.n b0ca8 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n b1ab8 │ │ │ │ + b.n b0ca8 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n b1ab8 │ │ │ │ - ldr.w r1, [pc, #1844] @ b2298 │ │ │ │ + b.n b0ca8 │ │ │ │ + ldr.w r1, [pc, #1844] @ b1488 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n b1af6 │ │ │ │ + bne.n b0ce6 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n b1ab8 │ │ │ │ + b.n b0ca8 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n b1ab8 │ │ │ │ + b.n b0ca8 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ - bge.n b1b12 │ │ │ │ + bge.n b0d02 │ │ │ │ mvn.w r2, #8 │ │ │ │ mov r3, r2 │ │ │ │ - b.n b1b4e │ │ │ │ + b.n b0d3e │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ - cbz r3, b1bd2 │ │ │ │ + cbz r3, b0dc2 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w b2224 │ │ │ │ + ble.w b1414 │ │ │ │ cmp r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ cmp r3, r1 │ │ │ │ - bgt.w b2224 │ │ │ │ + bgt.w b1414 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r2, r1 │ │ │ │ it ge │ │ │ │ cmpge r1, r3 │ │ │ │ itt lt │ │ │ │ mvnlt.w r2, #12 │ │ │ │ movlt r3, #13 │ │ │ │ - blt.w b1ab8 │ │ │ │ + blt.w b0ca8 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b223a │ │ │ │ + bne.w b142a │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n b1bee │ │ │ │ + ble.n b0dde │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.n b1bfa │ │ │ │ + beq.n b0dea │ │ │ │ cmp r2, r3 │ │ │ │ - ble.n b1bfa │ │ │ │ + ble.n b0dea │ │ │ │ mvn.w r2, #17 │ │ │ │ movs r3, #18 │ │ │ │ str.w r2, [fp] │ │ │ │ - b.n b1abc │ │ │ │ + b.n b0cac │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b1aca │ │ │ │ + beq.w b0cba │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w b2110 │ │ │ │ - ldr.w r0, [pc, #1672] @ b229c │ │ │ │ + beq.w b1300 │ │ │ │ + ldr.w r0, [pc, #1672] @ b148c │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s16, s0 │ │ │ │ - ldr.w r0, [pc, #1664] @ b22a0 │ │ │ │ + ldr.w r0, [pc, #1664] @ b1490 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ vdiv.f32 s15, s16, s0 │ │ │ │ vdiv.f32 s19, s14, s15 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b2264 │ │ │ │ + bmi.w b1454 │ │ │ │ vsqrt.f32 s18, s15 │ │ │ │ vcmp.f32 s19, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b2256 │ │ │ │ + bmi.w b1446 │ │ │ │ vsqrt.f32 s17, s19 │ │ │ │ vcvt.f64.f32 d7, s16 │ │ │ │ vstr s17, [sp, #152] @ 0x98 │ │ │ │ vcmp.f64 d7, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b224c │ │ │ │ + bmi.w b143c │ │ │ │ vsqrt.f64 d0, d7 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b2242 │ │ │ │ + bmi.w b1432 │ │ │ │ vsqrt.f64 d6, d0 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ vcvt.f32.f64 s14, d7 │ │ │ │ vcmpe.f32 s14, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vmovlt.f32 s17, s14 │ │ │ │ - cbz r6, b1caa │ │ │ │ + cbz r6, b0e9a │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ - ldr.w r0, [pc, #1520] @ b22a4 │ │ │ │ + ldr.w r0, [pc, #1520] @ b1494 │ │ │ │ strd r7, r3, [sp, #4] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #156] @ 0x9c │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ blx 629e4 │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w b20ca │ │ │ │ + ble.w b12ba │ │ │ │ vcmpe.f32 s0, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.w b20ca │ │ │ │ + bpl.w b12ba │ │ │ │ vdiv.f32 s15, s18, s0 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ strd r7, fp, [sp, #16] │ │ │ │ vstr s15, [sp, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b20f0 │ │ │ │ + beq.w b12e0 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ - ldr.w r0, [pc, #1456] @ b22a8 │ │ │ │ + ldr.w r0, [pc, #1456] @ b1498 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ strd sl, r3, [sp, #8] │ │ │ │ add r3, sp, #168 @ 0xa8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - ldr.w r3, [pc, #1444] @ b22ac │ │ │ │ + ldr.w r3, [pc, #1444] @ b149c │ │ │ │ mov r1, r2 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ blx 57dfc │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ vldr s15, [r3] │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ittt gt │ │ │ │ vldrgt s14, [sp, #168] @ 0xa8 │ │ │ │ vmulgt.f32 s15, s14, s15 │ │ │ │ vstrgt s15, [sp, #176] @ 0xb0 │ │ │ │ - cbz r6, b1d54 │ │ │ │ + cbz r6, b0f44 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ vldr s13, [sp, #168] @ 0xa8 │ │ │ │ vldr s14, [r3] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ vmul.f32 s14, s14, s13 │ │ │ │ vldr s15, [r3] │ │ │ │ vstr s14, [sp, #156] @ 0x9c │ │ │ │ @@ -117002,24 +115790,24 @@ │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #12] │ │ │ │ subs r7, #4 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ blx 651ec │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ - cbz r3, b1dac │ │ │ │ + cbz r3, b0f9c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w b1f52 │ │ │ │ + beq.w b1142 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b1f60 │ │ │ │ + bne.w b1150 │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.w b1fca │ │ │ │ + beq.w b11ba │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ add.w r7, r6, r3, lsl #2 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov.w ip, #66 @ 0x42 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ @@ -117070,18 +115858,18 @@ │ │ │ │ str.w r9, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str.w fp, [sp, #32] │ │ │ │ blx 615e4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w b21ee │ │ │ │ - ldr.w r3, [pc, #1120] @ b22b0 │ │ │ │ + ble.w b13de │ │ │ │ + ldr.w r3, [pc, #1120] @ b14a0 │ │ │ │ movs r6, #1 │ │ │ │ - ldr.w r9, [pc, #1116] @ b22b4 │ │ │ │ + ldr.w r9, [pc, #1116] @ b14a4 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ add r9, pc │ │ │ │ str.w r8, [sp, #76] @ 0x4c │ │ │ │ add.w r4, r9, #4 │ │ │ │ sub.w r7, r3, #8 │ │ │ │ @@ -117096,41 +115884,41 @@ │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r6, #1 │ │ │ │ blx 5d9c8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ - ldr.w r3, [pc, #1060] @ b22b8 │ │ │ │ + ldr.w r3, [pc, #1060] @ b14a8 │ │ │ │ mov r1, sl │ │ │ │ strd r5, r4, [sp, #20] │ │ │ │ add r5, r8 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #16] │ │ │ │ add.w r3, r9, #8 │ │ │ │ strd r7, r4, [sp, #8] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ blx 5749c │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ cmp r3, r6 │ │ │ │ - bge.n b1e7a │ │ │ │ + bge.n b106a │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ ldrd r8, fp, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b202c │ │ │ │ + bne.w b121c │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.w b1aca │ │ │ │ + beq.w b0cba │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ subs r0, r1, #1 │ │ │ │ str r0, [sp, #148] @ 0x94 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w b1aca │ │ │ │ - ldr r3, [pc, #992] @ (b22bc ) │ │ │ │ + ble.w b0cba │ │ │ │ + ldr r3, [pc, #992] @ (b14ac ) │ │ │ │ movs r5, #1 │ │ │ │ ldr.w r8, [sp, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -117140,64 +115928,64 @@ │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ str.w sl, [sp, #76] @ 0x4c │ │ │ │ mov sl, r2 │ │ │ │ adds r5, #1 │ │ │ │ vldmia r6!, {s13} │ │ │ │ cmp r5, r1 │ │ │ │ - bgt.n b1f3e │ │ │ │ + bgt.n b112e │ │ │ │ vmov.f32 s15, s13 │ │ │ │ add.w ip, r1, #1 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ movs r4, #0 │ │ │ │ vldmia r1!, {s14} │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it gt │ │ │ │ movgt r4, r2 │ │ │ │ add.w r2, r2, #1 │ │ │ │ it gt │ │ │ │ vmovgt.f32 s15, s14 │ │ │ │ cmp ip, r2 │ │ │ │ - bne.n b1f1a │ │ │ │ + bne.n b110a │ │ │ │ cmp r4, #0 │ │ │ │ - bne.w b205e │ │ │ │ + bne.w b124e │ │ │ │ add.w r9, r9, #4 │ │ │ │ adds r7, #4 │ │ │ │ add r3, sl │ │ │ │ cmp r5, r0 │ │ │ │ - bgt.w b1aca │ │ │ │ + bgt.w b0cba │ │ │ │ ldr.w r1, [r8] │ │ │ │ - b.n b1f02 │ │ │ │ + b.n b10f2 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r2, r3 │ │ │ │ - bne.w b1dac │ │ │ │ + bne.w b0f9c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ vldr s15, [r3] │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w b1db4 │ │ │ │ - ldr r3, [pc, #844] @ (b22c0 ) │ │ │ │ + bhi.w b0fa4 │ │ │ │ + ldr r3, [pc, #844] @ (b14b0 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r3, pc │ │ │ │ adds r2, r3, #4 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r7, r2 │ │ │ │ blx 60e20 │ │ │ │ ldr.w r3, [sl] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ add.w r0, r2, r3, lsl #1 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ cmp.w r8, #0 │ │ │ │ - bne.w b2182 │ │ │ │ + bne.w b1372 │ │ │ │ add.w r9, r6, r0, lsl #2 │ │ │ │ mov r2, r7 │ │ │ │ subs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ add r0, sp, #148 @ 0x94 │ │ │ │ mov r3, r9 │ │ │ │ @@ -117206,15 +115994,15 @@ │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, r9 │ │ │ │ mov r0, sl │ │ │ │ blx 6074c │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b21e6 │ │ │ │ + beq.w b13d6 │ │ │ │ str.w r8, [fp] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ add r2, sp, #180 @ 0xb4 │ │ │ │ str r5, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ str.w fp, [sp, #52] @ 0x34 │ │ │ │ movs r4, #69 @ 0x45 │ │ │ │ @@ -117248,33 +116036,33 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #156 @ 0x9c │ │ │ │ blx 65840 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b1aca │ │ │ │ + beq.w b0cba │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b217e │ │ │ │ + bne.w b136e │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ vldr s14, [sp, #168] @ 0xa8 │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ - ldr r3, [pc, #636] @ (b22c4 ) │ │ │ │ + ldr r3, [pc, #636] @ (b14b4 ) │ │ │ │ add r0, sp, #164 @ 0xa4 │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ adds r3, #4 │ │ │ │ vstr s15, [sp, #152] @ 0x98 │ │ │ │ blx 5e354 │ │ │ │ - b.n b1ec4 │ │ │ │ + b.n b10b4 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ lsls r0, r4, #2 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr.w ip, [r7] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ mul.w r1, r4, r2 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ @@ -117295,94 +116083,94 @@ │ │ │ │ str r4, [r7, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #148] @ 0x94 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w b1f3e │ │ │ │ + beq.w b112e │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ subs r4, r2, #4 │ │ │ │ ldr.w r2, [r9] │ │ │ │ ldr r0, [sp, #148] @ 0x94 │ │ │ │ ldr.w ip, [r1, r4] │ │ │ │ str r2, [r1, r4] │ │ │ │ str.w ip, [r9] │ │ │ │ - b.n b1f3e │ │ │ │ + b.n b112e │ │ │ │ vcmpe.f32 s17, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ itt pl │ │ │ │ movpl r3, #0 │ │ │ │ strpl r3, [sp, #132] @ 0x84 │ │ │ │ - bpl.w b1d58 │ │ │ │ + bpl.w b0f48 │ │ │ │ vdiv.f32 s15, s17, s0 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ strd r7, fp, [sp, #16] │ │ │ │ vstr s15, [sp, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b1cf4 │ │ │ │ + bne.w b0ee4 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ strd sl, r3, [sp, #8] │ │ │ │ add r3, sp, #168 @ 0xa8 │ │ │ │ - ldr r0, [pc, #460] @ (b22c8 ) │ │ │ │ + ldr r0, [pc, #460] @ (b14b8 ) │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr r3, [pc, #456] @ (b22cc ) │ │ │ │ + ldr r3, [pc, #456] @ (b14bc ) │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ blx 57dfc │ │ │ │ - b.n b1d16 │ │ │ │ + b.n b0f06 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ - cbz r3, b2168 │ │ │ │ + cbz r3, b1358 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ vldr s15, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ - cbnz r6, b2140 │ │ │ │ + cbnz r6, b1330 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ vstr s15, [r3] │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.w b1aca │ │ │ │ + beq.w b0cba │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ str r3, [r1, #4] │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n b1aca │ │ │ │ + b.n b0cba │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ vldr s14, [r3] │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n b2160 │ │ │ │ + bpl.n b1350 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ vldr s14, [r3] │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n b2124 │ │ │ │ + bge.n b1314 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n b1aca │ │ │ │ + b.n b0cba │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r2, r2, r3, lsl #3 │ │ │ │ adds r3, #1 │ │ │ │ vldr s15, [r2] │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ add r3, r2 │ │ │ │ - b.n b2120 │ │ │ │ + b.n b1310 │ │ │ │ subs r3, #1 │ │ │ │ - b.n b203a │ │ │ │ - ldr r0, [pc, #332] @ (b22d0 ) │ │ │ │ + b.n b122a │ │ │ │ + ldr r0, [pc, #332] @ (b14c0 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ @@ -117409,132 +116197,1539 @@ │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ strd r7, fp, [sp, #8] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str.w r9, [sp, #4] │ │ │ │ blx 65dac │ │ │ │ ldr.w r1, [fp] │ │ │ │ - cbz r1, b21f8 │ │ │ │ + cbz r1, b13e8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [fp] │ │ │ │ - b.n b1dc2 │ │ │ │ + b.n b0fb2 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr.w r3, [sl] │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b1aca │ │ │ │ - b.n b202c │ │ │ │ + beq.w b0cba │ │ │ │ + b.n b121c │ │ │ │ ldr.w r2, [sl] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n b222c │ │ │ │ + ble.n b141c │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ lsls r2, r2, #2 │ │ │ │ blx 5ae88 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n b21de │ │ │ │ + bne.n b13ce │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr.w r1, [sl] │ │ │ │ str r1, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b1ed0 │ │ │ │ - b.n b202c │ │ │ │ + beq.w b10c0 │ │ │ │ + b.n b121c │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ - b.n b1ab8 │ │ │ │ + b.n b0ca8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b1aca │ │ │ │ - b.n b202c │ │ │ │ + beq.w b0cba │ │ │ │ + b.n b121c │ │ │ │ negs r3, r3 │ │ │ │ - b.n b1abc │ │ │ │ + b.n b0cac │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d6, d0 │ │ │ │ - b.n b1c7c │ │ │ │ + b.n b0e6c │ │ │ │ vmov.f64 d0, d7 │ │ │ │ blx 57d18 │ │ │ │ - b.n b1c6c │ │ │ │ + b.n b0e5c │ │ │ │ vmov.f32 s0, s19 │ │ │ │ blx 5bfe8 │ │ │ │ vmov.f32 s17, s0 │ │ │ │ - b.n b1c54 │ │ │ │ + b.n b0e44 │ │ │ │ vmov.f32 s0, s15 │ │ │ │ blx 5bfe8 │ │ │ │ vmov.f32 s18, s0 │ │ │ │ - b.n b1c44 │ │ │ │ + b.n b0e34 │ │ │ │ nop │ │ │ │ - bx r3 │ │ │ │ + strb r0, [r5, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #92] @ 0x5c │ │ │ │ + strb r0, [r1, #17] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r0, #0] │ │ │ │ + ldr r6, [r0, #100] @ 0x64 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r1, #76] @ 0x4c │ │ │ │ + strb r2, [r1, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsh r0, [r6, r3] │ │ │ │ + ldr r4, [r2, #80] @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r3, #120] @ 0x78 │ │ │ │ + strb r4, [r3, #23] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov r6, r7 │ │ │ │ + strb r6, [r1, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsh r2, [r0, r5] │ │ │ │ + ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r4, r1, #7 │ │ │ │ + adds r4, r1, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [r1, #52] @ 0x34 │ │ │ │ + strb r0, [r1, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r2, #92] @ 0x5c │ │ │ │ + strb r2, [r1, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r7, #48] @ 0x30 │ │ │ │ + strb r6, [r3, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ + strb r0, [r0, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r0, sp, #240 @ 0xf0 │ │ │ │ + @ instruction: 0xb638 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r0, [r5, r0] │ │ │ │ + ldr r0, [r5, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r6, pc, #952 @ (adr r6, b2670 ) │ │ │ │ + push {r1, r3, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - udf #124 @ 0x7c │ │ │ │ + stcl 0, cr0, [r4], #-372 @ 0xfffffe8c │ │ │ │ + push {r1, r2, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r6, pc, #424 @ (adr r6, b2468 ) │ │ │ │ + cbz r0, b1528 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, pc, #848 @ (adr r5, b2614 ) │ │ │ │ + uxtb r0, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r4, pc, #1008 @ (adr r4, b26b8 ) │ │ │ │ + str r6, [r3, #124] @ 0x7c │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + sxtb r0, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [r1, r6] │ │ │ │ + str r2, [r5, #112] @ 0x70 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + │ │ │ │ +000b14c4 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d15} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ + ldr.w r5, [pc, #1556] @ b1af0 │ │ │ │ + sub sp, #244 @ 0xf4 │ │ │ │ + ldr.w r4, [pc, #1556] @ b1af4 │ │ │ │ + mov r7, r2 │ │ │ │ + add r5, pc │ │ │ │ + mov sl, r1 │ │ │ │ + ldr r2, [sp, #384] @ 0x180 │ │ │ │ + ldr r6, [sp, #376] @ 0x178 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + ldr.w r1, [pc, #1544] @ b1af8 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #236] @ 0xec │ │ │ │ + mov.w r4, #0 │ │ │ │ + ldr r4, [sp, #404] @ 0x194 │ │ │ │ + ldr r5, [r6, #0] │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + movs r3, #0 │ │ │ │ + str r2, [sp, #128] @ 0x80 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r3, [r4, #0] │ │ │ │ + ldr r3, [sp, #348] @ 0x15c │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #352] @ 0x160 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #356] @ 0x164 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [sp, #360] @ 0x168 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [sp, #364] @ 0x16c │ │ │ │ + str r5, [sp, #184] @ 0xb8 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r5, [sp, #344] @ 0x158 │ │ │ │ + ldr r3, [sp, #368] @ 0x170 │ │ │ │ + str r0, [sp, #92] @ 0x5c │ │ │ │ + str r2, [sp, #188] @ 0xbc │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + ldr.w fp, [sp, #372] @ 0x174 │ │ │ │ + ldr.w r9, [sp, #380] @ 0x17c │ │ │ │ + str r4, [sp, #40] @ 0x28 │ │ │ │ + str r5, [sp, #68] @ 0x44 │ │ │ │ + ldrd r4, r5, [sp, #388] @ 0x184 │ │ │ │ + ldr r3, [sp, #396] @ 0x18c │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldr r3, [sp, #400] @ 0x190 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + blx 57998 │ │ │ │ + str r0, [sp, #124] @ 0x7c │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n b15c0 │ │ │ │ + ldr.w r8, [sl] │ │ │ │ + cmp.w r8, #0 │ │ │ │ + blt.n b15b8 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n b157a │ │ │ │ + mov r1, r8 │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + cmp r1, #1 │ │ │ │ + it lt │ │ │ │ + movlt r1, #1 │ │ │ │ + cmp r2, r1 │ │ │ │ + blt.n b15e8 │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r1, r2 │ │ │ │ + ble.n b15f0 │ │ │ │ + mvn.w r3, #14 │ │ │ │ + movs r2, #15 │ │ │ │ + b.n b1580 │ │ │ │ + mvn.w r3, #2 │ │ │ │ + movs r2, #3 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + str r3, [r1, #0] │ │ │ │ + ldr.w r0, [pc, #1396] @ b1afc │ │ │ │ + add r1, sp, #208 @ 0xd0 │ │ │ │ + str r2, [sp, #208] @ 0xd0 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr.w r2, [pc, #1388] @ b1b00 │ │ │ │ + ldr.w r3, [pc, #1372] @ b1af4 │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #236] @ 0xec │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w b22ce │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #244 @ 0xf4 │ │ │ │ + vpop {d8-d15} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mvn.w r3, #1 │ │ │ │ + movs r2, #2 │ │ │ │ + b.n b1580 │ │ │ │ + ldr.w r1, [pc, #1344] @ b1b04 │ │ │ │ + ldr r0, [sp, #92] @ 0x5c │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n b154c │ │ │ │ + ldr.w r1, [pc, #1332] @ b1b08 │ │ │ │ + ldr r0, [sp, #92] @ 0x5c │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n b154c │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + movs r2, #1 │ │ │ │ + b.n b1580 │ │ │ │ + mvn.w r3, #12 │ │ │ │ + movs r2, #13 │ │ │ │ + b.n b1580 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.w b22c8 │ │ │ │ + cmp.w r8, #0 │ │ │ │ + beq.w b228a │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n b1592 │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + ldr.w r0, [pc, #1280] @ b1b0c │ │ │ │ + cmp r3, #0 │ │ │ │ + add r0, pc │ │ │ │ + ite eq │ │ │ │ + moveq r3, #78 @ 0x4e │ │ │ │ + movne r3, #67 @ 0x43 │ │ │ │ + strb.w r3, [sp, #232] @ 0xe8 │ │ │ │ + ite eq │ │ │ │ + moveq r3, #67 @ 0x43 │ │ │ │ + movne r3, #78 @ 0x4e │ │ │ │ + strb.w r3, [sp, #228] @ 0xe4 │ │ │ │ + blx 57478 │ │ │ │ + ldr.w r0, [pc, #1252] @ b1b10 │ │ │ │ + vmov.f32 s20, s0 │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s15, #16 @ 0x40800000 4.0 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + vmul.f32 s19, s0, s15 │ │ │ │ + str r3, [sp, #208] @ 0xd0 │ │ │ │ + cmp r3, #0 │ │ │ │ + vdiv.f32 s18, s19, s20 │ │ │ │ + ble.n b1592 │ │ │ │ + mov r8, r4 │ │ │ │ + ldr.w r4, [pc, #1220] @ b1b14 │ │ │ │ + ldr r1, [sp, #184] @ 0xb8 │ │ │ │ + add r6, sp, #212 @ 0xd4 │ │ │ │ + add r4, pc │ │ │ │ + str r4, [sp, #148] @ 0x94 │ │ │ │ + ldr.w r4, [pc, #1212] @ b1b18 │ │ │ │ + adds r2, r1, #1 │ │ │ │ + ldr r0, [sp, #188] @ 0xbc │ │ │ │ + add r4, pc │ │ │ │ + str r4, [sp, #108] @ 0x6c │ │ │ │ + ldr.w r4, [pc, #1204] @ b1b1c │ │ │ │ + adds r3, r0, #1 │ │ │ │ + lsls r2, r2, #3 │ │ │ │ + ldr.w ip, [pc, #1200] @ b1b20 │ │ │ │ + add r4, pc │ │ │ │ + str r4, [sp, #172] @ 0xac │ │ │ │ + ldr r4, [sp, #100] @ 0x64 │ │ │ │ + lsls r3, r3, #3 │ │ │ │ + str r5, [sp, #112] @ 0x70 │ │ │ │ + add ip, pc │ │ │ │ + subs r4, #8 │ │ │ │ + str r4, [sp, #200] @ 0xc8 │ │ │ │ + ldr r4, [sp, #68] @ 0x44 │ │ │ │ + ldr r5, [sp, #32] │ │ │ │ + subs r4, #8 │ │ │ │ + str r4, [sp, #160] @ 0xa0 │ │ │ │ + ldr r4, [sp, #104] @ 0x68 │ │ │ │ + str r6, [sp, #76] @ 0x4c │ │ │ │ + subs r4, #8 │ │ │ │ + str r4, [sp, #204] @ 0xcc │ │ │ │ + sub.w r4, fp, r2 │ │ │ │ + subs r2, #8 │ │ │ │ + str r2, [sp, #192] @ 0xc0 │ │ │ │ + sub.w r2, fp, #8 │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + sub.w r2, r9, r3 │ │ │ │ + subs r3, #8 │ │ │ │ + str r3, [sp, #196] @ 0xc4 │ │ │ │ + sub.w r3, r9, #8 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str r4, [sp, #164] @ 0xa4 │ │ │ │ + mov r4, sl │ │ │ │ + mov r6, r3 │ │ │ │ + str r2, [sp, #120] @ 0x78 │ │ │ │ + strd r1, r0, [sp, #140] @ 0x8c │ │ │ │ + subs r2, r3, #4 │ │ │ │ + str.w ip, [sp, #136] @ 0x88 │ │ │ │ + str r2, [sp, #168] @ 0xa8 │ │ │ │ + movs r2, #1 │ │ │ │ + str r2, [sp, #152] @ 0x98 │ │ │ │ + add r2, sp, #216 @ 0xd8 │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + add.w r2, ip, #4 │ │ │ │ + str r2, [sp, #132] @ 0x84 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + vmov.f32 s21, #8 @ 0x40400000 3.0 │ │ │ │ + vstr s20, [sp, #116] @ 0x74 │ │ │ │ + vmov.f32 s20, s18 │ │ │ │ + adds r3, #8 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r4, [sp, #32] │ │ │ │ + mov r4, r6 │ │ │ │ + adds r3, #8 │ │ │ │ + str.w r8, [sp, #156] @ 0x9c │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r6, [sp, #32] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr.w r9, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ + mov r0, r6 │ │ │ │ + mov r1, r9 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mov r8, r2 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r7, [sp, #128] @ 0x80 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + mov r1, r6 │ │ │ │ + str r7, [sp, #16] │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [sp, #12] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add.w r3, r8, #8 │ │ │ │ + ldr r0, [sp, #92] @ 0x5c │ │ │ │ + str r3, [sp, #20] │ │ │ │ + strd r5, r6, [sp, #24] │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + str r7, [sp, #4] │ │ │ │ + blx 57ec8 │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w b1920 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + vldr s16, [r3, #8] │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #1 │ │ │ │ + bne.w b1bd2 │ │ │ │ + mov r0, r9 │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s17, d0 │ │ │ │ + vldr s22, [r7] │ │ │ │ + mov r0, r7 │ │ │ │ + blx 65794 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + vcvt.f32.f64 s24, d0 │ │ │ │ + vldr s23, [r3, #8] │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vcvt.f32.f64 s15, d0 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s17, #0.0 │ │ │ │ + ldr.w sl, [r3] │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s22, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s17, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s24, #0.0 │ │ │ │ + vadd.f32 s0, s16, s17 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s22, s22 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s23, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s24, s24 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vadd.f32 s22, s22, s24 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s23, s23 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s15, s15 │ │ │ │ + vadd.f32 s23, s23, s15 │ │ │ │ + vmla.f32 s0, s23, s22 │ │ │ │ + vstr s0, [r4] │ │ │ │ + vldr s17, [pc, #776] @ b1aec │ │ │ │ + cmp.w sl, #0 │ │ │ │ + ble.n b18a0 │ │ │ │ + mov r9, r4 │ │ │ │ + mov r7, r5 │ │ │ │ + mov.w r8, #1 │ │ │ │ + b.n b183c │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s14, [r9, #-4] │ │ │ │ + add.w r8, r8, #1 │ │ │ │ + adds r7, #8 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vdiv.f32 s15, s16, s14 │ │ │ │ + vcmpe.f32 s15, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s17, s15 │ │ │ │ + cmp r8, sl │ │ │ │ + bgt.n b18a0 │ │ │ │ + vldmia r9!, {s15} │ │ │ │ + mov r0, r7 │ │ │ │ + vldr s16, [r7] │ │ │ │ + vcmpe.f32 s15, s20 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.n b17f4 │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s15, [r9, #-4] │ │ │ │ + add.w r8, r8, #1 │ │ │ │ + adds r7, #8 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vadd.f32 s15, s19, s15 │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vadd.f32 s16, s16, s19 │ │ │ │ + vdiv.f32 s14, s16, s15 │ │ │ │ + vcmpe.f32 s14, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s17, s14 │ │ │ │ + cmp r8, sl │ │ │ │ + ble.n b183c │ │ │ │ + vldr s15, [sp, #116] @ 0x74 │ │ │ │ + ldr r7, [sp, #112] @ 0x70 │ │ │ │ + vcmpe.f32 s15, s17 │ │ │ │ + vstr s17, [r7] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl.n b1942 │ │ │ │ + vadd.f32 s17, s17, s17 │ │ │ │ + ldr r6, [sp, #84] @ 0x54 │ │ │ │ + vcmpe.f32 s17, s21 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ite ls │ │ │ │ + movls r3, #1 │ │ │ │ + movhi r3, #0 │ │ │ │ + cmp r6, #6 │ │ │ │ + ite eq │ │ │ │ + moveq r3, #0 │ │ │ │ + andne.w r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n b1942 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + adds r6, #1 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr.w r9, [sp, #148] @ 0x94 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + mov r2, r9 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + mov r8, r1 │ │ │ │ + strd r5, r1, [sp, #16] │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r0, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + blx 582e0 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mov r3, r9 │ │ │ │ + mov r2, r5 │ │ │ │ + add.w r1, r9, #12 │ │ │ │ + mov r0, r8 │ │ │ │ + str.w r9, [sp, #4] │ │ │ │ + blx 599e4 │ │ │ │ + vldr s21, [r7] │ │ │ │ + str r6, [sp, #84] @ 0x54 │ │ │ │ + b.n b16f4 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r0, [sp, #88] @ 0x58 │ │ │ │ + vldr s16, [r3, #8] │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #1 │ │ │ │ + bne.w b1fc4 │ │ │ │ + blx 65794 │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + vcvt.f32.f64 s17, d0 │ │ │ │ + vldr s22, [r0] │ │ │ │ + b.n b175a │ │ │ │ + mov r6, r4 │ │ │ │ + ldr r4, [sp, #32] │ │ │ │ + vmov.f32 s18, s20 │ │ │ │ + ldr.w r8, [sp, #156] @ 0x9c │ │ │ │ + vldr s20, [sp, #116] @ 0x74 │ │ │ │ + ldr.w r9, [r4] │ │ │ │ + cmp.w r9, #0 │ │ │ │ + ble.n b1a0e │ │ │ │ + mov r7, r6 │ │ │ │ + mov sl, r5 │ │ │ │ + mov.w fp, #1 │ │ │ │ + vmov.f32 s17, #16 @ 0x40800000 4.0 │ │ │ │ + b.n b19ae │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vmul.f32 s15, s20, s17 │ │ │ │ + vldr s14, [r7, #-4] │ │ │ │ + add.w fp, fp, #1 │ │ │ │ + add.w sl, sl, #8 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + cmp r9, fp │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vmla.f32 s16, s15, s14 │ │ │ │ + vstr s16, [r7, #-4] │ │ │ │ + blt.n b1a0a │ │ │ │ + vldmia r7!, {s15} │ │ │ │ + mov r0, sl │ │ │ │ + vldr s16, [sl] │ │ │ │ + vcmpe.f32 s15, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.n b196a │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vmul.f32 s15, s20, s17 │ │ │ │ + vldr s14, [r7, #-4] │ │ │ │ + add.w fp, fp, #1 │ │ │ │ + add.w sl, sl, #8 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + cmp r9, fp │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vmla.f32 s16, s15, s14 │ │ │ │ + vadd.f32 s16, s16, s19 │ │ │ │ + vstr s16, [r7, #-4] │ │ │ │ + bge.n b19ae │ │ │ │ + ldr.w r9, [r4] │ │ │ │ + add r7, sp, #228 @ 0xe4 │ │ │ │ + mov r1, r9 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r8 │ │ │ │ + blx 660b8 │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n b1b28 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.n b1a92 │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.n b1a6a │ │ │ │ + add.w r0, r6, r0, lsl #2 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + adds r3, r5, #4 │ │ │ │ + vldmia r1!, {s13} │ │ │ │ + adds r3, #8 │ │ │ │ + vldr s15, [r2, #4] │ │ │ │ + adds r2, #8 │ │ │ │ + vldr s14, [r3, #-12] │ │ │ │ + cmp r0, r1 │ │ │ │ + vmul.f32 s15, s13, s15 │ │ │ │ + vmul.f32 s14, s14, s13 │ │ │ │ + vstr s14, [r3, #-12] │ │ │ │ + vstr s15, [r2, #-4] │ │ │ │ + bne.n b1a46 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + mov r1, r4 │ │ │ │ + strd r4, r3, [sp, #20] │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r2, [sp, #108] @ 0x6c │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + str r5, [sp, #16] │ │ │ │ + blx 582e0 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + b.n b1a16 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + mov r1, r4 │ │ │ │ + strd r4, r3, [sp, #20] │ │ │ │ + add r0, sp, #232 @ 0xe8 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r2, [sp, #172] @ 0xac │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + str r5, [sp, #16] │ │ │ │ + blx 582e0 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.n b1a16 │ │ │ │ + mov r0, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + adds r3, r5, #4 │ │ │ │ + add.w ip, r6, r1, lsl #2 │ │ │ │ + vldmia r0!, {s13} │ │ │ │ + adds r3, #8 │ │ │ │ + vldr s15, [r2, #4] │ │ │ │ + adds r2, #8 │ │ │ │ + vldr s14, [r3, #-12] │ │ │ │ + cmp r0, ip │ │ │ │ + vmul.f32 s15, s13, s15 │ │ │ │ + vmul.f32 s14, s14, s13 │ │ │ │ + vstr s14, [r3, #-12] │ │ │ │ + vstr s15, [r2, #-4] │ │ │ │ + bne.n b1ac6 │ │ │ │ + b.n b1a16 │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + ldr r4, [pc, #176] @ (b1ba4 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + str r2, [r6, #88] @ 0x58 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r4, pc, #272 @ (adr r4, b23e0 ) │ │ │ │ + ldr r4, [r1, #80] @ 0x50 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldr r3, [pc, #472] @ (b1cdc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r5, r3] │ │ │ │ + ldr r2, [r0, #120] @ 0x78 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + str r2, [r7, #84] @ 0x54 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldr r4, [r3, #20] │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + add r6, sp, #976 @ 0x3d0 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + add r6, sp, #928 @ 0x3a0 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + add r6, sp, #864 @ 0x360 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + add r6, sp, #824 @ 0x338 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + ldr.w fp, [r4] │ │ │ │ + cmp.w fp, #0 │ │ │ │ + ble.n b1b98 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + mov.w r9, #1 │ │ │ │ + vldr s17, [pc, #-24] @ b1b24 │ │ │ │ + vldr s16, [r7, #8] │ │ │ │ + adds r7, #8 │ │ │ │ + mov r0, r7 │ │ │ │ + add.w r9, r9, #1 │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vcmpe.f32 s16, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s17, s16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bge.n b1b3c │ │ │ │ + vcmp.f32 s17, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ittt ne │ │ │ │ + vldrne s14, [r8] │ │ │ │ + vdivne.f32 s15, s14, s17 │ │ │ │ + vstrne s15, [r8] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + add.w r8, r8, #4 │ │ │ │ + ldr r1, [sp, #196] @ 0xc4 │ │ │ │ + ldr r2, [sp, #152] @ 0x98 │ │ │ │ + add r3, r1 │ │ │ │ + ldr r1, [sp, #188] @ 0xbc │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + adds r2, #1 │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + str r2, [sp, #152] @ 0x98 │ │ │ │ + add r3, r1 │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + ldr r1, [sp, #192] @ 0xc0 │ │ │ │ + adds r3, #4 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + add r3, r1 │ │ │ │ + ldr r1, [sp, #184] @ 0xb8 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + add r3, r1 │ │ │ │ + str r3, [sp, #140] @ 0x8c │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + cmp r3, r2 │ │ │ │ + bge.w b16d0 │ │ │ │ + b.n b1592 │ │ │ │ + ldr r0, [sp, #88] @ 0x58 │ │ │ │ + blx 65794 │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + vcvt.f32.f64 s28, d0 │ │ │ │ + vldr s24, [r0] │ │ │ │ + blx 65794 │ │ │ │ + ldr r6, [sp, #64] @ 0x40 │ │ │ │ + vcvt.f32.f64 s27, d0 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + vldr s25, [r6, #8] │ │ │ │ + blx 65794 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + vcvt.f32.f64 s26, d0 │ │ │ │ + vldr s17, [r0] │ │ │ │ + blx 65794 │ │ │ │ + mov r0, r6 │ │ │ │ + vcvt.f32.f64 s23, d0 │ │ │ │ + adds r0, #16 │ │ │ │ + vldr s22, [r0] │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s28, #0.0 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + add.w r7, r1, #4294967295 @ 0xffffffff │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s24, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s28, s28 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s27, #0.0 │ │ │ │ + vadd.f32 s16, s16, s28 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s24, s24 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s25, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s27, s27 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s26, #0.0 │ │ │ │ + vadd.f32 s24, s24, s27 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s25, s25 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s17, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s26, s26 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s23, #0.0 │ │ │ │ + vadd.f32 s25, s25, s26 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s17, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s22, #0.0 │ │ │ │ + vmla.f32 s16, s25, s24 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s23, s23 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vadd.f32 s17, s17, s23 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s22, s22 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + cmp r7, #1 │ │ │ │ + vadd.f32 s22, s22, s0 │ │ │ │ + vmla.f32 s16, s22, s17 │ │ │ │ + vstr s16, [r4] │ │ │ │ + ble.w b1e78 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + adds r2, r4, #4 │ │ │ │ + ldr r6, [sp, #80] @ 0x50 │ │ │ │ + mov.w fp, #2 │ │ │ │ + add.w r9, r3, #8 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + ldr.w sl, [sp, #100] @ 0x64 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + add.w r8, r3, #8 │ │ │ │ + str r5, [sp, #176] @ 0xb0 │ │ │ │ + mov r5, r2 │ │ │ │ + str r4, [sp, #180] @ 0xb4 │ │ │ │ + mov r4, fp │ │ │ │ + mov fp, r6 │ │ │ │ + str r1, [sp, #96] @ 0x60 │ │ │ │ + mov r0, fp │ │ │ │ + mov r6, r7 │ │ │ │ + adds r0, #16 │ │ │ │ + adds r7, #8 │ │ │ │ + adds r4, #1 │ │ │ │ + add.w fp, fp, #8 │ │ │ │ + vldr s16, [r0] │ │ │ │ + blx 65794 │ │ │ │ + mov r0, sl │ │ │ │ + vldr s28, [sl] │ │ │ │ + vcvt.f32.f64 s18, d0 │ │ │ │ + blx 65794 │ │ │ │ + mov r0, r7 │ │ │ │ + vcvt.f32.f64 s31, d0 │ │ │ │ + vldr s29, [r6, #8] │ │ │ │ + blx 65794 │ │ │ │ + mov r0, r9 │ │ │ │ + vldr s24, [r9] │ │ │ │ + vcvt.f32.f64 s30, d0 │ │ │ │ + blx 65794 │ │ │ │ + mov r0, r6 │ │ │ │ + vcvt.f32.f64 s27, d0 │ │ │ │ + adds r0, #16 │ │ │ │ + add.w sl, sl, #8 │ │ │ │ + add.w r9, r9, #8 │ │ │ │ + vldr s25, [r0] │ │ │ │ + blx 65794 │ │ │ │ + mov r0, r8 │ │ │ │ + vldr s17, [r8] │ │ │ │ + vcvt.f32.f64 s26, d0 │ │ │ │ + blx 65794 │ │ │ │ + mov r0, r6 │ │ │ │ + vcvt.f32.f64 s23, d0 │ │ │ │ + adds r0, #24 │ │ │ │ + add.w r8, r8, #8 │ │ │ │ + vldr s22, [r0] │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vcvt.f32.f64 s15, d0 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s18, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s28, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s18, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s31, #0.0 │ │ │ │ + vadd.f32 s16, s16, s18 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s28, s28 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s29, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s31, s31 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s30, #0.0 │ │ │ │ + vadd.f32 s28, s28, s31 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s29, s29 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s24, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s30, s30 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s27, #0.0 │ │ │ │ + vadd.f32 s29, s29, s30 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s24, s24 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s25, #0.0 │ │ │ │ + vmla.f32 s16, s29, s28 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s27, s27 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s26, #0.0 │ │ │ │ + vadd.f32 s24, s24, s27 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s25, s25 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s17, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s26, s26 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s23, #0.0 │ │ │ │ + vadd.f32 s25, s25, s26 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s17, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s22, #0.0 │ │ │ │ + vmla.f32 s16, s25, s24 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s23, s23 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vadd.f32 s17, s17, s23 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s22, s22 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s15, s15 │ │ │ │ + cmp r3, r4 │ │ │ │ + vadd.f32 s22, s22, s15 │ │ │ │ + vmla.f32 s16, s22, s17 │ │ │ │ + vstmia r5!, {s16} │ │ │ │ + bne.w b1cf8 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldrd r5, r4, [sp, #176] @ 0xb0 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + subs r7, r1, #1 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + ldr r6, [sp, #144] @ 0x90 │ │ │ │ + adds r0, r3, r1 │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + add.w r8, r6, r1 │ │ │ │ + str r1, [sp, #96] @ 0x60 │ │ │ │ + add.w r9, r6, r7 │ │ │ │ + add.w r0, r3, r0, lsl #3 │ │ │ │ + vldr s16, [r0] │ │ │ │ + blx 65794 │ │ │ │ + ldr r3, [sp, #200] @ 0xc8 │ │ │ │ + add.w r7, r3, r7, lsl #3 │ │ │ │ + vcvt.f32.f64 s28, d0 │ │ │ │ + vldr s24, [r7] │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + ldr r0, [r7, #0] │ │ │ │ + add.w r0, r0, #536870912 @ 0x20000000 │ │ │ │ + subs r0, #1 │ │ │ │ + add.w r0, r3, r0, lsl #3 │ │ │ │ + blx 65794 │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + vcvt.f32.f64 s27, d0 │ │ │ │ + subs r3, #1 │ │ │ │ + add.w r9, r2, r9, lsl #3 │ │ │ │ + adds r0, r3, r6 │ │ │ │ + add.w r0, r2, r0, lsl #3 │ │ │ │ + vldr s25, [r9] │ │ │ │ + blx 65794 │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ + vcvt.f32.f64 s26, d0 │ │ │ │ + ldr r0, [r7, #0] │ │ │ │ + add.w r1, r3, r1, lsl #3 │ │ │ │ + add.w r0, r3, r0, lsl #3 │ │ │ │ + vldr s17, [r1] │ │ │ │ + blx 65794 │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ + vcvt.f32.f64 s23, d0 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + add.w r8, r2, r8, lsl #3 │ │ │ │ + add r3, r6 │ │ │ │ + add.w r0, r2, r3, lsl #3 │ │ │ │ + vldr s22, [r8] │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s28, #0.0 │ │ │ │ + ldr.w sl, [r3] │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s24, #0.0 │ │ │ │ + add.w r3, r3, sl, lsl #2 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s28, s28 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s27, #0.0 │ │ │ │ + vadd.f32 s16, s16, s28 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s24, s24 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s25, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s27, s27 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s26, #0.0 │ │ │ │ + vadd.f32 s24, s24, s27 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s25, s25 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s17, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s26, s26 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s23, #0.0 │ │ │ │ + vadd.f32 s25, s25, s26 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s17, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s22, #0.0 │ │ │ │ + vmla.f32 s16, s25, s24 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s23, s23 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vadd.f32 s17, s17, s23 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s22, s22 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s22, s22, s0 │ │ │ │ + vmla.f32 s16, s22, s17 │ │ │ │ + vstr s16, [r3] │ │ │ │ + b.n b17e0 │ │ │ │ + blx 65794 │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + vcvt.f32.f64 s28, d0 │ │ │ │ + vldr s24, [r0] │ │ │ │ + blx 65794 │ │ │ │ + ldr r6, [sp, #64] @ 0x40 │ │ │ │ + vcvt.f32.f64 s27, d0 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + vldr s25, [r6, #8] │ │ │ │ + blx 65794 │ │ │ │ + ldr r0, [sp, #100] @ 0x64 │ │ │ │ + vcvt.f32.f64 s26, d0 │ │ │ │ + vldr s17, [r0] │ │ │ │ + blx 65794 │ │ │ │ + mov r0, r6 │ │ │ │ + vcvt.f32.f64 s23, d0 │ │ │ │ + adds r0, #16 │ │ │ │ + vldr s22, [r0] │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s28, #0.0 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + add.w r7, r1, #4294967295 @ 0xffffffff │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s24, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s28, s28 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s27, #0.0 │ │ │ │ + vadd.f32 s16, s16, s28 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s24, s24 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s25, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s27, s27 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s26, #0.0 │ │ │ │ + vadd.f32 s24, s24, s27 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s25, s25 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s17, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s26, s26 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s23, #0.0 │ │ │ │ + vadd.f32 s25, s25, s26 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s17, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s22, #0.0 │ │ │ │ + vmla.f32 s16, s25, s24 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s23, s23 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vadd.f32 s17, s17, s23 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s22, s22 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + cmp r7, #1 │ │ │ │ + vadd.f32 s22, s22, s0 │ │ │ │ + vmla.f32 s16, s22, s17 │ │ │ │ + vstr s16, [r4] │ │ │ │ + ble.w b2268 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + adds r2, r4, #4 │ │ │ │ + ldr r6, [sp, #80] @ 0x50 │ │ │ │ + mov.w fp, #2 │ │ │ │ + add.w r9, r3, #8 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + ldr.w sl, [sp, #104] @ 0x68 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + add.w r8, r3, #8 │ │ │ │ + str r5, [sp, #176] @ 0xb0 │ │ │ │ + mov r5, r2 │ │ │ │ + str r4, [sp, #180] @ 0xb4 │ │ │ │ + mov r4, fp │ │ │ │ + mov fp, r6 │ │ │ │ + str r1, [sp, #96] @ 0x60 │ │ │ │ + mov r0, fp │ │ │ │ + mov r6, r7 │ │ │ │ + adds r0, #16 │ │ │ │ + adds r7, #8 │ │ │ │ + adds r4, #1 │ │ │ │ + add.w fp, fp, #8 │ │ │ │ + vldr s16, [r0] │ │ │ │ + blx 65794 │ │ │ │ + mov r0, sl │ │ │ │ + vldr s28, [sl] │ │ │ │ + vcvt.f32.f64 s18, d0 │ │ │ │ + blx 65794 │ │ │ │ + mov r0, r7 │ │ │ │ + vcvt.f32.f64 s31, d0 │ │ │ │ + vldr s29, [r6, #8] │ │ │ │ + blx 65794 │ │ │ │ + mov r0, r9 │ │ │ │ + vldr s24, [r9] │ │ │ │ + vcvt.f32.f64 s30, d0 │ │ │ │ + blx 65794 │ │ │ │ + mov r0, r6 │ │ │ │ + vcvt.f32.f64 s27, d0 │ │ │ │ + adds r0, #16 │ │ │ │ + add.w sl, sl, #8 │ │ │ │ + add.w r9, r9, #8 │ │ │ │ + vldr s25, [r0] │ │ │ │ + blx 65794 │ │ │ │ + mov r0, r8 │ │ │ │ + vldr s17, [r8] │ │ │ │ + vcvt.f32.f64 s26, d0 │ │ │ │ + blx 65794 │ │ │ │ + mov r0, r6 │ │ │ │ + vcvt.f32.f64 s23, d0 │ │ │ │ + adds r0, #24 │ │ │ │ + add.w r8, r8, #8 │ │ │ │ + vldr s22, [r0] │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vcvt.f32.f64 s15, d0 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s18, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s28, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s18, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s31, #0.0 │ │ │ │ + vadd.f32 s16, s16, s18 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s28, s28 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s29, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s31, s31 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s30, #0.0 │ │ │ │ + vadd.f32 s28, s28, s31 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s29, s29 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s24, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s30, s30 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s27, #0.0 │ │ │ │ + vadd.f32 s29, s29, s30 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s24, s24 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s25, #0.0 │ │ │ │ + vmla.f32 s16, s29, s28 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s27, s27 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s26, #0.0 │ │ │ │ + vadd.f32 s24, s24, s27 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s25, s25 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s17, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s26, s26 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s23, #0.0 │ │ │ │ + vadd.f32 s25, s25, s26 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s17, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s22, #0.0 │ │ │ │ + vmla.f32 s16, s25, s24 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s23, s23 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vadd.f32 s17, s17, s23 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s22, s22 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s15, s15 │ │ │ │ + cmp r3, r4 │ │ │ │ + vadd.f32 s22, s22, s15 │ │ │ │ + vmla.f32 s16, s22, s17 │ │ │ │ + vstmia r5!, {s16} │ │ │ │ + bne.w b20e8 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldrd r5, r4, [sp, #176] @ 0xb0 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + subs r7, r1, #1 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + ldr r6, [sp, #144] @ 0x90 │ │ │ │ + adds r0, r3, r1 │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + add.w r8, r6, r1 │ │ │ │ + str r1, [sp, #96] @ 0x60 │ │ │ │ + add.w r9, r6, r7 │ │ │ │ + add.w r0, r3, r0, lsl #3 │ │ │ │ + vldr s16, [r0] │ │ │ │ + blx 65794 │ │ │ │ + ldr r3, [sp, #204] @ 0xcc │ │ │ │ + b.n b1e98 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w b1592 │ │ │ │ + lsls r6, r3, #2 │ │ │ │ + adds r2, r5, r6 │ │ │ │ + adds r3, r4, r6 │ │ │ │ + cmp r5, r3 │ │ │ │ + it cc │ │ │ │ + cmpcc r4, r2 │ │ │ │ + bcc.n b22b6 │ │ │ │ + mov r2, r6 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r0, r4 │ │ │ │ + blx 5ae88 │ │ │ │ + mov r2, r6 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r0, r5 │ │ │ │ + blx 5ae88 │ │ │ │ + b.w b1592 │ │ │ │ + movs r2, #0 │ │ │ │ + str.w r2, [r4], #4 │ │ │ │ + str.w r2, [r5], #4 │ │ │ │ + cmp r4, r3 │ │ │ │ + bne.n b22b8 │ │ │ │ + b.w b1592 │ │ │ │ + negs r2, r2 │ │ │ │ + b.w b1584 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + │ │ │ │ +000b22d4 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ + ldr r5, [pc, #536] @ (b2500 ) │ │ │ │ + sub sp, #84 @ 0x54 │ │ │ │ + ldr r4, [pc, #536] @ (b2504 ) │ │ │ │ + mov r6, r3 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w sl, [r3] │ │ │ │ + ldr.w fp, [sp, #136] @ 0x88 │ │ │ │ + ldrd r7, r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + ldr r5, [sp, #132] @ 0x84 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #76] @ 0x4c │ │ │ │ + mov.w r4, #0 │ │ │ │ + mov r4, r1 │ │ │ │ + movs r1, #0 │ │ │ │ + str.w r1, [fp] │ │ │ │ + ldr r1, [pc, #504] @ (b2508 ) │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + add r1, pc │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + str r0, [sp, #32] │ │ │ │ + str r2, [sp, #28] │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + blx 57998 │ │ │ │ + mov r9, r0 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w b248a │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.w b2458 │ │ │ │ + cmp r1, #1 │ │ │ │ + ldr r0, [r6, #0] │ │ │ │ + mov ip, r1 │ │ │ │ + it lt │ │ │ │ + movlt.w ip, #1 │ │ │ │ + cmp r0, ip │ │ │ │ + blt.w b24ac │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov.w ip, #0 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w b24ee │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w b24fa │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + str.w ip, [r3] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.w b24a2 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls.n b246e │ │ │ │ + add.w sl, sl, #1 │ │ │ │ + mov.w lr, sl, lsl #3 │ │ │ │ + cmp.w r9, #0 │ │ │ │ + beq.w b24b4 │ │ │ │ + mul.w r2, sl, r1 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + add.w r9, r7, r1, lsl #2 │ │ │ │ + mov ip, r1 │ │ │ │ + rsb r0, lr, r2, lsl #3 │ │ │ │ + adds r0, #4 │ │ │ │ + add r0, r3 │ │ │ │ + b.n b23a6 │ │ │ │ + mov r2, r3 │ │ │ │ + ldr.w r3, [r9, #-4]! │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n b23ca │ │ │ │ + vldr s15, [r0, #-4] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n b23ca │ │ │ │ + vldr s15, [r0] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n b246e │ │ │ │ + sub.w r0, r0, lr │ │ │ │ + sub.w r3, r2, sl │ │ │ │ + subs.w ip, ip, #1 │ │ │ │ + bne.n b23a4 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [pc, #304] @ (b250c ) │ │ │ │ + add.w r9, sp, #64 @ 0x40 │ │ │ │ + add.w r8, sp, #56 @ 0x38 │ │ │ │ + movs r0, #0 │ │ │ │ + add r3, pc │ │ │ │ + mov r2, r8 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov r3, r9 │ │ │ │ + mov r8, r6 │ │ │ │ + mov r9, r7 │ │ │ │ + add.w sl, sp, #60 @ 0x3c │ │ │ │ + mov r7, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ + b.n b2418 │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + strd r4, fp, [sp, #12] │ │ │ │ + strd r9, r5, [sp, #4] │ │ │ │ + str.w r8, [sp] │ │ │ │ + blx 5de70 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mov r3, sl │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + mov r2, r5 │ │ │ │ + mov r0, r4 │ │ │ │ + strd r6, r7, [sp] │ │ │ │ + blx 660b8 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n b23fe │ │ │ │ + vldr s15, [sp, #60] @ 0x3c │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n b246e │ │ │ │ + vmov.f32 s12, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + vdiv.f32 s13, s12, s15 │ │ │ │ + vldr s14, [r3] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ + vstr s15, [r3] │ │ │ │ + b.n b246e │ │ │ │ + mvn.w r1, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str.w r1, [fp] │ │ │ │ + ldr r0, [pc, #172] @ (b2510 ) │ │ │ │ + add r1, sp, #52 @ 0x34 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #164] @ (b2514 ) │ │ │ │ + ldr r3, [pc, #144] @ (b2504 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n b24f6 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #84 @ 0x54 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #140] @ (b2518 ) │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w b2328 │ │ │ │ + mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n b245e │ │ │ │ + mov r2, r3 │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + b.n b246e │ │ │ │ + mvn.w r1, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n b245e │ │ │ │ + ldr.w ip, [sp, #28] │ │ │ │ + sub.w r8, r7, #4 │ │ │ │ + movs r0, #1 │ │ │ │ + str r1, [sp, #52] @ 0x34 │ │ │ │ + ldr.w r3, [r8, #4]! │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n b24e4 │ │ │ │ + vldr s15, [ip] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n b24e4 │ │ │ │ + vldr s15, [ip, #4] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n b246e │ │ │ │ + adds r0, #1 │ │ │ │ + add ip, lr │ │ │ │ + cmp r1, r0 │ │ │ │ + bge.n b24c0 │ │ │ │ + b.n b23da │ │ │ │ + mvn.w r1, #5 │ │ │ │ + movs r3, #6 │ │ │ │ + b.n b245e │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n b2462 │ │ │ │ + nop │ │ │ │ + subs r6, #36 @ 0x24 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + lsls r2, r2, #9 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + add r1, pc, #472 @ (adr r1, b26e8 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrsh r0, [r7, r0] │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + subs r4, #158 @ 0x9e │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strb r2, [r1, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ -000b22d4 : │ │ │ │ +000b251c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ mov r4, r2 │ │ │ │ - ldr r2, [pc, #956] @ (b26ac ) │ │ │ │ + ldr r2, [pc, #956] @ (b28f4 ) │ │ │ │ mov r9, r1 │ │ │ │ - ldr r1, [pc, #956] @ (b26b0 ) │ │ │ │ + ldr r1, [pc, #956] @ (b28f8 ) │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ - ldr r3, [pc, #956] @ (b26b4 ) │ │ │ │ + ldr r3, [pc, #956] @ (b28fc ) │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ ldr r5, [sp, #236] @ 0xec │ │ │ │ ldr r6, [sp, #240] @ 0xf0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ @@ -117559,215 +117754,215 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldrd sl, r3, [sp, #220] @ 0xdc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrd fp, r3, [sp, #228] @ 0xe4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #884] @ (b26b8 ) │ │ │ │ + ldr r1, [pc, #884] @ (b2900 ) │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr.w r3, [sl] │ │ │ │ mov r7, r0 │ │ │ │ adds r3, #1 │ │ │ │ - beq.n b23c8 │ │ │ │ + beq.n b2610 │ │ │ │ ldr.w r3, [fp] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n b23c8 │ │ │ │ + beq.n b2610 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r6, #0] │ │ │ │ sub.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ ldr r5, [r4, #0] │ │ │ │ clz r3, r3 │ │ │ │ cmp r5, #1 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ - bgt.n b23d4 │ │ │ │ + bgt.n b261c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add.w r8, r5, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n b2410 │ │ │ │ + beq.n b2658 │ │ │ │ movs r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.n b2428 │ │ │ │ + beq.n b2670 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ cmp r5, #0 │ │ │ │ itt lt │ │ │ │ mvnlt.w r2, #2 │ │ │ │ movlt r3, #3 │ │ │ │ - bge.n b23f0 │ │ │ │ + bge.n b2638 │ │ │ │ str r2, [r6, #0] │ │ │ │ - ldr r0, [pc, #800] @ (b26bc ) │ │ │ │ + ldr r0, [pc, #800] @ (b2904 ) │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #792] @ (b26c0 ) │ │ │ │ - ldr r3, [pc, #776] @ (b26b4 ) │ │ │ │ + ldr r2, [pc, #792] @ (b2908 ) │ │ │ │ + ldr r3, [pc, #776] @ (b28fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w b269e │ │ │ │ + bne.w b28e6 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r6, #0] │ │ │ │ movs r3, #1 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ cmp r5, #1 │ │ │ │ - ble.n b2376 │ │ │ │ + ble.n b25be │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ - cbz r2, b2412 │ │ │ │ + cbz r2, b265a │ │ │ │ mul.w r8, r5, r5 │ │ │ │ add.w r1, r5, r5, lsl #2 │ │ │ │ adds r2, r1, #1 │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ adds r1, #3 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ mov.w r8, r8, lsl #1 │ │ │ │ add r2, r8 │ │ │ │ - cbz r7, b2428 │ │ │ │ + cbz r7, b2670 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n b24b6 │ │ │ │ + blt.n b26fe │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [r0, #0] │ │ │ │ lsrs r0, r7, #31 │ │ │ │ cmp r1, r7 │ │ │ │ it lt │ │ │ │ orrlt.w r0, r0, #1 │ │ │ │ - cbz r0, b244c │ │ │ │ + cbz r0, b2694 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n b2398 │ │ │ │ + b.n b25e0 │ │ │ │ mov r5, r8 │ │ │ │ - ldr r1, [pc, #688] @ (b26c4 ) │ │ │ │ + ldr r1, [pc, #688] @ (b290c ) │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ blx 57998 │ │ │ │ - cbnz r0, b2440 │ │ │ │ + cbnz r0, b2688 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n b2398 │ │ │ │ - ldr r1, [pc, #668] @ (b26c8 ) │ │ │ │ + b.n b25e0 │ │ │ │ + ldr r1, [pc, #668] @ (b2910 ) │ │ │ │ mov r0, r9 │ │ │ │ strd r3, r2, [sp, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbnz r0, b2446 │ │ │ │ + cbnz r0, b268e │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n b2398 │ │ │ │ + b.n b25e0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r8, r5 │ │ │ │ - b.n b2380 │ │ │ │ + b.n b25c8 │ │ │ │ ldrd r3, r2, [sp, #104] @ 0x68 │ │ │ │ - b.n b238a │ │ │ │ + b.n b25d2 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r1, r0 │ │ │ │ - bge.n b24be │ │ │ │ + bge.n b2706 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r7, r1 │ │ │ │ - bge.w b268e │ │ │ │ + bge.w b28d6 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.w b2696 │ │ │ │ + ble.w b28de │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ cmpne r1, r5 │ │ │ │ - blt.w b2696 │ │ │ │ + blt.w b28de │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.w b26a6 │ │ │ │ + bne.w b28ee │ │ │ │ vmov s15, r8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ vmov s15, r2 │ │ │ │ str r1, [r0, #4] │ │ │ │ vcvt.f32.s32 s17, s15 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ vstr s16, [r0] │ │ │ │ vstr s17, [r1] │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ str r0, [r1, #0] │ │ │ │ ldr.w r1, [sl] │ │ │ │ cmp r1, r8 │ │ │ │ - bge.n b24c6 │ │ │ │ - cbnz r3, b24da │ │ │ │ + bge.n b270e │ │ │ │ + cbnz r3, b2722 │ │ │ │ mvn.w r2, #13 │ │ │ │ movs r3, #14 │ │ │ │ str r2, [r6, #0] │ │ │ │ - b.n b239a │ │ │ │ + b.n b25e2 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n b2398 │ │ │ │ + b.n b25e0 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n b2398 │ │ │ │ + b.n b25e0 │ │ │ │ ldr.w r1, [fp] │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n b24e6 │ │ │ │ - cbnz r3, b24da │ │ │ │ + bge.n b272e │ │ │ │ + cbnz r3, b2722 │ │ │ │ mvn.w r2, #15 │ │ │ │ movs r3, #16 │ │ │ │ str r2, [r6, #0] │ │ │ │ - b.n b239a │ │ │ │ + b.n b25e2 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b23a6 │ │ │ │ + beq.w b25ee │ │ │ │ negs r3, r3 │ │ │ │ - b.n b239a │ │ │ │ + b.n b25e2 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r0 │ │ │ │ - bge.n b24fc │ │ │ │ + bge.n b2744 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n b24da │ │ │ │ + bne.n b2722 │ │ │ │ mvn.w r2, #17 │ │ │ │ movs r3, #18 │ │ │ │ str r2, [r6, #0] │ │ │ │ - b.n b239a │ │ │ │ + b.n b25e2 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w b26a2 │ │ │ │ + bne.w b28ea │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b23a6 │ │ │ │ + bne.w b25ee │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b23a6 │ │ │ │ + beq.w b25ee │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #4] │ │ │ │ blx 60414 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ - cbz r3, b2530 │ │ │ │ + cbz r3, b2778 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r3, r2 │ │ │ │ str r3, [r6, #0] │ │ │ │ - b.n b23a6 │ │ │ │ + b.n b25ee │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add.w r8, sp, #120 @ 0x78 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -117801,15 +117996,15 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ subs r7, #4 │ │ │ │ str r7, [sp, #32] │ │ │ │ blx 62f8c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n b264e │ │ │ │ + beq.n b2896 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov.w ip, #85 @ 0x55 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ @@ -117828,15 +118023,15 @@ │ │ │ │ str.w r8, [sp, #28] │ │ │ │ strb.w ip, [sp, #128] @ 0x80 │ │ │ │ blx 651ec │ │ │ │ str r6, [sp, #32] │ │ │ │ add r3, sp, #124 @ 0x7c │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ - ldr r0, [pc, #252] @ (b26cc ) │ │ │ │ + ldr r0, [pc, #252] @ (b2914 ) │ │ │ │ add.w r5, r6, r5, lsl #3 │ │ │ │ str r1, [sp, #28] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r5, #8 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -117845,34 +118040,34 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, sp, #116 @ 0x74 │ │ │ │ strd r4, r5, [sp, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ blx 5c108 │ │ │ │ - ldr r3, [pc, #216] @ (b26d0 ) │ │ │ │ - ldr r1, [pc, #216] @ (b26d4 ) │ │ │ │ + ldr r3, [pc, #216] @ (b2918 ) │ │ │ │ + ldr r1, [pc, #216] @ (b291c ) │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ - ldr r3, [pc, #212] @ (b26d8 ) │ │ │ │ + ldr r3, [pc, #212] @ (b2920 ) │ │ │ │ add r1, pc │ │ │ │ ldr r7, [sp, #92] @ 0x5c │ │ │ │ mov r0, r1 │ │ │ │ strd r6, r4, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ strd r5, r4, [sp, #28] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 5bf1c │ │ │ │ - ldr r0, [pc, #184] @ (b26dc ) │ │ │ │ + ldr r0, [pc, #184] @ (b2924 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ strd r7, r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 5e9dc │ │ │ │ @@ -117880,15 +118075,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ vstr s16, [r2] │ │ │ │ vstr s17, [r3] │ │ │ │ ldrd r2, r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [r3, #0] │ │ │ │ - b.n b23a6 │ │ │ │ + b.n b25ee │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ movs r5, #78 @ 0x4e │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -117908,1502 +118103,65 @@ │ │ │ │ strb.w r5, [sp, #128] @ 0x80 │ │ │ │ blx 651ec │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ blx 6074c │ │ │ │ - b.n b2636 │ │ │ │ + b.n b287e │ │ │ │ mvn.w r2, #8 │ │ │ │ movs r3, #9 │ │ │ │ - b.n b2398 │ │ │ │ + b.n b25e0 │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ - b.n b2398 │ │ │ │ + b.n b25e0 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r2 │ │ │ │ - b.n b239a │ │ │ │ + b.n b25e2 │ │ │ │ negs r3, r1 │ │ │ │ - b.n b239a │ │ │ │ - nop │ │ │ │ - subs r6, #28 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrb r4, [r2, r4] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - lsls r6, r5, #7 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrsh r0, [r1, r3] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - subs r5, #102 @ 0x66 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrsb r2, [r5, r1] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - strb r4, [r2, r5] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r4, [r6, r5] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - bvc.n b271c │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - strb r6, [r7, r1] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r7, [sp, #320] @ 0x140 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - strb r4, [r1, r1] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - │ │ │ │ -000b26e0 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ - ldr r5, [pc, #536] @ (b290c ) │ │ │ │ - sub sp, #84 @ 0x54 │ │ │ │ - ldr r4, [pc, #536] @ (b2910 ) │ │ │ │ - mov r6, r3 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w sl, [r3] │ │ │ │ - ldr.w fp, [sp, #136] @ 0x88 │ │ │ │ - ldrd r7, r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - ldr r5, [sp, #132] @ 0x84 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #76] @ 0x4c │ │ │ │ - mov.w r4, #0 │ │ │ │ - mov r4, r1 │ │ │ │ - movs r1, #0 │ │ │ │ - str.w r1, [fp] │ │ │ │ - ldr r1, [pc, #504] @ (b2914 ) │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - add r1, pc │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - str r0, [sp, #32] │ │ │ │ - str r2, [sp, #28] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - blx 57998 │ │ │ │ - mov r9, r0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w b2896 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.w b2864 │ │ │ │ - cmp r1, #1 │ │ │ │ - ldr r0, [r6, #0] │ │ │ │ - mov ip, r1 │ │ │ │ - it lt │ │ │ │ - movlt.w ip, #1 │ │ │ │ - cmp r0, ip │ │ │ │ - blt.w b28b8 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov.w ip, #0 │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b28fa │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w b2906 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str.w ip, [r3] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.w b28ae │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bls.n b287a │ │ │ │ - add.w sl, sl, #1 │ │ │ │ - mov.w lr, sl, lsl #3 │ │ │ │ - cmp.w r9, #0 │ │ │ │ - beq.w b28c0 │ │ │ │ - mul.w r2, sl, r1 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - add.w r9, r7, r1, lsl #2 │ │ │ │ - mov ip, r1 │ │ │ │ - rsb r0, lr, r2, lsl #3 │ │ │ │ - adds r0, #4 │ │ │ │ - add r0, r3 │ │ │ │ - b.n b27b2 │ │ │ │ - mov r2, r3 │ │ │ │ - ldr.w r3, [r9, #-4]! │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n b27d6 │ │ │ │ - vldr s15, [r0, #-4] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n b27d6 │ │ │ │ - vldr s15, [r0] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n b287a │ │ │ │ - sub.w r0, r0, lr │ │ │ │ - sub.w r3, r2, sl │ │ │ │ - subs.w ip, ip, #1 │ │ │ │ - bne.n b27b0 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #304] @ (b2918 ) │ │ │ │ - add.w r9, sp, #64 @ 0x40 │ │ │ │ - add.w r8, sp, #56 @ 0x38 │ │ │ │ - movs r0, #0 │ │ │ │ - add r3, pc │ │ │ │ - mov r2, r8 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - mov r3, r9 │ │ │ │ - mov r8, r6 │ │ │ │ - mov r9, r7 │ │ │ │ - add.w sl, sp, #60 @ 0x3c │ │ │ │ - mov r7, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ - b.n b2824 │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - strd r4, fp, [sp, #12] │ │ │ │ - strd r9, r5, [sp, #4] │ │ │ │ - str.w r8, [sp] │ │ │ │ - blx 5de70 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mov r3, sl │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - strd r6, r7, [sp] │ │ │ │ - blx 660b8 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n b280a │ │ │ │ - vldr s15, [sp, #60] @ 0x3c │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n b287a │ │ │ │ - vmov.f32 s12, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - vdiv.f32 s13, s12, s15 │ │ │ │ - vldr s14, [r3] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - vstr s15, [r3] │ │ │ │ - b.n b287a │ │ │ │ - mvn.w r1, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str.w r1, [fp] │ │ │ │ - ldr r0, [pc, #172] @ (b291c ) │ │ │ │ - add r1, sp, #52 @ 0x34 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #164] @ (b2920 ) │ │ │ │ - ldr r3, [pc, #144] @ (b2910 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n b2902 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #84 @ 0x54 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #140] @ (b2924 ) │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w b2734 │ │ │ │ - mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n b286a │ │ │ │ - mov r2, r3 │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - b.n b287a │ │ │ │ - mvn.w r1, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n b286a │ │ │ │ - ldr.w ip, [sp, #28] │ │ │ │ - sub.w r8, r7, #4 │ │ │ │ - movs r0, #1 │ │ │ │ - str r1, [sp, #52] @ 0x34 │ │ │ │ - ldr.w r3, [r8, #4]! │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n b28f0 │ │ │ │ - vldr s15, [ip] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n b28f0 │ │ │ │ - vldr s15, [ip, #4] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n b287a │ │ │ │ - adds r0, #1 │ │ │ │ - add ip, lr │ │ │ │ - cmp r1, r0 │ │ │ │ - bge.n b28cc │ │ │ │ - b.n b27e6 │ │ │ │ - mvn.w r1, #5 │ │ │ │ - movs r3, #6 │ │ │ │ - b.n b286a │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n b286e │ │ │ │ + b.n b25e2 │ │ │ │ nop │ │ │ │ - subs r2, #24 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - mrc2 0, 0, r0, cr6, cr12, {2} │ │ │ │ - ldr r5, [sp, #456] @ 0x1c8 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r4, [r7, r7] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - subs r0, #146 @ 0x92 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r2, [r5, r3] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - │ │ │ │ -000b2928 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3880] @ 0xf28 │ │ │ │ - sub sp, #180 @ 0xb4 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr.w r2, [pc, #1624] @ b2f98 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr.w r3, [pc, #1624] @ b2f9c │ │ │ │ - mov r5, r1 │ │ │ │ - add r2, pc │ │ │ │ - str r0, [sp, #88] @ 0x58 │ │ │ │ - ldr.w r9, [sp, #280] @ 0x118 │ │ │ │ - ldr.w r8, [pc, #1612] @ b2fa0 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - add r8, pc │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #172] @ 0xac │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - mov r1, r8 │ │ │ │ - ldr r3, [sp, #220] @ 0xdc │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #224] @ 0xe0 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - ldr r3, [sp, #228] @ 0xe4 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [sp, #236] @ 0xec │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [sp, #240] @ 0xf0 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #244] @ 0xf4 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [sp, #248] @ 0xf8 │ │ │ │ - str r3, [sp, #140] @ 0x8c │ │ │ │ - ldr r3, [sp, #252] @ 0xfc │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - ldr r3, [sp, #256] @ 0x100 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - ldr r3, [sp, #260] @ 0x104 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ - ldr r3, [sp, #264] @ 0x108 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - ldr r3, [sp, #268] @ 0x10c │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #272] @ 0x110 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r3, [sp, #276] @ 0x114 │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - ldr r3, [sp, #284] @ 0x11c │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - ldr r3, [sp, #288] @ 0x120 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #292] @ 0x124 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [sp, #296] @ 0x128 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r7, [sp, #300] @ 0x12c │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r1, [pc, #1508] @ b2fa4 │ │ │ │ - mov fp, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r1, [pc, #1496] @ b2fa8 │ │ │ │ - str r0, [sp, #104] @ 0x68 │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - mov r1, r8 │ │ │ │ - str r0, [sp, #60] @ 0x3c │ │ │ │ - mov r0, r5 │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r1, [pc, #1476] @ b2fac │ │ │ │ - mov sl, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - movs r3, #0 │ │ │ │ - mov r8, r0 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - cmp.w fp, #0 │ │ │ │ - beq.n b2a6c │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - orr.w r3, r3, sl │ │ │ │ - orrs.w r3, r3, r8 │ │ │ │ - bne.n b2a42 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str r2, [r7, #0] │ │ │ │ - ldr.w r0, [pc, #1436] @ b2fb0 │ │ │ │ - add r1, sp, #152 @ 0x98 │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr.w r2, [pc, #1424] @ b2fb4 │ │ │ │ - ldr.w r3, [pc, #1396] @ b2f9c │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #172] @ 0xac │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w b2f90 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #180 @ 0xb4 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - cbz r3, b2a96 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n b2a8e │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n b2a86 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - ldr r0, [r1, #0] │ │ │ │ - lsrs r1, r0, #31 │ │ │ │ - cmp r3, r0 │ │ │ │ - it lt │ │ │ │ - orrlt.w r1, r1, #1 │ │ │ │ - cbz r1, b2aae │ │ │ │ - mvn.w r2, #5 │ │ │ │ - movs r3, #6 │ │ │ │ - b.n b2a10 │ │ │ │ - ldr.w r1, [pc, #1352] @ b2fb8 │ │ │ │ - ldr r0, [sp, #88] @ 0x58 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n b29fe │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - mov r3, r2 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n b2a10 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n b2a10 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n b2a10 │ │ │ │ - ldr.w r1, [pc, #1316] @ b2fbc │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n b2a46 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n b2a10 │ │ │ │ - ldr r1, [sp, #108] @ 0x6c │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r3, r1 │ │ │ │ - bge.w b2ec8 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r0, r3 │ │ │ │ - bge.w b2f10 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w b2f40 │ │ │ │ - cmp.w fp, #0 │ │ │ │ - it ne │ │ │ │ - cmpne r2, r3 │ │ │ │ - bgt.w b2f80 │ │ │ │ - cmp.w sl, #0 │ │ │ │ - beq.w b2f48 │ │ │ │ - cbz r2, b2b00 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - vldr s14, [r3] │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcmpe.f32 s14, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.n b2b00 │ │ │ │ - mvn.w r2, #13 │ │ │ │ - movs r3, #14 │ │ │ │ - b.n b2a10 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w b2f94 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n b2b1a │ │ │ │ - cmp.w fp, #0 │ │ │ │ - beq.n b2b24 │ │ │ │ - cmp r2, r3 │ │ │ │ - ble.n b2b24 │ │ │ │ - mvn.w r2, #20 │ │ │ │ - movs r3, #21 │ │ │ │ - str r2, [r7, #0] │ │ │ │ - b.n b2a12 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b2a20 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - mov r1, r4 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - blx 60414 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - cbz r3, b2b50 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - add r3, r2 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - b.n b2a20 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - add.w sl, sp, #156 @ 0x9c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ - ldr r1, [sp, #92] @ 0x5c │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - str r2, [sp, #28] │ │ │ │ - mov r2, r4 │ │ │ │ - str r1, [sp, #24] │ │ │ │ - mov r1, r6 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str.w sl, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r0, [sp, #88] @ 0x58 │ │ │ │ - blx 62f8c │ │ │ │ - ldr r1, [sp, #108] @ 0x6c │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ - cmp.w fp, #0 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - it eq │ │ │ │ - moveq.w ip, #78 @ 0x4e │ │ │ │ - ldr r1, [sp, #112] @ 0x70 │ │ │ │ - it ne │ │ │ │ - movne.w ip, #85 @ 0x55 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - str r1, [sp, #0] │ │ │ │ - mov r1, r6 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - ldr r6, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [sp, #92] @ 0x5c │ │ │ │ - str.w sl, [sp, #28] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ - str r0, [sp, #16] │ │ │ │ - adds r2, #1 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - lsls r2, r2, #3 │ │ │ │ - str r2, [sp, #84] @ 0x54 │ │ │ │ - adds r2, r0, #1 │ │ │ │ - strb.w ip, [sp, #164] @ 0xa4 │ │ │ │ - add r0, r2 │ │ │ │ - str r0, [sp, #80] @ 0x50 │ │ │ │ - subs r0, r6, #4 │ │ │ │ - ldr r6, [sp, #100] @ 0x64 │ │ │ │ - add.w sl, r0, r2, lsl #2 │ │ │ │ - str r0, [sp, #76] @ 0x4c │ │ │ │ - mov r2, r4 │ │ │ │ - add r0, sp, #164 @ 0xa4 │ │ │ │ - str.w sl, [sp, #12] │ │ │ │ - subs r6, #4 │ │ │ │ - str r6, [sp, #68] @ 0x44 │ │ │ │ - blx 651ec │ │ │ │ - cmp.w r8, #0 │ │ │ │ - beq.n b2bf6 │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.w b2d86 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w b2d92 │ │ │ │ - cmp.w fp, #0 │ │ │ │ - beq.w b2e00 │ │ │ │ - ldrd r2, r3, [sp, #76] @ 0x4c │ │ │ │ - add.w r8, r2, r3, lsl #2 │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - mov r0, r5 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov.w ip, #66 @ 0x42 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - ldr r1, [sp, #116] @ 0x74 │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - add r2, sp, #160 @ 0xa0 │ │ │ │ - str r1, [sp, #32] │ │ │ │ - add r1, sp, #168 @ 0xa8 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - str r7, [sp, #52] @ 0x34 │ │ │ │ - str.w r8, [sp, #44] @ 0x2c │ │ │ │ - strd sl, r5, [sp, #20] │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - ldr r5, [r4, #0] │ │ │ │ - str r2, [sp, #28] │ │ │ │ - adds r6, r5, #1 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - add r5, r6 │ │ │ │ - strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ - add.w r5, r2, r5, lsl #2 │ │ │ │ - add.w r6, r2, r6, lsl #2 │ │ │ │ - mov r2, r4 │ │ │ │ - str r5, [sp, #48] @ 0x30 │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - blx 65840 │ │ │ │ - ldr r0, [sp, #148] @ 0x94 │ │ │ │ - mov r2, sl │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - strd r8, r5, [sp, #20] │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ - str r0, [sp, #28] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r0, [sp, #132] @ 0x84 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - str.w r9, [sp, #16] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str r7, [sp, #32] │ │ │ │ - blx 615e4 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w b2a20 │ │ │ │ - ldr r3, [pc, #808] @ (b2fc0 ) │ │ │ │ - mov.w r8, #1 │ │ │ │ - ldr r5, [pc, #804] @ (b2fc4 ) │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - add r5, pc │ │ │ │ - str.w fp, [sp, #72] @ 0x48 │ │ │ │ - add.w r9, r5, #4 │ │ │ │ - str r7, [sp, #76] @ 0x4c │ │ │ │ - sub.w sl, r3, #8 │ │ │ │ - ldr r6, [sp, #132] @ 0x84 │ │ │ │ - ldr.w fp, [sp, #92] @ 0x5c │ │ │ │ - ldr r7, [sp, #96] @ 0x60 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - str r5, [sp, #0] │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r3, [pc, #752] @ (b2fc8 ) │ │ │ │ - mov r1, r4 │ │ │ │ - strd r6, r5, [sp, #20] │ │ │ │ - add r6, sl │ │ │ │ - add r3, pc │ │ │ │ - ldr r0, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mov r3, r9 │ │ │ │ - strd r7, r5, [sp, #8] │ │ │ │ - str.w fp, [sp, #4] │ │ │ │ - blx 5749c │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - cmp r3, r8 │ │ │ │ - bge.n b2cbc │ │ │ │ - ldrd fp, r7, [sp, #72] @ 0x48 │ │ │ │ - cmp.w fp, #0 │ │ │ │ - beq.w b2a20 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - subs r0, r1, #1 │ │ │ │ - str r0, [sp, #152] @ 0x98 │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.w b2a20 │ │ │ │ - ldr r3, [pc, #696] @ (b2fcc ) │ │ │ │ - movs r6, #1 │ │ │ │ - ldr.w sl, [sp, #132] @ 0x84 │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - ldr.w r9, [sp, #100] @ 0x64 │ │ │ │ - sub.w r5, r3, #8 │ │ │ │ - ldr.w r8, [sp, #116] @ 0x74 │ │ │ │ - mov r3, sl │ │ │ │ - ldr.w fp, [sp, #148] @ 0x94 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - str r4, [sp, #72] @ 0x48 │ │ │ │ - adds r6, #1 │ │ │ │ - vldmia r8!, {s13} │ │ │ │ - cmp r6, r1 │ │ │ │ - bgt.n b2d72 │ │ │ │ - vmov.f32 s15, s13 │ │ │ │ - add.w ip, r1, #1 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r1, r8 │ │ │ │ - movs r4, #0 │ │ │ │ - vldmia r1!, {s14} │ │ │ │ - vcmpe.f32 s15, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it gt │ │ │ │ - movgt r4, r2 │ │ │ │ - add.w r2, r2, #1 │ │ │ │ - it gt │ │ │ │ - vmovgt.f32 s15, s14 │ │ │ │ - cmp r2, ip │ │ │ │ - bne.n b2d50 │ │ │ │ - cmp r4, #0 │ │ │ │ - bne.n b2e5a │ │ │ │ - add.w fp, fp, #4 │ │ │ │ - add.w r9, r9, #4 │ │ │ │ - add r3, r5 │ │ │ │ - cmp r6, r0 │ │ │ │ - bgt.w b2a20 │ │ │ │ - ldr r1, [r7, #0] │ │ │ │ - b.n b2d38 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne.w b2bf6 │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w b2bfe │ │ │ │ - ldr.w r8, [pc, #552] @ b2fd0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - add r8, pc │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - mov r2, r8 │ │ │ │ - str.w r8, [sp] │ │ │ │ - blx 60e20 │ │ │ │ - str.w r8, [sp] │ │ │ │ - ldr r6, [sp, #80] @ 0x50 │ │ │ │ - mov r2, r8 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - mov r1, sl │ │ │ │ - add r0, sp, #152 @ 0x98 │ │ │ │ - add.w ip, r3, #4294967295 @ 0xffffffff │ │ │ │ - str.w ip, [sp, #152] @ 0x98 │ │ │ │ - add.w r3, r6, r3, lsl #1 │ │ │ │ - ldr r6, [sp, #76] @ 0x4c │ │ │ │ - add.w r6, r6, r3, lsl #2 │ │ │ │ - str r6, [sp, #60] @ 0x3c │ │ │ │ - mov r3, r6 │ │ │ │ - blx 60e20 │ │ │ │ - cmp.w fp, #0 │ │ │ │ - bne.n b2ed0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r1, [sp, #116] @ 0x74 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r0, r4 │ │ │ │ - blx 6074c │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b2f38 │ │ │ │ - str.w fp, [r7] │ │ │ │ - ldrd r2, r3, [sp, #76] @ 0x4c │ │ │ │ - str r7, [sp, #52] @ 0x34 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r5, [sp, #68] @ 0x44 │ │ │ │ - add.w r6, r2, r3, lsl #2 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - strd sl, r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mov r2, r4 │ │ │ │ - str r6, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - add r4, sp, #160 @ 0xa0 │ │ │ │ - str r4, [sp, #28] │ │ │ │ - adds r4, r1, #1 │ │ │ │ - add r1, r4 │ │ │ │ - add.w r4, r5, r4, lsl #2 │ │ │ │ - str r4, [sp, #40] @ 0x28 │ │ │ │ - add.w r4, r5, r1, lsl #2 │ │ │ │ - add r1, sp, #168 @ 0xa8 │ │ │ │ - str r4, [sp, #48] @ 0x30 │ │ │ │ - movs r4, #69 @ 0x45 │ │ │ │ - strb.w r4, [sp, #168] @ 0xa8 │ │ │ │ - blx 65840 │ │ │ │ - b.n b2a20 │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ - lsls r0, r4, #2 │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ - ldr r0, [sp, #116] @ 0x74 │ │ │ │ - ldr.w ip, [r9] │ │ │ │ - mul.w r1, r4, r2 │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - adds r1, #1 │ │ │ │ - rsb r1, r2, r1, lsl #3 │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - add r1, r2 │ │ │ │ - add.w r2, r4, #1073741824 @ 0x40000000 │ │ │ │ - ldr r4, [sp, #56] @ 0x38 │ │ │ │ - add.w lr, r0, r4 │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ - ldr.w r4, [r0, r2, lsl #2] │ │ │ │ - vstr s13, [lr, #-4] │ │ │ │ - str.w ip, [r0, r2, lsl #2] │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - vstr s15, [r8, #-4] │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - str.w r4, [r9] │ │ │ │ - str r2, [sp, #0] │ │ │ │ - blx 58120 │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r0, [sp, #152] @ 0x98 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w b2d72 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [sp, #148] @ 0x94 │ │ │ │ - subs r4, r2, #4 │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - ldr r0, [sp, #152] @ 0x98 │ │ │ │ - ldr.w ip, [r1, r4] │ │ │ │ - str r2, [r1, r4] │ │ │ │ - str.w ip, [fp] │ │ │ │ - b.n b2d72 │ │ │ │ - mvn.w r2, #7 │ │ │ │ - movs r3, #8 │ │ │ │ - b.n b2a10 │ │ │ │ - ldr r0, [pc, #256] @ (b2fd4 ) │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r6, [sp, #132] @ 0x84 │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - str.w r9, [sp, #8] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - blx 5e9dc │ │ │ │ - mov r1, r4 │ │ │ │ - ldrd r2, r3, [sp, #76] @ 0x4c │ │ │ │ - strd r6, r9, [sp] │ │ │ │ - ldr r0, [sp, #88] @ 0x58 │ │ │ │ - add.w r8, r2, r3, lsl #2 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r2, [sp, #116] @ 0x74 │ │ │ │ - strd r8, r7, [sp, #8] │ │ │ │ - blx 65dac │ │ │ │ - ldr r1, [r7, #0] │ │ │ │ - cbz r1, b2f18 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - b.n b2c0e │ │ │ │ - mvn.w r2, #9 │ │ │ │ - movs r3, #10 │ │ │ │ - b.n b2a10 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - str r2, [sp, #152] @ 0x98 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n b2f30 │ │ │ │ - ldr r0, [sp, #148] @ 0x94 │ │ │ │ - lsls r2, r2, #2 │ │ │ │ - blx 5ae88 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n b2f0a │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mov r1, r2 │ │ │ │ - str r2, [r3, #0] │ │ │ │ - b.n b2d08 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - str r3, [r2, #0] │ │ │ │ - b.n b2a20 │ │ │ │ - mvn.w r2, #11 │ │ │ │ - movs r3, #12 │ │ │ │ - b.n b2a10 │ │ │ │ - cmp.w r8, #0 │ │ │ │ - beq.w b2b00 │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n b2f88 │ │ │ │ - cmp r2, #1 │ │ │ │ - mov r1, r2 │ │ │ │ - it lt │ │ │ │ - movlt r1, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - bgt.n b2f88 │ │ │ │ - ldr r1, [sp, #136] @ 0x88 │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge r3, r2 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, r3 │ │ │ │ - blt.n b2f78 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge.w b2b00 │ │ │ │ - mvn.w r2, #15 │ │ │ │ - movs r3, #16 │ │ │ │ - b.n b2a10 │ │ │ │ - mvn.w r2, #11 │ │ │ │ - mov r3, r2 │ │ │ │ - b.n b2a82 │ │ │ │ - mvn.w r2, #14 │ │ │ │ - movs r3, #15 │ │ │ │ - b.n b2a10 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n b2a12 │ │ │ │ - adds r7, #200 @ 0xc8 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldrsb r6, [r6, r2] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xfb6e005c │ │ │ │ - str r0, [r4, r2] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - strb r4, [r4, r5] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r6, [r3, r1] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - adds r6, #232 @ 0xe8 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r6, [r1, r0] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r6, [pc, #928] @ (b3360 ) │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r5, [pc, #904] @ (b334c ) │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r0, [sp, #784] @ 0x310 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - beq.n b3060 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r0, [sp, #312] @ 0x138 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r7, [sp, #752] @ 0x2f0 │ │ │ │ + subs r3, #212 @ 0xd4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r3, [pc, #616] @ (b3240 ) │ │ │ │ + ldrh r4, [r1, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - │ │ │ │ -000b2fd8 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ - ldr r5, [pc, #536] @ (b3204 ) │ │ │ │ - sub sp, #84 @ 0x54 │ │ │ │ - ldr r4, [pc, #536] @ (b3208 ) │ │ │ │ - mov r6, r3 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w sl, [r3] │ │ │ │ - ldr.w fp, [sp, #136] @ 0x88 │ │ │ │ - ldrd r7, r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - ldr r5, [sp, #132] @ 0x84 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #76] @ 0x4c │ │ │ │ - mov.w r4, #0 │ │ │ │ - mov r4, r1 │ │ │ │ - movs r1, #0 │ │ │ │ - str.w r1, [fp] │ │ │ │ - ldr r1, [pc, #504] @ (b320c ) │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - add r1, pc │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - str r0, [sp, #32] │ │ │ │ - str r2, [sp, #28] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - blx 57998 │ │ │ │ - mov r9, r0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w b318e │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.w b315c │ │ │ │ - cmp r1, #1 │ │ │ │ - ldr r0, [r6, #0] │ │ │ │ - mov ip, r1 │ │ │ │ - it lt │ │ │ │ - movlt.w ip, #1 │ │ │ │ - cmp r0, ip │ │ │ │ - blt.w b31b0 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov.w ip, #0 │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b31f2 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w b31fe │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str.w ip, [r3] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.w b31a6 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bls.n b3172 │ │ │ │ - add.w sl, sl, #1 │ │ │ │ - mov.w lr, sl, lsl #3 │ │ │ │ - cmp.w r9, #0 │ │ │ │ - beq.w b31b8 │ │ │ │ - mul.w r2, sl, r1 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - add.w r9, r7, r1, lsl #2 │ │ │ │ - mov ip, r1 │ │ │ │ - rsb r0, lr, r2, lsl #3 │ │ │ │ - adds r0, #4 │ │ │ │ - add r0, r3 │ │ │ │ - b.n b30aa │ │ │ │ - mov r2, r3 │ │ │ │ - ldr.w r3, [r9, #-4]! │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n b30ce │ │ │ │ - vldr s15, [r0, #-4] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n b30ce │ │ │ │ - vldr s15, [r0] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n b3172 │ │ │ │ - sub.w r0, r0, lr │ │ │ │ - sub.w r3, r2, sl │ │ │ │ - subs.w ip, ip, #1 │ │ │ │ - bne.n b30a8 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #304] @ (b3210 ) │ │ │ │ - add.w r9, sp, #64 @ 0x40 │ │ │ │ - add.w r8, sp, #56 @ 0x38 │ │ │ │ - movs r0, #0 │ │ │ │ - add r3, pc │ │ │ │ - mov r2, r8 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - mov r3, r9 │ │ │ │ - mov r8, r6 │ │ │ │ - mov r9, r7 │ │ │ │ - add.w sl, sp, #60 @ 0x3c │ │ │ │ - mov r7, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ - b.n b311c │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - strd r4, fp, [sp, #12] │ │ │ │ - strd r9, r5, [sp, #4] │ │ │ │ - str.w r8, [sp] │ │ │ │ - blx 64968 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mov r3, sl │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - strd r6, r7, [sp] │ │ │ │ - blx 660b8 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n b3102 │ │ │ │ - vldr s15, [sp, #60] @ 0x3c │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n b3172 │ │ │ │ - vmov.f32 s12, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - vdiv.f32 s13, s12, s15 │ │ │ │ - vldr s14, [r3] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - vstr s15, [r3] │ │ │ │ - b.n b3172 │ │ │ │ - mvn.w r1, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str.w r1, [fp] │ │ │ │ - ldr r0, [pc, #172] @ (b3214 ) │ │ │ │ - add r1, sp, #52 @ 0x34 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #164] @ (b3218 ) │ │ │ │ - ldr r3, [pc, #144] @ (b3208 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n b31fa │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #84 @ 0x54 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #140] @ (b321c ) │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w b302c │ │ │ │ - mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n b3162 │ │ │ │ - mov r2, r3 │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - b.n b3172 │ │ │ │ - mvn.w r1, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n b3162 │ │ │ │ - ldr.w ip, [sp, #28] │ │ │ │ - sub.w r8, r7, #4 │ │ │ │ - movs r0, #1 │ │ │ │ - str r1, [sp, #52] @ 0x34 │ │ │ │ - ldr.w r3, [r8, #4]! │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n b31e8 │ │ │ │ - vldr s15, [ip] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n b31e8 │ │ │ │ - vldr s15, [ip, #4] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n b3172 │ │ │ │ - adds r0, #1 │ │ │ │ - add ip, lr │ │ │ │ - cmp r1, r0 │ │ │ │ - bge.n b31c4 │ │ │ │ - b.n b30de │ │ │ │ - mvn.w r1, #5 │ │ │ │ - movs r3, #6 │ │ │ │ - b.n b3162 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n b3166 │ │ │ │ - nop │ │ │ │ - adds r1, #32 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds.w r0, lr, #14417920 @ 0xdc0000 │ │ │ │ - str r4, [sp, #552] @ 0x228 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r4, [r2, r4] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - cmp r7, #154 @ 0x9a │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - @ instruction: 0x47f2 │ │ │ │ + vshr.u16 q8, q6, #10 │ │ │ │ + ldrb r0, [r0, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - │ │ │ │ -000b3220 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ - sub sp, #84 @ 0x54 │ │ │ │ - mov r4, r2 │ │ │ │ - ldr r2, [pc, #780] @ (b3548 ) │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r1, [pc, #780] @ (b354c ) │ │ │ │ - str r3, [sp, #28] │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [pc, #780] @ (b3550 ) │ │ │ │ - add r1, pc │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r8, [sp, #136] @ 0x88 │ │ │ │ - ldrd fp, r9, [sp, #144] @ 0x90 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r6, [sp, #156] @ 0x9c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #740] @ (b3554 ) │ │ │ │ - str r0, [sp, #24] │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - movs r3, #0 │ │ │ │ - ldr.w sl, [r9] │ │ │ │ - mov r7, r0 │ │ │ │ - str r3, [r6, #0] │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - cbz r3, b32d8 │ │ │ │ - cmp r7, #0 │ │ │ │ - beq.w b3452 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n b32ee │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - bge.n b32f6 │ │ │ │ - mvn.w r3, #4 │ │ │ │ - movs r7, #5 │ │ │ │ - str r3, [r6, #0] │ │ │ │ - ldr r0, [pc, #684] @ (b3558 ) │ │ │ │ - add r1, sp, #52 @ 0x34 │ │ │ │ - str r7, [sp, #52] @ 0x34 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #676] @ (b355c ) │ │ │ │ - ldr r3, [pc, #660] @ (b3550 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w b3528 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #84 @ 0x54 │ │ │ │ - vpop {d8-d9} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #644] @ (b3560 ) │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n b3288 │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - movs r7, #1 │ │ │ │ - b.n b32a8 │ │ │ │ - mvn.w r3, #2 │ │ │ │ - movs r7, #3 │ │ │ │ - b.n b32a8 │ │ │ │ - ldr r7, [r6, #0] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne.w b3484 │ │ │ │ - ldr r0, [pc, #612] @ (b3564 ) │ │ │ │ - mov r3, r4 │ │ │ │ - ldr r1, [pc, #612] @ (b3568 ) │ │ │ │ - mov r2, r5 │ │ │ │ - add r0, pc │ │ │ │ - adds r7, r0, #4 │ │ │ │ - add r1, pc │ │ │ │ - strd r7, r7, [sp, #4] │ │ │ │ - str r7, [sp, #0] │ │ │ │ - movs r7, #1 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - movs r1, #0 │ │ │ │ - str r7, [sp, #52] @ 0x34 │ │ │ │ - str.w r1, [fp, #4] │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - mla r0, r0, r2, r2 │ │ │ │ - subs r3, #1 │ │ │ │ - cmp r0, #1 │ │ │ │ - it lt │ │ │ │ - movlt r0, #1 │ │ │ │ - vmov s15, r0 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr.w r0, [r9] │ │ │ │ - vcvt.f32.s32 s16, s15 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - vstr s16, [fp] │ │ │ │ - blt.w b346a │ │ │ │ - ldr r7, [r6, #0] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne.w b3484 │ │ │ │ - cmp.w sl, #4294967295 @ 0xffffffff │ │ │ │ - beq.n b32b6 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n b32b6 │ │ │ │ - cmp r2, #1 │ │ │ │ - beq.w b3498 │ │ │ │ - ldr r0, [pc, #516] @ (b356c ) │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s17, s0 │ │ │ │ - ldr r0, [pc, #508] @ (b3570 ) │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - vdiv.f32 s15, s17, s0 │ │ │ │ - vdiv.f32 s17, s14, s15 │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b353a │ │ │ │ - vsqrt.f32 s19, s15 │ │ │ │ - vcmp.f32 s17, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b352c │ │ │ │ - vsqrt.f32 s18, s17 │ │ │ │ - ldr r0, [pc, #460] @ (b3574 ) │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - mov r1, r5 │ │ │ │ - strd r8, r3, [sp] │ │ │ │ - add r0, pc │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - blx 5a104 │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n b3488 │ │ │ │ - vcmpe.f32 s0, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n b3488 │ │ │ │ - vdiv.f32 s15, s19, s0 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - movs r7, #1 │ │ │ │ - strd r4, r3, [sp, #8] │ │ │ │ - add r1, sp, #64 @ 0x40 │ │ │ │ - ldr r2, [pc, #412] @ (b3578 ) │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r3, [pc, #412] @ (b357c ) │ │ │ │ - add r2, pc │ │ │ │ - str r1, [sp, #0] │ │ │ │ - add r3, pc │ │ │ │ - mov r1, r2 │ │ │ │ - adds r3, #8 │ │ │ │ - strd r8, r6, [sp, #16] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - vstr s15, [sp, #64] @ 0x40 │ │ │ │ - blx 57dfc │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - add.w sl, sp, #72 @ 0x48 │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - str r1, [sp, #0] │ │ │ │ - mov r1, r4 │ │ │ │ - str.w fp, [sp, #8] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - str.w sl, [sp, #16] │ │ │ │ - subs r3, r3, r2 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - add.w r9, fp, r2, lsl #3 │ │ │ │ - add r3, sp, #68 @ 0x44 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mov r3, r8 │ │ │ │ - str.w r9, [sp, #12] │ │ │ │ - blx 581ec │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n b34c0 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - mov r0, r4 │ │ │ │ - blx 6074c │ │ │ │ - cmp r7, #1 │ │ │ │ - beq.n b34fc │ │ │ │ - movs r3, #0 │ │ │ │ - vstr s16, [fp] │ │ │ │ - str.w r3, [fp, #4] │ │ │ │ - b.n b32b6 │ │ │ │ - ldr r1, [pc, #300] @ (b3580 ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w b328e │ │ │ │ - mvn.w r3, #1 │ │ │ │ - movs r7, #2 │ │ │ │ - b.n b32a8 │ │ │ │ - cmp.w sl, #4294967295 @ 0xffffffff │ │ │ │ - ittt ne │ │ │ │ - mvnne.w r3, #7 │ │ │ │ - movne r7, #8 │ │ │ │ - strne r3, [r6, #0] │ │ │ │ - bne.w b32aa │ │ │ │ - ldr r7, [r6, #0] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq.w b32b6 │ │ │ │ - negs r7, r7 │ │ │ │ - b.n b32aa │ │ │ │ - vcmpe.f32 s0, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n b33f8 │ │ │ │ - vdiv.f32 s15, s18, s0 │ │ │ │ - b.n b33d0 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [r2, #0] │ │ │ │ - str r3, [r0, #0] │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - str.w r1, [fp, #4] │ │ │ │ - str.w r3, [fp] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w b32b6 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - b.n b32b6 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r5, [sp, #28] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r1, r4 │ │ │ │ - mov r2, r5 │ │ │ │ - strd sl, r3, [sp, #8] │ │ │ │ - str.w r9, [sp, #4] │ │ │ │ - mov r3, r8 │ │ │ │ - str.w fp, [sp] │ │ │ │ - blx 5fca4 │ │ │ │ - str.w r8, [sp, #4] │ │ │ │ - str r5, [sp, #0] │ │ │ │ - mov r1, r4 │ │ │ │ - str r6, [sp, #12] │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - add.w r3, r2, r3, lsl #2 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r3, r2 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - blx 65dac │ │ │ │ - b.n b3442 │ │ │ │ - ldr r0, [r6, #0] │ │ │ │ - cbz r0, b3524 │ │ │ │ - subs r0, #1 │ │ │ │ - vldr s14, [sp, #64] @ 0x40 │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [pc, #120] @ (b3584 ) │ │ │ │ - add r1, sp, #56 @ 0x38 │ │ │ │ - str r0, [sp, #60] @ 0x3c │ │ │ │ - add r0, sp, #60 @ 0x3c │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - add r3, pc │ │ │ │ - vstr s15, [sp, #56] @ 0x38 │ │ │ │ - blx 5e354 │ │ │ │ - b.n b3446 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - b.n b3502 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - vmov.f32 s0, s17 │ │ │ │ - blx 5bfe8 │ │ │ │ - vmov.f32 s18, s0 │ │ │ │ - b.n b33a4 │ │ │ │ - vmov.f32 s0, s15 │ │ │ │ - blx 5bfe8 │ │ │ │ - vmov.f32 s19, s0 │ │ │ │ - b.n b3394 │ │ │ │ - cmp r6, #208 @ 0xd0 │ │ │ │ + subs r3, #30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r5, [pc, #800] @ (b3870 ) │ │ │ │ + strb r2, [r2, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - bx r2 │ │ │ │ + strh r0, [r4, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r7, [pc, #880] @ (b38cc ) │ │ │ │ + ldrsb r4, [r3, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r6, #86 @ 0x56 │ │ │ │ + bmi.n b2884 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blxns r4 │ │ │ │ + strh r6, [r4, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r5, [sp, #48] @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bx ip │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r3, [pc, #984] @ (b3948 ) │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r6, [pc, #520] @ (b377c ) │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r4, [pc, #288] @ (b3698 ) │ │ │ │ + strh r4, [r6, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r1!, {r4, r6} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r1, [sp, #592] @ 0x250 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf0de005c │ │ │ │ - str r0, [sp, #384] @ 0x180 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ │ │ │ │ -000b3588 : │ │ │ │ +000b2928 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ mov ip, r2 │ │ │ │ - ldr.w r2, [pc, #3300] @ b4288 │ │ │ │ + ldr.w r2, [pc, #3300] @ b3628 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ - ldr.w r3, [pc, #3296] @ b428c │ │ │ │ + ldr.w r3, [pc, #3296] @ b362c │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r1, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ @@ -119412,57 +118170,57 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrd r6, r3, [sp, #200] @ 0xc8 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w b36da │ │ │ │ + beq.w b2a7a │ │ │ │ ldr.w lr, [ip] │ │ │ │ cmp.w lr, #0 │ │ │ │ - beq.n b36da │ │ │ │ + beq.n b2a7a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r0, r1 │ │ │ │ adds r1, #1 │ │ │ │ lsls r1, r1, #3 │ │ │ │ subs r4, r6, r1 │ │ │ │ str r4, [sp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b3700 │ │ │ │ + bne.w b2aa0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp.w lr, #1 │ │ │ │ sub.w r3, r3, #4 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ sub.w r3, r3, #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ sub.w r3, r3, #8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - ble.w b39d0 │ │ │ │ + ble.w b2d70 │ │ │ │ mov fp, r0 │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ add.w r9, sp, #84 @ 0x54 │ │ │ │ movs r3, #1 │ │ │ │ str.w lr, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r2, #1 │ │ │ │ - ble.n b369a │ │ │ │ + ble.n b2a3a │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add.w r1, r3, fp, lsl #3 │ │ │ │ ldr.w r3, [r6, #4]! │ │ │ │ vldr s11, [r1, #16] │ │ │ │ vldr s10, [r1, #20] │ │ │ │ cmp r3, r0 │ │ │ │ - beq.w b3ca6 │ │ │ │ + beq.w b3046 │ │ │ │ vldr s12, [r1, #8] │ │ │ │ adds r0, #1 │ │ │ │ vldr s13, [r1, #12] │ │ │ │ adds r4, #8 │ │ │ │ vstr s11, [r1, #8] │ │ │ │ cmp r2, r0 │ │ │ │ vstr s10, [r1, #12] │ │ │ │ @@ -119473,15 +118231,15 @@ │ │ │ │ vmul.f32 s15, s15, s11 │ │ │ │ vmla.f32 s15, s9, s10 │ │ │ │ vnmls.f32 s14, s9, s11 │ │ │ │ vsub.f32 s13, s13, s15 │ │ │ │ vsub.f32 s12, s12, s14 │ │ │ │ vstr s13, [r1, #12] │ │ │ │ vstr s12, [r1, #8] │ │ │ │ - bne.n b3634 │ │ │ │ + bne.n b29d4 │ │ │ │ vstr s14, [sp, #84] @ 0x54 │ │ │ │ vstr s15, [sp, #88] @ 0x58 │ │ │ │ vstr s12, [sp, #76] @ 0x4c │ │ │ │ vstr s13, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ add.w r4, fp, r2 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ @@ -119493,44 +118251,44 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #1 │ │ │ │ - bgt.w b3d26 │ │ │ │ + bgt.w b30c6 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add fp, r2 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n b36da │ │ │ │ + blt.n b2a7a │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - b.n b3624 │ │ │ │ - ldr.w r2, [pc, #2996] @ b4290 │ │ │ │ - ldr.w r3, [pc, #2988] @ b428c │ │ │ │ + b.n b29c4 │ │ │ │ + ldr.w r2, [pc, #2996] @ b3630 │ │ │ │ + ldr.w r3, [pc, #2988] @ b362c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w b44b0 │ │ │ │ + bne.w b3850 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w b3a9c │ │ │ │ + beq.w b2e3c │ │ │ │ sub.w r3, r1, #8 │ │ │ │ cmp.w lr, #1 │ │ │ │ - ble.w b3f9e │ │ │ │ + ble.w b333e │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w fp, sp, #84 @ 0x54 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -119540,27 +118298,27 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str.w lr, [sp, #60] @ 0x3c │ │ │ │ adds r3, #8 │ │ │ │ strd r5, fp, [sp, #8] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ str r3, [sp, #16] │ │ │ │ - b.n b3754 │ │ │ │ + b.n b2af4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r6, r2 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, r1 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n b36da │ │ │ │ + blt.n b2a7a │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr.w r9, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ blx 62524 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ @@ -119570,15 +118328,15 @@ │ │ │ │ ldr r4, [sp, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [r6, #8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [r6, #12] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #1 │ │ │ │ - ble.n b373c │ │ │ │ + ble.n b2adc │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ mov r1, fp │ │ │ │ blx 62524 │ │ │ │ vldr s9, [r6, #12] │ │ │ │ vldr s15, [sp, #104] @ 0x68 │ │ │ │ vldr s11, [r6, #8] │ │ │ │ @@ -119605,15 +118363,15 @@ │ │ │ │ blx 6522c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr.w sl, [r4] │ │ │ │ str r3, [r6, #16] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp.w sl, #2 │ │ │ │ str r3, [r6, #20] │ │ │ │ - ble.n b38ca │ │ │ │ + ble.n b2c6a │ │ │ │ add.w fp, fp, #8 │ │ │ │ add r3, sp, #116 @ 0x74 │ │ │ │ ldr.w r8, [sp, #36] @ 0x24 │ │ │ │ add.w r7, r9, #16 │ │ │ │ mov r4, r6 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ movs r5, #3 │ │ │ │ @@ -119668,21 +118426,21 @@ │ │ │ │ ldrd r0, r1, [sp, #8] │ │ │ │ blx 6522c │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ cmp sl, r5 │ │ │ │ str r2, [r4, #16] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [r4, #20] │ │ │ │ - bge.n b3810 │ │ │ │ + bge.n b2bb0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ ldr.w sl, [r3] │ │ │ │ add.w r7, sl, #4294967295 @ 0xffffffff │ │ │ │ cmp r7, #0 │ │ │ │ - ble.w b373c │ │ │ │ + ble.w b2adc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add.w r8, sl, #1073741824 @ 0x40000000 │ │ │ │ add.w r8, r8, #4294967295 @ 0xffffffff │ │ │ │ add.w r9, sl, #536870912 @ 0x20000000 │ │ │ │ sub.w r9, r9, #2 │ │ │ │ add r5, sp, #92 @ 0x5c │ │ │ │ add.w r8, r3, r8, lsl #2 │ │ │ │ @@ -119690,15 +118448,15 @@ │ │ │ │ add.w r4, r3, sl │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add.w r4, r3, r4, lsl #3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r9, r3, r9, lsl #3 │ │ │ │ ldr.w r3, [r8, #-4]! │ │ │ │ cmp r3, r7 │ │ │ │ - beq.n b3972 │ │ │ │ + beq.n b2d12 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ vldr s16, [r4] │ │ │ │ sub.w r9, r9, #8 │ │ │ │ vldr s17, [r4, #4] │ │ │ │ blx 62524 │ │ │ │ vldr s15, [sp, #96] @ 0x60 │ │ │ │ @@ -119717,18 +118475,18 @@ │ │ │ │ vstr s15, [sp, #88] @ 0x58 │ │ │ │ vsub.f32 s15, s14, s12 │ │ │ │ vstr s12, [sp, #84] @ 0x54 │ │ │ │ vstr s13, [r4, #12] │ │ │ │ vstr s13, [sp, #80] @ 0x50 │ │ │ │ vstr s15, [r4, #8] │ │ │ │ vstr s15, [sp, #76] @ 0x4c │ │ │ │ - beq.w b373c │ │ │ │ + beq.w b2adc │ │ │ │ ldr.w r3, [r8, #-4]! │ │ │ │ cmp r3, r7 │ │ │ │ - bne.n b3906 │ │ │ │ + bne.n b2ca6 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ blx 62524 │ │ │ │ vldr s9, [r4, #4] │ │ │ │ vldr s15, [sp, #96] @ 0x60 │ │ │ │ sub.w r9, r9, #8 │ │ │ │ vldr s11, [r4] │ │ │ │ @@ -119745,34 +118503,34 @@ │ │ │ │ vstr s15, [sp, #88] @ 0x58 │ │ │ │ vsub.f32 s15, s14, s12 │ │ │ │ vstr s12, [sp, #84] @ 0x54 │ │ │ │ vstr s13, [r4, #4] │ │ │ │ vstr s13, [sp, #80] @ 0x50 │ │ │ │ vstr s15, [r4] │ │ │ │ vstr s15, [sp, #76] @ 0x4c │ │ │ │ - bne.n b38fe │ │ │ │ - b.n b373c │ │ │ │ + bne.n b2c9e │ │ │ │ + b.n b2adc │ │ │ │ ldr.w fp, [sp, #28] │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ add.w r9, sp, #84 @ 0x54 │ │ │ │ movs r3, #1 │ │ │ │ str.w ip, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r2, #1 │ │ │ │ - ble.n b3a58 │ │ │ │ + ble.n b2df8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add.w r1, r3, fp, lsl #3 │ │ │ │ ldr.w r3, [r6, #4]! │ │ │ │ vldr s11, [r1, #16] │ │ │ │ vldr s10, [r1, #20] │ │ │ │ cmp r3, r0 │ │ │ │ - beq.w b3ce6 │ │ │ │ + beq.w b3086 │ │ │ │ vldr s12, [r1, #8] │ │ │ │ adds r0, #1 │ │ │ │ vldr s13, [r1, #12] │ │ │ │ adds r4, #8 │ │ │ │ vstr s11, [r1, #8] │ │ │ │ cmp r2, r0 │ │ │ │ vstr s10, [r1, #12] │ │ │ │ @@ -119783,15 +118541,15 @@ │ │ │ │ vmul.f32 s15, s15, s11 │ │ │ │ vmla.f32 s15, s9, s10 │ │ │ │ vnmls.f32 s14, s9, s11 │ │ │ │ vsub.f32 s13, s13, s15 │ │ │ │ vsub.f32 s12, s12, s14 │ │ │ │ vstr s13, [r1, #12] │ │ │ │ vstr s12, [r1, #8] │ │ │ │ - bne.n b39f2 │ │ │ │ + bne.n b2d92 │ │ │ │ vstr s14, [sp, #84] @ 0x54 │ │ │ │ vstr s15, [sp, #88] @ 0x58 │ │ │ │ vstr s12, [sp, #76] @ 0x4c │ │ │ │ vstr s13, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ add.w r4, fp, r2 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ @@ -119803,69 +118561,69 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #1 │ │ │ │ - bgt.w b3e62 │ │ │ │ + bgt.w b3202 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add fp, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r2, r3 │ │ │ │ - ble.w b36da │ │ │ │ + ble.w b2a7a │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - b.n b39e2 │ │ │ │ + b.n b2d82 │ │ │ │ sub.w r2, r1, #8 │ │ │ │ cmp.w lr, #1 │ │ │ │ - ble.w b426a │ │ │ │ + ble.w b360a │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ subs r6, #8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ str r2, [sp, #8] │ │ │ │ mov fp, r6 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str.w lr, [sp, #52] @ 0x34 │ │ │ │ adds r2, #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ add r2, sp, #84 @ 0x54 │ │ │ │ str r2, [sp, #16] │ │ │ │ - b.n b3ae0 │ │ │ │ + b.n b2e80 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add fp, r2 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, r1 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r2, r3 │ │ │ │ - blt.w b36da │ │ │ │ + blt.w b2a7a │ │ │ │ ldr.w r9, [sp, #20] │ │ │ │ add.w r1, fp, #8 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r9 │ │ │ │ blx 6522c │ │ │ │ ldr r6, [sp, #0] │ │ │ │ vldr s13, [sp, #76] @ 0x4c │ │ │ │ vldr s12, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ vstr s13, [fp, #8] │ │ │ │ cmp r2, #1 │ │ │ │ vstr s12, [fp, #12] │ │ │ │ - ble.n b3ac6 │ │ │ │ + ble.n b2e66 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ vldr s11, [fp, #16] │ │ │ │ vldr s10, [fp, #20] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ vldr s15, [r4, #4] │ │ │ │ vldr s9, [r4] │ │ │ │ @@ -119883,15 +118641,15 @@ │ │ │ │ blx 6522c │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str.w r2, [fp, #16] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ cmp r6, #2 │ │ │ │ str.w r2, [fp, #20] │ │ │ │ - ble.n b3c1c │ │ │ │ + ble.n b2fbc │ │ │ │ add.w sl, r9, #16 │ │ │ │ mov r8, r4 │ │ │ │ str.w fp, [sp, #44] @ 0x2c │ │ │ │ mov r4, fp │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov fp, sl │ │ │ │ ldr.w sl, [sp, #16] │ │ │ │ @@ -119936,21 +118694,21 @@ │ │ │ │ vstr s13, [sp, #84] @ 0x54 │ │ │ │ blx 6522c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r9 │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [r4, #20] │ │ │ │ - bge.n b3b76 │ │ │ │ + bge.n b2f16 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w fp, [sp, #44] @ 0x2c │ │ │ │ ldr r6, [r3, #0] │ │ │ │ subs r0, r6, #1 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w b3ac6 │ │ │ │ + ble.w b2e66 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add.w r4, r6, #1073741824 @ 0x40000000 │ │ │ │ subs r4, #1 │ │ │ │ add.w r4, r3, r4, lsl #2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds r2, r3, r6 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -119967,28 +118725,28 @@ │ │ │ │ vldr s12, [r2, #-4] │ │ │ │ vmla.f32 s15, s11, s9 │ │ │ │ ldr.w r3, [r4, #-4]! │ │ │ │ vnmls.f32 s14, s10, s9 │ │ │ │ cmp r3, r0 │ │ │ │ vsub.f32 s12, s12, s15 │ │ │ │ vsub.f32 s13, s13, s14 │ │ │ │ - beq.w b4474 │ │ │ │ + beq.w b3814 │ │ │ │ vstr s13, [r2] │ │ │ │ subs r1, #8 │ │ │ │ vstr s12, [r2, #4] │ │ │ │ subs r0, #1 │ │ │ │ vstr s10, [r2, #-8] │ │ │ │ sub.w r2, r2, #8 │ │ │ │ vstr s11, [r2, #4] │ │ │ │ - bne.n b3c40 │ │ │ │ + bne.n b2fe0 │ │ │ │ vstr s12, [sp, #80] @ 0x50 │ │ │ │ vstr s13, [sp, #76] @ 0x4c │ │ │ │ vstr s15, [sp, #88] @ 0x58 │ │ │ │ vstr s14, [sp, #84] @ 0x54 │ │ │ │ - b.n b3ac6 │ │ │ │ + b.n b2e66 │ │ │ │ vldr s15, [r4, #4] │ │ │ │ adds r0, #1 │ │ │ │ vldr s9, [r1, #12] │ │ │ │ adds r4, #8 │ │ │ │ vldr s13, [r1, #8] │ │ │ │ cmp r0, r2 │ │ │ │ vldr s12, [r4, #-8] │ │ │ │ @@ -119997,16 +118755,16 @@ │ │ │ │ vmul.f32 s15, s13, s15 │ │ │ │ vmla.f32 s15, s12, s9 │ │ │ │ vnmls.f32 s14, s12, s13 │ │ │ │ vsub.f32 s13, s10, s15 │ │ │ │ vsub.f32 s12, s11, s14 │ │ │ │ vstr s13, [r1, #12] │ │ │ │ vstr s12, [r1, #8] │ │ │ │ - bne.w b3634 │ │ │ │ - b.n b368a │ │ │ │ + bne.w b29d4 │ │ │ │ + b.n b2a2a │ │ │ │ vldr s15, [r4, #4] │ │ │ │ adds r0, #1 │ │ │ │ vldr s9, [r1, #12] │ │ │ │ adds r4, #8 │ │ │ │ vldr s13, [r1, #8] │ │ │ │ cmp r0, r2 │ │ │ │ vldr s12, [r4, #-8] │ │ │ │ @@ -120015,16 +118773,16 @@ │ │ │ │ vmul.f32 s15, s13, s15 │ │ │ │ vmla.f32 s15, s12, s9 │ │ │ │ vnmls.f32 s14, s12, s13 │ │ │ │ vsub.f32 s13, s10, s15 │ │ │ │ vsub.f32 s12, s11, s14 │ │ │ │ vstr s13, [r1, #12] │ │ │ │ vstr s12, [r1, #8] │ │ │ │ - bne.w b39f2 │ │ │ │ - b.n b3a48 │ │ │ │ + bne.w b2d92 │ │ │ │ + b.n b2de8 │ │ │ │ add.w r1, fp, r2 │ │ │ │ subs r4, r2, #1 │ │ │ │ add.w r2, r2, #536870912 @ 0x20000000 │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r6, r1, lsl #3 │ │ │ │ subs r2, #1 │ │ │ │ add.w r2, r7, r2, lsl #3 │ │ │ │ @@ -120054,15 +118812,15 @@ │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ sub.w r8, r4, #2 │ │ │ │ cmp.w r8, #0 │ │ │ │ - ble.w b36c4 │ │ │ │ + ble.w b2a64 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ lsls r6, r4, #3 │ │ │ │ add r4, fp │ │ │ │ sub.w r2, r6, #24 │ │ │ │ add.w r4, r3, r4, lsl #3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w sl, r3, r2 │ │ │ │ @@ -120109,16 +118867,16 @@ │ │ │ │ vstr s13, [sp, #84] @ 0x54 │ │ │ │ blx 6522c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ subs.w r8, r8, #1 │ │ │ │ str.w r3, [r4, #-8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str.w r3, [r4, #-4] │ │ │ │ - bne.n b3dc2 │ │ │ │ - b.n b36c4 │ │ │ │ + bne.n b3162 │ │ │ │ + b.n b2a64 │ │ │ │ add.w r1, fp, r2 │ │ │ │ subs r4, r2, #1 │ │ │ │ add.w r2, r2, #536870912 @ 0x20000000 │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r6, r1, lsl #3 │ │ │ │ subs r2, #1 │ │ │ │ add.w r2, r7, r2, lsl #3 │ │ │ │ @@ -120148,15 +118906,15 @@ │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ sub.w r8, r4, #2 │ │ │ │ cmp.w r8, #0 │ │ │ │ - ble.w b3a82 │ │ │ │ + ble.w b2e22 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ lsls r6, r4, #3 │ │ │ │ add r4, fp │ │ │ │ sub.w r2, r6, #24 │ │ │ │ add.w r4, r3, r4, lsl #3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w sl, r3, r2 │ │ │ │ @@ -120203,16 +118961,16 @@ │ │ │ │ vstr s13, [sp, #84] @ 0x54 │ │ │ │ blx 6522c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ subs.w r8, r8, #1 │ │ │ │ str.w r3, [r4, #-8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str.w r3, [r4, #-4] │ │ │ │ - bne.n b3efe │ │ │ │ - b.n b3a82 │ │ │ │ + bne.n b329e │ │ │ │ + b.n b2e22 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w fp, sp, #84 @ 0x54 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -120222,24 +118980,24 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str.w ip, [sp, #56] @ 0x38 │ │ │ │ adds r3, #8 │ │ │ │ strd r5, fp, [sp, #8] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ str r3, [sp, #16] │ │ │ │ - b.n b3fe8 │ │ │ │ + b.n b3388 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - ble.w b36da │ │ │ │ + ble.w b2a7a │ │ │ │ mov r3, r2 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r9, r3 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr.w r8, [sp, #20] │ │ │ │ @@ -120254,15 +119012,15 @@ │ │ │ │ ldr r4, [sp, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str.w r3, [r9, #8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str.w r3, [r9, #12] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #1 │ │ │ │ - ble.n b3fca │ │ │ │ + ble.n b336a │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ mov r1, fp │ │ │ │ blx 62524 │ │ │ │ vldr s9, [r9, #12] │ │ │ │ vldr s15, [sp, #104] @ 0x68 │ │ │ │ vldr s11, [r9, #8] │ │ │ │ @@ -120289,15 +119047,15 @@ │ │ │ │ blx 6522c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr.w sl, [r4] │ │ │ │ str.w r3, [r9, #16] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp.w sl, #2 │ │ │ │ str.w r3, [r9, #20] │ │ │ │ - ble.n b4166 │ │ │ │ + ble.n b3506 │ │ │ │ add.w fp, fp, #8 │ │ │ │ add r3, sp, #116 @ 0x74 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ add.w r6, r8, #16 │ │ │ │ mov r4, r9 │ │ │ │ str.w r9, [sp, #52] @ 0x34 │ │ │ │ movs r5, #3 │ │ │ │ @@ -120352,21 +119110,21 @@ │ │ │ │ ldrd r0, r1, [sp, #8] │ │ │ │ blx 6522c │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ cmp sl, r5 │ │ │ │ str r2, [r4, #16] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [r4, #20] │ │ │ │ - bge.n b40aa │ │ │ │ + bge.n b344a │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ ldr.w sl, [r3] │ │ │ │ add.w r6, sl, #4294967295 @ 0xffffffff │ │ │ │ cmp r6, #0 │ │ │ │ - ble.w b3fca │ │ │ │ + ble.w b336a │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add.w r7, sl, #1073741824 @ 0x40000000 │ │ │ │ subs r7, #1 │ │ │ │ add.w r8, sl, #536870912 @ 0x20000000 │ │ │ │ sub.w r8, r8, #2 │ │ │ │ add r5, sp, #92 @ 0x5c │ │ │ │ add.w r7, r3, r7, lsl #2 │ │ │ │ @@ -120374,15 +119132,15 @@ │ │ │ │ add.w r4, r3, sl │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add.w r4, r3, r4, lsl #3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r8, r3, r8, lsl #3 │ │ │ │ ldr.w r3, [r7, #-4]! │ │ │ │ cmp r3, r6 │ │ │ │ - beq.n b420c │ │ │ │ + beq.n b35ac │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ vldr s16, [r4] │ │ │ │ sub.w r8, r8, #8 │ │ │ │ vldr s17, [r4, #4] │ │ │ │ blx 62524 │ │ │ │ vldr s15, [sp, #96] @ 0x60 │ │ │ │ @@ -120401,18 +119159,18 @@ │ │ │ │ vstr s15, [sp, #88] @ 0x58 │ │ │ │ vsub.f32 s15, s14, s12 │ │ │ │ vstr s12, [sp, #84] @ 0x54 │ │ │ │ vstr s13, [r4, #12] │ │ │ │ vstr s13, [sp, #80] @ 0x50 │ │ │ │ vstr s15, [r4, #8] │ │ │ │ vstr s15, [sp, #76] @ 0x4c │ │ │ │ - beq.w b3fca │ │ │ │ + beq.w b336a │ │ │ │ ldr.w r3, [r7, #-4]! │ │ │ │ cmp r3, r6 │ │ │ │ - bne.n b41a0 │ │ │ │ + bne.n b3540 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ blx 62524 │ │ │ │ vldr s9, [r4, #4] │ │ │ │ vldr s15, [sp, #96] @ 0x60 │ │ │ │ sub.w r8, r8, #8 │ │ │ │ vldr s11, [r4] │ │ │ │ @@ -120429,44 +119187,44 @@ │ │ │ │ vstr s15, [sp, #88] @ 0x58 │ │ │ │ vsub.f32 s15, s14, s12 │ │ │ │ vstr s12, [sp, #84] @ 0x54 │ │ │ │ vstr s13, [r4, #4] │ │ │ │ vstr s13, [sp, #80] @ 0x50 │ │ │ │ vstr s15, [r4] │ │ │ │ vstr s15, [sp, #76] @ 0x4c │ │ │ │ - bne.n b4198 │ │ │ │ - b.n b3fca │ │ │ │ + bne.n b3538 │ │ │ │ + b.n b336a │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ subs r6, #8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ str r2, [sp, #8] │ │ │ │ mov fp, r6 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str.w ip, [sp, #48] @ 0x30 │ │ │ │ adds r2, #8 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ add r2, sp, #84 @ 0x54 │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ - b.n b42b0 │ │ │ │ - cmp r3, #106 @ 0x6a │ │ │ │ + b.n b3650 │ │ │ │ + adds r7, #202 @ 0xca │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #46 @ 0x2e │ │ │ │ + adds r6, #142 @ 0x8e │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r2, r3 │ │ │ │ - ble.w b36da │ │ │ │ + ble.w b2a7a │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add fp, r3 │ │ │ │ ldr.w r9, [sp, #20] │ │ │ │ add.w r1, fp, #8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -120475,15 +119233,15 @@ │ │ │ │ ldr r6, [sp, #0] │ │ │ │ vldr s13, [sp, #76] @ 0x4c │ │ │ │ vldr s12, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ vstr s13, [fp, #8] │ │ │ │ cmp r2, #1 │ │ │ │ vstr s12, [fp, #12] │ │ │ │ - ble.n b4294 │ │ │ │ + ble.n b3634 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ vldr s11, [fp, #16] │ │ │ │ vldr s10, [fp, #20] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ vldr s15, [r4, #4] │ │ │ │ vldr s9, [r4] │ │ │ │ @@ -120501,15 +119259,15 @@ │ │ │ │ blx 6522c │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str.w r2, [fp, #16] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ cmp r6, #2 │ │ │ │ str.w r2, [fp, #20] │ │ │ │ - ble.n b43ec │ │ │ │ + ble.n b378c │ │ │ │ add.w sl, r9, #16 │ │ │ │ mov r8, r4 │ │ │ │ str.w fp, [sp, #44] @ 0x2c │ │ │ │ mov r4, fp │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov fp, sl │ │ │ │ ldr.w sl, [sp, #16] │ │ │ │ @@ -120554,21 +119312,21 @@ │ │ │ │ vstr s13, [sp, #84] @ 0x54 │ │ │ │ blx 6522c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r9 │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [r4, #20] │ │ │ │ - bge.n b4346 │ │ │ │ + bge.n b36e6 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w fp, [sp, #44] @ 0x2c │ │ │ │ ldr r6, [r3, #0] │ │ │ │ subs r0, r6, #1 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w b4294 │ │ │ │ + ble.w b3634 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add.w r4, r6, #1073741824 @ 0x40000000 │ │ │ │ subs r4, #1 │ │ │ │ add.w r4, r3, r4, lsl #2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds r2, r3, r6 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -120585,529 +119343,1292 @@ │ │ │ │ vldr s12, [r2, #-4] │ │ │ │ vmla.f32 s15, s11, s9 │ │ │ │ ldr.w r3, [r4, #-4]! │ │ │ │ vnmls.f32 s14, s10, s9 │ │ │ │ cmp r3, r0 │ │ │ │ vsub.f32 s12, s12, s15 │ │ │ │ vsub.f32 s13, s13, s14 │ │ │ │ - beq.n b449c │ │ │ │ + beq.n b383c │ │ │ │ vstr s13, [r2] │ │ │ │ subs r1, #8 │ │ │ │ vstr s12, [r2, #4] │ │ │ │ subs r0, #1 │ │ │ │ vstr s10, [r2, #-8] │ │ │ │ sub.w r2, r2, #8 │ │ │ │ vstr s11, [r2, #4] │ │ │ │ - bne.n b4410 │ │ │ │ + bne.n b37b0 │ │ │ │ vstr s12, [sp, #80] @ 0x50 │ │ │ │ vstr s13, [sp, #76] @ 0x4c │ │ │ │ vstr s15, [sp, #88] @ 0x58 │ │ │ │ vstr s14, [sp, #84] @ 0x54 │ │ │ │ - b.n b4294 │ │ │ │ + b.n b3634 │ │ │ │ vstr s13, [r2, #-8] │ │ │ │ subs r1, #8 │ │ │ │ vstr s12, [r2, #-4] │ │ │ │ subs r0, #1 │ │ │ │ sub.w r2, r2, #8 │ │ │ │ - bne.w b3c40 │ │ │ │ + bne.w b2fe0 │ │ │ │ vstr s12, [sp, #80] @ 0x50 │ │ │ │ vstr s13, [sp, #76] @ 0x4c │ │ │ │ vstr s15, [sp, #88] @ 0x58 │ │ │ │ vstr s14, [sp, #84] @ 0x54 │ │ │ │ - b.w b3ac6 │ │ │ │ + b.w b2e66 │ │ │ │ vstr s13, [r2, #-8] │ │ │ │ subs r1, #8 │ │ │ │ vstr s12, [r2, #-4] │ │ │ │ subs r0, #1 │ │ │ │ sub.w r2, r2, #8 │ │ │ │ - bne.n b4410 │ │ │ │ - b.n b4462 │ │ │ │ + bne.n b37b0 │ │ │ │ + b.n b3802 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ │ │ │ │ -000b44b4 : │ │ │ │ +000b3854 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ - sub sp, #132 @ 0x84 │ │ │ │ - mov r4, r2 │ │ │ │ - ldr.w r2, [pc, #1076] @ b4904 │ │ │ │ - mov fp, r1 │ │ │ │ - ldr.w r1, [pc, #1076] @ b4908 │ │ │ │ - mov r7, r0 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ + str.w r0, [ip, #3880] @ 0xf28 │ │ │ │ + sub sp, #180 @ 0xb4 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr.w r2, [pc, #1624] @ b3ec4 │ │ │ │ + mov r4, r3 │ │ │ │ + ldr.w r3, [pc, #1624] @ b3ec8 │ │ │ │ + mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ - ldr.w r3, [pc, #1068] @ b490c │ │ │ │ - add r1, pc │ │ │ │ - ldr r6, [sp, #184] @ 0xb8 │ │ │ │ - ldr r5, [sp, #216] @ 0xd8 │ │ │ │ + str r0, [sp, #88] @ 0x58 │ │ │ │ + ldr.w r9, [sp, #280] @ 0x118 │ │ │ │ + ldr.w r8, [pc, #1612] @ b3ecc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ + add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ + str r3, [sp, #172] @ 0xac │ │ │ │ mov.w r3, #0 │ │ │ │ - ldr r3, [sp, #188] @ 0xbc │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #192] @ 0xc0 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - ldrd r8, r3, [sp, #196] @ 0xc4 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - ldrd r9, r3, [sp, #204] @ 0xcc │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + mov r1, r8 │ │ │ │ + ldr r3, [sp, #220] @ 0xdc │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [sp, #224] @ 0xe0 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + ldr r3, [sp, #228] @ 0xe4 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [sp, #236] @ 0xec │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [sp, #240] @ 0xf0 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #244] @ 0xf4 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [sp, #248] @ 0xf8 │ │ │ │ + str r3, [sp, #140] @ 0x8c │ │ │ │ + ldr r3, [sp, #252] @ 0xfc │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + ldr r3, [sp, #256] @ 0x100 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [sp, #260] @ 0x104 │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ + ldr r3, [sp, #264] @ 0x108 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + ldr r3, [sp, #268] @ 0x10c │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #272] @ 0x110 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r3, [sp, #276] @ 0x114 │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + ldr r3, [sp, #284] @ 0x11c │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [sp, #288] @ 0x120 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #292] @ 0x124 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + ldr r3, [sp, #296] @ 0x128 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r7, [sp, #300] @ 0x12c │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #1020] @ (b4910 ) │ │ │ │ - str r0, [sp, #44] @ 0x2c │ │ │ │ - mov r0, fp │ │ │ │ + ldr.w r1, [pc, #1508] @ b3ed0 │ │ │ │ + mov fp, r0 │ │ │ │ + mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ + ldr.w r1, [pc, #1496] @ b3ed4 │ │ │ │ + str r0, [sp, #104] @ 0x68 │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + mov r1, r8 │ │ │ │ + str r0, [sp, #60] @ 0x3c │ │ │ │ + mov r0, r5 │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r1, [pc, #1476] @ b3ed8 │ │ │ │ mov sl, r0 │ │ │ │ - adds r3, #1 │ │ │ │ - beq.n b459a │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - adds r3, #1 │ │ │ │ - beq.n b459a │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - sub.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ - clz r3, r3 │ │ │ │ - lsrs r3, r3, #5 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ movs r3, #0 │ │ │ │ - str r3, [r5, #0] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n b45a8 │ │ │ │ - cmp.w sl, #0 │ │ │ │ - beq.w b4652 │ │ │ │ - ldr r7, [r4, #0] │ │ │ │ - cmp r7, #0 │ │ │ │ - blt.n b45c0 │ │ │ │ - cmp r7, #1 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - mov r3, r7 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - bge.n b45c8 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - ldr r0, [pc, #932] @ (b4914 ) │ │ │ │ - add r1, sp, #92 @ 0x5c │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ + mov r8, r0 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + cmp.w fp, #0 │ │ │ │ + beq.n b3998 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + orr.w r3, r3, sl │ │ │ │ + orrs.w r3, r3, r8 │ │ │ │ + bne.n b396e │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str r2, [r7, #0] │ │ │ │ + ldr.w r0, [pc, #1436] @ b3edc │ │ │ │ + add r1, sp, #152 @ 0x98 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #924] @ (b4918 ) │ │ │ │ - ldr r3, [pc, #912] @ (b490c ) │ │ │ │ + ldr.w r2, [pc, #1424] @ b3ee0 │ │ │ │ + ldr.w r3, [pc, #1396] @ b3ec8 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [sp, #172] @ 0xac │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w b48e4 │ │ │ │ + bne.w b3ebc │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #132 @ 0x84 │ │ │ │ - vpop {d8-d9} │ │ │ │ + add sp, #180 @ 0xb4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - movs r3, #1 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r5, #0] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + cbz r3, b39c2 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n b39ba │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n b4548 │ │ │ │ - ldr r1, [pc, #880] @ (b491c ) │ │ │ │ - mov r0, r7 │ │ │ │ + blt.n b39b2 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + ldr r0, [r1, #0] │ │ │ │ + lsrs r1, r0, #31 │ │ │ │ + cmp r3, r0 │ │ │ │ + it lt │ │ │ │ + orrlt.w r1, r1, #1 │ │ │ │ + cbz r1, b39da │ │ │ │ + mvn.w r2, #5 │ │ │ │ + movs r3, #6 │ │ │ │ + b.n b393c │ │ │ │ + ldr.w r1, [pc, #1352] @ b3ee4 │ │ │ │ + ldr r0, [sp, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n b4548 │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - str r3, [r5, #0] │ │ │ │ + bne.n b392a │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + mov r3, r2 │ │ │ │ negs r3, r3 │ │ │ │ - b.n b456c │ │ │ │ + b.n b393c │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n b393c │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n b393c │ │ │ │ + ldr.w r1, [pc, #1316] @ b3ee8 │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n b3972 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n b456a │ │ │ │ + b.n b393c │ │ │ │ + ldr r1, [sp, #108] @ 0x6c │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r3, r1 │ │ │ │ + bge.w b3df4 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r0, r3 │ │ │ │ + bge.w b3e3c │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w b3e6c │ │ │ │ + cmp.w fp, #0 │ │ │ │ + it ne │ │ │ │ + cmpne r2, r3 │ │ │ │ + bgt.w b3eac │ │ │ │ + cmp.w sl, #0 │ │ │ │ + beq.w b3e74 │ │ │ │ + cbz r2, b3a2c │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + vldr s14, [r3] │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcmpe.f32 s14, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bhi.n b3a2c │ │ │ │ + mvn.w r2, #13 │ │ │ │ + movs r3, #14 │ │ │ │ + b.n b393c │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w b3ec0 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n b3a46 │ │ │ │ + cmp.w fp, #0 │ │ │ │ + beq.n b3a50 │ │ │ │ + cmp r2, r3 │ │ │ │ + ble.n b3a50 │ │ │ │ + mvn.w r2, #20 │ │ │ │ + movs r3, #21 │ │ │ │ + str r2, [r7, #0] │ │ │ │ + b.n b393e │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w b394c │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + mov r1, r4 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + str r7, [sp, #4] │ │ │ │ + blx 60414 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + cbz r3, b3a7c │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + add r3, r2 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + b.n b394c │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + add.w sl, sp, #156 @ 0x9c │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r1, [sp, #92] @ 0x5c │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + mov r2, r4 │ │ │ │ + str r1, [sp, #24] │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + str.w sl, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r0, [sp, #88] @ 0x58 │ │ │ │ + blx 62f8c │ │ │ │ + ldr r1, [sp, #108] @ 0x6c │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ + cmp.w fp, #0 │ │ │ │ + str r1, [sp, #4] │ │ │ │ + it eq │ │ │ │ + moveq.w ip, #78 @ 0x4e │ │ │ │ + ldr r1, [sp, #112] @ 0x70 │ │ │ │ + it ne │ │ │ │ + movne.w ip, #85 @ 0x55 │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ + str r1, [sp, #0] │ │ │ │ + mov r1, r6 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r6, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [sp, #92] @ 0x5c │ │ │ │ + str.w sl, [sp, #28] │ │ │ │ + str r2, [sp, #20] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ + str r0, [sp, #16] │ │ │ │ + adds r2, #1 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + lsls r2, r2, #3 │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + adds r2, r0, #1 │ │ │ │ + strb.w ip, [sp, #164] @ 0xa4 │ │ │ │ + add r0, r2 │ │ │ │ + str r0, [sp, #80] @ 0x50 │ │ │ │ + subs r0, r6, #4 │ │ │ │ + ldr r6, [sp, #100] @ 0x64 │ │ │ │ + add.w sl, r0, r2, lsl #2 │ │ │ │ + str r0, [sp, #76] @ 0x4c │ │ │ │ + mov r2, r4 │ │ │ │ + add r0, sp, #164 @ 0xa4 │ │ │ │ + str.w sl, [sp, #12] │ │ │ │ + subs r6, #4 │ │ │ │ + str r6, [sp, #68] @ 0x44 │ │ │ │ + blx 651ec │ │ │ │ + cmp.w r8, #0 │ │ │ │ + beq.n b3b22 │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.w b3cb2 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w b3cbe │ │ │ │ + cmp.w fp, #0 │ │ │ │ + beq.w b3d2c │ │ │ │ + ldrd r2, r3, [sp, #76] @ 0x4c │ │ │ │ + add.w r8, r2, r3, lsl #2 │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + mov r0, r5 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov.w ip, #66 @ 0x42 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + ldr r1, [sp, #116] @ 0x74 │ │ │ │ + ldr r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r6, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + add r2, sp, #160 @ 0xa0 │ │ │ │ + str r1, [sp, #32] │ │ │ │ + add r1, sp, #168 @ 0xa8 │ │ │ │ + str r6, [sp, #16] │ │ │ │ + str r7, [sp, #52] @ 0x34 │ │ │ │ + str.w r8, [sp, #44] @ 0x2c │ │ │ │ + strd sl, r5, [sp, #20] │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + ldr r5, [r4, #0] │ │ │ │ + str r2, [sp, #28] │ │ │ │ + adds r6, r5, #1 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + add r5, r6 │ │ │ │ + strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ + add.w r5, r2, r5, lsl #2 │ │ │ │ + add.w r6, r2, r6, lsl #2 │ │ │ │ + mov r2, r4 │ │ │ │ + str r5, [sp, #48] @ 0x30 │ │ │ │ + str r6, [sp, #40] @ 0x28 │ │ │ │ + blx 65840 │ │ │ │ + ldr r0, [sp, #148] @ 0x94 │ │ │ │ + mov r2, sl │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + strd r8, r5, [sp, #20] │ │ │ │ + ldr r5, [sp, #56] @ 0x38 │ │ │ │ + str r0, [sp, #28] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r0, [sp, #132] @ 0x84 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + str r0, [sp, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + str.w r9, [sp, #16] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str r7, [sp, #32] │ │ │ │ + blx 615e4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n b45bc │ │ │ │ - cmp r7, #1 │ │ │ │ - ble.n b468e │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ble.w b394c │ │ │ │ + ldr r3, [pc, #808] @ (b3eec ) │ │ │ │ + mov.w r8, #1 │ │ │ │ + ldr r5, [pc, #804] @ (b3ef0 ) │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + add r5, pc │ │ │ │ + str.w fp, [sp, #72] @ 0x48 │ │ │ │ + add.w r9, r5, #4 │ │ │ │ + str r7, [sp, #76] @ 0x4c │ │ │ │ + sub.w sl, r3, #8 │ │ │ │ + ldr r6, [sp, #132] @ 0x84 │ │ │ │ + ldr.w fp, [sp, #92] @ 0x5c │ │ │ │ + ldr r7, [sp, #96] @ 0x60 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + mov r0, r4 │ │ │ │ + str r5, [sp, #0] │ │ │ │ + add.w r8, r8, #1 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r3, [pc, #752] @ (b3ef4 ) │ │ │ │ + mov r1, r4 │ │ │ │ + strd r6, r5, [sp, #20] │ │ │ │ + add r6, sl │ │ │ │ + add r3, pc │ │ │ │ + ldr r0, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #16] │ │ │ │ + mov r3, r9 │ │ │ │ + strd r7, r5, [sp, #8] │ │ │ │ + str.w fp, [sp, #4] │ │ │ │ + blx 5749c │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + cmp r3, r8 │ │ │ │ + bge.n b3be8 │ │ │ │ + ldrd fp, r7, [sp, #72] @ 0x48 │ │ │ │ + cmp.w fp, #0 │ │ │ │ + beq.w b394c │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + subs r0, r1, #1 │ │ │ │ + str r0, [sp, #152] @ 0x98 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.w b394c │ │ │ │ + ldr r3, [pc, #696] @ (b3ef8 ) │ │ │ │ + movs r6, #1 │ │ │ │ + ldr.w sl, [sp, #132] @ 0x84 │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + ldr.w r9, [sp, #100] @ 0x64 │ │ │ │ + sub.w r5, r3, #8 │ │ │ │ + ldr.w r8, [sp, #116] @ 0x74 │ │ │ │ + mov r3, sl │ │ │ │ + ldr.w fp, [sp, #148] @ 0x94 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + str r4, [sp, #72] @ 0x48 │ │ │ │ + adds r6, #1 │ │ │ │ + vldmia r8!, {s13} │ │ │ │ + cmp r6, r1 │ │ │ │ + bgt.n b3c9e │ │ │ │ + vmov.f32 s15, s13 │ │ │ │ + add.w ip, r1, #1 │ │ │ │ + mov r2, r6 │ │ │ │ + mov r1, r8 │ │ │ │ + movs r4, #0 │ │ │ │ + vldmia r1!, {s14} │ │ │ │ + vcmpe.f32 s15, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it gt │ │ │ │ + movgt r4, r2 │ │ │ │ + add.w r2, r2, #1 │ │ │ │ + it gt │ │ │ │ + vmovgt.f32 s15, s14 │ │ │ │ + cmp r2, ip │ │ │ │ + bne.n b3c7c │ │ │ │ + cmp r4, #0 │ │ │ │ + bne.n b3d86 │ │ │ │ + add.w fp, fp, #4 │ │ │ │ + add.w r9, r9, #4 │ │ │ │ + add r3, r5 │ │ │ │ + cmp r6, r0 │ │ │ │ + bgt.w b394c │ │ │ │ + ldr r1, [r7, #0] │ │ │ │ + b.n b3c64 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne.w b3b22 │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bhi.w b3b2a │ │ │ │ + ldr.w r8, [pc, #552] @ b3efc │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + add r8, pc │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + mov r2, r8 │ │ │ │ + str.w r8, [sp] │ │ │ │ + blx 60e20 │ │ │ │ + str.w r8, [sp] │ │ │ │ + ldr r6, [sp, #80] @ 0x50 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + mov r1, sl │ │ │ │ + add r0, sp, #152 @ 0x98 │ │ │ │ + add.w ip, r3, #4294967295 @ 0xffffffff │ │ │ │ + str.w ip, [sp, #152] @ 0x98 │ │ │ │ + add.w r3, r6, r3, lsl #1 │ │ │ │ + ldr r6, [sp, #76] @ 0x4c │ │ │ │ + add.w r6, r6, r3, lsl #2 │ │ │ │ + str r6, [sp, #60] @ 0x3c │ │ │ │ + mov r3, r6 │ │ │ │ + blx 60e20 │ │ │ │ + cmp.w fp, #0 │ │ │ │ + bne.n b3dfc │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r1, [sp, #116] @ 0x74 │ │ │ │ + mov r2, r6 │ │ │ │ + mov r0, r4 │ │ │ │ + blx 6074c │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n b466a │ │ │ │ - mul.w sl, r7, r7 │ │ │ │ - add.w r3, r7, r7, lsl #2 │ │ │ │ - adds r2, r3, #1 │ │ │ │ - adds r3, #3 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - add.w r3, r2, sl, lsl #1 │ │ │ │ - add.w sl, sl, r7, lsl #1 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r0, [pc, #812] @ (b4920 ) │ │ │ │ - mov r3, r4 │ │ │ │ - ldr r1, [pc, #812] @ (b4924 ) │ │ │ │ - add r0, pc │ │ │ │ - str.w sl, [sp, #92] @ 0x5c │ │ │ │ - adds r2, r0, #4 │ │ │ │ - add r1, pc │ │ │ │ - strd r2, r2, [sp, #4] │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mov r2, fp │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - add r7, r0 │ │ │ │ - vldr s15, [sp, #80] @ 0x50 │ │ │ │ - cmp r7, r3 │ │ │ │ - it lt │ │ │ │ - movlt r7, r3 │ │ │ │ - vmov s16, r7 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vcvt.f32.s32 s14, s16 │ │ │ │ + beq.w b3e64 │ │ │ │ + str.w fp, [r7] │ │ │ │ + ldrd r2, r3, [sp, #76] @ 0x4c │ │ │ │ + str r7, [sp, #52] @ 0x34 │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r5, [sp, #68] @ 0x44 │ │ │ │ + add.w r6, r2, r3, lsl #2 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ - movs r2, #0 │ │ │ │ - ldr r1, [sp, #76] @ 0x4c │ │ │ │ - str r2, [r3, #4] │ │ │ │ - vstr s14, [r3] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - vstr s15, [r3] │ │ │ │ + strd sl, r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + ldr r2, [sp, #144] @ 0x90 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + str r3, [sp, #4] │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mov r2, r4 │ │ │ │ + str r6, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + add r4, sp, #160 @ 0xa0 │ │ │ │ + str r4, [sp, #28] │ │ │ │ + adds r4, r1, #1 │ │ │ │ + add r1, r4 │ │ │ │ + add.w r4, r5, r4, lsl #2 │ │ │ │ + str r4, [sp, #40] @ 0x28 │ │ │ │ + add.w r4, r5, r1, lsl #2 │ │ │ │ + add r1, sp, #168 @ 0xa8 │ │ │ │ + str r4, [sp, #48] @ 0x30 │ │ │ │ + movs r4, #69 @ 0x45 │ │ │ │ + strb.w r4, [sp, #168] @ 0xa8 │ │ │ │ + blx 65840 │ │ │ │ + b.n b394c │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ + lsls r0, r4, #2 │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ + ldr r0, [sp, #116] @ 0x74 │ │ │ │ + ldr.w ip, [r9] │ │ │ │ + mul.w r1, r4, r2 │ │ │ │ + ldr r2, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + adds r1, #1 │ │ │ │ + rsb r1, r2, r1, lsl #3 │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + add r1, r2 │ │ │ │ + add.w r2, r4, #1073741824 @ 0x40000000 │ │ │ │ + ldr r4, [sp, #56] @ 0x38 │ │ │ │ + add.w lr, r0, r4 │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + ldr.w r4, [r0, r2, lsl #2] │ │ │ │ + vstr s13, [lr, #-4] │ │ │ │ + str.w ip, [r0, r2, lsl #2] │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + vstr s15, [r8, #-4] │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + str.w r4, [r9] │ │ │ │ + str r2, [sp, #0] │ │ │ │ + blx 58120 │ │ │ │ + ldr.w r2, [sl] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r1, [r3, #0] │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - cmp r3, sl │ │ │ │ - bge.n b4676 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - cbnz r3, b46a4 │ │ │ │ + ldr r0, [sp, #152] @ 0x98 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.w b3c9e │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [sp, #148] @ 0x94 │ │ │ │ + subs r4, r2, #4 │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + ldr r0, [sp, #152] @ 0x98 │ │ │ │ + ldr.w ip, [r1, r4] │ │ │ │ + str r2, [r1, r4] │ │ │ │ + str.w ip, [fp] │ │ │ │ + b.n b3c9e │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - b.n b456c │ │ │ │ - ldr r1, [pc, #724] @ (b4928 ) │ │ │ │ - mov r0, fp │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w b4550 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n b456a │ │ │ │ - movs r3, #1 │ │ │ │ - add.w sl, r7, #1 │ │ │ │ - str r7, [sp, #80] @ 0x50 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - b.n b45f0 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - cmp r3, r1 │ │ │ │ - bge.n b46ae │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - cbnz r3, b46a4 │ │ │ │ + b.n b393c │ │ │ │ + ldr r0, [pc, #256] @ (b3f00 ) │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r6, [sp, #132] @ 0x84 │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + str.w r9, [sp, #8] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r6, [sp, #4] │ │ │ │ + blx 5e9dc │ │ │ │ + mov r1, r4 │ │ │ │ + ldrd r2, r3, [sp, #76] @ 0x4c │ │ │ │ + strd r6, r9, [sp] │ │ │ │ + ldr r0, [sp, #88] @ 0x58 │ │ │ │ + add.w r8, r2, r3, lsl #2 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [sp, #116] @ 0x74 │ │ │ │ + strd r8, r7, [sp, #8] │ │ │ │ + blx 65dac │ │ │ │ + ldr r1, [r7, #0] │ │ │ │ + cbz r1, b3e44 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + b.n b3b3a │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - b.n b456c │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - movs r3, #1 │ │ │ │ - mov sl, r3 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - vmov.f32 s14, s15 │ │ │ │ - vmov s16, r3 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - b.n b4626 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ + b.n b393c │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + str r2, [sp, #152] @ 0x98 │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.n b3e5c │ │ │ │ + ldr r0, [sp, #148] @ 0x94 │ │ │ │ + lsls r2, r2, #2 │ │ │ │ + blx 5ae88 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b4578 │ │ │ │ - b.n b45bc │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r1, [sp, #76] @ 0x4c │ │ │ │ + bne.n b3e36 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + mov r1, r2 │ │ │ │ + str r2, [r3, #0] │ │ │ │ + b.n b3c34 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + str r3, [r2, #0] │ │ │ │ + b.n b394c │ │ │ │ + mvn.w r2, #11 │ │ │ │ + movs r3, #12 │ │ │ │ + b.n b393c │ │ │ │ + cmp.w r8, #0 │ │ │ │ + beq.w b3a2c │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - cmp r3, r1 │ │ │ │ - bge.n b46c8 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n b46a4 │ │ │ │ + ble.n b3eb4 │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r1, r2 │ │ │ │ + it lt │ │ │ │ + movlt r1, #1 │ │ │ │ + cmp r3, r1 │ │ │ │ + bgt.n b3eb4 │ │ │ │ + ldr r1, [sp, #136] @ 0x88 │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge r3, r2 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, r3 │ │ │ │ + blt.n b3ea4 │ │ │ │ + cmp r2, r1 │ │ │ │ + bge.w b3a2c │ │ │ │ + mvn.w r2, #15 │ │ │ │ + movs r3, #16 │ │ │ │ + b.n b393c │ │ │ │ mvn.w r2, #11 │ │ │ │ - movs r3, #12 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - b.n b456c │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ + mov r3, r2 │ │ │ │ + b.n b39ae │ │ │ │ + mvn.w r2, #14 │ │ │ │ + movs r3, #15 │ │ │ │ + b.n b393c │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n b393e │ │ │ │ + cmp r0, #156 @ 0x9c │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + @ instruction: 0x47ca │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldcl 0, cr0, [r2], #-368 @ 0xfffffe90 │ │ │ │ + sbcs r4, r4 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + mov r0, sp │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldr r1, [pc, #424] @ (b4088 ) │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + movs r7, #188 @ 0xbc │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + asrs r2, r2 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + subs r7, #208 @ 0xd0 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + subs r6, #230 @ 0xe6 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldrh r0, [r3, #12] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + stmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r2, [r4, #8] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r0, [r2, #4] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + subs r4, #158 @ 0x9e │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + │ │ │ │ +000b3f04 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ + ldr r5, [pc, #536] @ (b4130 ) │ │ │ │ + sub sp, #84 @ 0x54 │ │ │ │ + ldr r4, [pc, #536] @ (b4134 ) │ │ │ │ + mov r6, r3 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w sl, [r3] │ │ │ │ + ldr.w fp, [sp, #136] @ 0x88 │ │ │ │ + ldrd r7, r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + ldr r5, [sp, #132] @ 0x84 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #76] @ 0x4c │ │ │ │ + mov.w r4, #0 │ │ │ │ + mov r4, r1 │ │ │ │ + movs r1, #0 │ │ │ │ + str.w r1, [fp] │ │ │ │ + ldr r1, [pc, #504] @ (b4138 ) │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + add r1, pc │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + str r0, [sp, #32] │ │ │ │ + str r2, [sp, #28] │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + blx 57998 │ │ │ │ + mov r9, r0 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w b40ba │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.w b4088 │ │ │ │ + cmp r1, #1 │ │ │ │ + ldr r0, [r6, #0] │ │ │ │ + mov ip, r1 │ │ │ │ + it lt │ │ │ │ + movlt.w ip, #1 │ │ │ │ + cmp r0, ip │ │ │ │ + blt.w b40dc │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov.w ip, #0 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w b411e │ │ │ │ + ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b45bc │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ + bne.w b412a │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + str.w ip, [r3] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.w b40d2 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls.n b409e │ │ │ │ + add.w sl, sl, #1 │ │ │ │ + mov.w lr, sl, lsl #3 │ │ │ │ + cmp.w r9, #0 │ │ │ │ + beq.w b40e4 │ │ │ │ + mul.w r2, sl, r1 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + add.w r9, r7, r1, lsl #2 │ │ │ │ + mov ip, r1 │ │ │ │ + rsb r0, lr, r2, lsl #3 │ │ │ │ + adds r0, #4 │ │ │ │ + add r0, r3 │ │ │ │ + b.n b3fd6 │ │ │ │ + mov r2, r3 │ │ │ │ + ldr.w r3, [r9, #-4]! │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n b3ffa │ │ │ │ + vldr s15, [r0, #-4] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n b3ffa │ │ │ │ + vldr s15, [r0] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n b409e │ │ │ │ + sub.w r0, r0, lr │ │ │ │ + sub.w r3, r2, sl │ │ │ │ + subs.w ip, ip, #1 │ │ │ │ + bne.n b3fd4 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [pc, #304] @ (b413c ) │ │ │ │ + add.w r9, sp, #64 @ 0x40 │ │ │ │ + add.w r8, sp, #56 @ 0x38 │ │ │ │ + movs r0, #0 │ │ │ │ + add r3, pc │ │ │ │ + mov r2, r8 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov r3, r9 │ │ │ │ + mov r8, r6 │ │ │ │ + mov r9, r7 │ │ │ │ + add.w sl, sp, #60 @ 0x3c │ │ │ │ + mov r7, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ + b.n b4048 │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + strd r4, fp, [sp, #12] │ │ │ │ + strd r9, r5, [sp, #4] │ │ │ │ + str.w r8, [sp] │ │ │ │ + blx 64968 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mov r3, sl │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + mov r2, r5 │ │ │ │ + mov r0, r4 │ │ │ │ + strd r6, r7, [sp] │ │ │ │ + blx 660b8 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n b402e │ │ │ │ + vldr s15, [sp, #60] @ 0x3c │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n b409e │ │ │ │ + vmov.f32 s12, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + vdiv.f32 s13, s12, s15 │ │ │ │ + vldr s14, [r3] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ + vstr s15, [r3] │ │ │ │ + b.n b409e │ │ │ │ + mvn.w r1, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str.w r1, [fp] │ │ │ │ + ldr r0, [pc, #172] @ (b4140 ) │ │ │ │ + add r1, sp, #52 @ 0x34 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #164] @ (b4144 ) │ │ │ │ + ldr r3, [pc, #144] @ (b4134 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n b4126 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #84 @ 0x54 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #140] @ (b4148 ) │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w b3f58 │ │ │ │ + mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n b408e │ │ │ │ + mov r2, r3 │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + b.n b409e │ │ │ │ + mvn.w r1, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n b408e │ │ │ │ + ldr.w ip, [sp, #28] │ │ │ │ + sub.w r8, r7, #4 │ │ │ │ + movs r0, #1 │ │ │ │ + str r1, [sp, #52] @ 0x34 │ │ │ │ + ldr.w r3, [r8, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b4578 │ │ │ │ + ble.n b4114 │ │ │ │ + vldr s15, [ip] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n b4114 │ │ │ │ + vldr s15, [ip, #4] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n b409e │ │ │ │ + adds r0, #1 │ │ │ │ + add ip, lr │ │ │ │ + cmp r1, r0 │ │ │ │ + bge.n b40f0 │ │ │ │ + b.n b400a │ │ │ │ + mvn.w r1, #5 │ │ │ │ + movs r3, #6 │ │ │ │ + b.n b408e │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n b4092 │ │ │ │ + nop │ │ │ │ + movs r1, #244 @ 0xf4 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + b.n b3d80 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + strh r6, [r3, #42] @ 0x2a │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + tst r0, r4 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + movs r0, #110 @ 0x6e │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + subs r0, #218 @ 0xda │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + │ │ │ │ +000b414c : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d9} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ + sub sp, #84 @ 0x54 │ │ │ │ + mov r4, r2 │ │ │ │ + ldr r2, [pc, #780] @ (b4474 ) │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r1, [pc, #780] @ (b4478 ) │ │ │ │ + str r3, [sp, #28] │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [pc, #780] @ (b447c ) │ │ │ │ + add r1, pc │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ + ldr.w r8, [sp, #136] @ 0x88 │ │ │ │ + ldrd fp, r9, [sp, #144] @ 0x90 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r6, [sp, #156] @ 0x9c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #740] @ (b4480 ) │ │ │ │ + str r0, [sp, #24] │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + movs r3, #0 │ │ │ │ + ldr.w sl, [r9] │ │ │ │ + mov r7, r0 │ │ │ │ + str r3, [r6, #0] │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + cbz r3, b4204 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq.w b437e │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b4578 │ │ │ │ + blt.n b421a │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr.w r2, [r8] │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + bge.n b4222 │ │ │ │ + mvn.w r3, #4 │ │ │ │ + movs r7, #5 │ │ │ │ + str r3, [r6, #0] │ │ │ │ + ldr r0, [pc, #684] @ (b4484 ) │ │ │ │ + add r1, sp, #52 @ 0x34 │ │ │ │ + str r7, [sp, #52] @ 0x34 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #676] @ (b4488 ) │ │ │ │ + ldr r3, [pc, #660] @ (b447c ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w b4454 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #84 @ 0x54 │ │ │ │ + vpop {d8-d9} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #644] @ (b448c ) │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n b41b4 │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + movs r7, #1 │ │ │ │ + b.n b41d4 │ │ │ │ + mvn.w r3, #2 │ │ │ │ + movs r7, #3 │ │ │ │ + b.n b41d4 │ │ │ │ + ldr r7, [r6, #0] │ │ │ │ + cmp r7, #0 │ │ │ │ + bne.w b43b0 │ │ │ │ + ldr r0, [pc, #612] @ (b4490 ) │ │ │ │ + mov r3, r4 │ │ │ │ + ldr r1, [pc, #612] @ (b4494 ) │ │ │ │ + mov r2, r5 │ │ │ │ + add r0, pc │ │ │ │ + adds r7, r0, #4 │ │ │ │ + add r1, pc │ │ │ │ + strd r7, r7, [sp, #4] │ │ │ │ + str r7, [sp, #0] │ │ │ │ + movs r7, #1 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + movs r1, #0 │ │ │ │ + str r7, [sp, #52] @ 0x34 │ │ │ │ + str.w r1, [fp, #4] │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + mla r0, r0, r2, r2 │ │ │ │ + subs r3, #1 │ │ │ │ + cmp r0, #1 │ │ │ │ + it lt │ │ │ │ + movlt r0, #1 │ │ │ │ + vmov s15, r0 │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w b481e │ │ │ │ - ldr r0, [pc, #580] @ (b492c ) │ │ │ │ + ldr.w r0, [r9] │ │ │ │ + vcvt.f32.s32 s16, s15 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r0, r3 │ │ │ │ + vstr s16, [fp] │ │ │ │ + blt.w b4396 │ │ │ │ + ldr r7, [r6, #0] │ │ │ │ + cmp r7, #0 │ │ │ │ + bne.w b43b0 │ │ │ │ + cmp.w sl, #4294967295 @ 0xffffffff │ │ │ │ + beq.n b41e2 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n b41e2 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq.w b43c4 │ │ │ │ + ldr r0, [pc, #516] @ (b4498 ) │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s17, s0 │ │ │ │ - ldr r0, [pc, #572] @ (b4930 ) │ │ │ │ + ldr r0, [pc, #508] @ (b449c ) │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ vdiv.f32 s15, s17, s0 │ │ │ │ vdiv.f32 s17, s14, s15 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b48f6 │ │ │ │ + bmi.w b4466 │ │ │ │ vsqrt.f32 s19, s15 │ │ │ │ vcmp.f32 s17, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b48e8 │ │ │ │ + bmi.w b4458 │ │ │ │ vsqrt.f32 s18, s17 │ │ │ │ - ldr r0, [pc, #524] @ (b4934 ) │ │ │ │ + ldr r0, [pc, #460] @ (b44a0 ) │ │ │ │ mov r2, r4 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - mov r1, fp │ │ │ │ - strd r6, r3, [sp] │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + mov r1, r5 │ │ │ │ + strd r8, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ blx 5a104 │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n b480e │ │ │ │ + ble.n b43b4 │ │ │ │ vcmpe.f32 s0, s19 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n b480e │ │ │ │ + bpl.n b43b4 │ │ │ │ vdiv.f32 s15, s19, s0 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - add r1, sp, #104 @ 0x68 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + movs r7, #1 │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ - mov r0, fp │ │ │ │ - ldr r2, [pc, #472] @ (b4938 ) │ │ │ │ - ldr r3, [pc, #476] @ (b493c ) │ │ │ │ + add r1, sp, #64 @ 0x40 │ │ │ │ + ldr r2, [pc, #412] @ (b44a4 ) │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r3, [pc, #412] @ (b44a8 ) │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r1, r2 │ │ │ │ adds r3, #8 │ │ │ │ - strd r6, r5, [sp, #16] │ │ │ │ + strd r8, r6, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ - vstr s15, [sp, #104] @ 0x68 │ │ │ │ + vstr s15, [sp, #64] @ 0x40 │ │ │ │ blx 57dfc │ │ │ │ - movs r3, #1 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - sub.w sl, r0, #8 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - add r0, sp, #108 @ 0x6c │ │ │ │ - str r1, [sp, #4] │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + add.w sl, sp, #72 @ 0x48 │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ + mov r0, r5 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - str r0, [sp, #84] @ 0x54 │ │ │ │ - ldr r7, [r4, #0] │ │ │ │ - str r0, [sp, #20] │ │ │ │ - mov r0, fp │ │ │ │ - add.w r8, r7, #1 │ │ │ │ - sub.w r2, r2, r8 │ │ │ │ - adds r2, #1 │ │ │ │ - str r2, [sp, #112] @ 0x70 │ │ │ │ - mla r7, r7, r7, r8 │ │ │ │ - sub.w r2, r3, r8 │ │ │ │ - adds r2, #1 │ │ │ │ - add.w r9, sl, r8, lsl #3 │ │ │ │ - subs r3, r3, r7 │ │ │ │ - str r2, [sp, #120] @ 0x78 │ │ │ │ - adds r3, #1 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - add r3, sp, #120 @ 0x78 │ │ │ │ + str.w fp, [sp, #8] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + str.w sl, [sp, #16] │ │ │ │ + subs r3, r3, r2 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + add.w r9, fp, r2, lsl #3 │ │ │ │ + add r3, sp, #68 @ 0x44 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #20] │ │ │ │ + mov r3, r8 │ │ │ │ str.w r9, [sp, #12] │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mov r3, r6 │ │ │ │ blx 581ec │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n b483e │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ + bne.n b43ec │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ blx 6074c │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n b48b8 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ + cmp r7, #1 │ │ │ │ + beq.n b4428 │ │ │ │ movs r3, #0 │ │ │ │ - vldr s15, [sp, #80] @ 0x50 │ │ │ │ - vcvt.f32.s32 s16, s16 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - vstr s16, [r2] │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - vstr s15, [r3] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r2, [r3, #0] │ │ │ │ - b.n b4578 │ │ │ │ + vstr s16, [fp] │ │ │ │ + str.w r3, [fp, #4] │ │ │ │ + b.n b41e2 │ │ │ │ + ldr r1, [pc, #300] @ (b44ac ) │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w b41ba │ │ │ │ + mvn.w r3, #1 │ │ │ │ + movs r7, #2 │ │ │ │ + b.n b41d4 │ │ │ │ + cmp.w sl, #4294967295 @ 0xffffffff │ │ │ │ + ittt ne │ │ │ │ + mvnne.w r3, #7 │ │ │ │ + movne r7, #8 │ │ │ │ + strne r3, [r6, #0] │ │ │ │ + bne.w b41d6 │ │ │ │ + ldr r7, [r6, #0] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq.w b41e2 │ │ │ │ + negs r7, r7 │ │ │ │ + b.n b41d6 │ │ │ │ vcmpe.f32 s0, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n b477c │ │ │ │ + ble.n b4324 │ │ │ │ vdiv.f32 s15, s18, s0 │ │ │ │ - b.n b4752 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ + b.n b42fc │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ adds r3, #1 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [r1, #0] │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [r2, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b4578 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - str r2, [r1, #4] │ │ │ │ - str r3, [r1, #0] │ │ │ │ - b.n b4578 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - add.w r7, sl, r7, lsl #3 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + str.w r1, [fp, #4] │ │ │ │ + str.w r3, [fp] │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w b41e2 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + b.n b41e2 │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r5, [sp, #28] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ - ldr r0, [pc, #244] @ (b4940 ) │ │ │ │ - add.w r8, r2, r8, lsl #2 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - sub.w r3, r8, #4 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - add.w r8, sp, #116 @ 0x74 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r0, pc │ │ │ │ - add r3, sp, #112 @ 0x70 │ │ │ │ - strd r4, r7, [sp, #4] │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mov r3, r2 │ │ │ │ - str r5, [sp, #32] │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - str.w r9, [sp] │ │ │ │ - str.w r8, [sp, #12] │ │ │ │ - blx 5c108 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r2, [pc, #196] @ (b4944 ) │ │ │ │ - mov r1, fp │ │ │ │ - ldr r0, [pc, #196] @ (b4948 ) │ │ │ │ - strd r8, r3, [sp, #28] │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - add r0, pc │ │ │ │ - str r7, [sp, #24] │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - strd r6, r3, [sp, #8] │ │ │ │ - mov r3, r4 │ │ │ │ - strd r9, r4, [sp, #16] │ │ │ │ - strd r4, r7, [sp] │ │ │ │ - blx 61d94 │ │ │ │ - ldr r0, [pc, #168] @ (b494c ) │ │ │ │ - mov r3, r9 │ │ │ │ - mov r2, r4 │ │ │ │ + mov r2, r5 │ │ │ │ + strd sl, r3, [sp, #8] │ │ │ │ + str.w r9, [sp, #4] │ │ │ │ + mov r3, r8 │ │ │ │ + str.w fp, [sp] │ │ │ │ + blx 5fca4 │ │ │ │ + str.w r8, [sp, #4] │ │ │ │ + str r5, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - add r0, pc │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 5e9dc │ │ │ │ - b.n b47e4 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cbz r3, b48e0 │ │ │ │ - subs r3, #1 │ │ │ │ - vldr s14, [sp, #104] @ 0x68 │ │ │ │ + str r6, [sp, #12] │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + add.w r3, r2, r3, lsl #2 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, r2 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + blx 65dac │ │ │ │ + b.n b436e │ │ │ │ + ldr r0, [r6, #0] │ │ │ │ + cbz r0, b4450 │ │ │ │ + subs r0, #1 │ │ │ │ + vldr s14, [sp, #64] @ 0x40 │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - add r1, sp, #96 @ 0x60 │ │ │ │ - ldr r3, [pc, #132] @ (b4950 ) │ │ │ │ - add r0, sp, #100 @ 0x64 │ │ │ │ + ldr r3, [pc, #120] @ (b44b0 ) │ │ │ │ + add r1, sp, #56 @ 0x38 │ │ │ │ + str r0, [sp, #60] @ 0x3c │ │ │ │ + add r0, sp, #60 @ 0x3c │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r3, pc │ │ │ │ - vstr s15, [sp, #96] @ 0x60 │ │ │ │ + vstr s15, [sp, #56] @ 0x38 │ │ │ │ blx 5e354 │ │ │ │ - b.n b47ea │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - b.n b48be │ │ │ │ + b.n b4372 │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + b.n b442e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ vmov.f32 s0, s17 │ │ │ │ blx 5bfe8 │ │ │ │ vmov.f32 s18, s0 │ │ │ │ - b.n b4726 │ │ │ │ + b.n b42d0 │ │ │ │ vmov.f32 s0, s15 │ │ │ │ blx 5bfe8 │ │ │ │ vmov.f32 s19, s0 │ │ │ │ - b.n b4716 │ │ │ │ - adds r6, r6, #0 │ │ │ │ + b.n b42c0 │ │ │ │ + subs r4, r4, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r3, #44 @ 0x2c │ │ │ │ + subs r6, #220 @ 0xdc │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #110 @ 0x6e │ │ │ │ + adds r7, #248 @ 0xf8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r5, #34 @ 0x22 │ │ │ │ + lsrs r0, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, r2, r6 │ │ │ │ + subs r2, r5, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r4, #212 @ 0xd4 │ │ │ │ + subs r0, #168 @ 0xa8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r1, #30] │ │ │ │ + strh r6, [r0, #26] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r4, #110 @ 0x6e │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - udf #222 @ 0xde │ │ │ │ + subs r0, #182 @ 0xb6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, #116 @ 0x74 │ │ │ │ + subs r4, #250 @ 0xfa │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r3, #0 │ │ │ │ + subs r7, #126 @ 0x7e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, #198 @ 0xc6 │ │ │ │ + subs r5, #108 @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - push {r2, r4, r6, r7, lr} │ │ │ │ + cbnz r4, b44e6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r0, [r4, #24] │ │ │ │ + strh r0, [r5, #18] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r6, #242 @ 0xf2 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - adds r1, #250 @ 0xfa │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - adds r0, #250 @ 0xfa │ │ │ │ + b.n b4874 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r1, #198 @ 0xc6 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r6, #18] │ │ │ │ + strh r4, [r6, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ -000b4954 : │ │ │ │ +000b44b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ mov r4, r2 │ │ │ │ - ldr r2, [pc, #660] @ (b4c04 ) │ │ │ │ + ldr r2, [pc, #660] @ (b4764 ) │ │ │ │ mov r6, r3 │ │ │ │ - ldr r3, [pc, #660] @ (b4c08 ) │ │ │ │ + ldr r3, [pc, #660] @ (b4768 ) │ │ │ │ mov r7, r1 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ mov r8, r0 │ │ │ │ - ldr r1, [pc, #652] @ (b4c0c ) │ │ │ │ + ldr r1, [pc, #652] @ (b476c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd sl, r9, [sp, #148] @ 0x94 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ @@ -121119,89 +120640,89 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r5, [sp, #160] @ 0xa0 │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #612] @ (b4c10 ) │ │ │ │ + ldr r1, [pc, #612] @ (b4770 ) │ │ │ │ str r0, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w fp, [r9] │ │ │ │ str r3, [r5, #0] │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r8] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi.n b49fe │ │ │ │ + bhi.n b455e │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n b4a34 │ │ │ │ + beq.n b4594 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b4ba4 │ │ │ │ + beq.w b4704 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.w b4b9c │ │ │ │ + blt.w b46fc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n b4a4a │ │ │ │ + blt.n b45aa │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - ble.n b4a52 │ │ │ │ + ble.n b45b2 │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ - b.n b4a04 │ │ │ │ + b.n b4564 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str r2, [r5, #0] │ │ │ │ - ldr r0, [pc, #524] @ (b4c14 ) │ │ │ │ + ldr r0, [pc, #524] @ (b4774 ) │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #516] @ (b4c18 ) │ │ │ │ - ldr r3, [pc, #496] @ (b4c08 ) │ │ │ │ + ldr r2, [pc, #516] @ (b4778 ) │ │ │ │ + ldr r3, [pc, #496] @ (b4768 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w b4bfe │ │ │ │ + bne.w b475e │ │ │ │ movs r0, #0 │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #484] @ (b4c1c ) │ │ │ │ + ldr r1, [pc, #484] @ (b477c ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n b49d0 │ │ │ │ + bne.n b4530 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n b4a04 │ │ │ │ + b.n b4564 │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n b4a04 │ │ │ │ + b.n b4564 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n b4ac0 │ │ │ │ - ldr r0, [pc, #452] @ (b4c20 ) │ │ │ │ + bne.n b4620 │ │ │ │ + ldr r0, [pc, #452] @ (b4780 ) │ │ │ │ mov r3, r6 │ │ │ │ - ldr r1, [pc, #452] @ (b4c24 ) │ │ │ │ + ldr r1, [pc, #452] @ (b4784 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ add.w ip, r0, #4 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ blx 5fe70 │ │ │ │ @@ -121220,45 +120741,45 @@ │ │ │ │ mov.w r0, #1 │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ vstr s16, [sl] │ │ │ │ - bge.n b4ac4 │ │ │ │ + bge.n b4624 │ │ │ │ cmp.w fp, #4294967295 @ 0xffffffff │ │ │ │ ittt ne │ │ │ │ mvnne.w r2, #10 │ │ │ │ movne r3, #11 │ │ │ │ strne r2, [r5, #0] │ │ │ │ - bne.n b4a06 │ │ │ │ + bne.n b4566 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n b4a12 │ │ │ │ + beq.n b4572 │ │ │ │ negs r3, r3 │ │ │ │ - b.n b4a06 │ │ │ │ + b.n b4566 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n b4ac0 │ │ │ │ + bne.n b4620 │ │ │ │ cmp.w fp, #4294967295 @ 0xffffffff │ │ │ │ - beq.n b4a12 │ │ │ │ + beq.n b4572 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n b4a12 │ │ │ │ + beq.n b4572 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 648e8 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbz r3, b4aee │ │ │ │ + cbz r3, b464e │ │ │ │ ldr r2, [r6, #0] │ │ │ │ add r3, r2 │ │ │ │ str r3, [r5, #0] │ │ │ │ - b.n b4a12 │ │ │ │ + b.n b4572 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ ldr.w fp, [sp, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -121279,31 +120800,31 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp, #20] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ blx 667b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n b4b90 │ │ │ │ + beq.n b46f0 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ itt gt │ │ │ │ addgt.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ strgt r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w r3, [r8] │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #1 │ │ │ │ - bls.n b4bbc │ │ │ │ + bls.n b471c │ │ │ │ cmp r3, #3 │ │ │ │ - bne.n b4b90 │ │ │ │ + bne.n b46f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r4 │ │ │ │ - ldr r0, [pc, #208] @ (b4c28 ) │ │ │ │ + ldr r0, [pc, #208] @ (b4788 ) │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add.w r0, r0, #8 │ │ │ │ @@ -121314,41 +120835,41 @@ │ │ │ │ it ne │ │ │ │ movne r4, #67 @ 0x43 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ str r0, [sp, #8] │ │ │ │ add r0, sp, #68 @ 0x44 │ │ │ │ - ldr r3, [pc, #172] @ (b4c2c ) │ │ │ │ + ldr r3, [pc, #172] @ (b478c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #172] @ (b4c30 ) │ │ │ │ + ldr r0, [pc, #172] @ (b4790 ) │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ strb.w r4, [sp, #72] @ 0x48 │ │ │ │ blx 5cc38 │ │ │ │ movs r3, #0 │ │ │ │ vstr s16, [sl] │ │ │ │ str.w r3, [sl, #4] │ │ │ │ - b.n b4a12 │ │ │ │ + b.n b4572 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n b4a04 │ │ │ │ - ldr r1, [pc, #140] @ (b4c34 ) │ │ │ │ + b.n b4564 │ │ │ │ + ldr r1, [pc, #140] @ (b4794 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w b49d8 │ │ │ │ + bne.w b4538 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n b4a04 │ │ │ │ + b.n b4564 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r4 │ │ │ │ - ldr r0, [pc, #116] @ (b4c38 ) │ │ │ │ + ldr r0, [pc, #116] @ (b4798 ) │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add.w r0, r0, #8 │ │ │ │ @@ -121359,475 +120880,538 @@ │ │ │ │ it ne │ │ │ │ movne r4, #78 @ 0x4e │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ str r0, [sp, #8] │ │ │ │ add r0, sp, #68 @ 0x44 │ │ │ │ - ldr r3, [pc, #80] @ (b4c3c ) │ │ │ │ + ldr r3, [pc, #80] @ (b479c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #80] @ (b4c40 ) │ │ │ │ + ldr r0, [pc, #80] @ (b47a0 ) │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ strb.w r4, [sp, #72] @ 0x48 │ │ │ │ blx 5e348 │ │ │ │ - b.n b4b90 │ │ │ │ + b.n b46f0 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r3, #30 │ │ │ │ + adds r4, r7, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #124 @ 0x7c │ │ │ │ + subs r3, #92 @ 0x5c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - blt.n b4b1c │ │ │ │ + b.n b481c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, #144 @ 0x90 │ │ │ │ + subs r5, #96 @ 0x60 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r2, r7, #27 │ │ │ │ + subs r2, r3, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r0, #72 @ 0x48 │ │ │ │ + adds r5, #24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r6, #12] │ │ │ │ + ldrb r4, [r0, #31] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r0, #6 │ │ │ │ + adds r5, #38 @ 0x26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r6, #8] │ │ │ │ + ldrb r6, [r0, #27] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r3, #234 @ 0xea │ │ │ │ + subs r0, #186 @ 0xba │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #178 @ 0xb2 │ │ │ │ + subs r1, #130 @ 0x82 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r5, #220 @ 0xdc │ │ │ │ + adds r2, #144 @ 0x90 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r0, #7] │ │ │ │ + ldrb r2, [r3, #25] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r3, #126 @ 0x7e │ │ │ │ + subs r0, #78 @ 0x4e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #70 @ 0x46 │ │ │ │ + subs r1, #22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ -000b4c44 : │ │ │ │ +000b47a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ - sub sp, #116 @ 0x74 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r2, [pc, #912] @ (b4ff0 ) │ │ │ │ - mov r5, r1 │ │ │ │ + str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ + sub sp, #132 @ 0x84 │ │ │ │ + mov r4, r2 │ │ │ │ + ldr.w r2, [pc, #1076] @ b4bf4 │ │ │ │ + mov fp, r1 │ │ │ │ + ldr.w r1, [pc, #1076] @ b4bf8 │ │ │ │ mov r7, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r4, [sp, #168] @ 0xa8 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ add r2, pc │ │ │ │ - str r4, [sp, #80] @ 0x50 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r3, [pc, #900] @ (b4ff4 ) │ │ │ │ - str r1, [sp, #76] @ 0x4c │ │ │ │ - ldr r1, [pc, #900] @ (b4ff8 ) │ │ │ │ - ldrd r9, r8, [sp, #188] @ 0xbc │ │ │ │ + ldr.w r3, [pc, #1068] @ b4bfc │ │ │ │ add r1, pc │ │ │ │ + ldr r6, [sp, #184] @ 0xb8 │ │ │ │ + ldr r5, [sp, #216] @ 0xd8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldrd fp, r5, [sp, #208] @ 0xd0 │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ mov.w r3, #0 │ │ │ │ - ldr r3, [sp, #172] @ 0xac │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #176] @ 0xb0 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #180] @ 0xb4 │ │ │ │ + ldr r3, [sp, #188] @ 0xbc │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [sp, #196] @ 0xc4 │ │ │ │ + ldrd r8, r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - ldrd sl, r3, [sp, #200] @ 0xc8 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ + ldrd r9, r3, [sp, #204] @ 0xcc │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #852] @ (b4ffc ) │ │ │ │ + ldr r1, [pc, #1020] @ (b4c00 ) │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - mov r0, r6 │ │ │ │ + mov r0, fp │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr.w r3, [r8] │ │ │ │ - str r0, [sp, #64] @ 0x40 │ │ │ │ + mov sl, r0 │ │ │ │ adds r3, #1 │ │ │ │ - beq.n b4cd2 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ + beq.n b488a │ │ │ │ + ldr.w r3, [r9] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n b4cd2 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ + beq.n b488a │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ sub.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ - b.n b4cd4 │ │ │ │ - movs r3, #1 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - subs r2, #1 │ │ │ │ - cmp r1, #1 │ │ │ │ - ble.n b4d46 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - cbz r0, b4d20 │ │ │ │ - cmp r2, #2 │ │ │ │ - bls.n b4d90 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - ldr r0, [pc, #780] @ (b5000 ) │ │ │ │ - add r1, sp, #100 @ 0x64 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #772] @ (b5004 ) │ │ │ │ - ldr r3, [pc, #752] @ (b4ff4 ) │ │ │ │ - add r2, pc │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r5, #0] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n b4898 │ │ │ │ + cmp.w sl, #0 │ │ │ │ + beq.w b4942 │ │ │ │ + ldr r7, [r4, #0] │ │ │ │ + cmp r7, #0 │ │ │ │ + blt.n b48b0 │ │ │ │ + cmp r7, #1 │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + mov r3, r7 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + bge.n b48b8 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + ldr r0, [pc, #932] @ (b4c04 ) │ │ │ │ + add r1, sp, #92 @ 0x5c │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #924] @ (b4c08 ) │ │ │ │ + ldr r3, [pc, #912] @ (b4bfc ) │ │ │ │ + add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w b4fe4 │ │ │ │ + bne.w b4bd4 │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #116 @ 0x74 │ │ │ │ + add sp, #132 @ 0x84 │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - cmp r2, #2 │ │ │ │ - bhi.n b4cea │ │ │ │ - adds r2, r1, #1 │ │ │ │ - vmov s18, r2 │ │ │ │ - mov r2, r1 │ │ │ │ - ldr r1, [pc, #728] @ (b5008 ) │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r5, #0] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n b4838 │ │ │ │ + ldr r1, [pc, #880] @ (b4c0c ) │ │ │ │ + mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w b4fa0 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - b.n b4d56 │ │ │ │ - cmp r2, #2 │ │ │ │ - bhi.n b4cea │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n b4dd0 │ │ │ │ - movs r2, #1 │ │ │ │ - vmov s18, r2 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.w b4f9a │ │ │ │ - movs r1, #1 │ │ │ │ - str r1, [sp, #72] @ 0x48 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - itt lt │ │ │ │ - mvnlt.w r2, #3 │ │ │ │ - movlt r3, #4 │ │ │ │ - blt.n b4cf0 │ │ │ │ - ldr r0, [sp, #60] @ 0x3c │ │ │ │ - cmp r1, #1 │ │ │ │ + bne.n b4838 │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + str r3, [r5, #0] │ │ │ │ + negs r3, r3 │ │ │ │ + b.n b485c │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n b485a │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n b48ac │ │ │ │ + cmp r7, #1 │ │ │ │ + ble.n b497e │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n b495a │ │ │ │ + mul.w sl, r7, r7 │ │ │ │ + add.w r3, r7, r7, lsl #2 │ │ │ │ + adds r2, r3, #1 │ │ │ │ + adds r3, #3 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + add.w r3, r2, sl, lsl #1 │ │ │ │ + add.w sl, sl, r7, lsl #1 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r0, [pc, #812] @ (b4c10 ) │ │ │ │ + mov r3, r4 │ │ │ │ + ldr r1, [pc, #812] @ (b4c14 ) │ │ │ │ + add r0, pc │ │ │ │ + str.w sl, [sp, #92] @ 0x5c │ │ │ │ + adds r2, r0, #4 │ │ │ │ + add r1, pc │ │ │ │ + strd r2, r2, [sp, #4] │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mov r2, fp │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + add r7, r0 │ │ │ │ + vldr s15, [sp, #80] @ 0x50 │ │ │ │ + cmp r7, r3 │ │ │ │ it lt │ │ │ │ - movlt r1, #1 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - cmp r0, r1 │ │ │ │ - blt.w b4f92 │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - cmp r1, r0 │ │ │ │ - ble.n b4dd8 │ │ │ │ + movlt r7, r3 │ │ │ │ + vmov s16, r7 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vcvt.f32.s32 s14, s16 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + movs r2, #0 │ │ │ │ + ldr r1, [sp, #76] @ 0x4c │ │ │ │ + str r2, [r3, #4] │ │ │ │ + vstr s14, [r3] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + vstr s15, [r3] │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r1, [r3, #0] │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + cmp r3, sl │ │ │ │ + bge.n b4966 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + cbnz r3, b4994 │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ - b.n b4cf0 │ │ │ │ - add.w ip, r1, r1, lsl #2 │ │ │ │ - lsls r0, r1, #1 │ │ │ │ - add.w lr, ip, #1 │ │ │ │ - add.w r2, ip, #3 │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ - mla r2, r0, r1, lr │ │ │ │ - mla r0, r1, r1, r0 │ │ │ │ - vmov s18, r0 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n b4d70 │ │ │ │ - ldr r1, [pc, #600] @ (b500c ) │ │ │ │ - mov r0, r6 │ │ │ │ - strd r3, r2, [sp, #88] @ 0x58 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + b.n b485c │ │ │ │ + ldr r1, [pc, #724] @ (b4c18 ) │ │ │ │ + mov r0, fp │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldrd r3, r2, [sp, #88] @ 0x58 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n b4d62 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n b4cf0 │ │ │ │ - movs r2, #1 │ │ │ │ - vmov s18, r2 │ │ │ │ - b.n b4d2c │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne.w b4fec │ │ │ │ - vmov s15, r2 │ │ │ │ - movs r1, #0 │ │ │ │ - vcvt.f32.s32 s17, s18 │ │ │ │ - str.w r1, [r9, #4] │ │ │ │ - vcvt.f32.s32 s16, s15 │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - vstr s17, [r9] │ │ │ │ - vstr s16, [r1] │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - str r0, [r1, #0] │ │ │ │ - vmov r0, s18 │ │ │ │ - ldr.w r1, [r8] │ │ │ │ - cmp r1, r0 │ │ │ │ - bge.n b4e1a │ │ │ │ - cbnz r3, b4e2e │ │ │ │ - mvn.w r2, #10 │ │ │ │ - movs r3, #11 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - b.n b4cf2 │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - cmp r1, r2 │ │ │ │ - bge.n b4e3a │ │ │ │ - cbnz r3, b4e2e │ │ │ │ - mvn.w r2, #12 │ │ │ │ - movs r3, #13 │ │ │ │ + bne.w b4840 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n b485a │ │ │ │ + movs r3, #1 │ │ │ │ + add.w sl, r7, #1 │ │ │ │ + str r7, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + b.n b48e0 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + cmp r3, r1 │ │ │ │ + bge.n b499e │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + cbnz r3, b4994 │ │ │ │ + mvn.w r2, #9 │ │ │ │ + movs r3, #10 │ │ │ │ str r2, [r5, #0] │ │ │ │ - b.n b4cf2 │ │ │ │ + b.n b485c │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + movs r3, #1 │ │ │ │ + mov sl, r3 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + vmov.f32 s14, s15 │ │ │ │ + vmov s16, r3 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + b.n b4916 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b4cfe │ │ │ │ - negs r3, r3 │ │ │ │ - b.n b4cf2 │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge.n b4e52 │ │ │ │ + beq.w b4868 │ │ │ │ + b.n b48ac │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r1, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, r1 │ │ │ │ + bge.n b49b8 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n b4e2e │ │ │ │ - mvn.w r2, #14 │ │ │ │ - movs r3, #15 │ │ │ │ + bne.n b4994 │ │ │ │ + mvn.w r2, #11 │ │ │ │ + movs r3, #12 │ │ │ │ str r2, [r5, #0] │ │ │ │ - b.n b4cf2 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w b4fe8 │ │ │ │ + b.n b485c │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b4cfe │ │ │ │ + bne.w b48ac │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w b4868 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b4cfe │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - mov r0, r6 │ │ │ │ - str r5, [sp, #0] │ │ │ │ - blx 648e8 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cbz r3, b4e82 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - add r3, r2 │ │ │ │ - str r3, [r5, #0] │ │ │ │ - b.n b4cfe │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mov r2, r4 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - mov r0, r7 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #0] │ │ │ │ - str r5, [sp, #12] │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - blx 63244 │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - str r1, [sp, #24] │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - mov r1, r6 │ │ │ │ - str r2, [sp, #0] │ │ │ │ + beq.w b4868 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.w b4b0e │ │ │ │ + ldr r0, [pc, #580] @ (b4c1c ) │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s17, s0 │ │ │ │ + ldr r0, [pc, #572] @ (b4c20 ) │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + vdiv.f32 s15, s17, s0 │ │ │ │ + vdiv.f32 s17, s14, s15 │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w b4be6 │ │ │ │ + vsqrt.f32 s19, s15 │ │ │ │ + vcmp.f32 s17, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w b4bd8 │ │ │ │ + vsqrt.f32 s18, s17 │ │ │ │ + ldr r0, [pc, #524] @ (b4c24 ) │ │ │ │ mov r2, r4 │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - str.w fp, [sp, #28] │ │ │ │ - str.w sl, [sp, #20] │ │ │ │ - str.w r8, [sp, #12] │ │ │ │ - str r5, [sp, #32] │ │ │ │ - str.w r9, [sp, #8] │ │ │ │ - blx 57774 │ │ │ │ - vldr s15, [r9] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ - vcmpe.f32 s17, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vcvtlt.s32.f32 s17, s15 │ │ │ │ - vldr s15, [r3] │ │ │ │ - it ge │ │ │ │ - vcvtge.s32.f32 s17, s17 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - vcmpe.f32 s16, s15 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ + mov r1, fp │ │ │ │ + strd r6, r3, [sp] │ │ │ │ + add r0, pc │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + blx 5a104 │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vcvtlt.s32.f32 s16, s15 │ │ │ │ - vldr s15, [sp, #72] @ 0x48 │ │ │ │ - it ge │ │ │ │ - vcvtge.s32.f32 s16, s16 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - vcvt.f32.s32 s14, s15 │ │ │ │ - vmov s15, r3 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vcmpe.f32 s14, s15 │ │ │ │ + ble.n b4afe │ │ │ │ + vcmpe.f32 s0, s19 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ite ge │ │ │ │ - vcvtge.s32.f32 s18, s14 │ │ │ │ - vcvtlt.s32.f32 s18, s15 │ │ │ │ - cbz r3, b4f72 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cbnz r3, b4f72 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - subs r2, r3, #1 │ │ │ │ - cmp r2, #1 │ │ │ │ - bls.n b4fa8 │ │ │ │ - cmp r3, #3 │ │ │ │ - bne.n b4f72 │ │ │ │ + bpl.n b4afe │ │ │ │ + vdiv.f32 s15, s19, s0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r0, [pc, #208] @ (b5010 ) │ │ │ │ - add r2, sp, #104 @ 0x68 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r0, pc │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [pc, #188] @ (b5014 ) │ │ │ │ - strd r4, r4, [sp] │ │ │ │ - it eq │ │ │ │ - moveq r4, #78 @ 0x4e │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [pc, #180] @ (b5018 ) │ │ │ │ - it ne │ │ │ │ - movne r4, #67 @ 0x43 │ │ │ │ - strb.w r4, [sp, #104] @ 0x68 │ │ │ │ + add r1, sp, #104 @ 0x68 │ │ │ │ + strd r4, r3, [sp, #8] │ │ │ │ + mov r0, fp │ │ │ │ + ldr r2, [pc, #472] @ (b4c28 ) │ │ │ │ + ldr r3, [pc, #476] @ (b4c2c ) │ │ │ │ + add r2, pc │ │ │ │ + str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ - blx 5cc38 │ │ │ │ + mov r1, r2 │ │ │ │ + adds r3, #8 │ │ │ │ + strd r6, r5, [sp, #16] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + vstr s15, [sp, #104] @ 0x68 │ │ │ │ + blx 57dfc │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + sub.w sl, r0, #8 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + str r0, [sp, #8] │ │ │ │ + add r0, sp, #108 @ 0x6c │ │ │ │ + str r1, [sp, #4] │ │ │ │ + mov r1, r4 │ │ │ │ + str r7, [sp, #0] │ │ │ │ + str r0, [sp, #84] @ 0x54 │ │ │ │ + ldr r7, [r4, #0] │ │ │ │ + str r0, [sp, #20] │ │ │ │ + mov r0, fp │ │ │ │ + add.w r8, r7, #1 │ │ │ │ + sub.w r2, r2, r8 │ │ │ │ + adds r2, #1 │ │ │ │ + str r2, [sp, #112] @ 0x70 │ │ │ │ + mla r7, r7, r7, r8 │ │ │ │ + sub.w r2, r3, r8 │ │ │ │ + adds r2, #1 │ │ │ │ + add.w r9, sl, r8, lsl #3 │ │ │ │ + subs r3, r3, r7 │ │ │ │ + str r2, [sp, #120] @ 0x78 │ │ │ │ + adds r3, #1 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + add r3, sp, #120 @ 0x78 │ │ │ │ + str.w r9, [sp, #12] │ │ │ │ + str r3, [sp, #16] │ │ │ │ + mov r3, r6 │ │ │ │ + blx 581ec │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n b4b2e │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + mov r0, r4 │ │ │ │ + blx 6074c │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n b4ba8 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ - vcvt.f32.s32 s14, s17 │ │ │ │ - str.w r3, [r9, #4] │ │ │ │ - vcvt.f32.s32 s15, s16 │ │ │ │ + vldr s15, [sp, #80] @ 0x50 │ │ │ │ + vcvt.f32.s32 s16, s16 │ │ │ │ + str r3, [r2, #4] │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ - vstr s14, [r9] │ │ │ │ + vstr s16, [r2] │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ vstr s15, [r3] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - vstr s18, [r3] │ │ │ │ - b.n b4cfe │ │ │ │ - mvn.w r2, #5 │ │ │ │ - movs r3, #6 │ │ │ │ - b.n b4cf0 │ │ │ │ - movs r1, #1 │ │ │ │ - str r1, [sp, #72] @ 0x48 │ │ │ │ - b.n b4db2 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n b4cf0 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r0, [pc, #108] @ (b501c ) │ │ │ │ - add r2, sp, #104 @ 0x68 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r2, [r3, #0] │ │ │ │ + b.n b4868 │ │ │ │ + vcmpe.f32 s0, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.n b4a6c │ │ │ │ + vdiv.f32 s15, s18, s0 │ │ │ │ + b.n b4a42 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [r1, #0] │ │ │ │ + str r3, [r0, #0] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ + beq.w b4868 │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + str r2, [r1, #4] │ │ │ │ + str r3, [r1, #0] │ │ │ │ + b.n b4868 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + add.w r7, sl, r7, lsl #3 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r0, [pc, #244] @ (b4c30 ) │ │ │ │ + add.w r8, r2, r8, lsl #2 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + sub.w r3, r8, #4 │ │ │ │ + str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ + add.w r8, sp, #116 @ 0x74 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ + add r3, sp, #112 @ 0x70 │ │ │ │ + strd r4, r7, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ + mov r3, r2 │ │ │ │ + str r5, [sp, #32] │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + str.w r9, [sp] │ │ │ │ + str.w r8, [sp, #12] │ │ │ │ + blx 5c108 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [pc, #196] @ (b4c34 ) │ │ │ │ + mov r1, fp │ │ │ │ + ldr r0, [pc, #196] @ (b4c38 ) │ │ │ │ + strd r8, r3, [sp, #28] │ │ │ │ + add r2, pc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [pc, #88] @ (b5020 ) │ │ │ │ - strd r4, r4, [sp] │ │ │ │ - it eq │ │ │ │ - moveq r4, #67 @ 0x43 │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [pc, #80] @ (b5024 ) │ │ │ │ - it ne │ │ │ │ - movne r4, #78 @ 0x4e │ │ │ │ - strb.w r4, [sp, #104] @ 0x68 │ │ │ │ + add r0, pc │ │ │ │ + str r7, [sp, #24] │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + strd r6, r3, [sp, #8] │ │ │ │ + mov r3, r4 │ │ │ │ + strd r9, r4, [sp, #16] │ │ │ │ + strd r4, r7, [sp] │ │ │ │ + blx 61d94 │ │ │ │ + ldr r0, [pc, #168] @ (b4c3c ) │ │ │ │ + mov r3, r9 │ │ │ │ + mov r2, r4 │ │ │ │ + mov r1, r4 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + add r0, pc │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 5e9dc │ │ │ │ + b.n b4ad4 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cbz r3, b4bd0 │ │ │ │ + subs r3, #1 │ │ │ │ + vldr s14, [sp, #104] @ 0x68 │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + add r1, sp, #96 @ 0x60 │ │ │ │ + ldr r3, [pc, #132] @ (b4c40 ) │ │ │ │ + add r0, sp, #100 @ 0x64 │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ - blx 5e348 │ │ │ │ - b.n b4f72 │ │ │ │ + vstr s15, [sp, #96] @ 0x60 │ │ │ │ + blx 5e354 │ │ │ │ + b.n b4ada │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + b.n b4bae │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r2 │ │ │ │ - b.n b4cf2 │ │ │ │ - negs r3, r1 │ │ │ │ - b.n b4cf2 │ │ │ │ - asrs r2, r5, #18 │ │ │ │ + vmov.f32 s0, s17 │ │ │ │ + blx 5bfe8 │ │ │ │ + vmov.f32 s18, s0 │ │ │ │ + b.n b4a16 │ │ │ │ + vmov.f32 s0, s15 │ │ │ │ + blx 5bfe8 │ │ │ │ + vmov.f32 s19, s0 │ │ │ │ + b.n b4a06 │ │ │ │ + adds r6, r0, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ + subs r0, #124 @ 0x7c │ │ │ │ + lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #150 @ 0x96 │ │ │ │ + adds r1, #146 @ 0x92 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bhi.n b4f14 │ │ │ │ + subs r2, #114 @ 0x72 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r5, #172 @ 0xac │ │ │ │ + adds r4, r4, r2 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + adds r2, #20 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r1, #16 │ │ │ │ + ldrb r6, [r5, #18] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r5, #80 @ 0x50 │ │ │ │ + adds r1, #254 @ 0xfe │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r3, #202 @ 0xca │ │ │ │ + bgt.n b4c58 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, #242 @ 0xf2 │ │ │ │ + adds r5, #180 @ 0xb4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r0, #25] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - adds r0, #0 │ │ │ │ + subs r0, #56 @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, #130 @ 0x82 │ │ │ │ + adds r6, #38 @ 0x26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r2, #23] │ │ │ │ + uxth r4, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r7, #144 @ 0x90 │ │ │ │ + ldrb r0, [r0, #13] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + adds r4, #50 @ 0x32 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + cmp r7, #58 @ 0x3a │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + cmp r6, #30 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + cmp r7, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ + ldrb r0, [r2, #7] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ │ │ │ │ -000b5028 : │ │ │ │ +000b4c44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d11} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ sub sp, #276 @ 0x114 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r0 │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ ldr r4, [sp, #344] @ 0x158 │ │ │ │ - ldr.w r2, [pc, #2664] @ b5ab4 │ │ │ │ + ldr.w r2, [pc, #2664] @ b56d0 │ │ │ │ str r4, [sp, #120] @ 0x78 │ │ │ │ mov r4, r3 │ │ │ │ - ldr.w r3, [pc, #2660] @ b5ab8 │ │ │ │ + ldr.w r3, [pc, #2660] @ b56d4 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #156] @ 0x9c │ │ │ │ ldr r6, [sp, #352] @ 0x160 │ │ │ │ ldr r7, [sp, #348] @ 0x15c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r1, [sp, #384] @ 0x180 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -121840,15 +121424,15 @@ │ │ │ │ str r6, [sp, #152] @ 0x98 │ │ │ │ ldr r6, [sp, #364] @ 0x16c │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ ldr r6, [sp, #368] @ 0x170 │ │ │ │ str r6, [sp, #148] @ 0x94 │ │ │ │ ldr r6, [sp, #372] @ 0x174 │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ - ldr.w r3, [pc, #2620] @ b5abc │ │ │ │ + ldr.w r3, [pc, #2620] @ b56d8 │ │ │ │ ldr r6, [sp, #376] @ 0x178 │ │ │ │ str r6, [sp, #136] @ 0x88 │ │ │ │ add r3, pc │ │ │ │ ldr r6, [sp, #380] @ 0x17c │ │ │ │ adds r0, r3, #4 │ │ │ │ str r6, [sp, #160] @ 0xa0 │ │ │ │ ldr r6, [sp, #388] @ 0x184 │ │ │ │ @@ -121865,163 +121449,163 @@ │ │ │ │ ldr r7, [r7, #0] │ │ │ │ str r6, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #140] @ 0x8c │ │ │ │ ldrd fp, r6, [sp, #396] @ 0x18c │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #404] @ 0x194 │ │ │ │ - ldr.w r2, [pc, #2564] @ b5ac0 │ │ │ │ - ldr.w r1, [pc, #2564] @ b5ac4 │ │ │ │ + ldr.w r2, [pc, #2564] @ b56dc │ │ │ │ + ldr.w r1, [pc, #2564] @ b56e0 │ │ │ │ str r6, [sp, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ ldr r6, [sp, #408] @ 0x198 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [r7, #0] │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ ldr r6, [sp, #412] @ 0x19c │ │ │ │ str r6, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #144] @ 0x90 │ │ │ │ ldr r6, [sp, #416] @ 0x1a0 │ │ │ │ blx 5fe70 │ │ │ │ - ldr.w r7, [pc, #2540] @ b5ac8 │ │ │ │ - ldr.w r1, [pc, #2540] @ b5acc │ │ │ │ + ldr.w r7, [pc, #2540] @ b56e4 │ │ │ │ + ldr.w r1, [pc, #2540] @ b56e8 │ │ │ │ add r7, pc │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ blx 57998 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #132] @ 0x84 │ │ │ │ mov r0, r9 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #2516] @ b5ad0 │ │ │ │ + ldr.w r1, [pc, #2516] @ b56ec │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #2496] @ b5ad4 │ │ │ │ + ldr.w r1, [pc, #2496] @ b56f0 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr.w r3, [fp] │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ adds r3, #1 │ │ │ │ - beq.n b5142 │ │ │ │ + beq.n b4d5e │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n b5142 │ │ │ │ + beq.n b4d5e │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ sub.w r8, r3, #4294967295 @ 0xffffffff │ │ │ │ clz r8, r8 │ │ │ │ mov.w r8, r8, lsr #5 │ │ │ │ - b.n b5146 │ │ │ │ + b.n b4d62 │ │ │ │ mov.w r8, #1 │ │ │ │ ldr.w r9, [r4] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r6, #0] │ │ │ │ movs r7, #1 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ lsl.w sl, r9, r7 │ │ │ │ str r7, [sp, #204] @ 0xcc │ │ │ │ str.w sl, [sp, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n b51f8 │ │ │ │ + beq.n b4e14 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ orrs r3, r2 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ orrs r3, r2 │ │ │ │ - bne.n b51a8 │ │ │ │ + bne.n b4dc4 │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r7, #2 │ │ │ │ str r3, [r6, #0] │ │ │ │ - ldr.w r0, [pc, #2400] @ b5ad8 │ │ │ │ + ldr.w r0, [pc, #2400] @ b56f4 │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ str r7, [sp, #204] @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #2392] @ b5adc │ │ │ │ - ldr.w r3, [pc, #2352] @ b5ab8 │ │ │ │ + ldr.w r2, [pc, #2392] @ b56f8 │ │ │ │ + ldr.w r3, [pc, #2352] @ b56d4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w b5aa4 │ │ │ │ + bne.w b56c0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #276 @ 0x114 │ │ │ │ vpop {d8-d11} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b52fa │ │ │ │ + beq.w b4f16 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.w b52f2 │ │ │ │ + blt.w b4f0e │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ cmp r3, #1 │ │ │ │ mov r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r1 │ │ │ │ - blt.n b5210 │ │ │ │ + blt.n b4e2c │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w b58f4 │ │ │ │ + beq.w b5510 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b5948 │ │ │ │ + bne.w b5564 │ │ │ │ ldr r7, [r6, #0] │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w b531c │ │ │ │ + bne.w b4f38 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n b51ee │ │ │ │ + ble.n b4e0a │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ - cbz r1, b5218 │ │ │ │ + cbz r1, b4e34 │ │ │ │ cmp r3, r2 │ │ │ │ - ble.n b5218 │ │ │ │ + ble.n b4e34 │ │ │ │ mvn.w r3, #14 │ │ │ │ movs r7, #15 │ │ │ │ str r3, [r6, #0] │ │ │ │ - b.n b5174 │ │ │ │ - ldr.w r1, [pc, #2276] @ b5ae0 │ │ │ │ + b.n b4d90 │ │ │ │ + ldr.w r1, [pc, #2276] @ b56fc │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n b5160 │ │ │ │ + bne.n b4d7c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r6, #0] │ │ │ │ - b.n b5174 │ │ │ │ + b.n b4d90 │ │ │ │ mvn.w r3, #5 │ │ │ │ movs r7, #6 │ │ │ │ - b.n b5172 │ │ │ │ + b.n b4d8e │ │ │ │ mov r1, sl │ │ │ │ mov.w sl, #24 │ │ │ │ movs r3, #10 │ │ │ │ - ldr.w r2, [pc, #2240] @ b5ae4 │ │ │ │ + ldr.w r2, [pc, #2240] @ b5700 │ │ │ │ cmp r1, #1 │ │ │ │ mul.w sl, sl, r9 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ mul.w r3, r3, r9 │ │ │ │ add r2, pc │ │ │ │ cmp.w sl, #1 │ │ │ │ str r1, [sp, #188] @ 0xbc │ │ │ │ - ldr.w r1, [pc, #2220] @ b5ae8 │ │ │ │ + ldr.w r1, [pc, #2220] @ b5704 │ │ │ │ mov r7, r2 │ │ │ │ it lt │ │ │ │ movlt.w sl, #1 │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ add.w r9, r2, #20 │ │ │ │ @@ -122029,15 +121613,15 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #184] @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ str.w r9, [sp] │ │ │ │ blx 5fe70 │ │ │ │ - ldr.w r1, [pc, #2180] @ b5aec │ │ │ │ + ldr.w r1, [pc, #2180] @ b5708 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #204] @ 0xcc │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ @@ -122066,150 +121650,150 @@ │ │ │ │ vstr s17, [r0] │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ vstr s19, [r0] │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ str r3, [r0, #0] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, r1 │ │ │ │ - bge.n b52da │ │ │ │ + bge.n b4ef6 │ │ │ │ cmp.w r8, #0 │ │ │ │ - bne.n b5314 │ │ │ │ + bne.n b4f30 │ │ │ │ mvn.w r3, #17 │ │ │ │ movs r7, #18 │ │ │ │ str r3, [r6, #0] │ │ │ │ - b.n b5174 │ │ │ │ + b.n b4d90 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, sl │ │ │ │ - bge.n b5320 │ │ │ │ + bge.n b4f3c │ │ │ │ cmp.w r8, #0 │ │ │ │ - bne.n b5314 │ │ │ │ + bne.n b4f30 │ │ │ │ mvn.w r3, #19 │ │ │ │ movs r7, #20 │ │ │ │ str r3, [r6, #0] │ │ │ │ - b.n b5174 │ │ │ │ + b.n b4d90 │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r7, #4 │ │ │ │ - b.n b5172 │ │ │ │ - ldr.w r1, [pc, #2036] @ b5af0 │ │ │ │ + b.n b4d8e │ │ │ │ + ldr.w r1, [pc, #2036] @ b570c │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w b51b0 │ │ │ │ + bne.w b4dcc │ │ │ │ mvn.w r3, #2 │ │ │ │ movs r7, #3 │ │ │ │ - b.n b5172 │ │ │ │ + b.n b4d8e │ │ │ │ ldr r7, [r6, #0] │ │ │ │ cmp r7, #0 │ │ │ │ - beq.w b5182 │ │ │ │ + beq.w b4d9e │ │ │ │ negs r7, r7 │ │ │ │ - b.n b5174 │ │ │ │ + b.n b4d90 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #184] @ 0xb8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r1 │ │ │ │ - blt.w b5930 │ │ │ │ + blt.w b554c │ │ │ │ ldr r7, [r6, #0] │ │ │ │ cmp r7, #0 │ │ │ │ - bne.n b531c │ │ │ │ + bne.n b4f38 │ │ │ │ cmp.w r8, #0 │ │ │ │ - bne.w b5182 │ │ │ │ + bne.w b4d9e │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str.w r8, [r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b573c │ │ │ │ + beq.w b5358 │ │ │ │ ldr r1, [sp, #140] @ 0x8c │ │ │ │ cmp r3, #1 │ │ │ │ add.w r7, r1, #1 │ │ │ │ - beq.w b583c │ │ │ │ - ldr.w r0, [pc, #1948] @ b5af4 │ │ │ │ + beq.w b5458 │ │ │ │ + ldr.w r0, [pc, #1948] @ b5710 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ - ldr.w r0, [pc, #1944] @ b5af8 │ │ │ │ + ldr.w r0, [pc, #1944] @ b5714 │ │ │ │ vmov.f32 s16, s0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s20, s0 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ vdiv.f32 s0, s16, s20 │ │ │ │ vdiv.f32 s22, s15, s0 │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b5aa8 │ │ │ │ + bmi.w b56c4 │ │ │ │ vsqrt.f32 s21, s0 │ │ │ │ vcmp.f32 s22, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b5a96 │ │ │ │ + bmi.w b56b2 │ │ │ │ vsqrt.f32 s18, s22 │ │ │ │ vcvt.f64.f32 d7, s16 │ │ │ │ vstr s18, [sp, #212] @ 0xd4 │ │ │ │ vcmp.f64 d7, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b5a8c │ │ │ │ + bmi.w b56a8 │ │ │ │ vsqrt.f64 d0, d7 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b5a82 │ │ │ │ + bmi.w b569e │ │ │ │ vsqrt.f64 d6, d0 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ vcvt.f32.f64 s14, d7 │ │ │ │ vcmpe.f32 s14, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vmovlt.f32 s18, s14 │ │ │ │ - cbz r3, b53f4 │ │ │ │ + cbz r3, b5010 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #224] @ 0xe0 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r2, r4 │ │ │ │ - ldr.w r0, [pc, #1792] @ b5afc │ │ │ │ + ldr.w r0, [pc, #1792] @ b5718 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ blx 5ef38 │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w b5748 │ │ │ │ + ble.w b5364 │ │ │ │ vcmpe.f32 s0, s21 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.w b5748 │ │ │ │ + bpl.w b5364 │ │ │ │ vdiv.f32 s15, s21, s0 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ vstr s15, [sp, #232] @ 0xe8 │ │ │ │ sub.w sl, r3, r7, lsl #3 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #204] @ 0xcc │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w b5880 │ │ │ │ + beq.w b549c │ │ │ │ movs r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [sp, #216] @ 0xd8 │ │ │ │ - ble.n b5482 │ │ │ │ - ldr.w r9, [pc, #1720] @ b5b00 │ │ │ │ + ble.n b509e │ │ │ │ + ldr.w r9, [pc, #1720] @ b571c │ │ │ │ add r7, sp, #232 @ 0xe8 │ │ │ │ str r5, [sp, #132] @ 0x84 │ │ │ │ add.w r8, sp, #208 @ 0xd0 │ │ │ │ ldr r5, [sp, #140] @ 0x8c │ │ │ │ add r9, pc │ │ │ │ - b.n b545a │ │ │ │ + b.n b5076 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ subs r3, r3, r2 │ │ │ │ mla r2, r2, r5, r2 │ │ │ │ adds r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #208] @ 0xd0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -122217,27 +121801,27 @@ │ │ │ │ mov r3, r9 │ │ │ │ blx 61414 │ │ │ │ ldr r2, [sp, #216] @ 0xd8 │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #216] @ 0xd8 │ │ │ │ cmp r2, r3 │ │ │ │ - ble.n b5458 │ │ │ │ + ble.n b5074 │ │ │ │ ldr r5, [sp, #132] @ 0x84 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r2, [sp, #148] @ 0x94 │ │ │ │ vldr s15, [r2] │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ittt gt │ │ │ │ vldrgt s14, [sp, #232] @ 0xe8 │ │ │ │ vmulgt.f32 s15, s14, s15 │ │ │ │ vstrgt s15, [sp, #240] @ 0xf0 │ │ │ │ - cbz r2, b54c2 │ │ │ │ + cbz r2, b50de │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ vldr s13, [sp, #232] @ 0xe8 │ │ │ │ vldr s14, [r2] │ │ │ │ ldr r2, [sp, #172] @ 0xac │ │ │ │ vmul.f32 s14, s14, s13 │ │ │ │ vldr s15, [r2] │ │ │ │ vstr s14, [sp, #220] @ 0xdc │ │ │ │ @@ -122282,26 +121866,26 @@ │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, sp, #252 @ 0xfc │ │ │ │ str r3, [sp, #16] │ │ │ │ ldrd r2, r3, [sp, #120] @ 0x78 │ │ │ │ blx 581ec │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ - cbz r3, b5538 │ │ │ │ + cbz r3, b5154 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w b575c │ │ │ │ + beq.w b5378 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b5768 │ │ │ │ + bne.w b5384 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r9, r9, lsl #2 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b57cc │ │ │ │ + beq.w b53e8 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ add.w r8, r8, r3, lsl #2 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ lsls r3, r3, #2 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ add r3, sp, #248 @ 0xf8 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ @@ -122373,36 +121957,36 @@ │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ str r0, [sp, #16] │ │ │ │ sub.w r3, r3, sl │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r3, #1 │ │ │ │ - ldr.w r2, [pc, #1280] @ b5b04 │ │ │ │ - ldr.w r0, [pc, #1280] @ b5b08 │ │ │ │ + ldr.w r2, [pc, #1280] @ b5720 │ │ │ │ + ldr.w r0, [pc, #1280] @ b5724 │ │ │ │ str r3, [sp, #248] @ 0xf8 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ blx 61d94 │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n b5706 │ │ │ │ + bne.n b5322 │ │ │ │ ldr.w r1, [r8] │ │ │ │ add.w ip, r1, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ cmp.w ip, #0 │ │ │ │ str.w ip, [sp, #204] @ 0xcc │ │ │ │ str r2, [sp, #216] @ 0xd8 │ │ │ │ - ble.w b5824 │ │ │ │ + ble.w b5440 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ mov r6, ip │ │ │ │ - ldr.w r9, [pc, #1228] @ b5b0c │ │ │ │ + ldr.w r9, [pc, #1228] @ b5728 │ │ │ │ add.w r8, r3, r2 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr.w sl, [sp, #112] @ 0x70 │ │ │ │ add r9, pc │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ sub.w r8, r3, r8, lsl #3 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ @@ -122410,31 +121994,31 @@ │ │ │ │ mov fp, r3 │ │ │ │ add.w r3, r5, r2, lsl #2 │ │ │ │ adds r4, r2, #1 │ │ │ │ cmp r4, r1 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ vldr s13, [r3] │ │ │ │ mov r3, r4 │ │ │ │ - bgt.n b56e8 │ │ │ │ + bgt.n b5304 │ │ │ │ vmov.f32 s15, s13 │ │ │ │ add.w ip, r2, #1073741824 @ 0x40000000 │ │ │ │ adds r1, #1 │ │ │ │ add.w r2, fp, r2, lsl #2 │ │ │ │ movs r0, #0 │ │ │ │ vldmia r2!, {s14} │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it gt │ │ │ │ movgt r0, r3 │ │ │ │ add.w r3, r3, #1 │ │ │ │ it gt │ │ │ │ vmovgt.f32 s15, s14 │ │ │ │ cmp r1, r3 │ │ │ │ - bne.n b567a │ │ │ │ - cbz r0, b56e8 │ │ │ │ + bne.n b5296 │ │ │ │ + cbz r0, b5304 │ │ │ │ ldr r4, [sp, #216] @ 0xd8 │ │ │ │ add.w r6, r0, #1073741824 @ 0x40000000 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr.w lr, [r7, ip, lsl #2] │ │ │ │ add.w ip, r5, r4, lsl #2 │ │ │ │ str.w r9, [sp] │ │ │ │ ldr.w r2, [r7, r6, lsl #2] │ │ │ │ @@ -122454,71 +122038,71 @@ │ │ │ │ blx 58120 │ │ │ │ ldr r2, [sp, #216] @ 0xd8 │ │ │ │ ldr r6, [sp, #204] @ 0xcc │ │ │ │ adds r4, r2, #1 │ │ │ │ mov r2, r4 │ │ │ │ cmp r4, r6 │ │ │ │ str r4, [sp, #216] @ 0xd8 │ │ │ │ - bgt.w b5824 │ │ │ │ + bgt.w b5440 │ │ │ │ ldr.w r1, [sl] │ │ │ │ - b.n b5658 │ │ │ │ + b.n b5274 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b5824 │ │ │ │ + beq.w b5440 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b5942 │ │ │ │ + beq.w b555e │ │ │ │ subs r3, #1 │ │ │ │ vldr s14, [sp, #232] @ 0xe8 │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ str r3, [sp, #228] @ 0xe4 │ │ │ │ add r1, sp, #212 @ 0xd4 │ │ │ │ - ldr r3, [pc, #1008] @ (b5b10 ) │ │ │ │ + ldr r3, [pc, #1008] @ (b572c ) │ │ │ │ add r0, sp, #228 @ 0xe4 │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ add r3, pc │ │ │ │ vstr s15, [sp, #212] @ 0xd4 │ │ │ │ blx 5e354 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n b5824 │ │ │ │ + beq.n b5440 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - b.n b5624 │ │ │ │ + b.n b5240 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ str r2, [r1, #4] │ │ │ │ str r3, [r1, #0] │ │ │ │ - b.n b5182 │ │ │ │ + b.n b4d9e │ │ │ │ vcmpe.f32 s18, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b587a │ │ │ │ + bmi.w b5496 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r2, [sp, #188] @ 0xbc │ │ │ │ - b.n b54c6 │ │ │ │ + b.n b50e2 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ - bne.w b5538 │ │ │ │ + bne.w b5154 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ cmp r3, #1 │ │ │ │ - bne.w b5540 │ │ │ │ + bne.w b515c │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov.w r9, r9, lsl #2 │ │ │ │ add.w r3, r8, r9 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w b5968 │ │ │ │ - ldr.w sl, [pc, #912] @ b5b14 │ │ │ │ + bne.w b5584 │ │ │ │ + ldr.w sl, [pc, #912] @ b5730 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w fp, [sp, #136] @ 0x88 │ │ │ │ add sl, pc │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ str.w sl, [sp] │ │ │ │ @@ -122536,15 +122120,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ blx 6074c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n b56f8 │ │ │ │ + beq.n b5314 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ add r1, sp, #264 @ 0x108 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -122577,58 +122161,58 @@ │ │ │ │ add r3, sp, #224 @ 0xe0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #220 @ 0xdc │ │ │ │ strb.w r5, [sp, #264] @ 0x108 │ │ │ │ blx 65840 │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b5706 │ │ │ │ + bne.w b5322 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ vstr s17, [r2] │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ vstr s19, [r3] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r2, [r3, #0] │ │ │ │ - b.n b5182 │ │ │ │ + b.n b4d9e │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ str r2, [r1, #4] │ │ │ │ mov.w r2, #1073741824 @ 0x40000000 │ │ │ │ str r2, [r1, #0] │ │ │ │ ldrd r1, r2, [sp, #96] @ 0x60 │ │ │ │ orrs r2, r1 │ │ │ │ - beq.n b58bc │ │ │ │ + beq.n b54d8 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp, #204] @ 0xcc │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b5182 │ │ │ │ + beq.w b4d9e │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r1, #1065353216 @ 0x3f800000 │ │ │ │ movs r3, #1 │ │ │ │ str r2, [r0, #4] │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ str r1, [r0, #0] │ │ │ │ strd r3, r3, [r2] │ │ │ │ - b.n b5182 │ │ │ │ + b.n b4d9e │ │ │ │ vdiv.f32 s15, s18, s0 │ │ │ │ - b.n b5428 │ │ │ │ + b.n b5044 │ │ │ │ movs r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [sp, #216] @ 0xd8 │ │ │ │ - ble.w b5482 │ │ │ │ - ldr.w r9, [pc, #652] @ b5b18 │ │ │ │ + ble.w b509e │ │ │ │ + ldr.w r9, [pc, #652] @ b5734 │ │ │ │ add r7, sp, #232 @ 0xe8 │ │ │ │ str r5, [sp, #132] @ 0x84 │ │ │ │ add.w r8, sp, #216 @ 0xd8 │ │ │ │ ldr r5, [sp, #140] @ 0x8c │ │ │ │ add r9, pc │ │ │ │ mul.w r2, r5, r2 │ │ │ │ mov r3, r9 │ │ │ │ @@ -122638,80 +122222,80 @@ │ │ │ │ add.w r2, sl, r2, lsl #3 │ │ │ │ blx 61414 │ │ │ │ ldr r2, [sp, #216] @ 0xd8 │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #216] @ 0xd8 │ │ │ │ cmp r2, r3 │ │ │ │ - ble.n b589a │ │ │ │ - b.n b547e │ │ │ │ + ble.n b54b6 │ │ │ │ + b.n b509a │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ strd r7, r7, [sp, #204] @ 0xcc │ │ │ │ vldr s15, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ vldr s14, [r3] │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n b585c │ │ │ │ + bpl.n b5478 │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ vldr s14, [r3] │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.n b585c │ │ │ │ + bhi.n b5478 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ vstr s15, [r3] │ │ │ │ - b.n b585c │ │ │ │ + b.n b5478 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w b51d6 │ │ │ │ + beq.w b4df2 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r1, r2 │ │ │ │ it ge │ │ │ │ cmpge r2, #0 │ │ │ │ itt le │ │ │ │ mvnle.w r3, #8 │ │ │ │ movle r7, #9 │ │ │ │ - ble.w b5172 │ │ │ │ + ble.w b4d8e │ │ │ │ ldr r1, [sp, #168] @ 0xa8 │ │ │ │ cmp r2, r3 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r3, r1 │ │ │ │ it ge │ │ │ │ cmpge r1, r2 │ │ │ │ itt lt │ │ │ │ mvnlt.w r3, #9 │ │ │ │ movlt r7, #10 │ │ │ │ - blt.w b5172 │ │ │ │ - b.n b51d6 │ │ │ │ + blt.w b4d8e │ │ │ │ + b.n b4df2 │ │ │ │ cmp.w r8, #0 │ │ │ │ - bne.w b5314 │ │ │ │ + bne.w b4f30 │ │ │ │ mvn.w r3, #21 │ │ │ │ movs r7, #22 │ │ │ │ str r3, [r6, #0] │ │ │ │ - b.n b5174 │ │ │ │ + b.n b4d90 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - b.n b5710 │ │ │ │ + b.n b532c │ │ │ │ ldr r2, [sp, #172] @ 0xac │ │ │ │ vldr s14, [r2] │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ vldr s15, [r2] │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w b51d6 │ │ │ │ + bhi.w b4df2 │ │ │ │ mvn.w r3, #7 │ │ │ │ movs r7, #8 │ │ │ │ - b.n b5172 │ │ │ │ - ldr r2, [pc, #432] @ (b5b1c ) │ │ │ │ + b.n b4d8e │ │ │ │ + ldr r2, [pc, #432] @ (b5738 ) │ │ │ │ add r0, sp, #204 @ 0xcc │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ subs r3, #1 │ │ │ │ @@ -122728,15 +122312,15 @@ │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ blx 60e20 │ │ │ │ ldr r2, [sp, #148] @ 0x94 │ │ │ │ add.w ip, sp, #260 @ 0x104 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ - ldr r1, [pc, #380] @ (b5b20 ) │ │ │ │ + ldr r1, [pc, #380] @ (b573c ) │ │ │ │ vldr s14, [r2] │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #172] @ 0xac │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ @@ -122776,20 +122360,20 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite ls │ │ │ │ movls.w ip, #1 │ │ │ │ movhi.w ip, #0 │ │ │ │ str.w ip, [sp, #244] @ 0xf4 │ │ │ │ blx 5f6ac │ │ │ │ ldr r3, [r6, #0] │ │ │ │ - cbz r3, b5a2a │ │ │ │ + cbz r3, b5646 │ │ │ │ add r3, sp, #248 @ 0xf8 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r6, #0] │ │ │ │ - b.n b555c │ │ │ │ + b.n b5178 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -122798,198 +122382,1554 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr r2, [pc, #216] @ (b5b24 ) │ │ │ │ + ldr r2, [pc, #216] @ (b5740 ) │ │ │ │ ldr.w r3, [fp] │ │ │ │ - ldr r0, [pc, #212] @ (b5b28 ) │ │ │ │ + ldr r0, [pc, #212] @ (b5744 ) │ │ │ │ add r2, pc │ │ │ │ sub.w r3, r3, sl │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #248] @ 0xf8 │ │ │ │ add r3, sp, #248 @ 0xf8 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, r4 │ │ │ │ blx 61d94 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n b5a24 │ │ │ │ + bne.n b5640 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ str r1, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b5624 │ │ │ │ - b.n b5706 │ │ │ │ + beq.w b5240 │ │ │ │ + b.n b5322 │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d6, d0 │ │ │ │ - b.n b53c4 │ │ │ │ + b.n b4fe0 │ │ │ │ vmov.f64 d0, d7 │ │ │ │ blx 57d18 │ │ │ │ - b.n b53b4 │ │ │ │ + b.n b4fd0 │ │ │ │ vmov.f32 s0, s22 │ │ │ │ blx 5bfe8 │ │ │ │ vmov.f32 s18, s0 │ │ │ │ - b.n b539c │ │ │ │ + b.n b4fb8 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ blx 5bfe8 │ │ │ │ vmov.f32 s21, s0 │ │ │ │ - b.n b538c │ │ │ │ + b.n b4fa8 │ │ │ │ nop │ │ │ │ - asrs r4, r7, #2 │ │ │ │ + asrs r0, r4, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #20] │ │ │ │ + ldrb r6, [r7, #3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r1, #188 @ 0xbc │ │ │ │ + cmp r5, #208 @ 0xd0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r1, #228 @ 0xe4 │ │ │ │ + adds r5, #248 @ 0xf8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r7, #42 @ 0x2a │ │ │ │ + adds r3, #78 @ 0x4e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r0, #158 @ 0x9e │ │ │ │ + cmp r4, #150 @ 0x96 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r1, #116 @ 0x74 │ │ │ │ + cmp r5, #136 @ 0x88 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r6, #56 @ 0x38 │ │ │ │ + adds r2, #76 @ 0x4c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r1, #48 @ 0x30 │ │ │ │ + adds r5, #68 @ 0x44 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r6, r0, #30 │ │ │ │ + asrs r2, r5, #13 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r0, #130 @ 0x82 │ │ │ │ + cmp r4, #150 @ 0x96 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r6, #13] │ │ │ │ + strb r2, [r2, #29] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r0, #28 │ │ │ │ + cmp r4, #128 @ 0x80 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r0, #206 @ 0xce │ │ │ │ + cmp r4, #226 @ 0xe2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bcs.n b5b5c │ │ │ │ + bvs.n b57a0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r4, #4 │ │ │ │ + adds r0, #24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r6, #142 @ 0x8e │ │ │ │ + adds r2, #154 @ 0x9a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r3, #248 @ 0xf8 │ │ │ │ + adds r0, #44 @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r2, #5] │ │ │ │ + strb r0, [r6, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r4, #118 @ 0x76 │ │ │ │ + cmp r0, #138 @ 0x8a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r3, #116 @ 0x74 │ │ │ │ + movs r7, #108 @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r3, #116] @ 0x74 │ │ │ │ + strb r2, [r7, #12] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r0, #104] @ 0x68 │ │ │ │ + strb r6, [r3, #9] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r3, #96] @ 0x60 │ │ │ │ + strb r0, [r7, #7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r2, #80] @ 0x50 │ │ │ │ + strb r4, [r5, #3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r7, #64] @ 0x40 │ │ │ │ + strb r6, [r2, #0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r0, #202 @ 0xca │ │ │ │ + movs r4, #222 @ 0xde │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r0, #46 @ 0x2e │ │ │ │ + movs r4, #66 @ 0x42 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, r5, #4 │ │ │ │ + movs r3, #32 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + │ │ │ │ +000b5748 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d10} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ + sub sp, #212 @ 0xd4 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + ldr.w r3, [pc, #2376] @ b60ac │ │ │ │ + mov r8, r0 │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr.w r2, [pc, #2372] @ b60b0 │ │ │ │ + ldr r4, [sp, #272] @ 0x110 │ │ │ │ + add r2, pc │ │ │ │ + str r4, [sp, #80] @ 0x50 │ │ │ │ + str r0, [sp, #128] @ 0x80 │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r7, [sp, #312] @ 0x138 │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [sp, #280] @ 0x118 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #204] @ 0xcc │ │ │ │ + mov.w r3, #0 │ │ │ │ + str r2, [sp, #140] @ 0x8c │ │ │ │ + ldr r2, [sp, #284] @ 0x11c │ │ │ │ + str r2, [sp, #144] @ 0x90 │ │ │ │ + ldr r2, [sp, #288] @ 0x120 │ │ │ │ + str r2, [sp, #120] @ 0x78 │ │ │ │ + ldr r2, [sp, #292] @ 0x124 │ │ │ │ + str r2, [sp, #132] @ 0x84 │ │ │ │ + ldr r2, [sp, #296] @ 0x128 │ │ │ │ + str r2, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [sp, #300] @ 0x12c │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [sp, #304] @ 0x130 │ │ │ │ + ldr r3, [sp, #276] @ 0x114 │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [sp, #308] @ 0x134 │ │ │ │ + str r2, [sp, #136] @ 0x88 │ │ │ │ + ldr r2, [sp, #316] @ 0x13c │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldrd r6, r2, [sp, #320] @ 0x140 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + str r7, [sp, #108] @ 0x6c │ │ │ │ + ldr.w r1, [pc, #2300] @ b60b4 │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [sp, #328] @ 0x148 │ │ │ │ + add r1, pc │ │ │ │ + ldr.w fp, [r3] │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + ldr.w r7, [pc, #2288] @ b60b8 │ │ │ │ + str r2, [sp, #112] @ 0x70 │ │ │ │ + add r7, pc │ │ │ │ + ldr r2, [sp, #332] @ 0x14c │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + str r2, [sp, #124] @ 0x7c │ │ │ │ + ldr r5, [sp, #336] @ 0x150 │ │ │ │ + blx 57998 │ │ │ │ + mov r1, r7 │ │ │ │ + str r0, [sp, #100] @ 0x64 │ │ │ │ + mov r0, r8 │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r1, [pc, #2264] @ b60bc │ │ │ │ + mov r8, r0 │ │ │ │ + str r0, [sp, #92] @ 0x5c │ │ │ │ + add r1, pc │ │ │ │ + mov r0, r4 │ │ │ │ + blx 57998 │ │ │ │ + mov r1, r7 │ │ │ │ + str r0, [sp, #68] @ 0x44 │ │ │ │ + mov r0, r4 │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r1, [pc, #2240] @ b60c0 │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r7, [r6, #0] │ │ │ │ + str r0, [sp, #60] @ 0x3c │ │ │ │ + str r3, [r5, #0] │ │ │ │ + mov r3, r8 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n b58b6 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + orrs r3, r2 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + orrs r3, r2 │ │ │ │ + bne.n b5860 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + ldr.w r0, [pc, #2196] @ b60c4 │ │ │ │ + add r1, sp, #152 @ 0x98 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr.w r2, [pc, #2188] @ b60c8 │ │ │ │ + ldr.w r3, [pc, #2156] @ b60ac │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #204] @ 0xcc │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w b6078 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #212 @ 0xd4 │ │ │ │ + vpop {d8-d10} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w b5ebe │ │ │ │ + ldr.w r8, [r9] │ │ │ │ + cmp.w r8, #0 │ │ │ │ + blt.w b5eb6 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + mov r3, r8 │ │ │ │ + cmp r3, #1 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + blt.n b58d0 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.w b5f52 │ │ │ │ + cmp.w r8, #0 │ │ │ │ + bne.w b5f94 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w b5d4e │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n b58ac │ │ │ │ + ldr r2, [sp, #92] @ 0x5c │ │ │ │ + cbz r2, b58d8 │ │ │ │ + cmp r8, r3 │ │ │ │ + ble.n b58d8 │ │ │ │ + mvn.w r2, #14 │ │ │ │ + movs r3, #15 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + b.n b582c │ │ │ │ + ldr.w r1, [pc, #2068] @ b60cc │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n b5818 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + b.n b582c │ │ │ │ + mvn.w r2, #5 │ │ │ │ + movs r3, #6 │ │ │ │ + b.n b582a │ │ │ │ + cmp.w r8, #1 │ │ │ │ + bgt.w b5cc8 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r2, #4] │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bgt.n b5908 │ │ │ │ + adds r7, #1 │ │ │ │ + beq.n b583a │ │ │ │ + mvn.w r2, #16 │ │ │ │ + movs r3, #17 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + b.n b582c │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w b5d4e │ │ │ │ + adds r7, #1 │ │ │ │ + beq.n b583a │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n b583a │ │ │ │ + add.w r7, fp, #1 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.w b5e8a │ │ │ │ + ldr.w r0, [pc, #1960] @ b60d0 │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s17, s0 │ │ │ │ + ldr.w r0, [pc, #1952] @ b60d4 │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + vdiv.f32 s15, s17, s0 │ │ │ │ + vdiv.f32 s20, s14, s15 │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w b608a │ │ │ │ + vsqrt.f32 s19, s15 │ │ │ │ + vcmp.f32 s20, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w b607c │ │ │ │ + vsqrt.f32 s18, s20 │ │ │ │ + vcvt.f64.f32 d7, s17 │ │ │ │ + vstr s18, [sp, #160] @ 0xa0 │ │ │ │ + vcmp.f64 d7, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w b60a2 │ │ │ │ + vsqrt.f64 d0, d7 │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w b6098 │ │ │ │ + vsqrt.f64 d6, d0 │ │ │ │ + vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + vdiv.f64 d7, d5, d6 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #188] @ 0xbc │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + vcvt.f32.f64 s14, d7 │ │ │ │ + vcmpe.f32 s14, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s18, s14 │ │ │ │ + cbz r3, b59c0 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #168] @ 0xa8 │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #172] @ 0xac │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + mov r2, r9 │ │ │ │ + ldr.w r0, [pc, #1808] @ b60d8 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + blx 5a104 │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.w b5d52 │ │ │ │ + vcmpe.f32 s19, s0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.w b5d52 │ │ │ │ + vdiv.f32 s15, s19, s0 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + vstr s15, [sp, #180] @ 0xb4 │ │ │ │ + sub.w sl, r3, r7, lsl #3 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.w b5edc │ │ │ │ + movs r2, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r2, [sp, #164] @ 0xa4 │ │ │ │ + ble.n b5a54 │ │ │ │ + ldr.w r1, [pc, #1732] @ b60dc │ │ │ │ + add r7, sp, #180 @ 0xb4 │ │ │ │ + str r4, [sp, #100] @ 0x64 │ │ │ │ + add.w r8, sp, #156 @ 0x9c │ │ │ │ + add r1, pc │ │ │ │ + mov r4, r1 │ │ │ │ + b.n b5a2a │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + subs r3, r3, r2 │ │ │ │ + mla r2, r2, fp, r2 │ │ │ │ + adds r3, #1 │ │ │ │ + mov r1, r7 │ │ │ │ + str r3, [sp, #156] @ 0x9c │ │ │ │ + mov r0, r8 │ │ │ │ + add.w r2, sl, r2, lsl #3 │ │ │ │ + mov r3, r4 │ │ │ │ + blx 61414 │ │ │ │ + ldr r2, [sp, #164] @ 0xa4 │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + adds r2, #1 │ │ │ │ + str r2, [sp, #164] @ 0xa4 │ │ │ │ + cmp r2, r3 │ │ │ │ + ble.n b5a26 │ │ │ │ + ldr r4, [sp, #100] @ 0x64 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + vldr s15, [r2] │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ittt gt │ │ │ │ + vldrgt s14, [sp, #180] @ 0xb4 │ │ │ │ + vmulgt.f32 s15, s14, s15 │ │ │ │ + vstrgt s15, [sp, #188] @ 0xbc │ │ │ │ + cbz r2, b5a94 │ │ │ │ + ldr r2, [sp, #140] @ 0x8c │ │ │ │ + vldr s13, [sp, #180] @ 0xb4 │ │ │ │ + vldr s14, [r2] │ │ │ │ + ldr r2, [sp, #144] @ 0x90 │ │ │ │ + vmul.f32 s14, s14, s13 │ │ │ │ + vldr s15, [r2] │ │ │ │ + vstr s14, [sp, #168] @ 0xa8 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vstr s15, [sp, #172] @ 0xac │ │ │ │ + movs r2, #1 │ │ │ │ + str r2, [sp, #140] @ 0x8c │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + adds r1, r3, #1 │ │ │ │ + ldr r6, [sp, #84] @ 0x54 │ │ │ │ + add.w r8, r1, r3 │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + subs r2, r2, r1 │ │ │ │ + subs r7, r6, #4 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + ldr r6, [sp, #112] @ 0x70 │ │ │ │ + adds r2, #1 │ │ │ │ + add.w r3, r0, r1, lsl #3 │ │ │ │ + add.w sl, r7, r1, lsl #2 │ │ │ │ + subs r6, #4 │ │ │ │ + str r6, [sp, #56] @ 0x38 │ │ │ │ + ldr r6, [sp, #124] @ 0x7c │ │ │ │ + subs r3, #8 │ │ │ │ + str r0, [sp, #8] │ │ │ │ + add.w fp, sp, #184 @ 0xb8 │ │ │ │ + str r2, [sp, #196] @ 0xc4 │ │ │ │ + mov r1, r9 │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + subs r6, #4 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r3, sp, #196 @ 0xc4 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + str.w sl, [sp, #4] │ │ │ │ + str.w fp, [sp, #20] │ │ │ │ + str r6, [sp, #100] @ 0x64 │ │ │ │ + blx 581ec │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + cbz r3, b5af6 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.w b5d80 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w b5d8e │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w b5df2 │ │ │ │ + add.w r8, r7, r8, lsl #2 │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov.w ip, #66 @ 0x42 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r6, [sp, #112] @ 0x70 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + str r6, [sp, #36] @ 0x24 │ │ │ │ + strd sl, r2, [sp, #20] │ │ │ │ + add r2, sp, #192 @ 0xc0 │ │ │ │ + str r1, [sp, #16] │ │ │ │ + add r1, sp, #200 @ 0xc8 │ │ │ │ + str r5, [sp, #52] @ 0x34 │ │ │ │ + str.w r8, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #32] │ │ │ │ + strb.w ip, [sp, #200] @ 0xc8 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + str r2, [sp, #28] │ │ │ │ + add r2, sp, #188 @ 0xbc │ │ │ │ + adds r7, r3, #1 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + add r3, r7 │ │ │ │ + add.w r7, r2, r7, lsl #2 │ │ │ │ + add.w r4, r2, r3, lsl #2 │ │ │ │ + add r3, sp, #172 @ 0xac │ │ │ │ + mov r2, r9 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r3, sp, #168 @ 0xa8 │ │ │ │ + str r7, [sp, #40] @ 0x28 │ │ │ │ + str r4, [sp, #48] @ 0x30 │ │ │ │ + blx 65840 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + mov r2, sl │ │ │ │ + strd r6, r7, [sp, #4] │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + ldr r6, [sp, #136] @ 0x88 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + strd r4, r0, [sp, #24] │ │ │ │ + mov r0, r9 │ │ │ │ + ldr r4, [sp, #108] @ 0x6c │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r7 │ │ │ │ + str.w r8, [sp, #20] │ │ │ │ + str r5, [sp, #32] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r6, [sp, #12] │ │ │ │ + blx 615e4 │ │ │ │ + ldr r2, [sp, #148] @ 0x94 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + mov r3, r9 │ │ │ │ + ldr r2, [sp, #144] @ 0x90 │ │ │ │ + strd r4, r2, [sp, #20] │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr.w r0, [pc, #1340] @ b60e0 │ │ │ │ + ldr.w r2, [pc, #1340] @ b60e4 │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + add r0, pc │ │ │ │ + add r2, pc │ │ │ │ + str.w fp, [sp, #32] │ │ │ │ + str r6, [sp, #16] │ │ │ │ + str r7, [sp, #0] │ │ │ │ + blx 61d94 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w b5e52 │ │ │ │ + ldr r1, [r7, #0] │ │ │ │ + add.w ip, r1, #4294967295 @ 0xffffffff │ │ │ │ + movs r2, #1 │ │ │ │ + cmp.w ip, #0 │ │ │ │ + str.w ip, [sp, #152] @ 0x98 │ │ │ │ + str r2, [sp, #164] @ 0xa4 │ │ │ │ + ble.n b5cb8 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldr.w fp, [pc, #1292] @ b60e8 │ │ │ │ + add.w r8, r3, r2 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + add fp, pc │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ + str.w fp, [sp, #60] @ 0x3c │ │ │ │ + sub.w r8, r3, r8, lsl #3 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + ldr.w fp, [sp, #64] @ 0x40 │ │ │ │ + str.w r9, [sp, #68] @ 0x44 │ │ │ │ + subs r7, r3, #4 │ │ │ │ + mov r9, r5 │ │ │ │ + mov sl, r3 │ │ │ │ + mov r5, ip │ │ │ │ + add.w r3, r7, r2, lsl #2 │ │ │ │ + adds r0, r2, #1 │ │ │ │ + cmp r0, r1 │ │ │ │ + str r1, [sp, #156] @ 0x9c │ │ │ │ + vldr s13, [r3] │ │ │ │ + mov r3, r0 │ │ │ │ + bgt.n b5c44 │ │ │ │ + vmov.f32 s15, s13 │ │ │ │ + add.w ip, r2, #1073741824 @ 0x40000000 │ │ │ │ + adds r1, #1 │ │ │ │ + add.w r2, sl, r2, lsl #2 │ │ │ │ + movs r4, #0 │ │ │ │ + vldmia r2!, {s14} │ │ │ │ + vcmpe.f32 s15, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it gt │ │ │ │ + movgt r4, r3 │ │ │ │ + add.w r3, r3, #1 │ │ │ │ + it gt │ │ │ │ + vmovgt.f32 s15, s14 │ │ │ │ + cmp r3, r1 │ │ │ │ + bne.n b5c24 │ │ │ │ + cbnz r4, b5c52 │ │ │ │ + mov r2, r0 │ │ │ │ + cmp r0, r5 │ │ │ │ + str r0, [sp, #164] @ 0xa4 │ │ │ │ + bgt.n b5cb8 │ │ │ │ + ldr.w r1, [fp] │ │ │ │ + b.n b5c02 │ │ │ │ + ldr.w r3, [r6, ip, lsl #2] │ │ │ │ + add.w r0, r4, #1073741824 @ 0x40000000 │ │ │ │ + add.w ip, r7, r4, lsl #2 │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + add.w lr, r7, r5, lsl #2 │ │ │ │ + mul.w r1, r4, r3 │ │ │ │ + mul.w r3, r5, r3 │ │ │ │ + ldr.w r5, [r6, r0, lsl #2] │ │ │ │ + vstr s13, [ip] │ │ │ │ + adds r1, #1 │ │ │ │ + str.w r2, [r6, r0, lsl #2] │ │ │ │ + adds r3, #1 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + add.w r1, r8, r1, lsl #3 │ │ │ │ + add.w r3, r8, r3, lsl #3 │ │ │ │ + vstr s15, [lr] │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + str.w r5, [r6, r2, lsl #2] │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + blx 58120 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + ldr r2, [sp, #164] @ 0xa4 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n b5d68 │ │ │ │ + ldr r5, [sp, #152] @ 0x98 │ │ │ │ + adds r0, r2, #1 │ │ │ │ + mov r2, r0 │ │ │ │ + str r0, [sp, #164] @ 0xa4 │ │ │ │ + cmp r0, r5 │ │ │ │ + ble.n b5c4c │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + vcvt.f32.s32 s16, s16 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r2, #4] │ │ │ │ + vstr s16, [r2] │ │ │ │ + b.n b583a │ │ │ │ + ldr.w sl, [pc, #1056] @ b60ec │ │ │ │ + mov r3, r9 │ │ │ │ + ldr.w r1, [pc, #1056] @ b60f0 │ │ │ │ + add sl, pc │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + mov r0, sl │ │ │ │ + add r1, pc │ │ │ │ + add.w sl, sl, #4 │ │ │ │ + strd sl, sl, [sp, #4] │ │ │ │ + str.w sl, [sp] │ │ │ │ + str r0, [sp, #148] @ 0x94 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr.w r1, [pc, #1028] @ b60f4 │ │ │ │ + mov r3, r9 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + str r0, [sp, #152] @ 0x98 │ │ │ │ + add r1, pc │ │ │ │ + ldr r0, [sp, #148] @ 0x94 │ │ │ │ + strd sl, sl, [sp, #4] │ │ │ │ + str.w sl, [sp] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + cmp r0, r3 │ │ │ │ + it lt │ │ │ │ + movlt r0, r3 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + mla r3, r0, r3, r3 │ │ │ │ + str r3, [sp, #156] @ 0x9c │ │ │ │ + cmp r3, #1 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + vmov s16, r3 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r2, #4] │ │ │ │ + vcvt.f32.s32 s15, s16 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp.w r3, r8, lsl #1 │ │ │ │ + vstr s15, [r2] │ │ │ │ + mov.w r2, #1 │ │ │ │ + str r2, [sp, #152] @ 0x98 │ │ │ │ + bge.w b5900 │ │ │ │ + adds r7, #1 │ │ │ │ + bne.w b58f6 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w b583a │ │ │ │ + negs r3, r3 │ │ │ │ + b.n b582c │ │ │ │ + vcmpe.f32 s18, s0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w b5ed6 │ │ │ │ + movs r2, #0 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + str r2, [sp, #140] @ 0x8c │ │ │ │ + b.n b5a98 │ │ │ │ + ldr r1, [sp, #100] @ 0x64 │ │ │ │ + adds r0, r2, #1 │ │ │ │ + ldr r5, [sp, #152] @ 0x98 │ │ │ │ + ldr.w ip, [r1, r4, lsl #2] │ │ │ │ + ldr.w r3, [r1, r2, lsl #2] │ │ │ │ + str.w r3, [r1, r4, lsl #2] │ │ │ │ + str.w ip, [r1, r2, lsl #2] │ │ │ │ + b.n b5c44 │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne.w b5af6 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bhi.w b5afe │ │ │ │ + ldr r2, [pc, #852] @ (b60f8 ) │ │ │ │ + mov r0, r9 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + add r2, pc │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + blx 60e20 │ │ │ │ + ldr r6, [sp, #92] @ 0x5c │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + add.w r0, r8, r3, lsl #1 │ │ │ │ + str r0, [sp, #68] @ 0x44 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne.w b5fb4 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + add.w fp, r7, r0, lsl #2 │ │ │ │ + subs r3, #1 │ │ │ │ + mov r1, sl │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add r0, sp, #152 @ 0x98 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ + mov r3, fp │ │ │ │ + blx 60e20 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ + mov r2, fp │ │ │ │ + mov r0, r9 │ │ │ │ + blx 6074c │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w b6066 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + str r3, [r5, #0] │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + add.w r7, r7, r8, lsl #2 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + add r2, sp, #192 @ 0xc0 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + movs r4, #69 @ 0x45 │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r7, [sp, #44] @ 0x2c │ │ │ │ + str.w sl, [sp, #20] │ │ │ │ + str r5, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + str r2, [sp, #28] │ │ │ │ + adds r2, r3, #1 │ │ │ │ + strb.w r4, [sp, #200] @ 0xc8 │ │ │ │ + add r3, r2 │ │ │ │ + add.w r2, r1, r2, lsl #2 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + add.w r3, r1, r3, lsl #2 │ │ │ │ + mov r2, r9 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + add r1, sp, #200 @ 0xc8 │ │ │ │ + add r3, sp, #188 @ 0xbc │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r3, sp, #172 @ 0xac │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r3, sp, #168 @ 0xa8 │ │ │ │ + blx 65840 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w b5cb8 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w b5f8e │ │ │ │ + subs r3, #1 │ │ │ │ + vldr s14, [sp, #180] @ 0xb4 │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ + add r1, sp, #160 @ 0xa0 │ │ │ │ + ldr r3, [pc, #656] @ (b60fc ) │ │ │ │ + add r0, sp, #176 @ 0xb0 │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ + add r3, pc │ │ │ │ + vstr s15, [sp, #160] @ 0xa0 │ │ │ │ + blx 5e354 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w b5cb8 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + b.n b5bc6 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + orrs r2, r1 │ │ │ │ + beq.n b5f16 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + str r7, [sp, #152] @ 0x98 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [r2, #0] │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w b583a │ │ │ │ + ldr r1, [sp, #136] @ 0x88 │ │ │ │ + movs r3, #0 │ │ │ │ + mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ + str r3, [r1, #4] │ │ │ │ + str r2, [r1, #0] │ │ │ │ + b.n b583a │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n b582a │ │ │ │ + ldr r1, [pc, #576] @ (b6100 ) │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w b5868 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n b582a │ │ │ │ + vdiv.f32 s15, s18, s0 │ │ │ │ + b.n b59f4 │ │ │ │ + movs r2, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r2, [sp, #164] @ 0xa4 │ │ │ │ + ble.w b5a54 │ │ │ │ + ldr r3, [pc, #540] @ (b6104 ) │ │ │ │ + add r7, sp, #180 @ 0xb4 │ │ │ │ + str r4, [sp, #100] @ 0x64 │ │ │ │ + add.w r8, sp, #164 @ 0xa4 │ │ │ │ + add r3, pc │ │ │ │ + mov r4, r3 │ │ │ │ + mul.w r2, r2, fp │ │ │ │ + mov r3, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, r8 │ │ │ │ + adds r2, #1 │ │ │ │ + add.w r2, sl, r2, lsl #3 │ │ │ │ + blx 61414 │ │ │ │ + ldr r2, [sp, #164] @ 0xa4 │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + adds r2, #1 │ │ │ │ + str r2, [sp, #164] @ 0xa4 │ │ │ │ + cmp r2, r3 │ │ │ │ + ble.n b5ef4 │ │ │ │ + b.n b5a4e │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n b5ea0 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + strd r7, r7, [sp, #152] @ 0x98 │ │ │ │ + vldr s15, [r2] │ │ │ │ + ldr r2, [sp, #140] @ 0x8c │ │ │ │ + vldr s14, [r2] │ │ │ │ + vcmpe.f32 s14, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl.n b5ea0 │ │ │ │ + ldr r2, [sp, #144] @ 0x90 │ │ │ │ + vldr s14, [r2] │ │ │ │ + vcmpe.f32 s15, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + itttt ls │ │ │ │ + ldrls r2, [sp, #64] @ 0x40 │ │ │ │ + strls r3, [r2, #0] │ │ │ │ + ldrls r3, [sp, #96] @ 0x60 │ │ │ │ + vstrls s15, [r3] │ │ │ │ + b.n b5ea0 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.w b5894 │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + cmpge r2, #0 │ │ │ │ + itt le │ │ │ │ + mvnle.w r2, #8 │ │ │ │ + movle r3, #9 │ │ │ │ + ble.w b582a │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + cmp r2, r8 │ │ │ │ + it ge │ │ │ │ + movge r2, r8 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r8, r3 │ │ │ │ + it ge │ │ │ │ + cmpge r3, r2 │ │ │ │ + itt lt │ │ │ │ + mvnlt.w r2, #9 │ │ │ │ + movlt r3, #10 │ │ │ │ + blt.w b582a │ │ │ │ + b.n b5894 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + b.n b5e5c │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + vldr s14, [r3] │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcmpe.f32 s14, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bhi.w b5894 │ │ │ │ + mvn.w r2, #7 │ │ │ │ + movs r3, #8 │ │ │ │ + b.n b582a │ │ │ │ + ldr r0, [pc, #336] @ (b6108 ) │ │ │ │ + mov r1, r9 │ │ │ │ + ldr r6, [sp, #108] @ 0x6c │ │ │ │ + add.w r8, r7, r8, lsl #2 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + add r0, pc │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mov r2, r9 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + blx 5e9dc │ │ │ │ + ldr r2, [sp, #148] @ 0x94 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [sp, #144] @ 0x90 │ │ │ │ + mov r1, r9 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + str r2, [sp, #0] │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ + str.w fp, [sp, #12] │ │ │ │ + str r6, [sp, #108] @ 0x6c │ │ │ │ + blx 5fca4 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + add.w r0, r7, r1, lsl #2 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + str r1, [sp, #0] │ │ │ │ + mov r6, r0 │ │ │ │ + mov r2, r1 │ │ │ │ + mov r1, sl │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ + mov r3, r0 │ │ │ │ + add r0, sp, #152 @ 0x98 │ │ │ │ + blx 60e20 │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r6, [sp, #108] @ 0x6c │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mov r1, r9 │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ + strd r8, r5, [sp, #8] │ │ │ │ + str r6, [sp, #4] │ │ │ │ + blx 65dac │ │ │ │ + ldr r0, [r5, #0] │ │ │ │ + cbz r0, b6032 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r5, #0] │ │ │ │ + b.n b5b0a │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + str r1, [sp, #152] @ 0x98 │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.n b6058 │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + movs r3, #1 │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ + adds r3, #1 │ │ │ │ + str.w r0, [r2, #4]! │ │ │ │ + cmp r1, r3 │ │ │ │ + bge.n b6042 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + str r6, [sp, #56] @ 0x38 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n b602c │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r1, [r3, #0] │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w b5bc6 │ │ │ │ + b.n b5e52 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + str r3, [r2, #0] │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w b5cb8 │ │ │ │ + b.n b5e52 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + vmov.f32 s0, s20 │ │ │ │ + blx 5bfe8 │ │ │ │ + vmov.f32 s18, s0 │ │ │ │ + b.n b5968 │ │ │ │ + vmov.f32 s0, s15 │ │ │ │ + blx 5bfe8 │ │ │ │ + vmov.f32 s19, s0 │ │ │ │ + b.n b5958 │ │ │ │ + blx 57d18 │ │ │ │ + vmov.f64 d6, d0 │ │ │ │ + b.n b5990 │ │ │ │ + vmov.f64 d0, d7 │ │ │ │ + blx 57d18 │ │ │ │ + b.n b5980 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + lsrs r0, r4, #6 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + movs r1, #220 @ 0xdc │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + cmp r0, #130 @ 0x82 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + movs r2, #186 @ 0xba │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + movs r7, #124 @ 0x7c │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + cmp r2, #176 @ 0xb0 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + lsrs r6, r1, #3 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + movs r1, #244 @ 0xf4 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + movs r6, #100 @ 0x64 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + cmp r0, #230 @ 0xe6 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + movs r6, #124 @ 0x7c │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldr r0, [r3, #56] @ 0x38 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + adds r4, r5, #7 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + subs r2, r0, #4 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldr r4, [r2, #28] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r6, [r4, #12] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + subs r4, r2, #0 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + subs r6, r6, #1 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r6, [r0, #116] @ 0x74 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + stmia r6!, {r1, r5, r7} │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + str r0, [r1, #108] @ 0x6c │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + subs r4, r4, r3 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + │ │ │ │ +000b610c : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d9} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ + sub sp, #116 @ 0x74 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r2, [pc, #912] @ (b64b8 ) │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r4, [sp, #168] @ 0xa8 │ │ │ │ + add r2, pc │ │ │ │ + str r4, [sp, #80] @ 0x50 │ │ │ │ + mov r4, r3 │ │ │ │ + ldr r3, [pc, #900] @ (b64bc ) │ │ │ │ + str r1, [sp, #76] @ 0x4c │ │ │ │ + ldr r1, [pc, #900] @ (b64c0 ) │ │ │ │ + ldrd r9, r8, [sp, #188] @ 0xbc │ │ │ │ + add r1, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldrd fp, r5, [sp, #208] @ 0xd0 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldr r3, [sp, #172] @ 0xac │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #180] @ 0xb4 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [sp, #196] @ 0xc4 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + ldrd sl, r3, [sp, #200] @ 0xc8 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #852] @ (b64c4 ) │ │ │ │ + str r0, [sp, #44] @ 0x2c │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + str r0, [sp, #64] @ 0x40 │ │ │ │ + adds r3, #1 │ │ │ │ + beq.n b619a │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + adds r3, #1 │ │ │ │ + beq.n b619a │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + sub.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ + clz r3, r3 │ │ │ │ + lsrs r3, r3, #5 │ │ │ │ + b.n b619c │ │ │ │ + movs r3, #1 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + subs r2, #1 │ │ │ │ + cmp r1, #1 │ │ │ │ + ble.n b620e │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + cbz r0, b61e8 │ │ │ │ + cmp r2, #2 │ │ │ │ + bls.n b6258 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + ldr r0, [pc, #780] @ (b64c8 ) │ │ │ │ + add r1, sp, #100 @ 0x64 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #772] @ (b64cc ) │ │ │ │ + ldr r3, [pc, #752] @ (b64bc ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w b64ac │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #116 @ 0x74 │ │ │ │ + vpop {d8-d9} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + cmp r2, #2 │ │ │ │ + bhi.n b61b2 │ │ │ │ + adds r2, r1, #1 │ │ │ │ + vmov s18, r2 │ │ │ │ + mov r2, r1 │ │ │ │ + ldr r1, [pc, #728] @ (b64d0 ) │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + add r1, pc │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w b6468 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + b.n b621e │ │ │ │ + cmp r2, #2 │ │ │ │ + bhi.n b61b2 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n b6298 │ │ │ │ + movs r2, #1 │ │ │ │ + vmov s18, r2 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.w b6462 │ │ │ │ + movs r1, #1 │ │ │ │ + str r1, [sp, #72] @ 0x48 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + itt lt │ │ │ │ + mvnlt.w r2, #3 │ │ │ │ + movlt r3, #4 │ │ │ │ + blt.n b61b8 │ │ │ │ + ldr r0, [sp, #60] @ 0x3c │ │ │ │ + cmp r1, #1 │ │ │ │ + it lt │ │ │ │ + movlt r1, #1 │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + cmp r0, r1 │ │ │ │ + blt.w b645a │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + cmp r1, r0 │ │ │ │ + ble.n b62a0 │ │ │ │ + mvn.w r2, #7 │ │ │ │ + movs r3, #8 │ │ │ │ + b.n b61b8 │ │ │ │ + add.w ip, r1, r1, lsl #2 │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + add.w lr, ip, #1 │ │ │ │ + add.w r2, ip, #3 │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + mla r2, r0, r1, lr │ │ │ │ + mla r0, r1, r1, r0 │ │ │ │ + vmov s18, r0 │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n b6238 │ │ │ │ + ldr r1, [pc, #600] @ (b64d4 ) │ │ │ │ + mov r0, r6 │ │ │ │ + strd r3, r2, [sp, #88] @ 0x58 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldrd r3, r2, [sp, #88] @ 0x58 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n b622a │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n b61b8 │ │ │ │ + movs r2, #1 │ │ │ │ + vmov s18, r2 │ │ │ │ + b.n b61f4 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne.w b64b4 │ │ │ │ + vmov s15, r2 │ │ │ │ + movs r1, #0 │ │ │ │ + vcvt.f32.s32 s17, s18 │ │ │ │ + str.w r1, [r9, #4] │ │ │ │ + vcvt.f32.s32 s16, s15 │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + vstr s17, [r9] │ │ │ │ + vstr s16, [r1] │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + str r0, [r1, #0] │ │ │ │ + vmov r0, s18 │ │ │ │ + ldr.w r1, [r8] │ │ │ │ + cmp r1, r0 │ │ │ │ + bge.n b62e2 │ │ │ │ + cbnz r3, b62f6 │ │ │ │ + mvn.w r2, #10 │ │ │ │ + movs r3, #11 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + b.n b61ba │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + cmp r1, r2 │ │ │ │ + bge.n b6302 │ │ │ │ + cbnz r3, b62f6 │ │ │ │ + mvn.w r2, #12 │ │ │ │ + movs r3, #13 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + b.n b61ba │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w b61c6 │ │ │ │ + negs r3, r3 │ │ │ │ + b.n b61ba │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + cmp r2, r1 │ │ │ │ + bge.n b631a │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n b62f6 │ │ │ │ + mvn.w r2, #14 │ │ │ │ + movs r3, #15 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + b.n b61ba │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.w b64b0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w b61c6 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w b61c6 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + mov r0, r6 │ │ │ │ + str r5, [sp, #0] │ │ │ │ + blx 648e8 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cbz r3, b634a │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + add r3, r2 │ │ │ │ + str r3, [r5, #0] │ │ │ │ + b.n b61c6 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + mov r2, r4 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + mov r0, r7 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #0] │ │ │ │ + str r5, [sp, #12] │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + blx 63244 │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + str r1, [sp, #24] │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + str r1, [sp, #16] │ │ │ │ + mov r1, r6 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + str.w fp, [sp, #28] │ │ │ │ + str.w sl, [sp, #20] │ │ │ │ + str.w r8, [sp, #12] │ │ │ │ + str r5, [sp, #32] │ │ │ │ + str.w r9, [sp, #8] │ │ │ │ + blx 57774 │ │ │ │ + vldr s15, [r9] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + vcmpe.f32 s17, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vcvtlt.s32.f32 s17, s15 │ │ │ │ + vldr s15, [r3] │ │ │ │ + it ge │ │ │ │ + vcvtge.s32.f32 s17, s17 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + vcmpe.f32 s16, s15 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vcvtlt.s32.f32 s16, s15 │ │ │ │ + vldr s15, [sp, #72] @ 0x48 │ │ │ │ + it ge │ │ │ │ + vcvtge.s32.f32 s16, s16 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + vcvt.f32.s32 s14, s15 │ │ │ │ + vmov s15, r3 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vcmpe.f32 s14, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ite ge │ │ │ │ + vcvtge.s32.f32 s18, s14 │ │ │ │ + vcvtlt.s32.f32 s18, s15 │ │ │ │ + cbz r3, b643a │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cbnz r3, b643a │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + subs r2, r3, #1 │ │ │ │ + cmp r2, #1 │ │ │ │ + bls.n b6470 │ │ │ │ + cmp r3, #3 │ │ │ │ + bne.n b643a │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [pc, #208] @ (b64d8 ) │ │ │ │ + add r2, sp, #104 @ 0x68 │ │ │ │ + cmp r3, #0 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r0, pc │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [pc, #188] @ (b64dc ) │ │ │ │ + strd r4, r4, [sp] │ │ │ │ + it eq │ │ │ │ + moveq r4, #78 @ 0x4e │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [pc, #180] @ (b64e0 ) │ │ │ │ + it ne │ │ │ │ + movne r4, #67 @ 0x43 │ │ │ │ + strb.w r4, [sp, #104] @ 0x68 │ │ │ │ + add r3, pc │ │ │ │ + blx 5cc38 │ │ │ │ + movs r3, #0 │ │ │ │ + vcvt.f32.s32 s14, s17 │ │ │ │ + str.w r3, [r9, #4] │ │ │ │ + vcvt.f32.s32 s15, s16 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + vstr s14, [r9] │ │ │ │ + vstr s15, [r3] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + vstr s18, [r3] │ │ │ │ + b.n b61c6 │ │ │ │ + mvn.w r2, #5 │ │ │ │ + movs r3, #6 │ │ │ │ + b.n b61b8 │ │ │ │ + movs r1, #1 │ │ │ │ + str r1, [sp, #72] @ 0x48 │ │ │ │ + b.n b627a │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n b61b8 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [pc, #108] @ (b64e4 ) │ │ │ │ + add r2, sp, #104 @ 0x68 │ │ │ │ + cmp r3, #0 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r0, pc │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [pc, #88] @ (b64e8 ) │ │ │ │ + strd r4, r4, [sp] │ │ │ │ + it eq │ │ │ │ + moveq r4, #67 @ 0x43 │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [pc, #80] @ (b64ec ) │ │ │ │ + it ne │ │ │ │ + movne r4, #78 @ 0x4e │ │ │ │ + strb.w r4, [sp, #104] @ 0x68 │ │ │ │ + add r3, pc │ │ │ │ + blx 5e348 │ │ │ │ + b.n b643a │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r2 │ │ │ │ + b.n b61ba │ │ │ │ + negs r3, r1 │ │ │ │ + b.n b61ba │ │ │ │ + vshr.u32 q8, q6, #30 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + subs r6, r1, #4 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + stmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + movs r1, #44 @ 0x2c │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + vqadd.u8 q8, q3, q6 │ │ │ │ + adds r0, r7, r2 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + asrs r6, r2, #28 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + adds r2, r3, #1 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + str r2, [r3, #24] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + subs r0, r5, r5 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + subs r2, r5, r7 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + subs r0, r7, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ -000b5b2c : │ │ │ │ +000b64f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d13} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ - ldr.w r4, [pc, #1620] @ b6198 │ │ │ │ + ldr.w r4, [pc, #1620] @ b6b5c │ │ │ │ mov r5, r3 │ │ │ │ - ldr.w r3, [pc, #1620] @ b619c │ │ │ │ + ldr.w r3, [pc, #1620] @ b6b60 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ ldr r6, [sp, #240] @ 0xf0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ - ldr.w r1, [pc, #1592] @ b61a0 │ │ │ │ + ldr.w r1, [pc, #1592] @ b6b64 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r3, [sp, #224] @ 0xe0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r4, r3, [sp, #232] @ 0xe8 │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w b5de0 │ │ │ │ + beq.w b67a4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n b5bd6 │ │ │ │ + blt.n b659a │ │ │ │ cmp r3, #1 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - bge.n b5bde │ │ │ │ + bge.n b65a2 │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r5, #4 │ │ │ │ str r3, [r6, #0] │ │ │ │ - ldr.w r0, [pc, #1536] @ b61a4 │ │ │ │ + ldr.w r0, [pc, #1536] @ b6b68 │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1524] @ b61a8 │ │ │ │ - ldr.w r3, [pc, #1508] @ b619c │ │ │ │ + ldr.w r2, [pc, #1524] @ b6b6c │ │ │ │ + ldr.w r3, [pc, #1508] @ b6b60 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w b685a │ │ │ │ + bne.w b721e │ │ │ │ movs r0, #0 │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ vpop {d8-d13} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r5, #2 │ │ │ │ - b.n b5ba0 │ │ │ │ + b.n b6564 │ │ │ │ ldr r5, [r6, #0] │ │ │ │ cmp r5, #0 │ │ │ │ - bne.w b6854 │ │ │ │ - ldr.w r1, [pc, #1476] @ b61ac │ │ │ │ + bne.w b7218 │ │ │ │ + ldr.w r1, [pc, #1476] @ b6b70 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w b5df8 │ │ │ │ + beq.w b67bc │ │ │ │ str r0, [sp, #112] @ 0x70 │ │ │ │ - ble.w b6822 │ │ │ │ + ble.w b71e6 │ │ │ │ ldr.w fp, [sp, #44] @ 0x2c │ │ │ │ lsls r2, r0, #2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ blx 5ae88 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ @@ -122997,23 +123937,23 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ lsls r2, r3, #3 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ subs r2, r7, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w b5e02 │ │ │ │ + beq.w b67c6 │ │ │ │ mov r8, r5 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r3 │ │ │ │ mov r7, fp │ │ │ │ str r6, [sp, #20] │ │ │ │ str.w r8, [sp, #116] @ 0x74 │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.n b5d2e │ │ │ │ + beq.n b66f2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ movs r5, #1 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ str.w r8, [sp, #16] │ │ │ │ add.w fp, r3, sl, lsl #3 │ │ │ │ mov r8, fp │ │ │ │ add.w fp, fp, #8 │ │ │ │ @@ -123073,27 +124013,27 @@ │ │ │ │ vadd.f32 s15, s16, s0 │ │ │ │ vcmp.f32 s17, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s15, s17 │ │ │ │ cmp r3, r5 │ │ │ │ vstr s15, [r4] │ │ │ │ - bge.n b5c50 │ │ │ │ + bge.n b6614 │ │ │ │ ldr.w r8, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ vldr s17, [r7] │ │ │ │ str.w r9, [sp, #116] @ 0x74 │ │ │ │ add.w r5, r3, r9, lsl #3 │ │ │ │ mov r0, r5 │ │ │ │ vldr s16, [r5] │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n b5d58 │ │ │ │ + bge.n b671c │ │ │ │ vneg.f32 s16, s16 │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp, #116] @ 0x74 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ @@ -123125,30 +124065,30 @@ │ │ │ │ vadd.f32 s15, s16, s0 │ │ │ │ vcmp.f32 s17, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s15, s17 │ │ │ │ cmp r2, r3 │ │ │ │ vstr s15, [r4] │ │ │ │ - bge.w b5c38 │ │ │ │ + bge.w b65fc │ │ │ │ ldr r6, [sp, #20] │ │ │ │ - b.n b5fba │ │ │ │ - ldr r1, [pc, #972] @ (b61b0 ) │ │ │ │ + b.n b697e │ │ │ │ + ldr r1, [pc, #972] @ (b6b74 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w b5b86 │ │ │ │ + bne.w b654a │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r5, #1 │ │ │ │ - b.n b5ba0 │ │ │ │ + b.n b6564 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n b5bb0 │ │ │ │ + b.n b6574 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w sl, [sp, #56] @ 0x38 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ sub.w r8, r3, #8 │ │ │ │ mov.w r9, #1 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #24] │ │ │ │ @@ -123194,15 +124134,15 @@ │ │ │ │ vadd.f32 s15, s16, s0 │ │ │ │ vcmp.f32 s17, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s15, s17 │ │ │ │ cmp r3, r9 │ │ │ │ vstr s15, [r4] │ │ │ │ - blt.n b5fa2 │ │ │ │ + blt.n b6966 │ │ │ │ ldr.w fp, [sp, #16] │ │ │ │ mov r6, r7 │ │ │ │ mov r5, r9 │ │ │ │ str.w r8, [sp, #20] │ │ │ │ mov r8, fp │ │ │ │ add.w fp, fp, #8 │ │ │ │ mov r0, fp │ │ │ │ @@ -123261,59 +124201,59 @@ │ │ │ │ vadd.f32 s15, s16, s0 │ │ │ │ vcmp.f32 s17, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s15, s17 │ │ │ │ cmp r3, r5 │ │ │ │ vstr s15, [r4] │ │ │ │ - bge.n b5ec4 │ │ │ │ + bge.n b6888 │ │ │ │ ldr.w r8, [sp, #20] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add sl, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, r3 │ │ │ │ add r8, r3 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r2, [sp, #16] │ │ │ │ cmp r3, r9 │ │ │ │ - bge.w b5e16 │ │ │ │ + bge.w b67da │ │ │ │ ldr r6, [sp, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ str r0, [sp, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n b5fe0 │ │ │ │ + ble.n b69a4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ mov r3, r2 │ │ │ │ add.w r2, r2, r0, lsl #2 │ │ │ │ vldr s14, [r3] │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ vstmia r3!, {s15} │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n b5fd0 │ │ │ │ + bne.n b6994 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s0, s15 │ │ │ │ vadd.f32 s0, s0, s0 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b6868 │ │ │ │ + bmi.w b722c │ │ │ │ vsqrt.f64 d7, d0 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ vdiv.f64 d6, d5, d7 │ │ │ │ add.w r3, r2, #8 │ │ │ │ adds r3, r1, r3 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [pc, #412] @ (b61b4 ) │ │ │ │ + ldr r3, [pc, #412] @ (b6b78 ) │ │ │ │ sub.w r4, r2, #8 │ │ │ │ - vldr s19, [pc, #412] @ b61b8 │ │ │ │ + vldr s19, [pc, #412] @ b6b7c │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #108] @ 0x6c │ │ │ │ subs r3, #8 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ movs r3, #100 @ 0x64 │ │ │ │ @@ -123324,26 +124264,26 @@ │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ vcvt.f32.f64 s17, d6 │ │ │ │ vmov.f32 s23, s17 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [sp, #112] @ 0x70 │ │ │ │ vstr s19, [sp, #124] @ 0x7c │ │ │ │ vstr s19, [sp, #128] @ 0x80 │ │ │ │ - ble.w b681c │ │ │ │ + ble.w b71e0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r8, r3 │ │ │ │ add.w r0, r3, r0, lsl #3 │ │ │ │ vstr s19, [r3] │ │ │ │ adds r3, #8 │ │ │ │ vstr s19, [r3, #-4] │ │ │ │ cmp r0, r3 │ │ │ │ - bne.n b6056 │ │ │ │ + bne.n b6a1a │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b61bc │ │ │ │ + beq.w b6b80 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ movs r5, #1 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ add.w sl, r3, #4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r9, [sp, #44] @ 0x2c │ │ │ │ mov r6, r7 │ │ │ │ @@ -123354,15 +124294,15 @@ │ │ │ │ vldr s16, [r6] │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n b60a6 │ │ │ │ + bge.n b6a6a │ │ │ │ vneg.f32 s16, s16 │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vldmia r9!, {s14} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adds r7, #8 │ │ │ │ vldr s15, [r7, #-12] │ │ │ │ add r6, r3 │ │ │ │ @@ -123378,15 +124318,15 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ adds r1, r5, #1 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vmla.f32 s15, s16, s14 │ │ │ │ vstr s15, [r3] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ cmp r3, r1 │ │ │ │ - blt.w b62f0 │ │ │ │ + blt.w b6cb4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrd r8, sl, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ add.w r4, r3, fp, lsl #3 │ │ │ │ strd r1, r6, [sp, #16] │ │ │ │ movs r5, #1 │ │ │ │ mov r6, r4 │ │ │ │ @@ -123428,33 +124368,31 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r2, r5 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vmla.f32 s15, s16, s14 │ │ │ │ vstr s15, [r7, #-4] │ │ │ │ - bge.n b60fe │ │ │ │ + bge.n b6ac2 │ │ │ │ ldrd r1, r6, [sp, #16] │ │ │ │ mov r5, r1 │ │ │ │ - b.n b6088 │ │ │ │ - lsls r4, r0, #23 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ + b.n b6a4c │ │ │ │ + stc2 0, cr0, [r0], {92} @ 0x5c │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3, r6, r7} │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - movs r7, #10 │ │ │ │ + stmia r0!, {r2, r4, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r3, #21 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldmia r1!, {r3, r6} │ │ │ │ + adds r6, r0, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, r4, r6 │ │ │ │ + @ instruction: 0xfb94005c │ │ │ │ + ite lt │ │ │ │ + lsllt r4, r3, #1 │ │ │ │ + asrge r0, r6, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r4, #88] @ 0x58 │ │ │ │ + ldrh r6, [r4, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ movs r7, #1 │ │ │ │ ldr.w fp, [sp, #80] @ 0x50 │ │ │ │ add r3, r4 │ │ │ │ @@ -123489,15 +124427,15 @@ │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vmla.f32 s15, s16, s14 │ │ │ │ vstr s15, [r2] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str r2, [sp, #116] @ 0x74 │ │ │ │ cmp r2, r8 │ │ │ │ - blt.n b62da │ │ │ │ + blt.n b6c9e │ │ │ │ mov r6, r8 │ │ │ │ str.w r8, [sp, #20] │ │ │ │ mov r7, r9 │ │ │ │ mov r4, fp │ │ │ │ mov r8, sl │ │ │ │ mov r5, r4 │ │ │ │ adds r4, #8 │ │ │ │ @@ -123537,53 +124475,53 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r2, r6 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vmla.f32 s15, s16, s14 │ │ │ │ vstr s15, [sl, #-8] │ │ │ │ - bge.n b6244 │ │ │ │ + bge.n b6c08 │ │ │ │ ldr.w r8, [sp, #20] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add.w sl, sl, #8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add fp, r2 │ │ │ │ add r3, r2 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r2, r8 │ │ │ │ - bge.w b61d8 │ │ │ │ + bge.w b6b9c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r8, [sp, #24] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - vldr s15, [pc, #-324] @ b61b8 │ │ │ │ + vldr s15, [pc, #-324] @ b6b7c │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n b6322 │ │ │ │ + ble.n b6ce6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, r2 │ │ │ │ add.w r2, r2, r0, lsl #2 │ │ │ │ mov r1, r8 │ │ │ │ vldmia r3!, {s13} │ │ │ │ add.w r8, r8, #8 │ │ │ │ vldr s14, [r1] │ │ │ │ cmp r2, r3 │ │ │ │ vmla.f32 s15, s13, s14 │ │ │ │ - bne.n b630a │ │ │ │ + bne.n b6cce │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ vmov s14, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r6, r7, r0 │ │ │ │ add.w ip, r7, #1 │ │ │ │ vcvt.f32.s32 s14, s14 │ │ │ │ lsls r1, r0, #4 │ │ │ │ cmp r6, ip │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ vdiv.f32 s18, s15, s14 │ │ │ │ - blt.n b637e │ │ │ │ + blt.n b6d42 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ movs r2, #24 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ mla r0, r2, r0, r3 │ │ │ │ mov r2, r3 │ │ │ │ add r3, r1 │ │ │ │ mov lr, r2 │ │ │ │ @@ -123594,15 +124532,15 @@ │ │ │ │ adds r2, #8 │ │ │ │ vldr s12, [lr] │ │ │ │ vnmls.f32 s14, s15, s12 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s15, [r3, #-4] │ │ │ │ vstr s14, [r3, #-8] │ │ │ │ cmp r0, r3 │ │ │ │ - bne.n b634c │ │ │ │ + bne.n b6d10 │ │ │ │ subs r3, r6, #1 │ │ │ │ subs r3, r3, r7 │ │ │ │ add r3, ip │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ add r1, r3 │ │ │ │ @@ -123619,27 +124557,27 @@ │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ str r3, [sp, #16] │ │ │ │ vcvt.f64.f32 d10, s20 │ │ │ │ vdiv.f32 s0, s14, s15 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b685e │ │ │ │ + bmi.w b7222 │ │ │ │ vsqrt.f64 d7, d0 │ │ │ │ vmul.f64 d10, d10, d7 │ │ │ │ vmul.f32 s15, s23, s18 │ │ │ │ vcvt.f32.f64 s20, d10 │ │ │ │ vcmpe.f32 s15, s20 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w b6646 │ │ │ │ + bgt.w b700a │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ str r0, [sp, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w b663c │ │ │ │ + ble.w b7000 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov.w sl, #2 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ vmov.f32 s26, s23 │ │ │ │ add.w r8, r3, #8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -123699,31 +124637,31 @@ │ │ │ │ vmul.f64 d7, d7, d6 │ │ │ │ vmul.f32 s11, s22, s20 │ │ │ │ vcvt.f32.f64 s14, d7 │ │ │ │ vmul.f32 s0, s0, s11 │ │ │ │ vnmls.f32 s0, s14, s14 │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w b6810 │ │ │ │ + bls.w b71d4 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vmul.f32 s22, s22, s21 │ │ │ │ vcvt.f64.f32 d8, s14 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vcvt.f64.f32 d11, s22 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b6836 │ │ │ │ + bmi.w b71fa │ │ │ │ vsqrt.f64 d7, d0 │ │ │ │ vadd.f64 d8, d8, d7 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ vdiv.f64 d7, d11, d8 │ │ │ │ - vldr s16, [pc, #-828] @ b61b8 │ │ │ │ + vldr s16, [pc, #-828] @ b6b7c │ │ │ │ vcvt.f32.f64 s24, d7 │ │ │ │ vsub.f32 s25, s24, s25 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b6734 │ │ │ │ + beq.w b70f8 │ │ │ │ ldrd r3, r2, [sp, #28] │ │ │ │ movs r5, #1 │ │ │ │ ldrd r7, r6, [sp, #44] @ 0x2c │ │ │ │ add.w sl, r3, r2, lsl #3 │ │ │ │ vldr s22, [sl, #8] │ │ │ │ add.w sl, sl, #8 │ │ │ │ mov r0, sl │ │ │ │ @@ -123744,22 +124682,22 @@ │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s22, s22, s0 │ │ │ │ vmla.f32 s15, s25, s22 │ │ │ │ vmla.f32 s16, s14, s22 │ │ │ │ vstr s15, [r3] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ cmp r3, r5 │ │ │ │ - bge.n b6510 │ │ │ │ + bge.n b6ed4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov lr, r9 │ │ │ │ add.w ip, fp, #4 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ cmp r0, r9 │ │ │ │ - blt.n b65dc │ │ │ │ + blt.n b6fa0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r7, ip │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r6, r8 │ │ │ │ mov r5, r9 │ │ │ │ strd r9, ip, [sp, #68] @ 0x44 │ │ │ │ add.w sl, r3, r2 │ │ │ │ @@ -123783,15 +124721,15 @@ │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r2, r5 │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ vmla.f32 s15, s25, s17 │ │ │ │ vmla.f32 s16, s14, s17 │ │ │ │ vstr s15, [r3] │ │ │ │ - bge.n b6584 │ │ │ │ + bge.n b6f48 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrd lr, ip, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ vldr s15, [r8, #-8] │ │ │ │ vmov s13, r0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r9, r9, #1 │ │ │ │ @@ -123819,52 +124757,52 @@ │ │ │ │ vdiv.f64 d6, d7, d5 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ cmp r3, lr │ │ │ │ vcvt.f32.f64 s12, d6 │ │ │ │ vadd.f32 s18, s18, s12 │ │ │ │ - bge.w b641c │ │ │ │ + bge.w b6de0 │ │ │ │ vmov.f32 s23, s26 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bne.w b603e │ │ │ │ - ldr r0, [pc, #564] @ (b687c ) │ │ │ │ + bne.w b6a02 │ │ │ │ + ldr r0, [pc, #564] @ (b7240 ) │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vcvt.f64.f32 d9, s18 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ vmov.f32 s20, s0 │ │ │ │ vdiv.f32 s22, s15, s0 │ │ │ │ vcmp.f64 d9, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b684a │ │ │ │ + bmi.w b720e │ │ │ │ vsqrt.f64 d0, d9 │ │ │ │ vmov.f64 d8, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r0, [pc, #524] @ (b6880 ) │ │ │ │ + ldr r0, [pc, #524] @ (b7244 ) │ │ │ │ vdiv.f64 d6, d8, d0 │ │ │ │ add r0, pc │ │ │ │ vcvt.f32.f64 s21, d6 │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s15, s0 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vstr s15, [sp, #120] @ 0x78 │ │ │ │ blx 5e2f4 │ │ │ │ vdiv.f64 d7, d8, d0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ vcvt.f32.f64 s14, d7 │ │ │ │ - ble.w b6840 │ │ │ │ + ble.w b7204 │ │ │ │ vcvt.f64.f32 d8, s14 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ vmov.f32 s18, s22 │ │ │ │ - vldr s19, [pc, #452] @ b6878 │ │ │ │ + vldr s19, [pc, #452] @ b723c │ │ │ │ movs r5, #1 │ │ │ │ add r7, sp, #116 @ 0x74 │ │ │ │ add r6, sp, #120 @ 0x78 │ │ │ │ vldr s0, [r4] │ │ │ │ adds r5, #1 │ │ │ │ vmul.f32 s0, s0, s21 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ @@ -123883,27 +124821,27 @@ │ │ │ │ vcmpe.f32 s0, s19 │ │ │ │ it lt │ │ │ │ vmovlt.f32 s18, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s19, s0 │ │ │ │ cmp r3, r5 │ │ │ │ - bge.n b66ba │ │ │ │ + bge.n b707e │ │ │ │ vcmpe.f32 s20, s18 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmp.f32 s22, s19 │ │ │ │ it hi │ │ │ │ vmovhi.f32 s18, s20 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s22, s19 │ │ │ │ vdiv.f32 s15, s18, s22 │ │ │ │ vstr s15, [r3] │ │ │ │ - b.w b5bb0 │ │ │ │ + b.w b6574 │ │ │ │ ldrd r7, r6, [sp, #44] @ 0x2c │ │ │ │ movs r5, #1 │ │ │ │ ldr.w sl, [sp, #36] @ 0x24 │ │ │ │ vldr s17, [sl] │ │ │ │ mov r0, sl │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ @@ -123923,22 +124861,22 @@ │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ vmla.f32 s15, s25, s17 │ │ │ │ vmla.f32 s16, s14, s17 │ │ │ │ vstr s15, [r3] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ cmp r3, r5 │ │ │ │ - bge.n b673e │ │ │ │ + bge.n b7102 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov lr, r9 │ │ │ │ add.w ip, fp, #4 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ cmp r0, r9 │ │ │ │ - blt.w b65dc │ │ │ │ + blt.w b6fa0 │ │ │ │ ldr.w sl, [sp, #24] │ │ │ │ mov r7, r9 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ mov r6, ip │ │ │ │ mov r4, r8 │ │ │ │ mov r5, ip │ │ │ │ str.w r9, [sp, #68] @ 0x44 │ │ │ │ @@ -123962,77 +124900,77 @@ │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ vmla.f32 s15, s25, s17 │ │ │ │ vmla.f32 s16, s14, s17 │ │ │ │ vstr s15, [r3] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ cmp r3, r7 │ │ │ │ - bge.n b67b2 │ │ │ │ + bge.n b7176 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov ip, r6 │ │ │ │ ldrd lr, r4, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - b.n b65dc │ │ │ │ + b.n b6fa0 │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r6, #0] │ │ │ │ - b.w b5bb0 │ │ │ │ - vldr s15, [pc, #88] @ b6878 │ │ │ │ - b.n b6322 │ │ │ │ + b.w b6574 │ │ │ │ + vldr s15, [pc, #88] @ b723c │ │ │ │ + b.n b6ce6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ lsls r3, r3, #3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ subs r3, r2, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - b.w b5fe0 │ │ │ │ + b.w b69a4 │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d7, d0 │ │ │ │ - b.n b64e6 │ │ │ │ + b.n b6eaa │ │ │ │ vmov.f32 s18, s22 │ │ │ │ - vldr s19, [pc, #48] @ b6878 │ │ │ │ - b.n b670a │ │ │ │ + vldr s19, [pc, #48] @ b723c │ │ │ │ + b.n b70ce │ │ │ │ vmov.f64 d0, d9 │ │ │ │ blx 57d18 │ │ │ │ - b.n b666e │ │ │ │ + b.n b7032 │ │ │ │ negs r5, r5 │ │ │ │ - b.w b5ba2 │ │ │ │ + b.w b6566 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d7, d0 │ │ │ │ - b.n b63c2 │ │ │ │ + b.n b6d86 │ │ │ │ blx 57d18 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ vmov.f64 d7, d0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - b.w b6000 │ │ │ │ + b.w b69c4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r6, #1 │ │ │ │ + asrs r0, r6, #11 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, r7, r4 │ │ │ │ + lsrs r0, r7, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ -000b6884 : │ │ │ │ +000b7248 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, #180 @ 0xb4 │ │ │ │ mov r4, r2 │ │ │ │ - ldr r2, [pc, #936] @ (b6c48 ) │ │ │ │ + ldr r2, [pc, #936] @ (b760c ) │ │ │ │ mov fp, r3 │ │ │ │ - ldr r3, [pc, #936] @ (b6c4c ) │ │ │ │ + ldr r3, [pc, #936] @ (b7610 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ - ldr.w r8, [pc, #932] @ b6c50 │ │ │ │ + ldr.w r8, [pc, #932] @ b7614 │ │ │ │ mov r0, r1 │ │ │ │ ldr.w r9, [sp, #224] @ 0xe0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r8, pc │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ @@ -124069,177 +125007,177 @@ │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #292] @ 0x124 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ ldr r3, [sp, #296] @ 0x128 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ ldr r5, [sp, #300] @ 0x12c │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #836] @ (b6c54 ) │ │ │ │ + ldr r1, [pc, #836] @ (b7618 ) │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #828] @ (b6c58 ) │ │ │ │ + ldr r1, [pc, #828] @ (b761c ) │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r1, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #812] @ (b6c5c ) │ │ │ │ + ldr r1, [pc, #812] @ (b7620 ) │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r8, [sl] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi.n b69a8 │ │ │ │ + bhi.n b736c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n b69e6 │ │ │ │ + beq.n b73aa │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ orrs r6, r3 │ │ │ │ orrs r6, r2 │ │ │ │ - beq.n b69de │ │ │ │ + beq.n b73a2 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n b6a02 │ │ │ │ + beq.n b73c6 │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n b6a1c │ │ │ │ + blt.n b73e0 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ cmp r1, #1 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n b6a24 │ │ │ │ + blt.n b73e8 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r3, r0 │ │ │ │ - bgt.n b6a2c │ │ │ │ + bgt.n b73f0 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n b6a34 │ │ │ │ + beq.n b73f8 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.n b6a64 │ │ │ │ + beq.n b7428 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ vldr s14, [r3] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ vldr s15, [r3] │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.n b6a64 │ │ │ │ + bhi.n b7428 │ │ │ │ mvn.w r2, #10 │ │ │ │ movs r3, #11 │ │ │ │ - b.n b69ae │ │ │ │ + b.n b7372 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str r2, [r5, #0] │ │ │ │ - ldr r0, [pc, #684] @ (b6c60 ) │ │ │ │ + ldr r0, [pc, #684] @ (b7624 ) │ │ │ │ add r1, sp, #164 @ 0xa4 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #676] @ (b6c64 ) │ │ │ │ - ldr r3, [pc, #652] @ (b6c4c ) │ │ │ │ + ldr r2, [pc, #676] @ (b7628 ) │ │ │ │ + ldr r3, [pc, #652] @ (b7610 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w b6c44 │ │ │ │ + bne.w b7608 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #180 @ 0xb4 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n b69ae │ │ │ │ - ldr r1, [pc, #640] @ (b6c68 ) │ │ │ │ + b.n b7372 │ │ │ │ + ldr r1, [pc, #640] @ (b762c ) │ │ │ │ str r0, [sp, #156] @ 0x9c │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #156] @ 0x9c │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n b6952 │ │ │ │ + bne.n b7316 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r5, #0] │ │ │ │ - b.n b69b0 │ │ │ │ - ldr r1, [pc, #616] @ (b6c6c ) │ │ │ │ + b.n b7374 │ │ │ │ + ldr r1, [pc, #616] @ (b7630 ) │ │ │ │ mov r0, fp │ │ │ │ str r2, [sp, #156] @ 0x9c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #156] @ 0x9c │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n b6960 │ │ │ │ + bne.n b7324 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n b69ae │ │ │ │ + b.n b7372 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n b69ae │ │ │ │ + b.n b7372 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n b69ae │ │ │ │ + b.n b7372 │ │ │ │ mvn.w r2, #8 │ │ │ │ movs r3, #9 │ │ │ │ - b.n b69ae │ │ │ │ - cbz r2, b6a64 │ │ │ │ + b.n b7372 │ │ │ │ + cbz r2, b7428 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ cmpge r2, #0 │ │ │ │ itt le │ │ │ │ mvnle.w r2, #11 │ │ │ │ movle r3, #12 │ │ │ │ - ble.n b69ae │ │ │ │ + ble.n b7372 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ cmp r2, r1 │ │ │ │ it ge │ │ │ │ movge r2, r1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r1, r3 │ │ │ │ it ge │ │ │ │ cmpge r3, r2 │ │ │ │ itt lt │ │ │ │ mvnlt.w r2, #12 │ │ │ │ movlt r3, #13 │ │ │ │ - blt.n b69ae │ │ │ │ + blt.n b7372 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b6bfc │ │ │ │ + bne.w b75c0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n b6a7c │ │ │ │ + ble.n b7440 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ - cbz r2, b6a86 │ │ │ │ + cbz r2, b744a │ │ │ │ cmp r1, r3 │ │ │ │ - ble.n b6a86 │ │ │ │ + ble.n b744a │ │ │ │ mvn.w r2, #17 │ │ │ │ movs r3, #18 │ │ │ │ str r2, [r5, #0] │ │ │ │ - b.n b69b0 │ │ │ │ - ldr r0, [pc, #488] @ (b6c70 ) │ │ │ │ + b.n b7374 │ │ │ │ + ldr r0, [pc, #488] @ (b7634 ) │ │ │ │ mov r3, r9 │ │ │ │ - ldr r1, [pc, #488] @ (b6c74 ) │ │ │ │ + ldr r1, [pc, #488] @ (b7638 ) │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ adds r6, r0, #4 │ │ │ │ add r1, pc │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ @@ -124258,42 +125196,42 @@ │ │ │ │ vmov s15, r0 │ │ │ │ ldr.w r2, [sl] │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ cmp r2, r3 │ │ │ │ vstr s16, [r1] │ │ │ │ mov.w r1, #1 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ - bge.n b6ae6 │ │ │ │ + bge.n b74aa │ │ │ │ cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ - beq.w b6bf4 │ │ │ │ + beq.w b75b8 │ │ │ │ mvn.w r2, #19 │ │ │ │ movs r3, #20 │ │ │ │ str r2, [r5, #0] │ │ │ │ - b.n b69b0 │ │ │ │ + b.n b7374 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b6bfc │ │ │ │ + bne.w b75c0 │ │ │ │ cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ - beq.w b69bc │ │ │ │ + beq.w b7380 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b69bc │ │ │ │ + beq.w b7380 │ │ │ │ ldrd r3, r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 648e8 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbz r3, b6b20 │ │ │ │ + cbz r3, b74e4 │ │ │ │ ldr.w r2, [r9] │ │ │ │ add r3, r2 │ │ │ │ str r3, [r5, #0] │ │ │ │ - b.n b69bc │ │ │ │ + b.n b7380 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r2, r9 │ │ │ │ ldr.w r8, [sp, #132] @ 0x84 │ │ │ │ mov r1, fp │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -124334,29 +125272,29 @@ │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ str.w r8, [sp] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ blx 5deac │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n b6be8 │ │ │ │ + beq.n b75ac │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ itt gt │ │ │ │ addgt.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ strgt r3, [r4, #0] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #1 │ │ │ │ - bls.n b6c00 │ │ │ │ + bls.n b75c4 │ │ │ │ cmp r3, #3 │ │ │ │ - bne.n b6be8 │ │ │ │ + bne.n b75ac │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, fp │ │ │ │ - ldr r2, [pc, #204] @ (b6c78 ) │ │ │ │ + ldr r2, [pc, #204] @ (b763c ) │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ add.w r2, r2, #8 │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -124365,37 +125303,37 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ it ne │ │ │ │ movne r4, #67 @ 0x43 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r0, [pc, #172] @ (b6c7c ) │ │ │ │ + ldr r0, [pc, #172] @ (b7640 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #172] @ (b6c80 ) │ │ │ │ + ldr r3, [pc, #172] @ (b7644 ) │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ add r3, pc │ │ │ │ str.w r9, [sp] │ │ │ │ strb.w r4, [sp, #168] @ 0xa8 │ │ │ │ blx 5cc38 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ vstr s16, [r2] │ │ │ │ - b.n b69bc │ │ │ │ + b.n b7380 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b69bc │ │ │ │ + beq.w b7380 │ │ │ │ negs r3, r3 │ │ │ │ - b.n b69b0 │ │ │ │ + b.n b7374 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, fp │ │ │ │ - ldr r2, [pc, #124] @ (b6c84 ) │ │ │ │ + ldr r2, [pc, #124] @ (b7648 ) │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ add.w r2, r2, #8 │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -124405,1136 +125343,546 @@ │ │ │ │ it ne │ │ │ │ movne r4, #78 @ 0x4e │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r0, [pc, #92] @ (b6c88 ) │ │ │ │ - ldr r3, [pc, #92] @ (b6c8c ) │ │ │ │ + ldr r0, [pc, #92] @ (b764c ) │ │ │ │ + ldr r3, [pc, #92] @ (b7650 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ str.w r9, [sp] │ │ │ │ strb.w r4, [sp, #168] @ 0xa8 │ │ │ │ blx 5e348 │ │ │ │ - b.n b6be8 │ │ │ │ + b.n b75ac │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - str??.w r0, [ip, ip, lsl #1] │ │ │ │ + mcr 0, 5, r0, cr8, cr12, {2} │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #29 │ │ │ │ + lsrs r4, r2, #23 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - pop {r1, r5} │ │ │ │ + uxth r6, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r2, #5 │ │ │ │ + lsls r2, r0, #31 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r3, #24 │ │ │ │ + lsrs r0, r1, #18 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, r1, r4 │ │ │ │ + lsrs r2, r1, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf750005c │ │ │ │ - asrs r6, r2, #2 │ │ │ │ + stc 0, cr0, [ip, #368] @ 0x170 │ │ │ │ + lsls r2, r0, #28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r4, r7, #29 │ │ │ │ + lsls r4, r1, #23 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r6, r4] │ │ │ │ + str r2, [r7, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r2, r3, #31 │ │ │ │ + lsls r6, r2, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r2, r0] │ │ │ │ + str r6, [r2, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r4, r4, #17 │ │ │ │ + lsrs r0, r2, #11 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r2, r2, #14 │ │ │ │ + lsrs r6, r7, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r7, r6] │ │ │ │ + ldr r7, [pc, #1008] @ (b7a3c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r0, r1, #16 │ │ │ │ + lsrs r4, r6, #9 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r2, r7, #12 │ │ │ │ + lsrs r6, r4, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ -000b6c90 : │ │ │ │ +000b7654 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d10} │ │ │ │ + vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ - sub sp, #212 @ 0xd4 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - ldr.w r3, [pc, #2376] @ b75f4 │ │ │ │ + str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ + ldr r5, [pc, #784] @ (b797c ) │ │ │ │ + sub sp, #132 @ 0x84 │ │ │ │ + ldr r4, [pc, #784] @ (b7980 ) │ │ │ │ + mov r7, r3 │ │ │ │ + add r5, pc │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r6, [sp, #236] @ 0xec │ │ │ │ mov r8, r0 │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ - ldr.w r2, [pc, #2372] @ b75f8 │ │ │ │ - ldr r4, [sp, #272] @ 0x110 │ │ │ │ - add r2, pc │ │ │ │ - str r4, [sp, #80] @ 0x50 │ │ │ │ - str r0, [sp, #128] @ 0x80 │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r7, [sp, #312] @ 0x138 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [sp, #280] @ 0x118 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #204] @ 0xcc │ │ │ │ - mov.w r3, #0 │ │ │ │ - str r2, [sp, #140] @ 0x8c │ │ │ │ - ldr r2, [sp, #284] @ 0x11c │ │ │ │ - str r2, [sp, #144] @ 0x90 │ │ │ │ - ldr r2, [sp, #288] @ 0x120 │ │ │ │ - str r2, [sp, #120] @ 0x78 │ │ │ │ - ldr r2, [sp, #292] @ 0x124 │ │ │ │ - str r2, [sp, #132] @ 0x84 │ │ │ │ - ldr r2, [sp, #296] @ 0x128 │ │ │ │ - str r2, [sp, #104] @ 0x68 │ │ │ │ - ldr r2, [sp, #300] @ 0x12c │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [sp, #304] @ 0x130 │ │ │ │ - ldr r3, [sp, #276] @ 0x114 │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ - ldr r2, [sp, #308] @ 0x134 │ │ │ │ - str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr r2, [sp, #316] @ 0x13c │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - ldrd r6, r2, [sp, #320] @ 0x140 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - str r7, [sp, #108] @ 0x6c │ │ │ │ - ldr.w r1, [pc, #2300] @ b75fc │ │ │ │ - str r2, [sp, #84] @ 0x54 │ │ │ │ - ldr r2, [sp, #328] @ 0x148 │ │ │ │ + ldrd sl, fp, [sp, #184] @ 0xb8 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r1, [pc, #768] @ (b7984 ) │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #124] @ 0x7c │ │ │ │ + mov.w r4, #0 │ │ │ │ + str r3, [r6, #0] │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ + mov r4, r2 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ add r1, pc │ │ │ │ - ldr.w fp, [r3] │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - ldr.w r7, [pc, #2288] @ b7600 │ │ │ │ - str r2, [sp, #112] @ 0x70 │ │ │ │ - add r7, pc │ │ │ │ - ldr r2, [sp, #332] @ 0x14c │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - str r2, [sp, #124] @ 0x7c │ │ │ │ - ldr r5, [sp, #336] @ 0x150 │ │ │ │ + ldr r3, [sp, #180] @ 0xb4 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #192] @ 0xc0 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #196] @ 0xc4 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [sp, #200] @ 0xc8 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [sp, #204] @ 0xcc │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + ldr r3, [sp, #220] @ 0xdc │ │ │ │ + ldr r2, [sp, #232] @ 0xe8 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + ldrd r9, r3, [sp, #224] @ 0xe0 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ blx 57998 │ │ │ │ - mov r1, r7 │ │ │ │ - str r0, [sp, #100] @ 0x64 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + str r0, [sp, #108] @ 0x6c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + cbnz r0, b76e6 │ │ │ │ + ldr r1, [pc, #692] @ (b7988 ) │ │ │ │ mov r0, r8 │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r1, [pc, #2264] @ b7604 │ │ │ │ - mov r8, r0 │ │ │ │ - str r0, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ - mov r0, r4 │ │ │ │ - blx 57998 │ │ │ │ - mov r1, r7 │ │ │ │ - str r0, [sp, #68] @ 0x44 │ │ │ │ - mov r0, r4 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #2240] @ b7608 │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ - mov r0, r4 │ │ │ │ + cbnz r0, b76e6 │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + str r3, [r6, #0] │ │ │ │ + negs r3, r3 │ │ │ │ + b.n b7760 │ │ │ │ + ldr r1, [pc, #676] @ (b798c ) │ │ │ │ + mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r7, [r6, #0] │ │ │ │ - str r0, [sp, #60] @ 0x3c │ │ │ │ - str r3, [r5, #0] │ │ │ │ - mov r3, r8 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n b778e │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n b6dfe │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - orrs r3, r2 │ │ │ │ + blt.n b7758 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n b77ac │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ - orrs r3, r2 │ │ │ │ - bne.n b6da8 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - ldr.w r0, [pc, #2196] @ b760c │ │ │ │ - add r1, sp, #152 @ 0x98 │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r1, [r2, #0] │ │ │ │ + mov r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + blt.n b77a4 │ │ │ │ + ldr.w r1, [fp] │ │ │ │ + cmp r2, r1 │ │ │ │ + bgt.n b77b4 │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r2, r1 │ │ │ │ + bgt.n b77bc │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r2, r1 │ │ │ │ + bgt.w b794c │ │ │ │ + mov.w r8, r3, lsl #1 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + cmp.w r8, #1 │ │ │ │ + mov.w r2, #1 │ │ │ │ + it lt │ │ │ │ + movlt.w r8, #1 │ │ │ │ + str r2, [sp, #116] @ 0x74 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, r8 │ │ │ │ + bge.n b77c4 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + adds r3, #1 │ │ │ │ + beq.w b7954 │ │ │ │ + mvn.w r2, #17 │ │ │ │ + movs r3, #18 │ │ │ │ + str r2, [r6, #0] │ │ │ │ + b.n b7760 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + str r2, [r6, #0] │ │ │ │ + ldr r0, [pc, #556] @ (b7990 ) │ │ │ │ + add r1, sp, #116 @ 0x74 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #2188] @ b7610 │ │ │ │ - ldr.w r3, [pc, #2156] @ b75f4 │ │ │ │ + ldr r2, [pc, #548] @ (b7994 ) │ │ │ │ + ldr r3, [pc, #528] @ (b7980 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #204] @ 0xcc │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w b75c0 │ │ │ │ + bne.w b7976 │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #212 @ 0xd4 │ │ │ │ - vpop {d8-d10} │ │ │ │ + add sp, #132 @ 0x84 │ │ │ │ + vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b7406 │ │ │ │ - ldr.w r8, [r9] │ │ │ │ - cmp.w r8, #0 │ │ │ │ - blt.w b73fe │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - mov r3, r8 │ │ │ │ - cmp r3, #1 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - blt.n b6e18 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w b749a │ │ │ │ - cmp.w r8, #0 │ │ │ │ - bne.w b74dc │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w b7296 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n b6df4 │ │ │ │ - ldr r2, [sp, #92] @ 0x5c │ │ │ │ - cbz r2, b6e20 │ │ │ │ - cmp r8, r3 │ │ │ │ - ble.n b6e20 │ │ │ │ - mvn.w r2, #14 │ │ │ │ - movs r3, #15 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - b.n b6d74 │ │ │ │ - ldr.w r1, [pc, #2068] @ b7614 │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldr r1, [pc, #520] @ (b7998 ) │ │ │ │ + mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n b6d60 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - b.n b6d74 │ │ │ │ + bne.n b76f4 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n b775e │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n b6d72 │ │ │ │ - cmp.w r8, #1 │ │ │ │ - bgt.w b7210 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - str r3, [r2, #0] │ │ │ │ + b.n b775e │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n b775e │ │ │ │ + mvn.w r2, #7 │ │ │ │ + movs r3, #8 │ │ │ │ + b.n b775e │ │ │ │ + mvn.w r2, #10 │ │ │ │ + movs r3, #11 │ │ │ │ + b.n b775e │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.n b6e50 │ │ │ │ - adds r7, #1 │ │ │ │ - beq.n b6d82 │ │ │ │ - mvn.w r2, #16 │ │ │ │ - movs r3, #17 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - b.n b6d74 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ + bne.n b76e2 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b7296 │ │ │ │ - adds r7, #1 │ │ │ │ - beq.n b6d82 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ + bne.n b78be │ │ │ │ + vmov s15, r8 │ │ │ │ movs r3, #0 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n b6d82 │ │ │ │ - add.w r7, fp, #1 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.w b73d2 │ │ │ │ - ldr.w r0, [pc, #1960] @ b7618 │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s17, s0 │ │ │ │ - ldr.w r0, [pc, #1952] @ b761c │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - vdiv.f32 s15, s17, s0 │ │ │ │ - vdiv.f32 s20, s14, s15 │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b75d2 │ │ │ │ - vsqrt.f32 s19, s15 │ │ │ │ - vcmp.f32 s20, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b75c4 │ │ │ │ - vsqrt.f32 s18, s20 │ │ │ │ - vcvt.f64.f32 d7, s17 │ │ │ │ - vstr s18, [sp, #160] @ 0xa0 │ │ │ │ - vcmp.f64 d7, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b75ea │ │ │ │ - vsqrt.f64 d0, d7 │ │ │ │ - vcmp.f64 d0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b75e0 │ │ │ │ - vsqrt.f64 d6, d0 │ │ │ │ - vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - vdiv.f64 d7, d5, d6 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #188] @ 0xbc │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vcmpe.f32 s14, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vmovlt.f32 s18, s14 │ │ │ │ - cbz r3, b6f08 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #172] @ 0xac │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - mov r2, r9 │ │ │ │ - ldr.w r0, [pc, #1808] @ b7620 │ │ │ │ - str r3, [sp, #4] │ │ │ │ + str.w r3, [r9, #4] │ │ │ │ + vcvt.f32.s32 s16, s15 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + adds r3, #1 │ │ │ │ + vstr s16, [r9] │ │ │ │ + beq.n b776c │ │ │ │ + ldr r0, [pc, #432] @ (b799c ) │ │ │ │ + mov r1, r5 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ blx 5a104 │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w b729a │ │ │ │ - vcmpe.f32 s19, s0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w b729a │ │ │ │ - vdiv.f32 s15, s19, s0 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - vstr s15, [sp, #180] @ 0xb4 │ │ │ │ - sub.w sl, r3, r7, lsl #3 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w b7424 │ │ │ │ - movs r2, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r2, [sp, #164] @ 0xa4 │ │ │ │ - ble.n b6f9c │ │ │ │ - ldr.w r1, [pc, #1732] @ b7624 │ │ │ │ - add r7, sp, #180 @ 0xb4 │ │ │ │ - str r4, [sp, #100] @ 0x64 │ │ │ │ - add.w r8, sp, #156 @ 0x9c │ │ │ │ - add r1, pc │ │ │ │ - mov r4, r1 │ │ │ │ - b.n b6f72 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - subs r3, r3, r2 │ │ │ │ - mla r2, r2, fp, r2 │ │ │ │ - adds r3, #1 │ │ │ │ - mov r1, r7 │ │ │ │ - str r3, [sp, #156] @ 0x9c │ │ │ │ - mov r0, r8 │ │ │ │ - add.w r2, sl, r2, lsl #3 │ │ │ │ - mov r3, r4 │ │ │ │ - blx 61414 │ │ │ │ - ldr r2, [sp, #164] @ 0xa4 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - adds r2, #1 │ │ │ │ - str r2, [sp, #164] @ 0xa4 │ │ │ │ - cmp r2, r3 │ │ │ │ - ble.n b6f6e │ │ │ │ - ldr r4, [sp, #100] @ 0x64 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - vldr s15, [r2] │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ittt gt │ │ │ │ - vldrgt s14, [sp, #180] @ 0xb4 │ │ │ │ - vmulgt.f32 s15, s14, s15 │ │ │ │ - vstrgt s15, [sp, #188] @ 0xbc │ │ │ │ - cbz r2, b6fdc │ │ │ │ - ldr r2, [sp, #140] @ 0x8c │ │ │ │ - vldr s13, [sp, #180] @ 0xb4 │ │ │ │ - vldr s14, [r2] │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ - vmul.f32 s14, s14, s13 │ │ │ │ - vldr s15, [r2] │ │ │ │ - vstr s14, [sp, #168] @ 0xa8 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vstr s15, [sp, #172] @ 0xac │ │ │ │ - movs r2, #1 │ │ │ │ - str r2, [sp, #140] @ 0x8c │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - adds r1, r3, #1 │ │ │ │ - ldr r6, [sp, #84] @ 0x54 │ │ │ │ - add.w r8, r1, r3 │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - subs r2, r2, r1 │ │ │ │ - subs r7, r6, #4 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - ldr r6, [sp, #112] @ 0x70 │ │ │ │ - adds r2, #1 │ │ │ │ - add.w r3, r0, r1, lsl #3 │ │ │ │ - add.w sl, r7, r1, lsl #2 │ │ │ │ - subs r6, #4 │ │ │ │ - str r6, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [sp, #124] @ 0x7c │ │ │ │ - subs r3, #8 │ │ │ │ - str r0, [sp, #8] │ │ │ │ - add.w fp, sp, #184 @ 0xb8 │ │ │ │ - str r2, [sp, #196] @ 0xc4 │ │ │ │ - mov r1, r9 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - subs r6, #4 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r3, sp, #196 @ 0xc4 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - str.w sl, [sp, #4] │ │ │ │ - str.w fp, [sp, #20] │ │ │ │ - str r6, [sp, #100] @ 0x64 │ │ │ │ - blx 581ec │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - cbz r3, b703e │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.w b72c8 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w b72d6 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b733a │ │ │ │ - add.w r8, r7, r8, lsl #2 │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov.w ip, #66 @ 0x42 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r6, [sp, #112] @ 0x70 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ + add r3, sp, #120 @ 0x78 │ │ │ │ + str r1, [sp, #8] │ │ │ │ + mov r0, r5 │ │ │ │ + mov r1, r4 │ │ │ │ + str r2, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - str r6, [sp, #36] @ 0x24 │ │ │ │ - strd sl, r2, [sp, #20] │ │ │ │ - add r2, sp, #192 @ 0xc0 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - add r1, sp, #200 @ 0xc8 │ │ │ │ - str r5, [sp, #52] @ 0x34 │ │ │ │ - str.w r8, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #32] │ │ │ │ - strb.w ip, [sp, #200] @ 0xc8 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - str r2, [sp, #28] │ │ │ │ - add r2, sp, #188 @ 0xbc │ │ │ │ - adds r7, r3, #1 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - add r3, r7 │ │ │ │ - add.w r7, r2, r7, lsl #2 │ │ │ │ - add.w r4, r2, r3, lsl #2 │ │ │ │ - add r3, sp, #172 @ 0xac │ │ │ │ - mov r2, r9 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r3, sp, #168 @ 0xa8 │ │ │ │ - str r7, [sp, #40] @ 0x28 │ │ │ │ - str r4, [sp, #48] @ 0x30 │ │ │ │ - blx 65840 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ mov r2, sl │ │ │ │ - strd r6, r7, [sp, #4] │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - ldr r6, [sp, #136] @ 0x88 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - strd r4, r0, [sp, #24] │ │ │ │ - mov r0, r9 │ │ │ │ - ldr r4, [sp, #108] @ 0x6c │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r7 │ │ │ │ - str.w r8, [sp, #20] │ │ │ │ - str r5, [sp, #32] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r6, [sp, #12] │ │ │ │ - blx 615e4 │ │ │ │ - ldr r2, [sp, #148] @ 0x94 │ │ │ │ - str r2, [sp, #28] │ │ │ │ - mov r3, r9 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ - strd r4, r2, [sp, #20] │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr.w r0, [pc, #1340] @ b7628 │ │ │ │ - ldr.w r2, [pc, #1340] @ b762c │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ + mov r3, fp │ │ │ │ + strd r9, r6, [sp, #12] │ │ │ │ + vstr s0, [sp, #120] @ 0x78 │ │ │ │ + blx 591b4 │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + mov r2, r7 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r0, [sp, #84] @ 0x54 │ │ │ │ + ldr.w r8, [sp, #96] @ 0x60 │ │ │ │ + str r0, [sp, #0] │ │ │ │ + ldr r0, [pc, #368] @ (b79a0 ) │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - add r2, pc │ │ │ │ - str.w fp, [sp, #32] │ │ │ │ - str r6, [sp, #16] │ │ │ │ - str r7, [sp, #0] │ │ │ │ - blx 61d94 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w b739a │ │ │ │ - ldr r1, [r7, #0] │ │ │ │ - add.w ip, r1, #4294967295 @ 0xffffffff │ │ │ │ - movs r2, #1 │ │ │ │ - cmp.w ip, #0 │ │ │ │ - str.w ip, [sp, #152] @ 0x98 │ │ │ │ - str r2, [sp, #164] @ 0xa4 │ │ │ │ - ble.n b7200 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldr.w fp, [pc, #1292] @ b7630 │ │ │ │ - add.w r8, r3, r2 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - add fp, pc │ │ │ │ - ldr r6, [sp, #56] @ 0x38 │ │ │ │ - str.w fp, [sp, #60] @ 0x3c │ │ │ │ - sub.w r8, r3, r8, lsl #3 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - ldr.w fp, [sp, #64] @ 0x40 │ │ │ │ - str.w r9, [sp, #68] @ 0x44 │ │ │ │ - subs r7, r3, #4 │ │ │ │ - mov r9, r5 │ │ │ │ - mov sl, r3 │ │ │ │ - mov r5, ip │ │ │ │ - add.w r3, r7, r2, lsl #2 │ │ │ │ - adds r0, r2, #1 │ │ │ │ - cmp r0, r1 │ │ │ │ - str r1, [sp, #156] @ 0x9c │ │ │ │ - vldr s13, [r3] │ │ │ │ - mov r3, r0 │ │ │ │ - bgt.n b718c │ │ │ │ - vmov.f32 s15, s13 │ │ │ │ - add.w ip, r2, #1073741824 @ 0x40000000 │ │ │ │ - adds r1, #1 │ │ │ │ - add.w r2, sl, r2, lsl #2 │ │ │ │ - movs r4, #0 │ │ │ │ - vldmia r2!, {s14} │ │ │ │ - vcmpe.f32 s15, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it gt │ │ │ │ - movgt r4, r3 │ │ │ │ - add.w r3, r3, #1 │ │ │ │ - it gt │ │ │ │ - vmovgt.f32 s15, s14 │ │ │ │ - cmp r3, r1 │ │ │ │ - bne.n b716c │ │ │ │ - cbnz r4, b719a │ │ │ │ - mov r2, r0 │ │ │ │ - cmp r0, r5 │ │ │ │ - str r0, [sp, #164] @ 0xa4 │ │ │ │ - bgt.n b7200 │ │ │ │ - ldr.w r1, [fp] │ │ │ │ - b.n b714a │ │ │ │ - ldr.w r3, [r6, ip, lsl #2] │ │ │ │ - add.w r0, r4, #1073741824 @ 0x40000000 │ │ │ │ - add.w ip, r7, r4, lsl #2 │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - add.w lr, r7, r5, lsl #2 │ │ │ │ - mul.w r1, r4, r3 │ │ │ │ - mul.w r3, r5, r3 │ │ │ │ - ldr.w r5, [r6, r0, lsl #2] │ │ │ │ - vstr s13, [ip] │ │ │ │ - adds r1, #1 │ │ │ │ - str.w r2, [r6, r0, lsl #2] │ │ │ │ - adds r3, #1 │ │ │ │ + mov r1, r4 │ │ │ │ + blx 5e9dc │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + mov r3, sl │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ - add.w r1, r8, r1, lsl #3 │ │ │ │ - add.w r3, r8, r3, lsl #3 │ │ │ │ - vstr s15, [lr] │ │ │ │ + str r1, [sp, #12] │ │ │ │ + mov r1, r4 │ │ │ │ + str r0, [sp, #8] │ │ │ │ + mov r0, r5 │ │ │ │ + strd fp, r2, [sp] │ │ │ │ + mov r2, r7 │ │ │ │ + str r6, [sp, #16] │ │ │ │ + blx 5de70 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - str.w r5, [r6, r2, lsl #2] │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + str r0, [sp, #24] │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + ldr r0, [sp, #84] @ 0x54 │ │ │ │ + strd fp, r2, [sp, #8] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ - blx 58120 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - ldr r2, [sp, #164] @ 0xa4 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n b72b0 │ │ │ │ - ldr r5, [sp, #152] @ 0x98 │ │ │ │ - adds r0, r2, #1 │ │ │ │ - mov r2, r0 │ │ │ │ - str r0, [sp, #164] @ 0xa4 │ │ │ │ - cmp r0, r5 │ │ │ │ - ble.n b7194 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - vcvt.f32.s32 s16, s16 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + str r1, [sp, #28] │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r0, [sp, #20] │ │ │ │ + mov r0, r5 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mov r2, r7 │ │ │ │ + str.w r8, [sp, #16] │ │ │ │ + str.w sl, [sp, #4] │ │ │ │ + str r6, [sp, #48] @ 0x30 │ │ │ │ + str.w r9, [sp, #40] @ 0x28 │ │ │ │ + blx 63684 │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + ldr r0, [pc, #268] @ (b79a4 ) │ │ │ │ + add r0, pc │ │ │ │ + vldr s17, [r1] │ │ │ │ + blx 57478 │ │ │ │ + vcmpe.f32 s17, s0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ittt mi │ │ │ │ + ldrmi r3, [r4, #0] │ │ │ │ + addmi r3, #1 │ │ │ │ + strmi r3, [r6, #0] │ │ │ │ movs r3, #0 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - vstr s16, [r2] │ │ │ │ - b.n b6d82 │ │ │ │ - ldr.w sl, [pc, #1056] @ b7634 │ │ │ │ - mov r3, r9 │ │ │ │ - ldr.w r1, [pc, #1056] @ b7638 │ │ │ │ - add sl, pc │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - mov r0, sl │ │ │ │ - add r1, pc │ │ │ │ - add.w sl, sl, #4 │ │ │ │ - strd sl, sl, [sp, #4] │ │ │ │ - str.w sl, [sp] │ │ │ │ - str r0, [sp, #148] @ 0x94 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr.w r1, [pc, #1028] @ b763c │ │ │ │ - mov r3, r9 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - str r0, [sp, #152] @ 0x98 │ │ │ │ + vstr s16, [r9] │ │ │ │ + str.w r3, [r9, #4] │ │ │ │ + b.n b776c │ │ │ │ + ldr r0, [pc, #232] @ (b79a8 ) │ │ │ │ + mov r3, r4 │ │ │ │ + ldr r1, [pc, #232] @ (b79ac ) │ │ │ │ + mov r2, r5 │ │ │ │ + add r0, pc │ │ │ │ + add.w ip, r0, #4 │ │ │ │ add r1, pc │ │ │ │ - ldr r0, [sp, #148] @ 0x94 │ │ │ │ - strd sl, sl, [sp, #4] │ │ │ │ - str.w sl, [sp] │ │ │ │ + strd ip, ip, [sp, #4] │ │ │ │ + str.w ip, [sp] │ │ │ │ blx 5fe70 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - cmp r0, r3 │ │ │ │ - it lt │ │ │ │ - movlt r0, r3 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - mla r3, r0, r3, r3 │ │ │ │ - str r3, [sp, #156] @ 0x9c │ │ │ │ - cmp r3, #1 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - vmov s16, r3 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - vcvt.f32.s32 s15, s16 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + str.w r8, [sp, #116] @ 0x74 │ │ │ │ + mul.w r0, r3, r0 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ - cmp.w r3, r8, lsl #1 │ │ │ │ - vstr s15, [r2] │ │ │ │ - mov.w r2, #1 │ │ │ │ - str r2, [sp, #152] @ 0x98 │ │ │ │ - bge.w b6e48 │ │ │ │ - adds r7, #1 │ │ │ │ - bne.w b6e3e │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b6d82 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n b6d74 │ │ │ │ - vcmpe.f32 s18, s0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b741e │ │ │ │ - movs r2, #0 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - str r2, [sp, #140] @ 0x8c │ │ │ │ - b.n b6fe0 │ │ │ │ - ldr r1, [sp, #100] @ 0x64 │ │ │ │ - adds r0, r2, #1 │ │ │ │ - ldr r5, [sp, #152] @ 0x98 │ │ │ │ - ldr.w ip, [r1, r4, lsl #2] │ │ │ │ - ldr.w r3, [r1, r2, lsl #2] │ │ │ │ - str.w r3, [r1, r4, lsl #2] │ │ │ │ - str.w ip, [r1, r2, lsl #2] │ │ │ │ - b.n b718c │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne.w b703e │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w b7046 │ │ │ │ - ldr r2, [pc, #852] @ (b7640 ) │ │ │ │ - mov r0, r9 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - add r2, pc │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - blx 60e20 │ │ │ │ - ldr r6, [sp, #92] @ 0x5c │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - add.w r0, r8, r3, lsl #1 │ │ │ │ - str r0, [sp, #68] @ 0x44 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne.w b74fc │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - add.w fp, r7, r0, lsl #2 │ │ │ │ - subs r3, #1 │ │ │ │ - mov r1, sl │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add r0, sp, #152 @ 0x98 │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - mov r3, fp │ │ │ │ - blx 60e20 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ - mov r2, fp │ │ │ │ - mov r0, r9 │ │ │ │ - blx 6074c │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ + cmp r8, r0 │ │ │ │ + it lt │ │ │ │ + movlt r8, r0 │ │ │ │ + vmov s15, r8 │ │ │ │ + mov.w r8, #0 │ │ │ │ + str.w r8, [r9, #4] │ │ │ │ + vcvt.f32.s32 s16, s15 │ │ │ │ + vstr s16, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b75ae │ │ │ │ + bne.w b76e2 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ - str r3, [r5, #0] │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - add.w r7, r7, r8, lsl #2 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - add r2, sp, #192 @ 0xc0 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - movs r4, #69 @ 0x45 │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r7, [sp, #44] @ 0x2c │ │ │ │ - str.w sl, [sp, #20] │ │ │ │ - str r5, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - str r2, [sp, #28] │ │ │ │ - adds r2, r3, #1 │ │ │ │ - strb.w r4, [sp, #200] @ 0xc8 │ │ │ │ - add r3, r2 │ │ │ │ - add.w r2, r1, r2, lsl #2 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - add.w r3, r1, r3, lsl #2 │ │ │ │ - mov r2, r9 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - add r1, sp, #200 @ 0xc8 │ │ │ │ - add r3, sp, #188 @ 0xbc │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r3, sp, #172 @ 0xac │ │ │ │ + adds r3, #1 │ │ │ │ + beq.w b776c │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + mov r2, r4 │ │ │ │ + mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - add r3, sp, #168 @ 0xa8 │ │ │ │ - blx 65840 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b7200 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b74d6 │ │ │ │ - subs r3, #1 │ │ │ │ - vldr s14, [sp, #180] @ 0xb4 │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - str r3, [sp, #176] @ 0xb0 │ │ │ │ - add r1, sp, #160 @ 0xa0 │ │ │ │ - ldr r3, [pc, #656] @ (b7644 ) │ │ │ │ - add r0, sp, #176 @ 0xb0 │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ - add r3, pc │ │ │ │ - vstr s15, [sp, #160] @ 0xa0 │ │ │ │ - blx 5e354 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + strd sl, fp, [sp, #4] │ │ │ │ + blx 5e9dc │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + strd r3, r6, [sp, #8] │ │ │ │ + mov r2, sl │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + mov r1, r4 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r0, r5 │ │ │ │ + mov r3, fp │ │ │ │ + str.w r9, [sp, #4] │ │ │ │ + blx 648dc │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b7200 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - b.n b710e │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - orrs r2, r1 │ │ │ │ - beq.n b745e │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - str r7, [sp, #152] @ 0x98 │ │ │ │ - str r3, [r2, #0] │ │ │ │ + ble.w b77e8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [r2, #0] │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ + str.w r8, [r3] │ │ │ │ + b.n b776c │ │ │ │ + mvn.w r2, #12 │ │ │ │ + movs r3, #13 │ │ │ │ + b.n b775e │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b6d82 │ │ │ │ - ldr r1, [sp, #136] @ 0x88 │ │ │ │ - movs r3, #0 │ │ │ │ - mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ - str r3, [r1, #4] │ │ │ │ - str r2, [r1, #0] │ │ │ │ - b.n b6d82 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n b6d72 │ │ │ │ - ldr r1, [pc, #576] @ (b7648 ) │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w b6db0 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n b6d72 │ │ │ │ - vdiv.f32 s15, s18, s0 │ │ │ │ - b.n b6f3c │ │ │ │ - movs r2, #1 │ │ │ │ + bne.w b76e2 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ - str r2, [sp, #164] @ 0xa4 │ │ │ │ - ble.w b6f9c │ │ │ │ - ldr r3, [pc, #540] @ (b764c ) │ │ │ │ - add r7, sp, #180 @ 0xb4 │ │ │ │ - str r4, [sp, #100] @ 0x64 │ │ │ │ - add.w r8, sp, #164 @ 0xa4 │ │ │ │ - add r3, pc │ │ │ │ - mov r4, r3 │ │ │ │ - mul.w r2, r2, fp │ │ │ │ - mov r3, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r8 │ │ │ │ - adds r2, #1 │ │ │ │ - add.w r2, sl, r2, lsl #3 │ │ │ │ - blx 61414 │ │ │ │ - ldr r2, [sp, #164] @ 0xa4 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - adds r2, #1 │ │ │ │ - str r2, [sp, #164] @ 0xa4 │ │ │ │ - cmp r2, r3 │ │ │ │ - ble.n b743c │ │ │ │ - b.n b6f96 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n b73e8 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - strd r7, r7, [sp, #152] @ 0x98 │ │ │ │ - vldr s15, [r2] │ │ │ │ - ldr r2, [sp, #140] @ 0x8c │ │ │ │ - vldr s14, [r2] │ │ │ │ - vcmpe.f32 s14, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n b73e8 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ - vldr s14, [r2] │ │ │ │ - vcmpe.f32 s15, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - itttt ls │ │ │ │ - ldrls r2, [sp, #64] @ 0x40 │ │ │ │ - strls r3, [r2, #0] │ │ │ │ - ldrls r3, [sp, #96] @ 0x60 │ │ │ │ - vstrls s15, [r3] │ │ │ │ - b.n b73e8 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w b6ddc │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - cmpge r2, #0 │ │ │ │ - itt le │ │ │ │ - mvnle.w r2, #8 │ │ │ │ - movle r3, #9 │ │ │ │ - ble.w b6d72 │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - cmp r2, r8 │ │ │ │ - it ge │ │ │ │ - movge r2, r8 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r8, r3 │ │ │ │ - it ge │ │ │ │ - cmpge r3, r2 │ │ │ │ - itt lt │ │ │ │ - mvnlt.w r2, #9 │ │ │ │ - movlt r3, #10 │ │ │ │ - blt.w b6d72 │ │ │ │ - b.n b6ddc │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - b.n b73a4 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - vldr s14, [r3] │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcmpe.f32 s14, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w b6ddc │ │ │ │ - mvn.w r2, #7 │ │ │ │ - movs r3, #8 │ │ │ │ - b.n b6d72 │ │ │ │ - ldr r0, [pc, #336] @ (b7650 ) │ │ │ │ - mov r1, r9 │ │ │ │ - ldr r6, [sp, #108] @ 0x6c │ │ │ │ - add.w r8, r7, r8, lsl #2 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - add r0, pc │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mov r2, r9 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - blx 5e9dc │ │ │ │ - ldr r2, [sp, #148] @ 0x94 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ - mov r1, r9 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - str r2, [sp, #0] │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ - str.w fp, [sp, #12] │ │ │ │ - str r6, [sp, #108] @ 0x6c │ │ │ │ - blx 5fca4 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - add.w r0, r7, r1, lsl #2 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - str r1, [sp, #0] │ │ │ │ - mov r6, r0 │ │ │ │ - mov r2, r1 │ │ │ │ - mov r1, sl │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - mov r3, r0 │ │ │ │ - add r0, sp, #152 @ 0x98 │ │ │ │ - blx 60e20 │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [sp, #108] @ 0x6c │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mov r1, r9 │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ - strd r8, r5, [sp, #8] │ │ │ │ - str r6, [sp, #4] │ │ │ │ - blx 65dac │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ - cbz r0, b757a │ │ │ │ + bne.n b78be │ │ │ │ + vmov s15, r8 │ │ │ │ movs r3, #0 │ │ │ │ - str r3, [r5, #0] │ │ │ │ - b.n b7052 │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - str r1, [sp, #152] @ 0x98 │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.n b75a0 │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - movs r3, #1 │ │ │ │ - ldr r6, [sp, #56] @ 0x38 │ │ │ │ - adds r3, #1 │ │ │ │ - str.w r0, [r2, #4]! │ │ │ │ - cmp r1, r3 │ │ │ │ - bge.n b758a │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - str r6, [sp, #56] @ 0x38 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n b7574 │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r1, [r3, #0] │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b710e │ │ │ │ - b.n b739a │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - str r3, [r2, #0] │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b7200 │ │ │ │ - b.n b739a │ │ │ │ + str.w r3, [r9, #4] │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r9] │ │ │ │ + b.n b776c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - vmov.f32 s0, s20 │ │ │ │ - blx 5bfe8 │ │ │ │ - vmov.f32 s18, s0 │ │ │ │ - b.n b6eb0 │ │ │ │ - vmov.f32 s0, s15 │ │ │ │ - blx 5bfe8 │ │ │ │ - vmov.f32 s19, s0 │ │ │ │ - b.n b6ea0 │ │ │ │ - blx 57d18 │ │ │ │ - vmov.f64 d6, d0 │ │ │ │ - b.n b6ed8 │ │ │ │ - vmov.f64 d0, d7 │ │ │ │ - blx 57d18 │ │ │ │ - b.n b6ec8 │ │ │ │ + nop │ │ │ │ + @ instruction: 0xeaa0005c │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - orrs.w r0, r8, #14417920 @ 0xdc0000 │ │ │ │ - lsrs r0, r0, #18 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - asrs r2, r7, #11 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - lsrs r2, r0, #21 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - asrs r4, r0, #8 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - asrs r0, r2, #21 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - usat r0, #28, r6, lsl #1 │ │ │ │ - lsrs r4, r7, #17 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - asrs r4, r5, #3 │ │ │ │ + lsls r6, r3, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r6, #13 │ │ │ │ + lsrs r0, r5, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r4, #3 │ │ │ │ + add r6, sp, #488 @ 0x1e8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r4, [r5, r1] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - lsrs r0, r2, #2 │ │ │ │ + lsrs r6, r5, #14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r2, r1, #6 │ │ │ │ + @ instruction: 0xe9a0005c │ │ │ │ + lsls r6, r0, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r5, r2] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - strh r2, [r7, r6] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - lsrs r4, r1, #1 │ │ │ │ + lsls r0, r2, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r6, r7, #3 │ │ │ │ + lsls r4, r5, #31 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r4, r3] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - strh r2, [r3, r0] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cbz r2, b7656 │ │ │ │ + lsls r0, r6, #29 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r3, r6] │ │ │ │ + ldr r5, [pc, #88] @ (b7a04 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r4, r5, #21 │ │ │ │ + lsrs r0, r0, #9 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ -000b7654 : │ │ │ │ +000b79b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr r5, [pc, #468] @ (b7840 ) │ │ │ │ + ldr r5, [pc, #508] @ (b7bc4 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ - ldr r4, [pc, #468] @ (b7844 ) │ │ │ │ - mov r6, r0 │ │ │ │ + ldr r4, [pc, #508] @ (b7bc8 ) │ │ │ │ + mov fp, r3 │ │ │ │ add r5, pc │ │ │ │ - mov r8, r2 │ │ │ │ + movs r3, #0 │ │ │ │ ldr r7, [sp, #112] @ 0x70 │ │ │ │ + mov r6, r0 │ │ │ │ + mov r8, r2 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldrd r9, r5, [sp, #116] @ 0x74 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ mov r4, r1 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r1, [pc, #444] @ (b7848 ) │ │ │ │ - movs r3, #0 │ │ │ │ + ldr r1, [pc, #484] @ (b7bcc ) │ │ │ │ str r3, [r5, #0] │ │ │ │ + add r1, pc │ │ │ │ ldrd sl, r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ - add r1, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ - ldr.w fp, [r9] │ │ │ │ str r3, [sp, #32] │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + str r3, [sp, #24] │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n b7756 │ │ │ │ + beq.n b7ad8 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n b7722 │ │ │ │ + blt.n b7aa4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n b776c │ │ │ │ + blt.n b7aee │ │ │ │ cmp r2, #1 │ │ │ │ ldr.w r1, [sl] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ - blt.n b7774 │ │ │ │ + blt.n b7af6 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r3, r1 │ │ │ │ - bgt.w b77d6 │ │ │ │ + bgt.w b7b5a │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w b77de │ │ │ │ + ble.w b7b62 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n b77b4 │ │ │ │ + bne.n b7b36 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.n b777c │ │ │ │ + bne.n b7afe │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #4] │ │ │ │ vmov.f32 s16, s15 │ │ │ │ vstr s15, [r7] │ │ │ │ - cmp.w fp, #4294967295 @ 0xffffffff │ │ │ │ - beq.n b7736 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + adds r3, #1 │ │ │ │ + beq.n b7ab8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ - mov r1, r4 │ │ │ │ + mov r2, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ - mov r0, r6 │ │ │ │ + mov r1, r4 │ │ │ │ mov r3, sl │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ + mov r0, r6 │ │ │ │ strd r9, r5, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - blx 6247c │ │ │ │ + blx 648dc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n b77b8 │ │ │ │ + cbnz r3, b7a9a │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + bge.n b7b3a │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + mov r2, r8 │ │ │ │ + strd sl, r3, [sp] │ │ │ │ + mov r3, fp │ │ │ │ + str r5, [sp, #16] │ │ │ │ + blx 5de70 │ │ │ │ movs r3, #0 │ │ │ │ vstr s16, [r7] │ │ │ │ str r3, [r7, #4] │ │ │ │ - b.n b7736 │ │ │ │ + b.n b7ab8 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r5, #0] │ │ │ │ - ldr r0, [pc, #288] @ (b784c ) │ │ │ │ + ldr r0, [pc, #288] @ (b7bd0 ) │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #280] @ (b7850 ) │ │ │ │ - ldr r3, [pc, #264] @ (b7844 ) │ │ │ │ + ldr r2, [pc, #280] @ (b7bd4 ) │ │ │ │ + ldr r3, [pc, #268] @ (b7bc8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n b783a │ │ │ │ + bne.n b7bbe │ │ │ │ movs r0, #0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #252] @ (b7854 ) │ │ │ │ + ldr r1, [pc, #252] @ (b7bd8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n b76aa │ │ │ │ + bne.n b7a08 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n b7728 │ │ │ │ + b.n b7aaa │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n b7728 │ │ │ │ + b.n b7aaa │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n b7728 │ │ │ │ - ldr r0, [pc, #216] @ (b7858 ) │ │ │ │ + b.n b7aaa │ │ │ │ + ldr r0, [pc, #220] @ (b7bdc ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #216] @ (b785c ) │ │ │ │ + ldr r1, [pc, #220] @ (b7be0 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ add.w ip, r0, #4 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ blx 5fe70 │ │ │ │ @@ -125543,51 +125891,53 @@ │ │ │ │ mul.w r0, r3, r0 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ vmov s15, r0 │ │ │ │ str r2, [r7, #4] │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ vstr s16, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n b76f6 │ │ │ │ + beq.n b7a54 │ │ │ │ negs r3, r3 │ │ │ │ - b.n b772a │ │ │ │ + b.n b7aac │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ strd sl, r3, [sp] │ │ │ │ - str r5, [sp, #16] │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - blx 64968 │ │ │ │ - b.n b7718 │ │ │ │ + mov r3, fp │ │ │ │ + str r5, [sp, #20] │ │ │ │ + str r7, [sp, #16] │ │ │ │ + blx 5d3dc │ │ │ │ + b.n b7a9a │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ - b.n b7728 │ │ │ │ - cmp.w fp, #4294967295 @ 0xffffffff │ │ │ │ + b.n b7aaa │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + adds r3, #1 │ │ │ │ ittt ne │ │ │ │ mvnne.w r2, #9 │ │ │ │ movne r3, #10 │ │ │ │ strne r2, [r5, #0] │ │ │ │ - bne.n b772a │ │ │ │ + bne.n b7aac │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n b77b4 │ │ │ │ - cbnz r2, b7802 │ │ │ │ + bne.n b7b36 │ │ │ │ + cbnz r2, b7b86 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ str r3, [r7, #4] │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n b7736 │ │ │ │ - ldr r0, [pc, #92] @ (b7860 ) │ │ │ │ + b.n b7ab8 │ │ │ │ + ldr r0, [pc, #92] @ (b7be4 ) │ │ │ │ mov r2, r6 │ │ │ │ - ldr r1, [pc, #92] @ (b7864 ) │ │ │ │ + ldr r1, [pc, #92] @ (b7be8 ) │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ adds r6, r0, #4 │ │ │ │ add r1, pc │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ @@ -125596,175 +125946,159 @@ │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r7, #4] │ │ │ │ mul.w r0, r1, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b7736 │ │ │ │ - b.n b77b4 │ │ │ │ + beq.w b7ab8 │ │ │ │ + b.n b7b36 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xeaa0005c │ │ │ │ + b.n b7a50 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #632 @ 0x278 │ │ │ │ + add r3, sp, #488 @ 0x1e8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r0, r6, #14 │ │ │ │ + lsrs r2, r5, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrd r0, r0, [r6, #368] @ 0x170 │ │ │ │ - lsls r2, r5, #8 │ │ │ │ + b.n b7880 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [pc, #352] @ (b79bc ) │ │ │ │ + mrc2 0, 5, r0, cr12, cr11, {2} │ │ │ │ + ldr r2, [pc, #888] @ (b7f58 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r2, r1, #13 │ │ │ │ + lsrs r0, r0, #32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r5, [pc, #840] @ (b7bac ) │ │ │ │ + ldr r2, [pc, #344] @ (b7d40 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r6, r0, #11 │ │ │ │ + lsls r2, r7, #29 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ -000b7868 : │ │ │ │ +000b7bec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr r5, [pc, #508] @ (b7a7c ) │ │ │ │ + ldr r5, [pc, #468] @ (b7dd8 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ - ldr r4, [pc, #508] @ (b7a80 ) │ │ │ │ - mov fp, r3 │ │ │ │ - add r5, pc │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r7, [sp, #112] @ 0x70 │ │ │ │ + ldr r4, [pc, #468] @ (b7ddc ) │ │ │ │ mov r6, r0 │ │ │ │ + add r5, pc │ │ │ │ mov r8, r2 │ │ │ │ + ldr r7, [sp, #112] @ 0x70 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldrd r9, r5, [sp, #116] @ 0x74 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #484] @ (b7a84 ) │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r1, [pc, #444] @ (b7de0 ) │ │ │ │ + movs r3, #0 │ │ │ │ str r3, [r5, #0] │ │ │ │ - add r1, pc │ │ │ │ ldrd sl, r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ + add r1, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ + ldr.w fp, [r9] │ │ │ │ str r3, [sp, #32] │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - str r3, [sp, #24] │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n b7990 │ │ │ │ + beq.n b7cee │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n b795c │ │ │ │ + blt.n b7cba │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n b79a6 │ │ │ │ + blt.n b7d04 │ │ │ │ cmp r2, #1 │ │ │ │ ldr.w r1, [sl] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ - blt.n b79ae │ │ │ │ + blt.n b7d0c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r3, r1 │ │ │ │ - bgt.w b7a12 │ │ │ │ + bgt.w b7d6e │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w b7a1a │ │ │ │ + ble.w b7d76 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n b79ee │ │ │ │ + bne.n b7d4c │ │ │ │ cmp r2, #0 │ │ │ │ - bne.n b79b6 │ │ │ │ + bne.n b7d14 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #4] │ │ │ │ vmov.f32 s16, s15 │ │ │ │ vstr s15, [r7] │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - adds r3, #1 │ │ │ │ - beq.n b7970 │ │ │ │ + cmp.w fp, #4294967295 @ 0xffffffff │ │ │ │ + beq.n b7cce │ │ │ │ ldr r3, [sp, #28] │ │ │ │ - mov r2, fp │ │ │ │ - str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - mov r3, sl │ │ │ │ + str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ + mov r3, sl │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ strd r9, r5, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - blx 648dc │ │ │ │ + blx 6247c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbnz r3, b7952 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge.n b79f2 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - mov r0, r6 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - mov r2, r8 │ │ │ │ - strd sl, r3, [sp] │ │ │ │ - mov r3, fp │ │ │ │ - str r5, [sp, #16] │ │ │ │ - blx 5de70 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n b7d50 │ │ │ │ movs r3, #0 │ │ │ │ vstr s16, [r7] │ │ │ │ str r3, [r7, #4] │ │ │ │ - b.n b7970 │ │ │ │ + b.n b7cce │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r5, #0] │ │ │ │ - ldr r0, [pc, #288] @ (b7a88 ) │ │ │ │ + ldr r0, [pc, #288] @ (b7de4 ) │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #280] @ (b7a8c ) │ │ │ │ - ldr r3, [pc, #268] @ (b7a80 ) │ │ │ │ + ldr r2, [pc, #280] @ (b7de8 ) │ │ │ │ + ldr r3, [pc, #264] @ (b7ddc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n b7a76 │ │ │ │ + bne.n b7dd2 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #252] @ (b7a90 ) │ │ │ │ + ldr r1, [pc, #252] @ (b7dec ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n b78c0 │ │ │ │ + bne.n b7c42 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n b7962 │ │ │ │ + b.n b7cc0 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n b7962 │ │ │ │ + b.n b7cc0 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n b7962 │ │ │ │ - ldr r0, [pc, #220] @ (b7a94 ) │ │ │ │ + b.n b7cc0 │ │ │ │ + ldr r0, [pc, #216] @ (b7df0 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #220] @ (b7a98 ) │ │ │ │ + ldr r1, [pc, #216] @ (b7df4 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ add.w ip, r0, #4 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ blx 5fe70 │ │ │ │ @@ -125773,53 +126107,51 @@ │ │ │ │ mul.w r0, r3, r0 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ vmov s15, r0 │ │ │ │ str r2, [r7, #4] │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ vstr s16, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n b790c │ │ │ │ + beq.n b7c8e │ │ │ │ negs r3, r3 │ │ │ │ - b.n b7964 │ │ │ │ + b.n b7cc2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ strd sl, r3, [sp] │ │ │ │ - mov r3, fp │ │ │ │ - str r5, [sp, #20] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - blx 5d3dc │ │ │ │ - b.n b7952 │ │ │ │ + str r5, [sp, #16] │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + blx 64968 │ │ │ │ + b.n b7cb0 │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ - b.n b7962 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - adds r3, #1 │ │ │ │ + b.n b7cc0 │ │ │ │ + cmp.w fp, #4294967295 @ 0xffffffff │ │ │ │ ittt ne │ │ │ │ mvnne.w r2, #9 │ │ │ │ movne r3, #10 │ │ │ │ strne r2, [r5, #0] │ │ │ │ - bne.n b7964 │ │ │ │ + bne.n b7cc2 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n b79ee │ │ │ │ - cbnz r2, b7a3e │ │ │ │ + bne.n b7d4c │ │ │ │ + cbnz r2, b7d9a │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ str r3, [r7, #4] │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n b7970 │ │ │ │ - ldr r0, [pc, #92] @ (b7a9c ) │ │ │ │ + b.n b7cce │ │ │ │ + ldr r0, [pc, #92] @ (b7df8 ) │ │ │ │ mov r2, r6 │ │ │ │ - ldr r1, [pc, #92] @ (b7aa0 ) │ │ │ │ + ldr r1, [pc, #92] @ (b7dfc ) │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ adds r6, r0, #4 │ │ │ │ add r1, pc │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ @@ -125828,400 +126160,362 @@ │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r7, #4] │ │ │ │ mul.w r0, r1, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b7970 │ │ │ │ - b.n b79ee │ │ │ │ + beq.w b7cce │ │ │ │ + b.n b7d4c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia.w ip, {r2, r3, r4, r6} │ │ │ │ + b.n b77ec │ │ │ │ + lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #584 @ 0x248 │ │ │ │ + add r1, sp, #216 @ 0xd8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r2, r1, #6 │ │ │ │ + lsls r0, r5, #25 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n b79c8 │ │ │ │ + b.n b7668 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - vshr.u32 q8, , #16 │ │ │ │ - ldr r4, [pc, #152] @ (b7b30 ) │ │ │ │ + stc2 0, cr0, [r6], #364 @ 0x16c │ │ │ │ + ldr r0, [pc, #832] @ (b8134 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r0, r5, #4 │ │ │ │ + lsls r2, r0, #24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [pc, #632] @ (b7d18 ) │ │ │ │ + ldr r0, [pc, #296] @ (b7f24 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r2, r4, #2 │ │ │ │ + lsls r6, r7, #21 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ -000b7aa4 : │ │ │ │ +000b7e00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ - ldr r5, [pc, #784] @ (b7dcc ) │ │ │ │ - sub sp, #132 @ 0x84 │ │ │ │ - ldr r4, [pc, #784] @ (b7dd0 ) │ │ │ │ - mov r7, r3 │ │ │ │ - add r5, pc │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r6, [sp, #236] @ 0xec │ │ │ │ - mov r8, r0 │ │ │ │ - ldrd sl, fp, [sp, #184] @ 0xb8 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r1, [pc, #768] @ (b7dd4 ) │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #124] @ 0x7c │ │ │ │ - mov.w r4, #0 │ │ │ │ - str r3, [r6, #0] │ │ │ │ - ldr r3, [sp, #176] @ 0xb0 │ │ │ │ - mov r4, r2 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ + str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ + sub sp, #44 @ 0x2c │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r3, [pc, #804] @ (b813c ) │ │ │ │ + str r1, [sp, #8] │ │ │ │ + ldr r1, [pc, #804] @ (b8140 ) │ │ │ │ + ldr r4, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ - ldr r3, [sp, #180] @ 0xb4 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #192] @ 0xc0 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #196] @ 0xc4 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - ldr r3, [sp, #200] @ 0xc8 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [sp, #204] @ 0xcc │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [sp, #220] @ 0xdc │ │ │ │ - ldr r2, [sp, #232] @ 0xe8 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - ldrd r9, r3, [sp, #224] @ 0xe0 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ - blx 57998 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r0, [sp, #108] @ 0x6c │ │ │ │ + ldr.w r8, [sp, #80] @ 0x50 │ │ │ │ + add.w sl, r4, #1 │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [r1, r3] │ │ │ │ + ldr r1, [pc, #792] @ (b8144 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - cbnz r0, b7b36 │ │ │ │ - ldr r1, [pc, #692] @ (b7dd8 ) │ │ │ │ - mov r0, r8 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbnz r0, b7b36 │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - str r3, [r6, #0] │ │ │ │ - negs r3, r3 │ │ │ │ - b.n b7bb0 │ │ │ │ - ldr r1, [pc, #676] @ (b7ddc ) │ │ │ │ - mov r0, r5 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov.w r3, #0 │ │ │ │ + mov.w r3, sl, lsl #3 │ │ │ │ add r1, pc │ │ │ │ + subs r6, r2, r3 │ │ │ │ + str r3, [sp, #12] │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n b7bde │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n b7ba8 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n b7bfc │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r1, [r2, #0] │ │ │ │ - mov r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - blt.n b7bf4 │ │ │ │ - ldr.w r1, [fp] │ │ │ │ - cmp r2, r1 │ │ │ │ - bgt.n b7c04 │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r2, r1 │ │ │ │ - bgt.n b7c0c │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r2, r1 │ │ │ │ - bgt.w b7d9c │ │ │ │ - mov.w r8, r3, lsl #1 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - cmp.w r8, #1 │ │ │ │ - mov.w r2, #1 │ │ │ │ - it lt │ │ │ │ - movlt.w r8, #1 │ │ │ │ - str r2, [sp, #116] @ 0x74 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, r8 │ │ │ │ - bge.n b7c14 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ + beq.w b7fb6 │ │ │ │ + ldr.w r2, [r8] │ │ │ │ + add r0, sp, #16 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + mul.w r1, r4, r2 │ │ │ │ + subs r2, #1 │ │ │ │ + mul.w r3, r4, r3 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + adds r1, #1 │ │ │ │ + ldr r2, [pc, #744] @ (b8148 ) │ │ │ │ adds r3, #1 │ │ │ │ - beq.w b7da4 │ │ │ │ - mvn.w r2, #17 │ │ │ │ - movs r3, #18 │ │ │ │ - str r2, [r6, #0] │ │ │ │ - b.n b7bb0 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - str r2, [r6, #0] │ │ │ │ - ldr r0, [pc, #556] @ (b7de0 ) │ │ │ │ - add r1, sp, #116 @ 0x74 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #548] @ (b7de4 ) │ │ │ │ - ldr r3, [pc, #528] @ (b7dd0 ) │ │ │ │ + add r2, pc │ │ │ │ + add.w r1, r6, r1, lsl #3 │ │ │ │ + add.w r3, r6, r3, lsl #3 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + blx 58120 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + subs r5, r2, r3 │ │ │ │ + mul.w r1, r4, r2 │ │ │ │ + subs r5, #1 │ │ │ │ + mla r0, r4, r3, r3 │ │ │ │ + cmp r5, #0 │ │ │ │ + add r2, r1 │ │ │ │ + mov ip, r1 │ │ │ │ + it le │ │ │ │ + addle.w fp, sp, #20 │ │ │ │ + str r5, [sp, #16] │ │ │ │ + add.w r2, r6, r2, lsl #3 │ │ │ │ + add.w r0, r6, r0, lsl #3 │ │ │ │ + vldr s15, [r2, #4] │ │ │ │ + ldr.w lr, [r2] │ │ │ │ + ldr.w r9, [r0] │ │ │ │ + str.w lr, [r0] │ │ │ │ + ldr.w lr, [r0, #4] │ │ │ │ + str.w r9, [sp, #28] │ │ │ │ + vstr s15, [r0, #4] │ │ │ │ + str.w lr, [sp, #32] │ │ │ │ + str.w r9, [r2] │ │ │ │ + str.w lr, [r2, #4] │ │ │ │ + ble.n b7f3a │ │ │ │ + mov.w sl, #1 │ │ │ │ + add.w fp, sp, #20 │ │ │ │ + add.w r9, sp, #28 │ │ │ │ + mov r5, r3 │ │ │ │ + b.n b7ede │ │ │ │ + ldr r1, [r7, #0] │ │ │ │ + ldr.w r5, [r8] │ │ │ │ + mul.w r1, r4, r1 │ │ │ │ + add.w r2, sl, r5 │ │ │ │ + mov r0, fp │ │ │ │ + add r1, r2 │ │ │ │ + mla r5, r4, r2, r5 │ │ │ │ + add.w r1, r6, r1, lsl #3 │ │ │ │ + add.w r5, r6, r5, lsl #3 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r3, [sp, #32] │ │ │ │ + blx 62524 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + mov r1, r9 │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + mov r0, fp │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + str r2, [r5, #0] │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + add r3, sl │ │ │ │ + add.w sl, sl, #1 │ │ │ │ + mla r5, r2, r4, r3 │ │ │ │ + blx 62524 │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + add.w r3, r6, r5, lsl #3 │ │ │ │ + str r1, [r3, #0] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + cmp r3, sl │ │ │ │ + bge.n b7ed4 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + mul.w ip, r3, r4 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + add.w r1, r3, ip │ │ │ │ + mov r0, fp │ │ │ │ + str r1, [sp, #16] │ │ │ │ + add.w r1, r6, r1, lsl #3 │ │ │ │ + blx 62524 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + ldr r5, [r3, #0] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + str r5, [sp, #16] │ │ │ │ + add.w r3, r6, r3, lsl #3 │ │ │ │ + str r1, [r3, #0] │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + adds r1, r2, #1 │ │ │ │ + cmp r5, r1 │ │ │ │ + blt.n b7f98 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + cmp r4, #1 │ │ │ │ + bne.w b8102 │ │ │ │ + add r3, r2 │ │ │ │ + add r5, r2 │ │ │ │ + add.w r2, r6, r2, lsl #4 │ │ │ │ + add.w r3, r6, r3, lsl #3 │ │ │ │ + add.w r5, r6, r5, lsl #3 │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + adds r3, #8 │ │ │ │ + ldr r4, [r2, #8] │ │ │ │ + adds r2, #8 │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + cmp r5, r2 │ │ │ │ + str r4, [r3, #0] │ │ │ │ + ldr r4, [r2, #4] │ │ │ │ + str r4, [r3, #4] │ │ │ │ + str r0, [r2, #0] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + bne.n b7f80 │ │ │ │ + ldr r2, [pc, #432] @ (b814c ) │ │ │ │ + ldr r3, [pc, #416] @ (b813c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w b7dc6 │ │ │ │ + bne.w b8136 │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #132 @ 0x84 │ │ │ │ - vpop {d8} │ │ │ │ + add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #520] @ (b7de8 ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n b7b44 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n b7bae │ │ │ │ - mvn.w r2, #5 │ │ │ │ - movs r3, #6 │ │ │ │ - b.n b7bae │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n b7bae │ │ │ │ - mvn.w r2, #7 │ │ │ │ - movs r3, #8 │ │ │ │ - b.n b7bae │ │ │ │ - mvn.w r2, #10 │ │ │ │ - movs r3, #11 │ │ │ │ - b.n b7bae │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n b7b32 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n b7d0e │ │ │ │ - vmov s15, r8 │ │ │ │ - movs r3, #0 │ │ │ │ - str.w r3, [r9, #4] │ │ │ │ - vcvt.f32.s32 s16, s15 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - adds r3, #1 │ │ │ │ - vstr s16, [r9] │ │ │ │ - beq.n b7bbc │ │ │ │ - ldr r0, [pc, #432] @ (b7dec ) │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - blx 5a104 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - add r3, sp, #120 @ 0x78 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - mov r0, r5 │ │ │ │ - mov r1, r4 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r2, sl │ │ │ │ - mov r3, fp │ │ │ │ - strd r9, r6, [sp, #12] │ │ │ │ - vstr s0, [sp, #120] @ 0x78 │ │ │ │ - blx 591b4 │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ - mov r2, r7 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [sp, #84] @ 0x54 │ │ │ │ - ldr.w r8, [sp, #96] @ 0x60 │ │ │ │ - str r0, [sp, #0] │ │ │ │ - ldr r0, [pc, #368] @ (b7df0 ) │ │ │ │ - mov r3, r8 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - add r0, pc │ │ │ │ - mov r1, r4 │ │ │ │ - blx 5e9dc │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ - mov r3, sl │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - str r1, [sp, #12] │ │ │ │ - mov r1, r4 │ │ │ │ - str r0, [sp, #8] │ │ │ │ - mov r0, r5 │ │ │ │ - strd fp, r2, [sp] │ │ │ │ - mov r2, r7 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - blx 5de70 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - str r0, [sp, #24] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - ldr r0, [sp, #84] @ 0x54 │ │ │ │ - strd fp, r2, [sp, #8] │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #32] │ │ │ │ - str r1, [sp, #28] │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r0, [sp, #20] │ │ │ │ - mov r0, r5 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mov r2, r7 │ │ │ │ - str.w r8, [sp, #16] │ │ │ │ - str.w sl, [sp, #4] │ │ │ │ - str r6, [sp, #48] @ 0x30 │ │ │ │ - str.w r9, [sp, #40] @ 0x28 │ │ │ │ - blx 63684 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - ldr r0, [pc, #268] @ (b7df4 ) │ │ │ │ - add r0, pc │ │ │ │ - vldr s17, [r1] │ │ │ │ - blx 57478 │ │ │ │ - vcmpe.f32 s17, s0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ittt mi │ │ │ │ - ldrmi r3, [r4, #0] │ │ │ │ - addmi r3, #1 │ │ │ │ - strmi r3, [r6, #0] │ │ │ │ - movs r3, #0 │ │ │ │ - vstr s16, [r9] │ │ │ │ - str.w r3, [r9, #4] │ │ │ │ - b.n b7bbc │ │ │ │ - ldr r0, [pc, #232] @ (b7df8 ) │ │ │ │ - mov r3, r4 │ │ │ │ - ldr r1, [pc, #232] @ (b7dfc ) │ │ │ │ + str r5, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - add r0, pc │ │ │ │ - add.w ip, r0, #4 │ │ │ │ - add r1, pc │ │ │ │ - strd ip, ip, [sp, #4] │ │ │ │ - str.w ip, [sp] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - str.w r8, [sp, #116] @ 0x74 │ │ │ │ - mul.w r0, r3, r0 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r8, r0 │ │ │ │ - it lt │ │ │ │ - movlt r8, r0 │ │ │ │ - vmov s15, r8 │ │ │ │ - mov.w r8, #0 │ │ │ │ - str.w r8, [r9, #4] │ │ │ │ - vcvt.f32.s32 s16, s15 │ │ │ │ - vstr s16, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w b7b32 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - adds r3, #1 │ │ │ │ - beq.w b7bbc │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - mov r2, r4 │ │ │ │ - mov r1, r4 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - strd sl, fp, [sp, #4] │ │ │ │ - blx 5e9dc │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - strd r3, r6, [sp, #8] │ │ │ │ - mov r2, sl │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mov r1, r4 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r0, r5 │ │ │ │ - mov r3, fp │ │ │ │ - str.w r9, [sp, #4] │ │ │ │ - blx 648dc │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w b7c38 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - str.w r8, [r3] │ │ │ │ - b.n b7bbc │ │ │ │ - mvn.w r2, #12 │ │ │ │ - movs r3, #13 │ │ │ │ - b.n b7bae │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w b7b32 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n b7d0e │ │ │ │ - vmov s15, r8 │ │ │ │ - movs r3, #0 │ │ │ │ - str.w r3, [r9, #4] │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r9] │ │ │ │ - b.n b7bbc │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + ldr.w r0, [r8] │ │ │ │ + add r3, r4 │ │ │ │ + adds r1, r0, r4 │ │ │ │ + subs r0, #1 │ │ │ │ + add.w r3, r6, r3, lsl #3 │ │ │ │ + str r0, [sp, #16] │ │ │ │ + add.w r1, r6, r1, lsl #3 │ │ │ │ + add r0, sp, #16 │ │ │ │ + blx 58120 │ │ │ │ + ldr r1, [r7, #0] │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + sub.w ip, r1, r3 │ │ │ │ + mla r2, r4, r1, r1 │ │ │ │ + add.w ip, ip, #4294967295 @ 0xffffffff │ │ │ │ + mul.w r5, r4, r3 │ │ │ │ + cmp.w ip, #0 │ │ │ │ + it le │ │ │ │ + addle.w fp, sp, #20 │ │ │ │ + str.w ip, [sp, #16] │ │ │ │ + add.w r2, r6, r2, lsl #3 │ │ │ │ + add.w r0, r3, r5 │ │ │ │ + mov lr, r5 │ │ │ │ + add.w r0, r6, r0, lsl #3 │ │ │ │ + vldr s15, [r2, #4] │ │ │ │ + ldr.w r9, [r2] │ │ │ │ + ldr.w sl, [r0] │ │ │ │ + str.w r9, [r0] │ │ │ │ + ldr.w r9, [r0, #4] │ │ │ │ + str.w sl, [sp, #28] │ │ │ │ + vstr s15, [r0, #4] │ │ │ │ + str.w r9, [sp, #32] │ │ │ │ + str.w sl, [r2] │ │ │ │ + str.w r9, [r2, #4] │ │ │ │ + ble.n b80a2 │ │ │ │ + mov.w sl, #1 │ │ │ │ + add.w fp, sp, #20 │ │ │ │ + add.w r9, sp, #28 │ │ │ │ + b.n b8046 │ │ │ │ + ldr r1, [r7, #0] │ │ │ │ + mul.w r5, r4, r3 │ │ │ │ + add r3, sl │ │ │ │ + mov r0, fp │ │ │ │ + add r5, r3 │ │ │ │ + add.w r5, r6, r5, lsl #3 │ │ │ │ + mla r1, r4, r3, r1 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + add.w r1, r6, r1, lsl #3 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r3, [sp, #32] │ │ │ │ + blx 62524 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + add.w r2, sl, r3 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + add.w sl, sl, #1 │ │ │ │ + str r0, [r5, #0] │ │ │ │ + mov r0, fp │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r1, r9 │ │ │ │ + mla r5, r4, r2, r3 │ │ │ │ + blx 62524 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + add.w r3, r6, r5, lsl #3 │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + cmp r2, sl │ │ │ │ + str r0, [r3, #0] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + bge.n b8040 │ │ │ │ + mul.w lr, r3, r4 │ │ │ │ + ldr r1, [r7, #0] │ │ │ │ + add r1, lr │ │ │ │ + mov r0, fp │ │ │ │ + str r1, [sp, #16] │ │ │ │ + add.w r1, r6, r1, lsl #3 │ │ │ │ + blx 62524 │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + add.w r1, r6, r1, lsl #3 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + str r0, [r1, #0] │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + cmp r2, r3 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + str r0, [r1, #4] │ │ │ │ + ble.w b7f98 │ │ │ │ + ldr.w r1, [r8] │ │ │ │ + mul.w r1, r4, r1 │ │ │ │ + mla r4, r4, r3, r3 │ │ │ │ + add r2, r1 │ │ │ │ + add r3, r1 │ │ │ │ + add.w r4, r6, r4, lsl #3 │ │ │ │ + add.w r3, r6, r3, lsl #3 │ │ │ │ + add.w r6, r6, r2, lsl #3 │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + adds r3, #8 │ │ │ │ + ldr r0, [r4, #8] │ │ │ │ + adds r4, #8 │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + cmp r6, r3 │ │ │ │ + str r0, [r3, #0] │ │ │ │ + ldr r0, [r4, #4] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + str r1, [r4, #0] │ │ │ │ + str r2, [r4, #4] │ │ │ │ + bne.n b80e8 │ │ │ │ + b.n b7f98 │ │ │ │ + mul.w r4, r1, r4 │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + adds r5, #1 │ │ │ │ + add r3, r4 │ │ │ │ + add r4, r2 │ │ │ │ + sub.w sl, r0, #8 │ │ │ │ + add.w r3, r6, r3, lsl #3 │ │ │ │ + add.w r2, r6, r4, lsl #3 │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ + adds r1, #1 │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ + cmp r1, r5 │ │ │ │ + str r0, [r3, #0] │ │ │ │ + ldr r0, [r3, #4] │ │ │ │ + ldr r6, [r2, #4] │ │ │ │ + str r6, [r3, #4] │ │ │ │ + add r3, sl │ │ │ │ + str r4, [r2, #0] │ │ │ │ + str r0, [r2, #4] │ │ │ │ + add r2, sl │ │ │ │ + bne.n b811a │ │ │ │ + b.n b7f98 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - b.n b7a70 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vshr.u16 q0, , #2 │ │ │ │ - lsls r0, r1, #19 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - add r1, sp, #1000 @ 0x3e8 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - lsls r6, r0, #29 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - b.n b7888 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - stc2 0, cr0, [r2, #364]! @ 0x16c │ │ │ │ - lsls r0, r2, #12 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - lsls r0, r7, #13 │ │ │ │ + b.n b872c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r5, #11 │ │ │ │ + add r7, pc, #176 @ (adr r7, b81f8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #856] @ (b8154 ) │ │ │ │ + @ instruction: 0x4792 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r0, r2, #23 │ │ │ │ + b.n b8438 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ -000b7e00 : │ │ │ │ +000b8150 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ sub sp, #252 @ 0xfc │ │ │ │ mov r5, r1 │ │ │ │ - ldr.w r1, [pc, #1960] @ b85c4 │ │ │ │ + ldr.w r1, [pc, #1960] @ b8914 │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ - ldr.w r2, [pc, #1956] @ b85c8 │ │ │ │ + ldr.w r2, [pc, #1956] @ b8918 │ │ │ │ str r3, [sp, #24] │ │ │ │ - ldr.w r3, [pc, #1952] @ b85cc │ │ │ │ + ldr.w r3, [pc, #1952] @ b891c │ │ │ │ add r2, pc │ │ │ │ ldr.w r8, [sp, #316] @ 0x13c │ │ │ │ ldr.w r9, [sp, #312] @ 0x138 │ │ │ │ ldr r4, [sp, #324] @ 0x144 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [sp, #296] @ 0x128 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -126238,16 +126532,16 @@ │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r2, [sp, #320] @ 0x140 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #28] │ │ │ │ blx 57998 │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w b811e │ │ │ │ - ldr.w r1, [pc, #1888] @ b85d0 │ │ │ │ + beq.w b846e │ │ │ │ + ldr.w r1, [pc, #1888] @ b8920 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -126259,50 +126553,50 @@ │ │ │ │ str r2, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #204] @ 0xcc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.w b8172 │ │ │ │ + beq.w b84c2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ - blt.w b80e2 │ │ │ │ + blt.w b8432 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.w b9374 │ │ │ │ + blt.w b96c4 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr.w lr, [sp, #196] @ 0xc4 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cmp r1, lr │ │ │ │ - blt.w b818c │ │ │ │ + blt.w b84dc │ │ │ │ cmp r0, #1 │ │ │ │ ldr.w r2, [r8] │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ cmp r2, r5 │ │ │ │ ite ge │ │ │ │ movge r0, #0 │ │ │ │ andlt.w r0, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w b93fc │ │ │ │ + bne.w b974c │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w b940a │ │ │ │ + bne.w b975a │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w b80f8 │ │ │ │ + beq.w b8448 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w b9344 │ │ │ │ + bne.w b9694 │ │ │ │ mul.w r1, lr, r1 │ │ │ │ ldr r0, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ add.w r1, fp, #1 │ │ │ │ adds r2, #1 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ @@ -126319,40 +126613,40 @@ │ │ │ │ str r2, [sp, #172] @ 0xac │ │ │ │ sub.w r9, r5, #8 │ │ │ │ mov r5, r2 │ │ │ │ it ge │ │ │ │ movge r5, r3 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.w b8994 │ │ │ │ + beq.w b8ce4 │ │ │ │ cmp r3, #1 │ │ │ │ - ble.w b82a8 │ │ │ │ + ble.w b85f8 │ │ │ │ add.w r1, fp, lr │ │ │ │ str r1, [sp, #176] @ 0xb0 │ │ │ │ movs r0, #0 │ │ │ │ add.w r1, sl, r1, lsl #3 │ │ │ │ str r0, [r1, #4] │ │ │ │ subs r1, r6, #2 │ │ │ │ movs r0, #0 │ │ │ │ adds r6, r5, #2 │ │ │ │ cmp r1, r0 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ str r0, [sp, #192] @ 0xc0 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ - ble.w b82ae │ │ │ │ + ble.w b85fe │ │ │ │ adds r7, r5, #1 │ │ │ │ cmp r7, #1 │ │ │ │ - ble.w b82a4 │ │ │ │ - ldr.w r3, [pc, #1648] @ b85d4 │ │ │ │ + ble.w b85f4 │ │ │ │ + ldr.w r3, [pc, #1648] @ b8924 │ │ │ │ mul.w r6, fp, r5 │ │ │ │ str r4, [sp, #152] @ 0x98 │ │ │ │ add r3, pc │ │ │ │ mov r4, r6 │ │ │ │ add.w r1, r3, #8 │ │ │ │ - ldr.w r3, [pc, #1632] @ b85d8 │ │ │ │ + ldr.w r3, [pc, #1632] @ b8928 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str.w fp, [sp, #40] @ 0x28 │ │ │ │ add.w r1, r3, #8 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ movs r1, #1 │ │ │ │ @@ -126380,43 +126674,43 @@ │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ add r2, r1 │ │ │ │ add r1, sl │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bgt.w b848a │ │ │ │ + bgt.w b87da │ │ │ │ cmp.w r9, #2 │ │ │ │ - beq.w b86cc │ │ │ │ + beq.w b8a1c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ subs r3, r3, r2 │ │ │ │ adds r3, #1 │ │ │ │ cmp r3, r9 │ │ │ │ - bge.w b85f8 │ │ │ │ + bge.w b8948 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #192] @ 0xc0 │ │ │ │ ldr r1, [sp, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.w b83c4 │ │ │ │ + bgt.w b8714 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b8196 │ │ │ │ + beq.w b84e6 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b8666 │ │ │ │ + beq.w b89b6 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ sub.w r7, r9, #3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr.w r6, [pc, #1480] @ b85dc │ │ │ │ + ldr.w r6, [pc, #1480] @ b892c │ │ │ │ bic.w r7, r7, r7, asr #31 │ │ │ │ cmp r3, r2 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -126435,24 +126729,24 @@ │ │ │ │ addeq r4, ip │ │ │ │ cmp r4, r3 │ │ │ │ it ge │ │ │ │ movge r4, r3 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r1, #0 │ │ │ │ strd r3, r1, [sp, #176] @ 0xb0 │ │ │ │ - blt.n b80d8 │ │ │ │ + blt.n b8428 │ │ │ │ cmp r5, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b8194 │ │ │ │ + beq.w b84e4 │ │ │ │ ldr r1, [sp, #204] @ 0xcc │ │ │ │ mov r0, r7 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 676910 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r1, r8, r5, lsl #3 │ │ │ │ adds r7, #1 │ │ │ │ subs r3, r3, r0 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ subs r6, r5, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -126488,42 +126782,42 @@ │ │ │ │ add.w r1, r0, r1, lsl #3 │ │ │ │ add r0, sp, #188 @ 0xbc │ │ │ │ blx 5a198 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ add r5, r1 │ │ │ │ cmp r1, #0 │ │ │ │ - bge.n b805a │ │ │ │ + bge.n b83aa │ │ │ │ cmp r5, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n b8062 │ │ │ │ + b.n b83b2 │ │ │ │ mvn.w r3, #2 │ │ │ │ movs r2, #3 │ │ │ │ str r3, [r4, #0] │ │ │ │ - ldr.w r0, [pc, #1268] @ b85e0 │ │ │ │ + ldr.w r0, [pc, #1268] @ b8930 │ │ │ │ add r1, sp, #172 @ 0xac │ │ │ │ str r2, [sp, #172] @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1256] @ b85e4 │ │ │ │ - ldr.w r3, [pc, #1228] @ b85cc │ │ │ │ + ldr.w r2, [pc, #1256] @ b8934 │ │ │ │ + ldr.w r3, [pc, #1228] @ b891c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #244] @ 0xf4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w b9406 │ │ │ │ + bne.w b9756 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #252 @ 0xfc │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr.w r7, [pc, #1224] @ b85e8 │ │ │ │ + ldr.w r7, [pc, #1224] @ b8938 │ │ │ │ mov r0, r6 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ blx 57998 │ │ │ │ mov r1, r7 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -126538,36 +126832,36 @@ │ │ │ │ subs r2, #1 │ │ │ │ str r2, [sp, #216] @ 0xd8 │ │ │ │ adds r2, r3, #1 │ │ │ │ subs r3, #1 │ │ │ │ str r2, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #204] @ 0xcc │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.w b93a4 │ │ │ │ - ldr.w r1, [pc, #1168] @ b85ec │ │ │ │ + bne.w b96f4 │ │ │ │ + ldr.w r1, [pc, #1168] @ b893c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w b93a4 │ │ │ │ + bne.w b96f4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n b80e8 │ │ │ │ - ldr.w r1, [pc, #1148] @ b85f0 │ │ │ │ + b.n b8438 │ │ │ │ + ldr.w r1, [pc, #1148] @ b8940 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w b7e9c │ │ │ │ + bne.w b81ec │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n b80e8 │ │ │ │ + b.n b8438 │ │ │ │ mvn.w r3, #5 │ │ │ │ movs r2, #6 │ │ │ │ - b.n b80e8 │ │ │ │ + b.n b8438 │ │ │ │ ldr r1, [sp, #196] @ 0xc4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w lr, [r3] │ │ │ │ ldrd r3, r2, [sp, #52] @ 0x34 │ │ │ │ add r3, r2 │ │ │ │ cmp r3, lr │ │ │ │ ite gt │ │ │ │ @@ -126576,22 +126870,22 @@ │ │ │ │ strd sl, r1, [sp, #176] @ 0xb0 │ │ │ │ ittt gt │ │ │ │ ldrgt r3, [sp, #192] @ 0xc0 │ │ │ │ addgt.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ strgt r3, [sp, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r1, #0 │ │ │ │ - blt.w b8534 │ │ │ │ + blt.w b8884 │ │ │ │ cmp r3, #1 │ │ │ │ it eq │ │ │ │ cmpeq r1, #1 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ - bne.w b8738 │ │ │ │ + bne.w b8a88 │ │ │ │ cmp r3, sl │ │ │ │ - bgt.n b8250 │ │ │ │ + bgt.n b85a0 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ add.w r5, r3, #1073741824 @ 0x40000000 │ │ │ │ subs r5, #1 │ │ │ │ mov r0, r3 │ │ │ │ add.w r5, r2, r5, lsl #2 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr.w ip, [r2] │ │ │ │ @@ -126617,15 +126911,15 @@ │ │ │ │ vstr s14, [r1] │ │ │ │ vldmia r5!, {s14} │ │ │ │ vldr s13, [r2] │ │ │ │ vmul.f32 s15, s14, s15 │ │ │ │ vmul.f32 s14, s14, s13 │ │ │ │ vstr s15, [r2, #4] │ │ │ │ vstr s14, [r2] │ │ │ │ - bge.n b81ec │ │ │ │ + bge.n b853c │ │ │ │ str r3, [sp, #184] @ 0xb8 │ │ │ │ vstr s15, [sp, #224] @ 0xe0 │ │ │ │ vstr s14, [sp, #220] @ 0xdc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add.w r9, r9, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp.w r9, #1 │ │ │ │ @@ -126633,51 +126927,51 @@ │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ sub.w r3, r3, #4 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ sub.w r3, r3, #8 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - bne.w b7fba │ │ │ │ + bne.w b830a │ │ │ │ ldr r4, [sp, #140] @ 0x8c │ │ │ │ mov r3, r2 │ │ │ │ ldrd r1, r0, [sp, #132] @ 0x84 │ │ │ │ add r4, r3 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ mov r9, sl │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ mov sl, fp │ │ │ │ adds r5, #1 │ │ │ │ adds r0, #4 │ │ │ │ adds r1, #8 │ │ │ │ cmp r5, r3 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ - ble.w b7fa6 │ │ │ │ + ble.w b82f6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [sp, #152] @ 0x98 │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str.w lr, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ subs r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w b9390 │ │ │ │ + ble.w b96e0 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sp, #172] @ 0xac │ │ │ │ - ble.n b8398 │ │ │ │ + ble.n b86e8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ sub.w r9, r4, #8 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov.w r4, fp, lsl #1 │ │ │ │ ldr r7, [sp, #148] @ 0x94 │ │ │ │ movs r5, #1 │ │ │ │ - vldr s16, [pc, #760] @ b85c0 │ │ │ │ + vldr s16, [pc, #760] @ b8910 │ │ │ │ add.w r8, sp, #228 @ 0xe4 │ │ │ │ add.w r6, r2, r1, lsl #4 │ │ │ │ - ldr r2, [pc, #800] @ (b85f4 ) │ │ │ │ + ldr r2, [pc, #800] @ (b8944 ) │ │ │ │ adds r6, #8 │ │ │ │ add r2, pc │ │ │ │ adds r2, #8 │ │ │ │ str r2, [sp, #28] │ │ │ │ add r3, r4 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ mov r0, r8 │ │ │ │ @@ -126711,15 +127005,15 @@ │ │ │ │ vdivne.f32 s14, s13, s0 │ │ │ │ vdivne.f32 s13, s15, s0 │ │ │ │ vstrne s14, [sp, #220] @ 0xdc │ │ │ │ vstrne s13, [sp, #224] @ 0xe0 │ │ │ │ cmp r1, r5 │ │ │ │ vstr s13, [sp, #232] @ 0xe8 │ │ │ │ vstr s14, [sp, #228] @ 0xe4 │ │ │ │ - ble.n b8384 │ │ │ │ + ble.n b86d4 │ │ │ │ adds r1, r4, r3 │ │ │ │ strd r1, r1, [sp, #176] @ 0xb0 │ │ │ │ add.w r1, sl, r1, lsl #3 │ │ │ │ vldr s15, [r1, #4] │ │ │ │ vldr s11, [r1] │ │ │ │ vmul.f32 s12, s15, s13 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ @@ -126728,36 +127022,36 @@ │ │ │ │ vnmls.f32 s13, s11, s14 │ │ │ │ vstr s15, [sp, #224] @ 0xe0 │ │ │ │ vstr s15, [r1, #4] │ │ │ │ vstr s13, [r1] │ │ │ │ vstr s13, [sp, #220] @ 0xdc │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w b896a │ │ │ │ + bne.w b8cba │ │ │ │ ldr r1, [sp, #172] @ 0xac │ │ │ │ adds r5, #1 │ │ │ │ add r6, r9 │ │ │ │ cmp r1, r5 │ │ │ │ - bge.n b82da │ │ │ │ + bge.n b862a │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w b80f8 │ │ │ │ + ble.w b8448 │ │ │ │ ldr r2, [sp, #196] @ 0xc4 │ │ │ │ mov r1, r3 │ │ │ │ cmp.w fp, #1 │ │ │ │ - bne.w b93dc │ │ │ │ + bne.w b972c │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ add.w r2, sl, r2, lsl #3 │ │ │ │ add.w r0, r3, r1, lsl #2 │ │ │ │ ldr.w r1, [r2, #8]! │ │ │ │ str.w r1, [r3], #4 │ │ │ │ cmp r3, r0 │ │ │ │ - bne.n b83b6 │ │ │ │ - b.n b80f8 │ │ │ │ + bne.n b8706 │ │ │ │ + b.n b8448 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ add r5, sp, #192 @ 0xc0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ subs r0, r4, #1 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mul.w r0, r2, r0 │ │ │ │ @@ -126779,43 +127073,43 @@ │ │ │ │ add r4, sp, #208 @ 0xd0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 636cc │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n b8486 │ │ │ │ + ble.n b87d6 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ blx 62578 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ ldr.w ip, [r2] │ │ │ │ cmp.w r3, ip, lsl #1 │ │ │ │ - bge.w b87cc │ │ │ │ + bge.w b8b1c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ subs r3, #2 │ │ │ │ ldr r1, [sp, #196] @ 0xc4 │ │ │ │ mla r7, r1, r3, r2 │ │ │ │ cmp r2, r7 │ │ │ │ - ble.w b8870 │ │ │ │ + ble.w b8bc0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ subs r2, r2, r3 │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ cmp r3, r2 │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w b7ffa │ │ │ │ + ble.w b834a │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r0, r7, r1 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, sp, #216 @ 0xd8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ mla r4, r0, r4, r4 │ │ │ │ @@ -126828,15 +127122,15 @@ │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ add.w r0, r4, r0, lsl #2 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r0, sp, #212 @ 0xd4 │ │ │ │ blx 5a198 │ │ │ │ ldr r1, [sp, #196] @ 0xc4 │ │ │ │ - b.n b7ffa │ │ │ │ + b.n b834a │ │ │ │ mov r3, r2 │ │ │ │ subs r5, r2, #1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r7, sp, #192 @ 0xc0 │ │ │ │ add.w r0, r8, r3, lsl #3 │ │ │ │ add r4, sp, #208 @ 0xd0 │ │ │ │ add r6, sp, #196 @ 0xc4 │ │ │ │ @@ -126857,19 +127151,19 @@ │ │ │ │ blx 629f0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ ldr.w ip, [r1] │ │ │ │ mov.w r2, ip, lsl #1 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - bgt.w b86d4 │ │ │ │ + bgt.w b8a24 │ │ │ │ add.w r3, ip, #4294967295 @ 0xffffffff │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w b7fce │ │ │ │ + ble.w b831e │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ adds r5, #2 │ │ │ │ strd sl, fp, [sp, #116] @ 0x74 │ │ │ │ add.w r7, fp, r5, lsl #3 │ │ │ │ strd r8, r9, [sp, #124] @ 0x7c │ │ │ │ lsls r3, r2, #3 │ │ │ │ mov r8, r7 │ │ │ │ @@ -126888,23 +127182,23 @@ │ │ │ │ strd r4, r7, [sp, #8] │ │ │ │ adds r5, #1 │ │ │ │ strd r9, r6, [sp] │ │ │ │ add.w r8, r8, #8 │ │ │ │ blx 626fc │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ cmp r5, r3 │ │ │ │ - ble.n b8508 │ │ │ │ + ble.n b8858 │ │ │ │ ldrd sl, fp, [sp, #116] @ 0x74 │ │ │ │ ldrd r8, r9, [sp, #124] @ 0x7c │ │ │ │ - b.n b7fce │ │ │ │ + b.n b831e │ │ │ │ cmp r3, #1 │ │ │ │ - bne.w b88d4 │ │ │ │ + bne.w b8c24 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ cmp r4, sl │ │ │ │ - blt.w b8250 │ │ │ │ + blt.w b85a0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ lsls r7, r1, #2 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str.w r9, [sp, #48] @ 0x30 │ │ │ │ add.w r5, r0, r4, lsl #3 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldr.w ip, [r2] │ │ │ │ @@ -126932,42 +127226,40 @@ │ │ │ │ vldr s15, [r6, #-4] │ │ │ │ add r6, r7 │ │ │ │ vldr s14, [r2] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r2] │ │ │ │ vstr s15, [r2, #4] │ │ │ │ - ble.n b855e │ │ │ │ + ble.n b88ae │ │ │ │ ldr.w r9, [sp, #48] @ 0x30 │ │ │ │ - b.n b8246 │ │ │ │ + b.n b8596 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #7 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - b.n b8b94 │ │ │ │ + mrc2 0, 6, r0, cr12, cr11, {2} │ │ │ │ + svc 148 @ 0x94 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #776 @ (adr r6, b88dc ) │ │ │ │ + add r3, pc, #648 @ (adr r3, b8bac ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov r8, r1 │ │ │ │ + orrs r4, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - mov r2, pc │ │ │ │ + orrs r6, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp sl, r9 │ │ │ │ + negs r6, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r2, r2, #8 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - b.n b8608 │ │ │ │ + mrc2 0, 7, r0, cr10, cr11, {2} │ │ │ │ + bgt.n b88b8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r4, pc, #64 @ (adr r4, b862c ) │ │ │ │ + add r0, pc, #960 @ (adr r0, b8cfc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - vld4.16 {d0-d3}, [r2 :64], fp │ │ │ │ - strb.w r0, [ip, fp, lsl #1] │ │ │ │ - orrs r0, r4 │ │ │ │ + addw r0, r2, #2139 @ 0x85b │ │ │ │ + @ instruction: 0xf4d0005b │ │ │ │ + subs r7, #212 @ 0xd4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ ldr r5, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ adds r4, r2, r5 │ │ │ │ sub.w r3, r3, r9 │ │ │ │ @@ -126998,32 +127290,32 @@ │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ str r4, [sp, #180] @ 0xb4 │ │ │ │ str r0, [r2, #0] │ │ │ │ ldr r0, [sp, #240] @ 0xf0 │ │ │ │ str r0, [r2, #4] │ │ │ │ add r0, sp, #180 @ 0xb4 │ │ │ │ - ldr.w r2, [pc, #2300] @ b8f54 │ │ │ │ + ldr.w r2, [pc, #2300] @ b92a4 │ │ │ │ add r2, pc │ │ │ │ adds r2, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 5a198 │ │ │ │ - b.n b7fe6 │ │ │ │ + b.n b8336 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r5, sp, #220 @ 0xdc │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ cmp r1, #0 │ │ │ │ strd r1, r3, [sp, #176] @ 0xb0 │ │ │ │ - blt.n b86c2 │ │ │ │ + blt.n b8a12 │ │ │ │ cmp r4, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b8194 │ │ │ │ + beq.w b84e4 │ │ │ │ add.w r1, r8, r4, lsl #3 │ │ │ │ mov r0, r5 │ │ │ │ blx 62524 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ subs r1, r4, #1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ @@ -127040,39 +127332,39 @@ │ │ │ │ add.w r3, r0, r3, lsl #3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 5a198 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ add r4, r1 │ │ │ │ cmp r1, #0 │ │ │ │ - bge.n b8674 │ │ │ │ + bge.n b89c4 │ │ │ │ cmp r4, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n b867c │ │ │ │ + b.n b89cc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ - b.n b7ff2 │ │ │ │ + b.n b8342 │ │ │ │ ldr r2, [sp, #196] @ 0xc4 │ │ │ │ subs r3, #1 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r5, sp, #204 @ 0xcc │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ mla r3, r2, r3, r4 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ - blt.n b872e │ │ │ │ + blt.n b8a7e │ │ │ │ cmp r4, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b7fce │ │ │ │ + beq.w b831e │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ subs r1, r4, #1 │ │ │ │ add.w r3, r8, r4, lsl #3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ mul.w r1, r0, r1 │ │ │ │ @@ -127086,22 +127378,22 @@ │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ blx 5a198 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ add r4, r2 │ │ │ │ cmp r2, #0 │ │ │ │ - bge.n b86e8 │ │ │ │ + bge.n b8a38 │ │ │ │ cmp r4, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n b86f0 │ │ │ │ + b.n b8a40 │ │ │ │ cmp r3, sl │ │ │ │ - bgt.w b8250 │ │ │ │ + bgt.w b85a0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ lsls r7, r1, #3 │ │ │ │ str.w r9, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ str.w lr, [sp, #56] @ 0x38 │ │ │ │ ldr.w ip, [r2] │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ @@ -127130,22 +127422,22 @@ │ │ │ │ vstr s14, [r5] │ │ │ │ vldr s15, [r6, #-4] │ │ │ │ vldr s14, [r2] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r2] │ │ │ │ vstr s15, [r2, #4] │ │ │ │ - bge.n b875e │ │ │ │ + bge.n b8aae │ │ │ │ ldr.w r9, [sp, #48] @ 0x30 │ │ │ │ ldr.w lr, [sp, #56] @ 0x38 │ │ │ │ - b.n b8246 │ │ │ │ + b.n b8596 │ │ │ │ add.w r0, ip, #4294967295 @ 0xffffffff │ │ │ │ str r0, [sp, #180] @ 0xb4 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w b8486 │ │ │ │ + ble.w b87d6 │ │ │ │ ldrd r1, r5, [sp, #40] @ 0x28 │ │ │ │ mov.w ip, #1 │ │ │ │ str.w r8, [sp, #116] @ 0x74 │ │ │ │ str.w r9, [sp, #120] @ 0x78 │ │ │ │ mov r9, r4 │ │ │ │ mla r7, r5, r1, r1 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ @@ -127160,25 +127452,25 @@ │ │ │ │ mov r2, lr │ │ │ │ add.w ip, r5, r4 │ │ │ │ cmp r2, ip │ │ │ │ it lt │ │ │ │ addlt.w r1, r3, #4294967295 @ 0xffffffff │ │ │ │ str r1, [sp, #200] @ 0xc8 │ │ │ │ cmp r1, #0 │ │ │ │ - bgt.n b8834 │ │ │ │ + bgt.n b8b84 │ │ │ │ adds r5, #1 │ │ │ │ add r7, sl │ │ │ │ cmp r5, r0 │ │ │ │ - bgt.n b8826 │ │ │ │ + bgt.n b8b76 │ │ │ │ mov r1, r3 │ │ │ │ - b.n b8808 │ │ │ │ + b.n b8b58 │ │ │ │ ldrd sl, r8, [sp, #112] @ 0x70 │ │ │ │ ldr.w r9, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #196] @ 0xc4 │ │ │ │ - b.w b7ffa │ │ │ │ + b.w b834a │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ strd r9, r3, [sp] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ @@ -127190,32 +127482,32 @@ │ │ │ │ add r3, r7 │ │ │ │ add r7, sl │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ blx 626fc │ │ │ │ ldr r0, [sp, #180] @ 0xb4 │ │ │ │ cmp r0, r5 │ │ │ │ - blt.n b8826 │ │ │ │ + blt.n b8b76 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ mov r1, r3 │ │ │ │ - b.n b8808 │ │ │ │ + b.n b8b58 │ │ │ │ mov r3, r7 │ │ │ │ mov r4, r2 │ │ │ │ add r6, sp, #216 @ 0xd8 │ │ │ │ add r5, sp, #184 @ 0xb8 │ │ │ │ cmp r1, #0 │ │ │ │ strd r1, r7, [sp, #176] @ 0xb0 │ │ │ │ - blt.n b88c6 │ │ │ │ + blt.n b8c16 │ │ │ │ cmp r4, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ - cbz r3, b88d0 │ │ │ │ + cbz r3, b8c20 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mla r1, r4, r2, r2 │ │ │ │ add.w r2, r8, r4, lsl #3 │ │ │ │ @@ -127231,25 +127523,25 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ blx 5a198 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ add r4, r1 │ │ │ │ cmp r1, #0 │ │ │ │ - bge.n b8880 │ │ │ │ + bge.n b8bd0 │ │ │ │ cmp r4, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n b8888 │ │ │ │ + b.n b8bd8 │ │ │ │ ldr r1, [sp, #196] @ 0xc4 │ │ │ │ - b.n b8438 │ │ │ │ + b.n b8788 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, sl │ │ │ │ - blt.w b8250 │ │ │ │ + blt.w b85a0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r9, [sp, #48] @ 0x30 │ │ │ │ lsls r7, r1, #3 │ │ │ │ str.w lr, [sp, #56] @ 0x38 │ │ │ │ ldr.w ip, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -127278,68 +127570,68 @@ │ │ │ │ vstr s14, [r5] │ │ │ │ vldr s15, [r6, #-4] │ │ │ │ vldr s14, [r2] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r2] │ │ │ │ vstr s15, [r2, #4] │ │ │ │ - ble.n b88fc │ │ │ │ + ble.n b8c4c │ │ │ │ ldr.w r9, [sp, #48] @ 0x30 │ │ │ │ ldr.w lr, [sp, #56] @ 0x38 │ │ │ │ - b.n b8246 │ │ │ │ + b.n b8596 │ │ │ │ add r0, sp, #220 @ 0xdc │ │ │ │ mov r1, r8 │ │ │ │ str r0, [sp, #20] │ │ │ │ blx 62524 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adds r5, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 574e4 │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ add r6, r9 │ │ │ │ cmp r5, r3 │ │ │ │ - bgt.w b93d2 │ │ │ │ + bgt.w b9722 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - b.n b82da │ │ │ │ + b.n b862a │ │ │ │ cmp r3, #1 │ │ │ │ - ble.w b8c54 │ │ │ │ + ble.w b8fa4 │ │ │ │ ldr r0, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ str r7, [sp, #192] @ 0xc0 │ │ │ │ str r1, [r0, #4] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ subs r1, #2 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ adds r5, r0, #2 │ │ │ │ cmp r1, #0 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ - ble.w b8c5a │ │ │ │ + ble.w b8faa │ │ │ │ adds r1, r0, #1 │ │ │ │ cmp r1, #1 │ │ │ │ - ble.w b8c50 │ │ │ │ + ble.w b8fa0 │ │ │ │ add.w r3, fp, r0 │ │ │ │ lsls r2, r0, #3 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ add.w r3, sl, r3, lsl #3 │ │ │ │ str r4, [sp, #164] @ 0xa4 │ │ │ │ sub.w r7, r3, #8 │ │ │ │ - ldr.w r3, [pc, #1412] @ b8f58 │ │ │ │ + ldr.w r3, [pc, #1412] @ b92a8 │ │ │ │ mov r4, sl │ │ │ │ str.w fp, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ - ldr.w r3, [pc, #1400] @ b8f5c │ │ │ │ + ldr.w r3, [pc, #1400] @ b92ac │ │ │ │ mov r8, r4 │ │ │ │ str r7, [sp, #160] @ 0xa0 │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ @@ -127375,43 +127667,43 @@ │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #192] @ 0xc0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ add.w r6, r1, r0 │ │ │ │ add r1, sl │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bgt.w b8d64 │ │ │ │ + bgt.w b90b4 │ │ │ │ cmp.w r9, #2 │ │ │ │ - beq.w b9014 │ │ │ │ + beq.w b9364 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ subs r3, r3, r2 │ │ │ │ adds r3, #1 │ │ │ │ cmp r3, r9 │ │ │ │ - bge.w b8f68 │ │ │ │ + bge.w b92b8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ subs r3, #8 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.w b8e04 │ │ │ │ + bgt.w b9154 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n b8b4e │ │ │ │ + beq.n b8e9e │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w b8fb6 │ │ │ │ + beq.w b9306 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ sub.w r7, r9, #3 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r6, sp, #188 @ 0xbc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ bic.w r7, r7, r7, asr #31 │ │ │ │ cmp r2, r0 │ │ │ │ @@ -127430,24 +127722,24 @@ │ │ │ │ addeq r4, r4, r2 │ │ │ │ cmp r4, r3 │ │ │ │ it ge │ │ │ │ movge r4, r3 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r1, #0 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ - blt.n b8b42 │ │ │ │ + blt.n b8e92 │ │ │ │ cmp r5, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n b8b4c │ │ │ │ + beq.n b8e9c │ │ │ │ ldr r1, [sp, #204] @ 0xcc │ │ │ │ mov r0, r7 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 676910 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ subs r1, r5, #1 │ │ │ │ adds r7, #1 │ │ │ │ subs r2, r3, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ subs r2, r5, r2 │ │ │ │ @@ -127481,20 +127773,20 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 5a198 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ add r5, r1 │ │ │ │ cmp r1, #0 │ │ │ │ - bge.n b8acc │ │ │ │ + bge.n b8e1c │ │ │ │ cmp r5, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n b8ad4 │ │ │ │ + b.n b8e24 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w lr, [r2] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ add r2, r1 │ │ │ │ cmp r2, lr │ │ │ │ ite gt │ │ │ │ @@ -127503,22 +127795,22 @@ │ │ │ │ strd r3, sl, [sp, #176] @ 0xb0 │ │ │ │ ittt gt │ │ │ │ ldrgt r2, [sp, #192] @ 0xc0 │ │ │ │ addgt.w r2, r2, #4294967295 @ 0xffffffff │ │ │ │ strgt r2, [sp, #192] @ 0xc0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - blt.w b8eca │ │ │ │ + blt.w b921a │ │ │ │ cmp r2, #1 │ │ │ │ it eq │ │ │ │ cmpeq r3, #1 │ │ │ │ - bne.w b908a │ │ │ │ + bne.w b93da │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ cmp r4, sl │ │ │ │ - bgt.n b8c02 │ │ │ │ + bgt.n b8f52 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ add.w r6, r4, #1073741824 @ 0x40000000 │ │ │ │ subs r6, #1 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ lsls r0, r4, #3 │ │ │ │ add.w r6, r2, r6, lsl #2 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -127544,15 +127836,15 @@ │ │ │ │ vldmia r6!, {s15} │ │ │ │ vldr s14, [r0] │ │ │ │ vldr s13, [r0, #4] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r0] │ │ │ │ vstr s15, [r0, #4] │ │ │ │ - bge.n b8ba2 │ │ │ │ + bge.n b8ef2 │ │ │ │ mov r1, r4 │ │ │ │ str r1, [sp, #184] @ 0xb8 │ │ │ │ vstr s15, [sp, #224] @ 0xe0 │ │ │ │ vstr s14, [sp, #220] @ 0xdc │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add.w r9, r9, #4294967295 @ 0xffffffff │ │ │ │ cmp.w r9, #1 │ │ │ │ @@ -127560,59 +127852,59 @@ │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ sub.w r2, r2, #8 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ sub.w r2, r2, #8 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ - bne.w b8a36 │ │ │ │ + bne.w b8d86 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrd r6, r1, [sp, #132] @ 0x84 │ │ │ │ adds r2, #1 │ │ │ │ mov r4, r2 │ │ │ │ ldr r0, [sp, #140] @ 0x8c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ adds r1, #4 │ │ │ │ ldr r2, [sp, #172] @ 0xac │ │ │ │ adds r0, #8 │ │ │ │ cmp r4, r2 │ │ │ │ - ble.w b8a16 │ │ │ │ + ble.w b8d66 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov sl, r8 │ │ │ │ ldr r4, [sp, #164] @ 0xa4 │ │ │ │ ldr.w fp, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str.w lr, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ subs r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w b937e │ │ │ │ + ble.w b96ce │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sp, #172] @ 0xac │ │ │ │ - ble.n b8d3a │ │ │ │ + ble.n b908a │ │ │ │ ldr r2, [sp, #28] │ │ │ │ sub.w r1, r4, #8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r8, sp, #228 @ 0xe4 │ │ │ │ str r1, [sp, #28] │ │ │ │ mov.w r1, fp, lsl #3 │ │ │ │ str.w fp, [sp, #24] │ │ │ │ movs r5, #1 │ │ │ │ add.w r3, r3, r2, lsl #4 │ │ │ │ ldr r2, [sp, #148] @ 0x94 │ │ │ │ add.w r9, r3, #8 │ │ │ │ - ldr r3, [pc, #732] @ (b8f60 ) │ │ │ │ + ldr r3, [pc, #732] @ (b92b0 ) │ │ │ │ str.w sl, [sp, #40] @ 0x28 │ │ │ │ mov sl, r2 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp, #20] │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ - vldr s16, [pc, #696] @ b8f50 │ │ │ │ + vldr s16, [pc, #696] @ b92a0 │ │ │ │ sub.w r4, r3, #8 │ │ │ │ add.w r3, fp, #2 │ │ │ │ adds r7, r4, r1 │ │ │ │ mov fp, r1 │ │ │ │ mov r6, r7 │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ @@ -127641,48 +127933,48 @@ │ │ │ │ vdivne.f32 s14, s13, s0 │ │ │ │ vdivne.f32 s13, s15, s0 │ │ │ │ vstrne s14, [sp, #220] @ 0xdc │ │ │ │ vstrne s13, [sp, #224] @ 0xe0 │ │ │ │ cmp r1, r5 │ │ │ │ vstr s13, [sp, #232] @ 0xe8 │ │ │ │ vstr s14, [sp, #228] @ 0xe4 │ │ │ │ - bgt.w b92da │ │ │ │ + bgt.w b962a │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r8, r3 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b9316 │ │ │ │ + bne.w b9666 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adds r5, #1 │ │ │ │ ldr r1, [sp, #172] @ 0xac │ │ │ │ add r6, fp │ │ │ │ add r9, r3 │ │ │ │ mov r4, r7 │ │ │ │ cmp r1, r5 │ │ │ │ - blt.n b8d30 │ │ │ │ + blt.n b9080 │ │ │ │ add r7, fp │ │ │ │ - b.n b8caa │ │ │ │ + b.n b8ffa │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ ldr.w sl, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w b80f8 │ │ │ │ + ble.w b8448 │ │ │ │ cmp.w fp, #1 │ │ │ │ - bne.w b93b2 │ │ │ │ + bne.w b9702 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r2, r3 │ │ │ │ mov r3, sl │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ adds r3, #8 │ │ │ │ str.w r0, [r1], #4 │ │ │ │ cmp r2, r1 │ │ │ │ - bne.n b8d54 │ │ │ │ - b.w b80f8 │ │ │ │ + bne.n b90a4 │ │ │ │ + b.w b8448 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ subs r1, r6, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r4, sp, #192 @ 0xc0 │ │ │ │ add r5, sp, #208 @ 0xd0 │ │ │ │ add r7, sp, #196 @ 0xc4 │ │ │ │ str r7, [sp, #8] │ │ │ │ @@ -127698,19 +127990,19 @@ │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ blx 629f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ cmp.w r3, r2, lsl #1 │ │ │ │ - blt.w b9020 │ │ │ │ + blt.w b9370 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w b8a4a │ │ │ │ + ble.w b8d9a │ │ │ │ strd sl, fp, [sp, #120] @ 0x78 │ │ │ │ mov fp, r7 │ │ │ │ str.w r9, [sp, #128] @ 0x80 │ │ │ │ movs r4, #1 │ │ │ │ ldr.w r9, [sp, #44] @ 0x2c │ │ │ │ ldr.w sl, [sp, #112] @ 0x70 │ │ │ │ ldr r7, [sp, #108] @ 0x6c │ │ │ │ @@ -127730,18 +128022,18 @@ │ │ │ │ add r3, ip │ │ │ │ add r1, ip │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ blx 626fc │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ cmp r3, r4 │ │ │ │ - bge.n b8dc2 │ │ │ │ + bge.n b9112 │ │ │ │ ldrd sl, fp, [sp, #120] @ 0x78 │ │ │ │ ldr.w r9, [sp, #128] @ 0x80 │ │ │ │ - b.n b8a4a │ │ │ │ + b.n b8d9a │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r6, sp, #192 @ 0xc0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r7, sp, #196 @ 0xc4 │ │ │ │ subs r4, r0, #1 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r5, sp, #208 @ 0xd0 │ │ │ │ @@ -127762,49 +128054,49 @@ │ │ │ │ add r3, r8 │ │ │ │ add.w r2, r8, r2, lsl #3 │ │ │ │ add r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ blx 636cc │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w b8a7a │ │ │ │ + ble.w b8dca │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ blx 62578 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ mov r1, r3 │ │ │ │ cmp.w r3, r2, lsl #1 │ │ │ │ - bge.w b913a │ │ │ │ + bge.w b948a │ │ │ │ ldr r1, [sp, #196] @ 0xc4 │ │ │ │ subs r4, r3, #2 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r3, r1 │ │ │ │ mla r4, r1, r4, r2 │ │ │ │ cmp r2, r4 │ │ │ │ - ble.w b9272 │ │ │ │ + ble.w b95c2 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ subs r0, r0, r2 │ │ │ │ ldr r2, [sp, #204] @ 0xcc │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ cmp r2, r0 │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ it ge │ │ │ │ movge r2, r0 │ │ │ │ str r2, [sp, #212] @ 0xd4 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w b8a7e │ │ │ │ + ble.w b8dce │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, r3 │ │ │ │ subs r1, r4, #1 │ │ │ │ - ldr r2, [pc, #200] @ (b8f64 ) │ │ │ │ + ldr r2, [pc, #200] @ (b92b4 ) │ │ │ │ add.w r3, fp, r4, lsl #3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ mul.w r1, r0, r1 │ │ │ │ adds r2, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ @@ -127813,20 +128105,20 @@ │ │ │ │ adds r3, #2 │ │ │ │ adds r1, #3 │ │ │ │ add r0, sp, #212 @ 0xd4 │ │ │ │ str r4, [sp, #4] │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ blx 5a198 │ │ │ │ - b.n b8a7a │ │ │ │ + b.n b8dca │ │ │ │ cmp r2, #1 │ │ │ │ - bne.w b91c6 │ │ │ │ + bne.w b9516 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ cmp r1, sl │ │ │ │ - blt.w b8c02 │ │ │ │ + blt.w b8f52 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ adds r0, r1, r3 │ │ │ │ ldr r4, [sp, #100] @ 0x64 │ │ │ │ lsls r7, r3, #3 │ │ │ │ ldr r6, [sp, #96] @ 0x60 │ │ │ │ add.w r0, r8, r0, lsl #3 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -127854,28 +128146,28 @@ │ │ │ │ vldr s14, [r0] │ │ │ │ vldr s13, [r0, #4] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r0] │ │ │ │ vstr s15, [r0, #4] │ │ │ │ add r0, r7 │ │ │ │ - ble.n b8ef6 │ │ │ │ - b.n b8bf6 │ │ │ │ + ble.n b9246 │ │ │ │ + b.n b8f46 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #154 @ 0x9a │ │ │ │ + subs r4, #78 @ 0x4e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, #26 │ │ │ │ + subs r0, #206 @ 0xce │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, #10 │ │ │ │ + subs r0, #190 @ 0xbe │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r1, #106 @ 0x6a │ │ │ │ + adds r6, #30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r7, #80 @ 0x50 │ │ │ │ + adds r4, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ add r3, sp, #236 @ 0xec │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov r1, r4 │ │ │ │ sub.w r0, r4, #8 │ │ │ │ @@ -127900,27 +128192,27 @@ │ │ │ │ subs r3, #1 │ │ │ │ strd r3, r3, [sp, #180] @ 0xb4 │ │ │ │ add r3, sp, #184 @ 0xb8 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r1 │ │ │ │ adds r3, #8 │ │ │ │ blx 5a198 │ │ │ │ - b.n b8a68 │ │ │ │ + b.n b8db8 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ - blt.n b900a │ │ │ │ + blt.n b935a │ │ │ │ cmp r4, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b8b4c │ │ │ │ + beq.w b8e9c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ subs r1, r4, #1 │ │ │ │ add.w r3, fp, r4, lsl #3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mul.w r1, r0, r1 │ │ │ │ @@ -127935,42 +128227,42 @@ │ │ │ │ add.w r1, r0, r1, lsl #3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 5a198 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ add r4, r1 │ │ │ │ cmp r1, #0 │ │ │ │ - bge.n b8fc2 │ │ │ │ + bge.n b9312 │ │ │ │ cmp r4, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n b8fca │ │ │ │ + b.n b931a │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ subs r3, #8 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ - b.n b8a74 │ │ │ │ + b.n b8dc4 │ │ │ │ ldr r2, [sp, #196] @ 0xc4 │ │ │ │ subs r3, #1 │ │ │ │ mov r4, r6 │ │ │ │ add r7, sp, #216 @ 0xd8 │ │ │ │ add r5, sp, #204 @ 0xcc │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sp, #176] @ 0xb0 │ │ │ │ mla r3, r2, r3, r6 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ - blt.n b9080 │ │ │ │ + blt.n b93d0 │ │ │ │ cmp r4, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b8a4a │ │ │ │ + beq.w b8d9a │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add.w r2, fp, r4, lsl #3 │ │ │ │ str r7, [sp, #0] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r3, #0] │ │ │ │ str r2, [sp, #8] │ │ │ │ subs r2, r4, r1 │ │ │ │ @@ -127986,23 +128278,23 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ blx 5a198 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ add r4, r2 │ │ │ │ cmp r2, #0 │ │ │ │ - bge.n b9036 │ │ │ │ + bge.n b9386 │ │ │ │ cmp r4, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n b903e │ │ │ │ + b.n b938e │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ cmp r1, sl │ │ │ │ - bgt.w b8c02 │ │ │ │ + bgt.w b8f52 │ │ │ │ ldr r4, [sp, #100] @ 0x64 │ │ │ │ mul.w ip, r3, r2 │ │ │ │ mla r6, r2, r1, r3 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ lsls r0, r3, #3 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add.w r5, r4, r1, lsl #3 │ │ │ │ @@ -128041,23 +128333,23 @@ │ │ │ │ add r7, r9 │ │ │ │ vldr s13, [r0, #4] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r0] │ │ │ │ vstr s15, [r0, #4] │ │ │ │ add r0, r8 │ │ │ │ - bge.n b90d2 │ │ │ │ + bge.n b9422 │ │ │ │ ldr.w r8, [sp, #108] @ 0x6c │ │ │ │ ldr.w r9, [sp, #84] @ 0x54 │ │ │ │ ldr.w lr, [sp, #112] @ 0x70 │ │ │ │ - b.n b8bf8 │ │ │ │ + b.n b8f48 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [sp, #176] @ 0xb0 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w b8a7a │ │ │ │ + ble.w b8dca │ │ │ │ adds r4, #3 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str.w r8, [sp, #124] @ 0x7c │ │ │ │ mov ip, r2 │ │ │ │ add.w r6, r8, r4, lsl #3 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ lsls r0, r0, #3 │ │ │ │ @@ -128075,46 +128367,46 @@ │ │ │ │ adds r0, r5, r4 │ │ │ │ adds r4, #1 │ │ │ │ cmp r2, r0 │ │ │ │ it lt │ │ │ │ addlt.w r1, r3, #4294967295 @ 0xffffffff │ │ │ │ str r1, [sp, #200] @ 0xc8 │ │ │ │ cmp r1, #0 │ │ │ │ - bgt.n b9198 │ │ │ │ + bgt.n b94e8 │ │ │ │ adds r6, #8 │ │ │ │ cmp ip, r4 │ │ │ │ - blt.n b918e │ │ │ │ + blt.n b94de │ │ │ │ mov r1, r3 │ │ │ │ - b.n b9172 │ │ │ │ + b.n b94c2 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ ldrd r8, r9, [sp, #124] @ 0x7c │ │ │ │ mov r1, r3 │ │ │ │ - b.n b8a7e │ │ │ │ + b.n b8dce │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ strd r8, r3, [sp] │ │ │ │ add.w r3, r9, r6 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ adds r6, #8 │ │ │ │ str r7, [sp, #12] │ │ │ │ blx 626fc │ │ │ │ ldr.w ip, [sp, #176] @ 0xb0 │ │ │ │ cmp ip, r4 │ │ │ │ - blt.n b918e │ │ │ │ + blt.n b94de │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ mov r1, r3 │ │ │ │ - b.n b9172 │ │ │ │ + b.n b94c2 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, sl │ │ │ │ - blt.w b8c02 │ │ │ │ + blt.w b8f52 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r4, [sp, #100] @ 0x64 │ │ │ │ str.w lr, [sp, #112] @ 0x70 │ │ │ │ str.w r8, [sp, #84] @ 0x54 │ │ │ │ mul.w ip, r3, r2 │ │ │ │ add.w r5, r4, r1, lsl #3 │ │ │ │ @@ -128153,32 +128445,32 @@ │ │ │ │ add r7, r9 │ │ │ │ vldr s13, [r0, #4] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r0] │ │ │ │ vstr s15, [r0, #4] │ │ │ │ add r0, lr │ │ │ │ - ble.n b920e │ │ │ │ + ble.n b955e │ │ │ │ ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ ldrd r9, lr, [sp, #108] @ 0x6c │ │ │ │ - b.n b8bf8 │ │ │ │ - ldr r7, [pc, #412] @ (b9410 ) │ │ │ │ + b.n b8f48 │ │ │ │ + ldr r7, [pc, #412] @ (b9760 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r5, r2 │ │ │ │ add r6, sp, #204 @ 0xcc │ │ │ │ add r7, pc │ │ │ │ cmp r1, #0 │ │ │ │ add.w r7, r7, #8 │ │ │ │ strd r4, r1, [sp, #176] @ 0xb0 │ │ │ │ - blt.n b92ca │ │ │ │ + blt.n b961a │ │ │ │ cmp r5, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ - cbz r3, b92d4 │ │ │ │ + cbz r3, b9624 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ subs r1, r5, #1 │ │ │ │ add.w r3, fp, r5, lsl #3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ @@ -128192,23 +128484,23 @@ │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ blx 5a198 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ add r5, r1 │ │ │ │ cmp r1, #0 │ │ │ │ - bge.n b9288 │ │ │ │ + bge.n b95d8 │ │ │ │ cmp r5, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n b9290 │ │ │ │ + b.n b95e0 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ mov r1, r3 │ │ │ │ - b.n b8e78 │ │ │ │ + b.n b91c8 │ │ │ │ vldr s15, [r6, #20] │ │ │ │ vldr s11, [r6, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ vmul.f32 s12, s13, s15 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vmla.f32 s15, s13, s11 │ │ │ │ add r8, r3 │ │ │ │ @@ -128217,1292 +128509,499 @@ │ │ │ │ vmov.f32 s13, s12 │ │ │ │ vnmls.f32 s13, s11, s14 │ │ │ │ vstr s15, [sp, #224] @ 0xe0 │ │ │ │ vstr s15, [r6, #20] │ │ │ │ vstr s13, [sp, #220] @ 0xdc │ │ │ │ vstr s13, [r6, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b8d1c │ │ │ │ + beq.w b906c │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ adds r5, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r6, fp │ │ │ │ blx 574e4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #172] @ 0xac │ │ │ │ mov r4, r7 │ │ │ │ add r9, r3 │ │ │ │ cmp r5, r2 │ │ │ │ - ble.w b8d2c │ │ │ │ + ble.w b907c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ ldr.w sl, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - b.n b8d3a │ │ │ │ - ldr r3, [pc, #204] @ (b9414 ) │ │ │ │ + b.n b908a │ │ │ │ + ldr r3, [pc, #204] @ (b9764 ) │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ - ldr r0, [pc, #204] @ (b9418 ) │ │ │ │ + ldr r0, [pc, #204] @ (b9768 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - ldr r3, [pc, #200] @ (b941c ) │ │ │ │ + ldr r3, [pc, #200] @ (b976c ) │ │ │ │ add r0, pc │ │ │ │ mov r2, r4 │ │ │ │ strd r9, r8, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ blx 60918 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr.w lr, [sp, #196] @ 0xc4 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - b.w b7ef6 │ │ │ │ + b.w b8246 │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ - b.w b80e8 │ │ │ │ + b.w b8438 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w b8d3a │ │ │ │ + ble.w b908a │ │ │ │ ldr r0, [sp, #148] @ 0x94 │ │ │ │ lsls r2, r2, #2 │ │ │ │ movs r1, #0 │ │ │ │ blx 5ae88 │ │ │ │ - b.n b8d3a │ │ │ │ + b.n b908a │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w b8398 │ │ │ │ + ble.w b86e8 │ │ │ │ ldr r0, [sp, #148] @ 0x94 │ │ │ │ lsls r2, r2, #2 │ │ │ │ movs r1, #0 │ │ │ │ blx 5ae88 │ │ │ │ - b.w b8398 │ │ │ │ + b.w b86e8 │ │ │ │ subs.w r3, sl, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ - b.w b7e96 │ │ │ │ + b.w b81e6 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov.w r4, fp, lsl #3 │ │ │ │ subs r2, #8 │ │ │ │ add.w r0, r3, r1, lsl #2 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ add r2, r4 │ │ │ │ str.w r1, [r3], #4 │ │ │ │ cmp r0, r3 │ │ │ │ - bne.n b93c2 │ │ │ │ - b.w b80f8 │ │ │ │ + bne.n b9712 │ │ │ │ + b.w b8448 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - b.w b8398 │ │ │ │ + b.w b86e8 │ │ │ │ add r2, fp │ │ │ │ mov.w r4, fp, lsl #3 │ │ │ │ add.w r3, sl, r2, lsl #3 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ add.w r0, r2, r1, lsl #2 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ add r3, r4 │ │ │ │ str.w r1, [r2], #4 │ │ │ │ cmp r2, r0 │ │ │ │ - bne.n b93ec │ │ │ │ - b.w b80f8 │ │ │ │ + bne.n b973c │ │ │ │ + b.w b8448 │ │ │ │ mvn.w r3, #9 │ │ │ │ movs r2, #10 │ │ │ │ - b.w b80e8 │ │ │ │ + b.w b8438 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.w b80ea │ │ │ │ - adds r3, #122 @ 0x7a │ │ │ │ + b.w b843a │ │ │ │ + adds r0, #46 @ 0x2e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r2, #172 @ 0xac │ │ │ │ + cmp r7, #96 @ 0x60 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stc 0, cr0, [sl], #364 @ 0x16c │ │ │ │ - ldr r6, [r3, #28] │ │ │ │ + ldrd r0, r0, [lr, #-364]! @ 0x16c │ │ │ │ + str r6, [r4, #100] @ 0x64 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ -000b9420 : │ │ │ │ +000b9770 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d10} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ - sub sp, #44 @ 0x2c │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r3, [pc, #804] @ (b975c ) │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [pc, #804] @ (b9760 ) │ │ │ │ - ldr r4, [r5, #0] │ │ │ │ - add r1, pc │ │ │ │ - ldr.w r8, [sp, #80] @ 0x50 │ │ │ │ - add.w sl, r4, #1 │ │ │ │ - ldr r7, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [r1, r3] │ │ │ │ - ldr r1, [pc, #792] @ (b9764 ) │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - mov.w r3, #0 │ │ │ │ - mov.w r3, sl, lsl #3 │ │ │ │ - add r1, pc │ │ │ │ - subs r6, r2, r3 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w b95d6 │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - add r0, sp, #16 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - mul.w r1, r4, r2 │ │ │ │ - subs r2, #1 │ │ │ │ - mul.w r3, r4, r3 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - adds r1, #1 │ │ │ │ - ldr r2, [pc, #744] @ (b9768 ) │ │ │ │ - adds r3, #1 │ │ │ │ - add r2, pc │ │ │ │ - add.w r1, r6, r1, lsl #3 │ │ │ │ - add.w r3, r6, r3, lsl #3 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - blx 58120 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - subs r5, r2, r3 │ │ │ │ - mul.w r1, r4, r2 │ │ │ │ - subs r5, #1 │ │ │ │ - mla r0, r4, r3, r3 │ │ │ │ - cmp r5, #0 │ │ │ │ - add r2, r1 │ │ │ │ - mov ip, r1 │ │ │ │ - it le │ │ │ │ - addle.w fp, sp, #20 │ │ │ │ - str r5, [sp, #16] │ │ │ │ - add.w r2, r6, r2, lsl #3 │ │ │ │ - add.w r0, r6, r0, lsl #3 │ │ │ │ - vldr s15, [r2, #4] │ │ │ │ - ldr.w lr, [r2] │ │ │ │ - ldr.w r9, [r0] │ │ │ │ - str.w lr, [r0] │ │ │ │ - ldr.w lr, [r0, #4] │ │ │ │ - str.w r9, [sp, #28] │ │ │ │ - vstr s15, [r0, #4] │ │ │ │ - str.w lr, [sp, #32] │ │ │ │ - str.w r9, [r2] │ │ │ │ - str.w lr, [r2, #4] │ │ │ │ - ble.n b955a │ │ │ │ - mov.w sl, #1 │ │ │ │ - add.w fp, sp, #20 │ │ │ │ - add.w r9, sp, #28 │ │ │ │ - mov r5, r3 │ │ │ │ - b.n b94fe │ │ │ │ - ldr r1, [r7, #0] │ │ │ │ - ldr.w r5, [r8] │ │ │ │ - mul.w r1, r4, r1 │ │ │ │ - add.w r2, sl, r5 │ │ │ │ - mov r0, fp │ │ │ │ - add r1, r2 │ │ │ │ - mla r5, r4, r2, r5 │ │ │ │ - add.w r1, r6, r1, lsl #3 │ │ │ │ - add.w r5, r6, r5, lsl #3 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [sp, #32] │ │ │ │ - blx 62524 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - mov r1, r9 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - mov r0, fp │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - str r2, [r5, #0] │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - add r3, sl │ │ │ │ - add.w sl, sl, #1 │ │ │ │ - mla r5, r2, r4, r3 │ │ │ │ - blx 62524 │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - add.w r3, r6, r5, lsl #3 │ │ │ │ - str r1, [r3, #0] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - cmp r3, sl │ │ │ │ - bge.n b94f4 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - mul.w ip, r3, r4 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - add.w r1, r3, ip │ │ │ │ - mov r0, fp │ │ │ │ - str r1, [sp, #16] │ │ │ │ - add.w r1, r6, r1, lsl #3 │ │ │ │ - blx 62524 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - ldr r5, [r3, #0] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r5, [sp, #16] │ │ │ │ - add.w r3, r6, r3, lsl #3 │ │ │ │ - str r1, [r3, #0] │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - adds r1, r2, #1 │ │ │ │ - cmp r5, r1 │ │ │ │ - blt.n b95b8 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - cmp r4, #1 │ │ │ │ - bne.w b9722 │ │ │ │ - add r3, r2 │ │ │ │ - add r5, r2 │ │ │ │ - add.w r2, r6, r2, lsl #4 │ │ │ │ - add.w r3, r6, r3, lsl #3 │ │ │ │ - add.w r5, r6, r5, lsl #3 │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - adds r3, #8 │ │ │ │ - ldr r4, [r2, #8] │ │ │ │ - adds r2, #8 │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - cmp r5, r2 │ │ │ │ - str r4, [r3, #0] │ │ │ │ - ldr r4, [r2, #4] │ │ │ │ - str r4, [r3, #4] │ │ │ │ - str r0, [r2, #0] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - bne.n b95a0 │ │ │ │ - ldr r2, [pc, #432] @ (b976c ) │ │ │ │ - ldr r3, [pc, #416] @ (b975c ) │ │ │ │ + str.w r0, [ip, #3776] @ 0xec0 │ │ │ │ + sub sp, #260 @ 0x104 │ │ │ │ + mov sl, r2 │ │ │ │ + ldr.w r2, [pc, #2964] @ ba320 │ │ │ │ + mov r9, r3 │ │ │ │ + ldr.w r3, [pc, #2964] @ ba324 │ │ │ │ + mov r4, r1 │ │ │ │ add r2, pc │ │ │ │ + ldr.w fp, [sp, #324] @ 0x144 │ │ │ │ + ldr r1, [sp, #360] @ 0x168 │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r7, [sp, #348] @ 0x15c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w b9756 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #44 @ 0x2c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - str r5, [sp, #0] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - ldr.w r0, [r8] │ │ │ │ - add r3, r4 │ │ │ │ - adds r1, r0, r4 │ │ │ │ - subs r0, #1 │ │ │ │ - add.w r3, r6, r3, lsl #3 │ │ │ │ - str r0, [sp, #16] │ │ │ │ - add.w r1, r6, r1, lsl #3 │ │ │ │ - add r0, sp, #16 │ │ │ │ - blx 58120 │ │ │ │ - ldr r1, [r7, #0] │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - sub.w ip, r1, r3 │ │ │ │ - mla r2, r4, r1, r1 │ │ │ │ - add.w ip, ip, #4294967295 @ 0xffffffff │ │ │ │ - mul.w r5, r4, r3 │ │ │ │ - cmp.w ip, #0 │ │ │ │ - it le │ │ │ │ - addle.w fp, sp, #20 │ │ │ │ - str.w ip, [sp, #16] │ │ │ │ - add.w r2, r6, r2, lsl #3 │ │ │ │ - add.w r0, r3, r5 │ │ │ │ - mov lr, r5 │ │ │ │ - add.w r0, r6, r0, lsl #3 │ │ │ │ - vldr s15, [r2, #4] │ │ │ │ - ldr.w r9, [r2] │ │ │ │ - ldr.w sl, [r0] │ │ │ │ - str.w r9, [r0] │ │ │ │ - ldr.w r9, [r0, #4] │ │ │ │ - str.w sl, [sp, #28] │ │ │ │ - vstr s15, [r0, #4] │ │ │ │ - str.w r9, [sp, #32] │ │ │ │ - str.w sl, [r2] │ │ │ │ - str.w r9, [r2, #4] │ │ │ │ - ble.n b96c2 │ │ │ │ - mov.w sl, #1 │ │ │ │ - add.w fp, sp, #20 │ │ │ │ - add.w r9, sp, #28 │ │ │ │ - b.n b9666 │ │ │ │ - ldr r1, [r7, #0] │ │ │ │ - mul.w r5, r4, r3 │ │ │ │ - add r3, sl │ │ │ │ - mov r0, fp │ │ │ │ - add r5, r3 │ │ │ │ - add.w r5, r6, r5, lsl #3 │ │ │ │ - mla r1, r4, r3, r1 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - add.w r1, r6, r1, lsl #3 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [sp, #32] │ │ │ │ - blx 62524 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - add.w r2, sl, r3 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - add.w sl, sl, #1 │ │ │ │ - str r0, [r5, #0] │ │ │ │ - mov r0, fp │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r1, r9 │ │ │ │ - mla r5, r4, r2, r3 │ │ │ │ - blx 62524 │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - add.w r3, r6, r5, lsl #3 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - cmp r2, sl │ │ │ │ - str r0, [r3, #0] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - bge.n b9660 │ │ │ │ - mul.w lr, r3, r4 │ │ │ │ - ldr r1, [r7, #0] │ │ │ │ - add r1, lr │ │ │ │ - mov r0, fp │ │ │ │ - str r1, [sp, #16] │ │ │ │ - add.w r1, r6, r1, lsl #3 │ │ │ │ - blx 62524 │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - add.w r1, r6, r1, lsl #3 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - str r0, [r1, #0] │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - cmp r2, r3 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - str r0, [r1, #4] │ │ │ │ - ble.w b95b8 │ │ │ │ - ldr.w r1, [r8] │ │ │ │ - mul.w r1, r4, r1 │ │ │ │ - mla r4, r4, r3, r3 │ │ │ │ - add r2, r1 │ │ │ │ - add r3, r1 │ │ │ │ - add.w r4, r6, r4, lsl #3 │ │ │ │ - add.w r3, r6, r3, lsl #3 │ │ │ │ - add.w r6, r6, r2, lsl #3 │ │ │ │ - ldr r1, [r3, #8] │ │ │ │ - adds r3, #8 │ │ │ │ - ldr r0, [r4, #8] │ │ │ │ - adds r4, #8 │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - cmp r6, r3 │ │ │ │ - str r0, [r3, #0] │ │ │ │ - ldr r0, [r4, #4] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - str r1, [r4, #0] │ │ │ │ - str r2, [r4, #4] │ │ │ │ - bne.n b9708 │ │ │ │ - b.n b95b8 │ │ │ │ - mul.w r4, r1, r4 │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - adds r5, #1 │ │ │ │ - add r3, r4 │ │ │ │ - add r4, r2 │ │ │ │ - sub.w sl, r0, #8 │ │ │ │ - add.w r3, r6, r3, lsl #3 │ │ │ │ - add.w r2, r6, r4, lsl #3 │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ - adds r1, #1 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ - cmp r1, r5 │ │ │ │ - str r0, [r3, #0] │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - ldr r6, [r2, #4] │ │ │ │ - str r6, [r3, #4] │ │ │ │ - add r3, sl │ │ │ │ - str r4, [r2, #0] │ │ │ │ - str r0, [r2, #4] │ │ │ │ - add r2, sl │ │ │ │ - bne.n b973a │ │ │ │ - b.n b95b8 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldmia r4, {r2, r4, r6, r7} │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - str r0, [sp, #880] @ 0x370 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - adds r1, #126 @ 0x7e │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldmia r3!, {r2, r4, r6} │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - │ │ │ │ -000b9770 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ - ldr r4, [pc, #760] @ (b9a80 ) │ │ │ │ - sub sp, #108 @ 0x6c │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r3, [pc, #760] @ (b9a84 ) │ │ │ │ - add r4, pc │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #172] @ 0xac │ │ │ │ - ldr r1, [pc, #756] @ (b9a88 ) │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - add r1, pc │ │ │ │ - ldr.w r4, [r8] │ │ │ │ + ldr r2, [sp, #336] @ 0x150 │ │ │ │ + ldr.w r6, [fp] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ + str r3, [sp, #252] @ 0xfc │ │ │ │ mov.w r3, #0 │ │ │ │ + str r6, [sp, #88] @ 0x58 │ │ │ │ movs r3, #0 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ - ldrd r5, sl, [sp, #164] @ 0xa4 │ │ │ │ - str r0, [sp, #24] │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - blx 57998 │ │ │ │ - mov r9, r0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w b9a1a │ │ │ │ - ldr r0, [r6, #0] │ │ │ │ - cmp r0, #0 │ │ │ │ - blt.n b980c │ │ │ │ - cmp r0, #1 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - mov r2, r0 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ + ldr r6, [sp, #320] @ 0x140 │ │ │ │ + str r6, [sp, #52] @ 0x34 │ │ │ │ + ldr r6, [r2, #0] │ │ │ │ + str r6, [sp, #132] @ 0x84 │ │ │ │ + str r3, [r1, #0] │ │ │ │ + ldr r6, [sp, #328] @ 0x148 │ │ │ │ + str r6, [sp, #80] @ 0x50 │ │ │ │ + str r7, [sp, #64] @ 0x40 │ │ │ │ + ldr r6, [sp, #332] @ 0x14c │ │ │ │ + ldr r7, [sp, #356] @ 0x164 │ │ │ │ + ldr.w r8, [pc, #2908] @ ba328 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + str r2, [sp, #108] @ 0x6c │ │ │ │ + add r8, pc │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + str r6, [sp, #112] @ 0x70 │ │ │ │ + str r7, [sp, #84] @ 0x54 │ │ │ │ cmp r3, r2 │ │ │ │ - bge.n b9814 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #684] @ (b9a8c ) │ │ │ │ - add r1, sp, #56 @ 0x38 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r6, [sp, #340] @ 0x154 │ │ │ │ + it ge │ │ │ │ + movge r3, r2 │ │ │ │ + ldr.w r7, [pc, #2884] @ ba32c │ │ │ │ + str r6, [sp, #120] @ 0x78 │ │ │ │ + ldr r6, [sp, #344] @ 0x158 │ │ │ │ + add r7, pc │ │ │ │ + str r1, [sp, #56] @ 0x38 │ │ │ │ + mov r1, r8 │ │ │ │ + str r6, [sp, #116] @ 0x74 │ │ │ │ + ldr r6, [sp, #352] @ 0x160 │ │ │ │ + str r3, [sp, #216] @ 0xd8 │ │ │ │ + str r6, [sp, #60] @ 0x3c │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r6, [pc, #2864] @ ba330 │ │ │ │ + mov r1, r7 │ │ │ │ + str r0, [sp, #76] @ 0x4c │ │ │ │ + mov r0, r5 │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [sp, #76] @ 0x4c │ │ │ │ + mov r3, r0 │ │ │ │ + add r6, pc │ │ │ │ + orrs r1, r3 │ │ │ │ + str r0, [sp, #128] @ 0x80 │ │ │ │ + str r1, [sp, #72] @ 0x48 │ │ │ │ + mov r0, r5 │ │ │ │ + mov r1, r6 │ │ │ │ + blx 57998 │ │ │ │ + mov r3, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + ldr.w r5, [pc, #2828] @ ba334 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + add r5, pc │ │ │ │ + mov r1, r5 │ │ │ │ + blx 57998 │ │ │ │ + mov r1, r8 │ │ │ │ + str r0, [sp, #100] @ 0x64 │ │ │ │ + mov r8, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + blx 57998 │ │ │ │ + mov r1, r7 │ │ │ │ + str r0, [sp, #96] @ 0x60 │ │ │ │ + mov r0, r4 │ │ │ │ + blx 57998 │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [sp, #92] @ 0x5c │ │ │ │ + mov r0, r4 │ │ │ │ + blx 57998 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + ldr r6, [sp, #60] @ 0x3c │ │ │ │ + ldr r4, [sp, #72] @ 0x48 │ │ │ │ + orr.w r3, r1, r8 │ │ │ │ + str r0, [sp, #104] @ 0x68 │ │ │ │ + ldr r5, [r6, #0] │ │ │ │ + orrs r3, r4 │ │ │ │ + beq.n b988e │ │ │ │ + mov ip, r0 │ │ │ │ + ldrd r0, r3, [sp, #92] @ 0x5c │ │ │ │ + orr.w lr, r3, r0 │ │ │ │ + orr.w r3, r7, ip │ │ │ │ + mov r0, lr │ │ │ │ + str.w lr, [sp, #124] @ 0x7c │ │ │ │ + orrs r3, r0 │ │ │ │ + bne.n b98cc │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n b9894 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + str r2, [r1, #0] │ │ │ │ + ldr.w r0, [pc, #2716] @ ba338 │ │ │ │ + add r1, sp, #176 @ 0xb0 │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #676] @ (b9a90 ) │ │ │ │ - ldr r3, [pc, #660] @ (b9a84 ) │ │ │ │ + ldr.w r2, [pc, #2708] @ ba33c │ │ │ │ + ldr.w r3, [pc, #2680] @ ba324 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ + ldr r3, [sp, #252] @ 0xfc │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w b9ca8 │ │ │ │ + bne.w be30e │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #108 @ 0x6c │ │ │ │ - vpop {d8-d9} │ │ │ │ + add sp, #260 @ 0x104 │ │ │ │ + vpop {d8-d10} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n b97dc │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ + subs.w ip, r7, #0 │ │ │ │ + it ne │ │ │ │ + movne.w ip, #1 │ │ │ │ + subs r1, #0 │ │ │ │ + it ne │ │ │ │ + movne r1, #1 │ │ │ │ + str.w ip, [sp, #156] @ 0x9c │ │ │ │ + tst.w ip, r1 │ │ │ │ + str r1, [sp, #164] @ 0xa4 │ │ │ │ + bne.n b9886 │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n b995c │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n b9964 │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr.w r0, [fp] │ │ │ │ + mov r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r0, r3 │ │ │ │ + blt.w bb09c │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b9cac │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n b97ea │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - adds r2, r4, #1 │ │ │ │ - sub.w fp, r5, #4 │ │ │ │ - sub.w r7, sl, #8 │ │ │ │ - subs r3, #4 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - sub.w r5, r3, r2, lsl #3 │ │ │ │ - subs r3, r0, #1 │ │ │ │ - cmp.w r9, #0 │ │ │ │ - beq.w b9a3e │ │ │ │ - mul.w r2, r0, r2 │ │ │ │ - vldr s19, [pc, #564] @ b9a7c │ │ │ │ - strd r2, r3, [sp, #60] @ 0x3c │ │ │ │ - add.w r2, r5, r2, lsl #3 │ │ │ │ - vstr s19, [r2, #4] │ │ │ │ + ble.w bb28a │ │ │ │ + subs r4, #0 │ │ │ │ + it ne │ │ │ │ + movne r4, #1 │ │ │ │ + str r4, [sp, #172] @ 0xac │ │ │ │ + cmp r2, r3 │ │ │ │ + ite le │ │ │ │ + movle r4, #0 │ │ │ │ + andgt.w r4, r4, #1 │ │ │ │ + cmp r4, #0 │ │ │ │ + bne.w bb28a │ │ │ │ + ldr r6, [sp, #116] @ 0x74 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b9a34 │ │ │ │ - ldr r2, [pc, #568] @ (b9a94 ) │ │ │ │ - add r1, sp, #84 @ 0x54 │ │ │ │ - ldr r6, [pc, #568] @ (b9a98 ) │ │ │ │ - add.w r9, sp, #64 @ 0x40 │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - add r2, sp, #92 @ 0x5c │ │ │ │ - strd r7, r8, [sp, #44] @ 0x2c │ │ │ │ - str.w sl, [sp, #28] │ │ │ │ - add r6, pc │ │ │ │ - mov sl, r1 │ │ │ │ - mov r8, r2 │ │ │ │ - b.n b98c8 │ │ │ │ - mla r1, r4, r3, r3 │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - vstr s19, [r1, #4] │ │ │ │ - ldr.w lr, [r2] │ │ │ │ - mla r1, r3, r4, r4 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - adds r0, r3, #1 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - add.w ip, r2, r3, lsl #3 │ │ │ │ - adds r2, r0, r1 │ │ │ │ - add r1, r3 │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - add.w r2, r5, r2, lsl #3 │ │ │ │ - add.w r0, r7, r0, lsl #2 │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - subs r3, #1 │ │ │ │ + ble.n b9954 │ │ │ │ + ldr r0, [sp, #96] @ 0x60 │ │ │ │ + subs r4, r0, #0 │ │ │ │ + it ne │ │ │ │ + movne r4, #1 │ │ │ │ + str r4, [sp, #148] @ 0x94 │ │ │ │ + cmp r1, r3 │ │ │ │ + ite le │ │ │ │ + movle r4, #0 │ │ │ │ + andgt.w r4, r4, #1 │ │ │ │ + cbnz r4, b9954 │ │ │ │ + ldr r0, [sp, #92] @ 0x5c │ │ │ │ + cbz r0, b996c │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ + cmp r3, r0 │ │ │ │ + bge.n b996c │ │ │ │ + mvn.w r2, #10 │ │ │ │ + movs r3, #11 │ │ │ │ + b.n b9894 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n b9894 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n b9894 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - str.w lr, [r1] │ │ │ │ - vstr s19, [r1, #4] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [r0, #0] │ │ │ │ - vstr s15, [ip] │ │ │ │ - vstr s14, [ip, #4] │ │ │ │ - ble.w b9a34 │ │ │ │ - mla r2, r3, r4, r4 │ │ │ │ - str.w sl, [sp] │ │ │ │ - mov r1, r8 │ │ │ │ - mov r0, r9 │ │ │ │ - add r3, r2 │ │ │ │ - adds r2, #1 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - add.w ip, r5, r3, lsl #3 │ │ │ │ - add.w r2, r5, r2, lsl #3 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr.w lr, [ip] │ │ │ │ - ldr.w ip, [ip, #4] │ │ │ │ - str.w lr, [sp, #92] @ 0x5c │ │ │ │ - str.w ip, [sp, #96] @ 0x60 │ │ │ │ - blx 668cc │ │ │ │ - vldr s15, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r1, [sp, #92] @ 0x5c │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - add.w r2, fp, r3, lsl #2 │ │ │ │ + bne.w ba318 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + subs r0, #0 │ │ │ │ + it ne │ │ │ │ + movne r0, #1 │ │ │ │ + cmp r2, r1 │ │ │ │ + str r0, [sp, #140] @ 0x8c │ │ │ │ + blt.w b9cfc │ │ │ │ + cmp r3, #0 │ │ │ │ + bgt.w b9f58 │ │ │ │ + mov r0, r5 │ │ │ │ + movs r2, #1 │ │ │ │ + vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + movs r3, #0 │ │ │ │ + cmp r2, r0 │ │ │ │ + str r3, [r1, #4] │ │ │ │ + vstr s16, [r1] │ │ │ │ + ble.n b99b6 │ │ │ │ + adds r5, #1 │ │ │ │ + beq.w ba30e │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + mvn.w r2, #12 │ │ │ │ + movs r3, #13 │ │ │ │ + str r2, [r1, #0] │ │ │ │ + b.n b9898 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w ba318 │ │ │ │ + adds r5, #1 │ │ │ │ + beq.w b98a6 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w b98a6 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w b98a6 │ │ │ │ + ldr.w r0, [pc, #2400] @ ba340 │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + ldr.w r0, [pc, #2396] @ ba344 │ │ │ │ + vmov.f32 s17, s0 │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vcvt.f64.f32 d0, s0 │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - str r1, [r2, #0] │ │ │ │ - bne.n b991e │ │ │ │ - vldr s14, [sp, #88] @ 0x58 │ │ │ │ - vcmp.f32 s14, #0.0 │ │ │ │ + bmi.w bea5a │ │ │ │ + vsqrt.f64 d6, d0 │ │ │ │ + vcvt.f64.f32 d0, s17 │ │ │ │ + vmov.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr.w r0, [pc, #2356] @ ba348 │ │ │ │ + add r3, sp, #236 @ 0xec │ │ │ │ + mov r2, r9 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add r0, pc │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + vdiv.f64 d7, d6, d0 │ │ │ │ + mov r1, sl │ │ │ │ + str.w fp, [sp] │ │ │ │ + vcvt.f32.f64 s14, d7 │ │ │ │ + vdiv.f32 s15, s11, s14 │ │ │ │ + vstr s14, [sp, #232] @ 0xe8 │ │ │ │ + vstr s15, [sp, #220] @ 0xdc │ │ │ │ + blx 5792c │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vstr s0, [sp, #196] @ 0xc4 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n b987a │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ + ble.n b9a5a │ │ │ │ + vldr s15, [sp, #232] @ 0xe8 │ │ │ │ + vcmpe.f32 s0, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w ba574 │ │ │ │ + vldr s15, [sp, #220] @ 0xdc │ │ │ │ + vcmpe.f32 s0, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.w ba53e │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + adds r3, #1 │ │ │ │ + ldr.w r5, [sl] │ │ │ │ + ldr.w r4, [r9] │ │ │ │ + sub.w r3, r2, r3, lsl #3 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + cmp r5, r4 │ │ │ │ + sub.w r3, r3, #8 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + sub.w r3, r3, #4 │ │ │ │ + str r3, [sp, #160] @ 0xa0 │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + blt.w ba0a8 │ │ │ │ + cmp r5, r3 │ │ │ │ + blt.w ba7e0 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w bafa8 │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + cmp r2, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r3, #0 │ │ │ │ + andne.w r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w bac66 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + mul.w r6, r4, r4 │ │ │ │ + add.w r3, r4, r4, lsl #1 │ │ │ │ + add r3, r6 │ │ │ │ + ldr r5, [r2, #0] │ │ │ │ + cmp r5, r3 │ │ │ │ + blt.w bba3a │ │ │ │ + ldr.w r0, [fp] │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ + mul.w r7, r0, r4 │ │ │ │ + cmp r3, r7 │ │ │ │ + it lt │ │ │ │ + movlt r3, r7 │ │ │ │ + adds r2, r7, r3 │ │ │ │ + cmp r5, r2 │ │ │ │ + itt ge │ │ │ │ + movge r3, r0 │ │ │ │ + movge r6, r7 │ │ │ │ + bge.n b9afc │ │ │ │ + add r3, r6 │ │ │ │ + cmp r5, r3 │ │ │ │ + it ge │ │ │ │ + movge r3, r4 │ │ │ │ + bge.n b9afc │ │ │ │ + mov r1, r4 │ │ │ │ + subs r0, r5, r6 │ │ │ │ + bl 676910 │ │ │ │ + mov r3, r4 │ │ │ │ + ldr r2, [sp, #152] @ 0x98 │ │ │ │ + adds r6, #1 │ │ │ │ + add r4, r6 │ │ │ │ + strd r3, r0, [sp, #224] @ 0xe0 │ │ │ │ + subs r3, r5, r4 │ │ │ │ + add.w r8, sp, #200 @ 0xc8 │ │ │ │ + add r5, sp, #176 @ 0xb0 │ │ │ │ + adds r3, #1 │ │ │ │ mov r1, r9 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - mla r2, r3, r4, r4 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - add r3, r2 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - adds r2, #1 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - str r6, [sp, #8] │ │ │ │ + str r7, [sp, #180] @ 0xb4 │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ + add.w r7, r2, r6, lsl #3 │ │ │ │ + add.w r3, r2, r4, lsl #3 │ │ │ │ + str.w r8, [sp, #12] │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + mov r0, sl │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, fp │ │ │ │ + str r5, [sp, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ - add.w r2, r5, r2, lsl #3 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ - vstr s19, [r3, #4] │ │ │ │ - str r2, [r3, #0] │ │ │ │ - mov r2, sl │ │ │ │ - ldr r3, [pc, #332] @ (b9a9c ) │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - blx 5c43c │ │ │ │ - vldr s18, [pc, #336] @ b9aac │ │ │ │ - vldr s14, [sp, #84] @ 0x54 │ │ │ │ - vmov.f32 s15, #224 @ 0xbf000000 -0.5 │ │ │ │ + blx 63a44 │ │ │ │ + ldr.w r0, [pc, #2068] @ ba34c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - mov r1, r9 │ │ │ │ - vldr s13, [sp, #88] @ 0x58 │ │ │ │ - add r0, sp, #76 @ 0x4c │ │ │ │ - vmul.f32 s16, s14, s18 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - str r6, [sp, #4] │ │ │ │ - vmla.f32 s16, s13, s15 │ │ │ │ - vmul.f32 s17, s13, s18 │ │ │ │ - mla r3, r3, r4, r4 │ │ │ │ - adds r3, #1 │ │ │ │ - vnmls.f32 s17, s14, s15 │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r6 │ │ │ │ - blx 602ac │ │ │ │ - vldr s12, [sp, #80] @ 0x50 │ │ │ │ - vldr s13, [sp, #76] @ 0x4c │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - mov r1, r8 │ │ │ │ - vmul.f32 s14, s16, s12 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - vmul.f32 s15, s16, s13 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - vmla.f32 s15, s17, s12 │ │ │ │ - mov r0, r9 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - vnmls.f32 s14, s17, s13 │ │ │ │ - mla r2, r2, r4, r4 │ │ │ │ - adds r2, #1 │ │ │ │ - add.w r2, r5, r2, lsl #3 │ │ │ │ - vstr s15, [sp, #72] @ 0x48 │ │ │ │ - vstr s15, [sp, #96] @ 0x60 │ │ │ │ - vstr s14, [sp, #68] @ 0x44 │ │ │ │ - vstr s14, [sp, #92] @ 0x5c │ │ │ │ - blx 599e4 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - movs r2, #0 │ │ │ │ - movt r2, #49024 @ 0xbf80 │ │ │ │ - strd r6, r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - mov r1, r9 │ │ │ │ - strd r6, r3, [sp] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - add r2, sp, #68 @ 0x44 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - mla r3, r3, r4, r4 │ │ │ │ - vstr s18, [sp, #72] @ 0x48 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - blx 65e94 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - vldr s15, [sp, #84] @ 0x54 │ │ │ │ - vldr s14, [sp, #88] @ 0x58 │ │ │ │ - add.w r2, fp, r3, lsl #2 │ │ │ │ - b.n b9886 │ │ │ │ - ldr r1, [pc, #132] @ (b9aa0 ) │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w b97c0 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - str r2, [r7, #0] │ │ │ │ - b.n b97de │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [r2, #0] │ │ │ │ - b.n b97ea │ │ │ │ - strd r3, r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - vldr s19, [pc, #52] @ b9a7c │ │ │ │ - vstr s19, [r2, #4] │ │ │ │ - movs r2, #1 │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b9c92 │ │ │ │ - ldr.w r9, [pc, #76] @ b9aa4 │ │ │ │ - mov r3, r2 │ │ │ │ - ldr r2, [pc, #72] @ (b9aa8 ) │ │ │ │ - add.w sl, sp, #60 @ 0x3c │ │ │ │ - add r9, pc │ │ │ │ - str.w r8, [sp, #36] @ 0x24 │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - add r2, sp, #92 @ 0x5c │ │ │ │ - str r2, [sp, #28] │ │ │ │ - add r2, sp, #84 @ 0x54 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r2, r9 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r2 │ │ │ │ - b.n b9afe │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r7} │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldrh r6, [r3, #44] @ 0x2c │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - b.n b9f90 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldmia r1, {r1, r5} │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - cmp r5, #160 @ 0xa0 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cmp r5, #146 @ 0x92 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r0, [r6, #60] @ 0x3c │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - svc 102 @ 0x66 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - cmp r3, #162 @ 0xa2 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cmp r3, #156 @ 0x9c │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - movs r0, r0 │ │ │ │ - strh r0, [r0, #0] │ │ │ │ - mla ip, r2, r4, r4 │ │ │ │ - adds r3, r2, #1 │ │ │ │ - add ip, r3 │ │ │ │ - add.w ip, r5, ip, lsl #3 │ │ │ │ - vstr s19, [ip, #4] │ │ │ │ - ldr.w lr, [r1] │ │ │ │ - add.w ip, r7, r2, lsl #3 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - add r0, r1 │ │ │ │ - mul.w r1, r2, r4 │ │ │ │ - add r2, r1 │ │ │ │ - add r1, r3 │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - add.w r2, r5, r2, lsl #3 │ │ │ │ - str.w lr, [r1] │ │ │ │ - vstr s19, [r1, #4] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [r0, #0] │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr.w r0, [r9] │ │ │ │ - cmp r2, r3 │ │ │ │ - vstr s15, [ip] │ │ │ │ - vstr s14, [ip, #4] │ │ │ │ - blt.w b9c94 │ │ │ │ - mul.w r2, r3, r4 │ │ │ │ - adds r1, r3, #1 │ │ │ │ - str.w r8, [sp] │ │ │ │ - add.w ip, r3, #2 │ │ │ │ - add r1, r2 │ │ │ │ - cmp ip, r0 │ │ │ │ - ite le │ │ │ │ - addle r2, ip │ │ │ │ - addgt r2, r2, r0 │ │ │ │ - subs r0, r0, r3 │ │ │ │ - str r0, [sp, #60] @ 0x3c │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - add.w r2, r5, r2, lsl #3 │ │ │ │ - mov r0, sl │ │ │ │ - ldr r3, [r1, #0] │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [r1, #4] │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - blx 668cc │ │ │ │ - vldr s15, [sp, #84] @ 0x54 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - lsls r0, r2, #2 │ │ │ │ - add.w r1, fp, r0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - str r3, [r1, #0] │ │ │ │ - bne.n b9b5e │ │ │ │ - vldr s14, [sp, #88] @ 0x58 │ │ │ │ - vcmp.f32 s14, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n b9ab0 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - adds r0, r2, #1 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mul.w r3, r4, r2 │ │ │ │ - mov.w ip, #1065353216 @ 0x3f800000 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - adds r1, r0, r3 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - add r3, r4 │ │ │ │ - vldr s18, [pc, #-204] @ b9aac │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - add r3, r0 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - str.w ip, [r1] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - vstr s19, [r1, #4] │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - subs r1, r1, r2 │ │ │ │ - add.w r2, r7, r2, lsl #3 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [pc, #276] @ (b9cb0 ) │ │ │ │ - str r1, [sp, #60] @ 0x3c │ │ │ │ - mov r1, sl │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #12] │ │ │ │ - mov r2, r8 │ │ │ │ - blx 5c43c │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - vmov.f32 s15, #224 @ 0xbf000000 -0.5 │ │ │ │ - vldr s14, [sp, #84] @ 0x54 │ │ │ │ - mov r1, sl │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - add r0, sp, #76 @ 0x4c │ │ │ │ - vldr s13, [sp, #88] @ 0x58 │ │ │ │ - subs r3, r3, r2 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - adds r3, r2, #1 │ │ │ │ - vmul.f32 s16, s14, s18 │ │ │ │ - vmla.f32 s16, s13, s15 │ │ │ │ - vmul.f32 s17, s13, s18 │ │ │ │ - mla r3, r4, r2, r3 │ │ │ │ - add.w r2, r7, r2, lsl #3 │ │ │ │ - vnmls.f32 s17, s14, s15 │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r6 │ │ │ │ - blx 602ac │ │ │ │ - vldr s12, [sp, #80] @ 0x50 │ │ │ │ - vldr s13, [sp, #76] @ 0x4c │ │ │ │ - mov r0, sl │ │ │ │ - str r6, [sp, #4] │ │ │ │ - vmul.f32 s14, s16, s12 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - vmul.f32 s15, s16, s13 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - vmla.f32 s15, s17, s12 │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ - subs r2, r2, r3 │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - vnmls.f32 s14, s17, s13 │ │ │ │ - adds r2, r3, #1 │ │ │ │ - mla r2, r4, r3, r2 │ │ │ │ - add.w r3, r7, r3, lsl #3 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r6 │ │ │ │ - add.w r2, r5, r2, lsl #3 │ │ │ │ - vstr s15, [sp, #72] @ 0x48 │ │ │ │ - vstr s15, [sp, #96] @ 0x60 │ │ │ │ - vstr s14, [sp, #68] @ 0x44 │ │ │ │ - vstr s14, [sp, #92] @ 0x5c │ │ │ │ - blx 599e4 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - adds r1, r2, #1 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - vstr s18, [sp, #72] @ 0x48 │ │ │ │ - subs r3, r3, r2 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - mul.w r3, r4, r2 │ │ │ │ - add.w r2, r7, r2, lsl #3 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - adds r2, r3, r4 │ │ │ │ - add r3, r1 │ │ │ │ - add r2, r1 │ │ │ │ - mov r1, sl │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - add.w r2, r5, r2, lsl #3 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - movs r2, #0 │ │ │ │ - movt r2, #49024 @ 0xbf80 │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - add r2, sp, #68 @ 0x44 │ │ │ │ - blx 65e94 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - vldr s15, [sp, #84] @ 0x54 │ │ │ │ - vldr s14, [sp, #88] @ 0x58 │ │ │ │ - adds r3, r2, #1 │ │ │ │ - lsls r0, r2, #2 │ │ │ │ - add.w r1, fp, r0 │ │ │ │ - b.n b9ac0 │ │ │ │ - mov r0, r2 │ │ │ │ - mla r4, r0, r4, r0 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - add.w r5, r5, r4, lsl #3 │ │ │ │ - add.w r1, r3, r0, lsl #2 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - str r3, [r1, #0] │ │ │ │ - b.n b97ea │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n b97de │ │ │ │ - str r0, [r4, #24] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - │ │ │ │ -000b9cb4 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d10} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3776] @ 0xec0 │ │ │ │ - sub sp, #260 @ 0x104 │ │ │ │ - mov sl, r2 │ │ │ │ - ldr.w r2, [pc, #2964] @ ba864 │ │ │ │ - mov r9, r3 │ │ │ │ - ldr.w r3, [pc, #2964] @ ba868 │ │ │ │ - mov r4, r1 │ │ │ │ - add r2, pc │ │ │ │ - ldr.w fp, [sp, #324] @ 0x144 │ │ │ │ - ldr r1, [sp, #360] @ 0x168 │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r7, [sp, #348] @ 0x15c │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [sp, #336] @ 0x150 │ │ │ │ - ldr.w r6, [fp] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #252] @ 0xfc │ │ │ │ - mov.w r3, #0 │ │ │ │ - str r6, [sp, #88] @ 0x58 │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r6, [sp, #320] @ 0x140 │ │ │ │ - str r6, [sp, #52] @ 0x34 │ │ │ │ - ldr r6, [r2, #0] │ │ │ │ - str r6, [sp, #132] @ 0x84 │ │ │ │ - str r3, [r1, #0] │ │ │ │ - ldr r6, [sp, #328] @ 0x148 │ │ │ │ - str r6, [sp, #80] @ 0x50 │ │ │ │ - str r7, [sp, #64] @ 0x40 │ │ │ │ - ldr r6, [sp, #332] @ 0x14c │ │ │ │ - ldr r7, [sp, #356] @ 0x164 │ │ │ │ - ldr.w r8, [pc, #2908] @ ba86c │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - str r2, [sp, #108] @ 0x6c │ │ │ │ - add r8, pc │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - str r6, [sp, #112] @ 0x70 │ │ │ │ - str r7, [sp, #84] @ 0x54 │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r6, [sp, #340] @ 0x154 │ │ │ │ - it ge │ │ │ │ - movge r3, r2 │ │ │ │ - ldr.w r7, [pc, #2884] @ ba870 │ │ │ │ - str r6, [sp, #120] @ 0x78 │ │ │ │ - ldr r6, [sp, #344] @ 0x158 │ │ │ │ - add r7, pc │ │ │ │ - str r1, [sp, #56] @ 0x38 │ │ │ │ - mov r1, r8 │ │ │ │ - str r6, [sp, #116] @ 0x74 │ │ │ │ - ldr r6, [sp, #352] @ 0x160 │ │ │ │ - str r3, [sp, #216] @ 0xd8 │ │ │ │ - str r6, [sp, #60] @ 0x3c │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r6, [pc, #2864] @ ba874 │ │ │ │ - mov r1, r7 │ │ │ │ - str r0, [sp, #76] @ 0x4c │ │ │ │ - mov r0, r5 │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [sp, #76] @ 0x4c │ │ │ │ - mov r3, r0 │ │ │ │ - add r6, pc │ │ │ │ - orrs r1, r3 │ │ │ │ - str r0, [sp, #128] @ 0x80 │ │ │ │ - str r1, [sp, #72] @ 0x48 │ │ │ │ - mov r0, r5 │ │ │ │ - mov r1, r6 │ │ │ │ - blx 57998 │ │ │ │ - mov r3, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr.w r5, [pc, #2828] @ ba878 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - add r5, pc │ │ │ │ - mov r1, r5 │ │ │ │ - blx 57998 │ │ │ │ - mov r1, r8 │ │ │ │ - str r0, [sp, #100] @ 0x64 │ │ │ │ - mov r8, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx 57998 │ │ │ │ - mov r1, r7 │ │ │ │ - str r0, [sp, #96] @ 0x60 │ │ │ │ - mov r0, r4 │ │ │ │ - blx 57998 │ │ │ │ - mov r1, r6 │ │ │ │ - str r0, [sp, #92] @ 0x5c │ │ │ │ - mov r0, r4 │ │ │ │ - blx 57998 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - ldr r6, [sp, #60] @ 0x3c │ │ │ │ - ldr r4, [sp, #72] @ 0x48 │ │ │ │ - orr.w r3, r1, r8 │ │ │ │ - str r0, [sp, #104] @ 0x68 │ │ │ │ - ldr r5, [r6, #0] │ │ │ │ - orrs r3, r4 │ │ │ │ - beq.n b9dd2 │ │ │ │ - mov ip, r0 │ │ │ │ - ldrd r0, r3, [sp, #92] @ 0x5c │ │ │ │ - orr.w lr, r3, r0 │ │ │ │ - orr.w r3, r7, ip │ │ │ │ - mov r0, lr │ │ │ │ - str.w lr, [sp, #124] @ 0x7c │ │ │ │ - orrs r3, r0 │ │ │ │ - bne.n b9e10 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n b9dd8 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - str r2, [r1, #0] │ │ │ │ - ldr.w r0, [pc, #2716] @ ba87c │ │ │ │ - add r1, sp, #176 @ 0xb0 │ │ │ │ - str r3, [sp, #176] @ 0xb0 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr.w r2, [pc, #2708] @ ba880 │ │ │ │ - ldr.w r3, [pc, #2680] @ ba868 │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #252] @ 0xfc │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w be852 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #260 @ 0x104 │ │ │ │ - vpop {d8-d10} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subs.w ip, r7, #0 │ │ │ │ - it ne │ │ │ │ - movne.w ip, #1 │ │ │ │ - subs r1, #0 │ │ │ │ - it ne │ │ │ │ - movne r1, #1 │ │ │ │ - str.w ip, [sp, #156] @ 0x9c │ │ │ │ - tst.w ip, r1 │ │ │ │ - str r1, [sp, #164] @ 0xa4 │ │ │ │ - bne.n b9dca │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n b9ea0 │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n b9ea8 │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr.w r0, [fp] │ │ │ │ - mov r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - blt.w bb5e0 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w bb7ce │ │ │ │ - subs r4, #0 │ │ │ │ - it ne │ │ │ │ - movne r4, #1 │ │ │ │ - str r4, [sp, #172] @ 0xac │ │ │ │ - cmp r2, r3 │ │ │ │ - ite le │ │ │ │ - movle r4, #0 │ │ │ │ - andgt.w r4, r4, #1 │ │ │ │ - cmp r4, #0 │ │ │ │ - bne.w bb7ce │ │ │ │ - ldr r6, [sp, #116] @ 0x74 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n b9e98 │ │ │ │ - ldr r0, [sp, #96] @ 0x60 │ │ │ │ - subs r4, r0, #0 │ │ │ │ - it ne │ │ │ │ - movne r4, #1 │ │ │ │ - str r4, [sp, #148] @ 0x94 │ │ │ │ - cmp r1, r3 │ │ │ │ - ite le │ │ │ │ - movle r4, #0 │ │ │ │ - andgt.w r4, r4, #1 │ │ │ │ - cbnz r4, b9e98 │ │ │ │ - ldr r0, [sp, #92] @ 0x5c │ │ │ │ - cbz r0, b9eb0 │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ - cmp r3, r0 │ │ │ │ - bge.n b9eb0 │ │ │ │ - mvn.w r2, #10 │ │ │ │ - movs r3, #11 │ │ │ │ - b.n b9dd8 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n b9dd8 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n b9dd8 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w ba85c │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - subs r0, #0 │ │ │ │ - it ne │ │ │ │ - movne r0, #1 │ │ │ │ - cmp r2, r1 │ │ │ │ - str r0, [sp, #140] @ 0x8c │ │ │ │ - blt.w ba240 │ │ │ │ - cmp r3, #0 │ │ │ │ - bgt.w ba49c │ │ │ │ - mov r0, r5 │ │ │ │ - movs r2, #1 │ │ │ │ - vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - movs r3, #0 │ │ │ │ - cmp r2, r0 │ │ │ │ - str r3, [r1, #4] │ │ │ │ - vstr s16, [r1] │ │ │ │ - ble.n b9efa │ │ │ │ - adds r5, #1 │ │ │ │ - beq.w ba852 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - mvn.w r2, #12 │ │ │ │ - movs r3, #13 │ │ │ │ - str r2, [r1, #0] │ │ │ │ - b.n b9ddc │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w ba85c │ │ │ │ - adds r5, #1 │ │ │ │ - beq.w b9dea │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b9dea │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b9dea │ │ │ │ - ldr.w r0, [pc, #2400] @ ba884 │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - ldr.w r0, [pc, #2396] @ ba888 │ │ │ │ - vmov.f32 s17, s0 │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vcvt.f64.f32 d0, s0 │ │ │ │ - vcmp.f64 d0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w bef9e │ │ │ │ - vsqrt.f64 d6, d0 │ │ │ │ - vcvt.f64.f32 d0, s17 │ │ │ │ - vmov.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr.w r0, [pc, #2356] @ ba88c │ │ │ │ - add r3, sp, #236 @ 0xec │ │ │ │ - mov r2, r9 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - add r0, pc │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - vdiv.f64 d7, d6, d0 │ │ │ │ - mov r1, sl │ │ │ │ - str.w fp, [sp] │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vdiv.f32 s15, s11, s14 │ │ │ │ - vstr s14, [sp, #232] @ 0xe8 │ │ │ │ - vstr s15, [sp, #220] @ 0xdc │ │ │ │ - blx 5792c │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vstr s0, [sp, #196] @ 0xc4 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n b9f9e │ │ │ │ - vldr s15, [sp, #232] @ 0xe8 │ │ │ │ - vcmpe.f32 s0, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w baab8 │ │ │ │ - vldr s15, [sp, #220] @ 0xdc │ │ │ │ - vcmpe.f32 s0, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w baa82 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - adds r3, #1 │ │ │ │ - ldr.w r5, [sl] │ │ │ │ - ldr.w r4, [r9] │ │ │ │ - sub.w r3, r2, r3, lsl #3 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - cmp r5, r4 │ │ │ │ - sub.w r3, r3, #8 │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - sub.w r3, r3, #4 │ │ │ │ - str r3, [sp, #160] @ 0xa0 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - blt.w ba5ec │ │ │ │ - cmp r5, r3 │ │ │ │ - blt.w bad24 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w bb4ec │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - cmp r2, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r3, #0 │ │ │ │ - andne.w r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w bb1aa │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - mul.w r6, r4, r4 │ │ │ │ - add.w r3, r4, r4, lsl #1 │ │ │ │ - add r3, r6 │ │ │ │ - ldr r5, [r2, #0] │ │ │ │ - cmp r5, r3 │ │ │ │ - blt.w bbf7e │ │ │ │ - ldr.w r0, [fp] │ │ │ │ - ldr r3, [sp, #168] @ 0xa8 │ │ │ │ - mul.w r7, r0, r4 │ │ │ │ - cmp r3, r7 │ │ │ │ - it lt │ │ │ │ - movlt r3, r7 │ │ │ │ - adds r2, r7, r3 │ │ │ │ - cmp r5, r2 │ │ │ │ - itt ge │ │ │ │ - movge r3, r0 │ │ │ │ - movge r6, r7 │ │ │ │ - bge.n ba040 │ │ │ │ - add r3, r6 │ │ │ │ - cmp r5, r3 │ │ │ │ - it ge │ │ │ │ - movge r3, r4 │ │ │ │ - bge.n ba040 │ │ │ │ - mov r1, r4 │ │ │ │ - subs r0, r5, r6 │ │ │ │ - bl 6768d8 │ │ │ │ - mov r3, r4 │ │ │ │ - ldr r2, [sp, #152] @ 0x98 │ │ │ │ - adds r6, #1 │ │ │ │ - add r4, r6 │ │ │ │ - strd r3, r0, [sp, #224] @ 0xe0 │ │ │ │ - subs r3, r5, r4 │ │ │ │ - add.w r8, sp, #200 @ 0xc8 │ │ │ │ - add r5, sp, #176 @ 0xb0 │ │ │ │ - adds r3, #1 │ │ │ │ - mov r1, r9 │ │ │ │ - str r7, [sp, #180] @ 0xb4 │ │ │ │ - str r3, [sp, #176] @ 0xb0 │ │ │ │ - add.w r7, r2, r6, lsl #3 │ │ │ │ - add.w r3, r2, r4, lsl #3 │ │ │ │ - str.w r8, [sp, #12] │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - mov r0, sl │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, fp │ │ │ │ - str r5, [sp, #8] │ │ │ │ - str r7, [sp, #0] │ │ │ │ - blx 63a44 │ │ │ │ - ldr.w r0, [pc, #2068] @ ba890 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - add.w ip, sp, #224 @ 0xe0 │ │ │ │ - add r0, pc │ │ │ │ - str.w ip, [sp, #8] │ │ │ │ - mov r2, r9 │ │ │ │ + add.w ip, sp, #224 @ 0xe0 │ │ │ │ + add r0, pc │ │ │ │ + str.w ip, [sp, #8] │ │ │ │ + mov r2, r9 │ │ │ │ mov r1, r9 │ │ │ │ strd fp, r3, [sp] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ blx 5e9dc │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #8] │ │ │ │ - ldr.w r2, [pc, #2032] @ ba894 │ │ │ │ + ldr.w r2, [pc, #2032] @ ba350 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r2, pc │ │ │ │ - ldr.w r0, [pc, #2024] @ ba898 │ │ │ │ + ldr.w r0, [pc, #2024] @ ba354 │ │ │ │ subs r3, #1 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ adds r3, r2, #4 │ │ │ │ add.w r2, r1, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -129549,15 +129048,15 @@ │ │ │ │ blx 667e8 │ │ │ │ strd r5, r8, [sp, #16] │ │ │ │ mov r2, r9 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ mov r1, r9 │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r8, r7 │ │ │ │ - ldr.w r0, [pc, #1892] @ ba89c │ │ │ │ + ldr.w r0, [pc, #1892] @ ba358 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ str r6, [sp, #0] │ │ │ │ @@ -129580,51 +129079,51 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r1, r3, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r3, [pc, #1824] @ ba8a0 │ │ │ │ + ldr.w r3, [pc, #1824] @ ba35c │ │ │ │ mov r1, r9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ blx 61064 │ │ │ │ - ldr.w r3, [pc, #1800] @ ba8a4 │ │ │ │ - ldr.w r1, [pc, #1800] @ ba8a8 │ │ │ │ + ldr.w r3, [pc, #1800] @ ba360 │ │ │ │ + ldr.w r1, [pc, #1800] @ ba364 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #228] @ 0xe4 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr.w r3, [pc, #1792] @ ba8ac │ │ │ │ + ldr.w r3, [pc, #1792] @ ba368 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ - ldr.w r1, [pc, #1788] @ ba8b0 │ │ │ │ + ldr.w r1, [pc, #1788] @ ba36c │ │ │ │ adds r3, #12 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr.w r3, [sl] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ cmp r2, #0 │ │ │ │ - blt.w ba99a │ │ │ │ + blt.w ba456 │ │ │ │ cmp r4, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ba488 │ │ │ │ + beq.w b9f44 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r9, sp, #212 @ 0xd4 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r7, sp, #228 @ 0xe4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ @@ -129657,22 +129156,22 @@ │ │ │ │ mov r1, r9 │ │ │ │ strd r7, r5, [sp] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ add r4, r2 │ │ │ │ - b.n ba1c6 │ │ │ │ + b.n b9c82 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w b9ed2 │ │ │ │ - ldr.w r6, [pc, #1644] @ ba8b4 │ │ │ │ + ble.w b998e │ │ │ │ + ldr.w r6, [pc, #1644] @ ba370 │ │ │ │ add r2, sp, #248 @ 0xf8 │ │ │ │ - ldr.w r3, [pc, #1640] @ ba8b8 │ │ │ │ + ldr.w r3, [pc, #1640] @ ba374 │ │ │ │ add r4, sp, #236 @ 0xec │ │ │ │ - ldr.w r1, [pc, #1640] @ ba8bc │ │ │ │ + ldr.w r1, [pc, #1640] @ ba378 │ │ │ │ add r6, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, sl │ │ │ │ @@ -129713,29 +129212,29 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ strd r6, r8, [sp, #20] │ │ │ │ strd r4, r4, [sp, #12] │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ vldr s19, [sp, #236] @ 0xec │ │ │ │ blx 667e8 │ │ │ │ - ldr.w r2, [pc, #1500] @ ba8c0 │ │ │ │ + ldr.w r2, [pc, #1500] @ ba37c │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ mov r3, sl │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ mov r2, sl │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ vldr s16, [sp, #236] @ 0xec │ │ │ │ blx 65834 │ │ │ │ - ldr.w r0, [pc, #1464] @ ba8c4 │ │ │ │ + ldr.w r0, [pc, #1464] @ ba380 │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, sl │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ @@ -129744,35 +129243,35 @@ │ │ │ │ vldr s20, [sp, #236] @ 0xec │ │ │ │ blx 65834 │ │ │ │ vldr s15, [sp, #236] @ 0xec │ │ │ │ ldr.w r2, [r9] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ vcvt.s32.f32 s18, s15 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.w baa1c │ │ │ │ + blt.w ba4d8 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ vcvt.s32.f32 s17, s17 │ │ │ │ vcvt.s32.f32 s16, s16 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ba9a4 │ │ │ │ + beq.w ba460 │ │ │ │ ldr.w r0, [sl] │ │ │ │ vmov r1, s17 │ │ │ │ vmov r3, s16 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r1, r0 │ │ │ │ str r1, [sp, #176] @ 0xb0 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ ldr r1, [sp, #172] @ 0xac │ │ │ │ orrs r1, r4 │ │ │ │ - beq.n ba386 │ │ │ │ + beq.n b9e42 │ │ │ │ vmov r1, s18 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r1, r2 │ │ │ │ str r1, [sp, #180] @ 0xb4 │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ @@ -129780,15 +129279,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ vmov s16, r3 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ vcvt.f32.s32 s16, s16 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - b.n b9eda │ │ │ │ + b.n b9996 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adds r3, r5, #1 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ mov r1, r9 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ @@ -129804,16 +129303,16 @@ │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, fp │ │ │ │ str r5, [sp, #8] │ │ │ │ blx 64528 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ add r2, sp, #180 @ 0xb4 │ │ │ │ - ldr.w r6, [pc, #1264] @ ba8c8 │ │ │ │ - ldr.w r0, [pc, #1264] @ ba8cc │ │ │ │ + ldr.w r6, [pc, #1264] @ ba384 │ │ │ │ + ldr.w r0, [pc, #1264] @ ba388 │ │ │ │ add.w r3, r3, r1, lsl #4 │ │ │ │ add r6, pc │ │ │ │ adds r3, #8 │ │ │ │ strd r3, fp, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [sl] │ │ │ │ @@ -129845,15 +129344,15 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, sl │ │ │ │ str.w r9, [sp, #16] │ │ │ │ blx 667e8 │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ orrs r3, r2 │ │ │ │ - bne.w bbcd0 │ │ │ │ + bne.w bb78c │ │ │ │ str r3, [sp, #192] @ 0xc0 │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -129864,37 +129363,37 @@ │ │ │ │ strd r6, r3, [sp] │ │ │ │ ldr r4, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r4, r3, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r3, [pc, #1116] @ ba8d0 │ │ │ │ + ldr.w r3, [pc, #1116] @ ba38c │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ blx 61064 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w ba90c │ │ │ │ + beq.w ba3c8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ vstr s16, [r2] │ │ │ │ - b.n b9dea │ │ │ │ - ldr.w r0, [pc, #1076] @ ba8d4 │ │ │ │ + b.n b98a6 │ │ │ │ + ldr.w r0, [pc, #1076] @ ba390 │ │ │ │ add r2, sp, #248 @ 0xf8 │ │ │ │ - ldr.w r1, [pc, #1076] @ ba8d8 │ │ │ │ + ldr.w r1, [pc, #1076] @ ba394 │ │ │ │ add r4, sp, #236 @ 0xec │ │ │ │ - ldr.w r3, [pc, #1072] @ ba8dc │ │ │ │ + ldr.w r3, [pc, #1072] @ ba398 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r9, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ @@ -129939,27 +129438,27 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ strd r6, r8, [sp, #20] │ │ │ │ strd r4, r4, [sp, #12] │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ vldr s21, [sp, #236] @ 0xec │ │ │ │ blx 667e8 │ │ │ │ - ldr r0, [pc, #928] @ (ba8e0 ) │ │ │ │ + ldr r0, [pc, #928] @ (ba39c ) │ │ │ │ mov r3, r9 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r2, r9 │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ vldr s16, [sp, #236] @ 0xec │ │ │ │ blx 65834 │ │ │ │ - ldr.w ip, [pc, #896] @ ba8e4 │ │ │ │ + ldr.w ip, [pc, #896] @ ba3a0 │ │ │ │ mov r3, r9 │ │ │ │ vldr s15, [sp, #236] @ 0xec │ │ │ │ mov r1, r9 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #0] │ │ │ │ @@ -129977,77 +129476,77 @@ │ │ │ │ mov r3, sl │ │ │ │ str.w r9, [sp] │ │ │ │ vldr s19, [sp, #236] @ 0xec │ │ │ │ blx 5fe70 │ │ │ │ ldr.w r1, [sl] │ │ │ │ str r0, [sp, #144] @ 0x90 │ │ │ │ cmp r1, r0 │ │ │ │ - blt.w babba │ │ │ │ + blt.w ba676 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ vcvt.s32.f32 s17, s17 │ │ │ │ vcvt.s32.f32 s16, s16 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w baae8 │ │ │ │ + beq.w ba5a4 │ │ │ │ vmov r3, s17 │ │ │ │ ldr.w r0, [r9] │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r3, r0 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r1, r3 │ │ │ │ vmov r3, s16 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ ldr r1, [sp, #140] @ 0x8c │ │ │ │ orrs r1, r7 │ │ │ │ - beq.w ba386 │ │ │ │ - b.n ba376 │ │ │ │ + beq.w b9e42 │ │ │ │ + b.n b9e32 │ │ │ │ cmp r4, r3 │ │ │ │ - blt.w bac0a │ │ │ │ + blt.w ba6c6 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w ba39c │ │ │ │ + bne.w b9e58 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ cmp r2, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w baefa │ │ │ │ + beq.w ba9b6 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r7, r5, r5 │ │ │ │ add.w r3, r5, r5, lsl #1 │ │ │ │ add r3, r7 │ │ │ │ ldr r6, [r2, #0] │ │ │ │ cmp r6, r3 │ │ │ │ - blt.w bc0f4 │ │ │ │ + blt.w bbbb0 │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr r1, [sp, #168] @ 0xa8 │ │ │ │ mul.w r8, r3, r4 │ │ │ │ mul.w r2, r3, r5 │ │ │ │ cmp r1, r8 │ │ │ │ it lt │ │ │ │ movlt r1, r8 │ │ │ │ adds r0, r1, r2 │ │ │ │ cmp r6, r0 │ │ │ │ it ge │ │ │ │ movge r1, r3 │ │ │ │ - bge.n ba65c │ │ │ │ + bge.n ba118 │ │ │ │ add r1, r7 │ │ │ │ cmp r6, r1 │ │ │ │ itt ge │ │ │ │ movge r2, r7 │ │ │ │ movge r1, r5 │ │ │ │ - bge.n ba65c │ │ │ │ + bge.n ba118 │ │ │ │ mov r1, r5 │ │ │ │ subs r0, r6, r7 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 676910 │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r5 │ │ │ │ adds r7, r2, #1 │ │ │ │ str r3, [sp, #228] @ 0xe4 │ │ │ │ add r5, r7 │ │ │ │ @@ -130068,15 +129567,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r4, r3, r5, lsl #3 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ blx 64528 │ │ │ │ - ldr r0, [pc, #588] @ (ba8e8 ) │ │ │ │ + ldr r0, [pc, #588] @ (ba3a4 ) │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ strd fp, r1, [sp] │ │ │ │ add r1, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ @@ -130087,17 +129586,17 @@ │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adds r3, #1 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r2, [pc, #548] @ (ba8ec ) │ │ │ │ + ldr r2, [pc, #548] @ (ba3a8 ) │ │ │ │ ldr.w r3, [sl] │ │ │ │ - ldr r0, [pc, #548] @ (ba8f0 ) │ │ │ │ + ldr r0, [pc, #548] @ (ba3ac ) │ │ │ │ add r2, pc │ │ │ │ subs r3, #1 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ adds r3, r2, #4 │ │ │ │ add r2, sp, #180 @ 0xb4 │ │ │ │ @@ -130142,15 +129641,15 @@ │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ blx 667e8 │ │ │ │ strd r4, r7, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ mov r1, sl │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ - ldr r0, [pc, #420] @ (ba8f4 ) │ │ │ │ + ldr r0, [pc, #420] @ (ba3b0 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ subs r3, r3, r5 │ │ │ │ adds r3, #1 │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -130170,53 +129669,53 @@ │ │ │ │ movs r5, #1 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ adds r2, #1 │ │ │ │ - ldr.w r8, [pc, #360] @ ba8f8 │ │ │ │ - ldr r7, [pc, #360] @ (ba8fc ) │ │ │ │ + ldr.w r8, [pc, #360] @ ba3b4 │ │ │ │ + ldr r7, [pc, #360] @ (ba3b8 ) │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #356] @ (ba900 ) │ │ │ │ + ldr r2, [pc, #356] @ (ba3bc ) │ │ │ │ mov r1, sl │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ adds r2, #8 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r2, [sp, #24] │ │ │ │ add r2, sp, #240 @ 0xf0 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, sl │ │ │ │ blx 61064 │ │ │ │ - ldr r3, [pc, #332] @ (ba904 ) │ │ │ │ - ldr r1, [pc, #336] @ (ba908 ) │ │ │ │ + ldr r3, [pc, #332] @ (ba3c0 ) │ │ │ │ + ldr r1, [pc, #336] @ (ba3c4 ) │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add.w r3, r8, #12 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r3, [r9] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ cmp r2, #0 │ │ │ │ - blt.w ba990 │ │ │ │ + blt.w ba44c │ │ │ │ cmp r5, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ba488 │ │ │ │ + beq.w b9f44 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add.w r8, sp, #184 @ 0xb8 │ │ │ │ strd fp, r2, [sp, #20] │ │ │ │ add r7, sp, #228 @ 0xe4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, sl │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -130251,170 +129750,170 @@ │ │ │ │ mov r1, r6 │ │ │ │ strd r7, r4, [sp] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ add r5, r2 │ │ │ │ - b.n ba7d4 │ │ │ │ + b.n ba290 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b9dea │ │ │ │ + beq.w b98a6 │ │ │ │ negs r3, r3 │ │ │ │ - b.w b9ddc │ │ │ │ + b.w b9898 │ │ │ │ nop │ │ │ │ - stmia r4!, {r3, r4, r5} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n ba92c │ │ │ │ + b.n ba8d0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ble.n ba904 │ │ │ │ + b.n ba8a8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ble.n ba8c8 │ │ │ │ + b.n ba86c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ble.n ba8a0 │ │ │ │ + b.n ba844 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bgt.n ba7c0 │ │ │ │ + b.n ba7c4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4} │ │ │ │ + ldmia r0!, {r1, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - blt.n ba958 │ │ │ │ + b.n ba50c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - blt.n ba918 │ │ │ │ + b.n ba4bc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n ba9c4 │ │ │ │ + b.n b9fa8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r6, #36] @ 0x24 │ │ │ │ + ldrh r6, [r4, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r3, r2] │ │ │ │ + str r2, [r6, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bhi.n ba834 │ │ │ │ + udf #36 @ 0x24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bls.n ba944 │ │ │ │ + udf #214 @ 0xd6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r4, #132 @ 0x84 │ │ │ │ + cmp r1, #196 @ 0xc4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r5, r6] │ │ │ │ + str r4, [r7, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bhi.n ba854 │ │ │ │ + udf #72 @ 0x48 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r4, #88 @ 0x58 │ │ │ │ + cmp r1, #152 @ 0x98 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - udf #46 @ 0x2e │ │ │ │ + b.n baaf4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r3, #178 @ 0xb2 │ │ │ │ + cmp r0, #242 @ 0xf2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r6, r3] │ │ │ │ + str r4, [r0, #0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bhi.n ba910 │ │ │ │ + ble.n ba314 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvc.n ba808 │ │ │ │ + ble.n ba3bc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvc.n ba9bc │ │ │ │ + bgt.n ba380 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [r5, r5] │ │ │ │ + ldrsh r4, [r7, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r1, #10] │ │ │ │ + strh r0, [r0, #54] @ 0x36 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r1, #148 @ 0x94 │ │ │ │ + movs r6, #212 @ 0xd4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r1, #92 @ 0x5c │ │ │ │ + movs r6, #156 @ 0x9c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n ba888 │ │ │ │ + blt.n ba48c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [r2, r2] │ │ │ │ + ldrb r2, [r5, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n ba96c │ │ │ │ + bge.n ba320 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bpl.n ba930 │ │ │ │ + bge.n ba2f4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bcs.n ba8b4 │ │ │ │ + bhi.n ba420 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r4, [r7, r1] │ │ │ │ + ldrh r0, [r2, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r2, [r4, #25] │ │ │ │ + strh r6, [r2, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bcc.n ba968 │ │ │ │ + bhi.n ba31c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r5, #1 │ │ │ │ + movs r3, #172 @ 0xac │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bcs.n ba8c4 │ │ │ │ + bhi.n ba468 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, r5, #1 │ │ │ │ + movs r3, #168 @ 0xa8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r1, r6] │ │ │ │ + ldrh r2, [r4, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bhi.n ba94c │ │ │ │ + ble.n ba330 │ │ │ │ lsls r3, r3, #1 │ │ │ │ vldr s15, [sp, #196] @ 0xc4 │ │ │ │ vldr s14, [sp, #220] @ 0xdc │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w baec0 │ │ │ │ + bgt.w ba97c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w bab62 │ │ │ │ + beq.w ba61e │ │ │ │ vldr s14, [sp, #220] @ 0xdc │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w bbb62 │ │ │ │ + bmi.w bb61e │ │ │ │ vldr s14, [sp, #232] @ 0xe8 │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w bab72 │ │ │ │ + bgt.w ba62e │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.w ba490 │ │ │ │ + bpl.w b9f4c │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ - ldr.w r2, [pc, #2784] @ bb43c │ │ │ │ - ldr.w r3, [pc, #2784] @ bb440 │ │ │ │ + ldr.w r2, [pc, #2784] @ baef8 │ │ │ │ + ldr.w r3, [pc, #2784] @ baefc │ │ │ │ ldr r1, [sp, #216] @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, sp, #196 @ 0xc4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ - ldr.w r0, [pc, #2772] @ bb444 │ │ │ │ + ldr.w r0, [pc, #2772] @ baf00 │ │ │ │ adds r3, #8 │ │ │ │ subs r1, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r1, [sp, #176] @ 0xb0 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ add r1, sp, #200 @ 0xc8 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #20] │ │ │ │ add r3, sp, #232 @ 0xe8 │ │ │ │ add r1, sp, #216 @ 0xd8 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ blx 66adc │ │ │ │ - b.n ba490 │ │ │ │ + b.n b9f4c │ │ │ │ cmp r5, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n ba7e2 │ │ │ │ + b.n ba29e │ │ │ │ cmp r4, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n ba1d4 │ │ │ │ + b.n b9c90 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ vcvt.s32.f32 s19, s19 │ │ │ │ ldr r1, [sp, #156] @ 0x9c │ │ │ │ vcvt.s32.f32 s20, s20 │ │ │ │ subs r3, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ tst r1, r3 │ │ │ │ - beq.w bae3a │ │ │ │ + beq.w ba8f6 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ vmov r4, s19 │ │ │ │ ldr.w r3, [sl] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ vmov r1, s17 │ │ │ │ add r4, r3 │ │ │ │ mov.w ip, r3, lsl #1 │ │ │ │ @@ -130443,15 +129942,15 @@ │ │ │ │ add r6, r4 │ │ │ │ str r6, [sp, #176] @ 0xb0 │ │ │ │ cmp r3, r6 │ │ │ │ it lt │ │ │ │ movlt r3, r6 │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ - b.w b9eda │ │ │ │ + b.w b9996 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ strd r6, r8, [sp, #20] │ │ │ │ @@ -130463,75 +129962,75 @@ │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ orrs r2, r7 │ │ │ │ - bne.w bb63a │ │ │ │ + bne.w bb0f6 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w bb5ea │ │ │ │ + bne.w bb0a6 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w bae90 │ │ │ │ + beq.w ba94c │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ cmp r3, #1 │ │ │ │ mov.w r2, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ vmov s16, r3 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ vcvt.f32.s32 s16, s16 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - b.w b9eda │ │ │ │ - ldr.w r2, [pc, #2500] @ bb448 │ │ │ │ + b.w b9996 │ │ │ │ + ldr.w r2, [pc, #2500] @ baf04 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ - ldr.w r0, [pc, #2496] @ bb44c │ │ │ │ + ldr.w r0, [pc, #2496] @ baf08 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ strd r9, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #220 @ 0xdc │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #196 @ 0xc4 │ │ │ │ str.w fp, [sp, #16] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ str.w r8, [sp, #20] │ │ │ │ blx 57dfc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ - b.w b9fae │ │ │ │ - ldr.w r2, [pc, #2452] @ bb450 │ │ │ │ + b.w b9a6a │ │ │ │ + ldr.w r2, [pc, #2452] @ baf0c │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ - ldr.w r0, [pc, #2448] @ bb454 │ │ │ │ + ldr.w r0, [pc, #2448] @ baf10 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ strd r9, r3, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #232 @ 0xe8 │ │ │ │ str.w fp, [sp, #16] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #196 @ 0xc4 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ str.w r8, [sp, #20] │ │ │ │ blx 57dfc │ │ │ │ - b.n baab0 │ │ │ │ + b.n ba56c │ │ │ │ vcvt.s32.f32 s15, s19 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ vcvt.s32.f32 s20, s20 │ │ │ │ subs r3, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ tst r2, r3 │ │ │ │ vmov r6, s15 │ │ │ │ - beq.w bb67e │ │ │ │ + beq.w bb13a │ │ │ │ vmov r3, s17 │ │ │ │ vmov r4, s20 │ │ │ │ ldr.w r0, [r9] │ │ │ │ add r4, r0 │ │ │ │ add r3, r0 │ │ │ │ cmp r4, r3 │ │ │ │ mov.w r2, r0, lsl #1 │ │ │ │ @@ -130560,25 +130059,25 @@ │ │ │ │ cmp r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ vmov s15, r1 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ - b.w b9eda │ │ │ │ + b.w b9996 │ │ │ │ vldr s14, [sp, #232] @ 0xe8 │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w ba490 │ │ │ │ + ble.w b9f4c │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ add r5, sp, #196 @ 0xc4 │ │ │ │ add r4, sp, #216 @ 0xd8 │ │ │ │ - ldr.w r2, [pc, #2268] @ bb458 │ │ │ │ - ldr.w r1, [pc, #2268] @ bb45c │ │ │ │ - ldr.w r0, [pc, #2268] @ bb460 │ │ │ │ + ldr.w r2, [pc, #2268] @ baf14 │ │ │ │ + ldr.w r1, [pc, #2268] @ baf18 │ │ │ │ + ldr.w r0, [pc, #2268] @ baf1c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ adds r1, #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ add r3, sp, #232 @ 0xe8 │ │ │ │ @@ -130588,18 +130087,18 @@ │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 66adc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ba490 │ │ │ │ + beq.w b9f4c │ │ │ │ vldr s15, [sp, #196] @ 0xc4 │ │ │ │ vldr s14, [sp, #232] @ 0xe8 │ │ │ │ - b.n ba94a │ │ │ │ + b.n ba406 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ strd r6, r8, [sp, #20] │ │ │ │ @@ -130612,23 +130111,23 @@ │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ orrs r2, r1 │ │ │ │ - bne.w bbc06 │ │ │ │ + bne.w bb6c2 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w bbbb6 │ │ │ │ + bne.w bb672 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w bb6f2 │ │ │ │ + beq.w bb1ae │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ - b.n baa68 │ │ │ │ + b.n ba524 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r6, sp, #176 @ 0xb0 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ @@ -130651,29 +130150,29 @@ │ │ │ │ str r6, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, fp │ │ │ │ blx 667e8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w bbd5c │ │ │ │ + bne.w bb818 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w bbda2 │ │ │ │ + bne.w bb85e │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w bb738 │ │ │ │ - cbz r7, bac92 │ │ │ │ + bne.w bb1f4 │ │ │ │ + cbz r7, ba74e │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ - ldr.w r0, [pc, #2028] @ bb464 │ │ │ │ + ldr.w r0, [pc, #2028] @ baf20 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #1 │ │ │ │ mov r2, r9 │ │ │ │ @@ -130681,70 +130180,70 @@ │ │ │ │ mov r3, sl │ │ │ │ str.w fp, [sp, #4] │ │ │ │ blx 65834 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr.w r2, [sl] │ │ │ │ adds r3, r2, #1 │ │ │ │ cmp r1, #0 │ │ │ │ - bne.w bb768 │ │ │ │ + bne.w bb224 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ - cbz r2, baca8 │ │ │ │ + cbz r2, ba764 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #192] @ 0xc0 │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ orrs r2, r7 │ │ │ │ itt ne │ │ │ │ ldrne.w r2, [r9] │ │ │ │ strne r2, [sp, #204] @ 0xcc │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ - cbz r2, bacbc │ │ │ │ + cbz r2, ba778 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #204] @ 0xcc │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ add.w r2, r2, r3, lsl #2 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ orrs r3, r7 │ │ │ │ - beq.w bbe3e │ │ │ │ + beq.w bb8fa │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ ite ne │ │ │ │ movne r3, #0 │ │ │ │ andeq.w r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w bbc90 │ │ │ │ + beq.w bb74c │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #24] │ │ │ │ add r2, sp, #204 @ 0xcc │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ strd fp, r3, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr.w r3, [pc, #1896] @ bb468 │ │ │ │ - ldr.w r0, [pc, #1896] @ bb46c │ │ │ │ + ldr.w r3, [pc, #1896] @ baf24 │ │ │ │ + ldr.w r0, [pc, #1896] @ baf28 │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #32] │ │ │ │ - ldr.w r3, [pc, #1888] @ bb470 │ │ │ │ + ldr.w r3, [pc, #1888] @ baf2c │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w b9f44 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r6, sp, #176 @ 0xb0 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ @@ -130767,29 +130266,29 @@ │ │ │ │ str r6, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, fp │ │ │ │ blx 667e8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w bbec6 │ │ │ │ + bne.w bb982 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w bbe80 │ │ │ │ + bne.w bb93c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w bb6fe │ │ │ │ - cbz r7, badac │ │ │ │ + bne.w bb1ba │ │ │ │ + cbz r7, ba868 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ - ldr.w r0, [pc, #1764] @ bb474 │ │ │ │ + ldr.w r0, [pc, #1764] @ baf30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #1 │ │ │ │ mov r2, r9 │ │ │ │ @@ -130797,73 +130296,73 @@ │ │ │ │ mov r3, r9 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ blx 65834 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr.w r2, [r9] │ │ │ │ adds r3, r2, #1 │ │ │ │ cmp r1, #0 │ │ │ │ - bne.w bb72e │ │ │ │ + bne.w bb1ea │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ - cbz r1, badc2 │ │ │ │ + cbz r1, ba87e │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #192] @ 0xc0 │ │ │ │ ldr r1, [sp, #140] @ 0x8c │ │ │ │ orrs r1, r7 │ │ │ │ it ne │ │ │ │ strne r2, [sp, #204] @ 0xcc │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ - cbz r2, badd2 │ │ │ │ + cbz r2, ba88e │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #204] @ 0xcc │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ orrs r2, r7 │ │ │ │ - beq.w bbdfc │ │ │ │ + beq.w bb8b8 │ │ │ │ ldr r2, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ ite ne │ │ │ │ movne r2, #0 │ │ │ │ andeq.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w bbc4a │ │ │ │ + beq.w bb706 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r2, sp, #204 @ 0xcc │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ strd fp, r3, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr.w r3, [pc, #1632] @ bb478 │ │ │ │ - ldr.w r0, [pc, #1632] @ bb47c │ │ │ │ + ldr.w r3, [pc, #1632] @ baf34 │ │ │ │ + ldr.w r0, [pc, #1632] @ baf38 │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #32] │ │ │ │ - ldr.w r3, [pc, #1628] @ bb480 │ │ │ │ + ldr.w r3, [pc, #1628] @ baf3c │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w b9f44 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [sp, #172] @ 0xac │ │ │ │ tst r1, r0 │ │ │ │ - beq.w bb76e │ │ │ │ + beq.w bb22a │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ vmov r6, s19 │ │ │ │ ldr.w r3, [sl] │ │ │ │ vmov ip, s20 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ vmov r1, s17 │ │ │ │ add r6, r3 │ │ │ │ @@ -130885,15 +130384,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ cmp r1, ip │ │ │ │ it lt │ │ │ │ movlt r1, ip │ │ │ │ vmov ip, s18 │ │ │ │ - b.n ba9fc │ │ │ │ + b.n ba4b8 │ │ │ │ ldr.w r2, [r9] │ │ │ │ ldr r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #176] @ 0xb0 │ │ │ │ vmov r0, s18 │ │ │ │ add r2, r3 │ │ │ │ add r0, r3 │ │ │ │ str r0, [sp, #180] @ 0xb4 │ │ │ │ @@ -130904,76 +130403,76 @@ │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ vmov s15, r3 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - b.w b9eda │ │ │ │ + b.w b9996 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r4, sp, #216 @ 0xd8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ - ldr.w r2, [pc, #1464] @ bb484 │ │ │ │ + ldr.w r2, [pc, #1464] @ baf40 │ │ │ │ add r5, sp, #196 @ 0xc4 │ │ │ │ - ldr.w r3, [pc, #1460] @ bb488 │ │ │ │ - ldr.w r0, [pc, #1460] @ bb48c │ │ │ │ + ldr.w r3, [pc, #1460] @ baf44 │ │ │ │ + ldr.w r0, [pc, #1460] @ baf48 │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r2 │ │ │ │ adds r3, #8 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #220 @ 0xdc │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str.w r8, [sp, #20] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 66adc │ │ │ │ vldr s15, [sp, #196] @ 0xc4 │ │ │ │ - b.n ba920 │ │ │ │ + b.n ba3dc │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ adds r3, r2, #1 │ │ │ │ sub.w r6, r1, r3, lsl #3 │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ ldr r1, [sp, #156] @ 0x9c │ │ │ │ tst r3, r1 │ │ │ │ - beq.w bb99c │ │ │ │ + beq.w bb458 │ │ │ │ add.w r3, r6, r2, lsl #4 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r7, r5, r5 │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add.w r3, r5, r5, lsl #1 │ │ │ │ ldr r6, [r2, #0] │ │ │ │ add r3, r7 │ │ │ │ cmp r6, r3 │ │ │ │ - blt.w bc6f6 │ │ │ │ + blt.w bc1b2 │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr r1, [sp, #168] @ 0xa8 │ │ │ │ mul.w r8, r3, r4 │ │ │ │ mul.w r2, r3, r5 │ │ │ │ cmp r1, r8 │ │ │ │ it lt │ │ │ │ movlt r1, r8 │ │ │ │ adds r0, r1, r2 │ │ │ │ cmp r6, r0 │ │ │ │ it ge │ │ │ │ movge r1, r3 │ │ │ │ - bge.n baf64 │ │ │ │ + bge.n baa20 │ │ │ │ add r1, r7 │ │ │ │ cmp r6, r1 │ │ │ │ itt ge │ │ │ │ movge r2, r7 │ │ │ │ movge r1, r5 │ │ │ │ - bge.n baf64 │ │ │ │ + bge.n baa20 │ │ │ │ mov r1, r5 │ │ │ │ subs r0, r6, r7 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 676910 │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #212] @ 0xd4 │ │ │ │ adds r4, r2, #1 │ │ │ │ add r5, r4 │ │ │ │ @@ -130997,29 +130496,29 @@ │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp, #8] │ │ │ │ blx 64528 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ strd fp, r0, [sp] │ │ │ │ mov r2, sl │ │ │ │ - ldr.w r0, [pc, #1252] @ bb490 │ │ │ │ + ldr.w r0, [pc, #1252] @ baf4c │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ - ldr.w r2, [pc, #1228] @ bb494 │ │ │ │ + ldr.w r2, [pc, #1228] @ baf50 │ │ │ │ ldr.w r3, [sl] │ │ │ │ - ldr.w r0, [pc, #1224] @ bb498 │ │ │ │ + ldr.w r0, [pc, #1224] @ baf54 │ │ │ │ add r2, pc │ │ │ │ subs r3, #1 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ adds r3, r2, #4 │ │ │ │ add r2, sp, #176 @ 0xb0 │ │ │ │ @@ -131082,29 +130581,29 @@ │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ strd r7, r8, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, sl │ │ │ │ - ldr.w r0, [pc, #1060] @ bb49c │ │ │ │ + ldr.w r0, [pc, #1060] @ baf58 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r5 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ mov r3, sl │ │ │ │ blx 65834 │ │ │ │ strd r7, r8, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - ldr.w r0, [pc, #1028] @ bb4a0 │ │ │ │ + ldr.w r0, [pc, #1028] @ baf5c │ │ │ │ subs r3, r3, r5 │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r5, [sp, #108] @ 0x6c │ │ │ │ adds r3, #1 │ │ │ │ ldr r6, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -131126,53 +130625,53 @@ │ │ │ │ str r5, [sp, #8] │ │ │ │ movs r5, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ - ldr.w r8, [pc, #964] @ bb4a4 │ │ │ │ + ldr.w r8, [pc, #964] @ baf60 │ │ │ │ adds r3, #1 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ add r8, pc │ │ │ │ - ldr r7, [pc, #960] @ (bb4a8 ) │ │ │ │ + ldr r7, [pc, #960] @ (baf64 ) │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #956] @ (bb4ac ) │ │ │ │ + ldr r3, [pc, #956] @ (baf68 ) │ │ │ │ mov r2, sl │ │ │ │ add r7, pc │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ mov sl, r7 │ │ │ │ blx 61064 │ │ │ │ add.w r3, r8, #4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #928] @ (bb4b0 ) │ │ │ │ - ldr r1, [pc, #932] @ (bb4b4 ) │ │ │ │ + ldr r3, [pc, #928] @ (baf6c ) │ │ │ │ + ldr r1, [pc, #932] @ (baf70 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ adds r3, #12 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r3, [r9] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ str r2, [sp, #176] @ 0xb0 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n bb1a0 │ │ │ │ + blt.n bac5c │ │ │ │ cmp r5, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ba488 │ │ │ │ + beq.w b9f44 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add.w r8, sp, #184 @ 0xb8 │ │ │ │ strd fp, r2, [sp, #20] │ │ │ │ add r7, sp, #228 @ 0xe4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, sl │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -131207,51 +130706,51 @@ │ │ │ │ mov r1, r6 │ │ │ │ strd r7, r4, [sp] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ add r5, r2 │ │ │ │ - b.n bb124 │ │ │ │ + b.n babe0 │ │ │ │ cmp r5, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n bb130 │ │ │ │ + b.n babec │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ tst r3, r2 │ │ │ │ - beq.w bb7d8 │ │ │ │ + beq.w bb294 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r6, r4, r4 │ │ │ │ add.w r3, r4, r4, lsl #1 │ │ │ │ add r3, r6 │ │ │ │ ldr r5, [r2, #0] │ │ │ │ cmp r5, r3 │ │ │ │ - blt.w bc874 │ │ │ │ + blt.w bc330 │ │ │ │ ldr.w r0, [fp] │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ mul.w r7, r0, r4 │ │ │ │ cmp r2, r7 │ │ │ │ it lt │ │ │ │ movlt r2, r7 │ │ │ │ adds r1, r7, r2 │ │ │ │ cmp r5, r1 │ │ │ │ itt ge │ │ │ │ movge r2, r0 │ │ │ │ movge r6, r7 │ │ │ │ - bge.n bb1f8 │ │ │ │ + bge.n bacb4 │ │ │ │ add r2, r6 │ │ │ │ cmp r5, r2 │ │ │ │ it ge │ │ │ │ movge r2, r4 │ │ │ │ - bge.n bb1f8 │ │ │ │ + bge.n bacb4 │ │ │ │ mov r1, r4 │ │ │ │ subs r0, r5, r6 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 676910 │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #176] @ 0xb0 │ │ │ │ adds r7, r6, #1 │ │ │ │ add r4, r7 │ │ │ │ strd r2, r0, [sp, #224] @ 0xe0 │ │ │ │ subs r3, r5, r4 │ │ │ │ mov r1, r9 │ │ │ │ @@ -131270,30 +130769,30 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #8] │ │ │ │ blx 63a44 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ strd fp, r0, [sp] │ │ │ │ mov r2, r9 │ │ │ │ - ldr r0, [pc, #636] @ (bb4b8 ) │ │ │ │ + ldr r0, [pc, #636] @ (baf74 ) │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ blx 5e9dc │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #1 │ │ │ │ - ble.n bb276 │ │ │ │ + ble.n bad32 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ subs r3, #1 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ - ldr r3, [pc, #608] @ (bb4bc ) │ │ │ │ + ldr r3, [pc, #608] @ (baf78 ) │ │ │ │ add.w r2, r0, #8 │ │ │ │ - ldr r0, [pc, #608] @ (bb4c0 ) │ │ │ │ + ldr r0, [pc, #608] @ (baf7c ) │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ add r3, pc │ │ │ │ adds r3, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ add r2, sp, #176 @ 0xb0 │ │ │ │ @@ -131334,15 +130833,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ ldrd r3, r2, [sp, #116] @ 0x74 │ │ │ │ blx 667e8 │ │ │ │ - ldr r0, [pc, #492] @ (bb4c4 ) │ │ │ │ + ldr r0, [pc, #492] @ (baf80 ) │ │ │ │ add.w ip, sp, #224 @ 0xe0 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -131357,29 +130856,29 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #0] │ │ │ │ - ldr r0, [pc, #440] @ (bb4c8 ) │ │ │ │ + ldr r0, [pc, #440] @ (baf84 ) │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ mov r3, r9 │ │ │ │ blx 65834 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ strd r7, r5, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ mov r6, r9 │ │ │ │ - ldr r0, [pc, #412] @ (bb4cc ) │ │ │ │ + ldr r0, [pc, #412] @ (baf88 ) │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, r9 │ │ │ │ ldr r5, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ adds r3, #1 │ │ │ │ @@ -131399,57 +130898,57 @@ │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #20] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ - ldr r0, [pc, #352] @ (bb4d0 ) │ │ │ │ + ldr r0, [pc, #352] @ (baf8c ) │ │ │ │ adds r3, #1 │ │ │ │ - ldr r7, [pc, #352] @ (bb4d4 ) │ │ │ │ + ldr r7, [pc, #352] @ (baf90 ) │ │ │ │ add r0, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #348] @ (bb4d8 ) │ │ │ │ + ldr r3, [pc, #348] @ (baf94 ) │ │ │ │ mov r2, r9 │ │ │ │ add r7, pc │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #32] │ │ │ │ - ldr r3, [pc, #340] @ (bb4dc ) │ │ │ │ + ldr r3, [pc, #340] @ (baf98 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r7 │ │ │ │ blx 61064 │ │ │ │ - ldr r3, [pc, #324] @ (bb4e0 ) │ │ │ │ - ldr r1, [pc, #328] @ (bb4e4 ) │ │ │ │ + ldr r3, [pc, #324] @ (baf9c ) │ │ │ │ + ldr r1, [pc, #328] @ (bafa0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #228] @ 0xe4 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #320] @ (bb4e8 ) │ │ │ │ + ldr r3, [pc, #320] @ (bafa4 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #176] @ 0xb0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ adds r3, #12 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r3, [sl] │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n bb430 │ │ │ │ + blt.n baeec │ │ │ │ cmp r4, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ba488 │ │ │ │ + beq.w b9f44 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add.w r8, sp, #212 @ 0xd4 │ │ │ │ str r2, [sp, #24] │ │ │ │ add r7, sp, #228 @ 0xe4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -131483,108 +130982,108 @@ │ │ │ │ mov r1, r8 │ │ │ │ strd r7, r5, [sp] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ add r4, r2 │ │ │ │ - b.n bb3b8 │ │ │ │ + b.n bae74 │ │ │ │ cmp r4, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n bb3c4 │ │ │ │ + b.n bae80 │ │ │ │ nop │ │ │ │ - strh r6, [r4, r7] │ │ │ │ + ldr r2, [r7, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r6, r3, #2 │ │ │ │ + movs r1, #222 @ 0xde │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvs.n bb400 │ │ │ │ + bgt.n bafc4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r7, r2] │ │ │ │ + ldrsb r4, [r1, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n bb3e4 │ │ │ │ + blt.n bafa8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r0, r2] │ │ │ │ + ldrsb r6, [r2, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n bb36c │ │ │ │ + blt.n baf30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r0, r7] │ │ │ │ + ldrsb r6, [r2, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, r7, r1 │ │ │ │ + subs r6, r7, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bmi.n bb3fc │ │ │ │ + bge.n bafc0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r6!, {r4} │ │ │ │ + bcc.n bae3c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, r0, r4 │ │ │ │ + subs r2, r0, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r4, {r2, r4, r5, r6} │ │ │ │ + bne.n baec4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [r6, r0] │ │ │ │ + strb r2, [r1, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r5, r6, r7} │ │ │ │ + bcs.n bb018 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r5, #31 │ │ │ │ + adds r4, r5, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r1, #28] │ │ │ │ + ldrb r2, [r0, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r7, [pc, #128] @ (bb504 ) │ │ │ │ + strb r4, [r6, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [pc, #448] @ (bb648 ) │ │ │ │ + strh r4, [r0, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r6, r5, #28 │ │ │ │ + adds r6, r5, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bne.n bb390 │ │ │ │ + bvc.n baf54 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r1!, {r2, r4, r6, r7} │ │ │ │ + ldmia r7!, {r2, r3, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r5, [pc, #480] @ (bb678 ) │ │ │ │ + strh r4, [r1, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r3, #21] │ │ │ │ + ldrb r2, [r2, #11] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r2!, {r4} │ │ │ │ + ldmia r7, {r2, r3, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r1, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [pc, #400] @ (bb638 ) │ │ │ │ + str r0, [r7, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r7} │ │ │ │ + ldmia r7!, {r1} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r2, #20 │ │ │ │ + subs r4, r2, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r0, r7, #19 │ │ │ │ + subs r0, r7, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r6, {r4, r6, r7} │ │ │ │ + bmi.n bb03c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r6, [r6, #11] │ │ │ │ + ldrb r2, [r5, #1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [pc, #920] @ (bb858 ) │ │ │ │ + ldr r7, [pc, #1000] @ (bb364 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r7!, {r1, r3, r4} │ │ │ │ + ldmia r4, {r1, r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r6!, {r2, r5, r7} │ │ │ │ + ldmia r3, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r5!, {r1} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r6} │ │ │ │ + ldmia r4, {r1, r4, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r0, #7] │ │ │ │ + strb r6, [r6, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r7!, {r1} │ │ │ │ + ldmia r4, {r1, r2, r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r1, #10 │ │ │ │ + asrs r0, r1, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [pc, #768] @ (bb7e0 ) │ │ │ │ + ldr r6, [pc, #848] @ (bb2ec ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [pc, #688] @ (bb794 ) │ │ │ │ + ldr r6, [pc, #768] @ (bb2a0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r4!, {r1, r2, r6} │ │ │ │ + bne.n baf58 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r6, r3, #9 │ │ │ │ + asrs r6, r3, #30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adds r3, r4, #1 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ add r6, sp, #176 @ 0xb0 │ │ │ │ @@ -131599,18 +131098,18 @@ │ │ │ │ str.w r8, [sp, #12] │ │ │ │ subs r3, r3, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, fp │ │ │ │ blx 63a44 │ │ │ │ str.w fp, [sp, #8] │ │ │ │ - ldr.w r1, [pc, #2816] @ bc024 │ │ │ │ + ldr.w r1, [pc, #2816] @ bbae0 │ │ │ │ add.w r2, sl, #8 │ │ │ │ ldr.w r3, [r9] │ │ │ │ - ldr.w r0, [pc, #2808] @ bc028 │ │ │ │ + ldr.w r0, [pc, #2808] @ bbae4 │ │ │ │ add r1, pc │ │ │ │ subs r3, #1 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ adds r3, r1, #4 │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -131642,15 +131141,15 @@ │ │ │ │ strd r5, sl, [sp, #12] │ │ │ │ mov r1, r9 │ │ │ │ blx 667e8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #204] @ 0xcc │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ orrs r3, r7 │ │ │ │ - bne.w bc1a4 │ │ │ │ + bne.w bbc60 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -131660,36 +131159,36 @@ │ │ │ │ str.w fp, [sp, #16] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r2, [r9] │ │ │ │ adds r2, #1 │ │ │ │ add.w r2, r0, r2, lsl #2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r2, [pc, #2668] @ bc02c │ │ │ │ - ldr.w r0, [pc, #2668] @ bc030 │ │ │ │ + ldr.w r2, [pc, #2668] @ bbae8 │ │ │ │ + ldr.w r0, [pc, #2668] @ bbaec │ │ │ │ add r2, pc │ │ │ │ adds r2, #8 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #32] │ │ │ │ str r2, [sp, #24] │ │ │ │ add r2, sp, #240 @ 0xf0 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r2, sp, #204 @ 0xcc │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w b9f44 │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.w b9dd8 │ │ │ │ + b.w b9894 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - ldr.w r3, [pc, #2624] @ bc034 │ │ │ │ - ldr.w r0, [pc, #2624] @ bc038 │ │ │ │ + ldr.w r3, [pc, #2624] @ bbaf0 │ │ │ │ + ldr.w r0, [pc, #2624] @ bbaf4 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp, #20] │ │ │ │ adds r3, #4 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r3, sl │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ @@ -131704,15 +131203,15 @@ │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ - b.w baa5e │ │ │ │ + b.w ba51a │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ mov r3, sl │ │ │ │ str r6, [sp, #16] │ │ │ │ @@ -131729,19 +131228,19 @@ │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ - b.w baa56 │ │ │ │ + b.w ba512 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ tst r2, r0 │ │ │ │ - beq.w bbf20 │ │ │ │ + beq.w bb9dc │ │ │ │ vmov r3, s17 │ │ │ │ vmov r4, s20 │ │ │ │ ldr.w r2, [r9] │ │ │ │ add r4, r2 │ │ │ │ add r3, r2 │ │ │ │ cmp r4, r3 │ │ │ │ mov.w r0, r2, lsl #1 │ │ │ │ @@ -131775,68 +131274,68 @@ │ │ │ │ str r4, [sp, #176] @ 0xb0 │ │ │ │ it lt │ │ │ │ movlt r3, r4 │ │ │ │ vmov s15, r3 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - b.w b9eda │ │ │ │ + b.w b9996 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str r1, [sp, #176] @ 0xb0 │ │ │ │ - b.w bae98 │ │ │ │ + b.w ba954 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r1, sl │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr.w r0, [pc, #2348] @ bc03c │ │ │ │ + ldr.w r0, [pc, #2348] @ bbaf8 │ │ │ │ strd fp, r2, [sp, #4] │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r3, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, r9 │ │ │ │ blx 65834 │ │ │ │ ldr.w r2, [r9] │ │ │ │ adds r3, r2, #1 │ │ │ │ ldr.w r1, [sl] │ │ │ │ str r1, [sp, #192] @ 0xc0 │ │ │ │ - b.w badba │ │ │ │ + b.w ba876 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r1, sl │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr.w r0, [pc, #2296] @ bc040 │ │ │ │ + ldr.w r0, [pc, #2296] @ bbafc │ │ │ │ strd fp, r2, [sp, #4] │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r3, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, r9 │ │ │ │ blx 65834 │ │ │ │ ldr.w r2, [sl] │ │ │ │ adds r3, r2, #1 │ │ │ │ str r2, [sp, #192] @ 0xc0 │ │ │ │ - b.w baca0 │ │ │ │ + b.w ba75c │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ tst r3, r1 │ │ │ │ - beq.w bc238 │ │ │ │ + beq.w bbcf4 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ vmov r6, s19 │ │ │ │ ldr.w r3, [sl] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ vmov r1, s17 │ │ │ │ add r6, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -131860,31 +131359,31 @@ │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ mla r3, r3, r3, r1 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ - b.w b9eda │ │ │ │ + b.w b9996 │ │ │ │ mvn.w r2, #8 │ │ │ │ movs r3, #9 │ │ │ │ - b.w b9dd8 │ │ │ │ + b.w b9894 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w bc4a4 │ │ │ │ + beq.w bbf60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w bcd2c │ │ │ │ + beq.w bc7e8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r7, r4, r4 │ │ │ │ add.w r3, r4, r4, lsl #1 │ │ │ │ add r3, r7 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cmp r0, r3 │ │ │ │ - blt.w bda54 │ │ │ │ + blt.w bd510 │ │ │ │ ldr.w ip, [fp] │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ ldr r6, [sp, #168] @ 0xa8 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -131907,30 +131406,30 @@ │ │ │ │ add.w r7, r0, r5, lsl #3 │ │ │ │ add.w r6, r0, r4, lsl #3 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp, #4] │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ blx 63a44 │ │ │ │ - ldr.w r0, [pc, #2040] @ bc044 │ │ │ │ + ldr.w r0, [pc, #2040] @ bbb00 │ │ │ │ add r6, sp, #224 @ 0xe0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r9 │ │ │ │ strd fp, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ blx 5e9dc │ │ │ │ str r6, [sp, #8] │ │ │ │ - ldr.w r2, [pc, #2016] @ bc048 │ │ │ │ + ldr.w r2, [pc, #2016] @ bbb04 │ │ │ │ ldr.w r3, [r9] │ │ │ │ add r2, pc │ │ │ │ - ldr.w r0, [pc, #2008] @ bc04c │ │ │ │ + ldr.w r0, [pc, #2008] @ bbb08 │ │ │ │ subs r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ adds r1, #4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ @@ -131986,15 +131485,15 @@ │ │ │ │ blx 667e8 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r0, [sp, #12] │ │ │ │ str.w r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ - ldr.w r0, [pc, #1860] @ bc050 │ │ │ │ + ldr.w r0, [pc, #1860] @ bbb0c │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, r9 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ adds r3, #1 │ │ │ │ @@ -132014,29 +131513,29 @@ │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r6, [sp, #20] │ │ │ │ ldr r4, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r4, r3, lsl #2 │ │ │ │ - ldr.w r4, [pc, #1796] @ bc054 │ │ │ │ + ldr.w r4, [pc, #1796] @ bbb10 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ add r4, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r3, r4, #8 │ │ │ │ str r3, [sp, #32] │ │ │ │ adds r4, #12 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ blx 61064 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ strd r6, r1, [sp, #20] │ │ │ │ - ldr.w r1, [pc, #1764] @ bc058 │ │ │ │ + ldr.w r1, [pc, #1764] @ bbb14 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r0, r1 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r2, [sp, #28] │ │ │ │ @@ -132044,28 +131543,28 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp, #16] │ │ │ │ str.w r9, [sp] │ │ │ │ blx 5bf1c │ │ │ │ - b.w ba488 │ │ │ │ + b.w b9f44 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w bc29e │ │ │ │ + beq.w bbd5a │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w bca38 │ │ │ │ + beq.w bc4f4 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r7, r5, r5 │ │ │ │ add.w r3, r5, r5, lsl #1 │ │ │ │ add r3, r7 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cmp r0, r3 │ │ │ │ - blt.w bdba8 │ │ │ │ + blt.w bd664 │ │ │ │ ldr.w ip, [fp] │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ ldr r6, [sp, #168] @ 0xa8 │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, fp │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ @@ -132088,33 +131587,33 @@ │ │ │ │ add.w r4, r0, r7, lsl #3 │ │ │ │ add.w r6, r0, r5, lsl #3 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp, #4] │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ blx 64528 │ │ │ │ - ldr.w r0, [pc, #1612] @ bc05c │ │ │ │ + ldr.w r0, [pc, #1612] @ bbb18 │ │ │ │ add r6, sp, #224 @ 0xe0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r2, sl │ │ │ │ mov r1, sl │ │ │ │ strd fp, r3, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #224] @ 0xe0 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ adds r3, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ - ldr.w r2, [pc, #1584] @ bc060 │ │ │ │ + ldr.w r2, [pc, #1584] @ bbb1c │ │ │ │ add.w r3, r0, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - ldr.w r0, [pc, #1576] @ bc064 │ │ │ │ + ldr.w r0, [pc, #1576] @ bbb20 │ │ │ │ ldr.w r3, [sl] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ subs r3, #1 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, r2 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ @@ -132168,15 +131667,15 @@ │ │ │ │ blx 667e8 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ strd r5, r1, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str.w r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ - ldr.w r0, [pc, #1428] @ bc068 │ │ │ │ + ldr.w r0, [pc, #1428] @ bbb24 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, sl │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ adds r3, #1 │ │ │ │ @@ -132192,15 +131691,15 @@ │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ strd r5, r6, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r2, [sl] │ │ │ │ - ldr.w r4, [pc, #1376] @ bc06c │ │ │ │ + ldr.w r4, [pc, #1376] @ bbb28 │ │ │ │ adds r2, #1 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r4, pc │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ mov r1, sl │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #240 @ 0xf0 │ │ │ │ @@ -132208,15 +131707,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ add.w r2, r4, #8 │ │ │ │ str r2, [sp, #32] │ │ │ │ adds r4, #12 │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ blx 61064 │ │ │ │ - ldr.w r1, [pc, #1340] @ bc070 │ │ │ │ + ldr.w r1, [pc, #1340] @ bbb2c │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r0, r1 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ strd fp, r3, [sp, #20] │ │ │ │ @@ -132225,26 +131724,26 @@ │ │ │ │ mov r2, sl │ │ │ │ strd r6, r3, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w sl, [sp] │ │ │ │ blx 5bf1c │ │ │ │ - b.w ba488 │ │ │ │ + b.w b9f44 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ add r4, sp, #216 @ 0xd8 │ │ │ │ subs r3, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r5, sp, #196 @ 0xc4 │ │ │ │ - ldr.w r2, [pc, #1276] @ bc074 │ │ │ │ - ldr.w r3, [pc, #1276] @ bc078 │ │ │ │ - ldr.w r0, [pc, #1276] @ bc07c │ │ │ │ + ldr.w r2, [pc, #1276] @ bbb30 │ │ │ │ + ldr.w r3, [pc, #1276] @ bbb34 │ │ │ │ + ldr.w r0, [pc, #1276] @ bbb38 │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r2 │ │ │ │ adds r3, #8 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ @@ -132254,22 +131753,22 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 66adc │ │ │ │ vldr s14, [sp, #196] @ 0xc4 │ │ │ │ vldr s15, [sp, #232] @ 0xe8 │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.w baba6 │ │ │ │ - b.w bab7a │ │ │ │ + bpl.w ba662 │ │ │ │ + b.w ba636 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ - ldr.w r3, [pc, #1216] @ bc080 │ │ │ │ - ldr.w r0, [pc, #1216] @ bc084 │ │ │ │ + ldr.w r3, [pc, #1216] @ bbb3c │ │ │ │ + ldr.w r0, [pc, #1216] @ bbb40 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp, #20] │ │ │ │ adds r3, #4 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ @@ -132284,15 +131783,15 @@ │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ - b.w babfe │ │ │ │ + b.w ba6ba │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #16] │ │ │ │ @@ -132309,78 +131808,78 @@ │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ - b.w babf6 │ │ │ │ + b.w ba6b2 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r2, sp, #204 @ 0xcc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr.w r3, [pc, #1056] @ bc088 │ │ │ │ - ldr.w r0, [pc, #1056] @ bc08c │ │ │ │ + ldr.w r3, [pc, #1056] @ bbb44 │ │ │ │ + ldr.w r0, [pc, #1056] @ bbb48 │ │ │ │ add r3, pc │ │ │ │ str.w fp, [sp, #24] │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #32] │ │ │ │ - ldr.w r3, [pc, #1044] @ bc090 │ │ │ │ + ldr.w r3, [pc, #1044] @ bbb4c │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w b9f44 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #20] │ │ │ │ add r2, sp, #204 @ 0xcc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #996] @ (bc094 ) │ │ │ │ - ldr r0, [pc, #1000] @ (bc098 ) │ │ │ │ + ldr r3, [pc, #996] @ (bbb50 ) │ │ │ │ + ldr r0, [pc, #1000] @ (bbb54 ) │ │ │ │ add r3, pc │ │ │ │ str.w fp, [sp, #24] │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #32] │ │ │ │ - ldr r3, [pc, #992] @ (bc09c ) │ │ │ │ + ldr r3, [pc, #992] @ (bbb58 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w b9f44 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r1, sl │ │ │ │ strd r5, r8, [sp, #16] │ │ │ │ str.w r9, [sp, #12] │ │ │ │ - ldr r0, [pc, #960] @ (bc0a0 ) │ │ │ │ + ldr r0, [pc, #960] @ (bbb5c ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ adds r3, #1 │ │ │ │ strd fp, r2, [sp, #4] │ │ │ │ @@ -132400,40 +131899,40 @@ │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ str r3, [sp, #192] @ 0xc0 │ │ │ │ adds r3, #1 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ add.w r3, r1, r3, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #896] @ (bc0a4 ) │ │ │ │ + ldr r3, [pc, #896] @ (bbb60 ) │ │ │ │ mov r1, sl │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ blx 61064 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ba488 │ │ │ │ + beq.w b9f44 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, sl │ │ │ │ - ldr r0, [pc, #864] @ (bc0a8 ) │ │ │ │ + ldr r0, [pc, #864] @ (bbb64 ) │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ strd fp, r3, [sp] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ blx 5e9dc │ │ │ │ - b.w ba488 │ │ │ │ - ldr r0, [pc, #844] @ (bc0ac ) │ │ │ │ + b.w b9f44 │ │ │ │ + ldr r0, [pc, #844] @ (bbb68 ) │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ strd fp, r2, [sp] │ │ │ │ mov r2, sl │ │ │ │ @@ -132446,61 +131945,61 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ - ldr r0, [pc, #800] @ (bc0b0 ) │ │ │ │ + ldr r0, [pc, #800] @ (bbb6c ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, r9 │ │ │ │ blx 65834 │ │ │ │ - b.w bac54 │ │ │ │ + b.w ba710 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r2, r9 │ │ │ │ - ldr r0, [pc, #780] @ (bc0b4 ) │ │ │ │ + ldr r0, [pc, #780] @ (bbb70 ) │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ strd fp, r3, [sp] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ - cbz r3, bbdc4 │ │ │ │ + cbz r3, bb880 │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r3, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ - cbz r3, bbdce │ │ │ │ + cbz r3, bb88a │ │ │ │ ldr.w r3, [sl] │ │ │ │ str r3, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r1, sp, #208 @ 0xd0 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ - ldr r0, [pc, #720] @ (bc0b8 ) │ │ │ │ + ldr r0, [pc, #720] @ (bbb74 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, sl │ │ │ │ blx 65834 │ │ │ │ - b.w bac5c │ │ │ │ + b.w ba718 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r2, sp, #204 @ 0xcc │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -132510,28 +132009,28 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #668] @ (bc0bc ) │ │ │ │ - ldr r0, [pc, #668] @ (bc0c0 ) │ │ │ │ + ldr r3, [pc, #668] @ (bbb78 ) │ │ │ │ + ldr r0, [pc, #668] @ (bbb7c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #32] │ │ │ │ - ldr r3, [pc, #664] @ (bc0c4 ) │ │ │ │ + ldr r3, [pc, #664] @ (bbb80 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w b9f44 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -132539,31 +132038,31 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #616] @ (bc0c8 ) │ │ │ │ - ldr r0, [pc, #620] @ (bc0cc ) │ │ │ │ + ldr r3, [pc, #616] @ (bbb84 ) │ │ │ │ + ldr r0, [pc, #620] @ (bbb88 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #32] │ │ │ │ - ldr r3, [pc, #612] @ (bc0d0 ) │ │ │ │ + ldr r3, [pc, #612] @ (bbb8c ) │ │ │ │ add r2, sp, #204 @ 0xcc │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ - ldr r0, [pc, #592] @ (bc0d4 ) │ │ │ │ + b.w b9f44 │ │ │ │ + ldr r0, [pc, #592] @ (bbb90 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ strd fp, r2, [sp] │ │ │ │ mov r2, r9 │ │ │ │ @@ -132576,67 +132075,67 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ - ldr r0, [pc, #548] @ (bc0d8 ) │ │ │ │ + ldr r0, [pc, #548] @ (bbb94 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, r9 │ │ │ │ blx 65834 │ │ │ │ - b.w bad76 │ │ │ │ + b.w ba832 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, r9 │ │ │ │ - ldr r0, [pc, #528] @ (bc0dc ) │ │ │ │ + ldr r0, [pc, #528] @ (bbb98 ) │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ strd fp, r3, [sp] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ - cbz r3, bbee8 │ │ │ │ + cbz r3, bb9a4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ - cbz r3, bbef2 │ │ │ │ + cbz r3, bb9ae │ │ │ │ ldr.w r3, [sl] │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r2, sp, #188 @ 0xbc │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ - ldr r0, [pc, #468] @ (bc0e0 ) │ │ │ │ + ldr r0, [pc, #468] @ (bbb9c ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, r9 │ │ │ │ blx 65834 │ │ │ │ - b.w bad6e │ │ │ │ + b.w ba82a │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ subs r2, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ tst r3, r2 │ │ │ │ - beq.w bc6a6 │ │ │ │ + beq.w bc162 │ │ │ │ vmov r2, s17 │ │ │ │ vmov r4, s20 │ │ │ │ ldr.w r3, [r9] │ │ │ │ vmov r0, s16 │ │ │ │ add r4, r3 │ │ │ │ add r2, r3 │ │ │ │ cmp r4, r2 │ │ │ │ @@ -132660,15 +132159,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ vmov s15, r3 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - b.w b9eda │ │ │ │ + b.w b9996 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ adds r2, r4, #1 │ │ │ │ add r4, r2 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ @@ -132692,15 +132191,15 @@ │ │ │ │ blx 667e8 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ mov r2, r9 │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [r0, #0] │ │ │ │ - ldr r0, [pc, #280] @ (bc0e4 ) │ │ │ │ + ldr r0, [pc, #280] @ (bbba0 ) │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ adds r3, #1 │ │ │ │ strd fp, r7, [sp, #4] │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ @@ -132715,133 +132214,133 @@ │ │ │ │ mov r1, r9 │ │ │ │ strd r4, fp, [sp, #20] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r2, [r9] │ │ │ │ adds r2, #1 │ │ │ │ add.w r2, r0, r2, lsl #2 │ │ │ │ - ldr r0, [pc, #228] @ (bc0e8 ) │ │ │ │ + ldr r0, [pc, #228] @ (bbba4 ) │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - ldr r2, [pc, #228] @ (bc0ec ) │ │ │ │ + ldr r2, [pc, #228] @ (bbba8 ) │ │ │ │ adds r0, #8 │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - ldr r0, [pc, #216] @ (bc0f0 ) │ │ │ │ + ldr r0, [pc, #216] @ (bbbac ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ - ldr r0, [pc, #88] @ (bc080 ) │ │ │ │ + b.w b9f44 │ │ │ │ + ldr r5, [pc, #168] @ (bbb8c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r4!, {r3, r6} │ │ │ │ + ldmia r1!, {r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r0, #1 │ │ │ │ + asrs r2, r0, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r5, #116] @ 0x74 │ │ │ │ + strb r6, [r3, #19] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r1, #32 │ │ │ │ + asrs r6, r1, #21 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r4!, {r1, r3, r7} │ │ │ │ + ldmia r2, {r1, r2} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r3!, {r2, r4, r5, r6} │ │ │ │ + ldmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r3!, {r1, r3, r4, r5} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r3, #76] @ 0x4c │ │ │ │ + strb r0, [r2, #9] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add sl, fp │ │ │ │ + ldr r1, [pc, #952] @ (bbec0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r1!, {r2} │ │ │ │ + stmia r6!, {r2, r3, r4, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r7!, {} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r6, #18 │ │ │ │ + asrs r4, r6, #7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r1!, {r3} │ │ │ │ + stmia r6!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - itte vs │ │ │ │ - lslvs r3, r3, #1 │ │ │ │ - orrvs r0, r2 │ │ │ │ - lslvc r5, r3, #1 │ │ │ │ - ldr r0, [r6, #44] @ 0x2c │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldr r0, [pc, #144] @ (bbbb0 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strb r4, [r4, #1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - nop {11} │ │ │ │ + stmia r5!, {r2, r3, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r6, #11 │ │ │ │ + asrs r6, r6, #32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - itte mi │ │ │ │ - lslmi r3, r3, #1 │ │ │ │ - rormi r0, r1 │ │ │ │ - lslpl r5, r3, #1 │ │ │ │ - lsrs r6, r0, #10 │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r7} │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + mov ip, fp │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r4!, {r3, r4, r6, r7} │ │ │ │ + lsrs r6, r0, #31 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldmia r2, {r2, r3, r4, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r0, #9 │ │ │ │ + lsrs r2, r0, #30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bkpt 0x00c2 │ │ │ │ + stmia r4!, {r1, r2, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r3, #6 │ │ │ │ + lsrs r2, r3, #27 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ + ldr r4, [r5, #96] @ 0x60 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r2, r1 │ │ │ │ + cmp lr, fp │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r0, r3, #5 │ │ │ │ + lsrs r0, r3, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - pop {r3, r6, r7} │ │ │ │ + stmia r2!, {r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r1 │ │ │ │ + cmp lr, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - pop {r1, r2, r3, r5, r7, pc} │ │ │ │ + stmia r3!, {r1, r4, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r4, #3 │ │ │ │ + lsrs r4, r4, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r2!, {r5, r7} │ │ │ │ + ldmia r0!, {r2, r4, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - pop {r5} │ │ │ │ + stmia r1!, {r3, r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - pop {pc} │ │ │ │ + stmia r2!, {r2, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [r0, #120] @ 0x78 │ │ │ │ + ldr r2, [r7, #76] @ 0x4c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - pop {r1, r5, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r4, #31 │ │ │ │ + lsrs r6, r4, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [r1, #112] @ 0x70 │ │ │ │ + ldr r6, [r7, #68] @ 0x44 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r7, #28 │ │ │ │ + add r0, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r0, r5, #30 │ │ │ │ + lsrs r0, r5, #19 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbnz r0, bc116 │ │ │ │ + stmia r0!, {r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, #218 @ 0xda │ │ │ │ + mvns r6, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r5, #104] @ 0x68 │ │ │ │ + ldr r0, [r4, #64] @ 0x40 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbnz r0, bc152 │ │ │ │ + stmia r1!, {r2, r4, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - hlt 0x0032 │ │ │ │ + stmia r0!, {r1, r3} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r2, bc144 │ │ │ │ + stmia r1!, {r1, r2} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - hlt 0x003a │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r0, #24 │ │ │ │ + lsrs r4, r0, #13 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r5, #54 @ 0x36 │ │ │ │ + negs r2, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [r3, #80] @ 0x50 │ │ │ │ + ldr r6, [r1, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r1, [sp, #152] @ 0x98 │ │ │ │ adds r4, r5, #1 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r5, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ @@ -132863,15 +132362,15 @@ │ │ │ │ mov r3, fp │ │ │ │ str r7, [sp, #20] │ │ │ │ blx 667e8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ strd r4, r6, [sp, #8] │ │ │ │ mov r2, r9 │ │ │ │ strd r7, r8, [sp, #16] │ │ │ │ - ldr.w r0, [pc, #2864] @ bcc70 │ │ │ │ + ldr.w r0, [pc, #2864] @ bc72c │ │ │ │ ldr r3, [r1, #0] │ │ │ │ mov r1, sl │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r5 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ adds r3, #1 │ │ │ │ @@ -132888,36 +132387,36 @@ │ │ │ │ mov r1, sl │ │ │ │ strd r4, fp, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ - ldr.w r0, [pc, #2808] @ bcc74 │ │ │ │ + ldr.w r0, [pc, #2808] @ bc730 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - ldr.w r3, [pc, #2804] @ bcc78 │ │ │ │ + ldr.w r3, [pc, #2804] @ bc734 │ │ │ │ adds r0, #8 │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #24] │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r0, [sp, #28] │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ - ldr.w r0, [pc, #2788] @ bcc7c │ │ │ │ + ldr.w r0, [pc, #2788] @ bc738 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w b9f44 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, r9 │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ strd r5, sl, [sp, #8] │ │ │ │ - ldr.w r0, [pc, #2764] @ bcc80 │ │ │ │ + ldr.w r0, [pc, #2764] @ bc73c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp, #4] │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ adds r3, #1 │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -132933,46 +132432,46 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ strd r4, fp, [sp, #12] │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r2, [r9] │ │ │ │ str r2, [sp, #204] @ 0xcc │ │ │ │ adds r2, #1 │ │ │ │ - ldr.w r0, [pc, #2708] @ bcc84 │ │ │ │ + ldr.w r0, [pc, #2708] @ bc740 │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r2, [pc, #2704] @ bcc88 │ │ │ │ + ldr.w r2, [pc, #2704] @ bc744 │ │ │ │ add r0, pc │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ adds r2, #8 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r2, [sp, #24] │ │ │ │ add r2, sp, #240 @ 0xf0 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r2, sp, #204 @ 0xcc │ │ │ │ blx 61064 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ba488 │ │ │ │ + beq.w b9f44 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r2, r9 │ │ │ │ - ldr.w r0, [pc, #2668] @ bcc8c │ │ │ │ + ldr.w r0, [pc, #2668] @ bc748 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ strd fp, r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ blx 5e9dc │ │ │ │ - b.w ba488 │ │ │ │ + b.w b9f44 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ tst r0, r1 │ │ │ │ - beq.w bc9f2 │ │ │ │ + beq.w bc4ae │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ vmov r6, s19 │ │ │ │ ldr.w r3, [sl] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ vmov r1, s17 │ │ │ │ add r6, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -133001,33 +132500,33 @@ │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ mla r3, r4, r3, r1 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ - b.w b9eda │ │ │ │ + b.w b9996 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ba488 │ │ │ │ + beq.w b9f44 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w bd022 │ │ │ │ + beq.w bcade │ │ │ │ mul.w r2, r5, r5 │ │ │ │ add.w r3, r5, r5, lsl #1 │ │ │ │ add r4, r5 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ cmp r4, r3 │ │ │ │ ite ge │ │ │ │ addge r2, r2, r4 │ │ │ │ addlt r2, r2, r3 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w be1c8 │ │ │ │ + blt.w bdc84 │ │ │ │ ldr.w r1, [fp] │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ mul.w r2, r1, r5 │ │ │ │ add r0, r2 │ │ │ │ cmp r3, r0 │ │ │ │ @@ -133051,40 +132550,40 @@ │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add.w r3, r0, r5, lsl #3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ blx 64528 │ │ │ │ - ldr.w r0, [pc, #2420] @ bcc90 │ │ │ │ + ldr.w r0, [pc, #2420] @ bc74c │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r2, r9 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ strd fp, r7, [sp] │ │ │ │ add r7, sp, #224 @ 0xe0 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ blx 5e9dc │ │ │ │ - ldr.w r0, [pc, #2392] @ bcc94 │ │ │ │ + ldr.w r0, [pc, #2392] @ bc750 │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ strd fp, r2, [sp] │ │ │ │ mov r2, sl │ │ │ │ str r7, [sp, #8] │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #224] @ 0xe0 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ adds r3, #1 │ │ │ │ str r7, [sp, #8] │ │ │ │ - ldr.w r2, [pc, #2364] @ bcc98 │ │ │ │ + ldr.w r2, [pc, #2364] @ bc754 │ │ │ │ add.w r3, r0, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ ldr.w r3, [sl] │ │ │ │ adds r2, #4 │ │ │ │ ldrd r1, r0, [sp, #68] @ 0x44 │ │ │ │ @@ -133141,15 +132640,15 @@ │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ strd r5, r1, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #8] │ │ │ │ str.w r8, [sp, #20] │ │ │ │ - ldr.w r0, [pc, #2204] @ bcc9c │ │ │ │ + ldr.w r0, [pc, #2204] @ bc758 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -133164,15 +132663,15 @@ │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ strd r5, r7, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r2, [sl] │ │ │ │ - ldr.w r4, [pc, #2156] @ bcca0 │ │ │ │ + ldr.w r4, [pc, #2156] @ bc75c │ │ │ │ adds r2, #1 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ add r4, pc │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ mov r1, sl │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #240 @ 0xf0 │ │ │ │ @@ -133180,15 +132679,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ add.w r2, r4, #8 │ │ │ │ str r2, [sp, #32] │ │ │ │ adds r4, #12 │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ blx 61064 │ │ │ │ - ldr.w r1, [pc, #2120] @ bcca4 │ │ │ │ + ldr.w r1, [pc, #2120] @ bc760 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ mov r3, r9 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ @@ -133199,41 +132698,41 @@ │ │ │ │ str.w fp, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r4, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w sl, [sp] │ │ │ │ blx 5bf1c │ │ │ │ - ldr.w r0, [pc, #2076] @ bcca8 │ │ │ │ + ldr.w r0, [pc, #2076] @ bc764 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ strd r7, r4, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ add r0, pc │ │ │ │ blx 5e9dc │ │ │ │ - b.w ba488 │ │ │ │ + b.w b9f44 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ba488 │ │ │ │ + beq.w b9f44 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w bd4aa │ │ │ │ + beq.w bcf66 │ │ │ │ mul.w r2, r4, r4 │ │ │ │ add.w r3, r4, r4, lsl #1 │ │ │ │ add r5, r4 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ cmp r5, r3 │ │ │ │ ite ge │ │ │ │ addge r2, r2, r5 │ │ │ │ addlt r2, r2, r3 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w be574 │ │ │ │ + blt.w be030 │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r7, sp, #176 @ 0xb0 │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #8] │ │ │ │ mul.w r2, r1, r4 │ │ │ │ @@ -133261,36 +132760,36 @@ │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r9 │ │ │ │ blx 63a44 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ strd fp, r0, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - ldr.w r0, [pc, #1920] @ bccac │ │ │ │ + ldr.w r0, [pc, #1920] @ bc768 │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ blx 5e9dc │ │ │ │ - ldr.w r0, [pc, #1900] @ bccb0 │ │ │ │ + ldr.w r0, [pc, #1900] @ bc76c │ │ │ │ mov r2, r9 │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ strd fp, r6, [sp] │ │ │ │ add r6, sp, #224 @ 0xe0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ blx 5e9dc │ │ │ │ str r6, [sp, #8] │ │ │ │ - ldr.w r2, [pc, #1876] @ bccb4 │ │ │ │ + ldr.w r2, [pc, #1876] @ bc770 │ │ │ │ ldr.w r3, [r9] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ subs r3, #1 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, r2 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ @@ -133352,15 +132851,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ strd r7, r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ - ldr.w r0, [pc, #1712] @ bccb8 │ │ │ │ + ldr.w r0, [pc, #1712] @ bc774 │ │ │ │ subs r3, r3, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r3, #1 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ @@ -133376,27 +132875,27 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r4, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r4, r3, lsl #2 │ │ │ │ - ldr.w r4, [pc, #1656] @ bccbc │ │ │ │ + ldr.w r4, [pc, #1656] @ bc778 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ add r4, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r3, r4, #8 │ │ │ │ str r3, [sp, #32] │ │ │ │ adds r4, #12 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ blx 61064 │ │ │ │ - ldr.w r1, [pc, #1632] @ bccc0 │ │ │ │ + ldr.w r1, [pc, #1632] @ bc77c │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ mov r3, r9 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ @@ -133406,26 +132905,26 @@ │ │ │ │ mov r2, sl │ │ │ │ str.w fp, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w r9, [sp] │ │ │ │ blx 5bf1c │ │ │ │ - ldr.w r0, [pc, #1588] @ bccc4 │ │ │ │ + ldr.w r0, [pc, #1588] @ bc780 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp, #8] │ │ │ │ strd fp, r5, [sp] │ │ │ │ add r0, pc │ │ │ │ blx 5e9dc │ │ │ │ - b.w ba488 │ │ │ │ + b.w b9f44 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ tst r0, r2 │ │ │ │ - beq.w bcf6c │ │ │ │ + beq.w bca28 │ │ │ │ vmov r2, s17 │ │ │ │ vmov r4, s20 │ │ │ │ ldr.w r3, [r9] │ │ │ │ add r4, r3 │ │ │ │ add r2, r3 │ │ │ │ cmp r4, r2 │ │ │ │ mov.w r0, r3, lsl #1 │ │ │ │ @@ -133446,15 +132945,15 @@ │ │ │ │ add r1, r0 │ │ │ │ str r1, [sp, #180] @ 0xb4 │ │ │ │ cmp r4, r1 │ │ │ │ it lt │ │ │ │ movlt r4, r1 │ │ │ │ str r4, [sp, #168] @ 0xa8 │ │ │ │ mla r3, r0, r3, r4 │ │ │ │ - b.n bbf68 │ │ │ │ + b.n bba24 │ │ │ │ subs r6, r6, r5 │ │ │ │ str r6, [sp, #176] @ 0xb0 │ │ │ │ ldr r6, [sp, #152] @ 0x98 │ │ │ │ adds r5, #1 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ add r7, sp, #176 @ 0xb0 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ @@ -133464,32 +132963,32 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ add.w r4, r6, r5, lsl #3 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp, #8] │ │ │ │ blx 64528 │ │ │ │ - ldr.w r0, [pc, #1444] @ bccc8 │ │ │ │ + ldr.w r0, [pc, #1444] @ bc784 │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #8] │ │ │ │ strd fp, r3, [sp] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ - ldr.w r2, [pc, #1412] @ bcccc │ │ │ │ + ldr.w r2, [pc, #1412] @ bc788 │ │ │ │ ldr.w r3, [sl] │ │ │ │ - ldr.w r0, [pc, #1408] @ bccd0 │ │ │ │ + ldr.w r0, [pc, #1408] @ bc78c │ │ │ │ add r2, pc │ │ │ │ subs r3, #1 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ adds r3, r2, #4 │ │ │ │ add r2, sp, #180 @ 0xb4 │ │ │ │ @@ -133541,29 +133040,29 @@ │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ strd fp, r6, [sp, #24] │ │ │ │ strd sl, r2, [sp, #4] │ │ │ │ strd r7, r8, [sp, #32] │ │ │ │ str r3, [sp, #12] │ │ │ │ str.w r9, [sp] │ │ │ │ - ldr.w r2, [pc, #1260] @ bccd4 │ │ │ │ + ldr.w r2, [pc, #1260] @ bc790 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - ldr.w r0, [pc, #1256] @ bccd8 │ │ │ │ + ldr.w r0, [pc, #1256] @ bc794 │ │ │ │ add r2, pc │ │ │ │ subs r3, r3, r5 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, sl │ │ │ │ blx 59c80 │ │ │ │ str r6, [sp, #12] │ │ │ │ strd r7, r8, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ - ldr.w r0, [pc, #1232] @ bccdc │ │ │ │ + ldr.w r0, [pc, #1232] @ bc798 │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ subs r3, r3, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -133589,24 +133088,24 @@ │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r1, r3, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r3, [pc, #1156] @ bcce0 │ │ │ │ + ldr.w r3, [pc, #1156] @ bc79c │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #32] │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w b9f44 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ subs r5, r5, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ str r5, [sp, #176] @ 0xb0 │ │ │ │ @@ -133616,32 +133115,32 @@ │ │ │ │ add.w r4, r3, r5, lsl #3 │ │ │ │ mov r0, sl │ │ │ │ mov r3, fp │ │ │ │ str.w r8, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ blx 63a44 │ │ │ │ - ldr.w r0, [pc, #1092] @ bcce4 │ │ │ │ + ldr.w r0, [pc, #1092] @ bc7a0 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ mov r2, r9 │ │ │ │ ldr r7, [sp, #116] @ 0x74 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ strd fp, r1, [sp] │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #8] │ │ │ │ blx 5e9dc │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #1 │ │ │ │ - ble.n bc8e8 │ │ │ │ + ble.n bc3a4 │ │ │ │ subs r3, #1 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ - ldr.w r3, [pc, #1056] @ bcce8 │ │ │ │ + ldr.w r3, [pc, #1056] @ bc7a4 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ - ldr.w r0, [pc, #1052] @ bccec │ │ │ │ + ldr.w r0, [pc, #1052] @ bc7a8 │ │ │ │ add r3, pc │ │ │ │ add.w r2, r1, #8 │ │ │ │ adds r3, #4 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ add r2, sp, #180 @ 0xb4 │ │ │ │ mov r1, r6 │ │ │ │ @@ -133693,32 +133192,32 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ strd fp, r5, [sp, #24] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r9, r2, [sp, #4] │ │ │ │ strd r6, r8, [sp, #32] │ │ │ │ str.w r9, [sp] │ │ │ │ - ldr r2, [pc, #904] @ (bccf0 ) │ │ │ │ + ldr r2, [pc, #904] @ (bc7ac ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr r1, [pc, #904] @ (bccf4 ) │ │ │ │ + ldr r1, [pc, #904] @ (bc7b0 ) │ │ │ │ add r2, pc │ │ │ │ - ldr r0, [pc, #904] @ (bccf8 ) │ │ │ │ + ldr r0, [pc, #904] @ (bc7b4 ) │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ mov r3, sl │ │ │ │ blx 59c80 │ │ │ │ strd r7, r5, [sp, #8] │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ mov r2, r9 │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ - ldr r0, [pc, #876] @ (bccfc ) │ │ │ │ + ldr r0, [pc, #876] @ (bc7b8 ) │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r5, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ adds r3, #1 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -133735,35 +133234,35 @@ │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #4] │ │ │ │ str.w fp, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r2, [r9] │ │ │ │ - ldr r0, [pc, #820] @ (bcd00 ) │ │ │ │ + ldr r0, [pc, #820] @ (bc7bc ) │ │ │ │ adds r2, #1 │ │ │ │ add r0, pc │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #812] @ (bcd04 ) │ │ │ │ + ldr r2, [pc, #812] @ (bc7c0 ) │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ adds r2, #8 │ │ │ │ str r2, [sp, #32] │ │ │ │ - ldr r2, [pc, #808] @ (bcd08 ) │ │ │ │ + ldr r2, [pc, #808] @ (bc7c4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r2, sp, #240 @ 0xf0 │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, r9 │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w b9f44 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ tst r0, r1 │ │ │ │ - beq.w bcfc0 │ │ │ │ + beq.w bca7c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ vmov r6, s19 │ │ │ │ ldr.w r3, [sl] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ vmov r1, s17 │ │ │ │ add r6, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -133779,31 +133278,31 @@ │ │ │ │ movlt r1, r6 │ │ │ │ vmov r6, s20 │ │ │ │ add r6, r4 │ │ │ │ cmp r1, r6 │ │ │ │ it lt │ │ │ │ movlt r1, r6 │ │ │ │ vmov r6, s18 │ │ │ │ - b.w bb7aa │ │ │ │ + b.w bb266 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w bd298 │ │ │ │ + beq.w bcd54 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ adds r1, r2, r5 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mla r2, r5, r2, r1 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w be358 │ │ │ │ + blt.w bde14 │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ mla r1, r5, r1, r0 │ │ │ │ cmp r3, r1 │ │ │ │ - blt.w be1a6 │ │ │ │ + blt.w bdc62 │ │ │ │ mul.w r1, r2, r5 │ │ │ │ mov r6, r2 │ │ │ │ adds r7, r1, #1 │ │ │ │ strd r6, r2, [sp, #224] @ 0xe0 │ │ │ │ mla r6, r6, r5, r7 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ @@ -133827,32 +133326,32 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ blx 64528 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ strd fp, r5, [sp] │ │ │ │ add r3, sp, #228 @ 0xe4 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ mov r2, sl │ │ │ │ - ldr r0, [pc, #596] @ (bcd0c ) │ │ │ │ + ldr r0, [pc, #596] @ (bc7c8 ) │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ adds r3, #1 │ │ │ │ - ldr r2, [pc, #572] @ (bcd10 ) │ │ │ │ + ldr r2, [pc, #572] @ (bc7cc ) │ │ │ │ add.w r3, r0, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - ldr r0, [pc, #568] @ (bcd14 ) │ │ │ │ + ldr r0, [pc, #568] @ (bc7d0 ) │ │ │ │ ldr.w r3, [sl] │ │ │ │ mov r1, r2 │ │ │ │ adds r1, #4 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, sp, #180 @ 0xb4 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ @@ -133927,30 +133426,30 @@ │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ strd r4, r8, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r0, [pc, #368] @ (bcd18 ) │ │ │ │ + ldr r0, [pc, #368] @ (bc7d4 ) │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r6 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, sl │ │ │ │ blx 65834 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, sl │ │ │ │ strd r4, r8, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r0, [pc, #336] @ (bcd1c ) │ │ │ │ + ldr r0, [pc, #336] @ (bc7d8 ) │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ subs r3, r3, r6 │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ adds r3, #1 │ │ │ │ str r6, [sp, #0] │ │ │ │ @@ -133969,15 +133468,15 @@ │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ strd r6, r7, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r5, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ - ldr r4, [pc, #280] @ (bcd20 ) │ │ │ │ + ldr r4, [pc, #280] @ (bc7dc ) │ │ │ │ adds r3, #1 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ add r4, pc │ │ │ │ add.w r3, r5, r3, lsl #2 │ │ │ │ add.w r2, r4, #8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ @@ -133985,15 +133484,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ blx 61064 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #24] │ │ │ │ adds r4, #12 │ │ │ │ - ldr r1, [pc, #248] @ (bcd24 ) │ │ │ │ + ldr r1, [pc, #248] @ (bc7e0 ) │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r0, r1 │ │ │ │ str r5, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -134004,129 +133503,132 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #28] │ │ │ │ str.w fp, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str.w sl, [sp] │ │ │ │ blx 5bf1c │ │ │ │ - ldr r0, [pc, #208] @ (bcd28 ) │ │ │ │ + ldr r0, [pc, #208] @ (bc7e4 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, sl │ │ │ │ strd r4, fp, [sp, #4] │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 5e9dc │ │ │ │ - b.w ba488 │ │ │ │ + b.w b9f44 │ │ │ │ nop │ │ │ │ - cbnz r6, bcc84 │ │ │ │ + bkpt 0x00c2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r1, #18 │ │ │ │ + lsrs r0, r1, #7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r3, #184 @ 0xb8 │ │ │ │ + lsrs r4, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb7ea │ │ │ │ + pop {r1, r6, pc} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb8d4 │ │ │ │ + bkpt 0x0050 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r7, #48] @ 0x30 │ │ │ │ + ldr r6, [r5, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r1, #16 │ │ │ │ + lsrs r2, r1, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - pop {r2, r6, r7, pc} │ │ │ │ + stmia r3!, {r3, r4, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [r1, #32] │ │ │ │ + str r0, [r0, #120] @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xb642 │ │ │ │ + cbnz r2, bc7ba │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r1, #230 @ 0xe6 │ │ │ │ + subs r6, #250 @ 0xfa │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb688 │ │ │ │ + pop {r2} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r1, #7 │ │ │ │ + lsls r6, r1, #28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb61c │ │ │ │ + cbnz r0, bc7c8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r2, bcd00 │ │ │ │ + stmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r4, r6} │ │ │ │ + cbnz r0, bc796 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh r0, [r5, r7] │ │ │ │ + str r4, [r3, #84] @ 0x54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r7, #226 @ 0xe2 │ │ │ │ + subs r4, #246 @ 0xf6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - push {r2, r3, r4, r5, r6} │ │ │ │ + rev r0, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vmov.i32 q8, #140 @ 0x0000008c │ │ │ │ - push {r3, r4} │ │ │ │ + lsls r0, r0, #20 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + cbnz r4, bc7a2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r0, bccdc │ │ │ │ + bkpt 0x00e4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sxtb r2, r3 │ │ │ │ + @ instruction: 0xb7b2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r5, #248 @ 0xf8 │ │ │ │ + subs r3, #12 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r3, r7] │ │ │ │ + str r2, [r2, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbz r0, bcd22 │ │ │ │ + @ instruction: 0xb8a4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - uxth r4, r2 │ │ │ │ + @ instruction: 0xb810 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sxtb r4, r7 │ │ │ │ + @ instruction: 0xb800 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stc2 0, cr0, [sl, #368]! @ 0x170 │ │ │ │ - ldrb r4, [r1, r2] │ │ │ │ + lsls r2, r5, #11 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r0, [r0, #32] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #120 @ 0x78 │ │ │ │ + subs r1, #140 @ 0x8c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - sub sp, #168 @ 0xa8 │ │ │ │ + @ instruction: 0xb602 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r4, bccf8 │ │ │ │ + @ instruction: 0xb688 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r0, bcd20 │ │ │ │ + @ instruction: 0xb71c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r0, bcd02 │ │ │ │ + @ instruction: 0xb69c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sub sp, #480 @ 0x1e0 │ │ │ │ + cpsid a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r5, r5] │ │ │ │ + str r4, [r3, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldc2 0, cr0, [r0], #-368 @ 0xfffffe90 │ │ │ │ - adds r3, #104 @ 0x68 │ │ │ │ + lsls r0, r6, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r6, sp, #800 @ 0x320 │ │ │ │ + subs r0, #124 @ 0x7c │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + push {r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, #112 @ 0x70 │ │ │ │ + adds r7, #132 @ 0x84 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r1, r1] │ │ │ │ + ldrsh r4, [r7, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r6, sp, #904 @ 0x388 │ │ │ │ + push {r1, r2, r3, r4, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, sp, #784 @ 0x310 │ │ │ │ + push {r3, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr??.w r0, [lr, #92] @ 0x5c │ │ │ │ - add r6, sp, #320 @ 0x140 │ │ │ │ + vqadd.u64 q0, q7, q6 │ │ │ │ + cbz r4, bc854 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r0, bcd8e │ │ │ │ + cbnz r4, bc7ee │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.w bd716 │ │ │ │ + beq.w bd1d2 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ adds r1, r2, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mla r2, r4, r2, r1 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w be6ca │ │ │ │ + blt.w be186 │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ mla r1, r4, r1, r0 │ │ │ │ cmp r3, r1 │ │ │ │ - blt.w be184 │ │ │ │ + blt.w bdc40 │ │ │ │ mul.w r1, r2, r4 │ │ │ │ mov r6, r2 │ │ │ │ adds r7, r1, #1 │ │ │ │ strd r6, r2, [sp, #224] @ 0xe0 │ │ │ │ mla r6, r6, r4, r7 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ @@ -134150,29 +133652,29 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ blx 63a44 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ strd fp, r5, [sp] │ │ │ │ add r3, sp, #228 @ 0xe4 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ mov r2, r9 │ │ │ │ - ldr.w r0, [pc, #2928] @ bd918 │ │ │ │ + ldr.w r0, [pc, #2928] @ bd3d4 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr.w r2, [pc, #2908] @ bd91c │ │ │ │ + ldr.w r2, [pc, #2908] @ bd3d8 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r2, pc │ │ │ │ - ldr.w r0, [pc, #2900] @ bd920 │ │ │ │ + ldr.w r0, [pc, #2900] @ bd3dc │ │ │ │ subs r3, #1 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ adds r2, #4 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ add.w r3, r1, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ @@ -134245,15 +133747,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ strd r4, r8, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr.w r0, [pc, #2696] @ bd924 │ │ │ │ + ldr.w r0, [pc, #2696] @ bd3e0 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ subs r3, r3, r6 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -134262,15 +133764,15 @@ │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r1, r9 │ │ │ │ strd r4, r8, [sp, #16] │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ - ldr.w r0, [pc, #2660] @ bd928 │ │ │ │ + ldr.w r0, [pc, #2660] @ bd3e4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r6 │ │ │ │ ldr r6, [sp, #96] @ 0x60 │ │ │ │ adds r3, #1 │ │ │ │ @@ -134290,28 +133792,28 @@ │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #24] │ │ │ │ strd r7, r5, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ - ldr.w r4, [pc, #2600] @ bd92c │ │ │ │ + ldr.w r4, [pc, #2600] @ bd3e8 │ │ │ │ adds r3, #1 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ add r4, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ add.w r2, r4, #8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, r9 │ │ │ │ blx 61064 │ │ │ │ - ldr.w r1, [pc, #2572] @ bd930 │ │ │ │ + ldr.w r1, [pc, #2572] @ bd3ec │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ adds r4, #12 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -134323,26 +133825,26 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, r9 │ │ │ │ strd fp, r5, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str.w r9, [sp] │ │ │ │ blx 5bf1c │ │ │ │ - ldr.w r0, [pc, #2528] @ bd934 │ │ │ │ + ldr.w r0, [pc, #2528] @ bd3f0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r9 │ │ │ │ strd r4, fp, [sp, #4] │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 5e9dc │ │ │ │ - b.w ba488 │ │ │ │ + b.w b9f44 │ │ │ │ ldr r0, [sp, #140] @ 0x8c │ │ │ │ tst r0, r2 │ │ │ │ - beq.w bd9b0 │ │ │ │ + beq.w bd46c │ │ │ │ vmov r2, s17 │ │ │ │ vmov r4, s20 │ │ │ │ ldr.w r3, [r9] │ │ │ │ add r4, r3 │ │ │ │ add r2, r3 │ │ │ │ cmp r4, r2 │ │ │ │ mov.w r0, r3, lsl #1 │ │ │ │ @@ -134364,20 +133866,20 @@ │ │ │ │ mov r1, r4 │ │ │ │ cmp r4, r0 │ │ │ │ str r0, [sp, #180] @ 0xb4 │ │ │ │ it lt │ │ │ │ movlt r1, r0 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ mla r3, r3, r3, r1 │ │ │ │ - b.w bbf68 │ │ │ │ + b.w bba24 │ │ │ │ vcvt.s32.f32 s15, s21 │ │ │ │ ldr r1, [sp, #148] @ 0x94 │ │ │ │ tst r3, r1 │ │ │ │ vmov r4, s15 │ │ │ │ - beq.w bd9f2 │ │ │ │ + beq.w bd4ae │ │ │ │ vmov r3, s17 │ │ │ │ ldr.w r1, [sl] │ │ │ │ adds r0, r1, r4 │ │ │ │ add.w r2, r2, r1, lsl #1 │ │ │ │ add r3, r1 │ │ │ │ cmp r0, r3 │ │ │ │ it lt │ │ │ │ @@ -134399,36 +133901,36 @@ │ │ │ │ mla r1, r1, r1, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ - b.w b9eda │ │ │ │ + b.w b9996 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w bdf3e │ │ │ │ + beq.w bd9fa │ │ │ │ add.w r3, r5, r5, lsl #1 │ │ │ │ adds r2, r5, r4 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ lsls r3, r5, #1 │ │ │ │ mla r2, r5, r3, r2 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w bee00 │ │ │ │ + blt.w be8bc │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ mla r1, r5, r1, r0 │ │ │ │ cmp r3, r1 │ │ │ │ - blt.w bef72 │ │ │ │ + blt.w bea2e │ │ │ │ mul.w r1, r2, r5 │ │ │ │ mov r6, r2 │ │ │ │ adds r7, r1, #1 │ │ │ │ strd r6, r2, [sp, #224] @ 0xe0 │ │ │ │ mla r6, r6, r5, r7 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ add r4, sp, #176 @ 0xb0 │ │ │ │ @@ -134446,15 +133948,15 @@ │ │ │ │ add.w r3, r0, r6, lsl #3 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ blx 64528 │ │ │ │ - ldr.w r0, [pc, #2200] @ bd938 │ │ │ │ + ldr.w r0, [pc, #2200] @ bd3f4 │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ strd fp, r2, [sp] │ │ │ │ @@ -134474,15 +133976,15 @@ │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, sl │ │ │ │ subs r3, r3, r5 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ blx 5f434 │ │ │ │ - ldr.w r0, [pc, #2140] @ bd93c │ │ │ │ + ldr.w r0, [pc, #2140] @ bd3f8 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r1, sl │ │ │ │ strd fp, r5, [sp] │ │ │ │ add r0, pc │ │ │ │ add r5, sp, #228 @ 0xe4 │ │ │ │ @@ -134490,15 +133992,15 @@ │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ adds r3, #1 │ │ │ │ ldr r5, [sp, #152] @ 0x98 │ │ │ │ - ldr.w r2, [pc, #2104] @ bd940 │ │ │ │ + ldr.w r2, [pc, #2104] @ bd3fc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ add.w r3, r5, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ ldr.w r3, [sl] │ │ │ │ mov r1, r2 │ │ │ │ @@ -134558,30 +134060,30 @@ │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ strd r4, r8, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #0] │ │ │ │ - ldr.w r0, [pc, #1936] @ bd944 │ │ │ │ + ldr.w r0, [pc, #1936] @ bd400 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r6 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, sl │ │ │ │ blx 65834 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, sl │ │ │ │ strd r4, r8, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr.w r0, [pc, #1904] @ bd948 │ │ │ │ + ldr.w r0, [pc, #1904] @ bd404 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ subs r3, r3, r6 │ │ │ │ ldr r6, [sp, #96] @ 0x60 │ │ │ │ adds r3, #1 │ │ │ │ str r6, [sp, #0] │ │ │ │ @@ -134603,28 +134105,28 @@ │ │ │ │ str r4, [sp, #4] │ │ │ │ strd r6, r7, [sp, #20] │ │ │ │ ldr r4, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r4, r3, lsl #2 │ │ │ │ - ldr.w r4, [pc, #1840] @ bd94c │ │ │ │ + ldr.w r4, [pc, #1840] @ bd408 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ add r4, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ add.w r2, r4, #8 │ │ │ │ mov r3, sl │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r2, sl │ │ │ │ blx 61064 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #24] │ │ │ │ adds r4, #12 │ │ │ │ - ldr.w r1, [pc, #1812] @ bd950 │ │ │ │ + ldr.w r1, [pc, #1812] @ bd40c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -134635,15 +134137,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ str.w fp, [sp, #32] │ │ │ │ str r5, [sp, #28] │ │ │ │ str.w sl, [sp] │ │ │ │ blx 5bf1c │ │ │ │ str r4, [sp, #8] │ │ │ │ - ldr.w r4, [pc, #1768] @ bd954 │ │ │ │ + ldr.w r4, [pc, #1768] @ bd410 │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, sl │ │ │ │ add r4, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r5 │ │ │ │ @@ -134652,24 +134154,24 @@ │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, sl │ │ │ │ strd r5, fp, [sp, #4] │ │ │ │ str r7, [sp, #0] │ │ │ │ blx 5e9dc │ │ │ │ - b.w ba488 │ │ │ │ + b.w b9f44 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ba488 │ │ │ │ + beq.w b9f44 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r2, r5, r5, lsl #1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mla r2, r5, r5, r2 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w bec3e │ │ │ │ + blt.w be6fa │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r4, sp, #176 @ 0xb0 │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #8] │ │ │ │ mul.w r2, r1, r5 │ │ │ │ @@ -134695,34 +134197,34 @@ │ │ │ │ add.w r3, r0, r2, lsl #3 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ mov r3, fp │ │ │ │ blx 64528 │ │ │ │ - ldr.w r0, [pc, #1616] @ bd958 │ │ │ │ + ldr.w r0, [pc, #1616] @ bd414 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r1, sl │ │ │ │ strd fp, r5, [sp] │ │ │ │ add r0, pc │ │ │ │ add r5, sp, #228 @ 0xe4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ adds r3, #1 │ │ │ │ - ldr.w r2, [pc, #1588] @ bd95c │ │ │ │ + ldr.w r2, [pc, #1588] @ bd418 │ │ │ │ str r5, [sp, #8] │ │ │ │ add.w r3, r0, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - ldr.w r0, [pc, #1576] @ bd960 │ │ │ │ + ldr.w r0, [pc, #1576] @ bd41c │ │ │ │ ldr.w r3, [sl] │ │ │ │ mov r1, r2 │ │ │ │ adds r1, #4 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, sp, #180 @ 0xb4 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ @@ -134792,30 +134294,30 @@ │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strd r4, r8, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r5, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ - ldr.w r0, [pc, #1388] @ bd964 │ │ │ │ + ldr.w r0, [pc, #1388] @ bd420 │ │ │ │ subs r3, r3, r6 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, sl │ │ │ │ blx 65834 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, sl │ │ │ │ strd r4, r8, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ - ldr.w r0, [pc, #1356] @ bd968 │ │ │ │ + ldr.w r0, [pc, #1356] @ bd424 │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ subs r3, r3, r6 │ │ │ │ ldr r6, [sp, #112] @ 0x70 │ │ │ │ adds r3, #1 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ @@ -134833,15 +134335,15 @@ │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ - ldr.w r4, [pc, #1300] @ bd96c │ │ │ │ + ldr.w r4, [pc, #1300] @ bd428 │ │ │ │ adds r3, #1 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ add r4, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ add.w r2, r4, #8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ @@ -134849,50 +134351,50 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ blx 61064 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ strd fp, r1, [sp, #20] │ │ │ │ adds r4, #12 │ │ │ │ - ldr.w r1, [pc, #1260] @ bd970 │ │ │ │ + ldr.w r1, [pc, #1260] @ bd42c │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r0, r1 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ strd r5, r3, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str.w sl, [sp] │ │ │ │ blx 5bf1c │ │ │ │ - b.w ba488 │ │ │ │ + b.w b9f44 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.w bdcfc │ │ │ │ + beq.w bd7b8 │ │ │ │ add.w r3, r4, r4, lsl #1 │ │ │ │ adds r2, r5, r4 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ lsls r3, r4, #1 │ │ │ │ mla r2, r4, r3, r2 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w be90c │ │ │ │ + blt.w be3c8 │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ mla r1, r4, r1, r0 │ │ │ │ cmp r3, r1 │ │ │ │ - blt.w bedde │ │ │ │ + blt.w be89a │ │ │ │ mul.w r1, r2, r4 │ │ │ │ mov r6, r2 │ │ │ │ adds r7, r1, #1 │ │ │ │ strd r6, r2, [sp, #224] @ 0xe0 │ │ │ │ mla r6, r6, r4, r7 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ @@ -134911,15 +134413,15 @@ │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 63a44 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ - ldr.w r0, [pc, #1100] @ bd974 │ │ │ │ + ldr.w r0, [pc, #1100] @ bd430 │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ strd fp, r1, [sp] │ │ │ │ mov r1, sl │ │ │ │ @@ -134938,30 +134440,30 @@ │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, r9 │ │ │ │ subs r3, r3, r5 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ blx 626d8 │ │ │ │ - ldr.w r0, [pc, #1040] @ bd978 │ │ │ │ + ldr.w r0, [pc, #1040] @ bd434 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ add r2, sp, #228 @ 0xe4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r1, r9 │ │ │ │ strd fp, r5, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #8] │ │ │ │ - ldr r2, [pc, #1008] @ (bd97c ) │ │ │ │ + ldr r2, [pc, #1008] @ (bd438 ) │ │ │ │ ldr.w r3, [r9] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ adds r2, #4 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #0] │ │ │ │ subs r3, #1 │ │ │ │ @@ -135020,15 +134522,15 @@ │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ strd r4, r8, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r0, [pc, #844] @ (bd980 ) │ │ │ │ + ldr r0, [pc, #844] @ (bd43c ) │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ subs r3, r3, r6 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -135037,15 +134539,15 @@ │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ strd r4, r8, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ - ldr r0, [pc, #808] @ (bd984 ) │ │ │ │ + ldr r0, [pc, #808] @ (bd440 ) │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r6 │ │ │ │ ldr r6, [sp, #96] @ 0x60 │ │ │ │ adds r3, #1 │ │ │ │ @@ -135065,15 +134567,15 @@ │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ - ldr r4, [pc, #752] @ (bd988 ) │ │ │ │ + ldr r4, [pc, #752] @ (bd444 ) │ │ │ │ adds r3, #1 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ add r4, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ add.w r2, r4, #8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ @@ -135081,15 +134583,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, r9 │ │ │ │ blx 61064 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #8] │ │ │ │ adds r4, #12 │ │ │ │ - ldr r1, [pc, #716] @ (bd98c ) │ │ │ │ + ldr r1, [pc, #716] @ (bd448 ) │ │ │ │ mov r3, r9 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ strd r5, r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ mov r0, r1 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ @@ -135099,15 +134601,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r4, [sp, #12] │ │ │ │ str.w fp, [sp, #32] │ │ │ │ str r5, [sp, #28] │ │ │ │ str.w r9, [sp] │ │ │ │ blx 5bf1c │ │ │ │ str r4, [sp, #8] │ │ │ │ - ldr r4, [pc, #676] @ (bd990 ) │ │ │ │ + ldr r4, [pc, #676] @ (bd44c ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ mov r2, r9 │ │ │ │ add r4, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, sl │ │ │ │ @@ -135116,24 +134618,24 @@ │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r9 │ │ │ │ strd r5, fp, [sp, #4] │ │ │ │ str r7, [sp, #0] │ │ │ │ blx 5e9dc │ │ │ │ - b.w ba488 │ │ │ │ + b.w b9f44 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ba488 │ │ │ │ + beq.w b9f44 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r2, r4, r4, lsl #1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mla r2, r4, r4, r2 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w bea94 │ │ │ │ + blt.w be550 │ │ │ │ ldr.w r1, [fp] │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ mul.w r2, r1, r4 │ │ │ │ add r0, r2 │ │ │ │ @@ -135158,32 +134660,32 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ blx 63a44 │ │ │ │ - ldr r0, [pc, #528] @ (bd994 ) │ │ │ │ + ldr r0, [pc, #528] @ (bd450 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r9 │ │ │ │ strd fp, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #228 @ 0xe4 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r2, [pc, #500] @ (bd998 ) │ │ │ │ + ldr r2, [pc, #500] @ (bd454 ) │ │ │ │ ldr.w r3, [r9] │ │ │ │ add r2, pc │ │ │ │ - ldr r0, [pc, #496] @ (bd99c ) │ │ │ │ + ldr r0, [pc, #496] @ (bd458 ) │ │ │ │ subs r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ adds r1, #4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ @@ -135255,15 +134757,15 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ strd r4, r8, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #312] @ (bd9a0 ) │ │ │ │ + ldr r0, [pc, #312] @ (bd45c ) │ │ │ │ subs r3, r3, r6 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, r9 │ │ │ │ blx 65834 │ │ │ │ @@ -135271,15 +134773,15 @@ │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ mov r2, r9 │ │ │ │ strd r4, r8, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, r9 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #280] @ (bd9a4 ) │ │ │ │ + ldr r0, [pc, #280] @ (bd460 ) │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ subs r3, r3, r6 │ │ │ │ ldr r6, [sp, #120] @ 0x78 │ │ │ │ adds r3, #1 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ @@ -135298,15 +134800,15 @@ │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ - ldr r4, [pc, #224] @ (bd9a8 ) │ │ │ │ + ldr r4, [pc, #224] @ (bd464 ) │ │ │ │ adds r3, #1 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ add r4, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ add.w r2, r4, #8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ @@ -135314,15 +134816,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, r9 │ │ │ │ blx 61064 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ strd r5, r1, [sp, #20] │ │ │ │ adds r4, #12 │ │ │ │ - ldr r1, [pc, #188] @ (bd9ac ) │ │ │ │ + ldr r1, [pc, #188] @ (bd468 ) │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r0, r1 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r2, [sp, #28] │ │ │ │ @@ -135330,115 +134832,115 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp, #16] │ │ │ │ str.w r9, [sp] │ │ │ │ blx 5bf1c │ │ │ │ - b.w ba488 │ │ │ │ - ldrsb r4, [r0, r6] │ │ │ │ + b.w b9f44 │ │ │ │ + ldrb r0, [r7, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r7, #128 @ 0x80 │ │ │ │ + adds r4, #148 @ 0x94 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r3, sp, #688 @ 0x2b0 │ │ │ │ + cbz r4, bd3e0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r3, sp, #960 @ 0x3c0 │ │ │ │ + cbz r4, bd400 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r3, sp, #776 @ 0x308 │ │ │ │ + cbz r6, bd3f6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf700005c │ │ │ │ - add r3, sp, #336 @ 0x150 │ │ │ │ + mcrr2 0, 5, r0, r0, cr12 │ │ │ │ + sub sp, #288 @ 0x120 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sub sp, #40 @ 0x28 │ │ │ │ + @ instruction: 0xb61e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r2, r2] │ │ │ │ + ldrh r4, [r0, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r0, sp, #600 @ 0x258 │ │ │ │ + add r5, sp, #952 @ 0x3b8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r4, #56 @ 0x38 │ │ │ │ + adds r1, #76 @ 0x4c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, sp, #856 @ 0x358 │ │ │ │ + add r6, sp, #328 @ 0x148 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, sp, #728 @ 0x2d8 │ │ │ │ + add r6, sp, #232 @ 0xe8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf3e6005c │ │ │ │ - add r0, sp, #248 @ 0xf8 │ │ │ │ + vld4.16 {d0-d3}, [r6 :64], ip │ │ │ │ + add r5, sp, #712 @ 0x2c8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r5, sp, #488 @ 0x1e8 │ │ │ │ + cbz r6, bd456 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, pc, #448 @ (adr r6, bdb1c ) │ │ │ │ + add r3, sp, #800 @ 0x320 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r2, #22 │ │ │ │ + cmp r7, #42 @ 0x2a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r5, r7] │ │ │ │ + ldrsb r0, [r4, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r6, pc, #568 @ (adr r6, bdba0 ) │ │ │ │ + add r4, sp, #40 @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, pc, #416 @ (adr r6, bdb0c ) │ │ │ │ + add r3, sp, #944 @ 0x3b0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sub.w r0, sl, #92 @ 0x5c │ │ │ │ - add r5, pc, #992 @ (adr r5, bdd54 ) │ │ │ │ + @ instruction: 0xf6ea005c │ │ │ │ + add r3, sp, #432 @ 0x1b0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r4, pc, #344 @ (adr r4, bdad0 ) │ │ │ │ + add r1, sp, #696 @ 0x2b8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r7, [pc, #768] @ (bdc7c ) │ │ │ │ + strb r4, [r6, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r7, #186 @ 0xba │ │ │ │ + cmp r4, #206 @ 0xce │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r4, pc, #352 @ (adr r4, bdae4 ) │ │ │ │ + add r1, sp, #880 @ 0x370 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r4, pc, #176 @ (adr r4, bda38 ) │ │ │ │ + add r1, sp, #672 @ 0x2a0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vqadd.s32 q8, q6, q6 │ │ │ │ - add r3, pc, #744 @ (adr r3, bdc78 ) │ │ │ │ + @ instruction: 0xf4ac005c │ │ │ │ + add r1, sp, #184 @ 0xb8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, sp, #1008 @ 0x3f0 │ │ │ │ + add r6, sp, #576 @ 0x240 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r5, [pc, #672] @ (bdc38 ) │ │ │ │ + strh r4, [r3, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r5, #162 @ 0xa2 │ │ │ │ + cmp r2, #182 @ 0xb6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #824 @ (adr r1, bdcd8 ) │ │ │ │ + add r7, pc, #152 @ (adr r7, bd4f4 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r2, pc, #136 @ (adr r2, bda2c ) │ │ │ │ + add r7, pc, #664 @ (adr r7, bd6f8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r1, pc, #984 @ (adr r1, bdd80 ) │ │ │ │ + add r7, pc, #456 @ (adr r7, bd62c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldc 0, cr0, [ip, #-368]! @ 0xfffffe90 │ │ │ │ - add r1, pc, #560 @ (adr r1, bdbe0 ) │ │ │ │ + @ instruction: 0xf27c005c │ │ │ │ + add r7, pc, #0 @ (adr r7, bd46c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ vcvt.s32.f32 s15, s21 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ subs r0, r2, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ tst r3, r0 │ │ │ │ vmov r2, s15 │ │ │ │ - beq.w be2fe │ │ │ │ + beq.w bddba │ │ │ │ vmov r0, s17 │ │ │ │ ldr.w r3, [r9] │ │ │ │ add r2, r3 │ │ │ │ add.w r6, r6, r3, lsl #1 │ │ │ │ add r0, r3 │ │ │ │ cmp r2, r0 │ │ │ │ it lt │ │ │ │ movlt r2, r0 │ │ │ │ vmov r0, s16 │ │ │ │ add.w r0, r0, r3, lsl #1 │ │ │ │ cmp r0, r2 │ │ │ │ it lt │ │ │ │ movlt r0, r2 │ │ │ │ add.w r2, r1, r3, lsl #1 │ │ │ │ - b.w bbf56 │ │ │ │ + b.w bba12 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w be856 │ │ │ │ + beq.w be312 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w be856 │ │ │ │ + beq.w be312 │ │ │ │ vmov r1, s17 │ │ │ │ ldr.w r3, [sl] │ │ │ │ adds r0, r3, r4 │ │ │ │ add.w r2, r2, r3, lsl #1 │ │ │ │ add r1, r3 │ │ │ │ cmp r0, r1 │ │ │ │ it lt │ │ │ │ @@ -135460,15 +134962,15 @@ │ │ │ │ cmp r1, r0 │ │ │ │ it lt │ │ │ │ movlt r1, r0 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ mov r0, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ mla r3, r1, r3, r0 │ │ │ │ - b.w bbf68 │ │ │ │ + b.w bba24 │ │ │ │ subs r0, r0, r4 │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ adds r7, r4, #1 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r5, sp, #176 @ 0xb0 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ @@ -135478,15 +134980,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 63a44 │ │ │ │ - ldr.w r0, [pc, #2636] @ be4cc │ │ │ │ + ldr.w r0, [pc, #2636] @ bdf88 │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ @@ -135506,15 +135008,15 @@ │ │ │ │ ldr r3, [r6, #0] │ │ │ │ subs r3, r3, r7 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ blx 626d8 │ │ │ │ str.w fp, [sp, #8] │ │ │ │ - ldr.w r3, [pc, #2572] @ be4d0 │ │ │ │ + ldr.w r3, [pc, #2572] @ bdf8c │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r7, [r9] │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ adds r2, #8 │ │ │ │ @@ -135553,20 +135055,20 @@ │ │ │ │ strd r5, r8, [sp, #32] │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w fp, [sp, #12] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ - ldr.w r1, [pc, #2460] @ be4d4 │ │ │ │ + ldr.w r1, [pc, #2460] @ bdf90 │ │ │ │ str r2, [sp, #16] │ │ │ │ subs r3, r3, r7 │ │ │ │ - ldr.w r2, [pc, #2456] @ be4d8 │ │ │ │ + ldr.w r2, [pc, #2456] @ bdf94 │ │ │ │ adds r3, #1 │ │ │ │ - ldr.w r0, [pc, #2452] @ be4dc │ │ │ │ + ldr.w r0, [pc, #2452] @ bdf98 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #24] │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -135585,26 +135087,26 @@ │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r0, [r9] │ │ │ │ adds r0, #1 │ │ │ │ add.w r0, r4, r0, lsl #2 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r0, [pc, #2388] @ be4e0 │ │ │ │ + ldr.w r0, [pc, #2388] @ bdf9c │ │ │ │ add r0, pc │ │ │ │ adds r0, #8 │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #12] │ │ │ │ - ldr.w r0, [pc, #2376] @ be4e4 │ │ │ │ + ldr.w r0, [pc, #2376] @ bdfa0 │ │ │ │ add r0, pc │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w b9f44 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adds r7, r5, #1 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ subs r0, r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r5, sp, #176 @ 0xb0 │ │ │ │ @@ -135614,15 +135116,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 64528 │ │ │ │ - ldr.w r0, [pc, #2324] @ be4e8 │ │ │ │ + ldr.w r0, [pc, #2324] @ bdfa4 │ │ │ │ ldr r6, [sp, #116] @ 0x74 │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd fp, r1, [sp] │ │ │ │ @@ -135649,15 +135151,15 @@ │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #180 @ 0xb4 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ add.w r3, r4, r7, lsl #4 │ │ │ │ adds r3, #8 │ │ │ │ strd r3, fp, [sp, #4] │ │ │ │ - ldr.w r3, [pc, #2244] @ be4ec │ │ │ │ + ldr.w r3, [pc, #2244] @ bdfa8 │ │ │ │ ldr.w r6, [sl] │ │ │ │ add r3, pc │ │ │ │ mov r7, r3 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w lr, r6, #4294967295 @ 0xffffffff │ │ │ │ adds r4, r6, #1 │ │ │ │ @@ -135689,19 +135191,19 @@ │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ strd r5, r8, [sp, #32] │ │ │ │ strd fp, r4, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ - ldr.w r0, [pc, #2144] @ be4f0 │ │ │ │ + ldr.w r0, [pc, #2144] @ bdfac │ │ │ │ ldr r3, [r1, #0] │ │ │ │ - ldr.w r2, [pc, #2140] @ be4f4 │ │ │ │ + ldr.w r2, [pc, #2140] @ bdfb0 │ │ │ │ add r0, pc │ │ │ │ - ldr.w r1, [pc, #2140] @ be4f8 │ │ │ │ + ldr.w r1, [pc, #2140] @ bdfb4 │ │ │ │ subs r3, r3, r6 │ │ │ │ ldr r4, [sp, #120] @ 0x78 │ │ │ │ adds r3, #1 │ │ │ │ ldr r6, [sp, #116] @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #20] │ │ │ │ @@ -135723,39 +135225,39 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r5, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r4, [sl] │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ adds r4, #1 │ │ │ │ add.w r4, r5, r4, lsl #2 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r4, [pc, #2072] @ be4fc │ │ │ │ + ldr.w r4, [pc, #2072] @ bdfb8 │ │ │ │ add r4, pc │ │ │ │ adds r4, #8 │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #24] │ │ │ │ add r4, sp, #240 @ 0xf0 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #20] │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w b9f44 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ba488 │ │ │ │ + beq.w b9f44 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ mul.w ip, r4, r4 │ │ │ │ add.w r3, r4, r4, lsl #1 │ │ │ │ add r5, r4 │ │ │ │ cmp r5, r3 │ │ │ │ ite ge │ │ │ │ addge.w r2, ip, r5 │ │ │ │ addlt.w r2, ip, r3 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ cmp r0, r2 │ │ │ │ - blt.w bf220 │ │ │ │ + blt.w becdc │ │ │ │ ldr.w r7, [fp] │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ ldr r6, [sp, #168] @ 0xa8 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -135777,15 +135279,15 @@ │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ add.w r7, r0, r6, lsl #3 │ │ │ │ add.w r4, r0, r5, lsl #3 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 63a44 │ │ │ │ - ldr.w r0, [pc, #1936] @ be500 │ │ │ │ + ldr.w r0, [pc, #1936] @ bdfbc │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ strd fp, r1, [sp] │ │ │ │ mov r1, sl │ │ │ │ @@ -135806,26 +135308,26 @@ │ │ │ │ mov r2, r9 │ │ │ │ subs r3, r3, r5 │ │ │ │ add r5, sp, #228 @ 0xe4 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ blx 626d8 │ │ │ │ - ldr.w r0, [pc, #1872] @ be504 │ │ │ │ + ldr.w r0, [pc, #1872] @ bdfc0 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r1, r9 │ │ │ │ strd fp, r4, [sp] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ blx 5e9dc │ │ │ │ str r5, [sp, #8] │ │ │ │ - ldr.w r2, [pc, #1848] @ be508 │ │ │ │ + ldr.w r2, [pc, #1848] @ bdfc4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add r2, pc │ │ │ │ subs r3, #1 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ add.w r3, r4, #8 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ @@ -135881,30 +135383,30 @@ │ │ │ │ strd r6, r1, [sp, #12] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ str.w r8, [sp, #20] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ - ldr.w r0, [pc, #1688] @ be50c │ │ │ │ + ldr.w r0, [pc, #1688] @ bdfc8 │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, r9 │ │ │ │ blx 65834 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ strd r6, r3, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r1, r9 │ │ │ │ str r6, [sp, #8] │ │ │ │ str.w r8, [sp, #20] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ - ldr.w r0, [pc, #1656] @ be510 │ │ │ │ + ldr.w r0, [pc, #1656] @ bdfcc │ │ │ │ ldr r6, [sp, #116] @ 0x74 │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ adds r3, #1 │ │ │ │ str r6, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ @@ -135920,15 +135422,15 @@ │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #0] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #4] │ │ │ │ - ldr.w r4, [pc, #1604] @ be514 │ │ │ │ + ldr.w r4, [pc, #1604] @ bdfd0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r7, [sp, #160] @ 0xa0 │ │ │ │ add r4, pc │ │ │ │ adds r3, #1 │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ adds r4, #12 │ │ │ │ @@ -135936,15 +135438,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r9 │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, r9 │ │ │ │ blx 61064 │ │ │ │ - ldr.w r1, [pc, #1568] @ be518 │ │ │ │ + ldr.w r1, [pc, #1568] @ bdfd4 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ mov r3, r9 │ │ │ │ strd r5, r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ mov r2, sl │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -135954,38 +135456,38 @@ │ │ │ │ ldr r6, [sp, #112] @ 0x70 │ │ │ │ str.w fp, [sp, #32] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str.w r9, [sp] │ │ │ │ blx 5bf1c │ │ │ │ - ldr.w r0, [pc, #1524] @ be51c │ │ │ │ + ldr.w r0, [pc, #1524] @ bdfd8 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp, #8] │ │ │ │ strd fp, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ blx 5e9dc │ │ │ │ - b.w ba488 │ │ │ │ + b.w b9f44 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ba488 │ │ │ │ + beq.w b9f44 │ │ │ │ mul.w ip, r5, r5 │ │ │ │ add.w r3, r5, r5, lsl #1 │ │ │ │ add r4, r5 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ cmp r4, r3 │ │ │ │ ite ge │ │ │ │ addge.w r2, ip, r4 │ │ │ │ addlt.w r2, ip, r3 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, r2 │ │ │ │ - blt.w befaa │ │ │ │ + blt.w bea66 │ │ │ │ ldr.w r7, [fp] │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, fp │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ @@ -136007,15 +135509,15 @@ │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ add.w r7, r0, r6, lsl #3 │ │ │ │ add.w r4, r0, r5, lsl #3 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 64528 │ │ │ │ - ldr.w r0, [pc, #1388] @ be520 │ │ │ │ + ldr.w r0, [pc, #1388] @ bdfdc │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ strd fp, r3, [sp] │ │ │ │ @@ -136035,29 +135537,29 @@ │ │ │ │ str.w r8, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ subs r3, r3, r5 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ blx 5f434 │ │ │ │ - ldr.w r0, [pc, #1328] @ be524 │ │ │ │ + ldr.w r0, [pc, #1328] @ bdfe0 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r1, sl │ │ │ │ strd fp, r5, [sp] │ │ │ │ add r0, pc │ │ │ │ add r5, sp, #228 @ 0xe4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ ldr r1, [sp, #152] @ 0x98 │ │ │ │ adds r3, #1 │ │ │ │ - ldr.w r2, [pc, #1296] @ be528 │ │ │ │ + ldr.w r2, [pc, #1296] @ bdfe4 │ │ │ │ str r5, [sp, #8] │ │ │ │ add.w r3, r1, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ ldr.w r3, [sl] │ │ │ │ mov r1, r2 │ │ │ │ @@ -136112,30 +135614,30 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ strd r6, r1, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r5, [sp, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ str.w r8, [sp, #20] │ │ │ │ - ldr.w r0, [pc, #1140] @ be52c │ │ │ │ + ldr.w r0, [pc, #1140] @ bdfe8 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, sl │ │ │ │ blx 65834 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ strd r6, r1, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #8] │ │ │ │ str.w r8, [sp, #20] │ │ │ │ - ldr.w r0, [pc, #1104] @ be530 │ │ │ │ + ldr.w r0, [pc, #1104] @ bdfec │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, sl │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ add r0, pc │ │ │ │ ldr r7, [sp, #112] @ 0x70 │ │ │ │ subs r3, r3, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -136155,15 +135657,15 @@ │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ - ldr.w r4, [pc, #1044] @ be534 │ │ │ │ + ldr.w r4, [pc, #1044] @ bdff0 │ │ │ │ adds r3, #1 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ add r4, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ add.w r2, r4, #8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ @@ -136171,15 +135673,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ blx 61064 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #24] │ │ │ │ adds r4, #12 │ │ │ │ - ldr r1, [pc, #1008] @ (be538 ) │ │ │ │ + ldr r1, [pc, #1008] @ (bdff4 ) │ │ │ │ mov r3, r9 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ @@ -136188,49 +135690,49 @@ │ │ │ │ str.w fp, [sp, #32] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r4, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str.w sl, [sp] │ │ │ │ blx 5bf1c │ │ │ │ - ldr r0, [pc, #972] @ (be53c ) │ │ │ │ + ldr r0, [pc, #972] @ (bdff8 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp, #8] │ │ │ │ strd fp, r7, [sp] │ │ │ │ add r0, pc │ │ │ │ blx 5e9dc │ │ │ │ - b.w ba488 │ │ │ │ + b.w b9f44 │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ adds r1, r4, r2 │ │ │ │ mov r6, r4 │ │ │ │ mla r1, r4, r1, r0 │ │ │ │ cmp r3, r1 │ │ │ │ itett lt │ │ │ │ mullt.w r2, r4, r4 │ │ │ │ mulge.w r1, r2, r4 │ │ │ │ addlt r7, r2, #1 │ │ │ │ movlt r2, r4 │ │ │ │ it ge │ │ │ │ addge r7, r1, #1 │ │ │ │ - b.w bcd5e │ │ │ │ + b.w bc81a │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ adds r1, r5, r2 │ │ │ │ mov r6, r5 │ │ │ │ mla r1, r5, r1, r0 │ │ │ │ cmp r3, r1 │ │ │ │ itett lt │ │ │ │ mullt.w r2, r5, r5 │ │ │ │ mulge.w r1, r2, r5 │ │ │ │ addlt r7, r2, #1 │ │ │ │ movlt r2, r5 │ │ │ │ it ge │ │ │ │ addge r7, r1, #1 │ │ │ │ - b.w bca6c │ │ │ │ + b.w bc528 │ │ │ │ ldr r1, [sp, #152] @ 0x98 │ │ │ │ adds r7, r5, #1 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ subs r3, r3, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r5, sp, #176 @ 0xb0 │ │ │ │ @@ -136240,15 +135742,15 @@ │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r0, sl │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 64528 │ │ │ │ - ldr r0, [pc, #844] @ (be540 ) │ │ │ │ + ldr r0, [pc, #844] @ (bdffc ) │ │ │ │ ldr r6, [sp, #116] @ 0x74 │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #8] │ │ │ │ strd fp, r3, [sp] │ │ │ │ @@ -136275,15 +135777,15 @@ │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #180 @ 0xb4 │ │ │ │ add.w r3, r7, r0, lsl #4 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ adds r3, #8 │ │ │ │ strd r3, fp, [sp, #4] │ │ │ │ - ldr r3, [pc, #764] @ (be544 ) │ │ │ │ + ldr r3, [pc, #764] @ (be000 ) │ │ │ │ ldr.w r6, [sl] │ │ │ │ add r3, pc │ │ │ │ mov r7, r3 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w lr, r6, #4294967295 @ 0xffffffff │ │ │ │ adds r4, r6, #1 │ │ │ │ @@ -136315,19 +135817,19 @@ │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #28] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ strd r5, r8, [sp, #32] │ │ │ │ strd fp, r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - ldr r0, [pc, #668] @ (be548 ) │ │ │ │ + ldr r0, [pc, #668] @ (be004 ) │ │ │ │ ldr r3, [r2, #0] │ │ │ │ - ldr r1, [pc, #668] @ (be54c ) │ │ │ │ + ldr r1, [pc, #668] @ (be008 ) │ │ │ │ add r0, pc │ │ │ │ - ldr r2, [pc, #668] @ (be550 ) │ │ │ │ + ldr r2, [pc, #668] @ (be00c ) │ │ │ │ subs r3, r3, r6 │ │ │ │ ldr r4, [sp, #120] @ 0x78 │ │ │ │ adds r3, #1 │ │ │ │ ldr r6, [sp, #116] @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #20] │ │ │ │ @@ -136348,22 +135850,22 @@ │ │ │ │ strd r4, r6, [sp, #12] │ │ │ │ ldr r5, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r4, [sl] │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ adds r4, #1 │ │ │ │ add.w r4, r5, r4, lsl #2 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r4, [pc, #600] @ (be554 ) │ │ │ │ + ldr r4, [pc, #600] @ (be010 ) │ │ │ │ add r4, pc │ │ │ │ - b.n bdce8 │ │ │ │ + b.n bd7a4 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w be8b4 │ │ │ │ + beq.w be370 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w be8b4 │ │ │ │ + beq.w be370 │ │ │ │ vmov r0, s17 │ │ │ │ ldr.w r3, [r9] │ │ │ │ add r2, r3 │ │ │ │ add r0, r3 │ │ │ │ cmp r0, r2 │ │ │ │ it lt │ │ │ │ movlt r0, r2 │ │ │ │ @@ -136383,15 +135885,15 @@ │ │ │ │ str r1, [sp, #180] @ 0xb4 │ │ │ │ cmp r0, r1 │ │ │ │ it lt │ │ │ │ movlt r0, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [sp, #168] @ 0xa8 │ │ │ │ mla r3, r1, r3, r0 │ │ │ │ - b.w bbf68 │ │ │ │ + b.w bba24 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ adds r6, r5, #1 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ subs r3, r3, r5 │ │ │ │ add.w r4, r0, r6, lsl #3 │ │ │ │ @@ -136402,15 +135904,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ blx 64528 │ │ │ │ - ldr r0, [pc, #464] @ (be558 ) │ │ │ │ + ldr r0, [pc, #464] @ (be014 ) │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ strd fp, r1, [sp] │ │ │ │ @@ -136438,15 +135940,15 @@ │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ add r2, sp, #180 @ 0xb4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r6, r4, lsl #4 │ │ │ │ adds r3, #8 │ │ │ │ strd r3, fp, [sp, #4] │ │ │ │ - ldr r3, [pc, #384] @ (be55c ) │ │ │ │ + ldr r3, [pc, #384] @ (be018 ) │ │ │ │ ldr.w r6, [sl] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w ip, r6, #4294967295 @ 0xffffffff │ │ │ │ adds r4, r6, #1 │ │ │ │ @@ -136485,30 +135987,30 @@ │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #28] │ │ │ │ strd sl, r0, [sp, #4] │ │ │ │ strd r5, r8, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str.w r9, [sp] │ │ │ │ - ldr r2, [pc, #268] @ (be560 ) │ │ │ │ + ldr r2, [pc, #268] @ (be01c ) │ │ │ │ ldr r3, [r1, #0] │ │ │ │ - ldr r0, [pc, #268] @ (be564 ) │ │ │ │ + ldr r0, [pc, #268] @ (be020 ) │ │ │ │ add r2, pc │ │ │ │ - ldr r1, [pc, #268] @ (be568 ) │ │ │ │ + ldr r1, [pc, #268] @ (be024 ) │ │ │ │ subs r3, r3, r6 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, sl │ │ │ │ blx 59c80 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #12] │ │ │ │ strd r5, r8, [sp, #16] │ │ │ │ - ldr r0, [pc, #244] @ (be56c ) │ │ │ │ + ldr r0, [pc, #244] @ (be028 ) │ │ │ │ ldr r3, [r1, #0] │ │ │ │ mov r1, sl │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ subs r3, r3, r6 │ │ │ │ adds r3, #1 │ │ │ │ @@ -136534,99 +136036,96 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r1, r3, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #172] @ (be570 ) │ │ │ │ + ldr r3, [pc, #172] @ (be02c ) │ │ │ │ add r3, pc │ │ │ │ - b.w bc860 │ │ │ │ + b.w bc31c │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #1008] @ 0x3f0 │ │ │ │ + add r4, pc, #336 @ (adr r4, be0dc ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r2, #120 @ 0x78 │ │ │ │ + movs r7, #140 @ 0x8c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #816] @ 0x330 │ │ │ │ + add r5, pc, #288 @ (adr r5, be0b4 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r7, [sp, #208] @ 0xd0 │ │ │ │ + add r4, pc, #672 @ (adr r4, be238 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r7, [sp, #256] @ 0x100 │ │ │ │ + add r4, pc, #784 @ (adr r4, be2ac ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - orns r0, ip, ip, lsr #1 │ │ │ │ - ldr r1, [pc, #600] @ (be740 ) │ │ │ │ + vshr.s32 q0, q6, #4 │ │ │ │ + ldr r7, [pc, #40] @ (bdfcc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #352] @ (be64c ) │ │ │ │ + ldr r6, [pc, #816] @ (be2d8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r1, #26 │ │ │ │ + movs r6, #46 @ 0x2e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r5, [sp, #976] @ 0x3d0 │ │ │ │ + add r3, pc, #448 @ (adr r3, be170 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [sp, #456] @ 0x1c8 │ │ │ │ + add r3, pc, #952 @ (adr r3, be36c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [sp, #880] @ 0x370 │ │ │ │ + add r2, pc, #208 @ (adr r2, be088 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmdb r2!, {r2, r3, r4, r6} │ │ │ │ - ldr r4, [sp, #48] @ 0x30 │ │ │ │ + mcr 0, 3, r0, cr2, cr12, {2} │ │ │ │ + add r1, pc, #400 @ (adr r1, be150 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bx lr │ │ │ │ + ldr r4, [pc, #920] @ (be35c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, r6, #5 │ │ │ │ + movs r4, #132 @ 0x84 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [sp, #96] @ 0x60 │ │ │ │ + add r1, pc, #624 @ (adr r1, be23c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r3, [sp, #928] @ 0x3a0 │ │ │ │ + add r1, pc, #400 @ (adr r1, be160 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n be37c │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r3, [sp, #504] @ 0x1f8 │ │ │ │ + ldcl 0, cr0, [r2], #-368 @ 0xfffffe90 │ │ │ │ + add r0, pc, #968 @ (adr r0, be3a0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, pc, #736 @ (adr r0, be800 ) │ │ │ │ + add r6, pc, #304 @ (adr r6, be10c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r2, pc │ │ │ │ + ldr r2, [pc, #952] @ (be398 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [sp, #520] @ 0x208 │ │ │ │ + ldr r6, [sp, #872] @ 0x368 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, r5, #4 │ │ │ │ + movs r2, #60 @ 0x3c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [sp, #824] @ 0x338 │ │ │ │ + ldr r7, [sp, #296] @ 0x128 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r1, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r7, [sp, #184] @ 0xb8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n bdf00 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r1, [sp, #208] @ 0xd0 │ │ │ │ + bic.w r0, r4, ip, lsr #1 │ │ │ │ + ldr r6, [sp, #672] @ 0x2a0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [sp, #456] @ 0x1c8 │ │ │ │ + add r4, pc, #24 @ (adr r4, be014 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - orrs r2, r7 │ │ │ │ + ldr r0, [pc, #696] @ (be2b8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, r7, r3 │ │ │ │ + movs r0, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r7, [sp, #880] @ 0x370 │ │ │ │ + ldr r5, [sp, #352] @ 0x160 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [sp, #792] @ 0x318 │ │ │ │ + ldr r4, [sp, #120] @ 0x78 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [sp, #368] @ 0x170 │ │ │ │ + ldr r5, [sp, #864] @ 0x360 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n beb74 │ │ │ │ + strex r0, r0, [lr, #368] @ 0x170 │ │ │ │ + bxns r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - sbcs r0, r5 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - adds r2, r5, r5 │ │ │ │ + subs r6, r7, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [sp, #768] @ 0x300 │ │ │ │ + ldr r4, [sp, #240] @ 0xf0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [sp, #176] @ 0xb0 │ │ │ │ + ldr r3, [sp, #672] @ 0x2a0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r5, [sp, #136] @ 0x88 │ │ │ │ + ldr r2, [sp, #488] @ 0x1e8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [sp, #608] @ 0x260 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n be7fc │ │ │ │ + b.n bdd38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ adds r7, r4, #1 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r5, sp, #176 @ 0xb0 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ subs r3, r3, r4 │ │ │ │ @@ -136637,15 +136136,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 63a44 │ │ │ │ - ldr.w r0, [pc, #2984] @ bf148 │ │ │ │ + ldr.w r0, [pc, #2984] @ bec04 │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd fp, r3, [sp] │ │ │ │ @@ -136665,15 +136164,15 @@ │ │ │ │ ldr r3, [r6, #0] │ │ │ │ subs r3, r3, r7 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ blx 626d8 │ │ │ │ str.w fp, [sp, #8] │ │ │ │ - ldr.w r3, [pc, #2920] @ bf14c │ │ │ │ + ldr.w r3, [pc, #2920] @ bec08 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr.w r7, [r9] │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ add.w r2, r1, #8 │ │ │ │ adds r3, #4 │ │ │ │ @@ -136712,20 +136211,20 @@ │ │ │ │ strd r5, r8, [sp, #32] │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w fp, [sp, #12] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ - ldr.w r1, [pc, #2804] @ bf150 │ │ │ │ + ldr.w r1, [pc, #2804] @ bec0c │ │ │ │ str r2, [sp, #16] │ │ │ │ subs r3, r3, r7 │ │ │ │ - ldr.w r2, [pc, #2800] @ bf154 │ │ │ │ + ldr.w r2, [pc, #2800] @ bec10 │ │ │ │ adds r3, #1 │ │ │ │ - ldr.w r0, [pc, #2800] @ bf158 │ │ │ │ + ldr.w r0, [pc, #2800] @ bec14 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #24] │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -136744,26 +136243,26 @@ │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r0, [r9] │ │ │ │ adds r0, #1 │ │ │ │ add.w r0, r4, r0, lsl #2 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r0, [pc, #2736] @ bf15c │ │ │ │ + ldr.w r0, [pc, #2736] @ bec18 │ │ │ │ add r0, pc │ │ │ │ adds r0, #8 │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #12] │ │ │ │ - ldr.w r0, [pc, #2720] @ bf160 │ │ │ │ + ldr.w r0, [pc, #2720] @ bec1c │ │ │ │ add r0, pc │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w b9f44 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ adds r7, r4, #1 │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r5, sp, #176 @ 0xb0 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ @@ -136774,15 +136273,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ blx 63a44 │ │ │ │ - ldr.w r0, [pc, #2668] @ bf164 │ │ │ │ + ldr.w r0, [pc, #2668] @ bec20 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ strd fp, r1, [sp] │ │ │ │ @@ -136803,15 +136302,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ subs r3, r3, r7 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ blx 626d8 │ │ │ │ str.w fp, [sp, #8] │ │ │ │ - ldr.w r3, [pc, #2600] @ bf168 │ │ │ │ + ldr.w r3, [pc, #2600] @ bec24 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r6, [r9] │ │ │ │ add r3, pc │ │ │ │ add.w r2, r4, #8 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -136853,31 +136352,31 @@ │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #28] │ │ │ │ strd r9, r2, [sp, #4] │ │ │ │ strd r5, r8, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ str.w r9, [sp] │ │ │ │ - ldr.w r2, [pc, #2476] @ bf16c │ │ │ │ + ldr.w r2, [pc, #2476] @ bec28 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ - ldr.w r0, [pc, #2476] @ bf170 │ │ │ │ + ldr.w r0, [pc, #2476] @ bec2c │ │ │ │ add r2, pc │ │ │ │ - ldr.w r1, [pc, #2472] @ bf174 │ │ │ │ + ldr.w r1, [pc, #2472] @ bec30 │ │ │ │ subs r3, r3, r6 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r1, pc │ │ │ │ mov r3, sl │ │ │ │ blx 59c80 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ strd r7, r4, [sp, #8] │ │ │ │ mov r2, r9 │ │ │ │ strd r5, r8, [sp, #16] │ │ │ │ - ldr.w r0, [pc, #2444] @ bf178 │ │ │ │ + ldr.w r0, [pc, #2444] @ bec34 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ mov r1, r9 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r6 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ adds r3, #1 │ │ │ │ @@ -136897,38 +136396,38 @@ │ │ │ │ strd fp, r1, [sp, #16] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r2, [r9] │ │ │ │ - ldr.w r0, [pc, #2384] @ bf17c │ │ │ │ + ldr.w r0, [pc, #2384] @ bec38 │ │ │ │ adds r2, #1 │ │ │ │ add r0, pc │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r2, [pc, #2372] @ bf180 │ │ │ │ + ldr.w r2, [pc, #2372] @ bec3c │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ adds r2, #8 │ │ │ │ str r2, [sp, #32] │ │ │ │ add r2, sp, #240 @ 0xf0 │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, r9 │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w b9f44 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w bef94 │ │ │ │ + beq.w bea50 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w bef94 │ │ │ │ + beq.w bea50 │ │ │ │ vmov r1, s17 │ │ │ │ ldr.w r3, [sl] │ │ │ │ add r4, r3 │ │ │ │ add.w r2, r2, r3, lsl #1 │ │ │ │ add r1, r3 │ │ │ │ cmp r4, r1 │ │ │ │ it lt │ │ │ │ @@ -136947,20 +136446,20 @@ │ │ │ │ str r4, [sp, #176] @ 0xb0 │ │ │ │ add.w r1, r1, r3, lsl #1 │ │ │ │ str r1, [sp, #180] @ 0xb4 │ │ │ │ cmp r1, r4 │ │ │ │ it lt │ │ │ │ movlt r1, r4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ - b.w bb7b8 │ │ │ │ + b.w bb274 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w bf138 │ │ │ │ + beq.w bebf4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w bf138 │ │ │ │ + beq.w bebf4 │ │ │ │ vmov r0, s17 │ │ │ │ ldr.w r3, [r9] │ │ │ │ add r2, r3 │ │ │ │ add r0, r3 │ │ │ │ cmp r0, r2 │ │ │ │ it lt │ │ │ │ movlt r0, r2 │ │ │ │ @@ -136979,15 +136478,15 @@ │ │ │ │ add.w r1, r1, r3, lsl #1 │ │ │ │ str r1, [sp, #180] @ 0xb4 │ │ │ │ cmp r0, r1 │ │ │ │ it lt │ │ │ │ movlt r0, r1 │ │ │ │ str r0, [sp, #168] @ 0xa8 │ │ │ │ mla r3, r3, r3, r0 │ │ │ │ - b.w bbf68 │ │ │ │ + b.w bba24 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ adds r7, r4, #1 │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r5, sp, #176 @ 0xb0 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ @@ -136998,15 +136497,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ blx 63a44 │ │ │ │ - ldr.w r0, [pc, #2120] @ bf184 │ │ │ │ + ldr.w r0, [pc, #2120] @ bec40 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ strd fp, r1, [sp] │ │ │ │ @@ -137027,15 +136526,15 @@ │ │ │ │ mov r1, sl │ │ │ │ subs r3, r3, r7 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ blx 626d8 │ │ │ │ str.w fp, [sp, #8] │ │ │ │ - ldr.w r3, [pc, #2056] @ bf188 │ │ │ │ + ldr.w r3, [pc, #2056] @ bec44 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r6, [r9] │ │ │ │ add r3, pc │ │ │ │ add.w r2, r4, #8 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -137077,31 +136576,31 @@ │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #28] │ │ │ │ strd r9, r2, [sp, #4] │ │ │ │ strd r5, r8, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ str.w r9, [sp] │ │ │ │ - ldr.w r2, [pc, #1932] @ bf18c │ │ │ │ + ldr.w r2, [pc, #1932] @ bec48 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ - ldr.w r0, [pc, #1928] @ bf190 │ │ │ │ + ldr.w r0, [pc, #1928] @ bec4c │ │ │ │ add r2, pc │ │ │ │ - ldr.w r1, [pc, #1928] @ bf194 │ │ │ │ + ldr.w r1, [pc, #1928] @ bec50 │ │ │ │ subs r3, r3, r6 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r1, pc │ │ │ │ mov r3, sl │ │ │ │ blx 59c80 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ strd r7, r4, [sp, #8] │ │ │ │ mov r2, r9 │ │ │ │ strd r5, r8, [sp, #16] │ │ │ │ - ldr.w r0, [pc, #1900] @ bf198 │ │ │ │ + ldr.w r0, [pc, #1900] @ bec54 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ mov r1, r9 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r6 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ adds r3, #1 │ │ │ │ @@ -137121,36 +136620,36 @@ │ │ │ │ strd fp, r1, [sp, #16] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r2, [r9] │ │ │ │ - ldr.w r0, [pc, #1836] @ bf19c │ │ │ │ + ldr.w r0, [pc, #1836] @ bec58 │ │ │ │ adds r2, #1 │ │ │ │ add r0, pc │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r2, [pc, #1828] @ bf1a0 │ │ │ │ + ldr.w r2, [pc, #1828] @ bec5c │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ adds r2, #8 │ │ │ │ str r2, [sp, #32] │ │ │ │ add r2, sp, #240 @ 0xf0 │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, r9 │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w b9f44 │ │ │ │ subs r3, r3, r4 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ adds r4, #1 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ - ldr.w r7, [pc, #1792] @ bf1a4 │ │ │ │ + ldr.w r7, [pc, #1792] @ bec60 │ │ │ │ add r6, sp, #176 @ 0xb0 │ │ │ │ add.w r5, r3, r4, lsl #3 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, fp │ │ │ │ str r2, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -137180,29 +136679,29 @@ │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, r9 │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ blx 626d8 │ │ │ │ - ldr.w r0, [pc, #1704] @ bf1a8 │ │ │ │ + ldr.w r0, [pc, #1704] @ bec64 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str.w fp, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ blx 5e9dc │ │ │ │ ldr.w r4, [r9] │ │ │ │ cmp r4, #1 │ │ │ │ - ble.n beb48 │ │ │ │ - ldr.w r3, [pc, #1672] @ bf1ac │ │ │ │ + ble.n be604 │ │ │ │ + ldr.w r3, [pc, #1672] @ bec68 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ adds r3, #4 │ │ │ │ adds r2, #8 │ │ │ │ @@ -137246,32 +136745,32 @@ │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ str r0, [sp, #20] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, r8, [sp, #32] │ │ │ │ str r5, [sp, #28] │ │ │ │ strd r9, fp, [sp, #4] │ │ │ │ str.w r9, [sp] │ │ │ │ - ldr.w r2, [pc, #1548] @ bf1b0 │ │ │ │ + ldr.w r2, [pc, #1548] @ bec6c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr.w r1, [pc, #1544] @ bf1b4 │ │ │ │ + ldr.w r1, [pc, #1544] @ bec70 │ │ │ │ add r2, pc │ │ │ │ - ldr.w r0, [pc, #1544] @ bf1b8 │ │ │ │ + ldr.w r0, [pc, #1544] @ bec74 │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ mov r3, sl │ │ │ │ blx 59c80 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ mov r2, r9 │ │ │ │ strd r7, r5, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ - ldr.w r0, [pc, #1512] @ bf1bc │ │ │ │ + ldr.w r0, [pc, #1512] @ bec78 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ adds r3, #1 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -137288,32 +136787,32 @@ │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #4] │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r2, [r9] │ │ │ │ - ldr.w r0, [pc, #1456] @ bf1c0 │ │ │ │ + ldr.w r0, [pc, #1456] @ bec7c │ │ │ │ adds r2, #1 │ │ │ │ add r0, pc │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r2, [pc, #1444] @ bf1c4 │ │ │ │ + ldr.w r2, [pc, #1444] @ bec80 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ adds r2, #8 │ │ │ │ str r2, [sp, #32] │ │ │ │ - ldr.w r2, [pc, #1436] @ bf1c8 │ │ │ │ + ldr.w r2, [pc, #1436] @ bec84 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r2, sp, #240 @ 0xf0 │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, r9 │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w b9f44 │ │ │ │ subs r3, r3, r5 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ adds r2, r5, #1 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ add r5, sp, #176 @ 0xb0 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ @@ -137325,15 +136824,15 @@ │ │ │ │ mov r0, sl │ │ │ │ mov r3, fp │ │ │ │ mov r2, r7 │ │ │ │ str r4, [sp, #4] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ blx 64528 │ │ │ │ - ldr.w r0, [pc, #1372] @ bf1cc │ │ │ │ + ldr.w r0, [pc, #1372] @ bec88 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ strd fp, r1, [sp] │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -137357,15 +136856,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ blx 5f434 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ - ldr.w r0, [pc, #1304] @ bf1d0 │ │ │ │ + ldr.w r0, [pc, #1304] @ bec8c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ @@ -137374,15 +136873,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r6, r2, lsl #4 │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr.w r2, [pc, #1264] @ bf1d4 │ │ │ │ + ldr.w r2, [pc, #1264] @ bec90 │ │ │ │ ldr.w r3, [sl] │ │ │ │ add r2, pc │ │ │ │ subs r3, #1 │ │ │ │ mov fp, r2 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ adds r3, r2, #4 │ │ │ │ add r2, sp, #180 @ 0xb4 │ │ │ │ @@ -137422,17 +136921,17 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ strd r5, r8, [sp, #32] │ │ │ │ strd sl, r3, [sp, #4] │ │ │ │ str.w r9, [sp] │ │ │ │ - ldr.w r2, [pc, #1144] @ bf1d8 │ │ │ │ + ldr.w r2, [pc, #1144] @ bec94 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ - ldr.w r0, [pc, #1140] @ bf1dc │ │ │ │ + ldr.w r0, [pc, #1140] @ bec98 │ │ │ │ add r2, pc │ │ │ │ subs r3, r3, r6 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, sl │ │ │ │ @@ -137440,15 +136939,15 @@ │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ strd r5, r8, [sp, #16] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ mov r1, sl │ │ │ │ - ldr.w r0, [pc, #1108] @ bf1e0 │ │ │ │ + ldr.w r0, [pc, #1108] @ bec9c │ │ │ │ subs r3, r3, r6 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ adds r3, #1 │ │ │ │ ldr r4, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -137471,30 +136970,30 @@ │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r1, r3, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r3, [pc, #1036] @ bf1e4 │ │ │ │ + ldr.w r3, [pc, #1036] @ beca0 │ │ │ │ add r3, pc │ │ │ │ - b.w bc860 │ │ │ │ + b.w bc31c │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ adds r1, r4, r2 │ │ │ │ mov r6, r4 │ │ │ │ mla r1, r4, r1, r0 │ │ │ │ cmp r3, r1 │ │ │ │ itett lt │ │ │ │ mullt.w r2, r4, r4 │ │ │ │ mulge.w r1, r2, r4 │ │ │ │ addlt r7, r2, #1 │ │ │ │ movlt r2, r4 │ │ │ │ it ge │ │ │ │ addge r7, r1, #1 │ │ │ │ - b.w bd4e8 │ │ │ │ + b.w bcfa4 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ adds r6, r5, #1 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ subs r3, r3, r5 │ │ │ │ add.w r4, r0, r6, lsl #3 │ │ │ │ @@ -137505,15 +137004,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ blx 64528 │ │ │ │ - ldr r0, [pc, #952] @ (bf1e8 ) │ │ │ │ + ldr r0, [pc, #952] @ (beca4 ) │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ strd fp, r1, [sp] │ │ │ │ @@ -137541,15 +137040,15 @@ │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ add r2, sp, #180 @ 0xb4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r6, r4, lsl #4 │ │ │ │ adds r3, #8 │ │ │ │ strd r3, fp, [sp, #4] │ │ │ │ - ldr r3, [pc, #872] @ (bf1ec ) │ │ │ │ + ldr r3, [pc, #872] @ (beca8 ) │ │ │ │ ldr.w r6, [sl] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w ip, r6, #4294967295 @ 0xffffffff │ │ │ │ adds r4, r6, #1 │ │ │ │ @@ -137588,30 +137087,30 @@ │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #28] │ │ │ │ strd sl, r0, [sp, #4] │ │ │ │ strd r5, r8, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str.w r9, [sp] │ │ │ │ - ldr r2, [pc, #756] @ (bf1f0 ) │ │ │ │ + ldr r2, [pc, #756] @ (becac ) │ │ │ │ ldr r3, [r1, #0] │ │ │ │ - ldr r0, [pc, #756] @ (bf1f4 ) │ │ │ │ + ldr r0, [pc, #756] @ (becb0 ) │ │ │ │ add r2, pc │ │ │ │ - ldr r1, [pc, #756] @ (bf1f8 ) │ │ │ │ + ldr r1, [pc, #756] @ (becb4 ) │ │ │ │ subs r3, r3, r6 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, sl │ │ │ │ blx 59c80 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #12] │ │ │ │ strd r5, r8, [sp, #16] │ │ │ │ - ldr r0, [pc, #732] @ (bf1fc ) │ │ │ │ + ldr r0, [pc, #732] @ (becb8 ) │ │ │ │ ldr r3, [r1, #0] │ │ │ │ mov r1, sl │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ subs r3, r3, r6 │ │ │ │ adds r3, #1 │ │ │ │ @@ -137637,36 +137136,36 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r1, r3, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #660] @ (bf200 ) │ │ │ │ + ldr r3, [pc, #660] @ (becbc ) │ │ │ │ add r3, pc │ │ │ │ - b.w bc860 │ │ │ │ + b.w bc31c │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ adds r1, r5, r2 │ │ │ │ mov r6, r5 │ │ │ │ mla r1, r5, r1, r0 │ │ │ │ cmp r3, r1 │ │ │ │ itett lt │ │ │ │ mullt.w r2, r5, r5 │ │ │ │ mulge.w r1, r2, r5 │ │ │ │ addlt r7, r2, #1 │ │ │ │ movlt r2, r5 │ │ │ │ it ge │ │ │ │ addge r7, r1, #1 │ │ │ │ - b.w bd062 │ │ │ │ + b.w bcb1e │ │ │ │ movs r2, #1 │ │ │ │ vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ - b.w b9eda │ │ │ │ + b.w b9996 │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d6, d0 │ │ │ │ - b.w b9f4c │ │ │ │ + b.w b9a08 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adds r1, r5, #1 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ subs r4, r4, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r5, sp, #176 @ 0xb0 │ │ │ │ @@ -137677,15 +137176,15 @@ │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #4] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ blx 64528 │ │ │ │ - ldr r0, [pc, #556] @ (bf204 ) │ │ │ │ + ldr r0, [pc, #556] @ (becc0 ) │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ mov r2, r9 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ strd fp, r7, [sp] │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -137711,23 +137210,23 @@ │ │ │ │ blx 5f434 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #484] @ (bf208 ) │ │ │ │ + ldr r0, [pc, #484] @ (becc4 ) │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ mov r1, r5 │ │ │ │ - ldr r2, [pc, #468] @ (bf20c ) │ │ │ │ + ldr r2, [pc, #468] @ (becc8 ) │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r6, r3, lsl #4 │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ @@ -137773,17 +137272,17 @@ │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r0, [sp, #20] │ │ │ │ strd r5, r8, [sp, #32] │ │ │ │ strd sl, r3, [sp, #4] │ │ │ │ str.w r9, [sp] │ │ │ │ - ldr r0, [pc, #332] @ (bf210 ) │ │ │ │ + ldr r0, [pc, #332] @ (beccc ) │ │ │ │ ldr r3, [r2, #0] │ │ │ │ - ldr r2, [pc, #332] @ (bf214 ) │ │ │ │ + ldr r2, [pc, #332] @ (becd0 ) │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r6 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ adds r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, sl │ │ │ │ @@ -137791,15 +137290,15 @@ │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ strd r5, r8, [sp, #16] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, sl │ │ │ │ - ldr r0, [pc, #300] @ (bf218 ) │ │ │ │ + ldr r0, [pc, #300] @ (becd4 ) │ │ │ │ subs r3, r3, r6 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ adds r3, #1 │ │ │ │ ldr r4, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -137822,136 +137321,136 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r1, r3, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #232] @ (bf21c ) │ │ │ │ + ldr r3, [pc, #232] @ (becd8 ) │ │ │ │ add r3, pc │ │ │ │ - b.w bc860 │ │ │ │ + b.w bc31c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ movs r2, #1 │ │ │ │ vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - b.w b9eda │ │ │ │ + b.w b9996 │ │ │ │ nop │ │ │ │ - str r3, [sp, #864] @ 0x360 │ │ │ │ + ldr r1, [sp, #192] @ 0xc0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r3, #29 │ │ │ │ + adds r6, r5, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r2, [sp, #152] @ 0x98 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [sp, #72] @ 0x48 │ │ │ │ + ldr r1, [sp, #536] @ 0x218 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [sp, #120] @ 0x78 │ │ │ │ + ldr r1, [sp, #648] @ 0x288 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - svc 90 @ 0x5a │ │ │ │ + b.n be550 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, #116 @ 0x74 │ │ │ │ + mvns r0, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [sp, #528] @ 0x210 │ │ │ │ + str r7, [sp, #880] @ 0x370 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r6, r7, #23 │ │ │ │ + subs r2, r2, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r0, [sp, #184] @ 0xb8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [sp, #768] @ 0x300 │ │ │ │ + ldr r0, [sp, #272] @ 0x110 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r3, [sp, #256] @ 0x100 │ │ │ │ + ldr r0, [sp, #752] @ 0x2f0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [sp, #616] @ 0x268 │ │ │ │ + ldr r0, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r5, #4 │ │ │ │ + negs r0, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ble.n bf118 │ │ │ │ + b.n bf254 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [sp, #264] @ 0x108 │ │ │ │ + str r5, [sp, #616] @ 0x268 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r7, #14 │ │ │ │ + adds r0, r2, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [sp, #480] @ 0x1e0 │ │ │ │ + str r5, [sp, #944] @ 0x3b0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [sp, #504] @ 0x1f8 │ │ │ │ + str r6, [sp, #8] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [sp, #1016] @ 0x3f8 │ │ │ │ + str r6, [sp, #488] @ 0x1e8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [sp, #352] @ 0x160 │ │ │ │ + str r5, [sp, #848] @ 0x350 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, #194 @ 0xc2 │ │ │ │ + ands r6, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - blt.n bf0b4 │ │ │ │ + b.n bedf0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r1, #54] @ 0x36 │ │ │ │ + str r4, [sp, #144] @ 0x90 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, #44 @ 0x2c │ │ │ │ + subs r7, #160 @ 0xa0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r3, #8 │ │ │ │ + asrs r0, r6, #28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r2, #54] @ 0x36 │ │ │ │ + str r4, [sp, #288] @ 0x120 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r3, #58] @ 0x3a │ │ │ │ + str r4, [sp, #872] @ 0x368 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r2, #54] @ 0x36 │ │ │ │ + str r4, [sp, #360] @ 0x168 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r6, #52] @ 0x34 │ │ │ │ + str r4, [sp, #200] @ 0xc8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r1, #32 │ │ │ │ + subs r6, #148 @ 0x94 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bls.n bf194 │ │ │ │ + svc 38 @ 0x26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r3, #4 │ │ │ │ + asrs r0, r6, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, #190 @ 0xbe │ │ │ │ + subs r6, #50 @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r0, #38] @ 0x26 │ │ │ │ + str r2, [sp, #120] @ 0x78 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r4, #1 │ │ │ │ + asrs r4, r6, #21 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r6, #44] @ 0x2c │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r3, #40] @ 0x28 │ │ │ │ + str r2, [sp, #608] @ 0x260 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r7, #38] @ 0x26 │ │ │ │ + str r2, [sp, #496] @ 0x1f0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bhi.n bf248 │ │ │ │ + ble.n bed84 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r7, #0 │ │ │ │ + subs r4, #116 @ 0x74 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r2, r0, #27 │ │ │ │ + asrs r6, r2, #15 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r3, #32] │ │ │ │ + str r1, [sp, #592] @ 0x250 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r0, #28] │ │ │ │ + str r1, [sp, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r7, #18] │ │ │ │ + ldrh r2, [r2, #62] @ 0x3e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r5, #26] │ │ │ │ + str r0, [sp, #960] @ 0x3c0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvs.n bf13c │ │ │ │ + blt.n bec78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r5, #86 @ 0x56 │ │ │ │ + subs r2, #202 @ 0xca │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r3, #10] │ │ │ │ + ldrh r6, [r6, #52] @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r0, #20 │ │ │ │ + asrs r6, r2, #8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r0, #14] │ │ │ │ + ldrh r2, [r0, #58] @ 0x3a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r1, #18] │ │ │ │ + ldrh r6, [r0, #62] @ 0x3e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r3, #12] │ │ │ │ + ldrh r0, [r4, #56] @ 0x38 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bmi.n bf1cc │ │ │ │ + bge.n bed08 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r1, [sp, #152] @ 0x98 │ │ │ │ subs r0, r0, r4 │ │ │ │ adds r4, #1 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r7, [pc, #396] @ (bf3b8 ) │ │ │ │ + ldr r7, [pc, #396] @ (bee74 ) │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ add.w r5, r1, r4, lsl #3 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r6, sp, #176 @ 0xb0 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ @@ -137983,29 +137482,29 @@ │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, r9 │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ blx 626d8 │ │ │ │ - ldr r0, [pc, #304] @ (bf3bc ) │ │ │ │ + ldr r0, [pc, #304] @ (bee78 ) │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str.w fp, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ blx 5e9dc │ │ │ │ ldr.w r4, [r9] │ │ │ │ cmp r4, #1 │ │ │ │ - ble.n bf2ce │ │ │ │ - ldr r3, [pc, #276] @ (bf3c0 ) │ │ │ │ + ble.n bed8a │ │ │ │ + ldr r3, [pc, #276] @ (bee7c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ adds r3, #4 │ │ │ │ adds r2, #8 │ │ │ │ @@ -138049,32 +137548,32 @@ │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ str r0, [sp, #20] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, r8, [sp, #32] │ │ │ │ str r5, [sp, #28] │ │ │ │ strd r9, fp, [sp, #4] │ │ │ │ str.w r9, [sp] │ │ │ │ - ldr r2, [pc, #152] @ (bf3c4 ) │ │ │ │ + ldr r2, [pc, #152] @ (bee80 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr r1, [pc, #152] @ (bf3c8 ) │ │ │ │ + ldr r1, [pc, #152] @ (bee84 ) │ │ │ │ add r2, pc │ │ │ │ - ldr r0, [pc, #152] @ (bf3cc ) │ │ │ │ + ldr r0, [pc, #152] @ (bee88 ) │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ mov r3, sl │ │ │ │ blx 59c80 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ mov r2, r9 │ │ │ │ strd r7, r5, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ - ldr r0, [pc, #124] @ (bf3d0 ) │ │ │ │ + ldr r0, [pc, #124] @ (bee8c ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ adds r3, #1 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -138091,52 +137590,536 @@ │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #4] │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r2, [r9] │ │ │ │ - ldr r0, [pc, #68] @ (bf3d4 ) │ │ │ │ + ldr r0, [pc, #68] @ (bee90 ) │ │ │ │ adds r2, #1 │ │ │ │ add r0, pc │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #60] @ (bf3d8 ) │ │ │ │ + ldr r2, [pc, #60] @ (bee94 ) │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ adds r2, #8 │ │ │ │ str r2, [sp, #32] │ │ │ │ - ldr r2, [pc, #56] @ (bf3dc ) │ │ │ │ + ldr r2, [pc, #56] @ (bee98 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r2, sp, #240 @ 0xf0 │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, r9 │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w b9f44 │ │ │ │ nop │ │ │ │ - strh r2, [r0, #58] @ 0x3a │ │ │ │ + ldrh r2, [r3, #36] @ 0x24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, #164 @ 0xa4 │ │ │ │ + subs r0, #24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r6, r2, #10 │ │ │ │ + lsrs r2, r5, #30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r2, [r2, #58] @ 0x3a │ │ │ │ + ldrh r6, [r0, #38] @ 0x26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r3, #62] @ 0x3e │ │ │ │ + ldrh r2, [r3, #42] @ 0x2a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r2, #58] @ 0x3a │ │ │ │ + ldrh r2, [r3, #38] @ 0x26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r7, #56] @ 0x38 │ │ │ │ + ldrh r4, [r6, #36] @ 0x24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r1, #164 @ 0xa4 │ │ │ │ + adds r7, #24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bcs.n bf4b4 │ │ │ │ + bvc.n bedf0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r4, r4, #6 │ │ │ │ + lsrs r0, r7, #26 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + │ │ │ │ +000bee9c : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d9} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ + ldr r4, [pc, #760] @ (bf1ac ) │ │ │ │ + sub sp, #108 @ 0x6c │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r3, [pc, #760] @ (bf1b0 ) │ │ │ │ + add r4, pc │ │ │ │ + mov r6, r1 │ │ │ │ + ldr r7, [sp, #172] @ 0xac │ │ │ │ + ldr r1, [pc, #756] @ (bf1b4 ) │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + add r1, pc │ │ │ │ + ldr.w r4, [r8] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + mov.w r3, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + ldrd r5, sl, [sp, #164] @ 0xa4 │ │ │ │ + str r0, [sp, #24] │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + blx 57998 │ │ │ │ + mov r9, r0 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w bf146 │ │ │ │ + ldr r0, [r6, #0] │ │ │ │ + cmp r0, #0 │ │ │ │ + blt.n bef38 │ │ │ │ + cmp r0, #1 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + mov r2, r0 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + bge.n bef40 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + str r2, [r7, #0] │ │ │ │ + ldr r0, [pc, #684] @ (bf1b8 ) │ │ │ │ + add r1, sp, #56 @ 0x38 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #676] @ (bf1bc ) │ │ │ │ + ldr r3, [pc, #660] @ (bf1b0 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w bf3d4 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #108 @ 0x6c │ │ │ │ + vpop {d8-d9} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n bef08 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w bf3d8 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n bef16 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + adds r2, r4, #1 │ │ │ │ + sub.w fp, r5, #4 │ │ │ │ + sub.w r7, sl, #8 │ │ │ │ + subs r3, #4 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + sub.w r5, r3, r2, lsl #3 │ │ │ │ + subs r3, r0, #1 │ │ │ │ + cmp.w r9, #0 │ │ │ │ + beq.w bf16a │ │ │ │ + mul.w r2, r0, r2 │ │ │ │ + vldr s19, [pc, #564] @ bf1a8 │ │ │ │ + strd r2, r3, [sp, #60] @ 0x3c │ │ │ │ + add.w r2, r5, r2, lsl #3 │ │ │ │ + vstr s19, [r2, #4] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w bf160 │ │ │ │ + ldr r2, [pc, #568] @ (bf1c0 ) │ │ │ │ + add r1, sp, #84 @ 0x54 │ │ │ │ + ldr r6, [pc, #568] @ (bf1c4 ) │ │ │ │ + add.w r9, sp, #64 @ 0x40 │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + add r2, sp, #92 @ 0x5c │ │ │ │ + strd r7, r8, [sp, #44] @ 0x2c │ │ │ │ + str.w sl, [sp, #28] │ │ │ │ + add r6, pc │ │ │ │ + mov sl, r1 │ │ │ │ + mov r8, r2 │ │ │ │ + b.n beff4 │ │ │ │ + mla r1, r4, r3, r3 │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + vstr s19, [r1, #4] │ │ │ │ + ldr.w lr, [r2] │ │ │ │ + mla r1, r3, r4, r4 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + adds r0, r3, #1 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + add.w ip, r2, r3, lsl #3 │ │ │ │ + adds r2, r0, r1 │ │ │ │ + add r1, r3 │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + add.w r2, r5, r2, lsl #3 │ │ │ │ + add.w r0, r7, r0, lsl #2 │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + subs r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + str.w lr, [r1] │ │ │ │ + vstr s19, [r1, #4] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [r0, #0] │ │ │ │ + vstr s15, [ip] │ │ │ │ + vstr s14, [ip, #4] │ │ │ │ + ble.w bf160 │ │ │ │ + mla r2, r3, r4, r4 │ │ │ │ + str.w sl, [sp] │ │ │ │ + mov r1, r8 │ │ │ │ + mov r0, r9 │ │ │ │ + add r3, r2 │ │ │ │ + adds r2, #1 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + add.w ip, r5, r3, lsl #3 │ │ │ │ + add.w r2, r5, r2, lsl #3 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr.w lr, [ip] │ │ │ │ + ldr.w ip, [ip, #4] │ │ │ │ + str.w lr, [sp, #92] @ 0x5c │ │ │ │ + str.w ip, [sp, #96] @ 0x60 │ │ │ │ + blx 668cc │ │ │ │ + vldr s15, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [sp, #92] @ 0x5c │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + add.w r2, fp, r3, lsl #2 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + str r1, [r2, #0] │ │ │ │ + bne.n bf04a │ │ │ │ + vldr s14, [sp, #88] @ 0x58 │ │ │ │ + vcmp.f32 s14, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n befa6 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + mov r1, r9 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + mla r2, r3, r4, r4 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + add r3, r2 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + adds r2, #1 │ │ │ │ + str r6, [sp, #20] │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str r7, [sp, #0] │ │ │ │ + add.w r2, r5, r2, lsl #3 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ + vstr s19, [r3, #4] │ │ │ │ + str r2, [r3, #0] │ │ │ │ + mov r2, sl │ │ │ │ + ldr r3, [pc, #332] @ (bf1c8 ) │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + blx 5c43c │ │ │ │ + vldr s18, [pc, #336] @ bf1d8 │ │ │ │ + vldr s14, [sp, #84] @ 0x54 │ │ │ │ + vmov.f32 s15, #224 @ 0xbf000000 -0.5 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + mov r1, r9 │ │ │ │ + vldr s13, [sp, #88] @ 0x58 │ │ │ │ + add r0, sp, #76 @ 0x4c │ │ │ │ + vmul.f32 s16, s14, s18 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + str r6, [sp, #4] │ │ │ │ + vmla.f32 s16, s13, s15 │ │ │ │ + vmul.f32 s17, s13, s18 │ │ │ │ + mla r3, r3, r4, r4 │ │ │ │ + adds r3, #1 │ │ │ │ + vnmls.f32 s17, s14, s15 │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r6 │ │ │ │ + blx 602ac │ │ │ │ + vldr s12, [sp, #80] @ 0x50 │ │ │ │ + vldr s13, [sp, #76] @ 0x4c │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + mov r1, r8 │ │ │ │ + vmul.f32 s14, s16, s12 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + vmul.f32 s15, s16, s13 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + vmla.f32 s15, s17, s12 │ │ │ │ + mov r0, r9 │ │ │ │ + str r6, [sp, #4] │ │ │ │ + vnmls.f32 s14, s17, s13 │ │ │ │ + mla r2, r2, r4, r4 │ │ │ │ + adds r2, #1 │ │ │ │ + add.w r2, r5, r2, lsl #3 │ │ │ │ + vstr s15, [sp, #72] @ 0x48 │ │ │ │ + vstr s15, [sp, #96] @ 0x60 │ │ │ │ + vstr s14, [sp, #68] @ 0x44 │ │ │ │ + vstr s14, [sp, #92] @ 0x5c │ │ │ │ + blx 599e4 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + movs r2, #0 │ │ │ │ + movt r2, #49024 @ 0xbf80 │ │ │ │ + strd r6, r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + mov r1, r9 │ │ │ │ + strd r6, r3, [sp] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + add r2, sp, #68 @ 0x44 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + str r7, [sp, #16] │ │ │ │ + mla r3, r3, r4, r4 │ │ │ │ + vstr s18, [sp, #72] @ 0x48 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ + blx 65e94 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + vldr s15, [sp, #84] @ 0x54 │ │ │ │ + vldr s14, [sp, #88] @ 0x58 │ │ │ │ + add.w r2, fp, r3, lsl #2 │ │ │ │ + b.n befb2 │ │ │ │ + ldr r1, [pc, #132] @ (bf1cc ) │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w beeec │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + str r2, [r7, #0] │ │ │ │ + b.n bef0a │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [r2, #0] │ │ │ │ + b.n bef16 │ │ │ │ + strd r3, r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + vldr s19, [pc, #52] @ bf1a8 │ │ │ │ + vstr s19, [r2, #4] │ │ │ │ + movs r2, #1 │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w bf3be │ │ │ │ + ldr.w r9, [pc, #76] @ bf1d0 │ │ │ │ + mov r3, r2 │ │ │ │ + ldr r2, [pc, #72] @ (bf1d4 ) │ │ │ │ + add.w sl, sp, #60 @ 0x3c │ │ │ │ + add r9, pc │ │ │ │ + str.w r8, [sp, #36] @ 0x24 │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + add r2, sp, #92 @ 0x5c │ │ │ │ + str r2, [sp, #28] │ │ │ │ + add r2, sp, #84 @ 0x54 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r2, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + b.n bf22a │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + strb r0, [r3, #9] │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + adds r6, #162 @ 0xa2 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldrh r4, [r1, #28] │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + strb r6, [r6, #7] │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + bvs.n bf0d4 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + bvs.n bf2bc │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + lsrs r0, r5, #18 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r6, [r1, #2] │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + bmi.n bf0e8 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + bmi.n bf0e0 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + movs r0, r0 │ │ │ │ + strh r0, [r0, #0] │ │ │ │ + mla ip, r2, r4, r4 │ │ │ │ + adds r3, r2, #1 │ │ │ │ + add ip, r3 │ │ │ │ + add.w ip, r5, ip, lsl #3 │ │ │ │ + vstr s19, [ip, #4] │ │ │ │ + ldr.w lr, [r1] │ │ │ │ + add.w ip, r7, r2, lsl #3 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + add r0, r1 │ │ │ │ + mul.w r1, r2, r4 │ │ │ │ + add r2, r1 │ │ │ │ + add r1, r3 │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + add.w r2, r5, r2, lsl #3 │ │ │ │ + str.w lr, [r1] │ │ │ │ + vstr s19, [r1, #4] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [r0, #0] │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr.w r0, [r9] │ │ │ │ + cmp r2, r3 │ │ │ │ + vstr s15, [ip] │ │ │ │ + vstr s14, [ip, #4] │ │ │ │ + blt.w bf3c0 │ │ │ │ + mul.w r2, r3, r4 │ │ │ │ + adds r1, r3, #1 │ │ │ │ + str.w r8, [sp] │ │ │ │ + add.w ip, r3, #2 │ │ │ │ + add r1, r2 │ │ │ │ + cmp ip, r0 │ │ │ │ + ite le │ │ │ │ + addle r2, ip │ │ │ │ + addgt r2, r2, r0 │ │ │ │ + subs r0, r0, r3 │ │ │ │ + str r0, [sp, #60] @ 0x3c │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + add.w r2, r5, r2, lsl #3 │ │ │ │ + mov r0, sl │ │ │ │ + ldr r3, [r1, #0] │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [r1, #4] │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r1, [sp, #28] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + blx 668cc │ │ │ │ + vldr s15, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + lsls r0, r2, #2 │ │ │ │ + add.w r1, fp, r0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + str r3, [r1, #0] │ │ │ │ + bne.n bf28a │ │ │ │ + vldr s14, [sp, #88] @ 0x58 │ │ │ │ + vcmp.f32 s14, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n bf1dc │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + adds r0, r2, #1 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mul.w r3, r4, r2 │ │ │ │ + mov.w ip, #1065353216 @ 0x3f800000 │ │ │ │ + str r6, [sp, #20] │ │ │ │ + adds r1, r0, r3 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + add r3, r4 │ │ │ │ + vldr s18, [pc, #-204] @ bf1d8 │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + add r3, r0 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ + str.w ip, [r1] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + vstr s19, [r1, #4] │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + subs r1, r1, r2 │ │ │ │ + add.w r2, r7, r2, lsl #3 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [pc, #276] @ (bf3dc ) │ │ │ │ + str r1, [sp, #60] @ 0x3c │ │ │ │ + mov r1, sl │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #12] │ │ │ │ + mov r2, r8 │ │ │ │ + blx 5c43c │ │ │ │ + str r6, [sp, #4] │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + vmov.f32 s15, #224 @ 0xbf000000 -0.5 │ │ │ │ + vldr s14, [sp, #84] @ 0x54 │ │ │ │ + mov r1, sl │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + add r0, sp, #76 @ 0x4c │ │ │ │ + vldr s13, [sp, #88] @ 0x58 │ │ │ │ + subs r3, r3, r2 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + adds r3, r2, #1 │ │ │ │ + vmul.f32 s16, s14, s18 │ │ │ │ + vmla.f32 s16, s13, s15 │ │ │ │ + vmul.f32 s17, s13, s18 │ │ │ │ + mla r3, r4, r2, r3 │ │ │ │ + add.w r2, r7, r2, lsl #3 │ │ │ │ + vnmls.f32 s17, s14, s15 │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r6 │ │ │ │ + blx 602ac │ │ │ │ + vldr s12, [sp, #80] @ 0x50 │ │ │ │ + vldr s13, [sp, #76] @ 0x4c │ │ │ │ + mov r0, sl │ │ │ │ + str r6, [sp, #4] │ │ │ │ + vmul.f32 s14, s16, s12 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + vmul.f32 s15, s16, s13 │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + vmla.f32 s15, s17, s12 │ │ │ │ + ldr r1, [sp, #28] │ │ │ │ + subs r2, r2, r3 │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + vnmls.f32 s14, s17, s13 │ │ │ │ + adds r2, r3, #1 │ │ │ │ + mla r2, r4, r3, r2 │ │ │ │ + add.w r3, r7, r3, lsl #3 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r6 │ │ │ │ + add.w r2, r5, r2, lsl #3 │ │ │ │ + vstr s15, [sp, #72] @ 0x48 │ │ │ │ + vstr s15, [sp, #96] @ 0x60 │ │ │ │ + vstr s14, [sp, #68] @ 0x44 │ │ │ │ + vstr s14, [sp, #92] @ 0x5c │ │ │ │ + blx 599e4 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + adds r1, r2, #1 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + vstr s18, [sp, #72] @ 0x48 │ │ │ │ + subs r3, r3, r2 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + mul.w r3, r4, r2 │ │ │ │ + add.w r2, r7, r2, lsl #3 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + adds r2, r3, r4 │ │ │ │ + add r3, r1 │ │ │ │ + add r2, r1 │ │ │ │ + mov r1, sl │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ + add.w r2, r5, r2, lsl #3 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + movs r2, #0 │ │ │ │ + movt r2, #49024 @ 0xbf80 │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + add r2, sp, #68 @ 0x44 │ │ │ │ + blx 65e94 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + vldr s15, [sp, #84] @ 0x54 │ │ │ │ + vldr s14, [sp, #88] @ 0x58 │ │ │ │ + adds r3, r2, #1 │ │ │ │ + lsls r0, r2, #2 │ │ │ │ + add.w r1, fp, r0 │ │ │ │ + b.n bf1ec │ │ │ │ + mov r0, r2 │ │ │ │ + mla r4, r0, r4, r0 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + add.w r5, r5, r4, lsl #3 │ │ │ │ + add.w r1, r3, r0, lsl #2 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + str r3, [r1, #0] │ │ │ │ + b.n bef16 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n bef0a │ │ │ │ + lsrs r0, r3, #9 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 000bf3e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d13} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -138522,25 +138505,25 @@ │ │ │ │ b.n bfd36 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldr r0, [r2, #80] @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #254 @ 0xfe │ │ │ │ + adds r1, #46 @ 0x2e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r4, #50] @ 0x32 │ │ │ │ + ldrh r0, [r3, #52] @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r5, #36] @ 0x24 │ │ │ │ + strh r0, [r0, #38] @ 0x26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r5, #20] │ │ │ │ + ldrh r2, [r4, #22] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r5, #16] │ │ │ │ + ldrh r2, [r3, #18] │ │ │ │ lsls r3, r3, #1 │ │ │ │ beq.n bf784 │ │ │ │ lsls r4, r3, #1 │ │ │ │ beq.n bf764 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -139272,15 +139255,15 @@ │ │ │ │ negs r2, r2 │ │ │ │ b.n bff12 │ │ │ │ ldr.w r2, [sl] │ │ │ │ cmp r2, r1 │ │ │ │ bge.w bfe88 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 676910 │ │ │ │ mov r3, r0 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ @@ -139325,29 +139308,29 @@ │ │ │ │ rsb r2, ip, #0 │ │ │ │ b.n bff12 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ str r4, [r3, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #102 @ 0x66 │ │ │ │ + movs r7, #150 @ 0x96 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldmia r0!, {r1, r3} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r1, #38] @ 0x26 │ │ │ │ + strh r2, [r5, #38] @ 0x26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r4, [r2, #30] │ │ │ │ + strh r4, [r6, #30] │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r6, [r5, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r0, #9] │ │ │ │ + ldrb r4, [r2, #9] │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmia r5!, {r3, r4, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r6, #16] │ │ │ │ + strh r6, [r2, #18] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 000c011c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -139452,15 +139435,15 @@ │ │ │ │ beq.w c041c │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ vldr s17, [pc, #448] @ c03f0 │ │ │ │ add r5, r8 │ │ │ │ subs r5, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 676b6c │ │ │ │ + bl 676ba4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ subs r2, r5, r1 │ │ │ │ sub.w r5, r4, r8 │ │ │ │ rsb r1, r8, #0 │ │ │ │ add.w r6, r5, #1073741824 @ 0x40000000 │ │ │ │ add.w r7, r3, r5, lsl #2 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -139634,29 +139617,29 @@ │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldrsh r2, [r3, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #214 @ 0xd6 │ │ │ │ + movs r4, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmia r4!, {r1, r2, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r7, #2] │ │ │ │ + ldrb r2, [r7, #4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmia r3!, {r1, r3, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r7, #17] │ │ │ │ + ldrb r4, [r5, #18] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r6, [r1, #27] │ │ │ │ + strb r6, [r1, #29] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrb r0, [r5, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r7, #22] │ │ │ │ + strb r6, [r1, #23] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r2, [pc, #548] @ (c0644 ) │ │ │ │ movs r6, #1 │ │ │ │ str.w r9, [sp, #76] @ 0x4c │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ @@ -139821,15 +139804,15 @@ │ │ │ │ mul.w r2, r8, r4 │ │ │ │ cmp r0, r2 │ │ │ │ blt.n c05b6 │ │ │ │ subs r3, r4, r5 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ b.n c0216 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 676910 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #1 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ ldr r0, [pc, #136] @ (c064c ) │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ @@ -139881,198 +139864,38 @@ │ │ │ │ b.n c0216 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ stmia r2!, {r1, r2, r3} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r2, #10] │ │ │ │ + ldrb r0, [r0, #11] │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmia r0!, {r3, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r3, #18] │ │ │ │ + strb r0, [r3, #20] │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r6, #17] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - │ │ │ │ -000c065c : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ - ldr r5, [pc, #340] @ (c07c4 ) │ │ │ │ - sub sp, #52 @ 0x34 │ │ │ │ - ldr r4, [pc, #340] @ (c07c8 ) │ │ │ │ - mov r7, r3 │ │ │ │ - add r5, pc │ │ │ │ - movs r3, #0 │ │ │ │ - ldr.w r8, [sp, #100] @ 0x64 │ │ │ │ - ldrd fp, r9, [sp, #92] @ 0x5c │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #44] @ 0x2c │ │ │ │ - mov.w r4, #0 │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #316] @ (c07cc ) │ │ │ │ - str.w r3, [r8] │ │ │ │ - add r1, pc │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - str r3, [sp, #24] │ │ │ │ - blx 57998 │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r0, [pc, #300] @ (c07d0 ) │ │ │ │ - ldr r1, [pc, #300] @ (c07d4 ) │ │ │ │ - mov r3, r4 │ │ │ │ - add r0, pc │ │ │ │ - adds r2, r0, #4 │ │ │ │ - strd r2, r2, [sp, #4] │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - ldr.w sl, [r9] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ - cmp r0, r2 │ │ │ │ - ittet lt │ │ │ │ - addlt r3, r0, r2 │ │ │ │ - addlt r0, #3 │ │ │ │ - movge r3, r2 │ │ │ │ - mlalt r3, r3, r0, r0 │ │ │ │ - cmp r6, #0 │ │ │ │ - beq.n c074c │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n c071a │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ - mov r1, r2 │ │ │ │ - it lt │ │ │ │ - movlt r1, #1 │ │ │ │ - cmp r0, r1 │ │ │ │ - blt.n c0762 │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - cmp r1, r3 │ │ │ │ - blt.n c078e │ │ │ │ - ldr.w r1, [r8] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne.n c07a6 │ │ │ │ - cmp.w sl, #4294967295 @ 0xffffffff │ │ │ │ - beq.n c07aa │ │ │ │ - cbz r2, c0730 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - cmp r3, r2 │ │ │ │ - blt.n c076a │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - mov r3, r7 │ │ │ │ - mov r0, r5 │ │ │ │ - strd fp, r8, [sp, #4] │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 5f128 │ │ │ │ - b.n c0730 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #176] @ (c07d8 ) │ │ │ │ - add r1, sp, #36 @ 0x24 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #168] @ (c07dc ) │ │ │ │ - ldr r3, [pc, #148] @ (c07c8 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n c07be │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #52 @ 0x34 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #144] @ (c07e0 ) │ │ │ │ - mov r0, r5 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbnz r0, c0788 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n c0720 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n c0720 │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - str r4, [sp, #0] │ │ │ │ - mov r3, r7 │ │ │ │ - add r4, sp, #40 @ 0x28 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - mov r0, r5 │ │ │ │ - str.w r8, [sp, #12] │ │ │ │ - str.w fp, [sp, #4] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - blx 592b0 │ │ │ │ - b.n c0730 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - b.n c06d4 │ │ │ │ - cmp.w sl, #4294967295 @ 0xffffffff │ │ │ │ - ittt ne │ │ │ │ - mvnne.w r2, #6 │ │ │ │ - movne r3, #7 │ │ │ │ - strne.w r2, [r8] │ │ │ │ - bne.n c0724 │ │ │ │ - ldr.w r1, [r8] │ │ │ │ - cbz r1, c07aa │ │ │ │ - negs r3, r1 │ │ │ │ - b.n c0724 │ │ │ │ - vmov s15, r3 │ │ │ │ - movs r3, #0 │ │ │ │ - str.w r3, [fp, #4] │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [fp] │ │ │ │ - b.n c0730 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - ldrh r4, [r3, r2] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - subs r0, r4, #2 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - nop {10} │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r7, #16] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r5, #15] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldr r4, [r3, r7] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - strb r2, [r6, #8] │ │ │ │ + strb r0, [r6, #19] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ -000c07e4 : │ │ │ │ +000c065c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ - ldr r4, [pc, #852] @ (c0b50 ) │ │ │ │ + ldr r4, [pc, #852] @ (c09c8 ) │ │ │ │ mov r6, r3 │ │ │ │ - ldr r3, [pc, #852] @ (c0b54 ) │ │ │ │ + ldr r3, [pc, #852] @ (c09cc ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ add r4, pc │ │ │ │ mov r7, r1 │ │ │ │ - ldr r1, [pc, #848] @ (c0b58 ) │ │ │ │ + ldr r1, [pc, #848] @ (c09d0 ) │ │ │ │ mov fp, r0 │ │ │ │ ldr r5, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc │ │ │ │ ldr.w sl, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ @@ -140085,33 +139908,33 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ blx 57998 │ │ │ │ ldr.w r3, [sl] │ │ │ │ mov r8, r0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w c0992 │ │ │ │ + beq.w c080a │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.w c095c │ │ │ │ + blt.w c07d4 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.w c0a98 │ │ │ │ + blt.w c0910 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w c0aa0 │ │ │ │ + ble.w c0918 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w c0ab6 │ │ │ │ - ldr r0, [pc, #756] @ (c0b5c ) │ │ │ │ + bne.w c092e │ │ │ │ + ldr r0, [pc, #756] @ (c09d4 ) │ │ │ │ mov r3, r7 │ │ │ │ - ldr r1, [pc, #756] @ (c0b60 ) │ │ │ │ + ldr r1, [pc, #756] @ (c09d8 ) │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ add.w r9, r0, #4 │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ str.w r9, [sp] │ │ │ │ @@ -140124,125 +139947,125 @@ │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r1, [r2, #4] │ │ │ │ mul.w r1, r3, r0 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ vstr s16, [r2] │ │ │ │ cmp.w ip, #0 │ │ │ │ - bne.w c0b44 │ │ │ │ + bne.w c09bc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ - beq.n c0970 │ │ │ │ + beq.n c07e8 │ │ │ │ cmp r0, #1 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ite le │ │ │ │ movle r2, #0 │ │ │ │ movgt r2, #1 │ │ │ │ cmp r0, r3 │ │ │ │ it ge │ │ │ │ movge r2, #0 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w c0aba │ │ │ │ + bne.w c0932 │ │ │ │ movs r2, #2 │ │ │ │ cmp r2, r0 │ │ │ │ itt gt │ │ │ │ strgt r3, [sp, #64] @ 0x40 │ │ │ │ movgt r0, r3 │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.n c09aa │ │ │ │ + beq.n c0822 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - ble.n c0950 │ │ │ │ + ble.n c07c8 │ │ │ │ add r7, sp, #72 @ 0x48 │ │ │ │ add.w r9, sp, #56 @ 0x38 │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r2, r7 │ │ │ │ add.w r8, sp, #68 @ 0x44 │ │ │ │ mov r7, r9 │ │ │ │ add.w sl, sp, #60 @ 0x3c │ │ │ │ mov r9, r2 │ │ │ │ - b.n c092e │ │ │ │ + b.n c07a6 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r7 │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ strd r9, r8, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ blx 631f8 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldrd r3, r0, [sp, #56] @ 0x38 │ │ │ │ subs r3, r3, r0 │ │ │ │ - cbnz r2, c0926 │ │ │ │ + cbnz r2, c079e │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ cmp r2, #0 │ │ │ │ it gt │ │ │ │ strgt r2, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - ble.n c0950 │ │ │ │ + ble.n c07c8 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ cmp r3, r0 │ │ │ │ - bgt.n c08f8 │ │ │ │ + bgt.n c0770 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, fp │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 59da8 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbnz r3, c0950 │ │ │ │ + cbnz r3, c07c8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ it gt │ │ │ │ strgt r3, [r5, #0] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ vstr s16, [r2] │ │ │ │ - b.n c0970 │ │ │ │ + b.n c07e8 │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r5, #0] │ │ │ │ - ldr r0, [pc, #508] @ (c0b64 ) │ │ │ │ + ldr r0, [pc, #508] @ (c09dc ) │ │ │ │ add r1, sp, #52 @ 0x34 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #500] @ (c0b68 ) │ │ │ │ - ldr r3, [pc, #480] @ (c0b54 ) │ │ │ │ + ldr r2, [pc, #500] @ (c09e0 ) │ │ │ │ + ldr r3, [pc, #480] @ (c09cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w c0b4a │ │ │ │ + bne.w c09c2 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #472] @ (c0b6c ) │ │ │ │ + ldr r1, [pc, #472] @ (c09e4 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w c083c │ │ │ │ + bne.w c06b4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n c0962 │ │ │ │ + b.n c07da │ │ │ │ movs r1, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - ble.n c0950 │ │ │ │ + ble.n c07c8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w sl, sp, #52 @ 0x34 │ │ │ │ add.w r8, sp, #68 @ 0x44 │ │ │ │ add.w r9, r2, r1 │ │ │ │ add r2, sp, #60 @ 0x3c │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ @@ -140256,15 +140079,15 @@ │ │ │ │ add.w lr, r3, #1 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ sub.w ip, ip, #4 │ │ │ │ cmp r0, r1 │ │ │ │ mla r2, r1, r2, r1 │ │ │ │ sub.w r2, r2, r9 │ │ │ │ add.w r2, r3, r2, lsl #3 │ │ │ │ - blt.n c0a76 │ │ │ │ + blt.n c08ee │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -140272,84 +140095,84 @@ │ │ │ │ ldrd r3, r2, [sp, #36] @ 0x24 │ │ │ │ str.w r8, [sp, #20] │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w lr, [sp, #52] @ 0x34 │ │ │ │ blx 631f8 │ │ │ │ ldrd r0, r1, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbnz r3, c0a2a │ │ │ │ + cbnz r3, c08a2 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ ittt gt │ │ │ │ addgt r3, r3, r0 │ │ │ │ addgt.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ strgt r3, [r5, #0] │ │ │ │ add r1, r0 │ │ │ │ subs r3, r1, #1 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, r0 │ │ │ │ - blt.n c0a5a │ │ │ │ + blt.n c08d2 │ │ │ │ add.w r2, r0, #1073741824 @ 0x40000000 │ │ │ │ sub.w ip, r4, #8 │ │ │ │ subs r2, #2 │ │ │ │ add.w ip, ip, r1, lsl #2 │ │ │ │ add.w r2, r4, r2, lsl #2 │ │ │ │ ldr.w r3, [r2, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n c0a68 │ │ │ │ + ble.n c08e0 │ │ │ │ add r3, r0 │ │ │ │ cmp r2, ip │ │ │ │ add.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r2, #0] │ │ │ │ - bne.n c0a46 │ │ │ │ + bne.n c08be │ │ │ │ ldr r3, [r7, #0] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ cmp r3, r1 │ │ │ │ - blt.w c0950 │ │ │ │ + blt.w c07c8 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - b.n c09cc │ │ │ │ + b.n c0844 │ │ │ │ subs r3, r3, r0 │ │ │ │ cmp r2, ip │ │ │ │ add.w r3, r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ - bne.n c0a46 │ │ │ │ - b.n c0a5a │ │ │ │ + bne.n c08be │ │ │ │ + b.n c08d2 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r6 │ │ │ │ mov r0, fp │ │ │ │ str.w ip, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str.w lr, [sp, #52] @ 0x34 │ │ │ │ blx 59da8 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ subs r1, r1, r0 │ │ │ │ adds r1, #1 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ - b.n c0a18 │ │ │ │ + b.n c0890 │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ - b.n c0962 │ │ │ │ + b.n c07da │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adds r3, #1 │ │ │ │ ittt ne │ │ │ │ mvnne.w r3, #6 │ │ │ │ movne r2, #7 │ │ │ │ strne r3, [r5, #0] │ │ │ │ - bne.w c0964 │ │ │ │ + bne.w c07dc │ │ │ │ ldr r2, [r5, #0] │ │ │ │ - cbz r2, c0b04 │ │ │ │ + cbz r2, c097c │ │ │ │ negs r2, r2 │ │ │ │ - b.n c0964 │ │ │ │ + b.n c07dc │ │ │ │ ldr.w r2, [sl] │ │ │ │ cmp r2, r1 │ │ │ │ - bge.w c08d2 │ │ │ │ + bge.w c074a │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 676910 │ │ │ │ mov r3, r0 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ @@ -140363,18 +140186,18 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, r3 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ - b.n c08ca │ │ │ │ - ldr r0, [pc, #104] @ (c0b70 ) │ │ │ │ + b.n c0742 │ │ │ │ + ldr r0, [pc, #104] @ (c09e8 ) │ │ │ │ mov r2, fp │ │ │ │ - ldr r1, [pc, #104] @ (c0b74 ) │ │ │ │ + ldr r1, [pc, #104] @ (c09ec ) │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ adds r4, r0, #4 │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ @@ -140386,210 +140209,1365 @@ │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ mul.w r3, r4, r3 │ │ │ │ str r1, [r2, #4] │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r2] │ │ │ │ cmp.w ip, #0 │ │ │ │ - beq.w c0970 │ │ │ │ + beq.w c07e8 │ │ │ │ rsb r2, ip, #0 │ │ │ │ - b.n c0964 │ │ │ │ + b.n c07dc │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [r2, r4] │ │ │ │ + ldrh r0, [r3, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, #4 │ │ │ │ + subs r0, r4, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - pop {r2, r5, r6, r7, pc} │ │ │ │ + itt vs │ │ │ │ + lslvs r4, r3, #1 │ │ │ │ + ldrbvs r4, [r7, #16] │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldrb r2, [r0, #13] │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldr r4, [r4, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r4, #9] │ │ │ │ + strb r2, [r1, #6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r5, #5] │ │ │ │ + pop {r2, r6, r7} │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldrb r4, [r3, #6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r4, [r3, r6] │ │ │ │ + │ │ │ │ +000c09f0 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ + ldr r5, [pc, #340] @ (c0b58 ) │ │ │ │ + sub sp, #52 @ 0x34 │ │ │ │ + ldr r4, [pc, #340] @ (c0b5c ) │ │ │ │ + mov r7, r3 │ │ │ │ + add r5, pc │ │ │ │ + movs r3, #0 │ │ │ │ + ldr.w r8, [sp, #100] @ 0x64 │ │ │ │ + ldrd fp, r9, [sp, #92] @ 0x5c │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #44] @ 0x2c │ │ │ │ + mov.w r4, #0 │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #316] @ (c0b60 ) │ │ │ │ + str.w r3, [r8] │ │ │ │ + add r1, pc │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + str r3, [sp, #24] │ │ │ │ + blx 57998 │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r0, [pc, #300] @ (c0b64 ) │ │ │ │ + ldr r1, [pc, #300] @ (c0b68 ) │ │ │ │ + mov r3, r4 │ │ │ │ + add r0, pc │ │ │ │ + adds r2, r0, #4 │ │ │ │ + strd r2, r2, [sp, #4] │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add r1, pc │ │ │ │ + mov r2, r5 │ │ │ │ + ldr.w sl, [r9] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ + cmp r0, r2 │ │ │ │ + ittet lt │ │ │ │ + addlt r3, r0, r2 │ │ │ │ + addlt r0, #3 │ │ │ │ + movge r3, r2 │ │ │ │ + mlalt r3, r3, r0, r0 │ │ │ │ + cmp r6, #0 │ │ │ │ + beq.n c0ae0 │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n c0aae │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r0, [r7, #0] │ │ │ │ + mov r1, r2 │ │ │ │ + it lt │ │ │ │ + movlt r1, #1 │ │ │ │ + cmp r0, r1 │ │ │ │ + blt.n c0af6 │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + cmp r1, r3 │ │ │ │ + blt.n c0b22 │ │ │ │ + ldr.w r1, [r8] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne.n c0b3a │ │ │ │ + cmp.w sl, #4294967295 @ 0xffffffff │ │ │ │ + beq.n c0b3e │ │ │ │ + cbz r2, c0ac4 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + cmp r3, r2 │ │ │ │ + blt.n c0afe │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + mov r3, r7 │ │ │ │ + mov r0, r5 │ │ │ │ + strd fp, r8, [sp, #4] │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 5f128 │ │ │ │ + b.n c0ac4 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str.w r2, [r8] │ │ │ │ + ldr r0, [pc, #176] @ (c0b6c ) │ │ │ │ + add r1, sp, #36 @ 0x24 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #168] @ (c0b70 ) │ │ │ │ + ldr r3, [pc, #148] @ (c0b5c ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n c0b52 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #52 @ 0x34 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #144] @ (c0b74 ) │ │ │ │ + mov r0, r5 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbnz r0, c0b1c │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n c0ab4 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n c0ab4 │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + str r4, [sp, #0] │ │ │ │ + mov r3, r7 │ │ │ │ + add r4, sp, #40 @ 0x28 │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + mov r0, r5 │ │ │ │ + str.w r8, [sp, #12] │ │ │ │ + str.w fp, [sp, #4] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + blx 592b0 │ │ │ │ + b.n c0ac4 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + b.n c0a68 │ │ │ │ + cmp.w sl, #4294967295 @ 0xffffffff │ │ │ │ + ittt ne │ │ │ │ + mvnne.w r2, #6 │ │ │ │ + movne r3, #7 │ │ │ │ + strne.w r2, [r8] │ │ │ │ + bne.n c0ab8 │ │ │ │ + ldr.w r1, [r8] │ │ │ │ + cbz r1, c0b3e │ │ │ │ + negs r3, r1 │ │ │ │ + b.n c0ab8 │ │ │ │ + vmov s15, r3 │ │ │ │ + movs r3, #0 │ │ │ │ + str.w r3, [fp, #4] │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [fp] │ │ │ │ + b.n c0ac4 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + ldrsb r0, [r1, r4] │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + subs r4, r7, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r5, #124] @ 0x7c │ │ │ │ + pop {r3, r4} │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldrb r6, [r0, #3] │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldrb r6, [r1, #2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r4, c0bc4 │ │ │ │ + ldrsb r0, [r1, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r0, #31] │ │ │ │ + ldr r2, [r6, #104] @ 0x68 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + │ │ │ │ +000c0b78 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d9} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ + sub sp, #148 @ 0x94 │ │ │ │ + ldr r4, [pc, #984] @ (c0f68 ) │ │ │ │ + mov r6, r3 │ │ │ │ + add r4, pc │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [pc, #980] @ (c0f6c ) │ │ │ │ + ldr r5, [sp, #208] @ 0xd0 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #140] @ 0x8c │ │ │ │ + mov.w r3, #0 │ │ │ │ + str r1, [sp, #32] │ │ │ │ + ldr r1, [pc, #968] @ (c0f70 ) │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + str r3, [sp, #28] │ │ │ │ + add r1, pc │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r5, #0] │ │ │ │ + ldrd r4, r3, [sp, #200] @ 0xc8 │ │ │ │ + str r0, [sp, #52] @ 0x34 │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + blx 57998 │ │ │ │ + mov r6, r0 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w c0ea6 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n c0c16 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + cmp r3, #1 │ │ │ │ + mov r1, r3 │ │ │ │ + it lt │ │ │ │ + movlt r1, #1 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r2, r1 │ │ │ │ + bge.n c0c1e │ │ │ │ + mvn.w r3, #3 │ │ │ │ + movs r2, #4 │ │ │ │ + str r3, [r5, #0] │ │ │ │ + ldr r0, [pc, #904] @ (c0f74 ) │ │ │ │ + add r1, sp, #116 @ 0x74 │ │ │ │ + str r2, [sp, #116] @ 0x74 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #896] @ (c0f78 ) │ │ │ │ + ldr r3, [pc, #884] @ (c0f6c ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w c1614 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #148 @ 0x94 │ │ │ │ + vpop {d8-d9} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mvn.w r3, #1 │ │ │ │ + movs r2, #2 │ │ │ │ + b.n c0be6 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.w c1618 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n c0bf4 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + sub.w lr, r4, #4 │ │ │ │ + add.w ip, r2, #1 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + mov.w r1, ip, lsl #3 │ │ │ │ + sub.w r9, r2, r1 │ │ │ │ + cmp r6, #0 │ │ │ │ + beq.w c1116 │ │ │ │ + mul.w r0, ip, r3 │ │ │ │ + add.w r4, r4, r3, lsl #2 │ │ │ │ + str r3, [r5, #0] │ │ │ │ + add.w r2, r9, r0, lsl #3 │ │ │ │ + adds r2, #4 │ │ │ │ + b.n c0c58 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr.w r6, [r4, #-4]! │ │ │ │ + cmp r6, #0 │ │ │ │ + ble.n c0c7c │ │ │ │ + vldr s15, [r2, #-4] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n c0c7c │ │ │ │ + vldr s15, [r2] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n c0bf4 │ │ │ │ + subs r3, #1 │ │ │ │ + subs r2, r2, r1 │ │ │ │ + sub.w r6, r0, ip │ │ │ │ + str r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n c0c56 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + str r0, [sp, #116] @ 0x74 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n c0bf4 │ │ │ │ + sub.w r3, r1, #8 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [pc, #736] @ (c0f7c ) │ │ │ │ + movs r6, #1 │ │ │ │ + vldr s18, [pc, #704] @ c0f60 │ │ │ │ + add r3, pc │ │ │ │ + vldr s19, [pc, #700] @ c0f64 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + str.w lr, [sp, #56] @ 0x38 │ │ │ │ + b.n c0cbc │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + add r6, r3 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, r6 │ │ │ │ + blt.n c0bf4 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + mov.w fp, r6, lsl #2 │ │ │ │ + mul.w r2, r6, r3 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + adds r4, r6, r2 │ │ │ │ + ldr.w r3, [r3, r6, lsl #2] │ │ │ │ + add.w r5, r9, r4, lsl #3 │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w c0ec0 │ │ │ │ + vldr s14, [r5] │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + cmp r6, #1 │ │ │ │ + vstr s18, [r5, #4] │ │ │ │ + itt le │ │ │ │ + movle r2, #1 │ │ │ │ + strle r2, [sp, #40] @ 0x28 │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ + vstr s15, [r5] │ │ │ │ + ble.n c0d8c │ │ │ │ + adds r7, r2, #1 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + add.w r8, sp, #116 @ 0x74 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + add.w r7, r9, r7, lsl #3 │ │ │ │ + mov r2, r1 │ │ │ │ + str r1, [sp, #0] │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r7 │ │ │ │ + add.w sl, r6, #4294967295 @ 0xffffffff │ │ │ │ + str.w sl, [sp, #116] @ 0x74 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + mov r1, r8 │ │ │ │ + ldr r3, [pc, #608] @ (c0f80 ) │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + str r0, [sp, #4] │ │ │ │ + add r3, pc │ │ │ │ + ldr r0, [sp, #48] @ 0x30 │ │ │ │ + strd r7, r2, [sp, #16] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + add r2, sp, #124 @ 0x7c │ │ │ │ + str r0, [sp, #0] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + movs r3, #0 │ │ │ │ + movt r3, #49024 @ 0xbf80 │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str.w sl, [sp, #116] @ 0x74 │ │ │ │ + vstr s19, [sp, #128] @ 0x80 │ │ │ │ + blx 5c43c │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + add r0, sp, #132 @ 0x84 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + mov r3, r1 │ │ │ │ + str r1, [sp, #4] │ │ │ │ + str r7, [sp, #0] │ │ │ │ + add r1, sp, #120 @ 0x78 │ │ │ │ + strd r4, sl, [sp, #116] @ 0x74 │ │ │ │ + blx 602ac │ │ │ │ + vldr s15, [r5] │ │ │ │ + vldr s14, [sp, #132] @ 0x84 │ │ │ │ + ldr r2, [sp, #116] @ 0x74 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + vsub.f32 s15, s15, s14 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add.w r2, r9, r2, lsl #3 │ │ │ │ + str r1, [sp, #128] @ 0x80 │ │ │ │ + ldr.w r3, [r3, fp] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + vstr s15, [r2] │ │ │ │ + movs r2, #1 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + vstr s15, [sp, #124] @ 0x7c │ │ │ │ + eor.w r8, r3, r3, asr #31 │ │ │ │ + sub.w r8, r8, r3, asr #31 │ │ │ │ + cmp r8, r6 │ │ │ │ + it eq │ │ │ │ + streq r3, [sp, #116] @ 0x74 │ │ │ │ + beq.n c0cb0 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + add r0, sp, #116 @ 0x74 │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + add.w r4, r8, #4294967295 @ 0xffffffff │ │ │ │ + ldr r2, [pc, #476] @ (c0f84 ) │ │ │ │ + add.w fp, r8, #1 │ │ │ │ + adds r1, #1 │ │ │ │ + str r4, [sp, #116] @ 0x74 │ │ │ │ + mul.w r3, r8, r3 │ │ │ │ + add r2, pc │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + add.w r1, r9, r1, lsl #3 │ │ │ │ + adds r3, #1 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + blx 58120 │ │ │ │ + subs r3, r6, #1 │ │ │ │ + cmp r3, fp │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + blt.w c1610 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + add r7, sp, #124 @ 0x7c │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + str r5, [sp, #72] @ 0x48 │ │ │ │ + mov r5, fp │ │ │ │ + adds r4, r3, r2 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + add r4, r8 │ │ │ │ + add r3, fp │ │ │ │ + ldr.w fp, [sp, #88] @ 0x58 │ │ │ │ + add.w r4, r9, r4, lsl #3 │ │ │ │ + add.w sl, r9, r3, lsl #3 │ │ │ │ + mov r1, sl │ │ │ │ + mov r0, r7 │ │ │ │ + blx 62524 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r0, r7 │ │ │ │ + vldr s17, [sp, #124] @ 0x7c │ │ │ │ + vldr s16, [sp, #128] @ 0x80 │ │ │ │ + blx 62524 │ │ │ │ + ldr r2, [sp, #124] @ 0x7c │ │ │ │ + adds r5, #1 │ │ │ │ + str.w r2, [sl] │ │ │ │ + add.w sl, sl, #8 │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + str.w r2, [sl, #-4] │ │ │ │ + ldr r2, [sp, #116] @ 0x74 │ │ │ │ + vstr s17, [r4] │ │ │ │ + vstr s16, [r4, #4] │ │ │ │ + cmp r2, r5 │ │ │ │ + add r4, fp │ │ │ │ + bge.n c0df0 │ │ │ │ + ldr r5, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov r0, r7 │ │ │ │ + add.w r1, r8, r3 │ │ │ │ + str r1, [sp, #116] @ 0x74 │ │ │ │ + add.w r1, r9, r1, lsl #3 │ │ │ │ + blx 62524 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + add r2, r8 │ │ │ │ + str r2, [sp, #116] @ 0x74 │ │ │ │ + add.w sl, r9, r2, lsl #3 │ │ │ │ + ldr r2, [sp, #124] @ 0x7c │ │ │ │ + str r2, [r3, #0] │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + str r1, [r5, #0] │ │ │ │ + ldr.w r1, [sl, #4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str.w r3, [sl, #4] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + str.w r2, [sl] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne.w c0cb0 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + add r3, r2 │ │ │ │ + add.w r2, r3, r8 │ │ │ │ + add r3, r6 │ │ │ │ + str r2, [sp, #116] @ 0x74 │ │ │ │ + add.w r8, r9, r2, lsl #3 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + ldr.w r0, [r8] │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + str r0, [r3, #0] │ │ │ │ + ldr.w r0, [r8, #4] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + str.w r1, [r8] │ │ │ │ + str.w r2, [r8, #4] │ │ │ │ + b.n c0cb0 │ │ │ │ + ldr r1, [pc, #224] @ (c0f88 ) │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w c0bc8 │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + movs r2, #1 │ │ │ │ + str r3, [r5, #0] │ │ │ │ + b.n c0be8 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + adds r7, r3, r2 │ │ │ │ + str r7, [sp, #72] @ 0x48 │ │ │ │ + adds r3, r7, r6 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + add.w r8, r9, r3, lsl #3 │ │ │ │ + mov r0, r8 │ │ │ │ + blx 65ce8 │ │ │ │ + adds r3, r6, #1 │ │ │ │ + add r3, r7 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s13, [r5] │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + vldr s14, [r8] │ │ │ │ + cmp r6, #1 │ │ │ │ + vldr s12, [r8, #4] │ │ │ │ + vdiv.f32 s11, s13, s0 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + vdiv.f32 s13, s14, s0 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + vdiv.f32 s14, s12, s0 │ │ │ │ + vldr s12, [r3] │ │ │ │ + vstr s18, [r5, #4] │ │ │ │ + vdiv.f32 s10, s12, s0 │ │ │ │ + vneg.f32 s13, s13 │ │ │ │ + vneg.f32 s14, s14 │ │ │ │ + vstr s13, [sp, #132] @ 0x84 │ │ │ │ + vnmls.f32 s15, s11, s10 │ │ │ │ + vstr s14, [sp, #136] @ 0x88 │ │ │ │ + vmul.f32 s15, s15, s0 │ │ │ │ + vdiv.f32 s12, s13, s15 │ │ │ │ + vdiv.f32 s9, s10, s15 │ │ │ │ + vdiv.f32 s13, s14, s15 │ │ │ │ + vdiv.f32 s14, s11, s15 │ │ │ │ + vstr s12, [sp, #124] @ 0x7c │ │ │ │ + vstr s9, [r5] │ │ │ │ + vstr s18, [r3, #4] │ │ │ │ + vstr s13, [sp, #128] @ 0x80 │ │ │ │ + vstr s14, [r3] │ │ │ │ + vstr s12, [r8] │ │ │ │ + vstr s13, [r8, #4] │ │ │ │ + bgt.n c0f8c │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + movs r2, #2 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr.w r3, [r3, fp] │ │ │ │ + b.n c0d8c │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + strh r0, [r0, #0] │ │ │ │ + strb r6, [r7, r5] │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + adds r0, r7, r6 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + strb r6, [r4, #29] │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + strb r0, [r3, r4] │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + cbnz r2, c0fae │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + and.w r0, r8, #92 @ 0x5c │ │ │ │ + @ instruction: 0xb8a8 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldr r6, [r5, #44] @ 0x2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + add r0, sp, #116 @ 0x74 │ │ │ │ + ldr.w sl, [pc, #504] @ c118c │ │ │ │ + subs r7, r6, #1 │ │ │ │ + adds r3, #1 │ │ │ │ + vldr s16, [pc, #488] @ c1184 │ │ │ │ + add sl, pc │ │ │ │ + str.w sl, [sp] │ │ │ │ + add.w r2, r9, r3, lsl #3 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + mov r1, r2 │ │ │ │ + mov r2, sl │ │ │ │ + str r1, [sp, #68] @ 0x44 │ │ │ │ + vmov.f32 s17, #240 @ 0xbf800000 -1.0 │ │ │ │ + str r7, [sp, #116] @ 0x74 │ │ │ │ + str r0, [sp, #92] @ 0x5c │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr.w ip, [pc, #468] @ c1190 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + add ip, pc │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + str r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [sp, #116] @ 0x74 │ │ │ │ + add r7, sp, #124 @ 0x7c │ │ │ │ + str r2, [sp, #16] │ │ │ │ + mov r2, r7 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + str r1, [sp, #0] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [sp, #92] @ 0x5c │ │ │ │ + str.w ip, [sp, #12] │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + str.w sl, [sp, #20] │ │ │ │ + str.w sl, [sp, #8] │ │ │ │ + str.w ip, [sp, #104] @ 0x68 │ │ │ │ + vstr s16, [sp, #128] @ 0x80 │ │ │ │ + vstr s17, [sp, #124] @ 0x7c │ │ │ │ + blx 5c43c │ │ │ │ + str r4, [sp, #116] @ 0x74 │ │ │ │ + add.w ip, sp, #132 @ 0x84 │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + mov r0, ip │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + mov r3, sl │ │ │ │ + str r4, [sp, #120] @ 0x78 │ │ │ │ + add r4, sp, #120 @ 0x78 │ │ │ │ + mov r1, r4 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + str.w sl, [sp, #4] │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + str.w ip, [sp, #100] @ 0x64 │ │ │ │ + str r4, [sp, #96] @ 0x60 │ │ │ │ + blx 602ac │ │ │ │ + vldr s15, [r5] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + vldr s14, [sp, #132] @ 0x84 │ │ │ │ + ldr r4, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + adds r4, #1 │ │ │ │ + vsub.f32 s15, s15, s14 │ │ │ │ + str.w sl, [sp, #4] │ │ │ │ + add.w r4, r9, r4, lsl #3 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + ldr r1, [sp, #76] @ 0x4c │ │ │ │ + str r1, [sp, #116] @ 0x74 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + vstr s15, [r3] │ │ │ │ + mov r3, sl │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + str r1, [sp, #128] @ 0x80 │ │ │ │ + ldrd r1, r0, [sp, #96] @ 0x60 │ │ │ │ + vstr s15, [sp, #124] @ 0x7c │ │ │ │ + blx 602ac │ │ │ │ + vldr s14, [r8] │ │ │ │ + vldr s15, [r8, #4] │ │ │ │ + mov r1, r4 │ │ │ │ + vldr s12, [sp, #132] @ 0x84 │ │ │ │ + vldr s13, [sp, #136] @ 0x88 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + vsub.f32 s14, s14, s12 │ │ │ │ + ldr.w r8, [sp, #92] @ 0x5c │ │ │ │ + vsub.f32 s15, s15, s13 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + str.w sl, [sp] │ │ │ │ + str r2, [sp, #116] @ 0x74 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r2, sl │ │ │ │ + vstr s14, [sp, #124] @ 0x7c │ │ │ │ + vstr s14, [r3] │ │ │ │ + vstr s15, [r3, #4] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + vstr s15, [sp, #128] @ 0x80 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + mov r1, r8 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + str r7, [sp, #0] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + strd r4, sl, [sp, #16] │ │ │ │ + str.w sl, [sp, #8] │ │ │ │ + str r7, [sp, #116] @ 0x74 │ │ │ │ + vstr s17, [sp, #124] @ 0x7c │ │ │ │ + vstr s16, [sp, #128] @ 0x80 │ │ │ │ + blx 5c43c │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + mov r3, sl │ │ │ │ + ldrd r1, r0, [sp, #96] @ 0x60 │ │ │ │ + strd r2, r7, [sp, #116] @ 0x74 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + str.w sl, [sp, #4] │ │ │ │ + blx 602ac │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + vldr s14, [sp, #132] @ 0x84 │ │ │ │ + ldr r2, [sp, #116] @ 0x74 │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + vldr s15, [r3] │ │ │ │ + add.w r2, r9, r2, lsl #3 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r1, [sp, #128] @ 0x80 │ │ │ │ + vsub.f32 s15, s15, s14 │ │ │ │ + ldr.w r3, [r3, fp] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + vstr s15, [r2] │ │ │ │ + movs r2, #2 │ │ │ │ + vstr s15, [sp, #124] @ 0x7c │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + b.n c0d8c │ │ │ │ + mov r4, lr │ │ │ │ + sub.w r0, r2, #8 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + movs r2, #1 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + ldr.w r6, [r4, #4]! │ │ │ │ + cmp r6, #0 │ │ │ │ + ble.n c1148 │ │ │ │ + vldr s15, [r0, #8] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n c1148 │ │ │ │ + vldr s15, [r0, #12] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.w c0bf4 │ │ │ │ + adds r2, #1 │ │ │ │ + add r0, r1 │ │ │ │ + cmp r3, r2 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + bge.n c1122 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r5, #0] │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr.w sl, [r3] │ │ │ │ + cmp.w sl, #0 │ │ │ │ + ble.w c0bf4 │ │ │ │ + sub.w r3, r1, #8 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [pc, #40] @ (c1194 ) │ │ │ │ + vldr s18, [pc, #24] @ c1188 │ │ │ │ + add r3, pc │ │ │ │ + vldr s19, [pc, #16] @ c1184 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + str.w ip, [sp, #76] @ 0x4c │ │ │ │ + str.w lr, [sp, #56] @ 0x38 │ │ │ │ + b.n c11a6 │ │ │ │ + nop │ │ │ │ + movs r0, r0 │ │ │ │ + strh r0, [r0, #0] │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + @ instruction: 0xb6c0 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + stcl 0, cr0, [sl, #-368]! @ 0xfffffe90 │ │ │ │ + push {r2, r3, r5, r6, r7} │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + sub.w sl, sl, r3 │ │ │ │ + cmp.w sl, #0 │ │ │ │ + ble.w c0bf4 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + mov.w fp, sl, lsl #2 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + mul.w r3, sl, r3 │ │ │ │ + ldr.w r5, [r2, sl, lsl #2] │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + add.w r4, sl, r3 │ │ │ │ + cmp r5, #0 │ │ │ │ + add.w r7, r9, r4, lsl #3 │ │ │ │ + ble.w c12dc │ │ │ │ + vldr s14, [r7] │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + vstr s18, [r7, #4] │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, sl │ │ │ │ + itt le │ │ │ │ + movle r3, #1 │ │ │ │ + strle r3, [sp, #44] @ 0x2c │ │ │ │ + vstr s15, [r7] │ │ │ │ + bgt.w c1382 │ │ │ │ + cmp r5, #0 │ │ │ │ + str r5, [sp, #116] @ 0x74 │ │ │ │ + it lt │ │ │ │ + neglt r5, r5 │ │ │ │ + cmp r5, sl │ │ │ │ + beq.n c1198 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + mul.w r2, r5, r2 │ │ │ │ + cmp r3, r5 │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + bgt.w c142e │ │ │ │ + subs r3, r5, #1 │ │ │ │ + add.w fp, sl, #1 │ │ │ │ + cmp r3, fp │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + blt.w c160c │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + add r6, sp, #124 @ 0x7c │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + str r5, [sp, #68] @ 0x44 │ │ │ │ + adds r4, r2, r3 │ │ │ │ + add r3, fp │ │ │ │ + add r4, r5 │ │ │ │ + mov r5, fp │ │ │ │ + ldr.w fp, [sp, #72] @ 0x48 │ │ │ │ + add.w r8, r9, r3, lsl #3 │ │ │ │ + add.w r4, r9, r4, lsl #3 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r0, r6 │ │ │ │ + blx 62524 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r0, r6 │ │ │ │ + vldr s17, [sp, #124] @ 0x7c │ │ │ │ + vldr s16, [sp, #128] @ 0x80 │ │ │ │ + blx 62524 │ │ │ │ + ldr r2, [sp, #124] @ 0x7c │ │ │ │ + adds r5, #1 │ │ │ │ + str.w r2, [r8] │ │ │ │ + add.w r8, r8, #8 │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + str.w r2, [r8, #-4] │ │ │ │ + ldr r2, [sp, #116] @ 0x74 │ │ │ │ + vstr s17, [r4] │ │ │ │ + vstr s16, [r4, #4] │ │ │ │ + cmp r2, r5 │ │ │ │ + add r4, fp │ │ │ │ + bge.n c1232 │ │ │ │ + ldr r5, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + mov r0, r6 │ │ │ │ + adds r1, r5, r3 │ │ │ │ + str r1, [sp, #116] @ 0x74 │ │ │ │ + add.w r1, r9, r1, lsl #3 │ │ │ │ + blx 62524 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + add r2, r5 │ │ │ │ + str r2, [sp, #116] @ 0x74 │ │ │ │ + add.w r8, r9, r2, lsl #3 │ │ │ │ + ldr r2, [sp, #124] @ 0x7c │ │ │ │ + str r2, [r3, #0] │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr.w r1, [r8] │ │ │ │ + ldr r3, [r7, #4] │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + str r1, [r7, #0] │ │ │ │ + ldr.w r1, [r8, #4] │ │ │ │ + str r1, [r7, #4] │ │ │ │ + str.w r3, [r8, #4] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + str.w r2, [r8] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne.w c1198 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + subs r3, r3, r2 │ │ │ │ + add r5, r3 │ │ │ │ + add r3, sl │ │ │ │ + str r5, [sp, #116] @ 0x74 │ │ │ │ + add.w r5, r9, r5, lsl #3 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + ldr r0, [r5, #0] │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + str r0, [r3, #0] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + str r1, [r5, #0] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b.n c1198 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + subs r6, r3, r2 │ │ │ │ + str r6, [sp, #60] @ 0x3c │ │ │ │ + add.w r3, r6, sl │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + add.w r5, r9, r3, lsl #3 │ │ │ │ + mov r0, r5 │ │ │ │ + blx 65ce8 │ │ │ │ + add.w r3, sl, #4294967295 @ 0xffffffff │ │ │ │ + adds r2, r3, r6 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s13, [r7] │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + vldr s14, [r5] │ │ │ │ + add.w r8, r9, r2, lsl #3 │ │ │ │ + vldr s12, [r5, #4] │ │ │ │ + vdiv.f32 s10, s13, s0 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + vdiv.f32 s13, s14, s0 │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + vdiv.f32 s14, s12, s0 │ │ │ │ + vldr s12, [r8] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + vstr s18, [r8, #4] │ │ │ │ + vdiv.f32 s11, s12, s0 │ │ │ │ + cmp r3, sl │ │ │ │ + vneg.f32 s13, s13 │ │ │ │ + vneg.f32 s14, s14 │ │ │ │ + vstr s13, [sp, #132] @ 0x84 │ │ │ │ + vnmls.f32 s15, s11, s10 │ │ │ │ + vstr s14, [sp, #136] @ 0x88 │ │ │ │ + vmul.f32 s15, s15, s0 │ │ │ │ + vdiv.f32 s12, s13, s15 │ │ │ │ + vdiv.f32 s9, s10, s15 │ │ │ │ + vdiv.f32 s13, s14, s15 │ │ │ │ + vdiv.f32 s14, s11, s15 │ │ │ │ + vstr s12, [sp, #124] @ 0x7c │ │ │ │ + vstr s9, [r8] │ │ │ │ + vstr s18, [r7, #4] │ │ │ │ + vstr s13, [sp, #128] @ 0x80 │ │ │ │ + vstr s14, [r7] │ │ │ │ + vstr s12, [r5] │ │ │ │ + vstr s13, [r5, #4] │ │ │ │ + bgt.n c1452 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr.w r5, [r3, fp] │ │ │ │ + movs r3, #2 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + b.n c11ea │ │ │ │ + sub.w r3, r3, sl │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + add.w r6, sl, #1 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + add.w r8, sp, #116 @ 0x74 │ │ │ │ + adds r5, r6, r3 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + mov r0, r8 │ │ │ │ + add.w r5, r9, r5, lsl #3 │ │ │ │ + mov r1, r5 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r1, [sp, #76] @ 0x4c │ │ │ │ + ldr r0, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + str r0, [sp, #0] │ │ │ │ + mul.w r3, r1, r6 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + ldr r6, [sp, #64] @ 0x40 │ │ │ │ + mov r1, r8 │ │ │ │ + strd r5, r6, [sp, #16] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + vstr s19, [sp, #128] @ 0x80 │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + sub.w r2, r2, sl │ │ │ │ + str r2, [sp, #116] @ 0x74 │ │ │ │ + ldr r2, [pc, #592] @ (c1624 ) │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #12] │ │ │ │ + movs r2, #0 │ │ │ │ + movt r2, #49024 @ 0xbf80 │ │ │ │ + str r2, [sp, #124] @ 0x7c │ │ │ │ + add r2, sp, #124 @ 0x7c │ │ │ │ + blx 5c43c │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + str r5, [sp, #0] │ │ │ │ + add r1, sp, #120 @ 0x78 │ │ │ │ + str r6, [sp, #4] │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [r0, #0] │ │ │ │ + add r0, sp, #132 @ 0x84 │ │ │ │ + str r4, [sp, #116] @ 0x74 │ │ │ │ + sub.w r3, r3, sl │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + mov r3, r6 │ │ │ │ + blx 602ac │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + vldr s15, [r7] │ │ │ │ + vldr s14, [sp, #132] @ 0x84 │ │ │ │ + ldr.w r5, [r3, fp] │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + vsub.f32 s15, s15, s14 │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ + str r2, [sp, #128] @ 0x80 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + vstr s15, [sp, #124] @ 0x7c │ │ │ │ + str r2, [r3, #4] │ │ │ │ + vstr s15, [r3] │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + b.n c11ea │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + subs r3, r3, r5 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + adds r1, r5, #1 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [pc, #492] @ (c1628 ) │ │ │ │ + adds r3, r1, r3 │ │ │ │ + add r1, r0 │ │ │ │ + add r2, pc │ │ │ │ + add r0, sp, #116 @ 0x74 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + add.w r1, r9, r1, lsl #3 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + blx 58120 │ │ │ │ + b.n c1208 │ │ │ │ + sub.w r3, r3, sl │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + add.w r3, sl, #1 │ │ │ │ + ldr r2, [pc, #460] @ (c162c ) │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + add r2, pc │ │ │ │ + add r0, sp, #116 @ 0x74 │ │ │ │ + adds r3, r6, r3 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + vmov.f32 s17, #240 @ 0xbf800000 -1.0 │ │ │ │ + add.w r1, r9, r3, lsl #3 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str r1, [sp, #84] @ 0x54 │ │ │ │ + str r0, [sp, #88] @ 0x58 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + mul.w r3, r3, r6 │ │ │ │ + str r1, [sp, #16] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + vldr s16, [pc, #392] @ c1620 │ │ │ │ + add.w ip, r9, r3, lsl #3 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + mov r0, ip │ │ │ │ + ldr.w ip, [pc, #396] @ c1630 │ │ │ │ + str r6, [sp, #100] @ 0x64 │ │ │ │ + add r6, sp, #124 @ 0x7c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + add ip, pc │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ + sub.w r3, r3, sl │ │ │ │ + str.w ip, [sp, #12] │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + mov r3, r0 │ │ │ │ + str r0, [sp, #104] @ 0x68 │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + str.w ip, [sp, #108] @ 0x6c │ │ │ │ + vstr s16, [sp, #128] @ 0x80 │ │ │ │ + vstr s17, [sp, #124] @ 0x7c │ │ │ │ + blx 5c43c │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + add.w ip, sp, #120 @ 0x78 │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + str r4, [sp, #116] @ 0x74 │ │ │ │ + ldr r4, [sp, #32] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + str r1, [sp, #0] │ │ │ │ + mov r1, ip │ │ │ │ + str.w ip, [sp, #92] @ 0x5c │ │ │ │ + add.w ip, sp, #132 @ 0x84 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + mov r0, ip │ │ │ │ + str.w ip, [sp, #96] @ 0x60 │ │ │ │ + sub.w r3, r3, sl │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + mov r3, r2 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + blx 602ac │ │ │ │ + ldr r4, [sp, #100] @ 0x64 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + vldr s15, [r7] │ │ │ │ + add r3, r4 │ │ │ │ + vldr s14, [sp, #132] @ 0x84 │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + add.w r4, r9, r3, lsl #3 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + vsub.f32 s15, s15, s14 │ │ │ │ + strd r4, r0, [sp] │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + str r1, [sp, #116] @ 0x74 │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + ldr r2, [sp, #84] @ 0x54 │ │ │ │ + vstr s15, [r3] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + str r1, [sp, #128] @ 0x80 │ │ │ │ + vstr s15, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + sub.w r3, r3, sl │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + mov r3, r0 │ │ │ │ + ldrd r1, r0, [sp, #92] @ 0x5c │ │ │ │ + blx 602ac │ │ │ │ + vldr s14, [r5] │ │ │ │ + mov r1, r4 │ │ │ │ + vldr s15, [r5, #4] │ │ │ │ + vldr s12, [sp, #132] @ 0x84 │ │ │ │ + vldr s13, [sp, #136] @ 0x88 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + vsub.f32 s14, s14, s12 │ │ │ │ + ldr r5, [sp, #32] │ │ │ │ + vsub.f32 s15, s15, s13 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + ldr r0, [sp, #88] @ 0x58 │ │ │ │ + vstr s14, [sp, #124] @ 0x7c │ │ │ │ + vstr s14, [r3] │ │ │ │ + vstr s15, [r3, #4] │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + vstr s15, [sp, #128] @ 0x80 │ │ │ │ + sub.w r3, r3, sl │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r2, [sp, #108] @ 0x6c │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + mov r2, r6 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r6, [sp, #44] @ 0x2c │ │ │ │ + ldr r0, [sp, #48] @ 0x30 │ │ │ │ + strd r4, r6, [sp, #16] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str r0, [sp, #0] │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r0, [r5, #0] │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ + sub.w r0, r0, sl │ │ │ │ + str r0, [sp, #116] @ 0x74 │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + vstr s17, [sp, #124] @ 0x7c │ │ │ │ + vstr s16, [sp, #128] @ 0x80 │ │ │ │ + blx 5c43c │ │ │ │ + str r4, [sp, #0] │ │ │ │ + str r6, [sp, #4] │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + mov r3, r6 │ │ │ │ + sub.w r2, r2, sl │ │ │ │ + str r2, [sp, #120] @ 0x78 │ │ │ │ + ldrd r1, r0, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + blx 602ac │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + vldr s15, [r8] │ │ │ │ + vldr s14, [sp, #132] @ 0x84 │ │ │ │ + ldr.w r5, [r3, fp] │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + vsub.f32 s15, s15, s14 │ │ │ │ + ldr.w r2, [r8, #4] │ │ │ │ + str r2, [sp, #128] @ 0x80 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + vstr s15, [sp, #124] @ 0x7c │ │ │ │ + str r2, [r3, #4] │ │ │ │ + vstr s15, [r3] │ │ │ │ + movs r3, #2 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + b.n c11ea │ │ │ │ + add r6, sp, #124 @ 0x7c │ │ │ │ + b.n c126e │ │ │ │ + add r7, sp, #124 @ 0x7c │ │ │ │ + b.n c0e2c │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r2, r2 │ │ │ │ + b.w c0be8 │ │ │ │ + nop │ │ │ │ + movs r0, r0 │ │ │ │ + strh r0, [r0, #0] │ │ │ │ + ldrd r0, r0, [r8, #-368] @ 0x170 │ │ │ │ + sxth r6, r3 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + cbz r2, c166e │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + stmia.w r0, {r2, r3, r4, r6} │ │ │ │ │ │ │ │ -000c0b78 : │ │ │ │ +000c1634 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d11} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3840] @ 0xf00 │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ - ldr r4, [pc, #916] @ (c0f24 ) │ │ │ │ + ldr r4, [pc, #916] @ (c19e0 ) │ │ │ │ mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #912] @ (c0f28 ) │ │ │ │ + ldr r3, [pc, #912] @ (c19e4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [sp, #256] @ 0x100 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ mov.w r3, #0 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #260] @ 0x104 │ │ │ │ str r1, [sp, #24] │ │ │ │ - ldr r1, [pc, #896] @ (c0f2c ) │ │ │ │ + ldr r1, [pc, #896] @ (c19e8 ) │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #28] │ │ │ │ blx 57998 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w c0fb6 │ │ │ │ + beq.w c1a72 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w fp, [r3] │ │ │ │ cmp.w fp, #0 │ │ │ │ - blt.n c0c1a │ │ │ │ + blt.n c16d6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, fp │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - bge.n c0c26 │ │ │ │ + bge.n c16e2 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movs r3, #4 │ │ │ │ mvn.w r2, #3 │ │ │ │ str r2, [r1, #0] │ │ │ │ - ldr r0, [pc, #832] @ (c0f30 ) │ │ │ │ + ldr r0, [pc, #832] @ (c19ec ) │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #824] @ (c0f34 ) │ │ │ │ - ldr r3, [pc, #812] @ (c0f28 ) │ │ │ │ + ldr r2, [pc, #824] @ (c19f0 ) │ │ │ │ + ldr r3, [pc, #812] @ (c19e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w c1a20 │ │ │ │ + bne.w c24dc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #188 @ 0xbc │ │ │ │ vpop {d8-d11} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n c0bec │ │ │ │ + b.n c16a8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w c1a24 │ │ │ │ + bne.w c24e0 │ │ │ │ subs r3, r4, #4 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ add.w lr, r3, #1 │ │ │ │ mov.w r3, lr, lsl #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ subs r3, r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ cmp r5, #0 │ │ │ │ - bne.w c0dfe │ │ │ │ + bne.w c18ba │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.n c0bf8 │ │ │ │ - ldr r3, [pc, #740] @ (c0f38 ) │ │ │ │ + beq.n c16b4 │ │ │ │ + ldr r3, [pc, #740] @ (c19f4 ) │ │ │ │ movs r5, #1 │ │ │ │ - vldr s18, [pc, #708] @ c0f1c │ │ │ │ + vldr s18, [pc, #708] @ c19d8 │ │ │ │ mov r2, fp │ │ │ │ add r3, pc │ │ │ │ - vldr s20, [pc, #704] @ c0f20 │ │ │ │ + vldr s20, [pc, #704] @ c19dc │ │ │ │ mov r6, r1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - b.n c0cac │ │ │ │ + b.n c1768 │ │ │ │ cmp r5, r2 │ │ │ │ add.w sl, r5, #1 │ │ │ │ vstr s15, [sp, #120] @ 0x78 │ │ │ │ it ge │ │ │ │ vmovge.f32 s16, s18 │ │ │ │ - blt.w c0d8a │ │ │ │ + blt.w c1846 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n c0cee │ │ │ │ + bne.n c17aa │ │ │ │ vldr s15, [r8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ - cbnz r3, c0c92 │ │ │ │ + cbnz r3, c174e │ │ │ │ str r5, [r2, #0] │ │ │ │ mov r4, r5 │ │ │ │ vstr s18, [r8, #4] │ │ │ │ vstr s15, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str.w r4, [r3, r5, lsl #2] │ │ │ │ mov r5, sl │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, r5 │ │ │ │ - blt.n c0bf8 │ │ │ │ + blt.n c16b4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mul.w r9, r3, r5 │ │ │ │ add.w fp, r9, r5 │ │ │ │ str.w fp, [sp, #104] @ 0x68 │ │ │ │ add.w r8, r6, fp, lsl #3 │ │ │ │ vldr s15, [r8] │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vstr s15, [sp, #108] @ 0x6c │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n c0c68 │ │ │ │ + bge.n c1724 │ │ │ │ vneg.f32 s14, s15 │ │ │ │ add.w sl, r5, #1 │ │ │ │ cmp r5, r2 │ │ │ │ vstr s14, [sp, #120] @ 0x78 │ │ │ │ - blt.n c0d8a │ │ │ │ + blt.n c1846 │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.n c0c8a │ │ │ │ - vldr s16, [pc, #560] @ c0f1c │ │ │ │ + bhi.n c1746 │ │ │ │ + vldr s16, [pc, #560] @ c19d8 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ blx 5724c │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n c0c86 │ │ │ │ + bne.n c1742 │ │ │ │ vmul.f32 s17, s16, s20 │ │ │ │ vldr s15, [sp, #120] @ 0x78 │ │ │ │ vcmpe.f32 s17, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w c10a8 │ │ │ │ + bhi.w c1b64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r4, r5 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ movs r3, #0 │ │ │ │ str.w fp, [sp, #104] @ 0x68 │ │ │ │ str.w r3, [r8, #4] │ │ │ │ cmp r2, r5 │ │ │ │ - ble.n c0c9c │ │ │ │ + ble.n c1758 │ │ │ │ vldr s14, [r8] │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ subs r2, r2, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ add.w r2, r9, sl │ │ │ │ add r3, r9 │ │ │ │ - ldr.w r8, [pc, #504] @ c0f3c │ │ │ │ + ldr.w r8, [pc, #504] @ c19f8 │ │ │ │ add r3, sl │ │ │ │ add.w r7, r6, r2, lsl #3 │ │ │ │ add.w r9, sp, #104 @ 0x68 │ │ │ │ add r8, pc │ │ │ │ add.w r3, r6, r3, lsl #3 │ │ │ │ add r2, sp, #108 @ 0x6c │ │ │ │ mov r1, r9 │ │ │ │ @@ -140606,15 +141584,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ subs r1, r1, r5 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ add r1, sp, #116 @ 0x74 │ │ │ │ blx 61414 │ │ │ │ - b.n c0c9c │ │ │ │ + b.n c1758 │ │ │ │ add.w r1, r9, sl │ │ │ │ subs r2, r2, r5 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ add.w r1, r6, r1, lsl #3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ blx 66e34 │ │ │ │ @@ -140637,95 +141615,95 @@ │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmpe.f32 s15, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.w c0c7c │ │ │ │ + bge.w c1738 │ │ │ │ vcmp.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w c0cee │ │ │ │ - b.n c0c86 │ │ │ │ + bne.w c17aa │ │ │ │ + b.n c1742 │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.w c0bf8 │ │ │ │ - ldr r3, [pc, #312] @ (c0f40 ) │ │ │ │ + beq.w c16b4 │ │ │ │ + ldr r3, [pc, #312] @ (c19fc ) │ │ │ │ mov r4, fp │ │ │ │ - vldr s18, [pc, #272] @ c0f1c │ │ │ │ + vldr s18, [pc, #272] @ c19d8 │ │ │ │ mov fp, r1 │ │ │ │ add r3, pc │ │ │ │ - vldr s20, [pc, #268] @ c0f20 │ │ │ │ + vldr s20, [pc, #268] @ c19dc │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str.w lr, [sp, #96] @ 0x60 │ │ │ │ - b.n c0e5e │ │ │ │ + b.n c191a │ │ │ │ cmp r4, #1 │ │ │ │ vstr s15, [sp, #120] @ 0x78 │ │ │ │ it eq │ │ │ │ vmoveq.f32 s16, s18 │ │ │ │ - bne.w c0f48 │ │ │ │ + bne.w c1a04 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n c0e9c │ │ │ │ + bne.n c1958 │ │ │ │ vldr s15, [r6] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ - cbnz r3, c0e44 │ │ │ │ + cbnz r3, c1900 │ │ │ │ str r4, [r2, #0] │ │ │ │ mov r7, r4 │ │ │ │ vstr s18, [r6, #4] │ │ │ │ vstr s15, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str.w r7, [r3, r4, lsl #2] │ │ │ │ movs r3, #1 │ │ │ │ subs r4, r4, r3 │ │ │ │ cmp r4, #0 │ │ │ │ - ble.w c0bf8 │ │ │ │ + ble.w c16b4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mul.w r5, r3, r4 │ │ │ │ add.w r8, r5, r4 │ │ │ │ str.w r8, [sp, #104] @ 0x68 │ │ │ │ add.w r6, fp, r8, lsl #3 │ │ │ │ vldr s15, [r6] │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vstr s15, [sp, #108] @ 0x6c │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n c0e1e │ │ │ │ + bge.n c18da │ │ │ │ vneg.f32 s14, s15 │ │ │ │ cmp r4, #1 │ │ │ │ vstr s14, [sp, #120] @ 0x78 │ │ │ │ - bne.n c0f48 │ │ │ │ + bne.n c1a04 │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.n c0e3c │ │ │ │ - vldr s16, [pc, #128] @ c0f1c │ │ │ │ + bhi.n c18f8 │ │ │ │ + vldr s16, [pc, #128] @ c19d8 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ blx 5724c │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n c0e38 │ │ │ │ + bne.n c18f4 │ │ │ │ vmul.f32 s17, s16, s20 │ │ │ │ vldr s15, [sp, #120] @ 0x78 │ │ │ │ subs r3, r4, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ vcmpe.f32 s17, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w c0fd2 │ │ │ │ + bhi.w c1a8e │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r7, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r6, #4] │ │ │ │ vldr s14, [r6] │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r5, #1 │ │ │ │ ldr.w r8, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #108 @ 0x6c │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r6, [pc, #96] @ (c0f44 ) │ │ │ │ + ldr r6, [pc, #96] @ (c1a00 ) │ │ │ │ add.w r5, fp, r5, lsl #3 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ @@ -140739,36 +141717,36 @@ │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #116 @ 0x74 │ │ │ │ blx 61414 │ │ │ │ - b.n c0e4e │ │ │ │ + b.n c190a │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orns pc, fp, #589505315 @ 0x23232323 │ │ │ │ - strb r6, [r7, r5] │ │ │ │ + ldr r2, [pc, #776] @ (c1cec ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r0, r6 │ │ │ │ + lsrs r0, r7, #27 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r5, #28] │ │ │ │ + ldr r6, [r5, #72] @ 0x48 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r4, [r2, r4] │ │ │ │ + ldr r2, [pc, #352] @ (c1b54 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - rev r0, r0 │ │ │ │ + add r7, sp, #288 @ 0x120 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbnz r4, c0f42 │ │ │ │ + add r6, sp, #336 @ 0x150 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xb84c │ │ │ │ + add r5, sp, #592 @ 0x250 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xb770 │ │ │ │ + add r4, sp, #736 @ 0x2e0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r1, r5, #1 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ subs r3, r4, #1 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ @@ -140791,30 +141769,30 @@ │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmpe.f32 s15, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.w c0e2e │ │ │ │ + bge.w c18ea │ │ │ │ vcmp.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w c0e9c │ │ │ │ - b.n c0e38 │ │ │ │ - ldr r1, [pc, #936] @ (c1360 ) │ │ │ │ + bne.w c1958 │ │ │ │ + b.n c18f4 │ │ │ │ + ldr r1, [pc, #936] @ (c1e1c ) │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w c0bc6 │ │ │ │ + bne.w c1682 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n c0bec │ │ │ │ + b.n c16a8 │ │ │ │ ldrd r2, r7, [sp, #16] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ mov r0, r1 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mla sl, r7, r2, r2 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add.w r3, sl, r7 │ │ │ │ @@ -140843,46 +141821,46 @@ │ │ │ │ it lt │ │ │ │ vneglt.f32 s15, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r3, #1 │ │ │ │ vadd.f32 s19, s15, s0 │ │ │ │ - bgt.w c11ba │ │ │ │ + bgt.w c1c76 │ │ │ │ vmov.f32 s15, s19 │ │ │ │ vdiv.f32 s14, s16, s15 │ │ │ │ vldr s13, [sp, #120] @ 0x78 │ │ │ │ vmul.f32 s14, s14, s17 │ │ │ │ vcmpe.f32 s14, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w c0ec2 │ │ │ │ + bls.w c197e │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ sub.w r3, sl, r3 │ │ │ │ - vldr s13, [pc, #756] @ c135c │ │ │ │ + vldr s13, [pc, #756] @ c1e18 │ │ │ │ adds r2, r3, r2 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ add.w r2, fp, r2, lsl #3 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ vldr s14, [r2] │ │ │ │ vcmpe.f32 s14, #0.0 │ │ │ │ vstr s14, [sp, #108] @ 0x6c │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s14, s14 │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w c1640 │ │ │ │ + bhi.w c20fc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cmp r4, r2 │ │ │ │ - bne.w c168a │ │ │ │ + bne.w c2146 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r6, #4] │ │ │ │ - b.n c175c │ │ │ │ + b.n c2218 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ add r2, sp, #104 @ 0x68 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ add.w r7, r9, r4 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #84] @ 0x54 │ │ │ │ @@ -140915,71 +141893,71 @@ │ │ │ │ it lt │ │ │ │ vneglt.f32 s15, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r2, r3 │ │ │ │ vadd.f32 s19, s15, s0 │ │ │ │ - bgt.w c1222 │ │ │ │ + bgt.w c1cde │ │ │ │ vmov.f32 s15, s19 │ │ │ │ vdiv.f32 s14, s16, s15 │ │ │ │ vldr s13, [sp, #120] @ 0x78 │ │ │ │ vmul.f32 s14, s14, s17 │ │ │ │ vcmpe.f32 s14, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w c0d10 │ │ │ │ + bls.w c17cc │ │ │ │ ldrd r1, r3, [sp, #16] │ │ │ │ - vldr s13, [pc, #540] @ c135c │ │ │ │ + vldr s13, [pc, #540] @ c1e18 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ adds r3, r1, r3 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ add.w r3, r6, r3, lsl #3 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ vldr s14, [r3] │ │ │ │ vcmpe.f32 s14, #0.0 │ │ │ │ vstr s14, [sp, #108] @ 0x6c │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s14, s14 │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w c1290 │ │ │ │ + bls.w c1d4c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r4, r5, #2 │ │ │ │ add r3, r9 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r3, sl │ │ │ │ add.w r3, r6, r3, lsl #3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, sl │ │ │ │ - bne.w c1a2a │ │ │ │ + bne.w c24e6 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8, #4] │ │ │ │ str.w fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [r1, #4] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, r5 │ │ │ │ - bgt.w c13be │ │ │ │ + bgt.w c1e7a │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r1, r5, lsl #2 │ │ │ │ negs r3, r3 │ │ │ │ str.w r3, [r1, r5, lsl #2] │ │ │ │ mov r5, r4 │ │ │ │ str r3, [r2, #4] │ │ │ │ - b.n c0ca4 │ │ │ │ + b.n c1760 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ sub.w r3, sl, r2 │ │ │ │ - ldr r2, [pc, #416] @ (c1364 ) │ │ │ │ + ldr r2, [pc, #416] @ (c1e20 ) │ │ │ │ adds r1, r3, #1 │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ @@ -141000,22 +141978,22 @@ │ │ │ │ vneglt.f32 s15, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s15, s15, s0 │ │ │ │ vcmpe.f32 s19, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w c1046 │ │ │ │ - b.n c1042 │ │ │ │ + blt.w c1b02 │ │ │ │ + b.n c1afe │ │ │ │ mov r7, r3 │ │ │ │ subs r2, r2, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r1, r7, #1 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ - ldr r2, [pc, #312] @ (c1368 ) │ │ │ │ + ldr r2, [pc, #312] @ (c1e24 ) │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ mul.w r4, r7, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, r4 │ │ │ │ add.w r1, r6, r1, lsl #3 │ │ │ │ blx 66e34 │ │ │ │ add r0, r7 │ │ │ │ @@ -141037,30 +142015,30 @@ │ │ │ │ vneglt.f32 s15, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s15, s15, s0 │ │ │ │ vcmpe.f32 s19, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.w c111c │ │ │ │ - b.n c1120 │ │ │ │ + bge.w c1bd8 │ │ │ │ + b.n c1bdc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r5, r3 │ │ │ │ ittt ne │ │ │ │ strdne r8, r9, [sp, #36] @ 0x24 │ │ │ │ movne r4, sl │ │ │ │ movne r7, #1 │ │ │ │ - beq.w c0d10 │ │ │ │ + beq.w c17cc │ │ │ │ cmp r2, r3 │ │ │ │ - bgt.n c139c │ │ │ │ + bgt.n c1e58 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, r4 │ │ │ │ - blt.w c1a16 │ │ │ │ + blt.w c24d2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #124 @ 0x7c │ │ │ │ strd r5, r6, [sp, #64] @ 0x40 │ │ │ │ mov r5, r4 │ │ │ │ add r3, r4 │ │ │ │ str.w r9, [sp, #40] @ 0x28 │ │ │ │ mov r9, r0 │ │ │ │ @@ -141087,15 +142065,15 @@ │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ str.w r1, [r6, #-4] │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ vstr s17, [fp] │ │ │ │ vstr s16, [fp, #4] │ │ │ │ cmp r1, r5 │ │ │ │ add fp, r4 │ │ │ │ - bge.n c12dc │ │ │ │ + bge.n c1d98 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r9, [sp, #40] @ 0x28 │ │ │ │ ldrd r5, r6, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ blx 62524 │ │ │ │ @@ -141115,25 +142093,25 @@ │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ str r2, [sp, #116] @ 0x74 │ │ │ │ str r3, [r1, #4] │ │ │ │ str r2, [r0, #0] │ │ │ │ str r3, [r0, #4] │ │ │ │ - beq.n c136c │ │ │ │ + beq.n c1e28 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - b.n c0d22 │ │ │ │ + b.n c17de │ │ │ │ orns pc, fp, #589505315 @ 0x23232323 │ │ │ │ - ldr r2, [r1, #28] │ │ │ │ + ldrsh r2, [r4, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r1, r4, r7} │ │ │ │ + add r1, sp, #872 @ 0x368 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - push {r3, r5} │ │ │ │ + add r1, sp, #448 @ 0x1c0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str.w r3, [r8, #4] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr.w r1, [r8] │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ add.w r2, r6, r3, lsl #3 │ │ │ │ add.w r3, r9, sl │ │ │ │ @@ -141145,29 +142123,29 @@ │ │ │ │ ldr r1, [r3, #4] │ │ │ │ str r4, [r3, #4] │ │ │ │ adds r4, r5, #2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r0, [r2, #0] │ │ │ │ str r1, [r2, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - b.n c119e │ │ │ │ + b.n c1c5a │ │ │ │ subs r2, r2, r3 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ adds r2, r3, #1 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ adds r3, r1, r2 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r2, r1 │ │ │ │ add.w r3, r6, r3, lsl #3 │ │ │ │ add.w r1, r6, r2, lsl #3 │ │ │ │ - ldr r2, [pc, #944] @ (c1764 ) │ │ │ │ + ldr r2, [pc, #944] @ (c2220 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ - b.n c12a6 │ │ │ │ + b.n c1d62 │ │ │ │ add.w r3, r9, sl │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ add.w r7, r6, r3, lsl #3 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ blx 65794 │ │ │ │ @@ -141197,15 +142175,15 @@ │ │ │ │ vstr s11, [sp, #124] @ 0x7c │ │ │ │ vstr s11, [sp, #156] @ 0x9c │ │ │ │ vstr s14, [sp, #128] @ 0x80 │ │ │ │ vstr s14, [sp, #160] @ 0xa0 │ │ │ │ vnmls.f32 s12, s16, s17 │ │ │ │ vdiv.f32 s13, s15, s12 │ │ │ │ vdiv.f32 s22, s13, s0 │ │ │ │ - blt.w c11a6 │ │ │ │ + blt.w c1c62 │ │ │ │ mla r2, r4, r1, r4 │ │ │ │ add r9, r4 │ │ │ │ add r3, r4 │ │ │ │ add r1, sp, #156 @ 0x9c │ │ │ │ add.w fp, r6, r9, lsl #3 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #140 @ 0x8c │ │ │ │ @@ -141214,15 +142192,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r1, sp, #132 @ 0x84 │ │ │ │ add.w r2, r6, r2, lsl #3 │ │ │ │ add.w r3, r6, r3, lsl #3 │ │ │ │ strd r4, r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ - vldr s19, [pc, #768] @ c176c │ │ │ │ + vldr s19, [pc, #768] @ c2228 │ │ │ │ mov fp, r1 │ │ │ │ strd r5, r6, [sp, #84] @ 0x54 │ │ │ │ str r4, [sp, #92] @ 0x5c │ │ │ │ vldr s15, [r3, #4] │ │ │ │ vldr s13, [r3] │ │ │ │ vldr s10, [r2] │ │ │ │ vmul.f32 s12, s15, s14 │ │ │ │ @@ -141268,15 +142246,15 @@ │ │ │ │ vstr s13, [sp, #132] @ 0x84 │ │ │ │ vmul.f32 s15, s15, s22 │ │ │ │ vmul.f32 s14, s14, s22 │ │ │ │ vstr s15, [sp, #128] @ 0x80 │ │ │ │ vstr s15, [sp, #176] @ 0xb0 │ │ │ │ vstr s14, [sp, #124] @ 0x7c │ │ │ │ vstr s14, [sp, #172] @ 0xac │ │ │ │ - blt.n c15ee │ │ │ │ + blt.n c20aa │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ vmov.f32 s21, s16 │ │ │ │ vmov.f32 s23, s17 │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ add.w r9, sp, #172 @ 0xac │ │ │ │ add.w r8, sp, #148 @ 0x94 │ │ │ │ @@ -141317,15 +142295,15 @@ │ │ │ │ vsub.f32 s14, s17, s15 │ │ │ │ vsub.f32 s15, s16, s13 │ │ │ │ vstr s13, [sp, #140] @ 0x8c │ │ │ │ vstr s14, [r4, #-4] │ │ │ │ vstr s14, [sp, #128] @ 0x80 │ │ │ │ vstr s15, [r4, #-8] │ │ │ │ vstr s15, [sp, #124] @ 0x7c │ │ │ │ - bge.n c154e │ │ │ │ + bge.n c200a │ │ │ │ vmov.f32 s16, s21 │ │ │ │ vmov.f32 s17, s23 │ │ │ │ ldrd r3, r2, [sp, #64] @ 0x40 │ │ │ │ vldr s14, [sp, #172] @ 0xac │ │ │ │ vldr s15, [sp, #176] @ 0xb0 │ │ │ │ ldrd r1, r5, [sp, #44] @ 0x2c │ │ │ │ adds r2, #8 │ │ │ │ @@ -141347,73 +142325,73 @@ │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ vstr s19, [r4, #4] │ │ │ │ add r4, r5 │ │ │ │ cmp r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ vstr s19, [sp, #128] @ 0x80 │ │ │ │ - blt.n c1638 │ │ │ │ + blt.n c20f4 │ │ │ │ vldr s11, [sp, #156] @ 0x9c │ │ │ │ vldr s14, [sp, #160] @ 0xa0 │ │ │ │ - b.n c1476 │ │ │ │ + b.n c1f32 │ │ │ │ ldrd r5, r6, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #92] @ 0x5c │ │ │ │ - b.n c11a6 │ │ │ │ + b.n c1c62 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r5, r2 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ add.w sl, r2, r1 │ │ │ │ add.w r2, fp, sl, lsl #3 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cmp r2, r1 │ │ │ │ ittt ne │ │ │ │ movne r2, #2 │ │ │ │ subne.w r8, r4, #2 │ │ │ │ strne r2, [sp, #80] @ 0x50 │ │ │ │ - bne.n c1696 │ │ │ │ + bne.n c2152 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r6, #4] │ │ │ │ str.w r8, [sp, #104] @ 0x68 │ │ │ │ str r3, [r2, #4] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ cmp r4, #2 │ │ │ │ - bgt.n c1770 │ │ │ │ + bgt.n c222c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r2, r3, r4, lsl #2 │ │ │ │ negs r1, r1 │ │ │ │ movs r3, #2 │ │ │ │ strd r1, r1, [r2, #-4] │ │ │ │ - b.w c0e56 │ │ │ │ + b.w c1912 │ │ │ │ ldr.w r8, [sp, #24] │ │ │ │ movs r2, #1 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ adds r3, #1 │ │ │ │ - ldr r2, [pc, #204] @ (c1768 ) │ │ │ │ + ldr r2, [pc, #204] @ (c2224 ) │ │ │ │ adds r1, #1 │ │ │ │ ldr r7, [sp, #20] │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w ip, r7, #4294967295 @ 0xffffffff │ │ │ │ str.w ip, [sp, #104] @ 0x68 │ │ │ │ blx 58120 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str.w r8, [sp, #104] @ 0x68 │ │ │ │ cmp r3, r8 │ │ │ │ - bgt.w c1a1a │ │ │ │ + bgt.w c24d6 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r8, r9 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ add r3, r2 │ │ │ │ add.w sl, sp, #124 @ 0x7c │ │ │ │ mov r4, r2 │ │ │ │ @@ -141435,15 +142413,15 @@ │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ str.w r2, [r9, #-4] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ vstr s17, [r8] │ │ │ │ vstr s16, [r8, #4] │ │ │ │ cmp r2, r4 │ │ │ │ add r8, r7 │ │ │ │ - bge.n c16e0 │ │ │ │ + bge.n c219c │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r1, r3 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ @@ -141464,27 +142442,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r2, [sp, #116] @ 0x74 │ │ │ │ str r3, [r1, #4] │ │ │ │ str r2, [r0, #0] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [r0, #4] │ │ │ │ cmp r2, #2 │ │ │ │ - beq.w c19ee │ │ │ │ + beq.w c24aa │ │ │ │ ldr r7, [sp, #20] │ │ │ │ - b.w c0ec8 │ │ │ │ + b.w c1984 │ │ │ │ nop │ │ │ │ - uxth r0, r5 │ │ │ │ + add r7, pc, #960 @ (adr r7, c25e4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r7, sp, #736 @ 0x2e0 │ │ │ │ + add r5, pc, #0 @ (adr r5, c2228 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add.w sl, sp, #148 @ 0x94 │ │ │ │ - vldr s19, [pc, #-12] @ c176c │ │ │ │ + vldr s19, [pc, #-12] @ c2228 │ │ │ │ adds r7, r5, r3 │ │ │ │ str r7, [sp, #104] @ 0x68 │ │ │ │ add.w r7, fp, r7, lsl #3 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ blx 65794 │ │ │ │ @@ -141639,15 +142617,15 @@ │ │ │ │ vsub.f32 s14, s16, s15 │ │ │ │ vsub.f32 s15, s17, s13 │ │ │ │ vstr s13, [sp, #140] @ 0x8c │ │ │ │ vstr s14, [sp, #128] @ 0x80 │ │ │ │ vstr s14, [r1, #4] │ │ │ │ vstr s15, [sp, #124] @ 0x7c │ │ │ │ vstr s15, [r1] │ │ │ │ - bne.n c18fc │ │ │ │ + bne.n c23b8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ vmov.f32 s17, s21 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ vmov.f32 s16, s23 │ │ │ │ ldrd r3, r2, [sp, #64] @ 0x40 │ │ │ │ subs r1, r1, r0 │ │ │ │ subs r4, r1, #1 │ │ │ │ @@ -141671,19 +142649,19 @@ │ │ │ │ vstr s19, [r0] │ │ │ │ subs r0, r0, r5 │ │ │ │ subs r1, #1 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ vstr s19, [sp, #128] @ 0x80 │ │ │ │ - beq.n c19ea │ │ │ │ + beq.n c24a6 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - b.n c1832 │ │ │ │ + b.n c22ee │ │ │ │ ldr r4, [sp, #100] @ 0x64 │ │ │ │ - b.n c1676 │ │ │ │ + b.n c2132 │ │ │ │ str r3, [r6, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [r6, #0] │ │ │ │ adds r2, r5, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ adds r3, r5, r3 │ │ │ │ @@ -141693,1031 +142671,32 @@ │ │ │ │ ldr r1, [r2, #4] │ │ │ │ ldr r7, [r3, #0] │ │ │ │ str r7, [r2, #0] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ str r7, [r2, #4] │ │ │ │ str r0, [r3, #0] │ │ │ │ str r1, [r3, #4] │ │ │ │ - b.n c1672 │ │ │ │ + b.n c212e │ │ │ │ add r0, sp, #124 @ 0x7c │ │ │ │ - b.n c131c │ │ │ │ + b.n c1dd8 │ │ │ │ add.w sl, sp, #124 @ 0x7c │ │ │ │ - b.n c171c │ │ │ │ + b.n c21d8 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.w c0bec │ │ │ │ + b.w c16a8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r7, #2 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r3, r0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add.w r3, r6, r3, lsl #3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - b.n c12a2 │ │ │ │ - nop │ │ │ │ - │ │ │ │ -000c1a40 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ - sub sp, #148 @ 0x94 │ │ │ │ - ldr r4, [pc, #984] @ (c1e30 ) │ │ │ │ - mov r6, r3 │ │ │ │ - add r4, pc │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [pc, #980] @ (c1e34 ) │ │ │ │ - ldr r5, [sp, #208] @ 0xd0 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #140] @ 0x8c │ │ │ │ - mov.w r3, #0 │ │ │ │ - str r1, [sp, #32] │ │ │ │ - ldr r1, [pc, #968] @ (c1e38 ) │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - str r3, [sp, #28] │ │ │ │ - add r1, pc │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r5, #0] │ │ │ │ - ldrd r4, r3, [sp, #200] @ 0xc8 │ │ │ │ - str r0, [sp, #52] @ 0x34 │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - blx 57998 │ │ │ │ - mov r6, r0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w c1d6e │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n c1ade │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - cmp r3, #1 │ │ │ │ - mov r1, r3 │ │ │ │ - it lt │ │ │ │ - movlt r1, #1 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge.n c1ae6 │ │ │ │ - mvn.w r3, #3 │ │ │ │ - movs r2, #4 │ │ │ │ - str r3, [r5, #0] │ │ │ │ - ldr r0, [pc, #904] @ (c1e3c ) │ │ │ │ - add r1, sp, #116 @ 0x74 │ │ │ │ - str r2, [sp, #116] @ 0x74 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #896] @ (c1e40 ) │ │ │ │ - ldr r3, [pc, #884] @ (c1e34 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w c24dc │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #148 @ 0x94 │ │ │ │ - vpop {d8-d9} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mvn.w r3, #1 │ │ │ │ - movs r2, #2 │ │ │ │ - b.n c1aae │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w c24e0 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n c1abc │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - sub.w lr, r4, #4 │ │ │ │ - add.w ip, r2, #1 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - mov.w r1, ip, lsl #3 │ │ │ │ - sub.w r9, r2, r1 │ │ │ │ - cmp r6, #0 │ │ │ │ - beq.w c1fde │ │ │ │ - mul.w r0, ip, r3 │ │ │ │ - add.w r4, r4, r3, lsl #2 │ │ │ │ - str r3, [r5, #0] │ │ │ │ - add.w r2, r9, r0, lsl #3 │ │ │ │ - adds r2, #4 │ │ │ │ - b.n c1b20 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr.w r6, [r4, #-4]! │ │ │ │ - cmp r6, #0 │ │ │ │ - ble.n c1b44 │ │ │ │ - vldr s15, [r2, #-4] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n c1b44 │ │ │ │ - vldr s15, [r2] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n c1abc │ │ │ │ - subs r3, #1 │ │ │ │ - subs r2, r2, r1 │ │ │ │ - sub.w r6, r0, ip │ │ │ │ - str r3, [r5, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n c1b1e │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - str r0, [sp, #116] @ 0x74 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n c1abc │ │ │ │ - sub.w r3, r1, #8 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r3, [pc, #736] @ (c1e44 ) │ │ │ │ - movs r6, #1 │ │ │ │ - vldr s18, [pc, #704] @ c1e28 │ │ │ │ - add r3, pc │ │ │ │ - vldr s19, [pc, #700] @ c1e2c │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - str.w lr, [sp, #56] @ 0x38 │ │ │ │ - b.n c1b84 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - add r6, r3 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, r6 │ │ │ │ - blt.n c1abc │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - mov.w fp, r6, lsl #2 │ │ │ │ - mul.w r2, r6, r3 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - adds r4, r6, r2 │ │ │ │ - ldr.w r3, [r3, r6, lsl #2] │ │ │ │ - add.w r5, r9, r4, lsl #3 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w c1d88 │ │ │ │ - vldr s14, [r5] │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - cmp r6, #1 │ │ │ │ - vstr s18, [r5, #4] │ │ │ │ - itt le │ │ │ │ - movle r2, #1 │ │ │ │ - strle r2, [sp, #40] @ 0x28 │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - vstr s15, [r5] │ │ │ │ - ble.n c1c54 │ │ │ │ - adds r7, r2, #1 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - add.w r8, sp, #116 @ 0x74 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - add.w r7, r9, r7, lsl #3 │ │ │ │ - mov r2, r1 │ │ │ │ - str r1, [sp, #0] │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r7 │ │ │ │ - add.w sl, r6, #4294967295 @ 0xffffffff │ │ │ │ - str.w sl, [sp, #116] @ 0x74 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - mov r1, r8 │ │ │ │ - ldr r3, [pc, #608] @ (c1e48 ) │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - str r0, [sp, #4] │ │ │ │ - add r3, pc │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ - strd r7, r2, [sp, #16] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - add r2, sp, #124 @ 0x7c │ │ │ │ - str r0, [sp, #0] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - movs r3, #0 │ │ │ │ - movt r3, #49024 @ 0xbf80 │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str.w sl, [sp, #116] @ 0x74 │ │ │ │ - vstr s19, [sp, #128] @ 0x80 │ │ │ │ - blx 5c43c │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - add r0, sp, #132 @ 0x84 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - mov r3, r1 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - str r7, [sp, #0] │ │ │ │ - add r1, sp, #120 @ 0x78 │ │ │ │ - strd r4, sl, [sp, #116] @ 0x74 │ │ │ │ - blx 602ac │ │ │ │ - vldr s15, [r5] │ │ │ │ - vldr s14, [sp, #132] @ 0x84 │ │ │ │ - ldr r2, [sp, #116] @ 0x74 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - vsub.f32 s15, s15, s14 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add.w r2, r9, r2, lsl #3 │ │ │ │ - str r1, [sp, #128] @ 0x80 │ │ │ │ - ldr.w r3, [r3, fp] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - vstr s15, [r2] │ │ │ │ - movs r2, #1 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - vstr s15, [sp, #124] @ 0x7c │ │ │ │ - eor.w r8, r3, r3, asr #31 │ │ │ │ - sub.w r8, r8, r3, asr #31 │ │ │ │ - cmp r8, r6 │ │ │ │ - it eq │ │ │ │ - streq r3, [sp, #116] @ 0x74 │ │ │ │ - beq.n c1b78 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - add r0, sp, #116 @ 0x74 │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - add.w r4, r8, #4294967295 @ 0xffffffff │ │ │ │ - ldr r2, [pc, #476] @ (c1e4c ) │ │ │ │ - add.w fp, r8, #1 │ │ │ │ - adds r1, #1 │ │ │ │ - str r4, [sp, #116] @ 0x74 │ │ │ │ - mul.w r3, r8, r3 │ │ │ │ - add r2, pc │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - add.w r1, r9, r1, lsl #3 │ │ │ │ - adds r3, #1 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - blx 58120 │ │ │ │ - subs r3, r6, #1 │ │ │ │ - cmp r3, fp │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - blt.w c24d8 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - add r7, sp, #124 @ 0x7c │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - str r5, [sp, #72] @ 0x48 │ │ │ │ - mov r5, fp │ │ │ │ - adds r4, r3, r2 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - add r4, r8 │ │ │ │ - add r3, fp │ │ │ │ - ldr.w fp, [sp, #88] @ 0x58 │ │ │ │ - add.w r4, r9, r4, lsl #3 │ │ │ │ - add.w sl, r9, r3, lsl #3 │ │ │ │ - mov r1, sl │ │ │ │ - mov r0, r7 │ │ │ │ - blx 62524 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r7 │ │ │ │ - vldr s17, [sp, #124] @ 0x7c │ │ │ │ - vldr s16, [sp, #128] @ 0x80 │ │ │ │ - blx 62524 │ │ │ │ - ldr r2, [sp, #124] @ 0x7c │ │ │ │ - adds r5, #1 │ │ │ │ - str.w r2, [sl] │ │ │ │ - add.w sl, sl, #8 │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - str.w r2, [sl, #-4] │ │ │ │ - ldr r2, [sp, #116] @ 0x74 │ │ │ │ - vstr s17, [r4] │ │ │ │ - vstr s16, [r4, #4] │ │ │ │ - cmp r2, r5 │ │ │ │ - add r4, fp │ │ │ │ - bge.n c1cb8 │ │ │ │ - ldr r5, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r0, r7 │ │ │ │ - add.w r1, r8, r3 │ │ │ │ - str r1, [sp, #116] @ 0x74 │ │ │ │ - add.w r1, r9, r1, lsl #3 │ │ │ │ - blx 62524 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - add r2, r8 │ │ │ │ - str r2, [sp, #116] @ 0x74 │ │ │ │ - add.w sl, r9, r2, lsl #3 │ │ │ │ - ldr r2, [sp, #124] @ 0x7c │ │ │ │ - str r2, [r3, #0] │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - str r1, [r5, #0] │ │ │ │ - ldr.w r1, [sl, #4] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str.w r3, [sl, #4] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str.w r2, [sl] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne.w c1b78 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - add r3, r2 │ │ │ │ - add.w r2, r3, r8 │ │ │ │ - add r3, r6 │ │ │ │ - str r2, [sp, #116] @ 0x74 │ │ │ │ - add.w r8, r9, r2, lsl #3 │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - ldr.w r0, [r8] │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - str r0, [r3, #0] │ │ │ │ - ldr.w r0, [r8, #4] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - str.w r1, [r8] │ │ │ │ - str.w r2, [r8, #4] │ │ │ │ - b.n c1b78 │ │ │ │ - ldr r1, [pc, #224] @ (c1e50 ) │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w c1a90 │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - movs r2, #1 │ │ │ │ - str r3, [r5, #0] │ │ │ │ - b.n c1ab0 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - adds r7, r3, r2 │ │ │ │ - str r7, [sp, #72] @ 0x48 │ │ │ │ - adds r3, r7, r6 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - add.w r8, r9, r3, lsl #3 │ │ │ │ - mov r0, r8 │ │ │ │ - blx 65ce8 │ │ │ │ - adds r3, r6, #1 │ │ │ │ - add r3, r7 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s13, [r5] │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - vldr s14, [r8] │ │ │ │ - cmp r6, #1 │ │ │ │ - vldr s12, [r8, #4] │ │ │ │ - vdiv.f32 s11, s13, s0 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - vdiv.f32 s13, s14, s0 │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - vdiv.f32 s14, s12, s0 │ │ │ │ - vldr s12, [r3] │ │ │ │ - vstr s18, [r5, #4] │ │ │ │ - vdiv.f32 s10, s12, s0 │ │ │ │ - vneg.f32 s13, s13 │ │ │ │ - vneg.f32 s14, s14 │ │ │ │ - vstr s13, [sp, #132] @ 0x84 │ │ │ │ - vnmls.f32 s15, s11, s10 │ │ │ │ - vstr s14, [sp, #136] @ 0x88 │ │ │ │ - vmul.f32 s15, s15, s0 │ │ │ │ - vdiv.f32 s12, s13, s15 │ │ │ │ - vdiv.f32 s9, s10, s15 │ │ │ │ - vdiv.f32 s13, s14, s15 │ │ │ │ - vdiv.f32 s14, s11, s15 │ │ │ │ - vstr s12, [sp, #124] @ 0x7c │ │ │ │ - vstr s9, [r5] │ │ │ │ - vstr s18, [r3, #4] │ │ │ │ - vstr s13, [sp, #128] @ 0x80 │ │ │ │ - vstr s14, [r3] │ │ │ │ - vstr s12, [r8] │ │ │ │ - vstr s13, [r8, #4] │ │ │ │ - bgt.n c1e54 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - movs r2, #2 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r3, [r3, fp] │ │ │ │ - b.n c1c54 │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - strh r0, [r0, #0] │ │ │ │ - mov lr, r6 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - lsrs r0, r0, #11 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - mov r0, sl │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - add r2, sp, #984 @ 0x3d8 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - b.n c211c │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - add r1, sp, #912 @ 0x390 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r2, r0] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - add r0, sp, #116 @ 0x74 │ │ │ │ - ldr.w sl, [pc, #504] @ c2054 │ │ │ │ - subs r7, r6, #1 │ │ │ │ - adds r3, #1 │ │ │ │ - vldr s16, [pc, #488] @ c204c │ │ │ │ - add sl, pc │ │ │ │ - str.w sl, [sp] │ │ │ │ - add.w r2, r9, r3, lsl #3 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - mov r1, r2 │ │ │ │ - mov r2, sl │ │ │ │ - str r1, [sp, #68] @ 0x44 │ │ │ │ - vmov.f32 s17, #240 @ 0xbf800000 -1.0 │ │ │ │ - str r7, [sp, #116] @ 0x74 │ │ │ │ - str r0, [sp, #92] @ 0x5c │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr.w ip, [pc, #468] @ c2058 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - add ip, pc │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - str r7, [sp, #40] @ 0x28 │ │ │ │ - str r7, [sp, #116] @ 0x74 │ │ │ │ - add r7, sp, #124 @ 0x7c │ │ │ │ - str r2, [sp, #16] │ │ │ │ - mov r2, r7 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str r1, [sp, #0] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r1, [sp, #92] @ 0x5c │ │ │ │ - str.w ip, [sp, #12] │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - str.w sl, [sp, #20] │ │ │ │ - str.w sl, [sp, #8] │ │ │ │ - str.w ip, [sp, #104] @ 0x68 │ │ │ │ - vstr s16, [sp, #128] @ 0x80 │ │ │ │ - vstr s17, [sp, #124] @ 0x7c │ │ │ │ - blx 5c43c │ │ │ │ - str r4, [sp, #116] @ 0x74 │ │ │ │ - add.w ip, sp, #132 @ 0x84 │ │ │ │ - ldr r4, [sp, #40] @ 0x28 │ │ │ │ - mov r0, ip │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - mov r3, sl │ │ │ │ - str r4, [sp, #120] @ 0x78 │ │ │ │ - add r4, sp, #120 @ 0x78 │ │ │ │ - mov r1, r4 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - str.w sl, [sp, #4] │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - str.w ip, [sp, #100] @ 0x64 │ │ │ │ - str r4, [sp, #96] @ 0x60 │ │ │ │ - blx 602ac │ │ │ │ - vldr s15, [r5] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - vldr s14, [sp, #132] @ 0x84 │ │ │ │ - ldr r4, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - adds r4, #1 │ │ │ │ - vsub.f32 s15, s15, s14 │ │ │ │ - str.w sl, [sp, #4] │ │ │ │ - add.w r4, r9, r4, lsl #3 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - ldr r1, [sp, #76] @ 0x4c │ │ │ │ - str r1, [sp, #116] @ 0x74 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - vstr s15, [r3] │ │ │ │ - mov r3, sl │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - str r1, [sp, #128] @ 0x80 │ │ │ │ - ldrd r1, r0, [sp, #96] @ 0x60 │ │ │ │ - vstr s15, [sp, #124] @ 0x7c │ │ │ │ - blx 602ac │ │ │ │ - vldr s14, [r8] │ │ │ │ - vldr s15, [r8, #4] │ │ │ │ - mov r1, r4 │ │ │ │ - vldr s12, [sp, #132] @ 0x84 │ │ │ │ - vldr s13, [sp, #136] @ 0x88 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - vsub.f32 s14, s14, s12 │ │ │ │ - ldr.w r8, [sp, #92] @ 0x5c │ │ │ │ - vsub.f32 s15, s15, s13 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - str.w sl, [sp] │ │ │ │ - str r2, [sp, #116] @ 0x74 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r2, sl │ │ │ │ - vstr s14, [sp, #124] @ 0x7c │ │ │ │ - vstr s14, [r3] │ │ │ │ - vstr s15, [r3, #4] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - vstr s15, [sp, #128] @ 0x80 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - mov r1, r8 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str r7, [sp, #0] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - strd r4, sl, [sp, #16] │ │ │ │ - str.w sl, [sp, #8] │ │ │ │ - str r7, [sp, #116] @ 0x74 │ │ │ │ - vstr s17, [sp, #124] @ 0x7c │ │ │ │ - vstr s16, [sp, #128] @ 0x80 │ │ │ │ - blx 5c43c │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - mov r3, sl │ │ │ │ - ldrd r1, r0, [sp, #96] @ 0x60 │ │ │ │ - strd r2, r7, [sp, #116] @ 0x74 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - str.w sl, [sp, #4] │ │ │ │ - blx 602ac │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - vldr s14, [sp, #132] @ 0x84 │ │ │ │ - ldr r2, [sp, #116] @ 0x74 │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - vldr s15, [r3] │ │ │ │ - add.w r2, r9, r2, lsl #3 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r1, [sp, #128] @ 0x80 │ │ │ │ - vsub.f32 s15, s15, s14 │ │ │ │ - ldr.w r3, [r3, fp] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - vstr s15, [r2] │ │ │ │ - movs r2, #2 │ │ │ │ - vstr s15, [sp, #124] @ 0x7c │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - b.n c1c54 │ │ │ │ - mov r4, lr │ │ │ │ - sub.w r0, r2, #8 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - movs r2, #1 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - ldr.w r6, [r4, #4]! │ │ │ │ - cmp r6, #0 │ │ │ │ - ble.n c2010 │ │ │ │ - vldr s15, [r0, #8] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n c2010 │ │ │ │ - vldr s15, [r0, #12] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w c1abc │ │ │ │ - adds r2, #1 │ │ │ │ - add r0, r1 │ │ │ │ - cmp r3, r2 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - bge.n c1fea │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r5, #0] │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr.w sl, [r3] │ │ │ │ - cmp.w sl, #0 │ │ │ │ - ble.w c1abc │ │ │ │ - sub.w r3, r1, #8 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [pc, #40] @ (c205c ) │ │ │ │ - vldr s18, [pc, #24] @ c2050 │ │ │ │ - add r3, pc │ │ │ │ - vldr s19, [pc, #16] @ c204c │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - str.w ip, [sp, #76] @ 0x4c │ │ │ │ - str.w lr, [sp, #56] @ 0x38 │ │ │ │ - b.n c206e │ │ │ │ - nop │ │ │ │ - movs r0, r0 │ │ │ │ - strh r0, [r0, #0] │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - add r7, pc, #1008 @ (adr r7, c2448 ) │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - udf #202 @ 0xca │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - add r6, pc, #160 @ (adr r6, c2100 ) │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - sub.w sl, sl, r3 │ │ │ │ - cmp.w sl, #0 │ │ │ │ - ble.w c1abc │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - mov.w fp, sl, lsl #2 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - mul.w r3, sl, r3 │ │ │ │ - ldr.w r5, [r2, sl, lsl #2] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - add.w r4, sl, r3 │ │ │ │ - cmp r5, #0 │ │ │ │ - add.w r7, r9, r4, lsl #3 │ │ │ │ - ble.w c21a4 │ │ │ │ - vldr s14, [r7] │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - vstr s18, [r7, #4] │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, sl │ │ │ │ - itt le │ │ │ │ - movle r3, #1 │ │ │ │ - strle r3, [sp, #44] @ 0x2c │ │ │ │ - vstr s15, [r7] │ │ │ │ - bgt.w c224a │ │ │ │ - cmp r5, #0 │ │ │ │ - str r5, [sp, #116] @ 0x74 │ │ │ │ - it lt │ │ │ │ - neglt r5, r5 │ │ │ │ - cmp r5, sl │ │ │ │ - beq.n c2060 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - mul.w r2, r5, r2 │ │ │ │ - cmp r3, r5 │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - bgt.w c22f6 │ │ │ │ - subs r3, r5, #1 │ │ │ │ - add.w fp, sl, #1 │ │ │ │ - cmp r3, fp │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - blt.w c24d4 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - add r6, sp, #124 @ 0x7c │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - str r5, [sp, #68] @ 0x44 │ │ │ │ - adds r4, r2, r3 │ │ │ │ - add r3, fp │ │ │ │ - add r4, r5 │ │ │ │ - mov r5, fp │ │ │ │ - ldr.w fp, [sp, #72] @ 0x48 │ │ │ │ - add.w r8, r9, r3, lsl #3 │ │ │ │ - add.w r4, r9, r4, lsl #3 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r0, r6 │ │ │ │ - blx 62524 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r6 │ │ │ │ - vldr s17, [sp, #124] @ 0x7c │ │ │ │ - vldr s16, [sp, #128] @ 0x80 │ │ │ │ - blx 62524 │ │ │ │ - ldr r2, [sp, #124] @ 0x7c │ │ │ │ - adds r5, #1 │ │ │ │ - str.w r2, [r8] │ │ │ │ - add.w r8, r8, #8 │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - str.w r2, [r8, #-4] │ │ │ │ - ldr r2, [sp, #116] @ 0x74 │ │ │ │ - vstr s17, [r4] │ │ │ │ - vstr s16, [r4, #4] │ │ │ │ - cmp r2, r5 │ │ │ │ - add r4, fp │ │ │ │ - bge.n c20fa │ │ │ │ - ldr r5, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - mov r0, r6 │ │ │ │ - adds r1, r5, r3 │ │ │ │ - str r1, [sp, #116] @ 0x74 │ │ │ │ - add.w r1, r9, r1, lsl #3 │ │ │ │ - blx 62524 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - add r2, r5 │ │ │ │ - str r2, [sp, #116] @ 0x74 │ │ │ │ - add.w r8, r9, r2, lsl #3 │ │ │ │ - ldr r2, [sp, #124] @ 0x7c │ │ │ │ - str r2, [r3, #0] │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr.w r1, [r8] │ │ │ │ - ldr r3, [r7, #4] │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - str r1, [r7, #0] │ │ │ │ - ldr.w r1, [r8, #4] │ │ │ │ - str r1, [r7, #4] │ │ │ │ - str.w r3, [r8, #4] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - str.w r2, [r8] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne.w c2060 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - subs r3, r3, r2 │ │ │ │ - add r5, r3 │ │ │ │ - add r3, sl │ │ │ │ - str r5, [sp, #116] @ 0x74 │ │ │ │ - add.w r5, r9, r5, lsl #3 │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - str r0, [r3, #0] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - str r1, [r5, #0] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b.n c2060 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - subs r6, r3, r2 │ │ │ │ - str r6, [sp, #60] @ 0x3c │ │ │ │ - add.w r3, r6, sl │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - add.w r5, r9, r3, lsl #3 │ │ │ │ - mov r0, r5 │ │ │ │ - blx 65ce8 │ │ │ │ - add.w r3, sl, #4294967295 @ 0xffffffff │ │ │ │ - adds r2, r3, r6 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s13, [r7] │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - vldr s14, [r5] │ │ │ │ - add.w r8, r9, r2, lsl #3 │ │ │ │ - vldr s12, [r5, #4] │ │ │ │ - vdiv.f32 s10, s13, s0 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - vdiv.f32 s13, s14, s0 │ │ │ │ - str r2, [sp, #80] @ 0x50 │ │ │ │ - vdiv.f32 s14, s12, s0 │ │ │ │ - vldr s12, [r8] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - vstr s18, [r8, #4] │ │ │ │ - vdiv.f32 s11, s12, s0 │ │ │ │ - cmp r3, sl │ │ │ │ - vneg.f32 s13, s13 │ │ │ │ - vneg.f32 s14, s14 │ │ │ │ - vstr s13, [sp, #132] @ 0x84 │ │ │ │ - vnmls.f32 s15, s11, s10 │ │ │ │ - vstr s14, [sp, #136] @ 0x88 │ │ │ │ - vmul.f32 s15, s15, s0 │ │ │ │ - vdiv.f32 s12, s13, s15 │ │ │ │ - vdiv.f32 s9, s10, s15 │ │ │ │ - vdiv.f32 s13, s14, s15 │ │ │ │ - vdiv.f32 s14, s11, s15 │ │ │ │ - vstr s12, [sp, #124] @ 0x7c │ │ │ │ - vstr s9, [r8] │ │ │ │ - vstr s18, [r7, #4] │ │ │ │ - vstr s13, [sp, #128] @ 0x80 │ │ │ │ - vstr s14, [r7] │ │ │ │ - vstr s12, [r5] │ │ │ │ - vstr s13, [r5, #4] │ │ │ │ - bgt.n c231a │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr.w r5, [r3, fp] │ │ │ │ - movs r3, #2 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - b.n c20b2 │ │ │ │ - sub.w r3, r3, sl │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - add.w r6, sl, #1 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - add.w r8, sp, #116 @ 0x74 │ │ │ │ - adds r5, r6, r3 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - mov r0, r8 │ │ │ │ - add.w r5, r9, r5, lsl #3 │ │ │ │ - mov r1, r5 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r1, [sp, #76] @ 0x4c │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - str r0, [sp, #0] │ │ │ │ - mul.w r3, r1, r6 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - ldr r6, [sp, #64] @ 0x40 │ │ │ │ - mov r1, r8 │ │ │ │ - strd r5, r6, [sp, #16] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - vstr s19, [sp, #128] @ 0x80 │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - sub.w r2, r2, sl │ │ │ │ - str r2, [sp, #116] @ 0x74 │ │ │ │ - ldr r2, [pc, #592] @ (c24ec ) │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #12] │ │ │ │ - movs r2, #0 │ │ │ │ - movt r2, #49024 @ 0xbf80 │ │ │ │ - str r2, [sp, #124] @ 0x7c │ │ │ │ - add r2, sp, #124 @ 0x7c │ │ │ │ - blx 5c43c │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - str r5, [sp, #0] │ │ │ │ - add r1, sp, #120 @ 0x78 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [r0, #0] │ │ │ │ - add r0, sp, #132 @ 0x84 │ │ │ │ - str r4, [sp, #116] @ 0x74 │ │ │ │ - sub.w r3, r3, sl │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - mov r3, r6 │ │ │ │ - blx 602ac │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - vldr s15, [r7] │ │ │ │ - vldr s14, [sp, #132] @ 0x84 │ │ │ │ - ldr.w r5, [r3, fp] │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - vsub.f32 s15, s15, s14 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - str r2, [sp, #128] @ 0x80 │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - vstr s15, [sp, #124] @ 0x7c │ │ │ │ - str r2, [r3, #4] │ │ │ │ - vstr s15, [r3] │ │ │ │ - movs r3, #1 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - b.n c20b2 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - subs r3, r3, r5 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - adds r1, r5, #1 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r2, [pc, #492] @ (c24f0 ) │ │ │ │ - adds r3, r1, r3 │ │ │ │ - add r1, r0 │ │ │ │ - add r2, pc │ │ │ │ - add r0, sp, #116 @ 0x74 │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - add.w r1, r9, r1, lsl #3 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - blx 58120 │ │ │ │ - b.n c20d0 │ │ │ │ - sub.w r3, r3, sl │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - add.w r3, sl, #1 │ │ │ │ - ldr r2, [pc, #460] @ (c24f4 ) │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - add r2, pc │ │ │ │ - add r0, sp, #116 @ 0x74 │ │ │ │ - adds r3, r6, r3 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - vmov.f32 s17, #240 @ 0xbf800000 -1.0 │ │ │ │ - add.w r1, r9, r3, lsl #3 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - str r1, [sp, #84] @ 0x54 │ │ │ │ - str r0, [sp, #88] @ 0x58 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - mul.w r3, r3, r6 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - vldr s16, [pc, #392] @ c24e8 │ │ │ │ - add.w ip, r9, r3, lsl #3 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - mov r0, ip │ │ │ │ - ldr.w ip, [pc, #396] @ c24f8 │ │ │ │ - str r6, [sp, #100] @ 0x64 │ │ │ │ - add r6, sp, #124 @ 0x7c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - add ip, pc │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r1, [sp, #88] @ 0x58 │ │ │ │ - sub.w r3, r3, sl │ │ │ │ - str.w ip, [sp, #12] │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - mov r3, r0 │ │ │ │ - str r0, [sp, #104] @ 0x68 │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - str.w ip, [sp, #108] @ 0x6c │ │ │ │ - vstr s16, [sp, #128] @ 0x80 │ │ │ │ - vstr s17, [sp, #124] @ 0x7c │ │ │ │ - blx 5c43c │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - add.w ip, sp, #120 @ 0x78 │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - str r4, [sp, #116] @ 0x74 │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - str r1, [sp, #0] │ │ │ │ - mov r1, ip │ │ │ │ - str.w ip, [sp, #92] @ 0x5c │ │ │ │ - add.w ip, sp, #132 @ 0x84 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - mov r0, ip │ │ │ │ - str.w ip, [sp, #96] @ 0x60 │ │ │ │ - sub.w r3, r3, sl │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - mov r3, r2 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - blx 602ac │ │ │ │ - ldr r4, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - vldr s15, [r7] │ │ │ │ - add r3, r4 │ │ │ │ - vldr s14, [sp, #132] @ 0x84 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - add.w r4, r9, r3, lsl #3 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - vsub.f32 s15, s15, s14 │ │ │ │ - strd r4, r0, [sp] │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - str r1, [sp, #116] @ 0x74 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ - vstr s15, [r3] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - str r1, [sp, #128] @ 0x80 │ │ │ │ - vstr s15, [sp, #124] @ 0x7c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - sub.w r3, r3, sl │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - mov r3, r0 │ │ │ │ - ldrd r1, r0, [sp, #92] @ 0x5c │ │ │ │ - blx 602ac │ │ │ │ - vldr s14, [r5] │ │ │ │ - mov r1, r4 │ │ │ │ - vldr s15, [r5, #4] │ │ │ │ - vldr s12, [sp, #132] @ 0x84 │ │ │ │ - vldr s13, [sp, #136] @ 0x88 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - vsub.f32 s14, s14, s12 │ │ │ │ - ldr r5, [sp, #32] │ │ │ │ - vsub.f32 s15, s15, s13 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - ldr r0, [sp, #88] @ 0x58 │ │ │ │ - vstr s14, [sp, #124] @ 0x7c │ │ │ │ - vstr s14, [r3] │ │ │ │ - vstr s15, [r3, #4] │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - vstr s15, [sp, #128] @ 0x80 │ │ │ │ - sub.w r3, r3, sl │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r2, [sp, #108] @ 0x6c │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - mov r2, r6 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r6, [sp, #44] @ 0x2c │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ - strd r4, r6, [sp, #16] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str r0, [sp, #0] │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ - ldr r1, [sp, #88] @ 0x58 │ │ │ │ - sub.w r0, r0, sl │ │ │ │ - str r0, [sp, #116] @ 0x74 │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - vstr s17, [sp, #124] @ 0x7c │ │ │ │ - vstr s16, [sp, #128] @ 0x80 │ │ │ │ - blx 5c43c │ │ │ │ - str r4, [sp, #0] │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - mov r3, r6 │ │ │ │ - sub.w r2, r2, sl │ │ │ │ - str r2, [sp, #120] @ 0x78 │ │ │ │ - ldrd r1, r0, [sp, #92] @ 0x5c │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - blx 602ac │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - vldr s15, [r8] │ │ │ │ - vldr s14, [sp, #132] @ 0x84 │ │ │ │ - ldr.w r5, [r3, fp] │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - vsub.f32 s15, s15, s14 │ │ │ │ - ldr.w r2, [r8, #4] │ │ │ │ - str r2, [sp, #128] @ 0x80 │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - vstr s15, [sp, #124] @ 0x7c │ │ │ │ - str r2, [r3, #4] │ │ │ │ - vstr s15, [r3] │ │ │ │ - movs r3, #2 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - b.n c20b2 │ │ │ │ - add r6, sp, #124 @ 0x7c │ │ │ │ - b.n c2136 │ │ │ │ - add r7, sp, #124 @ 0x7c │ │ │ │ - b.n c1cf4 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r2, r2 │ │ │ │ - b.w c1ab0 │ │ │ │ + b.n c1d5e │ │ │ │ nop │ │ │ │ - movs r0, r0 │ │ │ │ - strh r0, [r0, #0] │ │ │ │ - bge.n c2460 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - add r3, pc, #360 @ (adr r3, c265c ) │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - add r3, pc, #216 @ (adr r3, c25d0 ) │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - bls.n c24bc │ │ │ │ - lsls r4, r3, #1 │ │ │ │ │ │ │ │ 000c24fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d12} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ @@ -143444,53 +143423,53 @@ │ │ │ │ negs r2, r2 │ │ │ │ b.n c2598 │ │ │ │ nop │ │ │ │ subs r3, #244 @ 0xf4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, r1 │ │ │ │ + movs r6, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r1, r6] │ │ │ │ + ldrb r4, [r0, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r3, #98 @ 0x62 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r6, r6] │ │ │ │ + strh r6, [r0, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r4, [r3, r3] │ │ │ │ + strb r4, [r2, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r7, [sp, #648] @ 0x288 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r7, r2] │ │ │ │ + strh r6, [r1, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r6, r6] │ │ │ │ + strh r0, [r4, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - mrc2 0, 2, r0, cr12, cr11, {2} │ │ │ │ + mcr2 0, 4, r0, cr12, cr11, {2} │ │ │ │ ldr r5, [sp, #616] @ 0x268 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r6, r2] │ │ │ │ + str r6, [r0, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r0, r1] │ │ │ │ + strh r0, [r7, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - mrrc2 0, 5, r0, r8, cr11 │ │ │ │ - str r2, [r5, r7] │ │ │ │ + stc2 0, cr0, [r8], {91} @ 0x5b │ │ │ │ + strh r2, [r4, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [sp, #736] @ 0x2e0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xfb80005b │ │ │ │ - ldr r7, [pc, #808] @ (c3034 ) │ │ │ │ + @ instruction: 0xfbb0005b │ │ │ │ + ldr r7, [pc, #888] @ (c3084 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [r0, r3] │ │ │ │ + str r0, [r6, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xfadc005b │ │ │ │ - ldr r7, [pc, #152] @ (c2db4 ) │ │ │ │ + @ instruction: 0xfb0c005b │ │ │ │ + ldr r7, [pc, #232] @ (c2e04 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [r7, r2] │ │ │ │ + str r0, [r6, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 000c2d20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d12} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -143854,30 +143833,30 @@ │ │ │ │ b.n c31c6 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7d8005b │ │ │ │ - strb r0, [r0, r6] │ │ │ │ + strb.w r0, [r8, fp, lsl #1] │ │ │ │ + strb r0, [r7, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r3, #82 @ 0x52 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [pc, #656] @ (c33ac ) │ │ │ │ + ldr r3, [pc, #736] @ (c33fc ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r5, [sp, #584] @ 0x248 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r5, [sp, #576] @ 0x240 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [pc, #696] @ (c33e8 ) │ │ │ │ + ldr r6, [pc, #888] @ (c34a8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, #1 │ │ │ │ ble.n c319c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add.w r6, fp, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ @@ -144294,23 +144273,23 @@ │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ subs r4, #2 │ │ │ │ b.n c3578 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - ldr r6, [pc, #176] @ (c3670 ) │ │ │ │ + ldr r6, [pc, #368] @ (c3730 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r3, [sp, #664] @ 0x298 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [pc, #344] @ (c3728 ) │ │ │ │ + ldr r2, [pc, #536] @ (c37e8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ add.w r6, fp, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ add.w r6, r9, r6, lsl #3 │ │ │ │ mov r1, r6 │ │ │ │ blx 62578 │ │ │ │ @@ -144492,180 +144471,198 @@ │ │ │ │ blx 5f068 │ │ │ │ b.n c33c2 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ b.w c2dae │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - ldr r1, [pc, #496] @ (c39b0 ) │ │ │ │ + ldr r1, [pc, #688] @ (c3a70 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r2, [r3, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ -000c37c4 : │ │ │ │ +000c37c4 : │ │ │ │ + ldr r3, [r1, #0] │ │ │ │ + cmp r3, #111 @ 0x6f │ │ │ │ + it eq │ │ │ │ + moveq r3, #78 @ 0x4e │ │ │ │ + beq.n c37de │ │ │ │ + cmp r3, #112 @ 0x70 │ │ │ │ + it eq │ │ │ │ + moveq r3, #84 @ 0x54 │ │ │ │ + beq.n c37de │ │ │ │ + cmp r3, #113 @ 0x71 │ │ │ │ + ite eq │ │ │ │ + moveq r3, #67 @ 0x43 │ │ │ │ + movne r3, #88 @ 0x58 │ │ │ │ + strb r3, [r0, #0] │ │ │ │ + bx lr │ │ │ │ + nop │ │ │ │ + │ │ │ │ +000c37e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d13} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3792] @ 0xed0 │ │ │ │ sub sp, #220 @ 0xdc │ │ │ │ - ldr r4, [pc, #984] @ (c3bb4 ) │ │ │ │ + ldr r4, [pc, #984] @ (c3bd4 ) │ │ │ │ mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #980] @ (c3bb8 ) │ │ │ │ + ldr r3, [pc, #980] @ (c3bd8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ mov.w r3, #0 │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #308] @ 0x134 │ │ │ │ str r1, [sp, #28] │ │ │ │ - ldr r1, [pc, #964] @ (c3bbc ) │ │ │ │ + ldr r1, [pc, #964] @ (c3bdc ) │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [sp, #304] @ 0x130 │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ blx 57998 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w c42b4 │ │ │ │ + beq.w c42d4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n c3862 │ │ │ │ + blt.n c3882 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r3 │ │ │ │ - bge.n c386a │ │ │ │ + bge.n c388a │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [r1, #0] │ │ │ │ - ldr r0, [pc, #904] @ (c3bc0 ) │ │ │ │ + ldr r0, [pc, #904] @ (c3be0 ) │ │ │ │ add r1, sp, #148 @ 0x94 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #896] @ (c3bc4 ) │ │ │ │ - ldr r3, [pc, #884] @ (c3bb8 ) │ │ │ │ + ldr r2, [pc, #896] @ (c3be4 ) │ │ │ │ + ldr r3, [pc, #884] @ (c3bd8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w c4b34 │ │ │ │ + bne.w c4b54 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #220 @ 0xdc │ │ │ │ vpop {d8-d13} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n c3830 │ │ │ │ + b.n c3850 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w c4b38 │ │ │ │ + bne.w c4b58 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ adds r3, #1 │ │ │ │ - ldr r0, [pc, #844] @ (c3bc8 ) │ │ │ │ + ldr r0, [pc, #844] @ (c3be8 ) │ │ │ │ subs r2, #4 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ lsls r3, r3, #3 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ subs r3, r2, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ blx 57478 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r4, #0 │ │ │ │ - beq.w c3d2a │ │ │ │ + beq.w c3d4a │ │ │ │ ldr r5, [r3, #0] │ │ │ │ cmp r5, #0 │ │ │ │ - ble.n c3840 │ │ │ │ - ldr r3, [pc, #808] @ (c3bcc ) │ │ │ │ + ble.n c3860 │ │ │ │ + ldr r3, [pc, #808] @ (c3bec ) │ │ │ │ vmov.f32 s24, s0 │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ - vldr s19, [pc, #760] @ c3bac │ │ │ │ + vldr s19, [pc, #760] @ c3bcc │ │ │ │ subs r3, #8 │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mul.w r3, r5, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ add.w r9, r3, r5 │ │ │ │ str.w r9, [sp, #148] @ 0x94 │ │ │ │ mov.w r3, r9, lsl #3 │ │ │ │ str r3, [sp, #28] │ │ │ │ add.w r8, fp, r3 │ │ │ │ vldr s17, [r8] │ │ │ │ vcmpe.f32 s17, #0.0 │ │ │ │ vstr s17, [sp, #152] @ 0x98 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w c3a4c │ │ │ │ + blt.w c3a6c │ │ │ │ cmp r5, #1 │ │ │ │ it eq │ │ │ │ vmoveq.f32 s18, s19 │ │ │ │ - bne.n c39dc │ │ │ │ + bne.n c39fc │ │ │ │ vcmp.f32 s17, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite eq │ │ │ │ moveq r7, #1 │ │ │ │ movne r7, #0 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.n c39b8 │ │ │ │ - vldr s20, [pc, #684] @ c3bb0 │ │ │ │ + bne.n c39d8 │ │ │ │ + vldr s20, [pc, #684] @ c3bd0 │ │ │ │ vmul.f32 s15, s18, s20 │ │ │ │ vcmpe.f32 s15, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w c3a6e │ │ │ │ + bgt.w c3a8e │ │ │ │ mov sl, r5 │ │ │ │ movs r3, #1 │ │ │ │ str r5, [sp, #32] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w r9, [sp, #148] @ 0x94 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ vstr s19, [r8, #4] │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w c4ad8 │ │ │ │ + bne.w c4af8 │ │ │ │ cmp r5, #1 │ │ │ │ - beq.w c3a66 │ │ │ │ + beq.w c3a86 │ │ │ │ vldr s15, [r8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ adds r4, r3, #1 │ │ │ │ vstr s15, [sp, #152] @ 0x98 │ │ │ │ subs r3, r5, #1 │ │ │ │ add.w r4, fp, r4, lsl #3 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite lt │ │ │ │ vneglt.f32 s14, s15 │ │ │ │ vmovge.f32 s14, s15 │ │ │ │ vcmpe.f32 s14, s24 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w c42e0 │ │ │ │ + blt.w c4300 │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r7, [pc, #604] @ (c3bd0 ) │ │ │ │ + ldr r7, [pc, #604] @ (c3bf0 ) │ │ │ │ add.w r8, sp, #148 @ 0x94 │ │ │ │ vdiv.f32 s14, s13, s15 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ add r7, pc │ │ │ │ mov r1, r8 │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -144684,31 +144681,31 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #160 @ 0xa0 │ │ │ │ blx 61414 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str.w sl, [r3, r5, lsl #2] │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ - b.n c38b8 │ │ │ │ + b.n c38d8 │ │ │ │ vldr s17, [r8] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, #0] │ │ │ │ - cbnz r3, c39c4 │ │ │ │ + cbnz r3, c39e4 │ │ │ │ str r5, [r2, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ vstr s19, [r8, #4] │ │ │ │ vstr s17, [sp, #152] @ 0x98 │ │ │ │ str.w r5, [r3, r5, lsl #2] │ │ │ │ subs r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ - bgt.w c38b8 │ │ │ │ - b.n c3840 │ │ │ │ + bgt.w c38d8 │ │ │ │ + b.n c3860 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r0, sp, #148 @ 0x94 │ │ │ │ - ldr r2, [pc, #496] @ (c3bd4 ) │ │ │ │ + ldr r2, [pc, #496] @ (c3bf4 ) │ │ │ │ subs r3, r5, #1 │ │ │ │ adds r1, r4, #1 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ add r2, pc │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ blx 66e34 │ │ │ │ mov r6, r0 │ │ │ │ @@ -144728,42 +144725,42 @@ │ │ │ │ vneglt.f32 s18, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s18, s18, s0 │ │ │ │ vcmpe.f32 s17, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.w c38f0 │ │ │ │ + bge.w c3910 │ │ │ │ vcmp.f32 s18, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite eq │ │ │ │ moveq r7, #1 │ │ │ │ movne r7, #0 │ │ │ │ - b.n c38fe │ │ │ │ + b.n c391e │ │ │ │ cmp r5, #1 │ │ │ │ it ne │ │ │ │ vnegne.f32 s17, s17 │ │ │ │ - bne.n c39dc │ │ │ │ + bne.n c39fc │ │ │ │ vcmpe.f32 s17, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.n c39bc │ │ │ │ + bhi.n c39dc │ │ │ │ mov sl, r5 │ │ │ │ vstr s19, [r8, #4] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str.w sl, [r3] │ │ │ │ - b.n c3840 │ │ │ │ + b.n c3860 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ cmp sl, r5 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ ldr r7, [sp, #20] │ │ │ │ str r5, [sp, #32] │ │ │ │ it eq │ │ │ │ vmoveq.f32 s17, s19 │ │ │ │ - beq.n c3adc │ │ │ │ + beq.n c3afc │ │ │ │ mla r1, sl, r7, r7 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #148 @ 0x94 │ │ │ │ sub.w r4, r5, sl │ │ │ │ add r1, sl │ │ │ │ str r4, [sp, #148] @ 0x94 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ @@ -144785,44 +144782,44 @@ │ │ │ │ vneglt.f32 s15, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s17, s15, s0 │ │ │ │ mul.w r4, r7, sl │ │ │ │ cmp.w sl, #1 │ │ │ │ - bgt.n c3b46 │ │ │ │ + bgt.n c3b66 │ │ │ │ vmov.f32 s14, s17 │ │ │ │ add.w r1, sl, r4 │ │ │ │ vmul.f32 s13, s14, s20 │ │ │ │ add.w r2, fp, r1, lsl #3 │ │ │ │ vldr s15, [r2] │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vstr s15, [sp, #152] @ 0x98 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s15, s15 │ │ │ │ vcmpe.f32 s13, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w c4afe │ │ │ │ + ble.w c4b1e │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, r6 │ │ │ │ - beq.n c3bd8 │ │ │ │ + beq.n c3bf8 │ │ │ │ vcmpe.f32 s18, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n c3bd8 │ │ │ │ + bge.n c3bf8 │ │ │ │ str.w sl, [sp, #32] │ │ │ │ mov sl, r6 │ │ │ │ cmp sl, r5 │ │ │ │ vmov.f32 s18, s14 │ │ │ │ it eq │ │ │ │ vmoveq.f32 s17, s19 │ │ │ │ - bne.n c3a82 │ │ │ │ + bne.n c3aa2 │ │ │ │ mul.w r4, r7, sl │ │ │ │ cmp.w sl, #1 │ │ │ │ - ble.n c3ae6 │ │ │ │ + ble.n c3b06 │ │ │ │ adds r1, r4, #1 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ add r0, sp, #148 @ 0x94 │ │ │ │ add.w r3, sl, #4294967295 @ 0xffffffff │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ blx 66e34 │ │ │ │ @@ -144847,73 +144844,73 @@ │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s14, s14, s0 │ │ │ │ vcmpe.f32 s17, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it mi │ │ │ │ movmi r6, r2 │ │ │ │ - bmi.n c3aea │ │ │ │ - b.n c3ae6 │ │ │ │ + bmi.n c3b0a │ │ │ │ + b.n c3b06 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orns pc, fp, #589505315 @ 0x23232323 │ │ │ │ - cmp r1, #50 @ 0x32 │ │ │ │ + cmp r1, #18 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [sl, #-364]! @ 0xfffffe94 │ │ │ │ - ldr r3, [pc, #8] @ (c3bcc ) │ │ │ │ + stcl 0, cr0, [sl, #-364] @ 0xfffffe94 │ │ │ │ + ldr r3, [pc, #104] @ (c3c4c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r0, #204 @ 0xcc │ │ │ │ + cmp r0, #172 @ 0xac │ │ │ │ lsls r4, r3, #1 │ │ │ │ - rors r6, r6 │ │ │ │ + tst r6, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r1, #46] @ 0x2e │ │ │ │ + ldrh r6, [r5, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r7, #38] @ 0x26 │ │ │ │ + ldrh r2, [r3, #38] @ 0x26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r2, #36] @ 0x24 │ │ │ │ + ldrh r0, [r6, #34] @ 0x22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r7, r3, r5 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ add.w r3, r5, #4294967295 @ 0xffffffff │ │ │ │ sub.w r2, r5, #2 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.w c4b2a │ │ │ │ + beq.w c4b4a │ │ │ │ ldr r6, [sp, #32] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r6, #1 │ │ │ │ mul.w r3, r3, r6 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ - ble.n c3c24 │ │ │ │ + ble.n c3c44 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ - ldr r2, [pc, #612] @ (c3e70 ) │ │ │ │ + ldr r2, [pc, #612] @ (c3e90 ) │ │ │ │ add r0, sp, #148 @ 0x94 │ │ │ │ adds r1, #1 │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ subs r6, #1 │ │ │ │ str r6, [sp, #148] @ 0x94 │ │ │ │ blx 58120 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ adds r2, #1 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w c4af6 │ │ │ │ + blt.w c4b16 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ strd r8, r5, [sp, #88] @ 0x58 │ │ │ │ add.w r9, r3, r1 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ mov r4, r2 │ │ │ │ @@ -144942,15 +144939,15 @@ │ │ │ │ ldr r1, [sp, #168] @ 0xa8 │ │ │ │ str.w r1, [r5, #-4] │ │ │ │ ldr r1, [sp, #148] @ 0x94 │ │ │ │ vstr s17, [r9] │ │ │ │ vstr s16, [r9, #4] │ │ │ │ cmp r1, r4 │ │ │ │ add r9, r6 │ │ │ │ - bge.n c3c5c │ │ │ │ + bge.n c3c7c │ │ │ │ ldrd r8, r5, [sp, #88] @ 0x58 │ │ │ │ ldr r4, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r6, [sp, #32] │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ adds r1, r3, r6 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ @@ -144970,15 +144967,15 @@ │ │ │ │ vstr s19, [r8, #4] │ │ │ │ str.w r2, [r8] │ │ │ │ str r1, [r3, #0] │ │ │ │ vstr s19, [r3, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #152] @ 0x98 │ │ │ │ cmp sl, r3 │ │ │ │ - bne.w c43f8 │ │ │ │ + bne.w c4418 │ │ │ │ mov r6, r3 │ │ │ │ vstr s19, [r8, #4] │ │ │ │ ldrd r2, r3, [sp, #20] │ │ │ │ subs r3, r3, r2 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ movs r3, #2 │ │ │ │ @@ -144990,31 +144987,31 @@ │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ itt le │ │ │ │ ldrle r3, [sp, #96] @ 0x60 │ │ │ │ suble r7, r5, r3 │ │ │ │ - bgt.w c4524 │ │ │ │ + bgt.w c4544 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ negs r3, r3 │ │ │ │ str.w r3, [r2, r5, lsl #2] │ │ │ │ add.w r3, r2, r5, lsl #2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r5, r7 │ │ │ │ negs r2, r2 │ │ │ │ str.w r2, [r3, #-4] │ │ │ │ - b.n c39d4 │ │ │ │ + b.n c39f4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w c3840 │ │ │ │ - ldr r2, [pc, #320] @ (c3e74 ) │ │ │ │ + ble.w c3860 │ │ │ │ + ldr r2, [pc, #320] @ (c3e94 ) │ │ │ │ vmov.f32 s24, s0 │ │ │ │ - vldr s19, [pc, #304] @ c3e6c │ │ │ │ + vldr s19, [pc, #304] @ c3e8c │ │ │ │ movs r5, #1 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ subs r2, #8 │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ @@ -145028,34 +145025,34 @@ │ │ │ │ add.w r2, r1, r2, lsl #3 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ vldr s17, [r2] │ │ │ │ vcmpe.f32 s17, #0.0 │ │ │ │ vmov.f32 s15, s17 │ │ │ │ vstr s17, [sp, #152] @ 0x98 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.n c3e36 │ │ │ │ + blt.n c3e56 │ │ │ │ cmp r3, r5 │ │ │ │ - bgt.w c3e80 │ │ │ │ + bgt.w c3ea0 │ │ │ │ vcmp.f32 s17, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n c3e44 │ │ │ │ + beq.n c3e64 │ │ │ │ mov r4, r5 │ │ │ │ movs r6, #0 │ │ │ │ movs r2, #1 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ vstr s15, [sp, #152] @ 0x98 │ │ │ │ vstr s19, [r2, #4] │ │ │ │ cmp r6, #0 │ │ │ │ - bne.w c40ca │ │ │ │ + bne.w c40ea │ │ │ │ cmp r3, r5 │ │ │ │ - ble.n c3e58 │ │ │ │ + ble.n c3e78 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ vldr s15, [r2] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ @@ -145069,17 +145066,17 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ sub.w r0, r3, r5 │ │ │ │ ite lt │ │ │ │ vneglt.f32 s14, s15 │ │ │ │ vmovge.f32 s14, s15 │ │ │ │ vcmpe.f32 s14, s24 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w c4344 │ │ │ │ + blt.w c4364 │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r7, [pc, #132] @ (c3e78 ) │ │ │ │ + ldr r7, [pc, #132] @ (c3e98 ) │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add.w r8, sp, #148 @ 0x94 │ │ │ │ vdiv.f32 s14, s13, s15 │ │ │ │ add r7, pc │ │ │ │ add r2, sp, #152 @ 0x98 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r0, [sp, #148] @ 0x94 │ │ │ │ @@ -145097,54 +145094,54 @@ │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ subs r1, r1, r5 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ add r1, sp, #160 @ 0xa0 │ │ │ │ blx 61414 │ │ │ │ - b.n c3e58 │ │ │ │ + b.n c3e78 │ │ │ │ cmp r3, r5 │ │ │ │ - bgt.n c3e7c │ │ │ │ + bgt.n c3e9c │ │ │ │ vcmpe.f32 s17, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.n c3d88 │ │ │ │ + bls.n c3da8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, #0] │ │ │ │ - cbnz r3, c3e4c │ │ │ │ + cbnz r3, c3e6c │ │ │ │ str r5, [r2, #0] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r4, r5 │ │ │ │ vstr s17, [sp, #152] @ 0x98 │ │ │ │ vstr s19, [r3, #4] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str.w r4, [r3, r5, lsl #2] │ │ │ │ mov r5, fp │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r5 │ │ │ │ - bge.w c3d48 │ │ │ │ - b.n c3840 │ │ │ │ + bge.w c3d68 │ │ │ │ + b.n c3860 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, #18] │ │ │ │ + ldrh r4, [r0, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r7, #8] │ │ │ │ + ldrh r2, [r3, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r7, #2] │ │ │ │ + ldrh r2, [r3, #2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ vneg.f32 s17, s17 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ add r2, sp, #148 @ 0x94 │ │ │ │ subs r3, r3, r5 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ add.w r3, r6, fp │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ mov r7, r1 │ │ │ │ - ldr r2, [pc, #628] @ (c4108 ) │ │ │ │ + ldr r2, [pc, #628] @ (c4128 ) │ │ │ │ add.w r8, r1, r3, lsl #3 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ add r2, pc │ │ │ │ blx 66e34 │ │ │ │ adds r4, r0, r5 │ │ │ │ adds r0, r6, r4 │ │ │ │ @@ -145163,32 +145160,32 @@ │ │ │ │ vneglt.f32 s18, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s18, s18, s0 │ │ │ │ vcmpe.f32 s17, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w c42a0 │ │ │ │ + blt.w c42c0 │ │ │ │ vcmp.f32 s17, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w c42ac │ │ │ │ - vldr s20, [pc, #520] @ c4104 │ │ │ │ + beq.w c42cc │ │ │ │ + vldr s20, [pc, #520] @ c4124 │ │ │ │ vmul.f32 s15, s18, s20 │ │ │ │ vcmpe.f32 s15, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w c42d4 │ │ │ │ + ble.w c42f4 │ │ │ │ ldr.w r9, [sp, #20] │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ str.w r8, [sp, #24] │ │ │ │ cmp r4, r5 │ │ │ │ it eq │ │ │ │ vmoveq.f32 s17, s19 │ │ │ │ - beq.n c3f7a │ │ │ │ + beq.n c3f9a │ │ │ │ ldr r3, [sp, #32] │ │ │ │ subs r6, r5, #1 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r1, r3, r4 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ subs r3, r4, r5 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ @@ -145213,62 +145210,62 @@ │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s17, s15, s0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mul.w sl, r9, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ - bgt.w c4214 │ │ │ │ + bgt.w c4234 │ │ │ │ vmov.f32 s14, s17 │ │ │ │ add.w r1, r4, sl │ │ │ │ vmul.f32 s13, s14, s20 │ │ │ │ add.w r2, r7, r1, lsl #3 │ │ │ │ vldr s15, [r2] │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vstr s15, [sp, #152] @ 0x98 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s15, s15 │ │ │ │ vcmpe.f32 s13, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w c41fc │ │ │ │ + ble.w c421c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, r9, lsl #1 │ │ │ │ cmp r0, r6 │ │ │ │ - beq.w c427c │ │ │ │ + beq.w c429c │ │ │ │ vcmpe.f32 s18, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w c4296 │ │ │ │ + blt.w c42b6 │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ adds r7, r5, #2 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ adds r3, r2, r3 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w r8, [sp, #24] │ │ │ │ subs r6, r3, r5 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ cmp r6, #0 │ │ │ │ - beq.w c410c │ │ │ │ + beq.w c412c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mul.w r1, r2, r1 │ │ │ │ cmp r3, r2 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bgt.w c4ab0 │ │ │ │ + bgt.w c4ad0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ cmp r3, fp │ │ │ │ - blt.w c4aee │ │ │ │ + blt.w c4b0e │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r3, r8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr.w r8, [sp, #108] @ 0x6c │ │ │ │ add.w r9, r2, r1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r1, sp, #164 @ 0xa4 │ │ │ │ @@ -145296,15 +145293,15 @@ │ │ │ │ ldr r1, [sp, #168] @ 0xa8 │ │ │ │ str.w r1, [r6, #-4] │ │ │ │ ldr r1, [sp, #148] @ 0x94 │ │ │ │ vstr s17, [r9] │ │ │ │ vstr s16, [r9, #4] │ │ │ │ cmp r1, r5 │ │ │ │ add r9, r8 │ │ │ │ - bge.n c403a │ │ │ │ + bge.n c405a │ │ │ │ ldr r4, [sp, #92] @ 0x5c │ │ │ │ ldrd r5, r6, [sp, #116] @ 0x74 │ │ │ │ ldrd r1, r3, [sp, #32] │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ add r1, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ @@ -145326,15 +145323,15 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ vstr s19, [r0, #4] │ │ │ │ str r2, [r0, #0] │ │ │ │ str r2, [sp, #152] @ 0x98 │ │ │ │ str r1, [r3, #0] │ │ │ │ vstr s19, [r3, #4] │ │ │ │ - bne.w c47c2 │ │ │ │ + bne.w c47e2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #24] │ │ │ │ vstr s19, [r0, #4] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ @@ -145347,55 +145344,55 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #152] @ 0x98 │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, r5 │ │ │ │ itt le │ │ │ │ ldrle r6, [sp, #24] │ │ │ │ addle r6, r6, r5 │ │ │ │ - bgt.w c47e4 │ │ │ │ + bgt.w c4804 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ negs r4, r4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ negs r3, r3 │ │ │ │ str.w r3, [r2, r5, lsl #2] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str.w r4, [r3, r5, lsl #2] │ │ │ │ mov r5, r6 │ │ │ │ - b.n c3e60 │ │ │ │ + b.n c3e80 │ │ │ │ orns pc, fp, #589505315 @ 0x23232323 │ │ │ │ - strh r4, [r3, #62] @ 0x3e │ │ │ │ + strh r4, [r7, #60] @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ mov r8, fp │ │ │ │ movs r6, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp r4, r8 │ │ │ │ itttt eq │ │ │ │ ldreq r3, [sp, #48] @ 0x30 │ │ │ │ vldreq s15, [r3] │ │ │ │ ldreq r3, [sp, #28] │ │ │ │ ldreq r3, [r3, #0] │ │ │ │ - beq.w c3d92 │ │ │ │ + beq.w c3db2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add.w r3, r3, r2, lsl #3 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mul.w r2, r8, r2 │ │ │ │ cmp r3, r4 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ - bgt.w c43d4 │ │ │ │ + bgt.w c43f4 │ │ │ │ subs r3, r4, #1 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ cmp r3, r7 │ │ │ │ - blt.n c41aa │ │ │ │ + blt.n c41ca │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, r4 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #84] @ 0x54 │ │ │ │ mov r4, r7 │ │ │ │ add.w r9, r2, r3, lsl #3 │ │ │ │ @@ -145420,15 +145417,15 @@ │ │ │ │ ldr r1, [sp, #168] @ 0xa8 │ │ │ │ str.w r1, [r5, #-4] │ │ │ │ ldr r1, [sp, #148] @ 0x94 │ │ │ │ vstr s17, [r9] │ │ │ │ vstr s16, [r9, #4] │ │ │ │ cmp r1, r4 │ │ │ │ add r9, sl │ │ │ │ - bge.n c4170 │ │ │ │ + bge.n c4190 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r5, [sp, #84] @ 0x54 │ │ │ │ ldrd r3, r0, [sp, #92] @ 0x5c │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ adds r1, r4, r3 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ add.w r1, r7, r1, lsl #3 │ │ │ │ @@ -145449,30 +145446,30 @@ │ │ │ │ ldr.w r2, [r9] │ │ │ │ vstr s19, [r9, #4] │ │ │ │ str.w r3, [r9] │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ str r2, [r1, #0] │ │ │ │ vstr s19, [r1, #4] │ │ │ │ cmp r6, #0 │ │ │ │ - bne.w c43a4 │ │ │ │ + bne.w c43c4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - b.n c3da6 │ │ │ │ + b.n c3dc6 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r8, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r7, fp │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ movs r6, #0 │ │ │ │ add r3, r2 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ - b.n c4114 │ │ │ │ + b.n c4134 │ │ │ │ adds r1, r4, #1 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ add r1, sl │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ subs r3, r3, r4 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ add.w r1, r7, r1, lsl #3 │ │ │ │ @@ -145496,54 +145493,54 @@ │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s14, s14, s0 │ │ │ │ vcmpe.f32 s17, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it mi │ │ │ │ movmi r6, r8 │ │ │ │ - bmi.w c3f8c │ │ │ │ - b.n c3f88 │ │ │ │ + bmi.w c3fac │ │ │ │ + b.n c3fa8 │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ adds r7, r5, #2 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ subs r6, r0, r5 │ │ │ │ add r3, r2 │ │ │ │ ldr.w r8, [sp, #24] │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ - b.n c3fec │ │ │ │ + b.n c400c │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ vmov.f32 s18, s14 │ │ │ │ mov r4, r6 │ │ │ │ - b.n c3f1a │ │ │ │ + b.n c3f3a │ │ │ │ vcmp.f32 s18, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w c3ef8 │ │ │ │ + bne.w c3f18 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ vldr s17, [r3] │ │ │ │ - b.n c3e44 │ │ │ │ - ldr.w r1, [pc, #1300] @ c47cc │ │ │ │ + b.n c3e64 │ │ │ │ + ldr.w r1, [pc, #1300] @ c47ec │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w c3814 │ │ │ │ + bne.w c3834 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.w c3834 │ │ │ │ + b.w c3854 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ vldr s15, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - b.n c3d88 │ │ │ │ + b.n c3da8 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ sub.w r2, fp, #8 │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ add r2, r1 │ │ │ │ @@ -145552,66 +145549,66 @@ │ │ │ │ adds r3, #8 │ │ │ │ vldr s12, [r3, #4] │ │ │ │ vdiv.f32 s13, s14, s15 │ │ │ │ vdiv.f32 s14, s12, s15 │ │ │ │ vstr s13, [r3] │ │ │ │ vstr s14, [r3, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n c42f6 │ │ │ │ + bne.n c4316 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ vneg.f32 s15, s15 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ add r1, sp, #148 @ 0x94 │ │ │ │ str r2, [sp, #4] │ │ │ │ - ldr.w r2, [pc, #1192] @ c47d0 │ │ │ │ + ldr.w r2, [pc, #1192] @ c47f0 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r2, sp, #152 @ 0x98 │ │ │ │ vstr s13, [sp, #164] @ 0xa4 │ │ │ │ vstr s14, [sp, #168] @ 0xa8 │ │ │ │ vstr s15, [sp, #152] @ 0x98 │ │ │ │ blx 59918 │ │ │ │ - b.w c39ae │ │ │ │ + b.w c39ce │ │ │ │ cmp r3, fp │ │ │ │ vstr s15, [sp, #160] @ 0xa0 │ │ │ │ - blt.n c437e │ │ │ │ + blt.n c439e │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ add r3, r2 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add.w r3, r7, r3, lsl #3 │ │ │ │ vldr s14, [r2, #8] │ │ │ │ adds r2, #8 │ │ │ │ vldr s12, [r2, #4] │ │ │ │ vdiv.f32 s13, s14, s15 │ │ │ │ vdiv.f32 s14, s12, s15 │ │ │ │ vstr s13, [r2] │ │ │ │ vstr s14, [r2, #4] │ │ │ │ cmp r3, r2 │ │ │ │ - bne.n c4358 │ │ │ │ + bne.n c4378 │ │ │ │ vstr s13, [sp, #164] @ 0xa4 │ │ │ │ vstr s14, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ vneg.f32 s15, s15 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr.w r2, [pc, #1096] @ c47d4 │ │ │ │ + ldr.w r2, [pc, #1096] @ c47f4 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #148 @ 0x94 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #148] @ 0x94 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r2, sp, #152 @ 0x98 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ vstr s15, [sp, #152] @ 0x98 │ │ │ │ blx 59918 │ │ │ │ - b.n c3e58 │ │ │ │ + b.n c3e78 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add.w r2, r1, r3, lsl #3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r3, r4 │ │ │ │ vstr s19, [r0, #4] │ │ │ │ @@ -145624,53 +145621,53 @@ │ │ │ │ str r6, [r2, #0] │ │ │ │ ldr r6, [r3, #4] │ │ │ │ str r6, [r2, #4] │ │ │ │ str r0, [r3, #0] │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - b.n c40e0 │ │ │ │ + b.n c4100 │ │ │ │ adds r1, r4, #1 │ │ │ │ subs r3, r3, r4 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ add.w r3, r1, sl │ │ │ │ add r1, r2 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ add.w r1, r2, r1, lsl #3 │ │ │ │ - ldr r2, [pc, #1000] @ (c47d8 ) │ │ │ │ + ldr r2, [pc, #1000] @ (c47f8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ - b.n c4146 │ │ │ │ + b.n c4166 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp.w sl, #1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mul.w r1, r2, r3 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ - ble.n c442a │ │ │ │ + ble.n c444a │ │ │ │ adds r3, r4, #1 │ │ │ │ - ldr r2, [pc, #972] @ (c47dc ) │ │ │ │ + ldr r2, [pc, #972] @ (c47fc ) │ │ │ │ adds r1, #1 │ │ │ │ add r0, sp, #148 @ 0x94 │ │ │ │ add r2, pc │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r4, sl, #4294967295 @ 0xffffffff │ │ │ │ str r4, [sp, #148] @ 0x94 │ │ │ │ blx 58120 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ add.w r9, sl, #1 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ cmp r9, r3 │ │ │ │ - bgt.n c4492 │ │ │ │ + bgt.n c44b2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r5, [sp, #84] @ 0x54 │ │ │ │ mov r5, r9 │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ mla r3, r9, r3, sl │ │ │ │ add.w r6, fp, r3, lsl #3 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -145694,15 +145691,15 @@ │ │ │ │ ldr r1, [sp, #168] @ 0xa8 │ │ │ │ str.w r1, [r7, #-4] │ │ │ │ ldr r1, [sp, #148] @ 0x94 │ │ │ │ vstr s17, [r6] │ │ │ │ vstr s16, [r6, #4] │ │ │ │ cmp r1, r5 │ │ │ │ add r6, r9 │ │ │ │ - bge.n c4458 │ │ │ │ + bge.n c4478 │ │ │ │ ldrd r5, r7, [sp, #84] @ 0x54 │ │ │ │ mov r6, sl │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ add.w r1, sl, r4 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ @@ -145723,15 +145720,15 @@ │ │ │ │ ldr.w r2, [r9] │ │ │ │ vstr s19, [r9, #4] │ │ │ │ str.w r3, [r9] │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ str r2, [r1, #0] │ │ │ │ vstr s19, [r1, #4] │ │ │ │ cmp r7, #0 │ │ │ │ - beq.w c3932 │ │ │ │ + beq.w c3952 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ cmp r5, #2 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr.w r1, [r8] │ │ │ │ add.w r2, r7, r3 │ │ │ │ add.w r3, r7, sl │ │ │ │ vstr s19, [r8, #4] │ │ │ │ @@ -145749,19 +145746,19 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ sub.w r3, r7, r3 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ itt le │ │ │ │ ldrle r3, [sp, #96] @ 0x60 │ │ │ │ suble r7, r5, r3 │ │ │ │ - ble.w c3d10 │ │ │ │ + ble.w c3d30 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ add.w sl, sp, #172 @ 0xac │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ - vldr s20, [pc, #688] @ c47e0 │ │ │ │ + vldr s20, [pc, #688] @ c4800 │ │ │ │ adds r4, r7, r3 │ │ │ │ str r4, [sp, #148] @ 0x94 │ │ │ │ add.w r4, fp, r4, lsl #3 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ blx 65794 │ │ │ │ @@ -145912,15 +145909,15 @@ │ │ │ │ vnmls.f32 s14, s22, s15 │ │ │ │ vsub.f32 s15, s16, s18 │ │ │ │ vsub.f32 s14, s17, s14 │ │ │ │ vstr s15, [sp, #168] @ 0xa8 │ │ │ │ vstr s15, [r1, #4] │ │ │ │ vstr s14, [sp, #164] @ 0xa4 │ │ │ │ vstr s14, [r1] │ │ │ │ - bne.n c46a0 │ │ │ │ + bne.n c46c0 │ │ │ │ vldr s12, [sp, #200] @ 0xc8 │ │ │ │ vmov.f32 s17, s25 │ │ │ │ vldr s15, [sp, #196] @ 0xc4 │ │ │ │ vmov.f32 s18, s26 │ │ │ │ vldr s14, [sp, #208] @ 0xd0 │ │ │ │ vdiv.f32 s13, s12, s21 │ │ │ │ vldr s11, [sp, #204] @ 0xcc │ │ │ │ @@ -145953,35 +145950,35 @@ │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ vstr s20, [r0, #4] │ │ │ │ subs r0, r0, r4 │ │ │ │ subs r1, #1 │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - beq.w c4a94 │ │ │ │ + beq.w c4ab4 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ vldr s15, [sp, #160] @ 0xa0 │ │ │ │ add r1, r0 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ - b.n c45ec │ │ │ │ + b.n c460c │ │ │ │ movs r3, #2 │ │ │ │ mov r8, fp │ │ │ │ str r3, [sp, #24] │ │ │ │ - b.n c4134 │ │ │ │ + b.n c4154 │ │ │ │ nop │ │ │ │ - adds r6, #202 @ 0xca │ │ │ │ + adds r6, #190 @ 0xbe │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r1, #26] │ │ │ │ + strh r6, [r5, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r5, #22] │ │ │ │ + strh r0, [r1, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r1, #20] │ │ │ │ + strh r2, [r5, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r4, #18] │ │ │ │ + strh r4, [r0, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ add.w r6, r3, fp │ │ │ │ str r6, [sp, #148] @ 0x94 │ │ │ │ @@ -146020,15 +146017,15 @@ │ │ │ │ vstr s10, [sp, #164] @ 0xa4 │ │ │ │ vstr s10, [sp, #188] @ 0xbc │ │ │ │ vstr s14, [sp, #168] @ 0xa8 │ │ │ │ vstr s14, [sp, #192] @ 0xc0 │ │ │ │ vnmls.f32 s13, s11, s17 │ │ │ │ vstr s11, [sp, #160] @ 0xa0 │ │ │ │ vdiv.f32 s18, s15, s13 │ │ │ │ - blt.w c4a88 │ │ │ │ + blt.w c4aa8 │ │ │ │ adds r1, r2, r1 │ │ │ │ mov r3, r0 │ │ │ │ adds r0, r1, r5 │ │ │ │ add r1, r6 │ │ │ │ add r2, r5 │ │ │ │ strd r6, fp, [sp, #112] @ 0x70 │ │ │ │ add.w r1, r7, r1, lsl #3 │ │ │ │ @@ -146036,15 +146033,15 @@ │ │ │ │ add r1, sp, #188 @ 0xbc │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ add r1, sp, #196 @ 0xc4 │ │ │ │ str r1, [sp, #32] │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ add.w r2, r7, r2, lsl #3 │ │ │ │ add.w r9, sp, #172 @ 0xac │ │ │ │ - vldr s20, [pc, #-188] @ c47e0 │ │ │ │ + vldr s20, [pc, #-188] @ c4800 │ │ │ │ mov fp, r1 │ │ │ │ add.w r0, r7, r0, lsl #3 │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ strd r4, r5, [sp, #92] @ 0x5c │ │ │ │ vldr s15, [r2, #20] │ │ │ │ mov r0, r9 │ │ │ │ @@ -146089,15 +146086,15 @@ │ │ │ │ vsub.f32 s14, s23, s14 │ │ │ │ vmul.f32 s15, s15, s18 │ │ │ │ vmul.f32 s14, s14, s18 │ │ │ │ vstr s15, [sp, #168] @ 0xa8 │ │ │ │ vstr s15, [sp, #208] @ 0xd0 │ │ │ │ vstr s14, [sp, #164] @ 0xa4 │ │ │ │ vstr s14, [sp, #204] @ 0xcc │ │ │ │ - blt.n c4a1e │ │ │ │ + blt.n c4a3e │ │ │ │ add.w r6, r3, #16 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ mov r3, r6 │ │ │ │ vmov.f32 s25, s17 │ │ │ │ vmov.f32 s26, s18 │ │ │ │ mov r6, r7 │ │ │ │ @@ -146142,15 +146139,15 @@ │ │ │ │ vnmls.f32 s15, s22, s14 │ │ │ │ vsub.f32 s14, s17, s18 │ │ │ │ vsub.f32 s15, s16, s15 │ │ │ │ vstr s14, [r4, #-4] │ │ │ │ vstr s14, [sp, #168] @ 0xa8 │ │ │ │ vstr s15, [r4, #-8] │ │ │ │ vstr s15, [sp, #164] @ 0xa4 │ │ │ │ - bge.n c4976 │ │ │ │ + bge.n c4996 │ │ │ │ vmov.f32 s17, s25 │ │ │ │ vmov.f32 s18, s26 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ vldr s14, [sp, #204] @ 0xcc │ │ │ │ vldr s15, [sp, #208] @ 0xd0 │ │ │ │ vldr s10, [sp, #200] @ 0xc8 │ │ │ │ @@ -146178,115 +146175,97 @@ │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ ldr r1, [sp, #148] @ 0x94 │ │ │ │ vstr s20, [r4, #20] │ │ │ │ add r4, r5 │ │ │ │ cmp r1, r0 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ - blt.n c4a80 │ │ │ │ + blt.n c4aa0 │ │ │ │ vldr s11, [sp, #160] @ 0xa0 │ │ │ │ vldr s10, [sp, #188] @ 0xbc │ │ │ │ vldr s14, [sp, #192] @ 0xc0 │ │ │ │ - b.n c48aa │ │ │ │ + b.n c48ca │ │ │ │ ldrd r4, r5, [sp, #92] @ 0x5c │ │ │ │ ldrd r6, fp, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #1 │ │ │ │ - bne.w c40ee │ │ │ │ - b.w c3e58 │ │ │ │ + bne.w c410e │ │ │ │ + b.w c3e78 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldrd r5, r6, [sp, #132] @ 0x84 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r7, [sp, #140] @ 0x8c │ │ │ │ - bne.w c3d10 │ │ │ │ + bne.w c3d30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str.w r2, [r3, r5, lsl #2] │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ - b.w c38b8 │ │ │ │ + b.w c38d8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ subs r3, r3, r2 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ adds r1, r2, #1 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - ldr r2, [pc, #132] @ (c4b40 ) │ │ │ │ + ldr r2, [pc, #132] @ (c4b60 ) │ │ │ │ adds r3, r1, r3 │ │ │ │ add r1, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r0, r3, lsl #3 │ │ │ │ add.w r1, r0, r1, lsl #3 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ blx 58120 │ │ │ │ - b.w c4006 │ │ │ │ + b.w c4026 │ │ │ │ subs r3, r5, #1 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldrd r2, r3, [sp, #20] │ │ │ │ str.w sl, [sp, #36] @ 0x24 │ │ │ │ subs r3, r3, r2 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ - b.w c3cf2 │ │ │ │ + b.w c3d12 │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - b.w c4076 │ │ │ │ + b.w c4096 │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ - b.w c3c98 │ │ │ │ + b.w c3cb8 │ │ │ │ subs r3, r5, #1 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ cmp sl, r3 │ │ │ │ it eq │ │ │ │ moveq r6, sl │ │ │ │ - beq.w c391e │ │ │ │ + beq.w c393e │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ - b.n c43fc │ │ │ │ + b.n c441c │ │ │ │ movs r3, #2 │ │ │ │ movs r7, #1 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ - b.n c4b12 │ │ │ │ + b.n c4b32 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.w c3834 │ │ │ │ + b.w c3854 │ │ │ │ nop │ │ │ │ - ldrb r6, [r6, #14] │ │ │ │ + ldrb r6, [r2, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ -000c4b44 : │ │ │ │ - ldr r3, [r1, #0] │ │ │ │ - cmp r3, #111 @ 0x6f │ │ │ │ - it eq │ │ │ │ - moveq r3, #78 @ 0x4e │ │ │ │ - beq.n c4b5e │ │ │ │ - cmp r3, #112 @ 0x70 │ │ │ │ - it eq │ │ │ │ - moveq r3, #84 @ 0x54 │ │ │ │ - beq.n c4b5e │ │ │ │ - cmp r3, #113 @ 0x71 │ │ │ │ - ite eq │ │ │ │ - moveq r3, #67 @ 0x43 │ │ │ │ - movne r3, #88 @ 0x58 │ │ │ │ - strb r3, [r0, #0] │ │ │ │ - bx lr │ │ │ │ - nop │ │ │ │ - │ │ │ │ 000c4b64 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ @@ -146585,27 +146564,27 @@ │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r2, #22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n c4dc0 │ │ │ │ + bls.n c4e20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r7, #108 @ 0x6c │ │ │ │ + adds r7, #164 @ 0xa4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r2, r5, #20 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrb r6, [r4, #7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrb r0, [r4, #7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add sp, #208 @ 0xd0 │ │ │ │ + add sp, #48 @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r3, #28 │ │ │ │ + cmp r3, #48 @ 0x30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add.w r7, r9, #1 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ adds r4, r2, r3 │ │ │ │ add.w fp, r4, r9 │ │ │ │ add.w r3, r6, fp, lsl #3 │ │ │ │ @@ -146853,15 +146832,15 @@ │ │ │ │ str r2, [r7, #0] │ │ │ │ str r3, [r7, #4] │ │ │ │ b.n c4ca2 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ strb r4, [r3, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r5, sp, #840 @ 0x348 │ │ │ │ + add r5, sp, #680 @ 0x2a8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mul.w r3, r3, r2 │ │ │ │ adds r2, r7, #1 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ blt.w c595e │ │ │ │ add.w r2, r9, #4294967295 @ 0xffffffff │ │ │ │ @@ -147593,21 +147572,21 @@ │ │ │ │ b.n c5224 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ b.w c4bd6 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - add r7, pc, #608 @ (adr r7, c5c08 ) │ │ │ │ + add r7, pc, #448 @ (adr r7, c5b68 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r4, [r4, #116] @ 0x74 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r6, [r6, #112] @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r5, pc, #808 @ (adr r5, c5cdc ) │ │ │ │ + add r5, pc, #648 @ (adr r5, c5c3c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r6, [r3, #84] @ 0x54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [r6, #80] @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -147793,23 +147772,23 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ b.n c5b1a │ │ │ │ lsls r4, r6, #28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r3, r4, r5} │ │ │ │ + ldmia r3, {r3, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r6, [r3, #60] @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r0, #52 @ 0x34 │ │ │ │ + cmp r0, #108 @ 0x6c │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r6, r4, #23 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, r7, #0 │ │ │ │ + subs r2, r2, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 000c5bd0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -148043,1539 +148022,457 @@ │ │ │ │ rsb r3, r9, #0 │ │ │ │ b.n c5ce8 │ │ │ │ nop │ │ │ │ lsls r0, r4, #20 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #254 @ 0xfe │ │ │ │ + movs r4, #62 @ 0x3e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, r3, #1 │ │ │ │ + subs r0, r1, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, r1, #5 │ │ │ │ + adds r2, r4, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r2, #232 @ 0xe8 │ │ │ │ + movs r3, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r5, #116 @ 0x74 │ │ │ │ + movs r5, #156 @ 0x9c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r3, #62 @ 0x3e │ │ │ │ + movs r3, #142 @ 0x8e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r6, #110 @ 0x6e │ │ │ │ + movs r6, #166 @ 0xa6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r0, r3, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [r7, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r6, [r6, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r7!, {r2, r3, r6} │ │ │ │ + stmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ -000c5e88 : │ │ │ │ +000c5e88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d12} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ - ldr.w r5, [pc, #1036] @ c62ac │ │ │ │ - sub sp, #148 @ 0x94 │ │ │ │ - ldr.w r4, [pc, #1036] @ c62b0 │ │ │ │ + str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ + sub sp, #108 @ 0x6c │ │ │ │ + mov r5, r2 │ │ │ │ + ldr.w r2, [pc, #2920] @ c6a08 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr.w r3, [pc, #2920] @ c6a0c │ │ │ │ + mov r4, r1 │ │ │ │ + add r2, pc │ │ │ │ + str r0, [sp, #48] @ 0x30 │ │ │ │ + ldr.w sl, [sp, #156] @ 0x9c │ │ │ │ + ldr.w fp, [pc, #2908] @ c6a10 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + add fp, pc │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + mov.w r3, #0 │ │ │ │ + mov r1, fp │ │ │ │ + ldrd r9, r3, [sp, #144] @ 0x90 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r1, [pc, #2868] @ c6a14 │ │ │ │ mov r6, r0 │ │ │ │ - add r5, pc │ │ │ │ - ldrd fp, r8, [sp, #236] @ 0xec │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - ldr r5, [sp, #224] @ 0xe0 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #140] @ 0x8c │ │ │ │ - mov.w r4, #0 │ │ │ │ - strd r2, r1, [sp, #32] │ │ │ │ - ldr r1, [pc, #1012] @ (c62b4 ) │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - movs r3, #0 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ + mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - ldr r2, [sp, #228] @ 0xe4 │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - str.w r3, [r8] │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ blx 57998 │ │ │ │ - mov r7, r0 │ │ │ │ + mov r1, fp │ │ │ │ + mov r8, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + blx 57998 │ │ │ │ + mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n c5f50 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r9, [r3] │ │ │ │ - cmp.w r9, #0 │ │ │ │ - blt.n c5f18 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ + beq.w c60c4 │ │ │ │ + ldr.w fp, [r7] │ │ │ │ + cmp r6, #0 │ │ │ │ + beq.w c609c │ │ │ │ + mov r2, fp │ │ │ │ + cmp.w r8, #0 │ │ │ │ + beq.w c611e │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n c5f66 │ │ │ │ - mov r1, r9 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r1, #1 │ │ │ │ + blt.w c60c0 │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.w c6112 │ │ │ │ + cmp.w fp, #1 │ │ │ │ + ldr.w r0, [sl] │ │ │ │ it lt │ │ │ │ - movlt r1, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - blt.n c5f6e │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - cmp r1, r3 │ │ │ │ - ble.n c5f76 │ │ │ │ - mvn.w r2, #7 │ │ │ │ - movs r3, #8 │ │ │ │ - b.n c5f1e │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #916] @ (c62b8 ) │ │ │ │ - add r1, sp, #100 @ 0x64 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ + movlt.w fp, #1 │ │ │ │ + cmp r0, fp │ │ │ │ + blt.w c6116 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.w c607a │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + vldr s15, [r0] │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vldr s14, [r0] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ite eq │ │ │ │ + moveq r0, #1 │ │ │ │ + movne r0, #0 │ │ │ │ + cmp r1, #0 │ │ │ │ + it eq │ │ │ │ + orreq.w r0, r0, #1 │ │ │ │ + cbz r0, c5f86 │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + vcmp.f32 s14, s13 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.w c607a │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n c5f86 │ │ │ │ + vcmp.f32 s14, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.w c6368 │ │ │ │ + movs r1, #0 │ │ │ │ + str r1, [sp, #96] @ 0x60 │ │ │ │ + str r1, [sp, #88] @ 0x58 │ │ │ │ + lsls r4, r2, #31 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + add.w r1, r1, #1 │ │ │ │ + vstr s15, [sp, #92] @ 0x5c │ │ │ │ + vstr s14, [sp, #84] @ 0x54 │ │ │ │ + sub.w fp, r0, r1, lsl #3 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + sub.w r1, r1, #8 │ │ │ │ + str r1, [sp, #48] @ 0x30 │ │ │ │ + mov.w r1, r2, asr #1 │ │ │ │ + bmi.w c6148 │ │ │ │ + str r1, [sp, #80] @ 0x50 │ │ │ │ + cmp r6, #0 │ │ │ │ + beq.w c62ba │ │ │ │ + adds r2, #1 │ │ │ │ + cmp.w r8, #0 │ │ │ │ + beq.w c658e │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + adds r1, #8 │ │ │ │ + str r1, [sp, #16] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w c6828 │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + add r6, sp, #80 @ 0x50 │ │ │ │ + str r0, [sp, #0] │ │ │ │ + add r5, sp, #76 @ 0x4c │ │ │ │ + ldr.w r1, [pc, #2620] @ c6a18 │ │ │ │ + ldr.w r0, [pc, #2620] @ c6a1c │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + add r1, pc │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #908] @ (c62bc ) │ │ │ │ - ldr r3, [pc, #892] @ (c62b0 ) │ │ │ │ + strd sl, r3, [sp, #8] │ │ │ │ + mov r3, r9 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov r2, r6 │ │ │ │ + str r5, [sp, #20] │ │ │ │ + mov r4, r1 │ │ │ │ + blx 65520 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + mov r2, r6 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + str r1, [sp, #16] │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + adds r3, #1 │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + add r3, r1 │ │ │ │ + str r0, [sp, #0] │ │ │ │ + str r5, [sp, #20] │ │ │ │ + mov r1, r4 │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ + str.w sl, [sp, #8] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + ldr.w r0, [pc, #2556] @ c6a20 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + add r0, pc │ │ │ │ + mov r3, r9 │ │ │ │ + blx 65520 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + str r5, [sp, #32] │ │ │ │ + mov r0, r4 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + add r2, sp, #84 @ 0x54 │ │ │ │ + str.w r9, [sp] │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + add r2, sp, #92 @ 0x5c │ │ │ │ + adds r5, r3, #1 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + add r5, r1 │ │ │ │ + adds r3, #2 │ │ │ │ + ldr.w r1, [pc, #2504] @ c6a24 │ │ │ │ + add.w r5, fp, r5, lsl #3 │ │ │ │ + str.w sl, [sp, #20] │ │ │ │ + add.w r4, r2, r3, lsl #3 │ │ │ │ + add r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r6 │ │ │ │ + str.w sl, [sp, #12] │ │ │ │ + str r4, [sp, #28] │ │ │ │ + str r5, [sp, #8] │ │ │ │ + blx 5bf1c │ │ │ │ + ldr.w r2, [pc, #2476] @ c6a28 │ │ │ │ + ldr.w r3, [pc, #2444] @ c6a0c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w c69fe │ │ │ │ + bne.w c6c56 │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #148 @ 0x94 │ │ │ │ - vpop {d8-d12} │ │ │ │ + add sp, #108 @ 0x6c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #876] @ (c62c0 ) │ │ │ │ - mov r0, r6 │ │ │ │ + ldr.w r1, [pc, #2444] @ c6a2c │ │ │ │ + ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n c5ee6 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n c5f1e │ │ │ │ - mvn.w r2, #2 │ │ │ │ + beq.n c611a │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + cmp.w r8, #0 │ │ │ │ + beq.n c60fa │ │ │ │ + cbz r3, c60d2 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + bge.w c5f18 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n c60ea │ │ │ │ + ldr.w fp, [r9] │ │ │ │ + cmp r6, #0 │ │ │ │ + beq.n c609c │ │ │ │ + cmp.w r8, #0 │ │ │ │ + beq.n c6132 │ │ │ │ + ldr.w r1, [pc, #2396] @ c6a30 │ │ │ │ + mov r0, r5 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbz r0, c60e8 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + b.n c5f12 │ │ │ │ movs r3, #3 │ │ │ │ - b.n c5f1e │ │ │ │ - mvn.w r2, #4 │ │ │ │ + ldr.w r0, [pc, #2376] @ c6a34 │ │ │ │ + add r1, sp, #76 @ 0x4c │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + b.n c607a │ │ │ │ + ldr.w r1, [pc, #2364] @ c6a38 │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n c60b6 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n c60ea │ │ │ │ movs r3, #5 │ │ │ │ - b.n c5f1e │ │ │ │ - ldr.w r3, [r8] │ │ │ │ + b.n c60ea │ │ │ │ + movs r3, #8 │ │ │ │ + b.n c60ea │ │ │ │ + movs r3, #1 │ │ │ │ + b.n c60ea │ │ │ │ + ldr.w r1, [pc, #2332] @ c6a3c │ │ │ │ + str r0, [sp, #48] @ 0x30 │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n c60e2 │ │ │ │ + b.n c610e │ │ │ │ + ldr.w r1, [pc, #2316] @ c6a40 │ │ │ │ + str r0, [sp, #48] @ 0x30 │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n c60d2 │ │ │ │ + b.n c610e │ │ │ │ + subs r2, r2, r1 │ │ │ │ + cmp.w r8, #0 │ │ │ │ + beq.n c6206 │ │ │ │ + strd r2, r1, [sp, #76] @ 0x4c │ │ │ │ + cmp r6, #0 │ │ │ │ + beq.w c64e6 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w c6a02 │ │ │ │ - cmp.w r9, #0 │ │ │ │ - beq.n c5f2e │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n c5f2e │ │ │ │ + beq.w c66e8 │ │ │ │ + ldr.w r4, [pc, #2272] @ c6a44 │ │ │ │ + add r5, sp, #76 @ 0x4c │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr.w r0, [pc, #2268] @ c6a48 │ │ │ │ + add r4, pc │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + add r0, pc │ │ │ │ + strd r3, r7, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ + strd sl, r6, [sp, #8] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, r9 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mov r2, r5 │ │ │ │ + blx 65520 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r2, [sp, #0] │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ adds r3, #1 │ │ │ │ - lsls r2, r3, #3 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - adds r3, #1 │ │ │ │ - sub.w r3, r4, r3, lsl #3 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - subs r3, #4 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - subs r3, r3, r2 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - cmp r7, #0 │ │ │ │ - beq.w c648e │ │ │ │ - ldr r3, [pc, #788] @ (c62c4 ) │ │ │ │ - add r5, sp, #108 @ 0x6c │ │ │ │ - ldr.w sl, [sp, #52] @ 0x34 │ │ │ │ - mov r6, fp │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [pc, #780] @ (c62c8 ) │ │ │ │ - vldr s19, [pc, #744] @ c62a8 │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - add r3, r2 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - sub.w r3, r2, #8 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - add r3, sp, #100 @ 0x64 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - b.n c6056 │ │ │ │ - cmp r3, r9 │ │ │ │ - beq.n c5fec │ │ │ │ + str r6, [sp, #12] │ │ │ │ + add r6, sp, #80 @ 0x50 │ │ │ │ add r3, r2 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ + str r7, [sp, #20] │ │ │ │ + str.w sl, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ - str r6, [sp, #0] │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + ldr.w r0, [pc, #2204] @ c6a4c │ │ │ │ + adds r3, #1 │ │ │ │ + add r0, pc │ │ │ │ add.w r3, r1, r3, lsl #3 │ │ │ │ - mov r1, r7 │ │ │ │ - blx 58120 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ + mov r1, r4 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + mov r3, r9 │ │ │ │ + blx 65520 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [sp, #76] @ 0x4c │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r5, [sp, #48] @ 0x30 │ │ │ │ + adds r1, #1 │ │ │ │ + ldr r4, [sp, #60] @ 0x3c │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [sp, #32] │ │ │ │ + adds r4, r1, r4 │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + str r1, [sp, #28] │ │ │ │ + add r1, sp, #92 @ 0x5c │ │ │ │ + str r1, [sp, #4] │ │ │ │ + add.w r4, fp, r4, lsl #3 │ │ │ │ + ldr.w r1, [pc, #2148] @ c6a50 │ │ │ │ + str r4, [sp, #8] │ │ │ │ + add r4, sp, #84 @ 0x54 │ │ │ │ + add r1, pc │ │ │ │ + str.w r9, [sp] │ │ │ │ + str.w sl, [sp, #20] │ │ │ │ + str.w sl, [sp, #12] │ │ │ │ + str r4, [sp, #24] │ │ │ │ + blx 5bf1c │ │ │ │ + b.n c607a │ │ │ │ + strd r1, r2, [sp, #76] @ 0x4c │ │ │ │ + cmp r6, #0 │ │ │ │ + beq.w c6430 │ │ │ │ + ldr r6, [sp, #48] @ 0x30 │ │ │ │ + adds r2, #1 │ │ │ │ + add.w r2, r6, r2, lsl #3 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w c696c │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + add r5, sp, #76 @ 0x4c │ │ │ │ + str r1, [sp, #0] │ │ │ │ + ldr.w r0, [pc, #2092] @ c6a54 │ │ │ │ + ldr.w r1, [pc, #2092] @ c6a58 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + add r0, pc │ │ │ │ + strd r2, r7, [sp, #16] │ │ │ │ + add r1, pc │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + mov r4, r1 │ │ │ │ + strd sl, r3, [sp, #8] │ │ │ │ + mov r3, r9 │ │ │ │ + str r2, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ - strd r6, r3, [sp, #8] │ │ │ │ - add.w fp, r9, #4294967295 @ 0xffffffff │ │ │ │ + blx 65520 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r8, [sp, #32] │ │ │ │ - ldr r0, [sp, #60] @ 0x3c │ │ │ │ - mov r1, r8 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - mul.w r4, r9, r3 │ │ │ │ - movs r3, #0 │ │ │ │ - movt r3, #49024 @ 0xbf80 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - adds r3, r4, #1 │ │ │ │ - add r4, r9 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - mov r9, fp │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - str.w fp, [sp, #100] @ 0x64 │ │ │ │ - vstr s19, [sp, #112] @ 0x70 │ │ │ │ - blx 5f068 │ │ │ │ - str r4, [sp, #100] @ 0x64 │ │ │ │ - add.w r4, sl, r4, lsl #3 │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - add r1, sp, #104 @ 0x68 │ │ │ │ - vldr s14, [r4] │ │ │ │ - mov r0, r8 │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - vstr s15, [sp, #104] @ 0x68 │ │ │ │ - blx 61414 │ │ │ │ - cmp.w r9, #0 │ │ │ │ - ble.w c626a │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov.w r4, r9, lsl #2 │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + adds r3, #1 │ │ │ │ + str r1, [sp, #0] │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + add.w r3, r6, r3, lsl #3 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + add r6, sp, #80 @ 0x50 │ │ │ │ + ldr.w r0, [pc, #2040] @ c6a5c │ │ │ │ + mov r2, r6 │ │ │ │ + add r3, r1 │ │ │ │ + str r7, [sp, #20] │ │ │ │ + mov r1, r4 │ │ │ │ + str.w sl, [sp, #8] │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, r9 │ │ │ │ + blx 65520 │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + add r1, r4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - ldr.w r3, [r3, r9, lsl #2] │ │ │ │ - add.w r7, r2, r9 │ │ │ │ + add r4, sp, #84 @ 0x54 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + add.w r1, fp, r1, lsl #3 │ │ │ │ + str r1, [sp, #16] │ │ │ │ + add r1, sp, #92 @ 0x5c │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr.w r1, [pc, #1988] @ c6a60 │ │ │ │ + mov r3, r6 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + add r1, pc │ │ │ │ + str r7, [sp, #32] │ │ │ │ + str.w r9, [sp] │ │ │ │ + str.w sl, [sp, #20] │ │ │ │ + str.w sl, [sp, #12] │ │ │ │ + str r4, [sp, #24] │ │ │ │ + blx 5bf1c │ │ │ │ + b.n c607a │ │ │ │ + cmp.w r8, #0 │ │ │ │ + beq.n c6384 │ │ │ │ + ldr r6, [sp, #48] @ 0x30 │ │ │ │ + adds r2, r1, #1 │ │ │ │ + add.w r2, r6, r2, lsl #3 │ │ │ │ cmp r3, #0 │ │ │ │ - add.w r7, r1, r7, lsl #3 │ │ │ │ - bgt.n c5fd6 │ │ │ │ - cmn.w r9, r3 │ │ │ │ - beq.n c608a │ │ │ │ - subs r3, r2, r3 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - mov r1, r7 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - mov r2, r6 │ │ │ │ - blx 58120 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - add r4, r3 │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ - ldr.w r3, [r4, #-4] │ │ │ │ - add.w r4, r9, #4294967295 @ 0xffffffff │ │ │ │ - adds r2, r4, r1 │ │ │ │ - str r4, [sp, #84] @ 0x54 │ │ │ │ - cmn r4, r3 │ │ │ │ - add.w r8, r0, r2, lsl #3 │ │ │ │ - beq.n c60b8 │ │ │ │ - subs r3, r1, r3 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r1, r8 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - add.w r3, r0, r3, lsl #3 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - blx 58120 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - sub.w r4, r9, #2 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - strd r6, r3, [sp, #8] │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - mul.w fp, r9, r1 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - movs r7, #0 │ │ │ │ - movt r7, #49024 @ 0xbf80 │ │ │ │ - add.w r3, fp, #1 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mov r2, r5 │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - ldr r0, [sp, #60] @ 0x3c │ │ │ │ - str r6, [sp, #16] │ │ │ │ - str r7, [sp, #108] @ 0x6c │ │ │ │ - str r4, [sp, #88] @ 0x58 │ │ │ │ - str r4, [sp, #100] @ 0x64 │ │ │ │ - vstr s19, [sp, #112] @ 0x70 │ │ │ │ - blx 5f068 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - strd r6, r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str r7, [sp, #108] @ 0x6c │ │ │ │ - sub.w r7, fp, r3 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - adds r3, r7, #1 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mov r2, r5 │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - ldr r0, [sp, #60] @ 0x3c │ │ │ │ - str r6, [sp, #16] │ │ │ │ - str.w r8, [sp, #4] │ │ │ │ - str r4, [sp, #100] @ 0x64 │ │ │ │ - vstr s19, [sp, #112] @ 0x70 │ │ │ │ - blx 5f068 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - mov r0, r5 │ │ │ │ - adds r1, r3, r7 │ │ │ │ - add r3, fp │ │ │ │ - add r7, sp, #124 @ 0x7c │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - add.w r4, sl, r3, lsl #3 │ │ │ │ - mov r2, r7 │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - ldr r3, [r4, #4] │ │ │ │ - add r4, sp, #116 @ 0x74 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - blx 6522c │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r4 │ │ │ │ - vldr s21, [sp, #108] @ 0x6c │ │ │ │ - vldr s22, [sp, #112] @ 0x70 │ │ │ │ - blx 62524 │ │ │ │ - add.w r1, fp, r9 │ │ │ │ - mov r2, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - blx 6522c │ │ │ │ - vldr s24, [sp, #112] @ 0x70 │ │ │ │ - vldr s23, [sp, #108] @ 0x6c │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - vmul.f32 s13, s22, s24 │ │ │ │ - vmul.f32 s15, s22, s23 │ │ │ │ - vmla.f32 s15, s21, s24 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - vnmls.f32 s13, s21, s23 │ │ │ │ - cmp r3, #0 │ │ │ │ - vstr s15, [sp, #120] @ 0x78 │ │ │ │ - vstr s15, [sp, #112] @ 0x70 │ │ │ │ - vstr s15, [sp, #136] @ 0x88 │ │ │ │ - vsub.f32 s15, s13, s14 │ │ │ │ - vstr s13, [sp, #116] @ 0x74 │ │ │ │ - vstr s15, [sp, #108] @ 0x6c │ │ │ │ - vstr s15, [sp, #132] @ 0x84 │ │ │ │ - ble.n c625e │ │ │ │ - mov r9, r8 │ │ │ │ - mov.w r8, #1 │ │ │ │ - str r6, [sp, #84] @ 0x54 │ │ │ │ - mov r6, r8 │ │ │ │ - ldr.w r8, [sp, #92] @ 0x5c │ │ │ │ - add.w fp, sp, #132 @ 0x84 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r1, r9 │ │ │ │ - mov r0, r5 │ │ │ │ - adds r6, #1 │ │ │ │ - blx 6522c │ │ │ │ - vldr s17, [sp, #112] @ 0x70 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r4 │ │ │ │ - vldr s16, [sp, #108] @ 0x6c │ │ │ │ - blx 62524 │ │ │ │ - add.w r1, r9, #8 │ │ │ │ - mov r2, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - blx 6522c │ │ │ │ - vmul.f32 s15, s24, s17 │ │ │ │ - vmul.f32 s14, s24, s16 │ │ │ │ - vldr s18, [sp, #108] @ 0x6c │ │ │ │ - vmla.f32 s14, s23, s17 │ │ │ │ - vldr s20, [sp, #112] @ 0x70 │ │ │ │ - mov r2, fp │ │ │ │ - mov r1, r4 │ │ │ │ - vnmls.f32 s15, s23, s16 │ │ │ │ - mov r0, r5 │ │ │ │ - vsub.f32 s14, s14, s20 │ │ │ │ - vsub.f32 s15, s15, s18 │ │ │ │ - vstr s14, [sp, #120] @ 0x78 │ │ │ │ - vstr s15, [sp, #116] @ 0x74 │ │ │ │ - blx 6522c │ │ │ │ - vmul.f32 s15, s22, s20 │ │ │ │ - vmul.f32 s14, s22, s18 │ │ │ │ - vmla.f32 s14, s21, s20 │ │ │ │ - ldr r2, [sp, #108] @ 0x6c │ │ │ │ - str.w r2, [r9] │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ - mov r0, r5 │ │ │ │ - vnmls.f32 s15, s21, s18 │ │ │ │ - str.w r2, [r9, #4] │ │ │ │ - mov r2, fp │ │ │ │ - vsub.f32 s14, s14, s17 │ │ │ │ - vsub.f32 s15, s15, s16 │ │ │ │ - vstr s14, [sp, #120] @ 0x78 │ │ │ │ - vstr s15, [sp, #116] @ 0x74 │ │ │ │ - blx 6522c │ │ │ │ - ldr r2, [sp, #108] @ 0x6c │ │ │ │ - str.w r2, [r9, #8] │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ - str.w r2, [r9, #12] │ │ │ │ - add r9, r8 │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - cmp r2, r6 │ │ │ │ - bge.n c61b8 │ │ │ │ - ldr r6, [sp, #84] @ 0x54 │ │ │ │ - ldr.w r9, [sp, #88] @ 0x58 │ │ │ │ - cmp.w r9, #0 │ │ │ │ - bgt.w c6056 │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [r1, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w c5f2e │ │ │ │ - ldr r2, [pc, #84] @ (c62cc ) │ │ │ │ - movs r4, #1 │ │ │ │ - ldr r0, [pc, #84] @ (c62d0 ) │ │ │ │ - ldr r3, [pc, #88] @ (c62d4 ) │ │ │ │ - add r2, pc │ │ │ │ - add r0, pc │ │ │ │ - add.w sl, r2, #4 │ │ │ │ - add r3, pc │ │ │ │ - ldr.w r8, [sp, #48] @ 0x30 │ │ │ │ - ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - adds r3, r0, #4 │ │ │ │ - str r5, [sp, #48] @ 0x30 │ │ │ │ - mov r5, r6 │ │ │ │ - str.w sl, [sp, #76] @ 0x4c │ │ │ │ - mov sl, r1 │ │ │ │ - vldr s16, [pc, #8] @ c62a8 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - str r0, [sp, #84] @ 0x54 │ │ │ │ - b.n c636e │ │ │ │ - movs r0, r0 │ │ │ │ - strh r0, [r0, #0] │ │ │ │ - lsls r0, r5, #9 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - stmia r6!, {r2, r3, r5, r6} │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - movs r4, #60 @ 0x3c │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - lsls r6, r3, #7 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - subs r0, r6, r0 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - str r2, [r2, #108] @ 0x6c │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - str r0, [r1, #108] @ 0x6c │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - str r4, [r1, #64] @ 0x40 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - str r2, [r1, #64] @ 0x40 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - adds r4, r1, #4 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - cmp r4, #1 │ │ │ │ - ble.n c6346 │ │ │ │ - add.w r7, fp, r4 │ │ │ │ - ldr r6, [sp, #32] │ │ │ │ - mov r2, r5 │ │ │ │ - add.w r7, r8, r7, lsl #3 │ │ │ │ - mov r0, r6 │ │ │ │ - mov r1, r7 │ │ │ │ - blx 62578 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - add.w ip, r4, #4294967295 @ 0xffffffff │ │ │ │ - str r1, [sp, #12] │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - str r1, [sp, #0] │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r0, [pc, #1180] @ c67a4 │ │ │ │ - strd r7, r5, [sp, #20] │ │ │ │ - add r0, pc │ │ │ │ - str r5, [sp, #4] │ │ │ │ - mul.w r3, r4, r1 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - str.w ip, [sp, #100] @ 0x64 │ │ │ │ - adds r3, #1 │ │ │ │ - vstr s16, [sp, #112] @ 0x70 │ │ │ │ - add.w r3, r1, r3, lsl #3 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #8] │ │ │ │ - movs r3, #0 │ │ │ │ - movt r3, #49024 @ 0xbf80 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - blx 5749c │ │ │ │ - mov r2, r5 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r6 │ │ │ │ - blx 62578 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - lsls r2, r4, #2 │ │ │ │ - ldr r3, [r3, r2] │ │ │ │ - cmp r4, r3 │ │ │ │ - beq.n c6362 │ │ │ │ - add r3, fp │ │ │ │ - add.w r1, fp, r4 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - mov r2, r5 │ │ │ │ - add.w r3, r8, r3, lsl #3 │ │ │ │ - add.w r1, r8, r1, lsl #3 │ │ │ │ - str r5, [sp, #0] │ │ │ │ - blx 58120 │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - cmp r3, r4 │ │ │ │ - blt.w c5f2e │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - adds r2, r4, #1 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r3, [r3, r4, lsl #2] │ │ │ │ - cmp r3, #0 │ │ │ │ - bgt.n c62d8 │ │ │ │ - cmp r4, #1 │ │ │ │ - ble.n c6448 │ │ │ │ - add.w r9, fp, r4 │ │ │ │ - ldr r6, [sp, #32] │ │ │ │ - mov r2, r5 │ │ │ │ - vmov.f32 s17, #240 @ 0xbf800000 -1.0 │ │ │ │ - add.w r9, r8, r9, lsl #3 │ │ │ │ - mov r0, r6 │ │ │ │ - mov r1, r9 │ │ │ │ - blx 62578 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - add.w ip, r4, #4294967295 @ 0xffffffff │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - mul.w r7, r4, r3 │ │ │ │ - str r1, [sp, #12] │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - adds r3, r7, #1 │ │ │ │ - strd r9, r5, [sp, #20] │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - add.w r3, r1, r3, lsl #3 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - str.w ip, [sp, #36] @ 0x24 │ │ │ │ - str.w ip, [sp, #100] @ 0x64 │ │ │ │ - str r6, [sp, #32] │ │ │ │ - vstr s16, [sp, #112] @ 0x70 │ │ │ │ - vstr s17, [sp, #108] @ 0x6c │ │ │ │ - blx 5749c │ │ │ │ - ldr r6, [sp, #32] │ │ │ │ - mov r1, r9 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r0, r6 │ │ │ │ - blx 62578 │ │ │ │ - adds r2, r4, #1 │ │ │ │ - add.w r9, fp, r2 │ │ │ │ - mov r0, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - str r6, [sp, #32] │ │ │ │ - add.w r9, r8, r9, lsl #3 │ │ │ │ - mov r1, r9 │ │ │ │ - blx 62578 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r6, [sp, #36] @ 0x24 │ │ │ │ - add r7, r2 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - str r2, [sp, #16] │ │ │ │ - adds r7, #1 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - str r6, [sp, #100] @ 0x64 │ │ │ │ - ldr r6, [sp, #32] │ │ │ │ - add.w r7, r2, r7, lsl #3 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - str r2, [sp, #12] │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - strd r9, r5, [sp, #20] │ │ │ │ - str r5, [sp, #4] │ │ │ │ - str r7, [sp, #0] │ │ │ │ - vstr s17, [sp, #108] @ 0x6c │ │ │ │ - vstr s16, [sp, #112] @ 0x70 │ │ │ │ - blx 5749c │ │ │ │ - mov r2, r5 │ │ │ │ - mov r1, r9 │ │ │ │ - mov r0, r6 │ │ │ │ - blx 62578 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - lsls r2, r4, #2 │ │ │ │ - ldr r3, [r3, r2] │ │ │ │ - cmn r4, r3 │ │ │ │ - beq.n c6466 │ │ │ │ - sub.w r3, fp, r3 │ │ │ │ - add.w r1, fp, r4 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - mov r2, r5 │ │ │ │ - add.w r3, r8, r3, lsl #3 │ │ │ │ - add.w r1, r8, r1, lsl #3 │ │ │ │ - str r5, [sp, #0] │ │ │ │ - blx 58120 │ │ │ │ - lsls r2, r4, #2 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [r3, r2] │ │ │ │ - adds r2, r4, #1 │ │ │ │ - cmn r2, r3 │ │ │ │ - beq.n c648a │ │ │ │ - add r2, fp │ │ │ │ - sub.w r3, fp, r3 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - add.w r1, r8, r2, lsl #3 │ │ │ │ - add.w r3, r8, r3, lsl #3 │ │ │ │ - mov r2, r5 │ │ │ │ - str r5, [sp, #0] │ │ │ │ - blx 58120 │ │ │ │ - adds r4, #2 │ │ │ │ - b.n c6364 │ │ │ │ - ldr r3, [pc, #792] @ (c67a8 ) │ │ │ │ - sub.w r7, r2, #8 │ │ │ │ - mov r6, fp │ │ │ │ - mov.w sl, #1 │ │ │ │ - add r3, pc │ │ │ │ - ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - add r5, sp, #124 @ 0x7c │ │ │ │ - vldr s19, [pc, #764] @ c67a0 │ │ │ │ - mov r2, r9 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - str r7, [sp, #76] @ 0x4c │ │ │ │ - b.n c64e0 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - add r4, sl │ │ │ │ - str r4, [sp, #100] @ 0x64 │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - add.w r4, r3, r4, lsl #3 │ │ │ │ - add r1, sp, #104 @ 0x68 │ │ │ │ - mov r3, r6 │ │ │ │ - mov sl, r8 │ │ │ │ - vldr s14, [r4] │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - vstr s15, [sp, #104] @ 0x68 │ │ │ │ - blx 61414 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - cmp r2, sl │ │ │ │ - blt.w c6720 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov.w r4, sl, lsl #2 │ │ │ │ - ldr.w r3, [r3, sl, lsl #2] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n c655e │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - add.w r7, fp, sl │ │ │ │ - cmp r3, sl │ │ │ │ - add.w r7, r1, r7, lsl #3 │ │ │ │ - beq.n c6512 │ │ │ │ - add r3, fp │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - add.w r3, r1, r3, lsl #3 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - mov r1, r7 │ │ │ │ - blx 58120 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - add.w r8, sl, #1 │ │ │ │ - cmp sl, r2 │ │ │ │ - mul.w r4, sl, r3 │ │ │ │ - bge.n c64ae │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - sub.w r2, r2, sl │ │ │ │ - str r2, [sp, #100] @ 0x64 │ │ │ │ - add r0, sp, #100 @ 0x64 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add.w r3, r8, r4 │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - add.w r2, fp, r8 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - add.w r2, r1, r2, lsl #3 │ │ │ │ - strd r7, r6, [sp, #4] │ │ │ │ - str r2, [sp, #12] │ │ │ │ - movs r2, #0 │ │ │ │ - movt r2, #49024 @ 0xbf80 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - str r2, [sp, #108] @ 0x6c │ │ │ │ - add r2, sp, #108 @ 0x6c │ │ │ │ - vstr s19, [sp, #112] @ 0x70 │ │ │ │ - blx 5f068 │ │ │ │ - b.n c64ae │ │ │ │ - cmn.w sl, r3 │ │ │ │ - beq.n c6580 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - sub.w r3, fp, r3 │ │ │ │ - add.w r1, fp, sl │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - str r6, [sp, #0] │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - add.w r1, r2, r1, lsl #3 │ │ │ │ - mov r2, r6 │ │ │ │ - blx 58120 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - add.w r7, sl, #1 │ │ │ │ - ldr r3, [r3, r4] │ │ │ │ - cmn r7, r3 │ │ │ │ - beq.n c65a8 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - sub.w r3, fp, r3 │ │ │ │ - add.w r1, r7, fp │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - str r6, [sp, #0] │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - add.w r1, r2, r1, lsl #3 │ │ │ │ - mov r2, r6 │ │ │ │ - blx 58120 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - add.w r2, sl, #2 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - mul.w r8, sl, r1 │ │ │ │ - subs r2, r3, #1 │ │ │ │ - cmp r2, sl │ │ │ │ - add r1, r8 │ │ │ │ - it le │ │ │ │ - addle r4, sp, #108 @ 0x6c │ │ │ │ - str r1, [sp, #68] @ 0x44 │ │ │ │ - bgt.w c6962 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - add.w r3, r7, r8 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - add.w r9, sp, #116 @ 0x74 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r9 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - str r2, [sp, #124] @ 0x7c │ │ │ │ - blx 62524 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - add.w r1, sl, r8 │ │ │ │ - mov r0, r4 │ │ │ │ - add.w r1, r2, r1, lsl #3 │ │ │ │ - mov r2, r9 │ │ │ │ - blx 6522c │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, r7 │ │ │ │ - vldr s21, [sp, #108] @ 0x6c │ │ │ │ - vldr s22, [sp, #112] @ 0x70 │ │ │ │ - add.w r1, r2, r1, lsl #3 │ │ │ │ - mov r2, r5 │ │ │ │ - blx 6522c │ │ │ │ - vldr s24, [sp, #112] @ 0x70 │ │ │ │ - vldr s23, [sp, #108] @ 0x6c │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - vmul.f32 s13, s22, s24 │ │ │ │ - vmul.f32 s15, s22, s23 │ │ │ │ - vmla.f32 s15, s21, s24 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - vnmls.f32 s13, s21, s23 │ │ │ │ - cmp r3, #0 │ │ │ │ - vstr s15, [sp, #120] @ 0x78 │ │ │ │ - vstr s15, [sp, #112] @ 0x70 │ │ │ │ - vstr s15, [sp, #136] @ 0x88 │ │ │ │ - vsub.f32 s15, s13, s14 │ │ │ │ - vstr s13, [sp, #116] @ 0x74 │ │ │ │ - vstr s15, [sp, #108] @ 0x6c │ │ │ │ - vstr s15, [sp, #132] @ 0x84 │ │ │ │ - ble.n c6712 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - mov.w r8, #1 │ │ │ │ - add sl, fp │ │ │ │ - str r6, [sp, #68] @ 0x44 │ │ │ │ - mov r6, r8 │ │ │ │ - ldr.w r8, [sp, #76] @ 0x4c │ │ │ │ - add.w sl, r3, sl, lsl #3 │ │ │ │ - add r7, sp, #132 @ 0x84 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r9 │ │ │ │ - blx 62524 │ │ │ │ - mov r1, sl │ │ │ │ - mov r2, r9 │ │ │ │ - mov r0, r4 │ │ │ │ - blx 6522c │ │ │ │ - vldr s17, [sp, #112] @ 0x70 │ │ │ │ - add.w r1, sl, #8 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - vldr s16, [sp, #108] @ 0x6c │ │ │ │ - blx 6522c │ │ │ │ - vmul.f32 s15, s24, s17 │ │ │ │ - vldr s18, [sp, #108] @ 0x6c │ │ │ │ - mov r2, r7 │ │ │ │ - vmul.f32 s14, s24, s16 │ │ │ │ - vldr s20, [sp, #112] @ 0x70 │ │ │ │ - vmla.f32 s14, s23, s17 │ │ │ │ - mov r1, r9 │ │ │ │ - vnmls.f32 s15, s23, s16 │ │ │ │ - mov r0, r4 │ │ │ │ - adds r6, #1 │ │ │ │ - vsub.f32 s14, s14, s20 │ │ │ │ - vsub.f32 s15, s15, s18 │ │ │ │ - vstr s14, [sp, #120] @ 0x78 │ │ │ │ - vstr s15, [sp, #116] @ 0x74 │ │ │ │ - blx 6522c │ │ │ │ - vmul.f32 s15, s22, s20 │ │ │ │ - vmul.f32 s14, s22, s18 │ │ │ │ - vmla.f32 s14, s21, s20 │ │ │ │ - ldr r2, [sp, #108] @ 0x6c │ │ │ │ - str.w r2, [sl] │ │ │ │ - mov r1, r9 │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ - mov r0, r4 │ │ │ │ - vnmls.f32 s15, s21, s18 │ │ │ │ - str.w r2, [sl, #4] │ │ │ │ - mov r2, r7 │ │ │ │ - vsub.f32 s14, s14, s17 │ │ │ │ - vsub.f32 s15, s15, s16 │ │ │ │ - vstr s14, [sp, #120] @ 0x78 │ │ │ │ - vstr s15, [sp, #116] @ 0x74 │ │ │ │ - blx 6522c │ │ │ │ - ldr r2, [sp, #108] @ 0x6c │ │ │ │ - str.w r2, [sl, #8] │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ - str.w r2, [sl, #12] │ │ │ │ - add sl, r8 │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - cmp r2, r6 │ │ │ │ - bge.n c666c │ │ │ │ - ldr r6, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr.w sl, [sp, #60] @ 0x3c │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - cmp r2, sl │ │ │ │ - bge.w c64e0 │ │ │ │ - mov r9, r2 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.w c5f2e │ │ │ │ - ldr r0, [pc, #128] @ (c67ac ) │ │ │ │ - mov r4, r6 │ │ │ │ - ldr.w ip, [pc, #128] @ c67b0 │ │ │ │ - ldr r3, [pc, #128] @ (c67b4 ) │ │ │ │ - add r0, pc │ │ │ │ - ldr.w fp, [sp, #44] @ 0x2c │ │ │ │ - add ip, pc │ │ │ │ - vldr s16, [pc, #100] @ c67a0 │ │ │ │ - add r3, pc │ │ │ │ - ldr.w sl, [sp, #56] @ 0x38 │ │ │ │ - ldr.w r8, [sp, #48] @ 0x30 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - adds r3, r0, #4 │ │ │ │ - str r0, [sp, #48] @ 0x30 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - add.w r3, ip, #4 │ │ │ │ - str.w ip, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - ldr.w r3, [fp, r9, lsl #2] │ │ │ │ - mov.w r6, r9, lsl #2 │ │ │ │ - add.w r7, fp, r6 │ │ │ │ - add.w r5, r9, #4294967295 @ 0xffffffff │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n c67b8 │ │ │ │ - cmp r9, r2 │ │ │ │ - blt.n c6804 │ │ │ │ - cmp r9, r3 │ │ │ │ - beq.n c678e │ │ │ │ - add r3, sl │ │ │ │ - add.w r1, sl, r9 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - mov r2, r4 │ │ │ │ - add.w r3, r8, r3, lsl #3 │ │ │ │ - add.w r1, r8, r1, lsl #3 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 58120 │ │ │ │ - mov r9, r5 │ │ │ │ - cmp.w r9, #0 │ │ │ │ - ble.w c5f2e │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - b.n c675a │ │ │ │ - nop │ │ │ │ - movs r0, r0 │ │ │ │ - strh r0, [r0, #0] │ │ │ │ - adds r4, r0, #2 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - str r6, [r5, #28] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldrsh r6, [r2, r5] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldrsh r0, [r2, r5] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - adds r2, r2, r1 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - cmp r9, r2 │ │ │ │ - blt.n c6874 │ │ │ │ - cmn.w r9, r3 │ │ │ │ - beq.n c67dc │ │ │ │ - sub.w r3, sl, r3 │ │ │ │ - add.w r1, sl, r9 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - mov r2, r4 │ │ │ │ - add.w r3, r8, r3, lsl #3 │ │ │ │ - add.w r1, r8, r1, lsl #3 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 58120 │ │ │ │ - ldr.w r3, [r7, #-4] │ │ │ │ - cmn r5, r3 │ │ │ │ - beq.n c67fe │ │ │ │ - sub.w r3, sl, r3 │ │ │ │ - add.w r1, sl, r5 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - mov r2, r4 │ │ │ │ - add.w r3, r8, r3, lsl #3 │ │ │ │ - add.w r1, r8, r1, lsl #3 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 58120 │ │ │ │ - sub.w r9, r9, #2 │ │ │ │ - b.n c6790 │ │ │ │ - add.w r7, sl, r9 │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - add.w r7, r8, r7, lsl #3 │ │ │ │ - mov r1, r7 │ │ │ │ - blx 62578 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add.w r3, r9, #1 │ │ │ │ - add.w r2, r3, sl │ │ │ │ - strd r7, r4, [sp, #20] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - mla r3, r9, r1, r3 │ │ │ │ - add.w r2, r8, r2, lsl #3 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add r1, sp, #100 @ 0x64 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #460] @ (c6a0c ) │ │ │ │ - vstr s16, [sp, #112] @ 0x70 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - add r0, pc │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - sub.w r3, r3, r9 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - movs r3, #0 │ │ │ │ - movt r3, #49024 @ 0xbf80 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - add r3, sp, #108 @ 0x6c │ │ │ │ - blx 5749c │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - mov r2, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - blx 62578 │ │ │ │ - ldr.w r3, [fp, r6] │ │ │ │ - b.n c6772 │ │ │ │ - add.w r3, sl, r9 │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - vmov.f32 s17, #240 @ 0xbf800000 -1.0 │ │ │ │ - add.w r3, r8, r3, lsl #3 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - mov r1, r3 │ │ │ │ - blx 62578 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - mul.w r2, r9, r1 │ │ │ │ - str r4, [sp, #24] │ │ │ │ - add.w r1, r9, #1 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - str r1, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [r0, #0] │ │ │ │ - str r2, [sp, #80] @ 0x50 │ │ │ │ - sub.w r3, r3, r9 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r0, [sp, #60] @ 0x3c │ │ │ │ - add r3, sl │ │ │ │ - vstr s16, [sp, #112] @ 0x70 │ │ │ │ - vstr s17, [sp, #108] @ 0x6c │ │ │ │ - add.w ip, r8, r3, lsl #3 │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - add r3, r2 │ │ │ │ - str.w ip, [sp, #76] @ 0x4c │ │ │ │ - str.w ip, [sp] │ │ │ │ - add.w ip, sp, #100 @ 0x64 │ │ │ │ - add.w r3, r1, r3, lsl #3 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - mov r1, ip │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r3, sp, #108 @ 0x6c │ │ │ │ - str.w ip, [sp, #84] @ 0x54 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - blx 5749c │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - blx 62578 │ │ │ │ - add.w r2, sl, r5 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - add.w ip, r8, r2, lsl #3 │ │ │ │ - mov r2, r4 │ │ │ │ - mov r1, ip │ │ │ │ - str.w ip, [sp, #44] @ 0x2c │ │ │ │ - blx 62578 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - subs r2, r2, r3 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r0, [sp, #0] │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - add r2, r3 │ │ │ │ - str r4, [sp, #24] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - add.w r2, r0, r2, lsl #3 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - str r2, [sp, #20] │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - ldrd r1, r3, [sp, #84] @ 0x54 │ │ │ │ - vstr s17, [sp, #108] @ 0x6c │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - ldr r0, [sp, #60] @ 0x3c │ │ │ │ - sub.w r2, r2, r9 │ │ │ │ - str r2, [sp, #100] @ 0x64 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - vstr s16, [sp, #112] @ 0x70 │ │ │ │ - blx 5749c │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - blx 62578 │ │ │ │ - ldr.w r3, [fp, r6] │ │ │ │ - b.n c67bc │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - sub.w r3, r3, sl │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - add.w r3, fp, r2 │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - add.w r9, sp, #100 @ 0x64 │ │ │ │ - ldr r4, [pc, #148] @ (c6a10 ) │ │ │ │ - add.w r3, r1, r3, lsl #3 │ │ │ │ - vldr s16, [pc, #136] @ c6a08 │ │ │ │ - vmov.f32 s17, #240 @ 0xbf800000 -1.0 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - add r4, pc │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add.w r3, r2, r8 │ │ │ │ - add.w r2, fp, sl │ │ │ │ - str r4, [sp, #84] @ 0x54 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - add r4, sp, #108 @ 0x6c │ │ │ │ - add.w r3, r0, r3, lsl #3 │ │ │ │ - add.w r2, r1, r2, lsl #3 │ │ │ │ - mov r0, r9 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov r2, r4 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - vstr s16, [sp, #112] @ 0x70 │ │ │ │ - vstr s17, [sp, #108] @ 0x6c │ │ │ │ - blx 5f068 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - mov r0, r9 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - sub.w r3, r3, sl │ │ │ │ - vstr s17, [sp, #108] @ 0x6c │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - vstr s16, [sp, #112] @ 0x70 │ │ │ │ - adds r3, r2, r3 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - add.w r2, r7, fp │ │ │ │ - add.w r2, r1, r2, lsl #3 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov r2, r4 │ │ │ │ - blx 5f068 │ │ │ │ - b.n c65c8 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.w c5f22 │ │ │ │ - movs r0, r0 │ │ │ │ - strh r0, [r0, #0] │ │ │ │ - asrs r6, r0, #29 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldrb r0, [r0, r4] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - │ │ │ │ -000c6a14 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ - sub sp, #108 @ 0x6c │ │ │ │ - mov r5, r2 │ │ │ │ - ldr.w r2, [pc, #2920] @ c7594 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr.w r3, [pc, #2920] @ c7598 │ │ │ │ - mov r4, r1 │ │ │ │ - add r2, pc │ │ │ │ - str r0, [sp, #48] @ 0x30 │ │ │ │ - ldr.w sl, [sp, #156] @ 0x9c │ │ │ │ - ldr.w fp, [pc, #2908] @ c759c │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - add fp, pc │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - mov.w r3, #0 │ │ │ │ - mov r1, fp │ │ │ │ - ldrd r9, r3, [sp, #144] @ 0x90 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r1, [pc, #2868] @ c75a0 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - mov r1, fp │ │ │ │ - mov r8, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx 57998 │ │ │ │ - mov r3, r0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w c6c50 │ │ │ │ - ldr.w fp, [r7] │ │ │ │ - cmp r6, #0 │ │ │ │ - beq.w c6c28 │ │ │ │ - mov r2, fp │ │ │ │ - cmp.w r8, #0 │ │ │ │ - beq.w c6caa │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.w c6c4c │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.w c6c9e │ │ │ │ - cmp.w fp, #1 │ │ │ │ - ldr.w r0, [sl] │ │ │ │ - it lt │ │ │ │ - movlt.w fp, #1 │ │ │ │ - cmp r0, fp │ │ │ │ - blt.w c6ca2 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w c6c06 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - vldr s15, [r0] │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vldr s14, [r0] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ite eq │ │ │ │ - moveq r0, #1 │ │ │ │ - movne r0, #0 │ │ │ │ - cmp r1, #0 │ │ │ │ - it eq │ │ │ │ - orreq.w r0, r0, #1 │ │ │ │ - cbz r0, c6b12 │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - vcmp.f32 s14, s13 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w c6c06 │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n c6b12 │ │ │ │ - vcmp.f32 s14, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w c6ef4 │ │ │ │ - movs r1, #0 │ │ │ │ - str r1, [sp, #96] @ 0x60 │ │ │ │ - str r1, [sp, #88] @ 0x58 │ │ │ │ - lsls r4, r2, #31 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - add.w r1, r1, #1 │ │ │ │ - vstr s15, [sp, #92] @ 0x5c │ │ │ │ - vstr s14, [sp, #84] @ 0x54 │ │ │ │ - sub.w fp, r0, r1, lsl #3 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - sub.w r1, r1, #8 │ │ │ │ - str r1, [sp, #48] @ 0x30 │ │ │ │ - mov.w r1, r2, asr #1 │ │ │ │ - bmi.w c6cd4 │ │ │ │ - str r1, [sp, #80] @ 0x50 │ │ │ │ - cmp r6, #0 │ │ │ │ - beq.w c6e46 │ │ │ │ - adds r2, #1 │ │ │ │ - cmp.w r8, #0 │ │ │ │ - beq.w c711a │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - adds r1, #8 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w c73b4 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - add r6, sp, #80 @ 0x50 │ │ │ │ - str r0, [sp, #0] │ │ │ │ - add r5, sp, #76 @ 0x4c │ │ │ │ - ldr.w r1, [pc, #2620] @ c75a4 │ │ │ │ - ldr.w r0, [pc, #2620] @ c75a8 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - add r1, pc │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - add r0, pc │ │ │ │ - strd sl, r3, [sp, #8] │ │ │ │ - mov r3, r9 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov r2, r6 │ │ │ │ - str r5, [sp, #20] │ │ │ │ - mov r4, r1 │ │ │ │ - blx 65520 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - mov r2, r6 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - adds r3, #1 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - add r3, r1 │ │ │ │ - str r0, [sp, #0] │ │ │ │ - str r5, [sp, #20] │ │ │ │ - mov r1, r4 │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - str.w sl, [sp, #8] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - ldr.w r0, [pc, #2556] @ c75ac │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - add r0, pc │ │ │ │ - mov r3, r9 │ │ │ │ - blx 65520 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - str r5, [sp, #32] │ │ │ │ - mov r0, r4 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - add r2, sp, #84 @ 0x54 │ │ │ │ - str.w r9, [sp] │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - add r2, sp, #92 @ 0x5c │ │ │ │ - adds r5, r3, #1 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - add r5, r1 │ │ │ │ - adds r3, #2 │ │ │ │ - ldr.w r1, [pc, #2504] @ c75b0 │ │ │ │ - add.w r5, fp, r5, lsl #3 │ │ │ │ - str.w sl, [sp, #20] │ │ │ │ - add.w r4, r2, r3, lsl #3 │ │ │ │ - add r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r6 │ │ │ │ - str.w sl, [sp, #12] │ │ │ │ - str r4, [sp, #28] │ │ │ │ - str r5, [sp, #8] │ │ │ │ - blx 5bf1c │ │ │ │ - ldr.w r2, [pc, #2476] @ c75b4 │ │ │ │ - ldr.w r3, [pc, #2444] @ c7598 │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w c77e2 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #108 @ 0x6c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr.w r1, [pc, #2444] @ c75b8 │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n c6ca6 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - cmp.w r8, #0 │ │ │ │ - beq.n c6c86 │ │ │ │ - cbz r3, c6c5e │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - bge.w c6aa4 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n c6c76 │ │ │ │ - ldr.w fp, [r9] │ │ │ │ - cmp r6, #0 │ │ │ │ - beq.n c6c28 │ │ │ │ - cmp.w r8, #0 │ │ │ │ - beq.n c6cbe │ │ │ │ - ldr.w r1, [pc, #2396] @ c75bc │ │ │ │ - mov r0, r5 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbz r0, c6c74 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - b.n c6a9e │ │ │ │ - movs r3, #3 │ │ │ │ - ldr.w r0, [pc, #2376] @ c75c0 │ │ │ │ - add r1, sp, #76 @ 0x4c │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - b.n c6c06 │ │ │ │ - ldr.w r1, [pc, #2364] @ c75c4 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n c6c42 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n c6c76 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n c6c76 │ │ │ │ - movs r3, #8 │ │ │ │ - b.n c6c76 │ │ │ │ - movs r3, #1 │ │ │ │ - b.n c6c76 │ │ │ │ - ldr.w r1, [pc, #2332] @ c75c8 │ │ │ │ - str r0, [sp, #48] @ 0x30 │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n c6c6e │ │ │ │ - b.n c6c9a │ │ │ │ - ldr.w r1, [pc, #2316] @ c75cc │ │ │ │ - str r0, [sp, #48] @ 0x30 │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n c6c5e │ │ │ │ - b.n c6c9a │ │ │ │ - subs r2, r2, r1 │ │ │ │ - cmp.w r8, #0 │ │ │ │ - beq.n c6d92 │ │ │ │ - strd r2, r1, [sp, #76] @ 0x4c │ │ │ │ - cmp r6, #0 │ │ │ │ - beq.w c7072 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w c7274 │ │ │ │ - ldr.w r4, [pc, #2272] @ c75d0 │ │ │ │ - add r5, sp, #76 @ 0x4c │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr.w r0, [pc, #2268] @ c75d4 │ │ │ │ - add r4, pc │ │ │ │ - ldr r6, [sp, #52] @ 0x34 │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - add r0, pc │ │ │ │ - strd r3, r7, [sp, #16] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - strd sl, r6, [sp, #8] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, r9 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mov r2, r5 │ │ │ │ - blx 65520 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r2, [sp, #0] │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - adds r3, #1 │ │ │ │ - str r6, [sp, #12] │ │ │ │ - add r6, sp, #80 @ 0x50 │ │ │ │ - add r3, r2 │ │ │ │ - str r7, [sp, #20] │ │ │ │ - str.w sl, [sp, #8] │ │ │ │ - mov r2, r6 │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - ldr.w r0, [pc, #2204] @ c75d8 │ │ │ │ - adds r3, #1 │ │ │ │ - add r0, pc │ │ │ │ - add.w r3, r1, r3, lsl #3 │ │ │ │ - mov r1, r4 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mov r3, r9 │ │ │ │ - blx 65520 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [sp, #76] @ 0x4c │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [sp, #48] @ 0x30 │ │ │ │ - adds r1, #1 │ │ │ │ - ldr r4, [sp, #60] @ 0x3c │ │ │ │ - mov r2, r6 │ │ │ │ - str r7, [sp, #32] │ │ │ │ - adds r4, r1, r4 │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - str r1, [sp, #28] │ │ │ │ - add r1, sp, #92 @ 0x5c │ │ │ │ - str r1, [sp, #4] │ │ │ │ - add.w r4, fp, r4, lsl #3 │ │ │ │ - ldr.w r1, [pc, #2148] @ c75dc │ │ │ │ - str r4, [sp, #8] │ │ │ │ - add r4, sp, #84 @ 0x54 │ │ │ │ - add r1, pc │ │ │ │ - str.w r9, [sp] │ │ │ │ - str.w sl, [sp, #20] │ │ │ │ - str.w sl, [sp, #12] │ │ │ │ - str r4, [sp, #24] │ │ │ │ - blx 5bf1c │ │ │ │ - b.n c6c06 │ │ │ │ - strd r1, r2, [sp, #76] @ 0x4c │ │ │ │ - cmp r6, #0 │ │ │ │ - beq.w c6fbc │ │ │ │ - ldr r6, [sp, #48] @ 0x30 │ │ │ │ - adds r2, #1 │ │ │ │ - add.w r2, r6, r2, lsl #3 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w c74f8 │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - add r5, sp, #76 @ 0x4c │ │ │ │ - str r1, [sp, #0] │ │ │ │ - ldr.w r0, [pc, #2092] @ c75e0 │ │ │ │ - ldr.w r1, [pc, #2092] @ c75e4 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - add r0, pc │ │ │ │ - strd r2, r7, [sp, #16] │ │ │ │ - add r1, pc │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - mov r4, r1 │ │ │ │ - strd sl, r3, [sp, #8] │ │ │ │ - mov r3, r9 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - blx 65520 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - adds r3, #1 │ │ │ │ - str r1, [sp, #0] │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - add.w r3, r6, r3, lsl #3 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - add r6, sp, #80 @ 0x50 │ │ │ │ - ldr.w r0, [pc, #2040] @ c75e8 │ │ │ │ - mov r2, r6 │ │ │ │ - add r3, r1 │ │ │ │ - str r7, [sp, #20] │ │ │ │ - mov r1, r4 │ │ │ │ - str.w sl, [sp, #8] │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, r9 │ │ │ │ - blx 65520 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - add r1, r4 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - add r4, sp, #84 @ 0x54 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - add.w r1, fp, r1, lsl #3 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - add r1, sp, #92 @ 0x5c │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr.w r1, [pc, #1988] @ c75ec │ │ │ │ - mov r3, r6 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc │ │ │ │ - str r7, [sp, #32] │ │ │ │ - str.w r9, [sp] │ │ │ │ - str.w sl, [sp, #20] │ │ │ │ - str.w sl, [sp, #12] │ │ │ │ - str r4, [sp, #24] │ │ │ │ - blx 5bf1c │ │ │ │ - b.n c6c06 │ │ │ │ - cmp.w r8, #0 │ │ │ │ - beq.n c6f10 │ │ │ │ - ldr r6, [sp, #48] @ 0x30 │ │ │ │ - adds r2, r1, #1 │ │ │ │ - add.w r2, r6, r2, lsl #3 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w c71d4 │ │ │ │ - ldr.w r4, [pc, #1940] @ c75f0 │ │ │ │ + beq.w c6648 │ │ │ │ + ldr.w r4, [pc, #1940] @ c6a64 │ │ │ │ add r5, sp, #80 @ 0x50 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, r9 │ │ │ │ - ldr.w r0, [pc, #1932] @ c75f4 │ │ │ │ + ldr.w r0, [pc, #1932] @ c6a68 │ │ │ │ add r4, pc │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ strd sl, r7, [sp, #8] │ │ │ │ @@ -149585,15 +148482,15 @@ │ │ │ │ blx 65520 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ strd r7, r1, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ adds r3, #1 │ │ │ │ - ldr.w r0, [pc, #1892] @ c75f8 │ │ │ │ + ldr.w r0, [pc, #1892] @ c6a6c │ │ │ │ add r3, r7 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -149617,42 +148514,42 @@ │ │ │ │ str.w sl, [sp, #12] │ │ │ │ adds r1, r3, #1 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r3, sp, #92 @ 0x5c │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r6, r1, lsl #3 │ │ │ │ str r1, [sp, #28] │ │ │ │ - ldr.w r1, [pc, #1812] @ c75fc │ │ │ │ + ldr.w r1, [pc, #1812] @ c6a70 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ blx 5bf1c │ │ │ │ - b.n c6c06 │ │ │ │ + b.n c607a │ │ │ │ mla r2, r2, r2, r2 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ asrs r2, r2, #1 │ │ │ │ add.w r2, r3, r2, lsl #3 │ │ │ │ str r1, [r3, #0] │ │ │ │ adds r3, #8 │ │ │ │ str.w r1, [r3, #-4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n c6f02 │ │ │ │ - b.n c6c06 │ │ │ │ + bne.n c6376 │ │ │ │ + b.n c607a │ │ │ │ mla r1, r1, r1, r1 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ adds r2, r1, #1 │ │ │ │ add.w r2, r6, r2, lsl #3 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w c76a0 │ │ │ │ - ldr.w r4, [pc, #1756] @ c7600 │ │ │ │ + beq.w c6b14 │ │ │ │ + ldr.w r4, [pc, #1756] @ c6a74 │ │ │ │ add r5, sp, #80 @ 0x50 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, r9 │ │ │ │ - ldr.w r0, [pc, #1748] @ c7604 │ │ │ │ + ldr.w r0, [pc, #1748] @ c6a78 │ │ │ │ add r4, pc │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ strd sl, r7, [sp, #8] │ │ │ │ @@ -149663,15 +148560,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, r9 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r7, [sp, #12] │ │ │ │ adds r1, r2, #1 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ - ldr.w r0, [pc, #1708] @ c7608 │ │ │ │ + ldr.w r0, [pc, #1708] @ c6a7c │ │ │ │ mul.w r2, r2, r2 │ │ │ │ add r1, r7 │ │ │ │ str r5, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ adds r2, #1 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ @@ -149692,35 +148589,35 @@ │ │ │ │ add r3, sp, #92 @ 0x5c │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r1, sp, #84 @ 0x54 │ │ │ │ str r1, [sp, #24] │ │ │ │ - ldr.w r1, [pc, #1640] @ c760c │ │ │ │ + ldr.w r1, [pc, #1640] @ c6a80 │ │ │ │ mov r3, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #32] │ │ │ │ str.w sl, [sp, #20] │ │ │ │ str.w sl, [sp, #12] │ │ │ │ blx 5bf1c │ │ │ │ - b.n c6c06 │ │ │ │ + b.n c607a │ │ │ │ mul.w r2, r2, r2 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ adds r2, #1 │ │ │ │ add.w r2, r7, r2, lsl #3 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w c7318 │ │ │ │ + beq.w c678c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r6, sp, #76 @ 0x4c │ │ │ │ str r1, [sp, #0] │ │ │ │ add r4, sp, #80 @ 0x50 │ │ │ │ - ldr.w r1, [pc, #1592] @ c7610 │ │ │ │ - ldr.w r0, [pc, #1592] @ c7614 │ │ │ │ + ldr.w r1, [pc, #1592] @ c6a84 │ │ │ │ + ldr.w r0, [pc, #1592] @ c6a88 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r5, r1 │ │ │ │ strd sl, r3, [sp, #8] │ │ │ │ @@ -149734,15 +148631,15 @@ │ │ │ │ ldrd r3, r2, [sp, #76] @ 0x4c │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ mul.w r2, r3, r2 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ adds r3, #1 │ │ │ │ - ldr.w r0, [pc, #1540] @ c7618 │ │ │ │ + ldr.w r0, [pc, #1540] @ c6a8c │ │ │ │ add r3, r1 │ │ │ │ adds r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ add.w r2, r7, r2, lsl #3 │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -149764,31 +148661,31 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ add r4, sp, #84 @ 0x54 │ │ │ │ mov r3, r6 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr.w r1, [pc, #1472] @ c761c │ │ │ │ + ldr.w r1, [pc, #1472] @ c6a90 │ │ │ │ str.w r9, [sp] │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #20] │ │ │ │ str.w sl, [sp, #12] │ │ │ │ str r4, [sp, #24] │ │ │ │ blx 5bf1c │ │ │ │ - b.n c6c06 │ │ │ │ + b.n c607a │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add.w r6, r2, #8 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w c745c │ │ │ │ - ldr.w r5, [pc, #1440] @ c7620 │ │ │ │ + beq.w c68d0 │ │ │ │ + ldr.w r5, [pc, #1440] @ c6a94 │ │ │ │ add r4, sp, #76 @ 0x4c │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, r9 │ │ │ │ - ldr.w r0, [pc, #1432] @ c7624 │ │ │ │ + ldr.w r0, [pc, #1432] @ c6a98 │ │ │ │ add r5, pc │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ strd sl, r7, [sp, #8] │ │ │ │ @@ -149797,15 +148694,15 @@ │ │ │ │ str r4, [sp, #20] │ │ │ │ blx 65520 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ strd r7, r6, [sp, #12] │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ adds r3, #1 │ │ │ │ - ldr.w r0, [pc, #1396] @ c7628 │ │ │ │ + ldr.w r0, [pc, #1396] @ c6a9c │ │ │ │ mov r1, r5 │ │ │ │ add r3, r7 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ mov r2, r6 │ │ │ │ @@ -149832,32 +148729,32 @@ │ │ │ │ mov r3, r6 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w sl, [sp, #20] │ │ │ │ add.w r1, r4, r1, lsl #3 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr.w r1, [pc, #1312] @ c762c │ │ │ │ + ldr.w r1, [pc, #1312] @ c6aa0 │ │ │ │ str.w sl, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 5bf1c │ │ │ │ - b.n c6c06 │ │ │ │ + b.n c607a │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ adds r1, #2 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ add.w r1, r0, r1, lsl #3 │ │ │ │ str r1, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w c773a │ │ │ │ + beq.w c6bae │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ - ldr.w r1, [pc, #1272] @ c7630 │ │ │ │ - ldr.w r0, [pc, #1272] @ c7634 │ │ │ │ + ldr.w r1, [pc, #1272] @ c6aa4 │ │ │ │ + ldr.w r0, [pc, #1272] @ c6aa8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ strd sl, r3, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -149879,15 +148776,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r1, r4 │ │ │ │ - ldr.w r0, [pc, #1204] @ c7638 │ │ │ │ + ldr.w r0, [pc, #1204] @ c6aac │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ blx 65520 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -149909,23 +148806,23 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ add r3, sp, #92 @ 0x5c │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ str r1, [sp, #16] │ │ │ │ - ldr.w r1, [pc, #1136] @ c763c │ │ │ │ + ldr.w r1, [pc, #1136] @ c6ab0 │ │ │ │ add r1, pc │ │ │ │ blx 5bf1c │ │ │ │ - b.n c6c06 │ │ │ │ - ldr.w r4, [pc, #1128] @ c7640 │ │ │ │ + b.n c607a │ │ │ │ + ldr.w r4, [pc, #1128] @ c6ab4 │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r5, sp, #80 @ 0x50 │ │ │ │ - ldr.w r0, [pc, #1124] @ c7644 │ │ │ │ + ldr.w r0, [pc, #1124] @ c6ab8 │ │ │ │ add r4, pc │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ @@ -149938,28 +148835,28 @@ │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ strd r6, r2, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ - ldr.w r0, [pc, #1076] @ c7648 │ │ │ │ + ldr.w r0, [pc, #1076] @ c6abc │ │ │ │ str r5, [sp, #20] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mla r3, r3, r6, r6 │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r9 │ │ │ │ blx 65520 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ - ldr.w r1, [pc, #1044] @ c764c │ │ │ │ + ldr.w r1, [pc, #1044] @ c6ac0 │ │ │ │ str r7, [sp, #8] │ │ │ │ mla r4, r3, r6, r6 │ │ │ │ add r1, pc │ │ │ │ mla r3, r3, r3, r3 │ │ │ │ str.w r9, [sp] │ │ │ │ adds r4, #1 │ │ │ │ str r5, [sp, #32] │ │ │ │ @@ -149973,19 +148870,19 @@ │ │ │ │ add r4, sp, #92 @ 0x5c │ │ │ │ add r3, sp, #84 @ 0x54 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 5bf1c │ │ │ │ - b.n c6c06 │ │ │ │ - ldr r4, [pc, #984] @ (c7650 ) │ │ │ │ + b.n c607a │ │ │ │ + ldr r4, [pc, #984] @ (c6ac4 ) │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r0, [pc, #984] @ (c7654 ) │ │ │ │ + ldr r0, [pc, #984] @ (c6ac8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ strd r3, r7, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -150001,15 +148898,15 @@ │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #12] │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ str r7, [sp, #20] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ mla r3, r3, r2, r2 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #928] @ (c7658 ) │ │ │ │ + ldr r0, [pc, #928] @ (c6acc ) │ │ │ │ mov r2, r6 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ adds r3, #1 │ │ │ │ @@ -150037,23 +148934,23 @@ │ │ │ │ add r4, sp, #84 @ 0x54 │ │ │ │ str r4, [sp, #24] │ │ │ │ adds r1, #1 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r1, [pc, #844] @ (c765c ) │ │ │ │ + ldr r1, [pc, #844] @ (c6ad0 ) │ │ │ │ add r1, pc │ │ │ │ blx 5bf1c │ │ │ │ - b.n c6c06 │ │ │ │ + b.n c607a │ │ │ │ str r0, [sp, #4] │ │ │ │ add r6, sp, #76 @ 0x4c │ │ │ │ - ldr r1, [pc, #832] @ (c7660 ) │ │ │ │ + ldr r1, [pc, #832] @ (c6ad4 ) │ │ │ │ add r4, sp, #80 @ 0x50 │ │ │ │ - ldr r0, [pc, #832] @ (c7664 ) │ │ │ │ + ldr r0, [pc, #832] @ (c6ad8 ) │ │ │ │ mov r3, r9 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r5, r1 │ │ │ │ @@ -150065,15 +148962,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ ldrd r3, r2, [sp, #76] @ 0x4c │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #792] @ (c7668 ) │ │ │ │ + ldr r0, [pc, #792] @ (c6adc ) │ │ │ │ mul.w r2, r3, r2 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ mla r3, r3, r7, r7 │ │ │ │ add r0, pc │ │ │ │ adds r2, #1 │ │ │ │ adds r3, #1 │ │ │ │ add.w r2, r1, r2, lsl #3 │ │ │ │ @@ -150097,27 +148994,27 @@ │ │ │ │ adds r1, #1 │ │ │ │ add r4, sp, #84 @ 0x54 │ │ │ │ str.w r9, [sp] │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r1, [pc, #712] @ (c766c ) │ │ │ │ + ldr r1, [pc, #712] @ (c6ae0 ) │ │ │ │ str.w sl, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ str r4, [sp, #24] │ │ │ │ blx 5bf1c │ │ │ │ - b.n c6c06 │ │ │ │ + b.n c607a │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ - ldr r1, [pc, #688] @ (c7670 ) │ │ │ │ - ldr r0, [pc, #692] @ (c7674 ) │ │ │ │ + ldr r1, [pc, #688] @ (c6ae4 ) │ │ │ │ + ldr r0, [pc, #692] @ (c6ae8 ) │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ strd sl, r3, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -150133,15 +149030,15 @@ │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ mla r3, r3, r1, r1 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ - ldr r0, [pc, #640] @ (c7678 ) │ │ │ │ + ldr r0, [pc, #640] @ (c6aec ) │ │ │ │ mov r1, r4 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ adds r3, #1 │ │ │ │ @@ -150163,28 +149060,28 @@ │ │ │ │ str.w sl, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ mla r2, r3, r1, r1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ adds r3, #2 │ │ │ │ adds r2, #1 │ │ │ │ add.w r3, r1, r3, lsl #3 │ │ │ │ - ldr r1, [pc, #568] @ (c767c ) │ │ │ │ + ldr r1, [pc, #568] @ (c6af0 ) │ │ │ │ str r3, [sp, #28] │ │ │ │ add.w r3, fp, r2, lsl #3 │ │ │ │ add r1, pc │ │ │ │ add r2, sp, #84 @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r2, r6 │ │ │ │ blx 5bf1c │ │ │ │ - b.w c6c06 │ │ │ │ - ldr r5, [pc, #544] @ (c7680 ) │ │ │ │ + b.w c607a │ │ │ │ + ldr r5, [pc, #544] @ (c6af4 ) │ │ │ │ add r4, sp, #76 @ 0x4c │ │ │ │ - ldr r0, [pc, #544] @ (c7684 ) │ │ │ │ + ldr r0, [pc, #544] @ (c6af8 ) │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -150196,15 +149093,15 @@ │ │ │ │ str r4, [sp, #20] │ │ │ │ blx 65520 │ │ │ │ strd r7, r6, [sp, #12] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ mov r1, r5 │ │ │ │ - ldr r0, [pc, #504] @ (c7688 ) │ │ │ │ + ldr r0, [pc, #504] @ (c6afc ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mla r3, r3, r7, r7 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ @@ -150230,25 +149127,25 @@ │ │ │ │ add.w r4, fp, r4, lsl #3 │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add.w r1, r4, r1, lsl #3 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #84 @ 0x54 │ │ │ │ str r1, [sp, #24] │ │ │ │ - ldr r1, [pc, #416] @ (c768c ) │ │ │ │ + ldr r1, [pc, #416] @ (c6b00 ) │ │ │ │ add r4, sp, #92 @ 0x5c │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ blx 5bf1c │ │ │ │ - b.w c6c06 │ │ │ │ + b.w c607a │ │ │ │ str r0, [sp, #4] │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ - ldr r1, [pc, #400] @ (c7690 ) │ │ │ │ + ldr r1, [pc, #400] @ (c6b04 ) │ │ │ │ mov r3, r9 │ │ │ │ - ldr r0, [pc, #400] @ (c7694 ) │ │ │ │ + ldr r0, [pc, #400] @ (c6b08 ) │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r2, r7, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r4, r1 │ │ │ │ strd sl, r6, [sp, #8] │ │ │ │ @@ -150256,15 +149153,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ blx 65520 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #368] @ (c7698 ) │ │ │ │ + ldr r0, [pc, #368] @ (c6b0c ) │ │ │ │ str r6, [sp, #12] │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ str r7, [sp, #20] │ │ │ │ mov r2, r6 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ adds r3, #1 │ │ │ │ @@ -150295,155 +149192,157 @@ │ │ │ │ adds r1, #1 │ │ │ │ str.w sl, [sp, #12] │ │ │ │ str r4, [sp, #24] │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ str r1, [sp, #16] │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r1, [pc, #272] @ (c769c ) │ │ │ │ + ldr r1, [pc, #272] @ (c6b10 ) │ │ │ │ add r1, pc │ │ │ │ blx 5bf1c │ │ │ │ - b.w c6c06 │ │ │ │ - @ instruction: 0xf6dc005b │ │ │ │ + b.w c607a │ │ │ │ + lsls r0, r5, #9 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #32 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - lsrs r2, r2, #28 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - lsrs r0, r2, #28 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - lsrs r0, r2, #24 │ │ │ │ + subs r2, r7, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r6, c75ce │ │ │ │ + subs r2, r6, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r4, #28 │ │ │ │ + subs r4, r1, r3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add.w r0, r2, #14352384 @ 0xdb0000 │ │ │ │ - lsrs r2, r5, #27 │ │ │ │ + adds r0, r6, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r6, #26 │ │ │ │ + stmia r5!, {r1, r3, r4, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r6, #27 │ │ │ │ + subs r0, r5, r3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb8a6 │ │ │ │ + lsls r6, r1, #2 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + subs r6, r5, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb882 │ │ │ │ + subs r6, r6, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb86e │ │ │ │ + movs r2, #170 @ 0xaa │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r1, #22 │ │ │ │ + stmia r4!, {r1, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r0, #18 │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb7f4 │ │ │ │ + stmia r4!, {r1, r3, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r3, #22 │ │ │ │ + adds r4, r0, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r1, #15 │ │ │ │ + adds r4, r4, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r0, #19 │ │ │ │ + stmia r3!, {r4, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb734 │ │ │ │ + adds r0, r4, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r5, #19 │ │ │ │ + asrs r2, r5, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r3, #16 │ │ │ │ + adds r4, r7, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb6c4 │ │ │ │ + stmia r2!, {r4, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r5, #11 │ │ │ │ + adds r6, r5, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r5, #16 │ │ │ │ + asrs r4, r2, #31 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r2, #13 │ │ │ │ + stmia r2!, {r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r2, r3, r4, r5, r6, r7, lr} │ │ │ │ + asrs r2, r1, #26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r4, #8 │ │ │ │ + asrs r0, r6, #31 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r5, #13 │ │ │ │ + asrs r4, r1, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r4, #10 │ │ │ │ + stmia r1!, {r3, r4, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r4, r6, lr} │ │ │ │ + asrs r0, r0, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r3, #5 │ │ │ │ + asrs r2, r6, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r7, #10 │ │ │ │ + asrs r4, r3, #25 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r6, #7 │ │ │ │ + stmia r1!, {r2, r3} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r5, r7} │ │ │ │ + asrs r4, r7, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r0, #3 │ │ │ │ + asrs r4, r7, #25 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r0, #8 │ │ │ │ + asrs r0, r6, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r0, #5 │ │ │ │ + stmia r0!, {r2, r3, r4, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r0, #1 │ │ │ │ + asrs r6, r4, #17 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r4, c76a6 │ │ │ │ + asrs r2, r1, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r1, #5 │ │ │ │ + asrs r6, r7, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r6, #4 │ │ │ │ + asrs r2, r4, #15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r2, c769a │ │ │ │ + it vs │ │ │ │ + lslvs r3, r3, #1 │ │ │ │ + asrs r0, r2, #20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r5, #29 │ │ │ │ + asrs r2, r7, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r0, #1 │ │ │ │ + itte eq │ │ │ │ + lsleq r3, r3, #1 │ │ │ │ + asreq r2, r1, #12 │ │ │ │ + lslne r3, r3, #1 │ │ │ │ + asrs r6, r7, #15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r3, #2 │ │ │ │ + asrs r0, r4, #17 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r0, #28 │ │ │ │ + asrs r0, r4, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sxtb r2, r7 │ │ │ │ + bkpt 0x0036 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r6, #29 │ │ │ │ + asrs r4, r5, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r6, #31 │ │ │ │ + asrs r6, r6, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sxth r2, r1 │ │ │ │ + pop {r1, r2, r6, r7, pc} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r5, #24 │ │ │ │ + asrs r0, r1, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r3, #27 │ │ │ │ + asrs r6, r2, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r2, #29 │ │ │ │ + asrs r2, r3, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r7, #22 │ │ │ │ + asrs r6, r3, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r0, c768a │ │ │ │ + pop {r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r7, #24 │ │ │ │ + asrs r4, r6, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r6, #26 │ │ │ │ + asrs r0, r7, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sub sp, #288 @ 0x120 │ │ │ │ + pop {r2, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r6, #19 │ │ │ │ + asrs r0, r2, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r2, #22 │ │ │ │ + asrs r6, r1, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r2, #24 │ │ │ │ + asrs r0, r3, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r7, #17 │ │ │ │ + asrs r2, r3, #32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r7, sp, #1000 @ 0x3e8 │ │ │ │ + cbnz r6, c6b7c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r6, #19 │ │ │ │ + asrs r2, r6, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r5, sp, #80 @ 0x50 │ │ │ │ - ldr r1, [pc, #320] @ (c77e8 ) │ │ │ │ + ldr r1, [pc, #320] @ (c6c5c ) │ │ │ │ mov r3, r9 │ │ │ │ - ldr r0, [pc, #320] @ (c77ec ) │ │ │ │ + ldr r0, [pc, #320] @ (c6c60 ) │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ strd sl, r6, [sp, #8] │ │ │ │ @@ -150454,15 +149353,15 @@ │ │ │ │ str r7, [sp, #0] │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ mov r3, r9 │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ - ldr r0, [pc, #284] @ (c77f0 ) │ │ │ │ + ldr r0, [pc, #284] @ (c6c64 ) │ │ │ │ mul.w r6, r7, r7 │ │ │ │ str r5, [sp, #20] │ │ │ │ mla r7, r7, r4, r4 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ adds r6, #1 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ @@ -150489,24 +149388,24 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w sl, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r1, sp, #84 @ 0x54 │ │ │ │ str r1, [sp, #24] │ │ │ │ - ldr r1, [pc, #196] @ (c77f4 ) │ │ │ │ + ldr r1, [pc, #196] @ (c6c68 ) │ │ │ │ add r1, pc │ │ │ │ blx 5bf1c │ │ │ │ - b.w c6c06 │ │ │ │ + b.w c607a │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ - ldr r1, [pc, #180] @ (c77f8 ) │ │ │ │ - ldr r0, [pc, #180] @ (c77fc ) │ │ │ │ + ldr r1, [pc, #180] @ (c6c6c ) │ │ │ │ + ldr r0, [pc, #180] @ (c6c70 ) │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ strd sl, r3, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -150523,15 +149422,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ str r5, [sp, #20] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ add.w r2, r1, r3, lsl #3 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ - ldr r0, [pc, #128] @ (c7800 ) │ │ │ │ + ldr r0, [pc, #128] @ (c6c74 ) │ │ │ │ mul.w r3, r1, r3 │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ @@ -150559,52 +149458,1380 @@ │ │ │ │ mla r1, r3, r1, r1 │ │ │ │ add r3, sp, #92 @ 0x5c │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ adds r1, #1 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ str r1, [sp, #16] │ │ │ │ - ldr r1, [pc, #44] @ (c7804 ) │ │ │ │ + ldr r1, [pc, #44] @ (c6c78 ) │ │ │ │ add r1, pc │ │ │ │ blx 5bf1c │ │ │ │ - b.w c6c06 │ │ │ │ + b.w c607a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r4, r5, #17 │ │ │ │ + asrs r0, r6, #32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, sp, #528 @ 0x210 │ │ │ │ + rev16 r0, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r3, #10 │ │ │ │ + lsrs r6, r7, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r2, #13 │ │ │ │ + lsrs r4, r1, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r2, #15 │ │ │ │ + lsrs r4, r2, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r7, #8 │ │ │ │ + lsrs r0, r3, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r5, sp, #704 @ 0x2c0 │ │ │ │ + cbnz r4, c6c92 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r5, #10 │ │ │ │ + lsrs r4, r4, #25 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + │ │ │ │ +000c6c7c : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d12} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ + ldr.w r5, [pc, #1036] @ c70a0 │ │ │ │ + sub sp, #148 @ 0x94 │ │ │ │ + ldr.w r4, [pc, #1036] @ c70a4 │ │ │ │ + mov r6, r0 │ │ │ │ + add r5, pc │ │ │ │ + ldrd fp, r8, [sp, #236] @ 0xec │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + ldr r5, [sp, #224] @ 0xe0 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #140] @ 0x8c │ │ │ │ + mov.w r4, #0 │ │ │ │ + strd r2, r1, [sp, #32] │ │ │ │ + ldr r1, [pc, #1012] @ (c70a8 ) │ │ │ │ + mov r4, r3 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + movs r3, #0 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + add r1, pc │ │ │ │ + ldr r2, [sp, #228] @ 0xe4 │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + str.w r3, [r8] │ │ │ │ + ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + blx 57998 │ │ │ │ + mov r7, r0 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n c6d44 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr.w r9, [r3] │ │ │ │ + cmp.w r9, #0 │ │ │ │ + blt.n c6d0c │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n c6d5a │ │ │ │ + mov r1, r9 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r1, #1 │ │ │ │ + it lt │ │ │ │ + movlt r1, #1 │ │ │ │ + cmp r3, r1 │ │ │ │ + blt.n c6d62 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + cmp r1, r3 │ │ │ │ + ble.n c6d6a │ │ │ │ + mvn.w r2, #7 │ │ │ │ + movs r3, #8 │ │ │ │ + b.n c6d12 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str.w r2, [r8] │ │ │ │ + ldr r0, [pc, #916] @ (c70ac ) │ │ │ │ + add r1, sp, #100 @ 0x64 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #908] @ (c70b0 ) │ │ │ │ + ldr r3, [pc, #892] @ (c70a4 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w c77f2 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #148 @ 0x94 │ │ │ │ + vpop {d8-d12} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #876] @ (c70b4 ) │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n c6cda │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n c6d12 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n c6d12 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n c6d12 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w c77f6 │ │ │ │ + cmp.w r9, #0 │ │ │ │ + beq.n c6d22 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n c6d22 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + adds r3, #1 │ │ │ │ + lsls r2, r3, #3 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + adds r3, #1 │ │ │ │ + sub.w r3, r4, r3, lsl #3 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + subs r3, #4 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + subs r3, r3, r2 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq.w c7282 │ │ │ │ + ldr r3, [pc, #788] @ (c70b8 ) │ │ │ │ + add r5, sp, #108 @ 0x6c │ │ │ │ + ldr.w sl, [sp, #52] @ 0x34 │ │ │ │ + mov r6, fp │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [pc, #780] @ (c70bc ) │ │ │ │ + vldr s19, [pc, #744] @ c709c │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + add r3, r2 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + sub.w r3, r2, #8 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + add r3, sp, #100 @ 0x64 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + b.n c6e4a │ │ │ │ + cmp r3, r9 │ │ │ │ + beq.n c6de0 │ │ │ │ + add r3, r2 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + mov r2, r6 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + add.w r3, r1, r3, lsl #3 │ │ │ │ + mov r1, r7 │ │ │ │ + blx 58120 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + mov r2, r5 │ │ │ │ + strd r6, r3, [sp, #8] │ │ │ │ + add.w fp, r9, #4294967295 @ 0xffffffff │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr.w r8, [sp, #32] │ │ │ │ + ldr r0, [sp, #60] @ 0x3c │ │ │ │ + mov r1, r8 │ │ │ │ + str r6, [sp, #16] │ │ │ │ + mul.w r4, r9, r3 │ │ │ │ + movs r3, #0 │ │ │ │ + movt r3, #49024 @ 0xbf80 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + adds r3, r4, #1 │ │ │ │ + add r4, r9 │ │ │ │ + str r7, [sp, #4] │ │ │ │ + mov r9, fp │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + str.w fp, [sp, #100] @ 0x64 │ │ │ │ + vstr s19, [sp, #112] @ 0x70 │ │ │ │ + blx 5f068 │ │ │ │ + str r4, [sp, #100] @ 0x64 │ │ │ │ + add.w r4, sl, r4, lsl #3 │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + add r1, sp, #104 @ 0x68 │ │ │ │ + vldr s14, [r4] │ │ │ │ + mov r0, r8 │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ + vstr s15, [sp, #104] @ 0x68 │ │ │ │ + blx 61414 │ │ │ │ + cmp.w r9, #0 │ │ │ │ + ble.w c705e │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov.w r4, r9, lsl #2 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + ldr.w r3, [r3, r9, lsl #2] │ │ │ │ + add.w r7, r2, r9 │ │ │ │ + cmp r3, #0 │ │ │ │ + add.w r7, r1, r7, lsl #3 │ │ │ │ + bgt.n c6dca │ │ │ │ + cmn.w r9, r3 │ │ │ │ + beq.n c6e7e │ │ │ │ + subs r3, r2, r3 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + mov r1, r7 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + mov r2, r6 │ │ │ │ + blx 58120 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + add r4, r3 │ │ │ │ + ldr r0, [sp, #48] @ 0x30 │ │ │ │ + ldr.w r3, [r4, #-4] │ │ │ │ + add.w r4, r9, #4294967295 @ 0xffffffff │ │ │ │ + adds r2, r4, r1 │ │ │ │ + str r4, [sp, #84] @ 0x54 │ │ │ │ + cmn r4, r3 │ │ │ │ + add.w r8, r0, r2, lsl #3 │ │ │ │ + beq.n c6eac │ │ │ │ + subs r3, r1, r3 │ │ │ │ + mov r2, r6 │ │ │ │ + mov r1, r8 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + add.w r3, r0, r3, lsl #3 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + blx 58120 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + sub.w r4, r9, #2 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + strd r6, r3, [sp, #8] │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + mul.w fp, r9, r1 │ │ │ │ + str r7, [sp, #4] │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + movs r7, #0 │ │ │ │ + movt r7, #49024 @ 0xbf80 │ │ │ │ + add.w r3, fp, #1 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mov r2, r5 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + ldr r0, [sp, #60] @ 0x3c │ │ │ │ + str r6, [sp, #16] │ │ │ │ + str r7, [sp, #108] @ 0x6c │ │ │ │ + str r4, [sp, #88] @ 0x58 │ │ │ │ + str r4, [sp, #100] @ 0x64 │ │ │ │ + vstr s19, [sp, #112] @ 0x70 │ │ │ │ + blx 5f068 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + strd r6, r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + str r7, [sp, #108] @ 0x6c │ │ │ │ + sub.w r7, fp, r3 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + adds r3, r7, #1 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mov r2, r5 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + ldr r0, [sp, #60] @ 0x3c │ │ │ │ + str r6, [sp, #16] │ │ │ │ + str.w r8, [sp, #4] │ │ │ │ + str r4, [sp, #100] @ 0x64 │ │ │ │ + vstr s19, [sp, #112] @ 0x70 │ │ │ │ + blx 5f068 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + mov r0, r5 │ │ │ │ + adds r1, r3, r7 │ │ │ │ + add r3, fp │ │ │ │ + add r7, sp, #124 @ 0x7c │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + add.w r4, sl, r3, lsl #3 │ │ │ │ + mov r2, r7 │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [r4, #4] │ │ │ │ + add r4, sp, #116 @ 0x74 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + blx 6522c │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, r4 │ │ │ │ + vldr s21, [sp, #108] @ 0x6c │ │ │ │ + vldr s22, [sp, #112] @ 0x70 │ │ │ │ + blx 62524 │ │ │ │ + add.w r1, fp, r9 │ │ │ │ + mov r2, r4 │ │ │ │ + mov r0, r5 │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + blx 6522c │ │ │ │ + vldr s24, [sp, #112] @ 0x70 │ │ │ │ + vldr s23, [sp, #108] @ 0x6c │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + vmul.f32 s13, s22, s24 │ │ │ │ + vmul.f32 s15, s22, s23 │ │ │ │ + vmla.f32 s15, s21, s24 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + vnmls.f32 s13, s21, s23 │ │ │ │ + cmp r3, #0 │ │ │ │ + vstr s15, [sp, #120] @ 0x78 │ │ │ │ + vstr s15, [sp, #112] @ 0x70 │ │ │ │ + vstr s15, [sp, #136] @ 0x88 │ │ │ │ + vsub.f32 s15, s13, s14 │ │ │ │ + vstr s13, [sp, #116] @ 0x74 │ │ │ │ + vstr s15, [sp, #108] @ 0x6c │ │ │ │ + vstr s15, [sp, #132] @ 0x84 │ │ │ │ + ble.n c7052 │ │ │ │ + mov r9, r8 │ │ │ │ + mov.w r8, #1 │ │ │ │ + str r6, [sp, #84] @ 0x54 │ │ │ │ + mov r6, r8 │ │ │ │ + ldr.w r8, [sp, #92] @ 0x5c │ │ │ │ + add.w fp, sp, #132 @ 0x84 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r0, r5 │ │ │ │ + adds r6, #1 │ │ │ │ + blx 6522c │ │ │ │ + vldr s17, [sp, #112] @ 0x70 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, r4 │ │ │ │ + vldr s16, [sp, #108] @ 0x6c │ │ │ │ + blx 62524 │ │ │ │ + add.w r1, r9, #8 │ │ │ │ + mov r2, r4 │ │ │ │ + mov r0, r5 │ │ │ │ + blx 6522c │ │ │ │ + vmul.f32 s15, s24, s17 │ │ │ │ + vmul.f32 s14, s24, s16 │ │ │ │ + vldr s18, [sp, #108] @ 0x6c │ │ │ │ + vmla.f32 s14, s23, s17 │ │ │ │ + vldr s20, [sp, #112] @ 0x70 │ │ │ │ + mov r2, fp │ │ │ │ + mov r1, r4 │ │ │ │ + vnmls.f32 s15, s23, s16 │ │ │ │ + mov r0, r5 │ │ │ │ + vsub.f32 s14, s14, s20 │ │ │ │ + vsub.f32 s15, s15, s18 │ │ │ │ + vstr s14, [sp, #120] @ 0x78 │ │ │ │ + vstr s15, [sp, #116] @ 0x74 │ │ │ │ + blx 6522c │ │ │ │ + vmul.f32 s15, s22, s20 │ │ │ │ + vmul.f32 s14, s22, s18 │ │ │ │ + vmla.f32 s14, s21, s20 │ │ │ │ + ldr r2, [sp, #108] @ 0x6c │ │ │ │ + str.w r2, [r9] │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ + mov r0, r5 │ │ │ │ + vnmls.f32 s15, s21, s18 │ │ │ │ + str.w r2, [r9, #4] │ │ │ │ + mov r2, fp │ │ │ │ + vsub.f32 s14, s14, s17 │ │ │ │ + vsub.f32 s15, s15, s16 │ │ │ │ + vstr s14, [sp, #120] @ 0x78 │ │ │ │ + vstr s15, [sp, #116] @ 0x74 │ │ │ │ + blx 6522c │ │ │ │ + ldr r2, [sp, #108] @ 0x6c │ │ │ │ + str.w r2, [r9, #8] │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ + str.w r2, [r9, #12] │ │ │ │ + add r9, r8 │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + cmp r2, r6 │ │ │ │ + bge.n c6fac │ │ │ │ + ldr r6, [sp, #84] @ 0x54 │ │ │ │ + ldr.w r9, [sp, #88] @ 0x58 │ │ │ │ + cmp.w r9, #0 │ │ │ │ + bgt.w c6e4a │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [r1, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w c6d22 │ │ │ │ + ldr r2, [pc, #84] @ (c70c0 ) │ │ │ │ + movs r4, #1 │ │ │ │ + ldr r0, [pc, #84] @ (c70c4 ) │ │ │ │ + ldr r3, [pc, #88] @ (c70c8 ) │ │ │ │ + add r2, pc │ │ │ │ + add r0, pc │ │ │ │ + add.w sl, r2, #4 │ │ │ │ + add r3, pc │ │ │ │ + ldr.w r8, [sp, #48] @ 0x30 │ │ │ │ + ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + adds r3, r0, #4 │ │ │ │ + str r5, [sp, #48] @ 0x30 │ │ │ │ + mov r5, r6 │ │ │ │ + str.w sl, [sp, #76] @ 0x4c │ │ │ │ + mov sl, r1 │ │ │ │ + vldr s16, [pc, #8] @ c709c │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + str r0, [sp, #84] @ 0x54 │ │ │ │ + b.n c7162 │ │ │ │ + movs r0, r0 │ │ │ │ + strh r0, [r0, #0] │ │ │ │ + orns r0, r4, #14352384 @ 0xdb0000 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + @ instruction: 0xb8a8 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + asrs r0, r1, #26 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + @ instruction: 0xf3ea005b │ │ │ │ + lsrs r0, r2, #17 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldr r6, [r3, r3] │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldr r4, [r2, r3] │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldrsb r0, [r3, r0] │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldrsb r6, [r2, r0] │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + lsrs r0, r1, #29 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + cmp r4, #1 │ │ │ │ + ble.n c713a │ │ │ │ + add.w r7, fp, r4 │ │ │ │ + ldr r6, [sp, #32] │ │ │ │ + mov r2, r5 │ │ │ │ + add.w r7, r8, r7, lsl #3 │ │ │ │ + mov r0, r6 │ │ │ │ + mov r1, r7 │ │ │ │ + blx 62578 │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + str r1, [sp, #16] │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + add.w ip, r4, #4294967295 @ 0xffffffff │ │ │ │ + str r1, [sp, #12] │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + str r1, [sp, #0] │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr.w r0, [pc, #1180] @ c7598 │ │ │ │ + strd r7, r5, [sp, #20] │ │ │ │ + add r0, pc │ │ │ │ + str r5, [sp, #4] │ │ │ │ + mul.w r3, r4, r1 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + str.w ip, [sp, #100] @ 0x64 │ │ │ │ + adds r3, #1 │ │ │ │ + vstr s16, [sp, #112] @ 0x70 │ │ │ │ + add.w r3, r1, r3, lsl #3 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #8] │ │ │ │ + movs r3, #0 │ │ │ │ + movt r3, #49024 @ 0xbf80 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + blx 5749c │ │ │ │ + mov r2, r5 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, r6 │ │ │ │ + blx 62578 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + lsls r2, r4, #2 │ │ │ │ + ldr r3, [r3, r2] │ │ │ │ + cmp r4, r3 │ │ │ │ + beq.n c7156 │ │ │ │ + add r3, fp │ │ │ │ + add.w r1, fp, r4 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + mov r2, r5 │ │ │ │ + add.w r3, r8, r3, lsl #3 │ │ │ │ + add.w r1, r8, r1, lsl #3 │ │ │ │ + str r5, [sp, #0] │ │ │ │ + blx 58120 │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + cmp r3, r4 │ │ │ │ + blt.w c6d22 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + adds r2, r4, #1 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr.w r3, [r3, r4, lsl #2] │ │ │ │ + cmp r3, #0 │ │ │ │ + bgt.n c70cc │ │ │ │ + cmp r4, #1 │ │ │ │ + ble.n c723c │ │ │ │ + add.w r9, fp, r4 │ │ │ │ + ldr r6, [sp, #32] │ │ │ │ + mov r2, r5 │ │ │ │ + vmov.f32 s17, #240 @ 0xbf800000 -1.0 │ │ │ │ + add.w r9, r8, r9, lsl #3 │ │ │ │ + mov r0, r6 │ │ │ │ + mov r1, r9 │ │ │ │ + blx 62578 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #16] │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + add.w ip, r4, #4294967295 @ 0xffffffff │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + str r7, [sp, #0] │ │ │ │ + mul.w r7, r4, r3 │ │ │ │ + str r1, [sp, #12] │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + adds r3, r7, #1 │ │ │ │ + strd r9, r5, [sp, #20] │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + add.w r3, r1, r3, lsl #3 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + str.w ip, [sp, #36] @ 0x24 │ │ │ │ + str.w ip, [sp, #100] @ 0x64 │ │ │ │ + str r6, [sp, #32] │ │ │ │ + vstr s16, [sp, #112] @ 0x70 │ │ │ │ + vstr s17, [sp, #108] @ 0x6c │ │ │ │ + blx 5749c │ │ │ │ + ldr r6, [sp, #32] │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, r5 │ │ │ │ + mov r0, r6 │ │ │ │ + blx 62578 │ │ │ │ + adds r2, r4, #1 │ │ │ │ + add.w r9, fp, r2 │ │ │ │ + mov r0, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + str r6, [sp, #32] │ │ │ │ + add.w r9, r8, r9, lsl #3 │ │ │ │ + mov r1, r9 │ │ │ │ + blx 62578 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r6, [sp, #36] @ 0x24 │ │ │ │ + add r7, r2 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + str r2, [sp, #16] │ │ │ │ + adds r7, #1 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + str r6, [sp, #100] @ 0x64 │ │ │ │ + ldr r6, [sp, #32] │ │ │ │ + add.w r7, r2, r7, lsl #3 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + str r7, [sp, #8] │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + str r2, [sp, #12] │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + strd r9, r5, [sp, #20] │ │ │ │ + str r5, [sp, #4] │ │ │ │ + str r7, [sp, #0] │ │ │ │ + vstr s17, [sp, #108] @ 0x6c │ │ │ │ + vstr s16, [sp, #112] @ 0x70 │ │ │ │ + blx 5749c │ │ │ │ + mov r2, r5 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r0, r6 │ │ │ │ + blx 62578 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + lsls r2, r4, #2 │ │ │ │ + ldr r3, [r3, r2] │ │ │ │ + cmn r4, r3 │ │ │ │ + beq.n c725a │ │ │ │ + sub.w r3, fp, r3 │ │ │ │ + add.w r1, fp, r4 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + mov r2, r5 │ │ │ │ + add.w r3, r8, r3, lsl #3 │ │ │ │ + add.w r1, r8, r1, lsl #3 │ │ │ │ + str r5, [sp, #0] │ │ │ │ + blx 58120 │ │ │ │ + lsls r2, r4, #2 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [r3, r2] │ │ │ │ + adds r2, r4, #1 │ │ │ │ + cmn r2, r3 │ │ │ │ + beq.n c727e │ │ │ │ + add r2, fp │ │ │ │ + sub.w r3, fp, r3 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + add.w r1, r8, r2, lsl #3 │ │ │ │ + add.w r3, r8, r3, lsl #3 │ │ │ │ + mov r2, r5 │ │ │ │ + str r5, [sp, #0] │ │ │ │ + blx 58120 │ │ │ │ + adds r4, #2 │ │ │ │ + b.n c7158 │ │ │ │ + ldr r3, [pc, #792] @ (c759c ) │ │ │ │ + sub.w r7, r2, #8 │ │ │ │ + mov r6, fp │ │ │ │ + mov.w sl, #1 │ │ │ │ + add r3, pc │ │ │ │ + ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ + add r5, sp, #124 @ 0x7c │ │ │ │ + vldr s19, [pc, #764] @ c7594 │ │ │ │ + mov r2, r9 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + str r7, [sp, #76] @ 0x4c │ │ │ │ + b.n c72d4 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + add r4, sl │ │ │ │ + str r4, [sp, #100] @ 0x64 │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + add.w r4, r3, r4, lsl #3 │ │ │ │ + add r1, sp, #104 @ 0x68 │ │ │ │ + mov r3, r6 │ │ │ │ + mov sl, r8 │ │ │ │ + vldr s14, [r4] │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ + vstr s15, [sp, #104] @ 0x68 │ │ │ │ + blx 61414 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + cmp r2, sl │ │ │ │ + blt.w c7514 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov.w r4, sl, lsl #2 │ │ │ │ + ldr.w r3, [r3, sl, lsl #2] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n c7352 │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + add.w r7, fp, sl │ │ │ │ + cmp r3, sl │ │ │ │ + add.w r7, r1, r7, lsl #3 │ │ │ │ + beq.n c7306 │ │ │ │ + add r3, fp │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + add.w r3, r1, r3, lsl #3 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + mov r1, r7 │ │ │ │ + blx 58120 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + add.w r8, sl, #1 │ │ │ │ + cmp sl, r2 │ │ │ │ + mul.w r4, sl, r3 │ │ │ │ + bge.n c72a2 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + sub.w r2, r2, sl │ │ │ │ + str r2, [sp, #100] @ 0x64 │ │ │ │ + add r0, sp, #100 @ 0x64 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add.w r3, r8, r4 │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + add.w r2, fp, r8 │ │ │ │ + str r6, [sp, #16] │ │ │ │ + add.w r2, r1, r2, lsl #3 │ │ │ │ + strd r7, r6, [sp, #4] │ │ │ │ + str r2, [sp, #12] │ │ │ │ + movs r2, #0 │ │ │ │ + movt r2, #49024 @ 0xbf80 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + str r2, [sp, #108] @ 0x6c │ │ │ │ + add r2, sp, #108 @ 0x6c │ │ │ │ + vstr s19, [sp, #112] @ 0x70 │ │ │ │ + blx 5f068 │ │ │ │ + b.n c72a2 │ │ │ │ + cmn.w sl, r3 │ │ │ │ + beq.n c7374 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + sub.w r3, fp, r3 │ │ │ │ + add.w r1, fp, sl │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + str r6, [sp, #0] │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + add.w r1, r2, r1, lsl #3 │ │ │ │ + mov r2, r6 │ │ │ │ + blx 58120 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + add.w r7, sl, #1 │ │ │ │ + ldr r3, [r3, r4] │ │ │ │ + cmn r7, r3 │ │ │ │ + beq.n c739c │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + sub.w r3, fp, r3 │ │ │ │ + add.w r1, r7, fp │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + str r6, [sp, #0] │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + add.w r1, r2, r1, lsl #3 │ │ │ │ + mov r2, r6 │ │ │ │ + blx 58120 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + add.w r2, sl, #2 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + mul.w r8, sl, r1 │ │ │ │ + subs r2, r3, #1 │ │ │ │ + cmp r2, sl │ │ │ │ + add r1, r8 │ │ │ │ + it le │ │ │ │ + addle r4, sp, #108 @ 0x6c │ │ │ │ + str r1, [sp, #68] @ 0x44 │ │ │ │ + bgt.w c7756 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + add.w r3, r7, r8 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + add.w r9, sp, #116 @ 0x74 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r9 │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + str r2, [sp, #124] @ 0x7c │ │ │ │ + blx 62524 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + add.w r1, sl, r8 │ │ │ │ + mov r0, r4 │ │ │ │ + add.w r1, r2, r1, lsl #3 │ │ │ │ + mov r2, r9 │ │ │ │ + blx 6522c │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, r7 │ │ │ │ + vldr s21, [sp, #108] @ 0x6c │ │ │ │ + vldr s22, [sp, #112] @ 0x70 │ │ │ │ + add.w r1, r2, r1, lsl #3 │ │ │ │ + mov r2, r5 │ │ │ │ + blx 6522c │ │ │ │ + vldr s24, [sp, #112] @ 0x70 │ │ │ │ + vldr s23, [sp, #108] @ 0x6c │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + vmul.f32 s13, s22, s24 │ │ │ │ + vmul.f32 s15, s22, s23 │ │ │ │ + vmla.f32 s15, s21, s24 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + vnmls.f32 s13, s21, s23 │ │ │ │ + cmp r3, #0 │ │ │ │ + vstr s15, [sp, #120] @ 0x78 │ │ │ │ + vstr s15, [sp, #112] @ 0x70 │ │ │ │ + vstr s15, [sp, #136] @ 0x88 │ │ │ │ + vsub.f32 s15, s13, s14 │ │ │ │ + vstr s13, [sp, #116] @ 0x74 │ │ │ │ + vstr s15, [sp, #108] @ 0x6c │ │ │ │ + vstr s15, [sp, #132] @ 0x84 │ │ │ │ + ble.n c7506 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + mov.w r8, #1 │ │ │ │ + add sl, fp │ │ │ │ + str r6, [sp, #68] @ 0x44 │ │ │ │ + mov r6, r8 │ │ │ │ + ldr.w r8, [sp, #76] @ 0x4c │ │ │ │ + add.w sl, r3, sl, lsl #3 │ │ │ │ + add r7, sp, #132 @ 0x84 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r9 │ │ │ │ + blx 62524 │ │ │ │ + mov r1, sl │ │ │ │ + mov r2, r9 │ │ │ │ + mov r0, r4 │ │ │ │ + blx 6522c │ │ │ │ + vldr s17, [sp, #112] @ 0x70 │ │ │ │ + add.w r1, sl, #8 │ │ │ │ + mov r2, r5 │ │ │ │ + mov r0, r4 │ │ │ │ + vldr s16, [sp, #108] @ 0x6c │ │ │ │ + blx 6522c │ │ │ │ + vmul.f32 s15, s24, s17 │ │ │ │ + vldr s18, [sp, #108] @ 0x6c │ │ │ │ + mov r2, r7 │ │ │ │ + vmul.f32 s14, s24, s16 │ │ │ │ + vldr s20, [sp, #112] @ 0x70 │ │ │ │ + vmla.f32 s14, s23, s17 │ │ │ │ + mov r1, r9 │ │ │ │ + vnmls.f32 s15, s23, s16 │ │ │ │ + mov r0, r4 │ │ │ │ + adds r6, #1 │ │ │ │ + vsub.f32 s14, s14, s20 │ │ │ │ + vsub.f32 s15, s15, s18 │ │ │ │ + vstr s14, [sp, #120] @ 0x78 │ │ │ │ + vstr s15, [sp, #116] @ 0x74 │ │ │ │ + blx 6522c │ │ │ │ + vmul.f32 s15, s22, s20 │ │ │ │ + vmul.f32 s14, s22, s18 │ │ │ │ + vmla.f32 s14, s21, s20 │ │ │ │ + ldr r2, [sp, #108] @ 0x6c │ │ │ │ + str.w r2, [sl] │ │ │ │ + mov r1, r9 │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ + mov r0, r4 │ │ │ │ + vnmls.f32 s15, s21, s18 │ │ │ │ + str.w r2, [sl, #4] │ │ │ │ + mov r2, r7 │ │ │ │ + vsub.f32 s14, s14, s17 │ │ │ │ + vsub.f32 s15, s15, s16 │ │ │ │ + vstr s14, [sp, #120] @ 0x78 │ │ │ │ + vstr s15, [sp, #116] @ 0x74 │ │ │ │ + blx 6522c │ │ │ │ + ldr r2, [sp, #108] @ 0x6c │ │ │ │ + str.w r2, [sl, #8] │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ + str.w r2, [sl, #12] │ │ │ │ + add sl, r8 │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + cmp r2, r6 │ │ │ │ + bge.n c7460 │ │ │ │ + ldr r6, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr.w sl, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + cmp r2, sl │ │ │ │ + bge.w c72d4 │ │ │ │ + mov r9, r2 │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.w c6d22 │ │ │ │ + ldr r0, [pc, #128] @ (c75a0 ) │ │ │ │ + mov r4, r6 │ │ │ │ + ldr.w ip, [pc, #128] @ c75a4 │ │ │ │ + ldr r3, [pc, #128] @ (c75a8 ) │ │ │ │ + add r0, pc │ │ │ │ + ldr.w fp, [sp, #44] @ 0x2c │ │ │ │ + add ip, pc │ │ │ │ + vldr s16, [pc, #100] @ c7594 │ │ │ │ + add r3, pc │ │ │ │ + ldr.w sl, [sp, #56] @ 0x38 │ │ │ │ + ldr.w r8, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + adds r3, r0, #4 │ │ │ │ + str r0, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + add.w r3, ip, #4 │ │ │ │ + str.w ip, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + ldr.w r3, [fp, r9, lsl #2] │ │ │ │ + mov.w r6, r9, lsl #2 │ │ │ │ + add.w r7, fp, r6 │ │ │ │ + add.w r5, r9, #4294967295 @ 0xffffffff │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n c75ac │ │ │ │ + cmp r9, r2 │ │ │ │ + blt.n c75f8 │ │ │ │ + cmp r9, r3 │ │ │ │ + beq.n c7582 │ │ │ │ + add r3, sl │ │ │ │ + add.w r1, sl, r9 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + mov r2, r4 │ │ │ │ + add.w r3, r8, r3, lsl #3 │ │ │ │ + add.w r1, r8, r1, lsl #3 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 58120 │ │ │ │ + mov r9, r5 │ │ │ │ + cmp.w r9, #0 │ │ │ │ + ble.w c6d22 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + b.n c754e │ │ │ │ + nop │ │ │ │ + movs r0, r0 │ │ │ │ + strh r0, [r0, #0] │ │ │ │ + lsrs r0, r0, #27 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + strh r2, [r7, r7] │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + str r2, [r4, r5] │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + str r4, [r3, r5] │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + lsrs r6, r1, #10 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + cmp r9, r2 │ │ │ │ + blt.n c7668 │ │ │ │ + cmn.w r9, r3 │ │ │ │ + beq.n c75d0 │ │ │ │ + sub.w r3, sl, r3 │ │ │ │ + add.w r1, sl, r9 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + mov r2, r4 │ │ │ │ + add.w r3, r8, r3, lsl #3 │ │ │ │ + add.w r1, r8, r1, lsl #3 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 58120 │ │ │ │ + ldr.w r3, [r7, #-4] │ │ │ │ + cmn r5, r3 │ │ │ │ + beq.n c75f2 │ │ │ │ + sub.w r3, sl, r3 │ │ │ │ + add.w r1, sl, r5 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + mov r2, r4 │ │ │ │ + add.w r3, r8, r3, lsl #3 │ │ │ │ + add.w r1, r8, r1, lsl #3 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 58120 │ │ │ │ + sub.w r9, r9, #2 │ │ │ │ + b.n c7584 │ │ │ │ + add.w r7, sl, r9 │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + add.w r7, r8, r7, lsl #3 │ │ │ │ + mov r1, r7 │ │ │ │ + blx 62578 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add.w r3, r9, #1 │ │ │ │ + add.w r2, r3, sl │ │ │ │ + strd r7, r4, [sp, #20] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + mla r3, r9, r1, r3 │ │ │ │ + add.w r2, r8, r2, lsl #3 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add r1, sp, #100 @ 0x64 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r0, [pc, #460] @ (c7800 ) │ │ │ │ + vstr s16, [sp, #112] @ 0x70 │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + add r0, pc │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + sub.w r3, r3, r9 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + movs r3, #0 │ │ │ │ + movt r3, #49024 @ 0xbf80 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + add r3, sp, #108 @ 0x6c │ │ │ │ + blx 5749c │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + mov r2, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + blx 62578 │ │ │ │ + ldr.w r3, [fp, r6] │ │ │ │ + b.n c7566 │ │ │ │ + add.w r3, sl, r9 │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + vmov.f32 s17, #240 @ 0xbf800000 -1.0 │ │ │ │ + add.w r3, r8, r3, lsl #3 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + mov r1, r3 │ │ │ │ + blx 62578 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + mul.w r2, r9, r1 │ │ │ │ + str r4, [sp, #24] │ │ │ │ + add.w r1, r9, #1 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + str r1, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [r0, #0] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + sub.w r3, r3, r9 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + mov r3, r1 │ │ │ │ + ldr r0, [sp, #60] @ 0x3c │ │ │ │ + add r3, sl │ │ │ │ + vstr s16, [sp, #112] @ 0x70 │ │ │ │ + vstr s17, [sp, #108] @ 0x6c │ │ │ │ + add.w ip, r8, r3, lsl #3 │ │ │ │ + mov r3, r1 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + add r3, r2 │ │ │ │ + str.w ip, [sp, #76] @ 0x4c │ │ │ │ + str.w ip, [sp] │ │ │ │ + add.w ip, sp, #100 @ 0x64 │ │ │ │ + add.w r3, r1, r3, lsl #3 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + mov r1, ip │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add r3, sp, #108 @ 0x6c │ │ │ │ + str.w ip, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + blx 5749c │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + blx 62578 │ │ │ │ + add.w r2, sl, r5 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + add.w ip, r8, r2, lsl #3 │ │ │ │ + mov r2, r4 │ │ │ │ + mov r1, ip │ │ │ │ + str.w ip, [sp, #44] @ 0x2c │ │ │ │ + blx 62578 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + subs r2, r2, r3 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + str r0, [sp, #0] │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + add r2, r3 │ │ │ │ + str r4, [sp, #24] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + add.w r2, r0, r2, lsl #3 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + ldrd r1, r3, [sp, #84] @ 0x54 │ │ │ │ + vstr s17, [sp, #108] @ 0x6c │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + ldr r0, [sp, #60] @ 0x3c │ │ │ │ + sub.w r2, r2, r9 │ │ │ │ + str r2, [sp, #100] @ 0x64 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + vstr s16, [sp, #112] @ 0x70 │ │ │ │ + blx 5749c │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + blx 62578 │ │ │ │ + ldr.w r3, [fp, r6] │ │ │ │ + b.n c75b0 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + sub.w r3, r3, sl │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + add.w r3, fp, r2 │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + add.w r9, sp, #100 @ 0x64 │ │ │ │ + ldr r4, [pc, #148] @ (c7804 ) │ │ │ │ + add.w r3, r1, r3, lsl #3 │ │ │ │ + vldr s16, [pc, #136] @ c77fc │ │ │ │ + vmov.f32 s17, #240 @ 0xbf800000 -1.0 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + add r4, pc │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add.w r3, r2, r8 │ │ │ │ + add.w r2, fp, sl │ │ │ │ + str r4, [sp, #84] @ 0x54 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + add r4, sp, #108 @ 0x6c │ │ │ │ + add.w r3, r0, r3, lsl #3 │ │ │ │ + add.w r2, r1, r2, lsl #3 │ │ │ │ + mov r0, r9 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov r2, r4 │ │ │ │ + str r6, [sp, #16] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + vstr s16, [sp, #112] @ 0x70 │ │ │ │ + vstr s17, [sp, #108] @ 0x6c │ │ │ │ + blx 5f068 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + mov r0, r9 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str r6, [sp, #16] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + sub.w r3, r3, sl │ │ │ │ + vstr s17, [sp, #108] @ 0x6c │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + vstr s16, [sp, #112] @ 0x70 │ │ │ │ + adds r3, r2, r3 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + add.w r2, r7, fp │ │ │ │ + add.w r2, r1, r2, lsl #3 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov r2, r4 │ │ │ │ + blx 5f068 │ │ │ │ + b.n c73bc │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.w c6d16 │ │ │ │ + movs r0, r0 │ │ │ │ + strh r0, [r0, #0] │ │ │ │ + lsrs r2, r0, #6 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldr r7, [pc, #48] @ (c7838 ) │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + │ │ │ │ +000c7808 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ + sub sp, #76 @ 0x4c │ │ │ │ + mov r4, r2 │ │ │ │ + ldr r2, [pc, #536] @ (c7a38 ) │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r3, [pc, #536] @ (c7a3c ) │ │ │ │ + mov r7, r1 │ │ │ │ + add r2, pc │ │ │ │ + ldr r1, [sp, #112] @ 0x70 │ │ │ │ + str r1, [sp, #32] │ │ │ │ + mov r8, r0 │ │ │ │ + ldr.w sl, [sp, #128] @ 0x80 │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r1, [pc, #520] @ (c7a40 ) │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + add r1, pc │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r6, [sp, #140] @ 0x8c │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #480] @ (c7a44 ) │ │ │ │ + mov r9, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r6, #0] │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + subs r3, #1 │ │ │ │ + cmp r3, #2 │ │ │ │ + bhi.n c78c6 │ │ │ │ + mov fp, r0 │ │ │ │ + cmp.w r9, #0 │ │ │ │ + beq.n c78f8 │ │ │ │ + cmp.w fp, #0 │ │ │ │ + beq.w c79c4 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.w c79bc │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n c790e │ │ │ │ + cmp.w r9, #0 │ │ │ │ + it ne │ │ │ │ + cmpne r2, r3 │ │ │ │ + bgt.n c790e │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w c7a34 │ │ │ │ + cbz r2, c78da │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r4 │ │ │ │ + blx 581e0 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cbz r3, c7916 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r3, r2 │ │ │ │ + str r3, [r6, #0] │ │ │ │ + b.n c78da │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + str r2, [r6, #0] │ │ │ │ + ldr r0, [pc, #376] @ (c7a48 ) │ │ │ │ + add r1, sp, #60 @ 0x3c │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #368] @ (c7a4c ) │ │ │ │ + ldr r3, [pc, #348] @ (c7a3c ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w c7a30 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #76 @ 0x4c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #340] @ (c7a50 ) │ │ │ │ + mov r0, r7 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n c7882 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n c78cc │ │ │ │ + mvn.w r2, #8 │ │ │ │ + movs r3, #9 │ │ │ │ + b.n c78cc │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + mov r2, r5 │ │ │ │ + mov r1, r4 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r0, r8 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + str r6, [sp, #4] │ │ │ │ + blx 5c114 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + mov r1, r4 │ │ │ │ + strd sl, r2, [sp, #8] │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + str r6, [sp, #20] │ │ │ │ + blx 614f8 │ │ │ │ + cmp.w r9, #0 │ │ │ │ + beq.n c78da │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + cmp r2, #0 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + it gt │ │ │ │ + addgt.w r3, r2, #4294967295 @ 0xffffffff │ │ │ │ + ldr.w r2, [r8] │ │ │ │ + adds r6, #1 │ │ │ │ + subs r1, r2, #1 │ │ │ │ + lsls r6, r6, #3 │ │ │ │ + cmp r1, #1 │ │ │ │ + bls.n c79dc │ │ │ │ + cmp r2, #3 │ │ │ │ + bne.n c78da │ │ │ │ + cmp.w fp, #0 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + ite eq │ │ │ │ + moveq r2, #78 @ 0x4e │ │ │ │ + movne r2, #67 @ 0x43 │ │ │ │ + cmp r3, #0 │ │ │ │ + strb.w r2, [sp, #64] @ 0x40 │ │ │ │ + ble.n c78da │ │ │ │ + ldr.w fp, [pc, #208] @ c7a54 │ │ │ │ + subs r6, #8 │ │ │ │ + ldr.w sl, [pc, #204] @ c7a58 │ │ │ │ + mov.w r8, #1 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + add fp, pc │ │ │ │ + add sl, pc │ │ │ │ + add.w r9, sp, #64 @ 0x40 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + mov r2, fp │ │ │ │ + strd r7, sl, [sp, #4] │ │ │ │ + mov r1, r9 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r0, r4 │ │ │ │ + mov r3, r5 │ │ │ │ + add.w r8, r8, #1 │ │ │ │ + blx 64f18 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + add r7, r6 │ │ │ │ + cmp r3, r8 │ │ │ │ + bge.n c799a │ │ │ │ + b.n c78da │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n c78cc │ │ │ │ + ldr r1, [pc, #148] @ (c7a5c ) │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w c788a │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n c78cc │ │ │ │ + cmp.w fp, #0 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + ite eq │ │ │ │ + moveq r2, #67 @ 0x43 │ │ │ │ + movne r2, #78 @ 0x4e │ │ │ │ + cmp r3, #0 │ │ │ │ + strb.w r2, [sp, #64] @ 0x40 │ │ │ │ + ble.w c78da │ │ │ │ + ldr.w r8, [sp, #36] @ 0x24 │ │ │ │ + mov r3, r4 │ │ │ │ + ldr.w fp, [pc, #100] @ c7a60 │ │ │ │ + subs r6, #8 │ │ │ │ + ldr.w sl, [pc, #100] @ c7a64 │ │ │ │ + mov r4, r8 │ │ │ │ + add fp, pc │ │ │ │ + movs r7, #1 │ │ │ │ + add sl, pc │ │ │ │ + add.w r9, sp, #64 @ 0x40 │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + mov r2, fp │ │ │ │ + strd r4, sl, [sp, #4] │ │ │ │ + mov r1, r9 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + adds r7, #1 │ │ │ │ + blx 5a448 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + add r4, r6 │ │ │ │ + cmp r3, r7 │ │ │ │ + bge.n c7a10 │ │ │ │ + b.n c78da │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n c78ce │ │ │ │ + strd r0, r0, [ip], #364 @ 0x16c │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + lsrs r2, r1, #32 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + add r4, sp, #1016 @ 0x3f8 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + lsrs r4, r3, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ + @ instruction: 0xe832005b │ │ │ │ + lsls r4, r6, #6 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + lsls r2, r1, #24 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldr r5, [pc, #0] @ (c7a5c ) │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + vshr.u16 q8, q5, #16 │ │ │ │ + lsls r0, r3, #22 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldr r4, [pc, #560] @ (c7c98 ) │ │ │ │ + lsls r4, r3, #1 │ │ │ │ │ │ │ │ -000c7808 : │ │ │ │ +000c7a68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ mov r4, r2 │ │ │ │ - ldr r2, [pc, #964] @ (c7be8 ) │ │ │ │ + ldr r2, [pc, #964] @ (c7e48 ) │ │ │ │ mov fp, r1 │ │ │ │ - ldr r1, [pc, #964] @ (c7bec ) │ │ │ │ + ldr r1, [pc, #964] @ (c7e4c ) │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ - ldr r3, [pc, #960] @ (c7bf0 ) │ │ │ │ + ldr r3, [pc, #960] @ (c7e50 ) │ │ │ │ add r1, pc │ │ │ │ ldrd r8, r9, [sp, #180] @ 0xb4 │ │ │ │ ldr r7, [sp, #204] @ 0xcc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -150620,114 +150847,114 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ blx 57998 │ │ │ │ ldr.w r3, [r9] │ │ │ │ mov r5, r0 │ │ │ │ adds r3, #1 │ │ │ │ - beq.n c78de │ │ │ │ + beq.n c7b3e │ │ │ │ ldr.w r3, [sl] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n c78de │ │ │ │ + beq.n c7b3e │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ sub.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ cmp r5, #0 │ │ │ │ - beq.n c78ea │ │ │ │ - ldr r1, [pc, #872] @ (c7bf4 ) │ │ │ │ + beq.n c7b4a │ │ │ │ + ldr r1, [pc, #872] @ (c7e54 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n c7938 │ │ │ │ + beq.n c7b98 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ cmp r6, #0 │ │ │ │ - blt.n c7902 │ │ │ │ + blt.n c7b62 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n c799c │ │ │ │ + ble.n c7bfc │ │ │ │ cmp r5, #0 │ │ │ │ - beq.n c794e │ │ │ │ + beq.n c7bae │ │ │ │ cmp r6, r3 │ │ │ │ - bgt.n c79a4 │ │ │ │ + bgt.n c7c04 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ - cbnz r3, c78fe │ │ │ │ + cbnz r3, c7b5e │ │ │ │ cmp r6, #1 │ │ │ │ - ble.n c79ac │ │ │ │ + ble.n c7c0c │ │ │ │ mul.w r2, r6, r6 │ │ │ │ add.w r3, r6, r6, lsl #2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ adds r6, r3, #1 │ │ │ │ vmov s16, r1 │ │ │ │ add.w r6, r6, r2, lsl #1 │ │ │ │ vmov s15, r6 │ │ │ │ adds r3, #3 │ │ │ │ vcvt.f32.s32 s14, s16 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ - b.n c796e │ │ │ │ + b.n c7bce │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ cmp r5, #0 │ │ │ │ - bne.n c7888 │ │ │ │ - ldr r1, [pc, #780] @ (c7bf8 ) │ │ │ │ + bne.n c7ae8 │ │ │ │ + ldr r1, [pc, #780] @ (c7e58 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n c7888 │ │ │ │ + bne.n c7ae8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r7, #0] │ │ │ │ negs r3, r3 │ │ │ │ - b.n c790a │ │ │ │ + b.n c7b6a │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #752] @ (c7bfc ) │ │ │ │ + ldr r0, [pc, #752] @ (c7e5c ) │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #744] @ (c7c00 ) │ │ │ │ - ldr r3, [pc, #724] @ (c7bf0 ) │ │ │ │ + ldr r2, [pc, #744] @ (c7e60 ) │ │ │ │ + ldr r3, [pc, #724] @ (c7e50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w c7bc6 │ │ │ │ + bne.w c7e26 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #116 @ 0x74 │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #712] @ (c7c04 ) │ │ │ │ + ldr r1, [pc, #712] @ (c7e64 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n c7896 │ │ │ │ + bne.n c7af6 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n c7908 │ │ │ │ + b.n c7b68 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n c78fe │ │ │ │ + bne.n c7b5e │ │ │ │ cmp r6, #1 │ │ │ │ - ble.n c79ac │ │ │ │ + ble.n c7c0c │ │ │ │ vmov s15, r6 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r3 │ │ │ │ vmov s16, r6 │ │ │ │ vcvt.f32.s32 s14, s15 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ vmov.f32 s15, s14 │ │ │ │ @@ -150737,113 +150964,113 @@ │ │ │ │ str.w r2, [r8, #4] │ │ │ │ vstr s15, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [r3, #0] │ │ │ │ vmov r1, s16 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, r1 │ │ │ │ - bge.n c79c0 │ │ │ │ + bge.n c7c20 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ - cbnz r3, c79d6 │ │ │ │ + cbnz r3, c7c36 │ │ │ │ mvn.w r2, #8 │ │ │ │ movs r3, #9 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n c790a │ │ │ │ + b.n c7b6a │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n c7908 │ │ │ │ + b.n c7b68 │ │ │ │ mvn.w r3, #6 │ │ │ │ str r3, [r7, #0] │ │ │ │ - b.n c78fe │ │ │ │ + b.n c7b5e │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ movs r6, #1 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ vmov.f32 s14, s15 │ │ │ │ vmov s16, r6 │ │ │ │ - b.n c796e │ │ │ │ + b.n c7bce │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, r6 │ │ │ │ - bge.n c79de │ │ │ │ + bge.n c7c3e │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ - cbnz r3, c79d6 │ │ │ │ + cbnz r3, c7c36 │ │ │ │ mvn.w r2, #10 │ │ │ │ movs r3, #11 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n c790a │ │ │ │ + b.n c7b6a │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n c7916 │ │ │ │ - b.n c78fe │ │ │ │ + beq.n c7b76 │ │ │ │ + b.n c7b5e │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r1 │ │ │ │ - bge.n c79f8 │ │ │ │ + bge.n c7c58 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n c79d6 │ │ │ │ + bne.n c7c36 │ │ │ │ mvn.w r2, #12 │ │ │ │ movs r3, #13 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n c790a │ │ │ │ + b.n c7b6a │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w c78fe │ │ │ │ + bne.w c7b5e │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n c7916 │ │ │ │ + bne.n c7b76 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n c7916 │ │ │ │ + beq.n c7b76 │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w c7b1c │ │ │ │ - ldr r0, [pc, #500] @ (c7c08 ) │ │ │ │ + beq.w c7d7c │ │ │ │ + ldr r0, [pc, #500] @ (c7e68 ) │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s17, s0 │ │ │ │ - ldr r0, [pc, #492] @ (c7c0c ) │ │ │ │ + ldr r0, [pc, #492] @ (c7e6c ) │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ vdiv.f32 s15, s17, s0 │ │ │ │ vdiv.f32 s17, s14, s15 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w c7bd8 │ │ │ │ + bmi.w c7e38 │ │ │ │ vsqrt.f32 s19, s15 │ │ │ │ vcmp.f32 s17, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w c7bca │ │ │ │ + bmi.w c7e2a │ │ │ │ vsqrt.f32 s18, s17 │ │ │ │ - ldr r0, [pc, #444] @ (c7c10 ) │ │ │ │ + ldr r0, [pc, #444] @ (c7e70 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ blx 5b0f0 │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n c7b0c │ │ │ │ + ble.n c7d6c │ │ │ │ vcmpe.f32 s0, s19 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n c7b0c │ │ │ │ + bpl.n c7d6c │ │ │ │ vdiv.f32 s15, s19, s0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ vstr s15, [sp, #92] @ 0x5c │ │ │ │ mla r3, r3, r3, r3 │ │ │ │ add.w r3, r3, r3, lsr #31 │ │ │ │ asrs r3, r3, #1 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [pc, #380] @ (c7c14 ) │ │ │ │ + ldr r3, [pc, #380] @ (c7e74 ) │ │ │ │ add r3, pc │ │ │ │ blx 61414 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, fp │ │ │ │ ldr.w r1, [r9] │ │ │ │ @@ -150859,57 +151086,57 @@ │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ blx 64da0 │ │ │ │ cmp r5, #0 │ │ │ │ - bne.n c7b36 │ │ │ │ + bne.n c7d96 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ blx 6074c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n c7b9a │ │ │ │ + bne.n c7dfa │ │ │ │ vmov s15, r6 │ │ │ │ movs r3, #0 │ │ │ │ vcvt.f32.s32 s16, s16 │ │ │ │ str.w r3, [r8, #4] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ vstr s16, [r8] │ │ │ │ vstr s15, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [r3, #0] │ │ │ │ - b.n c7916 │ │ │ │ + b.n c7b76 │ │ │ │ vcmpe.f32 s0, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n c7aa0 │ │ │ │ + ble.n c7d00 │ │ │ │ vdiv.f32 s15, s18, s0 │ │ │ │ - b.n c7a7c │ │ │ │ + b.n c7cdc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ cmp r5, #0 │ │ │ │ - beq.w c7916 │ │ │ │ + beq.w c7b76 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ str r2, [r1, #4] │ │ │ │ str r3, [r1, #0] │ │ │ │ - b.n c7916 │ │ │ │ + b.n c7b76 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add.w r5, r8, r9, lsl #3 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ subs r5, #8 │ │ │ │ strd r3, r7, [sp, #28] │ │ │ │ - ldr r0, [pc, #208] @ (c7c18 ) │ │ │ │ + ldr r0, [pc, #208] @ (c7e78 ) │ │ │ │ add.w r9, r1, r9, lsl #2 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -150925,907 +151152,855 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 5c108 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r1, fp │ │ │ │ str r2, [sp, #12] │ │ │ │ - ldr r0, [pc, #160] @ (c7c1c ) │ │ │ │ - ldr r2, [pc, #160] @ (c7c20 ) │ │ │ │ + ldr r0, [pc, #160] @ (c7e7c ) │ │ │ │ + ldr r2, [pc, #160] @ (c7e80 ) │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ strd r5, sl, [sp, #20] │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 59af0 │ │ │ │ - b.n c7ae2 │ │ │ │ + b.n c7d42 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ - cbnz r3, c7bc2 │ │ │ │ + cbnz r3, c7e22 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ vldr s14, [sp, #92] @ 0x5c │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ add r1, sp, #84 @ 0x54 │ │ │ │ - ldr r3, [pc, #116] @ (c7c24 ) │ │ │ │ + ldr r3, [pc, #116] @ (c7e84 ) │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ vstr s15, [sp, #84] @ 0x54 │ │ │ │ blx 5e354 │ │ │ │ - b.n c7ae8 │ │ │ │ + b.n c7d48 │ │ │ │ subs r3, #1 │ │ │ │ - b.n c7ba0 │ │ │ │ + b.n c7e00 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ vmov.f32 s0, s17 │ │ │ │ blx 5bfe8 │ │ │ │ vmov.f32 s18, s0 │ │ │ │ - b.n c7a52 │ │ │ │ + b.n c7cb2 │ │ │ │ vmov.f32 s0, s15 │ │ │ │ blx 5bfe8 │ │ │ │ vmov.f32 s19, s0 │ │ │ │ - b.n c7a42 │ │ │ │ + b.n c7ca2 │ │ │ │ nop │ │ │ │ - strd r0, r0, [r6], #364 @ 0x16c │ │ │ │ - lsls r6, r3, #31 │ │ │ │ + b.n c7b58 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + lsls r6, r7, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #3 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - lsls r2, r2, #6 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - lsrs r0, r5, #9 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - b.n c7bf0 │ │ │ │ + mcr2 0, 5, r0, cr12, cr10, {2} │ │ │ │ + vqadd.u32 q8, q1, q5 │ │ │ │ + lsrs r0, r1, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r3, sp, #992 @ 0x3e0 │ │ │ │ + b.n c7990 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r1, #21 │ │ │ │ + add r1, sp, #800 @ 0x320 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r2, #31 │ │ │ │ + lsls r0, r3, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r4, r3, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r3, [pc, #1016] @ (c8010 ) │ │ │ │ + lsls r4, r1, #14 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldr r1, [pc, #648] @ (c8100 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r0, #16 │ │ │ │ + lsls r2, r2, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - mcr2 0, 0, r0, cr4, cr10, {2} │ │ │ │ - mrc2 0, 7, r0, cr12, cr10, {2} │ │ │ │ - ldr r2, [pc, #888] @ (c7fa0 ) │ │ │ │ + @ instruction: 0xfbb8005a │ │ │ │ + stc2l 0, cr0, [ip], {90} @ 0x5a │ │ │ │ + ldr r0, [pc, #520] @ (c8090 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ -000c7c28 : │ │ │ │ +000c7e88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ - sub sp, #76 @ 0x4c │ │ │ │ - mov r4, r2 │ │ │ │ - ldr r2, [pc, #536] @ (c7e58 ) │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r3, [pc, #536] @ (c7e5c ) │ │ │ │ - mov r7, r1 │ │ │ │ + str.w r0, [ip, #3848] @ 0xf08 │ │ │ │ + sub sp, #196 @ 0xc4 │ │ │ │ + mov sl, r3 │ │ │ │ + ldr.w r3, [pc, #1932] @ c8630 │ │ │ │ + mov r4, r1 │ │ │ │ + ldr.w r6, [pc, #1932] @ c8634 │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr.w r2, [pc, #1928] @ c8638 │ │ │ │ + add r6, pc │ │ │ │ + str r0, [sp, #112] @ 0x70 │ │ │ │ + mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ - ldr r1, [sp, #112] @ 0x70 │ │ │ │ - str r1, [sp, #32] │ │ │ │ - mov r8, r0 │ │ │ │ - ldr.w sl, [sp, #128] @ 0x80 │ │ │ │ - mov r0, r7 │ │ │ │ + ldr.w r8, [sp, #284] @ 0x11c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr r1, [pc, #520] @ (c7e60 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #188] @ 0xbc │ │ │ │ mov.w r3, #0 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - add r1, pc │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r6, [sp, #140] @ 0x8c │ │ │ │ + ldr r3, [sp, #248] @ 0xf8 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #252] @ 0xfc │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #256] @ 0x100 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r3, [sp, #260] @ 0x104 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [sp, #264] @ 0x108 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + ldr r3, [sp, #268] @ 0x10c │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [sp, #272] @ 0x110 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #276] @ 0x114 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #280] @ 0x118 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [sp, #288] @ 0x120 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + ldr r3, [sp, #292] @ 0x124 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #296] @ 0x128 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [sp, #300] @ 0x12c │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + ldr.w fp, [sp, #304] @ 0x130 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #480] @ (c7e64 ) │ │ │ │ + ldr.w r1, [pc, #1840] @ c863c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r1, [pc, #1820] @ c8640 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ movs r3, #0 │ │ │ │ - str r3, [r6, #0] │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - subs r3, #1 │ │ │ │ - cmp r3, #2 │ │ │ │ - bhi.n c7ce6 │ │ │ │ - mov fp, r0 │ │ │ │ - cmp.w r9, #0 │ │ │ │ - beq.n c7d18 │ │ │ │ - cmp.w fp, #0 │ │ │ │ - beq.w c7de4 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.w c7ddc │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n c7d2e │ │ │ │ + mov r6, r0 │ │ │ │ + str.w r3, [fp] │ │ │ │ cmp.w r9, #0 │ │ │ │ - it ne │ │ │ │ - cmpne r2, r3 │ │ │ │ - bgt.n c7d2e │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w c7e54 │ │ │ │ - cbz r2, c7cfa │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - blx 581e0 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cbz r3, c7d36 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r3, r2 │ │ │ │ - str r3, [r6, #0] │ │ │ │ - b.n c7cfa │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - str r2, [r6, #0] │ │ │ │ - ldr r0, [pc, #376] @ (c7e68 ) │ │ │ │ - add r1, sp, #60 @ 0x3c │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ + beq.n c7f84 │ │ │ │ + orr.w r3, r5, r7 │ │ │ │ + orrs r3, r6 │ │ │ │ + itt eq │ │ │ │ + mvneq.w r2, #1 │ │ │ │ + moveq r3, #2 │ │ │ │ + bne.n c7fa0 │ │ │ │ + str.w r2, [fp] │ │ │ │ + ldr.w r0, [pc, #1776] @ c8644 │ │ │ │ + add r1, sp, #148 @ 0x94 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #368] @ (c7e6c ) │ │ │ │ - ldr r3, [pc, #348] @ (c7e5c ) │ │ │ │ + ldr.w r2, [pc, #1768] @ c8648 │ │ │ │ + ldr.w r3, [pc, #1740] @ c8630 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w c7e50 │ │ │ │ + bne.w c8602 │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #76 @ 0x4c │ │ │ │ + add sp, #196 @ 0xc4 │ │ │ │ + vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #340] @ (c7e70 ) │ │ │ │ - mov r0, r7 │ │ │ │ + ldr.w r1, [pc, #1732] @ c864c │ │ │ │ + ldr r0, [sp, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n c7ca2 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n c7cec │ │ │ │ - mvn.w r2, #8 │ │ │ │ - movs r3, #9 │ │ │ │ - b.n c7cec │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - mov r1, r4 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r0, r8 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - str r6, [sp, #4] │ │ │ │ - blx 5c114 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - mov r0, r7 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - mov r1, r4 │ │ │ │ - strd sl, r2, [sp, #8] │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - str r6, [sp, #20] │ │ │ │ - blx 614f8 │ │ │ │ - cmp.w r9, #0 │ │ │ │ - beq.n c7cfa │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - ldr r6, [sp, #52] @ 0x34 │ │ │ │ + bne.n c7f3c │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + str.w r2, [fp] │ │ │ │ + b.n c7f50 │ │ │ │ + ldr.w r1, [pc, #1708] @ c8650 │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbz r0, c7fee │ │ │ │ + ldr.w r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - it gt │ │ │ │ - addgt.w r3, r2, #4294967295 @ 0xffffffff │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - adds r6, #1 │ │ │ │ - subs r1, r2, #1 │ │ │ │ - lsls r6, r6, #3 │ │ │ │ - cmp r1, #1 │ │ │ │ - bls.n c7dfc │ │ │ │ - cmp r2, #3 │ │ │ │ - bne.n c7cfa │ │ │ │ - cmp.w fp, #0 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - ite eq │ │ │ │ - moveq r2, #78 @ 0x4e │ │ │ │ - movne r2, #67 @ 0x43 │ │ │ │ + blt.n c7fe6 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq.w c84de │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.w c851a │ │ │ │ + ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - strb.w r2, [sp, #64] @ 0x40 │ │ │ │ - ble.n c7cfa │ │ │ │ - ldr.w fp, [pc, #208] @ c7e74 │ │ │ │ - subs r6, #8 │ │ │ │ - ldr.w sl, [pc, #204] @ c7e78 │ │ │ │ - mov.w r8, #1 │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ - add fp, pc │ │ │ │ - add sl, pc │ │ │ │ - add.w r9, sp, #64 @ 0x40 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - mov r2, fp │ │ │ │ - strd r7, sl, [sp, #4] │ │ │ │ - mov r1, r9 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r0, r4 │ │ │ │ - mov r3, r5 │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - blx 64f18 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - add r7, r6 │ │ │ │ - cmp r3, r8 │ │ │ │ - bge.n c7dba │ │ │ │ - b.n c7cfa │ │ │ │ + bne.w c862c │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n c7fde │ │ │ │ + cmp.w r9, #0 │ │ │ │ + beq.n c8006 │ │ │ │ + cmp r2, r3 │ │ │ │ + ble.n c8006 │ │ │ │ + movs r3, #14 │ │ │ │ + mvn.w r2, #13 │ │ │ │ + b.n c7f4c │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n c7cec │ │ │ │ - ldr r1, [pc, #148] @ (c7e7c ) │ │ │ │ - mov r0, r4 │ │ │ │ + b.n c7f4c │ │ │ │ + ldr.w r1, [pc, #1636] @ c8654 │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w c7caa │ │ │ │ + bne.n c7fae │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n c7cec │ │ │ │ - cmp.w fp, #0 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - ite eq │ │ │ │ - moveq r2, #67 @ 0x43 │ │ │ │ - movne r2, #78 @ 0x4e │ │ │ │ - cmp r3, #0 │ │ │ │ - strb.w r2, [sp, #64] @ 0x40 │ │ │ │ - ble.w c7cfa │ │ │ │ - ldr.w r8, [sp, #36] @ 0x24 │ │ │ │ - mov r3, r4 │ │ │ │ - ldr.w fp, [pc, #100] @ c7e80 │ │ │ │ - subs r6, #8 │ │ │ │ - ldr.w sl, [pc, #100] @ c7e84 │ │ │ │ - mov r4, r8 │ │ │ │ - add fp, pc │ │ │ │ - movs r7, #1 │ │ │ │ - add sl, pc │ │ │ │ - add.w r9, sp, #64 @ 0x40 │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - mov r2, fp │ │ │ │ - strd r4, sl, [sp, #4] │ │ │ │ - mov r1, r9 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r0, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - adds r7, #1 │ │ │ │ - blx 5a448 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - add r4, r6 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge.n c7e30 │ │ │ │ - b.n c7cfa │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n c7cee │ │ │ │ - b.n c77f4 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - lsls r2, r5, #14 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - add r0, sp, #696 @ 0x2b8 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - lsls r4, r1, #26 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - b.n c7694 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - stc2l 0, cr0, [r4, #-360]! @ 0xfffffe98 │ │ │ │ - lsls r2, r7, #6 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldr r0, [pc, #912] @ (c820c ) │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xfb9c005a │ │ │ │ - lsls r0, r1, #5 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldr r0, [pc, #448] @ (c8048 ) │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - │ │ │ │ -000c7e88 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ - sub sp, #124 @ 0x7c │ │ │ │ - ldr r4, [pc, #684] @ (c814c ) │ │ │ │ - mov r6, r1 │ │ │ │ - mov r5, r2 │ │ │ │ - add r4, pc │ │ │ │ - str r1, [sp, #28] │ │ │ │ - ldr r1, [pc, #676] @ (c8150 ) │ │ │ │ - ldr.w r8, [sp, #180] @ 0xb4 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - ldr r4, [sp, #176] @ 0xb0 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - str r1, [sp, #116] @ 0x74 │ │ │ │ - mov.w r1, #0 │ │ │ │ - str r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #660] @ (c8154 ) │ │ │ │ - mov r4, r0 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - mov r0, r6 │ │ │ │ + b.n c7f4c │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ - add r1, pc │ │ │ │ - str.w r3, [r8] │ │ │ │ - blx 57998 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - subs r3, #1 │ │ │ │ - cmp r3, #2 │ │ │ │ - bhi.w c8026 │ │ │ │ - mov r6, r0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w c82c4 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - mov r1, r3 │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.w c841a │ │ │ │ - ldr.w r7, [r8] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne.w c8426 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r8, [r4] │ │ │ │ - subs r2, #8 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - cmp.w r8, #1 │ │ │ │ - sub.w r4, r2, #8 │ │ │ │ - beq.w c8178 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - cmp r6, #0 │ │ │ │ - beq.w c803e │ │ │ │ + str r3, [r2, #0] │ │ │ │ + ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n c8004 │ │ │ │ - ldr.w r9, [pc, #572] @ c8158 │ │ │ │ - add r6, sp, #68 @ 0x44 │ │ │ │ - ldr r3, [pc, #568] @ (c815c ) │ │ │ │ - mov.w fp, #1 │ │ │ │ - add r9, pc │ │ │ │ - mov sl, r7 │ │ │ │ - add r3, pc │ │ │ │ - mov r5, r9 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - add r3, sp, #108 @ 0x6c │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - add r3, sp, #100 @ 0x64 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - add.w r3, r9, #4 │ │ │ │ - mov r9, r6 │ │ │ │ - strd r3, r4, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - add.w r4, sl, #1 │ │ │ │ - add sl, fp │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - lsls r4, r4, #3 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - mov.w r8, sl, lsl #3 │ │ │ │ - add r3, r8 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - add r8, r2 │ │ │ │ - ldr r1, [pc, #512] @ (c8160 ) │ │ │ │ - adds r6, r2, r4 │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ + beq.n c7f5e │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.w c8492 │ │ │ │ + ldr.w r0, [pc, #1596] @ c8658 │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s16, s0 │ │ │ │ + ldr.w r0, [pc, #1584] @ c865c │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + vdiv.f32 s15, s16, s0 │ │ │ │ + vdiv.f32 s19, s14, s15 │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w c861e │ │ │ │ + vsqrt.f32 s18, s15 │ │ │ │ + vcmp.f32 s19, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w c8610 │ │ │ │ + vsqrt.f32 s17, s19 │ │ │ │ + vcvt.f64.f32 d7, s16 │ │ │ │ + vstr s17, [sp, #152] @ 0x98 │ │ │ │ + vcmp.f64 d7, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w c8606 │ │ │ │ + vsqrt.f64 d0, d7 │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w c85f8 │ │ │ │ + vsqrt.f64 d6, d0 │ │ │ │ + vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + vdiv.f64 d7, d5, d6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - add r1, pc │ │ │ │ - vldr s16, [r8] │ │ │ │ - add.w r7, fp, #4294967295 @ 0xffffffff │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - mov r3, r9 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r7, [sp, #68] @ 0x44 │ │ │ │ - blx 64f18 │ │ │ │ - vmov.f32 s15, #96 @ 0x3f000000 0.5 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - vldr s17, [pc, #448] @ c8148 │ │ │ │ - mov r0, r9 │ │ │ │ - vmul.f32 s15, s16, s15 │ │ │ │ - add r4, r3 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r4 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - str r6, [sp, #0] │ │ │ │ - vstr s15, [sp, #80] @ 0x50 │ │ │ │ - vstr s15, [sp, #108] @ 0x6c │ │ │ │ - str r7, [sp, #68] @ 0x44 │ │ │ │ - vstr s17, [sp, #112] @ 0x70 │ │ │ │ - blx 599e4 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - mov r1, r9 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - strd r5, r3, [sp, #8] │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - strd r5, r4, [sp] │ │ │ │ - str r7, [sp, #68] @ 0x44 │ │ │ │ - blx 64dd0 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - mov r2, r4 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r0, r9 │ │ │ │ - strd r6, r5, [sp] │ │ │ │ - str r7, [sp, #68] @ 0x44 │ │ │ │ - blx 599e4 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - mov r2, r6 │ │ │ │ - mov r0, r9 │ │ │ │ - str r7, [sp, #68] @ 0x44 │ │ │ │ - blx 61414 │ │ │ │ - vldr s15, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - vstr s17, [r8, #4] │ │ │ │ - vmul.f32 s15, s15, s15 │ │ │ │ - cmp r3, fp │ │ │ │ - vmul.f32 s15, s15, s16 │ │ │ │ - vstr s15, [r8] │ │ │ │ - vstr s15, [sp, #80] @ 0x50 │ │ │ │ - bge.n c7f42 │ │ │ │ - ldr r2, [pc, #348] @ (c8164 ) │ │ │ │ - ldr r3, [pc, #328] @ (c8150 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ + movs r3, #0 │ │ │ │ + mov r2, r3 │ │ │ │ + vcvt.f32.f64 s14, d7 │ │ │ │ + vcmpe.f32 s14, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s17, s14 │ │ │ │ + cbz r7, c80b4 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w c8422 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #124 @ 0x7c │ │ │ │ - vpop {d8-d9} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - movs r7, #1 │ │ │ │ - str.w r3, [r8] │ │ │ │ - ldr r0, [pc, #308] @ (c8168 ) │ │ │ │ - add r1, sp, #64 @ 0x40 │ │ │ │ - str r7, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + ldr.w r0, [pc, #1448] @ c8660 │ │ │ │ + str r3, [sp, #160] @ 0xa0 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - b.n c8004 │ │ │ │ - movs r7, #1 │ │ │ │ - str r7, [sp, #84] @ 0x54 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n c8004 │ │ │ │ - ldr.w fp, [pc, #292] @ c816c │ │ │ │ - add r6, sp, #68 @ 0x44 │ │ │ │ - ldr r3, [pc, #288] @ (c8170 ) │ │ │ │ - mov r8, r5 │ │ │ │ - add fp, pc │ │ │ │ - mov r2, r7 │ │ │ │ + str r2, [sp, #156] @ 0x9c │ │ │ │ + mov r2, sl │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + blx 5b0f0 │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.w c847a │ │ │ │ + vcmpe.f32 s0, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl.w c847a │ │ │ │ + vdiv.f32 s15, s18, s0 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + add r1, sp, #168 @ 0xa8 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + add r0, sp, #148 @ 0x94 │ │ │ │ + vstr s15, [sp, #168] @ 0xa8 │ │ │ │ + mla r3, r3, r3, r3 │ │ │ │ + add.w r3, r3, r3, lsr #31 │ │ │ │ + asrs r3, r3, #1 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + ldr.w r3, [pc, #1376] @ c8664 │ │ │ │ add r3, pc │ │ │ │ - mov r9, r4 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - mov r5, fp │ │ │ │ - add r3, sp, #100 @ 0x64 │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - add r3, sp, #72 @ 0x48 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - add r3, sp, #88 @ 0x58 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - add.w r3, fp, #4 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - b.n c8076 │ │ │ │ - ldr.w r1, [r8] │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - lsls r4, r7, #3 │ │ │ │ - add.w fp, r9, r4 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - add.w sl, r3, r4 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - str r7, [sp, #68] @ 0x44 │ │ │ │ - add r7, r1 │ │ │ │ - vldr s15, [fp] │ │ │ │ - adds r6, r3, r4 │ │ │ │ - vldr s14, [sl] │ │ │ │ - subs r1, r1, r2 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - subs r7, r7, r2 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - mov r2, r6 │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - add r4, r3 │ │ │ │ - str r1, [sp, #72] @ 0x48 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - adds r7, #1 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - vstr s14, [sp, #88] @ 0x58 │ │ │ │ - vstr s15, [sp, #80] @ 0x50 │ │ │ │ - blx 602ac │ │ │ │ - vldr s14, [sp, #80] @ 0x50 │ │ │ │ - mov r2, r6 │ │ │ │ - vldr s15, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r1, [sp, #104] @ 0x68 │ │ │ │ - vadd.f32 s15, s15, s14 │ │ │ │ - str r1, [sp, #96] @ 0x60 │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - vstr s15, [r3] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - vstr s15, [sp, #92] @ 0x5c │ │ │ │ - subs r3, r3, r1 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - mov r3, r5 │ │ │ │ blx 61414 │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - str r6, [sp, #12] │ │ │ │ - str r4, [sp, #0] │ │ │ │ - strd r5, r1, [sp, #4] │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ittt gt │ │ │ │ + vldrgt s14, [sp, #168] @ 0xa8 │ │ │ │ + vmulgt.f32 s15, s14, s15 │ │ │ │ + vstrgt s15, [sp, #176] @ 0xb0 │ │ │ │ + cbz r7, c814a │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + vldr s13, [sp, #168] @ 0xa8 │ │ │ │ + vldr s14, [r3] │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + vmul.f32 s14, s14, s13 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vstr s14, [sp, #156] @ 0x9c │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vstr s15, [sp, #160] @ 0xa0 │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + ldr r7, [sp, #100] @ 0x64 │ │ │ │ + str r7, [sp, #4] │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + subs r7, #8 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + subs r2, r1, #4 │ │ │ │ + str r2, [sp, #116] @ 0x74 │ │ │ │ + add r2, sp, #172 @ 0xac │ │ │ │ + str r2, [sp, #136] @ 0x88 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + adds r2, r3, #1 │ │ │ │ + adds r0, r3, r2 │ │ │ │ + mov r3, r1 │ │ │ │ + ldr r1, [sp, #116] @ 0x74 │ │ │ │ + str r7, [sp, #132] @ 0x84 │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r2, [sp, #140] @ 0x8c │ │ │ │ + add.w r2, r1, r2, lsl #2 │ │ │ │ + str r0, [sp, #124] @ 0x7c │ │ │ │ + mov r1, sl │ │ │ │ + str r2, [sp, #120] @ 0x78 │ │ │ │ + subs r7, #4 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + str r7, [sp, #104] @ 0x68 │ │ │ │ + blx 64da0 │ │ │ │ + cbz r6, c8196 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.w c82f4 │ │ │ │ + cmp r5, #0 │ │ │ │ + bne.w c8302 │ │ │ │ + cmp.w r9, #0 │ │ │ │ + beq.w c836c │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + ldr r2, [sp, #116] @ 0x74 │ │ │ │ + add.w r7, r2, r3, lsl #2 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + ldr r4, [sp, #120] @ 0x78 │ │ │ │ + ldr r5, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r2, [sp, #32] │ │ │ │ + add r2, sp, #180 @ 0xb4 │ │ │ │ + str r1, [sp, #24] │ │ │ │ + add r1, sp, #184 @ 0xb8 │ │ │ │ + str r4, [sp, #20] │ │ │ │ str r5, [sp, #16] │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ - ldr r4, [sp, #40] @ 0x28 │ │ │ │ - ldr r6, [sp, #28] │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - mov r0, r6 │ │ │ │ - subs r3, r3, r2 │ │ │ │ - mov r2, r1 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - mov r1, r4 │ │ │ │ - add.w r3, r9, r7, lsl #3 │ │ │ │ - blx 6598c │ │ │ │ - strd sl, fp, [sp] │ │ │ │ + str.w fp, [sp, #52] @ 0x34 │ │ │ │ + str r7, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r6, [sp, #104] @ 0x68 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + str r2, [sp, #28] │ │ │ │ + add r2, sp, #176 @ 0xb0 │ │ │ │ + adds r5, r3, #1 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + add r3, r5 │ │ │ │ + mov r2, sl │ │ │ │ + add.w r5, r6, r5, lsl #2 │ │ │ │ + str r5, [sp, #40] @ 0x28 │ │ │ │ + add.w r4, r6, r3, lsl #2 │ │ │ │ + add r3, sp, #160 @ 0xa0 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r3, sp, #156 @ 0x9c │ │ │ │ + str r4, [sp, #48] @ 0x30 │ │ │ │ + movs r6, #66 @ 0x42 │ │ │ │ + strb.w r6, [sp, #184] @ 0xb8 │ │ │ │ + blx 65840 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r5, [sp, #8] │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - ldr r1, [pc, #76] @ (c8174 ) │ │ │ │ - subs r3, r3, r2 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r0, [sp, #96] @ 0x60 │ │ │ │ + strd r7, r4, [sp, #20] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r4, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + str r0, [sp, #28] │ │ │ │ + mov r0, sl │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + str.w fp, [sp, #32] │ │ │ │ + str.w r8, [sp, #16] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + blx 615e4 │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + str.w r8, [sp, #16] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r5, [sp, #0] │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + ldr.w r0, [pc, #1052] @ c8668 │ │ │ │ adds r3, #1 │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - mov r3, r4 │ │ │ │ - blx 64f18 │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - adds r2, #1 │ │ │ │ - str r2, [sp, #84] @ 0x54 │ │ │ │ - cmp r2, r3 │ │ │ │ - ble.n c8072 │ │ │ │ - b.n c8004 │ │ │ │ - nop │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - b.n c8628 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - add r6, pc, #440 @ (adr r6, c8310 ) │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - bx lr │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - movs r4, r2 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - b.n c8378 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - lsls r2, r2, #13 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - mov r4, r9 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - vqadd.u16 q0, q4, q5 │ │ │ │ - mcr2 0, 3, r0, cr2, cr10, {2} │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - cmp r6, #0 │ │ │ │ - beq.w c82e0 │ │ │ │ - str.w r8, [sp, #84] @ 0x54 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + add r0, pc │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + ldr.w r2, [pc, #1044] @ c866c │ │ │ │ + str r3, [sp, #20] │ │ │ │ + mov r3, sl │ │ │ │ + add r2, pc │ │ │ │ + blx 59af0 │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w c8004 │ │ │ │ - ldr.w r9, [pc, #680] @ c8434 │ │ │ │ - add.w sl, sp, #92 @ 0x5c │ │ │ │ - add.w fp, sp, #80 @ 0x50 │ │ │ │ - add r6, sp, #68 @ 0x44 │ │ │ │ - add r9, pc │ │ │ │ - str.w fp, [sp, #56] @ 0x38 │ │ │ │ - mov r2, r9 │ │ │ │ - ldr.w fp, [sp, #28] │ │ │ │ - str.w sl, [sp, #28] │ │ │ │ - add r3, sp, #84 @ 0x54 │ │ │ │ - ldr.w sl, [sp, #24] │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - add r3, sp, #76 @ 0x4c │ │ │ │ - vldr s16, [pc, #632] @ c842c │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - add r3, sp, #108 @ 0x6c │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - add.w r3, r9, #4 │ │ │ │ - mov r9, r4 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - mov r4, r2 │ │ │ │ + bne.w c83d2 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + subs r0, r1, #1 │ │ │ │ + str r0, [sp, #148] @ 0x94 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.w c7f5e │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + movs r5, #1 │ │ │ │ + ldr.w r8, [sp, #80] @ 0x50 │ │ │ │ + adds r3, #1 │ │ │ │ + ldr r2, [pc, #1004] @ (c8670 ) │ │ │ │ + ldr r6, [sp, #60] @ 0x3c │ │ │ │ + lsls r3, r3, #3 │ │ │ │ + add r2, pc │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + sub.w r2, r3, #8 │ │ │ │ + ldr.w r9, [sp, #96] @ 0x60 │ │ │ │ mov r3, r8 │ │ │ │ - mov r8, r6 │ │ │ │ - adds r5, r7, #1 │ │ │ │ - add r7, r3 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - mov r0, fp │ │ │ │ - lsls r3, r7, #3 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add.w r2, r9, r3 │ │ │ │ + ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str.w sl, [sp, #76] @ 0x4c │ │ │ │ + mov sl, r2 │ │ │ │ + adds r5, #1 │ │ │ │ + vldmia r6!, {s13} │ │ │ │ + cmp r5, r1 │ │ │ │ + bgt.n c82e0 │ │ │ │ + vmov.f32 s15, s13 │ │ │ │ + add.w ip, r1, #1 │ │ │ │ + mov r2, r5 │ │ │ │ + mov r1, r6 │ │ │ │ + movs r4, #0 │ │ │ │ + vldmia r1!, {s14} │ │ │ │ + vcmpe.f32 s15, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it gt │ │ │ │ + movgt r4, r2 │ │ │ │ + add.w r2, r2, #1 │ │ │ │ + it gt │ │ │ │ + vmovgt.f32 s15, s14 │ │ │ │ + cmp r2, ip │ │ │ │ + bne.n c82bc │ │ │ │ + cmp r4, #0 │ │ │ │ + bne.w c840e │ │ │ │ + add.w r9, r9, #4 │ │ │ │ + adds r7, #4 │ │ │ │ add r3, sl │ │ │ │ - str r4, [sp, #8] │ │ │ │ - lsls r5, r5, #3 │ │ │ │ - ldr r1, [pc, #596] @ (c8438 ) │ │ │ │ - add.w r6, r9, r5 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - add r5, sl │ │ │ │ - vstr s16, [r2, #4] │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r3, [r2, #0] │ │ │ │ - ldr r2, [pc, #580] @ (c843c ) │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - strd r7, r7, [sp, #68] @ 0x44 │ │ │ │ - blx 5a448 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r1, r8 │ │ │ │ - strd r4, r3, [sp, #4] │ │ │ │ - mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - mov r0, fp │ │ │ │ + cmp r5, r0 │ │ │ │ + bgt.w c7f5e │ │ │ │ + ldr.w r1, [r8] │ │ │ │ + b.n c82a4 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne.w c8196 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ - strd r6, r4, [sp, #12] │ │ │ │ - subs r3, #1 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bhi.w c819c │ │ │ │ + ldr r5, [pc, #860] @ (c8674 ) │ │ │ │ + mov r0, sl │ │ │ │ + ldr r7, [sp, #60] @ 0x3c │ │ │ │ + add r5, pc │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - movs r3, #0 │ │ │ │ - movt r3, #49024 @ 0xbf80 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - ldrd r2, r3, [sp, #28] │ │ │ │ - blx 6598c │ │ │ │ - vldr s14, [sp, #88] @ 0x58 │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - mov r0, r8 │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - mov r3, r4 │ │ │ │ - vstr s15, [sp, #80] @ 0x50 │ │ │ │ - blx 61414 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ + blx 60e20 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + ldr r2, [sp, #124] @ 0x7c │ │ │ │ + add.w r6, r2, r3, lsl #1 │ │ │ │ + cmp.w r9, #0 │ │ │ │ + bne.w c8542 │ │ │ │ + ldr r2, [sp, #116] @ 0x74 │ │ │ │ subs r3, #1 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - mov r3, r4 │ │ │ │ + ldr r1, [sp, #120] @ 0x78 │ │ │ │ + add r0, sp, #148 @ 0x94 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + add.w r6, r2, r6, lsl #2 │ │ │ │ str r5, [sp, #0] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - strd r7, r7, [sp, #68] @ 0x44 │ │ │ │ - blx 602ac │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - vldr s12, [sp, #108] @ 0x6c │ │ │ │ - vldr s13, [sp, #112] @ 0x70 │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - vldr s11, [sp, #88] @ 0x58 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - vldr s14, [r3] │ │ │ │ - vldr s15, [r3, #4] │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - vsub.f32 s14, s14, s12 │ │ │ │ - vsub.f32 s15, s15, s13 │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - vdiv.f32 s12, s14, s11 │ │ │ │ - vstr s14, [sp, #100] @ 0x64 │ │ │ │ - vdiv.f32 s13, s15, s11 │ │ │ │ - vstr s15, [sp, #104] @ 0x68 │ │ │ │ - vstr s12, [r3] │ │ │ │ - vstr s13, [r3, #4] │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - vstr s12, [sp, #92] @ 0x5c │ │ │ │ - adds r3, #1 │ │ │ │ - vstr s13, [sp, #96] @ 0x60 │ │ │ │ - cmp r3, r2 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - ble.n c81ca │ │ │ │ - b.n c8004 │ │ │ │ - ldr r1, [pc, #376] @ (c8440 ) │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w c7ee2 │ │ │ │ - mvn.w r3, #1 │ │ │ │ - movs r7, #2 │ │ │ │ - str.w r3, [r8] │ │ │ │ - b.n c8030 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w c8004 │ │ │ │ - ldr.w fp, [pc, #348] @ c8444 │ │ │ │ - mov r6, r8 │ │ │ │ - vldr s17, [pc, #316] @ c842c │ │ │ │ - add fp, pc │ │ │ │ - vldr s18, [pc, #316] @ c8430 │ │ │ │ - mov r7, fp │ │ │ │ - mov fp, r5 │ │ │ │ - str r4, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - lsls r4, r6, #3 │ │ │ │ - add r6, r3 │ │ │ │ - cmp r8, r3 │ │ │ │ - add r2, r4 │ │ │ │ - sub.w r6, r6, r8 │ │ │ │ - add.w r6, r6, #1 │ │ │ │ - vldr s15, [r2] │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - add r2, r4 │ │ │ │ - vmul.f32 s14, s15, s15 │ │ │ │ - vstr s15, [sp, #100] @ 0x64 │ │ │ │ - vstr s15, [sp, #80] @ 0x50 │ │ │ │ - vldr s13, [r2] │ │ │ │ - vstr s17, [r2, #4] │ │ │ │ - vdiv.f32 s16, s13, s14 │ │ │ │ - vstr s16, [r2] │ │ │ │ - blt.n c833e │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - cmp r8, r1 │ │ │ │ - ble.n c82fc │ │ │ │ - b.n c8004 │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - sub.w r3, r3, r8 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - add.w r9, sp, #68 @ 0x44 │ │ │ │ - vdiv.f32 s14, s13, s15 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - add r1, sp, #80 @ 0x50 │ │ │ │ - mov r0, r9 │ │ │ │ - adds r5, r3, r4 │ │ │ │ - mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ - mov.w sl, r6, lsl #3 │ │ │ │ - vstr s14, [sp, #80] @ 0x50 │ │ │ │ - blx 61414 │ │ │ │ - vmov.f32 s15, #224 @ 0xbf000000 -0.5 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - add r1, sp, #108 @ 0x6c │ │ │ │ - str r5, [sp, #0] │ │ │ │ - vmul.f32 s16, s16, s15 │ │ │ │ - add r4, r3 │ │ │ │ - mov r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + blx 60e20 │ │ │ │ + mov r3, fp │ │ │ │ + mov r2, r6 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, sl │ │ │ │ + blx 6074c │ │ │ │ ldr.w r3, [fp] │ │ │ │ - mov r2, r4 │ │ │ │ - str r1, [sp, #44] @ 0x2c │ │ │ │ - sub.w r3, r3, r8 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - mov r3, r7 │ │ │ │ - vstr s17, [sp, #112] @ 0x70 │ │ │ │ - vstr s16, [sp, #80] @ 0x50 │ │ │ │ - vstr s16, [sp, #108] @ 0x6c │ │ │ │ - blx 599e4 │ │ │ │ - strd r4, r7, [sp, #4] │ │ │ │ - add r2, sp, #92 @ 0x5c │ │ │ │ - str r7, [sp, #0] │ │ │ │ - mov r1, r9 │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w c85d8 │ │ │ │ + str.w r9, [fp] │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [sp, #116] @ 0x74 │ │ │ │ + movs r4, #69 @ 0x45 │ │ │ │ + str.w fp, [sp, #52] @ 0x34 │ │ │ │ + ldr r1, [sp, #104] @ 0x68 │ │ │ │ + add.w r7, r2, r3, lsl #2 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + add r2, sp, #180 @ 0xb4 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r7, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #24] │ │ │ │ + strb.w r4, [sp, #184] @ 0xb8 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + str r2, [sp, #28] │ │ │ │ + adds r2, r3, #1 │ │ │ │ + add r3, r2 │ │ │ │ + add.w r2, r1, r2, lsl #2 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + add.w r3, r1, r3, lsl #2 │ │ │ │ + mov r2, sl │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + add r1, sp, #184 @ 0xb8 │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r3, sp, #160 @ 0xa0 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r3, sp, #156 @ 0x9c │ │ │ │ + blx 65840 │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w c7f5e │ │ │ │ ldr.w r3, [fp] │ │ │ │ - vstr s18, [sp, #96] @ 0x60 │ │ │ │ - sub.w r3, r3, r8 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w c8516 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + vldr s14, [sp, #168] @ 0xa8 │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + str r3, [sp, #164] @ 0xa4 │ │ │ │ + add r1, sp, #152 @ 0x98 │ │ │ │ + ldr r3, [pc, #648] @ (c8678 ) │ │ │ │ + add r0, sp, #164 @ 0xa4 │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + add r3, pc │ │ │ │ + vstr s15, [sp, #152] @ 0x98 │ │ │ │ + blx 5e354 │ │ │ │ + cmp.w r9, #0 │ │ │ │ + beq.w c7f5e │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + b.n c826e │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + lsls r0, r4, #2 │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ + ldr.w ip, [r7] │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + mul.w r1, r2, r4 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + adds r1, #1 │ │ │ │ + rsb r1, r2, r1, lsl #3 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + add r1, r2 │ │ │ │ + add.w r2, r4, #1073741824 @ 0x40000000 │ │ │ │ + ldrd r4, r0, [sp, #56] @ 0x38 │ │ │ │ + add.w lr, r0, r4 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + ldr.w r4, [r0, r2, lsl #2] │ │ │ │ + vstr s13, [lr, #-4] │ │ │ │ + str.w ip, [r0, r2, lsl #2] │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + vstr s15, [r6, #-4] │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + str r4, [r7, #0] │ │ │ │ + str r2, [sp, #0] │ │ │ │ + blx 58120 │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r0, [sp, #148] @ 0x94 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.w c82e0 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ + subs r4, r2, #4 │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + ldr r0, [sp, #148] @ 0x94 │ │ │ │ + ldr.w ip, [r1, r4] │ │ │ │ + str r2, [r1, r4] │ │ │ │ + str.w ip, [r9] │ │ │ │ + b.n c82e0 │ │ │ │ + vcmpe.f32 s17, s0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + itt pl │ │ │ │ + movpl r3, #0 │ │ │ │ + strpl r3, [sp, #128] @ 0x80 │ │ │ │ + bpl.w c814e │ │ │ │ + vdiv.f32 s15, s17, s0 │ │ │ │ + b.n c80e8 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + orrs r5, r6 │ │ │ │ + vldr s15, [r2] │ │ │ │ + bne.n c84d2 │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + vldr s14, [r2] │ │ │ │ + vcmpe.f32 s14, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.n c84c2 │ │ │ │ + cmp.w r9, #0 │ │ │ │ + beq.w c7f5e │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ - movt r3, #49024 @ 0xbf80 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - add r3, sl │ │ │ │ + mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ + str r3, [r1, #4] │ │ │ │ + str r2, [r1, #0] │ │ │ │ + b.n c7f5e │ │ │ │ + ldr r2, [sp, #116] @ 0x74 │ │ │ │ + vldr s14, [r2] │ │ │ │ + vcmpe.f32 s14, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + blt.n c84ac │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + vstr s15, [r3] │ │ │ │ + b.n c84ac │ │ │ │ + cmp r6, #0 │ │ │ │ + beq.w c7fc2 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n c853a │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r1, r2 │ │ │ │ + it lt │ │ │ │ + movlt r1, #1 │ │ │ │ + cmp r3, r1 │ │ │ │ + bgt.n c853a │ │ │ │ + ldr r1, [sp, #108] @ 0x6c │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge r3, r2 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r2, r1 │ │ │ │ + it ge │ │ │ │ + cmpge r1, r3 │ │ │ │ + itt lt │ │ │ │ + mvnlt.w r2, #8 │ │ │ │ + movlt r3, #9 │ │ │ │ + blt.w c7f4c │ │ │ │ + b.n c7fc2 │ │ │ │ + subs r3, #1 │ │ │ │ + b.n c83e0 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + vldr s14, [r3] │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcmpe.f32 s14, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bhi.w c7fc2 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n c7f4c │ │ │ │ + mvn.w r2, #7 │ │ │ │ + movs r3, #8 │ │ │ │ + b.n c7f4c │ │ │ │ + ldr r2, [sp, #140] @ 0x8c │ │ │ │ + mov r1, sl │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + str.w r8, [sp, #4] │ │ │ │ + add.w r3, r3, r2, lsl #3 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - blx 64dd0 │ │ │ │ - strd r5, r7, [sp] │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - mov r2, r4 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - mov r0, r9 │ │ │ │ - sub.w r3, r3, r8 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - mov r3, r7 │ │ │ │ - blx 599e4 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - str r5, [sp, #4] │ │ │ │ - add r3, sl │ │ │ │ - str r7, [sp, #8] │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ - mov r3, r9 │ │ │ │ - ldr r1, [pc, #84] @ (c8448 ) │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - add r1, pc │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - sub.w r2, r2, r8 │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [pc, #72] @ (c844c ) │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - add r2, pc │ │ │ │ - blx 5a448 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - cmp r1, r8 │ │ │ │ - blt.w c8004 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + blx 5f6c4 │ │ │ │ + ldr r7, [sp, #116] @ 0x74 │ │ │ │ + str r5, [sp, #0] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [sp, #120] @ 0x78 │ │ │ │ + add r0, sp, #148 @ 0x94 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + add.w r6, r7, r6, lsl #2 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + mov r3, r6 │ │ │ │ + blx 60e20 │ │ │ │ + ldr r1, [sp, #124] @ 0x7c │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + mov r3, r6 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add.w r7, r7, r1, lsl #2 │ │ │ │ + ldr r0, [sp, #112] @ 0x70 │ │ │ │ + mov r1, sl │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + strd r7, fp, [sp, #8] │ │ │ │ + str.w r8, [sp, #4] │ │ │ │ + blx 65dac │ │ │ │ + ldr.w r1, [fp] │ │ │ │ + cbz r1, c85ac │ │ │ │ + movs r3, #0 │ │ │ │ + str.w r3, [fp] │ │ │ │ + b.n c81ac │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + str r2, [sp, #148] @ 0x94 │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.n c85ea │ │ │ │ + ldr r0, [sp, #96] @ 0x60 │ │ │ │ + lsls r2, r2, #2 │ │ │ │ + blx 5ae88 │ │ │ │ ldr.w r3, [fp] │ │ │ │ - b.n c82fc │ │ │ │ - mvn.w r3, #2 │ │ │ │ - movs r7, #3 │ │ │ │ - b.n c802c │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n c85a4 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + str r1, [r3, #0] │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w c826e │ │ │ │ + b.n c83d2 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + str r3, [r2, #0] │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w c7f5e │ │ │ │ + b.n c83d2 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w c7f5e │ │ │ │ + b.n c83d2 │ │ │ │ + blx 57d18 │ │ │ │ + vmov.f64 d6, d0 │ │ │ │ + b.n c8086 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r7, r7 │ │ │ │ - b.n c8030 │ │ │ │ - nop │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ + vmov.f64 d0, d7 │ │ │ │ + blx 57d18 │ │ │ │ + b.n c8076 │ │ │ │ + vmov.f32 s0, s19 │ │ │ │ + blx 5bfe8 │ │ │ │ + vmov.f32 s17, s0 │ │ │ │ + b.n c805e │ │ │ │ + vmov.f32 s0, s15 │ │ │ │ + blx 5bfe8 │ │ │ │ + vmov.f32 s18, s0 │ │ │ │ + b.n c804e │ │ │ │ + negs r3, r3 │ │ │ │ + b.n c7f50 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #0] │ │ │ │ - cmp r4, r0 │ │ │ │ + lsls r4, r3, #6 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + b.n c8af0 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + @ instruction: 0xfb94005a │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + lsls r0, r5, #17 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + b.n c89a0 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + @ instruction: 0xfb26005a │ │ │ │ + ldr??.w r0, [r2, #90] @ 0x5a │ │ │ │ + add r5, pc, #448 @ (adr r5, c8818 ) │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + vqadd.u32 q8, q7, q5 │ │ │ │ + lsls r0, r6, #7 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + vshr.u8 q0, q5, #4 │ │ │ │ + cmp lr, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stc2 0, cr0, [r2, #360]! @ 0x168 │ │ │ │ - ldc2l 0, cr0, [r4, #-360]! @ 0xfffffe98 │ │ │ │ - @ instruction: 0xf6bc005a │ │ │ │ - bics r4, r5 │ │ │ │ + @ instruction: 0xf748005a │ │ │ │ + ldr.w r0, [r2, sl, lsl #1] │ │ │ │ + add r4, r2 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + bics r2, r0 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + cmp r6, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xfb82005a │ │ │ │ - @ instruction: 0xfb66005a │ │ │ │ │ │ │ │ -000c8450 : │ │ │ │ +000c867c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ mov fp, r2 │ │ │ │ - ldr r2, [pc, #936] @ (c8814 ) │ │ │ │ + ldr r2, [pc, #936] @ (c8a40 ) │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ mov r4, r3 │ │ │ │ - ldr r3, [pc, #924] @ (c8818 ) │ │ │ │ + ldr r3, [pc, #924] @ (c8a44 ) │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ - ldr r1, [pc, #924] @ (c881c ) │ │ │ │ + ldr r1, [pc, #924] @ (c8a48 ) │ │ │ │ ldrd r9, r5, [sp, #208] @ 0xd0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [sp, #172] @ 0xac │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -151841,123 +152016,123 @@ │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldrd sl, r2, [sp, #200] @ 0xc8 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #872] @ (c8820 ) │ │ │ │ + ldr r1, [pc, #872] @ (c8a4c ) │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ adds r3, #1 │ │ │ │ - beq.n c84e4 │ │ │ │ + beq.n c8710 │ │ │ │ ldr.w r3, [sl] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n c84e4 │ │ │ │ + beq.n c8710 │ │ │ │ ldr.w r2, [r9] │ │ │ │ sub.w r2, r2, #4294967295 @ 0xffffffff │ │ │ │ clz r2, r2 │ │ │ │ lsrs r2, r2, #5 │ │ │ │ - b.n c84e6 │ │ │ │ + b.n c8712 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi.n c8532 │ │ │ │ + bhi.n c875e │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n c8568 │ │ │ │ + beq.n c8794 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n c8594 │ │ │ │ + beq.n c87c0 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ cmp r7, #0 │ │ │ │ - blt.n c858c │ │ │ │ + blt.n c87b8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n c8584 │ │ │ │ + ble.n c87b0 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n c85ae │ │ │ │ + bne.n c87da │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n c8580 │ │ │ │ + bne.n c87ac │ │ │ │ cmp r7, #1 │ │ │ │ - ble.w c87b6 │ │ │ │ + ble.w c89e2 │ │ │ │ vmov s15, r7 │ │ │ │ movs r3, #1 │ │ │ │ str r7, [sp, #92] @ 0x5c │ │ │ │ vcvt.f32.s32 s14, s15 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ vmov.f32 s15, s14 │ │ │ │ - b.n c85e6 │ │ │ │ + b.n c8812 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str r2, [r5, #0] │ │ │ │ - ldr r0, [pc, #744] @ (c8824 ) │ │ │ │ + ldr r0, [pc, #744] @ (c8a50 ) │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #736] @ (c8828 ) │ │ │ │ - ldr r3, [pc, #716] @ (c8818 ) │ │ │ │ + ldr r2, [pc, #736] @ (c8a54 ) │ │ │ │ + ldr r3, [pc, #716] @ (c8a44 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w c8810 │ │ │ │ + bne.w c8a3c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #116 @ 0x74 │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #704] @ (c882c ) │ │ │ │ + ldr r1, [pc, #704] @ (c8a58 ) │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n c84f8 │ │ │ │ + bne.n c8724 │ │ │ │ mvn.w r3, #1 │ │ │ │ str r3, [r5, #0] │ │ │ │ negs r3, r3 │ │ │ │ - b.n c853a │ │ │ │ + b.n c8766 │ │ │ │ mvn.w r2, #8 │ │ │ │ movs r3, #9 │ │ │ │ - b.n c8538 │ │ │ │ + b.n c8764 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n c8538 │ │ │ │ - ldr r1, [pc, #664] @ (c8830 ) │ │ │ │ + b.n c8764 │ │ │ │ + ldr r1, [pc, #664] @ (c8a5c ) │ │ │ │ mov r0, fp │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n c84fe │ │ │ │ + bne.n c872a │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n c8538 │ │ │ │ + b.n c8764 │ │ │ │ cmp r7, r3 │ │ │ │ - bgt.n c8612 │ │ │ │ + bgt.n c883e │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n c8580 │ │ │ │ + bne.n c87ac │ │ │ │ cmp r7, #1 │ │ │ │ - ble.w c87b6 │ │ │ │ + ble.w c89e2 │ │ │ │ mul.w r1, r7, r7 │ │ │ │ lsls r0, r7, #1 │ │ │ │ add.w r3, r7, r7, lsl #2 │ │ │ │ vmov s15, r0 │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ adds r7, r3, #1 │ │ │ │ vcvt.f32.s32 s14, s15 │ │ │ │ @@ -151975,64 +152150,64 @@ │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ vstr s15, [r3] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r1, [r3, #0] │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, r1 │ │ │ │ - bge.n c861a │ │ │ │ - cbnz r2, c862e │ │ │ │ + bge.n c8846 │ │ │ │ + cbnz r2, c885a │ │ │ │ mvn.w r2, #10 │ │ │ │ movs r3, #11 │ │ │ │ str r2, [r5, #0] │ │ │ │ - b.n c853a │ │ │ │ + b.n c8766 │ │ │ │ mvn.w r3, #8 │ │ │ │ str r3, [r5, #0] │ │ │ │ - b.n c8580 │ │ │ │ + b.n c87ac │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, r7 │ │ │ │ - bge.n c8636 │ │ │ │ - cbnz r2, c862e │ │ │ │ + bge.n c8862 │ │ │ │ + cbnz r2, c885a │ │ │ │ mvn.w r2, #12 │ │ │ │ movs r3, #13 │ │ │ │ str r2, [r5, #0] │ │ │ │ - b.n c853a │ │ │ │ + b.n c8766 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n c8546 │ │ │ │ - b.n c8580 │ │ │ │ + beq.n c8772 │ │ │ │ + b.n c87ac │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ cmp r3, r1 │ │ │ │ - bge.n c864e │ │ │ │ + bge.n c887a │ │ │ │ cmp r2, #0 │ │ │ │ - bne.n c862e │ │ │ │ + bne.n c885a │ │ │ │ mvn.w r2, #14 │ │ │ │ movs r3, #15 │ │ │ │ str r2, [r5, #0] │ │ │ │ - b.n c853a │ │ │ │ + b.n c8766 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n c8580 │ │ │ │ + bne.n c87ac │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w c8546 │ │ │ │ + bne.w c8772 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w c8546 │ │ │ │ + beq.w c8772 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ blx 581e0 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbz r3, c867a │ │ │ │ + cbz r3, c88a6 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r3, r2 │ │ │ │ str r3, [r5, #0] │ │ │ │ - b.n c8546 │ │ │ │ + b.n c8772 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -152086,52 +152261,52 @@ │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vcvt.f32.s32 s14, s14 │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite ge │ │ │ │ vcvtge.s32.f32 s18, s15 │ │ │ │ vcvtlt.s32.f32 s18, s14 │ │ │ │ - cbz r3, c874c │ │ │ │ + cbz r3, c8978 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ it gt │ │ │ │ addgt.w r3, r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [r6, #0] │ │ │ │ adds r5, #1 │ │ │ │ subs r1, r2, #1 │ │ │ │ lsls r5, r5, #3 │ │ │ │ cmp r1, #1 │ │ │ │ - bls.n c876c │ │ │ │ + bls.n c8998 │ │ │ │ cmp r2, #3 │ │ │ │ - beq.n c87c6 │ │ │ │ + beq.n c89f2 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ vcvt.f32.s32 s14, s16 │ │ │ │ vcvt.f32.s32 s15, s17 │ │ │ │ str r3, [r2, #4] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ vstr s14, [r2] │ │ │ │ vstr s15, [r3] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ vstr s18, [r3] │ │ │ │ - b.n c8546 │ │ │ │ + b.n c8772 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ cmp r2, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, #67 @ 0x43 │ │ │ │ movne r2, #78 @ 0x4e │ │ │ │ cmp r3, #0 │ │ │ │ strb.w r2, [sp, #104] @ 0x68 │ │ │ │ - ble.n c874c │ │ │ │ - ldr.w sl, [pc, #176] @ c8834 │ │ │ │ + ble.n c8978 │ │ │ │ + ldr.w sl, [pc, #176] @ c8a60 │ │ │ │ subs r5, #8 │ │ │ │ - ldr.w r9, [pc, #176] @ c8838 │ │ │ │ + ldr.w r9, [pc, #176] @ c8a64 │ │ │ │ movs r6, #1 │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ add sl, pc │ │ │ │ add r9, pc │ │ │ │ add.w r8, sp, #104 @ 0x68 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ @@ -152141,34 +152316,34 @@ │ │ │ │ mov r0, fp │ │ │ │ mov r3, r4 │ │ │ │ adds r6, #1 │ │ │ │ blx 5a448 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ add r7, r5 │ │ │ │ cmp r3, r6 │ │ │ │ - bge.n c8796 │ │ │ │ - b.n c874c │ │ │ │ + bge.n c89c2 │ │ │ │ + b.n c8978 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ movs r7, #1 │ │ │ │ str r7, [sp, #84] @ 0x54 │ │ │ │ vmov.f32 s14, s15 │ │ │ │ str r7, [sp, #92] @ 0x5c │ │ │ │ - b.n c85e6 │ │ │ │ + b.n c8812 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ cmp r2, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, #78 @ 0x4e │ │ │ │ movne r2, #67 @ 0x43 │ │ │ │ cmp r3, #0 │ │ │ │ strb.w r2, [sp, #104] @ 0x68 │ │ │ │ - ble.n c874c │ │ │ │ - ldr.w sl, [pc, #96] @ c883c │ │ │ │ + ble.n c8978 │ │ │ │ + ldr.w sl, [pc, #96] @ c8a68 │ │ │ │ subs r5, #8 │ │ │ │ - ldr.w r9, [pc, #92] @ c8840 │ │ │ │ + ldr.w r9, [pc, #92] @ c8a6c │ │ │ │ movs r7, #1 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ add sl, pc │ │ │ │ add r9, pc │ │ │ │ add.w r8, sp, #104 @ 0x68 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ @@ -152178,55 +152353,55 @@ │ │ │ │ mov r0, fp │ │ │ │ mov r3, r4 │ │ │ │ adds r7, #1 │ │ │ │ blx 64f18 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ add r6, r5 │ │ │ │ cmp r3, r7 │ │ │ │ - bge.n c87f0 │ │ │ │ - b.n c874c │ │ │ │ + bge.n c8a1c │ │ │ │ + b.n c8978 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - bgt.n c8754 │ │ │ │ + bge.n c8b28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb8a005a │ │ │ │ - add r0, pc, #480 @ (adr r0, c8a04 ) │ │ │ │ + ldrsb.w r0, [lr, #90] @ 0x5a │ │ │ │ + ldr r6, [sp, #496] @ 0x1f0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - mrc2 0, 2, r0, cr0, cr10, {2} │ │ │ │ - blt.n c87b8 │ │ │ │ + mrrc2 0, 5, r0, ip, cr10 │ │ │ │ + bls.n c898c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds.w r0, r4, #14286848 @ 0xda0000 │ │ │ │ - @ instruction: 0xf3ea005a │ │ │ │ - @ instruction: 0xf7de005a │ │ │ │ - subs r7, #24 │ │ │ │ + @ instruction: 0xf318005a │ │ │ │ + rsbs r0, r2, #90 @ 0x5a │ │ │ │ + @ instruction: 0xf5e2005a │ │ │ │ + subs r4, #228 @ 0xe4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf784005a │ │ │ │ - subs r6, #190 @ 0xbe │ │ │ │ + @ instruction: 0xf588005a │ │ │ │ + subs r4, #138 @ 0x8a │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ -000c8844 : │ │ │ │ +000c8a70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ mov r4, r2 │ │ │ │ - ldr r2, [pc, #784] @ (c8b6c ) │ │ │ │ + ldr r2, [pc, #784] @ (c8d98 ) │ │ │ │ mov r5, r3 │ │ │ │ - ldr r3, [pc, #784] @ (c8b70 ) │ │ │ │ + ldr r3, [pc, #784] @ (c8d9c ) │ │ │ │ mov r8, r1 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #200] @ 0xc8 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w fp, [sp, #244] @ 0xf4 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr.w sl, [pc, #768] @ c8b74 │ │ │ │ + ldr.w sl, [pc, #768] @ c8da0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ add sl, pc │ │ │ │ ldr r3, [sp, #208] @ 0xd0 │ │ │ │ @@ -152256,131 +152431,131 @@ │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ ldr.w r3, [fp] │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ ldr r6, [sp, #264] @ 0x108 │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #688] @ (c8b78 ) │ │ │ │ + ldr r1, [pc, #688] @ (c8da4 ) │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #680] @ (c8b7c ) │ │ │ │ + ldr r1, [pc, #680] @ (c8da8 ) │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r1, sl │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #664] @ (c8b80 ) │ │ │ │ + ldr r1, [pc, #664] @ (c8dac ) │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr.w r3, [r9] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi.n c8950 │ │ │ │ + bhi.n c8b7c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n c898a │ │ │ │ + beq.n c8bb6 │ │ │ │ orr.w r7, r7, sl │ │ │ │ orrs r7, r2 │ │ │ │ - beq.n c8982 │ │ │ │ + beq.n c8bae │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n c89a6 │ │ │ │ + beq.n c8bd2 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.w c8ab4 │ │ │ │ + blt.w c8ce0 │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.w c8abc │ │ │ │ + beq.w c8ce8 │ │ │ │ cmp r1, #0 │ │ │ │ - bne.w c8ae8 │ │ │ │ + bne.w c8d14 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w c8b68 │ │ │ │ + bne.w c8d94 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n c8948 │ │ │ │ + ble.n c8b74 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n c89c0 │ │ │ │ + beq.n c8bec │ │ │ │ cmp r1, r3 │ │ │ │ - ble.n c89c0 │ │ │ │ + ble.n c8bec │ │ │ │ movs r3, #16 │ │ │ │ mvn.w r2, #15 │ │ │ │ - b.n c8956 │ │ │ │ + b.n c8b82 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str r2, [r6, #0] │ │ │ │ - ldr r0, [pc, #552] @ (c8b84 ) │ │ │ │ + ldr r0, [pc, #552] @ (c8db0 ) │ │ │ │ add r1, sp, #148 @ 0x94 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #544] @ (c8b88 ) │ │ │ │ - ldr r3, [pc, #520] @ (c8b70 ) │ │ │ │ + ldr r2, [pc, #544] @ (c8db4 ) │ │ │ │ + ldr r3, [pc, #520] @ (c8d9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w c8b64 │ │ │ │ + bne.w c8d90 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #164 @ 0xa4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n c8956 │ │ │ │ - ldr r1, [pc, #512] @ (c8b8c ) │ │ │ │ + b.n c8b82 │ │ │ │ + ldr r1, [pc, #512] @ (c8db8 ) │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n c8908 │ │ │ │ + bne.n c8b34 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r6, #0] │ │ │ │ - b.n c8958 │ │ │ │ - ldr r1, [pc, #488] @ (c8b90 ) │ │ │ │ + b.n c8b84 │ │ │ │ + ldr r1, [pc, #488] @ (c8dbc ) │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #140] @ 0x8c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n c8916 │ │ │ │ + bne.n c8b42 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n c8956 │ │ │ │ + b.n c8b82 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.n c8964 │ │ │ │ + beq.n c8b90 │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ blx 581e0 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ - cbz r3, c89de │ │ │ │ + cbz r3, c8c0a │ │ │ │ ldr r2, [r7, #0] │ │ │ │ add r3, r2 │ │ │ │ str r3, [r6, #0] │ │ │ │ - b.n c8964 │ │ │ │ + b.n c8b90 │ │ │ │ ldr.w sl, [sp, #108] @ 0x6c │ │ │ │ mov r1, r5 │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -152416,43 +152591,43 @@ │ │ │ │ str.w sl, [sp] │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #24] │ │ │ │ blx 57674 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n c8964 │ │ │ │ + beq.n c8b90 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ itt gt │ │ │ │ addgt.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ strgt r3, [r4, #0] │ │ │ │ ldr r4, [sp, #136] @ 0x88 │ │ │ │ ldr.w r3, [r9] │ │ │ │ adds r4, #1 │ │ │ │ subs r2, r3, #1 │ │ │ │ lsls r4, r4, #3 │ │ │ │ cmp r2, #1 │ │ │ │ - bls.n c8b08 │ │ │ │ + bls.n c8d34 │ │ │ │ cmp r3, #3 │ │ │ │ - bne.n c8964 │ │ │ │ + bne.n c8b90 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ite eq │ │ │ │ moveq r2, #78 @ 0x4e │ │ │ │ movne r2, #67 @ 0x43 │ │ │ │ strb.w r2, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w c8964 │ │ │ │ - ldr.w sl, [pc, #280] @ c8b94 │ │ │ │ + ble.w c8b90 │ │ │ │ + ldr.w sl, [pc, #280] @ c8dc0 │ │ │ │ subs r4, #8 │ │ │ │ - ldr.w r9, [pc, #276] @ c8b98 │ │ │ │ + ldr.w r9, [pc, #276] @ c8dc4 │ │ │ │ movs r7, #1 │ │ │ │ ldr r6, [sp, #88] @ 0x58 │ │ │ │ add sl, pc │ │ │ │ ldr.w fp, [sp, #76] @ 0x4c │ │ │ │ add r9, pc │ │ │ │ add.w r8, sp, #152 @ 0x98 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -152462,62 +152637,62 @@ │ │ │ │ mov r0, r5 │ │ │ │ str.w fp, [sp] │ │ │ │ blx 64f18 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ adds r7, #1 │ │ │ │ add r6, r4 │ │ │ │ cmp r3, r7 │ │ │ │ - bge.n c8a94 │ │ │ │ - b.n c8964 │ │ │ │ + bge.n c8cc0 │ │ │ │ + b.n c8b90 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n c8956 │ │ │ │ + b.n c8b82 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w c892e │ │ │ │ + beq.w c8b5a │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n c8b5c │ │ │ │ + ble.n c8d88 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ cmp r3, r1 │ │ │ │ it ge │ │ │ │ movge r3, r1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r1, r2 │ │ │ │ it ge │ │ │ │ cmpge r2, r3 │ │ │ │ itt lt │ │ │ │ mvnlt.w r2, #10 │ │ │ │ movlt r3, #11 │ │ │ │ - blt.w c8956 │ │ │ │ - b.n c892e │ │ │ │ + blt.w c8b82 │ │ │ │ + b.n c8b5a │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ vldr s14, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ vldr s15, [r3] │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w c892e │ │ │ │ + bhi.w c8b5a │ │ │ │ mvn.w r2, #8 │ │ │ │ movs r3, #9 │ │ │ │ - b.n c8956 │ │ │ │ + b.n c8b82 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ite eq │ │ │ │ moveq r2, #67 @ 0x43 │ │ │ │ movne r2, #78 @ 0x4e │ │ │ │ strb.w r2, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w c8964 │ │ │ │ - ldr.w sl, [pc, #120] @ c8b9c │ │ │ │ + ble.w c8b90 │ │ │ │ + ldr.w sl, [pc, #120] @ c8dc8 │ │ │ │ subs r4, #8 │ │ │ │ - ldr.w r9, [pc, #116] @ c8ba0 │ │ │ │ + ldr.w r9, [pc, #116] @ c8dcc │ │ │ │ movs r6, #1 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ add sl, pc │ │ │ │ ldr.w fp, [sp, #76] @ 0x4c │ │ │ │ add r9, pc │ │ │ │ add.w r8, sp, #152 @ 0x98 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -152527,791 +152702,595 @@ │ │ │ │ mov r0, r5 │ │ │ │ str.w fp, [sp] │ │ │ │ blx 5a448 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ adds r6, #1 │ │ │ │ add r7, r4 │ │ │ │ cmp r3, r6 │ │ │ │ - bge.n c8b3c │ │ │ │ - b.n c8964 │ │ │ │ + bge.n c8d68 │ │ │ │ + b.n c8b90 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n c8956 │ │ │ │ + b.n c8b82 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n c8958 │ │ │ │ - bhi.n c8ad0 │ │ │ │ + b.n c8b84 │ │ │ │ + bvs.n c8ca4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf78c005a │ │ │ │ - ldr r4, [sp, #424] @ 0x1a8 │ │ │ │ + sub.w r0, r0, #14286848 @ 0xda0000 │ │ │ │ + ldr r2, [sp, #440] @ 0x1b8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf19e005a │ │ │ │ - @ instruction: 0xf664005a │ │ │ │ - @ instruction: 0xfa3a005a │ │ │ │ - bvc.n c8adc │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf0f0005a │ │ │ │ - vshr.s16 q8, q5, #8 │ │ │ │ - @ instruction: 0xf4e4005a │ │ │ │ - subs r4, #30 │ │ │ │ + vshr.s32 q0, q5, #30 │ │ │ │ + orn r0, r8, #14286848 @ 0xda0000 │ │ │ │ + str.w r0, [r6, sl, lsl #1] │ │ │ │ + bpl.n c8eb0 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + mrc 0, 7, r0, cr4, cr10, {2} │ │ │ │ + stcl 0, cr0, [r0, #360] @ 0x168 │ │ │ │ + @ instruction: 0xf2e8005a │ │ │ │ + subs r1, #234 @ 0xea │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bics.w r0, ip, #14286848 @ 0xda0000 │ │ │ │ - subs r3, #118 @ 0x76 │ │ │ │ + movw r0, #90 @ 0x5a │ │ │ │ + subs r1, #66 @ 0x42 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ -000c8ba4 : │ │ │ │ +000c8dd0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3848] @ 0xf08 │ │ │ │ - sub sp, #196 @ 0xc4 │ │ │ │ - mov sl, r3 │ │ │ │ - ldr.w r3, [pc, #1932] @ c934c │ │ │ │ - mov r4, r1 │ │ │ │ - ldr.w r6, [pc, #1932] @ c9350 │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - ldr.w r2, [pc, #1928] @ c9354 │ │ │ │ - add r6, pc │ │ │ │ - str r0, [sp, #112] @ 0x70 │ │ │ │ - mov r1, r6 │ │ │ │ - add r2, pc │ │ │ │ - ldr.w r8, [sp, #284] @ 0x11c │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #188] @ 0xbc │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldr r3, [sp, #248] @ 0xf8 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #252] @ 0xfc │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [sp, #256] @ 0x100 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r3, [sp, #260] @ 0x104 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [sp, #264] @ 0x108 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - ldr r3, [sp, #268] @ 0x10c │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [sp, #272] @ 0x110 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #276] @ 0x114 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [sp, #288] @ 0x120 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [sp, #292] @ 0x124 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #296] @ 0x128 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [sp, #300] @ 0x12c │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - ldr.w fp, [sp, #304] @ 0x130 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r1, [pc, #1840] @ c9358 │ │ │ │ - mov r9, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r1, [pc, #1820] @ c935c │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ + str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ + sub sp, #124 @ 0x7c │ │ │ │ + ldr r4, [pc, #684] @ (c9094 ) │ │ │ │ + mov r6, r1 │ │ │ │ + mov r5, r2 │ │ │ │ + add r4, pc │ │ │ │ + str r1, [sp, #28] │ │ │ │ + ldr r1, [pc, #676] @ (c9098 ) │ │ │ │ + ldr.w r8, [sp, #180] @ 0xb4 │ │ │ │ + ldr r1, [r4, r1] │ │ │ │ + ldr r4, [sp, #176] @ 0xb0 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + str r1, [sp, #116] @ 0x74 │ │ │ │ + mov.w r1, #0 │ │ │ │ + str r4, [sp, #36] @ 0x24 │ │ │ │ + ldr r1, [pc, #660] @ (c909c ) │ │ │ │ + mov r4, r0 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + mov r0, r6 │ │ │ │ + movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ + str.w r3, [r8] │ │ │ │ blx 57998 │ │ │ │ - movs r3, #0 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + subs r3, #1 │ │ │ │ + cmp r3, #2 │ │ │ │ + bhi.w c8f6e │ │ │ │ mov r6, r0 │ │ │ │ - str.w r3, [fp] │ │ │ │ - cmp.w r9, #0 │ │ │ │ - beq.n c8ca0 │ │ │ │ - orr.w r3, r5, r7 │ │ │ │ - orrs r3, r6 │ │ │ │ - itt eq │ │ │ │ - mvneq.w r2, #1 │ │ │ │ - moveq r3, #2 │ │ │ │ - bne.n c8cbc │ │ │ │ - str.w r2, [fp] │ │ │ │ - ldr.w r0, [pc, #1776] @ c9360 │ │ │ │ - add r1, sp, #148 @ 0x94 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr.w r2, [pc, #1768] @ c9364 │ │ │ │ - ldr.w r3, [pc, #1740] @ c934c │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w c920c │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + mov r1, r3 │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.w c9362 │ │ │ │ + ldr.w r7, [r8] │ │ │ │ + cmp r7, #0 │ │ │ │ + bne.w c936e │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + ldr.w r8, [r4] │ │ │ │ + subs r2, #8 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + cmp.w r8, #1 │ │ │ │ + sub.w r4, r2, #8 │ │ │ │ + beq.w c90c0 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + cmp r6, #0 │ │ │ │ + beq.w c8f86 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n c8f4c │ │ │ │ + ldr.w r9, [pc, #572] @ c90a0 │ │ │ │ + add r6, sp, #68 @ 0x44 │ │ │ │ + ldr r3, [pc, #568] @ (c90a4 ) │ │ │ │ + mov.w fp, #1 │ │ │ │ + add r9, pc │ │ │ │ + mov sl, r7 │ │ │ │ + add r3, pc │ │ │ │ + mov r5, r9 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + add r3, sp, #108 @ 0x6c │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + add r3, sp, #100 @ 0x64 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + add.w r3, r9, #4 │ │ │ │ + mov r9, r6 │ │ │ │ + strd r3, r4, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + add.w r4, sl, #1 │ │ │ │ + add sl, fp │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + lsls r4, r4, #3 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + mov.w r8, sl, lsl #3 │ │ │ │ + add r3, r8 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + add r8, r2 │ │ │ │ + ldr r1, [pc, #512] @ (c90a8 ) │ │ │ │ + adds r6, r2, r4 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + add r1, pc │ │ │ │ + vldr s16, [r8] │ │ │ │ + add.w r7, fp, #4294967295 @ 0xffffffff │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + add.w fp, fp, #1 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + mov r3, r9 │ │ │ │ + str r6, [sp, #4] │ │ │ │ + str r7, [sp, #68] @ 0x44 │ │ │ │ + blx 64f18 │ │ │ │ + vmov.f32 s15, #96 @ 0x3f000000 0.5 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + vldr s17, [pc, #448] @ c9090 │ │ │ │ + mov r0, r9 │ │ │ │ + vmul.f32 s15, s16, s15 │ │ │ │ + add r4, r3 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + mov r3, r5 │ │ │ │ + mov r2, r4 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + str r6, [sp, #0] │ │ │ │ + vstr s15, [sp, #80] @ 0x50 │ │ │ │ + vstr s15, [sp, #108] @ 0x6c │ │ │ │ + str r7, [sp, #68] @ 0x44 │ │ │ │ + vstr s17, [sp, #112] @ 0x70 │ │ │ │ + blx 599e4 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + mov r1, r9 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + strd r5, r3, [sp, #8] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + strd r5, r4, [sp] │ │ │ │ + str r7, [sp, #68] @ 0x44 │ │ │ │ + blx 64dd0 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + mov r2, r4 │ │ │ │ + mov r3, r5 │ │ │ │ + mov r0, r9 │ │ │ │ + strd r6, r5, [sp] │ │ │ │ + str r7, [sp, #68] @ 0x44 │ │ │ │ + blx 599e4 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + mov r2, r6 │ │ │ │ + mov r0, r9 │ │ │ │ + str r7, [sp, #68] @ 0x44 │ │ │ │ + blx 61414 │ │ │ │ + vldr s15, [sp, #100] @ 0x64 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + vstr s17, [r8, #4] │ │ │ │ + vmul.f32 s15, s15, s15 │ │ │ │ + cmp r3, fp │ │ │ │ + vmul.f32 s15, s15, s16 │ │ │ │ + vstr s15, [r8] │ │ │ │ + vstr s15, [sp, #80] @ 0x50 │ │ │ │ + bge.n c8e8a │ │ │ │ + ldr r2, [pc, #348] @ (c90ac ) │ │ │ │ + ldr r3, [pc, #328] @ (c9098 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #188] @ 0xbc │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w c931e │ │ │ │ + bne.w c936a │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #196 @ 0xc4 │ │ │ │ + add sp, #124 @ 0x7c │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr.w r1, [pc, #1732] @ c9368 │ │ │ │ - ldr r0, [sp, #112] @ 0x70 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n c8c58 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - str.w r2, [fp] │ │ │ │ - b.n c8c6c │ │ │ │ - ldr.w r1, [pc, #1708] @ c936c │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbz r0, c8d0a │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n c8d02 │ │ │ │ - cmp r7, #0 │ │ │ │ - beq.w c91fa │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w c9236 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + movs r7, #1 │ │ │ │ + str.w r3, [r8] │ │ │ │ + ldr r0, [pc, #308] @ (c90b0 ) │ │ │ │ + add r1, sp, #64 @ 0x40 │ │ │ │ + str r7, [sp, #64] @ 0x40 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + b.n c8f4c │ │ │ │ + movs r7, #1 │ │ │ │ + str r7, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w c9348 │ │ │ │ + beq.n c8f4c │ │ │ │ + ldr.w fp, [pc, #292] @ c90b4 │ │ │ │ + add r6, sp, #68 @ 0x44 │ │ │ │ + ldr r3, [pc, #288] @ (c90b8 ) │ │ │ │ + mov r8, r5 │ │ │ │ + add fp, pc │ │ │ │ + mov r2, r7 │ │ │ │ + add r3, pc │ │ │ │ + mov r9, r4 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + mov r5, fp │ │ │ │ + add r3, sp, #100 @ 0x64 │ │ │ │ + str r6, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + add r3, sp, #72 @ 0x48 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + add r3, sp, #88 @ 0x58 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + add.w r3, fp, #4 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + b.n c8fbe │ │ │ │ + ldr.w r1, [r8] │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + lsls r4, r7, #3 │ │ │ │ + add.w fp, r9, r4 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + add.w sl, r3, r4 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + str r7, [sp, #68] @ 0x44 │ │ │ │ + add r7, r1 │ │ │ │ + vldr s15, [fp] │ │ │ │ + adds r6, r3, r4 │ │ │ │ + vldr s14, [sl] │ │ │ │ + subs r1, r1, r2 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + subs r7, r7, r2 │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + mov r2, r6 │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ + add r4, r3 │ │ │ │ + str r1, [sp, #72] @ 0x48 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + adds r7, #1 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + vstr s14, [sp, #88] @ 0x58 │ │ │ │ + vstr s15, [sp, #80] @ 0x50 │ │ │ │ + blx 602ac │ │ │ │ + vldr s14, [sp, #80] @ 0x50 │ │ │ │ + mov r2, r6 │ │ │ │ + vldr s15, [sp, #100] @ 0x64 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r1, [sp, #104] @ 0x68 │ │ │ │ + vadd.f32 s15, s15, s14 │ │ │ │ + str r1, [sp, #96] @ 0x60 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + vstr s15, [r3] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ ldr.w r3, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n c8cfa │ │ │ │ - cmp.w r9, #0 │ │ │ │ - beq.n c8d22 │ │ │ │ + vstr s15, [sp, #92] @ 0x5c │ │ │ │ + subs r3, r3, r1 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + mov r3, r5 │ │ │ │ + blx 61414 │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + str r6, [sp, #12] │ │ │ │ + str r4, [sp, #0] │ │ │ │ + strd r5, r1, [sp, #4] │ │ │ │ + str r5, [sp, #16] │ │ │ │ + ldr r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + ldr r6, [sp, #28] │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + mov r0, r6 │ │ │ │ + subs r3, r3, r2 │ │ │ │ + mov r2, r1 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + mov r1, r4 │ │ │ │ + add.w r3, r9, r7, lsl #3 │ │ │ │ + blx 6598c │ │ │ │ + strd sl, fp, [sp] │ │ │ │ + str r5, [sp, #8] │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r2, [sp, #84] @ 0x54 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + ldr r1, [pc, #76] @ (c90bc ) │ │ │ │ + subs r3, r3, r2 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + adds r3, #1 │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + mov r3, r4 │ │ │ │ + blx 64f18 │ │ │ │ + ldr r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + adds r2, #1 │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ cmp r2, r3 │ │ │ │ - ble.n c8d22 │ │ │ │ - movs r3, #14 │ │ │ │ - mvn.w r2, #13 │ │ │ │ - b.n c8c68 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n c8c68 │ │ │ │ - ldr.w r1, [pc, #1636] @ c9370 │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ + ble.n c8fba │ │ │ │ + b.n c8f4c │ │ │ │ + nop │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + bcc.n c90e0 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + str r7, [sp, #344] @ 0x158 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + subs r0, #58 @ 0x3a │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + @ instruction: 0xf12a005a │ │ │ │ + @ instruction: 0xf0fc005a │ │ │ │ + bne.n c9030 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + orrs.w r0, sl, #14286848 @ 0xda0000 │ │ │ │ + adds r7, #16 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + and.w r0, r0, #90 @ 0x5a │ │ │ │ + vqadd.s8 q8, q5, q5 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + cmp r6, #0 │ │ │ │ + beq.w c9228 │ │ │ │ + str.w r8, [sp, #84] @ 0x54 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w c8f4c │ │ │ │ + ldr.w r9, [pc, #680] @ c937c │ │ │ │ + add.w sl, sp, #92 @ 0x5c │ │ │ │ + add.w fp, sp, #80 @ 0x50 │ │ │ │ + add r6, sp, #68 @ 0x44 │ │ │ │ + add r9, pc │ │ │ │ + str.w fp, [sp, #56] @ 0x38 │ │ │ │ + mov r2, r9 │ │ │ │ + ldr.w fp, [sp, #28] │ │ │ │ + str.w sl, [sp, #28] │ │ │ │ + add r3, sp, #84 @ 0x54 │ │ │ │ + ldr.w sl, [sp, #24] │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + add r3, sp, #76 @ 0x4c │ │ │ │ + vldr s16, [pc, #632] @ c9374 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + add r3, sp, #108 @ 0x6c │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + add.w r3, r9, #4 │ │ │ │ + mov r9, r4 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + mov r4, r2 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r6 │ │ │ │ + adds r5, r7, #1 │ │ │ │ + add r7, r3 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + mov r0, fp │ │ │ │ + lsls r3, r7, #3 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add.w r2, r9, r3 │ │ │ │ + add r3, sl │ │ │ │ + str r4, [sp, #8] │ │ │ │ + lsls r5, r5, #3 │ │ │ │ + ldr r1, [pc, #596] @ (c9380 ) │ │ │ │ + add.w r6, r9, r5 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + add r5, sl │ │ │ │ + vstr s16, [r2, #4] │ │ │ │ add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n c8cca │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n c8c68 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [r2, #0] │ │ │ │ + ldr r2, [pc, #580] @ (c9384 ) │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r6, [sp, #4] │ │ │ │ + strd r7, r7, [sp, #68] @ 0x44 │ │ │ │ + blx 5a448 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov r1, r8 │ │ │ │ + strd r4, r3, [sp, #4] │ │ │ │ + mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + mov r0, fp │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + strd r6, r4, [sp, #12] │ │ │ │ + subs r3, #1 │ │ │ │ + str r5, [sp, #0] │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ movs r3, #0 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n c8c7a │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.w c91ae │ │ │ │ - ldr.w r0, [pc, #1596] @ c9374 │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s16, s0 │ │ │ │ - ldr.w r0, [pc, #1584] @ c9378 │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - vdiv.f32 s15, s16, s0 │ │ │ │ - vdiv.f32 s19, s14, s15 │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w c933a │ │ │ │ - vsqrt.f32 s18, s15 │ │ │ │ - vcmp.f32 s19, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w c932c │ │ │ │ - vsqrt.f32 s17, s19 │ │ │ │ - vcvt.f64.f32 d7, s16 │ │ │ │ - vstr s17, [sp, #152] @ 0x98 │ │ │ │ - vcmp.f64 d7, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w c9322 │ │ │ │ - vsqrt.f64 d0, d7 │ │ │ │ - vcmp.f64 d0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w c9314 │ │ │ │ - vsqrt.f64 d6, d0 │ │ │ │ - vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ + movt r3, #49024 @ 0xbf80 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + ldrd r2, r3, [sp, #28] │ │ │ │ + blx 6598c │ │ │ │ + vldr s14, [sp, #88] @ 0x58 │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ - vdiv.f64 d7, d5, d6 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #176] @ 0xb0 │ │ │ │ - movs r3, #0 │ │ │ │ - mov r2, r3 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vcmpe.f32 s14, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vmovlt.f32 s17, s14 │ │ │ │ - cbz r7, c8dd0 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr.w r0, [pc, #1448] @ c937c │ │ │ │ - str r3, [sp, #160] @ 0xa0 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - add r0, pc │ │ │ │ - str r2, [sp, #156] @ 0x9c │ │ │ │ - mov r2, sl │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - blx 5b0f0 │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w c9196 │ │ │ │ - vcmpe.f32 s0, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.w c9196 │ │ │ │ - vdiv.f32 s15, s18, s0 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - add r1, sp, #168 @ 0xa8 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - add r0, sp, #148 @ 0x94 │ │ │ │ - vstr s15, [sp, #168] @ 0xa8 │ │ │ │ - mla r3, r3, r3, r3 │ │ │ │ - add.w r3, r3, r3, lsr #31 │ │ │ │ - asrs r3, r3, #1 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - ldr.w r3, [pc, #1376] @ c9380 │ │ │ │ - add r3, pc │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + mov r0, r8 │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + mov r3, r4 │ │ │ │ + vstr s15, [sp, #80] @ 0x50 │ │ │ │ blx 61414 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ittt gt │ │ │ │ - vldrgt s14, [sp, #168] @ 0xa8 │ │ │ │ - vmulgt.f32 s15, s14, s15 │ │ │ │ - vstrgt s15, [sp, #176] @ 0xb0 │ │ │ │ - cbz r7, c8e66 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - vldr s13, [sp, #168] @ 0xa8 │ │ │ │ - vldr s14, [r3] │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - vmul.f32 s14, s14, s13 │ │ │ │ - vldr s15, [r3] │ │ │ │ - vstr s14, [sp, #156] @ 0x9c │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vstr s15, [sp, #160] @ 0xa0 │ │ │ │ - movs r3, #1 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - ldr r7, [sp, #100] @ 0x64 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - subs r7, #8 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - subs r2, r1, #4 │ │ │ │ - str r2, [sp, #116] @ 0x74 │ │ │ │ - add r2, sp, #172 @ 0xac │ │ │ │ - str r2, [sp, #136] @ 0x88 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - adds r2, r3, #1 │ │ │ │ - adds r0, r3, r2 │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r1, [sp, #116] @ 0x74 │ │ │ │ - str r7, [sp, #132] @ 0x84 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r2, [sp, #140] @ 0x8c │ │ │ │ - add.w r2, r1, r2, lsl #2 │ │ │ │ - str r0, [sp, #124] @ 0x7c │ │ │ │ - mov r1, sl │ │ │ │ - str r2, [sp, #120] @ 0x78 │ │ │ │ - subs r7, #4 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - str r7, [sp, #104] @ 0x68 │ │ │ │ - blx 64da0 │ │ │ │ - cbz r6, c8eb2 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.w c9010 │ │ │ │ - cmp r5, #0 │ │ │ │ - bne.w c901e │ │ │ │ - cmp.w r9, #0 │ │ │ │ - beq.w c9088 │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - ldr r2, [sp, #116] @ 0x74 │ │ │ │ - add.w r7, r2, r3, lsl #2 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - ldr r4, [sp, #120] @ 0x78 │ │ │ │ - ldr r5, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r2, [sp, #32] │ │ │ │ - add r2, sp, #180 @ 0xb4 │ │ │ │ - str r1, [sp, #24] │ │ │ │ - add r1, sp, #184 @ 0xb8 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r5, [sp, #16] │ │ │ │ - str.w fp, [sp, #52] @ 0x34 │ │ │ │ - str r7, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r6, [sp, #104] @ 0x68 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - str r2, [sp, #28] │ │ │ │ - add r2, sp, #176 @ 0xb0 │ │ │ │ - adds r5, r3, #1 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - add r3, r5 │ │ │ │ - mov r2, sl │ │ │ │ - add.w r5, r6, r5, lsl #2 │ │ │ │ - str r5, [sp, #40] @ 0x28 │ │ │ │ - add.w r4, r6, r3, lsl #2 │ │ │ │ - add r3, sp, #160 @ 0xa0 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r3, sp, #156 @ 0x9c │ │ │ │ - str r4, [sp, #48] @ 0x30 │ │ │ │ - movs r6, #66 @ 0x42 │ │ │ │ - strb.w r6, [sp, #184] @ 0xb8 │ │ │ │ - blx 65840 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r5, [sp, #8] │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ - ldr r0, [sp, #96] @ 0x60 │ │ │ │ - strd r7, r4, [sp, #20] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r4, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - str r0, [sp, #28] │ │ │ │ - mov r0, sl │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - str.w fp, [sp, #32] │ │ │ │ - str.w r8, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - blx 615e4 │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - str.w r8, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + subs r3, #1 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + mov r3, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - ldr.w r0, [pc, #1052] @ c9384 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + strd r7, r7, [sp, #68] @ 0x44 │ │ │ │ + blx 602ac │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + vldr s12, [sp, #108] @ 0x6c │ │ │ │ + vldr s13, [sp, #112] @ 0x70 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + vldr s11, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + vldr s14, [r3] │ │ │ │ + vldr s15, [r3, #4] │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + vsub.f32 s14, s14, s12 │ │ │ │ + vsub.f32 s15, s15, s13 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + vdiv.f32 s12, s14, s11 │ │ │ │ + vstr s14, [sp, #100] @ 0x64 │ │ │ │ + vdiv.f32 s13, s15, s11 │ │ │ │ + vstr s15, [sp, #104] @ 0x68 │ │ │ │ + vstr s12, [r3] │ │ │ │ + vstr s13, [r3, #4] │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + vstr s12, [sp, #92] @ 0x5c │ │ │ │ adds r3, #1 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - add r0, pc │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr.w r2, [pc, #1044] @ c9388 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mov r3, sl │ │ │ │ - add r2, pc │ │ │ │ - blx 59af0 │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w c90ee │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - subs r0, r1, #1 │ │ │ │ - str r0, [sp, #148] @ 0x94 │ │ │ │ + vstr s13, [sp, #96] @ 0x60 │ │ │ │ + cmp r3, r2 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + ble.n c9112 │ │ │ │ + b.n c8f4c │ │ │ │ + ldr r1, [pc, #376] @ (c9388 ) │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w c8c7a │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - movs r5, #1 │ │ │ │ - ldr.w r8, [sp, #80] @ 0x50 │ │ │ │ - adds r3, #1 │ │ │ │ - ldr r2, [pc, #1004] @ (c938c ) │ │ │ │ - ldr r6, [sp, #60] @ 0x3c │ │ │ │ - lsls r3, r3, #3 │ │ │ │ - add r2, pc │ │ │ │ + bne.w c8e2a │ │ │ │ + mvn.w r3, #1 │ │ │ │ + movs r7, #2 │ │ │ │ + str.w r3, [r8] │ │ │ │ + b.n c8f78 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w c8f4c │ │ │ │ + ldr.w fp, [pc, #348] @ c938c │ │ │ │ + mov r6, r8 │ │ │ │ + vldr s17, [pc, #316] @ c9374 │ │ │ │ + add fp, pc │ │ │ │ + vldr s18, [pc, #316] @ c9378 │ │ │ │ + mov r7, fp │ │ │ │ + mov fp, r5 │ │ │ │ + str r4, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + lsls r4, r6, #3 │ │ │ │ + add r6, r3 │ │ │ │ + cmp r8, r3 │ │ │ │ + add r2, r4 │ │ │ │ + sub.w r6, r6, r8 │ │ │ │ + add.w r6, r6, #1 │ │ │ │ + vldr s15, [r2] │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + add r2, r4 │ │ │ │ + vmul.f32 s14, s15, s15 │ │ │ │ + vstr s15, [sp, #100] @ 0x64 │ │ │ │ + vstr s15, [sp, #80] @ 0x50 │ │ │ │ + vldr s13, [r2] │ │ │ │ + vstr s17, [r2, #4] │ │ │ │ + vdiv.f32 s16, s13, s14 │ │ │ │ + vstr s16, [r2] │ │ │ │ + blt.n c9286 │ │ │ │ + add.w r8, r8, #1 │ │ │ │ + cmp r8, r1 │ │ │ │ + ble.n c9244 │ │ │ │ + b.n c8f4c │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + sub.w r3, r3, r8 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ - sub.w r2, r3, #8 │ │ │ │ - ldr.w r9, [sp, #96] @ 0x60 │ │ │ │ - mov r3, r8 │ │ │ │ - ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str.w sl, [sp, #76] @ 0x4c │ │ │ │ - mov sl, r2 │ │ │ │ - adds r5, #1 │ │ │ │ - vldmia r6!, {s13} │ │ │ │ - cmp r5, r1 │ │ │ │ - bgt.n c8ffc │ │ │ │ - vmov.f32 s15, s13 │ │ │ │ - add.w ip, r1, #1 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r1, r6 │ │ │ │ - movs r4, #0 │ │ │ │ - vldmia r1!, {s14} │ │ │ │ - vcmpe.f32 s15, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it gt │ │ │ │ - movgt r4, r2 │ │ │ │ - add.w r2, r2, #1 │ │ │ │ - it gt │ │ │ │ - vmovgt.f32 s15, s14 │ │ │ │ - cmp r2, ip │ │ │ │ - bne.n c8fd8 │ │ │ │ - cmp r4, #0 │ │ │ │ - bne.w c912a │ │ │ │ - add.w r9, r9, #4 │ │ │ │ - adds r7, #4 │ │ │ │ - add r3, sl │ │ │ │ - cmp r5, r0 │ │ │ │ - bgt.w c8c7a │ │ │ │ - ldr.w r1, [r8] │ │ │ │ - b.n c8fc0 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne.w c8eb2 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w c8eb8 │ │ │ │ - ldr r5, [pc, #860] @ (c9390 ) │ │ │ │ - mov r0, sl │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - add r5, pc │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ + add.w r9, sp, #68 @ 0x44 │ │ │ │ + vdiv.f32 s14, s13, s15 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + add r1, sp, #80 @ 0x50 │ │ │ │ + mov r0, r9 │ │ │ │ + adds r5, r3, r4 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ + mov.w sl, r6, lsl #3 │ │ │ │ + vstr s14, [sp, #80] @ 0x50 │ │ │ │ + blx 61414 │ │ │ │ + vmov.f32 s15, #224 @ 0xbf000000 -0.5 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str r7, [sp, #4] │ │ │ │ + add r1, sp, #108 @ 0x6c │ │ │ │ str r5, [sp, #0] │ │ │ │ - blx 60e20 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - ldr r2, [sp, #124] @ 0x7c │ │ │ │ - add.w r6, r2, r3, lsl #1 │ │ │ │ - cmp.w r9, #0 │ │ │ │ - bne.w c925e │ │ │ │ - ldr r2, [sp, #116] @ 0x74 │ │ │ │ - subs r3, #1 │ │ │ │ - ldr r1, [sp, #120] @ 0x78 │ │ │ │ - add r0, sp, #148 @ 0x94 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - add.w r6, r2, r6, lsl #2 │ │ │ │ - str r5, [sp, #0] │ │ │ │ - mov r2, r5 │ │ │ │ - mov r3, r6 │ │ │ │ - blx 60e20 │ │ │ │ - mov r3, fp │ │ │ │ - mov r2, r6 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, sl │ │ │ │ - blx 6074c │ │ │ │ + vmul.f32 s16, s16, s15 │ │ │ │ + add r4, r3 │ │ │ │ + mov r0, r9 │ │ │ │ ldr.w r3, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w c92f4 │ │ │ │ - str.w r9, [fp] │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r2, [sp, #116] @ 0x74 │ │ │ │ - movs r4, #69 @ 0x45 │ │ │ │ - str.w fp, [sp, #52] @ 0x34 │ │ │ │ - ldr r1, [sp, #104] @ 0x68 │ │ │ │ - add.w r7, r2, r3, lsl #2 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - add r2, sp, #180 @ 0xb4 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r7, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #24] │ │ │ │ - strb.w r4, [sp, #184] @ 0xb8 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - str r2, [sp, #28] │ │ │ │ - adds r2, r3, #1 │ │ │ │ - add r3, r2 │ │ │ │ - add.w r2, r1, r2, lsl #2 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - add.w r3, r1, r3, lsl #2 │ │ │ │ - mov r2, sl │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - add r1, sp, #184 @ 0xb8 │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r3, sp, #160 @ 0xa0 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r3, sp, #156 @ 0x9c │ │ │ │ - blx 65840 │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w c8c7a │ │ │ │ + mov r2, r4 │ │ │ │ + str r1, [sp, #44] @ 0x2c │ │ │ │ + sub.w r3, r3, r8 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + mov r3, r7 │ │ │ │ + vstr s17, [sp, #112] @ 0x70 │ │ │ │ + vstr s16, [sp, #80] @ 0x50 │ │ │ │ + vstr s16, [sp, #108] @ 0x6c │ │ │ │ + blx 599e4 │ │ │ │ + strd r4, r7, [sp, #4] │ │ │ │ + add r2, sp, #92 @ 0x5c │ │ │ │ + str r7, [sp, #0] │ │ │ │ + mov r1, r9 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ ldr.w r3, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w c9232 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - vldr s14, [sp, #168] @ 0xa8 │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - str r3, [sp, #164] @ 0xa4 │ │ │ │ - add r1, sp, #152 @ 0x98 │ │ │ │ - ldr r3, [pc, #648] @ (c9394 ) │ │ │ │ - add r0, sp, #164 @ 0xa4 │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - add r3, pc │ │ │ │ - vstr s15, [sp, #152] @ 0x98 │ │ │ │ - blx 5e354 │ │ │ │ - cmp.w r9, #0 │ │ │ │ - beq.w c8c7a │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - b.n c8f8a │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - lsls r0, r4, #2 │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ - ldr.w ip, [r7] │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - mul.w r1, r2, r4 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - adds r1, #1 │ │ │ │ - rsb r1, r2, r1, lsl #3 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - add r1, r2 │ │ │ │ - add.w r2, r4, #1073741824 @ 0x40000000 │ │ │ │ - ldrd r4, r0, [sp, #56] @ 0x38 │ │ │ │ - add.w lr, r0, r4 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - ldr.w r4, [r0, r2, lsl #2] │ │ │ │ - vstr s13, [lr, #-4] │ │ │ │ - str.w ip, [r0, r2, lsl #2] │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - vstr s15, [r6, #-4] │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - str r4, [r7, #0] │ │ │ │ - str r2, [sp, #0] │ │ │ │ - blx 58120 │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r0, [sp, #148] @ 0x94 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w c8ffc │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ - subs r4, r2, #4 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - ldr r0, [sp, #148] @ 0x94 │ │ │ │ - ldr.w ip, [r1, r4] │ │ │ │ - str r2, [r1, r4] │ │ │ │ - str.w ip, [r9] │ │ │ │ - b.n c8ffc │ │ │ │ - vcmpe.f32 s17, s0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - itt pl │ │ │ │ - movpl r3, #0 │ │ │ │ - strpl r3, [sp, #128] @ 0x80 │ │ │ │ - bpl.w c8e6a │ │ │ │ - vdiv.f32 s15, s17, s0 │ │ │ │ - b.n c8e04 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - orrs r5, r6 │ │ │ │ - vldr s15, [r2] │ │ │ │ - bne.n c91ee │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - vldr s14, [r2] │ │ │ │ - vcmpe.f32 s14, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n c91de │ │ │ │ - cmp.w r9, #0 │ │ │ │ - beq.w c8c7a │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ + vstr s18, [sp, #96] @ 0x60 │ │ │ │ + sub.w r3, r3, r8 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ movs r3, #0 │ │ │ │ - mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ - str r3, [r1, #4] │ │ │ │ - str r2, [r1, #0] │ │ │ │ - b.n c8c7a │ │ │ │ - ldr r2, [sp, #116] @ 0x74 │ │ │ │ - vldr s14, [r2] │ │ │ │ - vcmpe.f32 s14, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - blt.n c91c8 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - vstr s15, [r3] │ │ │ │ - b.n c91c8 │ │ │ │ - cmp r6, #0 │ │ │ │ - beq.w c8cde │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n c9256 │ │ │ │ - cmp r2, #1 │ │ │ │ - mov r1, r2 │ │ │ │ - it lt │ │ │ │ - movlt r1, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - bgt.n c9256 │ │ │ │ - ldr r1, [sp, #108] @ 0x6c │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge r3, r2 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r2, r1 │ │ │ │ - it ge │ │ │ │ - cmpge r1, r3 │ │ │ │ - itt lt │ │ │ │ - mvnlt.w r2, #8 │ │ │ │ - movlt r3, #9 │ │ │ │ - blt.w c8c68 │ │ │ │ - b.n c8cde │ │ │ │ - subs r3, #1 │ │ │ │ - b.n c90fc │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - vldr s14, [r3] │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcmpe.f32 s14, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w c8cde │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n c8c68 │ │ │ │ - mvn.w r2, #7 │ │ │ │ - movs r3, #8 │ │ │ │ - b.n c8c68 │ │ │ │ - ldr r2, [sp, #140] @ 0x8c │ │ │ │ - mov r1, sl │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ - str.w r8, [sp, #4] │ │ │ │ - add.w r3, r3, r2, lsl #3 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ + movt r3, #49024 @ 0xbf80 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + add r3, sl │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ + mov r3, r5 │ │ │ │ + blx 64dd0 │ │ │ │ + strd r5, r7, [sp] │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + mov r2, r4 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + mov r0, r9 │ │ │ │ + sub.w r3, r3, r8 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + mov r3, r7 │ │ │ │ + blx 599e4 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + str r5, [sp, #4] │ │ │ │ + add r3, sl │ │ │ │ + str r7, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - blx 5f6c4 │ │ │ │ - ldr r7, [sp, #116] @ 0x74 │ │ │ │ - str r5, [sp, #0] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [sp, #120] @ 0x78 │ │ │ │ - add r0, sp, #148 @ 0x94 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - add.w r6, r7, r6, lsl #2 │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - mov r3, r6 │ │ │ │ - blx 60e20 │ │ │ │ - ldr r1, [sp, #124] @ 0x7c │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - mov r3, r6 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add.w r7, r7, r1, lsl #2 │ │ │ │ - ldr r0, [sp, #112] @ 0x70 │ │ │ │ - mov r1, sl │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - strd r7, fp, [sp, #8] │ │ │ │ - str.w r8, [sp, #4] │ │ │ │ - blx 65dac │ │ │ │ - ldr.w r1, [fp] │ │ │ │ - cbz r1, c92c8 │ │ │ │ - movs r3, #0 │ │ │ │ - str.w r3, [fp] │ │ │ │ - b.n c8ec8 │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - str r2, [sp, #148] @ 0x94 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n c9306 │ │ │ │ - ldr r0, [sp, #96] @ 0x60 │ │ │ │ - lsls r2, r2, #2 │ │ │ │ - blx 5ae88 │ │ │ │ + mov r3, r9 │ │ │ │ + ldr r1, [pc, #84] @ (c9390 ) │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + add r1, pc │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + sub.w r2, r2, r8 │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [pc, #72] @ (c9394 ) │ │ │ │ + add.w r8, r8, #1 │ │ │ │ + add r2, pc │ │ │ │ + blx 5a448 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + cmp r1, r8 │ │ │ │ + blt.w c8f4c │ │ │ │ ldr.w r3, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n c92c0 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - str r1, [r3, #0] │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w c8f8a │ │ │ │ - b.n c90ee │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - str r3, [r2, #0] │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w c8c7a │ │ │ │ - b.n c90ee │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w c8c7a │ │ │ │ - b.n c90ee │ │ │ │ - blx 57d18 │ │ │ │ - vmov.f64 d6, d0 │ │ │ │ - b.n c8da2 │ │ │ │ + b.n c9244 │ │ │ │ + mvn.w r3, #2 │ │ │ │ + movs r7, #3 │ │ │ │ + b.n c8f74 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - vmov.f64 d0, d7 │ │ │ │ - blx 57d18 │ │ │ │ - b.n c8d92 │ │ │ │ - vmov.f32 s0, s19 │ │ │ │ - blx 5bfe8 │ │ │ │ - vmov.f32 s17, s0 │ │ │ │ - b.n c8d7a │ │ │ │ - vmov.f32 s0, s15 │ │ │ │ - blx 5bfe8 │ │ │ │ - vmov.f32 s18, s0 │ │ │ │ - b.n c8d6a │ │ │ │ - negs r3, r3 │ │ │ │ - b.n c8c6c │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ + negs r7, r7 │ │ │ │ + b.n c8f78 │ │ │ │ + nop │ │ │ │ movs r0, r0 │ │ │ │ - orr.w r0, r0, #14286848 @ 0xda0000 │ │ │ │ - bpl.n c93d4 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - mcr 0, 2, r0, cr8, cr10, {2} │ │ │ │ - ssat r0, #27, ip, lsl #1 │ │ │ │ - @ instruction: 0xf72c005a │ │ │ │ - bmi.n c9284 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldcl 0, cr0, [sl, #360] @ 0x168 │ │ │ │ - stcl 0, cr0, [r2], {90} @ 0x5a │ │ │ │ - ldr r0, [sp, #144] @ 0x90 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf222005a │ │ │ │ - @ instruction: 0xf4ac005a │ │ │ │ - @ instruction: 0xf220005a │ │ │ │ - subs r0, #142 @ 0x8e │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ands.w r0, r8, sl, lsr #1 │ │ │ │ - add.w r0, r6, sl, lsr #1 │ │ │ │ - adds r7, #12 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - adds r6, #122 @ 0x7a │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + strh r0, [r0, #0] │ │ │ │ + adds r5, #200 @ 0xc8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r5, #158 @ 0x9e │ │ │ │ + mcr 0, 4, r0, cr10, cr10, {2} │ │ │ │ + mrc 0, 2, r0, cr12, cr10, {2} │ │ │ │ + b.n c929c │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + adds r4, #112 @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ + stcl 0, cr0, [sl], #-360 @ 0xfffffe98 │ │ │ │ + mcrr 0, 5, r0, lr, cr10 │ │ │ │ │ │ │ │ 000c9398 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #220] @ (c9488 ) │ │ │ │ @@ -153406,269 +153385,34 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ b.n c9432 │ │ │ │ ldmia r5, {r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #408] @ 0x198 │ │ │ │ + str r1, [sp, #600] @ 0x258 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vqadd.s64 q8, q0, q5 │ │ │ │ + vshr.s32 q0, q5, #24 │ │ │ │ ldmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n c8eec │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - │ │ │ │ -000c94a0 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ - ldr r5, [pc, #496] @ (c96a8 ) │ │ │ │ - sub sp, #108 @ 0x6c │ │ │ │ - ldr r4, [pc, #496] @ (c96ac ) │ │ │ │ - mov r7, r3 │ │ │ │ - add r5, pc │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r6, [sp, #200] @ 0xc8 │ │ │ │ - ldrd r9, sl, [sp, #156] @ 0x9c │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r1, [pc, #484] @ (c96b0 ) │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #100] @ 0x64 │ │ │ │ - mov.w r4, #0 │ │ │ │ - str r3, [r6, #0] │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - mov r4, r2 │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #168] @ 0xa8 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [sp, #180] @ 0xb4 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #188] @ 0xbc │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [sp, #192] @ 0xc0 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #196] @ 0xc4 │ │ │ │ - ldrd r8, fp, [sp, #172] @ 0xac │ │ │ │ - str r0, [sp, #84] @ 0x54 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - blx 57998 │ │ │ │ - str r0, [sp, #80] @ 0x50 │ │ │ │ - cbnz r0, c954a │ │ │ │ - ldr r1, [pc, #424] @ (c96b4 ) │ │ │ │ - ldr r0, [sp, #84] @ 0x54 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbnz r0, c954a │ │ │ │ - movs r2, #1 │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - str r3, [r6, #0] │ │ │ │ - ldr r0, [pc, #408] @ (c96b8 ) │ │ │ │ - add r1, sp, #92 @ 0x5c │ │ │ │ - str r2, [sp, #92] @ 0x5c │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #400] @ (c96bc ) │ │ │ │ - ldr r3, [pc, #384] @ (c96ac ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w c969e │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #108 @ 0x6c │ │ │ │ - vpop {d8} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #372] @ (c96c0 ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbz r0, c958e │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n c9584 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.w c9696 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r1, [r2, #0] │ │ │ │ - mov r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - blt.n c95a4 │ │ │ │ - ldr.w r1, [fp] │ │ │ │ - cmp r2, r1 │ │ │ │ - ble.n c95ac │ │ │ │ - mvn.w r3, #10 │ │ │ │ - movs r2, #11 │ │ │ │ - b.n c958a │ │ │ │ - mvn.w r3, #2 │ │ │ │ - movs r2, #3 │ │ │ │ - str r3, [r6, #0] │ │ │ │ - b.n c951c │ │ │ │ - ldr r1, [pc, #308] @ (c96c4 ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n c9556 │ │ │ │ - mvn.w r3, #1 │ │ │ │ - movs r2, #2 │ │ │ │ - b.n c958a │ │ │ │ - mvn.w r3, #8 │ │ │ │ - movs r2, #9 │ │ │ │ - b.n c958a │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.n c96a2 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - cbz r2, c95e2 │ │ │ │ - mla r3, r3, r3, r3 │ │ │ │ - ldr r2, [pc, #268] @ (c96c8 ) │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - add r0, sp, #92 @ 0x5c │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #0] │ │ │ │ - asrs r3, r3, #1 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - mov r3, r9 │ │ │ │ - blx 5d9c8 │ │ │ │ - mov r3, sl │ │ │ │ - mov r2, r9 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - blx 5f08c │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bgt.n c968e │ │ │ │ - ldr r0, [pc, #232] @ (c96cc ) │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - mov r1, r5 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - blx 5b0f0 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - add r3, sp, #96 @ 0x60 │ │ │ │ - mov r2, r9 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - mov r1, r4 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r0, r5 │ │ │ │ - mov r3, sl │ │ │ │ - str r6, [sp, #12] │ │ │ │ - vstr s0, [sp, #96] @ 0x60 │ │ │ │ - blx 62644 │ │ │ │ - ldr r0, [pc, #188] @ (c96d0 ) │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - add r0, pc │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mov r2, r7 │ │ │ │ - strd r8, fp, [sp, #4] │ │ │ │ - blx 5e9dc │ │ │ │ - mov r3, r9 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - strd fp, r6, [sp, #8] │ │ │ │ - strd sl, r8, [sp] │ │ │ │ - blx 62ca0 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - mov r0, r5 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - str r1, [sp, #32] │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r1, [sp, #76] @ 0x4c │ │ │ │ - str r1, [sp, #28] │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - strd fp, r1, [sp, #20] │ │ │ │ - mov r1, r4 │ │ │ │ - strd sl, r2, [sp, #4] │ │ │ │ - mov r2, r7 │ │ │ │ - str.w r8, [sp, #16] │ │ │ │ - str.w r9, [sp] │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - blx 5d1cc │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r0, [pc, #96] @ (c96d4 ) │ │ │ │ - add r0, pc │ │ │ │ - vldr s16, [r3] │ │ │ │ - blx 57478 │ │ │ │ - vcmpe.f32 s16, s0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ittt mi │ │ │ │ - ldrmi r3, [r4, #0] │ │ │ │ - addmi r3, #1 │ │ │ │ - strmi r3, [r6, #0] │ │ │ │ - b.n c9528 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - b.n c9528 │ │ │ │ - mvn.w r3, #3 │ │ │ │ - movs r2, #4 │ │ │ │ - b.n c958a │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r2, r2 │ │ │ │ - b.n c951c │ │ │ │ - nop │ │ │ │ - ldmia r4, {r2, r4, r6} │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - b.n c9204 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xeae0005a │ │ │ │ - mcr 0, 4, r0, cr14, cr10, {2} │ │ │ │ - ldmia r3!, {r2, r5, r6, r7} │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r4, #62] @ 0x3e │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - b.n c9eac │ │ │ │ + b.n c8f14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, #244 @ 0xf4 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - strd r0, r0, [r6, #-360]! @ 0x168 │ │ │ │ - strd r0, r0, [r2, #360]! @ 0x168 │ │ │ │ - ldrd r0, r0, [lr, #-360] @ 0x168 │ │ │ │ │ │ │ │ -000c96d8 : │ │ │ │ +000c94a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ - ldr r5, [pc, #592] @ (c9940 ) │ │ │ │ + ldr r5, [pc, #592] @ (c9708 ) │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ - ldr r4, [pc, #592] @ (c9944 ) │ │ │ │ + ldr r4, [pc, #592] @ (c970c ) │ │ │ │ mov r8, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r1, [pc, #592] @ (c9948 ) │ │ │ │ + ldr r1, [pc, #592] @ (c9710 ) │ │ │ │ ldr r6, [sp, #168] @ 0xa8 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ mov.w r4, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ @@ -153676,46 +153420,46 @@ │ │ │ │ str r3, [r6, #0] │ │ │ │ ldrd r4, fp, [sp, #160] @ 0xa0 │ │ │ │ str r0, [sp, #32] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ blx 57998 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w c9922 │ │ │ │ + beq.w c96ea │ │ │ │ ldr.w r0, [r8] │ │ │ │ cmp r0, #0 │ │ │ │ - blt.w c990c │ │ │ │ + blt.w c96d4 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w c9b34 │ │ │ │ + bne.w c98fc │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w c98ea │ │ │ │ + beq.w c96b2 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ sub.w sl, r4, #4 │ │ │ │ sub.w r7, fp, #8 │ │ │ │ subs r1, r3, #4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub.w r4, r3, #8 │ │ │ │ subs r3, r0, #1 │ │ │ │ cmp r5, #0 │ │ │ │ - beq.w c9968 │ │ │ │ + beq.w c9730 │ │ │ │ mul.w r5, r3, r0 │ │ │ │ - vldr s19, [pc, #524] @ c9964 │ │ │ │ + vldr s19, [pc, #524] @ c972c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ asrs r5, r5, #1 │ │ │ │ add r0, r5 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ adds r5, #1 │ │ │ │ add.w r0, r4, r0, lsl #3 │ │ │ │ vstr s19, [r0, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w c98e2 │ │ │ │ - ldr r2, [pc, #472] @ (c994c ) │ │ │ │ + beq.w c96aa │ │ │ │ + ldr r2, [pc, #472] @ (c9714 ) │ │ │ │ add.w r9, sp, #64 @ 0x40 │ │ │ │ - ldr r6, [pc, #468] @ (c9950 ) │ │ │ │ + ldr r6, [pc, #468] @ (c9718 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ add r2, sp, #92 @ 0x5c │ │ │ │ str r2, [sp, #28] │ │ │ │ add r2, sp, #84 @ 0x54 │ │ │ │ add r6, pc │ │ │ │ mov r8, r2 │ │ │ │ @@ -153738,34 +153482,34 @@ │ │ │ │ vldr s15, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ add.w r2, sl, r3, lsl #2 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ str r0, [r2, #0] │ │ │ │ - bne.n c97e0 │ │ │ │ + bne.n c95a8 │ │ │ │ vldr s14, [sp, #88] @ 0x58 │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n c98aa │ │ │ │ + beq.n c9672 │ │ │ │ add r3, r5 │ │ │ │ str r6, [sp, #16] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ add.w r3, r4, r3, lsl #3 │ │ │ │ strd r7, r6, [sp] │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - vldr s18, [pc, #316] @ c993c │ │ │ │ + vldr s18, [pc, #316] @ c9704 │ │ │ │ str r2, [r3, #0] │ │ │ │ mov r2, r8 │ │ │ │ vstr s19, [r3, #4] │ │ │ │ - ldr r3, [pc, #328] @ (c9954 ) │ │ │ │ + ldr r3, [pc, #328] @ (c971c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ blx 6598c │ │ │ │ vldr s14, [sp, #84] @ 0x54 │ │ │ │ vldr s13, [sp, #88] @ 0x58 │ │ │ │ vmov.f32 s15, #224 @ 0xbf000000 -0.5 │ │ │ │ @@ -153827,83 +153571,83 @@ │ │ │ │ add.w r2, r2, r3, lsl #3 │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r0, [r1, #4] │ │ │ │ vstr s15, [r2] │ │ │ │ vstr s14, [r2, #4] │ │ │ │ - bgt.w c978c │ │ │ │ + bgt.w c9554 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r2, #0] │ │ │ │ - ldr r2, [pc, #108] @ (c9958 ) │ │ │ │ - ldr r3, [pc, #84] @ (c9944 ) │ │ │ │ + ldr r2, [pc, #108] @ (c9720 ) │ │ │ │ + ldr r3, [pc, #84] @ (c970c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w c9b30 │ │ │ │ + bne.w c98f8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #108 @ 0x6c │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #2 │ │ │ │ mvn.w r2, #1 │ │ │ │ str r2, [r6, #0] │ │ │ │ - ldr r0, [pc, #68] @ (c995c ) │ │ │ │ + ldr r0, [pc, #68] @ (c9724 ) │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - b.n c98ea │ │ │ │ - ldr r1, [pc, #60] @ (c9960 ) │ │ │ │ + b.n c96b2 │ │ │ │ + ldr r1, [pc, #60] @ (c9728 ) │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w c9720 │ │ │ │ + bne.w c94e8 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str r2, [r6, #0] │ │ │ │ - b.n c9914 │ │ │ │ + b.n c96dc │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - ldmia r2, {r2, r3, r4} │ │ │ │ + ldmia r4, {r2, r4, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #48] @ 0x30 │ │ │ │ + str r0, [sp, #648] @ 0x288 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r7, #62 @ 0x3e │ │ │ │ + adds r1, #114 @ 0x72 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r7, #52 @ 0x34 │ │ │ │ + adds r1, #104 @ 0x68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r3, #84] @ 0x54 │ │ │ │ + str r2, [r5, #116] @ 0x74 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r0!, {r1, r5} │ │ │ │ + ldmia r2!, {r1, r3, r4, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - eors.w r0, lr, sl, lsr #1 │ │ │ │ - b.n c9a20 │ │ │ │ + stc 0, cr0, [r6, #-360] @ 0xfffffe98 │ │ │ │ + b.n c9c80 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ - vldr s19, [pc, #-8] @ c9964 │ │ │ │ + vldr s19, [pc, #-8] @ c972c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ vstr s19, [r2, #4] │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w c9b2a │ │ │ │ - ldr r3, [pc, #444] @ (c9b3c ) │ │ │ │ + beq.w c98f2 │ │ │ │ + ldr r3, [pc, #444] @ (c9904 ) │ │ │ │ mov fp, r2 │ │ │ │ - ldr r6, [pc, #444] @ (c9b40 ) │ │ │ │ + ldr r6, [pc, #444] @ (c9908 ) │ │ │ │ add.w r9, sp, #60 @ 0x3c │ │ │ │ add r3, pc │ │ │ │ strd sl, r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r6, pc │ │ │ │ add r3, sp, #92 @ 0x5c │ │ │ │ mov sl, r4 │ │ │ │ @@ -153938,38 +153682,38 @@ │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ lsls r2, r3, #2 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ add r0, r2 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ str r1, [r0, #0] │ │ │ │ - bne.n c99fe │ │ │ │ + bne.n c97c6 │ │ │ │ vldr s13, [sp, #88] @ 0x58 │ │ │ │ vcmp.f32 s13, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n c9af0 │ │ │ │ + beq.n c98b8 │ │ │ │ str r6, [sp, #16] │ │ │ │ mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ strd r5, r6, [sp] │ │ │ │ mov r1, r9 │ │ │ │ str r2, [r5, #0] │ │ │ │ ldr.w r2, [r8] │ │ │ │ vstr s19, [r5, #4] │ │ │ │ subs r2, r2, r3 │ │ │ │ add.w r3, r7, r3, lsl #3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r3, [pc, #292] @ (c9b44 ) │ │ │ │ + ldr r3, [pc, #292] @ (c990c ) │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 6598c │ │ │ │ - vldr s18, [pc, #264] @ c9b38 │ │ │ │ + vldr s18, [pc, #264] @ c9900 │ │ │ │ vldr s14, [sp, #84] @ 0x54 │ │ │ │ vmov.f32 s15, #224 @ 0xbf000000 -0.5 │ │ │ │ vldr s13, [sp, #88] @ 0x58 │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r6, [sp] │ │ │ │ add r0, sp, #76 @ 0x4c │ │ │ │ vmul.f32 s16, s14, s18 │ │ │ │ @@ -154039,35 +153783,274 @@ │ │ │ │ add.w r2, r7, r3, lsl #3 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ vstr s15, [r2] │ │ │ │ vstr s13, [r2, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ - ble.w c999e │ │ │ │ + ble.w c9766 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ add.w r1, r1, r0, lsl #2 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ - b.n c98ea │ │ │ │ + b.n c96b2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r2 │ │ │ │ - b.n c9b20 │ │ │ │ + b.n c98e8 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n c9914 │ │ │ │ + b.n c96dc │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - cmp r5, #48 @ 0x30 │ │ │ │ + cmp r7, #100 @ 0x64 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r5, #40 @ 0x28 │ │ │ │ + cmp r7, #92 @ 0x5c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r0, #52] @ 0x34 │ │ │ │ + str r4, [r2, #84] @ 0x54 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + │ │ │ │ +000c9910 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ + ldr r5, [pc, #496] @ (c9b18 ) │ │ │ │ + sub sp, #108 @ 0x6c │ │ │ │ + ldr r4, [pc, #496] @ (c9b1c ) │ │ │ │ + mov r7, r3 │ │ │ │ + add r5, pc │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r6, [sp, #200] @ 0xc8 │ │ │ │ + ldrd r9, sl, [sp, #156] @ 0x9c │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r1, [pc, #484] @ (c9b20 ) │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #100] @ 0x64 │ │ │ │ + mov.w r4, #0 │ │ │ │ + str r3, [r6, #0] │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + mov r4, r2 │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [sp, #180] @ 0xb4 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #188] @ 0xbc │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [sp, #192] @ 0xc0 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #196] @ 0xc4 │ │ │ │ + ldrd r8, fp, [sp, #172] @ 0xac │ │ │ │ + str r0, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + blx 57998 │ │ │ │ + str r0, [sp, #80] @ 0x50 │ │ │ │ + cbnz r0, c99ba │ │ │ │ + ldr r1, [pc, #424] @ (c9b24 ) │ │ │ │ + ldr r0, [sp, #84] @ 0x54 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbnz r0, c99ba │ │ │ │ + movs r2, #1 │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + str r3, [r6, #0] │ │ │ │ + ldr r0, [pc, #408] @ (c9b28 ) │ │ │ │ + add r1, sp, #92 @ 0x5c │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #400] @ (c9b2c ) │ │ │ │ + ldr r3, [pc, #384] @ (c9b1c ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w c9b0e │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #108 @ 0x6c │ │ │ │ + vpop {d8} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #372] @ (c9b30 ) │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbz r0, c99fe │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n c99f4 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.w c9b06 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r1, [r2, #0] │ │ │ │ + mov r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + blt.n c9a14 │ │ │ │ + ldr.w r1, [fp] │ │ │ │ + cmp r2, r1 │ │ │ │ + ble.n c9a1c │ │ │ │ + mvn.w r3, #10 │ │ │ │ + movs r2, #11 │ │ │ │ + b.n c99fa │ │ │ │ + mvn.w r3, #2 │ │ │ │ + movs r2, #3 │ │ │ │ + str r3, [r6, #0] │ │ │ │ + b.n c998c │ │ │ │ + ldr r1, [pc, #308] @ (c9b34 ) │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n c99c6 │ │ │ │ + mvn.w r3, #1 │ │ │ │ + movs r2, #2 │ │ │ │ + b.n c99fa │ │ │ │ + mvn.w r3, #8 │ │ │ │ + movs r2, #9 │ │ │ │ + b.n c99fa │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.n c9b12 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + cbz r2, c9a52 │ │ │ │ + mla r3, r3, r3, r3 │ │ │ │ + ldr r2, [pc, #268] @ (c9b38 ) │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + add r0, sp, #92 @ 0x5c │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #0] │ │ │ │ + asrs r3, r3, #1 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + mov r3, r9 │ │ │ │ + blx 5d9c8 │ │ │ │ + mov r3, sl │ │ │ │ + mov r2, r9 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r0, r5 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + blx 5f08c │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bgt.n c9afe │ │ │ │ + ldr r0, [pc, #232] @ (c9b3c ) │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + blx 5b0f0 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + add r3, sp, #96 @ 0x60 │ │ │ │ + mov r2, r9 │ │ │ │ + str r1, [sp, #8] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + mov r1, r4 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r0, r5 │ │ │ │ + mov r3, sl │ │ │ │ + str r6, [sp, #12] │ │ │ │ + vstr s0, [sp, #96] @ 0x60 │ │ │ │ + blx 62644 │ │ │ │ + ldr r0, [pc, #188] @ (c9b40 ) │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + add r0, pc │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mov r2, r7 │ │ │ │ + strd r8, fp, [sp, #4] │ │ │ │ + blx 5e9dc │ │ │ │ + mov r3, r9 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r0, r5 │ │ │ │ + strd fp, r6, [sp, #8] │ │ │ │ + strd sl, r8, [sp] │ │ │ │ + blx 62ca0 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + mov r0, r5 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + str r1, [sp, #32] │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r1, [sp, #76] @ 0x4c │ │ │ │ + str r1, [sp, #28] │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + strd fp, r1, [sp, #20] │ │ │ │ + mov r1, r4 │ │ │ │ + strd sl, r2, [sp, #4] │ │ │ │ + mov r2, r7 │ │ │ │ + str.w r8, [sp, #16] │ │ │ │ + str.w r9, [sp] │ │ │ │ + str r6, [sp, #40] @ 0x28 │ │ │ │ + blx 5d1cc │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r0, [pc, #96] @ (c9b44 ) │ │ │ │ + add r0, pc │ │ │ │ + vldr s16, [r3] │ │ │ │ + blx 57478 │ │ │ │ + vcmpe.f32 s16, s0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ittt mi │ │ │ │ + ldrmi r3, [r4, #0] │ │ │ │ + addmi r3, #1 │ │ │ │ + strmi r3, [r6, #0] │ │ │ │ + b.n c9998 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + b.n c9998 │ │ │ │ + mvn.w r3, #3 │ │ │ │ + movs r2, #4 │ │ │ │ + b.n c99fa │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r2, r2 │ │ │ │ + b.n c998c │ │ │ │ + nop │ │ │ │ + stmia r7!, {r2, r5, r6, r7} │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + b.n c9df4 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + b.n c98a8 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + orrs.w r0, lr, sl, lsr #1 │ │ │ │ + stmia r7!, {r2, r4, r5, r6} │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldrh r6, [r4, #28] │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + svc 150 @ 0x96 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + cmp r4, #136 @ 0x88 │ │ │ │ lsls r4, r3, #1 │ │ │ │ + b.n c958c │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + b.n c9670 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + b.n c9594 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ │ │ │ │ 000c9b48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d13} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3776] @ 0xec0 │ │ │ │ @@ -154427,25 +154410,24 @@ │ │ │ │ b.n c9fc2 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ stmia r5!, {r2, r3, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #12] │ │ │ │ + ldrh r0, [r1, #14] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n c9ef4 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ + @ instruction: 0xe804005a │ │ │ │ stmia r5!, {r1, r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ble.n ca02c │ │ │ │ + ble.n ca054 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n ca64c │ │ │ │ + b.n ca6bc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n ca550 │ │ │ │ + b.n ca5b0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r2, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r1, #254 @ 0xfe │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -155218,27 +155200,27 @@ │ │ │ │ mov r4, r5 │ │ │ │ b.n ca7c8 │ │ │ │ nop │ │ │ │ pop {r1, r2} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #0] │ │ │ │ + strh r0, [r0, #2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - udf #92 @ 0x5c │ │ │ │ + udf #148 @ 0x94 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cbnz r2, ca89a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bpl.n ca8a0 │ │ │ │ + bpl.n ca910 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r1, #27] │ │ │ │ + ldrb r4, [r7, #27] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bcs.n ca93c │ │ │ │ + bcs.n ca764 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r6, #22] │ │ │ │ + ldrb r0, [r4, #23] │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ add r3, r5 │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ @@ -155877,17 +155859,17 @@ │ │ │ │ ble.n cafe8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ adds r2, r3, r4 │ │ │ │ b.n caea8 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #12] │ │ │ │ + ldrb r4, [r4, #13] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r3, #2] │ │ │ │ + ldrb r6, [r1, #3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ subs r5, r2, #1 │ │ │ │ movs r0, #1 │ │ │ │ add.w ip, r3, r5 │ │ │ │ add r2, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -157108,55 +157090,55 @@ │ │ │ │ ldr.w sl, [sp, #96] @ 0x60 │ │ │ │ add r5, sp, #232 @ 0xe8 │ │ │ │ ldr.w r8, [sp, #140] @ 0x8c │ │ │ │ ldr.w r9, [sp, #100] @ 0x64 │ │ │ │ b.n cbce0 │ │ │ │ asrs r0, r5, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r2!, {r5, r6, r7} │ │ │ │ + ldmia r3, {r3, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1!, {r3, r6} │ │ │ │ + ldmia r1!, {r2, r3, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r5!, {r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r2, r3, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r0, r5, #11 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r7!, {r1, r3, r5} │ │ │ │ + stmia r7!, {r1, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r4, r7} │ │ │ │ + stmia r4!, {r3, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mov r8, sl │ │ │ │ + mov r8, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r4, r4, #32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r2!, {r2, r3, r4} │ │ │ │ + stmia r2!, {r4, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r4, r1, #29 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r6, #88] @ 0x58 │ │ │ │ + ldr r0, [r4, #92] @ 0x5c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r1!, {r2, r4, r6, r7} │ │ │ │ + stmia r2!, {r2} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r6} │ │ │ │ + stmia r2!, {r1, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add ip, r5 │ │ │ │ + add ip, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsrs r2, r0, #24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r0!, {r3} │ │ │ │ + stmia r0!, {r2, r3, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r1!, {r3, r4, r5, r6} │ │ │ │ + stmia r1!, {r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r6, r4, #20 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r1, #56] @ 0x38 │ │ │ │ + ldr r4, [r7, #56] @ 0x38 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ str r2, [sp, #236] @ 0xec │ │ │ │ bgt.n cbd14 │ │ │ │ cmp r3, r2 │ │ │ │ it gt │ │ │ │ strgt r5, [sp, #4] │ │ │ │ @@ -157584,25 +157566,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ add r3, pc, #64 @ (adr r3, cc160 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #112] @ 0x70 │ │ │ │ + str r0, [r4, #116] @ 0x74 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsrs r2, r4, #32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, #44 @ 0x2c │ │ │ │ + subs r6, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r4!, {r1, r4} │ │ │ │ + stmia r4!, {r1, r3, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r1, pc, #272 @ (adr r1, cc248 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r6, cc160 │ │ │ │ + cbnz r2, cc166 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r0, r7, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r3, r6 │ │ │ │ mov r4, r3 │ │ │ │ add.w r3, r3, #536870912 @ 0x20000000 │ │ │ │ @@ -157840,15 +157822,15 @@ │ │ │ │ b.n cc416 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r5, #19 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r3, #96 @ 0x60 │ │ │ │ + subs r3, #56 @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r0, r7, #11 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ sub.w sl, sl, r3 │ │ │ │ cmp.w sl, #0 │ │ │ │ ble.w cbfc8 │ │ │ │ @@ -158266,36 +158248,637 @@ │ │ │ │ b.n cc0a2 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ b.w cbfbc │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - adds r7, #42 @ 0x2a │ │ │ │ + adds r7, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r0, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ vshr.u32 q8, , #18 │ │ │ │ - adds r6, #84 @ 0x54 │ │ │ │ + adds r6, #44 @ 0x2c │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + │ │ │ │ +000cc8b4 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip] │ │ │ │ + sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ + str.w r0, [ip] │ │ │ │ + sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ + str.w r0, [ip] │ │ │ │ + sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ + str.w r0, [ip] │ │ │ │ + sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ + str.w r0, [ip, #720] @ 0x2d0 │ │ │ │ + sub.w sp, sp, #19712 @ 0x4d00 │ │ │ │ + mov r5, r2 │ │ │ │ + sub sp, #12 │ │ │ │ + ldr.w r2, [pc, #1440] @ cce90 │ │ │ │ + mov r6, r1 │ │ │ │ + add.w r1, sp, #19712 @ 0x4d00 │ │ │ │ + add r2, pc │ │ │ │ + adds r1, #4 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + addw r4, sp, #3336 @ 0xd08 │ │ │ │ + ldr.w r3, [pc, #1424] @ cce94 │ │ │ │ + mov r9, r0 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ + adds r2, #48 @ 0x30 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [r1, #0] │ │ │ │ + mov.w r3, #0 │ │ │ │ + add.w r3, sp, #19712 @ 0x4d00 │ │ │ │ + ldr.w fp, [r2] │ │ │ │ + add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ + adds r2, #52 @ 0x34 │ │ │ │ + adds r3, #56 @ 0x38 │ │ │ │ + ldr.w r1, [pc, #1392] @ cce98 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + add r1, pc │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ + adds r2, #60 @ 0x3c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ + adds r2, #64 @ 0x40 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ + adds r2, #68 @ 0x44 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ + adds r2, #72 @ 0x48 │ │ │ │ + ldr.w r8, [r2] │ │ │ │ + add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ + adds r2, #76 @ 0x4c │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ + adds r2, #80 @ 0x50 │ │ │ │ + ldr.w sl, [r2] │ │ │ │ + blx 57998 │ │ │ │ + sub.w r3, r4, #3232 @ 0xca0 │ │ │ │ + ldr.w r1, [pc, #1308] @ cce9c │ │ │ │ + add r1, pc │ │ │ │ + str r0, [r3, #0] │ │ │ │ + mov r0, r6 │ │ │ │ + blx 57998 │ │ │ │ + mov r7, r0 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w ccb38 │ │ │ │ + movs r0, #1 │ │ │ │ + subw r3, r4, #3228 @ 0xc9c │ │ │ │ + ldr.w r1, [pc, #1284] @ ccea0 │ │ │ │ + add r1, pc │ │ │ │ + str r0, [r3, #0] │ │ │ │ + mov r0, r9 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #1 │ │ │ │ + it gt │ │ │ │ + vmovgt s15, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + str.w r3, [r8, #4] │ │ │ │ + it gt │ │ │ │ + vcvtgt.f32.s32 s15, s15 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + it le │ │ │ │ + vmovle.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr.w r9, [r3] │ │ │ │ + movs r3, #0 │ │ │ │ + vstr s15, [r8] │ │ │ │ + str.w r3, [sl] │ │ │ │ + blx 57998 │ │ │ │ + sub.w r3, r4, #3232 @ 0xca0 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + orrs r0, r3 │ │ │ │ + bne.n cca26 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + str.w r2, [sl] │ │ │ │ + ldr.w r0, [pc, #1208] @ ccea4 │ │ │ │ + subw r4, r4, #3244 @ 0xcac │ │ │ │ + add r1, sp, #92 @ 0x5c │ │ │ │ + add r0, pc │ │ │ │ + str r3, [r4, #0] │ │ │ │ + blx 6423c │ │ │ │ + ldr.w r2, [pc, #1196] @ ccea8 │ │ │ │ + add.w r1, sp, #19712 @ 0x4d00 │ │ │ │ + ldr.w r3, [pc, #1168] @ cce94 │ │ │ │ + adds r1, #4 │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [r1, #0] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w cce84 │ │ │ │ + movs r0, #0 │ │ │ │ + add.w sp, sp, #19712 @ 0x4d00 │ │ │ │ + add sp, #12 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr.w r1, [pc, #1156] @ cceac │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + subw r3, r4, #3228 @ 0xc9c │ │ │ │ + ldr r6, [r3, #0] │ │ │ │ + orrs r0, r6 │ │ │ │ + beq.n ccb28 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.w ccb4a │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.n ccb30 │ │ │ │ + cmp r2, #1 │ │ │ │ + mov ip, r2 │ │ │ │ + it lt │ │ │ │ + movlt.w ip, #1 │ │ │ │ + cmp r1, ip │ │ │ │ + bgt.n ccb30 │ │ │ │ + cmp r2, r1 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + mov r0, r2 │ │ │ │ + it ge │ │ │ │ + movge r0, r1 │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + cmpge r3, r0 │ │ │ │ + itt lt │ │ │ │ + mvnlt.w r2, #4 │ │ │ │ + movlt r3, #5 │ │ │ │ + blt.n cc9e4 │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + ldr.w lr, [r0] │ │ │ │ + cmp ip, lr │ │ │ │ + bgt.w cce74 │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.w cce7c │ │ │ │ + cmp r6, #0 │ │ │ │ + it ne │ │ │ │ + cmpne ip, r0 │ │ │ │ + bgt.w cce7c │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + cmp ip, r0 │ │ │ │ + ble.n ccb52 │ │ │ │ + cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ + ittt ne │ │ │ │ + mvnne.w r2, #11 │ │ │ │ + movne r3, #12 │ │ │ │ + strne.w r2, [sl] │ │ │ │ + bne.n cc9e8 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w cce88 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n cc9fa │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + add r1, sp, #108 @ 0x6c │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + add r0, sp, #104 @ 0x68 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + str.w sl, [sp, #40] @ 0x28 │ │ │ │ + str.w r8, [sp, #32] │ │ │ │ + str.w fp, [sp, #20] │ │ │ │ + str.w fp, [sp] │ │ │ │ + blx 65158 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + vldr s14, [r8] │ │ │ │ + cmp r3, #1 │ │ │ │ + it gt │ │ │ │ + vmovgt s15, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + str.w r3, [r8, #4] │ │ │ │ + ite gt │ │ │ │ + vcvtgt.f32.s32 s15, s15 │ │ │ │ + vmovle.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + vcmp.f32 s15, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ls │ │ │ │ + vmovls.f32 s15, s14 │ │ │ │ + vstr s15, [r8] │ │ │ │ + b.n cc9fa │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n cc9e4 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n cc9e4 │ │ │ │ + ldr r1, [pc, #884] @ (cceb0 ) │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + subs r0, #0 │ │ │ │ + it ne │ │ │ │ + movne r0, #1 │ │ │ │ + b.n cc994 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n cc9e4 │ │ │ │ + ldr.w r0, [sl] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w cce8c │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.w cc9fa │ │ │ │ + cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ + beq.n ccabe │ │ │ │ + cmp r1, #1 │ │ │ │ + beq.n ccb96 │ │ │ │ + subw r2, r4, #3244 @ 0xcac │ │ │ │ + subs r1, #1 │ │ │ │ + add.w r3, lr, #1 │ │ │ │ + add r0, sp, #92 @ 0x5c │ │ │ │ + str r1, [r2, #0] │ │ │ │ + subw r2, r4, #3240 @ 0xca8 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + str r3, [r2, #0] │ │ │ │ + add r2, sp, #96 @ 0x60 │ │ │ │ + ldr r3, [pc, #812] @ (cceb4 ) │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + cmp r3, r2 │ │ │ │ + add.w r6, r1, #1 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + sub.w r6, r1, r6, lsl #3 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + sub.w r9, r1, #8 │ │ │ │ + blt.n ccc76 │ │ │ │ + cmp r7, #0 │ │ │ │ + bne.n cccac │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + cmp r2, r3 │ │ │ │ + beq.w cccda │ │ │ │ + ldr r7, [pc, #760] @ (cceb8 ) │ │ │ │ + add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ + ldr r1, [pc, #756] @ (ccebc ) │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + add r7, pc │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ + add r1, pc │ │ │ │ + strd fp, r3, [sp, #4] │ │ │ │ + add.w r0, r7, #12 │ │ │ │ + mov r3, r5 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r0, #11 │ │ │ │ + it lt │ │ │ │ + movlt r0, #11 │ │ │ │ + cmp r3, r0 │ │ │ │ + ble.w cccf6 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r3, r6 │ │ │ │ + str r6, [sp, #16] │ │ │ │ + add r6, sp, #136 @ 0x88 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + sub.w r1, r6, #28 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + sub.w r0, r6, #32 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + str.w sl, [sp, #40] @ 0x28 │ │ │ │ + str.w r8, [sp, #32] │ │ │ │ + str.w fp, [sp, #20] │ │ │ │ + str.w fp, [sp] │ │ │ │ + blx 65158 │ │ │ │ + sub.w r3, r4, #3232 @ 0xca0 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cbnz r3, ccc3a │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w ccda6 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + cmp r2, #2 │ │ │ │ + bgt.w ccd78 │ │ │ │ + cmp r2, #1 │ │ │ │ + it gt │ │ │ │ + vmovgt s15, r2 │ │ │ │ + vldr s14, [r8] │ │ │ │ + mov.w r3, #0 │ │ │ │ + it gt │ │ │ │ + vcvtgt.f32.s32 s15, s15 │ │ │ │ + str.w r3, [r8, #4] │ │ │ │ + it le │ │ │ │ + vmovle.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + vcmp.f32 s15, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s14, s15 │ │ │ │ + vstr s14, [r8] │ │ │ │ + b.n cc9fa │ │ │ │ + subw r1, r4, #3244 @ 0xcac │ │ │ │ + subs r2, r2, r3 │ │ │ │ + adds r3, #1 │ │ │ │ + subw r0, r4, #3240 @ 0xca8 │ │ │ │ + str r2, [r1, #0] │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + mla r1, r2, r3, r3 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + add.w r1, r6, r1, lsl #3 │ │ │ │ + adds r2, #1 │ │ │ │ + str r2, [r0, #0] │ │ │ │ + ldr r2, [pc, #548] @ (ccec0 ) │ │ │ │ + add r0, sp, #92 @ 0x5c │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add r2, sp, #96 @ 0x60 │ │ │ │ + blx 5d9c8 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq.n ccbb0 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #520] @ (ccec4 ) │ │ │ │ + ldr r0, [pc, #524] @ (ccec8 ) │ │ │ │ + add r3, pc │ │ │ │ + adds r3, #4 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [pc, #520] @ (ccecc ) │ │ │ │ + add r0, pc │ │ │ │ + add r3, pc │ │ │ │ + blx 60918 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne.w ccbbe │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + add.w r9, r9, r2, lsl #3 │ │ │ │ + mla r3, r3, r2, r2 │ │ │ │ + add.w r6, r6, r3, lsl #3 │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + ldr r3, [r6, #4] │ │ │ │ + str.w r3, [r9, #4] │ │ │ │ + str.w r2, [r9] │ │ │ │ + b.n cc9fa │ │ │ │ + ldr r6, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r6, [sp, #8] │ │ │ │ + add r6, sp, #136 @ 0x88 │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + sub.w r9, r6, #32 │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + strd fp, r1, [sp, #20] │ │ │ │ + sub.w r1, r6, #28 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + str r0, [sp, #12] │ │ │ │ + mov r0, r9 │ │ │ │ + strd fp, r2, [sp] │ │ │ │ + mov r2, r5 │ │ │ │ + str.w sl, [sp, #32] │ │ │ │ + str r1, [sp, #68] @ 0x44 │ │ │ │ + blx 628f4 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w ccc28 │ │ │ │ + subw r2, r4, #3236 @ 0xca4 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #48 @ 0x30 │ │ │ │ + ble.n ccdaa │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + strd fp, r2, [sp, #20] │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + str r0, [sp, #12] │ │ │ │ + mov r0, r9 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + sub.w r2, r6, #36 @ 0x24 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [sp, #36] @ 0x24 │ │ │ │ + str.w sl, [sp, #40] @ 0x28 │ │ │ │ + str.w r8, [sp, #32] │ │ │ │ + str r3, [sp, #16] │ │ │ │ + blx 65158 │ │ │ │ + b.n ccc28 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + subw r1, r4, #3244 @ 0xcac │ │ │ │ + str r3, [sp, #8] │ │ │ │ + subw r4, r4, #3240 @ 0xca8 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + subs r2, #2 │ │ │ │ + ldr r0, [pc, #324] @ (cced0 ) │ │ │ │ + adds r3, #16 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #324] @ (cced4 ) │ │ │ │ + add r0, pc │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + str r2, [r1, #0] │ │ │ │ + sub.w r1, r6, #44 @ 0x2c │ │ │ │ + str r2, [r4, #0] │ │ │ │ + sub.w r2, r6, #40 @ 0x28 │ │ │ │ + blx 60918 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + b.n ccc42 │ │ │ │ + add.w r3, r7, #16 │ │ │ │ + ldr r7, [pc, #296] @ (cced8 ) │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + mov r1, r5 │ │ │ │ + add r7, pc │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mov r0, r7 │ │ │ │ + add r2, sp, #504 @ 0x1f8 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + blx 5e9dc │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + str r1, [sp, #8] │ │ │ │ + mov r0, r7 │ │ │ │ + movs r1, #49 @ 0x31 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r7, [r5, #0] │ │ │ │ + ldr r3, [pc, #256] @ (ccedc ) │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mul.w r1, r7, r1 │ │ │ │ + add.w ip, r7, r1 │ │ │ │ + rsb r7, r7, #49 @ 0x31 │ │ │ │ + add.w r1, r2, r1, lsl #3 │ │ │ │ + str r1, [sp, #4] │ │ │ │ + add.w r2, r4, ip, lsl #3 │ │ │ │ + movs r1, #0 │ │ │ │ + subw r2, r2, #3224 @ 0xc98 │ │ │ │ + str r1, [r2, #0] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + subw r2, r4, #3244 @ 0xcac │ │ │ │ + str r7, [r2, #0] │ │ │ │ + sub.w r2, r6, #44 @ 0x2c │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + mov r1, r7 │ │ │ │ + blx 60918 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #28] │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + mov r0, r9 │ │ │ │ + strd fp, r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + str r7, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r7, [sp, #8] │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + sub.w r7, r6, #24 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + str r7, [sp, #32] │ │ │ │ + sub.w r7, r6, #36 @ 0x24 │ │ │ │ + str.w sl, [sp, #40] @ 0x28 │ │ │ │ + str r7, [sp, #0] │ │ │ │ + blx 65158 │ │ │ │ + sub.w r3, r4, #3232 @ 0xca0 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cbnz r3, cce54 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n ccda6 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [pc, #128] @ (ccee0 ) │ │ │ │ + ldr r0, [pc, #128] @ (ccee4 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + adds r2, #16 │ │ │ │ + add r0, pc │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mov r2, r5 │ │ │ │ + blx 5e9dc │ │ │ │ + b.n ccc28 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n cc9e4 │ │ │ │ + mvn.w r2, #9 │ │ │ │ + movs r3, #10 │ │ │ │ + b.n cc9e4 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n cc9e8 │ │ │ │ + negs r3, r0 │ │ │ │ + b.n cc9e8 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + cbz r4, cceba │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + @ instruction: 0xb600 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + svc 196 @ 0xc4 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + rev r2, r4 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + str r7, [sp, #32] │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + sub sp, #16 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + push {r4, lr} │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + @ instruction: 0xfb4e005b │ │ │ │ + @ instruction: 0xfb0c005b │ │ │ │ + @ instruction: 0xb848 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + @ instruction: 0xfa36005b │ │ │ │ + @ instruction: 0xfa18005b │ │ │ │ + add r5, sp, #896 @ 0x380 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + adds r0, #142 @ 0x8e │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + add r4, sp, #32 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + cmp r7, #194 @ 0xc2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ + add r4, sp, #960 @ 0x3c0 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + cmp r7, #122 @ 0x7a │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldr??.w r0, [r2, fp, lsl #1] │ │ │ │ + add r4, sp, #240 @ 0xf0 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ │ │ │ │ -000cc8b4 : │ │ │ │ +000ccee8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ mov r5, r2 │ │ │ │ - ldr.w r2, [pc, #1628] @ ccf28 │ │ │ │ + ldr.w r2, [pc, #1628] @ cd55c │ │ │ │ mov r7, r3 │ │ │ │ - ldr.w r3, [pc, #1624] @ ccf2c │ │ │ │ + ldr.w r3, [pc, #1624] @ cd560 │ │ │ │ add r2, pc │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ mov r4, r1 │ │ │ │ - ldr.w r1, [pc, #1620] @ ccf30 │ │ │ │ + ldr.w r1, [pc, #1620] @ cd564 │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -158327,212 +158910,212 @@ │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #1532] @ ccf34 │ │ │ │ + ldr.w r1, [pc, #1532] @ cd568 │ │ │ │ mov fp, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w ccaaa │ │ │ │ + bne.w cd0de │ │ │ │ mov r3, fp │ │ │ │ mov r0, r9 │ │ │ │ str.w fp, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n cc9fa │ │ │ │ - ldr.w r1, [pc, #1500] @ ccf38 │ │ │ │ + bne.n cd02e │ │ │ │ + ldr.w r1, [pc, #1500] @ cd56c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ subs r1, r0, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ - ldr.w r1, [pc, #1488] @ ccf3c │ │ │ │ + ldr.w r1, [pc, #1488] @ cd570 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #1480] @ ccf40 │ │ │ │ + ldr.w r1, [pc, #1480] @ cd574 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str.w r3, [sl] │ │ │ │ str r0, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n cc9b2 │ │ │ │ + ble.n ccfe6 │ │ │ │ add.w ip, r7, r3, lsl #2 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r3], #4 │ │ │ │ - cbz r1, cc9ae │ │ │ │ + cbz r1, ccfe2 │ │ │ │ ldr.w r1, [sl] │ │ │ │ adds r1, #1 │ │ │ │ str.w r1, [sl] │ │ │ │ cmp ip, r3 │ │ │ │ - bne.n cc99e │ │ │ │ + bne.n ccfd2 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r1, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - bne.n cca42 │ │ │ │ + bne.n cd076 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r2, [r1, #0] │ │ │ │ - ldr.w r0, [pc, #1404] @ ccf44 │ │ │ │ + ldr.w r0, [pc, #1404] @ cd578 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1392] @ ccf48 │ │ │ │ - ldr.w r3, [pc, #1360] @ ccf2c │ │ │ │ + ldr.w r2, [pc, #1392] @ cd57c │ │ │ │ + ldr.w r3, [pc, #1360] @ cd560 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w ccf20 │ │ │ │ + bne.w cd554 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #188 @ 0xbc │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr.w r1, [pc, #1360] @ ccf4c │ │ │ │ + ldr.w r1, [pc, #1360] @ cd580 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr.w r1, [pc, #1348] @ ccf50 │ │ │ │ + ldr.w r1, [pc, #1348] @ cd584 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #1340] @ ccf54 │ │ │ │ + ldr.w r1, [pc, #1340] @ cd588 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ str.w r1, [sl] │ │ │ │ str r0, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ cmp r3, r1 │ │ │ │ itt gt │ │ │ │ movgt r2, #1 │ │ │ │ strgt r2, [sp, #44] @ 0x2c │ │ │ │ - bgt.n cc998 │ │ │ │ + bgt.n ccfcc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r1, [r3, #0] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n ccac4 │ │ │ │ + beq.n cd0f8 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n ccad8 │ │ │ │ + beq.n cd10c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n ccb00 │ │ │ │ + blt.n cd134 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ cmp r1, #1 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n ccaf0 │ │ │ │ + blt.n cd124 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n ccaf8 │ │ │ │ + ble.n cd12c │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ andgt.w r0, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n ccaf8 │ │ │ │ + bne.n cd12c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w ccf14 │ │ │ │ + ble.w cd548 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cmp r1, r3 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ andgt.w r0, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w ccf14 │ │ │ │ + bne.w cd548 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r0, r3 │ │ │ │ - bge.n ccb10 │ │ │ │ + bge.n cd144 │ │ │ │ mvn.w r2, #12 │ │ │ │ movs r3, #13 │ │ │ │ - b.n cc9c2 │ │ │ │ - ldr.w r1, [pc, #1196] @ ccf58 │ │ │ │ + b.n ccff6 │ │ │ │ + ldr.w r1, [pc, #1196] @ cd58c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ orrs r0, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ - b.n cca08 │ │ │ │ - ldr.w r1, [pc, #1172] @ ccf5c │ │ │ │ + b.n cd03c │ │ │ │ + ldr.w r1, [pc, #1172] @ cd590 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, ccb08 │ │ │ │ + cbz r0, cd13c │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n cca4c │ │ │ │ - ldr.w r1, [pc, #1156] @ ccf60 │ │ │ │ + bne.n cd080 │ │ │ │ + ldr.w r1, [pc, #1156] @ cd594 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n cca4c │ │ │ │ + bne.n cd080 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n cc9c2 │ │ │ │ + b.n ccff6 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n cc9c2 │ │ │ │ + b.n ccff6 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n cc9c2 │ │ │ │ + b.n ccff6 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n cc9c2 │ │ │ │ + b.n ccff6 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n cc9c2 │ │ │ │ + b.n ccff6 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w ccf24 │ │ │ │ + bne.w cd558 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.w cc9d4 │ │ │ │ - ldr.w r0, [pc, #1088] @ ccf64 │ │ │ │ + beq.w cd008 │ │ │ │ + ldr.w r0, [pc, #1088] @ cd598 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ - ldr.w r0, [pc, #1084] @ ccf68 │ │ │ │ + ldr.w r0, [pc, #1084] @ cd59c │ │ │ │ vmov.f32 s17, s0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -158545,15 +159128,15 @@ │ │ │ │ str r2, [sp, #128] @ 0x80 │ │ │ │ vcvt.f32.s32 s14, s15 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ vdiv.f32 s15, s14, s0 │ │ │ │ vmul.f32 s15, s15, s17 │ │ │ │ vstr s15, [sp, #160] @ 0xa0 │ │ │ │ - ble.w cc9d4 │ │ │ │ + ble.w cd008 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ vmov.f32 s17, s0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ subs r7, #4 │ │ │ │ adds r3, #1 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ add.w r9, sp, #164 @ 0xa4 │ │ │ │ @@ -158577,41 +159160,41 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r4, r3 │ │ │ │ mov r8, r1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str.w ip, [sp, #92] @ 0x5c │ │ │ │ ldr.w r3, [r7, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ccce6 │ │ │ │ + beq.w cd31a │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w ccd08 │ │ │ │ + bne.w cd33c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r4, r3 │ │ │ │ - beq.n ccc1a │ │ │ │ + beq.n cd24e │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ add r1, sp, #132 @ 0x84 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r0, [pc, #920] @ (ccf6c ) │ │ │ │ + ldr r0, [pc, #920] @ (cd5a0 ) │ │ │ │ add r0, pc │ │ │ │ mla r2, r3, r4, r4 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ add.w r2, r3, r2, lsl #3 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ blx 612e8 │ │ │ │ add r0, sp, #148 @ 0x94 │ │ │ │ vstr s0, [sp, #148] @ 0x94 │ │ │ │ blx 5724c │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w ccefe │ │ │ │ + bne.w cd532 │ │ │ │ vldr s15, [sp, #148] @ 0x94 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite gt │ │ │ │ vmulgt.f32 s15, s15, s17 │ │ │ │ vldrle s15, [sp, #160] @ 0xa0 │ │ │ │ @@ -158622,34 +159205,34 @@ │ │ │ │ strd r5, r8, [sp, #48] @ 0x30 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r4 │ │ │ │ vstr s14, [sp, #172] @ 0xac │ │ │ │ vstr s13, [sp, #176] @ 0xb0 │ │ │ │ cmp r7, r1 │ │ │ │ str r7, [sp, #132] @ 0x84 │ │ │ │ - bgt.n cccbc │ │ │ │ + bgt.n cd2f0 │ │ │ │ mov r5, r8 │ │ │ │ mov sl, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r1 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ - b.n ccc50 │ │ │ │ + b.n cd284 │ │ │ │ subs r4, #1 │ │ │ │ sub.w sl, sl, #8 │ │ │ │ cmp r4, r2 │ │ │ │ - blt.n cccbc │ │ │ │ + blt.n cd2f0 │ │ │ │ vldr s16, [sl, #-16] │ │ │ │ vldr s15, [sl, #-12] │ │ │ │ ldr.w r1, [r5, #-4]! │ │ │ │ vsub.f32 s16, s16, s14 │ │ │ │ vsub.f32 s15, s15, s13 │ │ │ │ vstr s16, [sp, #164] @ 0xa4 │ │ │ │ vstr s15, [sp, #168] @ 0xa8 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.n ccc46 │ │ │ │ + beq.n cd27a │ │ │ │ mov r0, r9 │ │ │ │ blx 65794 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vldr s15, [sp, #140] @ 0x8c │ │ │ │ vldr s14, [sp, #172] @ 0xac │ │ │ │ vldr s13, [sp, #176] @ 0xb0 │ │ │ │ @@ -158659,106 +159242,106 @@ │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmpe.f32 s16, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n cccf4 │ │ │ │ + bmi.n cd328 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ subs r4, #1 │ │ │ │ sub.w sl, sl, #8 │ │ │ │ cmp r4, r2 │ │ │ │ - bge.n ccc50 │ │ │ │ + bge.n cd284 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r4, r7 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ mov r7, r8 │ │ │ │ str r5, [sp, #132] @ 0x84 │ │ │ │ ldr.w r8, [sp, #52] @ 0x34 │ │ │ │ vstr s14, [r6, #-8] │ │ │ │ vstr s13, [r6, #-4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w cce20 │ │ │ │ + bne.w cd454 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n ccd8e │ │ │ │ + bne.n cd3c2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ adds r5, #1 │ │ │ │ adds r6, #8 │ │ │ │ add r8, fp │ │ │ │ cmp r5, r2 │ │ │ │ - ble.w ccbb2 │ │ │ │ - b.n cc9d4 │ │ │ │ + ble.w cd1e6 │ │ │ │ + b.n cd008 │ │ │ │ vadd.f32 s14, s14, s15 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ vstr s13, [sp, #168] @ 0xa8 │ │ │ │ vstr s14, [sp, #164] @ 0xa4 │ │ │ │ vstr s14, [sp, #172] @ 0xac │ │ │ │ - b.n ccc34 │ │ │ │ + b.n cd268 │ │ │ │ cmp r5, r4 │ │ │ │ - ble.w ccf10 │ │ │ │ + ble.w cd544 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #1 │ │ │ │ - bne.w ccece │ │ │ │ + bne.w cd502 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ add.w r2, r3, r5, lsl #4 │ │ │ │ mov r3, r5 │ │ │ │ vldr s15, [r2, #-8] │ │ │ │ mov r1, r3 │ │ │ │ subs r3, #1 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ccd40 │ │ │ │ + bne.n cd374 │ │ │ │ vldr s15, [r2, #-4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w cceca │ │ │ │ + beq.w cd4fe │ │ │ │ subs r2, #16 │ │ │ │ cmp r3, r4 │ │ │ │ - bne.n ccd1e │ │ │ │ + bne.n cd352 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r3, r5 │ │ │ │ - bge.w ccbc4 │ │ │ │ + bge.w cd1f8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ subs r3, r1, #1 │ │ │ │ cmp r3, r5 │ │ │ │ - blt.w ccf1c │ │ │ │ + blt.w cd550 │ │ │ │ sub.w r2, fp, #8 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r8 │ │ │ │ vldr s15, [r2, #8] │ │ │ │ mov r0, r3 │ │ │ │ adds r3, #1 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ccd84 │ │ │ │ + bne.n cd3b8 │ │ │ │ vldr s15, [r2, #12] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w ccf08 │ │ │ │ + beq.w cd53c │ │ │ │ add r2, fp │ │ │ │ cmp r1, r3 │ │ │ │ - bne.n ccd62 │ │ │ │ + bne.n cd396 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ - b.n ccbc4 │ │ │ │ + b.n cd1f8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #460] @ (ccf70 ) │ │ │ │ + ldr r0, [pc, #460] @ (cd5a4 ) │ │ │ │ add r0, pc │ │ │ │ mul.w sl, r3, r2 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ add r3, sp, #144 @ 0x90 │ │ │ │ str r3, [sp, #32] │ │ │ │ add.w r3, sl, #1 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ @@ -158792,36 +159375,36 @@ │ │ │ │ movgt r2, r5 │ │ │ │ str r2, [r1, r3] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #132] @ 0x84 │ │ │ │ cmp r2, r3 │ │ │ │ - ble.w cccde │ │ │ │ + ble.w cd312 │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ add r2, sl │ │ │ │ add r3, sl │ │ │ │ add.w r3, r1, r3, lsl #3 │ │ │ │ add.w r1, r1, r2, lsl #3 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #8] │ │ │ │ adds r3, #8 │ │ │ │ str r2, [r3, #4] │ │ │ │ cmp r3, r1 │ │ │ │ - bne.n cce14 │ │ │ │ - b.n cccde │ │ │ │ + bne.n cd448 │ │ │ │ + b.n cd312 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #320] @ (ccf74 ) │ │ │ │ + ldr r0, [pc, #320] @ (cd5a8 ) │ │ │ │ add r0, pc │ │ │ │ mul.w sl, r3, r2 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mla r3, r2, r4, r4 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ add.w r2, sl, r4 │ │ │ │ @@ -158864,184 +159447,184 @@ │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ it gt │ │ │ │ movgt r2, r5 │ │ │ │ str r2, [r1, r3] │ │ │ │ subs r3, r4, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ - ble.w cccd8 │ │ │ │ + ble.w cd30c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ sub.w r2, r3, #8 │ │ │ │ add.w sl, r3, sl, lsl #3 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [sl, #8] │ │ │ │ add.w sl, sl, #8 │ │ │ │ str.w r3, [sl, #4] │ │ │ │ cmp r2, sl │ │ │ │ - bne.n cceb8 │ │ │ │ - b.n cccd8 │ │ │ │ + bne.n cd4ec │ │ │ │ + b.n cd30c │ │ │ │ mov r4, r1 │ │ │ │ - b.n ccd46 │ │ │ │ + b.n cd37a │ │ │ │ mvns r1, r3 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ lsls r1, r1, #3 │ │ │ │ vldr s15, [r2] │ │ │ │ mov r0, r3 │ │ │ │ subs r3, #1 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ccef6 │ │ │ │ + bne.n cd52a │ │ │ │ vldr s15, [r2, #4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n ccf0c │ │ │ │ + beq.n cd540 │ │ │ │ add r2, r1 │ │ │ │ cmp r3, r4 │ │ │ │ - bne.n cced6 │ │ │ │ - b.n ccd46 │ │ │ │ + bne.n cd50a │ │ │ │ + b.n cd37a │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mvn.w r3, #5 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n cc9d4 │ │ │ │ + b.n cd008 │ │ │ │ mov r1, r0 │ │ │ │ - b.n ccd8a │ │ │ │ + b.n cd3be │ │ │ │ mov r4, r0 │ │ │ │ - b.n ccd46 │ │ │ │ + b.n cd37a │ │ │ │ mov r4, r5 │ │ │ │ - b.n ccd46 │ │ │ │ + b.n cd37a │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ - b.n cc9c2 │ │ │ │ + b.n ccff6 │ │ │ │ mov r1, r5 │ │ │ │ - b.n ccd8a │ │ │ │ + b.n cd3be │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n cc9c6 │ │ │ │ - ldr r0, [sp, #240] @ 0xf0 │ │ │ │ + b.n ccffa │ │ │ │ + str r2, [sp, #32] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6d2 │ │ │ │ + sub sp, #376 @ 0x178 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r4, ccf6c │ │ │ │ + add r3, sp, #864 @ 0x360 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add sp, #160 @ 0xa0 │ │ │ │ + add r2, sp, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r0, ccf48 │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r2, ccf44 │ │ │ │ + add r2, sp, #1016 @ 0x3f8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - rev r6, r1 │ │ │ │ + push {r1, r3, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r7, [sp, #208] @ 0xd0 │ │ │ │ + str r1, [sp, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r7, sp, #536 @ 0x218 │ │ │ │ + add r1, sp, #408 @ 0x198 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - sub sp, #8 │ │ │ │ + add r2, sp, #568 @ 0x238 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add sp, #400 @ 0x190 │ │ │ │ + add r2, sp, #384 @ 0x180 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, sp, #848 @ 0x350 │ │ │ │ + add r0, sp, #720 @ 0x2d0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, sp, #728 @ 0x2d8 │ │ │ │ + add r1, sp, #712 @ 0x2c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r2, r1] │ │ │ │ + strb r2, [r2, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r3, r4, r5} │ │ │ │ + add r6, sp, #208 @ 0xd0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb6c2 │ │ │ │ + sub sp, #216 @ 0xd8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r4, ccfce │ │ │ │ + add r5, sp, #480 @ 0x1e0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh.w r0, [r2, fp, lsl #1] │ │ │ │ - cmp r7, #74 @ 0x4a │ │ │ │ + @ instruction: 0xf312005b │ │ │ │ + cmp r0, #246 @ 0xf6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ -000ccf78 : │ │ │ │ +000cd5ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d12} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ - ldr r5, [pc, #496] @ (cd180 ) │ │ │ │ + ldr r5, [pc, #496] @ (cd7b4 ) │ │ │ │ sub sp, #148 @ 0x94 │ │ │ │ - ldr r4, [pc, #496] @ (cd184 ) │ │ │ │ + ldr r4, [pc, #496] @ (cd7b8 ) │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ ldrd r9, r8, [sp, #232] @ 0xe8 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r5, [sp, #224] @ 0xe0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #140] @ 0x8c │ │ │ │ mov.w r4, #0 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - ldr r1, [pc, #476] @ (cd188 ) │ │ │ │ + ldr r1, [pc, #476] @ (cd7bc ) │ │ │ │ mov r4, r3 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [r9] │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ blx 57998 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w cd12c │ │ │ │ + beq.w cd760 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w fp, [r3] │ │ │ │ cmp.w fp, #0 │ │ │ │ - blt.w cd0f4 │ │ │ │ + blt.w cd728 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.w cd144 │ │ │ │ + blt.w cd778 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r0, #1 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r3, r0 │ │ │ │ - blt.w cd5c8 │ │ │ │ + blt.w cdbfc │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w cda18 │ │ │ │ + bne.w ce04c │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.w cd10a │ │ │ │ + beq.w cd73e │ │ │ │ cmp r1, #0 │ │ │ │ - beq.n cd10a │ │ │ │ + beq.n cd73e │ │ │ │ sub.w r3, r4, #8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ subs r3, r5, #4 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ adds r3, #1 │ │ │ │ lsls r3, r3, #3 │ │ │ │ sub.w r8, r2, r3 │ │ │ │ subs r3, #8 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w cd14c │ │ │ │ + bne.w cd780 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ movs r5, #1 │ │ │ │ - ldr r3, [pc, #348] @ (cd18c ) │ │ │ │ + ldr r3, [pc, #348] @ (cd7c0 ) │ │ │ │ mov r4, r5 │ │ │ │ - vldr s19, [pc, #328] @ cd17c │ │ │ │ + vldr s19, [pc, #328] @ cd7b0 │ │ │ │ mov r2, fp │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add r3, sp, #124 @ 0x7c │ │ │ │ str.w r8, [sp, #60] @ 0x3c │ │ │ │ mov sl, r3 │ │ │ │ str.w r9, [sp, #56] @ 0x38 │ │ │ │ - b.n cd080 │ │ │ │ + b.n cd6b4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ add.w r3, r3, r5, lsl #3 │ │ │ │ @@ -159053,37 +159636,37 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r5, r2 │ │ │ │ subs r5, r5, r4 │ │ │ │ mov r4, r6 │ │ │ │ adds r5, #1 │ │ │ │ cmp r4, r2 │ │ │ │ - bgt.w cd772 │ │ │ │ + bgt.w cdda6 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ adds r6, r4, #1 │ │ │ │ ldr.w r3, [r3, r4, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w cd5e4 │ │ │ │ + ble.w cdc18 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ cmp r3, r4 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add.w r7, r1, r4 │ │ │ │ add.w r7, r0, r7, lsl #3 │ │ │ │ - beq.n cd0b4 │ │ │ │ + beq.n cd6e8 │ │ │ │ add r3, r1 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ add.w r3, r0, r3, lsl #3 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 58120 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r4, r2 │ │ │ │ - bge.n cd04a │ │ │ │ + bge.n cd67e │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ subs r2, r2, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, sp, #100 @ 0x64 │ │ │ │ strd r7, r3, [sp, #4] │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -159099,86 +159682,86 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ movs r2, #0 │ │ │ │ movt r2, #49024 @ 0xbf80 │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ add r2, sp, #108 @ 0x6c │ │ │ │ blx 5f068 │ │ │ │ - b.n cd04a │ │ │ │ + b.n cd67e │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #144] @ (cd190 ) │ │ │ │ + ldr r0, [pc, #144] @ (cd7c4 ) │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #136] @ (cd194 ) │ │ │ │ - ldr r3, [pc, #116] @ (cd184 ) │ │ │ │ + ldr r2, [pc, #136] @ (cd7c8 ) │ │ │ │ + ldr r3, [pc, #116] @ (cd7b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w cda14 │ │ │ │ + bne.w ce048 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #148 @ 0x94 │ │ │ │ vpop {d8-d12} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #104] @ (cd198 ) │ │ │ │ + ldr r1, [pc, #104] @ (cd7cc ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w ccfcc │ │ │ │ + bne.w cd600 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n cd0fa │ │ │ │ + b.n cd72e │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n cd0fa │ │ │ │ + b.n cd72e │ │ │ │ mla sl, fp, fp, fp │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [pc, #72] @ (cd19c ) │ │ │ │ + ldr r3, [pc, #72] @ (cd7d0 ) │ │ │ │ add r5, sp, #108 @ 0x6c │ │ │ │ - vldr s19, [pc, #36] @ cd17c │ │ │ │ + vldr s19, [pc, #36] @ cd7b0 │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc │ │ │ │ mov.w sl, sl, asr #1 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ add.w sl, sl, #1 │ │ │ │ - ldr r3, [pc, #52] @ (cd1a0 ) │ │ │ │ + ldr r3, [pc, #52] @ (cd7d4 ) │ │ │ │ mov r4, sl │ │ │ │ str.w r8, [sp, #68] @ 0x44 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r3, sp, #100 @ 0x64 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ - b.n cd21c │ │ │ │ + b.n cd850 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - str r1, [sp, #496] @ 0x1f0 │ │ │ │ + ldrh r0, [r1, #26] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, r6] │ │ │ │ + ldr r7, [pc, #496] @ (cd9b0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subw r0, r0, #2139 @ 0x85b │ │ │ │ - uxtb r0, r4 │ │ │ │ + eor.w r0, r0, #91 @ 0x5b │ │ │ │ + add r4, sp, #944 @ 0x3b0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [sp, #8] │ │ │ │ + ldrh r6, [r1, #14] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, sp, #336 @ 0x150 │ │ │ │ + add r2, pc, #208 @ (adr r2, cd8a0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - sbcs.w r0, ip, #14352384 @ 0xdb0000 │ │ │ │ - sbc.w r0, r8, #14352384 @ 0xdb0000 │ │ │ │ + vqadd.s16 q8, q6, │ │ │ │ + vqadd.s8 q8, q4, │ │ │ │ cmp r3, fp │ │ │ │ - beq.n cd1ba │ │ │ │ + beq.n cd7ee │ │ │ │ add r3, r2 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r7 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r3, r1, r3, lsl #3 │ │ │ │ mov r1, r6 │ │ │ │ blx 58120 │ │ │ │ @@ -159212,31 +159795,31 @@ │ │ │ │ mov r3, r7 │ │ │ │ vldr s14, [r4] │ │ │ │ mov r4, sl │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ vstr s15, [sp, #104] @ 0x68 │ │ │ │ blx 61414 │ │ │ │ cmp.w fp, #0 │ │ │ │ - ble.w cd412 │ │ │ │ + ble.w cda46 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ sub.w sl, r4, fp │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add.w r8, fp, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr.w r3, [r3, fp, lsl #2] │ │ │ │ add.w r6, r2, fp │ │ │ │ cmp r3, #0 │ │ │ │ add.w r6, r1, r6, lsl #3 │ │ │ │ - bgt.n cd1a4 │ │ │ │ + bgt.n cd7d8 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ mov r1, r2 │ │ │ │ add r2, r8 │ │ │ │ cmn.w r8, r3 │ │ │ │ add.w r9, r0, r2, lsl #3 │ │ │ │ - beq.n cd25c │ │ │ │ + beq.n cd890 │ │ │ │ subs r3, r1, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r3, r0, r3, lsl #3 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 58120 │ │ │ │ @@ -159316,15 +159899,15 @@ │ │ │ │ vstr s15, [sp, #120] @ 0x78 │ │ │ │ vstr s15, [sp, #112] @ 0x70 │ │ │ │ vstr s15, [sp, #136] @ 0x88 │ │ │ │ vsub.f32 s15, s13, s14 │ │ │ │ vstr s13, [sp, #116] @ 0x74 │ │ │ │ vstr s15, [sp, #108] @ 0x6c │ │ │ │ vstr s15, [sp, #132] @ 0x84 │ │ │ │ - ble.n cd400 │ │ │ │ + ble.n cda34 │ │ │ │ mov r4, r9 │ │ │ │ mov.w r9, #1 │ │ │ │ strd sl, r7, [sp, #84] @ 0x54 │ │ │ │ add r3, sp, #132 @ 0x84 │ │ │ │ mov r7, r9 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ ldr.w r9, [sp, #92] @ 0x5c │ │ │ │ @@ -159376,51 +159959,51 @@ │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ str r2, [r4, #8] │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r2, [r4, #12] │ │ │ │ add r4, r9 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ cmp r2, r7 │ │ │ │ - bge.n cd35e │ │ │ │ + bge.n cd992 │ │ │ │ ldrd sl, r7, [sp, #84] @ 0x54 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ sub.w r4, sl, fp │ │ │ │ ldr.w fp, [sp, #80] @ 0x50 │ │ │ │ adds r4, #1 │ │ │ │ cmp.w fp, #0 │ │ │ │ - bgt.w cd21c │ │ │ │ + bgt.w cd850 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr.w r8, [sp, #68] @ 0x44 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w cd10a │ │ │ │ - ldr.w sl, [pc, #432] @ cd5d4 │ │ │ │ + ble.w cd73e │ │ │ │ + ldr.w sl, [pc, #432] @ cdc08 │ │ │ │ mov.w fp, #1 │ │ │ │ - ldr r0, [pc, #428] @ (cd5d8 ) │ │ │ │ + ldr r0, [pc, #428] @ (cdc0c ) │ │ │ │ mov r4, fp │ │ │ │ - ldr r3, [pc, #428] @ (cd5dc ) │ │ │ │ + ldr r3, [pc, #428] @ (cdc10 ) │ │ │ │ add sl, pc │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ str.w sl, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r5, r7 │ │ │ │ add.w r3, sl, #4 │ │ │ │ - vldr s16, [pc, #392] @ cd5d0 │ │ │ │ + vldr s16, [pc, #392] @ cdc04 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r9, r2 │ │ │ │ adds r3, r0, #4 │ │ │ │ ldr.w sl, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ - b.n cd4e2 │ │ │ │ + b.n cdb16 │ │ │ │ cmp r4, #1 │ │ │ │ - ble.n cd4b8 │ │ │ │ + ble.n cdaec │ │ │ │ add.w r7, sl, r4 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add.w r7, r8, r7, lsl #3 │ │ │ │ mov r1, r7 │ │ │ │ blx 62578 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ @@ -159429,15 +160012,15 @@ │ │ │ │ movt r3, #49024 @ 0xbf80 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #12] │ │ │ │ add.w ip, r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #344] @ (cd5e0 ) │ │ │ │ + ldr r0, [pc, #344] @ (cdc14 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ add r0, pc │ │ │ │ add.w r3, r1, fp, lsl #3 │ │ │ │ strd r7, r5, [sp, #20] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -159449,37 +160032,37 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ blx 62578 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r4, r3 │ │ │ │ - beq.n cd4d4 │ │ │ │ + beq.n cdb08 │ │ │ │ add r3, sl │ │ │ │ add.w r1, sl, r4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ add fp, r4 │ │ │ │ adds r4, #1 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, r4 │ │ │ │ - blt.w cd10a │ │ │ │ + blt.w cd73e │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ lsls r2, r4, #2 │ │ │ │ mov r6, r2 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r3, r4, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.n cd458 │ │ │ │ + bgt.n cda8c │ │ │ │ cmp r4, #1 │ │ │ │ - ble.n cd59e │ │ │ │ + ble.n cdbd2 │ │ │ │ add.w r7, sl, r4 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ vmov.f32 s17, #240 @ 0xbf800000 -1.0 │ │ │ │ add.w r7, r8, r7, lsl #3 │ │ │ │ subs r6, r4, #1 │ │ │ │ mov r1, r7 │ │ │ │ @@ -159535,40 +160118,40 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ blx 62578 │ │ │ │ ldrd r3, r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ cmn r4, r3 │ │ │ │ - beq.n cd5bc │ │ │ │ + beq.n cdbf0 │ │ │ │ sub.w r3, sl, r3 │ │ │ │ add.w r1, sl, r4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ add.w fp, fp, r4, lsl #1 │ │ │ │ adds r4, #2 │ │ │ │ add.w fp, fp, #1 │ │ │ │ - b.n cd4d8 │ │ │ │ + b.n cdb0c │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n cd0fa │ │ │ │ + b.n cd72e │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - subw r0, r8, #91 @ 0x5b │ │ │ │ - subw r0, r6, #91 @ 0x5b │ │ │ │ - add r3, sp, #360 @ 0x168 │ │ │ │ + stc 0, cr0, [r8], {91} @ 0x5b │ │ │ │ + stc 0, cr0, [r6], {91} @ 0x5b │ │ │ │ + add r5, pc, #344 @ (adr r5, cdd6c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, sp, #16 │ │ │ │ + add r5, pc, #0 @ (adr r5, cdc18 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmn r6, r3 │ │ │ │ - beq.n cd606 │ │ │ │ + beq.n cdc3a │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ subs r3, r1, r3 │ │ │ │ add r1, r6 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add.w r3, r0, r3, lsl #3 │ │ │ │ add.w r1, r0, r1, lsl #3 │ │ │ │ @@ -159579,15 +160162,15 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ subs r3, r2, #1 │ │ │ │ adds r1, r4, #2 │ │ │ │ cmp r3, r4 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ it le │ │ │ │ addle r7, sp, #108 @ 0x6c │ │ │ │ - bgt.w cd97a │ │ │ │ + bgt.w cdfae │ │ │ │ adds r6, r5, #1 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ add.w r8, sp, #116 @ 0x74 │ │ │ │ lsls r6, r6, #3 │ │ │ │ mov r1, sl │ │ │ │ add r3, r6 │ │ │ │ @@ -159628,15 +160211,15 @@ │ │ │ │ vstr s15, [sp, #120] @ 0x78 │ │ │ │ vstr s15, [sp, #112] @ 0x70 │ │ │ │ vstr s15, [sp, #136] @ 0x88 │ │ │ │ vsub.f32 s15, s13, s14 │ │ │ │ vstr s13, [sp, #116] @ 0x74 │ │ │ │ vstr s15, [sp, #108] @ 0x6c │ │ │ │ vstr s15, [sp, #132] @ 0x84 │ │ │ │ - ble.n cd75c │ │ │ │ + ble.n cdd90 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov.w r9, #1 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ add.w fp, sp, #132 @ 0x84 │ │ │ │ adds r6, r3, r4 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r4, r9 │ │ │ │ @@ -159689,96 +160272,96 @@ │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ str r2, [r6, #8] │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r2, [r6, #12] │ │ │ │ add r6, r9 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ cmp r2, r4 │ │ │ │ - bge.n cd6be │ │ │ │ + bge.n cdcf2 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ subs r3, r2, r4 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ add.w r3, r5, r3, lsl #1 │ │ │ │ cmp r4, r2 │ │ │ │ add.w r5, r3, #1 │ │ │ │ - ble.w cd080 │ │ │ │ + ble.w cd6b4 │ │ │ │ mla r4, r2, r2, r2 │ │ │ │ ldr.w r8, [sp, #60] @ 0x3c │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ mov fp, r2 │ │ │ │ cmp r2, #0 │ │ │ │ add.w r4, r4, r4, lsr #31 │ │ │ │ mov.w r4, r4, asr #1 │ │ │ │ add.w r4, r4, #1 │ │ │ │ - ble.w cd10a │ │ │ │ - ldr.w sl, [pc, #656] @ cda24 │ │ │ │ + ble.w cd73e │ │ │ │ + ldr.w sl, [pc, #656] @ ce058 │ │ │ │ mov r5, r9 │ │ │ │ - ldr.w lr, [pc, #652] @ cda28 │ │ │ │ + ldr.w lr, [pc, #652] @ ce05c │ │ │ │ mov r1, r2 │ │ │ │ - ldr r3, [pc, #652] @ (cda2c ) │ │ │ │ + ldr r3, [pc, #652] @ (ce060 ) │ │ │ │ add sl, pc │ │ │ │ add lr, pc │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr.w r9, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add.w r3, sl, #4 │ │ │ │ str.w sl, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ add.w r3, lr, #4 │ │ │ │ ldr.w sl, [sp, #36] @ 0x24 │ │ │ │ - vldr s16, [pc, #604] @ cda20 │ │ │ │ + vldr s16, [pc, #604] @ ce054 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str.w lr, [sp, #52] @ 0x34 │ │ │ │ - b.n cd7fa │ │ │ │ + b.n cde2e │ │ │ │ cmp fp, r1 │ │ │ │ - blt.n cd846 │ │ │ │ + blt.n cde7a │ │ │ │ cmp fp, r3 │ │ │ │ - beq.n cd7ec │ │ │ │ + beq.n cde20 │ │ │ │ add r3, r9 │ │ │ │ add.w r1, r9, fp │ │ │ │ mov r2, r5 │ │ │ │ mov r0, sl │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ add.w fp, fp, #4294967295 @ 0xffffffff │ │ │ │ cmp.w fp, #0 │ │ │ │ - ble.w cd10a │ │ │ │ + ble.w cd73e │ │ │ │ ldr r1, [r6, #0] │ │ │ │ sub.w r3, r1, fp │ │ │ │ mov.w r2, fp, lsl #2 │ │ │ │ adds r3, #1 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ subs r4, r4, r3 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r3, [r3, fp, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.n cd7cc │ │ │ │ + bgt.n cde00 │ │ │ │ cmp fp, r1 │ │ │ │ - blt.n cd8b0 │ │ │ │ + blt.n cdee4 │ │ │ │ cmn.w fp, r3 │ │ │ │ - beq.n cd836 │ │ │ │ + beq.n cde6a │ │ │ │ sub.w r3, r9, r3 │ │ │ │ add.w r1, r9, fp │ │ │ │ mov r2, r5 │ │ │ │ mov r0, sl │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ sub.w r3, r3, fp │ │ │ │ sub.w fp, fp, #2 │ │ │ │ adds r3, #2 │ │ │ │ subs r4, r4, r3 │ │ │ │ - b.n cd7f0 │ │ │ │ + b.n cde24 │ │ │ │ add.w r7, r9, fp │ │ │ │ mov r2, r5 │ │ │ │ mov r0, sl │ │ │ │ add.w r7, r8, r7, lsl #3 │ │ │ │ mov r1, r7 │ │ │ │ blx 62578 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ @@ -159790,15 +160373,15 @@ │ │ │ │ add r3, r9 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r7, r5, [sp, #20] │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r3, r4, #1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - ldr r0, [pc, #436] @ (cda30 ) │ │ │ │ + ldr r0, [pc, #436] @ (ce064 ) │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r6, #0] │ │ │ │ vstr s16, [sp, #112] @ 0x70 │ │ │ │ sub.w r3, r3, fp │ │ │ │ @@ -159811,15 +160394,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ blx 62578 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ - b.n cd7d0 │ │ │ │ + b.n cde04 │ │ │ │ add.w r7, r9, fp │ │ │ │ mov r2, r5 │ │ │ │ mov r0, sl │ │ │ │ vmov.f32 s17, #240 @ 0xbf800000 -1.0 │ │ │ │ add.w r7, r8, r7, lsl #3 │ │ │ │ mov r1, r7 │ │ │ │ blx 62578 │ │ │ │ @@ -159886,33 +160469,33 @@ │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ blx 62578 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ - b.n cd816 │ │ │ │ + b.n cde4a │ │ │ │ subs r2, r2, r4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ adds r1, r4, #2 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r7, sp, #108 @ 0x6c │ │ │ │ str r3, [sp, #8] │ │ │ │ adds r3, r2, r1 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r2, r4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add.w r8, sp, #100 @ 0x64 │ │ │ │ - vldr s16, [pc, #132] @ cda20 │ │ │ │ + vldr s16, [pc, #132] @ ce054 │ │ │ │ vmov.f32 s17, #240 @ 0xbf800000 -1.0 │ │ │ │ add.w r9, r1, r3, lsl #3 │ │ │ │ - ldr.w fp, [pc, #140] @ cda34 │ │ │ │ + ldr.w fp, [pc, #140] @ ce068 │ │ │ │ adds r3, r5, #2 │ │ │ │ add.w r2, r1, r2, lsl #3 │ │ │ │ add fp, pc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r0, r3, lsl #3 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ @@ -159943,5788 +160526,1606 @@ │ │ │ │ subs r3, #1 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ adds r3, r6, #2 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ vstr s16, [sp, #112] @ 0x70 │ │ │ │ add.w r3, r6, r3, lsl #3 │ │ │ │ blx 5f068 │ │ │ │ - b.n cd616 │ │ │ │ + b.n cdc4a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.w cd0fe │ │ │ │ + b.w cd732 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - vqadd.s64 q0, q4, │ │ │ │ - vqadd.s64 q0, q3, │ │ │ │ - add r7, pc, #936 @ (adr r7, cddd8 ) │ │ │ │ + ldmdb r8, {r0, r1, r3, r4, r6} │ │ │ │ + ldmdb r6, {r0, r1, r3, r4, r6} │ │ │ │ + add r1, pc, #920 @ (adr r1, ce3fc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, pc, #56 @ (adr r7, cda6c ) │ │ │ │ + add r1, pc, #40 @ (adr r1, ce090 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stc 0, cr0, [sl, #-364]! @ 0xfffffe94 │ │ │ │ + b.n cde80 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ │ │ │ │ -000cda38 : │ │ │ │ +000ce06c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d15} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip] │ │ │ │ - sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ - str.w r0, [ip] │ │ │ │ - sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ - str.w r0, [ip] │ │ │ │ - sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ - str.w r0, [ip] │ │ │ │ - sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ - str.w r0, [ip, #720] @ 0x2d0 │ │ │ │ - sub.w sp, sp, #19712 @ 0x4d00 │ │ │ │ - mov r5, r2 │ │ │ │ - sub sp, #12 │ │ │ │ - ldr.w r2, [pc, #1440] @ ce014 │ │ │ │ - mov r6, r1 │ │ │ │ - add.w r1, sp, #19712 @ 0x4d00 │ │ │ │ - add r2, pc │ │ │ │ - adds r1, #4 │ │ │ │ + str.w r0, [ip, #3592] @ 0xe08 │ │ │ │ + sub sp, #404 @ 0x194 │ │ │ │ + mov r4, r2 │ │ │ │ + ldr.w r2, [pc, #1500] @ ce664 │ │ │ │ + mov r5, r1 │ │ │ │ + ldr.w r1, [pc, #1500] @ ce668 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - addw r4, sp, #3336 @ 0xd08 │ │ │ │ - ldr.w r3, [pc, #1424] @ ce018 │ │ │ │ - mov r9, r0 │ │ │ │ + add r2, pc │ │ │ │ + ldr.w r3, [pc, #1496] @ ce66c │ │ │ │ + add r1, pc │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ + ldr r7, [sp, #504] @ 0x1f8 │ │ │ │ + ldr.w r8, [sp, #540] @ 0x21c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ - adds r2, #48 @ 0x30 │ │ │ │ + ldr.w r9, [sp, #548] @ 0x224 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - str r3, [r1, #0] │ │ │ │ + str r3, [sp, #396] @ 0x18c │ │ │ │ mov.w r3, #0 │ │ │ │ - add.w r3, sp, #19712 @ 0x4d00 │ │ │ │ + str r7, [sp, #40] @ 0x28 │ │ │ │ + ldrd r7, r6, [sp, #508] @ 0x1fc │ │ │ │ + str r6, [sp, #32] │ │ │ │ + ldr r6, [sp, #520] @ 0x208 │ │ │ │ + str r6, [sp, #44] @ 0x2c │ │ │ │ + ldr r6, [sp, #528] @ 0x210 │ │ │ │ + str r6, [sp, #48] @ 0x30 │ │ │ │ + ldr r6, [sp, #532] @ 0x214 │ │ │ │ + str r6, [sp, #60] @ 0x3c │ │ │ │ + ldr r6, [sp, #536] @ 0x218 │ │ │ │ + str r6, [sp, #64] @ 0x40 │ │ │ │ + ldr r6, [sp, #544] @ 0x220 │ │ │ │ + ldr r3, [sp, #516] @ 0x204 │ │ │ │ + str r6, [sp, #28] │ │ │ │ + ldr r6, [sp, #552] @ 0x228 │ │ │ │ + str r6, [sp, #108] @ 0x6c │ │ │ │ + ldr r6, [sp, #556] @ 0x22c │ │ │ │ + ldr r2, [sp, #524] @ 0x20c │ │ │ │ + str r6, [sp, #20] │ │ │ │ + ldr r6, [sp, #560] @ 0x230 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + str r2, [sp, #132] @ 0x84 │ │ │ │ + str r6, [sp, #24] │ │ │ │ + ldr r6, [sp, #564] @ 0x234 │ │ │ │ + ldr.w sl, [r3] │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ ldr.w fp, [r2] │ │ │ │ - add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ - adds r2, #52 @ 0x34 │ │ │ │ - adds r3, #56 @ 0x38 │ │ │ │ - ldr.w r1, [pc, #1392] @ ce01c │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - add r1, pc │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ - adds r2, #60 @ 0x3c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ - adds r2, #64 @ 0x40 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #80] @ 0x50 │ │ │ │ - add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ - adds r2, #68 @ 0x44 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ - adds r2, #72 @ 0x48 │ │ │ │ - ldr.w r8, [r2] │ │ │ │ - add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ - adds r2, #76 @ 0x4c │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ - adds r2, #80 @ 0x50 │ │ │ │ - ldr.w sl, [r2] │ │ │ │ + str r6, [sp, #100] @ 0x64 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ blx 57998 │ │ │ │ - sub.w r3, r4, #3232 @ 0xca0 │ │ │ │ - ldr.w r1, [pc, #1308] @ ce020 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w ce24a │ │ │ │ + movs r6, #1 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr.w r1, [pc, #1384] @ ce670 │ │ │ │ + mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - str r0, [r3, #0] │ │ │ │ - mov r0, r6 │ │ │ │ blx 57998 │ │ │ │ - mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w cdcbc │ │ │ │ - movs r0, #1 │ │ │ │ - subw r3, r4, #3228 @ 0xc9c │ │ │ │ - ldr.w r1, [pc, #1284] @ ce024 │ │ │ │ - add r1, pc │ │ │ │ - str r0, [r3, #0] │ │ │ │ - mov r0, r9 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r3, #1 │ │ │ │ - it gt │ │ │ │ - vmovgt s15, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - str.w r3, [r8, #4] │ │ │ │ - it gt │ │ │ │ - vcvtgt.f32.s32 s15, s15 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - it le │ │ │ │ - vmovle.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr.w r9, [r3] │ │ │ │ + beq.w ce234 │ │ │ │ + movs r5, #1 │ │ │ │ movs r3, #0 │ │ │ │ - vstr s15, [r8] │ │ │ │ - str.w r3, [sl] │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + ldr.w r1, [pc, #1364] @ ce674 │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ blx 57998 │ │ │ │ - sub.w r3, r4, #3232 @ 0xca0 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - orrs r0, r3 │ │ │ │ - bne.n cdbaa │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n ce21e │ │ │ │ + movs r4, #1 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r0, [sp, #108] @ 0x6c │ │ │ │ + str r3, [r2, #0] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r0, #4] │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + vmov s15, r3 │ │ │ │ + str r3, [sp, #284] @ 0x11c │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r0] │ │ │ │ + cbz r6, ce16a │ │ │ │ + cbnz r5, ce1a8 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n ce170 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - str.w r2, [sl] │ │ │ │ - ldr.w r0, [pc, #1208] @ ce028 │ │ │ │ - subw r4, r4, #3244 @ 0xcac │ │ │ │ - add r1, sp, #92 @ 0x5c │ │ │ │ + ldr r4, [sp, #100] @ 0x64 │ │ │ │ + add r1, sp, #284 @ 0x11c │ │ │ │ + ldr.w r0, [pc, #1280] @ ce678 │ │ │ │ + str r3, [sp, #284] @ 0x11c │ │ │ │ add r0, pc │ │ │ │ - str r3, [r4, #0] │ │ │ │ + str r2, [r4, #0] │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1196] @ ce02c │ │ │ │ - add.w r1, sp, #19712 @ 0x4d00 │ │ │ │ - ldr.w r3, [pc, #1168] @ ce018 │ │ │ │ - adds r1, #4 │ │ │ │ + ldr.w r2, [pc, #1272] @ ce67c │ │ │ │ + ldr.w r3, [pc, #1252] @ ce66c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [r1, #0] │ │ │ │ + ldr r3, [sp, #396] @ 0x18c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w ce008 │ │ │ │ + bne.w d02be │ │ │ │ movs r0, #0 │ │ │ │ - add.w sp, sp, #19712 @ 0x4d00 │ │ │ │ - add sp, #12 │ │ │ │ + add sp, #404 @ 0x194 │ │ │ │ + vpop {d8-d15} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr.w r1, [pc, #1156] @ ce030 │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - subw r3, r4, #3228 @ 0xc9c │ │ │ │ - ldr r6, [r3, #0] │ │ │ │ - orrs r0, r6 │ │ │ │ - beq.n cdcac │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ + cmp r4, #0 │ │ │ │ + beq.n ce266 │ │ │ │ cmp r2, #0 │ │ │ │ - blt.w cdcce │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.n cdcb4 │ │ │ │ - cmp r2, #1 │ │ │ │ - mov ip, r2 │ │ │ │ - it lt │ │ │ │ - movlt.w ip, #1 │ │ │ │ - cmp r1, ip │ │ │ │ - bgt.n cdcb4 │ │ │ │ - cmp r2, r1 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - mov r0, r2 │ │ │ │ - it ge │ │ │ │ - movge r0, r1 │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - cmpge r3, r0 │ │ │ │ - itt lt │ │ │ │ - mvnlt.w r2, #4 │ │ │ │ - movlt r3, #5 │ │ │ │ - blt.n cdb68 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - ldr.w lr, [r0] │ │ │ │ - cmp ip, lr │ │ │ │ - bgt.w cdff8 │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ + blt.n ce2a6 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.n ce2ae │ │ │ │ + ldr r6, [r7, #0] │ │ │ │ + cmp r2, r6 │ │ │ │ + blt.w cfdf6 │ │ │ │ + subs r0, #1 │ │ │ │ + cmp r6, r0 │ │ │ │ + blt.w cfdf6 │ │ │ │ + ldr r0, [sp, #120] @ 0x78 │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + cmp r2, r0 │ │ │ │ + bgt.w d0296 │ │ │ │ + ldr r0, [sp, #132] @ 0x84 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ + cmp r2, r0 │ │ │ │ + bgt.w d02a0 │ │ │ │ + ldr.w r0, [r8] │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w ce000 │ │ │ │ + ble.w d02aa │ │ │ │ + ldr r6, [sp, #112] @ 0x70 │ │ │ │ + cmp r2, r0 │ │ │ │ + ite le │ │ │ │ + movle r6, #0 │ │ │ │ + andgt.w r6, r6, #1 │ │ │ │ cmp r6, #0 │ │ │ │ - it ne │ │ │ │ - cmpne ip, r0 │ │ │ │ - bgt.w ce000 │ │ │ │ + bne.w d02aa │ │ │ │ + ldr.w r0, [r9] │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.w d02b4 │ │ │ │ + cmp r2, r0 │ │ │ │ + ble.n ce20e │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - cmp ip, r0 │ │ │ │ - ble.n cdcd6 │ │ │ │ - cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ - ittt ne │ │ │ │ - mvnne.w r2, #11 │ │ │ │ - movne r3, #12 │ │ │ │ - strne.w r2, [sl] │ │ │ │ - bne.n cdb6c │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w ce00c │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n cdb7e │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - add r1, sp, #108 @ 0x6c │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - add r0, sp, #104 @ 0x68 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - str.w sl, [sp, #40] @ 0x28 │ │ │ │ - str.w r8, [sp, #32] │ │ │ │ - str.w fp, [sp, #20] │ │ │ │ - str.w fp, [sp] │ │ │ │ - blx 65158 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - vldr s14, [r8] │ │ │ │ - cmp r3, #1 │ │ │ │ - it gt │ │ │ │ - vmovgt s15, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - str.w r3, [r8, #4] │ │ │ │ - ite gt │ │ │ │ - vcvtgt.f32.s32 s15, s15 │ │ │ │ - vmovle.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - vcmp.f32 s15, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ls │ │ │ │ - vmovls.f32 s15, s14 │ │ │ │ - vstr s15, [r8] │ │ │ │ - b.n cdb7e │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n cdb68 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n cdb68 │ │ │ │ - ldr r1, [pc, #884] @ (ce034 ) │ │ │ │ - mov r0, r6 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w d02b4 │ │ │ │ + cmp r3, r1 │ │ │ │ + ble.n ce2b6 │ │ │ │ + adds r1, #1 │ │ │ │ + beq.n ce182 │ │ │ │ + mvn.w r2, #17 │ │ │ │ + movs r3, #18 │ │ │ │ + b.n ce170 │ │ │ │ + ldr.w r1, [pc, #1120] @ ce680 │ │ │ │ + mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - subs r0, #0 │ │ │ │ - it ne │ │ │ │ - movne r0, #1 │ │ │ │ - b.n cdb18 │ │ │ │ + cbz r0, ce28a │ │ │ │ + movs r3, #1 │ │ │ │ + movs r4, #2 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + b.n ce134 │ │ │ │ + ldr.w r1, [pc, #1100] @ ce684 │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbz r0, ce26e │ │ │ │ + movs r3, #1 │ │ │ │ + movs r5, #2 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + b.n ce11e │ │ │ │ + ldr.w r1, [pc, #1084] @ ce688 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + subs r6, r0, #0 │ │ │ │ + mov.w r3, #0 │ │ │ │ + itt ne │ │ │ │ + movne r6, #2 │ │ │ │ + movne r3, #1 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + b.n ce106 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n cdb68 │ │ │ │ - ldr.w r0, [sl] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w ce010 │ │ │ │ + b.n ce170 │ │ │ │ + ldr.w r1, [pc, #1052] @ ce68c │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + subs r5, r0, #0 │ │ │ │ + mov.w r3, #0 │ │ │ │ + itt ne │ │ │ │ + movne r5, #3 │ │ │ │ + movne r3, #1 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + b.n ce11e │ │ │ │ + ldr.w r1, [pc, #1028] @ ce690 │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + subs r4, r0, #0 │ │ │ │ + mov.w r3, #0 │ │ │ │ + itt ne │ │ │ │ + movne r4, #3 │ │ │ │ + movne r3, #1 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + b.n ce134 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n ce170 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n ce170 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w cdb7e │ │ │ │ - cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ - beq.n cdc42 │ │ │ │ - cmp r1, #1 │ │ │ │ - beq.n cdd1a │ │ │ │ - subw r2, r4, #3244 @ 0xcac │ │ │ │ - subs r1, #1 │ │ │ │ - add.w r3, lr, #1 │ │ │ │ - add r0, sp, #92 @ 0x5c │ │ │ │ - str r1, [r2, #0] │ │ │ │ - subw r2, r4, #3240 @ 0xca8 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - str r3, [r2, #0] │ │ │ │ - add r2, sp, #96 @ 0x60 │ │ │ │ - ldr r3, [pc, #812] @ (ce038 ) │ │ │ │ - add r3, pc │ │ │ │ + beq.w cece4 │ │ │ │ + cmp r5, #3 │ │ │ │ + beq.w cf1c4 │ │ │ │ + cmp r4, #3 │ │ │ │ + beq.w cf1a2 │ │ │ │ + ldr r6, [sp, #40] @ 0x28 │ │ │ │ + add.w r1, sl, #1 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + add.w r0, fp, #1 │ │ │ │ + str r0, [sp, #160] @ 0xa0 │ │ │ │ + add r5, sp, #304 @ 0x130 │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + adds r3, #1 │ │ │ │ + str r1, [sp, #156] @ 0x9c │ │ │ │ + subs r3, r3, r2 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + str r3, [sp, #304] @ 0x130 │ │ │ │ + lsls r3, r1, #3 │ │ │ │ + sub.w r9, r2, r3 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + lsls r3, r0, #3 │ │ │ │ + ldr r0, [pc, #932] @ (ce694 ) │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ + sub.w r8, r2, r3 │ │ │ │ + blx 57478 │ │ │ │ + ldr r0, [pc, #920] @ (ce698 ) │ │ │ │ + vmov.f32 s20, s0 │ │ │ │ + ldr r4, [pc, #916] @ (ce69c ) │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + ldr r0, [pc, #912] @ (ce6a0 ) │ │ │ │ + vmov.f32 s21, s0 │ │ │ │ + add r4, pc │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - cmp r3, r2 │ │ │ │ - add.w r6, r1, #1 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - sub.w r6, r1, r6, lsl #3 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - sub.w r9, r1, #8 │ │ │ │ - blt.n cddfa │ │ │ │ - cmp r7, #0 │ │ │ │ - bne.n cde30 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + vmul.f32 s21, s21, s0 │ │ │ │ + mla r2, sl, r2, r2 │ │ │ │ + add.w r2, r9, r2, lsl #3 │ │ │ │ + blx 612e8 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + str r3, [sp, #0] │ │ │ │ + vmov.f32 s18, s0 │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + mov r0, r4 │ │ │ │ + mla r2, fp, r2, r2 │ │ │ │ + add.w r2, r8, r2, lsl #3 │ │ │ │ + blx 612e8 │ │ │ │ + vmul.f32 s22, s21, s18 │ │ │ │ + vmul.f32 s21, s21, s0 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + vmov.f32 s19, s0 │ │ │ │ + sub.w r0, r3, #8 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + vcmp.f32 s20, s22 │ │ │ │ + ldr r1, [r7, #0] │ │ │ │ + sub.w r6, r3, #8 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + str r0, [sp, #88] @ 0x58 │ │ │ │ + adds r3, #1 │ │ │ │ + str r6, [sp, #92] @ 0x5c │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmp.f32 s20, s21 │ │ │ │ + mov.w r3, r3, lsl #3 │ │ │ │ + str r3, [sp, #228] @ 0xe4 │ │ │ │ + sub.w r3, r2, r3 │ │ │ │ + str r3, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r1, [sp, #20] │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s22, s20 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmp.f32 s20, s18 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - cmp r2, r3 │ │ │ │ - beq.w cde5e │ │ │ │ - ldr r7, [pc, #760] @ (ce03c ) │ │ │ │ - add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ - ldr r1, [pc, #756] @ (ce040 ) │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - add r7, pc │ │ │ │ - ldr r6, [sp, #56] @ 0x38 │ │ │ │ - add r1, pc │ │ │ │ - strd fp, r3, [sp, #4] │ │ │ │ - add.w r0, r7, #12 │ │ │ │ - mov r3, r5 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r0, #11 │ │ │ │ - it lt │ │ │ │ - movlt r0, #11 │ │ │ │ - cmp r3, r0 │ │ │ │ - ble.w cde7a │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r3, r6 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - add r6, sp, #136 @ 0x88 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - sub.w r1, r6, #28 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - sub.w r0, r6, #32 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - str.w sl, [sp, #40] @ 0x28 │ │ │ │ - str.w r8, [sp, #32] │ │ │ │ - str.w fp, [sp, #20] │ │ │ │ - str.w fp, [sp] │ │ │ │ - blx 65158 │ │ │ │ - sub.w r3, r4, #3232 @ 0xca0 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cbnz r3, cddbe │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w cdf2a │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - cmp r2, #2 │ │ │ │ - bgt.w cdefc │ │ │ │ - cmp r2, #1 │ │ │ │ - it gt │ │ │ │ - vmovgt s15, r2 │ │ │ │ - vldr s14, [r8] │ │ │ │ - mov.w r3, #0 │ │ │ │ - it gt │ │ │ │ - vcvtgt.f32.s32 s15, s15 │ │ │ │ - str.w r3, [r8, #4] │ │ │ │ - it le │ │ │ │ - vmovle.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - vcmp.f32 s15, s14 │ │ │ │ + add.w r3, r1, #1 │ │ │ │ + str r2, [sp, #284] @ 0x11c │ │ │ │ + str r3, [sp, #300] @ 0x12c │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s21, s20 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ + vcmp.f32 s20, s0 │ │ │ │ it ge │ │ │ │ - vmovge.f32 s14, s15 │ │ │ │ - vstr s14, [r8] │ │ │ │ - b.n cdb7e │ │ │ │ - subw r1, r4, #3244 @ 0xcac │ │ │ │ - subs r2, r2, r3 │ │ │ │ + vmovge.f32 s18, s20 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s19, s20 │ │ │ │ + cmp r2, r3 │ │ │ │ + blt.w ce4d8 │ │ │ │ + add r5, sp, #316 @ 0x13c │ │ │ │ + vldr s17, [pc, #652] @ ce660 │ │ │ │ + strd r5, r7, [sp, #20] │ │ │ │ + add r4, sp, #308 @ 0x134 │ │ │ │ + mov r5, r0 │ │ │ │ + b.n ce41c │ │ │ │ + mla r2, fp, r3, r3 │ │ │ │ + add.w r2, r8, r2, lsl #3 │ │ │ │ + vstr s17, [r2] │ │ │ │ + vstr s17, [r2, #4] │ │ │ │ + mla r0, r3, sl, r3 │ │ │ │ + lsls r1, r3, #3 │ │ │ │ + adds r7, r5, r1 │ │ │ │ + str r3, [sp, #288] @ 0x120 │ │ │ │ + add r1, r6 │ │ │ │ adds r3, #1 │ │ │ │ - subw r0, r4, #3240 @ 0xca8 │ │ │ │ - str r2, [r1, #0] │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - mla r1, r2, r3, r3 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - add.w r1, r6, r1, lsl #3 │ │ │ │ + add.w r0, r9, r0, lsl #3 │ │ │ │ + str r3, [sp, #300] @ 0x12c │ │ │ │ + ldr.w ip, [r0] │ │ │ │ + ldr r0, [r0, #4] │ │ │ │ + str r0, [r7, #4] │ │ │ │ + str.w ip, [r7] │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + str r2, [r1, #4] │ │ │ │ + ldr r2, [sp, #284] @ 0x11c │ │ │ │ + str r0, [r1, #0] │ │ │ │ + cmp r3, r2 │ │ │ │ + bgt.n ce4d2 │ │ │ │ + mla r3, r3, fp, r3 │ │ │ │ + add.w r0, r8, r3, lsl #3 │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f32.f64 s16, d0 │ │ │ │ + ldr r3, [sp, #300] @ 0x12c │ │ │ │ + vcmpe.f32 s20, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl.n ce3de │ │ │ │ + mla r3, fp, r3, r3 │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + str r3, [sp, #288] @ 0x120 │ │ │ │ + mov r0, r4 │ │ │ │ + add.w r3, r8, r3, lsl #3 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vldr s13, [r3, #4] │ │ │ │ + vdiv.f32 s14, s15, s16 │ │ │ │ + vdiv.f32 s15, s13, s16 │ │ │ │ + vstr s14, [sp, #316] @ 0x13c │ │ │ │ + vstr s15, [sp, #320] @ 0x140 │ │ │ │ + blx 62524 │ │ │ │ + ldr r3, [sp, #300] @ 0x12c │ │ │ │ + vldr s12, [sp, #312] @ 0x138 │ │ │ │ + vldr s13, [sp, #308] @ 0x134 │ │ │ │ + mul.w r2, fp, r3 │ │ │ │ + vstr s12, [sp, #384] @ 0x180 │ │ │ │ + vstr s13, [sp, #380] @ 0x17c │ │ │ │ + adds r1, r3, r2 │ │ │ │ + add.w r1, r8, r1, lsl #3 │ │ │ │ + vstr s16, [r1] │ │ │ │ + vstr s17, [r1, #4] │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ + cmp r1, #0 │ │ │ │ + bne.w ce87a │ │ │ │ + mla r2, sl, r3, r3 │ │ │ │ + str r2, [sp, #288] @ 0x120 │ │ │ │ + add.w r2, r9, r2, lsl #3 │ │ │ │ + vldr s15, [r2, #4] │ │ │ │ + vldr s11, [r2] │ │ │ │ + vmul.f32 s14, s15, s12 │ │ │ │ + vmul.f32 s15, s13, s15 │ │ │ │ + vmla.f32 s15, s12, s11 │ │ │ │ + vnmls.f32 s14, s13, s11 │ │ │ │ + vstr s15, [sp, #312] @ 0x138 │ │ │ │ + vstr s15, [r2, #4] │ │ │ │ + vstr s14, [r2] │ │ │ │ + vstr s14, [sp, #308] @ 0x134 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.w ce858 │ │ │ │ + mla r2, r3, fp, r3 │ │ │ │ + add.w r2, r8, r2, lsl #3 │ │ │ │ + b.n ce3ee │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, r2 │ │ │ │ + bgt.w ceb62 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.w cecf0 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + str r1, [sp, #32] │ │ │ │ + ldr r2, [sp, #144] @ 0x90 │ │ │ │ + movs r1, #30 │ │ │ │ + vldr s23, [pc, #356] @ ce660 │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ adds r2, #1 │ │ │ │ - str r2, [r0, #0] │ │ │ │ - ldr r2, [pc, #548] @ (ce044 ) │ │ │ │ - add r0, sp, #92 @ 0x5c │ │ │ │ + vdiv.f32 s17, s15, s18 │ │ │ │ + mov.w lr, r2, lsl #3 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + vdiv.f32 s18, s15, s19 │ │ │ │ + vmov.f32 s16, s23 │ │ │ │ + sub.w r2, r2, lr │ │ │ │ + str r2, [sp, #220] @ 0xdc │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + vmov.f32 s19, s23 │ │ │ │ + str.w lr, [sp, #244] @ 0xf4 │ │ │ │ + subs r2, r2, r3 │ │ │ │ + mla r2, r2, r1, r1 │ │ │ │ + str r2, [sp, #116] @ 0x74 │ │ │ │ + str r2, [sp, #284] @ 0x11c │ │ │ │ + ldr r2, [pc, #372] @ (ce6a4 ) │ │ │ │ add r2, pc │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add r2, sp, #96 @ 0x60 │ │ │ │ - blx 5d9c8 │ │ │ │ - cmp r7, #0 │ │ │ │ - beq.n cdd34 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #520] @ (ce048 ) │ │ │ │ - ldr r0, [pc, #524] @ (ce04c ) │ │ │ │ - add r3, pc │ │ │ │ - adds r3, #4 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [pc, #520] @ (ce050 ) │ │ │ │ - add r0, pc │ │ │ │ - add r3, pc │ │ │ │ - blx 60918 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne.w cdd42 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - add.w r9, r9, r2, lsl #3 │ │ │ │ - mla r3, r3, r2, r2 │ │ │ │ - add.w r6, r6, r3, lsl #3 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - str.w r3, [r9, #4] │ │ │ │ - str.w r2, [r9] │ │ │ │ - b.n cdb7e │ │ │ │ - ldr r6, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r6, [sp, #8] │ │ │ │ - add r6, sp, #136 @ 0x88 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - sub.w r9, r6, #32 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ + adds r2, #8 │ │ │ │ + str r2, [sp, #136] @ 0x88 │ │ │ │ + movs r2, #1 │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [sp, #104] @ 0x68 │ │ │ │ + b.n ce574 │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + vldr s23, [pc, #284] @ ce660 │ │ │ │ + cmp r0, r2 │ │ │ │ + bgt.w ce828 │ │ │ │ + vmov.f32 s19, s23 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + str r1, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #284] @ 0x11c │ │ │ │ + ldr r1, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - strd fp, r1, [sp, #20] │ │ │ │ - sub.w r1, r6, #28 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - mov r0, r9 │ │ │ │ - strd fp, r2, [sp] │ │ │ │ - mov r2, r5 │ │ │ │ - str.w sl, [sp, #32] │ │ │ │ - str r1, [sp, #68] @ 0x44 │ │ │ │ - blx 628f4 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w cddac │ │ │ │ - subw r2, r4, #3236 @ 0xca4 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r3, #48 @ 0x30 │ │ │ │ - ble.n cdf2e │ │ │ │ + cmp r3, r1 │ │ │ │ + add.w r2, r2, #1 │ │ │ │ + it ge │ │ │ │ + movge r3, r1 │ │ │ │ + cmp r3, r2 │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + blt.w ce83c │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + subs r0, r2, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + str r0, [sp, #24] │ │ │ │ + mul.w r1, r2, fp │ │ │ │ + str r1, [sp, #80] @ 0x50 │ │ │ │ + add r1, r2 │ │ │ │ + str r1, [sp, #84] @ 0x54 │ │ │ │ + add.w r1, r8, r1, lsl #3 │ │ │ │ + str r1, [sp, #28] │ │ │ │ + beq.n ce650 │ │ │ │ + mul.w r3, r0, sl │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + adds r6, r3, r2 │ │ │ │ + str r6, [sp, #288] @ 0x120 │ │ │ │ + add.w r0, r9, r6, lsl #3 │ │ │ │ + str r0, [sp, #76] @ 0x4c │ │ │ │ + vldr s24, [r0] │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vcmpe.f32 s24, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s24, s24 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s24, s24, s0 │ │ │ │ + vcmpe.f32 s24, s22 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bhi.n ce6a8 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ - str r2, [sp, #28] │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - strd fp, r2, [sp, #20] │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - str r0, [sp, #12] │ │ │ │ - mov r0, r9 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - sub.w r2, r6, #36 @ 0x24 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [sp, #36] @ 0x24 │ │ │ │ - str.w sl, [sp, #40] @ 0x28 │ │ │ │ - str.w r8, [sp, #32] │ │ │ │ - str r3, [sp, #16] │ │ │ │ - blx 65158 │ │ │ │ - b.n cddac │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ - subw r1, r4, #3244 @ 0xcac │ │ │ │ - str r3, [sp, #8] │ │ │ │ - subw r4, r4, #3240 @ 0xca8 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - subs r2, #2 │ │ │ │ - ldr r0, [pc, #324] @ (ce054 ) │ │ │ │ - adds r3, #16 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #324] @ (ce058 ) │ │ │ │ - add r0, pc │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - str r2, [r1, #0] │ │ │ │ - sub.w r1, r6, #44 @ 0x2c │ │ │ │ - str r2, [r4, #0] │ │ │ │ - sub.w r2, r6, #40 @ 0x28 │ │ │ │ - blx 60918 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - b.n cddc6 │ │ │ │ - add.w r3, r7, #16 │ │ │ │ - ldr r7, [pc, #296] @ (ce05c ) │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - mov r1, r5 │ │ │ │ - add r7, pc │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mov r0, r7 │ │ │ │ - add r2, sp, #504 @ 0x1f8 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - blx 5e9dc │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - mov r0, r7 │ │ │ │ - movs r1, #49 @ 0x31 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r7, [r5, #0] │ │ │ │ - ldr r3, [pc, #256] @ (ce060 ) │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mul.w r1, r7, r1 │ │ │ │ - add.w ip, r7, r1 │ │ │ │ - rsb r7, r7, #49 @ 0x31 │ │ │ │ - add.w r1, r2, r1, lsl #3 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - add.w r2, r4, ip, lsl #3 │ │ │ │ - movs r1, #0 │ │ │ │ - subw r2, r2, #3224 @ 0xc98 │ │ │ │ - str r1, [r2, #0] │ │ │ │ + str r6, [sp, #288] @ 0x120 │ │ │ │ + add r3, sl │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + vstr s16, [r2] │ │ │ │ + vstr s16, [r2, #4] │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + adds r6, r2, r3 │ │ │ │ + add.w r4, r9, r6, lsl #3 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f32.f64 s19, d0 │ │ │ │ + vcmpe.f32 s20, s19 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w ce78e │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + vstr s16, [r3] │ │ │ │ + vstr s16, [r3, #4] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + str r3, [sp, #288] @ 0x120 │ │ │ │ + lsls r3, r3, #3 │ │ │ │ + ldr r1, [r4, #4] │ │ │ │ + add r2, r3 │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + str r0, [r2, #0] │ │ │ │ str r1, [r2, #4] │ │ │ │ - subw r2, r4, #3244 @ 0xcac │ │ │ │ - str r7, [r2, #0] │ │ │ │ - sub.w r2, r6, #44 @ 0x2c │ │ │ │ - ldr r7, [sp, #84] @ 0x54 │ │ │ │ - mov r1, r7 │ │ │ │ - blx 60918 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #28] │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - mov r0, r9 │ │ │ │ - strd fp, r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - str r7, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - sub.w r7, r6, #24 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - str r7, [sp, #32] │ │ │ │ - sub.w r7, r6, #36 @ 0x24 │ │ │ │ - str.w sl, [sp, #40] @ 0x28 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - blx 65158 │ │ │ │ - sub.w r3, r4, #3232 @ 0xca0 │ │ │ │ + ldr r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r1, [sp, #28] │ │ │ │ + add r3, r2 │ │ │ │ + ldr r2, [r1, #0] │ │ │ │ + str r2, [r3, #0] │ │ │ │ + ldr r2, [r1, #4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - cbnz r3, cdfd8 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n cdf2a │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - mov r1, r5 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [pc, #128] @ (ce064 ) │ │ │ │ - ldr r0, [pc, #128] @ (ce068 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - adds r2, #16 │ │ │ │ - add r0, pc │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mov r2, r5 │ │ │ │ - blx 5e9dc │ │ │ │ - b.n cddac │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n cdb68 │ │ │ │ - mvn.w r2, #9 │ │ │ │ - movs r3, #10 │ │ │ │ - b.n cdb68 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n cdb6c │ │ │ │ - negs r3, r0 │ │ │ │ - b.n cdb6c │ │ │ │ - strh r6, [r2, #52] @ 0x34 │ │ │ │ + cmp r3, r2 │ │ │ │ + bgt.w ceb62 │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.w ce540 │ │ │ │ + vldr s23, [pc, #28] @ ce660 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + vmov.f32 s19, s23 │ │ │ │ + b.n ce554 │ │ │ │ + mov r3, r2 │ │ │ │ + mul.w r2, r2, sl │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + adds r6, r3, r2 │ │ │ │ + add.w r4, r9, r6, lsl #3 │ │ │ │ + b.n ce5ee │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + strh r0, [r0, #4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ + ldmia r0!, {r1, r3, r6, r7} │ │ │ │ + lsls r2, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #800] @ 0x320 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - add r4, pc, #304 @ (adr r4, ce154 ) │ │ │ │ + ldr r1, [sp, #656] @ 0x290 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r6!, {r3} │ │ │ │ + ldr r1, [sp, #560] @ 0x230 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, sp, #472 @ 0x1d8 │ │ │ │ + add r2, pc, #712 @ (adr r2, ce944 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r0, #44] @ 0x2c │ │ │ │ + ldrb r6, [r0, #30] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [sp, #832] @ 0x340 │ │ │ │ + ldr r6, [sp, #160] @ 0xa0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, pc, #304 @ (adr r3, ce168 ) │ │ │ │ + ldr r6, [sp, #72] @ 0x48 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrd r0, r0, [sl, #364] @ 0x16c │ │ │ │ - @ instruction: 0xe998005b │ │ │ │ - add r6, pc, #624 @ (adr r6, ce2b4 ) │ │ │ │ + ldr r0, [sp, #352] @ 0x160 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xe8c2005b │ │ │ │ - stmia.w r4!, {r0, r1, r3, r4, r6} │ │ │ │ - ldr r4, [sp, #176] @ 0xb0 │ │ │ │ + ldr r5, [sp, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, r6, #4 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r2, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r4, [sp, #960] @ 0x3c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r2, r5, #1 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r3, [sp, #240] @ 0xf0 │ │ │ │ + str r7, [sp, #728] @ 0x2d8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r2, r4, #0 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - b.n cde64 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldr r2, [sp, #544] @ 0x220 │ │ │ │ + stmia r6!, {r1, r3, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - │ │ │ │ -000ce06c : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d11} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ - sub sp, #172 @ 0xac │ │ │ │ - ldr r4, [pc, #568] @ (ce2bc ) │ │ │ │ - mov r5, r2 │ │ │ │ - subs r3, #4 │ │ │ │ - add r4, pc │ │ │ │ - mov r8, r1 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - sub.w fp, r5, #8 │ │ │ │ - ldr r2, [pc, #556] @ (ce2c0 ) │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #164] @ 0xa4 │ │ │ │ - mov.w r2, #0 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #240] @ 0xf0 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - mov r1, r3 │ │ │ │ - movs r3, #0 │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ - str r3, [r1, #0] │ │ │ │ - ldr r1, [pc, #532] @ (ce2c4 ) │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w ce510 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - mov r2, r3 │ │ │ │ + ldr r5, [sp, #168] @ 0xa8 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldr r4, [sp, #896] @ 0x380 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + b.n cea38 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldr r4, [sp, #28] │ │ │ │ + mov r0, r4 │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f64.f32 d12, s21 │ │ │ │ + vcmpe.f64 d0, d12 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bhi.w ce8b2 │ │ │ │ + vstr s16, [r4] │ │ │ │ + vstr s16, [r4, #4] │ │ │ │ + add r3, sp, #340 @ 0x154 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + add r3, sp, #296 @ 0x128 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + add r3, sp, #356 @ 0x164 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + mov r0, r3 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + add.w r7, r3, sl │ │ │ │ + ldr r1, [sp, #76] @ 0x4c │ │ │ │ + adds r6, r7, r2 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + add.w r4, r9, r6, lsl #3 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + str r7, [sp, #68] @ 0x44 │ │ │ │ + str r6, [sp, #288] @ 0x120 │ │ │ │ + ldr r5, [r4, #0] │ │ │ │ + str r5, [sp, #356] @ 0x164 │ │ │ │ + ldr r5, [r4, #4] │ │ │ │ + str r5, [sp, #360] @ 0x168 │ │ │ │ + blx 5af24 │ │ │ │ + ldr r1, [sp, #76] @ 0x4c │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + ldr r5, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + adds r3, r5, r0 │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ + ldr r5, [sp, #64] @ 0x40 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + mov r5, r0 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + vstr s16, [r1] │ │ │ │ + vstr s16, [r1, #4] │ │ │ │ + adds r1, r7, r0 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + add r0, sp, #288 @ 0x120 │ │ │ │ + add.w r1, r9, r1, lsl #3 │ │ │ │ + str r0, [sp, #72] @ 0x48 │ │ │ │ + subs r5, r7, r5 │ │ │ │ + str r5, [sp, #288] @ 0x120 │ │ │ │ + blx 5a198 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + str r5, [sp, #288] @ 0x120 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r5, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + sub.w r3, r1, fp │ │ │ │ + add r3, r5 │ │ │ │ + adds r1, r5, r1 │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ + add.w r3, r8, r3, lsl #3 │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + add.w r1, r8, r1, lsl #3 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + blx 5a198 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w ce5ee │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r5, [sp, #140] @ 0x8c │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + mul.w r1, r1, r3 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + subs r3, r1, r3 │ │ │ │ + adds r1, #1 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ + blx 5a198 │ │ │ │ + b.n ce5ee │ │ │ │ + ldr r5, [sp, #28] │ │ │ │ + add r1, sp, #316 @ 0x13c │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + add r0, sp, #308 @ 0x134 │ │ │ │ + str r3, [sp, #288] @ 0x120 │ │ │ │ + vldr s15, [r5] │ │ │ │ + vldr s13, [r5, #4] │ │ │ │ + vdiv.f32 s14, s15, s19 │ │ │ │ + vdiv.f32 s15, s13, s19 │ │ │ │ + vstr s14, [sp, #316] @ 0x13c │ │ │ │ + vstr s15, [sp, #320] @ 0x140 │ │ │ │ + blx 62524 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + vldr s12, [sp, #312] @ 0x138 │ │ │ │ + vldr s13, [sp, #308] @ 0x134 │ │ │ │ + vstr s12, [sp, #384] @ 0x180 │ │ │ │ + vstr s13, [sp, #380] @ 0x17c │ │ │ │ + vstr s16, [r5, #4] │ │ │ │ + vstr s19, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.w ce1cc │ │ │ │ + bne.w ceb1c │ │ │ │ + vldr s15, [r4, #4] │ │ │ │ + vldr s11, [r4] │ │ │ │ + str r6, [sp, #288] @ 0x120 │ │ │ │ + vmul.f32 s14, s15, s12 │ │ │ │ + vmul.f32 s15, s13, s15 │ │ │ │ + vmla.f32 s15, s12, s11 │ │ │ │ + vnmls.f32 s14, s13, s11 │ │ │ │ + vstr s15, [sp, #312] @ 0x138 │ │ │ │ + vstr s15, [r4, #4] │ │ │ │ + vstr s14, [sp, #308] @ 0x134 │ │ │ │ + vstr s14, [r4] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w cf0a8 │ │ │ │ - subs r3, r2, #1 │ │ │ │ + beq.w ce60e │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + add r1, sp, #380 @ 0x17c │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + mul.w r2, r2, r3 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + adds r2, #1 │ │ │ │ + add.w r2, r3, r2, lsl #3 │ │ │ │ + ldr.w r3, [pc, #1148] @ cec98 │ │ │ │ + add r3, pc │ │ │ │ + adds r3, #8 │ │ │ │ + blx 574e4 │ │ │ │ + b.n ce60e │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + vmov.f32 s19, s23 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + b.n ce554 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + str r2, [r3, #0] │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + vldr s15, [r2] │ │ │ │ + ldr r2, [sp, #108] @ 0x6c │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + str r3, [r2, #4] │ │ │ │ + vstr s15, [r2] │ │ │ │ + b.n ce182 │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ + add r1, sp, #380 @ 0x17c │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ - add.w r3, r3, r3, lsr #31 │ │ │ │ - asrs r3, r3, #1 │ │ │ │ - adds r7, r3, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n ce1aa │ │ │ │ - ldr r3, [pc, #484] @ (ce2c8 ) │ │ │ │ - mov r6, r2 │ │ │ │ - vldr s20, [pc, #500] @ ce2dc │ │ │ │ - vldr s18, [pc, #460] @ ce2b8 │ │ │ │ + adds r2, r3, #1 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + add.w r2, r3, r2, lsl #3 │ │ │ │ + ldr.w r3, [pc, #1072] @ cec9c │ │ │ │ add r3, pc │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - adds r3, r7, r6 │ │ │ │ + adds r3, #8 │ │ │ │ + blx 574e4 │ │ │ │ + ldr r3, [sp, #300] @ 0x12c │ │ │ │ + b.n ce4c8 │ │ │ │ subs r3, #1 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - mov.w r9, r3, lsl #3 │ │ │ │ - add.w r5, fp, r9 │ │ │ │ - vldr s16, [r5] │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vmov.f32 s15, s16 │ │ │ │ - vstr s16, [sp, #96] @ 0x60 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w ce274 │ │ │ │ - cmp r6, #1 │ │ │ │ - it eq │ │ │ │ - vmoveq.f32 s17, s18 │ │ │ │ - bne.n ce1fc │ │ │ │ - vcmp.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ite eq │ │ │ │ - moveq r3, #1 │ │ │ │ - movne r3, #0 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n ce1e4 │ │ │ │ - vmul.f32 s21, s17, s20 │ │ │ │ - vcmpe.f32 s21, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w ce28a │ │ │ │ - vldr s15, [r5] │ │ │ │ - subs r4, r6, #1 │ │ │ │ - mov r8, r6 │ │ │ │ - add r3, sp, #92 @ 0x5c │ │ │ │ - str r7, [sp, #12] │ │ │ │ - str r3, [sp, #16] │ │ │ │ - vstr s18, [r5, #4] │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr.w r9, [sp, #16] │ │ │ │ - add.w r5, fp, r7, lsl #3 │ │ │ │ - ldr r7, [pc, #360] @ (ce2cc ) │ │ │ │ - vdiv.f32 s14, s13, s15 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - add r7, pc │ │ │ │ - add r2, sp, #96 @ 0x60 │ │ │ │ - mov r1, r9 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str r7, [sp, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - str r4, [sp, #92] @ 0x5c │ │ │ │ - vneg.f32 s15, s14 │ │ │ │ - vstr s14, [sp, #104] @ 0x68 │ │ │ │ - vstr s15, [sp, #96] @ 0x60 │ │ │ │ - blx 5f204 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r0, r9 │ │ │ │ - add r1, sp, #104 @ 0x68 │ │ │ │ - str r4, [sp, #92] @ 0x5c │ │ │ │ - blx 61414 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - str.w r8, [r3, r6, lsl #2] │ │ │ │ - movs r3, #1 │ │ │ │ - subs r6, r6, r3 │ │ │ │ - subs r7, r7, r6 │ │ │ │ - cmp r6, #0 │ │ │ │ - bgt.n ce0f2 │ │ │ │ - ldr r2, [pc, #292] @ (ce2d0 ) │ │ │ │ - ldr r3, [pc, #272] @ (ce2c0 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w cf0c6 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #172 @ 0xac │ │ │ │ - vpop {d8-d11} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - movs r3, #2 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - str r2, [r1, #0] │ │ │ │ - ldr r0, [pc, #252] @ (ce2d4 ) │ │ │ │ - add r1, sp, #92 @ 0x5c │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - b.n ce1aa │ │ │ │ - vldr s16, [r5] │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [r2, #0] │ │ │ │ - cbnz r3, ce1f0 │ │ │ │ - str r6, [r2, #0] │ │ │ │ - mov r8, r6 │ │ │ │ - vstr s18, [r5, #4] │ │ │ │ - vstr s16, [sp, #96] @ 0x60 │ │ │ │ - b.n ce19a │ │ │ │ - ldr r2, [pc, #216] @ (ce2d8 ) │ │ │ │ - add.w r1, fp, r7, lsl #3 │ │ │ │ - add r0, sp, #92 @ 0x5c │ │ │ │ - subs r3, r6, #1 │ │ │ │ - add r2, pc │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - blx 66e34 │ │ │ │ - str r0, [sp, #24] │ │ │ │ - add r0, r7 │ │ │ │ - subs r3, r0, #1 │ │ │ │ - add.w r0, r0, #536870912 @ 0x20000000 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - subs r0, #1 │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - add.w r0, fp, r0, lsl #3 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ + str r3, [sp, #288] @ 0x120 │ │ │ │ + ldr.w r3, [pc, #1056] @ ceca0 │ │ │ │ + adds r2, #1 │ │ │ │ + add r7, sp, #380 @ 0x17c │ │ │ │ + add r0, sp, #288 @ 0x120 │ │ │ │ + add r3, pc │ │ │ │ + add.w r2, r8, r2, lsl #3 │ │ │ │ + adds r3, #8 │ │ │ │ + mov r1, r7 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + blx 574e4 │ │ │ │ + ldr r2, [sp, #300] @ 0x12c │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + add r0, sp, #300 @ 0x12c │ │ │ │ + mul.w r2, r2, sl │ │ │ │ + adds r2, #1 │ │ │ │ + add.w r2, r9, r2, lsl #3 │ │ │ │ + blx 574e4 │ │ │ │ + ldr r3, [sp, #300] @ 0x12c │ │ │ │ + b.n ce4c0 │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + str r3, [sp, #300] @ 0x12c │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + str r0, [sp, #288] @ 0x120 │ │ │ │ + cmp r0, r3 │ │ │ │ + ble.n ce930 │ │ │ │ + b.w cf194 │ │ │ │ + subs r2, r3, #1 │ │ │ │ + mla r0, sl, r2, r3 │ │ │ │ + add.w r0, r9, r0, lsl #3 │ │ │ │ + vldr s26, [r0] │ │ │ │ blx 65794 │ │ │ │ - vldr s17, [sp, #96] @ 0x60 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - vcmpe.f32 s17, #0.0 │ │ │ │ - vstr s0, [sp, #100] @ 0x64 │ │ │ │ + ldr r0, [sp, #300] @ 0x12c │ │ │ │ + vcmpe.f32 s26, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ it lt │ │ │ │ - vneglt.f32 s17, s17 │ │ │ │ + vneglt.f32 s26, s26 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s17, s17, s0 │ │ │ │ - vcmpe.f32 s16, s17 │ │ │ │ + vadd.f32 s26, s26, s0 │ │ │ │ + vcmpe.f32 s26, s22 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.w ce122 │ │ │ │ - vcmp.f32 s17, #0.0 │ │ │ │ + bls.w ceb08 │ │ │ │ + mla r0, r0, fp, r0 │ │ │ │ + add.w r0, r8, r0, lsl #3 │ │ │ │ + blx 65ce8 │ │ │ │ + vcmpe.f64 d12, d0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ite eq │ │ │ │ - moveq r3, #1 │ │ │ │ - movne r3, #0 │ │ │ │ - b.n ce130 │ │ │ │ - cmp r6, #1 │ │ │ │ - it ne │ │ │ │ - vnegne.f32 s16, s16 │ │ │ │ - bne.n ce1fc │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ + bgt.w cfaa0 │ │ │ │ + ldr r3, [sp, #300] @ 0x12c │ │ │ │ + ldr r2, [sp, #288] @ 0x120 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #300] @ 0x12c │ │ │ │ + cmp r3, r2 │ │ │ │ + blt.w cf194 │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + cmp r3, r0 │ │ │ │ + bne.n ce8c4 │ │ │ │ + mla r0, r0, fp, r0 │ │ │ │ + add.w r0, r8, r0, lsl #3 │ │ │ │ + blx 65ce8 │ │ │ │ + vcmpe.f64 d12, d0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.n ce1e8 │ │ │ │ - b.n ce148 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - str r6, [sp, #92] @ 0x5c │ │ │ │ - adds r1, r2, #1 │ │ │ │ - str r1, [sp, #32] │ │ │ │ - mov r8, r1 │ │ │ │ - cmp r1, r6 │ │ │ │ - mul.w r3, r2, r1 │ │ │ │ - add.w sl, r3, r3, lsr #31 │ │ │ │ - add.w sl, r2, sl, asr #1 │ │ │ │ - bgt.w cf0b4 │ │ │ │ - str r5, [sp, #12] │ │ │ │ - vmov.f32 s19, s18 │ │ │ │ - mov r5, sl │ │ │ │ - mov r4, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - b.n ce2ea │ │ │ │ - nop │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - strh r0, [r1, #4] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - add lr, r0 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - b.n cdee0 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - b.n cddec │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r4, #29] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - add r2, pc, #96 @ (adr r2, ce338 ) │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - b.n cdcc0 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - orns pc, fp, #589505315 @ 0x23232323 │ │ │ │ - ldr r2, [sp, #92] @ 0x5c │ │ │ │ - add r5, r4 │ │ │ │ - adds r4, #1 │ │ │ │ - cmp r2, r4 │ │ │ │ - blt.n ce36e │ │ │ │ - add.w r6, fp, r5, lsl #3 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ + ble.w cecfa │ │ │ │ + ldr r3, [sp, #300] @ 0x12c │ │ │ │ + movs r2, #0 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + movs r1, #0 │ │ │ │ + str r1, [sp, #164] @ 0xa4 │ │ │ │ + mla r3, r3, fp, r3 │ │ │ │ + add.w r3, r8, r3, lsl #3 │ │ │ │ + str r2, [r3, #0] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + ldr r2, [sp, #124] @ 0x7c │ │ │ │ + cmp r3, r2 │ │ │ │ + ble.w ce6c8 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + mov r4, r2 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w cfe0e │ │ │ │ + adds r3, r2, #1 │ │ │ │ + subs r2, #1 │ │ │ │ + add r1, sp, #340 @ 0x154 │ │ │ │ + str r1, [sp, #64] @ 0x40 │ │ │ │ + strd fp, r8, [sp, #184] @ 0xb8 │ │ │ │ + mla r2, sl, r2, r4 │ │ │ │ + str r6, [sp, #192] @ 0xc0 │ │ │ │ + mul.w r0, r3, fp │ │ │ │ + strd sl, r9, [sp, #176] @ 0xb0 │ │ │ │ + vldr s24, [pc, #768] @ cec94 │ │ │ │ + add.w r7, r9, r2, lsl #3 │ │ │ │ + mul.w r2, r4, sl │ │ │ │ + add.w r1, sl, r2 │ │ │ │ + add r2, r4 │ │ │ │ + add r1, r3 │ │ │ │ + adds r4, r0, r4 │ │ │ │ + adds r0, r3, r0 │ │ │ │ + mov fp, r2 │ │ │ │ + add.w r5, r9, r1, lsl #3 │ │ │ │ + add.w r1, r8, r4, lsl #3 │ │ │ │ + str r1, [sp, #124] @ 0x7c │ │ │ │ + add r1, sp, #296 @ 0x128 │ │ │ │ + str r1, [sp, #48] @ 0x30 │ │ │ │ + add r1, sp, #356 @ 0x164 │ │ │ │ + str r1, [sp, #68] @ 0x44 │ │ │ │ + add.w r4, r9, r2, lsl #3 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + mov r9, r0 │ │ │ │ + ldr r6, [sp, #124] @ 0x7c │ │ │ │ + mov r8, r3 │ │ │ │ + adds r1, #1 │ │ │ │ + str r5, [sp, #168] @ 0xa8 │ │ │ │ + str r1, [sp, #172] @ 0xac │ │ │ │ + add r1, sp, #292 @ 0x124 │ │ │ │ + str r1, [sp, #128] @ 0x80 │ │ │ │ + b.n cea08 │ │ │ │ + ldr r3, [sp, #156] @ 0x9c │ │ │ │ + ldr r2, [sp, #168] @ 0xa8 │ │ │ │ + add fp, r3 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + str.w r9, [sp, #292] @ 0x124 │ │ │ │ + add r2, r3 │ │ │ │ + str r2, [sp, #168] @ 0xa8 │ │ │ │ + ldr r2, [sp, #160] @ 0xa0 │ │ │ │ + add r4, r3 │ │ │ │ + add r7, r3 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + add r9, r2 │ │ │ │ + ldr r2, [sp, #152] @ 0x98 │ │ │ │ + vstr s24, [r6, #8] │ │ │ │ + cmp r8, r3 │ │ │ │ + vstr s24, [r6, #12] │ │ │ │ + add r6, r2 │ │ │ │ + beq.w cffe4 │ │ │ │ + add.w r8, r8, #1 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [sp, #164] @ 0xa4 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + add.w r1, r4, #8 │ │ │ │ + str r3, [sp, #356] @ 0x164 │ │ │ │ + ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ + ldr r5, [sp, #48] @ 0x30 │ │ │ │ + ldr r0, [r4, #4] │ │ │ │ + mov r3, sl │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [sp, #360] @ 0x168 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + str.w fp, [sp, #292] @ 0x124 │ │ │ │ + str.w r8, [sp, #124] @ 0x7c │ │ │ │ + blx 5af24 │ │ │ │ + ldr r1, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ + vstr s24, [r4, #8] │ │ │ │ + mov r2, r1 │ │ │ │ + vstr s24, [r4, #12] │ │ │ │ + str r5, [sp, #48] @ 0x30 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + ldr r5, [sp, #172] @ 0xac │ │ │ │ + str.w sl, [sp, #8] │ │ │ │ + str r1, [sp, #0] │ │ │ │ + sub.w r1, r3, #8 │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + str.w sl, [sp, #64] @ 0x40 │ │ │ │ + sub.w sl, r5, r8 │ │ │ │ + str.w sl, [sp, #292] @ 0x124 │ │ │ │ + blx 5a198 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str.w sl, [sp, #292] @ 0x124 │ │ │ │ + add.w sl, r6, #8 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, sl │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + blx 5a198 │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + cbz r3, ceaa4 │ │ │ │ + vldr s15, [sp, #296] @ 0x128 │ │ │ │ + vldr s14, [r7] │ │ │ │ + vmul.f32 s14, s15, s14 │ │ │ │ + vstr s14, [sp, #308] @ 0x134 │ │ │ │ + vstr s14, [r7] │ │ │ │ + vldr s14, [r7, #4] │ │ │ │ + vmul.f32 s15, s15, s14 │ │ │ │ + vstr s15, [sp, #312] @ 0x138 │ │ │ │ + vstr s15, [r7, #4] │ │ │ │ + vldr s25, [r6, #8] │ │ │ │ + mov r0, sl │ │ │ │ + str.w r9, [sp, #292] @ 0x124 │ │ │ │ blx 65794 │ │ │ │ - vldr s15, [sp, #96] @ 0x60 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vstr s0, [sp, #100] @ 0x64 │ │ │ │ + vcmpe.f32 s25, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ it lt │ │ │ │ - vneglt.f32 s15, s15 │ │ │ │ + vneglt.f32 s25, s25 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s15, s15, s0 │ │ │ │ - vcmpe.f32 s15, s19 │ │ │ │ + vadd.f32 s0, s0, s25 │ │ │ │ + vcmpe.f32 s21, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n ce2e0 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ + bhi.w ce9d4 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r6, [sp, #192] @ 0xc0 │ │ │ │ + ldrd sl, r9, [sp, #176] @ 0xb0 │ │ │ │ + ldr.w fp, [sp, #184] @ 0xb8 │ │ │ │ + ldr.w r8, [sp, #188] @ 0xbc │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + cmp r3, r2 │ │ │ │ + blt.w ced0a │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + add r3, sl │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + adds r6, r2, r3 │ │ │ │ + add.w r4, r9, r6, lsl #3 │ │ │ │ + b.n ce5ee │ │ │ │ + subs r3, r0, #1 │ │ │ │ + mla r3, sl, r3, r0 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + vstr s16, [r3] │ │ │ │ + vstr s16, [r3, #4] │ │ │ │ + b.n ce934 │ │ │ │ + ldr r5, [sp, #44] @ 0x2c │ │ │ │ + add r6, sp, #288 @ 0x120 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + add r1, sp, #380 @ 0x17c │ │ │ │ + ldr r3, [pc, #380] @ (ceca4 ) │ │ │ │ mov r0, r6 │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ - blx 65794 │ │ │ │ - vldr s19, [sp, #96] @ 0x60 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - ldr r2, [sp, #92] @ 0x5c │ │ │ │ - add r5, r4 │ │ │ │ - adds r4, #1 │ │ │ │ - vcmpe.f32 s19, #0.0 │ │ │ │ - vstr s0, [sp, #100] @ 0x64 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s19, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - cmp r2, r4 │ │ │ │ - vadd.f32 s19, s19, s0 │ │ │ │ - bge.n ce2ea │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - mov r3, sl │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - cmp r2, #1 │ │ │ │ - sub.w r3, r3, r2, lsl #1 │ │ │ │ - add.w r3, r3, r3, lsr #31 │ │ │ │ - mov.w sl, r3, asr #1 │ │ │ │ - add.w r3, r2, #4294967295 @ 0xffffffff │ │ │ │ - add.w sl, sl, #1 │ │ │ │ - bgt.w cef80 │ │ │ │ - vmov.f32 s15, s19 │ │ │ │ - vdiv.f32 s14, s17, s15 │ │ │ │ - subs r4, r6, #1 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - vmul.f32 s14, s14, s21 │ │ │ │ - vcmpe.f32 s14, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w ce5f4 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - vldr s13, [pc, #-212] @ ce2dc │ │ │ │ - add r2, sl │ │ │ │ - subs r1, r2, #1 │ │ │ │ - str r1, [sp, #28] │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - add.w r1, fp, r1, lsl #3 │ │ │ │ - str r1, [sp, #36] @ 0x24 │ │ │ │ - vldr s14, [r1] │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ - vstr s14, [sp, #96] @ 0x60 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s14, s14 │ │ │ │ - vcmpe.f32 s15, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.n ce4d8 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - cmp r6, r1 │ │ │ │ - beq.w ce5f4 │ │ │ │ - subs r2, #1 │ │ │ │ - ldr.w r8, [sp, #32] │ │ │ │ - str r2, [sp, #28] │ │ │ │ - strd r6, r5, [sp, #60] @ 0x3c │ │ │ │ - add.w r2, fp, r2, lsl #3 │ │ │ │ - str r7, [sp, #12] │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - movs r2, #1 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - add r0, sp, #92 @ 0x5c │ │ │ │ + add r2, r5 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + add r3, pc │ │ │ │ + str r1, [sp, #64] @ 0x40 │ │ │ │ + add.w r2, r8, r2, lsl #3 │ │ │ │ + adds r3, #8 │ │ │ │ + sub.w ip, r7, r5 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + str.w ip, [sp, #288] @ 0x120 │ │ │ │ + blx 574e4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - add.w r3, fp, sl, lsl #3 │ │ │ │ - add.w r1, fp, r1, lsl #3 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - str r0, [sp, #16] │ │ │ │ - blx 58120 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - str r4, [sp, #92] @ 0x5c │ │ │ │ - cmp r4, r3 │ │ │ │ - blt.w cf0bc │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - mov r4, r3 │ │ │ │ + mov r0, r6 │ │ │ │ + str r5, [sp, #44] @ 0x2c │ │ │ │ + add r2, r5 │ │ │ │ + ldr r6, [sp, #44] @ 0x2c │ │ │ │ + adds r5, r7, #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ - add r0, sp, #108 @ 0x6c │ │ │ │ - add r4, r1 │ │ │ │ - ldr.w sl, [sp, #28] │ │ │ │ - add.w r4, r4, #536870912 @ 0x20000000 │ │ │ │ - str r5, [sp, #32] │ │ │ │ - subs r4, #2 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, r0 │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ - add.w r4, r3, r4, lsl #3 │ │ │ │ - add sl, r5 │ │ │ │ - mov r1, r4 │ │ │ │ - add.w sl, sl, #4294967295 @ 0xffffffff │ │ │ │ - mov r0, r8 │ │ │ │ - blx 62524 │ │ │ │ - mov r0, r8 │ │ │ │ - add.w r6, fp, sl, lsl #3 │ │ │ │ - vldr s17, [sp, #108] @ 0x6c │ │ │ │ - mov r1, r6 │ │ │ │ - vldr s16, [sp, #112] @ 0x70 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + add.w r2, r9, r2, lsl #3 │ │ │ │ + subs r5, r5, r6 │ │ │ │ + str r5, [sp, #288] @ 0x120 │ │ │ │ + blx 574e4 │ │ │ │ + b.n ce7fe │ │ │ │ + subs r2, r3, #1 │ │ │ │ + movs r3, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [sp, #284] @ 0x11c │ │ │ │ + str r3, [sp, #300] @ 0x12c │ │ │ │ + ble.w ce838 │ │ │ │ + add r5, sp, #316 @ 0x13c │ │ │ │ + ldr r6, [sp, #92] @ 0x5c │ │ │ │ + str r5, [sp, #20] │ │ │ │ + add r4, sp, #308 @ 0x134 │ │ │ │ + ldr r5, [sp, #88] @ 0x58 │ │ │ │ + vldr s17, [pc, #280] @ cec94 │ │ │ │ + b.n cebc0 │ │ │ │ + mla r2, fp, r3, r3 │ │ │ │ + add.w r2, r8, r2, lsl #3 │ │ │ │ + vstr s17, [r2] │ │ │ │ + vstr s17, [r2, #4] │ │ │ │ + mla r0, r3, sl, r3 │ │ │ │ + lsls r1, r3, #3 │ │ │ │ + adds r7, r5, r1 │ │ │ │ + str r3, [sp, #288] @ 0x120 │ │ │ │ + add r1, r6 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w r0, r9, r0, lsl #3 │ │ │ │ + str r3, [sp, #300] @ 0x12c │ │ │ │ + ldr.w ip, [r0] │ │ │ │ + ldr r0, [r0, #4] │ │ │ │ + str r0, [r7, #4] │ │ │ │ + str.w ip, [r7] │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + str r2, [r1, #4] │ │ │ │ + ldr r2, [sp, #284] @ 0x11c │ │ │ │ + str r0, [r1, #0] │ │ │ │ + cmp r3, r2 │ │ │ │ + bgt.w ce838 │ │ │ │ + mla r3, r3, fp, r3 │ │ │ │ + add.w r0, r8, r3, lsl #3 │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f32.f64 s16, d0 │ │ │ │ + ldr r3, [sp, #300] @ 0x12c │ │ │ │ + vcmpe.f32 s20, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl.n ceb80 │ │ │ │ + mla r3, fp, r3, r3 │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + str r3, [sp, #288] @ 0x120 │ │ │ │ + mov r0, r4 │ │ │ │ + add.w r3, r8, r3, lsl #3 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vldr s13, [r3, #4] │ │ │ │ + vdiv.f32 s14, s15, s16 │ │ │ │ + vdiv.f32 s15, s13, s16 │ │ │ │ + vstr s14, [sp, #316] @ 0x13c │ │ │ │ + vstr s15, [sp, #320] @ 0x140 │ │ │ │ blx 62524 │ │ │ │ - ldr r2, [sp, #108] @ 0x6c │ │ │ │ - str r2, [r4, #0] │ │ │ │ - adds r5, #1 │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ - adds r4, #8 │ │ │ │ - str.w r2, [r4, #-4] │ │ │ │ - ldr r2, [sp, #92] @ 0x5c │ │ │ │ - vstr s17, [r6] │ │ │ │ - cmp r2, r5 │ │ │ │ - vstr s16, [r6, #4] │ │ │ │ - bge.n ce444 │ │ │ │ - ldr r5, [sp, #32] │ │ │ │ - mov r0, r8 │ │ │ │ - ldr r6, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - add r3, sl │ │ │ │ - add.w r1, r3, #536870912 @ 0x20000000 │ │ │ │ + ldr r3, [sp, #300] @ 0x12c │ │ │ │ + vldr s13, [sp, #312] @ 0x138 │ │ │ │ + vldr s14, [sp, #308] @ 0x134 │ │ │ │ + mul.w r2, fp, r3 │ │ │ │ + vstr s13, [sp, #384] @ 0x180 │ │ │ │ + vstr s14, [sp, #380] @ 0x17c │ │ │ │ + adds r1, r3, r2 │ │ │ │ + add.w r1, r8, r1, lsl #3 │ │ │ │ + vstr s16, [r1] │ │ │ │ + vstr s17, [r1, #4] │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ + cmp r1, #0 │ │ │ │ + bne.n cecac │ │ │ │ + mla r2, sl, r3, r3 │ │ │ │ + str r2, [sp, #288] @ 0x120 │ │ │ │ + add.w r2, r9, r2, lsl #3 │ │ │ │ + vldr s15, [r2, #4] │ │ │ │ + vldr s11, [r2] │ │ │ │ + vmul.f32 s12, s15, s13 │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ + vmla.f32 s15, s13, s11 │ │ │ │ + vmov.f32 s13, s12 │ │ │ │ + vnmls.f32 s13, s14, s11 │ │ │ │ + vstr s15, [sp, #312] @ 0x138 │ │ │ │ + vstr s15, [r2, #4] │ │ │ │ + vstr s13, [r2] │ │ │ │ + vstr s13, [sp, #308] @ 0x134 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + cbnz r2, cec74 │ │ │ │ + mla r2, r3, fp, r3 │ │ │ │ + add.w r2, r8, r2, lsl #3 │ │ │ │ + b.n ceb90 │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ + add r1, sp, #380 @ 0x17c │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + mul.w r3, r2, r3 │ │ │ │ + adds r2, r3, #1 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + add.w r2, r3, r2, lsl #3 │ │ │ │ + ldr r3, [pc, #32] @ (ceca8 ) │ │ │ │ + add r3, pc │ │ │ │ + adds r3, #8 │ │ │ │ + blx 574e4 │ │ │ │ + ldr r3, [sp, #300] @ 0x12c │ │ │ │ + b.n cec6a │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + udf #218 @ 0xda │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + udf #138 @ 0x8a │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + udf #112 @ 0x70 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + blt.n cec40 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + bge.n ced8c │ │ │ │ + lsls r3, r3, #1 │ │ │ │ subs r3, #1 │ │ │ │ - subs r1, #1 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - add.w r1, fp, r1, lsl #3 │ │ │ │ - blx 62524 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - str r2, [sp, #92] @ 0x5c │ │ │ │ - ldr r2, [sp, #108] @ 0x6c │ │ │ │ - str r2, [r3, #0] │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r3, [r1, #0] │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - str r2, [r1, #0] │ │ │ │ - vstr s18, [r1, #4] │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - str r3, [r0, #0] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - vstr s18, [r0, #4] │ │ │ │ - cmp r3, #2 │ │ │ │ - beq.w cf060 │ │ │ │ - ldrd r4, r8, [sp, #20] │ │ │ │ - vldr s15, [r5] │ │ │ │ - b.n ce156 │ │ │ │ - subs r2, r7, r6 │ │ │ │ + str r3, [sp, #288] @ 0x120 │ │ │ │ + ldr.w r3, [pc, #1332] @ cf1e8 │ │ │ │ adds r2, #1 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - cmp r2, r4 │ │ │ │ - bne.w cf08e │ │ │ │ - subs r3, r7, #1 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - vstr s18, [r5, #4] │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - vstr s18, [r3, #4] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - cmp r6, #2 │ │ │ │ - bgt.w ced0c │ │ │ │ + add r7, sp, #380 @ 0x17c │ │ │ │ + add r0, sp, #288 @ 0x120 │ │ │ │ + add r3, pc │ │ │ │ + add.w r2, r8, r2, lsl #3 │ │ │ │ + adds r3, #8 │ │ │ │ + mov r1, r7 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + blx 574e4 │ │ │ │ + ldr r2, [sp, #300] @ 0x12c │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + add r0, sp, #300 @ 0x12c │ │ │ │ + mul.w r2, r2, sl │ │ │ │ + adds r2, #1 │ │ │ │ + add.w r2, r9, r2, lsl #3 │ │ │ │ + blx 574e4 │ │ │ │ + ldr r3, [sp, #300] @ 0x12c │ │ │ │ + b.n cec66 │ │ │ │ + ldr r2, [sp, #108] @ 0x6c │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + b.w ce182 │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + str r2, [sp, #32] │ │ │ │ + b.w ce4f4 │ │ │ │ + ldr r3, [sp, #300] @ 0x12c │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + add r3, sp, #340 @ 0x154 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + add r3, sp, #296 @ 0x128 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + add r3, sp, #356 @ 0x164 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ - negs r4, r4 │ │ │ │ - add.w r3, r3, r6, lsl #2 │ │ │ │ - strd r4, r4, [r3, #-4] │ │ │ │ - movs r3, #2 │ │ │ │ - b.n ce1a2 │ │ │ │ - ldr r1, [pc, #568] @ (ce74c ) │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ + ldr r2, [sp, #124] @ 0x7c │ │ │ │ + adds r1, #1 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + str r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n ce5fa │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.w ce1cc │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w cf0a8 │ │ │ │ - mla r3, r2, r2, r2 │ │ │ │ - mov.w lr, r3, asr #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w ce1aa │ │ │ │ - ldr r1, [pc, #524] @ (ce750 ) │ │ │ │ - movs r3, #1 │ │ │ │ - vldr s20, [pc, #524] @ ce754 │ │ │ │ - mov r5, r3 │ │ │ │ - add r1, pc │ │ │ │ - vldr s18, [pc, #504] @ ce748 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - str r1, [sp, #68] @ 0x44 │ │ │ │ - str.w lr, [sp, #84] @ 0x54 │ │ │ │ - b.n ce5a6 │ │ │ │ - cmp r2, r5 │ │ │ │ - bgt.n ce606 │ │ │ │ - vcmp.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n ce5dc │ │ │ │ - adds r4, r5, #1 │ │ │ │ - str r5, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r5, r2 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - str r3, [sp, #20] │ │ │ │ - vstr s15, [sp, #96] @ 0x60 │ │ │ │ - vstr s18, [r7, #4] │ │ │ │ - blt.w ce8be │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - str.w r2, [r3, r5, lsl #2] │ │ │ │ - mov r5, r4 │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r2, r5 │ │ │ │ + it eq │ │ │ │ + moveq r3, r2 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + movw r3, #26215 @ 0x6667 │ │ │ │ + movt r3, #26214 @ 0x6666 │ │ │ │ + smull r3, r2, r3, r1 │ │ │ │ + asrs r3, r1, #31 │ │ │ │ + rsb r3, r3, r2, asr #2 │ │ │ │ + movs r2, #10 │ │ │ │ + mul.w r3, r2, r3 │ │ │ │ + cmp r3, r1 │ │ │ │ + beq.w cfa36 │ │ │ │ + ldr r4, [sp, #28] │ │ │ │ + add r7, sp, #316 @ 0x13c │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + add r5, sp, #324 @ 0x144 │ │ │ │ + mov r1, r7 │ │ │ │ + vldr s14, [r4] │ │ │ │ + vldr s15, [r4, #4] │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + vmul.f32 s14, s14, s18 │ │ │ │ + mov r3, r4 │ │ │ │ + vmul.f32 s15, s15, s18 │ │ │ │ add r3, r2 │ │ │ │ - sub.w r3, r3, r5 │ │ │ │ - add.w r3, r3, #2 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - blt.w ce1aa │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - lsls r3, r3, #3 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add.w r7, fp, r3 │ │ │ │ - vldr s16, [r7] │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vmov.f32 s15, s16 │ │ │ │ - vstr s16, [sp, #96] @ 0x60 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n ce55a │ │ │ │ - cmp r2, r5 │ │ │ │ - it gt │ │ │ │ - vneggt.f32 s16, s16 │ │ │ │ - bgt.n ce606 │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bls.n ce568 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [r2, #0] │ │ │ │ - cbnz r3, ce5e4 │ │ │ │ - str r5, [r2, #0] │ │ │ │ - adds r4, r5, #1 │ │ │ │ + str r3, [sp, #288] @ 0x120 │ │ │ │ mov r2, r5 │ │ │ │ - str r5, [sp, #40] @ 0x28 │ │ │ │ - vstr s18, [r7, #4] │ │ │ │ - vstr s16, [sp, #96] @ 0x60 │ │ │ │ - b.n ce586 │ │ │ │ - vldr s15, [r5] │ │ │ │ - b.n ce14a │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - str r2, [r1, #0] │ │ │ │ - b.n ce1d6 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - subs r2, r2, r5 │ │ │ │ - str r2, [sp, #92] @ 0x5c │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - adds r1, r3, r2 │ │ │ │ - add r3, sp, #92 @ 0x5c │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ + add.w r3, r8, r3, lsl #3 │ │ │ │ + vstr s14, [sp, #324] @ 0x144 │ │ │ │ + vstr s15, [sp, #328] @ 0x148 │ │ │ │ + vldr s14, [r3] │ │ │ │ + vldr s15, [r3, #4] │ │ │ │ + add r3, sp, #308 @ 0x134 │ │ │ │ mov r0, r3 │ │ │ │ - str r1, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - blx 66e34 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - adds r3, r0, r5 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - mov r9, r0 │ │ │ │ + str r3, [sp, #180] @ 0xb4 │ │ │ │ + vmul.f32 s14, s14, s18 │ │ │ │ + vmul.f32 s15, s15, s18 │ │ │ │ + vstr s14, [sp, #316] @ 0x13c │ │ │ │ + vstr s15, [sp, #320] @ 0x140 │ │ │ │ + blx 6522c │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r0, [sp, #180] @ 0xb4 │ │ │ │ + sub.w r3, r2, fp │ │ │ │ + mov r2, r4 │ │ │ │ + add r3, r4 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + vldr s30, [sp, #308] @ 0x134 │ │ │ │ + add.w r4, r8, r3, lsl #3 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + vldr s24, [sp, #312] @ 0x138 │ │ │ │ add r3, r2 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - subs r4, r3, r5 │ │ │ │ - str r4, [sp, #92] @ 0x5c │ │ │ │ - mov.w sl, r4, lsl #3 │ │ │ │ - add.w r0, fp, sl │ │ │ │ - ldr r3, [r0, #0] │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ + mov r2, r5 │ │ │ │ + vldr s14, [r4] │ │ │ │ + vldr s15, [r4, #4] │ │ │ │ + str r3, [sp, #288] @ 0x120 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + vmul.f32 s14, s14, s18 │ │ │ │ + vmul.f32 s15, s15, s18 │ │ │ │ + vstr s14, [sp, #324] @ 0x144 │ │ │ │ + vstr s15, [sp, #328] @ 0x148 │ │ │ │ + vldr s14, [r3] │ │ │ │ + vldr s15, [r3, #4] │ │ │ │ + vmul.f32 s14, s14, s17 │ │ │ │ + vmul.f32 s15, s15, s17 │ │ │ │ + vstr s14, [sp, #316] @ 0x13c │ │ │ │ + vstr s15, [sp, #320] @ 0x140 │ │ │ │ + blx 6522c │ │ │ │ + ldr r1, [sp, #76] @ 0x4c │ │ │ │ + mov r2, r5 │ │ │ │ + vldr s14, [r4] │ │ │ │ + vldr s15, [r4, #4] │ │ │ │ + ldr r0, [sp, #180] @ 0xb4 │ │ │ │ + vldr s12, [r1] │ │ │ │ + vmul.f32 s14, s14, s18 │ │ │ │ + vldr s13, [r1, #4] │ │ │ │ + vmul.f32 s15, s15, s18 │ │ │ │ + mov r1, r7 │ │ │ │ + vldr s25, [sp, #312] @ 0x138 │ │ │ │ + vmul.f32 s12, s12, s17 │ │ │ │ + vldr s31, [sp, #308] @ 0x134 │ │ │ │ + vmul.f32 s13, s13, s17 │ │ │ │ + str r6, [sp, #288] @ 0x120 │ │ │ │ + vstr s14, [sp, #324] @ 0x144 │ │ │ │ + vstr s15, [sp, #328] @ 0x148 │ │ │ │ + vstr s12, [sp, #316] @ 0x13c │ │ │ │ + vstr s13, [sp, #320] @ 0x140 │ │ │ │ + blx 6522c │ │ │ │ + ldr r4, [sp, #28] │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + add.w r6, r3, sl │ │ │ │ + ldr r0, [sp, #180] @ 0xb4 │ │ │ │ + vldr s14, [r4] │ │ │ │ + adds r3, r6, r2 │ │ │ │ + vldr s15, [r4, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [sp, #288] @ 0x120 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + vmul.f32 s14, s14, s18 │ │ │ │ + vldr s28, [sp, #308] @ 0x134 │ │ │ │ + vmul.f32 s15, s15, s18 │ │ │ │ + vldr s29, [sp, #312] @ 0x138 │ │ │ │ + vstr s14, [sp, #324] @ 0x144 │ │ │ │ + vstr s15, [sp, #328] @ 0x148 │ │ │ │ + vldr s14, [r3] │ │ │ │ + vldr s15, [r3, #4] │ │ │ │ + vmul.f32 s14, s14, s17 │ │ │ │ + vmul.f32 s15, s15, s17 │ │ │ │ + vstr s14, [sp, #316] @ 0x13c │ │ │ │ + vstr s15, [sp, #320] @ 0x140 │ │ │ │ + blx 6522c │ │ │ │ + vldr s14, [r4] │ │ │ │ + mov r1, r7 │ │ │ │ + vldr s15, [r4, #4] │ │ │ │ + add r4, sp, #332 @ 0x14c │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + vmul.f32 s14, s14, s18 │ │ │ │ + vldr s9, [sp, #308] @ 0x134 │ │ │ │ + adds r3, r6, r2 │ │ │ │ + vmul.f32 s15, s15, s18 │ │ │ │ + str r3, [sp, #288] @ 0x120 │ │ │ │ + mov r2, r5 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + ldr r5, [sp, #180] @ 0xb4 │ │ │ │ + vstr s14, [sp, #324] @ 0x144 │ │ │ │ + vstr s15, [sp, #328] @ 0x148 │ │ │ │ + mov r0, r5 │ │ │ │ + vldr s14, [r3] │ │ │ │ + vldr s15, [r3, #4] │ │ │ │ + vldr s26, [sp, #312] @ 0x138 │ │ │ │ + vmul.f32 s14, s14, s17 │ │ │ │ + vstr s9, [sp, #72] @ 0x48 │ │ │ │ + vmul.f32 s15, s15, s17 │ │ │ │ + vstr s14, [sp, #316] @ 0x13c │ │ │ │ + vstr s15, [sp, #320] @ 0x140 │ │ │ │ + blx 6522c │ │ │ │ + vmul.f32 s27, s24, s29 │ │ │ │ + vmul.f32 s13, s24, s28 │ │ │ │ + vmla.f32 s13, s30, s29 │ │ │ │ + vldr s10, [sp, #312] @ 0x138 │ │ │ │ + vmov.f32 s15, #96 @ 0x3f000000 0.5 │ │ │ │ + ldr r2, [pc, #764] @ (cf1ec ) │ │ │ │ + add r1, sp, #348 @ 0x15c │ │ │ │ + mov r0, r4 │ │ │ │ + vnmls.f32 s27, s30, s28 │ │ │ │ + vldr s30, [sp, #308] @ 0x134 │ │ │ │ + add r2, pc │ │ │ │ + vstr s10, [sp, #28] │ │ │ │ + adds r2, #12 │ │ │ │ + vsub.f32 s24, s10, s13 │ │ │ │ + vsub.f32 s27, s30, s27 │ │ │ │ + vadd.f32 s12, s25, s24 │ │ │ │ + vadd.f32 s11, s31, s27 │ │ │ │ + vstr s12, [sp, #320] @ 0x140 │ │ │ │ + vmul.f32 s12, s12, s15 │ │ │ │ + vstr s11, [sp, #316] @ 0x13c │ │ │ │ + vmul.f32 s11, s11, s15 │ │ │ │ + vstr s12, [sp, #312] @ 0x138 │ │ │ │ + vstr s12, [sp, #352] @ 0x160 │ │ │ │ + vstr s11, [sp, #308] @ 0x134 │ │ │ │ + vstr s11, [sp, #348] @ 0x15c │ │ │ │ + blx 5d1b4 │ │ │ │ + vmul.f32 s13, s29, s26 │ │ │ │ + vldr s9, [sp, #72] @ 0x48 │ │ │ │ + vldr s10, [sp, #28] │ │ │ │ + vmul.f32 s14, s28, s26 │ │ │ │ + vmul.f32 s15, s25, s30 │ │ │ │ + vldr s11, [sp, #336] @ 0x150 │ │ │ │ + vmla.f32 s14, s29, s9 │ │ │ │ + mov r1, r7 │ │ │ │ + vnmls.f32 s13, s28, s9 │ │ │ │ + vmul.f32 s12, s25, s10 │ │ │ │ + vmla.f32 s15, s31, s10 │ │ │ │ + vldr s10, [sp, #332] @ 0x14c │ │ │ │ + mov r0, r5 │ │ │ │ + vnmls.f32 s12, s31, s30 │ │ │ │ + vadd.f32 s14, s14, s11 │ │ │ │ + vadd.f32 s13, s13, s10 │ │ │ │ + vsub.f32 s15, s14, s15 │ │ │ │ + vstr s14, [sp, #328] @ 0x148 │ │ │ │ + vsub.f32 s12, s13, s12 │ │ │ │ + vstr s13, [sp, #324] @ 0x144 │ │ │ │ + vstr s15, [sp, #320] @ 0x140 │ │ │ │ + vstr s12, [sp, #316] @ 0x13c │ │ │ │ + blx 601e8 │ │ │ │ + vldr s15, [sp, #348] @ 0x15c │ │ │ │ + mov r0, r7 │ │ │ │ + vldr s12, [sp, #308] @ 0x134 │ │ │ │ + vldr s14, [sp, #352] @ 0x160 │ │ │ │ + vsub.f32 s15, s15, s27 │ │ │ │ + ldr r3, [sp, #312] @ 0x138 │ │ │ │ + vstr s12, [sp, #388] @ 0x184 │ │ │ │ + vsub.f32 s14, s14, s24 │ │ │ │ + str r3, [sp, #392] @ 0x188 │ │ │ │ + vmul.f32 s12, s12, s15 │ │ │ │ + vstr s15, [sp, #308] @ 0x134 │ │ │ │ + vstr s15, [sp, #316] @ 0x13c │ │ │ │ + vstr s14, [sp, #320] @ 0x140 │ │ │ │ + vstr s14, [sp, #312] @ 0x138 │ │ │ │ + vcvt.f64.f32 d12, s12 │ │ │ │ + blx 65794 │ │ │ │ + vmov.f64 d13, d0 │ │ │ │ + add r0, sp, #388 @ 0x184 │ │ │ │ + blx 65794 │ │ │ │ + vldr s29, [sp, #348] @ 0x15c │ │ │ │ + vldr s14, [sp, #388] @ 0x184 │ │ │ │ + vldr s28, [sp, #352] @ 0x160 │ │ │ │ + vmla.f64 d12, d13, d0 │ │ │ │ + vldr s15, [sp, #392] @ 0x188 │ │ │ │ + vcvt.f32.f64 s24, d12 │ │ │ │ + vcmpe.f32 s24, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ittee ls │ │ │ │ + vaddls.f32 s29, s29, s14 │ │ │ │ + vaddls.f32 s28, s28, s15 │ │ │ │ + vsubhi.f32 s29, s29, s14 │ │ │ │ + vsubhi.f32 s28, s28, s15 │ │ │ │ + ldr r2, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + adds r7, r2, #1 │ │ │ │ + str r3, [sp, #300] @ 0x12c │ │ │ │ + cmp r7, r3 │ │ │ │ + str r7, [sp, #288] @ 0x120 │ │ │ │ + bgt.w cf20e │ │ │ │ + str r7, [sp, #28] │ │ │ │ + vmov.f32 s26, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r5, [sp, #68] @ 0x44 │ │ │ │ + mov r7, r3 │ │ │ │ + b.n cf07a │ │ │ │ + ldr r0, [sp, #300] @ 0x12c │ │ │ │ + subs r2, r0, #1 │ │ │ │ + mla r0, sl, r2, r0 │ │ │ │ + add.w r0, r9, r0, lsl #3 │ │ │ │ + vldr s27, [r0] │ │ │ │ blx 65794 │ │ │ │ - vldr s15, [sp, #96] @ 0x60 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vstr s0, [sp, #100] @ 0x64 │ │ │ │ + vmul.f32 s24, s24, s22 │ │ │ │ + vcmpe.f32 s27, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ it lt │ │ │ │ - vneglt.f32 s15, s15 │ │ │ │ + vneglt.f32 s27, s27 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s19, s15, s0 │ │ │ │ - vcmpe.f32 s16, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ite ge │ │ │ │ - vcmpge.f32 s16, #0.0 │ │ │ │ - vcmplt.f32 s19, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ite eq │ │ │ │ - moveq r3, #1 │ │ │ │ - movne r3, #0 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n ce740 │ │ │ │ - vmul.f32 s21, s19, s20 │ │ │ │ - vcmpe.f32 s21, s16 │ │ │ │ + vadd.f32 s27, s27, s0 │ │ │ │ + vmul.f32 s27, s27, s25 │ │ │ │ + vcmpe.f32 s27, s24 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w ce964 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - vldr s17, [pc, #168] @ ce748 │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - cmp r3, r5 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - blt.n ce758 │ │ │ │ - mov r6, r5 │ │ │ │ - b.n ce6c2 │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - add r4, r2 │ │ │ │ - subs r4, r4, r6 │ │ │ │ - adds r6, #1 │ │ │ │ - cmp r3, r6 │ │ │ │ - blt.n ce75c │ │ │ │ - mov.w sl, r4, lsl #3 │ │ │ │ - add sl, fp │ │ │ │ - mov r0, sl │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ + bls.w cfa2e │ │ │ │ + ldr r3, [sp, #300] @ 0x12c │ │ │ │ + ldr r2, [sp, #288] @ 0x120 │ │ │ │ + subs r7, r3, #1 │ │ │ │ + str r7, [sp, #300] @ 0x12c │ │ │ │ + cmp r7, r2 │ │ │ │ + blt.w cf20c │ │ │ │ + mla r2, r7, fp, r7 │ │ │ │ + mov r0, r5 │ │ │ │ + str r2, [sp, #292] @ 0x124 │ │ │ │ + mul.w r6, r7, sl │ │ │ │ + add.w r2, r8, r2, lsl #3 │ │ │ │ + vldr s13, [r2, #4] │ │ │ │ + vldr s14, [r2] │ │ │ │ + adds r2, r6, r7 │ │ │ │ + vmul.f32 s13, s18, s13 │ │ │ │ + add.w r2, r9, r2, lsl #3 │ │ │ │ + vmul.f32 s14, s18, s14 │ │ │ │ + vmul.f32 s24, s13, s28 │ │ │ │ + vstr s13, [sp, #336] @ 0x150 │ │ │ │ + vmul.f32 s15, s14, s28 │ │ │ │ + vstr s14, [sp, #332] @ 0x14c │ │ │ │ + vmla.f32 s15, s13, s29 │ │ │ │ + vnmls.f32 s24, s14, s29 │ │ │ │ + vstr s15, [sp, #328] @ 0x148 │ │ │ │ + vldr s14, [r2, #4] │ │ │ │ + vstr s24, [sp, #324] @ 0x144 │ │ │ │ + vldr s13, [r2] │ │ │ │ + vmul.f32 s14, s17, s14 │ │ │ │ + vmul.f32 s13, s17, s13 │ │ │ │ + vsub.f32 s15, s14, s15 │ │ │ │ + vstr s14, [sp, #320] @ 0x140 │ │ │ │ + vsub.f32 s24, s13, s24 │ │ │ │ + vstr s13, [sp, #316] @ 0x13c │ │ │ │ + vstr s15, [sp, #312] @ 0x138 │ │ │ │ + vstr s15, [sp, #360] @ 0x168 │ │ │ │ + vstr s24, [sp, #308] @ 0x134 │ │ │ │ + vstr s24, [sp, #356] @ 0x164 │ │ │ │ blx 65794 │ │ │ │ - vldr s15, [sp, #96] @ 0x60 │ │ │ │ + vcmpe.f32 s24, #0.0 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vstr s0, [sp, #100] @ 0x64 │ │ │ │ + ldr r2, [sp, #300] @ 0x12c │ │ │ │ + adds r0, r2, #1 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ + mla r0, sl, r2, r0 │ │ │ │ it lt │ │ │ │ - vneglt.f32 s15, s15 │ │ │ │ + vneglt.f32 s24, s24 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ + add.w r0, r9, r0, lsl #3 │ │ │ │ + vldr s25, [r0] │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s15, s15, s0 │ │ │ │ - vcmpe.f32 s15, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n ce6ae │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - mov r0, sl │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ + vadd.f32 s24, s24, s0 │ │ │ │ blx 65794 │ │ │ │ - vldr s17, [sp, #96] @ 0x60 │ │ │ │ + vcmpe.f32 s25, #0.0 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - vcmpe.f32 s17, #0.0 │ │ │ │ - vstr s0, [sp, #100] @ 0x64 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ it lt │ │ │ │ - vneglt.f32 s17, s17 │ │ │ │ + vneglt.f32 s25, s25 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s17, s17, s0 │ │ │ │ - b.n ce6ae │ │ │ │ - vldr s16, [r7] │ │ │ │ - b.n ce5dc │ │ │ │ - nop │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - str r4, [sp, #448] @ 0x1c0 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - b.n ceab0 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - orns pc, fp, #589505315 @ 0x23232323 │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - ldr r4, [sp, #84] @ 0x54 │ │ │ │ - subs r1, r2, r0 │ │ │ │ - cmp r0, r2 │ │ │ │ - add.w r3, r1, #2 │ │ │ │ - mla r3, r1, r3, r3 │ │ │ │ - add.w r3, r3, r3, lsr #31 │ │ │ │ - sub.w r3, r4, r3, asr #1 │ │ │ │ - add.w r4, r3, #1 │ │ │ │ - str r4, [sp, #28] │ │ │ │ - blt.w ceffa │ │ │ │ - vdiv.f32 s15, s19, s17 │ │ │ │ - adds r4, r5, #1 │ │ │ │ - str r4, [sp, #32] │ │ │ │ - vmul.f32 s15, s15, s21 │ │ │ │ - vcmpe.f32 s15, s16 │ │ │ │ + vadd.f32 s25, s25, s0 │ │ │ │ + vmul.f32 s25, s25, s17 │ │ │ │ + vcmpe.f32 s24, s25 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - it ls │ │ │ │ - vldrls s15, [r7] │ │ │ │ - bls.w ce56a │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - vldr s14, [pc, #-76] @ ce754 │ │ │ │ - lsls r3, r3, #3 │ │ │ │ - add.w r1, fp, r3 │ │ │ │ - vmul.f32 s17, s17, s14 │ │ │ │ - str r1, [sp, #64] @ 0x40 │ │ │ │ - vldr s15, [r1] │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vstr s15, [sp, #96] @ 0x60 │ │ │ │ + ite lt │ │ │ │ + vmovlt.f32 s15, s25 │ │ │ │ + vmovge.f32 s15, s24 │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s15, s15 │ │ │ │ - vcmpe.f32 s17, s15 │ │ │ │ + vcmpe.f32 s15, s26 │ │ │ │ + ite ne │ │ │ │ + movne r2, #1 │ │ │ │ + moveq r2, #0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w ce91c │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - cmp r1, r5 │ │ │ │ - it eq │ │ │ │ - vldreq s15, [r7] │ │ │ │ - beq.w ce56c │ │ │ │ - ldr r6, [sp, #32] │ │ │ │ - add r3, fp │ │ │ │ - mov r4, r5 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r3, [sp, #20] │ │ │ │ - movs r3, #1 │ │ │ │ - str r7, [sp, #24] │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - cmp r1, r2 │ │ │ │ - add r3, r1 │ │ │ │ - sub.w r9, r3, r4 │ │ │ │ - blt.w cecde │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - cmp r6, r3 │ │ │ │ - bgt.w cf0ae │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - add r0, sp, #108 @ 0x6c │ │ │ │ - str r5, [sp, #80] @ 0x50 │ │ │ │ - mov r5, r8 │ │ │ │ - adds r2, r6, r3 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - subs r2, r2, r4 │ │ │ │ - mov r8, r6 │ │ │ │ - mov r4, r9 │ │ │ │ - mov r6, r0 │ │ │ │ - add.w sl, r3, r2, lsl #3 │ │ │ │ - str r7, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - sub.w r1, sl, #8 │ │ │ │ - mov r0, r6 │ │ │ │ - add.w sl, sl, #8 │ │ │ │ - add r3, r4 │ │ │ │ - sub.w r3, r3, r8 │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - adds r4, r3, #1 │ │ │ │ - blx 62524 │ │ │ │ - mov r0, r6 │ │ │ │ - vldr s17, [sp, #108] @ 0x6c │ │ │ │ - add.w r7, fp, r4, lsl #3 │ │ │ │ - vldr s16, [sp, #112] @ 0x70 │ │ │ │ - mov r1, r7 │ │ │ │ - blx 62524 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - str.w r3, [sl, #-16] │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - str.w r3, [sl, #-12] │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - vstr s17, [r7] │ │ │ │ - cmp r3, r8 │ │ │ │ - vstr s16, [r7, #4] │ │ │ │ - bge.n ce824 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ - ldr r5, [sp, #80] @ 0x50 │ │ │ │ - mov r0, r6 │ │ │ │ - add.w r1, fp, r9, lsl #3 │ │ │ │ - str.w r9, [sp, #92] @ 0x5c │ │ │ │ - blx 62524 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - str r2, [sp, #92] @ 0x5c │ │ │ │ - ldr r2, [sp, #108] @ 0x6c │ │ │ │ - str r2, [r3, #0] │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r3, [r1, #0] │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - str r2, [r1, #0] │ │ │ │ - vstr s18, [r1, #4] │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - str r3, [r0, #0] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ - cmp r3, #2 │ │ │ │ - vstr s18, [r0, #4] │ │ │ │ - beq.n ce96e │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ - cmp r5, r2 │ │ │ │ - bge.w ce580 │ │ │ │ - vldr s14, [r7] │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - add.w r9, sp, #92 @ 0x5c │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - add r3, r2 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - subs r3, r3, r5 │ │ │ │ - ldr.w r7, [pc, #1060] @ ced00 │ │ │ │ + and.w r2, r2, #1 │ │ │ │ + it pl │ │ │ │ + movpl r2, #0 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.w cf020 │ │ │ │ + vdiv.f32 s24, s24, s15 │ │ │ │ + vdiv.f32 s25, s25, s15 │ │ │ │ + b.n cf020 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + lsls r3, r3, #1 │ │ │ │ adds r3, #1 │ │ │ │ - add r6, r1 │ │ │ │ - subs r2, r2, r5 │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - add r7, pc │ │ │ │ - mov r1, r9 │ │ │ │ - str r2, [sp, #92] @ 0x5c │ │ │ │ - str r3, [sp, #4] │ │ │ │ - add r2, sp, #96 @ 0x60 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - vneg.f32 s14, s15 │ │ │ │ - vstr s15, [sp, #104] @ 0x68 │ │ │ │ - vstr s14, [sp, #96] @ 0x60 │ │ │ │ - blx 5f204 │ │ │ │ - ldr.w r1, [r8] │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r0, r9 │ │ │ │ - subs r1, r1, r5 │ │ │ │ - str r1, [sp, #92] @ 0x5c │ │ │ │ - add r1, sp, #104 @ 0x68 │ │ │ │ - blx 61414 │ │ │ │ - b.n ce580 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - adds r6, r5, #2 │ │ │ │ - cmp.w r9, #1 │ │ │ │ - add r3, r2 │ │ │ │ - sub.w r3, r3, r5 │ │ │ │ - add.w r3, r3, #1 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bne.w cecd8 │ │ │ │ - mov r1, r3 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r3, [r1, #4] │ │ │ │ - ldr r3, [r1, #0] │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - subs r3, r2, #1 │ │ │ │ - cmp r3, r5 │ │ │ │ - bgt.n ce9a0 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - negs r3, r3 │ │ │ │ - str.w r3, [r2, r5, lsl #2] │ │ │ │ - add.w r5, r2, r5, lsl #2 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r5, r6 │ │ │ │ - b.n ce58e │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - vldr s15, [r7] │ │ │ │ - b.n ce568 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - subs r3, r3, r5 │ │ │ │ - ldr r6, [sp, #76] @ 0x4c │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ - vstr s18, [r7, #4] │ │ │ │ - ldr r0, [r6, #0] │ │ │ │ - ldr r1, [r6, #4] │ │ │ │ - str r4, [r6, #0] │ │ │ │ - ldr r4, [r3, #4] │ │ │ │ - str r4, [r6, #4] │ │ │ │ - adds r6, r5, #2 │ │ │ │ - str r0, [r3, #0] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - subs r3, r2, #1 │ │ │ │ - cmp r3, r5 │ │ │ │ - ble.n ce950 │ │ │ │ - rsb r2, r5, r2, lsl #1 │ │ │ │ - subs r3, r5, #1 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mul.w r0, r3, r2 │ │ │ │ - add.w r0, r0, r0, lsr #31 │ │ │ │ - add.w r0, r7, r0, asr #1 │ │ │ │ - str r0, [sp, #92] @ 0x5c │ │ │ │ - add.w r0, fp, r0, lsl #3 │ │ │ │ - ldr r3, [r0, #0] │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - add r1, sp, #100 @ 0x64 │ │ │ │ - add r0, sp, #96 @ 0x60 │ │ │ │ - vstr s0, [sp, #100] @ 0x64 │ │ │ │ - blx 64540 │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - vmov.f32 s12, s15 │ │ │ │ - cmp r2, r6 │ │ │ │ - mov.w r4, r2, lsl #1 │ │ │ │ - str r2, [sp, #92] @ 0x5c │ │ │ │ - sub.w r3, r4, r5 │ │ │ │ - add.w r1, r3, #4294967295 @ 0xffffffff │ │ │ │ - mul.w r3, r0, r3 │ │ │ │ - mul.w r1, r5, r1 │ │ │ │ - add.w r3, r3, r3, lsr #31 │ │ │ │ - add.w r1, r1, r1, lsr #31 │ │ │ │ - mov.w r3, r3, asr #1 │ │ │ │ - add.w r0, r7, r1, asr #1 │ │ │ │ - add.w r1, r7, r3 │ │ │ │ - add r3, r5 │ │ │ │ - add.w r0, fp, r0, lsl #3 │ │ │ │ - add.w r1, fp, r1, lsl #3 │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - vldr s13, [r0] │ │ │ │ - vldr s14, [r3] │ │ │ │ - vdiv.f32 s16, s13, s0 │ │ │ │ - vldr s13, [r1, #4] │ │ │ │ - vdiv.f32 s17, s14, s0 │ │ │ │ - vldr s14, [r1] │ │ │ │ - vdiv.f32 s11, s14, s0 │ │ │ │ - vdiv.f32 s14, s13, s0 │ │ │ │ - vnmls.f32 s12, s16, s17 │ │ │ │ - vstr s11, [sp, #108] @ 0x6c │ │ │ │ - vstr s14, [sp, #112] @ 0x70 │ │ │ │ - vstr s11, [sp, #140] @ 0x8c │ │ │ │ - vstr s14, [sp, #144] @ 0x90 │ │ │ │ - vdiv.f32 s13, s15, s12 │ │ │ │ - vdiv.f32 s22, s13, s0 │ │ │ │ - blt.w ce950 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - mov r9, r6 │ │ │ │ - vldr s19, [pc, #676] @ ced08 │ │ │ │ - add r2, sp, #140 @ 0x8c │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - add r2, sp, #124 @ 0x7c │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - add r2, sp, #148 @ 0x94 │ │ │ │ - str r2, [sp, #32] │ │ │ │ - add r2, sp, #116 @ 0x74 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - subs r4, r4, r5 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - subs r0, r4, #1 │ │ │ │ - mul.w r4, r7, r4 │ │ │ │ - mul.w r0, r5, r0 │ │ │ │ - add.w r4, r4, r4, lsr #31 │ │ │ │ - add.w r0, r0, r0, lsr #31 │ │ │ │ - add.w r2, r9, r4, asr #1 │ │ │ │ - add.w r0, r9, r0, asr #1 │ │ │ │ - add.w r2, fp, r2, lsl #3 │ │ │ │ - add.w r0, fp, r0, lsl #3 │ │ │ │ - vldr s10, [r2] │ │ │ │ - vldr s15, [r0, #4] │ │ │ │ - vldr s13, [r0] │ │ │ │ - vldr s9, [r2, #4] │ │ │ │ - vmul.f32 s12, s15, s14 │ │ │ │ - vmul.f32 s21, s15, s17 │ │ │ │ - vmul.f32 s14, s13, s14 │ │ │ │ - vmul.f32 s23, s13, s17 │ │ │ │ - vmla.f32 s14, s15, s11 │ │ │ │ - ldr r0, [sp, #60] @ 0x3c │ │ │ │ - vnmls.f32 s12, s13, s11 │ │ │ │ - vmov.f32 s13, s14 │ │ │ │ - vstr s14, [sp, #120] @ 0x78 │ │ │ │ - vmov.f32 s15, s12 │ │ │ │ - vstr s12, [sp, #116] @ 0x74 │ │ │ │ - vnmls.f32 s13, s16, s9 │ │ │ │ - vnmls.f32 s15, s16, s10 │ │ │ │ - vmul.f32 s14, s13, s22 │ │ │ │ - vmul.f32 s15, s15, s22 │ │ │ │ - vstr s14, [sp, #112] @ 0x70 │ │ │ │ - vstr s14, [sp, #152] @ 0x98 │ │ │ │ - vstr s15, [sp, #108] @ 0x6c │ │ │ │ - vstr s15, [sp, #148] @ 0x94 │ │ │ │ - blx 62524 │ │ │ │ - ldr.w r0, [r8] │ │ │ │ - add.w r3, r9, #4294967295 @ 0xffffffff │ │ │ │ - vldr s14, [sp, #128] @ 0x80 │ │ │ │ - vldr s12, [sp, #124] @ 0x7c │ │ │ │ - cmp r0, r9 │ │ │ │ - mov.w r4, r0, lsl #1 │ │ │ │ - sub.w r1, r4, r5 │ │ │ │ - mul.w r2, r1, r7 │ │ │ │ - add.w r2, r2, r2, lsr #31 │ │ │ │ - add.w r2, r9, r2, asr #1 │ │ │ │ - add.w r2, fp, r2, lsl #3 │ │ │ │ - vldr s11, [r2, #4] │ │ │ │ - vldr s15, [r2] │ │ │ │ - vmul.f32 s13, s14, s11 │ │ │ │ - vmul.f32 s14, s15, s14 │ │ │ │ - vmla.f32 s14, s12, s11 │ │ │ │ - vnmls.f32 s13, s12, s15 │ │ │ │ - vstr s14, [sp, #120] @ 0x78 │ │ │ │ - vsub.f32 s15, s21, s14 │ │ │ │ - vsub.f32 s14, s23, s13 │ │ │ │ - vstr s13, [sp, #116] @ 0x74 │ │ │ │ - vmul.f32 s15, s15, s22 │ │ │ │ - vmul.f32 s14, s14, s22 │ │ │ │ - vstr s15, [sp, #112] @ 0x70 │ │ │ │ - vstr s15, [sp, #160] @ 0xa0 │ │ │ │ - vstr s14, [sp, #108] @ 0x6c │ │ │ │ - vstr s14, [sp, #156] @ 0x9c │ │ │ │ - blt.w cec7e │ │ │ │ - add r2, sp, #156 @ 0x9c │ │ │ │ - vmov.f32 s21, s16 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - vmov.f32 s23, s17 │ │ │ │ - add r2, sp, #132 @ 0x84 │ │ │ │ - mov r4, r0 │ │ │ │ - mov sl, r9 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - str r0, [sp, #28] │ │ │ │ - str r3, [sp, #16] │ │ │ │ - b.n ceb86 │ │ │ │ - ldr.w r4, [r8] │ │ │ │ - lsls r4, r4, #1 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - sub.w r2, r4, r9 │ │ │ │ - subs r4, r4, r5 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - mul.w r4, r7, r4 │ │ │ │ - mul.w r2, r3, r2 │ │ │ │ - add.w r4, r4, r4, lsr #31 │ │ │ │ - add.w r2, r2, r2, lsr #31 │ │ │ │ - add.w r4, sl, r4, asr #1 │ │ │ │ - add.w r6, sl, r2, asr #1 │ │ │ │ - blx 62524 │ │ │ │ - add.w r4, fp, r4, lsl #3 │ │ │ │ - vldr s9, [sp, #120] @ 0x78 │ │ │ │ - vldr s11, [sp, #116] @ 0x74 │ │ │ │ - add.w r6, fp, r6, lsl #3 │ │ │ │ - ldrd r1, r0, [sp, #20] │ │ │ │ - vldr s13, [r4, #4] │ │ │ │ - vldr s10, [r4] │ │ │ │ - ldr.w r4, [r8] │ │ │ │ - vmul.f32 s12, s13, s9 │ │ │ │ - vmul.f32 s13, s11, s13 │ │ │ │ - vmla.f32 s13, s10, s9 │ │ │ │ - vldr s15, [r6] │ │ │ │ - rsb r4, r5, r4, lsl #1 │ │ │ │ - vldr s14, [r6, #4] │ │ │ │ - subs r4, #1 │ │ │ │ - vnmls.f32 s12, s10, s11 │ │ │ │ - mul.w r4, r5, r4 │ │ │ │ - add.w r4, r4, r4, lsr #31 │ │ │ │ - vsub.f32 s17, s14, s13 │ │ │ │ - add.w r4, sl, r4, asr #1 │ │ │ │ - add.w sl, sl, #1 │ │ │ │ - vsub.f32 s16, s15, s12 │ │ │ │ - blx 62524 │ │ │ │ - add.w r4, fp, r4, lsl #3 │ │ │ │ - vldr s11, [sp, #136] @ 0x88 │ │ │ │ - vldr s14, [sp, #132] @ 0x84 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - vldr s15, [r4, #4] │ │ │ │ - vldr s12, [r4] │ │ │ │ - cmp r3, sl │ │ │ │ - vmul.f32 s13, s15, s11 │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - vmla.f32 s15, s12, s11 │ │ │ │ - vnmls.f32 s13, s12, s14 │ │ │ │ - vstr s15, [sp, #128] @ 0x80 │ │ │ │ - vsub.f32 s14, s17, s15 │ │ │ │ - vsub.f32 s15, s16, s13 │ │ │ │ - vstr s13, [sp, #124] @ 0x7c │ │ │ │ - vstr s14, [sp, #112] @ 0x70 │ │ │ │ - vstr s14, [r6, #4] │ │ │ │ - vstr s15, [r6] │ │ │ │ - vstr s15, [sp, #108] @ 0x6c │ │ │ │ - bge.n ceb82 │ │ │ │ - ldr.w r0, [r8] │ │ │ │ - vmov.f32 s16, s21 │ │ │ │ - vmov.f32 s17, s23 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - vldr s14, [sp, #156] @ 0x9c │ │ │ │ - lsls r4, r0, #1 │ │ │ │ - vldr s15, [sp, #160] @ 0xa0 │ │ │ │ - subs r1, r4, r5 │ │ │ │ - mul.w r2, r1, r7 │ │ │ │ - add.w r2, r2, r2, lsr #31 │ │ │ │ - add.w r2, r9, r2, asr #1 │ │ │ │ - add.w r2, fp, r2, lsl #3 │ │ │ │ - sub.w r0, r4, r9 │ │ │ │ - subs r1, #1 │ │ │ │ - ldr r6, [sp, #148] @ 0x94 │ │ │ │ - str r6, [r2, #0] │ │ │ │ - mul.w r1, r5, r1 │ │ │ │ - ldr r6, [sp, #152] @ 0x98 │ │ │ │ - mul.w r0, r3, r0 │ │ │ │ - str r6, [r2, #4] │ │ │ │ - vstr s19, [sp, #112] @ 0x70 │ │ │ │ - add.w r1, r1, r1, lsr #31 │ │ │ │ - add.w r0, r0, r0, lsr #31 │ │ │ │ - add.w r1, r9, r1, asr #1 │ │ │ │ - add.w r0, r9, r0, asr #1 │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - add.w r1, fp, r1, lsl #3 │ │ │ │ - add.w r0, fp, r0, lsl #3 │ │ │ │ - vstr s14, [r1] │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ - str r2, [sp, #108] @ 0x6c │ │ │ │ - ldr r2, [sp, #92] @ 0x5c │ │ │ │ - vstr s15, [r1, #4] │ │ │ │ - cmp r2, r9 │ │ │ │ - vstr s19, [r0, #4] │ │ │ │ - blt.w ceff6 │ │ │ │ - vldr s11, [sp, #140] @ 0x8c │ │ │ │ - vldr s14, [sp, #144] @ 0x90 │ │ │ │ - b.n cea76 │ │ │ │ - movs r3, #2 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - b.n ce7f0 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - subs r2, r2, r1 │ │ │ │ - add.w r1, r9, #1 │ │ │ │ - str r2, [sp, #92] @ 0x5c │ │ │ │ - adds r3, #1 │ │ │ │ - ldr r2, [pc, #24] @ (ced04 ) │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - add.w r1, fp, r1, lsl #3 │ │ │ │ - add r2, pc │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - blx 58120 │ │ │ │ - b.n ce800 │ │ │ │ - udf #18 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - bge.n ced14 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - vldr s19, [pc, #-8] @ ced08 │ │ │ │ - mul.w r5, r6, r3 │ │ │ │ - mov.w r8, r5, asr #1 │ │ │ │ - add r3, r8 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - add.w r9, fp, r3, lsl #3 │ │ │ │ - mov r0, r9 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - add r1, sp, #100 @ 0x64 │ │ │ │ - add r0, sp, #96 @ 0x60 │ │ │ │ - vstr s0, [sp, #100] @ 0x64 │ │ │ │ - blx 64540 │ │ │ │ - vldr s14, [r9] │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - vldr s11, [r9, #4] │ │ │ │ - subs r2, r6, #2 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - add.w r9, sp, #148 @ 0x94 │ │ │ │ - vdiv.f32 s13, s14, s0 │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ - vdiv.f32 s14, s11, s0 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - sub.w r5, r5, r3, lsl #1 │ │ │ │ - strd r6, r7, [sp, #72] @ 0x48 │ │ │ │ - str r4, [sp, #80] @ 0x50 │ │ │ │ - mov.w lr, r5, asr #1 │ │ │ │ - add r5, sp, #140 @ 0x8c │ │ │ │ - add r3, lr │ │ │ │ - add.w r1, lr, r2 │ │ │ │ - str r5, [sp, #60] @ 0x3c │ │ │ │ - add r5, sp, #124 @ 0x7c │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - add.w sl, r0, r1, lsl #3 │ │ │ │ - str r5, [sp, #40] @ 0x28 │ │ │ │ - str.w lr, [sp, #64] @ 0x40 │ │ │ │ - vldr s12, [r3] │ │ │ │ - add.w r3, r8, r6 │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - vdiv.f32 s17, s12, s0 │ │ │ │ - vstr s13, [sp, #108] @ 0x6c │ │ │ │ - vstr s14, [sp, #112] @ 0x70 │ │ │ │ - vstr s14, [sp, #144] @ 0x90 │ │ │ │ - vldr s14, [r3] │ │ │ │ - add.w r3, r8, r2 │ │ │ │ - vstr s13, [sp, #140] @ 0x8c │ │ │ │ - vmov.f32 s13, s15 │ │ │ │ - add.w r3, r0, r3, lsl #3 │ │ │ │ - add r0, sp, #116 @ 0x74 │ │ │ │ - vdiv.f32 s16, s14, s0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - add r0, sp, #156 @ 0x9c │ │ │ │ - str r0, [sp, #16] │ │ │ │ - add r0, sp, #132 @ 0x84 │ │ │ │ - mov r2, sl │ │ │ │ - mov sl, r0 │ │ │ │ - vnmls.f32 s13, s17, s16 │ │ │ │ - vdiv.f32 s14, s15, s13 │ │ │ │ - vdiv.f32 s22, s14, s0 │ │ │ │ - vldr s15, [r2, #-8] │ │ │ │ - vldr s14, [r2, #-4] │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - str r1, [sp, #92] @ 0x5c │ │ │ │ - vmul.f32 s21, s16, s15 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - vmul.f32 s23, s16, s14 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - str r2, [sp, #28] │ │ │ │ - blx 62524 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - vldr s15, [sp, #144] @ 0x90 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - mov r7, r2 │ │ │ │ - vldr s7, [sp, #140] @ 0x8c │ │ │ │ - vldr s10, [r2, #-4] │ │ │ │ - mov r6, r3 │ │ │ │ - vldr s8, [r2, #-8] │ │ │ │ - vldr s13, [r3, #-4] │ │ │ │ - vmul.f32 s11, s15, s10 │ │ │ │ - vldr s14, [sp, #128] @ 0x80 │ │ │ │ - vmul.f32 s15, s8, s15 │ │ │ │ - vldr s9, [r3, #-8] │ │ │ │ - vmla.f32 s15, s7, s10 │ │ │ │ - vldr s12, [sp, #124] @ 0x7c │ │ │ │ - vmul.f32 s10, s14, s13 │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - vnmls.f32 s11, s7, s8 │ │ │ │ - vmul.f32 s14, s9, s14 │ │ │ │ - vmla.f32 s14, s12, s13 │ │ │ │ - mov r4, r1 │ │ │ │ - subs r1, #1 │ │ │ │ - str r1, [sp, #20] │ │ │ │ - vnmls.f32 s10, s12, s9 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - mul.w r0, r4, r1 │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - vmov.f32 s12, s15 │ │ │ │ - vstr s15, [sp, #120] @ 0x78 │ │ │ │ - mov.w r8, r0, asr #1 │ │ │ │ - vstr s11, [sp, #116] @ 0x74 │ │ │ │ - vsub.f32 s14, s23, s14 │ │ │ │ - add r4, r8 │ │ │ │ - vnmls.f32 s12, s13, s17 │ │ │ │ - vmov.f32 s13, s11 │ │ │ │ - vsub.f32 s15, s21, s10 │ │ │ │ - mov.w ip, r4, lsl #3 │ │ │ │ - vmov.f32 s21, s17 │ │ │ │ - vmov.f32 s23, s16 │ │ │ │ - vmul.f32 s14, s14, s22 │ │ │ │ - add.w r5, r1, ip │ │ │ │ - vnmls.f32 s13, s9, s17 │ │ │ │ - strd ip, r2, [sp, #32] │ │ │ │ - vmul.f32 s15, s15, s22 │ │ │ │ - vstr s14, [sp, #160] @ 0xa0 │ │ │ │ - vmul.f32 s12, s12, s22 │ │ │ │ - vstr s15, [sp, #156] @ 0x9c │ │ │ │ - vmul.f32 s13, s13, s22 │ │ │ │ - vstr s12, [sp, #112] @ 0x70 │ │ │ │ - vstr s12, [sp, #152] @ 0x98 │ │ │ │ - vstr s13, [sp, #108] @ 0x6c │ │ │ │ - vstr s13, [sp, #148] @ 0x94 │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - mov r1, r9 │ │ │ │ - str r4, [sp, #92] @ 0x5c │ │ │ │ - blx 62524 │ │ │ │ - vldr s13, [r6, #-4] │ │ │ │ - mov r0, sl │ │ │ │ - vldr s9, [sp, #120] @ 0x78 │ │ │ │ - subs r4, #1 │ │ │ │ - vldr s11, [sp, #116] @ 0x74 │ │ │ │ - subs r6, #8 │ │ │ │ - vldr s10, [r6] │ │ │ │ - subs r5, #8 │ │ │ │ - vmul.f32 s12, s13, s9 │ │ │ │ - vldr s15, [r5] │ │ │ │ - vmul.f32 s13, s11, s13 │ │ │ │ - vldr s14, [r5, #4] │ │ │ │ - vmla.f32 s13, s10, s9 │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - subs r7, #8 │ │ │ │ - vnmls.f32 s12, s10, s11 │ │ │ │ - vsub.f32 s16, s14, s13 │ │ │ │ - vsub.f32 s17, s15, s12 │ │ │ │ - blx 62524 │ │ │ │ - vldr s15, [r7, #4] │ │ │ │ - cmp r4, r8 │ │ │ │ - vldr s11, [sp, #136] @ 0x88 │ │ │ │ - vldr s14, [sp, #132] @ 0x84 │ │ │ │ - vldr s12, [r7] │ │ │ │ - vmul.f32 s13, s15, s11 │ │ │ │ - ldr r1, [sp, #92] @ 0x5c │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - vmla.f32 s15, s12, s11 │ │ │ │ - add.w r1, fp, r1, lsl #3 │ │ │ │ - vnmls.f32 s13, s12, s14 │ │ │ │ - vstr s15, [sp, #128] @ 0x80 │ │ │ │ - vsub.f32 s14, s16, s15 │ │ │ │ - vsub.f32 s15, s17, s13 │ │ │ │ - vstr s13, [sp, #124] @ 0x7c │ │ │ │ - vstr s14, [sp, #112] @ 0x70 │ │ │ │ - vstr s14, [r1, #4] │ │ │ │ - vstr s15, [sp, #108] @ 0x6c │ │ │ │ - vstr s15, [r1] │ │ │ │ - bne.n ceeac │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - vmov.f32 s17, s21 │ │ │ │ - ldrd ip, r2, [sp, #32] │ │ │ │ - vmov.f32 s16, s23 │ │ │ │ - ldr r0, [sp, #148] @ 0x94 │ │ │ │ - subs r3, #8 │ │ │ │ - str r0, [r3, #0] │ │ │ │ - add.w r1, fp, ip │ │ │ │ - ldr r0, [sp, #152] @ 0x98 │ │ │ │ - subs r2, #8 │ │ │ │ - str r0, [r3, #4] │ │ │ │ - ldr r0, [sp, #156] @ 0x9c │ │ │ │ - str r0, [r2, #0] │ │ │ │ - ldr r0, [sp, #160] @ 0xa0 │ │ │ │ - str r0, [r2, #4] │ │ │ │ - vstr s19, [r1, #4] │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - str r1, [sp, #96] @ 0x60 │ │ │ │ - str r1, [sp, #108] @ 0x6c │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - vstr s19, [sp, #112] @ 0x70 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.n cefec │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - adds r1, r0, r1 │ │ │ │ - b.n cedd4 │ │ │ │ - ldr r2, [pc, #332] @ (cf0d0 ) │ │ │ │ - add.w r1, fp, sl, lsl #3 │ │ │ │ - add r0, sp, #92 @ 0x5c │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - add r2, pc │ │ │ │ - str r3, [sp, #12] │ │ │ │ - blx 66e34 │ │ │ │ - add r0, sl │ │ │ │ - subs r2, r0, #1 │ │ │ │ - add.w r0, r0, #536870912 @ 0x20000000 │ │ │ │ - str r2, [sp, #92] @ 0x5c │ │ │ │ - subs r0, #1 │ │ │ │ - add.w r2, fp, r2, lsl #3 │ │ │ │ - add.w r0, fp, r0, lsl #3 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ - blx 65794 │ │ │ │ - vldr s15, [sp, #96] @ 0x60 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vstr s0, [sp, #100] @ 0x64 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s15, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s15, s15, s0 │ │ │ │ - vcmpe.f32 s15, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w ce394 │ │ │ │ - b.w ce390 │ │ │ │ - ldrd r6, r7, [sp, #72] @ 0x48 │ │ │ │ - ldr r4, [sp, #80] @ 0x50 │ │ │ │ - b.w ce500 │ │ │ │ - ldr r6, [sp, #72] @ 0x48 │ │ │ │ - b.n ce950 │ │ │ │ - adds r3, #2 │ │ │ │ - ldr r2, [pc, #212] @ (cf0d4 ) │ │ │ │ - str r1, [sp, #92] @ 0x5c │ │ │ │ - add r2, pc │ │ │ │ - add.w r1, fp, r3, lsl #3 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - blx 66e34 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - add r0, r3 │ │ │ │ - str r0, [sp, #92] @ 0x5c │ │ │ │ - add.w r0, fp, r0, lsl #3 │ │ │ │ - ldr r3, [r0, #0] │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - blx 65794 │ │ │ │ - vldr s15, [sp, #96] @ 0x60 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vstr s0, [sp, #100] @ 0x64 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s15, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s15, s15, s0 │ │ │ │ - vcmpe.f32 s15, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s17, s15 │ │ │ │ - b.w ce77e │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - sub.w r2, r9, #8 │ │ │ │ - add r2, fp │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - adds r3, r7, r4 │ │ │ │ - vstr s18, [r5, #4] │ │ │ │ - subs r3, #1 │ │ │ │ - str r1, [sp, #96] @ 0x60 │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - ldr r1, [r2, #4] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr r5, [r3, #0] │ │ │ │ - str r5, [r2, #0] │ │ │ │ - ldr r5, [r3, #4] │ │ │ │ - str r5, [r2, #4] │ │ │ │ - str r0, [r3, #0] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - b.w ce4fa │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - subs r4, r6, #2 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - add r2, r1 │ │ │ │ - subs r2, #1 │ │ │ │ - add.w r2, fp, r2, lsl #3 │ │ │ │ - strd r1, r2, [sp, #60] @ 0x3c │ │ │ │ - movs r2, #2 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - b.w ce402 │ │ │ │ - negs r3, r3 │ │ │ │ - b.w ce1d6 │ │ │ │ - add r0, sp, #108 @ 0x6c │ │ │ │ - b.w ce876 │ │ │ │ - vldr s19, [pc, #20] @ cf0cc │ │ │ │ - b.w ce374 │ │ │ │ - ldr.w sl, [sp, #28] │ │ │ │ - add r0, sp, #108 @ 0x6c │ │ │ │ - b.w ce488 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - bvc.n cf1b0 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - bvs.n cf0c8 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - │ │ │ │ -000cf0d8 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ - sub sp, #28 │ │ │ │ - ldr.w lr, [r3] │ │ │ │ - mov r8, r2 │ │ │ │ - cmp.w lr, #0 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - ldr.w r4, [r8] │ │ │ │ - str r0, [sp, #0] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - ldr.w ip, [r3] │ │ │ │ - ble.w cf25e │ │ │ │ - movs r5, #1 │ │ │ │ - subs r3, r4, r2 │ │ │ │ - mov fp, r1 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mov r7, r2 │ │ │ │ - sub.w r3, r4, ip │ │ │ │ - mov r6, ip │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mov r3, r4 │ │ │ │ - mov r4, r5 │ │ │ │ - vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ - strd r2, ip, [sp, #4] │ │ │ │ - str.w lr, [sp, #12] │ │ │ │ - sub.w sl, r4, r3 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ - ldr.w r1, [fp] │ │ │ │ - cmp.w sl, #1 │ │ │ │ - it lt │ │ │ │ - movlt.w sl, #1 │ │ │ │ - vldr s18, [pc, #300] @ cf270 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - add r1, r4 │ │ │ │ - cmp r1, r0 │ │ │ │ - it ge │ │ │ │ - movge r1, r0 │ │ │ │ - mov r5, r1 │ │ │ │ - cmp r1, sl │ │ │ │ - blt.n cf1c6 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - vmov.f32 s17, s16 │ │ │ │ - adds r0, r3, r7 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - add r0, sl │ │ │ │ - subs r0, r0, r4 │ │ │ │ - add.w r9, r3, r0, lsl #3 │ │ │ │ - vldr s16, [r9] │ │ │ │ - mov r0, r9 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - add.w sl, sl, #1 │ │ │ │ - add.w r9, r9, #8 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vcmp.f32 s16, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s18, s16 │ │ │ │ - cmp r5, sl │ │ │ │ - bge.n cf168 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - vmov.f32 s16, s17 │ │ │ │ - sub.w sl, r4, r3 │ │ │ │ - cmp.w sl, #1 │ │ │ │ - it lt │ │ │ │ - movlt.w sl, #1 │ │ │ │ - cmp r4, sl │ │ │ │ - blt.n cf248 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - vmov.f32 s19, s16 │ │ │ │ - vldr s17, [pc, #156] @ cf270 │ │ │ │ - adds r0, r3, r6 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - subs r0, r0, r4 │ │ │ │ - add r0, sl │ │ │ │ - add.w r9, r3, r0, lsl #3 │ │ │ │ - vldr s16, [r9] │ │ │ │ - mov r0, r9 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - add.w sl, sl, #1 │ │ │ │ - add.w r9, r9, #8 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vcmp.f32 s16, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s17, s16 │ │ │ │ - cmp sl, r4 │ │ │ │ - ble.n cf1e0 │ │ │ │ - vcmp.f32 s17, #0.0 │ │ │ │ - vmov.f32 s16, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n cf248 │ │ │ │ - vdiv.f32 s15, s18, s17 │ │ │ │ - vcmp.f32 s15, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ls │ │ │ │ - vmovls.f32 s16, s15 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - adds r4, #1 │ │ │ │ - add r6, r3 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - add r7, r3 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, r4 │ │ │ │ - blt.n cf262 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - b.n cf12e │ │ │ │ - vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ - vmov.f32 s0, s16 │ │ │ │ - add sp, #28 │ │ │ │ - vpop {d8-d9} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - movs r0, r0 │ │ │ │ - ... │ │ │ │ - │ │ │ │ -000cf274 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ - sub sp, #84 @ 0x54 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr.w r2, [pc, #1248] @ cf770 │ │ │ │ - mov r4, r0 │ │ │ │ - mov r6, r1 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - add r2, pc │ │ │ │ - ldr.w r3, [pc, #1240] @ cf774 │ │ │ │ - ldr r0, [sp, #136] @ 0x88 │ │ │ │ - str r0, [sp, #32] │ │ │ │ - ldr.w fp, [sp, #148] @ 0x94 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr.w r0, [pc, #1232] @ cf778 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - mov.w r3, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - add r0, pc │ │ │ │ - ldrd r5, r3, [sp, #140] @ 0x8c │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldrd r8, r3, [sp, #156] @ 0x9c │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr.w r9, [r4] │ │ │ │ - ldrd sl, r3, [sp, #164] @ 0xa4 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - blx 6710c │ │ │ │ - cmp r9, r0 │ │ │ │ - bne.n cf340 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - itt lt │ │ │ │ - movlt r3, #2 │ │ │ │ - strlt r3, [sp, #68] @ 0x44 │ │ │ │ - blt.n cf30e │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - itt lt │ │ │ │ - movlt r3, #3 │ │ │ │ - strlt r3, [sp, #68] @ 0x44 │ │ │ │ - blt.n cf30e │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r3, r1 │ │ │ │ - ite gt │ │ │ │ - movgt r0, #0 │ │ │ │ - movle r0, #1 │ │ │ │ - orrs.w r0, r0, r1, lsr #31 │ │ │ │ - beq.n cf36e │ │ │ │ - movs r3, #4 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - ldr.w r0, [pc, #1132] @ cf77c │ │ │ │ - add r1, sp, #68 @ 0x44 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr.w r2, [pc, #1124] @ cf780 │ │ │ │ - ldr.w r3, [pc, #1108] @ cf774 │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w cfc18 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #84 @ 0x54 │ │ │ │ - vpop {d8-d9} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr.w r0, [pc, #1088] @ cf784 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #12] │ │ │ │ - blx 6710c │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, r0 │ │ │ │ - beq.n cf2e0 │ │ │ │ - ldr.w r0, [pc, #1072] @ cf788 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #12] │ │ │ │ - blx 6710c │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, r0 │ │ │ │ - beq.n cf2e0 │ │ │ │ - movs r3, #1 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - b.n cf30e │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - ldr.w ip, [r0] │ │ │ │ - mov.w r0, ip, lsr #31 │ │ │ │ - cmp r2, ip │ │ │ │ - it le │ │ │ │ - orrle.w r0, r0, #1 │ │ │ │ - cbz r0, cf388 │ │ │ │ - movs r3, #5 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - b.n cf30e │ │ │ │ - ldr.w r0, [fp] │ │ │ │ - add r1, ip │ │ │ │ - cmp r1, r0 │ │ │ │ - itt ge │ │ │ │ - movge r3, #6 │ │ │ │ - strge r3, [sp, #68] @ 0x44 │ │ │ │ - bge.n cf30e │ │ │ │ - ldr.w r1, [r8] │ │ │ │ - cbnz r1, cf3a4 │ │ │ │ - movs r3, #8 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - b.n cf30e │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cbnz r1, cf3b0 │ │ │ │ - movs r3, #11 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - b.n cf30e │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - cmp r1, #0 │ │ │ │ - bne.n cf30e │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n cf31a │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n cf31a │ │ │ │ - vldr s15, [r5] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n cf3e0 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - vldr s14, [r3] │ │ │ │ - vcmp.f32 s14, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n cf31a │ │ │ │ - ldr r0, [pc, #936] @ (cf78c ) │ │ │ │ - ldr.w fp, [r4] │ │ │ │ - add r0, pc │ │ │ │ - blx 6710c │ │ │ │ - cmp fp, r0 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - itete eq │ │ │ │ - streq r3, [sp, #12] │ │ │ │ - strne r3, [sp, #36] @ 0x24 │ │ │ │ - ldreq r3, [r7, #0] │ │ │ │ - ldrne r3, [r7, #0] │ │ │ │ - ite eq │ │ │ │ - streq r3, [sp, #36] @ 0x24 │ │ │ │ - strne r3, [sp, #12] │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - ldr r0, [pc, #904] @ (cf790 ) │ │ │ │ - cmp r3, #0 │ │ │ │ - it gt │ │ │ │ - movgt r3, #1 │ │ │ │ - add r0, pc │ │ │ │ - itttt le │ │ │ │ - ldrle r2, [sp, #36] @ 0x24 │ │ │ │ - addle.w r2, r2, #4294967295 @ 0xffffffff │ │ │ │ - mulle r3, r2 │ │ │ │ - rsble r3, r3, #1 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - itee gt │ │ │ │ - movgt r6, #1 │ │ │ │ - ldrle r2, [sp, #12] │ │ │ │ - addle.w r6, r2, #4294967295 @ 0xffffffff │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - it le │ │ │ │ - mulle r6, r3 │ │ │ │ - sub.w r3, sl, #4 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - it le │ │ │ │ - rsble r6, r6, #1 │ │ │ │ - adds r3, #1 │ │ │ │ - sub.w r3, r2, r3, lsl #3 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - blx 57478 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - ldr.w fp, [r8] │ │ │ │ - adds r3, #1 │ │ │ │ - vmov s15, r3 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - cmp.w fp, #1 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - ldr.w r9, [r3] │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - vmul.f32 s15, s15, s0 │ │ │ │ - ldr r7, [r3, #0] │ │ │ │ - vstr s15, [sp, #72] @ 0x48 │ │ │ │ - beq.w cf65a │ │ │ │ - ldr r0, [pc, #792] @ (cf794 ) │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - add r0, pc │ │ │ │ - subs r3, #8 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - blx 6710c │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r4, r0 │ │ │ │ - beq.w cf86a │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w cf31a │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - add r3, sp, #72 @ 0x48 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - mov.w fp, #1 │ │ │ │ - vldr s18, [pc, #760] @ cf79c │ │ │ │ - mov r2, r7 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - b.n cf4dc │ │ │ │ - vstr s18, [sl] │ │ │ │ - vldr s15, [r5] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ne │ │ │ │ - movne r1, #1 │ │ │ │ - bne.n cf548 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - subs r2, #1 │ │ │ │ - add r3, r1 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - add r6, r3 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, fp │ │ │ │ - blt.w cf31a │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ - vldr s15, [r3] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - add.w sl, r3, r6, lsl #2 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n cf4aa │ │ │ │ - vldr s14, [sl] │ │ │ │ - vcmp.f32 s14, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n cf4ae │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s14, s14 │ │ │ │ - vmul.f32 s15, s15, s14 │ │ │ │ - vstr s15, [sl] │ │ │ │ - vldr s15, [r5] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n cf546 │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - mov r1, sl │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - blx 5a400 │ │ │ │ - vldr s14, [sl] │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vadd.f64 d7, d7, d0 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s14, [sl] │ │ │ │ - b.n cf4c0 │ │ │ │ - movs r1, #0 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - add.w lr, fp, r3 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - cmp lr, r3 │ │ │ │ - it ge │ │ │ │ - movge lr, r3 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - sub.w r9, fp, r3 │ │ │ │ - cmp.w r9, #1 │ │ │ │ - it lt │ │ │ │ - movlt.w r9, #1 │ │ │ │ - cmp lr, r9 │ │ │ │ - blt.n cf652 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - mov r6, r1 │ │ │ │ - adds r4, r3, r2 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - add r4, r9 │ │ │ │ - str.w fp, [sp, #56] @ 0x38 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - mov fp, lr │ │ │ │ - add.w r4, r3, r4, lsl #3 │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - b.n cf5e0 │ │ │ │ - vcmp.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n cf638 │ │ │ │ - vldr s15, [r0, #4] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n cf638 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s14, [r5] │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vldr s15, [sl] │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - adds r4, #8 │ │ │ │ - add r7, r3 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - cmp fp, r9 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vmul.f32 s16, s16, s14 │ │ │ │ - vmla.f32 s15, s16, s17 │ │ │ │ - vstr s15, [sl] │ │ │ │ - blt.n cf648 │ │ │ │ - vldr s17, [r4] │ │ │ │ - mov r0, r4 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - vcmpe.f32 s17, #0.0 │ │ │ │ - add.w r0, r3, r7, lsl #3 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vldr s16, [r0] │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s17, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s17, s17, s0 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne.n cf58a │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s14, [r5] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - b.n cf5ae │ │ │ │ - vcmp.f32 s17, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ite eq │ │ │ │ - moveq r6, #1 │ │ │ │ - movne r6, #0 │ │ │ │ - b.n cf61c │ │ │ │ - mov r1, r6 │ │ │ │ - ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.w cf524 │ │ │ │ - b.n cf4c0 │ │ │ │ - ldr r0, [pc, #316] @ (cf798 ) │ │ │ │ - add r0, pc │ │ │ │ - blx 6710c │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r4, r0 │ │ │ │ - beq.w cfa3a │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w cf31a │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - add r1, sp, #72 @ 0x48 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - vldr s18, [pc, #288] @ cf79c │ │ │ │ - str r1, [sp, #48] @ 0x30 │ │ │ │ - b.n cf6b4 │ │ │ │ - vstr s18, [r9] │ │ │ │ - vldr s15, [r5] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ne │ │ │ │ - movne.w sl, #1 │ │ │ │ - bne.n cf726 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - subs r3, #1 │ │ │ │ - add r1, r0 │ │ │ │ - str r1, [sp, #24] │ │ │ │ - ldr r1, [r2, #0] │ │ │ │ - add r6, r1 │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - cmp r1, fp │ │ │ │ - blt.w cf31a │ │ │ │ - ldr r1, [sp, #0] │ │ │ │ - vldr s15, [r1] │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - add.w r9, r1, r6, lsl #2 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n cf682 │ │ │ │ - vldr s14, [r9] │ │ │ │ - vcmp.f32 s14, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n cf686 │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s14, s14 │ │ │ │ - vmul.f32 s15, s15, s14 │ │ │ │ - vstr s15, [r9] │ │ │ │ - vldr s15, [r5] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n cf722 │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ - mov r1, r9 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - blx 5a400 │ │ │ │ - vldr s14, [r9] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vadd.f64 d7, d7, d0 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s14, [r9] │ │ │ │ - b.n cf69a │ │ │ │ - mov.w sl, #0 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - ldr r0, [r1, #0] │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - add.w lr, fp, r0 │ │ │ │ - cmp lr, r1 │ │ │ │ - it ge │ │ │ │ - movge lr, r1 │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ - ldr r0, [r1, #0] │ │ │ │ - sub.w r8, fp, r0 │ │ │ │ - cmp.w r8, #1 │ │ │ │ - it lt │ │ │ │ - movlt.w r8, #1 │ │ │ │ - cmp lr, r8 │ │ │ │ - blt.w cf860 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - str r6, [sp, #16] │ │ │ │ - adds r4, r1, r3 │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - add r4, r8 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - add.w r4, r1, r4, lsl #3 │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - add.w r7, r1, r8, lsl #3 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, sl │ │ │ │ - mov sl, lr │ │ │ │ - b.n cf7f2 │ │ │ │ - nop │ │ │ │ - ldr r2, [r7, #100] @ 0x64 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - strh r2, [r1, #62] @ 0x3e │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - str r0, [sp, #928] @ 0x3a0 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldr r6, [r5, #92] @ 0x5c │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - str r1, [sp, #808] @ 0x328 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - strh r6, [r7, #60] @ 0x3c │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - strh r2, [r3, #52] @ 0x34 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r2, #26] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - strh r2, [r0, #48] @ 0x30 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - strh r4, [r4, #32] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - vcmp.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n cf848 │ │ │ │ - vldr s15, [r6, #-4] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n cf848 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s14, [r5] │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vldr s15, [r9] │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - adds r4, #8 │ │ │ │ - adds r6, #8 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - cmp sl, r8 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vmul.f32 s16, s16, s14 │ │ │ │ - vmla.f32 s15, s16, s17 │ │ │ │ - vstr s15, [r9] │ │ │ │ - blt.n cf858 │ │ │ │ - vldr s17, [r4] │ │ │ │ - mov r0, r4 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s16, [r6, #-8] │ │ │ │ - sub.w r0, r6, #8 │ │ │ │ - vcmpe.f32 s17, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s17, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s17, s17, s0 │ │ │ │ - cmp r7, #0 │ │ │ │ - bne.n cf7a0 │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s14, [r5] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - b.n cf7c4 │ │ │ │ - vcmp.f32 s17, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ite eq │ │ │ │ - moveq r7, #1 │ │ │ │ - movne r7, #0 │ │ │ │ - b.n cf82c │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - cmp.w sl, #0 │ │ │ │ - beq.w cf6fc │ │ │ │ - b.n cf69a │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w cf31a │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - add.w r2, r9, #2 │ │ │ │ - mov.w fp, #1 │ │ │ │ - vldr s18, [pc, #-224] @ cf79c │ │ │ │ - subs r7, r3, #1 │ │ │ │ - lsls r3, r7, #3 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r3, sp, #72 @ 0x48 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - b.n cf8b4 │ │ │ │ - vstr s18, [sl] │ │ │ │ - vldr s15, [r5] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ne │ │ │ │ - movne r1, #1 │ │ │ │ - bne.n cf920 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - adds r2, #1 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - add r6, r3 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, fp │ │ │ │ - blt.w cf31a │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ - vldr s15, [r3] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - add.w sl, r3, r6, lsl #2 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n cf88a │ │ │ │ - vldr s14, [sl] │ │ │ │ - vcmp.f32 s14, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n cf88e │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s14, s14 │ │ │ │ - vmul.f32 s15, s15, s14 │ │ │ │ - vstr s15, [sl] │ │ │ │ - vldr s15, [r5] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n cf91e │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - mov r1, sl │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - blx 5a400 │ │ │ │ - vldr s14, [sl] │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vadd.f64 d7, d7, d0 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s14, [sl] │ │ │ │ - b.n cf8a0 │ │ │ │ - movs r1, #0 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - add.w lr, fp, r3 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - cmp lr, r3 │ │ │ │ - it ge │ │ │ │ - movge lr, r3 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - sub.w r9, fp, r3 │ │ │ │ - cmp.w r9, #1 │ │ │ │ - it lt │ │ │ │ - movlt.w r9, #1 │ │ │ │ - cmp lr, r9 │ │ │ │ - blt.n cfa32 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - mov r6, r1 │ │ │ │ - str.w fp, [sp, #56] @ 0x38 │ │ │ │ - mov fp, lr │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - mul.w r4, r9, r3 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - sub.w r4, r4, r9 │ │ │ │ - add r4, r2 │ │ │ │ - add.w r4, r3, r4, lsl #3 │ │ │ │ - b.n cf9c0 │ │ │ │ - vcmp.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n cfa18 │ │ │ │ - vldr s15, [r0, #4] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n cfa18 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s14, [r5] │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vldr s15, [sl] │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - add r4, r3 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - add r7, r3 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - cmp fp, r9 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vmul.f32 s16, s16, s14 │ │ │ │ - vmla.f32 s15, s16, s17 │ │ │ │ - vstr s15, [sl] │ │ │ │ - blt.n cfa28 │ │ │ │ - vldr s17, [r4] │ │ │ │ - mov r0, r4 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - vcmpe.f32 s17, #0.0 │ │ │ │ - add.w r0, r3, r7, lsl #3 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vldr s16, [r0] │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s17, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s17, s17, s0 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne.n cf968 │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s14, [r5] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - b.n cf98c │ │ │ │ - vcmp.f32 s17, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ite eq │ │ │ │ - moveq r6, #1 │ │ │ │ - movne r6, #0 │ │ │ │ - b.n cf9fc │ │ │ │ - mov r1, r6 │ │ │ │ - ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.w cf8fc │ │ │ │ - b.n cf8a0 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w cf31a │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - add.w r3, r9, #2 │ │ │ │ - vldr s18, [pc, #-684] @ cf79c │ │ │ │ - subs r2, #1 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - lsls r2, r2, #3 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - add r2, sp, #72 @ 0x48 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - b.n cfa88 │ │ │ │ - vstr s18, [r7] │ │ │ │ - vldr s15, [r5] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ne │ │ │ │ - movne.w r9, #1 │ │ │ │ - bne.n cfaf6 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - adds r2, #1 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - add r6, r2 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - cmp r2, fp │ │ │ │ - blt.w cf31a │ │ │ │ - ldr r2, [sp, #0] │ │ │ │ - vldr s15, [r2] │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - add.w r7, r2, r6, lsl #2 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n cfa5a │ │ │ │ - vldr s14, [r7] │ │ │ │ - vcmp.f32 s14, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n cfa5e │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s14, s14 │ │ │ │ - vmul.f32 s15, s15, s14 │ │ │ │ - vstr s15, [r7] │ │ │ │ - vldr s15, [r5] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n cfaf2 │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - mov r1, r7 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - blx 5a400 │ │ │ │ - vldr s14, [r7] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vadd.f64 d7, d7, d0 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s14, [r7] │ │ │ │ - b.n cfa72 │ │ │ │ - mov.w r9, #0 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - add.w lr, fp, r2 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - cmp lr, r2 │ │ │ │ - it ge │ │ │ │ - movge lr, r2 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - sub.w sl, fp, r2 │ │ │ │ - cmp.w sl, #1 │ │ │ │ - it lt │ │ │ │ - movlt.w sl, #1 │ │ │ │ - cmp lr, sl │ │ │ │ - blt.n cfc0e │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - str r6, [sp, #16] │ │ │ │ - mov r6, r9 │ │ │ │ - str.w fp, [sp, #40] @ 0x28 │ │ │ │ - mov r9, lr │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - mul.w r4, sl, r2 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - sub.w r4, r4, sl │ │ │ │ - add r4, r2 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - add.w r4, r2, r4, lsl #3 │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - add.w r8, r2, sl, lsl #3 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - b.n cfb9e │ │ │ │ - vcmp.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n cfbf4 │ │ │ │ - vldr s15, [fp, #-4] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n cfbf4 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s14, [r5] │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vldr s15, [r7] │ │ │ │ - add.w sl, sl, #1 │ │ │ │ - add r4, r8 │ │ │ │ - add.w fp, fp, #8 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - cmp r9, sl │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vmul.f32 s16, s16, s14 │ │ │ │ - vmla.f32 s15, s16, s17 │ │ │ │ - vstr s15, [r7] │ │ │ │ - blt.n cfc04 │ │ │ │ - vldr s17, [r4] │ │ │ │ - mov r0, r4 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s16, [fp, #-8] │ │ │ │ - sub.w r0, fp, #8 │ │ │ │ - vcmpe.f32 s17, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s17, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s17, s17, s0 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne.n cfb4a │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s14, [r5] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - b.n cfb6e │ │ │ │ - vcmp.f32 s17, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ite eq │ │ │ │ - moveq r6, #1 │ │ │ │ - movne r6, #0 │ │ │ │ - b.n cfbd8 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - cmp.w r9, #0 │ │ │ │ - bne.w cfa72 │ │ │ │ - b.n cfad0 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - │ │ │ │ -000cfc1c : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ - ldr r5, [pc, #804] @ (cff58 ) │ │ │ │ - sub sp, #140 @ 0x8c │ │ │ │ - ldr r4, [pc, #804] @ (cff5c ) │ │ │ │ - mov r9, r1 │ │ │ │ - add r5, pc │ │ │ │ - ldr r1, [pc, #804] @ (cff60 ) │ │ │ │ - ldr r6, [sp, #216] @ 0xd8 │ │ │ │ - add r1, pc │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #132] @ 0x84 │ │ │ │ - mov.w r4, #0 │ │ │ │ - ldr r4, [sp, #196] @ 0xc4 │ │ │ │ - strd r2, r3, [sp, #36] @ 0x24 │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r2, [sp, #192] @ 0xc0 │ │ │ │ - ldr r7, [r4, #0] │ │ │ │ - str r3, [r6, #0] │ │ │ │ - ldr r3, [sp, #200] @ 0xc8 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - adds r3, r7, #1 │ │ │ │ - str r7, [sp, #48] @ 0x30 │ │ │ │ - sub.w r3, r2, r3, lsl #3 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [sp, #204] @ 0xcc │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - ldrd r7, fp, [sp, #220] @ 0xdc │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - blx 57998 │ │ │ │ - str r0, [sp, #60] @ 0x3c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n cfcfe │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n cfcf2 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r5, [r3, #0] │ │ │ │ - cmp r1, r5 │ │ │ │ - ite gt │ │ │ │ - movgt r3, #0 │ │ │ │ - movle r3, #1 │ │ │ │ - orrs.w r3, r3, r5, lsr #31 │ │ │ │ - itt ne │ │ │ │ - mvnne.w r2, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - bne.n cfcf8 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r6, [r3, #0] │ │ │ │ - lsrs r3, r6, #31 │ │ │ │ - cmp r1, r6 │ │ │ │ - it le │ │ │ │ - orrle.w r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n cfd26 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - movs r3, #4 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - str r2, [r1, #0] │ │ │ │ - ldr r0, [pc, #672] @ (cff64 ) │ │ │ │ - add r1, sp, #100 @ 0x64 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - vldr s0, [pc, #644] @ cff54 │ │ │ │ - ldr r2, [pc, #660] @ (cff68 ) │ │ │ │ - ldr r3, [pc, #644] @ (cff5c ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w d01ae │ │ │ │ - add sp, #140 @ 0x8c │ │ │ │ - vpop {d8-d9} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - str r2, [r1, #0] │ │ │ │ - b.n cfcc2 │ │ │ │ - ldr r1, [pc, #620] @ (cff6c ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n cfc84 │ │ │ │ - ldr r1, [pc, #608] @ (cff70 ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n cfc84 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - str r2, [r1, #0] │ │ │ │ - b.n cfcc2 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - adds r2, r5, r6 │ │ │ │ - cmp r2, r3 │ │ │ │ - bge.w d01a2 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - add.w r2, r6, r5, lsl #1 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - blt.n cfd44 │ │ │ │ - mvn.w r2, #7 │ │ │ │ - movs r3, #8 │ │ │ │ - b.n cfcf8 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w d01aa │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r1, [sp, #100] @ 0x64 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n cfe4c │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.w d0182 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [sp, #84] @ 0x54 │ │ │ │ - mov r0, r6 │ │ │ │ - subs r4, r3, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - vldr s16, [pc, #488] @ cff54 │ │ │ │ - add.w r8, sp, #112 @ 0x70 │ │ │ │ - lsls r4, r4, #3 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r5, r1 │ │ │ │ - str r6, [sp, #80] @ 0x50 │ │ │ │ - str.w r9, [sp, #56] @ 0x38 │ │ │ │ - str.w fp, [sp, #88] @ 0x58 │ │ │ │ - subs r3, r7, #1 │ │ │ │ - vldr s17, [pc, #464] @ cff54 │ │ │ │ - add r0, r3 │ │ │ │ - subs r6, r3, r2 │ │ │ │ - cmp r0, r1 │ │ │ │ - it ge │ │ │ │ - movge r0, r1 │ │ │ │ - cmp r6, #1 │ │ │ │ - it lt │ │ │ │ - movlt r6, #1 │ │ │ │ - mov r9, r0 │ │ │ │ - cmp r0, r6 │ │ │ │ - blt.n cfe28 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - vmov.f32 s18, s16 │ │ │ │ - mul.w r5, r6, r3 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - subs r5, r5, r6 │ │ │ │ - adds r1, r3, r7 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - add r5, r1 │ │ │ │ - add.w r5, r3, r5, lsl #3 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - adds r5, #4 │ │ │ │ - add.w sl, r3, r6, lsl #3 │ │ │ │ - vldr s15, [r5] │ │ │ │ - mov r0, r8 │ │ │ │ - vldr s12, [sl, #-4] │ │ │ │ - adds r6, #1 │ │ │ │ - vldr s14, [sl, #-8] │ │ │ │ - add.w sl, sl, #8 │ │ │ │ - vldr s13, [r5, #-4] │ │ │ │ - add r5, r4 │ │ │ │ - vmul.f32 s16, s15, s12 │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - vmla.f32 s15, s13, s12 │ │ │ │ - vnmls.f32 s16, s13, s14 │ │ │ │ - vstr s15, [sp, #116] @ 0x74 │ │ │ │ - vstr s16, [sp, #112] @ 0x70 │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - cmp r9, r6 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vadd.f32 s17, s17, s16 │ │ │ │ - bge.n cfdbc │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - vmov.f32 s16, s18 │ │ │ │ - ldr r5, [sp, #100] @ 0x64 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - vcmpe.f32 s17, s16 │ │ │ │ - vstmia fp!, {s17} │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s16, s17 │ │ │ │ - cmp r7, r5 │ │ │ │ - bgt.w cff74 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - adds r7, #1 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - b.n cfd80 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.w d0182 │ │ │ │ - ldr.w ip, [sp, #48] @ 0x30 │ │ │ │ - mov r2, r3 │ │ │ │ - mov lr, fp │ │ │ │ - mov r4, r1 │ │ │ │ - mov r0, r6 │ │ │ │ - str r7, [sp, #88] @ 0x58 │ │ │ │ - mov r6, r1 │ │ │ │ - str.w fp, [sp, #92] @ 0x5c │ │ │ │ - mov r1, fp │ │ │ │ - vldr s16, [pc, #232] @ cff54 │ │ │ │ - mov r3, r5 │ │ │ │ - add.w r8, sp, #112 @ 0x70 │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, ip │ │ │ │ - str r5, [sp, #84] @ 0x54 │ │ │ │ - str.w r9, [sp, #80] @ 0x50 │ │ │ │ - adds r5, r7, #1 │ │ │ │ - vldr s17, [pc, #212] @ cff54 │ │ │ │ - add r0, r5 │ │ │ │ - sub.w r9, r5, r3 │ │ │ │ - cmp r0, r6 │ │ │ │ - it ge │ │ │ │ - movge r0, r6 │ │ │ │ - cmp.w r9, #1 │ │ │ │ - it lt │ │ │ │ - movlt.w r9, #1 │ │ │ │ - mov sl, r0 │ │ │ │ - cmp r0, r9 │ │ │ │ - blt.n cff2a │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - vmov.f32 s18, s16 │ │ │ │ - str r5, [sp, #56] @ 0x38 │ │ │ │ - mov r5, r9 │ │ │ │ - subs r4, r3, r7 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - add r4, fp │ │ │ │ - add r4, r9 │ │ │ │ - add.w r4, r3, r4, lsl #3 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - add.w r6, r3, r9, lsl #3 │ │ │ │ - mov r9, r1 │ │ │ │ - vldr s15, [r4, #4] │ │ │ │ - mov r0, r8 │ │ │ │ - vldr s12, [r6, #-4] │ │ │ │ - adds r5, #1 │ │ │ │ - vldr s14, [r6, #-8] │ │ │ │ - adds r4, #8 │ │ │ │ - vldr s13, [r4, #-8] │ │ │ │ - adds r6, #8 │ │ │ │ - vmul.f32 s16, s15, s12 │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - vmla.f32 s15, s13, s12 │ │ │ │ - vnmls.f32 s16, s13, s14 │ │ │ │ - vstr s15, [sp, #116] @ 0x74 │ │ │ │ - vstr s16, [sp, #112] @ 0x70 │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - cmp sl, r5 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vadd.f32 s17, s17, s16 │ │ │ │ - bge.n cfebc │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - vmov.f32 s16, s18 │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ - mov r1, r9 │ │ │ │ - ldr r4, [sp, #100] @ 0x64 │ │ │ │ - ldr r6, [r3, #0] │ │ │ │ - vcmpe.f32 s17, s16 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - adds r2, r7, #2 │ │ │ │ - vstmia r1!, {s17} │ │ │ │ - add fp, r3 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s16, s17 │ │ │ │ - cmp r2, r4 │ │ │ │ - bgt.w d0172 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ - b.n cfe7c │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - str r0, [r3, #76] @ 0x4c │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldrb r2, [r0, #25] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - strh r0, [r0, #58] @ 0x3a │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - str r2, [r7, #64] @ 0x40 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r1, #0] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r1, #24] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ - ldrd r7, fp, [sp, #84] @ 0x54 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.w d0182 │ │ │ │ - vcmp.f32 s16, #0.0 │ │ │ │ - movs r3, #0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w cfcce │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - add r6, sp, #120 @ 0x78 │ │ │ │ - ldr r3, [pc, #536] @ (d01b4 ) │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [pc, #536] @ (d01b8 ) │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [pc, #532] @ (d01bc ) │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - add r3, sp, #108 @ 0x6c │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - add r3, sp, #104 @ 0x68 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - mov r2, r7 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add.w r1, r7, r1, lsl #3 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - mov r0, r9 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - blx 660b8 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w d0188 │ │ │ │ - ldr.w r0, [r9] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r0, [sp, #100] @ 0x64 │ │ │ │ - beq.n d007a │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.n d000a │ │ │ │ - ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ - mov r4, r7 │ │ │ │ - movs r5, #1 │ │ │ │ - add.w sl, sp, #112 @ 0x70 │ │ │ │ - mov r2, r8 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, sl │ │ │ │ - adds r5, #1 │ │ │ │ - blx 6522c │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - str r3, [r4, #0] │ │ │ │ - add.w r8, r8, #8 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - adds r4, #8 │ │ │ │ - str.w r3, [r4, #-4] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - cmp r3, r5 │ │ │ │ - bge.n cffe8 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w d0122 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - mov r1, r9 │ │ │ │ - strd r9, r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #408] @ (d01c0 ) │ │ │ │ - ldr r0, [sp, #84] @ 0x54 │ │ │ │ - add r3, pc │ │ │ │ - str r7, [sp, #16] │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ - blx 5aabc │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - str r1, [sp, #100] @ 0x64 │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.n cffb2 │ │ │ │ - mov r0, fp │ │ │ │ - mov r2, r7 │ │ │ │ - adds r3, r7, #4 │ │ │ │ - add.w r4, fp, r1, lsl #2 │ │ │ │ - vldmia r0!, {s15} │ │ │ │ - adds r3, #8 │ │ │ │ - vldr s13, [r2, #4] │ │ │ │ - adds r2, #8 │ │ │ │ - vldr s14, [r3, #-12] │ │ │ │ - cmp r4, r0 │ │ │ │ - vmul.f32 s14, s15, s14 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vstr s14, [r3, #-12] │ │ │ │ - vstr s15, [r2, #-4] │ │ │ │ - bne.n d004c │ │ │ │ - vstr s14, [sp, #112] @ 0x70 │ │ │ │ - vstr s15, [sp, #116] @ 0x74 │ │ │ │ - b.n cffb2 │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.n d00b4 │ │ │ │ - add.w r0, fp, r0, lsl #2 │ │ │ │ - mov r1, fp │ │ │ │ - mov r2, r7 │ │ │ │ - adds r3, r7, #4 │ │ │ │ - vldmia r1!, {s15} │ │ │ │ - adds r3, #8 │ │ │ │ - vldr s13, [r2, #4] │ │ │ │ - adds r2, #8 │ │ │ │ - vldr s14, [r3, #-12] │ │ │ │ - cmp r0, r1 │ │ │ │ - vmul.f32 s14, s15, s14 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vstr s14, [r3, #-12] │ │ │ │ - vstr s15, [r2, #-4] │ │ │ │ - bne.n d0088 │ │ │ │ - vstr s14, [sp, #112] @ 0x70 │ │ │ │ - vstr s15, [sp, #116] @ 0x74 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n d0148 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - mov r1, r9 │ │ │ │ - strd r9, r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r0, [pc, #244] @ (d01c4 ) │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #244] @ (d01c8 ) │ │ │ │ - add r0, pc │ │ │ │ - str r7, [sp, #16] │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ - blx 5aabc │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - str r1, [sp, #100] @ 0x64 │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.w cffb2 │ │ │ │ - ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ - mov r4, r7 │ │ │ │ - movs r5, #1 │ │ │ │ - add.w sl, sp, #112 @ 0x70 │ │ │ │ - mov r2, r8 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, sl │ │ │ │ - adds r5, #1 │ │ │ │ - blx 6522c │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - str r3, [r4, #0] │ │ │ │ - add.w r8, r8, #8 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - adds r4, #8 │ │ │ │ - str.w r3, [r4, #-4] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - cmp r3, r5 │ │ │ │ - bge.n d00fa │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - b.n cffb2 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - mov r1, r9 │ │ │ │ - strd r9, r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ - str r7, [sp, #16] │ │ │ │ - blx 5aabc │ │ │ │ - b.n d0038 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - mov r1, r9 │ │ │ │ - strd r9, r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r0, [pc, #108] @ (d01cc ) │ │ │ │ - ldr r3, [pc, #112] @ (d01d0 ) │ │ │ │ - str r7, [sp, #16] │ │ │ │ - add r0, pc │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ - blx 5aabc │ │ │ │ - b.n d00e2 │ │ │ │ - ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ - mov r1, r6 │ │ │ │ - ldrd r7, fp, [sp, #88] @ 0x58 │ │ │ │ - cmp r1, #0 │ │ │ │ - bne.w cff82 │ │ │ │ - vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ - b.n cfcd2 │ │ │ │ - vldr s15, [sp, #108] @ 0x6c │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w cfcce │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - vdiv.f32 s0, s14, s15 │ │ │ │ - b.n cfcd2 │ │ │ │ - mvn.w r2, #5 │ │ │ │ - movs r3, #6 │ │ │ │ - b.n cfcf8 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n cfcc2 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - ldrb r6, [r3, #31] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r6} │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r5, #31] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r1, r4, r6, r7} │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r4, #26] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r5} │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r5, #24] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - stmia r5!, {r3, r4, r7} │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - │ │ │ │ -000d01d4 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ - ldr r5, [pc, #940] @ (d0598 ) │ │ │ │ - sub sp, #124 @ 0x7c │ │ │ │ - ldr r4, [pc, #940] @ (d059c ) │ │ │ │ - mov r6, r1 │ │ │ │ - add r5, pc │ │ │ │ - ldr r1, [pc, #940] @ (d05a0 ) │ │ │ │ - ldr.w r8, [sp, #200] @ 0xc8 │ │ │ │ - add r1, pc │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - ldr r5, [sp, #180] @ 0xb4 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #116] @ 0x74 │ │ │ │ - mov.w r4, #0 │ │ │ │ - strd r2, r3, [sp, #32] │ │ │ │ - ldr r3, [sp, #204] @ 0xcc │ │ │ │ - mov r4, r0 │ │ │ │ - ldr.w r9, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r2, [sp, #176] @ 0xb0 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - add.w r3, r9, #1 │ │ │ │ - ldrd r7, fp, [sp, #208] @ 0xd0 │ │ │ │ - sub.w r3, r2, r3, lsl #3 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #188] @ 0xbc │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #192] @ 0xc0 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #196] @ 0xc4 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - blx 57998 │ │ │ │ - str r0, [sp, #48] @ 0x30 │ │ │ │ - cbz r0, d029c │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n d0294 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ - lsrs r3, r4, #31 │ │ │ │ - cmp r1, r4 │ │ │ │ - it le │ │ │ │ - orrle.w r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n d02c4 │ │ │ │ - mvn.w r3, #2 │ │ │ │ - movs r2, #3 │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - str r3, [r1, #0] │ │ │ │ - ldr r0, [pc, #828] @ (d05a4 ) │ │ │ │ - add r1, sp, #92 @ 0x5c │ │ │ │ - str r2, [sp, #92] @ 0x5c │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - vldr s0, [pc, #800] @ d0594 │ │ │ │ - ldr r2, [pc, #816] @ (d05a8 ) │ │ │ │ - ldr r3, [pc, #804] @ (d059c ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w d07f0 │ │ │ │ - add sp, #124 @ 0x7c │ │ │ │ - vpop {d8-d9} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mvn.w r3, #1 │ │ │ │ - movs r2, #2 │ │ │ │ - b.n d0260 │ │ │ │ - ldr r1, [pc, #780] @ (d05ac ) │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n d0242 │ │ │ │ - ldr r1, [pc, #772] @ (d05b0 ) │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n d0242 │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - movs r2, #1 │ │ │ │ - str r3, [r1, #0] │ │ │ │ - b.n d0264 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - lsrs r2, r3, #31 │ │ │ │ - cmp r1, r3 │ │ │ │ - it le │ │ │ │ - orrle.w r2, r2, #1 │ │ │ │ - cbz r2, d02dc │ │ │ │ - mvn.w r3, #3 │ │ │ │ - movs r2, #4 │ │ │ │ - b.n d0260 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - adds r0, r4, r3 │ │ │ │ - cmp r0, r2 │ │ │ │ - bge.w d07e4 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - add.w r0, r3, r4, lsl #1 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r0, r2 │ │ │ │ - blt.n d02fa │ │ │ │ - mvn.w r3, #7 │ │ │ │ - movs r2, #8 │ │ │ │ - b.n d0260 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w d07ec │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - str r1, [sp, #92] @ 0x5c │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w d044a │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.w d07c4 │ │ │ │ - add.w sl, r9, #4294967295 @ 0xffffffff │ │ │ │ - mov.w ip, #2 │ │ │ │ - strd r9, r3, [sp, #72] @ 0x48 │ │ │ │ - mov lr, fp │ │ │ │ - str r6, [sp, #68] @ 0x44 │ │ │ │ - mov.w sl, sl, lsl #3 │ │ │ │ - str r7, [sp, #80] @ 0x50 │ │ │ │ - mov r0, r1 │ │ │ │ - vldr s16, [pc, #612] @ d0594 │ │ │ │ - mov r6, ip │ │ │ │ - mov r9, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r5, r4 │ │ │ │ - str.w fp, [sp, #84] @ 0x54 │ │ │ │ - subs r4, r6, #1 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - add r7, r4 │ │ │ │ - subs r4, r4, r5 │ │ │ │ - cmp r7, r1 │ │ │ │ - vldr s17, [pc, #584] @ d0594 │ │ │ │ - it ge │ │ │ │ - movge r7, r1 │ │ │ │ - cmp r4, #1 │ │ │ │ - it lt │ │ │ │ - movlt r4, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n d03f2 │ │ │ │ - cmp r7, r4 │ │ │ │ - blt.n d03ce │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - vmov.f32 s18, s16 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - mul.w r5, r4, r3 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - subs r5, r5, r4 │ │ │ │ - add r3, r6 │ │ │ │ - add r5, r3 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - add.w r5, r3, r5, lsl #3 │ │ │ │ - add.w r3, r4, #1073741824 @ 0x40000000 │ │ │ │ - subs r3, #1 │ │ │ │ - add.w r8, r2, r3, lsl #2 │ │ │ │ - vldr s16, [r5] │ │ │ │ - mov r0, r5 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldmia r8!, {s14} │ │ │ │ - adds r4, #1 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - add r5, sl │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - cmp r4, r7 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vdiv.f32 s15, s16, s14 │ │ │ │ - vadd.f32 s17, s17, s15 │ │ │ │ - ble.n d0382 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - vmov.f32 s16, s18 │ │ │ │ - ldr r0, [sp, #92] @ 0x5c │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - vcmpe.f32 s17, s16 │ │ │ │ - vstmia fp!, {s17} │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s16, s17 │ │ │ │ - cmp r6, r0 │ │ │ │ - bgt.w d07b6 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - adds r6, #1 │ │ │ │ - ldr r5, [r3, #0] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r7, [r3, #0] │ │ │ │ - b.n d033c │ │ │ │ - cmp r7, r4 │ │ │ │ - blt.n d03ce │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - vmov.f32 s18, s16 │ │ │ │ - mul.w r5, r4, r3 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - subs r5, r5, r4 │ │ │ │ - add r3, r6 │ │ │ │ - add r5, r3 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - add.w r5, r3, r5, lsl #3 │ │ │ │ - vldr s16, [r5] │ │ │ │ - mov r0, r5 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - adds r4, #1 │ │ │ │ - add r5, sl │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - cmp r4, r7 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vadd.f32 s17, s17, s16 │ │ │ │ - ble.n d040e │ │ │ │ - b.n d03c4 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.w d07c4 │ │ │ │ - mov ip, r9 │ │ │ │ - movs r2, #1 │ │ │ │ - str.w r9, [sp, #68] @ 0x44 │ │ │ │ - mov lr, r4 │ │ │ │ - mov r9, fp │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ - str r7, [sp, #80] @ 0x50 │ │ │ │ - mov r0, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - str.w fp, [sp, #84] @ 0x54 │ │ │ │ - mov r3, r8 │ │ │ │ - vldr s16, [pc, #296] @ d0594 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r4 │ │ │ │ - mov r8, r2 │ │ │ │ - mov fp, ip │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - add r7, r8 │ │ │ │ - sub.w r4, r8, r4 │ │ │ │ - cmp r7, r5 │ │ │ │ - it ge │ │ │ │ - movge r7, r5 │ │ │ │ - cmp r4, #1 │ │ │ │ - it lt │ │ │ │ - movlt r4, #1 │ │ │ │ - vldr s17, [pc, #264] @ d0594 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n d0534 │ │ │ │ - cmp r7, r4 │ │ │ │ - blt.n d050a │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - add.w r5, fp, r6 │ │ │ │ - add r5, r4 │ │ │ │ - add.w sl, r4, #1073741824 @ 0x40000000 │ │ │ │ - add.w sl, sl, #4294967295 @ 0xffffffff │ │ │ │ - vmov.f32 s18, s16 │ │ │ │ - add.w r5, r2, r5, lsl #3 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - str r6, [sp, #76] @ 0x4c │ │ │ │ - add.w sl, r2, sl, lsl #2 │ │ │ │ - mov r6, sl │ │ │ │ - mov sl, r3 │ │ │ │ - vldr s16, [r5] │ │ │ │ - mov r0, r5 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldmia r6!, {s14} │ │ │ │ - adds r4, #1 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - adds r5, #8 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - cmp r4, r7 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vdiv.f32 s15, s16, s14 │ │ │ │ - vadd.f32 s17, s17, s15 │ │ │ │ - ble.n d04ba │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - vmov.f32 s16, s18 │ │ │ │ - ldr r6, [sp, #76] @ 0x4c │ │ │ │ - mov r3, sl │ │ │ │ - ldr r0, [sp, #92] @ 0x5c │ │ │ │ - ldr r5, [r2, #0] │ │ │ │ - vcmpe.f32 s17, s16 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - subs r6, #1 │ │ │ │ - add fp, r2 │ │ │ │ - vstmia r9!, {s17} │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s16, s17 │ │ │ │ - cmp r8, r0 │ │ │ │ - bgt.n d05b4 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - ldr r4, [r2, #0] │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r7, [r2, #0] │ │ │ │ - b.n d0476 │ │ │ │ - cmp r7, r4 │ │ │ │ - blt.n d050a │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - add.w r5, fp, r6 │ │ │ │ - add r5, r4 │ │ │ │ - vmov.f32 s18, s16 │ │ │ │ - mov sl, r3 │ │ │ │ - add.w r5, r2, r5, lsl #3 │ │ │ │ - vldr s16, [r5] │ │ │ │ - mov r0, r5 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - adds r4, #1 │ │ │ │ - adds r5, #8 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - cmp r4, r7 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vadd.f32 s17, s17, s16 │ │ │ │ - ble.n d054a │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - vmov.f32 s16, s18 │ │ │ │ - ldr r0, [sp, #92] @ 0x5c │ │ │ │ - mov r3, sl │ │ │ │ - ldr r5, [r2, #0] │ │ │ │ - b.n d050a │ │ │ │ - nop │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - ldrsh r0, [r4, r4] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldrb r0, [r1, #2] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - strh r6, [r5, #12] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldrsh r0, [r3, r2] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - strh r0, [r6, #18] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r5, #1] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldr r6, [sp, #72] @ 0x48 │ │ │ │ - mov r1, r5 │ │ │ │ - ldrd r7, fp, [sp, #80] @ 0x50 │ │ │ │ - mov r8, r3 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.w d07c4 │ │ │ │ - vcmp.f32 s16, #0.0 │ │ │ │ - movs r3, #0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w d0270 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - add r5, sp, #100 @ 0x64 │ │ │ │ - ldr r3, [pc, #540] @ (d07f4 ) │ │ │ │ - add r4, sp, #104 @ 0x68 │ │ │ │ - ldr.w sl, [pc, #540] @ d07f8 │ │ │ │ - add.w r9, sp, #96 @ 0x60 │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #532] @ (d07fc ) │ │ │ │ - add sl, pc │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - mov r3, r5 │ │ │ │ - add.w r1, r7, r1, lsl #3 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r0, r6 │ │ │ │ - strd r9, r4, [sp] │ │ │ │ - blx 660b8 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w d07ca │ │ │ │ - cmp r3, #2 │ │ │ │ - beq.n d0680 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w d0752 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w d072c │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r1, r6 │ │ │ │ - strd r6, r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #456] @ (d0800 ) │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ - add r3, pc │ │ │ │ - str r7, [sp, #16] │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldrd r2, r3, [sp, #32] │ │ │ │ - blx 5aabc │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - str r1, [sp, #92] @ 0x5c │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.n d05f2 │ │ │ │ - mov r0, fp │ │ │ │ - mov r2, r7 │ │ │ │ - adds r3, r7, #4 │ │ │ │ - add.w ip, fp, r1, lsl #2 │ │ │ │ - vldmia r0!, {s13} │ │ │ │ - adds r3, #8 │ │ │ │ - vldr s15, [r2, #4] │ │ │ │ - adds r2, #8 │ │ │ │ - vldr s14, [r3, #-12] │ │ │ │ - cmp ip, r0 │ │ │ │ - vmul.f32 s15, s13, s15 │ │ │ │ - vmul.f32 s14, s14, s13 │ │ │ │ - vstr s14, [r3, #-12] │ │ │ │ - vstr s15, [r2, #-4] │ │ │ │ - bne.n d065a │ │ │ │ - b.n d05f2 │ │ │ │ - ldr r0, [r6, #0] │ │ │ │ - str r0, [sp, #92] @ 0x5c │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.n d06b6 │ │ │ │ - add.w r0, fp, r0, lsl #2 │ │ │ │ - mov r1, fp │ │ │ │ - mov r2, r7 │ │ │ │ - adds r3, r7, #4 │ │ │ │ - vldmia r1!, {s13} │ │ │ │ - adds r3, #8 │ │ │ │ - vldr s15, [r2, #4] │ │ │ │ - adds r2, #8 │ │ │ │ - vldr s14, [r3, #-12] │ │ │ │ - cmp r0, r1 │ │ │ │ - vmul.f32 s15, s13, s15 │ │ │ │ - vmul.f32 s14, s14, s13 │ │ │ │ - vstr s14, [r3, #-12] │ │ │ │ - vstr s15, [r2, #-4] │ │ │ │ - bne.n d0692 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n d078c │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r1, r6 │ │ │ │ - strd r6, r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r0, [pc, #308] @ (d0804 ) │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #308] @ (d0808 ) │ │ │ │ - add r0, pc │ │ │ │ - str r7, [sp, #16] │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldrd r2, r3, [sp, #32] │ │ │ │ - blx 5aabc │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n d05f2 │ │ │ │ - cmp r1, #0 │ │ │ │ - str r1, [sp, #92] @ 0x5c │ │ │ │ - ble.w d05f2 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - add.w lr, r7, #4 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r0, r3 │ │ │ │ - add.w ip, r3, r1, lsl #2 │ │ │ │ - mov r3, lr │ │ │ │ - vldmia r0!, {s13} │ │ │ │ - adds r3, #8 │ │ │ │ - vldr s15, [r2, #4] │ │ │ │ - adds r2, #8 │ │ │ │ - vldr s14, [r3, #-12] │ │ │ │ - cmp r0, ip │ │ │ │ - vmul.f32 s15, s13, s15 │ │ │ │ - vmul.f32 s14, s14, s13 │ │ │ │ - vstr s14, [r3, #-12] │ │ │ │ - vstr s15, [r2, #-4] │ │ │ │ - bne.n d0706 │ │ │ │ - b.n d05f2 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r1, r6 │ │ │ │ - strd r6, r3, [sp, #20] │ │ │ │ - mov r0, sl │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - ldrd r2, r3, [sp, #32] │ │ │ │ - blx 5aabc │ │ │ │ - b.n d0648 │ │ │ │ - ldr r0, [r6, #0] │ │ │ │ - str r0, [sp, #92] @ 0x5c │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.w d061a │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - mov r2, r7 │ │ │ │ - adds r3, r7, #4 │ │ │ │ - add.w r0, r1, r0, lsl #2 │ │ │ │ - vldmia r1!, {s13} │ │ │ │ - adds r3, #8 │ │ │ │ - vldr s15, [r2, #4] │ │ │ │ - adds r2, #8 │ │ │ │ - vldr s14, [r3, #-12] │ │ │ │ - cmp r0, r1 │ │ │ │ - vmul.f32 s15, s13, s15 │ │ │ │ - vmul.f32 s14, s14, s13 │ │ │ │ - vstr s14, [r3, #-12] │ │ │ │ - vstr s15, [r2, #-4] │ │ │ │ - bne.n d0766 │ │ │ │ - b.n d061a │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r1, r6 │ │ │ │ - strd r6, r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r0, [pc, #104] @ (d080c ) │ │ │ │ - ldr r3, [pc, #108] @ (d0810 ) │ │ │ │ - str r7, [sp, #16] │ │ │ │ - add r0, pc │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldrd r2, r3, [sp, #32] │ │ │ │ - blx 5aabc │ │ │ │ - b.n d06e4 │ │ │ │ - ldr r6, [sp, #68] @ 0x44 │ │ │ │ - mov r8, r9 │ │ │ │ - ldrd r7, fp, [sp, #80] @ 0x50 │ │ │ │ - cmp r1, #0 │ │ │ │ - bne.w d05c4 │ │ │ │ - vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ - b.n d0274 │ │ │ │ - vldr s15, [sp, #100] @ 0x64 │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w d0270 │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - vdiv.f32 s0, s14, s15 │ │ │ │ - b.n d0274 │ │ │ │ - mvn.w r3, #5 │ │ │ │ - movs r2, #6 │ │ │ │ - b.n d0260 │ │ │ │ - negs r2, r2 │ │ │ │ - b.n d0264 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - stmia r1!, {r1, r2, r3, r4} │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldrb r0, [r2, #6] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r4, #6] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r6, r7} │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldrb r4, [r4, #2] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r3, r5} │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - strb r2, [r5, #31] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - it pl │ │ │ │ - lslpl r3, r3, #1 │ │ │ │ - │ │ │ │ -000d0814 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d15} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3592] @ 0xe08 │ │ │ │ - sub sp, #404 @ 0x194 │ │ │ │ - mov r4, r2 │ │ │ │ - ldr.w r2, [pc, #1500] @ d0e0c │ │ │ │ - mov r5, r1 │ │ │ │ - ldr.w r1, [pc, #1500] @ d0e10 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - add r2, pc │ │ │ │ - ldr.w r3, [pc, #1496] @ d0e14 │ │ │ │ - add r1, pc │ │ │ │ - str r0, [sp, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #504] @ 0x1f8 │ │ │ │ - ldr.w r8, [sp, #540] @ 0x21c │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr.w r9, [sp, #548] @ 0x224 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #396] @ 0x18c │ │ │ │ - mov.w r3, #0 │ │ │ │ - str r7, [sp, #40] @ 0x28 │ │ │ │ - ldrd r7, r6, [sp, #508] @ 0x1fc │ │ │ │ - str r6, [sp, #32] │ │ │ │ - ldr r6, [sp, #520] @ 0x208 │ │ │ │ - str r6, [sp, #44] @ 0x2c │ │ │ │ - ldr r6, [sp, #528] @ 0x210 │ │ │ │ - str r6, [sp, #48] @ 0x30 │ │ │ │ - ldr r6, [sp, #532] @ 0x214 │ │ │ │ - str r6, [sp, #60] @ 0x3c │ │ │ │ - ldr r6, [sp, #536] @ 0x218 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - ldr r6, [sp, #544] @ 0x220 │ │ │ │ - ldr r3, [sp, #516] @ 0x204 │ │ │ │ - str r6, [sp, #28] │ │ │ │ - ldr r6, [sp, #552] @ 0x228 │ │ │ │ - str r6, [sp, #108] @ 0x6c │ │ │ │ - ldr r6, [sp, #556] @ 0x22c │ │ │ │ - ldr r2, [sp, #524] @ 0x20c │ │ │ │ - str r6, [sp, #20] │ │ │ │ - ldr r6, [sp, #560] @ 0x230 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - str r2, [sp, #132] @ 0x84 │ │ │ │ - str r6, [sp, #24] │ │ │ │ - ldr r6, [sp, #564] @ 0x234 │ │ │ │ - ldr.w sl, [r3] │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - ldr.w fp, [r2] │ │ │ │ - str r6, [sp, #100] @ 0x64 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w d09f2 │ │ │ │ - movs r6, #1 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r1, [pc, #1384] @ d0e18 │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w d09dc │ │ │ │ - movs r5, #1 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - ldr.w r1, [pc, #1364] @ d0e1c │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n d09c6 │ │ │ │ - movs r4, #1 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r0, [sp, #108] @ 0x6c │ │ │ │ - str r3, [r2, #0] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r0, #4] │ │ │ │ - cmp r2, #1 │ │ │ │ - mov r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - vmov s15, r3 │ │ │ │ - str r3, [sp, #284] @ 0x11c │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r0] │ │ │ │ - cbz r6, d0912 │ │ │ │ - cbnz r5, d0950 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n d0918 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - ldr r4, [sp, #100] @ 0x64 │ │ │ │ - add r1, sp, #284 @ 0x11c │ │ │ │ - ldr.w r0, [pc, #1280] @ d0e20 │ │ │ │ - str r3, [sp, #284] @ 0x11c │ │ │ │ - add r0, pc │ │ │ │ - str r2, [r4, #0] │ │ │ │ - blx 6423c │ │ │ │ - ldr.w r2, [pc, #1272] @ d0e24 │ │ │ │ - ldr.w r3, [pc, #1252] @ d0e14 │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #396] @ 0x18c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w d2a66 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #404 @ 0x194 │ │ │ │ - vpop {d8-d15} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - cmp r4, #0 │ │ │ │ - beq.n d0a0e │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n d0a4e │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.n d0a56 │ │ │ │ - ldr r6, [r7, #0] │ │ │ │ - cmp r2, r6 │ │ │ │ - blt.w d259e │ │ │ │ - subs r0, #1 │ │ │ │ - cmp r6, r0 │ │ │ │ - blt.w d259e │ │ │ │ - ldr r0, [sp, #120] @ 0x78 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - cmp r2, r0 │ │ │ │ - bgt.w d2a3e │ │ │ │ - ldr r0, [sp, #132] @ 0x84 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - cmp r2, r0 │ │ │ │ - bgt.w d2a48 │ │ │ │ - ldr.w r0, [r8] │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.w d2a52 │ │ │ │ - ldr r6, [sp, #112] @ 0x70 │ │ │ │ - cmp r2, r0 │ │ │ │ - ite le │ │ │ │ - movle r6, #0 │ │ │ │ - andgt.w r6, r6, #1 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne.w d2a52 │ │ │ │ - ldr.w r0, [r9] │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.w d2a5c │ │ │ │ - cmp r2, r0 │ │ │ │ - ble.n d09b6 │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w d2a5c │ │ │ │ - cmp r3, r1 │ │ │ │ - ble.n d0a5e │ │ │ │ - adds r1, #1 │ │ │ │ - beq.n d092a │ │ │ │ - mvn.w r2, #17 │ │ │ │ - movs r3, #18 │ │ │ │ - b.n d0918 │ │ │ │ - ldr.w r1, [pc, #1120] @ d0e28 │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbz r0, d0a32 │ │ │ │ - movs r3, #1 │ │ │ │ - movs r4, #2 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - b.n d08dc │ │ │ │ - ldr.w r1, [pc, #1100] @ d0e2c │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbz r0, d0a16 │ │ │ │ - movs r3, #1 │ │ │ │ - movs r5, #2 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - b.n d08c6 │ │ │ │ - ldr.w r1, [pc, #1084] @ d0e30 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - subs r6, r0, #0 │ │ │ │ - mov.w r3, #0 │ │ │ │ - itt ne │ │ │ │ - movne r6, #2 │ │ │ │ - movne r3, #1 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - b.n d08ae │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n d0918 │ │ │ │ - ldr.w r1, [pc, #1052] @ d0e34 │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - subs r5, r0, #0 │ │ │ │ - mov.w r3, #0 │ │ │ │ - itt ne │ │ │ │ - movne r5, #3 │ │ │ │ - movne r3, #1 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - b.n d08c6 │ │ │ │ - ldr.w r1, [pc, #1028] @ d0e38 │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - subs r4, r0, #0 │ │ │ │ - mov.w r3, #0 │ │ │ │ - itt ne │ │ │ │ - movne r4, #3 │ │ │ │ - movne r3, #1 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - b.n d08dc │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n d0918 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n d0918 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w d148c │ │ │ │ - cmp r5, #3 │ │ │ │ - beq.w d196c │ │ │ │ - cmp r4, #3 │ │ │ │ - beq.w d194a │ │ │ │ - ldr r6, [sp, #40] @ 0x28 │ │ │ │ - add.w r1, sl, #1 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - add.w r0, fp, #1 │ │ │ │ - str r0, [sp, #160] @ 0xa0 │ │ │ │ - add r5, sp, #304 @ 0x130 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - adds r3, #1 │ │ │ │ - str r1, [sp, #156] @ 0x9c │ │ │ │ - subs r3, r3, r2 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - str r3, [sp, #304] @ 0x130 │ │ │ │ - lsls r3, r1, #3 │ │ │ │ - sub.w r9, r2, r3 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - lsls r3, r0, #3 │ │ │ │ - ldr r0, [pc, #932] @ (d0e3c ) │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - sub.w r8, r2, r3 │ │ │ │ - blx 57478 │ │ │ │ - ldr r0, [pc, #920] @ (d0e40 ) │ │ │ │ - vmov.f32 s20, s0 │ │ │ │ - ldr r4, [pc, #916] @ (d0e44 ) │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - ldr r0, [pc, #912] @ (d0e48 ) │ │ │ │ - vmov.f32 s21, s0 │ │ │ │ - add r4, pc │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - vmul.f32 s21, s21, s0 │ │ │ │ - mla r2, sl, r2, r2 │ │ │ │ - add.w r2, r9, r2, lsl #3 │ │ │ │ - blx 612e8 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - str r3, [sp, #0] │ │ │ │ - vmov.f32 s18, s0 │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - mov r0, r4 │ │ │ │ - mla r2, fp, r2, r2 │ │ │ │ - add.w r2, r8, r2, lsl #3 │ │ │ │ - blx 612e8 │ │ │ │ - vmul.f32 s22, s21, s18 │ │ │ │ - vmul.f32 s21, s21, s0 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - vmov.f32 s19, s0 │ │ │ │ - sub.w r0, r3, #8 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - vcmp.f32 s20, s22 │ │ │ │ - ldr r1, [r7, #0] │ │ │ │ - sub.w r6, r3, #8 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - str r0, [sp, #88] @ 0x58 │ │ │ │ - adds r3, #1 │ │ │ │ - str r6, [sp, #92] @ 0x5c │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmp.f32 s20, s21 │ │ │ │ - mov.w r3, r3, lsl #3 │ │ │ │ - str r3, [sp, #228] @ 0xe4 │ │ │ │ - sub.w r3, r2, r3 │ │ │ │ - str r3, [sp, #140] @ 0x8c │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r1, [sp, #20] │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s22, s20 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmp.f32 s20, s18 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - add.w r3, r1, #1 │ │ │ │ - str r2, [sp, #284] @ 0x11c │ │ │ │ - str r3, [sp, #300] @ 0x12c │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s21, s20 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmp.f32 s20, s0 │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s18, s20 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s19, s20 │ │ │ │ - cmp r2, r3 │ │ │ │ - blt.w d0c80 │ │ │ │ - add r5, sp, #316 @ 0x13c │ │ │ │ - vldr s17, [pc, #652] @ d0e08 │ │ │ │ - strd r5, r7, [sp, #20] │ │ │ │ - add r4, sp, #308 @ 0x134 │ │ │ │ - mov r5, r0 │ │ │ │ - b.n d0bc4 │ │ │ │ - mla r2, fp, r3, r3 │ │ │ │ - add.w r2, r8, r2, lsl #3 │ │ │ │ - vstr s17, [r2] │ │ │ │ - vstr s17, [r2, #4] │ │ │ │ - mla r0, r3, sl, r3 │ │ │ │ - lsls r1, r3, #3 │ │ │ │ - adds r7, r5, r1 │ │ │ │ - str r3, [sp, #288] @ 0x120 │ │ │ │ - add r1, r6 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r0, r9, r0, lsl #3 │ │ │ │ - str r3, [sp, #300] @ 0x12c │ │ │ │ - ldr.w ip, [r0] │ │ │ │ - ldr r0, [r0, #4] │ │ │ │ - str r0, [r7, #4] │ │ │ │ - str.w ip, [r7] │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ - str r2, [r1, #4] │ │ │ │ - ldr r2, [sp, #284] @ 0x11c │ │ │ │ - str r0, [r1, #0] │ │ │ │ - cmp r3, r2 │ │ │ │ - bgt.n d0c7a │ │ │ │ - mla r3, r3, fp, r3 │ │ │ │ - add.w r0, r8, r3, lsl #3 │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s16, d0 │ │ │ │ - ldr r3, [sp, #300] @ 0x12c │ │ │ │ - vcmpe.f32 s20, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n d0b86 │ │ │ │ - mla r3, fp, r3, r3 │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - str r3, [sp, #288] @ 0x120 │ │ │ │ - mov r0, r4 │ │ │ │ - add.w r3, r8, r3, lsl #3 │ │ │ │ - vldr s15, [r3] │ │ │ │ - vldr s13, [r3, #4] │ │ │ │ - vdiv.f32 s14, s15, s16 │ │ │ │ - vdiv.f32 s15, s13, s16 │ │ │ │ - vstr s14, [sp, #316] @ 0x13c │ │ │ │ - vstr s15, [sp, #320] @ 0x140 │ │ │ │ - blx 62524 │ │ │ │ - ldr r3, [sp, #300] @ 0x12c │ │ │ │ - vldr s12, [sp, #312] @ 0x138 │ │ │ │ - vldr s13, [sp, #308] @ 0x134 │ │ │ │ - mul.w r2, fp, r3 │ │ │ │ - vstr s12, [sp, #384] @ 0x180 │ │ │ │ - vstr s13, [sp, #380] @ 0x17c │ │ │ │ - adds r1, r3, r2 │ │ │ │ - add.w r1, r8, r1, lsl #3 │ │ │ │ - vstr s16, [r1] │ │ │ │ - vstr s17, [r1, #4] │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - cmp r1, #0 │ │ │ │ - bne.w d1022 │ │ │ │ - mla r2, sl, r3, r3 │ │ │ │ - str r2, [sp, #288] @ 0x120 │ │ │ │ - add.w r2, r9, r2, lsl #3 │ │ │ │ - vldr s15, [r2, #4] │ │ │ │ - vldr s11, [r2] │ │ │ │ - vmul.f32 s14, s15, s12 │ │ │ │ - vmul.f32 s15, s13, s15 │ │ │ │ - vmla.f32 s15, s12, s11 │ │ │ │ - vnmls.f32 s14, s13, s11 │ │ │ │ - vstr s15, [sp, #312] @ 0x138 │ │ │ │ - vstr s15, [r2, #4] │ │ │ │ - vstr s14, [r2] │ │ │ │ - vstr s14, [sp, #308] @ 0x134 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w d1000 │ │ │ │ - mla r2, r3, fp, r3 │ │ │ │ - add.w r2, r8, r2, lsl #3 │ │ │ │ - b.n d0b96 │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, r2 │ │ │ │ - bgt.w d130a │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w d1498 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - str r1, [sp, #32] │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ - movs r1, #30 │ │ │ │ - vldr s23, [pc, #356] @ d0e08 │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - adds r2, #1 │ │ │ │ - vdiv.f32 s17, s15, s18 │ │ │ │ - mov.w lr, r2, lsl #3 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - vdiv.f32 s18, s15, s19 │ │ │ │ - vmov.f32 s16, s23 │ │ │ │ - sub.w r2, r2, lr │ │ │ │ - str r2, [sp, #220] @ 0xdc │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - vmov.f32 s19, s23 │ │ │ │ - str.w lr, [sp, #244] @ 0xf4 │ │ │ │ - subs r2, r2, r3 │ │ │ │ - mla r2, r2, r1, r1 │ │ │ │ - str r2, [sp, #116] @ 0x74 │ │ │ │ - str r2, [sp, #284] @ 0x11c │ │ │ │ - ldr r2, [pc, #372] @ (d0e4c ) │ │ │ │ - add r2, pc │ │ │ │ - adds r2, #8 │ │ │ │ - str r2, [sp, #136] @ 0x88 │ │ │ │ - movs r2, #1 │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [sp, #104] @ 0x68 │ │ │ │ - b.n d0d1c │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - vldr s23, [pc, #284] @ d0e08 │ │ │ │ - cmp r0, r2 │ │ │ │ - bgt.w d0fd0 │ │ │ │ - vmov.f32 s19, s23 │ │ │ │ - str r2, [sp, #32] │ │ │ │ - str r1, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [sp, #284] @ 0x11c │ │ │ │ - ldr r1, [sp, #116] @ 0x74 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - cmp r3, r1 │ │ │ │ - add.w r2, r2, #1 │ │ │ │ - it ge │ │ │ │ - movge r3, r1 │ │ │ │ - cmp r3, r2 │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - blt.w d0fe4 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - subs r0, r2, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - str r0, [sp, #24] │ │ │ │ - mul.w r1, r2, fp │ │ │ │ - str r1, [sp, #80] @ 0x50 │ │ │ │ - add r1, r2 │ │ │ │ - str r1, [sp, #84] @ 0x54 │ │ │ │ - add.w r1, r8, r1, lsl #3 │ │ │ │ - str r1, [sp, #28] │ │ │ │ - beq.n d0df8 │ │ │ │ - mul.w r3, r0, sl │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - adds r6, r3, r2 │ │ │ │ - str r6, [sp, #288] @ 0x120 │ │ │ │ - add.w r0, r9, r6, lsl #3 │ │ │ │ - str r0, [sp, #76] @ 0x4c │ │ │ │ - vldr s24, [r0] │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vcmpe.f32 s24, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s24, s24 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s24, s24, s0 │ │ │ │ - vcmpe.f32 s24, s22 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.n d0e50 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r6, [sp, #288] @ 0x120 │ │ │ │ - add r3, sl │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - vstr s16, [r2] │ │ │ │ - vstr s16, [r2, #4] │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - adds r6, r2, r3 │ │ │ │ - add.w r4, r9, r6, lsl #3 │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s19, d0 │ │ │ │ - vcmpe.f32 s20, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w d0f36 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - vstr s16, [r3] │ │ │ │ - vstr s16, [r3, #4] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - str r3, [sp, #288] @ 0x120 │ │ │ │ - lsls r3, r3, #3 │ │ │ │ - ldr r1, [r4, #4] │ │ │ │ - add r2, r3 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - str r0, [r2, #0] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - ldr r2, [sp, #92] @ 0x5c │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ - add r3, r2 │ │ │ │ - ldr r2, [r1, #0] │ │ │ │ - str r2, [r3, #0] │ │ │ │ - ldr r2, [r1, #4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, r2 │ │ │ │ - bgt.w d130a │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.w d0ce8 │ │ │ │ - vldr s23, [pc, #28] @ d0e08 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - vmov.f32 s19, s23 │ │ │ │ - b.n d0cfc │ │ │ │ - mov r3, r2 │ │ │ │ - mul.w r2, r2, sl │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - adds r6, r3, r2 │ │ │ │ - add.w r4, r9, r6, lsl #3 │ │ │ │ - b.n d0d96 │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - ldr r0, [r3, r3] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - add r0, pc, #936 @ (adr r0, d11bc ) │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - strb r4, [r1, #7] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - strb r4, [r6, #6] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r0, #12] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldrsb r6, [r3, r7] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - strb r0, [r0, #25] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - strb r2, [r5, #24] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - strb r0, [r0, #2] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - strb r4, [r6, #20] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - strb r0, [r3, #20] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldr r6, [r3, #124] @ 0x7c │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldr r6, [sp, #488] @ 0x1e8 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - strb r2, [r6, #20] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - strb r0, [r7, #19] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - rev r4, r5 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldr r4, [sp, #28] │ │ │ │ - mov r0, r4 │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f64.f32 d12, s21 │ │ │ │ - vcmpe.f64 d0, d12 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w d105a │ │ │ │ - vstr s16, [r4] │ │ │ │ - vstr s16, [r4, #4] │ │ │ │ - add r3, sp, #340 @ 0x154 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - add r3, sp, #296 @ 0x128 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - add r3, sp, #356 @ 0x164 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - mov r0, r3 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - add.w r7, r3, sl │ │ │ │ - ldr r1, [sp, #76] @ 0x4c │ │ │ │ - adds r6, r7, r2 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - add.w r4, r9, r6, lsl #3 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - str r7, [sp, #68] @ 0x44 │ │ │ │ - str r6, [sp, #288] @ 0x120 │ │ │ │ - ldr r5, [r4, #0] │ │ │ │ - str r5, [sp, #356] @ 0x164 │ │ │ │ - ldr r5, [r4, #4] │ │ │ │ - str r5, [sp, #360] @ 0x168 │ │ │ │ - blx 5af24 │ │ │ │ - ldr r1, [sp, #76] @ 0x4c │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - ldr r5, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - adds r3, r5, r0 │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ - ldr r5, [sp, #64] @ 0x40 │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - mov r5, r0 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - vstr s16, [r1] │ │ │ │ - vstr s16, [r1, #4] │ │ │ │ - adds r1, r7, r0 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - add r0, sp, #288 @ 0x120 │ │ │ │ - add.w r1, r9, r1, lsl #3 │ │ │ │ - str r0, [sp, #72] @ 0x48 │ │ │ │ - subs r5, r7, r5 │ │ │ │ - str r5, [sp, #288] @ 0x120 │ │ │ │ - blx 5a198 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - str r5, [sp, #288] @ 0x120 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r5, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - sub.w r3, r1, fp │ │ │ │ - add r3, r5 │ │ │ │ - adds r1, r5, r1 │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ - add.w r3, r8, r3, lsl #3 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - add.w r1, r8, r1, lsl #3 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - blx 5a198 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w d0d96 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - ldr r5, [sp, #140] @ 0x8c │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - mul.w r1, r1, r3 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - subs r3, r1, r3 │ │ │ │ - adds r1, #1 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - blx 5a198 │ │ │ │ - b.n d0d96 │ │ │ │ - ldr r5, [sp, #28] │ │ │ │ - add r1, sp, #316 @ 0x13c │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - add r0, sp, #308 @ 0x134 │ │ │ │ - str r3, [sp, #288] @ 0x120 │ │ │ │ - vldr s15, [r5] │ │ │ │ - vldr s13, [r5, #4] │ │ │ │ - vdiv.f32 s14, s15, s19 │ │ │ │ - vdiv.f32 s15, s13, s19 │ │ │ │ - vstr s14, [sp, #316] @ 0x13c │ │ │ │ - vstr s15, [sp, #320] @ 0x140 │ │ │ │ - blx 62524 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ � TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes